--- /srv/rebuilderd/tmp/rebuilderdAksEA5/inputs/snap-templates_1.0.0.2-5_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdAksEA5/out/snap-templates_1.0.0.2-5_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2024-01-05 01:14:13.000000 debian-binary │ -rw-r--r-- 0 0 0 900 2024-01-05 01:14:13.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3037192 2024-01-05 01:14:13.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3043748 2024-01-05 01:14:13.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── file list │ │ │ @@ -1,11 +1,11 @@ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./usr/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./usr/bin/ │ │ │ --rwxr-xr-x 0 root (0) root (0) 18507236 2024-01-05 01:14:13.000000 ./usr/bin/snap-framework │ │ │ +-rwxr-xr-x 0 root (0) root (0) 18507204 2024-01-05 01:14:13.000000 ./usr/bin/snap-framework │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./usr/share/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./usr/share/doc/ │ │ │ drwxr-xr-x 0 root (0) root (0) 0 2024-01-05 01:14:13.000000 ./usr/share/doc/snap-templates/ │ │ │ -rw-r--r-- 0 root (0) root (0) 273 2018-07-29 21:49:08.000000 ./usr/share/doc/snap-templates/CONTRIBUTORS │ │ │ -rw-r--r-- 0 root (0) root (0) 3799 2024-01-05 01:14:13.000000 ./usr/share/doc/snap-templates/buildinfo_armel.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 478 2024-01-05 01:14:13.000000 ./usr/share/doc/snap-templates/changelog.Debian.gz │ │ │ -rw-r--r-- 0 root (0) root (0) 1876 2022-04-21 23:09:50.000000 ./usr/share/doc/snap-templates/copyright │ │ ├── ./usr/bin/snap-framework │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --file-header {} │ │ │ │ @@ -6,15 +6,15 @@ │ │ │ │ OS/ABI: UNIX - System V │ │ │ │ ABI Version: 0 │ │ │ │ Type: EXEC (Executable file) │ │ │ │ Machine: ARM │ │ │ │ Version: 0x1 │ │ │ │ Entry point address: 0x10b90 │ │ │ │ Start of program headers: 52 (bytes into file) │ │ │ │ - Start of section headers: 18505996 (bytes into file) │ │ │ │ + Start of section headers: 18505964 (bytes into file) │ │ │ │ Flags: 0x5000200, Version5 EABI, soft-float ABI │ │ │ │ Size of this header: 52 (bytes) │ │ │ │ Size of program headers: 32 (bytes) │ │ │ │ Number of program headers: 10 │ │ │ │ Size of section headers: 40 (bytes) │ │ │ │ Number of section headers: 31 │ │ │ │ Section header string table index: 30 │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -5,15 +5,15 @@ │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ LOAD 0x000000 0x00008000 0x00008000 0x109912c 0x109912c R E 0x1000 │ │ │ │ - LOAD 0x1099c74 0x010a2c74 0x010a2c74 0x10c304 0x10ff38 RW 0x1000 │ │ │ │ + LOAD 0x1099c74 0x010a2c74 0x010a2c74 0x10c2e4 0x10ff38 RW 0x1000 │ │ │ │ DYNAMIC 0x10a7ef8 0x010b0ef8 0x010b0ef8 0x00108 0x00108 RW 0x4 │ │ │ │ NOTE 0x000188 0x00008188 0x00008188 0x00044 0x00044 R 0x4 │ │ │ │ GNU_EH_FRAME 0x1099124 0x010a1124 0x010a1124 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ ARM_EXIDX 0x1063a20 0x0106ba20 0x0106ba20 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x1099c74 0x010a2c74 0x010a2c74 0x0e38c 0x0e38c RW 0x4 │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -There are 31 section headers, starting at offset 0x11a610c: │ │ │ │ +There are 31 section headers, starting at offset 0x11a60ec: │ │ │ │ │ │ │ │ Section Headers: │ │ │ │ [Nr] Name Type Addr Off Size ES Flg Lk Inf Al │ │ │ │ [ 0] NULL 00000000 000000 000000 00 0 0 0 │ │ │ │ [ 1] .interp PROGBITS 00008174 000174 000013 00 A 0 0 1 │ │ │ │ [ 2] .note.ABI-tag NOTE 00008188 000188 000020 00 A 0 0 4 │ │ │ │ [ 3] .note.gnu.build-id NOTE 000081a8 0001a8 000024 00 A 0 0 4 │ │ │ │ @@ -22,19 +22,19 @@ │ │ │ │ [17] .eh_frame PROGBITS 010a1120 1099120 000004 00 A 0 0 4 │ │ │ │ [18] .eh_frame_hdr PROGBITS 010a1124 1099124 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 010a2c74 1099c74 00e228 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 010b0e9c 10a7e9c 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 010b0ea0 10a7ea0 000008 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 010b0ea8 10a7ea8 000050 00 WA 0 0 4 │ │ │ │ [23] .dynamic DYNAMIC 010b0ef8 10a7ef8 000108 08 WA 5 0 4 │ │ │ │ - [24] .data PROGBITS 010b1000 10a8000 0fbee8 00 WA 0 0 16 │ │ │ │ - [25] .tm_clone_table PROGBITS 011acee8 11a3ee8 000000 00 WA 0 0 4 │ │ │ │ - [26] .got PROGBITS 011acee8 11a3ee8 002090 00 WA 0 0 4 │ │ │ │ - [27] .bss NOBITS 011aef80 11a5f78 003c2c 00 WA 0 0 64 │ │ │ │ - [28] .note.gnu.gold-version NOTE 00000000 11a5f78 00001c 00 0 0 4 │ │ │ │ - [29] .ARM.attributes ARM_ATTRIBUTES 00000000 11a5f94 000036 00 0 0 1 │ │ │ │ - [30] .shstrtab STRTAB 00000000 11a5fca 000141 00 0 0 1 │ │ │ │ + [24] .data PROGBITS 010b1000 10a8000 0fbec8 00 WA 0 0 16 │ │ │ │ + [25] .tm_clone_table PROGBITS 011acec8 11a3ec8 000000 00 WA 0 0 4 │ │ │ │ + [26] .got PROGBITS 011acec8 11a3ec8 002090 00 WA 0 0 4 │ │ │ │ + [27] .bss NOBITS 011aef80 11a5f58 003c2c 00 WA 0 0 64 │ │ │ │ + [28] .note.gnu.gold-version NOTE 00000000 11a5f58 00001c 00 0 0 4 │ │ │ │ + [29] .ARM.attributes ARM_ATTRIBUTES 00000000 11a5f74 000036 00 0 0 1 │ │ │ │ + [30] .shstrtab STRTAB 00000000 11a5faa 000141 00 0 0 1 │ │ │ │ Key to Flags: │ │ │ │ W (write), A (alloc), X (execute), M (merge), S (strings), I (info), │ │ │ │ L (link order), O (extra OS processing required), G (group), T (TLS), │ │ │ │ C (compressed), x (unknown), o (OS specific), E (exclude), │ │ │ │ D (mbind), y (purecode), p (processor specific) │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -20,23 +20,23 @@ │ │ │ │ 16: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ 17: 00000000 0 FUNC GLOBAL DEFAULT UND futimes@GLIBC_2.4 (3) │ │ │ │ 18: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ 19: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ 20: 00000000 0 FUNC GLOBAL DEFAULT UND futimens@GLIBC_2.6 (6) │ │ │ │ 21: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ 22: 00000000 0 FUNC GLOBAL DEFAULT UND utimes@GLIBC_2.4 (3) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND lutimes@GLIBC_2.4 (3) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND lutimes@GLIBC_2.4 (3) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ 32: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ 33: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ 34: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ 35: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ 36: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ 37: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ 38: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (2) │ │ │ │ @@ -56,40 +56,40 @@ │ │ │ │ 52: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ 53: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ 54: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ 55: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ 56: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ 57: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ 58: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ 66: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ 67: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND utimensat@GLIBC_2.6 (6) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND utimensat@GLIBC_2.6 (6) │ │ │ │ 70: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ 71: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ 72: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ 73: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (7) │ │ │ │ 74: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_settime@GLIBC_2.8 (7) │ │ │ │ 75: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (8) │ │ │ │ 76: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (8) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (8) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (8) │ │ │ │ + 77: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (8) │ │ │ │ + 78: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (8) │ │ │ │ 79: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (8) │ │ │ │ 80: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (8) │ │ │ │ - 81: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (8) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (8) │ │ │ │ - 83: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (8) │ │ │ │ - 84: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (8) │ │ │ │ + 81: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (8) │ │ │ │ + 82: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (8) │ │ │ │ + 83: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (8) │ │ │ │ + 84: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (8) │ │ │ │ 85: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (5) │ │ │ │ 86: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (8) │ │ │ │ 87: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ 88: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ 89: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ 90: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ 91: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ @@ -148,57 +148,57 @@ │ │ │ │ 144: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ 145: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ 146: 00000000 0 FUNC GLOBAL DEFAULT UND __atomic_compare_exchange_8@LIBATOMIC_1.0 (14) │ │ │ │ 147: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (3) │ │ │ │ 148: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (3) │ │ │ │ 149: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (15) │ │ │ │ 150: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 151: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (15) │ │ │ │ - 152: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (15) │ │ │ │ + 151: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (15) │ │ │ │ + 152: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (15) │ │ │ │ 153: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (15) │ │ │ │ 154: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 155: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (15) │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 157: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (15) │ │ │ │ - 158: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (15) │ │ │ │ - 159: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (15) │ │ │ │ - 160: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (15) │ │ │ │ - 161: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (15) │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 155: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (15) │ │ │ │ + 156: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (15) │ │ │ │ + 157: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (15) │ │ │ │ + 158: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (15) │ │ │ │ + 159: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (15) │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (16) │ │ │ │ + 163: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (15) │ │ │ │ 164: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ 165: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ 166: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ 167: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ 168: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 169: 00000000 0 FUNC GLOBAL DEFAULT UND fcntl64@GLIBC_2.28 (9) │ │ │ │ + 169: 00000000 0 FUNC GLOBAL DEFAULT UND utime@GLIBC_2.4 (3) │ │ │ │ 170: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (3) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND utime@GLIBC_2.4 (3) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND fcntl64@GLIBC_2.28 (9) │ │ │ │ 172: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (3) │ │ │ │ 173: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ 174: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ 175: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (3) │ │ │ │ 176: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (3) │ │ │ │ 177: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (3) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (3) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (3) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (3) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (3) │ │ │ │ 187: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (3) │ │ │ │ 188: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ 189: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (3) │ │ │ │ 190: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (3) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (3) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (3) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (3) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (3) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (3) │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (3) │ │ │ │ 194: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (3) │ │ │ │ 195: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ 196: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ 197: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ 198: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ 199: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ 200: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ @@ -224,78 +224,78 @@ │ │ │ │ 220: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ 221: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ 222: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ 223: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ 224: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ 225: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ 226: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ - 231: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND strtoul@GLIBC_2.4 (3) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ + 230: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND strtoul@GLIBC_2.4 (3) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ 238: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (3) │ │ │ │ 239: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (3) │ │ │ │ 240: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ 241: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ 242: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ 243: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (3) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND nanosleep@GLIBC_2.4 (3) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND ctime_r@GLIBC_2.4 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND time@GLIBC_2.4 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND ctime_r@GLIBC_2.4 (3) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND time@GLIBC_2.4 (3) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND nanosleep@GLIBC_2.4 (3) │ │ │ │ 252: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (3) │ │ │ │ 253: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ 254: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ 255: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (3) │ │ │ │ 256: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (3) │ │ │ │ 257: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (10) │ │ │ │ 258: 00000000 0 FUNC GLOBAL DEFAULT UND fopen@GLIBC_2.4 (3) │ │ │ │ 259: 00000000 0 FUNC GLOBAL DEFAULT UND getrusage@GLIBC_2.4 (3) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (3) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (3) │ │ │ │ 261: 00000000 0 FUNC GLOBAL DEFAULT UND gettimeofday@GLIBC_2.4 (3) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (3) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (3) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (3) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (3) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (3) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (3) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (3) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (3) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (3) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (3) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (3) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (3) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (3) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (3) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (3) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (3) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (3) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (3) │ │ │ │ 275: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_timedwait@GLIBC_2.4 (3) │ │ │ │ 276: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (3) │ │ │ │ 277: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (3) │ │ │ │ 278: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (3) │ │ │ │ 279: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (3) │ │ │ │ 280: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (3) │ │ │ │ 281: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (3) │ │ │ │ 282: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (3) │ │ │ │ 283: 00000000 0 FUNC GLOBAL DEFAULT UND select@GLIBC_2.4 (3) │ │ │ │ 284: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (3) │ │ │ │ 285: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ 286: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (3) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (3) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (3) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (3) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (3) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (3) │ │ │ │ 291: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (3) │ │ │ │ 292: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (3) │ │ │ │ 293: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (3) │ │ │ │ 294: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (3) │ │ │ │ 295: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (3) │ │ │ │ 296: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (3) │ │ │ │ 297: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (3) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,326 +1,326 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2584 contains 33 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -011aeab8 00000115 R_ARM_GLOB_DAT 00000000 stat64@GLIBC_2.33 │ │ │ │ -011aeab4 00000215 R_ARM_GLOB_DAT 00000000 fstat64@GLIBC_2.33 │ │ │ │ -011adb10 00000515 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -011aeab0 00002615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -011aeabc 00002715 R_ARM_GLOB_DAT 00000000 lstat64@GLIBC_2.33 │ │ │ │ -011ae660 00008c15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -011aceec 00008d15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -011ace78 00009502 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -011ae7c0 00009515 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -011ace18 00009602 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -011ae7bc 00009615 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -011ace88 00009702 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -011ae7b8 00009715 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -011ace58 00009802 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -011ae7b4 00009815 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -011acdd8 00009902 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -011ae7b0 00009915 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -011ace38 00009a02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -011ae7ac 00009a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -011ace68 00009b02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -011ae7a8 00009b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -011acdf8 00009d02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -011ae7d4 00009d15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -011acde8 00009e02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -011ae7d0 00009e15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -011ace08 00009f02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -011ae7cc 00009f15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -011ace48 0000a002 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -011ae7c8 0000a015 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -011ace28 0000a102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -011ae7c4 0000a115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -011ae63c 0000e715 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ -011ad690 00012f15 R_ARM_GLOB_DAT 0000b028 free@GLIBC_2.4 │ │ │ │ +011aea98 00000115 R_ARM_GLOB_DAT 00000000 stat64@GLIBC_2.33 │ │ │ │ +011aea94 00000215 R_ARM_GLOB_DAT 00000000 fstat64@GLIBC_2.33 │ │ │ │ +011adaf0 00000515 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +011aea90 00002615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +011aea9c 00002715 R_ARM_GLOB_DAT 00000000 lstat64@GLIBC_2.33 │ │ │ │ +011ae640 00008c15 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +011acecc 00008d15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +011ace58 00009502 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +011ae7a0 00009515 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +011acdf8 00009602 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +011ae79c 00009615 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +011ace28 00009702 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +011ae7a8 00009715 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +011ace08 00009802 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +011ae7a4 00009815 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +011acdb8 00009902 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +011ae790 00009915 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +011ace18 00009a02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +011ae78c 00009a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +011ace68 00009b02 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +011ae798 00009b15 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +011ace38 00009c02 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +011ae794 00009c15 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +011acdc8 00009d02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +011ae7b0 00009d15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +011acde8 00009e02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +011ae7ac 00009e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +011acdd8 00009f02 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +011ae7b4 00009f15 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +011ace48 0000a302 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +011ae788 0000a315 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +011ae61c 0000e615 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +011ad670 00012f15 R_ARM_GLOB_DAT 0000b028 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x268c contains 287 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -011aeafc 00008f16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -011aeb00 00009116 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -011aeb04 00008d16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -011aeb08 00005b16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ -011aeb0c 00005a16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -011aeb10 00005916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -011aeb14 00005816 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -011aeb18 00005716 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -011aeb1c 00004816 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -011aeb20 00004716 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -011aeb24 00004616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -011aeb28 00012f16 R_ARM_JUMP_SLOT 0000b028 free@GLIBC_2.4 │ │ │ │ -011aeb2c 00004516 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -011aeb30 00004416 R_ARM_JUMP_SLOT 00000000 utimensat@GLIBC_2.6 │ │ │ │ -011aeb34 00004316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -011aeb38 00004216 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -011aeb3c 00002e16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -011aeb40 00002f16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -011aeb44 00002d16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -011aeb48 00003016 R_ARM_JUMP_SLOT 00000000 setegid@GLIBC_2.4 │ │ │ │ -011aeb4c 00003116 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ -011aeb50 00003216 R_ARM_JUMP_SLOT 00000000 seteuid@GLIBC_2.4 │ │ │ │ -011aeb54 00003316 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ -011aeb58 00003416 R_ARM_JUMP_SLOT 00000000 setgroups@GLIBC_2.4 │ │ │ │ -011aeb5c 00003616 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -011aeb60 00003516 R_ARM_JUMP_SLOT 00000000 getgrent@GLIBC_2.4 │ │ │ │ -011aeb64 00003716 R_ARM_JUMP_SLOT 00000000 endgrent@GLIBC_2.4 │ │ │ │ -011aeb68 00003816 R_ARM_JUMP_SLOT 00000000 setgrent@GLIBC_2.4 │ │ │ │ -011aeb6c 00003916 R_ARM_JUMP_SLOT 00000000 getlogin@GLIBC_2.4 │ │ │ │ -011aeb70 00003a16 R_ARM_JUMP_SLOT 00000000 getgroups@GLIBC_2.4 │ │ │ │ -011aeb74 00003e16 R_ARM_JUMP_SLOT 00000000 endpwent@GLIBC_2.4 │ │ │ │ -011aeb78 00003f16 R_ARM_JUMP_SLOT 00000000 setpwent@GLIBC_2.4 │ │ │ │ -011aeb7c 00004016 R_ARM_JUMP_SLOT 00000000 getpwent@GLIBC_2.4 │ │ │ │ -011aeb80 00004116 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -011aeb84 00003c16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -011aeb88 00003b16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -011aeb8c 00003d16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -011aeb90 00002916 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -011aeb94 00002816 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -011aeb98 00002a16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -011aeb9c 00002b16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -011aeba0 00002c16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -011aeba4 00001a16 R_ARM_JUMP_SLOT 00000000 lutimes@GLIBC_2.4 │ │ │ │ -011aeba8 00001f16 R_ARM_JUMP_SLOT 00000000 lchown@GLIBC_2.4 │ │ │ │ -011aebac 00001c16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -011aebb0 00001d16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -011aebb4 00001e16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -011aebb8 00002016 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -011aebbc 00002116 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -011aebc0 00002216 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -011aebc4 00002316 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -011aebc8 00002416 R_ARM_JUMP_SLOT 00000000 pathconf@GLIBC_2.4 │ │ │ │ -011aebcc 00002516 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -011aebd0 00002616 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -011aebd4 00002716 R_ARM_JUMP_SLOT 00000000 lstat64@GLIBC_2.33 │ │ │ │ -011aebd8 00001816 R_ARM_JUMP_SLOT 00000000 rewinddir@GLIBC_2.4 │ │ │ │ -011aebdc 00001716 R_ARM_JUMP_SLOT 00000000 seekdir@GLIBC_2.4 │ │ │ │ -011aebe0 00001b16 R_ARM_JUMP_SLOT 00000000 telldir@GLIBC_2.4 │ │ │ │ -011aebe4 00001916 R_ARM_JUMP_SLOT 00000000 fchdir@GLIBC_2.4 │ │ │ │ -011aebe8 00001616 R_ARM_JUMP_SLOT 00000000 utimes@GLIBC_2.4 │ │ │ │ -011aebec 00001516 R_ARM_JUMP_SLOT 00000000 fpathconf@GLIBC_2.4 │ │ │ │ -011aebf0 00001316 R_ARM_JUMP_SLOT 00000000 fchown@GLIBC_2.4 │ │ │ │ -011aebf4 00001116 R_ARM_JUMP_SLOT 00000000 futimes@GLIBC_2.4 │ │ │ │ -011aebf8 00001416 R_ARM_JUMP_SLOT 00000000 futimens@GLIBC_2.6 │ │ │ │ -011aebfc 00001216 R_ARM_JUMP_SLOT 00000000 fchmod@GLIBC_2.4 │ │ │ │ -011aec00 00001016 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -011aec04 00000e16 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ -011aec08 00000f16 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ -011aec0c 00000c16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -011aec10 00000b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -011aec14 00000916 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -011aec18 00000716 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ -011aec1c 00000816 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ -011aec20 00000116 R_ARM_JUMP_SLOT 00000000 stat64@GLIBC_2.33 │ │ │ │ -011aec24 00000216 R_ARM_JUMP_SLOT 00000000 fstat64@GLIBC_2.33 │ │ │ │ -011aec28 00000616 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ -011aec2c 00000416 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ -011aec30 00006a16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -011aec34 00006516 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -011aec38 00008416 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -011aec3c 00007a16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -011aec40 00006816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -011aec44 00007316 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -011aec48 00008616 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -011aec4c 00006616 R_ARM_JUMP_SLOT 00000000 sqrt@GLIBC_2.4 │ │ │ │ -011aec50 00007216 R_ARM_JUMP_SLOT 00000000 sqrtf@GLIBC_2.4 │ │ │ │ -011aec54 00007b16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -011aec58 00007416 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -011aec5c 00006116 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -011aec60 00006416 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -011aec64 00008216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -011aec68 00006916 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -011aec6c 00007d16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -011aec70 00006716 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ -011aec74 00007016 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -011aec78 00009316 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -011aec7c 00009416 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -011aec80 00007816 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -011aec84 00007516 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -011aec88 00006c16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -011aec8c 00008516 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -011aec90 00006f16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -011aec94 00006b16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -011aec98 00008816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -011aec9c 00006216 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -011aeca0 00007116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -011aeca4 00007c16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -011aeca8 00007e16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -011aecac 00006316 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -011aecb0 00008116 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -011aecb4 00007716 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -011aecb8 00007616 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -011aecbc 00006d16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -011aecc0 00008316 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -011aecc4 00007916 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ -011aecc8 0000a416 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -011aeccc 0000a516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ -011aecd0 0000a616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ -011aecd4 0000b516 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ -011aecd8 0000ba16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ -011aecdc 0000b916 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -011aece0 0000b816 R_ARM_JUMP_SLOT 00000000 creat@GLIBC_2.4 │ │ │ │ -011aece4 0000b716 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -011aece8 0000b616 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -011aecec 0000b416 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -011aecf0 0000b216 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -011aecf4 0000b316 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ -011aecf8 0000b116 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ -011aecfc 0000b016 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ -011aed00 0000af16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ -011aed04 0000ae16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ -011aed08 0000ad16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ -011aed0c 0000ac16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ -011aed10 0000a916 R_ARM_JUMP_SLOT 00000000 fcntl64@GLIBC_2.28 │ │ │ │ -011aed14 0000ab16 R_ARM_JUMP_SLOT 00000000 utime@GLIBC_2.4 │ │ │ │ -011aed18 0000aa16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -011aed1c 0000a716 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -011aed20 0000a816 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ -011aed24 00000a16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -011aed28 0000bc16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ -011aed2c 0000bb16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ -011aed30 0000be16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ -011aed34 0000bd16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ -011aed38 00000d16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ -011aed3c 0000c016 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ -011aed40 0000c116 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ -011aed44 0000bf16 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -011aed48 0000c216 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ -011aed4c 0000c316 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -011aed50 0000c416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -011aed54 0000c516 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -011aed58 0000c616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -011aed5c 00008016 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -011aed60 0000c716 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -011aed64 00008716 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -011aed68 0000c816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -011aed6c 0000c916 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -011aed70 0000ca16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -011aed74 0000cb16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -011aed78 0000cc16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -011aed7c 0000cd16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -011aed80 0000ce16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -011aed84 0000cf16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -011aed88 0000d016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -011aed8c 0000d116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -011aed90 0000d216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -011aed94 0000d316 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -011aed98 0000d416 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -011aed9c 0000d516 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -011aeda0 0000d616 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -011aeda4 0000d716 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -011aeda8 0000d816 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -011aedac 0000d916 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -011aedb0 0000da16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -011aedb4 0000db16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -011aedb8 0000dc16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -011aedbc 0000dd16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -011aedc0 0000de16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -011aedc4 0000df16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -011aedc8 0000e016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -011aedcc 0000e116 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -011aedd0 00009216 R_ARM_JUMP_SLOT 00000000 __atomic_compare_exchange_8@LIBATOMIC_1.0 │ │ │ │ -011aedd4 0000e216 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -011aedd8 0000e616 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -011aeddc 0000e916 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -011aede0 0000ea16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -011aede4 0000ec16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -011aede8 0000ed16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -011aedec 0000e316 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -011aedf0 0000e416 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -011aedf4 0000e516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -011aedf8 0000e816 R_ARM_JUMP_SLOT 00000000 strtoul@GLIBC_2.4 │ │ │ │ -011aedfc 0000eb16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -011aee00 0000ee16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -011aee04 0000ef16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -011aee08 00008e16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -011aee0c 0000f016 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -011aee10 0000f116 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -011aee14 0000f216 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -011aee18 0000f316 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -011aee1c 0000fa16 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -011aee20 0000fb16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -011aee24 0000f416 R_ARM_JUMP_SLOT 00000000 nanosleep@GLIBC_2.4 │ │ │ │ -011aee28 0000f616 R_ARM_JUMP_SLOT 00000000 time@GLIBC_2.4 │ │ │ │ -011aee2c 0000f516 R_ARM_JUMP_SLOT 00000000 ctime_r@GLIBC_2.4 │ │ │ │ -011aee30 0000f716 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -011aee34 00009016 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -011aee38 0000f916 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -011aee3c 0000f816 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ -011aee40 0000fc16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -011aee44 0000fd16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -011aee48 0000fe16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -011aee4c 0000ff16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -011aee50 00010016 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -011aee54 00010216 R_ARM_JUMP_SLOT 00000000 fopen@GLIBC_2.4 │ │ │ │ -011aee58 0000a316 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ -011aee5c 00013016 R_ARM_JUMP_SLOT 0000b9c4 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -011aee60 0000a216 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -011aee64 00009c16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -011aee68 00005516 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -011aee6c 00010316 R_ARM_JUMP_SLOT 00000000 getrusage@GLIBC_2.4 │ │ │ │ -011aee70 00010516 R_ARM_JUMP_SLOT 00000000 gettimeofday@GLIBC_2.4 │ │ │ │ -011aee74 00010716 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -011aee78 00010816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -011aee7c 00004916 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -011aee80 00004a16 R_ARM_JUMP_SLOT 00000000 timerfd_settime@GLIBC_2.8 │ │ │ │ -011aee84 00010b16 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -011aee88 00010116 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -011aee8c 00005316 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -011aee90 00005416 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -011aee94 00005116 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -011aee98 00005216 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -011aee9c 00010616 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -011aeea0 00010416 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -011aeea4 00010916 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -011aeea8 00010a16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -011aeeac 00010c16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -011aeeb0 00005016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -011aeeb4 00010e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -011aeeb8 00010d16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -011aeebc 00010f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -011aeec0 00011116 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -011aeec4 00011016 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -011aeec8 00011216 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -011aeecc 00011316 R_ARM_JUMP_SLOT 00000000 pthread_cond_timedwait@GLIBC_2.4 │ │ │ │ -011aeed0 00011416 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -011aeed4 00011616 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -011aeed8 00011716 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -011aeedc 00011816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -011aeee0 00011a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -011aeee4 00004f16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -011aeee8 00004d16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -011aeeec 00004e16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -011aeef0 00004c16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -011aeef4 00011516 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -011aeef8 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -011aeefc 00011916 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -011aef00 00011b16 R_ARM_JUMP_SLOT 00000000 select@GLIBC_2.4 │ │ │ │ -011aef04 00011c16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -011aef08 00011d16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -011aef0c 00007f16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -011aef10 00006e16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -011aef14 00011e16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -011aef18 00005616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ -011aef1c 00012e16 R_ARM_JUMP_SLOT 0000bc04 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -011aef20 00005f16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -011aef24 00006016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -011aef28 00005e16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -011aef2c 00011f16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -011aef30 00012016 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -011aef34 00012216 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -011aef38 00012116 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -011aef3c 00012316 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -011aef40 00012416 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -011aef44 00012516 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -011aef48 00012616 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -011aef4c 00008916 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -011aef50 00005c16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -011aef54 00005d16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -011aef58 00012716 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -011aef5c 00012916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -011aef60 00012816 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -011aef64 00012b16 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ -011aef68 00012a16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -011aef6c 00012d16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -011aef70 00012c16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -011aef74 00000316 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +011aeadc 00008f16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +011aeae0 00009116 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +011aeae4 00008d16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +011aeae8 00005b16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +011aeaec 00005a16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +011aeaf0 00005916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +011aeaf4 00005816 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +011aeaf8 00005716 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +011aeafc 00004816 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +011aeb00 00004716 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +011aeb04 00004616 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +011aeb08 00012f16 R_ARM_JUMP_SLOT 0000b028 free@GLIBC_2.4 │ │ │ │ +011aeb0c 00004416 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +011aeb10 00004516 R_ARM_JUMP_SLOT 00000000 utimensat@GLIBC_2.6 │ │ │ │ +011aeb14 00004316 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +011aeb18 00004216 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +011aeb1c 00002e16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +011aeb20 00002f16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +011aeb24 00002d16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +011aeb28 00003016 R_ARM_JUMP_SLOT 00000000 setegid@GLIBC_2.4 │ │ │ │ +011aeb2c 00003116 R_ARM_JUMP_SLOT 00000000 setgid@GLIBC_2.4 │ │ │ │ +011aeb30 00003216 R_ARM_JUMP_SLOT 00000000 seteuid@GLIBC_2.4 │ │ │ │ +011aeb34 00003316 R_ARM_JUMP_SLOT 00000000 setuid@GLIBC_2.4 │ │ │ │ +011aeb38 00003416 R_ARM_JUMP_SLOT 00000000 setgroups@GLIBC_2.4 │ │ │ │ +011aeb3c 00003616 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +011aeb40 00003516 R_ARM_JUMP_SLOT 00000000 getgrent@GLIBC_2.4 │ │ │ │ +011aeb44 00003716 R_ARM_JUMP_SLOT 00000000 endgrent@GLIBC_2.4 │ │ │ │ +011aeb48 00003816 R_ARM_JUMP_SLOT 00000000 setgrent@GLIBC_2.4 │ │ │ │ +011aeb4c 00003916 R_ARM_JUMP_SLOT 00000000 getlogin@GLIBC_2.4 │ │ │ │ +011aeb50 00003a16 R_ARM_JUMP_SLOT 00000000 getgroups@GLIBC_2.4 │ │ │ │ +011aeb54 00004016 R_ARM_JUMP_SLOT 00000000 endpwent@GLIBC_2.4 │ │ │ │ +011aeb58 00004116 R_ARM_JUMP_SLOT 00000000 setpwent@GLIBC_2.4 │ │ │ │ +011aeb5c 00003c16 R_ARM_JUMP_SLOT 00000000 getpwent@GLIBC_2.4 │ │ │ │ +011aeb60 00003b16 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +011aeb64 00003e16 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +011aeb68 00003d16 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +011aeb6c 00003f16 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +011aeb70 00002916 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +011aeb74 00002816 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +011aeb78 00002a16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +011aeb7c 00002b16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +011aeb80 00002c16 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +011aeb84 00001b16 R_ARM_JUMP_SLOT 00000000 lutimes@GLIBC_2.4 │ │ │ │ +011aeb88 00001c16 R_ARM_JUMP_SLOT 00000000 lchown@GLIBC_2.4 │ │ │ │ +011aeb8c 00001d16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +011aeb90 00001e16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +011aeb94 00001f16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +011aeb98 00002016 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +011aeb9c 00002116 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +011aeba0 00002216 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ +011aeba4 00002316 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +011aeba8 00002416 R_ARM_JUMP_SLOT 00000000 pathconf@GLIBC_2.4 │ │ │ │ +011aebac 00002516 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +011aebb0 00002616 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +011aebb4 00002716 R_ARM_JUMP_SLOT 00000000 lstat64@GLIBC_2.33 │ │ │ │ +011aebb8 00001916 R_ARM_JUMP_SLOT 00000000 rewinddir@GLIBC_2.4 │ │ │ │ +011aebbc 00001816 R_ARM_JUMP_SLOT 00000000 seekdir@GLIBC_2.4 │ │ │ │ +011aebc0 00001716 R_ARM_JUMP_SLOT 00000000 telldir@GLIBC_2.4 │ │ │ │ +011aebc4 00001a16 R_ARM_JUMP_SLOT 00000000 fchdir@GLIBC_2.4 │ │ │ │ +011aebc8 00001616 R_ARM_JUMP_SLOT 00000000 utimes@GLIBC_2.4 │ │ │ │ +011aebcc 00001516 R_ARM_JUMP_SLOT 00000000 fpathconf@GLIBC_2.4 │ │ │ │ +011aebd0 00001316 R_ARM_JUMP_SLOT 00000000 fchown@GLIBC_2.4 │ │ │ │ +011aebd4 00001116 R_ARM_JUMP_SLOT 00000000 futimes@GLIBC_2.4 │ │ │ │ +011aebd8 00001416 R_ARM_JUMP_SLOT 00000000 futimens@GLIBC_2.6 │ │ │ │ +011aebdc 00001216 R_ARM_JUMP_SLOT 00000000 fchmod@GLIBC_2.4 │ │ │ │ +011aebe0 00001016 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +011aebe4 00000e16 R_ARM_JUMP_SLOT 00000000 clock_gettime@GLIBC_2.17 │ │ │ │ +011aebe8 00000f16 R_ARM_JUMP_SLOT 00000000 clock_getres@GLIBC_2.17 │ │ │ │ +011aebec 00000c16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +011aebf0 00000b16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +011aebf4 00000916 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +011aebf8 00000716 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ +011aebfc 00000816 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ +011aec00 00000116 R_ARM_JUMP_SLOT 00000000 stat64@GLIBC_2.33 │ │ │ │ +011aec04 00000216 R_ARM_JUMP_SLOT 00000000 fstat64@GLIBC_2.33 │ │ │ │ +011aec08 00000616 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ +011aec0c 00000416 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ +011aec10 00006a16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +011aec14 00006516 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +011aec18 00008416 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +011aec1c 00007a16 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +011aec20 00006816 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +011aec24 00007316 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +011aec28 00008616 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +011aec2c 00006616 R_ARM_JUMP_SLOT 00000000 sqrt@GLIBC_2.4 │ │ │ │ +011aec30 00007216 R_ARM_JUMP_SLOT 00000000 sqrtf@GLIBC_2.4 │ │ │ │ +011aec34 00007b16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +011aec38 00007416 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +011aec3c 00006116 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +011aec40 00006416 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +011aec44 00008216 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +011aec48 00006916 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +011aec4c 00007d16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +011aec50 00006716 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +011aec54 00007016 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +011aec58 00009316 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +011aec5c 00009416 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ +011aec60 00007816 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +011aec64 00007516 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +011aec68 00006c16 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +011aec6c 00008516 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +011aec70 00006f16 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +011aec74 00006b16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +011aec78 00008816 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +011aec7c 00006216 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +011aec80 00007116 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +011aec84 00007c16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +011aec88 00007e16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +011aec8c 00006316 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +011aec90 00008116 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +011aec94 00007716 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +011aec98 00007616 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +011aec9c 00006d16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +011aeca0 00008316 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +011aeca4 00007916 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +011aeca8 0000a416 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +011aecac 0000a516 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +011aecb0 0000a616 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ +011aecb4 0000ba16 R_ARM_JUMP_SLOT 00000000 umask@GLIBC_2.4 │ │ │ │ +011aecb8 0000b916 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +011aecbc 0000b816 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +011aecc0 0000b716 R_ARM_JUMP_SLOT 00000000 creat@GLIBC_2.4 │ │ │ │ +011aecc4 0000b616 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +011aecc8 0000b416 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +011aeccc 0000b316 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ +011aecd0 0000b516 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ +011aecd4 0000b216 R_ARM_JUMP_SLOT 00000000 waitpid@GLIBC_2.4 │ │ │ │ +011aecd8 0000b116 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ +011aecdc 0000b016 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ +011aece0 0000af16 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ +011aece4 0000ae16 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ +011aece8 0000ad16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ +011aecec 0000ac16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ +011aecf0 0000ab16 R_ARM_JUMP_SLOT 00000000 fcntl64@GLIBC_2.28 │ │ │ │ +011aecf4 0000a916 R_ARM_JUMP_SLOT 00000000 utime@GLIBC_2.4 │ │ │ │ +011aecf8 0000aa16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ +011aecfc 0000a716 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +011aed00 0000a816 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +011aed04 00000a16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ +011aed08 0000bc16 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +011aed0c 0000bb16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ +011aed10 0000be16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ +011aed14 0000bd16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ +011aed18 00000d16 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ +011aed1c 0000bf16 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ +011aed20 0000c016 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ +011aed24 0000c116 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ +011aed28 0000c216 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ +011aed2c 0000c316 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +011aed30 0000c416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +011aed34 0000c516 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +011aed38 0000c616 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +011aed3c 00008016 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +011aed40 0000c716 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +011aed44 00008716 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +011aed48 0000c816 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +011aed4c 0000c916 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +011aed50 0000ca16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +011aed54 0000cb16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +011aed58 0000cc16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +011aed5c 0000cd16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +011aed60 0000ce16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +011aed64 0000cf16 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +011aed68 0000d016 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +011aed6c 0000d116 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +011aed70 0000d216 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +011aed74 0000d316 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +011aed78 0000d416 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +011aed7c 0000d516 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +011aed80 0000d616 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +011aed84 0000d716 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +011aed88 0000d816 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +011aed8c 0000d916 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +011aed90 0000da16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +011aed94 0000db16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +011aed98 0000dc16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +011aed9c 0000dd16 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +011aeda0 0000de16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +011aeda4 0000df16 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +011aeda8 0000e016 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +011aedac 0000e116 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +011aedb0 00009216 R_ARM_JUMP_SLOT 00000000 __atomic_compare_exchange_8@LIBATOMIC_1.0 │ │ │ │ +011aedb4 0000e216 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +011aedb8 0000e516 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +011aedbc 0000e816 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +011aedc0 0000e916 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +011aedc4 0000eb16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +011aedc8 0000ec16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +011aedcc 0000ed16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +011aedd0 0000e316 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +011aedd4 0000e416 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +011aedd8 0000e716 R_ARM_JUMP_SLOT 00000000 strtoul@GLIBC_2.4 │ │ │ │ +011aeddc 0000ea16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +011aede0 0000ee16 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +011aede4 0000ef16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +011aede8 00008e16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +011aedec 0000f016 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +011aedf0 0000f116 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +011aedf4 0000f216 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +011aedf8 0000f316 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +011aedfc 0000f916 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +011aee00 0000fa16 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +011aee04 0000fb16 R_ARM_JUMP_SLOT 00000000 nanosleep@GLIBC_2.4 │ │ │ │ +011aee08 0000f516 R_ARM_JUMP_SLOT 00000000 time@GLIBC_2.4 │ │ │ │ +011aee0c 0000f416 R_ARM_JUMP_SLOT 00000000 ctime_r@GLIBC_2.4 │ │ │ │ +011aee10 0000f616 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +011aee14 00009016 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +011aee18 0000f816 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +011aee1c 0000f716 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +011aee20 0000fc16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +011aee24 0000fd16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +011aee28 0000fe16 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +011aee2c 0000ff16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +011aee30 00010016 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +011aee34 00010216 R_ARM_JUMP_SLOT 00000000 fopen@GLIBC_2.4 │ │ │ │ +011aee38 0000a016 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +011aee3c 00013016 R_ARM_JUMP_SLOT 0000b9c4 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ +011aee40 0000a116 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +011aee44 0000a216 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +011aee48 00005516 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +011aee4c 00010316 R_ARM_JUMP_SLOT 00000000 getrusage@GLIBC_2.4 │ │ │ │ +011aee50 00010516 R_ARM_JUMP_SLOT 00000000 gettimeofday@GLIBC_2.4 │ │ │ │ +011aee54 00010416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +011aee58 00010616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +011aee5c 00004916 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +011aee60 00004a16 R_ARM_JUMP_SLOT 00000000 timerfd_settime@GLIBC_2.8 │ │ │ │ +011aee64 00010916 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +011aee68 00010116 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +011aee6c 00005416 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +011aee70 00005316 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +011aee74 00005216 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +011aee78 00005116 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +011aee7c 00011016 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +011aee80 00011216 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +011aee84 00010716 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +011aee88 00010816 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +011aee8c 00010a16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +011aee90 00005016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +011aee94 00010c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +011aee98 00010b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +011aee9c 00010d16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +011aeea0 00010f16 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +011aeea4 00010e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +011aeea8 00011116 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +011aeeac 00011316 R_ARM_JUMP_SLOT 00000000 pthread_cond_timedwait@GLIBC_2.4 │ │ │ │ +011aeeb0 00011416 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +011aeeb4 00011616 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +011aeeb8 00011716 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +011aeebc 00011816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +011aeec0 00011a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +011aeec4 00004f16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +011aeec8 00004e16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +011aeecc 00004d16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +011aeed0 00004c16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +011aeed4 00011516 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +011aeed8 00004b16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +011aeedc 00011916 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +011aeee0 00011b16 R_ARM_JUMP_SLOT 00000000 select@GLIBC_2.4 │ │ │ │ +011aeee4 00011c16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +011aeee8 00011d16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +011aeeec 00007f16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +011aeef0 00006e16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +011aeef4 00011e16 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +011aeef8 00005616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +011aeefc 00012e16 R_ARM_JUMP_SLOT 0000bc04 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ +011aef00 00005f16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +011aef04 00006016 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +011aef08 00005e16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +011aef0c 00012216 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +011aef10 00011f16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +011aef14 00012116 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +011aef18 00012016 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +011aef1c 00012316 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +011aef20 00012416 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +011aef24 00012516 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +011aef28 00012616 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +011aef2c 00008916 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +011aef30 00005c16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +011aef34 00005d16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +011aef38 00012716 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +011aef3c 00012916 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +011aef40 00012816 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +011aef44 00012b16 R_ARM_JUMP_SLOT 00000000 strtol@GLIBC_2.4 │ │ │ │ +011aef48 00012a16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +011aef4c 00012d16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +011aef50 00012c16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +011aef54 00000316 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -1,11 +1,11 @@ │ │ │ │ │ │ │ │ Dynamic section at offset 0x10a7ef8 contains 28 entries: │ │ │ │ Tag Type Name/Value │ │ │ │ - 0x00000003 (PLTGOT) 0x11aeaf0 │ │ │ │ + 0x00000003 (PLTGOT) 0x11aead0 │ │ │ │ 0x00000002 (PLTRELSZ) 2296 (bytes) │ │ │ │ 0x00000017 (JMPREL) 0xa68c │ │ │ │ 0x00000014 (PLTREL) REL │ │ │ │ 0x00000011 (REL) 0xa584 │ │ │ │ 0x00000012 (RELSZ) 264 (bytes) │ │ │ │ 0x00000013 (RELENT) 8 (bytes) │ │ │ │ 0x00000015 (DEBUG) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2797172b224c13e55bd7dbddf0e37ad6a6c74545 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9d4c68f68a9d6af39635c644d7a3ad55393d55fd │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -14,15 +14,15 @@ │ │ │ │ 028: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 02c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 030: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 034: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 038: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 03c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 040: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 044: 6 (GLIBC_2.6) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 044: 3 (GLIBC_2.4) 6 (GLIBC_2.6) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 048: 3 (GLIBC_2.4) 7 (GLIBC_2.8) 7 (GLIBC_2.8) 8 (GLIBC_2.34) │ │ │ │ 04c: 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) │ │ │ │ 050: 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) │ │ │ │ 054: 8 (GLIBC_2.34) 5 (GLIBC_2.17) 8 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ 058: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 05c: 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) 8 (GLIBC_2.34) │ │ │ │ 060: 8 (GLIBC_2.34) b (GLIBC_2.29) c (GLIBC_2.4) c (GLIBC_2.4) │ │ │ │ @@ -36,18 +36,18 @@ │ │ │ │ 080: c (GLIBC_2.4) c (GLIBC_2.4) c (GLIBC_2.4) c (GLIBC_2.4) │ │ │ │ 084: c (GLIBC_2.4) c (GLIBC_2.4) c (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 088: c (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 3 (GLIBC_2.4) 0 (*local*) 3 (GLIBC_2.4) 8 (GLIBC_2.34) │ │ │ │ 090: 3 (GLIBC_2.4) 3 (GLIBC_2.4) e (LIBATOMIC_1.0) 3 (GLIBC_2.4) │ │ │ │ 094: 3 (GLIBC_2.4) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ 098: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 09c: 10 (LIBFFI_CLOSURE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ - 0a0: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) │ │ │ │ + 09c: f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ + 0a0: 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) 10 (LIBFFI_CLOSURE_8.0) f (LIBFFI_BASE_8.0) │ │ │ │ 0a4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0a8: 3 (GLIBC_2.4) 9 (GLIBC_2.28) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0a8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 9 (GLIBC_2.28) │ │ │ │ 0ac: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0b0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0b4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0b8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0bc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ 0c0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 0 (*local*) │ │ │ │ 0c4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -21,38 +21,38 @@ │ │ │ │ truncate64 │ │ │ │ setgroups │ │ │ │ getgrent │ │ │ │ endgrent │ │ │ │ setgrent │ │ │ │ getlogin │ │ │ │ getgroups │ │ │ │ +getpwnam_r │ │ │ │ +getpwent │ │ │ │ getgrnam_r │ │ │ │ getpwuid_r │ │ │ │ getgrgid_r │ │ │ │ endpwent │ │ │ │ setpwent │ │ │ │ -getpwent │ │ │ │ -getpwnam_r │ │ │ │ -utimensat │ │ │ │ realpath │ │ │ │ +utimensat │ │ │ │ closedir │ │ │ │ timerfd_create │ │ │ │ GLIBC_2.8 │ │ │ │ timerfd_settime │ │ │ │ pthread_kill │ │ │ │ GLIBC_2.34 │ │ │ │ pthread_key_delete │ │ │ │ -pthread_getspecific │ │ │ │ pthread_setspecific │ │ │ │ +pthread_getspecific │ │ │ │ pthread_key_create │ │ │ │ pthread_condattr_setclock │ │ │ │ -pthread_join │ │ │ │ pthread_detach │ │ │ │ -pthread_create │ │ │ │ +pthread_join │ │ │ │ pthread_setname_np │ │ │ │ +pthread_create │ │ │ │ clock_getcpuclockid │ │ │ │ pthread_mutex_trylock │ │ │ │ GLIBC_2.29 │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.27 │ │ │ │ __assert_fail │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ @@ -64,41 +64,41 @@ │ │ │ │ libatomic.so.1 │ │ │ │ strerror │ │ │ │ ffi_call │ │ │ │ LIBFFI_BASE_8.0 │ │ │ │ libffi.so.8 │ │ │ │ ffi_type_uint8 │ │ │ │ ffi_type_uint64 │ │ │ │ -ffi_type_pointer │ │ │ │ -ffi_type_uint16 │ │ │ │ +ffi_type_sint16 │ │ │ │ +ffi_type_sint32 │ │ │ │ ffi_type_void │ │ │ │ ffi_type_uint32 │ │ │ │ -ffi_type_sint8 │ │ │ │ -ffi_prep_closure_loc │ │ │ │ -LIBFFI_CLOSURE_8.0 │ │ │ │ -ffi_type_double │ │ │ │ +ffi_type_pointer │ │ │ │ +ffi_type_uint16 │ │ │ │ ffi_type_float │ │ │ │ ffi_type_sint64 │ │ │ │ -ffi_type_sint16 │ │ │ │ -ffi_type_sint32 │ │ │ │ -ffi_closure_alloc │ │ │ │ +ffi_type_double │ │ │ │ ffi_closure_free │ │ │ │ +LIBFFI_CLOSURE_8.0 │ │ │ │ +ffi_closure_alloc │ │ │ │ +ffi_prep_closure_loc │ │ │ │ ffi_prep_cif │ │ │ │ +ffi_type_sint8 │ │ │ │ GLIBC_2.28 │ │ │ │ sigemptyset │ │ │ │ sigaddset │ │ │ │ sigprocmask │ │ │ │ tcgetattr │ │ │ │ tcsetattr │ │ │ │ iconv_open │ │ │ │ unsetenv │ │ │ │ iconv_close │ │ │ │ -epoll_create │ │ │ │ epoll_wait │ │ │ │ epoll_ctl │ │ │ │ +epoll_create │ │ │ │ __gmpn_rshift │ │ │ │ __gmpn_lshift │ │ │ │ __gmpz_get_d │ │ │ │ __gmpz_get_d_2exp │ │ │ │ __gmpn_gcd_1 │ │ │ │ __gmpz_init │ │ │ │ __gmpz_gcd │ │ │ │ @@ -126,23 +126,23 @@ │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_cmp │ │ │ │ __gmpn_mul │ │ │ │ __ctype_b_loc │ │ │ │ vfprintf │ │ │ │ sigaction │ │ │ │ setlocale │ │ │ │ -nanosleep │ │ │ │ posix_memalign │ │ │ │ +nanosleep │ │ │ │ snprintf │ │ │ │ vsnprintf │ │ │ │ pthread_sigmask │ │ │ │ GLIBC_2.32 │ │ │ │ getrusage │ │ │ │ -gettimeofday │ │ │ │ pthread_mutex_lock │ │ │ │ +gettimeofday │ │ │ │ pthread_mutex_unlock │ │ │ │ mprotect │ │ │ │ sigfillset │ │ │ │ pthread_condattr_init │ │ │ │ pthread_condattr_destroy │ │ │ │ pthread_cond_init │ │ │ │ pthread_cond_destroy │ │ │ │ @@ -266,56 +266,14 @@ │ │ │ │ snap init [type] │ │ │ │ on that action │ │ │ │ Note: you can use --help after any of the above actions to get help │ │ │ │ init - create a new project directory structure in the current directory │ │ │ │ can be one of: │ │ │ │ snap │ │ │ │ Snap 1.0.0.0 Project Kickstarter │ │ │ │ -Name: projname │ │ │ │ -Version: 0.1 │ │ │ │ -Synopsis: Project Synopsis Here │ │ │ │ -Description: Project Description Here │ │ │ │ -License: AllRightsReserved │ │ │ │ -Author: Author │ │ │ │ -Maintainer: maintainer@example.com │ │ │ │ -Stability: Experimental │ │ │ │ -Category: Web │ │ │ │ -Build-type: Simple │ │ │ │ -Cabal-version: >=1.2 │ │ │ │ -Flag old-base │ │ │ │ - default: False │ │ │ │ - manual: False │ │ │ │ -Executable projname │ │ │ │ - hs-source-dirs: src │ │ │ │ - main-is: Tutorial.lhs │ │ │ │ - Build-depends: │ │ │ │ - base >= 4.4 && < 5, │ │ │ │ - bytestring >= 0.9.1 && < 0.11, │ │ │ │ - lens >= 3.7.6 && < 4.18, │ │ │ │ - monad-control >= 1.0 && < 1.1, │ │ │ │ - mtl >= 2 && < 2.3, │ │ │ │ - snap >= 1.0 && < 1.2, │ │ │ │ - snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2 │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-unused-do-bind │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ -> {-# LANGUAGE OverloadedStrings #-} │ │ │ │ -> module Part2 where │ │ │ │ -> import Snap.Snaplet │ │ │ │ -> data Foo = Foo │ │ │ │ -> data Bar = Bar │ │ │ │ -> fooInit :: SnapletInit b Foo │ │ │ │ -> fooInit = makeSnaplet "foo" "Foo snaplet" Nothing $ do │ │ │ │ -> return Foo │ │ │ │ -> barInit :: SnapletLens b Foo -> SnapletInit b Bar │ │ │ │ -> barInit _h = makeSnaplet "bar" "Bar snaplet" Nothing $ do │ │ │ │ -> return Bar │ │ │ │ -./src/Part2.lhs │ │ │ │ What Are Snaplets? │ │ │ │ ================== │ │ │ │ A snaplet is a composable web application. Snaplets allow you to build │ │ │ │ self-contained pieces of functionality and glue them together to make larger │ │ │ │ applications. Here are some of the things provided by the snaplet API: │ │ │ │ - Infrastructure for application state/environment │ │ │ │ - Snaplet initialization, reload, and cleanup │ │ │ │ @@ -606,138 +564,143 @@ │ │ │ │ run and it sees that the snaplet's directory does not already exist. If the │ │ │ │ user upgrades to a new version of the snaplet and the new version made changes │ │ │ │ to the filesystem resources, those resources will NOT be automatically copied │ │ │ │ in by default. Resource installation *only* happens when the `snaplets/foo` │ │ │ │ directory does not exist. If you want to get the latest version of the │ │ │ │ filesystem resources, remove the `snaplets/foo` directory, and restart your │ │ │ │ ./src/Tutorial.lhs │ │ │ │ +> {-# LANGUAGE OverloadedStrings #-} │ │ │ │ +> module Part2 where │ │ │ │ +> import Snap.Snaplet │ │ │ │ +> data Foo = Foo │ │ │ │ +> data Bar = Bar │ │ │ │ +> fooInit :: SnapletInit b Foo │ │ │ │ +> fooInit = makeSnaplet "foo" "Foo snaplet" Nothing $ do │ │ │ │ +> return Foo │ │ │ │ +> barInit :: SnapletLens b Foo -> SnapletInit b Bar │ │ │ │ +> barInit _h = makeSnaplet "bar" "Bar snaplet" Nothing $ do │ │ │ │ +> return Bar │ │ │ │ +./src/Part2.lhs │ │ │ │ Name: projname │ │ │ │ Version: 0.1 │ │ │ │ Synopsis: Project Synopsis Here │ │ │ │ Description: Project Description Here │ │ │ │ License: AllRightsReserved │ │ │ │ Author: Author │ │ │ │ Maintainer: maintainer@example.com │ │ │ │ Stability: Experimental │ │ │ │ Category: Web │ │ │ │ Build-type: Simple │ │ │ │ Cabal-version: >=1.2 │ │ │ │ -Flag development │ │ │ │ - Description: Whether to build the server in development (interpreted) mode │ │ │ │ - Default: False │ │ │ │ Flag old-base │ │ │ │ default: False │ │ │ │ manual: False │ │ │ │ Executable projname │ │ │ │ hs-source-dirs: src │ │ │ │ - main-is: Main.hs │ │ │ │ + main-is: Tutorial.lhs │ │ │ │ Build-depends: │ │ │ │ base >= 4.4 && < 5, │ │ │ │ bytestring >= 0.9.1 && < 0.11, │ │ │ │ - heist >= 1.0 && < 1.2, │ │ │ │ lens >= 3.7.6 && < 4.18, │ │ │ │ - map-syntax >= 0.2 && < 0.4, │ │ │ │ monad-control >= 1.0 && < 1.1, │ │ │ │ mtl >= 2 && < 2.3, │ │ │ │ snap >= 1.0 && < 1.2, │ │ │ │ snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2, │ │ │ │ - snap-loader-static >= 1.0 && < 1.1, │ │ │ │ - text >= 0.11 && < 1.3, │ │ │ │ - time >= 1.1 && < 1.9, │ │ │ │ - xmlhtml >= 0.1 && < 0.3 │ │ │ │ - if flag(development) │ │ │ │ - build-depends: │ │ │ │ - snap-loader-dynamic >= 1.0 && < 1.1 │ │ │ │ - cpp-options: -DDEVELOPMENT │ │ │ │ - -- In development mode, speed is already going to suffer, so skip │ │ │ │ - -- the fancy optimization flags. Additionally, disable all │ │ │ │ - -- warnings. The hint library doesn't give an option to execute │ │ │ │ - -- compiled code when there were also warnings, so disabling │ │ │ │ - -- warnings allows quicker workflow. │ │ │ │ - ghc-options: -threaded -w │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-orphans -fno-warn-unused-do-bind │ │ │ │ - else │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-orphans │ │ │ │ -

Register a new user

│ │ │ │ -/new_user │ │ │ │ -Add User │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/_new_user.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - This is a simple demo page served using │ │ │ │ - Heist │ │ │ │ - and the Snap web framework. │ │ │ │ -

│ │ │ │ -

Congrats! You're logged in as ''

│ │ │ │ -

Logout

│ │ │ │ -
│ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
│ │ │ │ -./snaplets/heist/templates/index.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/login.tpl │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -./snaplets/heist/templates/new_user.tpl │ │ │ │ -
│ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
Login:
Password:
│ │ │ │ -./snaplets/heist/templates/userform.tpl │ │ │ │ - │ │ │ │ - Snap web server │ │ │ │ - │ │ │ │ - │ │ │ │ - │ │ │ │ -
│ │ │ │ - │ │ │ │ -
│ │ │ │ - │ │ │ │ -./snaplets/heist/templates/base.tpl │ │ │ │ -

Snap Example App Login

│ │ │ │ -

│ │ │ │ -/login │ │ │ │ -Login │ │ │ │ - │ │ │ │ -

Don't have a login yet? Create a new user

│ │ │ │ -./snaplets/heist/templates/_login.tpl │ │ │ │ - padding: 0; │ │ │ │ - margin: 0; │ │ │ │ - background-color: #ffffff; │ │ │ │ - font-family: Verdana, Helvetica, sans-serif; │ │ │ │ - padding: 0; │ │ │ │ - margin: 0; │ │ │ │ - text-decoration: underline; │ │ │ │ -a :hover { │ │ │ │ - cursor: pointer; │ │ │ │ - text-decoration: underline; │ │ │ │ - border: none; │ │ │ │ -#content { │ │ │ │ - padding-left: 1em; │ │ │ │ - font-size: 60%; │ │ │ │ -./static/screen.css │ │ │ │ + snap-server >= 1.0 && < 1.2 │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-unused-do-bind │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ +{-# LANGUAGE CPP #-} │ │ │ │ +{-# LANGUAGE TemplateHaskell #-} │ │ │ │ +NOTE: Don't modify this file unless you know what you are doing. If you are │ │ │ │ +new to snap, start with Site.hs and Application.hs. This file contains │ │ │ │ +boilerplate needed for dynamic reloading and is not meant for general │ │ │ │ +consumption. │ │ │ │ +Occasionally if we modify the way the dynamic reloader works and you want to │ │ │ │ +upgrade, you might have to swap out this file for a newer version. But in │ │ │ │ +most cases you'll never need to modify this code. │ │ │ │ +module Main where │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +import Control.Exception (SomeException, try) │ │ │ │ +import qualified Data.Text as T │ │ │ │ +import Snap.Http.Server │ │ │ │ +import Snap.Snaplet │ │ │ │ +import Snap.Snaplet.Config │ │ │ │ +import Snap.Core │ │ │ │ +import System.IO │ │ │ │ +import Site │ │ │ │ +#ifdef DEVELOPMENT │ │ │ │ +import Snap.Loader.Dynamic │ │ │ │ +import Snap.Loader.Static │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This is the entry point for this web server application. It supports │ │ │ │ +-- easily switching between interpreting source and running statically compiled │ │ │ │ +-- code. │ │ │ │ +-- In either mode, the generated program should be run from the root of the │ │ │ │ +-- project tree. When it is run, it locates its templates, static content, and │ │ │ │ +-- source files in development mode, relative to the current working directory. │ │ │ │ +-- When compiled with the development flag, only changes to the libraries, your │ │ │ │ +-- cabal file, or this file should require a recompile to be picked up. │ │ │ │ +-- Everything else is interpreted at runtime. There are a few consequences of │ │ │ │ +-- this. │ │ │ │ +-- First, this is much slower. Running the interpreter takes a significant │ │ │ │ +-- chunk of time (a couple tenths of a second on the author's machine, at this │ │ │ │ +-- time), regardless of the simplicity of the loaded code. In order to │ │ │ │ +-- recompile and re-load server state as infrequently as possible, the source │ │ │ │ +-- directories are watched for updates, as are any extra directories specified │ │ │ │ +-- below. │ │ │ │ +-- Second, the generated server binary is MUCH larger, since it links in the │ │ │ │ +-- GHC API (via the hint library). │ │ │ │ +-- Third, and the reason you would ever want to actually compile with │ │ │ │ +-- development mode, is that it enables a faster development cycle. You can │ │ │ │ +-- simply edit a file, save your changes, and hit reload to see your changes │ │ │ │ +-- reflected immediately. │ │ │ │ +-- When this is compiled without the development flag, all the actions are │ │ │ │ +-- statically compiled in. This results in faster execution, a smaller binary │ │ │ │ +-- size, and having to recompile the server for any code change. │ │ │ │ +main :: IO () │ │ │ │ +main = do │ │ │ │ + -- Depending on the version of loadSnapTH in scope, this either enables │ │ │ │ + -- dynamic reloading, or compiles it without. The last argument to │ │ │ │ + -- loadSnapTH is a list of additional directories to watch for changes to │ │ │ │ + -- trigger reloads in development mode. It doesn't need to include source │ │ │ │ + -- directories, those are picked up automatically by the splice. │ │ │ │ + (conf, site, cleanup) <- $(loadSnapTH [| getConf |] │ │ │ │ + 'getActions │ │ │ │ + ["snaplets/heist/templates"]) │ │ │ │ + _ <- try $ httpServe conf site :: IO (Either SomeException ()) │ │ │ │ + cleanup │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This action loads the config used by this application. The loaded config │ │ │ │ +-- is returned as the first element of the tuple produced by the loadSnapTH │ │ │ │ +-- Splice. The type is not solidly fixed, though it must be an IO action that │ │ │ │ +-- produces the same type as 'getActions' takes. It also must be an instance of │ │ │ │ +-- Typeable. If the type of this is changed, a full recompile will be needed to │ │ │ │ +-- pick up the change, even in development mode. │ │ │ │ +-- This action is only run once, regardless of whether development or │ │ │ │ +-- production mode is in use. │ │ │ │ +getConf :: IO (Config Snap AppConfig) │ │ │ │ +getConf = commandLineAppConfig defaultConfig │ │ │ │ +------------------------------------------------------------------------------ │ │ │ │ +-- | This function generates the the site handler and cleanup action from the │ │ │ │ +-- configuration. In production mode, this action is only run once. In │ │ │ │ +-- development mode, this action is run whenever the application is reloaded. │ │ │ │ +-- Development mode also makes sure that the cleanup actions are run │ │ │ │ +-- appropriately before shutdown. The cleanup action returned from loadSnapTH │ │ │ │ +-- should still be used after the server has stopped handling requests, as the │ │ │ │ +-- cleanup actions are only automatically run when a reload is triggered. │ │ │ │ +-- This sample doesn't actually use the config passed in, but more │ │ │ │ +-- sophisticated code might. │ │ │ │ +getActions :: Config Snap AppConfig -> IO (Snap (), IO ()) │ │ │ │ +getActions conf = do │ │ │ │ + (msgs, site, cleanup) <- runSnaplet │ │ │ │ + (appEnvironment =<< getOther conf) app │ │ │ │ + hPutStrLn stderr $ T.unpack msgs │ │ │ │ + return (site, cleanup) │ │ │ │ {-# LANGUAGE OverloadedStrings #-} │ │ │ │ ------------------------------------------------------------------------------ │ │ │ │ -- | This module is where all the routes and handlers are defined for your │ │ │ │ -- site. The 'app' function is the initializer that combines everything │ │ │ │ -- together and is exported by this module. │ │ │ │ module Site │ │ │ │ ) where │ │ │ │ @@ -821,134 +784,142 @@ │ │ │ │ , _auth :: Snaplet (AuthManager App) │ │ │ │ makeLenses ''App │ │ │ │ instance HasHeist App where │ │ │ │ heistLens = subSnaplet heist │ │ │ │ ------------------------------------------------------------------------------ │ │ │ │ type AppHandler = Handler App App │ │ │ │ ./src/Application.hs │ │ │ │ -{-# LANGUAGE CPP #-} │ │ │ │ -{-# LANGUAGE TemplateHaskell #-} │ │ │ │ -NOTE: Don't modify this file unless you know what you are doing. If you are │ │ │ │ -new to snap, start with Site.hs and Application.hs. This file contains │ │ │ │ -boilerplate needed for dynamic reloading and is not meant for general │ │ │ │ -consumption. │ │ │ │ -Occasionally if we modify the way the dynamic reloader works and you want to │ │ │ │ -upgrade, you might have to swap out this file for a newer version. But in │ │ │ │ -most cases you'll never need to modify this code. │ │ │ │ -module Main where │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ -import Control.Exception (SomeException, try) │ │ │ │ -import qualified Data.Text as T │ │ │ │ -import Snap.Http.Server │ │ │ │ -import Snap.Snaplet │ │ │ │ -import Snap.Snaplet.Config │ │ │ │ -import Snap.Core │ │ │ │ -import System.IO │ │ │ │ -import Site │ │ │ │ -#ifdef DEVELOPMENT │ │ │ │ -import Snap.Loader.Dynamic │ │ │ │ -import Snap.Loader.Static │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This is the entry point for this web server application. It supports │ │ │ │ --- easily switching between interpreting source and running statically compiled │ │ │ │ --- code. │ │ │ │ --- In either mode, the generated program should be run from the root of the │ │ │ │ --- project tree. When it is run, it locates its templates, static content, and │ │ │ │ --- source files in development mode, relative to the current working directory. │ │ │ │ --- When compiled with the development flag, only changes to the libraries, your │ │ │ │ --- cabal file, or this file should require a recompile to be picked up. │ │ │ │ --- Everything else is interpreted at runtime. There are a few consequences of │ │ │ │ --- this. │ │ │ │ --- First, this is much slower. Running the interpreter takes a significant │ │ │ │ --- chunk of time (a couple tenths of a second on the author's machine, at this │ │ │ │ --- time), regardless of the simplicity of the loaded code. In order to │ │ │ │ --- recompile and re-load server state as infrequently as possible, the source │ │ │ │ --- directories are watched for updates, as are any extra directories specified │ │ │ │ --- below. │ │ │ │ --- Second, the generated server binary is MUCH larger, since it links in the │ │ │ │ --- GHC API (via the hint library). │ │ │ │ --- Third, and the reason you would ever want to actually compile with │ │ │ │ --- development mode, is that it enables a faster development cycle. You can │ │ │ │ --- simply edit a file, save your changes, and hit reload to see your changes │ │ │ │ --- reflected immediately. │ │ │ │ --- When this is compiled without the development flag, all the actions are │ │ │ │ --- statically compiled in. This results in faster execution, a smaller binary │ │ │ │ --- size, and having to recompile the server for any code change. │ │ │ │ -main :: IO () │ │ │ │ -main = do │ │ │ │ - -- Depending on the version of loadSnapTH in scope, this either enables │ │ │ │ - -- dynamic reloading, or compiles it without. The last argument to │ │ │ │ - -- loadSnapTH is a list of additional directories to watch for changes to │ │ │ │ - -- trigger reloads in development mode. It doesn't need to include source │ │ │ │ - -- directories, those are picked up automatically by the splice. │ │ │ │ - (conf, site, cleanup) <- $(loadSnapTH [| getConf |] │ │ │ │ - 'getActions │ │ │ │ - ["snaplets/heist/templates"]) │ │ │ │ - _ <- try $ httpServe conf site :: IO (Either SomeException ()) │ │ │ │ - cleanup │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This action loads the config used by this application. The loaded config │ │ │ │ --- is returned as the first element of the tuple produced by the loadSnapTH │ │ │ │ --- Splice. The type is not solidly fixed, though it must be an IO action that │ │ │ │ --- produces the same type as 'getActions' takes. It also must be an instance of │ │ │ │ --- Typeable. If the type of this is changed, a full recompile will be needed to │ │ │ │ --- pick up the change, even in development mode. │ │ │ │ --- This action is only run once, regardless of whether development or │ │ │ │ --- production mode is in use. │ │ │ │ -getConf :: IO (Config Snap AppConfig) │ │ │ │ -getConf = commandLineAppConfig defaultConfig │ │ │ │ ------------------------------------------------------------------------------- │ │ │ │ --- | This function generates the the site handler and cleanup action from the │ │ │ │ --- configuration. In production mode, this action is only run once. In │ │ │ │ --- development mode, this action is run whenever the application is reloaded. │ │ │ │ --- Development mode also makes sure that the cleanup actions are run │ │ │ │ --- appropriately before shutdown. The cleanup action returned from loadSnapTH │ │ │ │ --- should still be used after the server has stopped handling requests, as the │ │ │ │ --- cleanup actions are only automatically run when a reload is triggered. │ │ │ │ --- This sample doesn't actually use the config passed in, but more │ │ │ │ --- sophisticated code might. │ │ │ │ -getActions :: Config Snap AppConfig -> IO (Snap (), IO ()) │ │ │ │ -getActions conf = do │ │ │ │ - (msgs, site, cleanup) <- runSnaplet │ │ │ │ - (appEnvironment =<< getOther conf) app │ │ │ │ - hPutStrLn stderr $ T.unpack msgs │ │ │ │ - return (site, cleanup) │ │ │ │ -./snaplets/heist/templates │ │ │ │ -./snaplets/heist │ │ │ │ -./snaplets │ │ │ │ -./static │ │ │ │ -:set -isrc │ │ │ │ -:set -hide-package MonadCatchIO-mtl │ │ │ │ -:set -hide-package monads-fd │ │ │ │ -:set -XOverloadedStrings │ │ │ │ + padding: 0; │ │ │ │ + margin: 0; │ │ │ │ + background-color: #ffffff; │ │ │ │ + font-family: Verdana, Helvetica, sans-serif; │ │ │ │ + padding: 0; │ │ │ │ + margin: 0; │ │ │ │ + text-decoration: underline; │ │ │ │ +a :hover { │ │ │ │ + cursor: pointer; │ │ │ │ + text-decoration: underline; │ │ │ │ + border: none; │ │ │ │ +#content { │ │ │ │ + padding-left: 1em; │ │ │ │ + font-size: 60%; │ │ │ │ +./static/screen.css │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/login.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
Login:
Password:
│ │ │ │ +./snaplets/heist/templates/userform.tpl │ │ │ │ +

Register a new user

│ │ │ │ +/new_user │ │ │ │ +Add User │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/_new_user.tpl │ │ │ │ +

Snap Example App Login

│ │ │ │ +

│ │ │ │ +/login │ │ │ │ +Login │ │ │ │ + │ │ │ │ +

Don't have a login yet? Create a new user

│ │ │ │ +./snaplets/heist/templates/_login.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +./snaplets/heist/templates/new_user.tpl │ │ │ │ + │ │ │ │ + │ │ │ │ + This is a simple demo page served using │ │ │ │ + Heist │ │ │ │ + and the Snap web framework. │ │ │ │ +

│ │ │ │ +

Congrats! You're logged in as ''

│ │ │ │ +

Logout

│ │ │ │ +
│ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
│ │ │ │ +./snaplets/heist/templates/index.tpl │ │ │ │ + │ │ │ │ + Snap web server │ │ │ │ + │ │ │ │ + │ │ │ │ + │ │ │ │ +
│ │ │ │ + │ │ │ │ +
│ │ │ │ + │ │ │ │ +./snaplets/heist/templates/base.tpl │ │ │ │ Name: projname │ │ │ │ Version: 0.1 │ │ │ │ Synopsis: Project Synopsis Here │ │ │ │ Description: Project Description Here │ │ │ │ License: AllRightsReserved │ │ │ │ Author: Author │ │ │ │ Maintainer: maintainer@example.com │ │ │ │ Stability: Experimental │ │ │ │ Category: Web │ │ │ │ Build-type: Simple │ │ │ │ Cabal-version: >=1.2 │ │ │ │ +Flag development │ │ │ │ + Description: Whether to build the server in development (interpreted) mode │ │ │ │ + Default: False │ │ │ │ +Flag old-base │ │ │ │ + default: False │ │ │ │ + manual: False │ │ │ │ Executable projname │ │ │ │ hs-source-dirs: src │ │ │ │ main-is: Main.hs │ │ │ │ Build-depends: │ │ │ │ - base >= 4 && < 5, │ │ │ │ - bytestring >= 0.9.1 && < 0.11, │ │ │ │ - mtl >= 2 && < 3, │ │ │ │ - snap-core >= 1.0 && < 1.1, │ │ │ │ - snap-server >= 1.0 && < 1.2 │ │ │ │ - if impl(ghc >= 6.12.0) │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ - -fno-warn-unused-do-bind │ │ │ │ - ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ -./foo.cabal │ │ │ │ + base >= 4.4 && < 5, │ │ │ │ + bytestring >= 0.9.1 && < 0.11, │ │ │ │ + heist >= 1.0 && < 1.2, │ │ │ │ + lens >= 3.7.6 && < 4.18, │ │ │ │ + map-syntax >= 0.2 && < 0.4, │ │ │ │ + monad-control >= 1.0 && < 1.1, │ │ │ │ + mtl >= 2 && < 2.3, │ │ │ │ + snap >= 1.0 && < 1.2, │ │ │ │ + snap-core >= 1.0 && < 1.1, │ │ │ │ + snap-server >= 1.0 && < 1.2, │ │ │ │ + snap-loader-static >= 1.0 && < 1.1, │ │ │ │ + text >= 0.11 && < 1.3, │ │ │ │ + time >= 1.1 && < 1.9, │ │ │ │ + xmlhtml >= 0.1 && < 0.3 │ │ │ │ + if flag(development) │ │ │ │ + build-depends: │ │ │ │ + snap-loader-dynamic >= 1.0 && < 1.1 │ │ │ │ + cpp-options: -DDEVELOPMENT │ │ │ │ + -- In development mode, speed is already going to suffer, so skip │ │ │ │ + -- the fancy optimization flags. Additionally, disable all │ │ │ │ + -- warnings. The hint library doesn't give an option to execute │ │ │ │ + -- compiled code when there were also warnings, so disabling │ │ │ │ + -- warnings allows quicker workflow. │ │ │ │ + ghc-options: -threaded -w │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-orphans -fno-warn-unused-do-bind │ │ │ │ + else │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-orphans │ │ │ │ +./static │ │ │ │ +./snaplets/heist/templates │ │ │ │ +./snaplets/heist │ │ │ │ +./snaplets │ │ │ │ placeholder │ │ │ │ ./log/placeholder │ │ │ │ {-# LANGUAGE OverloadedStrings #-} │ │ │ │ module Main where │ │ │ │ import Control.Applicative │ │ │ │ import Snap.Core │ │ │ │ import Snap.Util.FileServe │ │ │ │ @@ -963,14 +934,43 @@ │ │ │ │ dir "static" (serveDirectory ".") │ │ │ │ echoHandler :: Snap () │ │ │ │ echoHandler = do │ │ │ │ param <- getParam "echoparam" │ │ │ │ maybe (writeBS "must specify echo/param in URL") │ │ │ │ writeBS param │ │ │ │ ./src/Main.hs │ │ │ │ +:set -isrc │ │ │ │ +:set -hide-package MonadCatchIO-mtl │ │ │ │ +:set -hide-package monads-fd │ │ │ │ +:set -XOverloadedStrings │ │ │ │ +Name: projname │ │ │ │ +Version: 0.1 │ │ │ │ +Synopsis: Project Synopsis Here │ │ │ │ +Description: Project Description Here │ │ │ │ +License: AllRightsReserved │ │ │ │ +Author: Author │ │ │ │ +Maintainer: maintainer@example.com │ │ │ │ +Stability: Experimental │ │ │ │ +Category: Web │ │ │ │ +Build-type: Simple │ │ │ │ +Cabal-version: >=1.2 │ │ │ │ +Executable projname │ │ │ │ + hs-source-dirs: src │ │ │ │ + main-is: Main.hs │ │ │ │ + Build-depends: │ │ │ │ + base >= 4 && < 5, │ │ │ │ + bytestring >= 0.9.1 && < 0.11, │ │ │ │ + mtl >= 2 && < 3, │ │ │ │ + snap-core >= 1.0 && < 1.1, │ │ │ │ + snap-server >= 1.0 && < 1.2 │ │ │ │ + if impl(ghc >= 6.12.0) │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ + -fno-warn-unused-do-bind │ │ │ │ + ghc-options: -threaded -Wall -fwarn-tabs -funbox-strict-fields -O2 │ │ │ │ +./foo.cabal │ │ │ │ main:Main.Help │ │ │ │ Data.Text.concat: size overflow │ │ │ │ overflowError │ │ │ │ breakOnAll │ │ │ │ overflow │ │ │ │ : empty input │ │ │ │ Data.Text. │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -13,55 +13,55 @@ │ │ │ │ 0x0000957c 00657665 6e746664 00636c6f 636b5f67 .eventfd.clock_g │ │ │ │ 0x0000958c 65747469 6d650047 4c494243 5f322e31 ettime.GLIBC_2.1 │ │ │ │ 0x0000959c 3700636c 6f636b5f 67657472 65730072 7.clock_getres.r │ │ │ │ 0x000095ac 65616464 69723634 00667574 696d6573 eaddir64.futimes │ │ │ │ 0x000095bc 00666368 6d6f6400 6663686f 776e0066 .fchmod.fchown.f │ │ │ │ 0x000095cc 7574696d 656e7300 474c4942 435f322e utimens.GLIBC_2. │ │ │ │ 0x000095dc 36006670 61746863 6f6e6600 7574696d 6.fpathconf.utim │ │ │ │ - 0x000095ec 65730073 65656b64 69720072 6577696e es.seekdir.rewin │ │ │ │ - 0x000095fc 64646972 00666368 64697200 6c757469 ddir.fchdir.luti │ │ │ │ - 0x0000960c 6d657300 74656c6c 64697200 63686f77 mes.telldir.chow │ │ │ │ - 0x0000961c 6e007265 6e616d65 00726561 646c696e n.rename.readlin │ │ │ │ - 0x0000962c 6b006c63 686f776e 0073796d 6c696e6b k.lchown.symlink │ │ │ │ + 0x000095ec 65730074 656c6c64 69720073 65656b64 es.telldir.seekd │ │ │ │ + 0x000095fc 69720072 6577696e 64646972 00666368 ir.rewinddir.fch │ │ │ │ + 0x0000960c 64697200 6c757469 6d657300 6c63686f dir.lutimes.lcho │ │ │ │ + 0x0000961c 776e0063 686f776e 0072656e 616d6500 wn.chown.rename. │ │ │ │ + 0x0000962c 72656164 6c696e6b 0073796d 6c696e6b readlink.symlink │ │ │ │ 0x0000963c 00756e6c 696e6b00 6c696e6b 0063686d .unlink.link.chm │ │ │ │ 0x0000964c 6f640070 61746863 6f6e6600 7472756e od.pathconf.trun │ │ │ │ 0x0000965c 63617465 3634006d 6b6e6f64 006c7374 cate64.mknod.lst │ │ │ │ 0x0000966c 61743634 00726d64 69720067 65746377 at64.rmdir.getcw │ │ │ │ 0x0000967c 64006368 64697200 6d6b6469 72006f70 d.chdir.mkdir.op │ │ │ │ 0x0000968c 656e6469 72006765 74656769 64006765 endir.getegid.ge │ │ │ │ 0x0000969c 74756964 00676574 67696400 73657465 tuid.getgid.sete │ │ │ │ 0x000096ac 67696400 73657467 69640073 65746575 gid.setgid.seteu │ │ │ │ 0x000096bc 69640073 65747569 64007365 7467726f id.setuid.setgro │ │ │ │ 0x000096cc 75707300 67657467 72656e74 00737973 ups.getgrent.sys │ │ │ │ 0x000096dc 636f6e66 00656e64 6772656e 74007365 conf.endgrent.se │ │ │ │ 0x000096ec 74677265 6e740067 65746c6f 67696e00 tgrent.getlogin. │ │ │ │ - 0x000096fc 67657467 726f7570 73006765 7467726e getgroups.getgrn │ │ │ │ - 0x0000970c 616d5f72 00676574 70777569 645f7200 am_r.getpwuid_r. │ │ │ │ - 0x0000971c 67657467 72676964 5f720065 6e647077 getgrgid_r.endpw │ │ │ │ - 0x0000972c 656e7400 73657470 77656e74 00676574 ent.setpwent.get │ │ │ │ - 0x0000973c 7077656e 74006765 7470776e 616d5f72 pwent.getpwnam_r │ │ │ │ + 0x000096fc 67657467 726f7570 73006765 7470776e getgroups.getpwn │ │ │ │ + 0x0000970c 616d5f72 00676574 7077656e 74006765 am_r.getpwent.ge │ │ │ │ + 0x0000971c 7467726e 616d5f72 00676574 70777569 tgrnam_r.getpwui │ │ │ │ + 0x0000972c 645f7200 67657467 72676964 5f720065 d_r.getgrgid_r.e │ │ │ │ + 0x0000973c 6e647077 656e7400 73657470 77656e74 ndpwent.setpwent │ │ │ │ 0x0000974c 00676574 65756964 00616363 65737300 .geteuid.access. │ │ │ │ - 0x0000975c 7574696d 656e7361 74006672 65650072 utimensat.free.r │ │ │ │ - 0x0000976c 65616c70 61746800 636c6f73 65646972 ealpath.closedir │ │ │ │ + 0x0000975c 7265616c 70617468 00757469 6d656e73 realpath.utimens │ │ │ │ + 0x0000976c 61740066 72656500 636c6f73 65646972 at.free.closedir │ │ │ │ 0x0000977c 006d656d 63687200 7374726c 656e0074 .memchr.strlen.t │ │ │ │ 0x0000978c 696d6572 66645f63 72656174 6500474c imerfd_create.GL │ │ │ │ 0x0000979c 4942435f 322e3800 74696d65 7266645f IBC_2.8.timerfd_ │ │ │ │ 0x000097ac 73657474 696d6500 70746872 6561645f settime.pthread_ │ │ │ │ 0x000097bc 6b696c6c 00474c49 42435f32 2e333400 kill.GLIBC_2.34. │ │ │ │ 0x000097cc 70746872 6561645f 6b65795f 64656c65 pthread_key_dele │ │ │ │ - 0x000097dc 74650070 74687265 61645f67 65747370 te.pthread_getsp │ │ │ │ - 0x000097ec 65636966 69630070 74687265 61645f73 ecific.pthread_s │ │ │ │ + 0x000097dc 74650070 74687265 61645f73 65747370 te.pthread_setsp │ │ │ │ + 0x000097ec 65636966 69630070 74687265 61645f67 ecific.pthread_g │ │ │ │ 0x000097fc 65747370 65636966 69630070 74687265 etspecific.pthre │ │ │ │ 0x0000980c 61645f6b 65795f63 72656174 65007074 ad_key_create.pt │ │ │ │ 0x0000981c 68726561 645f636f 6e646174 74725f73 hread_condattr_s │ │ │ │ 0x0000982c 6574636c 6f636b00 70746872 6561645f etclock.pthread_ │ │ │ │ - 0x0000983c 6a6f696e 00707468 72656164 5f646574 join.pthread_det │ │ │ │ - 0x0000984c 61636800 70746872 6561645f 63726561 ach.pthread_crea │ │ │ │ - 0x0000985c 74650070 74687265 61645f73 65746e61 te.pthread_setna │ │ │ │ - 0x0000986c 6d655f6e 7000636c 6f636b5f 67657463 me_np.clock_getc │ │ │ │ + 0x0000983c 64657461 63680070 74687265 61645f6a detach.pthread_j │ │ │ │ + 0x0000984c 6f696e00 70746872 6561645f 7365746e oin.pthread_setn │ │ │ │ + 0x0000985c 616d655f 6e700070 74687265 61645f63 ame_np.pthread_c │ │ │ │ + 0x0000986c 72656174 6500636c 6f636b5f 67657463 reate.clock_getc │ │ │ │ 0x0000987c 7075636c 6f636b69 64007074 68726561 puclockid.pthrea │ │ │ │ 0x0000988c 645f6d75 7465785f 7472796c 6f636b00 d_mutex_trylock. │ │ │ │ 0x0000989c 6d656d73 6574006d 656d636d 70006263 memset.memcmp.bc │ │ │ │ 0x000098ac 6d70006d 656d6d6f 7665006d 656d6370 mp.memmove.memcp │ │ │ │ 0x000098bc 7900646c 636c6f73 6500646c 696e666f y.dlclose.dlinfo │ │ │ │ 0x000098cc 00646c73 796d0064 6c6f7065 6e00646c .dlsym.dlopen.dl │ │ │ │ 0x000098dc 6572726f 72006c6f 6700474c 4942435f error.log.GLIBC_ │ │ │ │ @@ -93,45 +93,45 @@ │ │ │ │ 0x00009a7c 4f4d4943 5f312e30 006c6962 61746f6d OMIC_1.0.libatom │ │ │ │ 0x00009a8c 69632e73 6f2e3100 73747265 72726f72 ic.so.1.strerror │ │ │ │ 0x00009a9c 0063616c 6c6f6300 6666695f 63616c6c .calloc.ffi_call │ │ │ │ 0x00009aac 004c4942 4646495f 42415345 5f382e30 .LIBFFI_BASE_8.0 │ │ │ │ 0x00009abc 006c6962 6666692e 736f2e38 00666669 .libffi.so.8.ffi │ │ │ │ 0x00009acc 5f747970 655f7569 6e743800 6666695f _type_uint8.ffi_ │ │ │ │ 0x00009adc 74797065 5f75696e 74363400 6666695f type_uint64.ffi_ │ │ │ │ - 0x00009aec 74797065 5f706f69 6e746572 00666669 type_pointer.ffi │ │ │ │ - 0x00009afc 5f747970 655f7569 6e743136 00666669 _type_uint16.ffi │ │ │ │ - 0x00009b0c 5f747970 655f766f 69640066 66695f74 _type_void.ffi_t │ │ │ │ - 0x00009b1c 7970655f 75696e74 33320066 66695f74 ype_uint32.ffi_t │ │ │ │ - 0x00009b2c 7970655f 73696e74 38006666 695f7072 ype_sint8.ffi_pr │ │ │ │ - 0x00009b3c 65705f63 6c6f7375 72655f6c 6f63004c ep_closure_loc.L │ │ │ │ - 0x00009b4c 49424646 495f434c 4f535552 455f382e IBFFI_CLOSURE_8. │ │ │ │ - 0x00009b5c 30006666 695f7479 70655f64 6f75626c 0.ffi_type_doubl │ │ │ │ - 0x00009b6c 65006666 695f7479 70655f66 6c6f6174 e.ffi_type_float │ │ │ │ - 0x00009b7c 00666669 5f747970 655f7369 6e743634 .ffi_type_sint64 │ │ │ │ - 0x00009b8c 00666669 5f747970 655f7369 6e743136 .ffi_type_sint16 │ │ │ │ - 0x00009b9c 00666669 5f747970 655f7369 6e743332 .ffi_type_sint32 │ │ │ │ - 0x00009bac 00666669 5f636c6f 73757265 5f616c6c .ffi_closure_all │ │ │ │ - 0x00009bbc 6f630066 66695f63 6c6f7375 72655f66 oc.ffi_closure_f │ │ │ │ - 0x00009bcc 72656500 6666695f 70726570 5f636966 ree.ffi_prep_cif │ │ │ │ + 0x00009aec 74797065 5f73696e 74313600 6666695f type_sint16.ffi_ │ │ │ │ + 0x00009afc 74797065 5f73696e 74333200 6666695f type_sint32.ffi_ │ │ │ │ + 0x00009b0c 74797065 5f766f69 64006666 695f7479 type_void.ffi_ty │ │ │ │ + 0x00009b1c 70655f75 696e7433 32006666 695f7479 pe_uint32.ffi_ty │ │ │ │ + 0x00009b2c 70655f70 6f696e74 65720066 66695f74 pe_pointer.ffi_t │ │ │ │ + 0x00009b3c 7970655f 75696e74 31360066 66695f74 ype_uint16.ffi_t │ │ │ │ + 0x00009b4c 7970655f 666c6f61 74006666 695f7479 ype_float.ffi_ty │ │ │ │ + 0x00009b5c 70655f73 696e7436 34006666 695f7479 pe_sint64.ffi_ty │ │ │ │ + 0x00009b6c 70655f64 6f75626c 65006666 695f636c pe_double.ffi_cl │ │ │ │ + 0x00009b7c 6f737572 655f6672 6565004c 49424646 osure_free.LIBFF │ │ │ │ + 0x00009b8c 495f434c 4f535552 455f382e 30006666 I_CLOSURE_8.0.ff │ │ │ │ + 0x00009b9c 695f636c 6f737572 655f616c 6c6f6300 i_closure_alloc. │ │ │ │ + 0x00009bac 6666695f 70726570 5f636c6f 73757265 ffi_prep_closure │ │ │ │ + 0x00009bbc 5f6c6f63 00666669 5f707265 705f6369 _loc.ffi_prep_ci │ │ │ │ + 0x00009bcc 66006666 695f7479 70655f73 696e7438 f.ffi_type_sint8 │ │ │ │ 0x00009bdc 00676574 656e7600 70757465 6e760067 .getenv.putenv.g │ │ │ │ 0x00009bec 65747069 64007772 69746500 72656164 etpid.write.read │ │ │ │ - 0x00009bfc 0066636e 746c3634 00474c49 42435f32 .fcntl64.GLIBC_2 │ │ │ │ - 0x00009c0c 2e323800 6c736565 6b363400 7574696d .28.lseek64.utim │ │ │ │ - 0x00009c1c 65006d6b 6669666f 00736967 656d7074 e.mkfifo.sigempt │ │ │ │ + 0x00009bfc 00757469 6d65006c 7365656b 36340066 .utime.lseek64.f │ │ │ │ + 0x00009c0c 636e746c 36340047 4c494243 5f322e32 cntl64.GLIBC_2.2 │ │ │ │ + 0x00009c1c 38006d6b 6669666f 00736967 656d7074 8.mkfifo.sigempt │ │ │ │ 0x00009c2c 79736574 00736967 61646473 65740073 yset.sigaddset.s │ │ │ │ 0x00009c3c 69677072 6f636d61 736b0074 63676574 igprocmask.tcget │ │ │ │ - 0x00009c4c 61747472 00746373 65746174 74720066 attr.tcsetattr.f │ │ │ │ - 0x00009c5c 6f726b00 77616974 70696400 69736174 ork.waitpid.isat │ │ │ │ - 0x00009c6c 74790075 6d61736b 00647570 32006475 ty.umask.dup2.du │ │ │ │ - 0x00009c7c 70006372 65617400 636c6f73 65007069 p.creat.close.pi │ │ │ │ - 0x00009c8c 70650069 636f6e76 5f6f7065 6e00756e pe.iconv_open.un │ │ │ │ + 0x00009c4c 61747472 00746373 65746174 74720077 attr.tcsetattr.w │ │ │ │ + 0x00009c5c 61697470 69640069 73617474 79006475 aitpid.isatty.du │ │ │ │ + 0x00009c6c 70320066 6f726b00 64757000 63726561 p2.fork.dup.crea │ │ │ │ + 0x00009c7c 7400636c 6f736500 70697065 00756d61 t.close.pipe.uma │ │ │ │ + 0x00009c8c 736b0069 636f6e76 5f6f7065 6e00756e sk.iconv_open.un │ │ │ │ 0x00009c9c 73657465 6e760069 636f6e76 5f636c6f setenv.iconv_clo │ │ │ │ - 0x00009cac 73650069 636f6e76 0065706f 6c6c5f63 se.iconv.epoll_c │ │ │ │ - 0x00009cbc 72656174 65006570 6f6c6c5f 77616974 reate.epoll_wait │ │ │ │ - 0x00009ccc 0065706f 6c6c5f63 746c0070 6f6c6c00 .epoll_ctl.poll. │ │ │ │ + 0x00009cac 73650069 636f6e76 0065706f 6c6c5f77 se.iconv.epoll_w │ │ │ │ + 0x00009cbc 61697400 65706f6c 6c5f6374 6c006570 ait.epoll_ctl.ep │ │ │ │ + 0x00009ccc 6f6c6c5f 63726561 74650070 6f6c6c00 oll_create.poll. │ │ │ │ 0x00009cdc 5f5f676d 706e5f72 73686966 74005f5f __gmpn_rshift.__ │ │ │ │ 0x00009cec 676d706e 5f6c7368 69667400 5f5f676d gmpn_lshift.__gm │ │ │ │ 0x00009cfc 707a5f67 65745f64 005f5f67 6d707a5f pz_get_d.__gmpz_ │ │ │ │ 0x00009d0c 6765745f 645f3265 7870005f 5f676d70 get_d_2exp.__gmp │ │ │ │ 0x00009d1c 6e5f6763 645f3100 5f5f676d 707a5f69 n_gcd_1.__gmpz_i │ │ │ │ 0x00009d2c 6e697400 5f5f676d 707a5f67 6364005f nit.__gmpz_gcd._ │ │ │ │ 0x00009d3c 5f676d70 7a5f636c 65617200 5f5f676d _gmpz_clear.__gm │ │ │ │ @@ -151,59 +151,59 @@ │ │ │ │ 0x00009e1c 5f676d70 6e5f6164 64005f5f 676d706e _gmpn_add.__gmpn │ │ │ │ 0x00009e2c 5f737562 005f5f67 6d706e5f 6d6f645f _sub.__gmpn_mod_ │ │ │ │ 0x00009e3c 31005f5f 676d706e 5f706f70 636f756e 1.__gmpn_popcoun │ │ │ │ 0x00009e4c 74005f5f 676d706e 5f616464 5f31005f t.__gmpn_add_1._ │ │ │ │ 0x00009e5c 5f676d70 6e5f7375 625f3100 5f5f676d _gmpn_sub_1.__gm │ │ │ │ 0x00009e6c 706e5f6d 756c5f31 005f5f67 6d706e5f pn_mul_1.__gmpn_ │ │ │ │ 0x00009e7c 636d7000 5f5f676d 706e5f6d 756c0073 cmp.__gmpn_mul.s │ │ │ │ - 0x00009e8c 7472636d 70007374 72637079 00737472 trcmp.strcpy.str │ │ │ │ - 0x00009e9c 6e636d70 00737472 64757000 66666c75 ncmp.strdup.fflu │ │ │ │ - 0x00009eac 73680073 74646f75 74007374 72746f75 sh.stdout.strtou │ │ │ │ - 0x00009ebc 6c007374 72746f64 005f5f63 74797065 l.strtod.__ctype │ │ │ │ - 0x00009ecc 5f625f6c 6f630073 74727263 68720073 _b_loc.strrchr.s │ │ │ │ - 0x00009edc 74726e63 70790076 66707269 6e746600 trncpy.vfprintf. │ │ │ │ + 0x00009e8c 7472636d 70007374 726e636d 70007374 trcmp.strncmp.st │ │ │ │ + 0x00009e9c 72647570 0066666c 75736800 7374646f rdup.fflush.stdo │ │ │ │ + 0x00009eac 75740073 7472746f 756c0073 7472746f ut.strtoul.strto │ │ │ │ + 0x00009ebc 64005f5f 63747970 655f625f 6c6f6300 d.__ctype_b_loc. │ │ │ │ + 0x00009ecc 73747272 63687200 7374726e 63707900 strrchr.strncpy. │ │ │ │ + 0x00009edc 76667072 696e7466 00737472 63707900 vfprintf.strcpy. │ │ │ │ 0x00009eec 66707269 6e746600 66707574 63007369 fprintf.fputc.si │ │ │ │ 0x00009efc 67616374 696f6e00 6b696c6c 00657869 gaction.kill.exi │ │ │ │ - 0x00009f0c 74007365 746c6f63 616c6500 6e616e6f t.setlocale.nano │ │ │ │ - 0x00009f1c 736c6565 70006374 696d655f 72007469 sleep.ctime_r.ti │ │ │ │ - 0x00009f2c 6d650073 7072696e 74660070 72696e74 me.sprintf.print │ │ │ │ - 0x00009f3c 66007075 74730073 74726e6c 656e0070 f.puts.strnlen.p │ │ │ │ - 0x00009f4c 6f736978 5f6d656d 616c6967 6e006663 osix_memalign.fc │ │ │ │ + 0x00009f0c 74007365 746c6f63 616c6500 6374696d t.setlocale.ctim │ │ │ │ + 0x00009f1c 655f7200 74696d65 00737072 696e7466 e_r.time.sprintf │ │ │ │ + 0x00009f2c 00707269 6e746600 70757473 00737472 .printf.puts.str │ │ │ │ + 0x00009f3c 6e6c656e 00706f73 69785f6d 656d616c nlen.posix_memal │ │ │ │ + 0x00009f4c 69676e00 6e616e6f 736c6565 70006663 ign.nanosleep.fc │ │ │ │ 0x00009f5c 6c6f7365 00676574 70706964 00736e70 lose.getppid.snp │ │ │ │ 0x00009f6c 72696e74 66007673 6e707269 6e746600 rintf.vsnprintf. │ │ │ │ 0x00009f7c 73747063 70790070 74687265 61645f73 stpcpy.pthread_s │ │ │ │ 0x00009f8c 69676d61 736b0047 4c494243 5f322e33 igmask.GLIBC_2.3 │ │ │ │ 0x00009f9c 3200666f 70656e00 67657472 75736167 2.fopen.getrusag │ │ │ │ - 0x00009fac 65006d61 64766973 65006765 7474696d e.madvise.gettim │ │ │ │ - 0x00009fbc 656f6664 6179006d 6d617036 34007074 eofday.mmap64.pt │ │ │ │ - 0x00009fcc 68726561 645f6d75 7465785f 6c6f636b hread_mutex_lock │ │ │ │ - 0x00009fdc 00707468 72656164 5f6d7574 65785f75 .pthread_mutex_u │ │ │ │ - 0x00009fec 6e6c6f63 6b006d75 6e6d6170 006d7072 nlock.munmap.mpr │ │ │ │ - 0x00009ffc 6f746563 74007369 6766696c 6c736574 otect.sigfillset │ │ │ │ - 0x0000a00c 00707468 72656164 5f636f6e 64617474 .pthread_condatt │ │ │ │ - 0x0000a01c 725f696e 69740070 74687265 61645f63 r_init.pthread_c │ │ │ │ - 0x0000a02c 6f6e6461 7474725f 64657374 726f7900 ondattr_destroy. │ │ │ │ - 0x0000a03c 70746872 6561645f 636f6e64 5f696e69 pthread_cond_ini │ │ │ │ - 0x0000a04c 74007074 68726561 645f636f 6e645f64 t.pthread_cond_d │ │ │ │ - 0x0000a05c 65737472 6f790070 74687265 61645f63 estroy.pthread_c │ │ │ │ - 0x0000a06c 6f6e645f 7369676e 616c0070 74687265 ond_signal.pthre │ │ │ │ - 0x0000a07c 61645f63 6f6e645f 62726f61 64636173 ad_cond_broadcas │ │ │ │ - 0x0000a08c 74007074 68726561 645f636f 6e645f77 t.pthread_cond_w │ │ │ │ - 0x0000a09c 61697400 70746872 6561645f 636f6e64 ait.pthread_cond │ │ │ │ + 0x00009fac 65007074 68726561 645f6d75 7465785f e.pthread_mutex_ │ │ │ │ + 0x00009fbc 6c6f636b 00676574 74696d65 6f666461 lock.gettimeofda │ │ │ │ + 0x00009fcc 79007074 68726561 645f6d75 7465785f y.pthread_mutex_ │ │ │ │ + 0x00009fdc 756e6c6f 636b006d 756e6d61 70006d70 unlock.munmap.mp │ │ │ │ + 0x00009fec 726f7465 63740073 69676669 6c6c7365 rotect.sigfillse │ │ │ │ + 0x00009ffc 74007074 68726561 645f636f 6e646174 t.pthread_condat │ │ │ │ + 0x0000a00c 74725f69 6e697400 70746872 6561645f tr_init.pthread_ │ │ │ │ + 0x0000a01c 636f6e64 61747472 5f646573 74726f79 condattr_destroy │ │ │ │ + 0x0000a02c 00707468 72656164 5f636f6e 645f696e .pthread_cond_in │ │ │ │ + 0x0000a03c 69740070 74687265 61645f63 6f6e645f it.pthread_cond_ │ │ │ │ + 0x0000a04c 64657374 726f7900 70746872 6561645f destroy.pthread_ │ │ │ │ + 0x0000a05c 636f6e64 5f736967 6e616c00 70746872 cond_signal.pthr │ │ │ │ + 0x0000a06c 6561645f 636f6e64 5f62726f 61646361 ead_cond_broadca │ │ │ │ + 0x0000a07c 7374006d 6d617036 34007074 68726561 st.mmap64.pthrea │ │ │ │ + 0x0000a08c 645f636f 6e645f77 61697400 6d616476 d_cond_wait.madv │ │ │ │ + 0x0000a09c 69736500 70746872 6561645f 636f6e64 ise.pthread_cond │ │ │ │ 0x0000a0ac 5f74696d 65647761 69740073 63686564 _timedwait.sched │ │ │ │ 0x0000a0bc 5f796965 6c640073 63686564 5f736574 _yield.sched_set │ │ │ │ 0x0000a0cc 61666669 6e697479 00707468 72656164 affinity.pthread │ │ │ │ 0x0000a0dc 5f657869 74007074 68726561 645f7365 _exit.pthread_se │ │ │ │ 0x0000a0ec 6c660070 74687265 61645f6d 75746578 lf.pthread_mutex │ │ │ │ 0x0000a0fc 5f696e69 74007379 7363616c 6c007074 _init.syscall.pt │ │ │ │ 0x0000a10c 68726561 645f6d75 7465785f 64657374 hread_mutex_dest │ │ │ │ 0x0000a11c 726f7900 73656c65 63740070 61757365 roy.select.pause │ │ │ │ 0x0000a12c 00736967 64656c73 65740067 65746300 .sigdelset.getc. │ │ │ │ - 0x0000a13c 72656763 6f6d7000 72656766 72656500 regcomp.regfree. │ │ │ │ - 0x0000a14c 66676574 73007265 67657865 63006469 fgets.regexec.di │ │ │ │ + 0x0000a13c 72656766 72656500 66676574 73007265 regfree.fgets.re │ │ │ │ + 0x0000a14c 67657865 63007265 67636f6d 70006469 gexec.regcomp.di │ │ │ │ 0x0000a15c 726e616d 65006672 65656c6f 63616c65 rname.freelocale │ │ │ │ 0x0000a16c 00757365 6c6f6361 6c65006e 65776c6f .uselocale.newlo │ │ │ │ 0x0000a17c 63616c65 00646c5f 69746572 6174655f cale.dl_iterate_ │ │ │ │ 0x0000a18c 70686472 00667265 61640066 6f70656e phdr.fread.fopen │ │ │ │ 0x0000a19c 36340066 74656c6c 00737472 746f6c00 64.ftell.strtol. │ │ │ │ 0x0000a1ac 66736565 6b006665 6f66006c 6962676d fseek.feof.libgm │ │ │ │ 0x0000a1bc 702e736f 2e313000 p.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -4,1443 +4,1443 @@ │ │ │ │ Disassembly of section .plt: │ │ │ │ │ │ │ │ 0000af90 <__libc_start_main@plt-0x14>: │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [pc, #4] @ afa0 <__libc_start_main@plt-0x4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr pc, [lr, #8]! │ │ │ │ - tsteq sl, r0, asr fp │ │ │ │ + tsteq sl, r0, lsr fp │ │ │ │ │ │ │ │ 0000afa4 <__libc_start_main@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2896]! @ 0xb50 │ │ │ │ + ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ │ │ │ │ 0000afb0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2888]! @ 0xb48 │ │ │ │ + ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ │ │ │ │ 0000afbc <__gmon_start__@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2880]! @ 0xb40 │ │ │ │ + ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ │ │ │ │ 0000afc8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2872]! @ 0xb38 │ │ │ │ + ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ │ │ │ │ 0000afd4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2864]! @ 0xb30 │ │ │ │ + ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ │ │ │ │ 0000afe0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2856]! @ 0xb28 │ │ │ │ + ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ │ │ │ │ 0000afec : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2848]! @ 0xb20 │ │ │ │ + ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ │ │ │ │ 0000aff8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2840]! @ 0xb18 │ │ │ │ + ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ │ │ │ │ 0000b004 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2832]! @ 0xb10 │ │ │ │ + ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ │ │ │ │ 0000b010 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2824]! @ 0xb08 │ │ │ │ + ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ │ │ │ │ 0000b01c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2816]! @ 0xb00 │ │ │ │ + ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ │ │ │ │ 0000b028 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2808]! @ 0xaf8 │ │ │ │ + ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ │ │ │ │ 0000b034 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2800]! @ 0xaf0 │ │ │ │ + ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ │ │ │ │ 0000b040 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2792]! @ 0xae8 │ │ │ │ + ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ │ │ │ │ 0000b04c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2784]! @ 0xae0 │ │ │ │ + ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ │ │ │ │ 0000b058 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2776]! @ 0xad8 │ │ │ │ + ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ │ │ │ │ 0000b064 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2768]! @ 0xad0 │ │ │ │ + ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ │ │ │ │ 0000b070 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2760]! @ 0xac8 │ │ │ │ + ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ │ │ │ │ 0000b07c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2752]! @ 0xac0 │ │ │ │ + ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ │ │ │ │ 0000b088 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2744]! @ 0xab8 │ │ │ │ + ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ │ │ │ │ 0000b094 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2736]! @ 0xab0 │ │ │ │ + ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ │ │ │ │ 0000b0a0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2728]! @ 0xaa8 │ │ │ │ + ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ │ │ │ │ 0000b0ac : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2720]! @ 0xaa0 │ │ │ │ + ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ │ │ │ │ 0000b0b8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2712]! @ 0xa98 │ │ │ │ + ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ │ │ │ │ 0000b0c4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2704]! @ 0xa90 │ │ │ │ + ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ │ │ │ │ 0000b0d0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2696]! @ 0xa88 │ │ │ │ + ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ │ │ │ │ 0000b0dc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2688]! @ 0xa80 │ │ │ │ + ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ │ │ │ │ 0000b0e8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2680]! @ 0xa78 │ │ │ │ + ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ │ │ │ │ 0000b0f4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2672]! @ 0xa70 │ │ │ │ + ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ │ │ │ │ 0000b100 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2664]! @ 0xa68 │ │ │ │ + ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ │ │ │ │ 0000b10c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2656]! @ 0xa60 │ │ │ │ + ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ │ │ │ │ 0000b118 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2648]! @ 0xa58 │ │ │ │ + ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ │ │ │ │ 0000b124 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2640]! @ 0xa50 │ │ │ │ + ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ │ │ │ │ 0000b130 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2632]! @ 0xa48 │ │ │ │ + ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ │ │ │ │ 0000b13c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2624]! @ 0xa40 │ │ │ │ + ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ │ │ │ │ 0000b148 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2616]! @ 0xa38 │ │ │ │ + ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ │ │ │ │ 0000b154 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2608]! @ 0xa30 │ │ │ │ + ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ │ │ │ │ 0000b160 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2600]! @ 0xa28 │ │ │ │ + ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ │ │ │ │ 0000b16c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2592]! @ 0xa20 │ │ │ │ + ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ │ │ │ │ 0000b178 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2584]! @ 0xa18 │ │ │ │ + ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ │ │ │ │ 0000b184 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2576]! @ 0xa10 │ │ │ │ + ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ │ │ │ │ 0000b190 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2568]! @ 0xa08 │ │ │ │ + ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ │ │ │ │ 0000b19c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2560]! @ 0xa00 │ │ │ │ + ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ │ │ │ │ 0000b1a8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2552]! @ 0x9f8 │ │ │ │ + ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ │ │ │ │ 0000b1b4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2544]! @ 0x9f0 │ │ │ │ + ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ │ │ │ │ 0000b1c0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2536]! @ 0x9e8 │ │ │ │ + ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ │ │ │ │ 0000b1cc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2528]! @ 0x9e0 │ │ │ │ + ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ │ │ │ │ 0000b1d8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2520]! @ 0x9d8 │ │ │ │ + ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ │ │ │ │ 0000b1e4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2512]! @ 0x9d0 │ │ │ │ + ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ │ │ │ │ 0000b1f0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2504]! @ 0x9c8 │ │ │ │ + ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ │ │ │ │ 0000b1fc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2496]! @ 0x9c0 │ │ │ │ + ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ │ │ │ │ 0000b208 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2488]! @ 0x9b8 │ │ │ │ + ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ │ │ │ │ 0000b214 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2480]! @ 0x9b0 │ │ │ │ + ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ │ │ │ │ 0000b220 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2472]! @ 0x9a8 │ │ │ │ + ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ │ │ │ │ 0000b22c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2464]! @ 0x9a0 │ │ │ │ + ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ │ │ │ │ 0000b238 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2456]! @ 0x998 │ │ │ │ + ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ │ │ │ │ 0000b244 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2448]! @ 0x990 │ │ │ │ + ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ │ │ │ │ 0000b250 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2440]! @ 0x988 │ │ │ │ + ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ │ │ │ │ 0000b25c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2432]! @ 0x980 │ │ │ │ + ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ │ │ │ │ 0000b268 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2424]! @ 0x978 │ │ │ │ + ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ │ │ │ │ 0000b274 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2416]! @ 0x970 │ │ │ │ + ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ │ │ │ │ 0000b280 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2408]! @ 0x968 │ │ │ │ + ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ │ │ │ │ 0000b28c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2400]! @ 0x960 │ │ │ │ + ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ │ │ │ │ 0000b298 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2392]! @ 0x958 │ │ │ │ + ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ │ │ │ │ 0000b2a4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2384]! @ 0x950 │ │ │ │ + ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ │ │ │ │ 0000b2b0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2376]! @ 0x948 │ │ │ │ + ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ │ │ │ │ 0000b2bc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2368]! @ 0x940 │ │ │ │ + ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ │ │ │ │ 0000b2c8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2360]! @ 0x938 │ │ │ │ + ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ │ │ │ │ 0000b2d4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2352]! @ 0x930 │ │ │ │ + ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ │ │ │ │ 0000b2e0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2344]! @ 0x928 │ │ │ │ + ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ │ │ │ │ 0000b2ec : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2336]! @ 0x920 │ │ │ │ + ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ │ │ │ │ 0000b2f8 <__errno_location@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2328]! @ 0x918 │ │ │ │ + ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ │ │ │ │ 0000b304 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2320]! @ 0x910 │ │ │ │ + ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ │ │ │ │ 0000b310 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2312]! @ 0x908 │ │ │ │ + ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ │ │ │ │ 0000b31c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2304]! @ 0x900 │ │ │ │ + ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ │ │ │ │ 0000b328 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2296]! @ 0x8f8 │ │ │ │ + ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ │ │ │ │ 0000b334 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2288]! @ 0x8f0 │ │ │ │ + ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ │ │ │ │ 0000b340 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2280]! @ 0x8e8 │ │ │ │ + ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ │ │ │ │ 0000b34c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2272]! @ 0x8e0 │ │ │ │ + ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ │ │ │ │ 0000b358 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2264]! @ 0x8d8 │ │ │ │ + ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ │ │ │ │ 0000b364 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2256]! @ 0x8d0 │ │ │ │ + ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ │ │ │ │ 0000b370 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2248]! @ 0x8c8 │ │ │ │ + ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ │ │ │ │ 0000b37c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2240]! @ 0x8c0 │ │ │ │ + ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ │ │ │ │ 0000b388 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2232]! @ 0x8b8 │ │ │ │ + ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ │ │ │ │ 0000b394 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2224]! @ 0x8b0 │ │ │ │ + ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ │ │ │ │ 0000b3a0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2216]! @ 0x8a8 │ │ │ │ + ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ │ │ │ │ 0000b3ac : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2208]! @ 0x8a0 │ │ │ │ + ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ │ │ │ │ 0000b3b8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2200]! @ 0x898 │ │ │ │ + ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ │ │ │ │ 0000b3c4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2192]! @ 0x890 │ │ │ │ + ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ │ │ │ │ 0000b3d0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2184]! @ 0x888 │ │ │ │ + ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ │ │ │ │ 0000b3dc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2176]! @ 0x880 │ │ │ │ + ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ │ │ │ │ 0000b3e8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2168]! @ 0x878 │ │ │ │ + ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ │ │ │ │ 0000b3f4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2160]! @ 0x870 │ │ │ │ + ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ │ │ │ │ 0000b400 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2152]! @ 0x868 │ │ │ │ + ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ │ │ │ │ 0000b40c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2144]! @ 0x860 │ │ │ │ + ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ │ │ │ │ 0000b418 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2136]! @ 0x858 │ │ │ │ + ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ │ │ │ │ 0000b424 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2128]! @ 0x850 │ │ │ │ + ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ │ │ │ │ 0000b430 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2120]! @ 0x848 │ │ │ │ + ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ │ │ │ │ 0000b43c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2112]! @ 0x840 │ │ │ │ + ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ │ │ │ │ 0000b448 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2104]! @ 0x838 │ │ │ │ + ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ │ │ │ │ 0000b454 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2096]! @ 0x830 │ │ │ │ + ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ │ │ │ │ 0000b460 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2088]! @ 0x828 │ │ │ │ + ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ │ │ │ │ 0000b46c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2080]! @ 0x820 │ │ │ │ + ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ │ │ │ │ 0000b478 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2072]! @ 0x818 │ │ │ │ + ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ │ │ │ │ 0000b484 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2064]! @ 0x810 │ │ │ │ + ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ │ │ │ │ 0000b490 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2056]! @ 0x808 │ │ │ │ + ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ │ │ │ │ 0000b49c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2048]! @ 0x800 │ │ │ │ + ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ │ │ │ │ 0000b4a8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2040]! @ 0x7f8 │ │ │ │ + ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ │ │ │ │ 0000b4b4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2032]! @ 0x7f0 │ │ │ │ + ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ │ │ │ │ 0000b4c0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2024]! @ 0x7e8 │ │ │ │ + ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ │ │ │ │ 0000b4cc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2016]! @ 0x7e0 │ │ │ │ + ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ │ │ │ │ 0000b4d8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2008]! @ 0x7d8 │ │ │ │ + ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ │ │ │ │ 0000b4e4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #2000]! @ 0x7d0 │ │ │ │ + ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ │ │ │ │ 0000b4f0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1992]! @ 0x7c8 │ │ │ │ + ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ │ │ │ │ 0000b4fc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1984]! @ 0x7c0 │ │ │ │ + ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ │ │ │ │ 0000b508 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1976]! @ 0x7b8 │ │ │ │ + ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ │ │ │ │ 0000b514 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1968]! @ 0x7b0 │ │ │ │ + ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ │ │ │ │ 0000b520 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1960]! @ 0x7a8 │ │ │ │ + ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ │ │ │ │ 0000b52c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1952]! @ 0x7a0 │ │ │ │ + ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ │ │ │ │ 0000b538 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1944]! @ 0x798 │ │ │ │ + ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ │ │ │ │ 0000b544 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1936]! @ 0x790 │ │ │ │ + ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ │ │ │ │ 0000b550 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1928]! @ 0x788 │ │ │ │ + ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ │ │ │ │ 0000b55c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1920]! @ 0x780 │ │ │ │ + ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ │ │ │ │ 0000b568 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1912]! @ 0x778 │ │ │ │ + ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ │ │ │ │ 0000b574 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1904]! @ 0x770 │ │ │ │ + ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ │ │ │ │ 0000b580 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1896]! @ 0x768 │ │ │ │ + ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ │ │ │ │ 0000b58c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1888]! @ 0x760 │ │ │ │ + ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ │ │ │ │ 0000b598 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1880]! @ 0x758 │ │ │ │ + ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ │ │ │ │ 0000b5a4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1872]! @ 0x750 │ │ │ │ + ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ │ │ │ │ 0000b5b0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1864]! @ 0x748 │ │ │ │ + ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ │ │ │ │ 0000b5bc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1856]! @ 0x740 │ │ │ │ + ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ │ │ │ │ 0000b5c8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1848]! @ 0x738 │ │ │ │ + ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ │ │ │ │ 0000b5d4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1840]! @ 0x730 │ │ │ │ + ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ │ │ │ │ 0000b5e0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1832]! @ 0x728 │ │ │ │ + ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ │ │ │ │ 0000b5ec : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1824]! @ 0x720 │ │ │ │ + ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ │ │ │ │ 0000b5f8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1816]! @ 0x718 │ │ │ │ + ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ │ │ │ │ 0000b604 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1808]! @ 0x710 │ │ │ │ + ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ │ │ │ │ 0000b610 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1800]! @ 0x708 │ │ │ │ + ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ │ │ │ │ 0000b61c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1792]! @ 0x700 │ │ │ │ + ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ │ │ │ │ 0000b628 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1784]! @ 0x6f8 │ │ │ │ + ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ │ │ │ │ 0000b634 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1776]! @ 0x6f0 │ │ │ │ + ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ │ │ │ │ 0000b640 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1768]! @ 0x6e8 │ │ │ │ + ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ │ │ │ │ 0000b64c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1760]! @ 0x6e0 │ │ │ │ + ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ │ │ │ │ 0000b658 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1752]! @ 0x6d8 │ │ │ │ + ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ │ │ │ │ 0000b664 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1744]! @ 0x6d0 │ │ │ │ + ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ │ │ │ │ 0000b670 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1736]! @ 0x6c8 │ │ │ │ + ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ │ │ │ │ 0000b67c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1728]! @ 0x6c0 │ │ │ │ + ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ │ │ │ │ 0000b688 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1720]! @ 0x6b8 │ │ │ │ + ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ │ │ │ │ 0000b694 <__gmpn_rshift@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1712]! @ 0x6b0 │ │ │ │ + ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ │ │ │ │ 0000b6a0 <__gmpn_lshift@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1704]! @ 0x6a8 │ │ │ │ + ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ │ │ │ │ 0000b6ac <__gmpz_get_d@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1696]! @ 0x6a0 │ │ │ │ + ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ │ │ │ │ 0000b6b8 <__gmpz_get_d_2exp@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1688]! @ 0x698 │ │ │ │ + ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ │ │ │ │ 0000b6c4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1680]! @ 0x690 │ │ │ │ + ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ │ │ │ │ 0000b6d0 <__gmpn_gcd_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1672]! @ 0x688 │ │ │ │ + ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ │ │ │ │ 0000b6dc <__assert_fail@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1664]! @ 0x680 │ │ │ │ + ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ │ │ │ │ 0000b6e8 <__gmpz_init@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1656]! @ 0x678 │ │ │ │ + ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ │ │ │ │ 0000b6f4 <__gmpz_gcd@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1648]! @ 0x670 │ │ │ │ + ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ │ │ │ │ 0000b700 <__gmpz_clear@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1640]! @ 0x668 │ │ │ │ + ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ │ │ │ │ 0000b70c <__gmpz_gcdext@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1632]! @ 0x660 │ │ │ │ + ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ │ │ │ │ 0000b718 <__gmpn_tdiv_qr@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1624]! @ 0x658 │ │ │ │ + ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ │ │ │ │ 0000b724 <__gmpz_sizeinbase@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1616]! @ 0x650 │ │ │ │ + ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ │ │ │ │ 0000b730 <__gmpz_export@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1608]! @ 0x648 │ │ │ │ + ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ │ │ │ │ 0000b73c <__gmpz_probab_prime_p@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1600]! @ 0x640 │ │ │ │ + ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ │ │ │ │ 0000b748 <__gmpz_nextprime@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1592]! @ 0x638 │ │ │ │ + ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ │ │ │ │ 0000b754 <__gmpz_powm@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1584]! @ 0x630 │ │ │ │ + ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ │ │ │ │ 0000b760 <__gmpz_powm_sec@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1576]! @ 0x628 │ │ │ │ + ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ │ │ │ │ 0000b76c <__gmpz_invert@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1568]! @ 0x620 │ │ │ │ + ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ │ │ │ │ 0000b778 <__gmpn_and_n@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1560]! @ 0x618 │ │ │ │ + ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ │ │ │ │ 0000b784 <__gmpn_andn_n@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1552]! @ 0x610 │ │ │ │ + ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ │ │ │ │ 0000b790 <__gmpn_ior_n@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1544]! @ 0x608 │ │ │ │ + ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ │ │ │ │ 0000b79c <__gmpn_xor_n@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1536]! @ 0x600 │ │ │ │ + ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ │ │ │ │ 0000b7a8 <__gmpn_divrem_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1528]! @ 0x5f8 │ │ │ │ + ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ │ │ │ │ 0000b7b4 <__gmpn_add@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1520]! @ 0x5f0 │ │ │ │ + ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ │ │ │ │ 0000b7c0 <__gmpn_sub@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1512]! @ 0x5e8 │ │ │ │ + ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ │ │ │ │ 0000b7cc <__gmpn_mod_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1504]! @ 0x5e0 │ │ │ │ + ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ │ │ │ │ 0000b7d8 <__gmpn_popcount@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1496]! @ 0x5d8 │ │ │ │ + ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ │ │ │ │ 0000b7e4 <__gmpn_add_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1488]! @ 0x5d0 │ │ │ │ + ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ │ │ │ │ 0000b7f0 <__gmpn_sub_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1480]! @ 0x5c8 │ │ │ │ + ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ │ │ │ │ 0000b7fc <__gmpn_mul_1@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1472]! @ 0x5c0 │ │ │ │ + ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ │ │ │ │ 0000b808 <__gmpn_cmp@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1464]! @ 0x5b8 │ │ │ │ + ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ │ │ │ │ 0000b814 <__gmpn_mul@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1456]! @ 0x5b0 │ │ │ │ + ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ │ │ │ │ 0000b820 <__atomic_compare_exchange_8@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1448]! @ 0x5a8 │ │ │ │ + ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ │ │ │ │ 0000b82c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1440]! @ 0x5a0 │ │ │ │ + ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ │ │ │ │ 0000b838 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1432]! @ 0x598 │ │ │ │ + ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ │ │ │ │ 0000b844 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1424]! @ 0x590 │ │ │ │ + ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ │ │ │ │ 0000b850 <__ctype_b_loc@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1416]! @ 0x588 │ │ │ │ + ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ │ │ │ │ 0000b85c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1408]! @ 0x580 │ │ │ │ + ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ │ │ │ │ 0000b868 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1400]! @ 0x578 │ │ │ │ + ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ │ │ │ │ 0000b874 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1392]! @ 0x570 │ │ │ │ + ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ │ │ │ │ 0000b880 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1384]! @ 0x568 │ │ │ │ + ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ │ │ │ │ 0000b88c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1376]! @ 0x560 │ │ │ │ + ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ │ │ │ │ 0000b898 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1368]! @ 0x558 │ │ │ │ + ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ │ │ │ │ 0000b8a4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1360]! @ 0x550 │ │ │ │ + ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ │ │ │ │ 0000b8b0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1352]! @ 0x548 │ │ │ │ + ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ │ │ │ │ 0000b8bc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1344]! @ 0x540 │ │ │ │ + ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ │ │ │ │ 0000b8c8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1336]! @ 0x538 │ │ │ │ + ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ │ │ │ │ 0000b8d4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1328]! @ 0x530 │ │ │ │ + ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ │ │ │ │ 0000b8e0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1320]! @ 0x528 │ │ │ │ + ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ │ │ │ │ 0000b8ec : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1312]! @ 0x520 │ │ │ │ + ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ │ │ │ │ 0000b8f8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1304]! @ 0x518 │ │ │ │ + ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ │ │ │ │ 0000b904 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1296]! @ 0x510 │ │ │ │ + ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ │ │ │ │ 0000b910 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1288]! @ 0x508 │ │ │ │ + ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ │ │ │ │ 0000b91c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1280]! @ 0x500 │ │ │ │ + ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ │ │ │ │ 0000b928 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1272]! @ 0x4f8 │ │ │ │ + ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ │ │ │ │ 0000b934 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1264]! @ 0x4f0 │ │ │ │ + ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ │ │ │ │ 0000b940 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1256]! @ 0x4e8 │ │ │ │ + ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ │ │ │ │ 0000b94c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1248]! @ 0x4e0 │ │ │ │ + ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ │ │ │ │ 0000b958 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1240]! @ 0x4d8 │ │ │ │ + ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ │ │ │ │ 0000b964 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1232]! @ 0x4d0 │ │ │ │ + ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ │ │ │ │ 0000b970 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1224]! @ 0x4c8 │ │ │ │ + ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ │ │ │ │ 0000b97c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1216]! @ 0x4c0 │ │ │ │ + ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ │ │ │ │ 0000b988 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1208]! @ 0x4b8 │ │ │ │ + ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ │ │ │ │ 0000b994 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1200]! @ 0x4b0 │ │ │ │ + ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ │ │ │ │ 0000b9a0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1192]! @ 0x4a8 │ │ │ │ + ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ │ │ │ │ 0000b9ac : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1184]! @ 0x4a0 │ │ │ │ + ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ │ │ │ │ 0000b9b8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1176]! @ 0x498 │ │ │ │ + ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ │ │ │ │ 0000b9c4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1168]! @ 0x490 │ │ │ │ + ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ │ │ │ │ 0000b9d0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1160]! @ 0x488 │ │ │ │ + ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ │ │ │ │ 0000b9dc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1152]! @ 0x480 │ │ │ │ + ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ │ │ │ │ 0000b9e8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1144]! @ 0x478 │ │ │ │ + ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ │ │ │ │ 0000b9f4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1136]! @ 0x470 │ │ │ │ + ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ │ │ │ │ 0000ba00 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1128]! @ 0x468 │ │ │ │ + ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ │ │ │ │ 0000ba0c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1120]! @ 0x460 │ │ │ │ + ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ │ │ │ │ 0000ba18 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1112]! @ 0x458 │ │ │ │ + ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ │ │ │ │ 0000ba24 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1104]! @ 0x450 │ │ │ │ + ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ │ │ │ │ 0000ba30 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1096]! @ 0x448 │ │ │ │ + ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ │ │ │ │ 0000ba3c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1088]! @ 0x440 │ │ │ │ + ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ │ │ │ │ 0000ba48 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1080]! @ 0x438 │ │ │ │ + ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ │ │ │ │ 0000ba54 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1072]! @ 0x430 │ │ │ │ + ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ │ │ │ │ 0000ba60 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1064]! @ 0x428 │ │ │ │ + ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ │ │ │ │ 0000ba6c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1056]! @ 0x420 │ │ │ │ + ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ │ │ │ │ 0000ba78 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1048]! @ 0x418 │ │ │ │ + ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ │ │ │ │ 0000ba84 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1040]! @ 0x410 │ │ │ │ + ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ │ │ │ │ 0000ba90 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1032]! @ 0x408 │ │ │ │ + ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ │ │ │ │ 0000ba9c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1024]! @ 0x400 │ │ │ │ + ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ │ │ │ │ 0000baa8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1016]! @ 0x3f8 │ │ │ │ + ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ │ │ │ │ 0000bab4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1008]! @ 0x3f0 │ │ │ │ + ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ │ │ │ │ 0000bac0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #1000]! @ 0x3e8 │ │ │ │ + ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ │ │ │ │ 0000bacc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #992]! @ 0x3e0 │ │ │ │ + ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ │ │ │ │ 0000bad8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #984]! @ 0x3d8 │ │ │ │ + ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ │ │ │ │ 0000bae4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #976]! @ 0x3d0 │ │ │ │ + ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ │ │ │ │ 0000baf0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #968]! @ 0x3c8 │ │ │ │ + ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ │ │ │ │ 0000bafc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #960]! @ 0x3c0 │ │ │ │ + ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ │ │ │ │ 0000bb08 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #952]! @ 0x3b8 │ │ │ │ + ldr pc, [ip, #920]! @ 0x398 │ │ │ │ │ │ │ │ 0000bb14 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #944]! @ 0x3b0 │ │ │ │ + ldr pc, [ip, #912]! @ 0x390 │ │ │ │ │ │ │ │ 0000bb20 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #936]! @ 0x3a8 │ │ │ │ + ldr pc, [ip, #904]! @ 0x388 │ │ │ │ │ │ │ │ 0000bb2c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #928]! @ 0x3a0 │ │ │ │ + ldr pc, [ip, #896]! @ 0x380 │ │ │ │ │ │ │ │ 0000bb38 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #920]! @ 0x398 │ │ │ │ + ldr pc, [ip, #888]! @ 0x378 │ │ │ │ │ │ │ │ 0000bb44 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #912]! @ 0x390 │ │ │ │ + ldr pc, [ip, #880]! @ 0x370 │ │ │ │ │ │ │ │ 0000bb50 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #904]! @ 0x388 │ │ │ │ + ldr pc, [ip, #872]! @ 0x368 │ │ │ │ │ │ │ │ 0000bb5c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #896]! @ 0x380 │ │ │ │ + ldr pc, [ip, #864]! @ 0x360 │ │ │ │ │ │ │ │ 0000bb68 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #888]! @ 0x378 │ │ │ │ + ldr pc, [ip, #856]! @ 0x358 │ │ │ │ │ │ │ │ 0000bb74 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #880]! @ 0x370 │ │ │ │ + ldr pc, [ip, #848]! @ 0x350 │ │ │ │ │ │ │ │ 0000bb80 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #872]! @ 0x368 │ │ │ │ + ldr pc, [ip, #840]! @ 0x348 │ │ │ │ │ │ │ │ 0000bb8c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #864]! @ 0x360 │ │ │ │ + ldr pc, [ip, #832]! @ 0x340 │ │ │ │ │ │ │ │ 0000bb98 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #856]! @ 0x358 │ │ │ │ + ldr pc, [ip, #824]! @ 0x338 │ │ │ │ │ │ │ │ 0000bba4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #848]! @ 0x350 │ │ │ │ + ldr pc, [ip, #816]! @ 0x330 │ │ │ │ │ │ │ │ 0000bbb0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #840]! @ 0x348 │ │ │ │ + ldr pc, [ip, #808]! @ 0x328 │ │ │ │ │ │ │ │ 0000bbbc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #832]! @ 0x340 │ │ │ │ + ldr pc, [ip, #800]! @ 0x320 │ │ │ │ │ │ │ │ 0000bbc8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #824]! @ 0x338 │ │ │ │ + ldr pc, [ip, #792]! @ 0x318 │ │ │ │ │ │ │ │ 0000bbd4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #816]! @ 0x330 │ │ │ │ + ldr pc, [ip, #784]! @ 0x310 │ │ │ │ │ │ │ │ 0000bbe0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #808]! @ 0x328 │ │ │ │ + ldr pc, [ip, #776]! @ 0x308 │ │ │ │ │ │ │ │ 0000bbec : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #800]! @ 0x320 │ │ │ │ + ldr pc, [ip, #768]! @ 0x300 │ │ │ │ │ │ │ │ 0000bbf8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #792]! @ 0x318 │ │ │ │ + ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ │ │ │ │ 0000bc04 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #784]! @ 0x310 │ │ │ │ + ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ │ │ │ │ 0000bc10 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #776]! @ 0x308 │ │ │ │ + ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ │ │ │ │ 0000bc1c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #768]! @ 0x300 │ │ │ │ + ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ │ │ │ │ 0000bc28 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #760]! @ 0x2f8 │ │ │ │ + ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ │ │ │ │ 0000bc34 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #752]! @ 0x2f0 │ │ │ │ + ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ │ │ │ │ 0000bc40 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #744]! @ 0x2e8 │ │ │ │ + ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ │ │ │ │ 0000bc4c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #736]! @ 0x2e0 │ │ │ │ + ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ │ │ │ │ 0000bc58 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #728]! @ 0x2d8 │ │ │ │ + ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ │ │ │ │ 0000bc64 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #720]! @ 0x2d0 │ │ │ │ + ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ │ │ │ │ 0000bc70 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #712]! @ 0x2c8 │ │ │ │ + ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ │ │ │ │ 0000bc7c : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #704]! @ 0x2c0 │ │ │ │ + ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ │ │ │ │ 0000bc88 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #696]! @ 0x2b8 │ │ │ │ + ldr pc, [ip, #664]! @ 0x298 │ │ │ │ │ │ │ │ 0000bc94 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #688]! @ 0x2b0 │ │ │ │ + ldr pc, [ip, #656]! @ 0x290 │ │ │ │ │ │ │ │ 0000bca0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #680]! @ 0x2a8 │ │ │ │ + ldr pc, [ip, #648]! @ 0x288 │ │ │ │ │ │ │ │ 0000bcac : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #672]! @ 0x2a0 │ │ │ │ + ldr pc, [ip, #640]! @ 0x280 │ │ │ │ │ │ │ │ 0000bcb8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #664]! @ 0x298 │ │ │ │ + ldr pc, [ip, #632]! @ 0x278 │ │ │ │ │ │ │ │ 0000bcc4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #656]! @ 0x290 │ │ │ │ + ldr pc, [ip, #624]! @ 0x270 │ │ │ │ │ │ │ │ 0000bcd0 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #648]! @ 0x288 │ │ │ │ + ldr pc, [ip, #616]! @ 0x268 │ │ │ │ │ │ │ │ 0000bcdc : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #640]! @ 0x280 │ │ │ │ + ldr pc, [ip, #608]! @ 0x260 │ │ │ │ │ │ │ │ 0000bce8 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #632]! @ 0x278 │ │ │ │ + ldr pc, [ip, #600]! @ 0x258 │ │ │ │ │ │ │ │ 0000bcf4 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #624]! @ 0x270 │ │ │ │ + ldr pc, [ip, #592]! @ 0x250 │ │ │ │ │ │ │ │ 0000bd00 : │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #616]! @ 0x268 │ │ │ │ + ldr pc, [ip, #584]! @ 0x248 │ │ │ │ │ │ │ │ 0000bd0c <__cxa_atexit@plt>: │ │ │ │ add ip, pc, #17825792 @ 0x1100000 │ │ │ │ add ip, ip, #667648 @ 0xa3000 │ │ │ │ - ldr pc, [ip, #608]! @ 0x260 │ │ │ │ + ldr pc, [ip, #576]! @ 0x240 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -249,15 +249,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r9, #4] │ │ │ │ str r3, [r0] │ │ │ │ ldr r0, [r9, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr lr, [r0] │ │ │ │ b bfe8 <__cxa_atexit@plt+0x2dc> │ │ │ │ - @ instruction: 0x011a2db4 │ │ │ │ + @ instruction: 0x011a2d94 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0x011a4fb0 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ tsteq sl, r0, lsl #28 │ │ │ │ ldr ip, [pc, #1340] @ c65c <__cxa_atexit@plt+0x950> │ │ │ │ @@ -593,15 +593,15 @@ │ │ │ │ ldr r1, [r3, #-20] @ 0xffffffec │ │ │ │ lsr r8, r1, #5 │ │ │ │ and r5, r1, #31 │ │ │ │ b c39c <__cxa_atexit@plt+0x690> │ │ │ │ ldr r0, [pc, #28] @ c674 <__cxa_atexit@plt+0x968> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1024db8 <__cxa_atexit@plt+0x10190ac> │ │ │ │ - tsteq sl, r8, asr #19 │ │ │ │ + tsteq sl, r8, lsr #19 │ │ │ │ tsteq sl, r8, asr #24 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ @ instruction: 0x01087398 │ │ │ │ ldr r3, [pc, #3228] @ d31c <__cxa_atexit@plt+0x1610> │ │ │ │ @@ -1411,30 +1411,30 @@ │ │ │ │ b c964 <__cxa_atexit@plt+0xc58> │ │ │ │ ldr r1, [pc, #108] @ d380 <__cxa_atexit@plt+0x1674> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d298 <__cxa_atexit@plt+0x158c> │ │ │ │ @ instruction: 0x011a46f8 │ │ │ │ @ instruction: 0x011a46dc │ │ │ │ - tsteq sl, ip, lsr r4 │ │ │ │ + tsteq sl, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ + @ instruction: 0x0119c9f8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq sl, r8, lsr #5 │ │ │ │ tsteq sl, r8, lsl #5 │ │ │ │ - tsteq r9, r4, ror #14 │ │ │ │ + tsteq r9, r4, asr #14 │ │ │ │ tsteq sl, ip, asr #1 │ │ │ │ - @ instruction: 0x0119c5b0 │ │ │ │ - tsteq r9, r4, lsr r5 │ │ │ │ - tsteq r9, r0, lsl #10 │ │ │ │ + @ instruction: 0x0119c590 │ │ │ │ + tsteq r9, r4, lsl r5 │ │ │ │ + tsteq r9, r0, ror #9 │ │ │ │ @ instruction: 0x011a3e9c │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - tsteq r9, r8, lsr #9 │ │ │ │ - tsteq r9, r0, lsr r2 │ │ │ │ + tsteq r9, r8, lsl #9 │ │ │ │ + tsteq r9, r0, lsl r2 │ │ │ │ @ instruction: 0x011a4c94 │ │ │ │ tsteq sl, ip, asr ip │ │ │ │ tsteq r8, r0, asr #16 │ │ │ │ smlabbeq r8, r8, r8, r6 │ │ │ │ tsteq r8, ip, lsl r8 │ │ │ │ tsteq sl, r0, lsl #23 │ │ │ │ tsteq sl, r0, ror #22 │ │ │ │ @@ -1738,17 +1738,17 @@ │ │ │ │ str r1, [r6] │ │ │ │ ldr ip, [r2] │ │ │ │ cmp r1, ip │ │ │ │ bne d820 <__cxa_atexit@plt+0x1b14> │ │ │ │ str r6, [r0, r3, lsl #2] │ │ │ │ b d794 <__cxa_atexit@plt+0x1a88> │ │ │ │ tsteq sl, ip, asr #14 │ │ │ │ - tsteq r9, r8, asr sp │ │ │ │ + tsteq r9, r8, lsr sp │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ - tsteq r9, ip, lsl #26 │ │ │ │ + tsteq r9, ip, ror #25 │ │ │ │ tsteq sl, ip, lsl r6 │ │ │ │ @ instruction: 0x011a45f0 │ │ │ │ tsteq sl, r4, ror r5 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -1846,15 +1846,15 @@ │ │ │ │ lsr sl, sl, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ bne d9c0 <__cxa_atexit@plt+0x1cb4> │ │ │ │ cmp r8, r9 │ │ │ │ add fp, fp, r6, lsl #2 │ │ │ │ bhi d99c <__cxa_atexit@plt+0x1c90> │ │ │ │ b d8f8 <__cxa_atexit@plt+0x1bec> │ │ │ │ - tsteq sl, r4, ror #4 │ │ │ │ + tsteq sl, r4, asr #4 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ ldr r3, [pc, #68] @ da44 <__cxa_atexit@plt+0x1d38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ ldrh r2, [r0, #6] │ │ │ │ @@ -2684,15 +2684,15 @@ │ │ │ │ bl e7d0 <__cxa_atexit@plt+0x2ac4> │ │ │ │ b dc84 <__cxa_atexit@plt+0x1f78> │ │ │ │ ldr r0, [pc, #208] @ e7cc <__cxa_atexit@plt+0x2ac0> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1024db8 <__cxa_atexit@plt+0x10190ac> │ │ │ │ tsteq sl, r4, asr r2 │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ + @ instruction: 0x011a0ff0 │ │ │ │ @ instruction: 0x011a21d8 │ │ │ │ @ instruction: 0x011a21d0 │ │ │ │ tsteq sl, ip, asr r0 │ │ │ │ @ instruction: 0x011a1fd4 │ │ │ │ @ instruction: 0x011a1fd4 │ │ │ │ tsteq sl, r0, lsl #31 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @@ -3684,15 +3684,15 @@ │ │ │ │ str ip, [lr, #4]! │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r3, r0, r1, lsl #2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc f688 <__cxa_atexit@plt+0x397c> │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq sl, r8, lsl #11 │ │ │ │ - @ instruction: 0x011a02f0 │ │ │ │ + @ instruction: 0x011a02d0 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ strdeq sl, [r8, -r0] │ │ │ │ tsteq sl, ip, ror r3 │ │ │ │ tsteq sl, r8, asr #6 │ │ │ │ tsteq sl, r0, lsr #4 │ │ │ │ @@ -3737,26 +3737,26 @@ │ │ │ │ @ instruction: 0xffffe474 │ │ │ │ @ instruction: 0xffffe4f8 │ │ │ │ tstpeq r9, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, ror #27 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, lr, asr #27 @ p-variant is OBSOLETE │ │ │ │ tsteq r8, r8, ror r6 │ │ │ │ - @ instruction: 0x011993d8 │ │ │ │ + @ instruction: 0x011993b8 │ │ │ │ tstpeq r9, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x011993b0 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ + @ instruction: 0x01199390 │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ tstpeq r9, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ - @ instruction: 0x011992b0 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + @ instruction: 0x01199290 │ │ │ │ tstpeq r9, r4, ror #23 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r8, lsl #5 │ │ │ │ + tsteq r9, r8, ror #4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - tsteq r9, ip, asr #4 │ │ │ │ - tsteq r9, r8, lsr #4 │ │ │ │ + tsteq r9, ip, lsr #4 │ │ │ │ + tsteq r9, r8, lsl #4 │ │ │ │ tstpeq r9, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, ip, asr #21 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x0119fa98 │ │ │ │ tstpeq r9, ip, ror sl @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r0, lsl #21 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r4, lsl #21 @ p-variant is OBSOLETE │ │ │ │ tstpeq r9, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ @@ -5037,49 +5037,49 @@ │ │ │ │ add sl, sl, r3 │ │ │ │ mov r3, #0 │ │ │ │ push {r3} @ (str r3, [sp, #-4]!) │ │ │ │ ldr r0, [pc, #12] @ 10bd0 <__cxa_atexit@plt+0x4ec4> │ │ │ │ ldr r0, [sl, r0] │ │ │ │ bl afa4 <__libc_start_main@plt> │ │ │ │ bl afb0 │ │ │ │ - tsteq r9, r4, lsr #30 │ │ │ │ + tsteq r9, r4, lsl #30 │ │ │ │ @ instruction: 0xffffe3f8 │ │ │ │ ldr r3, [pc, #20] @ 10bf0 <__cxa_atexit@plt+0x4ee4> │ │ │ │ ldr r2, [pc, #20] @ 10bf4 <__cxa_atexit@plt+0x4ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ cmp r2, #0 │ │ │ │ bxeq lr │ │ │ │ b afbc <__gmon_start__@plt> │ │ │ │ - tsteq r9, ip, lsl #30 │ │ │ │ + tsteq r9, ip, ror #29 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ ldr r0, [pc, #24] @ 10c18 <__cxa_atexit@plt+0x4f0c> │ │ │ │ ldr r3, [pc, #24] @ 10c1c <__cxa_atexit@plt+0x4f10> │ │ │ │ cmp r3, r0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [pc, #16] @ 10c20 <__cxa_atexit@plt+0x4f14> │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ bx r3 │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #36] @ 10c50 <__cxa_atexit@plt+0x4f44> │ │ │ │ ldr r3, [pc, #36] @ 10c54 <__cxa_atexit@plt+0x4f48> │ │ │ │ sub r3, r3, r0 │ │ │ │ lsr r1, r3, #31 │ │ │ │ add r1, r1, r3, asr #2 │ │ │ │ asrs r1, r1, #1 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [pc, #16] @ 10c58 <__cxa_atexit@plt+0x4f4c> │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ bx r3 │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ - tsteq sl, r8, ror #29 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ + tsteq sl, r8, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ ldr r4, [pc, #24] @ 10c80 <__cxa_atexit@plt+0x4f74> │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ popne {r4, pc} │ │ │ │ bl 10bf8 <__cxa_atexit@plt+0x4eec> │ │ │ │ @@ -5098,15 +5098,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 10d20 <__cxa_atexit@plt+0x5014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #4 │ │ │ │ + tsteq r9, r8, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10d00 <__cxa_atexit@plt+0x4ff4> │ │ │ │ ldr r2, [pc, #40] @ 10d0c <__cxa_atexit@plt+0x5000> │ │ │ │ @@ -5117,16 +5117,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 10d10 <__cxa_atexit@plt+0x5004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 6dcc84 <__cxa_atexit@plt+0x6d0f78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #4 │ │ │ │ - @ instruction: 0x0119c1f8 │ │ │ │ + tsteq r9, r8, ror #3 │ │ │ │ + @ instruction: 0x0119c1d8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10d58 <__cxa_atexit@plt+0x504c> │ │ │ │ ldr r7, [pc, #52] @ 10d68 <__cxa_atexit@plt+0x505c> │ │ │ │ @@ -5208,15 +5208,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10e78 <__cxa_atexit@plt+0x516c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b acaaf4 <__cxa_atexit@plt+0xabede8> │ │ │ │ - tsteq r9, r8, lsl #1 │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10e98 <__cxa_atexit@plt+0x518c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 8e4f44 <__cxa_atexit@plt+0x8d9238> │ │ │ │ @@ -5236,16 +5236,16 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 10eec <__cxa_atexit@plt+0x51e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #32 │ │ │ │ + tsteq r9, ip │ │ │ │ + tsteq r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10f44 <__cxa_atexit@plt+0x5238> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -5261,16 +5261,16 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 706308 <__cxa_atexit@plt+0x6fa5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #31 │ │ │ │ - @ instruction: 0x0119bfd4 │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ + @ instruction: 0x0119bfb4 │ │ │ │ smlatbeq sl, r8, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10fa8 <__cxa_atexit@plt+0x529c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5286,15 +5286,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b 706308 <__cxa_atexit@plt+0x6fa5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror pc │ │ │ │ + tsteq r9, r8, asr pc │ │ │ │ tsteq sl, ip, rrx │ │ │ │ tsteq sl, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 11010 <__cxa_atexit@plt+0x5304> │ │ │ │ @@ -5312,15 +5312,15 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b 705f28 <__cxa_atexit@plt+0x6fa21c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl pc │ │ │ │ + @ instruction: 0x0119bef4 │ │ │ │ tsteq sl, r8 │ │ │ │ strdeq pc, [r9, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 11074 <__cxa_atexit@plt+0x5368> │ │ │ │ @@ -5337,15 +5337,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b 706308 <__cxa_atexit@plt+0x6fa5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #29 │ │ │ │ + tsteq r9, ip, lsl #29 │ │ │ │ smlabteq r9, r0, pc, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 110d4 <__cxa_atexit@plt+0x53c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5361,15 +5361,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #28 │ │ │ │ + tsteq r9, ip, lsr #28 │ │ │ │ @ instruction: 0x0105a9b4 │ │ │ │ tstpeq r9, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1110c <__cxa_atexit@plt+0x5400> │ │ │ │ @@ -5428,15 +5428,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr #26 │ │ │ │ + tsteq r9, r8, lsl #26 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -5471,17 +5471,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 11288 <__cxa_atexit@plt+0x557c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #25 │ │ │ │ + tsteq r9, r8, lsl #25 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r9, r0, lsr #25 │ │ │ │ + tsteq r9, r0, lsl #25 │ │ │ │ @ instruction: 0x0109fd9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 112bc <__cxa_atexit@plt+0x55b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b e95c9c <__cxa_atexit@plt+0xe89f90> │ │ │ │ @@ -5517,18 +5517,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119bbf8 │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ + @ instruction: 0x0119bbd8 │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0119bbd0 │ │ │ │ + @ instruction: 0x0119bbb0 │ │ │ │ smlatteq r9, r0, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -5560,15 +5560,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, ip, lsr #22 │ │ │ │ + tsteq r9, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b e96148 <__cxa_atexit@plt+0xe8a43c> │ │ │ │ tstpeq r9, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ @@ -5635,17 +5635,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, ror #19 │ │ │ │ + tsteq r9, ip, asr #19 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r9, ip, asr #20 │ │ │ │ + tsteq r9, ip, lsr #20 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1155c <__cxa_atexit@plt+0x5850> │ │ │ │ @@ -5679,15 +5679,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 11570 <__cxa_atexit@plt+0x5864> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -5706,15 +5706,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11644 <__cxa_atexit@plt+0x5938> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119b8f0 │ │ │ │ + @ instruction: 0x0119b8d0 │ │ │ │ tstpeq r9, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 11698 <__cxa_atexit@plt+0x598c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -5730,15 +5730,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #17 │ │ │ │ + tsteq r9, r8, ror #16 │ │ │ │ ldrdeq sl, [r5, -sl] │ │ │ │ ldrdeq pc, [r9, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ @@ -5753,15 +5753,15 @@ │ │ │ │ strcs r7, [r5, #-12] │ │ │ │ ldrcs r0, [pc, #24] @ 11704 <__cxa_atexit@plt+0x59f8> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ ldrcs r7, [pc, #20] @ 11708 <__cxa_atexit@plt+0x59fc> │ │ │ │ addcs r7, pc, r7 │ │ │ │ movcs r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x0109f998 │ │ │ │ @ instruction: 0x0109f990 │ │ │ │ tstpeq r9, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11738 <__cxa_atexit@plt+0x5a2c> │ │ │ │ @@ -5769,15 +5769,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1173c <__cxa_atexit@plt+0x5a30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r0, ror #15 │ │ │ │ + tsteq r9, r0, asr #15 │ │ │ │ tstpeq r9, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1176c <__cxa_atexit@plt+0x5a60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -5818,16 +5818,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 11804 <__cxa_atexit@plt+0x5af8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r7 │ │ │ │ - tsteq r9, r4, lsr #14 │ │ │ │ + @ instruction: 0x0119b6f0 │ │ │ │ + tsteq r9, r4, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11848 <__cxa_atexit@plt+0x5b3c> │ │ │ │ ldr r3, [pc, #44] @ 11850 <__cxa_atexit@plt+0x5b44> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -5839,16 +5839,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 11858 <__cxa_atexit@plt+0x5b4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1e86b4 <__cxa_atexit@plt+0x1dc9a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0119b6bc │ │ │ │ - @ instruction: 0x0119b6b8 │ │ │ │ + @ instruction: 0x0119b69c │ │ │ │ + @ instruction: 0x0119b698 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 118b8 <__cxa_atexit@plt+0x5bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #72] @ 118bc <__cxa_atexit@plt+0x5bb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -5864,20 +5864,20 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 118c8 <__cxa_atexit@plt+0x5bbc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #24] @ 118cc <__cxa_atexit@plt+0x5bc0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - @ instruction: 0x0119b690 │ │ │ │ - tsteq r9, r4, lsl #13 │ │ │ │ - strdeq pc, [r9, -r4] │ │ │ │ - tsteq r9, r8, ror r6 │ │ │ │ tsteq r9, r0, ror r6 │ │ │ │ - tsteq r9, r8, ror #12 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ + strdeq pc, [r9, -r4] │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ + tsteq r9, r0, asr r6 │ │ │ │ + tsteq r9, r8, asr #12 │ │ │ │ tstpeq r9, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11914 <__cxa_atexit@plt+0x5c08> │ │ │ │ ldr r2, [pc, #44] @ 1191c <__cxa_atexit@plt+0x5c10> │ │ │ │ @@ -5889,17 +5889,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 11924 <__cxa_atexit@plt+0x5c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 11424 <__cxa_atexit@plt+0x5718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119b5fc │ │ │ │ + @ instruction: 0x0119b5dc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0119b5f0 │ │ │ │ + @ instruction: 0x0119b5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 11540 <__cxa_atexit@plt+0x5834> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -5932,15 +5932,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 119bc <__cxa_atexit@plt+0x5cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ smlatteq r9, r4, r6, pc @ │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - @ instruction: 0x0119b590 │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ smlabbeq r9, r0, r6, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -5996,15 +5996,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - tsteq r9, r8, ror r4 │ │ │ │ + tsteq r9, r8, asr r4 │ │ │ │ ldrdeq pc, [r9, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 11a50 <__cxa_atexit@plt+0x5d44> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -6024,15 +6024,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119b3f0 │ │ │ │ + @ instruction: 0x0119b3d0 │ │ │ │ tsteq r5, r1, lsr pc │ │ │ │ smlabbeq r9, ip, r5, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 11bac <__cxa_atexit@plt+0x5ea0> │ │ │ │ @@ -6055,16 +6055,16 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 6cc060 <__cxa_atexit@plt+0x6c0354> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #7 │ │ │ │ - tsteq r9, r4, lsr #7 │ │ │ │ + tsteq r9, ip, ror #6 │ │ │ │ + tsteq r9, r4, lsl #7 │ │ │ │ smlabbeq r9, r4, r4, pc @ │ │ │ │ @ instruction: 0x0109f49c │ │ │ │ strdeq pc, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -6075,15 +6075,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 11c08 <__cxa_atexit@plt+0x5efc> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #6 │ │ │ │ + tsteq r9, r8, ror #5 │ │ │ │ ldrdeq pc, [r9, -r0] │ │ │ │ @ instruction: 0x0109f49c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 11a50 <__cxa_atexit@plt+0x5d44> │ │ │ │ @@ -6111,16 +6111,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 648028 <__cxa_atexit@plt+0x63c31c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #5 │ │ │ │ - tsteq r9, r8, lsl #5 │ │ │ │ + tsteq r9, r4, ror #4 │ │ │ │ + tsteq r9, r8, ror #4 │ │ │ │ tstpeq r9, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -6170,15 +6170,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b aca8b4 <__cxa_atexit@plt+0xabeba8> │ │ │ │ - tsteq r9, ip, lsl #3 │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -6227,15 +6227,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #1 │ │ │ │ + tsteq r9, r4, lsr #1 │ │ │ │ strdeq r9, [r5, -lr] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 11ebc <__cxa_atexit@plt+0x61b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -6251,15 +6251,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ @ instruction: 0x01059b99 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 11f1c <__cxa_atexit@plt+0x6210> │ │ │ │ mov r0, r4 │ │ │ │ @@ -6275,15 +6275,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4 │ │ │ │ + tsteq r9, r4, ror #31 │ │ │ │ tsteq r5, r0, lsr fp │ │ │ │ smlabteq r9, r8, r1, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11f5c <__cxa_atexit@plt+0x6250> │ │ │ │ @@ -6291,15 +6291,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 11d90 <__cxa_atexit@plt+0x6084> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #31 │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11fa8 <__cxa_atexit@plt+0x629c> │ │ │ │ ldr r2, [pc, #44] @ 11fb0 <__cxa_atexit@plt+0x62a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -6310,29 +6310,29 @@ │ │ │ │ ldr r5, [pc, #28] @ 11fb8 <__cxa_atexit@plt+0x62ac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, ip, asr pc │ │ │ │ + tsteq r9, ip, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 11fe4 <__cxa_atexit@plt+0x62d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11fe8 <__cxa_atexit@plt+0x62dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b 797850 <__cxa_atexit@plt+0x78bb44> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, lsr #30 │ │ │ │ + tsteq r9, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12020 <__cxa_atexit@plt+0x6314> │ │ │ │ @@ -6341,15 +6341,15 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - tsteq r9, ip, lsl pc │ │ │ │ + @ instruction: 0x0119aefc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -6361,29 +6361,29 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119aed4 │ │ │ │ + @ instruction: 0x0119aeb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120ac <__cxa_atexit@plt+0x63a0> │ │ │ │ ldr r2, [pc, #24] @ 120b4 <__cxa_atexit@plt+0x63a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr lr │ │ │ │ + tsteq r9, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 647978 <__cxa_atexit@plt+0x63bc6c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -6393,29 +6393,29 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 8e4f44 <__cxa_atexit@plt+0x8d9238> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #28 │ │ │ │ + tsteq r9, r8, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1212c <__cxa_atexit@plt+0x6420> │ │ │ │ ldr r2, [pc, #24] @ 12134 <__cxa_atexit@plt+0x6428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119add0 │ │ │ │ + @ instruction: 0x0119adb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12190 <__cxa_atexit@plt+0x6484> │ │ │ │ @@ -6437,31 +6437,31 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #27 │ │ │ │ - tsteq r9, ip, ror sp │ │ │ │ + tsteq r9, r4, lsr #27 │ │ │ │ + tsteq r9, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 121e4 <__cxa_atexit@plt+0x64d8> │ │ │ │ ldr r2, [pc, #28] @ 121ec <__cxa_atexit@plt+0x64e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl sp │ │ │ │ + @ instruction: 0x0119acfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 12278 <__cxa_atexit@plt+0x656c> │ │ │ │ add r6, r3, #24 │ │ │ │ @@ -6495,16 +6495,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #25 │ │ │ │ - tsteq r9, ip, lsr #25 │ │ │ │ + tsteq r9, r8, lsr #25 │ │ │ │ + tsteq r9, ip, lsl #25 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 122dc <__cxa_atexit@plt+0x65d0> │ │ │ │ @@ -6515,16 +6515,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 122e8 <__cxa_atexit@plt+0x65dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 10d20 <__cxa_atexit@plt+0x5014> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #24 │ │ │ │ - tsteq r9, r8, lsr #24 │ │ │ │ + tsteq r9, ip, lsl #24 │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 12358 <__cxa_atexit@plt+0x664c> │ │ │ │ @@ -6551,16 +6551,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl ip │ │ │ │ - @ instruction: 0x0119abb8 │ │ │ │ + @ instruction: 0x0119abf0 │ │ │ │ + @ instruction: 0x0119ab98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp sl, fp │ │ │ │ bcc 123f0 <__cxa_atexit@plt+0x66e4> │ │ │ │ @@ -6590,15 +6590,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, ip, lsl fp │ │ │ │ + @ instruction: 0x0119aafc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 12484 <__cxa_atexit@plt+0x6778> │ │ │ │ @@ -6627,15 +6627,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r9, r8, lsl #21 │ │ │ │ + tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 124ec <__cxa_atexit@plt+0x67e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #44] @ 124f4 <__cxa_atexit@plt+0x67e8> │ │ │ │ @@ -6647,16 +6647,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #20 │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ + tsteq r9, r4, lsl #20 │ │ │ │ + tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 125e8 <__cxa_atexit@plt+0x68dc> │ │ │ │ add r8, r6, #72 @ 0x48 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -6715,16 +6715,16 @@ │ │ │ │ mov r8, r6 │ │ │ │ b 125f8 <__cxa_atexit@plt+0x68ec> │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #19 │ │ │ │ - tsteq r9, ip, lsl #19 │ │ │ │ + tsteq r9, r0, lsr #19 │ │ │ │ + tsteq r9, ip, ror #18 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ @@ -6760,17 +6760,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #17 │ │ │ │ - @ instruction: 0x0119a894 │ │ │ │ + tsteq r9, ip, lsl #17 │ │ │ │ tsteq r9, r4, ror r8 │ │ │ │ + tsteq r9, r4, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12730 <__cxa_atexit@plt+0x6a24> │ │ │ │ @@ -6798,15 +6798,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x0119a7dc │ │ │ │ + @ instruction: 0x0119a7bc │ │ │ │ tsteq r9, r4, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1279c <__cxa_atexit@plt+0x6a90> │ │ │ │ ldr r2, [pc, #48] @ 127a4 <__cxa_atexit@plt+0x6a98> │ │ │ │ @@ -6819,16 +6819,16 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror r7 │ │ │ │ - tsteq r9, r0, lsl #15 │ │ │ │ + tsteq r9, r8, asr r7 │ │ │ │ + tsteq r9, r0, ror #14 │ │ │ │ smlatteq r9, ip, r9, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -6855,16 +6855,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ - @ instruction: 0x0119a6f8 │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ + @ instruction: 0x0119a6d8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 128a8 <__cxa_atexit@plt+0x6b9c> │ │ │ │ @@ -6892,15 +6892,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, r4, ror #12 │ │ │ │ + tsteq r9, r4, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12934 <__cxa_atexit@plt+0x6c28> │ │ │ │ @@ -6926,16 +6926,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr r6 │ │ │ │ - @ instruction: 0x0119a5dc │ │ │ │ + tsteq r9, r4, lsl r6 │ │ │ │ + @ instruction: 0x0119a5bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 129c4 <__cxa_atexit@plt+0x6cb8> │ │ │ │ @@ -6963,15 +6963,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, r8, asr #10 │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12a2c <__cxa_atexit@plt+0x6d20> │ │ │ │ ldr r2, [pc, #48] @ 12a34 <__cxa_atexit@plt+0x6d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -6983,16 +6983,16 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #9 │ │ │ │ - @ instruction: 0x0119a4f0 │ │ │ │ + tsteq r9, r8, asr #9 │ │ │ │ + @ instruction: 0x0119a4d0 │ │ │ │ strdeq lr, [r9, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12abc <__cxa_atexit@plt+0x6db0> │ │ │ │ @@ -7024,16 +7024,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror r4 │ │ │ │ - tsteq r9, r4, ror #8 │ │ │ │ + tsteq r9, r8, asr r4 │ │ │ │ + tsteq r9, r4, asr #8 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ @@ -7072,16 +7072,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119a3d0 │ │ │ │ - @ instruction: 0x0119a3b8 │ │ │ │ + @ instruction: 0x0119a3b0 │ │ │ │ + @ instruction: 0x0119a398 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -7109,16 +7109,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr r3 │ │ │ │ - tsteq r9, r0, lsl #6 │ │ │ │ + tsteq r9, r8, lsr r3 │ │ │ │ + tsteq r9, r0, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ca0 <__cxa_atexit@plt+0x6f94> │ │ │ │ @@ -7146,15 +7146,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d08 <__cxa_atexit@plt+0x6ffc> │ │ │ │ ldr r2, [pc, #48] @ 12d10 <__cxa_atexit@plt+0x7004> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -7166,17 +7166,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #4 │ │ │ │ - tsteq r9, r4, lsl r2 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ + tsteq r9, ip, ror #3 │ │ │ │ + @ instruction: 0x0119a1f4 │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r6 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp sl, fp │ │ │ │ bcc 12dbc <__cxa_atexit@plt+0x70b0> │ │ │ │ add r6, r2, #48 @ 0x30 │ │ │ │ @@ -7216,16 +7216,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119a19c │ │ │ │ - tsteq r9, r8, lsl #3 │ │ │ │ + tsteq r9, ip, ror r1 │ │ │ │ + tsteq r9, r8, ror #2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ @@ -7254,16 +7254,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl r1 │ │ │ │ - ldrheq sl, [r9, -ip] │ │ │ │ + ldrsheq sl, [r9, -r4] │ │ │ │ + @ instruction: 0x0119a09c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ee4 <__cxa_atexit@plt+0x71d8> │ │ │ │ @@ -7291,15 +7291,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ + tsteq r9, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f70 <__cxa_atexit@plt+0x7264> │ │ │ │ @@ -7325,16 +7325,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199ff8 │ │ │ │ - tsteq r9, r0, lsr #31 │ │ │ │ + @ instruction: 0x01199fd8 │ │ │ │ + tsteq r9, r0, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13000 <__cxa_atexit@plt+0x72f4> │ │ │ │ @@ -7362,15 +7362,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, ip, lsl #30 │ │ │ │ + tsteq r9, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13068 <__cxa_atexit@plt+0x735c> │ │ │ │ ldr r2, [pc, #48] @ 13070 <__cxa_atexit@plt+0x7364> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -7382,17 +7382,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #29 │ │ │ │ - @ instruction: 0x01199eb4 │ │ │ │ - @ instruction: 0x01199ef0 │ │ │ │ + tsteq r9, ip, lsl #29 │ │ │ │ + @ instruction: 0x01199e94 │ │ │ │ + @ instruction: 0x01199ed0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 130f8 <__cxa_atexit@plt+0x73ec> │ │ │ │ add r6, r3, #28 │ │ │ │ @@ -7423,16 +7423,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr lr │ │ │ │ - tsteq r9, r8, lsr #28 │ │ │ │ + tsteq r9, ip, lsl lr │ │ │ │ + tsteq r9, r8, lsl #28 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -7460,16 +7460,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199ddc │ │ │ │ - tsteq r9, r4, lsl #27 │ │ │ │ + @ instruction: 0x01199dbc │ │ │ │ + tsteq r9, r4, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1321c <__cxa_atexit@plt+0x7510> │ │ │ │ @@ -7497,15 +7497,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - @ instruction: 0x01199cf0 │ │ │ │ + @ instruction: 0x01199cd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13284 <__cxa_atexit@plt+0x7578> │ │ │ │ ldr r2, [pc, #48] @ 1328c <__cxa_atexit@plt+0x7580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -7517,16 +7517,16 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199c90 │ │ │ │ - @ instruction: 0x01199c98 │ │ │ │ + tsteq r9, r0, ror ip │ │ │ │ + tsteq r9, r8, ror ip │ │ │ │ smlatbeq r9, r4, lr, sp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13340 <__cxa_atexit@plt+0x7634> │ │ │ │ @@ -7569,16 +7569,16 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #24 │ │ │ │ - tsteq r9, r4, lsl #24 │ │ │ │ + tsteq r9, r0, lsl #24 │ │ │ │ + tsteq r9, r4, ror #23 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ strdeq sp, [r9, -r8] │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ @@ -7634,16 +7634,16 @@ │ │ │ │ b 13450 <__cxa_atexit@plt+0x7744> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - tsteq r9, r8, lsr #22 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + tsteq r9, r8, lsl #22 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ strdeq sp, [r9, -r0] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ @@ -7681,28 +7681,28 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr sl │ │ │ │ + tsteq r9, ip, lsl sl │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13550 <__cxa_atexit@plt+0x7844> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ mov r8, r7 │ │ │ │ b acacb4 <__cxa_atexit@plt+0xabefa8> │ │ │ │ - @ instruction: 0x011999bc │ │ │ │ + @ instruction: 0x0119999c │ │ │ │ tsteq r9, r0, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1359c <__cxa_atexit@plt+0x7890> │ │ │ │ @@ -7798,15 +7798,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffea90 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ @ instruction: 0xffffeab4 │ │ │ │ @ instruction: 0xffffeadc │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ @ instruction: 0xffffee9c │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -7844,15 +7844,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 137b0 <__cxa_atexit@plt+0x7aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe814 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ - tsteq r9, r0, lsl #16 │ │ │ │ + tsteq r9, r0, ror #15 │ │ │ │ @ instruction: 0xffffe81c │ │ │ │ smlatteq r9, r4, r9, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -7889,15 +7889,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1385c <__cxa_atexit@plt+0x7b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011996f4 │ │ │ │ + @ instruction: 0x011996d4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 138a0 <__cxa_atexit@plt+0x7b94> │ │ │ │ @@ -7932,15 +7932,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 13908 <__cxa_atexit@plt+0x7bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #12 │ │ │ │ + tsteq r9, ip, lsr #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13950 <__cxa_atexit@plt+0x7c44> │ │ │ │ @@ -8029,15 +8029,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119949c │ │ │ │ + tsteq r9, ip, ror r4 │ │ │ │ @ instruction: 0x01060790 │ │ │ │ tsteq r9, r0, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -8088,15 +8088,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011993b0 │ │ │ │ + @ instruction: 0x01199390 │ │ │ │ @ instruction: 0x0106069e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13bd0 <__cxa_atexit@plt+0x7ec4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -8112,15 +8112,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r3 │ │ │ │ + tsteq r9, r0, lsr r3 │ │ │ │ tsteq r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13c30 <__cxa_atexit@plt+0x7f24> │ │ │ │ mov r0, r4 │ │ │ │ @@ -8136,16 +8136,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011992f0 │ │ │ │ - smlabteq r6, sl, r5, r0 │ │ │ │ + @ instruction: 0x011992d0 │ │ │ │ + smlabteq r6, ip, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13c90 <__cxa_atexit@plt+0x7f84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8160,16 +8160,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01199290 │ │ │ │ - tsteq r6, r6, lsr #6 │ │ │ │ + tsteq r9, r0, ror r2 │ │ │ │ + smlatteq r6, r0, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13cf0 <__cxa_atexit@plt+0x7fe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8184,16 +8184,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r2 │ │ │ │ - @ instruction: 0x010602b4 │ │ │ │ + tsteq r9, r0, lsl r2 │ │ │ │ + tsteq r6, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13d50 <__cxa_atexit@plt+0x8044> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8208,16 +8208,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011991d0 │ │ │ │ - tsteq r6, r7, asr #4 │ │ │ │ + @ instruction: 0x011991b0 │ │ │ │ + strheq r0, [r6, -r2] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13db0 <__cxa_atexit@plt+0x80a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8232,16 +8232,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror r1 │ │ │ │ - ldrdeq r0, [r6, -fp] │ │ │ │ + tsteq r9, r0, asr r1 │ │ │ │ + tsteq r6, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13e10 <__cxa_atexit@plt+0x8104> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8256,16 +8256,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r1 │ │ │ │ - smlatteq r5, pc, sp, pc @ │ │ │ │ + ldrsheq r9, [r9, -r0] │ │ │ │ + smlatbeq r5, r0, sp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13e70 <__cxa_atexit@plt+0x8164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8280,16 +8280,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [r9, -r0] │ │ │ │ - smlabbeq r5, r7, sp, pc @ │ │ │ │ + @ instruction: 0x01199090 │ │ │ │ + tstpeq r5, lr, lsr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13ed0 <__cxa_atexit@plt+0x81c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8304,15 +8304,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r0 │ │ │ │ + tsteq r9, r0, lsr r0 │ │ │ │ smlabteq r5, r1, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13f30 <__cxa_atexit@plt+0x8224> │ │ │ │ mov r0, r4 │ │ │ │ @@ -8328,16 +8328,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198ff0 │ │ │ │ - tstpeq r5, r8, asr ip @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01198fd0 │ │ │ │ + tstpeq r5, r6, asr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13f90 <__cxa_atexit@plt+0x8284> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8352,16 +8352,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198f90 │ │ │ │ - smlatteq r5, sp, fp, pc @ │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ + smlatteq r5, r5, fp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13ff0 <__cxa_atexit@plt+0x82e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8376,16 +8376,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr pc │ │ │ │ - tstpeq r5, ip, ror fp @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, lsl pc │ │ │ │ + tstpeq r5, sl, ror #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14050 <__cxa_atexit@plt+0x8344> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8400,15 +8400,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198ed0 │ │ │ │ + @ instruction: 0x01198eb0 │ │ │ │ tstpeq r5, r1, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 140b0 <__cxa_atexit@plt+0x83a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -8424,16 +8424,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror lr │ │ │ │ - tsteq r5, ip, lsl r7 │ │ │ │ + tsteq r9, r0, asr lr │ │ │ │ + smlabbeq r5, pc, r2, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14110 <__cxa_atexit@plt+0x8404> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8448,16 +8448,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ - smlatbeq r5, r7, r6, lr │ │ │ │ + @ instruction: 0x01198df0 │ │ │ │ + tstpeq r5, fp, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14170 <__cxa_atexit@plt+0x8464> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8472,16 +8472,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198db0 │ │ │ │ - strdeq lr, [r5, -fp] │ │ │ │ + @ instruction: 0x01198d90 │ │ │ │ + ldrdeq pc, [r5, -r7] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 141d0 <__cxa_atexit@plt+0x84c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8496,16 +8496,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr sp │ │ │ │ - smlabbeq r5, sp, r2, lr │ │ │ │ + tsteq r9, r0, lsr sp │ │ │ │ + qaddeq pc, r2, r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14230 <__cxa_atexit@plt+0x8524> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8520,16 +8520,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198cf0 │ │ │ │ - strdeq sp, [r5, -r7] │ │ │ │ + @ instruction: 0x01198cd0 │ │ │ │ + tsteq r5, r7, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14290 <__cxa_atexit@plt+0x8584> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8544,16 +8544,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198c90 │ │ │ │ - smlabbeq r5, r3, r4, sp │ │ │ │ + tsteq r9, r0, ror ip │ │ │ │ + smlatbeq r5, pc, sp, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 142f0 <__cxa_atexit@plt+0x85e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8568,16 +8568,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr ip │ │ │ │ - smlabteq r5, sl, r2, sp │ │ │ │ + tsteq r9, r0, lsl ip │ │ │ │ + tsteq r5, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14350 <__cxa_atexit@plt+0x8644> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8592,16 +8592,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198bd0 │ │ │ │ - tsteq r5, r4, asr #4 │ │ │ │ + @ instruction: 0x01198bb0 │ │ │ │ + smlabbeq r5, r6, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 143b0 <__cxa_atexit@plt+0x86a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8616,16 +8616,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror fp │ │ │ │ - strdeq sp, [r5, -ip] │ │ │ │ + tsteq r9, r0, asr fp │ │ │ │ + tsteq r5, lr, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14410 <__cxa_atexit@plt+0x8704> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8640,16 +8640,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ + @ instruction: 0x01198af0 │ │ │ │ + @ instruction: 0x0105eab5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14470 <__cxa_atexit@plt+0x8764> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8664,16 +8664,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198ab0 │ │ │ │ - tsteq r5, r4, asr #30 │ │ │ │ + @ instruction: 0x01198a90 │ │ │ │ + smlabteq r5, sl, r9, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 144d0 <__cxa_atexit@plt+0x87c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8688,16 +8688,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr sl │ │ │ │ - @ instruction: 0x0105cebc │ │ │ │ + tsteq r9, r0, lsr sl │ │ │ │ + tsteq r5, r2, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14530 <__cxa_atexit@plt+0x8824> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8712,16 +8712,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011989f0 │ │ │ │ - smlatteq r5, r2, ip, ip │ │ │ │ + @ instruction: 0x011989d0 │ │ │ │ + tsteq r5, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14590 <__cxa_atexit@plt+0x8884> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8736,16 +8736,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198990 │ │ │ │ - tsteq r5, sl, asr ip │ │ │ │ + tsteq r9, r0, ror r9 │ │ │ │ + smlatteq r5, r3, r6, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 145f0 <__cxa_atexit@plt+0x88e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8760,16 +8760,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r9 │ │ │ │ - @ instruction: 0x0105cbb7 │ │ │ │ + tsteq r9, r0, lsl r9 │ │ │ │ + tsteq r5, r4, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14650 <__cxa_atexit@plt+0x8944> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8784,16 +8784,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011988d0 │ │ │ │ - tsteq r5, r2, lsr fp │ │ │ │ + @ instruction: 0x011988b0 │ │ │ │ + ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 146b0 <__cxa_atexit@plt+0x89a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8808,16 +8808,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror r8 │ │ │ │ - @ instruction: 0x0105ca93 │ │ │ │ + tsteq r9, r0, asr r8 │ │ │ │ + tsteq r5, r7, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14710 <__cxa_atexit@plt+0x8a04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8832,16 +8832,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r8 │ │ │ │ - tsteq r5, lr, lsl #20 │ │ │ │ + @ instruction: 0x011987f0 │ │ │ │ + smlatbeq r5, r2, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14770 <__cxa_atexit@plt+0x8a64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8856,16 +8856,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011987b0 │ │ │ │ - strdeq ip, [r5, -r3] │ │ │ │ + @ instruction: 0x01198790 │ │ │ │ + strdeq sp, [r5, -r6] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 147d0 <__cxa_atexit@plt+0x8ac4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8880,16 +8880,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r7 │ │ │ │ - tsteq r5, sl, ror #14 │ │ │ │ + tsteq r9, r0, lsr r7 │ │ │ │ + smlabbeq r5, r8, pc, sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14830 <__cxa_atexit@plt+0x8b24> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8904,16 +8904,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011986f0 │ │ │ │ - tsteq r5, pc, ror r6 │ │ │ │ + @ instruction: 0x011986d0 │ │ │ │ + strdeq sp, [r5, -r2] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14890 <__cxa_atexit@plt+0x8b84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8928,15 +8928,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198690 │ │ │ │ + tsteq r9, r0, ror r6 │ │ │ │ tsteq r5, sp, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 148f0 <__cxa_atexit@plt+0x8be4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -8952,16 +8952,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r6 │ │ │ │ - @ instruction: 0x0105bd9a │ │ │ │ + tsteq r9, r0, lsl r6 │ │ │ │ + tsteq r5, r6, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14950 <__cxa_atexit@plt+0x8c44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -8976,16 +8976,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011985d0 │ │ │ │ - tsteq r5, fp, lsl #20 │ │ │ │ + @ instruction: 0x011985b0 │ │ │ │ + ldrdeq fp, [r5, -r6] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 149b0 <__cxa_atexit@plt+0x8ca4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9000,16 +9000,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror r5 │ │ │ │ - @ instruction: 0x0105799b │ │ │ │ + tsteq r9, r0, asr r5 │ │ │ │ + tsteq r5, r7, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a10 <__cxa_atexit@plt+0x8d04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9024,16 +9024,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r5 │ │ │ │ - smlabteq r5, ip, r7, r7 │ │ │ │ + @ instruction: 0x011984f0 │ │ │ │ + @ instruction: 0x0105b694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a70 <__cxa_atexit@plt+0x8d64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9048,15 +9048,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011984b0 │ │ │ │ + @ instruction: 0x01198490 │ │ │ │ tsteq r5, r5, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14ad0 <__cxa_atexit@plt+0x8dc4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9072,15 +9072,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ smlabbeq r5, r4, r2, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14b30 <__cxa_atexit@plt+0x8e24> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9096,15 +9096,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011983f0 │ │ │ │ + @ instruction: 0x011983d0 │ │ │ │ tsteq r5, sp, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14b90 <__cxa_atexit@plt+0x8e84> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9120,15 +9120,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01198390 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ smlatbeq r5, sp, r1, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14bf0 <__cxa_atexit@plt+0x8ee4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9144,15 +9144,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r3 │ │ │ │ + tsteq r9, r0, lsl r3 │ │ │ │ tsteq r5, r1, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14c50 <__cxa_atexit@plt+0x8f44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9168,15 +9168,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011982d0 │ │ │ │ + @ instruction: 0x011982b0 │ │ │ │ smlabbeq r5, r2, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14cb0 <__cxa_atexit@plt+0x8fa4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9192,15 +9192,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror r2 │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ ldrdeq r6, [r5, -fp] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14d10 <__cxa_atexit@plt+0x9004> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9216,17 +9216,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl r2 │ │ │ │ + @ instruction: 0x011981f0 │ │ │ │ tsteq r5, sl, ror #30 │ │ │ │ - smlabbeq r9, r8, fp, ip │ │ │ │ + tsteq r9, r8, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14d78 <__cxa_atexit@plt+0x906c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9242,16 +9242,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b ea52a4 <__cxa_atexit@plt+0xe99598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #3 │ │ │ │ - tsteq r9, ip, asr #22 │ │ │ │ + tsteq r9, ip, lsl #3 │ │ │ │ + tsteq r9, ip, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14dd8 <__cxa_atexit@plt+0x90cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9266,15 +9266,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #2 │ │ │ │ + tsteq r9, r8, lsr #2 │ │ │ │ smlabbeq r5, pc, lr, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14e38 <__cxa_atexit@plt+0x912c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9290,15 +9290,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ tsteq r5, r5, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14e98 <__cxa_atexit@plt+0x918c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9314,15 +9314,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #1 │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14ef8 <__cxa_atexit@plt+0x91ec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9338,15 +9338,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ + tsteq r9, r8 │ │ │ │ ldrdeq r6, [r5, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14f58 <__cxa_atexit@plt+0x924c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9362,15 +9362,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #31 │ │ │ │ + tsteq r9, r8, lsr #31 │ │ │ │ tsteq r5, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14fb8 <__cxa_atexit@plt+0x92ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9386,17 +9386,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #30 │ │ │ │ + tsteq r9, r8, asr #30 │ │ │ │ smlatbeq r5, r6, fp, r6 │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ + strdeq ip, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15020 <__cxa_atexit@plt+0x9314> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9412,16 +9412,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b ea52a4 <__cxa_atexit@plt+0xe99598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #30 │ │ │ │ - ldrdeq ip, [r9, -r4] │ │ │ │ + tsteq r9, r4, ror #29 │ │ │ │ + @ instruction: 0x0109c9b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15080 <__cxa_atexit@plt+0x9374> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9436,17 +9436,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr #29 │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ ldrdeq r6, [r5, -r9] │ │ │ │ - @ instruction: 0x0109c998 │ │ │ │ + tsteq r9, r8, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150d8 <__cxa_atexit@plt+0x93cc> │ │ │ │ @@ -9462,16 +9462,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 150f0 <__cxa_atexit@plt+0x93e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ - tsteq r9, r8, lsr r9 │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r8, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15128 <__cxa_atexit@plt+0x941c> │ │ │ │ ldr r3, [pc, #32] @ 15134 <__cxa_atexit@plt+0x9428> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9480,16 +9480,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 15138 <__cxa_atexit@plt+0x942c> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1518c <__cxa_atexit@plt+0x9480> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq ip, [r9, -ip] │ │ │ │ - ldrdeq ip, [r9, -r8] │ │ │ │ + @ instruction: 0x0109c8bc │ │ │ │ + @ instruction: 0x0109c8b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 15178 <__cxa_atexit@plt+0x946c> │ │ │ │ ldr r3, [pc, #32] @ 15180 <__cxa_atexit@plt+0x9474> │ │ │ │ @@ -9498,30 +9498,30 @@ │ │ │ │ ldr r8, [pc, #24] @ 15184 <__cxa_atexit@plt+0x9478> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #20] @ 15188 <__cxa_atexit@plt+0x947c> │ │ │ │ add r9, pc, r9 │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ mov r8, fp │ │ │ │ b 1518c <__cxa_atexit@plt+0x9480> │ │ │ │ - tsteq r9, r8, ror #27 │ │ │ │ - tsteq r9, r4, ror #27 │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ + tsteq r9, r8, asr #27 │ │ │ │ + tsteq r9, r4, asr #27 │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ mov fp, r8 │ │ │ │ ldr r3, [pc, #24] @ 151b0 <__cxa_atexit@plt+0x94a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #16] @ 151b4 <__cxa_atexit@plt+0x94a8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #12] @ 151b8 <__cxa_atexit@plt+0x94ac> │ │ │ │ add r9, pc, r9 │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ - @ instruction: 0x01197db0 │ │ │ │ - tsteq r9, ip, lsr #27 │ │ │ │ - tsteq r9, r4, lsl r7 │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ + @ instruction: 0x01197d90 │ │ │ │ + tsteq r9, ip, lsl #27 │ │ │ │ + strdeq ip, [r9, -r4] │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 150a0 <__cxa_atexit@plt+0x9394> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -9541,15 +9541,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1522c <__cxa_atexit@plt+0x9520> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r9, r4, r8, ip │ │ │ │ + smlatbeq r9, r4, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [pc, #44] @ 15270 <__cxa_atexit@plt+0x9564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r3, [pc, #36] @ 15274 <__cxa_atexit@plt+0x9568> │ │ │ │ @@ -9558,16 +9558,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ addne r7, r3, #1 │ │ │ │ bl 8dd8c4 <__cxa_atexit@plt+0x8d1bb8> │ │ │ │ cmp r0, #0 │ │ │ │ movne r7, r8 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #26 │ │ │ │ - @ instruction: 0x01197cfc │ │ │ │ + tsteq r9, r4, ror #25 │ │ │ │ + @ instruction: 0x01197cdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 152c8 <__cxa_atexit@plt+0x95bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9582,15 +9582,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr ip │ │ │ │ + tsteq r9, r8, lsr ip │ │ │ │ smlabbeq r5, ip, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15328 <__cxa_atexit@plt+0x961c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9606,15 +9606,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01197bf8 │ │ │ │ + @ instruction: 0x01197bd8 │ │ │ │ tsteq r5, r7, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15388 <__cxa_atexit@plt+0x967c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9630,15 +9630,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01197b98 │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ smlatbeq r5, r6, r7, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 153e8 <__cxa_atexit@plt+0x96dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9654,15 +9654,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr fp │ │ │ │ + tsteq r9, r8, lsl fp │ │ │ │ tsteq r5, lr, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15448 <__cxa_atexit@plt+0x973c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9678,15 +9678,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01197ad8 │ │ │ │ + @ instruction: 0x01197ab8 │ │ │ │ ldrdeq r6, [r5, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154b0 <__cxa_atexit@plt+0x97a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -9705,15 +9705,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 122174 <__cxa_atexit@plt+0x116468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, ip, ror #20 │ │ │ │ + tsteq r9, ip, asr #20 │ │ │ │ tsteq r5, pc, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 154e0 <__cxa_atexit@plt+0x97d4> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ @@ -9736,15 +9736,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1553c <__cxa_atexit@plt+0x9830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 15580 <__cxa_atexit@plt+0x9874> │ │ │ │ @@ -9759,16 +9759,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 15594 <__cxa_atexit@plt+0x9888> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ - strdeq ip, [r9, -r0] │ │ │ │ + smlatteq r9, r4, r5, ip │ │ │ │ + ldrdeq ip, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 155d8 <__cxa_atexit@plt+0x98cc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -9781,18 +9781,18 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b 23a8d4 <__cxa_atexit@plt+0x22ebc8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 155ec <__cxa_atexit@plt+0x98e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl r9 │ │ │ │ + @ instruction: 0x011978f4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, r8, lsl #19 │ │ │ │ - @ instruction: 0x0109c590 │ │ │ │ + tsteq r9, r8, ror #18 │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1561c <__cxa_atexit@plt+0x9910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -9813,15 +9813,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr #17 │ │ │ │ + tsteq r9, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 156c0 <__cxa_atexit@plt+0x99b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -9836,15 +9836,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #16 │ │ │ │ + tsteq r9, r0, asr #16 │ │ │ │ tsteq r5, ip, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1573c <__cxa_atexit@plt+0x9a30> │ │ │ │ @@ -9872,18 +9872,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror #15 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, ip, asr #15 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0109c3b0 │ │ │ │ + @ instruction: 0x0109c390 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 15790 <__cxa_atexit@plt+0x9a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -9916,17 +9916,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1580c <__cxa_atexit@plt+0x9b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, r8, lsl #15 │ │ │ │ + tsteq r9, r8, ror #14 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlabbeq r9, r4, r3, ip │ │ │ │ + tsteq r9, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15848 <__cxa_atexit@plt+0x9b3c> │ │ │ │ ldr r2, [pc, #32] @ 15850 <__cxa_atexit@plt+0x9b44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -9934,26 +9934,26 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #20] @ 15854 <__cxa_atexit@plt+0x9b48> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011976bc │ │ │ │ - tsteq r9, ip, asr r3 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ + @ instruction: 0x0119769c │ │ │ │ + tsteq r9, ip, lsr r3 │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [pc, #8] @ 1587c <__cxa_atexit@plt+0x9b70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ - @ instruction: 0x011976d8 │ │ │ │ + @ instruction: 0x011976b8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 158bc <__cxa_atexit@plt+0x9bb0> │ │ │ │ ldr r2, [pc, #40] @ 158c8 <__cxa_atexit@plt+0x9bbc> │ │ │ │ @@ -9964,15 +9964,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 159a4 <__cxa_atexit@plt+0x9c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #12 │ │ │ │ + tsteq r9, ip, lsr #12 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15904 <__cxa_atexit@plt+0x9bf8> │ │ │ │ ldr r2, [pc, #36] @ 1590c <__cxa_atexit@plt+0x9c00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -9981,15 +9981,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 159a4 <__cxa_atexit@plt+0x9c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ + tsteq r9, r4, ror #11 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15948 <__cxa_atexit@plt+0x9c3c> │ │ │ │ ldr r2, [pc, #36] @ 15950 <__cxa_atexit@plt+0x9c44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -9998,15 +9998,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r8, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 159a4 <__cxa_atexit@plt+0x9c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #11 │ │ │ │ + tsteq r9, r0, lsr #11 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1598c <__cxa_atexit@plt+0x9c80> │ │ │ │ ldr r2, [pc, #36] @ 15994 <__cxa_atexit@plt+0x9c88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -10015,15 +10015,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r8, r7, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 159a4 <__cxa_atexit@plt+0x9c98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror r5 │ │ │ │ + tsteq r9, ip, asr r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15abc <__cxa_atexit@plt+0x9db0> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ @@ -10091,15 +10091,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ strb r3, [r5, #12] │ │ │ │ stmib r5, {r7, r8} │ │ │ │ mov r7, fp │ │ │ │ b 15d08 <__cxa_atexit@plt+0x9ffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011974d4 │ │ │ │ + @ instruction: 0x011974b4 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15b4c <__cxa_atexit@plt+0x9e40> │ │ │ │ ldm r5, {r3, lr} │ │ │ │ @@ -10134,16 +10134,16 @@ │ │ │ │ ldr r7, [pc, #28] @ 15b78 <__cxa_atexit@plt+0x9e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r9, r8, asr r4 │ │ │ │ - @ instruction: 0x011973f4 │ │ │ │ + tsteq r9, r8, lsr r4 │ │ │ │ + @ instruction: 0x011973d4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 15ac8 <__cxa_atexit@plt+0x9dbc> │ │ │ │ @@ -10183,16 +10183,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 15c3c <__cxa_atexit@plt+0x9f30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - @ instruction: 0x01197390 │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 15b94 <__cxa_atexit@plt+0x9e88> │ │ │ │ @@ -10227,16 +10227,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 15cec <__cxa_atexit@plt+0x9fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - @ instruction: 0x011972d4 │ │ │ │ - tsteq r9, r0, ror r2 │ │ │ │ + @ instruction: 0x011972b4 │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 15c58 <__cxa_atexit@plt+0x9f4c> │ │ │ │ @@ -10285,24 +10285,24 @@ │ │ │ │ ldr r3, [pc, #28] @ 15dd4 <__cxa_atexit@plt+0xa0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov fp, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - @ instruction: 0x011971b4 │ │ │ │ - @ instruction: 0x011971dc │ │ │ │ + @ instruction: 0x01197194 │ │ │ │ + @ instruction: 0x011971bc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 15d08 <__cxa_atexit@plt+0x9ffc> │ │ │ │ - ldrdeq fp, [r9, -r0] │ │ │ │ + @ instruction: 0x0109bdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r3, [pc, #56] @ 15e48 <__cxa_atexit@plt+0xa13c> │ │ │ │ addcs r3, pc, r3 │ │ │ │ @@ -10317,18 +10317,18 @@ │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #20] @ 15e50 <__cxa_atexit@plt+0xa144> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ ldrcs r7, [pc, #16] @ 15e54 <__cxa_atexit@plt+0xa148> │ │ │ │ addcs r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, ip, asr #1 │ │ │ │ - tsteq r9, r4, asr #26 │ │ │ │ - tsteq r9, ip, lsr sp │ │ │ │ - tsteq r9, r8, asr sp │ │ │ │ + tsteq r9, ip, lsr #1 │ │ │ │ + tsteq r9, r4, lsr #26 │ │ │ │ + tsteq r9, ip, lsl sp │ │ │ │ + tsteq r9, r8, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -10339,15 +10339,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ beq 15e98 <__cxa_atexit@plt+0xa18c> │ │ │ │ b 15eb0 <__cxa_atexit@plt+0xa1a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, ip, lsl #26 │ │ │ │ + smlatteq r9, ip, ip, fp │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -10372,31 +10372,31 @@ │ │ │ │ b 15f3c <__cxa_atexit@plt+0xa230> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, ror r0 │ │ │ │ + tsteq r9, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabbeq r9, r0, ip, fp │ │ │ │ + tsteq r9, r0, ror #24 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 15f64 <__cxa_atexit@plt+0xa258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ b 790e0 <__cxa_atexit@plt+0x6d3d4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r8, asr #24 │ │ │ │ + tsteq r9, r8, lsr #24 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [pc, #64] @ 15fc0 <__cxa_atexit@plt+0xa2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ @@ -10411,15 +10411,15 @@ │ │ │ │ stm r2, {r0, r1, r7} │ │ │ │ ldr r0, [pc, #16] @ 15fc4 <__cxa_atexit@plt+0xa2b8> │ │ │ │ add r0, pc, r0 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r9, lr │ │ │ │ b 48f6c <__cxa_atexit@plt+0x3d260> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r9, r8, fp, fp │ │ │ │ + smlabbeq r9, r8, fp, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 15fe4 <__cxa_atexit@plt+0xa2d8> │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -10444,24 +10444,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ + tsteq r9, r8, lsr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r3, [pc, #8] @ 1606c <__cxa_atexit@plt+0xa360> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ + tsteq r9, r8, asr #29 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 160a0 <__cxa_atexit@plt+0xa394> │ │ │ │ ldr r7, [pc, #32] @ 160b0 <__cxa_atexit@plt+0xa3a4> │ │ │ │ @@ -10471,16 +10471,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 1554c <__cxa_atexit@plt+0x9840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 160b4 <__cxa_atexit@plt+0xa3a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ - tsteq r9, r4, lsr fp │ │ │ │ + tsteq r9, r8, lsr fp │ │ │ │ + tsteq r9, r4, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16124 <__cxa_atexit@plt+0xa418> │ │ │ │ @@ -10505,15 +10505,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - @ instruction: 0x0109ba98 │ │ │ │ + tsteq r9, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 16154 <__cxa_atexit@plt+0xa448> │ │ │ │ ldr r3, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -10532,55 +10532,55 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, ip, lsr #20 │ │ │ │ + tsteq r9, ip, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ ldr r3, [pc, #16] @ 161d8 <__cxa_atexit@plt+0xa4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [pc, #8] @ 161dc <__cxa_atexit@plt+0xa4d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b e9360c <__cxa_atexit@plt+0xe87900> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109b99c │ │ │ │ - strdeq fp, [r9, -r4] │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ + ldrdeq fp, [r9, -r4] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 16210 <__cxa_atexit@plt+0xa504> │ │ │ │ ldr r3, [pc, #20] @ 16214 <__cxa_atexit@plt+0xa508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b e934b8 <__cxa_atexit@plt+0xe877ac> │ │ │ │ b 1633c <__cxa_atexit@plt+0xa630> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0109b9bc │ │ │ │ + @ instruction: 0x0109b99c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 16240 <__cxa_atexit@plt+0xa534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 16244 <__cxa_atexit@plt+0xa538> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r7 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r8, lsr r9 │ │ │ │ - smlabbeq r9, ip, r9, fp │ │ │ │ + tsteq r9, r8, lsl r9 │ │ │ │ + tsteq r9, ip, ror #18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 162c0 <__cxa_atexit@plt+0xa5b4> │ │ │ │ add r6, r3, #24 │ │ │ │ @@ -10610,35 +10610,35 @@ │ │ │ │ b 1633c <__cxa_atexit@plt+0xa630> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01196cb0 │ │ │ │ - strdeq fp, [r9, -r0] │ │ │ │ + @ instruction: 0x01196c90 │ │ │ │ + ldrdeq fp, [r9, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 16314 <__cxa_atexit@plt+0xa608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1630c <__cxa_atexit@plt+0xa600> │ │ │ │ b 16324 <__cxa_atexit@plt+0xa618> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0109b8bc │ │ │ │ + @ instruction: 0x0109b89c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 16154 <__cxa_atexit@plt+0xa448> │ │ │ │ - smlatbeq r9, r4, r8, fp │ │ │ │ + smlabbeq r9, r4, r8, fp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16388 <__cxa_atexit@plt+0xa67c> │ │ │ │ @@ -10660,36 +10660,36 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, r8, ror #23 │ │ │ │ + tsteq r9, r8, asr #23 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r9, r4, lsr #16 │ │ │ │ + tsteq r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 163e0 <__cxa_atexit@plt+0xa6d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 163d8 <__cxa_atexit@plt+0xa6cc> │ │ │ │ b 163f0 <__cxa_atexit@plt+0xa6e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq fp, [r9, -r0] │ │ │ │ + ldrdeq fp, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 16154 <__cxa_atexit@plt+0xa448> │ │ │ │ - strdeq fp, [r9, -ip] │ │ │ │ + ldrdeq fp, [r9, -ip] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16444 <__cxa_atexit@plt+0xa738> │ │ │ │ ldr r7, [pc, #52] @ 16454 <__cxa_atexit@plt+0xa748> │ │ │ │ @@ -10704,16 +10704,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16458 <__cxa_atexit@plt+0xa74c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq r9, r4, r7, fp │ │ │ │ - smlatbeq r9, r0, r7, fp │ │ │ │ + smlatbeq r9, r4, r7, fp │ │ │ │ + smlabbeq r9, r0, r7, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 16498 <__cxa_atexit@plt+0xa78c> │ │ │ │ @@ -10721,15 +10721,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 16490 <__cxa_atexit@plt+0xa784> │ │ │ │ b 164a8 <__cxa_atexit@plt+0xa79c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 164c4 <__cxa_atexit@plt+0xa7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ @@ -10739,16 +10739,16 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 164e4 <__cxa_atexit@plt+0xa7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #21 │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ + tsteq r9, ip, ror #20 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1640c <__cxa_atexit@plt+0xa700> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -10767,15 +10767,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011969d4 │ │ │ │ + @ instruction: 0x011969b4 │ │ │ │ smlatbeq r5, r9, r5, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -10793,44 +10793,44 @@ │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 165c8 <__cxa_atexit@plt+0xa8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011969bc │ │ │ │ - @ instruction: 0x011969b8 │ │ │ │ - smlabbeq r9, r4, r6, fp │ │ │ │ - @ instruction: 0x0109b6b4 │ │ │ │ - tsteq r9, r8, ror r6 │ │ │ │ + @ instruction: 0x0119699c │ │ │ │ + @ instruction: 0x01196998 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ + @ instruction: 0x0109b694 │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 16604 <__cxa_atexit@plt+0xa8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 16608 <__cxa_atexit@plt+0xa8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #20] @ 1660c <__cxa_atexit@plt+0xa900> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [pc, #16] @ 16610 <__cxa_atexit@plt+0xa904> │ │ │ │ add r9, pc, r9 │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, ip, asr r9 │ │ │ │ - tsteq r9, r8, asr r9 │ │ │ │ - smlabteq r9, r0, r2, fp │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ + tsteq r9, ip, lsr r9 │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ + smlatbeq r9, r0, r2, fp │ │ │ │ + strdeq fp, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #4] @ 16630 <__cxa_atexit@plt+0xa924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - tsteq r9, r0, asr #18 │ │ │ │ + tsteq r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16684 <__cxa_atexit@plt+0xa978> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -10845,15 +10845,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0119689c │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ tsteq r5, r7, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 166e4 <__cxa_atexit@plt+0xa9d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -10869,15 +10869,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr r8 │ │ │ │ + tsteq r9, ip, lsl r8 │ │ │ │ tsteq r5, r2, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16744 <__cxa_atexit@plt+0xaa38> │ │ │ │ mov r0, r4 │ │ │ │ @@ -10893,15 +10893,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011967dc │ │ │ │ + @ instruction: 0x011967bc │ │ │ │ @ instruction: 0x01055399 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 167a4 <__cxa_atexit@plt+0xaa98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -10917,15 +10917,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror r7 │ │ │ │ + tsteq r9, ip, asr r7 │ │ │ │ tsteq r5, lr, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16804 <__cxa_atexit@plt+0xaaf8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -10941,17 +10941,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r7 │ │ │ │ + @ instruction: 0x011966fc │ │ │ │ @ instruction: 0x010552b9 │ │ │ │ - tsteq r9, r4, asr #10 │ │ │ │ + tsteq r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1686c <__cxa_atexit@plt+0xab60> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -10967,16 +10967,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d31f64 <__cxa_atexit@plt+0xd26258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011966b8 │ │ │ │ - strdeq fp, [r9, -r4] │ │ │ │ + @ instruction: 0x01196698 │ │ │ │ + ldrdeq fp, [r9, -r4] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 168c4 <__cxa_atexit@plt+0xabb8> │ │ │ │ @@ -10993,26 +10993,26 @@ │ │ │ │ b c84240 <__cxa_atexit@plt+0xc78534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 168e8 <__cxa_atexit@plt+0xabdc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0119669c │ │ │ │ - @ instruction: 0x01196698 │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ - @ instruction: 0x0109b4bc │ │ │ │ - tsteq r9, r0, asr #6 │ │ │ │ + tsteq r9, ip, ror r6 │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ + @ instruction: 0x0109b49c │ │ │ │ + tsteq r9, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #4] @ 16908 <__cxa_atexit@plt+0xabfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - tsteq r9, r8, ror #12 │ │ │ │ + tsteq r9, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1695c <__cxa_atexit@plt+0xac50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -11027,15 +11027,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #11 │ │ │ │ + tsteq r9, r4, lsr #11 │ │ │ │ tsteq r5, r8, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 169bc <__cxa_atexit@plt+0xacb0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11051,15 +11051,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #10 │ │ │ │ + tsteq r9, r4, asr #10 │ │ │ │ strdeq r5, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16a1c <__cxa_atexit@plt+0xad10> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11075,15 +11075,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #10 │ │ │ │ + tsteq r9, r4, ror #9 │ │ │ │ smlabbeq r5, r6, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16a7c <__cxa_atexit@plt+0xad70> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11099,15 +11099,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #9 │ │ │ │ + tsteq r9, r4, lsl #9 │ │ │ │ tsteq r5, r1, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 16adc <__cxa_atexit@plt+0xadd0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -11123,37 +11123,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #8 │ │ │ │ + tsteq r9, r4, lsr #8 │ │ │ │ smlatbeq r5, lr, pc, r4 @ │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ + mrseq fp, (UNDEF: 57) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - tsteq r9, r8, lsl #6 │ │ │ │ + smlatteq r9, r8, r2, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16b2c <__cxa_atexit@plt+0xae20> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 16b40 <__cxa_atexit@plt+0xae34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 16b3c <__cxa_atexit@plt+0xae30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r8, r2, fp │ │ │ │ + smlabteq r9, r8, r2, fp │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7], #4 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 16b68 <__cxa_atexit@plt+0xae5c> │ │ │ │ str r3, [r7] │ │ │ │ @@ -11192,21 +11192,21 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r4, lsl r2 │ │ │ │ + strdeq fp, [r9, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 16b7c <__cxa_atexit@plt+0xae70> │ │ │ │ - strdeq fp, [r9, -ip] │ │ │ │ + ldrdeq fp, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 16b40 <__cxa_atexit@plt+0xae34> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -11231,15 +11231,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16c94 <__cxa_atexit@plt+0xaf88> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq r9, r0, r1, fp │ │ │ │ + smlabbeq r9, r0, r1, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16ce0 <__cxa_atexit@plt+0xafd4> │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -11259,17 +11259,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, lsl #4 │ │ │ │ + tsteq r9, ip, ror #3 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ + tsteq r9, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16d44 <__cxa_atexit@plt+0xb038> │ │ │ │ ldr r2, [pc, #32] @ 16d4c <__cxa_atexit@plt+0xb040> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11277,26 +11277,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #3 │ │ │ │ + tsteq r9, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r8, lsl r1 │ │ │ │ + strdeq fp, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 16d74 <__cxa_atexit@plt+0xb068> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 16b10 <__cxa_atexit@plt+0xae04> │ │ │ │ - tsteq r9, r4 │ │ │ │ - strdeq fp, [r9, -r4] │ │ │ │ + smlatteq r9, r4, pc, sl @ │ │ │ │ + ldrdeq fp, [r9, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16db0 <__cxa_atexit@plt+0xb0a4> │ │ │ │ ldr r2, [pc, #32] @ 16db8 <__cxa_atexit@plt+0xb0ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11304,26 +11304,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr r1 │ │ │ │ + tsteq r9, r4, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r9, ip, r0, fp │ │ │ │ + smlabbeq r9, ip, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 16de0 <__cxa_atexit@plt+0xb0d4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 16b10 <__cxa_atexit@plt+0xae04> │ │ │ │ - @ instruction: 0x0109af98 │ │ │ │ - smlabbeq r9, r8, r0, fp │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e1c <__cxa_atexit@plt+0xb110> │ │ │ │ ldr r2, [pc, #32] @ 16e24 <__cxa_atexit@plt+0xb118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11331,26 +11331,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #1 │ │ │ │ + tsteq r9, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r0, asr #32 │ │ │ │ + tsteq r9, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 16e4c <__cxa_atexit@plt+0xb140> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 16b10 <__cxa_atexit@plt+0xae04> │ │ │ │ - tsteq r9, ip, lsr #30 │ │ │ │ - tsteq r9, ip, lsl r0 │ │ │ │ + tsteq r9, ip, lsl #30 │ │ │ │ + strdeq sl, [r9, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e88 <__cxa_atexit@plt+0xb17c> │ │ │ │ ldr r2, [pc, #32] @ 16e90 <__cxa_atexit@plt+0xb184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -11358,39 +11358,39 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror r0 │ │ │ │ + tsteq r9, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sl, [r9, -r4] │ │ │ │ + @ instruction: 0x0109afb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 16eb8 <__cxa_atexit@plt+0xb1ac> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 16b10 <__cxa_atexit@plt+0xae04> │ │ │ │ - smlabteq r9, r0, lr, sl │ │ │ │ + smlatbeq r9, r0, lr, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ee8 <__cxa_atexit@plt+0xb1dc> │ │ │ │ ldr r2, [pc, #24] @ 16ef0 <__cxa_atexit@plt+0xb1e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 16c44 <__cxa_atexit@plt+0xaf38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl r0 │ │ │ │ + @ instruction: 0x01195ff4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16f38 <__cxa_atexit@plt+0xb22c> │ │ │ │ @@ -11406,18 +11406,18 @@ │ │ │ │ b e28364 <__cxa_atexit@plt+0xe1c658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16f58 <__cxa_atexit@plt+0xb24c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, ip, asr #32 │ │ │ │ - tsteq r9, r4, lsr #30 │ │ │ │ - tsteq r9, r8, lsl r0 │ │ │ │ - smlatteq r9, r0, pc, sl @ │ │ │ │ + tsteq r9, ip, lsr #32 │ │ │ │ + tsteq r9, r4, lsl #30 │ │ │ │ + strdeq sl, [r9, -r8] │ │ │ │ + smlabteq r9, r0, pc, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #32] @ 16f98 <__cxa_atexit@plt+0xb28c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ @@ -11425,15 +11425,15 @@ │ │ │ │ beq 16f8c <__cxa_atexit@plt+0xb280> │ │ │ │ mov r7, r9 │ │ │ │ b 16fa8 <__cxa_atexit@plt+0xb29c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r9, r0, pc, sl @ │ │ │ │ + smlabbeq r9, r0, pc, sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 16ffc <__cxa_atexit@plt+0xb2f0> │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -11466,34 +11466,34 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r9, ip, asr pc │ │ │ │ - tsteq r9, r8, asr pc │ │ │ │ - tsteq r9, r4, lsl lr │ │ │ │ + tsteq r9, ip, lsr pc │ │ │ │ + tsteq r9, r8, lsr pc │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 17068 <__cxa_atexit@plt+0xb35c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b 150a0 <__cxa_atexit@plt+0x9394> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabteq r9, r0, fp, sl │ │ │ │ + smlatbeq r9, r0, fp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #4] @ 17088 <__cxa_atexit@plt+0xb37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - tsteq r9, r8, ror #29 │ │ │ │ - smlatbeq r9, r0, lr, sl │ │ │ │ + tsteq r9, r8, asr #29 │ │ │ │ + smlabbeq r9, r0, lr, sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 170c4 <__cxa_atexit@plt+0xb3b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 170c8 <__cxa_atexit@plt+0xb3bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11501,16 +11501,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 170cc <__cxa_atexit@plt+0xb3c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ b d2d520 <__cxa_atexit@plt+0xd21814> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ smlatteq r9, r0, r0, sl │ │ │ │ - tsteq r9, r4, ror sp │ │ │ │ - tsteq r9, ip, asr lr │ │ │ │ + tsteq r9, r4, asr sp │ │ │ │ + tsteq r9, ip, lsr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ and r3, r3, #3 │ │ │ │ @@ -11527,23 +11527,23 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 17124 <__cxa_atexit@plt+0xb418> │ │ │ │ b 17160 <__cxa_atexit@plt+0xb454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq sl, [r9, -r8] │ │ │ │ + ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #4] @ 17150 <__cxa_atexit@plt+0xb444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - tsteq r9, r0, lsr #28 │ │ │ │ - smlabteq r9, r8, sp, sl │ │ │ │ + tsteq r9, r0, lsl #28 │ │ │ │ + smlatbeq r9, r8, sp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17190 <__cxa_atexit@plt+0xb484> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -11554,16 +11554,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 171a0 <__cxa_atexit@plt+0xb494> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 175d8 <__cxa_atexit@plt+0xb8cc> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r4, ror r8 │ │ │ │ - tsteq r9, r0, ror #26 │ │ │ │ + tsteq r9, r4, asr r8 │ │ │ │ + tsteq r9, r0, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 171e4 <__cxa_atexit@plt+0xb4d8> │ │ │ │ ldr r3, [pc, #44] @ 171f0 <__cxa_atexit@plt+0xb4e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11575,32 +11575,32 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ b 175d8 <__cxa_atexit@plt+0xb8cc> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r9, r4, lsr #27 │ │ │ │ - @ instruction: 0x01195d9c │ │ │ │ - smlatteq r9, ip, ip, sl │ │ │ │ + tsteq r9, r4, lsl #27 │ │ │ │ + tsteq r9, ip, ror sp │ │ │ │ + smlabteq r9, ip, ip, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 17234 <__cxa_atexit@plt+0xb528> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1722c <__cxa_atexit@plt+0xb520> │ │ │ │ b 17244 <__cxa_atexit@plt+0xb538> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0109acb0 │ │ │ │ + @ instruction: 0x0109ac90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1727c <__cxa_atexit@plt+0xb570> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -11631,19 +11631,19 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ b 1607c <__cxa_atexit@plt+0xa370> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, r0, asr fp │ │ │ │ + tsteq r9, r0, lsr fp │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - tsteq r9, r4, lsl r1 │ │ │ │ - strdeq sl, [r9, -r8] │ │ │ │ - strdeq sl, [r9, -r0] │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ + ldrdeq sl, [r9, -r8] │ │ │ │ + ldrdeq sl, [r9, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17318 <__cxa_atexit@plt+0xb60c> │ │ │ │ ldr r7, [pc, #40] @ 1732c <__cxa_atexit@plt+0xb620> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -11654,15 +11654,15 @@ │ │ │ │ b 1733c <__cxa_atexit@plt+0xb630> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 173b8 <__cxa_atexit@plt+0xb6ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlatbeq r9, r4, fp, sl │ │ │ │ + smlabbeq r9, r4, fp, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1735c <__cxa_atexit@plt+0xb650> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -11697,16 +11697,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [pc, #8] @ 173dc <__cxa_atexit@plt+0xb6d0> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatteq r9, r0, r9, sl │ │ │ │ - smlatteq r9, r0, sl, sl │ │ │ │ + smlabteq r9, r0, r9, sl │ │ │ │ + smlabteq r9, r0, sl, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17414 <__cxa_atexit@plt+0xb708> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #52] @ 17438 <__cxa_atexit@plt+0xb72c> │ │ │ │ @@ -11722,16 +11722,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 17440 <__cxa_atexit@plt+0xb734> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ - tsteq r9, r0, asr #20 │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ + tsteq r9, r0, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17480 <__cxa_atexit@plt+0xb774> │ │ │ │ ldr r6, [pc, #108] @ 174d4 <__cxa_atexit@plt+0xb7c8> │ │ │ │ @@ -11760,24 +11760,24 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ b 1607c <__cxa_atexit@plt+0xa370> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, ip, lsr #18 │ │ │ │ + tsteq r9, ip, lsl #18 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tsteq r9, r0, lsl pc │ │ │ │ - strdeq sl, [r9, -r4] │ │ │ │ - @ instruction: 0x0109a89c │ │ │ │ + strdeq r9, [r9, -r0] │ │ │ │ + ldrdeq sl, [r9, -r4] │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ b 16888 <__cxa_atexit@plt+0xab7c> │ │ │ │ - smlatbeq r9, r8, r9, sl │ │ │ │ + smlabbeq r9, r8, r9, sl │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17530 <__cxa_atexit@plt+0xb824> │ │ │ │ ldr r7, [pc, #40] @ 17544 <__cxa_atexit@plt+0xb838> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -11788,15 +11788,15 @@ │ │ │ │ b 17554 <__cxa_atexit@plt+0xb848> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, fp │ │ │ │ b 175d0 <__cxa_atexit@plt+0xb8c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, ip, asr r9 │ │ │ │ + tsteq r9, ip, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 17574 <__cxa_atexit@plt+0xb868> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -11821,20 +11821,20 @@ │ │ │ │ add sl, r7, #2 │ │ │ │ b 1607c <__cxa_atexit@plt+0xa370> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ tsteq r9, ip, ror #24 │ │ │ │ - ldrdeq sl, [r9, -r0] │ │ │ │ + @ instruction: 0x0109a1b0 │ │ │ │ mov fp, r8 │ │ │ │ b 16888 <__cxa_atexit@plt+0xab7c> │ │ │ │ mov fp, r8 │ │ │ │ b 16568 <__cxa_atexit@plt+0xa85c> │ │ │ │ - tsteq r9, r0, ror r9 │ │ │ │ + tsteq r9, r0, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17610 <__cxa_atexit@plt+0xb904> │ │ │ │ ldr r5, [pc, #28] @ 17620 <__cxa_atexit@plt+0xb914> │ │ │ │ @@ -11843,23 +11843,23 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 16f00 <__cxa_atexit@plt+0xb1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 17624 <__cxa_atexit@plt+0xb918> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r4, asr r9 │ │ │ │ + tsteq r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 17644 <__cxa_atexit@plt+0xb938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #18 │ │ │ │ + tsteq r9, ip, lsl #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17688 <__cxa_atexit@plt+0xb97c> │ │ │ │ @@ -11874,41 +11874,41 @@ │ │ │ │ b aa5170 <__cxa_atexit@plt+0xa99464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 176a4 <__cxa_atexit@plt+0xb998> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r4, lsl #18 │ │ │ │ - smlatteq r9, r8, r8, sl │ │ │ │ - smlabteq r9, r0, r8, sl │ │ │ │ + tsteq r9, r4, ror #17 │ │ │ │ + smlabteq r9, r8, r8, sl │ │ │ │ + smlatbeq r9, r0, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 175f0 <__cxa_atexit@plt+0xb8e4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 176dc <__cxa_atexit@plt+0xb9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b de4ad0 <__cxa_atexit@plt+0xdd8dc4> │ │ │ │ - smlatbeq r9, r8, r8, sl │ │ │ │ - smlatbeq r9, r4, r8, sl │ │ │ │ + smlabbeq r9, r8, r8, sl │ │ │ │ + smlabbeq r9, r4, r8, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 176cc <__cxa_atexit@plt+0xb9c0> │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 17654 <__cxa_atexit@plt+0xb948> │ │ │ │ - tsteq r9, ip, asr r8 │ │ │ │ + tsteq r9, ip, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 175f0 <__cxa_atexit@plt+0xb8e4> │ │ │ │ smlatteq r5, r5, sl, ip │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -11954,15 +11954,15 @@ │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 177e8 <__cxa_atexit@plt+0xbadc> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ bl 1024a34 <__cxa_atexit@plt+0x1018d28> │ │ │ │ - @ instruction: 0x0119739c │ │ │ │ + tsteq r9, ip, ror r3 │ │ │ │ @ instruction: 0xffffe494 │ │ │ │ @ instruction: 0xffffe498 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17844 <__cxa_atexit@plt+0xbb38> │ │ │ │ @@ -11986,31 +11986,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17868 <__cxa_atexit@plt+0xbb5c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #13 │ │ │ │ + tsteq r9, r4, asr #13 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17898 <__cxa_atexit@plt+0xbb8c> │ │ │ │ ldr r2, [pc, #24] @ 178a0 <__cxa_atexit@plt+0xbb94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 793d8 <__cxa_atexit@plt+0x6d6cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #12 │ │ │ │ + tsteq r9, r4, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 178e4 <__cxa_atexit@plt+0xbbd8> │ │ │ │ ldr r7, [pc, #48] @ 178f4 <__cxa_atexit@plt+0xbbe8> │ │ │ │ @@ -12024,15 +12024,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 178f8 <__cxa_atexit@plt+0xbbec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlabteq r9, ip, r6, sl │ │ │ │ + smlatbeq r9, ip, r6, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 179ac <__cxa_atexit@plt+0xbca0> │ │ │ │ ldr r1, [r3, #6] │ │ │ │ @@ -12083,18 +12083,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r9, r0, asr #10 │ │ │ │ + tsteq r9, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ - @ instruction: 0x011955b4 │ │ │ │ + tsteq r9, r0, lsl #11 │ │ │ │ + @ instruction: 0x01195594 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12124,16 +12124,16 @@ │ │ │ │ stm r2, {r0, r7, lr} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0x011954d4 │ │ │ │ - tsteq r9, r8, ror #9 │ │ │ │ + @ instruction: 0x011954b4 │ │ │ │ + tsteq r9, r8, asr #9 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17acc <__cxa_atexit@plt+0xbdc0> │ │ │ │ @@ -12146,16 +12146,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d7d648 <__cxa_atexit@plt+0xd7193c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17ae4 <__cxa_atexit@plt+0xbdd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, r8, asr #9 │ │ │ │ - smlatteq r9, r8, r4, sl │ │ │ │ + tsteq r9, r8, lsr #9 │ │ │ │ + smlabteq r9, r8, r4, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 17b08 <__cxa_atexit@plt+0xbdfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -12179,16 +12179,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17b64 <__cxa_atexit@plt+0xbe58> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r9, r0, ror #8 │ │ │ │ - tsteq r9, ip, asr #8 │ │ │ │ + tsteq r9, r0, asr #8 │ │ │ │ + tsteq r9, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -12202,17 +12202,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d7d648 <__cxa_atexit@plt+0xd7193c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17bc4 <__cxa_atexit@plt+0xbeb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r9, r8, ror #7 │ │ │ │ - tsteq r9, r8, lsl #8 │ │ │ │ - smlatteq r9, ip, r3, sl │ │ │ │ + tsteq r9, r8, asr #7 │ │ │ │ + smlatteq r9, r8, r3, sl │ │ │ │ + smlabteq r9, ip, r3, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c1c <__cxa_atexit@plt+0xbf10> │ │ │ │ @@ -12233,15 +12233,15 @@ │ │ │ │ b 17c2c <__cxa_atexit@plt+0xbf20> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 17c3c <__cxa_atexit@plt+0xbf30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0109a394 │ │ │ │ + tsteq r9, r4, ror r3 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -12252,16 +12252,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ - tsteq r9, r8, asr #6 │ │ │ │ + tsteq r9, r0, lsl #6 │ │ │ │ + tsteq r9, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 17d10 <__cxa_atexit@plt+0xc004> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -12288,29 +12288,29 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ - tsteq r9, ip, lsr #4 │ │ │ │ - @ instruction: 0x011952b8 │ │ │ │ - @ instruction: 0x011952b8 │ │ │ │ - ldrdeq sl, [r9, -r0] │ │ │ │ - @ instruction: 0x0109a2b4 │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ + tsteq r9, ip, lsl #4 │ │ │ │ + @ instruction: 0x01195298 │ │ │ │ + @ instruction: 0x01195298 │ │ │ │ + @ instruction: 0x0109a2b0 │ │ │ │ + @ instruction: 0x0109a294 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 17d4c <__cxa_atexit@plt+0xc040> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - smlatbeq r9, r4, r2, sl │ │ │ │ - smlatbeq r9, r0, r2, sl │ │ │ │ + smlabbeq r9, r4, r2, sl │ │ │ │ + smlabbeq r9, r0, r2, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17d8c <__cxa_atexit@plt+0xc080> │ │ │ │ @@ -12323,16 +12323,16 @@ │ │ │ │ b e448e0 <__cxa_atexit@plt+0xe38bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17da8 <__cxa_atexit@plt+0xc09c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, r8, ror r2 │ │ │ │ - tsteq r9, r8, ror #4 │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ + tsteq r9, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17de0 <__cxa_atexit@plt+0xc0d4> │ │ │ │ @@ -12341,20 +12341,20 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011951bc │ │ │ │ + @ instruction: 0x0119519c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 17e10 <__cxa_atexit@plt+0xc104> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, r8, lsl r2 │ │ │ │ + strdeq sl, [r9, -r8] │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17ea0 <__cxa_atexit@plt+0xc194> │ │ │ │ add r3, r5, #4 │ │ │ │ @@ -12408,16 +12408,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r3, #28 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - tsteq r9, ip, ror r1 │ │ │ │ - tsteq r9, ip, lsr #2 │ │ │ │ + tsteq r9, ip, asr r1 │ │ │ │ + tsteq r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add sl, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -12437,37 +12437,37 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 17e10 <__cxa_atexit@plt+0xc104> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strheq sl, [r9, -ip] │ │ │ │ + swpeq sl, ip, [r9] │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [pc, #8] @ 17f98 <__cxa_atexit@plt+0xc28c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 17e10 <__cxa_atexit@plt+0xc104> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabbeq r9, r0, r0, sl │ │ │ │ + tsteq r9, r0, rrx │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r9, r3 │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18064 <__cxa_atexit@plt+0xc358> │ │ │ │ ldr r2, [pc, #140] @ 18074 <__cxa_atexit@plt+0xc368> │ │ │ │ @@ -12506,16 +12506,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 18080 <__cxa_atexit@plt+0xc374> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlabteq r9, r8, pc, r9 @ │ │ │ │ - smlatbeq r9, r4, pc, r9 @ │ │ │ │ + smlatbeq r9, r8, pc, r9 @ │ │ │ │ + smlabbeq r9, r4, pc, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add sl, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -12533,15 +12533,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 17e10 <__cxa_atexit@plt+0xc104> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, ip, lsr pc │ │ │ │ + tsteq r9, ip, lsl pc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [pc, #8] @ 18118 <__cxa_atexit@plt+0xc40c> │ │ │ │ @@ -12566,15 +12566,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 18174 <__cxa_atexit@plt+0xc468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, ip, lsl #28 │ │ │ │ + tsteq r9, ip, ror #27 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12592,17 +12592,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 181dc <__cxa_atexit@plt+0xc4d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01194db8 │ │ │ │ + @ instruction: 0x01194d98 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r9, ip, asr #28 │ │ │ │ + tsteq r9, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18230 <__cxa_atexit@plt+0xc524> │ │ │ │ ldr r3, [pc, #60] @ 18240 <__cxa_atexit@plt+0xc534> │ │ │ │ @@ -12619,30 +12619,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18244 <__cxa_atexit@plt+0xc538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r9, r4, lsl #28 │ │ │ │ - smlatteq r9, r8, sp, r9 │ │ │ │ + smlatteq r9, r4, sp, r9 │ │ │ │ + smlabteq r9, r8, sp, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 17fd4 <__cxa_atexit@plt+0xc2c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 18280 <__cxa_atexit@plt+0xc574> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b eb8cf0 <__cxa_atexit@plt+0xeacfe4> │ │ │ │ - ldrdeq r9, [r9, -r4] │ │ │ │ + @ instruction: 0x01099db4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 793d8 <__cxa_atexit@plt+0x6d6cc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -12662,15 +12662,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 183cc <__cxa_atexit@plt+0xc6c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #24 │ │ │ │ + tsteq r9, r4, lsl #24 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1832c <__cxa_atexit@plt+0xc620> │ │ │ │ ldr r2, [pc, #36] @ 18334 <__cxa_atexit@plt+0xc628> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -12679,15 +12679,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 183cc <__cxa_atexit@plt+0xc6c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01194bdc │ │ │ │ + @ instruction: 0x01194bbc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18370 <__cxa_atexit@plt+0xc664> │ │ │ │ ldr r2, [pc, #36] @ 18378 <__cxa_atexit@plt+0xc66c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -12696,15 +12696,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 183cc <__cxa_atexit@plt+0xc6c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01194b98 │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 183b4 <__cxa_atexit@plt+0xc6a8> │ │ │ │ ldr r2, [pc, #36] @ 183bc <__cxa_atexit@plt+0xc6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -12713,15 +12713,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 183cc <__cxa_atexit@plt+0xc6c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr fp │ │ │ │ + tsteq r9, r4, lsr fp │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 18604 <__cxa_atexit@plt+0xc8f8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -12891,24 +12891,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r8, lsr #21 │ │ │ │ + tsteq r9, r8, lsl #21 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r9, ip, asr #19 │ │ │ │ - tsteq r9, ip, lsl sl │ │ │ │ + tsteq r9, ip, lsr #19 │ │ │ │ + @ instruction: 0x011949fc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x011949b4 │ │ │ │ - tsteq r9, ip, lsr r9 │ │ │ │ + @ instruction: 0x01194994 │ │ │ │ + tsteq r9, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r9, r4, lsr sl │ │ │ │ - tsteq r9, r4, lsl #21 │ │ │ │ + tsteq r9, r4, lsl sl │ │ │ │ + tsteq r9, r4, ror #20 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -12945,16 +12945,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r9, r8, asr r8 │ │ │ │ - @ instruction: 0x011947f8 │ │ │ │ + tsteq r9, r8, lsr r8 │ │ │ │ + @ instruction: 0x011947d8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -12989,16 +12989,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 18814 <__cxa_atexit@plt+0xcb08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r9, r4, asr #15 │ │ │ │ - tsteq r9, r0, asr #14 │ │ │ │ + tsteq r9, r4, lsr #15 │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -13027,16 +13027,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 188ac <__cxa_atexit@plt+0xcba0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r9, ip, lsl #14 │ │ │ │ - tsteq r9, ip, lsr #13 │ │ │ │ + tsteq r9, ip, ror #13 │ │ │ │ + tsteq r9, ip, lsl #13 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13079,16 +13079,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1897c <__cxa_atexit@plt+0xcc70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r9, r0, lsl #12 │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ + tsteq r9, r0, ror #11 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 188b0 <__cxa_atexit@plt+0xcba4> │ │ │ │ @@ -13111,15 +13111,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 189f4 <__cxa_atexit@plt+0xcce8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - smlatbeq r9, r0, r6, r9 │ │ │ │ + smlabbeq r9, r0, r6, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18a74 <__cxa_atexit@plt+0xcd68> │ │ │ │ ldr r3, [pc, #140] @ 18aa4 <__cxa_atexit@plt+0xcd98> │ │ │ │ @@ -13156,16 +13156,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 18aa8 <__cxa_atexit@plt+0xcd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlatteq r9, ip, r5, r9 │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ + smlabteq r9, ip, r5, r9 │ │ │ │ + strdeq r9, [r9, -r0] │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -13184,15 +13184,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 18b18 <__cxa_atexit@plt+0xce0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - tsteq r9, ip, ror r5 │ │ │ │ + tsteq r9, ip, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18b6c <__cxa_atexit@plt+0xce60> │ │ │ │ ldr r3, [pc, #64] @ 18b7c <__cxa_atexit@plt+0xce70> │ │ │ │ @@ -13210,24 +13210,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18b84 <__cxa_atexit@plt+0xce78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r9, r4, lsl r4 │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ + @ instruction: 0x011943f4 │ │ │ │ + tsteq r9, r8, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 18ba4 <__cxa_atexit@plt+0xce98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #7 │ │ │ │ + tsteq r9, ip, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18bf8 <__cxa_atexit@plt+0xceec> │ │ │ │ ldr r3, [pc, #64] @ 18c08 <__cxa_atexit@plt+0xcefc> │ │ │ │ @@ -13245,17 +13245,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18c10 <__cxa_atexit@plt+0xcf04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq r9, r8, lsl #7 │ │ │ │ - smlatbeq r9, ip, r4, r9 │ │ │ │ - @ instruction: 0x01099498 │ │ │ │ + tsteq r9, r8, ror #6 │ │ │ │ + smlabbeq r9, ip, r4, r9 │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18c84 <__cxa_atexit@plt+0xcf78> │ │ │ │ ldr r2, [pc, #92] @ 18c94 <__cxa_atexit@plt+0xcf88> │ │ │ │ @@ -13281,38 +13281,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18c9c <__cxa_atexit@plt+0xcf90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, r8, lsr r4 │ │ │ │ - tsteq r9, r0, lsl r4 │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ + strdeq r9, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 18cc8 <__cxa_atexit@plt+0xcfbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatteq r9, r4, r3, r9 │ │ │ │ + smlabteq r9, r4, r3, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 18cf4 <__cxa_atexit@plt+0xcfe8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 18cf8 <__cxa_atexit@plt+0xcfec> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r4, lsr #5 │ │ │ │ + tsteq r9, r4, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 18d44 <__cxa_atexit@plt+0xd038> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -13330,16 +13330,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, ror r2 │ │ │ │ - tsteq r9, r0, ror r3 │ │ │ │ + tsteq r9, r0, asr r2 │ │ │ │ + tsteq r9, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18dd0 <__cxa_atexit@plt+0xd0c4> │ │ │ │ ldr r3, [pc, #84] @ 18dd8 <__cxa_atexit@plt+0xd0cc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13361,34 +13361,34 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, ip, asr r1 │ │ │ │ + tsteq r9, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, r4, ror #3 │ │ │ │ - tsteq r9, r0, ror #3 │ │ │ │ - smlatteq r9, r8, r2, r9 │ │ │ │ + tsteq r9, r4, asr #3 │ │ │ │ + tsteq r9, r0, asr #3 │ │ │ │ + smlabteq r9, r8, r2, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 18e20 <__cxa_atexit@plt+0xd114> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 18e24 <__cxa_atexit@plt+0xd118> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 18e28 <__cxa_atexit@plt+0xd11c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ add r8, r3, #2 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, ip, lsl #3 │ │ │ │ - tsteq r9, r8, lsl #3 │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ + tsteq r9, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -13402,15 +13402,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 18e84 <__cxa_atexit@plt+0xd178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrsheq r4, [r9, -ip] │ │ │ │ + ldrsbeq r4, [r9, -ip] │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13428,17 +13428,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 18eec <__cxa_atexit@plt+0xd1e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, r8, lsr #1 │ │ │ │ + tsteq r9, r8, lsl #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatteq r9, r0, r1, r9 │ │ │ │ + smlabteq r9, r0, r1, r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18fd4 <__cxa_atexit@plt+0xd2c8> │ │ │ │ @@ -13504,19 +13504,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r9, r8, asr pc │ │ │ │ + tsteq r9, r8, lsr pc │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r9, r0, ror #31 │ │ │ │ - @ instruction: 0x01193fdc │ │ │ │ - tsteq r9, r4, asr #32 │ │ │ │ + tsteq r9, r0, asr #31 │ │ │ │ + @ instruction: 0x01193fbc │ │ │ │ + tsteq r9, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19060 <__cxa_atexit@plt+0xd354> │ │ │ │ @@ -13525,31 +13525,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ - qaddeq r9, r8, r9 │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190a0 <__cxa_atexit@plt+0xd394> │ │ │ │ ldr r2, [pc, #24] @ 190a8 <__cxa_atexit@plt+0xd39c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 767a8 <__cxa_atexit@plt+0x6aa9c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr lr │ │ │ │ - tsteq r9, r4, asr #32 │ │ │ │ + tsteq r9, ip, lsr lr │ │ │ │ + tsteq r9, r4, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19110 <__cxa_atexit@plt+0xd404> │ │ │ │ @@ -13575,28 +13575,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabteq r9, r4, pc, r8 @ │ │ │ │ - @ instruction: 0x01098f90 │ │ │ │ + smlatbeq r9, r4, pc, r8 @ │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 19164 <__cxa_atexit@plt+0xd458> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1915c <__cxa_atexit@plt+0xd450> │ │ │ │ b 19174 <__cxa_atexit@plt+0xd468> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r0, ror #30 │ │ │ │ + tsteq r9, r0, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19198 <__cxa_atexit@plt+0xd48c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -13637,16 +13637,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r9, ip, asr #27 │ │ │ │ - @ instruction: 0x01098e98 │ │ │ │ + tsteq r9, ip, lsr #27 │ │ │ │ + tsteq r9, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19280 <__cxa_atexit@plt+0xd574> │ │ │ │ @@ -13662,15 +13662,15 @@ │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r9, r0, asr #26 │ │ │ │ + tsteq r9, r0, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13683,38 +13683,38 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 192e4 <__cxa_atexit@plt+0xd5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r9, r4, lsr lr │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19314 <__cxa_atexit@plt+0xd608> │ │ │ │ ldr r2, [pc, #24] @ 1931c <__cxa_atexit@plt+0xd610> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 75c20 <__cxa_atexit@plt+0x69f14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror #23 │ │ │ │ - strdeq r8, [r9, -r4] │ │ │ │ + tsteq r9, r8, asr #23 │ │ │ │ + ldrdeq r8, [r9, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1a1b14 <__cxa_atexit@plt+0x195e08> │ │ │ │ - ldrdeq r8, [r9, -r4] │ │ │ │ + @ instruction: 0x01098db4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 193d4 <__cxa_atexit@plt+0xd6c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -13763,17 +13763,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r9, r8, lsr sp │ │ │ │ - tsteq r9, r0, lsl #24 │ │ │ │ - @ instruction: 0x01193bb4 │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ + tsteq r9, r0, ror #23 │ │ │ │ + @ instruction: 0x01193b94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13791,18 +13791,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1949c <__cxa_atexit@plt+0xd790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr fp │ │ │ │ - tsteq r9, r8, lsl #22 │ │ │ │ + tsteq r9, r4, lsr fp │ │ │ │ + tsteq r9, r8, ror #21 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlabbeq r9, ip, ip, r8 │ │ │ │ + tsteq r9, ip, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 194f8 <__cxa_atexit@plt+0xd7ec> │ │ │ │ ldr r3, [pc, #64] @ 19500 <__cxa_atexit@plt+0xd7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -13819,17 +13819,17 @@ │ │ │ │ b 19824 <__cxa_atexit@plt+0xdb18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, r0, lsr #20 │ │ │ │ + tsteq r9, r0, lsl #20 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r0, lsr #24 │ │ │ │ + tsteq r9, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1952c <__cxa_atexit@plt+0xd820> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 19824 <__cxa_atexit@plt+0xdb18> │ │ │ │ @@ -13858,15 +13858,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsr sl │ │ │ │ + tsteq r9, r4, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19640 <__cxa_atexit@plt+0xd934> │ │ │ │ ldr r1, [pc, #136] @ 19648 <__cxa_atexit@plt+0xd93c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -13900,17 +13900,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 19650 <__cxa_atexit@plt+0xd944> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #18 │ │ │ │ + tsteq r9, r8, lsl #18 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #0 │ │ │ │ beq 19690 <__cxa_atexit@plt+0xd984> │ │ │ │ @@ -13924,15 +13924,15 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #12] @ 196a8 <__cxa_atexit@plt+0xd99c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r9, r4, lsl r9 │ │ │ │ + @ instruction: 0x011938f4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19718 <__cxa_atexit@plt+0xda0c> │ │ │ │ @@ -13955,16 +13955,16 @@ │ │ │ │ str r9, [r8, #24] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011938bc │ │ │ │ - @ instruction: 0x011938b8 │ │ │ │ + @ instruction: 0x0119389c │ │ │ │ + @ instruction: 0x01193898 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19784 <__cxa_atexit@plt+0xda78> │ │ │ │ ldr r2, [pc, #68] @ 1978c <__cxa_atexit@plt+0xda80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -13981,23 +13981,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #15 │ │ │ │ + tsteq r9, r4, lsl #15 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - tsteq r9, r8, ror #18 │ │ │ │ + tsteq r9, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -14014,16 +14014,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r9, r4, asr #15 │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ + tsteq r9, r4, lsr #15 │ │ │ │ + smlatteq r9, r0, r8, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 198d8 <__cxa_atexit@plt+0xdbcc> │ │ │ │ @@ -14078,22 +14078,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ - @ instruction: 0x011936f8 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ + @ instruction: 0x011936d8 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - tsteq r9, r0, lsr #14 │ │ │ │ - tsteq r9, r0, lsl #16 │ │ │ │ + tsteq r9, r0, lsl #14 │ │ │ │ + smlatteq r9, r0, r7, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14127,15 +14127,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - tsteq r9, r4, lsr #12 │ │ │ │ + tsteq r9, r4, lsl #12 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19a34 <__cxa_atexit@plt+0xdd28> │ │ │ │ @@ -14154,15 +14154,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011934f0 │ │ │ │ + @ instruction: 0x011934d0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19a6c <__cxa_atexit@plt+0xdd60> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -14187,17 +14187,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19ac8 <__cxa_atexit@plt+0xddbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r9, r0, lsr r5 │ │ │ │ + tsteq r9, r0, lsl r5 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ + tsteq r9, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19b24 <__cxa_atexit@plt+0xde18> │ │ │ │ ldr r2, [pc, #64] @ 19b30 <__cxa_atexit@plt+0xde24> │ │ │ │ @@ -14214,18 +14214,18 @@ │ │ │ │ b 19824 <__cxa_atexit@plt+0xdb18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011933fc │ │ │ │ + @ instruction: 0x011933dc │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r8, [r9, -r0] │ │ │ │ + ldrdeq r8, [r9, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 19b5c <__cxa_atexit@plt+0xde50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 19824 <__cxa_atexit@plt+0xdb18> │ │ │ │ @@ -14245,16 +14245,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r3 │ │ │ │ - smlabbeq r9, r0, r5, r8 │ │ │ │ + tsteq r9, ip, lsr r3 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19c18 <__cxa_atexit@plt+0xdf0c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -14275,24 +14275,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r9, r0, lsl r5 │ │ │ │ + strdeq r8, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlatteq r9, r8, r4, r8 │ │ │ │ + smlabteq r9, r8, r4, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -14347,16 +14347,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19d44 <__cxa_atexit@plt+0xe038> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - tsteq r9, r4, lsl r4 │ │ │ │ strdeq r8, [r9, -r4] │ │ │ │ + ldrdeq r8, [r9, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19dfc <__cxa_atexit@plt+0xe0f0> │ │ │ │ ldr r7, [pc, #212] @ 19e40 <__cxa_atexit@plt+0xe134> │ │ │ │ @@ -14414,18 +14414,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r9, r0, lsr #6 │ │ │ │ - tsteq r9, r0, asr r3 │ │ │ │ - @ instruction: 0x011931d8 │ │ │ │ - tsteq r9, ip, lsl #3 │ │ │ │ + mrseq r8, (UNDEF: 57) │ │ │ │ + tsteq r9, r0, lsr r3 │ │ │ │ + @ instruction: 0x011931b8 │ │ │ │ + tsteq r9, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19ea8 <__cxa_atexit@plt+0xe19c> │ │ │ │ @@ -14439,16 +14439,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ - ldrsbeq r3, [r9, -ip] │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ + ldrheq r3, [r9, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 19f0c <__cxa_atexit@plt+0xe200> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -14463,15 +14463,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 19f18 <__cxa_atexit@plt+0xe20c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl r0 │ │ │ │ + @ instruction: 0x01192ff4 │ │ │ │ tsteq r5, r2, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 19f6c <__cxa_atexit@plt+0xe260> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14487,15 +14487,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 19f78 <__cxa_atexit@plt+0xe26c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01192fb4 │ │ │ │ + @ instruction: 0x01192f94 │ │ │ │ smlatteq r5, r7, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 19fcc <__cxa_atexit@plt+0xe2c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14511,15 +14511,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 19fd8 <__cxa_atexit@plt+0xe2cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ tsteq r5, sp, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1a02c <__cxa_atexit@plt+0xe320> │ │ │ │ mov r0, r4 │ │ │ │ @@ -14535,17 +14535,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1a038 <__cxa_atexit@plt+0xe32c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01192ef4 │ │ │ │ + @ instruction: 0x01192ed4 │ │ │ │ strdeq sl, [r5, -sp] │ │ │ │ - smlabteq r9, ip, r1, r8 │ │ │ │ + smlatbeq r9, ip, r1, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1a09c <__cxa_atexit@plt+0xe390> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -14563,27 +14563,27 @@ │ │ │ │ ldr r8, [pc, #28] @ 1a0ac <__cxa_atexit@plt+0xe3a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01192e90 │ │ │ │ + tsteq r9, r0, ror lr │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ smlabbeq r5, r5, r3, sl │ │ │ │ - tsteq r9, r8, asr r1 │ │ │ │ + tsteq r9, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a0d4 <__cxa_atexit@plt+0xe3c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a110 <__cxa_atexit@plt+0xe404> │ │ │ │ ldr r2, [pc, #36] @ 1a118 <__cxa_atexit@plt+0xe40c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14592,17 +14592,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1a11c <__cxa_atexit@plt+0xe410> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01192df8 │ │ │ │ - tsteq r9, r8, asr #29 │ │ │ │ - tsteq r9, r4, lsl r1 │ │ │ │ + @ instruction: 0x01192dd8 │ │ │ │ + tsteq r9, r8, lsr #29 │ │ │ │ + strdeq r8, [r9, -r4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a190 <__cxa_atexit@plt+0xe484> │ │ │ │ @@ -14629,30 +14629,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1a1ac <__cxa_atexit@plt+0xe4a0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r8, [r9, -r0] │ │ │ │ - smlabbeq r9, r8, r0, r8 │ │ │ │ + swpeq r8, r0, [r9] │ │ │ │ + tsteq r9, r8, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1a1e4 <__cxa_atexit@plt+0xe4d8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1a1dc <__cxa_atexit@plt+0xe4d0> │ │ │ │ b 1a1f4 <__cxa_atexit@plt+0xe4e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - qaddeq r8, r0, r9 │ │ │ │ + tsteq r9, r0, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 1a268 <__cxa_atexit@plt+0xe55c> │ │ │ │ ldr r6, [pc, #160] @ 1a2ac <__cxa_atexit@plt+0xe5a0> │ │ │ │ @@ -14695,17 +14695,17 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r9, r0, ror sp │ │ │ │ - smlabbeq r9, r8, pc, r7 @ │ │ │ │ - tsteq r9, ip, ror #30 │ │ │ │ + tsteq r9, r0, asr sp │ │ │ │ + tsteq r9, r8, ror #30 │ │ │ │ + tsteq r9, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1a328 <__cxa_atexit@plt+0xe61c> │ │ │ │ @@ -14728,16 +14728,16 @@ │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r9, r4, asr #25 │ │ │ │ - strdeq r7, [r9, -ip] │ │ │ │ + tsteq r9, r4, lsr #25 │ │ │ │ + ldrdeq r7, [r9, -ip] │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a37c <__cxa_atexit@plt+0xe670> │ │ │ │ ldr r2, [pc, #40] @ 1a388 <__cxa_atexit@plt+0xe67c> │ │ │ │ @@ -14748,15 +14748,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1a464 <__cxa_atexit@plt+0xe758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #23 │ │ │ │ + tsteq r9, ip, ror #22 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3c4 <__cxa_atexit@plt+0xe6b8> │ │ │ │ ldr r2, [pc, #36] @ 1a3cc <__cxa_atexit@plt+0xe6c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14765,15 +14765,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1a464 <__cxa_atexit@plt+0xe758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a408 <__cxa_atexit@plt+0xe6fc> │ │ │ │ ldr r2, [pc, #36] @ 1a410 <__cxa_atexit@plt+0xe704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14782,15 +14782,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1a464 <__cxa_atexit@plt+0xe758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ + tsteq r9, r0, ror #21 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a44c <__cxa_atexit@plt+0xe740> │ │ │ │ ldr r2, [pc, #36] @ 1a454 <__cxa_atexit@plt+0xe748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -14799,15 +14799,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1a464 <__cxa_atexit@plt+0xe758> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01192abc │ │ │ │ + @ instruction: 0x01192a9c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1a69c <__cxa_atexit@plt+0xe990> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -14977,24 +14977,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ + @ instruction: 0x011929f0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r9, r4, lsr r9 │ │ │ │ - tsteq r9, r4, lsl #19 │ │ │ │ + tsteq r9, r4, lsl r9 │ │ │ │ + tsteq r9, r4, ror #18 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r9, ip, lsl r9 │ │ │ │ - tsteq r9, r4, lsr #17 │ │ │ │ + @ instruction: 0x011928fc │ │ │ │ + tsteq r9, r4, lsl #17 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x0119299c │ │ │ │ - tsteq r9, ip, ror #19 │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ + tsteq r9, ip, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15031,16 +15031,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r9, r0, asr #15 │ │ │ │ - tsteq r9, r0, ror #14 │ │ │ │ + tsteq r9, r0, lsr #15 │ │ │ │ + tsteq r9, r0, asr #14 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -15075,16 +15075,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1a8ac <__cxa_atexit@plt+0xeba0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r9, ip, lsr #14 │ │ │ │ - tsteq r9, r8, lsr #13 │ │ │ │ + tsteq r9, ip, lsl #14 │ │ │ │ + tsteq r9, r8, lsl #13 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -15113,16 +15113,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1a944 <__cxa_atexit@plt+0xec38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r9, r4, ror r6 │ │ │ │ - tsteq r9, r4, lsl r6 │ │ │ │ + tsteq r9, r4, asr r6 │ │ │ │ + @ instruction: 0x011925f4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15165,16 +15165,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1aa14 <__cxa_atexit@plt+0xed08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r9, r8, ror #10 │ │ │ │ - tsteq r9, r0, lsr #11 │ │ │ │ + tsteq r9, r8, asr #10 │ │ │ │ + tsteq r9, r0, lsl #11 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1a948 <__cxa_atexit@plt+0xec3c> │ │ │ │ @@ -15213,15 +15213,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr #9 │ │ │ │ + tsteq r9, r0, lsl #9 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -15253,16 +15253,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1ab70 <__cxa_atexit@plt+0xee64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #7 │ │ │ │ - tsteq r9, r4, ror r4 │ │ │ │ + tsteq r9, r4, lsl #7 │ │ │ │ + tsteq r9, r4, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -15287,17 +15287,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1abf8 <__cxa_atexit@plt+0xeeec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r9, ip, lsl #8 │ │ │ │ - tsteq r9, r0, ror r6 │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ + tsteq r9, ip, ror #7 │ │ │ │ + tsteq r9, r0, asr r6 │ │ │ │ + tsteq r9, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1ac60 <__cxa_atexit@plt+0xef54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15316,17 +15316,17 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011922d0 │ │ │ │ - @ instruction: 0x01192394 │ │ │ │ - tsteq r9, ip, lsr #5 │ │ │ │ + @ instruction: 0x011922b0 │ │ │ │ + tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, ip, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1acc4 <__cxa_atexit@plt+0xefb8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -15341,17 +15341,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1acd0 <__cxa_atexit@plt+0xefc4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ tsteq r5, fp, asr #14 │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ + smlatteq r9, r4, r5, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ad14 <__cxa_atexit@plt+0xf008> │ │ │ │ ldr r3, [pc, #40] @ 1ad1c <__cxa_atexit@plt+0xf010> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -15362,16 +15362,16 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r7, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ - @ instruction: 0x010975b4 │ │ │ │ + tsteq r9, r8, asr #3 │ │ │ │ + @ instruction: 0x01097594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #100] @ 1ada4 <__cxa_atexit@plt+0xf098> │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -15396,18 +15396,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1ada8 <__cxa_atexit@plt+0xf09c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, r8, lsr r2 │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ - tsteq r9, r4, lsr #10 │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ + tsteq r9, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 1adfc <__cxa_atexit@plt+0xf0f0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -15422,16 +15422,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1045fb4 <__cxa_atexit@plt+0x103a2a8> │ │ │ │ ldr r7, [pc, #16] @ 1ae14 <__cxa_atexit@plt+0xf108> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r8, ror #3 │ │ │ │ - @ instruction: 0x011921d0 │ │ │ │ + tsteq r9, r8, asr #3 │ │ │ │ + @ instruction: 0x011921b0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #16] @ 1ae40 <__cxa_atexit@plt+0xf134> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -15478,18 +15478,18 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsl #1 │ │ │ │ - tsteq r9, ip, lsr #2 │ │ │ │ - tsteq r9, r8, lsr #2 │ │ │ │ - tsteq r9, r4, lsr #2 │ │ │ │ + tsteq r9, r4, rrx │ │ │ │ + tsteq r9, ip, lsl #2 │ │ │ │ + tsteq r9, r8, lsl #2 │ │ │ │ + tsteq r9, r4, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1af8c <__cxa_atexit@plt+0xf280> │ │ │ │ ldr r2, [pc, #140] @ 1afa8 <__cxa_atexit@plt+0xf29c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15524,18 +15524,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01191fd0 │ │ │ │ + @ instruction: 0x01191fb0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r9, ip, ror r0 │ │ │ │ + tsteq r9, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ 1b020 <__cxa_atexit@plt+0xf314> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -15555,15 +15555,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01191ff8 │ │ │ │ + @ instruction: 0x01191fd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b060 <__cxa_atexit@plt+0xf354> │ │ │ │ @@ -15573,16 +15573,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01191f9c │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + tsteq r9, ip, ror pc │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0c4 <__cxa_atexit@plt+0xf3b8> │ │ │ │ ldr r2, [pc, #60] @ 1b0cc <__cxa_atexit@plt+0xf3c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15597,23 +15597,23 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr lr │ │ │ │ + tsteq r9, ip, lsr lr │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r7, [r9, -r8] │ │ │ │ + ldrdeq r7, [r9, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ - smlatteq r9, r0, r1, r7 │ │ │ │ + smlabteq r9, r0, r1, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b16c <__cxa_atexit@plt+0xf460> │ │ │ │ @@ -15644,18 +15644,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1b17c <__cxa_atexit@plt+0xf470> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #27 │ │ │ │ + tsteq r9, r4, lsr #27 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r9, r4, lsr #29 │ │ │ │ - tsteq r9, r0, lsr #29 │ │ │ │ + tsteq r9, r4, lsl #29 │ │ │ │ + tsteq r9, r0, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15667,15 +15667,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15740,20 +15740,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1b2fc <__cxa_atexit@plt+0xf5f0> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ - tsteq r9, r8, lsr sp │ │ │ │ - tsteq r9, ip, asr #26 │ │ │ │ - tsteq r9, r0, asr sp │ │ │ │ - tsteq r9, r0, lsl r0 │ │ │ │ - tsteq r9, r8, asr #26 │ │ │ │ + tsteq r9, r8, asr ip │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ + tsteq r9, ip, lsr #26 │ │ │ │ + tsteq r9, r0, lsr sp │ │ │ │ + strdeq r6, [r9, -r0] │ │ │ │ + tsteq r9, r8, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15765,15 +15765,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #5 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #25 │ │ │ │ + tsteq r9, r8, lsl #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -15788,15 +15788,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strdeq r6, [r9, -r0] │ │ │ │ + ldrdeq r6, [r9, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b404 <__cxa_atexit@plt+0xf6f8> │ │ │ │ ldr r2, [pc, #36] @ 1b40c <__cxa_atexit@plt+0xf700> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -15805,17 +15805,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1b410 <__cxa_atexit@plt+0xf704> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #22 │ │ │ │ - smlabteq r9, r8, lr, r6 │ │ │ │ - smlatbeq r9, r4, lr, r6 │ │ │ │ + tsteq r9, r4, ror #21 │ │ │ │ + smlatbeq r9, r8, lr, r6 │ │ │ │ + smlabbeq r9, r4, lr, r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b4a4 <__cxa_atexit@plt+0xf798> │ │ │ │ @@ -15850,15 +15850,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1b4b4 <__cxa_atexit@plt+0xf7a8> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01191a9c │ │ │ │ + tsteq r9, ip, ror sl │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -15905,16 +15905,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ - tsteq r9, r0, asr #26 │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ + tsteq r9, r0, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b660 <__cxa_atexit@plt+0xf954> │ │ │ │ @@ -15963,16 +15963,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x01096c90 │ │ │ │ - tsteq r9, ip, asr ip │ │ │ │ + tsteq r9, r0, ror ip │ │ │ │ + tsteq r9, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1b70c <__cxa_atexit@plt+0xfa00> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -16000,15 +16000,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabteq r9, ip, fp, r6 │ │ │ │ + smlatbeq r9, ip, fp, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ ldr r2, [r2, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -16027,27 +16027,27 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b7b0 <__cxa_atexit@plt+0xfaa4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r0, lsr fp │ │ │ │ + tsteq r9, r0, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -16097,37 +16097,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ + tsteq r9, r8, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - tsteq r9, r4, asr #20 │ │ │ │ + tsteq r9, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b8e8 <__cxa_atexit@plt+0xfbdc> │ │ │ │ ldr r2, [pc, #28] @ 1b8f0 <__cxa_atexit@plt+0xfbe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1b5b0 <__cxa_atexit@plt+0xf8a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ - tsteq r9, r0, lsl #20 │ │ │ │ + @ instruction: 0x011915f8 │ │ │ │ + smlatteq r9, r0, r9, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b924 <__cxa_atexit@plt+0xfc18> │ │ │ │ ldr r2, [pc, #28] @ 1b934 <__cxa_atexit@plt+0xfc28> │ │ │ │ @@ -16136,16 +16136,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 648728 <__cxa_atexit@plt+0x63ca1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b938 <__cxa_atexit@plt+0xfc2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r6, [r9, -r8] │ │ │ │ - @ instruction: 0x010969bc │ │ │ │ + @ instruction: 0x010969b8 │ │ │ │ + @ instruction: 0x0109699c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1b99c <__cxa_atexit@plt+0xfc90> │ │ │ │ @@ -16184,15 +16184,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1bad4 <__cxa_atexit@plt+0xfdc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r5 │ │ │ │ + @ instruction: 0x011914fc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba34 <__cxa_atexit@plt+0xfd28> │ │ │ │ ldr r2, [pc, #36] @ 1ba3c <__cxa_atexit@plt+0xfd30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -16201,15 +16201,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1bad4 <__cxa_atexit@plt+0xfdc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011914d4 │ │ │ │ + @ instruction: 0x011914b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba78 <__cxa_atexit@plt+0xfd6c> │ │ │ │ ldr r2, [pc, #36] @ 1ba80 <__cxa_atexit@plt+0xfd74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -16218,15 +16218,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1bad4 <__cxa_atexit@plt+0xfdc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01191490 │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1babc <__cxa_atexit@plt+0xfdb0> │ │ │ │ ldr r2, [pc, #36] @ 1bac4 <__cxa_atexit@plt+0xfdb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -16235,15 +16235,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1bad4 <__cxa_atexit@plt+0xfdc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #8 │ │ │ │ + tsteq r9, ip, lsr #8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1bd0c <__cxa_atexit@plt+0x10000> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -16413,24 +16413,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r0, lsr #7 │ │ │ │ + tsteq r9, r0, lsl #7 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r9, r4, asr #5 │ │ │ │ - tsteq r9, r4, lsl r3 │ │ │ │ + tsteq r9, r4, lsr #5 │ │ │ │ + @ instruction: 0x011912f4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r9, ip, lsr #5 │ │ │ │ - tsteq r9, r4, lsr r2 │ │ │ │ + tsteq r9, ip, lsl #5 │ │ │ │ + tsteq r9, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ - tsteq r9, ip, ror r3 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ + tsteq r9, ip, asr r3 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16467,16 +16467,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r9, r0, asr r1 │ │ │ │ - ldrsheq r1, [r9, -r0] │ │ │ │ + tsteq r9, r0, lsr r1 │ │ │ │ + ldrsbeq r1, [r9, -r0] │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -16511,16 +16511,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1bf1c <__cxa_atexit@plt+0x10210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - ldrheq r1, [r9, -ip] │ │ │ │ - tsteq r9, r8, lsr r0 │ │ │ │ + @ instruction: 0x0119109c │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -16549,16 +16549,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1bfb4 <__cxa_atexit@plt+0x102a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r9, r4 │ │ │ │ - tsteq r9, r4, lsr #31 │ │ │ │ + tsteq r9, r4, ror #31 │ │ │ │ + tsteq r9, r4, lsl #31 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -16601,16 +16601,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1c084 <__cxa_atexit@plt+0x10378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - @ instruction: 0x01190ef8 │ │ │ │ - tsteq r9, r0, lsr pc │ │ │ │ + @ instruction: 0x01190ed8 │ │ │ │ + tsteq r9, r0, lsl pc │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1bfb8 <__cxa_atexit@plt+0x102ac> │ │ │ │ @@ -16649,15 +16649,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr lr │ │ │ │ + tsteq r9, r0, lsl lr │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -16673,15 +16673,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1bad4 <__cxa_atexit@plt+0xfdc8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ + tsteq r9, r8, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c24c <__cxa_atexit@plt+0x10540> │ │ │ │ ldr r1, [pc, #148] @ 1c254 <__cxa_atexit@plt+0x10548> │ │ │ │ @@ -16721,16 +16721,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r9, r0, ror #27 │ │ │ │ - strheq r6, [r9, -r8] │ │ │ │ + tsteq r9, r0, asr #27 │ │ │ │ + swpeq r6, r8, [r9] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ mov r2, r5 │ │ │ │ @@ -16753,31 +16753,31 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b e58abc <__cxa_atexit@plt+0xe4cdb0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r9, r4, asr #26 │ │ │ │ - tsteq r9, r8, lsr r0 │ │ │ │ + tsteq r9, r4, lsr #26 │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r1, [r5, #8] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #8] @ 1c318 <__cxa_atexit@plt+0x1060c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b e58abc <__cxa_atexit@plt+0xe4cdb0> │ │ │ │ - @ instruction: 0x01190cf4 │ │ │ │ - strdeq r5, [r9, -r8] │ │ │ │ + @ instruction: 0x01190cd4 │ │ │ │ + ldrdeq r5, [r9, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -16797,16 +16797,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1c38c <__cxa_atexit@plt+0x10680> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - smlatbeq r9, ip, pc, r5 @ │ │ │ │ - @ instruction: 0x01095f98 │ │ │ │ + smlabbeq r9, ip, pc, r5 @ │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c428 <__cxa_atexit@plt+0x1071c> │ │ │ │ ldr r3, [pc, #156] @ 1c450 <__cxa_atexit@plt+0x10744> │ │ │ │ @@ -16847,19 +16847,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, ip, lsl #30 │ │ │ │ - tsteq r9, r4, ror #23 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ - tsteq r9, ip, lsl ip │ │ │ │ - smlabteq r9, r8, lr, r5 │ │ │ │ + smlatteq r9, ip, lr, r5 │ │ │ │ + tsteq r9, r4, asr #23 │ │ │ │ + @ instruction: 0x01190af0 │ │ │ │ + @ instruction: 0x01190bfc │ │ │ │ + smlatbeq r9, r8, lr, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1c4bc <__cxa_atexit@plt+0x107b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -16881,17 +16881,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, asr #22 │ │ │ │ - tsteq r9, ip, asr sl │ │ │ │ - tsteq r9, r8, ror #22 │ │ │ │ + tsteq r9, r0, lsr #22 │ │ │ │ + tsteq r9, ip, lsr sl │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c518 <__cxa_atexit@plt+0x1080c> │ │ │ │ ldr r3, [pc, #32] @ 1c528 <__cxa_atexit@plt+0x1081c> │ │ │ │ @@ -16901,15 +16901,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c52c <__cxa_atexit@plt+0x10820> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r9, r4, lsr lr │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -16946,15 +16946,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c5e0 <__cxa_atexit@plt+0x108d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabbeq r9, ip, sp, r5 │ │ │ │ + tsteq r9, ip, ror #26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ ldr r3, [pc, #64] @ 1c63c <__cxa_atexit@plt+0x10930> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -16971,15 +16971,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c644 <__cxa_atexit@plt+0x10938> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r9, r0, lsr #26 │ │ │ │ + tsteq r9, r0, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -16993,15 +16993,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1c6a0 <__cxa_atexit@plt+0x10994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, r0, ror #17 │ │ │ │ + tsteq r9, r0, asr #17 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17019,15 +17019,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c708 <__cxa_atexit@plt+0x109fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, ip, lsl #17 │ │ │ │ + tsteq r9, ip, ror #16 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1c75c <__cxa_atexit@plt+0x10a50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -17043,15 +17043,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1c768 <__cxa_atexit@plt+0x10a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr #15 │ │ │ │ + tsteq r9, r4, lsr #15 │ │ │ │ smlatbeq r5, r4, ip, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1c7bc <__cxa_atexit@plt+0x10ab0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -17067,17 +17067,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1c7c8 <__cxa_atexit@plt+0x10abc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #14 │ │ │ │ + tsteq r9, r4, asr #14 │ │ │ │ tsteq r5, pc, lsr ip │ │ │ │ - @ instruction: 0x01095bb8 │ │ │ │ + @ instruction: 0x01095b98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1c84c <__cxa_atexit@plt+0x10b40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -17103,58 +17103,58 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 98d704 <__cxa_atexit@plt+0x9819f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #14 │ │ │ │ - tsteq r9, r8, lsl #16 │ │ │ │ - @ instruction: 0x01095b90 │ │ │ │ - tsteq r9, ip, asr #13 │ │ │ │ - tsteq r9, ip, lsr fp │ │ │ │ - tsteq r9, r8, asr fp │ │ │ │ + tsteq r9, r0, ror #13 │ │ │ │ + tsteq r9, r8, ror #15 │ │ │ │ + tsteq r9, r0, ror fp │ │ │ │ + tsteq r9, ip, lsr #13 │ │ │ │ + tsteq r9, ip, lsl fp │ │ │ │ + tsteq r9, r8, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [pc, #12] @ 1c88c <__cxa_atexit@plt+0x10b80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1c890 <__cxa_atexit@plt+0x10b84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr #22 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - tsteq r9, r0, lsl fp │ │ │ │ + tsteq r9, ip, lsr #22 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + strdeq r5, [r9, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1c8b8 <__cxa_atexit@plt+0x10bac> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ + smlatteq r9, r0, sl, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1c8dc <__cxa_atexit@plt+0x10bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #14 │ │ │ │ + tsteq r9, r0, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1c900 <__cxa_atexit@plt+0x10bf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl r7 │ │ │ │ + @ instruction: 0x011906fc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c99c <__cxa_atexit@plt+0x10c90> │ │ │ │ ldr r2, [pc, #128] @ 1c9a4 <__cxa_atexit@plt+0x10c98> │ │ │ │ @@ -17243,15 +17243,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1cb60 <__cxa_atexit@plt+0x10e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01190490 │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cac0 <__cxa_atexit@plt+0x10db4> │ │ │ │ ldr r2, [pc, #36] @ 1cac8 <__cxa_atexit@plt+0x10dbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -17260,15 +17260,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1cb60 <__cxa_atexit@plt+0x10e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb04 <__cxa_atexit@plt+0x10df8> │ │ │ │ ldr r2, [pc, #36] @ 1cb0c <__cxa_atexit@plt+0x10e00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -17277,15 +17277,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1cb60 <__cxa_atexit@plt+0x10e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsl #8 │ │ │ │ + tsteq r9, r4, ror #7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb48 <__cxa_atexit@plt+0x10e3c> │ │ │ │ ldr r2, [pc, #36] @ 1cb50 <__cxa_atexit@plt+0x10e44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -17294,15 +17294,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1cb60 <__cxa_atexit@plt+0x10e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, asr #7 │ │ │ │ + tsteq r9, r0, lsr #7 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1cd98 <__cxa_atexit@plt+0x1108c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -17472,24 +17472,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r4, lsl r3 │ │ │ │ + @ instruction: 0x011902f4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r9, r8, lsr r2 │ │ │ │ - tsteq r9, r8, lsl #5 │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ + tsteq r9, r8, ror #4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r9, r0, lsr #4 │ │ │ │ - tsteq r9, r8, lsr #3 │ │ │ │ + tsteq r9, r0, lsl #4 │ │ │ │ + tsteq r9, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r9, r0, lsr #5 │ │ │ │ - @ instruction: 0x011902f0 │ │ │ │ + tsteq r9, r0, lsl #5 │ │ │ │ + @ instruction: 0x011902d0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17526,16 +17526,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r9, r4, asr #1 │ │ │ │ - tsteq r9, r4, rrx │ │ │ │ + tsteq r9, r4, lsr #1 │ │ │ │ + tsteq r9, r4, asr #32 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -17570,16 +17570,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1cfa8 <__cxa_atexit@plt+0x1129c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r9, r0, lsr r0 │ │ │ │ - tstpeq r8, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, lsl r0 │ │ │ │ + tstpeq r8, ip, lsl #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -17608,16 +17608,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d040 <__cxa_atexit@plt+0x11334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tstpeq r8, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, lsl pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118fef8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17660,16 +17660,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1d110 <__cxa_atexit@plt+0x11404> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tstpeq r8, ip, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r4, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1d044 <__cxa_atexit@plt+0x11338> │ │ │ │ @@ -17708,15 +17708,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r8, r4, lsr #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl #27 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -17732,15 +17732,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1cb60 <__cxa_atexit@plt+0x10e54> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tsteq r9, r8, lsr #32 │ │ │ │ + tsteq r9, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d268 <__cxa_atexit@plt+0x1155c> │ │ │ │ ldr r2, [pc, #40] @ 1d274 <__cxa_atexit@plt+0x11568> │ │ │ │ @@ -17751,31 +17751,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 1d278 <__cxa_atexit@plt+0x1156c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, ror sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d2ac <__cxa_atexit@plt+0x115a0> │ │ │ │ ldr r2, [pc, #28] @ 1d2b4 <__cxa_atexit@plt+0x115a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, asr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d338 <__cxa_atexit@plt+0x1162c> │ │ │ │ @@ -17807,33 +17807,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1d348 <__cxa_atexit@plt+0x1163c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, ror #23 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tstpeq r8, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, ror #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d394 <__cxa_atexit@plt+0x11688> │ │ │ │ ldr r2, [pc, #28] @ 1d39c <__cxa_atexit@plt+0x11690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17857,16 +17857,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tstpeq r8, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d484 <__cxa_atexit@plt+0x11778> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -17890,15 +17890,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118fa94 │ │ │ │ + tstpeq r8, r4, ror sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d4d8 <__cxa_atexit@plt+0x117cc> │ │ │ │ ldr r2, [pc, #28] @ 1d4e0 <__cxa_atexit@plt+0x117d4> │ │ │ │ @@ -17906,15 +17906,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, lsl #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d574 <__cxa_atexit@plt+0x11868> │ │ │ │ @@ -18025,16 +18025,16 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tstpeq r8, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, ror #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6fc <__cxa_atexit@plt+0x119f0> │ │ │ │ ldr r2, [pc, #36] @ 1d704 <__cxa_atexit@plt+0x119f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -18043,17 +18043,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1d708 <__cxa_atexit@plt+0x119fc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r4, lsl #26 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ + tstpeq r8, ip, ror #15 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r9, r4, ip, r4 │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d7b8 <__cxa_atexit@plt+0x11aac> │ │ │ │ @@ -18095,20 +18095,20 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1d7c8 <__cxa_atexit@plt+0x11abc> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, lsr #15 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl #15 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r9, r4, ror #20 │ │ │ │ + tsteq r9, r4, asr #20 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -18136,16 +18136,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1d878 <__cxa_atexit@plt+0x11b6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffff0dc │ │ │ │ - @ instruction: 0x01094b98 │ │ │ │ - tsteq r9, ip, ror fp │ │ │ │ + tsteq r9, r8, ror fp │ │ │ │ + tsteq r9, ip, asr fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d914 <__cxa_atexit@plt+0x11c08> │ │ │ │ ldr r2, [pc, #132] @ 1d924 <__cxa_atexit@plt+0x11c18> │ │ │ │ @@ -18182,16 +18182,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1d930 <__cxa_atexit@plt+0x11c24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlatteq r9, ip, sl, r4 │ │ │ │ - smlabteq r9, r8, sl, r4 │ │ │ │ + smlabteq r9, ip, sl, r4 │ │ │ │ + smlatbeq r9, r8, sl, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -18211,27 +18211,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1d9d0 <__cxa_atexit@plt+0x11cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r9, r8, lsr #20 │ │ │ │ + tsteq r9, r8, lsl #20 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -18264,15 +18264,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1da78 <__cxa_atexit@plt+0x11d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - @ instruction: 0x01094998 │ │ │ │ + tsteq r9, r8, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1dacc <__cxa_atexit@plt+0x11dc0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18287,15 +18287,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1dad8 <__cxa_atexit@plt+0x11dcc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ tsteq r5, r6, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1db2c <__cxa_atexit@plt+0x11e20> │ │ │ │ mov r0, r4 │ │ │ │ @@ -18311,15 +18311,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1db38 <__cxa_atexit@plt+0x11e2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118f3f4 │ │ │ │ + @ instruction: 0x0118f3d4 │ │ │ │ smlabteq r5, r1, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1db8c <__cxa_atexit@plt+0x11e80> │ │ │ │ mov r0, r4 │ │ │ │ @@ -18335,15 +18335,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1db98 <__cxa_atexit@plt+0x11e8c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118f394 │ │ │ │ + tstpeq r8, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ tsteq r5, r7, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1dbec <__cxa_atexit@plt+0x11ee0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -18359,17 +18359,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1dbf8 <__cxa_atexit@plt+0x11eec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r5, -fp] │ │ │ │ - @ instruction: 0x0109489c │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1dc54 <__cxa_atexit@plt+0x11f48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -18385,16 +18385,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b a3f544 <__cxa_atexit@plt+0xa33838> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118f2d0 │ │ │ │ - tsteq r9, ip, asr #16 │ │ │ │ + @ instruction: 0x0118f2b0 │ │ │ │ + tsteq r9, ip, lsr #16 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dca0 <__cxa_atexit@plt+0x11f94> │ │ │ │ ldr r2, [pc, #40] @ 1dcac <__cxa_atexit@plt+0x11fa0> │ │ │ │ @@ -18405,15 +18405,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1dd88 <__cxa_atexit@plt+0x1207c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dce8 <__cxa_atexit@plt+0x11fdc> │ │ │ │ ldr r2, [pc, #36] @ 1dcf0 <__cxa_atexit@plt+0x11fe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -18422,15 +18422,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd88 <__cxa_atexit@plt+0x1207c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dd2c <__cxa_atexit@plt+0x12020> │ │ │ │ ldr r2, [pc, #36] @ 1dd34 <__cxa_atexit@plt+0x12028> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -18439,15 +18439,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd88 <__cxa_atexit@plt+0x1207c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118f1dc │ │ │ │ + @ instruction: 0x0118f1bc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dd70 <__cxa_atexit@plt+0x12064> │ │ │ │ ldr r2, [pc, #36] @ 1dd78 <__cxa_atexit@plt+0x1206c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -18456,15 +18456,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1dd88 <__cxa_atexit@plt+0x1207c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118f198 │ │ │ │ + tstpeq r8, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1dfc0 <__cxa_atexit@plt+0x122b4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -18634,24 +18634,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tstpeq r8, ip, ror #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tstpeq r8, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0118eff0 │ │ │ │ + tstpeq r8, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x0118eff8 │ │ │ │ - tsteq r8, r0, lsl #31 │ │ │ │ + @ instruction: 0x0118efd8 │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tstpeq r8, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r8, lsr #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18688,16 +18688,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0118ee9c │ │ │ │ - tsteq r8, ip, lsr lr │ │ │ │ + tsteq r8, ip, ror lr │ │ │ │ + tsteq r8, ip, lsl lr │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -18732,16 +18732,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1e1d0 <__cxa_atexit@plt+0x124c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, r8, lsl #28 │ │ │ │ - tsteq r8, r4, lsl #27 │ │ │ │ + tsteq r8, r8, ror #27 │ │ │ │ + tsteq r8, r4, ror #26 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -18770,16 +18770,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1e268 <__cxa_atexit@plt+0x1255c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ - @ instruction: 0x0118ecf0 │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ + @ instruction: 0x0118ecd0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -18822,16 +18822,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1e338 <__cxa_atexit@plt+0x1262c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, r4, asr #24 │ │ │ │ - tsteq r8, ip, ror ip │ │ │ │ + tsteq r8, r4, lsr #24 │ │ │ │ + tsteq r8, ip, asr ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e26c <__cxa_atexit@plt+0x12560> │ │ │ │ @@ -18870,15 +18870,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, ror fp │ │ │ │ + tsteq r8, ip, asr fp │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -18925,18 +18925,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1e4d0 <__cxa_atexit@plt+0x127c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ - strdeq r3, [r9, -ip] │ │ │ │ - tsteq r9, ip, lsr #32 │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ ldrdeq r3, [r9, -ip] │ │ │ │ + tsteq r9, ip │ │ │ │ + @ instruction: 0x01093fbc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e538 <__cxa_atexit@plt+0x1282c> │ │ │ │ ldr r3, [pc, #76] @ 1e548 <__cxa_atexit@plt+0x1283c> │ │ │ │ @@ -18958,28 +18958,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e550 <__cxa_atexit@plt+0x12844> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabbeq r9, ip, pc, r3 @ │ │ │ │ - tsteq r9, r4, ror #30 │ │ │ │ + tsteq r9, ip, ror #30 │ │ │ │ + tsteq r9, r4, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1e580 <__cxa_atexit@plt+0x12874> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r4, lsr pc │ │ │ │ + tsteq r9, r4, lsl pc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -19006,17 +19006,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1e614 <__cxa_atexit@plt+0x12908> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - tsteq r8, ip, ror #19 │ │ │ │ - @ instruction: 0x01093eb8 │ │ │ │ - smlatteq r9, r8, lr, r3 │ │ │ │ + tsteq r8, ip, asr #19 │ │ │ │ + @ instruction: 0x01093e98 │ │ │ │ + smlabteq r9, r8, lr, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e658 <__cxa_atexit@plt+0x1294c> │ │ │ │ ldr r2, [pc, #40] @ 1e664 <__cxa_atexit@plt+0x12958> │ │ │ │ @@ -19027,15 +19027,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1e740 <__cxa_atexit@plt+0x12a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118e8b0 │ │ │ │ + @ instruction: 0x0118e890 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e6a0 <__cxa_atexit@plt+0x12994> │ │ │ │ ldr r2, [pc, #36] @ 1e6a8 <__cxa_atexit@plt+0x1299c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19044,15 +19044,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1e740 <__cxa_atexit@plt+0x12a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e6e4 <__cxa_atexit@plt+0x129d8> │ │ │ │ ldr r2, [pc, #36] @ 1e6ec <__cxa_atexit@plt+0x129e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19061,15 +19061,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1e740 <__cxa_atexit@plt+0x12a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr #16 │ │ │ │ + tsteq r8, r4, lsl #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e728 <__cxa_atexit@plt+0x12a1c> │ │ │ │ ldr r2, [pc, #36] @ 1e730 <__cxa_atexit@plt+0x12a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19078,15 +19078,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1e740 <__cxa_atexit@plt+0x12a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #15 │ │ │ │ + tsteq r8, r0, asr #15 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1e978 <__cxa_atexit@plt+0x12c6c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -19256,24 +19256,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r8, asr r6 │ │ │ │ - tsteq r8, r8, lsr #13 │ │ │ │ + tsteq r8, r8, lsr r6 │ │ │ │ + tsteq r8, r8, lsl #13 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ - tsteq r8, r8, asr #11 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ + tsteq r8, r8, lsr #11 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r0, asr #13 │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ + tsteq r8, r0, lsr #13 │ │ │ │ + @ instruction: 0x0118e6f0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19310,16 +19310,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r8, r4, ror #9 │ │ │ │ - tsteq r8, r4, lsl #9 │ │ │ │ + tsteq r8, r4, asr #9 │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -19354,16 +19354,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1eb88 <__cxa_atexit@plt+0x12e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ - tsteq r8, ip, asr #7 │ │ │ │ + tsteq r8, r0, lsr r4 │ │ │ │ + tsteq r8, ip, lsr #7 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -19392,16 +19392,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1ec20 <__cxa_atexit@plt+0x12f14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - @ instruction: 0x0118e398 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ + tsteq r8, r8, ror r3 │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19444,16 +19444,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1ecf0 <__cxa_atexit@plt+0x12fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, ip, lsl #5 │ │ │ │ - tsteq r8, r4, asr #5 │ │ │ │ + tsteq r8, ip, ror #4 │ │ │ │ + tsteq r8, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1ec24 <__cxa_atexit@plt+0x12f18> │ │ │ │ @@ -19492,15 +19492,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, asr #3 │ │ │ │ + tsteq r8, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -19516,15 +19516,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1e740 <__cxa_atexit@plt+0x12a34> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee6c <__cxa_atexit@plt+0x13160> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19548,32 +19548,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [r8, -r0] │ │ │ │ + @ instruction: 0x0118e090 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, r0, ror r1 │ │ │ │ + tsteq r8, r0, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eec4 <__cxa_atexit@plt+0x131b8> │ │ │ │ ldr r2, [pc, #28] @ 1eecc <__cxa_atexit@plt+0x131c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr r0 │ │ │ │ + tsteq r8, ip, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -19626,17 +19626,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1efc4 <__cxa_atexit@plt+0x132b8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr pc │ │ │ │ - tsteq r8, r0, lsr #32 │ │ │ │ - smlabbeq r9, r4, r2, r3 │ │ │ │ + tsteq r8, r0, lsr pc │ │ │ │ + tsteq r8, r0 │ │ │ │ + tsteq r9, r4, ror #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -19666,16 +19666,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1f060 <__cxa_atexit@plt+0x13354> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - smlabbeq r9, r8, r4, r3 │ │ │ │ tsteq r9, r8, ror #8 │ │ │ │ + tsteq r9, r8, asr #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0c4 <__cxa_atexit@plt+0x133b8> │ │ │ │ ldr r7, [pc, #76] @ 1f0d4 <__cxa_atexit@plt+0x133c8> │ │ │ │ @@ -19697,28 +19697,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f0dc <__cxa_atexit@plt+0x133d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, r0, lsl r4 │ │ │ │ strdeq r3, [r9, -r0] │ │ │ │ + ldrdeq r3, [r9, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1f10c <__cxa_atexit@plt+0x13400> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabteq r9, r0, r3, r3 │ │ │ │ + smlatbeq r9, r0, r3, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -19751,15 +19751,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1f1b4 <__cxa_atexit@plt+0x134a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f250 <__cxa_atexit@plt+0x13544> │ │ │ │ ldr r2, [pc, #128] @ 1f258 <__cxa_atexit@plt+0x1354c> │ │ │ │ @@ -19848,15 +19848,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1f414 <__cxa_atexit@plt+0x13708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118dbdc │ │ │ │ + @ instruction: 0x0118dbbc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f374 <__cxa_atexit@plt+0x13668> │ │ │ │ ldr r2, [pc, #36] @ 1f37c <__cxa_atexit@plt+0x13670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19865,15 +19865,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1f414 <__cxa_atexit@plt+0x13708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118db94 │ │ │ │ + tsteq r8, r4, ror fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3b8 <__cxa_atexit@plt+0x136ac> │ │ │ │ ldr r2, [pc, #36] @ 1f3c0 <__cxa_atexit@plt+0x136b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19882,15 +19882,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1f414 <__cxa_atexit@plt+0x13708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr fp │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3fc <__cxa_atexit@plt+0x136f0> │ │ │ │ ldr r2, [pc, #36] @ 1f404 <__cxa_atexit@plt+0x136f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -19899,15 +19899,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1f414 <__cxa_atexit@plt+0x13708> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl #22 │ │ │ │ + tsteq r8, ip, ror #21 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1f64c <__cxa_atexit@plt+0x13940> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -20077,24 +20077,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r0, ror #20 │ │ │ │ + tsteq r8, r0, asr #20 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r4, lsl #19 │ │ │ │ - @ instruction: 0x0118d9d4 │ │ │ │ + tsteq r8, r4, ror #18 │ │ │ │ + @ instruction: 0x0118d9b4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, ip, ror #18 │ │ │ │ - @ instruction: 0x0118d8f4 │ │ │ │ + tsteq r8, ip, asr #18 │ │ │ │ + @ instruction: 0x0118d8d4 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, ip, ror #19 │ │ │ │ - tsteq r8, ip, lsr sl │ │ │ │ + tsteq r8, ip, asr #19 │ │ │ │ + tsteq r8, ip, lsl sl │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20131,16 +20131,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r8, r0, lsl r8 │ │ │ │ - @ instruction: 0x0118d7b0 │ │ │ │ + @ instruction: 0x0118d7f0 │ │ │ │ + @ instruction: 0x0118d790 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -20175,16 +20175,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1f85c <__cxa_atexit@plt+0x13b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, ip, ror r7 │ │ │ │ - @ instruction: 0x0118d6f8 │ │ │ │ + tsteq r8, ip, asr r7 │ │ │ │ + @ instruction: 0x0118d6d8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -20213,16 +20213,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1f8f4 <__cxa_atexit@plt+0x13be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r4, asr #13 │ │ │ │ - tsteq r8, r4, ror #12 │ │ │ │ + tsteq r8, r4, lsr #13 │ │ │ │ + tsteq r8, r4, asr #12 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20265,16 +20265,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1f9c4 <__cxa_atexit@plt+0x13cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - @ instruction: 0x0118d5b8 │ │ │ │ - @ instruction: 0x0118d5f0 │ │ │ │ + @ instruction: 0x0118d598 │ │ │ │ + @ instruction: 0x0118d5d0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1f8f8 <__cxa_atexit@plt+0x13bec> │ │ │ │ @@ -20313,15 +20313,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0118d4f0 │ │ │ │ + @ instruction: 0x0118d4d0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -20337,15 +20337,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 1f414 <__cxa_atexit@plt+0x13708> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fb1c <__cxa_atexit@plt+0x13e10> │ │ │ │ ldr r2, [pc, #40] @ 1fb28 <__cxa_atexit@plt+0x13e1c> │ │ │ │ @@ -20356,31 +20356,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 1fb2c <__cxa_atexit@plt+0x13e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #7 │ │ │ │ - @ instruction: 0x0118d4bc │ │ │ │ + tsteq r8, ip, asr #7 │ │ │ │ + @ instruction: 0x0118d49c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb60 <__cxa_atexit@plt+0x13e54> │ │ │ │ ldr r2, [pc, #28] @ 1fb68 <__cxa_atexit@plt+0x13e5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr #7 │ │ │ │ + tsteq r8, r0, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fbe8 <__cxa_atexit@plt+0x13edc> │ │ │ │ @@ -20411,32 +20411,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1fbf8 <__cxa_atexit@plt+0x13eec> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #6 │ │ │ │ + tsteq r8, r8, lsr #6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r8, r8, asr r3 │ │ │ │ + tsteq r8, r8, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc40 <__cxa_atexit@plt+0x13f34> │ │ │ │ ldr r2, [pc, #28] @ 1fc48 <__cxa_atexit@plt+0x13f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr #5 │ │ │ │ + tsteq r8, r0, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -20460,16 +20460,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r8, r0, asr #5 │ │ │ │ - @ instruction: 0x0118d294 │ │ │ │ + tsteq r8, r0, lsr #5 │ │ │ │ + tsteq r8, r4, ror r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1fd30 <__cxa_atexit@plt+0x14024> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -20493,15 +20493,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror #3 │ │ │ │ + tsteq r8, r8, asr #3 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -20607,17 +20607,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1ff18 <__cxa_atexit@plt+0x1420c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118cffc │ │ │ │ - strdeq r2, [r9, -r4] │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ + @ instruction: 0x0118cfdc │ │ │ │ + ldrdeq r2, [r9, -r4] │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ffc8 <__cxa_atexit@plt+0x142bc> │ │ │ │ @@ -20659,20 +20659,20 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1ffd8 <__cxa_atexit@plt+0x142cc> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118cf94 │ │ │ │ + tsteq r8, r4, ror pc │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r9, r4, asr r2 │ │ │ │ + tsteq r9, r4, lsr r2 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -20700,16 +20700,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20088 <__cxa_atexit@plt+0x1437c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffff180 │ │ │ │ - tsteq r9, ip, ror #8 │ │ │ │ - tsteq r9, r0, asr r4 │ │ │ │ + tsteq r9, ip, asr #8 │ │ │ │ + tsteq r9, r0, lsr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20124 <__cxa_atexit@plt+0x14418> │ │ │ │ ldr r2, [pc, #132] @ 20134 <__cxa_atexit@plt+0x14428> │ │ │ │ @@ -20746,16 +20746,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20140 <__cxa_atexit@plt+0x14434> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq r9, r0, r3, r2 │ │ │ │ - @ instruction: 0x0109239c │ │ │ │ + smlatbeq r9, r0, r3, r2 │ │ │ │ + tsteq r9, ip, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -20775,27 +20775,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 201e0 <__cxa_atexit@plt+0x144d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r2, [r9, -ip] │ │ │ │ + ldrdeq r2, [r9, -ip] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -20828,15 +20828,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20288 <__cxa_atexit@plt+0x1457c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 202c8 <__cxa_atexit@plt+0x145bc> │ │ │ │ ldr r2, [pc, #40] @ 202d4 <__cxa_atexit@plt+0x145c8> │ │ │ │ @@ -20847,15 +20847,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 203b0 <__cxa_atexit@plt+0x146a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr #24 │ │ │ │ + tsteq r8, r0, lsr #24 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20310 <__cxa_atexit@plt+0x14604> │ │ │ │ ldr r2, [pc, #36] @ 20318 <__cxa_atexit@plt+0x1460c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -20864,15 +20864,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 203b0 <__cxa_atexit@plt+0x146a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118cbf8 │ │ │ │ + @ instruction: 0x0118cbd8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20354 <__cxa_atexit@plt+0x14648> │ │ │ │ ldr r2, [pc, #36] @ 2035c <__cxa_atexit@plt+0x14650> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -20881,15 +20881,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 203b0 <__cxa_atexit@plt+0x146a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118cbb4 │ │ │ │ + @ instruction: 0x0118cb94 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20398 <__cxa_atexit@plt+0x1468c> │ │ │ │ ldr r2, [pc, #36] @ 203a0 <__cxa_atexit@plt+0x14694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -20898,15 +20898,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 203b0 <__cxa_atexit@plt+0x146a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror fp │ │ │ │ + tsteq r8, r0, asr fp │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 205e8 <__cxa_atexit@plt+0x148dc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -21076,24 +21076,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r4, asr #21 │ │ │ │ + tsteq r8, r4, lsr #21 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r8, ror #19 │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ + tsteq r8, r8, asr #19 │ │ │ │ + tsteq r8, r8, lsl sl │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x0118c9d0 │ │ │ │ - tsteq r8, r8, asr r9 │ │ │ │ + @ instruction: 0x0118c9b0 │ │ │ │ + tsteq r8, r8, lsr r9 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r0, asr sl │ │ │ │ - tsteq r8, r0, lsr #21 │ │ │ │ + tsteq r8, r0, lsr sl │ │ │ │ + tsteq r8, r0, lsl #21 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21130,16 +21130,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r8, r4, ror r8 │ │ │ │ - tsteq r8, r4, lsl r8 │ │ │ │ + tsteq r8, r4, asr r8 │ │ │ │ + @ instruction: 0x0118c7f4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -21174,16 +21174,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 207f8 <__cxa_atexit@plt+0x14aec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, r0, ror #15 │ │ │ │ - tsteq r8, ip, asr r7 │ │ │ │ + tsteq r8, r0, asr #15 │ │ │ │ + tsteq r8, ip, lsr r7 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -21212,16 +21212,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 20890 <__cxa_atexit@plt+0x14b84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r8, lsr #14 │ │ │ │ - tsteq r8, r8, asr #13 │ │ │ │ + tsteq r8, r8, lsl #14 │ │ │ │ + tsteq r8, r8, lsr #13 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21264,16 +21264,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 20960 <__cxa_atexit@plt+0x14c54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, ip, lsl r6 │ │ │ │ - tsteq r8, r4, asr r6 │ │ │ │ + @ instruction: 0x0118c5fc │ │ │ │ + tsteq r8, r4, lsr r6 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 20894 <__cxa_atexit@plt+0x14b88> │ │ │ │ @@ -21312,15 +21312,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, asr r5 │ │ │ │ + tsteq r8, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -21336,15 +21336,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 203b0 <__cxa_atexit@plt+0x146a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - ldrdeq r1, [r9, -r8] │ │ │ │ + @ instruction: 0x010917b8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20adc <__cxa_atexit@plt+0x14dd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21368,18 +21368,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr #8 │ │ │ │ + tsteq r8, r0, lsr #8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, r0, lsl #10 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ + tsteq r8, r0, ror #9 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -21396,15 +21396,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 20b68 <__cxa_atexit@plt+0x14e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x01091998 │ │ │ │ + tsteq r9, r8, ror r9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20ba8 <__cxa_atexit@plt+0x14e9c> │ │ │ │ ldr r2, [pc, #40] @ 20bb4 <__cxa_atexit@plt+0x14ea8> │ │ │ │ @@ -21415,15 +21415,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 20c90 <__cxa_atexit@plt+0x14f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #6 │ │ │ │ + tsteq r8, r0, asr #6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20bf0 <__cxa_atexit@plt+0x14ee4> │ │ │ │ ldr r2, [pc, #36] @ 20bf8 <__cxa_atexit@plt+0x14eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -21432,15 +21432,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 20c90 <__cxa_atexit@plt+0x14f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl r3 │ │ │ │ + @ instruction: 0x0118c2f8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c34 <__cxa_atexit@plt+0x14f28> │ │ │ │ ldr r2, [pc, #36] @ 20c3c <__cxa_atexit@plt+0x14f30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -21449,15 +21449,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 20c90 <__cxa_atexit@plt+0x14f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118c2d4 │ │ │ │ + @ instruction: 0x0118c2b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c78 <__cxa_atexit@plt+0x14f6c> │ │ │ │ ldr r2, [pc, #36] @ 20c80 <__cxa_atexit@plt+0x14f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -21466,15 +21466,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 20c90 <__cxa_atexit@plt+0x14f84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118c290 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 20ec8 <__cxa_atexit@plt+0x151bc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -21644,24 +21644,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r4, ror #3 │ │ │ │ + tsteq r8, r4, asr #3 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ - tsteq r8, r8, asr r1 │ │ │ │ + tsteq r8, r8, ror #1 │ │ │ │ + tsteq r8, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldrsheq ip, [r8, -r0] │ │ │ │ - tsteq r8, r8, ror r0 │ │ │ │ + ldrsbeq ip, [r8, -r0] │ │ │ │ + tsteq r8, r8, asr r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r0, ror r1 │ │ │ │ - tsteq r8, r0, asr #3 │ │ │ │ + tsteq r8, r0, asr r1 │ │ │ │ + tsteq r8, r0, lsr #3 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21698,16 +21698,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0118bf94 │ │ │ │ - tsteq r8, r4, lsr pc │ │ │ │ + tsteq r8, r4, ror pc │ │ │ │ + tsteq r8, r4, lsl pc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -21742,16 +21742,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 210d8 <__cxa_atexit@plt+0x153cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, r0, lsl #30 │ │ │ │ - tsteq r8, ip, ror lr │ │ │ │ + tsteq r8, r0, ror #29 │ │ │ │ + tsteq r8, ip, asr lr │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -21780,16 +21780,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 21170 <__cxa_atexit@plt+0x15464> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r8, asr #28 │ │ │ │ - tsteq r8, r8, ror #27 │ │ │ │ + tsteq r8, r8, lsr #28 │ │ │ │ + tsteq r8, r8, asr #27 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -21832,16 +21832,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 21240 <__cxa_atexit@plt+0x15534> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, ip, lsr sp │ │ │ │ - tsteq r8, r4, ror sp │ │ │ │ + tsteq r8, ip, lsl sp │ │ │ │ + tsteq r8, r4, asr sp │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 21174 <__cxa_atexit@plt+0x15468> │ │ │ │ @@ -21880,15 +21880,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, ror ip │ │ │ │ + tsteq r8, r4, asr ip │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -21904,15 +21904,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 20c90 <__cxa_atexit@plt+0x14f84> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - strdeq r0, [r9, -r8] │ │ │ │ + ldrdeq r0, [r9, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 213bc <__cxa_atexit@plt+0x156b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -21936,18 +21936,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, ror #22 │ │ │ │ + tsteq r8, r0, asr #22 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, r0, lsr #24 │ │ │ │ - tsteq r9, r8, ror #28 │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ + tsteq r9, r8, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -21971,17 +21971,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2146c <__cxa_atexit@plt+0x15760> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x0118badc │ │ │ │ - tsteq r8, r4, ror #21 │ │ │ │ - smlatbeq r9, r4, r0, r1 │ │ │ │ + @ instruction: 0x0118babc │ │ │ │ + tsteq r8, r4, asr #21 │ │ │ │ + smlabbeq r9, r4, r0, r1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214ac <__cxa_atexit@plt+0x157a0> │ │ │ │ ldr r2, [pc, #40] @ 214b8 <__cxa_atexit@plt+0x157ac> │ │ │ │ @@ -21992,15 +21992,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 21594 <__cxa_atexit@plt+0x15888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr sl │ │ │ │ + tsteq r8, ip, lsr sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 214f4 <__cxa_atexit@plt+0x157e8> │ │ │ │ ldr r2, [pc, #36] @ 214fc <__cxa_atexit@plt+0x157f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22009,15 +22009,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21594 <__cxa_atexit@plt+0x15888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl sl │ │ │ │ + @ instruction: 0x0118b9f4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21538 <__cxa_atexit@plt+0x1582c> │ │ │ │ ldr r2, [pc, #36] @ 21540 <__cxa_atexit@plt+0x15834> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22026,15 +22026,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 21594 <__cxa_atexit@plt+0x15888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0118b9d0 │ │ │ │ + @ instruction: 0x0118b9b0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2157c <__cxa_atexit@plt+0x15870> │ │ │ │ ldr r2, [pc, #36] @ 21584 <__cxa_atexit@plt+0x15878> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22043,15 +22043,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 21594 <__cxa_atexit@plt+0x15888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl #19 │ │ │ │ + tsteq r8, ip, ror #18 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 217cc <__cxa_atexit@plt+0x15ac0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -22221,24 +22221,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r0, ror #17 │ │ │ │ + tsteq r8, r0, asr #17 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r4, lsl #16 │ │ │ │ - tsteq r8, r4, asr r8 │ │ │ │ + tsteq r8, r4, ror #15 │ │ │ │ + tsteq r8, r4, lsr r8 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, ip, ror #15 │ │ │ │ - tsteq r8, r4, ror r7 │ │ │ │ + tsteq r8, ip, asr #15 │ │ │ │ + tsteq r8, r4, asr r7 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, ip, ror #16 │ │ │ │ - @ instruction: 0x0118b8bc │ │ │ │ + tsteq r8, ip, asr #16 │ │ │ │ + @ instruction: 0x0118b89c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22275,16 +22275,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0118b690 │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ + tsteq r8, r0, ror r6 │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -22319,16 +22319,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 219dc <__cxa_atexit@plt+0x15cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0x0118b5fc │ │ │ │ - tsteq r8, r8, ror r5 │ │ │ │ + @ instruction: 0x0118b5dc │ │ │ │ + tsteq r8, r8, asr r5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -22357,16 +22357,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 21a74 <__cxa_atexit@plt+0x15d68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r4, asr #10 │ │ │ │ - tsteq r8, r4, ror #9 │ │ │ │ + tsteq r8, r4, lsr #10 │ │ │ │ + tsteq r8, r4, asr #9 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22409,16 +22409,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 21b44 <__cxa_atexit@plt+0x15e38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ - tsteq r8, r0, ror r4 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ + tsteq r8, r0, asr r4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 21a78 <__cxa_atexit@plt+0x15d6c> │ │ │ │ @@ -22457,15 +22457,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, ror r3 │ │ │ │ + tsteq r8, r0, asr r3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -22481,15 +22481,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 21594 <__cxa_atexit@plt+0x15888> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - strdeq r0, [r9, -r4] │ │ │ │ + ldrdeq r0, [r9, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21cc0 <__cxa_atexit@plt+0x15fb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -22513,18 +22513,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, asr r2 │ │ │ │ + tsteq r8, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r8, ip, lsl r3 │ │ │ │ - tsteq r9, r4, ror #10 │ │ │ │ + @ instruction: 0x0118b2fc │ │ │ │ + tsteq r9, r4, asr #10 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -22542,15 +22542,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21d50 <__cxa_atexit@plt+0x16044> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlabteq r9, r0, r7, r0 │ │ │ │ + smlatbeq r9, r0, r7, r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d90 <__cxa_atexit@plt+0x16084> │ │ │ │ ldr r2, [pc, #40] @ 21d9c <__cxa_atexit@plt+0x16090> │ │ │ │ @@ -22561,15 +22561,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 21e78 <__cxa_atexit@plt+0x1616c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror r1 │ │ │ │ + tsteq r8, r8, asr r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21dd8 <__cxa_atexit@plt+0x160cc> │ │ │ │ ldr r2, [pc, #36] @ 21de0 <__cxa_atexit@plt+0x160d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22578,15 +22578,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 21e78 <__cxa_atexit@plt+0x1616c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr r1 │ │ │ │ + tsteq r8, r0, lsl r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21e1c <__cxa_atexit@plt+0x16110> │ │ │ │ ldr r2, [pc, #36] @ 21e24 <__cxa_atexit@plt+0x16118> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22595,15 +22595,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 21e78 <__cxa_atexit@plt+0x1616c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #1 │ │ │ │ + tsteq r8, ip, asr #1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21e60 <__cxa_atexit@plt+0x16154> │ │ │ │ ldr r2, [pc, #36] @ 21e68 <__cxa_atexit@plt+0x1615c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -22612,15 +22612,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 21e78 <__cxa_atexit@plt+0x1616c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220b0 <__cxa_atexit@plt+0x163a4> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -22790,24 +22790,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0118affc │ │ │ │ + @ instruction: 0x0118afdc │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r0, lsr #30 │ │ │ │ - tsteq r8, r0, ror pc │ │ │ │ + tsteq r8, r0, lsl #30 │ │ │ │ + tsteq r8, r0, asr pc │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, r8, lsl #30 │ │ │ │ - @ instruction: 0x0118ae90 │ │ │ │ + tsteq r8, r8, ror #29 │ │ │ │ + tsteq r8, r0, ror lr │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r8, lsl #31 │ │ │ │ - @ instruction: 0x0118afd8 │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ + @ instruction: 0x0118afb8 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22844,16 +22844,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r8, ip, lsr #27 │ │ │ │ - tsteq r8, ip, asr #26 │ │ │ │ + tsteq r8, ip, lsl #27 │ │ │ │ + tsteq r8, ip, lsr #26 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -22888,16 +22888,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 222c0 <__cxa_atexit@plt+0x165b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ - @ instruction: 0x0118ac94 │ │ │ │ + @ instruction: 0x0118acf8 │ │ │ │ + tsteq r8, r4, ror ip │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -22926,16 +22926,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 22358 <__cxa_atexit@plt+0x1664c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r0, ror #24 │ │ │ │ - tsteq r8, r0, lsl #24 │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ + tsteq r8, r0, ror #23 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -22978,16 +22978,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 22428 <__cxa_atexit@plt+0x1671c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, r4, asr fp │ │ │ │ - tsteq r8, ip, lsl #23 │ │ │ │ + tsteq r8, r4, lsr fp │ │ │ │ + tsteq r8, ip, ror #22 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2235c <__cxa_atexit@plt+0x16650> │ │ │ │ @@ -23026,15 +23026,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, lsl #21 │ │ │ │ + tsteq r8, ip, ror #20 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -23050,15 +23050,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ b 21e78 <__cxa_atexit@plt+0x1616c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - tstpeq r8, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r8, ip, ip, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 225c0 <__cxa_atexit@plt+0x168b4> │ │ │ │ @@ -23090,19 +23090,19 @@ │ │ │ │ b 225d0 <__cxa_atexit@plt+0x168c4> │ │ │ │ mov r7, #84 @ 0x54 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 225e0 <__cxa_atexit@plt+0x168d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r4, lsl pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r8, r0, ror #19 │ │ │ │ + tsteq r8, r0, asr #19 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - tsteq r8, r4, lsr #20 │ │ │ │ + tsteq r8, r4, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [pc, #8] @ 2261c <__cxa_atexit@plt+0x16910> │ │ │ │ @@ -23110,15 +23110,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 790e0 <__cxa_atexit@plt+0x6d3d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r8, -r4] │ │ │ │ + @ instruction: 0x0108feb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22664 <__cxa_atexit@plt+0x16958> │ │ │ │ ldr r7, [pc, #32] @ 22674 <__cxa_atexit@plt+0x16968> │ │ │ │ @@ -23128,16 +23128,16 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22678 <__cxa_atexit@plt+0x1696c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq r8, r8, lr, pc @ │ │ │ │ - smlabbeq r8, ip, lr, pc @ │ │ │ │ + smlabbeq r8, r8, lr, pc @ │ │ │ │ + tstpeq r8, ip, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r7, [pc, #152] @ 22734 <__cxa_atexit@plt+0x16a28> │ │ │ │ mov r3, r6 │ │ │ │ @@ -23176,19 +23176,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22738 <__cxa_atexit@plt+0x16a2c> │ │ │ │ mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlatteq r8, r0, sp, pc @ │ │ │ │ + smlabteq r8, r0, sp, pc @ │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x0118a890 │ │ │ │ + tsteq r8, r0, ror r8 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - @ instruction: 0x0118a8d0 │ │ │ │ + @ instruction: 0x0118a8b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -23202,15 +23202,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 227a4 <__cxa_atexit@plt+0x16a98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0118a7dc │ │ │ │ + @ instruction: 0x0118a7bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23228,17 +23228,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2280c <__cxa_atexit@plt+0x16b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, r8, lsl #15 │ │ │ │ + tsteq r8, r8, ror #14 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tstpeq r8, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 228e4 <__cxa_atexit@plt+0x16bd8> │ │ │ │ ldr r3, [pc, #192] @ 228f4 <__cxa_atexit@plt+0x16be8> │ │ │ │ @@ -23290,17 +23290,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22900 <__cxa_atexit@plt+0x16bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x0108fc9c │ │ │ │ - tsteq r8, ip, lsr r7 │ │ │ │ - tstpeq r8, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, ip, lsl r7 │ │ │ │ + tstpeq r8, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 229a0 <__cxa_atexit@plt+0x16c94> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ orr r2, r2, #65280 @ 0xff00 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -23332,16 +23332,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 229a8 <__cxa_atexit@plt+0x16c9c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r0, lsl #13 │ │ │ │ - smlabteq r8, r8, fp, pc @ │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ + smlatbeq r8, r8, fp, pc @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r2, r3, #4 │ │ │ │ cmn r2, #1 │ │ │ │ ble 229ec <__cxa_atexit@plt+0x16ce0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -23354,17 +23354,17 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r7, [pc, #12] @ 22a00 <__cxa_atexit@plt+0x16cf4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsr #12 │ │ │ │ + tsteq r8, r0, lsl #12 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tstpeq r8, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22a7c <__cxa_atexit@plt+0x16d70> │ │ │ │ @@ -23388,16 +23388,16 @@ │ │ │ │ str r1, [r5, #12] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 22a90 <__cxa_atexit@plt+0x16d84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0118a5b0 │ │ │ │ - tsteq r8, r0, ror #11 │ │ │ │ + @ instruction: 0x0118a590 │ │ │ │ + tsteq r8, r0, asr #11 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22ae0 <__cxa_atexit@plt+0x16dd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -23575,26 +23575,26 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #24] @ 22d7c <__cxa_atexit@plt+0x17070> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - tsteq r8, r8, lsl #7 │ │ │ │ - tsteq r8, r4, asr #6 │ │ │ │ + tsteq r8, r8, ror #6 │ │ │ │ + tsteq r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, asr r3 │ │ │ │ - tsteq r8, r8, asr #8 │ │ │ │ - tsteq r8, r4, lsl #8 │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ + tsteq r8, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0118a3f0 │ │ │ │ - tsteq r8, ip, lsr #7 │ │ │ │ - tsteq r8, r0, ror #10 │ │ │ │ - smlabteq r8, r8, r7, pc @ │ │ │ │ + @ instruction: 0x0118a3d0 │ │ │ │ + tsteq r8, ip, lsl #7 │ │ │ │ + tsteq r8, r0, asr #10 │ │ │ │ + smlatbeq r8, r8, r7, pc @ │ │ │ │ andeq r0, r0, r7, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22de8 <__cxa_atexit@plt+0x170dc> │ │ │ │ @@ -23610,17 +23610,17 @@ │ │ │ │ b 23354 <__cxa_atexit@plt+0x17648> │ │ │ │ ldr r3, [pc, #20] @ 22e04 <__cxa_atexit@plt+0x170f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, asr r2 │ │ │ │ + tsteq r8, r4, lsr r2 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tstpeq r8, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 22e5c <__cxa_atexit@plt+0x17150> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -23679,21 +23679,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 22f28 <__cxa_atexit@plt+0x1721c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #28] @ 22f2c <__cxa_atexit@plt+0x17220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, r4, lsl #2 │ │ │ │ + tsteq r8, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0118a1b0 │ │ │ │ - tsteq r8, ip, lsr #1 │ │ │ │ + @ instruction: 0x0118a190 │ │ │ │ + tsteq r8, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r8, r4, lsl r1 │ │ │ │ + ldrsheq sl, [r8, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -23713,15 +23713,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 22fa0 <__cxa_atexit@plt+0x17294> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, ip, ror #31 │ │ │ │ + tsteq r8, ip, asr #31 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23739,17 +23739,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23008 <__cxa_atexit@plt+0x172fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, ip, lsl #31 │ │ │ │ + tsteq r8, ip, ror #30 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tstpeq r8, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23780,18 +23780,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 230b0 <__cxa_atexit@plt+0x173a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r0, asr #31 │ │ │ │ - tsteq r8, ip, ror pc │ │ │ │ + tsteq r8, r0, lsr #31 │ │ │ │ + tsteq r8, ip, asr pc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x0108f4b4 │ │ │ │ + @ instruction: 0x0108f494 │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23819,18 +23819,18 @@ │ │ │ │ b 23354 <__cxa_atexit@plt+0x17648> │ │ │ │ ldr r3, [pc, #24] @ 2314c <__cxa_atexit@plt+0x17440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, lsr pc │ │ │ │ - @ instruction: 0x01189ef8 │ │ │ │ + tsteq r8, ip, lsl pc │ │ │ │ + @ instruction: 0x01189ed8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tstpeq r8, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r8, -r8] │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23854,16 +23854,16 @@ │ │ │ │ b 23354 <__cxa_atexit@plt+0x17648> │ │ │ │ ldr r3, [pc, #24] @ 231d8 <__cxa_atexit@plt+0x174cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, ror #28 │ │ │ │ - @ instruction: 0x01189e94 │ │ │ │ + tsteq r8, r0, asr #28 │ │ │ │ + tsteq r8, r4, ror lr │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23901,18 +23901,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 23294 <__cxa_atexit@plt+0x17588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01189df0 │ │ │ │ - tsteq r8, ip, lsr #27 │ │ │ │ + @ instruction: 0x01189dd0 │ │ │ │ + tsteq r8, ip, lsl #27 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq pc, [r8, -r0] │ │ │ │ + @ instruction: 0x0108f2b0 │ │ │ │ andeq r5, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23948,16 +23948,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 23350 <__cxa_atexit@plt+0x17644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r0, lsr sp │ │ │ │ - tsteq r8, ip, ror #25 │ │ │ │ + tsteq r8, r0, lsl sp │ │ │ │ + tsteq r8, ip, asr #25 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r8, r1, #3 │ │ │ │ @@ -24034,15 +24034,15 @@ │ │ │ │ strb r7, [r2, #2] │ │ │ │ strb r0, [r8, sl] │ │ │ │ add r8, r1, #4 │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 22a90 <__cxa_atexit@plt+0x16d84> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - smlabteq r8, r8, r0, pc @ │ │ │ │ + smlatbeq r8, r8, r0, pc @ │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ @@ -24078,17 +24078,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl #20 │ │ │ │ + tsteq r8, r4, ror #19 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tstpeq r8, ip, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, ip, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #260096 @ 0x3f800 │ │ │ │ orr r2, r2, #1835008 @ 0x1c0000 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ @@ -24098,16 +24098,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip @ p-variant is OBSOLETE │ │ │ │ - smlabteq r8, ip, pc, lr @ │ │ │ │ + smlatteq r8, ip, pc, lr @ │ │ │ │ + smlatbeq r8, ip, pc, lr @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 23630 <__cxa_atexit@plt+0x17924> │ │ │ │ ldr r3, [pc, #120] @ 23640 <__cxa_atexit@plt+0x17934> │ │ │ │ @@ -24140,17 +24140,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23648 <__cxa_atexit@plt+0x1793c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r8, r0, ror #30 │ │ │ │ - @ instruction: 0x011899f0 │ │ │ │ - tsteq r8, r4, lsr #30 │ │ │ │ + tsteq r8, r0, asr #30 │ │ │ │ + @ instruction: 0x011899d0 │ │ │ │ + tsteq r8, r4, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r2, r3, #4 │ │ │ │ cmn r2, #1 │ │ │ │ ble 23690 <__cxa_atexit@plt+0x17984> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -24163,17 +24163,17 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r7, [pc, #12] @ 236a4 <__cxa_atexit@plt+0x17998> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror r9 │ │ │ │ + tsteq r8, ip, asr r9 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0108eebc │ │ │ │ + @ instruction: 0x0108ee9c │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23734 <__cxa_atexit@plt+0x17a28> │ │ │ │ @@ -24203,16 +24203,16 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 2374c <__cxa_atexit@plt+0x17a40> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0x011898f0 │ │ │ │ - tsteq r8, ip, lsr #18 │ │ │ │ + @ instruction: 0x011898d0 │ │ │ │ + tsteq r8, ip, lsl #18 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 237d0 <__cxa_atexit@plt+0x17ac4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -24384,38 +24384,38 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #24] @ 23a20 <__cxa_atexit@plt+0x17d14> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - tsteq r8, ip, asr #13 │ │ │ │ - tsteq r8, r0, lsl #13 │ │ │ │ + tsteq r8, ip, lsr #13 │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x01189798 │ │ │ │ - tsteq r8, ip, asr #14 │ │ │ │ + tsteq r8, r8, ror r7 │ │ │ │ + tsteq r8, ip, lsr #14 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - tsteq r8, ip, lsl r8 │ │ │ │ + @ instruction: 0x011897fc │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ - tsteq r8, r8, ror #13 │ │ │ │ - tsteq r8, r4, lsr #22 │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ + tsteq r8, r8, asr #13 │ │ │ │ + tsteq r8, r4, lsl #22 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 23a70 <__cxa_atexit@plt+0x17d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ b 23dbc <__cxa_atexit@plt+0x180b0> │ │ │ │ - tsteq r8, ip, asr #11 │ │ │ │ - strdeq lr, [r8, -r4] │ │ │ │ + tsteq r8, ip, lsr #11 │ │ │ │ + ldrdeq lr, [r8, -r4] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24446,18 +24446,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 23b18 <__cxa_atexit@plt+0x17e0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r0, ror #10 │ │ │ │ - tsteq r8, r4, lsl r5 │ │ │ │ + tsteq r8, r0, asr #10 │ │ │ │ + @ instruction: 0x011894f4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r8, ip, asr #20 │ │ │ │ + tsteq r8, ip, lsr #20 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24485,18 +24485,18 @@ │ │ │ │ b 23dbc <__cxa_atexit@plt+0x180b0> │ │ │ │ ldr r3, [pc, #24] @ 23bb4 <__cxa_atexit@plt+0x17ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011894dc │ │ │ │ - @ instruction: 0x01189490 │ │ │ │ + @ instruction: 0x011894bc │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x0108e9b0 │ │ │ │ + @ instruction: 0x0108e990 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24520,16 +24520,16 @@ │ │ │ │ b 23dbc <__cxa_atexit@plt+0x180b0> │ │ │ │ ldr r3, [pc, #24] @ 23c40 <__cxa_atexit@plt+0x17f34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011893f8 │ │ │ │ - tsteq r8, r4, lsr r4 │ │ │ │ + @ instruction: 0x011893d8 │ │ │ │ + tsteq r8, r4, lsl r4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24567,18 +24567,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 23cfc <__cxa_atexit@plt+0x17ff0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01189390 │ │ │ │ - tsteq r8, r4, asr #6 │ │ │ │ + tsteq r8, r0, ror r3 │ │ │ │ + tsteq r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24614,16 +24614,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 23db8 <__cxa_atexit@plt+0x180ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x011892d0 │ │ │ │ - tsteq r8, r4, lsl #5 │ │ │ │ + @ instruction: 0x011892b0 │ │ │ │ + tsteq r8, r4, ror #4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r8, r1, #3 │ │ │ │ @@ -24700,26 +24700,26 @@ │ │ │ │ strb r7, [r2, #2] │ │ │ │ strb r0, [r8, sl] │ │ │ │ add r8, r1, #4 │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 2374c <__cxa_atexit@plt+0x17a40> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ + tsteq r8, r0, asr #12 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 2374c <__cxa_atexit@plt+0x17a40> │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #16]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 23f8c <__cxa_atexit@plt+0x18280> │ │ │ │ mov r2, r5 │ │ │ │ @@ -24778,21 +24778,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 24054 <__cxa_atexit@plt+0x18348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [pc, #28] @ 24058 <__cxa_atexit@plt+0x1834c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01188fd4 │ │ │ │ + @ instruction: 0x01188fb4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, r4, lsl #1 │ │ │ │ - tsteq r8, r0, lsl #31 │ │ │ │ + tsteq r8, r4, rrx │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r8, r8, ror #31 │ │ │ │ + tsteq r8, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -24812,15 +24812,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 240cc <__cxa_atexit@plt+0x183c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, r0, asr #29 │ │ │ │ + tsteq r8, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -24838,15 +24838,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 24134 <__cxa_atexit@plt+0x18428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, r0, ror #28 │ │ │ │ + tsteq r8, r0, asr #28 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24188 <__cxa_atexit@plt+0x1847c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24862,15 +24862,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24194 <__cxa_atexit@plt+0x18488> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01188d98 │ │ │ │ + tsteq r8, r8, ror sp │ │ │ │ tsteq r5, sl, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 241e8 <__cxa_atexit@plt+0x184dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24886,15 +24886,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 241f4 <__cxa_atexit@plt+0x184e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr sp │ │ │ │ + tsteq r8, r8, lsl sp │ │ │ │ smlabteq r5, pc, r1, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24248 <__cxa_atexit@plt+0x1853c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24910,15 +24910,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24254 <__cxa_atexit@plt+0x18548> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01188cd8 │ │ │ │ + @ instruction: 0x01188cb8 │ │ │ │ tsteq r5, lr, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 242a8 <__cxa_atexit@plt+0x1859c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -24934,15 +24934,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 242b4 <__cxa_atexit@plt+0x185a8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror ip │ │ │ │ + tsteq r8, r8, asr ip │ │ │ │ strheq r0, [r5, -r7] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -24971,21 +24971,21 @@ │ │ │ │ b 105830 <__cxa_atexit@plt+0xf9b24> │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 24358 <__cxa_atexit@plt+0x1864c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r8, r8, r2, lr │ │ │ │ - tsteq r8, r8, asr #26 │ │ │ │ - smlatbeq r8, r0, r2, lr │ │ │ │ - tsteq r8, r4, lsl r3 │ │ │ │ - @ instruction: 0x0108e2bc │ │ │ │ - tsteq r8, ip, lsl #6 │ │ │ │ - smlatteq r8, r4, r2, lr │ │ │ │ + smlabteq r8, r8, r2, lr │ │ │ │ + tsteq r8, r8, lsr #26 │ │ │ │ + smlabbeq r8, r0, r2, lr │ │ │ │ + strdeq lr, [r8, -r4] │ │ │ │ + @ instruction: 0x0108e29c │ │ │ │ + smlatteq r8, ip, r2, lr │ │ │ │ + smlabteq r8, r4, r2, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243a4 <__cxa_atexit@plt+0x18698> │ │ │ │ ldr r7, [pc, #52] @ 243b4 <__cxa_atexit@plt+0x186a8> │ │ │ │ @@ -25000,16 +25000,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 243b8 <__cxa_atexit@plt+0x186ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0108e2b8 │ │ │ │ - smlabbeq r8, r8, r2, lr │ │ │ │ + @ instruction: 0x0108e298 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ add r2, r2, r3 │ │ │ │ cmp r3, r2 │ │ │ │ bge 24438 <__cxa_atexit@plt+0x1872c> │ │ │ │ @@ -25196,30 +25196,30 @@ │ │ │ │ ldr r6, [pc, #24] @ 246cc <__cxa_atexit@plt+0x189c0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - tsteq r8, r4, ror #19 │ │ │ │ + tsteq r8, r4, asr #19 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0x011889b4 │ │ │ │ + @ instruction: 0x01188994 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - @ instruction: 0x01188a98 │ │ │ │ + tsteq r8, r8, ror sl │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - tsteq r8, ip │ │ │ │ - smlabteq r8, r0, r0, lr │ │ │ │ - tsteq r8, r4, lsr #22 │ │ │ │ - tsteq r8, r4, ror r0 │ │ │ │ - strdeq lr, [r8, -r4] │ │ │ │ - swpeq lr, r0, [r8] │ │ │ │ - tsteq r8, r0, asr #30 │ │ │ │ + smlatteq r8, ip, pc, sp @ │ │ │ │ + smlatbeq r8, r0, r0, lr │ │ │ │ + tsteq r8, r4, lsl #22 │ │ │ │ + qaddeq lr, r4, r8 │ │ │ │ + ldrdeq lr, [r8, -r4] │ │ │ │ + tsteq r8, r0, ror r0 │ │ │ │ + tsteq r8, r0, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #3 │ │ │ │ bne 24730 <__cxa_atexit@plt+0x18a24> │ │ │ │ @@ -25257,20 +25257,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 247bc <__cxa_atexit@plt+0x18ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0108de94 │ │ │ │ - tsteq r8, ip, ror lr │ │ │ │ - tsteq r8, r0, ror #17 │ │ │ │ - tsteq r8, r0, lsr lr │ │ │ │ - @ instruction: 0x0108deb0 │ │ │ │ - tsteq r8, ip, asr #28 │ │ │ │ + tsteq r8, r4, ror lr │ │ │ │ + tsteq r8, ip, asr lr │ │ │ │ + tsteq r8, r0, asr #17 │ │ │ │ + tsteq r8, r0, lsl lr │ │ │ │ + @ instruction: 0x0108de90 │ │ │ │ + tsteq r8, ip, lsr #28 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25296,15 +25296,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2485c <__cxa_atexit@plt+0x18b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, ip, asr #14 │ │ │ │ + tsteq r8, ip, lsr #14 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -25326,15 +25326,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 248d4 <__cxa_atexit@plt+0x18bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011886d8 │ │ │ │ + @ instruction: 0x011886b8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -25350,15 +25350,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 24934 <__cxa_atexit@plt+0x18c28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ + tsteq r8, r0, asr #12 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -25387,17 +25387,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 249c8 <__cxa_atexit@plt+0x18cbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, ror #11 │ │ │ │ + tsteq r8, r4, asr #11 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - smlatbeq r8, r4, ip, sp │ │ │ │ + smlabbeq r8, r4, ip, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24a88 <__cxa_atexit@plt+0x18d7c> │ │ │ │ ldr r7, [pc, #192] @ 24ab0 <__cxa_atexit@plt+0x18da4> │ │ │ │ @@ -25447,18 +25447,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq sp, [r8, -ip] │ │ │ │ - tsteq r8, r4, lsr r5 │ │ │ │ - tsteq r8, r4, lsl #10 │ │ │ │ - @ instruction: 0x0108dbb4 │ │ │ │ + ldrdeq sp, [r8, -ip] │ │ │ │ + tsteq r8, r4, lsl r5 │ │ │ │ + tsteq r8, r4, ror #9 │ │ │ │ + @ instruction: 0x0108db94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24b40 <__cxa_atexit@plt+0x18e34> │ │ │ │ @@ -25485,16 +25485,16 @@ │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r9, r1 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ b 24b54 <__cxa_atexit@plt+0x18e48> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ - tsteq r8, r8, asr r4 │ │ │ │ + tsteq r8, r0, lsr r4 │ │ │ │ + tsteq r8, r8, lsr r4 │ │ │ │ mov fp, r5 │ │ │ │ add lr, sp, #12 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r9, #0 │ │ │ │ ldr r3, [fp, #12]! │ │ │ │ stm lr, {r4, r6, r8} │ │ │ │ ldmdb fp, {r4, ip} │ │ │ │ @@ -25801,22 +25801,22 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b de244 <__cxa_atexit@plt+0xd2538> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ - tsteq r8, r0, asr #7 │ │ │ │ + tsteq r8, r0, lsr #7 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - tsteq r8, r8, lsr r1 │ │ │ │ + tsteq r8, r8, lsl r1 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - tsteq r8, r0, lsl r5 │ │ │ │ + strdeq sp, [r8, -r0] │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r8, #20]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 250b0 <__cxa_atexit@plt+0x193a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -25875,21 +25875,21 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 2517c <__cxa_atexit@plt+0x19470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01187eb4 │ │ │ │ + @ instruction: 0x01187e94 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r8, ip, asr pc │ │ │ │ - tsteq r8, r8, asr lr │ │ │ │ + tsteq r8, ip, lsr pc │ │ │ │ + tsteq r8, r8, lsr lr │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r8, ip, asr #29 │ │ │ │ + tsteq r8, ip, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -25909,15 +25909,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 251f0 <__cxa_atexit@plt+0x194e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01187d9c │ │ │ │ + tsteq r8, ip, ror sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -25935,17 +25935,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 25258 <__cxa_atexit@plt+0x1954c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, ip, lsr sp │ │ │ │ + tsteq r8, ip, lsl sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r8, r8, lsl r4 │ │ │ │ + strdeq sp, [r8, -r8] │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #784] @ 0x310 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ orrs r0, r2, r1 │ │ │ │ @@ -25968,17 +25968,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 252dc <__cxa_atexit@plt+0x195d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ b 253a8 <__cxa_atexit@plt+0x1969c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq r8, r0, asr #25 │ │ │ │ - tsteq r8, r4, lsl #25 │ │ │ │ - @ instruction: 0x0108d394 │ │ │ │ + tsteq r8, r0, lsr #25 │ │ │ │ + tsteq r8, r4, ror #24 │ │ │ │ + tsteq r8, r4, ror r3 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq 25318 <__cxa_atexit@plt+0x1960c> │ │ │ │ @@ -25990,26 +25990,26 @@ │ │ │ │ b 8f63f4 <__cxa_atexit@plt+0x8ea6e8> │ │ │ │ ldr r3, [pc, #12] @ 2532c <__cxa_atexit@plt+0x19620> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 8f63f4 <__cxa_atexit@plt+0x8ea6e8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, r4, asr #6 │ │ │ │ + tsteq r8, r4, lsr #6 │ │ │ │ andeq r0, r0, r9, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 253a8 <__cxa_atexit@plt+0x1969c> │ │ │ │ - tsteq r8, r8, lsl r3 │ │ │ │ + strdeq sp, [r8, -r8] │ │ │ │ andeq r7, r0, ip, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #48] @ 253a4 <__cxa_atexit@plt+0x19698> │ │ │ │ mov r8, fp │ │ │ │ and r2, r3, r2 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -26127,15 +26127,15 @@ │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r2, [r5, #32] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ b 24b54 <__cxa_atexit@plt+0x18e48> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r8, r0, lsr #2 │ │ │ │ + mrseq sp, (UNDEF: 24) │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -26155,15 +26155,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 256a0 <__cxa_atexit@plt+0x19994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r9 │ │ │ │ + tsteq r8, r0, lsr r9 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25600 <__cxa_atexit@plt+0x198f4> │ │ │ │ ldr r2, [pc, #36] @ 25608 <__cxa_atexit@plt+0x198fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -26172,15 +26172,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 256a0 <__cxa_atexit@plt+0x19994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ + tsteq r8, r8, ror #17 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25644 <__cxa_atexit@plt+0x19938> │ │ │ │ ldr r2, [pc, #36] @ 2564c <__cxa_atexit@plt+0x19940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -26189,15 +26189,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 256a0 <__cxa_atexit@plt+0x19994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr #17 │ │ │ │ + tsteq r8, r4, lsr #17 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25688 <__cxa_atexit@plt+0x1997c> │ │ │ │ ldr r2, [pc, #36] @ 25690 <__cxa_atexit@plt+0x19984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -26206,15 +26206,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 256a0 <__cxa_atexit@plt+0x19994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsl #17 │ │ │ │ + tsteq r8, r0, ror #16 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 258d8 <__cxa_atexit@plt+0x19bcc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -26384,24 +26384,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x011877d4 │ │ │ │ + @ instruction: 0x011877b4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0x011876f8 │ │ │ │ - tsteq r8, r8, asr #14 │ │ │ │ + @ instruction: 0x011876d8 │ │ │ │ + tsteq r8, r8, lsr #14 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, r0, ror #13 │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ + tsteq r8, r0, asr #13 │ │ │ │ + tsteq r8, r8, asr #12 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r0, ror #14 │ │ │ │ - @ instruction: 0x011877b0 │ │ │ │ + tsteq r8, r0, asr #14 │ │ │ │ + @ instruction: 0x01187790 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26438,16 +26438,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r8, r4, lsl #11 │ │ │ │ - tsteq r8, r4, lsr #10 │ │ │ │ + tsteq r8, r4, ror #10 │ │ │ │ + tsteq r8, r4, lsl #10 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -26482,16 +26482,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 25ae8 <__cxa_atexit@plt+0x19ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0x011874f0 │ │ │ │ - tsteq r8, ip, ror #8 │ │ │ │ + @ instruction: 0x011874d0 │ │ │ │ + tsteq r8, ip, asr #8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -26520,16 +26520,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 25b80 <__cxa_atexit@plt+0x19e74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r8, lsr r4 │ │ │ │ - @ instruction: 0x011873d8 │ │ │ │ + tsteq r8, r8, lsl r4 │ │ │ │ + @ instruction: 0x011873b8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26572,16 +26572,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 25c50 <__cxa_atexit@plt+0x19f44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, ip, lsr #6 │ │ │ │ - tsteq r8, r4, ror #6 │ │ │ │ + tsteq r8, ip, lsl #6 │ │ │ │ + tsteq r8, r4, asr #6 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 25b84 <__cxa_atexit@plt+0x19e78> │ │ │ │ @@ -26623,15 +26623,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlatbeq r8, r4, r9, ip │ │ │ │ + smlabbeq r8, r4, r9, ip │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26668,16 +26668,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 25dcc <__cxa_atexit@plt+0x1a0c0> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq ip, [r8, -r4] │ │ │ │ - ldrdeq ip, [r8, -ip] │ │ │ │ + ldrdeq ip, [r8, -r4] │ │ │ │ + @ instruction: 0x0108c8bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25dec <__cxa_atexit@plt+0x1a0e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b e96ad0 <__cxa_atexit@plt+0xe8adc4> │ │ │ │ @@ -26686,15 +26686,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 25e10 <__cxa_atexit@plt+0x1a104> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ - tsteq r8, r4, asr #3 │ │ │ │ + tsteq r8, r4, lsr #3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e98 <__cxa_atexit@plt+0x1a18c> │ │ │ │ @@ -26728,16 +26728,16 @@ │ │ │ │ b 25ea8 <__cxa_atexit@plt+0x1a19c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, lsr #1 │ │ │ │ - ldrsheq r7, [r8, -r0] │ │ │ │ + tsteq r8, r4, lsl #1 │ │ │ │ + ldrsbeq r7, [r8, -r0] │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25f1c <__cxa_atexit@plt+0x1a210> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -26760,16 +26760,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01186ff8 │ │ │ │ - tsteq r8, r4, asr r0 │ │ │ │ + @ instruction: 0x01186fd8 │ │ │ │ + tsteq r8, r4, lsr r0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25fa8 <__cxa_atexit@plt+0x1a29c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -26795,16 +26795,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ - @ instruction: 0x01186fd0 │ │ │ │ + tsteq r8, r8, asr pc │ │ │ │ + @ instruction: 0x01186fb0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 26048 <__cxa_atexit@plt+0x1a33c> │ │ │ │ @@ -26836,16 +26836,16 @@ │ │ │ │ b 26058 <__cxa_atexit@plt+0x1a34c> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r8, ror #29 │ │ │ │ - tsteq r8, r8, lsr pc │ │ │ │ + tsteq r8, r8, asr #29 │ │ │ │ + tsteq r8, r8, lsl pc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 260d8 <__cxa_atexit@plt+0x1a3cc> │ │ │ │ ldr r3, [pc, #88] @ 260e8 <__cxa_atexit@plt+0x1a3dc> │ │ │ │ @@ -26869,15 +26869,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 260ec <__cxa_atexit@plt+0x1a3e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0108c5bc │ │ │ │ + @ instruction: 0x0108c59c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r7, r7, r2 │ │ │ │ @@ -27247,15 +27247,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 266d4 <__cxa_atexit@plt+0x1a9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq fp, [r8, -ip] │ │ │ │ + @ instruction: 0x0108bfbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r7, r7, r1 │ │ │ │ @@ -27442,25 +27442,25 @@ │ │ │ │ ldr r0, [pc, #16] @ 269dc <__cxa_atexit@plt+0x1acd0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - tsteq r8, r4, lsl #14 │ │ │ │ + tsteq r8, r4, ror #13 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011866b4 │ │ │ │ + @ instruction: 0x01186694 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - tsteq r8, r8, lsr r7 │ │ │ │ + tsteq r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - tsteq r8, r0, lsr #12 │ │ │ │ + tsteq r8, r0, lsl #12 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27492,15 +27492,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x011864fc │ │ │ │ + @ instruction: 0x011864dc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -27535,15 +27535,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 26b5c <__cxa_atexit@plt+0x1ae50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ + tsteq r8, r8, asr #8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ @@ -27574,15 +27574,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 26bf8 <__cxa_atexit@plt+0x1aeec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011863b8 │ │ │ │ + @ instruction: 0x01186398 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ @@ -27626,15 +27626,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, ip, ror #5 │ │ │ │ + tsteq r8, ip, asr #5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -27657,15 +27657,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 26d40 <__cxa_atexit@plt+0x1b034> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror #3 │ │ │ │ + tsteq r8, ip, asr #3 │ │ │ │ tsteq r4, r4, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 26d94 <__cxa_atexit@plt+0x1b088> │ │ │ │ mov r0, r4 │ │ │ │ @@ -27681,24 +27681,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 26da0 <__cxa_atexit@plt+0x1b094> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsl #3 │ │ │ │ + tsteq r8, ip, ror #2 │ │ │ │ @ instruction: 0x0104d5b9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 26dc0 <__cxa_atexit@plt+0x1b0b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ - smlatteq r8, ip, r8, fp │ │ │ │ + smlabteq r8, ip, r8, fp │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2706c <__cxa_atexit@plt+0x1b360> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -27901,32 +27901,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r8, asr #30 │ │ │ │ - @ instruction: 0x01185fb0 │ │ │ │ - tsteq r8, r4, ror #31 │ │ │ │ + tsteq r8, r8, lsr #30 │ │ │ │ + @ instruction: 0x01185f90 │ │ │ │ + tsteq r8, r4, asr #31 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x01185fd0 │ │ │ │ + @ instruction: 0x01185fb0 │ │ │ │ + tsteq r8, r8, lsr #32 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ - tsteq r8, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r8, ip, ror r1 │ │ │ │ - @ instruction: 0x01186094 │ │ │ │ - tsteq r8, ip, lsl #2 │ │ │ │ + tsteq r8, ip, asr r1 │ │ │ │ + tsteq r8, r4, ror r0 │ │ │ │ + tsteq r8, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, ip, ror #3 │ │ │ │ - ldrdeq fp, [r8, -r8] │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ - tsteq r8, ip, lsr #32 │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + tsteq r8, ip, asr #3 │ │ │ │ + @ instruction: 0x0108b6b8 │ │ │ │ + tsteq r8, r8, ror #1 │ │ │ │ + tsteq r8, ip │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27962,17 +27962,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 2720c <__cxa_atexit@plt+0x1b500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r4, asr #28 │ │ │ │ - tsteq r8, r8, lsl #29 │ │ │ │ - @ instruction: 0x01185d94 │ │ │ │ + tsteq r8, r4, lsr #28 │ │ │ │ + tsteq r8, r8, ror #28 │ │ │ │ + tsteq r8, r4, ror sp │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -28006,17 +28006,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 272bc <__cxa_atexit@plt+0x1b5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, lsr #26 │ │ │ │ - tsteq r8, r0, lsr #27 │ │ │ │ - @ instruction: 0x01185db8 │ │ │ │ + tsteq r8, r8, lsl #26 │ │ │ │ + tsteq r8, r0, lsl #27 │ │ │ │ + @ instruction: 0x01185d98 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -28045,17 +28045,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 27358 <__cxa_atexit@plt+0x1b64c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01185cf4 │ │ │ │ - tsteq r8, r8, ror #24 │ │ │ │ - tsteq r8, r4, lsr sp │ │ │ │ + @ instruction: 0x01185cd4 │ │ │ │ + tsteq r8, r8, asr #24 │ │ │ │ + tsteq r8, r4, lsl sp │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -28095,17 +28095,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 27420 <__cxa_atexit@plt+0x1b714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r8, lsr ip │ │ │ │ - tsteq r8, r0, ror ip │ │ │ │ - tsteq r8, r0, lsl #23 │ │ │ │ + tsteq r8, r8, lsl ip │ │ │ │ + tsteq r8, r0, asr ip │ │ │ │ + tsteq r8, r0, ror #22 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 27458 <__cxa_atexit@plt+0x1b74c> │ │ │ │ ldr r2, [pc, #32] @ 27460 <__cxa_atexit@plt+0x1b754> │ │ │ │ @@ -28114,16 +28114,16 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr #21 │ │ │ │ - smlatteq r8, ip, r2, fp │ │ │ │ + tsteq r8, ip, lsl #21 │ │ │ │ + smlabteq r8, ip, r2, fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 274e0 <__cxa_atexit@plt+0x1b7d4> │ │ │ │ ldr r2, [pc, #104] @ 274f0 <__cxa_atexit@plt+0x1b7e4> │ │ │ │ @@ -28152,30 +28152,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 274f8 <__cxa_atexit@plt+0x1b7ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabbeq r8, r8, r2, fp │ │ │ │ - tsteq r8, r8, asr r2 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ + tsteq r8, r8, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r9, r7, sl │ │ │ │ str r8, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 27530 <__cxa_atexit@plt+0x1b824> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ b 26dd0 <__cxa_atexit@plt+0x1b0c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, r0, lsr #4 │ │ │ │ + mrseq fp, R8_fiq │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 27570 <__cxa_atexit@plt+0x1b864> │ │ │ │ cmp r3, #3 │ │ │ │ bne 27594 <__cxa_atexit@plt+0x1b888> │ │ │ │ @@ -28243,22 +28243,22 @@ │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r1 │ │ │ │ - ldrdeq fp, [r8, -ip] │ │ │ │ + strheq fp, [r8, -ip] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ + smlabteq r8, r0, r0, fp │ │ │ │ + tsteq r8, r0, lsl sl │ │ │ │ + tsteq r8, r8, rrx │ │ │ │ smlatteq r8, r0, r0, fp │ │ │ │ - tsteq r8, r0, lsr sl │ │ │ │ - smlabbeq r8, r8, r0, fp │ │ │ │ - mrseq fp, (UNDEF: 24) │ │ │ │ - strheq fp, [r8, -r4] │ │ │ │ + swpeq fp, r4, [r8] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 276e8 <__cxa_atexit@plt+0x1b9dc> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -28295,15 +28295,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r8, r0, lsr #32 │ │ │ │ + mrseq fp, (UNDEF: 8) │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 27760 <__cxa_atexit@plt+0x1ba54> │ │ │ │ str r7, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -28337,20 +28337,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5], #4 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, asr #30 │ │ │ │ + tsteq r8, ip, lsr #30 │ │ │ │ + tsteq r8, ip, lsr pc │ │ │ │ + tsteq r8, ip, lsl #17 │ │ │ │ + smlatteq r8, r4, lr, sl │ │ │ │ tsteq r8, ip, asr pc │ │ │ │ - tsteq r8, ip, lsr #17 │ │ │ │ - tsteq r8, r4, lsl #30 │ │ │ │ - tsteq r8, ip, ror pc │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ + tsteq r8, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 27844 <__cxa_atexit@plt+0x1bb38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -28365,15 +28365,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 27850 <__cxa_atexit@plt+0x1bb44> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011856dc │ │ │ │ + @ instruction: 0x011856bc │ │ │ │ tsteq r4, r1, lsl #22 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 27afc <__cxa_atexit@plt+0x1bdf0> │ │ │ │ @@ -28577,32 +28577,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x011854b8 │ │ │ │ - tsteq r8, r0, lsr #10 │ │ │ │ - tsteq r8, r4, asr r5 │ │ │ │ + @ instruction: 0x01185498 │ │ │ │ + tsteq r8, r0, lsl #10 │ │ │ │ + tsteq r8, r4, lsr r5 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r8, r0, asr #10 │ │ │ │ + tsteq r8, r0, lsr #10 │ │ │ │ + @ instruction: 0x01185598 │ │ │ │ @ instruction: 0x011855b8 │ │ │ │ - @ instruction: 0x011855d8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r8, ip, ror #13 │ │ │ │ - tsteq r8, r4, lsl #12 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ + tsteq r8, ip, asr #13 │ │ │ │ + tsteq r8, r4, ror #11 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, ip, asr r7 │ │ │ │ - smlatteq r8, r8, ip, sl │ │ │ │ - tsteq r8, r8, ror r6 │ │ │ │ - @ instruction: 0x0118559c │ │ │ │ - tsteq r8, r8, lsl r6 │ │ │ │ + tsteq r8, ip, lsr r7 │ │ │ │ + smlabteq r8, r8, ip, sl │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ + tsteq r8, ip, ror r5 │ │ │ │ + @ instruction: 0x011855f8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -28638,17 +28638,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 27c9c <__cxa_atexit@plt+0x1bf90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x011853b4 │ │ │ │ - @ instruction: 0x011853f8 │ │ │ │ - tsteq r8, r4, lsl #6 │ │ │ │ + @ instruction: 0x01185394 │ │ │ │ + @ instruction: 0x011853d8 │ │ │ │ + tsteq r8, r4, ror #5 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -28682,17 +28682,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 27d4c <__cxa_atexit@plt+0x1c040> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01185298 │ │ │ │ - tsteq r8, r0, lsl r3 │ │ │ │ - tsteq r8, r8, lsr #6 │ │ │ │ + tsteq r8, r8, ror r2 │ │ │ │ + @ instruction: 0x011852f0 │ │ │ │ + tsteq r8, r8, lsl #6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -28721,17 +28721,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 27de8 <__cxa_atexit@plt+0x1c0dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ - @ instruction: 0x011851d8 │ │ │ │ - tsteq r8, r4, lsr #5 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ + @ instruction: 0x011851b8 │ │ │ │ + tsteq r8, r4, lsl #5 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -28771,19 +28771,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 27eb0 <__cxa_atexit@plt+0x1c1a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r8, lsr #3 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ - ldrsheq r5, [r8, -r0] │ │ │ │ + tsteq r8, r8, lsl #3 │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ + ldrsbeq r5, [r8, -r0] │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r8, ip, lsr r9 │ │ │ │ + tsteq r8, ip, lsl r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 27f30 <__cxa_atexit@plt+0x1c224> │ │ │ │ ldr r2, [pc, #104] @ 27f40 <__cxa_atexit@plt+0x1c234> │ │ │ │ @@ -28812,30 +28812,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 27f48 <__cxa_atexit@plt+0x1c23c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq sl, [r8, -ip] │ │ │ │ - smlatbeq r8, r8, r8, sl │ │ │ │ + @ instruction: 0x0108a8bc │ │ │ │ + smlabbeq r8, r8, r8, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r9, r7, sl │ │ │ │ str r8, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 27f80 <__cxa_atexit@plt+0x1c274> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ b 27860 <__cxa_atexit@plt+0x1bb54> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, r0, ror r8 │ │ │ │ + tsteq r8, r0, asr r8 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 27fd4 <__cxa_atexit@plt+0x1c2c8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 27ff8 <__cxa_atexit@plt+0x1c2ec> │ │ │ │ @@ -28910,23 +28910,23 @@ │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - tsteq r8, r8, ror r6 │ │ │ │ + tsteq r8, r8, asr r6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - smlabbeq r8, r0, r6, sl │ │ │ │ - @ instruction: 0x01184fd0 │ │ │ │ - tsteq r8, r0, lsl #14 │ │ │ │ - tsteq r8, ip, asr #14 │ │ │ │ - tsteq r8, r4, lsr #14 │ │ │ │ - strdeq sl, [r8, -r4] │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ + @ instruction: 0x01184fb0 │ │ │ │ + smlatteq r8, r0, r6, sl │ │ │ │ + tsteq r8, ip, lsr #14 │ │ │ │ + tsteq r8, r4, lsl #14 │ │ │ │ + ldrdeq sl, [r8, -r4] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 28138 <__cxa_atexit@plt+0x1c42c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -29017,30 +29017,30 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r8, r4, ror #26 │ │ │ │ - tsteq r8, r4, lsl sp │ │ │ │ + tsteq r8, r4, asr #26 │ │ │ │ + @ instruction: 0x01184cf4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 282b4 <__cxa_atexit@plt+0x1c5a8> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 27860 <__cxa_atexit@plt+0x1bb54> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - tsteq r8, ip, lsr r5 │ │ │ │ + tsteq r8, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 282e4 <__cxa_atexit@plt+0x1c5d8> │ │ │ │ str r7, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -29076,21 +29076,21 @@ │ │ │ │ ldr r8, [pc, #44] @ 28380 <__cxa_atexit@plt+0x1c674> │ │ │ │ add r8, pc, r8 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r8, r8, r3, sl │ │ │ │ - ldrdeq sl, [r8, -ip] │ │ │ │ - tsteq r8, ip, lsr #26 │ │ │ │ - tsteq r8, ip, asr r4 │ │ │ │ - smlatbeq r8, r8, r4, sl │ │ │ │ - smlabbeq r8, r0, r4, sl │ │ │ │ - tsteq r8, r4, asr r3 │ │ │ │ + smlatbeq r8, r8, r3, sl │ │ │ │ + @ instruction: 0x0108a3bc │ │ │ │ + tsteq r8, ip, lsl #26 │ │ │ │ + tsteq r8, ip, lsr r4 │ │ │ │ + smlabbeq r8, r8, r4, sl │ │ │ │ + tsteq r8, r0, ror #8 │ │ │ │ + tsteq r8, r4, lsr r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 283c0 <__cxa_atexit@plt+0x1c6b4> │ │ │ │ ldr r2, [pc, #40] @ 283cc <__cxa_atexit@plt+0x1c6c0> │ │ │ │ @@ -29101,15 +29101,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 284a8 <__cxa_atexit@plt+0x1c79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, asr #22 │ │ │ │ + tsteq r8, r8, lsr #22 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 28408 <__cxa_atexit@plt+0x1c6fc> │ │ │ │ ldr r2, [pc, #36] @ 28410 <__cxa_atexit@plt+0x1c704> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -29118,15 +29118,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 284a8 <__cxa_atexit@plt+0x1c79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, lsl #22 │ │ │ │ + tsteq r8, r0, ror #21 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2844c <__cxa_atexit@plt+0x1c740> │ │ │ │ ldr r2, [pc, #36] @ 28454 <__cxa_atexit@plt+0x1c748> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -29135,15 +29135,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 284a8 <__cxa_atexit@plt+0x1c79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01184abc │ │ │ │ + @ instruction: 0x01184a9c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 28490 <__cxa_atexit@plt+0x1c784> │ │ │ │ ldr r2, [pc, #36] @ 28498 <__cxa_atexit@plt+0x1c78c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -29152,15 +29152,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 284a8 <__cxa_atexit@plt+0x1c79c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror sl │ │ │ │ + tsteq r8, r8, asr sl │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r1, r5, #28 │ │ │ │ mov r9, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 286e0 <__cxa_atexit@plt+0x1c9d4> │ │ │ │ @@ -29335,24 +29335,24 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - @ instruction: 0x01184894 │ │ │ │ + tsteq r8, r4, ror r8 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r8, ip, ror #18 │ │ │ │ + tsteq r8, ip, asr #18 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - tsteq r8, ip, lsl r9 │ │ │ │ + @ instruction: 0x011848fc │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x011849b8 │ │ │ │ + @ instruction: 0x01184998 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -29386,15 +29386,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - tsteq r8, ip, ror #14 │ │ │ │ + tsteq r8, ip, asr #14 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -29424,15 +29424,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 288dc <__cxa_atexit@plt+0x1cbd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - tsteq r8, r8, asr #13 │ │ │ │ + tsteq r8, r8, lsr #13 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -29457,15 +29457,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 28960 <__cxa_atexit@plt+0x1cc54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - tsteq r8, ip, lsr r6 │ │ │ │ + tsteq r8, ip, lsl r6 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -29504,15 +29504,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - tsteq r8, r8, lsr #11 │ │ │ │ + tsteq r8, r8, lsl #11 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 28aa4 <__cxa_atexit@plt+0x1cd98> │ │ │ │ @@ -29550,15 +29550,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, r0, ror sp │ │ │ │ + tsteq r8, r0, asr sp │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -29600,24 +29600,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 28b9c <__cxa_atexit@plt+0x1ce90> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01184390 │ │ │ │ + tsteq r8, r0, ror r3 │ │ │ │ smlatbeq r4, lr, r7, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 28bbc <__cxa_atexit@plt+0x1ceb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ - tsteq r8, ip, ror #24 │ │ │ │ + tsteq r8, ip, asr #24 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 28e70 <__cxa_atexit@plt+0x1d164> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -29820,31 +29820,31 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, asr #2 │ │ │ │ - tsteq r8, ip, lsr #3 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ + tsteq r8, r4, lsr #2 │ │ │ │ + tsteq r8, ip, lsl #3 │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - tsteq r8, r8, asr #3 │ │ │ │ - tsteq r8, r0, asr #4 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ + tsteq r8, r8, lsr #3 │ │ │ │ + tsteq r8, r0, lsr #4 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r8, r8, ror r3 │ │ │ │ - @ instruction: 0x01184290 │ │ │ │ - tsteq r8, r8, lsl #6 │ │ │ │ + tsteq r8, r8, asr r3 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ + tsteq r8, r8, ror #5 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r8, r8, ror #7 │ │ │ │ - tsteq r8, r4, lsl #6 │ │ │ │ - tsteq r8, r8, lsr #4 │ │ │ │ - tsteq r8, r4, lsr #5 │ │ │ │ + tsteq r8, r8, asr #7 │ │ │ │ + tsteq r8, r4, ror #5 │ │ │ │ + tsteq r8, r8, lsl #4 │ │ │ │ + tsteq r8, r4, lsl #5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -29880,17 +29880,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 29004 <__cxa_atexit@plt+0x1d2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, ip, asr #32 │ │ │ │ - @ instruction: 0x01184090 │ │ │ │ - @ instruction: 0x01183f9c │ │ │ │ + tsteq r8, ip, lsr #32 │ │ │ │ + tsteq r8, r0, ror r0 │ │ │ │ + tsteq r8, ip, ror pc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -29924,17 +29924,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 290b4 <__cxa_atexit@plt+0x1d3a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ - tsteq r8, r8, lsr #31 │ │ │ │ - tsteq r8, r0, asr #31 │ │ │ │ + tsteq r8, r0, lsl pc │ │ │ │ + tsteq r8, r8, lsl #31 │ │ │ │ + tsteq r8, r0, lsr #31 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -29963,17 +29963,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 29150 <__cxa_atexit@plt+0x1d444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01183efc │ │ │ │ - tsteq r8, r0, ror lr │ │ │ │ - tsteq r8, ip, lsr pc │ │ │ │ + @ instruction: 0x01183edc │ │ │ │ + tsteq r8, r0, asr lr │ │ │ │ + tsteq r8, ip, lsl pc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -30013,17 +30013,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 29218 <__cxa_atexit@plt+0x1d50c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r0, asr #28 │ │ │ │ - tsteq r8, r8, ror lr │ │ │ │ - tsteq r8, r8, lsl #27 │ │ │ │ + tsteq r8, r0, lsr #28 │ │ │ │ + tsteq r8, r8, asr lr │ │ │ │ + tsteq r8, r8, ror #26 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 29280 <__cxa_atexit@plt+0x1d574> │ │ │ │ ldr r2, [pc, #96] @ 29298 <__cxa_atexit@plt+0x1d58c> │ │ │ │ @@ -30048,15 +30048,15 @@ │ │ │ │ b 28bcc <__cxa_atexit@plt+0x1cec0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr #25 │ │ │ │ + tsteq r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 292dc <__cxa_atexit@plt+0x1d5d0> │ │ │ │ @@ -30116,15 +30116,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - strdeq r9, [r8, -r8] │ │ │ │ + ldrdeq r9, [r8, -r8] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2943c <__cxa_atexit@plt+0x1d730> │ │ │ │ ldr r7, [pc, #148] @ 29460 <__cxa_atexit@plt+0x1d754> │ │ │ │ @@ -30163,18 +30163,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, ip, ror r4 │ │ │ │ + tsteq r8, ip, asr r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - tsteq r8, r4, lsr r4 │ │ │ │ + tsteq r8, r4, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 294c8 <__cxa_atexit@plt+0x1d7bc> │ │ │ │ @@ -30193,15 +30193,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 28bcc <__cxa_atexit@plt+0x1cec0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlabteq r8, r8, r3, r9 │ │ │ │ + smlatbeq r8, r8, r3, r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2956c <__cxa_atexit@plt+0x1d860> │ │ │ │ cmp r3, #3 │ │ │ │ bne 29588 <__cxa_atexit@plt+0x1d87c> │ │ │ │ @@ -30302,23 +30302,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq r8, ip, r0, r9 │ │ │ │ - tsteq r8, ip, lsr sl │ │ │ │ + smlabteq r8, ip, r0, r9 │ │ │ │ + tsteq r8, ip, lsl sl │ │ │ │ + strdeq r9, [r8, -r0] │ │ │ │ + tsteq r8, ip, lsr r2 │ │ │ │ tsteq r8, r0, lsl r2 │ │ │ │ - tsteq r8, ip, asr r2 │ │ │ │ - tsteq r8, r0, lsr r2 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -30355,15 +30355,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - tsteq r8, r0, asr #2 │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 29790 <__cxa_atexit@plt+0x1da84> │ │ │ │ str r7, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -30397,20 +30397,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5], #4 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - swpeq r9, r8, [r8] @ │ │ │ │ - tsteq r8, ip, lsr #30 │ │ │ │ - tsteq r8, ip, ror r8 │ │ │ │ + tsteq r8, r8, ror r0 │ │ │ │ + tsteq r8, ip, lsl #30 │ │ │ │ + tsteq r8, ip, asr r8 │ │ │ │ + tsteq r8, r0, lsr r0 │ │ │ │ + tsteq r8, ip, ror r0 │ │ │ │ qaddeq r9, r0, r8 │ │ │ │ - swpeq r9, ip, [r8] │ │ │ │ - tsteq r8, r0, ror r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2989c <__cxa_atexit@plt+0x1db90> │ │ │ │ ldr r3, [pc, #104] @ 298ac <__cxa_atexit@plt+0x1dba0> │ │ │ │ @@ -30439,15 +30439,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 298b4 <__cxa_atexit@plt+0x1dba8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, r4, lsr #32 │ │ │ │ + tsteq r8, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r7, r1, r7 │ │ │ │ @@ -30554,20 +30554,20 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r8, r8, lsl r5 │ │ │ │ - tsteq r8, r8, ror #10 │ │ │ │ + @ instruction: 0x011834f8 │ │ │ │ + tsteq r8, r8, asr #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r8, lsr #11 │ │ │ │ + tsteq r8, r8, lsl #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x011835d8 │ │ │ │ + @ instruction: 0x011835b8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -30616,15 +30616,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 29b78 <__cxa_atexit@plt+0x1de6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -30792,26 +30792,26 @@ │ │ │ │ ldr r0, [pc, #16] @ 29e34 <__cxa_atexit@plt+0x1e128> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - @ instruction: 0x01183294 │ │ │ │ + tsteq r8, r4, ror r2 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - tsteq r8, r4, asr r2 │ │ │ │ + tsteq r8, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - tsteq r8, ip, asr #5 │ │ │ │ + tsteq r8, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - @ instruction: 0x011831d8 │ │ │ │ + @ instruction: 0x011831b8 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -30843,15 +30843,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r8, r8, lsr #1 │ │ │ │ + tsteq r8, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 29f34 <__cxa_atexit@plt+0x1e228> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -30861,15 +30861,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 29ba4 <__cxa_atexit@plt+0x1de98> │ │ │ │ - tsteq r8, ip, lsl r0 │ │ │ │ + @ instruction: 0x01182ffc │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -30895,15 +30895,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 29fdc <__cxa_atexit@plt+0x1e2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, ror #31 │ │ │ │ + tsteq r8, r0, asr #31 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a008 <__cxa_atexit@plt+0x1e2fc> │ │ │ │ @@ -30914,15 +30914,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r7, r7, #2 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 29ba4 <__cxa_atexit@plt+0x1de98> │ │ │ │ - tsteq r8, r8, asr #30 │ │ │ │ + tsteq r8, r8, lsr #30 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -30942,15 +30942,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 2a098 <__cxa_atexit@plt+0x1e38c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, lsl #30 │ │ │ │ + tsteq r8, ip, ror #29 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a0c4 <__cxa_atexit@plt+0x1e3b8> │ │ │ │ @@ -30961,15 +30961,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 29ba4 <__cxa_atexit@plt+0x1de98> │ │ │ │ - tsteq r8, ip, lsl #29 │ │ │ │ + tsteq r8, ip, ror #28 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31001,15 +31001,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r8, r4, lsr #28 │ │ │ │ + tsteq r8, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a1ac <__cxa_atexit@plt+0x1e4a0> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ @@ -31020,15 +31020,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 29ba4 <__cxa_atexit@plt+0x1de98> │ │ │ │ - tsteq r8, r4, lsr #27 │ │ │ │ + tsteq r8, r4, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2a230 <__cxa_atexit@plt+0x1e524> │ │ │ │ ldr r3, [pc, #84] @ 2a240 <__cxa_atexit@plt+0x1e534> │ │ │ │ @@ -31051,15 +31051,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2a244 <__cxa_atexit@plt+0x1e538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01088698 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -31227,26 +31227,26 @@ │ │ │ │ ldr r0, [pc, #16] @ 2a500 <__cxa_atexit@plt+0x1e7f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - tsteq r8, r8, asr #23 │ │ │ │ + tsteq r8, r8, lsr #23 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - tsteq r8, r8, lsl #23 │ │ │ │ + tsteq r8, r8, ror #22 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - tsteq r8, r0, lsl #24 │ │ │ │ + tsteq r8, r0, ror #23 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, r0, ror #24 │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ - tsteq r8, ip, lsl #22 │ │ │ │ + tsteq r8, ip, ror #21 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -31278,15 +31278,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x011829dc │ │ │ │ + @ instruction: 0x011829bc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a604 <__cxa_atexit@plt+0x1e8f8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -31296,15 +31296,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a270 <__cxa_atexit@plt+0x1e564> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 2a618 <__cxa_atexit@plt+0x1e90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr r9 │ │ │ │ + tsteq r8, ip, lsl r9 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #8]! │ │ │ │ @@ -31330,15 +31330,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 2a6a8 <__cxa_atexit@plt+0x1e99c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, lsl r9 │ │ │ │ + @ instruction: 0x011828f4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a6d8 <__cxa_atexit@plt+0x1e9cc> │ │ │ │ @@ -31349,15 +31349,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a270 <__cxa_atexit@plt+0x1e564> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 2a6ec <__cxa_atexit@plt+0x1e9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -31377,15 +31377,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 2a764 <__cxa_atexit@plt+0x1ea58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, asr #16 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a794 <__cxa_atexit@plt+0x1ea88> │ │ │ │ @@ -31396,15 +31396,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a270 <__cxa_atexit@plt+0x1e564> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 2a7a8 <__cxa_atexit@plt+0x1ea9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, lsr #15 │ │ │ │ + tsteq r8, ip, lsl #15 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31436,15 +31436,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r8, r8, asr r7 │ │ │ │ + tsteq r8, r8, lsr r7 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2a880 <__cxa_atexit@plt+0x1eb74> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -31455,15 +31455,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 2a270 <__cxa_atexit@plt+0x1e564> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 2a894 <__cxa_atexit@plt+0x1eb88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr #13 │ │ │ │ + tsteq r8, r0, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2a8e8 <__cxa_atexit@plt+0x1ebdc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -31478,24 +31478,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 2a8f4 <__cxa_atexit@plt+0x1ebe8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr r6 │ │ │ │ + tsteq r8, r8, lsl r6 │ │ │ │ tsteq r4, lr, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2a914 <__cxa_atexit@plt+0x1ec08> │ │ │ │ add r8, pc, r8 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ - smlabteq r8, r8, pc, r7 @ │ │ │ │ + smlatbeq r8, r8, pc, r7 @ │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2abc0 <__cxa_atexit@plt+0x1eeb4> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -31698,32 +31698,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x011823f4 │ │ │ │ - tsteq r8, ip, asr r4 │ │ │ │ - @ instruction: 0x01182490 │ │ │ │ + @ instruction: 0x011823d4 │ │ │ │ + tsteq r8, ip, lsr r4 │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r8, ip, ror r4 │ │ │ │ + tsteq r8, ip, asr r4 │ │ │ │ + @ instruction: 0x011824d4 │ │ │ │ @ instruction: 0x011824f4 │ │ │ │ - tsteq r8, r4, lsl r5 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ - tsteq r8, r0, asr #10 │ │ │ │ - @ instruction: 0x011825b8 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ + tsteq r8, r0, lsr #10 │ │ │ │ + @ instruction: 0x01182598 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01182698 │ │ │ │ - smlatbeq r8, r4, sp, r7 │ │ │ │ - @ instruction: 0x011825b4 │ │ │ │ - @ instruction: 0x011824d8 │ │ │ │ - tsteq r8, r4, asr r5 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ + smlabbeq r8, r4, sp, r7 │ │ │ │ + @ instruction: 0x01182594 │ │ │ │ + @ instruction: 0x011824b8 │ │ │ │ + tsteq r8, r4, lsr r5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31759,17 +31759,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 2ad60 <__cxa_atexit@plt+0x1f054> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x011822f0 │ │ │ │ - tsteq r8, r4, lsr r3 │ │ │ │ - tsteq r8, r0, asr #4 │ │ │ │ + @ instruction: 0x011822d0 │ │ │ │ + tsteq r8, r4, lsl r3 │ │ │ │ + tsteq r8, r0, lsr #4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -31803,17 +31803,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 2ae10 <__cxa_atexit@plt+0x1f104> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011821d4 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ + @ instruction: 0x011821b4 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -31842,17 +31842,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2aeac <__cxa_atexit@plt+0x1f1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, lsr #3 │ │ │ │ - tsteq r8, r4, lsl r1 │ │ │ │ - tsteq r8, r0, ror #3 │ │ │ │ + tsteq r8, r0, lsl #3 │ │ │ │ + ldrsheq r2, [r8, -r4] │ │ │ │ + tsteq r8, r0, asr #3 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -31892,19 +31892,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2af74 <__cxa_atexit@plt+0x1f268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, ror #1 │ │ │ │ - tsteq r8, ip, lsl r1 │ │ │ │ - tsteq r8, ip, lsr #32 │ │ │ │ + tsteq r8, r4, asr #1 │ │ │ │ + ldrsheq r2, [r8, -ip] │ │ │ │ + tsteq r8, ip │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strdeq r7, [r8, -r8] │ │ │ │ + ldrdeq r7, [r8, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2aff0 <__cxa_atexit@plt+0x1f2e4> │ │ │ │ ldr r2, [pc, #100] @ 2b000 <__cxa_atexit@plt+0x1f2f4> │ │ │ │ @@ -31932,30 +31932,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2b008 <__cxa_atexit@plt+0x1f2fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01087998 │ │ │ │ - tsteq r8, r8, ror #18 │ │ │ │ + tsteq r8, r8, ror r9 │ │ │ │ + tsteq r8, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r9, r7, sl │ │ │ │ str r8, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 2b040 <__cxa_atexit@plt+0x1f334> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ b 2a924 <__cxa_atexit@plt+0x1ec18> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, r0, lsr r9 │ │ │ │ + tsteq r8, r0, lsl r9 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b084 <__cxa_atexit@plt+0x1f378> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2b0a8 <__cxa_atexit@plt+0x1f39c> │ │ │ │ @@ -32024,22 +32024,22 @@ │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - strdeq r7, [r8, -r8] │ │ │ │ + ldrdeq r7, [r8, -r8] │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - smlabteq r8, ip, r5, r7 │ │ │ │ - tsteq r8, ip, lsl pc │ │ │ │ - smlatbeq r8, r4, r7, r7 │ │ │ │ - tsteq r8, ip, lsl #16 │ │ │ │ - ldrdeq r7, [r8, -r0] │ │ │ │ + smlatbeq r8, ip, r5, r7 │ │ │ │ + @ instruction: 0x01181efc │ │ │ │ + smlabbeq r8, r4, r7, r7 │ │ │ │ + smlatteq r8, ip, r7, r7 │ │ │ │ + @ instruction: 0x010877b0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b1d4 <__cxa_atexit@plt+0x1f4c8> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -32073,16 +32073,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2b26c <__cxa_atexit@plt+0x1f560> │ │ │ │ str r7, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -32116,20 +32116,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5], #4 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ + tsteq r8, r0, lsr r4 │ │ │ │ + tsteq r8, r0, lsl #27 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ tsteq r8, r0, ror r6 │ │ │ │ - tsteq r8, r0, asr r4 │ │ │ │ - tsteq r8, r0, lsr #27 │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ - @ instruction: 0x01087690 │ │ │ │ - tsteq r8, r4, asr r6 │ │ │ │ + tsteq r8, r4, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2b350 <__cxa_atexit@plt+0x1f644> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -32144,24 +32144,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 2b35c <__cxa_atexit@plt+0x1f650> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01181bd0 │ │ │ │ + @ instruction: 0x01181bb0 │ │ │ │ ldrdeq r8, [r4, -lr] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 2b37c <__cxa_atexit@plt+0x1f670> │ │ │ │ add r8, pc, r8 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ - tsteq r8, r4, lsr #12 │ │ │ │ + tsteq r8, r4, lsl #12 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2b628 <__cxa_atexit@plt+0x1f91c> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -32364,32 +32364,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, ip, lsl #19 │ │ │ │ - @ instruction: 0x011819f4 │ │ │ │ - tsteq r8, r8, lsr #20 │ │ │ │ + tsteq r8, ip, ror #18 │ │ │ │ + @ instruction: 0x011819d4 │ │ │ │ + tsteq r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r8, r4, lsl sl │ │ │ │ + @ instruction: 0x011819f4 │ │ │ │ + tsteq r8, ip, ror #20 │ │ │ │ tsteq r8, ip, lsl #21 │ │ │ │ - tsteq r8, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r8, r0, asr #23 │ │ │ │ - @ instruction: 0x01181ad8 │ │ │ │ - tsteq r8, r0, asr fp │ │ │ │ + tsteq r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x01181ab8 │ │ │ │ + tsteq r8, r0, lsr fp │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, r0, lsr ip │ │ │ │ - smlatteq r8, ip, r3, r7 │ │ │ │ - tsteq r8, ip, asr #22 │ │ │ │ - tsteq r8, r0, ror sl │ │ │ │ - tsteq r8, ip, ror #21 │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ + smlabteq r8, ip, r3, r7 │ │ │ │ + tsteq r8, ip, lsr #22 │ │ │ │ + tsteq r8, r0, asr sl │ │ │ │ + tsteq r8, ip, asr #21 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -32425,17 +32425,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 2b7c8 <__cxa_atexit@plt+0x1fabc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r8, lsl #17 │ │ │ │ - tsteq r8, ip, asr #17 │ │ │ │ - @ instruction: 0x011817d8 │ │ │ │ + tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, ip, lsr #17 │ │ │ │ + @ instruction: 0x011817b8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32469,17 +32469,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 2b878 <__cxa_atexit@plt+0x1fb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, ror #14 │ │ │ │ - tsteq r8, r4, ror #15 │ │ │ │ - @ instruction: 0x011817fc │ │ │ │ + tsteq r8, ip, asr #14 │ │ │ │ + tsteq r8, r4, asr #15 │ │ │ │ + @ instruction: 0x011817dc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -32508,17 +32508,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2b914 <__cxa_atexit@plt+0x1fc08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, lsr r7 │ │ │ │ - tsteq r8, ip, lsr #13 │ │ │ │ - tsteq r8, r8, ror r7 │ │ │ │ + tsteq r8, r8, lsl r7 │ │ │ │ + tsteq r8, ip, lsl #13 │ │ │ │ + tsteq r8, r8, asr r7 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -32558,19 +32558,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 2b9dc <__cxa_atexit@plt+0x1fcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ - @ instruction: 0x011816b4 │ │ │ │ - tsteq r8, r4, asr #11 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ + @ instruction: 0x01181694 │ │ │ │ + tsteq r8, r4, lsr #11 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r8, r0, asr #32 │ │ │ │ + tsteq r8, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2ba58 <__cxa_atexit@plt+0x1fd4c> │ │ │ │ ldr r2, [pc, #100] @ 2ba68 <__cxa_atexit@plt+0x1fd5c> │ │ │ │ @@ -32598,30 +32598,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2ba70 <__cxa_atexit@plt+0x1fd64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlatteq r8, r0, pc, r6 @ │ │ │ │ - @ instruction: 0x01086fb0 │ │ │ │ + smlabteq r8, r0, pc, r6 @ │ │ │ │ + @ instruction: 0x01086f90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r9, r7, sl │ │ │ │ str r8, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 2baa8 <__cxa_atexit@plt+0x1fd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ b 2b38c <__cxa_atexit@plt+0x1f680> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, r8, ror pc │ │ │ │ + tsteq r8, r8, asr pc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2baec <__cxa_atexit@plt+0x1fde0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 2bb10 <__cxa_atexit@plt+0x1fe04> │ │ │ │ @@ -32690,22 +32690,22 @@ │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq r8, r4, asr lr │ │ │ │ + tsteq r8, r4, lsr lr │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r8, r4, ror #22 │ │ │ │ - @ instruction: 0x011814b4 │ │ │ │ - tsteq r8, r0, lsl #28 │ │ │ │ - tsteq r8, r4, asr lr │ │ │ │ - tsteq r8, r8, lsr #28 │ │ │ │ + tsteq r8, r4, asr #22 │ │ │ │ + @ instruction: 0x01181494 │ │ │ │ + smlatteq r8, r0, sp, r6 │ │ │ │ + tsteq r8, r4, lsr lr │ │ │ │ + tsteq r8, r8, lsl #28 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bc3c <__cxa_atexit@plt+0x1ff30> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -32739,16 +32739,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r8, r8, ror #5 │ │ │ │ - tsteq r8, ip, ror sp │ │ │ │ + tsteq r8, r8, asr #5 │ │ │ │ + tsteq r8, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2bcd4 <__cxa_atexit@plt+0x1ffc8> │ │ │ │ str r7, [r5], #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -32782,21 +32782,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r5], #4 │ │ │ │ b 102ef4 <__cxa_atexit@plt+0xf71e8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r8, ip, ip, r6 │ │ │ │ - smlatteq r8, r8, r9, r6 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ - smlabbeq r8, r4, ip, r6 │ │ │ │ - ldrdeq r6, [r8, -r8] │ │ │ │ smlatbeq r8, ip, ip, r6 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ + smlabteq r8, r8, r9, r6 │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ + tsteq r8, r4, ror #24 │ │ │ │ + @ instruction: 0x01086cb8 │ │ │ │ + smlabbeq r8, ip, ip, r6 │ │ │ │ + smlatteq r8, r8, r7, r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2be34 <__cxa_atexit@plt+0x20128> │ │ │ │ ldr r3, [pc, #184] @ 2be44 <__cxa_atexit@plt+0x20138> │ │ │ │ @@ -32846,17 +32846,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2be50 <__cxa_atexit@plt+0x20144> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r8, ip, lsl #24 │ │ │ │ - tsteq r8, ip, lsl #4 │ │ │ │ - tsteq r8, ip, lsl r7 │ │ │ │ + smlatteq r8, ip, fp, r6 │ │ │ │ + tsteq r8, ip, ror #3 │ │ │ │ + strdeq r6, [r8, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmn r2, #5 │ │ │ │ ble 2becc <__cxa_atexit@plt+0x201c0> │ │ │ │ adds r1, r2, #1 │ │ │ │ bmi 2becc <__cxa_atexit@plt+0x201c0> │ │ │ │ @@ -32887,29 +32887,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r8, r0, asr #2 │ │ │ │ - tsteq r8, r0, ror r6 │ │ │ │ + tsteq r8, r0, lsr #2 │ │ │ │ + tsteq r8, r0, asr r6 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r7, r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 2bf28 <__cxa_atexit@plt+0x2021c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r8, ip, lsr r6 │ │ │ │ + tsteq r8, ip, lsl r6 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2bfac <__cxa_atexit@plt+0x202a0> │ │ │ │ @@ -32936,16 +32936,16 @@ │ │ │ │ sub r7, r9, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ b 2bfc0 <__cxa_atexit@plt+0x202b4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, lsl #1 │ │ │ │ - ldrsbeq r1, [r8, -ip] │ │ │ │ + tsteq r8, ip, rrx │ │ │ │ + ldrheq r1, [r8, -ip] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2c044 <__cxa_atexit@plt+0x20338> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r0, [r3, #3] │ │ │ │ @@ -33155,28 +33155,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr pc │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ - @ instruction: 0x01180dfc │ │ │ │ + @ instruction: 0x01180ddc │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ - @ instruction: 0x01180db0 │ │ │ │ + @ instruction: 0x01180d90 │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - tsteq r8, r4, asr #28 │ │ │ │ + tsteq r8, r4, lsr #28 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01180fdc │ │ │ │ + @ instruction: 0x01180fbc │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ - tsteq r8, r4, lsl sp │ │ │ │ - tsteq r8, r0, lsl r2 │ │ │ │ + @ instruction: 0x01180cf4 │ │ │ │ + strdeq r6, [r8, -r0] │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2c3ac <__cxa_atexit@plt+0x206a0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -33235,21 +33235,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 2c478 <__cxa_atexit@plt+0x2076c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #28] @ 2c47c <__cxa_atexit@plt+0x20770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01180bb4 │ │ │ │ + @ instruction: 0x01180b94 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r8, r0, ror #24 │ │ │ │ - tsteq r8, ip, asr fp │ │ │ │ + tsteq r8, r0, asr #24 │ │ │ │ + tsteq r8, ip, lsr fp │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r8, r4, asr #23 │ │ │ │ + tsteq r8, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -33269,15 +33269,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 2c4f0 <__cxa_atexit@plt+0x207e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01180a9c │ │ │ │ + tsteq r8, ip, ror sl │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33295,17 +33295,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2c558 <__cxa_atexit@plt+0x2084c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, ip, lsr sl │ │ │ │ + tsteq r8, ip, lsl sl │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r8, ip │ │ │ │ + smlatteq r8, ip, pc, r5 @ │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33339,17 +33339,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r8, ip, lsr #19 │ │ │ │ + tsteq r8, ip, lsl #19 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r8, ip, asr pc │ │ │ │ + tsteq r8, ip, lsr pc │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -33418,19 +33418,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r0, lsr #18 │ │ │ │ - tsteq r8, r4, ror r9 │ │ │ │ - tsteq r8, r4, lsl #19 │ │ │ │ - @ instruction: 0x011809d8 │ │ │ │ - tsteq r8, r8, lsl lr │ │ │ │ + tsteq r8, r0, lsl #18 │ │ │ │ + tsteq r8, r4, asr r9 │ │ │ │ + tsteq r8, r4, ror #18 │ │ │ │ + @ instruction: 0x011809b8 │ │ │ │ + strdeq r5, [r8, -r8] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33456,18 +33456,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2c7e0 <__cxa_atexit@plt+0x20ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, asr r8 │ │ │ │ - tsteq r8, ip, lsr #17 │ │ │ │ + tsteq r8, r8, lsr r8 │ │ │ │ + tsteq r8, ip, lsl #17 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlabbeq r8, r4, sp, r5 │ │ │ │ + tsteq r8, r4, ror #26 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -33493,18 +33493,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2c874 <__cxa_atexit@plt+0x20b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, asr #15 │ │ │ │ - tsteq r8, ip, lsl r8 │ │ │ │ + tsteq r8, r8, lsr #15 │ │ │ │ + @ instruction: 0x011807fc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq r5, [r8, -r0] │ │ │ │ + ldrdeq r5, [r8, -r0] │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33532,18 +33532,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 2c910 <__cxa_atexit@plt+0x20c04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011806b4 │ │ │ │ + @ instruction: 0x01180694 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r8, r4, asr ip │ │ │ │ + tsteq r8, r4, lsr ip │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -33612,19 +33612,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r8, lsl r6 │ │ │ │ - tsteq r8, ip, ror #12 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ - @ instruction: 0x011806d0 │ │ │ │ - tsteq r8, r0, lsl fp │ │ │ │ + @ instruction: 0x011805f8 │ │ │ │ + tsteq r8, ip, asr #12 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ + @ instruction: 0x011806b0 │ │ │ │ + strdeq r5, [r8, -r0] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33650,18 +33650,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2cae8 <__cxa_atexit@plt+0x20ddc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ - tsteq r8, r4, lsr #11 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ + tsteq r8, r4, lsl #11 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r8, ip, ror sl │ │ │ │ + tsteq r8, ip, asr sl │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -33687,18 +33687,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2cb7c <__cxa_atexit@plt+0x20e70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, asr #9 │ │ │ │ - tsteq r8, r4, lsl r5 │ │ │ │ + tsteq r8, r0, lsr #9 │ │ │ │ + @ instruction: 0x011804f4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlatteq r8, r8, r9, r5 │ │ │ │ + smlabteq r8, r8, r9, r5 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33720,18 +33720,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 2cc00 <__cxa_atexit@plt+0x20ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, lsr #7 │ │ │ │ + tsteq r8, ip, lsl #7 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -33800,19 +33800,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, r8, lsr #6 │ │ │ │ - tsteq r8, ip, ror r3 │ │ │ │ - tsteq r8, ip, lsl #7 │ │ │ │ - tsteq r8, r0, ror #7 │ │ │ │ - tsteq r8, r0, lsr #16 │ │ │ │ + tsteq r8, r8, lsl #6 │ │ │ │ + tsteq r8, ip, asr r3 │ │ │ │ + tsteq r8, ip, ror #6 │ │ │ │ + tsteq r8, r0, asr #7 │ │ │ │ + tsteq r8, r0, lsl #16 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33838,18 +33838,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2cdd8 <__cxa_atexit@plt+0x210cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, ror #4 │ │ │ │ - @ instruction: 0x011802b4 │ │ │ │ + tsteq r8, r0, asr #4 │ │ │ │ + @ instruction: 0x01180294 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlabbeq r8, ip, r7, r5 │ │ │ │ + tsteq r8, ip, ror #14 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -33875,18 +33875,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2ce6c <__cxa_atexit@plt+0x21160> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011801d0 │ │ │ │ - tsteq r8, r4, lsr #4 │ │ │ │ + @ instruction: 0x011801b0 │ │ │ │ + tsteq r8, r4, lsl #4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq r5, [r8, -r8] │ │ │ │ + ldrdeq r5, [r8, -r8] │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -33922,17 +33922,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x01180098 │ │ │ │ + tsteq r8, r8, ror r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r8, r0, asr #12 │ │ │ │ + tsteq r8, r0, lsr #12 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -34006,19 +34006,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0117fff8 │ │ │ │ - tsteq r8, ip, asr #32 │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ - ldrheq r0, [r8, -r8] │ │ │ │ - smlatteq r8, r8, r4, r5 │ │ │ │ + @ instruction: 0x0117ffd8 │ │ │ │ + tsteq r8, ip, lsr #32 │ │ │ │ + tsteq r8, r4, asr #32 │ │ │ │ + @ instruction: 0x01180098 │ │ │ │ + smlabteq r8, r8, r4, r5 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -34047,18 +34047,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2d11c <__cxa_atexit@plt+0x21410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r7, r4, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, r8, asr #8 │ │ │ │ + tsteq r8, r8, lsr #8 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34084,18 +34084,18 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #24] @ 2d1b0 <__cxa_atexit@plt+0x214a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117fe90 │ │ │ │ - tstpeq r7, r4, ror #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, asr #29 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x010853b4 │ │ │ │ + @ instruction: 0x01085394 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d1fc <__cxa_atexit@plt+0x214f0> │ │ │ │ @@ -34111,15 +34111,15 @@ │ │ │ │ b 2d21c <__cxa_atexit@plt+0x21510> │ │ │ │ ldr r3, [pc, #20] @ 2d218 <__cxa_atexit@plt+0x2150c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r8, r1, #3 │ │ │ │ @@ -34196,26 +34196,26 @@ │ │ │ │ strb r7, [r2, #2] │ │ │ │ strb r0, [r8, sl] │ │ │ │ add r8, r1, #4 │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 2bfc0 <__cxa_atexit@plt+0x202b4> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - mrseq r5, R8_fiq │ │ │ │ + smlatteq r8, r0, r1, r5 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 2bfc0 <__cxa_atexit@plt+0x202b4> │ │ │ │ - ldrdeq r5, [r8, -ip] │ │ │ │ + @ instruction: 0x010851bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 2d44c <__cxa_atexit@plt+0x21740> │ │ │ │ ldr r3, [pc, #164] @ 2d45c <__cxa_atexit@plt+0x21750> │ │ │ │ @@ -34259,17 +34259,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2d464 <__cxa_atexit@plt+0x21758> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq r5, [r8, -ip] │ │ │ │ - @ instruction: 0x0117fbf0 │ │ │ │ - tsteq r8, r8, lsl #2 │ │ │ │ + ldrdeq r5, [r8, -ip] │ │ │ │ + @ instruction: 0x0117fbd0 │ │ │ │ + smlatteq r8, r8, r0, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmn r2, #5 │ │ │ │ ble 2d4cc <__cxa_atexit@plt+0x217c0> │ │ │ │ adds r1, r2, #1 │ │ │ │ bmi 2d4cc <__cxa_atexit@plt+0x217c0> │ │ │ │ @@ -34291,16 +34291,16 @@ │ │ │ │ b 2d4f4 <__cxa_atexit@plt+0x217e8> │ │ │ │ ldr r7, [pc, #16] @ 2d4e4 <__cxa_atexit@plt+0x217d8> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r7, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r8, r0, r0, r5 │ │ │ │ + tstpeq r7, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r0, rrx │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #1 │ │ │ │ blt 2d538 <__cxa_atexit@plt+0x2182c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -34346,18 +34346,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2d5c4 <__cxa_atexit@plt+0x218b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0117fad4 │ │ │ │ - tstpeq r7, ip, ror #20 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117fab4 │ │ │ │ + tstpeq r7, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq r7, r0, ror #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, asr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d614 <__cxa_atexit@plt+0x21908> │ │ │ │ @@ -34370,16 +34370,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, r4, asr #30 │ │ │ │ + tstpeq r7, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tsteq r8, r4, lsr #30 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2d690 <__cxa_atexit@plt+0x21984> │ │ │ │ @@ -34401,16 +34401,16 @@ │ │ │ │ sub r5, r5, #4 │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 2d6ac <__cxa_atexit@plt+0x219a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117f998 │ │ │ │ - smlabteq r8, r8, lr, r4 │ │ │ │ + tstpeq r7, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r8, r8, lr, r4 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r9, lr │ │ │ │ bcc 2d8b8 <__cxa_atexit@plt+0x21bac> │ │ │ │ mov r3, r5 │ │ │ │ @@ -34552,23 +34552,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [fp] │ │ │ │ ldr fp, [sp] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, r4, lsl #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl #30 │ │ │ │ - tstpeq r7, r4, lsr #17 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f8d0 │ │ │ │ + tstpeq r7, r4, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f8b0 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x0117f7b0 │ │ │ │ - tsteq r8, r0, asr ip │ │ │ │ + @ instruction: 0x0117f790 │ │ │ │ + tsteq r8, r0, lsr ip │ │ │ │ andeq r1, r0, sl, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2db88 <__cxa_atexit@plt+0x21e7c> │ │ │ │ mov sl, r5 │ │ │ │ @@ -34730,18 +34730,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r9, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - tstpeq r7, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, ror #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, ror #11 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, asr #9 @ p-variant is OBSOLETE │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 2dd94 <__cxa_atexit@plt+0x22088> │ │ │ │ @@ -34856,28 +34856,28 @@ │ │ │ │ ldr r7, [pc, #68] @ 2dde8 <__cxa_atexit@plt+0x220dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tstpeq r7, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, ror #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #16 │ │ │ │ - tstpeq r7, r4, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r7, r0, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, ror #4 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r7, ip, ror #5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, asr #5 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0117f2b4 │ │ │ │ + @ instruction: 0x0117f294 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0117f3fc │ │ │ │ - tstpeq r7, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117f3dc │ │ │ │ + @ instruction: 0x0117f2f8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r8, ip, ror r7 │ │ │ │ + tsteq r8, ip, asr r7 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 2dbd0 <__cxa_atexit@plt+0x21ec4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -34896,16 +34896,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, ip, lsl #14 │ │ │ │ + tstpeq r7, r0, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r8, ip, r6, r4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -34973,19 +34973,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrsbeq pc, [r7, -r8] @ │ │ │ │ - tstpeq r7, ip, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, ip, lsr r1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0117f190 │ │ │ │ - smlabteq r8, ip, r5, r4 │ │ │ │ + ldrheq pc, [r7, -r8] @ │ │ │ │ + tstpeq r7, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r8, ip, r5, r4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e008 <__cxa_atexit@plt+0x222fc> │ │ │ │ @@ -35010,18 +35010,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e028 <__cxa_atexit@plt+0x2231c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r7, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, rrx @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0117eff0 │ │ │ │ + tstpeq r7, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r8, ip, lsr r5 │ │ │ │ + tsteq r8, ip, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35046,18 +35046,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e0b8 <__cxa_atexit@plt+0x223ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsl #31 │ │ │ │ - @ instruction: 0x0117efd8 │ │ │ │ + tsteq r7, r4, ror #30 │ │ │ │ + @ instruction: 0x0117efb8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlatbeq r8, ip, r4, r4 │ │ │ │ + smlabbeq r8, ip, r4, r4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -35125,19 +35125,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, r8, ror lr │ │ │ │ - tsteq r7, ip, asr #29 │ │ │ │ - @ instruction: 0x0117eedc │ │ │ │ - tsteq r7, r0, lsr pc │ │ │ │ - tsteq r8, ip, ror #6 │ │ │ │ + tsteq r7, r8, asr lr │ │ │ │ + tsteq r7, ip, lsr #29 │ │ │ │ + @ instruction: 0x0117eebc │ │ │ │ + tsteq r7, r0, lsl pc │ │ │ │ + tsteq r8, ip, asr #6 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e268 <__cxa_atexit@plt+0x2255c> │ │ │ │ @@ -35162,18 +35162,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e288 <__cxa_atexit@plt+0x2257c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117edb0 │ │ │ │ - tsteq r7, r4, lsl #28 │ │ │ │ + @ instruction: 0x0117ed90 │ │ │ │ + tsteq r7, r4, ror #27 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq r4, [r8, -ip] │ │ │ │ + @ instruction: 0x010842bc │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35198,18 +35198,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e318 <__cxa_atexit@plt+0x2260c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsr #26 │ │ │ │ - tsteq r7, r8, ror sp │ │ │ │ + tsteq r7, r4, lsl #26 │ │ │ │ + tsteq r7, r8, asr sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -35277,19 +35277,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, r8, lsl ip │ │ │ │ - tsteq r7, ip, ror #24 │ │ │ │ - tsteq r7, ip, ror ip │ │ │ │ - @ instruction: 0x0117ecd0 │ │ │ │ - tsteq r8, ip, lsl #2 │ │ │ │ + @ instruction: 0x0117ebf8 │ │ │ │ + tsteq r7, ip, asr #24 │ │ │ │ + tsteq r7, ip, asr ip │ │ │ │ + @ instruction: 0x0117ecb0 │ │ │ │ + smlatteq r8, ip, r0, r4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e4c8 <__cxa_atexit@plt+0x227bc> │ │ │ │ @@ -35314,18 +35314,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e4e8 <__cxa_atexit@plt+0x227dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, asr fp │ │ │ │ - tsteq r7, r4, lsr #23 │ │ │ │ + tsteq r7, r0, lsr fp │ │ │ │ + tsteq r7, r4, lsl #23 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r8, ip, ror r0 │ │ │ │ + qaddeq r4, ip, r8 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35350,18 +35350,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e578 <__cxa_atexit@plt+0x2286c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, asr #21 │ │ │ │ - tsteq r7, r8, lsl fp │ │ │ │ + tsteq r7, r4, lsr #21 │ │ │ │ + @ instruction: 0x0117eaf8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlatteq r8, ip, pc, r3 @ │ │ │ │ + smlabteq r8, ip, pc, r3 @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -35429,19 +35429,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0117e9b8 │ │ │ │ - tsteq r7, ip, lsl #20 │ │ │ │ - tsteq r7, ip, lsl sl │ │ │ │ - tsteq r7, r0, ror sl │ │ │ │ - smlatbeq r8, ip, lr, r3 │ │ │ │ + @ instruction: 0x0117e998 │ │ │ │ + tsteq r7, ip, ror #19 │ │ │ │ + @ instruction: 0x0117e9fc │ │ │ │ + tsteq r7, r0, asr sl │ │ │ │ + smlabbeq r8, ip, lr, r3 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2e728 <__cxa_atexit@plt+0x22a1c> │ │ │ │ @@ -35466,18 +35466,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e748 <__cxa_atexit@plt+0x22a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117e8f0 │ │ │ │ - tsteq r7, r4, asr #18 │ │ │ │ + @ instruction: 0x0117e8d0 │ │ │ │ + tsteq r7, r4, lsr #18 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r8, ip, lsl lr │ │ │ │ + strdeq r3, [r8, -ip] │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35502,18 +35502,18 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #24] @ 2e7d8 <__cxa_atexit@plt+0x22acc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, ror #16 │ │ │ │ - @ instruction: 0x0117e8b8 │ │ │ │ + tsteq r7, r4, asr #16 │ │ │ │ + @ instruction: 0x0117e898 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabbeq r8, ip, sp, r3 │ │ │ │ + tsteq r8, ip, ror #26 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -35530,15 +35530,15 @@ │ │ │ │ b 2e848 <__cxa_atexit@plt+0x22b3c> │ │ │ │ ldr r3, [pc, #20] @ 2e844 <__cxa_atexit@plt+0x22b38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, lsr r8 │ │ │ │ + tsteq r7, r0, lsl r8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ @@ -35661,18 +35661,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 2ea54 <__cxa_atexit@plt+0x22d48> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117e698 │ │ │ │ + tsteq r7, r8, ror r6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r8, r0, lsl fp │ │ │ │ + strdeq r3, [r8, -r0] │ │ │ │ andeq r1, r0, sl, ror #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -35796,16 +35796,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - tsteq r7, r4, lsr #8 │ │ │ │ - strdeq r3, [r8, -r8] │ │ │ │ + tsteq r7, r4, lsl #8 │ │ │ │ + ldrdeq r3, [r8, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #28 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2eccc <__cxa_atexit@plt+0x22fc0> │ │ │ │ @@ -35829,18 +35829,18 @@ │ │ │ │ b 2ecdc <__cxa_atexit@plt+0x22fd0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 2ecec <__cxa_atexit@plt+0x22fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, ror sp │ │ │ │ - @ instruction: 0x0117e2b8 │ │ │ │ + tsteq r8, r4, asr sp │ │ │ │ + @ instruction: 0x0117e298 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r8, r0, ror r8 │ │ │ │ + tsteq r8, r0, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r5] │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ @@ -35848,15 +35848,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 2ed34 <__cxa_atexit@plt+0x23028> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r8, r0, lsr r8 │ │ │ │ + tsteq r8, r0, lsl r8 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2edc4 <__cxa_atexit@plt+0x230b8> │ │ │ │ ldr r3, [pc, #160] @ 2edf8 <__cxa_atexit@plt+0x230ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -35900,15 +35900,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - tsteq r8, r0, ror #14 │ │ │ │ + tsteq r8, r0, asr #14 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ @@ -35932,15 +35932,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlatteq r8, r0, r6, r3 │ │ │ │ + smlabteq r8, r0, r6, r3 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #48] @ 2eecc <__cxa_atexit@plt+0x231c0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, #253 @ 0xfd │ │ │ │ orr r2, r2, #65280 @ 0xff00 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -35950,15 +35950,15 @@ │ │ │ │ and r3, r7, r3 │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ movne r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01083698 │ │ │ │ + tsteq r8, r8, ror r6 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ @@ -36041,15 +36041,15 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, r2} │ │ │ │ mov r5, lr │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r8, ip, lsr #10 │ │ │ │ + tsteq r8, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r8, r5, #8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm r8, {r1, r3, r8} │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r7, r2, #1 │ │ │ │ @@ -36057,15 +36057,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [pc, #12] @ 2f078 <__cxa_atexit@plt+0x2336c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - smlatteq r8, ip, r4, r3 │ │ │ │ + smlabteq r8, ip, r4, r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f0d0 <__cxa_atexit@plt+0x233c4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -36122,21 +36122,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 2f194 <__cxa_atexit@plt+0x23488> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ 2f198 <__cxa_atexit@plt+0x2348c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, lsr #29 │ │ │ │ + tsteq r7, r0, lsl #29 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r7, ip, lsr pc │ │ │ │ - tsteq r7, ip, lsr lr │ │ │ │ + tsteq r7, ip, lsl pc │ │ │ │ + tsteq r7, ip, lsl lr │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r8, lsr #29 │ │ │ │ + tsteq r7, r8, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -36156,15 +36156,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 2f20c <__cxa_atexit@plt+0x23500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, lsl #27 │ │ │ │ + tsteq r7, r0, ror #26 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36182,17 +36182,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2f274 <__cxa_atexit@plt+0x23568> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, lsl #26 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatteq r8, ip, r2, r3 │ │ │ │ + smlabteq r8, ip, r2, r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2f2c0 <__cxa_atexit@plt+0x235b4> │ │ │ │ and r3, sl, #3 │ │ │ │ @@ -36207,16 +36207,16 @@ │ │ │ │ str r7, [r5, #12] │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2f2d4 <__cxa_atexit@plt+0x235c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01083798 │ │ │ │ - @ instruction: 0x01083290 │ │ │ │ + tsteq r8, r8, ror r7 │ │ │ │ + tsteq r8, r0, ror r2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #12] │ │ │ │ stmda r5, {r2, r8} │ │ │ │ @@ -36224,15 +36224,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #12] @ 2f314 <__cxa_atexit@plt+0x23608> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r0, r7, #3 │ │ │ │ mov r2, r7 │ │ │ │ cmp r0, #2 │ │ │ │ beq 2f384 <__cxa_atexit@plt+0x23678> │ │ │ │ mov r1, r5 │ │ │ │ @@ -36331,15 +36331,15 @@ │ │ │ │ orr r0, r0, #128 @ 0x80 │ │ │ │ str r7, [r5, #4] │ │ │ │ strb r0, [lr, r1] │ │ │ │ b 2f388 <__cxa_atexit@plt+0x2367c> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - smlatbeq r8, r4, r0, r3 │ │ │ │ + smlabbeq r8, r4, r0, r3 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -36347,15 +36347,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ ldr r7, [pc, #12] @ 2f500 <__cxa_atexit@plt+0x237f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r8, r4, rrx │ │ │ │ + tsteq r8, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f558 <__cxa_atexit@plt+0x2384c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -36412,21 +36412,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 2f61c <__cxa_atexit@plt+0x23910> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #28] @ 2f620 <__cxa_atexit@plt+0x23914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r8, lsl sl │ │ │ │ + @ instruction: 0x0117d9f8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x0117dab4 │ │ │ │ - @ instruction: 0x0117d9b4 │ │ │ │ + @ instruction: 0x0117da94 │ │ │ │ + @ instruction: 0x0117d994 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r0, lsr #20 │ │ │ │ + tsteq r7, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -36446,15 +36446,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 2f694 <__cxa_atexit@plt+0x23988> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0117d8f8 │ │ │ │ + @ instruction: 0x0117d8d8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -36472,26 +36472,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2f6fc <__cxa_atexit@plt+0x239f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0117d898 │ │ │ │ + tsteq r7, r8, ror r8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2f720 <__cxa_atexit@plt+0x23a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #18 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ + tsteq r7, r0, lsl #18 │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 2f7b0 <__cxa_atexit@plt+0x23aa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -36535,23 +36535,23 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #28] @ 2f800 <__cxa_atexit@plt+0x23af4> │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [pc, #20] @ 2f804 <__cxa_atexit@plt+0x23af8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr #15 │ │ │ │ - smlatbeq r8, r4, r2, r3 │ │ │ │ - @ instruction: 0x0117d790 │ │ │ │ - smlabbeq r8, ip, r2, r3 │ │ │ │ - tsteq r8, r4, ror r2 │ │ │ │ + tsteq r7, r8, lsl #15 │ │ │ │ + smlabbeq r8, r4, r2, r3 │ │ │ │ + tsteq r7, r0, ror r7 │ │ │ │ + tsteq r8, ip, ror #4 │ │ │ │ + tsteq r8, r4, asr r2 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - tsteq r7, r8, ror #15 │ │ │ │ - smlatteq r8, r0, r2, r3 │ │ │ │ - ldrdeq r3, [r8, -r8] │ │ │ │ + tsteq r7, r8, asr #15 │ │ │ │ + smlabteq r8, r0, r2, r3 │ │ │ │ + @ instruction: 0x010832b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2f884 <__cxa_atexit@plt+0x23b78> │ │ │ │ @@ -36641,15 +36641,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x0117d6dc │ │ │ │ + @ instruction: 0x0117d6bc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r3, r2 │ │ │ │ bge 2fa00 <__cxa_atexit@plt+0x23cf4> │ │ │ │ ldr r3, [pc, #116] @ 2fa34 <__cxa_atexit@plt+0x23d28> │ │ │ │ @@ -36682,15 +36682,15 @@ │ │ │ │ ldr r3, [pc, #12] @ 2fa38 <__cxa_atexit@plt+0x23d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, ip, lsr #12 │ │ │ │ + tsteq r7, ip, lsl #12 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, #260096 @ 0x3f800 │ │ │ │ orr r2, r2, #1835008 @ 0x1c0000 │ │ │ │ and r2, r7, r2 │ │ │ │ @@ -36737,18 +36737,18 @@ │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r7, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr #10 │ │ │ │ - tsteq r7, ip, ror #10 │ │ │ │ - tsteq r7, r4, ror r5 │ │ │ │ - smlatbeq r8, ip, sl, r2 │ │ │ │ + tsteq r7, r4, lsl #10 │ │ │ │ + tsteq r7, ip, asr #10 │ │ │ │ + tsteq r7, r4, asr r5 │ │ │ │ + smlabbeq r8, ip, sl, r2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fb98 <__cxa_atexit@plt+0x23e8c> │ │ │ │ @@ -36771,18 +36771,18 @@ │ │ │ │ add r0, r3, #16 │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #9 │ │ │ │ - @ instruction: 0x0117d4d4 │ │ │ │ - @ instruction: 0x0117d4dc │ │ │ │ - ldrdeq r2, [r8, -r0] │ │ │ │ + tsteq r7, ip, ror #8 │ │ │ │ + @ instruction: 0x0117d4b4 │ │ │ │ + @ instruction: 0x0117d4bc │ │ │ │ + @ instruction: 0x01082eb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2fc2c <__cxa_atexit@plt+0x23f20> │ │ │ │ ldr r3, [pc, #104] @ 2fc3c <__cxa_atexit@plt+0x23f30> │ │ │ │ @@ -36810,19 +36810,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2fc48 <__cxa_atexit@plt+0x23f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r8, ip, asr lr │ │ │ │ - tsteq r8, r4, asr lr │ │ │ │ - tsteq r8, r4, ror #28 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ + tsteq r8, ip, lsr lr │ │ │ │ tsteq r8, r4, lsr lr │ │ │ │ + tsteq r8, r4, asr #28 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + tsteq r8, r4, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 2fc80 <__cxa_atexit@plt+0x23f74> │ │ │ │ ldr r7, [pc, #40] @ 2fc98 <__cxa_atexit@plt+0x23f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -36833,17 +36833,17 @@ │ │ │ │ ldr r0, [pc, #20] @ 2fc9c <__cxa_atexit@plt+0x23f90> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 2fca0 <__cxa_atexit@plt+0x23f94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r2, [r8, -r0] │ │ │ │ - smlatteq r8, r8, sp, r2 │ │ │ │ - @ instruction: 0x01082db8 │ │ │ │ + ldrdeq r2, [r8, -r0] │ │ │ │ + smlabteq r8, r8, sp, r2 │ │ │ │ + @ instruction: 0x01082d98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2fd60 <__cxa_atexit@plt+0x24054> │ │ │ │ @@ -36891,20 +36891,20 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 2fd94 <__cxa_atexit@plt+0x24088> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - tsteq r7, r8, ror #6 │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ - @ instruction: 0x0117d29c │ │ │ │ + tsteq r7, r8, asr #6 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ + tsteq r7, ip, ror r2 │ │ │ │ @ instruction: 0xfffff588 │ │ │ │ - smlatteq r8, r8, ip, r2 │ │ │ │ - ldrdeq r2, [r8, -r0] │ │ │ │ + smlabteq r8, r8, ip, r2 │ │ │ │ + @ instruction: 0x010827b0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2fe88 <__cxa_atexit@plt+0x2417c> │ │ │ │ ldr r0, [pc, #276] @ 2fed0 <__cxa_atexit@plt+0x241c4> │ │ │ │ @@ -36974,21 +36974,21 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2fee0 <__cxa_atexit@plt+0x241d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsr #2 │ │ │ │ + tsteq r7, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r7, r8, lsr r2 │ │ │ │ - tsteq r7, r8, asr r1 │ │ │ │ - ldrsheq sp, [r7, -r0] │ │ │ │ - tsteq r7, r4, asr #2 │ │ │ │ + tsteq r7, r8, lsl r2 │ │ │ │ + tsteq r7, r8, lsr r1 │ │ │ │ + ldrsbeq sp, [r7, -r0] │ │ │ │ + tsteq r7, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2ff30 <__cxa_atexit@plt+0x24224> │ │ │ │ @@ -37001,15 +37001,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsr r0 │ │ │ │ + tsteq r7, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37029,17 +37029,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2ffb0 <__cxa_atexit@plt+0x242a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, ror #31 │ │ │ │ + tsteq r7, ip, asr #31 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x010825b4 │ │ │ │ + @ instruction: 0x01082594 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 3006c <__cxa_atexit@plt+0x24360> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -37084,19 +37084,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl #30 │ │ │ │ + tsteq r7, r4, ror #29 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0117cff4 │ │ │ │ - tsteq r7, r0, lsl pc │ │ │ │ - tsteq r7, r8, asr #30 │ │ │ │ + @ instruction: 0x0117cfd4 │ │ │ │ + @ instruction: 0x0117cef0 │ │ │ │ + tsteq r7, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 300e0 <__cxa_atexit@plt+0x243d4> │ │ │ │ @@ -37109,15 +37109,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #29 │ │ │ │ + tsteq r7, ip, ror #28 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 302d8 <__cxa_atexit@plt+0x245cc> │ │ │ │ ldr r0, [pc, #592] @ 30360 <__cxa_atexit@plt+0x24654> │ │ │ │ @@ -37266,23 +37266,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0117cdd8 │ │ │ │ - @ instruction: 0x0117cd9c │ │ │ │ + @ instruction: 0x0117cdb8 │ │ │ │ + tsteq r7, ip, ror sp │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x0117cdf4 │ │ │ │ + @ instruction: 0x0117cdd4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r7, r4, ror #28 │ │ │ │ + tsteq r7, r4, asr #28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37310,15 +37310,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 30414 <__cxa_atexit@plt+0x24708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r4, lsl #25 │ │ │ │ + tsteq r7, r4, ror #24 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -37342,15 +37342,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 30494 <__cxa_atexit@plt+0x24788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ + tsteq r7, ip, ror #23 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -37368,15 +37368,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 304fc <__cxa_atexit@plt+0x247f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsl #23 │ │ │ │ + tsteq r7, r8, ror #22 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -37406,15 +37406,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 30594 <__cxa_atexit@plt+0x24888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, lsl #22 │ │ │ │ + tsteq r7, r8, ror #21 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3060c <__cxa_atexit@plt+0x24900> │ │ │ │ ldr r2, [pc, #116] @ 30628 <__cxa_atexit@plt+0x2491c> │ │ │ │ @@ -37444,17 +37444,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr r9 │ │ │ │ + tsteq r7, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, r0, ror r9 │ │ │ │ + tsteq r7, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3066c <__cxa_atexit@plt+0x24960> │ │ │ │ @@ -37464,16 +37464,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl #18 │ │ │ │ - smlatteq r8, r8, lr, r1 │ │ │ │ + tsteq r7, r4, ror #17 │ │ │ │ + smlabteq r8, r8, lr, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 306c4 <__cxa_atexit@plt+0x249b8> │ │ │ │ ldr r7, [pc, #52] @ 306d4 <__cxa_atexit@plt+0x249c8> │ │ │ │ @@ -37488,16 +37488,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 306d8 <__cxa_atexit@plt+0x249cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r2, [r8, -r4] │ │ │ │ - smlabbeq r8, ip, lr, r1 │ │ │ │ + @ instruction: 0x010823b4 │ │ │ │ + tsteq r8, ip, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ @@ -37565,17 +37565,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - @ instruction: 0x0117c798 │ │ │ │ + tsteq r7, r8, ror r7 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - tsteq r8, r4, asr sp │ │ │ │ + tsteq r8, r4, lsr sp │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37642,17 +37642,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ - tsteq r7, r0, ror r6 │ │ │ │ + tsteq r7, r0, asr r6 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - tsteq r8, r0, lsr #24 │ │ │ │ + tsteq r8, r0, lsl #24 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3097c <__cxa_atexit@plt+0x24c70> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #168] @ 30a14 <__cxa_atexit@plt+0x24d08> │ │ │ │ @@ -37697,17 +37697,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ - tsteq r7, r8, ror r5 │ │ │ │ + tsteq r7, r8, asr r5 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - tsteq r8, r4, asr #22 │ │ │ │ + tsteq r8, r4, lsr #22 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r6, [r3, #7] │ │ │ │ @@ -37779,17 +37779,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - tsteq r7, r0, asr r4 │ │ │ │ + tsteq r7, r0, lsr r4 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - strdeq r1, [r8, -ip] │ │ │ │ + ldrdeq r1, [r8, -ip] │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30be8 <__cxa_atexit@plt+0x24edc> │ │ │ │ @@ -37819,18 +37819,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 30c0c <__cxa_atexit@plt+0x24f00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - tsteq r7, r0, lsl #7 │ │ │ │ + tsteq r7, r0, ror #6 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r8, r8, asr r9 │ │ │ │ + tsteq r8, r8, lsr r9 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 30d00 <__cxa_atexit@plt+0x24ff4> │ │ │ │ ldr r0, [pc, #276] @ 30d48 <__cxa_atexit@plt+0x2503c> │ │ │ │ @@ -37900,21 +37900,21 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 30d58 <__cxa_atexit@plt+0x2504c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117c2b4 │ │ │ │ + @ instruction: 0x0117c294 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r7, r0, asr #7 │ │ │ │ - tsteq r7, r0, ror #5 │ │ │ │ - tsteq r7, r8, ror r2 │ │ │ │ - tsteq r7, ip, asr #5 │ │ │ │ + tsteq r7, r0, lsr #7 │ │ │ │ + tsteq r7, r0, asr #5 │ │ │ │ + tsteq r7, r8, asr r2 │ │ │ │ + tsteq r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30da8 <__cxa_atexit@plt+0x2509c> │ │ │ │ @@ -37927,15 +37927,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, asr #3 │ │ │ │ + tsteq r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37955,17 +37955,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 30e28 <__cxa_atexit@plt+0x2511c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, ror r1 │ │ │ │ + tsteq r7, r4, asr r1 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r8, ip, lsr r7 │ │ │ │ + tsteq r8, ip, lsl r7 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 30ee4 <__cxa_atexit@plt+0x251d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -38010,19 +38010,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #1 │ │ │ │ + tsteq r7, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r7, ip, ror r1 │ │ │ │ - @ instruction: 0x0117c098 │ │ │ │ - ldrsbeq ip, [r7, -r0] │ │ │ │ + tsteq r7, ip, asr r1 │ │ │ │ + tsteq r7, r8, ror r0 │ │ │ │ + ldrheq ip, [r7, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 30f58 <__cxa_atexit@plt+0x2524c> │ │ │ │ @@ -38035,15 +38035,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl r0 │ │ │ │ + @ instruction: 0x0117bff4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 31150 <__cxa_atexit@plt+0x25444> │ │ │ │ ldr r0, [pc, #592] @ 311d8 <__cxa_atexit@plt+0x254cc> │ │ │ │ @@ -38192,23 +38192,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r0, ror #30 │ │ │ │ - tsteq r7, r4, lsr #30 │ │ │ │ + tsteq r7, r0, asr #30 │ │ │ │ + tsteq r7, r4, lsl #30 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tsteq r7, ip, ror pc │ │ │ │ + tsteq r7, ip, asr pc │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r7, ip, ror #31 │ │ │ │ + tsteq r7, ip, asr #31 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0117bfbc │ │ │ │ + @ instruction: 0x0117bf9c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38236,15 +38236,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3128c <__cxa_atexit@plt+0x25580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, ip, lsl #28 │ │ │ │ + tsteq r7, ip, ror #27 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -38268,15 +38268,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3130c <__cxa_atexit@plt+0x25600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117bd94 │ │ │ │ + tsteq r7, r4, ror sp │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -38294,15 +38294,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 31374 <__cxa_atexit@plt+0x25668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsl sp │ │ │ │ + @ instruction: 0x0117bcf0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -38332,15 +38332,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3140c <__cxa_atexit@plt+0x25700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0117bc90 │ │ │ │ + tsteq r7, r0, ror ip │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 31484 <__cxa_atexit@plt+0x25778> │ │ │ │ ldr r2, [pc, #116] @ 314a0 <__cxa_atexit@plt+0x25794> │ │ │ │ @@ -38370,17 +38370,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, asr #21 │ │ │ │ + tsteq r7, r0, lsr #21 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0117baf8 │ │ │ │ + @ instruction: 0x0117bad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 314e4 <__cxa_atexit@plt+0x257d8> │ │ │ │ @@ -38390,16 +38390,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #21 │ │ │ │ - tsteq r8, r0, ror r0 │ │ │ │ + tsteq r7, ip, ror #20 │ │ │ │ + qaddeq r1, r0, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3153c <__cxa_atexit@plt+0x25830> │ │ │ │ ldr r7, [pc, #52] @ 3154c <__cxa_atexit@plt+0x25840> │ │ │ │ @@ -38414,16 +38414,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 31550 <__cxa_atexit@plt+0x25844> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r8, r4, ror #10 │ │ │ │ - tsteq r8, r4, lsl r0 │ │ │ │ + tsteq r8, r4, asr #10 │ │ │ │ + strdeq r0, [r8, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ @@ -38491,17 +38491,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - tsteq r7, r0, lsr #18 │ │ │ │ + tsteq r7, r0, lsl #18 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldrdeq r0, [r8, -ip] │ │ │ │ + @ instruction: 0x01080ebc │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -38568,17 +38568,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ - @ instruction: 0x0117b7f8 │ │ │ │ + @ instruction: 0x0117b7d8 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - smlatbeq r8, r8, sp, r0 │ │ │ │ + smlabbeq r8, r8, sp, r0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31848 <__cxa_atexit@plt+0x25b3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -38623,17 +38623,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ - tsteq r7, ip, lsl r7 │ │ │ │ + @ instruction: 0x0117b6fc │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - smlabteq r8, ip, ip, r0 │ │ │ │ + smlatbeq r8, ip, ip, r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r6, [r3, #7] │ │ │ │ @@ -38705,17 +38705,17 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - @ instruction: 0x0117b5d8 │ │ │ │ + @ instruction: 0x0117b5b8 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - smlabbeq r8, r4, fp, r0 │ │ │ │ + tsteq r8, r4, ror #22 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 31a60 <__cxa_atexit@plt+0x25d54> │ │ │ │ @@ -38745,15 +38745,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 31a84 <__cxa_atexit@plt+0x25d78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ @@ -38778,15 +38778,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 31b00 <__cxa_atexit@plt+0x25df4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01080fbc │ │ │ │ + @ instruction: 0x01080f9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r7, r7, r2 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -38955,26 +38955,26 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - tsteq r7, r4, lsl #6 │ │ │ │ + tsteq r7, r4, ror #5 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - tsteq r7, r0, asr #5 │ │ │ │ + tsteq r7, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - tsteq r7, r0, asr #6 │ │ │ │ + tsteq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r7, r0, ror r4 │ │ │ │ + tsteq r7, r0, asr r4 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - tsteq r7, ip, lsr r2 │ │ │ │ + tsteq r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39004,15 +39004,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r7, r0, lsl r1 │ │ │ │ + ldrsheq fp, [r7, -r0] │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31ed8 <__cxa_atexit@plt+0x261cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39034,15 +39034,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 31b2c <__cxa_atexit@plt+0x25e20> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117b194 │ │ │ │ + tsteq r7, r4, ror r1 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39066,15 +39066,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 31f88 <__cxa_atexit@plt+0x2627c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsr r0 │ │ │ │ + tsteq r7, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 31fd4 <__cxa_atexit@plt+0x262c8> │ │ │ │ @@ -39097,15 +39097,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 31b2c <__cxa_atexit@plt+0x25e20> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117b098 │ │ │ │ + tsteq r7, r8, ror r0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39123,15 +39123,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 3206c <__cxa_atexit@plt+0x26360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsr pc │ │ │ │ + tsteq r7, r4, lsl pc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 320b8 <__cxa_atexit@plt+0x263ac> │ │ │ │ @@ -39154,15 +39154,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 31b2c <__cxa_atexit@plt+0x25e20> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117afb4 │ │ │ │ + @ instruction: 0x0117af94 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39195,15 +39195,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r7, ip, lsl lr │ │ │ │ + @ instruction: 0x0117adfc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 321d4 <__cxa_atexit@plt+0x264c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -39226,15 +39226,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 31b2c <__cxa_atexit@plt+0x25e20> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0117ae98 │ │ │ │ + tsteq r7, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 32254 <__cxa_atexit@plt+0x26548> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -39249,15 +39249,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 32260 <__cxa_atexit@plt+0x26554> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr #25 │ │ │ │ + tsteq r7, ip, lsr #25 │ │ │ │ ldrdeq r2, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 322b4 <__cxa_atexit@plt+0x265a8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39273,15 +39273,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 322c0 <__cxa_atexit@plt+0x265b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #24 │ │ │ │ + tsteq r7, ip, asr #24 │ │ │ │ tsteq r4, sp, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 32314 <__cxa_atexit@plt+0x26608> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39297,15 +39297,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 32320 <__cxa_atexit@plt+0x26614> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ + tsteq r7, ip, ror #23 │ │ │ │ strdeq r1, [r4, -r3] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 32374 <__cxa_atexit@plt+0x26668> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39321,15 +39321,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 32380 <__cxa_atexit@plt+0x26674> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #23 │ │ │ │ + tsteq r7, ip, lsl #23 │ │ │ │ tsteq r4, r3, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 323d4 <__cxa_atexit@plt+0x266c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39345,15 +39345,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 323e0 <__cxa_atexit@plt+0x266d4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr #22 │ │ │ │ + tsteq r7, ip, lsr #22 │ │ │ │ strdeq r1, [r4, -r7] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 32434 <__cxa_atexit@plt+0x26728> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39369,15 +39369,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 32440 <__cxa_atexit@plt+0x26734> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #21 │ │ │ │ + tsteq r7, ip, asr #21 │ │ │ │ smlabbeq r4, r7, lr, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 32494 <__cxa_atexit@plt+0x26788> │ │ │ │ mov r0, r4 │ │ │ │ @@ -39393,15 +39393,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 324a0 <__cxa_atexit@plt+0x26794> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl #21 │ │ │ │ + tsteq r7, ip, ror #20 │ │ │ │ tsteq r4, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -39425,31 +39425,31 @@ │ │ │ │ b 102c48 <__cxa_atexit@plt+0xf6f3c> │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 32530 <__cxa_atexit@plt+0x26824> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, r8, r6, r0 │ │ │ │ - tsteq r7, r0, ror #22 │ │ │ │ - ldrdeq r0, [r8, -r8] │ │ │ │ - @ instruction: 0x010805bc │ │ │ │ - smlatteq r8, r0, r6, r0 │ │ │ │ - smlatteq r8, r4, r6, r0 │ │ │ │ + tsteq r8, r8, ror #12 │ │ │ │ + tsteq r7, r0, asr #22 │ │ │ │ + @ instruction: 0x010806b8 │ │ │ │ + @ instruction: 0x0108059c │ │ │ │ + smlabteq r8, r0, r6, r0 │ │ │ │ + smlabteq r8, r4, r6, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #12] @ 32554 <__cxa_atexit@plt+0x26848> │ │ │ │ ldr sl, [pc, #12] @ 32558 <__cxa_atexit@plt+0x2684c> │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ b 102c48 <__cxa_atexit@plt+0xf6f3c> │ │ │ │ - tsteq r8, ip, ror #10 │ │ │ │ - @ instruction: 0x01080690 │ │ │ │ - tsteq r8, r0, lsr #14 │ │ │ │ + tsteq r8, ip, asr #10 │ │ │ │ + tsteq r8, r0, ror r6 │ │ │ │ + tsteq r8, r0, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 32640 <__cxa_atexit@plt+0x26934> │ │ │ │ ldr r3, [pc, #208] @ 32650 <__cxa_atexit@plt+0x26944> │ │ │ │ @@ -39505,16 +39505,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3265c <__cxa_atexit@plt+0x26950> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r8, ip, asr #12 │ │ │ │ - tsteq r8, r0, lsr #12 │ │ │ │ + tsteq r8, ip, lsr #12 │ │ │ │ + tsteq r8, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -39526,15 +39526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 326a4 <__cxa_atexit@plt+0x26998> │ │ │ │ b 326bc <__cxa_atexit@plt+0x269b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r0, [r8, -r0] │ │ │ │ + @ instruction: 0x010805b0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 326e4 <__cxa_atexit@plt+0x269d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -39549,15 +39549,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ beq 32700 <__cxa_atexit@plt+0x269f4> │ │ │ │ b 32718 <__cxa_atexit@plt+0x26a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r8, r8, asr r5 │ │ │ │ + tsteq r8, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 32740 <__cxa_atexit@plt+0x26a34> │ │ │ │ ldr r9, [pc, #264] @ 32834 <__cxa_atexit@plt+0x26b28> │ │ │ │ ldr sl, [pc, #264] @ 32838 <__cxa_atexit@plt+0x26b2c> │ │ │ │ @@ -39617,26 +39617,26 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 32830 <__cxa_atexit@plt+0x26b24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, ip, r3, r0 │ │ │ │ - tsteq r7, ip, asr #17 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ - @ instruction: 0x010803b8 │ │ │ │ + tsteq r8, ip, ror #6 │ │ │ │ + tsteq r7, ip, lsr #17 │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ + @ instruction: 0x01080398 │ │ │ │ + tsteq r8, r0, asr #6 │ │ │ │ + smlabteq r8, r4, r3, r0 │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ - smlatteq r8, r4, r3, r0 │ │ │ │ - smlabbeq r8, r0, r3, r0 │ │ │ │ - smlatbeq r8, r4, r4, r0 │ │ │ │ - @ instruction: 0x01080394 │ │ │ │ - strdeq r0, [r8, -r4] │ │ │ │ - ldrdeq r0, [r8, -r0] │ │ │ │ - strdeq r0, [r8, -r4] │ │ │ │ + smlabbeq r8, r4, r4, r0 │ │ │ │ + tsteq r8, r4, ror r3 │ │ │ │ + ldrdeq r0, [r8, -r4] │ │ │ │ + @ instruction: 0x010802b0 │ │ │ │ + ldrdeq r0, [r8, -r4] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ cmp r2, r1 │ │ │ │ bge 32914 <__cxa_atexit@plt+0x26c08> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -39783,27 +39783,27 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ - tsteq r8, r8, ror #2 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ - smlatbeq r8, r0, r1, r0 │ │ │ │ - tsteq r7, r0, lsl #13 │ │ │ │ - tsteq r8, r0, lsr #2 │ │ │ │ - ldrdeq r0, [r8, -ip] │ │ │ │ - smlatbeq r8, r8, r1, r0 │ │ │ │ - tsteq r8, ip, lsr r1 │ │ │ │ - ldrdeq r0, [r8, -r8] │ │ │ │ - tsteq r8, r8, ror r1 │ │ │ │ - tsteq r8, r0, asr r1 │ │ │ │ + tsteq r8, r8, asr #2 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ + smlabbeq r8, r0, r1, r0 │ │ │ │ + tsteq r7, r0, ror #12 │ │ │ │ + mrseq r0, (UNDEF: 24) │ │ │ │ + strheq r0, [r8, -ip] │ │ │ │ + smlabbeq r8, r8, r1, r0 │ │ │ │ + tsteq r8, ip, lsl r1 │ │ │ │ + strheq r0, [r8, -r8] │ │ │ │ + tsteq r8, r8, asr r1 │ │ │ │ + tsteq r8, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 32b18 <__cxa_atexit@plt+0x26e0c> │ │ │ │ ldr r9, [pc, #192] @ 32bc4 <__cxa_atexit@plt+0x26eb8> │ │ │ │ ldr sl, [pc, #192] @ 32bc8 <__cxa_atexit@plt+0x26ebc> │ │ │ │ @@ -39851,24 +39851,24 @@ │ │ │ │ ldr sl, [pc, #56] @ 32be8 <__cxa_atexit@plt+0x26edc> │ │ │ │ add sl, pc, sl │ │ │ │ b 102c48 <__cxa_atexit@plt+0xf6f3c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r7, r8, pc, pc @ │ │ │ │ - smlabbeq r8, ip, r0, r0 │ │ │ │ - tsteq r8, r4, lsl r0 │ │ │ │ - @ instruction: 0x0117a4f4 │ │ │ │ - @ instruction: 0x0107ff94 │ │ │ │ - tstpeq r7, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ - tsteq r8, ip, lsl r0 │ │ │ │ - @ instruction: 0x0107ffb0 │ │ │ │ - tstpeq r7, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r7, -r0] │ │ │ │ + smlabbeq r7, r8, pc, pc @ │ │ │ │ + tsteq r8, ip, rrx │ │ │ │ + strdeq pc, [r7, -r4] │ │ │ │ + @ instruction: 0x0117a4d4 │ │ │ │ + tstpeq r7, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r7, -ip] │ │ │ │ + @ instruction: 0x0107ff90 │ │ │ │ + tstpeq r7, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r7, -r0] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 32c78 <__cxa_atexit@plt+0x26f6c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -39904,17 +39904,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 32c9c <__cxa_atexit@plt+0x26f90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r0, lsl r3 │ │ │ │ + @ instruction: 0x0117a2f0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0107ff94 │ │ │ │ + tstpeq r7, r4, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 32bec <__cxa_atexit@plt+0x26ee0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -39952,17 +39952,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 32d5c <__cxa_atexit@plt+0x27050> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, asr r2 │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq pc, [r7, -r4] │ │ │ │ + @ instruction: 0x0107feb4 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39995,17 +39995,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 32e08 <__cxa_atexit@plt+0x270fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsr #3 │ │ │ │ + tsteq r7, r0, lsl #3 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq r7, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 32e74 <__cxa_atexit@plt+0x27168> │ │ │ │ @@ -40030,15 +40030,15 @@ │ │ │ │ ldr r6, [pc, #24] @ 32e94 <__cxa_atexit@plt+0x27188> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ + tsteq r7, r8, ror #1 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40078,17 +40078,17 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 32f54 <__cxa_atexit@plt+0x27248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, ip, asr r0 │ │ │ │ + tsteq r7, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq pc, [r7, -ip] │ │ │ │ + @ instruction: 0x0107fcbc │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 32e98 <__cxa_atexit@plt+0x2718c> │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -40114,15 +40114,15 @@ │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr pc │ │ │ │ + tsteq r7, ip, lsr pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 33034 <__cxa_atexit@plt+0x27328> │ │ │ │ ldr r2, [pc, #76] @ 3304c <__cxa_atexit@plt+0x27340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -40141,15 +40141,15 @@ │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #29 │ │ │ │ + tsteq r7, ip, asr #29 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 330a0 <__cxa_atexit@plt+0x27394> │ │ │ │ ldr r2, [pc, #76] @ 330b8 <__cxa_atexit@plt+0x273ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -40168,15 +40168,15 @@ │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #29 │ │ │ │ + tsteq r7, r0, ror #28 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3310c <__cxa_atexit@plt+0x27400> │ │ │ │ ldr r2, [pc, #76] @ 33124 <__cxa_atexit@plt+0x27418> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -40195,15 +40195,15 @@ │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsl lr │ │ │ │ + @ instruction: 0x01179df4 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 33150 <__cxa_atexit@plt+0x27444> │ │ │ │ str r7, [r5, #-12]! │ │ │ │ @@ -40380,26 +40380,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ - tsteq r7, ip, asr #25 │ │ │ │ + tsteq r7, ip, lsr #25 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - tsteq r7, r8, lsl #25 │ │ │ │ + tsteq r7, r8, ror #24 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - tsteq r7, ip, lsl #26 │ │ │ │ + tsteq r7, ip, ror #25 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ - tsteq r7, r0, lsl #24 │ │ │ │ + tsteq r7, r0, ror #23 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -40431,15 +40431,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01179ad4 │ │ │ │ + @ instruction: 0x01179ab4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -40477,16 +40477,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - tsteq r7, r8, ror #19 │ │ │ │ - @ instruction: 0x01179abc │ │ │ │ + tsteq r7, r8, asr #19 │ │ │ │ + @ instruction: 0x01179a9c │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r2, #16]! │ │ │ │ @@ -40512,15 +40512,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 33620 <__cxa_atexit@plt+0x27914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117999c │ │ │ │ + tsteq r7, ip, ror r9 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -40559,16 +40559,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - tsteq r7, r0, lsr #17 │ │ │ │ - tsteq r7, r4, ror r9 │ │ │ │ + tsteq r7, r0, lsl #17 │ │ │ │ + tsteq r7, r4, asr r9 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r3, #12]! │ │ │ │ @@ -40588,15 +40588,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 33750 <__cxa_atexit@plt+0x27a44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, asr r8 │ │ │ │ + tsteq r7, r4, lsr r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -40635,16 +40635,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - tsteq r7, r0, ror r7 │ │ │ │ - tsteq r7, r4, asr #16 │ │ │ │ + tsteq r7, r0, asr r7 │ │ │ │ + tsteq r7, r4, lsr #16 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40676,15 +40676,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x011796f8 │ │ │ │ + @ instruction: 0x011796d8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -40724,16 +40724,16 @@ │ │ │ │ mov r7, fp │ │ │ │ b 33158 <__cxa_atexit@plt+0x2744c> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ - tsteq r7, r4, ror #13 │ │ │ │ + @ instruction: 0x011795f0 │ │ │ │ + tsteq r7, r4, asr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 33a24 <__cxa_atexit@plt+0x27d18> │ │ │ │ mov r3, r5 │ │ │ │ @@ -40790,15 +40790,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffff748 │ │ │ │ - tstpeq r7, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 33af0 <__cxa_atexit@plt+0x27de4> │ │ │ │ @@ -40857,16 +40857,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011794b0 │ │ │ │ - tsteq r7, ip, lsl #10 │ │ │ │ + @ instruction: 0x01179490 │ │ │ │ + tsteq r7, ip, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 33bc8 <__cxa_atexit@plt+0x27ebc> │ │ │ │ ldr r7, [pc, #52] @ 33bd8 <__cxa_atexit@plt+0x27ecc> │ │ │ │ @@ -40881,15 +40881,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 33bdc <__cxa_atexit@plt+0x27ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq pc, [r7, -r0] │ │ │ │ + strheq pc, [r7, -r0] @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r1, r3 │ │ │ │ bge 33c58 <__cxa_atexit@plt+0x27f4c> │ │ │ │ @@ -41050,15 +41050,15 @@ │ │ │ │ b 34a90 <__cxa_atexit@plt+0x28d84> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - tsteq r7, ip, lsr #6 │ │ │ │ + tsteq r7, ip, lsl #6 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsl r3, r3, #12 │ │ │ │ @@ -41171,15 +41171,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01178fb0 │ │ │ │ + @ instruction: 0x01178f90 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41268,15 +41268,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, ip, lsr #28 │ │ │ │ + tsteq r7, ip, lsl #28 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ add r3, r3, #2 │ │ │ │ @@ -41385,15 +41385,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, asr ip │ │ │ │ + tsteq r7, r8, lsr ip │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41482,15 +41482,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01178ad4 │ │ │ │ + @ instruction: 0x01178ab4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -41597,15 +41597,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ + tsteq r7, r8, ror #17 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41693,15 +41693,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, lsl #15 │ │ │ │ + tsteq r7, r8, ror #14 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -41818,15 +41818,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01178594 │ │ │ │ + tsteq r7, r4, ror r5 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -41915,15 +41915,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ + @ instruction: 0x011783f0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 34c70 <__cxa_atexit@plt+0x28f64> │ │ │ │ @@ -41949,16 +41949,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr #5 │ │ │ │ - tsteq r7, r8, lsl #7 │ │ │ │ + tsteq r7, ip, lsl #5 │ │ │ │ + tsteq r7, r8, ror #6 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 34cf4 <__cxa_atexit@plt+0x28fe8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -41982,16 +41982,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr #4 │ │ │ │ - tsteq r7, r4, lsl #6 │ │ │ │ + tsteq r7, r4, lsl #4 │ │ │ │ + tsteq r7, r4, ror #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 34d78 <__cxa_atexit@plt+0x2906c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -42015,16 +42015,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #3 │ │ │ │ - tsteq r7, r0, lsl #5 │ │ │ │ + tsteq r7, r0, lsl #3 │ │ │ │ + tsteq r7, r0, ror #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 34dfc <__cxa_atexit@plt+0x290f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -42048,16 +42048,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl r1 │ │ │ │ - @ instruction: 0x011781fc │ │ │ │ + ldrsheq r8, [r7, -ip] │ │ │ │ + @ instruction: 0x011781dc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3505c <__cxa_atexit@plt+0x29350> │ │ │ │ ldr r1, [r9, #3] │ │ │ │ @@ -42214,23 +42214,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r7, r8, asr #32 │ │ │ │ + tsteq r7, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0x01177fb8 │ │ │ │ - tsteq r7, r4, asr #31 │ │ │ │ - @ instruction: 0x01177ff8 │ │ │ │ + @ instruction: 0x01177f98 │ │ │ │ + tsteq r7, r4, lsr #31 │ │ │ │ + @ instruction: 0x01177fd8 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - tsteq r7, r0, lsl #31 │ │ │ │ - tsteq r7, r4, lsl #30 │ │ │ │ - tsteq r7, r8, lsl #30 │ │ │ │ + tsteq r7, r0, ror #30 │ │ │ │ + tsteq r7, r4, ror #29 │ │ │ │ + tsteq r7, r8, ror #29 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov sl, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 35188 <__cxa_atexit@plt+0x2947c> │ │ │ │ @@ -42279,17 +42279,17 @@ │ │ │ │ ldr r7, [pc, #32] @ 351c0 <__cxa_atexit@plt+0x294b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #28] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x01177ddc │ │ │ │ - tsteq r7, r0, lsl #28 │ │ │ │ - @ instruction: 0x01177db0 │ │ │ │ + @ instruction: 0x01177dbc │ │ │ │ + tsteq r7, r0, ror #27 │ │ │ │ + @ instruction: 0x01177d90 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 350d4 <__cxa_atexit@plt+0x293c8> │ │ │ │ @@ -42339,17 +42339,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 352b0 <__cxa_atexit@plt+0x295a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ - @ instruction: 0x01177cdc │ │ │ │ - @ instruction: 0x01177cb0 │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ + @ instruction: 0x01177cbc │ │ │ │ + @ instruction: 0x01177c90 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -42388,17 +42388,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 35374 <__cxa_atexit@plt+0x29668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - tsteq r7, r0, ror ip │ │ │ │ - tsteq r7, ip, lsr #24 │ │ │ │ - tsteq r7, r4, lsl #24 │ │ │ │ + tsteq r7, r0, asr ip │ │ │ │ + tsteq r7, ip, lsl #24 │ │ │ │ + tsteq r7, r4, ror #23 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42451,17 +42451,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #28] @ 35470 <__cxa_atexit@plt+0x29764> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ - tsteq r7, r8, asr fp │ │ │ │ - tsteq r7, r8, lsl #22 │ │ │ │ - tsteq r7, r0, ror #21 │ │ │ │ + tsteq r7, r8, lsr fp │ │ │ │ + tsteq r7, r8, ror #21 │ │ │ │ + tsteq r7, r0, asr #21 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 35378 <__cxa_atexit@plt+0x2966c> │ │ │ │ @@ -42622,21 +42622,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x011779dc │ │ │ │ - @ instruction: 0x011779f0 │ │ │ │ - tsteq r7, r4, ror #18 │ │ │ │ - tsteq r7, r8, lsl r9 │ │ │ │ - tsteq r7, r0, lsl #19 │ │ │ │ - tsteq r7, r8, asr sl │ │ │ │ - tsteq r7, r0, asr #19 │ │ │ │ + @ instruction: 0x011779bc │ │ │ │ + @ instruction: 0x011779d0 │ │ │ │ + tsteq r7, r4, asr #18 │ │ │ │ + @ instruction: 0x011778f8 │ │ │ │ + tsteq r7, r0, ror #18 │ │ │ │ + tsteq r7, r8, lsr sl │ │ │ │ + tsteq r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42669,16 +42669,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 357d4 <__cxa_atexit@plt+0x29ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r4, ror r8 │ │ │ │ - tsteq r7, r8, ror #15 │ │ │ │ + tsteq r7, r4, asr r8 │ │ │ │ + tsteq r7, r8, asr #15 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -42707,16 +42707,16 @@ │ │ │ │ b 34e2c <__cxa_atexit@plt+0x29120> │ │ │ │ ldr r3, [pc, #24] @ 3586c <__cxa_atexit@plt+0x29b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, asr r7 │ │ │ │ - @ instruction: 0x011777b4 │ │ │ │ + tsteq r7, r8, lsr r7 │ │ │ │ + @ instruction: 0x01177794 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -42741,16 +42741,16 @@ │ │ │ │ b 34e2c <__cxa_atexit@plt+0x29120> │ │ │ │ ldr r3, [pc, #24] @ 358f4 <__cxa_atexit@plt+0x29be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, asr #13 │ │ │ │ - tsteq r7, ip, lsr r7 │ │ │ │ + tsteq r7, r0, lsr #13 │ │ │ │ + tsteq r7, ip, lsl r7 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -42785,16 +42785,16 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 359a4 <__cxa_atexit@plt+0x29c98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, lsr #13 │ │ │ │ - tsteq r7, ip, lsl r6 │ │ │ │ + tsteq r7, r8, lsl #13 │ │ │ │ + @ instruction: 0x011775fc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 358f8 <__cxa_atexit@plt+0x29bec> │ │ │ │ @@ -42831,15 +42831,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 35a54 <__cxa_atexit@plt+0x29d48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r7, r0, ror #4 │ │ │ │ + tsteq r7, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -42931,20 +42931,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 35be8 <__cxa_atexit@plt+0x29edc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, asr r5 │ │ │ │ + tsteq r7, ip, lsr r5 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r0, lsr #10 │ │ │ │ - tsteq r7, r4, lsr r5 │ │ │ │ + tsteq r7, r0, lsl #10 │ │ │ │ + tsteq r7, r4, lsl r5 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ - tsteq r7, r4, lsl #9 │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -42980,18 +42980,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 35cb0 <__cxa_atexit@plt+0x29fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - @ instruction: 0x011773b0 │ │ │ │ + @ instruction: 0x01177390 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0107c8b0 │ │ │ │ + @ instruction: 0x0107c890 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ cmp r7, fp │ │ │ │ bcc 35da8 <__cxa_atexit@plt+0x2a09c> │ │ │ │ ldr r3, [pc, #224] @ 35db8 <__cxa_atexit@plt+0x2a0ac> │ │ │ │ @@ -43051,16 +43051,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 35dc4 <__cxa_atexit@plt+0x2a0b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - strdeq ip, [r7, -r8] │ │ │ │ - smlatbeq r7, r0, r7, ip │ │ │ │ + ldrdeq ip, [r7, -r8] │ │ │ │ + smlabbeq r7, r0, r7, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ @@ -43101,15 +43101,15 @@ │ │ │ │ bx r0 │ │ │ │ cmp r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ movle r7, r2 │ │ │ │ b 35e48 <__cxa_atexit@plt+0x2a13c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq ip, [r7, -ip] │ │ │ │ + @ instruction: 0x0107c6bc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp r0, r1, asr #2 │ │ │ │ @@ -43132,15 +43132,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ cmp r0, r1 │ │ │ │ mov r7, r1 │ │ │ │ movle r7, r0 │ │ │ │ b 35ed8 <__cxa_atexit@plt+0x2a1cc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, r0, ror #12 │ │ │ │ + tsteq r7, r0, asr #12 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 35f9c <__cxa_atexit@plt+0x2a290> │ │ │ │ @@ -43172,16 +43172,16 @@ │ │ │ │ add r2, r9, r0 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5, #20] │ │ │ │ b 35fb0 <__cxa_atexit@plt+0x2a2a4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #1 │ │ │ │ - tsteq r7, r4, ror #1 │ │ │ │ + tsteq r7, ip, rrx │ │ │ │ + tsteq r7, r4, asr #1 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 36038 <__cxa_atexit@plt+0x2a32c> │ │ │ │ ldr r2, [r3, #6] │ │ │ │ @@ -43448,28 +43448,28 @@ │ │ │ │ ldr r0, [pc, #28] @ 36400 <__cxa_atexit@plt+0x2a6f4> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ - tsteq r7, r0, asr ip │ │ │ │ - tsteq r7, ip, lsr #25 │ │ │ │ + tsteq r7, r0, lsr ip │ │ │ │ + tsteq r7, ip, lsl #25 │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ - tsteq r7, r0, asr lr │ │ │ │ - tsteq r7, r4, asr #27 │ │ │ │ + tsteq r7, r0, lsr lr │ │ │ │ + tsteq r7, r4, lsr #27 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #29 │ │ │ │ - tsteq r7, r0, asr #26 │ │ │ │ - @ instruction: 0x01176cb4 │ │ │ │ - tsteq r7, r0, lsl sp │ │ │ │ + tsteq r7, r0, lsr #26 │ │ │ │ + @ instruction: 0x01176c94 │ │ │ │ + @ instruction: 0x01176cf0 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - tsteq r7, ip, lsr r1 │ │ │ │ + tsteq r7, ip, lsl r1 │ │ │ │ andeq ip, r0, sp, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3647c <__cxa_atexit@plt+0x2a770> │ │ │ │ @@ -43487,18 +43487,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 3649c <__cxa_atexit@plt+0x2a790> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r8, lsl #22 │ │ │ │ + tsteq r7, r8, ror #21 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - smlabteq r7, r8, r0, ip │ │ │ │ + smlatbeq r7, r8, r0, ip │ │ │ │ andeq ip, r0, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #260096 @ 0x3f800 │ │ │ │ orr r2, r2, #1835008 @ 0x1c0000 │ │ │ │ and r2, r3, r2 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ @@ -43561,21 +43561,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsr #21 │ │ │ │ - tsteq r7, r8, lsl #22 │ │ │ │ + tsteq r7, r0, lsl #21 │ │ │ │ + tsteq r7, r8, ror #21 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x01176af0 │ │ │ │ - tsteq r7, r8, asr fp │ │ │ │ + @ instruction: 0x01176ad0 │ │ │ │ + tsteq r7, r8, lsr fp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0107bf94 │ │ │ │ + tsteq r7, r4, ror pc │ │ │ │ andeq ip, r0, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43600,18 +43600,18 @@ │ │ │ │ b 366ec <__cxa_atexit@plt+0x2a9e0> │ │ │ │ ldr r3, [pc, #24] @ 36660 <__cxa_atexit@plt+0x2a954> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011769d4 │ │ │ │ - tsteq r7, ip, lsr sl │ │ │ │ + @ instruction: 0x011769b4 │ │ │ │ + tsteq r7, ip, lsl sl │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r7, r4, lsl #30 │ │ │ │ + smlatteq r7, r4, lr, fp │ │ │ │ andeq ip, r0, sp, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43634,16 +43634,16 @@ │ │ │ │ b 366ec <__cxa_atexit@plt+0x2a9e0> │ │ │ │ ldr r3, [pc, #24] @ 366e8 <__cxa_atexit@plt+0x2a9dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, asr r9 │ │ │ │ - @ instruction: 0x011769b8 │ │ │ │ + tsteq r7, r0, lsr r9 │ │ │ │ + @ instruction: 0x01176998 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov fp, r8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r9, r1, #3 │ │ │ │ cmp r2, r9 │ │ │ │ @@ -43719,15 +43719,15 @@ │ │ │ │ strb r2, [ip, #1] │ │ │ │ strb r0, [r8, r9] │ │ │ │ add r9, r1, #4 │ │ │ │ mov r8, fp │ │ │ │ str r9, [r5] │ │ │ │ b 35fb0 <__cxa_atexit@plt+0x2a2a4> │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 368e4 <__cxa_atexit@plt+0x2abd8> │ │ │ │ @@ -43767,17 +43767,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, r0, lsl #15 │ │ │ │ - @ instruction: 0x0117669c │ │ │ │ - tsteq r7, r4, ror #13 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ + tsteq r7, ip, ror r6 │ │ │ │ + tsteq r7, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 36944 <__cxa_atexit@plt+0x2ac38> │ │ │ │ @@ -43790,16 +43790,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr #12 │ │ │ │ - tsteq r7, r4, lsl ip │ │ │ │ + tsteq r7, r8, lsl #12 │ │ │ │ + strdeq fp, [r7, -r4] │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43837,18 +43837,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 36a14 <__cxa_atexit@plt+0x2ad08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r4, lsr #12 │ │ │ │ - tsteq r7, ip, lsl #11 │ │ │ │ + tsteq r7, r4, lsl #12 │ │ │ │ + tsteq r7, ip, ror #10 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r7, r0, asr fp │ │ │ │ + tsteq r7, r0, lsr fp │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43880,18 +43880,18 @@ │ │ │ │ b 36c3c <__cxa_atexit@plt+0x2af30> │ │ │ │ ldr r3, [pc, #24] @ 36ac0 <__cxa_atexit@plt+0x2adb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsl r5 │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ + @ instruction: 0x011764f8 │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - smlatbeq r7, r4, sl, fp │ │ │ │ + smlabbeq r7, r4, sl, fp │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43919,16 +43919,16 @@ │ │ │ │ b 36c3c <__cxa_atexit@plt+0x2af30> │ │ │ │ ldr r3, [pc, #24] @ 36b5c <__cxa_atexit@plt+0x2ae50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, ror #8 │ │ │ │ - tsteq r7, r8, ror #9 │ │ │ │ + tsteq r7, ip, asr #8 │ │ │ │ + tsteq r7, r8, asr #9 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -43967,18 +43967,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 36c1c <__cxa_atexit@plt+0x2af10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r4, lsl r4 │ │ │ │ - tsteq r7, ip, ror r3 │ │ │ │ + @ instruction: 0x011763f4 │ │ │ │ + tsteq r7, ip, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r7, r8, asr #18 │ │ │ │ + tsteq r7, r8, lsr #18 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 36b60 <__cxa_atexit@plt+0x2ae54> │ │ │ │ mov fp, r7 │ │ │ │ @@ -44176,29 +44176,29 @@ │ │ │ │ ldr r0, [pc, #16] @ 36f54 <__cxa_atexit@plt+0x2b248> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - tsteq r7, ip, asr #3 │ │ │ │ - tsteq r7, r8, asr #4 │ │ │ │ + tsteq r7, ip, lsr #3 │ │ │ │ + tsteq r7, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - tsteq r7, r0, lsl #3 │ │ │ │ - @ instruction: 0x011761f8 │ │ │ │ + tsteq r7, r0, ror #2 │ │ │ │ + @ instruction: 0x011761d8 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - tsteq r7, r4, lsr #4 │ │ │ │ - @ instruction: 0x01176298 │ │ │ │ + tsteq r7, r4, lsl #4 │ │ │ │ + tsteq r7, r8, ror r2 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ - tsteq r7, r0, ror #1 │ │ │ │ - tsteq r7, r8, asr #2 │ │ │ │ + tsteq r7, r0, asr #1 │ │ │ │ + tsteq r7, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq fp, [r7, -r8] │ │ │ │ + @ instruction: 0x0107b5b8 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 37040 <__cxa_atexit@plt+0x2b334> │ │ │ │ @@ -44238,17 +44238,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r7, r4, lsr #32 │ │ │ │ - tsteq r7, r0, asr #30 │ │ │ │ - tsteq r7, r8, lsl #31 │ │ │ │ + tsteq r7, r4 │ │ │ │ + tsteq r7, r0, lsr #30 │ │ │ │ + tsteq r7, r8, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 370a0 <__cxa_atexit@plt+0x2b394> │ │ │ │ @@ -44261,16 +44261,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, asr #29 │ │ │ │ - @ instruction: 0x0107b4b8 │ │ │ │ + tsteq r7, ip, lsr #29 │ │ │ │ + @ instruction: 0x0107b498 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44306,18 +44306,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - tsteq r7, r0, asr lr │ │ │ │ - tsteq r7, r8, asr #29 │ │ │ │ + tsteq r7, r0, lsr lr │ │ │ │ + tsteq r7, r8, lsr #29 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strdeq fp, [r7, -ip] │ │ │ │ + ldrdeq fp, [r7, -ip] │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44350,19 +44350,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 3721c <__cxa_atexit@plt+0x2b510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, asr #27 │ │ │ │ - tsteq r7, ip, lsr lr │ │ │ │ + tsteq r7, r4, lsr #27 │ │ │ │ + tsteq r7, ip, lsl lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44390,19 +44390,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 372bc <__cxa_atexit@plt+0x2b5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01175d90 │ │ │ │ - tsteq r7, r4, lsl #26 │ │ │ │ + tsteq r7, r0, ror sp │ │ │ │ + tsteq r7, r4, ror #25 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlatbeq r7, r8, r2, fp │ │ │ │ + smlabbeq r7, r8, r2, fp │ │ │ │ andeq r9, r1, lr, asr #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44443,18 +44443,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, ip, lsr ip │ │ │ │ - tsteq r7, ip, lsr #25 │ │ │ │ + tsteq r7, ip, lsl ip │ │ │ │ + tsteq r7, ip, lsl #25 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - ldrdeq fp, [r7, -r8] │ │ │ │ + @ instruction: 0x0107b1b8 │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #260096 @ 0x3f800 │ │ │ │ orr r3, r3, #1835008 @ 0x1c0000 │ │ │ │ and r2, r1, r3 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ @@ -44511,17 +44511,17 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r7, r0, lsr ip │ │ │ │ - tsteq r7, r8, ror ip │ │ │ │ - smlabteq r7, ip, r0, fp │ │ │ │ + tsteq r7, r0, lsl ip │ │ │ │ + tsteq r7, r8, asr ip │ │ │ │ + smlatbeq r7, ip, r0, fp │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44541,17 +44541,17 @@ │ │ │ │ b 37594 <__cxa_atexit@plt+0x2b888> │ │ │ │ ldr r3, [pc, #20] @ 37510 <__cxa_atexit@plt+0x2b804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsl #23 │ │ │ │ + tsteq r7, r4, ror #22 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - qaddeq fp, r4, r7 │ │ │ │ + tsteq r7, r4, lsr r0 │ │ │ │ andeq r9, r1, lr, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -44570,17 +44570,17 @@ │ │ │ │ b 37594 <__cxa_atexit@plt+0x2b888> │ │ │ │ ldr r3, [pc, #20] @ 37584 <__cxa_atexit@plt+0x2b878> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsl fp │ │ │ │ + @ instruction: 0x01175af4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlatteq r7, r0, pc, sl @ │ │ │ │ + smlabteq r7, r0, pc, sl @ │ │ │ │ andeq r9, r1, lr, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3770c <__cxa_atexit@plt+0x2ba00> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -44676,18 +44676,18 @@ │ │ │ │ ldr r6, [pc, #28] @ 37730 <__cxa_atexit@plt+0x2ba24> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01175a98 │ │ │ │ + tsteq r7, r8, ror sl │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ andeq r0, r0, r9, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -44711,24 +44711,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 377b8 <__cxa_atexit@plt+0x2baac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, ror r7 │ │ │ │ + tsteq r7, r4, asr r7 │ │ │ │ smlatteq r3, r7, sl, ip │ │ │ │ - tsteq r7, ip, lsl r5 │ │ │ │ + strdeq fp, [r7, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 377d8 <__cxa_atexit@plt+0x2bacc> │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - tsteq r7, ip, lsl #10 │ │ │ │ + smlatteq r7, ip, r4, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 37838 <__cxa_atexit@plt+0x2bb2c> │ │ │ │ @@ -44752,19 +44752,19 @@ │ │ │ │ b 37848 <__cxa_atexit@plt+0x2bb3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 37858 <__cxa_atexit@plt+0x2bb4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107b4bc │ │ │ │ + @ instruction: 0x0107b49c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ tsteq r3, r1, ror #20 │ │ │ │ - smlabbeq r7, ip, r4, fp │ │ │ │ + tsteq r7, ip, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 378c4 <__cxa_atexit@plt+0x2bbb8> │ │ │ │ @@ -44782,25 +44782,25 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #12] │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r7, -r4] │ │ │ │ - @ instruction: 0x01175794 │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ - strdeq fp, [r7, -ip] │ │ │ │ + @ instruction: 0x0107a8b4 │ │ │ │ + tsteq r7, r4, ror r7 │ │ │ │ + smlatteq r7, ip, r3, fp │ │ │ │ + ldrdeq fp, [r7, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ 378f8 <__cxa_atexit@plt+0x2bbec> │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - smlatteq r7, ip, r3, fp │ │ │ │ + smlabteq r7, ip, r3, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 37958 <__cxa_atexit@plt+0x2bc4c> │ │ │ │ @@ -44824,26 +44824,26 @@ │ │ │ │ b 37968 <__cxa_atexit@plt+0x2bc5c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 37978 <__cxa_atexit@plt+0x2bc6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107b3b8 │ │ │ │ + @ instruction: 0x0107b398 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ tsteq r3, r1, asr #18 │ │ │ │ - @ instruction: 0x0107b390 │ │ │ │ + tsteq r7, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - smlabbeq r7, ip, r3, fp │ │ │ │ + tsteq r7, ip, ror #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 379ec <__cxa_atexit@plt+0x2bce0> │ │ │ │ @@ -44859,16 +44859,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 37a04 <__cxa_atexit@plt+0x2bcf8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r0, asr r3 │ │ │ │ - tsteq r7, ip, lsr #6 │ │ │ │ + tsteq r7, r0, lsr r3 │ │ │ │ + tsteq r7, ip, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -44924,18 +44924,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 37b08 <__cxa_atexit@plt+0x2bdfc> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ smlatteq r3, r9, r7, ip │ │ │ │ - tsteq r7, r8, lsl r2 │ │ │ │ + strdeq fp, [r7, -r8] │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r7, r8, asr r2 │ │ │ │ + tsteq r7, r8, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 37b84 <__cxa_atexit@plt+0x2be78> │ │ │ │ ldr r7, [pc, #92] @ 37b94 <__cxa_atexit@plt+0x2be88> │ │ │ │ @@ -44961,15 +44961,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 37b9c <__cxa_atexit@plt+0x2be90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabteq r7, r4, r1, fp │ │ │ │ + smlatbeq r7, r4, r1, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -45000,15 +45000,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, asr #6 │ │ │ │ + tsteq r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 37c8c <__cxa_atexit@plt+0x2bf80> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -45023,15 +45023,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 37c98 <__cxa_atexit@plt+0x2bf8c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01175294 │ │ │ │ + tsteq r7, r4, ror r2 │ │ │ │ tsteq r3, r2, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 37cec <__cxa_atexit@plt+0x2bfe0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -45047,15 +45047,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 37cf8 <__cxa_atexit@plt+0x2bfec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, lsr r2 │ │ │ │ + tsteq r7, r4, lsl r2 │ │ │ │ @ instruction: 0x0103c59d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 37d40 <__cxa_atexit@plt+0x2c034> │ │ │ │ @@ -45071,15 +45071,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 37d54 <__cxa_atexit@plt+0x2c048> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq fp, [r7, -r4] │ │ │ │ + ldrdeq fp, [r7, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r1, r3 │ │ │ │ bge 37dd0 <__cxa_atexit@plt+0x2c0c4> │ │ │ │ @@ -45172,15 +45172,15 @@ │ │ │ │ b 38398 <__cxa_atexit@plt+0x2c68c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x000003bc │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r7, r0, ror r1 │ │ │ │ + tsteq r7, r0, asr r1 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ lsl r3, r3, #12 │ │ │ │ @@ -45273,16 +45273,16 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #16] @ 3807c <__cxa_atexit@plt+0x2c370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r0, ror #29 │ │ │ │ - tsteq r7, ip, lsl r0 │ │ │ │ + tsteq r7, r0, asr #29 │ │ │ │ + @ instruction: 0x01174ffc │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ sub r3, r3, #12416 @ 0x3080 │ │ │ │ @@ -45372,16 +45372,16 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #16] @ 38208 <__cxa_atexit@plt+0x2c4fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r4, asr sp │ │ │ │ - @ instruction: 0x01174e94 │ │ │ │ + tsteq r7, r4, lsr sp │ │ │ │ + tsteq r7, r4, ror lr │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cmp r9, r3 │ │ │ │ bne 3823c <__cxa_atexit@plt+0x2c530> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -45468,16 +45468,16 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #16] @ 38388 <__cxa_atexit@plt+0x2c67c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01174bd4 │ │ │ │ - tsteq r7, r4, lsl sp │ │ │ │ + @ instruction: 0x01174bb4 │ │ │ │ + @ instruction: 0x01174cf4 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldrb r1, [r5, #20] │ │ │ │ ldrb r0, [r5, #24] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -45573,16 +45573,16 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #16] @ 3852c <__cxa_atexit@plt+0x2c820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r0, lsr sl │ │ │ │ - tsteq r7, r0, ror fp │ │ │ │ + tsteq r7, r0, lsl sl │ │ │ │ + tsteq r7, r0, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 38610 <__cxa_atexit@plt+0x2c904> │ │ │ │ ldr r2, [pc, #204] @ 38620 <__cxa_atexit@plt+0x2c914> │ │ │ │ @@ -45636,17 +45636,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3862c <__cxa_atexit@plt+0x2c920> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r7, r0, asr #18 │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ - tsteq r7, r8, ror r9 │ │ │ │ + tsteq r7, r0, lsr #18 │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ + tsteq r7, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -45686,16 +45686,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 386f0 <__cxa_atexit@plt+0x2c9e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #16 │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ + tsteq r7, r0, asr #16 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 387d4 <__cxa_atexit@plt+0x2cac8> │ │ │ │ ldr r2, [pc, #204] @ 387e4 <__cxa_atexit@plt+0x2cad8> │ │ │ │ @@ -45749,17 +45749,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 387f0 <__cxa_atexit@plt+0x2cae4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - tsteq r7, r0, lsl #15 │ │ │ │ - tsteq r7, r8, ror #12 │ │ │ │ - @ instruction: 0x011747b0 │ │ │ │ + tsteq r7, r0, ror #14 │ │ │ │ + tsteq r7, r8, asr #12 │ │ │ │ + @ instruction: 0x01174790 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -45799,16 +45799,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 388b4 <__cxa_atexit@plt+0x2cba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #13 │ │ │ │ - @ instruction: 0x011746b0 │ │ │ │ + tsteq r7, r0, lsl #13 │ │ │ │ + @ instruction: 0x01174690 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 38b64 <__cxa_atexit@plt+0x2ce58> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -46011,32 +46011,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r0, asr r4 │ │ │ │ - @ instruction: 0x011744b8 │ │ │ │ - tsteq r7, ip, ror #9 │ │ │ │ + tsteq r7, r0, lsr r4 │ │ │ │ + @ instruction: 0x01174498 │ │ │ │ + tsteq r7, ip, asr #9 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x011744d8 │ │ │ │ + @ instruction: 0x011744b8 │ │ │ │ + tsteq r7, r0, lsr r5 │ │ │ │ tsteq r7, r0, asr r5 │ │ │ │ - tsteq r7, r0, ror r5 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r7, r4, lsl #13 │ │ │ │ - @ instruction: 0x0117459c │ │ │ │ - tsteq r7, r4, lsl r6 │ │ │ │ + tsteq r7, r4, ror #12 │ │ │ │ + tsteq r7, ip, ror r5 │ │ │ │ + @ instruction: 0x011745f4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x011746f4 │ │ │ │ - smlatteq r7, ip, r2, sl │ │ │ │ - tsteq r7, r0, lsl r6 │ │ │ │ - tsteq r7, r4, lsr r5 │ │ │ │ - @ instruction: 0x011745b0 │ │ │ │ + @ instruction: 0x011746d4 │ │ │ │ + smlabteq r7, ip, r2, sl │ │ │ │ + @ instruction: 0x011745f0 │ │ │ │ + tsteq r7, r4, lsl r5 │ │ │ │ + @ instruction: 0x01174590 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46072,17 +46072,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 38d04 <__cxa_atexit@plt+0x2cff8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, ip, asr #6 │ │ │ │ - @ instruction: 0x01174390 │ │ │ │ - @ instruction: 0x0117429c │ │ │ │ + tsteq r7, ip, lsr #6 │ │ │ │ + tsteq r7, r0, ror r3 │ │ │ │ + tsteq r7, ip, ror r2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46116,17 +46116,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 38db4 <__cxa_atexit@plt+0x2d0a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsr r2 │ │ │ │ - tsteq r7, r8, lsr #5 │ │ │ │ - tsteq r7, r0, asr #5 │ │ │ │ + tsteq r7, r0, lsl r2 │ │ │ │ + tsteq r7, r8, lsl #5 │ │ │ │ + tsteq r7, r0, lsr #5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -46155,17 +46155,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 38e50 <__cxa_atexit@plt+0x2d144> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011741fc │ │ │ │ - tsteq r7, r0, ror r1 │ │ │ │ - tsteq r7, ip, lsr r2 │ │ │ │ + @ instruction: 0x011741dc │ │ │ │ + tsteq r7, r0, asr r1 │ │ │ │ + tsteq r7, ip, lsl r2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46205,17 +46205,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 38f18 <__cxa_atexit@plt+0x2d20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ - tsteq r7, r8, ror r1 │ │ │ │ - tsteq r7, r8, lsl #1 │ │ │ │ + tsteq r7, r0, lsr #2 │ │ │ │ + tsteq r7, r8, asr r1 │ │ │ │ + tsteq r7, r8, rrx │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 391cc <__cxa_atexit@plt+0x2d4c0> │ │ │ │ @@ -46419,31 +46419,31 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, ror #27 │ │ │ │ - tsteq r7, r0, asr lr │ │ │ │ - tsteq r7, r4, lsl #29 │ │ │ │ + tsteq r7, r8, asr #27 │ │ │ │ + tsteq r7, r0, lsr lr │ │ │ │ + tsteq r7, r4, ror #28 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - tsteq r7, ip, ror #28 │ │ │ │ - tsteq r7, r4, ror #29 │ │ │ │ - tsteq r7, r8, lsl #30 │ │ │ │ + tsteq r7, ip, asr #28 │ │ │ │ + tsteq r7, r4, asr #29 │ │ │ │ + tsteq r7, r8, ror #29 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r7, ip, lsl r0 │ │ │ │ - tsteq r7, r4, lsr pc │ │ │ │ - tsteq r7, ip, lsr #31 │ │ │ │ + @ instruction: 0x01173ffc │ │ │ │ + tsteq r7, r4, lsl pc │ │ │ │ + tsteq r7, ip, lsl #31 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r7, ip, lsl #1 │ │ │ │ - tsteq r7, r8, lsr #31 │ │ │ │ - tsteq r7, ip, asr #29 │ │ │ │ - tsteq r7, r8, asr #30 │ │ │ │ + tsteq r7, ip, rrx │ │ │ │ + tsteq r7, r8, lsl #31 │ │ │ │ + tsteq r7, ip, lsr #29 │ │ │ │ + tsteq r7, r8, lsr #30 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -46479,17 +46479,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 39360 <__cxa_atexit@plt+0x2d654> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x01173cf0 │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ - tsteq r7, r0, asr #24 │ │ │ │ + @ instruction: 0x01173cd0 │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ + tsteq r7, r0, lsr #24 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46523,17 +46523,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 39410 <__cxa_atexit@plt+0x2d704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01173bd4 │ │ │ │ - tsteq r7, ip, asr #24 │ │ │ │ - tsteq r7, r4, ror #24 │ │ │ │ + @ instruction: 0x01173bb4 │ │ │ │ + tsteq r7, ip, lsr #24 │ │ │ │ + tsteq r7, r4, asr #24 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -46562,17 +46562,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 394ac <__cxa_atexit@plt+0x2d7a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsr #23 │ │ │ │ - tsteq r7, r4, lsl fp │ │ │ │ - tsteq r7, r0, ror #23 │ │ │ │ + tsteq r7, r0, lsl #23 │ │ │ │ + @ instruction: 0x01173af4 │ │ │ │ + tsteq r7, r0, asr #23 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -46612,17 +46612,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 39574 <__cxa_atexit@plt+0x2d868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r4, ror #21 │ │ │ │ - tsteq r7, ip, lsl fp │ │ │ │ - tsteq r7, ip, lsr #20 │ │ │ │ + tsteq r7, r4, asr #21 │ │ │ │ + @ instruction: 0x01173afc │ │ │ │ + tsteq r7, ip, lsl #20 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 38f28 <__cxa_atexit@plt+0x2d21c> │ │ │ │ @@ -46683,15 +46683,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 39684 <__cxa_atexit@plt+0x2d978> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlatteq r7, r8, r7, r9 │ │ │ │ + smlabteq r7, r8, r7, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -46749,15 +46749,15 @@ │ │ │ │ b 388c8 <__cxa_atexit@plt+0x2cbbc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r0, asr #16 │ │ │ │ + tsteq r7, r0, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -46773,15 +46773,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 397e0 <__cxa_atexit@plt+0x2dad4> │ │ │ │ b 397f8 <__cxa_atexit@plt+0x2daec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r7, r8, lsl #15 │ │ │ │ + tsteq r7, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 39818 <__cxa_atexit@plt+0x2db0c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #300] @ 3993c <__cxa_atexit@plt+0x2dc30> │ │ │ │ @@ -46857,15 +46857,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r7, ip, lsr r7 │ │ │ │ + tsteq r7, ip, lsl r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ @@ -46904,15 +46904,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r4, lsl #11 │ │ │ │ + tsteq r7, r4, ror #10 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 3994c <__cxa_atexit@plt+0x2dc40> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -46933,15 +46933,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 39a60 <__cxa_atexit@plt+0x2dd54> │ │ │ │ b 397f8 <__cxa_atexit@plt+0x2daec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ + tsteq r7, r8, ror #9 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -46961,15 +46961,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 38f28 <__cxa_atexit@plt+0x2d21c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 39adc <__cxa_atexit@plt+0x2ddd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror r4 │ │ │ │ + tsteq r7, r8, asr r4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47008,15 +47008,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 39b94 <__cxa_atexit@plt+0x2de88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r7, r0, ror #7 │ │ │ │ + tsteq r7, r0, asr #7 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 39ae4 <__cxa_atexit@plt+0x2ddd8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @@ -47038,15 +47038,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 39c04 <__cxa_atexit@plt+0x2def8> │ │ │ │ b 397f8 <__cxa_atexit@plt+0x2daec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - tsteq r7, r4, ror #6 │ │ │ │ + tsteq r7, r4, asr #6 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq 39c40 <__cxa_atexit@plt+0x2df34> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -47063,15 +47063,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 38f28 <__cxa_atexit@plt+0x2d21c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 39c74 <__cxa_atexit@plt+0x2df68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #5 │ │ │ │ + tsteq r7, r0, asr #5 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 39c90 <__cxa_atexit@plt+0x2df84> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -47098,15 +47098,15 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ b 388c8 <__cxa_atexit@plt+0x2cbbc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 39d00 <__cxa_atexit@plt+0x2dff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr r2 │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 39d8c <__cxa_atexit@plt+0x2e080> │ │ │ │ @@ -47143,15 +47143,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r8, asr #3 │ │ │ │ + tsteq r7, r8, lsr #3 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 39d08 <__cxa_atexit@plt+0x2dffc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -47172,15 +47172,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 39e1c <__cxa_atexit@plt+0x2e110> │ │ │ │ b 397f8 <__cxa_atexit@plt+0x2daec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - tsteq r7, ip, asr #2 │ │ │ │ + tsteq r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 39c90 <__cxa_atexit@plt+0x2df84> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -47232,15 +47232,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 39f0c <__cxa_atexit@plt+0x2e200> │ │ │ │ b 397f8 <__cxa_atexit@plt+0x2daec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - tsteq r7, ip, asr r0 │ │ │ │ + tsteq r7, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 39f78 <__cxa_atexit@plt+0x2e26c> │ │ │ │ ldr r3, [pc, #76] @ 39f88 <__cxa_atexit@plt+0x2e27c> │ │ │ │ @@ -47261,28 +47261,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 39f90 <__cxa_atexit@plt+0x2e284> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ - smlatteq r7, r0, lr, r8 │ │ │ │ + tsteq r7, r8, ror #1 │ │ │ │ + smlabteq r7, r0, lr, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [pc, #20] @ 39fbc <__cxa_atexit@plt+0x2e2b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r7, -r4] │ │ │ │ - @ instruction: 0x010785b0 │ │ │ │ + @ instruction: 0x01173094 │ │ │ │ + @ instruction: 0x01078590 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3a008 <__cxa_atexit@plt+0x2e2fc> │ │ │ │ ldr r7, [pc, #52] @ 3a018 <__cxa_atexit@plt+0x2e30c> │ │ │ │ @@ -47297,16 +47297,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 3a01c <__cxa_atexit@plt+0x2e310> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ - tsteq r7, r4, asr r5 │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r4, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ cmp r1, #1 │ │ │ │ blt 3a098 <__cxa_atexit@plt+0x2e38c> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ @@ -47411,18 +47411,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 3a1e8 <__cxa_atexit@plt+0x2e4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r7, r4, ror pc │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ - tsteq r7, r8, ror #28 │ │ │ │ - tsteq r7, r0, lsl #29 │ │ │ │ + tsteq r7, r4, asr pc │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, r8, asr #28 │ │ │ │ + tsteq r7, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3a238 <__cxa_atexit@plt+0x2e52c> │ │ │ │ @@ -47435,16 +47435,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr sp │ │ │ │ - tsteq r7, r0, lsr #6 │ │ │ │ + tsteq r7, r4, lsl sp │ │ │ │ + mrseq r8, SP_und │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3a2d0 <__cxa_atexit@plt+0x2e5c4> │ │ │ │ @@ -47473,16 +47473,16 @@ │ │ │ │ mov r7, fp │ │ │ │ str r1, [r3, #20] │ │ │ │ str r0, [r5, #8] │ │ │ │ b 3a2e4 <__cxa_atexit@plt+0x2e5d8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, ror #26 │ │ │ │ - @ instruction: 0x01172db8 │ │ │ │ + tsteq r7, ip, asr #26 │ │ │ │ + @ instruction: 0x01172d98 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3a368 <__cxa_atexit@plt+0x2e65c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r0, [r3, #3] │ │ │ │ @@ -47692,28 +47692,28 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr pc │ │ │ │ andeq r0, r0, ip, ror #22 │ │ │ │ - @ instruction: 0x01172ad8 │ │ │ │ + @ instruction: 0x01172ab8 │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r0, r0, r0, asr #17 │ │ │ │ - tsteq r7, ip, lsl #21 │ │ │ │ + tsteq r7, ip, ror #20 │ │ │ │ andeq r0, r0, r0, ror #14 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - tsteq r7, r0, lsr #22 │ │ │ │ + tsteq r7, r0, lsl #22 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01172cb8 │ │ │ │ + @ instruction: 0x01172c98 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ - @ instruction: 0x011729f0 │ │ │ │ - smlatteq r7, ip, lr, r7 │ │ │ │ + @ instruction: 0x011729d0 │ │ │ │ + smlabteq r7, ip, lr, r7 │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a6d0 <__cxa_atexit@plt+0x2e9c4> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -47772,21 +47772,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #36] @ 3a79c <__cxa_atexit@plt+0x2ea90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [pc, #28] @ 3a7a0 <__cxa_atexit@plt+0x2ea94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01172890 │ │ │ │ + tsteq r7, r0, ror r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r7, ip, lsr r9 │ │ │ │ - tsteq r7, r8, lsr r8 │ │ │ │ + tsteq r7, ip, lsl r9 │ │ │ │ + tsteq r7, r8, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r0, lsr #17 │ │ │ │ + tsteq r7, r0, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov r2, #0 │ │ │ │ @@ -47806,15 +47806,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 3a814 <__cxa_atexit@plt+0x2eb08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r8, ror r7 │ │ │ │ + tsteq r7, r8, asr r7 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47832,17 +47832,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3a87c <__cxa_atexit@plt+0x2eb70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r8, lsl r7 │ │ │ │ + @ instruction: 0x011726f8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatteq r7, r8, ip, r7 │ │ │ │ + smlabteq r7, r8, ip, r7 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47876,17 +47876,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, r8, lsl #13 │ │ │ │ + tsteq r7, r8, ror #12 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r7, r8, lsr ip │ │ │ │ + tsteq r7, r8, lsl ip │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -47955,19 +47955,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011725fc │ │ │ │ - tsteq r7, r0, asr r6 │ │ │ │ - tsteq r7, r0, ror #12 │ │ │ │ - @ instruction: 0x011726b4 │ │ │ │ - strdeq r7, [r7, -r4] │ │ │ │ + @ instruction: 0x011725dc │ │ │ │ + tsteq r7, r0, lsr r6 │ │ │ │ + tsteq r7, r0, asr #12 │ │ │ │ + @ instruction: 0x01172694 │ │ │ │ + ldrdeq r7, [r7, -r4] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -47993,18 +47993,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3ab04 <__cxa_atexit@plt+0x2edf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsr r5 │ │ │ │ - tsteq r7, r8, lsl #11 │ │ │ │ + tsteq r7, r4, lsl r5 │ │ │ │ + tsteq r7, r8, ror #10 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, r0, ror #20 │ │ │ │ + tsteq r7, r0, asr #20 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -48030,18 +48030,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3ab98 <__cxa_atexit@plt+0x2ee8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, lsr #9 │ │ │ │ - @ instruction: 0x011724f8 │ │ │ │ + tsteq r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x011724d8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlabteq r7, ip, r9, r7 │ │ │ │ + smlatbeq r7, ip, r9, r7 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48069,18 +48069,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 3ac34 <__cxa_atexit@plt+0x2ef28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01172390 │ │ │ │ + tsteq r7, r0, ror r3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r7, r0, lsr r9 │ │ │ │ + tsteq r7, r0, lsl r9 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -48149,19 +48149,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011722f4 │ │ │ │ - tsteq r7, r8, asr #6 │ │ │ │ - tsteq r7, r8, asr r3 │ │ │ │ - tsteq r7, ip, lsr #7 │ │ │ │ - smlatteq r7, ip, r7, r7 │ │ │ │ + @ instruction: 0x011722d4 │ │ │ │ + tsteq r7, r8, lsr #6 │ │ │ │ + tsteq r7, r8, lsr r3 │ │ │ │ + tsteq r7, ip, lsl #7 │ │ │ │ + smlabteq r7, ip, r7, r7 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48187,18 +48187,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3ae0c <__cxa_atexit@plt+0x2f100> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, lsr #4 │ │ │ │ - tsteq r7, r0, lsl #5 │ │ │ │ + tsteq r7, ip, lsl #4 │ │ │ │ + tsteq r7, r0, ror #4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, r8, asr r7 │ │ │ │ + tsteq r7, r8, lsr r7 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -48224,18 +48224,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3aea0 <__cxa_atexit@plt+0x2f194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0117219c │ │ │ │ - @ instruction: 0x011721f0 │ │ │ │ + tsteq r7, ip, ror r1 │ │ │ │ + @ instruction: 0x011721d0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlabteq r7, r4, r6, r7 │ │ │ │ + smlatbeq r7, r4, r6, r7 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48257,18 +48257,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 3af24 <__cxa_atexit@plt+0x2f218> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsl #1 │ │ │ │ + tsteq r7, r8, rrx │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r7, r0, asr #12 │ │ │ │ + tsteq r7, r0, lsr #12 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -48337,19 +48337,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r7, r4 │ │ │ │ - tsteq r7, r8, asr r0 │ │ │ │ - tsteq r7, r8, rrx │ │ │ │ - ldrheq r2, [r7, -ip] │ │ │ │ - strdeq r7, [r7, -ip] │ │ │ │ + tsteq r7, r4, ror #31 │ │ │ │ + tsteq r7, r8, lsr r0 │ │ │ │ + tsteq r7, r8, asr #32 │ │ │ │ + @ instruction: 0x0117209c │ │ │ │ + ldrdeq r7, [r7, -ip] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48375,18 +48375,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3b0fc <__cxa_atexit@plt+0x2f3f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, lsr pc │ │ │ │ - @ instruction: 0x01171f90 │ │ │ │ + tsteq r7, ip, lsl pc │ │ │ │ + tsteq r7, r0, ror pc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r7, r8, ror #8 │ │ │ │ + tsteq r7, r8, asr #8 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -48412,18 +48412,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3b190 <__cxa_atexit@plt+0x2f484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, lsr #29 │ │ │ │ - tsteq r7, r0, lsl #30 │ │ │ │ + tsteq r7, ip, lsl #29 │ │ │ │ + tsteq r7, r0, ror #29 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrdeq r7, [r7, -r4] │ │ │ │ + @ instruction: 0x010773b4 │ │ │ │ andeq r2, r0, fp, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48459,17 +48459,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, r4, ror sp │ │ │ │ + tsteq r7, r4, asr sp │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r7, ip, lsl r3 │ │ │ │ + strdeq r7, [r7, -ip] │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -48543,19 +48543,19 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01171cd4 │ │ │ │ - tsteq r7, r8, lsr #26 │ │ │ │ - tsteq r7, r0, asr #26 │ │ │ │ - @ instruction: 0x01171d94 │ │ │ │ - smlabteq r7, r4, r1, r7 │ │ │ │ + @ instruction: 0x01171cb4 │ │ │ │ + tsteq r7, r8, lsl #26 │ │ │ │ + tsteq r7, r0, lsr #26 │ │ │ │ + tsteq r7, r4, ror sp │ │ │ │ + smlatbeq r7, r4, r1, r7 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #8]! │ │ │ │ @@ -48584,18 +48584,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3b440 <__cxa_atexit@plt+0x2f734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r0, lsl #24 │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ + tsteq r7, r0, ror #23 │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r7, r4, lsr #2 │ │ │ │ + tsteq r7, r4, lsl #2 │ │ │ │ andeq r1, r0, sl, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -48621,18 +48621,18 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #24] @ 3b4d4 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, ror #22 │ │ │ │ - tsteq r7, r0, asr #23 │ │ │ │ + tsteq r7, ip, asr #22 │ │ │ │ + tsteq r7, r0, lsr #23 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - swpeq r7, r0, [r7] @ │ │ │ │ + tsteq r7, r0, ror r0 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b520 <__cxa_atexit@plt+0x2f814> │ │ │ │ @@ -48648,15 +48648,15 @@ │ │ │ │ b 3b540 <__cxa_atexit@plt+0x2f834> │ │ │ │ ldr r3, [pc, #20] @ 3b53c <__cxa_atexit@plt+0x2f830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr fp │ │ │ │ + tsteq r7, r8, lsl fp │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov fp, r7 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r8, r1, #3 │ │ │ │ @@ -48733,26 +48733,26 @@ │ │ │ │ strb r7, [r2, #2] │ │ │ │ strb r0, [r8, sl] │ │ │ │ add r8, r1, #4 │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ b 3a2e4 <__cxa_atexit@plt+0x2e5d8> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrdeq r6, [r7, -ip] │ │ │ │ + @ instruction: 0x01076ebc │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5] │ │ │ │ b 3a2e4 <__cxa_atexit@plt+0x2e5d8> │ │ │ │ - @ instruction: 0x01076eb0 │ │ │ │ + @ instruction: 0x01076e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 3b75c <__cxa_atexit@plt+0x2fa50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -48794,19 +48794,19 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 3b78c <__cxa_atexit@plt+0x2fa80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl r8 │ │ │ │ + @ instruction: 0x011717f4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r7, ip, lsl r9 │ │ │ │ - tsteq r7, r8, lsr #17 │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ + @ instruction: 0x011718fc │ │ │ │ + tsteq r7, r8, lsl #17 │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3b7d8 <__cxa_atexit@plt+0x2facc> │ │ │ │ @@ -48819,16 +48819,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01171794 │ │ │ │ - smlatbeq r7, r0, r6, r7 │ │ │ │ + tsteq r7, r4, ror r7 │ │ │ │ + smlabbeq r7, r0, r6, r7 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3b8f8 <__cxa_atexit@plt+0x2fbec> │ │ │ │ ldr r2, [pc, #276] @ 3b920 <__cxa_atexit@plt+0x2fc14> │ │ │ │ @@ -48898,21 +48898,21 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3b928 <__cxa_atexit@plt+0x2fc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror #13 │ │ │ │ - @ instruction: 0x01077590 │ │ │ │ - tsteq r7, r4, ror r5 │ │ │ │ + tsteq r7, r0, asr #13 │ │ │ │ + tsteq r7, r0, ror r5 │ │ │ │ + tsteq r7, r4, asr r5 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r7, r8, asr #12 │ │ │ │ - tsteq r7, ip, lsl #13 │ │ │ │ - tsteq r7, ip, lsr r5 │ │ │ │ + tsteq r7, r8, lsr #12 │ │ │ │ + tsteq r7, ip, ror #12 │ │ │ │ + tsteq r7, ip, lsl r5 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -48945,20 +48945,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 3b9e0 <__cxa_atexit@plt+0x2fcd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r4, r4, r7 │ │ │ │ - @ instruction: 0x010774b8 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - tsteq r7, r4, lsl #11 │ │ │ │ - tsteq r7, r8, asr #11 │ │ │ │ + smlatbeq r7, r4, r4, r7 │ │ │ │ @ instruction: 0x01077498 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + tsteq r7, r4, ror #10 │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ + tsteq r7, r8, ror r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3bb00 <__cxa_atexit@plt+0x2fdf4> │ │ │ │ ldr r2, [pc, #276] @ 3bb28 <__cxa_atexit@plt+0x2fe1c> │ │ │ │ @@ -49028,21 +49028,21 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 3bb30 <__cxa_atexit@plt+0x2fe24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011714d8 │ │ │ │ - smlabbeq r7, r8, r3, r7 │ │ │ │ - tsteq r7, ip, ror #6 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - tsteq r7, r0, asr #8 │ │ │ │ - tsteq r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x011714b8 │ │ │ │ + tsteq r7, r8, ror #6 │ │ │ │ tsteq r7, ip, asr #6 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + tsteq r7, r0, lsr #8 │ │ │ │ + tsteq r7, r4, ror #8 │ │ │ │ + tsteq r7, ip, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3bbf4 <__cxa_atexit@plt+0x2fee8> │ │ │ │ ldr r7, [pc, #184] @ 3bc1c <__cxa_atexit@plt+0x2ff10> │ │ │ │ @@ -49090,19 +49090,19 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01077294 │ │ │ │ - smlatbeq r7, r8, r2, r7 │ │ │ │ + tsteq r7, r4, ror r2 │ │ │ │ + smlabbeq r7, r8, r2, r7 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r7, r0, ror #6 │ │ │ │ - tsteq r7, r0, ror #4 │ │ │ │ + tsteq r7, r0, asr #6 │ │ │ │ + tsteq r7, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3bcb4 <__cxa_atexit@plt+0x2ffa8> │ │ │ │ @@ -49130,20 +49130,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r7, [r7, -r4] │ │ │ │ + @ instruction: 0x010771b4 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0x01171290 │ │ │ │ + tsteq r7, r0, ror r2 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3c494 <__cxa_atexit@plt+0x30788> │ │ │ │ - ldrdeq r7, [r7, -r4] │ │ │ │ + @ instruction: 0x010771b4 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3bd88 <__cxa_atexit@plt+0x3007c> │ │ │ │ ldr r2, [pc, #156] @ 3bd94 <__cxa_atexit@plt+0x30088> │ │ │ │ @@ -49183,16 +49183,16 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ add sl, r2, r7 │ │ │ │ str r3, [r5] │ │ │ │ b 3c494 <__cxa_atexit@plt+0x30788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011711f4 │ │ │ │ - ldrdeq r7, [r7, -r0] │ │ │ │ + @ instruction: 0x011711d4 │ │ │ │ + strheq r7, [r7, -r0] │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3be18 <__cxa_atexit@plt+0x3010c> │ │ │ │ @@ -49223,19 +49223,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 3be28 <__cxa_atexit@plt+0x3011c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl r1 │ │ │ │ - tsteq r7, r4, rrx │ │ │ │ - qaddeq r7, ip, r7 │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ - tsteq r7, r4, lsr #32 │ │ │ │ + ldrsheq r1, [r7, -ip] │ │ │ │ + tsteq r7, r4, asr #32 │ │ │ │ + tsteq r7, ip, lsr r0 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ + tsteq r7, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3bec4 <__cxa_atexit@plt+0x301b8> │ │ │ │ @@ -49266,18 +49266,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 3bed4 <__cxa_atexit@plt+0x301c8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror r0 │ │ │ │ - @ instruction: 0x01076fb8 │ │ │ │ - @ instruction: 0x01076fb0 │ │ │ │ - ldrheq r1, [r7, -r8] │ │ │ │ + tsteq r7, r0, asr r0 │ │ │ │ + @ instruction: 0x01076f98 │ │ │ │ + @ instruction: 0x01076f90 │ │ │ │ + @ instruction: 0x01171098 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3c0d8 <__cxa_atexit@plt+0x303cc> │ │ │ │ ldr r0, [pc, #592] @ 3c160 <__cxa_atexit@plt+0x30454> │ │ │ │ @@ -49426,23 +49426,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01170fd8 │ │ │ │ - @ instruction: 0x01170f9c │ │ │ │ + @ instruction: 0x01170fb8 │ │ │ │ + tsteq r7, ip, ror pc │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x01170ff4 │ │ │ │ + @ instruction: 0x01170fd4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r7, r4, rrx │ │ │ │ + tsteq r7, r4, asr #32 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r7, r4, lsr r0 │ │ │ │ + tsteq r7, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49470,15 +49470,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c214 <__cxa_atexit@plt+0x30508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r7, r4, lsl #29 │ │ │ │ + tsteq r7, r4, ror #28 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -49502,15 +49502,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c294 <__cxa_atexit@plt+0x30588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, lsl #28 │ │ │ │ + tsteq r7, ip, ror #27 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -49528,15 +49528,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3c2fc <__cxa_atexit@plt+0x305f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsl #27 │ │ │ │ + tsteq r7, r8, ror #26 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -49566,15 +49566,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c394 <__cxa_atexit@plt+0x30688> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r7, r8, lsl #26 │ │ │ │ + tsteq r7, r8, ror #25 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3c40c <__cxa_atexit@plt+0x30700> │ │ │ │ ldr r2, [pc, #116] @ 3c428 <__cxa_atexit@plt+0x3071c> │ │ │ │ @@ -49604,17 +49604,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr fp │ │ │ │ + tsteq r7, r8, lsl fp │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, r0, ror fp │ │ │ │ + tsteq r7, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3c46c <__cxa_atexit@plt+0x30760> │ │ │ │ @@ -49624,15 +49624,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl #22 │ │ │ │ + tsteq r7, r4, ror #21 │ │ │ │ @ instruction: 0xfffff838 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -49737,26 +49737,26 @@ │ │ │ │ ldr r3, [pc, #28] @ 3c644 <__cxa_atexit@plt+0x30938> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - @ instruction: 0x01170ad4 │ │ │ │ - tsteq r7, r4, ror #19 │ │ │ │ + @ instruction: 0x01170ab4 │ │ │ │ + tsteq r7, r4, asr #19 │ │ │ │ andeq r0, r0, ip, ror #12 │ │ │ │ - tsteq r7, r8, lsl #20 │ │ │ │ + tsteq r7, r8, ror #19 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlabteq r7, r8, r8, r6 │ │ │ │ - tsteq r7, ip, ror #18 │ │ │ │ - tsteq r7, r4, asr r9 │ │ │ │ - tsteq r7, r0, asr #16 │ │ │ │ + smlatbeq r7, r8, r8, r6 │ │ │ │ + tsteq r7, ip, asr #18 │ │ │ │ + tsteq r7, r4, lsr r9 │ │ │ │ + tsteq r7, r0, lsr #16 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r0, r6 │ │ │ │ @@ -49855,26 +49855,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r4 │ │ │ │ - tsteq r7, ip, lsl r9 │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ + @ instruction: 0x011708fc │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - tsteq r7, r4, ror #15 │ │ │ │ - tsteq r7, r4, lsr r8 │ │ │ │ + tsteq r7, r4, asr #15 │ │ │ │ + tsteq r7, r4, lsl r8 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tsteq r7, r8, ror #14 │ │ │ │ - tsteq r7, r0, asr r7 │ │ │ │ - tsteq r7, r8, ror #12 │ │ │ │ + tsteq r7, r8, asr #14 │ │ │ │ + tsteq r7, r0, lsr r7 │ │ │ │ + tsteq r7, r8, asr #12 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3c8c4 <__cxa_atexit@plt+0x30bb8> │ │ │ │ ldr r0, [r5, #20] │ │ │ │ mov r2, r5 │ │ │ │ @@ -49952,21 +49952,21 @@ │ │ │ │ str r6, [r1] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x0117079c │ │ │ │ - tsteq r7, r8, lsr #13 │ │ │ │ + tsteq r7, ip, ror r7 │ │ │ │ + tsteq r7, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0x011706b8 │ │ │ │ - @ instruction: 0x011705d8 │ │ │ │ - tsteq r7, r0, asr #11 │ │ │ │ - strdeq r6, [r7, -r8] │ │ │ │ + @ instruction: 0x01170698 │ │ │ │ + @ instruction: 0x011705b8 │ │ │ │ + tsteq r7, r0, lsr #11 │ │ │ │ + ldrdeq r6, [r7, -r8] │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, r6 │ │ │ │ @@ -50068,25 +50068,25 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r7, r8, asr #11 │ │ │ │ - @ instruction: 0x011704d4 │ │ │ │ + tsteq r7, r8, lsr #11 │ │ │ │ + @ instruction: 0x011704b4 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x01170490 │ │ │ │ - tsteq r7, r0, ror #9 │ │ │ │ + tsteq r7, r0, ror r4 │ │ │ │ + tsteq r7, r0, asr #9 │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - tsteq r7, r4, lsl r4 │ │ │ │ - @ instruction: 0x011703fc │ │ │ │ + @ instruction: 0x011703f4 │ │ │ │ + @ instruction: 0x011703dc │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 3cc4c <__cxa_atexit@plt+0x30f40> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -50137,19 +50137,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #7 │ │ │ │ + tsteq r7, ip, ror #6 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, ip, asr r3 │ │ │ │ - tsteq r7, r4, ror #5 │ │ │ │ - tsteq r7, ip, asr #5 │ │ │ │ + tsteq r7, ip, lsr r3 │ │ │ │ + tsteq r7, r4, asr #5 │ │ │ │ + tsteq r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50166,16 +50166,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 3ccf8 <__cxa_atexit@plt+0x30fec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, asr r2 │ │ │ │ - tsteq r7, r8, lsr r2 │ │ │ │ + tsteq r7, r0, lsr r2 │ │ │ │ + tsteq r7, r8, lsl r2 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50227,29 +50227,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 3cdf0 <__cxa_atexit@plt+0x310e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, ror #2 │ │ │ │ - tsteq r7, r8, ror #2 │ │ │ │ + tsteq r7, r8, asr #2 │ │ │ │ + tsteq r7, r8, asr #2 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ - @ instruction: 0x011701b8 │ │ │ │ - smlatbeq r7, r8, r0, r6 │ │ │ │ + @ instruction: 0x01170198 │ │ │ │ + smlabbeq r7, r8, r0, r6 │ │ │ │ andeq r0, r0, r6, lsr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 3ccfc <__cxa_atexit@plt+0x30ff0> │ │ │ │ - smlabbeq r7, r8, r0, r6 │ │ │ │ + tsteq r7, r8, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3cec4 <__cxa_atexit@plt+0x311b8> │ │ │ │ mov r2, r5 │ │ │ │ @@ -50294,18 +50294,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r7, r8, rrx │ │ │ │ - tsteq r7, r0, asr r0 │ │ │ │ - strdeq r5, [r7, -r0] │ │ │ │ - smlatbeq r7, ip, pc, r5 @ │ │ │ │ + tsteq r7, r8, asr #32 │ │ │ │ + tsteq r7, r0, lsr r0 │ │ │ │ + ldrdeq r5, [r7, -r0] │ │ │ │ + smlabbeq r7, ip, pc, r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3cf68 <__cxa_atexit@plt+0x3125c> │ │ │ │ @@ -50327,16 +50327,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r6, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 3cfcc <__cxa_atexit@plt+0x312c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -50351,17 +50351,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 3cfd8 <__cxa_atexit@plt+0x312cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r4, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x010372b7 │ │ │ │ - tsteq r7, r4, asr #30 │ │ │ │ + tsteq r7, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3d024 <__cxa_atexit@plt+0x31318> │ │ │ │ @@ -50377,16 +50377,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 3d03c <__cxa_atexit@plt+0x31330> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, ip, lsl #30 │ │ │ │ - smlatteq r7, r4, lr, r5 │ │ │ │ + smlatteq r7, ip, lr, r5 │ │ │ │ + smlabteq r7, r4, lr, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 3d094 <__cxa_atexit@plt+0x31388> │ │ │ │ @@ -50451,24 +50451,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 3d178 <__cxa_atexit@plt+0x3146c> │ │ │ │ ldr r9, [pc, #36] @ 3d17c <__cxa_atexit@plt+0x31470> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr r6 │ │ │ │ - tstpeq r6, r0, lsl #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r7, r0, lsl lr │ │ │ │ - tsteq r7, ip, lsl #28 │ │ │ │ - @ instruction: 0xffffa920 │ │ │ │ + tsteq r7, r8, lsl r6 │ │ │ │ + tstpeq r6, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r7, -r0] │ │ │ │ - smlatbeq r7, r0, sp, r5 │ │ │ │ - tsteq r7, ip, lsl ip │ │ │ │ - smlabteq r7, ip, sp, r5 │ │ │ │ - smlabbeq r7, r4, lr, r5 │ │ │ │ + smlatteq r7, ip, sp, r5 │ │ │ │ + @ instruction: 0xffffa920 │ │ │ │ + ldrdeq r5, [r7, -r0] │ │ │ │ + smlabbeq r7, r0, sp, r5 │ │ │ │ + strdeq r5, [r7, -ip] │ │ │ │ + smlatbeq r7, ip, sp, r5 │ │ │ │ + tsteq r7, r4, ror #28 │ │ │ │ @ instruction: 0xffffa990 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 3d1f0 <__cxa_atexit@plt+0x314e4> │ │ │ │ @@ -50493,16 +50493,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, ip, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3d2a0 <__cxa_atexit@plt+0x31594> │ │ │ │ @@ -50537,18 +50537,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 3d2b0 <__cxa_atexit@plt+0x315a4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #25 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tstpeq r6, r4, ror #27 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0116fdd0 │ │ │ │ + tstpeq r6, r4, asr #27 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0116fdb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3d2fc <__cxa_atexit@plt+0x315f0> │ │ │ │ @@ -50582,15 +50582,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0116fc90 │ │ │ │ + tstpeq r6, r0, ror ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3d550 <__cxa_atexit@plt+0x31844> │ │ │ │ ldr r0, [pc, #580] @ 3d5d8 <__cxa_atexit@plt+0x318cc> │ │ │ │ @@ -50736,23 +50736,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tstpeq r6, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - tstpeq r6, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0116fafc │ │ │ │ + @ instruction: 0x0116fadc │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r6, r4, asr #21 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -50778,15 +50778,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3d684 <__cxa_atexit@plt+0x31978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tstpeq r6, r4, lsr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsl #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -50808,15 +50808,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3d6fc <__cxa_atexit@plt+0x319f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0116f8b0 │ │ │ │ + @ instruction: 0x0116f890 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -50832,15 +50832,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3d75c <__cxa_atexit@plt+0x31a50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r6, r8, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, lsl r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -50869,17 +50869,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 3d7f0 <__cxa_atexit@plt+0x31ae4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0116f7bc │ │ │ │ + @ instruction: 0x0116f79c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r7, r0, asr #14 │ │ │ │ + tsteq r7, r0, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3d83c <__cxa_atexit@plt+0x31b30> │ │ │ │ ldr r7, [pc, #52] @ 3d84c <__cxa_atexit@plt+0x31b40> │ │ │ │ @@ -50894,16 +50894,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 3d850 <__cxa_atexit@plt+0x31b44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, r0, lsl #14 │ │ │ │ - smlatteq r7, r4, r6, r5 │ │ │ │ + smlatteq r7, r0, r6, r5 │ │ │ │ + smlabteq r7, r4, r6, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r7, #11] │ │ │ │ mov r8, r6 │ │ │ │ cmp ip, #1 │ │ │ │ blt 3d9c4 <__cxa_atexit@plt+0x31cb8> │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -51058,18 +51058,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff80c │ │ │ │ @ instruction: 0xfffff89c │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ - smlatteq r7, r8, r2, r5 │ │ │ │ + smlabteq r7, r8, r2, r5 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ - tsteq r7, r4, ror r4 │ │ │ │ + tsteq r7, r4, asr r4 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -51118,15 +51118,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -51174,15 +51174,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 3dcc0 <__cxa_atexit@plt+0x31fb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r6, r4, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3de50 <__cxa_atexit@plt+0x32144> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -51290,19 +51290,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r6, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r8, ror #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tstpeq r6, ip, ror #1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, asr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r0, lsr #3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51335,16 +51335,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 3df3c <__cxa_atexit@plt+0x32230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tstpeq r6, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, r4, lsr r0 @ p-variant is OBSOLETE │ │ │ │ + ldrsheq pc, [r6, -r8] @ │ │ │ │ + tstpeq r6, r4, lsl r0 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 3df78 <__cxa_atexit@plt+0x3226c> │ │ │ │ ldr r2, [pc, #36] @ 3df80 <__cxa_atexit@plt+0x32274> │ │ │ │ @@ -51354,15 +51354,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 3df90 <__cxa_atexit@plt+0x32284> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116ef90 │ │ │ │ + tsteq r6, r0, ror pc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51406,18 +51406,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl #30 │ │ │ │ + tsteq r6, r8, ror #29 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0116eef8 │ │ │ │ - tsteq r6, ip, asr #31 │ │ │ │ + @ instruction: 0x0116eed8 │ │ │ │ + tsteq r6, ip, lsr #31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 3e22c <__cxa_atexit@plt+0x32520> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -51557,22 +51557,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, ip, asr sp │ │ │ │ + tsteq r6, ip, lsr sp │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - @ instruction: 0x0116edb0 │ │ │ │ + @ instruction: 0x0116ed90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r8, lsr #28 │ │ │ │ + tsteq r6, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0116edf0 │ │ │ │ + @ instruction: 0x0116edd0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51598,15 +51598,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3e354 <__cxa_atexit@plt+0x32648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, r4, asr ip │ │ │ │ + tsteq r6, r4, lsr ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -51628,15 +51628,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3e3cc <__cxa_atexit@plt+0x326c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, ror #23 │ │ │ │ + tsteq r6, r0, asr #23 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -51652,15 +51652,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3e42c <__cxa_atexit@plt+0x32720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -51689,15 +51689,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 3e4c0 <__cxa_atexit@plt+0x327b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, ip, ror #21 │ │ │ │ + tsteq r6, ip, asr #21 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 3e508 <__cxa_atexit@plt+0x327fc> │ │ │ │ @@ -51713,15 +51713,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 3e51c <__cxa_atexit@plt+0x32810> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, ip, lsr sl │ │ │ │ + tsteq r7, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r7, #11] │ │ │ │ cmp ip, #1 │ │ │ │ blt 3e64c <__cxa_atexit@plt+0x32940> │ │ │ │ ldr sl, [r7, #7] │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ @@ -51819,15 +51819,15 @@ │ │ │ │ b 3e6d0 <__cxa_atexit@plt+0x329c4> │ │ │ │ ldr r0, [r7] │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x0116e8f0 │ │ │ │ + @ instruction: 0x0116e8d0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3e84c <__cxa_atexit@plt+0x32b40> │ │ │ │ @@ -51925,15 +51925,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x0116e7d0 │ │ │ │ + @ instruction: 0x0116e7b0 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldrb r1, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ lsl r3, r3, #12 │ │ │ │ @@ -52026,16 +52026,16 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #16] @ 3ea00 <__cxa_atexit@plt+0x32cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, ip, asr r5 │ │ │ │ - @ instruction: 0x0116e698 │ │ │ │ + tsteq r6, ip, lsr r5 │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, r2, r3, lsl #6 │ │ │ │ sub r3, r3, #12416 @ 0x3080 │ │ │ │ @@ -52125,16 +52125,16 @@ │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #16] @ 3eb8c <__cxa_atexit@plt+0x32e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0116e3d0 │ │ │ │ - tsteq r6, r0, lsl r5 │ │ │ │ + @ instruction: 0x0116e3b0 │ │ │ │ + @ instruction: 0x0116e4f0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r9, r3 │ │ │ │ bne 3ebc0 <__cxa_atexit@plt+0x32eb4> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ @@ -52221,16 +52221,16 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #16] @ 3ed0c <__cxa_atexit@plt+0x33000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, r0, asr r2 │ │ │ │ - @ instruction: 0x0116e390 │ │ │ │ + tsteq r6, r0, lsr r2 │ │ │ │ + tsteq r6, r0, ror r3 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #16] │ │ │ │ ldrb r0, [r5, #20] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -52326,16 +52326,16 @@ │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #16] @ 3eeb0 <__cxa_atexit@plt+0x331a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, ip, lsr #1 │ │ │ │ - tsteq r6, ip, ror #3 │ │ │ │ + tsteq r6, ip, lsl #1 │ │ │ │ + tsteq r6, ip, asr #3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r0, lr │ │ │ │ bcc 3ef68 <__cxa_atexit@plt+0x3325c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -52376,32 +52376,32 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2] │ │ │ │ b 3df90 <__cxa_atexit@plt+0x32284> │ │ │ │ mov r0, #20 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4, lsr r0 │ │ │ │ - tsteq r6, r4, lsr #32 │ │ │ │ + tsteq r6, r4, lsl r0 │ │ │ │ + tsteq r6, r4 │ │ │ │ @ instruction: 0xfffff040 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 3efb8 <__cxa_atexit@plt+0x332ac> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 3efbc <__cxa_atexit@plt+0x332b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #31 │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ + tsteq r6, r8, lsl #31 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr ip, [r9, #12]! │ │ │ │ @@ -52601,16 +52601,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 3f300 <__cxa_atexit@plt+0x335f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #24 │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ + tsteq r6, r4, asr #24 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3f324 <__cxa_atexit@plt+0x33618> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -52643,16 +52643,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 3f3a8 <__cxa_atexit@plt+0x3369c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ b fd1f28 <__cxa_atexit@plt+0xfc621c> │ │ │ │ - @ instruction: 0x0116dcf4 │ │ │ │ - tsteq r6, r0, ror #25 │ │ │ │ + @ instruction: 0x0116dcd4 │ │ │ │ + tsteq r6, r0, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3f454 <__cxa_atexit@plt+0x33748> │ │ │ │ ldr r2, [pc, #152] @ 3f464 <__cxa_atexit@plt+0x33758> │ │ │ │ @@ -52693,15 +52693,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 3f46c <__cxa_atexit@plt+0x33760> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r3, [r7, -r8] │ │ │ │ + ldrdeq r3, [r7, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -52773,15 +52773,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3f5ac <__cxa_atexit@plt+0x338a0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x010739bc │ │ │ │ + @ instruction: 0x0107399c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -52833,16 +52833,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f660 <__cxa_atexit@plt+0x33954> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #12] @ 3f6a0 <__cxa_atexit@plt+0x33994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116d8d4 │ │ │ │ - @ instruction: 0x0116d8b8 │ │ │ │ + @ instruction: 0x0116d8b4 │ │ │ │ + @ instruction: 0x0116d898 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3f724 <__cxa_atexit@plt+0x33a18> │ │ │ │ @@ -52874,15 +52874,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3f740 <__cxa_atexit@plt+0x33a34> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r7, ip, lsr #16 │ │ │ │ + tsteq r7, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -52934,16 +52934,16 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f7f4 <__cxa_atexit@plt+0x33ae8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #12] @ 3f834 <__cxa_atexit@plt+0x33b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #14 │ │ │ │ - tsteq r6, r0, lsr #14 │ │ │ │ + tsteq r6, r4, lsr #14 │ │ │ │ + tsteq r6, r0, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3f8b8 <__cxa_atexit@plt+0x33bac> │ │ │ │ @@ -52975,15 +52975,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3f8d4 <__cxa_atexit@plt+0x33bc8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0107369c │ │ │ │ + tsteq r7, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -53030,16 +53030,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #12] @ 3f9b4 <__cxa_atexit@plt+0x33ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0116d5b8 │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ + @ instruction: 0x0116d598 │ │ │ │ + tsteq r6, r0, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 3fa38 <__cxa_atexit@plt+0x33d2c> │ │ │ │ @@ -53071,15 +53071,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 3fa54 <__cxa_atexit@plt+0x33d48> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r7, r0, lsr #10 │ │ │ │ + tsteq r7, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -53126,16 +53126,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #12] @ 3fb34 <__cxa_atexit@plt+0x33e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsr r4 │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, r4, lsl r4 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 3fc1c <__cxa_atexit@plt+0x33f10> │ │ │ │ ldr r2, [pc, #212] @ 3fc2c <__cxa_atexit@plt+0x33f20> │ │ │ │ @@ -53191,15 +53191,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 3fc34 <__cxa_atexit@plt+0x33f28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r7, r4, asr #6 │ │ │ │ + tsteq r7, r4, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -53305,15 +53305,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 3fdfc <__cxa_atexit@plt+0x340f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - smlabbeq r7, r0, r1, r3 │ │ │ │ + tsteq r7, r0, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -53454,16 +53454,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 40054 <__cxa_atexit@plt+0x34348> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq r6, r8, asr #31 │ │ │ │ - tsteq r7, ip, asr pc │ │ │ │ + tsteq r6, r8, lsr #31 │ │ │ │ + tsteq r7, ip, lsr pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4009c <__cxa_atexit@plt+0x34390> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -53920,15 +53920,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r8, ror r9 │ │ │ │ + tsteq r6, r8, asr r9 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -54114,15 +54114,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 40aa0 <__cxa_atexit@plt+0x34d94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, r4, lsl r5 │ │ │ │ + strdeq r2, [r7, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -54179,15 +54179,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - tsteq r6, r4, ror r4 │ │ │ │ + tsteq r6, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -54201,15 +54201,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 40c00 <__cxa_atexit@plt+0x34ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, lsl #7 │ │ │ │ + tsteq r6, r0, ror #6 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54227,15 +54227,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 40c68 <__cxa_atexit@plt+0x34f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, ip, lsr #6 │ │ │ │ + tsteq r6, ip, lsl #6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldm r5!, {r8, r9} │ │ │ │ b 40c8c <__cxa_atexit@plt+0x34f80> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -54327,16 +54327,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 40df8 <__cxa_atexit@plt+0x350ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq r6, r4, lsr #4 │ │ │ │ - smlabteq r7, r0, r1, r2 │ │ │ │ + tsteq r6, r4, lsl #4 │ │ │ │ + smlatbeq r7, r0, r1, r2 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 40e40 <__cxa_atexit@plt+0x35134> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -54793,15 +54793,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0116bbd4 │ │ │ │ + @ instruction: 0x0116bbb4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -54987,15 +54987,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 41844 <__cxa_atexit@plt+0x35b38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r7, r8, ror r7 │ │ │ │ + tsteq r7, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -55052,15 +55052,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - @ instruction: 0x0116b6d0 │ │ │ │ + @ instruction: 0x0116b6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -55074,15 +55074,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 419a4 <__cxa_atexit@plt+0x35c98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0116b5dc │ │ │ │ + @ instruction: 0x0116b5bc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55100,15 +55100,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 41a0c <__cxa_atexit@plt+0x35d00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, lsl #11 │ │ │ │ + tsteq r6, r8, ror #10 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldm r5!, {r8, r9} │ │ │ │ b 41a30 <__cxa_atexit@plt+0x35d24> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -55200,16 +55200,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r9, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 41b9c <__cxa_atexit@plt+0x35e90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq r6, r0, lsl #9 │ │ │ │ - tsteq r7, r4, lsr #8 │ │ │ │ + tsteq r6, r0, ror #8 │ │ │ │ + tsteq r7, r4, lsl #8 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 41be4 <__cxa_atexit@plt+0x35ed8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -55666,15 +55666,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r0, lsr lr │ │ │ │ + tsteq r6, r0, lsl lr │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r6, ror #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ @@ -55860,15 +55860,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 425e8 <__cxa_atexit@plt+0x368dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r7, -ip] │ │ │ │ + @ instruction: 0x010709bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -55925,15 +55925,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ - tsteq r6, ip, lsr #18 │ │ │ │ + tsteq r6, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -55947,15 +55947,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 42748 <__cxa_atexit@plt+0x36a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, lsr r8 │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -55973,15 +55973,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 427b0 <__cxa_atexit@plt+0x36aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r4, ror #15 │ │ │ │ + tsteq r6, r4, asr #15 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 42820 <__cxa_atexit@plt+0x36b14> │ │ │ │ @@ -56008,15 +56008,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 42838 <__cxa_atexit@plt+0x36b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01070790 │ │ │ │ + tsteq r7, r0, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -56046,15 +56046,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsr #13 │ │ │ │ + tsteq r6, r8, lsl #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 42954 <__cxa_atexit@plt+0x36c48> │ │ │ │ @@ -56086,15 +56086,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 42970 <__cxa_atexit@plt+0x36c64> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r7, ip, asr r6 │ │ │ │ + tsteq r7, ip, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -56196,17 +56196,17 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne 42a20 <__cxa_atexit@plt+0x36d14> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #12] @ 42b2c <__cxa_atexit@plt+0x36e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #12 │ │ │ │ - tsteq r6, r4, asr r5 │ │ │ │ - tsteq r6, r4, lsl #13 │ │ │ │ + tsteq r6, r8, asr #12 │ │ │ │ + tsteq r6, r4, lsr r5 │ │ │ │ + tsteq r6, r4, ror #12 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ bcc 42b84 <__cxa_atexit@plt+0x36e78> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ @@ -56445,27 +56445,27 @@ │ │ │ │ ldr r0, [pc, #16] @ 42f08 <__cxa_atexit@plt+0x371fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ - tsteq r6, r0, asr #3 │ │ │ │ + tsteq r6, r0, lsr #3 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - tsteq r6, r4, lsl #3 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - tsteq r6, r8, lsl r2 │ │ │ │ + @ instruction: 0x0116a1f8 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r6, ip, lsl r1 │ │ │ │ + ldrsheq sl, [r6, -ip] │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -56538,15 +56538,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 43088 <__cxa_atexit@plt+0x3737c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -56598,15 +56598,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 43178 <__cxa_atexit@plt+0x3746c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, asr #28 │ │ │ │ + tsteq r6, r4, lsr #28 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -56649,15 +56649,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 43244 <__cxa_atexit@plt+0x37538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, asr sp │ │ │ │ + tsteq r6, ip, lsr sp │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -56716,15 +56716,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 43350 <__cxa_atexit@plt+0x37644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, r0, lsl #25 │ │ │ │ + tsteq r6, r0, ror #24 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r3, r1, lr, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -56768,15 +56768,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 43418 <__cxa_atexit@plt+0x3770c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x0106fbb4 │ │ │ │ + @ instruction: 0x0106fb94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 43508 <__cxa_atexit@plt+0x377fc> │ │ │ │ @@ -56837,15 +56837,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r9} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r6, r4, lsr #21 │ │ │ │ + tsteq r6, r4, lsl #21 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ ldr r1, [pc, #104] @ 435b4 <__cxa_atexit@plt+0x378a8> │ │ │ │ mov lr, #0 │ │ │ │ @@ -56893,15 +56893,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 43610 <__cxa_atexit@plt+0x37904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, ror r9 │ │ │ │ + tsteq r6, r0, asr r9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56919,15 +56919,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 43678 <__cxa_atexit@plt+0x3796c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, ip, lsl r9 │ │ │ │ + @ instruction: 0x011698fc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -56942,15 +56942,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 436d4 <__cxa_atexit@plt+0x379c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, ip, lsr #17 │ │ │ │ + tsteq r6, ip, lsl #17 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -56968,15 +56968,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4373c <__cxa_atexit@plt+0x37a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, asr r8 │ │ │ │ + tsteq r6, r8, lsr r8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 43788 <__cxa_atexit@plt+0x37a7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -57210,27 +57210,27 @@ │ │ │ │ ldr r0, [pc, #16] @ 43afc <__cxa_atexit@plt+0x37df0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ - tsteq r6, ip, asr #11 │ │ │ │ + tsteq r6, ip, lsr #11 │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x01169590 │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r6, r4, lsr #12 │ │ │ │ + tsteq r6, r4, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -57301,15 +57301,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 43c74 <__cxa_atexit@plt+0x37f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, ip, asr #6 │ │ │ │ + tsteq r6, ip, lsr #6 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -57361,15 +57361,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 43d64 <__cxa_atexit@plt+0x38058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr r2 │ │ │ │ + tsteq r6, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -57412,15 +57412,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 43e30 <__cxa_atexit@plt+0x38124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, ror r1 │ │ │ │ + tsteq r6, r0, asr r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -57479,15 +57479,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 43f3c <__cxa_atexit@plt+0x38230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01169094 │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -57532,15 +57532,15 @@ │ │ │ │ beq 43ff4 <__cxa_atexit@plt+0x382e8> │ │ │ │ b 44014 <__cxa_atexit@plt+0x38308> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, r4, lsl pc │ │ │ │ + @ instruction: 0x01168ef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 440e4 <__cxa_atexit@plt+0x383d8> │ │ │ │ @@ -57596,15 +57596,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - tsteq r6, r0, asr #29 │ │ │ │ + tsteq r6, r0, lsr #29 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ ldr r1, [pc, #88] @ 44180 <__cxa_atexit@plt+0x38474> │ │ │ │ mov lr, #0 │ │ │ │ @@ -57648,15 +57648,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 441dc <__cxa_atexit@plt+0x384d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r4, lsr #27 │ │ │ │ + tsteq r6, r4, lsl #27 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57674,15 +57674,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44244 <__cxa_atexit@plt+0x38538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, asr sp │ │ │ │ + tsteq r6, r0, lsr sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -57697,15 +57697,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 442a0 <__cxa_atexit@plt+0x38594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, ror #25 │ │ │ │ + tsteq r6, r0, asr #25 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -57723,15 +57723,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44308 <__cxa_atexit@plt+0x385fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, ip, lsl #25 │ │ │ │ + tsteq r6, ip, ror #24 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 44354 <__cxa_atexit@plt+0x38648> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ @@ -57965,27 +57965,27 @@ │ │ │ │ ldr r0, [pc, #16] @ 446c8 <__cxa_atexit@plt+0x389bc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ - tsteq r6, r0, lsl #20 │ │ │ │ + tsteq r6, r0, ror #19 │ │ │ │ muleq r0, r4, r4 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ - tsteq r6, r4, asr #19 │ │ │ │ + tsteq r6, r4, lsr #19 │ │ │ │ muleq r0, r0, r3 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r6, ip, asr r9 │ │ │ │ + tsteq r6, ip, lsr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -58056,15 +58056,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 44840 <__cxa_atexit@plt+0x38b34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, r0, lsl #15 │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r4, r0, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -58116,15 +58116,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 44930 <__cxa_atexit@plt+0x38c24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, lsl #13 │ │ │ │ + tsteq r6, ip, ror #12 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -58167,15 +58167,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 449fc <__cxa_atexit@plt+0x38cf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, lsr #11 │ │ │ │ + tsteq r6, r4, lsl #11 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r2, r0, fp, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -58234,15 +58234,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 44b08 <__cxa_atexit@plt+0x38dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, r8, asr #9 │ │ │ │ + tsteq r6, r8, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r9, r0, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -58287,15 +58287,15 @@ │ │ │ │ beq 44bc0 <__cxa_atexit@plt+0x38eb4> │ │ │ │ b 44be0 <__cxa_atexit@plt+0x38ed4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, r8, asr #6 │ │ │ │ + tsteq r6, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 44cb0 <__cxa_atexit@plt+0x38fa4> │ │ │ │ @@ -58351,15 +58351,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0x011682f4 │ │ │ │ + @ instruction: 0x011682d4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r0, r2, r7} │ │ │ │ ldr r1, [pc, #88] @ 44d4c <__cxa_atexit@plt+0x39040> │ │ │ │ mov lr, #0 │ │ │ │ @@ -58403,15 +58403,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 44da8 <__cxa_atexit@plt+0x3909c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011681d8 │ │ │ │ + @ instruction: 0x011681b8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58429,15 +58429,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44e10 <__cxa_atexit@plt+0x39104> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r4, lsl #3 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -58452,15 +58452,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 44e6c <__cxa_atexit@plt+0x39160> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r4, lsl r1 │ │ │ │ + ldrsheq r8, [r6, -r4] │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58478,15 +58478,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 44ed4 <__cxa_atexit@plt+0x391c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, asr #1 │ │ │ │ + tsteq r6, r0, lsr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -58514,32 +58514,32 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 44f68 <__cxa_atexit@plt+0x3925c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ - tsteq r6, r4, lsl r0 │ │ │ │ + @ instruction: 0x01167ff4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ + qaddeq lr, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 44f98 <__cxa_atexit@plt+0x3928c> │ │ │ │ ldr r2, [pc, #24] @ 44fa0 <__cxa_atexit@plt+0x39294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #30 │ │ │ │ - smlabteq r6, r4, lr, sp │ │ │ │ + tsteq r6, r4, asr #30 │ │ │ │ + smlatbeq r6, r4, lr, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4501c <__cxa_atexit@plt+0x39310> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -58568,19 +58568,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x01167ef0 │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ tsteq r6, r0, lsl pc │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ - tsteq r6, r0, lsr pc │ │ │ │ - tsteq r6, ip, ror #29 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ + tsteq r6, ip, asr #29 │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r1, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 450f0 <__cxa_atexit@plt+0x393e4> │ │ │ │ ldr r2, [pc, #180] @ 45120 <__cxa_atexit@plt+0x39414> │ │ │ │ @@ -58626,19 +58626,19 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, ror lr │ │ │ │ + tsteq r6, ip, asr lr │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sp, [r6, -ip] │ │ │ │ - ldrdeq sp, [r6, -r4] │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x0106ddbc │ │ │ │ + @ instruction: 0x0106ddb4 │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -58657,17 +58657,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 451a0 <__cxa_atexit@plt+0x39494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01167df4 │ │ │ │ + @ instruction: 0x01167dd4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlabteq r6, r4, ip, sp │ │ │ │ + smlatbeq r6, r4, ip, sp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45224 <__cxa_atexit@plt+0x39518> │ │ │ │ @@ -58698,19 +58698,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 45234 <__cxa_atexit@plt+0x39528> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl sp │ │ │ │ - tsteq r6, r8, ror ip │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ - tsteq r6, r0, asr #26 │ │ │ │ - tsteq r6, r8, lsl ip │ │ │ │ + @ instruction: 0x01167cf0 │ │ │ │ + tsteq r6, r8, asr ip │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ + tsteq r6, r0, lsr #26 │ │ │ │ + strdeq sp, [r6, -r8] │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45300 <__cxa_atexit@plt+0x395f4> │ │ │ │ @@ -58753,20 +58753,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 45310 <__cxa_atexit@plt+0x39604> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, asr ip │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ + tsteq r6, ip, lsr ip │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r6, r4, asr ip │ │ │ │ + tsteq r6, r4, lsr ip │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r6, r8, lsr fp │ │ │ │ + tsteq r6, r8, lsl fp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45370 <__cxa_atexit@plt+0x39664> │ │ │ │ ldr r2, [pc, #40] @ 4537c <__cxa_atexit@plt+0x39670> │ │ │ │ @@ -58777,15 +58777,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4549c <__cxa_atexit@plt+0x39790> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01167b98 │ │ │ │ + tsteq r6, r8, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 453e0 <__cxa_atexit@plt+0x396d4> │ │ │ │ ldr r2, [pc, #72] @ 453e8 <__cxa_atexit@plt+0x396dc> │ │ │ │ @@ -58843,17 +58843,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #21 │ │ │ │ - tsteq r6, r8, lsl #22 │ │ │ │ - ldrdeq sp, [r6, -r8] │ │ │ │ + tsteq r6, r8, lsl #21 │ │ │ │ + tsteq r6, r8, ror #21 │ │ │ │ + @ instruction: 0x0106d9b8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ bcc 45730 <__cxa_atexit@plt+0x39a24> │ │ │ │ cmn r8, #1 │ │ │ │ @@ -59031,18 +59031,18 @@ │ │ │ │ mov r6, r1 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - tsteq r6, r4, lsl #16 │ │ │ │ + tsteq r6, r4, ror #15 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - smlatteq r6, r8, r6, sp │ │ │ │ + smlabteq r6, r8, r6, sp │ │ │ │ andeq pc, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45858 <__cxa_atexit@plt+0x39b4c> │ │ │ │ @@ -59098,17 +59098,17 @@ │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - @ instruction: 0x011676b8 │ │ │ │ + @ instruction: 0x01167698 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrdeq sp, [r6, -ip] │ │ │ │ + @ instruction: 0x0106d5bc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 45940 <__cxa_atexit@plt+0x39c34> │ │ │ │ ldr r7, [pc, #188] @ 45968 <__cxa_atexit@plt+0x39c5c> │ │ │ │ @@ -59157,19 +59157,19 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq r6, r0, r6, sp │ │ │ │ + tsteq r6, r0, ror #12 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffff694 │ │ │ │ - smlatteq r6, ip, r4, sp │ │ │ │ + smlabteq r6, ip, r4, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 45a04 <__cxa_atexit@plt+0x39cf8> │ │ │ │ @@ -59214,16 +59214,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011674b4 │ │ │ │ - tsteq r6, r4, lsl r4 │ │ │ │ + @ instruction: 0x01167494 │ │ │ │ + strdeq sp, [r6, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 45ac8 <__cxa_atexit@plt+0x39dbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -59251,19 +59251,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #8 │ │ │ │ - smlabteq r6, r8, r3, sp │ │ │ │ - tsteq r6, r0, lsl #9 │ │ │ │ tsteq r6, r0, asr #8 │ │ │ │ - tsteq r6, r4, ror r3 │ │ │ │ + smlatbeq r6, r8, r3, sp │ │ │ │ + tsteq r6, r0, ror #8 │ │ │ │ + tsteq r6, r0, lsr #8 │ │ │ │ + tsteq r6, r4, asr r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 45b94 <__cxa_atexit@plt+0x39e88> │ │ │ │ ldr r0, [pc, #168] @ 45bc0 <__cxa_atexit@plt+0x39eb4> │ │ │ │ @@ -59306,19 +59306,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011673d0 │ │ │ │ + @ instruction: 0x011673b0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r4, lsr r3 │ │ │ │ - tsteq r6, ip, lsr #6 │ │ │ │ - @ instruction: 0x011673dc │ │ │ │ + tsteq r6, r4, lsl r3 │ │ │ │ + tsteq r6, ip, lsl #6 │ │ │ │ + @ instruction: 0x011673bc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -59335,17 +59335,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 45c38 <__cxa_atexit@plt+0x39f2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr r3 │ │ │ │ + tsteq r6, r8, lsr r3 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, ip, lsr #4 │ │ │ │ + tsteq r6, ip, lsl #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45cbc <__cxa_atexit@plt+0x39fb0> │ │ │ │ @@ -59376,19 +59376,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 45ccc <__cxa_atexit@plt+0x39fc0> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror r2 │ │ │ │ - smlabteq r6, r0, r1, sp │ │ │ │ - @ instruction: 0x0106d1b8 │ │ │ │ - tsteq r6, r0, asr #5 │ │ │ │ - smlabbeq r6, r0, r1, sp │ │ │ │ + tsteq r6, r8, asr r2 │ │ │ │ + smlatbeq r6, r0, r1, sp │ │ │ │ + @ instruction: 0x0106d198 │ │ │ │ + tsteq r6, r0, lsr #5 │ │ │ │ + tsteq r6, r0, ror #2 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45d98 <__cxa_atexit@plt+0x3a08c> │ │ │ │ @@ -59431,20 +59431,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 45da8 <__cxa_atexit@plt+0x3a09c> │ │ │ │ mov r5, #56 @ 0x38 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, asr #3 │ │ │ │ - @ instruction: 0x011671b0 │ │ │ │ + tsteq r6, r4, lsr #3 │ │ │ │ + @ instruction: 0x01167190 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x011671bc │ │ │ │ + @ instruction: 0x0116719c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - smlatbeq r6, r0, r0, sp │ │ │ │ + smlabbeq r6, r0, r0, sp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 45e08 <__cxa_atexit@plt+0x3a0fc> │ │ │ │ ldr r2, [pc, #40] @ 45e14 <__cxa_atexit@plt+0x3a108> │ │ │ │ @@ -59455,15 +59455,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 45f34 <__cxa_atexit@plt+0x3a228> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl #2 │ │ │ │ + tsteq r6, r0, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 45e78 <__cxa_atexit@plt+0x3a16c> │ │ │ │ ldr r2, [pc, #72] @ 45e80 <__cxa_atexit@plt+0x3a174> │ │ │ │ @@ -59521,17 +59521,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl r0 │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ - tsteq r6, r0, asr #30 │ │ │ │ + @ instruction: 0x01166ff0 │ │ │ │ + tsteq r6, r0, asr r0 │ │ │ │ + tsteq r6, r0, lsr #30 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4614c <__cxa_atexit@plt+0x3a440> │ │ │ │ ldr r2, [r7, #27] │ │ │ │ @@ -59678,18 +59678,18 @@ │ │ │ │ mov r6, r1 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - tsteq r6, ip, ror #27 │ │ │ │ + tsteq r6, ip, asr #27 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - smlabteq r6, ip, ip, ip │ │ │ │ + smlatbeq r6, ip, ip, ip │ │ │ │ andeq pc, r0, fp, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #80 @ 0x50 │ │ │ │ mov r3, fp │ │ │ │ cmp r2, r8 │ │ │ │ bcc 46278 <__cxa_atexit@plt+0x3a56c> │ │ │ │ @@ -59747,18 +59747,18 @@ │ │ │ │ mov r6, #80 @ 0x50 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - @ instruction: 0x01166cb8 │ │ │ │ + @ instruction: 0x01166c98 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x0106cbb4 │ │ │ │ + @ instruction: 0x0106cb94 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4636c <__cxa_atexit@plt+0x3a660> │ │ │ │ ldr r7, [pc, #192] @ 46394 <__cxa_atexit@plt+0x3a688> │ │ │ │ @@ -59808,19 +59808,19 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r6, ip, asr ip │ │ │ │ + tsteq r6, ip, lsr ip │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ - smlabteq r6, r0, sl, ip │ │ │ │ + smlatbeq r6, r0, sl, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 46430 <__cxa_atexit@plt+0x3a724> │ │ │ │ @@ -59852,15 +59852,15 @@ │ │ │ │ b 45f34 <__cxa_atexit@plt+0x3a228> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ - tsteq r6, ip, lsl sl │ │ │ │ + strdeq ip, [r6, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 46558 <__cxa_atexit@plt+0x3a84c> │ │ │ │ ldr r7, [pc, #252] @ 46568 <__cxa_atexit@plt+0x3a85c> │ │ │ │ @@ -59927,19 +59927,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 4657c <__cxa_atexit@plt+0x3a870> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - tsteq r6, r8, ror #18 │ │ │ │ - tsteq r6, r0, ror #18 │ │ │ │ - tsteq r6, r8, ror sl │ │ │ │ + tsteq r6, r8, asr #18 │ │ │ │ + tsteq r6, r0, asr #18 │ │ │ │ + tsteq r6, r8, asr sl │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - smlatteq r6, r4, r8, ip │ │ │ │ + smlabteq r6, r4, r8, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 465c0 <__cxa_atexit@plt+0x3a8b4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -59947,15 +59947,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 465b8 <__cxa_atexit@plt+0x3a8ac> │ │ │ │ b 465d0 <__cxa_atexit@plt+0x3a8c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r6, r4, r8, ip │ │ │ │ + smlabbeq r6, r4, r8, ip │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #1 │ │ │ │ blt 4661c <__cxa_atexit@plt+0x3a910> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -59992,16 +59992,16 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r7, [pc, #24] @ 46680 <__cxa_atexit@plt+0x3a974> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ + tsteq r6, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -60018,15 +60018,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01166898 │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ @@ -60214,16 +60214,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x011665d0 │ │ │ │ - tsteq r6, r4, asr r6 │ │ │ │ + @ instruction: 0x011665b0 │ │ │ │ + tsteq r6, r4, lsr r6 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -60246,15 +60246,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 46a74 <__cxa_atexit@plt+0x3ad68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, lsl r5 │ │ │ │ + @ instruction: 0x011664f4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60278,15 +60278,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 46af4 <__cxa_atexit@plt+0x3ade8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01166494 │ │ │ │ + tsteq r6, r4, ror r4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60310,15 +60310,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 46b74 <__cxa_atexit@plt+0x3ae68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, lsl r4 │ │ │ │ + @ instruction: 0x011663f4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60342,17 +60342,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 46bf4 <__cxa_atexit@plt+0x3aee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01166394 │ │ │ │ + tsteq r6, r4, ror r3 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatteq r6, r4, r3, ip │ │ │ │ + smlabteq r6, r4, r3, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 46c58 <__cxa_atexit@plt+0x3af4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -60370,28 +60370,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 46c68 <__cxa_atexit@plt+0x3af5c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011662d4 │ │ │ │ + @ instruction: 0x011662b4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ tsteq r2, r2, lsr #12 │ │ │ │ - tsteq r6, r0, ror r3 │ │ │ │ + tsteq r6, r0, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 46c90 <__cxa_atexit@plt+0x3af84> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - @ instruction: 0x011663f0 │ │ │ │ - tsteq r6, r4, ror #6 │ │ │ │ + @ instruction: 0x011663d0 │ │ │ │ + tsteq r6, r4, asr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 46d24 <__cxa_atexit@plt+0x3b018> │ │ │ │ @@ -60426,16 +60426,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 46d40 <__cxa_atexit@plt+0x3b034> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlatteq r6, r0, r2, ip │ │ │ │ - @ instruction: 0x0106c2b8 │ │ │ │ + smlabteq r6, r0, r2, ip │ │ │ │ + @ instruction: 0x0106c298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -60447,15 +60447,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 46d88 <__cxa_atexit@plt+0x3b07c> │ │ │ │ b 46da0 <__cxa_atexit@plt+0x3b094> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, r8, ror #4 │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt 46dd8 <__cxa_atexit@plt+0x3b0cc> │ │ │ │ mov ip, r5 │ │ │ │ ldr r8, [ip, #8]! │ │ │ │ @@ -60634,19 +60634,19 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r5, [sp] │ │ │ │ mov r7, r2 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - strdeq ip, [r6, -r0] │ │ │ │ - smlatteq r6, r8, r0, ip │ │ │ │ + ldrdeq ip, [r6, -r0] │ │ │ │ + smlabteq r6, r8, r0, ip │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r6, ip, r0, ip │ │ │ │ - smlabbeq r6, r4, r0, ip │ │ │ │ + tsteq r6, ip, rrx │ │ │ │ + tsteq r6, r4, rrx │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -60664,15 +60664,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r0, lsl #29 │ │ │ │ + tsteq r6, r0, ror #28 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ @@ -60860,16 +60860,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r7, r9 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x01165bb8 │ │ │ │ - tsteq r6, ip, lsr ip │ │ │ │ + @ instruction: 0x01165b98 │ │ │ │ + tsteq r6, ip, lsl ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -60892,15 +60892,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4748c <__cxa_atexit@plt+0x3b780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01165afc │ │ │ │ + @ instruction: 0x01165adc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60924,15 +60924,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4750c <__cxa_atexit@plt+0x3b800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, ror sl │ │ │ │ + tsteq r6, ip, asr sl │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60956,15 +60956,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4758c <__cxa_atexit@plt+0x3b880> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011659fc │ │ │ │ + @ instruction: 0x011659dc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -60988,15 +60988,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4760c <__cxa_atexit@plt+0x3b900> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, ror r9 │ │ │ │ + tsteq r6, ip, asr r9 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r4, r5 │ │ │ │ mov r8, r6 │ │ │ │ @@ -61056,15 +61056,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, #16 │ │ │ │ str r4, [r7, #828] @ 0x33c │ │ │ │ mov r4, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, lsl #17 │ │ │ │ + tsteq r6, r0, ror #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -61086,15 +61086,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 47794 <__cxa_atexit@plt+0x3ba88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011657f4 │ │ │ │ + @ instruction: 0x011657d4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 477d4 <__cxa_atexit@plt+0x3bac8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ @@ -61215,15 +61215,15 @@ │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ + @ instruction: 0x011655f8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r7, ror #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2} │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r5, #16 │ │ │ │ ldr sl, [r5, #28] │ │ │ │ @@ -61271,15 +61271,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 47a7c <__cxa_atexit@plt+0x3bd70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, lsr #10 │ │ │ │ + tsteq r6, r8, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r9, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 47ab4 <__cxa_atexit@plt+0x3bda8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -61445,15 +61445,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 47d2c <__cxa_atexit@plt+0x3c020> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq fp, [r6, -ip] │ │ │ │ + ldrdeq fp, [r6, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -61547,16 +61547,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 47ecc <__cxa_atexit@plt+0x3c1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0116509c │ │ │ │ - tsteq r6, r4, asr #1 │ │ │ │ + tsteq r6, ip, ror r0 │ │ │ │ + tsteq r6, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -61581,16 +61581,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 47f54 <__cxa_atexit@plt+0x3c248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, ip, asr r0 │ │ │ │ - tsteq r6, r4, lsr #32 │ │ │ │ + tsteq r6, ip, lsr r0 │ │ │ │ + tsteq r6, r4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 47f9c <__cxa_atexit@plt+0x3c290> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #-16]! │ │ │ │ @@ -61744,15 +61744,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x01164dd8 │ │ │ │ + @ instruction: 0x01164db8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r9, #0 │ │ │ │ ldr r8, [r5, #-20] @ 0xffffffec │ │ │ │ ldmdb r5, {r7, sl} │ │ │ │ @@ -61795,15 +61795,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 482ac <__cxa_atexit@plt+0x3c5a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01164cf8 │ │ │ │ + @ instruction: 0x01164cd8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r1, r0, sl, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 482e4 <__cxa_atexit@plt+0x3c5d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -61969,15 +61969,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4855c <__cxa_atexit@plt+0x3c850> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq sl, [r6, -r0] │ │ │ │ + @ instruction: 0x0106aab0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -62074,16 +62074,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 48708 <__cxa_atexit@plt+0x3c9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, ror #16 │ │ │ │ - tsteq r6, r8, lsl #17 │ │ │ │ + tsteq r6, r0, asr #16 │ │ │ │ + tsteq r6, r8, ror #16 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62108,16 +62108,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 48790 <__cxa_atexit@plt+0x3ca84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, lsr #16 │ │ │ │ - tsteq r6, r8, ror #15 │ │ │ │ + tsteq r6, r0, lsl #16 │ │ │ │ + tsteq r6, r8, asr #15 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 487e4 <__cxa_atexit@plt+0x3cad8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -62133,17 +62133,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 487f0 <__cxa_atexit@plt+0x3cae4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr r7 │ │ │ │ + tsteq r6, ip, lsl r7 │ │ │ │ smlabbeq r2, lr, sl, fp │ │ │ │ - tsteq r6, ip, ror r8 │ │ │ │ + tsteq r6, ip, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4883c <__cxa_atexit@plt+0x3cb30> │ │ │ │ @@ -62159,16 +62159,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 48854 <__cxa_atexit@plt+0x3cb48> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, asr #16 │ │ │ │ - tsteq r6, ip, lsl r8 │ │ │ │ + tsteq r6, r4, lsr #16 │ │ │ │ + strdeq sl, [r6, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 488ac <__cxa_atexit@plt+0x3cba0> │ │ │ │ @@ -62233,24 +62233,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 48990 <__cxa_atexit@plt+0x3cc84> │ │ │ │ ldr r9, [pc, #36] @ 48994 <__cxa_atexit@plt+0x3cc88> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #28 │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + tsteq r6, r0, lsl #28 │ │ │ │ tsteq r6, r8, asr #14 │ │ │ │ - tsteq r6, r4, asr #14 │ │ │ │ + tsteq r6, r8, lsr #14 │ │ │ │ + tsteq r6, r4, lsr #14 │ │ │ │ @ instruction: 0xfffef108 │ │ │ │ - ldrdeq sl, [r6, -r8] │ │ │ │ - ldrdeq sl, [r6, -r8] │ │ │ │ - tsteq r6, r4, lsl #8 │ │ │ │ - tsteq r6, r4, lsl #14 │ │ │ │ - @ instruction: 0x0106a7bc │ │ │ │ + @ instruction: 0x0106a3b8 │ │ │ │ + @ instruction: 0x0106a6b8 │ │ │ │ + smlatteq r6, r4, r3, sl │ │ │ │ + smlatteq r6, r4, r6, sl │ │ │ │ + @ instruction: 0x0106a79c │ │ │ │ @ instruction: 0xfffef178 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 48f6c <__cxa_atexit@plt+0x3d260> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -62264,15 +62264,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 48a08 <__cxa_atexit@plt+0x3ccfc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsl r5 │ │ │ │ + @ instruction: 0x011644fc │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 48b98 <__cxa_atexit@plt+0x3ce8c> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -62380,19 +62380,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, asr #9 │ │ │ │ + tsteq r6, r0, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r6, r4, lsr #7 │ │ │ │ - tsteq r6, r8, ror r4 │ │ │ │ + tsteq r6, r4, lsl #7 │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62423,16 +62423,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 48c7c <__cxa_atexit@plt+0x3cf70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r6, ip, asr #7 │ │ │ │ - tsteq r6, r8, ror #5 │ │ │ │ + tsteq r6, ip, lsr #7 │ │ │ │ + tsteq r6, r8, asr #5 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 48cb8 <__cxa_atexit@plt+0x3cfac> │ │ │ │ ldr r2, [pc, #36] @ 48cc0 <__cxa_atexit@plt+0x3cfb4> │ │ │ │ @@ -62442,15 +62442,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 48cd0 <__cxa_atexit@plt+0x3cfc4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr r2 │ │ │ │ + tsteq r6, r0, lsr r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62494,18 +62494,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, asr #3 │ │ │ │ + tsteq r6, r8, lsr #3 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011641b8 │ │ │ │ - tsteq r6, ip, lsl #5 │ │ │ │ + @ instruction: 0x01164198 │ │ │ │ + tsteq r6, ip, ror #4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 48dd8 <__cxa_atexit@plt+0x3d0cc> │ │ │ │ ldr r2, [pc, #36] @ 48de0 <__cxa_atexit@plt+0x3d0d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -62514,15 +62514,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 48df0 <__cxa_atexit@plt+0x3d0e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr r1 │ │ │ │ + tsteq r6, r0, lsl r1 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -62566,18 +62566,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsr #1 │ │ │ │ + tsteq r6, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x01164098 │ │ │ │ - tsteq r6, ip, ror #2 │ │ │ │ + tsteq r6, r8, ror r0 │ │ │ │ + tsteq r6, ip, asr #2 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 48f30 <__cxa_atexit@plt+0x3d224> │ │ │ │ @@ -62605,15 +62605,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 48f40 <__cxa_atexit@plt+0x3d234> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01163ff4 │ │ │ │ + @ instruction: 0x01163fd4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ andeq r6, r0, sl, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -62838,26 +62838,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp, #4] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, lsr pc │ │ │ │ + tsteq r6, r4, lsl pc │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0x01163f9c │ │ │ │ + tsteq r6, ip, ror pc │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldrdeq r9, [r6, -r4] │ │ │ │ - tsteq r6, r0, lsl #28 │ │ │ │ + @ instruction: 0x01069db4 │ │ │ │ + smlatteq r6, r0, sp, r9 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r4, ror sp │ │ │ │ + tsteq r6, r4, asr sp │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49350 <__cxa_atexit@plt+0x3d644> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -62866,15 +62866,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r6, r0, lsr sp │ │ │ │ + tsteq r6, r0, lsl sp │ │ │ │ andeq ip, r6, lr, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 49420 <__cxa_atexit@plt+0x3d714> │ │ │ │ @@ -62923,15 +62923,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r6, ip, asr #24 │ │ │ │ + tsteq r6, ip, lsr #24 │ │ │ │ andeq r6, r3, sp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 49480 <__cxa_atexit@plt+0x3d774> │ │ │ │ ldr r3, [pc, #40] @ 4948c <__cxa_atexit@plt+0x3d780> │ │ │ │ mov r8, r7 │ │ │ │ @@ -62942,15 +62942,15 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ ldmdb r5, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r0, lsl #24 │ │ │ │ + smlatteq r6, r0, fp, r9 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, r2 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -62986,18 +62986,18 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - tsteq r6, r0, lsl fp │ │ │ │ + @ instruction: 0x01163af0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r6, ip, lsr #22 │ │ │ │ - tsteq r6, r4, lsr #22 │ │ │ │ + tsteq r6, ip, lsl #22 │ │ │ │ + tsteq r6, r4, lsl #22 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ @@ -63170,15 +63170,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror r8 │ │ │ │ + tsteq r6, ip, asr r8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #28 │ │ │ │ mov r2, r9 │ │ │ │ cmp r1, fp │ │ │ │ bcc 49914 <__cxa_atexit@plt+0x3dc08> │ │ │ │ @@ -63240,16 +63240,16 @@ │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0x01069794 │ │ │ │ - tsteq r6, r4, ror #14 │ │ │ │ + tsteq r6, r4, ror r7 │ │ │ │ + tsteq r6, r4, asr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -63261,15 +63261,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 49980 <__cxa_atexit@plt+0x3dc74> │ │ │ │ b 49998 <__cxa_atexit@plt+0x3dc8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, r4, lsl r7 │ │ │ │ + strdeq r9, [r6, -r4] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ @@ -63301,15 +63301,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 48f6c <__cxa_atexit@plt+0x3d260> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, r4, ror r6 │ │ │ │ + tsteq r6, r4, asr r6 │ │ │ │ andeq r0, r0, r7, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #28] │ │ │ │ ldr r2, [pc, #60] @ 49a80 <__cxa_atexit@plt+0x3dd74> │ │ │ │ ldr ip, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -63344,15 +63344,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 49adc <__cxa_atexit@plt+0x3ddd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r4, lsr #9 │ │ │ │ + tsteq r6, r4, lsl #9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63370,15 +63370,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 49b44 <__cxa_atexit@plt+0x3de38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r0, asr r4 │ │ │ │ + tsteq r6, r0, lsr r4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 49b88 <__cxa_atexit@plt+0x3de7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ @@ -63526,15 +63526,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r6, r0, lsl #4 │ │ │ │ + tsteq r6, r0, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -63574,15 +63574,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r3, [pc, #24] @ 49e78 <__cxa_atexit@plt+0x3e16c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, lsr #2 │ │ │ │ + tsteq r6, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r9, ror #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #260096 @ 0x3f800 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -63692,15 +63692,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4a048 <__cxa_atexit@plt+0x3e33c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabbeq r6, r4, r0, r9 │ │ │ │ + tsteq r6, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ @@ -63773,15 +63773,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 4a190 <__cxa_atexit@plt+0x3e484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01162df0 │ │ │ │ + @ instruction: 0x01162dd0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -63799,15 +63799,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4a1f8 <__cxa_atexit@plt+0x3e4ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01162d9c │ │ │ │ + tsteq r6, ip, ror sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 4a24c <__cxa_atexit@plt+0x3e540> │ │ │ │ mov r0, r4 │ │ │ │ @@ -63823,17 +63823,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 4a258 <__cxa_atexit@plt+0x3e54c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162cd4 │ │ │ │ + @ instruction: 0x01162cb4 │ │ │ │ tsteq r2, lr, lsl r0 │ │ │ │ - @ instruction: 0x01068eb4 │ │ │ │ + @ instruction: 0x01068e94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a2a4 <__cxa_atexit@plt+0x3e598> │ │ │ │ @@ -63849,16 +63849,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4a2bc <__cxa_atexit@plt+0x3e5b0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, ip, ror lr │ │ │ │ - tsteq r6, r4, asr lr │ │ │ │ + tsteq r6, ip, asr lr │ │ │ │ + tsteq r6, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 4a314 <__cxa_atexit@plt+0x3e608> │ │ │ │ @@ -63923,28 +63923,28 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 4a3f8 <__cxa_atexit@plt+0x3e6ec> │ │ │ │ ldr r9, [pc, #36] @ 4a3fc <__cxa_atexit@plt+0x3e6f0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010683b8 │ │ │ │ - tsteq r6, r0, lsl #26 │ │ │ │ - smlabbeq r6, r0, sp, r8 │ │ │ │ - tsteq r6, ip, ror sp │ │ │ │ + @ instruction: 0x01068398 │ │ │ │ + tsteq r6, r0, ror #25 │ │ │ │ + tsteq r6, r0, ror #26 │ │ │ │ + tsteq r6, ip, asr sp │ │ │ │ @ instruction: 0xfffed6a0 │ │ │ │ - tsteq r6, r0, ror r9 │ │ │ │ - tsteq r6, r0, lsl sp │ │ │ │ - @ instruction: 0x0106899c │ │ │ │ - tsteq r6, ip, lsr sp │ │ │ │ - strdeq r8, [r6, -r4] │ │ │ │ + tsteq r6, r0, asr r9 │ │ │ │ + strdeq r8, [r6, -r0] │ │ │ │ + tsteq r6, ip, ror r9 │ │ │ │ + tsteq r6, ip, lsl sp │ │ │ │ + ldrdeq r8, [r6, -r4] │ │ │ │ @ instruction: 0xfffed710 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 4a64c <__cxa_atexit@plt+0x3e940> │ │ │ │ - @ instruction: 0x01068a90 │ │ │ │ + tsteq r6, r0, ror sl │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a4cc <__cxa_atexit@plt+0x3e7c0> │ │ │ │ ldr r2, [pc, #156] @ 4a4d8 <__cxa_atexit@plt+0x3e7cc> │ │ │ │ @@ -63984,16 +63984,16 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ add sl, r2, r7 │ │ │ │ str r3, [r5] │ │ │ │ b 4a64c <__cxa_atexit@plt+0x3e940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01162ab0 │ │ │ │ - smlabbeq r6, ip, r9, r8 │ │ │ │ + @ instruction: 0x01162a90 │ │ │ │ + tsteq r6, ip, ror #18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a55c <__cxa_atexit@plt+0x3e850> │ │ │ │ @@ -64024,19 +64024,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 4a56c <__cxa_atexit@plt+0x3e860> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011629d8 │ │ │ │ - tsteq r6, r0, lsr #18 │ │ │ │ - tsteq r6, r8, lsl r9 │ │ │ │ - tsteq r6, r0, lsr #20 │ │ │ │ - smlatteq r6, r0, r8, r8 │ │ │ │ + @ instruction: 0x011629b8 │ │ │ │ + tsteq r6, r0, lsl #18 │ │ │ │ + strdeq r8, [r6, -r8] │ │ │ │ + tsteq r6, r0, lsl #20 │ │ │ │ + smlabteq r6, r0, r8, r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4a608 <__cxa_atexit@plt+0x3e8fc> │ │ │ │ @@ -64067,21 +64067,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 4a618 <__cxa_atexit@plt+0x3e90c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #18 │ │ │ │ - tsteq r6, r4, ror r8 │ │ │ │ - tsteq r6, ip, ror #16 │ │ │ │ - tsteq r6, r4, ror r9 │ │ │ │ + tsteq r6, ip, lsl #18 │ │ │ │ + tsteq r6, r4, asr r8 │ │ │ │ + tsteq r6, ip, asr #16 │ │ │ │ + tsteq r6, r4, asr r9 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r6, r8, ror #16 │ │ │ │ + tsteq r6, r8, asr #16 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4a88c <__cxa_atexit@plt+0x3eb80> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -64242,26 +64242,26 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - tsteq r6, ip, lsr #16 │ │ │ │ - tsteq r6, r8, lsr r7 │ │ │ │ + tsteq r6, ip, lsl #16 │ │ │ │ + tsteq r6, r8, lsl r7 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ andeq r0, r0, ip, lsl sp │ │ │ │ muleq r0, ip, r9 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01068898 │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ - tsteq r6, r8, lsr #13 │ │ │ │ - @ instruction: 0x0106859c │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ + tsteq r6, r8, lsl #13 │ │ │ │ + tsteq r6, ip, ror r5 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ lsl r3, r3, #12 │ │ │ │ add r2, r3, r2, lsl #6 │ │ │ │ @@ -64491,28 +64491,28 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, ip, lsr r5 │ │ │ │ - tsteq r6, r0, lsr r4 │ │ │ │ + tsteq r6, ip, lsl r5 │ │ │ │ + tsteq r6, r0, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ - @ instruction: 0x011623d0 │ │ │ │ + @ instruction: 0x011623b0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - tsteq r6, r8, ror r4 │ │ │ │ - tsteq r6, r4, lsl #7 │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ + tsteq r6, r4, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #26 │ │ │ │ - @ instruction: 0x01162390 │ │ │ │ - @ instruction: 0x011623b8 │ │ │ │ - tsteq r6, r0, lsr #7 │ │ │ │ - tsteq r6, r8, lsl #6 │ │ │ │ - @ instruction: 0x011622f0 │ │ │ │ - @ instruction: 0x010681b0 │ │ │ │ + tsteq r6, r0, ror r3 │ │ │ │ + @ instruction: 0x01162398 │ │ │ │ + tsteq r6, r0, lsl #7 │ │ │ │ + tsteq r6, r8, ror #5 │ │ │ │ + @ instruction: 0x011622d0 │ │ │ │ + @ instruction: 0x01068190 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r2, [r5, #16] │ │ │ │ ldrb r3, [r5, #20] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r3, r3, r2, lsl #6 │ │ │ │ sub r2, r3, #12416 @ 0x3080 │ │ │ │ @@ -64742,28 +64742,28 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsl #20 │ │ │ │ - tsteq r6, r8, asr r1 │ │ │ │ - tsteq r6, r4, asr #32 │ │ │ │ + tsteq r6, r8, lsr r1 │ │ │ │ + tsteq r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #18 │ │ │ │ - @ instruction: 0x01161fdc │ │ │ │ + @ instruction: 0x01161fbc │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ - tsteq r6, ip, lsl #1 │ │ │ │ - @ instruction: 0x01161f98 │ │ │ │ + tsteq r6, ip, rrx │ │ │ │ + tsteq r6, r8, ror pc │ │ │ │ andeq r0, r0, r8, lsr r9 │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ - tsteq r6, r8, asr #31 │ │ │ │ - @ instruction: 0x01161fb0 │ │ │ │ - tsteq r6, ip, lsl pc │ │ │ │ - tsteq r6, r4, lsl #30 │ │ │ │ - smlabteq r6, r4, sp, r7 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ + tsteq r6, r8, lsr #31 │ │ │ │ + @ instruction: 0x01161f90 │ │ │ │ + @ instruction: 0x01161efc │ │ │ │ + tsteq r6, r4, ror #29 │ │ │ │ + smlatbeq r6, r4, sp, r7 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ldmib r5, {r1, r2, r9} │ │ │ │ cmp r3, r0 │ │ │ │ bne 4b13c <__cxa_atexit@plt+0x3f430> │ │ │ │ @@ -64998,28 +64998,28 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - tsteq r6, r8, ror #26 │ │ │ │ - tsteq r6, r4, asr ip │ │ │ │ + tsteq r6, r8, asr #26 │ │ │ │ + tsteq r6, r4, lsr ip │ │ │ │ andeq r0, r0, r4, ror #10 │ │ │ │ - @ instruction: 0x01161bdc │ │ │ │ + @ instruction: 0x01161bbc │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ - @ instruction: 0x01161c98 │ │ │ │ - tsteq r6, r4, lsr #23 │ │ │ │ + tsteq r6, r8, ror ip │ │ │ │ + tsteq r6, r4, lsl #23 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ - tsteq r6, r4, lsr #23 │ │ │ │ - @ instruction: 0x01161bd8 │ │ │ │ - tsteq r6, r0, asr #23 │ │ │ │ - tsteq r6, r8, lsr #22 │ │ │ │ - tsteq r6, r0, lsl fp │ │ │ │ - smlabteq r6, r4, r9, r7 │ │ │ │ + tsteq r6, r4, lsl #23 │ │ │ │ + @ instruction: 0x01161bb8 │ │ │ │ + tsteq r6, r0, lsr #23 │ │ │ │ + tsteq r6, r8, lsl #22 │ │ │ │ + @ instruction: 0x01161af0 │ │ │ │ + smlatbeq r6, r4, r9, r7 │ │ │ │ andeq r3, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ @@ -65247,27 +65247,27 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - tsteq r6, ip, asr #18 │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ + tsteq r6, ip, lsr #18 │ │ │ │ + tsteq r6, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x011617f0 │ │ │ │ + @ instruction: 0x011617d0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0x01161894 │ │ │ │ - tsteq r6, r0, lsr #15 │ │ │ │ + tsteq r6, r4, ror r8 │ │ │ │ + tsteq r6, r0, lsl #15 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r6, r0, asr #15 │ │ │ │ - @ instruction: 0x011617d4 │ │ │ │ - @ instruction: 0x011617bc │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ + tsteq r6, r0, lsr #15 │ │ │ │ + @ instruction: 0x011617b4 │ │ │ │ + @ instruction: 0x0116179c │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ + @ instruction: 0x011616f0 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 4b980 <__cxa_atexit@plt+0x3fc74> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -65318,19 +65318,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r6, r8, lsr #12 │ │ │ │ - @ instruction: 0x011615b0 │ │ │ │ - @ instruction: 0x01161598 │ │ │ │ + tsteq r6, r8, lsl #12 │ │ │ │ + @ instruction: 0x01161590 │ │ │ │ + tsteq r6, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65347,16 +65347,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 4ba2c <__cxa_atexit@plt+0x3fd20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsl r5 │ │ │ │ - tsteq r6, r4, lsl #10 │ │ │ │ + @ instruction: 0x011614fc │ │ │ │ + tsteq r6, r4, ror #9 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65407,29 +65407,29 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 4bb20 <__cxa_atexit@plt+0x3fe14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, lsr r4 │ │ │ │ - tsteq r6, r8, lsr r4 │ │ │ │ + tsteq r6, r8, lsl r4 │ │ │ │ + tsteq r6, r8, lsl r4 │ │ │ │ @ instruction: 0xffffeaa4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ @ instruction: 0xffffe9a0 │ │ │ │ - tsteq r6, r8, ror r4 │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ andeq r0, r0, r7, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 4ba30 <__cxa_atexit@plt+0x3fd24> │ │ │ │ - tsteq r6, ip, lsl r3 │ │ │ │ + strdeq r7, [r6, -ip] │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 4bbf0 <__cxa_atexit@plt+0x3fee4> │ │ │ │ ldr r0, [pc, #172] @ 4bc1c <__cxa_atexit@plt+0x3ff10> │ │ │ │ @@ -65473,19 +65473,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r7, [r6, -ip] │ │ │ │ - ldrdeq r7, [r6, -r4] │ │ │ │ - tsteq r6, ip, ror r3 │ │ │ │ + @ instruction: 0x010672bc │ │ │ │ + @ instruction: 0x010672b4 │ │ │ │ + tsteq r6, ip, asr r3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65505,17 +65505,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4bca0 <__cxa_atexit@plt+0x3ff94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011612fc │ │ │ │ + @ instruction: 0x011612dc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlabteq r6, r4, r1, r7 │ │ │ │ + smlatbeq r6, r4, r1, r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 4bd4c <__cxa_atexit@plt+0x40040> │ │ │ │ ldr sl, [r0, #20] │ │ │ │ @@ -65553,17 +65553,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x011611f0 │ │ │ │ + @ instruction: 0x011611d0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r6, r4, lsl #2 │ │ │ │ + smlatteq r6, r4, r0, r7 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ ldr r1, [pc, #56] @ 4bdb8 <__cxa_atexit@plt+0x400ac> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r9, [r3, #8] │ │ │ │ @@ -65577,22 +65577,22 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatbeq r6, ip, r0, r7 │ │ │ │ + smlabbeq r6, ip, r0, r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ - swpeq r7, r0, [r6] │ │ │ │ + tsteq r6, r0, ror r0 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp lr, fp │ │ │ │ bcc 4be9c <__cxa_atexit@plt+0x40190> │ │ │ │ ldr r0, [pc, #204] @ 4bec4 <__cxa_atexit@plt+0x401b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -65643,21 +65643,21 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsheq r1, [r6, -r4] │ │ │ │ + ldrsbeq r1, [r6, -r4] │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r6, ip, lsr #32 │ │ │ │ - tsteq r6, r4, lsr #32 │ │ │ │ - tsteq r6, ip, asr #1 │ │ │ │ - smlabbeq r6, ip, pc, r6 @ │ │ │ │ + tsteq r6, ip │ │ │ │ + tsteq r6, r4 │ │ │ │ + tsteq r6, ip, lsr #1 │ │ │ │ + tsteq r6, ip, ror #30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, r2 │ │ │ │ bne 4bf10 <__cxa_atexit@plt+0x40204> │ │ │ │ ldr r0, [pc, #124] @ 4bf7c <__cxa_atexit@plt+0x40270> │ │ │ │ @@ -65689,17 +65689,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, ror #30 │ │ │ │ - tsteq r6, r4, ror #30 │ │ │ │ - tsteq r6, r4, lsr #32 │ │ │ │ + tsteq r6, ip, asr #30 │ │ │ │ + tsteq r6, r4, asr #30 │ │ │ │ + tsteq r6, r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65719,17 +65719,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4bff8 <__cxa_atexit@plt+0x402ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, lsr #31 │ │ │ │ + tsteq r6, r4, lsl #31 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r6, r8, ror #28 │ │ │ │ + tsteq r6, r8, asr #28 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4c118 <__cxa_atexit@plt+0x4040c> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ @@ -65814,20 +65814,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ - tsteq r6, r4, lsl lr │ │ │ │ - tsteq r6, ip, lsl lr │ │ │ │ + @ instruction: 0x01160df4 │ │ │ │ + @ instruction: 0x01160dfc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - tsteq r6, r0, lsr #29 │ │ │ │ + tsteq r6, r0, lsl #29 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - smlatteq r6, r4, ip, r6 │ │ │ │ + smlabteq r6, r4, ip, r6 │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65862,18 +65862,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 4c238 <__cxa_atexit@plt+0x4052c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - tsteq r6, r4, lsr #26 │ │ │ │ + tsteq r6, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r6, ip, lsr #24 │ │ │ │ + tsteq r6, ip, lsl #24 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -65903,18 +65903,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 4c2dc <__cxa_atexit@plt+0x405d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - tsteq r6, r4, lsl #25 │ │ │ │ - tsteq r6, ip, lsl #25 │ │ │ │ + tsteq r6, r4, ror #24 │ │ │ │ + tsteq r6, ip, ror #24 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - smlabbeq r6, r8, fp, r6 │ │ │ │ + tsteq r6, r8, ror #22 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4c350 <__cxa_atexit@plt+0x40644> │ │ │ │ ldr r2, [pc, #88] @ 4c358 <__cxa_atexit@plt+0x4064c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -65936,24 +65936,24 @@ │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror #23 │ │ │ │ + tsteq r6, ip, asr #23 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r6, r8, lsl #22 │ │ │ │ + smlatteq r6, r8, sl, r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ - smlatteq r6, ip, sl, r6 │ │ │ │ + smlabteq r6, ip, sl, r6 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 4c420 <__cxa_atexit@plt+0x40714> │ │ │ │ ldr r0, [pc, #172] @ 4c44c <__cxa_atexit@plt+0x40740> │ │ │ │ @@ -65997,19 +65997,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr #22 │ │ │ │ + tsteq r6, r8, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r6, ip, sl, r6 │ │ │ │ - smlatbeq r6, r4, sl, r6 │ │ │ │ - tsteq r6, ip, asr #22 │ │ │ │ + smlabbeq r6, ip, sl, r6 │ │ │ │ + smlabbeq r6, r4, sl, r6 │ │ │ │ + tsteq r6, ip, lsr #22 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66029,17 +66029,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4c4d0 <__cxa_atexit@plt+0x407c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, asr #21 │ │ │ │ + tsteq r6, ip, lsr #21 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0x01066990 │ │ │ │ + tsteq r6, r0, ror r9 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66071,15 +66071,15 @@ │ │ │ │ stm r1, {r2, sl, lr} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - tsteq r6, ip, ror #19 │ │ │ │ + tsteq r6, ip, asr #19 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4c5b8 <__cxa_atexit@plt+0x408ac> │ │ │ │ @@ -66091,15 +66091,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4c5d4 <__cxa_atexit@plt+0x408c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr r9 │ │ │ │ + tsteq r6, r0, lsr r9 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4c764 <__cxa_atexit@plt+0x40a58> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -66207,19 +66207,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011608f4 │ │ │ │ + @ instruction: 0x011608d4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - @ instruction: 0x011607d8 │ │ │ │ - tsteq r6, ip, lsr #17 │ │ │ │ + @ instruction: 0x011607b8 │ │ │ │ + tsteq r6, ip, lsl #17 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66250,16 +66250,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 4c848 <__cxa_atexit@plt+0x40b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r6, r0, lsl #16 │ │ │ │ - tsteq r6, ip, lsl r7 │ │ │ │ + tsteq r6, r0, ror #15 │ │ │ │ + @ instruction: 0x011606fc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4c884 <__cxa_atexit@plt+0x40b78> │ │ │ │ ldr r2, [pc, #36] @ 4c88c <__cxa_atexit@plt+0x40b80> │ │ │ │ @@ -66269,15 +66269,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 4c89c <__cxa_atexit@plt+0x40b90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, lsl #13 │ │ │ │ + tsteq r6, r4, ror #12 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66321,18 +66321,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011605fc │ │ │ │ + @ instruction: 0x011605dc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r6, ip, ror #11 │ │ │ │ - tsteq r6, r0, asr #13 │ │ │ │ + tsteq r6, ip, asr #11 │ │ │ │ + tsteq r6, r0, lsr #13 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4c9a4 <__cxa_atexit@plt+0x40c98> │ │ │ │ ldr r2, [pc, #36] @ 4c9ac <__cxa_atexit@plt+0x40ca0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -66341,15 +66341,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 4c9bc <__cxa_atexit@plt+0x40cb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #10 │ │ │ │ + tsteq r6, r4, asr #10 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66393,18 +66393,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011604dc │ │ │ │ + @ instruction: 0x011604bc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r6, ip, asr #9 │ │ │ │ - tsteq r6, r0, lsr #11 │ │ │ │ + tsteq r6, ip, lsr #9 │ │ │ │ + tsteq r6, r0, lsl #11 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4cae0 <__cxa_atexit@plt+0x40dd4> │ │ │ │ @@ -66423,15 +66423,15 @@ │ │ │ │ sub r7, r6, #15 │ │ │ │ b 4c9bc <__cxa_atexit@plt+0x40cb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - tsteq r6, r4, ror r3 │ │ │ │ + tsteq r6, r4, asr r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4cb4c <__cxa_atexit@plt+0x40e40> │ │ │ │ ldr r2, [pc, #64] @ 4cb58 <__cxa_atexit@plt+0x40e4c> │ │ │ │ @@ -66448,17 +66448,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #24] @ 4cb60 <__cxa_atexit@plt+0x40e54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011603d4 │ │ │ │ - tsteq r6, r0, lsr r3 │ │ │ │ - tsteq r6, r8, lsr #6 │ │ │ │ + @ instruction: 0x011603b4 │ │ │ │ + tsteq r6, r0, lsl r3 │ │ │ │ + tsteq r6, r8, lsl #6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 4cd40 <__cxa_atexit@plt+0x41034> │ │ │ │ ldr r0, [pc, #580] @ 4cdc8 <__cxa_atexit@plt+0x410bc> │ │ │ │ @@ -66604,23 +66604,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r6, r4, ror #6 │ │ │ │ - tsteq r6, r4, asr #4 │ │ │ │ + tsteq r6, r4, asr #6 │ │ │ │ + tsteq r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x01160298 │ │ │ │ + tsteq r6, r8, ror r2 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, ip, lsl #6 │ │ │ │ + tsteq r6, ip, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x011602d4 │ │ │ │ + @ instruction: 0x011602b4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -66646,15 +66646,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 4ce74 <__cxa_atexit@plt+0x41168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, r4, lsr r1 │ │ │ │ + tsteq r6, r4, lsl r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -66676,15 +66676,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4ceec <__cxa_atexit@plt+0x411e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, asr #1 │ │ │ │ + tsteq r6, r0, lsr #1 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -66700,15 +66700,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4cf4c <__cxa_atexit@plt+0x41240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr #32 │ │ │ │ + tsteq r6, r8, lsr #32 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -66737,17 +66737,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 4cfe0 <__cxa_atexit@plt+0x412d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tstpeq r5, ip, asr #31 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr #31 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r6, r0, ror #2 │ │ │ │ + tsteq r6, r0, asr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4d068 <__cxa_atexit@plt+0x4135c> │ │ │ │ ldr r3, [pc, #112] @ 4d078 <__cxa_atexit@plt+0x4136c> │ │ │ │ @@ -66778,16 +66778,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4d080 <__cxa_atexit@plt+0x41374> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlatteq r6, ip, r0, r6 │ │ │ │ - smlabteq r6, r4, r0, r6 │ │ │ │ + smlabteq r6, ip, r0, r6 │ │ │ │ + smlatbeq r6, r4, r0, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -66799,15 +66799,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 4d0c8 <__cxa_atexit@plt+0x413bc> │ │ │ │ b 4d0e0 <__cxa_atexit@plt+0x413d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, r4, ror r0 │ │ │ │ + qaddeq r6, r4, r6 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ blt 4d210 <__cxa_atexit@plt+0x41504> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -66909,15 +66909,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4d28c <__cxa_atexit@plt+0x41580> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd09c │ │ │ │ - smlatbeq r6, ip, lr, r5 │ │ │ │ + smlabbeq r6, ip, lr, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 4d338 <__cxa_atexit@plt+0x4162c> │ │ │ │ @@ -66959,26 +66959,26 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 4d35c <__cxa_atexit@plt+0x41650> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r5, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, ip, ror #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr #23 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ - ldrdeq r5, [r6, -r4] │ │ │ │ + @ instruction: 0x01065db4 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 4d290 <__cxa_atexit@plt+0x41584> │ │ │ │ - smlatteq r6, r8, sl, r5 │ │ │ │ + smlabteq r6, r8, sl, r5 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #68 @ 0x44 │ │ │ │ cmp sl, r8 │ │ │ │ bcc 4d718 <__cxa_atexit@plt+0x41a0c> │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ @@ -67230,33 +67230,33 @@ │ │ │ │ sub r7, r2, #41 @ 0x29 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec34 │ │ │ │ @ instruction: 0xfffff108 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - tstpeq r5, ip, asr #16 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r4, asr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - @ instruction: 0x0115f990 │ │ │ │ + tstpeq r5, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffed44 │ │ │ │ - @ instruction: 0x010656b0 │ │ │ │ + @ instruction: 0x01065690 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ - @ instruction: 0x01065690 │ │ │ │ + tsteq r6, r0, ror r6 │ │ │ │ andeq r3, r0, fp, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4d898 <__cxa_atexit@plt+0x41b8c> │ │ │ │ @@ -67305,15 +67305,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffedbc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - smlatbeq r6, ip, r5, r5 │ │ │ │ + smlabbeq r6, ip, r5, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, #0 │ │ │ │ b 4c00c <__cxa_atexit@plt+0x40300> │ │ │ │ @@ -67335,17 +67335,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 4d938 <__cxa_atexit@plt+0x41c2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115f5f4 │ │ │ │ + @ instruction: 0x0115f5d4 │ │ │ │ tsteq r2, r6, lsr r9 │ │ │ │ - smlabbeq r6, r4, r8, r5 │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4d984 <__cxa_atexit@plt+0x41c78> │ │ │ │ @@ -67361,16 +67361,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4d99c <__cxa_atexit@plt+0x41c90> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, ip, asr #16 │ │ │ │ - tsteq r6, r4, lsr #16 │ │ │ │ + tsteq r6, ip, lsr #16 │ │ │ │ + tsteq r6, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 4d9f4 <__cxa_atexit@plt+0x41ce8> │ │ │ │ @@ -67435,26 +67435,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 4dad8 <__cxa_atexit@plt+0x41dcc> │ │ │ │ ldr r9, [pc, #36] @ 4dadc <__cxa_atexit@plt+0x41dd0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r6, -r8] │ │ │ │ - tstpeq r5, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r0, asr r7 │ │ │ │ - tsteq r6, ip, asr #14 │ │ │ │ + @ instruction: 0x01064cb8 │ │ │ │ + tstpeq r5, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r0, lsr r7 │ │ │ │ + tsteq r6, ip, lsr #14 │ │ │ │ @ instruction: 0xfffe9fc0 │ │ │ │ - @ instruction: 0x01065290 │ │ │ │ - smlatteq r6, r0, r6, r5 │ │ │ │ - @ instruction: 0x010652bc │ │ │ │ - tsteq r6, ip, lsl #14 │ │ │ │ - smlabteq r6, r4, r7, r5 │ │ │ │ + tsteq r6, r0, ror r2 │ │ │ │ + smlabteq r6, r0, r6, r5 │ │ │ │ + @ instruction: 0x0106529c │ │ │ │ + smlatteq r6, ip, r6, r5 │ │ │ │ + smlatbeq r6, r4, r7, r5 │ │ │ │ @ instruction: 0xfffea030 │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4dbc0 <__cxa_atexit@plt+0x41eb4> │ │ │ │ ldr r1, [pc, #212] @ 4dbe8 <__cxa_atexit@plt+0x41edc> │ │ │ │ @@ -67508,21 +67508,21 @@ │ │ │ │ ldr r6, [pc, #28] @ 4dbf0 <__cxa_atexit@plt+0x41ee4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0115f3d4 │ │ │ │ + @ instruction: 0x0115f3b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, ip, lsl #6 │ │ │ │ - tsteq r6, r4, lsl #6 │ │ │ │ - tstpeq r5, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - tsteq r6, r8, ror #4 │ │ │ │ + smlatteq r6, ip, r2, r5 │ │ │ │ + smlatteq r6, r4, r2, r5 │ │ │ │ + tstpeq r5, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4dc34 <__cxa_atexit@plt+0x41f28> │ │ │ │ ldr r0, [pc, #128] @ 4dca4 <__cxa_atexit@plt+0x41f98> │ │ │ │ @@ -67555,17 +67555,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r8, asr #4 │ │ │ │ - tsteq r6, r0, asr #4 │ │ │ │ - @ instruction: 0x0115f2fc │ │ │ │ + tsteq r6, r8, lsr #4 │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ + @ instruction: 0x0115f2dc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67585,17 +67585,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 4dd20 <__cxa_atexit@plt+0x42014> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r5, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r6, r4, asr #2 │ │ │ │ + tsteq r6, r4, lsr #2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4ddd8 <__cxa_atexit@plt+0x420cc> │ │ │ │ ldr r7, [pc, #176] @ 4ddf8 <__cxa_atexit@plt+0x420ec> │ │ │ │ @@ -67640,20 +67640,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r5, r4, lsr #3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, lsl #3 @ p-variant is OBSOLETE │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlatbeq r6, r4, r0, r5 │ │ │ │ - swpeq r5, ip, [r6] │ │ │ │ - @ instruction: 0x0115f1b8 │ │ │ │ - qaddeq r5, ip, r6 │ │ │ │ + smlabbeq r6, r4, r0, r5 │ │ │ │ + tsteq r6, ip, ror r0 │ │ │ │ + @ instruction: 0x0115f198 │ │ │ │ + tsteq r6, ip, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4de78 <__cxa_atexit@plt+0x4216c> │ │ │ │ @@ -67675,17 +67675,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 4de88 <__cxa_atexit@plt+0x4217c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4 │ │ │ │ - strdeq r4, [r6, -ip] │ │ │ │ - tstpeq r5, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, r4, pc, r4 @ │ │ │ │ + ldrdeq r4, [r6, -ip] │ │ │ │ + ldrsheq pc, [r5, -r4] @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4decc <__cxa_atexit@plt+0x421c0> │ │ │ │ ldr r2, [pc, #40] @ 4ded8 <__cxa_atexit@plt+0x421cc> │ │ │ │ @@ -67696,15 +67696,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4dee8 <__cxa_atexit@plt+0x421dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r5, ip, lsr r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, lsl r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4e078 <__cxa_atexit@plt+0x4236c> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -67812,19 +67812,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, ror #31 │ │ │ │ + tsteq r5, r0, asr #31 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r5, r4, asr #29 │ │ │ │ - @ instruction: 0x0115ef98 │ │ │ │ + tsteq r5, r4, lsr #29 │ │ │ │ + tsteq r5, r8, ror pc │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67855,16 +67855,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 4e15c <__cxa_atexit@plt+0x42450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r5, ip, ror #29 │ │ │ │ - tsteq r5, r8, lsl #28 │ │ │ │ + tsteq r5, ip, asr #29 │ │ │ │ + tsteq r5, r8, ror #27 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4e198 <__cxa_atexit@plt+0x4248c> │ │ │ │ ldr r2, [pc, #36] @ 4e1a0 <__cxa_atexit@plt+0x42494> │ │ │ │ @@ -67874,15 +67874,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 4e1b0 <__cxa_atexit@plt+0x424a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror sp │ │ │ │ + tsteq r5, r0, asr sp │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -67926,19 +67926,19 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror #25 │ │ │ │ + tsteq r5, r8, asr #25 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x0115ecd8 │ │ │ │ - tsteq r5, ip, lsr #27 │ │ │ │ - smlatteq r6, r8, fp, r4 │ │ │ │ + @ instruction: 0x0115ecb8 │ │ │ │ + tsteq r5, ip, lsl #27 │ │ │ │ + smlabteq r6, r8, fp, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4e2d8 <__cxa_atexit@plt+0x425cc> │ │ │ │ ldr r2, [pc, #64] @ 4e2e4 <__cxa_atexit@plt+0x425d8> │ │ │ │ @@ -67955,18 +67955,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #24] @ 4e2ec <__cxa_atexit@plt+0x425e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #24 │ │ │ │ - smlatbeq r6, r4, fp, r4 │ │ │ │ - @ instruction: 0x01064b9c │ │ │ │ - smlatteq r6, ip, lr, r4 │ │ │ │ + tsteq r5, r8, lsr #24 │ │ │ │ + smlabbeq r6, r4, fp, r4 │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ + smlabteq r6, ip, lr, r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 4e37c <__cxa_atexit@plt+0x42670> │ │ │ │ ldr r3, [pc, #120] @ 4e38c <__cxa_atexit@plt+0x42680> │ │ │ │ @@ -67999,16 +67999,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4e394 <__cxa_atexit@plt+0x42688> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r6, r0, ror lr │ │ │ │ - tsteq r6, r8, asr #28 │ │ │ │ + tsteq r6, r0, asr lr │ │ │ │ + tsteq r6, r8, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -68020,15 +68020,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 4e3dc <__cxa_atexit@plt+0x426d0> │ │ │ │ b 4e3f4 <__cxa_atexit@plt+0x426e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r4, [r6, -r8] │ │ │ │ + ldrdeq r4, [r6, -r8] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4e6d0 <__cxa_atexit@plt+0x429c4> │ │ │ │ ldr ip, [r7, #11] │ │ │ │ @@ -68226,26 +68226,26 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 4e738 <__cxa_atexit@plt+0x42a2c> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r6, r8, lsr r8 │ │ │ │ - @ instruction: 0x0115e8f0 │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ + @ instruction: 0x0115e8d0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - smlatteq r6, ip, r7, r4 │ │ │ │ - @ instruction: 0x0115e894 │ │ │ │ + smlabteq r6, ip, r7, r4 │ │ │ │ + tsteq r5, r4, ror r8 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ - smlabteq r6, r8, sl, r4 │ │ │ │ + smlatbeq r6, r8, sl, r4 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq r6, ip, lsl r7 │ │ │ │ + strdeq r4, [r6, -ip] │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e7e4 <__cxa_atexit@plt+0x42ad8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -68301,20 +68301,20 @@ │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ b 4e83c <__cxa_atexit@plt+0x42b30> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - tsteq r5, r8, lsr #14 │ │ │ │ - tsteq r6, r4, ror #12 │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ + tsteq r6, r4, asr #12 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ - @ instruction: 0x0115e790 │ │ │ │ + tsteq r5, r0, ror r7 │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ - tsteq r6, r8, lsl #12 │ │ │ │ + smlatteq r6, r8, r5, r4 │ │ │ │ andeq r1, r0, fp, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4e920 <__cxa_atexit@plt+0x42c14> │ │ │ │ @@ -68363,15 +68363,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r6, r4, lsr #10 │ │ │ │ + tsteq r6, r4, lsl #10 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4e9dc <__cxa_atexit@plt+0x42cd0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -68427,20 +68427,20 @@ │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ b 4ea34 <__cxa_atexit@plt+0x42d28> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ - tsteq r6, ip, ror #8 │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ + tsteq r6, ip, asr #8 │ │ │ │ @ instruction: 0xfffff17c │ │ │ │ - @ instruction: 0x0115e598 │ │ │ │ + tsteq r5, r8, ror r5 │ │ │ │ @ instruction: 0xfffff374 │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ + strdeq r4, [r6, -r0] │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68473,18 +68473,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 4eb04 <__cxa_atexit@plt+0x42df8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff074 │ │ │ │ - @ instruction: 0x0115e490 │ │ │ │ + tsteq r5, r0, ror r4 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4eb50 <__cxa_atexit@plt+0x42e44> │ │ │ │ @@ -68500,16 +68500,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 4eb68 <__cxa_atexit@plt+0x42e5c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r4, [r6, -r4] │ │ │ │ - smlabteq r6, r8, r6, r4 │ │ │ │ + ldrdeq r4, [r6, -r4] │ │ │ │ + smlatbeq r6, r8, r6, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 4ebc0 <__cxa_atexit@plt+0x42eb4> │ │ │ │ @@ -68582,25 +68582,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #40] @ 4ecc8 <__cxa_atexit@plt+0x42fbc> │ │ │ │ ldr r9, [pc, #40] @ 4eccc <__cxa_atexit@plt+0x42fc0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r6, -r8] │ │ │ │ - tsteq r5, r0, asr r4 │ │ │ │ - @ instruction: 0x01064594 │ │ │ │ - tsteq r6, r8, ror r5 │ │ │ │ - tsteq r6, r4, lsl #12 │ │ │ │ + ldrdeq r3, [r6, -r8] │ │ │ │ + tsteq r5, r0, lsr r4 │ │ │ │ + tsteq r6, r4, ror r5 │ │ │ │ + tsteq r6, r8, asr r5 │ │ │ │ + smlatteq r6, r4, r5, r4 │ │ │ │ @ instruction: 0xfffe8dd0 │ │ │ │ - smlatbeq r6, r4, r0, r4 │ │ │ │ - strdeq r4, [r6, -r4] │ │ │ │ - ldrdeq r4, [r6, -r0] │ │ │ │ - tsteq r6, r0, lsr #10 │ │ │ │ - strdeq r4, [r6, -r8] │ │ │ │ + smlabbeq r6, r4, r0, r4 │ │ │ │ + ldrdeq r4, [r6, -r4] │ │ │ │ + strheq r4, [r6, -r0] │ │ │ │ + tsteq r6, r0, lsl #10 │ │ │ │ + ldrdeq r4, [r6, -r8] │ │ │ │ @ instruction: 0xfffe8e64 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4ed1c <__cxa_atexit@plt+0x43010> │ │ │ │ @@ -68612,15 +68612,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 4ed38 <__cxa_atexit@plt+0x4302c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror #3 │ │ │ │ + tsteq r5, ip, asr #3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ sub r4, r5, #20 │ │ │ │ cmp r4, fp │ │ │ │ bcc 4eea4 <__cxa_atexit@plt+0x43198> │ │ │ │ @@ -68720,19 +68720,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbeq lr, [r5, -ip] │ │ │ │ + ldrheq lr, [r5, -ip] │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0115e098 │ │ │ │ - tsteq r5, ip, ror #2 │ │ │ │ + tsteq r5, r8, ror r0 │ │ │ │ + tsteq r5, ip, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68762,18 +68762,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 4ef88 <__cxa_atexit@plt+0x4327c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r5, r4, ror #31 │ │ │ │ - ldrheq lr, [r5, -r8] │ │ │ │ + tsteq r5, r4, asr #31 │ │ │ │ + @ instruction: 0x0115e098 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq r3, [r6, -ip] │ │ │ │ + @ instruction: 0x01063ebc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4f050 <__cxa_atexit@plt+0x43344> │ │ │ │ ldr r1, [pc, #200] @ 4f078 <__cxa_atexit@plt+0x4336c> │ │ │ │ @@ -68824,21 +68824,21 @@ │ │ │ │ ldr r0, [pc, #28] @ 4f080 <__cxa_atexit@plt+0x43374> │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr pc │ │ │ │ + tsteq r5, r8, lsl pc │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ - tsteq r6, r0, ror lr │ │ │ │ - tsteq r5, ip, lsl pc │ │ │ │ - ldrdeq r3, [r6, -r8] │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ + tsteq r6, r0, asr lr │ │ │ │ + @ instruction: 0x0115defc │ │ │ │ + @ instruction: 0x01063db8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4f0c4 <__cxa_atexit@plt+0x433b8> │ │ │ │ ldr r0, [pc, #116] @ 4f128 <__cxa_atexit@plt+0x4341c> │ │ │ │ @@ -68868,17 +68868,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01063db8 │ │ │ │ - @ instruction: 0x01063db0 │ │ │ │ - tsteq r5, ip, ror #28 │ │ │ │ + @ instruction: 0x01063d98 │ │ │ │ + @ instruction: 0x01063d90 │ │ │ │ + tsteq r5, ip, asr #28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -68895,17 +68895,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4f198 <__cxa_atexit@plt+0x4348c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0115ddf8 │ │ │ │ + @ instruction: 0x0115ddd8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlabteq r6, ip, ip, r3 │ │ │ │ + smlatbeq r6, ip, ip, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4f23c <__cxa_atexit@plt+0x43530> │ │ │ │ ldr r3, [pc, #156] @ 4f258 <__cxa_atexit@plt+0x4354c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -68944,20 +68944,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsr sp │ │ │ │ + tsteq r5, r0, lsl sp │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r6, r0, asr #24 │ │ │ │ - tsteq r6, r8, lsr ip │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ - strdeq r3, [r6, -ip] │ │ │ │ + tsteq r6, r0, lsr #24 │ │ │ │ + tsteq r6, r8, lsl ip │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ + ldrdeq r3, [r6, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f2e0 <__cxa_atexit@plt+0x435d4> │ │ │ │ @@ -68981,17 +68981,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 4f2f0 <__cxa_atexit@plt+0x435e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01063b9c │ │ │ │ - @ instruction: 0x01063b94 │ │ │ │ - @ instruction: 0x0115dcb0 │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ + tsteq r6, r4, ror fp │ │ │ │ + @ instruction: 0x0115dc90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4f330 <__cxa_atexit@plt+0x43624> │ │ │ │ ldr r2, [pc, #36] @ 4f338 <__cxa_atexit@plt+0x4362c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -69000,15 +69000,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 4f348 <__cxa_atexit@plt+0x4363c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0115dbd8 │ │ │ │ + @ instruction: 0x0115dbb8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69050,19 +69050,19 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr fp │ │ │ │ + tsteq r5, r8, lsr fp │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ - tsteq r5, ip, lsl ip │ │ │ │ - tsteq r6, r8, asr sl │ │ │ │ + tsteq r5, r8, lsr #22 │ │ │ │ + @ instruction: 0x0115dbfc │ │ │ │ + tsteq r6, r8, lsr sl │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4f4d4 <__cxa_atexit@plt+0x437c8> │ │ │ │ ldr r1, [pc, #200] @ 4f4fc <__cxa_atexit@plt+0x437f0> │ │ │ │ @@ -69113,21 +69113,21 @@ │ │ │ │ ldr r0, [pc, #28] @ 4f504 <__cxa_atexit@plt+0x437f8> │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0115dab4 │ │ │ │ + @ instruction: 0x0115da94 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r3, [r6, -r4] │ │ │ │ - smlatteq r6, ip, r9, r3 │ │ │ │ - @ instruction: 0x0115da98 │ │ │ │ - tsteq r6, r4, asr r9 │ │ │ │ + ldrdeq r3, [r6, -r4] │ │ │ │ + smlabteq r6, ip, r9, r3 │ │ │ │ + tsteq r5, r8, ror sl │ │ │ │ + tsteq r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4f548 <__cxa_atexit@plt+0x4383c> │ │ │ │ ldr r0, [pc, #116] @ 4f5ac <__cxa_atexit@plt+0x438a0> │ │ │ │ @@ -69157,17 +69157,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r4, lsr r9 │ │ │ │ - tsteq r6, ip, lsr #18 │ │ │ │ - tsteq r5, r8, ror #19 │ │ │ │ + tsteq r6, r4, lsl r9 │ │ │ │ + tsteq r6, ip, lsl #18 │ │ │ │ + tsteq r5, r8, asr #19 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69184,17 +69184,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4f61c <__cxa_atexit@plt+0x43910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, ror r9 │ │ │ │ + tsteq r5, r4, asr r9 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r6, r8, asr #16 │ │ │ │ + tsteq r6, r8, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 4f6c0 <__cxa_atexit@plt+0x439b4> │ │ │ │ ldr r3, [pc, #156] @ 4f6dc <__cxa_atexit@plt+0x439d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -69233,20 +69233,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsr #17 │ │ │ │ + tsteq r5, ip, lsl #17 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x010637bc │ │ │ │ - @ instruction: 0x010637b4 │ │ │ │ - tsteq r5, r4, asr #17 │ │ │ │ - tsteq r6, r8, ror r7 │ │ │ │ + @ instruction: 0x0106379c │ │ │ │ + @ instruction: 0x01063794 │ │ │ │ + tsteq r5, r4, lsr #17 │ │ │ │ + tsteq r6, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4f764 <__cxa_atexit@plt+0x43a58> │ │ │ │ @@ -69270,18 +69270,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 4f774 <__cxa_atexit@plt+0x43a68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsl r7 │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ - smlatteq r6, ip, r6, r3 │ │ │ │ + strdeq r3, [r6, -r8] │ │ │ │ + strdeq r3, [r6, -r0] │ │ │ │ + tsteq r5, ip, lsl #16 │ │ │ │ + smlabteq r6, ip, r6, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 4f800 <__cxa_atexit@plt+0x43af4> │ │ │ │ @@ -69313,19 +69313,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 4f810 <__cxa_atexit@plt+0x43b04> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ - tsteq r6, ip, ror r6 │ │ │ │ - tsteq r6, r4, ror r6 │ │ │ │ - tsteq r5, r0, lsl #15 │ │ │ │ - tsteq r6, r8, lsr #20 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ + tsteq r6, ip, asr r6 │ │ │ │ + tsteq r6, r4, asr r6 │ │ │ │ + tsteq r5, r0, ror #14 │ │ │ │ + tsteq r6, r8, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ bcc 4f8b0 <__cxa_atexit@plt+0x43ba4> │ │ │ │ ldr r2, [pc, #108] @ 4f8b8 <__cxa_atexit@plt+0x43bac> │ │ │ │ mov r3, r5 │ │ │ │ @@ -69353,30 +69353,30 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r5, ip, lsl #13 │ │ │ │ + tsteq r5, ip, ror #12 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01063990 │ │ │ │ + tsteq r6, r0, ror r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 4f8f4 <__cxa_atexit@plt+0x43be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r6, ip, asr r9 │ │ │ │ + tsteq r6, ip, lsr r9 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r2, [r8, #4]! │ │ │ │ add r0, r9, #8 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ @@ -69401,29 +69401,29 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r3, [r6, -r8] │ │ │ │ + @ instruction: 0x010638b8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #8] @ 4f9b0 <__cxa_atexit@plt+0x43ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r6, r0, r8, r3 │ │ │ │ + smlabbeq r6, r0, r8, r3 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4fcd4 <__cxa_atexit@plt+0x43fc8> │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -69636,27 +69636,27 @@ │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r7, #28 │ │ │ │ ldr r7, [pc, #36] @ 4fd44 <__cxa_atexit@plt+0x44038> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r6, ip, ror #4 │ │ │ │ - tsteq r5, r4, lsr #6 │ │ │ │ + tsteq r6, ip, asr #4 │ │ │ │ + tsteq r5, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - tsteq r6, ip, lsl r2 │ │ │ │ - @ instruction: 0x0115d2d8 │ │ │ │ - @ instruction: 0x0115d2fc │ │ │ │ + strdeq r3, [r6, -ip] │ │ │ │ + @ instruction: 0x0115d2b8 │ │ │ │ + @ instruction: 0x0115d2dc │ │ │ │ @ instruction: 0xffffefc4 │ │ │ │ - tsteq r6, r4, lsr r5 │ │ │ │ + tsteq r6, r4, lsl r5 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ - tsteq r6, r0, lsl r1 │ │ │ │ + strdeq r3, [r6, -r0] │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4fdd0 <__cxa_atexit@plt+0x440c4> │ │ │ │ @@ -69705,21 +69705,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 4fe30 <__cxa_atexit@plt+0x44124> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4, ror r0 │ │ │ │ - tsteq r5, r0, lsr r1 │ │ │ │ - tsteq r5, r4, asr r1 │ │ │ │ + qaddeq r3, r4, r6 │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ + tsteq r5, r4, lsr r1 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - tsteq r5, r0, lsl #3 │ │ │ │ + tsteq r5, r0, ror #2 │ │ │ │ @ instruction: 0xfffff86c │ │ │ │ - tsteq r6, r4, lsl r0 │ │ │ │ + strdeq r2, [r6, -r4] │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4fefc <__cxa_atexit@plt+0x441f0> │ │ │ │ @@ -69762,15 +69762,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffeea4 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r6, r8, asr #30 │ │ │ │ + tsteq r6, r8, lsr #30 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4ff98 <__cxa_atexit@plt+0x4428c> │ │ │ │ @@ -69819,19 +69819,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 4fff8 <__cxa_atexit@plt+0x442ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r6, ip, lr, r2 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - tsteq r5, ip, lsl #31 │ │ │ │ + smlabbeq r6, ip, lr, r2 │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ - @ instruction: 0x0115cfb8 │ │ │ │ + @ instruction: 0x0115cf98 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 500a8 <__cxa_atexit@plt+0x4439c> │ │ │ │ ldr r1, [pc, #120] @ 500b0 <__cxa_atexit@plt+0x443a4> │ │ │ │ @@ -69863,15 +69863,15 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, r4, lsr #29 │ │ │ │ + tsteq r5, r4, lsl #29 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 5010c <__cxa_atexit@plt+0x44400> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -69924,15 +69924,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0115cdd0 │ │ │ │ + @ instruction: 0x0115cdb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 50238 <__cxa_atexit@plt+0x4452c> │ │ │ │ ldr r1, [pc, #120] @ 50240 <__cxa_atexit@plt+0x44534> │ │ │ │ mov r3, r5 │ │ │ │ @@ -69963,15 +69963,15 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, r4, lsl sp │ │ │ │ + @ instruction: 0x0115ccf4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 5029c <__cxa_atexit@plt+0x44590> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -70024,16 +70024,16 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr #24 │ │ │ │ - tsteq r6, r4, lsl pc │ │ │ │ + tsteq r5, r0, lsr #24 │ │ │ │ + strdeq r2, [r6, -r4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70064,18 +70064,18 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 503e4 <__cxa_atexit@plt+0x446d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4cc │ │ │ │ - tsteq r5, r4, lsr #23 │ │ │ │ + tsteq r5, r4, lsl #23 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - @ instruction: 0x01062e9c │ │ │ │ + tsteq r6, ip, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 50438 <__cxa_atexit@plt+0x4472c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -70090,17 +70090,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 50444 <__cxa_atexit@plt+0x44738> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror #21 │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ tsteq r2, pc, lsl lr │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 50490 <__cxa_atexit@plt+0x44784> │ │ │ │ @@ -70116,16 +70116,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 504a8 <__cxa_atexit@plt+0x4479c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r0, asr #28 │ │ │ │ - tsteq r6, r8, lsl lr │ │ │ │ + tsteq r6, r0, lsr #28 │ │ │ │ + strdeq r2, [r6, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 50500 <__cxa_atexit@plt+0x447f4> │ │ │ │ @@ -70190,26 +70190,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 505e4 <__cxa_atexit@plt+0x448d8> │ │ │ │ ldr r9, [pc, #36] @ 505e8 <__cxa_atexit@plt+0x448dc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - smlabteq r6, ip, r1, r2 │ │ │ │ - tsteq r5, r4, lsl fp │ │ │ │ - tsteq r6, r4, asr #26 │ │ │ │ - tsteq r6, r0, asr #26 │ │ │ │ + smlatbeq r6, ip, r1, r2 │ │ │ │ + @ instruction: 0x0115caf4 │ │ │ │ + tsteq r6, r4, lsr #26 │ │ │ │ + tsteq r6, r0, lsr #26 │ │ │ │ @ instruction: 0xfffe74b4 │ │ │ │ - smlabbeq r6, r4, r7, r2 │ │ │ │ - ldrdeq r2, [r6, -r4] │ │ │ │ - @ instruction: 0x010627b0 │ │ │ │ - tsteq r6, r0, lsl #26 │ │ │ │ - @ instruction: 0x01062db8 │ │ │ │ + tsteq r6, r4, ror #14 │ │ │ │ + @ instruction: 0x01062cb4 │ │ │ │ + @ instruction: 0x01062790 │ │ │ │ + smlatteq r6, r0, ip, r2 │ │ │ │ + @ instruction: 0x01062d98 │ │ │ │ @ instruction: 0xfffe7524 │ │ │ │ - tsteq r6, ip, ror #16 │ │ │ │ + tsteq r6, ip, asr #16 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 506cc <__cxa_atexit@plt+0x449c0> │ │ │ │ ldr r1, [pc, #212] @ 506f4 <__cxa_atexit@plt+0x449e8> │ │ │ │ @@ -70263,21 +70263,21 @@ │ │ │ │ ldr r6, [pc, #28] @ 506fc <__cxa_atexit@plt+0x449f0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, asr #17 │ │ │ │ + tsteq r5, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r0, lsl #16 │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ - tsteq r5, r0, lsr #17 │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ + smlatteq r6, r0, r7, r2 │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ + tsteq r5, r0, lsl #17 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r3, r2 │ │ │ │ bne 50740 <__cxa_atexit@plt+0x44a34> │ │ │ │ ldr r0, [pc, #128] @ 507b0 <__cxa_atexit@plt+0x44aa4> │ │ │ │ @@ -70310,17 +70310,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, ip, lsr r7 │ │ │ │ - tsteq r6, r4, lsr r7 │ │ │ │ - @ instruction: 0x0115c7f0 │ │ │ │ + tsteq r6, ip, lsl r7 │ │ │ │ + tsteq r6, r4, lsl r7 │ │ │ │ + @ instruction: 0x0115c7d0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70340,17 +70340,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5082c <__cxa_atexit@plt+0x44b20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, ror r7 │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r6, r8, lsr r6 │ │ │ │ + tsteq r6, r8, lsl r6 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 508e4 <__cxa_atexit@plt+0x44bd8> │ │ │ │ ldr r7, [pc, #176] @ 50904 <__cxa_atexit@plt+0x44bf8> │ │ │ │ @@ -70395,20 +70395,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0115c698 │ │ │ │ + tsteq r5, r8, ror r6 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01062598 │ │ │ │ - @ instruction: 0x01062590 │ │ │ │ - tsteq r5, ip, lsr #13 │ │ │ │ - tsteq r6, r0, asr r5 │ │ │ │ + tsteq r6, r8, ror r5 │ │ │ │ + tsteq r6, r0, ror r5 │ │ │ │ + tsteq r5, ip, lsl #13 │ │ │ │ + tsteq r6, r0, lsr r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 50984 <__cxa_atexit@plt+0x44c78> │ │ │ │ @@ -70430,18 +70430,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 50994 <__cxa_atexit@plt+0x44c88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ - strdeq r2, [r6, -r0] │ │ │ │ - tsteq r5, r8, lsl #12 │ │ │ │ - smlabteq r6, r8, r4, r2 │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ + ldrdeq r2, [r6, -r0] │ │ │ │ + tsteq r5, r8, ror #11 │ │ │ │ + smlatbeq r6, r8, r4, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70472,15 +70472,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - tsteq r5, r0, asr #10 │ │ │ │ + tsteq r5, r0, lsr #10 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 50a7c <__cxa_atexit@plt+0x44d70> │ │ │ │ @@ -70492,15 +70492,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 50a98 <__cxa_atexit@plt+0x44d8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsl #9 │ │ │ │ + tsteq r5, ip, ror #8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50c28 <__cxa_atexit@plt+0x44f1c> │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ @@ -70608,19 +70608,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ + tsteq r5, r0, lsl r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r5, r4, lsl r3 │ │ │ │ - tsteq r5, r8, ror #7 │ │ │ │ + @ instruction: 0x0115c2f4 │ │ │ │ + tsteq r5, r8, asr #7 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70651,16 +70651,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 50d0c <__cxa_atexit@plt+0x45000> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r5, ip, lsr r3 │ │ │ │ - tsteq r5, r8, asr r2 │ │ │ │ + tsteq r5, ip, lsl r3 │ │ │ │ + tsteq r5, r8, lsr r2 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50d48 <__cxa_atexit@plt+0x4503c> │ │ │ │ ldr r2, [pc, #36] @ 50d50 <__cxa_atexit@plt+0x45044> │ │ │ │ @@ -70670,15 +70670,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 50d60 <__cxa_atexit@plt+0x45054> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #3 │ │ │ │ + tsteq r5, r0, lsr #3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70722,18 +70722,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr r1 │ │ │ │ + tsteq r5, r8, lsl r1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r5, r8, lsr #2 │ │ │ │ - @ instruction: 0x0115c1fc │ │ │ │ + tsteq r5, r8, lsl #2 │ │ │ │ + @ instruction: 0x0115c1dc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 50e68 <__cxa_atexit@plt+0x4515c> │ │ │ │ ldr r2, [pc, #36] @ 50e70 <__cxa_atexit@plt+0x45164> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -70742,15 +70742,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 50e80 <__cxa_atexit@plt+0x45174> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr #1 │ │ │ │ + tsteq r5, r0, lsl #1 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70794,18 +70794,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl r0 │ │ │ │ + @ instruction: 0x0115bff8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r5, r8 │ │ │ │ - ldrsbeq ip, [r5, -ip] │ │ │ │ + tsteq r5, r8, ror #31 │ │ │ │ + ldrheq ip, [r5, -ip] │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 50fc0 <__cxa_atexit@plt+0x452b4> │ │ │ │ @@ -70833,17 +70833,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 50fd0 <__cxa_atexit@plt+0x452c4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #30 │ │ │ │ + tsteq r5, r4, asr #30 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - strdeq r2, [r6, -r8] │ │ │ │ + ldrdeq r2, [r6, -r8] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51068 <__cxa_atexit@plt+0x4535c> │ │ │ │ ldr r3, [pc, #112] @ 51078 <__cxa_atexit@plt+0x4536c> │ │ │ │ @@ -70874,16 +70874,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 51080 <__cxa_atexit@plt+0x45374> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlabbeq r6, r4, r2, r2 │ │ │ │ - tsteq r6, ip, asr r2 │ │ │ │ + tsteq r6, r4, ror #4 │ │ │ │ + tsteq r6, ip, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -70895,15 +70895,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 510c8 <__cxa_atexit@plt+0x453bc> │ │ │ │ b 510e0 <__cxa_atexit@plt+0x453d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r6, ip, lsl #4 │ │ │ │ + smlatteq r6, ip, r1, r2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 51420 <__cxa_atexit@plt+0x45714> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ @@ -71127,20 +71127,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 51488 <__cxa_atexit@plt+0x4577c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, r0, lsr #23 │ │ │ │ + tsteq r5, r0, lsl #23 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - tsteq r5, ip, lsl #24 │ │ │ │ - tsteq r5, ip, lsr #22 │ │ │ │ + tsteq r5, ip, ror #23 │ │ │ │ + tsteq r5, ip, lsl #22 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ - tsteq r6, r8, ror lr │ │ │ │ + tsteq r6, r8, asr lr │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -71205,15 +71205,15 @@ │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ - @ instruction: 0x01061d94 │ │ │ │ + tsteq r6, r4, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 515f4 <__cxa_atexit@plt+0x458e8> │ │ │ │ @@ -71229,16 +71229,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 5160c <__cxa_atexit@plt+0x45900> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, ip, asr sp │ │ │ │ - tsteq r6, r4, lsr sp │ │ │ │ + tsteq r6, ip, lsr sp │ │ │ │ + tsteq r6, r4, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 51664 <__cxa_atexit@plt+0x45958> │ │ │ │ @@ -71303,26 +71303,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 51748 <__cxa_atexit@plt+0x45a3c> │ │ │ │ ldr r9, [pc, #36] @ 5174c <__cxa_atexit@plt+0x45a40> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, rrx │ │ │ │ - @ instruction: 0x0115b9b0 │ │ │ │ - tsteq r6, r0, ror ip │ │ │ │ - smlabteq r6, r4, r6, r1 │ │ │ │ + tsteq r6, r8, asr #32 │ │ │ │ + @ instruction: 0x0115b990 │ │ │ │ + tsteq r6, r0, asr ip │ │ │ │ + smlatbeq r6, r4, r6, r1 │ │ │ │ @ instruction: 0xfffe6350 │ │ │ │ - tsteq r6, r0, lsr #12 │ │ │ │ - tsteq r6, r8, asr r6 │ │ │ │ - tsteq r6, ip, asr #12 │ │ │ │ - smlabbeq r6, r4, r6, r1 │ │ │ │ - tsteq r6, ip, lsr r7 │ │ │ │ + tsteq r6, r0, lsl #12 │ │ │ │ + tsteq r6, r8, lsr r6 │ │ │ │ + tsteq r6, ip, lsr #12 │ │ │ │ + tsteq r6, r4, ror #12 │ │ │ │ + tsteq r6, ip, lsl r7 │ │ │ │ @ instruction: 0xfffe63c0 │ │ │ │ - strdeq r1, [r6, -ip] │ │ │ │ + ldrdeq r1, [r6, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 517a8 <__cxa_atexit@plt+0x45a9c> │ │ │ │ @@ -71338,16 +71338,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 517c0 <__cxa_atexit@plt+0x45ab4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r6, r0, fp, r1 │ │ │ │ - @ instruction: 0x01061b9c │ │ │ │ + smlatbeq r6, r0, fp, r1 │ │ │ │ + tsteq r6, ip, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 518cc <__cxa_atexit@plt+0x45bc0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -71414,19 +71414,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 51900 <__cxa_atexit@plt+0x45bf4> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r6, r4, r5, r1 │ │ │ │ - ldrdeq r1, [r6, -ip] │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ + smlabteq r6, r4, r5, r1 │ │ │ │ + @ instruction: 0x010615bc │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - tsteq r6, r4, ror sl │ │ │ │ + tsteq r6, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 51954 <__cxa_atexit@plt+0x45c48> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -71441,17 +71441,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 51960 <__cxa_atexit@plt+0x45c54> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr #11 │ │ │ │ + tsteq r5, ip, lsr #11 │ │ │ │ strdeq r2, [r2, -lr] │ │ │ │ - tsteq r6, ip, ror #20 │ │ │ │ + tsteq r6, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 519ac <__cxa_atexit@plt+0x45ca0> │ │ │ │ @@ -71467,16 +71467,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 519c4 <__cxa_atexit@plt+0x45cb8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, lsr sl │ │ │ │ - tsteq r6, ip, lsl #20 │ │ │ │ + tsteq r6, r4, lsl sl │ │ │ │ + smlatteq r6, ip, r9, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 51a1c <__cxa_atexit@plt+0x45d10> │ │ │ │ @@ -71541,26 +71541,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 51b00 <__cxa_atexit@plt+0x45df4> │ │ │ │ ldr r9, [pc, #36] @ 51b04 <__cxa_atexit@plt+0x45df8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01060cb0 │ │ │ │ - @ instruction: 0x0115b5f8 │ │ │ │ - tsteq r6, r8, lsr r9 │ │ │ │ - tsteq r6, r4, lsr r9 │ │ │ │ + @ instruction: 0x01060c90 │ │ │ │ + @ instruction: 0x0115b5d8 │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ + tsteq r6, r4, lsl r9 │ │ │ │ @ instruction: 0xfffe5f98 │ │ │ │ - tsteq r6, r8, ror #4 │ │ │ │ - smlabteq r6, r8, r8, r1 │ │ │ │ - @ instruction: 0x01061294 │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ - smlatbeq r6, ip, r9, r1 │ │ │ │ - @ instruction: 0xfffe6008 │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ + smlatbeq r6, r8, r8, r1 │ │ │ │ + tsteq r6, r4, ror r2 │ │ │ │ ldrdeq r1, [r6, -r4] │ │ │ │ + smlabbeq r6, ip, r9, r1 │ │ │ │ + @ instruction: 0xfffe6008 │ │ │ │ + @ instruction: 0x010618b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 51b60 <__cxa_atexit@plt+0x45e54> │ │ │ │ ldr r7, [pc, #52] @ 51b70 <__cxa_atexit@plt+0x45e64> │ │ │ │ @@ -71575,16 +71575,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 51b74 <__cxa_atexit@plt+0x45e68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0106189c │ │ │ │ - tsteq r6, r8, ror r8 │ │ │ │ + tsteq r6, ip, ror r8 │ │ │ │ + tsteq r6, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 51bf0 <__cxa_atexit@plt+0x45ee4> │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -71663,19 +71663,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 51cd0 <__cxa_atexit@plt+0x45fc4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r6, r0, lsr r2 │ │ │ │ - tsteq r6, r8, lsr #4 │ │ │ │ + tsteq r6, r0, lsl r2 │ │ │ │ + tsteq r6, r8, lsl #4 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - tsteq r6, r0, asr #14 │ │ │ │ - tsteq r5, r0, ror #5 │ │ │ │ + tsteq r6, r0, lsr #14 │ │ │ │ + tsteq r5, r0, asr #5 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -71694,17 +71694,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 51d54 <__cxa_atexit@plt+0x46048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, asr #4 │ │ │ │ + tsteq r5, r4, lsr #4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ + ldrdeq r1, [r6, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 51da0 <__cxa_atexit@plt+0x46094> │ │ │ │ @@ -71720,16 +71720,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 51db8 <__cxa_atexit@plt+0x460ac> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r6, r0, r6, r1 │ │ │ │ - @ instruction: 0x01061698 │ │ │ │ + smlatbeq r6, r0, r6, r1 │ │ │ │ + tsteq r6, r8, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 51e10 <__cxa_atexit@plt+0x46104> │ │ │ │ @@ -71794,26 +71794,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 51ef4 <__cxa_atexit@plt+0x461e8> │ │ │ │ ldr r9, [pc, #36] @ 51ef8 <__cxa_atexit@plt+0x461ec> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010608bc │ │ │ │ - tsteq r5, r4, lsl #4 │ │ │ │ - ldrdeq r1, [r6, -r4] │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ + @ instruction: 0x0106089c │ │ │ │ + tsteq r5, r4, ror #3 │ │ │ │ + @ instruction: 0x010615b4 │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ @ instruction: 0xfffe5ba4 │ │ │ │ - tsteq r6, r4, ror lr │ │ │ │ - tsteq r6, ip, lsl #30 │ │ │ │ - smlatbeq r6, r0, lr, r0 │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ - strdeq r0, [r6, -r0] │ │ │ │ + tsteq r6, r4, asr lr │ │ │ │ + smlatteq r6, ip, lr, r0 │ │ │ │ + smlabbeq r6, r0, lr, r0 │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ + ldrdeq r0, [r6, -r0] │ │ │ │ @ instruction: 0xfffe5c14 │ │ │ │ - tsteq r6, r8, asr r5 │ │ │ │ + tsteq r6, r8, lsr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 51f54 <__cxa_atexit@plt+0x46248> │ │ │ │ @@ -71829,16 +71829,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 51f6c <__cxa_atexit@plt+0x46260> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r4, lsl r5 │ │ │ │ - strdeq r1, [r6, -r8] │ │ │ │ + strdeq r1, [r6, -r4] │ │ │ │ + ldrdeq r1, [r6, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 520a0 <__cxa_atexit@plt+0x46394> │ │ │ │ @@ -71917,21 +71917,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 520e0 <__cxa_atexit@plt+0x463d4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x0115aed0 │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ - @ instruction: 0x0115af9c │ │ │ │ + @ instruction: 0x0115aeb0 │ │ │ │ + tsteq r5, r4, ror #29 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ + tsteq r5, ip, ror pc │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0x010613b0 │ │ │ │ - @ instruction: 0x0106139c │ │ │ │ + @ instruction: 0x01061390 │ │ │ │ + tsteq r6, ip, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 5212c <__cxa_atexit@plt+0x46420> │ │ │ │ ldr r7, [pc, #52] @ 5213c <__cxa_atexit@plt+0x46430> │ │ │ │ @@ -71946,16 +71946,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 52140 <__cxa_atexit@plt+0x46434> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r6, r8, ror #6 │ │ │ │ - tsteq r6, r0, asr #6 │ │ │ │ + tsteq r6, r8, asr #6 │ │ │ │ + tsteq r6, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ mov lr, fp │ │ │ │ cmp r0, #1 │ │ │ │ blt 521f8 <__cxa_atexit@plt+0x464ec> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -72051,22 +72051,22 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r3, [pc, #40] @ 522fc <__cxa_atexit@plt+0x465f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r6, r8, ror #24 │ │ │ │ - tsteq r6, r0, ror #24 │ │ │ │ + tsteq r6, r8, asr #24 │ │ │ │ + tsteq r6, r0, asr #24 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0115adf0 │ │ │ │ - @ instruction: 0x0115addc │ │ │ │ + @ instruction: 0x0115add0 │ │ │ │ @ instruction: 0x0115adbc │ │ │ │ + @ instruction: 0x0115ad9c │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldrsb r0, [r2, #8]! │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ cmn r0, #1 │ │ │ │ @@ -72126,17 +72126,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r5, r8, lsr #23 │ │ │ │ - tsteq r5, ip, asr #23 │ │ │ │ - tsteq r6, r0, asr sl │ │ │ │ + tsteq r5, r8, lsl #23 │ │ │ │ + tsteq r5, ip, lsr #23 │ │ │ │ + tsteq r6, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52470 <__cxa_atexit@plt+0x46764> │ │ │ │ @@ -72156,18 +72156,18 @@ │ │ │ │ b 524a0 <__cxa_atexit@plt+0x46794> │ │ │ │ ldr r3, [pc, #24] @ 52490 <__cxa_atexit@plt+0x46784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsl fp │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ + @ instruction: 0x0115aaf0 │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldrdeq r0, [r6, -r4] │ │ │ │ + @ instruction: 0x010609b4 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #12 │ │ │ │ cmp r9, ip │ │ │ │ bcc 526b0 <__cxa_atexit@plt+0x469a4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -72309,23 +72309,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl #20 │ │ │ │ + tsteq r5, ip, ror #19 │ │ │ │ andeq r0, r0, r8, ror #28 │ │ │ │ - tsteq r5, ip, lsr #21 │ │ │ │ - tsteq r5, ip, ror #20 │ │ │ │ - @ instruction: 0x0115aad8 │ │ │ │ + tsteq r5, ip, lsl #21 │ │ │ │ + tsteq r5, ip, asr #20 │ │ │ │ + @ instruction: 0x0115aab8 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r5, ip, lsr #19 │ │ │ │ - tsteq r6, ip, asr r7 │ │ │ │ + tsteq r5, ip, lsl #19 │ │ │ │ + tsteq r6, ip, lsr r7 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 52968 <__cxa_atexit@plt+0x46c5c> │ │ │ │ mov sl, r5 │ │ │ │ @@ -72482,18 +72482,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sl] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [lr, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, asr r7 │ │ │ │ + tsteq r5, r8, lsr r7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - tsteq r5, r4, lsr #16 │ │ │ │ - tsteq r5, r4, lsl #14 │ │ │ │ + tsteq r5, r4, lsl #16 │ │ │ │ + tsteq r5, r4, ror #13 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 52b48 <__cxa_atexit@plt+0x46e3c> │ │ │ │ @@ -72597,34 +72597,34 @@ │ │ │ │ ldr r7, [pc, #60] @ 52b94 <__cxa_atexit@plt+0x46e88> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r8, asr r4 │ │ │ │ + tsteq r5, r8, lsr r4 │ │ │ │ andeq r0, r0, ip, asr #15 │ │ │ │ - @ instruction: 0x0115a494 │ │ │ │ + tsteq r5, r4, ror r4 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ - @ instruction: 0x0115a4fc │ │ │ │ + @ instruction: 0x0115a4dc │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ - tsteq r5, r8, asr r5 │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - tsteq r6, ip, lsr #8 │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, ip, lsl #8 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, r8, asr #9 │ │ │ │ - smlabteq r6, ip, r2, r0 │ │ │ │ + tsteq r5, r8, lsr #9 │ │ │ │ + smlatbeq r6, ip, r2, r0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 529b0 <__cxa_atexit@plt+0x46ca4> │ │ │ │ - @ instruction: 0x010602b0 │ │ │ │ + @ instruction: 0x01060290 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -72692,19 +72692,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, ip, ror r3 │ │ │ │ - @ instruction: 0x0115a3d0 │ │ │ │ - tsteq r5, r0, ror #7 │ │ │ │ - tsteq r5, r4, lsr r4 │ │ │ │ - tsteq r6, r0, ror r1 │ │ │ │ + tsteq r5, ip, asr r3 │ │ │ │ + @ instruction: 0x0115a3b0 │ │ │ │ + tsteq r5, r0, asr #7 │ │ │ │ + tsteq r5, r4, lsl r4 │ │ │ │ + tsteq r6, r0, asr r1 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52d64 <__cxa_atexit@plt+0x47058> │ │ │ │ @@ -72729,18 +72729,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 52d84 <__cxa_atexit@plt+0x47078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0115a2b4 │ │ │ │ - tsteq r5, r8, lsl #6 │ │ │ │ + @ instruction: 0x0115a294 │ │ │ │ + tsteq r5, r8, ror #5 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlatteq r6, r0, r0, r0 │ │ │ │ + smlabteq r6, r0, r0, r0 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72765,18 +72765,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 52e14 <__cxa_atexit@plt+0x47108> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr #4 │ │ │ │ - tsteq r5, ip, ror r2 │ │ │ │ + tsteq r5, r8, lsl #4 │ │ │ │ + tsteq r5, ip, asr r2 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - qaddeq r0, r0, r6 │ │ │ │ + tsteq r6, r0, lsr r0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -72844,19 +72844,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, ip, lsl r1 │ │ │ │ - tsteq r5, r0, ror r1 │ │ │ │ - tsteq r5, r0, lsl #3 │ │ │ │ - @ instruction: 0x0115a1d4 │ │ │ │ - tstpeq r5, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + ldrsheq sl, [r5, -ip] │ │ │ │ + tsteq r5, r0, asr r1 │ │ │ │ + tsteq r5, r0, ror #2 │ │ │ │ + @ instruction: 0x0115a1b4 │ │ │ │ + strdeq pc, [r5, -r0] │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 52fc4 <__cxa_atexit@plt+0x472b8> │ │ │ │ @@ -72881,18 +72881,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 52fe4 <__cxa_atexit@plt+0x472d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, asr r0 │ │ │ │ - tsteq r5, r8, lsr #1 │ │ │ │ + tsteq r5, r4, lsr r0 │ │ │ │ + tsteq r5, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabbeq r5, r0, lr, pc @ │ │ │ │ + tstpeq r5, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72917,18 +72917,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 53074 <__cxa_atexit@plt+0x47368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, asr #31 │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ + tsteq r5, r8, lsr #31 │ │ │ │ + @ instruction: 0x01159ffc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq pc, [r5, -r0] │ │ │ │ + ldrdeq pc, [r5, -r0] │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -72996,19 +72996,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01159ebc │ │ │ │ - tsteq r5, r0, lsl pc │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ - tsteq r5, r4, ror pc │ │ │ │ - @ instruction: 0x0105fcb0 │ │ │ │ + @ instruction: 0x01159e9c │ │ │ │ + @ instruction: 0x01159ef0 │ │ │ │ + tsteq r5, r0, lsl #30 │ │ │ │ + tsteq r5, r4, asr pc │ │ │ │ + @ instruction: 0x0105fc90 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53224 <__cxa_atexit@plt+0x47518> │ │ │ │ @@ -73033,18 +73033,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 53244 <__cxa_atexit@plt+0x47538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01159df4 │ │ │ │ - tsteq r5, r8, asr #28 │ │ │ │ + @ instruction: 0x01159dd4 │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tstpeq r5, r0, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73069,18 +73069,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 532d4 <__cxa_atexit@plt+0x475c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, ror #26 │ │ │ │ - @ instruction: 0x01159dbc │ │ │ │ + tsteq r5, r8, asr #26 │ │ │ │ + @ instruction: 0x01159d9c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0105fb90 │ │ │ │ + tstpeq r5, r0, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -73148,19 +73148,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, ip, asr ip │ │ │ │ - @ instruction: 0x01159cb0 │ │ │ │ - tsteq r5, r0, asr #25 │ │ │ │ - tsteq r5, r4, lsl sp │ │ │ │ - tstpeq r5, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, lsr ip │ │ │ │ + @ instruction: 0x01159c90 │ │ │ │ + tsteq r5, r0, lsr #25 │ │ │ │ + @ instruction: 0x01159cf4 │ │ │ │ + tstpeq r5, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53484 <__cxa_atexit@plt+0x47778> │ │ │ │ @@ -73185,18 +73185,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 534a4 <__cxa_atexit@plt+0x47798> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01159b94 │ │ │ │ - tsteq r5, r8, ror #23 │ │ │ │ + tsteq r5, r4, ror fp │ │ │ │ + tsteq r5, r8, asr #23 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlabteq r5, r0, r9, pc @ │ │ │ │ + smlatbeq r5, r0, r9, pc @ │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73221,18 +73221,18 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #24] @ 53534 <__cxa_atexit@plt+0x47828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsl #22 │ │ │ │ - tsteq r5, ip, asr fp │ │ │ │ + tsteq r5, r8, ror #21 │ │ │ │ + tsteq r5, ip, lsr fp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tstpeq r5, r0, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -73249,15 +73249,15 @@ │ │ │ │ b 535a4 <__cxa_atexit@plt+0x47898> │ │ │ │ ldr r3, [pc, #20] @ 535a0 <__cxa_atexit@plt+0x47894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01159ad4 │ │ │ │ + @ instruction: 0x01159ab4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr ip, [r5, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r6 │ │ │ │ @@ -73380,18 +73380,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 537b0 <__cxa_atexit@plt+0x47aa4> │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsr r9 │ │ │ │ + tsteq r5, ip, lsl r9 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0x0105f6b4 │ │ │ │ + @ instruction: 0x0105f694 │ │ │ │ andeq r0, r0, r9, ror #28 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ add r1, r7, #8 │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #16] │ │ │ │ @@ -73515,16 +73515,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - tsteq r5, r8, asr #13 │ │ │ │ - smlatbeq r5, r0, r4, pc @ │ │ │ │ + tsteq r5, r8, lsr #13 │ │ │ │ + smlabbeq r5, r0, r4, pc @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 53a38 <__cxa_atexit@plt+0x47d2c> │ │ │ │ @@ -73547,16 +73547,16 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ sub r5, r5, #4 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 53a54 <__cxa_atexit@plt+0x47d48> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011595f4 │ │ │ │ - tstpeq r5, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x011595d4 │ │ │ │ + tstpeq r5, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #12 │ │ │ │ cmp sl, ip │ │ │ │ bcc 53c30 <__cxa_atexit@plt+0x47f24> │ │ │ │ mov r2, r5 │ │ │ │ @@ -73685,22 +73685,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, lsl #9 │ │ │ │ + tsteq r5, r8, ror #8 │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - tsteq r5, r8, ror #9 │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ + tsteq r5, r8, asr #9 │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq r5, ip, lsr #8 │ │ │ │ - smlatteq r5, r0, r1, pc @ │ │ │ │ + tsteq r5, ip, lsl #8 │ │ │ │ + smlabteq r5, r0, r1, pc @ │ │ │ │ andeq r0, r0, sl, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 53edc <__cxa_atexit@plt+0x481d0> │ │ │ │ mov r9, r5 │ │ │ │ @@ -73855,18 +73855,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r9] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [lr, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, ror #3 │ │ │ │ + tsteq r5, r4, asr #3 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ - @ instruction: 0x011592b0 │ │ │ │ - @ instruction: 0x01159190 │ │ │ │ + @ instruction: 0x01159290 │ │ │ │ + tsteq r5, r0, ror r1 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 540bc <__cxa_atexit@plt+0x483b0> │ │ │ │ @@ -73970,34 +73970,34 @@ │ │ │ │ ldr r7, [pc, #60] @ 54108 <__cxa_atexit@plt+0x483fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r4, ror #29 │ │ │ │ + tsteq r5, r4, asr #29 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, ip, lsl #30 │ │ │ │ + tsteq r5, ip, ror #29 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - tsteq r5, r8, asr #30 │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - @ instruction: 0x01158fb4 │ │ │ │ + @ instruction: 0x01158f94 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - strdeq lr, [r5, -r8] │ │ │ │ - strdeq lr, [r5, -r0] │ │ │ │ + ldrdeq lr, [r5, -r8] │ │ │ │ + ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ - tsteq r5, r8, asr sp │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ + tsteq r5, r8, lsr sp │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 53f24 <__cxa_atexit@plt+0x48218> │ │ │ │ - tsteq r5, ip, lsr sp │ │ │ │ + tsteq r5, ip, lsl sp │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -74065,19 +74065,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, lsl #28 │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ - tsteq r5, ip, ror #28 │ │ │ │ - tsteq r5, r0, asr #29 │ │ │ │ - strdeq lr, [r5, -ip] │ │ │ │ + tsteq r5, r8, ror #27 │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ + tsteq r5, ip, asr #28 │ │ │ │ + tsteq r5, r0, lsr #29 │ │ │ │ + ldrdeq lr, [r5, -ip] │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 542d8 <__cxa_atexit@plt+0x485cc> │ │ │ │ @@ -74102,18 +74102,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 542f8 <__cxa_atexit@plt+0x485ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, asr #26 │ │ │ │ - @ instruction: 0x01158d94 │ │ │ │ + tsteq r5, r0, lsr #26 │ │ │ │ + tsteq r5, r4, ror sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ + tsteq r5, ip, asr #22 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74138,18 +74138,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 54388 <__cxa_atexit@plt+0x4867c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01158cb4 │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ + @ instruction: 0x01158c94 │ │ │ │ + tsteq r5, r8, ror #25 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrdeq lr, [r5, -ip] │ │ │ │ + @ instruction: 0x0105eabc │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -74217,19 +74217,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, lsr #23 │ │ │ │ - @ instruction: 0x01158bfc │ │ │ │ - tsteq r5, ip, lsl #24 │ │ │ │ - tsteq r5, r0, ror #24 │ │ │ │ - @ instruction: 0x0105e99c │ │ │ │ + tsteq r5, r8, lsl #23 │ │ │ │ + @ instruction: 0x01158bdc │ │ │ │ + tsteq r5, ip, ror #23 │ │ │ │ + tsteq r5, r0, asr #24 │ │ │ │ + tsteq r5, ip, ror r9 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54538 <__cxa_atexit@plt+0x4882c> │ │ │ │ @@ -74254,18 +74254,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 54558 <__cxa_atexit@plt+0x4884c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, ror #21 │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ + tsteq r5, r0, asr #21 │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, ip, lsl #18 │ │ │ │ + smlatteq r5, ip, r8, lr │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74290,18 +74290,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 545e8 <__cxa_atexit@plt+0x488dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, asr sl │ │ │ │ - tsteq r5, r8, lsr #21 │ │ │ │ + tsteq r5, r4, lsr sl │ │ │ │ + tsteq r5, r8, lsl #21 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, ip, ror r8 │ │ │ │ + tsteq r5, ip, asr r8 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -74369,19 +74369,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, asr #18 │ │ │ │ - @ instruction: 0x0115899c │ │ │ │ - tsteq r5, ip, lsr #19 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ - tsteq r5, ip, lsr r7 │ │ │ │ + tsteq r5, r8, lsr #18 │ │ │ │ + tsteq r5, ip, ror r9 │ │ │ │ + tsteq r5, ip, lsl #19 │ │ │ │ + tsteq r5, r0, ror #19 │ │ │ │ + tsteq r5, ip, lsl r7 │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 54798 <__cxa_atexit@plt+0x48a8c> │ │ │ │ @@ -74406,18 +74406,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 547b8 <__cxa_atexit@plt+0x48aac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsl #17 │ │ │ │ - @ instruction: 0x011588d4 │ │ │ │ + tsteq r5, r0, ror #16 │ │ │ │ + @ instruction: 0x011588b4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - smlatbeq r5, ip, r6, lr │ │ │ │ + smlabbeq r5, ip, r6, lr │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74442,18 +74442,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 54848 <__cxa_atexit@plt+0x48b3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011587f4 │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ + @ instruction: 0x011587d4 │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, ip, lsl r6 │ │ │ │ + strdeq lr, [r5, -ip] │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r7, #260096 @ 0x3f800 │ │ │ │ orr r7, r7, #1835008 @ 0x1c0000 │ │ │ │ and r7, r1, r7 │ │ │ │ cmp r7, #55296 @ 0xd800 │ │ │ │ @@ -74521,19 +74521,19 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r8, ror #13 │ │ │ │ - tsteq r5, ip, lsr r7 │ │ │ │ - tsteq r5, ip, asr #14 │ │ │ │ - tsteq r5, r0, lsr #15 │ │ │ │ - ldrdeq lr, [r5, -ip] │ │ │ │ + tsteq r5, r8, asr #13 │ │ │ │ + tsteq r5, ip, lsl r7 │ │ │ │ + tsteq r5, ip, lsr #14 │ │ │ │ + tsteq r5, r0, lsl #15 │ │ │ │ + @ instruction: 0x0105e4bc │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 549f8 <__cxa_atexit@plt+0x48cec> │ │ │ │ @@ -74558,18 +74558,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 54a18 <__cxa_atexit@plt+0x48d0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsr #12 │ │ │ │ - tsteq r5, r4, ror r6 │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ + tsteq r5, r4, asr r6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - tsteq r5, ip, asr #8 │ │ │ │ + tsteq r5, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74594,18 +74594,18 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #24] @ 54aa8 <__cxa_atexit@plt+0x48d9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01158594 │ │ │ │ - tsteq r5, r8, ror #11 │ │ │ │ + tsteq r5, r4, ror r5 │ │ │ │ + tsteq r5, r8, asr #11 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0105e3bc │ │ │ │ + @ instruction: 0x0105e39c │ │ │ │ andeq r0, r0, r7, lsr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -74622,15 +74622,15 @@ │ │ │ │ b 54b18 <__cxa_atexit@plt+0x48e0c> │ │ │ │ ldr r3, [pc, #20] @ 54b14 <__cxa_atexit@plt+0x48e08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r7 │ │ │ │ mov ip, r6 │ │ │ │ @@ -74751,18 +74751,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 54d1c <__cxa_atexit@plt+0x49010> │ │ │ │ ldr fp, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011583d0 │ │ │ │ + @ instruction: 0x011583b0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - tsteq r5, r8, asr #2 │ │ │ │ + tsteq r5, r8, lsr #2 │ │ │ │ andeq r1, r0, sl, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ add r1, r7, #8 │ │ │ │ @@ -74892,15 +74892,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [lr, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq r5, r4, asr #2 │ │ │ │ + tsteq r5, r4, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 54fb0 <__cxa_atexit@plt+0x492a4> │ │ │ │ ldr r3, [pc, #84] @ 54fc0 <__cxa_atexit@plt+0x492b4> │ │ │ │ @@ -74923,31 +74923,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 54fcc <__cxa_atexit@plt+0x492c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r5, r8, asr #31 │ │ │ │ - @ instruction: 0x01157fb8 │ │ │ │ - smlatteq r5, ip, r4, lr │ │ │ │ + tsteq r5, r8, lsr #31 │ │ │ │ + @ instruction: 0x01157f98 │ │ │ │ + smlabteq r5, ip, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #28] @ 55000 <__cxa_atexit@plt+0x492f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 55004 <__cxa_atexit@plt+0x492f8> │ │ │ │ cmp r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ - tsteq r5, r8, asr pc │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ + tsteq r5, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 55058 <__cxa_atexit@plt+0x4934c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -74962,17 +74962,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 55064 <__cxa_atexit@plt+0x49358> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, asr #29 │ │ │ │ + tsteq r5, r8, lsr #29 │ │ │ │ smlatteq r1, ip, r1, pc @ │ │ │ │ - strdeq lr, [r5, -r0] │ │ │ │ + ldrdeq lr, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 550c8 <__cxa_atexit@plt+0x493bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -74990,28 +74990,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 550d8 <__cxa_atexit@plt+0x493cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #28 │ │ │ │ + tsteq r5, r4, asr #28 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ tstpeq r1, ip, asr r1 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 55100 <__cxa_atexit@plt+0x493f4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r5, r4, asr r4 │ │ │ │ - tsteq r5, r0, ror #8 │ │ │ │ + tsteq r5, r4, lsr r4 │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55170 <__cxa_atexit@plt+0x49464> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -75035,16 +75035,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 55184 <__cxa_atexit@plt+0x49478> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r4, lsl #8 │ │ │ │ - smlatteq r5, r0, r3, lr │ │ │ │ + smlatteq r5, r4, r3, lr │ │ │ │ + smlabteq r5, r0, r3, lr │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [lr, #4]! │ │ │ │ ldr r0, [pc, #144] @ 55238 <__cxa_atexit@plt+0x4952c> │ │ │ │ ldr r3, [pc, #144] @ 5523c <__cxa_atexit@plt+0x49530> │ │ │ │ @@ -75082,17 +75082,17 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - tsteq r5, ip, asr r3 │ │ │ │ - tsteq r5, r4, asr r3 │ │ │ │ - tsteq r5, r0, lsr #6 │ │ │ │ + tsteq r5, ip, lsr r3 │ │ │ │ + tsteq r5, r4, lsr r3 │ │ │ │ + mrseq lr, SP_abt │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ bne 55290 <__cxa_atexit@plt+0x49584> │ │ │ │ @@ -75109,15 +75109,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ + @ instruction: 0x0105e2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 552e8 <__cxa_atexit@plt+0x495dc> │ │ │ │ @@ -75130,17 +75130,17 @@ │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 55304 <__cxa_atexit@plt+0x495f8> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r5, r8, r1, lr │ │ │ │ - smlatbeq r5, r0, r2, lr │ │ │ │ - tsteq r5, r8, ror r2 │ │ │ │ + smlatbeq r5, r8, r1, lr │ │ │ │ + smlabbeq r5, r0, r2, lr │ │ │ │ + tsteq r5, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 55374 <__cxa_atexit@plt+0x49668> │ │ │ │ ldr r2, [r9, #2] │ │ │ │ @@ -75174,18 +75174,18 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r5, r4, lsl sp │ │ │ │ - strdeq sp, [r5, -r0] │ │ │ │ - smlatteq r5, r8, sl, sp │ │ │ │ - @ instruction: 0x0105e1bc │ │ │ │ + @ instruction: 0x01157cf4 │ │ │ │ + ldrdeq sp, [r5, -r0] │ │ │ │ + smlabteq r5, r8, sl, sp │ │ │ │ + @ instruction: 0x0105e19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 553f8 <__cxa_atexit@plt+0x496ec> │ │ │ │ ldr r3, [pc, #48] @ 5540c <__cxa_atexit@plt+0x49700> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -75198,16 +75198,16 @@ │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r5, ip, lsl #25 │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ + tsteq r5, ip, ror #24 │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 55438 <__cxa_atexit@plt+0x4972c> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -75286,15 +75286,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r5, r4, lsr sl │ │ │ │ + tsteq r5, r4, lsl sl │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r6, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r6, #4]! │ │ │ │ @@ -75364,15 +75364,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ + tsteq r5, r0, ror #17 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 556ec <__cxa_atexit@plt+0x499e0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -75411,15 +75411,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75438,17 +75438,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 557d4 <__cxa_atexit@plt+0x49ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr #15 │ │ │ │ + tsteq r5, r0, lsr #15 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x0105ddb8 │ │ │ │ + @ instruction: 0x0105dd98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 55850 <__cxa_atexit@plt+0x49b44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -75480,36 +75480,36 @@ │ │ │ │ ldr r7, [pc, #24] @ 5587c <__cxa_atexit@plt+0x49b70> │ │ │ │ mov r5, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #12] @ 55880 <__cxa_atexit@plt+0x49b74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011576f4 │ │ │ │ - @ instruction: 0x01157690 │ │ │ │ - tsteq r5, r4, lsr #26 │ │ │ │ + @ instruction: 0x011576d4 │ │ │ │ + tsteq r5, r0, ror r6 │ │ │ │ + tsteq r5, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq r5, r4, ror ip │ │ │ │ - @ instruction: 0x011576b8 │ │ │ │ + tsteq r5, r4, asr ip │ │ │ │ + @ instruction: 0x01157698 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 558c0 <__cxa_atexit@plt+0x49bb4> │ │ │ │ ldr r2, [pc, #28] @ 558c8 <__cxa_atexit@plt+0x49bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b e95c9c <__cxa_atexit@plt+0xe89f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #12 │ │ │ │ - ldrdeq sp, [r5, -r8] │ │ │ │ + tsteq r5, r0, lsr #12 │ │ │ │ + @ instruction: 0x0105dcb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 55914 <__cxa_atexit@plt+0x49c08> │ │ │ │ @@ -75525,16 +75525,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 5592c <__cxa_atexit@plt+0x49c20> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0105dc9c │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 559c4 <__cxa_atexit@plt+0x49cb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75580,20 +75580,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 55a0c <__cxa_atexit@plt+0x49d00> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - tsteq r5, r8, lsl #11 │ │ │ │ - @ instruction: 0x0105db98 │ │ │ │ - smlabteq r5, ip, fp, sp │ │ │ │ - smlabteq r5, r4, fp, sp │ │ │ │ + tsteq r5, r8, ror #10 │ │ │ │ + tsteq r5, r8, ror fp │ │ │ │ + smlatbeq r5, ip, fp, sp │ │ │ │ + smlatbeq r5, r4, fp, sp │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - strdeq sp, [r5, -r0] │ │ │ │ + ldrdeq sp, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55a74 <__cxa_atexit@plt+0x49d68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -75610,15 +75610,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1225a8 <__cxa_atexit@plt+0x11689c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, lsr #9 │ │ │ │ + tsteq r5, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -75632,15 +75632,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 55adc <__cxa_atexit@plt+0x49dd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r4, lsr #9 │ │ │ │ + tsteq r5, r4, lsl #9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -75658,17 +75658,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 55b44 <__cxa_atexit@plt+0x49e38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r0, asr r4 │ │ │ │ + tsteq r5, r0, lsr r4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r5, r8, ror sl │ │ │ │ + tsteq r5, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55b80 <__cxa_atexit@plt+0x49e74> │ │ │ │ ldr r2, [pc, #32] @ 55b88 <__cxa_atexit@plt+0x49e7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -75676,17 +75676,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 55b8c <__cxa_atexit@plt+0x49e80> │ │ │ │ add r8, pc, r8 │ │ │ │ b e95c9c <__cxa_atexit@plt+0xe89f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #7 │ │ │ │ - tsteq r5, ip, asr #20 │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ + tsteq r5, r4, ror #6 │ │ │ │ + tsteq r5, ip, lsr #20 │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 55c60 <__cxa_atexit@plt+0x49f54> │ │ │ │ ldr r3, [pc, #236] @ 55ca0 <__cxa_atexit@plt+0x49f94> │ │ │ │ @@ -75748,22 +75748,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 55cac <__cxa_atexit@plt+0x49fa0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - tsteq r5, ip, lsl #6 │ │ │ │ - strdeq sp, [r5, -ip] │ │ │ │ - smlabbeq r5, r4, r9, sp │ │ │ │ - tsteq r5, ip, asr #18 │ │ │ │ - tsteq r5, r4, asr #18 │ │ │ │ + tsteq r5, ip, ror #5 │ │ │ │ + ldrdeq sp, [r5, -ip] │ │ │ │ + tsteq r5, r4, ror #18 │ │ │ │ + tsteq r5, ip, lsr #18 │ │ │ │ + tsteq r5, r4, lsr #18 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - tsteq r5, ip, ror r8 │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ + tsteq r5, ip, asr r8 │ │ │ │ + strdeq sp, [r5, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 55d44 <__cxa_atexit@plt+0x4a038> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -75804,20 +75804,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 55d8c <__cxa_atexit@plt+0x4a080> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x011571f4 │ │ │ │ - tsteq r5, r8, lsl r8 │ │ │ │ - tsteq r5, ip, asr #16 │ │ │ │ - tsteq r5, r4, asr #16 │ │ │ │ + @ instruction: 0x011571d4 │ │ │ │ + strdeq sp, [r5, -r8] │ │ │ │ + tsteq r5, ip, lsr #16 │ │ │ │ + tsteq r5, r4, lsr #16 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - tsteq r5, ip, ror #14 │ │ │ │ + tsteq r5, ip, asr #14 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 55ddc <__cxa_atexit@plt+0x4a0d0> │ │ │ │ ldr r2, [pc, #40] @ 55de8 <__cxa_atexit@plt+0x4a0dc> │ │ │ │ @@ -75828,15 +75828,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 56110 <__cxa_atexit@plt+0x4a404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr #2 │ │ │ │ + tsteq r5, ip, lsl #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 55e6c <__cxa_atexit@plt+0x4a160> │ │ │ │ @@ -75869,16 +75869,16 @@ │ │ │ │ b 55e7c <__cxa_atexit@plt+0x4a170> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r5, ip, asr #1 │ │ │ │ - tsteq r5, ip, lsl r1 │ │ │ │ + tsteq r5, ip, lsr #1 │ │ │ │ + ldrsheq r7, [r5, -ip] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55ecc <__cxa_atexit@plt+0x4a1c0> │ │ │ │ ldr r2, [pc, #36] @ 55ed4 <__cxa_atexit@plt+0x4a1c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -75887,15 +75887,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 56110 <__cxa_atexit@plt+0x4a404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr r0 │ │ │ │ + tsteq r5, ip, lsl r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 55f30 <__cxa_atexit@plt+0x4a224> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -75917,16 +75917,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror #31 │ │ │ │ - tsteq r5, r0, asr #32 │ │ │ │ + tsteq r5, r0, asr #31 │ │ │ │ + tsteq r5, r0, lsr #32 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55f8c <__cxa_atexit@plt+0x4a280> │ │ │ │ ldr r2, [pc, #36] @ 55f94 <__cxa_atexit@plt+0x4a288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -75935,15 +75935,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 56110 <__cxa_atexit@plt+0x4a404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 55ffc <__cxa_atexit@plt+0x4a2f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -75968,16 +75968,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ + tsteq r5, r0, lsl #30 │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56058 <__cxa_atexit@plt+0x4a34c> │ │ │ │ ldr r2, [pc, #36] @ 56060 <__cxa_atexit@plt+0x4a354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -75986,15 +75986,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 56110 <__cxa_atexit@plt+0x4a404> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01156eb0 │ │ │ │ + @ instruction: 0x01156e90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 560dc <__cxa_atexit@plt+0x4a3d0> │ │ │ │ @@ -76025,16 +76025,16 @@ │ │ │ │ b 560ec <__cxa_atexit@plt+0x4a3e0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r0, asr lr │ │ │ │ - tsteq r5, r4, lsr #29 │ │ │ │ + tsteq r5, r0, lsr lr │ │ │ │ + tsteq r5, r4, lsl #29 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56340 <__cxa_atexit@plt+0x4a634> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -76198,23 +76198,23 @@ │ │ │ │ str r0, [r3] │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - tsteq r5, r0, lsl #24 │ │ │ │ + tsteq r5, r0, ror #23 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r5, r4, lsl #26 │ │ │ │ + tsteq r5, r4, ror #25 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r5, r8, ror #26 │ │ │ │ + tsteq r5, r8, asr #26 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - @ instruction: 0x01156c98 │ │ │ │ + tsteq r5, r8, ror ip │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -76252,15 +76252,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 56490 <__cxa_atexit@plt+0x4a784> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - @ instruction: 0x01156ad0 │ │ │ │ + @ instruction: 0x01156ab0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -76298,15 +76298,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - @ instruction: 0x011569fc │ │ │ │ + @ instruction: 0x011569dc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -76338,15 +76338,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 565e8 <__cxa_atexit@plt+0x4a8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ + tsteq r5, r8, ror #18 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -76385,24 +76385,24 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 566a4 <__cxa_atexit@plt+0x4a998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - tsteq r5, r4, asr #17 │ │ │ │ + tsteq r5, r4, lsr #17 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 565ec <__cxa_atexit@plt+0x4a8e0> │ │ │ │ - smlabteq r5, ip, lr, ip │ │ │ │ + smlatbeq r5, ip, lr, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 56754 <__cxa_atexit@plt+0x4aa48> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -76442,18 +76442,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x0105ce98 │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - tsteq r5, r4, lsl #28 │ │ │ │ + smlatteq r5, r4, sp, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 567ec <__cxa_atexit@plt+0x4aae0> │ │ │ │ @@ -76474,15 +76474,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ b 56110 <__cxa_atexit@plt+0x4a404> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0105cd90 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5683c <__cxa_atexit@plt+0x4ab30> │ │ │ │ ldr r7, [pc, #48] @ 56854 <__cxa_atexit@plt+0x4ab48> │ │ │ │ @@ -76496,16 +76496,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 5685c <__cxa_atexit@plt+0x4ab50> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 568b4 <__cxa_atexit@plt+0x4aba8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -76522,15 +76522,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1225a8 <__cxa_atexit@plt+0x11689c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r5, r0, ror #12 │ │ │ │ + tsteq r5, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -76544,15 +76544,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 5691c <__cxa_atexit@plt+0x4ac10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r4, ror #12 │ │ │ │ + tsteq r5, r4, asr #12 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -76570,32 +76570,32 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 56984 <__cxa_atexit@plt+0x4ac78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ + @ instruction: 0x011565f0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlabbeq r5, r0, ip, ip │ │ │ │ + tsteq r5, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 569b8 <__cxa_atexit@plt+0x4acac> │ │ │ │ ldr r2, [pc, #24] @ 569c0 <__cxa_atexit@plt+0x4acb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 569d4 <__cxa_atexit@plt+0x4acc8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr #10 │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ + tsteq r5, r4, lsr #10 │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56a84 <__cxa_atexit@plt+0x4ad78> │ │ │ │ ldr r7, [pc, #196] @ 56aac <__cxa_atexit@plt+0x4ada0> │ │ │ │ @@ -76646,20 +76646,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlabbeq r5, r0, fp, ip │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ + tsteq r5, r0, ror #22 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x011564dc │ │ │ │ - smlatbeq r5, ip, fp, ip │ │ │ │ - tsteq r5, r4, asr #22 │ │ │ │ + @ instruction: 0x011564bc │ │ │ │ + smlabbeq r5, ip, fp, ip │ │ │ │ + tsteq r5, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 56b40 <__cxa_atexit@plt+0x4ae34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -76691,18 +76691,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsr #7 │ │ │ │ + tsteq r5, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x011563fc │ │ │ │ - smlabteq r5, ip, sl, ip │ │ │ │ + @ instruction: 0x011563dc │ │ │ │ + smlatbeq r5, ip, sl, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 56ba0 <__cxa_atexit@plt+0x4ae94> │ │ │ │ ldr r5, [pc, #28] @ 56bb0 <__cxa_atexit@plt+0x4aea4> │ │ │ │ @@ -76711,16 +76711,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 569d4 <__cxa_atexit@plt+0x4acc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 56bb4 <__cxa_atexit@plt+0x4aea8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, ip, ror #20 │ │ │ │ - ldrdeq ip, [r5, -r8] │ │ │ │ + tsteq r5, ip, asr #20 │ │ │ │ + @ instruction: 0x0105c9b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 56bf4 <__cxa_atexit@plt+0x4aee8> │ │ │ │ ldr r7, [pc, #48] @ 56c0c <__cxa_atexit@plt+0x4af00> │ │ │ │ @@ -76734,16 +76734,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 56c14 <__cxa_atexit@plt+0x4af08> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe734 │ │ │ │ - smlabteq r5, r0, r8, ip │ │ │ │ - @ instruction: 0x0105c990 │ │ │ │ + smlatbeq r5, r0, r8, ip │ │ │ │ + tsteq r5, r0, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 56c98 <__cxa_atexit@plt+0x4af8c> │ │ │ │ @@ -76775,15 +76775,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 56cb4 <__cxa_atexit@plt+0x4afa8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0x0105c99c │ │ │ │ + tsteq r5, ip, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -76827,21 +76827,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 56d84 <__cxa_atexit@plt+0x4b078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr #3 │ │ │ │ - tsteq r5, r4, ror #3 │ │ │ │ + tsteq r5, ip, lsr #3 │ │ │ │ + tsteq r5, r4, asr #3 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56dac <__cxa_atexit@plt+0x4b0a0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - smlabteq r5, r8, r7, fp │ │ │ │ + smlatbeq r5, r8, r7, fp │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov lr, fp │ │ │ │ sub fp, r5, #4 │ │ │ │ cmp fp, lr │ │ │ │ bcc 56f24 <__cxa_atexit@plt+0x4b218> │ │ │ │ @@ -76956,24 +76956,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #32] @ 56fa4 <__cxa_atexit@plt+0x4b298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, ror #2 │ │ │ │ - tsteq r5, r8, rrx │ │ │ │ + tsteq r5, ip, asr #2 │ │ │ │ + tsteq r5, r8, asr #32 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ - @ instruction: 0x011561f8 │ │ │ │ - @ instruction: 0x011561fc │ │ │ │ - ldrsheq r6, [r5, -r8] │ │ │ │ - tsteq r5, r0, lsr #1 │ │ │ │ - tsteq r5, ip, lsl #14 │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ + @ instruction: 0x011561d8 │ │ │ │ + @ instruction: 0x011561dc │ │ │ │ + ldrsbeq r6, [r5, -r8] │ │ │ │ + tsteq r5, r0, lsl #1 │ │ │ │ + smlatteq r5, ip, r6, ip │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 57008 <__cxa_atexit@plt+0x4b2fc> │ │ │ │ @@ -76991,16 +76991,16 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, ror r0 │ │ │ │ - tsteq r5, ip, ror #30 │ │ │ │ + tsteq r5, r0, asr r0 │ │ │ │ + tsteq r5, ip, asr #30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77024,18 +77024,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 570a0 <__cxa_atexit@plt+0x4b394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, ip, lsl #30 │ │ │ │ - tsteq r5, r0 │ │ │ │ + tsteq r5, ip, ror #29 │ │ │ │ + tsteq r5, r0, ror #31 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x0105c598 │ │ │ │ + tsteq r5, r8, ror r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5714c <__cxa_atexit@plt+0x4b440> │ │ │ │ ldr r2, [pc, #148] @ 5715c <__cxa_atexit@plt+0x4b450> │ │ │ │ @@ -77075,16 +77075,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 57164 <__cxa_atexit@plt+0x4b458> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq ip, [r5, -r8] │ │ │ │ ldrdeq ip, [r5, -r8] │ │ │ │ + @ instruction: 0x0105c4b8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -77104,15 +77104,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 56dac <__cxa_atexit@plt+0x4b0a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r8, ror #8 │ │ │ │ + tsteq r5, r8, asr #8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -77326,32 +77326,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r5, r4, lsl #22 │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ - tsteq r5, r0, lsr #23 │ │ │ │ + tsteq r5, r4, ror #21 │ │ │ │ + tsteq r5, ip, asr #22 │ │ │ │ + tsteq r5, r0, lsl #23 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r5, ip, lsl #23 │ │ │ │ + tsteq r5, ip, ror #22 │ │ │ │ + tsteq r5, r4, ror #23 │ │ │ │ tsteq r5, r4, lsl #24 │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ - tsteq r5, r8, asr #25 │ │ │ │ + tsteq r5, r8, lsl sp │ │ │ │ + tsteq r5, r0, lsr ip │ │ │ │ + tsteq r5, r8, lsr #25 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r5, r8, lsr #27 │ │ │ │ - @ instruction: 0x0105c19c │ │ │ │ - tsteq r5, r4, asr #25 │ │ │ │ - tsteq r5, r8, ror #23 │ │ │ │ - tsteq r5, r4, ror #24 │ │ │ │ + tsteq r5, r8, lsl #27 │ │ │ │ + tsteq r5, ip, ror r1 │ │ │ │ + tsteq r5, r4, lsr #25 │ │ │ │ + tsteq r5, r8, asr #23 │ │ │ │ + tsteq r5, r4, asr #24 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77387,17 +77387,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 57650 <__cxa_atexit@plt+0x4b944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ - tsteq r5, r4, asr #20 │ │ │ │ - tsteq r5, r0, asr r9 │ │ │ │ + tsteq r5, r0, ror #19 │ │ │ │ + tsteq r5, r4, lsr #20 │ │ │ │ + tsteq r5, r0, lsr r9 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -77431,17 +77431,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 57700 <__cxa_atexit@plt+0x4b9f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, ror #17 │ │ │ │ - tsteq r5, ip, asr r9 │ │ │ │ - tsteq r5, r4, ror r9 │ │ │ │ + tsteq r5, r4, asr #17 │ │ │ │ + tsteq r5, ip, lsr r9 │ │ │ │ + tsteq r5, r4, asr r9 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -77470,17 +77470,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 5779c <__cxa_atexit@plt+0x4ba90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011558b0 │ │ │ │ - tsteq r5, r4, lsr #16 │ │ │ │ - @ instruction: 0x011558f0 │ │ │ │ + @ instruction: 0x01155890 │ │ │ │ + tsteq r5, r4, lsl #16 │ │ │ │ + @ instruction: 0x011558d0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -77520,17 +77520,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 57864 <__cxa_atexit@plt+0x4bb58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x011557f4 │ │ │ │ - tsteq r5, ip, lsr #16 │ │ │ │ - tsteq r5, ip, lsr r7 │ │ │ │ + @ instruction: 0x011557d4 │ │ │ │ + tsteq r5, ip, lsl #16 │ │ │ │ + tsteq r5, ip, lsl r7 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f5c <__cxa_atexit@plt+0x4c250> │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -77736,31 +77736,31 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01155494 │ │ │ │ - @ instruction: 0x011554fc │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ + tsteq r5, r4, ror r4 │ │ │ │ + @ instruction: 0x011554dc │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ - @ instruction: 0x01155590 │ │ │ │ - @ instruction: 0x011555b4 │ │ │ │ + @ instruction: 0x011554f8 │ │ │ │ + tsteq r5, r0, ror r5 │ │ │ │ + @ instruction: 0x01155594 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r5, r8, asr #13 │ │ │ │ - tsteq r5, r0, ror #11 │ │ │ │ - tsteq r5, r8, asr r6 │ │ │ │ + tsteq r5, r8, lsr #13 │ │ │ │ + tsteq r5, r0, asr #11 │ │ │ │ + tsteq r5, r8, lsr r6 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ - tsteq r5, r4, asr r6 │ │ │ │ - tsteq r5, r8, ror r5 │ │ │ │ - @ instruction: 0x011555f4 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ + tsteq r5, r4, lsr r6 │ │ │ │ + tsteq r5, r8, asr r5 │ │ │ │ + @ instruction: 0x011555d4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -77796,17 +77796,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 57cb4 <__cxa_atexit@plt+0x4bfa8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x0115539c │ │ │ │ - tsteq r5, r0, ror #7 │ │ │ │ - tsteq r5, ip, ror #5 │ │ │ │ + tsteq r5, ip, ror r3 │ │ │ │ + tsteq r5, r0, asr #7 │ │ │ │ + tsteq r5, ip, asr #5 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -77840,17 +77840,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 57d64 <__cxa_atexit@plt+0x4c058> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsl #5 │ │ │ │ - @ instruction: 0x011552f8 │ │ │ │ - tsteq r5, r0, lsl r3 │ │ │ │ + tsteq r5, r0, ror #4 │ │ │ │ + @ instruction: 0x011552d8 │ │ │ │ + @ instruction: 0x011552f0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -77879,17 +77879,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 57e00 <__cxa_atexit@plt+0x4c0f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, ip, asr #4 │ │ │ │ - tsteq r5, r0, asr #3 │ │ │ │ - tsteq r5, ip, lsl #5 │ │ │ │ + tsteq r5, ip, lsr #4 │ │ │ │ + tsteq r5, r0, lsr #3 │ │ │ │ + tsteq r5, ip, ror #4 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -77929,17 +77929,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 57ec8 <__cxa_atexit@plt+0x4c1bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01155190 │ │ │ │ - tsteq r5, r8, asr #3 │ │ │ │ - ldrsbeq r5, [r5, -r8] │ │ │ │ + tsteq r5, r0, ror r1 │ │ │ │ + tsteq r5, r8, lsr #3 │ │ │ │ + ldrheq r5, [r5, -r8] │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 5787c <__cxa_atexit@plt+0x4bb70> │ │ │ │ @@ -77965,15 +77965,15 @@ │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ mov r7, r3 │ │ │ │ b 5787c <__cxa_atexit@plt+0x4bb70> │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - tsteq r5, r8, lsl r6 │ │ │ │ + strdeq sl, [r5, -r8] │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ mov ip, r9 │ │ │ │ cmp r6, fp │ │ │ │ @@ -78023,17 +78023,17 @@ │ │ │ │ str sl, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 58034 <__cxa_atexit@plt+0x4c328> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, r8, lsr r6 │ │ │ │ - tsteq r5, r8, ror r0 │ │ │ │ - tsteq r5, ip, lsr #10 │ │ │ │ + tsteq r5, r8, lsl r6 │ │ │ │ + tsteq r5, r8, asr r0 │ │ │ │ + tsteq r5, ip, lsl #10 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -78117,21 +78117,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 581b0 <__cxa_atexit@plt+0x4c4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r4, asr ip │ │ │ │ - @ instruction: 0x01154f98 │ │ │ │ - tsteq r5, r8, lsl #29 │ │ │ │ - tsteq r5, r4, lsr lr │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ - @ instruction: 0x01154f9c │ │ │ │ - @ instruction: 0x01154e98 │ │ │ │ - smlatbeq r5, r4, r3, sl │ │ │ │ + tsteq r5, r8, ror pc │ │ │ │ + tsteq r5, r8, ror #28 │ │ │ │ + tsteq r5, r4, lsl lr │ │ │ │ + tsteq r5, r8, lsl #30 │ │ │ │ + tsteq r5, ip, ror pc │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ + smlabbeq r5, r4, r3, sl │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 581f0 <__cxa_atexit@plt+0x4c4e4> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #300] @ 58314 <__cxa_atexit@plt+0x4c608> │ │ │ │ @@ -78207,15 +78207,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r6 │ │ │ │ - tsteq r5, ip, lsr #28 │ │ │ │ + tsteq r5, ip, lsl #28 │ │ │ │ andeq r0, r0, ip, lsl #23 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ @@ -78254,22 +78254,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r4, ror ip │ │ │ │ - @ instruction: 0x0105a194 │ │ │ │ + tsteq r5, r4, asr ip │ │ │ │ + tsteq r5, r4, ror r1 │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 58324 <__cxa_atexit@plt+0x4c618> │ │ │ │ - tsteq r5, ip, ror r1 │ │ │ │ + tsteq r5, ip, asr r1 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -78353,21 +78353,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 58560 <__cxa_atexit@plt+0x4c854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, r4, lsr #17 │ │ │ │ - tsteq r5, r8, ror #23 │ │ │ │ - @ instruction: 0x01154ad8 │ │ │ │ - tsteq r5, r4, lsl #21 │ │ │ │ - tsteq r5, r8, ror fp │ │ │ │ - tsteq r5, ip, ror #23 │ │ │ │ - tsteq r5, r8, ror #21 │ │ │ │ - strdeq r9, [r5, -r4] │ │ │ │ + tsteq r5, r8, asr #23 │ │ │ │ + @ instruction: 0x01154ab8 │ │ │ │ + tsteq r5, r4, ror #20 │ │ │ │ + tsteq r5, r8, asr fp │ │ │ │ + tsteq r5, ip, asr #23 │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ + ldrdeq r9, [r5, -r4] │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -78387,15 +78387,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 5787c <__cxa_atexit@plt+0x4bb70> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [pc, #8] @ 585e4 <__cxa_atexit@plt+0x4c8d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, r8, lsl sl │ │ │ │ muleq r0, r4, r2 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78434,23 +78434,23 @@ │ │ │ │ ldr r3, [pc, #16] @ 5869c <__cxa_atexit@plt+0x4c990> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r5, r0, lsr #19 │ │ │ │ - smlabteq r5, r4, lr, r9 │ │ │ │ + tsteq r5, r0, lsl #19 │ │ │ │ + smlatbeq r5, r4, lr, r9 │ │ │ │ andeq r6, r0, sl, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 585ec <__cxa_atexit@plt+0x4c8e0> │ │ │ │ - smlatbeq r5, r8, lr, r9 │ │ │ │ + smlabbeq r5, r8, lr, r9 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -78534,21 +78534,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 58834 <__cxa_atexit@plt+0x4cb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r5, r4, lsl r9 │ │ │ │ - tsteq r5, r4, lsl #16 │ │ │ │ - @ instruction: 0x011547b0 │ │ │ │ - tsteq r5, r4, lsr #17 │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ - tsteq r5, r4, lsl r8 │ │ │ │ - tsteq r5, r0, lsr #26 │ │ │ │ + @ instruction: 0x011548f4 │ │ │ │ + tsteq r5, r4, ror #15 │ │ │ │ + @ instruction: 0x01154790 │ │ │ │ + tsteq r5, r4, lsl #17 │ │ │ │ + @ instruction: 0x011548f8 │ │ │ │ + @ instruction: 0x011547f4 │ │ │ │ + tsteq r5, r0, lsl #26 │ │ │ │ andeq r6, r0, sl, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq 58878 <__cxa_atexit@plt+0x4cb6c> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -78565,17 +78565,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 5787c <__cxa_atexit@plt+0x4bb70> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [pc, #8] @ 588ac <__cxa_atexit@plt+0x4cba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror r7 │ │ │ │ + tsteq r5, r0, asr r7 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - @ instruction: 0x01059cb4 │ │ │ │ + @ instruction: 0x01059c94 │ │ │ │ andeq r3, r0, r9, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 588cc <__cxa_atexit@plt+0x4cbc0> │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ @@ -78669,21 +78669,21 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 58a50 <__cxa_atexit@plt+0x4cd44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - @ instruction: 0x011546d4 │ │ │ │ - tsteq r5, r4, ror #11 │ │ │ │ + @ instruction: 0x011546b4 │ │ │ │ + tsteq r5, r4, asr #11 │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ - tsteq r5, r8, lsl #11 │ │ │ │ - tsteq r5, ip, ror r6 │ │ │ │ - @ instruction: 0x011546d8 │ │ │ │ - @ instruction: 0x011545d4 │ │ │ │ + tsteq r5, r8, ror #10 │ │ │ │ + tsteq r5, ip, asr r6 │ │ │ │ + @ instruction: 0x011546b8 │ │ │ │ + @ instruction: 0x011545b4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 58aec <__cxa_atexit@plt+0x4cde0> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ @@ -78719,22 +78719,22 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r0, lsr r5 │ │ │ │ - tsteq r5, r0, asr sl │ │ │ │ + tsteq r5, r0, lsl r5 │ │ │ │ + tsteq r5, r0, lsr sl │ │ │ │ andeq r3, r0, r9, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 58a68 <__cxa_atexit@plt+0x4cd5c> │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, r8, lsl sl │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -78818,21 +78818,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 58ca4 <__cxa_atexit@plt+0x4cf98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - tsteq r5, r4, lsr #9 │ │ │ │ - @ instruction: 0x01154394 │ │ │ │ - tsteq r5, r0, asr #6 │ │ │ │ - tsteq r5, r4, lsr r4 │ │ │ │ - tsteq r5, r8, lsr #9 │ │ │ │ - tsteq r5, r4, lsr #7 │ │ │ │ - @ instruction: 0x010598b0 │ │ │ │ + tsteq r5, r4, lsl #9 │ │ │ │ + tsteq r5, r4, ror r3 │ │ │ │ + tsteq r5, r0, lsr #6 │ │ │ │ + tsteq r5, r4, lsl r4 │ │ │ │ + tsteq r5, r8, lsl #9 │ │ │ │ + tsteq r5, r4, lsl #7 │ │ │ │ + @ instruction: 0x01059890 │ │ │ │ andeq r3, r0, r9, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 588cc <__cxa_atexit@plt+0x4cbc0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -78855,16 +78855,16 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr r3 │ │ │ │ - tsteq r5, ip, asr #4 │ │ │ │ + tsteq r5, r0, lsr r3 │ │ │ │ + tsteq r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -78887,18 +78887,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 58dbc <__cxa_atexit@plt+0x4d0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, ip, ror #3 │ │ │ │ - tsteq r5, r0, ror #5 │ │ │ │ + tsteq r5, ip, asr #3 │ │ │ │ + tsteq r5, r0, asr #5 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq r5, r8, r7, r9 │ │ │ │ + smlabbeq r5, r8, r7, r9 │ │ │ │ andeq r1, r0, r8, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 58e1c <__cxa_atexit@plt+0x4d110> │ │ │ │ @@ -78922,15 +78922,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r5, r8, lsr #14 │ │ │ │ + tsteq r5, r8, lsl #14 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -79014,21 +79014,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 58fb4 <__cxa_atexit@plt+0x4d2a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff2d8 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - @ instruction: 0x01154194 │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ - tsteq r5, r0, lsr r0 │ │ │ │ - tsteq r5, r4, lsr #2 │ │ │ │ - @ instruction: 0x01154198 │ │ │ │ - @ instruction: 0x01154094 │ │ │ │ - smlabbeq r5, r8, r6, sl │ │ │ │ + tsteq r5, r4, ror r1 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ + tsteq r5, r0, lsl r0 │ │ │ │ + tsteq r5, r4, lsl #2 │ │ │ │ + tsteq r5, r8, ror r1 │ │ │ │ + tsteq r5, r4, ror r0 │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 59070 <__cxa_atexit@plt+0x4d364> │ │ │ │ ldr r2, [pc, #148] @ 59080 <__cxa_atexit@plt+0x4d374> │ │ │ │ @@ -79068,16 +79068,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 59088 <__cxa_atexit@plt+0x4d37c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlatteq r5, r8, r5, sl │ │ │ │ smlabteq r5, r8, r5, sl │ │ │ │ + smlatbeq r5, r8, r5, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add sl, r3, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -79097,15 +79097,15 @@ │ │ │ │ stm r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 57f5c <__cxa_atexit@plt+0x4c250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r5, r8, asr r5 │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -79142,16 +79142,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01153d90 │ │ │ │ - @ instruction: 0x01153ed8 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ + @ instruction: 0x01153eb8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 59220 <__cxa_atexit@plt+0x4d514> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -79177,16 +79177,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #26 │ │ │ │ - tsteq r5, ip, asr #28 │ │ │ │ + tsteq r5, r4, ror #25 │ │ │ │ + tsteq r5, ip, lsr #28 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 59298 <__cxa_atexit@plt+0x4d58c> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -79207,15 +79207,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 5930c <__cxa_atexit@plt+0x4d600> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -79236,15 +79236,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #24 │ │ │ │ + tsteq r5, r4, ror #23 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 59380 <__cxa_atexit@plt+0x4d674> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -79265,15 +79265,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01153b90 │ │ │ │ + tsteq r5, r0, ror fp │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r2, r3, #24 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ @@ -79346,18 +79346,18 @@ │ │ │ │ b 594ac <__cxa_atexit@plt+0x4d7a0> │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldm r5!, {r7, r8, r9} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01153ab0 │ │ │ │ - tsteq r5, r4, lsr #21 │ │ │ │ - tsteq r5, r8, ror #21 │ │ │ │ + @ instruction: 0x01153a90 │ │ │ │ tsteq r5, r4, lsl #21 │ │ │ │ + tsteq r5, r8, asr #21 │ │ │ │ + tsteq r5, r4, ror #20 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5959c <__cxa_atexit@plt+0x4d890> │ │ │ │ @@ -79401,16 +79401,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r5, r0, lsl #20 │ │ │ │ - tsteq r5, r0, lsl #19 │ │ │ │ + tsteq r5, r0, ror #19 │ │ │ │ + tsteq r5, r0, ror #18 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov lr, r7 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -79492,16 +79492,16 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r4, asr #16 │ │ │ │ - tsteq r5, r8, lsl #19 │ │ │ │ + tsteq r5, r4, lsr #16 │ │ │ │ + tsteq r5, r8, ror #18 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ bne 59758 <__cxa_atexit@plt+0x4da4c> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ mov r8, fp │ │ │ │ @@ -79555,16 +79555,16 @@ │ │ │ │ ldr r7, [pc, #12] @ 5981c <__cxa_atexit@plt+0x4db10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #12] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - tsteq r5, r0, lsr #15 │ │ │ │ - tsteq r5, r0, asr #14 │ │ │ │ + tsteq r5, r0, lsl #15 │ │ │ │ + tsteq r5, r0, lsr #14 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 5975c <__cxa_atexit@plt+0x4da50> │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ @@ -80116,16 +80116,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffff1d4 │ │ │ │ - @ instruction: 0x01152ed4 │ │ │ │ - tsteq r5, r4, asr lr │ │ │ │ + @ instruction: 0x01152eb4 │ │ │ │ + tsteq r5, r4, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5a194 <__cxa_atexit@plt+0x4e488> │ │ │ │ @@ -80175,15 +80175,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffff264 │ │ │ │ - smlabteq r5, r8, r4, r9 │ │ │ │ + smlatbeq r5, r8, r4, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a244 <__cxa_atexit@plt+0x4e538> │ │ │ │ @@ -80292,18 +80292,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror #24 │ │ │ │ + tsteq r5, r4, asr #24 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r5, r4, asr #23 │ │ │ │ - tsteq r5, r8, lsl #24 │ │ │ │ + tsteq r5, r4, lsr #23 │ │ │ │ + tsteq r5, r8, ror #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -80339,16 +80339,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - tsteq r5, r4, lsl #22 │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ + tsteq r5, r4, ror #21 │ │ │ │ + tsteq r5, r8, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5a584 <__cxa_atexit@plt+0x4e878> │ │ │ │ ldr r3, [pc, #312] @ 5a5c4 <__cxa_atexit@plt+0x4e8b8> │ │ │ │ @@ -80429,19 +80429,19 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - tsteq r5, r4, lsr sl │ │ │ │ - tsteq r5, r8, lsr sl │ │ │ │ - smlatteq r5, r0, r0, r9 │ │ │ │ + tsteq r5, r4, lsl sl │ │ │ │ + tsteq r5, r8, lsl sl │ │ │ │ + smlabteq r5, r0, r0, r9 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a64c <__cxa_atexit@plt+0x4e940> │ │ │ │ @@ -80465,16 +80465,16 @@ │ │ │ │ mov r8, #0 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ b 5a3c4 <__cxa_atexit@plt+0x4e6b8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - @ instruction: 0x011528dc │ │ │ │ - tsteq r5, r0, ror #17 │ │ │ │ + @ instruction: 0x011528bc │ │ │ │ + tsteq r5, r0, asr #17 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5a774 <__cxa_atexit@plt+0x4ea68> │ │ │ │ @@ -80544,19 +80544,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r4, asr r8 │ │ │ │ - @ instruction: 0x011528f8 │ │ │ │ - tsteq r5, ip, lsl r9 │ │ │ │ - tsteq r5, r0, asr r9 │ │ │ │ - tsteq r5, r0, lsl #19 │ │ │ │ + tsteq r5, r4, lsr r8 │ │ │ │ + @ instruction: 0x011528d8 │ │ │ │ + @ instruction: 0x011528fc │ │ │ │ + tsteq r5, r0, lsr r9 │ │ │ │ + tsteq r5, r0, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5a820 <__cxa_atexit@plt+0x4eb14> │ │ │ │ ldr r2, [pc, #116] @ 5a83c <__cxa_atexit@plt+0x4eb30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -80585,17 +80585,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsr #14 │ │ │ │ + tsteq r5, r4, lsl #14 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, ip, asr r7 │ │ │ │ + tsteq r5, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5a880 <__cxa_atexit@plt+0x4eb74> │ │ │ │ @@ -80605,16 +80605,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011526f0 │ │ │ │ - ldrdeq r8, [r5, -r4] │ │ │ │ + @ instruction: 0x011526d0 │ │ │ │ + @ instruction: 0x010585b4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -80679,22 +80679,22 @@ │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r5, r4, lsl #10 │ │ │ │ - strdeq r8, [r5, -ip] │ │ │ │ + smlatteq r5, r4, r4, r8 │ │ │ │ + ldrdeq r8, [r5, -ip] │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - smlatteq r5, r8, ip, r8 │ │ │ │ + smlabteq r5, r8, ip, r8 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0x01058498 │ │ │ │ + tsteq r5, r8, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ @@ -80733,21 +80733,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 5aa94 <__cxa_atexit@plt+0x4ed88> │ │ │ │ sub r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, ip, lsl #8 │ │ │ │ - tsteq r5, r4, lsl #8 │ │ │ │ + smlatteq r5, ip, r3, r8 │ │ │ │ + smlatteq r5, r4, r3, r8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - smlabteq r5, r4, r3, r8 │ │ │ │ + smlatbeq r5, r4, r3, r8 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5ab38 <__cxa_atexit@plt+0x4ee2c> │ │ │ │ @@ -80782,21 +80782,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5ab58 <__cxa_atexit@plt+0x4ee4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r4, asr #6 │ │ │ │ - tsteq r5, ip, lsr r3 │ │ │ │ + tsteq r5, r4, lsr #6 │ │ │ │ + tsteq r5, ip, lsl r3 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - mrseq r8, SP_abt │ │ │ │ + smlatteq r5, r0, r2, r8 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5ac1c <__cxa_atexit@plt+0x4ef10> │ │ │ │ mov r3, r5 │ │ │ │ @@ -80875,22 +80875,22 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - strdeq r8, [r5, -r4] │ │ │ │ - smlatteq r5, ip, r1, r8 │ │ │ │ + ldrdeq r8, [r5, -r4] │ │ │ │ + smlabteq r5, ip, r1, r8 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - tsteq r5, r4, lsl r3 │ │ │ │ + @ instruction: 0x011522f4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - smlabbeq r5, r8, r1, r8 │ │ │ │ + tsteq r5, r8, ror #2 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -80929,16 +80929,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5ada4 <__cxa_atexit@plt+0x4f098> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r8, [r5, -r8] │ │ │ │ - strdeq r8, [r5, -r0] │ │ │ │ + ldrdeq r8, [r5, -r8] │ │ │ │ + ldrdeq r8, [r5, -r0] │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -80960,26 +80960,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ae1c <__cxa_atexit@plt+0x4f110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, ror r1 │ │ │ │ + tsteq r5, r8, asr r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - tsteq r5, r8, asr #16 │ │ │ │ + tsteq r5, r8, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 5ae44 <__cxa_atexit@plt+0x4f138> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 5a8a0 <__cxa_atexit@plt+0x4eb94> │ │ │ │ - tsteq r5, r4, asr #4 │ │ │ │ + tsteq r5, r4, lsr #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5b030 <__cxa_atexit@plt+0x4f324> │ │ │ │ ldr r0, [pc, #592] @ 5b0b8 <__cxa_atexit@plt+0x4f3ac> │ │ │ │ @@ -81128,23 +81128,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r5, r0, lsl #1 │ │ │ │ - tsteq r5, r4, asr #32 │ │ │ │ + tsteq r5, r0, rrx │ │ │ │ + tsteq r5, r4, lsr #32 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x0115209c │ │ │ │ + tsteq r5, ip, ror r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r5, ip, lsl #2 │ │ │ │ + tsteq r5, ip, ror #1 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrsbeq r2, [r5, -ip] │ │ │ │ + ldrheq r2, [r5, -ip] │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81172,15 +81172,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5b16c <__cxa_atexit@plt+0x4f460> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, ip, lsr #30 │ │ │ │ + tsteq r5, ip, lsl #30 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -81204,15 +81204,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b1ec <__cxa_atexit@plt+0x4f4e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01151eb4 │ │ │ │ + @ instruction: 0x01151e94 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -81230,15 +81230,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5b254 <__cxa_atexit@plt+0x4f548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsr lr │ │ │ │ + tsteq r5, r0, lsl lr │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -81268,15 +81268,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5b2ec <__cxa_atexit@plt+0x4f5e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x01151db0 │ │ │ │ + @ instruction: 0x01151d90 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b364 <__cxa_atexit@plt+0x4f658> │ │ │ │ ldr r2, [pc, #116] @ 5b380 <__cxa_atexit@plt+0x4f674> │ │ │ │ @@ -81306,17 +81306,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, ror #23 │ │ │ │ + tsteq r5, r0, asr #23 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, r8, lsl ip │ │ │ │ + @ instruction: 0x01151bf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5b3c4 <__cxa_atexit@plt+0x4f6b8> │ │ │ │ @@ -81326,16 +81326,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsr #23 │ │ │ │ - @ instruction: 0x01057a90 │ │ │ │ + tsteq r5, ip, lsl #23 │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -81402,22 +81402,22 @@ │ │ │ │ mov r7, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x010579b8 │ │ │ │ - @ instruction: 0x010579b0 │ │ │ │ + @ instruction: 0x01057998 │ │ │ │ + @ instruction: 0x01057990 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - smlatbeq r5, ip, r1, r8 │ │ │ │ + smlabbeq r5, ip, r1, r8 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r5, ip, asr #18 │ │ │ │ + tsteq r5, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r8, r6 │ │ │ │ @@ -81458,21 +81458,21 @@ │ │ │ │ ldr r3, [pc, #28] @ 5b5e8 <__cxa_atexit@plt+0x4f8dc> │ │ │ │ sub r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x010578b8 │ │ │ │ - @ instruction: 0x010578b0 │ │ │ │ + @ instruction: 0x01057898 │ │ │ │ + @ instruction: 0x01057890 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - tsteq r5, r0, ror r8 │ │ │ │ + tsteq r5, r0, asr r8 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5b690 <__cxa_atexit@plt+0x4f984> │ │ │ │ @@ -81508,21 +81508,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b6b0 <__cxa_atexit@plt+0x4f9a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r5, ip, r7, r7 │ │ │ │ - smlatteq r5, r4, r7, r7 │ │ │ │ + smlabteq r5, ip, r7, r7 │ │ │ │ + smlabteq r5, r4, r7, r7 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - smlatbeq r5, r8, r7, r7 │ │ │ │ + smlabbeq r5, r8, r7, r7 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5b778 <__cxa_atexit@plt+0x4fa6c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -81607,22 +81607,22 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - smlabbeq r5, r4, r6, r7 │ │ │ │ - tsteq r5, ip, ror r6 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ + tsteq r5, ip, asr r6 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0x011517bc │ │ │ │ + @ instruction: 0x0115179c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - tsteq r5, r8, lsl r6 │ │ │ │ + strdeq r7, [r5, -r8] │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -81662,16 +81662,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5b918 <__cxa_atexit@plt+0x4fc0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r5, r4, r5, r7 │ │ │ │ - tsteq r5, ip, ror r5 │ │ │ │ + tsteq r5, r4, ror #10 │ │ │ │ + tsteq r5, ip, asr r5 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -81697,15 +81697,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5b9a0 <__cxa_atexit@plt+0x4fc94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r8, lsl #12 │ │ │ │ + tsteq r5, r8, ror #11 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5bb8c <__cxa_atexit@plt+0x4fe80> │ │ │ │ @@ -81855,23 +81855,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r5, r4, lsr #10 │ │ │ │ - tsteq r5, r8, ror #9 │ │ │ │ + tsteq r5, r4, lsl #10 │ │ │ │ + tsteq r5, r8, asr #9 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tsteq r5, r0, asr #10 │ │ │ │ + tsteq r5, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x011515b0 │ │ │ │ + @ instruction: 0x01151590 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, r0, lsl #11 │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -81899,15 +81899,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5bcc8 <__cxa_atexit@plt+0x4ffbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x011513d0 │ │ │ │ + @ instruction: 0x011513b0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -81931,15 +81931,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bd48 <__cxa_atexit@plt+0x5003c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, asr r3 │ │ │ │ + tsteq r5, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -81957,15 +81957,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5bdb0 <__cxa_atexit@plt+0x500a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011512d4 │ │ │ │ + @ instruction: 0x011512b4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -81995,15 +81995,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5be48 <__cxa_atexit@plt+0x5013c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r5, r4, asr r2 │ │ │ │ + tsteq r5, r4, lsr r2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5bec0 <__cxa_atexit@plt+0x501b4> │ │ │ │ ldr r2, [pc, #116] @ 5bedc <__cxa_atexit@plt+0x501d0> │ │ │ │ @@ -82033,17 +82033,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrheq r1, [r5, -ip] │ │ │ │ + @ instruction: 0x0115109c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5bf20 <__cxa_atexit@plt+0x50214> │ │ │ │ @@ -82053,15 +82053,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ + tsteq r5, r0, lsr r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5c040 <__cxa_atexit@plt+0x50334> │ │ │ │ @@ -82131,19 +82131,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r5, r8, lsl #31 │ │ │ │ - tsteq r5, ip, lsr #32 │ │ │ │ - tsteq r5, r0, asr r0 │ │ │ │ - tsteq r5, r4, lsl #1 │ │ │ │ - ldrheq r1, [r5, -r4] │ │ │ │ + tsteq r5, r8, ror #30 │ │ │ │ + tsteq r5, ip │ │ │ │ + tsteq r5, r0, lsr r0 │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ + @ instruction: 0x01151094 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5c0ec <__cxa_atexit@plt+0x503e0> │ │ │ │ ldr r2, [pc, #116] @ 5c108 <__cxa_atexit@plt+0x503fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -82172,17 +82172,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, asr lr │ │ │ │ + tsteq r5, r8, lsr lr │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01150e90 │ │ │ │ + tsteq r5, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5c14c <__cxa_atexit@plt+0x50440> │ │ │ │ @@ -82192,16 +82192,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsr #28 │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ + tsteq r5, r4, lsl #28 │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5c1cc <__cxa_atexit@plt+0x504c0> │ │ │ │ ldr r3, [pc, #92] @ 5c1dc <__cxa_atexit@plt+0x504d0> │ │ │ │ @@ -82226,27 +82226,27 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 5c1e0 <__cxa_atexit@plt+0x504d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x010574b4 │ │ │ │ - smlabteq r5, r4, ip, r6 │ │ │ │ + @ instruction: 0x01057494 │ │ │ │ + smlatbeq r5, r4, ip, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ sub r0, r1, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 5c21c <__cxa_atexit@plt+0x50510> │ │ │ │ - @ instruction: 0x01056c98 │ │ │ │ + tsteq r5, r8, ror ip │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5c2f0 <__cxa_atexit@plt+0x505e4> │ │ │ │ @@ -82301,22 +82301,22 @@ │ │ │ │ ldr r3, [pc, #32] @ 5c318 <__cxa_atexit@plt+0x5060c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, r4, lsl #27 │ │ │ │ - @ instruction: 0x01056b9c │ │ │ │ - @ instruction: 0x01056b94 │ │ │ │ + tsteq r5, r4, ror #26 │ │ │ │ + tsteq r5, ip, ror fp │ │ │ │ + tsteq r5, r4, ror fp │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -82335,18 +82335,18 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #20] @ 5c39c <__cxa_atexit@plt+0x50690> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r4, lsl #22 │ │ │ │ - strdeq r6, [r5, -ip] │ │ │ │ + smlatteq r5, r4, sl, r6 │ │ │ │ + ldrdeq r6, [r5, -ip] │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - tsteq r5, r8, lsl #22 │ │ │ │ + smlatteq r5, r8, sl, r6 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5c400 <__cxa_atexit@plt+0x506f4> │ │ │ │ mov r6, r5 │ │ │ │ @@ -82409,33 +82409,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5c4c4 <__cxa_atexit@plt+0x507b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r6, [r5, -r8] │ │ │ │ - ldrdeq r6, [r5, -r0] │ │ │ │ + @ instruction: 0x010569b8 │ │ │ │ + @ instruction: 0x010569b0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - ldrdeq r6, [r5, -r0] │ │ │ │ + @ instruction: 0x010569b0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r2, r2, r3 │ │ │ │ add r3, r1, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 5c21c <__cxa_atexit@plt+0x50510> │ │ │ │ - tsteq r5, r4, ror #18 │ │ │ │ + tsteq r5, r4, asr #18 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5c598 <__cxa_atexit@plt+0x5088c> │ │ │ │ @@ -82470,21 +82470,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5c5b8 <__cxa_atexit@plt+0x508ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r5, r4, r8, r6 │ │ │ │ - ldrdeq r6, [r5, -ip] │ │ │ │ + smlabteq r5, r4, r8, r6 │ │ │ │ + @ instruction: 0x010568bc │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - smlatbeq r5, r0, r8, r6 │ │ │ │ + smlabbeq r5, r0, r8, r6 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ cmp r6, #2 │ │ │ │ bne 5c680 <__cxa_atexit@plt+0x50974> │ │ │ │ @@ -82567,22 +82567,22 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - smlabbeq r5, r0, r7, r6 │ │ │ │ - tsteq r5, r8, ror r7 │ │ │ │ + tsteq r5, r0, ror #14 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - @ instruction: 0x011508b4 │ │ │ │ + @ instruction: 0x01150894 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - tsteq r5, r8, lsl r7 │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -82622,16 +82622,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5c818 <__cxa_atexit@plt+0x50b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r5, r4, r6, r6 │ │ │ │ - tsteq r5, ip, ror r6 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ + tsteq r5, ip, asr r6 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ andeq r0, r0, r5, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -82655,17 +82655,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5c898 <__cxa_atexit@plt+0x50b8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r8, lsl #14 │ │ │ │ + tsteq r5, r8, ror #13 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlabteq r5, r8, r5, r6 │ │ │ │ + smlatbeq r5, r8, r5, r6 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #28] │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ @@ -82810,20 +82810,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ - tsteq r5, r0, lsr r4 │ │ │ │ - tsteq r5, r8, lsl r4 │ │ │ │ + tsteq r5, r0, lsl r4 │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlabteq r5, r4, fp, r6 │ │ │ │ - @ instruction: 0x011504bc │ │ │ │ + smlatbeq r5, r4, fp, r6 │ │ │ │ + @ instruction: 0x0115049c │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5cb70 <__cxa_atexit@plt+0x50e64> │ │ │ │ @@ -82844,15 +82844,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5cb8c <__cxa_atexit@plt+0x50e80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r8, lsl r4 │ │ │ │ + @ instruction: 0x011503f8 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -82874,17 +82874,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5cc04 <__cxa_atexit@plt+0x50ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r5, r0, lsr #7 │ │ │ │ + tsteq r5, r0, lsl #7 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - smlabbeq r5, ip, sl, r6 │ │ │ │ + tsteq r5, ip, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 5cc9c <__cxa_atexit@plt+0x50f90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -82923,21 +82923,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 5ccd0 <__cxa_atexit@plt+0x50fc4> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, asr #5 │ │ │ │ + tsteq r5, r0, lsr #5 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r5, r8, asr #7 │ │ │ │ + tsteq r5, r8, lsr #7 │ │ │ │ + @ instruction: 0x010569b4 │ │ │ │ ldrdeq r6, [r5, -r4] │ │ │ │ - strdeq r6, [r5, -r4] │ │ │ │ - smlatteq r5, ip, r1, r6 │ │ │ │ - @ instruction: 0x010569b0 │ │ │ │ + smlabteq r5, ip, r1, r6 │ │ │ │ + @ instruction: 0x01056990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5cd10 <__cxa_atexit@plt+0x51004> │ │ │ │ @@ -82949,18 +82949,18 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 5cd34 <__cxa_atexit@plt+0x51028> │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, ror #2 │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ - tsteq r5, ip, ror #18 │ │ │ │ - tsteq r5, r8, ror r9 │ │ │ │ + tsteq r5, ip, asr #2 │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ + tsteq r5, ip, asr #18 │ │ │ │ + tsteq r5, r8, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5cd80 <__cxa_atexit@plt+0x51074> │ │ │ │ @@ -82976,16 +82976,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 5cd98 <__cxa_atexit@plt+0x5108c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r5, ip, lsr r9 │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ + tsteq r5, ip, lsl r9 │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ cmp sl, #1 │ │ │ │ blt 5ce9c <__cxa_atexit@plt+0x51190> │ │ │ │ ldr r6, [r7, #3] │ │ │ │ @@ -83050,26 +83050,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 5cec4 <__cxa_atexit@plt+0x511b8> │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff1e000 │ │ │ │ ldc2 0, cr14, [r7], #-0 │ │ │ │ - tsteq r5, r4, lsl #16 │ │ │ │ - strdeq r6, [r5, -r8] │ │ │ │ - @ instruction: 0x010567b0 │ │ │ │ + smlatteq r5, r4, r7, r6 │ │ │ │ + ldrdeq r6, [r5, -r8] │ │ │ │ + @ instruction: 0x01056790 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #12] @ 5ceec <__cxa_atexit@plt+0x511e0> │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 5b3e4 <__cxa_atexit@plt+0x4f6d8> │ │ │ │ - @ instruction: 0x0115019c │ │ │ │ + tsteq r5, ip, ror r1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 5d000 <__cxa_atexit@plt+0x512f4> │ │ │ │ @@ -83139,19 +83139,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tstpeq r4, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, ip, rrx │ │ │ │ - @ instruction: 0x01150090 │ │ │ │ - tsteq r5, r4, asr #1 │ │ │ │ - ldrsheq r0, [r5, -r4] │ │ │ │ + tstpeq r4, r8, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, asr #32 │ │ │ │ + tsteq r5, r0, ror r0 │ │ │ │ + tsteq r5, r4, lsr #1 │ │ │ │ + ldrsbeq r0, [r5, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5d0ac <__cxa_atexit@plt+0x513a0> │ │ │ │ ldr r2, [pc, #116] @ 5d0c8 <__cxa_atexit@plt+0x513bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -83180,17 +83180,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0114fe98 │ │ │ │ + tstpeq r4, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0114fed0 │ │ │ │ + @ instruction: 0x0114feb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5d10c <__cxa_atexit@plt+0x51400> │ │ │ │ @@ -83200,16 +83200,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r4, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ + tstpeq r4, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -83275,19 +83275,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #32 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq r5, r4, r4, r6 │ │ │ │ + smlatbeq r5, r4, r4, r6 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r5, r4, lsl ip │ │ │ │ + strdeq r5, [r5, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ @@ -83330,15 +83330,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ + tsteq r5, r8, lsr #22 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 5d3b0 <__cxa_atexit@plt+0x516a4> │ │ │ │ @@ -83376,15 +83376,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - @ instruction: 0x01055a90 │ │ │ │ + tsteq r5, r0, ror sl │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5d48c <__cxa_atexit@plt+0x51780> │ │ │ │ mov r3, r5 │ │ │ │ @@ -83474,23 +83474,23 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #8] @ 5d55c <__cxa_atexit@plt+0x51850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq r5, r4, r9, r5 │ │ │ │ - @ instruction: 0x010559bc │ │ │ │ + smlatbeq r5, r4, r9, r5 │ │ │ │ + @ instruction: 0x0105599c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - tstpeq r4, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - smlatteq r5, r8, r8, r5 │ │ │ │ + smlabteq r5, r8, r8, r5 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -83560,15 +83560,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5d6bc <__cxa_atexit@plt+0x519b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r0, asr #17 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5d8a8 <__cxa_atexit@plt+0x51b9c> │ │ │ │ @@ -83718,23 +83718,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tstpeq r4, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, ip, asr #15 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, ror #15 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, lsr #15 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tstpeq r4, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, lsl #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0114f894 │ │ │ │ + tstpeq r4, r4, ror r8 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tstpeq r4, r4, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -83762,15 +83762,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5d9e4 <__cxa_atexit@plt+0x51cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - @ instruction: 0x0114f6b4 │ │ │ │ + @ instruction: 0x0114f694 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -83794,15 +83794,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5da64 <__cxa_atexit@plt+0x51d58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -83820,15 +83820,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5dacc <__cxa_atexit@plt+0x51dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114f5b8 │ │ │ │ + @ instruction: 0x0114f598 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -83858,15 +83858,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5db64 <__cxa_atexit@plt+0x51e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tstpeq r4, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5dbdc <__cxa_atexit@plt+0x51ed0> │ │ │ │ ldr r2, [pc, #116] @ 5dbf8 <__cxa_atexit@plt+0x51eec> │ │ │ │ @@ -83896,17 +83896,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r4, r8, ror #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, asr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq r4, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5dc3c <__cxa_atexit@plt+0x51f30> │ │ │ │ @@ -83916,16 +83916,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r4, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - tsteq r5, r8, lsl r2 │ │ │ │ + tstpeq r4, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + strdeq r5, [r5, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r3, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5dd34 <__cxa_atexit@plt+0x52028> │ │ │ │ @@ -83989,19 +83989,19 @@ │ │ │ │ ldr r7, [pc, #16] @ 5dd68 <__cxa_atexit@plt+0x5205c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlatbeq r5, r0, r9, r5 │ │ │ │ + smlabbeq r5, r0, r9, r5 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - smlatteq r5, ip, r0, r5 │ │ │ │ + smlabteq r5, ip, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r8, r6 │ │ │ │ @@ -84043,15 +84043,15 @@ │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - tsteq r5, r4, lsr #32 │ │ │ │ + tsteq r5, r4 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -84090,15 +84090,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq r5, r8, ror #30 │ │ │ │ + tsteq r5, r8, asr #30 │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r8, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5dfb0 <__cxa_atexit@plt+0x522a4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -84183,24 +84183,24 @@ │ │ │ │ ldr r5, [pc, #36] @ 5e084 <__cxa_atexit@plt+0x52378> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, asr lr │ │ │ │ - tsteq r5, ip, asr #28 │ │ │ │ + tsteq r5, r4, lsr lr │ │ │ │ + tsteq r5, ip, lsr #28 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r4, ip, ror pc │ │ │ │ + tsteq r4, ip, asr pc │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - ldrdeq r4, [r5, -r0] │ │ │ │ + @ instruction: 0x01054db0 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r7, r7, r6 │ │ │ │ @@ -84242,15 +84242,15 @@ │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ + smlatteq r5, r8, ip, r4 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84276,18 +84276,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 5e1f0 <__cxa_atexit@plt+0x524e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r5, ip, ip, r4 │ │ │ │ - smlatbeq r5, r4, ip, r4 │ │ │ │ + smlabbeq r5, ip, ip, r4 │ │ │ │ + smlabbeq r5, r4, ip, r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - tsteq r4, r0, asr #27 │ │ │ │ + tsteq r4, r0, lsr #27 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r3, [r5] │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, #1 │ │ │ │ blt 5e274 <__cxa_atexit@plt+0x52568> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -84356,15 +84356,15 @@ │ │ │ │ b 5e2c0 <__cxa_atexit@plt+0x525b4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr fp │ │ │ │ + tsteq r5, ip, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5e3a0 <__cxa_atexit@plt+0x52694> │ │ │ │ @@ -84393,16 +84393,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 5e3bc <__cxa_atexit@plt+0x526b0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, r0, asr #6 │ │ │ │ - smlatbeq r5, r8, sl, r4 │ │ │ │ + tsteq r5, r0, lsr #6 │ │ │ │ + smlabbeq r5, r8, sl, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 5e3fc <__cxa_atexit@plt+0x526f0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -84410,15 +84410,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 5e3f4 <__cxa_atexit@plt+0x526e8> │ │ │ │ b 5e40c <__cxa_atexit@plt+0x52700> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r8, ror #20 │ │ │ │ + tsteq r5, r8, asr #20 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, #1 │ │ │ │ blt 5e4ac <__cxa_atexit@plt+0x527a0> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ cmp r2, r0 │ │ │ │ @@ -84483,18 +84483,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlatbeq r5, r0, r9, r4 │ │ │ │ - @ instruction: 0x01054998 │ │ │ │ - tsteq r4, r0, ror #20 │ │ │ │ - tsteq r5, r8, lsr r9 │ │ │ │ + smlabbeq r5, r0, r9, r4 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ + tsteq r4, r0, asr #20 │ │ │ │ + tsteq r5, r8, lsl r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 5e580 <__cxa_atexit@plt+0x52874> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -84516,18 +84516,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 5e5ac <__cxa_atexit@plt+0x528a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r5, r4, r8, r4 │ │ │ │ - ldrdeq r4, [r5, -ip] │ │ │ │ - @ instruction: 0x0114e9f8 │ │ │ │ - @ instruction: 0x010548b0 │ │ │ │ + smlabteq r5, r4, r8, r4 │ │ │ │ + @ instruction: 0x010548bc │ │ │ │ + @ instruction: 0x0114e9d8 │ │ │ │ + @ instruction: 0x01054890 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5e62c <__cxa_atexit@plt+0x52920> │ │ │ │ @@ -84556,16 +84556,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 5e648 <__cxa_atexit@plt+0x5293c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strheq r5, [r5, -ip] │ │ │ │ - tsteq r5, ip, lsl r8 │ │ │ │ + swpeq r5, ip, [r5] @ │ │ │ │ + strdeq r4, [r5, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 5e688 <__cxa_atexit@plt+0x5297c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -84573,15 +84573,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 5e680 <__cxa_atexit@plt+0x52974> │ │ │ │ b 5e698 <__cxa_atexit@plt+0x5298c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r4, [r5, -ip] │ │ │ │ + @ instruction: 0x010547bc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ blt 5e78c <__cxa_atexit@plt+0x52a80> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ @@ -84669,20 +84669,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq r4, r8, lsl #15 │ │ │ │ - @ instruction: 0x0114e7dc │ │ │ │ + tsteq r4, r8, ror #14 │ │ │ │ + @ instruction: 0x0114e7bc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r4, [r5, -r8] │ │ │ │ - ldrdeq r4, [r5, -r0] │ │ │ │ - tsteq r5, r8, asr #12 │ │ │ │ + @ instruction: 0x010546b8 │ │ │ │ + @ instruction: 0x010546b0 │ │ │ │ + tsteq r5, r8, lsr #12 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bne 5e854 <__cxa_atexit@plt+0x52b48> │ │ │ │ ldr r0, [pc, #124] @ 5e8c0 <__cxa_atexit@plt+0x52bb4> │ │ │ │ @@ -84714,17 +84714,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsr #12 │ │ │ │ - tsteq r5, r0, lsr #12 │ │ │ │ - @ instruction: 0x0114e6dc │ │ │ │ + tsteq r5, r8, lsl #12 │ │ │ │ + tsteq r5, r0, lsl #12 │ │ │ │ + @ instruction: 0x0114e6bc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -84743,15 +84743,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 5e938 <__cxa_atexit@plt+0x52c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, ror #12 │ │ │ │ + tsteq r4, r0, asr #12 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 5e9ac <__cxa_atexit@plt+0x52ca0> │ │ │ │ @@ -84778,16 +84778,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 5e9c4 <__cxa_atexit@plt+0x52cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0114e6d0 │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ + @ instruction: 0x0114e6b0 │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r0, r3, #8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -84795,15 +84795,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 5ea04 <__cxa_atexit@plt+0x52cf8> │ │ │ │ cmp r0, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #12 │ │ │ │ + tsteq r4, r8, asr #12 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5f9f4 <__cxa_atexit@plt+0x53ce8> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -84827,16 +84827,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #9 │ │ │ │ - tsteq r4, r8, lsl #10 │ │ │ │ + tsteq r4, r8, lsl #9 │ │ │ │ + tsteq r4, r8, ror #9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5ec74 <__cxa_atexit@plt+0x52f68> │ │ │ │ ldr r0, [pc, #592] @ 5ecfc <__cxa_atexit@plt+0x52ff0> │ │ │ │ @@ -84985,23 +84985,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r4, ip, lsr r4 │ │ │ │ - tsteq r4, r0, lsl #8 │ │ │ │ + tsteq r4, ip, lsl r4 │ │ │ │ + tsteq r4, r0, ror #7 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tsteq r4, r8, asr r4 │ │ │ │ + tsteq r4, r8, lsr r4 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r4, r8, asr #9 │ │ │ │ + tsteq r4, r8, lsr #9 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0114e498 │ │ │ │ + tsteq r4, r8, ror r4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -85029,15 +85029,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5edb0 <__cxa_atexit@plt+0x530a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r4, r8, ror #5 │ │ │ │ + tsteq r4, r8, asr #5 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -85061,15 +85061,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ee30 <__cxa_atexit@plt+0x53124> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ + tsteq r4, r0, asr r2 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -85087,15 +85087,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ee98 <__cxa_atexit@plt+0x5318c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, ror #3 │ │ │ │ + tsteq r4, ip, asr #3 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -85125,15 +85125,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5ef30 <__cxa_atexit@plt+0x53224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r4, ip, ror #2 │ │ │ │ + tsteq r4, ip, asr #2 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5efa8 <__cxa_atexit@plt+0x5329c> │ │ │ │ ldr r2, [pc, #116] @ 5efc4 <__cxa_atexit@plt+0x532b8> │ │ │ │ @@ -85163,17 +85163,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0114df9c │ │ │ │ + tsteq r4, ip, ror pc │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0114dfd4 │ │ │ │ + @ instruction: 0x0114dfb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f008 <__cxa_atexit@plt+0x532fc> │ │ │ │ @@ -85183,15 +85183,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, ror #30 │ │ │ │ + tsteq r4, r8, asr #30 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5f23c <__cxa_atexit@plt+0x53530> │ │ │ │ ldr r6, [pc, #636] @ 5f2b4 <__cxa_atexit@plt+0x535a8> │ │ │ │ @@ -85351,23 +85351,23 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0114deb0 │ │ │ │ + @ instruction: 0x0114de90 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - tsteq r4, r0, asr #27 │ │ │ │ + tsteq r4, r0, lsr #27 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f340 <__cxa_atexit@plt+0x53634> │ │ │ │ @@ -85498,15 +85498,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 5f534 <__cxa_atexit@plt+0x53828> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #124] @ 5f5a0 <__cxa_atexit@plt+0x53894> │ │ │ │ @@ -85539,15 +85539,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, ip, lsl #21 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r6, [r3, #4]! │ │ │ │ @@ -85604,15 +85604,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - @ instruction: 0x0114d998 │ │ │ │ + tsteq r4, r8, ror r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f6e8 <__cxa_atexit@plt+0x539dc> │ │ │ │ @@ -85626,15 +85626,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f704 <__cxa_atexit@plt+0x539f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r4, lsl r9 │ │ │ │ + @ instruction: 0x0114d8f4 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -85650,17 +85650,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5f764 <__cxa_atexit@plt+0x53a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114d8b4 │ │ │ │ + @ instruction: 0x0114d894 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x01053f94 │ │ │ │ + tsteq r5, r4, ror pc │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5f810 <__cxa_atexit@plt+0x53b04> │ │ │ │ ldr r1, [r7, #24] │ │ │ │ mov r2, r5 │ │ │ │ @@ -85696,17 +85696,17 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ b 5f9f4 <__cxa_atexit@plt+0x53ce8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r3, [r5, -ip] │ │ │ │ + @ instruction: 0x01053ebc │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ cmp r3, r7 │ │ │ │ bne 5f854 <__cxa_atexit@plt+0x53b48> │ │ │ │ @@ -85718,15 +85718,15 @@ │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ sub r3, r3, r7 │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ add r7, r2, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ b 5f9f4 <__cxa_atexit@plt+0x53ce8> │ │ │ │ - strdeq r3, [r5, -r8] │ │ │ │ + ldrdeq r3, [r5, -r8] │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5f924 <__cxa_atexit@plt+0x53c18> │ │ │ │ ldr r7, [pc, #176] @ 5f944 <__cxa_atexit@plt+0x53c38> │ │ │ │ @@ -85771,20 +85771,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, asr r6 │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r5, r8, asr r5 │ │ │ │ - tsteq r5, r0, asr r5 │ │ │ │ - tsteq r4, ip, ror #12 │ │ │ │ - tsteq r5, r0, lsl r5 │ │ │ │ + tsteq r5, r8, lsr r5 │ │ │ │ + tsteq r5, r0, lsr r5 │ │ │ │ + tsteq r4, ip, asr #12 │ │ │ │ + strdeq r3, [r5, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 5f9c4 <__cxa_atexit@plt+0x53cb8> │ │ │ │ @@ -85806,20 +85806,20 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 5f9d4 <__cxa_atexit@plt+0x53cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010534b8 │ │ │ │ - @ instruction: 0x010534b0 │ │ │ │ - tsteq r4, r8, asr #11 │ │ │ │ + @ instruction: 0x01053498 │ │ │ │ + @ instruction: 0x01053490 │ │ │ │ + tsteq r4, r8, lsr #11 │ │ │ │ @ instruction: 0xfffff014 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - smlabbeq r5, r0, r4, r3 │ │ │ │ + tsteq r5, r0, ror #8 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -85869,18 +85869,18 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 5fad0 <__cxa_atexit@plt+0x53dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr r4 │ │ │ │ - tsteq r5, ip, lsr ip │ │ │ │ + tsteq r4, r4, lsr r4 │ │ │ │ + tsteq r5, ip, lsl ip │ │ │ │ @ instruction: 0xfffff600 │ │ │ │ - @ instruction: 0x0114d4dc │ │ │ │ + @ instruction: 0x0114d4bc │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -85906,16 +85906,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr #7 │ │ │ │ - tsteq r4, ip, lsr #8 │ │ │ │ + tsteq r4, ip, lsr #7 │ │ │ │ + tsteq r4, ip, lsl #8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 5fd50 <__cxa_atexit@plt+0x54044> │ │ │ │ ldr r0, [pc, #592] @ 5fdd8 <__cxa_atexit@plt+0x540cc> │ │ │ │ @@ -86064,23 +86064,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r4, r0, ror #6 │ │ │ │ - tsteq r4, r4, lsr #6 │ │ │ │ + tsteq r4, r0, asr #6 │ │ │ │ + tsteq r4, r4, lsl #6 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tsteq r4, ip, ror r3 │ │ │ │ + tsteq r4, ip, asr r3 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r4, ip, ror #7 │ │ │ │ + tsteq r4, ip, asr #7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x0114d3bc │ │ │ │ + @ instruction: 0x0114d39c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86108,15 +86108,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 5fe8c <__cxa_atexit@plt+0x54180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r4, ip, lsl #4 │ │ │ │ + tsteq r4, ip, ror #3 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -86140,15 +86140,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ff0c <__cxa_atexit@plt+0x54200> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114d194 │ │ │ │ + tsteq r4, r4, ror r1 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -86166,15 +86166,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 5ff74 <__cxa_atexit@plt+0x54268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r1 │ │ │ │ + ldrsheq sp, [r4, -r0] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -86204,15 +86204,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 6000c <__cxa_atexit@plt+0x54300> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0114d090 │ │ │ │ + tsteq r4, r0, ror r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 60084 <__cxa_atexit@plt+0x54378> │ │ │ │ ldr r2, [pc, #116] @ 600a0 <__cxa_atexit@plt+0x54394> │ │ │ │ @@ -86242,17 +86242,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r0, asr #29 │ │ │ │ + tsteq r4, r0, lsr #29 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0114cef8 │ │ │ │ + @ instruction: 0x0114ced8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 600e4 <__cxa_atexit@plt+0x543d8> │ │ │ │ @@ -86262,15 +86262,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, lsl #29 │ │ │ │ + tsteq r4, ip, ror #28 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 60318 <__cxa_atexit@plt+0x5460c> │ │ │ │ ldr r6, [pc, #636] @ 60390 <__cxa_atexit@plt+0x54684> │ │ │ │ @@ -86430,23 +86430,23 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0114cdd4 │ │ │ │ + @ instruction: 0x0114cdb4 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - tsteq r4, r4, ror #25 │ │ │ │ + tsteq r4, r4, asr #25 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6041c <__cxa_atexit@plt+0x54710> │ │ │ │ @@ -86577,15 +86577,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffff650 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - tsteq r4, r8, ror #20 │ │ │ │ + tsteq r4, r8, asr #20 │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 60610 <__cxa_atexit@plt+0x54904> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #124] @ 6067c <__cxa_atexit@plt+0x54970> │ │ │ │ @@ -86618,15 +86618,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0114c9b0 │ │ │ │ + @ instruction: 0x0114c990 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r6 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r6, [r3, #4]! │ │ │ │ @@ -86683,15 +86683,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - @ instruction: 0x0114c8bc │ │ │ │ + @ instruction: 0x0114c89c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 607c4 <__cxa_atexit@plt+0x54ab8> │ │ │ │ @@ -86705,15 +86705,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 607e0 <__cxa_atexit@plt+0x54ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ + tsteq r4, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -86729,17 +86729,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 60840 <__cxa_atexit@plt+0x54b34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114c7d8 │ │ │ │ + @ instruction: 0x0114c7b8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - smlabteq r5, r0, lr, r2 │ │ │ │ + smlatbeq r5, r0, lr, r2 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 60910 <__cxa_atexit@plt+0x54c04> │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ @@ -86784,19 +86784,19 @@ │ │ │ │ str r7, [r1] │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r6 │ │ │ │ + tsteq r4, r0, asr r6 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r4, r4, ror #14 │ │ │ │ - ldrdeq r2, [r5, -ip] │ │ │ │ + tsteq r4, r4, asr #14 │ │ │ │ + @ instruction: 0x01052dbc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #16]! │ │ │ │ cmp r2, r7 │ │ │ │ bne 60980 <__cxa_atexit@plt+0x54c74> │ │ │ │ @@ -86820,26 +86820,26 @@ │ │ │ │ ldr r5, [r5, #12] │ │ │ │ add sl, r5, r7 │ │ │ │ mov r5, r3 │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r8, asr #13 │ │ │ │ - tsteq r5, r0, asr sp │ │ │ │ + tsteq r4, r8, lsr #13 │ │ │ │ + tsteq r5, r0, lsr sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov sl, r9 │ │ │ │ b 5f9f4 <__cxa_atexit@plt+0x53ce8> │ │ │ │ - @ instruction: 0x01052494 │ │ │ │ + tsteq r5, r4, ror r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 60a88 <__cxa_atexit@plt+0x54d7c> │ │ │ │ ldr r7, [pc, #176] @ 60aa8 <__cxa_atexit@plt+0x54d9c> │ │ │ │ @@ -86884,20 +86884,20 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0114c4f4 │ │ │ │ + @ instruction: 0x0114c4d4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq r2, [r5, -r4] │ │ │ │ - smlatteq r5, ip, r3, r2 │ │ │ │ - tsteq r4, r8, lsl #10 │ │ │ │ - smlatbeq r5, ip, r3, r2 │ │ │ │ + ldrdeq r2, [r5, -r4] │ │ │ │ + smlabteq r5, ip, r3, r2 │ │ │ │ + tsteq r4, r8, ror #9 │ │ │ │ + smlabbeq r5, ip, r3, r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 60b28 <__cxa_atexit@plt+0x54e1c> │ │ │ │ @@ -86919,17 +86919,17 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 60b38 <__cxa_atexit@plt+0x54e2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, asr r3 │ │ │ │ - tsteq r5, ip, asr #6 │ │ │ │ - tsteq r4, r4, ror #8 │ │ │ │ + tsteq r5, r4, lsr r3 │ │ │ │ + tsteq r5, ip, lsr #6 │ │ │ │ + tsteq r4, r4, asr #8 │ │ │ │ @ instruction: 0xffffef8c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -86980,30 +86980,30 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 60c2c <__cxa_atexit@plt+0x54f20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0114c2f8 │ │ │ │ - smlatteq r5, r8, sl, r2 │ │ │ │ + @ instruction: 0x0114c2d8 │ │ │ │ + smlabteq r5, r8, sl, r2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ - tsteq r4, r4, ror r3 │ │ │ │ + tsteq r4, r4, asr r3 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x01052ab0 │ │ │ │ + @ instruction: 0x01052a90 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ - @ instruction: 0x01052ab0 │ │ │ │ + @ instruction: 0x01052a90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 60cc0 <__cxa_atexit@plt+0x54fb4> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -87023,25 +87023,25 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 60cd4 <__cxa_atexit@plt+0x54fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, ip, asr sl │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ + tsteq r5, ip, lsr sl │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ - tsteq r5, r8, lsl sl │ │ │ │ + strdeq r2, [r5, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 60d5c <__cxa_atexit@plt+0x55050> │ │ │ │ @@ -87063,28 +87063,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 60d78 <__cxa_atexit@plt+0x5506c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, ip, lsr r3 │ │ │ │ - smlabteq r5, r4, r9, r2 │ │ │ │ - @ instruction: 0x0105299c │ │ │ │ + tsteq r4, ip, lsl r3 │ │ │ │ + smlatbeq r5, r4, r9, r2 │ │ │ │ + tsteq r5, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 60da8 <__cxa_atexit@plt+0x5509c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ b 60b58 <__cxa_atexit@plt+0x54e4c> │ │ │ │ - tsteq r4, r4, ror #5 │ │ │ │ + tsteq r4, r4, asr #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 60ec0 <__cxa_atexit@plt+0x551b4> │ │ │ │ @@ -87155,19 +87155,19 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r4, ip, lsl #2 │ │ │ │ - tsteq r4, r4, lsr #3 │ │ │ │ - @ instruction: 0x0114c1d0 │ │ │ │ - tsteq r4, r4, lsl #4 │ │ │ │ - tsteq r4, r8, lsr r2 │ │ │ │ + tsteq r4, ip, ror #1 │ │ │ │ + tsteq r4, r4, lsl #3 │ │ │ │ + @ instruction: 0x0114c1b0 │ │ │ │ + tsteq r4, r4, ror #3 │ │ │ │ + tsteq r4, r8, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 60f6c <__cxa_atexit@plt+0x55260> │ │ │ │ ldr r2, [pc, #116] @ 60f88 <__cxa_atexit@plt+0x5527c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -87196,17 +87196,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0114bfd8 │ │ │ │ + @ instruction: 0x0114bfb8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, r0, lsl r0 │ │ │ │ + @ instruction: 0x0114bff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 60fcc <__cxa_atexit@plt+0x552c0> │ │ │ │ @@ -87216,16 +87216,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr #31 │ │ │ │ - smlabbeq r5, ip, lr, r1 │ │ │ │ + tsteq r4, r4, lsl #31 │ │ │ │ + tsteq r5, ip, ror #28 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 610a0 <__cxa_atexit@plt+0x55394> │ │ │ │ ldr r1, [pc, #200] @ 610c8 <__cxa_atexit@plt+0x553bc> │ │ │ │ @@ -87276,21 +87276,21 @@ │ │ │ │ ldr r6, [pc, #28] @ 610d0 <__cxa_atexit@plt+0x553c4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ + tsteq r4, r8, asr #29 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r1, [r5, -ip] │ │ │ │ - ldrdeq r1, [r5, -r4] │ │ │ │ - @ instruction: 0x0114bef0 │ │ │ │ - smlabbeq r5, r8, sp, r1 │ │ │ │ + @ instruction: 0x01051dbc │ │ │ │ + @ instruction: 0x01051db4 │ │ │ │ + @ instruction: 0x0114bed0 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ adds r7, r7, r3 │ │ │ │ beq 6113c <__cxa_atexit@plt+0x55430> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -87319,17 +87319,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r8, lsr #26 │ │ │ │ - tsteq r5, r0, lsr #26 │ │ │ │ - tsteq r4, ip, lsr lr │ │ │ │ + tsteq r5, r8, lsl #26 │ │ │ │ + tsteq r5, r0, lsl #26 │ │ │ │ + tsteq r4, ip, lsl lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87346,17 +87346,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 611e4 <__cxa_atexit@plt+0x554d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsr #27 │ │ │ │ + tsteq r4, ip, lsl #27 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r5, ip, ror ip │ │ │ │ + tsteq r5, ip, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 61230 <__cxa_atexit@plt+0x55524> │ │ │ │ @@ -87372,16 +87372,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 61248 <__cxa_atexit@plt+0x5553c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r2, [r5, -r8] │ │ │ │ - tsteq r5, ip, lsl ip │ │ │ │ + ldrdeq r2, [r5, -r8] │ │ │ │ + strdeq r1, [r5, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61314 <__cxa_atexit@plt+0x55608> │ │ │ │ @@ -87426,21 +87426,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ + tsteq r4, r8, ror #25 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - tsteq r4, ip, lsr #27 │ │ │ │ - tsteq r4, r8, ror ip │ │ │ │ + tsteq r4, ip, lsl #27 │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 613dc <__cxa_atexit@plt+0x556d0> │ │ │ │ ldr r0, [pc, #172] @ 61408 <__cxa_atexit@plt+0x556fc> │ │ │ │ @@ -87484,19 +87484,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsl #23 │ │ │ │ + tsteq r4, ip, ror #22 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r1, [r5, -r0] │ │ │ │ - smlatteq r5, r8, sl, r1 │ │ │ │ - @ instruction: 0x0114bb90 │ │ │ │ + ldrdeq r1, [r5, -r0] │ │ │ │ + smlabteq r5, r8, sl, r1 │ │ │ │ + tsteq r4, r0, ror fp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87516,17 +87516,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6148c <__cxa_atexit@plt+0x55780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl fp │ │ │ │ + @ instruction: 0x0114baf0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldrdeq r1, [r5, -r8] │ │ │ │ + @ instruction: 0x010519b8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 61514 <__cxa_atexit@plt+0x55808> │ │ │ │ @@ -87558,19 +87558,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 61524 <__cxa_atexit@plt+0x55818> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsr #20 │ │ │ │ - tsteq r5, r8, ror #18 │ │ │ │ - tsteq r5, r0, ror #18 │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ - tsteq r5, r8, lsr #18 │ │ │ │ + tsteq r4, r4, lsl #20 │ │ │ │ + tsteq r5, r8, asr #18 │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ + tsteq r5, r8, lsl #18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 615c4 <__cxa_atexit@plt+0x558b8> │ │ │ │ @@ -87602,19 +87602,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 615d4 <__cxa_atexit@plt+0x558c8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror r9 │ │ │ │ - @ instruction: 0x010518b8 │ │ │ │ - @ instruction: 0x010518b0 │ │ │ │ - @ instruction: 0x0114b9bc │ │ │ │ - tsteq r5, r8, ror r8 │ │ │ │ + tsteq r4, r4, asr r9 │ │ │ │ + @ instruction: 0x01051898 │ │ │ │ + @ instruction: 0x01051890 │ │ │ │ + @ instruction: 0x0114b99c │ │ │ │ + tsteq r5, r8, asr r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 61674 <__cxa_atexit@plt+0x55968> │ │ │ │ @@ -87646,19 +87646,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 61684 <__cxa_atexit@plt+0x55978> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr #17 │ │ │ │ - tsteq r5, r8, lsl #16 │ │ │ │ - tsteq r5, r0, lsl #16 │ │ │ │ - tsteq r4, ip, lsl #18 │ │ │ │ - smlabteq r5, r8, r7, r1 │ │ │ │ + tsteq r4, r4, lsr #17 │ │ │ │ + smlatteq r5, r8, r7, r1 │ │ │ │ + smlatteq r5, r0, r7, r1 │ │ │ │ + tsteq r4, ip, ror #17 │ │ │ │ + smlatbeq r5, r8, r7, r1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 618e0 <__cxa_atexit@plt+0x55bd4> │ │ │ │ ldr r0, [pc, #640] @ 61944 <__cxa_atexit@plt+0x55c38> │ │ │ │ @@ -87819,28 +87819,28 @@ │ │ │ │ mov r7, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - tsteq r4, r8, lsl #14 │ │ │ │ - tsteq r4, ip, lsr r7 │ │ │ │ + tsteq r4, r8, ror #13 │ │ │ │ + tsteq r4, ip, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - @ instruction: 0x0114b694 │ │ │ │ - tsteq r4, r8, asr #13 │ │ │ │ + tsteq r4, r4, ror r6 │ │ │ │ + tsteq r4, r8, lsr #13 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r4, r0, ror r7 │ │ │ │ - tsteq r4, r4, lsr #15 │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, r4, lsl #15 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq r1, [r5, -r0] │ │ │ │ + ldrdeq r1, [r5, -r0] │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r9, r4 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -87884,18 +87884,18 @@ │ │ │ │ str r4, [r5] │ │ │ │ mov r4, #40 @ 0x28 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - tsteq r4, r4, ror #10 │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ + tsteq r4, r4, asr #10 │ │ │ │ + @ instruction: 0x0114b4f8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r5, r4, lsl r4 │ │ │ │ + strdeq r1, [r5, -r4] │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87929,18 +87929,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 61b04 <__cxa_atexit@plt+0x55df8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - @ instruction: 0x0114b4b8 │ │ │ │ - tsteq r4, r4, ror r4 │ │ │ │ + @ instruction: 0x0114b498 │ │ │ │ + tsteq r4, r4, asr r4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r5, r0, ror #6 │ │ │ │ + tsteq r5, r0, asr #6 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -87971,16 +87971,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 61bac <__cxa_atexit@plt+0x55ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - tsteq r4, ip, lsl r4 │ │ │ │ - @ instruction: 0x0114b3d8 │ │ │ │ + @ instruction: 0x0114b3fc │ │ │ │ + @ instruction: 0x0114b3b8 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov fp, r7 │ │ │ │ mov ip, r4 │ │ │ │ @@ -88029,25 +88029,25 @@ │ │ │ │ ldr r4, [pc, #28] @ 61c94 <__cxa_atexit@plt+0x55f88> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-4]! │ │ │ │ mov r4, ip │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff740 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ - tsteq r4, r0, ror #5 │ │ │ │ + tsteq r4, ip, lsl #6 │ │ │ │ + tsteq r4, r0, asr #5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r1, [r5, -r0] │ │ │ │ + @ instruction: 0x010511b0 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 61bb0 <__cxa_atexit@plt+0x55ea4> │ │ │ │ - @ instruction: 0x010511b0 │ │ │ │ + @ instruction: 0x01051190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 61d64 <__cxa_atexit@plt+0x56058> │ │ │ │ ldr r7, [pc, #180] @ 61d8c <__cxa_atexit@plt+0x56080> │ │ │ │ @@ -88094,19 +88094,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0114b2b8 │ │ │ │ - ldrdeq r1, [r5, -r0] │ │ │ │ + @ instruction: 0x0114b298 │ │ │ │ + @ instruction: 0x010519b0 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - tsteq r4, r4, lsr r3 │ │ │ │ - smlabteq r5, r8, r0, r1 │ │ │ │ + tsteq r4, r4, lsl r3 │ │ │ │ + smlatbeq r5, r8, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 61e20 <__cxa_atexit@plt+0x56114> │ │ │ │ @@ -88133,17 +88133,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0114b1fc │ │ │ │ + @ instruction: 0x0114b1dc │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - tsteq r4, r8, ror #4 │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 61e78 <__cxa_atexit@plt+0x5616c> │ │ │ │ ldr r2, [pc, #44] @ 61e84 <__cxa_atexit@plt+0x56178> │ │ │ │ @@ -88155,15 +88155,15 @@ │ │ │ │ add r7, r2, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 61e94 <__cxa_atexit@plt+0x56188> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0114b094 │ │ │ │ + tsteq r4, r4, ror r0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #48 @ 0x30 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 61f90 <__cxa_atexit@plt+0x56284> │ │ │ │ @@ -88227,20 +88227,20 @@ │ │ │ │ str r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #31 │ │ │ │ - tsteq r4, r4, lsr #31 │ │ │ │ - tsteq r4, r8, ror #31 │ │ │ │ - @ instruction: 0x0114afb8 │ │ │ │ - tsteq r4, ip, lsl r0 │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ + tsteq r4, r8, lsl #31 │ │ │ │ + tsteq r4, r4, lsl #31 │ │ │ │ + tsteq r4, r8, asr #31 │ │ │ │ + @ instruction: 0x0114af98 │ │ │ │ + @ instruction: 0x0114affc │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6203c <__cxa_atexit@plt+0x56330> │ │ │ │ @@ -88276,15 +88276,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r5, r0, lsl #14 │ │ │ │ + smlatteq r5, r0, r6, r1 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88361,17 +88361,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r4, ip, lsl #28 │ │ │ │ - @ instruction: 0x010515b4 │ │ │ │ - tsteq r4, r4, lsr #29 │ │ │ │ + tsteq r4, ip, ror #27 │ │ │ │ + @ instruction: 0x01051594 │ │ │ │ + tsteq r4, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 62200 <__cxa_atexit@plt+0x564f4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -88410,17 +88410,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr #26 │ │ │ │ - @ instruction: 0x0114ad9c │ │ │ │ - ldrdeq r0, [r5, -ip] │ │ │ │ + tsteq r4, r4, lsl #26 │ │ │ │ + tsteq r4, ip, ror sp │ │ │ │ + @ instruction: 0x01050bbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 62318 <__cxa_atexit@plt+0x5660c> │ │ │ │ @@ -88455,16 +88455,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 62334 <__cxa_atexit@plt+0x56628> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -88476,15 +88476,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 6237c <__cxa_atexit@plt+0x56670> │ │ │ │ b 62394 <__cxa_atexit@plt+0x56688> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatteq r5, r0, sl, r0 │ │ │ │ + smlabteq r5, r0, sl, r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 62438 <__cxa_atexit@plt+0x5672c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -88533,17 +88533,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, asr #20 │ │ │ │ - tsteq r5, ip, lsr sl │ │ │ │ - tsteq r4, r0, asr fp │ │ │ │ + tsteq r5, r4, lsr #20 │ │ │ │ + tsteq r5, ip, lsl sl │ │ │ │ + tsteq r4, r0, lsr fp │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88563,17 +88563,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 624e8 <__cxa_atexit@plt+0x567dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114aab4 │ │ │ │ + @ instruction: 0x0114aa94 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r5, ip, ror r9 │ │ │ │ + tsteq r5, ip, asr r9 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 62590 <__cxa_atexit@plt+0x56884> │ │ │ │ ldr r0, [pc, #172] @ 625bc <__cxa_atexit@plt+0x568b0> │ │ │ │ @@ -88617,19 +88617,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0114a9d8 │ │ │ │ + @ instruction: 0x0114a9b8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, ip, lsr r9 │ │ │ │ - tsteq r5, r4, lsr r9 │ │ │ │ - @ instruction: 0x0114a9dc │ │ │ │ + tsteq r5, ip, lsl r9 │ │ │ │ + tsteq r5, r4, lsl r9 │ │ │ │ + @ instruction: 0x0114a9bc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -88649,17 +88649,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 62640 <__cxa_atexit@plt+0x56934> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, asr r9 │ │ │ │ + tsteq r4, ip, lsr r9 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r5, r4, lsr #16 │ │ │ │ + tsteq r5, r4, lsl #16 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 626c4 <__cxa_atexit@plt+0x569b8> │ │ │ │ @@ -88690,19 +88690,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 626d4 <__cxa_atexit@plt+0x569c8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ - @ instruction: 0x010507b8 │ │ │ │ - @ instruction: 0x010507b0 │ │ │ │ - @ instruction: 0x0114a8b8 │ │ │ │ - tsteq r5, r4, ror r7 │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ + @ instruction: 0x01050798 │ │ │ │ + @ instruction: 0x01050790 │ │ │ │ + @ instruction: 0x0114a898 │ │ │ │ + tsteq r5, r4, asr r7 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ @@ -88757,18 +88757,18 @@ │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 627f0 <__cxa_atexit@plt+0x56ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - smlatbeq r5, ip, r6, r0 │ │ │ │ - tsteq r5, r8, ror pc │ │ │ │ - smlabteq r5, r4, r6, r0 │ │ │ │ - tsteq r5, r4, asr pc │ │ │ │ + smlabbeq r5, ip, r6, r0 │ │ │ │ + tsteq r5, r8, asr pc │ │ │ │ + smlatbeq r5, r4, r6, r0 │ │ │ │ + tsteq r5, r4, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62878 <__cxa_atexit@plt+0x56b6c> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ @@ -88799,16 +88799,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 62894 <__cxa_atexit@plt+0x56b88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r5, -ip] │ │ │ │ - @ instruction: 0x01050eb8 │ │ │ │ + @ instruction: 0x01050ebc │ │ │ │ + @ instruction: 0x01050e98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 628e8 <__cxa_atexit@plt+0x56bdc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -88822,15 +88822,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ b 62700 <__cxa_atexit@plt+0x569f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 62914 <__cxa_atexit@plt+0x56c08> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -88851,17 +88851,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 62968 <__cxa_atexit@plt+0x56c5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - tsteq r4, r8, ror #11 │ │ │ │ + tsteq r4, r8, asr #11 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - strdeq r0, [r5, -r4] │ │ │ │ + ldrdeq r0, [r5, -r4] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 629d8 <__cxa_atexit@plt+0x56ccc> │ │ │ │ ldr r2, [pc, #104] @ 629f4 <__cxa_atexit@plt+0x56ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -88887,19 +88887,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 62a00 <__cxa_atexit@plt+0x56cf4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #10 │ │ │ │ + tsteq r4, r0, asr #10 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r5, r8, ror sp │ │ │ │ - tsteq r5, r8, asr #26 │ │ │ │ + tsteq r5, r8, asr sp │ │ │ │ + tsteq r5, r8, lsr #26 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62a54 <__cxa_atexit@plt+0x56d48> │ │ │ │ ldr r7, [pc, #60] @ 62a64 <__cxa_atexit@plt+0x56d58> │ │ │ │ @@ -88917,26 +88917,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 62a6c <__cxa_atexit@plt+0x56d60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r5, r8, lsl #26 │ │ │ │ - strdeq r0, [r5, -r0] │ │ │ │ + smlatteq r5, r8, ip, r0 │ │ │ │ + ldrdeq r0, [r5, -r0] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62a94 <__cxa_atexit@plt+0x56d88> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 62700 <__cxa_atexit@plt+0x569f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r5, r8, ip, r0 │ │ │ │ + smlatbeq r5, r8, ip, r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #144] @ 62b48 <__cxa_atexit@plt+0x56e3c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -88973,18 +88973,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r4, ip, asr #7 │ │ │ │ + tsteq r4, ip, lsr #7 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ - tsteq r5, r8, lsl #24 │ │ │ │ + @ instruction: 0x0114a3f4 │ │ │ │ + smlatteq r5, r8, fp, r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 62bcc <__cxa_atexit@plt+0x56ec0> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -89009,18 +89009,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr r3 │ │ │ │ + tsteq r4, r4, lsl r3 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - tsteq r4, r0, ror r3 │ │ │ │ - tsteq r5, r8, ror fp │ │ │ │ + tsteq r4, r0, asr r3 │ │ │ │ + tsteq r5, r8, asr fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 62c54 <__cxa_atexit@plt+0x56f48> │ │ │ │ ldr r2, [pc, #104] @ 62c70 <__cxa_atexit@plt+0x56f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -89046,19 +89046,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 62c7c <__cxa_atexit@plt+0x56f70> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror #5 │ │ │ │ + tsteq r4, r4, asr #5 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strdeq r0, [r5, -ip] │ │ │ │ - smlatteq r5, r4, sl, r0 │ │ │ │ + ldrdeq r0, [r5, -ip] │ │ │ │ + smlabteq r5, r4, sl, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ bcc 62d00 <__cxa_atexit@plt+0x56ff4> │ │ │ │ @@ -89090,16 +89090,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 62d20 <__cxa_atexit@plt+0x57014> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ - tsteq r5, r4, asr #20 │ │ │ │ + tsteq r5, r0, asr sl │ │ │ │ + tsteq r5, r4, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 62d6c <__cxa_atexit@plt+0x57060> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ @@ -89111,25 +89111,25 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 62700 <__cxa_atexit@plt+0x569f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r0, [r5, -r4] │ │ │ │ + ldrdeq r0, [r5, -r4] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 62d98 <__cxa_atexit@plt+0x5708c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 62700 <__cxa_atexit@plt+0x569f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r5, r4, r9, r0 │ │ │ │ + smlatbeq r5, r4, r9, r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #144] @ 62e4c <__cxa_atexit@plt+0x57140> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -89166,18 +89166,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r4, r8, asr #1 │ │ │ │ + tsteq r4, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - tsteq r4, r0, lsl r1 │ │ │ │ - tsteq r5, r4, lsl #18 │ │ │ │ + ldrsheq sl, [r4, -r0] │ │ │ │ + smlatteq r5, r4, r8, r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 62ed0 <__cxa_atexit@plt+0x571c4> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -89202,18 +89202,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r0, lsr r0 │ │ │ │ + tsteq r4, r0, lsl r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r4, ip, rrx │ │ │ │ - tstpeq r4, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, ip, asr #32 │ │ │ │ + tstpeq r4, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 62f7c <__cxa_atexit@plt+0x57270> │ │ │ │ @@ -89248,16 +89248,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 62f98 <__cxa_atexit@plt+0x5728c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq r0, [r5, -ip] │ │ │ │ - smlabteq r4, ip, lr, pc @ │ │ │ │ + ldrdeq r0, [r5, -ip] │ │ │ │ + smlatbeq r4, ip, lr, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -89269,15 +89269,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 62fe0 <__cxa_atexit@plt+0x572d4> │ │ │ │ b 62ff8 <__cxa_atexit@plt+0x572ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r4, ip, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, asr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #16 │ │ │ │ cmp r3, r9 │ │ │ │ bcc 63094 <__cxa_atexit@plt+0x57388> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -89315,18 +89315,18 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq pc, [r4, -r8] │ │ │ │ - strdeq pc, [r4, -r0] │ │ │ │ - tsteq r4, r4, lsl #30 │ │ │ │ - @ instruction: 0x0104fdb4 │ │ │ │ + ldrdeq pc, [r4, -r8] │ │ │ │ + ldrdeq pc, [r4, -r0] │ │ │ │ + tsteq r4, r4, ror #29 │ │ │ │ + @ instruction: 0x0104fd94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 630f8 <__cxa_atexit@plt+0x573ec> │ │ │ │ ldr r7, [pc, #52] @ 63108 <__cxa_atexit@plt+0x573fc> │ │ │ │ @@ -89341,16 +89341,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 6310c <__cxa_atexit@plt+0x57400> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r5, ip, r6, r0 │ │ │ │ - tstpeq r4, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, ror #12 │ │ │ │ + tstpeq r4, r8, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ cmp r8, #0 │ │ │ │ beq 631ac <__cxa_atexit@plt+0x574a0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -89392,16 +89392,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0104fcb8 │ │ │ │ - @ instruction: 0x0104fcb0 │ │ │ │ + @ instruction: 0x0104fc98 │ │ │ │ + @ instruction: 0x0104fc90 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -91163,15 +91163,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, ip, lsl r2 │ │ │ │ + @ instruction: 0x011481fc │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 64ddc <__cxa_atexit@plt+0x590d0> │ │ │ │ @@ -91191,15 +91191,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 64df8 <__cxa_atexit@plt+0x590ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsr #3 │ │ │ │ + tsteq r4, r4, lsl #3 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 64ea0 <__cxa_atexit@plt+0x59194> │ │ │ │ @@ -91245,17 +91245,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrsheq r8, [r4, -r8] │ │ │ │ - smlatteq r4, ip, r8, lr │ │ │ │ - tsteq r4, r0, lsl #3 │ │ │ │ + ldrsbeq r8, [r4, -r8] │ │ │ │ + smlabteq r4, ip, r8, lr │ │ │ │ + tsteq r4, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 64f4c <__cxa_atexit@plt+0x59240> │ │ │ │ @@ -91280,17 +91280,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ - tsteq r4, r4, asr #1 │ │ │ │ - tsteq r4, r0, lsr r8 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ + tsteq r4, r4, lsr #1 │ │ │ │ + tsteq r4, r0, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 64fa8 <__cxa_atexit@plt+0x5929c> │ │ │ │ ldr r7, [pc, #52] @ 64fb8 <__cxa_atexit@plt+0x592ac> │ │ │ │ @@ -91305,16 +91305,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 64fbc <__cxa_atexit@plt+0x592b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq lr, [r4, -r8] │ │ │ │ - ldrdeq lr, [r4, -r4] │ │ │ │ + ldrdeq lr, [r4, -r8] │ │ │ │ + @ instruction: 0x0104e7b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov lr, fp │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -91365,15 +91365,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlatteq r4, r8, r6, lr │ │ │ │ + smlabteq r4, r8, r6, lr │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 650e8 <__cxa_atexit@plt+0x593dc> │ │ │ │ ldr r7, [pc, #44] @ 650fc <__cxa_atexit@plt+0x593f0> │ │ │ │ @@ -91386,15 +91386,15 @@ │ │ │ │ b 6510c <__cxa_atexit@plt+0x59400> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0104e694 │ │ │ │ + tsteq r4, r4, ror r6 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -91452,18 +91452,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r4, r8, lsr #29 │ │ │ │ + tsteq r4, r8, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - tsteq r4, r8, lsl #28 │ │ │ │ + smlatteq r4, r8, sp, ip │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #28] @ 6524c <__cxa_atexit@plt+0x59540> │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -91491,15 +91491,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 652a8 <__cxa_atexit@plt+0x5959c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01147cd8 │ │ │ │ + @ instruction: 0x01147cb8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91517,17 +91517,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65310 <__cxa_atexit@plt+0x59604> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsl #25 │ │ │ │ + tsteq r4, r4, ror #24 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ + smlatteq r4, r8, ip, ip │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r9, fp} │ │ │ │ @@ -91562,15 +91562,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 653c4 <__cxa_atexit@plt+0x596b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01147bbc │ │ │ │ + @ instruction: 0x01147b9c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91588,17 +91588,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6542c <__cxa_atexit@plt+0x59720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r8, ror #22 │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatteq r4, ip, fp, ip │ │ │ │ + smlabteq r4, ip, fp, ip │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r4, [r5, #12]! │ │ │ │ @@ -91709,15 +91709,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 65610 <__cxa_atexit@plt+0x59904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91735,17 +91735,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65678 <__cxa_atexit@plt+0x5996c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, ip, lsl r9 │ │ │ │ + @ instruction: 0x011478fc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, r4, lsl r1 │ │ │ │ + strdeq lr, [r4, -r4] │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 656c4 <__cxa_atexit@plt+0x599b8> │ │ │ │ ldr r7, [pc, #52] @ 656d4 <__cxa_atexit@plt+0x599c8> │ │ │ │ @@ -91760,16 +91760,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 656d8 <__cxa_atexit@plt+0x599cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatteq r4, r4, r0, lr │ │ │ │ - strheq lr, [r4, -r8] │ │ │ │ + smlabteq r4, r4, r0, lr │ │ │ │ + swpeq lr, r8, [r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov lr, fp │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -91820,15 +91820,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlabteq r4, ip, pc, sp @ │ │ │ │ + smlatbeq r4, ip, pc, sp @ │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 65804 <__cxa_atexit@plt+0x59af8> │ │ │ │ ldr r7, [pc, #44] @ 65818 <__cxa_atexit@plt+0x59b0c> │ │ │ │ @@ -91841,15 +91841,15 @@ │ │ │ │ b 65828 <__cxa_atexit@plt+0x59b1c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, r8, ror pc │ │ │ │ + tsteq r4, r8, asr pc │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ ldr r1, [r3, #12] │ │ │ │ sub r7, r1, r7 │ │ │ │ @@ -91909,18 +91909,18 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r4, ip, lsl #15 │ │ │ │ + tsteq r4, ip, ror #14 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ - smlatteq r4, r4, r6, ip │ │ │ │ + smlabteq r4, r4, r6, ip │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #0 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -91952,15 +91952,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 659dc <__cxa_atexit@plt+0x59cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsr #11 │ │ │ │ + tsteq r4, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -91978,17 +91978,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65a44 <__cxa_atexit@plt+0x59d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, asr r5 │ │ │ │ + tsteq r4, r0, lsr r5 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq ip, [r4, -r4] │ │ │ │ + @ instruction: 0x0104c5b4 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -92024,15 +92024,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 65afc <__cxa_atexit@plt+0x59df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsl #9 │ │ │ │ + tsteq r4, r4, ror #8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92050,17 +92050,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65b64 <__cxa_atexit@plt+0x59e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, lsr r4 │ │ │ │ + tsteq r4, r0, lsl r4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - @ instruction: 0x0104c4b4 │ │ │ │ + @ instruction: 0x0104c494 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r8, r5 │ │ │ │ ldr r6, [r5, #12]! │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -92173,15 +92173,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 65d50 <__cxa_atexit@plt+0x5a044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, lsr r2 │ │ │ │ + tsteq r4, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92199,17 +92199,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 65db8 <__cxa_atexit@plt+0x5a0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011471dc │ │ │ │ + @ instruction: 0x011471bc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq sp, [r4, -r4] │ │ │ │ + @ instruction: 0x0104d9b4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp r7, fp │ │ │ │ bcc 65e04 <__cxa_atexit@plt+0x5a0f8> │ │ │ │ ldr r7, [pc, #52] @ 65e14 <__cxa_atexit@plt+0x5a108> │ │ │ │ @@ -92224,16 +92224,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 65e18 <__cxa_atexit@plt+0x5a10c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlatbeq r4, ip, r9, sp │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ + smlabbeq r4, ip, r9, sp │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #11] │ │ │ │ mov lr, fp │ │ │ │ ldr fp, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -92284,15 +92284,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlabbeq r4, ip, r8, sp │ │ │ │ + tsteq r4, ip, ror #16 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ bge 65f44 <__cxa_atexit@plt+0x5a238> │ │ │ │ ldr r7, [pc, #44] @ 65f58 <__cxa_atexit@plt+0x5a24c> │ │ │ │ @@ -92305,15 +92305,15 @@ │ │ │ │ b 65f68 <__cxa_atexit@plt+0x5a25c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ + tsteq r4, r8, lsl r8 │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ sub r7, r2, r7 │ │ │ │ @@ -92374,41 +92374,41 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r4, r4, lsr r0 │ │ │ │ + tsteq r4, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r4, ip, lsl r7 │ │ │ │ + strdeq sp, [r4, -ip] │ │ │ │ andeq r0, r0, r6, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 662a8 <__cxa_atexit@plt+0x5a59c> │ │ │ │ - strdeq sp, [r4, -r4] │ │ │ │ + ldrdeq sp, [r4, -r4] │ │ │ │ andeq r0, r0, r7, ror #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r8, fp │ │ │ │ mov r2, r9 │ │ │ │ bl aff8 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 662a8 <__cxa_atexit@plt+0x5a59c> │ │ │ │ - @ instruction: 0x0104d6bc │ │ │ │ + @ instruction: 0x0104d69c │ │ │ │ andeq r1, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ @@ -92572,15 +92572,15 @@ │ │ │ │ str r2, [r5, #32] │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - tsteq r4, ip, lsl #8 │ │ │ │ + smlatteq r4, ip, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -92601,17 +92601,17 @@ │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r4, ror #24 │ │ │ │ + tsteq r4, r4, asr #24 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r4, r8, lsl ip │ │ │ │ + strdeq fp, [r4, -r8] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #24] @ 66438 <__cxa_atexit@plt+0x5a72c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ @@ -92638,15 +92638,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 66494 <__cxa_atexit@plt+0x5a788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, ip, ror #21 │ │ │ │ + tsteq r4, ip, asr #21 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92664,17 +92664,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 664fc <__cxa_atexit@plt+0x5a7f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01146a98 │ │ │ │ + tsteq r4, r8, ror sl │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, ip, lsl fp │ │ │ │ + strdeq fp, [r4, -ip] │ │ │ │ andeq r1, r0, r8, ror #19 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmib sp, {r4, r6, fp} │ │ │ │ ldr fp, [r5, #12]! │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -92688,15 +92688,15 @@ │ │ │ │ str r4, [r5, #8] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r4, r4, sl, fp │ │ │ │ + smlatbeq r4, r4, sl, fp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ @@ -92724,15 +92724,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 665ec <__cxa_atexit@plt+0x5a8e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01146994 │ │ │ │ + tsteq r4, r4, ror r9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92750,17 +92750,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 66654 <__cxa_atexit@plt+0x5a948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, asr #18 │ │ │ │ + tsteq r4, r0, lsr #18 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlabteq r4, r4, r9, fp │ │ │ │ + smlatbeq r4, r4, r9, fp │ │ │ │ andeq r3, r0, r9, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -92852,15 +92852,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r8, [sp] │ │ │ │ ldmib sp, {r4, r9} │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r4, lsr r8 │ │ │ │ + tsteq r4, r4, lsl r8 │ │ │ │ andeq r1, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #40] @ 66828 <__cxa_atexit@plt+0x5ab1c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ @@ -92890,15 +92890,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 66884 <__cxa_atexit@plt+0x5ab78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011466fc │ │ │ │ + @ instruction: 0x011466dc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -92916,17 +92916,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 668ec <__cxa_atexit@plt+0x5abe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r8, lsr #13 │ │ │ │ + tsteq r4, r8, lsl #13 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, r8, ror r5 │ │ │ │ + tsteq r4, r8, asr r5 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 66994 <__cxa_atexit@plt+0x5ac88> │ │ │ │ ldr r0, [pc, #172] @ 669c0 <__cxa_atexit@plt+0x5acb4> │ │ │ │ @@ -92970,19 +92970,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011465d4 │ │ │ │ + @ instruction: 0x011465b4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r8, lsr r5 │ │ │ │ - tsteq r4, r0, lsr r5 │ │ │ │ - @ instruction: 0x011465d8 │ │ │ │ + tsteq r4, r8, lsl r5 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ + @ instruction: 0x011465b8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93002,17 +93002,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 66a44 <__cxa_atexit@plt+0x5ad38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r8, asr r5 │ │ │ │ + tsteq r4, r8, lsr r5 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ + tsteq r4, r0, lsl #8 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r3, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 66aec <__cxa_atexit@plt+0x5ade0> │ │ │ │ ldr r0, [pc, #172] @ 66b18 <__cxa_atexit@plt+0x5ae0c> │ │ │ │ @@ -93056,19 +93056,19 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, ror r4 │ │ │ │ + tsteq r4, ip, asr r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r4, r0, r3, ip │ │ │ │ - ldrdeq ip, [r4, -r8] │ │ │ │ - tsteq r4, r0, lsl #9 │ │ │ │ + smlabteq r4, r0, r3, ip │ │ │ │ + @ instruction: 0x0104c3b8 │ │ │ │ + tsteq r4, r0, ror #8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93088,17 +93088,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 66b9c <__cxa_atexit@plt+0x5ae90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl #8 │ │ │ │ + tsteq r4, r0, ror #7 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlabteq r4, r4, r2, ip │ │ │ │ + smlatbeq r4, r4, r2, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 66c2c <__cxa_atexit@plt+0x5af20> │ │ │ │ ldr r3, [pc, #120] @ 66c3c <__cxa_atexit@plt+0x5af30> │ │ │ │ @@ -93131,16 +93131,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 66c44 <__cxa_atexit@plt+0x5af38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlabbeq r4, ip, fp, ip │ │ │ │ - tsteq r4, r0, lsr #4 │ │ │ │ + tsteq r4, ip, ror #22 │ │ │ │ + mrseq ip, R12_usr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ @@ -93152,15 +93152,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ beq 66c8c <__cxa_atexit@plt+0x5af80> │ │ │ │ b 66ca4 <__cxa_atexit@plt+0x5af98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq ip, [r4, -r0] │ │ │ │ + @ instruction: 0x0104c1b0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r7, #0 │ │ │ │ ldrne r3, [ip, #11] │ │ │ │ cmpne r3, #0 │ │ │ │ @@ -93302,24 +93302,24 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r4, ip, asr #6 │ │ │ │ + tsteq r4, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq r4, ip, lsr #4 │ │ │ │ - tsteq r4, ip, lsr #32 │ │ │ │ - tsteq r4, r0, asr r2 │ │ │ │ + tsteq r4, ip, lsl #4 │ │ │ │ + tsteq r4, ip │ │ │ │ + tsteq r4, r0, lsr r2 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r4, r8, ror #5 │ │ │ │ - tsteq r4, r8, lsr #5 │ │ │ │ - swpeq ip, r0, [r4] │ │ │ │ - tsteq r4, r4, asr pc │ │ │ │ + tsteq r4, r8, asr #5 │ │ │ │ + tsteq r4, r8, lsl #5 │ │ │ │ + tsteq r4, r0, ror r0 │ │ │ │ + tsteq r4, r4, lsr pc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93350,19 +93350,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 66fbc <__cxa_atexit@plt+0x5b2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - tsteq r4, r4, lsr r1 │ │ │ │ - ldrsheq r6, [r4, -r4] │ │ │ │ - strdeq fp, [r4, -r4] │ │ │ │ + tsteq r4, r4, lsl r1 │ │ │ │ + ldrsbeq r6, [r4, -r4] │ │ │ │ + ldrdeq fp, [r4, -r4] │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlatbeq r4, r8, lr, fp │ │ │ │ + smlabbeq r4, r8, lr, fp │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93395,17 +93395,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 67070 <__cxa_atexit@plt+0x5b364> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ - tsteq r4, r8, lsl #1 │ │ │ │ - tsteq r4, r8, asr #32 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ + tsteq r4, r8, lsr #32 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -93509,24 +93509,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #48] @ 6724c <__cxa_atexit@plt+0x5b540> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, ror #29 │ │ │ │ - tsteq r4, r0, asr #27 │ │ │ │ - @ instruction: 0x01145edc │ │ │ │ - tsteq r4, r0, lsl #27 │ │ │ │ - tsteq r4, r4, lsl #31 │ │ │ │ - tsteq r4, r0, ror #28 │ │ │ │ - tsteq r4, r8, ror pc │ │ │ │ - tsteq r4, r0, lsr #28 │ │ │ │ + tsteq r4, r4, asr #29 │ │ │ │ + tsteq r4, r0, lsr #27 │ │ │ │ + @ instruction: 0x01145ebc │ │ │ │ + tsteq r4, r0, ror #26 │ │ │ │ + tsteq r4, r4, ror #30 │ │ │ │ + tsteq r4, r0, asr #28 │ │ │ │ + tsteq r4, r8, asr pc │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r4, r8, lsl #28 │ │ │ │ + tsteq r4, r8, ror #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 672a4 <__cxa_atexit@plt+0x5b598> │ │ │ │ @@ -93546,15 +93546,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 672c0 <__cxa_atexit@plt+0x5b5b4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ + strdeq ip, [r4, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 672e0 <__cxa_atexit@plt+0x5b5d4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ @@ -93571,15 +93571,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl #27 │ │ │ │ + tsteq r4, r4, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 67378 <__cxa_atexit@plt+0x5b66c> │ │ │ │ @@ -93599,15 +93599,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 67394 <__cxa_atexit@plt+0x5b688> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r8, asr #8 │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 673b4 <__cxa_atexit@plt+0x5b6a8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ @@ -93624,15 +93624,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01145cb0 │ │ │ │ + @ instruction: 0x01145c90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 67488 <__cxa_atexit@plt+0x5b77c> │ │ │ │ @@ -93668,15 +93668,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 674a8 <__cxa_atexit@plt+0x5b79c> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, ip, lsr r3 │ │ │ │ + tsteq r4, ip, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 674f8 <__cxa_atexit@plt+0x5b7ec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -93721,15 +93721,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, lsr #22 │ │ │ │ + tsteq r4, ip, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 675ec <__cxa_atexit@plt+0x5b8e0> │ │ │ │ ldr r3, [pc, #116] @ 67614 <__cxa_atexit@plt+0x5b908> │ │ │ │ @@ -93760,16 +93760,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlatteq r4, r0, r1, ip │ │ │ │ - tsteq r4, r8, asr #21 │ │ │ │ + smlabteq r4, r0, r1, ip │ │ │ │ + tsteq r4, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67658 <__cxa_atexit@plt+0x5b94c> │ │ │ │ @@ -93779,15 +93779,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, asr #20 │ │ │ │ + tsteq r4, r8, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 67698 <__cxa_atexit@plt+0x5b98c> │ │ │ │ ldr r5, [pc, #32] @ 676a8 <__cxa_atexit@plt+0x5b99c> │ │ │ │ @@ -93797,15 +93797,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 676ac <__cxa_atexit@plt+0x5b9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r8, lsr r1 │ │ │ │ + tsteq r4, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 67714 <__cxa_atexit@plt+0x5ba08> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 676fc <__cxa_atexit@plt+0x5b9f0> │ │ │ │ @@ -93824,15 +93824,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, r8, lsr #19 │ │ │ │ + tsteq r4, r8, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67754 <__cxa_atexit@plt+0x5ba48> │ │ │ │ @@ -93842,15 +93842,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, asr #18 │ │ │ │ + tsteq r4, ip, lsr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 67790 <__cxa_atexit@plt+0x5ba84> │ │ │ │ ldr r7, [pc, #28] @ 677a0 <__cxa_atexit@plt+0x5ba94> │ │ │ │ @@ -93859,15 +93859,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 677a4 <__cxa_atexit@plt+0x5ba98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r4, r4, asr #32 │ │ │ │ + tsteq r4, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #160] @ 6785c <__cxa_atexit@plt+0x5bb50> │ │ │ │ tst r3, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -93907,16 +93907,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r4, r8, lsl r7 │ │ │ │ - tsteq r4, ip, ror r8 │ │ │ │ + @ instruction: 0x011456f8 │ │ │ │ + tsteq r4, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -93947,16 +93947,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r8, ror #12 │ │ │ │ - tsteq r4, ip, asr #15 │ │ │ │ + tsteq r4, r8, asr #12 │ │ │ │ + tsteq r4, ip, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67964 <__cxa_atexit@plt+0x5bc58> │ │ │ │ @@ -93974,16 +93974,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, ror #11 │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, ip, asr #11 │ │ │ │ + tsteq r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 679f4 <__cxa_atexit@plt+0x5bce8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -94014,17 +94014,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr #10 │ │ │ │ - tsteq r4, ip, lsl #11 │ │ │ │ - @ instruction: 0x011456b4 │ │ │ │ + tsteq r4, r4, lsr #10 │ │ │ │ + tsteq r4, ip, ror #10 │ │ │ │ + @ instruction: 0x01145694 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 67ac0 <__cxa_atexit@plt+0x5bdb4> │ │ │ │ ldr r3, [pc, #172] @ 67ae8 <__cxa_atexit@plt+0x5bddc> │ │ │ │ @@ -94070,16 +94070,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r4, r8, lsr #26 │ │ │ │ - @ instruction: 0x011455d4 │ │ │ │ + tsteq r4, r8, lsl #26 │ │ │ │ + @ instruction: 0x011455b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #108] @ 67b78 <__cxa_atexit@plt+0x5be6c> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94105,15 +94105,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, r4, lsl r5 │ │ │ │ + @ instruction: 0x011454f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67bc8 <__cxa_atexit@plt+0x5bebc> │ │ │ │ @@ -94127,15 +94127,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr #9 │ │ │ │ + tsteq r4, r4, lsl #9 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 67c90 <__cxa_atexit@plt+0x5bf84> │ │ │ │ @@ -94183,19 +94183,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011452f0 │ │ │ │ + @ instruction: 0x011452d0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x011452bc │ │ │ │ + @ instruction: 0x0114529c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r4, r0, ror r2 │ │ │ │ + tsteq r4, r0, asr r2 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r1, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 67d8c <__cxa_atexit@plt+0x5c080> │ │ │ │ @@ -94245,18 +94245,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011451fc │ │ │ │ + @ instruction: 0x011451dc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x011452f8 │ │ │ │ + @ instruction: 0x011452d8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 67e44 <__cxa_atexit@plt+0x5c138> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94284,15 +94284,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r4, asr #4 │ │ │ │ + tsteq r4, r4, lsr #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 67e9c <__cxa_atexit@plt+0x5c190> │ │ │ │ @@ -94308,15 +94308,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011451d0 │ │ │ │ + @ instruction: 0x011451b0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -94352,17 +94352,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - tsteq r4, r0, lsl r0 │ │ │ │ + @ instruction: 0x01144ff0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01144fbc │ │ │ │ + @ instruction: 0x01144f9c │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 68024 <__cxa_atexit@plt+0x5c318> │ │ │ │ @@ -94418,18 +94418,18 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - tsteq r4, r0, asr #30 │ │ │ │ + tsteq r4, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0x0104b7bc │ │ │ │ - @ instruction: 0x01144edc │ │ │ │ + @ instruction: 0x0104b79c │ │ │ │ + @ instruction: 0x01144ebc │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 680b4 <__cxa_atexit@plt+0x5c3a8> │ │ │ │ ldr r3, [pc, #52] @ 680c4 <__cxa_atexit@plt+0x5c3b8> │ │ │ │ @@ -94444,15 +94444,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 680c8 <__cxa_atexit@plt+0x5c3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, ip, lsr r7 │ │ │ │ + tsteq r4, ip, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b 67f70 <__cxa_atexit@plt+0x5c264> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -94490,16 +94490,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatbeq r4, r0, r6, fp │ │ │ │ - @ instruction: 0x01144eb4 │ │ │ │ + smlabbeq r4, r0, r6, fp │ │ │ │ + @ instruction: 0x01144e94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 681c4 <__cxa_atexit@plt+0x5c4b8> │ │ │ │ @@ -94510,15 +94510,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ + tsteq r4, r0, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 68244 <__cxa_atexit@plt+0x5c538> │ │ │ │ ldr r3, [pc, #120] @ 6826c <__cxa_atexit@plt+0x5c560> │ │ │ │ @@ -94550,16 +94550,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - @ instruction: 0x0104b5b0 │ │ │ │ - tsteq r4, r4, asr #27 │ │ │ │ + @ instruction: 0x0104b590 │ │ │ │ + tsteq r4, r4, lsr #27 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6832c <__cxa_atexit@plt+0x5c620> │ │ │ │ ldr r3, [pc, #164] @ 6833c <__cxa_atexit@plt+0x5c630> │ │ │ │ @@ -94604,16 +94604,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 6834c <__cxa_atexit@plt+0x5c640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r4, r4, ror ip │ │ │ │ - ldrdeq fp, [r4, -r0] │ │ │ │ + tsteq r4, r4, asr ip │ │ │ │ + @ instruction: 0x0104b4b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #108] @ 683d0 <__cxa_atexit@plt+0x5c6c4> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94640,15 +94640,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01144bb4 │ │ │ │ + @ instruction: 0x01144b94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 68434 <__cxa_atexit@plt+0x5c728> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -94664,28 +94664,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 68438 <__cxa_atexit@plt+0x5c72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r3, r3, r2 │ │ │ │ strb r7, [r3, #8] │ │ │ │ ldr r7, [pc, #8] @ 6846c <__cxa_atexit@plt+0x5c760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl #22 │ │ │ │ + tsteq r4, r4, ror #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 684f0 <__cxa_atexit@plt+0x5c7e4> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ @@ -94717,15 +94717,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 6850c <__cxa_atexit@plt+0x5c800> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ + strdeq fp, [r4, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #64] @ 68564 <__cxa_atexit@plt+0x5c858> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94767,15 +94767,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01144ad4 │ │ │ │ + @ instruction: 0x01144ab4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 68658 <__cxa_atexit@plt+0x5c94c> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ @@ -94807,15 +94807,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 68674 <__cxa_atexit@plt+0x5c968> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlatbeq r4, ip, r1, fp │ │ │ │ + smlabbeq r4, ip, r1, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #64] @ 686cc <__cxa_atexit@plt+0x5c9c0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94848,15 +94848,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 68718 <__cxa_atexit@plt+0x5ca0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr r8 │ │ │ │ + tsteq r4, r8, lsr r8 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 68848 <__cxa_atexit@plt+0x5cb3c> │ │ │ │ ldr r7, [pc, #284] @ 68858 <__cxa_atexit@plt+0x5cb4c> │ │ │ │ @@ -94933,16 +94933,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - tsteq r4, r8, lsr #14 │ │ │ │ - smlabteq r4, r0, pc, sl @ │ │ │ │ + tsteq r4, r8, lsl #14 │ │ │ │ + smlatbeq r4, r0, pc, sl @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 688dc <__cxa_atexit@plt+0x5cbd0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95021,15 +95021,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #16] @ 689cc <__cxa_atexit@plt+0x5ccc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r4, ip, lsr #11 │ │ │ │ + tsteq r4, ip, lsl #11 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 68a4c <__cxa_atexit@plt+0x5cd40> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95054,15 +95054,15 @@ │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #12] @ 68a50 <__cxa_atexit@plt+0x5cd44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r4, r4, lsr #10 │ │ │ │ + tsteq r4, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -95076,15 +95076,15 @@ │ │ │ │ b 68a94 <__cxa_atexit@plt+0x5cd88> │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 68aa8 <__cxa_atexit@plt+0x5cd9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #9 │ │ │ │ + tsteq r4, r8, lsr #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 68b84 <__cxa_atexit@plt+0x5ce78> │ │ │ │ ldr r2, [pc, #200] @ 68b94 <__cxa_atexit@plt+0x5ce88> │ │ │ │ @@ -95137,16 +95137,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 68ba0 <__cxa_atexit@plt+0x5ce94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - tsteq r4, ip, ror #7 │ │ │ │ - smlabbeq r4, r8, ip, sl │ │ │ │ + tsteq r4, ip, asr #7 │ │ │ │ + tsteq r4, r8, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ @@ -95181,15 +95181,15 @@ │ │ │ │ bl afd4 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #12] @ 68c4c <__cxa_atexit@plt+0x5cf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ + tsteq r4, r8, lsl #6 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r8, r3, #8 │ │ │ │ cmp r9, r2, lsl #1 │ │ │ │ @@ -95210,15 +95210,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl afd4 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 68cc0 <__cxa_atexit@plt+0x5cfb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011442b0 │ │ │ │ + @ instruction: 0x01144290 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 68de0 <__cxa_atexit@plt+0x5d0d4> │ │ │ │ ldr r7, [pc, #268] @ 68df0 <__cxa_atexit@plt+0x5d0e4> │ │ │ │ @@ -95291,16 +95291,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ - @ instruction: 0x011441dc │ │ │ │ - tsteq r4, r0, lsr sl │ │ │ │ + @ instruction: 0x011441bc │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 68e74 <__cxa_atexit@plt+0x5d168> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95374,15 +95374,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r4, ip, lsr r0 │ │ │ │ + tsteq r4, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 68fbc <__cxa_atexit@plt+0x5d2b0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95402,15 +95402,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 68fc0 <__cxa_atexit@plt+0x5d2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x01143fbc │ │ │ │ + @ instruction: 0x01143f9c │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldmib r5, {r2, r3} │ │ │ │ add r7, r1, r7 │ │ │ │ @@ -95419,15 +95419,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 69004 <__cxa_atexit@plt+0x5d2f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #30 │ │ │ │ + tsteq r4, ip, asr #30 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 690ec <__cxa_atexit@plt+0x5d3e0> │ │ │ │ ldr r7, [pc, #212] @ 690fc <__cxa_atexit@plt+0x5d3f0> │ │ │ │ @@ -95485,16 +95485,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 69110 <__cxa_atexit@plt+0x5d404> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, r0, asr #29 │ │ │ │ - tsteq r4, r8, lsr #14 │ │ │ │ + tsteq r4, r0, lsr #29 │ │ │ │ + tsteq r4, r8, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 6914c <__cxa_atexit@plt+0x5d440> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95538,15 +95538,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, ip, lsr #27 │ │ │ │ + tsteq r4, ip, lsl #27 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 69244 <__cxa_atexit@plt+0x5d538> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95564,30 +95564,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 69248 <__cxa_atexit@plt+0x5d53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r4, r4, lsr sp │ │ │ │ + tsteq r4, r4, lsl sp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r7, r7, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 69284 <__cxa_atexit@plt+0x5d578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #25 │ │ │ │ + tsteq r4, ip, asr #25 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6936c <__cxa_atexit@plt+0x5d660> │ │ │ │ ldr r7, [pc, #212] @ 6937c <__cxa_atexit@plt+0x5d670> │ │ │ │ @@ -95645,16 +95645,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 69390 <__cxa_atexit@plt+0x5d684> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, r0, asr #24 │ │ │ │ - smlatbeq r4, ip, r4, sl │ │ │ │ + tsteq r4, r0, lsr #24 │ │ │ │ + smlabbeq r4, ip, r4, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 693cc <__cxa_atexit@plt+0x5d6c0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95698,15 +95698,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, ip, lsr #22 │ │ │ │ + tsteq r4, ip, lsl #22 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 694c4 <__cxa_atexit@plt+0x5d7b8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95724,30 +95724,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 694c8 <__cxa_atexit@plt+0x5d7bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01143ab4 │ │ │ │ + @ instruction: 0x01143a94 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r7, r7, r3 │ │ │ │ add r1, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 69504 <__cxa_atexit@plt+0x5d7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6959c <__cxa_atexit@plt+0x5d890> │ │ │ │ @@ -95785,15 +95785,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 695bc <__cxa_atexit@plt+0x5d8b0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq sl, [r4, -r8] │ │ │ │ + @ instruction: 0x0104a3b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 69628 <__cxa_atexit@plt+0x5d91c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95876,16 +95876,16 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #16] @ 69728 <__cxa_atexit@plt+0x5da1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r4, r0, lsr r8 │ │ │ │ - tsteq r4, ip, asr r8 │ │ │ │ + tsteq r4, r0, lsl r8 │ │ │ │ + tsteq r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 69768 <__cxa_atexit@plt+0x5da5c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -95919,16 +95919,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #12] @ 697d8 <__cxa_atexit@plt+0x5dacc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01143794 │ │ │ │ - tsteq r4, ip, ror r7 │ │ │ │ + tsteq r4, r4, ror r7 │ │ │ │ + tsteq r4, ip, asr r7 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 69820 <__cxa_atexit@plt+0x5db14> │ │ │ │ @@ -95944,15 +95944,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 69838 <__cxa_atexit@plt+0x5db2c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r4, r8, asr r1 │ │ │ │ + tsteq r4, r8, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #256] @ 69950 <__cxa_atexit@plt+0x5dc44> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -96018,17 +96018,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - tsteq r4, ip, lsr #14 │ │ │ │ - tsteq r4, r0, ror r7 │ │ │ │ - tsteq r4, ip, lsr r7 │ │ │ │ + tsteq r4, ip, lsl #14 │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, ip, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 699a4 <__cxa_atexit@plt+0x5dc98> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -96111,17 +96111,17 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 69ad4 <__cxa_atexit@plt+0x5ddc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #11 │ │ │ │ - tsteq r4, ip, asr #11 │ │ │ │ - @ instruction: 0x011435b8 │ │ │ │ + tsteq r4, r8, lsl #11 │ │ │ │ + tsteq r4, ip, lsr #11 │ │ │ │ + @ instruction: 0x01143598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -96134,16 +96134,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 69b34 <__cxa_atexit@plt+0x5de28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl #11 │ │ │ │ - tsteq r4, r0, ror #28 │ │ │ │ + tsteq r4, r4, ror #10 │ │ │ │ + tsteq r4, r0, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -96156,16 +96156,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 69b8c <__cxa_atexit@plt+0x5de80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr r5 │ │ │ │ - tsteq r4, ip, lsl #28 │ │ │ │ + tsteq r4, r0, lsl r5 │ │ │ │ + smlatteq r4, ip, sp, r9 │ │ │ │ tsteq r0, r5, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ tsteq r0, r9, lsl r9 │ │ │ │ @@ -96234,16 +96234,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r9, [r4, -r8] │ │ │ │ - tsteq r4, r0, asr r4 │ │ │ │ + ldrdeq r9, [r4, -r8] │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -96282,15 +96282,15 @@ │ │ │ │ sub r7, r6, #27 │ │ │ │ str r2, [r3, #16] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, asr r3 │ │ │ │ + tsteq r4, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 69dd4 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -96305,17 +96305,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 69de0 <__cxa_atexit@plt+0x5e0d4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr #2 │ │ │ │ + tsteq r4, ip, lsr #2 │ │ │ │ tsteq r0, r9, lsr #16 │ │ │ │ - @ instruction: 0x01049bb8 │ │ │ │ + @ instruction: 0x01049b98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 69e4c <__cxa_atexit@plt+0x5e140> │ │ │ │ @@ -96340,29 +96340,29 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 69e6c <__cxa_atexit@plt+0x5e160> │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ - tsteq r4, r0, lsr fp │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ + tsteq r4, r0, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 69e9c <__cxa_atexit@plt+0x5e190> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 69ea0 <__cxa_atexit@plt+0x5e194> │ │ │ │ add r9, pc, r9 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ + smlatteq r4, r0, sl, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -96376,15 +96376,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 69efc <__cxa_atexit@plt+0x5e1f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsl #1 │ │ │ │ + tsteq r4, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96402,17 +96402,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 69f64 <__cxa_atexit@plt+0x5e258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, lsr r0 │ │ │ │ + tsteq r4, r0, lsl r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, r8, asr sl │ │ │ │ + tsteq r4, r8, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 69fd0 <__cxa_atexit@plt+0x5e2c4> │ │ │ │ @@ -96437,33 +96437,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 69ff4 <__cxa_atexit@plt+0x5e2e8> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r4, ip, ror #31 │ │ │ │ - ldrdeq r9, [r4, -ip] │ │ │ │ - tsteq r4, r0, lsl #20 │ │ │ │ - smlabteq r4, ip, r9, r9 │ │ │ │ + tsteq r4, ip, asr #31 │ │ │ │ + @ instruction: 0x010499bc │ │ │ │ + smlatteq r4, r0, r9, r9 │ │ │ │ + smlatbeq r4, ip, r9, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6a02c <__cxa_atexit@plt+0x5e320> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6a030 <__cxa_atexit@plt+0x5e324> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 6a034 <__cxa_atexit@plt+0x5e328> │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r0, lsl #31 │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ + tsteq r4, r0, ror #30 │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -96477,15 +96477,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6a090 <__cxa_atexit@plt+0x5e384> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01142ef0 │ │ │ │ + @ instruction: 0x01142ed0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96503,17 +96503,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a0f8 <__cxa_atexit@plt+0x5e3ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01142e9c │ │ │ │ + tsteq r4, ip, ror lr │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlatbeq r4, r0, r8, r9 │ │ │ │ + smlabbeq r4, r0, r8, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ mov sl, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6a164 <__cxa_atexit@plt+0x5e458> │ │ │ │ @@ -96538,33 +96538,33 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 6a188 <__cxa_atexit@plt+0x5e47c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r4, r4, asr pc │ │ │ │ - tsteq r4, r8, asr #16 │ │ │ │ - tsteq r4, r4, ror r8 │ │ │ │ - tsteq r4, r4, lsl r8 │ │ │ │ + tsteq r4, r4, lsr pc │ │ │ │ + tsteq r4, r8, lsr #16 │ │ │ │ + tsteq r4, r4, asr r8 │ │ │ │ + strdeq r9, [r4, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 6a1c0 <__cxa_atexit@plt+0x5e4b4> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 6a1c4 <__cxa_atexit@plt+0x5e4b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 6a1c8 <__cxa_atexit@plt+0x5e4bc> │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r8, ror #29 │ │ │ │ - ldrdeq r9, [r4, -ip] │ │ │ │ + tsteq r4, r8, asr #29 │ │ │ │ + @ instruction: 0x010497bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -96578,15 +96578,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6a224 <__cxa_atexit@plt+0x5e518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, ip, asr sp │ │ │ │ + tsteq r4, ip, lsr sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96604,17 +96604,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 6a28c <__cxa_atexit@plt+0x5e580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ + tsteq r4, r8, ror #25 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r4, r4, ror #14 │ │ │ │ + tsteq r4, r4, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #32 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6a34c <__cxa_atexit@plt+0x5e640> │ │ │ │ @@ -96666,18 +96666,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0x01049690 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ tsteq r4, r0, ror r6 │ │ │ │ - tsteq r4, ip, ror #12 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + tsteq r4, r0, asr r6 │ │ │ │ + tsteq r4, ip, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 6a420 <__cxa_atexit@plt+0x5e714> │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -96708,18 +96708,18 @@ │ │ │ │ mov r9, sl │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlatteq r4, r4, r5, r9 │ │ │ │ + smlabteq r4, r4, r5, r9 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ + smlabbeq r4, r4, r5, r9 │ │ │ │ smlatbeq r4, r4, r5, r9 │ │ │ │ - smlabteq r4, r4, r5, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ ldr r7, [pc, #80] @ 6a4a4 <__cxa_atexit@plt+0x5e798> │ │ │ │ ldr r8, [r2, #-4] │ │ │ │ @@ -96741,16 +96741,16 @@ │ │ │ │ mov r9, sl │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsr #17 │ │ │ │ - tsteq r4, r4, lsl r5 │ │ │ │ - tsteq r4, r0, ror #10 │ │ │ │ + strdeq r9, [r4, -r4] │ │ │ │ + tsteq r4, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -96770,15 +96770,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6a524 <__cxa_atexit@plt+0x5e818> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01142bb4 │ │ │ │ + @ instruction: 0x01142b94 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -96801,33 +96801,33 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6a5a0 <__cxa_atexit@plt+0x5e894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r8, asr #22 │ │ │ │ + tsteq r4, r8, lsr #22 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r4, r0, asr #8 │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 6a994 <__cxa_atexit@plt+0x5ec88> │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ + tsteq r4, r0, lsl #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 6a994 <__cxa_atexit@plt+0x5ec88> │ │ │ │ - tsteq r4, r0, lsl #8 │ │ │ │ + smlatteq r4, r0, r3, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6a634 <__cxa_atexit@plt+0x5e928> │ │ │ │ @@ -96843,30 +96843,30 @@ │ │ │ │ ldr r9, [pc, #20] @ 6a644 <__cxa_atexit@plt+0x5e938> │ │ │ │ add r9, pc, r9 │ │ │ │ b 9a988 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, r8, ror #6 │ │ │ │ - smlatbeq r4, r0, r3, r9 │ │ │ │ + tsteq r4, r8, asr #6 │ │ │ │ + smlabbeq r4, r0, r3, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #20] @ 6a67c <__cxa_atexit@plt+0x5e970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 6a674 <__cxa_atexit@plt+0x5e968> │ │ │ │ b 6a68c <__cxa_atexit@plt+0x5e980> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r4, r8, ror #6 │ │ │ │ + tsteq r4, r8, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 6a6b8 <__cxa_atexit@plt+0x5e9ac> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -96917,15 +96917,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - tsteq r4, ip, ror r2 │ │ │ │ + tsteq r4, ip, asr r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a7d8 <__cxa_atexit@plt+0x5eacc> │ │ │ │ @@ -96948,15 +96948,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - mrseq r9, R12_usr │ │ │ │ + smlatteq r4, r0, r1, r9 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a840 <__cxa_atexit@plt+0x5eb34> │ │ │ │ @@ -96973,18 +96973,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, ror r8 │ │ │ │ + tsteq r4, r8, asr r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, ror #16 │ │ │ │ - @ instruction: 0x01049190 │ │ │ │ + tsteq r4, r8, asr #16 │ │ │ │ + tsteq r4, r0, ror r1 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #148] @ 6a900 <__cxa_atexit@plt+0x5ebf4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ @@ -97020,15 +97020,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - smlatteq r4, r0, r0, r9 │ │ │ │ + smlabteq r4, r0, r0, r9 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6a974 <__cxa_atexit@plt+0x5ec68> │ │ │ │ @@ -97051,15 +97051,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6aa4c <__cxa_atexit@plt+0x5ed40> │ │ │ │ @@ -97112,16 +97112,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - tsteq r4, r0, ror pc │ │ │ │ - tsteq r4, ip, ror #30 │ │ │ │ + tsteq r4, r0, asr pc │ │ │ │ + tsteq r4, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #120] @ 6ab10 <__cxa_atexit@plt+0x5ee04> │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97153,16 +97153,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ + smlabbeq r4, r8, lr, r8 │ │ │ │ smlatbeq r4, r8, lr, r8 │ │ │ │ - smlabteq r4, r8, lr, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r7, [pc, #80] @ 6ab90 <__cxa_atexit@plt+0x5ee84> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97184,15 +97184,15 @@ │ │ │ │ b 9a988 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - tsteq r4, ip, lsl lr │ │ │ │ + strdeq r8, [r4, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -97212,15 +97212,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6ac0c <__cxa_atexit@plt+0x5ef00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, ip, asr #9 │ │ │ │ + tsteq r4, ip, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97243,17 +97243,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6ac88 <__cxa_atexit@plt+0x5ef7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, ror #8 │ │ │ │ + tsteq r4, r0, asr #8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r4, r8, asr sp │ │ │ │ + tsteq r4, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 6a994 <__cxa_atexit@plt+0x5ec88> │ │ │ │ @@ -97274,31 +97274,31 @@ │ │ │ │ b 9a988 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 6ad04 <__cxa_atexit@plt+0x5eff8> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01048cb4 │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ - strdeq r8, [r4, -r0] │ │ │ │ + @ instruction: 0x01048c94 │ │ │ │ + smlatteq r4, r8, ip, r8 │ │ │ │ + ldrdeq r8, [r4, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #20] @ 6ad3c <__cxa_atexit@plt+0x5f030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 6ad34 <__cxa_atexit@plt+0x5f028> │ │ │ │ b 6ad4c <__cxa_atexit@plt+0x5f040> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01048cb8 │ │ │ │ + @ instruction: 0x01048c98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 6ad78 <__cxa_atexit@plt+0x5f06c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -97365,21 +97365,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01142298 │ │ │ │ + tsteq r4, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r4, r4, ror #22 │ │ │ │ + tsteq r4, r4, asr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 6aec0 <__cxa_atexit@plt+0x5f1b4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -97387,15 +97387,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 6aeb8 <__cxa_atexit@plt+0x5f1ac> │ │ │ │ b 6aed0 <__cxa_atexit@plt+0x5f1c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6af60 <__cxa_atexit@plt+0x5f254> │ │ │ │ @@ -97432,15 +97432,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff6cc │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - smlabbeq r4, r0, sl, r8 │ │ │ │ + tsteq r4, r0, ror #20 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6afd0 <__cxa_atexit@plt+0x5f2c4> │ │ │ │ @@ -97457,18 +97457,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, ror #1 │ │ │ │ + tsteq r4, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbeq r2, [r4, -r8] │ │ │ │ - tsteq r4, r0, lsl sl │ │ │ │ + ldrheq r2, [r4, -r8] │ │ │ │ + strdeq r8, [r4, -r0] │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #144] @ 6b08c <__cxa_atexit@plt+0x5f380> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -97503,15 +97503,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ - tsteq r4, r4, ror #18 │ │ │ │ + tsteq r4, r4, asr #18 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6b100 <__cxa_atexit@plt+0x5f3f4> │ │ │ │ @@ -97534,15 +97534,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff1b8 │ │ │ │ - smlatteq r4, r4, r8, r8 │ │ │ │ + smlabteq r4, r4, r8, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ mov sl, r9 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b158 <__cxa_atexit@plt+0x5f44c> │ │ │ │ @@ -97560,19 +97560,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 6b180 <__cxa_atexit@plt+0x5f474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #20] @ 6b184 <__cxa_atexit@plt+0x5f478> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - tsteq r4, r8, asr pc │ │ │ │ - tsteq r4, r4, asr #16 │ │ │ │ - tsteq r4, ip, lsr pc │ │ │ │ - @ instruction: 0x01048890 │ │ │ │ - tsteq r4, ip, ror r8 │ │ │ │ + tsteq r4, r8, lsr pc │ │ │ │ + tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, ip, lsl pc │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ + tsteq r4, ip, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ mov r2, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6b21c <__cxa_atexit@plt+0x5f510> │ │ │ │ @@ -97617,21 +97617,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #16] @ 6b260 <__cxa_atexit@plt+0x5f554> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r4, ip, asr lr │ │ │ │ - @ instruction: 0x010487b0 │ │ │ │ - smlatteq r4, ip, r7, r8 │ │ │ │ + tsteq r4, ip, lsr lr │ │ │ │ + @ instruction: 0x01048790 │ │ │ │ + smlabteq r4, ip, r7, r8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - tsteq r4, r8, lsr #29 │ │ │ │ - @ instruction: 0x01048794 │ │ │ │ - @ instruction: 0x01048794 │ │ │ │ + tsteq r4, r8, lsl #29 │ │ │ │ + tsteq r4, r4, ror r7 │ │ │ │ + tsteq r4, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ ldr r7, [pc, #96] @ 6b2f4 <__cxa_atexit@plt+0x5f5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -97657,18 +97657,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #24] @ 6b308 <__cxa_atexit@plt+0x5f5fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - tsteq r4, r4, ror #27 │ │ │ │ - ldrdeq r8, [r4, -r0] │ │ │ │ - @ instruction: 0x01141dbc │ │ │ │ - tsteq r4, r0, lsl r7 │ │ │ │ + tsteq r4, r4, asr #27 │ │ │ │ + @ instruction: 0x010486b0 │ │ │ │ + @ instruction: 0x01141d9c │ │ │ │ + strdeq r8, [r4, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -97688,15 +97688,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6b37c <__cxa_atexit@plt+0x5f670> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, ip, asr sp │ │ │ │ + tsteq r4, ip, lsr sp │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97719,17 +97719,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6b3f8 <__cxa_atexit@plt+0x5f6ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01141cf0 │ │ │ │ + @ instruction: 0x01141cd0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r4, r8, lsl r6 │ │ │ │ + strdeq r8, [r4, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6b494 <__cxa_atexit@plt+0x5f788> │ │ │ │ @@ -97778,23 +97778,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #20] @ 6b4e8 <__cxa_atexit@plt+0x5f7dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r4, r0, ror #21 │ │ │ │ - @ instruction: 0x01141bd8 │ │ │ │ - tsteq r4, ip, lsr #10 │ │ │ │ - smlabbeq r4, ip, r5, r8 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ + tsteq r4, r0, asr #21 │ │ │ │ + @ instruction: 0x01141bb8 │ │ │ │ + tsteq r4, ip, lsl #10 │ │ │ │ + tsteq r4, ip, ror #10 │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ - tsteq r4, r8, lsl r5 │ │ │ │ + tsteq r4, r0, lsl ip │ │ │ │ + strdeq r8, [r4, -ip] │ │ │ │ + strdeq r8, [r4, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 6b58c <__cxa_atexit@plt+0x5f880> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2], #-24 @ 0xffffffe8 │ │ │ │ @@ -97822,21 +97822,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 6b5a4 <__cxa_atexit@plt+0x5f898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #32] @ 6b5a8 <__cxa_atexit@plt+0x5f89c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r4, r8, ror #20 │ │ │ │ + tsteq r4, r8, asr #20 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - tsteq r4, r4, asr fp │ │ │ │ - tsteq r4, r0, asr #8 │ │ │ │ - tsteq r4, ip, lsr #20 │ │ │ │ - tsteq r4, r4, lsr #22 │ │ │ │ - tsteq r4, r8, ror r4 │ │ │ │ + tsteq r4, r4, lsr fp │ │ │ │ + tsteq r4, r0, lsr #8 │ │ │ │ + tsteq r4, ip, lsl #20 │ │ │ │ + tsteq r4, r4, lsl #22 │ │ │ │ + tsteq r4, r8, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -97856,15 +97856,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 6b61c <__cxa_atexit@plt+0x5f910> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01141abc │ │ │ │ + @ instruction: 0x01141a9c │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -97887,17 +97887,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 6b698 <__cxa_atexit@plt+0x5f98c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r0, asr sl │ │ │ │ + tsteq r4, r0, lsr sl │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01048390 │ │ │ │ + tsteq r4, r0, ror r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b6f4 <__cxa_atexit@plt+0x5f9e8> │ │ │ │ @@ -97915,22 +97915,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, ip, lsr #6 │ │ │ │ + tsteq r4, ip, lsl #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5ff0c> │ │ │ │ - tsteq r4, ip, lsl #6 │ │ │ │ + smlatteq r4, ip, r2, r8 │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ sub r2, r3, #28 │ │ │ │ stmib r3, {r8, r9, sl} │ │ │ │ @@ -97981,17 +97981,17 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r0, #12 │ │ │ │ ldm r5!, {r7, r8, r9, sl} │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011418b4 │ │ │ │ - @ instruction: 0x011418d8 │ │ │ │ - tsteq r4, ip, lsl r2 │ │ │ │ + @ instruction: 0x01141894 │ │ │ │ + @ instruction: 0x011418b8 │ │ │ │ + strdeq r8, [r4, -ip] │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6b8b0 <__cxa_atexit@plt+0x5fba4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -98031,16 +98031,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r4, r0, lsr r8 │ │ │ │ - tsteq r4, r8, asr r1 │ │ │ │ + tsteq r4, r0, lsl r8 │ │ │ │ + tsteq r4, r8, lsr r1 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6b990 <__cxa_atexit@plt+0x5fc84> │ │ │ │ @@ -98084,19 +98084,19 @@ │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ ldr r3, [pc, #28] @ 6b9b4 <__cxa_atexit@plt+0x5fca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011416f8 │ │ │ │ - tsteq r4, r0, asr #14 │ │ │ │ + @ instruction: 0x011416d8 │ │ │ │ + tsteq r4, r0, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq r4, r8, ror r0 │ │ │ │ + qaddeq r8, r8, r4 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6b9f4 <__cxa_atexit@plt+0x5fce8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -98104,20 +98104,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6b9ec <__cxa_atexit@plt+0x5fce0> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6ba18 <__cxa_atexit@plt+0x5fd0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r8, lsr r0 │ │ │ │ + tsteq r4, r8, lsl r0 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6ba18 <__cxa_atexit@plt+0x5fd0c> │ │ │ │ - tsteq r4, r4, lsr #32 │ │ │ │ + tsteq r4, r4 │ │ │ │ andeq r7, r0, sl, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp lr, ip │ │ │ │ bcc 6bb18 <__cxa_atexit@plt+0x5fe0c> │ │ │ │ stm sp, {r7, fp} │ │ │ │ @@ -98178,19 +98178,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, ip │ │ │ │ b 6bab4 <__cxa_atexit@plt+0x5fda8> │ │ │ │ - tsteq r4, r4, ror #12 │ │ │ │ + tsteq r4, r4, asr #12 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, asr r5 │ │ │ │ - tsteq r4, r0, lsl #30 │ │ │ │ + tsteq r4, r8, lsr r5 │ │ │ │ + smlatteq r4, r0, lr, r7 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6bb6c <__cxa_atexit@plt+0x5fe60> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -98198,20 +98198,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6bb64 <__cxa_atexit@plt+0x5fe58> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6ba18 <__cxa_atexit@plt+0x5fd0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabteq r4, r0, lr, r7 │ │ │ │ + smlatbeq r4, r0, lr, r7 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6ba18 <__cxa_atexit@plt+0x5fd0c> │ │ │ │ - smlatbeq r4, r8, lr, r7 │ │ │ │ + smlabbeq r4, r8, lr, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6bbdc <__cxa_atexit@plt+0x5fed0> │ │ │ │ @@ -98229,22 +98229,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5ff0c> │ │ │ │ - tsteq r4, r4, lsr #28 │ │ │ │ + tsteq r4, r4, lsl #28 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ bcc 6bca4 <__cxa_atexit@plt+0x5ff98> │ │ │ │ ldr r2, [r7, #17] │ │ │ │ @@ -98277,16 +98277,16 @@ │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r7, r8, lr} │ │ │ │ b 6bcbc <__cxa_atexit@plt+0x5ffb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr r4 │ │ │ │ - smlabbeq r4, r0, sp, r7 │ │ │ │ + tsteq r4, r8, lsl r4 │ │ │ │ + tsteq r4, r0, ror #26 │ │ │ │ andeq r7, r0, sl, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6bd48 <__cxa_atexit@plt+0x6003c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -98325,16 +98325,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x01141398 │ │ │ │ - smlabteq r4, r0, ip, r7 │ │ │ │ + tsteq r4, r8, ror r3 │ │ │ │ + smlatbeq r4, r0, ip, r7 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 6be38 <__cxa_atexit@plt+0x6012c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -98386,19 +98386,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr r2 │ │ │ │ - @ instruction: 0x0114129c │ │ │ │ + tsteq r4, r4, lsr r2 │ │ │ │ + tsteq r4, ip, ror r2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - smlabteq r4, r0, fp, r7 │ │ │ │ + smlatbeq r4, r0, fp, r7 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6beac <__cxa_atexit@plt+0x601a0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -98406,20 +98406,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6bea4 <__cxa_atexit@plt+0x60198> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabbeq r4, r0, fp, r7 │ │ │ │ + tsteq r4, r0, ror #22 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ - tsteq r4, ip, ror #22 │ │ │ │ + tsteq r4, ip, asr #22 │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6bf78 <__cxa_atexit@plt+0x6026c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -98466,18 +98466,18 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr #2 │ │ │ │ + tsteq r4, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - smlabbeq r4, r4, sl, r7 │ │ │ │ + tsteq r4, r4, ror #20 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6bfe8 <__cxa_atexit@plt+0x602dc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -98485,20 +98485,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6bfe0 <__cxa_atexit@plt+0x602d4> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r4, asr #20 │ │ │ │ + tsteq r4, r4, lsr #20 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ - tsteq r4, r0, lsr sl │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 6c0c8 <__cxa_atexit@plt+0x603bc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -98550,19 +98550,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr #31 │ │ │ │ - tsteq r4, ip │ │ │ │ + tsteq r4, r4, lsr #31 │ │ │ │ + tsteq r4, ip, ror #31 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r4, r0, lsr r9 │ │ │ │ + tsteq r4, r0, lsl r9 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6c13c <__cxa_atexit@plt+0x60430> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -98570,20 +98570,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6c134 <__cxa_atexit@plt+0x60428> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r7, [r4, -r0] │ │ │ │ + ldrdeq r7, [r4, -r0] │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6bed0 <__cxa_atexit@plt+0x601c4> │ │ │ │ - ldrdeq r7, [r4, -r8] │ │ │ │ + @ instruction: 0x010478b8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r3, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -98635,22 +98635,22 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ - smlatteq r4, ip, r7, r7 │ │ │ │ + smlabteq r4, ip, r7, r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6bc18 <__cxa_atexit@plt+0x5ff0c> │ │ │ │ - smlabteq r4, ip, r7, r7 │ │ │ │ + smlatbeq r4, ip, r7, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c2b8 <__cxa_atexit@plt+0x605ac> │ │ │ │ @@ -98668,22 +98668,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, ror #14 │ │ │ │ + tsteq r4, r8, asr #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6c7dc <__cxa_atexit@plt+0x60ad0> │ │ │ │ - tsteq r4, r8, asr #14 │ │ │ │ + tsteq r4, r8, lsr #14 │ │ │ │ andeq r0, r4, r0, lsl r0 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-16]! │ │ │ │ sub r2, r3, #28 │ │ │ │ stmib r3, {r8, r9, sl} │ │ │ │ @@ -98734,17 +98734,17 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r0, #12 │ │ │ │ ldm r5!, {r7, r8, r9, sl} │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01140cf0 │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ - tsteq r4, r8, asr r6 │ │ │ │ + @ instruction: 0x01140cd0 │ │ │ │ + @ instruction: 0x01140cf4 │ │ │ │ + tsteq r4, r8, lsr r6 │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6c474 <__cxa_atexit@plt+0x60768> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -98784,16 +98784,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r4, ip, ror #24 │ │ │ │ - @ instruction: 0x01047594 │ │ │ │ + tsteq r4, ip, asr #24 │ │ │ │ + tsteq r4, r4, ror r5 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6c554 <__cxa_atexit@plt+0x60848> │ │ │ │ @@ -98837,19 +98837,19 @@ │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ ldr r3, [pc, #28] @ 6c578 <__cxa_atexit@plt+0x6086c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r4, r4, lsr fp │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ + tsteq r4, r4, lsl fp │ │ │ │ + tsteq r4, ip, asr fp │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x010474b4 │ │ │ │ + @ instruction: 0x01047494 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6c5b8 <__cxa_atexit@plt+0x608ac> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -98857,20 +98857,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6c5b0 <__cxa_atexit@plt+0x608a4> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6c5dc <__cxa_atexit@plt+0x608d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r4, ror r4 │ │ │ │ + tsteq r4, r4, asr r4 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6c5dc <__cxa_atexit@plt+0x608d0> │ │ │ │ - tsteq r4, r0, ror #8 │ │ │ │ + tsteq r4, r0, asr #8 │ │ │ │ andeq r7, r0, sl, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #8 │ │ │ │ cmp lr, ip │ │ │ │ bcc 6c6dc <__cxa_atexit@plt+0x609d0> │ │ │ │ stm sp, {r7, fp} │ │ │ │ @@ -98931,19 +98931,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, ip │ │ │ │ b 6c678 <__cxa_atexit@plt+0x6096c> │ │ │ │ - tsteq r4, r0, lsr #21 │ │ │ │ + tsteq r4, r0, lsl #21 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01140994 │ │ │ │ - tsteq r4, ip, lsr r3 │ │ │ │ + tsteq r4, r4, ror r9 │ │ │ │ + tsteq r4, ip, lsl r3 │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6c730 <__cxa_atexit@plt+0x60a24> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -98951,20 +98951,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6c728 <__cxa_atexit@plt+0x60a1c> │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6c5dc <__cxa_atexit@plt+0x608d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r7, [r4, -ip] │ │ │ │ + ldrdeq r7, [r4, -ip] │ │ │ │ andeq r7, r0, sl, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ b 6c5dc <__cxa_atexit@plt+0x608d0> │ │ │ │ - smlatteq r4, r4, r2, r7 │ │ │ │ + smlabteq r4, r4, r2, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c7a0 <__cxa_atexit@plt+0x60a94> │ │ │ │ @@ -98982,22 +98982,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r4, r0, r2, r7 │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 6c7dc <__cxa_atexit@plt+0x60ad0> │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c868 <__cxa_atexit@plt+0x60b5c> │ │ │ │ ldr r2, [r7, #17] │ │ │ │ @@ -99030,16 +99030,16 @@ │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r0, r7, r8, lr} │ │ │ │ b 6c880 <__cxa_atexit@plt+0x60b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror r8 │ │ │ │ - @ instruction: 0x010471bc │ │ │ │ + tsteq r4, r4, asr r8 │ │ │ │ + @ instruction: 0x0104719c │ │ │ │ andeq r7, r0, sl, asr #18 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #28 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6c90c <__cxa_atexit@plt+0x60c00> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -99078,16 +99078,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0x011407d4 │ │ │ │ - strdeq r7, [r4, -ip] │ │ │ │ + @ instruction: 0x011407b4 │ │ │ │ + ldrdeq r7, [r4, -ip] │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 6c9fc <__cxa_atexit@plt+0x60cf0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -99139,19 +99139,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01140690 │ │ │ │ - @ instruction: 0x011406d8 │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ + @ instruction: 0x011406b8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strdeq r6, [r4, -ip] │ │ │ │ + ldrdeq r6, [r4, -ip] │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6ca70 <__cxa_atexit@plt+0x60d64> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -99159,20 +99159,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6ca68 <__cxa_atexit@plt+0x60d5c> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01046fbc │ │ │ │ + @ instruction: 0x01046f9c │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ - smlatbeq r4, r8, pc, r6 @ │ │ │ │ + smlabbeq r4, r8, pc, r6 @ │ │ │ │ andeq r7, r0, sl, asr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6cb3c <__cxa_atexit@plt+0x60e30> │ │ │ │ mov r2, r5 │ │ │ │ @@ -99219,18 +99219,18 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror r5 │ │ │ │ + tsteq r4, ip, asr r5 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - smlabteq r4, r0, lr, r6 │ │ │ │ + smlatbeq r4, r0, lr, r6 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6cbac <__cxa_atexit@plt+0x60ea0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -99238,20 +99238,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6cba4 <__cxa_atexit@plt+0x60e98> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabbeq r4, r0, lr, r6 │ │ │ │ + tsteq r4, r0, ror #28 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ - tsteq r4, ip, ror #28 │ │ │ │ + tsteq r4, ip, asr #28 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 6cc8c <__cxa_atexit@plt+0x60f80> │ │ │ │ mov r3, r5 │ │ │ │ @@ -99303,19 +99303,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #8 │ │ │ │ - tsteq r4, r8, asr #8 │ │ │ │ + tsteq r4, r0, ror #7 │ │ │ │ + tsteq r4, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r4, ip, ror #26 │ │ │ │ + tsteq r4, ip, asr #26 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6cd00 <__cxa_atexit@plt+0x60ff4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -99323,20 +99323,20 @@ │ │ │ │ str r3, [r5, #32] │ │ │ │ beq 6ccf8 <__cxa_atexit@plt+0x60fec> │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, ip, lsr #26 │ │ │ │ + tsteq r4, ip, lsl #26 │ │ │ │ andeq r7, r0, sl, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ b 6ca94 <__cxa_atexit@plt+0x60d88> │ │ │ │ - tsteq r4, r0, lsr #26 │ │ │ │ + tsteq r4, r0, lsl #26 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6cd88 <__cxa_atexit@plt+0x6107c> │ │ │ │ ldr r3, [pc, #92] @ 6cd98 <__cxa_atexit@plt+0x6108c> │ │ │ │ @@ -99362,16 +99362,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 6cda0 <__cxa_atexit@plt+0x61094> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlabteq r4, r0, ip, r6 │ │ │ │ - @ instruction: 0x01046c98 │ │ │ │ + smlatbeq r4, r0, ip, r6 │ │ │ │ + tsteq r4, r8, ror ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -99379,15 +99379,15 @@ │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #12] @ 6cde0 <__cxa_atexit@plt+0x610d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r4, r8, asr ip │ │ │ │ + tsteq r4, r8, lsr ip │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 6ce8c <__cxa_atexit@plt+0x61180> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -99423,15 +99423,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlatbeq r4, r8, fp, r6 │ │ │ │ + smlabbeq r4, r8, fp, r6 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ bge 6cf00 <__cxa_atexit@plt+0x611f4> │ │ │ │ @@ -99457,29 +99457,29 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r4, r0, lsr #22 │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, #4 │ │ │ │ sub r1, r1, r0 │ │ │ │ movle r2, #4 │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r5, r5, #12 │ │ │ │ b 6cf60 <__cxa_atexit@plt+0x61254> │ │ │ │ - ldrdeq r6, [r4, -ip] │ │ │ │ + @ instruction: 0x01046abc │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ cmp r3, r8 │ │ │ │ bcc 6cffc <__cxa_atexit@plt+0x612f0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -99522,16 +99522,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xfffff184 │ │ │ │ - tsteq r4, r0, ror #1 │ │ │ │ - tsteq r4, ip, lsl #20 │ │ │ │ + tsteq r4, r0, asr #1 │ │ │ │ + smlatteq r4, ip, r9, r6 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6d0d4 <__cxa_atexit@plt+0x613c8> │ │ │ │ @@ -99573,19 +99573,19 @@ │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ ldr r3, [pc, #28] @ 6d0f8 <__cxa_atexit@plt+0x613ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0113ffb4 │ │ │ │ - @ instruction: 0x0113fffc │ │ │ │ + @ instruction: 0x0113ff94 │ │ │ │ + @ instruction: 0x0113ffdc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r4, r4, lsr r9 │ │ │ │ + tsteq r4, r4, lsl r9 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6d138 <__cxa_atexit@plt+0x6142c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -99593,20 +99593,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 6d130 <__cxa_atexit@plt+0x61424> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r6, [r4, -r4] │ │ │ │ + ldrdeq r6, [r4, -r4] │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ - smlatteq r4, r0, r8, r6 │ │ │ │ + smlabteq r4, r0, r8, r6 │ │ │ │ andeq r0, r0, r9, lsr #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 6d1e4 <__cxa_atexit@plt+0x614d8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -99642,18 +99642,18 @@ │ │ │ │ ldr r6, [pc, #28] @ 6d208 <__cxa_atexit@plt+0x614fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0113feb8 │ │ │ │ + @ instruction: 0x0113fe98 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r4, r4, lsr #16 │ │ │ │ + tsteq r4, r4, lsl #16 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6d248 <__cxa_atexit@plt+0x6153c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ @@ -99661,20 +99661,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 6d240 <__cxa_atexit@plt+0x61534> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq r4, r4, r7, r6 │ │ │ │ + smlabteq r4, r4, r7, r6 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ - ldrdeq r6, [r4, -r0] │ │ │ │ + @ instruction: 0x010467b0 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 6d310 <__cxa_atexit@plt+0x61604> │ │ │ │ @@ -99716,19 +99716,19 @@ │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ ldr r3, [pc, #28] @ 6d334 <__cxa_atexit@plt+0x61628> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r3, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsr #27 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - strdeq r6, [r4, -r8] │ │ │ │ + ldrdeq r6, [r4, -r8] │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 6d374 <__cxa_atexit@plt+0x61668> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -99736,20 +99736,20 @@ │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 6d36c <__cxa_atexit@plt+0x61660> │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x010466b8 │ │ │ │ + @ instruction: 0x01046698 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 6d15c <__cxa_atexit@plt+0x61450> │ │ │ │ - smlatbeq r4, r4, r6, r6 │ │ │ │ + smlabbeq r4, r4, r6, r6 │ │ │ │ andeq r0, r0, r9, ror #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6d444 <__cxa_atexit@plt+0x61738> │ │ │ │ @@ -99815,15 +99815,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6d54c <__cxa_atexit@plt+0x61840> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -99866,18 +99866,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r4, lsl #10 │ │ │ │ + smlatteq r4, r4, r4, r6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x0113f9f4 │ │ │ │ - tstpeq r3, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0113f9d4 │ │ │ │ + tstpeq r3, r4, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -99904,16 +99904,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 6d620 <__cxa_atexit@plt+0x61914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tstpeq r3, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, ip, lsl #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 6d680 <__cxa_atexit@plt+0x61974> │ │ │ │ mov r0, r4 │ │ │ │ @@ -99932,16 +99932,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsr #17 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0113f890 │ │ │ │ + tstpeq r3, ip, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, ror r8 @ p-variant is OBSOLETE │ │ │ │ tsteq r0, pc, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 6d6f0 <__cxa_atexit@plt+0x619e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -99960,16 +99960,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsl #16 @ p-variant is OBSOLETE │ │ │ │ strdeq r6, [r0, -r6] │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6d768 <__cxa_atexit@plt+0x61a5c> │ │ │ │ @@ -99995,17 +99995,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113f7b8 │ │ │ │ - tstpeq r3, r4, ror #18 @ p-variant is OBSOLETE │ │ │ │ - strdeq r6, [r4, -r4] │ │ │ │ + @ instruction: 0x0113f798 │ │ │ │ + tstpeq r3, r4, asr #18 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r6, [r4, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 6d808 <__cxa_atexit@plt+0x61afc> │ │ │ │ ldr r3, [pc, #104] @ 6d818 <__cxa_atexit@plt+0x61b0c> │ │ │ │ @@ -100034,16 +100034,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 6d820 <__cxa_atexit@plt+0x61b14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01046290 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r7, #3 │ │ │ │ add r7, r7, r1, asr #1 │ │ │ │ @@ -100051,26 +100051,26 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #8] @ 6d860 <__cxa_atexit@plt+0x61b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r0, lsr #4 │ │ │ │ + mrseq r6, R12_usr │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r5], #-12 │ │ │ │ b 6d89c <__cxa_atexit@plt+0x61b90> │ │ │ │ - strdeq r6, [r4, -r4] │ │ │ │ + ldrdeq r6, [r4, -r4] │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov lr, r7 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -100255,29 +100255,29 @@ │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tstpeq r3, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tstpeq r3, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r8, ror r0 │ │ │ │ - smlabbeq r4, r4, r0, r6 │ │ │ │ - @ instruction: 0x0113f490 │ │ │ │ - tstpeq r3, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0113f4dc │ │ │ │ - tstpeq r3, r4, lsl #13 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + qaddeq r6, r8, r4 │ │ │ │ + tsteq r4, r4, rrx │ │ │ │ + tstpeq r3, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0113f4bc │ │ │ │ + tstpeq r3, r4, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - tstpeq r3, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - tsteq r4, r0, ror #30 │ │ │ │ - tsteq r4, ip, ror #30 │ │ │ │ - smlatbeq r4, ip, lr, r5 │ │ │ │ + tstpeq r3, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r0, asr #30 │ │ │ │ + tsteq r4, ip, asr #30 │ │ │ │ + smlabbeq r4, ip, lr, r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6dc7c <__cxa_atexit@plt+0x61f70> │ │ │ │ @@ -100317,17 +100317,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tstpeq r3, r8, ror #7 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r4, lsl #6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r4, ror #5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6dcdc <__cxa_atexit@plt+0x61fd0> │ │ │ │ @@ -100340,16 +100340,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113f290 │ │ │ │ - @ instruction: 0x01045d98 │ │ │ │ + tstpeq r3, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r8, ror sp │ │ │ │ andeq r1, r0, r9, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ bcc 6dd14 <__cxa_atexit@plt+0x62008> │ │ │ │ lsr r2, r3, #13 │ │ │ │ @@ -100409,20 +100409,20 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tstpeq r3, ip, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - tstpeq r3, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq r4, r0, ip, r5 │ │ │ │ - smlatbeq r4, ip, ip, r5 │ │ │ │ - tsteq r4, r4, ror ip │ │ │ │ + tstpeq r3, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r4, r0, ip, r5 │ │ │ │ + smlabbeq r4, ip, ip, r5 │ │ │ │ + tsteq r4, r4, asr ip │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ and r2, r3, #64512 @ 0xfc00 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ bne 6de70 <__cxa_atexit@plt+0x62164> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -100472,20 +100472,20 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tstpeq r3, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tstpeq r3, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01045b94 │ │ │ │ - smlatbeq r4, r0, fp, r5 │ │ │ │ - tsteq r4, r8, ror fp │ │ │ │ + tstpeq r3, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r4, r4, ror fp │ │ │ │ + smlabbeq r4, r0, fp, r5 │ │ │ │ + tsteq r4, r8, asr fp │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6df7c <__cxa_atexit@plt+0x62270> │ │ │ │ @@ -100511,21 +100511,21 @@ │ │ │ │ b b9208 <__cxa_atexit@plt+0xad4fc> │ │ │ │ ldr r3, [pc, #36] @ 6dfa8 <__cxa_atexit@plt+0x6229c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r3, ip, lsr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrheq pc, [r3, -r4] @ │ │ │ │ - smlatteq r4, ip, sl, r5 │ │ │ │ - strdeq r5, [r4, -r8] │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x0113f094 │ │ │ │ + smlabteq r4, ip, sl, r5 │ │ │ │ ldrdeq r5, [r4, -r8] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + @ instruction: 0x01045ab8 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6dfec <__cxa_atexit@plt+0x622e0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6dffc <__cxa_atexit@plt+0x622f0> │ │ │ │ @@ -100633,27 +100633,27 @@ │ │ │ │ orr r0, r0, #128 @ 0x80 │ │ │ │ strb r0, [sl, r9] │ │ │ │ add sl, r2, #4 │ │ │ │ str sl, [r5] │ │ │ │ mov r5, lr │ │ │ │ b 6d89c <__cxa_atexit@plt+0x61b90> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r4, r8, lsl #18 │ │ │ │ + smlatteq r4, r8, r8, r5 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 6d89c <__cxa_atexit@plt+0x61b90> │ │ │ │ - smlabteq r4, ip, r8, r5 │ │ │ │ + smlatbeq r4, ip, r8, r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6e25c <__cxa_atexit@plt+0x62550> │ │ │ │ @@ -100693,17 +100693,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsl #28 │ │ │ │ - tsteq r3, r4, lsr #26 │ │ │ │ - tsteq r3, ip, ror #26 │ │ │ │ + tsteq r3, r8, ror #27 │ │ │ │ + tsteq r3, r4, lsl #26 │ │ │ │ + tsteq r3, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e2bc <__cxa_atexit@plt+0x625b0> │ │ │ │ @@ -100716,15 +100716,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113ecb0 │ │ │ │ + @ instruction: 0x0113ec90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6e354 <__cxa_atexit@plt+0x62648> │ │ │ │ @@ -100759,18 +100759,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 6e37c <__cxa_atexit@plt+0x62670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #20] @ 6e380 <__cxa_atexit@plt+0x62674> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ - @ instruction: 0x0113ec98 │ │ │ │ + tsteq r3, r8, ror ip │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ - tsteq r3, ip, lsr ip │ │ │ │ - tsteq r4, r8, lsr r7 │ │ │ │ + tsteq r3, ip, lsl ip │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 6e3e0 <__cxa_atexit@plt+0x626d4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -100788,16 +100788,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #22 │ │ │ │ - tsteq r3, r0, lsr fp │ │ │ │ + tsteq r3, ip, lsr #22 │ │ │ │ + tsteq r3, r0, lsl fp │ │ │ │ strdeq r6, [r0, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 6e450 <__cxa_atexit@plt+0x62744> │ │ │ │ mov r0, r4 │ │ │ │ @@ -100816,16 +100816,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0113eadc │ │ │ │ - tsteq r3, r0, asr #21 │ │ │ │ + @ instruction: 0x0113eabc │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ tsteq r0, pc, ror r1 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 6e4c8 <__cxa_atexit@plt+0x627bc> │ │ │ │ @@ -100851,17 +100851,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr sl │ │ │ │ - tsteq r3, r4, lsl #24 │ │ │ │ - smlatteq r4, r4, r5, r5 │ │ │ │ + tsteq r3, r8, lsr sl │ │ │ │ + tsteq r3, r4, ror #23 │ │ │ │ + smlabteq r4, r4, r5, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 6e568 <__cxa_atexit@plt+0x6285c> │ │ │ │ ldr r3, [pc, #104] @ 6e578 <__cxa_atexit@plt+0x6286c> │ │ │ │ @@ -100890,16 +100890,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 6e580 <__cxa_atexit@plt+0x62874> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlabbeq r4, r0, r5, r5 │ │ │ │ - tsteq r4, r0, asr r5 │ │ │ │ + tsteq r4, r0, ror #10 │ │ │ │ + tsteq r4, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r7, #3 │ │ │ │ add r7, r7, r1, asr #1 │ │ │ │ @@ -100907,26 +100907,26 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #8] @ 6e5c0 <__cxa_atexit@plt+0x628b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r0, lsl r5 │ │ │ │ + strdeq r5, [r4, -r0] │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r5], #-12 │ │ │ │ b 6e5fc <__cxa_atexit@plt+0x628f0> │ │ │ │ - smlatteq r4, r4, r4, r5 │ │ │ │ + smlabteq r4, r4, r4, r5 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov lr, r7 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -101111,29 +101111,29 @@ │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - tsteq r3, r0, ror #17 │ │ │ │ + tsteq r3, r0, asr #17 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r3, ip, ror #17 │ │ │ │ - tsteq r4, r4, ror r3 │ │ │ │ - smlabbeq r4, r0, r3, r5 │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ - @ instruction: 0x0113e8dc │ │ │ │ - tsteq r3, ip, ror r7 │ │ │ │ - tsteq r3, r4, lsr #18 │ │ │ │ - tsteq r3, r0, asr #15 │ │ │ │ + tsteq r3, ip, asr #17 │ │ │ │ + tsteq r4, r4, asr r3 │ │ │ │ + tsteq r4, r0, ror #6 │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ + @ instruction: 0x0113e8bc │ │ │ │ + tsteq r3, ip, asr r7 │ │ │ │ + tsteq r3, r4, lsl #18 │ │ │ │ + tsteq r3, r0, lsr #15 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ - @ instruction: 0x0113e7d4 │ │ │ │ - tsteq r4, ip, asr r2 │ │ │ │ - tsteq r4, r8, ror #4 │ │ │ │ - tsteq r4, ip, asr #2 │ │ │ │ + @ instruction: 0x0113e7b4 │ │ │ │ + tsteq r4, ip, lsr r2 │ │ │ │ + tsteq r4, r8, asr #4 │ │ │ │ + tsteq r4, ip, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6e9dc <__cxa_atexit@plt+0x62cd0> │ │ │ │ @@ -101173,17 +101173,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsl #13 │ │ │ │ - tsteq r3, r4, lsr #11 │ │ │ │ - tsteq r3, ip, ror #11 │ │ │ │ + tsteq r3, r8, ror #12 │ │ │ │ + tsteq r3, r4, lsl #11 │ │ │ │ + tsteq r3, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ea3c <__cxa_atexit@plt+0x62d30> │ │ │ │ @@ -101196,16 +101196,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, lsr r5 │ │ │ │ - smlabbeq r4, r8, r0, r5 │ │ │ │ + tsteq r3, r0, lsl r5 │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ andeq r1, r0, r9, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ bcc 6ea74 <__cxa_atexit@plt+0x62d68> │ │ │ │ lsr r2, r3, #13 │ │ │ │ @@ -101265,20 +101265,20 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, ip, lsl #10 │ │ │ │ + tsteq r3, ip, ror #9 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq r3, r8, lsl r5 │ │ │ │ - @ instruction: 0x01044f9c │ │ │ │ - smlatbeq r4, r8, pc, r4 @ │ │ │ │ - tsteq r4, r4, ror #30 │ │ │ │ + @ instruction: 0x0113e4f8 │ │ │ │ + tsteq r4, ip, ror pc │ │ │ │ + smlabbeq r4, r8, pc, r4 @ │ │ │ │ + tsteq r4, r4, asr #30 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ and r2, r3, #64512 @ 0xfc00 │ │ │ │ cmp r2, #55296 @ 0xd800 │ │ │ │ bne 6ebd0 <__cxa_atexit@plt+0x62ec4> │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -101328,20 +101328,20 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0113e3f8 │ │ │ │ + @ instruction: 0x0113e3d8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r3, r0, lsl #8 │ │ │ │ - @ instruction: 0x01044e90 │ │ │ │ - @ instruction: 0x01044e9c │ │ │ │ - tsteq r4, r8, ror #28 │ │ │ │ + tsteq r3, r0, ror #7 │ │ │ │ + tsteq r4, r0, ror lr │ │ │ │ + tsteq r4, ip, ror lr │ │ │ │ + tsteq r4, r8, asr #28 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6ecdc <__cxa_atexit@plt+0x62fd0> │ │ │ │ @@ -101367,21 +101367,21 @@ │ │ │ │ b b9208 <__cxa_atexit@plt+0xad4fc> │ │ │ │ ldr r3, [pc, #36] @ 6ed08 <__cxa_atexit@plt+0x62ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, ip, asr #6 │ │ │ │ + tsteq r3, ip, lsr #6 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r4, asr r3 │ │ │ │ - smlatteq r4, r8, sp, r4 │ │ │ │ - strdeq r4, [r4, -r4] │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + tsteq r3, r4, lsr r3 │ │ │ │ smlabteq r4, r8, sp, r4 │ │ │ │ + ldrdeq r4, [r4, -r4] │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + smlatbeq r4, r8, sp, r4 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6ed4c <__cxa_atexit@plt+0x63040> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6ed5c <__cxa_atexit@plt+0x63050> │ │ │ │ @@ -101489,27 +101489,27 @@ │ │ │ │ orr r0, r0, #128 @ 0x80 │ │ │ │ strb r0, [sl, r9] │ │ │ │ add sl, r2, #4 │ │ │ │ str sl, [r5] │ │ │ │ mov r5, lr │ │ │ │ b 6e5fc <__cxa_atexit@plt+0x628f0> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - strdeq r4, [r4, -r8] │ │ │ │ + ldrdeq r4, [r4, -r8] │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 6e5fc <__cxa_atexit@plt+0x628f0> │ │ │ │ - tsteq r4, ip, ror #22 │ │ │ │ + tsteq r4, ip, asr #22 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 6efbc <__cxa_atexit@plt+0x632b0> │ │ │ │ @@ -101549,17 +101549,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsr #1 │ │ │ │ - tsteq r3, r4, asr #31 │ │ │ │ - tsteq r3, ip │ │ │ │ + tsteq r3, r8, lsl #1 │ │ │ │ + tsteq r3, r4, lsr #31 │ │ │ │ + tsteq r3, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6f01c <__cxa_atexit@plt+0x63310> │ │ │ │ @@ -101572,15 +101572,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, asr pc │ │ │ │ + tsteq r3, r0, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6f0b4 <__cxa_atexit@plt+0x633a8> │ │ │ │ @@ -101615,19 +101615,19 @@ │ │ │ │ ldr r7, [pc, #28] @ 6f0dc <__cxa_atexit@plt+0x633d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #20] @ 6f0e0 <__cxa_atexit@plt+0x633d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff534 │ │ │ │ - tsteq r3, r8, lsr pc │ │ │ │ + tsteq r3, r8, lsl pc │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ - @ instruction: 0x0113dedc │ │ │ │ - tsteq r4, r8, lsr #20 │ │ │ │ - tsteq r4, r0, lsr #20 │ │ │ │ + @ instruction: 0x0113debc │ │ │ │ + tsteq r4, r8, lsl #20 │ │ │ │ + tsteq r4, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 6f144 <__cxa_atexit@plt+0x63438> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -101645,27 +101645,27 @@ │ │ │ │ ldr r8, [pc, #28] @ 6f154 <__cxa_atexit@plt+0x63448> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #27 │ │ │ │ + tsteq r3, r8, asr #27 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ smlabbeq r0, r2, r4, r5 │ │ │ │ - smlatbeq r4, ip, r9, r4 │ │ │ │ + smlabbeq r4, ip, r9, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6f17c <__cxa_atexit@plt+0x63470> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r3, r4, lsl #30 │ │ │ │ + tsteq r3, r4, ror #29 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6f428 <__cxa_atexit@plt+0x6371c> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -101868,32 +101868,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, ip, lsl #23 │ │ │ │ - @ instruction: 0x0113dbf4 │ │ │ │ - tsteq r3, r8, lsr #24 │ │ │ │ + tsteq r3, ip, ror #22 │ │ │ │ + @ instruction: 0x0113dbd4 │ │ │ │ + tsteq r3, r8, lsl #24 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tsteq r3, r4, lsl ip │ │ │ │ + @ instruction: 0x0113dbf4 │ │ │ │ + tsteq r3, ip, ror #24 │ │ │ │ tsteq r3, ip, lsl #25 │ │ │ │ - tsteq r3, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r3, r0, asr #27 │ │ │ │ - @ instruction: 0x0113dcd8 │ │ │ │ - tsteq r3, r0, asr sp │ │ │ │ + tsteq r3, r0, lsr #27 │ │ │ │ + @ instruction: 0x0113dcb8 │ │ │ │ + tsteq r3, r0, lsr sp │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r3, r0, lsr lr │ │ │ │ - strdeq r4, [r4, -r8] │ │ │ │ - tsteq r3, ip, asr #26 │ │ │ │ - tsteq r3, r0, ror ip │ │ │ │ - tsteq r3, ip, ror #25 │ │ │ │ + tsteq r3, r0, lsl lr │ │ │ │ + ldrdeq r4, [r4, -r8] │ │ │ │ + tsteq r3, ip, lsr #26 │ │ │ │ + tsteq r3, r0, asr ip │ │ │ │ + tsteq r3, ip, asr #25 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -101929,17 +101929,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 6f5c8 <__cxa_atexit@plt+0x638bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r3, r8, lsl #21 │ │ │ │ - tsteq r3, ip, asr #21 │ │ │ │ - @ instruction: 0x0113d9d8 │ │ │ │ + tsteq r3, r8, ror #20 │ │ │ │ + tsteq r3, ip, lsr #21 │ │ │ │ + @ instruction: 0x0113d9b8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -101973,17 +101973,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 6f678 <__cxa_atexit@plt+0x6396c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, ip, ror #18 │ │ │ │ - tsteq r3, r4, ror #19 │ │ │ │ - @ instruction: 0x0113d9fc │ │ │ │ + tsteq r3, ip, asr #18 │ │ │ │ + tsteq r3, r4, asr #19 │ │ │ │ + @ instruction: 0x0113d9dc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -102012,17 +102012,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 6f714 <__cxa_atexit@plt+0x63a08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, lsr r9 │ │ │ │ - tsteq r3, ip, lsr #17 │ │ │ │ - tsteq r3, r8, ror r9 │ │ │ │ + tsteq r3, r8, lsl r9 │ │ │ │ + tsteq r3, ip, lsl #17 │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -102062,17 +102062,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 6f7dc <__cxa_atexit@plt+0x63ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, ip, ror r8 │ │ │ │ - @ instruction: 0x0113d8b4 │ │ │ │ - tsteq r3, r4, asr #15 │ │ │ │ + tsteq r3, ip, asr r8 │ │ │ │ + @ instruction: 0x0113d894 │ │ │ │ + tsteq r3, r4, lsr #15 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -102186,23 +102186,23 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 6f9b0 <__cxa_atexit@plt+0x63ca4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, r0, asr #14 │ │ │ │ - tsteq r3, r4, asr r7 │ │ │ │ - tsteq r3, r4, lsr #15 │ │ │ │ - @ instruction: 0x0113d6d0 │ │ │ │ - tsteq r3, r4, ror #13 │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ - @ instruction: 0x0113d790 │ │ │ │ - tsteq r3, ip, lsr #15 │ │ │ │ - @ instruction: 0x0113d7f8 │ │ │ │ + tsteq r3, r0, lsr #14 │ │ │ │ + tsteq r3, r4, lsr r7 │ │ │ │ + tsteq r3, r4, lsl #15 │ │ │ │ + @ instruction: 0x0113d6b0 │ │ │ │ + tsteq r3, r4, asr #13 │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ + tsteq r3, r0, ror r7 │ │ │ │ + tsteq r3, ip, lsl #15 │ │ │ │ + @ instruction: 0x0113d7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 6fa64 <__cxa_atexit@plt+0x63d58> │ │ │ │ cmp r3, #3 │ │ │ │ bne 6faa8 <__cxa_atexit@plt+0x63d9c> │ │ │ │ @@ -102281,23 +102281,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 6fb30 <__cxa_atexit@plt+0x63e24> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, lsl #11 │ │ │ │ - tsteq r3, r0, lsl r6 │ │ │ │ - @ instruction: 0x0113d59c │ │ │ │ + tsteq r3, r4, ror #10 │ │ │ │ @ instruction: 0x0113d5f0 │ │ │ │ + tsteq r3, ip, ror r5 │ │ │ │ + @ instruction: 0x0113d5d0 │ │ │ │ + tsteq r3, r4, lsl #12 │ │ │ │ + tsteq r3, r4, asr r6 │ │ │ │ tsteq r3, r4, lsr #12 │ │ │ │ - tsteq r3, r4, ror r6 │ │ │ │ - tsteq r3, r4, asr #12 │ │ │ │ - tsteq r3, ip, lsr #12 │ │ │ │ - smlabteq r4, r8, pc, r3 @ │ │ │ │ + tsteq r3, ip, lsl #12 │ │ │ │ + smlatbeq r4, r8, pc, r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 6fba4 <__cxa_atexit@plt+0x63e98> │ │ │ │ @@ -102313,16 +102313,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 6fbbc <__cxa_atexit@plt+0x63eb0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r4, ip, pc, r3 @ │ │ │ │ - tsteq r4, r8, ror #30 │ │ │ │ + tsteq r4, ip, ror #30 │ │ │ │ + tsteq r4, r8, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6fc7c <__cxa_atexit@plt+0x63f70> │ │ │ │ @@ -102364,19 +102364,19 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b b8cf4 <__cxa_atexit@plt+0xacfe8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, lsl pc │ │ │ │ - tsteq r4, r4, lsl pc │ │ │ │ - @ instruction: 0x0113d494 │ │ │ │ - tsteq r3, r0, lsr #7 │ │ │ │ - @ instruction: 0x0113d3fc │ │ │ │ + strdeq r3, [r4, -ip] │ │ │ │ + strdeq r3, [r4, -r4] │ │ │ │ + tsteq r3, r4, ror r4 │ │ │ │ + tsteq r3, r0, lsl #7 │ │ │ │ + @ instruction: 0x0113d3dc │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6ff48 <__cxa_atexit@plt+0x6423c> │ │ │ │ @@ -102580,32 +102580,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, ip, rrx │ │ │ │ - ldrsbeq sp, [r3, -r4] │ │ │ │ - tsteq r3, r8, lsl #2 │ │ │ │ + tsteq r3, ip, asr #32 │ │ │ │ + ldrheq sp, [r3, -r4] │ │ │ │ + tsteq r3, r8, ror #1 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - ldrsheq sp, [r3, -r4] │ │ │ │ + ldrsbeq sp, [r3, -r4] │ │ │ │ + tsteq r3, ip, asr #2 │ │ │ │ tsteq r3, ip, ror #2 │ │ │ │ - tsteq r3, ip, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r3, r0, lsr #5 │ │ │ │ - @ instruction: 0x0113d1b8 │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ + tsteq r3, r0, lsl #5 │ │ │ │ + @ instruction: 0x0113d198 │ │ │ │ + tsteq r3, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r3, r0, lsl r3 │ │ │ │ - strdeq r3, [r4, -r4] │ │ │ │ - tsteq r3, ip, lsr #4 │ │ │ │ - tsteq r3, r0, asr r1 │ │ │ │ - tsteq r3, ip, asr #3 │ │ │ │ + @ instruction: 0x0113d2f0 │ │ │ │ + ldrdeq r3, [r4, -r4] │ │ │ │ + tsteq r3, ip, lsl #4 │ │ │ │ + tsteq r3, r0, lsr r1 │ │ │ │ + tsteq r3, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -102641,17 +102641,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 700e8 <__cxa_atexit@plt+0x643dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r3, r8, ror #30 │ │ │ │ - tsteq r3, ip, lsr #31 │ │ │ │ - @ instruction: 0x0113ceb8 │ │ │ │ + tsteq r3, r8, asr #30 │ │ │ │ + tsteq r3, ip, lsl #31 │ │ │ │ + @ instruction: 0x0113ce98 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -102685,17 +102685,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 70198 <__cxa_atexit@plt+0x6448c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, ip, asr #28 │ │ │ │ - tsteq r3, r4, asr #29 │ │ │ │ - @ instruction: 0x0113cedc │ │ │ │ + tsteq r3, ip, lsr #28 │ │ │ │ + tsteq r3, r4, lsr #29 │ │ │ │ + @ instruction: 0x0113cebc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -102724,17 +102724,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 70234 <__cxa_atexit@plt+0x64528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, lsl lr │ │ │ │ - tsteq r3, ip, lsl #27 │ │ │ │ - tsteq r3, r8, asr lr │ │ │ │ + @ instruction: 0x0113cdf8 │ │ │ │ + tsteq r3, ip, ror #26 │ │ │ │ + tsteq r3, r8, lsr lr │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -102774,17 +102774,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 702fc <__cxa_atexit@plt+0x645f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, ip, asr sp │ │ │ │ - @ instruction: 0x0113cd94 │ │ │ │ - tsteq r3, r4, lsr #25 │ │ │ │ + tsteq r3, ip, lsr sp │ │ │ │ + tsteq r3, r4, ror sp │ │ │ │ + tsteq r3, r4, lsl #25 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -102898,23 +102898,23 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 704d0 <__cxa_atexit@plt+0x647c4> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, r0, lsr #24 │ │ │ │ - tsteq r3, r4, lsr ip │ │ │ │ - tsteq r3, r4, lsl #25 │ │ │ │ - @ instruction: 0x0113cbb0 │ │ │ │ - tsteq r3, r4, asr #23 │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ - tsteq r3, r0, ror ip │ │ │ │ - tsteq r3, ip, lsl #25 │ │ │ │ - @ instruction: 0x0113ccd8 │ │ │ │ + tsteq r3, r0, lsl #24 │ │ │ │ + tsteq r3, r4, lsl ip │ │ │ │ + tsteq r3, r4, ror #24 │ │ │ │ + @ instruction: 0x0113cb90 │ │ │ │ + tsteq r3, r4, lsr #23 │ │ │ │ + @ instruction: 0x0113cbf0 │ │ │ │ + tsteq r3, r0, asr ip │ │ │ │ + tsteq r3, ip, ror #24 │ │ │ │ + @ instruction: 0x0113ccb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 70588 <__cxa_atexit@plt+0x6487c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 705cc <__cxa_atexit@plt+0x648c0> │ │ │ │ @@ -102992,22 +102992,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 7064c <__cxa_atexit@plt+0x64940> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, ror #20 │ │ │ │ + tsteq r3, r0, asr #20 │ │ │ │ + @ instruction: 0x0113cad0 │ │ │ │ @ instruction: 0x0113caf0 │ │ │ │ - tsteq r3, r0, lsl fp │ │ │ │ - @ instruction: 0x0113cad4 │ │ │ │ - tsteq r3, r4, asr fp │ │ │ │ - tsteq r3, r0, lsr #22 │ │ │ │ - tsteq r3, r8, lsl #22 │ │ │ │ - @ instruction: 0x010434b0 │ │ │ │ + @ instruction: 0x0113cab4 │ │ │ │ + tsteq r3, r4, lsr fp │ │ │ │ + tsteq r3, r0, lsl #22 │ │ │ │ + tsteq r3, r8, ror #21 │ │ │ │ + @ instruction: 0x01043490 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 706bc <__cxa_atexit@plt+0x649b0> │ │ │ │ @@ -103023,16 +103023,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 706d4 <__cxa_atexit@plt+0x649c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabbeq r4, r0, r4, r3 │ │ │ │ - tsteq r4, r0, asr r4 │ │ │ │ + tsteq r4, r0, ror #8 │ │ │ │ + tsteq r4, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70794 <__cxa_atexit@plt+0x64a88> │ │ │ │ @@ -103074,19 +103074,19 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b b8cf4 <__cxa_atexit@plt+0xacfe8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl #8 │ │ │ │ - strdeq r3, [r4, -ip] │ │ │ │ - tsteq r3, ip, ror r9 │ │ │ │ - tsteq r3, r8, lsl #17 │ │ │ │ - tsteq r3, r4, ror #17 │ │ │ │ + smlatteq r4, r4, r3, r3 │ │ │ │ + ldrdeq r3, [r4, -ip] │ │ │ │ + tsteq r3, ip, asr r9 │ │ │ │ + tsteq r3, r8, ror #16 │ │ │ │ + tsteq r3, r4, asr #17 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 70814 <__cxa_atexit@plt+0x64b08> │ │ │ │ mov r0, r4 │ │ │ │ @@ -103105,16 +103105,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl r7 │ │ │ │ - @ instruction: 0x0113c6fc │ │ │ │ + @ instruction: 0x0113c6f8 │ │ │ │ + @ instruction: 0x0113c6dc │ │ │ │ smlatbeq r0, r4, sp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 70884 <__cxa_atexit@plt+0x64b78> │ │ │ │ mov r0, r4 │ │ │ │ @@ -103133,18 +103133,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #13 │ │ │ │ - tsteq r3, ip, lsl #13 │ │ │ │ + tsteq r3, r8, lsl #13 │ │ │ │ + tsteq r3, ip, ror #12 │ │ │ │ tsteq r0, fp, lsr #26 │ │ │ │ - ldrdeq r3, [r4, -r8] │ │ │ │ + @ instruction: 0x010432b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 70914 <__cxa_atexit@plt+0x64c08> │ │ │ │ ldr r3, [pc, #104] @ 70924 <__cxa_atexit@plt+0x64c18> │ │ │ │ @@ -103173,16 +103173,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7092c <__cxa_atexit@plt+0x64c20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r4, r4, ror r2 │ │ │ │ - tsteq r4, r4, asr #4 │ │ │ │ + tsteq r4, r4, asr r2 │ │ │ │ + tsteq r4, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r7, #3 │ │ │ │ add r7, r7, r1, asr #2 │ │ │ │ @@ -103190,15 +103190,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #8] @ 7096c <__cxa_atexit@plt+0x64c60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r4, r4, lsl #4 │ │ │ │ + smlatteq r4, r4, r1, r3 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ @@ -103271,20 +103271,20 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ + tsteq r3, r8, ror r5 │ │ │ │ @ instruction: 0x0113c598 │ │ │ │ - @ instruction: 0x0113c5b8 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - ldrdeq r3, [r4, -r0] │ │ │ │ - ldrdeq r3, [r4, -ip] │ │ │ │ - @ instruction: 0x01042fb0 │ │ │ │ + strheq r3, [r4, -r0] │ │ │ │ + strheq r3, [r4, -ip] │ │ │ │ + @ instruction: 0x01042f90 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 70b78 <__cxa_atexit@plt+0x64e6c> │ │ │ │ @@ -103324,17 +103324,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, ip, ror #9 │ │ │ │ - tsteq r3, r8, lsl #8 │ │ │ │ - tsteq r3, r0, asr r4 │ │ │ │ + tsteq r3, ip, asr #9 │ │ │ │ + tsteq r3, r8, ror #7 │ │ │ │ + tsteq r3, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70bd8 <__cxa_atexit@plt+0x64ecc> │ │ │ │ @@ -103347,16 +103347,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113c394 │ │ │ │ - smlabbeq r4, ip, pc, r2 @ │ │ │ │ + tsteq r3, r4, ror r3 │ │ │ │ + tsteq r4, ip, ror #30 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70c58 <__cxa_atexit@plt+0x64f4c> │ │ │ │ @@ -103382,21 +103382,21 @@ │ │ │ │ b b9208 <__cxa_atexit@plt+0xad4fc> │ │ │ │ ldr r3, [pc, #36] @ 70c84 <__cxa_atexit@plt+0x64f78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0113c3d0 │ │ │ │ + @ instruction: 0x0113c3b0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0113c3d8 │ │ │ │ - tsteq r4, r4, lsl #30 │ │ │ │ - tsteq r4, r0, lsl pc │ │ │ │ + @ instruction: 0x0113c3b8 │ │ │ │ + smlatteq r4, r4, lr, r2 │ │ │ │ + strdeq r2, [r4, -r0] │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlatteq r4, ip, lr, r2 │ │ │ │ + smlabteq r4, ip, lr, r2 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 70cc8 <__cxa_atexit@plt+0x64fbc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 70ce4 <__cxa_atexit@plt+0x64fd8> │ │ │ │ @@ -103502,27 +103502,27 @@ │ │ │ │ orr r1, r1, #128 @ 0x80 │ │ │ │ strb r1, [r9, lr] │ │ │ │ add r9, r0, #4 │ │ │ │ mov r8, fp │ │ │ │ str r9, [r5] │ │ │ │ b 709a0 <__cxa_atexit@plt+0x64c94> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r4, r4, lsr #26 │ │ │ │ + tsteq r4, r4, lsl #26 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 709a0 <__cxa_atexit@plt+0x64c94> │ │ │ │ - strdeq r2, [r4, -r8] │ │ │ │ + ldrdeq r2, [r4, -r8] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 70f30 <__cxa_atexit@plt+0x65224> │ │ │ │ @@ -103562,17 +103562,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r4, lsr r1 │ │ │ │ - tsteq r3, r0, asr r0 │ │ │ │ - @ instruction: 0x0113c098 │ │ │ │ + tsteq r3, r4, lsl r1 │ │ │ │ + tsteq r3, r0, lsr r0 │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 70f90 <__cxa_atexit@plt+0x65284> │ │ │ │ @@ -103585,15 +103585,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113bfdc │ │ │ │ + @ instruction: 0x0113bfbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 71028 <__cxa_atexit@plt+0x6531c> │ │ │ │ @@ -103628,18 +103628,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 71050 <__cxa_atexit@plt+0x65344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #20] @ 71054 <__cxa_atexit@plt+0x65348> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - tsteq r3, r4, asr #31 │ │ │ │ + tsteq r3, r4, lsr #31 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - tsteq r3, r8, ror #30 │ │ │ │ - tsteq r4, r4, asr fp │ │ │ │ + tsteq r3, r8, asr #30 │ │ │ │ + tsteq r4, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 710b4 <__cxa_atexit@plt+0x653a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -103657,16 +103657,16 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ - tsteq r3, ip, asr lr │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ + tsteq r3, ip, lsr lr │ │ │ │ smlatteq r0, sp, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 71124 <__cxa_atexit@plt+0x65418> │ │ │ │ mov r0, r4 │ │ │ │ @@ -103685,18 +103685,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 6d4c4 <__cxa_atexit@plt+0x617b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #28 │ │ │ │ - tsteq r3, ip, ror #27 │ │ │ │ + tsteq r3, r8, ror #27 │ │ │ │ + tsteq r3, ip, asr #27 │ │ │ │ tsteq r0, r4, ror r4 │ │ │ │ - smlabbeq r4, r8, sl, r2 │ │ │ │ + tsteq r4, r8, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 711b4 <__cxa_atexit@plt+0x654a8> │ │ │ │ ldr r3, [pc, #104] @ 711c4 <__cxa_atexit@plt+0x654b8> │ │ │ │ @@ -103725,16 +103725,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 711cc <__cxa_atexit@plt+0x654c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r4, r4, lsr #20 │ │ │ │ - strdeq r2, [r4, -r4] │ │ │ │ + tsteq r4, r4, lsl #20 │ │ │ │ + ldrdeq r2, [r4, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ mov r7, #3 │ │ │ │ add r7, r7, r1, asr #2 │ │ │ │ @@ -103742,15 +103742,15 @@ │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ ldr r3, [pc, #8] @ 7120c <__cxa_atexit@plt+0x65500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x010429b4 │ │ │ │ + @ instruction: 0x01042994 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-4] │ │ │ │ @@ -103824,20 +103824,20 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0113bcd4 │ │ │ │ @ instruction: 0x0113bcf4 │ │ │ │ - tsteq r3, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - smlabbeq r4, r4, r8, r2 │ │ │ │ - @ instruction: 0x01042890 │ │ │ │ - tsteq r4, ip, lsl #14 │ │ │ │ + tsteq r4, r4, ror #16 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ + smlatteq r4, ip, r6, r2 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7141c <__cxa_atexit@plt+0x65710> │ │ │ │ @@ -103877,17 +103877,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, asr #24 │ │ │ │ - tsteq r3, r4, ror #22 │ │ │ │ - tsteq r3, ip, lsr #23 │ │ │ │ + tsteq r3, r8, lsr #24 │ │ │ │ + tsteq r3, r4, asr #22 │ │ │ │ + tsteq r3, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7147c <__cxa_atexit@plt+0x65770> │ │ │ │ @@ -103900,16 +103900,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113baf0 │ │ │ │ - tsteq r4, r8, lsr r7 │ │ │ │ + @ instruction: 0x0113bad0 │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 714fc <__cxa_atexit@plt+0x657f0> │ │ │ │ @@ -103935,21 +103935,21 @@ │ │ │ │ b b9208 <__cxa_atexit@plt+0xad4fc> │ │ │ │ ldr r3, [pc, #36] @ 71528 <__cxa_atexit@plt+0x6581c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, ip, lsr #22 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r4, lsr fp │ │ │ │ - @ instruction: 0x010426b8 │ │ │ │ - smlabteq r4, r4, r6, r2 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ + tsteq r3, r4, lsl fp │ │ │ │ @ instruction: 0x01042698 │ │ │ │ + smlatbeq r4, r4, r6, r2 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + tsteq r4, r8, ror r6 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 7156c <__cxa_atexit@plt+0x65860> │ │ │ │ cmp r3, #3 │ │ │ │ bne 71588 <__cxa_atexit@plt+0x6587c> │ │ │ │ @@ -104055,27 +104055,27 @@ │ │ │ │ orr r1, r1, #128 @ 0x80 │ │ │ │ strb r1, [r9, lr] │ │ │ │ add r9, r0, #4 │ │ │ │ mov r8, fp │ │ │ │ str r9, [r5] │ │ │ │ b 71240 <__cxa_atexit@plt+0x65534> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrdeq r2, [r4, -r0] │ │ │ │ + @ instruction: 0x010424b0 │ │ │ │ andeq r0, r0, r7, ror #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #20] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ b 71240 <__cxa_atexit@plt+0x65534> │ │ │ │ - tsteq r4, r4, asr r3 │ │ │ │ + tsteq r4, r4, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 717d4 <__cxa_atexit@plt+0x65ac8> │ │ │ │ @@ -104115,17 +104115,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0113b890 │ │ │ │ - tsteq r3, ip, lsr #15 │ │ │ │ - @ instruction: 0x0113b7f4 │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ + tsteq r3, ip, lsl #15 │ │ │ │ + @ instruction: 0x0113b7d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 71834 <__cxa_atexit@plt+0x65b28> │ │ │ │ @@ -104138,15 +104138,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsr r7 │ │ │ │ + tsteq r3, r8, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 718cc <__cxa_atexit@plt+0x65bc0> │ │ │ │ @@ -104181,18 +104181,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 718f4 <__cxa_atexit@plt+0x65be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #20] @ 718f8 <__cxa_atexit@plt+0x65bec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - tsteq r3, r0, lsr #14 │ │ │ │ + tsteq r3, r0, lsl #14 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ - tsteq r3, r4, asr #13 │ │ │ │ - mrseq r2, LR_abt │ │ │ │ + tsteq r3, r4, lsr #13 │ │ │ │ + smlatteq r4, r0, r2, r2 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 71ba4 <__cxa_atexit@plt+0x65e98> │ │ │ │ cmp sl, r9 │ │ │ │ @@ -104395,32 +104395,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, r0, lsl r4 │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ - tsteq r3, ip, lsr #9 │ │ │ │ + @ instruction: 0x0113b3f0 │ │ │ │ + tsteq r3, r8, asr r4 │ │ │ │ + tsteq r3, ip, lsl #9 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0113b498 │ │ │ │ + tsteq r3, r8, ror r4 │ │ │ │ + @ instruction: 0x0113b4f0 │ │ │ │ tsteq r3, r0, lsl r5 │ │ │ │ - tsteq r3, r0, lsr r5 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r3, r4, asr #12 │ │ │ │ - tsteq r3, ip, asr r5 │ │ │ │ - @ instruction: 0x0113b5d4 │ │ │ │ + tsteq r3, r4, lsr #12 │ │ │ │ + tsteq r3, ip, lsr r5 │ │ │ │ + @ instruction: 0x0113b5b4 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0113b6b4 │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ - @ instruction: 0x0113b5d0 │ │ │ │ - @ instruction: 0x0113b4f4 │ │ │ │ - tsteq r3, r0, ror r5 │ │ │ │ + @ instruction: 0x0113b694 │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ + @ instruction: 0x0113b5b0 │ │ │ │ + @ instruction: 0x0113b4d4 │ │ │ │ + tsteq r3, r0, asr r5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -104456,17 +104456,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 71d44 <__cxa_atexit@plt+0x66038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r3, ip, lsl #6 │ │ │ │ - tsteq r3, r0, asr r3 │ │ │ │ - tsteq r3, ip, asr r2 │ │ │ │ + tsteq r3, ip, ror #5 │ │ │ │ + tsteq r3, r0, lsr r3 │ │ │ │ + tsteq r3, ip, lsr r2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -104500,17 +104500,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 71df4 <__cxa_atexit@plt+0x660e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0113b1f0 │ │ │ │ - tsteq r3, r8, ror #4 │ │ │ │ - tsteq r3, r0, lsl #5 │ │ │ │ + @ instruction: 0x0113b1d0 │ │ │ │ + tsteq r3, r8, asr #4 │ │ │ │ + tsteq r3, r0, ror #4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -104539,17 +104539,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 71e90 <__cxa_atexit@plt+0x66184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0113b1bc │ │ │ │ - tsteq r3, r0, lsr r1 │ │ │ │ - @ instruction: 0x0113b1fc │ │ │ │ + @ instruction: 0x0113b19c │ │ │ │ + tsteq r3, r0, lsl r1 │ │ │ │ + @ instruction: 0x0113b1dc │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -104589,17 +104589,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 71f58 <__cxa_atexit@plt+0x6624c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, r0, lsl #2 │ │ │ │ - tsteq r3, r8, lsr r1 │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ + tsteq r3, r0, ror #1 │ │ │ │ + tsteq r3, r8, lsl r1 │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -104713,23 +104713,23 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 7212c <__cxa_atexit@plt+0x66420> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - tsteq r3, r4, asr #31 │ │ │ │ - @ instruction: 0x0113afd8 │ │ │ │ - tsteq r3, r8, lsr #32 │ │ │ │ - tsteq r3, r4, asr pc │ │ │ │ - tsteq r3, r8, ror #30 │ │ │ │ - @ instruction: 0x0113afb4 │ │ │ │ - tsteq r3, r4, lsl r0 │ │ │ │ - tsteq r3, r0, lsr r0 │ │ │ │ - tsteq r3, ip, ror r0 │ │ │ │ + tsteq r3, r4, lsr #31 │ │ │ │ + @ instruction: 0x0113afb8 │ │ │ │ + tsteq r3, r8 │ │ │ │ + tsteq r3, r4, lsr pc │ │ │ │ + tsteq r3, r8, asr #30 │ │ │ │ + @ instruction: 0x0113af94 │ │ │ │ + @ instruction: 0x0113aff4 │ │ │ │ + tsteq r3, r0, lsl r0 │ │ │ │ + tsteq r3, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 721f8 <__cxa_atexit@plt+0x664ec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 7223c <__cxa_atexit@plt+0x66530> │ │ │ │ @@ -104788,21 +104788,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 7225c <__cxa_atexit@plt+0x66550> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0113adf0 │ │ │ │ - @ instruction: 0x0113aeb0 │ │ │ │ - @ instruction: 0x0113ae98 │ │ │ │ - tsteq r3, ip, lsl #29 │ │ │ │ - @ instruction: 0x0113ae9c │ │ │ │ - @ instruction: 0x0113aef4 │ │ │ │ - smlatbeq r4, r4, r8, r1 │ │ │ │ + @ instruction: 0x0113add0 │ │ │ │ + @ instruction: 0x0113ae90 │ │ │ │ + tsteq r3, r8, ror lr │ │ │ │ + tsteq r3, ip, ror #28 │ │ │ │ + tsteq r3, ip, ror lr │ │ │ │ + @ instruction: 0x0113aed4 │ │ │ │ + smlabbeq r4, r4, r8, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 722c8 <__cxa_atexit@plt+0x665bc> │ │ │ │ @@ -104818,16 +104818,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 722e0 <__cxa_atexit@plt+0x665d4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ - tsteq r4, r4, asr #16 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ + tsteq r4, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 723a0 <__cxa_atexit@plt+0x66694> │ │ │ │ @@ -104869,19 +104869,19 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b b8cf4 <__cxa_atexit@plt+0xacfe8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r1, [r4, -r8] │ │ │ │ - strdeq r1, [r4, -r0] │ │ │ │ - tsteq r3, r0, ror sp │ │ │ │ - tsteq r3, ip, ror ip │ │ │ │ - @ instruction: 0x0113acd8 │ │ │ │ + ldrdeq r1, [r4, -r8] │ │ │ │ + ldrdeq r1, [r4, -r0] │ │ │ │ + tsteq r3, r0, asr sp │ │ │ │ + tsteq r3, ip, asr ip │ │ │ │ + @ instruction: 0x0113acb8 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7266c <__cxa_atexit@plt+0x66960> │ │ │ │ @@ -105085,32 +105085,32 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, r8, asr #18 │ │ │ │ - @ instruction: 0x0113a9b0 │ │ │ │ - tsteq r3, r4, ror #19 │ │ │ │ + tsteq r3, r8, lsr #18 │ │ │ │ + @ instruction: 0x0113a990 │ │ │ │ + tsteq r3, r4, asr #19 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0113a9d0 │ │ │ │ + @ instruction: 0x0113a9b0 │ │ │ │ + tsteq r3, r8, lsr #20 │ │ │ │ tsteq r3, r8, asr #20 │ │ │ │ - tsteq r3, r8, ror #20 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ - @ instruction: 0x0113aa94 │ │ │ │ - tsteq r3, ip, lsl #22 │ │ │ │ + tsteq r3, ip, asr fp │ │ │ │ + tsteq r3, r4, ror sl │ │ │ │ + tsteq r3, ip, ror #21 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r3, ip, ror #23 │ │ │ │ - @ instruction: 0x01041590 │ │ │ │ - tsteq r3, r8, lsl #22 │ │ │ │ - tsteq r3, ip, lsr #20 │ │ │ │ - tsteq r3, r8, lsr #21 │ │ │ │ + tsteq r3, ip, asr #23 │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ + tsteq r3, r8, ror #21 │ │ │ │ + tsteq r3, ip, lsl #20 │ │ │ │ + tsteq r3, r8, lsl #21 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105146,17 +105146,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 7280c <__cxa_atexit@plt+0x66b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r3, r4, asr #16 │ │ │ │ - tsteq r3, r8, lsl #17 │ │ │ │ - @ instruction: 0x0113a794 │ │ │ │ + tsteq r3, r4, lsr #16 │ │ │ │ + tsteq r3, r8, ror #16 │ │ │ │ + tsteq r3, r4, ror r7 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -105190,17 +105190,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 728bc <__cxa_atexit@plt+0x66bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, lsr #14 │ │ │ │ - tsteq r3, r0, lsr #15 │ │ │ │ - @ instruction: 0x0113a7b8 │ │ │ │ + tsteq r3, r8, lsl #14 │ │ │ │ + tsteq r3, r0, lsl #15 │ │ │ │ + @ instruction: 0x0113a798 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -105229,17 +105229,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 72958 <__cxa_atexit@plt+0x66c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0113a6f4 │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ - tsteq r3, r4, lsr r7 │ │ │ │ + @ instruction: 0x0113a6d4 │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ + tsteq r3, r4, lsl r7 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -105279,17 +105279,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 72a20 <__cxa_atexit@plt+0x66d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r3, r8, lsr r6 │ │ │ │ - tsteq r3, r0, ror r6 │ │ │ │ - tsteq r3, r0, lsl #11 │ │ │ │ + tsteq r3, r8, lsl r6 │ │ │ │ + tsteq r3, r0, asr r6 │ │ │ │ + tsteq r3, r0, ror #10 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -105403,23 +105403,23 @@ │ │ │ │ mov r6, #28 │ │ │ │ b 72bf4 <__cxa_atexit@plt+0x66ee8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0113a4fc │ │ │ │ - tsteq r3, r0, lsl r5 │ │ │ │ - tsteq r3, r0, ror #10 │ │ │ │ - tsteq r3, ip, lsl #9 │ │ │ │ - tsteq r3, r0, lsr #9 │ │ │ │ - tsteq r3, ip, ror #9 │ │ │ │ - tsteq r3, ip, asr #10 │ │ │ │ - tsteq r3, r8, ror #10 │ │ │ │ - @ instruction: 0x0113a5b4 │ │ │ │ + @ instruction: 0x0113a4dc │ │ │ │ + @ instruction: 0x0113a4f0 │ │ │ │ + tsteq r3, r0, asr #10 │ │ │ │ + tsteq r3, ip, ror #8 │ │ │ │ + tsteq r3, r0, lsl #9 │ │ │ │ + tsteq r3, ip, asr #9 │ │ │ │ + tsteq r3, ip, lsr #10 │ │ │ │ + tsteq r3, r8, asr #10 │ │ │ │ + @ instruction: 0x0113a594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 72cc0 <__cxa_atexit@plt+0x66fb4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 72d04 <__cxa_atexit@plt+0x66ff8> │ │ │ │ @@ -105478,21 +105478,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 72d24 <__cxa_atexit@plt+0x67018> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsr #6 │ │ │ │ - tsteq r3, r8, ror #7 │ │ │ │ - @ instruction: 0x0113a3d0 │ │ │ │ - tsteq r3, r4, asr #7 │ │ │ │ - @ instruction: 0x0113a3d8 │ │ │ │ - tsteq r3, ip, lsr #8 │ │ │ │ - ldrdeq r0, [r4, -ip] │ │ │ │ + tsteq r3, r8, lsl #6 │ │ │ │ + tsteq r3, r8, asr #7 │ │ │ │ + @ instruction: 0x0113a3b0 │ │ │ │ + tsteq r3, r4, lsr #7 │ │ │ │ + @ instruction: 0x0113a3b8 │ │ │ │ + tsteq r3, ip, lsl #8 │ │ │ │ + @ instruction: 0x01040dbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 72d90 <__cxa_atexit@plt+0x67084> │ │ │ │ @@ -105508,16 +105508,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 72da8 <__cxa_atexit@plt+0x6709c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r4, ip, ror #28 │ │ │ │ - tsteq r4, ip, ror sp │ │ │ │ + tsteq r4, ip, asr #28 │ │ │ │ + tsteq r4, ip, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 72e68 <__cxa_atexit@plt+0x6715c> │ │ │ │ @@ -105559,19 +105559,19 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b b8cf4 <__cxa_atexit@plt+0xacfe8> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r0, lsr sp │ │ │ │ - tsteq r4, r8, lsr #26 │ │ │ │ - tsteq r3, r8, lsr #5 │ │ │ │ - @ instruction: 0x0113a1b4 │ │ │ │ - tsteq r3, r0, lsl r2 │ │ │ │ + tsteq r4, r0, lsl sp │ │ │ │ + tsteq r4, r8, lsl #26 │ │ │ │ + tsteq r3, r8, lsl #5 │ │ │ │ + @ instruction: 0x0113a194 │ │ │ │ + @ instruction: 0x0113a1f0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 72edc <__cxa_atexit@plt+0x671d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -105587,15 +105587,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 72ee8 <__cxa_atexit@plt+0x671dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #32 │ │ │ │ + tsteq r3, r4, lsr #32 │ │ │ │ @ instruction: 0x010016b1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 72f3c <__cxa_atexit@plt+0x67230> │ │ │ │ mov r0, r4 │ │ │ │ @@ -105611,15 +105611,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 72f48 <__cxa_atexit@plt+0x6723c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #31 │ │ │ │ + tsteq r3, r4, asr #31 │ │ │ │ tsteq r0, lr, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 72f9c <__cxa_atexit@plt+0x67290> │ │ │ │ mov r0, r4 │ │ │ │ @@ -105635,15 +105635,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 72fa8 <__cxa_atexit@plt+0x6729c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl #31 │ │ │ │ + tsteq r3, r4, ror #30 │ │ │ │ smlatbeq r0, r6, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 72ffc <__cxa_atexit@plt+0x672f0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -105659,17 +105659,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 73008 <__cxa_atexit@plt+0x672fc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #30 │ │ │ │ + tsteq r3, r4, lsl #30 │ │ │ │ tsteq r0, r0, asr #10 │ │ │ │ - tsteq r4, r8, ror sp │ │ │ │ + tsteq r4, r8, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7307c <__cxa_atexit@plt+0x67370> │ │ │ │ ldr r2, [pc, #92] @ 7308c <__cxa_atexit@plt+0x67380> │ │ │ │ @@ -105695,38 +105695,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 73094 <__cxa_atexit@plt+0x67388> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r4, r8, lsl sp │ │ │ │ - strdeq r0, [r4, -r0] │ │ │ │ + strdeq r0, [r4, -r8] │ │ │ │ + ldrdeq r0, [r4, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 730c0 <__cxa_atexit@plt+0x673b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlabteq r4, r4, ip, r0 │ │ │ │ + smlatbeq r4, r4, ip, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 730ec <__cxa_atexit@plt+0x673e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 730f0 <__cxa_atexit@plt+0x673e4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r3, ip, lsr #29 │ │ │ │ + tsteq r3, ip, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7313c <__cxa_atexit@plt+0x67430> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -105744,16 +105744,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ - tsteq r4, r8, ror #16 │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ + tsteq r4, r8, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 731c8 <__cxa_atexit@plt+0x674bc> │ │ │ │ ldr r3, [pc, #84] @ 731d0 <__cxa_atexit@plt+0x674c4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -105775,34 +105775,34 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r4, ror #26 │ │ │ │ + tsteq r3, r4, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, ip, ror #27 │ │ │ │ - ldrdeq r0, [r4, -ip] │ │ │ │ - smlatteq r4, r0, r7, r0 │ │ │ │ + tsteq r3, ip, asr #27 │ │ │ │ + @ instruction: 0x010407bc │ │ │ │ + smlabteq r4, r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 73218 <__cxa_atexit@plt+0x6750c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 7321c <__cxa_atexit@plt+0x67510> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 73220 <__cxa_atexit@plt+0x67514> │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b b3df4 <__cxa_atexit@plt+0xa80e8> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01139d94 │ │ │ │ - smlabbeq r4, r4, r7, r0 │ │ │ │ + tsteq r3, r4, ror sp │ │ │ │ + tsteq r4, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -105816,15 +105816,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 7327c <__cxa_atexit@plt+0x67570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r4, lsl #26 │ │ │ │ + tsteq r3, r4, ror #25 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -105842,17 +105842,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 732e4 <__cxa_atexit@plt+0x675d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01139cb0 │ │ │ │ + @ instruction: 0x01139c90 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq r0, [r4, -r8] │ │ │ │ + @ instruction: 0x010406b8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 733cc <__cxa_atexit@plt+0x676c0> │ │ │ │ @@ -105918,19 +105918,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r3, r0, ror #22 │ │ │ │ + tsteq r3, r0, asr #22 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r3, r8, ror #23 │ │ │ │ - ldrdeq r0, [r4, -r8] │ │ │ │ - tsteq r3, ip, asr #24 │ │ │ │ + tsteq r3, r8, asr #23 │ │ │ │ + @ instruction: 0x010405b8 │ │ │ │ + tsteq r3, ip, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 73458 <__cxa_atexit@plt+0x6774c> │ │ │ │ @@ -105939,15 +105939,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, asr fp │ │ │ │ + tsteq r3, ip, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 734c4 <__cxa_atexit@plt+0x677b8> │ │ │ │ @@ -105971,18 +105971,18 @@ │ │ │ │ b 734d4 <__cxa_atexit@plt+0x677c8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 734e4 <__cxa_atexit@plt+0x677d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r8, r8, r0 │ │ │ │ + smlatbeq r4, r8, r8, r0 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatteq r4, r8, r8, r0 │ │ │ │ + smlabteq r4, r8, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -106005,15 +106005,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7356c <__cxa_atexit@plt+0x67860> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r4, r4, asr r8 │ │ │ │ + tsteq r4, r4, lsr r8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 73624 <__cxa_atexit@plt+0x67918> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ @@ -106114,16 +106114,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #19 │ │ │ │ - tsteq r3, r0, lsr sl │ │ │ │ + tsteq r3, r4, lsr #19 │ │ │ │ + tsteq r3, r0, lsl sl │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -106148,15 +106148,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 737a8 <__cxa_atexit@plt+0x67a9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - tsteq r4, r8, lsl r6 │ │ │ │ + strdeq r0, [r4, -r8] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 73890 <__cxa_atexit@plt+0x67b84> │ │ │ │ @@ -106221,16 +106221,16 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 738cc <__cxa_atexit@plt+0x67bc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strdeq r0, [r4, -r8] │ │ │ │ - tsteq r4, ip, lsl r5 │ │ │ │ + ldrdeq r0, [r4, -r8] │ │ │ │ + strdeq r0, [r4, -ip] │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -106277,15 +106277,15 @@ │ │ │ │ str lr, [r5, #-4]! │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 739ac <__cxa_atexit@plt+0x67ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - tsteq r4, r4, lsl r4 │ │ │ │ + strdeq r0, [r4, -r4] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 73a20 <__cxa_atexit@plt+0x67d14> │ │ │ │ ldr r2, [pc, #96] @ 73a30 <__cxa_atexit@plt+0x67d24> │ │ │ │ @@ -106312,15 +106312,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 73a38 <__cxa_atexit@plt+0x67d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01040394 │ │ │ │ + tsteq r4, r4, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -106390,15 +106390,15 @@ │ │ │ │ stmib sl, {r3, r9} │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ mov fp, lr │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - tsteq r3, r0, ror #10 │ │ │ │ + tsteq r3, r0, asr #10 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 73ba4 <__cxa_atexit@plt+0x67e98> │ │ │ │ ldr r7, [pc, #32] @ 73bb4 <__cxa_atexit@plt+0x67ea8> │ │ │ │ @@ -106408,15 +106408,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 73bb8 <__cxa_atexit@plt+0x67eac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r4, r4, lsl r2 │ │ │ │ + strdeq r0, [r4, -r4] │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr fp, [r5, #12] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -106515,16 +106515,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 73d64 <__cxa_atexit@plt+0x68058> │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, ip, rrx │ │ │ │ - smlabbeq r4, r8, r0, r0 │ │ │ │ + tsteq r4, ip, asr #32 │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 73dc4 <__cxa_atexit@plt+0x680b8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -106541,15 +106541,15 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 73dcc <__cxa_atexit@plt+0x680c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - tsteq r4, r4 │ │ │ │ + smlatteq r3, r4, pc, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -106563,15 +106563,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 73e28 <__cxa_atexit@plt+0x6811c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r8, asr r1 │ │ │ │ + tsteq r3, r8, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106589,15 +106589,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 73e90 <__cxa_atexit@plt+0x68184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r4, lsl #2 │ │ │ │ + tsteq r3, r4, ror #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 743ec <__cxa_atexit@plt+0x686e0> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -106611,16 +106611,16 @@ │ │ │ │ ldr sl, [r7, #16] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 646e04 <__cxa_atexit@plt+0x63b0f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr r0 │ │ │ │ - tsteq r3, r8, lsr r0 │ │ │ │ + tsteq r3, r4, lsl r0 │ │ │ │ + tsteq r3, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 73f20 <__cxa_atexit@plt+0x68214> │ │ │ │ ldr r2, [pc, #32] @ 73f28 <__cxa_atexit@plt+0x6821c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -106628,17 +106628,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 73f2c <__cxa_atexit@plt+0x68220> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #31 │ │ │ │ + tsteq r3, r4, asr #31 │ │ │ │ tsteq r0, fp, lsl #12 │ │ │ │ - @ instruction: 0x0103fe9c │ │ │ │ + tstpeq r3, ip, ror lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 73fa8 <__cxa_atexit@plt+0x6829c> │ │ │ │ @@ -106667,19 +106667,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 73fb8 <__cxa_atexit@plt+0x682ac> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #31 │ │ │ │ + tsteq r3, r0, ror #30 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - tsteq r3, ip, lsr r1 │ │ │ │ - tsteq r3, r0, ror pc │ │ │ │ - tstpeq r3, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, ip, lsl r1 │ │ │ │ + tsteq r3, r0, asr pc │ │ │ │ + smlatteq r3, r4, sp, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74058 <__cxa_atexit@plt+0x6834c> │ │ │ │ @@ -106709,18 +106709,18 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ b 12171c <__cxa_atexit@plt+0x115a10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrheq r9, [r3, -r8] │ │ │ │ - tsteq r3, r8, ror #29 │ │ │ │ - @ instruction: 0x0113909c │ │ │ │ - tstpeq r3, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01139098 │ │ │ │ + tsteq r3, r8, asr #29 │ │ │ │ + tsteq r3, ip, ror r0 │ │ │ │ + tstpeq r3, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -106770,19 +106770,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01138dd8 │ │ │ │ - @ instruction: 0x01138fb0 │ │ │ │ - @ instruction: 0x01138ddc │ │ │ │ + @ instruction: 0x01138db8 │ │ │ │ + @ instruction: 0x01138f90 │ │ │ │ + @ instruction: 0x01138dbc │ │ │ │ smlatteq r0, r7, r3, r0 │ │ │ │ - tstpeq r3, ip, asr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 741e8 <__cxa_atexit@plt+0x684dc> │ │ │ │ @@ -106811,19 +106811,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 741f8 <__cxa_atexit@plt+0x684ec> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #26 │ │ │ │ + tsteq r3, r0, lsr #26 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01138efc │ │ │ │ - tsteq r3, r0, lsr sp │ │ │ │ - smlabteq r3, r4, fp, pc @ │ │ │ │ + @ instruction: 0x01138edc │ │ │ │ + tsteq r3, r0, lsl sp │ │ │ │ + smlatbeq r3, r4, fp, pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74298 <__cxa_atexit@plt+0x6858c> │ │ │ │ @@ -106853,18 +106853,18 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ b 12171c <__cxa_atexit@plt+0x115a10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - tsteq r3, r8, ror lr │ │ │ │ - tsteq r3, r8, lsr #25 │ │ │ │ - tsteq r3, ip, asr lr │ │ │ │ - tstpeq r3, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, r8, asr lr │ │ │ │ + tsteq r3, r8, lsl #25 │ │ │ │ + tsteq r3, ip, lsr lr │ │ │ │ + tstpeq r3, r0, lsl #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 74324 <__cxa_atexit@plt+0x68618> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -106890,18 +106890,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #24 │ │ │ │ + tsteq r3, r0, ror #23 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ tsteq r0, sl, lsl #4 │ │ │ │ - smlabbeq r3, r8, sl, pc @ │ │ │ │ + tstpeq r3, r8, ror #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -106925,19 +106925,19 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r3, r8, asr #26 │ │ │ │ - tsteq r3, r0, ror fp │ │ │ │ + tsteq r3, r8, lsr #26 │ │ │ │ + tsteq r3, r0, asr fp │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ - strdeq pc, [r3, -r8] │ │ │ │ + ldrdeq pc, [r3, -r8] │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -106977,19 +106977,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 744a8 <__cxa_atexit@plt+0x6879c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ + tsteq r3, r8, lsl fp │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - tstpeq r3, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r3, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 74554 <__cxa_atexit@plt+0x68848> │ │ │ │ ldr r2, [pc, #148] @ 74564 <__cxa_atexit@plt+0x68858> │ │ │ │ @@ -107029,16 +107029,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7456c <__cxa_atexit@plt+0x68860> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0x0103f898 │ │ │ │ tstpeq r3, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #72] @ 745d0 <__cxa_atexit@plt+0x688c4> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -107055,30 +107055,30 @@ │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 743ec <__cxa_atexit@plt+0x686e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tstpeq r3, r4, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r3, -r4] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr sl, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r1, [r7, #27] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 743ec <__cxa_atexit@plt+0x686e0> │ │ │ │ - ldrdeq pc, [r3, -r4] │ │ │ │ + @ instruction: 0x0103f7b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 746e0 <__cxa_atexit@plt+0x689d4> │ │ │ │ ldr r3, [pc, #232] @ 7471c <__cxa_atexit@plt+0x68a10> │ │ │ │ @@ -107138,20 +107138,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r7, [pc, #8] @ 74720 <__cxa_atexit@plt+0x68a14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq pc, [r3, -r8] │ │ │ │ - tstpeq r3, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0103f6b8 │ │ │ │ + strdeq pc, [r3, -r4] │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - @ instruction: 0x011388bc │ │ │ │ - @ instruction: 0x0103f6b4 │ │ │ │ + @ instruction: 0x0113889c │ │ │ │ + @ instruction: 0x0103f694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ @@ -107192,28 +107192,28 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 747fc <__cxa_atexit@plt+0x68af0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - tsteq r3, r0, asr #15 │ │ │ │ - tstpeq r3, r4, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r3, -r4] │ │ │ │ + tsteq r3, r0, lsr #15 │ │ │ │ + smlatteq r3, r4, r5, pc @ │ │ │ │ + ldrdeq pc, [r3, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 74828 <__cxa_atexit@plt+0x68b1c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - smlatteq r3, r0, r5, pc @ │ │ │ │ - @ instruction: 0x0103f5b8 │ │ │ │ + smlabteq r3, r0, r5, pc @ │ │ │ │ + @ instruction: 0x0103f598 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7491c <__cxa_atexit@plt+0x68c10> │ │ │ │ ldr r3, [pc, #264] @ 74958 <__cxa_atexit@plt+0x68c4c> │ │ │ │ @@ -107281,22 +107281,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 74964 <__cxa_atexit@plt+0x68c58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq r3, ip, lsl #13 │ │ │ │ - tsteq r3, ip, asr r6 │ │ │ │ - @ instruction: 0x0103f49c │ │ │ │ - strdeq pc, [r3, -r0] │ │ │ │ + tsteq r3, ip, ror #12 │ │ │ │ + tsteq r3, ip, lsr r6 │ │ │ │ + tstpeq r3, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r3, -r0] │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ - tsteq r3, r0, lsl #13 │ │ │ │ - tstpeq r3, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ + tstpeq r3, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [r7, #23] │ │ │ │ @@ -107346,21 +107346,21 @@ │ │ │ │ str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #24] @ 74a74 <__cxa_atexit@plt+0x68d68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr r5 │ │ │ │ - tsteq r3, r4, lsr r5 │ │ │ │ + tsteq r3, r0, lsr r5 │ │ │ │ + tsteq r3, r4, lsl r5 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - tsteq r3, ip, asr r5 │ │ │ │ - @ instruction: 0x0103f394 │ │ │ │ - mrseq pc, (UNDEF: 3) @ │ │ │ │ + tsteq r3, ip, lsr r5 │ │ │ │ + tstpeq r3, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r3, r0, pc, lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 74b1c <__cxa_atexit@plt+0x68e10> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -107402,19 +107402,19 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 74b4c <__cxa_atexit@plt+0x68e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, asr r4 │ │ │ │ + tsteq r3, r4, lsr r4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r3, ip, asr r5 │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ - tsteq r3, r8, ror #8 │ │ │ │ + tsteq r3, ip, lsr r5 │ │ │ │ + tsteq r3, r8, asr #9 │ │ │ │ + tsteq r3, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 74b98 <__cxa_atexit@plt+0x68e8c> │ │ │ │ @@ -107427,15 +107427,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011383d4 │ │ │ │ + @ instruction: 0x011383b4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 74c0c <__cxa_atexit@plt+0x68f00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -107460,16 +107460,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl r3 │ │ │ │ - @ instruction: 0x011383f0 │ │ │ │ + @ instruction: 0x011382f4 │ │ │ │ + @ instruction: 0x011383d0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74ca0 <__cxa_atexit@plt+0x68f94> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -107493,15 +107493,15 @@ │ │ │ │ b 74cbc <__cxa_atexit@plt+0x68fb0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01138298 │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 74d40 <__cxa_atexit@plt+0x69034> │ │ │ │ @@ -107534,16 +107534,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ - tsteq r3, r4, asr #5 │ │ │ │ + tsteq r3, r8, asr r2 │ │ │ │ + tsteq r3, r4, lsr #5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 74db8 <__cxa_atexit@plt+0x690ac> │ │ │ │ ldr r3, [pc, #76] @ 74dc0 <__cxa_atexit@plt+0x690b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -107563,15 +107563,15 @@ │ │ │ │ b 74dd0 <__cxa_atexit@plt+0x690c4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r3, r8, ror #2 │ │ │ │ + tsteq r3, r8, asr #2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 74e60 <__cxa_atexit@plt+0x69154> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -107607,16 +107607,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r8, asr #2 │ │ │ │ - tsteq r3, r0, lsr r1 │ │ │ │ + tsteq r3, r8, lsr #2 │ │ │ │ + tsteq r3, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107634,15 +107634,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01138098 │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 74f38 <__cxa_atexit@plt+0x6922c> │ │ │ │ @@ -107659,16 +107659,16 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, lsr r0 │ │ │ │ - strdeq lr, [r3, -ip] │ │ │ │ + tsteq r3, r4, lsl r0 │ │ │ │ + ldrdeq lr, [r3, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 74f90 <__cxa_atexit@plt+0x69284> │ │ │ │ @@ -107684,16 +107684,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 74fa8 <__cxa_atexit@plt+0x6929c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r3, r0, lr, lr │ │ │ │ - @ instruction: 0x0103ee9c │ │ │ │ + smlatbeq r3, r0, lr, lr │ │ │ │ + tsteq r3, ip, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 75074 <__cxa_atexit@plt+0x69368> │ │ │ │ @@ -107738,17 +107738,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r4, sp, lr │ │ │ │ + smlabteq r3, r4, sp, lr │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - tsteq r3, r8, lsr #30 │ │ │ │ + tsteq r3, r8, lsl #30 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r1, r5, #28 │ │ │ │ cmp r1, fp │ │ │ │ bcc 75164 <__cxa_atexit@plt+0x69458> │ │ │ │ @@ -107802,18 +107802,18 @@ │ │ │ │ mov r3, r6 │ │ │ │ b 75174 <__cxa_atexit@plt+0x69468> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #28 │ │ │ │ + tsteq r3, r8, lsl #28 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r3, ip, asr #28 │ │ │ │ - tsteq r3, r0, lsr lr │ │ │ │ + tsteq r3, ip, lsr #28 │ │ │ │ + tsteq r3, r0, lsl lr │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -107831,15 +107831,15 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, lsl #27 │ │ │ │ + tsteq r3, r4, ror #26 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7524c <__cxa_atexit@plt+0x69540> │ │ │ │ @@ -107856,16 +107856,16 @@ │ │ │ │ str r9, [r8, #16] │ │ │ │ stmib r8, {r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, lsr #26 │ │ │ │ - tsteq r3, r0, lsl #24 │ │ │ │ + tsteq r3, r0, lsl #26 │ │ │ │ + smlatteq r3, r0, fp, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 752a0 <__cxa_atexit@plt+0x69594> │ │ │ │ ldr r7, [pc, #48] @ 752b0 <__cxa_atexit@plt+0x695a4> │ │ │ │ @@ -107879,16 +107879,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 752b4 <__cxa_atexit@plt+0x695a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r3, r8, fp, lr │ │ │ │ smlatbeq r3, r8, fp, lr │ │ │ │ + smlabbeq r3, r8, fp, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 753dc <__cxa_atexit@plt+0x696d0> │ │ │ │ ldr sl, [r7, #11] │ │ │ │ @@ -107965,20 +107965,20 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 75418 <__cxa_atexit@plt+0x6970c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r0, ror #25 │ │ │ │ + tsteq r3, r0, asr #25 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - @ instruction: 0x01137c98 │ │ │ │ + tsteq r3, r8, ror ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, r8, lsr #22 │ │ │ │ - @ instruction: 0x01137c98 │ │ │ │ + tsteq r3, r8, lsl #22 │ │ │ │ + tsteq r3, r8, ror ip │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108011,27 +108011,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 754c8 <__cxa_atexit@plt+0x697bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x01137bd8 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0x01137bb8 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0x01137b98 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 754f4 <__cxa_atexit@plt+0x697e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ sub r8, r3, r2 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r3, r8, lsl sl │ │ │ │ + @ instruction: 0x011379f8 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7553c <__cxa_atexit@plt+0x69830> │ │ │ │ @@ -108084,22 +108084,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r3, r4, asr #18 │ │ │ │ + tsteq r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - tsteq r3, ip, ror #16 │ │ │ │ + tsteq r3, ip, asr #16 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7566c <__cxa_atexit@plt+0x69960> │ │ │ │ @@ -108126,28 +108126,28 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 75690 <__cxa_atexit@plt+0x69984> │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #16 │ │ │ │ + smlatteq r3, r0, r7, lr │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ smlalseq lr, pc, r4, lr @ │ │ │ │ - ldrdeq lr, [r3, -r4] │ │ │ │ + @ instruction: 0x0103e7b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 756c4 <__cxa_atexit@plt+0x699b8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - smlabteq r3, r0, r6, lr │ │ │ │ + smlatbeq r3, r0, r6, lr │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #32 │ │ │ │ cmp r1, fp │ │ │ │ bcc 757c8 <__cxa_atexit@plt+0x69abc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -108213,27 +108213,27 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 757fc <__cxa_atexit@plt+0x69af0> │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011378d0 │ │ │ │ - tsteq r3, r8, lsr r9 │ │ │ │ + @ instruction: 0x011378b0 │ │ │ │ + tsteq r3, r8, lsl r9 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq r3, r0, asr #17 │ │ │ │ - smlatbeq r3, ip, r6, lr │ │ │ │ + tsteq r3, r0, lsr #17 │ │ │ │ + smlabbeq r3, ip, r6, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ andeq r0, r0, r7, lsr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 7590c <__cxa_atexit@plt+0x69c00> │ │ │ │ @@ -108301,17 +108301,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7594c <__cxa_atexit@plt+0x69c40> │ │ │ │ add r5, r5, #32 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #10 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r0, lsl #13 │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ rscseq lr, pc, ip, asr ip @ │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r7, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -108329,15 +108329,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, ip, r4, lr │ │ │ │ + smlatbeq r3, ip, r4, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75a1c <__cxa_atexit@plt+0x69d10> │ │ │ │ ldr r7, [pc, #76] @ 75a2c <__cxa_atexit@plt+0x69d20> │ │ │ │ @@ -108359,16 +108359,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 75a34 <__cxa_atexit@plt+0x69d28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, ip, ror r4 │ │ │ │ - tsteq r3, r4, asr r4 │ │ │ │ + tsteq r3, ip, asr r4 │ │ │ │ + tsteq r3, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75a60 <__cxa_atexit@plt+0x69d54> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -108392,15 +108392,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 75abc <__cxa_atexit@plt+0x69db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r4, asr #9 │ │ │ │ + tsteq r3, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108418,15 +108418,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 75b24 <__cxa_atexit@plt+0x69e18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r0, ror r4 │ │ │ │ + tsteq r3, r0, asr r4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75b74 <__cxa_atexit@plt+0x69e68> │ │ │ │ @@ -108443,16 +108443,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 75b88 <__cxa_atexit@plt+0x69e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ - tsteq r3, ip, lsr #6 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ + tsteq r3, ip, lsl #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -108477,16 +108477,16 @@ │ │ │ │ str r9, [r8, #24] │ │ │ │ stmib r8, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011373d4 │ │ │ │ - @ instruction: 0x011373d0 │ │ │ │ + @ instruction: 0x011373b4 │ │ │ │ + @ instruction: 0x011373b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75c98 <__cxa_atexit@plt+0x69f8c> │ │ │ │ ldr r3, [pc, #136] @ 75cbc <__cxa_atexit@plt+0x69fb0> │ │ │ │ @@ -108522,17 +108522,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 75cc4 <__cxa_atexit@plt+0x69fb8> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r3, r0, lsr #6 │ │ │ │ - strdeq lr, [r3, -r4] │ │ │ │ - tsteq r3, ip, lsl #4 │ │ │ │ + tsteq r3, r0, lsl #6 │ │ │ │ + ldrdeq lr, [r3, -r4] │ │ │ │ + smlatteq r3, ip, r1, lr │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -108552,16 +108552,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 75d3c <__cxa_atexit@plt+0x6a030> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01137290 │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ + tsteq r3, r0, ror r2 │ │ │ │ + tsteq r3, r8, asr r1 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 75d98 <__cxa_atexit@plt+0x6a08c> │ │ │ │ ldr sl, [r5] │ │ │ │ @@ -108582,16 +108582,16 @@ │ │ │ │ bx ip │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 75db4 <__cxa_atexit@plt+0x6a0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #6 │ │ │ │ - tsteq r3, r8, lsl #2 │ │ │ │ + tsteq r3, r8, lsl #6 │ │ │ │ + smlatteq r3, r8, r0, lr │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -108618,23 +108618,23 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 75e44 <__cxa_atexit@plt+0x6a138> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #5 │ │ │ │ - tsteq r3, r8, ror r0 │ │ │ │ + tsteq r3, r8, lsl #5 │ │ │ │ + qaddeq lr, r8, r3 │ │ │ │ rscseq lr, pc, sl, asr #15 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, ip, r0, lr │ │ │ │ + smlabbeq r3, ip, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 75ec4 <__cxa_atexit@plt+0x6a1b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -108653,18 +108653,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, rrx │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ tsteq r3, ip, asr #32 │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ + tsteq r3, ip, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 75f3c <__cxa_atexit@plt+0x6a230> │ │ │ │ ldr r3, [pc, #80] @ 75f4c <__cxa_atexit@plt+0x6a240> │ │ │ │ @@ -108687,38 +108687,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 75f54 <__cxa_atexit@plt+0x6a248> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq sp, [r3, -r8] │ │ │ │ - ldrdeq sp, [r3, -r0] │ │ │ │ + ldrdeq sp, [r3, -r8] │ │ │ │ + @ instruction: 0x0103dfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 75f80 <__cxa_atexit@plt+0x6a274> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlatbeq r3, r4, pc, sp @ │ │ │ │ + smlabbeq r3, r4, pc, sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 75fac <__cxa_atexit@plt+0x6a2a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 75fb0 <__cxa_atexit@plt+0x6a2a4> │ │ │ │ add r9, pc, r9 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r3, r8, ror pc │ │ │ │ + tsteq r3, r8, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 75ffc <__cxa_atexit@plt+0x6a2f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -108738,17 +108738,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip │ │ │ │ - tsteq r3, r0, ror r0 │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ + tsteq r3, ip, ror #31 │ │ │ │ + tsteq r3, r0, asr r0 │ │ │ │ + strdeq sp, [r3, -r4] │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76068 <__cxa_atexit@plt+0x6a35c> │ │ │ │ strb r8, [r5, #-12] │ │ │ │ @@ -108763,16 +108763,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 76084 <__cxa_atexit@plt+0x6a378> │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sp, [r3, -r8] │ │ │ │ @ instruction: 0x0103deb8 │ │ │ │ + @ instruction: 0x0103de98 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 76110 <__cxa_atexit@plt+0x6a404> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -108838,19 +108838,19 @@ │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, asr #28 │ │ │ │ - @ instruction: 0x01136e94 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0x01136dd4 │ │ │ │ tsteq r3, r4, lsr #28 │ │ │ │ + tsteq r3, r4, ror lr │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + @ instruction: 0x01136db4 │ │ │ │ + tsteq r3, r4, lsl #28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -108871,18 +108871,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 7623c <__cxa_atexit@plt+0x6a530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r0, ror sp │ │ │ │ - tsteq r3, r0, lsl sp │ │ │ │ + tsteq r3, r0, asr sp │ │ │ │ + @ instruction: 0x01136cf0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - tsteq r3, r0, lsl #26 │ │ │ │ + smlatteq r3, r0, ip, sp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 762bc <__cxa_atexit@plt+0x6a5b0> │ │ │ │ @@ -108911,19 +108911,19 @@ │ │ │ │ b dd49d0 <__cxa_atexit@plt+0xdc8cc4> │ │ │ │ ldr r3, [pc, #28] @ 762e0 <__cxa_atexit@plt+0x6a5d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01136cf4 │ │ │ │ - @ instruction: 0x01136c94 │ │ │ │ + @ instruction: 0x01136cd4 │ │ │ │ + tsteq r3, r4, ror ip │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r3, r8, asr ip │ │ │ │ + tsteq r3, r8, lsr ip │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76318 <__cxa_atexit@plt+0x6a60c> │ │ │ │ ldr r2, [pc, #32] @ 76328 <__cxa_atexit@plt+0x6a61c> │ │ │ │ @@ -108933,16 +108933,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b dd49d0 <__cxa_atexit@plt+0xdc8cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 7632c <__cxa_atexit@plt+0x6a620> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r8, lsr ip │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ + strdeq sp, [r3, -r0] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 763c8 <__cxa_atexit@plt+0x6a6bc> │ │ │ │ @@ -108975,16 +108975,16 @@ │ │ │ │ b dd49d0 <__cxa_atexit@plt+0xdc8cc4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, ip, lsr #23 │ │ │ │ - @ instruction: 0x01136bfc │ │ │ │ + tsteq r3, ip, lsl #23 │ │ │ │ + @ instruction: 0x01136bdc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -109000,17 +109000,17 @@ │ │ │ │ b e1a994 <__cxa_atexit@plt+0xe0ec88> │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 76440 <__cxa_atexit@plt+0x6a734> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01136bdc │ │ │ │ - tsteq r3, r8, asr #25 │ │ │ │ - tsteq r3, r0, lsr fp │ │ │ │ + @ instruction: 0x01136bbc │ │ │ │ + tsteq r3, r8, lsr #25 │ │ │ │ + tsteq r3, r0, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76478 <__cxa_atexit@plt+0x6a76c> │ │ │ │ ldr r2, [pc, #32] @ 76480 <__cxa_atexit@plt+0x6a774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -109018,17 +109018,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 76484 <__cxa_atexit@plt+0x6a778> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #21 │ │ │ │ + tsteq r3, ip, ror #20 │ │ │ │ rscseq lr, pc, r2, asr r2 @ │ │ │ │ - smlabteq r3, r4, sl, sp │ │ │ │ + smlatbeq r3, r4, sl, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76530 <__cxa_atexit@plt+0x6a824> │ │ │ │ ldr r6, [pc, #176] @ 7655c <__cxa_atexit@plt+0x6a850> │ │ │ │ @@ -109075,17 +109075,17 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 76564 <__cxa_atexit@plt+0x6a858> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - strdeq sp, [r3, -ip] │ │ │ │ + ldrdeq sp, [r3, -ip] │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - smlatteq r3, r0, r9, sp │ │ │ │ + smlabteq r3, r0, r9, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 765dc <__cxa_atexit@plt+0x6a8d0> │ │ │ │ @@ -109114,15 +109114,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 76600 <__cxa_atexit@plt+0x6a8f4> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r3, ip, asr r9 │ │ │ │ + tsteq r3, ip, lsr r9 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7663c <__cxa_atexit@plt+0x6a930> │ │ │ │ ldr r2, [pc, #32] @ 76644 <__cxa_atexit@plt+0x6a938> │ │ │ │ @@ -109131,17 +109131,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 76648 <__cxa_atexit@plt+0x6a93c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #17 │ │ │ │ + tsteq r3, r8, lsr #17 │ │ │ │ rscseq lr, pc, lr, lsl #1 │ │ │ │ - tsteq r3, ip, lsl r9 │ │ │ │ + strdeq sp, [r3, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 76694 <__cxa_atexit@plt+0x6a988> │ │ │ │ ldr r2, [pc, #48] @ 766a0 <__cxa_atexit@plt+0x6a994> │ │ │ │ @@ -109155,15 +109155,15 @@ │ │ │ │ b 766b0 <__cxa_atexit@plt+0x6a9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r3, r4, r8, sp │ │ │ │ + smlatbeq r3, r4, r8, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 76744 <__cxa_atexit@plt+0x6aa38> │ │ │ │ @@ -109211,20 +109211,20 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 76788 <__cxa_atexit@plt+0x6aa7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strdeq sp, [r3, -r8] │ │ │ │ - smlatteq r3, r8, r7, sp │ │ │ │ + ldrdeq sp, [r3, -r8] │ │ │ │ + smlabteq r3, r8, r7, sp │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x011368b8 │ │ │ │ - tsteq r3, r4, lsr #19 │ │ │ │ - ldrdeq sp, [r3, -ip] │ │ │ │ + @ instruction: 0x01136898 │ │ │ │ + tsteq r3, r4, lsl #19 │ │ │ │ + @ instruction: 0x0103d7bc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 767dc <__cxa_atexit@plt+0x6aad0> │ │ │ │ ldr r7, [pc, #48] @ 767ec <__cxa_atexit@plt+0x6aae0> │ │ │ │ @@ -109238,16 +109238,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 767f0 <__cxa_atexit@plt+0x6aae4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatbeq r3, r8, r7, sp │ │ │ │ - smlabbeq r3, r4, r7, sp │ │ │ │ + smlabbeq r3, r8, r7, sp │ │ │ │ + tsteq r3, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r6, #2 │ │ │ │ bne 76874 <__cxa_atexit@plt+0x6ab68> │ │ │ │ @@ -109321,15 +109321,15 @@ │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ rscseq sp, pc, r4, lsr #28 │ │ │ │ ldrsbteq sp, [pc], #217 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ ldrshteq sp, [pc], #218 │ │ │ │ ldrhteq sp, [pc], #220 │ │ │ │ - tsteq r3, ip, lsr #12 │ │ │ │ + tsteq r3, ip, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 76998 <__cxa_atexit@plt+0x6ac8c> │ │ │ │ @@ -109355,15 +109355,15 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ rscseq sp, pc, r8, lsl #26 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ rscseq sp, pc, r0, lsl #26 │ │ │ │ - smlabbeq r3, r8, r5, sp │ │ │ │ + tsteq r3, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 76a20 <__cxa_atexit@plt+0x6ad14> │ │ │ │ @@ -109389,15 +109389,15 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrhteq sp, [pc], #193 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ rscseq sp, pc, lr, lsr #25 │ │ │ │ - tsteq r3, r8, lsr r5 │ │ │ │ + tsteq r3, r8, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76aa8 <__cxa_atexit@plt+0x6ad9c> │ │ │ │ ldr r7, [pc, #92] @ 76acc <__cxa_atexit@plt+0x6adc0> │ │ │ │ @@ -109423,34 +109423,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 76ad4 <__cxa_atexit@plt+0x6adc8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - smlabteq r3, r8, r4, sp │ │ │ │ - smlatteq r3, r4, r4, sp │ │ │ │ + smlatbeq r3, r8, r4, sp │ │ │ │ + smlabteq r3, r4, r4, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - @ instruction: 0x0103d498 │ │ │ │ + tsteq r3, r8, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 76b1c <__cxa_atexit@plt+0x6ae10> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - smlabbeq r3, r4, r4, sp │ │ │ │ tsteq r3, r4, ror #8 │ │ │ │ + tsteq r3, r4, asr #8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 76b7c <__cxa_atexit@plt+0x6ae70> │ │ │ │ ldr r7, [pc, #96] @ 76ba4 <__cxa_atexit@plt+0x6ae98> │ │ │ │ @@ -109477,16 +109477,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 76bac <__cxa_atexit@plt+0x6aea0> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strdeq sp, [r3, -r0] │ │ │ │ - tsteq r3, r0, lsr #8 │ │ │ │ + ldrdeq sp, [r3, -r0] │ │ │ │ + tsteq r3, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -109510,17 +109510,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 76c38 <__cxa_atexit@plt+0x6af2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011364f0 │ │ │ │ - ldrdeq sp, [r3, -r8] │ │ │ │ - ldrdeq sp, [r3, -r0] │ │ │ │ + @ instruction: 0x011364d0 │ │ │ │ + @ instruction: 0x0103d3b8 │ │ │ │ + @ instruction: 0x0103d3b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 76cec <__cxa_atexit@plt+0x6afe0> │ │ │ │ mov r3, r5 │ │ │ │ @@ -109562,15 +109562,15 @@ │ │ │ │ str r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 76d00 <__cxa_atexit@plt+0x6aff4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r3, r0, lsr #6 │ │ │ │ + mrseq sp, SP_svc │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #88] @ 76d78 <__cxa_atexit@plt+0x6b06c> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -109636,15 +109636,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 76e28 <__cxa_atexit@plt+0x6b11c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq sp, [r3, -ip] │ │ │ │ + ldrdeq sp, [r3, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -109708,15 +109708,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, ip, lsr r0 │ │ │ │ + tsteq r3, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 76f78 <__cxa_atexit@plt+0x6b26c> │ │ │ │ ldr r3, [pc, #44] @ 76f94 <__cxa_atexit@plt+0x6b288> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -109728,23 +109728,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 76f98 <__cxa_atexit@plt+0x6b28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, ror #31 │ │ │ │ + tsteq r3, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 76fb8 <__cxa_atexit@plt+0x6b2ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01135fb8 │ │ │ │ + @ instruction: 0x01135f98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 76fd8 <__cxa_atexit@plt+0x6b2cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 76c48 <__cxa_atexit@plt+0x6af3c> │ │ │ │ @@ -109772,15 +109772,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r3, ip, lsr pc │ │ │ │ + tsteq r3, ip, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77078 <__cxa_atexit@plt+0x6b36c> │ │ │ │ ldr r3, [pc, #44] @ 77094 <__cxa_atexit@plt+0x6b388> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -109792,23 +109792,23 @@ │ │ │ │ ldr r7, [pc, #20] @ 77098 <__cxa_atexit@plt+0x6b38c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, ror #29 │ │ │ │ + tsteq r3, r4, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 770b8 <__cxa_atexit@plt+0x6b3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01135eb8 │ │ │ │ + @ instruction: 0x01135e98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 770fc <__cxa_atexit@plt+0x6b3f0> │ │ │ │ ldr r7, [pc, #48] @ 7710c <__cxa_atexit@plt+0x6b400> │ │ │ │ @@ -109822,16 +109822,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 77110 <__cxa_atexit@plt+0x6b404> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ - tsteq r3, r8, lsl #30 │ │ │ │ + strdeq ip, [r3, -r4] │ │ │ │ + smlatteq r3, r8, lr, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 77168 <__cxa_atexit@plt+0x6b45c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -109846,17 +109846,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 77174 <__cxa_atexit@plt+0x6b468> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e16e4 <__cxa_atexit@plt+0x8d59d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01135db8 │ │ │ │ + @ instruction: 0x01135d98 │ │ │ │ ldrshteq sp, [pc], #75 │ │ │ │ - smlabteq r3, r8, lr, ip │ │ │ │ + smlatbeq r3, r8, lr, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 771fc <__cxa_atexit@plt+0x6b4f0> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -109908,19 +109908,19 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r1, r9, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ b 771c0 <__cxa_atexit@plt+0x6b4b4> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - tsteq r3, r8, asr sp │ │ │ │ + tsteq r3, r8, lsr sp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r3, r4, asr lr │ │ │ │ + tsteq r3, r4, lsr lr │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlabteq r3, ip, sp, ip │ │ │ │ + smlatbeq r3, ip, sp, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -109950,17 +109950,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 772ac <__cxa_atexit@plt+0x6b5a0> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r3, ip, ror #24 │ │ │ │ + tsteq r3, ip, asr #24 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, ip, lsr #26 │ │ │ │ + tsteq r3, ip, lsl #26 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -109977,16 +109977,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 7737c <__cxa_atexit@plt+0x6b670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, r4, ror #23 │ │ │ │ - smlabteq r3, r4, ip, ip │ │ │ │ + tsteq r3, r4, asr #23 │ │ │ │ + smlatbeq r3, r4, ip, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ sub r5, r5, #4 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ and r1, r2, #3 │ │ │ │ @@ -110031,20 +110031,20 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r2, [r3, #4] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ - tsteq r3, r8, lsl #24 │ │ │ │ + strdeq ip, [r3, -r0] │ │ │ │ + smlatteq r3, r8, fp, ip │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - ldrdeq ip, [r3, -ip] │ │ │ │ + @ instruction: 0x0103cbbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 774a0 <__cxa_atexit@plt+0x6b794> │ │ │ │ ldr r3, [pc, #56] @ 774c0 <__cxa_atexit@plt+0x6b7b4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -110056,18 +110056,18 @@ │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [pc, #16] @ 774b8 <__cxa_atexit@plt+0x6b7ac> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 774bc <__cxa_atexit@plt+0x6b7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r3, r4, fp, ip │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ + tsteq r3, r4, ror #22 │ │ │ │ + tsteq r3, ip, asr fp │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, r4, ror fp │ │ │ │ + tsteq r3, r4, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 7756c <__cxa_atexit@plt+0x6b860> │ │ │ │ mov r9, r5 │ │ │ │ ldr r7, [r9, #4]! │ │ │ │ @@ -110144,20 +110144,20 @@ │ │ │ │ bx r0 │ │ │ │ bic r3, lr, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 77514 <__cxa_atexit@plt+0x6b808> │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ - tsteq r3, ip, lsr #22 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x011359d4 │ │ │ │ - @ instruction: 0x011359b0 │ │ │ │ - tsteq r3, ip, lsl #20 │ │ │ │ + @ instruction: 0x011359b4 │ │ │ │ + @ instruction: 0x01135990 │ │ │ │ + smlatteq r3, ip, r9, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -110218,19 +110218,19 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 77660 <__cxa_atexit@plt+0x6b954> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0x011359dc │ │ │ │ - tsteq r3, r4, lsl #17 │ │ │ │ + @ instruction: 0x011359bc │ │ │ │ + tsteq r3, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r3, ip, asr r8 │ │ │ │ - smlatteq r3, r8, r8, ip │ │ │ │ + tsteq r3, ip, lsr r8 │ │ │ │ + smlabteq r3, r8, r8, ip │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -110279,18 +110279,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 77834 <__cxa_atexit@plt+0x6bb28> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r3, r4, asr #17 │ │ │ │ - tsteq r3, ip, ror #14 │ │ │ │ - tsteq r3, r4, asr #14 │ │ │ │ - strdeq ip, [r3, -r8] │ │ │ │ + tsteq r3, r4, lsr #17 │ │ │ │ + tsteq r3, ip, asr #14 │ │ │ │ + tsteq r3, r4, lsr #14 │ │ │ │ + ldrdeq ip, [r3, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 77890 <__cxa_atexit@plt+0x6bb84> │ │ │ │ ldr r7, [pc, #96] @ 778c4 <__cxa_atexit@plt+0x6bbb8> │ │ │ │ @@ -110316,33 +110316,33 @@ │ │ │ │ b fd12d4 <__cxa_atexit@plt+0xfc55c8> │ │ │ │ ldr r7, [pc, #16] @ 778c8 <__cxa_atexit@plt+0x6bbbc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, ip, lsr #16 │ │ │ │ - tsteq r3, ip, lsr #13 │ │ │ │ - tsteq r3, r8, ror #14 │ │ │ │ + tsteq r3, ip, lsl #16 │ │ │ │ + tsteq r3, ip, lsl #13 │ │ │ │ + tsteq r3, r8, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 778f8 <__cxa_atexit@plt+0x6bbec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b fd12d4 <__cxa_atexit@plt+0xfc55c8> │ │ │ │ ldr r7, [pc, #12] @ 7790c <__cxa_atexit@plt+0x6bc00> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #15 │ │ │ │ - tsteq r3, r4, lsr r7 │ │ │ │ + tsteq r3, r4, asr #15 │ │ │ │ + tsteq r3, r4, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77940 <__cxa_atexit@plt+0x6bc34> │ │ │ │ ldr r0, [pc, #52] @ 77964 <__cxa_atexit@plt+0x6bc58> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -110355,17 +110355,17 @@ │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq ip, [r3, -ip] │ │ │ │ - strdeq ip, [r3, -r4] │ │ │ │ - smlabteq r3, ip, r6, ip │ │ │ │ + ldrdeq ip, [r3, -ip] │ │ │ │ + ldrdeq ip, [r3, -r4] │ │ │ │ + smlatbeq r3, ip, r6, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 77a14 <__cxa_atexit@plt+0x6bd08> │ │ │ │ mov r9, r5 │ │ │ │ ldr r7, [r9, #4]! │ │ │ │ @@ -110442,20 +110442,20 @@ │ │ │ │ bx r0 │ │ │ │ bic r3, lr, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 779bc <__cxa_atexit@plt+0x6bcb0> │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ - tsteq r3, r4, lsl #13 │ │ │ │ + tsteq r3, r4, ror #12 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r3, ip, lsr #10 │ │ │ │ - tsteq r3, r8, lsl #10 │ │ │ │ - tsteq r3, r4, ror #10 │ │ │ │ + tsteq r3, ip, lsl #10 │ │ │ │ + tsteq r3, r8, ror #9 │ │ │ │ + tsteq r3, r4, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -110516,19 +110516,19 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r7, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 77b08 <__cxa_atexit@plt+0x6bdfc> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - tsteq r3, r4, lsr r5 │ │ │ │ - @ instruction: 0x011353dc │ │ │ │ + tsteq r3, r4, lsl r5 │ │ │ │ + @ instruction: 0x011353bc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x011353b4 │ │ │ │ - tsteq r3, r0, asr #8 │ │ │ │ + @ instruction: 0x01135394 │ │ │ │ + tsteq r3, r0, lsr #8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -110577,18 +110577,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 77cdc <__cxa_atexit@plt+0x6bfd0> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - tsteq r3, ip, lsl r4 │ │ │ │ - tsteq r3, r4, asr #5 │ │ │ │ - @ instruction: 0x0113529c │ │ │ │ - tsteq r3, r0, asr r3 │ │ │ │ + @ instruction: 0x011353fc │ │ │ │ + tsteq r3, r4, lsr #5 │ │ │ │ + tsteq r3, ip, ror r2 │ │ │ │ + tsteq r3, r0, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 77d38 <__cxa_atexit@plt+0x6c02c> │ │ │ │ ldr r7, [pc, #96] @ 77d6c <__cxa_atexit@plt+0x6c060> │ │ │ │ @@ -110614,33 +110614,33 @@ │ │ │ │ b dfc69c <__cxa_atexit@plt+0xdf0990> │ │ │ │ ldr r7, [pc, #16] @ 77d70 <__cxa_atexit@plt+0x6c064> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r4, lsl #7 │ │ │ │ - tsteq r3, r4, lsl #4 │ │ │ │ - smlabteq r3, r0, r2, ip │ │ │ │ + tsteq r3, r4, ror #6 │ │ │ │ + tsteq r3, r4, ror #3 │ │ │ │ + smlatbeq r3, r0, r2, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 77da0 <__cxa_atexit@plt+0x6c094> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ b dfc69c <__cxa_atexit@plt+0xdf0990> │ │ │ │ ldr r7, [pc, #12] @ 77db4 <__cxa_atexit@plt+0x6c0a8> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr r3 │ │ │ │ - @ instruction: 0x0103c298 │ │ │ │ + tsteq r3, ip, lsl r3 │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 77de8 <__cxa_atexit@plt+0x6c0dc> │ │ │ │ ldr r5, [pc, #28] @ 77df8 <__cxa_atexit@plt+0x6c0ec> │ │ │ │ @@ -110649,47 +110649,47 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 77188 <__cxa_atexit@plt+0x6b47c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 77dfc <__cxa_atexit@plt+0x6c0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r3, r0, ror r2 │ │ │ │ + tsteq r3, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 77e30 <__cxa_atexit@plt+0x6c124> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 77e34 <__cxa_atexit@plt+0x6c128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr r1 │ │ │ │ - tsteq r3, r8, lsr #2 │ │ │ │ + tsteq r3, r4, lsl r1 │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 77e58 <__cxa_atexit@plt+0x6c14c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr r2 │ │ │ │ + tsteq r3, r4, lsl r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 77e7c <__cxa_atexit@plt+0x6c170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #3 │ │ │ │ + tsteq r3, r0, lsl #3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110702,17 +110702,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 77ed4 <__cxa_atexit@plt+0x6c1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #3 │ │ │ │ - smlabteq r3, ip, r1, ip │ │ │ │ - tsteq r3, ip, lsl r1 │ │ │ │ + tsteq r3, r8, lsl #3 │ │ │ │ + smlatbeq r3, ip, r1, ip │ │ │ │ + strdeq ip, [r3, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 77f60 <__cxa_atexit@plt+0x6c254> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -110753,20 +110753,20 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 77fa4 <__cxa_atexit@plt+0x6c298> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01134fdc │ │ │ │ - tsteq r3, r8, asr #3 │ │ │ │ - tsteq r3, r4, rrx │ │ │ │ + @ instruction: 0x01134fbc │ │ │ │ tsteq r3, r8, lsr #3 │ │ │ │ - swpeq ip, r4, [r3] │ │ │ │ - tsteq r3, r0, asr #32 │ │ │ │ + tsteq r3, r4, asr #32 │ │ │ │ + tsteq r3, r8, lsl #3 │ │ │ │ + tsteq r3, r4, ror r0 │ │ │ │ + tsteq r3, r0, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110780,16 +110780,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 78008 <__cxa_atexit@plt+0x6c2fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - smlabteq r3, r4, r1, ip │ │ │ │ - smlatteq r3, r8, pc, fp @ │ │ │ │ + smlatbeq r3, r4, r1, ip │ │ │ │ + smlabteq r3, r8, pc, fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 78094 <__cxa_atexit@plt+0x6c388> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -110830,20 +110830,20 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 780d8 <__cxa_atexit@plt+0x6c3cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #29 │ │ │ │ - @ instruction: 0x01135098 │ │ │ │ - tsteq r3, r0, lsr pc │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ - tsteq r3, r0, ror #30 │ │ │ │ - tsteq r3, ip, lsl #30 │ │ │ │ + tsteq r3, r8, lsl #29 │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ + tsteq r3, r0, lsl pc │ │ │ │ + tsteq r3, r4, asr r0 │ │ │ │ + tsteq r3, r0, asr #30 │ │ │ │ + smlatteq r3, ip, lr, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110857,15 +110857,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7813c <__cxa_atexit@plt+0x6c430> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - swpeq ip, r8, [r3] │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110878,16 +110878,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 78194 <__cxa_atexit@plt+0x6c488> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #31 │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ + tsteq r3, r8, ror #30 │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -110900,16 +110900,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 781ec <__cxa_atexit@plt+0x6c4e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr #30 │ │ │ │ - strdeq fp, [r3, -r4] │ │ │ │ + tsteq r3, ip, lsl #30 │ │ │ │ + ldrdeq fp, [r3, -r4] │ │ │ │ rscseq ip, pc, r4, lsr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rscseq ip, pc, ip, asr #10 │ │ │ │ @@ -110978,16 +110978,16 @@ │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlatteq r3, r4, lr, fp │ │ │ │ - @ instruction: 0x01134cb4 │ │ │ │ + smlabteq r3, r4, lr, fp │ │ │ │ + @ instruction: 0x01134c94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 78360 <__cxa_atexit@plt+0x6c654> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -111028,15 +111028,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r3, r8, lsr #23 │ │ │ │ + tsteq r3, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78430 <__cxa_atexit@plt+0x6c724> │ │ │ │ @@ -111049,16 +111049,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, asr #22 │ │ │ │ - @ instruction: 0x0103bd98 │ │ │ │ + tsteq r3, r0, lsr #22 │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 784e4 <__cxa_atexit@plt+0x6c7d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -111100,19 +111100,19 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 78514 <__cxa_atexit@plt+0x6c808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, lsl #21 │ │ │ │ + tsteq r3, ip, ror #20 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x01134b94 │ │ │ │ - tsteq r3, r0, lsr #22 │ │ │ │ - tsteq r3, r0, lsr #21 │ │ │ │ + tsteq r3, r4, ror fp │ │ │ │ + tsteq r3, r0, lsl #22 │ │ │ │ + tsteq r3, r0, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78560 <__cxa_atexit@plt+0x6c854> │ │ │ │ @@ -111125,16 +111125,16 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, lsl #20 │ │ │ │ - tsteq r3, r8, ror #24 │ │ │ │ + tsteq r3, ip, ror #19 │ │ │ │ + tsteq r3, r8, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 78614 <__cxa_atexit@plt+0x6c908> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -111176,19 +111176,19 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 78644 <__cxa_atexit@plt+0x6c938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, asr r9 │ │ │ │ + tsteq r3, ip, lsr r9 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r3, r4, ror #20 │ │ │ │ - @ instruction: 0x011349f0 │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ + tsteq r3, r4, asr #20 │ │ │ │ + @ instruction: 0x011349d0 │ │ │ │ + tsteq r3, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78690 <__cxa_atexit@plt+0x6c984> │ │ │ │ @@ -111201,30 +111201,30 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011348dc │ │ │ │ + @ instruction: 0x011348bc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 786d0 <__cxa_atexit@plt+0x6c9c4> │ │ │ │ ldr r2, [pc, #28] @ 786d8 <__cxa_atexit@plt+0x6c9cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr r8 │ │ │ │ + tsteq r3, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 78720 <__cxa_atexit@plt+0x6ca14> │ │ │ │ @@ -111240,15 +111240,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 78738 <__cxa_atexit@plt+0x6ca2c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq fp, [r3, -ip] │ │ │ │ + @ instruction: 0x0103babc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 787cc <__cxa_atexit@plt+0x6cac0> │ │ │ │ ldr r3, [pc, #160] @ 787f8 <__cxa_atexit@plt+0x6caec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -111289,18 +111289,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tsteq r3, ip, lsr r8 │ │ │ │ + tsteq r3, ip, lsl r8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x011348b8 │ │ │ │ - tsteq r3, r4, lsl #15 │ │ │ │ + @ instruction: 0x01134898 │ │ │ │ + tsteq r3, r4, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 78878 <__cxa_atexit@plt+0x6cb6c> │ │ │ │ @@ -111324,16 +111324,16 @@ │ │ │ │ stm r0, {r3, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r3, r8, lsl #16 │ │ │ │ - @ instruction: 0x011346d4 │ │ │ │ + tsteq r3, r8, ror #15 │ │ │ │ + @ instruction: 0x011346b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 78948 <__cxa_atexit@plt+0x6cc3c> │ │ │ │ @@ -111381,19 +111381,19 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr r6 │ │ │ │ + tsteq r3, r8, lsl r6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r3, r4, lsl #12 │ │ │ │ + tsteq r3, r4, ror #11 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x011345b8 │ │ │ │ + @ instruction: 0x01134598 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 789e8 <__cxa_atexit@plt+0x6ccdc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -111419,16 +111419,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr r5 │ │ │ │ - tsteq r3, r4, lsl #13 │ │ │ │ + tsteq r3, ip, lsl r5 │ │ │ │ + tsteq r3, r4, ror #12 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -111464,17 +111464,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - @ instruction: 0x011344b0 │ │ │ │ + @ instruction: 0x01134490 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r3, ip, asr r4 │ │ │ │ + tsteq r3, ip, lsr r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 78afc <__cxa_atexit@plt+0x6cdf0> │ │ │ │ ldr r2, [pc, #36] @ 78b04 <__cxa_atexit@plt+0x6cdf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -111483,16 +111483,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 78b08 <__cxa_atexit@plt+0x6cdfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #8 │ │ │ │ - tsteq r3, r8, lsl #8 │ │ │ │ + tsteq r3, ip, ror #7 │ │ │ │ + tsteq r3, r8, ror #7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 78ba4 <__cxa_atexit@plt+0x6ce98> │ │ │ │ @@ -111530,20 +111530,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 78bb4 <__cxa_atexit@plt+0x6cea8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #7 │ │ │ │ + tsteq r3, r4, lsl #7 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r3, r4, ror #10 │ │ │ │ + tsteq r3, r4, asr #10 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r3, ip, ror r3 │ │ │ │ tsteq r3, ip, asr r3 │ │ │ │ + tsteq r3, ip, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r2, r1 │ │ │ │ @@ -111645,42 +111645,42 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - tsteq r3, ip, lsl #9 │ │ │ │ + tsteq r3, ip, ror #8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r3, r8, lsr #5 │ │ │ │ + tsteq r3, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - @ instruction: 0x011343f8 │ │ │ │ - @ instruction: 0x011341f4 │ │ │ │ + @ instruction: 0x011343d8 │ │ │ │ + @ instruction: 0x011341d4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r3, r0, asr #7 │ │ │ │ - @ instruction: 0x011341b8 │ │ │ │ + tsteq r3, r0, lsr #7 │ │ │ │ + @ instruction: 0x01134198 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 78df0 <__cxa_atexit@plt+0x6d0e4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 78df4 <__cxa_atexit@plt+0x6d0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r3, [pc, #16] @ 78df8 <__cxa_atexit@plt+0x6d0ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r8, lsl r3 │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ + @ instruction: 0x011342f8 │ │ │ │ + ldrsheq r4, [r3, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ @@ -111704,15 +111704,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 78e78 <__cxa_atexit@plt+0x6d16c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ smlalseq fp, pc, r0, r9 @ │ │ │ │ - @ instruction: 0x0103b490 │ │ │ │ + tsteq r3, r0, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 78f04 <__cxa_atexit@plt+0x6d1f8> │ │ │ │ @@ -111752,16 +111752,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 78f38 <__cxa_atexit@plt+0x6d22c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ + smlatbeq r3, ip, r3, fp │ │ │ │ smlabteq r3, ip, r3, fp │ │ │ │ - smlatteq r3, ip, r3, fp │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ ldrshteq fp, [pc], #140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -111783,15 +111783,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 78fb4 <__cxa_atexit@plt+0x6d2a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ rscseq fp, pc, r4, asr r8 @ │ │ │ │ - tsteq r3, r4, asr r3 │ │ │ │ + tsteq r3, r4, lsr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7902c <__cxa_atexit@plt+0x6d320> │ │ │ │ ldr r3, [pc, #100] @ 7903c <__cxa_atexit@plt+0x6d330> │ │ │ │ @@ -111818,16 +111818,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 79044 <__cxa_atexit@plt+0x6d338> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq fp, [r3, -ip] │ │ │ │ - ldrdeq fp, [r3, -r4] │ │ │ │ + ldrdeq fp, [r3, -ip] │ │ │ │ + @ instruction: 0x0103b2b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #260096 @ 0x3f800 │ │ │ │ orr r2, r2, #1835008 @ 0x1c0000 │ │ │ │ and r3, r3, r2 │ │ │ │ cmp r3, #55296 @ 0xd800 │ │ │ │ @@ -111837,29 +111837,29 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103b290 │ │ │ │ + tsteq r3, r0, ror r2 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 790b4 <__cxa_atexit@plt+0x6d3a8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #8] │ │ │ │ b 79120 <__cxa_atexit@plt+0x6d414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 790c4 <__cxa_atexit@plt+0x6d3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr r2 │ │ │ │ + tsteq r3, r0, lsr r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -111873,15 +111873,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 79120 <__cxa_atexit@plt+0x6d414> │ │ │ │ str sl, [r7, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7911c <__cxa_atexit@plt+0x6d410> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r3, -r8] │ │ │ │ + ldrdeq fp, [r3, -r8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 79160 <__cxa_atexit@plt+0x6d454> │ │ │ │ @@ -112103,19 +112103,19 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 794c0 <__cxa_atexit@plt+0x6d7b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr fp │ │ │ │ + tsteq r3, r4, lsr fp │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ + tsteq r3, r0, asr #28 │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ - smlabbeq r3, r0, lr, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [pc, #76] @ 79534 <__cxa_atexit@plt+0x6d828> │ │ │ │ @@ -112136,15 +112136,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #8] @ 79538 <__cxa_atexit@plt+0x6d82c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatteq r3, r0, sp, sl │ │ │ │ + smlabteq r3, r0, sp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -112158,15 +112158,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 79594 <__cxa_atexit@plt+0x6d888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, ip, ror #19 │ │ │ │ + tsteq r3, ip, asr #19 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112184,15 +112184,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 795fc <__cxa_atexit@plt+0x6d8f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01133998 │ │ │ │ + tsteq r3, r8, ror r9 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 79650 <__cxa_atexit@plt+0x6d944> │ │ │ │ mov r0, r4 │ │ │ │ @@ -112208,15 +112208,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7965c <__cxa_atexit@plt+0x6d950> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011338d0 │ │ │ │ + @ instruction: 0x011338b0 │ │ │ │ smlalseq fp, pc, sl, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 796b0 <__cxa_atexit@plt+0x6d9a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -112232,15 +112232,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 796bc <__cxa_atexit@plt+0x6d9b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror r8 │ │ │ │ + tsteq r3, r0, asr r8 │ │ │ │ rscseq fp, pc, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 79710 <__cxa_atexit@plt+0x6da04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -112256,15 +112256,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7971c <__cxa_atexit@plt+0x6da10> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ + @ instruction: 0x011337f0 │ │ │ │ ldrshteq fp, [pc], #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 79770 <__cxa_atexit@plt+0x6da64> │ │ │ │ mov r0, r4 │ │ │ │ @@ -112280,17 +112280,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 7977c <__cxa_atexit@plt+0x6da70> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011337b0 │ │ │ │ + @ instruction: 0x01133790 │ │ │ │ rscseq fp, pc, r1, asr r0 @ │ │ │ │ - tsteq r3, r8, lsl ip │ │ │ │ + strdeq sl, [r3, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 797e0 <__cxa_atexit@plt+0x6dad4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -112308,32 +112308,32 @@ │ │ │ │ ldr r8, [pc, #28] @ 797f0 <__cxa_atexit@plt+0x6dae4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #14 │ │ │ │ + tsteq r3, ip, lsr #14 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq sl, pc, r1, asr #31 │ │ │ │ - smlatbeq r3, r4, fp, sl │ │ │ │ + smlabbeq r3, r4, fp, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 79818 <__cxa_atexit@plt+0x6db0c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ + tsteq r3, ip, asr fp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - tsteq r3, r8, ror fp │ │ │ │ + tsteq r3, r8, asr fp │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 798cc <__cxa_atexit@plt+0x6dbc0> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -112372,17 +112372,17 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 798e8 <__cxa_atexit@plt+0x6dbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatteq r3, r0, sl, sl │ │ │ │ - strdeq sl, [r3, -r0] │ │ │ │ - smlatteq r3, r8, sl, sl │ │ │ │ + smlabteq r3, r0, sl, sl │ │ │ │ + ldrdeq sl, [r3, -r0] │ │ │ │ + smlabteq r3, r8, sl, sl │ │ │ │ andeq r0, r0, r7, ror #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldmib r5, {r3, r8, r9} │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -112402,15 +112402,15 @@ │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r9, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr sl │ │ │ │ + tsteq r3, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 79a14 <__cxa_atexit@plt+0x6dd08> │ │ │ │ ldr r2, [pc, #160] @ 79a24 <__cxa_atexit@plt+0x6dd18> │ │ │ │ @@ -112454,16 +112454,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 79a30 <__cxa_atexit@plt+0x6dd24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - smlatbeq r3, r8, r9, sl │ │ │ │ - smlabbeq r3, r4, r9, sl │ │ │ │ + smlabbeq r3, r8, r9, sl │ │ │ │ + tsteq r3, r4, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add sl, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -112486,15 +112486,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 7983c <__cxa_atexit@plt+0x6db30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r3, r8, lsl #18 │ │ │ │ + smlatteq r3, r8, r8, sl │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [pc, #28] @ 79aec <__cxa_atexit@plt+0x6dde0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -112523,15 +112523,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 79b48 <__cxa_atexit@plt+0x6de3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r8, lsr r4 │ │ │ │ + tsteq r3, r8, lsl r4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -112549,17 +112549,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 79bb0 <__cxa_atexit@plt+0x6dea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r3, r4, ror #7 │ │ │ │ + tsteq r3, r4, asr #7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - tsteq r3, r0, lsr #12 │ │ │ │ + tsteq r3, r0, lsl #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 79bfc <__cxa_atexit@plt+0x6def0> │ │ │ │ @@ -112575,16 +112575,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 79c14 <__cxa_atexit@plt+0x6df08> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r3, r4, r7, sl │ │ │ │ - smlabteq r3, r0, r5, sl │ │ │ │ + smlatbeq r3, r4, r7, sl │ │ │ │ + smlatbeq r3, r0, r5, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r2, #0 │ │ │ │ beq 79ca0 <__cxa_atexit@plt+0x6df94> │ │ │ │ ldr r7, [pc, #272] @ 79d48 <__cxa_atexit@plt+0x6e03c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -112655,18 +112655,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 79d58 <__cxa_atexit@plt+0x6e04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r3, ip, ror #6 │ │ │ │ - tsteq r3, r0, ror #5 │ │ │ │ - tsteq r3, ip, asr #5 │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ + tsteq r3, ip, asr #6 │ │ │ │ + tsteq r3, r0, asr #5 │ │ │ │ + tsteq r3, ip, lsr #5 │ │ │ │ + tsteq r3, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79da8 <__cxa_atexit@plt+0x6e09c> │ │ │ │ @@ -112679,15 +112679,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, asr #3 │ │ │ │ + tsteq r3, r4, lsr #3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #112] @ 79e3c <__cxa_atexit@plt+0x6e130> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -112714,15 +112714,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r3, r4, asr r1 │ │ │ │ + tsteq r3, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 79e8c <__cxa_atexit@plt+0x6e180> │ │ │ │ @@ -112736,16 +112736,16 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, ror #1 │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ + tsteq r3, r8, asr #1 │ │ │ │ + tsteq r3, r8, lsl #10 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 79ee4 <__cxa_atexit@plt+0x6e1d8> │ │ │ │ @@ -112761,16 +112761,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 79efc <__cxa_atexit@plt+0x6e1f0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - ldrdeq sl, [r3, -ip] │ │ │ │ - tsteq r3, r8, lsr r6 │ │ │ │ + @ instruction: 0x0103a4bc │ │ │ │ + tsteq r3, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 79f60 <__cxa_atexit@plt+0x6e254> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -112788,28 +112788,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 79f70 <__cxa_atexit@plt+0x6e264> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #31 │ │ │ │ + tsteq r3, ip, lsr #31 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq sl, pc, r8, lsr r8 @ │ │ │ │ - smlabteq r3, r4, r5, sl │ │ │ │ + smlatbeq r3, r4, r5, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 79f98 <__cxa_atexit@plt+0x6e28c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - @ instruction: 0x0103a49c │ │ │ │ - @ instruction: 0x0103a5bc │ │ │ │ + tsteq r3, ip, ror r4 │ │ │ │ + @ instruction: 0x0103a59c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 79ffc <__cxa_atexit@plt+0x6e2f0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -112827,28 +112827,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 7a00c <__cxa_atexit@plt+0x6e300> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr pc │ │ │ │ + tsteq r3, r0, lsl pc │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ smlalseq sl, pc, ip, r7 @ │ │ │ │ - tsteq r3, r8, asr #10 │ │ │ │ + tsteq r3, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7a034 <__cxa_atexit@plt+0x6e328> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r3, r0, asr r4 │ │ │ │ - tsteq r3, r0, asr #10 │ │ │ │ + tsteq r3, r0, lsr r4 │ │ │ │ + tsteq r3, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7a098 <__cxa_atexit@plt+0x6e38c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -112866,28 +112866,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 7a0a8 <__cxa_atexit@plt+0x6e39c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01132e94 │ │ │ │ + tsteq r3, r4, ror lr │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq sl, pc, r0, lsl #14 │ │ │ │ - smlabteq r3, ip, r4, sl │ │ │ │ + smlatbeq r3, ip, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7a0d0 <__cxa_atexit@plt+0x6e3c4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r3, r4, lsl #8 │ │ │ │ - strdeq sl, [r3, -r0] │ │ │ │ + smlatteq r3, r4, r3, sl │ │ │ │ + ldrdeq sl, [r3, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7a11c <__cxa_atexit@plt+0x6e410> │ │ │ │ ldr r7, [pc, #52] @ 7a12c <__cxa_atexit@plt+0x6e420> │ │ │ │ @@ -112902,16 +112902,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 7a130 <__cxa_atexit@plt+0x6e424> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0103a4b8 │ │ │ │ - @ instruction: 0x0103a494 │ │ │ │ + @ instruction: 0x0103a498 │ │ │ │ + tsteq r3, r4, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ ldr lr, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -112937,15 +112937,15 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ beq 7a1ac <__cxa_atexit@plt+0x6e4a0> │ │ │ │ b 7a2d0 <__cxa_atexit@plt+0x6e5c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq sl, [r3, -r8] │ │ │ │ + ldrdeq sl, [r3, -r8] │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 7a298 <__cxa_atexit@plt+0x6e58c> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -112996,22 +112996,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 7a2ac <__cxa_atexit@plt+0x6e5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r3, r4, r2, sl │ │ │ │ - @ instruction: 0x0103a2bc │ │ │ │ - tsteq r3, ip, lsr #6 │ │ │ │ - tsteq r3, r4, lsr #6 │ │ │ │ - smlatbeq r3, r0, r3, sl │ │ │ │ - @ instruction: 0x0103a398 │ │ │ │ - tsteq r3, r4, ror #26 │ │ │ │ - ldrdeq sl, [r3, -r4] │ │ │ │ + smlatbeq r3, r4, r2, sl │ │ │ │ + @ instruction: 0x0103a29c │ │ │ │ + tsteq r3, ip, lsl #6 │ │ │ │ + tsteq r3, r4, lsl #6 │ │ │ │ + smlabbeq r3, r0, r3, sl │ │ │ │ + tsteq r3, r8, ror r3 │ │ │ │ + tsteq r3, r4, asr #26 │ │ │ │ + @ instruction: 0x0103a2b4 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 7a384 <__cxa_atexit@plt+0x6e678> │ │ │ │ add r1, r5, #4 │ │ │ │ @@ -113055,20 +113055,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 7a398 <__cxa_atexit@plt+0x6e68c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r3, -r8] │ │ │ │ - ldrdeq sl, [r3, -r0] │ │ │ │ - tsteq r3, r0, asr #4 │ │ │ │ - tsteq r3, r8, lsr r2 │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ - tsteq r3, ip, lsl r2 │ │ │ │ + @ instruction: 0x0103a1b8 │ │ │ │ + @ instruction: 0x0103a1b0 │ │ │ │ + tsteq r3, r0, lsr #4 │ │ │ │ + tsteq r3, r8, lsl r2 │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ + strdeq sl, [r3, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7a444 <__cxa_atexit@plt+0x6e738> │ │ │ │ ldr r2, [pc, #136] @ 7a454 <__cxa_atexit@plt+0x6e748> │ │ │ │ @@ -113105,16 +113105,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7a45c <__cxa_atexit@plt+0x6e750> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x0103a198 │ │ │ │ - tsteq r3, r8, ror #2 │ │ │ │ + tsteq r3, r8, ror r1 │ │ │ │ + tsteq r3, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmn r7, #1 │ │ │ │ ble 7a49c <__cxa_atexit@plt+0x6e790> │ │ │ │ ldr r2, [pc, #48] @ 7a4b4 <__cxa_atexit@plt+0x6e7a8> │ │ │ │ @@ -113128,15 +113128,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 7a5fc <__cxa_atexit@plt+0x6e8f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ + strdeq sl, [r3, -r0] │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bcc 7a5d0 <__cxa_atexit@plt+0x6e8c4> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -113202,21 +113202,21 @@ │ │ │ │ ldr r7, [pc, #24] @ 7a5e4 <__cxa_atexit@plt+0x6e8d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r3, ip, pc, r9 @ │ │ │ │ - smlabbeq r3, r4, pc, r9 @ │ │ │ │ - ldrdeq r9, [r3, -r4] │ │ │ │ - smlabteq r3, ip, pc, r9 @ │ │ │ │ - tsteq r3, r0, ror sl │ │ │ │ - smlabbeq r3, r0, r0, sl │ │ │ │ - tsteq r3, r8, ror r0 │ │ │ │ + tsteq r3, ip, ror #30 │ │ │ │ + tsteq r3, r4, ror #30 │ │ │ │ + @ instruction: 0x01039fb4 │ │ │ │ + smlatbeq r3, ip, pc, r9 @ │ │ │ │ + tsteq r3, r0, asr sl │ │ │ │ + tsteq r3, r0, rrx │ │ │ │ + qaddeq sl, r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmn r3, #1 │ │ │ │ ble 7a63c <__cxa_atexit@plt+0x6e930> │ │ │ │ cmp r3, #0 │ │ │ │ beq 7a654 <__cxa_atexit@plt+0x6e948> │ │ │ │ @@ -113245,15 +113245,15 @@ │ │ │ │ beq 7a678 <__cxa_atexit@plt+0x6e96c> │ │ │ │ b 7a7b4 <__cxa_atexit@plt+0x6eaa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r3, r8, lsr #30 │ │ │ │ + tsteq r3, r8, lsl #30 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 7a77c <__cxa_atexit@plt+0x6ea70> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -113309,22 +113309,22 @@ │ │ │ │ ldr r7, [pc, #24] @ 7a790 <__cxa_atexit@plt+0x6ea84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r0, sp, r9 │ │ │ │ - ldrdeq r9, [r3, -r8] │ │ │ │ - tsteq r3, r0, asr lr │ │ │ │ - tsteq r3, r8, asr #28 │ │ │ │ - smlabteq r3, r4, lr, r9 │ │ │ │ - @ instruction: 0x01039ebc │ │ │ │ - tsteq r3, ip, ror r8 │ │ │ │ - strdeq r9, [r3, -r0] │ │ │ │ + smlabteq r3, r0, sp, r9 │ │ │ │ + @ instruction: 0x01039db8 │ │ │ │ + tsteq r3, r0, lsr lr │ │ │ │ + tsteq r3, r8, lsr #28 │ │ │ │ + smlatbeq r3, r4, lr, r9 │ │ │ │ + @ instruction: 0x01039e9c │ │ │ │ + tsteq r3, ip, asr r8 │ │ │ │ + ldrdeq r9, [r3, -r0] │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ bcc 7a878 <__cxa_atexit@plt+0x6eb6c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -113372,20 +113372,20 @@ │ │ │ │ ldr r7, [pc, #24] @ 7a88c <__cxa_atexit@plt+0x6eb80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r4, ip, r9 │ │ │ │ - ldrdeq r9, [r3, -ip] │ │ │ │ - tsteq r3, r4, asr sp │ │ │ │ - tsteq r3, ip, asr #26 │ │ │ │ - tsteq r3, r0, lsl #15 │ │ │ │ - tsteq r3, r8, lsl sp │ │ │ │ + smlabteq r3, r4, ip, r9 │ │ │ │ + @ instruction: 0x01039cbc │ │ │ │ + tsteq r3, r4, lsr sp │ │ │ │ + tsteq r3, ip, lsr #26 │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ + strdeq r9, [r3, -r8] │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 7aa20 <__cxa_atexit@plt+0x6ed14> │ │ │ │ @@ -113477,22 +113477,22 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #44] @ 7aa48 <__cxa_atexit@plt+0x6ed3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, asr r6 │ │ │ │ - smlabteq r3, r8, fp, r9 │ │ │ │ - smlabteq r3, r0, fp, r9 │ │ │ │ - smlabteq r3, ip, fp, r9 │ │ │ │ - smlabteq r3, r4, fp, r9 │ │ │ │ - @ instruction: 0x011325dc │ │ │ │ - tsteq r3, ip, lsr fp │ │ │ │ - tsteq r3, r4, lsr fp │ │ │ │ + tsteq r3, r8, lsr r6 │ │ │ │ + smlatbeq r3, r8, fp, r9 │ │ │ │ + smlatbeq r3, r0, fp, r9 │ │ │ │ + smlatbeq r3, ip, fp, r9 │ │ │ │ + smlatbeq r3, r4, fp, r9 │ │ │ │ + @ instruction: 0x011325bc │ │ │ │ + tsteq r3, ip, lsl fp │ │ │ │ + tsteq r3, r4, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7aab8 <__cxa_atexit@plt+0x6edac> │ │ │ │ ldr r3, [pc, #116] @ 7aae0 <__cxa_atexit@plt+0x6edd4> │ │ │ │ @@ -113523,16 +113523,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r3, ip, lsr #22 │ │ │ │ - tsteq r3, r4, ror #12 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ + tsteq r3, r4, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ab24 <__cxa_atexit@plt+0x6ee18> │ │ │ │ @@ -113542,16 +113542,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, ror #11 │ │ │ │ - @ instruction: 0x01039ab8 │ │ │ │ + tsteq r3, r4, asr #11 │ │ │ │ + @ instruction: 0x01039a98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7ab94 <__cxa_atexit@plt+0x6ee88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -113569,28 +113569,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 7aba4 <__cxa_atexit@plt+0x6ee98> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01132398 │ │ │ │ + tsteq r3, r8, ror r3 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r9, pc, r4, lsl #24 │ │ │ │ - tsteq r3, r4, asr #20 │ │ │ │ + tsteq r3, r4, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7abcc <__cxa_atexit@plt+0x6eec0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ - tsteq r3, r8, lsr #20 │ │ │ │ + tsteq r3, r8, asr #18 │ │ │ │ + tsteq r3, r8, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7ac9c <__cxa_atexit@plt+0x6ef90> │ │ │ │ ldr r3, [pc, #208] @ 7acc4 <__cxa_atexit@plt+0x6efb8> │ │ │ │ @@ -113645,19 +113645,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x010399b8 │ │ │ │ - @ instruction: 0x010399b0 │ │ │ │ - tsteq r3, ip, ror #18 │ │ │ │ - tsteq r3, r4, ror r4 │ │ │ │ - tsteq r3, r0, lsr #18 │ │ │ │ + @ instruction: 0x01039998 │ │ │ │ + @ instruction: 0x01039990 │ │ │ │ + tsteq r3, ip, asr #18 │ │ │ │ + tsteq r3, r4, asr r4 │ │ │ │ + tsteq r3, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 7ad18 <__cxa_atexit@plt+0x6f00c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -113665,15 +113665,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 7ad10 <__cxa_atexit@plt+0x6f004> │ │ │ │ b 7ad28 <__cxa_atexit@plt+0x6f01c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatteq r3, r0, r8, r9 │ │ │ │ + smlabteq r3, r0, r8, r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ad94 <__cxa_atexit@plt+0x6f088> │ │ │ │ @@ -113698,18 +113698,18 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0103989c │ │ │ │ - @ instruction: 0x01039894 │ │ │ │ - tsteq r3, r8, ror r3 │ │ │ │ - tsteq r3, ip, asr #16 │ │ │ │ + tsteq r3, ip, ror r8 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ + tsteq r3, r8, asr r3 │ │ │ │ + tsteq r3, ip, lsr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7ae78 <__cxa_atexit@plt+0x6f16c> │ │ │ │ ldr r3, [pc, #208] @ 7aea0 <__cxa_atexit@plt+0x6f194> │ │ │ │ @@ -113764,19 +113764,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrdeq r9, [r3, -ip] │ │ │ │ - ldrdeq r9, [r3, -r4] │ │ │ │ - @ instruction: 0x01039798 │ │ │ │ - tsteq r3, r4, lsl #3 │ │ │ │ - tsteq r3, r4, asr #14 │ │ │ │ + @ instruction: 0x010397bc │ │ │ │ + @ instruction: 0x010397b4 │ │ │ │ + tsteq r3, r8, ror r7 │ │ │ │ + tsteq r3, r4, ror #2 │ │ │ │ + tsteq r3, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 7aef4 <__cxa_atexit@plt+0x6f1e8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -113784,15 +113784,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 7aeec <__cxa_atexit@plt+0x6f1e0> │ │ │ │ b 7af04 <__cxa_atexit@plt+0x6f1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r3, r4, lsl #14 │ │ │ │ + smlatteq r3, r4, r6, r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7af70 <__cxa_atexit@plt+0x6f264> │ │ │ │ @@ -113817,17 +113817,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r3, r0, r6, r9 │ │ │ │ - @ instruction: 0x010396b8 │ │ │ │ - tsteq r3, r8, lsl #1 │ │ │ │ + smlatbeq r3, r0, r6, r9 │ │ │ │ + @ instruction: 0x01039698 │ │ │ │ + tsteq r3, r8, rrx │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -113840,16 +113840,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7afdc <__cxa_atexit@plt+0x6f2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #31 │ │ │ │ - tsteq r3, r0, asr r6 │ │ │ │ + tsteq r3, r4, lsl #31 │ │ │ │ + tsteq r3, r0, lsr r6 │ │ │ │ rscseq r9, pc, fp, lsr #16 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -113900,16 +113900,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - smlabbeq r3, r4, r5, r9 │ │ │ │ - @ instruction: 0x01132098 │ │ │ │ + tsteq r3, r4, ror #10 │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 7b14c <__cxa_atexit@plt+0x6f440> │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -113934,15 +113934,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01131fdc │ │ │ │ + @ instruction: 0x01131fbc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7b198 <__cxa_atexit@plt+0x6f48c> │ │ │ │ @@ -113955,16 +113955,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, lsl #31 │ │ │ │ - smlabbeq r3, r8, r4, r9 │ │ │ │ + tsteq r3, r0, ror #30 │ │ │ │ + tsteq r3, r8, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b1fc <__cxa_atexit@plt+0x6f4f0> │ │ │ │ ldr r2, [pc, #60] @ 7b204 <__cxa_atexit@plt+0x6f4f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -113979,23 +113979,23 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #26 │ │ │ │ + tsteq r3, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r3, r4, lsr #8 │ │ │ │ + tsteq r3, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ - tsteq r3, r0, lsl #8 │ │ │ │ + smlatteq r3, r0, r3, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7b278 <__cxa_atexit@plt+0x6f56c> │ │ │ │ ldr r7, [pc, #60] @ 7b284 <__cxa_atexit@plt+0x6f578> │ │ │ │ @@ -114012,23 +114012,23 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0103939c │ │ │ │ + tsteq r3, ip, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - tsteq r3, r8, ror r3 │ │ │ │ + tsteq r3, r8, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -114044,15 +114044,15 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ rscseq r9, pc, sp, lsr #13 │ │ │ │ - tsteq r3, ip, lsl r3 │ │ │ │ + strdeq r9, [r3, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b388 <__cxa_atexit@plt+0x6f67c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -114083,26 +114083,26 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #27 │ │ │ │ - @ instruction: 0x01131bb4 │ │ │ │ + tsteq r3, ip, ror #26 │ │ │ │ + @ instruction: 0x01131b94 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, r4, ror r2 │ │ │ │ + tsteq r3, r4, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - tsteq r3, r4, asr r2 │ │ │ │ + tsteq r3, r4, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b434 <__cxa_atexit@plt+0x6f728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -114126,18 +114126,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #21 │ │ │ │ + tsteq r3, r8, asr #21 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rscseq r9, pc, r9, ror #10 │ │ │ │ - smlabteq r3, r4, r1, r9 │ │ │ │ + smlatbeq r3, r4, r1, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -114159,16 +114159,16 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - tsteq r3, ip, lsr ip │ │ │ │ - tsteq r3, r4, ror #20 │ │ │ │ + tsteq r3, ip, lsl ip │ │ │ │ + tsteq r3, r4, asr #20 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -114195,16 +114195,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 7b564 <__cxa_atexit@plt+0x6f858> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - strdeq r9, [r3, -r0] │ │ │ │ ldrdeq r9, [r3, -r0] │ │ │ │ + strheq r9, [r3, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7b604 <__cxa_atexit@plt+0x6f8f8> │ │ │ │ ldr r3, [pc, #164] @ 7b630 <__cxa_atexit@plt+0x6f924> │ │ │ │ @@ -114250,17 +114250,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 7b640 <__cxa_atexit@plt+0x6f934> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r3, r8, lsl r0 │ │ │ │ - tsteq r3, r4, asr #32 │ │ │ │ - strdeq r8, [r3, -r4] │ │ │ │ + strdeq r8, [r3, -r8] │ │ │ │ + tsteq r3, r4, lsr #32 │ │ │ │ + ldrdeq r8, [r3, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -114290,16 +114290,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 7b6e0 <__cxa_atexit@plt+0x6f9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r3, r4, ror pc │ │ │ │ tsteq r3, r4, asr pc │ │ │ │ + tsteq r3, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r9, r8 │ │ │ │ @@ -114321,27 +114321,27 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7b75c <__cxa_atexit@plt+0x6fa50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - strdeq r8, [r3, -r4] │ │ │ │ - strdeq r8, [r3, -r0] │ │ │ │ + ldrdeq r8, [r3, -r4] │ │ │ │ + ldrdeq r8, [r3, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7b788 <__cxa_atexit@plt+0x6fa7c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - ldrdeq r8, [r3, -ip] │ │ │ │ - ldrdeq r8, [r3, -r8] │ │ │ │ + @ instruction: 0x01038ebc │ │ │ │ + @ instruction: 0x01038eb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7b7dc <__cxa_atexit@plt+0x6fad0> │ │ │ │ ldr r3, [pc, #56] @ 7b7e8 <__cxa_atexit@plt+0x6fadc> │ │ │ │ @@ -114358,35 +114358,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r4, ror lr │ │ │ │ + tsteq r3, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7b810 <__cxa_atexit@plt+0x6fb04> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - tsteq r3, r0, lsl lr │ │ │ │ + strdeq r8, [r3, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7b83c <__cxa_atexit@plt+0x6fb30> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - tsteq r3, r4, asr #13 │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ + tsteq r3, r4, lsr #13 │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -114402,16 +114402,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7b8a0 <__cxa_atexit@plt+0x6fb94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ rscseq r9, pc, sp, lsl r1 @ │ │ │ │ - smlatteq r3, r8, sp, r8 │ │ │ │ - @ instruction: 0x01038d98 │ │ │ │ + smlabteq r3, r8, sp, r8 │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7b928 <__cxa_atexit@plt+0x6fc1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -114452,17 +114452,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 7b970 <__cxa_atexit@plt+0x6fc64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl r6 │ │ │ │ - tsteq r3, r4, lsl r8 │ │ │ │ - smlatteq r3, r0, ip, r8 │ │ │ │ + @ instruction: 0x011315f0 │ │ │ │ + @ instruction: 0x011317f4 │ │ │ │ + smlabteq r3, r0, ip, r8 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7b9b0 <__cxa_atexit@plt+0x6fca4> │ │ │ │ @@ -114472,15 +114472,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 7b9bc <__cxa_atexit@plt+0x6fcb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr r5 │ │ │ │ + tsteq r3, r4, lsr r5 │ │ │ │ ldrhteq r8, [pc], #240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -114525,15 +114525,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr #9 │ │ │ │ + tsteq r3, ip, lsl #9 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrshteq r8, [pc], #226 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -114607,17 +114607,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #6 │ │ │ │ - tsteq r3, ip, lsr r5 │ │ │ │ - tsteq r3, r8, ror #6 │ │ │ │ + tsteq r3, r4, asr #6 │ │ │ │ + tsteq r3, ip, lsl r5 │ │ │ │ + tsteq r3, r8, asr #6 │ │ │ │ rscseq r8, pc, r8, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -114662,15 +114662,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #5 │ │ │ │ + tsteq r3, r8, ror #4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rscseq r8, pc, lr, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -114720,15 +114720,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #3 │ │ │ │ + tsteq r3, r8, lsl #3 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r8, pc, r0, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -114754,17 +114754,17 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0x011312f4 │ │ │ │ - tsteq r3, ip, lsl r1 │ │ │ │ - tsteq r3, r0, lsl r8 │ │ │ │ + @ instruction: 0x011312d4 │ │ │ │ + ldrsheq r1, [r3, -ip] │ │ │ │ + strdeq r8, [r3, -r0] │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -114796,19 +114796,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 7bed4 <__cxa_atexit@plt+0x701c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - @ instruction: 0x011311f0 │ │ │ │ + @ instruction: 0x011311d0 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - strdeq r8, [r3, -r0] │ │ │ │ - smlabteq r3, ip, r7, r8 │ │ │ │ + ldrdeq r8, [r3, -r0] │ │ │ │ + smlatbeq r3, ip, r7, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7bfbc <__cxa_atexit@plt+0x702b0> │ │ │ │ ldr r3, [pc, #240] @ 7bfec <__cxa_atexit@plt+0x702e0> │ │ │ │ @@ -114872,20 +114872,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 7c004 <__cxa_atexit@plt+0x702f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - tsteq r3, r0, lsl #2 │ │ │ │ + tsteq r3, r0, ror #1 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - smlabteq r3, r8, r6, r8 │ │ │ │ - strdeq r8, [r3, -r0] │ │ │ │ - @ instruction: 0x0103869c │ │ │ │ + smlatbeq r3, r8, r6, r8 │ │ │ │ + ldrdeq r8, [r3, -r0] │ │ │ │ + tsteq r3, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 7c048 <__cxa_atexit@plt+0x7033c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -114893,15 +114893,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 7c040 <__cxa_atexit@plt+0x70334> │ │ │ │ b 7c058 <__cxa_atexit@plt+0x7034c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r3, ip, asr r6 │ │ │ │ + tsteq r3, ip, lsr r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ @@ -114936,19 +114936,19 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 7c104 <__cxa_atexit@plt+0x703f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - @ instruction: 0x01130fbc │ │ │ │ + @ instruction: 0x01130f9c │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - smlabteq r3, r0, r5, r8 │ │ │ │ - @ instruction: 0x0103859c │ │ │ │ + smlatbeq r3, r0, r5, r8 │ │ │ │ + tsteq r3, ip, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7c1a4 <__cxa_atexit@plt+0x70498> │ │ │ │ ldr r3, [pc, #168] @ 7c1d4 <__cxa_atexit@plt+0x704c8> │ │ │ │ @@ -114992,20 +114992,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7c1d8 <__cxa_atexit@plt+0x704cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlatteq r3, r0, r4, r8 │ │ │ │ - tsteq r3, r0, lsl r5 │ │ │ │ + smlabteq r3, r0, r4, r8 │ │ │ │ + strdeq r8, [r3, -r0] │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - tsteq r3, r8, ror #29 │ │ │ │ - @ instruction: 0x010384bc │ │ │ │ + tsteq r3, r8, asr #29 │ │ │ │ + @ instruction: 0x0103849c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -115033,28 +115033,28 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 7c280 <__cxa_atexit@plt+0x70574> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ - tsteq r3, r0, asr #8 │ │ │ │ - tsteq r3, r0, lsr r4 │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ + tsteq r3, r0, lsr #8 │ │ │ │ + tsteq r3, r0, lsl r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7c2ac <__cxa_atexit@plt+0x705a0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - tsteq r3, ip, lsl r4 │ │ │ │ - strdeq r8, [r3, -r4] │ │ │ │ + strdeq r8, [r3, -ip] │ │ │ │ + ldrdeq r8, [r3, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7c368 <__cxa_atexit@plt+0x7065c> │ │ │ │ @@ -115106,22 +115106,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 7c3a8 <__cxa_atexit@plt+0x7069c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r3, r0, lsl ip │ │ │ │ - tsteq r3, r0, lsl #24 │ │ │ │ - tsteq r3, r8, lsl r3 │ │ │ │ - tsteq r3, r0, ror #6 │ │ │ │ + @ instruction: 0x01130bf0 │ │ │ │ + tsteq r3, r0, ror #23 │ │ │ │ + strdeq r8, [r3, -r8] │ │ │ │ + tsteq r3, r0, asr #6 │ │ │ │ @ instruction: 0xfffff58c │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ - tsteq r3, r0, lsr #26 │ │ │ │ - smlatteq r3, ip, r2, r8 │ │ │ │ + tsteq r3, r0, lsl #26 │ │ │ │ + smlabteq r3, ip, r2, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #132] @ 7c458 <__cxa_atexit@plt+0x7074c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ str r6, [r5] │ │ │ │ @@ -115152,20 +115152,20 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 7c46c <__cxa_atexit@plt+0x70760> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #22 │ │ │ │ - tsteq r3, r8, lsl fp │ │ │ │ + tsteq r3, r4, lsl #22 │ │ │ │ + @ instruction: 0x01130af8 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff6d4 │ │ │ │ - tsteq r3, r8, lsr ip │ │ │ │ - tsteq r3, ip, asr r2 │ │ │ │ + tsteq r3, r8, lsl ip │ │ │ │ + tsteq r3, ip, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7c528 <__cxa_atexit@plt+0x7081c> │ │ │ │ ldr r2, [pc, #168] @ 7c538 <__cxa_atexit@plt+0x7082c> │ │ │ │ @@ -115210,17 +115210,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 7c544 <__cxa_atexit@plt+0x70838> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r3, ip, ror fp │ │ │ │ - smlabteq r3, ip, r1, r8 │ │ │ │ - tsteq r3, ip, lsr #20 │ │ │ │ + tsteq r3, ip, asr fp │ │ │ │ + smlatbeq r3, ip, r1, r8 │ │ │ │ + tsteq r3, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -115247,16 +115247,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #16] @ 7c5d8 <__cxa_atexit@plt+0x708cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq r3, r0, asr #21 │ │ │ │ - tsteq r3, r4, lsl #19 │ │ │ │ + tsteq r3, r0, lsr #21 │ │ │ │ + tsteq r3, r4, ror #18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne 7c618 <__cxa_atexit@plt+0x7090c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -115269,16 +115269,16 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 7c62c <__cxa_atexit@plt+0x70920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #18 │ │ │ │ - tsteq r3, ip, asr sl │ │ │ │ + tsteq r3, r8, lsl #18 │ │ │ │ + tsteq r3, ip, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7c6e8 <__cxa_atexit@plt+0x709dc> │ │ │ │ ldr r2, [pc, #164] @ 7c6f8 <__cxa_atexit@plt+0x709ec> │ │ │ │ @@ -115322,17 +115322,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 7c704 <__cxa_atexit@plt+0x709f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r3, ip, ror #16 │ │ │ │ - tsteq r3, r0, lsl r0 │ │ │ │ - @ instruction: 0x0113089c │ │ │ │ + tsteq r3, ip, asr #16 │ │ │ │ + strdeq r7, [r3, -r0] │ │ │ │ + tsteq r3, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldrb r1, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -115358,16 +115358,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #12] @ 7c790 <__cxa_atexit@plt+0x70a84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r3, r8, asr #15 │ │ │ │ - tsteq r3, r4, ror #15 │ │ │ │ + tsteq r3, r8, lsr #15 │ │ │ │ + tsteq r3, r4, asr #15 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bne 7c7d4 <__cxa_atexit@plt+0x70ac8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -115380,16 +115380,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #12] @ 7c7ec <__cxa_atexit@plt+0x70ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #15 │ │ │ │ - tsteq r3, r8, ror #14 │ │ │ │ + tsteq r3, r0, ror #14 │ │ │ │ + tsteq r3, r8, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7c85c <__cxa_atexit@plt+0x70b50> │ │ │ │ ldr r3, [pc, #116] @ 7c884 <__cxa_atexit@plt+0x70b78> │ │ │ │ @@ -115420,16 +115420,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01037eb0 │ │ │ │ - tsteq r3, r8, asr #17 │ │ │ │ + @ instruction: 0x01037e90 │ │ │ │ + tsteq r3, r8, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c8c8 <__cxa_atexit@plt+0x70bbc> │ │ │ │ @@ -115439,15 +115439,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, asr #16 │ │ │ │ + tsteq r3, r8, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7c948 <__cxa_atexit@plt+0x70c3c> │ │ │ │ ldr r3, [pc, #120] @ 7c970 <__cxa_atexit@plt+0x70c64> │ │ │ │ @@ -115479,16 +115479,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabteq r3, r8, sp, r7 │ │ │ │ - tsteq r3, ip, lsr r7 │ │ │ │ + smlatbeq r3, r8, sp, r7 │ │ │ │ + tsteq r3, ip, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c9b8 <__cxa_atexit@plt+0x70cac> │ │ │ │ @@ -115499,15 +115499,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011306b8 │ │ │ │ + @ instruction: 0x01130698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 11ba34 <__cxa_atexit@plt+0x10fd28> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -115530,15 +115530,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7ca44 <__cxa_atexit@plt+0x70d38> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #9 │ │ │ │ + tsteq r3, r8, asr #9 │ │ │ │ rscseq r7, pc, r5, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7ca98 <__cxa_atexit@plt+0x70d8c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115554,15 +115554,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7caa4 <__cxa_atexit@plt+0x70d98> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #9 │ │ │ │ + tsteq r3, r8, ror #8 │ │ │ │ rscseq r7, pc, r9, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7caf8 <__cxa_atexit@plt+0x70dec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115578,15 +115578,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7cb04 <__cxa_atexit@plt+0x70df8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #8 │ │ │ │ + tsteq r3, r8, lsl #8 │ │ │ │ ldrsbteq r7, [pc], #215 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7cb58 <__cxa_atexit@plt+0x70e4c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115602,15 +115602,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7cb64 <__cxa_atexit@plt+0x70e58> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #7 │ │ │ │ + tsteq r3, r8, lsr #7 │ │ │ │ rscseq r7, pc, r1, ror sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7cc20 <__cxa_atexit@plt+0x70f14> │ │ │ │ @@ -115655,19 +115655,19 @@ │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 7cc40 <__cxa_atexit@plt+0x70f34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r3, r8, ror r3 │ │ │ │ - @ instruction: 0x01130394 │ │ │ │ - @ instruction: 0x011303b0 │ │ │ │ - tsteq r3, r8, lsl #26 │ │ │ │ - tsteq r3, r4, ror #7 │ │ │ │ + tsteq r3, r8, asr r3 │ │ │ │ + tsteq r3, r4, ror r3 │ │ │ │ + @ instruction: 0x01130390 │ │ │ │ + smlatteq r3, r8, ip, r7 │ │ │ │ + tsteq r3, r4, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #16777216 @ 0x1000000 │ │ │ │ bcs 7cc70 <__cxa_atexit@plt+0x70f64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #112] @ 7ccd8 <__cxa_atexit@plt+0x70fcc> │ │ │ │ @@ -115693,18 +115693,18 @@ │ │ │ │ cmp r7, #193 @ 0xc1 │ │ │ │ bls 7cc5c <__cxa_atexit@plt+0x70f50> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 7cccc <__cxa_atexit@plt+0x70fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #145 @ 0x91 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #5 │ │ │ │ - tsteq r3, r8, ror #5 │ │ │ │ - tsteq r3, r4, lsl #6 │ │ │ │ - tsteq r3, r8, lsr #6 │ │ │ │ + tsteq r3, ip, lsr #5 │ │ │ │ + tsteq r3, r8, asr #5 │ │ │ │ + tsteq r3, r4, ror #5 │ │ │ │ + tsteq r3, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7cd2c <__cxa_atexit@plt+0x71020> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -115719,15 +115719,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7cd38 <__cxa_atexit@plt+0x7102c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011301f4 │ │ │ │ + @ instruction: 0x011301d4 │ │ │ │ smlalseq r7, pc, r1, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7cd8c <__cxa_atexit@plt+0x71080> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115743,15 +115743,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7cd98 <__cxa_atexit@plt+0x7108c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01130194 │ │ │ │ + tsteq r3, r4, ror r1 │ │ │ │ rscseq r7, pc, sp, lsl fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7cdec <__cxa_atexit@plt+0x710e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115767,15 +115767,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 7cdf8 <__cxa_atexit@plt+0x710ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr r1 │ │ │ │ + tsteq r3, r4, lsl r1 │ │ │ │ rscseq r7, pc, sp, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 7ce4c <__cxa_atexit@plt+0x71140> │ │ │ │ mov r0, r4 │ │ │ │ @@ -115791,24 +115791,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 7ce58 <__cxa_atexit@plt+0x7114c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r0, [r3, -r4] │ │ │ │ + ldrheq r0, [r3, -r4] │ │ │ │ rscseq r7, pc, r5, lsr #20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7ce78 <__cxa_atexit@plt+0x7116c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r3, r8, lsl #1 │ │ │ │ + tsteq r3, r8, rrx │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7ceb8 <__cxa_atexit@plt+0x711ac> │ │ │ │ @@ -115856,22 +115856,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0112ffd0 │ │ │ │ + @ instruction: 0x0112ffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - @ instruction: 0x01037a9c │ │ │ │ + tsteq r3, ip, ror sl │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7cfd8 <__cxa_atexit@plt+0x712cc> │ │ │ │ @@ -115896,40 +115896,40 @@ │ │ │ │ b 7cfe8 <__cxa_atexit@plt+0x712dc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7cff8 <__cxa_atexit@plt+0x712ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr sl │ │ │ │ + tsteq r3, ip, lsl sl │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ rscseq r7, pc, pc, ror r8 @ │ │ │ │ - tsteq r3, ip, lsl #20 │ │ │ │ + smlatteq r3, ip, r9, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d034 <__cxa_atexit@plt+0x71328> │ │ │ │ ldr r9, [pc, #24] @ 7d038 <__cxa_atexit@plt+0x7132c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - ldrdeq r7, [r3, -r4] │ │ │ │ - @ instruction: 0x01037890 │ │ │ │ + @ instruction: 0x010379b4 │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7d058 <__cxa_atexit@plt+0x7134c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tstpeq r2, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ - tsteq r3, r4, lsr sl │ │ │ │ + tstpeq r2, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, r4, lsl sl │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7d0b8 <__cxa_atexit@plt+0x713ac> │ │ │ │ @@ -115952,34 +115952,34 @@ │ │ │ │ b 7d0c8 <__cxa_atexit@plt+0x713bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7d0d8 <__cxa_atexit@plt+0x713cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r3, -ip] │ │ │ │ + @ instruction: 0x010379bc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r7, pc, r2, lsl #15 │ │ │ │ - smlatbeq r3, ip, r9, r7 │ │ │ │ + smlabbeq r3, ip, r9, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d114 <__cxa_atexit@plt+0x71408> │ │ │ │ ldr r9, [pc, #24] @ 7d118 <__cxa_atexit@plt+0x7140c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r3, r4, ror r9 │ │ │ │ - @ instruction: 0x010377b0 │ │ │ │ + tsteq r3, r4, asr r9 │ │ │ │ + @ instruction: 0x01037790 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ - smlabbeq r3, ip, r9, r7 │ │ │ │ + tsteq r3, ip, ror #18 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r7, #14] │ │ │ │ cmp r6, r8 │ │ │ │ ble 7d174 <__cxa_atexit@plt+0x71468> │ │ │ │ @@ -116026,22 +116026,22 @@ │ │ │ │ b 7d1f0 <__cxa_atexit@plt+0x714e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7d200 <__cxa_atexit@plt+0x714f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010378b4 │ │ │ │ - tstpeq r2, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01037894 │ │ │ │ + tstpeq r2, r8, lsr #29 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ rscseq r7, pc, sl, ror #12 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x01037894 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7d3b0 <__cxa_atexit@plt+0x716a4> │ │ │ │ @@ -116148,19 +116148,19 @@ │ │ │ │ ldr r7, [pc, #20] @ 7d3e8 <__cxa_atexit@plt+0x716dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - strdeq r7, [r3, -ip] │ │ │ │ - @ instruction: 0x0112fcf8 │ │ │ │ - tstpeq r2, r0, asr sp @ p-variant is OBSOLETE │ │ │ │ - tstpeq r2, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010376bc │ │ │ │ + ldrdeq r7, [r3, -ip] │ │ │ │ + @ instruction: 0x0112fcd8 │ │ │ │ + tstpeq r2, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, ror #25 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0103769c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 7d4b0 <__cxa_atexit@plt+0x717a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #14] │ │ │ │ @@ -116199,16 +116199,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #8] @ 7d4b4 <__cxa_atexit@plt+0x717a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0112fbf8 │ │ │ │ - strdeq r7, [r3, -ip] │ │ │ │ + @ instruction: 0x0112fbd8 │ │ │ │ + ldrdeq r7, [r3, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r2, [r3, #14] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -116223,23 +116223,23 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ addcc r7, r7, r3, lsl r2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #4] @ 7d514 <__cxa_atexit@plt+0x71808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - @ instruction: 0x0112fb94 │ │ │ │ + tstpeq r2, r4, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7d534 <__cxa_atexit@plt+0x71828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tstpeq r2, ip, asr #19 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, lsr #19 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d574 <__cxa_atexit@plt+0x71868> │ │ │ │ @@ -116287,22 +116287,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq r2, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0112f8f4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - tsteq r3, r0, lsr #10 │ │ │ │ + tsteq r3, r0, lsl #10 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7d694 <__cxa_atexit@plt+0x71988> │ │ │ │ @@ -116327,40 +116327,40 @@ │ │ │ │ b 7d6a4 <__cxa_atexit@plt+0x71998> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7d6b4 <__cxa_atexit@plt+0x719a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r0, r4, r7 │ │ │ │ + smlatbeq r3, r0, r4, r7 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ rscseq r7, pc, r3, asr #3 │ │ │ │ - @ instruction: 0x01037490 │ │ │ │ + tsteq r3, r0, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d6f0 <__cxa_atexit@plt+0x719e4> │ │ │ │ ldr r9, [pc, #24] @ 7d6f4 <__cxa_atexit@plt+0x719e8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r3, r8, asr r4 │ │ │ │ - ldrdeq r7, [r3, -r4] │ │ │ │ + tsteq r3, r8, lsr r4 │ │ │ │ + @ instruction: 0x010371b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7d714 <__cxa_atexit@plt+0x71a08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tstpeq r2, ip, ror #15 @ p-variant is OBSOLETE │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ + tstpeq r2, ip, asr #15 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, r8, asr r4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7d774 <__cxa_atexit@plt+0x71a68> │ │ │ │ @@ -116383,39 +116383,39 @@ │ │ │ │ b 7d784 <__cxa_atexit@plt+0x71a78> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7d794 <__cxa_atexit@plt+0x71a88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #8 │ │ │ │ + tsteq r3, r0, lsl #8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r7, pc, r6, asr #1 │ │ │ │ - strdeq r7, [r3, -r0] │ │ │ │ + ldrdeq r7, [r3, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d7d0 <__cxa_atexit@plt+0x71ac4> │ │ │ │ ldr r9, [pc, #24] @ 7d7d4 <__cxa_atexit@plt+0x71ac8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - @ instruction: 0x010373b8 │ │ │ │ - strdeq r7, [r3, -r4] │ │ │ │ + @ instruction: 0x01037398 │ │ │ │ + ldrdeq r7, [r3, -r4] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7d7f4 <__cxa_atexit@plt+0x71ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tstpeq r2, ip, lsl #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, ror #13 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7d834 <__cxa_atexit@plt+0x71b28> │ │ │ │ @@ -116463,22 +116463,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq r2, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - tsteq r3, r0, asr #6 │ │ │ │ + tsteq r3, r0, lsr #6 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7d954 <__cxa_atexit@plt+0x71c48> │ │ │ │ @@ -116503,40 +116503,40 @@ │ │ │ │ b 7d964 <__cxa_atexit@plt+0x71c58> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7d974 <__cxa_atexit@plt+0x71c68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r0, r2, r7 │ │ │ │ + smlabteq r3, r0, r2, r7 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ rscseq r6, pc, r3, lsl #30 │ │ │ │ - @ instruction: 0x010372b0 │ │ │ │ + @ instruction: 0x01037290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7d9b0 <__cxa_atexit@plt+0x71ca4> │ │ │ │ ldr r9, [pc, #24] @ 7d9b4 <__cxa_atexit@plt+0x71ca8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r3, r8, ror r2 │ │ │ │ - tsteq r3, r4, lsl pc │ │ │ │ + tsteq r3, r8, asr r2 │ │ │ │ + strdeq r6, [r3, -r4] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7d9d4 <__cxa_atexit@plt+0x71cc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tstpeq r2, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01037298 │ │ │ │ + tstpeq r2, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7da34 <__cxa_atexit@plt+0x71d28> │ │ │ │ @@ -116559,32 +116559,32 @@ │ │ │ │ b 7da44 <__cxa_atexit@plt+0x71d38> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7da54 <__cxa_atexit@plt+0x71d48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #4 │ │ │ │ + tsteq r3, r0, lsr #4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r6, pc, r6, lsl #28 │ │ │ │ - tsteq r3, r0, lsl r2 │ │ │ │ + strdeq r7, [r3, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7da90 <__cxa_atexit@plt+0x71d84> │ │ │ │ ldr r9, [pc, #24] @ 7da94 <__cxa_atexit@plt+0x71d88> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - ldrdeq r7, [r3, -r8] │ │ │ │ - tsteq r3, r4, lsr lr │ │ │ │ - tsteq r3, r0, lsr r0 │ │ │ │ + @ instruction: 0x010371b8 │ │ │ │ + tsteq r3, r4, lsl lr │ │ │ │ + tsteq r3, r0, lsl r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7db54 <__cxa_atexit@plt+0x71e48> │ │ │ │ ldr r2, [pc, #164] @ 7db60 <__cxa_atexit@plt+0x71e54> │ │ │ │ @@ -116626,17 +116626,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 7db68 <__cxa_atexit@plt+0x71e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0112f590 │ │ │ │ + tstpeq r2, r0, ror r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -116650,15 +116650,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r2, r4, ror #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r4, asr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7dc04 <__cxa_atexit@plt+0x71ef8> │ │ │ │ @@ -116670,15 +116670,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r2, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0112f4f4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7dc54 <__cxa_atexit@plt+0x71f48> │ │ │ │ @@ -116690,15 +116690,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r2, r4, asr #9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -116821,17 +116821,17 @@ │ │ │ │ bx r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7de6c <__cxa_atexit@plt+0x72160> │ │ │ │ mov r6, lr │ │ │ │ mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr lr │ │ │ │ + tsteq r3, r4, lsr lr │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov r8, fp │ │ │ │ cmp r7, #0 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ @@ -116939,25 +116939,25 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 7e054 <__cxa_atexit@plt+0x72348> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r2, r0, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0112f1f4 │ │ │ │ + @ instruction: 0x0112f1f0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tstpeq r2, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ - tsteq r3, r0, asr ip │ │ │ │ + @ instruction: 0x0112eff8 │ │ │ │ + tsteq r3, r0, lsr ip │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tstpeq r2, ip, asr #1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, lsr #1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ rscseq r6, pc, lr, asr #16 │ │ │ │ - tsteq r3, ip, asr sl │ │ │ │ + tsteq r3, ip, lsr sl │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e0dc <__cxa_atexit@plt+0x723d0> │ │ │ │ @@ -116984,17 +116984,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 7e0fc <__cxa_atexit@plt+0x723f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - tsteq r2, ip, lsr #31 │ │ │ │ + tsteq r2, ip, lsl #31 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x01036bb0 │ │ │ │ + @ instruction: 0x01036b90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7e160 <__cxa_atexit@plt+0x72454> │ │ │ │ ldr r7, [pc, #76] @ 7e170 <__cxa_atexit@plt+0x72464> │ │ │ │ @@ -117016,16 +117016,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7e178 <__cxa_atexit@plt+0x7246c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r3, r4, ror #22 │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ + tsteq r3, r4, asr #22 │ │ │ │ + tsteq r3, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e1a4 <__cxa_atexit@plt+0x72498> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -117055,16 +117055,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 7e21c <__cxa_atexit@plt+0x72510> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, ip, asr #26 │ │ │ │ - tsteq r2, r4, lsl #28 │ │ │ │ + tsteq r2, ip, lsr #26 │ │ │ │ + tsteq r2, r4, ror #27 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117085,26 +117085,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 7e294 <__cxa_atexit@plt+0x72588> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0112ed9c │ │ │ │ - @ instruction: 0x0112ecd4 │ │ │ │ + tsteq r2, ip, ror sp │ │ │ │ + @ instruction: 0x0112ecb4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 7e2b8 <__cxa_atexit@plt+0x725ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112ecb8 │ │ │ │ + @ instruction: 0x0112ec98 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ lsr r2, r7, #8 │ │ │ │ @@ -117112,42 +117112,42 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r2, [r3] │ │ │ │ strb r7, [r3, #2] │ │ │ │ ldr r7, [pc, #8] @ 7e2f8 <__cxa_atexit@plt+0x725ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror ip │ │ │ │ + tsteq r2, r8, asr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldrh r3, [r7, #9] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ strb r3, [r7] │ │ │ │ ldr r7, [pc, #8] @ 7e328 <__cxa_atexit@plt+0x7261c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #24 │ │ │ │ + tsteq r2, r8, lsr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ lsr r2, r7, #8 │ │ │ │ lsr r7, r7, #16 │ │ │ │ strb r2, [r3, #1] │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [pc, #8] @ 7e364 <__cxa_atexit@plt+0x72658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #24 │ │ │ │ + tsteq r2, ip, ror #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7e39c <__cxa_atexit@plt+0x72690> │ │ │ │ ldr r7, [pc, #36] @ 7e3ac <__cxa_atexit@plt+0x726a0> │ │ │ │ @@ -117158,15 +117158,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 7e3b0 <__cxa_atexit@plt+0x726a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r3, r4, lsr r9 │ │ │ │ + tsteq r3, r4, lsl r9 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7e4b8 <__cxa_atexit@plt+0x727ac> │ │ │ │ @@ -117227,24 +117227,24 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ sub r8, r6, #15 │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, lsr #22 │ │ │ │ + tsteq r2, ip, lsl #22 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r2, r4, lsl #23 │ │ │ │ - @ instruction: 0x01036894 │ │ │ │ - tsteq r2, r0, ror #22 │ │ │ │ + tsteq r2, r4, ror #22 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ + tsteq r2, r0, asr #22 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0x0112ebbc │ │ │ │ + @ instruction: 0x0112eb9c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r9, #2 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ @@ -117263,15 +117263,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror r7 │ │ │ │ + tsteq r3, ip, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7e5d4 <__cxa_atexit@plt+0x728c8> │ │ │ │ ldr r7, [pc, #128] @ 7e5f8 <__cxa_atexit@plt+0x728ec> │ │ │ │ @@ -117306,18 +117306,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 7e600 <__cxa_atexit@plt+0x728f4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ + smlabteq r3, r8, r6, r6 │ │ │ │ smlatteq r3, r8, r6, r6 │ │ │ │ - tsteq r3, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - smlabteq r3, r8, r6, r6 │ │ │ │ + smlatbeq r3, r8, r6, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7e660 <__cxa_atexit@plt+0x72954> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-16 │ │ │ │ @@ -117332,15 +117332,15 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7e668 <__cxa_atexit@plt+0x7295c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - smlabbeq r3, r0, r6, r6 │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -117360,16 +117360,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 7e6e0 <__cxa_atexit@plt+0x729d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r4, lsl r9 │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ + @ instruction: 0x0112e8f4 │ │ │ │ + @ instruction: 0x0112e8f0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117393,18 +117393,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 7e764 <__cxa_atexit@plt+0x72a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, ip, lsr #17 │ │ │ │ - tsteq r2, r0, lsr #17 │ │ │ │ + tsteq r2, ip, lsl #17 │ │ │ │ + tsteq r2, r0, lsl #17 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r3, r8, ror #10 │ │ │ │ + tsteq r3, r8, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7e7e8 <__cxa_atexit@plt+0x72adc> │ │ │ │ ldr r7, [pc, #128] @ 7e80c <__cxa_atexit@plt+0x72b00> │ │ │ │ @@ -117439,18 +117439,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 7e814 <__cxa_atexit@plt+0x72b08> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r6, [r3, -r4] │ │ │ │ - strdeq r6, [r3, -ip] │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0x010364b4 │ │ │ │ + ldrdeq r6, [r3, -ip] │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + @ instruction: 0x01036494 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 7e874 <__cxa_atexit@plt+0x72b68> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-16 │ │ │ │ @@ -117465,15 +117465,15 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 7e87c <__cxa_atexit@plt+0x72b70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - tsteq r3, ip, ror #8 │ │ │ │ + tsteq r3, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -117493,16 +117493,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 7e8f4 <__cxa_atexit@plt+0x72be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, lsl #14 │ │ │ │ - @ instruction: 0x0112e6fc │ │ │ │ + tsteq r2, r0, ror #13 │ │ │ │ + @ instruction: 0x0112e6dc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117526,25 +117526,25 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 7e978 <__cxa_atexit@plt+0x72c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0112e698 │ │ │ │ - tsteq r2, ip, lsl #13 │ │ │ │ + tsteq r2, r8, ror r6 │ │ │ │ + tsteq r2, ip, ror #12 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7e998 <__cxa_atexit@plt+0x72c8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r2, r8, ror #10 │ │ │ │ + tsteq r2, r8, asr #10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7e9d8 <__cxa_atexit@plt+0x72ccc> │ │ │ │ @@ -117592,22 +117592,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x0112e4b0 │ │ │ │ + @ instruction: 0x0112e490 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - ldrdeq r6, [r3, -ip] │ │ │ │ + @ instruction: 0x010362bc │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7eaf8 <__cxa_atexit@plt+0x72dec> │ │ │ │ @@ -117632,40 +117632,40 @@ │ │ │ │ b 7eb08 <__cxa_atexit@plt+0x72dfc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7eb18 <__cxa_atexit@plt+0x72e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror r2 │ │ │ │ + tsteq r3, ip, asr r2 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ rscseq r5, pc, pc, asr sp @ │ │ │ │ - tsteq r3, ip, asr #4 │ │ │ │ + tsteq r3, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7eb54 <__cxa_atexit@plt+0x72e48> │ │ │ │ ldr r9, [pc, #24] @ 7eb58 <__cxa_atexit@plt+0x72e4c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r3, r4, lsl r2 │ │ │ │ - tsteq r3, r0, ror sp │ │ │ │ + strdeq r6, [r3, -r4] │ │ │ │ + tsteq r3, r0, asr sp │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 7eb78 <__cxa_atexit@plt+0x72e6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r2, r8, lsl #7 │ │ │ │ - tsteq r3, r4, lsr r2 │ │ │ │ + tsteq r2, r8, ror #6 │ │ │ │ + tsteq r3, r4, lsl r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7ebd8 <__cxa_atexit@plt+0x72ecc> │ │ │ │ @@ -117688,34 +117688,34 @@ │ │ │ │ b 7ebe8 <__cxa_atexit@plt+0x72edc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 7ebf8 <__cxa_atexit@plt+0x72eec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, -ip] │ │ │ │ + @ instruction: 0x010361bc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq r5, pc, r2, ror #24 │ │ │ │ - smlatbeq r3, ip, r1, r6 │ │ │ │ + smlabbeq r3, ip, r1, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7ec34 <__cxa_atexit@plt+0x72f28> │ │ │ │ ldr r9, [pc, #24] @ 7ec38 <__cxa_atexit@plt+0x72f2c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r3, r4, ror r1 │ │ │ │ - @ instruction: 0x01035c90 │ │ │ │ + tsteq r3, r4, asr r1 │ │ │ │ + tsteq r3, r0, ror ip │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 7eedc <__cxa_atexit@plt+0x731d0> │ │ │ │ - smlabbeq r3, r4, lr, r5 │ │ │ │ + tsteq r3, r4, ror #28 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7ec98 <__cxa_atexit@plt+0x72f8c> │ │ │ │ ldr r2, [pc, #60] @ 7eca0 <__cxa_atexit@plt+0x72f94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -117730,15 +117730,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #5 │ │ │ │ + tsteq r2, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -117751,16 +117751,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r0, lsr r4 │ │ │ │ - ldrdeq r5, [r3, -r0] │ │ │ │ + tsteq r2, r0, lsl r4 │ │ │ │ + @ instruction: 0x01035db0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 7edb4 <__cxa_atexit@plt+0x730a8> │ │ │ │ ldr r2, [pc, #164] @ 7edc0 <__cxa_atexit@plt+0x730b4> │ │ │ │ @@ -117802,17 +117802,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 7edc8 <__cxa_atexit@plt+0x730bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112e1d0 │ │ │ │ + @ instruction: 0x0112e1b0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsr r3 │ │ │ │ + tsteq r2, r0, lsl r3 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -117826,15 +117826,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r4, lsl #6 │ │ │ │ + tsteq r2, r4, ror #5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ee64 <__cxa_atexit@plt+0x73158> │ │ │ │ @@ -117846,15 +117846,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0112e2b4 │ │ │ │ + @ instruction: 0x0112e294 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7eeb4 <__cxa_atexit@plt+0x731a8> │ │ │ │ @@ -117866,15 +117866,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r4, ror #4 │ │ │ │ + tsteq r2, r4, asr #4 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #24 │ │ │ │ @@ -118198,36 +118198,36 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #44] @ 7f40c <__cxa_atexit@plt+0x73700> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #3 │ │ │ │ - tsteq r2, r4, asr #3 │ │ │ │ + tsteq r2, r8, lsr #3 │ │ │ │ + tsteq r2, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ + @ instruction: 0x0112def0 │ │ │ │ @ instruction: 0xffffe64c │ │ │ │ @ instruction: 0xffffe590 │ │ │ │ rscseq r5, pc, sl, asr r7 @ │ │ │ │ - smlabteq r3, r4, r7, r5 │ │ │ │ + smlatbeq r3, r4, r7, r5 │ │ │ │ @ instruction: 0xffffe5cc │ │ │ │ @ instruction: 0xffffe484 │ │ │ │ rscseq r5, pc, r3, lsr r7 @ │ │ │ │ - @ instruction: 0x010357b0 │ │ │ │ + @ instruction: 0x01035790 │ │ │ │ @ instruction: 0xffffe6f0 │ │ │ │ @ instruction: 0xffffe634 │ │ │ │ - tsteq r3, ip, lsl r8 │ │ │ │ - @ instruction: 0x01035a98 │ │ │ │ - tsteq r2, r0, lsl #1 │ │ │ │ + strdeq r5, [r3, -ip] │ │ │ │ + tsteq r3, r8, ror sl │ │ │ │ + tsteq r2, r0, rrx │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - tsteq r2, ip, lsr #32 │ │ │ │ - @ instruction: 0x0112dfb8 │ │ │ │ + tsteq r2, ip │ │ │ │ + @ instruction: 0x0112df98 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - tsteq r3, r0, asr r8 │ │ │ │ + tsteq r3, r0, lsr r8 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #12]! │ │ │ │ mov r8, fp │ │ │ │ cmp r7, #0 │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ @@ -118335,25 +118335,25 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 7f624 <__cxa_atexit@plt+0x73918> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr #24 │ │ │ │ - tsteq r2, r0, asr #24 │ │ │ │ + tsteq r2, r4, lsr #24 │ │ │ │ + tsteq r2, r0, lsr #24 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r2, r8, asr #20 │ │ │ │ - smlabbeq r3, r0, r6, r5 │ │ │ │ + tsteq r2, r8, lsr #20 │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ - @ instruction: 0x0112dafc │ │ │ │ + @ instruction: 0x0112dadc │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ @ instruction: 0xffffe414 │ │ │ │ rscseq r5, pc, lr, ror r2 @ │ │ │ │ - smlabbeq r3, ip, r4, r5 │ │ │ │ + tsteq r3, ip, ror #8 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f6ac <__cxa_atexit@plt+0x739a0> │ │ │ │ @@ -118380,17 +118380,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 7f6cc <__cxa_atexit@plt+0x739c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - @ instruction: 0x0112d9dc │ │ │ │ + @ instruction: 0x0112d9bc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - strdeq r5, [r3, -r8] │ │ │ │ + ldrdeq r5, [r3, -r8] │ │ │ │ andeq r0, r0, r6, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7f744 <__cxa_atexit@plt+0x73a38> │ │ │ │ @@ -118418,17 +118418,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 7f764 <__cxa_atexit@plt+0x73a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ - tsteq r2, r8, asr #18 │ │ │ │ + tsteq r2, r8, lsr #18 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r3, r8, ror #12 │ │ │ │ + tsteq r3, r8, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 7f808 <__cxa_atexit@plt+0x73afc> │ │ │ │ ldr r2, [pc, #140] @ 7f818 <__cxa_atexit@plt+0x73b0c> │ │ │ │ @@ -118467,16 +118467,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 7f824 <__cxa_atexit@plt+0x73b18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlatteq r3, r4, r5, r5 │ │ │ │ - smlatbeq r3, ip, r5, r5 │ │ │ │ + smlabteq r3, r4, r5, r5 │ │ │ │ + smlabbeq r3, ip, r5, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr sl, [r3, #3] │ │ │ │ @@ -118494,15 +118494,15 @@ │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 7eedc <__cxa_atexit@plt+0x731d0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r3, r4, asr #10 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r2, [pc, #12] @ 7f8c0 <__cxa_atexit@plt+0x73bb4> │ │ │ │ @@ -118534,16 +118534,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 7f938 <__cxa_atexit@plt+0x73c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, lsr r6 │ │ │ │ - tsteq r2, r8, ror #13 │ │ │ │ + tsteq r2, r0, lsl r6 │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -118564,16 +118564,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 7f9b0 <__cxa_atexit@plt+0x73ca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, lsl #13 │ │ │ │ - @ instruction: 0x0112d5b8 │ │ │ │ + tsteq r2, r0, ror #12 │ │ │ │ + @ instruction: 0x0112d598 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7fa60 <__cxa_atexit@plt+0x73d54> │ │ │ │ @@ -118614,15 +118614,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r2, r0, lsr r5 │ │ │ │ + tsteq r2, r0, lsl r5 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 7fadc <__cxa_atexit@plt+0x73dd0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -118642,15 +118642,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 7fae0 <__cxa_atexit@plt+0x73dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0112d49c │ │ │ │ + tsteq r2, ip, ror r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-12] │ │ │ │ ldrb r1, [r5, #-8] │ │ │ │ @@ -118659,15 +118659,15 @@ │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r2, [r7, #9] │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7fb24 <__cxa_atexit@plt+0x73e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #8 │ │ │ │ + tsteq r2, ip, lsr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7fbbc <__cxa_atexit@plt+0x73eb0> │ │ │ │ ldr r2, [pc, #124] @ 7fbc4 <__cxa_atexit@plt+0x73eb8> │ │ │ │ @@ -118701,15 +118701,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x0112d3d4 │ │ │ │ + @ instruction: 0x0112d3b4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 7fc28 <__cxa_atexit@plt+0x73f1c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -118725,28 +118725,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 7fc2c <__cxa_atexit@plt+0x73f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r0, asr r3 │ │ │ │ + tsteq r2, r0, lsr r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ ldrb r3, [r5, #-8] │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7fc60 <__cxa_atexit@plt+0x73f54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl r3 │ │ │ │ + @ instruction: 0x0112d2f0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 7fd04 <__cxa_atexit@plt+0x73ff8> │ │ │ │ ldr r2, [pc, #136] @ 7fd0c <__cxa_atexit@plt+0x74000> │ │ │ │ @@ -118783,15 +118783,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, ip, lsl #5 │ │ │ │ + tsteq r2, ip, ror #4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 7fd78 <__cxa_atexit@plt+0x7406c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -118809,30 +118809,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 7fd7c <__cxa_atexit@plt+0x74070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, r0, lsl #4 │ │ │ │ + tsteq r2, r0, ror #3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldrb r2, [r5, #-8] │ │ │ │ add r7, r3, r7 │ │ │ │ ldrb r3, [r5, #-12] │ │ │ │ strb r2, [r7, #9] │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 7fdb8 <__cxa_atexit@plt+0x740ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112d1b8 │ │ │ │ + @ instruction: 0x0112d198 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 7fee8 <__cxa_atexit@plt+0x741dc> │ │ │ │ mov r7, #0 │ │ │ │ @@ -118931,18 +118931,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r2, r0, asr #5 │ │ │ │ + tsteq r2, r0, lsr #5 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r3, ip, lsl #30 │ │ │ │ + smlatteq r3, ip, lr, r4 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -119068,17 +119068,17 @@ │ │ │ │ b 80178 <__cxa_atexit@plt+0x7446c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112cdf4 │ │ │ │ - tsteq r2, r0, asr lr │ │ │ │ - tsteq r2, ip, lsl #29 │ │ │ │ + @ instruction: 0x0112cdd4 │ │ │ │ + tsteq r2, r0, lsr lr │ │ │ │ + tsteq r2, ip, ror #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8024c <__cxa_atexit@plt+0x74540> │ │ │ │ @@ -119211,15 +119211,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0112cbdc │ │ │ │ + @ instruction: 0x0112cbbc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 80428 <__cxa_atexit@plt+0x7471c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -119237,30 +119237,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 8042c <__cxa_atexit@plt+0x74720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, r0, asr fp │ │ │ │ + tsteq r2, r0, lsr fp │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 80468 <__cxa_atexit@plt+0x7475c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #22 │ │ │ │ + tsteq r2, r8, ror #21 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 804e0 <__cxa_atexit@plt+0x747d4> │ │ │ │ ldr r2, [pc, #96] @ 804e8 <__cxa_atexit@plt+0x747dc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -119284,16 +119284,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 804ec <__cxa_atexit@plt+0x747e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #20 │ │ │ │ - tsteq r2, r8, lsr ip │ │ │ │ + tsteq r2, r0, asr #20 │ │ │ │ + tsteq r2, r8, lsl ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -119364,19 +119364,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 80634 <__cxa_atexit@plt+0x74928> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, lsl fp │ │ │ │ - tsteq r2, ip, asr #22 │ │ │ │ + @ instruction: 0x0112caf0 │ │ │ │ + tsteq r2, ip, lsr #22 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0112cb98 │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 806b0 <__cxa_atexit@plt+0x749a4> │ │ │ │ @@ -119401,15 +119401,15 @@ │ │ │ │ b 806cc <__cxa_atexit@plt+0x749c0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #17 │ │ │ │ + tsteq r2, r8, ror #16 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 80750 <__cxa_atexit@plt+0x74a44> │ │ │ │ @@ -119442,16 +119442,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, ror #16 │ │ │ │ - @ instruction: 0x0112c8b4 │ │ │ │ + tsteq r2, r8, asr #16 │ │ │ │ + @ instruction: 0x0112c894 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 80820 <__cxa_atexit@plt+0x74b14> │ │ │ │ @@ -119584,15 +119584,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ + tsteq r2, r8, ror #11 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 809fc <__cxa_atexit@plt+0x74cf0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -119610,30 +119610,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 80a00 <__cxa_atexit@plt+0x74cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, ip, ror r5 │ │ │ │ + tsteq r2, ip, asr r5 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 80a3c <__cxa_atexit@plt+0x74d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr r5 │ │ │ │ + tsteq r2, r4, lsl r5 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 80aec <__cxa_atexit@plt+0x74de0> │ │ │ │ ldr r2, [pc, #152] @ 80af4 <__cxa_atexit@plt+0x74de8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -119671,17 +119671,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 80afc <__cxa_atexit@plt+0x74df0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #9 │ │ │ │ + tsteq r2, ip, ror #8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r2, ip, lsr #12 │ │ │ │ + tsteq r2, ip, lsl #12 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ blt 80b30 <__cxa_atexit@plt+0x74e24> │ │ │ │ ldr r3, [pc, #36] @ 80b44 <__cxa_atexit@plt+0x74e38> │ │ │ │ @@ -119692,15 +119692,15 @@ │ │ │ │ b 7fdc8 <__cxa_atexit@plt+0x740bc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #12] @ 80b48 <__cxa_atexit@plt+0x74e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0112c5d4 │ │ │ │ + @ instruction: 0x0112c5b4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -119768,21 +119768,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 80c84 <__cxa_atexit@plt+0x74f78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, asr #9 │ │ │ │ - @ instruction: 0x0112c4fc │ │ │ │ + tsteq r2, r0, lsr #9 │ │ │ │ + @ instruction: 0x0112c4dc │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, r8, asr #10 │ │ │ │ + tsteq r2, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - tsteq r3, r8, lsr lr │ │ │ │ + tsteq r3, r8, lsl lr │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 80ce4 <__cxa_atexit@plt+0x74fd8> │ │ │ │ ldr r2, [pc, #60] @ 80cec <__cxa_atexit@plt+0x74fe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -119797,15 +119797,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr r2 │ │ │ │ + tsteq r2, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -119818,16 +119818,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r4, ror #7 │ │ │ │ - smlabbeq r3, r4, sp, r3 │ │ │ │ + tsteq r2, r4, asr #7 │ │ │ │ + tsteq r3, r4, ror #26 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 80e00 <__cxa_atexit@plt+0x750f4> │ │ │ │ ldr r2, [pc, #164] @ 80e0c <__cxa_atexit@plt+0x75100> │ │ │ │ @@ -119869,17 +119869,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 80e14 <__cxa_atexit@plt+0x75108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #3 │ │ │ │ + tsteq r2, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, ror #5 │ │ │ │ + tsteq r2, r4, asr #5 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -119893,15 +119893,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0112c2b8 │ │ │ │ + @ instruction: 0x0112c298 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80eb0 <__cxa_atexit@plt+0x751a4> │ │ │ │ @@ -119913,15 +119913,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r8, ror #4 │ │ │ │ + tsteq r2, r8, asr #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80f00 <__cxa_atexit@plt+0x751f4> │ │ │ │ @@ -119933,16 +119933,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r8, lsl r2 │ │ │ │ - @ instruction: 0x01033bb8 │ │ │ │ + @ instruction: 0x0112c1f8 │ │ │ │ + @ instruction: 0x01033b98 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 80fcc <__cxa_atexit@plt+0x752c0> │ │ │ │ ldr r2, [pc, #164] @ 80fd8 <__cxa_atexit@plt+0x752cc> │ │ │ │ @@ -119984,17 +119984,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 80fe0 <__cxa_atexit@plt+0x752d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112bfb8 │ │ │ │ + @ instruction: 0x0112bf98 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, lsl r1 │ │ │ │ + ldrsheq ip, [r2, -r8] │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -120008,15 +120008,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, ip, ror #1 │ │ │ │ + tsteq r2, ip, asr #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8107c <__cxa_atexit@plt+0x75370> │ │ │ │ @@ -120028,15 +120028,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0112c09c │ │ │ │ + tsteq r2, ip, ror r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 810cc <__cxa_atexit@plt+0x753c0> │ │ │ │ @@ -120048,15 +120048,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, ip, asr #32 │ │ │ │ + tsteq r2, ip, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 81294 <__cxa_atexit@plt+0x75588> │ │ │ │ @@ -120175,22 +120175,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 812d8 <__cxa_atexit@plt+0x755cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0112be98 │ │ │ │ + tsteq r2, r8, ror lr │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ - @ instruction: 0x0112bfb4 │ │ │ │ - @ instruction: 0x0112bfb0 │ │ │ │ - tsteq r3, r4, asr fp │ │ │ │ + @ instruction: 0x0112bf94 │ │ │ │ + @ instruction: 0x0112bf90 │ │ │ │ + tsteq r3, r4, lsr fp │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ - tsteq r2, ip, ror #27 │ │ │ │ + tsteq r2, ip, asr #27 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 81668 <__cxa_atexit@plt+0x7595c> │ │ │ │ mov fp, r7 │ │ │ │ @@ -120431,46 +120431,46 @@ │ │ │ │ ldr r7, [pc, #64] @ 81700 <__cxa_atexit@plt+0x759f4> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r8, #-2147483648 @ 0x80000000 │ │ │ │ mov r9, r3 │ │ │ │ mov fp, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #25 │ │ │ │ + tsteq r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ - @ instruction: 0x0112bbfc │ │ │ │ + @ instruction: 0x0112bbdc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffc374 │ │ │ │ @ instruction: 0xffffc2b8 │ │ │ │ rscseq r3, pc, r2, ror #7 │ │ │ │ - tsteq r3, r8, lsl #10 │ │ │ │ + smlatteq r3, r8, r4, r3 │ │ │ │ @ instruction: 0xffffc360 │ │ │ │ @ instruction: 0xffffc218 │ │ │ │ rscseq r3, pc, r3, asr #9 │ │ │ │ - smlatbeq r3, r0, r4, r3 │ │ │ │ + smlabbeq r3, r0, r4, r3 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - smlatbeq r3, r8, r5, r3 │ │ │ │ + smlabbeq r3, r8, r5, r3 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 812f4 <__cxa_atexit@plt+0x755e8> │ │ │ │ - tsteq r3, ip, ror #10 │ │ │ │ + tsteq r3, ip, asr #10 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r3, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 81c2c <__cxa_atexit@plt+0x75f20> │ │ │ │ - tsteq r3, r4, asr #10 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ andeq r1, r0, r9, lsr #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 81788 <__cxa_atexit@plt+0x75a7c> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [r5, #28] │ │ │ │ add r3, r2, r3 │ │ │ │ @@ -120494,25 +120494,25 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 81c2c <__cxa_atexit@plt+0x75f20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlabteq r3, r4, r4, r3 │ │ │ │ + smlatbeq r3, r4, r4, r3 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r3, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 81c2c <__cxa_atexit@plt+0x75f20> │ │ │ │ - @ instruction: 0x0103349c │ │ │ │ + tsteq r3, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 81a60 <__cxa_atexit@plt+0x75d54> │ │ │ │ @@ -120701,33 +120701,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 81b2c <__cxa_atexit@plt+0x75e20> │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ b 81a88 <__cxa_atexit@plt+0x75d7c> │ │ │ │ - @ instruction: 0x0112b8b0 │ │ │ │ - tsteq r2, ip, lsr #17 │ │ │ │ - tsteq r2, ip, lsl r7 │ │ │ │ + @ instruction: 0x0112b890 │ │ │ │ + tsteq r2, ip, lsl #17 │ │ │ │ + @ instruction: 0x0112b6fc │ │ │ │ @ instruction: 0xfffff450 │ │ │ │ - tsteq r2, r0, lsr r7 │ │ │ │ + tsteq r2, r0, lsl r7 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r2, ip, lsr #12 │ │ │ │ + tsteq r2, ip, lsl #12 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ - smlatbeq r3, r0, r1, r3 │ │ │ │ + smlabbeq r3, r0, r1, r3 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ @ instruction: 0xfffff0c0 │ │ │ │ @ instruction: 0xffffe6c0 │ │ │ │ @ instruction: 0xffffea1c │ │ │ │ @ instruction: 0xffffc0b8 │ │ │ │ @ instruction: 0xffffbffc │ │ │ │ rscseq r2, pc, lr, asr lr @ │ │ │ │ - tsteq r3, r4, ror pc │ │ │ │ + tsteq r3, r4, asr pc │ │ │ │ andeq r1, r0, r8, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81bd4 <__cxa_atexit@plt+0x75ec8> │ │ │ │ @@ -120758,27 +120758,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 81bf4 <__cxa_atexit@plt+0x75ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff1c4 │ │ │ │ - tsteq r2, r8, lsr #9 │ │ │ │ + tsteq r2, r8, lsl #9 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - swpeq r3, ip, [r3] @ │ │ │ │ + tsteq r3, ip, ror r0 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #28] │ │ │ │ strb r3, [r5, #28] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 81c2c <__cxa_atexit@plt+0x75f20> │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ + qaddeq r3, r4, r3 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 81e88 <__cxa_atexit@plt+0x7617c> │ │ │ │ @@ -120967,33 +120967,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 81f54 <__cxa_atexit@plt+0x76248> │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ b 81eb0 <__cxa_atexit@plt+0x761a4> │ │ │ │ - tsteq r2, r8, lsl #9 │ │ │ │ - tsteq r2, r4, lsl #9 │ │ │ │ - @ instruction: 0x0112b2f4 │ │ │ │ + tsteq r2, r8, ror #8 │ │ │ │ + tsteq r2, r4, ror #8 │ │ │ │ + @ instruction: 0x0112b2d4 │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ - tsteq r2, r8, lsl #6 │ │ │ │ + tsteq r2, r8, ror #5 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r2, r4, lsl #4 │ │ │ │ + tsteq r2, r4, ror #3 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ - tsteq r3, r8, ror sp │ │ │ │ + tsteq r3, r8, asr sp │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ @ instruction: 0xffffec98 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ @ instruction: 0xffffe5f4 │ │ │ │ @ instruction: 0xffffbc90 │ │ │ │ @ instruction: 0xffffbbd4 │ │ │ │ rscseq r2, pc, r6, lsr sl @ │ │ │ │ - tsteq r3, ip, asr #22 │ │ │ │ + tsteq r3, ip, lsr #22 │ │ │ │ andeq r1, r0, r8, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 81ffc <__cxa_atexit@plt+0x762f0> │ │ │ │ @@ -121024,15 +121024,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 8201c <__cxa_atexit@plt+0x76310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffef68 │ │ │ │ - tsteq r2, r0, lsl #1 │ │ │ │ + tsteq r2, r0, rrx │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -121108,15 +121108,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xffffe550 │ │ │ │ @ instruction: 0xffffe90c │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r3, r0, ror #18 │ │ │ │ + tsteq r3, r0, asr #18 │ │ │ │ andeq r0, r0, r7, lsr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 82228 <__cxa_atexit@plt+0x7651c> │ │ │ │ @@ -121169,15 +121169,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 82260 <__cxa_atexit@plt+0x76554> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffeaec │ │ │ │ - tsteq r2, r4, lsl #29 │ │ │ │ + tsteq r2, r4, ror #28 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xffffdee0 │ │ │ │ @ instruction: 0xffffe250 │ │ │ │ andeq r0, r0, r7, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -121213,15 +121213,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffde34 │ │ │ │ @ instruction: 0xffffe190 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - strdeq r2, [r3, -r4] │ │ │ │ + ldrdeq r2, [r3, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 8238c <__cxa_atexit@plt+0x76680> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ @@ -121252,16 +121252,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 823a8 <__cxa_atexit@plt+0x7669c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlabbeq r3, r8, sl, r2 │ │ │ │ - tsteq r3, r8, asr sl │ │ │ │ + tsteq r3, r8, ror #20 │ │ │ │ + tsteq r3, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #56] @ 823fc <__cxa_atexit@plt+0x766f0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121275,15 +121275,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 810e8 <__cxa_atexit@plt+0x753dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r3, r0, lsl #20 │ │ │ │ + smlatteq r3, r0, r9, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 82428 <__cxa_atexit@plt+0x7671c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -121304,17 +121304,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8247c <__cxa_atexit@plt+0x76770> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044638 <__cxa_atexit@plt+0x103892c> │ │ │ │ - tsteq r2, r8, lsr ip │ │ │ │ + tsteq r2, r8, lsl ip │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlabbeq r3, r0, r9, r2 │ │ │ │ + tsteq r3, r0, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -121339,29 +121339,29 @@ │ │ │ │ ldr r7, [pc, #24] @ 82508 <__cxa_atexit@plt+0x767fc> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ - tsteq r3, r0, lsr r9 │ │ │ │ - strdeq r2, [r3, -r8] │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ + tsteq r3, r0, lsl r9 │ │ │ │ + ldrdeq r2, [r3, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 82538 <__cxa_atexit@plt+0x7682c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 8253c <__cxa_atexit@plt+0x76830> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 810e8 <__cxa_atexit@plt+0x753dc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatteq r3, r0, r3, r2 │ │ │ │ + smlabteq r3, r0, r3, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82574 <__cxa_atexit@plt+0x76868> │ │ │ │ @@ -121373,15 +121373,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 82590 <__cxa_atexit@plt+0x76884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044638 <__cxa_atexit@plt+0x103892c> │ │ │ │ - tsteq r2, r4, lsr #22 │ │ │ │ + tsteq r2, r4, lsl #22 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 827b0 <__cxa_atexit@plt+0x76aa4> │ │ │ │ @@ -121516,15 +121516,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r0, ror #15 │ │ │ │ + tsteq r2, r0, asr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -121553,15 +121553,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8285c <__cxa_atexit@plt+0x76b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r0, lsr #14 │ │ │ │ + tsteq r2, r0, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -121575,15 +121575,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 828b4 <__cxa_atexit@plt+0x76ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112a6bc │ │ │ │ + @ instruction: 0x0112a69c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 82924 <__cxa_atexit@plt+0x76c18> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121604,15 +121604,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82928 <__cxa_atexit@plt+0x76c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, r4, asr r6 │ │ │ │ + tsteq r2, r4, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -121622,15 +121622,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 82970 <__cxa_atexit@plt+0x76c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl #12 │ │ │ │ + tsteq r2, r0, ror #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 829cc <__cxa_atexit@plt+0x76cc0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121646,28 +121646,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 829d0 <__cxa_atexit@plt+0x76cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, ip, lsr #11 │ │ │ │ + tsteq r2, ip, lsl #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 82a04 <__cxa_atexit@plt+0x76cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #10 │ │ │ │ + tsteq r2, ip, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 82a90 <__cxa_atexit@plt+0x76d84> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121695,15 +121695,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82a94 <__cxa_atexit@plt+0x76d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, r8, ror #9 │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -121720,15 +121720,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 82af8 <__cxa_atexit@plt+0x76dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror r4 │ │ │ │ + tsteq r2, r8, asr r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 82d18 <__cxa_atexit@plt+0x7700c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -121862,15 +121862,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r8, ror r2 │ │ │ │ + tsteq r2, r8, asr r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -121899,15 +121899,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82dc4 <__cxa_atexit@plt+0x770b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0112a1b8 │ │ │ │ + @ instruction: 0x0112a198 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -121921,15 +121921,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 82e1c <__cxa_atexit@plt+0x77110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr r1 │ │ │ │ + tsteq r2, r4, lsr r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 82e8c <__cxa_atexit@plt+0x77180> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121950,15 +121950,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82e90 <__cxa_atexit@plt+0x77184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, ip, ror #1 │ │ │ │ + tsteq r2, ip, asr #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -121968,15 +121968,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 82ed8 <__cxa_atexit@plt+0x771cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0112a098 │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 82f34 <__cxa_atexit@plt+0x77228> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -121992,28 +121992,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 82f38 <__cxa_atexit@plt+0x7722c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r4, asr #32 │ │ │ │ + tsteq r2, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 82f6c <__cxa_atexit@plt+0x77260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4 │ │ │ │ + tsteq r2, r4, ror #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 82ff8 <__cxa_atexit@plt+0x772ec> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122041,15 +122041,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 82ffc <__cxa_atexit@plt+0x772f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, r0, lsl #31 │ │ │ │ + tsteq r2, r0, ror #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122066,15 +122066,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 83060 <__cxa_atexit@plt+0x77354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ + @ instruction: 0x01129ef0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 83280 <__cxa_atexit@plt+0x77574> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -122208,15 +122208,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r0, lsl sp │ │ │ │ + @ instruction: 0x01129cf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -122245,15 +122245,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8332c <__cxa_atexit@plt+0x77620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r0, asr ip │ │ │ │ + tsteq r2, r0, lsr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122267,15 +122267,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 83384 <__cxa_atexit@plt+0x77678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #23 │ │ │ │ + tsteq r2, ip, asr #23 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 833f4 <__cxa_atexit@plt+0x776e8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122296,15 +122296,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 833f8 <__cxa_atexit@plt+0x776ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, r4, lsl #23 │ │ │ │ + tsteq r2, r4, ror #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122314,15 +122314,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 83440 <__cxa_atexit@plt+0x77734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsr fp │ │ │ │ + tsteq r2, r0, lsl fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 8349c <__cxa_atexit@plt+0x77790> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122338,28 +122338,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 834a0 <__cxa_atexit@plt+0x77794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01129adc │ │ │ │ + @ instruction: 0x01129abc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 834d4 <__cxa_atexit@plt+0x777c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01129a9c │ │ │ │ + tsteq r2, ip, ror sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 83560 <__cxa_atexit@plt+0x77854> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122387,15 +122387,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 83564 <__cxa_atexit@plt+0x77858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, r8, lsl sl │ │ │ │ + @ instruction: 0x011299f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122412,15 +122412,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 835c8 <__cxa_atexit@plt+0x778bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr #19 │ │ │ │ + tsteq r2, r8, lsl #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 837e8 <__cxa_atexit@plt+0x77adc> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -122554,15 +122554,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r8, lsr #15 │ │ │ │ + tsteq r2, r8, lsl #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -122591,15 +122591,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 83894 <__cxa_atexit@plt+0x77b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r8, ror #13 │ │ │ │ + tsteq r2, r8, asr #13 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122613,15 +122613,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 838ec <__cxa_atexit@plt+0x77be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #13 │ │ │ │ + tsteq r2, r4, ror #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 8395c <__cxa_atexit@plt+0x77c50> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122642,15 +122642,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 83960 <__cxa_atexit@plt+0x77c54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, ip, lsl r6 │ │ │ │ + @ instruction: 0x011295fc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122660,15 +122660,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 839a8 <__cxa_atexit@plt+0x77c9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #11 │ │ │ │ + tsteq r2, r8, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 83a04 <__cxa_atexit@plt+0x77cf8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122684,28 +122684,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 83a08 <__cxa_atexit@plt+0x77cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r4, ror r5 │ │ │ │ + tsteq r2, r4, asr r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 83a3c <__cxa_atexit@plt+0x77d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr r5 │ │ │ │ + tsteq r2, r4, lsl r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 83ac8 <__cxa_atexit@plt+0x77dbc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -122733,15 +122733,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 83acc <__cxa_atexit@plt+0x77dc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011294b0 │ │ │ │ + @ instruction: 0x01129490 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -122758,15 +122758,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 83b30 <__cxa_atexit@plt+0x77e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr #8 │ │ │ │ + tsteq r2, r0, lsr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 83bb4 <__cxa_atexit@plt+0x77ea8> │ │ │ │ @@ -122877,15 +122877,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 83d0c <__cxa_atexit@plt+0x78000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #4 │ │ │ │ + tsteq r2, r4, asr #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 83f2c <__cxa_atexit@plt+0x78220> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -123019,15 +123019,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r4, rrx │ │ │ │ + tsteq r2, r4, asr #32 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -123056,15 +123056,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 83fd8 <__cxa_atexit@plt+0x782cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r4, lsr #31 │ │ │ │ + tsteq r2, r4, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -123078,15 +123078,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 84030 <__cxa_atexit@plt+0x78324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr #30 │ │ │ │ + tsteq r2, r0, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 840a0 <__cxa_atexit@plt+0x78394> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -123107,15 +123107,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 840a4 <__cxa_atexit@plt+0x78398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01128ed8 │ │ │ │ + @ instruction: 0x01128eb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -123125,15 +123125,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 840ec <__cxa_atexit@plt+0x783e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #29 │ │ │ │ + tsteq r2, r4, ror #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 84148 <__cxa_atexit@plt+0x7843c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -123149,28 +123149,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8414c <__cxa_atexit@plt+0x78440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r0, lsr lr │ │ │ │ + tsteq r2, r0, lsl lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 84180 <__cxa_atexit@plt+0x78474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01128df0 │ │ │ │ + @ instruction: 0x01128dd0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 8420c <__cxa_atexit@plt+0x78500> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -123198,15 +123198,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 84210 <__cxa_atexit@plt+0x78504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, ip, ror #26 │ │ │ │ + tsteq r2, ip, asr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -123223,15 +123223,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 84274 <__cxa_atexit@plt+0x78568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01128cfc │ │ │ │ + @ instruction: 0x01128cdc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 84310 <__cxa_atexit@plt+0x78604> │ │ │ │ @@ -123459,15 +123459,15 @@ │ │ │ │ orr r9, r0, r1 │ │ │ │ strb r9, [r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 84624 <__cxa_atexit@plt+0x78918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #18 │ │ │ │ + tsteq r2, ip, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 8466c <__cxa_atexit@plt+0x78960> │ │ │ │ ldr r7, [pc, #52] @ 8467c <__cxa_atexit@plt+0x78970> │ │ │ │ @@ -123482,15 +123482,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 84680 <__cxa_atexit@plt+0x78974> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabteq r3, r8, r7, r0 │ │ │ │ + smlatbeq r3, r8, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r1, lsr #24 │ │ │ │ beq 846e8 <__cxa_atexit@plt+0x789dc> │ │ │ │ lsr r7, r1, #24 │ │ │ │ @@ -123589,26 +123589,26 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011288d0 │ │ │ │ - @ instruction: 0x011288d8 │ │ │ │ + @ instruction: 0x011288b0 │ │ │ │ + @ instruction: 0x011288b8 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ - tsteq r2, ip, lsl sl │ │ │ │ + @ instruction: 0x011289fc │ │ │ │ andeq r0, r0, ip, ror r7 │ │ │ │ - tsteq r2, r0, lsl #19 │ │ │ │ - tsteq r2, r8, lsl #19 │ │ │ │ + tsteq r2, r0, ror #18 │ │ │ │ + tsteq r2, r8, ror #18 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r2, r8, lsr #18 │ │ │ │ - tsteq r2, r0, lsr r9 │ │ │ │ + tsteq r2, r8, lsl #18 │ │ │ │ + tsteq r2, r0, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -123632,16 +123632,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 848e4 <__cxa_atexit@plt+0x78bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011287d8 │ │ │ │ - @ instruction: 0x011287bc │ │ │ │ + @ instruction: 0x011287b8 │ │ │ │ + @ instruction: 0x0112879c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84978 <__cxa_atexit@plt+0x78c6c> │ │ │ │ @@ -123702,22 +123702,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 849e4 <__cxa_atexit@plt+0x78cd8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, asr #13 │ │ │ │ - @ instruction: 0x011286b0 │ │ │ │ + tsteq r2, ip, lsr #13 │ │ │ │ + @ instruction: 0x01128690 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r2, r0, lsr r7 │ │ │ │ + tsteq r2, r0, lsl r7 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0x011286f4 │ │ │ │ + @ instruction: 0x011286d4 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84a84 <__cxa_atexit@plt+0x78d78> │ │ │ │ @@ -123742,18 +123742,18 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ sub r3, r6, #17 │ │ │ │ stmib r5, {r2, r3} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r4, lsr #12 │ │ │ │ + tsteq r2, r4, lsl #12 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r8, ror #11 │ │ │ │ + tsteq r2, r8, asr #11 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84ad0 <__cxa_atexit@plt+0x78dc4> │ │ │ │ ldr r3, [pc, #168] @ 84b64 <__cxa_atexit@plt+0x78e58> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -123796,15 +123796,15 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ muleq r0, r8, r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x011285fc │ │ │ │ + @ instruction: 0x011285dc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -123851,15 +123851,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, ip, lsr #10 │ │ │ │ + tsteq r2, ip, lsl #10 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -123888,15 +123888,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 84cdc <__cxa_atexit@plt+0x78fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - @ instruction: 0x01128490 │ │ │ │ + tsteq r2, r0, ror r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -123914,15 +123914,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 84d44 <__cxa_atexit@plt+0x79038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r8, lsl #8 │ │ │ │ + tsteq r2, r8, ror #7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 84df0 <__cxa_atexit@plt+0x790e4> │ │ │ │ ldr r3, [pc, #200] @ 84e2c <__cxa_atexit@plt+0x79120> │ │ │ │ @@ -123975,16 +123975,16 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r3, r4, lsr r0 │ │ │ │ - tsteq r2, r0, asr r3 │ │ │ │ + tsteq r3, r4, lsl r0 │ │ │ │ + tsteq r2, r0, lsr r3 │ │ │ │ @ instruction: 0xffffed64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -124019,15 +124019,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, ip, ror r2 │ │ │ │ + tsteq r2, ip, asr r2 │ │ │ │ @ instruction: 0xffffec90 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -124052,15 +124052,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 84f6c <__cxa_atexit@plt+0x79260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffec10 │ │ │ │ - @ instruction: 0x011281f0 │ │ │ │ + @ instruction: 0x011281d0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -124085,16 +124085,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 84ff8 <__cxa_atexit@plt+0x792ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r0, asr #1 │ │ │ │ - tsteq r2, r4, lsr #1 │ │ │ │ + tsteq r2, r0, lsr #1 │ │ │ │ + tsteq r2, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 8509c <__cxa_atexit@plt+0x79390> │ │ │ │ @@ -124146,16 +124146,16 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabbeq r2, r8, sp, pc @ │ │ │ │ - @ instruction: 0x0112809c │ │ │ │ + tstpeq r2, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, ip, ror r0 │ │ │ │ @ instruction: 0xffffe548 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -124188,15 +124188,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01127fd0 │ │ │ │ + @ instruction: 0x01127fb0 │ │ │ │ @ instruction: 0xffffe47c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -124221,15 +124221,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 85210 <__cxa_atexit@plt+0x79504> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - tsteq r2, ip, asr #30 │ │ │ │ + tsteq r2, ip, lsr #30 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124253,16 +124253,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 85298 <__cxa_atexit@plt+0x7958c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r4, lsr #28 │ │ │ │ - tsteq r2, r8, lsl #28 │ │ │ │ + tsteq r2, r4, lsl #28 │ │ │ │ + tsteq r2, r8, ror #27 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 852cc <__cxa_atexit@plt+0x795c0> │ │ │ │ @@ -124307,19 +124307,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r4, lsr lr │ │ │ │ + tsteq r2, r4, lsl lr │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r2, r0, ror #26 │ │ │ │ - tsteq r2, r4, asr #26 │ │ │ │ + tsteq r2, r0, asr #26 │ │ │ │ + tsteq r2, r4, lsr #26 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 85428 <__cxa_atexit@plt+0x7971c> │ │ │ │ @@ -124370,16 +124370,16 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffdcc0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, r4, ror ip │ │ │ │ - tsteq r2, r8, asr ip │ │ │ │ + tsteq r2, r4, asr ip │ │ │ │ + tsteq r2, r8, lsr ip │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124403,16 +124403,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 854f0 <__cxa_atexit@plt+0x797e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r8, asr #23 │ │ │ │ - tsteq r2, ip, lsr #23 │ │ │ │ + tsteq r2, r8, lsr #23 │ │ │ │ + tsteq r2, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 85524 <__cxa_atexit@plt+0x79818> │ │ │ │ @@ -124457,19 +124457,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01127bdc │ │ │ │ + @ instruction: 0x01127bbc │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r2, r4, lsl #22 │ │ │ │ - tsteq r2, r8, ror #21 │ │ │ │ + tsteq r2, r4, ror #21 │ │ │ │ + tsteq r2, r8, asr #21 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 85680 <__cxa_atexit@plt+0x79974> │ │ │ │ @@ -124520,16 +124520,16 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffd500 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r2, r8, lsl sl │ │ │ │ - @ instruction: 0x011279fc │ │ │ │ + @ instruction: 0x011279f8 │ │ │ │ + @ instruction: 0x011279dc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124552,16 +124552,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 85744 <__cxa_atexit@plt+0x79a38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r2, r0, ror r9 │ │ │ │ - tsteq r2, r4, asr r9 │ │ │ │ + tsteq r2, r0, asr r9 │ │ │ │ + tsteq r2, r4, lsr r9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 857e0 <__cxa_atexit@plt+0x79ad4> │ │ │ │ @@ -124615,15 +124615,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r2, r8, lsl r9 │ │ │ │ + @ instruction: 0x011278f8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xffffce04 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r7, asr #30 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -124686,15 +124686,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 85954 <__cxa_atexit@plt+0x79c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011277f0 │ │ │ │ + @ instruction: 0x011277d0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -124711,24 +124711,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 859b8 <__cxa_atexit@plt+0x79cac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01127798 │ │ │ │ + tsteq r2, r8, ror r7 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 859d8 <__cxa_atexit@plt+0x79ccc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r2, r8, lsr #10 │ │ │ │ + tsteq r2, r8, lsl #10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 85a18 <__cxa_atexit@plt+0x79d0c> │ │ │ │ @@ -124776,22 +124776,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq r2, r0, ror r4 │ │ │ │ + tsteq r2, r0, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - ldrdeq pc, [r2, -ip] │ │ │ │ + @ instruction: 0x0102f3bc │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 85b38 <__cxa_atexit@plt+0x79e2c> │ │ │ │ @@ -124816,40 +124816,40 @@ │ │ │ │ b 85b48 <__cxa_atexit@plt+0x79e3c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 85b58 <__cxa_atexit@plt+0x79e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, ip, ror r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, asr r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ rscseq lr, lr, pc, lsl sp │ │ │ │ - tstpeq r2, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 85b94 <__cxa_atexit@plt+0x79e88> │ │ │ │ ldr r9, [pc, #24] @ 85b98 <__cxa_atexit@plt+0x79e8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tstpeq r2, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - tsteq r2, r0, lsr sp │ │ │ │ + strdeq pc, [r2, -r4] │ │ │ │ + tsteq r2, r0, lsl sp │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ 85bb8 <__cxa_atexit@plt+0x79eac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ - tstpeq r2, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ + tstpeq r2, r4, lsl r3 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 85c18 <__cxa_atexit@plt+0x79f0c> │ │ │ │ @@ -124872,31 +124872,31 @@ │ │ │ │ b 85c28 <__cxa_atexit@plt+0x79f1c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 85c38 <__cxa_atexit@plt+0x79f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r2, -ip] │ │ │ │ + @ instruction: 0x0102f2bc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ rscseq lr, lr, r2, lsr #24 │ │ │ │ - smlatbeq r2, ip, r2, pc @ │ │ │ │ + smlabbeq r2, ip, r2, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 85c74 <__cxa_atexit@plt+0x79f68> │ │ │ │ ldr r9, [pc, #24] @ 85c78 <__cxa_atexit@plt+0x79f6c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tstpeq r2, r4, ror r2 @ p-variant is OBSOLETE │ │ │ │ - tsteq r2, r0, asr ip │ │ │ │ + tstpeq r2, r4, asr r2 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, r0, lsr ip │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3], #-4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 85ca4 <__cxa_atexit@plt+0x79f98> │ │ │ │ ldr r3, [pc, #32] @ 85cb4 <__cxa_atexit@plt+0x79fa8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -124904,15 +124904,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 7fdc8 <__cxa_atexit@plt+0x740bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 85cb8 <__cxa_atexit@plt+0x79fac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ - tstpeq r2, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r8, asr #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 85d74 <__cxa_atexit@plt+0x7a068> │ │ │ │ @@ -125045,15 +125045,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrheq r7, [r2, -r4] │ │ │ │ + @ instruction: 0x01127094 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 85f50 <__cxa_atexit@plt+0x7a244> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -125071,30 +125071,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 85f54 <__cxa_atexit@plt+0x7a248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, r8, lsr #32 │ │ │ │ + tsteq r2, r8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 85f90 <__cxa_atexit@plt+0x7a284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #31 │ │ │ │ + tsteq r2, r0, asr #31 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ andeq r0, r0, r5, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -125111,15 +125111,15 @@ │ │ │ │ b 7fdc8 <__cxa_atexit@plt+0x740bc> │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 85ff4 <__cxa_atexit@plt+0x7a2e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, ip, lsr #30 │ │ │ │ + tsteq r2, ip, lsl #30 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #1 │ │ │ │ blt 86030 <__cxa_atexit@plt+0x7a324> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -125135,15 +125135,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r2, r2, #2 │ │ │ │ stmib r5, {r2, r3, r8} │ │ │ │ sub r5, r5, #4 │ │ │ │ b 86060 <__cxa_atexit@plt+0x7a354> │ │ │ │ - tsteq r2, r0, lsr #1 │ │ │ │ + tsteq r2, r0, lsl #1 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 860f8 <__cxa_atexit@plt+0x7a3ec> │ │ │ │ @@ -125185,15 +125185,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strdeq lr, [r2, -r8] │ │ │ │ + ldrdeq lr, [r2, -r8] │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 86220 <__cxa_atexit@plt+0x7a514> │ │ │ │ @@ -125275,18 +125275,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 86288 <__cxa_atexit@plt+0x7a57c> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01126d98 │ │ │ │ - tsteq r2, r0, asr ip │ │ │ │ - @ instruction: 0x0102ecb4 │ │ │ │ - @ instruction: 0x01126ed8 │ │ │ │ + tsteq r2, r8, ror sp │ │ │ │ + tsteq r2, r0, lsr ip │ │ │ │ + @ instruction: 0x0102ec94 │ │ │ │ + @ instruction: 0x01126eb8 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ rscseq lr, lr, r7, lsr r6 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ rscseq lr, lr, r2, ror #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -125537,15 +125537,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8669c <__cxa_atexit@plt+0x7a990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011268d4 │ │ │ │ + @ instruction: 0x011268b4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -125622,15 +125622,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r2, r8, ror r8 │ │ │ │ + tsteq r2, r8, asr r8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov sl, r5 │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r1, [r9, #3] │ │ │ │ @@ -125675,15 +125675,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r2, ip, ror #14 │ │ │ │ + tsteq r2, ip, asr #14 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -125708,24 +125708,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 8694c <__cxa_atexit@plt+0x7ac40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, asr #13 │ │ │ │ + tsteq r2, r0, lsr #13 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 8696c <__cxa_atexit@plt+0x7ac60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #12 │ │ │ │ + tsteq r2, r4, ror #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 86a28 <__cxa_atexit@plt+0x7ad1c> │ │ │ │ @@ -125854,17 +125854,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, ror #7 │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01126494 │ │ │ │ + tsteq r2, r4, ror r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 86bdc <__cxa_atexit@plt+0x7aed0> │ │ │ │ @@ -125876,15 +125876,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 86c50 <__cxa_atexit@plt+0x7af44> │ │ │ │ @@ -125918,15 +125918,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 86c90 <__cxa_atexit@plt+0x7af84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #5 │ │ │ │ + tsteq r2, r0, asr #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 86d40 <__cxa_atexit@plt+0x7b034> │ │ │ │ ldr r2, [pc, #148] @ 86d48 <__cxa_atexit@plt+0x7b03c> │ │ │ │ @@ -125966,15 +125966,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r2, r0, asr r2 │ │ │ │ + tsteq r2, r0, lsr r2 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 86dbc <__cxa_atexit@plt+0x7b0b0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -125994,15 +125994,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 86dc0 <__cxa_atexit@plt+0x7b0b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x011261bc │ │ │ │ + @ instruction: 0x0112619c │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -126011,15 +126011,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 86e04 <__cxa_atexit@plt+0x7b0f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #2 │ │ │ │ + tsteq r2, ip, asr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 86eac <__cxa_atexit@plt+0x7b1a0> │ │ │ │ ldr r2, [pc, #140] @ 86eb4 <__cxa_atexit@plt+0x7b1a8> │ │ │ │ @@ -126057,15 +126057,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r2, r4, ror #1 │ │ │ │ + tsteq r2, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 86f20 <__cxa_atexit@plt+0x7b214> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -126083,30 +126083,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 86f24 <__cxa_atexit@plt+0x7b218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, r8, asr r0 │ │ │ │ + tsteq r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 86f60 <__cxa_atexit@plt+0x7b254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl r0 │ │ │ │ + @ instruction: 0x01125ff0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 86fe8 <__cxa_atexit@plt+0x7b2dc> │ │ │ │ ldr r7, [pc, #132] @ 87008 <__cxa_atexit@plt+0x7b2fc> │ │ │ │ @@ -126140,17 +126140,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, ror #30 │ │ │ │ + tsteq r2, r8, asr #30 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, ip, lsl r0 │ │ │ │ + @ instruction: 0x01125ffc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87054 <__cxa_atexit@plt+0x7b348> │ │ │ │ @@ -126162,15 +126162,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, lsr #31 │ │ │ │ + tsteq r2, r8, lsl #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 870c8 <__cxa_atexit@plt+0x7b3bc> │ │ │ │ @@ -126204,15 +126204,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 87108 <__cxa_atexit@plt+0x7b3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ + tsteq r2, r8, asr #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8718c <__cxa_atexit@plt+0x7b480> │ │ │ │ @@ -126323,15 +126323,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 872e4 <__cxa_atexit@plt+0x7b5d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #25 │ │ │ │ + tsteq r2, ip, ror #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 873a4 <__cxa_atexit@plt+0x7b698> │ │ │ │ @@ -126382,15 +126382,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, ip, ror #24 │ │ │ │ + tsteq r2, ip, asr #24 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87434 <__cxa_atexit@plt+0x7b728> │ │ │ │ @@ -126410,15 +126410,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r4, ror #23 │ │ │ │ + tsteq r2, r4, asr #23 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 87474 <__cxa_atexit@plt+0x7b768> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -126490,15 +126490,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 87580 <__cxa_atexit@plt+0x7b874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011259f0 │ │ │ │ + @ instruction: 0x011259d0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 87608 <__cxa_atexit@plt+0x7b8fc> │ │ │ │ ldr r7, [pc, #132] @ 87628 <__cxa_atexit@plt+0x7b91c> │ │ │ │ @@ -126532,17 +126532,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, asr #18 │ │ │ │ + tsteq r2, r8, lsr #18 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x011259fc │ │ │ │ + @ instruction: 0x011259dc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87674 <__cxa_atexit@plt+0x7b968> │ │ │ │ @@ -126554,15 +126554,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, lsl #19 │ │ │ │ + tsteq r2, r8, ror #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 876f0 <__cxa_atexit@plt+0x7b9e4> │ │ │ │ @@ -126717,15 +126717,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8790c <__cxa_atexit@plt+0x7bc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #12 │ │ │ │ + tsteq r2, r4, asr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 87990 <__cxa_atexit@plt+0x7bc84> │ │ │ │ @@ -126836,15 +126836,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 87ae8 <__cxa_atexit@plt+0x7bddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #9 │ │ │ │ + tsteq r2, r8, ror #8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 87b70 <__cxa_atexit@plt+0x7be64> │ │ │ │ ldr r7, [pc, #132] @ 87b90 <__cxa_atexit@plt+0x7be84> │ │ │ │ @@ -126878,17 +126878,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, ror #7 │ │ │ │ + tsteq r2, r0, asr #7 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x01125494 │ │ │ │ + tsteq r2, r4, ror r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 87bdc <__cxa_atexit@plt+0x7bed0> │ │ │ │ @@ -126900,15 +126900,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 87c58 <__cxa_atexit@plt+0x7bf4c> │ │ │ │ @@ -127083,15 +127083,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, r4, ror #1 │ │ │ │ + tsteq r2, r4, asr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -127120,15 +127120,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 87f58 <__cxa_atexit@plt+0x7c24c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, r4, lsr #32 │ │ │ │ + tsteq r2, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -127142,15 +127142,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 87fb0 <__cxa_atexit@plt+0x7c2a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr #31 │ │ │ │ + tsteq r2, r0, lsr #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 88020 <__cxa_atexit@plt+0x7c314> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -127171,15 +127171,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 88024 <__cxa_atexit@plt+0x7c318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, r8, asr pc │ │ │ │ + tsteq r2, r8, lsr pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -127189,15 +127189,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8806c <__cxa_atexit@plt+0x7c360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #30 │ │ │ │ + tsteq r2, r4, ror #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 880c8 <__cxa_atexit@plt+0x7c3bc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -127213,28 +127213,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 880cc <__cxa_atexit@plt+0x7c3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01124eb0 │ │ │ │ + @ instruction: 0x01124e90 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 88100 <__cxa_atexit@plt+0x7c3f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror lr │ │ │ │ + tsteq r2, r0, asr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 8818c <__cxa_atexit@plt+0x7c480> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -127262,15 +127262,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 88190 <__cxa_atexit@plt+0x7c484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, ip, ror #27 │ │ │ │ + tsteq r2, ip, asr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -127287,15 +127287,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 881f4 <__cxa_atexit@plt+0x7c4e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror sp │ │ │ │ + tsteq r2, ip, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8827c <__cxa_atexit@plt+0x7c570> │ │ │ │ @@ -127409,15 +127409,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 883dc <__cxa_atexit@plt+0x7c6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01124b94 │ │ │ │ + tsteq r2, r4, ror fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 88460 <__cxa_atexit@plt+0x7c754> │ │ │ │ @@ -127528,15 +127528,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 885b8 <__cxa_atexit@plt+0x7c8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011249b8 │ │ │ │ + @ instruction: 0x01124998 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 88640 <__cxa_atexit@plt+0x7c934> │ │ │ │ ldr r7, [pc, #132] @ 88660 <__cxa_atexit@plt+0x7c954> │ │ │ │ @@ -127570,17 +127570,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, lsl r9 │ │ │ │ + @ instruction: 0x011248f0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r4, asr #19 │ │ │ │ + tsteq r2, r4, lsr #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 886ac <__cxa_atexit@plt+0x7c9a0> │ │ │ │ @@ -127592,15 +127592,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, asr r9 │ │ │ │ + tsteq r2, r0, lsr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 88720 <__cxa_atexit@plt+0x7ca14> │ │ │ │ @@ -127634,15 +127634,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 88760 <__cxa_atexit@plt+0x7ca54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ + @ instruction: 0x011247f0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 887e4 <__cxa_atexit@plt+0x7cad8> │ │ │ │ @@ -127753,15 +127753,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8893c <__cxa_atexit@plt+0x7cc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr r6 │ │ │ │ + tsteq r2, r4, lsl r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 889fc <__cxa_atexit@plt+0x7ccf0> │ │ │ │ @@ -127812,15 +127812,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, r4, lsl r6 │ │ │ │ + @ instruction: 0x011245f4 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88a8c <__cxa_atexit@plt+0x7cd80> │ │ │ │ @@ -127840,15 +127840,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, lsl #11 │ │ │ │ + tsteq r2, ip, ror #10 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 88acc <__cxa_atexit@plt+0x7cdc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -127920,15 +127920,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 88bd8 <__cxa_atexit@plt+0x7cecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01124398 │ │ │ │ + tsteq r2, r8, ror r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 88c60 <__cxa_atexit@plt+0x7cf54> │ │ │ │ ldr r7, [pc, #132] @ 88c80 <__cxa_atexit@plt+0x7cf74> │ │ │ │ @@ -127962,17 +127962,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011242f0 │ │ │ │ + @ instruction: 0x011242d0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r4, lsr #7 │ │ │ │ + tsteq r2, r4, lsl #7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 88ccc <__cxa_atexit@plt+0x7cfc0> │ │ │ │ @@ -127984,15 +127984,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, lsr r3 │ │ │ │ + tsteq r2, r0, lsl r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 88d48 <__cxa_atexit@plt+0x7d03c> │ │ │ │ @@ -128147,15 +128147,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 88f64 <__cxa_atexit@plt+0x7d258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip │ │ │ │ + tsteq r2, ip, ror #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 89184 <__cxa_atexit@plt+0x7d478> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -128289,15 +128289,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, ip, lsl #28 │ │ │ │ + tsteq r2, ip, ror #27 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -128326,15 +128326,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 89230 <__cxa_atexit@plt+0x7d524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, ip, asr #26 │ │ │ │ + tsteq r2, ip, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -128348,15 +128348,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 89288 <__cxa_atexit@plt+0x7d57c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #25 │ │ │ │ + tsteq r2, r8, asr #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 892f8 <__cxa_atexit@plt+0x7d5ec> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -128377,15 +128377,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 892fc <__cxa_atexit@plt+0x7d5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, r0, lsl #25 │ │ │ │ + tsteq r2, r0, ror #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -128395,15 +128395,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 89344 <__cxa_atexit@plt+0x7d638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr #24 │ │ │ │ + tsteq r2, ip, lsl #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 893a0 <__cxa_atexit@plt+0x7d694> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -128419,28 +128419,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 893a4 <__cxa_atexit@plt+0x7d698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01123bd8 │ │ │ │ + @ instruction: 0x01123bb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 893d8 <__cxa_atexit@plt+0x7d6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01123b98 │ │ │ │ + tsteq r2, r8, ror fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 89464 <__cxa_atexit@plt+0x7d758> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -128468,15 +128468,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 89468 <__cxa_atexit@plt+0x7d75c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r2, r4, lsl fp │ │ │ │ + @ instruction: 0x01123af4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -128493,15 +128493,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 894cc <__cxa_atexit@plt+0x7d7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #21 │ │ │ │ + tsteq r2, r4, lsl #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -128578,15 +128578,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - tsteq r2, r8, asr #20 │ │ │ │ + tsteq r2, r8, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r7, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ mov sl, r5 │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r1, [r9, #3] │ │ │ │ @@ -128631,15 +128631,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r2, ip, lsr r9 │ │ │ │ + tsteq r2, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -128664,24 +128664,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 8977c <__cxa_atexit@plt+0x7da70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01123890 │ │ │ │ + tsteq r2, r0, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 8979c <__cxa_atexit@plt+0x7da90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011237d4 │ │ │ │ + @ instruction: 0x011237b4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 89858 <__cxa_atexit@plt+0x7db4c> │ │ │ │ @@ -128810,17 +128810,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011235b0 │ │ │ │ + @ instruction: 0x01123590 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r4, ror #12 │ │ │ │ + tsteq r2, r4, asr #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 89a0c <__cxa_atexit@plt+0x7dd00> │ │ │ │ @@ -128832,15 +128832,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011235f0 │ │ │ │ + @ instruction: 0x011235d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 89a80 <__cxa_atexit@plt+0x7dd74> │ │ │ │ @@ -128874,15 +128874,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 89ac0 <__cxa_atexit@plt+0x7ddb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011234b0 │ │ │ │ + @ instruction: 0x01123490 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 89b70 <__cxa_atexit@plt+0x7de64> │ │ │ │ ldr r2, [pc, #148] @ 89b78 <__cxa_atexit@plt+0x7de6c> │ │ │ │ @@ -128922,15 +128922,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r2, r0, lsr #8 │ │ │ │ + tsteq r2, r0, lsl #8 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 89bec <__cxa_atexit@plt+0x7dee0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -128950,15 +128950,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 89bf0 <__cxa_atexit@plt+0x7dee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r2, ip, lsl #7 │ │ │ │ + tsteq r2, ip, ror #6 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -128967,15 +128967,15 @@ │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 89c34 <__cxa_atexit@plt+0x7df28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr r3 │ │ │ │ + tsteq r2, ip, lsl r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 89cdc <__cxa_atexit@plt+0x7dfd0> │ │ │ │ ldr r2, [pc, #140] @ 89ce4 <__cxa_atexit@plt+0x7dfd8> │ │ │ │ @@ -129013,15 +129013,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x011232b4 │ │ │ │ + @ instruction: 0x01123294 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 89d50 <__cxa_atexit@plt+0x7e044> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -129039,30 +129039,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 89d54 <__cxa_atexit@plt+0x7e048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r2, r8, lsr #4 │ │ │ │ + tsteq r2, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 89d90 <__cxa_atexit@plt+0x7e084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #3 │ │ │ │ + tsteq r2, r0, asr #3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r5, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 89df0 <__cxa_atexit@plt+0x7e0e4> │ │ │ │ ldr r2, [pc, #68] @ 89df8 <__cxa_atexit@plt+0x7e0ec> │ │ │ │ @@ -129120,16 +129120,16 @@ │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r2, r2, #2 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ b 89ea8 <__cxa_atexit@plt+0x7e19c> │ │ │ │ - tsteq r2, r8, ror r2 │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ + tsteq r2, r8, lsr r2 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 8a000 <__cxa_atexit@plt+0x7e2f4> │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -129229,15 +129229,15 @@ │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - tsteq r2, r4, ror r1 │ │ │ │ + tsteq r2, r4, asr r1 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -129265,15 +129265,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r2, r8, lsr lr │ │ │ │ + tsteq r2, r8, lsl lr │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8a1e0 <__cxa_atexit@plt+0x7e4d4> │ │ │ │ @@ -129355,18 +129355,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 8a248 <__cxa_atexit@plt+0x7e53c> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01122dd8 │ │ │ │ - @ instruction: 0x0102ac90 │ │ │ │ - strdeq sl, [r2, -r4] │ │ │ │ - tsteq r2, r8, lsl pc │ │ │ │ + @ instruction: 0x01122db8 │ │ │ │ + tsteq r2, r0, ror ip │ │ │ │ + ldrdeq sl, [r2, -r4] │ │ │ │ + @ instruction: 0x01122ef8 │ │ │ │ @ instruction: 0xffffb9b8 │ │ │ │ @ instruction: 0xffffb870 │ │ │ │ rscseq sl, lr, r7, ror r6 │ │ │ │ @ instruction: 0xffffbadc │ │ │ │ @ instruction: 0xffffba20 │ │ │ │ rscseq sl, lr, r2, lsr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -129617,15 +129617,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8a65c <__cxa_atexit@plt+0x7e950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl r9 │ │ │ │ + @ instruction: 0x011228f4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8a6e4 <__cxa_atexit@plt+0x7e9d8> │ │ │ │ ldr r7, [pc, #132] @ 8a704 <__cxa_atexit@plt+0x7e9f8> │ │ │ │ @@ -129659,17 +129659,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, ror #16 │ │ │ │ + tsteq r2, ip, asr #16 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r0, lsr #18 │ │ │ │ + tsteq r2, r0, lsl #18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8a750 <__cxa_atexit@plt+0x7ea44> │ │ │ │ @@ -129681,15 +129681,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, lsr #17 │ │ │ │ + tsteq r2, ip, lsl #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8a7c4 <__cxa_atexit@plt+0x7eab8> │ │ │ │ @@ -129723,15 +129723,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 8a804 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #14 │ │ │ │ + tsteq r2, ip, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8a888 <__cxa_atexit@plt+0x7eb7c> │ │ │ │ @@ -129842,15 +129842,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8a9e0 <__cxa_atexit@plt+0x7ecd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01122590 │ │ │ │ + tsteq r2, r0, ror r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8aaa0 <__cxa_atexit@plt+0x7ed94> │ │ │ │ @@ -129901,15 +129901,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, r0, ror r5 │ │ │ │ + tsteq r2, r0, asr r5 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8ab30 <__cxa_atexit@plt+0x7ee24> │ │ │ │ @@ -129929,15 +129929,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, ror #9 │ │ │ │ + tsteq r2, r8, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 8ab70 <__cxa_atexit@plt+0x7ee64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -130009,15 +130009,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 8ac7c <__cxa_atexit@plt+0x7ef70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011222f4 │ │ │ │ + @ instruction: 0x011222d4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8ad04 <__cxa_atexit@plt+0x7eff8> │ │ │ │ ldr r7, [pc, #132] @ 8ad24 <__cxa_atexit@plt+0x7f018> │ │ │ │ @@ -130051,17 +130051,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, asr #4 │ │ │ │ + tsteq r2, ip, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r0, lsl #6 │ │ │ │ + tsteq r2, r0, ror #5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8ad70 <__cxa_atexit@plt+0x7f064> │ │ │ │ @@ -130073,15 +130073,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, lsl #5 │ │ │ │ + tsteq r2, ip, ror #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8adec <__cxa_atexit@plt+0x7f0e0> │ │ │ │ @@ -130236,15 +130236,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8b008 <__cxa_atexit@plt+0x7f2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #30 │ │ │ │ + tsteq r2, r8, asr #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8b08c <__cxa_atexit@plt+0x7f380> │ │ │ │ @@ -130355,15 +130355,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8b1e4 <__cxa_atexit@plt+0x7f4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #27 │ │ │ │ + tsteq r2, ip, ror #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8b404 <__cxa_atexit@plt+0x7f6f8> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -130497,15 +130497,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, ip, lsl #23 │ │ │ │ + tsteq r2, ip, ror #22 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -130534,15 +130534,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8b4b0 <__cxa_atexit@plt+0x7f7a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r2, ip, asr #21 │ │ │ │ + tsteq r2, ip, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -130556,15 +130556,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8b508 <__cxa_atexit@plt+0x7f7fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #20 │ │ │ │ + tsteq r2, r8, asr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 8b578 <__cxa_atexit@plt+0x7f86c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -130585,15 +130585,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8b57c <__cxa_atexit@plt+0x7f870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r2, r0, lsl #20 │ │ │ │ + tsteq r2, r0, ror #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -130603,15 +130603,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8b5c4 <__cxa_atexit@plt+0x7f8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr #19 │ │ │ │ + tsteq r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 8b620 <__cxa_atexit@plt+0x7f914> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -130627,28 +130627,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8b624 <__cxa_atexit@plt+0x7f918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, r8, asr r9 │ │ │ │ + tsteq r2, r8, lsr r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8b658 <__cxa_atexit@plt+0x7f94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl r9 │ │ │ │ + @ instruction: 0x011218f8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 8b6e4 <__cxa_atexit@plt+0x7f9d8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -130676,15 +130676,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8b6e8 <__cxa_atexit@plt+0x7f9dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x01121894 │ │ │ │ + tsteq r2, r4, ror r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -130701,15 +130701,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8b74c <__cxa_atexit@plt+0x7fa40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ + tsteq r2, r4, lsl #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8b7d4 <__cxa_atexit@plt+0x7fac8> │ │ │ │ ldr r7, [pc, #132] @ 8b7f4 <__cxa_atexit@plt+0x7fae8> │ │ │ │ @@ -130743,17 +130743,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, ror r7 │ │ │ │ + tsteq r2, ip, asr r7 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r0, lsr r8 │ │ │ │ + tsteq r2, r0, lsl r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b840 <__cxa_atexit@plt+0x7fb34> │ │ │ │ @@ -130765,15 +130765,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011217bc │ │ │ │ + @ instruction: 0x0112179c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8b8b4 <__cxa_atexit@plt+0x7fba8> │ │ │ │ @@ -130807,15 +130807,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 8b8f4 <__cxa_atexit@plt+0x7fbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror r6 │ │ │ │ + tsteq r2, ip, asr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8b978 <__cxa_atexit@plt+0x7fc6c> │ │ │ │ @@ -130926,15 +130926,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8bad0 <__cxa_atexit@plt+0x7fdc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsr #9 │ │ │ │ + tsteq r2, r0, lsl #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8bb90 <__cxa_atexit@plt+0x7fe84> │ │ │ │ @@ -130985,15 +130985,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r2, r0, lsl #9 │ │ │ │ + tsteq r2, r0, ror #8 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8bc20 <__cxa_atexit@plt+0x7ff14> │ │ │ │ @@ -131013,15 +131013,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011213f8 │ │ │ │ + @ instruction: 0x011213d8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 8bc60 <__cxa_atexit@plt+0x7ff54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -131093,15 +131093,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 8bd6c <__cxa_atexit@plt+0x80060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #4 │ │ │ │ + tsteq r2, r4, ror #3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8bdf4 <__cxa_atexit@plt+0x800e8> │ │ │ │ ldr r7, [pc, #132] @ 8be14 <__cxa_atexit@plt+0x80108> │ │ │ │ @@ -131135,17 +131135,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, asr r1 │ │ │ │ + tsteq r2, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r2, r0, lsl r2 │ │ │ │ + @ instruction: 0x011211f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8be60 <__cxa_atexit@plt+0x80154> │ │ │ │ @@ -131157,15 +131157,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0112119c │ │ │ │ + tsteq r2, ip, ror r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8bedc <__cxa_atexit@plt+0x801d0> │ │ │ │ @@ -131320,15 +131320,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8c0f8 <__cxa_atexit@plt+0x803ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror lr │ │ │ │ + tsteq r2, r8, asr lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8c198 <__cxa_atexit@plt+0x8048c> │ │ │ │ @@ -131371,15 +131371,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ + tsteq r2, r8, asr #28 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8c218 <__cxa_atexit@plt+0x8050c> │ │ │ │ @@ -131395,15 +131395,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 8b1f4 <__cxa_atexit@plt+0x7f4e8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01120df0 │ │ │ │ + @ instruction: 0x01120dd0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 8c284 <__cxa_atexit@plt+0x80578> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -131502,15 +131502,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 8c3d0 <__cxa_atexit@plt+0x806c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsr #23 │ │ │ │ + tsteq r2, r0, lsl #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8c458 <__cxa_atexit@plt+0x8074c> │ │ │ │ @@ -131624,15 +131624,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8c5b8 <__cxa_atexit@plt+0x808ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011209b8 │ │ │ │ + @ instruction: 0x01120998 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8c63c <__cxa_atexit@plt+0x80930> │ │ │ │ @@ -131743,24 +131743,24 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8c794 <__cxa_atexit@plt+0x80a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011207dc │ │ │ │ + @ instruction: 0x011207bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 8c7b8 <__cxa_atexit@plt+0x80aac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011207b8 │ │ │ │ + @ instruction: 0x01120798 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8c83c <__cxa_atexit@plt+0x80b30> │ │ │ │ @@ -131871,15 +131871,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8c994 <__cxa_atexit@plt+0x80c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011205dc │ │ │ │ + @ instruction: 0x011205bc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8ca20 <__cxa_atexit@plt+0x80d14> │ │ │ │ @@ -131993,15 +131993,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8cb7c <__cxa_atexit@plt+0x80e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011203f4 │ │ │ │ + @ instruction: 0x011203d4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8cc04 <__cxa_atexit@plt+0x80ef8> │ │ │ │ @@ -132115,15 +132115,15 @@ │ │ │ │ orr r7, r7, r2 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8cd64 <__cxa_atexit@plt+0x81058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #4 │ │ │ │ + tsteq r2, ip, ror #3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8cf84 <__cxa_atexit@plt+0x81278> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -132257,15 +132257,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r2, ip │ │ │ │ + tstpeq r1, ip, ror #31 @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -132294,15 +132294,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8d030 <__cxa_atexit@plt+0x81324> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tstpeq r1, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -132316,15 +132316,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8d088 <__cxa_atexit@plt+0x8137c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 8d0f8 <__cxa_atexit@plt+0x813ec> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -132345,15 +132345,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8d0fc <__cxa_atexit@plt+0x813f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tstpeq r1, r0, lsl #29 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -132363,15 +132363,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8d144 <__cxa_atexit@plt+0x81438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 8d1a0 <__cxa_atexit@plt+0x81494> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -132387,28 +132387,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 8d1a4 <__cxa_atexit@plt+0x81498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0111fdd8 │ │ │ │ + @ instruction: 0x0111fdb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 8d1d8 <__cxa_atexit@plt+0x814cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111fd98 │ │ │ │ + tstpeq r1, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 8d264 <__cxa_atexit@plt+0x81558> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -132436,15 +132436,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8d268 <__cxa_atexit@plt+0x8155c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tstpeq r1, r4, lsl sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0111fcf4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -132461,15 +132461,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8d2cc <__cxa_atexit@plt+0x815c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsl #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8d360 <__cxa_atexit@plt+0x81654> │ │ │ │ @@ -132509,15 +132509,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tstpeq r1, r0, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, lsl #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d3e0 <__cxa_atexit@plt+0x816d4> │ │ │ │ @@ -132533,24 +132533,24 @@ │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 8cd74 <__cxa_atexit@plt+0x81068> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r1, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 8d410 <__cxa_atexit@plt+0x81704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8d4d0 <__cxa_atexit@plt+0x817c4> │ │ │ │ @@ -132601,15 +132601,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tstpeq r1, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, lsr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d560 <__cxa_atexit@plt+0x81854> │ │ │ │ @@ -132629,15 +132629,15 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ add r2, r1, r2 │ │ │ │ str r2, [r3, #8] │ │ │ │ b 8cd74 <__cxa_atexit@plt+0x81068> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0111fab8 │ │ │ │ + @ instruction: 0x0111fa98 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 8d5a0 <__cxa_atexit@plt+0x81894> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ @@ -132709,15 +132709,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 8d6ac <__cxa_atexit@plt+0x819a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r4, asr #17 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsr #17 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8d74c <__cxa_atexit@plt+0x81a40> │ │ │ │ @@ -132760,15 +132760,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x0111f8b4 │ │ │ │ + @ instruction: 0x0111f894 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8d7cc <__cxa_atexit@plt+0x81ac0> │ │ │ │ @@ -132784,15 +132784,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 8cd74 <__cxa_atexit@plt+0x81068> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r1, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 8d838 <__cxa_atexit@plt+0x81b2c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -132891,16 +132891,16 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 8d984 <__cxa_atexit@plt+0x81c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, ror #11 @ p-variant is OBSOLETE │ │ │ │ - tsteq r2, ip, asr #6 │ │ │ │ + tstpeq r1, ip, asr #11 @ p-variant is OBSOLETE │ │ │ │ + tsteq r2, ip, lsr #6 │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8da10 <__cxa_atexit@plt+0x81d04> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -132929,17 +132929,17 @@ │ │ │ │ b 8da30 <__cxa_atexit@plt+0x81d24> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x010272b0 │ │ │ │ + @ instruction: 0x01027290 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 8da78 <__cxa_atexit@plt+0x81d6c> │ │ │ │ ldr r7, [pc, #104] @ 8dab0 <__cxa_atexit@plt+0x81da4> │ │ │ │ @@ -132967,15 +132967,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 8dab4 <__cxa_atexit@plt+0x81da8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tsteq r2, r0, lsr r2 │ │ │ │ + tsteq r2, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffff0950 │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -133011,16 +133011,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r1, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0111f4b0 │ │ │ │ + tstpeq r1, r4, asr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0111f490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -133040,16 +133040,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 8dbe0 <__cxa_atexit@plt+0x81ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r1, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r1, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0111f3f4 │ │ │ │ + @ instruction: 0x0111f3f0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -133073,16 +133073,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 8dc64 <__cxa_atexit@plt+0x81f58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r1, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r1, r0, lsr #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8dcc8 <__cxa_atexit@plt+0x81fbc> │ │ │ │ @@ -133103,15 +133103,15 @@ │ │ │ │ b 8dce4 <__cxa_atexit@plt+0x81fd8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 8dd94 <__cxa_atexit@plt+0x82088> │ │ │ │ @@ -133159,16 +133159,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - tstpeq r1, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0111f39c │ │ │ │ + tstpeq r1, ip, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, ror r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc0c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -133184,15 +133184,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 8de1c <__cxa_atexit@plt+0x82110> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r1, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -133209,17 +133209,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 8de80 <__cxa_atexit@plt+0x82174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0111f2d0 │ │ │ │ + @ instruction: 0x0111f2b0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r2, r4, asr #24 │ │ │ │ + tsteq r2, r4, lsr #24 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8ded8 <__cxa_atexit@plt+0x821cc> │ │ │ │ ldr r2, [pc, #60] @ 8dee0 <__cxa_atexit@plt+0x821d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -133234,15 +133234,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -133255,16 +133255,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0111f1f0 │ │ │ │ - @ instruction: 0x01026b90 │ │ │ │ + @ instruction: 0x0111f1d0 │ │ │ │ + tsteq r2, r0, ror fp │ │ │ │ andeq r0, r5, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8dfc4 <__cxa_atexit@plt+0x822b8> │ │ │ │ ldr r2, [pc, #116] @ 8dfd0 <__cxa_atexit@plt+0x822c4> │ │ │ │ @@ -133294,17 +133294,17 @@ │ │ │ │ b 8dfe4 <__cxa_atexit@plt+0x822d8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111ef90 │ │ │ │ + tsteq r1, r0, ror pc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq r6, [r2, -r0] │ │ │ │ + ldrdeq r6, [r2, -r0] │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 8e02c <__cxa_atexit@plt+0x82320> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -133340,15 +133340,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 8e088 <__cxa_atexit@plt+0x8237c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tstpeq r1, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -133362,15 +133362,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r1, r4, asr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e124 <__cxa_atexit@plt+0x82418> │ │ │ │ @@ -133382,15 +133382,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0111eff4 │ │ │ │ + @ instruction: 0x0111efd4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e174 <__cxa_atexit@plt+0x82468> │ │ │ │ @@ -133402,16 +133402,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r4, lsr #31 │ │ │ │ - tsteq r2, r4, asr #18 │ │ │ │ + tsteq r1, r4, lsl #31 │ │ │ │ + tsteq r2, r4, lsr #18 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8e24c <__cxa_atexit@plt+0x82540> │ │ │ │ ldr r2, [pc, #176] @ 8e258 <__cxa_atexit@plt+0x8254c> │ │ │ │ @@ -133456,17 +133456,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 8e260 <__cxa_atexit@plt+0x82554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #26 │ │ │ │ + tsteq r1, r4, lsr #26 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0111ee98 │ │ │ │ + tsteq r1, r8, ror lr │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -133480,15 +133480,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, ror #28 │ │ │ │ + tsteq r1, ip, asr #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e2fc <__cxa_atexit@plt+0x825f0> │ │ │ │ @@ -133500,15 +133500,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, lsl lr │ │ │ │ + @ instruction: 0x0111edfc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8e34c <__cxa_atexit@plt+0x82640> │ │ │ │ @@ -133520,16 +133520,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, asr #27 │ │ │ │ - @ instruction: 0x01026bb8 │ │ │ │ + tsteq r1, ip, lsr #27 │ │ │ │ + @ instruction: 0x01026b98 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8e460 <__cxa_atexit@plt+0x82754> │ │ │ │ @@ -133611,18 +133611,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 8e4c8 <__cxa_atexit@plt+0x827bc> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr fp │ │ │ │ - tsteq r2, r0, lsl sl │ │ │ │ - tsteq r2, r4, ror sl │ │ │ │ - @ instruction: 0x0111ec98 │ │ │ │ + tsteq r1, r8, lsr fp │ │ │ │ + strdeq r6, [r2, -r0] │ │ │ │ + tsteq r2, r4, asr sl │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ @ instruction: 0xffff7738 │ │ │ │ @ instruction: 0xffff75f0 │ │ │ │ ldrshteq r6, [lr], #55 @ 0x37 │ │ │ │ @ instruction: 0xffff785c │ │ │ │ @ instruction: 0xffff77a0 │ │ │ │ rscseq r6, lr, r2, lsr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -133873,15 +133873,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8e8dc <__cxa_atexit@plt+0x82bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111e694 │ │ │ │ + tsteq r1, r4, ror r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 8ea00 <__cxa_atexit@plt+0x82cf4> │ │ │ │ @@ -133957,15 +133957,15 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r0, #8 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - tsteq r1, r8, lsr r6 │ │ │ │ + tsteq r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -134010,15 +134010,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsl r5 │ │ │ │ + @ instruction: 0x0111e4f4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ @@ -134155,17 +134155,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsr #4 │ │ │ │ + tsteq r1, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r0, ror #5 │ │ │ │ + tsteq r1, r0, asr #5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8ed90 <__cxa_atexit@plt+0x83084> │ │ │ │ @@ -134177,15 +134177,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, ror #4 │ │ │ │ + tsteq r1, ip, asr #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8ee0c <__cxa_atexit@plt+0x83100> │ │ │ │ @@ -134359,15 +134359,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, ip, lsr #30 │ │ │ │ + tsteq r1, ip, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 8f0d8 <__cxa_atexit@plt+0x833cc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -134385,30 +134385,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 8f0dc <__cxa_atexit@plt+0x833d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r0, lsr #29 │ │ │ │ + tsteq r1, r0, lsl #29 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 8f118 <__cxa_atexit@plt+0x8340c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr lr │ │ │ │ + tsteq r1, r8, lsr lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 8f19c <__cxa_atexit@plt+0x83490> │ │ │ │ @@ -134519,15 +134519,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8f2f4 <__cxa_atexit@plt+0x835e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror ip │ │ │ │ + tsteq r1, ip, asr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -134578,15 +134578,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r1, r0, asr ip │ │ │ │ + tsteq r1, r0, lsr ip │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f448 <__cxa_atexit@plt+0x8373c> │ │ │ │ @@ -134608,15 +134608,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r4, asr #23 │ │ │ │ + tsteq r1, r4, lsr #23 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 8f488 <__cxa_atexit@plt+0x8377c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ @@ -134728,17 +134728,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, lsr r9 │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, ip, ror #19 │ │ │ │ + tsteq r1, ip, asr #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8f684 <__cxa_atexit@plt+0x83978> │ │ │ │ @@ -134750,15 +134750,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, ror r9 │ │ │ │ + tsteq r1, r8, asr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8f700 <__cxa_atexit@plt+0x839f4> │ │ │ │ @@ -135036,15 +135036,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 8fb08 <__cxa_atexit@plt+0x83dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror #8 │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 8fb90 <__cxa_atexit@plt+0x83e84> │ │ │ │ ldr r7, [pc, #132] @ 8fbb0 <__cxa_atexit@plt+0x83ea4> │ │ │ │ @@ -135078,17 +135078,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, asr #7 │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r4, ror r4 │ │ │ │ + tsteq r1, r4, asr r4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8fbfc <__cxa_atexit@plt+0x83ef0> │ │ │ │ @@ -135100,15 +135100,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ + tsteq r1, r0, ror #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 8fc78 <__cxa_atexit@plt+0x83f6c> │ │ │ │ @@ -135283,15 +135283,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r4, asr #1 │ │ │ │ + tsteq r1, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -135320,15 +135320,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 8ff78 <__cxa_atexit@plt+0x8426c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r4 │ │ │ │ + tsteq r1, r4, ror #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -135342,15 +135342,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 8ffd0 <__cxa_atexit@plt+0x842c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #31 │ │ │ │ + tsteq r1, r0, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 90040 <__cxa_atexit@plt+0x84334> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -135371,15 +135371,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 90044 <__cxa_atexit@plt+0x84338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r8, lsr pc │ │ │ │ + tsteq r1, r8, lsl pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -135389,15 +135389,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 9008c <__cxa_atexit@plt+0x84380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #29 │ │ │ │ + tsteq r1, r4, asr #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 900e8 <__cxa_atexit@plt+0x843dc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -135413,28 +135413,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 900ec <__cxa_atexit@plt+0x843e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0111ce90 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 90120 <__cxa_atexit@plt+0x84414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 901ac <__cxa_atexit@plt+0x844a0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -135462,15 +135462,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 901b0 <__cxa_atexit@plt+0x844a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, ip, asr #27 │ │ │ │ + tsteq r1, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -135487,15 +135487,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 90214 <__cxa_atexit@plt+0x84508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr sp │ │ │ │ + tsteq r1, ip, lsr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 902b0 <__cxa_atexit@plt+0x845a4> │ │ │ │ @@ -135732,15 +135732,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 905e8 <__cxa_atexit@plt+0x848dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #19 │ │ │ │ + tsteq r1, r8, ror #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 9066c <__cxa_atexit@plt+0x84960> │ │ │ │ @@ -135851,15 +135851,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 907c4 <__cxa_atexit@plt+0x84ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #15 │ │ │ │ + tsteq r1, ip, lsl #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -135910,15 +135910,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r1, r0, lsl #15 │ │ │ │ + tsteq r1, r0, ror #14 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90918 <__cxa_atexit@plt+0x84c0c> │ │ │ │ @@ -135940,15 +135940,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0111c6f4 │ │ │ │ + @ instruction: 0x0111c6d4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 90958 <__cxa_atexit@plt+0x84c4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ @@ -136060,17 +136060,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, ror #8 │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, ip, lsl r5 │ │ │ │ + @ instruction: 0x0111c4fc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 90b54 <__cxa_atexit@plt+0x84e48> │ │ │ │ @@ -136082,15 +136082,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, lsr #9 │ │ │ │ + tsteq r1, r8, lsl #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 90bd0 <__cxa_atexit@plt+0x84ec4> │ │ │ │ @@ -136391,15 +136391,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r4, ror pc │ │ │ │ + tsteq r1, r4, asr pc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -136428,15 +136428,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 910c8 <__cxa_atexit@plt+0x853bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0111beb4 │ │ │ │ + @ instruction: 0x0111be94 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -136450,15 +136450,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 91120 <__cxa_atexit@plt+0x85414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 91190 <__cxa_atexit@plt+0x85484> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -136479,15 +136479,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 91194 <__cxa_atexit@plt+0x85488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r8, ror #27 │ │ │ │ + tsteq r1, r8, asr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -136497,15 +136497,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 911dc <__cxa_atexit@plt+0x854d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111bd94 │ │ │ │ + tsteq r1, r4, ror sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 91238 <__cxa_atexit@plt+0x8552c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -136521,28 +136521,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 9123c <__cxa_atexit@plt+0x85530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, asr #26 │ │ │ │ + tsteq r1, r0, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 91270 <__cxa_atexit@plt+0x85564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl #26 │ │ │ │ + tsteq r1, r0, ror #25 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 912fc <__cxa_atexit@plt+0x855f0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -136570,15 +136570,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 91300 <__cxa_atexit@plt+0x855f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, ip, ror ip │ │ │ │ + tsteq r1, ip, asr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -136595,15 +136595,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 91364 <__cxa_atexit@plt+0x85658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #24 │ │ │ │ + tsteq r1, ip, ror #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 91488 <__cxa_atexit@plt+0x8577c> │ │ │ │ @@ -136679,15 +136679,15 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r0, #8 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x0111bbb0 │ │ │ │ + @ instruction: 0x0111bb90 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ str r3, [r5, #32] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -136732,15 +136732,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsl #21 │ │ │ │ + tsteq r1, ip, ror #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ @@ -136877,17 +136877,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsr #15 │ │ │ │ + tsteq r1, r4, lsl #15 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r8, asr r8 │ │ │ │ + tsteq r1, r8, lsr r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 91818 <__cxa_atexit@plt+0x85b0c> │ │ │ │ @@ -136899,15 +136899,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, ror #15 │ │ │ │ + tsteq r1, r4, asr #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 91894 <__cxa_atexit@plt+0x85b88> │ │ │ │ @@ -137081,15 +137081,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r4, lsr #9 │ │ │ │ + tsteq r1, r4, lsl #9 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 91b60 <__cxa_atexit@plt+0x85e54> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -137107,30 +137107,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 91b64 <__cxa_atexit@plt+0x85e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ + @ instruction: 0x0111b3f8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 91ba0 <__cxa_atexit@plt+0x85e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111b3d0 │ │ │ │ + @ instruction: 0x0111b3b0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r5, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 91c04 <__cxa_atexit@plt+0x85ef8> │ │ │ │ ldr r2, [pc, #72] @ 91c0c <__cxa_atexit@plt+0x85f00> │ │ │ │ @@ -137189,16 +137189,16 @@ │ │ │ │ add lr, r5, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r2, r2, #2 │ │ │ │ stm lr, {r2, r3, r8} │ │ │ │ b 91cbc <__cxa_atexit@plt+0x85fb0> │ │ │ │ - tsteq r1, r4, ror #8 │ │ │ │ tsteq r1, r4, asr #8 │ │ │ │ + tsteq r1, r4, lsr #8 │ │ │ │ andeq r0, r0, r7, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 91e0c <__cxa_atexit@plt+0x86100> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ @@ -137335,15 +137335,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ + mrseq r3, (UNDEF: 2) │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 91ff8 <__cxa_atexit@plt+0x862ec> │ │ │ │ @@ -137425,18 +137425,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 92060 <__cxa_atexit@plt+0x86354> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #31 │ │ │ │ - tsteq r2, r8, ror lr │ │ │ │ - ldrdeq r2, [r2, -ip] │ │ │ │ - tsteq r1, r0, lsl #2 │ │ │ │ + tsteq r1, r0, lsr #31 │ │ │ │ + tsteq r2, r8, asr lr │ │ │ │ + @ instruction: 0x01022ebc │ │ │ │ + tsteq r1, r0, ror #1 │ │ │ │ @ instruction: 0xffff3ba0 │ │ │ │ @ instruction: 0xffff3a58 │ │ │ │ rscseq r2, lr, pc, asr r8 │ │ │ │ @ instruction: 0xffff3cc4 │ │ │ │ @ instruction: 0xffff3c08 │ │ │ │ rscseq r2, lr, sl, lsl #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -137687,15 +137687,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 92474 <__cxa_atexit@plt+0x86768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111aafc │ │ │ │ + @ instruction: 0x0111aadc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 924f8 <__cxa_atexit@plt+0x867ec> │ │ │ │ @@ -137806,15 +137806,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 92650 <__cxa_atexit@plt+0x86944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ + tsteq r1, r0, lsl #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -137865,15 +137865,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0111a8f4 │ │ │ │ + @ instruction: 0x0111a8d4 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 927a4 <__cxa_atexit@plt+0x86a98> │ │ │ │ @@ -137895,15 +137895,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r8, ror #16 │ │ │ │ + tsteq r1, r8, asr #16 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 927e4 <__cxa_atexit@plt+0x86ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ @@ -138015,17 +138015,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0111a5dc │ │ │ │ + @ instruction: 0x0111a5bc │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0111a690 │ │ │ │ + tsteq r1, r0, ror r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 929e0 <__cxa_atexit@plt+0x86cd4> │ │ │ │ @@ -138037,15 +138037,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsl r6 │ │ │ │ + @ instruction: 0x0111a5fc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 92a5c <__cxa_atexit@plt+0x86d50> │ │ │ │ @@ -138323,15 +138323,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 92e64 <__cxa_atexit@plt+0x87158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #2 │ │ │ │ + tsteq r1, ip, ror #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 93084 <__cxa_atexit@plt+0x87378> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -138465,15 +138465,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, ip, lsl #30 │ │ │ │ + tsteq r1, ip, ror #29 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -138502,15 +138502,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 93130 <__cxa_atexit@plt+0x87424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, ip, asr #28 │ │ │ │ + tsteq r1, ip, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -138524,15 +138524,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 93188 <__cxa_atexit@plt+0x8747c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror #27 │ │ │ │ + tsteq r1, r8, asr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 931f8 <__cxa_atexit@plt+0x874ec> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -138553,15 +138553,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 931fc <__cxa_atexit@plt+0x874f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r0, lsl #27 │ │ │ │ + tsteq r1, r0, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -138571,15 +138571,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 93244 <__cxa_atexit@plt+0x87538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #26 │ │ │ │ + tsteq r1, ip, lsl #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 932a0 <__cxa_atexit@plt+0x87594> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -138595,28 +138595,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 932a4 <__cxa_atexit@plt+0x87598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01119cd8 │ │ │ │ + @ instruction: 0x01119cb8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 932d8 <__cxa_atexit@plt+0x875cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01119c98 │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 93364 <__cxa_atexit@plt+0x87658> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -138644,15 +138644,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 93368 <__cxa_atexit@plt+0x8765c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, r4, lsl ip │ │ │ │ + @ instruction: 0x01119bf4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -138669,15 +138669,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 933cc <__cxa_atexit@plt+0x876c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr #23 │ │ │ │ + tsteq r1, r4, lsl #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 93450 <__cxa_atexit@plt+0x87744> │ │ │ │ @@ -138788,15 +138788,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 935a8 <__cxa_atexit@plt+0x8789c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #19 │ │ │ │ + tsteq r1, r8, lsr #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -138847,15 +138847,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0111999c │ │ │ │ + tsteq r1, ip, ror r9 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 936fc <__cxa_atexit@plt+0x879f0> │ │ │ │ @@ -138877,15 +138877,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, lsl r9 │ │ │ │ + @ instruction: 0x011198f0 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 9373c <__cxa_atexit@plt+0x87a30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ @@ -138997,17 +138997,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsl #13 │ │ │ │ + tsteq r1, r4, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93938 <__cxa_atexit@plt+0x87c2c> │ │ │ │ @@ -139019,15 +139019,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, asr #13 │ │ │ │ + tsteq r1, r4, lsr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 939b4 <__cxa_atexit@plt+0x87ca8> │ │ │ │ @@ -139237,15 +139237,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r1, r0, lsl #7 │ │ │ │ + tsteq r1, r0, ror #6 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 93d00 <__cxa_atexit@plt+0x87ff4> │ │ │ │ @@ -139261,15 +139261,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 92e74 <__cxa_atexit@plt+0x87168> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, lsl #6 │ │ │ │ + tsteq r1, r8, ror #5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 93d6c <__cxa_atexit@plt+0x88060> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -139368,15 +139368,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 93eb8 <__cxa_atexit@plt+0x881ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [r1, -r8] │ │ │ │ + @ instruction: 0x01119098 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 93f54 <__cxa_atexit@plt+0x88248> │ │ │ │ @@ -139613,15 +139613,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 9428c <__cxa_atexit@plt+0x88580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #25 │ │ │ │ + tsteq r1, r4, asr #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ @@ -139737,15 +139737,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 9447c <__cxa_atexit@plt+0x88770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01118af4 │ │ │ │ + @ instruction: 0x01118ad4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 94514 <__cxa_atexit@plt+0x88808> │ │ │ │ @@ -140131,15 +140131,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r4, lsl #10 │ │ │ │ + tsteq r1, r4, ror #9 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -140168,15 +140168,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 94b38 <__cxa_atexit@plt+0x88e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r4, asr #8 │ │ │ │ + tsteq r1, r4, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -140190,15 +140190,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 94b90 <__cxa_atexit@plt+0x88e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #7 │ │ │ │ + tsteq r1, r0, asr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 94c00 <__cxa_atexit@plt+0x88ef4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -140219,15 +140219,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 94c04 <__cxa_atexit@plt+0x88ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -140237,15 +140237,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 94c4c <__cxa_atexit@plt+0x88f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr #6 │ │ │ │ + tsteq r1, r4, lsl #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 94ca8 <__cxa_atexit@plt+0x88f9c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -140261,28 +140261,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 94cac <__cxa_atexit@plt+0x88fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x011182d0 │ │ │ │ + @ instruction: 0x011182b0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 94ce0 <__cxa_atexit@plt+0x88fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01118290 │ │ │ │ + tsteq r1, r0, ror r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 94d6c <__cxa_atexit@plt+0x89060> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -140310,15 +140310,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 94d70 <__cxa_atexit@plt+0x89064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, ip, lsl #4 │ │ │ │ + tsteq r1, ip, ror #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -140335,15 +140335,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 94dd4 <__cxa_atexit@plt+0x890c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0111819c │ │ │ │ + tsteq r1, ip, ror r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -140385,15 +140385,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r1, ip, lsl #3 │ │ │ │ + tsteq r1, ip, ror #2 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 94ef0 <__cxa_atexit@plt+0x891e4> │ │ │ │ @@ -140410,15 +140410,15 @@ │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 9487c <__cxa_atexit@plt+0x88b70> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r1, ip, lsl #2 │ │ │ │ + tsteq r1, ip, ror #1 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ @@ -140476,15 +140476,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r1, r8, lsr #32 │ │ │ │ + tsteq r1, r8 │ │ │ │ andeq r0, r0, r7, lsl #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95070 <__cxa_atexit@plt+0x89364> │ │ │ │ @@ -140506,15 +140506,15 @@ │ │ │ │ add r0, r0, r1 │ │ │ │ str r0, [r3, #8] │ │ │ │ b 9487c <__cxa_atexit@plt+0x88b70> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01117f9c │ │ │ │ + tsteq r1, ip, ror pc │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 950b0 <__cxa_atexit@plt+0x893a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ tst r7, #3 │ │ │ │ @@ -140635,15 +140635,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq r1, r8, lsr #27 │ │ │ │ + tsteq r1, r8, lsl #27 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 952d8 <__cxa_atexit@plt+0x895cc> │ │ │ │ @@ -140659,15 +140659,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 9487c <__cxa_atexit@plt+0x88b70> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsr sp │ │ │ │ + tsteq r1, r0, lsl sp │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 95344 <__cxa_atexit@plt+0x89638> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -140766,16 +140766,16 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 95490 <__cxa_atexit@plt+0x89784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #21 │ │ │ │ - tstpeq r1, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, r0, asr #21 │ │ │ │ + tstpeq r1, r0, lsr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 9551c <__cxa_atexit@plt+0x89810> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -140804,17 +140804,17 @@ │ │ │ │ b 9553c <__cxa_atexit@plt+0x89830> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr sl │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlatbeq r1, r4, r7, pc @ │ │ │ │ + smlabbeq r1, r4, r7, pc @ │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 95584 <__cxa_atexit@plt+0x89878> │ │ │ │ ldr r7, [pc, #104] @ 955bc <__cxa_atexit@plt+0x898b0> │ │ │ │ @@ -140842,15 +140842,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 955c0 <__cxa_atexit@plt+0x898b4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - tstpeq r1, r4, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsl #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffe8e44 │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -140886,16 +140886,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, asr r9 │ │ │ │ - tsteq r1, r4, lsr #19 │ │ │ │ + tsteq r1, r8, lsr r9 │ │ │ │ + tsteq r1, r4, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -140915,16 +140915,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 956ec <__cxa_atexit@plt+0x899e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ - tsteq r1, r4, lsl #18 │ │ │ │ + tsteq r1, r8, ror #17 │ │ │ │ + tsteq r1, r4, ror #17 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -140948,16 +140948,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 95770 <__cxa_atexit@plt+0x89a64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r0, lsr #17 │ │ │ │ - @ instruction: 0x01117894 │ │ │ │ + tsteq r1, r0, lsl #17 │ │ │ │ + tsteq r1, r4, ror r8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 957dc <__cxa_atexit@plt+0x89ad0> │ │ │ │ @@ -140980,15 +140980,15 @@ │ │ │ │ b 957f8 <__cxa_atexit@plt+0x89aec> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr r7 │ │ │ │ + tsteq r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 958a4 <__cxa_atexit@plt+0x89b98> │ │ │ │ @@ -141035,15 +141035,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0x01117894 │ │ │ │ + tsteq r1, r4, ror r8 │ │ │ │ @ instruction: 0xffffc3c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -141059,15 +141059,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 95928 <__cxa_atexit@plt+0x89c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, ip, lsl r8 │ │ │ │ + @ instruction: 0x011177fc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141084,17 +141084,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9598c <__cxa_atexit@plt+0x89c80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r4, asr #15 │ │ │ │ + tsteq r1, r4, lsr #15 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tstpeq r1, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 959e4 <__cxa_atexit@plt+0x89cd8> │ │ │ │ ldr r2, [pc, #60] @ 959ec <__cxa_atexit@plt+0x89ce0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -141109,15 +141109,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr r5 │ │ │ │ + tsteq r1, ip, lsl r5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -141130,16 +141130,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r4, ror #13 │ │ │ │ - smlabbeq r1, r4, r0, pc @ │ │ │ │ + tsteq r1, r4, asr #13 │ │ │ │ + tstpeq r1, r4, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r0, r5, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 95ad0 <__cxa_atexit@plt+0x89dc4> │ │ │ │ ldr r2, [pc, #116] @ 95adc <__cxa_atexit@plt+0x89dd0> │ │ │ │ @@ -141169,17 +141169,17 @@ │ │ │ │ b 95af0 <__cxa_atexit@plt+0x89de4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl #9 │ │ │ │ + tsteq r1, r4, ror #8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlatteq r1, r4, pc, lr @ │ │ │ │ + smlabteq r1, r4, pc, lr @ │ │ │ │ andeq r0, r0, r7, lsr #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 95b38 <__cxa_atexit@plt+0x89e2c> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -141215,15 +141215,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #12] @ 95b94 <__cxa_atexit@plt+0x89e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r1, r4, asr r5 │ │ │ │ + tsteq r1, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -141237,15 +141237,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r8, lsr r5 │ │ │ │ + tsteq r1, r8, lsl r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95c30 <__cxa_atexit@plt+0x89f24> │ │ │ │ @@ -141257,15 +141257,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r8, ror #9 │ │ │ │ + tsteq r1, r8, asr #9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95c80 <__cxa_atexit@plt+0x89f74> │ │ │ │ @@ -141277,16 +141277,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01117498 │ │ │ │ - tsteq r1, r8, lsr lr │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ + tsteq r1, r8, lsl lr │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 95d58 <__cxa_atexit@plt+0x8a04c> │ │ │ │ ldr r2, [pc, #176] @ 95d64 <__cxa_atexit@plt+0x8a058> │ │ │ │ @@ -141331,17 +141331,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 95d6c <__cxa_atexit@plt+0x8a060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr r2 │ │ │ │ + tsteq r1, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, ip, lsl #7 │ │ │ │ + tsteq r1, ip, ror #6 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -141355,15 +141355,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, ror #6 │ │ │ │ + tsteq r1, r0, asr #6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95e08 <__cxa_atexit@plt+0x8a0fc> │ │ │ │ @@ -141375,15 +141375,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, lsl r3 │ │ │ │ + @ instruction: 0x011172f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 95e58 <__cxa_atexit@plt+0x8a14c> │ │ │ │ @@ -141395,16 +141395,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, asr #5 │ │ │ │ - tstpeq r1, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, r0, lsr #5 │ │ │ │ + tstpeq r1, r0, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 95f20 <__cxa_atexit@plt+0x8a214> │ │ │ │ @@ -141457,17 +141457,17 @@ │ │ │ │ b 95f4c <__cxa_atexit@plt+0x8a240> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 95f60 <__cxa_atexit@plt+0x8a254> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #32 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ - @ instruction: 0x01117198 │ │ │ │ + tsteq r1, ip, lsr #32 │ │ │ │ + tsteq r1, r8, asr pc │ │ │ │ + tsteq r1, r8, ror r1 │ │ │ │ @ instruction: 0xfffefc7c │ │ │ │ @ instruction: 0xfffefb34 │ │ │ │ rscseq lr, sp, r7, lsr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -141715,15 +141715,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 96364 <__cxa_atexit@plt+0x8a658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #24 │ │ │ │ + tsteq r1, ip, ror #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 96420 <__cxa_atexit@plt+0x8a714> │ │ │ │ @@ -141856,15 +141856,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r1, r8, lsl #20 │ │ │ │ + tsteq r1, r8, ror #19 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 965fc <__cxa_atexit@plt+0x8a8f0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -141882,30 +141882,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 96600 <__cxa_atexit@plt+0x8a8f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r1, ip, ror r9 │ │ │ │ + tsteq r1, ip, asr r9 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 9663c <__cxa_atexit@plt+0x8a930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r9 │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 966c0 <__cxa_atexit@plt+0x8a9b4> │ │ │ │ @@ -142016,15 +142016,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 96818 <__cxa_atexit@plt+0x8ab0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr r7 │ │ │ │ + tsteq r1, r8, lsr r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 968a0 <__cxa_atexit@plt+0x8ab94> │ │ │ │ ldr r7, [pc, #132] @ 968c0 <__cxa_atexit@plt+0x8abb4> │ │ │ │ @@ -142058,17 +142058,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011166b0 │ │ │ │ + @ instruction: 0x01116690 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r4, ror #14 │ │ │ │ + tsteq r1, r4, asr #14 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9690c <__cxa_atexit@plt+0x8ac00> │ │ │ │ @@ -142080,15 +142080,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x011166f0 │ │ │ │ + @ instruction: 0x011166d0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 96988 <__cxa_atexit@plt+0x8ac7c> │ │ │ │ @@ -142240,15 +142240,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 96b98 <__cxa_atexit@plt+0x8ae8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011163d8 │ │ │ │ + @ instruction: 0x011163b8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 96c20 <__cxa_atexit@plt+0x8af14> │ │ │ │ ldr r7, [pc, #132] @ 96c40 <__cxa_atexit@plt+0x8af34> │ │ │ │ @@ -142282,17 +142282,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsr r3 │ │ │ │ + tsteq r1, r0, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r4, ror #7 │ │ │ │ + tsteq r1, r4, asr #7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 96c8c <__cxa_atexit@plt+0x8af80> │ │ │ │ @@ -142304,15 +142304,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, ror r3 │ │ │ │ + tsteq r1, r0, asr r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 96d08 <__cxa_atexit@plt+0x8affc> │ │ │ │ @@ -142487,15 +142487,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r4, lsr r0 │ │ │ │ + tsteq r1, r4, lsl r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -142524,15 +142524,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 97008 <__cxa_atexit@plt+0x8b2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r4, ror pc │ │ │ │ + tsteq r1, r4, asr pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -142546,15 +142546,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 97060 <__cxa_atexit@plt+0x8b354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl pc │ │ │ │ + @ instruction: 0x01115ef0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 970d0 <__cxa_atexit@plt+0x8b3c4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -142575,15 +142575,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 970d4 <__cxa_atexit@plt+0x8b3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r8, lsr #29 │ │ │ │ + tsteq r1, r8, lsl #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -142593,15 +142593,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 9711c <__cxa_atexit@plt+0x8b410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr lr │ │ │ │ + tsteq r1, r4, lsr lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 97178 <__cxa_atexit@plt+0x8b46c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -142617,28 +142617,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 9717c <__cxa_atexit@plt+0x8b470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, lsl #28 │ │ │ │ + tsteq r1, r0, ror #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 971b0 <__cxa_atexit@plt+0x8b4a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #27 │ │ │ │ + tsteq r1, r0, lsr #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 9723c <__cxa_atexit@plt+0x8b530> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -142666,15 +142666,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 97240 <__cxa_atexit@plt+0x8b534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, ip, lsr sp │ │ │ │ + tsteq r1, ip, lsl sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -142691,15 +142691,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 972a4 <__cxa_atexit@plt+0x8b598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #25 │ │ │ │ + tsteq r1, ip, lsr #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 97328 <__cxa_atexit@plt+0x8b61c> │ │ │ │ @@ -142810,15 +142810,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 97480 <__cxa_atexit@plt+0x8b774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01115af0 │ │ │ │ + @ instruction: 0x01115ad0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 97504 <__cxa_atexit@plt+0x8b7f8> │ │ │ │ @@ -142929,15 +142929,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 9765c <__cxa_atexit@plt+0x8b950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl r9 │ │ │ │ + @ instruction: 0x011158f4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 976e4 <__cxa_atexit@plt+0x8b9d8> │ │ │ │ ldr r7, [pc, #132] @ 97704 <__cxa_atexit@plt+0x8b9f8> │ │ │ │ @@ -142971,17 +142971,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, ror #16 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r0, lsr #18 │ │ │ │ + tsteq r1, r0, lsl #18 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 97750 <__cxa_atexit@plt+0x8ba44> │ │ │ │ @@ -142993,15 +142993,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsr #17 │ │ │ │ + tsteq r1, ip, lsl #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 977cc <__cxa_atexit@plt+0x8bac0> │ │ │ │ @@ -143176,15 +143176,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r0, ror r5 │ │ │ │ + tsteq r1, r0, asr r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -143213,15 +143213,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 97acc <__cxa_atexit@plt+0x8bdc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x011154b0 │ │ │ │ + @ instruction: 0x01115490 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -143235,15 +143235,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 97b24 <__cxa_atexit@plt+0x8be18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #8 │ │ │ │ + tsteq r1, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 97b94 <__cxa_atexit@plt+0x8be88> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -143264,15 +143264,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 97b98 <__cxa_atexit@plt+0x8be8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r4, ror #7 │ │ │ │ + tsteq r1, r4, asr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -143282,15 +143282,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 97be0 <__cxa_atexit@plt+0x8bed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01115390 │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 97c3c <__cxa_atexit@plt+0x8bf30> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -143306,28 +143306,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 97c40 <__cxa_atexit@plt+0x8bf34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, ip, lsr r3 │ │ │ │ + tsteq r1, ip, lsl r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 97c74 <__cxa_atexit@plt+0x8bf68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x011152fc │ │ │ │ + @ instruction: 0x011152dc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 97d00 <__cxa_atexit@plt+0x8bff4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -143355,15 +143355,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 97d04 <__cxa_atexit@plt+0x8bff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, r8, ror r2 │ │ │ │ + tsteq r1, r8, asr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -143380,16 +143380,16 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 97d68 <__cxa_atexit@plt+0x8c05c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ - tsteq r1, ip, asr r1 │ │ │ │ + tsteq r1, r8, ror #3 │ │ │ │ + tsteq r1, ip, lsr r1 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 97e24 <__cxa_atexit@plt+0x8c118> │ │ │ │ @@ -143442,17 +143442,17 @@ │ │ │ │ b 97e50 <__cxa_atexit@plt+0x8c144> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 97e64 <__cxa_atexit@plt+0x8c158> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #2 │ │ │ │ - tsteq r1, r4, ror r0 │ │ │ │ - @ instruction: 0x01115294 │ │ │ │ + tsteq r1, r8, lsr #2 │ │ │ │ + qaddeq sp, r4, r1 │ │ │ │ + tsteq r1, r4, ror r2 │ │ │ │ @ instruction: 0xfffedd78 │ │ │ │ @ instruction: 0xfffedc30 │ │ │ │ rscseq ip, sp, r3, lsr sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -143700,15 +143700,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 98268 <__cxa_atexit@plt+0x8c55c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #26 │ │ │ │ + tsteq r1, r8, ror #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 982ec <__cxa_atexit@plt+0x8c5e0> │ │ │ │ @@ -143819,15 +143819,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 98444 <__cxa_atexit@plt+0x8c738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #22 │ │ │ │ + tsteq r1, ip, lsl #22 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 984cc <__cxa_atexit@plt+0x8c7c0> │ │ │ │ ldr r7, [pc, #132] @ 984ec <__cxa_atexit@plt+0x8c7e0> │ │ │ │ @@ -143861,17 +143861,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsl #21 │ │ │ │ + tsteq r1, r4, ror #20 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r8, lsr fp │ │ │ │ + tsteq r1, r8, lsl fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98538 <__cxa_atexit@plt+0x8c82c> │ │ │ │ @@ -143883,15 +143883,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, asr #21 │ │ │ │ + tsteq r1, r4, lsr #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 985b4 <__cxa_atexit@plt+0x8c8a8> │ │ │ │ @@ -144043,15 +144043,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 987c4 <__cxa_atexit@plt+0x8cab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #15 │ │ │ │ + tsteq r1, ip, lsl #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 989e4 <__cxa_atexit@plt+0x8ccd8> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -144185,15 +144185,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, ip, lsr #11 │ │ │ │ + tsteq r1, ip, lsl #11 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -144222,15 +144222,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 98a90 <__cxa_atexit@plt+0x8cd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, ip, ror #9 │ │ │ │ + tsteq r1, ip, asr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -144244,15 +144244,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 98ae8 <__cxa_atexit@plt+0x8cddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #9 │ │ │ │ + tsteq r1, r8, ror #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 98b58 <__cxa_atexit@plt+0x8ce4c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -144273,15 +144273,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 98b5c <__cxa_atexit@plt+0x8ce50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r0, lsr #8 │ │ │ │ + tsteq r1, r0, lsl #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -144291,15 +144291,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 98ba4 <__cxa_atexit@plt+0x8ce98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #7 │ │ │ │ + tsteq r1, ip, lsr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 98c00 <__cxa_atexit@plt+0x8cef4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -144315,28 +144315,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 98c04 <__cxa_atexit@plt+0x8cef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 98c38 <__cxa_atexit@plt+0x8cf2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr r3 │ │ │ │ + tsteq r1, r8, lsl r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 98cc4 <__cxa_atexit@plt+0x8cfb8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -144364,15 +144364,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 98cc8 <__cxa_atexit@plt+0x8cfbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x011142b4 │ │ │ │ + @ instruction: 0x01114294 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -144389,15 +144389,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 98d2c <__cxa_atexit@plt+0x8d020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #4 │ │ │ │ + tsteq r1, r4, lsr #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 98db0 <__cxa_atexit@plt+0x8d0a4> │ │ │ │ @@ -144508,15 +144508,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 98f08 <__cxa_atexit@plt+0x8d1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, rrx │ │ │ │ + tsteq r1, r8, asr #32 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 98f90 <__cxa_atexit@plt+0x8d284> │ │ │ │ ldr r7, [pc, #132] @ 98fb0 <__cxa_atexit@plt+0x8d2a4> │ │ │ │ @@ -144550,17 +144550,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, asr #31 │ │ │ │ + tsteq r1, r0, lsr #31 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r4, ror r0 │ │ │ │ + tsteq r1, r4, asr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 98ffc <__cxa_atexit@plt+0x8d2f0> │ │ │ │ @@ -144572,15 +144572,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0 │ │ │ │ + tsteq r1, r0, ror #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 99078 <__cxa_atexit@plt+0x8d36c> │ │ │ │ @@ -144664,15 +144664,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x01113eb4 │ │ │ │ + @ instruction: 0x01113e94 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 991cc <__cxa_atexit@plt+0x8d4c0> │ │ │ │ @@ -144688,15 +144688,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 987d4 <__cxa_atexit@plt+0x8cac8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsr lr │ │ │ │ + tsteq r1, ip, lsl lr │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 99238 <__cxa_atexit@plt+0x8d52c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -144795,15 +144795,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 99384 <__cxa_atexit@plt+0x8d678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #23 │ │ │ │ + tsteq r1, ip, asr #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 99408 <__cxa_atexit@plt+0x8d6fc> │ │ │ │ @@ -144914,15 +144914,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 99560 <__cxa_atexit@plt+0x8d854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl sl │ │ │ │ + @ instruction: 0x011139f0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 995e4 <__cxa_atexit@plt+0x8d8d8> │ │ │ │ @@ -145033,15 +145033,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 9973c <__cxa_atexit@plt+0x8da30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r8 │ │ │ │ + tsteq r1, r4, lsl r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 9995c <__cxa_atexit@plt+0x8dc50> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -145175,15 +145175,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq r1, r4, lsr r6 │ │ │ │ + tsteq r1, r4, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -145212,15 +145212,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 99a08 <__cxa_atexit@plt+0x8dcfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r4, ror r5 │ │ │ │ + tsteq r1, r4, asr r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -145234,15 +145234,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 99a60 <__cxa_atexit@plt+0x8dd54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r5 │ │ │ │ + @ instruction: 0x011134f0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 99ad0 <__cxa_atexit@plt+0x8ddc4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -145263,15 +145263,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 99ad4 <__cxa_atexit@plt+0x8ddc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, r8, lsr #9 │ │ │ │ + tsteq r1, r8, lsl #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -145281,15 +145281,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 99b1c <__cxa_atexit@plt+0x8de10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr r4 │ │ │ │ + tsteq r1, r4, lsr r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 99b78 <__cxa_atexit@plt+0x8de6c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -145305,28 +145305,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 99b7c <__cxa_atexit@plt+0x8de70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, lsl #8 │ │ │ │ + tsteq r1, r0, ror #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 99bb0 <__cxa_atexit@plt+0x8dea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #7 │ │ │ │ + tsteq r1, r0, lsr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 99c3c <__cxa_atexit@plt+0x8df30> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -145354,15 +145354,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 99c40 <__cxa_atexit@plt+0x8df34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r1, ip, lsr r3 │ │ │ │ + tsteq r1, ip, lsl r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -145379,15 +145379,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 99ca4 <__cxa_atexit@plt+0x8df98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #5 │ │ │ │ + tsteq r1, ip, lsr #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 99d44 <__cxa_atexit@plt+0x8e038> │ │ │ │ @@ -145430,15 +145430,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x011132bc │ │ │ │ + @ instruction: 0x0111329c │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 99dc4 <__cxa_atexit@plt+0x8e0b8> │ │ │ │ @@ -145454,15 +145454,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b 9974c <__cxa_atexit@plt+0x8da40> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, asr #4 │ │ │ │ + tsteq r1, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 99e30 <__cxa_atexit@plt+0x8e124> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -145561,16 +145561,16 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 99f7c <__cxa_atexit@plt+0x8e270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01112ff4 │ │ │ │ - tsteq r1, r4, asr sp │ │ │ │ + @ instruction: 0x01112fd4 │ │ │ │ + tsteq r1, r4, lsr sp │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 9a000 <__cxa_atexit@plt+0x8e2f4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -145597,17 +145597,17 @@ │ │ │ │ b 9a020 <__cxa_atexit@plt+0x8e314> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #30 │ │ │ │ + tsteq r1, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabteq r1, r0, ip, sl │ │ │ │ + smlatbeq r1, r0, ip, sl │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ cmp r7, r8, lsr #24 │ │ │ │ bge 9a068 <__cxa_atexit@plt+0x8e35c> │ │ │ │ ldr r7, [pc, #104] @ 9a0a0 <__cxa_atexit@plt+0x8e394> │ │ │ │ @@ -145635,15 +145635,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 9a0a4 <__cxa_atexit@plt+0x8e398> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - tsteq r1, r0, asr #24 │ │ │ │ + tsteq r1, r0, lsr #24 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffe4360 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -145677,16 +145677,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, ror lr │ │ │ │ - tsteq r1, r8, asr #29 │ │ │ │ + tsteq r1, ip, asr lr │ │ │ │ + tsteq r1, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -145706,16 +145706,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 9a1c8 <__cxa_atexit@plt+0x8e4bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, ip, lsr #28 │ │ │ │ - tsteq r1, r8, lsr #28 │ │ │ │ + tsteq r1, ip, lsl #28 │ │ │ │ + tsteq r1, r8, lsl #28 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145739,16 +145739,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 9a24c <__cxa_atexit@plt+0x8e540> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r4, asr #27 │ │ │ │ - @ instruction: 0x01112db8 │ │ │ │ + tsteq r1, r4, lsr #27 │ │ │ │ + @ instruction: 0x01112d98 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 9a324 <__cxa_atexit@plt+0x8e618> │ │ │ │ ldr r1, [pc, #224] @ 9a34c <__cxa_atexit@plt+0x8e640> │ │ │ │ @@ -145805,19 +145805,19 @@ │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 9a358 <__cxa_atexit@plt+0x8e64c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror ip │ │ │ │ + tsteq r1, ip, asr ip │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrdeq sl, [r1, -r0] │ │ │ │ - tsteq r1, r4, lsl fp │ │ │ │ + @ instruction: 0x0101abb0 │ │ │ │ + strdeq sl, [r1, -r4] │ │ │ │ @ instruction: 0xfffebd08 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #1 │ │ │ │ blt 9a3c4 <__cxa_atexit@plt+0x8e6b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -145848,16 +145848,16 @@ │ │ │ │ stm r5, {r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #8] @ 9a3f8 <__cxa_atexit@plt+0x8e6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r1, r8, lsr #22 │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ + tsteq r1, r8, lsl #22 │ │ │ │ + tsteq r1, r0, asr #20 │ │ │ │ @ instruction: 0xfffebc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r8, [r5, #-4] │ │ │ │ @@ -145873,15 +145873,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 9a460 <__cxa_atexit@plt+0x8e754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r4, ror #25 │ │ │ │ + tsteq r1, r4, asr #25 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145898,17 +145898,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 9a4c4 <__cxa_atexit@plt+0x8e7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, ip, lsl #25 │ │ │ │ + tsteq r1, ip, ror #24 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - tsteq r1, r0, lsl #12 │ │ │ │ + smlatteq r1, r0, r5, sl │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 9a51c <__cxa_atexit@plt+0x8e810> │ │ │ │ ldr r2, [pc, #60] @ 9a524 <__cxa_atexit@plt+0x8e818> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -145923,15 +145923,15 @@ │ │ │ │ ldrb r7, [r7, #24] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ strb r7, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl #20 │ │ │ │ + tsteq r1, r4, ror #19 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -145944,16 +145944,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, lsr #23 │ │ │ │ - tsteq r1, ip, asr #10 │ │ │ │ + tsteq r1, ip, lsl #23 │ │ │ │ + tsteq r1, ip, lsr #10 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 9a5f4 <__cxa_atexit@plt+0x8e8e8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -145978,17 +145978,17 @@ │ │ │ │ b 9a614 <__cxa_atexit@plt+0x8e908> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #18 │ │ │ │ + tsteq r1, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabteq r1, r0, r4, sl │ │ │ │ + smlatbeq r1, r0, r4, sl │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -146022,15 +146022,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r7, [pc, #12] @ 9a6b0 <__cxa_atexit@plt+0x8e9a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r1, r8, lsr sl │ │ │ │ + tsteq r1, r8, lsl sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -146044,15 +146044,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, lsl sl │ │ │ │ + @ instruction: 0x011129fc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a74c <__cxa_atexit@plt+0x8ea40> │ │ │ │ @@ -146064,15 +146064,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, asr #19 │ │ │ │ + tsteq r1, ip, lsr #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a79c <__cxa_atexit@plt+0x8ea90> │ │ │ │ @@ -146084,16 +146084,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, ror r9 │ │ │ │ - tsteq r1, ip, lsl r3 │ │ │ │ + tsteq r1, ip, asr r9 │ │ │ │ + strdeq sl, [r1, -ip] │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 9a868 <__cxa_atexit@plt+0x8eb5c> │ │ │ │ ldr r2, [pc, #164] @ 9a874 <__cxa_atexit@plt+0x8eb68> │ │ │ │ @@ -146135,17 +146135,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 9a87c <__cxa_atexit@plt+0x8eb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 7d22c <__cxa_atexit@plt+0x71520> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl r7 │ │ │ │ + @ instruction: 0x011126fc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, ip, ror r8 │ │ │ │ + tsteq r1, ip, asr r8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -146159,15 +146159,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, asr r8 │ │ │ │ + tsteq r1, r0, lsr r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a918 <__cxa_atexit@plt+0x8ec0c> │ │ │ │ @@ -146179,15 +146179,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, lsl #16 │ │ │ │ + tsteq r1, r0, ror #15 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9a968 <__cxa_atexit@plt+0x8ec5c> │ │ │ │ @@ -146199,16 +146199,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011127b0 │ │ │ │ - smlatbeq r1, r8, r5, sl │ │ │ │ + @ instruction: 0x01112790 │ │ │ │ + smlabbeq r1, r8, r5, sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #84 @ 0x54 │ │ │ │ cmp r6, fp │ │ │ │ bcc 9ac00 <__cxa_atexit@plt+0x8eef4> │ │ │ │ @@ -146380,22 +146380,22 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, asr #10 │ │ │ │ - @ instruction: 0x011125b0 │ │ │ │ + tsteq r1, ip, lsr #10 │ │ │ │ + @ instruction: 0x01112590 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ - tsteq r1, ip, ror #11 │ │ │ │ - tsteq r1, ip, ror #13 │ │ │ │ - tsteq r1, r8, ror #13 │ │ │ │ - tsteq r1, ip, lsr r3 │ │ │ │ + tsteq r1, ip, asr #11 │ │ │ │ + tsteq r1, ip, asr #13 │ │ │ │ + tsteq r1, r8, asr #13 │ │ │ │ + tsteq r1, ip, lsl r3 │ │ │ │ @ instruction: 0xfffff488 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ @@ -146654,49 +146654,49 @@ │ │ │ │ mov r3, #8 │ │ │ │ mov fp, r8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 9b09c <__cxa_atexit@plt+0x8f390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r8, asr #6 │ │ │ │ + tsteq r1, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ - tsteq r1, ip, lsl #5 │ │ │ │ + tsteq r1, ip, ror #4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffe29fc │ │ │ │ @ instruction: 0xfffe2940 │ │ │ │ rscseq r9, sp, sl, ror #20 │ │ │ │ - tsteq r1, r8, ror #22 │ │ │ │ + tsteq r1, r8, asr #22 │ │ │ │ @ instruction: 0xfffe29e8 │ │ │ │ @ instruction: 0xfffe28a0 │ │ │ │ rscseq r9, sp, fp, asr #22 │ │ │ │ - tsteq r1, r0, lsl #22 │ │ │ │ + smlatteq r1, r0, sl, r9 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - tsteq r1, r8, lsr r1 │ │ │ │ - tsteq r1, ip, asr r2 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ + tsteq r1, r8, lsl r1 │ │ │ │ + tsteq r1, ip, lsr r2 │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 9ac70 <__cxa_atexit@plt+0x8ef64> │ │ │ │ - tsteq r1, r4, lsr lr │ │ │ │ + tsteq r1, r4, lsl lr │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r3, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 9b814 <__cxa_atexit@plt+0x8fb08> │ │ │ │ - tsteq r1, ip, lsl #28 │ │ │ │ + smlatteq r1, ip, sp, r9 │ │ │ │ andeq r6, r0, ip, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 9b180 <__cxa_atexit@plt+0x8f474> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -146741,27 +146741,27 @@ │ │ │ │ ldr r7, [pc, #12] @ 9b1e4 <__cxa_atexit@plt+0x8f4d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r1, ip, lsl #29 │ │ │ │ - @ instruction: 0x01111fb4 │ │ │ │ - tsteq r1, r0, lsr sp │ │ │ │ + tsteq r1, ip, ror #28 │ │ │ │ + @ instruction: 0x01111f94 │ │ │ │ + tsteq r1, r0, lsl sp │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r3, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 9b814 <__cxa_atexit@plt+0x8fb08> │ │ │ │ - tsteq r1, r8, lsl #26 │ │ │ │ + smlatteq r1, r8, ip, r9 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -146780,16 +146780,16 @@ │ │ │ │ b 9b294 <__cxa_atexit@plt+0x8f588> │ │ │ │ ldr r3, [pc, #24] @ 9b290 <__cxa_atexit@plt+0x8f584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01111d98 │ │ │ │ - @ instruction: 0x01111eb4 │ │ │ │ + tsteq r1, r8, ror sp │ │ │ │ + @ instruction: 0x01111e94 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mov fp, r8 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -146923,27 +146923,27 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 9b4dc <__cxa_atexit@plt+0x8f7d0> │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ - tsteq r1, ip, lsl #26 │ │ │ │ + tsteq r1, ip, ror #25 │ │ │ │ andeq r2, r0, ip, lsl sl │ │ │ │ andeq r2, r0, r4, asr #17 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r1, r4, lsr lr │ │ │ │ + tsteq r1, r4, lsl lr │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - ldrdeq r9, [r1, -r4] │ │ │ │ + @ instruction: 0x010197b4 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ @ instruction: 0xffffee84 │ │ │ │ @ instruction: 0xfffe2654 │ │ │ │ @ instruction: 0xfffe2598 │ │ │ │ ldrshteq r9, [sp], #54 @ 0x36 │ │ │ │ - tsteq r1, r0, lsr sl │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ andeq r3, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r5, #4]! │ │ │ │ ldrb r1, [r7, #3] │ │ │ │ add r2, r1, r2 │ │ │ │ ldr r1, [pc, #272] @ 9b628 <__cxa_atexit@plt+0x8f91c> │ │ │ │ @@ -147012,21 +147012,21 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, ror #23 │ │ │ │ + tsteq r1, ip, asr #23 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01111a9c │ │ │ │ - tsteq r1, r4, lsl #21 │ │ │ │ - @ instruction: 0x01111af0 │ │ │ │ - smlatteq r1, r4, r8, r9 │ │ │ │ + tsteq r1, ip, ror sl │ │ │ │ + tsteq r1, r4, ror #20 │ │ │ │ + @ instruction: 0x01111ad0 │ │ │ │ + smlabteq r1, r4, r8, r9 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b6a8 <__cxa_atexit@plt+0x8f99c> │ │ │ │ @@ -147050,18 +147050,18 @@ │ │ │ │ b 9b294 <__cxa_atexit@plt+0x8f588> │ │ │ │ ldr r3, [pc, #24] @ 9b6c8 <__cxa_atexit@plt+0x8f9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011119f0 │ │ │ │ - tsteq r1, r8, ror #18 │ │ │ │ + @ instruction: 0x011119d0 │ │ │ │ + tsteq r1, r8, asr #18 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r1, r8, asr r8 │ │ │ │ + tsteq r1, r8, lsr r8 │ │ │ │ andeq r3, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147080,17 +147080,17 @@ │ │ │ │ b 9b294 <__cxa_atexit@plt+0x8f588> │ │ │ │ ldr r3, [pc, #20] @ 9b73c <__cxa_atexit@plt+0x8fa30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, ror #18 │ │ │ │ + tsteq r1, r0, asr #18 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlatteq r1, r4, r7, r9 │ │ │ │ + smlabteq r1, r4, r7, r9 │ │ │ │ andeq r1, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9b7bc <__cxa_atexit@plt+0x8fab0> │ │ │ │ @@ -147120,27 +147120,27 @@ │ │ │ │ ldr r3, [pc, #24] @ 9b7dc <__cxa_atexit@plt+0x8fad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffee04 │ │ │ │ - tsteq r1, r0, asr #17 │ │ │ │ + tsteq r1, r0, lsr #17 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - tsteq r1, r4, asr #14 │ │ │ │ + tsteq r1, r4, lsr #14 │ │ │ │ andeq r3, r0, sl, lsl #21 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ strb r3, [r5, #36] @ 0x24 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #32] │ │ │ │ str r3, [r5], #-4 │ │ │ │ b 9b814 <__cxa_atexit@plt+0x8fb08> │ │ │ │ - tsteq r1, ip, lsl r7 │ │ │ │ + strdeq r9, [r1, -ip] │ │ │ │ andeq r7, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -147316,31 +147316,31 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #44] @ 9bb0c <__cxa_atexit@plt+0x8fe00> │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #17 │ │ │ │ - tsteq r1, r8, lsr #17 │ │ │ │ - tsteq r1, r4, lsl r7 │ │ │ │ + tsteq r1, ip, lsl #17 │ │ │ │ + tsteq r1, r8, lsl #17 │ │ │ │ + @ instruction: 0x011116f4 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r1, r4, lsr #11 │ │ │ │ - smlatbeq r1, ip, r1, r9 │ │ │ │ + tsteq r1, r4, lsl #11 │ │ │ │ + smlabbeq r1, ip, r1, r9 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xffffe634 │ │ │ │ @ instruction: 0xffffe8bc │ │ │ │ @ instruction: 0xfffe2078 │ │ │ │ @ instruction: 0xfffe1fbc │ │ │ │ rscseq r8, sp, sl, lsl lr │ │ │ │ - strdeq r9, [r1, -ip] │ │ │ │ + ldrdeq r9, [r1, -ip] │ │ │ │ andeq r5, r0, fp, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9bba8 <__cxa_atexit@plt+0x8fe9c> │ │ │ │ @@ -147371,15 +147371,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 9bbc8 <__cxa_atexit@plt+0x8febc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffec58 │ │ │ │ - @ instruction: 0x011114d4 │ │ │ │ + @ instruction: 0x011114b4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 9bc00 <__cxa_atexit@plt+0x8fef4> │ │ │ │ @@ -147498,28 +147498,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ 9bdcc <__cxa_atexit@plt+0x900c0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, lsr r3 │ │ │ │ - tsteq r1, r4, lsr r3 │ │ │ │ + tsteq r1, r0, lsl r3 │ │ │ │ + tsteq r1, r4, lsl r3 │ │ │ │ andeq r0, r0, r8, ror sl │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ - tsteq r1, r0, lsl #7 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ + tsteq r1, r0, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ - tsteq r1, r0, lsl r4 │ │ │ │ - tsteq r1, r8, lsl r4 │ │ │ │ + @ instruction: 0x011113f0 │ │ │ │ + @ instruction: 0x011113f8 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r1, r0, r4, lsr #11 │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ + tsteq r1, r0, lsl r1 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147543,19 +147543,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9be80 <__cxa_atexit@plt+0x90174> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, lsr r2 │ │ │ │ - tsteq r1, r0, lsr #4 │ │ │ │ + tsteq r1, ip, lsl r2 │ │ │ │ + tsteq r1, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlatbeq r1, r0, r0, r9 │ │ │ │ + smlabbeq r1, r0, r0, r9 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9beb8 <__cxa_atexit@plt+0x901ac> │ │ │ │ ldr r3, [pc, #172] @ 9bf50 <__cxa_atexit@plt+0x90244> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -147596,21 +147596,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 9bf4c <__cxa_atexit@plt+0x90240> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r8, asr #4 │ │ │ │ + tsteq r1, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r1, r4, ror r1 │ │ │ │ - tsteq r1, r8, asr r1 │ │ │ │ + tsteq r1, r4, asr r1 │ │ │ │ + tsteq r1, r8, lsr r1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smlabteq r1, r4, pc, r8 @ │ │ │ │ + smlatbeq r1, r4, pc, r8 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -147666,18 +147666,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffb840 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, r0, lsl #1 │ │ │ │ - tsteq r1, r4, rrx │ │ │ │ + tsteq r1, r0, rrx │ │ │ │ + tsteq r1, r4, asr #32 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - @ instruction: 0x01018eb8 │ │ │ │ + @ instruction: 0x01018e98 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9c100 <__cxa_atexit@plt+0x903f4> │ │ │ │ @@ -147723,18 +147723,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffb75c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01110f98 │ │ │ │ - tsteq r1, ip, ror pc │ │ │ │ + tsteq r1, r8, ror pc │ │ │ │ + tsteq r1, ip, asr pc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r8, [r1, -r4] │ │ │ │ + @ instruction: 0x01018db4 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9c1b0 <__cxa_atexit@plt+0x904a4> │ │ │ │ @@ -147756,19 +147756,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9c1d4 <__cxa_atexit@plt+0x904c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r4, ror #29 │ │ │ │ - tsteq r1, r8, asr #29 │ │ │ │ + tsteq r1, r4, asr #29 │ │ │ │ + tsteq r1, r8, lsr #29 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r1, ip, asr #26 │ │ │ │ + tsteq r1, ip, lsr #26 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c20c <__cxa_atexit@plt+0x90500> │ │ │ │ ldr r3, [pc, #112] @ 9c268 <__cxa_atexit@plt+0x9055c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -147797,15 +147797,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01018cb8 │ │ │ │ + @ instruction: 0x01018c98 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147870,15 +147870,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb1bc │ │ │ │ @ instruction: 0xffffb45c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01018b94 │ │ │ │ + tsteq r1, r4, ror fp │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -147934,15 +147934,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb0c0 │ │ │ │ @ instruction: 0xffffb358 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x01018a94 │ │ │ │ + tsteq r1, r4, ror sl │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -147965,19 +147965,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9c518 <__cxa_atexit@plt+0x9080c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, lsr #23 │ │ │ │ - tsteq r1, r4, lsl #23 │ │ │ │ + tsteq r1, r0, lsl #23 │ │ │ │ + tsteq r1, r4, ror #22 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, r8, lsl #20 │ │ │ │ + smlatteq r1, r8, r9, r8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c550 <__cxa_atexit@plt+0x90844> │ │ │ │ ldr r3, [pc, #96] @ 9c59c <__cxa_atexit@plt+0x90890> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148002,15 +148002,15 @@ │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabbeq r1, r4, r9, r8 │ │ │ │ + tsteq r1, r4, ror #18 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -148056,15 +148056,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffac9c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatbeq r1, ip, r8, r8 │ │ │ │ + smlabbeq r1, ip, r8, r8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -148100,15 +148100,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffabec │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strdeq r8, [r1, -ip] │ │ │ │ + ldrdeq r8, [r1, -ip] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -148131,19 +148131,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9c7b0 <__cxa_atexit@plt+0x90aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r8, lsl #18 │ │ │ │ - tsteq r1, ip, ror #17 │ │ │ │ + tsteq r1, r8, ror #17 │ │ │ │ + tsteq r1, ip, asr #17 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, r0, ror r7 │ │ │ │ + tsteq r1, r0, asr r7 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9c7e8 <__cxa_atexit@plt+0x90adc> │ │ │ │ ldr r3, [pc, #176] @ 9c884 <__cxa_atexit@plt+0x90b78> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148185,21 +148185,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 9c880 <__cxa_atexit@plt+0x90b74> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r8, lsl r9 │ │ │ │ + @ instruction: 0x011108f8 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r1, r4, asr #16 │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ + tsteq r1, r4, lsr #16 │ │ │ │ + tsteq r1, r8, lsl #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01018690 │ │ │ │ + tsteq r1, r0, ror r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -148256,18 +148256,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa448 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r1, ip, asr #14 │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ + tsteq r1, ip, lsr #14 │ │ │ │ + tsteq r1, r0, lsl r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - smlabbeq r1, r0, r5, r8 │ │ │ │ + tsteq r1, r0, ror #10 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9ca3c <__cxa_atexit@plt+0x90d30> │ │ │ │ @@ -148314,18 +148314,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa360 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r1, r0, ror #12 │ │ │ │ - tsteq r1, r4, asr #12 │ │ │ │ + tsteq r1, r0, asr #12 │ │ │ │ + tsteq r1, r4, lsr #12 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x01018498 │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9caf0 <__cxa_atexit@plt+0x90de4> │ │ │ │ @@ -148348,19 +148348,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9cb14 <__cxa_atexit@plt+0x90e08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r1, r8, lsr #11 │ │ │ │ - tsteq r1, ip, lsl #11 │ │ │ │ + tsteq r1, r8, lsl #11 │ │ │ │ + tsteq r1, ip, ror #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, ip, lsl #8 │ │ │ │ + smlatteq r1, ip, r3, r8 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9cb4c <__cxa_atexit@plt+0x90e40> │ │ │ │ ldr r3, [pc, #144] @ 9cbc8 <__cxa_atexit@plt+0x90ebc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148397,18 +148397,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x011104f8 │ │ │ │ - @ instruction: 0x011104dc │ │ │ │ + @ instruction: 0x011104d8 │ │ │ │ + @ instruction: 0x011104bc │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ - tsteq r1, ip, asr #6 │ │ │ │ + tsteq r1, ip, lsr #6 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -148483,18 +148483,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff9d84 │ │ │ │ @ instruction: 0xffffa030 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x011103bc │ │ │ │ - tsteq r1, r0, lsr #7 │ │ │ │ + @ instruction: 0x0111039c │ │ │ │ + tsteq r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - strdeq r8, [r1, -r4] │ │ │ │ + ldrdeq r8, [r1, -r4] │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp lr, r6 │ │ │ │ @@ -148559,18 +148559,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff9c5c │ │ │ │ @ instruction: 0xffff9efc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r1, r8, lsl #5 │ │ │ │ - tsteq r1, ip, ror #4 │ │ │ │ + tsteq r1, r8, ror #4 │ │ │ │ + tsteq r1, ip, asr #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq r1, r4, r0, r8 │ │ │ │ + smlatbeq r1, r4, r0, r8 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9cec0 <__cxa_atexit@plt+0x911b4> │ │ │ │ @@ -148592,19 +148592,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9cee4 <__cxa_atexit@plt+0x911d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x011101d4 │ │ │ │ - @ instruction: 0x011101b8 │ │ │ │ + @ instruction: 0x011101b4 │ │ │ │ + @ instruction: 0x01110198 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r1, ip, lsr r0 │ │ │ │ + tsteq r1, ip, lsl r0 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9cf1c <__cxa_atexit@plt+0x91210> │ │ │ │ ldr r3, [pc, #112] @ 9cf78 <__cxa_atexit@plt+0x9126c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -148633,15 +148633,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatbeq r1, r8, pc, r7 @ │ │ │ │ + smlabbeq r1, r8, pc, r7 @ │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -148703,15 +148703,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff9668 │ │ │ │ @ instruction: 0xffff9918 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01017e90 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -148764,15 +148764,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff9578 │ │ │ │ @ instruction: 0xffff9820 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x01017d9c │ │ │ │ + tsteq r1, ip, ror sp │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ cmp r3, #1 │ │ │ │ blt 9d1d0 <__cxa_atexit@plt+0x914c4> │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -148791,16 +148791,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #16] @ 9d1f4 <__cxa_atexit@plt+0x914e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r3, [r5], #-12 │ │ │ │ b 9d204 <__cxa_atexit@plt+0x914f8> │ │ │ │ - @ instruction: 0x0110fef8 │ │ │ │ - tsteq r1, ip, lsr #26 │ │ │ │ + @ instruction: 0x0110fed8 │ │ │ │ + tsteq r1, ip, lsl #26 │ │ │ │ andeq sp, r1, sp, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ mov r3, r5 │ │ │ │ cmp r9, r6 │ │ │ │ @@ -148879,16 +148879,16 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff9114 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffff925c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xffff8ba0 │ │ │ │ - tstpeq r0, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ - smlabteq r1, ip, fp, r7 │ │ │ │ + tstpeq r0, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r1, ip, fp, r7 │ │ │ │ andeq r3, r0, sl, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9d3cc <__cxa_atexit@plt+0x916c0> │ │ │ │ @@ -148917,17 +148917,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff8ad4 │ │ │ │ - tstpeq r0, r4, lsr #25 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r4, lsl #25 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r1, r0, lsr fp │ │ │ │ + tsteq r1, r0, lsl fp │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9d428 <__cxa_atexit@plt+0x9171c> │ │ │ │ ldr r3, [pc, #564] @ 9d648 <__cxa_atexit@plt+0x9193c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -149066,18 +149066,18 @@ │ │ │ │ str r8, [lr, r6, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r1, [lr, r9, lsl #2] │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tstpeq r0, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq r0, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0110faf8 │ │ │ │ + tstpeq r0, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - ldrdeq r7, [r1, -r8] │ │ │ │ + @ instruction: 0x010178b8 │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 9d90c <__cxa_atexit@plt+0x91c00> │ │ │ │ @@ -149256,19 +149256,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff888c │ │ │ │ - tstpeq r0, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffff89fc │ │ │ │ - @ instruction: 0x0110f7fc │ │ │ │ - ldrdeq r7, [r1, -ip] │ │ │ │ + @ instruction: 0x0110f7dc │ │ │ │ + @ instruction: 0x010175bc │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -149353,17 +149353,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 9dac0 <__cxa_atexit@plt+0x91db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff85ec │ │ │ │ - tstpeq r0, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - tsteq r1, r0, ror #8 │ │ │ │ + tsteq r1, r0, asr #8 │ │ │ │ andeq r3, r0, sl, lsl #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 9dc04 <__cxa_atexit@plt+0x91ef8> │ │ │ │ @@ -149451,15 +149451,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffc9d8 │ │ │ │ - tstpeq r0, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, ip, lsr #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffc3f8 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -149517,15 +149517,15 @@ │ │ │ │ ldr r3, [pc, #16] @ 9dd48 <__cxa_atexit@plt+0x9203c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffc2a4 │ │ │ │ @ instruction: 0xffffc534 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlabbeq r1, r8, pc, r6 @ │ │ │ │ + tsteq r1, r8, ror #30 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -149560,15 +149560,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffc1f8 │ │ │ │ @ instruction: 0xffffc488 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r1, ip, lsr #2 │ │ │ │ + tsteq r1, ip, lsl #2 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 9de64 <__cxa_atexit@plt+0x92158> │ │ │ │ ldr r7, [pc, #528] @ 9e02c <__cxa_atexit@plt+0x92320> │ │ │ │ @@ -149702,29 +149702,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ - tsteq r1, ip, asr #30 │ │ │ │ - ldrsbeq pc, [r0, -ip] @ │ │ │ │ - tstpeq r0, r0, ror #1 @ p-variant is OBSOLETE │ │ │ │ + tsteq r1, ip, lsr #30 │ │ │ │ + ldrheq pc, [r0, -ip] @ │ │ │ │ + tstpeq r0, r0, asr #1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsl #25 │ │ │ │ andeq r0, r0, r0, ror fp │ │ │ │ - tstpeq r0, r8, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r0, r0, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r0, lsl r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tstpeq r0, ip, lsr #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0110f1b4 │ │ │ │ + tstpeq r0, ip, lsl #3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0110f194 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffe81a0 │ │ │ │ - @ instruction: 0x01016ebc │ │ │ │ + @ instruction: 0x01016e9c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -149748,19 +149748,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9e0f4 <__cxa_atexit@plt+0x923e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, asr #31 │ │ │ │ - tsteq r0, ip, lsr #31 │ │ │ │ + tsteq r0, r8, lsr #31 │ │ │ │ + tsteq r0, ip, lsl #31 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r1, ip, lsr #28 │ │ │ │ + tsteq r1, ip, lsl #28 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e1ac <__cxa_atexit@plt+0x924a0> │ │ │ │ ldr r3, [pc, #328] @ 9e260 <__cxa_atexit@plt+0x92554> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -149838,25 +149838,25 @@ │ │ │ │ ldr r6, [pc, #56] @ 9e274 <__cxa_atexit@plt+0x92568> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0110ee94 │ │ │ │ - tsteq r0, r8, ror lr │ │ │ │ + tsteq r0, r4, ror lr │ │ │ │ + tsteq r0, r8, asr lr │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - @ instruction: 0x0110eef4 │ │ │ │ + @ instruction: 0x0110eed4 │ │ │ │ @ instruction: 0xffffb5d4 │ │ │ │ - @ instruction: 0x0110eed0 │ │ │ │ + @ instruction: 0x0110eeb0 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlatbeq r1, ip, ip, r6 │ │ │ │ + smlabbeq r1, ip, ip, r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -149894,20 +149894,20 @@ │ │ │ │ ldr r6, [pc, #36] @ 9e340 <__cxa_atexit@plt+0x92634> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0110ed94 │ │ │ │ + tsteq r0, r4, ror sp │ │ │ │ @ instruction: 0xffffb474 │ │ │ │ - tsteq r0, r0, ror sp │ │ │ │ + tsteq r0, r0, asr sp │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq r1, r0, fp, r6 │ │ │ │ + smlabteq r1, r0, fp, r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -149938,19 +149938,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 9e3ec <__cxa_atexit@plt+0x926e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb3c4 │ │ │ │ - tsteq r0, r4, ror #25 │ │ │ │ - tsteq r0, r8, asr #25 │ │ │ │ + tsteq r0, r4, asr #25 │ │ │ │ + tsteq r0, r8, lsr #25 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r1, r4, lsr fp │ │ │ │ + tsteq r1, r4, lsl fp │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e424 <__cxa_atexit@plt+0x92718> │ │ │ │ ldr r3, [pc, #104] @ 9e478 <__cxa_atexit@plt+0x9276c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -149977,15 +149977,15 @@ │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq r1, r8, sl, r6 │ │ │ │ + smlabbeq r1, r8, sl, r6 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -150035,15 +150035,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb7c4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlabteq r1, r0, r9, r6 │ │ │ │ + smlatbeq r1, r0, r9, r6 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150085,15 +150085,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb700 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - strdeq r6, [r1, -r8] │ │ │ │ + ldrdeq r6, [r1, -r8] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150116,19 +150116,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9e6b4 <__cxa_atexit@plt+0x929a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, lsl #20 │ │ │ │ - tsteq r0, r8, ror #19 │ │ │ │ + tsteq r0, r4, ror #19 │ │ │ │ + tsteq r0, r8, asr #19 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, ip, ror #16 │ │ │ │ + tsteq r1, ip, asr #16 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e6ec <__cxa_atexit@plt+0x929e0> │ │ │ │ ldr r3, [pc, #116] @ 9e74c <__cxa_atexit@plt+0x92a40> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150158,16 +150158,16 @@ │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r5, r5, #32 │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0110e9fc │ │ │ │ - ldrdeq r6, [r1, -r0] │ │ │ │ + @ instruction: 0x0110e9dc │ │ │ │ + @ instruction: 0x010167b0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -150215,15 +150215,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffadac │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r6, [r1, -r0] │ │ │ │ + ldrdeq r6, [r1, -r0] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150260,15 +150260,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffacf4 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r1, ip, lsr r6 │ │ │ │ + tsteq r1, ip, lsl r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150291,19 +150291,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9e970 <__cxa_atexit@plt+0x92c64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, asr #14 │ │ │ │ - tsteq r0, ip, lsr #14 │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ + tsteq r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x010165b0 │ │ │ │ + @ instruction: 0x01016590 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9e9a8 <__cxa_atexit@plt+0x92c9c> │ │ │ │ ldr r3, [pc, #96] @ 9e9f4 <__cxa_atexit@plt+0x92ce8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150328,15 +150328,15 @@ │ │ │ │ stmda r5, {r0, r1, r3} │ │ │ │ sub r5, r5, #28 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r1, ip, lsr #10 │ │ │ │ + tsteq r1, ip, lsl #10 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov lr, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -150382,15 +150382,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffa924 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r1, r4, asr r4 │ │ │ │ + tsteq r1, r4, lsr r4 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150426,15 +150426,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffa874 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - smlatbeq r1, r4, r3, r6 │ │ │ │ + smlabbeq r1, r4, r3, r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150457,19 +150457,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9ec08 <__cxa_atexit@plt+0x92efc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0110e4b0 │ │ │ │ - @ instruction: 0x0110e494 │ │ │ │ + @ instruction: 0x0110e490 │ │ │ │ + tsteq r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, r8, lsl r3 │ │ │ │ + strdeq r6, [r1, -r8] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ecc8 <__cxa_atexit@plt+0x92fbc> │ │ │ │ ldr r3, [pc, #336] @ 9ed7c <__cxa_atexit@plt+0x93070> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150549,25 +150549,25 @@ │ │ │ │ ldr r6, [pc, #56] @ 9ed90 <__cxa_atexit@plt+0x93084> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ - tsteq r0, ip, asr r3 │ │ │ │ + tsteq r0, r8, asr r3 │ │ │ │ + tsteq r0, ip, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r0, r0, ror #7 │ │ │ │ + tsteq r0, r0, asr #7 │ │ │ │ @ instruction: 0xffff9b48 │ │ │ │ - @ instruction: 0x0110e3bc │ │ │ │ + @ instruction: 0x0110e39c │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - @ instruction: 0x01016190 │ │ │ │ + tsteq r1, r0, ror r1 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -150606,20 +150606,20 @@ │ │ │ │ ldr r6, [pc, #36] @ 9ee60 <__cxa_atexit@plt+0x93154> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, ror r2 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ @ instruction: 0xffff99e0 │ │ │ │ - tsteq r0, r4, asr r2 │ │ │ │ + tsteq r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabteq r1, r0, r0, r6 │ │ │ │ + smlatbeq r1, r0, r0, r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -150651,19 +150651,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 9ef10 <__cxa_atexit@plt+0x93204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff9938 │ │ │ │ - @ instruction: 0x0110e1bc │ │ │ │ - tsteq r0, r0, lsr #3 │ │ │ │ + @ instruction: 0x0110e19c │ │ │ │ + tsteq r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq r1, r0, lsl r0 │ │ │ │ + strdeq r5, [r1, -r0] │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9ef48 <__cxa_atexit@plt+0x9323c> │ │ │ │ ldr r3, [pc, #164] @ 9efd8 <__cxa_atexit@plt+0x932cc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150705,18 +150705,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, r8, ror #1 │ │ │ │ - tsteq r0, ip, asr #1 │ │ │ │ + tsteq r0, r8, asr #1 │ │ │ │ + tsteq r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - tsteq r1, ip, lsr pc │ │ │ │ + tsteq r1, ip, lsl pc │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -150777,18 +150777,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa06c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, r4, ror #31 │ │ │ │ - tsteq r0, r8, asr #31 │ │ │ │ + tsteq r0, r4, asr #31 │ │ │ │ + tsteq r0, r8, lsr #31 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - tsteq r1, ip, lsl lr │ │ │ │ + strdeq r5, [r1, -ip] │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r9, r3 │ │ │ │ bcc 9f1b8 <__cxa_atexit@plt+0x934ac> │ │ │ │ @@ -150841,18 +150841,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff9f5c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tsteq r0, r0, ror #29 │ │ │ │ - tsteq r0, r4, asr #29 │ │ │ │ + tsteq r0, r0, asr #29 │ │ │ │ + tsteq r0, r4, lsr #29 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r1, ip, lsl sp │ │ │ │ + strdeq r5, [r1, -ip] │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9f268 <__cxa_atexit@plt+0x9355c> │ │ │ │ @@ -150874,19 +150874,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9f28c <__cxa_atexit@plt+0x93580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, ip, lsr #28 │ │ │ │ - tsteq r0, r0, lsl lr │ │ │ │ + tsteq r0, ip, lsl #28 │ │ │ │ + @ instruction: 0x0110ddf0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0x01015c94 │ │ │ │ + tsteq r1, r4, ror ip │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f2c4 <__cxa_atexit@plt+0x935b8> │ │ │ │ ldr r3, [pc, #112] @ 9f320 <__cxa_atexit@plt+0x93614> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -150915,15 +150915,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r1, r0, lsl #24 │ │ │ │ + smlatteq r1, r0, fp, r5 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150985,15 +150985,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff99b0 │ │ │ │ @ instruction: 0xffff9c60 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatteq r1, r8, sl, r5 │ │ │ │ + smlabteq r1, r8, sl, r5 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -151046,15 +151046,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff98c0 │ │ │ │ @ instruction: 0xffff9b68 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strdeq r5, [r1, -r4] │ │ │ │ + ldrdeq r5, [r1, -r4] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151078,19 +151078,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9f5bc <__cxa_atexit@plt+0x938b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, lsl #22 │ │ │ │ - tsteq r0, r4, ror #21 │ │ │ │ + tsteq r0, r0, ror #21 │ │ │ │ + tsteq r0, r4, asr #21 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r1, r4, ror #18 │ │ │ │ + tsteq r1, r4, asr #18 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f5f4 <__cxa_atexit@plt+0x938e8> │ │ │ │ ldr r3, [pc, #164] @ 9f684 <__cxa_atexit@plt+0x93978> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151129,21 +151129,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 9f680 <__cxa_atexit@plt+0x93974> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ + @ instruction: 0x0110daf0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ - tsteq r0, r4, lsr #20 │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ + tsteq r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - @ instruction: 0x01015890 │ │ │ │ + tsteq r1, r0, ror r8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -151204,18 +151204,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff8ef8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ - tsteq r0, ip, lsl r9 │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ + @ instruction: 0x0110d8fc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r1, r0, ror r7 │ │ │ │ + tsteq r1, r0, asr r7 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 9f85c <__cxa_atexit@plt+0x93b50> │ │ │ │ @@ -151266,18 +151266,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff8dfc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r0, ip, lsr r8 │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ + tsteq r0, ip, lsl r8 │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r1, r8, ror r6 │ │ │ │ + tsteq r1, r8, asr r6 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9f90c <__cxa_atexit@plt+0x93c00> │ │ │ │ @@ -151299,19 +151299,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ 9f930 <__cxa_atexit@plt+0x93c24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r8, lsl #15 │ │ │ │ - tsteq r0, ip, ror #14 │ │ │ │ + tsteq r0, r8, ror #14 │ │ │ │ + tsteq r0, ip, asr #14 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strdeq r5, [r1, -r0] │ │ │ │ + ldrdeq r5, [r1, -r0] │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9f968 <__cxa_atexit@plt+0x93c5c> │ │ │ │ ldr r3, [pc, #112] @ 9f9c4 <__cxa_atexit@plt+0x93cb8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151340,15 +151340,15 @@ │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ sub r5, r5, #32 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r1, ip, asr r5 │ │ │ │ + tsteq r1, ip, lsr r5 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -151410,15 +151410,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff8848 │ │ │ │ @ instruction: 0xffff8af8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r1, r4, asr #8 │ │ │ │ + tsteq r1, r4, lsr #8 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -151471,15 +151471,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff8758 │ │ │ │ @ instruction: 0xffff8a00 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - tsteq r1, r0, asr r3 │ │ │ │ + tsteq r1, r0, lsr r3 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -151510,17 +151510,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xffff8154 │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ + tsteq r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r1, ip, r2, r5 │ │ │ │ + smlabbeq r1, ip, r2, r5 │ │ │ │ andeq r3, r0, sl, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 9fcec <__cxa_atexit@plt+0x93fe0> │ │ │ │ @@ -151549,17 +151549,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffff80b8 │ │ │ │ - tsteq r0, r4, lsl #7 │ │ │ │ + tsteq r0, r4, ror #6 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - tsteq r1, r0, lsl r2 │ │ │ │ + strdeq r5, [r1, -r0] │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 9fd48 <__cxa_atexit@plt+0x9403c> │ │ │ │ ldr r3, [pc, #564] @ 9ff68 <__cxa_atexit@plt+0x9425c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -151698,18 +151698,18 @@ │ │ │ │ str r8, [lr, r6, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r1, [lr, r9, lsl #2] │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - @ instruction: 0x0110d1f8 │ │ │ │ - tsteq r0, r8, lsr #3 │ │ │ │ + @ instruction: 0x0110d1d8 │ │ │ │ + tsteq r0, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - @ instruction: 0x01014fb8 │ │ │ │ + @ instruction: 0x01014f98 │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a022c <__cxa_atexit@plt+0x94520> │ │ │ │ @@ -151888,19 +151888,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff7e70 │ │ │ │ - tsteq r0, ip, lsl pc │ │ │ │ + @ instruction: 0x0110cefc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffff7fe0 │ │ │ │ - @ instruction: 0x0110cedc │ │ │ │ - @ instruction: 0x01014cbc │ │ │ │ + @ instruction: 0x0110cebc │ │ │ │ + @ instruction: 0x01014c9c │ │ │ │ andeq r3, r0, sl, lsl #30 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -151985,15 +151985,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a03e0 <__cxa_atexit@plt+0x946d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff7bd0 │ │ │ │ - tsteq r0, r8, asr #26 │ │ │ │ + tsteq r0, r8, lsr #26 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r8, [sp] │ │ │ │ ldr ip, [r1, #3] │ │ │ │ ldr r3, [r1, #7] │ │ │ │ ldr r0, [r1, #11] │ │ │ │ @@ -152043,16 +152043,16 @@ │ │ │ │ str r2, [r5, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r5, sl, lsl #2] │ │ │ │ str ip, [r5, r9, lsl #2] │ │ │ │ str r1, [r5, r8, lsl #2] │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ - tsteq r0, r0, asr #24 │ │ │ │ - tsteq r1, ip, asr sl │ │ │ │ + tsteq r0, r0, lsr #24 │ │ │ │ + tsteq r1, ip, lsr sl │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ cmp r8, ip │ │ │ │ bcc a0684 <__cxa_atexit@plt+0x94978> │ │ │ │ ldr r1, [r5, #20] │ │ │ │ @@ -152172,24 +152172,24 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r0, asr #21 │ │ │ │ - @ instruction: 0x0110cbbc │ │ │ │ - @ instruction: 0x0110cbb8 │ │ │ │ + tsteq r0, r0, lsr #21 │ │ │ │ + @ instruction: 0x0110cb9c │ │ │ │ + @ instruction: 0x0110cb98 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - tsteq r0, ip, lsr sl │ │ │ │ - tsteq r0, r0, lsr #21 │ │ │ │ - tsteq r0, r0, asr #22 │ │ │ │ + tsteq r0, ip, lsl sl │ │ │ │ + tsteq r0, r0, lsl #21 │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ @ instruction: 0xffff5370 │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ + @ instruction: 0x0110c9f0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ bcc a0a7c <__cxa_atexit@plt+0x94d70> │ │ │ │ ldr r3, [pc, #1012] @ a0b04 <__cxa_atexit@plt+0x94df8> │ │ │ │ @@ -152443,48 +152443,48 @@ │ │ │ │ ldr r3, [pc, #32] @ a0b10 <__cxa_atexit@plt+0x94e04> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, asr #17 │ │ │ │ + tsteq r0, ip, lsr #17 │ │ │ │ andeq r0, r0, r8, lsr #22 │ │ │ │ - tsteq r0, ip, lsl #16 │ │ │ │ + tsteq r0, ip, ror #15 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffdcf7c │ │ │ │ @ instruction: 0xfffdcec0 │ │ │ │ rscseq r3, sp, sl, ror #31 │ │ │ │ - strdeq r4, [r1, -r4] │ │ │ │ + ldrdeq r4, [r1, -r4] │ │ │ │ @ instruction: 0xfffdcf64 │ │ │ │ @ instruction: 0xfffdce1c │ │ │ │ rscseq r4, sp, r7, asr #1 │ │ │ │ - smlabbeq r1, ip, r0, r4 │ │ │ │ + tsteq r1, ip, rrx │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - @ instruction: 0x0110c6b8 │ │ │ │ - @ instruction: 0x0110c7d4 │ │ │ │ - ldrdeq r4, [r1, -ip] │ │ │ │ + @ instruction: 0x0110c698 │ │ │ │ + @ instruction: 0x0110c7b4 │ │ │ │ + @ instruction: 0x010143bc │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b a06f0 <__cxa_atexit@plt+0x949e4> │ │ │ │ - smlabteq r1, r4, r3, r4 │ │ │ │ + smlatbeq r1, r4, r3, r4 │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1318 <__cxa_atexit@plt+0x9560c> │ │ │ │ - @ instruction: 0x0101439c │ │ │ │ + tsteq r1, ip, ror r3 │ │ │ │ ldrheq fp, [r4], #101 @ 0x65 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r7, #0 │ │ │ │ beq a0bf8 <__cxa_atexit@plt+0x94eec> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -152531,27 +152531,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ - @ instruction: 0x010142b8 │ │ │ │ + @ instruction: 0x0110c3f8 │ │ │ │ + tsteq r0, r0, lsl r5 │ │ │ │ + @ instruction: 0x01014298 │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1318 <__cxa_atexit@plt+0x9560c> │ │ │ │ - @ instruction: 0x01014290 │ │ │ │ + tsteq r1, r0, ror r2 │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152570,16 +152570,16 @@ │ │ │ │ b a0d0c <__cxa_atexit@plt+0x95000> │ │ │ │ ldr r3, [pc, #24] @ a0d08 <__cxa_atexit@plt+0x94ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, lsr #6 │ │ │ │ - tsteq r0, r0, asr #8 │ │ │ │ + tsteq r0, r0, lsl #6 │ │ │ │ + tsteq r0, r0, lsr #8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr fp, [r5, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, fp │ │ │ │ @@ -152745,28 +152745,28 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #40] @ a0fd8 <__cxa_atexit@plt+0x952cc> │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - @ instruction: 0x0110c3b8 │ │ │ │ + @ instruction: 0x0110c398 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - tsteq r0, r8, lsl #6 │ │ │ │ - tsteq r0, ip, ror r3 │ │ │ │ + tsteq r0, r8, ror #5 │ │ │ │ + tsteq r0, ip, asr r3 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - tsteq r0, r8, ror #3 │ │ │ │ + tsteq r0, r8, asr #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r3, [r1, -ip] │ │ │ │ + @ instruction: 0x01013cbc │ │ │ │ @ instruction: 0xffff4b98 │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ + tsteq r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffdcc18 │ │ │ │ @ instruction: 0xfffdcb5c │ │ │ │ rscseq r3, sp, r2, asr #19 │ │ │ │ - tsteq r1, r4, lsr pc │ │ │ │ + tsteq r1, r4, lsl pc │ │ │ │ rsbeq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r2, [pc, #272] @ a1120 <__cxa_atexit@plt+0x95414> │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -152834,21 +152834,21 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsheq ip, [r0, -r4] │ │ │ │ + ldrsbeq ip, [r0, -r4] │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r0, lsr #31 │ │ │ │ - tsteq r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x0110bff0 │ │ │ │ - smlatteq r1, ip, sp, r3 │ │ │ │ + tsteq r0, r0, lsl #31 │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ + @ instruction: 0x0110bfd0 │ │ │ │ + smlabteq r1, ip, sp, r3 │ │ │ │ rsbseq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152872,18 +152872,18 @@ │ │ │ │ b a0d0c <__cxa_atexit@plt+0x95000> │ │ │ │ ldr r3, [pc, #24] @ a11c0 <__cxa_atexit@plt+0x954b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0110bef0 │ │ │ │ - tsteq r0, r8, ror #28 │ │ │ │ + @ instruction: 0x0110bed0 │ │ │ │ + tsteq r0, r8, asr #28 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r1, r0, ror #26 │ │ │ │ + tsteq r1, r0, asr #26 │ │ │ │ rsbeq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -152902,17 +152902,17 @@ │ │ │ │ b a0d0c <__cxa_atexit@plt+0x95000> │ │ │ │ ldr r3, [pc, #20] @ a1234 <__cxa_atexit@plt+0x95528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, ror #28 │ │ │ │ + tsteq r0, r8, asr #28 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - smlatteq r1, ip, ip, r3 │ │ │ │ + smlabteq r1, ip, ip, r3 │ │ │ │ rsbeq r5, sl, r4, lsr fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a12c0 <__cxa_atexit@plt+0x955b4> │ │ │ │ @@ -152945,27 +152945,27 @@ │ │ │ │ ldr r3, [pc, #24] @ a12e0 <__cxa_atexit@plt+0x955d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff47cc │ │ │ │ - tsteq r0, r0, asr #27 │ │ │ │ + tsteq r0, r0, lsr #27 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - tsteq r1, r0, asr #24 │ │ │ │ + tsteq r1, r0, lsr #24 │ │ │ │ @ instruction: 0x001e96d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a1318 <__cxa_atexit@plt+0x9560c> │ │ │ │ - tsteq r1, r8, lsl ip │ │ │ │ + strdeq r3, [r1, -r8] │ │ │ │ rsbseq r5, sl, r4, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a14b4 <__cxa_atexit@plt+0x957a8> │ │ │ │ @@ -153085,27 +153085,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ a1520 <__cxa_atexit@plt+0x95814> │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0110bdb0 │ │ │ │ - tsteq r0, ip, lsr #27 │ │ │ │ - tsteq r0, r4, lsr #24 │ │ │ │ + @ instruction: 0x0110bd90 │ │ │ │ + tsteq r0, ip, lsl #27 │ │ │ │ + tsteq r0, r4, lsl #24 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r0, ip, asr #22 │ │ │ │ - smlabbeq r1, r8, r7, r3 │ │ │ │ + tsteq r0, ip, lsr #22 │ │ │ │ + tsteq r1, r8, ror #14 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffff489c │ │ │ │ - tsteq r0, r8, lsr #24 │ │ │ │ + tsteq r0, r8, lsl #24 │ │ │ │ @ instruction: 0xfffdc600 │ │ │ │ @ instruction: 0xfffdc544 │ │ │ │ rscseq r3, sp, sl, lsr #7 │ │ │ │ - smlatteq r1, r8, r9, r3 │ │ │ │ + smlabteq r1, r8, r9, r3 │ │ │ │ rsbseq r5, sl, r4, lsr fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a15cc <__cxa_atexit@plt+0x958c0> │ │ │ │ @@ -153140,15 +153140,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a15ec <__cxa_atexit@plt+0x958e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff4724 │ │ │ │ - @ instruction: 0x0110bab4 │ │ │ │ + @ instruction: 0x0110ba94 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi a161c <__cxa_atexit@plt+0x95910> │ │ │ │ @@ -153309,29 +153309,29 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ a1898 <__cxa_atexit@plt+0x95b8c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #28]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, lsr r9 │ │ │ │ - tsteq r0, r0, asr #18 │ │ │ │ + tsteq r0, ip, lsl r9 │ │ │ │ + tsteq r0, r0, lsr #18 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #29 │ │ │ │ - @ instruction: 0x0110b8d0 │ │ │ │ - tsteq r0, r4, lsl #19 │ │ │ │ - tsteq r0, ip, lsl #19 │ │ │ │ + @ instruction: 0x0110b8b0 │ │ │ │ + tsteq r0, r4, ror #18 │ │ │ │ + tsteq r0, ip, ror #18 │ │ │ │ andeq r0, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, ror r8 │ │ │ │ - @ instruction: 0x0110b9f4 │ │ │ │ - @ instruction: 0x0110b9fc │ │ │ │ + @ instruction: 0x0110b9d4 │ │ │ │ + @ instruction: 0x0110b9dc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - tsteq r1, r0, ror #12 │ │ │ │ + tsteq r1, r0, asr #12 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153355,19 +153355,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a1950 <__cxa_atexit@plt+0x95c44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, ror #14 │ │ │ │ - tsteq r0, r0, asr r7 │ │ │ │ + tsteq r0, ip, asr #14 │ │ │ │ + tsteq r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq r3, [r1, -r0] │ │ │ │ + @ instruction: 0x010135b0 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1988 <__cxa_atexit@plt+0x95c7c> │ │ │ │ ldr r3, [pc, #172] @ a1a20 <__cxa_atexit@plt+0x95d14> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -153408,21 +153408,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a1a1c <__cxa_atexit@plt+0x95d10> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, ror r7 │ │ │ │ + tsteq r0, r4, asr r7 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r0, r4, lsr #13 │ │ │ │ - tsteq r0, r8, lsl #13 │ │ │ │ + tsteq r0, r4, lsl #13 │ │ │ │ + tsteq r0, r8, ror #12 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r3, [r1, -r4] │ │ │ │ + ldrdeq r3, [r1, -r4] │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -153478,18 +153478,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffef36c │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0110b5b0 │ │ │ │ - @ instruction: 0x0110b594 │ │ │ │ + @ instruction: 0x0110b590 │ │ │ │ + tsteq r0, r4, ror r5 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - smlatteq r1, r8, r3, r3 │ │ │ │ + smlabteq r1, r8, r3, r3 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a1bd0 <__cxa_atexit@plt+0x95ec4> │ │ │ │ @@ -153535,18 +153535,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffef288 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - tsteq r0, r8, asr #9 │ │ │ │ - tsteq r0, ip, lsr #9 │ │ │ │ + tsteq r0, r8, lsr #9 │ │ │ │ + tsteq r0, ip, lsl #9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r1, r4, lsl #6 │ │ │ │ + smlatteq r1, r4, r2, r3 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a1c80 <__cxa_atexit@plt+0x95f74> │ │ │ │ @@ -153568,19 +153568,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a1ca4 <__cxa_atexit@plt+0x95f98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, lsl r4 │ │ │ │ - @ instruction: 0x0110b3f8 │ │ │ │ + @ instruction: 0x0110b3f4 │ │ │ │ + @ instruction: 0x0110b3d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r1, ip, ror r2 │ │ │ │ + tsteq r1, ip, asr r2 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a1d10 <__cxa_atexit@plt+0x96004> │ │ │ │ ldr r3, [pc, #116] @ a1d3c <__cxa_atexit@plt+0x96030> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -153611,15 +153611,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - smlatteq r1, r0, r1, r3 │ │ │ │ + smlabteq r1, r0, r1, r3 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -153762,26 +153762,26 @@ │ │ │ │ ldr r7, [pc, #32] @ a1fac <__cxa_atexit@plt+0x962a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffee828 │ │ │ │ @ instruction: 0xfffee9b8 │ │ │ │ - tsteq r0, ip, lsl #3 │ │ │ │ + tsteq r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffeecf8 │ │ │ │ @ instruction: 0xfffeedb4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, r4, ror pc │ │ │ │ + tsteq r1, r4, asr pc │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a1d88 <__cxa_atexit@plt+0x9607c> │ │ │ │ - tsteq r1, r8, asr pc │ │ │ │ + tsteq r1, r8, lsr pc │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -153838,16 +153838,16 @@ │ │ │ │ sub r5, r5, #32 │ │ │ │ str r1, [r0, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r0, r9, lsl #2] │ │ │ │ str r2, [r0, sl, lsl #2] │ │ │ │ str ip, [r0, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ - tsteq r0, r8, lsr r0 │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -153870,19 +153870,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a215c <__cxa_atexit@plt+0x96450> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, asr pc │ │ │ │ - tsteq r0, r0, asr #30 │ │ │ │ + tsteq r0, ip, lsr pc │ │ │ │ + tsteq r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlabteq r1, r4, sp, r2 │ │ │ │ + smlatbeq r1, r4, sp, r2 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2194 <__cxa_atexit@plt+0x96488> │ │ │ │ ldr r3, [pc, #520] @ a2388 <__cxa_atexit@plt+0x9667c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154010,18 +154010,18 @@ │ │ │ │ str r2, [r8, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ str lr, [r8, r9, lsl #2] │ │ │ │ str r0, [r8, sl, lsl #2] │ │ │ │ str ip, [r8, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - @ instruction: 0x0110adfc │ │ │ │ - tsteq r0, r8, lsl #27 │ │ │ │ + @ instruction: 0x0110addc │ │ │ │ + tsteq r0, r8, ror #26 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x01012b98 │ │ │ │ + tsteq r1, r8, ror fp │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -154126,18 +154126,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffede24 │ │ │ │ - @ instruction: 0x0110abd8 │ │ │ │ + @ instruction: 0x0110abb8 │ │ │ │ @ instruction: 0xfffedff0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r1, r8, r9, r2 │ │ │ │ + smlatbeq r1, r8, r9, r2 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -154231,18 +154231,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a26fc <__cxa_atexit@plt+0x969f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffedc74 │ │ │ │ - tsteq r0, r0, lsr sl │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ @ instruction: 0xfffede3c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r1, r4, lsr #16 │ │ │ │ + tsteq r1, r4, lsl #16 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -154265,19 +154265,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a2788 <__cxa_atexit@plt+0x96a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, lsr r9 │ │ │ │ - tsteq r0, r4, lsl r9 │ │ │ │ + tsteq r0, r0, lsl r9 │ │ │ │ + @ instruction: 0x0110a8f4 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x01012798 │ │ │ │ + tsteq r1, r8, ror r7 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a27c0 <__cxa_atexit@plt+0x96ab4> │ │ │ │ ldr r3, [pc, #176] @ a285c <__cxa_atexit@plt+0x96b50> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154319,21 +154319,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a2858 <__cxa_atexit@plt+0x96b4c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, ip, lsr r9 │ │ │ │ + tsteq r0, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r0, ip, ror #16 │ │ │ │ - tsteq r0, r0, asr r8 │ │ │ │ + tsteq r0, ip, asr #16 │ │ │ │ + tsteq r0, r0, lsr r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x010126b8 │ │ │ │ + @ instruction: 0x01012698 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -154390,18 +154390,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffed3e0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r4, ror r7 │ │ │ │ - tsteq r0, r8, asr r7 │ │ │ │ + tsteq r0, r4, asr r7 │ │ │ │ + tsteq r0, r8, lsr r7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - smlatbeq r1, r8, r5, r2 │ │ │ │ + smlabbeq r1, r8, r5, r2 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a2a14 <__cxa_atexit@plt+0x96d08> │ │ │ │ @@ -154448,18 +154448,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffed2f8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r0, r8, lsl #13 │ │ │ │ - tsteq r0, ip, ror #12 │ │ │ │ + tsteq r0, r8, ror #12 │ │ │ │ + tsteq r0, ip, asr #12 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - smlabteq r1, r0, r4, r2 │ │ │ │ + smlatbeq r1, r0, r4, r2 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a2ac8 <__cxa_atexit@plt+0x96dbc> │ │ │ │ @@ -154482,19 +154482,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a2aec <__cxa_atexit@plt+0x96de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0110a5d0 │ │ │ │ - @ instruction: 0x0110a5b4 │ │ │ │ + @ instruction: 0x0110a5b0 │ │ │ │ + @ instruction: 0x0110a594 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r1, r4, lsr r4 │ │ │ │ + tsteq r1, r4, lsl r4 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2b24 <__cxa_atexit@plt+0x96e18> │ │ │ │ ldr r3, [pc, #144] @ a2ba0 <__cxa_atexit@plt+0x96e94> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154531,18 +154531,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ - tsteq r0, r4, lsl #10 │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ + tsteq r0, r4, ror #9 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - tsteq r1, r4, ror r3 │ │ │ │ + tsteq r1, r4, asr r3 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -154616,18 +154616,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffecd20 │ │ │ │ @ instruction: 0xfffecfcc │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r8, ror #7 │ │ │ │ - tsteq r0, ip, asr #7 │ │ │ │ + tsteq r0, r8, asr #7 │ │ │ │ + tsteq r0, ip, lsr #7 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - tsteq r1, r0, lsr #4 │ │ │ │ + mrseq r2, R9_usr │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a2de0 <__cxa_atexit@plt+0x970d4> │ │ │ │ @@ -154691,18 +154691,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffecbfc │ │ │ │ @ instruction: 0xfffece9c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x0110a2b8 │ │ │ │ - @ instruction: 0x0110a29c │ │ │ │ + @ instruction: 0x0110a298 │ │ │ │ + tsteq r0, ip, ror r2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq r2, [r1, -r4] │ │ │ │ + ldrdeq r2, [r1, -r4] │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a2e90 <__cxa_atexit@plt+0x97184> │ │ │ │ @@ -154724,19 +154724,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a2eb4 <__cxa_atexit@plt+0x971a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, lsl #4 │ │ │ │ - tsteq r0, r8, ror #3 │ │ │ │ + tsteq r0, r4, ror #3 │ │ │ │ + tsteq r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r1, ip, rrx │ │ │ │ + tsteq r1, ip, asr #32 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a2f20 <__cxa_atexit@plt+0x97214> │ │ │ │ ldr r3, [pc, #116] @ a2f4c <__cxa_atexit@plt+0x97240> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -154767,15 +154767,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - ldrdeq r1, [r1, -r0] │ │ │ │ + @ instruction: 0x01011fb0 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -154918,26 +154918,26 @@ │ │ │ │ ldr r7, [pc, #32] @ a31bc <__cxa_atexit@plt+0x974b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffec148 │ │ │ │ @ instruction: 0xfffec2d8 │ │ │ │ - tsteq r0, ip, ror pc │ │ │ │ + tsteq r0, ip, asr pc │ │ │ │ @ instruction: 0xfffec618 │ │ │ │ @ instruction: 0xfffec6d4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r1, r4, ror #26 │ │ │ │ + tsteq r1, r4, asr #26 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a2f98 <__cxa_atexit@plt+0x9728c> │ │ │ │ - tsteq r1, r8, asr #26 │ │ │ │ + tsteq r1, r8, lsr #26 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -154994,16 +154994,16 @@ │ │ │ │ sub r5, r5, #32 │ │ │ │ str r1, [r0, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r0, r9, lsl #2] │ │ │ │ str r2, [r0, sl, lsl #2] │ │ │ │ str ip, [r0, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ - tsteq r1, r0, asr #24 │ │ │ │ + tsteq r0, r8, lsl #28 │ │ │ │ + tsteq r1, r0, lsr #24 │ │ │ │ @ instruction: 0x001f9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ @@ -155036,17 +155036,17 @@ │ │ │ │ ldr r2, [pc, #24] @ a338c <__cxa_atexit@plt+0x97680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #24] │ │ │ │ str r3, [r5, #32] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #28] │ │ │ │ b a339c <__cxa_atexit@plt+0x97690> │ │ │ │ - tsteq r0, ip, lsl #27 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ - @ instruction: 0x01011b94 │ │ │ │ + tsteq r0, ip, ror #26 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ + tsteq r1, r4, ror fp │ │ │ │ @ instruction: 0x001e97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ cmp r8, lr │ │ │ │ bcc a35f4 <__cxa_atexit@plt+0x978e8> │ │ │ │ mov ip, r5 │ │ │ │ @@ -155233,19 +155233,19 @@ │ │ │ │ @ instruction: 0xfffeb5ec │ │ │ │ @ instruction: 0xfffeb894 │ │ │ │ @ instruction: 0xfffeb960 │ │ │ │ @ instruction: 0xfffeba54 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, ip, lsr r4 │ │ │ │ @ instruction: 0xfffeaee8 │ │ │ │ - tsteq r0, r0, asr #23 │ │ │ │ + tsteq r0, r0, lsr #23 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ @ instruction: 0xfffeadac │ │ │ │ - tsteq r0, r0, lsl #21 │ │ │ │ - tsteq r1, r8, ror r8 │ │ │ │ + tsteq r0, r0, ror #20 │ │ │ │ + tsteq r1, r8, asr r8 │ │ │ │ @ instruction: 0x001e97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r8, r2 │ │ │ │ bcc a3798 <__cxa_atexit@plt+0x97a8c> │ │ │ │ @@ -155317,16 +155317,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffeb1dc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffeac14 │ │ │ │ - tsteq r0, ip, ror #17 │ │ │ │ - tsteq r1, r4, lsr r7 │ │ │ │ + tsteq r0, ip, asr #17 │ │ │ │ + tsteq r1, r4, lsl r7 │ │ │ │ ldrdeq r9, [pc], -r2 @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a386c <__cxa_atexit@plt+0x97b60> │ │ │ │ @@ -155356,18 +155356,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a3890 <__cxa_atexit@plt+0x97b84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffeab4c │ │ │ │ - tsteq r0, ip, lsr #16 │ │ │ │ + tsteq r0, ip, lsl #16 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x01011690 │ │ │ │ + tsteq r1, r0, ror r6 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a38c8 <__cxa_atexit@plt+0x97bbc> │ │ │ │ ldr r3, [pc, #560] @ a3ae4 <__cxa_atexit@plt+0x97dd8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -155505,18 +155505,18 @@ │ │ │ │ str r6, [lr, r9, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str ip, [lr, r8, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tsteq r0, r0, lsr #13 │ │ │ │ - tsteq r0, ip, lsr #12 │ │ │ │ + tsteq r0, r0, lsl #13 │ │ │ │ + tsteq r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - tsteq r1, ip, lsr r4 │ │ │ │ + tsteq r1, ip, lsl r4 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a3db8 <__cxa_atexit@plt+0x980ac> │ │ │ │ @@ -155699,19 +155699,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffea960 │ │ │ │ - tsteq r0, r8, asr #7 │ │ │ │ + tsteq r0, r8, lsr #7 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffeaacc │ │ │ │ - tsteq r0, r0, asr r3 │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ + tsteq r0, r0, lsr r3 │ │ │ │ + tsteq r1, r0, lsl r1 │ │ │ │ andeq r2, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -155799,17 +155799,17 @@ │ │ │ │ ldr r3, [pc, #24] @ a3f78 <__cxa_atexit@plt+0x9826c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffea6a8 │ │ │ │ - @ instruction: 0x011091b0 │ │ │ │ + @ instruction: 0x01109190 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlatbeq r1, r8, pc, r0 @ │ │ │ │ + smlabbeq r1, r8, pc, r0 @ │ │ │ │ @ instruction: 0x001a97d2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a3ff4 <__cxa_atexit@plt+0x982e8> │ │ │ │ @@ -155838,15 +155838,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a4014 <__cxa_atexit@plt+0x98308> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffff19e4 │ │ │ │ - tsteq r0, r8, ror r0 │ │ │ │ + tsteq r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5, #28] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ @@ -155918,23 +155918,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffedb30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffff1404 │ │ │ │ @ instruction: 0xffff169c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r0, [r1, -r4] │ │ │ │ + @ instruction: 0x01010db4 │ │ │ │ @ instruction: 0x001e9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r8, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b a4018 <__cxa_atexit@plt+0x9830c> │ │ │ │ - @ instruction: 0x01010db4 │ │ │ │ + @ instruction: 0x01010d94 │ │ │ │ @ instruction: 0x001b9fd2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ bmi a41f0 <__cxa_atexit@plt+0x984e4> │ │ │ │ ldr r7, [pc, #740] @ a4474 <__cxa_atexit@plt+0x98768> │ │ │ │ sub r3, r5, #32 │ │ │ │ @@ -156120,29 +156120,29 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #28] @ a4484 <__cxa_atexit@plt+0x98778> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #32]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - tsteq r0, r4, ror #26 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ + tsteq r0, r4, asr #26 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ andeq r1, r0, ip, lsl #17 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ - @ instruction: 0x01108cf4 │ │ │ │ - tsteq r0, ip, lsr #27 │ │ │ │ - @ instruction: 0x01108db4 │ │ │ │ + @ instruction: 0x01108cd4 │ │ │ │ + tsteq r0, ip, lsl #27 │ │ │ │ + @ instruction: 0x01108d94 │ │ │ │ andeq r1, r0, r4, lsr #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r0, ip, lsl lr │ │ │ │ - tsteq r0, r4, lsr #28 │ │ │ │ + @ instruction: 0x01108dfc │ │ │ │ + tsteq r0, r4, lsl #28 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffeda50 │ │ │ │ - tsteq r1, r4, ror sl │ │ │ │ + tsteq r1, r4, asr sl │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156166,19 +156166,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a453c <__cxa_atexit@plt+0x98830> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, lsl #23 │ │ │ │ - tsteq r0, r4, ror #22 │ │ │ │ + tsteq r0, r0, ror #22 │ │ │ │ + tsteq r0, r4, asr #22 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlatteq r1, r4, r9, r0 │ │ │ │ + smlabteq r1, r4, r9, r0 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a45f4 <__cxa_atexit@plt+0x988e8> │ │ │ │ ldr r3, [pc, #328] @ a46a8 <__cxa_atexit@plt+0x9899c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -156256,25 +156256,25 @@ │ │ │ │ ldr r6, [pc, #56] @ a46bc <__cxa_atexit@plt+0x989b0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, asr #20 │ │ │ │ - tsteq r0, r0, lsr sl │ │ │ │ + tsteq r0, ip, lsr #20 │ │ │ │ + tsteq r0, r0, lsl sl │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r0, ip, lsr #21 │ │ │ │ + tsteq r0, ip, lsl #21 │ │ │ │ @ instruction: 0xffff02bc │ │ │ │ - tsteq r0, r8, lsl #21 │ │ │ │ + tsteq r0, r8, ror #20 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r1, r4, ror #16 │ │ │ │ + tsteq r1, r4, asr #16 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -156312,20 +156312,20 @@ │ │ │ │ ldr r6, [pc, #36] @ a4788 <__cxa_atexit@plt+0x98a7c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, asr #18 │ │ │ │ + tsteq r0, ip, lsr #18 │ │ │ │ @ instruction: 0xffff015c │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + tsteq r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01010798 │ │ │ │ + tsteq r1, r8, ror r7 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156356,19 +156356,19 @@ │ │ │ │ ldr r3, [pc, #32] @ a4834 <__cxa_atexit@plt+0x98b28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff00ac │ │ │ │ - @ instruction: 0x0110889c │ │ │ │ - tsteq r0, r0, lsl #17 │ │ │ │ + tsteq r0, ip, ror r8 │ │ │ │ + tsteq r0, r0, ror #16 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlatteq r1, ip, r6, r0 │ │ │ │ + smlabteq r1, ip, r6, r0 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne a48a8 <__cxa_atexit@plt+0x98b9c> │ │ │ │ ldr r6, [pc, #452] @ a4a20 <__cxa_atexit@plt+0x98d14> │ │ │ │ @@ -156481,17 +156481,17 @@ │ │ │ │ str lr, [r3, sl, lsl #2] │ │ │ │ str ip, [r3, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffff04ec │ │ │ │ - @ instruction: 0x011086fc │ │ │ │ + @ instruction: 0x011086dc │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r1, r0, lsl #10 │ │ │ │ + smlatteq r1, r0, r4, r0 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -156692,27 +156692,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r0] │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, ip │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff0418 │ │ │ │ - tsteq r0, ip, ror #7 │ │ │ │ + tsteq r0, ip, asr #7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, ip, ror #8 │ │ │ │ + tsteq r0, ip, asr #8 │ │ │ │ @ instruction: 0xffff0634 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r1, r8, r1, r0 │ │ │ │ + smlabbeq r1, r8, r1, r0 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a4a68 <__cxa_atexit@plt+0x98d5c> │ │ │ │ - smlabbeq r1, ip, r1, r0 │ │ │ │ + tsteq r1, ip, ror #2 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156799,17 +156799,17 @@ │ │ │ │ ldr r3, [pc, #24] @ a4f18 <__cxa_atexit@plt+0x9920c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff0144 │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ + @ instruction: 0x011081f0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - tsteq r1, r8 │ │ │ │ + smlatteq r0, r8, pc, pc @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -156832,19 +156832,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a4fa4 <__cxa_atexit@plt+0x99298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, lsl r1 │ │ │ │ - ldrsheq r8, [r0, -r8] │ │ │ │ + ldrsheq r8, [r0, -r4] │ │ │ │ + ldrsbeq r8, [r0, -r8] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tstpeq r0, ip, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5010 <__cxa_atexit@plt+0x99304> │ │ │ │ ldr r3, [pc, #700] @ a5284 <__cxa_atexit@plt+0x99578> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157016,19 +157016,19 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffef248 │ │ │ │ - tsteq r0, ip, lsr #30 │ │ │ │ - tsteq r0, ip, lsl #1 │ │ │ │ - tsteq r0, r4, lsr #29 │ │ │ │ + tsteq r0, ip, lsl #30 │ │ │ │ + tsteq r0, ip, rrx │ │ │ │ + tsteq r0, r4, lsl #29 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - @ instruction: 0x0100fc9c │ │ │ │ + tstpeq r0, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -157159,25 +157159,25 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #24] @ a54bc <__cxa_atexit@plt+0x997b0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffeefa8 │ │ │ │ @ instruction: 0xfffef14c │ │ │ │ - tsteq r0, ip, ror ip │ │ │ │ + tsteq r0, ip, asr ip │ │ │ │ @ instruction: 0xfffef310 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tstpeq r0, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a52cc <__cxa_atexit@plt+0x995c0> │ │ │ │ - tstpeq r0, r8, asr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157200,19 +157200,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a5564 <__cxa_atexit@plt+0x99858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, asr fp │ │ │ │ - tsteq r0, r8, lsr fp │ │ │ │ + tsteq r0, r4, lsr fp │ │ │ │ + tsteq r0, r8, lsl fp │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x0100f9bc │ │ │ │ + @ instruction: 0x0100f99c │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a559c <__cxa_atexit@plt+0x99890> │ │ │ │ ldr r3, [pc, #520] @ a5790 <__cxa_atexit@plt+0x99a84> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157340,18 +157340,18 @@ │ │ │ │ str r2, [r8, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ str lr, [r8, r9, lsl #2] │ │ │ │ str r0, [r8, sl, lsl #2] │ │ │ │ str ip, [r8, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - @ instruction: 0x011079f4 │ │ │ │ - tsteq r0, r0, lsl #19 │ │ │ │ + @ instruction: 0x011079d4 │ │ │ │ + tsteq r0, r0, ror #18 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0100f790 │ │ │ │ + tstpeq r0, r0, ror r7 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -157456,18 +157456,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffee6c0 │ │ │ │ - @ instruction: 0x011077d0 │ │ │ │ + @ instruction: 0x011077b0 │ │ │ │ @ instruction: 0xfffee88c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq r0, r0, r5, pc @ │ │ │ │ + smlatbeq r0, r0, r5, pc @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157561,18 +157561,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a5b04 <__cxa_atexit@plt+0x99df8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffee510 │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ @ instruction: 0xfffee6d8 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tstpeq r0, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r0, -ip] │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157595,19 +157595,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a5b90 <__cxa_atexit@plt+0x99e84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, lsr #10 │ │ │ │ - tsteq r0, ip, lsl #10 │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ + tsteq r0, ip, ror #9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x0100f390 │ │ │ │ + tstpeq r0, r0, ror r3 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5c50 <__cxa_atexit@plt+0x99f44> │ │ │ │ ldr r3, [pc, #336] @ a5d04 <__cxa_atexit@plt+0x99ff8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157687,25 +157687,25 @@ │ │ │ │ ldr r6, [pc, #56] @ a5d18 <__cxa_atexit@plt+0x9a00c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011073f0 │ │ │ │ - @ instruction: 0x011073d4 │ │ │ │ + @ instruction: 0x011073d0 │ │ │ │ + @ instruction: 0x011073b4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq r0, r8, asr r4 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffed260 │ │ │ │ - tsteq r0, r4, lsr r4 │ │ │ │ + tsteq r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tstpeq r0, r8, lsl #4 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r0, r8, r1, pc @ │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -157744,20 +157744,20 @@ │ │ │ │ ldr r6, [pc, #36] @ a5de8 <__cxa_atexit@plt+0x9a0dc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011072f0 │ │ │ │ + @ instruction: 0x011072d0 │ │ │ │ @ instruction: 0xfffed0f8 │ │ │ │ - tsteq r0, ip, asr #5 │ │ │ │ + tsteq r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tstpeq r0, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -157789,19 +157789,19 @@ │ │ │ │ ldr r3, [pc, #32] @ a5e98 <__cxa_atexit@plt+0x9a18c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffed050 │ │ │ │ - tsteq r0, r4, lsr r2 │ │ │ │ - tsteq r0, r8, lsl r2 │ │ │ │ + tsteq r0, r4, lsl r2 │ │ │ │ + @ instruction: 0x011071f8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - smlabbeq r0, r8, r0, pc @ │ │ │ │ + tstpeq r0, r8, rrx @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a5ed0 <__cxa_atexit@plt+0x9a1c4> │ │ │ │ ldr r3, [pc, #164] @ a5f60 <__cxa_atexit@plt+0x9a254> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -157843,18 +157843,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, r0, ror #2 │ │ │ │ - tsteq r0, r4, asr #2 │ │ │ │ + tsteq r0, r0, asr #2 │ │ │ │ + tsteq r0, r4, lsr #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0100efb4 │ │ │ │ + @ instruction: 0x0100ef94 │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -157914,18 +157914,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffedc1c │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, r0, rrx │ │ │ │ - tsteq r0, r4, asr #32 │ │ │ │ + tsteq r0, r0, asr #32 │ │ │ │ + tsteq r0, r4, lsr #32 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0100ee98 │ │ │ │ + tsteq r0, r8, ror lr │ │ │ │ andeq r1, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r9, r3 │ │ │ │ bcc a6138 <__cxa_atexit@plt+0x9a42c> │ │ │ │ ldr lr, [pc, #192] @ a6170 <__cxa_atexit@plt+0x9a464> │ │ │ │ @@ -157977,18 +157977,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffedb18 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - tsteq r0, r0, ror #30 │ │ │ │ - tsteq r0, r4, asr #30 │ │ │ │ + tsteq r0, r0, asr #30 │ │ │ │ + tsteq r0, r4, lsr #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0100ed9c │ │ │ │ + tsteq r0, ip, ror sp │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a61e8 <__cxa_atexit@plt+0x9a4dc> │ │ │ │ @@ -158010,19 +158010,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a620c <__cxa_atexit@plt+0x9a500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, ip, lsr #29 │ │ │ │ - @ instruction: 0x01106e90 │ │ │ │ + tsteq r0, ip, lsl #29 │ │ │ │ + tsteq r0, r0, ror lr │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r0, r4, lsl sp │ │ │ │ + strdeq lr, [r0, -r4] │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6278 <__cxa_atexit@plt+0x9a56c> │ │ │ │ ldr r3, [pc, #116] @ a62a4 <__cxa_atexit@plt+0x9a598> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158053,15 +158053,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - tsteq r0, r8, ror ip │ │ │ │ + tsteq r0, r8, asr ip │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -158204,26 +158204,26 @@ │ │ │ │ ldr r7, [pc, #32] @ a6514 <__cxa_atexit@plt+0x9a808> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffed0a4 │ │ │ │ @ instruction: 0xfffed234 │ │ │ │ - tsteq r0, r4, lsr #24 │ │ │ │ + tsteq r0, r4, lsl #24 │ │ │ │ @ instruction: 0xfffed574 │ │ │ │ @ instruction: 0xfffed630 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, ip, lsl #20 │ │ │ │ + smlatteq r0, ip, r9, lr │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a62f0 <__cxa_atexit@plt+0x9a5e4> │ │ │ │ - strdeq lr, [r0, -r0] │ │ │ │ + ldrdeq lr, [r0, -r0] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -158280,16 +158280,16 @@ │ │ │ │ sub r5, r5, #32 │ │ │ │ str r1, [r0, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r0, r9, lsl #2] │ │ │ │ str r2, [r0, sl, lsl #2] │ │ │ │ str ip, [r0, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ - @ instruction: 0x01106ad0 │ │ │ │ - smlatteq r0, r8, r8, lr │ │ │ │ + @ instruction: 0x01106ab0 │ │ │ │ + smlabteq r0, r8, r8, lr │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -158313,19 +158313,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a66c8 <__cxa_atexit@plt+0x9a9bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011069f4 │ │ │ │ - @ instruction: 0x011069d8 │ │ │ │ + @ instruction: 0x011069d4 │ │ │ │ + @ instruction: 0x011069b8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r0, r8, asr r8 │ │ │ │ + tsteq r0, r8, lsr r8 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6700 <__cxa_atexit@plt+0x9a9f4> │ │ │ │ ldr r3, [pc, #164] @ a6790 <__cxa_atexit@plt+0x9aa84> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158364,21 +158364,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a678c <__cxa_atexit@plt+0x9aa80> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, lsl #20 │ │ │ │ + tsteq r0, r4, ror #19 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r0, r4, lsr r9 │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ + tsteq r0, r4, lsl r9 │ │ │ │ + @ instruction: 0x011068f8 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - smlabbeq r0, r4, r7, lr │ │ │ │ + tsteq r0, r4, ror #14 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -158439,18 +158439,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffec48c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r0, ip, lsr #16 │ │ │ │ - tsteq r0, r0, lsl r8 │ │ │ │ + tsteq r0, ip, lsl #16 │ │ │ │ + @ instruction: 0x011067f0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, r4, ror #12 │ │ │ │ + tsteq r0, r4, asr #12 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a6968 <__cxa_atexit@plt+0x9ac5c> │ │ │ │ @@ -158501,18 +158501,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffec394 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq r0, r0, lsr r7 │ │ │ │ - tsteq r0, r4, lsl r7 │ │ │ │ + tsteq r0, r0, lsl r7 │ │ │ │ + @ instruction: 0x011066f4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r0, ip, ror #10 │ │ │ │ + tsteq r0, ip, asr #10 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6a18 <__cxa_atexit@plt+0x9ad0c> │ │ │ │ @@ -158534,19 +158534,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a6a3c <__cxa_atexit@plt+0x9ad30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, ip, ror r6 │ │ │ │ - tsteq r0, r0, ror #12 │ │ │ │ + tsteq r0, ip, asr r6 │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smlatteq r0, r4, r4, lr │ │ │ │ + smlabteq r0, r4, r4, lr │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6aa8 <__cxa_atexit@plt+0x9ad9c> │ │ │ │ ldr r3, [pc, #116] @ a6ad4 <__cxa_atexit@plt+0x9adc8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -158577,15 +158577,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - tsteq r0, r8, asr #8 │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -158728,26 +158728,26 @@ │ │ │ │ ldr r7, [pc, #32] @ a6d44 <__cxa_atexit@plt+0x9b038> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffeb91c │ │ │ │ @ instruction: 0xfffebaac │ │ │ │ - @ instruction: 0x011063f4 │ │ │ │ + @ instruction: 0x011063d4 │ │ │ │ @ instruction: 0xfffebdec │ │ │ │ @ instruction: 0xfffebea8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq lr, [r0, -ip] │ │ │ │ + @ instruction: 0x0100e1bc │ │ │ │ andeq r1, r0, sl, lsl #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a6b20 <__cxa_atexit@plt+0x9ae14> │ │ │ │ - smlabteq r0, r0, r1, lr │ │ │ │ + smlatbeq r0, r0, r1, lr │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [r5, #32] │ │ │ │ @@ -158804,16 +158804,16 @@ │ │ │ │ sub r5, r5, #32 │ │ │ │ str r1, [r0, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ str lr, [r0, r9, lsl #2] │ │ │ │ str r2, [r0, sl, lsl #2] │ │ │ │ str ip, [r0, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ - tsteq r0, r0, lsr #5 │ │ │ │ - strheq lr, [r0, -r8] │ │ │ │ + tsteq r0, r0, lsl #5 │ │ │ │ + swpeq lr, r8, [r0] │ │ │ │ ldrsbteq r9, [pc], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #64] @ 0x40 │ │ │ │ str r8, [r5, #56] @ 0x38 │ │ │ │ @@ -158844,18 +158844,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a6f10 <__cxa_atexit@plt+0x9b204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffeb060 │ │ │ │ - tsteq r0, r8, lsr #3 │ │ │ │ + tsteq r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r0, lsl r0 │ │ │ │ + strdeq sp, [r0, -r0] │ │ │ │ ldrsbteq r9, [fp], -r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a6f8c <__cxa_atexit@plt+0x9b280> │ │ │ │ @@ -158884,18 +158884,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a6fb0 <__cxa_atexit@plt+0x9b2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffeafc0 │ │ │ │ - tsteq r0, r8, lsl #2 │ │ │ │ + tsteq r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r0, r0, ror pc │ │ │ │ + tsteq r0, r0, asr pc │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a6fe8 <__cxa_atexit@plt+0x9b2dc> │ │ │ │ ldr r3, [pc, #552] @ a71fc <__cxa_atexit@plt+0x9b4f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -159031,18 +159031,18 @@ │ │ │ │ str r6, [lr, r9, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str ip, [lr, r8, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tsteq r0, r8, lsl #31 │ │ │ │ - tsteq r0, r4, lsl pc │ │ │ │ + tsteq r0, r8, ror #30 │ │ │ │ + @ instruction: 0x01105ef4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq r0, r4, lsr #26 │ │ │ │ + tsteq r0, r4, lsl #26 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a74d0 <__cxa_atexit@plt+0x9b7c4> │ │ │ │ @@ -159225,19 +159225,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffeade0 │ │ │ │ - @ instruction: 0x01105cb0 │ │ │ │ + @ instruction: 0x01105c90 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffeaf44 │ │ │ │ - tsteq r0, r8, lsr ip │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ + tsteq r0, r8, lsl ip │ │ │ │ + strdeq sp, [r0, -r8] │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159324,15 +159324,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a768c <__cxa_atexit@plt+0x9b980> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffeab38 │ │ │ │ - @ instruction: 0x01105a9c │ │ │ │ + tsteq r0, ip, ror sl │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr ip, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ cmp r0, #1 │ │ │ │ @@ -159379,16 +159379,16 @@ │ │ │ │ str r1, [r5, fp, lsl #2] │ │ │ │ str lr, [r5, sl, lsl #2] │ │ │ │ str ip, [r5, r9, lsl #2] │ │ │ │ str r3, [r5, r0, lsl #2] │ │ │ │ sub r5, r5, #32 │ │ │ │ mov fp, r8 │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tsteq r0, r4, lsr #19 │ │ │ │ - @ instruction: 0x0100d7bc │ │ │ │ + tsteq r0, r4, lsl #19 │ │ │ │ + @ instruction: 0x0100d79c │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ cmp r8, ip │ │ │ │ bcc a7924 <__cxa_atexit@plt+0x9bc18> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ @@ -159508,24 +159508,24 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r0, lsr #16 │ │ │ │ - tsteq r0, ip, lsl r9 │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ + tsteq r0, r0, lsl #16 │ │ │ │ + @ instruction: 0x011058fc │ │ │ │ + @ instruction: 0x011058f8 │ │ │ │ andeq r3, r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0x0110579c │ │ │ │ - tsteq r0, r0, lsl #16 │ │ │ │ - tsteq r0, r0, lsr #17 │ │ │ │ + tsteq r0, ip, ror r7 │ │ │ │ + tsteq r0, r0, ror #15 │ │ │ │ + tsteq r0, r0, lsl #17 │ │ │ │ @ instruction: 0xfffe65c4 │ │ │ │ - tsteq r0, r0, ror r7 │ │ │ │ + tsteq r0, r0, asr r7 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov lr, r8 │ │ │ │ cmp sl, r6 │ │ │ │ bcc a7d1c <__cxa_atexit@plt+0x9c010> │ │ │ │ ldr r3, [pc, #1012] @ a7da4 <__cxa_atexit@plt+0x9c098> │ │ │ │ @@ -159779,48 +159779,48 @@ │ │ │ │ ldr r3, [pc, #32] @ a7db0 <__cxa_atexit@plt+0x9c0a4> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, lsr #12 │ │ │ │ + tsteq r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, lsr #22 │ │ │ │ - tsteq r0, ip, ror #10 │ │ │ │ + tsteq r0, ip, asr #10 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffd5cdc │ │ │ │ @ instruction: 0xfffd5c20 │ │ │ │ rscseq ip, ip, sl, asr #26 │ │ │ │ - tsteq r0, r4, asr lr │ │ │ │ + tsteq r0, r4, lsr lr │ │ │ │ @ instruction: 0xfffd5cc4 │ │ │ │ @ instruction: 0xfffd5b7c │ │ │ │ rscseq ip, ip, r7, lsr #28 │ │ │ │ - smlatteq r0, ip, sp, ip │ │ │ │ + smlabteq r0, ip, sp, ip │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ - tsteq r0, r4, lsr r5 │ │ │ │ - tsteq r0, ip, lsr r1 │ │ │ │ + @ instruction: 0x011053f8 │ │ │ │ + tsteq r0, r4, lsl r5 │ │ │ │ + tsteq r0, ip, lsl r1 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b a7990 <__cxa_atexit@plt+0x9bc84> │ │ │ │ - tsteq r0, r4, lsr #2 │ │ │ │ + tsteq r0, r4, lsl #2 │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a85b8 <__cxa_atexit@plt+0x9c8ac> │ │ │ │ - strdeq sp, [r0, -ip] │ │ │ │ + ldrdeq sp, [r0, -ip] │ │ │ │ ldrheq r5, [r4], #180 @ 0xb4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r3, r5, #12 │ │ │ │ cmp r7, #0 │ │ │ │ beq a7e98 <__cxa_atexit@plt+0x9c18c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ @@ -159867,27 +159867,27 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ - @ instruction: 0x01105290 │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ + strdeq ip, [r0, -r8] │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a85b8 <__cxa_atexit@plt+0x9c8ac> │ │ │ │ - strdeq ip, [r0, -r0] │ │ │ │ + ldrdeq ip, [r0, -r0] │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -159906,16 +159906,16 @@ │ │ │ │ b a7fac <__cxa_atexit@plt+0x9c2a0> │ │ │ │ ldr r3, [pc, #24] @ a7fa8 <__cxa_atexit@plt+0x9c29c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, lsl #1 │ │ │ │ - tsteq r0, r0, lsr #3 │ │ │ │ + tsteq r0, r0, rrx │ │ │ │ + tsteq r0, r0, lsl #3 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, fp │ │ │ │ @@ -160081,28 +160081,28 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #40] @ a8278 <__cxa_atexit@plt+0x9c56c> │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ - tsteq r0, r8, lsl r1 │ │ │ │ + ldrsheq r5, [r0, -r8] │ │ │ │ muleq r0, ip, r2 │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ - ldrsbeq r5, [r0, -ip] │ │ │ │ + tsteq r0, r8, asr #32 │ │ │ │ + ldrheq r5, [r0, -ip] │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - tsteq r0, r8, asr #30 │ │ │ │ + tsteq r0, r8, lsr #30 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r0, ip, lsr sl │ │ │ │ + tsteq r0, ip, lsl sl │ │ │ │ @ instruction: 0xfffe5dec │ │ │ │ - tsteq r0, r0, asr #29 │ │ │ │ + tsteq r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffd5978 │ │ │ │ @ instruction: 0xfffd58bc │ │ │ │ rscseq ip, ip, r2, lsr #14 │ │ │ │ - @ instruction: 0x0100cc94 │ │ │ │ + tsteq r0, r4, ror ip │ │ │ │ strdeq r2, [sl], #-211 @ 0xffffff2d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r2, [pc, #272] @ a83c0 <__cxa_atexit@plt+0x9c6b4> │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -160170,21 +160170,21 @@ │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, asr lr │ │ │ │ + tsteq r0, r4, lsr lr │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r0, lsl #26 │ │ │ │ - tsteq r0, r8, ror #25 │ │ │ │ - tsteq r0, r0, asr sp │ │ │ │ - tsteq r0, ip, asr #22 │ │ │ │ + tsteq r0, r0, ror #25 │ │ │ │ + tsteq r0, r8, asr #25 │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ + tsteq r0, ip, lsr #22 │ │ │ │ ldrshteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160208,18 +160208,18 @@ │ │ │ │ b a7fac <__cxa_atexit@plt+0x9c2a0> │ │ │ │ ldr r3, [pc, #24] @ a8460 <__cxa_atexit@plt+0x9c754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, asr ip │ │ │ │ - tsteq r0, r8, asr #23 │ │ │ │ + tsteq r0, r0, lsr ip │ │ │ │ + tsteq r0, r8, lsr #23 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlabteq r0, r0, sl, ip │ │ │ │ + smlatbeq r0, r0, sl, ip │ │ │ │ strdeq r2, [sl], #-211 @ 0xffffff2d @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160238,17 +160238,17 @@ │ │ │ │ b a7fac <__cxa_atexit@plt+0x9c2a0> │ │ │ │ ldr r3, [pc, #20] @ a84d4 <__cxa_atexit@plt+0x9c7c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, asr #23 │ │ │ │ + tsteq r0, r8, lsr #23 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq r0, ip, asr #20 │ │ │ │ + tsteq r0, ip, lsr #20 │ │ │ │ strhteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8560 <__cxa_atexit@plt+0x9c854> │ │ │ │ @@ -160281,27 +160281,27 @@ │ │ │ │ ldr r3, [pc, #24] @ a8580 <__cxa_atexit@plt+0x9c874> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffe5a20 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - smlatbeq r0, r0, r9, ip │ │ │ │ + smlabbeq r0, r0, r9, ip │ │ │ │ andseq r8, lr, r1, ror fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ strb r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r3, [r5], #-8 │ │ │ │ b a85b8 <__cxa_atexit@plt+0x9c8ac> │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ ldrshteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc a8754 <__cxa_atexit@plt+0x9ca48> │ │ │ │ @@ -160421,27 +160421,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ a87c0 <__cxa_atexit@plt+0x9cab4> │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsl fp │ │ │ │ - tsteq r0, ip, lsl #22 │ │ │ │ - tsteq r0, r4, lsl #19 │ │ │ │ + @ instruction: 0x01104af0 │ │ │ │ + tsteq r0, ip, ror #21 │ │ │ │ + tsteq r0, r4, ror #18 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r0, ip, lsr #17 │ │ │ │ - smlatteq r0, r8, r4, ip │ │ │ │ + tsteq r0, ip, lsl #17 │ │ │ │ + smlabteq r0, r8, r4, ip │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffe5af0 │ │ │ │ - tsteq r0, r8, lsl #19 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ @ instruction: 0xfffd5360 │ │ │ │ @ instruction: 0xfffd52a4 │ │ │ │ rscseq ip, ip, sl, lsl #2 │ │ │ │ - tsteq r0, r8, asr #14 │ │ │ │ + tsteq r0, r8, lsr #14 │ │ │ │ ldrhteq r2, [sl], #-211 @ 0xffffff2d │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a886c <__cxa_atexit@plt+0x9cb60> │ │ │ │ @@ -160476,15 +160476,15 @@ │ │ │ │ ldr r3, [pc, #24] @ a888c <__cxa_atexit@plt+0x9cb80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffe5978 │ │ │ │ - tsteq r0, r4, lsl r8 │ │ │ │ + @ instruction: 0x011047f4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi a88bc <__cxa_atexit@plt+0x9cbb0> │ │ │ │ @@ -160594,28 +160594,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ a8a6c <__cxa_atexit@plt+0x9cd60> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, lsr #13 │ │ │ │ - tsteq r0, r8, lsr #13 │ │ │ │ + tsteq r0, r4, lsl #13 │ │ │ │ + tsteq r0, r8, lsl #13 │ │ │ │ andeq r1, r0, r8, lsr r1 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - tsteq r0, ip, ror #13 │ │ │ │ - @ instruction: 0x011046f4 │ │ │ │ + tsteq r0, ip, asr #13 │ │ │ │ + @ instruction: 0x011046d4 │ │ │ │ andeq r0, r0, ip, lsr #24 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, r4, asr r7 │ │ │ │ - tsteq r0, ip, asr r7 │ │ │ │ + tsteq r0, r4, lsr r7 │ │ │ │ + tsteq r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x0100c490 │ │ │ │ + tsteq r0, r0, ror r4 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -160639,19 +160639,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a8b20 <__cxa_atexit@plt+0x9ce14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0110459c │ │ │ │ - tsteq r0, r0, lsl #11 │ │ │ │ + tsteq r0, ip, ror r5 │ │ │ │ + tsteq r0, r0, ror #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - tsteq r0, r0, lsl #8 │ │ │ │ + smlatteq r0, r0, r3, ip │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8b58 <__cxa_atexit@plt+0x9ce4c> │ │ │ │ ldr r3, [pc, #172] @ a8bf0 <__cxa_atexit@plt+0x9cee4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -160692,21 +160692,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a8bec <__cxa_atexit@plt+0x9cee0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, lsr #11 │ │ │ │ + tsteq r0, r4, lsl #11 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x011044d4 │ │ │ │ - @ instruction: 0x011044b8 │ │ │ │ + @ instruction: 0x011044b4 │ │ │ │ + @ instruction: 0x01104498 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, r4, lsr #6 │ │ │ │ + tsteq r0, r4, lsl #6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -160762,18 +160762,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffe0304 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r0, ror #7 │ │ │ │ - tsteq r0, r4, asr #7 │ │ │ │ + tsteq r0, r0, asr #7 │ │ │ │ + tsteq r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - tsteq r0, r8, lsl r2 │ │ │ │ + strdeq ip, [r0, -r8] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a8da0 <__cxa_atexit@plt+0x9d094> │ │ │ │ @@ -160819,18 +160819,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffe0220 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x011042f8 │ │ │ │ - @ instruction: 0x011042dc │ │ │ │ + @ instruction: 0x011042d8 │ │ │ │ + @ instruction: 0x011042bc │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r0, r4, lsr r1 │ │ │ │ + tsteq r0, r4, lsl r1 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a8e50 <__cxa_atexit@plt+0x9d144> │ │ │ │ @@ -160852,19 +160852,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a8e74 <__cxa_atexit@plt+0x9d168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r4, asr #4 │ │ │ │ - tsteq r0, r8, lsr #4 │ │ │ │ + tsteq r0, r4, lsr #4 │ │ │ │ + tsteq r0, r8, lsl #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smlatbeq r0, ip, r0, ip │ │ │ │ + smlabbeq r0, ip, r0, ip │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a8ee0 <__cxa_atexit@plt+0x9d1d4> │ │ │ │ ldr r3, [pc, #740] @ a917c <__cxa_atexit@plt+0x9d470> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -161046,19 +161046,19 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffdf798 │ │ │ │ - tsteq r0, r0, lsr r0 │ │ │ │ - tsteq r0, r0, lsr r1 │ │ │ │ - tsteq r0, ip, lsr #31 │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ + tsteq r0, r0, lsl r1 │ │ │ │ + tsteq r0, ip, lsl #31 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - smlatbeq r0, r4, sp, fp │ │ │ │ + smlabbeq r0, r4, sp, fp │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -161271,27 +161271,27 @@ │ │ │ │ ldr r7, [pc, #36] @ a9504 <__cxa_atexit@plt+0x9d7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdf568 │ │ │ │ @ instruction: 0xfffdf6ec │ │ │ │ - @ instruction: 0x01103cb8 │ │ │ │ - tsteq r0, ip, lsr ip │ │ │ │ + @ instruction: 0x01103c98 │ │ │ │ + tsteq r0, ip, lsl ip │ │ │ │ @ instruction: 0xfffdfa0c │ │ │ │ @ instruction: 0xfffdfae0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, ip, lsl sl │ │ │ │ + strdeq fp, [r0, -ip] │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b a91c4 <__cxa_atexit@plt+0x9d4b8> │ │ │ │ - tsteq r0, r0, lsl #20 │ │ │ │ + smlatteq r0, r0, r9, fp │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161314,19 +161314,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a95ac <__cxa_atexit@plt+0x9d8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, lsl #22 │ │ │ │ - @ instruction: 0x01103af0 │ │ │ │ + tsteq r0, ip, ror #21 │ │ │ │ + @ instruction: 0x01103ad0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r0, r4, ror r9 │ │ │ │ + tsteq r0, r4, asr r9 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a95e4 <__cxa_atexit@plt+0x9d8d8> │ │ │ │ ldr r3, [pc, #300] @ a96fc <__cxa_atexit@plt+0x9d9f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -161400,17 +161400,17 @@ │ │ │ │ str lr, [r8, r9, lsl #2] │ │ │ │ str r0, [r8, sl, lsl #2] │ │ │ │ str ip, [r8, r3, lsl #2] │ │ │ │ str r2, [r8, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ + @ instruction: 0x011039f0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - tsteq r0, r4, lsr #16 │ │ │ │ + tsteq r0, r4, lsl #16 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -161515,18 +161515,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdea90 │ │ │ │ - tsteq r0, r4, ror #16 │ │ │ │ + tsteq r0, r4, asr #16 │ │ │ │ @ instruction: 0xfffdec50 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r0, r4, asr r6 │ │ │ │ + tsteq r0, r4, lsr r6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161620,18 +161620,18 @@ │ │ │ │ ldr r3, [pc, #28] @ a9a70 <__cxa_atexit@plt+0x9dd64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffde8d4 │ │ │ │ - @ instruction: 0x011036bc │ │ │ │ + @ instruction: 0x0110369c │ │ │ │ @ instruction: 0xfffdea98 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0x0100b4b0 │ │ │ │ + @ instruction: 0x0100b490 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -161654,19 +161654,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a9afc <__cxa_atexit@plt+0x9ddf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x011035bc │ │ │ │ - tsteq r0, r0, lsr #11 │ │ │ │ + @ instruction: 0x0110359c │ │ │ │ + tsteq r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - tsteq r0, r4, lsr #8 │ │ │ │ + tsteq r0, r4, lsl #8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9b34 <__cxa_atexit@plt+0x9de28> │ │ │ │ ldr r3, [pc, #176] @ a9bd0 <__cxa_atexit@plt+0x9dec4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -161708,21 +161708,21 @@ │ │ │ │ ldr r6, [pc, #24] @ a9bcc <__cxa_atexit@plt+0x9dec0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r8, asr #11 │ │ │ │ + tsteq r0, r8, lsr #11 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0x011034f8 │ │ │ │ - @ instruction: 0x011034dc │ │ │ │ + @ instruction: 0x011034d8 │ │ │ │ + @ instruction: 0x011034bc │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r0, r4, asr #6 │ │ │ │ + tsteq r0, r4, lsr #6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add lr, r6, #8 │ │ │ │ @@ -161779,18 +161779,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffde04c │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r0, r0, lsl #8 │ │ │ │ - tsteq r0, r4, ror #7 │ │ │ │ + tsteq r0, r0, ror #7 │ │ │ │ + tsteq r0, r4, asr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, r4, lsr r2 │ │ │ │ + tsteq r0, r4, lsl r2 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r3 │ │ │ │ bcc a9d88 <__cxa_atexit@plt+0x9e07c> │ │ │ │ @@ -161837,18 +161837,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffddf64 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r0, r4, lsl r3 │ │ │ │ - @ instruction: 0x011032f8 │ │ │ │ + @ instruction: 0x011032f4 │ │ │ │ + @ instruction: 0x011032d8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - tsteq r0, ip, asr #2 │ │ │ │ + tsteq r0, ip, lsr #2 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc a9e3c <__cxa_atexit@plt+0x9e130> │ │ │ │ @@ -161871,19 +161871,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ a9e60 <__cxa_atexit@plt+0x9e154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, ip, asr r2 │ │ │ │ - tsteq r0, r0, asr #4 │ │ │ │ + tsteq r0, ip, lsr r2 │ │ │ │ + tsteq r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlabteq r0, r0, r0, fp │ │ │ │ + smlatbeq r0, r0, r0, fp │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne a9e98 <__cxa_atexit@plt+0x9e18c> │ │ │ │ ldr r3, [pc, #144] @ a9f14 <__cxa_atexit@plt+0x9e208> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -161920,18 +161920,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r0, ip, lsr #3 │ │ │ │ - @ instruction: 0x01103190 │ │ │ │ + tsteq r0, ip, lsl #3 │ │ │ │ + tsteq r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ - mrseq fp, (UNDEF: 0) │ │ │ │ + smlatteq r0, r0, pc, sl @ │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -162006,18 +162006,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdd988 │ │ │ │ @ instruction: 0xfffddc34 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r0, ror r0 │ │ │ │ - tsteq r0, r4, asr r0 │ │ │ │ + tsteq r0, r0, asr r0 │ │ │ │ + tsteq r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - smlatbeq r0, r8, lr, sl │ │ │ │ + smlabbeq r0, r8, lr, sl │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp lr, r6 │ │ │ │ @@ -162082,18 +162082,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdd860 │ │ │ │ @ instruction: 0xfffddb00 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - tsteq r0, ip, lsr pc │ │ │ │ - tsteq r0, r0, lsr #30 │ │ │ │ + tsteq r0, ip, lsl pc │ │ │ │ + tsteq r0, r0, lsl #30 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r0, r8, ror sp │ │ │ │ + tsteq r0, r8, asr sp │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aa20c <__cxa_atexit@plt+0x9e500> │ │ │ │ @@ -162115,19 +162115,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ aa230 <__cxa_atexit@plt+0x9e524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r0, r8, lsl #29 │ │ │ │ - tsteq r0, ip, ror #28 │ │ │ │ + tsteq r0, r8, ror #28 │ │ │ │ + tsteq r0, ip, asr #28 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strdeq sl, [r0, -r0] │ │ │ │ + ldrdeq sl, [r0, -r0] │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aa29c <__cxa_atexit@plt+0x9e590> │ │ │ │ ldr r3, [pc, #740] @ aa538 <__cxa_atexit@plt+0x9e82c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -162309,19 +162309,19 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffdcd84 │ │ │ │ - tsteq r0, r4, ror ip │ │ │ │ - tsteq r0, r4, ror sp │ │ │ │ - @ instruction: 0x01102bf0 │ │ │ │ + tsteq r0, r4, asr ip │ │ │ │ + tsteq r0, r4, asr sp │ │ │ │ + @ instruction: 0x01102bd0 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - smlatteq r0, r8, r9, sl │ │ │ │ + smlabteq r0, r8, r9, sl │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -162534,27 +162534,27 @@ │ │ │ │ ldr r7, [pc, #36] @ aa8c0 <__cxa_atexit@plt+0x9ebb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdcb54 │ │ │ │ @ instruction: 0xfffdccd8 │ │ │ │ - @ instruction: 0x011028fc │ │ │ │ - tsteq r0, r0, lsl #17 │ │ │ │ + @ instruction: 0x011028dc │ │ │ │ + tsteq r0, r0, ror #16 │ │ │ │ @ instruction: 0xfffdcff8 │ │ │ │ @ instruction: 0xfffdd0cc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, r0, ror #12 │ │ │ │ + tsteq r0, r0, asr #12 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b aa580 <__cxa_atexit@plt+0x9e874> │ │ │ │ - tsteq r0, r4, asr #12 │ │ │ │ + tsteq r0, r4, lsr #12 │ │ │ │ @ instruction: 0x001f8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr lr, [r5, #40] @ 0x28 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ @@ -162587,17 +162587,17 @@ │ │ │ │ ldr r2, [pc, #24] @ aa988 <__cxa_atexit@plt+0x9ec7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r3, [r5, #28] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #24] │ │ │ │ b aa998 <__cxa_atexit@plt+0x9ec8c> │ │ │ │ - @ instruction: 0x01102790 │ │ │ │ - tsteq r0, ip, ror #14 │ │ │ │ - @ instruction: 0x0100a598 │ │ │ │ + tsteq r0, r0, ror r7 │ │ │ │ + tsteq r0, ip, asr #14 │ │ │ │ + tsteq r0, r8, ror r5 │ │ │ │ @ instruction: 0x001e8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ cmp r9, lr │ │ │ │ bcc aac04 <__cxa_atexit@plt+0x9eef8> │ │ │ │ mov ip, r5 │ │ │ │ @@ -162781,29 +162781,29 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldm sp, {r7, fp} │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdbc6c │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r0, r4, lsr #11 │ │ │ │ + tsteq r0, r4, lsl #11 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffdbe5c │ │ │ │ @ instruction: 0xfffdc0f4 │ │ │ │ @ instruction: 0xfffdc1c4 │ │ │ │ - @ instruction: 0x01102590 │ │ │ │ + tsteq r0, r0, ror r5 │ │ │ │ @ instruction: 0xfffdc2c0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ @ instruction: 0xfffdb6b8 │ │ │ │ - tsteq r0, ip, asr #11 │ │ │ │ + tsteq r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @ instruction: 0xfffdb55c │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ - tsteq r0, r0, ror #4 │ │ │ │ + tsteq r0, r0, asr r4 │ │ │ │ + tsteq r0, r0, asr #4 │ │ │ │ @ instruction: 0x001e8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r9, r2 │ │ │ │ bcc aad9c <__cxa_atexit@plt+0x9f090> │ │ │ │ @@ -162868,16 +162868,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdb9b0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffdb3c0 │ │ │ │ - @ instruction: 0x011022d4 │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ + @ instruction: 0x011022b4 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ @ instruction: 0x001d8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aae60 <__cxa_atexit@plt+0x9f154> │ │ │ │ @@ -162905,18 +162905,18 @@ │ │ │ │ ldr r3, [pc, #28] @ aae84 <__cxa_atexit@plt+0x9f178> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdb310 │ │ │ │ - tsteq r0, ip, lsr #4 │ │ │ │ + tsteq r0, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - swpeq sl, ip, [r0] │ │ │ │ + tsteq r0, ip, ror r0 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aaebc <__cxa_atexit@plt+0x9f1b0> │ │ │ │ ldr r3, [pc, #560] @ ab0d8 <__cxa_atexit@plt+0x9f3cc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -163054,18 +163054,18 @@ │ │ │ │ str r6, [lr, r9, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str ip, [lr, r8, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - tsteq r0, ip, lsr #1 │ │ │ │ - tsteq r0, r8, lsr r0 │ │ │ │ + tsteq r0, ip, lsl #1 │ │ │ │ + tsteq r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - tsteq r0, r8, asr #28 │ │ │ │ + tsteq r0, r8, lsr #28 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc ab3a8 <__cxa_atexit@plt+0x9f69c> │ │ │ │ @@ -163247,19 +163247,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdb124 │ │ │ │ - @ instruction: 0x01101dd8 │ │ │ │ + @ instruction: 0x01101db8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffdb29c │ │ │ │ - tsteq r0, r0, ror #26 │ │ │ │ - tsteq r0, r0, asr #22 │ │ │ │ + tsteq r0, r0, asr #26 │ │ │ │ + tsteq r0, r0, lsr #22 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163346,17 +163346,17 @@ │ │ │ │ ldr r3, [pc, #24] @ ab564 <__cxa_atexit@plt+0x9f858> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdae84 │ │ │ │ - tsteq r0, r4, asr #23 │ │ │ │ + tsteq r0, r4, lsr #23 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x010099bc │ │ │ │ + @ instruction: 0x0100999c │ │ │ │ @ instruction: 0x001a8bf1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ab5e0 <__cxa_atexit@plt+0x9f8d4> │ │ │ │ @@ -163385,15 +163385,15 @@ │ │ │ │ ldr r3, [pc, #24] @ ab600 <__cxa_atexit@plt+0x9f8f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffe28ec │ │ │ │ - tsteq r0, ip, lsl #21 │ │ │ │ + tsteq r0, ip, ror #20 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ @@ -163463,23 +163463,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffde734 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffe2310 │ │ │ │ @ instruction: 0xfffe25ac │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r9, [r0, -r0] │ │ │ │ + ldrdeq r9, [r0, -r0] │ │ │ │ @ instruction: 0x001e8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ str r8, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b ab604 <__cxa_atexit@plt+0x9f8f8> │ │ │ │ - ldrdeq r9, [r0, -r0] │ │ │ │ + @ instruction: 0x010097b0 │ │ │ │ @ instruction: 0x001b8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ bmi ab7d0 <__cxa_atexit@plt+0x9fac4> │ │ │ │ ldr r7, [pc, #524] @ ab980 <__cxa_atexit@plt+0x9fc74> │ │ │ │ sub r3, r5, #28 │ │ │ │ @@ -163611,28 +163611,28 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #28] @ ab990 <__cxa_atexit@plt+0x9fc84> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #28]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r3, r0, r8, ror #3 │ │ │ │ - tsteq r0, ip, lsl #15 │ │ │ │ - @ instruction: 0x01101790 │ │ │ │ + tsteq r0, ip, ror #14 │ │ │ │ + tsteq r0, r0, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - @ instruction: 0x011017d4 │ │ │ │ - @ instruction: 0x011017dc │ │ │ │ + @ instruction: 0x011017b4 │ │ │ │ + @ instruction: 0x011017bc │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r1, r0, r4, asr r2 │ │ │ │ - tsteq r0, ip, lsr r8 │ │ │ │ - tsteq r0, r4, asr #16 │ │ │ │ + tsteq r0, ip, lsl r8 │ │ │ │ + tsteq r0, r4, lsr #16 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffde658 │ │ │ │ - tsteq r0, ip, ror #10 │ │ │ │ + tsteq r0, ip, asr #10 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163656,19 +163656,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ aba44 <__cxa_atexit@plt+0x9fd38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, ror r6 │ │ │ │ - tsteq r0, ip, asr r6 │ │ │ │ + tsteq r0, r8, asr r6 │ │ │ │ + tsteq r0, ip, lsr r6 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq r9, [r0, -ip] │ │ │ │ + @ instruction: 0x010094bc │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne abafc <__cxa_atexit@plt+0x9fdf0> │ │ │ │ ldr r3, [pc, #328] @ abbb0 <__cxa_atexit@plt+0x9fea4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -163746,25 +163746,25 @@ │ │ │ │ ldr r6, [pc, #56] @ abbc4 <__cxa_atexit@plt+0x9feb8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, asr #10 │ │ │ │ - tsteq r0, r8, lsr #10 │ │ │ │ + tsteq r0, r4, lsr #10 │ │ │ │ + tsteq r0, r8, lsl #10 │ │ │ │ andeq r0, r0, r0, asr #20 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r0, r4, lsr #11 │ │ │ │ + tsteq r0, r4, lsl #11 │ │ │ │ @ instruction: 0xfffe12ac │ │ │ │ - tsteq r0, r0, lsl #11 │ │ │ │ + tsteq r0, r0, ror #10 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r0, ip, asr r3 │ │ │ │ + tsteq r0, ip, lsr r3 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -163802,20 +163802,20 @@ │ │ │ │ ldr r6, [pc, #36] @ abc90 <__cxa_atexit@plt+0x9ff84> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, asr #8 │ │ │ │ + tsteq r0, r4, lsr #8 │ │ │ │ @ instruction: 0xfffe114c │ │ │ │ - tsteq r0, r0, lsr #8 │ │ │ │ + tsteq r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x01009290 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -163846,19 +163846,19 @@ │ │ │ │ ldr r3, [pc, #32] @ abd3c <__cxa_atexit@plt+0xa0030> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffe109c │ │ │ │ - @ instruction: 0x01101394 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ + tsteq r0, r4, ror r3 │ │ │ │ + tsteq r0, r8, asr r3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlatteq r0, r4, r1, r9 │ │ │ │ + smlabteq r0, r4, r1, r9 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne abdb0 <__cxa_atexit@plt+0xa00a4> │ │ │ │ ldr r6, [pc, #448] @ abf24 <__cxa_atexit@plt+0xa0218> │ │ │ │ @@ -163970,17 +163970,17 @@ │ │ │ │ str r1, [r3, sl, lsl #2] │ │ │ │ str lr, [r3, r8, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffe14e8 │ │ │ │ - @ instruction: 0x011011f8 │ │ │ │ + @ instruction: 0x011011d8 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - strdeq r8, [r0, -ip] │ │ │ │ + ldrdeq r8, [r0, -ip] │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -164228,28 +164228,28 @@ │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #16] @ ac32c <__cxa_atexit@plt+0xa0620> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffe142c │ │ │ │ - tsteq r0, ip, ror #29 │ │ │ │ + tsteq r0, ip, asr #29 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r0, r4, lsr #28 │ │ │ │ + tsteq r0, r4, lsl #28 │ │ │ │ @ instruction: 0xfffe1628 │ │ │ │ - @ instruction: 0x01100e9c │ │ │ │ + tsteq r0, ip, ror lr │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatteq r0, r4, fp, r8 │ │ │ │ + smlabteq r0, r4, fp, r8 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b abf6c <__cxa_atexit@plt+0xa0260> │ │ │ │ - smlabteq r0, r8, fp, r8 │ │ │ │ + smlatbeq r0, r8, fp, r8 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -164337,17 +164337,17 @@ │ │ │ │ ldr r3, [pc, #24] @ ac4e0 <__cxa_atexit@plt+0xa07d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffe1068 │ │ │ │ - tsteq r0, r8, asr #24 │ │ │ │ + tsteq r0, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -164370,19 +164370,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ ac56c <__cxa_atexit@plt+0xa0860> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, asr #22 │ │ │ │ - tsteq r0, r0, lsr fp │ │ │ │ + tsteq r0, ip, lsr #22 │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - @ instruction: 0x010089b4 │ │ │ │ + @ instruction: 0x01008994 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ac5d8 <__cxa_atexit@plt+0xa08cc> │ │ │ │ ldr r3, [pc, #724] @ ac864 <__cxa_atexit@plt+0xa0b58> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -164559,20 +164559,20 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffe018c │ │ │ │ - tsteq r0, ip, asr #18 │ │ │ │ - tsteq r0, r0, asr sl │ │ │ │ - tsteq r0, r8, asr #21 │ │ │ │ - tsteq r0, r8, asr #17 │ │ │ │ + tsteq r0, ip, lsr #18 │ │ │ │ + tsteq r0, r0, lsr sl │ │ │ │ + tsteq r0, r8, lsr #21 │ │ │ │ + tsteq r0, r8, lsr #17 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x010086bc │ │ │ │ + @ instruction: 0x0100869c │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -164760,26 +164760,26 @@ │ │ │ │ ldr r7, [pc, #32] @ acb84 <__cxa_atexit@plt+0xa0e78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdfedc │ │ │ │ @ instruction: 0xfffe0074 │ │ │ │ - tsteq r0, ip, lsr #12 │ │ │ │ - @ instruction: 0x011005b4 │ │ │ │ + tsteq r0, ip, lsl #12 │ │ │ │ + @ instruction: 0x01100594 │ │ │ │ @ instruction: 0xfffe0230 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0100839c │ │ │ │ + tsteq r0, ip, ror r3 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b ac8ac <__cxa_atexit@plt+0xa0ba0> │ │ │ │ - smlabbeq r0, r0, r3, r8 │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -164802,19 +164802,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ acc2c <__cxa_atexit@plt+0xa0f20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, lsl #9 │ │ │ │ - tsteq r0, r0, ror r4 │ │ │ │ + tsteq r0, ip, ror #8 │ │ │ │ + tsteq r0, r0, asr r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - strdeq r8, [r0, -r4] │ │ │ │ + ldrdeq r8, [r0, -r4] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne acc64 <__cxa_atexit@plt+0xa0f58> │ │ │ │ ldr r3, [pc, #300] @ acd7c <__cxa_atexit@plt+0xa1070> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -164888,17 +164888,17 @@ │ │ │ │ str lr, [r8, r9, lsl #2] │ │ │ │ str r0, [r8, sl, lsl #2] │ │ │ │ str ip, [r8, r3, lsl #2] │ │ │ │ str r2, [r8, fp, lsl #2] │ │ │ │ ldr fp, [sp] │ │ │ │ sub r5, r5, #28 │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - @ instruction: 0x01100390 │ │ │ │ + tsteq r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - smlatbeq r0, r4, r1, r8 │ │ │ │ + smlabbeq r0, r4, r1, r8 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -165003,18 +165003,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdf5ec │ │ │ │ - tsteq r0, r4, ror #3 │ │ │ │ + tsteq r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffdf7ac │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r7, [r0, -r4] │ │ │ │ + @ instruction: 0x01007fb4 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -165108,18 +165108,18 @@ │ │ │ │ ldr r3, [pc, #28] @ ad0f0 <__cxa_atexit@plt+0xa13e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdf430 │ │ │ │ - tsteq r0, ip, lsr r0 │ │ │ │ + tsteq r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffdf5f4 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r0, r0, lsr lr │ │ │ │ + tsteq r0, r0, lsl lr │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -165142,19 +165142,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ ad17c <__cxa_atexit@plt+0xa1470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq pc, ip, lsr pc @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq pc, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, lsl pc @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - smlatbeq r0, r4, sp, r7 │ │ │ │ + smlabbeq r0, r4, sp, r7 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad23c <__cxa_atexit@plt+0xa1530> │ │ │ │ ldr r3, [pc, #336] @ ad2f0 <__cxa_atexit@plt+0xa15e4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -165234,25 +165234,25 @@ │ │ │ │ ldr r6, [pc, #56] @ ad304 <__cxa_atexit@plt+0xa15f8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq pc, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ - smlatteq pc, r8, sp, pc @ │ │ │ │ + smlatteq pc, r4, sp, pc @ │ │ │ │ + smlabteq pc, r8, sp, pc @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tstpeq pc, ip, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffddff4 │ │ │ │ - tstpeq pc, r8, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq r0, ip, lsl ip │ │ │ │ + strdeq r7, [r0, -ip] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -165291,20 +165291,20 @@ │ │ │ │ ldr r6, [pc, #36] @ ad3d4 <__cxa_atexit@plt+0xa16c8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq pc, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + smlatteq pc, r4, ip, pc @ │ │ │ │ @ instruction: 0xfffdde8c │ │ │ │ - smlatteq pc, r0, ip, pc @ │ │ │ │ + smlabteq pc, r0, ip, pc @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, ip, asr #22 │ │ │ │ + tsteq r0, ip, lsr #22 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -165336,19 +165336,19 @@ │ │ │ │ ldr r3, [pc, #32] @ ad484 <__cxa_atexit@plt+0xa1778> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffddde4 │ │ │ │ - tstpeq pc, r8, asr #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq pc, ip, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01007a9c │ │ │ │ + tsteq r0, ip, ror sl │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad4bc <__cxa_atexit@plt+0xa17b0> │ │ │ │ ldr r3, [pc, #164] @ ad54c <__cxa_atexit@plt+0xa1840> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -165390,18 +165390,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tstpeq pc, r4, ror fp @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq pc, r8, asr fp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, asr fp @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r8, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - smlabteq r0, r8, r9, r7 │ │ │ │ + smlatbeq r0, r8, r9, r7 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ @@ -165462,18 +165462,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdeb44 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tstpeq pc, r0, ror sl @ p-variant is OBSOLETE @ │ │ │ │ - tstpeq pc, r4, asr sl @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r0, asr sl @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, r4, lsr sl @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - smlatbeq r0, r8, r8, r7 │ │ │ │ + smlabbeq r0, r8, r8, r7 │ │ │ │ andeq r3, r0, sl, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r9, r3 │ │ │ │ bcc ad72c <__cxa_atexit@plt+0xa1a20> │ │ │ │ @@ -165526,18 +165526,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdea3c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - tstpeq pc, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ - tstpeq pc, r0, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ + tstpeq pc, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, lsr r9 @ p-variant is OBSOLETE @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlatbeq r0, r8, r7, r7 │ │ │ │ + smlabbeq r0, r8, r7, r7 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ad7dc <__cxa_atexit@plt+0xa1ad0> │ │ │ │ @@ -165559,19 +165559,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ ad800 <__cxa_atexit@plt+0xa1af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x010ff8b8 │ │ │ │ - @ instruction: 0x010ff89c │ │ │ │ + @ instruction: 0x010ff898 │ │ │ │ + tstpeq pc, ip, ror r8 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r0, r0, lsr #14 │ │ │ │ + tsteq r0, r0, lsl #14 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ad86c <__cxa_atexit@plt+0xa1b60> │ │ │ │ ldr r3, [pc, #740] @ adb08 <__cxa_atexit@plt+0xa1dfc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -165753,19 +165753,19 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffddfa0 │ │ │ │ - smlatbeq pc, r4, r6, pc @ │ │ │ │ - smlatbeq pc, r4, r7, pc @ │ │ │ │ - tstpeq pc, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq pc, r4, r6, pc @ │ │ │ │ + smlabbeq pc, r4, r7, pc @ │ │ │ │ + tstpeq pc, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ + strdeq r7, [r0, -r8] │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -165978,27 +165978,27 @@ │ │ │ │ ldr r7, [pc, #36] @ ade90 <__cxa_atexit@plt+0xa2184> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffddd70 │ │ │ │ @ instruction: 0xfffddef4 │ │ │ │ - tstpeq pc, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010ff2b0 │ │ │ │ + tstpeq pc, ip, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010ff290 │ │ │ │ @ instruction: 0xfffde214 │ │ │ │ @ instruction: 0xfffde2e8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - swpeq r7, r0, [r0] @ │ │ │ │ + tsteq r0, r0, ror r0 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b adb50 <__cxa_atexit@plt+0xa1e44> │ │ │ │ - tsteq r0, r4, ror r0 │ │ │ │ + qaddeq r7, r4, r0 │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -166022,19 +166022,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ adf3c <__cxa_atexit@plt+0xa2230> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq pc, r0, r1, pc @ │ │ │ │ - tstpeq pc, r4, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq pc, r4, asr #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlatteq r0, r4, pc, r6 @ │ │ │ │ + smlabteq r0, r4, pc, r6 @ │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne adf74 <__cxa_atexit@plt+0xa2268> │ │ │ │ ldr r3, [pc, #164] @ ae004 <__cxa_atexit@plt+0xa22f8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -166073,21 +166073,21 @@ │ │ │ │ ldr r6, [pc, #24] @ ae000 <__cxa_atexit@plt+0xa22f4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x010ff190 │ │ │ │ + tstpeq pc, r0, ror r1 @ p-variant is OBSOLETE @ │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - smlabteq pc, r0, r0, pc @ │ │ │ │ - smlatbeq pc, r4, r0, pc @ │ │ │ │ + smlatbeq pc, r0, r0, pc @ │ │ │ │ + smlabbeq pc, r4, r0, pc @ │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - tsteq r0, r0, lsl pc │ │ │ │ + strdeq r6, [r0, -r0] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #127 @ 0x7f │ │ │ │ @@ -166148,18 +166148,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdcf98 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0x010fefb8 │ │ │ │ - @ instruction: 0x010fef9c │ │ │ │ + @ instruction: 0x010fef98 │ │ │ │ + tsteq pc, ip, ror pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ + ldrdeq r6, [r0, -r0] │ │ │ │ andeq r3, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bcc ae1dc <__cxa_atexit@plt+0xa24d0> │ │ │ │ @@ -166210,18 +166210,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdcea0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x010feebc │ │ │ │ - smlatbeq pc, r0, lr, lr @ │ │ │ │ + @ instruction: 0x010fee9c │ │ │ │ + smlabbeq pc, r0, lr, lr @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strdeq r6, [r0, -r8] │ │ │ │ + ldrdeq r6, [r0, -r8] │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ae28c <__cxa_atexit@plt+0xa2580> │ │ │ │ @@ -166243,19 +166243,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ ae2b0 <__cxa_atexit@plt+0xa25a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r8, lsl #28 │ │ │ │ - smlatteq pc, ip, sp, lr │ │ │ │ + smlatteq pc, r8, sp, lr │ │ │ │ + smlabteq pc, ip, sp, lr @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - tsteq r0, r0, ror ip │ │ │ │ + tsteq r0, r0, asr ip │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne ae31c <__cxa_atexit@plt+0xa2610> │ │ │ │ ldr r3, [pc, #740] @ ae5b8 <__cxa_atexit@plt+0xa28ac> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -166437,19 +166437,19 @@ │ │ │ │ str r0, [r8, r2, lsl #2] │ │ │ │ b a04d4 <__cxa_atexit@plt+0x947c8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffdc400 │ │ │ │ - strdeq lr, [pc, -r4] │ │ │ │ - strdeq lr, [pc, -r4] │ │ │ │ - tsteq pc, r0, ror fp @ │ │ │ │ + ldrdeq lr, [pc, -r4] │ │ │ │ + ldrdeq lr, [pc, -r4] │ │ │ │ + tsteq pc, r0, asr fp @ │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ - tsteq r0, r8, ror #18 │ │ │ │ + tsteq r0, r8, asr #18 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -166662,27 +166662,27 @@ │ │ │ │ ldr r7, [pc, #36] @ ae940 <__cxa_atexit@plt+0xa2c34> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdc1d0 │ │ │ │ @ instruction: 0xfffdc354 │ │ │ │ - tsteq pc, ip, ror r8 @ │ │ │ │ - tsteq pc, r0, lsl #16 │ │ │ │ + tsteq pc, ip, asr r8 @ │ │ │ │ + smlatteq pc, r0, r7, lr │ │ │ │ @ instruction: 0xfffdc674 │ │ │ │ @ instruction: 0xfffdc748 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatteq r0, r0, r5, r6 │ │ │ │ + smlabteq r0, r0, r5, r6 │ │ │ │ andeq r3, r0, sl, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b ae600 <__cxa_atexit@plt+0xa28f4> │ │ │ │ - smlabteq r0, r4, r5, r6 │ │ │ │ + smlatbeq r0, r4, r5, r6 │ │ │ │ @ instruction: 0x001f8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r8, [r5, #52] @ 0x34 │ │ │ │ str r7, [r5, #56] @ 0x38 │ │ │ │ @@ -166712,18 +166712,18 @@ │ │ │ │ ldr r3, [pc, #28] @ aea00 <__cxa_atexit@plt+0xa2cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdb754 │ │ │ │ - @ instruction: 0x010fe6b0 │ │ │ │ + @ instruction: 0x010fe690 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ @ instruction: 0x001d8ff1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc aea78 <__cxa_atexit@plt+0xa2d6c> │ │ │ │ @@ -166751,18 +166751,18 @@ │ │ │ │ ldr r3, [pc, #28] @ aea9c <__cxa_atexit@plt+0xa2d90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffdb6b8 │ │ │ │ - tsteq pc, r4, lsl r6 @ │ │ │ │ + strdeq lr, [pc, -r4] │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - smlabbeq r0, r4, r4, r6 │ │ │ │ + tsteq r0, r4, ror #8 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne aead4 <__cxa_atexit@plt+0xa2dc8> │ │ │ │ ldr r3, [pc, #556] @ aecec <__cxa_atexit@plt+0xa2fe0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -166899,18 +166899,18 @@ │ │ │ │ str r6, [lr, r9, lsl #2] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ sub r5, r5, #28 │ │ │ │ str r0, [lr, sl, lsl #2] │ │ │ │ str ip, [lr, r8, lsl #2] │ │ │ │ str r2, [lr, r3, lsl #2] │ │ │ │ b a7774 <__cxa_atexit@plt+0x9ba68> │ │ │ │ - @ instruction: 0x010fe498 │ │ │ │ - tsteq pc, r4, lsr #8 │ │ │ │ + tsteq pc, r8, ror r4 @ │ │ │ │ + tsteq pc, r4, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - tsteq r0, r4, lsr r2 │ │ │ │ + tsteq r0, r4, lsl r2 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp lr, r6 │ │ │ │ bcc aefbc <__cxa_atexit@plt+0xa32b0> │ │ │ │ @@ -167092,19 +167092,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdb4e0 │ │ │ │ - smlabteq pc, r4, r1, lr @ │ │ │ │ + smlatbeq pc, r4, r1, lr @ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffdb640 │ │ │ │ - tsteq pc, ip, asr #2 │ │ │ │ - tsteq r0, ip, lsr #30 │ │ │ │ + tsteq pc, ip, lsr #2 │ │ │ │ + tsteq r0, ip, lsl #30 │ │ │ │ andeq r3, r0, sl, lsl #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -167191,17 +167191,17 @@ │ │ │ │ ldr r3, [pc, #24] @ af178 <__cxa_atexit@plt+0xa346c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffdb234 │ │ │ │ - @ instruction: 0x010fdfb0 │ │ │ │ + @ instruction: 0x010fdf90 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ + @ instruction: 0x01005db0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc af204 <__cxa_atexit@plt+0xa34f8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -167234,16 +167234,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ af220 <__cxa_atexit@plt+0xa3514> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r0, r0, asr sp │ │ │ │ - tsteq r0, ip, lsr #26 │ │ │ │ + tsteq r0, r0, lsr sp │ │ │ │ + tsteq r0, ip, lsl #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #56] @ af274 <__cxa_atexit@plt+0xa3568> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -167257,15 +167257,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 9a988 <__cxa_atexit@plt+0x8ec7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r5, [r0, -r4] │ │ │ │ + @ instruction: 0x01005cb4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ af2a8 <__cxa_atexit@plt+0xa359c> │ │ │ │ @@ -167288,24 +167288,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ af2fc <__cxa_atexit@plt+0xa35f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044638 <__cxa_atexit@plt+0x103892c> │ │ │ │ - @ instruction: 0x010fddb8 │ │ │ │ + @ instruction: 0x010fdd98 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ af31c <__cxa_atexit@plt+0xa3610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - smlatteq pc, r4, fp, sp │ │ │ │ + smlabteq pc, r4, fp, sp @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc af35c <__cxa_atexit@plt+0xa3650> │ │ │ │ @@ -167353,22 +167353,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tsteq pc, ip, lsr #22 │ │ │ │ + tsteq pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - tsteq r0, r8, ror #22 │ │ │ │ + tsteq r0, r8, asr #22 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc af47c <__cxa_atexit@plt+0xa3770> │ │ │ │ @@ -167393,40 +167393,40 @@ │ │ │ │ b af48c <__cxa_atexit@plt+0xa3780> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ af49c <__cxa_atexit@plt+0xa3790> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #22 │ │ │ │ + smlatteq r0, r8, sl, r5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ ldrsbteq r5, [ip], #59 @ 0x3b │ │ │ │ - ldrdeq r5, [r0, -r8] │ │ │ │ + @ instruction: 0x01005ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ af4d8 <__cxa_atexit@plt+0xa37cc> │ │ │ │ ldr r9, [pc, #24] @ af4dc <__cxa_atexit@plt+0xa37d0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - smlatbeq r0, r0, sl, r5 │ │ │ │ - smlatteq r0, ip, r3, r5 │ │ │ │ + smlabbeq r0, r0, sl, r5 │ │ │ │ + smlabteq r0, ip, r3, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [pc, #8] @ af4fc <__cxa_atexit@plt+0xa37f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ - tsteq pc, r4, lsl #20 │ │ │ │ - smlabteq r0, r0, sl, r5 │ │ │ │ + smlatteq pc, r4, r9, sp │ │ │ │ + smlatbeq r0, r0, sl, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc af55c <__cxa_atexit@plt+0xa3850> │ │ │ │ @@ -167449,32 +167449,32 @@ │ │ │ │ b af56c <__cxa_atexit@plt+0xa3860> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ af57c <__cxa_atexit@plt+0xa3870> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror #20 │ │ │ │ + tsteq r0, r8, asr #20 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ ldrsbteq r5, [ip], #46 @ 0x2e │ │ │ │ - tsteq r0, r8, lsr sl │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ af5b8 <__cxa_atexit@plt+0xa38ac> │ │ │ │ ldr r9, [pc, #24] @ af5bc <__cxa_atexit@plt+0xa38b0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ b 5947f0 <__cxa_atexit@plt+0x588ae4> │ │ │ │ - tsteq r0, r0, lsl #20 │ │ │ │ - tsteq r0, ip, lsl #6 │ │ │ │ - tsteq r0, ip, lsr sl │ │ │ │ + smlatteq r0, r0, r9, r5 │ │ │ │ + smlatteq r0, ip, r2, r5 │ │ │ │ + tsteq r0, ip, lsl sl │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc af6c0 <__cxa_atexit@plt+0xa39b4> │ │ │ │ @@ -167555,18 +167555,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ af728 <__cxa_atexit@plt+0xa3a1c> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [pc, -r4] │ │ │ │ - smlabbeq r0, r0, r8, r5 │ │ │ │ - smlatteq r0, r4, r8, r5 │ │ │ │ - tsteq pc, r8, lsr sl @ │ │ │ │ + ldrdeq sp, [pc, -r4] │ │ │ │ + tsteq r0, r0, ror #16 │ │ │ │ + smlabteq r0, r4, r8, r5 │ │ │ │ + tsteq pc, r8, lsl sl @ │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ smlalseq r5, ip, r7, r1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ rscseq r5, ip, r2, asr #3 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -167706,15 +167706,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq pc, r8, lsr #12 │ │ │ │ + tsteq pc, r8, lsl #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -167743,15 +167743,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afa14 <__cxa_atexit@plt+0xa3d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r8, ror #10 │ │ │ │ + tsteq pc, r8, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -167765,15 +167765,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ afa6c <__cxa_atexit@plt+0xa3d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsl #10 │ │ │ │ + smlatteq pc, r4, r4, sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ afadc <__cxa_atexit@plt+0xa3dd0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -167794,15 +167794,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afae0 <__cxa_atexit@plt+0xa3dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x010fd49c │ │ │ │ + tsteq pc, ip, ror r4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -167812,15 +167812,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ afb28 <__cxa_atexit@plt+0xa3e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr #8 │ │ │ │ + tsteq pc, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ afb84 <__cxa_atexit@plt+0xa3e78> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -167836,28 +167836,28 @@ │ │ │ │ ldr r7, [pc, #20] @ afb88 <__cxa_atexit@plt+0xa3e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq sp, [pc, -r4] │ │ │ │ + ldrdeq sp, [pc, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ afbbc <__cxa_atexit@plt+0xa3eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010fd3b4 │ │ │ │ + @ instruction: 0x010fd394 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ afc48 <__cxa_atexit@plt+0xa3f3c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -167885,15 +167885,15 @@ │ │ │ │ ldr r7, [pc, #20] @ afc4c <__cxa_atexit@plt+0xa3f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, r0, lsr r3 @ │ │ │ │ + tsteq pc, r0, lsl r3 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -167910,15 +167910,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ afcb0 <__cxa_atexit@plt+0xa3fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq pc, r0, r2, sp @ │ │ │ │ + smlatbeq pc, r0, r2, sp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc afed0 <__cxa_atexit@plt+0xa41c4> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -168052,15 +168052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - smlabteq pc, r0, r0, sp @ │ │ │ │ + smlatbeq pc, r0, r0, sp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -168089,15 +168089,15 @@ │ │ │ │ ldr r7, [pc, #20] @ aff7c <__cxa_atexit@plt+0xa4270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - mrseq sp, CPSR │ │ │ │ + smlatteq pc, r0, pc, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168111,15 +168111,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ affd4 <__cxa_atexit@plt+0xa42c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010fcf9c │ │ │ │ + tsteq pc, ip, ror pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b0044 <__cxa_atexit@plt+0xa4338> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168140,15 +168140,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0048 <__cxa_atexit@plt+0xa433c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r4, lsr pc @ │ │ │ │ + tsteq pc, r4, lsl pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168158,15 +168158,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0090 <__cxa_atexit@plt+0xa4384> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r0, lr, ip │ │ │ │ + smlabteq pc, r0, lr, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b00ec <__cxa_atexit@plt+0xa43e0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168182,28 +168182,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b00f0 <__cxa_atexit@plt+0xa43e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlabbeq pc, ip, lr, ip @ │ │ │ │ + tsteq pc, ip, ror #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b0124 <__cxa_atexit@plt+0xa4418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #28 │ │ │ │ + tsteq pc, ip, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b01b0 <__cxa_atexit@plt+0xa44a4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168231,15 +168231,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b01b4 <__cxa_atexit@plt+0xa44a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabteq pc, r8, sp, ip @ │ │ │ │ + smlatbeq pc, r8, sp, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168256,15 +168256,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0218 <__cxa_atexit@plt+0xa450c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr sp @ │ │ │ │ + tsteq pc, r8, lsr sp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b0438 <__cxa_atexit@plt+0xa472c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -168398,15 +168398,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ + tsteq pc, r8, lsr fp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -168435,15 +168435,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b04e4 <__cxa_atexit@plt+0xa47d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x010fca98 │ │ │ │ + tsteq pc, r8, ror sl @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168457,15 +168457,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b053c <__cxa_atexit@plt+0xa4830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr sl @ │ │ │ │ + tsteq pc, r4, lsl sl @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b05ac <__cxa_atexit@plt+0xa48a0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168486,15 +168486,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b05b0 <__cxa_atexit@plt+0xa48a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabteq pc, ip, r9, ip @ │ │ │ │ + smlatbeq pc, ip, r9, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168504,15 +168504,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b05f8 <__cxa_atexit@plt+0xa48ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror r9 @ │ │ │ │ + tsteq pc, r8, asr r9 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b0654 <__cxa_atexit@plt+0xa4948> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168528,28 +168528,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b0658 <__cxa_atexit@plt+0xa494c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r4, lsr #18 │ │ │ │ + tsteq pc, r4, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b068c <__cxa_atexit@plt+0xa4980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r4, r8, ip │ │ │ │ + smlabteq pc, r4, r8, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b0718 <__cxa_atexit@plt+0xa4a0c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168577,15 +168577,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b071c <__cxa_atexit@plt+0xa4a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, r0, ror #16 │ │ │ │ + tsteq pc, r0, asr #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168602,15 +168602,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0780 <__cxa_atexit@plt+0xa4a74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [pc, -r0] │ │ │ │ + ldrdeq ip, [pc, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b09a0 <__cxa_atexit@plt+0xa4c94> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -168744,15 +168744,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - strdeq ip, [pc, -r0] │ │ │ │ + ldrdeq ip, [pc, -r0] │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -168781,15 +168781,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0a4c <__cxa_atexit@plt+0xa4d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r0, lsr r5 @ │ │ │ │ + tsteq pc, r0, lsl r5 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168803,15 +168803,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0aa4 <__cxa_atexit@plt+0xa4d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq pc, ip, r4, ip @ │ │ │ │ + smlatbeq pc, ip, r4, ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b0b14 <__cxa_atexit@plt+0xa4e08> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168832,15 +168832,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0b18 <__cxa_atexit@plt+0xa4e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r4, ror #8 │ │ │ │ + tsteq pc, r4, asr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168850,15 +168850,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0b60 <__cxa_atexit@plt+0xa4e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl r4 @ │ │ │ │ + strdeq ip, [pc, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b0bbc <__cxa_atexit@plt+0xa4eb0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168874,28 +168874,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b0bc0 <__cxa_atexit@plt+0xa4eb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010fc3bc │ │ │ │ + @ instruction: 0x010fc39c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b0bf4 <__cxa_atexit@plt+0xa4ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror r3 @ │ │ │ │ + tsteq pc, ip, asr r3 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b0c80 <__cxa_atexit@plt+0xa4f74> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -168923,15 +168923,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b0c84 <__cxa_atexit@plt+0xa4f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq ip, [pc, -r8] │ │ │ │ + ldrdeq ip, [pc, -r8] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -168948,15 +168948,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b0ce8 <__cxa_atexit@plt+0xa4fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, r8, r2, ip @ │ │ │ │ + tsteq pc, r8, ror #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc b0d6c <__cxa_atexit@plt+0xa5060> │ │ │ │ @@ -169067,15 +169067,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ b0ec4 <__cxa_atexit@plt+0xa51b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, ip, r0, ip @ │ │ │ │ + smlabbeq pc, ip, r0, ip @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b10e4 <__cxa_atexit@plt+0xa53d8> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -169209,15 +169209,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - smlatbeq pc, ip, lr, fp @ │ │ │ │ + smlabbeq pc, ip, lr, fp @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -169246,15 +169246,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b1190 <__cxa_atexit@plt+0xa5484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq pc, ip, sp, fp │ │ │ │ + smlabteq pc, ip, sp, fp @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169268,15 +169268,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b11e8 <__cxa_atexit@plt+0xa54dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, r8, sp, fp @ │ │ │ │ + tsteq pc, r8, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b1258 <__cxa_atexit@plt+0xa554c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169297,15 +169297,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b125c <__cxa_atexit@plt+0xa5550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, lsr #26 │ │ │ │ + tsteq pc, r0, lsl #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169315,15 +169315,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b12a4 <__cxa_atexit@plt+0xa5598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq pc, ip, ip, fp @ │ │ │ │ + smlatbeq pc, ip, ip, fp @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b1300 <__cxa_atexit@plt+0xa55f4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169339,28 +169339,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b1304 <__cxa_atexit@plt+0xa55f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r8, ror ip @ │ │ │ │ + tsteq pc, r8, asr ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b1338 <__cxa_atexit@plt+0xa562c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr ip @ │ │ │ │ + tsteq pc, r8, lsl ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b13c4 <__cxa_atexit@plt+0xa56b8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169388,15 +169388,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b13c8 <__cxa_atexit@plt+0xa56bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x010fbbb4 │ │ │ │ + @ instruction: 0x010fbb94 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169413,15 +169413,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b142c <__cxa_atexit@plt+0xa5720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr #22 │ │ │ │ + tsteq pc, r4, lsr #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc b14c8 <__cxa_atexit@plt+0xa57bc> │ │ │ │ @@ -169649,15 +169649,15 @@ │ │ │ │ orr r9, r0, r1 │ │ │ │ strb r9, [r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ b17dc <__cxa_atexit@plt+0xa5ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010fb794 │ │ │ │ + tsteq pc, r4, ror r7 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b19fc <__cxa_atexit@plt+0xa5cf0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -169791,15 +169791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - @ instruction: 0x010fb594 │ │ │ │ + tsteq pc, r4, ror r5 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -169828,15 +169828,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b1aa8 <__cxa_atexit@plt+0xa5d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq fp, [pc, -r4] │ │ │ │ + @ instruction: 0x010fb4b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169850,15 +169850,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b1b00 <__cxa_atexit@plt+0xa5df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, ror r4 @ │ │ │ │ + tsteq pc, r0, asr r4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b1b70 <__cxa_atexit@plt+0xa5e64> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169879,15 +169879,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b1b74 <__cxa_atexit@plt+0xa5e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r8, lsl #8 │ │ │ │ + smlatteq pc, r8, r3, fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169897,15 +169897,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b1bbc <__cxa_atexit@plt+0xa5eb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010fb3b4 │ │ │ │ + @ instruction: 0x010fb394 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b1c18 <__cxa_atexit@plt+0xa5f0c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169921,28 +169921,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b1c1c <__cxa_atexit@plt+0xa5f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq pc, r0, ror #6 │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b1c50 <__cxa_atexit@plt+0xa5f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #6 │ │ │ │ + mrseq fp, SP_hyp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b1cdc <__cxa_atexit@plt+0xa5fd0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -169970,15 +169970,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b1ce0 <__cxa_atexit@plt+0xa5fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x010fb29c │ │ │ │ + tsteq pc, ip, ror r2 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -169995,15 +169995,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b1d44 <__cxa_atexit@plt+0xa6038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr #4 │ │ │ │ + tsteq pc, ip, lsl #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc b1dc8 <__cxa_atexit@plt+0xa60bc> │ │ │ │ @@ -170114,15 +170114,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ b1f20 <__cxa_atexit@plt+0xa6214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - qaddeq fp, r0, pc @ │ │ │ │ + tsteq pc, r0, lsr r0 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc b1fa8 <__cxa_atexit@plt+0xa629c> │ │ │ │ ldr r7, [pc, #132] @ b1fc8 <__cxa_atexit@plt+0xa62bc> │ │ │ │ @@ -170156,17 +170156,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq pc, r8, pc, sl @ │ │ │ │ + smlabbeq pc, r8, pc, sl @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - qaddeq fp, ip, pc @ │ │ │ │ + tsteq pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2014 <__cxa_atexit@plt+0xa6308> │ │ │ │ @@ -170178,15 +170178,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq pc, r8, pc, sl @ │ │ │ │ + smlabteq pc, r8, pc, sl @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b2090 <__cxa_atexit@plt+0xa6384> │ │ │ │ @@ -170338,15 +170338,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ b22a0 <__cxa_atexit@plt+0xa6594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [pc, -r0] │ │ │ │ + @ instruction: 0x010facb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b24c0 <__cxa_atexit@plt+0xa67b4> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -170480,15 +170480,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - ldrdeq sl, [pc, -r0] │ │ │ │ + @ instruction: 0x010faab0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -170517,15 +170517,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b256c <__cxa_atexit@plt+0xa6860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r0, lsl sl @ │ │ │ │ + strdeq sl, [pc, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -170539,15 +170539,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b25c4 <__cxa_atexit@plt+0xa68b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, ip, r9, sl @ │ │ │ │ + smlabbeq pc, ip, r9, sl @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b2634 <__cxa_atexit@plt+0xa6928> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -170568,15 +170568,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b2638 <__cxa_atexit@plt+0xa692c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r4, asr #18 │ │ │ │ + tsteq pc, r4, lsr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -170586,15 +170586,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b2680 <__cxa_atexit@plt+0xa6974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [pc, -r0] │ │ │ │ + ldrdeq sl, [pc, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b26dc <__cxa_atexit@plt+0xa69d0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -170610,28 +170610,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b26e0 <__cxa_atexit@plt+0xa69d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010fa89c │ │ │ │ + tsteq pc, ip, ror r8 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b2714 <__cxa_atexit@plt+0xa6a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr r8 @ │ │ │ │ + tsteq pc, ip, lsr r8 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b27a0 <__cxa_atexit@plt+0xa6a94> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -170659,15 +170659,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b27a4 <__cxa_atexit@plt+0xa6a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq sl, [pc, -r8] │ │ │ │ + @ instruction: 0x010fa7b8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -170684,15 +170684,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b2808 <__cxa_atexit@plt+0xa6afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, ror #14 │ │ │ │ + tsteq pc, r8, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc b288c <__cxa_atexit@plt+0xa6b80> │ │ │ │ @@ -170803,15 +170803,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ b29e4 <__cxa_atexit@plt+0xa6cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, ip, r5, sl @ │ │ │ │ + tsteq pc, ip, ror #10 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc b2a6c <__cxa_atexit@plt+0xa6d60> │ │ │ │ ldr r7, [pc, #132] @ b2a8c <__cxa_atexit@plt+0xa6d80> │ │ │ │ @@ -170845,17 +170845,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq pc, r4, r4, sl │ │ │ │ + smlabteq pc, r4, r4, sl @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x010fa598 │ │ │ │ + tsteq pc, r8, ror r5 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2ad8 <__cxa_atexit@plt+0xa6dcc> │ │ │ │ @@ -170867,15 +170867,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r4, lsr #10 │ │ │ │ + tsteq pc, r4, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b2b54 <__cxa_atexit@plt+0xa6e48> │ │ │ │ @@ -170959,15 +170959,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq sl, [pc, -r8] │ │ │ │ + @ instruction: 0x010fa3b8 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b2ca8 <__cxa_atexit@plt+0xa6f9c> │ │ │ │ @@ -170983,15 +170983,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b b22b0 <__cxa_atexit@plt+0xa65a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r0, ror #6 │ │ │ │ + tsteq pc, r0, asr #6 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ b2d14 <__cxa_atexit@plt+0xa7008> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -171090,15 +171090,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ b2e60 <__cxa_atexit@plt+0xa7154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl r1 @ │ │ │ │ + strdeq sl, [pc, -r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b3080 <__cxa_atexit@plt+0xa7374> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -171232,15 +171232,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - tsteq pc, r0, lsl pc @ │ │ │ │ + strdeq r9, [pc, -r0] │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -171269,15 +171269,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b312c <__cxa_atexit@plt+0xa7420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, r0, asr lr @ │ │ │ │ + tsteq pc, r0, lsr lr @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171291,15 +171291,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b3184 <__cxa_atexit@plt+0xa7478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, ip, sp, r9 │ │ │ │ + smlabteq pc, ip, sp, r9 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b31f4 <__cxa_atexit@plt+0xa74e8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171320,15 +171320,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b31f8 <__cxa_atexit@plt+0xa74ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabbeq pc, r4, sp, r9 @ │ │ │ │ + tsteq pc, r4, ror #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171338,15 +171338,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b3240 <__cxa_atexit@plt+0xa7534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr sp @ │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b329c <__cxa_atexit@plt+0xa7590> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171362,28 +171362,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b32a0 <__cxa_atexit@plt+0xa7594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r9, [pc, -ip] │ │ │ │ + @ instruction: 0x010f9cbc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b32d4 <__cxa_atexit@plt+0xa75c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f9c9c │ │ │ │ + tsteq pc, ip, ror ip @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b3360 <__cxa_atexit@plt+0xa7654> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171411,15 +171411,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b3364 <__cxa_atexit@plt+0xa7658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq pc, r8, lsl ip @ │ │ │ │ + strdeq r9, [pc, -r8] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171436,15 +171436,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b33c8 <__cxa_atexit@plt+0xa76bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r8, fp, r9 @ │ │ │ │ + smlabbeq pc, r8, fp, r9 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc b344c <__cxa_atexit@plt+0xa7740> │ │ │ │ @@ -171555,15 +171555,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ b35a4 <__cxa_atexit@plt+0xa7898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq pc, ip, r9, r9 @ │ │ │ │ + smlatbeq pc, ip, r9, r9 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc b37c4 <__cxa_atexit@plt+0xa7ab8> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ @@ -171697,15 +171697,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ - smlabteq pc, ip, r7, r9 @ │ │ │ │ + smlatbeq pc, ip, r7, r9 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -171734,15 +171734,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b3870 <__cxa_atexit@plt+0xa7b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq pc, ip, lsl #14 │ │ │ │ + smlatteq pc, ip, r6, r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171756,15 +171756,15 @@ │ │ │ │ and r3, r3, r2, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b38c8 <__cxa_atexit@plt+0xa7bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r8, r6, r9 @ │ │ │ │ + smlabbeq pc, r8, r6, r9 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ b3938 <__cxa_atexit@plt+0xa7c2c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171785,15 +171785,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b393c <__cxa_atexit@plt+0xa7c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq pc, r0, asr #12 │ │ │ │ + tsteq pc, r0, lsr #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171803,15 +171803,15 @@ │ │ │ │ and r3, r2, #63 @ 0x3f │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b3984 <__cxa_atexit@plt+0xa7c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, ip, r5, r9 │ │ │ │ + smlabteq pc, ip, r5, r9 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ b39e0 <__cxa_atexit@plt+0xa7cd4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171827,28 +171827,28 @@ │ │ │ │ ldr r7, [pc, #20] @ b39e4 <__cxa_atexit@plt+0xa7cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x010f9598 │ │ │ │ + tsteq pc, r8, ror r5 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ strb r2, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ b3a18 <__cxa_atexit@plt+0xa7d0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, asr r5 @ │ │ │ │ + tsteq pc, r8, lsr r5 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ b3aa4 <__cxa_atexit@plt+0xa7d98> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -171876,15 +171876,15 @@ │ │ │ │ ldr r7, [pc, #20] @ b3aa8 <__cxa_atexit@plt+0xa7d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r9, [pc, -r4] │ │ │ │ + @ instruction: 0x010f94b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ @@ -171901,15 +171901,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ b3b0c <__cxa_atexit@plt+0xa7e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, ror #8 │ │ │ │ + tsteq pc, r4, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc b3bac <__cxa_atexit@plt+0xa7ea0> │ │ │ │ @@ -171952,15 +171952,15 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq pc, r4, asr r4 @ │ │ │ │ + tsteq pc, r4, lsr r4 @ │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b3c2c <__cxa_atexit@plt+0xa7f20> │ │ │ │ @@ -171976,15 +171976,15 @@ │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, r0, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b b35b4 <__cxa_atexit@plt+0xa78a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r9, [pc, -ip] │ │ │ │ + @ instruction: 0x010f93bc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ b3c98 <__cxa_atexit@plt+0xa7f8c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ @@ -172083,15 +172083,15 @@ │ │ │ │ orr r3, r3, r2 │ │ │ │ strb r3, [r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ b3de4 <__cxa_atexit@plt+0xa80d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, ip, r1, r9 @ │ │ │ │ + tsteq pc, ip, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov lr, r7 │ │ │ │ sub r7, r5, #60 @ 0x3c │ │ │ │ mov ip, fp │ │ │ │ mov r1, r9 │ │ │ │ @@ -172233,17 +172233,17 @@ │ │ │ │ ldr r0, [r2, #-8] │ │ │ │ ldr r7, [pc, #16] @ b403c <__cxa_atexit@plt+0xa8330> │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, lsl r0 │ │ │ │ + strdeq r0, [r0, -r4] │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - smlatteq r0, r0, pc, r0 @ │ │ │ │ + smlabteq r0, r0, pc, r0 @ │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ mov r8, fp │ │ │ │ cmp r7, #0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -172446,31 +172446,31 @@ │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [sp] │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r4, lsl r0 @ │ │ │ │ - tsteq pc, r0, lsl r0 @ │ │ │ │ - tsteq pc, r8, asr #30 │ │ │ │ + strdeq r8, [pc, -r4] │ │ │ │ + strdeq r8, [pc, -r0] │ │ │ │ + tsteq pc, r8, lsr #30 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsl sp │ │ │ │ andeq r1, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ - tsteq r0, r4, lsr #18 │ │ │ │ + smlatteq pc, r0, sp, r8 │ │ │ │ + tsteq r0, r4, lsl #18 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffb2b4 │ │ │ │ - tsteq pc, r0, lsr sp @ │ │ │ │ + tsteq pc, r0, lsl sp @ │ │ │ │ @ instruction: 0xfffc9858 │ │ │ │ @ instruction: 0xfffc979c │ │ │ │ ldrshteq r0, [ip], #94 @ 0x5e │ │ │ │ - tsteq r0, ip, lsr ip │ │ │ │ + tsteq r0, ip, lsl ip │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4448 <__cxa_atexit@plt+0xa873c> │ │ │ │ @@ -172500,17 +172500,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffb1b0 │ │ │ │ - tsteq pc, r8, lsr #24 │ │ │ │ + tsteq pc, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - tsteq r0, ip, ror fp │ │ │ │ + tsteq r0, ip, asr fp │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b44f4 <__cxa_atexit@plt+0xa87e8> │ │ │ │ ldr r3, [pc, #148] @ b4524 <__cxa_atexit@plt+0xa8818> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -172548,17 +172548,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq pc, ip, lsl #24 │ │ │ │ + smlatteq pc, ip, fp, r8 │ │ │ │ @ instruction: 0xffffd32c │ │ │ │ - @ instruction: 0x01000abc │ │ │ │ + @ instruction: 0x01000a9c │ │ │ │ andeq r6, r0, sl, lsr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4590 <__cxa_atexit@plt+0xa8884> │ │ │ │ @@ -172578,15 +172578,15 @@ │ │ │ │ addne r3, r3, #1 │ │ │ │ str r3, [r5], #-8 │ │ │ │ b b45ac <__cxa_atexit@plt+0xa88a0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffd28c │ │ │ │ - tsteq r0, ip, asr #20 │ │ │ │ + tsteq r0, ip, lsr #20 │ │ │ │ andeq sl, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b4670 <__cxa_atexit@plt+0xa8964> │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -172638,22 +172638,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq pc, r8, asr r9 @ │ │ │ │ + tsteq pc, r8, lsr r9 @ │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatbeq r0, r8, r2, r0 │ │ │ │ + smlabbeq r0, r8, r2, r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x010f89b4 │ │ │ │ + @ instruction: 0x010f8994 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ - ldrdeq r0, [r0, -r8] │ │ │ │ - tsteq r0, r4, lsr r9 │ │ │ │ + @ instruction: 0x010002b8 │ │ │ │ + tsteq r0, r4, lsl r9 │ │ │ │ andeq pc, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #76] @ b4718 <__cxa_atexit@plt+0xa8a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -172674,15 +172674,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r0, r0, r8, r0 │ │ │ │ + smlatbeq r0, r0, r8, r0 │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b4768 <__cxa_atexit@plt+0xa8a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -172693,24 +172693,24 @@ │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b4958 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r0, r4, ror r8 │ │ │ │ + tsteq r0, r4, asr r8 │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ b b4958 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ - tsteq r0, r0, asr r8 │ │ │ │ + tsteq r0, r0, lsr r8 │ │ │ │ andeq pc, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #76] @ b47fc <__cxa_atexit@plt+0xa8af0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -172731,15 +172731,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0, -ip] │ │ │ │ + @ instruction: 0x010007bc │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b484c <__cxa_atexit@plt+0xa8b40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -172750,24 +172750,24 @@ │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b4958 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01000790 │ │ │ │ + tsteq r0, r0, ror r7 │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ b b4958 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ - tsteq r0, ip, ror #14 │ │ │ │ + tsteq r0, ip, asr #14 │ │ │ │ andeq pc, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r9, [r5, #44] @ 0x2c │ │ │ │ str r8, [r5, #48] @ 0x30 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [pc, #76] @ b48e0 <__cxa_atexit@plt+0xa8bd4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -172788,15 +172788,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strdeq r0, [r0, -r8] │ │ │ │ + ldrdeq r0, [r0, -r8] │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ b4930 <__cxa_atexit@plt+0xa8c24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ @@ -172807,15 +172807,15 @@ │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b b4958 <__cxa_atexit@plt+0xa8c4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlatbeq r0, ip, r6, r0 │ │ │ │ + smlabbeq r0, ip, r6, r0 │ │ │ │ andeq r7, r0, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -172935,29 +172935,29 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ b4b40 <__cxa_atexit@plt+0xa8e34> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010f85b8 │ │ │ │ - smlabteq pc, r0, r5, r8 @ │ │ │ │ + @ instruction: 0x010f8598 │ │ │ │ + smlatbeq pc, r0, r5, r8 @ │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ - tsteq pc, r8, lsl r7 @ │ │ │ │ + strdeq r8, [pc, -r8] │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ - tsteq pc, ip, lsl #12 │ │ │ │ - tsteq pc, r4, lsl r6 @ │ │ │ │ + smlatteq pc, ip, r5, r8 │ │ │ │ + strdeq r8, [pc, -r4] │ │ │ │ muleq r0, r8, r8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ - @ instruction: 0x010f8694 │ │ │ │ - @ instruction: 0x010f869c │ │ │ │ + tsteq pc, r4, ror r6 @ │ │ │ │ + tsteq pc, ip, ror r6 @ │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r0, r4, ror r4 │ │ │ │ + tsteq r0, r4, asr r4 │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -172981,19 +172981,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b4bf8 <__cxa_atexit@plt+0xa8eec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq pc, r4, r4, r8 @ │ │ │ │ - smlatbeq pc, r8, r4, r8 @ │ │ │ │ + smlatbeq pc, r4, r4, r8 @ │ │ │ │ + smlabbeq pc, r8, r4, r8 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - smlatteq r0, r4, r3, r0 │ │ │ │ + smlabteq r0, r4, r3, r0 │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4c98 <__cxa_atexit@plt+0xa8f8c> │ │ │ │ ldr r3, [pc, #260] @ b4d20 <__cxa_atexit@plt+0xa9014> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173055,23 +173055,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b b4d08 <__cxa_atexit@plt+0xa8ffc> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010f83b0 │ │ │ │ - @ instruction: 0x010f8394 │ │ │ │ + @ instruction: 0x010f8390 │ │ │ │ + tsteq pc, r4, ror r3 @ │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - tsteq pc, r8, lsl #8 │ │ │ │ + smlatteq pc, r8, r3, r8 │ │ │ │ @ instruction: 0xffffc268 │ │ │ │ - ldrdeq r8, [pc, -r4] │ │ │ │ - smlatbeq r0, ip, r2, r0 │ │ │ │ + @ instruction: 0x010f83b4 │ │ │ │ + smlabbeq r0, ip, r2, r0 │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b4db4 <__cxa_atexit@plt+0xa90a8> │ │ │ │ @@ -173099,18 +173099,18 @@ │ │ │ │ strb r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq r8, [pc, -r0] │ │ │ │ + ldrdeq r8, [pc, -r0] │ │ │ │ @ instruction: 0xffffc150 │ │ │ │ - @ instruction: 0x010f82bc │ │ │ │ - tsteq r0, r0, lsl r2 │ │ │ │ + @ instruction: 0x010f829c │ │ │ │ + strdeq r0, [r0, -r0] │ │ │ │ andeq r3, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b4e04 <__cxa_atexit@plt+0xa90f8> │ │ │ │ ldr r3, [pc, #104] @ b4e58 <__cxa_atexit@plt+0xa914c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173138,15 +173138,15 @@ │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0x00000eb4 │ │ │ │ - smlabbeq r0, r0, r1, r0 │ │ │ │ + tsteq r0, r0, ror #2 │ │ │ │ andeq r3, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ mov lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -173199,15 +173199,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffc550 │ │ │ │ andeq r0, r0, r8, ror #27 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlabbeq r0, ip, r0, r0 │ │ │ │ + tsteq r0, ip, rrx │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173241,15 +173241,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffc49c │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq pc, pc, r4, ror #31 │ │ │ │ + rscseq pc, pc, r4, asr #31 │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b50ac <__cxa_atexit@plt+0xa93a0> │ │ │ │ ldr r3, [pc, #248] @ b5114 <__cxa_atexit@plt+0xa9408> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173314,18 +173314,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl ip │ │ │ │ - tsteq pc, r4, asr #32 │ │ │ │ + tsteq pc, r4, lsr #32 │ │ │ │ @ instruction: 0xffffbc80 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ - ldrhteq pc, [pc], #228 @ │ │ │ │ + smlalseq pc, pc, r4, lr @ │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -173362,15 +173362,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffbb70 │ │ │ │ andeq r0, r0, r4, lsr fp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, pc, r0, lsl #28 │ │ │ │ + rscseq pc, pc, r0, ror #27 │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173397,15 +173397,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffbad0 │ │ │ │ @ instruction: 0x00000ab4 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, pc, r4, ror sp @ │ │ │ │ + rscseq pc, pc, r4, asr sp @ │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173429,19 +173429,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b52f8 <__cxa_atexit@plt+0xa95ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq pc, r4, sp, r7 @ │ │ │ │ - smlatbeq pc, r8, sp, r7 @ │ │ │ │ + smlatbeq pc, r4, sp, r7 @ │ │ │ │ + smlabbeq pc, r8, sp, r7 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, pc, r4, ror #25 │ │ │ │ + rscseq pc, pc, r4, asr #25 │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b53ac <__cxa_atexit@plt+0xa96a0> │ │ │ │ ldr r3, [pc, #248] @ b5414 <__cxa_atexit@plt+0xa9708> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173506,18 +173506,18 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r9 │ │ │ │ - tsteq pc, r4, asr #26 │ │ │ │ + tsteq pc, r4, lsr #26 │ │ │ │ @ instruction: 0xffffb414 │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ - ldrhteq pc, [pc], #180 @ │ │ │ │ + smlalseq pc, pc, r4, fp @ │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -173554,15 +173554,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb304 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, pc, r0, lsl #22 │ │ │ │ + rscseq pc, pc, r0, ror #21 │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173588,15 +173588,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb26c │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq pc, pc, r8, ror sl @ │ │ │ │ + rscseq pc, pc, r8, asr sl @ │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -173620,19 +173620,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b55f4 <__cxa_atexit@plt+0xa98e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq pc, r8, sl, r7 @ │ │ │ │ - smlatbeq pc, ip, sl, r7 @ │ │ │ │ + smlatbeq pc, r8, sl, r7 @ │ │ │ │ + smlabbeq pc, ip, sl, r7 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, pc, r8, ror #19 │ │ │ │ + rscseq pc, pc, r8, asr #19 │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b562c <__cxa_atexit@plt+0xa9920> │ │ │ │ ldr r3, [pc, #180] @ b56cc <__cxa_atexit@plt+0xa99c0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173675,21 +173675,21 @@ │ │ │ │ ldr r6, [pc, #24] @ b56c8 <__cxa_atexit@plt+0xa99bc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r7, [pc, -r4] │ │ │ │ + @ instruction: 0x010f7ab4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ - smlatteq pc, r4, r9, r7 │ │ │ │ + smlatteq pc, r0, r9, r7 │ │ │ │ + smlabteq pc, r4, r9, r7 @ │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - rscseq pc, pc, r4, lsl #18 │ │ │ │ + rscseq pc, pc, r4, ror #17 │ │ │ │ andeq r7, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b578c <__cxa_atexit@plt+0xa9a80> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -173738,18 +173738,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffab14 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq pc, r4, lsl r9 @ │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ + strdeq r7, [pc, -r4] │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq pc, pc, r4, lsl r8 @ │ │ │ │ + ldrshteq pc, [pc], #116 @ │ │ │ │ andeq r6, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5834 <__cxa_atexit@plt+0xa9b28> │ │ │ │ @@ -173773,19 +173773,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b5858 <__cxa_atexit@plt+0xa9b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r8, ror #16 │ │ │ │ - tsteq pc, ip, asr #16 │ │ │ │ + tsteq pc, r8, asr #16 │ │ │ │ + tsteq pc, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, pc, r4, lsl #15 │ │ │ │ + rscseq pc, pc, r4, ror #14 │ │ │ │ andeq r6, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5890 <__cxa_atexit@plt+0xa9b84> │ │ │ │ ldr r3, [pc, #184] @ b5934 <__cxa_atexit@plt+0xa9c28> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173829,21 +173829,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r0, ror r8 @ │ │ │ │ + tsteq pc, r0, asr r8 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - @ instruction: 0x010f779c │ │ │ │ - smlabbeq pc, r0, r7, r7 @ │ │ │ │ + tsteq pc, ip, ror r7 @ │ │ │ │ + tsteq pc, r0, ror #14 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlalseq pc, pc, ip, r6 @ │ │ │ │ + rscseq pc, pc, ip, ror r6 @ │ │ │ │ andeq r6, r1, ip, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc b59f8 <__cxa_atexit@plt+0xa9cec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -173894,18 +173894,18 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa344 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq pc, r8, r6, r7 @ │ │ │ │ - smlabbeq pc, ip, r6, r7 @ │ │ │ │ + smlabbeq pc, r8, r6, r7 @ │ │ │ │ + tsteq pc, ip, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq pc, pc, r4, lsr #11 │ │ │ │ + rscseq pc, pc, r4, lsl #11 │ │ │ │ andeq r8, r5, lr, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5aa0 <__cxa_atexit@plt+0xa9d94> │ │ │ │ @@ -173928,19 +173928,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b5ac4 <__cxa_atexit@plt+0xa9db8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ - ldrdeq r7, [pc, -ip] │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ + @ instruction: 0x010f75bc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq pc, pc, r8, lsl r5 @ │ │ │ │ + ldrshteq pc, [pc], #72 @ │ │ │ │ andeq fp, r5, lr, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b5b64 <__cxa_atexit@plt+0xa9e58> │ │ │ │ ldr r3, [pc, #204] @ b5bb4 <__cxa_atexit@plt+0xa9ea8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -173992,19 +173992,19 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x010f7594 │ │ │ │ + tsteq pc, r4, ror r5 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffff9c38 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq pc, pc, r8, lsl r4 @ │ │ │ │ + ldrshteq pc, [pc], #56 @ │ │ │ │ andeq fp, r5, lr, asr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b5c40 <__cxa_atexit@plt+0xa9f34> │ │ │ │ @@ -174031,29 +174031,29 @@ │ │ │ │ str sl, [r5, #44] @ 0x2c │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffff9b58 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, pc, ip, lsl #7 │ │ │ │ + rscseq pc, pc, ip, ror #6 │ │ │ │ andeq r6, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ b5c88 <__cxa_atexit@plt+0xa9f7c> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-4]! │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, pc, r4, asr r3 @ │ │ │ │ + rscseq pc, pc, r4, lsr r3 @ │ │ │ │ andeq r7, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, #28] @ b5cc8 <__cxa_atexit@plt+0xa9fbc> │ │ │ │ ldr r9, [r5, #44] @ 0x2c │ │ │ │ @@ -174061,27 +174061,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-4]! │ │ │ │ ldr r8, [r5, #48] @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, pc, r4, lsl r3 @ │ │ │ │ + ldrshteq pc, [pc], #36 @ │ │ │ │ andeq pc, r1, ip, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ b5cf8 <__cxa_atexit@plt+0xa9fec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 11ce10 <__cxa_atexit@plt+0x111104> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, pc, r4, ror #5 │ │ │ │ + rscseq pc, pc, r4, asr #5 │ │ │ │ andeq r7, r0, sl, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq b5d40 <__cxa_atexit@plt+0xaa034> │ │ │ │ cmp r7, #0 │ │ │ │ beq b5d5c <__cxa_atexit@plt+0xaa050> │ │ │ │ @@ -174123,15 +174123,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - smlabbeq pc, ip, r2, r7 @ │ │ │ │ + tsteq pc, ip, ror #4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -174159,17 +174159,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r0, ror r2 @ │ │ │ │ + tsteq pc, r0, asr r2 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq pc, r0, ror #4 │ │ │ │ + tsteq pc, r0, asr #4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ @@ -174214,16 +174214,16 @@ │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [pc, -r8] │ │ │ │ - @ instruction: 0x010f7198 │ │ │ │ + ldrdeq r7, [pc, -r8] │ │ │ │ + tsteq pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, sl, lsr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ ldr r9, [r5, #32] │ │ │ │ @@ -174238,29 +174238,29 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, pc, r0, asr r0 @ │ │ │ │ + rscseq pc, pc, r0, lsr r0 @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5fe4 <__cxa_atexit@plt+0xaa2d8> │ │ │ │ - rscseq pc, pc, r4, lsr r0 @ │ │ │ │ + rscseq pc, pc, r4, lsl r0 @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5fe4 <__cxa_atexit@plt+0xaa2d8> │ │ │ │ - rscseq pc, pc, r8, lsl r0 @ │ │ │ │ + ldrshteq lr, [pc], #248 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b b5fe4 <__cxa_atexit@plt+0xaa2d8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -174386,30 +174386,30 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #24] @ b61ec <__cxa_atexit@plt+0xaa4e0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq pc, ip, asr #30 │ │ │ │ - tsteq pc, r0, asr pc @ │ │ │ │ + tsteq pc, ip, lsr #30 │ │ │ │ + tsteq pc, r0, lsr pc @ │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - smlabteq pc, r8, lr, r6 @ │ │ │ │ + smlatbeq pc, r8, lr, r6 @ │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ - tsteq pc, r8, lsr #32 │ │ │ │ + mrseq r7, CPSR │ │ │ │ + tsteq pc, r8 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ muleq r0, r8, lr │ │ │ │ - smlatbeq pc, r4, pc, r6 @ │ │ │ │ - smlatbeq pc, ip, pc, r6 @ │ │ │ │ + smlabbeq pc, r4, pc, r6 @ │ │ │ │ + smlabbeq pc, ip, pc, r6 @ │ │ │ │ @ instruction: 0x00000bb4 │ │ │ │ - rscseq lr, pc, r4, asr #27 │ │ │ │ + rscseq lr, pc, r4, lsr #27 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174433,19 +174433,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b62a8 <__cxa_atexit@plt+0xaa59c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq pc, r4, lsl lr @ │ │ │ │ - strdeq r6, [pc, -r8] │ │ │ │ + strdeq r6, [pc, -r4] │ │ │ │ + ldrdeq r6, [pc, -r8] │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, pc, r4, lsr sp @ │ │ │ │ + rscseq lr, pc, r4, lsl sp @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6368 <__cxa_atexit@plt+0xaa65c> │ │ │ │ ldr r3, [pc, #336] @ b641c <__cxa_atexit@plt+0xaa710> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174525,25 +174525,25 @@ │ │ │ │ ldr r6, [pc, #56] @ b6430 <__cxa_atexit@plt+0xaa724> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r6, [pc, -r4] │ │ │ │ - @ instruction: 0x010f6cb8 │ │ │ │ + @ instruction: 0x010f6cb4 │ │ │ │ + @ instruction: 0x010f6c98 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - tsteq pc, r0, asr #26 │ │ │ │ + tsteq pc, r0, lsr #26 │ │ │ │ @ instruction: 0xffffd288 │ │ │ │ - tsteq pc, r8, lsl sp @ │ │ │ │ + strdeq r6, [pc, -r8] │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq lr, pc, ip, lsr #23 │ │ │ │ + rscseq lr, pc, ip, lsl #23 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -174582,20 +174582,20 @@ │ │ │ │ ldr r6, [pc, #36] @ b6500 <__cxa_atexit@plt+0xaa7f4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r6, [pc, -r8] │ │ │ │ + @ instruction: 0x010f6bb8 │ │ │ │ @ instruction: 0xffffd120 │ │ │ │ - @ instruction: 0x010f6bb0 │ │ │ │ + @ instruction: 0x010f6b90 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrsbteq lr, [pc], #172 │ │ │ │ + ldrhteq lr, [pc], #172 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174627,19 +174627,19 @@ │ │ │ │ ldr r3, [pc, #32] @ b65b0 <__cxa_atexit@plt+0xaa8a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffd06c │ │ │ │ - tsteq pc, r4, lsr #22 │ │ │ │ - tsteq pc, r8, lsl #22 │ │ │ │ + tsteq pc, r4, lsl #22 │ │ │ │ + smlatteq pc, r8, sl, r6 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq lr, pc, ip, lsr #20 │ │ │ │ + rscseq lr, pc, ip, lsl #20 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6668 <__cxa_atexit@plt+0xaa95c> │ │ │ │ ldr r3, [pc, #220] @ b66b0 <__cxa_atexit@plt+0xaa9a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174697,15 +174697,15 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffd4e0 │ │ │ │ - rscseq lr, pc, r4, lsr #18 │ │ │ │ + rscseq lr, pc, r4, lsl #18 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r5 │ │ │ │ @@ -174742,15 +174742,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffd3fc │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, pc, r0, ror r8 @ │ │ │ │ + rscseq lr, pc, r0, asr r8 @ │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174777,15 +174777,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffd360 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq lr, pc, r4, ror #15 │ │ │ │ + rscseq lr, pc, r4, asr #15 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -174809,19 +174809,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b6888 <__cxa_atexit@plt+0xaab7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq pc, r0, lsr r8 @ │ │ │ │ - tsteq pc, r4, lsl r8 @ │ │ │ │ + tsteq pc, r0, lsl r8 @ │ │ │ │ + strdeq r6, [pc, -r4] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, pc, r4, asr r7 @ │ │ │ │ + rscseq lr, pc, r4, lsr r7 @ │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6928 <__cxa_atexit@plt+0xaac1c> │ │ │ │ ldr r3, [pc, #372] @ b6a20 <__cxa_atexit@plt+0xaad14> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -174911,23 +174911,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, r8, asr r6 @ │ │ │ │ + tsteq pc, r8, lsr r6 @ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xffffcad4 │ │ │ │ - rscseq lr, pc, ip, lsr #11 │ │ │ │ + rscseq lr, pc, ip, lsl #11 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -174957,15 +174957,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffc94c │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, pc, r4, lsl r5 @ │ │ │ │ + ldrshteq lr, [pc], #68 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175028,15 +175028,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [pc], #56 │ │ │ │ + ldrsbteq lr, [pc], #56 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r2, #12]! │ │ │ │ @@ -175061,19 +175061,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b6c78 <__cxa_atexit@plt+0xaaf6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq pc, r4, asr #8 │ │ │ │ - tsteq pc, r8, lsr #8 │ │ │ │ + tsteq pc, r4, lsr #8 │ │ │ │ + tsteq pc, r8, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq lr, pc, r4, ror #6 │ │ │ │ + rscseq lr, pc, r4, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b6d0c <__cxa_atexit@plt+0xab000> │ │ │ │ ldr r3, [pc, #260] @ b6da0 <__cxa_atexit@plt+0xab094> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175137,20 +175137,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldrdeq r6, [pc, -r0] │ │ │ │ + @ instruction: 0x010f62b0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ - rscseq lr, pc, r0, lsr r2 @ │ │ │ │ + rscseq lr, pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -175178,15 +175178,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffc05c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, pc, r0, lsr #3 │ │ │ │ + rscseq lr, pc, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b6e8c <__cxa_atexit@plt+0xab180> │ │ │ │ @@ -175239,15 +175239,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, pc, ip, lsr #1 │ │ │ │ + rscseq lr, pc, ip, lsl #1 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175270,19 +175270,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b6fbc <__cxa_atexit@plt+0xab2b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r6, [pc, -ip] │ │ │ │ - smlatteq pc, r0, r0, r6 │ │ │ │ + ldrdeq r6, [pc, -ip] │ │ │ │ + smlabteq pc, r0, r0, r6 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq lr, pc, r0, lsr #32 │ │ │ │ + rscseq lr, pc, r0 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7080 <__cxa_atexit@plt+0xab374> │ │ │ │ ldr r3, [pc, #340] @ b7134 <__cxa_atexit@plt+0xab428> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175363,25 +175363,25 @@ │ │ │ │ ldr r6, [pc, #56] @ b7148 <__cxa_atexit@plt+0xab43c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq pc, r0, pc, r5 @ │ │ │ │ - smlatbeq pc, r4, pc, r5 @ │ │ │ │ + smlatbeq pc, r0, pc, r5 @ │ │ │ │ + smlabbeq pc, r4, pc, r5 @ │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - tsteq pc, ip, lsr #32 │ │ │ │ + tsteq pc, ip │ │ │ │ @ instruction: 0xffffb270 │ │ │ │ - tsteq pc, r4 │ │ │ │ + smlatteq pc, r4, pc, r5 @ │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - smlalseq sp, pc, r4, lr @ │ │ │ │ + rscseq sp, pc, r4, ror lr @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -175421,20 +175421,20 @@ │ │ │ │ ldr r6, [pc, #36] @ b721c <__cxa_atexit@plt+0xab510> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq pc, r0, lr, r5 @ │ │ │ │ + smlatbeq pc, r0, lr, r5 @ │ │ │ │ @ instruction: 0xffffb104 │ │ │ │ - @ instruction: 0x010f5e98 │ │ │ │ + tsteq pc, r8, ror lr @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sp, pc, r0, asr #27 │ │ │ │ + rscseq sp, pc, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175467,19 +175467,19 @@ │ │ │ │ ldr r3, [pc, #32] @ b72d0 <__cxa_atexit@plt+0xab5c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb054 │ │ │ │ - strdeq r5, [pc, -ip] │ │ │ │ - smlatteq pc, r0, sp, r5 │ │ │ │ + ldrdeq r5, [pc, -ip] │ │ │ │ + smlabteq pc, r0, sp, r5 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq sp, pc, ip, lsl #26 │ │ │ │ + rscseq sp, pc, ip, ror #25 │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7308 <__cxa_atexit@plt+0xab5fc> │ │ │ │ ldr r3, [pc, #168] @ b739c <__cxa_atexit@plt+0xab690> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175522,18 +175522,18 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq pc, r8, lsr #26 │ │ │ │ - tsteq pc, ip, lsl #26 │ │ │ │ + tsteq pc, r8, lsl #26 │ │ │ │ + smlatteq pc, ip, ip, r5 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - rscseq sp, pc, r4, lsr ip @ │ │ │ │ + rscseq sp, pc, r4, lsl ip @ │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r1, r5 │ │ │ │ @@ -175598,18 +175598,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffb780 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r8, lsl ip @ │ │ │ │ - strdeq r5, [pc, -ip] │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ + ldrdeq r5, [pc, -ip] │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rscseq sp, pc, r4, lsl #22 │ │ │ │ + rscseq sp, pc, r4, ror #21 │ │ │ │ andeq r3, r0, r9, ror #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp sl, r2 │ │ │ │ bcc b7594 <__cxa_atexit@plt+0xab888> │ │ │ │ @@ -175665,18 +175665,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffb680 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - tsteq pc, ip, lsl #22 │ │ │ │ - strdeq r5, [pc, -r0] │ │ │ │ + smlatteq pc, ip, sl, r5 │ │ │ │ + ldrdeq r5, [pc, -r0] │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrshteq sp, [pc], #152 │ │ │ │ + ldrsbteq sp, [pc], #152 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b764c <__cxa_atexit@plt+0xab940> │ │ │ │ @@ -175699,19 +175699,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b7670 <__cxa_atexit@plt+0xab964> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - tsteq pc, r0, lsr sl @ │ │ │ │ + tsteq pc, ip, lsr #20 │ │ │ │ + tsteq pc, r0, lsl sl @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq sp, pc, ip, ror #18 │ │ │ │ + rscseq sp, pc, ip, asr #18 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7738 <__cxa_atexit@plt+0xaba2c> │ │ │ │ ldr r3, [pc, #252] @ b7790 <__cxa_atexit@plt+0xaba84> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175778,15 +175778,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffffb11c │ │ │ │ @ instruction: 0xffffb3c4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq sp, pc, r0, asr #16 │ │ │ │ + rscseq sp, pc, r0, lsr #16 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -175834,15 +175834,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffb010 │ │ │ │ @ instruction: 0xffffb2b8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, pc, r0, ror #14 │ │ │ │ + rscseq sp, pc, r0, asr #14 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -175882,15 +175882,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffaf54 │ │ │ │ @ instruction: 0xffffb1f8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq sp, pc, r0, lsr #13 │ │ │ │ + rscseq sp, pc, r0, lsl #13 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -175914,19 +175914,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b79cc <__cxa_atexit@plt+0xabcc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r5, [pc, -r0] │ │ │ │ - ldrdeq r5, [pc, -r4] │ │ │ │ + ldrdeq r5, [pc, -r0] │ │ │ │ + @ instruction: 0x010f56b4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq sp, pc, r0, lsl r6 @ │ │ │ │ + ldrshteq sp, [pc], #80 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7a04 <__cxa_atexit@plt+0xabcf8> │ │ │ │ ldr r3, [pc, #176] @ b7aa0 <__cxa_atexit@plt+0xabd94> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -175968,21 +175968,21 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r0, lsl #14 │ │ │ │ + smlatteq pc, r0, r6, r5 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq pc, ip, lsr #12 │ │ │ │ - tsteq pc, r0, lsl r6 @ │ │ │ │ + tsteq pc, ip, lsl #12 │ │ │ │ + strdeq r5, [pc, -r0] │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ - rscseq sp, pc, r0, lsr r5 @ │ │ │ │ + rscseq sp, pc, r0, lsl r5 @ │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176044,18 +176044,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa5bc │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq pc, r8, lsl r5 @ │ │ │ │ - strdeq r5, [pc, -ip] │ │ │ │ + strdeq r5, [pc, -r8] │ │ │ │ + ldrdeq r5, [pc, -ip] │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq sp, pc, ip, lsl #8 │ │ │ │ + rscseq sp, pc, ip, ror #7 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b7c7c <__cxa_atexit@plt+0xabf70> │ │ │ │ ldr lr, [pc, #188] @ b7cb4 <__cxa_atexit@plt+0xabfa8> │ │ │ │ @@ -176106,18 +176106,18 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffa4c0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - tsteq pc, r0, lsr #8 │ │ │ │ - tsteq pc, r4, lsl #8 │ │ │ │ + tsteq pc, r0, lsl #8 │ │ │ │ + smlatteq pc, r4, r3, r5 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq sp, pc, r4, lsl r3 @ │ │ │ │ + ldrshteq sp, [pc], #36 │ │ │ │ andeq r1, r0, r8, lsl #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b7d30 <__cxa_atexit@plt+0xac024> │ │ │ │ @@ -176140,19 +176140,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #28] @ b7d54 <__cxa_atexit@plt+0xac048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq pc, r8, ror #6 │ │ │ │ - tsteq pc, ip, asr #6 │ │ │ │ + tsteq pc, r8, asr #6 │ │ │ │ + tsteq pc, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq sp, pc, r8, lsl #5 │ │ │ │ + rscseq sp, pc, r8, ror #4 │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b7e1c <__cxa_atexit@plt+0xac110> │ │ │ │ ldr r3, [pc, #252] @ b7e74 <__cxa_atexit@plt+0xac168> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -176219,15 +176219,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xffff9f74 │ │ │ │ @ instruction: 0xffffa21c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq sp, pc, ip, asr r1 @ │ │ │ │ + rscseq sp, pc, ip, lsr r1 @ │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ @@ -176275,15 +176275,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffff9e68 │ │ │ │ @ instruction: 0xffffa110 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, pc, ip, ror r0 @ │ │ │ │ + rscseq sp, pc, ip, asr r0 @ │ │ │ │ andeq r1, r0, r8, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -176373,15 +176373,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - tsteq pc, r4, ror #30 │ │ │ │ + tsteq pc, r4, asr #30 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -176408,17 +176408,17 @@ │ │ │ │ ldr r3, [pc, #28] @ b8180 <__cxa_atexit@plt+0xac474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r8, asr #30 │ │ │ │ + tsteq pc, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq pc, r8, lsr pc @ │ │ │ │ + tsteq pc, r8, lsl pc @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, #0 │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -176462,28 +176462,28 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r2 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [pc, -r8] │ │ │ │ - tsteq pc, r8, ror lr @ │ │ │ │ + @ instruction: 0x010f4db8 │ │ │ │ + tsteq pc, r8, asr lr @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [pc], #220 │ │ │ │ + smlalseq ip, pc, ip, sp @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc b82e4 <__cxa_atexit@plt+0xac5d8> │ │ │ │ ldr r7, [pc, #76] @ b82f4 <__cxa_atexit@plt+0xac5e8> │ │ │ │ @@ -176505,16 +176505,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ b82fc <__cxa_atexit@plt+0xac5f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq ip, pc, r0, ror sp @ │ │ │ │ - rscseq ip, pc, r4, asr #26 │ │ │ │ + rscseq ip, pc, r0, asr sp @ │ │ │ │ + rscseq ip, pc, r4, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ b8328 <__cxa_atexit@plt+0xac61c> │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -176538,15 +176538,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ b8384 <__cxa_atexit@plt+0xac678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r4, [pc, -ip] │ │ │ │ + ldrdeq r4, [pc, -ip] │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176564,15 +176564,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ b83ec <__cxa_atexit@plt+0xac6e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatbeq pc, r8, fp, r4 @ │ │ │ │ + smlabbeq pc, r8, fp, r4 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -176589,16 +176589,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b8450 <__cxa_atexit@plt+0xac744> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [pc, -ip] │ │ │ │ - rscseq ip, pc, r0, lsr #24 │ │ │ │ + @ instruction: 0x010f4cbc │ │ │ │ + rscseq ip, pc, r0, lsl #24 │ │ │ │ rscseq ip, fp, r3, asr r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -176656,18 +176656,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, ip, lsl #22 │ │ │ │ - tsteq pc, r8, asr fp @ │ │ │ │ - tsteq pc, ip, ror sl @ │ │ │ │ - strdeq r4, [pc, -r8] │ │ │ │ + smlatteq pc, ip, sl, r4 │ │ │ │ + tsteq pc, r8, lsr fp @ │ │ │ │ + tsteq pc, ip, asr sl @ │ │ │ │ + ldrdeq r4, [pc, -r8] │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc b85f4 <__cxa_atexit@plt+0xac8e8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -176699,18 +176699,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, ip, asr #20 │ │ │ │ - smlabbeq pc, r4, sl, r4 @ │ │ │ │ - smlatbeq pc, r8, r9, r4 @ │ │ │ │ - tsteq pc, r4, lsr #20 │ │ │ │ + tsteq pc, ip, lsr #20 │ │ │ │ + tsteq pc, r4, ror #20 │ │ │ │ + smlabbeq pc, r8, r9, r4 @ │ │ │ │ + tsteq pc, r4, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc b86d0 <__cxa_atexit@plt+0xac9c4> │ │ │ │ ldr r7, [pc, #196] @ b86f8 <__cxa_atexit@plt+0xac9ec> │ │ │ │ @@ -176761,18 +176761,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlalseq ip, pc, r0, r9 @ │ │ │ │ - tsteq pc, r4, lsr #18 │ │ │ │ - @ instruction: 0x010f4a94 │ │ │ │ - @ instruction: 0x010f49b8 │ │ │ │ + rscseq ip, pc, r0, ror r9 @ │ │ │ │ + tsteq pc, r4, lsl #18 │ │ │ │ + tsteq pc, r4, ror sl @ │ │ │ │ + @ instruction: 0x010f4998 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -176802,17 +176802,17 @@ │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r1, r7, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r8, asr #16 │ │ │ │ - @ instruction: 0x010f49b8 │ │ │ │ - ldrdeq r4, [pc, -ip] │ │ │ │ + tsteq pc, r8, lsr #16 │ │ │ │ + @ instruction: 0x010f4998 │ │ │ │ + @ instruction: 0x010f48bc │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc b87f4 <__cxa_atexit@plt+0xacae8> │ │ │ │ ldm r5, {r7, lr} │ │ │ │ @@ -176829,16 +176829,16 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ b8810 <__cxa_atexit@plt+0xacb04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [pc, -r4] │ │ │ │ - rscseq ip, pc, r8, ror #16 │ │ │ │ + @ instruction: 0x010f47b4 │ │ │ │ + rscseq ip, pc, r8, asr #16 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -176860,16 +176860,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ b888c <__cxa_atexit@plt+0xacb80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, ror #14 │ │ │ │ - rscseq ip, pc, ip, ror #15 │ │ │ │ + tsteq pc, ip, asr #14 │ │ │ │ + rscseq ip, pc, ip, asr #15 │ │ │ │ ldrb r1, [r5, #20] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc b8900 <__cxa_atexit@plt+0xacbf4> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ lsl r2, r0, #1 │ │ │ │ @@ -176892,19 +176892,19 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r7, [pc, #16] @ b8908 <__cxa_atexit@plt+0xacbfc> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr #16 │ │ │ │ + tsteq pc, r4, lsl #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rscseq ip, pc, r0, asr r7 @ │ │ │ │ + rscseq ip, pc, r0, lsr r7 @ │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldrb r1, [r5, #8] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8980 <__cxa_atexit@plt+0xacc74> │ │ │ │ @@ -176927,17 +176927,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ str r1, [r5, #20] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r4, r7, r4 @ │ │ │ │ + smlabbeq pc, r4, r7, r4 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq ip, [pc], #96 │ │ │ │ + ldrhteq ip, [pc], #96 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r7, r9 │ │ │ │ bcc b8a6c <__cxa_atexit@plt+0xacd60> │ │ │ │ @@ -176996,15 +176996,15 @@ │ │ │ │ str r6, [r5, #16] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r5, #24] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f45b4 │ │ │ │ + @ instruction: 0x010f4594 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8adc <__cxa_atexit@plt+0xacdd0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r2, [pc, #28] @ b8ae4 <__cxa_atexit@plt+0xacdd8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -177014,15 +177014,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rscseq ip, pc, r8, ror r5 @ │ │ │ │ + rscseq ip, pc, r8, asr r5 @ │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8b2c <__cxa_atexit@plt+0xace20> │ │ │ │ ldr r2, [pc, #40] @ b8b3c <__cxa_atexit@plt+0xace30> │ │ │ │ @@ -177034,15 +177034,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq ip, pc, ip, lsr #10 │ │ │ │ + rscseq ip, pc, ip, lsl #10 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ mov r1, r3 │ │ │ │ @@ -177131,23 +177131,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #4]! │ │ │ │ str r3, [r5, #20] │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, lsr r5 @ │ │ │ │ - @ instruction: 0x010f4494 │ │ │ │ - rscseq ip, pc, r8, asr #7 │ │ │ │ + tsteq pc, r4, lsl r5 @ │ │ │ │ + tsteq pc, r4, ror r4 @ │ │ │ │ + rscseq ip, pc, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - smlatbeq pc, ip, r4, r4 @ │ │ │ │ - @ instruction: 0x010f439c │ │ │ │ - strdeq r4, [pc, -r8] │ │ │ │ + smlabbeq pc, ip, r4, r4 @ │ │ │ │ + tsteq pc, ip, ror r3 @ │ │ │ │ + ldrdeq r4, [pc, -r8] │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rscseq ip, pc, r4, lsl #7 │ │ │ │ + rscseq ip, pc, r4, ror #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc b8d3c <__cxa_atexit@plt+0xad030> │ │ │ │ and r2, sl, #3 │ │ │ │ @@ -177165,18 +177165,18 @@ │ │ │ │ ldr r7, [pc, #20] @ b8d4c <__cxa_atexit@plt+0xad040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ b8d50 <__cxa_atexit@plt+0xad044> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r8, r3, r4 │ │ │ │ - rscseq ip, pc, r8, lsr r3 @ │ │ │ │ + smlabteq pc, r8, r3, r4 @ │ │ │ │ + rscseq ip, pc, r8, lsl r3 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq ip, pc, r4, lsl r3 @ │ │ │ │ + ldrshteq ip, [pc], #36 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -177255,32 +177255,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #0 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - smlatbeq pc, r8, r1, r4 @ │ │ │ │ + smlabbeq pc, r8, r1, r4 @ │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - strdeq r4, [pc, -r0] │ │ │ │ + ldrdeq r4, [pc, -r0] │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, pc, ip, ror r1 @ │ │ │ │ + rscseq ip, pc, ip, asr r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc b8f88 <__cxa_atexit@plt+0xad27c> │ │ │ │ ldr r3, [pc, #144] @ b8fac <__cxa_atexit@plt+0xad2a0> │ │ │ │ @@ -177318,19 +177318,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ b8fb4 <__cxa_atexit@plt+0xad2a8> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0x010f419c │ │ │ │ - ldrsbteq ip, [pc], #8 │ │ │ │ - ldrshteq ip, [pc], #4 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ + tsteq pc, ip, ror r1 @ │ │ │ │ ldrhteq ip, [pc], #8 │ │ │ │ + ldrsbteq ip, [pc], #4 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + smlalseq ip, pc, r8, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, r2, #4 │ │ │ │ @@ -177352,16 +177352,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ b903c <__cxa_atexit@plt+0xad330> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mrseq r4, (UNDEF: 31) │ │ │ │ - rscseq ip, pc, ip, asr #32 │ │ │ │ + smlatteq pc, r0, r0, r4 │ │ │ │ + rscseq ip, pc, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc b9094 <__cxa_atexit@plt+0xad388> │ │ │ │ mov r0, r4 │ │ │ │ @@ -177377,25 +177377,25 @@ │ │ │ │ ldr r8, [pc, #24] @ b90a0 <__cxa_atexit@plt+0xad394> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, ip, lr, r3 @ │ │ │ │ + tsteq pc, ip, ror #28 │ │ │ │ ldrshteq fp, [fp], #147 @ 0x93 │ │ │ │ - rscseq fp, pc, r4, ror #31 │ │ │ │ + rscseq fp, pc, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [pc, #4] @ b90c0 <__cxa_atexit@plt+0xad3b4> │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - ldrsbteq fp, [pc], #244 │ │ │ │ - rscseq fp, pc, r4, asr #31 │ │ │ │ + ldrhteq fp, [pc], #244 │ │ │ │ + rscseq fp, pc, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b9104 <__cxa_atexit@plt+0xad3f8> │ │ │ │ @@ -177409,15 +177409,15 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ rscseq fp, fp, r3, lsl #19 │ │ │ │ - rscseq fp, pc, ip, ror #30 │ │ │ │ + rscseq fp, pc, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc b9158 <__cxa_atexit@plt+0xad44c> │ │ │ │ @@ -177429,15 +177429,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rscseq fp, pc, ip, lsl pc @ │ │ │ │ + ldrshteq fp, [pc], #236 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc b91d0 <__cxa_atexit@plt+0xad4c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -177461,18 +177461,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr #26 │ │ │ │ + tsteq pc, ip, lsr #26 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rscseq fp, fp, r2, asr #17 │ │ │ │ - rscseq fp, pc, ip, lsl #29 │ │ │ │ + rscseq fp, pc, ip, ror #28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -177493,15 +177493,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ b926c <__cxa_atexit@plt+0xad560> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq fp, pc, r0, asr #28 │ │ │ │ + rscseq fp, pc, r0, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne b9294 <__cxa_atexit@plt+0xad588> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -177528,15 +177528,15 @@ │ │ │ │ ldr r8, [pc, #24] @ b92fc <__cxa_atexit@plt+0xad5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr ip @ │ │ │ │ + tsteq pc, r0, lsl ip @ │ │ │ │ rscseq fp, fp, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc b9350 <__cxa_atexit@plt+0xad644> │ │ │ │ mov r0, r4 │ │ │ │ @@ -177552,15 +177552,15 @@ │ │ │ │ ldr r8, [pc, #24] @ b935c <__cxa_atexit@plt+0xad650> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [pc, -r0] │ │ │ │ + @ instruction: 0x010f3bb0 │ │ │ │ rscseq fp, fp, r6, lsr #14 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b93c0 <__cxa_atexit@plt+0xad6b4> │ │ │ │ @@ -177585,16 +177585,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr fp @ │ │ │ │ - smlatbeq pc, ip, ip, r3 @ │ │ │ │ + tsteq pc, ip, lsr fp @ │ │ │ │ + smlabbeq pc, ip, ip, r3 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b9444 <__cxa_atexit@plt+0xad738> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177618,16 +177618,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [pc, -r8] │ │ │ │ - tsteq pc, r8, lsr #24 │ │ │ │ + @ instruction: 0x010f3ab8 │ │ │ │ + tsteq pc, r8, lsl #24 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc b94c8 <__cxa_atexit@plt+0xad7bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -177651,17 +177651,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr sl @ │ │ │ │ - smlatbeq pc, r4, fp, r3 @ │ │ │ │ - ldrsbteq fp, [pc], #180 │ │ │ │ + tsteq pc, r4, lsr sl @ │ │ │ │ + smlabbeq pc, r4, fp, r3 @ │ │ │ │ + ldrhteq fp, [pc], #180 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc b954c <__cxa_atexit@plt+0xad840> │ │ │ │ ldr r3, [pc, #68] @ b9554 <__cxa_atexit@plt+0xad848> │ │ │ │ @@ -177680,15 +177680,15 @@ │ │ │ │ b b9564 <__cxa_atexit@plt+0xad858> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq fp, pc, ip, ror #22 │ │ │ │ + rscseq fp, pc, ip, asr #22 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #28 │ │ │ │ mov r9, r7 │ │ │ │ cmp sl, ip │ │ │ │ bcc b9744 <__cxa_atexit@plt+0xada38> │ │ │ │ @@ -177819,24 +177819,24 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0x010f399c │ │ │ │ - smlabteq pc, r0, r8, r3 @ │ │ │ │ - tsteq pc, ip, lsr r9 @ │ │ │ │ - smlabbeq pc, r0, sl, r3 @ │ │ │ │ - smlatbeq pc, r4, r9, r3 @ │ │ │ │ - tsteq pc, r0, lsr #20 │ │ │ │ - tsteq pc, r4, asr #20 │ │ │ │ - smlatteq pc, ip, r7, r3 │ │ │ │ - tsteq pc, r8, lsr r9 @ │ │ │ │ - rscseq fp, pc, ip, lsl r9 @ │ │ │ │ + tsteq pc, ip, ror r9 @ │ │ │ │ + smlatbeq pc, r0, r8, r3 @ │ │ │ │ + tsteq pc, ip, lsl r9 @ │ │ │ │ + tsteq pc, r0, ror #20 │ │ │ │ + smlabbeq pc, r4, r9, r3 @ │ │ │ │ + tsteq pc, r0, lsl #20 │ │ │ │ + tsteq pc, r4, lsr #20 │ │ │ │ + smlabteq pc, ip, r7, r3 @ │ │ │ │ + tsteq pc, r8, lsl r9 @ │ │ │ │ + ldrshteq fp, [pc], #140 │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b983c <__cxa_atexit@plt+0xadb30> │ │ │ │ @@ -177868,18 +177868,18 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r6, r3 │ │ │ │ b b9860 <__cxa_atexit@plt+0xadb54> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r3, [pc, -ip] │ │ │ │ - tsteq pc, r0, ror r7 @ │ │ │ │ - tsteq pc, ip, lsr r8 @ │ │ │ │ - rscseq fp, pc, r0, ror r8 @ │ │ │ │ + ldrdeq r3, [pc, -ip] │ │ │ │ + tsteq pc, r0, asr r7 @ │ │ │ │ + tsteq pc, ip, lsl r8 @ │ │ │ │ + rscseq fp, pc, r0, asr r8 @ │ │ │ │ andeq r0, r0, r7, ror #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc b98f8 <__cxa_atexit@plt+0xadbec> │ │ │ │ @@ -177921,15 +177921,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq fp, pc, r8, lsr #15 │ │ │ │ + rscseq fp, pc, r8, lsl #15 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ and r3, r3, #224 @ 0xe0 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ bne b9a08 <__cxa_atexit@plt+0xadcfc> │ │ │ │ ldr r7, [pc, #268] @ b9a4c <__cxa_atexit@plt+0xadd40> │ │ │ │ @@ -178000,18 +178000,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0x000007bc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq pc, r0, lsr r6 @ │ │ │ │ - smlatbeq pc, r4, r5, r3 @ │ │ │ │ - tsteq pc, r4, asr #12 │ │ │ │ - rscseq fp, pc, r0, ror #12 │ │ │ │ + tsteq pc, r0, lsl r6 @ │ │ │ │ + smlabbeq pc, r4, r5, r3 @ │ │ │ │ + tsteq pc, r4, lsr #12 │ │ │ │ + rscseq fp, pc, r0, asr #12 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9a88 <__cxa_atexit@plt+0xadd7c> │ │ │ │ mov r7, fp │ │ │ │ @@ -178063,15 +178063,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ muleq r0, ip, r2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq fp, pc, r0, ror r5 @ │ │ │ │ + rscseq fp, pc, r0, asr r5 @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9b88 <__cxa_atexit@plt+0xade7c> │ │ │ │ ldr r7, [pc, #120] @ b9bec <__cxa_atexit@plt+0xadee0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -178102,15 +178102,15 @@ │ │ │ │ b b9f70 <__cxa_atexit@plt+0xae264> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ b ba20c <__cxa_atexit@plt+0xae500> │ │ │ │ andeq r0, r0, r8, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbteq fp, [pc], #68 │ │ │ │ + ldrhteq fp, [pc], #68 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9cc0 <__cxa_atexit@plt+0xadfb4> │ │ │ │ ldr r7, [pc, #324] @ b9d54 <__cxa_atexit@plt+0xae048> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ @@ -178193,18 +178193,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ - tsteq pc, ip, ror r3 @ │ │ │ │ - smlatteq pc, ip, r2, r3 │ │ │ │ - @ instruction: 0x010f33b8 │ │ │ │ - rscseq fp, pc, ip, asr r3 @ │ │ │ │ + tsteq pc, ip, asr r3 @ │ │ │ │ + smlabteq pc, ip, r2, r3 @ │ │ │ │ + @ instruction: 0x010f3398 │ │ │ │ + rscseq fp, pc, ip, lsr r3 @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #96 @ 0x60 │ │ │ │ bge b9e50 <__cxa_atexit@plt+0xae144> │ │ │ │ ldr r7, [pc, #324] @ b9ecc <__cxa_atexit@plt+0xae1c0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -178289,18 +178289,18 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - smlatteq pc, r8, r1, r3 │ │ │ │ - tsteq pc, ip, asr r1 @ │ │ │ │ - strdeq r3, [pc, -ip] │ │ │ │ - ldrsbteq fp, [pc], #28 │ │ │ │ + smlabteq pc, r8, r1, r3 @ │ │ │ │ + tsteq pc, ip, lsr r1 @ │ │ │ │ + ldrdeq r3, [pc, -ip] │ │ │ │ + ldrhteq fp, [pc], #28 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge b9f0c <__cxa_atexit@plt+0xae200> │ │ │ │ mov r7, fp │ │ │ │ @@ -178323,15 +178323,15 @@ │ │ │ │ b b9f70 <__cxa_atexit@plt+0xae264> │ │ │ │ mov fp, r8 │ │ │ │ b ba20c <__cxa_atexit@plt+0xae500> │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, pc, r0, ror #2 │ │ │ │ + rscseq fp, pc, r0, asr #2 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge ba04c <__cxa_atexit@plt+0xae340> │ │ │ │ ldr r7, [pc, #248] @ ba07c <__cxa_atexit@plt+0xae370> │ │ │ │ mov r2, r5 │ │ │ │ @@ -178396,18 +178396,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - smlatteq pc, ip, pc, r2 @ │ │ │ │ - tsteq pc, r0, ror #30 │ │ │ │ - mrseq r3, CPSR │ │ │ │ - rscseq fp, pc, r0, lsr r0 @ │ │ │ │ + smlabteq pc, ip, pc, r2 @ │ │ │ │ + tsteq pc, r0, asr #30 │ │ │ │ + smlatteq pc, r0, pc, r2 @ │ │ │ │ + rscseq fp, pc, r0, lsl r0 @ │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge ba0b8 <__cxa_atexit@plt+0xae3ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -178487,18 +178487,18 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq pc, r8, asr lr @ │ │ │ │ - smlabteq pc, ip, sp, r2 @ │ │ │ │ - @ instruction: 0x010f2e98 │ │ │ │ - rscseq sl, pc, r4, asr #29 │ │ │ │ + tsteq pc, r8, lsr lr @ │ │ │ │ + smlatbeq pc, ip, sp, r2 @ │ │ │ │ + tsteq pc, r8, ror lr @ │ │ │ │ + rscseq sl, pc, r4, lsr #29 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp lr, r6 │ │ │ │ bcc ba4d4 <__cxa_atexit@plt+0xae7c8> │ │ │ │ @@ -178711,47 +178711,47 @@ │ │ │ │ ldr r5, [pc, #144] @ ba5f0 <__cxa_atexit@plt+0xae8e4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x010f2d90 │ │ │ │ - tsteq pc, ip, lsl #26 │ │ │ │ tsteq pc, r0, ror sp @ │ │ │ │ - rscseq sl, pc, r0, lsl #23 │ │ │ │ - rscseq sl, pc, r4, lsl #23 │ │ │ │ - smlalseq sl, pc, r0, fp @ │ │ │ │ - @ instruction: 0xfffff228 │ │ │ │ - tsteq pc, r0, asr #24 │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ - tsteq pc, ip, ror fp @ │ │ │ │ - rscseq sl, pc, r4, asr fp @ │ │ │ │ - rscseq sl, pc, r8, asr fp @ │ │ │ │ + smlatteq pc, ip, ip, r2 │ │ │ │ + tsteq pc, r0, asr sp @ │ │ │ │ + rscseq sl, pc, r0, ror #22 │ │ │ │ rscseq sl, pc, r4, ror #22 │ │ │ │ + rscseq sl, pc, r0, ror fp @ │ │ │ │ + @ instruction: 0xfffff228 │ │ │ │ + tsteq pc, r0, lsr #24 │ │ │ │ + smlatteq pc, r0, fp, r2 │ │ │ │ + tsteq pc, ip, asr fp @ │ │ │ │ + rscseq sl, pc, r4, lsr fp @ │ │ │ │ + rscseq sl, pc, r8, lsr fp @ │ │ │ │ + rscseq sl, pc, r4, asr #22 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq pc, r8, lsl #24 │ │ │ │ + smlatteq pc, r8, fp, r2 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ @ instruction: 0xffffecc8 │ │ │ │ - ldrshteq sl, [pc], #188 │ │ │ │ - rscseq sl, pc, r8, ror #23 │ │ │ │ + ldrsbteq sl, [pc], #188 │ │ │ │ + rscseq sl, pc, r8, asr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ - tsteq pc, r4, lsr #24 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, lsr #25 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xffffef50 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ - rscseq sl, pc, r8, ror sp @ │ │ │ │ - rscseq sl, pc, r4, ror #26 │ │ │ │ + rscseq sl, pc, r8, asr sp @ │ │ │ │ + rscseq sl, pc, r4, asr #26 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ - ldrsbteq sl, [pc], #160 │ │ │ │ + ldrhteq sl, [pc], #160 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ bcs ba630 <__cxa_atexit@plt+0xae924> │ │ │ │ @@ -178764,15 +178764,15 @@ │ │ │ │ b ba654 <__cxa_atexit@plt+0xae948> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b ba9ec <__cxa_atexit@plt+0xaece0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sl, pc, ip, ror sl @ │ │ │ │ + rscseq sl, pc, ip, asr sl @ │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #64 @ 0x40 │ │ │ │ bge ba6a8 <__cxa_atexit@plt+0xae99c> │ │ │ │ ldr r7, [pc, #792] @ ba984 <__cxa_atexit@plt+0xaec78> │ │ │ │ @@ -178954,39 +178954,39 @@ │ │ │ │ ldr r5, [pc, #112] @ ba99c <__cxa_atexit@plt+0xaec90> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r2, [pc, -r8] │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ - tsteq pc, ip, lsr r8 @ │ │ │ │ - rscseq sl, pc, r8, lsl #15 │ │ │ │ - rscseq sl, pc, ip, lsl #15 │ │ │ │ - smlalseq sl, pc, r8, r7 @ │ │ │ │ + @ instruction: 0x010f27b8 │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ + tsteq pc, ip, lsl r8 @ │ │ │ │ + rscseq sl, pc, r8, ror #14 │ │ │ │ + rscseq sl, pc, ip, ror #14 │ │ │ │ + rscseq sl, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, ip, ror r6 │ │ │ │ - tsteq pc, r0, lsr r7 @ │ │ │ │ - @ instruction: 0x010f2790 │ │ │ │ - @ instruction: 0x010f2794 │ │ │ │ + tsteq pc, r0, lsl r7 @ │ │ │ │ + tsteq pc, r0, ror r7 @ │ │ │ │ + tsteq pc, r4, ror r7 @ │ │ │ │ @ instruction: 0xffffea10 │ │ │ │ @ instruction: 0xffffe904 │ │ │ │ - rscseq sl, pc, r4, lsr r8 @ │ │ │ │ - rscseq sl, pc, r8, lsr #16 │ │ │ │ + rscseq sl, pc, r4, lsl r8 @ │ │ │ │ + rscseq sl, pc, r8, lsl #16 │ │ │ │ andeq r0, r0, r0, lsr #13 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #11 │ │ │ │ andeq r0, r0, ip, lsl #12 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r0, ror r8 │ │ │ │ - rscseq sl, pc, r4, lsr #14 │ │ │ │ + rscseq sl, pc, r4, lsl #14 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge ba9d4 <__cxa_atexit@plt+0xaecc8> │ │ │ │ ldr r7, [pc, #40] @ ba9e8 <__cxa_atexit@plt+0xaecdc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179015,15 +179015,15 @@ │ │ │ │ mov fp, r8 │ │ │ │ b baa40 <__cxa_atexit@plt+0xaed34> │ │ │ │ b bad44 <__cxa_atexit@plt+0xaf038> │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalseq sl, pc, r0, r6 @ │ │ │ │ + rscseq sl, pc, r0, ror r6 @ │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge baa68 <__cxa_atexit@plt+0xaed5c> │ │ │ │ ldr r7, [pc, #40] @ baa7c <__cxa_atexit@plt+0xaed70> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179034,15 +179034,15 @@ │ │ │ │ b baa8c <__cxa_atexit@plt+0xaed80> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b bad44 <__cxa_atexit@plt+0xaf038> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sl, pc, r4, asr #12 │ │ │ │ + rscseq sl, pc, r4, lsr #12 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #64 @ 0x40 │ │ │ │ bge baae0 <__cxa_atexit@plt+0xaedd4> │ │ │ │ ldr r7, [pc, #576] @ bace4 <__cxa_atexit@plt+0xaefd8> │ │ │ │ @@ -179173,34 +179173,34 @@ │ │ │ │ ldr r7, [pc, #32] @ bacb8 <__cxa_atexit@plt+0xaefac> │ │ │ │ ldr r8, [pc, #32] @ bacbc <__cxa_atexit@plt+0xaefb0> │ │ │ │ ldr r9, [pc, #32] @ bacc0 <__cxa_atexit@plt+0xaefb4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r8, lsr r4 @ │ │ │ │ - @ instruction: 0x010f2498 │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ - rscseq sl, pc, r0, lsl #8 │ │ │ │ - rscseq sl, pc, r4, lsl #8 │ │ │ │ - rscseq sl, pc, r0, lsl r4 @ │ │ │ │ + tsteq pc, r8, lsl r4 @ │ │ │ │ + tsteq pc, r8, ror r4 @ │ │ │ │ + tsteq pc, r8, asr #8 │ │ │ │ + rscseq sl, pc, r0, ror #7 │ │ │ │ + rscseq sl, pc, r4, ror #7 │ │ │ │ + ldrshteq sl, [pc], #48 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - tsteq pc, r8, lsl #8 │ │ │ │ - tsteq pc, r8, ror #8 │ │ │ │ + smlatteq pc, r8, r3, r2 │ │ │ │ + tsteq pc, r8, asr #8 │ │ │ │ @ instruction: 0xffffe63c │ │ │ │ @ instruction: 0xffffe530 │ │ │ │ - rscseq sl, pc, r4, ror #8 │ │ │ │ - rscseq sl, pc, r0, asr r4 @ │ │ │ │ + rscseq sl, pc, r4, asr #8 │ │ │ │ + rscseq sl, pc, r0, lsr r4 @ │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #10 │ │ │ │ - rscseq sl, pc, ip, asr #7 │ │ │ │ + rscseq sl, pc, ip, lsr #7 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge bad2c <__cxa_atexit@plt+0xaf020> │ │ │ │ ldr r7, [pc, #40] @ bad40 <__cxa_atexit@plt+0xaf034> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179228,15 +179228,15 @@ │ │ │ │ b bad94 <__cxa_atexit@plt+0xaf088> │ │ │ │ mov fp, r8 │ │ │ │ b bb1a0 <__cxa_atexit@plt+0xaf494> │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, pc, ip, lsr r3 @ │ │ │ │ + rscseq sl, pc, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #112 @ 0x70 │ │ │ │ bge badbc <__cxa_atexit@plt+0xaf0b0> │ │ │ │ ldr r7, [pc, #36] @ badcc <__cxa_atexit@plt+0xaf0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179246,15 +179246,15 @@ │ │ │ │ beq badc4 <__cxa_atexit@plt+0xaf0b8> │ │ │ │ b baddc <__cxa_atexit@plt+0xaf0d0> │ │ │ │ add r5, r5, #4 │ │ │ │ b bb1a0 <__cxa_atexit@plt+0xaf494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrshteq sl, [pc], #36 │ │ │ │ + ldrsbteq sl, [pc], #36 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldrsb r6, [r7, #3] │ │ │ │ cmn r6, #64 @ 0x40 │ │ │ │ bge bae30 <__cxa_atexit@plt+0xaf124> │ │ │ │ ldr r7, [pc, #328] @ baf3c <__cxa_atexit@plt+0xaf230> │ │ │ │ @@ -179331,28 +179331,28 @@ │ │ │ │ ldr r7, [pc, #32] @ baf30 <__cxa_atexit@plt+0xaf224> │ │ │ │ ldr r8, [pc, #32] @ baf34 <__cxa_atexit@plt+0xaf228> │ │ │ │ ldr r9, [pc, #32] @ baf38 <__cxa_atexit@plt+0xaf22c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f2194 │ │ │ │ - tsteq pc, r4, lsl #4 │ │ │ │ - smlatteq pc, r8, r1, r2 │ │ │ │ - rscseq sl, pc, r8, lsl #3 │ │ │ │ - rscseq sl, pc, ip, lsl #3 │ │ │ │ - smlalseq sl, pc, r8, r1 @ │ │ │ │ + tsteq pc, r4, ror r1 @ │ │ │ │ + smlatteq pc, r4, r1, r2 │ │ │ │ + smlabteq pc, r8, r1, r2 @ │ │ │ │ + rscseq sl, pc, r8, ror #2 │ │ │ │ + rscseq sl, pc, ip, ror #2 │ │ │ │ + rscseq sl, pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xffffe3cc │ │ │ │ @ instruction: 0xffffe2c0 │ │ │ │ - ldrshteq sl, [pc], #20 │ │ │ │ - rscseq sl, pc, r0, ror #3 │ │ │ │ + ldrsbteq sl, [pc], #20 │ │ │ │ + rscseq sl, pc, r0, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - rscseq sl, pc, ip, ror #2 │ │ │ │ + rscseq sl, pc, ip, asr #2 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrsb r3, [r7, #3] │ │ │ │ cmn r3, #64 @ 0x40 │ │ │ │ bge baf8c <__cxa_atexit@plt+0xaf280> │ │ │ │ ldr r7, [pc, #36] @ baf9c <__cxa_atexit@plt+0xaf290> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179426,17 +179426,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - tsteq pc, r4, lsr #32 │ │ │ │ - smlatbeq pc, r4, pc, r1 @ │ │ │ │ - tsteq pc, r4, lsl pc @ │ │ │ │ + tsteq pc, r4 │ │ │ │ + smlabbeq pc, r4, pc, r1 @ │ │ │ │ + strdeq r1, [pc, -r4] │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ bb0e4 <__cxa_atexit@plt+0xaf3d8> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -179484,18 +179484,18 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlabteq pc, ip, lr, r1 @ │ │ │ │ - tsteq pc, r0, asr #28 │ │ │ │ - tsteq pc, ip, lsl #30 │ │ │ │ - rscseq r9, pc, r0, lsr pc @ │ │ │ │ + smlatbeq pc, ip, lr, r1 @ │ │ │ │ + tsteq pc, r0, lsr #28 │ │ │ │ + smlatteq pc, ip, lr, r1 │ │ │ │ + rscseq r9, pc, r0, lsl pc @ │ │ │ │ andeq r0, r0, r7, ror #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bb24c <__cxa_atexit@plt+0xaf540> │ │ │ │ @@ -179549,26 +179549,26 @@ │ │ │ │ ldr r7, [pc, #32] @ bb298 <__cxa_atexit@plt+0xaf58c> │ │ │ │ ldr r8, [pc, #32] @ bb29c <__cxa_atexit@plt+0xaf590> │ │ │ │ ldr r9, [pc, #32] @ bb2a0 <__cxa_atexit@plt+0xaf594> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsr #28 │ │ │ │ - @ instruction: 0x010f1e90 │ │ │ │ - tsteq pc, r4, ror lr @ │ │ │ │ - rscseq r9, pc, r0, lsr #28 │ │ │ │ - rscseq r9, pc, r4, lsr #28 │ │ │ │ - rscseq r9, pc, r0, lsr lr @ │ │ │ │ + tsteq pc, r0, lsl #28 │ │ │ │ + tsteq pc, r0, ror lr @ │ │ │ │ + tsteq pc, r4, asr lr @ │ │ │ │ + rscseq r9, pc, r0, lsl #28 │ │ │ │ + rscseq r9, pc, r4, lsl #28 │ │ │ │ + rscseq r9, pc, r0, lsl lr @ │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffe058 │ │ │ │ @ instruction: 0xffffdf4c │ │ │ │ - rscseq r9, pc, r0, lsl #29 │ │ │ │ - rscseq r9, pc, ip, ror #28 │ │ │ │ - rscseq r9, pc, r8, lsl #28 │ │ │ │ + rscseq r9, pc, r0, ror #28 │ │ │ │ + rscseq r9, pc, ip, asr #28 │ │ │ │ + rscseq r9, pc, r8, ror #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bb384 <__cxa_atexit@plt+0xaf678> │ │ │ │ ldr r7, [pc, #208] @ bb3ac <__cxa_atexit@plt+0xaf6a0> │ │ │ │ @@ -179622,20 +179622,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r9, pc, r0, asr sp @ │ │ │ │ - tsteq pc, ip, ror ip @ │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ + rscseq r9, pc, r0, lsr sp @ │ │ │ │ + tsteq pc, ip, asr ip @ │ │ │ │ + smlatteq pc, r0, sp, r1 │ │ │ │ @ instruction: 0xffffe1b4 │ │ │ │ - tsteq pc, r8, lsl #26 │ │ │ │ - rscseq r9, pc, r0, lsl #26 │ │ │ │ + smlatteq pc, r8, ip, r1 │ │ │ │ + rscseq r9, pc, r0, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb460 <__cxa_atexit@plt+0xaf754> │ │ │ │ @@ -179669,17 +179669,17 @@ │ │ │ │ str r2, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r4, asr #24 │ │ │ │ - smlabbeq pc, r4, fp, r1 @ │ │ │ │ - tsteq pc, r8, lsl #26 │ │ │ │ + tsteq pc, r4, lsr #24 │ │ │ │ + tsteq pc, r4, ror #22 │ │ │ │ + smlatteq pc, r8, ip, r1 │ │ │ │ @ instruction: 0xffffe0a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bb4cc <__cxa_atexit@plt+0xaf7c0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -179695,15 +179695,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bb4d8 <__cxa_atexit@plt+0xaf7cc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r4, asr sl @ │ │ │ │ + tsteq pc, r4, lsr sl @ │ │ │ │ rscseq r9, fp, lr, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bb52c <__cxa_atexit@plt+0xaf820> │ │ │ │ mov r0, r4 │ │ │ │ @@ -179719,17 +179719,17 @@ │ │ │ │ ldr r8, [pc, #24] @ bb538 <__cxa_atexit@plt+0xaf82c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [pc, -r4] │ │ │ │ + ldrdeq r1, [pc, -r4] │ │ │ │ rscseq r9, fp, r5, lsl #10 │ │ │ │ - rscseq r9, pc, r4, ror #23 │ │ │ │ + rscseq r9, pc, r4, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc bb59c <__cxa_atexit@plt+0xaf890> │ │ │ │ @@ -179749,15 +179749,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, pc, r8, ror fp @ │ │ │ │ + rscseq r9, pc, r8, asr fp @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bb7b4 <__cxa_atexit@plt+0xafaa8> │ │ │ │ @@ -179903,40 +179903,40 @@ │ │ │ │ ldr r7, [pc, #48] @ bb830 <__cxa_atexit@plt+0xafb24> │ │ │ │ ldr r8, [pc, #48] @ bb834 <__cxa_atexit@plt+0xafb28> │ │ │ │ ldr r9, [pc, #48] @ bb838 <__cxa_atexit@plt+0xafb2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r1 │ │ │ │ - tsteq pc, ip, asr r9 @ │ │ │ │ - smlabbeq pc, r0, r9, r1 @ │ │ │ │ - rscseq r9, pc, r4, asr #17 │ │ │ │ - rscseq r9, pc, r8, lsr #18 │ │ │ │ - rscseq r9, pc, r4, lsr r9 @ │ │ │ │ - @ instruction: 0x010f1898 │ │ │ │ - smlatbeq pc, ip, r8, r1 @ │ │ │ │ - smlalseq r9, pc, r8, r8 @ │ │ │ │ - ldrshteq r9, [pc], #140 │ │ │ │ + tsteq pc, ip, lsr r9 @ │ │ │ │ + tsteq pc, r0, ror #18 │ │ │ │ + rscseq r9, pc, r4, lsr #17 │ │ │ │ rscseq r9, pc, r8, lsl #18 │ │ │ │ - smlatteq pc, r0, r8, r1 │ │ │ │ - tsteq pc, r4, lsl r9 @ │ │ │ │ - tsteq pc, r8, lsr r8 @ │ │ │ │ - tsteq pc, r0, lsl #20 │ │ │ │ - tsteq pc, r4, lsr #18 │ │ │ │ - smlatbeq pc, r0, r9, r1 @ │ │ │ │ - smlabteq pc, r4, r9, r1 @ │ │ │ │ + rscseq r9, pc, r4, lsl r9 @ │ │ │ │ + tsteq pc, r8, ror r8 @ │ │ │ │ + smlabbeq pc, ip, r8, r1 @ │ │ │ │ + rscseq r9, pc, r8, ror r8 @ │ │ │ │ + ldrsbteq r9, [pc], #140 │ │ │ │ + rscseq r9, pc, r8, ror #17 │ │ │ │ + smlabteq pc, r0, r8, r1 @ │ │ │ │ + strdeq r1, [pc, -r4] │ │ │ │ + tsteq pc, r8, lsl r8 @ │ │ │ │ + smlatteq pc, r0, r9, r1 │ │ │ │ + tsteq pc, r4, lsl #18 │ │ │ │ + smlabbeq pc, r0, r9, r1 @ │ │ │ │ + smlatbeq pc, r4, r9, r1 @ │ │ │ │ @ instruction: 0xffffdbbc │ │ │ │ @ instruction: 0xffffdab0 │ │ │ │ - rscseq r9, pc, r4, asr #20 │ │ │ │ - rscseq r9, pc, r0, lsr sl @ │ │ │ │ + rscseq r9, pc, r4, lsr #20 │ │ │ │ + rscseq r9, pc, r0, lsl sl @ │ │ │ │ @ instruction: 0xffffdaec │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rscseq r9, pc, r4, ror r9 @ │ │ │ │ - rscseq r9, pc, r0, ror #18 │ │ │ │ - rscseq r9, pc, r8, lsr #17 │ │ │ │ + rscseq r9, pc, r4, asr r9 @ │ │ │ │ + rscseq r9, pc, r0, asr #18 │ │ │ │ + rscseq r9, pc, r8, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bb938 <__cxa_atexit@plt+0xafc2c> │ │ │ │ ldr r7, [pc, #196] @ bb960 <__cxa_atexit@plt+0xafc54> │ │ │ │ @@ -179987,20 +179987,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrshteq r9, [pc], #124 │ │ │ │ - @ instruction: 0x010f16bc │ │ │ │ - tsteq pc, r0, asr #16 │ │ │ │ - tsteq pc, r8, asr #14 │ │ │ │ + ldrsbteq r9, [pc], #124 │ │ │ │ + @ instruction: 0x010f169c │ │ │ │ + tsteq pc, r0, lsr #16 │ │ │ │ + tsteq pc, r8, lsr #14 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - rscseq r9, pc, ip, lsr #15 │ │ │ │ + rscseq r9, pc, ip, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bba18 <__cxa_atexit@plt+0xafd0c> │ │ │ │ @@ -180036,17 +180036,17 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - ldrdeq r1, [pc, -r8] │ │ │ │ - tsteq pc, r8, asr r7 @ │ │ │ │ - tsteq pc, r0, ror #12 │ │ │ │ + @ instruction: 0x010f15b8 │ │ │ │ + tsteq pc, r8, lsr r7 @ │ │ │ │ + tsteq pc, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bba84 <__cxa_atexit@plt+0xafd78> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -180061,15 +180061,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bba90 <__cxa_atexit@plt+0xafd84> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f149c │ │ │ │ + tsteq pc, ip, ror r4 @ │ │ │ │ smlalseq r8, fp, pc, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bbae4 <__cxa_atexit@plt+0xafdd8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -180085,17 +180085,17 @@ │ │ │ │ ldr r8, [pc, #24] @ bbaf0 <__cxa_atexit@plt+0xafde4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, lsr r4 @ │ │ │ │ + tsteq pc, ip, lsl r4 @ │ │ │ │ rscseq r8, fp, r6, lsr pc │ │ │ │ - rscseq r9, pc, ip, ror #12 │ │ │ │ + rscseq r9, pc, ip, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc bbb54 <__cxa_atexit@plt+0xafe48> │ │ │ │ @@ -180115,15 +180115,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, pc, r0, lsl #12 │ │ │ │ + rscseq r9, pc, r0, ror #11 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp ip, r6 │ │ │ │ bcc bbd6c <__cxa_atexit@plt+0xb0060> │ │ │ │ @@ -180269,40 +180269,40 @@ │ │ │ │ ldr r7, [pc, #48] @ bbde8 <__cxa_atexit@plt+0xb00dc> │ │ │ │ ldr r8, [pc, #48] @ bbdec <__cxa_atexit@plt+0xb00e0> │ │ │ │ ldr r9, [pc, #48] @ bbdf0 <__cxa_atexit@plt+0xb00e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - smlatbeq pc, r4, r3, r1 @ │ │ │ │ - smlabteq pc, r8, r3, r1 @ │ │ │ │ - rscseq r9, pc, ip, lsl #6 │ │ │ │ - ldrhteq r9, [pc], #48 │ │ │ │ - ldrhteq r9, [pc], #60 │ │ │ │ - smlatteq pc, r0, r2, r1 │ │ │ │ - strdeq r1, [pc, -ip] │ │ │ │ - rscseq r9, pc, r0, ror #5 │ │ │ │ - rscseq r9, pc, r4, lsl #7 │ │ │ │ + smlabbeq pc, r4, r3, r1 @ │ │ │ │ + smlatbeq pc, r8, r3, r1 @ │ │ │ │ + rscseq r9, pc, ip, ror #5 │ │ │ │ smlalseq r9, pc, r0, r3 @ │ │ │ │ - tsteq pc, r8, lsr #6 │ │ │ │ - tsteq pc, ip, asr r3 @ │ │ │ │ - smlabbeq pc, r0, r2, r1 @ │ │ │ │ - tsteq pc, r8, asr #8 │ │ │ │ - tsteq pc, ip, ror #6 │ │ │ │ - smlatteq pc, r8, r3, r1 │ │ │ │ - tsteq pc, ip, lsl #8 │ │ │ │ + smlalseq r9, pc, ip, r3 @ │ │ │ │ + smlabteq pc, r0, r2, r1 @ │ │ │ │ + ldrdeq r1, [pc, -ip] │ │ │ │ + rscseq r9, pc, r0, asr #5 │ │ │ │ + rscseq r9, pc, r4, ror #6 │ │ │ │ + rscseq r9, pc, r0, ror r3 @ │ │ │ │ + tsteq pc, r8, lsl #6 │ │ │ │ + tsteq pc, ip, lsr r3 @ │ │ │ │ + tsteq pc, r0, ror #4 │ │ │ │ + tsteq pc, r8, lsr #8 │ │ │ │ + tsteq pc, ip, asr #6 │ │ │ │ + smlabteq pc, r8, r3, r1 @ │ │ │ │ + smlatteq pc, ip, r3, r1 │ │ │ │ @ instruction: 0xffffd604 │ │ │ │ @ instruction: 0xffffd4f8 │ │ │ │ - rscseq r9, pc, ip, asr #9 │ │ │ │ - ldrhteq r9, [pc], #72 │ │ │ │ + rscseq r9, pc, ip, lsr #9 │ │ │ │ + smlalseq r9, pc, r8, r4 @ │ │ │ │ @ instruction: 0xffffd53c │ │ │ │ @ instruction: 0xffffd430 │ │ │ │ - rscseq r9, pc, r4, lsl #8 │ │ │ │ - ldrshteq r9, [pc], #48 │ │ │ │ - rscseq r9, pc, r0, lsr r3 @ │ │ │ │ + rscseq r9, pc, r4, ror #7 │ │ │ │ + ldrsbteq r9, [pc], #48 │ │ │ │ + rscseq r9, pc, r0, lsl r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bbef0 <__cxa_atexit@plt+0xb01e4> │ │ │ │ ldr r7, [pc, #196] @ bbf18 <__cxa_atexit@plt+0xb020c> │ │ │ │ @@ -180353,20 +180353,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r9, pc, r4, lsl #5 │ │ │ │ - tsteq pc, r4, lsl #2 │ │ │ │ - smlabbeq pc, r8, r2, r1 @ │ │ │ │ - @ instruction: 0x010f1190 │ │ │ │ + rscseq r9, pc, r4, ror #4 │ │ │ │ + smlatteq pc, r4, r0, r1 │ │ │ │ + tsteq pc, r8, ror #4 │ │ │ │ + tsteq pc, r0, ror r1 @ │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - rscseq r9, pc, r4, lsr r2 @ │ │ │ │ + rscseq r9, pc, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bbfd0 <__cxa_atexit@plt+0xb02c4> │ │ │ │ @@ -180402,17 +180402,17 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - tsteq pc, r0, lsr #32 │ │ │ │ - smlatbeq pc, r0, r1, r1 @ │ │ │ │ - smlatbeq pc, r8, r0, r1 @ │ │ │ │ + mrseq r1, CPSR │ │ │ │ + smlabbeq pc, r0, r1, r1 @ │ │ │ │ + smlabbeq pc, r8, r0, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bc03c <__cxa_atexit@plt+0xb0330> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -180427,15 +180427,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bc048 <__cxa_atexit@plt+0xb033c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r4, lr, r0 │ │ │ │ + smlabteq pc, r4, lr, r0 @ │ │ │ │ ldrsbteq r8, [fp], #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bc09c <__cxa_atexit@plt+0xb0390> │ │ │ │ mov r0, r4 │ │ │ │ @@ -180451,15 +180451,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bc0a8 <__cxa_atexit@plt+0xb039c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq pc, r4, lr, r0 @ │ │ │ │ + tsteq pc, r4, ror #28 │ │ │ │ rscseq r8, fp, r7, ror #18 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc bc110 <__cxa_atexit@plt+0xb0404> │ │ │ │ @@ -180485,17 +180485,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl lr @ │ │ │ │ - @ instruction: 0x010f0fbc │ │ │ │ - rscseq r9, pc, ip, rrx │ │ │ │ + strdeq r0, [pc, -r0] │ │ │ │ + @ instruction: 0x010f0f9c │ │ │ │ + rscseq r9, pc, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc bc194 <__cxa_atexit@plt+0xb0488> │ │ │ │ ldr r3, [pc, #68] @ bc19c <__cxa_atexit@plt+0xb0490> │ │ │ │ @@ -180514,15 +180514,15 @@ │ │ │ │ b bc1ac <__cxa_atexit@plt+0xb04a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, pc, r4 │ │ │ │ + rscseq r8, pc, r4, ror #31 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r9, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -180590,18 +180590,18 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - tsteq pc, r0, lsl #28 │ │ │ │ - smlabbeq pc, r0, ip, r0 @ │ │ │ │ - tsteq pc, r8, lsr #28 │ │ │ │ - rscseq r8, pc, r8, asr #29 │ │ │ │ + smlatteq pc, r0, sp, r0 │ │ │ │ + tsteq pc, r0, ror #24 │ │ │ │ + tsteq pc, r8, lsl #28 │ │ │ │ + rscseq r8, pc, r8, lsr #29 │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc36c <__cxa_atexit@plt+0xb0660> │ │ │ │ @@ -180632,18 +180632,18 @@ │ │ │ │ str r9, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b bc390 <__cxa_atexit@plt+0xb0684> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq pc, r8, lsl #26 │ │ │ │ - tsteq pc, ip, lsr #24 │ │ │ │ - smlatbeq pc, r8, ip, r0 @ │ │ │ │ - rscseq r8, pc, r0, lsr #28 │ │ │ │ + smlatteq pc, r8, ip, r0 │ │ │ │ + tsteq pc, ip, lsl #24 │ │ │ │ + smlabbeq pc, r8, ip, r0 @ │ │ │ │ + rscseq r8, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bc454 <__cxa_atexit@plt+0xb0748> │ │ │ │ @@ -180703,26 +180703,26 @@ │ │ │ │ ldr r7, [pc, #28] @ bc49c <__cxa_atexit@plt+0xb0790> │ │ │ │ ldr r8, [pc, #28] @ bc4a0 <__cxa_atexit@plt+0xb0794> │ │ │ │ ldr r9, [pc, #28] @ bc4a4 <__cxa_atexit@plt+0xb0798> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - tsteq pc, r0, lsl #24 │ │ │ │ - tsteq pc, r4, lsr #24 │ │ │ │ - rscseq r8, pc, r8, lsl ip @ │ │ │ │ - ldrshteq r8, [pc], #204 │ │ │ │ - rscseq r8, pc, r8, lsl #26 │ │ │ │ + smlatteq pc, r0, fp, r0 │ │ │ │ + tsteq pc, r4, lsl #24 │ │ │ │ + ldrshteq r8, [pc], #184 │ │ │ │ + ldrsbteq r8, [pc], #204 │ │ │ │ + rscseq r8, pc, r8, ror #25 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffce5c │ │ │ │ @ instruction: 0xffffcd50 │ │ │ │ - rscseq r8, pc, r4, ror #26 │ │ │ │ - rscseq r8, pc, r0, asr sp @ │ │ │ │ - rscseq r8, pc, r4, ror #25 │ │ │ │ + rscseq r8, pc, r4, asr #26 │ │ │ │ + rscseq r8, pc, r0, lsr sp @ │ │ │ │ + rscseq r8, pc, r4, asr #25 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc69c <__cxa_atexit@plt+0xb0990> │ │ │ │ @@ -180858,37 +180858,37 @@ │ │ │ │ ldr r8, [pc, #52] @ bc720 <__cxa_atexit@plt+0xb0a14> │ │ │ │ ldr r9, [pc, #52] @ bc724 <__cxa_atexit@plt+0xb0a18> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ + tsteq pc, ip, lsl sl @ │ │ │ │ tsteq pc, ip, lsr sl @ │ │ │ │ - tsteq pc, ip, asr sl @ │ │ │ │ - ldrsbteq r8, [pc], #156 │ │ │ │ - rscseq r8, pc, r0, asr #21 │ │ │ │ - rscseq r8, pc, ip, asr #21 │ │ │ │ - smlabteq pc, ip, r9, r0 @ │ │ │ │ - smlatteq pc, ip, r9, r0 │ │ │ │ - ldrhteq r8, [pc], #144 │ │ │ │ - smlalseq r8, pc, r4, sl @ │ │ │ │ + ldrhteq r8, [pc], #156 │ │ │ │ rscseq r8, pc, r0, lsr #21 │ │ │ │ - @ instruction: 0x010f0a9c │ │ │ │ - ldrdeq r0, [pc, -r4] │ │ │ │ + rscseq r8, pc, ip, lsr #21 │ │ │ │ + smlatbeq pc, ip, r9, r0 @ │ │ │ │ + smlabteq pc, ip, r9, r0 @ │ │ │ │ + smlalseq r8, pc, r0, r9 @ │ │ │ │ + rscseq r8, pc, r4, ror sl @ │ │ │ │ + rscseq r8, pc, r0, lsl #21 │ │ │ │ + tsteq pc, ip, ror sl @ │ │ │ │ + @ instruction: 0x010f09b4 │ │ │ │ @ instruction: 0xffffcc04 │ │ │ │ @ instruction: 0xffffcaf8 │ │ │ │ - rscseq r8, pc, ip, lsl #22 │ │ │ │ - ldrshteq r8, [pc], #168 │ │ │ │ - smlabteq pc, r8, sl, r0 @ │ │ │ │ - smlatteq pc, r4, r9, r0 │ │ │ │ + rscseq r8, pc, ip, ror #21 │ │ │ │ + ldrsbteq r8, [pc], #168 │ │ │ │ + smlatbeq pc, r8, sl, r0 @ │ │ │ │ + smlabteq pc, r4, r9, r0 @ │ │ │ │ @ instruction: 0xffffcc98 │ │ │ │ @ instruction: 0xffffcb8c │ │ │ │ - rscseq r8, pc, r0, lsr #23 │ │ │ │ - rscseq r8, pc, ip, lsl #23 │ │ │ │ - rscseq r8, pc, r8, asr #20 │ │ │ │ + rscseq r8, pc, r0, lsl #23 │ │ │ │ + rscseq r8, pc, ip, ror #22 │ │ │ │ + rscseq r8, pc, r8, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bc818 <__cxa_atexit@plt+0xb0b0c> │ │ │ │ ldr r7, [pc, #196] @ bc840 <__cxa_atexit@plt+0xb0b34> │ │ │ │ @@ -180939,20 +180939,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlalseq r8, pc, ip, r9 @ │ │ │ │ - ldrdeq r0, [pc, -ip] │ │ │ │ - tsteq pc, r0, ror #18 │ │ │ │ - tsteq pc, r8, ror #16 │ │ │ │ + rscseq r8, pc, ip, ror r9 @ │ │ │ │ + @ instruction: 0x010f07bc │ │ │ │ + tsteq pc, r0, asr #18 │ │ │ │ + tsteq pc, r8, asr #16 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rscseq r8, pc, ip, asr #18 │ │ │ │ + rscseq r8, pc, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bc8f8 <__cxa_atexit@plt+0xb0bec> │ │ │ │ @@ -180988,17 +180988,17 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ - strdeq r0, [pc, -r8] │ │ │ │ - tsteq pc, r8, ror r8 @ │ │ │ │ - smlabbeq pc, r0, r7, r0 @ │ │ │ │ + ldrdeq r0, [pc, -r8] │ │ │ │ + tsteq pc, r8, asr r8 @ │ │ │ │ + tsteq pc, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bc964 <__cxa_atexit@plt+0xb0c58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -181013,15 +181013,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bc970 <__cxa_atexit@plt+0xb0c64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010f05bc │ │ │ │ + @ instruction: 0x010f059c │ │ │ │ smlalseq r8, fp, r1, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc bc9c4 <__cxa_atexit@plt+0xb0cb8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -181037,15 +181037,15 @@ │ │ │ │ ldr r8, [pc, #24] @ bc9d0 <__cxa_atexit@plt+0xb0cc4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq pc, ip, asr r5 @ │ │ │ │ + tsteq pc, ip, lsr r5 @ │ │ │ │ rscseq r8, fp, r8, lsr #32 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc bca38 <__cxa_atexit@plt+0xb0d2c> │ │ │ │ @@ -181071,17 +181071,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq pc, r8, r4, r0 │ │ │ │ - @ instruction: 0x010f0694 │ │ │ │ - rscseq r8, pc, r4, lsl #15 │ │ │ │ + smlabteq pc, r8, r4, r0 @ │ │ │ │ + tsteq pc, r4, ror r6 @ │ │ │ │ + rscseq r8, pc, r4, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc bcabc <__cxa_atexit@plt+0xb0db0> │ │ │ │ ldr r3, [pc, #68] @ bcac4 <__cxa_atexit@plt+0xb0db8> │ │ │ │ @@ -181100,15 +181100,15 @@ │ │ │ │ b bcad4 <__cxa_atexit@plt+0xb0dc8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, pc, ip, lsl r7 @ │ │ │ │ + ldrshteq r8, [pc], #108 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r9, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -181176,18 +181176,18 @@ │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [pc, -r8] │ │ │ │ - tsteq pc, r8, asr r3 @ │ │ │ │ - tsteq pc, r0, lsl #10 │ │ │ │ - rscseq r8, pc, r0, ror #11 │ │ │ │ + @ instruction: 0x010f04b8 │ │ │ │ + tsteq pc, r8, lsr r3 @ │ │ │ │ + smlatteq pc, r0, r4, r0 │ │ │ │ + rscseq r8, pc, r0, asr #11 │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcc94 <__cxa_atexit@plt+0xb0f88> │ │ │ │ @@ -181218,18 +181218,18 @@ │ │ │ │ str r9, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b bccb8 <__cxa_atexit@plt+0xb0fac> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq pc, r0, r3, r0 │ │ │ │ - tsteq pc, r4, lsl #6 │ │ │ │ - smlabbeq pc, r0, r3, r0 @ │ │ │ │ - rscseq r8, pc, r8, lsr r5 @ │ │ │ │ + smlabteq pc, r0, r3, r0 @ │ │ │ │ + smlatteq pc, r4, r2, r0 │ │ │ │ + tsteq pc, r0, ror #6 │ │ │ │ + rscseq r8, pc, r8, lsl r5 @ │ │ │ │ andeq r0, r0, r6, lsr #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc bcd7c <__cxa_atexit@plt+0xb1070> │ │ │ │ @@ -181289,26 +181289,26 @@ │ │ │ │ ldr r7, [pc, #28] @ bcdc4 <__cxa_atexit@plt+0xb10b8> │ │ │ │ ldr r8, [pc, #28] @ bcdc8 <__cxa_atexit@plt+0xb10bc> │ │ │ │ ldr r9, [pc, #28] @ bcdcc <__cxa_atexit@plt+0xb10c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [pc, -r8] │ │ │ │ - strdeq r0, [pc, -ip] │ │ │ │ - ldrshteq r8, [pc], #32 │ │ │ │ - rscseq r8, pc, r4, lsl r4 @ │ │ │ │ - rscseq r8, pc, r0, lsr #8 │ │ │ │ + @ instruction: 0x010f02b8 │ │ │ │ + ldrdeq r0, [pc, -ip] │ │ │ │ + ldrsbteq r8, [pc], #32 │ │ │ │ + ldrshteq r8, [pc], #52 │ │ │ │ + rscseq r8, pc, r0, lsl #8 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffc534 │ │ │ │ @ instruction: 0xffffc428 │ │ │ │ - rscseq r8, pc, ip, ror r4 @ │ │ │ │ - rscseq r8, pc, r8, ror #8 │ │ │ │ - ldrshteq r8, [pc], #60 │ │ │ │ + rscseq r8, pc, ip, asr r4 @ │ │ │ │ + rscseq r8, pc, r8, asr #8 │ │ │ │ + ldrsbteq r8, [pc], #60 │ │ │ │ andeq r0, r0, r6, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bcfc4 <__cxa_atexit@plt+0xb12b8> │ │ │ │ @@ -181444,37 +181444,37 @@ │ │ │ │ ldr r8, [pc, #52] @ bd048 <__cxa_atexit@plt+0xb133c> │ │ │ │ ldr r9, [pc, #52] @ bd04c <__cxa_atexit@plt+0xb1340> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ bx r0 │ │ │ │ stc2 4, cr2, [r0] │ │ │ │ + strdeq r0, [pc, -r4] │ │ │ │ tsteq pc, r4, lsl r1 @ │ │ │ │ - tsteq pc, r4, lsr r1 @ │ │ │ │ - ldrhteq r8, [pc], #4 │ │ │ │ - ldrsbteq r8, [pc], #24 │ │ │ │ - rscseq r8, pc, r4, ror #3 │ │ │ │ - smlatbeq pc, r4, r0, r0 @ │ │ │ │ - smlabteq pc, r4, r0, r0 @ │ │ │ │ - rscseq r8, pc, r8, lsl #1 │ │ │ │ - rscseq r8, pc, ip, lsr #3 │ │ │ │ + smlalseq r8, pc, r4, r0 @ │ │ │ │ ldrhteq r8, [pc], #24 │ │ │ │ - tsteq pc, r4, ror r1 @ │ │ │ │ - smlatbeq pc, ip, r0, r0 @ │ │ │ │ + rscseq r8, pc, r4, asr #3 │ │ │ │ + smlabbeq pc, r4, r0, r0 @ │ │ │ │ + smlatbeq pc, r4, r0, r0 @ │ │ │ │ + rscseq r8, pc, r8, rrx │ │ │ │ + rscseq r8, pc, ip, lsl #3 │ │ │ │ + smlalseq r8, pc, r8, r1 @ │ │ │ │ + tsteq pc, r4, asr r1 @ │ │ │ │ + smlabbeq pc, ip, r0, r0 @ │ │ │ │ @ instruction: 0xffffc2dc │ │ │ │ @ instruction: 0xffffc1d0 │ │ │ │ - rscseq r8, pc, r4, lsr #4 │ │ │ │ - rscseq r8, pc, r0, lsl r2 @ │ │ │ │ - smlatbeq pc, r0, r1, r0 @ │ │ │ │ - strheq r0, [pc, -ip] │ │ │ │ + rscseq r8, pc, r4, lsl #4 │ │ │ │ + ldrshteq r8, [pc], #16 │ │ │ │ + smlabbeq pc, r0, r1, r0 @ │ │ │ │ + swpeq r0, ip, [pc] @ │ │ │ │ @ instruction: 0xffffc370 │ │ │ │ @ instruction: 0xffffc264 │ │ │ │ - ldrhteq r8, [pc], #40 │ │ │ │ - rscseq r8, pc, r4, lsr #5 │ │ │ │ - rscseq r8, pc, r0, ror #2 │ │ │ │ + smlalseq r8, pc, r8, r2 @ │ │ │ │ + rscseq r8, pc, r4, lsl #5 │ │ │ │ + rscseq r8, pc, r0, asr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bd140 <__cxa_atexit@plt+0xb1434> │ │ │ │ ldr r7, [pc, #196] @ bd168 <__cxa_atexit@plt+0xb145c> │ │ │ │ @@ -181525,20 +181525,20 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrhteq r8, [pc], #4 │ │ │ │ - @ instruction: 0x010efeb4 │ │ │ │ - tsteq pc, r8, lsr r0 @ │ │ │ │ - tstpeq lr, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ + smlalseq r8, pc, r4, r0 @ │ │ │ │ + @ instruction: 0x010efe94 │ │ │ │ + tsteq pc, r8, lsl r0 @ │ │ │ │ + tstpeq lr, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rscseq r8, pc, r4, rrx │ │ │ │ + rscseq r8, pc, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd220 <__cxa_atexit@plt+0xb1514> │ │ │ │ @@ -181574,17 +181574,17 @@ │ │ │ │ str ip, [r3, #24] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ - ldrdeq pc, [lr, -r0] │ │ │ │ - tstpeq lr, r0, asr pc @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x010efdb0 │ │ │ │ + tstpeq lr, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc bd2a8 <__cxa_atexit@plt+0xb159c> │ │ │ │ ldr r3, [pc, #116] @ bd2d0 <__cxa_atexit@plt+0xb15c4> │ │ │ │ @@ -181615,16 +181615,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r7, pc, r4, asr pc @ │ │ │ │ - smlatbeq lr, r8, lr, pc @ │ │ │ │ + rscseq r7, pc, r4, lsr pc @ │ │ │ │ + smlabbeq lr, r8, lr, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd314 <__cxa_atexit@plt+0xb1608> │ │ │ │ @@ -181634,15 +181634,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq lr, r8, lsr #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, lsl #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc bd3c4 <__cxa_atexit@plt+0xb16b8> │ │ │ │ ldr r3, [pc, #168] @ bd3ec <__cxa_atexit@plt+0xb16e0> │ │ │ │ @@ -181687,16 +181687,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq r7, pc, ip, lsr lr @ │ │ │ │ - smlatbeq lr, r0, sp, pc @ │ │ │ │ + rscseq r7, pc, ip, lsl lr @ │ │ │ │ + smlabbeq lr, r0, sp, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ bd478 <__cxa_atexit@plt+0xb176c> │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -181721,15 +181721,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq lr, r4, ip, pc @ │ │ │ │ + smlabteq lr, r4, ip, pc @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd4c4 <__cxa_atexit@plt+0xb17b8> │ │ │ │ @@ -181742,15 +181742,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq lr, r8, ip, pc @ │ │ │ │ + tstpeq lr, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bd520 <__cxa_atexit@plt+0xb1814> │ │ │ │ ldr r2, [pc, #56] @ bd528 <__cxa_atexit@plt+0xb181c> │ │ │ │ ldr sl, [r7, #8] │ │ │ │ @@ -181812,16 +181812,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq lr, r4, lsr fp @ p-variant is OBSOLETE │ │ │ │ - tstpeq lr, r0, ror #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, asr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bd640 <__cxa_atexit@plt+0xb1934> │ │ │ │ @@ -181837,16 +181837,16 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ str r0, [r3, #12] │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010efab4 │ │ │ │ - smlatteq lr, r0, r8, pc @ │ │ │ │ + @ instruction: 0x010efa94 │ │ │ │ + smlabteq lr, r0, r8, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc bd6b4 <__cxa_atexit@plt+0xb19a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -181870,15 +181870,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, r8, ror #16 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ rscseq r7, fp, r8, lsl r6 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ @@ -181916,18 +181916,18 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ bd794 <__cxa_atexit@plt+0xb1a88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [lr, -r8] │ │ │ │ + ldrdeq pc, [lr, -r8] │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x010ef9b4 │ │ │ │ - rscseq r7, pc, ip, lsl #21 │ │ │ │ + @ instruction: 0x010ef994 │ │ │ │ + rscseq r7, pc, ip, ror #20 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ rscseq r7, fp, ip, asr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -181986,19 +181986,19 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ bd8ac <__cxa_atexit@plt+0xb1ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tstpeq lr, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [lr, -r4] │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldrdeq pc, [lr, -r0] │ │ │ │ - rscseq r7, pc, r8, ror r9 @ │ │ │ │ - smlalseq r7, pc, ip, r9 @ │ │ │ │ + @ instruction: 0x010ef8b0 │ │ │ │ + rscseq r7, pc, r8, asr r9 @ │ │ │ │ + rscseq r7, pc, ip, ror r9 @ │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ rscseq r7, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ @@ -182039,18 +182039,18 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ bd980 <__cxa_atexit@plt+0xb1c74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq lr, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + smlatteq lr, ip, r5, pc @ │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - smlabteq lr, r8, r7, pc @ │ │ │ │ - rscseq r7, pc, r0, lsr #17 │ │ │ │ + smlatbeq lr, r8, r7, pc @ │ │ │ │ + rscseq r7, pc, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ rscseq r7, fp, r0, ror r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -182074,25 +182074,25 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ bda00 <__cxa_atexit@plt+0xb1cf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ ldrshteq r7, [fp], #32 │ │ │ │ - rscseq r7, pc, ip, lsl r8 @ │ │ │ │ + ldrshteq r7, [pc], #124 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ bda28 <__cxa_atexit@plt+0xb1d1c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - ldrshteq r7, [pc], #120 │ │ │ │ + ldrsbteq r7, [pc], #120 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc bda7c <__cxa_atexit@plt+0xb1d70> │ │ │ │ ldr r2, [pc, #60] @ bda84 <__cxa_atexit@plt+0xb1d78> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -182108,25 +182108,25 @@ │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x010ef490 │ │ │ │ + tstpeq lr, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r9, [r7, #3] │ │ │ │ ldr r3, [pc, #16] @ bdab0 <__cxa_atexit@plt+0xb1da4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #11 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ - tstpeq lr, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq lr, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -182142,15 +182142,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ bdb10 <__cxa_atexit@plt+0xb1e04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldrsbteq r7, [fp], #28 │ │ │ │ - rscseq r7, pc, ip, lsl r7 @ │ │ │ │ + ldrshteq r7, [pc], #108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc bdba4 <__cxa_atexit@plt+0xb1e98> │ │ │ │ ldr r7, [pc, #152] @ bdbcc <__cxa_atexit@plt+0xb1ec0> │ │ │ │ @@ -182190,16 +182190,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r7, pc, r0, lsr #13 │ │ │ │ - smlabbeq lr, r4, r4, pc @ │ │ │ │ + rscseq r7, pc, r0, lsl #13 │ │ │ │ + tstpeq lr, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdc34 <__cxa_atexit@plt+0xb1f28> │ │ │ │ @@ -182218,15 +182218,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ addne r2, r2, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq lr, r0, r3, pc @ │ │ │ │ + smlabteq lr, r0, r3, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc bdce4 <__cxa_atexit@plt+0xb1fd8> │ │ │ │ ldr r3, [pc, #168] @ bdd0c <__cxa_atexit@plt+0xb2000> │ │ │ │ @@ -182271,16 +182271,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq r7, pc, r4, ror #10 │ │ │ │ - @ instruction: 0x010ef2b8 │ │ │ │ + rscseq r7, pc, r4, asr #10 │ │ │ │ + @ instruction: 0x010ef298 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ bdd98 <__cxa_atexit@plt+0xb208c> │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -182305,15 +182305,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq pc, [lr, -ip] │ │ │ │ + ldrdeq pc, [lr, -ip] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bdde4 <__cxa_atexit@plt+0xb20d8> │ │ │ │ @@ -182326,15 +182326,15 @@ │ │ │ │ sub r7, r7, #12416 @ 0x3080 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ef198 │ │ │ │ + tstpeq lr, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc bdecc <__cxa_atexit@plt+0xb21c0> │ │ │ │ ldr r3, [pc, #228] @ bdef8 <__cxa_atexit@plt+0xb21ec> │ │ │ │ @@ -182395,16 +182395,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rscseq r7, pc, r0, lsl #7 │ │ │ │ - ldrdeq pc, [lr, -ip] │ │ │ │ + rscseq r7, pc, r0, ror #6 │ │ │ │ + strheq pc, [lr, -ip] @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ bdf44 <__cxa_atexit@plt+0xb2238> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -182450,15 +182450,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq lr, ip, pc, lr @ │ │ │ │ + smlatbeq lr, ip, pc, lr @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be03c <__cxa_atexit@plt+0xb2330> │ │ │ │ @@ -182477,15 +182477,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq lr, r4, asr pc │ │ │ │ + tsteq lr, r4, lsr pc │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc be15c <__cxa_atexit@plt+0xb2450> │ │ │ │ ldr r7, [pc, #276] @ be184 <__cxa_atexit@plt+0xb2478> │ │ │ │ @@ -182559,16 +182559,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - ldrshteq r7, [pc], #4 │ │ │ │ - tsteq lr, r8, asr lr │ │ │ │ + ldrsbteq r7, [pc], #4 │ │ │ │ + tsteq lr, r8, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ be204 <__cxa_atexit@plt+0xb24f8> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -182644,15 +182644,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq lr, ip, ip, lr │ │ │ │ + smlatbeq lr, ip, ip, lr │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be34c <__cxa_atexit@plt+0xb2640> │ │ │ │ @@ -182673,15 +182673,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq lr, ip, asr #24 │ │ │ │ + tsteq lr, ip, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc be428 <__cxa_atexit@plt+0xb271c> │ │ │ │ ldr r7, [pc, #208] @ be450 <__cxa_atexit@plt+0xb2744> │ │ │ │ @@ -182735,16 +182735,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq lr, [lr, -r0] │ │ │ │ - rscseq r7, pc, r0, lsl #2 │ │ │ │ + @ instruction: 0x010eebb0 │ │ │ │ + rscseq r7, pc, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc be4f0 <__cxa_atexit@plt+0xb27e4> │ │ │ │ @@ -182777,15 +182777,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r4, lsl #22 │ │ │ │ + smlatteq lr, r4, sl, lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc be544 <__cxa_atexit@plt+0xb2838> │ │ │ │ ldr r7, [pc, #52] @ be554 <__cxa_atexit@plt+0xb2848> │ │ │ │ @@ -182800,15 +182800,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ be558 <__cxa_atexit@plt+0xb284c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, pc, r8, ror #31 │ │ │ │ + rscseq r6, pc, r8, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ bne be5c4 <__cxa_atexit@plt+0xb28b8> │ │ │ │ mov r7, #224 @ 0xe0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -182911,22 +182911,22 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ - tsteq lr, r0, ror #18 │ │ │ │ + tsteq lr, r0, asr #18 │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq lr, r4, ror r8 │ │ │ │ + tsteq lr, r4, asr r8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ and r7, r7, #224 @ 0xe0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ bne be768 <__cxa_atexit@plt+0xb2a5c> │ │ │ │ ldr r7, [pc, #40] @ be77c <__cxa_atexit@plt+0xb2a70> │ │ │ │ @@ -183030,21 +183030,21 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ - smlabbeq lr, r4, r7, lr │ │ │ │ + tsteq lr, r4, ror #14 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - smlatbeq lr, r8, r7, lr │ │ │ │ - @ instruction: 0x010ee698 │ │ │ │ + smlabbeq lr, r8, r7, lr │ │ │ │ + tsteq lr, r8, ror r6 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ add r7, r7, #31 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #12 │ │ │ │ bcs be940 <__cxa_atexit@plt+0xb2c34> │ │ │ │ ldr r7, [pc, #36] @ be950 <__cxa_atexit@plt+0xb2c44> │ │ │ │ @@ -183145,19 +183145,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - @ instruction: 0x010ee5b8 │ │ │ │ + @ instruction: 0x010ee598 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - smlabbeq lr, ip, r5, lr │ │ │ │ - ldrdeq lr, [lr, -r4] │ │ │ │ + tsteq lr, ip, ror #10 │ │ │ │ + @ instruction: 0x010ee4b4 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ cmp r7, #237 @ 0xed │ │ │ │ bne beafc <__cxa_atexit@plt+0xb2df0> │ │ │ │ ldr r7, [pc, #36] @ beb0c <__cxa_atexit@plt+0xb2e00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -183236,17 +183236,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - tsteq lr, ip, asr #8 │ │ │ │ - ldrdeq lr, [lr, -r0] │ │ │ │ - tsteq lr, r0, ror #6 │ │ │ │ + tsteq lr, ip, lsr #8 │ │ │ │ + @ instruction: 0x010ee3b0 │ │ │ │ + tsteq lr, r0, asr #6 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ and r7, r7, #254 @ 0xfe │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ bne bec64 <__cxa_atexit@plt+0xb2f58> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ bec80 <__cxa_atexit@plt+0xb2f74> │ │ │ │ @@ -183259,15 +183259,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bec84 <__cxa_atexit@plt+0xb2f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq lr, [lr, -ip] │ │ │ │ + @ instruction: 0x010ee2bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge becc4 <__cxa_atexit@plt+0xb2fb8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -183292,16 +183292,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, ip, ror r2 │ │ │ │ - tsteq lr, r8, ror #6 │ │ │ │ + tsteq lr, ip, asr r2 │ │ │ │ + tsteq lr, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi bed38 <__cxa_atexit@plt+0xb302c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #40] @ bed58 <__cxa_atexit@plt+0xb304c> │ │ │ │ @@ -183312,16 +183312,16 @@ │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsl r2 │ │ │ │ - tsteq lr, r4, lsl r3 │ │ │ │ + strdeq lr, [lr, -ip] │ │ │ │ + strdeq lr, [lr, -r4] │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc beef0 <__cxa_atexit@plt+0xb31e4> │ │ │ │ ldr r3, [pc, #384] @ bef00 <__cxa_atexit@plt+0xb31f4> │ │ │ │ @@ -183422,19 +183422,19 @@ │ │ │ │ ldr r7, [pc, #32] @ bef1c <__cxa_atexit@plt+0xb3210> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr r8 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ andeq r0, r0, ip, asr #17 │ │ │ │ - tsteq lr, ip, ror r1 │ │ │ │ + tsteq lr, ip, asr r1 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rscseq r6, pc, r0, asr #12 │ │ │ │ - smlatbeq lr, ip, r0, lr │ │ │ │ + rscseq r6, pc, r0, lsr #12 │ │ │ │ + smlabbeq lr, ip, r0, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ bne bef64 <__cxa_atexit@plt+0xb3258> │ │ │ │ mov r7, #240 @ 0xf0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -183564,19 +183564,19 @@ │ │ │ │ ldr r7, [pc, #20] @ bf148 <__cxa_atexit@plt+0xb343c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r8, lsl lr │ │ │ │ + strdeq sp, [lr, -r8] │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ andeq r0, r0, r4, ror r6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlabteq lr, r0, pc, sp @ │ │ │ │ + smlatbeq lr, r0, pc, sp @ │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror r5 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @@ -183668,18 +183668,18 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ - @ instruction: 0x010edd90 │ │ │ │ + tsteq lr, r0, ror sp │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - tsteq lr, ip, ror #26 │ │ │ │ - smlatbeq lr, ip, ip, sp │ │ │ │ + tsteq lr, ip, asr #26 │ │ │ │ + smlabbeq lr, ip, ip, sp │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ add r7, r7, #15 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #3 │ │ │ │ bcs bf32c <__cxa_atexit@plt+0xb3620> │ │ │ │ ldr r7, [pc, #36] @ bf33c <__cxa_atexit@plt+0xb3630> │ │ │ │ @@ -183780,19 +183780,19 @@ │ │ │ │ ldr r7, [pc, #20] @ bf4a8 <__cxa_atexit@plt+0xb379c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010edab8 │ │ │ │ + @ instruction: 0x010eda98 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ - tsteq lr, r4, lsr ip │ │ │ │ + tsteq lr, r4, lsl ip │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ @@ -183869,17 +183869,17 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - tsteq lr, ip, ror #20 │ │ │ │ - tsteq lr, r4, lsl sl │ │ │ │ - smlabbeq lr, r0, r9, sp │ │ │ │ + tsteq lr, ip, asr #20 │ │ │ │ + strdeq sp, [lr, -r4] │ │ │ │ + tsteq lr, r0, ror #18 │ │ │ │ mov fp, r7 │ │ │ │ ldrb r7, [r5] │ │ │ │ cmp r7, #244 @ 0xf4 │ │ │ │ bne bf644 <__cxa_atexit@plt+0xb3938> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ bf660 <__cxa_atexit@plt+0xb3954> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -183891,15 +183891,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bf664 <__cxa_atexit@plt+0xb3958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq sp, [lr, -ip] │ │ │ │ + ldrdeq sp, [lr, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #112 @ 0x70 │ │ │ │ bge bf698 <__cxa_atexit@plt+0xb398c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #44] @ bf6b4 <__cxa_atexit@plt+0xb39a8> │ │ │ │ @@ -183912,15 +183912,15 @@ │ │ │ │ ldr r7, [pc, #20] @ bf6b8 <__cxa_atexit@plt+0xb39ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlatbeq lr, r8, r8, sp │ │ │ │ + smlabbeq lr, r8, r8, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmn r7, #64 @ 0x40 │ │ │ │ bge bf6f8 <__cxa_atexit@plt+0xb39ec> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -183945,16 +183945,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, r8, asr #16 │ │ │ │ - tsteq lr, r4, lsr r9 │ │ │ │ + tsteq lr, r8, lsr #16 │ │ │ │ + tsteq lr, r4, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi bf76c <__cxa_atexit@plt+0xb3a60> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #40] @ bf78c <__cxa_atexit@plt+0xb3a80> │ │ │ │ @@ -183965,16 +183965,16 @@ │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - smlatteq lr, r8, r7, sp │ │ │ │ - smlatteq lr, r0, r8, sp │ │ │ │ + smlabteq lr, r8, r7, sp │ │ │ │ + smlabteq lr, r0, r8, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc bf850 <__cxa_atexit@plt+0xb3b44> │ │ │ │ ldr r3, [pc, #196] @ bf878 <__cxa_atexit@plt+0xb3b6c> │ │ │ │ @@ -184027,17 +184027,17 @@ │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ rscseq r5, fp, r0, asr r3 │ │ │ │ - rscseq r5, pc, r4, ror #25 │ │ │ │ + rscseq r5, pc, r4, asr #25 │ │ │ │ ldrhteq r5, [fp], #32 │ │ │ │ - tsteq lr, r4, asr #16 │ │ │ │ + tsteq lr, r4, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ bf924 <__cxa_atexit@plt+0xb3c18> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #120] @ bf928 <__cxa_atexit@plt+0xb3c1c> │ │ │ │ @@ -184070,15 +184070,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ rscseq r5, fp, ip, ror r2 │ │ │ │ ldrsbteq r5, [fp], #20 │ │ │ │ - tsteq lr, r8, ror #14 │ │ │ │ + tsteq lr, r8, asr #14 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc bf988 <__cxa_atexit@plt+0xb3c7c> │ │ │ │ @@ -184096,16 +184096,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ rscseq r5, fp, r0, asr r1 │ │ │ │ - smlatteq lr, r4, r6, sp │ │ │ │ - rscseq r5, pc, ip, lsr #23 │ │ │ │ + smlabteq lr, r4, r6, sp │ │ │ │ + rscseq r5, pc, ip, lsl #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ and r3, r8, #255 @ 0xff │ │ │ │ cmp r2, fp │ │ │ │ bcc bfa80 <__cxa_atexit@plt+0xb3d74> │ │ │ │ @@ -184179,19 +184179,19 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ rscseq r5, fp, r8, ror #2 │ │ │ │ rscseq r5, fp, ip, ror #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq lr, r4, asr #14 │ │ │ │ - ldrsbteq r5, [pc], #160 │ │ │ │ - ldrdeq sp, [lr, -r0] │ │ │ │ - tsteq lr, r0, lsl r7 │ │ │ │ - rscseq r5, pc, r8, asr sl @ │ │ │ │ + tsteq lr, r4, lsr #14 │ │ │ │ + ldrhteq r5, [pc], #160 │ │ │ │ + @ instruction: 0x010ed6b0 │ │ │ │ + strdeq sp, [lr, -r0] │ │ │ │ + rscseq r5, pc, r8, lsr sl @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184206,15 +184206,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bfb54 <__cxa_atexit@plt+0xb3e48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq lr, ip, lsl #12 │ │ │ │ + smlatteq lr, ip, r5, sp │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -184235,17 +184235,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bfbc8 <__cxa_atexit@plt+0xb3ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010ed5b0 │ │ │ │ + @ instruction: 0x010ed590 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r5, pc, r8, lsl #19 │ │ │ │ + rscseq r5, pc, r8, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc bfc14 <__cxa_atexit@plt+0xb3f08> │ │ │ │ ldr r3, [pc, #52] @ bfc24 <__cxa_atexit@plt+0xb3f18> │ │ │ │ @@ -184260,22 +184260,22 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ bfc28 <__cxa_atexit@plt+0xb3f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r5, pc, r8, asr #18 │ │ │ │ - rscseq r5, pc, ip, lsr #18 │ │ │ │ + rscseq r5, pc, r8, lsr #18 │ │ │ │ + rscseq r5, pc, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b bf9ac <__cxa_atexit@plt+0xb3ca0> │ │ │ │ - rscseq r5, pc, r4, lsl #18 │ │ │ │ + rscseq r5, pc, r4, ror #17 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc bfd38 <__cxa_atexit@plt+0xb402c> │ │ │ │ @@ -184354,20 +184354,20 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrhteq r4, [fp], #228 @ 0xe4 │ │ │ │ rscseq r4, fp, r4, lsr lr │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - tsteq lr, ip, asr #8 │ │ │ │ + tsteq lr, ip, lsr #8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlabbeq lr, r8, r4, sp │ │ │ │ - rscseq r5, pc, r4, lsr #16 │ │ │ │ - tsteq lr, r0, lsl r4 │ │ │ │ - smlalseq r5, pc, r8, r7 @ │ │ │ │ + tsteq lr, r8, ror #8 │ │ │ │ + rscseq r5, pc, r4, lsl #16 │ │ │ │ + strdeq sp, [lr, -r0] │ │ │ │ + rscseq r5, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -184386,15 +184386,15 @@ │ │ │ │ b afb728 <__cxa_atexit@plt+0xaefa1c> │ │ │ │ ldr r3, [pc, #20] @ bfe24 <__cxa_atexit@plt+0xb4118> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq lr, r0, asr #6 │ │ │ │ + tsteq lr, r0, lsr #6 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -184412,17 +184412,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ bfe8c <__cxa_atexit@plt+0xb4180> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq lr, r0, r2, sp │ │ │ │ + smlabteq lr, r0, r2, sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrsbteq r5, [pc], #100 │ │ │ │ + ldrhteq r5, [pc], #100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc bff38 <__cxa_atexit@plt+0xb422c> │ │ │ │ ldr r3, [pc, #148] @ bff48 <__cxa_atexit@plt+0xb423c> │ │ │ │ @@ -184463,16 +184463,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ bff54 <__cxa_atexit@plt+0xb4248> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - rscseq r5, pc, r4, lsr r6 @ │ │ │ │ - rscseq r5, pc, r0, lsl r6 @ │ │ │ │ + rscseq r5, pc, r4, lsl r6 @ │ │ │ │ + ldrshteq r5, [pc], #80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #88] @ bffc4 <__cxa_atexit@plt+0xb42b8> │ │ │ │ ldrb r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -184493,15 +184493,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlalseq r5, pc, ip, r5 @ │ │ │ │ + rscseq r5, pc, ip, ror r5 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ c0014 <__cxa_atexit@plt+0xb4308> │ │ │ │ ldrb r9, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -184512,15 +184512,15 @@ │ │ │ │ ldrb r8, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b bfc54 <__cxa_atexit@plt+0xb3f48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r5, pc, r0, asr r5 @ │ │ │ │ + rscseq r5, pc, r0, lsr r5 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrb r8, [r5, #4] │ │ │ │ ldrb r9, [r5, #8] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ b bfc54 <__cxa_atexit@plt+0xb3f48> │ │ │ │ @@ -184556,17 +184556,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ece98 │ │ │ │ + tsteq lr, r8, ror lr │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq lr, r4, asr pc │ │ │ │ + tsteq lr, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c010c <__cxa_atexit@plt+0xb4400> │ │ │ │ @@ -184576,15 +184576,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq lr, r8, lr, ip │ │ │ │ + smlabteq lr, r8, lr, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c019c <__cxa_atexit@plt+0xb4490> │ │ │ │ ldr r2, [pc, #128] @ c01b8 <__cxa_atexit@plt+0xb44ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184616,17 +184616,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ecdb4 │ │ │ │ + @ instruction: 0x010ecd94 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatteq lr, ip, lr, ip │ │ │ │ + smlabteq lr, ip, lr, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0208 <__cxa_atexit@plt+0xb44fc> │ │ │ │ @@ -184639,15 +184639,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r4, ror lr │ │ │ │ + tsteq lr, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c029c <__cxa_atexit@plt+0xb4590> │ │ │ │ ldr r2, [pc, #132] @ c02b8 <__cxa_atexit@plt+0xb45ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184680,17 +184680,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010eccb8 │ │ │ │ + @ instruction: 0x010ecc98 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strdeq ip, [lr, -r0] │ │ │ │ + ldrdeq ip, [lr, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c030c <__cxa_atexit@plt+0xb4600> │ │ │ │ @@ -184704,15 +184704,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r4, ror sp │ │ │ │ + tsteq lr, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c03a0 <__cxa_atexit@plt+0xb4694> │ │ │ │ ldr r2, [pc, #132] @ c03bc <__cxa_atexit@plt+0xb46b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184745,17 +184745,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ecbb4 │ │ │ │ + @ instruction: 0x010ecb94 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlatteq lr, ip, ip, ip │ │ │ │ + smlabteq lr, ip, ip, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0410 <__cxa_atexit@plt+0xb4704> │ │ │ │ @@ -184769,15 +184769,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r0, ror ip │ │ │ │ + tsteq lr, r0, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c04a0 <__cxa_atexit@plt+0xb4794> │ │ │ │ ldr r2, [pc, #128] @ c04bc <__cxa_atexit@plt+0xb47b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184809,17 +184809,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ecab0 │ │ │ │ + @ instruction: 0x010eca90 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatteq lr, r8, fp, ip │ │ │ │ + smlabteq lr, r8, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c050c <__cxa_atexit@plt+0xb4800> │ │ │ │ @@ -184832,15 +184832,15 @@ │ │ │ │ add r7, r2, r7, lsr #18 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r0, ror fp │ │ │ │ + tsteq lr, r0, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -184882,20 +184882,20 @@ │ │ │ │ mov r7, #80 @ 0x50 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ c05f4 <__cxa_atexit@plt+0xb48e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - ldrdeq ip, [lr, -ip] │ │ │ │ + @ instruction: 0x010ecbbc │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - rscseq r4, pc, r8, lsr #31 │ │ │ │ + rscseq r4, pc, r8, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c066c <__cxa_atexit@plt+0xb4960> │ │ │ │ ldr r2, [pc, #116] @ c0688 <__cxa_atexit@plt+0xb497c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184924,17 +184924,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq ip, [lr, -r8] │ │ │ │ + @ instruction: 0x010ec8b8 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x010ec994 │ │ │ │ + tsteq lr, r4, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c06cc <__cxa_atexit@plt+0xb49c0> │ │ │ │ @@ -184944,15 +184944,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r8, lsr #18 │ │ │ │ + tsteq lr, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c075c <__cxa_atexit@plt+0xb4a50> │ │ │ │ ldr r2, [pc, #128] @ c0778 <__cxa_atexit@plt+0xb4a6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -184984,17 +184984,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [lr, -r4] │ │ │ │ + ldrdeq ip, [lr, -r4] │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq lr, ip, lsr #18 │ │ │ │ + tsteq lr, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c07c8 <__cxa_atexit@plt+0xb4abc> │ │ │ │ @@ -185007,15 +185007,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ec8b4 │ │ │ │ + @ instruction: 0x010ec894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c085c <__cxa_atexit@plt+0xb4b50> │ │ │ │ ldr r2, [pc, #132] @ c0878 <__cxa_atexit@plt+0xb4b6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -185048,17 +185048,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [lr, -r8] │ │ │ │ + ldrdeq ip, [lr, -r8] │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq lr, r0, lsr r8 │ │ │ │ + tsteq lr, r0, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c08cc <__cxa_atexit@plt+0xb4bc0> │ │ │ │ @@ -185072,15 +185072,15 @@ │ │ │ │ orr r7, r7, #128 @ 0x80 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ec7b4 │ │ │ │ + @ instruction: 0x010ec794 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c095c <__cxa_atexit@plt+0xb4c50> │ │ │ │ ldr r2, [pc, #128] @ c0978 <__cxa_atexit@plt+0xb4c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -185112,17 +185112,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [lr, -r4] │ │ │ │ + ldrdeq ip, [lr, -r4] │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq lr, ip, lsr #14 │ │ │ │ + tsteq lr, ip, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c09c8 <__cxa_atexit@plt+0xb4cbc> │ │ │ │ @@ -185135,15 +185135,15 @@ │ │ │ │ add r7, r2, r7, lsr #12 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ec6b4 │ │ │ │ + @ instruction: 0x010ec694 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185179,19 +185179,19 @@ │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ c0a94 <__cxa_atexit@plt+0xb4d88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - tsteq lr, r0, ror r6 │ │ │ │ + tsteq lr, r0, asr r6 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rscseq r4, pc, r8, lsl #22 │ │ │ │ + rscseq r4, pc, r8, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c0b0c <__cxa_atexit@plt+0xb4e00> │ │ │ │ ldr r2, [pc, #116] @ c0b28 <__cxa_atexit@plt+0xb4e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -185220,17 +185220,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r8, lsr r4 │ │ │ │ + tsteq lr, r8, lsl r4 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq ip, [lr, -r4] │ │ │ │ + ldrdeq ip, [lr, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0b6c <__cxa_atexit@plt+0xb4e60> │ │ │ │ @@ -185240,15 +185240,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq lr, r8, r4, ip │ │ │ │ + tsteq lr, r8, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c0bfc <__cxa_atexit@plt+0xb4ef0> │ │ │ │ ldr r2, [pc, #128] @ c0c18 <__cxa_atexit@plt+0xb4f0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -185280,17 +185280,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r4, asr r3 │ │ │ │ + tsteq lr, r4, lsr r3 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlabbeq lr, ip, r4, ip │ │ │ │ + tsteq lr, ip, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0c68 <__cxa_atexit@plt+0xb4f5c> │ │ │ │ @@ -185303,15 +185303,15 @@ │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r4, lsl r4 │ │ │ │ + strdeq ip, [lr, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc c0cf8 <__cxa_atexit@plt+0xb4fec> │ │ │ │ ldr r2, [pc, #128] @ c0d14 <__cxa_atexit@plt+0xb5008> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -185343,17 +185343,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r8, asr r2 │ │ │ │ + tsteq lr, r8, lsr r2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x010ec390 │ │ │ │ + tsteq lr, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc c0d64 <__cxa_atexit@plt+0xb5058> │ │ │ │ @@ -185366,15 +185366,15 @@ │ │ │ │ add r7, r2, r7, lsr #6 │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq lr, r8, lsl r3 │ │ │ │ + strdeq ip, [lr, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185404,18 +185404,18 @@ │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ c0e14 <__cxa_atexit@plt+0xb5108> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq lr, r4, ror r1 │ │ │ │ + tsteq lr, r4, asr r1 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r4, pc, r8, lsl #15 │ │ │ │ + rscseq r4, pc, r8, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc c0e74 <__cxa_atexit@plt+0xb5168> │ │ │ │ ldr r3, [pc, #76] @ c0e84 <__cxa_atexit@plt+0xb5178> │ │ │ │ @@ -185436,27 +185436,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ c0e8c <__cxa_atexit@plt+0xb5180> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq lr, r4, lsl #4 │ │ │ │ - rscseq r4, pc, ip, lsl #14 │ │ │ │ + smlatteq lr, r4, r1, ip │ │ │ │ + rscseq r4, pc, ip, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ mov r3, #4 │ │ │ │ bic r7, r3, r7, lsr #5 │ │ │ │ ldr r3, [pc, #12] @ c0eb8 <__cxa_atexit@plt+0xb51ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010ec1b0 │ │ │ │ + @ instruction: 0x010ec190 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc c0f78 <__cxa_atexit@plt+0xb526c> │ │ │ │ mov r7, r5 │ │ │ │ @@ -185502,17 +185502,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ c0f94 <__cxa_atexit@plt+0xb5288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strdeq ip, [lr, -r4] │ │ │ │ - rscseq r4, pc, ip, lsl #12 │ │ │ │ - tsteq lr, ip, lsl r0 │ │ │ │ + ldrdeq ip, [lr, -r4] │ │ │ │ + rscseq r4, pc, ip, ror #11 │ │ │ │ + strdeq fp, [lr, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ add r7, r7, #62 @ 0x3e │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #30 │ │ │ │ bcs c0fe0 <__cxa_atexit@plt+0xb52d4> │ │ │ │ @@ -185539,16 +185539,16 @@ │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq lr, r0, ror #30 │ │ │ │ - tsteq lr, ip, asr #32 │ │ │ │ + tsteq lr, r0, asr #30 │ │ │ │ + tsteq lr, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrsb r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi c1054 <__cxa_atexit@plt+0xb5348> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #40] @ c1074 <__cxa_atexit@plt+0xb5368> │ │ │ │ @@ -185559,16 +185559,16 @@ │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addcc r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - tsteq lr, r0, lsl #30 │ │ │ │ - strdeq fp, [lr, -r8] │ │ │ │ + smlatteq lr, r0, lr, fp │ │ │ │ + ldrdeq fp, [lr, -r8] │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185581,16 +185581,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c10d0 <__cxa_atexit@plt+0xb53c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq lr, r8, r0, ip │ │ │ │ - rscseq r4, pc, ip, asr #9 │ │ │ │ + tsteq lr, r8, rrx │ │ │ │ + rscseq r4, pc, ip, lsr #9 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -185606,16 +185606,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ c1134 <__cxa_atexit@plt+0xb5428> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq lr, ip, lsr #32 │ │ │ │ - rscseq r4, pc, ip, ror #8 │ │ │ │ + tsteq lr, ip │ │ │ │ + rscseq r4, pc, ip, asr #8 │ │ │ │ smlalseq r3, fp, r6, fp │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrhteq r3, [fp], #177 @ 0xb1 │ │ │ │ @@ -185653,15 +185653,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ c11ec <__cxa_atexit@plt+0xb54e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrhteq r4, [pc], #60 │ │ │ │ + smlalseq r4, pc, ip, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ str r2, [r4, #788] @ 0x314 │ │ │ │ @@ -246349,15 +246349,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fc64c <__cxa_atexit@plt+0xf0940> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r8, fp, r0, pc @ │ │ │ │ + rscseq r8, fp, r0, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fc674 <__cxa_atexit@plt+0xf0968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -246379,15 +246379,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010b09b8 │ │ │ │ + @ instruction: 0x010b0998 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc6f8 <__cxa_atexit@plt+0xf09ec> │ │ │ │ ldr r3, [pc, #32] @ fc708 <__cxa_atexit@plt+0xf09fc> │ │ │ │ @@ -246397,15 +246397,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fc70c <__cxa_atexit@plt+0xf0a00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r8, [fp], #228 @ 0xe4 │ │ │ │ + ldrhteq r8, [fp], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fc734 <__cxa_atexit@plt+0xf0a28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -246437,15 +246437,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r0, [fp, -r4] │ │ │ │ + @ instruction: 0x010b08b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc7e0 <__cxa_atexit@plt+0xf0ad4> │ │ │ │ ldr r5, [pc, #32] @ fc7f0 <__cxa_atexit@plt+0xf0ae4> │ │ │ │ @@ -246455,15 +246455,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fc7f4 <__cxa_atexit@plt+0xf0ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r8, [fp], #208 @ 0xd0 │ │ │ │ + ldrsbteq r8, [fp], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fc82c <__cxa_atexit@plt+0xf0b20> │ │ │ │ @@ -246472,15 +246472,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r0, lsr #18 │ │ │ │ + tsteq fp, r0, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc86c <__cxa_atexit@plt+0xf0b60> │ │ │ │ ldr r3, [pc, #32] @ fc87c <__cxa_atexit@plt+0xf0b70> │ │ │ │ @@ -246490,15 +246490,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fc880 <__cxa_atexit@plt+0xf0b74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r8, ror #26 │ │ │ │ + rscseq r8, fp, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fc8a8 <__cxa_atexit@plt+0xf0b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -246520,15 +246520,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r0, ror r8 │ │ │ │ + tsteq fp, r0, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fc92c <__cxa_atexit@plt+0xf0c20> │ │ │ │ ldr r3, [pc, #32] @ fc93c <__cxa_atexit@plt+0xf0c30> │ │ │ │ @@ -246538,15 +246538,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fc940 <__cxa_atexit@plt+0xf0c34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, ip, lsr #25 │ │ │ │ + rscseq r8, fp, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #104] @ fc9c0 <__cxa_atexit@plt+0xf0cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -246571,15 +246571,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x010b07b8 │ │ │ │ + @ instruction: 0x010b0798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fca10 <__cxa_atexit@plt+0xf0d04> │ │ │ │ @@ -246593,15 +246593,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r0, asr r7 │ │ │ │ + tsteq fp, r0, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fca50 <__cxa_atexit@plt+0xf0d44> │ │ │ │ ldr r3, [pc, #32] @ fca60 <__cxa_atexit@plt+0xf0d54> │ │ │ │ @@ -246611,15 +246611,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fca64 <__cxa_atexit@plt+0xf0d58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, ip, lsl #23 │ │ │ │ + rscseq r8, fp, ip, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fca8c <__cxa_atexit@plt+0xf0d80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -246641,15 +246641,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010b0694 │ │ │ │ + tsteq fp, r4, ror r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcb10 <__cxa_atexit@plt+0xf0e04> │ │ │ │ ldr r3, [pc, #32] @ fcb20 <__cxa_atexit@plt+0xf0e14> │ │ │ │ @@ -246659,15 +246659,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fcb24 <__cxa_atexit@plt+0xf0e18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r8, [fp], #160 @ 0xa0 │ │ │ │ + ldrhteq r8, [fp], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fcb4c <__cxa_atexit@plt+0xf0e40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -246689,15 +246689,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r0, [fp, -r8] │ │ │ │ + @ instruction: 0x010b05b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcbd0 <__cxa_atexit@plt+0xf0ec4> │ │ │ │ ldr r5, [pc, #32] @ fcbe0 <__cxa_atexit@plt+0xf0ed4> │ │ │ │ @@ -246707,15 +246707,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fcbe4 <__cxa_atexit@plt+0xf0ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r4, lsl sl │ │ │ │ + ldrshteq r8, [fp], #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcc1c <__cxa_atexit@plt+0xf0f10> │ │ │ │ @@ -246724,15 +246724,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r4, asr #10 │ │ │ │ + tsteq fp, r4, lsr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcc5c <__cxa_atexit@plt+0xf0f50> │ │ │ │ ldr r3, [pc, #32] @ fcc6c <__cxa_atexit@plt+0xf0f60> │ │ │ │ @@ -246742,15 +246742,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fcc70 <__cxa_atexit@plt+0xf0f64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, ip, lsl #19 │ │ │ │ + rscseq r8, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #92] @ fcce4 <__cxa_atexit@plt+0xf0fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -246772,15 +246772,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x010b049c │ │ │ │ + tsteq fp, ip, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcd30 <__cxa_atexit@plt+0xf1024> │ │ │ │ @@ -246793,15 +246793,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r0, asr #8 │ │ │ │ + tsteq fp, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcd70 <__cxa_atexit@plt+0xf1064> │ │ │ │ ldr r5, [pc, #32] @ fcd80 <__cxa_atexit@plt+0xf1074> │ │ │ │ @@ -246811,15 +246811,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fcd84 <__cxa_atexit@plt+0xf1078> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, ip, ror r8 │ │ │ │ + rscseq r8, fp, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcdbc <__cxa_atexit@plt+0xf10b0> │ │ │ │ @@ -246828,15 +246828,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq fp, ip, r3, r0 │ │ │ │ + smlabbeq fp, ip, r3, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcdfc <__cxa_atexit@plt+0xf10f0> │ │ │ │ ldr r5, [pc, #32] @ fce0c <__cxa_atexit@plt+0xf1100> │ │ │ │ @@ -246846,15 +246846,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fce10 <__cxa_atexit@plt+0xf1104> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r8, [fp], #116 @ 0x74 │ │ │ │ + ldrsbteq r8, [fp], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fce48 <__cxa_atexit@plt+0xf113c> │ │ │ │ @@ -246863,15 +246863,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r4, lsr #6 │ │ │ │ + tsteq fp, r4, lsl #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc fceb4 <__cxa_atexit@plt+0xf11a8> │ │ │ │ ldr r3, [pc, #76] @ fcec4 <__cxa_atexit@plt+0xf11b8> │ │ │ │ @@ -246893,15 +246893,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fcecc <__cxa_atexit@plt+0xf11c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r8, fp, r0, asr #14 │ │ │ │ + rscseq r8, fp, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ fcef8 <__cxa_atexit@plt+0xf11ec> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -246923,15 +246923,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r0, asr #4 │ │ │ │ + tsteq fp, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fcf78 <__cxa_atexit@plt+0xf126c> │ │ │ │ ldr r5, [pc, #32] @ fcf88 <__cxa_atexit@plt+0xf127c> │ │ │ │ @@ -246941,15 +246941,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fcf8c <__cxa_atexit@plt+0xf1280> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r0, lsl #13 │ │ │ │ + rscseq r8, fp, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fcfc4 <__cxa_atexit@plt+0xf12b8> │ │ │ │ @@ -246958,15 +246958,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010b01b0 │ │ │ │ + @ instruction: 0x010b0190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd004 <__cxa_atexit@plt+0xf12f8> │ │ │ │ ldr r5, [pc, #32] @ fd014 <__cxa_atexit@plt+0xf1308> │ │ │ │ @@ -246976,15 +246976,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd018 <__cxa_atexit@plt+0xf130c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r8, [fp], #88 @ 0x58 │ │ │ │ + ldrsbteq r8, [fp], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd050 <__cxa_atexit@plt+0xf1344> │ │ │ │ @@ -246993,15 +246993,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq fp, r8, lsr #2 │ │ │ │ + tsteq fp, r8, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd090 <__cxa_atexit@plt+0xf1384> │ │ │ │ ldr r5, [pc, #32] @ fd0a0 <__cxa_atexit@plt+0xf1394> │ │ │ │ @@ -247011,15 +247011,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd0a4 <__cxa_atexit@plt+0xf1398> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r0, ror r5 │ │ │ │ + rscseq r8, fp, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd0dc <__cxa_atexit@plt+0xf13d0> │ │ │ │ @@ -247028,15 +247028,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq sl, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd11c <__cxa_atexit@plt+0xf1410> │ │ │ │ ldr r5, [pc, #32] @ fd12c <__cxa_atexit@plt+0xf1420> │ │ │ │ @@ -247046,15 +247046,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd130 <__cxa_atexit@plt+0xf1424> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r8, ror #9 │ │ │ │ + rscseq r8, fp, r8, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd168 <__cxa_atexit@plt+0xf145c> │ │ │ │ @@ -247063,15 +247063,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, r8, lr, pc @ │ │ │ │ + smlatbeq sl, r8, lr, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd1a8 <__cxa_atexit@plt+0xf149c> │ │ │ │ ldr r5, [pc, #32] @ fd1b8 <__cxa_atexit@plt+0xf14ac> │ │ │ │ @@ -247081,15 +247081,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd1bc <__cxa_atexit@plt+0xf14b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r0, ror #8 │ │ │ │ + rscseq r8, fp, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd1f4 <__cxa_atexit@plt+0xf14e8> │ │ │ │ @@ -247098,15 +247098,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq sl, r8, lsr lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, lsl lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd284 <__cxa_atexit@plt+0xf1578> │ │ │ │ ldr r2, [pc, #128] @ fd2a0 <__cxa_atexit@plt+0xf1594> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -247138,18 +247138,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, ip, ip, pc @ │ │ │ │ + smlatbeq sl, ip, ip, pc @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq pc, [sl, -ip] │ │ │ │ - smlatteq sl, r8, ip, pc @ │ │ │ │ + @ instruction: 0x010afdbc │ │ │ │ + smlabteq sl, r8, ip, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd2f4 <__cxa_atexit@plt+0xf15e8> │ │ │ │ @@ -247162,16 +247162,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq sl, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd374 <__cxa_atexit@plt+0xf1668> │ │ │ │ ldr r2, [pc, #84] @ fd37c <__cxa_atexit@plt+0xf1670> │ │ │ │ @@ -247194,15 +247194,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlatteq sl, r8, ip, pc @ │ │ │ │ + smlabteq sl, r8, ip, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne fd3ac <__cxa_atexit@plt+0xf16a0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #28] @ fd3c0 <__cxa_atexit@plt+0xf16b4> │ │ │ │ @@ -247210,15 +247210,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010afc94 │ │ │ │ + tstpeq sl, r4, ror ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -247248,19 +247248,19 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ fd468 <__cxa_atexit@plt+0xf175c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq r8, fp, r0, lsl r2 │ │ │ │ - tstpeq sl, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + ldrshteq r8, [fp], #16 │ │ │ │ + tstpeq sl, ip, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + smlatteq sl, ip, ip, pc @ │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - ldrsbteq r8, [fp], #20 │ │ │ │ + ldrhteq r8, [fp], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd4bc <__cxa_atexit@plt+0xf17b0> │ │ │ │ ldr r2, [pc, #80] @ fd4d8 <__cxa_atexit@plt+0xf17cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -247280,16 +247280,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fd4dc <__cxa_atexit@plt+0xf17d0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ - rscseq r8, fp, r4, asr r1 │ │ │ │ + tstpeq sl, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ + rscseq r8, fp, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd514 <__cxa_atexit@plt+0xf1808> │ │ │ │ @@ -247300,15 +247300,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd528 <__cxa_atexit@plt+0xf181c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, fp, r8, lsl #2 │ │ │ │ + rscseq r8, fp, r8, ror #1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ fd54c <__cxa_atexit@plt+0xf1840> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -247352,18 +247352,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq sl, r8, lsl r9 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [sl, -r8] │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - tstpeq sl, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd670 <__cxa_atexit@plt+0xf1964> │ │ │ │ ldr r3, [pc, #108] @ fd694 <__cxa_atexit@plt+0xf1988> │ │ │ │ @@ -247392,16 +247392,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fd698 <__cxa_atexit@plt+0xf198c> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlalseq r7, fp, r8, pc @ │ │ │ │ - ldrhteq r7, [fp], #240 @ 0xf0 │ │ │ │ + rscseq r7, fp, r8, ror pc │ │ │ │ + smlalseq r7, fp, r0, pc @ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247414,15 +247414,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fd6f0 <__cxa_atexit@plt+0xf19e4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - rscseq r7, fp, r0, asr #30 │ │ │ │ + rscseq r7, fp, r0, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc fd760 <__cxa_atexit@plt+0xf1a54> │ │ │ │ ldr r3, [pc, #92] @ fd770 <__cxa_atexit@plt+0xf1a64> │ │ │ │ @@ -247447,31 +247447,31 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fd774 <__cxa_atexit@plt+0xf1a68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r7, fp, r4, asr #29 │ │ │ │ - smlatteq sl, r0, r8, pc @ │ │ │ │ + rscseq r7, fp, r4, lsr #29 │ │ │ │ + smlabteq sl, r0, r8, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne fd7a0 <__cxa_atexit@plt+0xf1a94> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11642c <__cxa_atexit@plt+0x10a720> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ fd7b4 <__cxa_atexit@plt+0xf1aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, ip, r8, pc @ │ │ │ │ + tstpeq sl, ip, ror #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd844 <__cxa_atexit@plt+0xf1b38> │ │ │ │ ldr r7, [pc, #148] @ fd86c <__cxa_atexit@plt+0xf1b60> │ │ │ │ @@ -247510,18 +247510,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, fp, r4, ror #27 │ │ │ │ - tstpeq sl, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ - rscseq r7, fp, r4, lsl lr │ │ │ │ + rscseq r7, fp, r4, asr #27 │ │ │ │ + tstpeq sl, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr #18 @ p-variant is OBSOLETE │ │ │ │ + ldrshteq r7, [fp], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fd8d8 <__cxa_atexit@plt+0xf1bcc> │ │ │ │ @@ -247539,17 +247539,17 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq sl, r8, ror r8 @ p-variant is OBSOLETE │ │ │ │ - smlabteq sl, r0, r8, pc @ │ │ │ │ - rscseq r7, fp, r0, ror sp │ │ │ │ + tstpeq sl, r8, asr r8 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq sl, r0, r8, pc @ │ │ │ │ + rscseq r7, fp, r0, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc fd938 <__cxa_atexit@plt+0xf1c2c> │ │ │ │ ldr r3, [pc, #48] @ fd940 <__cxa_atexit@plt+0xf1c34> │ │ │ │ @@ -247759,31 +247759,31 @@ │ │ │ │ ldr r6, [pc, #32] @ fdc60 <__cxa_atexit@plt+0xf1f54> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlatteq sl, r4, r3, pc @ │ │ │ │ - tstpeq sl, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq sl, r4, r4, pc @ │ │ │ │ + smlabteq sl, r4, r3, pc @ │ │ │ │ + tstpeq sl, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, ror #8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - @ instruction: 0x010af59c │ │ │ │ - smlabteq sl, r0, r4, pc @ │ │ │ │ - tstpeq sl, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq sl, r0, r4, pc @ │ │ │ │ + tstpeq sl, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ - tstpeq sl, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ - smlatteq sl, r4, r4, pc @ │ │ │ │ - tstpeq sl, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, r4, r4, pc @ │ │ │ │ + smlatteq sl, r8, r4, pc @ │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - tstpeq sl, ip, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r4, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x010af59c │ │ │ │ + smlatteq sl, ip, r5, pc @ │ │ │ │ + tstpeq sl, r4, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tstpeq sl, r8, ror r6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -247820,17 +247820,17 @@ │ │ │ │ ldr r3, [pc, #32] @ fdd54 <__cxa_atexit@plt+0xf2048> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strdeq pc, [sl, -ip] │ │ │ │ - tstpeq sl, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [sl, -ip] │ │ │ │ + tstpeq sl, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -247864,17 +247864,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ fde04 <__cxa_atexit@plt+0xf20f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq sl, r0, r1, pc @ │ │ │ │ - tstpeq sl, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq sl, r4, ror #4 @ p-variant is OBSOLETE │ │ │ │ + smlabteq sl, r0, r1, pc @ │ │ │ │ + tstpeq sl, r8, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5] │ │ │ │ @@ -247903,17 +247903,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ fdea0 <__cxa_atexit@plt+0xf2194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq sl, ip, r1, pc @ │ │ │ │ - tstpeq sl, r0, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - smlatteq sl, ip, r1, pc @ │ │ │ │ + smlabbeq sl, ip, r1, pc @ │ │ │ │ + mrseq pc, (UNDEF: 26) @ │ │ │ │ + smlabteq sl, ip, r1, pc @ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -247956,17 +247956,17 @@ │ │ │ │ ldr r3, [pc, #32] @ fdf74 <__cxa_atexit@plt+0xf2268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - smlatteq sl, r8, r0, pc @ │ │ │ │ - tstpeq sl, r8, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [sl, -ip] │ │ │ │ + smlabteq sl, r8, r0, pc @ │ │ │ │ + tstpeq sl, r8, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [sl, -ip] │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -247992,19 +247992,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ fe008 <__cxa_atexit@plt+0xf22fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq sl, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq sl, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0x010af1bc │ │ │ │ - ldrdeq lr, [sl, -r4] │ │ │ │ - rscseq r7, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x010af19c │ │ │ │ + @ instruction: 0x010aefb4 │ │ │ │ + rscseq r7, fp, r4, lsr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe068 <__cxa_atexit@plt+0xf235c> │ │ │ │ ldr r3, [pc, #72] @ fe070 <__cxa_atexit@plt+0xf2364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -248022,15 +248022,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b fe0dc <__cxa_atexit@plt+0xf23d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r4, lr, lr │ │ │ │ + smlatbeq sl, r4, lr, lr │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -248047,16 +248047,16 @@ │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq sl, r0, r0, pc @ │ │ │ │ - smlabteq sl, r8, r0, pc @ │ │ │ │ + tstpeq sl, r0, rrx @ p-variant is OBSOLETE │ │ │ │ + smlatbeq sl, r8, r0, pc @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ bcc fe1a8 <__cxa_atexit@plt+0xf249c> │ │ │ │ @@ -248107,20 +248107,20 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ fe1d0 <__cxa_atexit@plt+0xf24c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, lsr #30 │ │ │ │ + tsteq sl, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - strdeq lr, [sl, -r0] │ │ │ │ + ldrdeq lr, [sl, -r0] │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b fe0dc <__cxa_atexit@plt+0xf23d0> │ │ │ │ @@ -248143,16 +248143,16 @@ │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl #30 │ │ │ │ - rscseq r7, fp, r8, lsl #8 │ │ │ │ + smlatteq sl, r0, lr, lr │ │ │ │ + rscseq r7, fp, r8, ror #7 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe2a4 <__cxa_atexit@plt+0xf2598> │ │ │ │ @@ -248166,15 +248166,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010aee9c │ │ │ │ + tsteq sl, ip, ror lr │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe2fc <__cxa_atexit@plt+0xf25f0> │ │ │ │ @@ -248188,15 +248188,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r4, asr #28 │ │ │ │ + tsteq sl, r4, lsr #28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc fe354 <__cxa_atexit@plt+0xf2648> │ │ │ │ @@ -248210,15 +248210,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq sl, ip, sp, lr │ │ │ │ + smlabteq sl, ip, sp, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc fe3cc <__cxa_atexit@plt+0xf26c0> │ │ │ │ ldr r7, [pc, #88] @ fe3dc <__cxa_atexit@plt+0xf26d0> │ │ │ │ @@ -248243,15 +248243,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fe3e4 <__cxa_atexit@plt+0xf26d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r7, fp, r0, ror r2 │ │ │ │ + rscseq r7, fp, r0, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ str r3, [r5] │ │ │ │ @@ -248314,19 +248314,19 @@ │ │ │ │ ldr r6, [pc, #40] @ fe514 <__cxa_atexit@plt+0xf2808> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - tsteq sl, r8, lsr fp │ │ │ │ + tsteq sl, r8, lsl fp │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - ldrdeq lr, [sl, -ip] │ │ │ │ - smlatbeq sl, r8, sl, lr │ │ │ │ + @ instruction: 0x010aebbc │ │ │ │ + smlabbeq sl, r8, sl, lr │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r8, [r5] │ │ │ │ @@ -248357,16 +248357,16 @@ │ │ │ │ ldr r3, [pc, #28] @ fe5b4 <__cxa_atexit@plt+0xf28a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ - strdeq lr, [sl, -ip] │ │ │ │ - smlabteq sl, r8, r9, lr │ │ │ │ + ldrdeq lr, [sl, -ip] │ │ │ │ + smlatbeq sl, r8, r9, lr │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe610 <__cxa_atexit@plt+0xf2904> │ │ │ │ @@ -248388,15 +248388,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ fe628 <__cxa_atexit@plt+0xf291c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r7, fp, r0, lsr r0 │ │ │ │ + rscseq r7, fp, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ fe654 <__cxa_atexit@plt+0xf2948> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -248423,17 +248423,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ fe6b4 <__cxa_atexit@plt+0xf29a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010ae89c │ │ │ │ + tsteq sl, ip, ror r8 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - smlabteq sl, ip, r8, lr │ │ │ │ + smlatbeq sl, ip, r8, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe6f8 <__cxa_atexit@plt+0xf29ec> │ │ │ │ ldr r2, [pc, #36] @ fe700 <__cxa_atexit@plt+0xf29f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248442,16 +248442,16 @@ │ │ │ │ ldr r5, [pc, #24] @ fe704 <__cxa_atexit@plt+0xf29f8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ - rscseq r6, fp, r4, ror #30 │ │ │ │ + strdeq lr, [sl, -r0] │ │ │ │ + rscseq r6, fp, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe740 <__cxa_atexit@plt+0xf2a34> │ │ │ │ ldr r2, [pc, #36] @ fe748 <__cxa_atexit@plt+0xf2a3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248460,16 +248460,16 @@ │ │ │ │ ldr r5, [pc, #24] @ fe74c <__cxa_atexit@plt+0xf2a40> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r8, r7, lr │ │ │ │ - rscseq r6, fp, r4, lsr #30 │ │ │ │ + smlatbeq sl, r8, r7, lr │ │ │ │ + rscseq r6, fp, r4, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc fe7c4 <__cxa_atexit@plt+0xf2ab8> │ │ │ │ ldr r1, [pc, #92] @ fe7cc <__cxa_atexit@plt+0xf2ac0> │ │ │ │ @@ -248572,15 +248572,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fe908 <__cxa_atexit@plt+0xf2bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, fp, r0, ror #26 │ │ │ │ + rscseq r6, fp, r0, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ fe9a8 <__cxa_atexit@plt+0xf2c9c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -248665,16 +248665,16 @@ │ │ │ │ ldr r5, [pc, #24] @ fea80 <__cxa_atexit@plt+0xf2d74> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010ae494 │ │ │ │ - rscseq r6, fp, r8, ror #23 │ │ │ │ + tsteq sl, r4, ror r4 │ │ │ │ + rscseq r6, fp, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc feabc <__cxa_atexit@plt+0xf2db0> │ │ │ │ ldr r2, [pc, #36] @ feac4 <__cxa_atexit@plt+0xf2db8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -248683,16 +248683,16 @@ │ │ │ │ ldr r5, [pc, #24] @ feac8 <__cxa_atexit@plt+0xf2dbc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, asr #8 │ │ │ │ - rscseq r6, fp, r8, lsr #23 │ │ │ │ + tsteq sl, ip, lsr #8 │ │ │ │ + rscseq r6, fp, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ bcc feb70 <__cxa_atexit@plt+0xf2e64> │ │ │ │ ldr r2, [pc, #140] @ feb78 <__cxa_atexit@plt+0xf2e6c> │ │ │ │ @@ -248782,17 +248782,17 @@ │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #20] @ fec58 <__cxa_atexit@plt+0xf2f4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - smlabbeq sl, ip, r4, lr │ │ │ │ + tsteq sl, ip, ror #8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x010ae2b8 │ │ │ │ + @ instruction: 0x010ae298 │ │ │ │ andeq r0, r0, sl, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ fec78 <__cxa_atexit@plt+0xf2f6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ @@ -248829,17 +248829,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r7, [pc, #8] @ fed0c <__cxa_atexit@plt+0xf3000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror r3 │ │ │ │ - @ instruction: 0x010ae3b0 │ │ │ │ - smlabteq sl, ip, r3, lr │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ + @ instruction: 0x010ae390 │ │ │ │ + smlatbeq sl, ip, r3, lr │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r1, r0, r9, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ fed40 <__cxa_atexit@plt+0xf3034> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #24] │ │ │ │ @@ -248890,15 +248890,15 @@ │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x010ae298 │ │ │ │ + tsteq sl, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [pc, #12] @ fee28 <__cxa_atexit@plt+0xf311c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -248917,15 +248917,15 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ fee6c <__cxa_atexit@plt+0xf3160> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r6, fp, r0, lsl #16 │ │ │ │ + rscseq r6, fp, r0, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -249076,15 +249076,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ ff0e8 <__cxa_atexit@plt+0xf33dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r6, fp, ip, lsl #11 │ │ │ │ + rscseq r6, fp, ip, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ str r3, [r5] │ │ │ │ @@ -249122,17 +249122,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #16] @ ff1a8 <__cxa_atexit@plt+0xf349c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r4, sp, sp │ │ │ │ + smlatbeq sl, r4, sp, sp │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x010addb4 │ │ │ │ + @ instruction: 0x010add94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc ff1e8 <__cxa_atexit@plt+0xf34dc> │ │ │ │ ldr r2, [pc, #36] @ ff1f0 <__cxa_atexit@plt+0xf34e4> │ │ │ │ @@ -249188,15 +249188,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010addb0 │ │ │ │ + @ instruction: 0x010add90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc ff33c <__cxa_atexit@plt+0xf3630> │ │ │ │ ldr r7, [pc, #152] @ ff364 <__cxa_atexit@plt+0xf3658> │ │ │ │ @@ -249236,16 +249236,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r6, fp, r4, lsr #6 │ │ │ │ - tsteq sl, ip, lsl lr │ │ │ │ + rscseq r6, fp, r4, lsl #6 │ │ │ │ + strdeq sp, [sl, -ip] │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249268,15 +249268,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - tsteq sl, r0, ror sp │ │ │ │ + tsteq sl, r0, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc ff420 <__cxa_atexit@plt+0xf3714> │ │ │ │ ldr r2, [pc, #32] @ ff428 <__cxa_atexit@plt+0xf371c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -249284,15 +249284,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r4, sl, sp │ │ │ │ + smlabteq sl, r4, sl, sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc ff494 <__cxa_atexit@plt+0xf3788> │ │ │ │ ldr r7, [pc, #88] @ ff4a4 <__cxa_atexit@plt+0xf3798> │ │ │ │ @@ -249317,15 +249317,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ ff4ac <__cxa_atexit@plt+0xf37a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbteq r6, [fp], #16 │ │ │ │ + ldrhteq r6, [fp], #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -249403,15 +249403,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ ff604 <__cxa_atexit@plt+0xf38f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r6, fp, ip, ror r0 │ │ │ │ + rscseq r6, fp, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ @@ -249497,15 +249497,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [sl, -r4] │ │ │ │ + @ instruction: 0x010ad7b4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc ff7d0 <__cxa_atexit@plt+0xf3ac4> │ │ │ │ @@ -249633,15 +249633,15 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r5, fp, r8, lsl #26 │ │ │ │ + rscseq r5, fp, r8, ror #25 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -249705,15 +249705,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ ffabc <__cxa_atexit@plt+0xf3db0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, fp, ip, asr #23 │ │ │ │ + rscseq r5, fp, ip, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ ffae8 <__cxa_atexit@plt+0xf3ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249745,15 +249745,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ ffb5c <__cxa_atexit@plt+0xf3e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [sl, -r8] │ │ │ │ + ldrdeq sp, [sl, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ffb90 <__cxa_atexit@plt+0xf3e84> │ │ │ │ @@ -249765,15 +249765,15 @@ │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [pc, #12] @ ffba8 <__cxa_atexit@plt+0xf3e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlabteq sl, r0, r3, sp │ │ │ │ + smlatbeq sl, r0, r3, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc ffc10 <__cxa_atexit@plt+0xf3f04> │ │ │ │ ldr r3, [pc, #80] @ ffc20 <__cxa_atexit@plt+0xf3f14> │ │ │ │ @@ -249796,15 +249796,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ ffc28 <__cxa_atexit@plt+0xf3f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, fp, r4, ror #20 │ │ │ │ + rscseq r5, fp, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ ffc54 <__cxa_atexit@plt+0xf3f48> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -249836,15 +249836,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ ffcc8 <__cxa_atexit@plt+0xf3fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, r8, r2, sp │ │ │ │ + tsteq sl, r8, ror #4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne ffd00 <__cxa_atexit@plt+0xf3ff4> │ │ │ │ @@ -249855,15 +249855,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ ffd14 <__cxa_atexit@plt+0xf4008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, asr #4 │ │ │ │ + tsteq sl, r0, lsr #4 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc ffd54 <__cxa_atexit@plt+0xf4048> │ │ │ │ @@ -249906,15 +249906,15 @@ │ │ │ │ ldr r7, [pc, #20] @ ffde0 <__cxa_atexit@plt+0xf40d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq sl, ip, ror #4 │ │ │ │ + tsteq sl, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11642c <__cxa_atexit@plt+0x10a720> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -249930,15 +249930,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ ffe40 <__cxa_atexit@plt+0xf4134> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, fp, ip, asr #16 │ │ │ │ + rscseq r5, fp, ip, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc ffea8 <__cxa_atexit@plt+0xf419c> │ │ │ │ @@ -249960,16 +249960,16 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - smlatbeq sl, ip, r2, sp │ │ │ │ - strdeq sp, [sl, -r0] │ │ │ │ + smlabbeq sl, ip, r2, sp │ │ │ │ + ldrdeq sp, [sl, -r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -250047,15 +250047,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - smlalseq r5, fp, r8, r6 │ │ │ │ + rscseq r5, fp, r8, ror r6 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -250144,15 +250144,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 10018c <__cxa_atexit@plt+0xf4480> │ │ │ │ b 1001a4 <__cxa_atexit@plt+0xf4498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq ip, [sl, -ip] │ │ │ │ + @ instruction: 0x010acdbc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1001c4 <__cxa_atexit@plt+0xf44b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #312] @ 1002f4 <__cxa_atexit@plt+0xf45e8> │ │ │ │ @@ -250230,16 +250230,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - smlatteq sl, r4, ip, ip │ │ │ │ - @ instruction: 0x010acd90 │ │ │ │ + smlabteq sl, r4, ip, ip │ │ │ │ + tsteq sl, r0, ror sp │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -250267,15 +250267,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq sl, r0, fp, ip │ │ │ │ + smlabteq sl, r0, fp, ip │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -250293,15 +250293,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1003e0 <__cxa_atexit@plt+0xf46d4> │ │ │ │ b 1001a4 <__cxa_atexit@plt+0xf4498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - smlabbeq sl, r8, fp, ip │ │ │ │ + tsteq sl, r8, ror #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, #2 │ │ │ │ @@ -250333,18 +250333,18 @@ │ │ │ │ stm r5, {r1, r3} │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 10048c <__cxa_atexit@plt+0xf4780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r8, sl, ip │ │ │ │ + smlatbeq sl, r8, sl, ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlatbeq sl, r8, sl, ip │ │ │ │ + smlabbeq sl, r8, sl, ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1004f8 <__cxa_atexit@plt+0xf47ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -250369,15 +250369,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, asr #20 │ │ │ │ + tsteq sl, r8, lsr #20 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -250395,15 +250395,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 100578 <__cxa_atexit@plt+0xf486c> │ │ │ │ b 1001a4 <__cxa_atexit@plt+0xf4498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - strdeq ip, [sl, -r0] │ │ │ │ + ldrdeq ip, [sl, -r0] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r1, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, #2 │ │ │ │ @@ -250435,18 +250435,18 @@ │ │ │ │ stm r5, {r1, r2} │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 100624 <__cxa_atexit@plt+0xf4918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsr r9 │ │ │ │ + tsteq sl, r0, lsl r9 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq sl, r0, lsl r9 │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ beq 100694 <__cxa_atexit@plt+0xf4988> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -250474,18 +250474,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 1006c0 <__cxa_atexit@plt+0xf49b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010ac890 │ │ │ │ + tsteq sl, r0, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq sl, r8, ror #16 │ │ │ │ + tsteq sl, r8, asr #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100730 <__cxa_atexit@plt+0xf4a24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -250511,15 +250511,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl r8 │ │ │ │ + strdeq ip, [sl, -r0] │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -250537,15 +250537,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1007b0 <__cxa_atexit@plt+0xf4aa4> │ │ │ │ b 1001a4 <__cxa_atexit@plt+0xf4498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - @ instruction: 0x010ac7b8 │ │ │ │ + @ instruction: 0x010ac798 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ beq 100820 <__cxa_atexit@plt+0xf4b14> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -250573,18 +250573,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 10084c <__cxa_atexit@plt+0xf4b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsl #14 │ │ │ │ + smlatteq sl, r4, r6, ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - ldrdeq ip, [sl, -ip] │ │ │ │ + @ instruction: 0x010ac6bc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1008ac <__cxa_atexit@plt+0xf4ba0> │ │ │ │ @@ -250629,15 +250629,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 100920 <__cxa_atexit@plt+0xf4c14> │ │ │ │ b 1001a4 <__cxa_atexit@plt+0xf4498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff88c │ │ │ │ - tsteq sl, r8, asr #12 │ │ │ │ + tsteq sl, r8, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 100990 <__cxa_atexit@plt+0xf4c84> │ │ │ │ ldr r3, [pc, #80] @ 1009a0 <__cxa_atexit@plt+0xf4c94> │ │ │ │ @@ -250660,15 +250660,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1009a8 <__cxa_atexit@plt+0xf4c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq r4, [fp], #192 @ 0xc0 │ │ │ │ + ldrsbteq r4, [fp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1009d4 <__cxa_atexit@plt+0xf4cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -250720,18 +250720,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 100aa8 <__cxa_atexit@plt+0xf4d9c> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - smlatteq sl, r0, r4, ip │ │ │ │ + smlabteq sl, r0, r4, ip │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq sl, r8, lsl #10 │ │ │ │ + smlatteq sl, r8, r4, ip │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ cmp r1, r2 │ │ │ │ @@ -250746,15 +250746,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq sl, r4, ror r4 │ │ │ │ + tsteq sl, r4, asr r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 100b4c <__cxa_atexit@plt+0xf4e40> │ │ │ │ cmp r3, #3 │ │ │ │ bne 100b64 <__cxa_atexit@plt+0xf4e58> │ │ │ │ @@ -250776,17 +250776,17 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 100b78 <__cxa_atexit@plt+0xf4e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [sl, -ip] │ │ │ │ + @ instruction: 0x010ac3bc │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - tsteq sl, r4, lsl #8 │ │ │ │ + smlatteq sl, r4, r3, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 100be4 <__cxa_atexit@plt+0xf4ed8> │ │ │ │ ldr r3, [pc, #80] @ 100bf4 <__cxa_atexit@plt+0xf4ee8> │ │ │ │ @@ -250809,15 +250809,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 100bfc <__cxa_atexit@plt+0xf4ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r4, fp, r0, lsr #21 │ │ │ │ + rscseq r4, fp, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 100c28 <__cxa_atexit@plt+0xf4f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -250849,15 +250849,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 100c9c <__cxa_atexit@plt+0xf4f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, r0, r3, ip │ │ │ │ + tsteq sl, r0, ror #6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 100cf0 <__cxa_atexit@plt+0xf4fe4> │ │ │ │ @@ -250881,15 +250881,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq sl, ip, ror r3 │ │ │ │ + tsteq sl, ip, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 100d58 <__cxa_atexit@plt+0xf504c> │ │ │ │ ldr r2, [pc, #36] @ 100d60 <__cxa_atexit@plt+0xf5054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -250898,16 +250898,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 100d64 <__cxa_atexit@plt+0xf5058> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010ac1b0 │ │ │ │ - rscseq r4, fp, r4, lsl #18 │ │ │ │ + @ instruction: 0x010ac190 │ │ │ │ + rscseq r4, fp, r4, ror #17 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 100db8 <__cxa_atexit@plt+0xf50ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r9, r7, #12 │ │ │ │ @@ -250922,15 +250922,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #24] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror #2 │ │ │ │ + tsteq sl, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251030,15 +251030,15 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 100f70 <__cxa_atexit@plt+0xf5264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010abf90 │ │ │ │ + tsteq sl, r0, ror pc │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ @@ -251077,15 +251077,15 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq sl, r0, asr #30 │ │ │ │ + tsteq sl, r0, lsr #30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, lr} │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r1, [r3, #2] │ │ │ │ add r3, r3, #6 │ │ │ │ ldm r3, {r0, r2, r3} │ │ │ │ @@ -251126,15 +251126,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1010f0 <__cxa_atexit@plt+0xf53e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrhteq r4, [fp], #80 @ 0x50 │ │ │ │ + smlalseq r4, fp, r0, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r3, [pc, #8] @ 10111c <__cxa_atexit@plt+0xf5410> │ │ │ │ @@ -251184,15 +251184,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - ldrhteq r4, [fp], #68 @ 0x44 │ │ │ │ + smlalseq r4, fp, r4, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 101254 <__cxa_atexit@plt+0xf5548> │ │ │ │ @@ -251221,15 +251221,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - rscseq r4, fp, ip, lsl #8 │ │ │ │ + rscseq r4, fp, ip, ror #7 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r2, #12]! │ │ │ │ ldr r3, [pc, #88] @ 1012e4 <__cxa_atexit@plt+0xf55d8> │ │ │ │ ldr r9, [r2, #-8] │ │ │ │ @@ -251279,16 +251279,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq fp, [sl, -r8] │ │ │ │ - tsteq sl, r4, lsr sp │ │ │ │ + @ instruction: 0x010abcb8 │ │ │ │ + tsteq sl, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 101410 <__cxa_atexit@plt+0xf5704> │ │ │ │ @@ -251402,18 +251402,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl fp │ │ │ │ + strdeq fp, [sl, -r0] │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq sl, r8, ror #22 │ │ │ │ - ldrdeq fp, [sl, -r0] │ │ │ │ + tsteq sl, r8, asr #22 │ │ │ │ + @ instruction: 0x010abbb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1015a8 <__cxa_atexit@plt+0xf589c> │ │ │ │ @@ -251431,16 +251431,16 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq fp, [sl, -ip] │ │ │ │ - @ instruction: 0x010abab4 │ │ │ │ + @ instruction: 0x010ababc │ │ │ │ + @ instruction: 0x010aba94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10161c <__cxa_atexit@plt+0xf5910> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -251486,19 +251486,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ b 101684 <__cxa_atexit@plt+0xf5978> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, r8, r9, fp │ │ │ │ - smlabbeq sl, ip, sl, fp │ │ │ │ - tsteq sl, r0, lsl sl │ │ │ │ - smlabteq sl, r8, sl, fp │ │ │ │ - tsteq sl, r0, asr sl │ │ │ │ + smlatbeq sl, r8, r9, fp │ │ │ │ + tsteq sl, ip, ror #20 │ │ │ │ + strdeq fp, [sl, -r0] │ │ │ │ + smlatbeq sl, r8, sl, fp │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 101724 <__cxa_atexit@plt+0xf5a18> │ │ │ │ ldr r3, [pc, #112] @ 101734 <__cxa_atexit@plt+0xf5a28> │ │ │ │ @@ -251529,15 +251529,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 10173c <__cxa_atexit@plt+0xf5a30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r3, fp, r8, ror #30 │ │ │ │ + rscseq r3, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -251675,25 +251675,25 @@ │ │ │ │ ldr r0, [pc, #24] @ 101988 <__cxa_atexit@plt+0xf5c7c> │ │ │ │ mov r5, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r0, r7, fp │ │ │ │ + smlabbeq sl, r0, r7, fp │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlatbeq sl, r0, r9, fp │ │ │ │ + smlabbeq sl, r0, r9, fp │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ - tsteq sl, ip, ror #14 │ │ │ │ + tsteq sl, ip, asr #14 │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ - tsteq sl, r8, lsr #16 │ │ │ │ - tsteq sl, ip, asr r8 │ │ │ │ + tsteq sl, r8, lsl #16 │ │ │ │ + tsteq sl, ip, lsr r8 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - tsteq sl, r8, lsl r9 │ │ │ │ + strdeq fp, [sl, -r8] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -251749,20 +251749,20 @@ │ │ │ │ ldr r6, [pc, #24] @ 101ab0 <__cxa_atexit@plt+0xf5da4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, asr r6 │ │ │ │ + tsteq sl, ip, lsr r6 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - tsteq sl, r8, lsr r6 │ │ │ │ + tsteq sl, r8, lsl r6 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - strdeq fp, [sl, -r4] │ │ │ │ + ldrdeq fp, [sl, -r4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov fp, r7 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 101bfc <__cxa_atexit@plt+0xf5ef0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -251849,21 +251849,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ tsteq sl, r0, lsr r5 │ │ │ │ + tsteq sl, r0, lsl r5 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - smlatteq sl, ip, r5, fp │ │ │ │ - @ instruction: 0x010ab4b4 │ │ │ │ + smlabteq sl, ip, r5, fp │ │ │ │ + @ instruction: 0x010ab494 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - tsteq sl, r0, ror r5 │ │ │ │ + tsteq sl, r0, asr r5 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -251975,24 +251975,24 @@ │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, asr r3 │ │ │ │ + tsteq sl, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ - strdeq fp, [sl, -ip] │ │ │ │ - smlabteq sl, r0, r2, fp │ │ │ │ + ldrdeq fp, [sl, -ip] │ │ │ │ + smlatbeq sl, r0, r2, fp │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ - tsteq sl, ip, ror r3 │ │ │ │ + tsteq sl, ip, asr r3 │ │ │ │ andeq r0, r0, r9, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 101c78 <__cxa_atexit@plt+0xf5f6c> │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -252031,17 +252031,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 101f20 <__cxa_atexit@plt+0xf6214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010ab1b0 │ │ │ │ + @ instruction: 0x010ab190 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - tsteq sl, ip, ror #4 │ │ │ │ + tsteq sl, ip, asr #4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 101f5c <__cxa_atexit@plt+0xf6250> │ │ │ │ ldr r2, [pc, #36] @ 101f64 <__cxa_atexit@plt+0xf6258> │ │ │ │ @@ -252051,16 +252051,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 101f68 <__cxa_atexit@plt+0xf625c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq sl, ip, pc, sl @ │ │ │ │ - rscseq r3, fp, r0, lsl #14 │ │ │ │ + smlabbeq sl, ip, pc, sl @ │ │ │ │ + rscseq r3, fp, r0, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 101fa4 <__cxa_atexit@plt+0xf6298> │ │ │ │ ldr r2, [pc, #36] @ 101fac <__cxa_atexit@plt+0xf62a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -252069,16 +252069,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 101fb0 <__cxa_atexit@plt+0xf62a4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, ror #30 │ │ │ │ - rscseq r3, fp, r0, asr #13 │ │ │ │ + tsteq sl, r4, asr #30 │ │ │ │ + rscseq r3, fp, r0, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102028 <__cxa_atexit@plt+0xf631c> │ │ │ │ ldr r2, [pc, #92] @ 102030 <__cxa_atexit@plt+0xf6324> │ │ │ │ @@ -252319,15 +252319,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 102394 <__cxa_atexit@plt+0xf6688> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, fp, r0, lsl r3 │ │ │ │ + ldrshteq r3, [fp], #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 10243c <__cxa_atexit@plt+0xf6730> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -252422,15 +252422,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 102534 <__cxa_atexit@plt+0xf6828> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [sl, -r8] │ │ │ │ + ldrdeq sl, [sl, -r8] │ │ │ │ rscseq r2, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 102588 <__cxa_atexit@plt+0xf687c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -252446,15 +252446,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 102594 <__cxa_atexit@plt+0xf6888> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010aa998 │ │ │ │ + tsteq sl, r8, ror r9 │ │ │ │ rscseq r2, r7, r5, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1025e8 <__cxa_atexit@plt+0xf68dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -252470,15 +252470,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1025f4 <__cxa_atexit@plt+0xf68e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr r9 │ │ │ │ + tsteq sl, r8, lsl r9 │ │ │ │ rscseq r2, r7, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 102648 <__cxa_atexit@plt+0xf693c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -252494,15 +252494,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 102654 <__cxa_atexit@plt+0xf6948> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [sl, -r8] │ │ │ │ + @ instruction: 0x010aa8b8 │ │ │ │ rscseq r2, r7, sp, lsr #17 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10268c <__cxa_atexit@plt+0xf6980> │ │ │ │ ldr r2, [pc, #32] @ 102694 <__cxa_atexit@plt+0xf6988> │ │ │ │ @@ -252511,15 +252511,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 1026a4 <__cxa_atexit@plt+0xf6998> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10272c <__cxa_atexit@plt+0xf6a20> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -252562,18 +252562,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r2, [fp], #248 @ 0xf8 │ │ │ │ + ldrhteq r2, [fp], #248 @ 0xf8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq sl, r4, lsl r8 │ │ │ │ - tsteq sl, r4, ror #16 │ │ │ │ + strdeq sl, [sl, -r4] │ │ │ │ + tsteq sl, r4, asr #16 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -252600,16 +252600,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 102800 <__cxa_atexit@plt+0xf6af4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq sl, ip, asr r7 │ │ │ │ - smlatbeq sl, ip, r7, sl │ │ │ │ + tsteq sl, ip, lsr r7 │ │ │ │ + smlabbeq sl, ip, r7, sl │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 10281c <__cxa_atexit@plt+0xf6b10> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ @@ -252629,15 +252629,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r2, fp, r4, lsr #29 │ │ │ │ + rscseq r2, fp, r4, lsl #29 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1028d0 <__cxa_atexit@plt+0xf6bc4> │ │ │ │ @@ -252662,19 +252662,19 @@ │ │ │ │ b 1028e0 <__cxa_atexit@plt+0xf6bd4> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1028f0 <__cxa_atexit@plt+0xf6be4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, asr #28 │ │ │ │ + rscseq r2, fp, r4, lsr #28 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrshteq r2, [r7], #91 @ 0x5b │ │ │ │ - rscseq r2, fp, r4, lsl lr │ │ │ │ + ldrshteq r2, [fp], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10295c <__cxa_atexit@plt+0xf6c50> │ │ │ │ @@ -252692,17 +252692,17 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [r3, #12] │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, fp, ip, asr sp │ │ │ │ - strdeq sl, [sl, -ip] │ │ │ │ - rscseq r2, fp, r4, lsr #27 │ │ │ │ + rscseq r2, fp, ip, lsr sp │ │ │ │ + ldrdeq sl, [sl, -ip] │ │ │ │ + rscseq r2, fp, r4, lsl #27 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1029a8 <__cxa_atexit@plt+0xf6c9c> │ │ │ │ ldr r2, [pc, #32] @ 1029b0 <__cxa_atexit@plt+0xf6ca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -252710,15 +252710,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 1029c0 <__cxa_atexit@plt+0xf6cb4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, asr r5 │ │ │ │ + tsteq sl, ip, lsr r5 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 102a48 <__cxa_atexit@plt+0xf6d3c> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -252761,18 +252761,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, fp, r4, ror #25 │ │ │ │ + rscseq r2, fp, r4, asr #25 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strdeq sl, [sl, -r8] │ │ │ │ - tsteq sl, r8, asr #10 │ │ │ │ + ldrdeq sl, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -252799,16 +252799,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 102b1c <__cxa_atexit@plt+0xf6e10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq sl, r0, asr #8 │ │ │ │ - @ instruction: 0x010aa490 │ │ │ │ + tsteq sl, r0, lsr #8 │ │ │ │ + tsteq sl, r0, ror r4 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 102b38 <__cxa_atexit@plt+0xf6e2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ @@ -252828,15 +252828,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r2, fp, r8, lsr #23 │ │ │ │ + rscseq r2, fp, r8, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 102bec <__cxa_atexit@plt+0xf6ee0> │ │ │ │ @@ -252861,26 +252861,26 @@ │ │ │ │ b 102bfc <__cxa_atexit@plt+0xf6ef0> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 102c0c <__cxa_atexit@plt+0xf6f00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r0, asr #22 │ │ │ │ + rscseq r2, fp, r0, lsr #22 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ ldrsbteq r2, [r7], #47 @ 0x2f │ │ │ │ - rscseq r2, fp, r8, lsl fp │ │ │ │ + ldrshteq r2, [fp], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rscseq r2, fp, ip, lsl #22 │ │ │ │ + rscseq r2, fp, ip, ror #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 102c80 <__cxa_atexit@plt+0xf6f74> │ │ │ │ @@ -252896,16 +252896,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 102c98 <__cxa_atexit@plt+0xf6f8c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ - rscseq r2, fp, ip, lsr #21 │ │ │ │ + ldrhteq r2, [fp], #160 @ 0xa0 │ │ │ │ + rscseq r2, fp, ip, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ and r6, r8, #3 │ │ │ │ @@ -252963,16 +252963,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 102da4 <__cxa_atexit@plt+0xf7098> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r2, fp, r0, r9 │ │ │ │ - rscseq r2, fp, ip, asr #19 │ │ │ │ + rscseq r2, fp, r0, ror r9 │ │ │ │ + rscseq r2, fp, ip, lsr #19 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ rscseq r2, r7, pc, ror #2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ ldrhteq r2, [r7], #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -252993,15 +252993,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 102e20 <__cxa_atexit@plt+0xf7114> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsl #2 │ │ │ │ + smlatteq sl, ip, r0, sl │ │ │ │ ldrhteq r2, [r7], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 102e74 <__cxa_atexit@plt+0xf7168> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253017,15 +253017,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 102e80 <__cxa_atexit@plt+0xf7174> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq sl, ip, r0, sl │ │ │ │ + smlabbeq sl, ip, r0, sl │ │ │ │ rscseq r2, r7, r2, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 102ed4 <__cxa_atexit@plt+0xf71c8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253041,17 +253041,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 102ee0 <__cxa_atexit@plt+0xf71d4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, asr #32 │ │ │ │ + tsteq sl, ip, lsr #32 │ │ │ │ ldrsbteq r1, [r7], #243 @ 0xf3 │ │ │ │ - rscseq r2, fp, ip, lsr #18 │ │ │ │ + rscseq r2, fp, ip, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 102f2c <__cxa_atexit@plt+0xf7220> │ │ │ │ @@ -253067,16 +253067,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 102f44 <__cxa_atexit@plt+0xf7238> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq r2, [fp], #140 @ 0x8c │ │ │ │ - rscseq r2, fp, ip, asr #17 │ │ │ │ + ldrsbteq r2, [fp], #140 @ 0x8c │ │ │ │ + rscseq r2, fp, ip, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 102fa4 <__cxa_atexit@plt+0xf7298> │ │ │ │ @@ -253155,26 +253155,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #44] @ 1030c0 <__cxa_atexit@plt+0xf73b4> │ │ │ │ ldr sl, [pc, #44] @ 1030c4 <__cxa_atexit@plt+0xf73b8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - smlalseq r2, fp, r4, r7 │ │ │ │ - tsteq sl, ip, rrx │ │ │ │ - rscseq r2, fp, r4, asr #15 │ │ │ │ - smlalseq r2, fp, ip, r7 │ │ │ │ - ldrsbteq r2, [fp], #116 @ 0x74 │ │ │ │ - rscseq r2, fp, r4, asr #15 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - rscseq r2, fp, r4, asr #13 │ │ │ │ - rscseq r2, fp, r0, asr r7 │ │ │ │ - ldrshteq r2, [fp], #96 @ 0x60 │ │ │ │ + rscseq r2, fp, r4, ror r7 │ │ │ │ + tsteq sl, ip, asr #32 │ │ │ │ + rscseq r2, fp, r4, lsr #15 │ │ │ │ rscseq r2, fp, ip, ror r7 │ │ │ │ - rscseq r2, fp, r8, ror #16 │ │ │ │ + ldrhteq r2, [fp], #116 @ 0x74 │ │ │ │ + rscseq r2, fp, r4, lsr #15 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + rscseq r2, fp, r4, lsr #13 │ │ │ │ + rscseq r2, fp, r0, lsr r7 │ │ │ │ + ldrsbteq r2, [fp], #96 @ 0x60 │ │ │ │ + rscseq r2, fp, ip, asr r7 │ │ │ │ + rscseq r2, fp, r8, asr #16 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103128 <__cxa_atexit@plt+0xf741c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253190,15 +253190,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 103134 <__cxa_atexit@plt+0xf7428> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [sl, -r8] │ │ │ │ + ldrdeq r9, [sl, -r8] │ │ │ │ rscseq r1, r7, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103188 <__cxa_atexit@plt+0xf747c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253214,15 +253214,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 103194 <__cxa_atexit@plt+0xf7488> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010a9d98 │ │ │ │ + tsteq sl, r8, ror sp │ │ │ │ rscseq r1, r7, ip, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -253243,19 +253243,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10320c <__cxa_atexit@plt+0xf7500> │ │ │ │ ldr r8, [pc, #24] @ 103210 <__cxa_atexit@plt+0xf7504> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [fp], #100 @ 0x64 │ │ │ │ + smlalseq r2, fp, r4, r6 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rscseq r2, fp, ip, lsr r6 │ │ │ │ - rscseq r2, fp, r0, lsl #13 │ │ │ │ - rscseq r2, fp, ip, lsl #13 │ │ │ │ + rscseq r2, fp, ip, lsl r6 │ │ │ │ + rscseq r2, fp, r0, ror #12 │ │ │ │ + rscseq r2, fp, ip, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103274 <__cxa_atexit@plt+0xf7568> │ │ │ │ ldr r7, [pc, #76] @ 103284 <__cxa_atexit@plt+0xf7578> │ │ │ │ @@ -253277,28 +253277,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 10328c <__cxa_atexit@plt+0xf7580> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r2, fp, r0, asr #12 │ │ │ │ - rscseq r2, fp, r4, lsl r6 │ │ │ │ + rscseq r2, fp, r0, lsr #12 │ │ │ │ + ldrshteq r2, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1032bc <__cxa_atexit@plt+0xf75b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r2, fp, r4, ror #11 │ │ │ │ + rscseq r2, fp, r4, asr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103304 <__cxa_atexit@plt+0xf75f8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10331c <__cxa_atexit@plt+0xf7610> │ │ │ │ @@ -253362,16 +253362,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - smlatbeq sl, ip, fp, r9 │ │ │ │ - rscseq r2, fp, r0, asr #9 │ │ │ │ + smlabbeq sl, ip, fp, r9 │ │ │ │ + rscseq r2, fp, r0, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 103438 <__cxa_atexit@plt+0xf772c> │ │ │ │ @@ -253436,24 +253436,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 10351c <__cxa_atexit@plt+0xf7810> │ │ │ │ ldr r8, [pc, #36] @ 103520 <__cxa_atexit@plt+0xf7814> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, ror #7 │ │ │ │ - ldrdeq r9, [sl, -ip] │ │ │ │ - rscseq r2, fp, ip, ror #7 │ │ │ │ - rscseq r2, fp, r8, ror #7 │ │ │ │ + rscseq r2, fp, r4, asr #7 │ │ │ │ + @ instruction: 0x010a9bbc │ │ │ │ + rscseq r2, fp, ip, asr #7 │ │ │ │ + rscseq r2, fp, r8, asr #7 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rscseq r2, fp, r8, lsr r3 │ │ │ │ - rscseq r2, fp, ip, ror r3 │ │ │ │ - rscseq r2, fp, r4, ror #6 │ │ │ │ - rscseq r2, fp, r8, lsr #7 │ │ │ │ - rscseq r2, fp, r0, ror #8 │ │ │ │ + rscseq r2, fp, r8, lsl r3 │ │ │ │ + rscseq r2, fp, ip, asr r3 │ │ │ │ + rscseq r2, fp, r4, asr #6 │ │ │ │ + rscseq r2, fp, r8, lsl #7 │ │ │ │ + rscseq r2, fp, r0, asr #8 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103584 <__cxa_atexit@plt+0xf7878> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253469,15 +253469,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 103590 <__cxa_atexit@plt+0xf7884> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010a999c │ │ │ │ + tsteq sl, ip, ror r9 │ │ │ │ rscseq r1, r7, r8, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -253498,19 +253498,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 103608 <__cxa_atexit@plt+0xf78fc> │ │ │ │ ldr r8, [pc, #24] @ 10360c <__cxa_atexit@plt+0xf7900> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r8, lsr r3 │ │ │ │ + rscseq r2, fp, r8, lsl r3 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rscseq r2, fp, r0, asr #4 │ │ │ │ - rscseq r2, fp, r4, lsl #6 │ │ │ │ - rscseq r2, fp, r0, lsl r3 │ │ │ │ + rscseq r2, fp, r0, lsr #4 │ │ │ │ + rscseq r2, fp, r4, ror #5 │ │ │ │ + ldrshteq r2, [fp], #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103670 <__cxa_atexit@plt+0xf7964> │ │ │ │ ldr r7, [pc, #76] @ 103680 <__cxa_atexit@plt+0xf7974> │ │ │ │ @@ -253532,28 +253532,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 103688 <__cxa_atexit@plt+0xf797c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r2, fp, r4, asr #5 │ │ │ │ - smlalseq r2, fp, r8, r2 │ │ │ │ + rscseq r2, fp, r4, lsr #5 │ │ │ │ + rscseq r2, fp, r8, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1036b8 <__cxa_atexit@plt+0xf79ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r2, fp, r8, ror #4 │ │ │ │ + rscseq r2, fp, r8, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103700 <__cxa_atexit@plt+0xf79f4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 103718 <__cxa_atexit@plt+0xf7a0c> │ │ │ │ @@ -253617,16 +253617,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x010a97b0 │ │ │ │ - rscseq r2, fp, r4, asr #2 │ │ │ │ + @ instruction: 0x010a9790 │ │ │ │ + rscseq r2, fp, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 103834 <__cxa_atexit@plt+0xf7b28> │ │ │ │ @@ -253691,24 +253691,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 103918 <__cxa_atexit@plt+0xf7c0c> │ │ │ │ ldr r8, [pc, #36] @ 10391c <__cxa_atexit@plt+0xf7c10> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r8, ror #31 │ │ │ │ - smlatteq sl, r0, r7, r9 │ │ │ │ - rscseq r2, fp, r0, ror r0 │ │ │ │ - rscseq r2, fp, ip, rrx │ │ │ │ + rscseq r1, fp, r8, asr #31 │ │ │ │ + smlabteq sl, r0, r7, r9 │ │ │ │ + rscseq r2, fp, r0, asr r0 │ │ │ │ + rscseq r2, fp, ip, asr #32 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - rscseq r1, fp, ip, lsr pc │ │ │ │ - rscseq r2, fp, r0 │ │ │ │ - rscseq r1, fp, r8, ror #30 │ │ │ │ - rscseq r2, fp, ip, lsr #32 │ │ │ │ - rscseq r2, fp, r4, ror #1 │ │ │ │ + rscseq r1, fp, ip, lsl pc │ │ │ │ + rscseq r1, fp, r0, ror #31 │ │ │ │ + rscseq r1, fp, r8, asr #30 │ │ │ │ + rscseq r2, fp, ip │ │ │ │ + rscseq r2, fp, r4, asr #1 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103980 <__cxa_atexit@plt+0xf7c74> │ │ │ │ mov r0, r4 │ │ │ │ @@ -253724,15 +253724,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 10398c <__cxa_atexit@plt+0xf7c80> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq sl, r0, r5, r9 │ │ │ │ + smlabbeq sl, r0, r5, r9 │ │ │ │ rscseq r1, r7, r5, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -253753,18 +253753,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 103a04 <__cxa_atexit@plt+0xf7cf8> │ │ │ │ ldr r8, [pc, #24] @ 103a08 <__cxa_atexit@plt+0xf7cfc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [fp], #252 @ 0xfc │ │ │ │ + smlalseq r1, fp, ip, pc @ │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ - rscseq r1, fp, r4, asr #28 │ │ │ │ - rscseq r1, fp, r8, lsl #31 │ │ │ │ + rscseq r1, fp, r4, lsr #28 │ │ │ │ + rscseq r1, fp, r8, ror #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103a74 <__cxa_atexit@plt+0xf7d68> │ │ │ │ ldr r2, [pc, #96] @ 103a88 <__cxa_atexit@plt+0xf7d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -253788,15 +253788,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r4, r4, r9 │ │ │ │ + smlatbeq sl, r4, r4, r9 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103ad4 <__cxa_atexit@plt+0xf7dc8> │ │ │ │ @@ -253865,15 +253865,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r1, fp, r4, ror #27 │ │ │ │ + rscseq r1, fp, r4, asr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 103c1c <__cxa_atexit@plt+0xf7f10> │ │ │ │ ldr r7, [pc, #76] @ 103c2c <__cxa_atexit@plt+0xf7f20> │ │ │ │ @@ -253895,28 +253895,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 103c34 <__cxa_atexit@plt+0xf7f28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlalseq r1, fp, r8, sp │ │ │ │ - rscseq r1, fp, ip, ror #26 │ │ │ │ + rscseq r1, fp, r8, ror sp │ │ │ │ + rscseq r1, fp, ip, asr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 103c64 <__cxa_atexit@plt+0xf7f58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r1, fp, ip, lsr sp │ │ │ │ + rscseq r1, fp, ip, lsl sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 103d00 <__cxa_atexit@plt+0xf7ff4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 103d18 <__cxa_atexit@plt+0xf800c> │ │ │ │ @@ -254025,15 +254025,15 @@ │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - rscseq r1, fp, r8, ror #22 │ │ │ │ + rscseq r1, fp, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 103e90 <__cxa_atexit@plt+0xf8184> │ │ │ │ @@ -254098,24 +254098,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 103f74 <__cxa_atexit@plt+0xf8268> │ │ │ │ ldr r8, [pc, #36] @ 103f78 <__cxa_atexit@plt+0xf826c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, ip, lsl #19 │ │ │ │ - smlabbeq sl, r4, r1, r9 │ │ │ │ - smlalseq r1, fp, r4, sl │ │ │ │ - smlalseq r1, fp, r0, sl │ │ │ │ + rscseq r1, fp, ip, ror #18 │ │ │ │ + tsteq sl, r4, ror #2 │ │ │ │ + rscseq r1, fp, r4, ror sl │ │ │ │ + rscseq r1, fp, r0, ror sl │ │ │ │ @ instruction: 0xfffff064 │ │ │ │ - rscseq r1, fp, r0, ror #17 │ │ │ │ - rscseq r1, fp, r4, lsr #20 │ │ │ │ - rscseq r1, fp, ip, lsl #18 │ │ │ │ - rscseq r1, fp, r0, asr sl │ │ │ │ - rscseq r1, fp, r8, lsl #22 │ │ │ │ + rscseq r1, fp, r0, asr #17 │ │ │ │ + rscseq r1, fp, r4, lsl #20 │ │ │ │ + rscseq r1, fp, ip, ror #17 │ │ │ │ + rscseq r1, fp, r0, lsr sl │ │ │ │ + rscseq r1, fp, r8, ror #21 │ │ │ │ @ instruction: 0xfffff0d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 103fdc <__cxa_atexit@plt+0xf82d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -254131,15 +254131,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 103fe8 <__cxa_atexit@plt+0xf82dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr #30 │ │ │ │ + tsteq sl, r4, lsr #30 │ │ │ │ rscseq r0, r7, r2, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -254160,19 +254160,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 104060 <__cxa_atexit@plt+0xf8354> │ │ │ │ ldr r8, [pc, #24] @ 104064 <__cxa_atexit@plt+0xf8358> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, ror #19 │ │ │ │ + rscseq r1, fp, r0, asr #19 │ │ │ │ @ instruction: 0xffffef34 │ │ │ │ - rscseq r1, fp, r8, ror #15 │ │ │ │ - rscseq r1, fp, ip, lsr #19 │ │ │ │ - ldrhteq r1, [fp], #152 @ 0x98 │ │ │ │ + rscseq r1, fp, r8, asr #15 │ │ │ │ + rscseq r1, fp, ip, lsl #19 │ │ │ │ + smlalseq r1, fp, r8, r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1040cc <__cxa_atexit@plt+0xf83c0> │ │ │ │ ldr r3, [pc, #80] @ 1040dc <__cxa_atexit@plt+0xf83d0> │ │ │ │ @@ -254195,28 +254195,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1040e4 <__cxa_atexit@plt+0xf83d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r1, fp, r8, ror #18 │ │ │ │ - rscseq r1, fp, ip, lsr r9 │ │ │ │ + rscseq r1, fp, r8, asr #18 │ │ │ │ + rscseq r1, fp, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 104114 <__cxa_atexit@plt+0xf8408> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r1, fp, ip, lsl #18 │ │ │ │ + rscseq r1, fp, ip, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 104168 <__cxa_atexit@plt+0xf845c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 104180 <__cxa_atexit@plt+0xf8474> │ │ │ │ @@ -254338,29 +254338,29 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0x010a8cb4 │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ + @ instruction: 0x010a8c94 │ │ │ │ + tsteq sl, r8, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 104354 <__cxa_atexit@plt+0xf8648> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rscseq r1, fp, ip, asr #13 │ │ │ │ + rscseq r1, fp, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 1043ac <__cxa_atexit@plt+0xf86a0> │ │ │ │ @@ -254425,24 +254425,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 104490 <__cxa_atexit@plt+0xf8784> │ │ │ │ ldr r8, [pc, #36] @ 104494 <__cxa_atexit@plt+0xf8788> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, ror r4 │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ - ldrshteq r1, [fp], #88 @ 0x58 │ │ │ │ - ldrshteq r1, [fp], #84 @ 0x54 │ │ │ │ + rscseq r1, fp, r0, asr r4 │ │ │ │ + tsteq sl, r8, asr #24 │ │ │ │ + ldrsbteq r1, [fp], #88 @ 0x58 │ │ │ │ + ldrsbteq r1, [fp], #84 @ 0x54 │ │ │ │ @ instruction: 0xffffeb48 │ │ │ │ - rscseq r1, fp, r4, asr #7 │ │ │ │ - rscseq r1, fp, r8, lsl #11 │ │ │ │ - ldrshteq r1, [fp], #48 @ 0x30 │ │ │ │ - ldrhteq r1, [fp], #84 @ 0x54 │ │ │ │ - rscseq r1, fp, ip, ror #12 │ │ │ │ + rscseq r1, fp, r4, lsr #7 │ │ │ │ + rscseq r1, fp, r8, ror #10 │ │ │ │ + ldrsbteq r1, [fp], #48 @ 0x30 │ │ │ │ + smlalseq r1, fp, r4, r5 │ │ │ │ + rscseq r1, fp, ip, asr #12 │ │ │ │ @ instruction: 0xffffebb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1044dc <__cxa_atexit@plt+0xf87d0> │ │ │ │ ldr r2, [pc, #32] @ 1044e4 <__cxa_atexit@plt+0xf87d8> │ │ │ │ @@ -254451,16 +254451,16 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr #20 │ │ │ │ - smlalseq r1, fp, r8, r5 │ │ │ │ + tsteq sl, r8, lsl #20 │ │ │ │ + rscseq r1, fp, r8, ror r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 104548 <__cxa_atexit@plt+0xf883c> │ │ │ │ ldr r7, [pc, #76] @ 104558 <__cxa_atexit@plt+0xf884c> │ │ │ │ @@ -254482,28 +254482,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 104560 <__cxa_atexit@plt+0xf8854> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r1, fp, ip, asr #10 │ │ │ │ - rscseq r1, fp, r0, lsr #10 │ │ │ │ + rscseq r1, fp, ip, lsr #10 │ │ │ │ + rscseq r1, fp, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 104590 <__cxa_atexit@plt+0xf8884> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrshteq r1, [fp], #64 @ 0x40 │ │ │ │ + ldrsbteq r1, [fp], #64 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1045d4 <__cxa_atexit@plt+0xf88c8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1045ec <__cxa_atexit@plt+0xf88e0> │ │ │ │ @@ -254569,15 +254569,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - rscseq r1, fp, r8, asr #7 │ │ │ │ + rscseq r1, fp, r8, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 104710 <__cxa_atexit@plt+0xf8a04> │ │ │ │ @@ -254642,24 +254642,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 1047f4 <__cxa_atexit@plt+0xf8ae8> │ │ │ │ ldr r8, [pc, #36] @ 1047f8 <__cxa_atexit@plt+0xf8aec> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, ip, lsl #2 │ │ │ │ - tsteq sl, r4, lsl #18 │ │ │ │ - rscseq r1, fp, r4, lsl r3 │ │ │ │ - smlalseq r1, fp, r0, r2 │ │ │ │ + rscseq r1, fp, ip, ror #1 │ │ │ │ + smlatteq sl, r4, r8, r8 │ │ │ │ + ldrshteq r1, [fp], #36 @ 0x24 │ │ │ │ + rscseq r1, fp, r0, ror r2 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ - rscseq r1, fp, r0, rrx │ │ │ │ - rscseq r1, fp, r4, lsr #4 │ │ │ │ - rscseq r1, fp, ip, lsl #1 │ │ │ │ - rscseq r1, fp, r0, asr r2 │ │ │ │ - rscseq r1, fp, r8, lsl #6 │ │ │ │ + rscseq r1, fp, r0, asr #32 │ │ │ │ + rscseq r1, fp, r4, lsl #4 │ │ │ │ + rscseq r1, fp, ip, rrx │ │ │ │ + rscseq r1, fp, r0, lsr r2 │ │ │ │ + rscseq r1, fp, r8, ror #5 │ │ │ │ @ instruction: 0xffffe854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10485c <__cxa_atexit@plt+0xf8b50> │ │ │ │ mov r0, r4 │ │ │ │ @@ -254675,15 +254675,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 104868 <__cxa_atexit@plt+0xf8b5c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r4, r6, r8 │ │ │ │ + smlatbeq sl, r4, r6, r8 │ │ │ │ rscseq r0, r7, sp, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -254704,19 +254704,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1048e0 <__cxa_atexit@plt+0xf8bd4> │ │ │ │ ldr r8, [pc, #24] @ 1048e4 <__cxa_atexit@plt+0xf8bd8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, asr #4 │ │ │ │ + rscseq r1, fp, r0, lsr #4 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ - rscseq r0, fp, r8, ror #30 │ │ │ │ - rscseq r1, fp, ip, lsl #4 │ │ │ │ - rscseq r1, fp, r8, lsl r2 │ │ │ │ + rscseq r0, fp, r8, asr #30 │ │ │ │ + rscseq r1, fp, ip, ror #3 │ │ │ │ + ldrshteq r1, [fp], #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 104948 <__cxa_atexit@plt+0xf8c3c> │ │ │ │ ldr r7, [pc, #76] @ 104958 <__cxa_atexit@plt+0xf8c4c> │ │ │ │ @@ -254738,28 +254738,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 104960 <__cxa_atexit@plt+0xf8c54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r1, fp, ip, asr #3 │ │ │ │ - rscseq r1, fp, r0, lsr #3 │ │ │ │ + rscseq r1, fp, ip, lsr #3 │ │ │ │ + rscseq r1, fp, r0, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 104990 <__cxa_atexit@plt+0xf8c84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r1, fp, r0, ror r1 │ │ │ │ + rscseq r1, fp, r0, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1049d8 <__cxa_atexit@plt+0xf8ccc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1049f0 <__cxa_atexit@plt+0xf8ce4> │ │ │ │ @@ -254820,16 +254820,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlatteq sl, r0, r4, r8 │ │ │ │ - rscseq r1, fp, r8, asr r0 │ │ │ │ + smlabteq sl, r0, r4, r8 │ │ │ │ + rscseq r1, fp, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 104b00 <__cxa_atexit@plt+0xf8df4> │ │ │ │ @@ -254894,24 +254894,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 104be4 <__cxa_atexit@plt+0xf8ed8> │ │ │ │ ldr r8, [pc, #36] @ 104be8 <__cxa_atexit@plt+0xf8edc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, ip, lsl sp │ │ │ │ - tsteq sl, r4, lsl r5 │ │ │ │ - rscseq r0, fp, r4, lsl #31 │ │ │ │ - rscseq r0, fp, r0, lsl #31 │ │ │ │ + ldrshteq r0, [fp], #204 @ 0xcc │ │ │ │ + strdeq r8, [sl, -r4] │ │ │ │ + rscseq r0, fp, r4, ror #30 │ │ │ │ + rscseq r0, fp, r0, ror #30 │ │ │ │ @ instruction: 0xffffe3f4 │ │ │ │ - rscseq r0, fp, r0, ror ip │ │ │ │ - rscseq r0, fp, r4, lsl pc │ │ │ │ - smlalseq r0, fp, ip, ip │ │ │ │ - rscseq r0, fp, r0, asr #30 │ │ │ │ - ldrshteq r0, [fp], #248 @ 0xf8 │ │ │ │ + rscseq r0, fp, r0, asr ip │ │ │ │ + ldrshteq r0, [fp], #228 @ 0xe4 │ │ │ │ + rscseq r0, fp, ip, ror ip │ │ │ │ + rscseq r0, fp, r0, lsr #30 │ │ │ │ + ldrsbteq r0, [fp], #248 @ 0xf8 │ │ │ │ @ instruction: 0xffffe464 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 104c4c <__cxa_atexit@plt+0xf8f40> │ │ │ │ mov r0, r4 │ │ │ │ @@ -254927,15 +254927,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 104c58 <__cxa_atexit@plt+0xf8f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [sl, -r4] │ │ │ │ + @ instruction: 0x010a82b4 │ │ │ │ rscseq r0, r7, r7, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 104cac <__cxa_atexit@plt+0xf8fa0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -254951,15 +254951,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 104cb8 <__cxa_atexit@plt+0xf8fac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, ror r2 │ │ │ │ + tsteq sl, r4, asr r2 │ │ │ │ ldrhteq r0, [r7], #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -254983,20 +254983,20 @@ │ │ │ │ ldr r9, [pc, #36] @ 104d44 <__cxa_atexit@plt+0xf9038> │ │ │ │ ldr sl, [pc, #36] @ 104d48 <__cxa_atexit@plt+0xf903c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r0, lsl #29 │ │ │ │ - rscseq r0, fp, ip, ror #28 │ │ │ │ + rscseq r0, fp, r0, ror #28 │ │ │ │ + rscseq r0, fp, ip, asr #28 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - rscseq r0, fp, r8, lsr sl │ │ │ │ - rscseq r0, fp, r4, lsr lr │ │ │ │ - rscseq r0, fp, r0, asr #28 │ │ │ │ + rscseq r0, fp, r8, lsl sl │ │ │ │ + rscseq r0, fp, r4, lsl lr │ │ │ │ + rscseq r0, fp, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 104d9c <__cxa_atexit@plt+0xf9090> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -255011,17 +255011,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 104da8 <__cxa_atexit@plt+0xf909c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, r4, r1, r8 │ │ │ │ + tsteq sl, r4, ror #2 │ │ │ │ ldrhteq r0, [r7], #8 │ │ │ │ - rscseq r0, fp, r4, asr lr │ │ │ │ + rscseq r0, fp, r4, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 104df4 <__cxa_atexit@plt+0xf90e8> │ │ │ │ @@ -255037,16 +255037,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 104e0c <__cxa_atexit@plt+0xf9100> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, fp, ip, lsl lr │ │ │ │ - ldrshteq r0, [fp], #212 @ 0xd4 │ │ │ │ + ldrshteq r0, [fp], #220 @ 0xdc │ │ │ │ + ldrsbteq r0, [fp], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 104e6c <__cxa_atexit@plt+0xf9160> │ │ │ │ @@ -255119,30 +255119,30 @@ │ │ │ │ ldr r9, [pc, #48] @ 104f70 <__cxa_atexit@plt+0xf9264> │ │ │ │ ldr sl, [pc, #48] @ 104f74 <__cxa_atexit@plt+0xf9268> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [fp], #136 @ 0x88 │ │ │ │ - smlatbeq sl, r8, r1, r8 │ │ │ │ - rscseq r0, fp, r8, lsl #26 │ │ │ │ - rscseq r0, fp, r0, lsl #26 │ │ │ │ - rscseq r0, fp, ip, lsl #25 │ │ │ │ + ldrhteq r0, [fp], #136 @ 0x88 │ │ │ │ + smlabbeq sl, r8, r1, r8 │ │ │ │ + rscseq r0, fp, r8, ror #25 │ │ │ │ + rscseq r0, fp, r0, ror #25 │ │ │ │ + rscseq r0, fp, ip, ror #24 │ │ │ │ @ instruction: 0xffffddd8 │ │ │ │ - rscseq r0, fp, r8, lsl r8 │ │ │ │ - rscseq r0, fp, r4, lsl ip │ │ │ │ - rscseq r0, fp, r0, lsl #25 │ │ │ │ - rscseq r0, fp, ip, asr #16 │ │ │ │ - rscseq r0, fp, r8, asr #24 │ │ │ │ - ldrhteq r0, [fp], #196 @ 0xc4 │ │ │ │ - rscseq r0, fp, r0, lsl #27 │ │ │ │ - rscseq r0, fp, r8, lsl #26 │ │ │ │ + ldrshteq r0, [fp], #120 @ 0x78 │ │ │ │ + ldrshteq r0, [fp], #180 @ 0xb4 │ │ │ │ + rscseq r0, fp, r0, ror #24 │ │ │ │ + rscseq r0, fp, ip, lsr #16 │ │ │ │ + rscseq r0, fp, r8, lsr #24 │ │ │ │ + smlalseq r0, fp, r4, ip │ │ │ │ + rscseq r0, fp, r0, ror #26 │ │ │ │ + rscseq r0, fp, r8, ror #25 │ │ │ │ @ instruction: 0xffffde50 │ │ │ │ - rscseq r0, fp, r0, lsr #25 │ │ │ │ + rscseq r0, fp, r0, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105034 <__cxa_atexit@plt+0xf9328> │ │ │ │ ldr r2, [pc, #160] @ 105050 <__cxa_atexit@plt+0xf9344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -255182,20 +255182,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsr pc │ │ │ │ + tsteq sl, ip, lsl pc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r0, fp, r4, asr r7 │ │ │ │ - tsteq sl, r4, lsr #32 │ │ │ │ - rscseq r0, fp, ip, lsl fp │ │ │ │ - rscseq r0, fp, ip, asr #23 │ │ │ │ + rscseq r0, fp, r4, lsr r7 │ │ │ │ + tsteq sl, r4 │ │ │ │ + ldrshteq r0, [fp], #172 @ 0xac │ │ │ │ + rscseq r0, fp, ip, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 10508c <__cxa_atexit@plt+0xf9380> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -255219,17 +255219,17 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r0, [fp], #104 @ 0x68 │ │ │ │ - smlabbeq sl, r8, pc, r7 @ │ │ │ │ - rscseq r0, fp, r0, lsl #21 │ │ │ │ + smlalseq r0, fp, r8, r6 │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ + rscseq r0, fp, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105128 <__cxa_atexit@plt+0xf941c> │ │ │ │ ldr r2, [pc, #36] @ 105130 <__cxa_atexit@plt+0xf9424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -255238,16 +255238,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 105134 <__cxa_atexit@plt+0xf9428> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r0, sp, r7 │ │ │ │ - rscseq r0, fp, r4, lsr r5 │ │ │ │ + smlabteq sl, r0, sp, r7 │ │ │ │ + rscseq r0, fp, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105170 <__cxa_atexit@plt+0xf9464> │ │ │ │ ldr r2, [pc, #36] @ 105178 <__cxa_atexit@plt+0xf946c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -255256,17 +255256,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 10517c <__cxa_atexit@plt+0xf9470> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010a7d98 │ │ │ │ - ldrshteq r0, [fp], #68 @ 0x44 │ │ │ │ - smlalseq r0, fp, ip, sl │ │ │ │ + tsteq sl, r8, ror sp │ │ │ │ + ldrsbteq r0, [fp], #68 @ 0x44 │ │ │ │ + rscseq r0, fp, ip, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ cmp lr, fp │ │ │ │ bcc 10522c <__cxa_atexit@plt+0xf9520> │ │ │ │ ldr r2, [pc, #144] @ 105234 <__cxa_atexit@plt+0xf9528> │ │ │ │ @@ -255305,15 +255305,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r0, fp, r4, ror #19 │ │ │ │ + rscseq r0, fp, r4, asr #19 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ @@ -255321,15 +255321,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 105278 <__cxa_atexit@plt+0xf956c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r0, fp, r4, lsr #19 │ │ │ │ + rscseq r0, fp, r4, lsl #19 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1052c4 <__cxa_atexit@plt+0xf95b8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, r5, #36 @ 0x24 │ │ │ │ @@ -255354,28 +255354,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 105300 <__cxa_atexit@plt+0xf95f4> │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - rscseq r0, fp, r8, lsr #18 │ │ │ │ + rscseq r0, fp, r8, lsl #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, fp, ip, ror r8 │ │ │ │ + rscseq r0, fp, ip, asr r8 │ │ │ │ andeq r2, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 105330 <__cxa_atexit@plt+0xf9624> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r0, fp, r0, asr r8 │ │ │ │ + rscseq r0, fp, r0, lsr r8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 105388 <__cxa_atexit@plt+0xf967c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1053a0 <__cxa_atexit@plt+0xf9694> │ │ │ │ @@ -255424,23 +255424,23 @@ │ │ │ │ ldr r9, [pc, #36] @ 105428 <__cxa_atexit@plt+0xf971c> │ │ │ │ ldr sl, [pc, #36] @ 10542c <__cxa_atexit@plt+0xf9720> │ │ │ │ add r5, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r4, lsr #15 │ │ │ │ - smlalseq r0, fp, r0, r7 │ │ │ │ + rscseq r0, fp, r4, lsl #15 │ │ │ │ + rscseq r0, fp, r0, ror r7 │ │ │ │ @ instruction: 0xffffd8dc │ │ │ │ - rscseq r0, fp, r4, asr r3 │ │ │ │ - rscseq r0, fp, r0, asr r7 │ │ │ │ - rscseq r0, fp, ip, asr r7 │ │ │ │ + rscseq r0, fp, r4, lsr r3 │ │ │ │ + rscseq r0, fp, r0, lsr r7 │ │ │ │ + rscseq r0, fp, ip, lsr r7 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r0, fp, ip, asr #14 │ │ │ │ + rscseq r0, fp, ip, lsr #14 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 105464 <__cxa_atexit@plt+0xf9758> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ @@ -255451,26 +255451,26 @@ │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r0, fp, r0, lsl #14 │ │ │ │ + rscseq r0, fp, r0, ror #13 │ │ │ │ andeq r2, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1054ac <__cxa_atexit@plt+0xf97a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r0, fp, ip, lsl #15 │ │ │ │ + rscseq r0, fp, ip, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1054e4 <__cxa_atexit@plt+0xf97d8> │ │ │ │ ldr r3, [pc, #32] @ 1054f4 <__cxa_atexit@plt+0xf97e8> │ │ │ │ @@ -255480,16 +255480,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1054f8 <__cxa_atexit@plt+0xf97ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r0, fp, r8, ror #14 │ │ │ │ - rscseq r0, fp, r4, asr #14 │ │ │ │ + rscseq r0, fp, r8, asr #14 │ │ │ │ + rscseq r0, fp, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -255497,15 +255497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 105530 <__cxa_atexit@plt+0xf9824> │ │ │ │ b 105548 <__cxa_atexit@plt+0xf983c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r0, fp, r4, lsl #14 │ │ │ │ + rscseq r0, fp, r4, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ stm r5, {r0, r8} │ │ │ │ @@ -255571,15 +255571,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - ldrsbteq r0, [fp], #92 @ 0x5c │ │ │ │ + ldrhteq r0, [fp], #92 @ 0x5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -255587,15 +255587,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 105698 <__cxa_atexit@plt+0xf998c> │ │ │ │ b 1056b0 <__cxa_atexit@plt+0xf99a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlalseq r0, fp, ip, r5 │ │ │ │ + rscseq r0, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 105744 <__cxa_atexit@plt+0xf9a38> │ │ │ │ @@ -255656,15 +255656,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1057bc <__cxa_atexit@plt+0xf9ab0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, ror r7 │ │ │ │ + tsteq sl, r0, asr r7 │ │ │ │ smlalseq pc, r6, pc, r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 105810 <__cxa_atexit@plt+0xf9b04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -255680,17 +255680,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 10581c <__cxa_atexit@plt+0xf9b10> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ + strdeq r7, [sl, -r0] │ │ │ │ rscseq pc, r6, r2, lsr r6 @ │ │ │ │ - ldrhteq r0, [fp], #64 @ 0x40 │ │ │ │ + smlalseq r0, fp, r0, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 105868 <__cxa_atexit@plt+0xf9b5c> │ │ │ │ @@ -255706,16 +255706,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 105880 <__cxa_atexit@plt+0xf9b74> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, fp, r8, ror r4 │ │ │ │ - rscseq r0, fp, r0, asr r4 │ │ │ │ + rscseq r0, fp, r8, asr r4 │ │ │ │ + rscseq r0, fp, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 1058e0 <__cxa_atexit@plt+0xf9bd4> │ │ │ │ @@ -255788,28 +255788,28 @@ │ │ │ │ ldr r9, [pc, #48] @ 1059e4 <__cxa_atexit@plt+0xf9cd8> │ │ │ │ ldr sl, [pc, #48] @ 1059e8 <__cxa_atexit@plt+0xf9cdc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r4, ror #28 │ │ │ │ - tsteq sl, r4, lsr r7 │ │ │ │ - rscseq r0, fp, r4, asr r3 │ │ │ │ - rscseq r0, fp, ip, asr r3 │ │ │ │ - rscseq r0, fp, r8, asr #6 │ │ │ │ + rscseq pc, sl, r4, asr #28 │ │ │ │ + tsteq sl, r4, lsl r7 │ │ │ │ + rscseq r0, fp, r4, lsr r3 │ │ │ │ + rscseq r0, fp, ip, lsr r3 │ │ │ │ + rscseq r0, fp, r8, lsr #6 │ │ │ │ @ instruction: 0xffffd364 │ │ │ │ - rscseq pc, sl, r4, lsr #27 │ │ │ │ - ldrsbteq r0, [fp], #32 │ │ │ │ - ldrsbteq r0, [fp], #44 @ 0x2c │ │ │ │ - ldrsbteq pc, [sl], #216 @ 0xd8 @ │ │ │ │ - rscseq r0, fp, r4, lsl #6 │ │ │ │ - rscseq r0, fp, r0, lsl r3 │ │ │ │ - ldrsbteq r0, [fp], #60 @ 0x3c │ │ │ │ - rscseq r0, fp, r4, asr #7 │ │ │ │ + rscseq pc, sl, r4, lsl #27 │ │ │ │ + ldrhteq r0, [fp], #32 │ │ │ │ + ldrhteq r0, [fp], #44 @ 0x2c │ │ │ │ + ldrhteq pc, [sl], #216 @ 0xd8 @ │ │ │ │ + rscseq r0, fp, r4, ror #5 │ │ │ │ + ldrshteq r0, [fp], #32 │ │ │ │ + ldrhteq r0, [fp], #60 @ 0x3c │ │ │ │ + rscseq r0, fp, r4, lsr #7 │ │ │ │ @ instruction: 0xffffd3dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 105a54 <__cxa_atexit@plt+0xf9d48> │ │ │ │ mov r0, r4 │ │ │ │ @@ -255825,17 +255825,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 105a60 <__cxa_atexit@plt+0xf9d54> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, ip, r4, r7 │ │ │ │ + smlatbeq sl, ip, r4, r7 │ │ │ │ rscseq pc, r6, r3, ror #7 │ │ │ │ - ldrsbteq r0, [fp], #44 @ 0x2c │ │ │ │ + ldrhteq r0, [fp], #44 @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105ac4 <__cxa_atexit@plt+0xf9db8> │ │ │ │ ldr r7, [pc, #76] @ 105ad4 <__cxa_atexit@plt+0xf9dc8> │ │ │ │ @@ -255857,28 +255857,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 105adc <__cxa_atexit@plt+0xf9dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlalseq r0, fp, r0, r2 │ │ │ │ - rscseq r0, fp, r4, ror #4 │ │ │ │ + rscseq r0, fp, r0, ror r2 │ │ │ │ + rscseq r0, fp, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 105b0c <__cxa_atexit@plt+0xf9e00> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r0, fp, r4, lsr r2 │ │ │ │ + rscseq r0, fp, r4, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 105b44 <__cxa_atexit@plt+0xf9e38> │ │ │ │ cmp r3, #3 │ │ │ │ bne 105b5c <__cxa_atexit@plt+0xf9e50> │ │ │ │ @@ -255900,15 +255900,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ beq 105b78 <__cxa_atexit@plt+0xf9e6c> │ │ │ │ b 105b94 <__cxa_atexit@plt+0xf9e88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - ldrhteq r0, [fp], #28 │ │ │ │ + smlalseq r0, fp, ip, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #3 │ │ │ │ bne 105bcc <__cxa_atexit@plt+0xf9ec0> │ │ │ │ @@ -255960,20 +255960,20 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 105c88 <__cxa_atexit@plt+0xf9f7c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [fp], #12 │ │ │ │ - tsteq sl, r4, asr #8 │ │ │ │ - rscseq r0, fp, r8, lsl r1 │ │ │ │ + ldrsbteq r0, [fp], #12 │ │ │ │ + tsteq sl, r4, lsr #8 │ │ │ │ + ldrshteq r0, [fp], #8 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - rscseq r0, fp, ip, ror r0 │ │ │ │ - rscseq r0, fp, r0, lsr #1 │ │ │ │ + rscseq r0, fp, ip, asr r0 │ │ │ │ + rscseq r0, fp, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105cd8 <__cxa_atexit@plt+0xf9fcc> │ │ │ │ ldr r2, [pc, #48] @ 105ce0 <__cxa_atexit@plt+0xf9fd4> │ │ │ │ @@ -255986,17 +255986,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr r2 │ │ │ │ - tsteq sl, r4, asr #4 │ │ │ │ - rscseq pc, sl, ip, lsl #19 │ │ │ │ + tsteq sl, ip, lsl r2 │ │ │ │ + tsteq sl, r4, lsr #4 │ │ │ │ + rscseq pc, sl, ip, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105d30 <__cxa_atexit@plt+0xfa024> │ │ │ │ ldr r2, [pc, #48] @ 105d38 <__cxa_atexit@plt+0xfa02c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -256008,17 +256008,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r4, r1, r7 │ │ │ │ - smlatteq sl, ip, r1, r7 │ │ │ │ - rscseq pc, sl, ip, lsr r9 @ │ │ │ │ + smlabteq sl, r4, r1, r7 │ │ │ │ + smlabteq sl, ip, r1, r7 │ │ │ │ + rscseq pc, sl, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105d90 <__cxa_atexit@plt+0xfa084> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 105d98 <__cxa_atexit@plt+0xfa08c> │ │ │ │ @@ -256032,16 +256032,16 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b fbe950 <__cxa_atexit@plt+0xfb2c44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, r8, r1, r7 │ │ │ │ - smlabbeq sl, r4, r1, r7 │ │ │ │ + tsteq sl, r8, ror #2 │ │ │ │ + tsteq sl, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 105df0 <__cxa_atexit@plt+0xfa0e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 105df8 <__cxa_atexit@plt+0xfa0ec> │ │ │ │ @@ -256056,17 +256056,17 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsr #2 │ │ │ │ + tsteq sl, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r4, lsr #2 │ │ │ │ + tsteq sl, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 105e20 <__cxa_atexit@plt+0xfa114> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ @@ -256085,15 +256085,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r7, [sl, -ip] │ │ │ │ + ldrdeq r7, [sl, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ cmp lr, fp │ │ │ │ bcc 105f0c <__cxa_atexit@plt+0xfa200> │ │ │ │ ldr r3, [pc, #132] @ 105f14 <__cxa_atexit@plt+0xfa208> │ │ │ │ @@ -256128,15 +256128,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ + tsteq sl, r0, lsl r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 105f5c <__cxa_atexit@plt+0xfa250> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -256146,15 +256146,15 @@ │ │ │ │ str r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 105f60 <__cxa_atexit@plt+0xfa254> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b fbe800 <__cxa_atexit@plt+0xfb2af4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq sl, r0, pc, r6 @ │ │ │ │ + smlabbeq sl, r0, pc, r6 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 105f8c <__cxa_atexit@plt+0xfa280> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #36] @ 105fa8 <__cxa_atexit@plt+0xfa29c> │ │ │ │ @@ -256164,15 +256164,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 105fa4 <__cxa_atexit@plt+0xfa298> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strheq r7, [sl, -r4] │ │ │ │ + swpeq r7, r4, [sl] │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 106004 <__cxa_atexit@plt+0xfa2f8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -256212,19 +256212,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq sl, r8, pc, r6 @ │ │ │ │ - tsteq sl, r0, lsr #30 │ │ │ │ + smlabteq sl, r8, pc, r6 @ │ │ │ │ + tsteq sl, r0, lsl #30 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlatbeq sl, r4, r0, r7 │ │ │ │ - tsteq sl, r8, lsl r0 │ │ │ │ + smlabbeq sl, r4, r0, r7 │ │ │ │ + strdeq r6, [sl, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1060d8 <__cxa_atexit@plt+0xfa3cc> │ │ │ │ @@ -256243,16 +256243,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r0, pc, r6 @ │ │ │ │ - smlabbeq sl, r8, pc, r6 @ │ │ │ │ + smlabbeq sl, r0, pc, r6 @ │ │ │ │ + tsteq sl, r8, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 106160 <__cxa_atexit@plt+0xfa454> │ │ │ │ @@ -256494,17 +256494,17 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r0, [r3, #12] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, r0, fp, r6 │ │ │ │ - @ instruction: 0x010a6c90 │ │ │ │ - ldrdeq r6, [sl, -r8] │ │ │ │ + smlatbeq sl, r0, fp, r6 │ │ │ │ + tsteq sl, r0, ror ip │ │ │ │ + @ instruction: 0x010a6cb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10653c <__cxa_atexit@plt+0xfa830> │ │ │ │ @@ -256524,16 +256524,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, asr #22 │ │ │ │ - tsteq sl, r0, lsl ip │ │ │ │ + tsteq sl, r0, lsr #22 │ │ │ │ + strdeq r6, [sl, -r0] │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1065d0 <__cxa_atexit@plt+0xfa8c4> │ │ │ │ @@ -256561,17 +256561,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, r8, sl, r6 │ │ │ │ - @ instruction: 0x010a6abc │ │ │ │ - smlabbeq sl, ip, fp, r6 │ │ │ │ + smlatbeq sl, r8, sl, r6 │ │ │ │ + @ instruction: 0x010a6a9c │ │ │ │ + tsteq sl, ip, ror #22 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r2, #8]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -256659,16 +256659,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, lsr #18 │ │ │ │ - strdeq r6, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsl #18 │ │ │ │ + ldrdeq r6, [sl, -r8] │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1067ec <__cxa_atexit@plt+0xfaae0> │ │ │ │ @@ -256696,17 +256696,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, ip, r8, r6 │ │ │ │ - smlatbeq sl, r0, r8, r6 │ │ │ │ - tsteq sl, r0, ror r9 │ │ │ │ + smlabbeq sl, ip, r8, r6 │ │ │ │ + smlabbeq sl, r0, r8, r6 │ │ │ │ + tsteq sl, r0, asr r9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106868 <__cxa_atexit@plt+0xfab5c> │ │ │ │ @@ -256727,16 +256727,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ - smlatteq sl, r8, r8, r6 │ │ │ │ + strdeq r6, [sl, -r8] │ │ │ │ + smlabteq sl, r8, r8, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1068dc <__cxa_atexit@plt+0xfabd0> │ │ │ │ @@ -256756,16 +256756,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r0, r7, r6 │ │ │ │ - tsteq sl, r0, ror r8 │ │ │ │ + smlabbeq sl, r0, r7, r6 │ │ │ │ + tsteq sl, r0, asr r8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106954 <__cxa_atexit@plt+0xfac48> │ │ │ │ @@ -256786,16 +256786,16 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsr #14 │ │ │ │ - strdeq r6, [sl, -ip] │ │ │ │ + tsteq sl, ip, lsl #14 │ │ │ │ + ldrdeq r6, [sl, -ip] │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1069e4 <__cxa_atexit@plt+0xfacd8> │ │ │ │ @@ -256822,17 +256822,17 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a66b4 │ │ │ │ - smlatbeq sl, r8, r6, r6 │ │ │ │ - tsteq sl, r8, ror r7 │ │ │ │ + @ instruction: 0x010a6694 │ │ │ │ + smlabbeq sl, r8, r6, r6 │ │ │ │ + tsteq sl, r8, asr r7 │ │ │ │ andeq r0, r0, r6, ror #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106a74 <__cxa_atexit@plt+0xfad68> │ │ │ │ @@ -256858,17 +256858,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ stm r9, {r0, r1, r8} │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsr #12 │ │ │ │ - tsteq sl, r4, lsl r6 │ │ │ │ - smlatteq sl, r4, r6, r6 │ │ │ │ + tsteq sl, r0, lsl #12 │ │ │ │ + strdeq r6, [sl, -r4] │ │ │ │ + smlabteq sl, r4, r6, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106aec <__cxa_atexit@plt+0xfade0> │ │ │ │ @@ -256888,16 +256888,16 @@ │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a6590 │ │ │ │ - tsteq sl, r0, ror #12 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ + tsteq sl, r0, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106b2c <__cxa_atexit@plt+0xfae20> │ │ │ │ ldr r2, [pc, #28] @ 106b3c <__cxa_atexit@plt+0xfae30> │ │ │ │ @@ -256906,15 +256906,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 106b40 <__cxa_atexit@plt+0xfae34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsbteq pc, [sl], #156 @ 0x9c @ │ │ │ │ + ldrhteq pc, [sl], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 106bf0 <__cxa_atexit@plt+0xfaee4> │ │ │ │ @@ -256966,15 +256966,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 106c30 <__cxa_atexit@plt+0xfaf24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsl r4 │ │ │ │ + strdeq r6, [sl, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106c78 <__cxa_atexit@plt+0xfaf6c> │ │ │ │ ldr r2, [pc, #48] @ 106c80 <__cxa_atexit@plt+0xfaf74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -256986,17 +256986,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010a629c │ │ │ │ - smlatbeq sl, r4, r2, r6 │ │ │ │ - rscseq lr, sl, ip, ror #19 │ │ │ │ + tsteq sl, ip, ror r2 │ │ │ │ + smlabbeq sl, r4, r2, r6 │ │ │ │ + rscseq lr, sl, ip, asr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106d14 <__cxa_atexit@plt+0xfb008> │ │ │ │ ldr r2, [pc, #112] @ 106d1c <__cxa_atexit@plt+0xfb010> │ │ │ │ @@ -257074,16 +257074,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq sl, r0, asr #2 │ │ │ │ - tsteq sl, r0, ror r2 │ │ │ │ + tsteq sl, r0, lsr #2 │ │ │ │ + tsteq sl, r0, asr r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 106e2c <__cxa_atexit@plt+0xfb120> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -257094,15 +257094,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 106e30 <__cxa_atexit@plt+0xfb124> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b fbe8e0 <__cxa_atexit@plt+0xfb2bd4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r6, [sl, -r0] │ │ │ │ + strheq r6, [sl, -r0] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 106e5c <__cxa_atexit@plt+0xfb150> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #100] @ 106eb8 <__cxa_atexit@plt+0xfb1ac> │ │ │ │ @@ -257127,16 +257127,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b d3c594 <__cxa_atexit@plt+0xd30888> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - qaddeq r6, r8, sl │ │ │ │ - smlatteq sl, r4, r1, r6 │ │ │ │ + tsteq sl, r8, lsr r0 │ │ │ │ + smlabteq sl, r4, r1, r6 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 106ef4 <__cxa_atexit@plt+0xfb1e8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -257144,15 +257144,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #12] @ 106ef8 <__cxa_atexit@plt+0xfb1ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b d3c594 <__cxa_atexit@plt+0xd30888> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r8 │ │ │ │ + smlatteq sl, r8, pc, r5 @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 106f1c <__cxa_atexit@plt+0xfb210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -257179,16 +257179,16 @@ │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ sub r7, r6, #5 │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r6, [sl, -ip] │ │ │ │ - smlatteq sl, r4, r0, r6 │ │ │ │ + ldrdeq r6, [sl, -ip] │ │ │ │ + smlabteq sl, r4, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 106fd0 <__cxa_atexit@plt+0xfb2c4> │ │ │ │ ldr r2, [pc, #48] @ 106fd8 <__cxa_atexit@plt+0xfb2cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -257200,17 +257200,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, asr #30 │ │ │ │ - tsteq sl, ip, asr #30 │ │ │ │ - smlalseq lr, sl, ip, r6 │ │ │ │ + tsteq sl, r4, lsr #30 │ │ │ │ + tsteq sl, ip, lsr #30 │ │ │ │ + rscseq lr, sl, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 107028 <__cxa_atexit@plt+0xfb31c> │ │ │ │ ldr r2, [pc, #48] @ 107030 <__cxa_atexit@plt+0xfb324> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -257222,17 +257222,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, ip, lr, r5 │ │ │ │ - strdeq r5, [sl, -r4] │ │ │ │ - rscseq pc, sl, r4, lsl #10 │ │ │ │ + smlabteq sl, ip, lr, r5 │ │ │ │ + ldrdeq r5, [sl, -r4] │ │ │ │ + rscseq pc, sl, r4, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1070a8 <__cxa_atexit@plt+0xfb39c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -257259,16 +257259,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, ror lr │ │ │ │ - tsteq sl, ip, ror #28 │ │ │ │ + tsteq sl, ip, asr lr │ │ │ │ + tsteq sl, ip, asr #28 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10714c <__cxa_atexit@plt+0xfb440> │ │ │ │ @@ -257300,17 +257300,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r8, sp, r5 │ │ │ │ + smlabteq sl, r8, sp, r5 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r5, [sl, -r4] │ │ │ │ + @ instruction: 0x010a5db4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 107194 <__cxa_atexit@plt+0xfb488> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -257329,15 +257329,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq sl, r8, lr, r5 │ │ │ │ + tsteq sl, r8, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10722c <__cxa_atexit@plt+0xfb520> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 107234 <__cxa_atexit@plt+0xfb528> │ │ │ │ @@ -257351,16 +257351,16 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b fbe790 <__cxa_atexit@plt+0xfb2a84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, ip, ip, r5 │ │ │ │ - smlatteq sl, r8, ip, r5 │ │ │ │ + smlabteq sl, ip, ip, r5 │ │ │ │ + smlabteq sl, r8, ip, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1072c8 <__cxa_atexit@plt+0xfb5bc> │ │ │ │ @@ -257393,15 +257393,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, sl, r0, lsl #5 │ │ │ │ + rscseq pc, sl, r0, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 107308 <__cxa_atexit@plt+0xfb5fc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #32] @ 107320 <__cxa_atexit@plt+0xfb614> │ │ │ │ @@ -257410,15 +257410,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 10731c <__cxa_atexit@plt+0xfb610> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq pc, sl, ip, lsr #4 │ │ │ │ + rscseq pc, sl, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 107348 <__cxa_atexit@plt+0xfb63c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -257459,16 +257459,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x010a5cb4 │ │ │ │ - smlabbeq sl, r4, sp, r5 │ │ │ │ + @ instruction: 0x010a5c94 │ │ │ │ + tsteq sl, r4, ror #26 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10744c <__cxa_atexit@plt+0xfb740> │ │ │ │ @@ -257488,16 +257488,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsr ip │ │ │ │ - tsteq sl, r0, lsl #26 │ │ │ │ + tsteq sl, r0, lsl ip │ │ │ │ + smlatteq sl, r0, ip, r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10748c <__cxa_atexit@plt+0xfb780> │ │ │ │ ldr r2, [pc, #28] @ 10749c <__cxa_atexit@plt+0xfb790> │ │ │ │ @@ -257506,15 +257506,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1074a0 <__cxa_atexit@plt+0xfb794> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq pc, sl, r8, lsr #1 │ │ │ │ + rscseq pc, sl, r8, lsl #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #108 @ 0x6c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 107574 <__cxa_atexit@plt+0xfb868> │ │ │ │ @@ -257568,15 +257568,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - rscseq lr, sl, r4, lsr #31 │ │ │ │ + rscseq lr, sl, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1075f8 <__cxa_atexit@plt+0xfb8ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -257594,27 +257594,27 @@ │ │ │ │ ldr r8, [pc, #28] @ 107608 <__cxa_atexit@plt+0xfb8fc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, lsr r9 │ │ │ │ + tsteq sl, r4, lsl r9 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq sp, r6, r2, asr #15 │ │ │ │ - rscseq lr, sl, r0, lsr pc │ │ │ │ + rscseq lr, sl, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 107630 <__cxa_atexit@plt+0xfb924> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq sl, r0, asr sl │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 107718 <__cxa_atexit@plt+0xfba0c> │ │ │ │ ldr r2, [pc, #232] @ 10773c <__cxa_atexit@plt+0xfba30> │ │ │ │ @@ -257675,17 +257675,17 @@ │ │ │ │ mov r6, r9 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x010a5990 │ │ │ │ - smlatbeq sl, r8, r8, r5 │ │ │ │ - @ instruction: 0x010a5ab0 │ │ │ │ + tsteq sl, r0, ror r9 │ │ │ │ + smlabbeq sl, r8, r8, r5 │ │ │ │ + @ instruction: 0x010a5a90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1077fc <__cxa_atexit@plt+0xfbaf0> │ │ │ │ @@ -257726,17 +257726,17 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlatbeq sl, r0, r8, r5 │ │ │ │ - @ instruction: 0x010a57b8 │ │ │ │ - smlabteq sl, r0, r9, r5 │ │ │ │ + smlabbeq sl, r0, r8, r5 │ │ │ │ + @ instruction: 0x010a5798 │ │ │ │ + smlatbeq sl, r0, r9, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 107860 <__cxa_atexit@plt+0xfbb54> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1078b0 <__cxa_atexit@plt+0xfbba4> │ │ │ │ @@ -257775,18 +257775,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, ror r7 │ │ │ │ + tsteq sl, ip, asr r7 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq sl, r4, asr #16 │ │ │ │ - smlatteq sl, r4, r8, r5 │ │ │ │ + tsteq sl, r4, lsr #16 │ │ │ │ + smlabteq sl, r4, r8, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #788] @ 0x314 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ orrs r3, r1, r0 │ │ │ │ beq 107964 <__cxa_atexit@plt+0xfbc58> │ │ │ │ @@ -257839,20 +257839,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1079c4 <__cxa_atexit@plt+0xfbcb8> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq sl, r0, lsl r7 │ │ │ │ - tsteq sl, ip, lsr #12 │ │ │ │ - tsteq sl, r4, lsr r8 │ │ │ │ - @ instruction: 0x010a56b0 │ │ │ │ - smlatteq sl, r4, r7, r5 │ │ │ │ - rscseq lr, sl, r0, ror #22 │ │ │ │ + strdeq r5, [sl, -r0] │ │ │ │ + tsteq sl, ip, lsl #12 │ │ │ │ + tsteq sl, r4, lsl r8 │ │ │ │ + @ instruction: 0x010a5690 │ │ │ │ + smlabteq sl, r4, r7, r5 │ │ │ │ + rscseq lr, sl, r0, asr #22 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 107aa0 <__cxa_atexit@plt+0xfbd94> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -257902,20 +257902,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, asr #14 │ │ │ │ + tsteq sl, r0, lsr #14 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrhteq lr, [sl], #168 @ 0xa8 │ │ │ │ - ldrdeq r5, [sl, -r0] │ │ │ │ + smlalseq lr, sl, r8, sl │ │ │ │ + @ instruction: 0x010a56b0 │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ - tsteq sl, r8, lsl r7 │ │ │ │ + strdeq r5, [sl, -r8] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r8, r6 │ │ │ │ bcc 107c10 <__cxa_atexit@plt+0xfbf04> │ │ │ │ @@ -257997,24 +257997,24 @@ │ │ │ │ ldr r6, [pc, #24] @ 107c50 <__cxa_atexit@plt+0xfbf44> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrble r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ bge febb26fc <__cxa_atexit@plt+0xfeba69f0> │ │ │ │ - smlatteq sl, r0, r4, r5 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ smlabteq sl, r0, r4, r5 │ │ │ │ - rscseq lr, sl, r8, lsl sl │ │ │ │ - rscseq lr, sl, r0, lsl sl │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x010a55b8 │ │ │ │ + smlatbeq sl, r0, r4, r5 │ │ │ │ + ldrshteq lr, [sl], #152 @ 0x98 │ │ │ │ + ldrshteq lr, [sl], #144 @ 0x90 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x010a5598 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - tsteq sl, r0, lsr #10 │ │ │ │ - ldrsbteq lr, [sl], #140 @ 0x8c │ │ │ │ + tsteq sl, r0, lsl #10 │ │ │ │ + ldrhteq lr, [sl], #140 @ 0x8c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 107ae8 <__cxa_atexit@plt+0xfbddc> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -258053,19 +258053,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 107d38 <__cxa_atexit@plt+0xfc02c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a54b0 │ │ │ │ + @ instruction: 0x010a5490 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ - tsteq sl, r0, asr r4 │ │ │ │ + tsteq sl, r0, lsr r4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq lr, sl, ip, lsl r8 │ │ │ │ + ldrshteq lr, [sl], #124 @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 107d9c <__cxa_atexit@plt+0xfc090> │ │ │ │ @@ -258087,29 +258087,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 107db8 <__cxa_atexit@plt+0xfc0ac> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlatteq sl, ip, r3, r5 │ │ │ │ - rscseq lr, sl, r0, asr #15 │ │ │ │ + smlabteq sl, ip, r3, r5 │ │ │ │ rscseq lr, sl, r0, lsr #15 │ │ │ │ + rscseq lr, sl, r0, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 107de8 <__cxa_atexit@plt+0xfc0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1079f8 <__cxa_atexit@plt+0xfbcec> │ │ │ │ - @ instruction: 0x010a5394 │ │ │ │ - rscseq lr, sl, ip, ror #14 │ │ │ │ + tsteq sl, r4, ror r3 │ │ │ │ + rscseq lr, sl, ip, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 107e4c <__cxa_atexit@plt+0xfc140> │ │ │ │ @@ -258131,29 +258131,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 107e68 <__cxa_atexit@plt+0xfc15c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq sl, r0, asr #6 │ │ │ │ - rscseq lr, sl, r8, lsl r7 │ │ │ │ - ldrshteq lr, [sl], #96 @ 0x60 │ │ │ │ + tsteq sl, r0, lsr #6 │ │ │ │ + ldrshteq lr, [sl], #104 @ 0x68 │ │ │ │ + ldrsbteq lr, [sl], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 107e98 <__cxa_atexit@plt+0xfc18c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1079f8 <__cxa_atexit@plt+0xfbcec> │ │ │ │ - smlatteq sl, r8, r2, r5 │ │ │ │ - ldrhteq lr, [sl], #108 @ 0x6c │ │ │ │ + smlabteq sl, r8, r2, r5 │ │ │ │ + smlalseq lr, sl, ip, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 107efc <__cxa_atexit@plt+0xfc1f0> │ │ │ │ @@ -258175,28 +258175,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 107f18 <__cxa_atexit@plt+0xfc20c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x010a5294 │ │ │ │ - rscseq lr, sl, r0, ror r6 │ │ │ │ - rscseq lr, sl, r0, asr #12 │ │ │ │ + tsteq sl, r4, ror r2 │ │ │ │ + rscseq lr, sl, r0, asr r6 │ │ │ │ + rscseq lr, sl, r0, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 107f48 <__cxa_atexit@plt+0xfc23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 1079f8 <__cxa_atexit@plt+0xfbcec> │ │ │ │ - tsteq sl, ip, lsr r2 │ │ │ │ + tsteq sl, ip, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 107f88 <__cxa_atexit@plt+0xfc27c> │ │ │ │ ldr r2, [pc, #36] @ 107f90 <__cxa_atexit@plt+0xfc284> │ │ │ │ @@ -258264,15 +258264,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, ror r0 │ │ │ │ + qaddeq r5, ip, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1080b8 <__cxa_atexit@plt+0xfc3ac> │ │ │ │ ldr r2, [pc, #36] @ 1080c0 <__cxa_atexit@plt+0xfc3b4> │ │ │ │ @@ -258340,15 +258340,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, asr #30 │ │ │ │ + tsteq sl, ip, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1081e8 <__cxa_atexit@plt+0xfc4dc> │ │ │ │ ldr r2, [pc, #36] @ 1081f0 <__cxa_atexit@plt+0xfc4e4> │ │ │ │ @@ -258416,15 +258416,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsl lr │ │ │ │ + strdeq r4, [sl, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1083ac <__cxa_atexit@plt+0xfc6a0> │ │ │ │ ldr r3, [pc, #224] @ 1083dc <__cxa_atexit@plt+0xfc6d0> │ │ │ │ @@ -258483,18 +258483,18 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq lr, sl, ip, asr #3 │ │ │ │ - smlabteq sl, r8, sp, r4 │ │ │ │ + rscseq lr, sl, ip, lsr #3 │ │ │ │ + smlatbeq sl, r8, sp, r4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq sl, ip, lsl #28 │ │ │ │ + smlatteq sl, ip, sp, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r7, [r5, #-4] │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -258537,16 +258537,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1084c4 <__cxa_atexit@plt+0xfc7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - smlabteq sl, r4, ip, r4 │ │ │ │ - strdeq r4, [sl, -ip] │ │ │ │ + smlatbeq sl, r4, ip, r4 │ │ │ │ + ldrdeq r4, [sl, -ip] │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -258575,16 +258575,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 10855c <__cxa_atexit@plt+0xfc850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq sl, r4, lsr #24 │ │ │ │ - tsteq sl, r8, ror #24 │ │ │ │ + tsteq sl, r4, lsl #24 │ │ │ │ + tsteq sl, r8, asr #24 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -258635,20 +258635,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 10864c <__cxa_atexit@plt+0xfc940> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq sl, r8, ror #22 │ │ │ │ + tsteq sl, r8, asr #22 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - smlabbeq sl, r8, sl, r4 │ │ │ │ + tsteq sl, r8, ror #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 108560 <__cxa_atexit@plt+0xfc854> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -258761,19 +258761,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 108830 <__cxa_atexit@plt+0xfcb24> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsl r8 │ │ │ │ - ldrdeq r4, [sl, -ip] │ │ │ │ - tsteq sl, r4, ror r9 │ │ │ │ - smlabbeq sl, ip, r8, r4 │ │ │ │ - @ instruction: 0x010a49b8 │ │ │ │ + strdeq r4, [sl, -ip] │ │ │ │ + @ instruction: 0x010a48bc │ │ │ │ + tsteq sl, r4, asr r9 │ │ │ │ + tsteq sl, ip, ror #16 │ │ │ │ + @ instruction: 0x010a4998 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 108890 <__cxa_atexit@plt+0xfcb84> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1088d4 <__cxa_atexit@plt+0xfcbc8> │ │ │ │ @@ -258808,18 +258808,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, asr r7 │ │ │ │ + tsteq sl, r8, lsr r7 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq sl, r8, lsl r8 │ │ │ │ - smlatbeq sl, ip, r8, r4 │ │ │ │ + strdeq r4, [sl, -r8] │ │ │ │ + smlabbeq sl, ip, r8, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10895c <__cxa_atexit@plt+0xfcc50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -258858,18 +258858,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ b 1089b4 <__cxa_atexit@plt+0xfcca8> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a46bc │ │ │ │ - smlatteq sl, r8, r7, r4 │ │ │ │ - smlabbeq sl, ip, r7, r4 │ │ │ │ - tsteq sl, r0, lsr #16 │ │ │ │ + @ instruction: 0x010a469c │ │ │ │ + smlabteq sl, r8, r7, r4 │ │ │ │ + tsteq sl, ip, ror #14 │ │ │ │ + tsteq sl, r0, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 108a14 <__cxa_atexit@plt+0xfcd08> │ │ │ │ @@ -258885,15 +258885,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 108a2c <__cxa_atexit@plt+0xfcd20> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, sl, r4, ror #22 │ │ │ │ + rscseq sp, sl, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108b30 <__cxa_atexit@plt+0xfce24> │ │ │ │ @@ -258954,20 +258954,20 @@ │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - tsteq sl, r8, lsl r6 │ │ │ │ - tsteq sl, r8, asr r6 │ │ │ │ - smlatteq sl, r4, r6, r4 │ │ │ │ - tsteq sl, r0, ror #12 │ │ │ │ - smlatbeq sl, r0, r6, r4 │ │ │ │ - tsteq sl, ip, ror r5 │ │ │ │ + strdeq r4, [sl, -r8] │ │ │ │ + tsteq sl, r8, lsr r6 │ │ │ │ + smlabteq sl, r4, r6, r4 │ │ │ │ + tsteq sl, r0, asr #12 │ │ │ │ + smlabbeq sl, r0, r6, r4 │ │ │ │ + tsteq sl, ip, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108b94 <__cxa_atexit@plt+0xfce88> │ │ │ │ ldr r2, [pc, #36] @ 108b9c <__cxa_atexit@plt+0xfce90> │ │ │ │ @@ -259020,15 +259020,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 108c48 <__cxa_atexit@plt+0xfcf3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sl, -r8] │ │ │ │ + ldrdeq r4, [sl, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 108c90 <__cxa_atexit@plt+0xfcf84> │ │ │ │ @@ -259044,15 +259044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 108ca8 <__cxa_atexit@plt+0xfcf9c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, sl, ip, ror #17 │ │ │ │ + rscseq sp, sl, ip, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 108d88 <__cxa_atexit@plt+0xfd07c> │ │ │ │ @@ -259104,18 +259104,18 @@ │ │ │ │ str r0, [r3, #-12] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - @ instruction: 0x010a43b0 │ │ │ │ - tsteq sl, r8, ror #8 │ │ │ │ - smlatteq sl, ip, r3, r4 │ │ │ │ - tsteq sl, r0, lsl r3 │ │ │ │ + @ instruction: 0x010a4390 │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ + smlabteq sl, ip, r3, r4 │ │ │ │ + strdeq r4, [sl, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108dec <__cxa_atexit@plt+0xfd0e0> │ │ │ │ ldr r2, [pc, #48] @ 108df4 <__cxa_atexit@plt+0xfd0e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -259127,17 +259127,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsr #2 │ │ │ │ - tsteq sl, r0, lsr r1 │ │ │ │ - rscseq ip, sl, r8, ror r8 │ │ │ │ + tsteq sl, r8, lsl #2 │ │ │ │ + tsteq sl, r0, lsl r1 │ │ │ │ + rscseq ip, sl, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108e44 <__cxa_atexit@plt+0xfd138> │ │ │ │ ldr r2, [pc, #48] @ 108e4c <__cxa_atexit@plt+0xfd140> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -259149,17 +259149,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [sl, -r0] │ │ │ │ - ldrdeq r4, [sl, -r8] │ │ │ │ - rscseq ip, sl, r8, lsr #16 │ │ │ │ + strheq r4, [sl, -r0] │ │ │ │ + strheq r4, [sl, -r8] │ │ │ │ + rscseq ip, sl, r8, lsl #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108ea4 <__cxa_atexit@plt+0xfd198> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 108eac <__cxa_atexit@plt+0xfd1a0> │ │ │ │ @@ -259173,16 +259173,16 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b fbe950 <__cxa_atexit@plt+0xfb2c44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r4, ror r0 │ │ │ │ - tsteq sl, r0, ror r0 │ │ │ │ + qaddeq r4, r4, sl │ │ │ │ + qaddeq r4, r0, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 108f04 <__cxa_atexit@plt+0xfd1f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 108f0c <__cxa_atexit@plt+0xfd200> │ │ │ │ @@ -259197,17 +259197,17 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, lsl r0 │ │ │ │ + strdeq r3, [sl, -r8] │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq sl, r0, lsl r0 │ │ │ │ + strdeq r3, [sl, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 108f34 <__cxa_atexit@plt+0xfd228> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ @@ -259224,15 +259224,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq sl, r8, r0, r4 │ │ │ │ + tsteq sl, r8, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 109044 <__cxa_atexit@plt+0xfd338> │ │ │ │ @@ -259279,15 +259279,15 @@ │ │ │ │ str r5, [r1] │ │ │ │ mov r5, r1 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sl, ip, lsl #30 │ │ │ │ + smlatteq sl, ip, lr, r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1090a8 <__cxa_atexit@plt+0xfd39c> │ │ │ │ @@ -259309,15 +259309,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq sl, r4, asr lr │ │ │ │ + tsteq sl, r4, lsr lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 109128 <__cxa_atexit@plt+0xfd41c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -259342,16 +259342,16 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlabteq sl, r4, pc, r3 @ │ │ │ │ - tsteq sl, r0, lsr r0 │ │ │ │ + smlatbeq sl, r4, pc, r3 @ │ │ │ │ + tsteq sl, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1091a0 <__cxa_atexit@plt+0xfd494> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -259387,19 +259387,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, asr #28 │ │ │ │ + tsteq sl, ip, lsr #28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq sl, ip, ror #26 │ │ │ │ - tsteq sl, r8, lsl #30 │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ + tsteq sl, ip, asr #26 │ │ │ │ + smlatteq sl, r8, lr, r3 │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10926c <__cxa_atexit@plt+0xfd560> │ │ │ │ @@ -259416,16 +259416,16 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl #30 │ │ │ │ - smlabbeq sl, r0, lr, r3 │ │ │ │ + smlatteq sl, r0, lr, r3 │ │ │ │ + tsteq sl, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1092e4 <__cxa_atexit@plt+0xfd5d8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 109328 <__cxa_atexit@plt+0xfd61c> │ │ │ │ @@ -259471,19 +259471,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 109348 <__cxa_atexit@plt+0xfd63c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r4, lsl #26 │ │ │ │ - smlabteq sl, r4, sp, r3 │ │ │ │ - tsteq sl, r0, lsr lr │ │ │ │ - tsteq sl, r4, ror sp │ │ │ │ - tsteq sl, r4, ror lr │ │ │ │ + smlatteq sl, r4, ip, r3 │ │ │ │ + smlatbeq sl, r4, sp, r3 │ │ │ │ + tsteq sl, r0, lsl lr │ │ │ │ + tsteq sl, r4, asr sp │ │ │ │ + tsteq sl, r4, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1093dc <__cxa_atexit@plt+0xfd6d0> │ │ │ │ @@ -259637,17 +259637,17 @@ │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a3b9c │ │ │ │ - tsteq sl, r0, ror fp │ │ │ │ - @ instruction: 0x010a3bb8 │ │ │ │ + tsteq sl, ip, ror fp │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ + @ instruction: 0x010a3b98 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ sub r1, r2, r7 │ │ │ │ mov r2, r3 │ │ │ │ @@ -259711,17 +259711,17 @@ │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, ror sl │ │ │ │ - tsteq sl, ip, asr #20 │ │ │ │ - rscseq fp, sl, r4, asr pc │ │ │ │ + tsteq sl, r8, asr sl │ │ │ │ + tsteq sl, ip, lsr #20 │ │ │ │ + rscseq fp, sl, r4, lsr pc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1097a0 <__cxa_atexit@plt+0xfda94> │ │ │ │ @@ -259749,17 +259749,17 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r3, [sl, -r8] │ │ │ │ - smlatteq sl, r8, r9, r3 │ │ │ │ - @ instruction: 0x010a39bc │ │ │ │ + ldrdeq r3, [sl, -r8] │ │ │ │ + smlabteq sl, r8, r9, r3 │ │ │ │ + @ instruction: 0x010a399c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109834 <__cxa_atexit@plt+0xfdb28> │ │ │ │ @@ -259786,17 +259786,17 @@ │ │ │ │ stm sl, {r2, r9, lr} │ │ │ │ str r1, [r3, #24] │ │ │ │ str r0, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, ror #16 │ │ │ │ - tsteq sl, r0, asr r9 │ │ │ │ - tsteq sl, r4, lsr #18 │ │ │ │ + tsteq sl, r0, asr #16 │ │ │ │ + tsteq sl, r0, lsr r9 │ │ │ │ + tsteq sl, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1098c4 <__cxa_atexit@plt+0xfdbb8> │ │ │ │ @@ -259822,17 +259822,17 @@ │ │ │ │ str sl, [r3, #32] │ │ │ │ stm r9, {r0, r1, r8} │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r3, [sl, -r0] │ │ │ │ - smlabteq sl, r0, r8, r3 │ │ │ │ - @ instruction: 0x010a3894 │ │ │ │ + @ instruction: 0x010a37b0 │ │ │ │ + smlatbeq sl, r0, r8, r3 │ │ │ │ + tsteq sl, r4, ror r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109908 <__cxa_atexit@plt+0xfdbfc> │ │ │ │ ldr r2, [pc, #28] @ 109918 <__cxa_atexit@plt+0xfdc0c> │ │ │ │ @@ -259841,15 +259841,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 10991c <__cxa_atexit@plt+0xfdc10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq ip, sl, ip, ror ip │ │ │ │ + rscseq ip, sl, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1099cc <__cxa_atexit@plt+0xfdcc0> │ │ │ │ @@ -259915,17 +259915,17 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq sl, r0, r4, r3 │ │ │ │ + smlabteq sl, r0, r4, r3 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r3, [sl, -r8] │ │ │ │ + @ instruction: 0x010a34b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 109a6c <__cxa_atexit@plt+0xfdd60> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ @@ -259942,15 +259942,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq sl, r0, asr r5 │ │ │ │ + tsteq sl, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109aec <__cxa_atexit@plt+0xfdde0> │ │ │ │ ldr r2, [pc, #36] @ 109af4 <__cxa_atexit@plt+0xfdde8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -259959,16 +259959,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 109af8 <__cxa_atexit@plt+0xfddec> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, ip, lsl r4 │ │ │ │ - rscseq fp, sl, r0, ror fp │ │ │ │ + strdeq r3, [sl, -ip] │ │ │ │ + rscseq fp, sl, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109b34 <__cxa_atexit@plt+0xfde28> │ │ │ │ ldr r2, [pc, #36] @ 109b3c <__cxa_atexit@plt+0xfde30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -259977,16 +259977,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 109b40 <__cxa_atexit@plt+0xfde34> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [sl, -r4] │ │ │ │ - rscseq fp, sl, r0, lsr fp │ │ │ │ + @ instruction: 0x010a33b4 │ │ │ │ + rscseq fp, sl, r0, lsl fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109b78 <__cxa_atexit@plt+0xfde6c> │ │ │ │ ldr r2, [pc, #32] @ 109b80 <__cxa_atexit@plt+0xfde74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -259994,15 +259994,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq sl, ip, r3, r3 │ │ │ │ + tsteq sl, ip, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109bdc <__cxa_atexit@plt+0xfded0> │ │ │ │ ldr r2, [pc, #64] @ 109be4 <__cxa_atexit@plt+0xfded8> │ │ │ │ @@ -260049,15 +260049,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 109c58 <__cxa_atexit@plt+0xfdf4c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq sl, r4, lsl #8 │ │ │ │ + smlatteq sl, r4, r3, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 109ca0 <__cxa_atexit@plt+0xfdf94> │ │ │ │ @@ -260069,15 +260069,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a33b0 │ │ │ │ + @ instruction: 0x010a3390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109d14 <__cxa_atexit@plt+0xfe008> │ │ │ │ ldr r2, [pc, #76] @ 109d1c <__cxa_atexit@plt+0xfe010> │ │ │ │ @@ -260145,15 +260145,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldrhteq ip, [sl], #116 @ 0x74 │ │ │ │ + smlalseq ip, sl, r4, r7 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #112] @ 109e64 <__cxa_atexit@plt+0xfe158> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -260182,15 +260182,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq ip, sl, r0, lsl r7 │ │ │ │ + ldrshteq ip, [sl], #96 @ 0x60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 109e9c <__cxa_atexit@plt+0xfe190> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [pc, #80] @ 109ee4 <__cxa_atexit@plt+0xfe1d8> │ │ │ │ @@ -260211,15 +260211,15 @@ │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlalseq ip, sl, r8, r6 │ │ │ │ + rscseq ip, sl, r8, ror r6 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 109f10 <__cxa_atexit@plt+0xfe204> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ @@ -260262,17 +260262,17 @@ │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl r1 │ │ │ │ + strdeq r3, [sl, -r0] │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - smlabbeq sl, ip, r1, r3 │ │ │ │ + tsteq sl, ip, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 109fe8 <__cxa_atexit@plt+0xfe2dc> │ │ │ │ ldr r3, [pc, #28] @ 109ff8 <__cxa_atexit@plt+0xfe2ec> │ │ │ │ @@ -260281,15 +260281,15 @@ │ │ │ │ stmib r5, {r8, r9} │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 109ffc <__cxa_atexit@plt+0xfe2f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq ip, sl, r0, lsr #11 │ │ │ │ + rscseq ip, sl, r0, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -260500,17 +260500,17 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq sl, r0, lsr sp │ │ │ │ - tsteq sl, r4, asr ip │ │ │ │ - tsteq sl, ip, lsr #26 │ │ │ │ + tsteq sl, r0, lsl sp │ │ │ │ + tsteq sl, r4, lsr ip │ │ │ │ + tsteq sl, ip, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10a3ac <__cxa_atexit@plt+0xfe6a0> │ │ │ │ ldr r3, [pc, #136] @ 10a418 <__cxa_atexit@plt+0xfe70c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -260545,17 +260545,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq sl, r0, ror #24 │ │ │ │ - smlabbeq sl, r4, fp, r2 │ │ │ │ - tsteq sl, ip, asr ip │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ + tsteq sl, r4, ror #22 │ │ │ │ + tsteq sl, ip, lsr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10a490 <__cxa_atexit@plt+0xfe784> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -260603,18 +260603,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ b 10a4f8 <__cxa_atexit@plt+0xfe7ec> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r4, asr fp │ │ │ │ - tsteq sl, r8, lsl ip │ │ │ │ - smlabbeq sl, r8, fp, r2 │ │ │ │ - strdeq r2, [sl, -r4] │ │ │ │ + tsteq sl, r4, lsr fp │ │ │ │ + strdeq r2, [sl, -r8] │ │ │ │ + tsteq sl, r8, ror #22 │ │ │ │ + ldrdeq r2, [sl, -r4] │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -260633,17 +260633,17 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r2, [sl, -ip] │ │ │ │ - smlatteq sl, r8, sl, r2 │ │ │ │ - rscseq ip, sl, r8 │ │ │ │ + ldrdeq r2, [sl, -ip] │ │ │ │ + smlabteq sl, r8, sl, r2 │ │ │ │ + rscseq fp, sl, r8, ror #31 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10a5cc <__cxa_atexit@plt+0xfe8c0> │ │ │ │ ldr r7, [pc, #52] @ 10a5dc <__cxa_atexit@plt+0xfe8d0> │ │ │ │ @@ -260658,16 +260658,16 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 10a5e0 <__cxa_atexit@plt+0xfe8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, sl, ip, asr #31 │ │ │ │ rscseq fp, sl, ip, lsr #31 │ │ │ │ + rscseq fp, sl, ip, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp ip, r3 │ │ │ │ bcc 10a770 <__cxa_atexit@plt+0xfea64> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -260771,22 +260771,22 @@ │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq sl, r0, lsr #20 │ │ │ │ - tsteq sl, r8, lsr r9 │ │ │ │ - tsteq sl, ip, lsr r9 │ │ │ │ + tsteq sl, r0, lsl #20 │ │ │ │ + tsteq sl, r8, lsl r9 │ │ │ │ + tsteq sl, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq sl, r8, lsl #22 │ │ │ │ - @ instruction: 0x010a2ab0 │ │ │ │ - smlabteq sl, r4, r9, r2 │ │ │ │ - smlabteq sl, ip, r8, r2 │ │ │ │ + smlatteq sl, r8, sl, r2 │ │ │ │ + @ instruction: 0x010a2a90 │ │ │ │ + smlatbeq sl, r4, r9, r2 │ │ │ │ + smlatbeq sl, ip, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a828 <__cxa_atexit@plt+0xfeb1c> │ │ │ │ @@ -260807,17 +260807,17 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ sub r7, r6, #11 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, asr #16 │ │ │ │ - tsteq sl, r4, lsr #18 │ │ │ │ - tsteq sl, ip, ror #18 │ │ │ │ + tsteq sl, ip, lsr #16 │ │ │ │ + tsteq sl, r4, lsl #18 │ │ │ │ + tsteq sl, ip, asr #18 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a8bc <__cxa_atexit@plt+0xfebb0> │ │ │ │ @@ -260844,17 +260844,17 @@ │ │ │ │ add r1, r3, #20 │ │ │ │ str r2, [r3, #8] │ │ │ │ stm r1, {r0, sl, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r2, [sl, -r8] │ │ │ │ - smlabteq sl, r4, r7, r2 │ │ │ │ - @ instruction: 0x010a289c │ │ │ │ + @ instruction: 0x010a27b8 │ │ │ │ + smlatbeq sl, r4, r7, r2 │ │ │ │ + tsteq sl, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10a970 <__cxa_atexit@plt+0xfec64> │ │ │ │ ldr r2, [pc, #156] @ 10a98c <__cxa_atexit@plt+0xfec80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -260893,17 +260893,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r2, [sl, -ip] │ │ │ │ + ldrdeq r2, [sl, -ip] │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq sl, r4, lsl r7 │ │ │ │ + strdeq r2, [sl, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10a9f8 <__cxa_atexit@plt+0xfecec> │ │ │ │ @@ -260923,15 +260923,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, ror r6 │ │ │ │ + tsteq sl, ip, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10aa58 <__cxa_atexit@plt+0xfed4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 10aa60 <__cxa_atexit@plt+0xfed54> │ │ │ │ @@ -260946,17 +260946,17 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq sl, r4, r4, r2 │ │ │ │ + smlatbeq sl, r4, r4, r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x010a24bc │ │ │ │ + @ instruction: 0x010a249c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 10aa88 <__cxa_atexit@plt+0xfed7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ @@ -260973,15 +260973,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq sl, r4, lsr r5 │ │ │ │ + tsteq sl, r4, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10ab14 <__cxa_atexit@plt+0xfee08> │ │ │ │ ldr r2, [pc, #48] @ 10ab1c <__cxa_atexit@plt+0xfee10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -260993,17 +260993,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r0, lsl #8 │ │ │ │ - tsteq sl, r8, lsl #8 │ │ │ │ - rscseq sl, sl, r0, asr fp │ │ │ │ + smlatteq sl, r0, r3, r2 │ │ │ │ + smlatteq sl, r8, r3, r2 │ │ │ │ + rscseq sl, sl, r0, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10ab6c <__cxa_atexit@plt+0xfee60> │ │ │ │ ldr r2, [pc, #48] @ 10ab74 <__cxa_atexit@plt+0xfee68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -261015,17 +261015,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq sl, r8, r3, r2 │ │ │ │ - @ instruction: 0x010a23b0 │ │ │ │ - rscseq sl, sl, r0, lsl #22 │ │ │ │ + smlabbeq sl, r8, r3, r2 │ │ │ │ + @ instruction: 0x010a2390 │ │ │ │ + rscseq sl, sl, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10abb4 <__cxa_atexit@plt+0xfeea8> │ │ │ │ ldr r2, [pc, #32] @ 10abbc <__cxa_atexit@plt+0xfeeb0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -261053,15 +261053,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ + tsteq sl, r8, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 10acec <__cxa_atexit@plt+0xfefe0> │ │ │ │ @@ -261114,15 +261114,15 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ - tsteq sl, ip, asr r2 │ │ │ │ + tsteq sl, ip, lsr r2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 10ad54 <__cxa_atexit@plt+0xff048> │ │ │ │ ldr r3, [pc, #92] @ 10ad80 <__cxa_atexit@plt+0xff074> │ │ │ │ @@ -261147,15 +261147,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 10ad7c <__cxa_atexit@plt+0xff070> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - smlatbeq sl, r8, r1, r2 │ │ │ │ + smlabbeq sl, r8, r1, r2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10ade4 <__cxa_atexit@plt+0xff0d8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -261202,19 +261202,19 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b fbe790 <__cxa_atexit@plt+0xfb2a84> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strheq r2, [sl, -r0] │ │ │ │ - tsteq sl, r4, asr #2 │ │ │ │ + swpeq r2, r0, [sl] │ │ │ │ + tsteq sl, r4, lsr #2 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlabteq sl, r4, r2, r2 │ │ │ │ - tsteq sl, ip, lsr r3 │ │ │ │ + smlatbeq sl, r4, r2, r2 │ │ │ │ + tsteq sl, ip, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10aed0 <__cxa_atexit@plt+0xff1c4> │ │ │ │ @@ -261233,16 +261233,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, ip, r2, r2 │ │ │ │ - @ instruction: 0x010a2190 │ │ │ │ + smlabbeq sl, ip, r2, r2 │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10af3c <__cxa_atexit@plt+0xff230> │ │ │ │ ldr r7, [pc, #88] @ 10af58 <__cxa_atexit@plt+0xff24c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -261266,31 +261266,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlabteq sl, r0, pc, r1 @ │ │ │ │ - strdeq r2, [sl, -r0] │ │ │ │ + smlatbeq sl, r0, pc, r1 @ │ │ │ │ + ldrdeq r2, [sl, -r0] │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 10af9c <__cxa_atexit@plt+0xff290> │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #12] @ 10afa0 <__cxa_atexit@plt+0xff294> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b d3c594 <__cxa_atexit@plt+0xd30888> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq sl, r0, ror #30 │ │ │ │ + tsteq sl, r0, asr #30 │ │ │ │ andeq r0, r0, r7, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b014 <__cxa_atexit@plt+0xff308> │ │ │ │ @@ -261340,16 +261340,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r1, [sl, -r4] │ │ │ │ - rscseq fp, sl, r4, lsl r5 │ │ │ │ + @ instruction: 0x010a1fb4 │ │ │ │ + ldrshteq fp, [sl], #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -261395,15 +261395,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq fp, sl, r0, asr #8 │ │ │ │ + rscseq fp, sl, r0, lsr #8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -261415,15 +261415,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 10b1a8 <__cxa_atexit@plt+0xff49c> │ │ │ │ b 10b1c0 <__cxa_atexit@plt+0xff4b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrshteq fp, [sl], #48 @ 0x30 │ │ │ │ + ldrsbteq fp, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b23c <__cxa_atexit@plt+0xff530> │ │ │ │ @@ -261454,15 +261454,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - rscseq fp, sl, r4, asr r3 │ │ │ │ + rscseq fp, sl, r4, lsr r3 │ │ │ │ andeq r1, r0, sl, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 10b280 <__cxa_atexit@plt+0xff574> │ │ │ │ @@ -261557,18 +261557,18 @@ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - smlalseq fp, sl, r0, r2 │ │ │ │ - rscseq fp, sl, r8, lsl #5 │ │ │ │ + rscseq fp, sl, r0, ror r2 │ │ │ │ + rscseq fp, sl, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x010a1cbc │ │ │ │ + @ instruction: 0x010a1c9c │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b464 <__cxa_atexit@plt+0xff758> │ │ │ │ @@ -261590,17 +261590,17 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r3, #12] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r4, lsr #26 │ │ │ │ - strdeq r1, [sl, -r0] │ │ │ │ - tsteq sl, r8, lsr sp │ │ │ │ + tsteq sl, r4, lsl #26 │ │ │ │ + ldrdeq r1, [sl, -r0] │ │ │ │ + tsteq sl, r8, lsl sp │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b4e4 <__cxa_atexit@plt+0xff7d8> │ │ │ │ @@ -261622,17 +261622,17 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r0, [r3, #12] │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r4, ip, r1 │ │ │ │ - tsteq sl, r0, ror ip │ │ │ │ - @ instruction: 0x010a1cb8 │ │ │ │ + smlabbeq sl, r4, ip, r1 │ │ │ │ + tsteq sl, r0, asr ip │ │ │ │ + @ instruction: 0x010a1c98 │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b578 <__cxa_atexit@plt+0xff86c> │ │ │ │ @@ -261659,17 +261659,17 @@ │ │ │ │ stm r9, {r0, r2, r8} │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsr #22 │ │ │ │ - tsteq sl, r8, lsl ip │ │ │ │ - smlatteq sl, r4, fp, r1 │ │ │ │ + tsteq sl, r0, lsl #22 │ │ │ │ + strdeq r1, [sl, -r8] │ │ │ │ + smlabteq sl, r4, fp, r1 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b5f0 <__cxa_atexit@plt+0xff8e4> │ │ │ │ @@ -261689,16 +261689,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a1b90 │ │ │ │ - tsteq sl, ip, asr fp │ │ │ │ + tsteq sl, r0, ror fp │ │ │ │ + tsteq sl, ip, lsr fp │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b664 <__cxa_atexit@plt+0xff958> │ │ │ │ @@ -261718,16 +261718,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsl fp │ │ │ │ - smlatteq sl, r8, sl, r1 │ │ │ │ + strdeq r1, [sl, -ip] │ │ │ │ + smlabteq sl, r8, sl, r1 │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b6f4 <__cxa_atexit@plt+0xff9e8> │ │ │ │ @@ -261754,17 +261754,17 @@ │ │ │ │ stm r9, {r0, r2, r8} │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r4, r9, r1 │ │ │ │ - @ instruction: 0x010a1a9c │ │ │ │ - tsteq sl, r8, ror #20 │ │ │ │ + smlabbeq sl, r4, r9, r1 │ │ │ │ + tsteq sl, ip, ror sl │ │ │ │ + tsteq sl, r8, asr #20 │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b78c <__cxa_atexit@plt+0xffa80> │ │ │ │ @@ -261792,17 +261792,17 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r0, lsl r9 │ │ │ │ - tsteq sl, r8, lsl #20 │ │ │ │ - ldrdeq r1, [sl, -r4] │ │ │ │ + strdeq r1, [sl, -r0] │ │ │ │ + smlatteq sl, r8, r9, r1 │ │ │ │ + @ instruction: 0x010a19b4 │ │ │ │ andeq r2, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b820 <__cxa_atexit@plt+0xffb14> │ │ │ │ @@ -261829,18 +261829,18 @@ │ │ │ │ stm r9, {r0, r2, r8} │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r8, ror r8 │ │ │ │ - tsteq sl, r0, ror r9 │ │ │ │ - tsteq sl, ip, lsr r9 │ │ │ │ - rscseq sl, sl, r8, ror #26 │ │ │ │ + tsteq sl, r8, asr r8 │ │ │ │ + tsteq sl, r0, asr r9 │ │ │ │ + tsteq sl, ip, lsl r9 │ │ │ │ + rscseq sl, sl, r8, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10b868 <__cxa_atexit@plt+0xffb5c> │ │ │ │ ldr r2, [pc, #28] @ 10b878 <__cxa_atexit@plt+0xffb6c> │ │ │ │ @@ -261849,16 +261849,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b d821a0 <__cxa_atexit@plt+0xd76494> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 10b87c <__cxa_atexit@plt+0xffb70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sl, sl, r8, asr #26 │ │ │ │ - rscseq sl, sl, r4, lsr #26 │ │ │ │ + rscseq sl, sl, r8, lsr #26 │ │ │ │ + rscseq sl, sl, r4, lsl #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10b928 <__cxa_atexit@plt+0xffc1c> │ │ │ │ @@ -261900,15 +261900,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffff1e0 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ - rscseq sl, sl, r8, lsl #25 │ │ │ │ + rscseq sl, sl, r8, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10ba38 <__cxa_atexit@plt+0xffd2c> │ │ │ │ ldr r2, [pc, #240] @ 10ba5c <__cxa_atexit@plt+0xffd50> │ │ │ │ @@ -261971,18 +261971,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - tsteq sl, r8, ror r6 │ │ │ │ - @ instruction: 0x010a1590 │ │ │ │ - @ instruction: 0x010a1798 │ │ │ │ - rscseq sl, sl, r4, ror #22 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ + tsteq sl, r0, ror r5 │ │ │ │ + tsteq sl, r8, ror r7 │ │ │ │ + rscseq sl, sl, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 10bb20 <__cxa_atexit@plt+0xffe14> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -262024,18 +262024,18 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlabbeq sl, r4, r5, r1 │ │ │ │ - smlatbeq sl, r8, r4, r1 │ │ │ │ - @ instruction: 0x010a16b0 │ │ │ │ - smlalseq sl, sl, r0, sl @ │ │ │ │ + tsteq sl, r4, ror #10 │ │ │ │ + smlabbeq sl, r8, r4, r1 │ │ │ │ + @ instruction: 0x010a1690 │ │ │ │ + rscseq sl, sl, r0, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10bb90 <__cxa_atexit@plt+0xffe84> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -262118,19 +262118,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b de244 <__cxa_atexit@plt+0xd2538> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, r4, lsr r4 │ │ │ │ + tsteq sl, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq sl, ip, lsl #10 │ │ │ │ - smlatbeq sl, ip, r5, r1 │ │ │ │ - tsteq sl, r8, ror r4 │ │ │ │ + smlatteq sl, ip, r4, r1 │ │ │ │ + smlabbeq sl, ip, r5, r1 │ │ │ │ + tsteq sl, r8, asr r4 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #788] @ 0x314 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ orrs r3, r1, r0 │ │ │ │ @@ -262204,24 +262204,24 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 10bdf8 <__cxa_atexit@plt+0x1000ec> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - tsteq sl, ip, lsr #6 │ │ │ │ - tsteq sl, ip, lsr #6 │ │ │ │ - tsteq sl, ip, lsl #4 │ │ │ │ - tsteq sl, ip, lsl r4 │ │ │ │ - strdeq r1, [sl, -r4] │ │ │ │ - @ instruction: 0x010a129c │ │ │ │ - ldrdeq r1, [sl, -r0] │ │ │ │ - @ instruction: 0x010a129c │ │ │ │ - @ instruction: 0x010a1198 │ │ │ │ - smlalseq sl, sl, ip, r7 @ │ │ │ │ + tsteq sl, ip, lsl #6 │ │ │ │ + tsteq sl, ip, lsl #6 │ │ │ │ + smlatteq sl, ip, r1, r1 │ │ │ │ + strdeq r1, [sl, -ip] │ │ │ │ + ldrdeq r1, [sl, -r4] │ │ │ │ + tsteq sl, ip, ror r2 │ │ │ │ + @ instruction: 0x010a13b0 │ │ │ │ + tsteq sl, ip, ror r2 │ │ │ │ + tsteq sl, r8, ror r1 │ │ │ │ + rscseq sl, sl, ip, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #784] @ 0x310 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ orrs r0, r2, r1 │ │ │ │ @@ -262268,17 +262268,17 @@ │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a1190 │ │ │ │ - @ instruction: 0x010a12b4 │ │ │ │ - tsteq sl, ip, asr #2 │ │ │ │ + tsteq sl, r0, ror r1 │ │ │ │ + @ instruction: 0x010a1294 │ │ │ │ + tsteq sl, ip, lsr #2 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov r9, fp │ │ │ │ cmp r2, r6 │ │ │ │ @@ -262316,19 +262316,19 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ bx ip │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - strdeq r1, [sl, -r0] │ │ │ │ - smlabteq sl, r4, r0, r1 │ │ │ │ - smlatteq sl, r4, r1, r1 │ │ │ │ - @ instruction: 0x010a0fb8 │ │ │ │ - rscseq sl, sl, r4, ror #11 │ │ │ │ + ldrdeq r1, [sl, -r0] │ │ │ │ + smlatbeq sl, r4, r0, r1 │ │ │ │ + smlabteq sl, r4, r1, r1 │ │ │ │ + @ instruction: 0x010a0f98 │ │ │ │ + rscseq sl, sl, r4, asr #11 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 10c0e4 <__cxa_atexit@plt+0x1003d8> │ │ │ │ @@ -262393,24 +262393,24 @@ │ │ │ │ b 10c06c <__cxa_atexit@plt+0x100360> │ │ │ │ ldr r3, [pc, #48] @ 10c11c <__cxa_atexit@plt+0x100410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ - smlatbeq sl, ip, r0, r1 │ │ │ │ - tsteq sl, r8, ror pc │ │ │ │ - tsteq sl, r0, ror lr │ │ │ │ - smlatteq sl, ip, pc, r0 @ │ │ │ │ - tsteq sl, r0, lsr #2 │ │ │ │ - smlatteq sl, ip, pc, r0 @ │ │ │ │ - smlatteq sl, r0, lr, r0 │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ + smlabbeq sl, ip, r0, r1 │ │ │ │ + tsteq sl, r8, asr pc │ │ │ │ + tsteq sl, r0, asr lr │ │ │ │ + smlabteq sl, ip, pc, r0 @ │ │ │ │ + mrseq r1, (UNDEF: 26) │ │ │ │ + smlabteq sl, ip, pc, r0 @ │ │ │ │ + smlabteq sl, r0, lr, r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrhteq sl, [sl], #64 @ 0x40 │ │ │ │ + smlalseq sl, sl, r0, r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10c1fc <__cxa_atexit@plt+0x1004f0> │ │ │ │ ldr r7, [pc, #224] @ 10c224 <__cxa_atexit@plt+0x100518> │ │ │ │ @@ -262468,22 +262468,22 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq sl, sl, r4, ror #7 │ │ │ │ - strdeq r0, [sl, -r0] │ │ │ │ - @ instruction: 0x010a0f98 │ │ │ │ + rscseq sl, sl, r4, asr #7 │ │ │ │ + ldrdeq r0, [sl, -r0] │ │ │ │ + tsteq sl, r8, ror pc │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ - smlabteq sl, r4, pc, r0 @ │ │ │ │ - @ instruction: 0x010a0d94 │ │ │ │ - smlabbeq sl, r4, lr, r0 │ │ │ │ - smlalseq sl, sl, r0, r3 @ │ │ │ │ + smlatbeq sl, r4, pc, r0 @ │ │ │ │ + tsteq sl, r4, ror sp │ │ │ │ + tsteq sl, r4, ror #28 │ │ │ │ + rscseq sl, sl, r0, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10c2ec <__cxa_atexit@plt+0x1005e0> │ │ │ │ @@ -262520,20 +262520,20 @@ │ │ │ │ stmib r3, {r0, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq sl, ip, lr, r0 │ │ │ │ - @ instruction: 0x010a0e94 │ │ │ │ + smlabteq sl, ip, lr, r0 │ │ │ │ + tsteq sl, r4, ror lr │ │ │ │ @ instruction: 0xfffff69c │ │ │ │ - smlabteq sl, r0, lr, r0 │ │ │ │ - @ instruction: 0x010a0c90 │ │ │ │ - smlabbeq sl, r0, sp, r0 │ │ │ │ + smlatbeq sl, r0, lr, r0 │ │ │ │ + tsteq sl, r0, ror ip │ │ │ │ + tsteq sl, r0, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 10c360 <__cxa_atexit@plt+0x100654> │ │ │ │ @@ -262601,17 +262601,17 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq sl, r0, ror #24 │ │ │ │ - smlabbeq sl, r4, fp, r0 │ │ │ │ - tsteq sl, r4, ror sp │ │ │ │ + tsteq sl, r0, asr #24 │ │ │ │ + tsteq sl, r4, ror #22 │ │ │ │ + tsteq sl, r4, asr sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 10c4dc <__cxa_atexit@plt+0x1007d0> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -262674,20 +262674,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq sl, ip, lsl #22 │ │ │ │ + smlatteq sl, ip, sl, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - smlabteq sl, ip, fp, r0 │ │ │ │ - tsteq sl, r4, asr ip │ │ │ │ - smlatbeq sl, ip, ip, r0 │ │ │ │ - tsteq sl, r0, ror fp │ │ │ │ + smlatbeq sl, ip, fp, r0 │ │ │ │ + tsteq sl, r4, lsr ip │ │ │ │ + smlabbeq sl, ip, ip, r0 │ │ │ │ + tsteq sl, r0, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10c5d8 <__cxa_atexit@plt+0x1008cc> │ │ │ │ @@ -262707,16 +262707,16 @@ │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #5 │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a0bb8 │ │ │ │ - tsteq sl, r4, ror sl │ │ │ │ + @ instruction: 0x010a0b98 │ │ │ │ + tsteq sl, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10c648 <__cxa_atexit@plt+0x10093c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10c68c <__cxa_atexit@plt+0x100980> │ │ │ │ @@ -262760,19 +262760,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10c6ac <__cxa_atexit@plt+0x1009a0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq sl, r0, r9, r0 │ │ │ │ - tsteq sl, r0, ror #20 │ │ │ │ - smlatteq sl, r0, sl, r0 │ │ │ │ - @ instruction: 0x010a0a98 │ │ │ │ - tsteq sl, ip, lsl fp │ │ │ │ + smlabbeq sl, r0, r9, r0 │ │ │ │ + tsteq sl, r0, asr #20 │ │ │ │ + smlabteq sl, r0, sl, r0 │ │ │ │ + tsteq sl, r8, ror sl │ │ │ │ + strdeq r0, [sl, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10c77c <__cxa_atexit@plt+0x100a70> │ │ │ │ ldr r7, [pc, #184] @ 10c7a4 <__cxa_atexit@plt+0x100a98> │ │ │ │ @@ -262820,19 +262820,19 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, sl, ip, ror #28 │ │ │ │ - tsteq sl, r0, asr sl │ │ │ │ - smlatteq sl, ip, r9, r0 │ │ │ │ + rscseq r9, sl, ip, asr #28 │ │ │ │ + tsteq sl, r0, lsr sl │ │ │ │ + smlabteq sl, ip, r9, r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - tsteq sl, r4, lsl sl │ │ │ │ + strdeq r0, [sl, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10c83c <__cxa_atexit@plt+0x100b30> │ │ │ │ @@ -262861,17 +262861,17 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ stm lr, {r0, r9, sl} │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - tsteq sl, ip, asr r9 │ │ │ │ - tsteq sl, ip, ror #18 │ │ │ │ - tsteq sl, ip, lsl #18 │ │ │ │ + tsteq sl, ip, lsr r9 │ │ │ │ + tsteq sl, ip, asr #18 │ │ │ │ + smlatteq sl, ip, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10c8a8 <__cxa_atexit@plt+0x100b9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -262886,15 +262886,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 10c8b4 <__cxa_atexit@plt+0x100ba8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq sl, r8, ror r6 │ │ │ │ + tsteq sl, r8, asr r6 │ │ │ │ rscseq r8, r6, sp, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -262915,19 +262915,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10c92c <__cxa_atexit@plt+0x100c20> │ │ │ │ ldr r8, [pc, #24] @ 10c930 <__cxa_atexit@plt+0x100c24> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r4, asr #26 │ │ │ │ + rscseq r9, sl, r4, lsr #26 │ │ │ │ @ instruction: 0xffff6668 │ │ │ │ - rscseq r8, sl, ip, lsl pc │ │ │ │ - rscseq r9, sl, r0, lsl sp │ │ │ │ - rscseq r9, sl, r4, lsl sp │ │ │ │ + ldrshteq r8, [sl], #236 @ 0xec │ │ │ │ + ldrshteq r9, [sl], #192 @ 0xc0 │ │ │ │ + ldrshteq r9, [sl], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10c9d8 <__cxa_atexit@plt+0x100ccc> │ │ │ │ ldr r2, [pc, #160] @ 10c9f4 <__cxa_atexit@plt+0x100ce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -262967,20 +262967,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010a0598 │ │ │ │ + tsteq sl, r8, ror r5 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r8, sl, r8, lsl #29 │ │ │ │ - smlabbeq sl, r0, r6, r0 │ │ │ │ - rscseq r9, sl, r8, asr #24 │ │ │ │ - rscseq r9, sl, r0, asr #24 │ │ │ │ + rscseq r8, sl, r8, ror #28 │ │ │ │ + tsteq sl, r0, ror #12 │ │ │ │ + rscseq r9, sl, r8, lsr #24 │ │ │ │ + rscseq r9, sl, r0, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 10ca30 <__cxa_atexit@plt+0x100d24> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -263004,18 +263004,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, ip, ror #27 │ │ │ │ - smlatteq sl, r4, r5, r0 │ │ │ │ - rscseq r9, sl, ip, lsr #23 │ │ │ │ - rscseq r9, sl, r0, lsr #23 │ │ │ │ + rscseq r8, sl, ip, asr #27 │ │ │ │ + smlabteq sl, r4, r5, r0 │ │ │ │ + rscseq r9, sl, ip, lsl #23 │ │ │ │ + rscseq r9, sl, r0, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10cb2c <__cxa_atexit@plt+0x100e20> │ │ │ │ @@ -263051,15 +263051,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrshteq r9, [sl], #164 @ 0xa4 │ │ │ │ + ldrsbteq r9, [sl], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -263134,21 +263134,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 10cc84 <__cxa_atexit@plt+0x100f78> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq sl, r8, r3, r0 │ │ │ │ - smlabbeq sl, ip, r4, r0 │ │ │ │ - tsteq sl, ip, lsl r5 │ │ │ │ - tsteq sl, ip, asr #8 │ │ │ │ - tsteq sl, r0, ror r3 │ │ │ │ - tsteq sl, r8, ror #10 │ │ │ │ - smlalseq r9, sl, r0, r9 │ │ │ │ + smlatbeq sl, r8, r3, r0 │ │ │ │ + tsteq sl, ip, ror #8 │ │ │ │ + strdeq r0, [sl, -ip] │ │ │ │ + tsteq sl, ip, lsr #8 │ │ │ │ + tsteq sl, r0, asr r3 │ │ │ │ + tsteq sl, r8, asr #10 │ │ │ │ + rscseq r9, sl, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10cd08 <__cxa_atexit@plt+0x100ffc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10cd4c <__cxa_atexit@plt+0x101040> │ │ │ │ @@ -263209,23 +263209,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10cdc4 <__cxa_atexit@plt+0x1010b8> │ │ │ │ ldr r8, [pc, #24] @ 10cdc8 <__cxa_atexit@plt+0x1010bc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r4, asr #17 │ │ │ │ + rscseq r9, sl, r4, lsr #17 │ │ │ │ @ instruction: 0xffff61e8 │ │ │ │ - rscseq r8, sl, r4, lsl #21 │ │ │ │ - rscseq r9, sl, r8, ror r8 │ │ │ │ - smlatbeq sl, r0, r3, r0 │ │ │ │ - tsteq sl, ip, lsr #8 │ │ │ │ - ldrdeq r0, [sl, -r8] │ │ │ │ - tsteq sl, r8, ror #8 │ │ │ │ - rscseq r9, sl, ip, ror #16 │ │ │ │ + rscseq r8, sl, r4, ror #20 │ │ │ │ + rscseq r9, sl, r8, asr r8 │ │ │ │ + smlabbeq sl, r0, r3, r0 │ │ │ │ + tsteq sl, ip, lsl #8 │ │ │ │ + @ instruction: 0x010a03b8 │ │ │ │ + tsteq sl, r8, asr #8 │ │ │ │ + rscseq r9, sl, ip, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10ce80 <__cxa_atexit@plt+0x101174> │ │ │ │ ldr r2, [pc, #160] @ 10ce9c <__cxa_atexit@plt+0x101190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -263265,20 +263265,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r0, [sl, -r0] │ │ │ │ + ldrdeq r0, [sl, -r0] │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r8, sl, r0, ror #19 │ │ │ │ - ldrdeq r0, [sl, -r8] │ │ │ │ - rscseq r9, sl, r0, lsr #15 │ │ │ │ - smlalseq r9, sl, r8, r7 │ │ │ │ + rscseq r8, sl, r0, asr #19 │ │ │ │ + @ instruction: 0x010a01b8 │ │ │ │ + rscseq r9, sl, r0, lsl #15 │ │ │ │ + rscseq r9, sl, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 10ced8 <__cxa_atexit@plt+0x1011cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -263302,18 +263302,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, r4, asr #18 │ │ │ │ - tsteq sl, ip, lsr r1 │ │ │ │ - rscseq r9, sl, r4, lsl #14 │ │ │ │ - ldrshteq r9, [sl], #104 @ 0x68 │ │ │ │ + rscseq r8, sl, r4, lsr #18 │ │ │ │ + tsteq sl, ip, lsl r1 │ │ │ │ + rscseq r9, sl, r4, ror #13 │ │ │ │ + ldrsbteq r9, [sl], #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10cfd4 <__cxa_atexit@plt+0x1012c8> │ │ │ │ @@ -263349,15 +263349,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, sl, ip, asr #12 │ │ │ │ + rscseq r9, sl, ip, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -263432,21 +263432,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ b 10d12c <__cxa_atexit@plt+0x101420> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r9, r0, lsr #30 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, r4, pc, pc @ │ │ │ │ - tsteq sl, r4, ror r0 │ │ │ │ - smlatbeq r9, r4, pc, pc @ │ │ │ │ - smlabteq r9, r8, lr, pc @ │ │ │ │ - smlabteq sl, r0, r0, r0 │ │ │ │ - rscseq r9, sl, r8, ror #9 │ │ │ │ + tstpeq r9, r0, lsl #30 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r9, r4, pc, pc @ │ │ │ │ + qaddeq r0, r4, sl │ │ │ │ + smlabbeq r9, r4, pc, pc @ │ │ │ │ + smlatbeq r9, r8, lr, pc @ │ │ │ │ + smlatbeq sl, r0, r0, r0 │ │ │ │ + rscseq r9, sl, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10d1b0 <__cxa_atexit@plt+0x1014a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10d1f4 <__cxa_atexit@plt+0x1014e8> │ │ │ │ @@ -263507,23 +263507,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10d26c <__cxa_atexit@plt+0x101560> │ │ │ │ ldr r8, [pc, #24] @ 10d270 <__cxa_atexit@plt+0x101564> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, ip, lsl r4 │ │ │ │ + ldrshteq r9, [sl], #60 @ 0x3c │ │ │ │ @ instruction: 0xffff5d40 │ │ │ │ - ldrsbteq r8, [sl], #92 @ 0x5c │ │ │ │ - ldrsbteq r9, [sl], #48 @ 0x30 │ │ │ │ - strdeq pc, [r9, -r8] │ │ │ │ - smlabbeq r9, r4, pc, pc @ │ │ │ │ - tstpeq r9, r0, lsr pc @ p-variant is OBSOLETE │ │ │ │ - smlabteq r9, r0, pc, pc @ │ │ │ │ - ldrsbteq r9, [sl], #48 @ 0x30 │ │ │ │ + ldrhteq r8, [sl], #92 @ 0x5c │ │ │ │ + ldrhteq r9, [sl], #48 @ 0x30 │ │ │ │ + ldrdeq pc, [r9, -r8] │ │ │ │ + tstpeq r9, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl pc @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r9, r0, pc, pc @ │ │ │ │ + ldrhteq r9, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10d388 <__cxa_atexit@plt+0x10167c> │ │ │ │ ldr r3, [pc, #272] @ 10d3b8 <__cxa_atexit@plt+0x1016ac> │ │ │ │ @@ -263593,22 +263593,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - smlabbeq r9, r4, lr, pc @ │ │ │ │ + tstpeq r9, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ - ldrsbteq r9, [sl], #44 @ 0x2c │ │ │ │ + ldrhteq r9, [sl], #44 @ 0x2c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - tstpeq r9, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r9, r0, sp, pc @ │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - tstpeq r9, r4, lsr lr @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, sl, r0, lsl #5 │ │ │ │ + tstpeq r9, r4, lsl lr @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, sl, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ @@ -263623,15 +263623,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 10d710 <__cxa_atexit@plt+0x101a04> │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 10d438 <__cxa_atexit@plt+0x10172c> │ │ │ │ - tstpeq r9, r0, ror #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #26 @ p-variant is OBSOLETE │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 10d594 <__cxa_atexit@plt+0x101888> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -263736,36 +263736,36 @@ │ │ │ │ mov fp, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #60] @ 10d628 <__cxa_atexit@plt+0x10191c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq pc, [r9, -r4] │ │ │ │ + @ instruction: 0x0109fbb4 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - @ instruction: 0x0109fc94 │ │ │ │ + tstpeq r9, r4, ror ip @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ - tstpeq r9, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0109fbb4 │ │ │ │ - tstpeq r9, r4, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0109fb94 │ │ │ │ + tstpeq r9, r4, lsl #24 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ - ldrdeq pc, [r9, -r4] │ │ │ │ - ldrhteq r8, [sl], #8 │ │ │ │ + @ instruction: 0x0109fbb4 │ │ │ │ + smlalseq r8, sl, r8, r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r9, sl, r8, lsr #32 │ │ │ │ + rscseq r9, sl, r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 10d438 <__cxa_atexit@plt+0x10172c> │ │ │ │ - rscseq r9, sl, ip │ │ │ │ + rscseq r8, sl, ip, ror #31 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10d6e0 <__cxa_atexit@plt+0x1019d4> │ │ │ │ @@ -263801,18 +263801,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 10d70c <__cxa_atexit@plt+0x101a00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ - ldrdeq pc, [r9, -r8] │ │ │ │ + @ instruction: 0x0109fab8 │ │ │ │ @ instruction: 0xfffff3f8 │ │ │ │ - smlalseq r7, sl, r8, pc @ │ │ │ │ - smlabbeq r9, r0, sl, pc @ │ │ │ │ + rscseq r7, sl, r8, ror pc │ │ │ │ + tstpeq r9, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263846,19 +263846,19 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 10d7bc <__cxa_atexit@plt+0x101ab0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ - tstpeq r9, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r9, -r8] │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - @ instruction: 0x0109f9b0 │ │ │ │ + @ instruction: 0x0109f990 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlalseq r8, sl, r8, lr │ │ │ │ + rscseq r8, sl, r8, ror lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -263890,17 +263890,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 10d86c <__cxa_atexit@plt+0x101b60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ - tstpeq r9, ip, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, ip, lsr r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ - tstpeq r9, ip, lsl #18 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r9, ip, r8, pc @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 10d8c0 <__cxa_atexit@plt+0x101bb4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -263916,15 +263916,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 10d8cc <__cxa_atexit@plt+0x101bc0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r9, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r9, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ ldrshteq r7, [r6], #64 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ @@ -263945,19 +263945,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10d944 <__cxa_atexit@plt+0x101c38> │ │ │ │ ldr r8, [pc, #24] @ 10d948 <__cxa_atexit@plt+0x101c3c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, ip, lsr #27 │ │ │ │ + rscseq r8, sl, ip, lsl #27 │ │ │ │ @ instruction: 0xffff5650 │ │ │ │ - rscseq r7, sl, r4, lsl #30 │ │ │ │ - rscseq r8, sl, r8, ror sp │ │ │ │ - rscseq r8, sl, ip, ror sp │ │ │ │ + rscseq r7, sl, r4, ror #29 │ │ │ │ + rscseq r8, sl, r8, asr sp │ │ │ │ + rscseq r8, sl, ip, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10d9f0 <__cxa_atexit@plt+0x101ce4> │ │ │ │ ldr r2, [pc, #160] @ 10da0c <__cxa_atexit@plt+0x101d00> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -263997,20 +263997,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r0, r5, pc @ │ │ │ │ + tstpeq r9, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, sl, r0, ror lr │ │ │ │ - tstpeq r9, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ - ldrhteq r8, [sl], #192 @ 0xc0 │ │ │ │ - rscseq r8, sl, r8, lsr #25 │ │ │ │ + rscseq r7, sl, r0, asr lr │ │ │ │ + tstpeq r9, r8, asr #12 @ p-variant is OBSOLETE │ │ │ │ + smlalseq r8, sl, r0, ip │ │ │ │ + rscseq r8, sl, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 10da48 <__cxa_atexit@plt+0x101d3c> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -264034,18 +264034,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r7, [sl], #212 @ 0xd4 │ │ │ │ - smlabteq r9, ip, r5, pc @ │ │ │ │ - rscseq r8, sl, r4, lsl ip │ │ │ │ - rscseq r8, sl, r8, lsl #24 │ │ │ │ + ldrhteq r7, [sl], #212 @ 0xd4 │ │ │ │ + smlatbeq r9, ip, r5, pc @ │ │ │ │ + ldrshteq r8, [sl], #180 @ 0xb4 │ │ │ │ + rscseq r8, sl, r8, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10db40 <__cxa_atexit@plt+0x101e34> │ │ │ │ @@ -264080,15 +264080,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r8, sl, r0, ror #22 │ │ │ │ + rscseq r8, sl, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 10db90 <__cxa_atexit@plt+0x101e84> │ │ │ │ @@ -264156,20 +264156,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10dc7c <__cxa_atexit@plt+0x101f70> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq pc, [r9, -r0] │ │ │ │ - @ instruction: 0x0109f490 │ │ │ │ - ldrdeq pc, [r9, -ip] │ │ │ │ - tstpeq r9, r0, asr #8 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0109f3b0 │ │ │ │ + tstpeq r9, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0109f3bc │ │ │ │ tstpeq r9, r0, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - rscseq r8, sl, ip, lsl sl │ │ │ │ + tstpeq r9, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ + ldrshteq r8, [sl], #156 @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10dce8 <__cxa_atexit@plt+0x101fdc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10dd30 <__cxa_atexit@plt+0x102024> │ │ │ │ @@ -264224,23 +264224,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10dda0 <__cxa_atexit@plt+0x102094> │ │ │ │ ldr r8, [pc, #24] @ 10dda4 <__cxa_atexit@plt+0x102098> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, r0, ror #18 │ │ │ │ + rscseq r8, sl, r0, asr #18 │ │ │ │ @ instruction: 0xffff5204 │ │ │ │ - rscseq r7, sl, r8, lsr #21 │ │ │ │ - rscseq r8, sl, ip, lsl r9 │ │ │ │ - smlabteq r9, r0, r3, pc @ │ │ │ │ - tstpeq r9, r0, lsl r3 @ p-variant is OBSOLETE │ │ │ │ - smlatteq r9, ip, r3, pc @ │ │ │ │ - tstpeq r9, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - rscseq r8, sl, r0, lsl r9 │ │ │ │ + rscseq r7, sl, r8, lsl #21 │ │ │ │ + ldrshteq r8, [sl], #140 @ 0x8c │ │ │ │ + smlatbeq r9, r0, r3, pc @ │ │ │ │ + strdeq pc, [r9, -r0] │ │ │ │ + smlabteq r9, ip, r3, pc @ │ │ │ │ + tstpeq r9, r8, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + ldrshteq r8, [sl], #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10de5c <__cxa_atexit@plt+0x102150> │ │ │ │ ldr r2, [pc, #160] @ 10de78 <__cxa_atexit@plt+0x10216c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -264280,20 +264280,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r9, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r9, -r4] │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r7, sl, r4, lsl #20 │ │ │ │ - strdeq pc, [r9, -ip] │ │ │ │ - rscseq r8, sl, r4, asr #16 │ │ │ │ - rscseq r8, sl, ip, lsr r8 │ │ │ │ + rscseq r7, sl, r4, ror #19 │ │ │ │ + ldrdeq pc, [r9, -ip] │ │ │ │ + rscseq r8, sl, r4, lsr #16 │ │ │ │ + rscseq r8, sl, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 10deb4 <__cxa_atexit@plt+0x1021a8> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -264317,18 +264317,18 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, sl, r8, ror #18 │ │ │ │ - tstpeq r9, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r8, sl, r8, lsr #15 │ │ │ │ - smlalseq r8, sl, ip, r7 │ │ │ │ + rscseq r7, sl, r8, asr #18 │ │ │ │ + tstpeq r9, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r8, sl, r8, lsl #15 │ │ │ │ + rscseq r8, sl, ip, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10dfac <__cxa_atexit@plt+0x1022a0> │ │ │ │ @@ -264363,15 +264363,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrshteq r8, [sl], #100 @ 0x64 │ │ │ │ + ldrsbteq r8, [sl], #100 @ 0x64 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 10dffc <__cxa_atexit@plt+0x1022f0> │ │ │ │ @@ -264439,20 +264439,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10e0e8 <__cxa_atexit@plt+0x1023dc> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, ror #30 │ │ │ │ - tstpeq r9, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ - ldrdeq lr, [r9, -r4] │ │ │ │ + tsteq r9, r4, asr #30 │ │ │ │ + tstpeq r9, r4 @ p-variant is OBSOLETE │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ @ instruction: 0x0109efb4 │ │ │ │ - ldrhteq r8, [sl], #80 @ 0x50 │ │ │ │ + @ instruction: 0x0109ef94 │ │ │ │ + smlalseq r8, sl, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10e154 <__cxa_atexit@plt+0x102448> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10e19c <__cxa_atexit@plt+0x102490> │ │ │ │ @@ -264507,23 +264507,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 10e20c <__cxa_atexit@plt+0x102500> │ │ │ │ ldr r8, [pc, #24] @ 10e210 <__cxa_atexit@plt+0x102504> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [sl], #68 @ 0x44 │ │ │ │ + ldrsbteq r8, [sl], #68 @ 0x44 │ │ │ │ @ instruction: 0xffff4d98 │ │ │ │ - rscseq r7, sl, ip, lsr r6 │ │ │ │ - ldrhteq r8, [sl], #64 @ 0x40 │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ - smlatbeq r9, r4, lr, lr │ │ │ │ - smlabbeq r9, r0, pc, lr @ │ │ │ │ - smlabteq r9, ip, lr, lr │ │ │ │ - ldrhteq r8, [sl], #64 @ 0x40 │ │ │ │ + rscseq r7, sl, ip, lsl r6 │ │ │ │ + smlalseq r8, sl, r0, r4 │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ + smlabbeq r9, r4, lr, lr │ │ │ │ + tsteq r9, r0, ror #30 │ │ │ │ + smlatbeq r9, ip, lr, lr │ │ │ │ + smlalseq r8, sl, r0, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10e328 <__cxa_atexit@plt+0x10261c> │ │ │ │ ldr r3, [pc, #272] @ 10e358 <__cxa_atexit@plt+0x10264c> │ │ │ │ @@ -264593,22 +264593,22 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - smlatteq r9, r4, lr, lr │ │ │ │ + smlabteq r9, r4, lr, lr │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ - ldrhteq r8, [sl], #60 @ 0x3c │ │ │ │ + smlalseq r8, sl, ip, r3 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ - tsteq r9, r0, ror #28 │ │ │ │ + tsteq r9, r0, asr #28 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - tsteq r9, r8, asr sp │ │ │ │ - rscseq r8, sl, r0, ror #6 │ │ │ │ + tsteq r9, r8, lsr sp │ │ │ │ + rscseq r8, sl, r0, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ @@ -264623,15 +264623,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 10e6b0 <__cxa_atexit@plt+0x1029a4> │ │ │ │ stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 10e3d8 <__cxa_atexit@plt+0x1026cc> │ │ │ │ - smlabteq r9, r0, sp, lr │ │ │ │ + smlatbeq r9, r0, sp, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 10e534 <__cxa_atexit@plt+0x102828> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -264736,36 +264736,36 @@ │ │ │ │ mov fp, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #60] @ 10e5c8 <__cxa_atexit@plt+0x1028bc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r9, r4, lsr ip │ │ │ │ + tsteq r9, r4, lsl ip │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - @ instruction: 0x0109ebb8 │ │ │ │ + @ instruction: 0x0109eb98 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - @ instruction: 0x0109ec90 │ │ │ │ + tsteq r9, r0, ror ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r9, r4, lsl ip │ │ │ │ - tsteq r9, r8, asr #22 │ │ │ │ + strdeq lr, [r9, -r4] │ │ │ │ + tsteq r9, r8, lsr #22 │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ - tsteq r9, r4, lsr ip │ │ │ │ - rscseq r7, sl, r8, lsl r1 │ │ │ │ + tsteq r9, r4, lsl ip │ │ │ │ + ldrshteq r7, [sl], #8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r8, sl, r8, lsl #2 │ │ │ │ + rscseq r8, sl, r8, ror #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 10e3d8 <__cxa_atexit@plt+0x1026cc> │ │ │ │ - rscseq r8, sl, ip, ror #1 │ │ │ │ + rscseq r8, sl, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 10e680 <__cxa_atexit@plt+0x102974> │ │ │ │ @@ -264801,18 +264801,18 @@ │ │ │ │ ldr r3, [pc, #36] @ 10e6ac <__cxa_atexit@plt+0x1029a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ - strdeq lr, [r9, -ip] │ │ │ │ + ldrdeq lr, [r9, -ip] │ │ │ │ @ instruction: 0xfffff470 │ │ │ │ - ldrshteq r6, [sl], #248 @ 0xf8 │ │ │ │ - smlatteq r9, r0, sl, lr │ │ │ │ + ldrsbteq r6, [sl], #248 @ 0xf8 │ │ │ │ + smlabteq r9, r0, sl, lr │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -264846,19 +264846,19 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 10e75c <__cxa_atexit@plt+0x102a50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - tsteq r9, ip, lsr r9 │ │ │ │ + tsteq r9, ip, lsl r9 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - tsteq r9, r0, lsl sl │ │ │ │ + strdeq lr, [r9, -r0] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, sl, r8, ror pc │ │ │ │ + rscseq r7, sl, r8, asr pc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -264890,17 +264890,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 10e80c <__cxa_atexit@plt+0x102b00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ - smlabbeq r9, r0, r8, lr │ │ │ │ + tsteq r9, r0, ror #16 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ - tsteq r9, ip, ror #18 │ │ │ │ + tsteq r9, ip, asr #18 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -265018,19 +265018,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10e9f4 <__cxa_atexit@plt+0x102ce8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ - tsteq r9, r8, lsl r7 │ │ │ │ - @ instruction: 0x0109e7b0 │ │ │ │ - smlabteq r9, r8, r6, lr │ │ │ │ - strdeq lr, [r9, -r4] │ │ │ │ + tsteq r9, r8, lsr r6 │ │ │ │ + strdeq lr, [r9, -r8] │ │ │ │ + @ instruction: 0x0109e790 │ │ │ │ + smlatbeq r9, r8, r6, lr │ │ │ │ + ldrdeq lr, [r9, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10ea78 <__cxa_atexit@plt+0x102d6c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10eabc <__cxa_atexit@plt+0x102db0> │ │ │ │ @@ -265074,19 +265074,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10ead4 <__cxa_atexit@plt+0x102dc8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr r6 │ │ │ │ - smlabteq r9, r4, r6, lr │ │ │ │ - smlatteq r9, r0, r5, lr │ │ │ │ - tsteq r9, r8, lsl #14 │ │ │ │ - smlalseq r7, sl, ip, sl │ │ │ │ + tsteq r9, r0, lsl r6 │ │ │ │ + smlatbeq r9, r4, r6, lr │ │ │ │ + smlabteq r9, r0, r5, lr │ │ │ │ + smlatteq r9, r8, r6, lr │ │ │ │ + rscseq r7, sl, ip, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp r2, fp │ │ │ │ bcc 10ed54 <__cxa_atexit@plt+0x103048> │ │ │ │ ldr r3, [pc, #688] @ 10edc4 <__cxa_atexit@plt+0x1030b8> │ │ │ │ @@ -265261,32 +265261,32 @@ │ │ │ │ str r6, [r9] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - smlatbeq r9, r8, r3, lr │ │ │ │ + smlabbeq r9, r8, r3, lr │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - smlatteq r9, r4, r5, lr │ │ │ │ + smlabteq r9, r4, r5, lr │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - smlalseq r7, sl, r8, r9 │ │ │ │ - smlabteq r9, ip, r2, lr │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ - smlabbeq r9, ip, r4, lr │ │ │ │ - @ instruction: 0x0109e3bc │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + rscseq r7, sl, r8, ror r9 │ │ │ │ + smlatbeq r9, ip, r2, lr │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ + tsteq r9, ip, ror #8 │ │ │ │ + @ instruction: 0x0109e39c │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - tsteq r9, r8, ror #10 │ │ │ │ - smlatbeq r9, ip, r5, lr │ │ │ │ - smlatteq r9, r0, r4, lr │ │ │ │ - tsteq r9, ip, ror #10 │ │ │ │ + tsteq r9, r8, asr #10 │ │ │ │ + smlabbeq r9, ip, r5, lr │ │ │ │ + smlabteq r9, r0, r4, lr │ │ │ │ + tsteq r9, ip, asr #10 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - rscseq r7, sl, r0, lsl #15 │ │ │ │ + rscseq r7, sl, r0, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -265297,15 +265297,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 10ee50 <__cxa_atexit@plt+0x103144> │ │ │ │ b 10ee68 <__cxa_atexit@plt+0x10315c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r7, sl, r4, lsr r7 │ │ │ │ + rscseq r7, sl, r4, lsl r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -265324,15 +265324,15 @@ │ │ │ │ ldr r0, [r1, #3] │ │ │ │ ldr r1, [r1, #7] │ │ │ │ stm r5, {r2, r3} │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ b 10eecc <__cxa_atexit@plt+0x1031c0> │ │ │ │ - ldrdeq lr, [r9, -r0] │ │ │ │ + @ instruction: 0x0109e2b0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ cmp r1, r6 │ │ │ │ @@ -265364,18 +265364,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 10ef6c <__cxa_atexit@plt+0x103260> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq lr, [r9, -r0] │ │ │ │ - rscseq r7, sl, ip, lsl r6 │ │ │ │ + strheq lr, [r9, -r0] │ │ │ │ + ldrshteq r7, [sl], #92 @ 0x5c │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ add lr, r6, #12 │ │ │ │ str r7, [r3, #12]! │ │ │ │ cmp r1, lr │ │ │ │ @@ -265451,22 +265451,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r4, r0, lr │ │ │ │ + tsteq r9, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x0109df98 │ │ │ │ - tsteq r9, r8, ror r1 │ │ │ │ - ldrdeq lr, [r9, -r0] │ │ │ │ - tsteq r9, r4, lsl r1 │ │ │ │ - tsteq r9, ip, lsl r1 │ │ │ │ + tsteq r9, r8, ror pc │ │ │ │ + tsteq r9, r8, asr r1 │ │ │ │ + strheq lr, [r9, -r0] │ │ │ │ + strdeq lr, [r9, -r4] │ │ │ │ + strdeq lr, [r9, -ip] │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -265510,18 +265510,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 10f1c4 <__cxa_atexit@plt+0x1034b8> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - qaddeq lr, r8, r9 │ │ │ │ - @ instruction: 0x0109dfb0 │ │ │ │ - strdeq sp, [r9, -r4] │ │ │ │ - strdeq sp, [r9, -ip] │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ + @ instruction: 0x0109df90 │ │ │ │ + ldrdeq sp, [r9, -r4] │ │ │ │ + ldrdeq sp, [r9, -ip] │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -265568,18 +265568,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 10f2ac <__cxa_atexit@plt+0x1035a0> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ - smlabteq r9, r8, lr, sp │ │ │ │ - tsteq r9, ip, lsl #30 │ │ │ │ - tsteq r9, r4, lsl pc │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ + smlatbeq r9, r8, lr, sp │ │ │ │ + smlatteq r9, ip, lr, sp │ │ │ │ + strdeq sp, [r9, -r4] │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -265698,19 +265698,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10f494 <__cxa_atexit@plt+0x103788> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109dbb8 │ │ │ │ - tsteq r9, r8, ror ip │ │ │ │ - tsteq r9, r0, lsl sp │ │ │ │ - tsteq r9, r8, lsr #24 │ │ │ │ - tsteq r9, r4, asr sp │ │ │ │ + @ instruction: 0x0109db98 │ │ │ │ + tsteq r9, r8, asr ip │ │ │ │ + strdeq sp, [r9, -r0] │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ + tsteq r9, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10f518 <__cxa_atexit@plt+0x10380c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10f55c <__cxa_atexit@plt+0x103850> │ │ │ │ @@ -265754,19 +265754,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10f574 <__cxa_atexit@plt+0x103868> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109db90 │ │ │ │ - tsteq r9, r4, lsr #24 │ │ │ │ - tsteq r9, r0, asr #22 │ │ │ │ - tsteq r9, r8, ror #24 │ │ │ │ - ldrshteq r6, [sl], #252 @ 0xfc │ │ │ │ + tsteq r9, r0, ror fp │ │ │ │ + tsteq r9, r4, lsl #24 │ │ │ │ + tsteq r9, r0, lsr #22 │ │ │ │ + tsteq r9, r8, asr #24 │ │ │ │ + ldrsbteq r6, [sl], #252 @ 0xfc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 10f620 <__cxa_atexit@plt+0x103914> │ │ │ │ ldr r2, [pc, #168] @ 10f65c <__cxa_atexit@plt+0x103950> │ │ │ │ @@ -265812,17 +265812,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrsbteq r7, [sl], #4 │ │ │ │ - rscseq r6, sl, r0, ror #29 │ │ │ │ - rscseq r7, sl, r8, lsl #1 │ │ │ │ + ldrhteq r7, [sl], #4 │ │ │ │ + rscseq r6, sl, r0, asr #29 │ │ │ │ + rscseq r7, sl, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 10f6d4 <__cxa_atexit@plt+0x1039c8> │ │ │ │ ldr r8, [r3, #6] │ │ │ │ @@ -265849,30 +265849,30 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r6, sl, ip, asr #28 │ │ │ │ - ldrshteq r6, [sl], #248 @ 0xf8 │ │ │ │ + rscseq r6, sl, ip, lsr #28 │ │ │ │ + ldrsbteq r6, [sl], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ ldr r7, [pc, #8] @ 10f734 <__cxa_atexit@plt+0x103a28> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ b 10f5a0 <__cxa_atexit@plt+0x103894> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r6, sl, r8, asr lr │ │ │ │ + rscseq r6, sl, r8, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -266010,31 +266010,31 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9] │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r0, r7, sp │ │ │ │ + smlabteq r9, r0, r7, sp │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatteq r9, r8, r9, sp │ │ │ │ + smlabteq r9, r8, r9, sp │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - strdeq sp, [r9, -ip] │ │ │ │ - tsteq r9, r4, lsr r8 │ │ │ │ - smlabteq r9, ip, r8, sp │ │ │ │ + ldrdeq sp, [r9, -ip] │ │ │ │ + tsteq r9, r4, lsl r8 │ │ │ │ + smlatbeq r9, ip, r8, sp │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - tsteq r9, ip, ror #16 │ │ │ │ - tsteq r9, r4, ror r8 │ │ │ │ - tsteq r9, r4, lsr #18 │ │ │ │ - @ instruction: 0x0109d9bc │ │ │ │ + tsteq r9, ip, asr #16 │ │ │ │ + tsteq r9, r4, asr r8 │ │ │ │ + tsteq r9, r4, lsl #18 │ │ │ │ + @ instruction: 0x0109d99c │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - tsteq r9, r4, ror #18 │ │ │ │ - tsteq r9, r8, ror #18 │ │ │ │ - ldrsbteq r6, [sl], #176 @ 0xb0 │ │ │ │ + tsteq r9, r4, asr #18 │ │ │ │ + tsteq r9, r8, asr #18 │ │ │ │ + ldrhteq r6, [sl], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ add lr, r6, #12 │ │ │ │ str r7, [r3, #12]! │ │ │ │ cmp r1, lr │ │ │ │ @@ -266110,22 +266110,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r9, ip, asr #10 │ │ │ │ - tsteq r9, ip, lsr #14 │ │ │ │ - smlabbeq r9, r4, r6, sp │ │ │ │ - smlabteq r9, r8, r6, sp │ │ │ │ - ldrdeq sp, [r9, -r0] │ │ │ │ + tsteq r9, ip, lsr #10 │ │ │ │ + tsteq r9, ip, lsl #14 │ │ │ │ + tsteq r9, r4, ror #12 │ │ │ │ + smlatbeq r9, r8, r6, sp │ │ │ │ + @ instruction: 0x0109d6b0 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r8, fp │ │ │ │ @@ -266171,18 +266171,18 @@ │ │ │ │ ldr r3, [pc, #40] @ 10fc18 <__cxa_atexit@plt+0x103f0c> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsl #12 │ │ │ │ - tsteq r9, ip, asr r5 │ │ │ │ - smlatbeq r9, r0, r5, sp │ │ │ │ - smlatbeq r9, r8, r5, sp │ │ │ │ + smlatteq r9, r4, r5, sp │ │ │ │ + tsteq r9, ip, lsr r5 │ │ │ │ + smlabbeq r9, r0, r5, sp │ │ │ │ + smlabbeq r9, r8, r5, sp │ │ │ │ @ instruction: 0xfffff6dc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -266301,19 +266301,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10fe00 <__cxa_atexit@plt+0x1040f4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, asr #4 │ │ │ │ - tsteq r9, ip, lsl #6 │ │ │ │ - smlatbeq r9, r4, r3, sp │ │ │ │ - @ instruction: 0x0109d2bc │ │ │ │ - smlatteq r9, r8, r3, sp │ │ │ │ + tsteq r9, ip, lsr #4 │ │ │ │ + smlatteq r9, ip, r2, sp │ │ │ │ + smlabbeq r9, r4, r3, sp │ │ │ │ + @ instruction: 0x0109d29c │ │ │ │ + smlabteq r9, r8, r3, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 10fe84 <__cxa_atexit@plt+0x104178> │ │ │ │ cmp r3, #3 │ │ │ │ bne 10fec8 <__cxa_atexit@plt+0x1041bc> │ │ │ │ @@ -266357,18 +266357,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 10fee0 <__cxa_atexit@plt+0x1041d4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsr #4 │ │ │ │ - @ instruction: 0x0109d2b8 │ │ │ │ - ldrdeq sp, [r9, -r4] │ │ │ │ - strdeq sp, [r9, -ip] │ │ │ │ + tsteq r9, r4, lsl #4 │ │ │ │ + @ instruction: 0x0109d298 │ │ │ │ + @ instruction: 0x0109d1b4 │ │ │ │ + ldrdeq sp, [r9, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 10ff40 <__cxa_atexit@plt+0x104234> │ │ │ │ ldr r7, [pc, #52] @ 10ff50 <__cxa_atexit@plt+0x104244> │ │ │ │ @@ -266383,16 +266383,16 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ b 10f5a0 <__cxa_atexit@plt+0x103894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 10ff54 <__cxa_atexit@plt+0x104248> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq r6, [sl], #124 @ 0x7c │ │ │ │ - rscseq r6, sl, r8, lsr r6 │ │ │ │ + smlalseq r6, sl, ip, r7 │ │ │ │ + rscseq r6, sl, r8, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -266532,31 +266532,31 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9] │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109cfb8 │ │ │ │ + @ instruction: 0x0109cf98 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlabteq r9, r8, r1, sp │ │ │ │ + smlatbeq r9, r8, r1, sp │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - ldrdeq ip, [r9, -r4] │ │ │ │ - tsteq r9, ip │ │ │ │ - smlatbeq r9, r4, r0, sp │ │ │ │ + @ instruction: 0x0109ceb4 │ │ │ │ + smlatteq r9, ip, pc, ip @ │ │ │ │ + smlabbeq r9, r4, r0, sp │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - tsteq r9, r4, asr #32 │ │ │ │ - tsteq r9, ip, asr #32 │ │ │ │ - tsteq r9, r4, lsl #2 │ │ │ │ - @ instruction: 0x0109d19c │ │ │ │ + tsteq r9, r4, lsr #32 │ │ │ │ + tsteq r9, ip, lsr #32 │ │ │ │ + smlatteq r9, r4, r0, sp │ │ │ │ + tsteq r9, ip, ror r1 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - tsteq r9, r4, asr #2 │ │ │ │ - tsteq r9, r8, asr #2 │ │ │ │ - rscseq r6, sl, r8, lsr #7 │ │ │ │ + tsteq r9, r4, lsr #2 │ │ │ │ + tsteq r9, r8, lsr #2 │ │ │ │ + rscseq r6, sl, r8, lsl #7 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ add lr, r6, #12 │ │ │ │ str r7, [r3, #12]! │ │ │ │ cmp r1, lr │ │ │ │ @@ -266632,22 +266632,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ + strdeq ip, [r9, -r0] │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - tsteq r9, r4, lsr #26 │ │ │ │ - tsteq r9, r4, lsl #30 │ │ │ │ - tsteq r9, ip, asr lr │ │ │ │ - smlatbeq r9, r0, lr, ip │ │ │ │ - smlatbeq r9, r8, lr, ip │ │ │ │ + tsteq r9, r4, lsl #26 │ │ │ │ + smlatteq r9, r4, lr, ip │ │ │ │ + tsteq r9, ip, lsr lr │ │ │ │ + smlabbeq r9, r0, lr, ip │ │ │ │ + smlabbeq r9, r8, lr, ip │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r8, fp │ │ │ │ @@ -266693,26 +266693,26 @@ │ │ │ │ ldr r3, [pc, #40] @ 110440 <__cxa_atexit@plt+0x104734> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq ip, [r9, -ip] │ │ │ │ - tsteq r9, r4, lsr sp │ │ │ │ - tsteq r9, r8, ror sp │ │ │ │ - smlabbeq r9, r0, sp, ip │ │ │ │ + @ instruction: 0x0109cdbc │ │ │ │ + tsteq r9, r4, lsl sp │ │ │ │ + tsteq r9, r8, asr sp │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrhteq r6, [sl], #32 │ │ │ │ + smlalseq r6, sl, r0, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 10f5a0 <__cxa_atexit@plt+0x103894> │ │ │ │ - rscseq r6, sl, r4, lsr #5 │ │ │ │ + rscseq r6, sl, r4, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1104dc <__cxa_atexit@plt+0x1047d0> │ │ │ │ ldr r3, [pc, #112] @ 1104ec <__cxa_atexit@plt+0x1047e0> │ │ │ │ @@ -266743,17 +266743,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1104f4 <__cxa_atexit@plt+0x1047e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r6, sl, r8, lsr r2 │ │ │ │ - rscseq r6, sl, r8, asr r0 │ │ │ │ - rscseq r6, sl, r4, lsl #4 │ │ │ │ + rscseq r6, sl, r8, lsl r2 │ │ │ │ + rscseq r6, sl, r8, lsr r0 │ │ │ │ + rscseq r6, sl, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 110534 <__cxa_atexit@plt+0x104828> │ │ │ │ ldr r3, [pc, #48] @ 11054c <__cxa_atexit@plt+0x104840> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -266764,17 +266764,17 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b e95c9c <__cxa_atexit@plt+0xe89f90> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 110548 <__cxa_atexit@plt+0x10483c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, ror #31 │ │ │ │ + rscseq r5, sl, ip, asr #31 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrhteq r6, [sl], #16 │ │ │ │ + smlalseq r6, sl, r0, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #108] @ 1105d4 <__cxa_atexit@plt+0x1048c8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -266800,17 +266800,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1105d8 <__cxa_atexit@plt+0x1048cc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r6, sl, r8, lsr r1 │ │ │ │ + rscseq r6, sl, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - rscseq r6, sl, r0, lsr #2 │ │ │ │ + rscseq r6, sl, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11062c <__cxa_atexit@plt+0x104920> │ │ │ │ @@ -266827,15 +266827,15 @@ │ │ │ │ b 10f5a0 <__cxa_atexit@plt+0x103894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 110644 <__cxa_atexit@plt+0x104938> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ - rscseq r6, sl, ip, asr #1 │ │ │ │ + rscseq r6, sl, ip, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1106e8 <__cxa_atexit@plt+0x1049dc> │ │ │ │ @@ -266952,19 +266952,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 11082c <__cxa_atexit@plt+0x104b20> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ - smlatteq r9, r0, r8, ip │ │ │ │ - tsteq r9, r8, ror r9 │ │ │ │ - @ instruction: 0x0109c890 │ │ │ │ - @ instruction: 0x0109c9bc │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ + smlabteq r9, r0, r8, ip │ │ │ │ + tsteq r9, r8, asr r9 │ │ │ │ + tsteq r9, r0, ror r8 │ │ │ │ + @ instruction: 0x0109c99c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1108b0 <__cxa_atexit@plt+0x104ba4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1108f4 <__cxa_atexit@plt+0x104be8> │ │ │ │ @@ -267008,19 +267008,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 11090c <__cxa_atexit@plt+0x104c00> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [r9, -r8] │ │ │ │ - smlabbeq r9, ip, r8, ip │ │ │ │ - smlatbeq r9, r8, r7, ip │ │ │ │ - ldrdeq ip, [r9, -r0] │ │ │ │ - rscseq r5, sl, r4, ror #24 │ │ │ │ + ldrdeq ip, [r9, -r8] │ │ │ │ + tsteq r9, ip, ror #16 │ │ │ │ + smlabbeq r9, r8, r7, ip │ │ │ │ + @ instruction: 0x0109c8b0 │ │ │ │ + rscseq r5, sl, r4, asr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11095c <__cxa_atexit@plt+0x104c50> │ │ │ │ ldr r7, [pc, #32] @ 11096c <__cxa_atexit@plt+0x104c60> │ │ │ │ @@ -267030,26 +267030,26 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 110970 <__cxa_atexit@plt+0x104c64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r5, sl, r0, asr #27 │ │ │ │ - rscseq r5, sl, ip, lsr #27 │ │ │ │ + rscseq r5, sl, r0, lsr #27 │ │ │ │ + rscseq r5, sl, ip, lsl #27 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 110998 <__cxa_atexit@plt+0x104c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq r5, sl, r4, lsl #27 │ │ │ │ + rscseq r5, sl, r4, ror #26 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1109dc <__cxa_atexit@plt+0x104cd0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1109f4 <__cxa_atexit@plt+0x104ce8> │ │ │ │ @@ -267068,18 +267068,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 110a08 <__cxa_atexit@plt+0x104cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, lsr #22 │ │ │ │ + rscseq r5, sl, ip, lsl #22 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r5, sl, ip, lsl #26 │ │ │ │ + rscseq r5, sl, ip, ror #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 110a7c <__cxa_atexit@plt+0x104d70> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -267099,16 +267099,16 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 110a84 <__cxa_atexit@plt+0x104d78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrhteq r5, [sl], #192 @ 0xc0 │ │ │ │ - rscseq r5, sl, r8, lsl #22 │ │ │ │ + smlalseq r5, sl, r0, ip │ │ │ │ + rscseq r5, sl, r8, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr ip, [r7, #7] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -267246,31 +267246,31 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9] │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109c490 │ │ │ │ + tsteq r9, r0, ror r4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0109c698 │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ - smlatbeq r9, ip, r3, ip │ │ │ │ - smlatteq r9, r4, r4, ip │ │ │ │ - tsteq r9, ip, ror r5 │ │ │ │ + smlabbeq r9, ip, r3, ip │ │ │ │ + smlabteq r9, r4, r4, ip │ │ │ │ + tsteq r9, ip, asr r5 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - tsteq r9, ip, lsl r5 │ │ │ │ - tsteq r9, r4, lsr #10 │ │ │ │ - ldrdeq ip, [r9, -r4] │ │ │ │ - tsteq r9, ip, ror #12 │ │ │ │ + strdeq ip, [r9, -ip] │ │ │ │ + tsteq r9, r4, lsl #10 │ │ │ │ + @ instruction: 0x0109c5b4 │ │ │ │ + tsteq r9, ip, asr #12 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - tsteq r9, r4, lsl r6 │ │ │ │ - tsteq r9, r8, lsl r6 │ │ │ │ - rscseq r5, sl, r0, lsl #17 │ │ │ │ + strdeq ip, [r9, -r4] │ │ │ │ + strdeq ip, [r9, -r8] │ │ │ │ + rscseq r5, sl, r0, ror #16 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r5 │ │ │ │ add lr, r6, #12 │ │ │ │ str r7, [r3, #12]! │ │ │ │ cmp r1, lr │ │ │ │ @@ -267346,22 +267346,22 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r8, r2, ip │ │ │ │ + smlabteq r9, r8, r2, ip │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strdeq ip, [r9, -ip] │ │ │ │ ldrdeq ip, [r9, -ip] │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ - smlabbeq r9, r0, r3, ip │ │ │ │ + @ instruction: 0x0109c3bc │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ + tsteq r9, r8, asr r3 │ │ │ │ + tsteq r9, r0, ror #6 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ mov r8, fp │ │ │ │ @@ -267407,21 +267407,21 @@ │ │ │ │ ldr r3, [pc, #40] @ 110f68 <__cxa_atexit@plt+0x10525c> │ │ │ │ mov fp, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109c2b4 │ │ │ │ - tsteq r9, ip, lsl #4 │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ - tsteq r9, r8, asr r2 │ │ │ │ + @ instruction: 0x0109c294 │ │ │ │ + smlatteq r9, ip, r1, ip │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ + tsteq r9, r8, lsr r2 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrhteq r5, [sl], #112 @ 0x70 │ │ │ │ + smlalseq r5, sl, r0, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 110fe0 <__cxa_atexit@plt+0x1052d4> │ │ │ │ ldr r3, [pc, #116] @ 111004 <__cxa_atexit@plt+0x1052f8> │ │ │ │ @@ -267452,18 +267452,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 111008 <__cxa_atexit@plt+0x1052fc> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r5, sl, r8, lsr #14 │ │ │ │ - rscseq r5, sl, r4, asr #14 │ │ │ │ + rscseq r5, sl, r8, lsl #14 │ │ │ │ + rscseq r5, sl, r4, lsr #14 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - rscseq r5, sl, ip, lsl #14 │ │ │ │ + rscseq r5, sl, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ @@ -267477,15 +267477,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11106c <__cxa_atexit@plt+0x105360> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rscseq r5, sl, r4, asr #13 │ │ │ │ + rscseq r5, sl, r4, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 111124 <__cxa_atexit@plt+0x105418> │ │ │ │ @@ -267534,16 +267534,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r9, ip, asr pc │ │ │ │ - tsteq r9, r0, asr #30 │ │ │ │ + tsteq r9, ip, lsr pc │ │ │ │ + tsteq r9, r0, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1111bc <__cxa_atexit@plt+0x1054b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -267573,16 +267573,16 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlatbeq r9, r8, lr, fp │ │ │ │ - smlabbeq r9, ip, lr, fp │ │ │ │ + smlabbeq r9, r8, lr, fp │ │ │ │ + tsteq r9, ip, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 111258 <__cxa_atexit@plt+0x10554c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 11129c <__cxa_atexit@plt+0x105590> │ │ │ │ @@ -267628,20 +267628,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 1112bc <__cxa_atexit@plt+0x1055b0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109bd90 │ │ │ │ - tsteq r9, r0, asr lr │ │ │ │ - smlatbeq r9, r0, sp, fp │ │ │ │ - tsteq r9, r0, lsl #28 │ │ │ │ - smlatteq r9, r4, sp, fp │ │ │ │ - ldrhteq r5, [sl], #32 │ │ │ │ + tsteq r9, r0, ror sp │ │ │ │ + tsteq r9, r0, lsr lr │ │ │ │ + smlabbeq r9, r0, sp, fp │ │ │ │ + smlatteq r9, r0, sp, fp │ │ │ │ + smlabteq r9, r4, sp, fp │ │ │ │ + smlalseq r5, sl, r0, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111324 <__cxa_atexit@plt+0x105618> │ │ │ │ ldr r7, [pc, #52] @ 111334 <__cxa_atexit@plt+0x105628> │ │ │ │ @@ -267656,16 +267656,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 111338 <__cxa_atexit@plt+0x10562c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r5, sl, r8, lsl #8 │ │ │ │ - rscseq r5, sl, r4, asr r2 │ │ │ │ + rscseq r5, sl, r8, ror #7 │ │ │ │ + rscseq r5, sl, r4, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #444] @ 11150c <__cxa_atexit@plt+0x105800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -267774,27 +267774,27 @@ │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #28] @ 111520 <__cxa_atexit@plt+0x105814> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r9, ip, lsl ip │ │ │ │ - @ instruction: 0x0109bcbc │ │ │ │ + strdeq fp, [r9, -ip] │ │ │ │ + @ instruction: 0x0109bc9c │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - @ instruction: 0x0109bbb0 │ │ │ │ + @ instruction: 0x0109bb90 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlatteq r9, r4, sp, fp │ │ │ │ - tsteq r9, r0, ror sp │ │ │ │ + smlabteq r9, r4, sp, fp │ │ │ │ + tsteq r9, r0, asr sp │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - tsteq r9, r4, ror #24 │ │ │ │ + tsteq r9, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsr #6 │ │ │ │ - tsteq r9, r4, ror fp │ │ │ │ - rscseq r5, sl, r0, asr r0 │ │ │ │ + tsteq r9, r4, asr fp │ │ │ │ + rscseq r5, sl, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ str r1, [r7, #-8]! │ │ │ │ @@ -267808,15 +267808,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 111740 <__cxa_atexit@plt+0x105a34> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 11159c <__cxa_atexit@plt+0x105890> │ │ │ │ - strdeq fp, [r9, -r8] │ │ │ │ + ldrdeq fp, [r9, -r8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 111608 <__cxa_atexit@plt+0x1058fc> │ │ │ │ @@ -267842,18 +267842,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 111624 <__cxa_atexit@plt+0x105918> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, ror #20 │ │ │ │ + tsteq r9, ip, asr #20 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ - rscseq r4, sl, r4, ror #30 │ │ │ │ + strdeq fp, [r9, -r8] │ │ │ │ + rscseq r4, sl, r4, asr #30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1116f4 <__cxa_atexit@plt+0x1059e8> │ │ │ │ @@ -267907,21 +267907,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 111728 <__cxa_atexit@plt+0x105a1c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq fp, [r9, -r8] │ │ │ │ + @ instruction: 0x0109b9b8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r9, ip, lsr #18 │ │ │ │ - smlabbeq r9, r4, r9, fp │ │ │ │ + tsteq r9, ip, lsl #18 │ │ │ │ + tsteq r9, r4, ror #18 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - tsteq r9, r0, ror sl │ │ │ │ + tsteq r9, r0, asr sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1117b8 <__cxa_atexit@plt+0x105aac> │ │ │ │ @@ -267950,17 +267950,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 1117dc <__cxa_atexit@plt+0x105ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109b8b0 │ │ │ │ + @ instruction: 0x0109b890 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0x0109b99c │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -267989,17 +267989,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 111878 <__cxa_atexit@plt+0x105b6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, lsl #16 │ │ │ │ + smlatteq r9, ip, r7, fp │ │ │ │ @ instruction: 0xfffff858 │ │ │ │ - strdeq fp, [r9, -r8] │ │ │ │ + ldrdeq fp, [r9, -r8] │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r3, r7 │ │ │ │ cmp lr, fp │ │ │ │ @@ -268041,15 +268041,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r9, r4, lsl r7 │ │ │ │ + strdeq fp, [r9, -r4] │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ @@ -268068,15 +268068,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #12] @ 1119a8 <__cxa_atexit@plt+0x105c9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x0109b69c │ │ │ │ + tsteq r9, ip, ror r6 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 111a1c <__cxa_atexit@plt+0x105d10> │ │ │ │ @@ -268141,21 +268141,21 @@ │ │ │ │ bx ip │ │ │ │ mov r6, #24 │ │ │ │ b 111ac0 <__cxa_atexit@plt+0x105db4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, ip, r6, fp │ │ │ │ - tsteq r9, r0, lsl #14 │ │ │ │ - @ instruction: 0x0109b6bc │ │ │ │ - tsteq r9, r8, lsr r6 │ │ │ │ - tsteq r9, r0, asr #12 │ │ │ │ - tsteq r9, r8, asr #14 │ │ │ │ - rscseq r4, sl, r4, ror #20 │ │ │ │ + tsteq r9, ip, ror #12 │ │ │ │ + smlatteq r9, r0, r6, fp │ │ │ │ + @ instruction: 0x0109b69c │ │ │ │ + tsteq r9, r8, lsl r6 │ │ │ │ + tsteq r9, r0, lsr #12 │ │ │ │ + tsteq r9, r8, lsr #14 │ │ │ │ + rscseq r4, sl, r4, asr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 111b2c <__cxa_atexit@plt+0x105e20> │ │ │ │ ldr r7, [pc, #52] @ 111b3c <__cxa_atexit@plt+0x105e30> │ │ │ │ @@ -268170,16 +268170,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 111b40 <__cxa_atexit@plt+0x105e34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, sl, r8, lsl #24 │ │ │ │ - rscseq r4, sl, r8, lsl #20 │ │ │ │ + rscseq r4, sl, r8, ror #23 │ │ │ │ + rscseq r4, sl, r8, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ @@ -268251,20 +268251,20 @@ │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #16] @ 111c88 <__cxa_atexit@plt+0x105f7c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - smlabteq r9, r0, r5, fp │ │ │ │ + smlatbeq r9, r0, r5, fp │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - tsteq r9, r8, ror #10 │ │ │ │ + tsteq r9, r8, asr #10 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r9, r8, lsl r5 │ │ │ │ - ldrhteq r4, [sl], #132 @ 0x84 │ │ │ │ + strdeq fp, [r9, -r8] │ │ │ │ + smlalseq r4, sl, r4, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -268284,15 +268284,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ bic r3, r7, r7, asr #31 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ b 111d0c <__cxa_atexit@plt+0x106000> │ │ │ │ - smlatbeq r9, r0, r4, fp │ │ │ │ + smlabbeq r9, r0, r4, fp │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r8, r6, #12 │ │ │ │ cmp r9, r8 │ │ │ │ bcc 111e28 <__cxa_atexit@plt+0x10611c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -268370,23 +268370,23 @@ │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 111e64 <__cxa_atexit@plt+0x106158> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109b2b0 │ │ │ │ + @ instruction: 0x0109b290 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - ldrsbteq r4, [sl], #116 @ 0x74 │ │ │ │ - rscseq r4, sl, ip, asr #15 │ │ │ │ + ldrhteq r4, [sl], #116 @ 0x74 │ │ │ │ + rscseq r4, sl, ip, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r9, r8, ror r3 │ │ │ │ + tsteq r9, r8, asr r3 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - tsteq r9, r4, lsr r3 │ │ │ │ - rscseq r4, sl, ip, asr #13 │ │ │ │ + tsteq r9, r4, lsl r3 │ │ │ │ + rscseq r4, sl, ip, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 111d0c <__cxa_atexit@plt+0x106000> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -268428,17 +268428,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 111f54 <__cxa_atexit@plt+0x106248> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, ror r2 │ │ │ │ + tsteq r9, r4, asr r2 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - tsteq r9, ip, lsr r2 │ │ │ │ + tsteq r9, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -268475,17 +268475,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 112010 <__cxa_atexit@plt+0x106304> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109b1b0 │ │ │ │ + @ instruction: 0x0109b190 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - tsteq r9, ip, ror #2 │ │ │ │ + tsteq r9, ip, asr #2 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112044 <__cxa_atexit@plt+0x106338> │ │ │ │ @@ -268496,15 +268496,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112058 <__cxa_atexit@plt+0x10634c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r4, [sl], #104 @ 0x68 │ │ │ │ + ldrsbteq r4, [sl], #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112080 <__cxa_atexit@plt+0x106374> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -268526,15 +268526,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, ip, pc, sl @ │ │ │ │ + smlabbeq r9, ip, pc, sl @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112104 <__cxa_atexit@plt+0x1063f8> │ │ │ │ ldr r3, [pc, #32] @ 112114 <__cxa_atexit@plt+0x106408> │ │ │ │ @@ -268544,15 +268544,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112118 <__cxa_atexit@plt+0x10640c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, ip, lsr r6 │ │ │ │ + rscseq r4, sl, ip, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112140 <__cxa_atexit@plt+0x106434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -268584,15 +268584,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r8, lr, sl │ │ │ │ + smlatbeq r9, r8, lr, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1121ec <__cxa_atexit@plt+0x1064e0> │ │ │ │ ldr r5, [pc, #32] @ 1121fc <__cxa_atexit@plt+0x1064f0> │ │ │ │ @@ -268602,15 +268602,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112200 <__cxa_atexit@plt+0x1064f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, r8, asr r5 │ │ │ │ + rscseq r4, sl, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112238 <__cxa_atexit@plt+0x10652c> │ │ │ │ @@ -268619,15 +268619,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsl pc │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112278 <__cxa_atexit@plt+0x10656c> │ │ │ │ ldr r3, [pc, #32] @ 112288 <__cxa_atexit@plt+0x10657c> │ │ │ │ @@ -268637,15 +268637,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11228c <__cxa_atexit@plt+0x106580> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r4, [sl], #64 @ 0x40 │ │ │ │ + ldrhteq r4, [sl], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1122b4 <__cxa_atexit@plt+0x1065a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -268667,28 +268667,28 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, ror #28 │ │ │ │ + tsteq r9, r4, asr #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 112324 <__cxa_atexit@plt+0x106618> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 112334 <__cxa_atexit@plt+0x106628> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112338 <__cxa_atexit@plt+0x10662c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r4, sl, r8, lsr #8 │ │ │ │ + rscseq r4, sl, r8, lsl #8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -268701,15 +268701,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ str r8, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11238c <__cxa_atexit@plt+0x106680> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r4, [sl], #52 @ 0x34 │ │ │ │ + ldrhteq r4, [sl], #52 @ 0x34 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1123d4 <__cxa_atexit@plt+0x1066c8> │ │ │ │ @@ -268722,15 +268722,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109ad90 │ │ │ │ + tsteq r9, r0, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112414 <__cxa_atexit@plt+0x106708> │ │ │ │ ldr r3, [pc, #32] @ 112424 <__cxa_atexit@plt+0x106718> │ │ │ │ @@ -268740,15 +268740,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112428 <__cxa_atexit@plt+0x10671c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, ip, lsr r3 │ │ │ │ + rscseq r4, sl, ip, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112450 <__cxa_atexit@plt+0x106744> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -268770,15 +268770,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r9, -r0] │ │ │ │ + @ instruction: 0x0109acb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1124d4 <__cxa_atexit@plt+0x1067c8> │ │ │ │ ldr r3, [pc, #32] @ 1124e4 <__cxa_atexit@plt+0x1067d8> │ │ │ │ @@ -268788,15 +268788,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1124e8 <__cxa_atexit@plt+0x1067dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, r0, lsl #5 │ │ │ │ + rscseq r4, sl, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 112510 <__cxa_atexit@plt+0x106804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -268818,15 +268818,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsl ip │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112594 <__cxa_atexit@plt+0x106888> │ │ │ │ ldr r5, [pc, #32] @ 1125a4 <__cxa_atexit@plt+0x106898> │ │ │ │ @@ -268836,15 +268836,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1125a8 <__cxa_atexit@plt+0x10689c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, r4, asr #3 │ │ │ │ + rscseq r4, sl, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1125e0 <__cxa_atexit@plt+0x1068d4> │ │ │ │ @@ -268853,15 +268853,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r0, fp, sl │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112620 <__cxa_atexit@plt+0x106914> │ │ │ │ ldr r3, [pc, #32] @ 112630 <__cxa_atexit@plt+0x106924> │ │ │ │ @@ -268871,15 +268871,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112634 <__cxa_atexit@plt+0x106928> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, ip, lsr r1 │ │ │ │ + rscseq r4, sl, ip, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112674 <__cxa_atexit@plt+0x106968> │ │ │ │ @@ -268890,15 +268890,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq sl, [r9, -r8] │ │ │ │ + ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1126b4 <__cxa_atexit@plt+0x1069a8> │ │ │ │ ldr r5, [pc, #32] @ 1126c4 <__cxa_atexit@plt+0x1069b8> │ │ │ │ @@ -268908,15 +268908,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1126c8 <__cxa_atexit@plt+0x1069bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, ip, lsr #1 │ │ │ │ + rscseq r4, sl, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112700 <__cxa_atexit@plt+0x1069f4> │ │ │ │ @@ -268925,15 +268925,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, ror #20 │ │ │ │ + tsteq r9, r8, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112740 <__cxa_atexit@plt+0x106a34> │ │ │ │ ldr r5, [pc, #32] @ 112750 <__cxa_atexit@plt+0x106a44> │ │ │ │ @@ -268943,15 +268943,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112754 <__cxa_atexit@plt+0x106a48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, sl, r4, lsr #32 │ │ │ │ + rscseq r4, sl, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11278c <__cxa_atexit@plt+0x106a80> │ │ │ │ @@ -268960,15 +268960,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r0, r9, sl │ │ │ │ + smlabteq r9, r0, r9, sl │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1127cc <__cxa_atexit@plt+0x106ac0> │ │ │ │ ldr r3, [pc, #32] @ 1127dc <__cxa_atexit@plt+0x106ad0> │ │ │ │ @@ -268978,15 +268978,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1127e0 <__cxa_atexit@plt+0x106ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r3, sl, ip, pc @ │ │ │ │ + rscseq r3, sl, ip, ror pc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112820 <__cxa_atexit@plt+0x106b14> │ │ │ │ @@ -268997,15 +268997,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, asr r9 │ │ │ │ + tsteq r9, r8, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 112860 <__cxa_atexit@plt+0x106b54> │ │ │ │ ldr r5, [pc, #32] @ 112870 <__cxa_atexit@plt+0x106b64> │ │ │ │ @@ -269015,15 +269015,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112874 <__cxa_atexit@plt+0x106b68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sl, ip, lsl #30 │ │ │ │ + rscseq r3, sl, ip, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1128ac <__cxa_atexit@plt+0x106ba0> │ │ │ │ @@ -269032,15 +269032,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r8, r8, sl │ │ │ │ + smlatbeq r9, r8, r8, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1128ec <__cxa_atexit@plt+0x106be0> │ │ │ │ ldr r5, [pc, #32] @ 1128fc <__cxa_atexit@plt+0x106bf0> │ │ │ │ @@ -269050,15 +269050,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 112900 <__cxa_atexit@plt+0x106bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sl, r4, lsl #29 │ │ │ │ + rscseq r3, sl, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112938 <__cxa_atexit@plt+0x106c2c> │ │ │ │ @@ -269067,15 +269067,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, asr #16 │ │ │ │ + tsteq r9, r0, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1129c8 <__cxa_atexit@plt+0x106cbc> │ │ │ │ ldr r2, [pc, #128] @ 1129e4 <__cxa_atexit@plt+0x106cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -269107,18 +269107,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r8, r5, sl │ │ │ │ + tsteq r9, r8, ror #10 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x0109a698 │ │ │ │ - ldrsbteq r3, [sl], #220 @ 0xdc │ │ │ │ + tsteq r9, r8, ror r6 │ │ │ │ + ldrhteq r3, [sl], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112a38 <__cxa_atexit@plt+0x106d2c> │ │ │ │ @@ -269131,16 +269131,16 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, lsl r6 │ │ │ │ - rscseq r3, sl, ip, asr sp │ │ │ │ + strdeq sl, [r9, -ip] │ │ │ │ + rscseq r3, sl, ip, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 112ad0 <__cxa_atexit@plt+0x106dc4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -269170,15 +269170,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r9, r0, ror r5 │ │ │ │ + tsteq r9, r0, asr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 112b14 <__cxa_atexit@plt+0x106e08> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #40] @ 112b2c <__cxa_atexit@plt+0x106e20> │ │ │ │ @@ -269188,15 +269188,15 @@ │ │ │ │ str r2, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 112b28 <__cxa_atexit@plt+0x106e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl r5 │ │ │ │ + strdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 112b94 <__cxa_atexit@plt+0x106e88> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -269243,19 +269243,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 112bf8 <__cxa_atexit@plt+0x106eec> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsl r5 │ │ │ │ - tsteq r9, ip, ror #8 │ │ │ │ - smlabteq r9, r4, r4, sl │ │ │ │ - @ instruction: 0x0109a4b0 │ │ │ │ - rscseq r3, sl, r8, ror r9 │ │ │ │ + strdeq sl, [r9, -r4] │ │ │ │ + tsteq r9, ip, asr #8 │ │ │ │ + smlatbeq r9, r4, r4, sl │ │ │ │ + @ instruction: 0x0109a490 │ │ │ │ + rscseq r3, sl, r8, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 112dc4 <__cxa_atexit@plt+0x1070b8> │ │ │ │ ldr r3, [pc, #496] @ 112e28 <__cxa_atexit@plt+0x10711c> │ │ │ │ @@ -269381,30 +269381,30 @@ │ │ │ │ str r0, [r2] │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - tsteq r9, r8, lsl r3 │ │ │ │ + strdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - strdeq sl, [r9, -r8] │ │ │ │ + ldrdeq sl, [r9, -r8] │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ - ldrhteq r3, [sl], #148 @ 0x94 │ │ │ │ - tsteq r9, ip, asr r2 │ │ │ │ + smlalseq r3, sl, r4, r9 │ │ │ │ + tsteq r9, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - smlatbeq r9, r8, r3, sl │ │ │ │ + smlabbeq r9, r8, r3, sl │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - smlatbeq r9, r8, r2, sl │ │ │ │ + smlabbeq r9, r8, r2, sl │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - tsteq r9, ip, ror #8 │ │ │ │ + tsteq r9, ip, asr #8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - tsteq r9, ip, ror #6 │ │ │ │ - rscseq r3, sl, r8, lsr #14 │ │ │ │ + tsteq r9, ip, asr #6 │ │ │ │ + rscseq r3, sl, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r7, r5 │ │ │ │ str r1, [r7, #-8]! │ │ │ │ @@ -269418,15 +269418,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 113084 <__cxa_atexit@plt+0x107378> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 112ec4 <__cxa_atexit@plt+0x1071b8> │ │ │ │ - ldrdeq sl, [r9, -r0] │ │ │ │ + @ instruction: 0x0109a2b0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 112f30 <__cxa_atexit@plt+0x107224> │ │ │ │ @@ -269452,18 +269452,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 112f4c <__cxa_atexit@plt+0x107240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr #2 │ │ │ │ + tsteq r9, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq sl, [r9, -r0] │ │ │ │ - rscseq r3, sl, ip, lsr r6 │ │ │ │ + ldrdeq sl, [r9, -r0] │ │ │ │ + rscseq r3, sl, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 113034 <__cxa_atexit@plt+0x107328> │ │ │ │ @@ -269523,22 +269523,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 113068 <__cxa_atexit@plt+0x10735c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq sl, [r9, -r0] │ │ │ │ + swpeq sl, r0, [r9] │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlatteq r9, ip, pc, r9 @ │ │ │ │ + smlabteq r9, ip, pc, r9 @ │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - tsteq r9, r8, lsr r1 │ │ │ │ + tsteq r9, r8, lsl r1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11310c <__cxa_atexit@plt+0x107400> │ │ │ │ @@ -269572,17 +269572,17 @@ │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 113134 <__cxa_atexit@plt+0x107428> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ - tsteq r9, r0, ror pc │ │ │ │ + tsteq r9, r0, asr pc │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ - tsteq r9, ip, lsr r0 │ │ │ │ + tsteq r9, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -269618,17 +269618,17 @@ │ │ │ │ ldr r3, [pc, #32] @ 1131ec <__cxa_atexit@plt+0x1074e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ - @ instruction: 0x01099eb8 │ │ │ │ + @ instruction: 0x01099e98 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - @ instruction: 0x01099f90 │ │ │ │ + tsteq r9, r0, ror pc │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113220 <__cxa_atexit@plt+0x107514> │ │ │ │ @@ -269639,15 +269639,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 113234 <__cxa_atexit@plt+0x107528> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sl, r0, ror #10 │ │ │ │ + rscseq r3, sl, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11326c <__cxa_atexit@plt+0x107560> │ │ │ │ @@ -269656,15 +269656,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, ip, sp, r9 │ │ │ │ + smlatbeq r9, ip, sp, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1132ac <__cxa_atexit@plt+0x1075a0> │ │ │ │ ldr r5, [pc, #32] @ 1132bc <__cxa_atexit@plt+0x1075b0> │ │ │ │ @@ -269674,15 +269674,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1132c0 <__cxa_atexit@plt+0x1075b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r3, [sl], #72 @ 0x48 │ │ │ │ + ldrhteq r3, [sl], #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1132f8 <__cxa_atexit@plt+0x1075ec> │ │ │ │ @@ -269691,15 +269691,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr sp │ │ │ │ + tsteq r9, r8, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113338 <__cxa_atexit@plt+0x10762c> │ │ │ │ ldr r5, [pc, #32] @ 113348 <__cxa_atexit@plt+0x10763c> │ │ │ │ @@ -269709,15 +269709,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11334c <__cxa_atexit@plt+0x107640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, sl, r0, asr r4 │ │ │ │ + rscseq r3, sl, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113384 <__cxa_atexit@plt+0x107678> │ │ │ │ @@ -269726,15 +269726,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, r8, ip, r9 │ │ │ │ + smlabbeq r9, r8, ip, r9 │ │ │ │ ldrhteq r1, [r6], #182 @ 0xb6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rscseq r1, r6, sp, asr #23 │ │ │ │ @@ -269885,16 +269885,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrhteq r3, [sl], #16 │ │ │ │ - smlatbeq r9, r0, sl, r9 │ │ │ │ + smlalseq r3, sl, r0, r1 │ │ │ │ + smlabbeq r9, r0, sl, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 113688 <__cxa_atexit@plt+0x10797c> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -269917,15 +269917,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlatteq r9, ip, r9, r9 │ │ │ │ + smlabteq r9, ip, r9, r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1136d4 <__cxa_atexit@plt+0x1079c8> │ │ │ │ @@ -269938,16 +269938,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01099990 │ │ │ │ - ldrhteq r3, [sl], #0 │ │ │ │ + tsteq r9, r0, ror r9 │ │ │ │ + smlalseq r3, sl, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 113738 <__cxa_atexit@plt+0x107a2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -269962,17 +269962,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 113744 <__cxa_atexit@plt+0x107a38> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e1e2c <__cxa_atexit@plt+0x8d6120> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r8, r7, r9 │ │ │ │ + smlabteq r9, r8, r7, r9 │ │ │ │ rscseq r1, r6, r6, asr #25 │ │ │ │ - rscseq r3, sl, ip, asr #32 │ │ │ │ + rscseq r3, sl, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 11379c <__cxa_atexit@plt+0x107a90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -269987,15 +269987,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1137a8 <__cxa_atexit@plt+0x107a9c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e1e2c <__cxa_atexit@plt+0x8d6120> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r9, r4, r7, r9 │ │ │ │ + tsteq r9, r4, ror #14 │ │ │ │ rscseq r1, r6, pc, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ b 113550 <__cxa_atexit@plt+0x107844> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -270042,16 +270042,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r2, sl, ip, ror #30 │ │ │ │ - tsteq r9, r4, lsr r8 │ │ │ │ + rscseq r2, sl, ip, asr #30 │ │ │ │ + tsteq r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1138e8 <__cxa_atexit@plt+0x107bdc> │ │ │ │ @@ -270071,15 +270071,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, ip, r7, r9 │ │ │ │ + tsteq r9, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 113924 <__cxa_atexit@plt+0x107c18> │ │ │ │ ldr r5, [pc, #28] @ 113934 <__cxa_atexit@plt+0x107c28> │ │ │ │ @@ -270088,15 +270088,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f7ee40 <__cxa_atexit@plt+0xf73134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 113938 <__cxa_atexit@plt+0x107c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, sl, r0, lsr #29 │ │ │ │ + rscseq r2, sl, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113974 <__cxa_atexit@plt+0x107c68> │ │ │ │ @@ -270106,15 +270106,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r9, r8, r6, r9 │ │ │ │ + smlabteq r9, r8, r6, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1139f4 <__cxa_atexit@plt+0x107ce8> │ │ │ │ ldr r3, [pc, #120] @ 113a1c <__cxa_atexit@plt+0x107d10> │ │ │ │ @@ -270146,16 +270146,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbteq r2, [sl], #212 @ 0xd4 │ │ │ │ - tsteq r9, r8, ror r6 │ │ │ │ + ldrhteq r2, [sl], #212 @ 0xd4 │ │ │ │ + tsteq r9, r8, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 113a64 <__cxa_atexit@plt+0x107d58> │ │ │ │ @@ -270166,20 +270166,20 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r9, [r9, -r4] │ │ │ │ + ldrdeq r9, [r9, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 113550 <__cxa_atexit@plt+0x107844> │ │ │ │ - rscseq r2, sl, r4, asr sp │ │ │ │ + rscseq r2, sl, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 113ae4 <__cxa_atexit@plt+0x107dd8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -270197,28 +270197,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 113af4 <__cxa_atexit@plt+0x107de8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #8 │ │ │ │ + tsteq r9, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r1, r6, lr, asr #17 │ │ │ │ - rscseq r2, sl, r0, ror #25 │ │ │ │ + rscseq r2, sl, r0, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 113b1c <__cxa_atexit@plt+0x107e10> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - tsteq r9, r4, ror #10 │ │ │ │ - rscseq r2, sl, r4, asr #25 │ │ │ │ + tsteq r9, r4, asr #10 │ │ │ │ + rscseq r2, sl, r4, lsr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113bc0 <__cxa_atexit@plt+0x107eb4> │ │ │ │ ldr r2, [pc, #140] @ 113bd0 <__cxa_atexit@plt+0x107ec4> │ │ │ │ @@ -270256,17 +270256,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 113bdc <__cxa_atexit@plt+0x107ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, r0, lsl #12 │ │ │ │ - rscseq r2, sl, r4, lsr ip │ │ │ │ - rscseq r2, sl, r8, lsl #24 │ │ │ │ + smlatteq r9, r0, r5, r9 │ │ │ │ + rscseq r2, sl, r4, lsl ip │ │ │ │ + rscseq r2, sl, r8, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 113c10 <__cxa_atexit@plt+0x107f04> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -270284,16 +270284,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 113c3c <__cxa_atexit@plt+0x107f30> │ │ │ │ b 113c58 <__cxa_atexit@plt+0x107f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r9, r4, ror #10 │ │ │ │ - smlalseq r2, sl, ip, fp │ │ │ │ + tsteq r9, r4, asr #10 │ │ │ │ + rscseq r2, sl, ip, ror fp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 113c78 <__cxa_atexit@plt+0x107f6c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #176] @ 113d20 <__cxa_atexit@plt+0x108014> │ │ │ │ @@ -270336,18 +270336,18 @@ │ │ │ │ sub r7, r9, #7 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, sl, r0, lsr #22 │ │ │ │ - rscseq r2, sl, r8, lsl fp │ │ │ │ - strdeq r9, [r9, -ip] │ │ │ │ - tsteq r9, ip, asr r3 │ │ │ │ + rscseq r2, sl, r0, lsl #22 │ │ │ │ + ldrshteq r2, [sl], #168 @ 0xa8 │ │ │ │ + ldrdeq r9, [r9, -ip] │ │ │ │ + tsteq r9, ip, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113da8 <__cxa_atexit@plt+0x10809c> │ │ │ │ ldr r3, [pc, #136] @ 113dd0 <__cxa_atexit@plt+0x1080c4> │ │ │ │ @@ -270383,16 +270383,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r2, sl, r4, asr sl │ │ │ │ - tsteq r9, r0, asr r2 │ │ │ │ + rscseq r2, sl, r4, lsr sl │ │ │ │ + tsteq r9, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 113e04 <__cxa_atexit@plt+0x1080f8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -270411,15 +270411,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r4, r1, r9 │ │ │ │ + smlatbeq r9, r4, r1, r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 113ec8 <__cxa_atexit@plt+0x1081bc> │ │ │ │ ldr r3, [pc, #136] @ 113ef0 <__cxa_atexit@plt+0x1081e4> │ │ │ │ @@ -270455,16 +270455,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r2, sl, r8, lsr r9 │ │ │ │ - tsteq r9, r0, lsr r1 │ │ │ │ + rscseq r2, sl, r8, lsl r9 │ │ │ │ + tsteq r9, r0, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 113f24 <__cxa_atexit@plt+0x108218> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -270483,16 +270483,16 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, r4, r0, r9 │ │ │ │ - smlalseq r2, sl, r4, r9 │ │ │ │ + smlabbeq r9, r4, r0, r9 │ │ │ │ + rscseq r2, sl, r4, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 113fbc <__cxa_atexit@plt+0x1082b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -270507,17 +270507,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 113fc8 <__cxa_atexit@plt+0x1082bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e16e4 <__cxa_atexit@plt+0x8d59d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror #30 │ │ │ │ + tsteq r9, r4, asr #30 │ │ │ │ rscseq r1, r6, r2, ror r3 │ │ │ │ - rscseq r2, sl, r8, lsr r9 │ │ │ │ + rscseq r2, sl, r8, lsl r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114050 <__cxa_atexit@plt+0x108344> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -270569,19 +270569,19 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r1, r9, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ b 114014 <__cxa_atexit@plt+0x108308> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - tsteq r9, r4, lsl #30 │ │ │ │ + smlatteq r9, r4, lr, r8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r2, sl, r4, asr #17 │ │ │ │ + rscseq r2, sl, r4, lsr #17 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r2, sl, ip, lsr r8 │ │ │ │ + rscseq r2, sl, ip, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -270611,17 +270611,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 114100 <__cxa_atexit@plt+0x1083f4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ + strdeq r8, [r9, -r8] │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlalseq r2, sl, ip, r7 │ │ │ │ + rscseq r2, sl, ip, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -270638,16 +270638,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1141d0 <__cxa_atexit@plt+0x1084c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01098d90 │ │ │ │ - rscseq r2, sl, r4, lsr r7 │ │ │ │ + tsteq r9, r0, ror sp │ │ │ │ + rscseq r2, sl, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 114204 <__cxa_atexit@plt+0x1084f8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -270690,20 +270690,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #28] @ 1142b0 <__cxa_atexit@plt+0x1085a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlatteq r9, r8, sp, r8 │ │ │ │ - rscseq r2, sl, ip, asr #13 │ │ │ │ - rscseq r2, sl, r4, asr #13 │ │ │ │ - tsteq r9, ip, asr #26 │ │ │ │ - @ instruction: 0x01098cb8 │ │ │ │ - rscseq r2, sl, r4, asr r6 │ │ │ │ + smlabteq r9, r8, sp, r8 │ │ │ │ + rscseq r2, sl, ip, lsr #13 │ │ │ │ + rscseq r2, sl, r4, lsr #13 │ │ │ │ + tsteq r9, ip, lsr #26 │ │ │ │ + @ instruction: 0x01098c98 │ │ │ │ + rscseq r2, sl, r4, lsr r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1142e4 <__cxa_atexit@plt+0x1085d8> │ │ │ │ ldr r0, [pc, #92] @ 114330 <__cxa_atexit@plt+0x108624> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -270725,19 +270725,19 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #20] @ 114338 <__cxa_atexit@plt+0x10862c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, asr sp │ │ │ │ - rscseq r2, sl, r8, lsr r6 │ │ │ │ - rscseq r2, sl, r0, lsr r6 │ │ │ │ - tsteq r9, r8, lsr #24 │ │ │ │ - rscseq r2, sl, r8, asr #11 │ │ │ │ + tsteq r9, ip, lsr sp │ │ │ │ + rscseq r2, sl, r8, lsl r6 │ │ │ │ + rscseq r2, sl, r0, lsl r6 │ │ │ │ + tsteq r9, r8, lsl #24 │ │ │ │ + rscseq r2, sl, r8, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1143c0 <__cxa_atexit@plt+0x1086b4> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -270789,19 +270789,19 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r1, r9, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ b 114384 <__cxa_atexit@plt+0x108678> │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - @ instruction: 0x01098b90 │ │ │ │ + tsteq r9, r0, ror fp │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r2, sl, ip, asr r5 │ │ │ │ + rscseq r2, sl, ip, lsr r5 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r2, sl, ip, asr #9 │ │ │ │ + rscseq r2, sl, ip, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -270831,17 +270831,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 114470 <__cxa_atexit@plt+0x108764> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlatbeq r9, r4, sl, r8 │ │ │ │ + smlabbeq r9, r4, sl, r8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r2, sl, ip, lsr #8 │ │ │ │ + rscseq r2, sl, ip, lsl #8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -270858,16 +270858,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 114540 <__cxa_atexit@plt+0x108834> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r9, ip, lsl sl │ │ │ │ - rscseq r2, sl, r4, asr #7 │ │ │ │ + strdeq r8, [r9, -ip] │ │ │ │ + rscseq r2, sl, r4, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 114574 <__cxa_atexit@plt+0x108868> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -270904,19 +270904,19 @@ │ │ │ │ beq 114560 <__cxa_atexit@plt+0x108854> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #24] @ 114604 <__cxa_atexit@plt+0x1088f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - smlatteq r9, r0, r9, r8 │ │ │ │ - rscseq r2, sl, ip, asr r3 │ │ │ │ - rscseq r2, sl, r4, asr r3 │ │ │ │ - tsteq r9, ip, asr r9 │ │ │ │ - rscseq r2, sl, r0, lsl #6 │ │ │ │ + smlabteq r9, r0, r9, r8 │ │ │ │ + rscseq r2, sl, ip, lsr r3 │ │ │ │ + rscseq r2, sl, r4, lsr r3 │ │ │ │ + tsteq r9, ip, lsr r9 │ │ │ │ + rscseq r2, sl, r0, ror #5 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 114638 <__cxa_atexit@plt+0x10892c> │ │ │ │ ldr r0, [pc, #92] @ 114684 <__cxa_atexit@plt+0x108978> │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -270938,18 +270938,18 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #20] @ 11468c <__cxa_atexit@plt+0x108980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r8, r8, r8 │ │ │ │ - rscseq r2, sl, r4, ror #5 │ │ │ │ - ldrsbteq r2, [sl], #44 @ 0x2c │ │ │ │ - ldrdeq r8, [r9, -r0] │ │ │ │ + smlabteq r9, r8, r8, r8 │ │ │ │ + rscseq r2, sl, r4, asr #5 │ │ │ │ + ldrhteq r2, [sl], #44 @ 0x2c │ │ │ │ + @ instruction: 0x010988b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 114738 <__cxa_atexit@plt+0x108a2c> │ │ │ │ ldr r7, [pc, #176] @ 114760 <__cxa_atexit@plt+0x108a54> │ │ │ │ @@ -270995,18 +270995,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r9, r0, ror #18 │ │ │ │ - smlatteq r9, ip, r8, r8 │ │ │ │ - ldrshteq r2, [sl], #28 │ │ │ │ - strdeq r8, [r9, -r4] │ │ │ │ + tsteq r9, r0, asr #18 │ │ │ │ + smlabteq r9, ip, r8, r8 │ │ │ │ + ldrsbteq r2, [sl], #28 │ │ │ │ + ldrdeq r8, [r9, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1147d4 <__cxa_atexit@plt+0x108ac8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -271032,17 +271032,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0109889c │ │ │ │ - tsteq r9, r8, lsr #16 │ │ │ │ - tsteq r9, r4, lsr r8 │ │ │ │ + tsteq r9, ip, ror r8 │ │ │ │ + tsteq r9, r8, lsl #16 │ │ │ │ + tsteq r9, r4, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114878 <__cxa_atexit@plt+0x108b6c> │ │ │ │ ldr r3, [pc, #124] @ 1148a0 <__cxa_atexit@plt+0x108b94> │ │ │ │ @@ -271075,16 +271075,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r2, sl, r0, asr #1 │ │ │ │ - strdeq r8, [r9, -ip] │ │ │ │ + rscseq r2, sl, r0, lsr #1 │ │ │ │ + ldrdeq r8, [r9, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1148ec <__cxa_atexit@plt+0x108be0> │ │ │ │ @@ -271096,15 +271096,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, ror r7 │ │ │ │ + tsteq r9, r4, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 114974 <__cxa_atexit@plt+0x108c68> │ │ │ │ ldr r3, [pc, #104] @ 114984 <__cxa_atexit@plt+0x108c78> │ │ │ │ @@ -271132,17 +271132,17 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11498c <__cxa_atexit@plt+0x108c80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, r0, lsl r6 │ │ │ │ - rscseq r1, sl, r8, asr #31 │ │ │ │ - strdeq r8, [r9, -ip] │ │ │ │ + strdeq r8, [r9, -r0] │ │ │ │ + rscseq r1, sl, r8, lsr #31 │ │ │ │ + ldrdeq r8, [r9, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1149bc <__cxa_atexit@plt+0x108cb0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #44] @ 1149e0 <__cxa_atexit@plt+0x108cd4> │ │ │ │ @@ -271153,16 +271153,16 @@ │ │ │ │ ldr r3, [pc, #20] @ 1149dc <__cxa_atexit@plt+0x108cd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addle r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01098694 │ │ │ │ - @ instruction: 0x01098598 │ │ │ │ + tsteq r9, r4, ror r6 │ │ │ │ + tsteq r9, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 114a34 <__cxa_atexit@plt+0x108d28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -271177,15 +271177,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 114a40 <__cxa_atexit@plt+0x108d34> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, ip, r4, r8 │ │ │ │ + smlabteq r9, ip, r4, r8 │ │ │ │ ldrshteq r0, [r6], #130 @ 0x82 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 114a78 <__cxa_atexit@plt+0x108d6c> │ │ │ │ ldr r2, [pc, #32] @ 114a80 <__cxa_atexit@plt+0x108d74> │ │ │ │ @@ -271194,15 +271194,15 @@ │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r9, r8, r4, r8 │ │ │ │ + tsteq r9, r8, ror #8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114aec <__cxa_atexit@plt+0x108de0> │ │ │ │ @@ -271226,16 +271226,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x010986b8 │ │ │ │ - tsteq r9, r8, lsr r4 │ │ │ │ + @ instruction: 0x01098698 │ │ │ │ + tsteq r9, r8, lsl r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 114b6c <__cxa_atexit@plt+0x108e60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -271260,17 +271260,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r9, ip, r3, r8 │ │ │ │ - smlabbeq r9, r0, r5, r8 │ │ │ │ - smlatbeq r9, ip, r3, r8 │ │ │ │ + smlabbeq r9, ip, r3, r8 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ + smlabbeq r9, ip, r3, r8 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 114bfc <__cxa_atexit@plt+0x108ef0> │ │ │ │ @@ -271294,16 +271294,16 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - smlatbeq r9, r8, r5, r8 │ │ │ │ - tsteq r9, r8, lsr #6 │ │ │ │ + smlabbeq r9, r8, r5, r8 │ │ │ │ + tsteq r9, r8, lsl #6 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 114c80 <__cxa_atexit@plt+0x108f74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -271329,15 +271329,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r9, r4, r2, r8 │ │ │ │ + smlabbeq r9, r4, r2, r8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ smlalseq r0, r6, r5, r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ @@ -271417,19 +271417,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - @ instruction: 0x010981b0 │ │ │ │ + @ instruction: 0x01098190 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - tsteq r9, ip, ror #6 │ │ │ │ + tsteq r9, ip, asr #6 │ │ │ │ rscseq r0, r6, r6, lsr #12 │ │ │ │ - rscseq r1, sl, r4, lsl #23 │ │ │ │ + rscseq r1, sl, r4, ror #22 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ rscseq r0, r6, sp, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -271492,39 +271492,39 @@ │ │ │ │ ldr r8, [pc, #36] @ 114f38 <__cxa_atexit@plt+0x10922c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, asr #32 │ │ │ │ + tsteq r9, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - tsteq r9, r4, lsl #4 │ │ │ │ + smlatteq r9, r4, r1, r8 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ ldrshteq r0, [r6], #61 @ 0x3d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 114f60 <__cxa_atexit@plt+0x109254> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #129 @ 0x81 │ │ │ │ b 114cb4 <__cxa_atexit@plt+0x108fa8> │ │ │ │ - tsteq r9, r8, lsr r0 │ │ │ │ + tsteq r9, r8, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 114f88 <__cxa_atexit@plt+0x10927c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rscseq r1, sl, r8, ror #19 │ │ │ │ + rscseq r1, sl, r8, asr #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 114fc8 <__cxa_atexit@plt+0x1092bc> │ │ │ │ ldr r2, [pc, #40] @ 114fd4 <__cxa_atexit@plt+0x1092c8> │ │ │ │ @@ -271535,16 +271535,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 114fd8 <__cxa_atexit@plt+0x1092cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr pc │ │ │ │ - tsteq r9, r8, lsr pc │ │ │ │ + tsteq r9, ip, lsl pc │ │ │ │ + tsteq r9, r8, lsl pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 115038 <__cxa_atexit@plt+0x10932c> │ │ │ │ @@ -271565,17 +271565,17 @@ │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r9, r0, ror #2 │ │ │ │ - smlatteq r9, r0, lr, r7 │ │ │ │ - rscseq r1, sl, ip, ror #17 │ │ │ │ + tsteq r9, r0, asr #2 │ │ │ │ + smlabteq r9, r0, lr, r7 │ │ │ │ + rscseq r1, sl, ip, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1150fc <__cxa_atexit@plt+0x1093f0> │ │ │ │ @@ -271620,20 +271620,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrhteq r1, [sl], #128 @ 0x80 │ │ │ │ - rscseq r1, sl, r8, lsr #17 │ │ │ │ - rscseq r1, sl, r4, ror #16 │ │ │ │ + smlalseq r1, sl, r0, r8 │ │ │ │ + rscseq r1, sl, r8, lsl #17 │ │ │ │ + rscseq r1, sl, r4, asr #16 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rscseq r0, r6, sp, lsl r2 │ │ │ │ - rscseq r1, sl, r8, lsl #16 │ │ │ │ + rscseq r1, sl, r8, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 115174 <__cxa_atexit@plt+0x109468> │ │ │ │ ldr r0, [pc, #92] @ 1151bc <__cxa_atexit@plt+0x1094b0> │ │ │ │ @@ -271657,16 +271657,16 @@ │ │ │ │ str r2, [r9, #12] │ │ │ │ ldr r8, [pc, #28] @ 1151c8 <__cxa_atexit@plt+0x1094bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, sl, r4, ror #15 │ │ │ │ - ldrsbteq r1, [sl], #124 @ 0x7c │ │ │ │ + rscseq r1, sl, r4, asr #15 │ │ │ │ + ldrhteq r1, [sl], #124 @ 0x7c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ rscseq r0, r6, r5, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ @@ -271706,16 +271706,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 115284 <__cxa_atexit@plt+0x109578> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r9, r0, lsl #28 │ │ │ │ - rscseq r1, sl, r0, asr #14 │ │ │ │ + smlatteq r9, r0, sp, r7 │ │ │ │ + rscseq r1, sl, r0, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1152b4 <__cxa_atexit@plt+0x1095a8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -271733,15 +271733,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1152e0 <__cxa_atexit@plt+0x1095d4> │ │ │ │ b 1152f8 <__cxa_atexit@plt+0x1095ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r8, ror #26 │ │ │ │ + tsteq r9, r8, asr #26 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115318 <__cxa_atexit@plt+0x10960c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #132] @ 115394 <__cxa_atexit@plt+0x109688> │ │ │ │ @@ -271772,18 +271772,18 @@ │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 115304 <__cxa_atexit@plt+0x1095f8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 115388 <__cxa_atexit@plt+0x10967c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sl, r0, lsl r6 │ │ │ │ - rscseq r1, sl, r4, asr #12 │ │ │ │ - rscseq r1, sl, r4, ror r6 │ │ │ │ - tsteq r9, r4, lsl #26 │ │ │ │ + ldrshteq r1, [sl], #80 @ 0x50 │ │ │ │ + rscseq r1, sl, r4, lsr #12 │ │ │ │ + rscseq r1, sl, r4, asr r6 │ │ │ │ + smlatteq r9, r4, ip, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11543c <__cxa_atexit@plt+0x109730> │ │ │ │ ldr r2, [pc, #148] @ 11544c <__cxa_atexit@plt+0x109740> │ │ │ │ @@ -271823,16 +271823,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 115458 <__cxa_atexit@plt+0x10974c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlabbeq r9, ip, sp, r7 │ │ │ │ - rscseq r1, sl, r0, ror r5 │ │ │ │ + tsteq r9, ip, ror #26 │ │ │ │ + rscseq r1, sl, r0, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 115488 <__cxa_atexit@plt+0x10977c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -271850,15 +271850,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 1154b4 <__cxa_atexit@plt+0x1097a8> │ │ │ │ b 1154cc <__cxa_atexit@plt+0x1097c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlatteq r9, ip, ip, r7 │ │ │ │ + smlabteq r9, ip, ip, r7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1154ec <__cxa_atexit@plt+0x1097e0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #176] @ 115594 <__cxa_atexit@plt+0x109888> │ │ │ │ @@ -271901,17 +271901,17 @@ │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ + smlabteq r9, r0, sl, r7 │ │ │ │ smlatteq r9, r0, sl, r7 │ │ │ │ - tsteq r9, r0, lsl #22 │ │ │ │ - smlabbeq r9, r8, ip, r7 │ │ │ │ + tsteq r9, r8, ror #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1155dc <__cxa_atexit@plt+0x1098d0> │ │ │ │ ldr r7, [pc, #52] @ 1155ec <__cxa_atexit@plt+0x1098e0> │ │ │ │ @@ -271926,15 +271926,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1155f0 <__cxa_atexit@plt+0x1098e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbteq r1, [sl], #52 @ 0x34 │ │ │ │ + ldrhteq r1, [sl], #52 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -271989,16 +271989,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r9, r0, lsr fp │ │ │ │ - @ instruction: 0x0109799c │ │ │ │ + tsteq r9, r0, lsl fp │ │ │ │ + tsteq r9, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11571c <__cxa_atexit@plt+0x109a10> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #104] @ 11577c <__cxa_atexit@plt+0x109a70> │ │ │ │ @@ -272025,16 +272025,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, asr sl │ │ │ │ - tsteq r9, r0, lsl #18 │ │ │ │ + tsteq r9, r8, lsr sl │ │ │ │ + smlatteq r9, r0, r8, r7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -272086,17 +272086,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ b 1157d0 <__cxa_atexit@plt+0x109ac4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r9, -r0] │ │ │ │ - tsteq r9, ip, lsl r8 │ │ │ │ - tsteq r9, ip, ror r8 │ │ │ │ + ldrdeq r7, [r9, -r0] │ │ │ │ + strdeq r7, [r9, -ip] │ │ │ │ + tsteq r9, ip, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 115920 <__cxa_atexit@plt+0x109c14> │ │ │ │ ldr r2, [pc, #148] @ 115930 <__cxa_atexit@plt+0x109c24> │ │ │ │ @@ -272136,16 +272136,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11593c <__cxa_atexit@plt+0x109c30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - smlatbeq r9, r8, r8, r7 │ │ │ │ - rscseq r1, sl, r0, lsr #1 │ │ │ │ + smlabbeq r9, r8, r8, r7 │ │ │ │ + rscseq r1, sl, r0, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 11596c <__cxa_atexit@plt+0x109c60> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -272163,15 +272163,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 115998 <__cxa_atexit@plt+0x109c8c> │ │ │ │ b 1159b0 <__cxa_atexit@plt+0x109ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r9, r8, lsl #16 │ │ │ │ + smlatteq r9, r8, r7, r7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ @@ -272232,18 +272232,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsr #12 │ │ │ │ - ldrdeq r7, [r9, -ip] │ │ │ │ - rscseq r0, sl, ip, lsl pc │ │ │ │ - tsteq r9, ip, asr r6 │ │ │ │ + tsteq r9, r0, lsl #12 │ │ │ │ + @ instruction: 0x010975bc │ │ │ │ + ldrshteq r0, [sl], #236 @ 0xec │ │ │ │ + tsteq r9, ip, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 115b6c <__cxa_atexit@plt+0x109e60> │ │ │ │ ldr r2, [pc, #148] @ 115b7c <__cxa_atexit@plt+0x109e70> │ │ │ │ @@ -272283,16 +272283,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 115b88 <__cxa_atexit@plt+0x109e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - tsteq r9, ip, asr r6 │ │ │ │ - rscseq r0, sl, r8, asr lr │ │ │ │ + tsteq r9, ip, lsr r6 │ │ │ │ + rscseq r0, sl, r8, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 115bb8 <__cxa_atexit@plt+0x109eac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -272310,15 +272310,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 115be4 <__cxa_atexit@plt+0x109ed8> │ │ │ │ b 115bfc <__cxa_atexit@plt+0x109ef0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x010975bc │ │ │ │ + @ instruction: 0x0109759c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 115c1c <__cxa_atexit@plt+0x109f10> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #176] @ 115cc4 <__cxa_atexit@plt+0x109fb8> │ │ │ │ @@ -272361,17 +272361,17 @@ │ │ │ │ sub r7, lr, #7 │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r9, -r8] │ │ │ │ - @ instruction: 0x010973b4 │ │ │ │ - tsteq r9, r8, asr r5 │ │ │ │ + ldrdeq r7, [r9, -r8] │ │ │ │ + @ instruction: 0x01097394 │ │ │ │ + tsteq r9, r8, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 115d18 <__cxa_atexit@plt+0x10a00c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -272386,15 +272386,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 115d24 <__cxa_atexit@plt+0x10a018> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl #4 │ │ │ │ + smlatteq r9, r8, r1, r7 │ │ │ │ ldrshteq pc, [r5], #95 @ 0x5f @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 115d78 <__cxa_atexit@plt+0x10a06c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -272410,15 +272410,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 115d84 <__cxa_atexit@plt+0x10a078> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r9, r8, r1, r7 │ │ │ │ + smlabbeq r9, r8, r1, r7 │ │ │ │ rscseq pc, r5, pc, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 115dd8 <__cxa_atexit@plt+0x10a0cc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -272434,15 +272434,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 115de4 <__cxa_atexit@plt+0x10a0d8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #2 │ │ │ │ + tsteq r9, r8, lsr #2 │ │ │ │ ldrhteq pc, [r5], #80 @ 0x50 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 115e38 <__cxa_atexit@plt+0x10a12c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -272458,17 +272458,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 115e44 <__cxa_atexit@plt+0x10a138> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r8, r0, r7 │ │ │ │ + smlabteq r9, r8, r0, r7 │ │ │ │ rscseq pc, r5, sl, lsr #9 │ │ │ │ - rscseq r0, sl, r0, lsl ip │ │ │ │ + ldrshteq r0, [sl], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 115ea8 <__cxa_atexit@plt+0x10a19c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -272486,28 +272486,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 115eb8 <__cxa_atexit@plt+0x10a1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r9, r4, r0, r7 │ │ │ │ + tsteq r9, r4, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq pc, r5, ip, lsl #8 │ │ │ │ - smlalseq r0, sl, ip, fp │ │ │ │ + rscseq r0, sl, ip, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 115ee0 <__cxa_atexit@plt+0x10a1d4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rscseq r0, sl, r4, ror fp │ │ │ │ - rscseq r0, sl, r0, lsl #23 │ │ │ │ + rscseq r0, sl, r4, asr fp │ │ │ │ + rscseq r0, sl, r0, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 115f84 <__cxa_atexit@plt+0x10a278> │ │ │ │ ldr r2, [pc, #140] @ 115f94 <__cxa_atexit@plt+0x10a288> │ │ │ │ @@ -272545,17 +272545,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 115fa0 <__cxa_atexit@plt+0x10a294> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - tsteq r9, ip, lsr r2 │ │ │ │ - ldrshteq r0, [sl], #160 @ 0xa0 │ │ │ │ - rscseq r0, sl, r4, asr #21 │ │ │ │ + tsteq r9, ip, lsl r2 │ │ │ │ + ldrsbteq r0, [sl], #160 @ 0xa0 │ │ │ │ + rscseq r0, sl, r4, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 115fd4 <__cxa_atexit@plt+0x10a2c8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -272573,16 +272573,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 116000 <__cxa_atexit@plt+0x10a2f4> │ │ │ │ b 11601c <__cxa_atexit@plt+0x10a310> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlatbeq r9, r0, r1, r7 │ │ │ │ - rscseq r0, sl, r8, asr sl │ │ │ │ + smlabbeq r9, r0, r1, r7 │ │ │ │ + rscseq r0, sl, r8, lsr sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 11603c <__cxa_atexit@plt+0x10a330> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #132] @ 1160b8 <__cxa_atexit@plt+0x10a3ac> │ │ │ │ @@ -272615,18 +272615,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 1160c0 <__cxa_atexit@plt+0x10a3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r6, [r9, -r0] │ │ │ │ - tsteq r9, r8, lsr r1 │ │ │ │ - ldrsbteq r0, [sl], #152 @ 0x98 │ │ │ │ - ldrsbteq r0, [sl], #144 @ 0x90 │ │ │ │ + @ instruction: 0x01096fb0 │ │ │ │ + tsteq r9, r8, lsl r1 │ │ │ │ + ldrhteq r0, [sl], #152 @ 0x98 │ │ │ │ + ldrhteq r0, [sl], #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 116108 <__cxa_atexit@plt+0x10a3fc> │ │ │ │ @@ -272642,15 +272642,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 116120 <__cxa_atexit@plt+0x10a414> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, sl, r0, ror r9 │ │ │ │ + rscseq r0, sl, r0, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 116154 <__cxa_atexit@plt+0x10a448> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -272692,17 +272692,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r0, lr, r6 │ │ │ │ - rscseq r0, sl, r4, ror r8 │ │ │ │ - @ instruction: 0x01096e94 │ │ │ │ + smlatbeq r9, r0, lr, r6 │ │ │ │ + rscseq r0, sl, r4, asr r8 │ │ │ │ + tsteq r9, r4, ror lr │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -272715,16 +272715,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 116248 <__cxa_atexit@plt+0x10a53c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsr #28 │ │ │ │ - rscseq r0, sl, r0, ror r8 │ │ │ │ + tsteq r9, ip, lsl #28 │ │ │ │ + rscseq r0, sl, r0, asr r8 │ │ │ │ rscseq pc, r5, r4, ror #3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrshteq pc, [r5], #30 @ │ │ │ │ @@ -272746,15 +272746,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1162c0 <__cxa_atexit@plt+0x10a5b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, r0, lsl #16 │ │ │ │ + rscseq r0, sl, r0, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 11633c <__cxa_atexit@plt+0x10a630> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -272778,15 +272778,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r8, lsl lr │ │ │ │ + strdeq r6, [r9, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116384 <__cxa_atexit@plt+0x10a678> │ │ │ │ @@ -272798,15 +272798,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01096db4 │ │ │ │ + @ instruction: 0x01096d94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1163c4 <__cxa_atexit@plt+0x10a6b8> │ │ │ │ ldr r5, [pc, #32] @ 1163d4 <__cxa_atexit@plt+0x10a6c8> │ │ │ │ @@ -272816,15 +272816,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1163d8 <__cxa_atexit@plt+0x10a6cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, ip, ror #13 │ │ │ │ + rscseq r0, sl, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116410 <__cxa_atexit@plt+0x10a704> │ │ │ │ @@ -272833,15 +272833,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r8, ip, r6 │ │ │ │ + smlatbeq r9, r8, ip, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116450 <__cxa_atexit@plt+0x10a744> │ │ │ │ ldr r3, [pc, #32] @ 116460 <__cxa_atexit@plt+0x10a754> │ │ │ │ @@ -272851,15 +272851,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116464 <__cxa_atexit@plt+0x10a758> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, r4, ror #12 │ │ │ │ + rscseq r0, sl, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11648c <__cxa_atexit@plt+0x10a780> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -272881,15 +272881,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r0, fp, r6 │ │ │ │ + tsteq r9, r0, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11653c <__cxa_atexit@plt+0x10a830> │ │ │ │ ldr r3, [pc, #76] @ 11654c <__cxa_atexit@plt+0x10a840> │ │ │ │ @@ -272911,15 +272911,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 116554 <__cxa_atexit@plt+0x10a848> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r0, sl, ip, ror r5 │ │ │ │ + rscseq r0, sl, ip, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 116580 <__cxa_atexit@plt+0x10a874> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -272941,15 +272941,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01096a94 │ │ │ │ + tsteq r9, r4, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11662c <__cxa_atexit@plt+0x10a920> │ │ │ │ ldr r3, [pc, #76] @ 11663c <__cxa_atexit@plt+0x10a930> │ │ │ │ @@ -272971,15 +272971,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 116644 <__cxa_atexit@plt+0x10a938> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlalseq r0, sl, r0, r4 │ │ │ │ + rscseq r0, sl, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 116670 <__cxa_atexit@plt+0x10a964> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -273001,15 +273001,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, r8, r9, r6 │ │ │ │ + smlabbeq r9, r8, r9, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1166f0 <__cxa_atexit@plt+0x10a9e4> │ │ │ │ ldr r3, [pc, #32] @ 116700 <__cxa_atexit@plt+0x10a9f4> │ │ │ │ @@ -273019,15 +273019,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116704 <__cxa_atexit@plt+0x10a9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r0, [sl], #48 @ 0x30 │ │ │ │ + ldrhteq r0, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11672c <__cxa_atexit@plt+0x10aa20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -273049,15 +273049,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r6, [r9, -r0] │ │ │ │ + ldrdeq r6, [r9, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1167b0 <__cxa_atexit@plt+0x10aaa4> │ │ │ │ ldr r5, [pc, #32] @ 1167c0 <__cxa_atexit@plt+0x10aab4> │ │ │ │ @@ -273067,15 +273067,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1167c4 <__cxa_atexit@plt+0x10aab8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, r4, lsl r3 │ │ │ │ + ldrshteq r0, [sl], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1167fc <__cxa_atexit@plt+0x10aaf0> │ │ │ │ @@ -273084,15 +273084,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, ip, r8, r6 │ │ │ │ + smlatbeq r9, ip, r8, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11683c <__cxa_atexit@plt+0x10ab30> │ │ │ │ ldr r3, [pc, #32] @ 11684c <__cxa_atexit@plt+0x10ab40> │ │ │ │ @@ -273102,15 +273102,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116850 <__cxa_atexit@plt+0x10ab44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, ip, lsl #5 │ │ │ │ + rscseq r0, sl, ip, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 1168cc <__cxa_atexit@plt+0x10abc0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -273134,15 +273134,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r0, lsr #16 │ │ │ │ + tsteq r9, r0, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116914 <__cxa_atexit@plt+0x10ac08> │ │ │ │ @@ -273154,15 +273154,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, r0, r7, r6 │ │ │ │ + smlatbeq r9, r0, r7, r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116954 <__cxa_atexit@plt+0x10ac48> │ │ │ │ ldr r3, [pc, #32] @ 116964 <__cxa_atexit@plt+0x10ac58> │ │ │ │ @@ -273172,15 +273172,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116968 <__cxa_atexit@plt+0x10ac5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, sl, r8, ror r1 │ │ │ │ + rscseq r0, sl, r8, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #152] @ 116a14 <__cxa_atexit@plt+0x10ad08> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -273217,15 +273217,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlatteq r9, ip, r6, r6 │ │ │ │ + smlabteq r9, ip, r6, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #108] @ 116aa0 <__cxa_atexit@plt+0x10ad94> │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -273251,15 +273251,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r9, r8, asr r6 │ │ │ │ + tsteq r9, r8, lsr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116af0 <__cxa_atexit@plt+0x10ade4> │ │ │ │ @@ -273273,15 +273273,15 @@ │ │ │ │ ldrb r7, [r5, #-4] │ │ │ │ strb r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r6, [r9, -r0] │ │ │ │ + ldrdeq r6, [r9, -r0] │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116b30 <__cxa_atexit@plt+0x10ae24> │ │ │ │ ldr r3, [pc, #32] @ 116b40 <__cxa_atexit@plt+0x10ae34> │ │ │ │ @@ -273291,15 +273291,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116b44 <__cxa_atexit@plt+0x10ae38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r9, r0, lsr #31 │ │ │ │ + rscseq pc, r9, r0, lsl #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #188] @ 116c14 <__cxa_atexit@plt+0x10af08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -273346,15 +273346,15 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - strdeq r6, [r9, -r0] │ │ │ │ + ldrdeq r6, [r9, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 116c5c <__cxa_atexit@plt+0x10af50> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -273397,15 +273397,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - tsteq r9, ip, lsl r4 │ │ │ │ + strdeq r6, [r9, -ip] │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116d40 <__cxa_atexit@plt+0x10b034> │ │ │ │ @@ -273421,15 +273421,15 @@ │ │ │ │ ldrb r7, [r5, #-4] │ │ │ │ strb r7, [r3, #13] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, ip, r3, r6 │ │ │ │ + smlabbeq r9, ip, r3, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116d80 <__cxa_atexit@plt+0x10b074> │ │ │ │ ldr r3, [pc, #32] @ 116d90 <__cxa_atexit@plt+0x10b084> │ │ │ │ @@ -273439,15 +273439,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 116d94 <__cxa_atexit@plt+0x10b088> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r9, r4, asr sp @ │ │ │ │ + rscseq pc, r9, r4, lsr sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #104] @ 116e14 <__cxa_atexit@plt+0x10b108> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -273472,15 +273472,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01096390 │ │ │ │ + tsteq r9, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 116e64 <__cxa_atexit@plt+0x10b158> │ │ │ │ @@ -273494,16 +273494,16 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr #6 │ │ │ │ - rscseq pc, r9, r8, ror #24 │ │ │ │ + tsteq r9, r8, lsl #6 │ │ │ │ + rscseq pc, r9, r8, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 116ec8 <__cxa_atexit@plt+0x10b1bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -273518,17 +273518,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 116ed4 <__cxa_atexit@plt+0x10b1c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e16e4 <__cxa_atexit@plt+0x8d59d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qaddeq r6, r8, r9 │ │ │ │ + tsteq r9, r8, lsr r0 │ │ │ │ rscseq lr, r5, r3, asr #13 │ │ │ │ - rscseq pc, r9, ip, lsl #24 │ │ │ │ + rscseq pc, r9, ip, ror #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 116f74 <__cxa_atexit@plt+0x10b268> │ │ │ │ ldr r3, [pc, #136] @ 116f84 <__cxa_atexit@plt+0x10b278> │ │ │ │ @@ -273566,16 +273566,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 116f90 <__cxa_atexit@plt+0x10b284> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq pc, r9, r0, lsl #23 │ │ │ │ - rscseq pc, r9, r4, asr fp @ │ │ │ │ + rscseq pc, r9, r0, ror #22 │ │ │ │ + rscseq pc, r9, r4, lsr fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -273595,39 +273595,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq pc, r9, r4, ror #21 │ │ │ │ + rscseq pc, r9, r4, asr #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 117030 <__cxa_atexit@plt+0x10b324> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrhteq pc, [r9], #164 @ 0xa4 @ │ │ │ │ + smlalseq pc, r9, r4, sl @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 117060 <__cxa_atexit@plt+0x10b354> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq pc, r9, r4, lsl #21 │ │ │ │ + rscseq pc, r9, r4, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117084 <__cxa_atexit@plt+0x10b378> │ │ │ │ @@ -273697,57 +273697,57 @@ │ │ │ │ ldr r0, [pc, #40] @ 1171b0 <__cxa_atexit@plt+0x10b4a4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #32] @ 1171b4 <__cxa_atexit@plt+0x10b4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - smlatbeq r9, r8, sp, r5 │ │ │ │ + smlabbeq r9, r8, sp, r5 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - smlabbeq r9, r8, lr, r5 │ │ │ │ + tsteq r9, r8, ror #28 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r5, [r9, -r4] │ │ │ │ - rscseq pc, r9, r4, ror #18 │ │ │ │ - rscseq pc, r9, ip, asr r9 @ │ │ │ │ + @ instruction: 0x01095db4 │ │ │ │ + rscseq pc, r9, r4, asr #18 │ │ │ │ + rscseq pc, r9, ip, lsr r9 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, r9, ip, lsr #18 │ │ │ │ + rscseq pc, r9, ip, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1171e8 <__cxa_atexit@plt+0x10b4dc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrshteq pc, [r9], #140 @ 0x8c @ │ │ │ │ + ldrsbteq pc, [r9], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117084 <__cxa_atexit@plt+0x10b378> │ │ │ │ - ldrsbteq pc, [r9], #140 @ 0x8c @ │ │ │ │ + ldrhteq pc, [r9], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117084 <__cxa_atexit@plt+0x10b378> │ │ │ │ - ldrhteq pc, [r9], #140 @ 0x8c @ │ │ │ │ + smlalseq pc, r9, ip, r8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 117084 <__cxa_atexit@plt+0x10b378> │ │ │ │ - rscseq pc, r9, r4, lsr #17 │ │ │ │ + rscseq pc, r9, r4, lsl #17 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 117274 <__cxa_atexit@plt+0x10b568> │ │ │ │ ldr r7, [pc, #40] @ 11728c <__cxa_atexit@plt+0x10b580> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -273756,36 +273756,36 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 117288 <__cxa_atexit@plt+0x10b57c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq r9, ip, ip, r5 │ │ │ │ + smlatbeq r9, ip, ip, r5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, r9, r8, asr r8 @ │ │ │ │ + rscseq pc, r9, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 1172b8 <__cxa_atexit@plt+0x10b5ac> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, ip, lsr #16 │ │ │ │ + rscseq pc, r9, ip, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117084 <__cxa_atexit@plt+0x10b378> │ │ │ │ - rscseq pc, r9, r8, lsl #16 │ │ │ │ + rscseq pc, r9, r8, ror #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 117378 <__cxa_atexit@plt+0x10b66c> │ │ │ │ ldr r3, [pc, #136] @ 117388 <__cxa_atexit@plt+0x10b67c> │ │ │ │ @@ -273823,16 +273823,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 117394 <__cxa_atexit@plt+0x10b688> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq pc, r9, r4, lsl #15 │ │ │ │ - rscseq pc, r9, r0, asr r7 @ │ │ │ │ + rscseq pc, r9, r4, ror #14 │ │ │ │ + rscseq pc, r9, r0, lsr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -273852,39 +273852,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq pc, r9, r0, ror #13 │ │ │ │ + rscseq pc, r9, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 117434 <__cxa_atexit@plt+0x10b728> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrhteq pc, [r9], #96 @ 0x60 @ │ │ │ │ + smlalseq pc, r9, r0, r6 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 117464 <__cxa_atexit@plt+0x10b758> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq pc, r9, r0, lsl #13 │ │ │ │ + rscseq pc, r9, r0, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117488 <__cxa_atexit@plt+0x10b77c> │ │ │ │ @@ -273954,57 +273954,57 @@ │ │ │ │ ldr r0, [pc, #40] @ 1175b4 <__cxa_atexit@plt+0x10b8a8> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #32] @ 1175b8 <__cxa_atexit@plt+0x10b8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - smlatbeq r9, r4, r9, r5 │ │ │ │ + smlabbeq r9, r4, r9, r5 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - smlabbeq r9, r8, sl, r5 │ │ │ │ + tsteq r9, r8, ror #20 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlabteq r9, ip, r9, r5 │ │ │ │ - rscseq pc, r9, r0, ror #10 │ │ │ │ - rscseq pc, r9, r8, asr r5 @ │ │ │ │ + smlatbeq r9, ip, r9, r5 │ │ │ │ + rscseq pc, r9, r0, asr #10 │ │ │ │ + rscseq pc, r9, r8, lsr r5 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq pc, r9, r8, lsr #10 │ │ │ │ + rscseq pc, r9, r8, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1175ec <__cxa_atexit@plt+0x10b8e0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrshteq pc, [r9], #72 @ 0x48 @ │ │ │ │ + ldrsbteq pc, [r9], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117488 <__cxa_atexit@plt+0x10b77c> │ │ │ │ - ldrsbteq pc, [r9], #72 @ 0x48 @ │ │ │ │ + ldrhteq pc, [r9], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117488 <__cxa_atexit@plt+0x10b77c> │ │ │ │ - ldrhteq pc, [r9], #72 @ 0x48 @ │ │ │ │ + smlalseq pc, r9, r8, r4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 117488 <__cxa_atexit@plt+0x10b77c> │ │ │ │ - rscseq pc, r9, r0, lsr #9 │ │ │ │ + rscseq pc, r9, r0, lsl #9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 117678 <__cxa_atexit@plt+0x10b96c> │ │ │ │ ldr r7, [pc, #40] @ 117690 <__cxa_atexit@plt+0x10b984> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -274013,44 +274013,44 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 11768c <__cxa_atexit@plt+0x10b980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlabteq r9, r4, r8, r5 │ │ │ │ + smlatbeq r9, r4, r8, r5 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, r9, r4, asr r4 @ │ │ │ │ + rscseq pc, r9, r4, lsr r4 @ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 1176bc <__cxa_atexit@plt+0x10b9b0> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq pc, r9, r8, lsr #8 │ │ │ │ + rscseq pc, r9, r8, lsl #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117488 <__cxa_atexit@plt+0x10b77c> │ │ │ │ - rscseq pc, r9, ip, lsl r4 @ │ │ │ │ + ldrshteq pc, [r9], #60 @ 0x3c @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1172ec <__cxa_atexit@plt+0x10b5e0> │ │ │ │ - ldrshteq pc, [r9], #52 @ 0x34 @ │ │ │ │ + ldrsbteq pc, [r9], #52 @ 0x34 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 116ee8 <__cxa_atexit@plt+0x10b1dc> │ │ │ │ @@ -274080,33 +274080,33 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1177a4 <__cxa_atexit@plt+0x10ba98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr sl │ │ │ │ + tsteq r9, r4, lsl sl │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rscseq pc, r9, ip, ror r3 @ │ │ │ │ + rscseq pc, r9, ip, asr r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1177d4 <__cxa_atexit@plt+0x10bac8> │ │ │ │ ldr r2, [pc, #24] @ 1177dc <__cxa_atexit@plt+0x10bad0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #14 │ │ │ │ - rscseq pc, r9, r4, lsr #6 │ │ │ │ + tsteq r9, r8, lsl #14 │ │ │ │ + rscseq pc, r9, r4, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, r2 │ │ │ │ @@ -274149,20 +274149,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1178ac <__cxa_atexit@plt+0x10bba0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq pc, r9, ip, ror #4 │ │ │ │ - smlalseq pc, r9, r8, r2 @ │ │ │ │ - tsteq r9, r0, asr r9 │ │ │ │ + rscseq pc, r9, ip, asr #4 │ │ │ │ + rscseq pc, r9, r8, ror r2 @ │ │ │ │ + tsteq r9, r0, lsr r9 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rscseq pc, r9, ip, lsl r2 @ │ │ │ │ + ldrshteq pc, [r9], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 117914 <__cxa_atexit@plt+0x10bc08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -274177,17 +274177,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 117920 <__cxa_atexit@plt+0x10bc14> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e16e4 <__cxa_atexit@plt+0x8d59d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, lsl #12 │ │ │ │ + smlatteq r9, ip, r5, r5 │ │ │ │ rscseq sp, r5, r2, lsr #24 │ │ │ │ - ldrshteq pc, [r9], #24 @ │ │ │ │ + ldrsbteq pc, [r9], #24 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1179c0 <__cxa_atexit@plt+0x10bcb4> │ │ │ │ ldr r3, [pc, #136] @ 1179d0 <__cxa_atexit@plt+0x10bcc4> │ │ │ │ @@ -274225,16 +274225,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1179dc <__cxa_atexit@plt+0x10bcd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq pc, r9, ip, ror #2 │ │ │ │ - rscseq pc, r9, r0, asr #2 │ │ │ │ + rscseq pc, r9, ip, asr #2 │ │ │ │ + rscseq pc, r9, r0, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -274254,39 +274254,39 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsbteq pc, [r9], #0 @ │ │ │ │ + ldrhteq pc, [r9], #0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #12] @ 117a7c <__cxa_atexit@plt+0x10bd70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq pc, r9, r0, lsr #1 │ │ │ │ + rscseq pc, r9, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 117aac <__cxa_atexit@plt+0x10bda0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq pc, r9, r0, ror r0 @ │ │ │ │ + rscseq pc, r9, r0, asr r0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117ad0 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ @@ -274368,57 +274368,57 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #40] @ 117c30 <__cxa_atexit@plt+0x10bf24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0x010953bc │ │ │ │ - rscseq lr, r9, r8, lsr pc │ │ │ │ - rscseq lr, r9, r0, lsr pc │ │ │ │ - @ instruction: 0x01095498 │ │ │ │ - @ instruction: 0x010954bc │ │ │ │ + @ instruction: 0x0109539c │ │ │ │ + rscseq lr, r9, r8, lsl pc │ │ │ │ + rscseq lr, r9, r0, lsl pc │ │ │ │ + tsteq r9, r8, ror r4 │ │ │ │ + @ instruction: 0x0109549c │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r9, r8, ror #8 │ │ │ │ + tsteq r9, r8, asr #8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, r9, r8, ror #29 │ │ │ │ + rscseq lr, r9, r8, asr #29 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 117c64 <__cxa_atexit@plt+0x10bf58> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrhteq lr, [r9], #232 @ 0xe8 │ │ │ │ + smlalseq lr, r9, r8, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117ad0 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ - smlalseq lr, r9, r8, lr │ │ │ │ + rscseq lr, r9, r8, ror lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117ad0 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ - rscseq lr, r9, r8, ror lr │ │ │ │ + rscseq lr, r9, r8, asr lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 117ad0 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ - rscseq lr, r9, r0, ror #28 │ │ │ │ + rscseq lr, r9, r0, asr #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 117cf0 <__cxa_atexit@plt+0x10bfe4> │ │ │ │ ldr r7, [pc, #32] @ 117d00 <__cxa_atexit@plt+0x10bff4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -274427,34 +274427,34 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r9, ip, lsl lr │ │ │ │ + ldrshteq lr, [r9], #220 @ 0xdc │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 117d2c <__cxa_atexit@plt+0x10c020> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrshteq lr, [r9], #208 @ 0xd0 │ │ │ │ + ldrsbteq lr, [r9], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117ad0 <__cxa_atexit@plt+0x10bdc4> │ │ │ │ - rscseq lr, r9, ip, asr #27 │ │ │ │ + rscseq lr, r9, ip, lsr #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 117d90 <__cxa_atexit@plt+0x10c084> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274467,27 +274467,27 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 117da4 <__cxa_atexit@plt+0x10c098> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r9, r4, lsr #27 │ │ │ │ - rscseq lr, r9, r8, ror sp │ │ │ │ + rscseq lr, r9, r4, lsl #27 │ │ │ │ + rscseq lr, r9, r8, asr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 117dd0 <__cxa_atexit@plt+0x10c0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r9, ip, asr #26 │ │ │ │ + rscseq lr, r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117df4 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ @@ -274565,55 +274565,55 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #36] @ 117f40 <__cxa_atexit@plt+0x10c234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - swpeq r5, r4, [r9] │ │ │ │ - rscseq lr, r9, r4, lsr #24 │ │ │ │ - rscseq lr, r9, ip, lsl ip │ │ │ │ - tsteq r9, r0, rrx │ │ │ │ + tsteq r9, r4, ror r0 │ │ │ │ + rscseq lr, r9, r4, lsl #24 │ │ │ │ + ldrshteq lr, [r9], #188 @ 0xbc │ │ │ │ + tsteq r9, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, r0, lsr r0 │ │ │ │ + tsteq r9, r0, lsl r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrsbteq lr, [r9], #184 @ 0xb8 │ │ │ │ + ldrhteq lr, [r9], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 117f70 <__cxa_atexit@plt+0x10c264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r9, ip, lsr #23 │ │ │ │ + rscseq lr, r9, ip, lsl #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117df4 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ - rscseq lr, r9, ip, lsl #23 │ │ │ │ + rscseq lr, r9, ip, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117df4 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ - rscseq lr, r9, ip, ror #22 │ │ │ │ + rscseq lr, r9, ip, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 117df4 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ - rscseq lr, r9, r4, asr fp │ │ │ │ + rscseq lr, r9, r4, lsr fp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 118000 <__cxa_atexit@plt+0x10c2f4> │ │ │ │ cmp r7, #3 │ │ │ │ bne 118018 <__cxa_atexit@plt+0x10c30c> │ │ │ │ @@ -274629,37 +274629,37 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 11802c <__cxa_atexit@plt+0x10c320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr #30 │ │ │ │ + tsteq r9, r4, lsl #30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r4, asr pc │ │ │ │ - rscseq lr, r9, r8, ror #21 │ │ │ │ + tsteq r9, r4, lsr pc │ │ │ │ + rscseq lr, r9, r8, asr #21 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 118060 <__cxa_atexit@plt+0x10c354> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrhteq lr, [r9], #172 @ 0xac │ │ │ │ + smlalseq lr, r9, ip, sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 117df4 <__cxa_atexit@plt+0x10c0e8> │ │ │ │ - ldrhteq lr, [r9], #160 @ 0xa0 │ │ │ │ + smlalseq lr, r9, r0, sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 118140 <__cxa_atexit@plt+0x10c434> │ │ │ │ ldr r7, [pc, #196] @ 11816c <__cxa_atexit@plt+0x10c460> │ │ │ │ @@ -274711,18 +274711,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - ldrsbteq lr, [r9], #152 @ 0x98 │ │ │ │ - ldrshteq lr, [r9], #156 @ 0x9c │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ ldrhteq lr, [r9], #152 @ 0x98 │ │ │ │ + ldrsbteq lr, [r9], #156 @ 0x9c │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + smlalseq lr, r9, r8, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -274755,17 +274755,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 118224 <__cxa_atexit@plt+0x10c518> │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq lr, r9, r4, lsr #18 │ │ │ │ + rscseq lr, r9, r4, lsl #18 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rscseq lr, r9, ip, lsl #18 │ │ │ │ + rscseq lr, r9, ip, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -274785,16 +274785,16 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11829c <__cxa_atexit@plt+0x10c590> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rscseq lr, r9, ip, lsr #17 │ │ │ │ - rscseq lr, r9, ip, ror r8 │ │ │ │ + rscseq lr, r9, ip, lsl #17 │ │ │ │ + rscseq lr, r9, ip, asr r8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1182e0 <__cxa_atexit@plt+0x10c5d4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274807,27 +274807,27 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1182f4 <__cxa_atexit@plt+0x10c5e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r9, r4, ror #16 │ │ │ │ - rscseq lr, r9, r8, lsr #16 │ │ │ │ + rscseq lr, r9, r4, asr #16 │ │ │ │ + rscseq lr, r9, r8, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 118320 <__cxa_atexit@plt+0x10c614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrshteq lr, [r9], #124 @ 0x7c │ │ │ │ + ldrsbteq lr, [r9], #124 @ 0x7c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118344 <__cxa_atexit@plt+0x10c638> │ │ │ │ @@ -274905,55 +274905,55 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #36] @ 118490 <__cxa_atexit@plt+0x10c784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r9, r4, asr #22 │ │ │ │ - ldrsbteq lr, [r9], #100 @ 0x64 │ │ │ │ - rscseq lr, r9, ip, asr #13 │ │ │ │ - tsteq r9, r4, lsl fp │ │ │ │ + tsteq r9, r4, lsr #22 │ │ │ │ + ldrhteq lr, [r9], #100 @ 0x64 │ │ │ │ + rscseq lr, r9, ip, lsr #13 │ │ │ │ + strdeq r4, [r9, -r4] │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r4, [r9, -ip] │ │ │ │ + @ instruction: 0x01094abc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq lr, r9, r8, lsl #13 │ │ │ │ + rscseq lr, r9, r8, ror #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1184c0 <__cxa_atexit@plt+0x10c7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r9, ip, asr r6 │ │ │ │ + rscseq lr, r9, ip, lsr r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118344 <__cxa_atexit@plt+0x10c638> │ │ │ │ - rscseq lr, r9, ip, lsr r6 │ │ │ │ + rscseq lr, r9, ip, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118344 <__cxa_atexit@plt+0x10c638> │ │ │ │ - rscseq lr, r9, ip, lsl r6 │ │ │ │ + ldrshteq lr, [r9], #92 @ 0x5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 118344 <__cxa_atexit@plt+0x10c638> │ │ │ │ - rscseq lr, r9, r4, lsl #12 │ │ │ │ + rscseq lr, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 118550 <__cxa_atexit@plt+0x10c844> │ │ │ │ cmp r7, #3 │ │ │ │ bne 118568 <__cxa_atexit@plt+0x10c85c> │ │ │ │ @@ -274969,37 +274969,37 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 11857c <__cxa_atexit@plt+0x10c870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r9, -r8] │ │ │ │ + @ instruction: 0x010949b8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r0, lsl #20 │ │ │ │ - smlalseq lr, r9, r8, r5 │ │ │ │ + smlatteq r9, r0, r9, r4 │ │ │ │ + rscseq lr, r9, r8, ror r5 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 1185b0 <__cxa_atexit@plt+0x10c8a4> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, ip, ror #10 │ │ │ │ + rscseq lr, r9, ip, asr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118344 <__cxa_atexit@plt+0x10c638> │ │ │ │ - rscseq lr, r9, r0, ror r5 │ │ │ │ + rscseq lr, r9, r0, asr r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 118690 <__cxa_atexit@plt+0x10c984> │ │ │ │ ldr r7, [pc, #196] @ 1186bc <__cxa_atexit@plt+0x10c9b0> │ │ │ │ @@ -275051,18 +275051,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - smlalseq lr, r9, r8, r4 │ │ │ │ - ldrhteq lr, [r9], #76 @ 0x4c │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ rscseq lr, r9, r8, ror r4 │ │ │ │ + smlalseq lr, r9, ip, r4 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + rscseq lr, r9, r8, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -275095,17 +275095,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 118774 <__cxa_atexit@plt+0x10ca68> │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq lr, r9, r4, ror #7 │ │ │ │ + rscseq lr, r9, r4, asr #7 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rscseq lr, r9, ip, asr #7 │ │ │ │ + rscseq lr, r9, ip, lsr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -275125,16 +275125,16 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1187ec <__cxa_atexit@plt+0x10cae0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rscseq lr, r9, ip, ror #6 │ │ │ │ - rscseq lr, r9, ip, lsr #6 │ │ │ │ + rscseq lr, r9, ip, asr #6 │ │ │ │ + rscseq lr, r9, ip, lsl #6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 118830 <__cxa_atexit@plt+0x10cb24> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -275147,27 +275147,27 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 118844 <__cxa_atexit@plt+0x10cb38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq lr, r9, r4, lsr #6 │ │ │ │ - ldrsbteq lr, [r9], #40 @ 0x28 │ │ │ │ + rscseq lr, r9, r4, lsl #6 │ │ │ │ + ldrhteq lr, [r9], #40 @ 0x28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 118870 <__cxa_atexit@plt+0x10cb64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r9, ip, lsr #5 │ │ │ │ + rscseq lr, r9, ip, lsl #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118894 <__cxa_atexit@plt+0x10cb88> │ │ │ │ @@ -275243,57 +275243,57 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #36] @ 1189e0 <__cxa_atexit@plt+0x10ccd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r4, lsl #3 │ │ │ │ - rscseq lr, r9, ip, ror r1 │ │ │ │ + rscseq lr, r9, r4, ror #2 │ │ │ │ + rscseq lr, r9, ip, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - strdeq r4, [r9, -r4] │ │ │ │ - smlabteq r9, r4, r5, r4 │ │ │ │ + ldrdeq r4, [r9, -r4] │ │ │ │ + smlatbeq r9, r4, r5, r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlabbeq r9, ip, r5, r4 │ │ │ │ + tsteq r9, ip, ror #10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq lr, r9, r8, lsr r1 │ │ │ │ + rscseq lr, r9, r8, lsl r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 118a10 <__cxa_atexit@plt+0x10cd04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r9, ip, lsl #2 │ │ │ │ + rscseq lr, r9, ip, ror #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118894 <__cxa_atexit@plt+0x10cb88> │ │ │ │ - rscseq lr, r9, ip, ror #1 │ │ │ │ + rscseq lr, r9, ip, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118894 <__cxa_atexit@plt+0x10cb88> │ │ │ │ - rscseq lr, r9, ip, asr #1 │ │ │ │ + rscseq lr, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 118894 <__cxa_atexit@plt+0x10cb88> │ │ │ │ - ldrhteq lr, [r9], #4 │ │ │ │ + smlalseq lr, r9, r4, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 118aa0 <__cxa_atexit@plt+0x10cd94> │ │ │ │ cmp r7, #3 │ │ │ │ bne 118ab8 <__cxa_atexit@plt+0x10cdac> │ │ │ │ @@ -275309,37 +275309,37 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 118acc <__cxa_atexit@plt+0x10cdc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r9, r8, r4, r4 │ │ │ │ + tsteq r9, r8, ror #8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x010944b0 │ │ │ │ - rscseq lr, r9, r8, asr #32 │ │ │ │ + @ instruction: 0x01094490 │ │ │ │ + rscseq lr, r9, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 118b00 <__cxa_atexit@plt+0x10cdf4> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq lr, r9, ip, lsl r0 │ │ │ │ + ldrshteq sp, [r9], #252 @ 0xfc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118894 <__cxa_atexit@plt+0x10cb88> │ │ │ │ - rscseq lr, r9, r0, lsr r0 │ │ │ │ + rscseq lr, r9, r0, lsl r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 118be0 <__cxa_atexit@plt+0x10ced4> │ │ │ │ ldr r7, [pc, #196] @ 118c0c <__cxa_atexit@plt+0x10cf00> │ │ │ │ @@ -275391,18 +275391,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rscseq sp, r9, r8, asr pc │ │ │ │ - rscseq sp, r9, ip, ror pc │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ rscseq sp, r9, r8, lsr pc │ │ │ │ + rscseq sp, r9, ip, asr pc │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + rscseq sp, r9, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -275435,17 +275435,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 118cc4 <__cxa_atexit@plt+0x10cfb8> │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sp, r9, r4, lsr #29 │ │ │ │ + rscseq sp, r9, r4, lsl #29 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rscseq sp, r9, ip, lsl #29 │ │ │ │ + rscseq sp, r9, ip, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -275465,16 +275465,16 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 118d3c <__cxa_atexit@plt+0x10d030> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rscseq sp, r9, ip, lsr #28 │ │ │ │ - ldrsbteq sp, [r9], #220 @ 0xdc │ │ │ │ + rscseq sp, r9, ip, lsl #28 │ │ │ │ + ldrhteq sp, [r9], #220 @ 0xdc │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 118d80 <__cxa_atexit@plt+0x10d074> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -275487,27 +275487,27 @@ │ │ │ │ str r2, [r5, #-12]! │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 118d94 <__cxa_atexit@plt+0x10d088> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sp, r9, r4, ror #27 │ │ │ │ - rscseq sp, r9, r8, lsl #27 │ │ │ │ + rscseq sp, r9, r4, asr #27 │ │ │ │ + rscseq sp, r9, r8, ror #26 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 118dc0 <__cxa_atexit@plt+0x10d0b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq sp, r9, ip, asr sp │ │ │ │ + rscseq sp, r9, ip, lsr sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118de4 <__cxa_atexit@plt+0x10d0d8> │ │ │ │ @@ -275583,57 +275583,57 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #36] @ 118f30 <__cxa_atexit@plt+0x10d224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, lsr ip │ │ │ │ - rscseq sp, r9, ip, lsr #24 │ │ │ │ + rscseq sp, r9, r4, lsl ip │ │ │ │ + rscseq sp, r9, ip, lsl #24 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - smlatbeq r9, r4, r0, r4 │ │ │ │ - tsteq r9, r0, ror r0 │ │ │ │ + smlabbeq r9, r4, r0, r4 │ │ │ │ + qaddeq r4, r0, r9 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - tsteq r9, r0, asr #32 │ │ │ │ + tsteq r9, r0, lsr #32 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq sp, r9, r8, ror #23 │ │ │ │ + rscseq sp, r9, r8, asr #23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 118f60 <__cxa_atexit@plt+0x10d254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq sp, [r9], #188 @ 0xbc │ │ │ │ + smlalseq sp, r9, ip, fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118de4 <__cxa_atexit@plt+0x10d0d8> │ │ │ │ - smlalseq sp, r9, ip, fp │ │ │ │ + rscseq sp, r9, ip, ror fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118de4 <__cxa_atexit@plt+0x10d0d8> │ │ │ │ - rscseq sp, r9, ip, ror fp │ │ │ │ + rscseq sp, r9, ip, asr fp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 118de4 <__cxa_atexit@plt+0x10d0d8> │ │ │ │ - rscseq sp, r9, r4, ror #22 │ │ │ │ + rscseq sp, r9, r4, asr #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 118ff0 <__cxa_atexit@plt+0x10d2e4> │ │ │ │ cmp r7, #3 │ │ │ │ bne 119008 <__cxa_atexit@plt+0x10d2fc> │ │ │ │ @@ -275649,37 +275649,37 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 11901c <__cxa_atexit@plt+0x10d310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, lsr pc │ │ │ │ + tsteq r9, r4, lsl pc │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r9, r4, ror #30 │ │ │ │ - ldrshteq sp, [r9], #168 @ 0xa8 │ │ │ │ + tsteq r9, r4, asr #30 │ │ │ │ + ldrsbteq sp, [r9], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 119050 <__cxa_atexit@plt+0x10d344> │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, ip, asr #21 │ │ │ │ + rscseq sp, r9, ip, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 118de4 <__cxa_atexit@plt+0x10d0d8> │ │ │ │ - ldrshteq sp, [r9], #160 @ 0xa0 │ │ │ │ + ldrsbteq sp, [r9], #160 @ 0xa0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 119130 <__cxa_atexit@plt+0x10d424> │ │ │ │ ldr r7, [pc, #196] @ 11915c <__cxa_atexit@plt+0x10d450> │ │ │ │ @@ -275731,18 +275731,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rscseq sp, r9, r8, lsl sl │ │ │ │ - rscseq sp, r9, ip, lsr sl │ │ │ │ - @ instruction: 0xfffffca4 │ │ │ │ ldrshteq sp, [r9], #152 @ 0x98 │ │ │ │ + rscseq sp, r9, ip, lsl sl │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + ldrsbteq sp, [r9], #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ @@ -275775,17 +275775,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 119214 <__cxa_atexit@plt+0x10d508> │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sp, r9, r4, ror #18 │ │ │ │ + rscseq sp, r9, r4, asr #18 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rscseq sp, r9, ip, asr #18 │ │ │ │ + rscseq sp, r9, ip, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r2, #8]! │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -275805,16 +275805,16 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11928c <__cxa_atexit@plt+0x10d580> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rscseq sp, r9, ip, ror #17 │ │ │ │ - rscseq sp, r9, ip, lsl #17 │ │ │ │ + rscseq sp, r9, ip, asr #17 │ │ │ │ + rscseq sp, r9, ip, ror #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 119330 <__cxa_atexit@plt+0x10d624> │ │ │ │ ldr r3, [pc, #140] @ 119340 <__cxa_atexit@plt+0x10d634> │ │ │ │ @@ -275853,16 +275853,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11934c <__cxa_atexit@plt+0x10d640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq sp, r9, r4, asr #16 │ │ │ │ - ldrsbteq sp, [r9], #112 @ 0x70 │ │ │ │ + rscseq sp, r9, r4, lsr #16 │ │ │ │ + ldrhteq sp, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -275883,39 +275883,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, r9, ip, asr r7 │ │ │ │ + rscseq sp, r9, ip, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r7, [pc, #12] @ 1193f0 <__cxa_atexit@plt+0x10d6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r9, ip, lsr #14 │ │ │ │ + rscseq sp, r9, ip, lsl #14 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 119420 <__cxa_atexit@plt+0x10d714> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrshteq sp, [r9], #108 @ 0x6c │ │ │ │ + ldrsbteq sp, [r9], #108 @ 0x6c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119444 <__cxa_atexit@plt+0x10d738> │ │ │ │ @@ -275987,56 +275987,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, ror #11 │ │ │ │ - ldrsbteq sp, [r9], #92 @ 0x5c │ │ │ │ + rscseq sp, r9, r4, asr #11 │ │ │ │ + ldrhteq sp, [r9], #92 @ 0x5c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r9, r8, asr #20 │ │ │ │ + tsteq r9, r8, lsr #20 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq sp, r9, r0, lsr #11 │ │ │ │ + rscseq sp, r9, r0, lsl #11 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1195ac <__cxa_atexit@plt+0x10d8a0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq sp, r9, r0, ror r5 │ │ │ │ + rscseq sp, r9, r0, asr r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119444 <__cxa_atexit@plt+0x10d738> │ │ │ │ - rscseq sp, r9, r0, asr r5 │ │ │ │ + rscseq sp, r9, r0, lsr r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119444 <__cxa_atexit@plt+0x10d738> │ │ │ │ - rscseq sp, r9, r0, lsr r5 │ │ │ │ + rscseq sp, r9, r0, lsl r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 119444 <__cxa_atexit@plt+0x10d738> │ │ │ │ - rscseq sp, r9, r8, lsl r5 │ │ │ │ + ldrshteq sp, [r9], #72 @ 0x48 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 11963c <__cxa_atexit@plt+0x10d930> │ │ │ │ cmp r7, #3 │ │ │ │ ldrne r7, [r5, #12] │ │ │ │ @@ -276048,34 +276048,34 @@ │ │ │ │ ldr r7, [pc, #16] @ 119654 <__cxa_atexit@plt+0x10d948> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r9, r8, asr #9 │ │ │ │ + rscseq sp, r9, r8, lsr #9 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 119680 <__cxa_atexit@plt+0x10d974> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlalseq sp, r9, ip, r4 │ │ │ │ + rscseq sp, r9, ip, ror r4 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119444 <__cxa_atexit@plt+0x10d738> │ │ │ │ - rscseq sp, r9, r8, ror r4 │ │ │ │ + rscseq sp, r9, r8, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 119744 <__cxa_atexit@plt+0x10da38> │ │ │ │ ldr r3, [pc, #140] @ 119754 <__cxa_atexit@plt+0x10da48> │ │ │ │ @@ -276114,16 +276114,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 119760 <__cxa_atexit@plt+0x10da54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq sp, r9, r8, lsr r4 │ │ │ │ - ldrhteq sp, [r9], #60 @ 0x3c │ │ │ │ + rscseq sp, r9, r8, lsl r4 │ │ │ │ + smlalseq sp, r9, ip, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -276144,39 +276144,39 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, r9, r8, asr #6 │ │ │ │ + rscseq sp, r9, r8, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r7, [pc, #12] @ 119804 <__cxa_atexit@plt+0x10daf8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rscseq sp, r9, r8, lsl r3 │ │ │ │ + ldrshteq sp, [r9], #40 @ 0x28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 119834 <__cxa_atexit@plt+0x10db28> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq sp, r9, r8, ror #5 │ │ │ │ + rscseq sp, r9, r8, asr #5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119858 <__cxa_atexit@plt+0x10db4c> │ │ │ │ @@ -276248,56 +276248,56 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sp, [r9], #16 │ │ │ │ - rscseq sp, r9, r8, asr #3 │ │ │ │ + ldrhteq sp, [r9], #16 │ │ │ │ + rscseq sp, r9, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r9, r4, lsr r6 │ │ │ │ + tsteq r9, r4, lsl r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq sp, r9, ip, lsl #3 │ │ │ │ + rscseq sp, r9, ip, ror #2 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1199c0 <__cxa_atexit@plt+0x10dcb4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq sp, r9, ip, asr r1 │ │ │ │ + rscseq sp, r9, ip, lsr r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119858 <__cxa_atexit@plt+0x10db4c> │ │ │ │ - rscseq sp, r9, ip, lsr r1 │ │ │ │ + rscseq sp, r9, ip, lsl r1 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119858 <__cxa_atexit@plt+0x10db4c> │ │ │ │ - rscseq sp, r9, ip, lsl r1 │ │ │ │ + ldrshteq sp, [r9], #12 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 119858 <__cxa_atexit@plt+0x10db4c> │ │ │ │ - rscseq sp, r9, r4, lsl #2 │ │ │ │ + rscseq sp, r9, r4, ror #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 119a50 <__cxa_atexit@plt+0x10dd44> │ │ │ │ cmp r7, #3 │ │ │ │ ldrne r7, [r5, #28] │ │ │ │ @@ -276309,90 +276309,90 @@ │ │ │ │ ldr r7, [pc, #16] @ 119a68 <__cxa_atexit@plt+0x10dd5c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrhteq sp, [r9], #4 │ │ │ │ + smlalseq sp, r9, r4, r0 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 119a94 <__cxa_atexit@plt+0x10dd88> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r9, r8, lsl #1 │ │ │ │ + rscseq sp, r9, r8, rrx │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 119858 <__cxa_atexit@plt+0x10db4c> │ │ │ │ - rscseq sp, r9, r4, asr #1 │ │ │ │ + rscseq sp, r9, r4, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1196b4 <__cxa_atexit@plt+0x10d9a8> │ │ │ │ - smlalseq sp, r9, ip, r0 │ │ │ │ + rscseq sp, r9, ip, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1192a0 <__cxa_atexit@plt+0x10d594> │ │ │ │ - rscseq sp, r9, r4, asr r0 │ │ │ │ + rscseq sp, r9, r4, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1185e4 <__cxa_atexit@plt+0x10c8d8> │ │ │ │ - rscseq sp, r9, r4, asr #32 │ │ │ │ + rscseq sp, r9, r4, lsr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 118b34 <__cxa_atexit@plt+0x10ce28> │ │ │ │ - rscseq sp, r9, r4, lsr r0 │ │ │ │ + rscseq sp, r9, r4, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 119084 <__cxa_atexit@plt+0x10d378> │ │ │ │ - rscseq ip, r9, r4, ror #31 │ │ │ │ + rscseq ip, r9, r4, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 118094 <__cxa_atexit@plt+0x10c388> │ │ │ │ - ldrhteq ip, [r9], #244 @ 0xf4 │ │ │ │ + smlalseq ip, r9, r4, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 117934 <__cxa_atexit@plt+0x10bc28> │ │ │ │ - rscseq ip, r9, r0, lsl #31 │ │ │ │ + rscseq ip, r9, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 119c38 <__cxa_atexit@plt+0x10df2c> │ │ │ │ ldr r2, [pc, #196] @ 119c80 <__cxa_atexit@plt+0x10df74> │ │ │ │ @@ -276442,19 +276442,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 119c88 <__cxa_atexit@plt+0x10df7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, lsr r3 │ │ │ │ + tsteq r9, r0, lsl r3 │ │ │ │ @ instruction: 0xffffdbcc │ │ │ │ - smlalseq ip, r9, r4, lr │ │ │ │ - rscseq ip, r9, r0, asr #29 │ │ │ │ - smlabbeq r9, r0, r5, r3 │ │ │ │ + rscseq ip, r9, r4, ror lr │ │ │ │ + rscseq ip, r9, r0, lsr #29 │ │ │ │ + tsteq r9, r0, ror #10 │ │ │ │ @ instruction: 0xffffdae8 │ │ │ │ @ instruction: 0xffffdacc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ @@ -276516,32 +276516,32 @@ │ │ │ │ mov r7, #104 @ 0x68 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #40] @ 119dc8 <__cxa_atexit@plt+0x10e0bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - smlabbeq r9, r0, r4, r3 │ │ │ │ + tsteq r9, r0, ror #8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - ldrshteq ip, [r9], #220 @ 0xdc │ │ │ │ + ldrsbteq ip, [r9], #220 @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 119dec <__cxa_atexit@plt+0x10e0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, asr r2 │ │ │ │ + tsteq r9, r4, lsr r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119e20 <__cxa_atexit@plt+0x10e114> │ │ │ │ ldr r3, [pc, #32] @ 119e30 <__cxa_atexit@plt+0x10e124> │ │ │ │ @@ -276551,15 +276551,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 119e34 <__cxa_atexit@plt+0x10e128> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r9, r8, ror r3 │ │ │ │ + rscseq sp, r9, r8, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 119eb0 <__cxa_atexit@plt+0x10e1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -276583,15 +276583,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq r9, r4, r2, r3 │ │ │ │ + smlabbeq r9, r4, r2, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119ef8 <__cxa_atexit@plt+0x10e1ec> │ │ │ │ @@ -276603,15 +276603,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, asr #4 │ │ │ │ + tsteq r9, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119f38 <__cxa_atexit@plt+0x10e22c> │ │ │ │ ldr r5, [pc, #32] @ 119f48 <__cxa_atexit@plt+0x10e23c> │ │ │ │ @@ -276621,15 +276621,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 119f4c <__cxa_atexit@plt+0x10e240> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r9, r8, ror #4 │ │ │ │ + rscseq sp, r9, r8, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 119f84 <__cxa_atexit@plt+0x10e278> │ │ │ │ @@ -276638,15 +276638,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr r1 │ │ │ │ + tsteq r9, r4, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 119fc4 <__cxa_atexit@plt+0x10e2b8> │ │ │ │ ldr r3, [pc, #32] @ 119fd4 <__cxa_atexit@plt+0x10e2c8> │ │ │ │ @@ -276656,15 +276656,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 119fd8 <__cxa_atexit@plt+0x10e2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r9, r0, ror #3 │ │ │ │ + rscseq sp, r9, r0, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11a000 <__cxa_atexit@plt+0x10e2f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -276686,15 +276686,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip │ │ │ │ + smlatteq r9, ip, pc, r2 @ │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a084 <__cxa_atexit@plt+0x10e378> │ │ │ │ ldr r3, [pc, #32] @ 11a094 <__cxa_atexit@plt+0x10e388> │ │ │ │ @@ -276704,15 +276704,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a098 <__cxa_atexit@plt+0x10e38c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r9, r4, lsr #2 │ │ │ │ + rscseq sp, r9, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a0d8 <__cxa_atexit@plt+0x10e3cc> │ │ │ │ @@ -276723,15 +276723,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, ip, ror pc │ │ │ │ + tsteq r9, ip, asr pc │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a118 <__cxa_atexit@plt+0x10e40c> │ │ │ │ ldr r3, [pc, #32] @ 11a128 <__cxa_atexit@plt+0x10e41c> │ │ │ │ @@ -276741,15 +276741,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a12c <__cxa_atexit@plt+0x10e420> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq sp, r9, r4, r0 │ │ │ │ + rscseq sp, r9, r4, ror r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a16c <__cxa_atexit@plt+0x10e460> │ │ │ │ @@ -276760,15 +276760,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, ip, lr, r2 │ │ │ │ + smlabteq r9, ip, lr, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a1ac <__cxa_atexit@plt+0x10e4a0> │ │ │ │ ldr r3, [pc, #32] @ 11a1bc <__cxa_atexit@plt+0x10e4b0> │ │ │ │ @@ -276778,15 +276778,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a1c0 <__cxa_atexit@plt+0x10e4b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r9, r4 │ │ │ │ + rscseq ip, r9, r4, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 11a1e8 <__cxa_atexit@plt+0x10e4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -276808,15 +276808,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, lsr lr │ │ │ │ + tsteq r9, r4, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a26c <__cxa_atexit@plt+0x10e560> │ │ │ │ ldr r5, [pc, #32] @ 11a27c <__cxa_atexit@plt+0x10e570> │ │ │ │ @@ -276826,15 +276826,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a280 <__cxa_atexit@plt+0x10e574> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r9, r8, asr #30 │ │ │ │ + rscseq ip, r9, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a2b8 <__cxa_atexit@plt+0x10e5ac> │ │ │ │ @@ -276843,15 +276843,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r0, lsl lr │ │ │ │ + strdeq r2, [r9, -r0] │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a2fc <__cxa_atexit@plt+0x10e5f0> │ │ │ │ strb r9, [r5, #-4] │ │ │ │ @@ -276863,15 +276863,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11a314 <__cxa_atexit@plt+0x10e608> │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrhteq ip, [r9], #232 @ 0xe8 │ │ │ │ + smlalseq ip, r9, r8, lr │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a354 <__cxa_atexit@plt+0x10e648> │ │ │ │ @@ -276882,15 +276882,15 @@ │ │ │ │ ldrb r7, [r5, #-4] │ │ │ │ strb r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r9, r0, sp, r2 │ │ │ │ + tsteq r9, r0, ror #26 │ │ │ │ andeq r0, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11a39c <__cxa_atexit@plt+0x10e690> │ │ │ │ strb sl, [r5, #-4] │ │ │ │ @@ -276904,15 +276904,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11a3b8 <__cxa_atexit@plt+0x10e6ac> │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ and sl, sl, #255 @ 0xff │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq ip, r9, r8, lsl lr │ │ │ │ + ldrshteq ip, [r9], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a400 <__cxa_atexit@plt+0x10e6f4> │ │ │ │ @@ -276925,15 +276925,15 @@ │ │ │ │ strb r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ strb r2, [r3, #13] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r0, ip, r2 │ │ │ │ + smlabteq r9, r0, ip, r2 │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ ldrb r1, [r5, #4] │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cmp r5, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ bcc 11a448 <__cxa_atexit@plt+0x10e73c> │ │ │ │ strb r1, [r5, #12] │ │ │ │ @@ -276946,15 +276946,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ stmib r5, {r1, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a460 <__cxa_atexit@plt+0x10e754> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq ip, r9, r4, ror sp │ │ │ │ + rscseq ip, r9, r4, asr sp │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -276974,15 +276974,15 @@ │ │ │ │ str r8, [r7, #-12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r7, {r1, r2, r3} │ │ │ │ ldr r7, [pc, #8] @ 11a4d0 <__cxa_atexit@plt+0x10e7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r9, r4, lsl #26 │ │ │ │ + rscseq ip, r9, r4, ror #25 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a520 <__cxa_atexit@plt+0x10e814> │ │ │ │ @@ -276997,28 +276997,28 @@ │ │ │ │ sub r7, r6, #5 │ │ │ │ strb r1, [r3, #12] │ │ │ │ strb r2, [r3, #14] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, ip, fp, r2 │ │ │ │ + smlatbeq r9, ip, fp, r2 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11a54c <__cxa_atexit@plt+0x10e840> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 11a55c <__cxa_atexit@plt+0x10e850> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a560 <__cxa_atexit@plt+0x10e854> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq ip, r9, r8, ror ip │ │ │ │ + rscseq ip, r9, r8, asr ip │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -277031,15 +277031,15 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ str r8, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11a5b4 <__cxa_atexit@plt+0x10e8a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r9, r4, lsr #24 │ │ │ │ + rscseq ip, r9, r4, lsl #24 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a5fc <__cxa_atexit@plt+0x10e8f0> │ │ │ │ @@ -277052,15 +277052,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01092b94 │ │ │ │ + tsteq r9, r4, ror fp │ │ │ │ ldrhteq sl, [r5], #255 @ 0xff │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldrsbteq sl, [r5], #249 @ 0xf9 │ │ │ │ @@ -277181,16 +277181,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq ip, r9, ip, ror #19 │ │ │ │ - smlatteq r9, ip, r9, r2 │ │ │ │ + rscseq ip, r9, ip, asr #19 │ │ │ │ + smlabteq r9, ip, r9, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ @@ -277220,15 +277220,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r4, lsr #18 │ │ │ │ + tsteq r9, r4, lsl #18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11a8f0 <__cxa_atexit@plt+0x10ebe4> │ │ │ │ @@ -277241,15 +277241,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010928b8 │ │ │ │ + @ instruction: 0x01092898 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11a938 <__cxa_atexit@plt+0x10ec2c> │ │ │ │ ldr r2, [pc, #36] @ 11a940 <__cxa_atexit@plt+0x10ec34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -277258,15 +277258,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 11a950 <__cxa_atexit@plt+0x10ec44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r2, [r9, -r0] │ │ │ │ + @ instruction: 0x010925b0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277310,18 +277310,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, asr #10 │ │ │ │ + tsteq r9, r8, lsr #10 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r9, r8, lsr r5 │ │ │ │ - tsteq r9, ip, lsl #12 │ │ │ │ + tsteq r9, r8, lsl r5 │ │ │ │ + smlatteq r9, ip, r5, r2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11aa58 <__cxa_atexit@plt+0x10ed4c> │ │ │ │ ldr r2, [pc, #36] @ 11aa60 <__cxa_atexit@plt+0x10ed54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -277330,15 +277330,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 11aa70 <__cxa_atexit@plt+0x10ed64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010924b0 │ │ │ │ + @ instruction: 0x01092490 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277382,18 +277382,18 @@ │ │ │ │ str lr, [lr, #32] │ │ │ │ str r2, [lr, #16] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsr #8 │ │ │ │ + tsteq r9, r8, lsl #8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r9, r8, lsl r4 │ │ │ │ - smlatteq r9, ip, r4, r2 │ │ │ │ + strdeq r2, [r9, -r8] │ │ │ │ + smlabteq r9, ip, r4, r2 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11abb0 <__cxa_atexit@plt+0x10eea4> │ │ │ │ @@ -277421,15 +277421,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 11abc0 <__cxa_atexit@plt+0x10eeb4> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r4, ror r3 │ │ │ │ + tsteq r9, r4, asr r3 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11ac84 <__cxa_atexit@plt+0x10ef78> │ │ │ │ @@ -277473,16 +277473,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11aca0 <__cxa_atexit@plt+0x10ef94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - smlabbeq r9, ip, r2, r2 │ │ │ │ - rscseq ip, r9, r8, asr #10 │ │ │ │ + tsteq r9, ip, ror #4 │ │ │ │ + rscseq ip, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, #1 │ │ │ │ blt 11acf8 <__cxa_atexit@plt+0x10efec> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -277504,15 +277504,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11ad18 <__cxa_atexit@plt+0x10f00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r2, [r9, -r4] │ │ │ │ + ldrdeq r2, [r9, -r4] │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11add0 <__cxa_atexit@plt+0x10f0c4> │ │ │ │ @@ -277553,17 +277553,17 @@ │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r6, #31 │ │ │ │ mov r6, r3 │ │ │ │ b 11a950 <__cxa_atexit@plt+0x10ec44> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r9, r8, r1, r2 │ │ │ │ + smlabbeq r9, r8, r1, r2 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - tsteq r9, r4, lsl r2 │ │ │ │ + strdeq r2, [r9, -r4] │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11ae28 <__cxa_atexit@plt+0x10f11c> │ │ │ │ @@ -277575,15 +277575,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 11ae44 <__cxa_atexit@plt+0x10f138> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r9, r0, r0, r2 │ │ │ │ + smlabteq r9, r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r8, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ sub r4, r5, #24 │ │ │ │ cmp r4, fp │ │ │ │ bcc 11afc8 <__cxa_atexit@plt+0x10f2bc> │ │ │ │ @@ -277689,19 +277689,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r9, r4, pc, r1 @ │ │ │ │ + smlatbeq r9, r4, pc, r1 @ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - tsteq r9, r4, ror pc │ │ │ │ - tsteq r9, r8, asr #32 │ │ │ │ + tsteq r9, r4, asr pc │ │ │ │ + tsteq r9, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -277734,16 +277734,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 11b0b8 <__cxa_atexit@plt+0x10f3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x01091f9c │ │ │ │ - @ instruction: 0x01091eb8 │ │ │ │ + tsteq r9, ip, ror pc │ │ │ │ + @ instruction: 0x01091e98 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp r7, fp │ │ │ │ bcc 11b138 <__cxa_atexit@plt+0x10f42c> │ │ │ │ @@ -277774,15 +277774,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11b150 <__cxa_atexit@plt+0x10f444> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq ip, r9, r0, ror r1 │ │ │ │ + rscseq ip, r9, r0, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ @@ -277986,15 +277986,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 11b4a0 <__cxa_atexit@plt+0x10f794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #20 │ │ │ │ + tsteq r9, r0, asr #20 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11b504 <__cxa_atexit@plt+0x10f7f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -278018,16 +278018,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ - tsteq r9, r8, ror #22 │ │ │ │ + strdeq r1, [r9, -r8] │ │ │ │ + tsteq r9, r8, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11b5e8 <__cxa_atexit@plt+0x10f8dc> │ │ │ │ @@ -278079,19 +278079,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrsbteq fp, [r9], #200 @ 0xc8 │ │ │ │ + ldrhteq fp, [r9], #200 @ 0xc8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq fp, r9, ip, lsr ip │ │ │ │ - rscseq fp, r9, r4, asr #25 │ │ │ │ - rscseq fp, r9, ip, ror #25 │ │ │ │ + rscseq fp, r9, ip, lsl ip │ │ │ │ + rscseq fp, r9, r4, lsr #25 │ │ │ │ + rscseq fp, r9, ip, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -278125,18 +278125,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r9, r4, lsl #24 │ │ │ │ + rscseq fp, r9, r4, ror #23 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - rscseq fp, r9, ip, asr fp │ │ │ │ - rscseq fp, r9, r8, lsl ip │ │ │ │ + rscseq fp, r9, ip, lsr fp │ │ │ │ + ldrshteq fp, [r9], #184 @ 0xb8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 11b720 <__cxa_atexit@plt+0x10fa14> │ │ │ │ ldr r3, [pc, #64] @ 11b738 <__cxa_atexit@plt+0x10fa2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -278152,16 +278152,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11b73c <__cxa_atexit@plt+0x10fa30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01091a94 │ │ │ │ - rscseq fp, r9, ip, lsl #23 │ │ │ │ + tsteq r9, r4, ror sl │ │ │ │ + rscseq fp, r9, ip, ror #22 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -278183,16 +278183,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11b7b8 <__cxa_atexit@plt+0x10faac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r8, lsl sl │ │ │ │ - rscseq fp, r9, r0, lsl fp │ │ │ │ + strdeq r1, [r9, -r8] │ │ │ │ + ldrshteq fp, [r9], #160 @ 0xa0 │ │ │ │ rscseq sl, r5, r8, ror r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -278230,16 +278230,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq fp, r9, r4, ror sl │ │ │ │ - strdeq r1, [r9, -r8] │ │ │ │ + rscseq fp, r9, r4, asr sl │ │ │ │ + ldrdeq r1, [r9, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11b8bc <__cxa_atexit@plt+0x10fbb0> │ │ │ │ @@ -278252,15 +278252,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, ror r8 │ │ │ │ + tsteq r9, r4, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11b910 <__cxa_atexit@plt+0x10fc04> │ │ │ │ ldr r3, [pc, #52] @ 11b920 <__cxa_atexit@plt+0x10fc14> │ │ │ │ @@ -278275,15 +278275,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11b924 <__cxa_atexit@plt+0x10fc18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq fp, r9, ip, lsr #19 │ │ │ │ + rscseq fp, r9, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -278319,16 +278319,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq fp, r9, r8, lsl r9 │ │ │ │ - tsteq r9, r0, ror #12 │ │ │ │ + ldrshteq fp, [r9], #136 @ 0x88 │ │ │ │ + tsteq r9, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11ba14 <__cxa_atexit@plt+0x10fd08> │ │ │ │ @@ -278338,16 +278338,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r0, r5, r1 │ │ │ │ - rscseq fp, r9, r8, lsr #17 │ │ │ │ + smlabteq r9, r0, r5, r1 │ │ │ │ + rscseq fp, r9, r8, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11ba68 <__cxa_atexit@plt+0x10fd5c> │ │ │ │ ldr r7, [pc, #48] @ 11ba78 <__cxa_atexit@plt+0x10fd6c> │ │ │ │ @@ -278361,16 +278361,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11ba7c <__cxa_atexit@plt+0x10fd70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq fp, r9, r0, ror r8 │ │ │ │ rscseq fp, r9, r0, asr r8 │ │ │ │ + rscseq fp, r9, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp r7, #0 │ │ │ │ beq 11bab8 <__cxa_atexit@plt+0x10fdac> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -278407,18 +278407,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 11bb38 <__cxa_atexit@plt+0x10fe2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r9, r8, asr r5 │ │ │ │ - strdeq r1, [r9, -r8] │ │ │ │ + tsteq r9, r8, lsr r5 │ │ │ │ + ldrdeq r1, [r9, -r8] │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r9, r4, ror #8 │ │ │ │ + tsteq r9, r4, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11bb88 <__cxa_atexit@plt+0x10fe7c> │ │ │ │ @@ -278431,15 +278431,15 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r9, r4, r3, r1 │ │ │ │ + smlabteq r9, r4, r3, r1 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11bbec <__cxa_atexit@plt+0x10fee0> │ │ │ │ @@ -278456,17 +278456,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #129 @ 0x81 │ │ │ │ mov r7, r3 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r9, ip, r4, r1 │ │ │ │ + smlatbeq r9, ip, r4, r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x010913b0 │ │ │ │ + @ instruction: 0x01091390 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11bc4c <__cxa_atexit@plt+0x10ff40> │ │ │ │ @@ -278480,24 +278480,24 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr #6 │ │ │ │ + tsteq r9, r8, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 11bc7c <__cxa_atexit@plt+0x10ff70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r9, -r4] │ │ │ │ + ldrdeq r1, [r9, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11bd24 <__cxa_atexit@plt+0x110018> │ │ │ │ ldr r2, [pc, #140] @ 11bd2c <__cxa_atexit@plt+0x110020> │ │ │ │ @@ -278535,15 +278535,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - tsteq r9, ip, ror #4 │ │ │ │ + tsteq r9, ip, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 11bd98 <__cxa_atexit@plt+0x11008c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -278561,30 +278561,30 @@ │ │ │ │ ldr r7, [pc, #20] @ 11bd9c <__cxa_atexit@plt+0x110090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlatteq r9, r0, r1, r1 │ │ │ │ + smlabteq r9, r0, r1, r1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r7, r3, r7 │ │ │ │ add r0, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 11bdd8 <__cxa_atexit@plt+0x1100cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01091198 │ │ │ │ + tsteq r9, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11be70 <__cxa_atexit@plt+0x110164> │ │ │ │ ldr r7, [pc, #156] @ 11be98 <__cxa_atexit@plt+0x11018c> │ │ │ │ @@ -278625,16 +278625,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq fp, r9, r4, lsl #9 │ │ │ │ - smlatteq r9, r4, r2, r1 │ │ │ │ + rscseq fp, r9, r4, ror #8 │ │ │ │ + smlabteq r9, r4, r2, r1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -278654,15 +278654,15 @@ │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, lsr r2 │ │ │ │ + tsteq r9, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11bf74 <__cxa_atexit@plt+0x110268> │ │ │ │ @@ -278682,16 +278682,16 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01090fb4 │ │ │ │ - rscseq fp, r9, r8, lsr #7 │ │ │ │ + @ instruction: 0x01090f94 │ │ │ │ + rscseq fp, r9, r8, lsl #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11bfc8 <__cxa_atexit@plt+0x1102bc> │ │ │ │ @@ -278833,15 +278833,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - smlabteq r9, r0, sp, r0 │ │ │ │ + smlatbeq r9, r0, sp, r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 11c264 <__cxa_atexit@plt+0x110558> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ @@ -278868,15 +278868,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11c268 <__cxa_atexit@plt+0x11055c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r9, r4, lsl sp │ │ │ │ + strdeq r0, [r9, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r2, r7 │ │ │ │ @@ -278890,15 +278890,15 @@ │ │ │ │ and r3, r2, r3, lsr #6 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 11c2c0 <__cxa_atexit@plt+0x1105b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01090cb0 │ │ │ │ + @ instruction: 0x01090c90 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 11c330 <__cxa_atexit@plt+0x110624> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -278919,15 +278919,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11c334 <__cxa_atexit@plt+0x110628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r8, asr #24 │ │ │ │ + tsteq r9, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r2, r7 │ │ │ │ @@ -278937,15 +278937,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r2, [r7, #8] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 11c37c <__cxa_atexit@plt+0x110670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r9, -r4] │ │ │ │ + ldrdeq r0, [r9, -r4] │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 11c3d8 <__cxa_atexit@plt+0x1106cc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -278961,28 +278961,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 11c3dc <__cxa_atexit@plt+0x1106d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - smlatbeq r9, r0, fp, r0 │ │ │ │ + smlabbeq r9, r0, fp, r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r2, r7 │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 11c410 <__cxa_atexit@plt+0x110704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, r0, ror #22 │ │ │ │ + tsteq r9, r0, asr #22 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #116] @ 11c49c <__cxa_atexit@plt+0x110790> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -279010,15 +279010,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11c4a0 <__cxa_atexit@plt+0x110794> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r9, -ip] │ │ │ │ + @ instruction: 0x01090abc │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ add r7, r2, r7 │ │ │ │ @@ -279035,15 +279035,15 @@ │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r1, [r7, #10] │ │ │ │ strb r3, [r7, #9] │ │ │ │ ldr r7, [pc, #8] @ 11c504 <__cxa_atexit@plt+0x1107f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r9, ip, ror #20 │ │ │ │ + tsteq r9, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c5c4 <__cxa_atexit@plt+0x1108b8> │ │ │ │ ldr r7, [pc, #196] @ 11c5ec <__cxa_atexit@plt+0x1108e0> │ │ │ │ @@ -279094,17 +279094,17 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq sl, r9, ip, lsr sp │ │ │ │ + rscseq sl, r9, ip, lsl sp │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - @ instruction: 0x01090b94 │ │ │ │ + tsteq r9, r4, ror fp │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279136,15 +279136,15 @@ │ │ │ │ str lr, [r3, #24] │ │ │ │ str r8, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0x01090abc │ │ │ │ + @ instruction: 0x01090a9c │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c734 <__cxa_atexit@plt+0x110a28> │ │ │ │ @@ -279179,15 +279179,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r9, ip, asr r8 │ │ │ │ + tsteq r9, ip, lsr r8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 11c7a0 <__cxa_atexit@plt+0x110a94> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -279203,28 +279203,28 @@ │ │ │ │ ldr r7, [pc, #20] @ 11c7a4 <__cxa_atexit@plt+0x110a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r0, [r9, -r8] │ │ │ │ + @ instruction: 0x010907b8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ add r7, r3, r7 │ │ │ │ ldrb r3, [r5, #-8] │ │ │ │ strb r3, [r7, #8] │ │ │ │ ldr r7, [pc, #8] @ 11c7d8 <__cxa_atexit@plt+0x110acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01090798 │ │ │ │ + tsteq r9, r8, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c864 <__cxa_atexit@plt+0x110b58> │ │ │ │ ldr r7, [pc, #144] @ 11c88c <__cxa_atexit@plt+0x110b80> │ │ │ │ @@ -279262,16 +279262,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq sl, r9, r0, lsr #21 │ │ │ │ - smlatteq r9, r4, r8, r0 │ │ │ │ + rscseq sl, r9, r0, lsl #21 │ │ │ │ + smlabteq r9, r4, r8, r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279289,15 +279289,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r4, asr #16 │ │ │ │ + tsteq r9, r4, lsr #16 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11c9b4 <__cxa_atexit@plt+0x110ca8> │ │ │ │ @@ -279339,15 +279339,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrdeq r0, [r9, -ip] │ │ │ │ + @ instruction: 0x010905bc │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 11ca34 <__cxa_atexit@plt+0x110d28> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -279368,15 +279368,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11ca38 <__cxa_atexit@plt+0x110d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r9, r4, asr #10 │ │ │ │ + tsteq r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -279386,15 +279386,15 @@ │ │ │ │ add r1, r7, #8 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 11ca80 <__cxa_atexit@plt+0x110d74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r9, -r0] │ │ │ │ + ldrdeq r0, [r9, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11cb18 <__cxa_atexit@plt+0x110e0c> │ │ │ │ ldr r7, [pc, #156] @ 11cb40 <__cxa_atexit@plt+0x110e34> │ │ │ │ @@ -279435,16 +279435,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrshteq sl, [r9], #112 @ 0x70 │ │ │ │ - tsteq r9, ip, lsr r6 │ │ │ │ + ldrsbteq sl, [r9], #112 @ 0x70 │ │ │ │ + tsteq r9, ip, lsl r6 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279464,15 +279464,15 @@ │ │ │ │ stm r0, {r1, r7, lr} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01090590 │ │ │ │ + tsteq r9, r0, ror r5 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 11cc34 <__cxa_atexit@plt+0x110f28> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -279501,15 +279501,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 11cc4c <__cxa_atexit@plt+0x110f40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, ip, lsr #14 │ │ │ │ + rscseq sl, r9, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11ccd8 <__cxa_atexit@plt+0x110fcc> │ │ │ │ @@ -279544,17 +279544,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r9, r8, ror r2 │ │ │ │ + tsteq r9, r8, asr r2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r9, ip, lsr #6 │ │ │ │ + tsteq r9, ip, lsl #6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11cd44 <__cxa_atexit@plt+0x111038> │ │ │ │ @@ -279566,15 +279566,15 @@ │ │ │ │ add r7, r1, r7 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010902b8 │ │ │ │ + @ instruction: 0x01090298 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11cdc0 <__cxa_atexit@plt+0x1110b4> │ │ │ │ @@ -279651,15 +279651,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #4] @ 11cea4 <__cxa_atexit@plt+0x111198> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sl, [r9], #68 @ 0x44 │ │ │ │ + ldrhteq sl, [r9], #68 @ 0x44 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -279692,15 +279692,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11cf48 <__cxa_atexit@plt+0x11123c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq sl, r9, ip, lsr r4 │ │ │ │ + rscseq sl, r9, ip, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -279797,20 +279797,20 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - tsteq r9, r4, lsl #2 │ │ │ │ - smlatbeq r9, ip, r0, r0 │ │ │ │ + smlatteq r9, r4, r0, r0 │ │ │ │ + smlabbeq r9, ip, r0, r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrsbteq sl, [r9], #32 │ │ │ │ - smlatteq r9, r4, r0, r0 │ │ │ │ + ldrhteq sl, [r9], #32 │ │ │ │ + smlabteq r9, r4, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -279825,15 +279825,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 11d160 <__cxa_atexit@plt+0x111454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r8, r4, pc, pc @ │ │ │ │ + smlabteq r8, r4, pc, pc @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -279850,15 +279850,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11d1c4 <__cxa_atexit@plt+0x1114b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r8, ip, pc, pc @ │ │ │ │ + tstpeq r8, ip, ror #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp r2, fp │ │ │ │ bcc 11d294 <__cxa_atexit@plt+0x111588> │ │ │ │ @@ -279908,15 +279908,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ b 11d254 <__cxa_atexit@plt+0x111548> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq sl, r9, r8, lsl r1 │ │ │ │ + ldrshteq sl, [r9], #8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r5, #12] │ │ │ │ @@ -279980,15 +279980,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r2, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 11d3c8 <__cxa_atexit@plt+0x1116bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r9], #240 @ 0xf0 │ │ │ │ + smlalseq r9, r9, r0, pc @ │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ cmp r7, fp │ │ │ │ @@ -280025,15 +280025,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 11d47c <__cxa_atexit@plt+0x111770> │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, r9, r4, lsl pc │ │ │ │ + ldrshteq r9, [r9], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ @@ -280081,15 +280081,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 11d560 <__cxa_atexit@plt+0x111854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r8, r4, fp, pc @ │ │ │ │ + smlabteq r8, r4, fp, pc @ │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -280106,15 +280106,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11d5c4 <__cxa_atexit@plt+0x1118b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r8, ip, fp, pc @ │ │ │ │ + tstpeq r8, ip, ror #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11d614 <__cxa_atexit@plt+0x111908> │ │ │ │ @@ -280132,29 +280132,29 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11d628 <__cxa_atexit@plt+0x11191c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r9, r4, ror #26 │ │ │ │ + rscseq r9, r9, r4, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 11d3dc <__cxa_atexit@plt+0x1116d0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 11d660 <__cxa_atexit@plt+0x111954> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b eb8cf0 <__cxa_atexit@plt+0xeacfe4> │ │ │ │ - rscseq r9, r9, r4, lsr sp │ │ │ │ + rscseq r9, r9, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11d6e8 <__cxa_atexit@plt+0x1119dc> │ │ │ │ ldr r2, [pc, #164] @ 11d728 <__cxa_atexit@plt+0x111a1c> │ │ │ │ @@ -280199,16 +280199,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrhteq r9, [r9], #204 @ 0xcc │ │ │ │ - rscseq r9, r9, r8, ror #23 │ │ │ │ + smlalseq r9, r9, ip, ip @ │ │ │ │ + rscseq r9, r9, r8, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stm r5, {r3, r7} │ │ │ │ tst r8, #3 │ │ │ │ @@ -280266,15 +280266,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 11d840 <__cxa_atexit@plt+0x111b34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r8, lsr fp │ │ │ │ + rscseq r9, r9, r8, lsl fp │ │ │ │ @ instruction: 0xfffff56c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11d890 <__cxa_atexit@plt+0x111b84> │ │ │ │ @@ -280292,15 +280292,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11d8a8 <__cxa_atexit@plt+0x111b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r9, r9, r8, lsl fp │ │ │ │ + ldrshteq r9, [r9], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11d8c8 <__cxa_atexit@plt+0x111bbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 11d670 <__cxa_atexit@plt+0x111964> │ │ │ │ @@ -280323,15 +280323,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 11d928 <__cxa_atexit@plt+0x111c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tstpeq r8, ip, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r8, -ip] │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -280348,15 +280348,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11d98c <__cxa_atexit@plt+0x111c80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabteq r8, r4, r7, pc @ │ │ │ │ + smlatbeq r8, r4, r7, pc @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -280371,16 +280371,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 11d9e8 <__cxa_atexit@plt+0x111cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, asr r7 @ p-variant is OBSOLETE │ │ │ │ - ldrshteq r9, [r9], #148 @ 0x94 │ │ │ │ + tstpeq r8, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + ldrsbteq r9, [r9], #148 @ 0x94 │ │ │ │ rscseq r7, r5, sl, lsr #29 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -280429,16 +280429,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r9, r9, r0, lsr r9 │ │ │ │ - smlatteq r8, r4, r5, pc @ │ │ │ │ + rscseq r9, r9, r0, lsl r9 │ │ │ │ + smlabteq r8, r4, r5, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 11db48 <__cxa_atexit@plt+0x111e3c> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -280461,15 +280461,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tstpeq r8, r0, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r8, r0, lsl r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11db94 <__cxa_atexit@plt+0x111e88> │ │ │ │ @@ -280482,15 +280482,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq pc, [r8, -r4] │ │ │ │ + @ instruction: 0x0108f4b4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11dbd8 <__cxa_atexit@plt+0x111ecc> │ │ │ │ ldr r2, [pc, #32] @ 11dbe0 <__cxa_atexit@plt+0x111ed4> │ │ │ │ mov r8, #11 │ │ │ │ @@ -280498,16 +280498,16 @@ │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r8, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - ldrshteq r9, [r9], #112 @ 0x70 │ │ │ │ + tstpeq r8, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + ldrsbteq r9, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11dc94 <__cxa_atexit@plt+0x111f88> │ │ │ │ @@ -280550,20 +280550,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 11dca4 <__cxa_atexit@plt+0x111f98> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r8, -r0] │ │ │ │ + @ instruction: 0x0108f2b0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - tstpeq r8, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r8, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - smlatbeq r8, ip, r2, pc @ │ │ │ │ - tstpeq r8, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + mrseq pc, (UNDEF: 56) @ │ │ │ │ + tstpeq r8, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r8, ip, r2, pc @ │ │ │ │ + strdeq pc, [r8, -r8] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11dcfc <__cxa_atexit@plt+0x111ff0> │ │ │ │ ldr r2, [pc, #32] @ 11dd04 <__cxa_atexit@plt+0x111ff8> │ │ │ │ mov r8, #11 │ │ │ │ @@ -280571,16 +280571,16 @@ │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, r8, asr #13 │ │ │ │ + smlatteq r8, r4, r1, pc @ │ │ │ │ + rscseq r9, r9, r8, lsr #13 │ │ │ │ andeq r0, r3, r1, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -280624,22 +280624,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 11dde8 <__cxa_atexit@plt+0x1120dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0108f1b4 │ │ │ │ + tstpeq r8, r4, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0108f194 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tstpeq r8, ip, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, r4, lsl r6 │ │ │ │ - smlabbeq r8, r4, r1, pc @ │ │ │ │ + strdeq pc, [r8, -ip] │ │ │ │ + ldrshteq r9, [r9], #84 @ 0x54 │ │ │ │ + tstpeq r8, r4, ror #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strdeq pc, [r8, -r8] │ │ │ │ + ldrdeq pc, [r8, -r8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 11de84 <__cxa_atexit@plt+0x112178> │ │ │ │ ldm r5, {r1, lr} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -280674,21 +280674,21 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 11deac <__cxa_atexit@plt+0x1121a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r8, -ip] │ │ │ │ + strheq pc, [r8, -ip] @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - @ instruction: 0x0108f298 │ │ │ │ - rscseq r9, r9, r4, asr r5 │ │ │ │ + tstpeq r8, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r9, r4, lsr r5 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ rscseq r7, r5, pc, ror sl │ │ │ │ - rscseq r9, r9, r8, lsr #10 │ │ │ │ + rscseq r9, r9, r8, lsl #10 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ mov r3, r6 │ │ │ │ @@ -280734,23 +280734,23 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 11dfa0 <__cxa_atexit@plt+0x112294> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r8, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ - strdeq lr, [r8, -ip] │ │ │ │ + tstpeq r8, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq lr, [r8, -ip] │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - tstpeq r8, r4, ror #4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, ip, asr r4 │ │ │ │ - smlabteq r8, ip, pc, lr @ │ │ │ │ + tstpeq r8, r4, asr #4 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r9, ip, lsr r4 │ │ │ │ + smlatbeq r8, ip, pc, lr @ │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - tstpeq r8, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, r0, lsr r4 │ │ │ │ + tstpeq r8, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r9, r0, lsl r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ bcc 11e08c <__cxa_atexit@plt+0x112380> │ │ │ │ add r9, r7, #8 │ │ │ │ @@ -280809,23 +280809,23 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 11e0d0 <__cxa_atexit@plt+0x1123c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r8, -r4] │ │ │ │ - tsteq r8, r0, lsr #30 │ │ │ │ - tstpeq r8, r0, ror #2 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r8, -r4] │ │ │ │ + tsteq r8, r0, lsl #30 │ │ │ │ + tstpeq r8, r0, asr #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tstpeq r8, ip, asr #2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, r0, lsr r3 │ │ │ │ - @ instruction: 0xfffffb94 │ │ │ │ tstpeq r8, ip, lsr #2 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r9, r4, lsl #6 │ │ │ │ + rscseq r9, r9, r0, lsl r3 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + tstpeq r8, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r9, r4, ror #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11e148 <__cxa_atexit@plt+0x11243c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -280851,20 +280851,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r8, -ip] │ │ │ │ + @ instruction: 0x0108edbc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldrhteq r7, [r5], #123 @ 0x7b │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r9, r9, r4, ror #4 │ │ │ │ + rscseq r9, r9, r4, asr #4 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -280905,21 +280905,21 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 11e248 <__cxa_atexit@plt+0x11253c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr sp │ │ │ │ + tsteq r8, r4, lsr sp │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r8, r0, lsl pc │ │ │ │ - ldrhteq r9, [r9], #24 │ │ │ │ + strdeq lr, [r8, -r0] │ │ │ │ + smlalseq r9, r9, r8, r1 @ │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ rscseq r7, r5, r7, ror #13 │ │ │ │ - smlalseq r9, r9, r0, r1 @ │ │ │ │ + rscseq r9, r9, r0, ror r1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11e358 <__cxa_atexit@plt+0x11264c> │ │ │ │ ldr r3, [pc, #276] @ 11e38c <__cxa_atexit@plt+0x112680> │ │ │ │ @@ -280991,22 +280991,22 @@ │ │ │ │ stmib r5, {r1, r7} │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, #24] @ 11e3a0 <__cxa_atexit@plt+0x112694> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - tsteq r8, ip, lsr ip │ │ │ │ + tsteq r8, ip, lsl ip │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - strdeq lr, [r8, -r8] │ │ │ │ - rscseq r9, r9, r8, rrx │ │ │ │ - smlalseq r9, r9, r4, r0 @ │ │ │ │ + ldrdeq lr, [r8, -r8] │ │ │ │ + rscseq r9, r9, r8, asr #32 │ │ │ │ + rscseq r9, r9, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ rscseq r7, r5, fp, lsr #11 │ │ │ │ - rscseq r9, r9, r8, lsr r0 │ │ │ │ + rscseq r9, r9, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 11e3ec <__cxa_atexit@plt+0x1126e0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281014,15 +281014,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 11e3e4 <__cxa_atexit@plt+0x1126d8> │ │ │ │ b 11e3fc <__cxa_atexit@plt+0x1126f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r8, [r9], #248 @ 0xf8 │ │ │ │ + ldrsbteq r8, [r9], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ mov r3, r6 │ │ │ │ @@ -281063,21 +281063,21 @@ │ │ │ │ stm r5, {r1, lr} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 11e4c0 <__cxa_atexit@plt+0x1127b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r8, -r4] │ │ │ │ + @ instruction: 0x0108eab4 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - @ instruction: 0x0108ec90 │ │ │ │ - rscseq r8, r9, r0, asr #30 │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ + rscseq r8, r9, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ rscseq r7, r5, pc, ror #8 │ │ │ │ - rscseq r8, r9, r8, lsl pc │ │ │ │ + ldrshteq r8, [r9], #232 @ 0xe8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11e560 <__cxa_atexit@plt+0x112854> │ │ │ │ @@ -281122,19 +281122,19 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #8] @ 11e5a0 <__cxa_atexit@plt+0x112894> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq r8, r9, r8, asr lr │ │ │ │ - smlalseq r8, r9, r0, lr │ │ │ │ + rscseq r8, r9, r8, lsr lr │ │ │ │ + rscseq r8, r9, r0, ror lr │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ ldrhteq r7, [r5], #59 @ 0x3b │ │ │ │ - rscseq r8, r9, r8, lsr lr │ │ │ │ + rscseq r8, r9, r8, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -281160,27 +281160,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [pc, #12] @ 11e638 <__cxa_atexit@plt+0x11292c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ ldrshteq r7, [r5], #43 @ 0x2b │ │ │ │ - rscseq r8, r9, r4, asr #27 │ │ │ │ - ldrhteq r8, [r9], #216 @ 0xd8 │ │ │ │ + rscseq r8, r9, r4, lsr #27 │ │ │ │ + smlalseq r8, r9, r8, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 11e664 <__cxa_atexit@plt+0x112958> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rscseq r8, r9, r4, lsr #27 │ │ │ │ - rscseq r8, r9, ip, ror sp │ │ │ │ + rscseq r8, r9, r4, lsl #27 │ │ │ │ + rscseq r8, r9, ip, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11e708 <__cxa_atexit@plt+0x1129fc> │ │ │ │ @@ -281228,20 +281228,20 @@ │ │ │ │ str r2, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [pc, #12] @ 11e74c <__cxa_atexit@plt+0x112a40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - tsteq r8, r4, asr r8 │ │ │ │ - ldrhteq r8, [r9], #192 @ 0xc0 │ │ │ │ - rscseq r8, r9, r0, lsl #26 │ │ │ │ + tsteq r8, r4, lsr r8 │ │ │ │ + smlalseq r8, r9, r0, ip │ │ │ │ + rscseq r8, r9, r0, ror #25 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ rscseq r7, r5, r3, lsl r2 │ │ │ │ - rscseq r8, r9, ip, lsl #25 │ │ │ │ + rscseq r8, r9, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 11e7e8 <__cxa_atexit@plt+0x112adc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -281268,18 +281268,18 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 11e7f4 <__cxa_atexit@plt+0x112ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, r4, r7, lr │ │ │ │ + tsteq r8, r4, ror #14 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ rscseq r7, r5, r3, asr #2 │ │ │ │ - rscseq r8, r9, ip, lsl #24 │ │ │ │ + rscseq r8, r9, ip, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11e838 <__cxa_atexit@plt+0x112b2c> │ │ │ │ ldr r7, [pc, #48] @ 11e848 <__cxa_atexit@plt+0x112b3c> │ │ │ │ @@ -281293,15 +281293,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 11e84c <__cxa_atexit@plt+0x112b40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrshteq r8, [r9], #188 @ 0xbc │ │ │ │ + ldrsbteq r8, [r9], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add lr, r3, r0 │ │ │ │ mov r2, lr │ │ │ │ ldrb r8, [r2, #8]! │ │ │ │ @@ -281441,22 +281441,22 @@ │ │ │ │ ldr r6, [pc, #24] @ 11eaa0 <__cxa_atexit@plt+0x112d94> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, ror r5 │ │ │ │ + tsteq r8, r4, asr r5 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - smlabteq r8, r8, r5, lr │ │ │ │ + smlatbeq r8, r8, r5, lr │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r8, r4, asr #12 │ │ │ │ + tsteq r8, r4, lsr #12 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r8, r8, lsl #12 │ │ │ │ + smlatteq r8, r8, r5, lr │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -281482,15 +281482,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11eb44 <__cxa_atexit@plt+0x112e38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r4, ror #8 │ │ │ │ + tsteq r8, r4, asr #8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -281512,15 +281512,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11ebbc <__cxa_atexit@plt+0x112eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq lr, [r8, -r0] │ │ │ │ + ldrdeq lr, [r8, -r0] │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281536,15 +281536,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11ec1c <__cxa_atexit@plt+0x112f10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, ror r3 │ │ │ │ + tsteq r8, r8, asr r3 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -281573,15 +281573,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11ecb0 <__cxa_atexit@plt+0x112fa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - strdeq lr, [r8, -ip] │ │ │ │ + ldrdeq lr, [r8, -ip] │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ mov r3, r5 │ │ │ │ cmp r7, fp │ │ │ │ @@ -281611,15 +281611,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11ed44 <__cxa_atexit@plt+0x113038> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r8, r9, ip, lsl #14 │ │ │ │ + rscseq r8, r9, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 11ed80 <__cxa_atexit@plt+0x113074> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281768,21 +281768,21 @@ │ │ │ │ ldr r6, [pc, #24] @ 11efbc <__cxa_atexit@plt+0x1132b0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, r4, asr #2 │ │ │ │ + tsteq r8, r4, lsr #2 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - smlabteq r8, r8, r1, lr │ │ │ │ + smlatbeq r8, r8, r1, lr │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x0108e198 │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r8, r4, lsl #4 │ │ │ │ + smlatteq r8, r4, r1, lr │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -281811,15 +281811,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11f068 <__cxa_atexit@plt+0x11335c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -281843,15 +281843,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11f0e8 <__cxa_atexit@plt+0x1133dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0108dfb8 │ │ │ │ + @ instruction: 0x0108df98 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -281869,15 +281869,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 11f150 <__cxa_atexit@plt+0x113444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, lsr pc │ │ │ │ + tsteq r8, r4, lsl pc │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -281907,15 +281907,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 11f1e8 <__cxa_atexit@plt+0x1134dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - @ instruction: 0x0108deb4 │ │ │ │ + @ instruction: 0x0108de94 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 11f2f8 <__cxa_atexit@plt+0x1135ec> │ │ │ │ @@ -281988,16 +281988,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ - rscseq r8, r9, r4, asr #2 │ │ │ │ + smlatteq r8, r0, ip, sp │ │ │ │ + rscseq r8, r9, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -282052,15 +282052,15 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sp, [r8, -r8] │ │ │ │ + @ instruction: 0x0108dbb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11f498 <__cxa_atexit@plt+0x11378c> │ │ │ │ ldr r3, [pc, #116] @ 11f4c0 <__cxa_atexit@plt+0x1137b4> │ │ │ │ @@ -282091,16 +282091,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r7, r9, r8, lsr #31 │ │ │ │ - tsteq r8, r0, ror fp │ │ │ │ + rscseq r7, r9, r8, lsl #31 │ │ │ │ + tsteq r8, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f504 <__cxa_atexit@plt+0x1137f8> │ │ │ │ @@ -282110,15 +282110,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq sp, [r8, -r0] │ │ │ │ + ldrdeq sp, [r8, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11f5c0 <__cxa_atexit@plt+0x1138b4> │ │ │ │ ldr r2, [pc, #180] @ 11f5e8 <__cxa_atexit@plt+0x1138dc> │ │ │ │ @@ -282166,16 +282166,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rscseq r7, r9, r4, lsl #29 │ │ │ │ - ldrdeq sp, [r8, -r0] │ │ │ │ + rscseq r7, r9, r4, ror #28 │ │ │ │ + @ instruction: 0x0108d9b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r1, [r3, #3] │ │ │ │ @@ -282205,15 +282205,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r8, lsl #18 │ │ │ │ + smlatteq r8, r8, r8, sp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f6d8 <__cxa_atexit@plt+0x1139cc> │ │ │ │ @@ -282227,15 +282227,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0108d89c │ │ │ │ + tsteq r8, ip, ror r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11f7a4 <__cxa_atexit@plt+0x113a98> │ │ │ │ ldr r2, [pc, #196] @ 11f7cc <__cxa_atexit@plt+0x113ac0> │ │ │ │ @@ -282287,16 +282287,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r7, r9, r4, ror sp │ │ │ │ - strdeq sp, [r8, -r8] │ │ │ │ + rscseq r7, r9, r4, asr sp │ │ │ │ + ldrdeq sp, [r8, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ @@ -282329,15 +282329,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r8, ip, lsl r7 │ │ │ │ + strdeq sp, [r8, -ip] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 11f8d8 <__cxa_atexit@plt+0x113bcc> │ │ │ │ @@ -282355,15 +282355,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r8, ip, r6, sp │ │ │ │ + smlabbeq r8, ip, r6, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11f9d8 <__cxa_atexit@plt+0x113ccc> │ │ │ │ ldr r2, [pc, #224] @ 11f9e8 <__cxa_atexit@plt+0x113cdc> │ │ │ │ @@ -282422,19 +282422,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 11f9fc <__cxa_atexit@plt+0x113cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x0108d5b0 │ │ │ │ ldrdeq sp, [r8, -r0] │ │ │ │ - strdeq sp, [r8, -r0] │ │ │ │ - tsteq r8, r0, lsr r6 │ │ │ │ - rscseq r7, r9, r4, asr #22 │ │ │ │ - smlabteq r8, r0, r5, sp │ │ │ │ + tsteq r8, r0, lsl r6 │ │ │ │ + rscseq r7, r9, r4, lsr #22 │ │ │ │ + smlatbeq r8, r0, r5, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -282479,18 +282479,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #105 @ 0x69 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 11fae0 <__cxa_atexit@plt+0x113dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #97 @ 0x61 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0x0108d4b4 │ │ │ │ ldrdeq sp, [r8, -r4] │ │ │ │ strdeq sp, [r8, -r4] │ │ │ │ - tsteq r8, r4, lsl r5 │ │ │ │ - smlabteq r8, r4, r4, sp │ │ │ │ + smlatbeq r8, r4, r4, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11fb50 <__cxa_atexit@plt+0x113e44> │ │ │ │ @@ -282517,15 +282517,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11fb6c <__cxa_atexit@plt+0x113e60> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r7, r9, ip, asr #19 │ │ │ │ + rscseq r7, r9, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 11fba8 <__cxa_atexit@plt+0x113e9c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -282596,18 +282596,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - ldrdeq sp, [r8, -ip] │ │ │ │ - tsteq r8, r0, lsl #8 │ │ │ │ - tsteq r8, r0, lsr r4 │ │ │ │ - tsteq r8, ip, asr r4 │ │ │ │ + @ instruction: 0x0108d3bc │ │ │ │ + smlatteq r8, r0, r3, sp │ │ │ │ + tsteq r8, r0, lsl r4 │ │ │ │ + tsteq r8, ip, lsr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 11fd34 <__cxa_atexit@plt+0x114028> │ │ │ │ @@ -282638,15 +282638,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 11fd50 <__cxa_atexit@plt+0x114044> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r7, r9, ip, ror #15 │ │ │ │ + rscseq r7, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -282721,18 +282721,18 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - smlatteq r8, r8, r1, sp │ │ │ │ - tsteq r8, ip, lsl #4 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ - tsteq r8, r8, ror #4 │ │ │ │ + smlabteq r8, r8, r1, sp │ │ │ │ + smlatteq r8, ip, r1, sp │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ + tsteq r8, r8, asr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 11ff24 <__cxa_atexit@plt+0x114218> │ │ │ │ ldr r3, [pc, #104] @ 11ff34 <__cxa_atexit@plt+0x114228> │ │ │ │ @@ -282761,15 +282761,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 11ff3c <__cxa_atexit@plt+0x114230> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r7, r9, r4, lsl #12 │ │ │ │ + rscseq r7, r9, r4, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -282935,21 +282935,21 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0x0108cfb8 │ │ │ │ + @ instruction: 0x0108cf98 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - smlabbeq r8, r0, pc, ip @ │ │ │ │ + tsteq r8, r0, ror #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - strdeq ip, [r8, -r0] │ │ │ │ + ldrdeq ip, [r8, -r0] │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r8, ip, lsl pc │ │ │ │ + strdeq ip, [r8, -ip] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -282977,15 +282977,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1202a0 <__cxa_atexit@plt+0x114594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ - strdeq ip, [r8, -r8] │ │ │ │ + ldrdeq ip, [r8, -r8] │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -283009,15 +283009,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 120320 <__cxa_atexit@plt+0x114614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r8, r0, sp, ip │ │ │ │ + tsteq r8, r0, ror #26 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -283035,15 +283035,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 120388 <__cxa_atexit@plt+0x11467c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq ip, [r8, -ip] │ │ │ │ + ldrdeq ip, [r8, -ip] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -283073,15 +283073,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 120420 <__cxa_atexit@plt+0x114714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ - tsteq r8, ip, ror ip │ │ │ │ + tsteq r8, ip, asr ip │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120510 <__cxa_atexit@plt+0x114804> │ │ │ │ @@ -283145,16 +283145,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r8, r4, ror #20 │ │ │ │ - rscseq r7, r9, ip, lsl r0 │ │ │ │ + tsteq r8, r4, asr #20 │ │ │ │ + ldrshteq r6, [r9], #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1205fc <__cxa_atexit@plt+0x1148f0> │ │ │ │ @@ -283196,15 +283196,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r8, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, ror r9 │ │ │ │ + tsteq r8, r4, asr r9 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -283217,16 +283217,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 120660 <__cxa_atexit@plt+0x114954> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl sl │ │ │ │ - rscseq r6, r9, r4, ror #29 │ │ │ │ + strdeq ip, [r8, -r8] │ │ │ │ + rscseq r6, r9, r4, asr #29 │ │ │ │ smlalseq r5, r5, r9, r2 @ │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ @@ -283243,15 +283243,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 1207a0 <__cxa_atexit@plt+0x114a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r0, asr r8 │ │ │ │ + tsteq r8, r0, lsr r8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120700 <__cxa_atexit@plt+0x1149f4> │ │ │ │ ldr r2, [pc, #36] @ 120708 <__cxa_atexit@plt+0x1149fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283260,15 +283260,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 1207a0 <__cxa_atexit@plt+0x114a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl #16 │ │ │ │ + smlatteq r8, r8, r7, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120744 <__cxa_atexit@plt+0x114a38> │ │ │ │ ldr r2, [pc, #36] @ 12074c <__cxa_atexit@plt+0x114a40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283277,15 +283277,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 1207a0 <__cxa_atexit@plt+0x114a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r4, r7, ip │ │ │ │ + smlatbeq r8, r4, r7, ip │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120788 <__cxa_atexit@plt+0x114a7c> │ │ │ │ ldr r2, [pc, #36] @ 120790 <__cxa_atexit@plt+0x114a84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283294,15 +283294,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 1207a0 <__cxa_atexit@plt+0x114a94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, r0, r7, ip │ │ │ │ + tsteq r8, r0, ror #14 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1209d8 <__cxa_atexit@plt+0x114ccc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -283472,24 +283472,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrdeq ip, [r8, -r4] │ │ │ │ + @ instruction: 0x0108c6b4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - strdeq ip, [r8, -r8] │ │ │ │ - tsteq r8, r8, asr #12 │ │ │ │ + ldrdeq ip, [r8, -r8] │ │ │ │ + tsteq r8, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - smlatteq r8, r0, r5, ip │ │ │ │ - tsteq r8, r8, ror #10 │ │ │ │ + smlabteq r8, r0, r5, ip │ │ │ │ + tsteq r8, r8, asr #10 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, r0, ror #12 │ │ │ │ - @ instruction: 0x0108c6b0 │ │ │ │ + tsteq r8, r0, asr #12 │ │ │ │ + @ instruction: 0x0108c690 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283526,16 +283526,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - smlabbeq r8, r4, r4, ip │ │ │ │ - tsteq r8, r4, lsr #8 │ │ │ │ + tsteq r8, r4, ror #8 │ │ │ │ + tsteq r8, r4, lsl #8 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -283570,16 +283570,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 120be8 <__cxa_atexit@plt+0x114edc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - strdeq ip, [r8, -r0] │ │ │ │ - tsteq r8, ip, ror #6 │ │ │ │ + ldrdeq ip, [r8, -r0] │ │ │ │ + tsteq r8, ip, asr #6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -283608,16 +283608,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 120c80 <__cxa_atexit@plt+0x114f74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r8, lsr r3 │ │ │ │ - ldrdeq ip, [r8, -r8] │ │ │ │ + tsteq r8, r8, lsl r3 │ │ │ │ + @ instruction: 0x0108c2b8 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283660,16 +283660,16 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 120d50 <__cxa_atexit@plt+0x115044> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, ip, lsr #4 │ │ │ │ - tsteq r8, r4, ror #4 │ │ │ │ + tsteq r8, ip, lsl #4 │ │ │ │ + tsteq r8, r4, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 120c84 <__cxa_atexit@plt+0x114f78> │ │ │ │ @@ -283711,15 +283711,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r6, r9, ip, asr #14 │ │ │ │ + rscseq r6, r9, ip, lsr #14 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -283752,15 +283752,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 120f94 <__cxa_atexit@plt+0x115288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - qaddeq ip, ip, r8 │ │ │ │ + tsteq r8, ip, lsr r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120ef4 <__cxa_atexit@plt+0x1151e8> │ │ │ │ ldr r2, [pc, #36] @ 120efc <__cxa_atexit@plt+0x1151f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283769,15 +283769,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 120f94 <__cxa_atexit@plt+0x115288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl r0 │ │ │ │ + strdeq fp, [r8, -r4] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120f38 <__cxa_atexit@plt+0x11522c> │ │ │ │ ldr r2, [pc, #36] @ 120f40 <__cxa_atexit@plt+0x115234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283786,15 +283786,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 120f94 <__cxa_atexit@plt+0x115288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r8, -r0] │ │ │ │ + @ instruction: 0x0108bfb0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 120f7c <__cxa_atexit@plt+0x115270> │ │ │ │ ldr r2, [pc, #36] @ 120f84 <__cxa_atexit@plt+0x115278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -283803,15 +283803,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 120f94 <__cxa_atexit@plt+0x115288> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, ip, pc, fp @ │ │ │ │ + tsteq r8, ip, ror #30 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1211cc <__cxa_atexit@plt+0x1154c0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -283981,24 +283981,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlatteq r8, r0, lr, fp │ │ │ │ + smlabteq r8, r0, lr, fp │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r4, lsl #28 │ │ │ │ - tsteq r8, r4, asr lr │ │ │ │ + smlatteq r8, r4, sp, fp │ │ │ │ + tsteq r8, r4, lsr lr │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - smlatteq r8, ip, sp, fp │ │ │ │ - tsteq r8, r4, ror sp │ │ │ │ + smlabteq r8, ip, sp, fp │ │ │ │ + tsteq r8, r4, asr sp │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r8, ip, ror #28 │ │ │ │ - @ instruction: 0x0108bebc │ │ │ │ + tsteq r8, ip, asr #28 │ │ │ │ + @ instruction: 0x0108be9c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284035,16 +284035,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0108bc90 │ │ │ │ - tsteq r8, r0, lsr ip │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ + tsteq r8, r0, lsl ip │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -284079,16 +284079,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1213dc <__cxa_atexit@plt+0x1156d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - strdeq fp, [r8, -ip] │ │ │ │ - tsteq r8, r8, ror fp │ │ │ │ + ldrdeq fp, [r8, -ip] │ │ │ │ + tsteq r8, r8, asr fp │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -284117,16 +284117,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 121474 <__cxa_atexit@plt+0x115768> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r4, asr #22 │ │ │ │ - smlatteq r8, r4, sl, fp │ │ │ │ + tsteq r8, r4, lsr #22 │ │ │ │ + smlabteq r8, r4, sl, fp │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284169,24 +284169,24 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 121544 <__cxa_atexit@plt+0x115838> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - tsteq r8, r8, lsr sl │ │ │ │ - tsteq r8, r0, ror sl │ │ │ │ + tsteq r8, r8, lsl sl │ │ │ │ + tsteq r8, r0, asr sl │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 121478 <__cxa_atexit@plt+0x11576c> │ │ │ │ - ldrsbteq r5, [r9], #252 @ 0xfc │ │ │ │ + ldrhteq r5, [r9], #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 121620 <__cxa_atexit@plt+0x115914> │ │ │ │ str r7, [r2, #-4] │ │ │ │ @@ -284233,21 +284233,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - strdeq fp, [r8, -r0] │ │ │ │ - tsteq r8, r4, lsr #18 │ │ │ │ + ldrdeq fp, [r8, -r0] │ │ │ │ + tsteq r8, r4, lsl #18 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rscseq r5, r9, r8, ror #29 │ │ │ │ + rscseq r5, r9, r8, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1216d4 <__cxa_atexit@plt+0x1159c8> │ │ │ │ @@ -284275,25 +284275,25 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ stmib r3, {r9, sl} │ │ │ │ b 120f94 <__cxa_atexit@plt+0x115288> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r4, lsr sl │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, r4, lsl sl │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ @ instruction: 0xfffff8cc │ │ │ │ - rscseq r5, r9, ip, asr #28 │ │ │ │ + rscseq r5, r9, ip, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b db2714 <__cxa_atexit@plt+0xda6a08> │ │ │ │ - rscseq r5, r9, ip, lsr #28 │ │ │ │ + rscseq r5, r9, ip, lsl #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -284316,18 +284316,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121790 <__cxa_atexit@plt+0x115a84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - smlabbeq r8, r4, r9, fp │ │ │ │ - @ instruction: 0x0108b7b8 │ │ │ │ - ldrsbteq r5, [r9], #208 @ 0xd0 │ │ │ │ + tsteq r8, r4, ror #18 │ │ │ │ + @ instruction: 0x0108b798 │ │ │ │ ldrhteq r5, [r9], #208 @ 0xd0 │ │ │ │ + smlalseq r5, r9, r0, sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -284352,28 +284352,28 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 121820 <__cxa_atexit@plt+0x115b14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - strdeq fp, [r8, -ip] │ │ │ │ - tsteq r8, r0, lsr r7 │ │ │ │ - rscseq r5, r9, r0, asr #26 │ │ │ │ + ldrdeq fp, [r8, -ip] │ │ │ │ + tsteq r8, r0, lsl r7 │ │ │ │ rscseq r5, r9, r0, lsr #26 │ │ │ │ + rscseq r5, r9, r0, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 12184c <__cxa_atexit@plt+0x115b40> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rscseq r5, r9, ip, lsl #26 │ │ │ │ + rscseq r5, r9, ip, ror #25 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12188c <__cxa_atexit@plt+0x115b80> │ │ │ │ ldr r2, [pc, #40] @ 121898 <__cxa_atexit@plt+0x115b8c> │ │ │ │ @@ -284384,15 +284384,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ add r8, r7, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 121974 <__cxa_atexit@plt+0x115c68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, ip, ror r6 │ │ │ │ + tsteq r8, ip, asr r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1218d4 <__cxa_atexit@plt+0x115bc8> │ │ │ │ ldr r2, [pc, #36] @ 1218dc <__cxa_atexit@plt+0x115bd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -284401,15 +284401,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 121974 <__cxa_atexit@plt+0x115c68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsr r6 │ │ │ │ + tsteq r8, r4, lsl r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 121918 <__cxa_atexit@plt+0x115c0c> │ │ │ │ ldr r2, [pc, #36] @ 121920 <__cxa_atexit@plt+0x115c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -284418,15 +284418,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ b 121974 <__cxa_atexit@plt+0x115c68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r8, -r0] │ │ │ │ + ldrdeq fp, [r8, -r0] │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12195c <__cxa_atexit@plt+0x115c50> │ │ │ │ ldr r2, [pc, #36] @ 121964 <__cxa_atexit@plt+0x115c58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -284435,15 +284435,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r2 │ │ │ │ b 121974 <__cxa_atexit@plt+0x115c68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r8, ip, r5, fp │ │ │ │ + smlabbeq r8, ip, r5, fp │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub sl, r5, #24 │ │ │ │ cmp sl, fp │ │ │ │ bcc 121bac <__cxa_atexit@plt+0x115ea0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -284613,24 +284613,24 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - tsteq r8, r0, lsl #10 │ │ │ │ + smlatteq r8, r0, r4, fp │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - tsteq r8, r4, lsr #8 │ │ │ │ - tsteq r8, r4, ror r4 │ │ │ │ + tsteq r8, r4, lsl #8 │ │ │ │ + tsteq r8, r4, asr r4 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - tsteq r8, ip, lsl #8 │ │ │ │ - @ instruction: 0x0108b394 │ │ │ │ + smlatteq r8, ip, r3, fp │ │ │ │ + tsteq r8, r4, ror r3 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - smlabbeq r8, ip, r4, fp │ │ │ │ - ldrdeq fp, [r8, -ip] │ │ │ │ + tsteq r8, ip, ror #8 │ │ │ │ + @ instruction: 0x0108b4bc │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284667,16 +284667,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfff1df80 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0x0108b2b0 │ │ │ │ - tsteq r8, r0, asr r2 │ │ │ │ + @ instruction: 0x0108b290 │ │ │ │ + tsteq r8, r0, lsr r2 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -284711,16 +284711,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 121dbc <__cxa_atexit@plt+0x1160b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - tsteq r8, ip, lsl r2 │ │ │ │ - @ instruction: 0x0108b198 │ │ │ │ + strdeq fp, [r8, -ip] │ │ │ │ + tsteq r8, r8, ror r1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -284749,16 +284749,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 121e54 <__cxa_atexit@plt+0x116148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - tsteq r8, r4, ror #2 │ │ │ │ - tsteq r8, r4, lsl #2 │ │ │ │ + tsteq r8, r4, asr #2 │ │ │ │ + smlatteq r8, r4, r0, fp │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -284801,24 +284801,24 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 121f24 <__cxa_atexit@plt+0x116218> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldc2 15, cr13, [r7], #-512 @ 0xfffffe00 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ - qaddeq fp, r8, r8 │ │ │ │ - swpeq fp, r0, [r8] │ │ │ │ + tsteq r8, r8, lsr r0 │ │ │ │ + tsteq r8, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 121e58 <__cxa_atexit@plt+0x11614c> │ │ │ │ - ldrshteq r5, [r9], #92 @ 0x5c │ │ │ │ + ldrsbteq r5, [r9], #92 @ 0x5c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 121fc8 <__cxa_atexit@plt+0x1162bc> │ │ │ │ ldr r2, [pc, #128] @ 121fe4 <__cxa_atexit@plt+0x1162d8> │ │ │ │ @@ -284851,19 +284851,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r8, r8, pc, sl @ │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - rscseq r5, r9, r8, asr #10 │ │ │ │ + rscseq r5, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122044 <__cxa_atexit@plt+0x116338> │ │ │ │ @@ -284880,25 +284880,25 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ b 121974 <__cxa_atexit@plt+0x115c68> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - rscseq r5, r9, r4, ror #9 │ │ │ │ + rscseq r5, r9, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12207c <__cxa_atexit@plt+0x116370> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ b db2714 <__cxa_atexit@plt+0xda6a08> │ │ │ │ - ldrshteq r5, [r9], #68 @ 0x44 │ │ │ │ - ldrhteq r5, [r9], #72 @ 0x48 │ │ │ │ + ldrsbteq r5, [r9], #68 @ 0x44 │ │ │ │ + smlalseq r5, r9, r8, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -284920,17 +284920,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 122100 <__cxa_atexit@plt+0x1163f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - tsteq r8, r0, lsl r0 │ │ │ │ - tsteq r8, r4, asr #28 │ │ │ │ - rscseq r5, r9, r8, lsl #9 │ │ │ │ + strdeq sl, [r8, -r0] │ │ │ │ + tsteq r8, r4, lsr #28 │ │ │ │ + rscseq r5, r9, r8, ror #8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -284946,16 +284946,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 122164 <__cxa_atexit@plt+0x116458> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0108aeb0 │ │ │ │ - rscseq r5, r9, r4, asr #8 │ │ │ │ + @ instruction: 0x0108ae90 │ │ │ │ + rscseq r5, r9, r4, lsr #8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1221a8 <__cxa_atexit@plt+0x11649c> │ │ │ │ mov r0, r8 │ │ │ │ @@ -284969,15 +284969,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1221bc <__cxa_atexit@plt+0x1164b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r5, [r9], #48 @ 0x30 │ │ │ │ + ldrsbteq r5, [r9], #48 @ 0x30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ add r0, r7, #8 │ │ │ │ mov r2, r9 │ │ │ │ bl afc8 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -285004,15 +285004,15 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 122248 <__cxa_atexit@plt+0x11653c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r5, r9, ip, ror #6 │ │ │ │ + rscseq r5, r9, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -285026,15 +285026,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1222a4 <__cxa_atexit@plt+0x116598> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq sl, [r8, -ip] │ │ │ │ + @ instruction: 0x0108acbc │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285052,15 +285052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 12230c <__cxa_atexit@plt+0x116600> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r8, r8, ip, sl │ │ │ │ + tsteq r8, r8, ror #24 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 122350 <__cxa_atexit@plt+0x116644> │ │ │ │ @@ -285075,15 +285075,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 122364 <__cxa_atexit@plt+0x116658> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r9, r0, asr r2 │ │ │ │ + rscseq r5, r9, r0, lsr r2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ stm sp, {r4, r6, fp} │ │ │ │ cmp r3, #1 │ │ │ │ blt 122434 <__cxa_atexit@plt+0x116728> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -285167,15 +285167,15 @@ │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1224d4 <__cxa_atexit@plt+0x1167c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq r5, r9, r8, ror #1 │ │ │ │ + rscseq r5, r9, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -285189,15 +285189,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 122530 <__cxa_atexit@plt+0x116824> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, r0, asr sl │ │ │ │ + tsteq r8, r0, lsr sl │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285215,15 +285215,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 122598 <__cxa_atexit@plt+0x11688c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq sl, [r8, -ip] │ │ │ │ + ldrdeq sl, [r8, -ip] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ @@ -285282,17 +285282,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #55296 @ 0xd800 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r4, r9, ip, lsr pc │ │ │ │ + rscseq r4, r9, ip, lsl pc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285315,15 +285315,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 122728 <__cxa_atexit@plt+0x116a1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r8, r0, r8, sl │ │ │ │ + tsteq r8, r0, ror #16 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ @@ -285399,15 +285399,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 122874 <__cxa_atexit@plt+0x116b68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r4, r9, r0, asr sp │ │ │ │ + rscseq r4, r9, r0, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 122894 <__cxa_atexit@plt+0x116b88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1225a8 <__cxa_atexit@plt+0x11689c> │ │ │ │ @@ -285429,15 +285429,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1228f0 <__cxa_atexit@plt+0x116be4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x0108a690 │ │ │ │ + tsteq r8, r0, ror r6 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -285455,15 +285455,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 122958 <__cxa_atexit@plt+0x116c4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r8, ip, lsr r6 │ │ │ │ + tsteq r8, ip, lsl r6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub r8, r1, #7 │ │ │ │ cmp r0, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -285695,15 +285695,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 122d14 <__cxa_atexit@plt+0x117008> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r4, [r9], #128 @ 0x80 │ │ │ │ + ldrhteq r4, [r9], #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122d58 <__cxa_atexit@plt+0x11704c> │ │ │ │ @@ -285715,15 +285715,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, ror r2 │ │ │ │ + tsteq r8, r0, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -285742,15 +285742,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsr r1 │ │ │ │ + tsteq r8, r8, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 122e60 <__cxa_atexit@plt+0x117154> │ │ │ │ ldr r7, [pc, #148] @ 122e88 <__cxa_atexit@plt+0x11717c> │ │ │ │ @@ -285789,17 +285789,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r4, r9, ip, ror r7 │ │ │ │ + rscseq r4, r9, ip, asr r7 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - smlabbeq r8, r0, r1, sl │ │ │ │ + tsteq r8, r0, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122ef4 <__cxa_atexit@plt+0x1171e8> │ │ │ │ @@ -285819,15 +285819,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - ldrdeq sl, [r8, -ip] │ │ │ │ + strheq sl, [r8, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 122f78 <__cxa_atexit@plt+0x11726c> │ │ │ │ ldr r3, [pc, #120] @ 122fa0 <__cxa_atexit@plt+0x117294> │ │ │ │ @@ -285859,16 +285859,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r4, r9, r8, ror #12 │ │ │ │ - qaddeq sl, ip, r8 │ │ │ │ + rscseq r4, r9, r8, asr #12 │ │ │ │ + tsteq r8, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 122ff0 <__cxa_atexit@plt+0x1172e4> │ │ │ │ @@ -285881,15 +285881,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r9, [r8, -r8] │ │ │ │ + @ instruction: 0x01089fb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 123044 <__cxa_atexit@plt+0x117338> │ │ │ │ ldr r3, [pc, #52] @ 123054 <__cxa_atexit@plt+0x117348> │ │ │ │ @@ -285904,15 +285904,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 123058 <__cxa_atexit@plt+0x11734c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq r4, [r9], #80 @ 0x50 │ │ │ │ + smlalseq r4, r9, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -285930,16 +285930,16 @@ │ │ │ │ b 60b9d8 <__cxa_atexit@plt+0x5ffccc> │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1230c4 <__cxa_atexit@plt+0x1173b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mrseq sl, (UNDEF: 24) │ │ │ │ - rscseq r4, r9, r8, asr #10 │ │ │ │ + smlatteq r8, r0, r0, sl │ │ │ │ + rscseq r4, r9, r8, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1230f8 <__cxa_atexit@plt+0x1173ec> │ │ │ │ ldr r5, [pc, #32] @ 123108 <__cxa_atexit@plt+0x1173fc> │ │ │ │ @@ -285949,15 +285949,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 12310c <__cxa_atexit@plt+0x117400> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r9, ip, lsl #10 │ │ │ │ + rscseq r4, r9, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123158 <__cxa_atexit@plt+0x11744c> │ │ │ │ @@ -285971,16 +285971,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r8, ror lr │ │ │ │ - tsteq r8, ip, lsr #28 │ │ │ │ + tsteq r8, r8, asr lr │ │ │ │ + tsteq r8, ip, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 12319c <__cxa_atexit@plt+0x117490> │ │ │ │ ldr r5, [pc, #32] @ 1231ac <__cxa_atexit@plt+0x1174a0> │ │ │ │ @@ -285990,15 +285990,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1231b0 <__cxa_atexit@plt+0x1174a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq r4, r9, r8, ror #8 │ │ │ │ + rscseq r4, r9, r8, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 123230 <__cxa_atexit@plt+0x117524> │ │ │ │ ldr r3, [pc, #132] @ 123258 <__cxa_atexit@plt+0x11754c> │ │ │ │ @@ -286033,17 +286033,17 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbteq r4, [r9], #60 @ 0x3c │ │ │ │ - @ instruction: 0x01089db4 │ │ │ │ - @ instruction: 0x01089f98 │ │ │ │ + ldrhteq r4, [r9], #60 @ 0x3c │ │ │ │ + @ instruction: 0x01089d94 │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1232bc <__cxa_atexit@plt+0x1175b0> │ │ │ │ @@ -286060,16 +286060,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, lsr #26 │ │ │ │ - tsteq r8, r4, lsl #30 │ │ │ │ + tsteq r8, r0, lsl #26 │ │ │ │ + smlatteq r8, r4, lr, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 12338c <__cxa_atexit@plt+0x117680> │ │ │ │ @@ -286120,15 +286120,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r8, r0, asr sp │ │ │ │ + tsteq r8, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -286160,15 +286160,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01089c90 │ │ │ │ + tsteq r8, r0, ror ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1234ac <__cxa_atexit@plt+0x1177a0> │ │ │ │ @@ -286184,15 +286184,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, lsl #24 │ │ │ │ + smlatteq r8, ip, fp, r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 123508 <__cxa_atexit@plt+0x1177fc> │ │ │ │ ldr r3, [pc, #52] @ 123510 <__cxa_atexit@plt+0x117804> │ │ │ │ @@ -286274,16 +286274,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strdeq r9, [r8, -r8] │ │ │ │ - tsteq r8, r4, lsr #22 │ │ │ │ + ldrdeq r9, [r8, -r8] │ │ │ │ + tsteq r8, r4, lsl #22 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 123678 <__cxa_atexit@plt+0x11796c> │ │ │ │ @@ -286299,15 +286299,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, asr #20 │ │ │ │ + tsteq r8, r0, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 123700 <__cxa_atexit@plt+0x1179f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286349,17 +286349,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r9, ip, lsl #30 │ │ │ │ - ldrdeq r9, [r8, -r4] │ │ │ │ - smlabbeq r8, r8, r8, r9 │ │ │ │ + rscseq r3, r9, ip, ror #29 │ │ │ │ + @ instruction: 0x010898b4 │ │ │ │ + tsteq r8, r8, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286377,16 +286377,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1237c4 <__cxa_atexit@plt+0x117ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, lsr #16 │ │ │ │ - smlatteq r8, r0, r7, r9 │ │ │ │ + tsteq r8, ip, lsl #16 │ │ │ │ + smlabteq r8, r0, r7, r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -286504,16 +286504,16 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - tsteq r8, r0, asr #16 │ │ │ │ - tsteq r8, r0, lsl r7 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ + strdeq r9, [r8, -r0] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 123a38 <__cxa_atexit@plt+0x117d2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -286555,17 +286555,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r3, [r9], #184 @ 0xb8 │ │ │ │ - @ instruction: 0x0108959c │ │ │ │ - tsteq r8, r0, asr r5 │ │ │ │ + ldrhteq r3, [r9], #184 @ 0xb8 │ │ │ │ + tsteq r8, ip, ror r5 │ │ │ │ + tsteq r8, r0, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286583,16 +286583,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 123afc <__cxa_atexit@plt+0x117df0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r9, [r8, -r4] │ │ │ │ - smlatbeq r8, r8, r4, r9 │ │ │ │ + ldrdeq r9, [r8, -r4] │ │ │ │ + smlabbeq r8, r8, r4, r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 123b64 <__cxa_atexit@plt+0x117e58> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ @@ -286624,16 +286624,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - rscseq r3, r9, r4, asr #21 │ │ │ │ - tsteq r8, r4, asr r5 │ │ │ │ + rscseq r3, r9, r4, lsr #21 │ │ │ │ + tsteq r8, r4, lsr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ b 123fd0 <__cxa_atexit@plt+0x1182c4> │ │ │ │ @@ -286686,16 +286686,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - ldrsbteq r3, [r9], #144 @ 0x90 │ │ │ │ - tsteq r8, r8, ror #8 │ │ │ │ + ldrhteq r3, [r9], #144 @ 0x90 │ │ │ │ + tsteq r8, r8, asr #8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ add r0, r5, #8 │ │ │ │ mov lr, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -286808,18 +286808,18 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r8, ip, lsl r4 │ │ │ │ - tsteq r8, ip, lsr #4 │ │ │ │ + strdeq r9, [r8, -ip] │ │ │ │ + tsteq r8, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r8, r4, asr r3 │ │ │ │ + tsteq r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 123c98 <__cxa_atexit@plt+0x117f8c> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -286849,15 +286849,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 123f18 <__cxa_atexit@plt+0x11820c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - smlabteq r8, r4, r1, r9 │ │ │ │ + smlatbeq r8, r4, r1, r9 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -286875,15 +286875,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 123f88 <__cxa_atexit@plt+0x11827c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, asr r1 │ │ │ │ + tsteq r8, ip, lsr r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -286939,15 +286939,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 124084 <__cxa_atexit@plt+0x118378> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r3, r9, r0, asr #11 │ │ │ │ + rscseq r3, r9, r0, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1240d8 <__cxa_atexit@plt+0x1183cc> │ │ │ │ ldr r1, [r7, #10] │ │ │ │ @@ -287057,16 +287057,16 @@ │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strdeq r8, [r8, -r4] │ │ │ │ - tsteq r8, r4, lsl #28 │ │ │ │ + ldrdeq r8, [r8, -r4] │ │ │ │ + smlatteq r8, r4, sp, r8 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ sub r1, r5, #4 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -287101,16 +287101,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rscseq r3, r9, r0, asr r3 │ │ │ │ - smlatteq r8, r4, sp, r8 │ │ │ │ + rscseq r3, r9, r0, lsr r3 │ │ │ │ + smlabteq r8, r4, sp, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 123fd0 <__cxa_atexit@plt+0x1182c4> │ │ │ │ @@ -287159,17 +287159,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r9, r4, ror r2 │ │ │ │ - tsteq r8, ip, lsr #24 │ │ │ │ - smlatteq r8, r0, fp, r8 │ │ │ │ + rscseq r3, r9, r4, asr r2 │ │ │ │ + tsteq r8, ip, lsl #24 │ │ │ │ + smlabteq r8, r0, fp, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287187,16 +287187,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12446c <__cxa_atexit@plt+0x118760> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r8, r4, fp, r8 │ │ │ │ - tsteq r8, r8, lsr fp │ │ │ │ + tsteq r8, r4, ror #22 │ │ │ │ + tsteq r8, r8, lsl fp │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 124524 <__cxa_atexit@plt+0x118818> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -287298,16 +287298,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r4, sl, r8 │ │ │ │ - tsteq r8, r0, lsr fp │ │ │ │ + smlatbeq r8, r4, sl, r8 │ │ │ │ + tsteq r8, r0, lsl fp │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287470,17 +287470,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r2, r9, ip, sp │ │ │ │ - tsteq r8, r0, asr r7 │ │ │ │ - tsteq r8, r4, lsl #14 │ │ │ │ + rscseq r2, r9, ip, ror sp │ │ │ │ + tsteq r8, r0, lsr r7 │ │ │ │ + smlatteq r8, r4, r6, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287498,16 +287498,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 124948 <__cxa_atexit@plt+0x118c3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r8, r8, r6, r8 │ │ │ │ - tsteq r8, ip, asr r6 │ │ │ │ + smlabbeq r8, r8, r6, r8 │ │ │ │ + tsteq r8, ip, lsr r6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287547,15 +287547,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0108859c │ │ │ │ + tsteq r8, ip, ror r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 124a6c <__cxa_atexit@plt+0x118d60> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -287574,15 +287574,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 124a70 <__cxa_atexit@plt+0x118d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, ip, lsl #10 │ │ │ │ + smlatteq r8, ip, r4, r8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -287590,16 +287590,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 124ab0 <__cxa_atexit@plt+0x118da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabteq r8, r0, r4, r8 │ │ │ │ - rscseq r2, r9, r4, lsl #23 │ │ │ │ + smlatbeq r8, r0, r4, r8 │ │ │ │ + rscseq r2, r9, r4, ror #22 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 124b6c <__cxa_atexit@plt+0x118e60> │ │ │ │ tst r9, #1 │ │ │ │ @@ -287652,28 +287652,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbteq r2, [r9], #168 @ 0xa8 │ │ │ │ + ldrhteq r2, [r9], #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r0, ror #20 │ │ │ │ + rscseq r2, r9, r0, asr #20 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287703,15 +287703,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [r9], #144 @ 0x90 │ │ │ │ + ldrhteq r2, [r9], #144 @ 0x90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 124ce8 <__cxa_atexit@plt+0x118fdc> │ │ │ │ @@ -287737,15 +287737,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r2, r9, ip, asr #18 │ │ │ │ + rscseq r2, r9, ip, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 124d28 <__cxa_atexit@plt+0x11901c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -287768,16 +287768,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, asr r3 │ │ │ │ - rscseq r2, r9, r8, asr #17 │ │ │ │ + tsteq r8, r4, lsr r3 │ │ │ │ + rscseq r2, r9, r8, lsr #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 124e4c <__cxa_atexit@plt+0x119140> │ │ │ │ ldr r3, [pc, #204] @ 124e6c <__cxa_atexit@plt+0x119160> │ │ │ │ @@ -287830,18 +287830,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabteq r8, r0, r2, r8 │ │ │ │ + smlatbeq r8, r0, r2, r8 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r2, r9, ip, asr #15 │ │ │ │ + rscseq r2, r9, ip, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 124f0c <__cxa_atexit@plt+0x119200> │ │ │ │ @@ -287873,15 +287873,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 124ac4 <__cxa_atexit@plt+0x118db8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - smlatteq r8, r4, r1, r8 │ │ │ │ + smlabteq r8, r4, r1, r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287894,16 +287894,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, asr r1 │ │ │ │ - ldrsbteq r2, [r9], #96 @ 0x60 │ │ │ │ + tsteq r8, ip, lsr r1 │ │ │ │ + ldrhteq r2, [r9], #96 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 124ff0 <__cxa_atexit@plt+0x1192e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -287945,17 +287945,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, r9, r8, asr #12 │ │ │ │ - smlatteq r8, r4, pc, r7 @ │ │ │ │ - @ instruction: 0x01087f98 │ │ │ │ + rscseq r2, r9, r8, lsr #12 │ │ │ │ + smlabteq r8, r4, pc, r7 @ │ │ │ │ + tsteq r8, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -287973,16 +287973,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1250b4 <__cxa_atexit@plt+0x1193a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, lsr pc │ │ │ │ - strdeq r7, [r8, -r0] │ │ │ │ + tsteq r8, ip, lsl pc │ │ │ │ + ldrdeq r7, [r8, -r0] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -288022,15 +288022,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r8, r0, lsr lr │ │ │ │ + tsteq r8, r0, lsl lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1251d8 <__cxa_atexit@plt+0x1194cc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -288049,15 +288049,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1251dc <__cxa_atexit@plt+0x1194d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatbeq r8, r0, sp, r7 │ │ │ │ + smlabbeq r8, r0, sp, r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -288065,16 +288065,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 12521c <__cxa_atexit@plt+0x119510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, asr sp │ │ │ │ - rscseq r2, r9, r8, lsl r4 │ │ │ │ + tsteq r8, r4, lsr sp │ │ │ │ + ldrshteq r2, [r9], #56 @ 0x38 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1252d8 <__cxa_atexit@plt+0x1195cc> │ │ │ │ tst r9, #1 │ │ │ │ @@ -288127,28 +288127,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r2, r9, ip, ror r3 │ │ │ │ + rscseq r2, r9, ip, asr r3 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [r9], #36 @ 0x24 │ │ │ │ + ldrsbteq r2, [r9], #36 @ 0x24 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288178,15 +288178,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r4, ror r2 │ │ │ │ + rscseq r2, r9, r4, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 125454 <__cxa_atexit@plt+0x119748> │ │ │ │ @@ -288212,15 +288212,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq r2, [r9], #16 │ │ │ │ + ldrsbteq r2, [r9], #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125494 <__cxa_atexit@plt+0x119788> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -288243,16 +288243,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r8, r8, fp, r7 │ │ │ │ - rscseq r2, r9, ip, ror #2 │ │ │ │ + smlabteq r8, r8, fp, r7 │ │ │ │ + rscseq r2, r9, ip, asr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1255b8 <__cxa_atexit@plt+0x1198ac> │ │ │ │ ldr r3, [pc, #204] @ 1255d8 <__cxa_atexit@plt+0x1198cc> │ │ │ │ @@ -288305,18 +288305,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, asr fp │ │ │ │ + tsteq r8, r4, lsr fp │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r2, r9, r0, ror r0 │ │ │ │ + rscseq r2, r9, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125678 <__cxa_atexit@plt+0x11996c> │ │ │ │ @@ -288348,15 +288348,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 125230 <__cxa_atexit@plt+0x119524> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, ror sl │ │ │ │ + tsteq r8, r8, asr sl │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288369,16 +288369,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r7, [r8, -r0] │ │ │ │ - rscseq r1, r9, r4, ror pc │ │ │ │ + ldrdeq r7, [r8, -r0] │ │ │ │ + rscseq r1, r9, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12575c <__cxa_atexit@plt+0x119a50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288420,17 +288420,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r9, ip, ror #29 │ │ │ │ - tsteq r8, r8, ror r8 │ │ │ │ - tsteq r8, ip, lsr #16 │ │ │ │ + rscseq r1, r9, ip, asr #29 │ │ │ │ + tsteq r8, r8, asr r8 │ │ │ │ + tsteq r8, ip, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288448,16 +288448,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 125820 <__cxa_atexit@plt+0x119b14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r7, [r8, -r0] │ │ │ │ - smlabbeq r8, r4, r7, r7 │ │ │ │ + @ instruction: 0x010877b0 │ │ │ │ + tsteq r8, r4, ror #14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -288511,15 +288511,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlabbeq r8, ip, r6, r7 │ │ │ │ + tsteq r8, ip, ror #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 1259b4 <__cxa_atexit@plt+0x119ca8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -288552,15 +288552,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1259b8 <__cxa_atexit@plt+0x119cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r8, r4, r5, r7 │ │ │ │ + smlatbeq r8, r4, r5, r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -288582,16 +288582,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 125a30 <__cxa_atexit@plt+0x119d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r8, r0, asr #10 │ │ │ │ - rscseq r1, r9, r4, lsl #24 │ │ │ │ + tsteq r8, r0, lsr #10 │ │ │ │ + rscseq r1, r9, r4, ror #23 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 125af8 <__cxa_atexit@plt+0x119dec> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -288647,15 +288647,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r1, r9, ip, ror #22 │ │ │ │ + rscseq r1, r9, ip, asr #22 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -288664,15 +288664,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r9, r4, asr #21 │ │ │ │ + rscseq r1, r9, r4, lsr #21 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288702,15 +288702,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r9, r4, asr sl │ │ │ │ + rscseq r1, r9, r4, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 125c84 <__cxa_atexit@plt+0x119f78> │ │ │ │ @@ -288736,15 +288736,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbteq r1, [r9], #144 @ 0x90 │ │ │ │ + ldrhteq r1, [r9], #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 125cc4 <__cxa_atexit@plt+0x119fb8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -288767,16 +288767,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010873b8 │ │ │ │ - rscseq r1, r9, ip, asr #18 │ │ │ │ + @ instruction: 0x01087398 │ │ │ │ + rscseq r1, r9, ip, lsr #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 125de8 <__cxa_atexit@plt+0x11a0dc> │ │ │ │ ldr r3, [pc, #204] @ 125e08 <__cxa_atexit@plt+0x11a0fc> │ │ │ │ @@ -288829,18 +288829,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, lsr #6 │ │ │ │ + tsteq r8, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, r9, r0, asr r8 │ │ │ │ + rscseq r1, r9, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 125ea8 <__cxa_atexit@plt+0x11a19c> │ │ │ │ @@ -288872,15 +288872,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 125a44 <__cxa_atexit@plt+0x119d38> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, asr #4 │ │ │ │ + tsteq r8, r8, lsr #4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288893,16 +288893,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r8, r0, r1, r7 │ │ │ │ - rscseq r1, r9, r4, asr r7 │ │ │ │ + smlatbeq r8, r0, r1, r7 │ │ │ │ + rscseq r1, r9, r4, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 125f8c <__cxa_atexit@plt+0x11a280> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -288944,17 +288944,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r9, ip, asr #13 │ │ │ │ - tsteq r8, r8, asr #32 │ │ │ │ - strdeq r6, [r8, -ip] │ │ │ │ + rscseq r1, r9, ip, lsr #13 │ │ │ │ + tsteq r8, r8, lsr #32 │ │ │ │ + ldrdeq r6, [r8, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -288972,16 +288972,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 126050 <__cxa_atexit@plt+0x11a344> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r8, r0, pc, r6 @ │ │ │ │ - tsteq r8, r4, asr pc │ │ │ │ + smlabbeq r8, r0, pc, r6 @ │ │ │ │ + tsteq r8, r4, lsr pc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1260b0 <__cxa_atexit@plt+0x11a3a4> │ │ │ │ ldr r2, [pc, #72] @ 1260b8 <__cxa_atexit@plt+0x11a3ac> │ │ │ │ @@ -289001,15 +289001,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 8dda28 <__cxa_atexit@plt+0x8d1d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r0, ror lr │ │ │ │ + tsteq r8, r0, asr lr │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1260e4 <__cxa_atexit@plt+0x11a3d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -289028,16 +289028,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r6, [r8, -r4] │ │ │ │ - rscseq r1, r9, r8, lsr r5 │ │ │ │ + ldrdeq r6, [r8, -r4] │ │ │ │ + rscseq r1, r9, r8, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1261a0 <__cxa_atexit@plt+0x11a494> │ │ │ │ @@ -289063,15 +289063,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrhteq r1, [r9], #68 @ 0x44 │ │ │ │ + smlalseq r1, r9, r4, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1261e0 <__cxa_atexit@plt+0x11a4d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -289094,16 +289094,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01086e9c │ │ │ │ - rscseq r1, r9, r0, lsr r4 │ │ │ │ + tsteq r8, ip, ror lr │ │ │ │ + rscseq r1, r9, r0, lsl r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 126304 <__cxa_atexit@plt+0x11a5f8> │ │ │ │ ldr r3, [pc, #204] @ 126324 <__cxa_atexit@plt+0x11a618> │ │ │ │ @@ -289156,18 +289156,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r8, lsl #28 │ │ │ │ + smlatteq r8, r8, sp, r6 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, r9, r4, lsr r3 │ │ │ │ + rscseq r1, r9, r4, lsl r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1263c4 <__cxa_atexit@plt+0x11a6b8> │ │ │ │ @@ -289199,15 +289199,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 125a44 <__cxa_atexit@plt+0x119d38> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, ip, lsr #26 │ │ │ │ + tsteq r8, ip, lsl #26 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289220,16 +289220,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, r4, ip, r6 │ │ │ │ - rscseq r1, r9, r8, lsr r2 │ │ │ │ + smlabbeq r8, r4, ip, r6 │ │ │ │ + rscseq r1, r9, r8, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1264c0 <__cxa_atexit@plt+0x11a7b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289278,17 +289278,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r1, r9, r0, lsr #3 │ │ │ │ - tsteq r8, r4, lsl fp │ │ │ │ - smlabteq r8, r8, sl, r6 │ │ │ │ + rscseq r1, r9, r0, lsl #3 │ │ │ │ + strdeq r6, [r8, -r4] │ │ │ │ + smlatbeq r8, r8, sl, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289306,16 +289306,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 126588 <__cxa_atexit@plt+0x11a87c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r8, ror #20 │ │ │ │ - tsteq r8, ip, lsl sl │ │ │ │ + tsteq r8, r8, asr #20 │ │ │ │ + strdeq r6, [r8, -ip] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289361,15 +289361,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r8, r4, asr #18 │ │ │ │ + tsteq r8, r4, lsr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 1266dc <__cxa_atexit@plt+0x11a9d0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -289394,15 +289394,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1266e0 <__cxa_atexit@plt+0x11a9d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x0108689c │ │ │ │ + tsteq r8, ip, ror r8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -289416,16 +289416,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 126738 <__cxa_atexit@plt+0x11aa2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r8, r8, lsr r8 │ │ │ │ - ldrshteq r0, [r9], #236 @ 0xec │ │ │ │ + tsteq r8, r8, lsl r8 │ │ │ │ + ldrsbteq r0, [r9], #236 @ 0xec │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 126800 <__cxa_atexit@plt+0x11aaf4> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -289481,15 +289481,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r0, r9, ip, ror lr │ │ │ │ + rscseq r0, r9, ip, asr lr │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -289498,15 +289498,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r9], #220 @ 0xdc │ │ │ │ + smlalseq r0, r9, ip, sp │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289536,15 +289536,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, r4, ror #26 │ │ │ │ + rscseq r0, r9, r4, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12698c <__cxa_atexit@plt+0x11ac80> │ │ │ │ @@ -289570,15 +289570,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r0, r9, r0, ror #25 │ │ │ │ + rscseq r0, r9, r0, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1269cc <__cxa_atexit@plt+0x11acc0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -289601,16 +289601,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010866b0 │ │ │ │ - rscseq r0, r9, ip, asr ip │ │ │ │ + @ instruction: 0x01086690 │ │ │ │ + rscseq r0, r9, ip, lsr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 126af0 <__cxa_atexit@plt+0x11ade4> │ │ │ │ ldr r3, [pc, #204] @ 126b10 <__cxa_atexit@plt+0x11ae04> │ │ │ │ @@ -289663,18 +289663,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, ip, lsl r6 │ │ │ │ + strdeq r6, [r8, -ip] │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r0, r9, r0, ror #22 │ │ │ │ + rscseq r0, r9, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 126bb0 <__cxa_atexit@plt+0x11aea4> │ │ │ │ @@ -289706,15 +289706,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12674c <__cxa_atexit@plt+0x11aa40> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r0, asr #10 │ │ │ │ + tsteq r8, r0, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289727,16 +289727,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010864b8 │ │ │ │ - rscseq r0, r9, r4, ror #20 │ │ │ │ + @ instruction: 0x01086498 │ │ │ │ + rscseq r0, r9, r4, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 126c94 <__cxa_atexit@plt+0x11af88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -289778,17 +289778,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r0, [r9], #156 @ 0x9c │ │ │ │ - tsteq r8, r0, asr #6 │ │ │ │ - strdeq r6, [r8, -r4] │ │ │ │ + ldrhteq r0, [r9], #156 @ 0x9c │ │ │ │ + tsteq r8, r0, lsr #6 │ │ │ │ + ldrdeq r6, [r8, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -289806,16 +289806,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 126d58 <__cxa_atexit@plt+0x11b04c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01086298 │ │ │ │ - tsteq r8, ip, asr #4 │ │ │ │ + tsteq r8, r8, ror r2 │ │ │ │ + tsteq r8, ip, lsr #4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 126db8 <__cxa_atexit@plt+0x11b0ac> │ │ │ │ ldr r2, [pc, #72] @ 126dc0 <__cxa_atexit@plt+0x11b0b4> │ │ │ │ @@ -289835,15 +289835,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 8dda28 <__cxa_atexit@plt+0x8d1d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r8, ror #2 │ │ │ │ + tsteq r8, r8, asr #2 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 126dec <__cxa_atexit@plt+0x11b0e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -289862,16 +289862,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r8, ip, r2, r6 │ │ │ │ - rscseq r0, r9, r8, asr #16 │ │ │ │ + smlabteq r8, ip, r2, r6 │ │ │ │ + rscseq r0, r9, r8, lsr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 126ea8 <__cxa_atexit@plt+0x11b19c> │ │ │ │ @@ -289897,15 +289897,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r0, r9, r4, asr #15 │ │ │ │ + rscseq r0, r9, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 126ee8 <__cxa_atexit@plt+0x11b1dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -289928,16 +289928,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01086194 │ │ │ │ - rscseq r0, r9, r0, asr #14 │ │ │ │ + tsteq r8, r4, ror r1 │ │ │ │ + rscseq r0, r9, r0, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12700c <__cxa_atexit@plt+0x11b300> │ │ │ │ ldr r3, [pc, #204] @ 12702c <__cxa_atexit@plt+0x11b320> │ │ │ │ @@ -289990,18 +289990,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - mrseq r6, (UNDEF: 24) │ │ │ │ + smlatteq r8, r0, r0, r6 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r0, r9, r4, asr #12 │ │ │ │ + rscseq r0, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1270cc <__cxa_atexit@plt+0x11b3c0> │ │ │ │ @@ -290033,15 +290033,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12674c <__cxa_atexit@plt+0x11aa40> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r4, lsr #32 │ │ │ │ + tsteq r8, r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290054,16 +290054,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01085f9c │ │ │ │ - rscseq r0, r9, r8, asr #10 │ │ │ │ + tsteq r8, ip, ror pc │ │ │ │ + rscseq r0, r9, r8, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1271c8 <__cxa_atexit@plt+0x11b4bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290112,17 +290112,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrhteq r0, [r9], #64 @ 0x40 │ │ │ │ - tsteq r8, ip, lsl #28 │ │ │ │ - smlabteq r8, r0, sp, r5 │ │ │ │ + smlalseq r0, r9, r0, r4 │ │ │ │ + smlatteq r8, ip, sp, r5 │ │ │ │ + smlatbeq r8, r0, sp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290140,16 +290140,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 127290 <__cxa_atexit@plt+0x11b584> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ - tsteq r8, r4, lsl sp │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ + strdeq r5, [r8, -r4] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -290229,15 +290229,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - smlabteq r8, r0, fp, r5 │ │ │ │ + smlatbeq r8, r0, fp, r5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1274e0 <__cxa_atexit@plt+0x11b7d4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -290291,15 +290291,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x01085a9c │ │ │ │ + tsteq r8, ip, ror sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -290344,16 +290344,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1275b8 <__cxa_atexit@plt+0x11b8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x010859bc │ │ │ │ - rscseq r0, r9, ip, ror r0 │ │ │ │ + @ instruction: 0x0108599c │ │ │ │ + rscseq r0, r9, ip, asr r0 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1276a0 <__cxa_atexit@plt+0x11b994> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -290417,15 +290417,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrshteq pc, [r8], #244 @ 0xf4 @ │ │ │ │ + ldrsbteq pc, [r8], #244 @ 0xf4 @ │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -290442,15 +290442,15 @@ │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r2, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [r8], #236 @ 0xec @ │ │ │ │ + ldrsbteq pc, [r8], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290480,15 +290480,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldrhteq pc, [r8], #236 @ 0xec @ │ │ │ │ + smlalseq pc, r8, ip, lr @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12784c <__cxa_atexit@plt+0x11bb40> │ │ │ │ @@ -290514,15 +290514,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r8, r8, lsr lr @ │ │ │ │ + rscseq pc, r8, r8, lsl lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12788c <__cxa_atexit@plt+0x11bb80> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -290545,16 +290545,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r5, [r8, -r0] │ │ │ │ - ldrhteq pc, [r8], #212 @ 0xd4 @ │ │ │ │ + ldrdeq r5, [r8, -r0] │ │ │ │ + smlalseq pc, r8, r4, sp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1279b0 <__cxa_atexit@plt+0x11bca4> │ │ │ │ ldr r3, [pc, #204] @ 1279d0 <__cxa_atexit@plt+0x11bcc4> │ │ │ │ @@ -290607,18 +290607,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, ip, asr r7 │ │ │ │ + tsteq r8, ip, lsr r7 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrhteq pc, [r8], #200 @ 0xc8 @ │ │ │ │ + smlalseq pc, r8, r8, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127a70 <__cxa_atexit@plt+0x11bd64> │ │ │ │ @@ -290650,15 +290650,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1275cc <__cxa_atexit@plt+0x11b8c0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - smlabbeq r8, r0, r6, r5 │ │ │ │ + tsteq r8, r0, ror #12 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290671,16 +290671,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r5, [r8, -r8] │ │ │ │ - ldrhteq pc, [r8], #188 @ 0xbc @ │ │ │ │ + ldrdeq r5, [r8, -r8] │ │ │ │ + smlalseq pc, r8, ip, fp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 127b54 <__cxa_atexit@plt+0x11be48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -290722,17 +290722,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r8, r4, lsr fp @ │ │ │ │ - smlabbeq r8, r0, r4, r5 │ │ │ │ - tsteq r8, r4, lsr r4 │ │ │ │ + rscseq pc, r8, r4, lsl fp @ │ │ │ │ + tsteq r8, r0, ror #8 │ │ │ │ + tsteq r8, r4, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -290750,16 +290750,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 127c18 <__cxa_atexit@plt+0x11bf0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r5, [r8, -r8] │ │ │ │ - smlabbeq r8, ip, r3, r5 │ │ │ │ + @ instruction: 0x010853b8 │ │ │ │ + tsteq r8, ip, ror #6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 127c80 <__cxa_atexit@plt+0x11bf74> │ │ │ │ ldr r2, [pc, #80] @ 127c88 <__cxa_atexit@plt+0x11bf7c> │ │ │ │ @@ -290781,15 +290781,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ b 8dda00 <__cxa_atexit@plt+0x8d1cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatbeq r8, r8, r2, r5 │ │ │ │ + smlabbeq r8, r8, r2, r5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 127cb8 <__cxa_atexit@plt+0x11bfac> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -290813,16 +290813,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ - smlabteq r8, r0, r4, r5 │ │ │ │ - rscseq pc, r8, r4, lsl #19 │ │ │ │ + smlatbeq r8, r0, r4, r5 │ │ │ │ + rscseq pc, r8, r4, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 127d84 <__cxa_atexit@plt+0x11c078> │ │ │ │ @@ -290848,15 +290848,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r8, r0, lsl #18 │ │ │ │ + rscseq pc, r8, r0, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 127dc4 <__cxa_atexit@plt+0x11c0b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -290879,16 +290879,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010852b8 │ │ │ │ - rscseq pc, r8, ip, ror r8 @ │ │ │ │ + @ instruction: 0x01085298 │ │ │ │ + rscseq pc, r8, ip, asr r8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 127ee8 <__cxa_atexit@plt+0x11c1dc> │ │ │ │ ldr r3, [pc, #204] @ 127f08 <__cxa_atexit@plt+0x11c1fc> │ │ │ │ @@ -290941,18 +290941,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, lsr #4 │ │ │ │ + tsteq r8, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq pc, r8, r0, lsl #15 │ │ │ │ + rscseq pc, r8, r0, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 127fa8 <__cxa_atexit@plt+0x11c29c> │ │ │ │ @@ -290984,15 +290984,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1275cc <__cxa_atexit@plt+0x11b8c0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, asr #2 │ │ │ │ + tsteq r8, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291005,16 +291005,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r8, r0, r0, r5 │ │ │ │ - rscseq pc, r8, r4, lsl #13 │ │ │ │ + smlatbeq r8, r0, r0, r5 │ │ │ │ + rscseq pc, r8, r4, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1280a4 <__cxa_atexit@plt+0x11c398> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291063,17 +291063,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, r8, ip, ror #11 │ │ │ │ - tsteq r8, r0, lsr pc │ │ │ │ - smlatteq r8, r4, lr, r4 │ │ │ │ + rscseq pc, r8, ip, asr #11 │ │ │ │ + tsteq r8, r0, lsl pc │ │ │ │ + smlabteq r8, r4, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291091,16 +291091,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12816c <__cxa_atexit@plt+0x11c460> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r8, r4, lr, r4 │ │ │ │ - tsteq r8, r8, lsr lr │ │ │ │ + tsteq r8, r4, ror #28 │ │ │ │ + tsteq r8, r8, lsl lr │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -291159,15 +291159,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r8, ip, lsr #26 │ │ │ │ + tsteq r8, ip, lsl #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 128328 <__cxa_atexit@plt+0x11c61c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -291205,15 +291205,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12832c <__cxa_atexit@plt+0x11c620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r8, r0, asr ip │ │ │ │ + tsteq r8, r0, lsr ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -291245,16 +291245,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 1283cc <__cxa_atexit@plt+0x11c6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlatbeq r8, r8, fp, r4 │ │ │ │ - rscseq pc, r8, r8, ror #4 │ │ │ │ + smlabbeq r8, r8, fp, r4 │ │ │ │ + rscseq pc, r8, r8, asr #4 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1284b8 <__cxa_atexit@plt+0x11c7ac> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -291319,15 +291319,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrshteq pc, [r8], #20 @ │ │ │ │ + ldrsbteq pc, [r8], #20 @ │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -291344,15 +291344,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, r4, ror #1 │ │ │ │ + rscseq pc, r8, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291382,15 +291382,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - ldrhteq pc, [r8], #12 @ │ │ │ │ + smlalseq pc, r8, ip, r0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 128664 <__cxa_atexit@plt+0x11c958> │ │ │ │ @@ -291416,15 +291416,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r8, r8, lsr r0 @ │ │ │ │ + rscseq pc, r8, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1286a4 <__cxa_atexit@plt+0x11c998> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -291447,16 +291447,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r4, [r8, -r8] │ │ │ │ - ldrhteq lr, [r8], #244 @ 0xf4 │ │ │ │ + @ instruction: 0x010849b8 │ │ │ │ + smlalseq lr, r8, r4, pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1287c8 <__cxa_atexit@plt+0x11cabc> │ │ │ │ ldr r3, [pc, #204] @ 1287e8 <__cxa_atexit@plt+0x11cadc> │ │ │ │ @@ -291509,18 +291509,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, asr #18 │ │ │ │ + tsteq r8, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrhteq lr, [r8], #232 @ 0xe8 │ │ │ │ + smlalseq lr, r8, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128888 <__cxa_atexit@plt+0x11cb7c> │ │ │ │ @@ -291552,15 +291552,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1283e0 <__cxa_atexit@plt+0x11c6d4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291573,16 +291573,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r8, r0, r7, r4 │ │ │ │ - ldrhteq lr, [r8], #220 @ 0xdc │ │ │ │ + smlabteq r8, r0, r7, r4 │ │ │ │ + smlalseq lr, r8, ip, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12896c <__cxa_atexit@plt+0x11cc60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291624,17 +291624,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r8, r4, lsr sp │ │ │ │ - tsteq r8, r8, ror #12 │ │ │ │ - tsteq r8, ip, lsl r6 │ │ │ │ + rscseq lr, r8, r4, lsl sp │ │ │ │ + tsteq r8, r8, asr #12 │ │ │ │ + strdeq r4, [r8, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291652,16 +291652,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 128a30 <__cxa_atexit@plt+0x11cd24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r8, r0, r5, r4 │ │ │ │ - tsteq r8, r4, ror r5 │ │ │ │ + smlatbeq r8, r0, r5, r4 │ │ │ │ + tsteq r8, r4, asr r5 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 128a98 <__cxa_atexit@plt+0x11cd8c> │ │ │ │ ldr r2, [pc, #80] @ 128aa0 <__cxa_atexit@plt+0x11cd94> │ │ │ │ @@ -291683,15 +291683,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ b 8dda00 <__cxa_atexit@plt+0x8d1cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01084490 │ │ │ │ + tsteq r8, r0, ror r4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 128ad0 <__cxa_atexit@plt+0x11cdc4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -291715,16 +291715,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ - smlatbeq r8, r8, r6, r4 │ │ │ │ - rscseq lr, r8, r4, lsl #23 │ │ │ │ + smlabbeq r8, r8, r6, r4 │ │ │ │ + rscseq lr, r8, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 128b9c <__cxa_atexit@plt+0x11ce90> │ │ │ │ @@ -291750,15 +291750,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq lr, r8, r0, lsl #22 │ │ │ │ + rscseq lr, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 128bdc <__cxa_atexit@plt+0x11ced0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -291781,16 +291781,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, r0, r4, r4 │ │ │ │ - rscseq lr, r8, ip, ror sl │ │ │ │ + smlabbeq r8, r0, r4, r4 │ │ │ │ + rscseq lr, r8, ip, asr sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 128d00 <__cxa_atexit@plt+0x11cff4> │ │ │ │ ldr r3, [pc, #204] @ 128d20 <__cxa_atexit@plt+0x11d014> │ │ │ │ @@ -291843,18 +291843,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, ip, lsl #8 │ │ │ │ + smlatteq r8, ip, r3, r4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq lr, r8, r0, lsl #19 │ │ │ │ + rscseq lr, r8, r0, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 128dc0 <__cxa_atexit@plt+0x11d0b4> │ │ │ │ @@ -291886,15 +291886,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1283e0 <__cxa_atexit@plt+0x11c6d4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r0, lsr r3 │ │ │ │ + tsteq r8, r0, lsl r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291907,16 +291907,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, r8, r2, r4 │ │ │ │ - rscseq lr, r8, r4, lsl #17 │ │ │ │ + smlabbeq r8, r8, r2, r4 │ │ │ │ + rscseq lr, r8, r4, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 128ebc <__cxa_atexit@plt+0x11d1b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -291965,17 +291965,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, r8, ip, ror #15 │ │ │ │ - tsteq r8, r8, lsl r1 │ │ │ │ - smlabteq r8, ip, r0, r4 │ │ │ │ + rscseq lr, r8, ip, asr #15 │ │ │ │ + strdeq r4, [r8, -r8] │ │ │ │ + smlatbeq r8, ip, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -291993,16 +291993,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 128f84 <__cxa_atexit@plt+0x11d278> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, ip, rrx │ │ │ │ - tsteq r8, r0, lsr #32 │ │ │ │ + tsteq r8, ip, asr #32 │ │ │ │ + mrseq r4, (UNDEF: 8) │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292042,15 +292042,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r8, r0, ror #30 │ │ │ │ + tsteq r8, r0, asr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1290a8 <__cxa_atexit@plt+0x11d39c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -292069,15 +292069,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1290ac <__cxa_atexit@plt+0x11d3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r3, [r8, -r0] │ │ │ │ + @ instruction: 0x01083eb0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -292085,16 +292085,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1290ec <__cxa_atexit@plt+0x11d3e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r8, r4, lr, r3 │ │ │ │ - rscseq lr, r8, r8, asr #10 │ │ │ │ + tsteq r8, r4, ror #28 │ │ │ │ + rscseq lr, r8, r8, lsr #10 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1291a8 <__cxa_atexit@plt+0x11d49c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -292147,28 +292147,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, r8, ip, lsl r5 │ │ │ │ + ldrshteq lr, [r8], #76 @ 0x4c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r8, r4, lsr #8 │ │ │ │ + rscseq lr, r8, r4, lsl #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292198,15 +292198,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r8, r4, lsl r4 │ │ │ │ + ldrshteq lr, [r8], #52 @ 0x34 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 129324 <__cxa_atexit@plt+0x11d618> │ │ │ │ @@ -292232,15 +292232,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq lr, r8, r0, r3 │ │ │ │ + rscseq lr, r8, r0, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129364 <__cxa_atexit@plt+0x11d658> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -292263,16 +292263,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r8, lsl sp │ │ │ │ - rscseq lr, r8, ip, lsl #6 │ │ │ │ + strdeq r3, [r8, -r8] │ │ │ │ + rscseq lr, r8, ip, ror #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 129488 <__cxa_atexit@plt+0x11d77c> │ │ │ │ ldr r3, [pc, #204] @ 1294a8 <__cxa_atexit@plt+0x11d79c> │ │ │ │ @@ -292325,18 +292325,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabbeq r8, r4, ip, r3 │ │ │ │ + tsteq r8, r4, ror #24 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq lr, r8, r0, lsl r2 │ │ │ │ + ldrshteq lr, [r8], #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129548 <__cxa_atexit@plt+0x11d83c> │ │ │ │ @@ -292368,15 +292368,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 129100 <__cxa_atexit@plt+0x11d3f4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - smlatbeq r8, r8, fp, r3 │ │ │ │ + smlabbeq r8, r8, fp, r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292389,16 +292389,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r0, lsr #22 │ │ │ │ - rscseq lr, r8, r4, lsl r1 │ │ │ │ + tsteq r8, r0, lsl #22 │ │ │ │ + ldrshteq lr, [r8], #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12962c <__cxa_atexit@plt+0x11d920> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292440,17 +292440,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r8, ip, lsl #1 │ │ │ │ - smlatbeq r8, r8, r9, r3 │ │ │ │ - tsteq r8, ip, asr r9 │ │ │ │ + rscseq lr, r8, ip, rrx │ │ │ │ + smlabbeq r8, r8, r9, r3 │ │ │ │ + tsteq r8, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292468,16 +292468,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1296f0 <__cxa_atexit@plt+0x11d9e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, lsl #18 │ │ │ │ - @ instruction: 0x010838b4 │ │ │ │ + smlatteq r8, r0, r8, r3 │ │ │ │ + @ instruction: 0x01083894 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292517,15 +292517,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r3, [r8, -r4] │ │ │ │ + ldrdeq r3, [r8, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 129814 <__cxa_atexit@plt+0x11db08> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -292544,15 +292544,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 129818 <__cxa_atexit@plt+0x11db0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r4, ror #14 │ │ │ │ + tsteq r8, r4, asr #14 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -292560,16 +292560,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 129858 <__cxa_atexit@plt+0x11db4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r8, lsl r7 │ │ │ │ - ldrsbteq sp, [r8], #220 @ 0xdc │ │ │ │ + strdeq r3, [r8, -r8] │ │ │ │ + ldrhteq sp, [r8], #220 @ 0xdc │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 129914 <__cxa_atexit@plt+0x11dc08> │ │ │ │ tst r9, #1 │ │ │ │ @@ -292622,28 +292622,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq sp, r8, r0, asr #27 │ │ │ │ + rscseq sp, r8, r0, lsr #27 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [r8], #200 @ 0xc8 │ │ │ │ + smlalseq sp, r8, r8, ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292673,15 +292673,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [r8], #200 @ 0xc8 │ │ │ │ + smlalseq sp, r8, r8, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 129a90 <__cxa_atexit@plt+0x11dd84> │ │ │ │ @@ -292707,15 +292707,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r8, r4, lsr ip │ │ │ │ + rscseq sp, r8, r4, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 129ad0 <__cxa_atexit@plt+0x11ddc4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -292738,16 +292738,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, ip, r5, r3 │ │ │ │ - ldrhteq sp, [r8], #176 @ 0xb0 │ │ │ │ + smlabbeq r8, ip, r5, r3 │ │ │ │ + smlalseq sp, r8, r0, fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 129bf4 <__cxa_atexit@plt+0x11dee8> │ │ │ │ ldr r3, [pc, #204] @ 129c14 <__cxa_atexit@plt+0x11df08> │ │ │ │ @@ -292800,18 +292800,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r8, lsl r5 │ │ │ │ + strdeq r3, [r8, -r8] │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrhteq sp, [r8], #164 @ 0xa4 │ │ │ │ + smlalseq sp, r8, r4, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 129cb4 <__cxa_atexit@plt+0x11dfa8> │ │ │ │ @@ -292843,15 +292843,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12986c <__cxa_atexit@plt+0x11db60> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, ip, lsr r4 │ │ │ │ + tsteq r8, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292864,16 +292864,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010833b4 │ │ │ │ - ldrhteq sp, [r8], #152 @ 0x98 │ │ │ │ + @ instruction: 0x01083394 │ │ │ │ + smlalseq sp, r8, r8, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 129d98 <__cxa_atexit@plt+0x11e08c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -292915,17 +292915,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r8, r0, lsr r9 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ - strdeq r3, [r8, -r0] │ │ │ │ + rscseq sp, r8, r0, lsl r9 │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ + ldrdeq r3, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -292943,16 +292943,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 129e5c <__cxa_atexit@plt+0x11e150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01083194 │ │ │ │ - tsteq r8, r8, asr #2 │ │ │ │ + tsteq r8, r4, ror r1 │ │ │ │ + tsteq r8, r8, lsr #2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -293006,15 +293006,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - qaddeq r3, r0, r8 │ │ │ │ + tsteq r8, r0, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 129ff0 <__cxa_atexit@plt+0x11e2e4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -293047,15 +293047,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 129ff4 <__cxa_atexit@plt+0x11e2e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabbeq r8, r8, pc, r2 @ │ │ │ │ + tsteq r8, r8, ror #30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -293077,16 +293077,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12a06c <__cxa_atexit@plt+0x11e360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r8, r4, lsl #30 │ │ │ │ - rscseq sp, r8, r8, asr #11 │ │ │ │ + smlatteq r8, r4, lr, r2 │ │ │ │ + rscseq sp, r8, r8, lsr #11 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12a134 <__cxa_atexit@plt+0x11e428> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -293142,15 +293142,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrhteq sp, [r8], #80 @ 0x50 │ │ │ │ + smlalseq sp, r8, r0, r5 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -293159,15 +293159,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r8, r8, lsl #9 │ │ │ │ + rscseq sp, r8, r8, ror #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293197,15 +293197,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r8, r8, r4 │ │ │ │ + rscseq sp, r8, r8, ror r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12a2c0 <__cxa_atexit@plt+0x11e5b4> │ │ │ │ @@ -293231,15 +293231,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r8, r4, lsl r4 │ │ │ │ + ldrshteq sp, [r8], #52 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12a300 <__cxa_atexit@plt+0x11e5f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -293262,16 +293262,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, ror sp │ │ │ │ - smlalseq sp, r8, r0, r3 │ │ │ │ + tsteq r8, ip, asr sp │ │ │ │ + rscseq sp, r8, r0, ror r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12a424 <__cxa_atexit@plt+0x11e718> │ │ │ │ ldr r3, [pc, #204] @ 12a444 <__cxa_atexit@plt+0x11e738> │ │ │ │ @@ -293324,18 +293324,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatteq r8, r8, ip, r2 │ │ │ │ + smlabteq r8, r8, ip, r2 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlalseq sp, r8, r4, r2 │ │ │ │ + rscseq sp, r8, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12a4e4 <__cxa_atexit@plt+0x11e7d8> │ │ │ │ @@ -293367,15 +293367,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12a080 <__cxa_atexit@plt+0x11e374> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, ip, lsl #24 │ │ │ │ + smlatteq r8, ip, fp, r2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293388,16 +293388,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r8, r4, fp, r2 │ │ │ │ - smlalseq sp, r8, r8, r1 │ │ │ │ + tsteq r8, r4, ror #22 │ │ │ │ + rscseq sp, r8, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12a5c8 <__cxa_atexit@plt+0x11e8bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293439,17 +293439,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r8, r0, lsl r1 │ │ │ │ - tsteq r8, ip, lsl #20 │ │ │ │ - smlabteq r8, r0, r9, r2 │ │ │ │ + ldrshteq sp, [r8], #0 │ │ │ │ + smlatteq r8, ip, r9, r2 │ │ │ │ + smlatbeq r8, r0, r9, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293467,16 +293467,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12a68c <__cxa_atexit@plt+0x11e980> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r4, ror #18 │ │ │ │ - tsteq r8, r8, lsl r9 │ │ │ │ + tsteq r8, r4, asr #18 │ │ │ │ + strdeq r2, [r8, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -293522,15 +293522,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r8, r0, asr #16 │ │ │ │ + tsteq r8, r0, lsr #16 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 12a7e0 <__cxa_atexit@plt+0x11ead4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -293555,15 +293555,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12a7e4 <__cxa_atexit@plt+0x11ead8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01082798 │ │ │ │ + tsteq r8, r8, ror r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -293577,16 +293577,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12a83c <__cxa_atexit@plt+0x11eb30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r8, r4, lsr r7 │ │ │ │ - ldrshteq ip, [r8], #216 @ 0xd8 │ │ │ │ + tsteq r8, r4, lsl r7 │ │ │ │ + ldrsbteq ip, [r8], #216 @ 0xd8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12a904 <__cxa_atexit@plt+0x11ebf8> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -293642,15 +293642,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrshteq ip, [r8], #208 @ 0xd0 │ │ │ │ + ldrsbteq ip, [r8], #208 @ 0xd0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -293659,15 +293659,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r8], #200 @ 0xc8 │ │ │ │ + smlalseq ip, r8, r8, ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293697,15 +293697,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq ip, [r8], #200 @ 0xc8 │ │ │ │ + ldrhteq ip, [r8], #200 @ 0xc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12aa90 <__cxa_atexit@plt+0x11ed84> │ │ │ │ @@ -293731,15 +293731,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq ip, r8, r4, asr ip │ │ │ │ + rscseq ip, r8, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12aad0 <__cxa_atexit@plt+0x11edc4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -293762,16 +293762,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, ip, r5, r2 │ │ │ │ - ldrsbteq ip, [r8], #176 @ 0xb0 │ │ │ │ + smlabbeq r8, ip, r5, r2 │ │ │ │ + ldrhteq ip, [r8], #176 @ 0xb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12abf4 <__cxa_atexit@plt+0x11eee8> │ │ │ │ ldr r3, [pc, #204] @ 12ac14 <__cxa_atexit@plt+0x11ef08> │ │ │ │ @@ -293824,18 +293824,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r8, lsl r5 │ │ │ │ + strdeq r2, [r8, -r8] │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrsbteq ip, [r8], #164 @ 0xa4 │ │ │ │ + ldrhteq ip, [r8], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12acb4 <__cxa_atexit@plt+0x11efa8> │ │ │ │ @@ -293867,15 +293867,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12a850 <__cxa_atexit@plt+0x11eb44> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, ip, lsr r4 │ │ │ │ + tsteq r8, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293888,16 +293888,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010823b4 │ │ │ │ - ldrsbteq ip, [r8], #152 @ 0x98 │ │ │ │ + @ instruction: 0x01082394 │ │ │ │ + ldrhteq ip, [r8], #152 @ 0x98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12ad98 <__cxa_atexit@plt+0x11f08c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -293939,17 +293939,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r8, r0, asr r9 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ - strdeq r2, [r8, -r0] │ │ │ │ + rscseq ip, r8, r0, lsr r9 │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ + ldrdeq r2, [r8, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -293967,26 +293967,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12ae5c <__cxa_atexit@plt+0x11f150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01082194 │ │ │ │ - tsteq r8, r8, asr #2 │ │ │ │ + tsteq r8, r4, ror r1 │ │ │ │ + tsteq r8, r8, lsr #2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq ip, r8, r4, lsr #17 │ │ │ │ + rscseq ip, r8, r4, lsl #17 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 142f4c <__cxa_atexit@plt+0x137240> │ │ │ │ - rscseq ip, r8, r4, lsl #17 │ │ │ │ + rscseq ip, r8, r4, ror #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12aefc <__cxa_atexit@plt+0x11f1f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294028,17 +294028,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r8, r0, lsl #16 │ │ │ │ - ldrdeq r2, [r8, -r8] │ │ │ │ - smlabbeq r8, ip, r0, r2 │ │ │ │ + rscseq ip, r8, r0, ror #15 │ │ │ │ + strheq r2, [r8, -r8] │ │ │ │ + tsteq r8, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294056,26 +294056,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12afc0 <__cxa_atexit@plt+0x11f2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r8, r0, lsr r0 │ │ │ │ - smlatteq r8, r4, pc, r1 @ │ │ │ │ + tsteq r8, r0, lsl r0 │ │ │ │ + smlabteq r8, r4, pc, r1 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq ip, r8, r4, asr r7 │ │ │ │ + rscseq ip, r8, r4, lsr r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 14384c <__cxa_atexit@plt+0x137b40> │ │ │ │ - rscseq ip, r8, r4, lsr r7 │ │ │ │ + rscseq ip, r8, r4, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12b060 <__cxa_atexit@plt+0x11f354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294117,17 +294117,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrhteq ip, [r8], #96 @ 0x60 │ │ │ │ - tsteq r8, r4, ror pc │ │ │ │ - tsteq r8, r8, lsr #30 │ │ │ │ + smlalseq ip, r8, r0, r6 │ │ │ │ + tsteq r8, r4, asr pc │ │ │ │ + tsteq r8, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294145,16 +294145,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12b124 <__cxa_atexit@plt+0x11f418> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r8, ip, lr, r1 │ │ │ │ - smlabbeq r8, r0, lr, r1 │ │ │ │ + smlatbeq r8, ip, lr, r1 │ │ │ │ + tsteq r8, r0, ror #28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294200,15 +294200,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlatbeq r8, r8, sp, r1 │ │ │ │ + smlabbeq r8, r8, sp, r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 12b278 <__cxa_atexit@plt+0x11f56c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -294233,15 +294233,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12b27c <__cxa_atexit@plt+0x11f570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r8, r0, lsl #26 │ │ │ │ + smlatteq r8, r0, ip, r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -294255,16 +294255,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12b2d4 <__cxa_atexit@plt+0x11f5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01081c9c │ │ │ │ - rscseq ip, r8, r0, ror #6 │ │ │ │ + tsteq r8, ip, ror ip │ │ │ │ + rscseq ip, r8, r0, asr #6 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12b39c <__cxa_atexit@plt+0x11f690> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -294320,15 +294320,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlalseq ip, r8, r0, r3 │ │ │ │ + rscseq ip, r8, r0, ror r3 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -294337,15 +294337,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r0, lsr #4 │ │ │ │ + rscseq ip, r8, r0, lsl #4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294375,15 +294375,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r8, ror r2 │ │ │ │ + rscseq ip, r8, r8, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12b528 <__cxa_atexit@plt+0x11f81c> │ │ │ │ @@ -294409,15 +294409,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq ip, [r8], #20 │ │ │ │ + ldrsbteq ip, [r8], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12b568 <__cxa_atexit@plt+0x11f85c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -294440,16 +294440,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, lsl fp │ │ │ │ - rscseq ip, r8, r0, ror r1 │ │ │ │ + strdeq r1, [r8, -r4] │ │ │ │ + rscseq ip, r8, r0, asr r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12b68c <__cxa_atexit@plt+0x11f980> │ │ │ │ ldr r3, [pc, #204] @ 12b6ac <__cxa_atexit@plt+0x11f9a0> │ │ │ │ @@ -294502,18 +294502,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabbeq r8, r0, sl, r1 │ │ │ │ + tsteq r8, r0, ror #20 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq ip, r8, r4, ror r0 │ │ │ │ + rscseq ip, r8, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12b74c <__cxa_atexit@plt+0x11fa40> │ │ │ │ @@ -294545,15 +294545,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12b2e8 <__cxa_atexit@plt+0x11f5dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - smlatbeq r8, r4, r9, r1 │ │ │ │ + smlabbeq r8, r4, r9, r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294566,16 +294566,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, ip, lsl r9 │ │ │ │ - rscseq fp, r8, r8, ror pc │ │ │ │ + strdeq r1, [r8, -ip] │ │ │ │ + rscseq fp, r8, r8, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12b830 <__cxa_atexit@plt+0x11fb24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -294617,17 +294617,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq fp, [r8], #224 @ 0xe0 │ │ │ │ - smlatbeq r8, r4, r7, r1 │ │ │ │ - tsteq r8, r8, asr r7 │ │ │ │ + ldrsbteq fp, [r8], #224 @ 0xe0 │ │ │ │ + smlabbeq r8, r4, r7, r1 │ │ │ │ + tsteq r8, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294645,16 +294645,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12b8f4 <__cxa_atexit@plt+0x11fbe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r1, [r8, -ip] │ │ │ │ - @ instruction: 0x010816b0 │ │ │ │ + ldrdeq r1, [r8, -ip] │ │ │ │ + @ instruction: 0x01081690 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294694,15 +294694,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r1, [r8, -r0] │ │ │ │ + ldrdeq r1, [r8, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 12ba18 <__cxa_atexit@plt+0x11fd0c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -294721,15 +294721,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ba1c <__cxa_atexit@plt+0x11fd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r8, r0, ror #10 │ │ │ │ + tsteq r8, r0, asr #10 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -294737,16 +294737,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 12ba5c <__cxa_atexit@plt+0x11fd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r8, r4, lsl r5 │ │ │ │ - ldrsbteq fp, [r8], #184 @ 0xb8 │ │ │ │ + strdeq r1, [r8, -r4] │ │ │ │ + ldrhteq fp, [r8], #184 @ 0xb8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12bb18 <__cxa_atexit@plt+0x11fe0c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -294799,28 +294799,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq fp, r8, r4, lsr #24 │ │ │ │ + rscseq fp, r8, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrhteq fp, [r8], #164 @ 0xa4 │ │ │ │ + smlalseq fp, r8, r4, sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -294850,15 +294850,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, ip, lsl fp │ │ │ │ + ldrshteq fp, [r8], #172 @ 0xac │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12bc94 <__cxa_atexit@plt+0x11ff88> │ │ │ │ @@ -294884,15 +294884,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq fp, r8, r8, sl │ │ │ │ + rscseq fp, r8, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12bcd4 <__cxa_atexit@plt+0x11ffc8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -294915,16 +294915,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r8, r8, r3, r1 │ │ │ │ - rscseq fp, r8, r4, lsl sl │ │ │ │ + smlabbeq r8, r8, r3, r1 │ │ │ │ + ldrshteq fp, [r8], #148 @ 0x94 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12bdf8 <__cxa_atexit@plt+0x1200ec> │ │ │ │ ldr r3, [pc, #204] @ 12be18 <__cxa_atexit@plt+0x12010c> │ │ │ │ @@ -294977,18 +294977,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, lsl r3 │ │ │ │ + strdeq r1, [r8, -r4] │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq fp, r8, r8, lsl r9 │ │ │ │ + ldrshteq fp, [r8], #136 @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12beb8 <__cxa_atexit@plt+0x1201ac> │ │ │ │ @@ -295020,15 +295020,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12ba70 <__cxa_atexit@plt+0x11fd64> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, lsr r2 │ │ │ │ + tsteq r8, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295041,16 +295041,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010811b0 │ │ │ │ - rscseq fp, r8, ip, lsl r8 │ │ │ │ + @ instruction: 0x01081190 │ │ │ │ + ldrshteq fp, [r8], #124 @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12bf9c <__cxa_atexit@plt+0x120290> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295092,17 +295092,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq fp, r8, r4, r7 │ │ │ │ - tsteq r8, r8, lsr r0 │ │ │ │ - smlatteq r8, ip, pc, r0 @ │ │ │ │ + rscseq fp, r8, r4, ror r7 │ │ │ │ + tsteq r8, r8, lsl r0 │ │ │ │ + smlabteq r8, ip, pc, r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295120,16 +295120,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12c060 <__cxa_atexit@plt+0x120354> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01080f90 │ │ │ │ - tsteq r8, r4, asr #30 │ │ │ │ + tsteq r8, r0, ror pc │ │ │ │ + tsteq r8, r4, lsr #30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295175,15 +295175,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r8, ip, ror #28 │ │ │ │ + tsteq r8, ip, asr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 12c1b4 <__cxa_atexit@plt+0x1204a8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -295208,15 +295208,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12c1b8 <__cxa_atexit@plt+0x1204ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlabteq r8, r4, sp, r0 │ │ │ │ + smlatbeq r8, r4, sp, r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -295230,16 +295230,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12c210 <__cxa_atexit@plt+0x120504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r8, r0, ror #26 │ │ │ │ - rscseq fp, r8, r4, lsr #8 │ │ │ │ + tsteq r8, r0, asr #26 │ │ │ │ + rscseq fp, r8, r4, lsl #8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12c2d8 <__cxa_atexit@plt+0x1205cc> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -295295,15 +295295,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq fp, r8, r4, ror r4 │ │ │ │ + rscseq fp, r8, r4, asr r4 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -295312,15 +295312,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, r4, ror #5 │ │ │ │ + rscseq fp, r8, r4, asr #5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295350,15 +295350,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, ip, asr r3 │ │ │ │ + rscseq fp, r8, ip, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12c464 <__cxa_atexit@plt+0x120758> │ │ │ │ @@ -295384,15 +295384,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbteq fp, [r8], #40 @ 0x28 │ │ │ │ + ldrhteq fp, [r8], #40 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12c4a4 <__cxa_atexit@plt+0x120798> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -295415,16 +295415,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r0, [r8, -r8] │ │ │ │ - rscseq fp, r8, r4, asr r2 │ │ │ │ + @ instruction: 0x01080bb8 │ │ │ │ + rscseq fp, r8, r4, lsr r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12c5c8 <__cxa_atexit@plt+0x1208bc> │ │ │ │ ldr r3, [pc, #204] @ 12c5e8 <__cxa_atexit@plt+0x1208dc> │ │ │ │ @@ -295477,18 +295477,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r4, asr #22 │ │ │ │ + tsteq r8, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq fp, r8, r8, asr r1 │ │ │ │ + rscseq fp, r8, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12c688 <__cxa_atexit@plt+0x12097c> │ │ │ │ @@ -295520,15 +295520,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12c224 <__cxa_atexit@plt+0x120518> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, r8, ror #20 │ │ │ │ + tsteq r8, r8, asr #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295541,16 +295541,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r8, r0, r9, r0 │ │ │ │ - rscseq fp, r8, ip, asr r0 │ │ │ │ + smlabteq r8, r0, r9, r0 │ │ │ │ + rscseq fp, r8, ip, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12c76c <__cxa_atexit@plt+0x120a60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295592,17 +295592,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq sl, [r8], #244 @ 0xf4 │ │ │ │ - tsteq r8, r8, ror #16 │ │ │ │ - tsteq r8, ip, lsl r8 │ │ │ │ + ldrhteq sl, [r8], #244 @ 0xf4 │ │ │ │ + tsteq r8, r8, asr #16 │ │ │ │ + strdeq r0, [r8, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295620,16 +295620,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12c830 <__cxa_atexit@plt+0x120b24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r8, r0, r7, r0 │ │ │ │ - tsteq r8, r4, ror r7 │ │ │ │ + smlatbeq r8, r0, r7, r0 │ │ │ │ + tsteq r8, r4, asr r7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12c890 <__cxa_atexit@plt+0x120b84> │ │ │ │ ldr r2, [pc, #72] @ 12c898 <__cxa_atexit@plt+0x120b8c> │ │ │ │ @@ -295649,15 +295649,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 8dda28 <__cxa_atexit@plt+0x8d1d1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01080690 │ │ │ │ + tsteq r8, r0, ror r6 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 12c8c4 <__cxa_atexit@plt+0x120bb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -295676,16 +295676,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r8, r4, lsl r8 │ │ │ │ - rscseq sl, r8, r0, asr #28 │ │ │ │ + strdeq r0, [r8, -r4] │ │ │ │ + rscseq sl, r8, r0, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12c980 <__cxa_atexit@plt+0x120c74> │ │ │ │ @@ -295711,15 +295711,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrhteq sl, [r8], #220 @ 0xdc │ │ │ │ + smlalseq sl, r8, ip, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12c9c0 <__cxa_atexit@plt+0x120cb4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -295742,16 +295742,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010806bc │ │ │ │ - rscseq sl, r8, r8, lsr sp │ │ │ │ + @ instruction: 0x0108069c │ │ │ │ + rscseq sl, r8, r8, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12cae4 <__cxa_atexit@plt+0x120dd8> │ │ │ │ ldr r3, [pc, #204] @ 12cb04 <__cxa_atexit@plt+0x120df8> │ │ │ │ @@ -295804,18 +295804,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r8, r8, lsr #12 │ │ │ │ + tsteq r8, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq sl, r8, ip, lsr ip │ │ │ │ + rscseq sl, r8, ip, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12cba4 <__cxa_atexit@plt+0x120e98> │ │ │ │ @@ -295847,15 +295847,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12c224 <__cxa_atexit@plt+0x120518> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r8, ip, asr #10 │ │ │ │ + tsteq r8, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295868,16 +295868,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r8, r4, r4, r0 │ │ │ │ - rscseq sl, r8, r0, asr #22 │ │ │ │ + smlatbeq r8, r4, r4, r0 │ │ │ │ + rscseq sl, r8, r0, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12cca0 <__cxa_atexit@plt+0x120f94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -295926,17 +295926,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, r8, r8, lsr #21 │ │ │ │ - tsteq r8, r4, lsr r3 │ │ │ │ - smlatteq r8, r8, r2, r0 │ │ │ │ + rscseq sl, r8, r8, lsl #21 │ │ │ │ + tsteq r8, r4, lsl r3 │ │ │ │ + smlabteq r8, r8, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -295954,16 +295954,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12cd68 <__cxa_atexit@plt+0x12105c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r8, r8, r2, r0 │ │ │ │ - tsteq r8, ip, lsr r2 │ │ │ │ + tsteq r8, r8, ror #4 │ │ │ │ + tsteq r8, ip, lsl r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296022,15 +296022,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r8, r0, lsr r1 │ │ │ │ + tsteq r8, r0, lsl r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 12cf24 <__cxa_atexit@plt+0x121218> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -296068,15 +296068,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12cf28 <__cxa_atexit@plt+0x12121c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - qaddeq r0, r4, r8 │ │ │ │ + tsteq r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -296108,16 +296108,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 12cfc8 <__cxa_atexit@plt+0x1212bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlatbeq r7, ip, pc, pc @ │ │ │ │ - rscseq sl, r8, ip, ror #12 │ │ │ │ + smlabbeq r7, ip, pc, pc @ │ │ │ │ + rscseq sl, r8, ip, asr #12 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d0b4 <__cxa_atexit@plt+0x1213a8> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -296182,15 +296182,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrhteq sl, [r8], #96 @ 0x60 │ │ │ │ + smlalseq sl, r8, r0, r6 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -296207,15 +296207,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r8, ror #9 │ │ │ │ + rscseq sl, r8, r8, asr #9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296245,15 +296245,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r8, ror r5 │ │ │ │ + rscseq sl, r8, r8, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12d260 <__cxa_atexit@plt+0x121554> │ │ │ │ @@ -296279,15 +296279,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq sl, [r8], #68 @ 0x44 │ │ │ │ + ldrsbteq sl, [r8], #68 @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12d2a0 <__cxa_atexit@plt+0x121594> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -296310,16 +296310,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq pc, [r7, -ip] │ │ │ │ - rscseq sl, r8, r0, ror r4 │ │ │ │ + @ instruction: 0x0107fdbc │ │ │ │ + rscseq sl, r8, r0, asr r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12d3c4 <__cxa_atexit@plt+0x1216b8> │ │ │ │ ldr r3, [pc, #204] @ 12d3e4 <__cxa_atexit@plt+0x1216d8> │ │ │ │ @@ -296372,18 +296372,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r7, r8, asr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r8, lsr #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq sl, r8, r4, ror r3 │ │ │ │ + rscseq sl, r8, r4, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d484 <__cxa_atexit@plt+0x121778> │ │ │ │ @@ -296415,15 +296415,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12cfdc <__cxa_atexit@plt+0x1212d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tstpeq r7, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, asr #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296436,16 +296436,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r7, r4, fp, pc @ │ │ │ │ - rscseq sl, r8, r8, ror r2 │ │ │ │ + smlabteq r7, r4, fp, pc @ │ │ │ │ + rscseq sl, r8, r8, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12d568 <__cxa_atexit@plt+0x12185c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -296487,17 +296487,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq sl, [r8], #16 │ │ │ │ - tstpeq r7, ip, ror #20 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + ldrsbteq sl, [r8], #16 │ │ │ │ + tstpeq r7, ip, asr #20 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296515,16 +296515,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12d62c <__cxa_atexit@plt+0x121920> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r7, r4, r9, pc @ │ │ │ │ - tstpeq r7, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ + smlatbeq r7, r4, r9, pc @ │ │ │ │ + tstpeq r7, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12d694 <__cxa_atexit@plt+0x121988> │ │ │ │ ldr r2, [pc, #80] @ 12d69c <__cxa_atexit@plt+0x121990> │ │ │ │ @@ -296546,15 +296546,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ b 8dda00 <__cxa_atexit@plt+0x8d1cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0107f894 │ │ │ │ + tstpeq r7, r4, ror r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 12d6cc <__cxa_atexit@plt+0x1219c0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -296578,16 +296578,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ - smlatbeq r7, ip, sl, pc @ │ │ │ │ - rscseq sl, r8, r0, asr #32 │ │ │ │ + smlabbeq r7, ip, sl, pc @ │ │ │ │ + rscseq sl, r8, r0, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12d798 <__cxa_atexit@plt+0x121a8c> │ │ │ │ @@ -296613,15 +296613,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrhteq r9, [r8], #252 @ 0xfc │ │ │ │ + smlalseq r9, r8, ip, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12d7d8 <__cxa_atexit@plt+0x121acc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -296644,16 +296644,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r7, r4, r8, pc @ │ │ │ │ - rscseq r9, r8, r8, lsr pc │ │ │ │ + smlabbeq r7, r4, r8, pc @ │ │ │ │ + rscseq r9, r8, r8, lsl pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12d8fc <__cxa_atexit@plt+0x121bf0> │ │ │ │ ldr r3, [pc, #204] @ 12d91c <__cxa_atexit@plt+0x121c10> │ │ │ │ @@ -296706,18 +296706,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r7, r0, lsl r8 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r7, -r0] │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r9, r8, ip, lsr lr │ │ │ │ + rscseq r9, r8, ip, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12d9bc <__cxa_atexit@plt+0x121cb0> │ │ │ │ @@ -296749,15 +296749,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12cfdc <__cxa_atexit@plt+0x1212d0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tstpeq r7, r4, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296770,16 +296770,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r7, ip, r6, pc @ │ │ │ │ - rscseq r9, r8, r0, asr #26 │ │ │ │ + smlabbeq r7, ip, r6, pc @ │ │ │ │ + rscseq r9, r8, r0, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12dab8 <__cxa_atexit@plt+0x121dac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -296828,17 +296828,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r9, r8, r8, lsr #25 │ │ │ │ - tstpeq r7, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [r7, -r0] │ │ │ │ + rscseq r9, r8, r8, lsl #25 │ │ │ │ + strdeq pc, [r7, -ip] │ │ │ │ + @ instruction: 0x0107f4b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -296856,16 +296856,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12db80 <__cxa_atexit@plt+0x121e74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r7, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r7, r4, lsr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r0, asr r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4, lsl #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296911,15 +296911,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tstpeq r7, ip, asr #6 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, ip, lsr #6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 12dcd4 <__cxa_atexit@plt+0x121fc8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -296944,15 +296944,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12dcd8 <__cxa_atexit@plt+0x121fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq r7, r4, r2, pc @ │ │ │ │ + smlabbeq r7, r4, r2, pc @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -296966,16 +296966,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12dd30 <__cxa_atexit@plt+0x122024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tstpeq r7, r0, asr #4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r8, r4, lsl #18 │ │ │ │ + tstpeq r7, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r8, r4, ror #17 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ddf8 <__cxa_atexit@plt+0x1220ec> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -297031,15 +297031,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r9, r8, r4, lsl #19 │ │ │ │ + rscseq r9, r8, r4, ror #18 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -297048,15 +297048,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r4, asr #15 │ │ │ │ + rscseq r9, r8, r4, lsr #15 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297086,15 +297086,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, ip, ror #16 │ │ │ │ + rscseq r9, r8, ip, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12df84 <__cxa_atexit@plt+0x122278> │ │ │ │ @@ -297120,15 +297120,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r8, r8, ror #15 │ │ │ │ + rscseq r9, r8, r8, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12dfc4 <__cxa_atexit@plt+0x1222b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -297151,16 +297151,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strheq pc, [r7, -r8] @ │ │ │ │ - rscseq r9, r8, r4, ror #14 │ │ │ │ + swpeq pc, r8, [r7] @ │ │ │ │ + rscseq r9, r8, r4, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12e0e8 <__cxa_atexit@plt+0x1223dc> │ │ │ │ ldr r3, [pc, #204] @ 12e108 <__cxa_atexit@plt+0x1223fc> │ │ │ │ @@ -297213,18 +297213,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tstpeq r7, r4, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r7, r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r9, r8, r8, ror #12 │ │ │ │ + rscseq r9, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e1a8 <__cxa_atexit@plt+0x12249c> │ │ │ │ @@ -297256,15 +297256,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12dd44 <__cxa_atexit@plt+0x122038> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r7, r8, asr #30 │ │ │ │ + tsteq r7, r8, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297277,16 +297277,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r7, r0, lr, lr │ │ │ │ - rscseq r9, r8, ip, ror #10 │ │ │ │ + smlatbeq r7, r0, lr, lr │ │ │ │ + rscseq r9, r8, ip, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12e28c <__cxa_atexit@plt+0x122580> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -297328,17 +297328,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, r8, r4, ror #9 │ │ │ │ - tsteq r7, r8, asr #26 │ │ │ │ - strdeq lr, [r7, -ip] │ │ │ │ + rscseq r9, r8, r4, asr #9 │ │ │ │ + tsteq r7, r8, lsr #26 │ │ │ │ + ldrdeq lr, [r7, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297356,16 +297356,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12e350 <__cxa_atexit@plt+0x122644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r7, r0, ip, lr │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ + smlabbeq r7, r0, ip, lr │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297405,15 +297405,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0107eb94 │ │ │ │ + tsteq r7, r4, ror fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 12e474 <__cxa_atexit@plt+0x122768> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -297432,15 +297432,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12e478 <__cxa_atexit@plt+0x12276c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r7, r4, lsl #22 │ │ │ │ + smlatteq r7, r4, sl, lr │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -297448,16 +297448,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 12e4b8 <__cxa_atexit@plt+0x1227ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107eab8 │ │ │ │ - rscseq r9, r8, ip, ror r1 │ │ │ │ + @ instruction: 0x0107ea98 │ │ │ │ + rscseq r9, r8, ip, asr r1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12e574 <__cxa_atexit@plt+0x122868> │ │ │ │ tst r9, #1 │ │ │ │ @@ -297510,28 +297510,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r9, r8, r8, lsl r2 │ │ │ │ + ldrshteq r9, [r8], #24 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r8, asr r0 │ │ │ │ + rscseq r9, r8, r8, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297561,15 +297561,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r0, lsl r1 │ │ │ │ + ldrshteq r9, [r8], #0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12e6f0 <__cxa_atexit@plt+0x1229e4> │ │ │ │ @@ -297595,15 +297595,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r8, ip, lsl #1 │ │ │ │ + rscseq r9, r8, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12e730 <__cxa_atexit@plt+0x122a24> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -297626,16 +297626,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, asr #18 │ │ │ │ - rscseq r9, r8, r8 │ │ │ │ + tsteq r7, ip, lsr #18 │ │ │ │ + rscseq r8, r8, r8, ror #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12e854 <__cxa_atexit@plt+0x122b48> │ │ │ │ ldr r3, [pc, #204] @ 12e874 <__cxa_atexit@plt+0x122b68> │ │ │ │ @@ -297688,18 +297688,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0107e8b8 │ │ │ │ + @ instruction: 0x0107e898 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r8, r8, ip, lsl #30 │ │ │ │ + rscseq r8, r8, ip, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12e914 <__cxa_atexit@plt+0x122c08> │ │ │ │ @@ -297731,15 +297731,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12e4cc <__cxa_atexit@plt+0x1227c0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - ldrdeq lr, [r7, -ip] │ │ │ │ + @ instruction: 0x0107e7bc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297752,16 +297752,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r4, asr r7 │ │ │ │ - rscseq r8, r8, r0, lsl lr │ │ │ │ + tsteq r7, r4, lsr r7 │ │ │ │ + ldrshteq r8, [r8], #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12e9f8 <__cxa_atexit@plt+0x122cec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -297803,17 +297803,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r8, r8, lsl #27 │ │ │ │ - ldrdeq lr, [r7, -ip] │ │ │ │ - @ instruction: 0x0107e590 │ │ │ │ + rscseq r8, r8, r8, ror #26 │ │ │ │ + @ instruction: 0x0107e5bc │ │ │ │ + tsteq r7, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -297831,16 +297831,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12eabc <__cxa_atexit@plt+0x122db0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr r5 │ │ │ │ - smlatteq r7, r8, r4, lr │ │ │ │ + tsteq r7, r4, lsl r5 │ │ │ │ + smlabteq r7, r8, r4, lr │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297886,15 +297886,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ + strdeq lr, [r7, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 12ec10 <__cxa_atexit@plt+0x122f04> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -297919,15 +297919,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12ec14 <__cxa_atexit@plt+0x122f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r7, r8, ror #6 │ │ │ │ + tsteq r7, r8, asr #6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -297941,16 +297941,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 12ec6c <__cxa_atexit@plt+0x122f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r7, r4, lsl #6 │ │ │ │ - rscseq r8, r8, r8, asr #19 │ │ │ │ + smlatteq r7, r4, r2, lr │ │ │ │ + rscseq r8, r8, r8, lsr #19 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12ed34 <__cxa_atexit@plt+0x123028> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -298006,15 +298006,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r8, r8, r8, ror #20 │ │ │ │ + rscseq r8, r8, r8, asr #20 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -298023,15 +298023,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r8, r8, lsl #17 │ │ │ │ + rscseq r8, r8, r8, ror #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298061,15 +298061,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r8, r0, asr r9 │ │ │ │ + rscseq r8, r8, r0, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12eec0 <__cxa_atexit@plt+0x1231b4> │ │ │ │ @@ -298095,15 +298095,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r8, ip, asr #17 │ │ │ │ + rscseq r8, r8, ip, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12ef00 <__cxa_atexit@plt+0x1231f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -298126,16 +298126,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, ip, ror r1 │ │ │ │ - rscseq r8, r8, r8, asr #16 │ │ │ │ + tsteq r7, ip, asr r1 │ │ │ │ + rscseq r8, r8, r8, lsr #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12f024 <__cxa_atexit@plt+0x123318> │ │ │ │ ldr r3, [pc, #204] @ 12f044 <__cxa_atexit@plt+0x123338> │ │ │ │ @@ -298188,18 +298188,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatteq r7, r8, r0, lr │ │ │ │ + smlabteq r7, r8, r0, lr │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r8, r8, ip, asr #14 │ │ │ │ + rscseq r8, r8, ip, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f0e4 <__cxa_atexit@plt+0x1233d8> │ │ │ │ @@ -298231,15 +298231,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12ec80 <__cxa_atexit@plt+0x122f74> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r7, ip │ │ │ │ + smlatteq r7, ip, pc, sp @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298252,16 +298252,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r7, r4, pc, sp @ │ │ │ │ - rscseq r8, r8, r0, asr r6 │ │ │ │ + tsteq r7, r4, ror #30 │ │ │ │ + rscseq r8, r8, r0, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12f1c8 <__cxa_atexit@plt+0x1234bc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298303,17 +298303,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r8, r8, asr #11 │ │ │ │ - tsteq r7, ip, lsl #28 │ │ │ │ - smlabteq r7, r0, sp, sp │ │ │ │ + rscseq r8, r8, r8, lsr #11 │ │ │ │ + smlatteq r7, ip, sp, sp │ │ │ │ + smlatbeq r7, r0, sp, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298331,16 +298331,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12f28c <__cxa_atexit@plt+0x123580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror #26 │ │ │ │ - tsteq r7, r8, lsl sp │ │ │ │ + tsteq r7, r4, asr #26 │ │ │ │ + strdeq sp, [r7, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298399,15 +298399,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ + smlatteq r7, ip, fp, sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 12f448 <__cxa_atexit@plt+0x12373c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -298445,15 +298445,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 12f44c <__cxa_atexit@plt+0x123740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r7, r0, lsr fp │ │ │ │ + tsteq r7, r0, lsl fp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -298485,16 +298485,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 12f4ec <__cxa_atexit@plt+0x1237e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlabbeq r7, r8, sl, sp │ │ │ │ - rscseq r8, r8, r8, asr #2 │ │ │ │ + tsteq r7, r8, ror #20 │ │ │ │ + rscseq r8, r8, r8, lsr #2 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12f5d8 <__cxa_atexit@plt+0x1238cc> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -298559,15 +298559,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrsbteq r8, [r8], #20 │ │ │ │ + ldrhteq r8, [r8], #20 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -298584,15 +298584,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, r4, asr #31 │ │ │ │ + rscseq r7, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298622,15 +298622,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - smlalseq r8, r8, ip, r0 @ │ │ │ │ + rscseq r8, r8, ip, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 12f784 <__cxa_atexit@plt+0x123a78> │ │ │ │ @@ -298656,15 +298656,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r8, r8, lsl r0 │ │ │ │ + ldrshteq r7, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 12f7c4 <__cxa_atexit@plt+0x123ab8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -298687,16 +298687,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0107d8b8 │ │ │ │ - smlalseq r7, r8, r4, pc @ │ │ │ │ + @ instruction: 0x0107d898 │ │ │ │ + rscseq r7, r8, r4, ror pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r0, r5, #12 │ │ │ │ cmp r0, fp │ │ │ │ bcc 12f8e8 <__cxa_atexit@plt+0x123bdc> │ │ │ │ ldr r3, [pc, #204] @ 12f908 <__cxa_atexit@plt+0x123bfc> │ │ │ │ @@ -298749,18 +298749,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r7, r4, lsr #16 │ │ │ │ + tsteq r7, r4, lsl #16 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlalseq r7, r8, r8, lr │ │ │ │ + rscseq r7, r8, r8, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12f9a8 <__cxa_atexit@plt+0x123c9c> │ │ │ │ @@ -298792,15 +298792,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 12f500 <__cxa_atexit@plt+0x1237f4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - tsteq r7, r8, asr #14 │ │ │ │ + tsteq r7, r8, lsr #14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298813,16 +298813,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r7, r0, r6, sp │ │ │ │ - smlalseq r7, r8, ip, sp │ │ │ │ + smlatbeq r7, r0, r6, sp │ │ │ │ + rscseq r7, r8, ip, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12fa8c <__cxa_atexit@plt+0x123d80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -298864,17 +298864,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r8, r4, lsl sp │ │ │ │ - tsteq r7, r8, asr #10 │ │ │ │ - strdeq sp, [r7, -ip] │ │ │ │ + ldrshteq r7, [r8], #196 @ 0xc4 │ │ │ │ + tsteq r7, r8, lsr #10 │ │ │ │ + ldrdeq sp, [r7, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -298892,16 +298892,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 12fb50 <__cxa_atexit@plt+0x123e44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r7, r0, r4, sp │ │ │ │ - tsteq r7, r4, asr r4 │ │ │ │ + smlabbeq r7, r0, r4, sp │ │ │ │ + tsteq r7, r4, lsr r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -299017,16 +299017,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ str lr, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0107d390 │ │ │ │ - tsteq r7, r8, lsr r4 │ │ │ │ + tsteq r7, r0, ror r3 │ │ │ │ + tsteq r7, r8, lsl r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 12fd90 <__cxa_atexit@plt+0x124084> │ │ │ │ ldr r3, [pc, #52] @ 12fd98 <__cxa_atexit@plt+0x12408c> │ │ │ │ @@ -299088,15 +299088,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - smlabteq r7, r8, r2, sp │ │ │ │ + smlatbeq r7, r8, r2, sp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 12ff5c <__cxa_atexit@plt+0x124250> │ │ │ │ @@ -299156,16 +299156,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ str lr, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ - tsteq r7, ip, lsl #4 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ + smlatteq r7, ip, r1, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 12ffe8 <__cxa_atexit@plt+0x1242dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -299207,17 +299207,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, r8, r0, asr #15 │ │ │ │ - smlatteq r7, ip, pc, ip @ │ │ │ │ - smlatbeq r7, r0, pc, ip @ │ │ │ │ + rscseq r7, r8, r0, lsr #15 │ │ │ │ + smlabteq r7, ip, pc, ip @ │ │ │ │ + smlabbeq r7, r0, pc, ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -299235,30 +299235,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1300ac <__cxa_atexit@plt+0x1243a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, asr #30 │ │ │ │ - strdeq ip, [r7, -r8] │ │ │ │ + tsteq r7, r4, lsr #30 │ │ │ │ + ldrdeq ip, [r7, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1300d0 <__cxa_atexit@plt+0x1243c4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1302e4 <__cxa_atexit@plt+0x1245d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1300e0 <__cxa_atexit@plt+0x1243d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r7, [r8], #96 @ 0x60 │ │ │ │ + ldrsbteq r7, [r8], #96 @ 0x60 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -299305,15 +299305,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1301bc <__cxa_atexit@plt+0x1244b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r7, r8, ip, lsl r6 │ │ │ │ + ldrshteq r7, [r8], #92 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -299339,15 +299339,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 130244 <__cxa_atexit@plt+0x124538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlalseq r7, r8, r0, r5 │ │ │ │ + rscseq r7, r8, r0, ror r5 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 130274 <__cxa_atexit@plt+0x124568> │ │ │ │ @@ -299357,15 +299357,15 @@ │ │ │ │ b 1302e4 <__cxa_atexit@plt+0x1245d8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 13028c <__cxa_atexit@plt+0x124580> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, r4, asr #10 │ │ │ │ + rscseq r7, r8, r4, lsr #10 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -299378,15 +299378,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1302e4 <__cxa_atexit@plt+0x1245d8> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1302e0 <__cxa_atexit@plt+0x1245d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r7, [r8], #64 @ 0x40 │ │ │ │ + ldrsbteq r7, [r8], #64 @ 0x40 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ mov fp, r8 │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 130368 <__cxa_atexit@plt+0x12465c> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -299456,17 +299456,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r7, r4, lsr #26 │ │ │ │ + tsteq r7, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r7, r4, ror sp │ │ │ │ + tsteq r7, r4, asr sp │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13048c <__cxa_atexit@plt+0x124780> │ │ │ │ @@ -299492,15 +299492,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1304ac <__cxa_atexit@plt+0x1247a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r7, r8, asr ip │ │ │ │ + tsteq r7, r8, lsr ip │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ @@ -299623,15 +299623,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1306b8 <__cxa_atexit@plt+0x1249ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r7, r8, lsr #20 │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -299675,15 +299675,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 130784 <__cxa_atexit@plt+0x124a78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq r7, r8, r4, asr r0 │ │ │ │ + rscseq r7, r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -299707,15 +299707,15 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 130804 <__cxa_atexit@plt+0x124af8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsbteq r6, [r8], #240 @ 0xf0 │ │ │ │ + ldrhteq r6, [r8], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -299725,15 +299725,15 @@ │ │ │ │ b 1302e4 <__cxa_atexit@plt+0x1245d8> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 13084c <__cxa_atexit@plt+0x124b40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, r4, lsl #31 │ │ │ │ + rscseq r6, r8, r4, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1308c8 <__cxa_atexit@plt+0x124bbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -299775,17 +299775,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r8, r8, ror #29 │ │ │ │ - tsteq r7, ip, lsl #14 │ │ │ │ - smlabteq r7, r0, r6, ip │ │ │ │ + rscseq r6, r8, r8, asr #29 │ │ │ │ + smlatteq r7, ip, r6, ip │ │ │ │ + smlatbeq r7, r0, r6, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -299803,33 +299803,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 13098c <__cxa_atexit@plt+0x124c80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror #12 │ │ │ │ - tsteq r7, r8, lsl r6 │ │ │ │ + tsteq r7, r4, asr #12 │ │ │ │ + strdeq ip, [r7, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq r6, r8, ip, ror #24 │ │ │ │ + rscseq r6, r8, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1309c0 <__cxa_atexit@plt+0x124cb4> │ │ │ │ ldr r2, [pc, #24] @ 1309c8 <__cxa_atexit@plt+0x124cbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 60b9d8 <__cxa_atexit@plt+0x5ffccc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr r5 │ │ │ │ - rscseq r6, r8, ip, lsr #24 │ │ │ │ + tsteq r7, ip, lsl r5 │ │ │ │ + rscseq r6, r8, ip, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 130a58 <__cxa_atexit@plt+0x124d4c> │ │ │ │ ldr r7, [pc, #144] @ 130a80 <__cxa_atexit@plt+0x124d74> │ │ │ │ @@ -299867,18 +299867,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r6, r8, r0, ror sp │ │ │ │ + rscseq r6, r8, r0, asr sp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strdeq ip, [r7, -ip] │ │ │ │ - rscseq r6, r8, ip, ror #22 │ │ │ │ + ldrdeq ip, [r7, -ip] │ │ │ │ + rscseq r6, r8, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 130ae4 <__cxa_atexit@plt+0x124dd8> │ │ │ │ @@ -299895,15 +299895,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - tsteq r7, r4, asr r4 │ │ │ │ + tsteq r7, r4, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 130b50 <__cxa_atexit@plt+0x124e44> │ │ │ │ ldr r2, [pc, #68] @ 130b58 <__cxa_atexit@plt+0x124e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -299920,15 +299920,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r7, -r8] │ │ │ │ + @ instruction: 0x0107c3b8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -300040,17 +300040,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r8, r8, lsr #24 │ │ │ │ - smlatteq r7, r8, r2, ip │ │ │ │ - @ instruction: 0x0107c29c │ │ │ │ + rscseq r6, r8, r8, lsl #24 │ │ │ │ + smlabteq r7, r8, r2, ip │ │ │ │ + tsteq r7, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300068,16 +300068,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 130db0 <__cxa_atexit@plt+0x1250a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, asr #4 │ │ │ │ - strdeq ip, [r7, -r4] │ │ │ │ + tsteq r7, r0, lsr #4 │ │ │ │ + ldrdeq ip, [r7, -r4] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 130e24 <__cxa_atexit@plt+0x125118> │ │ │ │ ldr r2, [pc, #112] @ 130e40 <__cxa_atexit@plt+0x125134> │ │ │ │ @@ -300106,18 +300106,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 130e4c <__cxa_atexit@plt+0x125140> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl r1 │ │ │ │ + strdeq ip, [r7, -ip] │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrshteq r6, [r8], #172 @ 0xac │ │ │ │ + ldrsbteq r6, [r8], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -300129,15 +300129,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 130f20 <__cxa_atexit@plt+0x125214> │ │ │ │ @@ -300215,15 +300215,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 130ff4 <__cxa_atexit@plt+0x1252e8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r8, ip, asr #18 │ │ │ │ + rscseq r6, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r1, [r3, #4]! │ │ │ │ cmp r7, #2 │ │ │ │ @@ -300278,16 +300278,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r7, r4, lsr pc │ │ │ │ - smlatteq r7, r8, lr, fp │ │ │ │ + tsteq r7, r4, lsl pc │ │ │ │ + smlabteq r7, r8, lr, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300305,16 +300305,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 131164 <__cxa_atexit@plt+0x125458> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, ip, lr, fp │ │ │ │ - tsteq r7, r0, asr #28 │ │ │ │ + tsteq r7, ip, ror #28 │ │ │ │ + tsteq r7, r0, lsr #28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1311ec <__cxa_atexit@plt+0x1254e0> │ │ │ │ @@ -300352,16 +300352,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 131218 <__cxa_atexit@plt+0x12550c> │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rscseq r6, r8, ip, lsr #14 │ │ │ │ - rscseq r6, r8, r4, asr #14 │ │ │ │ + rscseq r6, r8, ip, lsl #14 │ │ │ │ + rscseq r6, r8, r4, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -300378,23 +300378,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 131280 <__cxa_atexit@plt+0x125574> │ │ │ │ add r5, r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - rscseq r6, r8, r0, asr #13 │ │ │ │ + rscseq r6, r8, r0, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 1312a0 <__cxa_atexit@plt+0x125594> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b eb8cf0 <__cxa_atexit@plt+0xeacfe4> │ │ │ │ - ldrhteq r6, [r8], #100 @ 0x64 │ │ │ │ + smlalseq r6, r8, r4, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1312f8 <__cxa_atexit@plt+0x1255ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -300415,16 +300415,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl ip │ │ │ │ - ldrdeq fp, [r7, -ip] │ │ │ │ + strdeq fp, [r7, -r8] │ │ │ │ + @ instruction: 0x0107bcbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131374 <__cxa_atexit@plt+0x125668> │ │ │ │ ldr r2, [pc, #68] @ 13137c <__cxa_atexit@plt+0x125670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -300441,15 +300441,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107bbb4 │ │ │ │ + @ instruction: 0x0107bb94 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -300568,18 +300568,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - smlatteq r7, r4, sl, fp │ │ │ │ + smlabteq r7, r4, sl, fp │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r8, r4, lsr #8 │ │ │ │ - @ instruction: 0x0107ba90 │ │ │ │ + rscseq r6, r8, r4, lsl #8 │ │ │ │ + tsteq r7, r0, ror sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300595,15 +300595,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1315e8 <__cxa_atexit@plt+0x1258dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r7, -ip] │ │ │ │ + ldrdeq fp, [r7, -ip] │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -300621,17 +300621,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 131654 <__cxa_atexit@plt+0x125948> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107b998 │ │ │ │ - smlatbeq r7, r4, r9, fp │ │ │ │ - rscseq r6, r8, ip, lsr #6 │ │ │ │ + tsteq r7, r8, ror r9 │ │ │ │ + smlabbeq r7, r4, r9, fp │ │ │ │ + rscseq r6, r8, ip, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1316b0 <__cxa_atexit@plt+0x1259a4> │ │ │ │ ldr r2, [pc, #68] @ 1316b8 <__cxa_atexit@plt+0x1259ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -300648,15 +300648,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -300757,17 +300757,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r7, -ip] │ │ │ │ + ldrdeq fp, [r7, -ip] │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x0107b790 │ │ │ │ + tsteq r7, r0, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1318b4 <__cxa_atexit@plt+0x125ba8> │ │ │ │ @@ -300778,15 +300778,15 @@ │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [r8, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr #14 │ │ │ │ + tsteq r7, r4, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 131950 <__cxa_atexit@plt+0x125c44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -300834,16 +300834,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r6, r8, r8 │ │ │ │ - tsteq r7, r8, ror r6 │ │ │ │ + rscseq r5, r8, r8, ror #31 │ │ │ │ + tsteq r7, r8, asr r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -300859,15 +300859,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 131a08 <__cxa_atexit@plt+0x125cfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq fp, [r7, -ip] │ │ │ │ + @ instruction: 0x0107b5bc │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131a64 <__cxa_atexit@plt+0x125d58> │ │ │ │ ldr r2, [pc, #68] @ 131a6c <__cxa_atexit@plt+0x125d60> │ │ │ │ @@ -300885,15 +300885,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r4, r4, fp │ │ │ │ + smlatbeq r7, r4, r4, fp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -301006,19 +301006,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #8 │ │ │ │ + smlatteq r7, ip, r3, fp │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r8, r0, asr sp │ │ │ │ - @ instruction: 0x0107b3bc │ │ │ │ + rscseq r5, r8, r0, lsr sp │ │ │ │ + @ instruction: 0x0107b39c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301034,15 +301034,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 131cc4 <__cxa_atexit@plt+0x125fb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, lsr #6 │ │ │ │ + mrseq fp, SP_und │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131d1c <__cxa_atexit@plt+0x126010> │ │ │ │ @@ -301064,16 +301064,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r7, -r4] │ │ │ │ - @ instruction: 0x0107b2b8 │ │ │ │ + ldrdeq fp, [r7, -r4] │ │ │ │ + @ instruction: 0x0107b298 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 131d98 <__cxa_atexit@plt+0x12608c> │ │ │ │ ldr r2, [pc, #68] @ 131da0 <__cxa_atexit@plt+0x126094> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -301090,15 +301090,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0107b190 │ │ │ │ + tsteq r7, r0, ror r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -301200,17 +301200,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl r0 │ │ │ │ + strdeq sl, [r7, -r4] │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq r7, r8, r0, fp │ │ │ │ + smlabbeq r7, r8, r0, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 131fa0 <__cxa_atexit@plt+0x126294> │ │ │ │ @@ -301221,15 +301221,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ str r3, [r8, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsr r0 │ │ │ │ + tsteq r7, ip, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 13204c <__cxa_atexit@plt+0x126340> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -301279,15 +301279,15 @@ │ │ │ │ str r0, [lr] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - tsteq r7, ip, ror pc │ │ │ │ + tsteq r7, ip, asr pc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301303,15 +301303,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1320f8 <__cxa_atexit@plt+0x1263ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r7, ip, lr, sl │ │ │ │ + smlabteq r7, ip, lr, sl │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -301334,15 +301334,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 132170 <__cxa_atexit@plt+0x126464> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r5, r8, ip, lsl r8 │ │ │ │ + ldrshteq r5, [r8], #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1321cc <__cxa_atexit@plt+0x1264c0> │ │ │ │ ldr r2, [pc, #68] @ 1321d4 <__cxa_atexit@plt+0x1264c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -301359,15 +301359,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr sp │ │ │ │ + tsteq r7, ip, lsr sp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -301480,19 +301480,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r7, r4, ip, sl │ │ │ │ + smlabbeq r7, r4, ip, sl │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r5, [r8], #80 @ 0x50 │ │ │ │ - tsteq r7, r4, asr ip │ │ │ │ + ldrsbteq r5, [r8], #80 @ 0x50 │ │ │ │ + tsteq r7, r4, lsr ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301508,15 +301508,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13242c <__cxa_atexit@plt+0x126720> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0107abb8 │ │ │ │ + @ instruction: 0x0107ab98 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132490 <__cxa_atexit@plt+0x126784> │ │ │ │ ldr r2, [pc, #96] @ 1324ac <__cxa_atexit@plt+0x1267a0> │ │ │ │ @@ -301541,17 +301541,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1324b4 <__cxa_atexit@plt+0x1267a8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r7, r0, sl, sl │ │ │ │ + smlabbeq r7, r0, sl, sl │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r5, r8, r4, lsl r5 │ │ │ │ + ldrshteq r5, [r8], #68 @ 0x44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1324fc <__cxa_atexit@plt+0x1267f0> │ │ │ │ ldr r7, [pc, #52] @ 13250c <__cxa_atexit@plt+0x126800> │ │ │ │ @@ -301566,15 +301566,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 132510 <__cxa_atexit@plt+0x126804> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq r5, [r8], #68 @ 0x44 │ │ │ │ + smlalseq r5, r8, r4, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r2, r6 │ │ │ │ cmp r7, #2 │ │ │ │ bne 13258c <__cxa_atexit@plt+0x126880> │ │ │ │ @@ -301613,15 +301613,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, r0, lsr #20 │ │ │ │ + tsteq r7, r0, lsl #20 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -301660,15 +301660,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 132688 <__cxa_atexit@plt+0x12697c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r5, r8, ip, lsr r3 │ │ │ │ + rscseq r5, r8, ip, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 132704 <__cxa_atexit@plt+0x1269f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -301710,17 +301710,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r5, r8, ip, r2 │ │ │ │ - ldrdeq sl, [r7, -r0] │ │ │ │ - smlabbeq r7, r4, r8, sl │ │ │ │ + rscseq r5, r8, ip, ror r2 │ │ │ │ + @ instruction: 0x0107a8b0 │ │ │ │ + tsteq r7, r4, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -301738,16 +301738,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1327c8 <__cxa_atexit@plt+0x126abc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr #16 │ │ │ │ - ldrdeq sl, [r7, -ip] │ │ │ │ + tsteq r7, r8, lsl #16 │ │ │ │ + @ instruction: 0x0107a7bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132844 <__cxa_atexit@plt+0x126b38> │ │ │ │ ldr r2, [pc, #120] @ 132860 <__cxa_atexit@plt+0x126b54> │ │ │ │ @@ -301778,17 +301778,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsl #14 │ │ │ │ + smlatteq r7, r4, r6, sl │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r7, r8, lsr r8 │ │ │ │ + tsteq r7, r8, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1328a8 <__cxa_atexit@plt+0x126b9c> │ │ │ │ @@ -301799,15 +301799,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r7, r8, r7, sl │ │ │ │ + smlatbeq r7, r8, r7, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 132974 <__cxa_atexit@plt+0x126c68> │ │ │ │ @@ -301858,15 +301858,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - tsteq r7, r8, ror #14 │ │ │ │ + tsteq r7, r8, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -301898,15 +301898,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatbeq r7, r8, r6, sl │ │ │ │ + smlabbeq r7, r8, r6, sl │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132a94 <__cxa_atexit@plt+0x126d88> │ │ │ │ @@ -301922,15 +301922,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr #12 │ │ │ │ + tsteq r7, r4, lsl #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132af0 <__cxa_atexit@plt+0x126de4> │ │ │ │ ldr r3, [pc, #52] @ 132af8 <__cxa_atexit@plt+0x126dec> │ │ │ │ @@ -302012,16 +302012,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r7, r0, lsl r5 │ │ │ │ - tsteq r7, ip, lsr r5 │ │ │ │ + strdeq sl, [r7, -r0] │ │ │ │ + tsteq r7, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132c60 <__cxa_atexit@plt+0x126f54> │ │ │ │ @@ -302037,15 +302037,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, asr r4 │ │ │ │ + tsteq r7, r8, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 132d00 <__cxa_atexit@plt+0x126ff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -302094,17 +302094,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, r8, r4, ror #25 │ │ │ │ - ldrdeq sl, [r7, -r4] │ │ │ │ - smlabbeq r7, r8, r2, sl │ │ │ │ + rscseq r4, r8, r4, asr #25 │ │ │ │ + @ instruction: 0x0107a2b4 │ │ │ │ + tsteq r7, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -302122,16 +302122,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 132dc8 <__cxa_atexit@plt+0x1270bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr #4 │ │ │ │ - ldrdeq sl, [r7, -ip] │ │ │ │ + tsteq r7, r8, lsl #4 │ │ │ │ + @ instruction: 0x0107a1bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 132dfc <__cxa_atexit@plt+0x1270f0> │ │ │ │ @@ -302142,15 +302142,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 132e10 <__cxa_atexit@plt+0x127104> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r4, r8, r0, lsl #24 │ │ │ │ + rscseq r4, r8, r0, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132e54 <__cxa_atexit@plt+0x127148> │ │ │ │ @@ -302162,15 +302162,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror r1 │ │ │ │ + tsteq r7, r4, asr r1 │ │ │ │ rscseq r2, r4, sl, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -302206,16 +302206,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r4, r8, ip, lsl fp │ │ │ │ - smlatteq r7, r8, r0, sl │ │ │ │ + ldrshteq r4, [r8], #172 @ 0xac │ │ │ │ + smlabteq r7, r8, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 132f54 <__cxa_atexit@plt+0x127248> │ │ │ │ @@ -302226,15 +302226,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, rrx │ │ │ │ + tsteq r7, ip, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 132fcc <__cxa_atexit@plt+0x1272c0> │ │ │ │ ldr r3, [pc, #112] @ 132ff4 <__cxa_atexit@plt+0x1272e8> │ │ │ │ @@ -302264,16 +302264,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r4, r8, r8, lsr sl │ │ │ │ - strdeq sl, [r7, -ip] │ │ │ │ + rscseq r4, r8, r8, lsl sl │ │ │ │ + ldrdeq sl, [r7, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13303c <__cxa_atexit@plt+0x127330> │ │ │ │ @@ -302284,15 +302284,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, r0, r1, sl │ │ │ │ + tsteq r7, r0, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1330c4 <__cxa_atexit@plt+0x1273b8> │ │ │ │ ldr r3, [pc, #128] @ 1330ec <__cxa_atexit@plt+0x1273e0> │ │ │ │ @@ -302326,16 +302326,16 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r4, r8, r4, asr #18 │ │ │ │ - tsteq r7, r0, lsl r1 │ │ │ │ + rscseq r4, r8, r4, lsr #18 │ │ │ │ + strdeq sl, [r7, -r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 133140 <__cxa_atexit@plt+0x127434> │ │ │ │ @@ -302349,15 +302349,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, r4, r0, sl │ │ │ │ + tsteq r7, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133188 <__cxa_atexit@plt+0x12747c> │ │ │ │ ldr r2, [pc, #32] @ 133190 <__cxa_atexit@plt+0x127484> │ │ │ │ @@ -302389,30 +302389,30 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1331ec <__cxa_atexit@plt+0x1274e0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rscseq r4, r8, r4, lsr r8 │ │ │ │ + rscseq r4, r8, r4, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133220 <__cxa_atexit@plt+0x127514> │ │ │ │ ldr r2, [pc, #28] @ 133228 <__cxa_atexit@plt+0x12751c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, r0, ip, r9 │ │ │ │ + smlabteq r7, r0, ip, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133264 <__cxa_atexit@plt+0x127558> │ │ │ │ ldr r2, [pc, #32] @ 13326c <__cxa_atexit@plt+0x127560> │ │ │ │ @@ -302444,15 +302444,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1332c8 <__cxa_atexit@plt+0x1275bc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r4, r8, r8, asr r7 │ │ │ │ + rscseq r4, r8, r8, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 133310 <__cxa_atexit@plt+0x127604> │ │ │ │ @@ -302468,15 +302468,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 133328 <__cxa_atexit@plt+0x12761c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrshteq r4, [r8], #104 @ 0x68 │ │ │ │ + ldrsbteq r4, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1333b4 <__cxa_atexit@plt+0x1276a8> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -302546,20 +302546,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ b 133454 <__cxa_atexit@plt+0x127748> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, lsr #28 │ │ │ │ + tsteq r7, r4, lsl #28 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrdeq r9, [r7, -r8] │ │ │ │ + @ instruction: 0x01079db8 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - tsteq r7, r8, ror sp │ │ │ │ + tsteq r7, r8, asr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -302596,16 +302596,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 133528 <__cxa_atexit@plt+0x12781c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldrshteq r4, [r8], #76 @ 0x4c │ │ │ │ - rscseq r4, r8, r0, lsl r5 │ │ │ │ + ldrsbteq r4, [r8], #76 @ 0x4c │ │ │ │ + ldrshteq r4, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 133580 <__cxa_atexit@plt+0x127874> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -302620,15 +302620,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 13358c <__cxa_atexit@plt+0x127880> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r7, r0, r9, r9 │ │ │ │ + smlabbeq r7, r0, r9, r9 │ │ │ │ rscseq r2, r4, lr, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1335e0 <__cxa_atexit@plt+0x1278d4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -302644,15 +302644,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1335ec <__cxa_atexit@plt+0x1278e0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, asr #18 │ │ │ │ + tsteq r7, r0, lsr #18 │ │ │ │ rscseq r2, r4, r4, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133624 <__cxa_atexit@plt+0x127918> │ │ │ │ ldr r2, [pc, #32] @ 13362c <__cxa_atexit@plt+0x127920> │ │ │ │ @@ -302661,16 +302661,16 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b db0494 <__cxa_atexit@plt+0xda4788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r7, -r0] │ │ │ │ - rscseq r4, r8, r4, lsl r4 │ │ │ │ + ldrdeq r9, [r7, -r0] │ │ │ │ + ldrshteq r4, [r8], #52 @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 133678 <__cxa_atexit@plt+0x12796c> │ │ │ │ @@ -302686,16 +302686,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 133690 <__cxa_atexit@plt+0x127984> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbteq r4, [r8], #56 @ 0x38 │ │ │ │ - ldrhteq r4, [r8], #52 @ 0x34 │ │ │ │ + ldrhteq r4, [r8], #56 @ 0x38 │ │ │ │ + smlalseq r4, r8, r4, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1336e8 <__cxa_atexit@plt+0x1279dc> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -302741,18 +302741,18 @@ │ │ │ │ ldr r8, [pc, #40] @ 133780 <__cxa_atexit@plt+0x127a74> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ rscseq r2, r4, r9, ror r3 │ │ │ │ - rscseq r4, r8, r8, lsr r3 │ │ │ │ - rscseq r4, r8, r0, lsr r3 │ │ │ │ - rscseq r4, r8, r4, ror #6 │ │ │ │ - rscseq r4, r8, ip, asr r3 │ │ │ │ + rscseq r4, r8, r8, lsl r3 │ │ │ │ + rscseq r4, r8, r0, lsl r3 │ │ │ │ + rscseq r4, r8, r4, asr #6 │ │ │ │ + rscseq r4, r8, ip, lsr r3 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ rscseq r2, r4, r2, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ @@ -302773,15 +302773,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b db0494 <__cxa_atexit@plt+0xda4788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r7, ip, lsr r7 │ │ │ │ + tsteq r7, ip, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -302863,15 +302863,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ rscseq r2, r4, r2, asr #4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rscseq r2, r4, r4, asr #4 │ │ │ │ - rscseq r4, r8, r4, ror #2 │ │ │ │ + rscseq r4, r8, r4, asr #2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rscseq r2, r4, r9, ror #3 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ smlalseq r2, r4, sl, r1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -302950,15 +302950,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 133ab0 <__cxa_atexit@plt+0x127da4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r3, r8, r4, asr #31 │ │ │ │ + rscseq r3, r8, r4, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 133814 <__cxa_atexit@plt+0x127b08> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -302983,15 +302983,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b db0494 <__cxa_atexit@plt+0xda4788> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r9, [r7, -r4] │ │ │ │ + ldrdeq r9, [r7, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -303102,15 +303102,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133d10 <__cxa_atexit@plt+0x128004> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - rscseq r3, r8, r8, ror #26 │ │ │ │ + rscseq r3, r8, r8, asr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -303126,16 +303126,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133d70 <__cxa_atexit@plt+0x128064> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rscseq r3, r8, r8, lsl #26 │ │ │ │ - rscseq r3, r8, r0, ror #25 │ │ │ │ + rscseq r3, r8, r8, ror #25 │ │ │ │ + rscseq r3, r8, r0, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -303153,15 +303153,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 133ddc <__cxa_atexit@plt+0x1280d0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - rscseq r3, r8, ip, lsl #25 │ │ │ │ + rscseq r3, r8, ip, ror #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 133e30 <__cxa_atexit@plt+0x128124> │ │ │ │ ldr r2, [pc, #56] @ 133e38 <__cxa_atexit@plt+0x12812c> │ │ │ │ @@ -303183,15 +303183,15 @@ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 133814 <__cxa_atexit@plt+0x127b08> │ │ │ │ - rscseq r3, r8, r0, lsl #24 │ │ │ │ + rscseq r3, r8, r0, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -303220,19 +303220,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 133ef8 <__cxa_atexit@plt+0x1281ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr #6 │ │ │ │ + tsteq r7, r8, lsl #6 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - smlalseq r3, r8, r0, fp │ │ │ │ + rscseq r3, r8, r0, ror fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ @@ -303272,15 +303272,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 133fb8 <__cxa_atexit@plt+0x1282ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrsbteq r3, [r8], #164 @ 0xa4 │ │ │ │ + ldrhteq r3, [r8], #164 @ 0xa4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13402c <__cxa_atexit@plt+0x128320> │ │ │ │ @@ -303314,31 +303314,31 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffef38 │ │ │ │ - rscseq r3, r8, ip, asr #19 │ │ │ │ - smlatbeq r7, r4, pc, r8 @ │ │ │ │ + rscseq r3, r8, ip, lsr #19 │ │ │ │ + smlabbeq r7, r4, pc, r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134098 <__cxa_atexit@plt+0x12838c> │ │ │ │ ldr r2, [pc, #28] @ 1340a0 <__cxa_atexit@plt+0x128394> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, ror #28 │ │ │ │ + tsteq r7, r8, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -303380,15 +303380,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 134168 <__cxa_atexit@plt+0x12845c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r3, r8, ip, lsr #18 │ │ │ │ + rscseq r3, r8, ip, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -303412,15 +303412,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1341e8 <__cxa_atexit@plt+0x1284dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - ldrhteq r3, [r8], #128 @ 0x80 │ │ │ │ + smlalseq r3, r8, r0, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13421c <__cxa_atexit@plt+0x128510> │ │ │ │ @@ -303450,15 +303450,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 134280 <__cxa_atexit@plt+0x128574> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r8, ip, lsr #16 │ │ │ │ + rscseq r3, r8, ip, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1342c8 <__cxa_atexit@plt+0x1285bc> │ │ │ │ @@ -303474,15 +303474,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1342e0 <__cxa_atexit@plt+0x1285d4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r8, ip, asr #15 │ │ │ │ + rscseq r3, r8, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 134364 <__cxa_atexit@plt+0x128658> │ │ │ │ cmp r3, #3 │ │ │ │ bne 134384 <__cxa_atexit@plt+0x128678> │ │ │ │ @@ -303525,16 +303525,16 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01078c98 │ │ │ │ - tsteq r7, ip, ror #28 │ │ │ │ + tsteq r7, r8, ror ip │ │ │ │ + tsteq r7, ip, asr #28 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1343e0 <__cxa_atexit@plt+0x1286d4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -303557,17 +303557,17 @@ │ │ │ │ ldr r5, [pc, #28] @ 134434 <__cxa_atexit@plt+0x128728> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, ip, sl, r8 │ │ │ │ + smlabteq r7, ip, sl, r8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r8, [r7, -ip] │ │ │ │ + ldrdeq r8, [r7, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 134474 <__cxa_atexit@plt+0x128768> │ │ │ │ ldr r7, [pc, #52] @ 134488 <__cxa_atexit@plt+0x12877c> │ │ │ │ tst r8, #3 │ │ │ │ @@ -303581,15 +303581,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 13448c <__cxa_atexit@plt+0x128780> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r3, r8, r0, lsr #12 │ │ │ │ + rscseq r3, r8, r0, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134508 <__cxa_atexit@plt+0x1287fc> │ │ │ │ @@ -303657,15 +303657,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1345bc <__cxa_atexit@plt+0x1288b0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - ldrshteq r3, [r8], #68 @ 0x44 │ │ │ │ + ldrsbteq r3, [r8], #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1345f0 <__cxa_atexit@plt+0x1288e4> │ │ │ │ @@ -303695,15 +303695,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 134654 <__cxa_atexit@plt+0x128948> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r8, ip, asr r4 │ │ │ │ + rscseq r3, r8, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13469c <__cxa_atexit@plt+0x128990> │ │ │ │ @@ -303719,15 +303719,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1346b4 <__cxa_atexit@plt+0x1289a8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrshteq r3, [r8], #60 @ 0x3c │ │ │ │ + ldrsbteq r3, [r8], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 134738 <__cxa_atexit@plt+0x128a2c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 134794 <__cxa_atexit@plt+0x128a88> │ │ │ │ @@ -303787,17 +303787,17 @@ │ │ │ │ mov r6, #32 │ │ │ │ b 1347b4 <__cxa_atexit@plt+0x128aa8> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - tsteq r7, r8, asr #20 │ │ │ │ + tsteq r7, r8, lsr #20 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0x01078a98 │ │ │ │ + tsteq r7, r8, ror sl │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13483c <__cxa_atexit@plt+0x128b30> │ │ │ │ @@ -303828,16 +303828,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe80c │ │ │ │ - rscseq r3, r8, r8, asr #3 │ │ │ │ - smlabbeq r7, ip, r9, r8 │ │ │ │ + rscseq r3, r8, r8, lsr #3 │ │ │ │ + tsteq r7, ip, ror #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1348bc <__cxa_atexit@plt+0x128bb0> │ │ │ │ @@ -303855,17 +303855,17 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1348dc <__cxa_atexit@plt+0x128bd0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r7, r0, lsl r7 │ │ │ │ - rscseq r3, r8, r0, lsl #4 │ │ │ │ - rscseq r3, r8, r4, ror #3 │ │ │ │ + strdeq r8, [r7, -r0] │ │ │ │ + rscseq r3, r8, r0, ror #3 │ │ │ │ + rscseq r3, r8, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13491c <__cxa_atexit@plt+0x128c10> │ │ │ │ ldr r7, [pc, #52] @ 134930 <__cxa_atexit@plt+0x128c24> │ │ │ │ tst r8, #3 │ │ │ │ @@ -303879,15 +303879,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 134934 <__cxa_atexit@plt+0x128c28> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rscseq r3, r8, ip, ror r1 │ │ │ │ + rscseq r3, r8, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134970 <__cxa_atexit@plt+0x128c64> │ │ │ │ ldr r2, [pc, #36] @ 134978 <__cxa_atexit@plt+0x128c6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -303896,16 +303896,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 13497c <__cxa_atexit@plt+0x128c70> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01078598 │ │ │ │ - @ instruction: 0x01078594 │ │ │ │ + tsteq r7, r8, ror r5 │ │ │ │ + tsteq r7, r4, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1349e8 <__cxa_atexit@plt+0x128cdc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -303931,17 +303931,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsr r5 │ │ │ │ + tsteq r7, ip, lsl r5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrdeq r8, [r7, -r4] │ │ │ │ + @ instruction: 0x010785b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ cmp sl, fp │ │ │ │ bcc 134b00 <__cxa_atexit@plt+0x128df4> │ │ │ │ @@ -304081,17 +304081,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r7, -ip] │ │ │ │ - smlatteq r7, r4, r2, r8 │ │ │ │ + @ instruction: 0x010782bc │ │ │ │ smlabteq r7, r4, r2, r8 │ │ │ │ + smlatbeq r7, r4, r2, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134cc4 <__cxa_atexit@plt+0x128fb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -304114,15 +304114,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr r2 │ │ │ │ + tsteq r7, r4, lsr r2 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 134d30 <__cxa_atexit@plt+0x129024> │ │ │ │ @@ -304214,17 +304214,17 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ - tsteq r7, ip, lsr #2 │ │ │ │ + tsteq r7, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0x0107839c │ │ │ │ + tsteq r7, ip, ror r3 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r6, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -304289,18 +304289,18 @@ │ │ │ │ ldr r2, [pc, #20] @ 134f9c <__cxa_atexit@plt+0x129290> │ │ │ │ add r5, r5, #8 │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r7, r8, ror #30 │ │ │ │ - rscseq r2, r8, ip, lsr fp │ │ │ │ + tsteq r7, r8, asr #30 │ │ │ │ + rscseq r2, r8, ip, lsl fp │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0x01077fb8 │ │ │ │ + @ instruction: 0x01077f98 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -304340,18 +304340,18 @@ │ │ │ │ ldr r2, [pc, #20] @ 135068 <__cxa_atexit@plt+0x12935c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - @ instruction: 0x01077e9c │ │ │ │ - rscseq r2, r8, r0, ror sl │ │ │ │ + tsteq r7, ip, ror lr │ │ │ │ + rscseq r2, r8, r0, asr sl │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - smlatteq r7, ip, lr, r7 │ │ │ │ + smlabteq r7, ip, lr, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1350b4 <__cxa_atexit@plt+0x1293a8> │ │ │ │ ldr r2, [pc, #40] @ 1350c0 <__cxa_atexit@plt+0x1293b4> │ │ │ │ @@ -304362,17 +304362,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1350c4 <__cxa_atexit@plt+0x1293b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ - @ instruction: 0x01077e9c │ │ │ │ - rscseq r2, r8, ip, ror #19 │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ + tsteq r7, ip, ror lr │ │ │ │ + rscseq r2, r8, ip, asr #19 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135124 <__cxa_atexit@plt+0x129418> │ │ │ │ str r7, [r5, #-4] │ │ │ │ add sl, r7, #12 │ │ │ │ @@ -304389,15 +304389,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #28] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 642598 <__cxa_atexit@plt+0x63688c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r7, -ip] │ │ │ │ + ldrdeq r7, [r7, -ip] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -304414,15 +304414,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 135194 <__cxa_atexit@plt+0x129488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r4, asr lr │ │ │ │ + tsteq r7, r4, lsr lr │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -304440,17 +304440,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1351fc <__cxa_atexit@plt+0x1294f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r7, [r7, -r8] │ │ │ │ + ldrdeq r7, [r7, -r8] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrhteq r2, [r8], #128 @ 0x80 │ │ │ │ + smlalseq r2, r8, r0, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r1, r5, #28 │ │ │ │ mov r0, r7 │ │ │ │ mov lr, r6 │ │ │ │ cmp r1, fp │ │ │ │ @@ -304522,16 +304522,16 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - tsteq r7, r8, ror ip │ │ │ │ - rscseq r2, r8, r0, ror r7 │ │ │ │ + tsteq r7, r8, asr ip │ │ │ │ + rscseq r2, r8, r0, asr r7 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 135378 <__cxa_atexit@plt+0x12966c> │ │ │ │ ldr r3, [pc, #40] @ 13538c <__cxa_atexit@plt+0x129680> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -304542,15 +304542,15 @@ │ │ │ │ b 13539c <__cxa_atexit@plt+0x129690> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r2, r8, r4, lsr #14 │ │ │ │ + rscseq r2, r8, r4, lsl #14 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 135414 <__cxa_atexit@plt+0x129708> │ │ │ │ @@ -304579,16 +304579,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - tsteq r7, r0, asr fp │ │ │ │ - rscseq r2, r8, r8, lsl #13 │ │ │ │ + tsteq r7, r0, lsr fp │ │ │ │ + rscseq r2, r8, r8, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135500 <__cxa_atexit@plt+0x1297f4> │ │ │ │ ldr r7, [pc, #220] @ 135528 <__cxa_atexit@plt+0x12981c> │ │ │ │ @@ -304647,18 +304647,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - smlatteq r7, r0, ip, r7 │ │ │ │ - ldrhteq r2, [r8], #92 @ 0x5c │ │ │ │ - ldrdeq r7, [r7, -r0] │ │ │ │ - rscseq r2, r8, r4, ror r5 │ │ │ │ + smlabteq r7, r0, ip, r7 │ │ │ │ + smlalseq r2, r8, ip, r5 │ │ │ │ + @ instruction: 0x01077ab0 │ │ │ │ + rscseq r2, r8, r4, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -304698,17 +304698,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strdeq r7, [r7, -r0] │ │ │ │ - smlabteq r7, ip, r9, r7 │ │ │ │ - ldrhteq r2, [r8], #68 @ 0x44 │ │ │ │ + ldrdeq r7, [r7, -r0] │ │ │ │ + smlatbeq r7, ip, r9, r7 │ │ │ │ + smlalseq r2, r8, r4, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 135438 <__cxa_atexit@plt+0x12972c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -304719,15 +304719,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010778b4 │ │ │ │ + @ instruction: 0x01077894 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1356e4 <__cxa_atexit@plt+0x1299d8> │ │ │ │ ldr r7, [pc, #148] @ 13570c <__cxa_atexit@plt+0x129a00> │ │ │ │ @@ -304766,17 +304766,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r2, r8, r8, ror #7 │ │ │ │ + rscseq r2, r8, r8, asr #7 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - strdeq r7, [r7, -r4] │ │ │ │ + ldrdeq r7, [r7, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13577c <__cxa_atexit@plt+0x129a70> │ │ │ │ @@ -304797,15 +304797,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - tsteq r7, r4, asr sl │ │ │ │ + tsteq r7, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 135664 <__cxa_atexit@plt+0x129958> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -304824,17 +304824,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1357fc <__cxa_atexit@plt+0x129af0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr r7 │ │ │ │ + tsteq r7, r0, lsl r7 │ │ │ │ smlalseq r0, r4, r5, r2 │ │ │ │ - rscseq r2, r8, r4, ror #5 │ │ │ │ + rscseq r2, r8, r4, asr #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 135850 <__cxa_atexit@plt+0x129b44> │ │ │ │ ldr r7, [pc, #60] @ 135860 <__cxa_atexit@plt+0x129b54> │ │ │ │ @@ -304852,25 +304852,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 135868 <__cxa_atexit@plt+0x129b5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r2, r8, r4, lsr #5 │ │ │ │ - rscseq r2, r8, ip, ror r2 │ │ │ │ + rscseq r2, r8, r4, lsl #5 │ │ │ │ + rscseq r2, r8, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 13588c <__cxa_atexit@plt+0x129b80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r8, r8, asr #4 │ │ │ │ + rscseq r2, r8, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -304893,19 +304893,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 135918 <__cxa_atexit@plt+0x129c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r2, r8, r0, lsl r2 │ │ │ │ - smlatteq r7, r0, r6, r7 │ │ │ │ - smlatteq r7, r0, r6, r7 │ │ │ │ + ldrshteq r2, [r8], #16 │ │ │ │ + smlabteq r7, r0, r6, r7 │ │ │ │ + smlabteq r7, r0, r6, r7 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq r2, [r8], #28 │ │ │ │ + smlalseq r2, r8, ip, r1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 135988 <__cxa_atexit@plt+0x129c7c> │ │ │ │ @@ -304930,19 +304930,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 1359ac <__cxa_atexit@plt+0x129ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, ip, ror #12 │ │ │ │ - rscseq r2, r8, r4, lsl #3 │ │ │ │ - tsteq r7, r4, asr r6 │ │ │ │ + tsteq r7, ip, asr #12 │ │ │ │ + rscseq r2, r8, r4, ror #2 │ │ │ │ + tsteq r7, r4, lsr r6 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r2, r8, r4, asr #2 │ │ │ │ + rscseq r2, r8, r4, lsr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 135a00 <__cxa_atexit@plt+0x129cf4> │ │ │ │ ldr r7, [pc, #60] @ 135a10 <__cxa_atexit@plt+0x129d04> │ │ │ │ @@ -304960,15 +304960,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 135a18 <__cxa_atexit@plt+0x129d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - ldrshteq r2, [r8], #4 │ │ │ │ + ldrsbteq r2, [r8], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135a50 <__cxa_atexit@plt+0x129d44> │ │ │ │ ldr r2, [pc, #32] @ 135a58 <__cxa_atexit@plt+0x129d4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -304976,15 +304976,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 135a5c <__cxa_atexit@plt+0x129d50> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010774b4 │ │ │ │ + @ instruction: 0x01077494 │ │ │ │ rscseq r0, r4, fp, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135a90 <__cxa_atexit@plt+0x129d84> │ │ │ │ ldr r2, [pc, #28] @ 135a98 <__cxa_atexit@plt+0x129d8c> │ │ │ │ @@ -304992,15 +304992,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror r4 │ │ │ │ + tsteq r7, r0, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135ad4 <__cxa_atexit@plt+0x129dc8> │ │ │ │ ldr r2, [pc, #32] @ 135adc <__cxa_atexit@plt+0x129dd0> │ │ │ │ @@ -305188,19 +305188,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r6, #28 │ │ │ │ b 135d9c <__cxa_atexit@plt+0x12a090> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r7, -r4] │ │ │ │ + ldrdeq r7, [r7, -r4] │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tsteq r7, r8, asr r2 │ │ │ │ - smlatbeq r7, r8, r4, r7 │ │ │ │ + tsteq r7, r8, lsr r2 │ │ │ │ + smlabbeq r7, r8, r4, r7 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -305236,19 +305236,19 @@ │ │ │ │ b 135e58 <__cxa_atexit@plt+0x12a14c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 135e68 <__cxa_atexit@plt+0x12a15c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, ip, lsr #25 │ │ │ │ + rscseq r1, r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r1, r8, r4, ror ip │ │ │ │ + rscseq r1, r8, r4, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r7, [r3, #4] │ │ │ │ cmp r5, fp │ │ │ │ @@ -305309,19 +305309,19 @@ │ │ │ │ b 135f7c <__cxa_atexit@plt+0x12a270> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 135f8c <__cxa_atexit@plt+0x12a280> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r8, lsl #23 │ │ │ │ + rscseq r1, r8, r8, ror #22 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - rscseq r1, r8, r0, asr fp │ │ │ │ + rscseq r1, r8, r0, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 135fd8 <__cxa_atexit@plt+0x12a2cc> │ │ │ │ ldr r2, [pc, #36] @ 135fe0 <__cxa_atexit@plt+0x12a2d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -305330,17 +305330,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 135fe4 <__cxa_atexit@plt+0x12a2d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr pc │ │ │ │ - tsteq r7, ip, lsr #30 │ │ │ │ - rscseq r1, r8, r8, lsr #22 │ │ │ │ + tsteq r7, r0, lsl pc │ │ │ │ + tsteq r7, ip, lsl #30 │ │ │ │ + rscseq r1, r8, r8, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 13605c <__cxa_atexit@plt+0x12a350> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -305368,17 +305368,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, ip, lr, r6 │ │ │ │ + smlatbeq r7, ip, lr, r6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - smlabteq r7, r4, lr, r6 │ │ │ │ + smlatbeq r7, r4, lr, r6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -305395,15 +305395,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1360e8 <__cxa_atexit@plt+0x12a3dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, lsl #30 │ │ │ │ + smlatteq r7, r0, lr, r6 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -305421,15 +305421,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 136150 <__cxa_atexit@plt+0x12a444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatbeq r7, r4, lr, r6 │ │ │ │ + smlabbeq r7, r4, lr, r6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1361d0 <__cxa_atexit@plt+0x12a4c4> │ │ │ │ ldr r2, [pc, #124] @ 1361ec <__cxa_atexit@plt+0x12a4e0> │ │ │ │ @@ -305461,17 +305461,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, ror sp │ │ │ │ + tsteq r7, ip, asr sp │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r7, ip, lsl lr │ │ │ │ + strdeq r6, [r7, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136238 <__cxa_atexit@plt+0x12a52c> │ │ │ │ @@ -305483,16 +305483,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r7, r8, sp, r6 │ │ │ │ - rscseq r1, r8, r8, asr #17 │ │ │ │ + smlabbeq r7, r8, sp, r6 │ │ │ │ + rscseq r1, r8, r8, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1362bc <__cxa_atexit@plt+0x12a5b0> │ │ │ │ @@ -305520,18 +305520,18 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1362cc <__cxa_atexit@plt+0x12a5c0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror #24 │ │ │ │ + tsteq r7, ip, asr #24 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r1, r8, r8, lsr #16 │ │ │ │ + rscseq r1, r8, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13633c <__cxa_atexit@plt+0x12a630> │ │ │ │ @@ -305549,15 +305549,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r1, r8, r4, asr #15 │ │ │ │ + rscseq r1, r8, r4, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13641c <__cxa_atexit@plt+0x12a710> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ @@ -305619,19 +305619,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, r4, fp, r6 │ │ │ │ + tsteq r7, r4, ror #22 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - smlatbeq r7, r8, sp, r6 │ │ │ │ + smlabbeq r7, r8, sp, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1364ac <__cxa_atexit@plt+0x12a7a0> │ │ │ │ @@ -305640,16 +305640,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, lsl sp │ │ │ │ - rscseq r1, r8, r0, asr r6 │ │ │ │ + strdeq r6, [r7, -r0] │ │ │ │ + rscseq r1, r8, r0, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -305673,15 +305673,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - ldrsbteq r1, [r8], #80 @ 0x50 │ │ │ │ + ldrhteq r1, [r8], #80 @ 0x50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ bcc 1365c0 <__cxa_atexit@plt+0x12a8b4> │ │ │ │ @@ -305721,20 +305721,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1365fc <__cxa_atexit@plt+0x12a8f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ - rscseq r1, r8, ip, asr #10 │ │ │ │ + smlatteq r7, r8, r8, r6 │ │ │ │ + rscseq r1, r8, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - tsteq r7, r4, ror #18 │ │ │ │ + tsteq r7, r4, asr #18 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq r1, r8, r8, lsl #10 │ │ │ │ + rscseq r1, r8, r8, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1366dc <__cxa_atexit@plt+0x12a9d0> │ │ │ │ @@ -305804,20 +305804,20 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - ldrdeq r6, [r7, -r8] │ │ │ │ - rscseq r1, r8, ip, lsl r4 │ │ │ │ - rscseq r1, r8, r0, asr #8 │ │ │ │ - smlatteq r7, ip, sl, r6 │ │ │ │ + @ instruction: 0x010767b8 │ │ │ │ + ldrshteq r1, [r8], #60 @ 0x3c │ │ │ │ + rscseq r1, r8, r0, lsr #8 │ │ │ │ + smlabteq r7, ip, sl, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136794 <__cxa_atexit@plt+0x12aa88> │ │ │ │ @@ -305826,16 +305826,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsr #20 │ │ │ │ - rscseq r1, r8, ip, ror r3 │ │ │ │ + tsteq r7, r8, lsl #20 │ │ │ │ + rscseq r1, r8, ip, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 136620 <__cxa_atexit@plt+0x12a914> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -305852,24 +305852,24 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 136808 <__cxa_atexit@plt+0x12aafc> │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - tsteq r7, r8, ror #14 │ │ │ │ + tsteq r7, r8, asr #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 13682c <__cxa_atexit@plt+0x12ab20> │ │ │ │ mov r7, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - tsteq r7, r4, asr #14 │ │ │ │ + tsteq r7, r4, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 136934 <__cxa_atexit@plt+0x12ac28> │ │ │ │ ldr r2, [pc, #268] @ 13695c <__cxa_atexit@plt+0x12ac50> │ │ │ │ @@ -305939,20 +305939,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - smlatbeq r7, r4, r6, r6 │ │ │ │ - tsteq r7, ip, lsl r6 │ │ │ │ - smlatbeq r7, r0, r6, r6 │ │ │ │ - rscseq r1, r8, r4, ror r4 │ │ │ │ - smlatteq r7, r4, r6, r6 │ │ │ │ - tsteq r7, r8, lsr #14 │ │ │ │ + smlabbeq r7, r4, r6, r6 │ │ │ │ + strdeq r6, [r7, -ip] │ │ │ │ + smlabbeq r7, r0, r6, r6 │ │ │ │ + rscseq r1, r8, r4, asr r4 │ │ │ │ + smlabteq r7, r4, r6, r6 │ │ │ │ + tsteq r7, r8, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -306005,20 +306005,20 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r6, [r7, -ip] │ │ │ │ - tsteq r7, r4, ror r5 │ │ │ │ - tsteq r7, r8, ror r5 │ │ │ │ - smlatbeq r7, r0, r5, r6 │ │ │ │ - smlatteq r7, r4, r5, r6 │ │ │ │ - rscseq r1, r8, ip, lsl #1 │ │ │ │ + ldrdeq r6, [r7, -ip] │ │ │ │ + tsteq r7, r4, asr r5 │ │ │ │ + tsteq r7, r8, asr r5 │ │ │ │ + smlabbeq r7, r0, r5, r6 │ │ │ │ + smlabteq r7, r4, r5, r6 │ │ │ │ + rscseq r1, r8, ip, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 136abc <__cxa_atexit@plt+0x12adb0> │ │ │ │ @@ -306031,17 +306031,17 @@ │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 136ad8 <__cxa_atexit@plt+0x12adcc> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r0, lsl #14 │ │ │ │ - rscseq r1, r8, ip, ror #5 │ │ │ │ - rscseq r1, r8, r4, lsr r0 │ │ │ │ + smlatteq r7, r0, r6, r6 │ │ │ │ + rscseq r1, r8, ip, asr #5 │ │ │ │ + rscseq r1, r8, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136afc <__cxa_atexit@plt+0x12adf0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ @@ -306065,15 +306065,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 136b60 <__cxa_atexit@plt+0x12ae54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r7, r8, r4, r6 │ │ │ │ + tsteq r7, r8, ror #8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -306091,17 +306091,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 136bc8 <__cxa_atexit@plt+0x12aebc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, ip, lsr #8 │ │ │ │ + tsteq r7, ip, lsl #8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq r0, r8, r8, lsl pc │ │ │ │ + ldrshteq r0, [r8], #232 @ 0xe8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 136c1c <__cxa_atexit@plt+0x12af10> │ │ │ │ ldr r7, [pc, #60] @ 136c2c <__cxa_atexit@plt+0x12af20> │ │ │ │ @@ -306119,25 +306119,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 136c34 <__cxa_atexit@plt+0x12af28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq r1, r8, r8, r1 │ │ │ │ - ldrhteq r0, [r8], #224 @ 0xe0 │ │ │ │ + rscseq r1, r8, r8, ror r1 │ │ │ │ + smlalseq r0, r8, r0, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 136c58 <__cxa_atexit@plt+0x12af4c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r8, ip, ror lr │ │ │ │ + rscseq r0, r8, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -306160,19 +306160,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 136ce4 <__cxa_atexit@plt+0x12afd8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r0, r8, r4, asr #28 │ │ │ │ - tsteq r7, r4, lsl r3 │ │ │ │ - tsteq r7, r4, lsl r3 │ │ │ │ + rscseq r0, r8, r4, lsr #28 │ │ │ │ + strdeq r6, [r7, -r4] │ │ │ │ + strdeq r6, [r7, -r4] │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrshteq r0, [r8], #208 @ 0xd0 │ │ │ │ + ldrsbteq r0, [r8], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 136d54 <__cxa_atexit@plt+0x12b048> │ │ │ │ @@ -306197,29 +306197,29 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 136d78 <__cxa_atexit@plt+0x12b06c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatbeq r7, r0, r2, r6 │ │ │ │ - ldrhteq r0, [r8], #216 @ 0xd8 │ │ │ │ - smlabbeq r7, r8, r2, r6 │ │ │ │ + smlabbeq r7, r0, r2, r6 │ │ │ │ + smlalseq r0, r8, r8, sp │ │ │ │ + tsteq r7, r8, ror #4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #12] @ 136da0 <__cxa_atexit@plt+0x12b094> │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - ldrdeq r6, [r7, -r0] │ │ │ │ - rscseq r1, r8, r8, lsl r0 │ │ │ │ + @ instruction: 0x010761b0 │ │ │ │ + ldrshteq r0, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r0, r5, #16 │ │ │ │ mov lr, r9 │ │ │ │ mov r3, r6 │ │ │ │ cmp r0, fp │ │ │ │ @@ -306337,27 +306337,27 @@ │ │ │ │ mov sl, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r0, r8, r0, ror pc │ │ │ │ + rscseq r0, r8, r0, asr pc │ │ │ │ @ instruction: 0xffffde8c │ │ │ │ - rscseq r0, r8, r0, asr #30 │ │ │ │ - rscseq r0, r8, r0, asr #30 │ │ │ │ - tsteq r7, r0, ror pc │ │ │ │ - rscseq r0, r8, r0, ror #28 │ │ │ │ - rscseq r0, r8, r8, asr lr │ │ │ │ - rscseq r0, r8, r8, asr #22 │ │ │ │ - tsteq r7, r0, rrx │ │ │ │ - ldrhteq r0, [r8], #228 @ 0xe4 │ │ │ │ + rscseq r0, r8, r0, lsr #30 │ │ │ │ + rscseq r0, r8, r0, lsr #30 │ │ │ │ + tsteq r7, r0, asr pc │ │ │ │ + rscseq r0, r8, r0, asr #28 │ │ │ │ + rscseq r0, r8, r8, lsr lr │ │ │ │ + rscseq r0, r8, r8, lsr #22 │ │ │ │ + tsteq r7, r0, asr #32 │ │ │ │ + smlalseq r0, r8, r4, lr │ │ │ │ @ instruction: 0xffffde9c │ │ │ │ - tsteq r7, r8, asr #32 │ │ │ │ - ldrshteq r0, [r8], #212 @ 0xd4 │ │ │ │ + tsteq r7, r8, lsr #32 │ │ │ │ + ldrsbteq r0, [r8], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -306365,15 +306365,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 137000 <__cxa_atexit@plt+0x12b2f4> │ │ │ │ b 137018 <__cxa_atexit@plt+0x12b30c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq r0, [r8], #212 @ 0xd4 │ │ │ │ + smlalseq r0, r8, r4, sp │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -306409,34 +306409,34 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r0, #8 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r7, r4, lr, r5 │ │ │ │ + smlatbeq r7, r4, lr, r5 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - rscseq r0, r8, r8, asr sp │ │ │ │ rscseq r0, r8, r8, lsr sp │ │ │ │ - rscseq r0, r8, r0, lsr sp │ │ │ │ + rscseq r0, r8, r8, lsl sp │ │ │ │ + rscseq r0, r8, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137100 <__cxa_atexit@plt+0x12b3f4> │ │ │ │ ldr r2, [pc, #28] @ 137108 <__cxa_atexit@plt+0x12b3fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsl #28 │ │ │ │ + smlatteq r7, r0, sp, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -306497,15 +306497,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13721c <__cxa_atexit@plt+0x12b510> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rscseq r0, r8, ip, asr #23 │ │ │ │ + rscseq r0, r8, ip, lsr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ @@ -306529,15 +306529,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13729c <__cxa_atexit@plt+0x12b590> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rscseq r0, r8, r0, asr fp │ │ │ │ + rscseq r0, r8, r0, lsr fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13733c <__cxa_atexit@plt+0x12b630> │ │ │ │ ldr r7, [pc, #156] @ 13735c <__cxa_atexit@plt+0x12b650> │ │ │ │ @@ -306577,17 +306577,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsr #24 │ │ │ │ + tsteq r7, ip, lsl #24 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlatbeq r7, r8, ip, r5 │ │ │ │ + smlabbeq r7, r8, ip, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1373c0 <__cxa_atexit@plt+0x12b6b4> │ │ │ │ @@ -306605,15 +306605,15 @@ │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl ip │ │ │ │ + strdeq r5, [r7, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 137418 <__cxa_atexit@plt+0x12b70c> │ │ │ │ ldr r2, [pc, #48] @ 137420 <__cxa_atexit@plt+0x12b714> │ │ │ │ @@ -306650,15 +306650,15 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - rscseq r0, r8, ip, lsr r9 │ │ │ │ + rscseq r0, r8, ip, lsl r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1374fc <__cxa_atexit@plt+0x12b7f0> │ │ │ │ ldr r3, [pc, #104] @ 13750c <__cxa_atexit@plt+0x12b800> │ │ │ │ @@ -306687,16 +306687,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 137514 <__cxa_atexit@plt+0x12b808> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r0, r8, r0, ror #17 │ │ │ │ - rscseq r0, r8, r8, lsr #17 │ │ │ │ + rscseq r0, r8, r0, asr #17 │ │ │ │ + rscseq r0, r8, r8, lsl #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -306705,15 +306705,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 137550 <__cxa_atexit@plt+0x12b844> │ │ │ │ b 137568 <__cxa_atexit@plt+0x12b85c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r0, r8, r4, ror #16 │ │ │ │ + rscseq r0, r8, r4, asr #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -306804,25 +306804,25 @@ │ │ │ │ ldr r7, [pc, #36] @ 1376f8 <__cxa_atexit@plt+0x12b9ec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq r0, r8, ip, ror #15 │ │ │ │ + rscseq r0, r8, ip, asr #15 │ │ │ │ @ instruction: 0xffffd708 │ │ │ │ - ldrhteq r0, [r8], #120 @ 0x78 │ │ │ │ - ldrhteq r0, [r8], #120 @ 0x78 │ │ │ │ - tsteq r7, r0, lsr #16 │ │ │ │ - rscseq r0, r8, r8, lsl #14 │ │ │ │ - rscseq r0, r8, r0, lsl #14 │ │ │ │ - ldrshteq r0, [r8], #48 @ 0x30 │ │ │ │ + smlalseq r0, r8, r8, r7 │ │ │ │ + smlalseq r0, r8, r8, r7 │ │ │ │ + tsteq r7, r0, lsl #16 │ │ │ │ + rscseq r0, r8, r8, ror #13 │ │ │ │ + rscseq r0, r8, r0, ror #13 │ │ │ │ + ldrsbteq r0, [r8], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffd714 │ │ │ │ - smlabteq r7, r0, r8, r5 │ │ │ │ + smlatbeq r7, r0, r8, r5 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -306843,16 +306843,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, ror r8 │ │ │ │ - rscseq r0, r8, r4, asr r6 │ │ │ │ + tsteq r7, r8, asr r8 │ │ │ │ + rscseq r0, r8, r4, lsr r6 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 137490 <__cxa_atexit@plt+0x12b784> │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -306874,15 +306874,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 137800 <__cxa_atexit@plt+0x12baf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - rscseq r0, r8, r8, ror #11 │ │ │ │ + rscseq r0, r8, r8, asr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -306917,45 +306917,45 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1378ac <__cxa_atexit@plt+0x12bba0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq r0, r8, ip, asr r5 │ │ │ │ + rscseq r0, r8, ip, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1378e0 <__cxa_atexit@plt+0x12bbd4> │ │ │ │ ldr r2, [pc, #28] @ 1378e8 <__cxa_atexit@plt+0x12bbdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #12 │ │ │ │ + tsteq r7, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13791c <__cxa_atexit@plt+0x12bc10> │ │ │ │ ldr r2, [pc, #28] @ 137924 <__cxa_atexit@plt+0x12bc18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, r4, r5, r5 │ │ │ │ + smlabteq r7, r4, r5, r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307028,15 +307028,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 137a68 <__cxa_atexit@plt+0x12bd5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r0, r8, r0, lsr #7 │ │ │ │ + rscseq r0, r8, r0, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -307081,15 +307081,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 137b3c <__cxa_atexit@plt+0x12be30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - ldrsbteq r0, [r8], #32 │ │ │ │ + ldrhteq r0, [r8], #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, sl │ │ │ │ mov r9, r3 │ │ │ │ @@ -307105,15 +307105,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 137bac <__cxa_atexit@plt+0x12bea0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, ror r3 │ │ │ │ + tsteq r7, r0, asr r3 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 137c34 <__cxa_atexit@plt+0x12bf28> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -307156,18 +307156,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r0, r8, r4, lsl #4 │ │ │ │ + rscseq r0, r8, r4, ror #3 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - tsteq r7, ip, lsl #6 │ │ │ │ - tsteq r7, ip, asr r3 │ │ │ │ + smlatteq r7, ip, r2, r5 │ │ │ │ + tsteq r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307194,16 +307194,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 137d08 <__cxa_atexit@plt+0x12bffc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r7, r4, asr r2 │ │ │ │ - smlatbeq r7, r4, r2, r5 │ │ │ │ + tsteq r7, r4, lsr r2 │ │ │ │ + smlabbeq r7, r4, r2, r5 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 137d68 <__cxa_atexit@plt+0x12c05c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -307222,18 +307222,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 137bac <__cxa_atexit@plt+0x12bea0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r4, r1, r5 │ │ │ │ - smlatbeq r7, r8, r1, r5 │ │ │ │ + smlatbeq r7, r4, r1, r5 │ │ │ │ + smlabbeq r7, r8, r1, r5 │ │ │ │ rscseq sp, r3, sp, lsl sp │ │ │ │ - ldrsbteq r0, [r8], #0 │ │ │ │ + ldrhteq r0, [r8], #0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 137dcc <__cxa_atexit@plt+0x12c0c0> │ │ │ │ ldr r7, [pc, #60] @ 137ddc <__cxa_atexit@plt+0x12c0d0> │ │ │ │ @@ -307251,25 +307251,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 137de4 <__cxa_atexit@plt+0x12c0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq r0, r8, r0, r0 │ │ │ │ - rscseq r0, r8, r8, rrx │ │ │ │ + rscseq r0, r8, r0, ror r0 │ │ │ │ + rscseq r0, r8, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 137e08 <__cxa_atexit@plt+0x12c0fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r8, r4, lsr r0 │ │ │ │ + rscseq r0, r8, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -307292,19 +307292,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 137e94 <__cxa_atexit@plt+0x12c188> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrshteq pc, [r7], #252 @ 0xfc @ │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ - tsteq r7, r4, ror #2 │ │ │ │ + ldrsbteq pc, [r7], #252 @ 0xfc @ │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ + tsteq r7, r4, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r7, r8, lsr #31 │ │ │ │ + rscseq pc, r7, r8, lsl #31 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 137f04 <__cxa_atexit@plt+0x12c1f8> │ │ │ │ @@ -307329,17 +307329,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 137f28 <__cxa_atexit@plt+0x12c21c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r5, [r7, -r0] │ │ │ │ - rscseq pc, r7, r0, ror pc @ │ │ │ │ - ldrdeq r5, [r7, -r8] │ │ │ │ + ldrdeq r5, [r7, -r0] │ │ │ │ + rscseq pc, r7, r0, asr pc @ │ │ │ │ + strheq r5, [r7, -r8] │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -307388,15 +307388,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r7, r8, lsl #2 │ │ │ │ + smlatteq r7, r8, r0, r5 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 138064 <__cxa_atexit@plt+0x12c358> │ │ │ │ @@ -307414,15 +307414,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 138074 <__cxa_atexit@plt+0x12c368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, ror r0 │ │ │ │ + qaddeq r5, r0, r7 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 138098 <__cxa_atexit@plt+0x12c38c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -307459,16 +307459,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r7, -r4] │ │ │ │ - rscseq pc, r7, ip, lsr sp @ │ │ │ │ + @ instruction: 0x01074eb4 │ │ │ │ + rscseq pc, r7, ip, lsl sp @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1381a4 <__cxa_atexit@plt+0x12c498> │ │ │ │ ldr r3, [pc, #104] @ 1381b4 <__cxa_atexit@plt+0x12c4a8> │ │ │ │ @@ -307497,16 +307497,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1381bc <__cxa_atexit@plt+0x12c4b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrsbteq pc, [r7], #192 @ 0xc0 @ │ │ │ │ - rscseq pc, r7, r8, lsr #25 │ │ │ │ + ldrhteq pc, [r7], #192 @ 0xc0 @ │ │ │ │ + rscseq pc, r7, r8, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -307515,15 +307515,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1381f8 <__cxa_atexit@plt+0x12c4ec> │ │ │ │ b 138210 <__cxa_atexit@plt+0x12c504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r7, r4, ror #24 │ │ │ │ + rscseq pc, r7, r4, asr #24 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -307618,26 +307618,26 @@ │ │ │ │ ldr r7, [pc, #36] @ 1383b0 <__cxa_atexit@plt+0x12c6a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rscseq pc, r7, ip, ror #23 │ │ │ │ + rscseq pc, r7, ip, asr #23 │ │ │ │ @ instruction: 0xffffca60 │ │ │ │ - rscseq pc, r7, r0, lsl fp @ │ │ │ │ - rscseq pc, r7, r0, lsl fp @ │ │ │ │ - tsteq r7, r8, ror #22 │ │ │ │ - rscseq pc, r7, r0, asr sl @ │ │ │ │ - rscseq pc, r7, r8, asr #20 │ │ │ │ - rscseq pc, r7, r8, lsr r7 @ │ │ │ │ - smlabbeq r7, r8, sp, r4 │ │ │ │ + ldrshteq pc, [r7], #160 @ 0xa0 @ │ │ │ │ + ldrshteq pc, [r7], #160 @ 0xa0 @ │ │ │ │ + tsteq r7, r8, asr #22 │ │ │ │ + rscseq pc, r7, r0, lsr sl @ │ │ │ │ + rscseq pc, r7, r8, lsr #20 │ │ │ │ + rscseq pc, r7, r8, lsl r7 @ │ │ │ │ + tsteq r7, r8, ror #26 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xffffca6c │ │ │ │ - tsteq r7, r8, lsl ip │ │ │ │ + strdeq r4, [r7, -r8] │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 1383f0 <__cxa_atexit@plt+0x12c6e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -307674,16 +307674,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, ror fp │ │ │ │ - rscseq pc, r7, ip, lsl #13 │ │ │ │ + tsteq r7, ip, asr fp │ │ │ │ + rscseq pc, r7, ip, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1384e0 <__cxa_atexit@plt+0x12c7d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #64] @ 1384e8 <__cxa_atexit@plt+0x12c7dc> │ │ │ │ @@ -307700,25 +307700,25 @@ │ │ │ │ ldr r5, [pc, #28] @ 1384f0 <__cxa_atexit@plt+0x12c7e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr #20 │ │ │ │ + tsteq r7, r4, lsr #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r7, r0, asr #22 │ │ │ │ - rscseq pc, r7, ip, lsl r6 @ │ │ │ │ + tsteq r7, r0, lsr #22 │ │ │ │ + ldrshteq pc, [r7], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13883c <__cxa_atexit@plt+0x12cb30> │ │ │ │ - ldrshteq pc, [r7], #92 @ 0x5c @ │ │ │ │ + ldrsbteq pc, [r7], #92 @ 0x5c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1385a4 <__cxa_atexit@plt+0x12c898> │ │ │ │ @@ -307752,15 +307752,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq pc, r7, r8, asr r5 @ │ │ │ │ + rscseq pc, r7, r8, lsr r5 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1385f0 <__cxa_atexit@plt+0x12c8e4> │ │ │ │ ldr r7, [pc, #40] @ 138604 <__cxa_atexit@plt+0x12c8f8> │ │ │ │ @@ -307772,15 +307772,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq pc, r7, r8, lsl #10 │ │ │ │ + rscseq pc, r7, r8, ror #9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -307796,16 +307796,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 13883c <__cxa_atexit@plt+0x12cb30> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r7, -r0] │ │ │ │ - rscseq pc, r7, r4, lsr #9 │ │ │ │ + @ instruction: 0x010748b0 │ │ │ │ + rscseq pc, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1386d0 <__cxa_atexit@plt+0x12c9c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -307829,16 +307829,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, asr #16 │ │ │ │ - tsteq r7, r0, asr r8 │ │ │ │ + tsteq r7, r8, lsr #16 │ │ │ │ + tsteq r7, r0, lsr r8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -307855,15 +307855,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 138758 <__cxa_atexit@plt+0x12ca4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - @ instruction: 0x01074890 │ │ │ │ + tsteq r7, r0, ror r8 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -307881,17 +307881,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1387c0 <__cxa_atexit@plt+0x12cab4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r4, lsr r8 │ │ │ │ + tsteq r7, r4, lsl r8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq pc, r7, r8, asr #6 │ │ │ │ + rscseq pc, r7, r8, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138804 <__cxa_atexit@plt+0x12caf8> │ │ │ │ ldr r2, [pc, #36] @ 13880c <__cxa_atexit@plt+0x12cb00> │ │ │ │ @@ -307902,22 +307902,22 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r7, r0, lsl #6 │ │ │ │ + rscseq pc, r7, r0, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13883c <__cxa_atexit@plt+0x12cb30> │ │ │ │ - rscseq pc, r7, r0, ror #5 │ │ │ │ + rscseq pc, r7, r0, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1388ac <__cxa_atexit@plt+0x12cba0> │ │ │ │ @@ -307946,30 +307946,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq pc, r7, r0, asr r2 @ │ │ │ │ + rscseq pc, r7, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 1388f8 <__cxa_atexit@plt+0x12cbec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 1388f0 <__cxa_atexit@plt+0x12cbe4> │ │ │ │ b 138908 <__cxa_atexit@plt+0x12cbfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r7, r4, lsl r2 @ │ │ │ │ + ldrshteq pc, [r7], #20 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 13898c <__cxa_atexit@plt+0x12cc80> │ │ │ │ @@ -308043,21 +308043,21 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 138a34 <__cxa_atexit@plt+0x12cd28> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - strdeq r4, [r7, -r0] │ │ │ │ + ldrdeq r4, [r7, -r0] │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r4, [r7, -r8] │ │ │ │ - tsteq r7, ip, asr #16 │ │ │ │ + @ instruction: 0x010744b8 │ │ │ │ + tsteq r7, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - ldrhteq pc, [r7], #4 @ │ │ │ │ + smlalseq pc, r7, r4, r0 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -308080,15 +308080,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ - rscseq pc, r7, r4, lsr r0 @ │ │ │ │ + rscseq pc, r7, r4, lsl r0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138b48 <__cxa_atexit@plt+0x12ce3c> │ │ │ │ @@ -308116,30 +308116,30 @@ │ │ │ │ b 138b58 <__cxa_atexit@plt+0x12ce4c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 138b68 <__cxa_atexit@plt+0x12ce5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r4, lsr #6 │ │ │ │ + rscseq pc, r7, r4, lsl #6 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq lr, r7, ip, ror pc │ │ │ │ - smlalseq lr, r7, r8, pc @ │ │ │ │ + rscseq lr, r7, ip, asr pc │ │ │ │ + rscseq lr, r7, r8, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 138ba0 <__cxa_atexit@plt+0x12ce94> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13883c <__cxa_atexit@plt+0x12cb30> │ │ │ │ - tsteq r7, r0, ror #6 │ │ │ │ - ldrsbteq pc, [r7], #40 @ 0x28 @ │ │ │ │ + tsteq r7, r0, asr #6 │ │ │ │ + ldrhteq pc, [r7], #40 @ 0x28 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138c14 <__cxa_atexit@plt+0x12cf08> │ │ │ │ @@ -308167,18 +308167,18 @@ │ │ │ │ b 138c24 <__cxa_atexit@plt+0x12cf18> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 138c34 <__cxa_atexit@plt+0x12cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r8, asr r2 @ │ │ │ │ + rscseq pc, r7, r8, lsr r2 @ │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrhteq lr, [r7], #224 @ 0xe0 │ │ │ │ + smlalseq lr, r7, r0, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 138cac <__cxa_atexit@plt+0x12cfa0> │ │ │ │ ldr r3, [pc, #112] @ 138cd4 <__cxa_atexit@plt+0x12cfc8> │ │ │ │ @@ -308208,17 +308208,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffa39c │ │ │ │ - rscseq lr, r7, r8, asr sp │ │ │ │ - tsteq r7, ip, lsl r5 │ │ │ │ - rscseq lr, r7, r0, lsr lr │ │ │ │ + rscseq lr, r7, r8, lsr sp │ │ │ │ + strdeq r4, [r7, -ip] │ │ │ │ + rscseq lr, r7, r0, lsl lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138d3c <__cxa_atexit@plt+0x12d030> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #64] @ 138d44 <__cxa_atexit@plt+0x12d038> │ │ │ │ @@ -308235,25 +308235,25 @@ │ │ │ │ ldr r5, [pc, #28] @ 138d4c <__cxa_atexit@plt+0x12d040> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, r8, r1, r4 │ │ │ │ + smlabteq r7, r8, r1, r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatteq r7, r4, r2, r4 │ │ │ │ - rscseq lr, r7, r0, asr #27 │ │ │ │ + smlabteq r7, r4, r2, r4 │ │ │ │ + rscseq lr, r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 139098 <__cxa_atexit@plt+0x12d38c> │ │ │ │ - rscseq lr, r7, r0, lsr #27 │ │ │ │ + rscseq lr, r7, r0, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 138e00 <__cxa_atexit@plt+0x12d0f4> │ │ │ │ @@ -308287,15 +308287,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrshteq lr, [r7], #204 @ 0xcc │ │ │ │ + ldrsbteq lr, [r7], #204 @ 0xcc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 138e4c <__cxa_atexit@plt+0x12d140> │ │ │ │ ldr r7, [pc, #40] @ 138e60 <__cxa_atexit@plt+0x12d154> │ │ │ │ @@ -308307,15 +308307,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq lr, r7, ip, lsr #25 │ │ │ │ + rscseq lr, r7, ip, lsl #25 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -308331,16 +308331,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 139098 <__cxa_atexit@plt+0x12d38c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror r0 │ │ │ │ - rscseq lr, r7, r8, asr #24 │ │ │ │ + qaddeq r4, r4, r7 │ │ │ │ + rscseq lr, r7, r8, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 138f2c <__cxa_atexit@plt+0x12d220> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -308364,16 +308364,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq r7, ip, pc, r3 @ │ │ │ │ - strdeq r3, [r7, -r4] │ │ │ │ + smlabteq r7, ip, pc, r3 @ │ │ │ │ + ldrdeq r3, [r7, -r4] │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -308390,15 +308390,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 138fb4 <__cxa_atexit@plt+0x12d2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r4, lsr r0 │ │ │ │ + tsteq r7, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308416,17 +308416,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13901c <__cxa_atexit@plt+0x12d310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r3, [r7, -r8] │ │ │ │ + @ instruction: 0x01073fb8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq lr, r7, ip, ror #21 │ │ │ │ + rscseq lr, r7, ip, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139060 <__cxa_atexit@plt+0x12d354> │ │ │ │ ldr r2, [pc, #36] @ 139068 <__cxa_atexit@plt+0x12d35c> │ │ │ │ @@ -308437,22 +308437,22 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r7, r4, lsr #21 │ │ │ │ + rscseq lr, r7, r4, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 139098 <__cxa_atexit@plt+0x12d38c> │ │ │ │ - rscseq lr, r7, r4, lsl #21 │ │ │ │ + rscseq lr, r7, r4, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 139108 <__cxa_atexit@plt+0x12d3fc> │ │ │ │ @@ -308481,30 +308481,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrshteq lr, [r7], #148 @ 0x94 │ │ │ │ + ldrsbteq lr, [r7], #148 @ 0x94 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 139154 <__cxa_atexit@plt+0x12d448> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 13914c <__cxa_atexit@plt+0x12d440> │ │ │ │ b 139164 <__cxa_atexit@plt+0x12d458> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrhteq lr, [r7], #152 @ 0x98 │ │ │ │ + smlalseq lr, r7, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1391e8 <__cxa_atexit@plt+0x12d4dc> │ │ │ │ @@ -308598,21 +308598,21 @@ │ │ │ │ b 1392dc <__cxa_atexit@plt+0x12d5d0> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r7, r4, lsr ip │ │ │ │ + tsteq r7, r4, lsl ip │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ - @ instruction: 0x01073f94 │ │ │ │ + tsteq r7, r4, ror pc │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - strdeq r3, [r7, -r0] │ │ │ │ + ldrdeq r3, [r7, -r0] │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq lr, r7, r8, lsl #16 │ │ │ │ + rscseq lr, r7, r8, ror #15 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 139338 <__cxa_atexit@plt+0x12d62c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -308627,16 +308627,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 139364 <__cxa_atexit@plt+0x12d658> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - smlatbeq r7, r4, fp, r3 │ │ │ │ - rscseq lr, r7, r8, lsr #15 │ │ │ │ + smlabbeq r7, r4, fp, r3 │ │ │ │ + rscseq lr, r7, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -308659,15 +308659,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rscseq lr, r7, r8, lsr #14 │ │ │ │ + rscseq lr, r7, r8, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 139454 <__cxa_atexit@plt+0x12d748> │ │ │ │ @@ -308695,30 +308695,30 @@ │ │ │ │ b 139464 <__cxa_atexit@plt+0x12d758> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 139474 <__cxa_atexit@plt+0x12d768> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, ip, lsr #20 │ │ │ │ + rscseq lr, r7, ip, lsl #20 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq lr, r7, ip, asr sl │ │ │ │ - rscseq lr, r7, ip, lsl #13 │ │ │ │ + rscseq lr, r7, ip, lsr sl │ │ │ │ + rscseq lr, r7, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 1394ac <__cxa_atexit@plt+0x12d7a0> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 139098 <__cxa_atexit@plt+0x12d38c> │ │ │ │ - tsteq r7, r4, asr sl │ │ │ │ - rscseq lr, r7, r0, ror #19 │ │ │ │ + tsteq r7, r4, lsr sl │ │ │ │ + rscseq lr, r7, r0, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 139520 <__cxa_atexit@plt+0x12d814> │ │ │ │ @@ -308746,18 +308746,18 @@ │ │ │ │ b 139530 <__cxa_atexit@plt+0x12d824> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 139540 <__cxa_atexit@plt+0x12d834> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r0, ror #18 │ │ │ │ + rscseq lr, r7, r0, asr #18 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - smlalseq lr, r7, r0, r9 │ │ │ │ + rscseq lr, r7, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1395dc <__cxa_atexit@plt+0x12d8d0> │ │ │ │ ldr r2, [pc, #140] @ 1395f8 <__cxa_atexit@plt+0x12d8ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -308792,18 +308792,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, r0, r9, r3 │ │ │ │ + tsteq r7, r0, ror #18 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r7, r0, asr #20 │ │ │ │ - smlatbeq r7, r0, sl, r3 │ │ │ │ + tsteq r7, r0, lsr #20 │ │ │ │ + smlabbeq r7, r0, sl, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13964c <__cxa_atexit@plt+0x12d940> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -308822,16 +308822,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010739bc │ │ │ │ - tsteq r7, r8, lsl sl │ │ │ │ + @ instruction: 0x0107399c │ │ │ │ + strdeq r3, [r7, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308886,18 +308886,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r8, lsl #16 │ │ │ │ + smlatteq r7, r8, r7, r3 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq lr, r7, r0, ror #14 │ │ │ │ - tsteq r7, ip, ror r8 │ │ │ │ + rscseq lr, r7, r0, asr #14 │ │ │ │ + tsteq r7, ip, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1397c4 <__cxa_atexit@plt+0x12dab8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -308916,16 +308916,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq lr, [r7], #108 @ 0x6c │ │ │ │ - strdeq r3, [r7, -r4] │ │ │ │ + ldrhteq lr, [r7], #108 @ 0x6c │ │ │ │ + ldrdeq r3, [r7, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -308957,15 +308957,15 @@ │ │ │ │ sub r9, r6, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rscseq lr, r7, r4, lsl #12 │ │ │ │ + rscseq lr, r7, r4, ror #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309012,20 +309012,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 139968 <__cxa_atexit@plt+0x12dc5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq lr, r7, r0, asr #10 │ │ │ │ - rscseq lr, r7, r4, ror r5 │ │ │ │ + rscseq lr, r7, r0, lsr #10 │ │ │ │ + rscseq lr, r7, r4, asr r5 │ │ │ │ @ instruction: 0xfffff79c │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - rscseq lr, r7, ip, ror r5 │ │ │ │ - rscseq lr, r7, r0, lsr r5 │ │ │ │ + rscseq lr, r7, ip, asr r5 │ │ │ │ + rscseq lr, r7, r0, lsl r5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309072,19 +309072,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 139a58 <__cxa_atexit@plt+0x12dd4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rscseq lr, r7, r0, asr r4 │ │ │ │ - rscseq lr, r7, r4, lsl #9 │ │ │ │ + rscseq lr, r7, r0, lsr r4 │ │ │ │ + rscseq lr, r7, r4, ror #8 │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - rscseq lr, r7, ip, lsl #9 │ │ │ │ + rscseq lr, r7, ip, ror #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139aa0 <__cxa_atexit@plt+0x12dd94> │ │ │ │ ldr r2, [pc, #32] @ 139aa8 <__cxa_atexit@plt+0x12dd9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -309092,16 +309092,16 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, ror #8 │ │ │ │ - rscseq lr, r7, r4, rrx │ │ │ │ + tsteq r7, r4, asr #8 │ │ │ │ + rscseq lr, r7, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 139b10 <__cxa_atexit@plt+0x12de04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -309125,16 +309125,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsl #8 │ │ │ │ - tsteq r7, r0, lsl r4 │ │ │ │ + smlatteq r7, r8, r3, r3 │ │ │ │ + strdeq r3, [r7, -r0] │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -309151,15 +309151,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 139b98 <__cxa_atexit@plt+0x12de8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, asr r4 │ │ │ │ + tsteq r7, r0, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309177,17 +309177,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 139c00 <__cxa_atexit@plt+0x12def4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r3, [r7, -r4] │ │ │ │ + ldrdeq r3, [r7, -r4] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq sp, r7, ip, lsl #30 │ │ │ │ + rscseq sp, r7, ip, ror #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139c60 <__cxa_atexit@plt+0x12df54> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #64] @ 139c68 <__cxa_atexit@plt+0x12df5c> │ │ │ │ @@ -309204,25 +309204,25 @@ │ │ │ │ ldr r5, [pc, #28] @ 139c70 <__cxa_atexit@plt+0x12df64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r4, r2, r3 │ │ │ │ + smlatbeq r7, r4, r2, r3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlabteq r7, r0, r3, r3 │ │ │ │ - smlalseq sp, r7, ip, lr │ │ │ │ + smlatbeq r7, r0, r3, r3 │ │ │ │ + rscseq sp, r7, ip, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 139e64 <__cxa_atexit@plt+0x12e158> │ │ │ │ - rscseq sp, r7, ip, ror lr │ │ │ │ + rscseq sp, r7, ip, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139d24 <__cxa_atexit@plt+0x12e018> │ │ │ │ @@ -309256,15 +309256,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbteq sp, [r7], #216 @ 0xd8 │ │ │ │ + ldrhteq sp, [r7], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 139d70 <__cxa_atexit@plt+0x12e064> │ │ │ │ ldr r7, [pc, #40] @ 139d84 <__cxa_atexit@plt+0x12e078> │ │ │ │ @@ -309276,15 +309276,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r7, r8, lsl #27 │ │ │ │ + rscseq sp, r7, r8, ror #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -309300,16 +309300,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 139e64 <__cxa_atexit@plt+0x12e158> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r0, asr r1 │ │ │ │ - rscseq sp, r7, r0, lsr #26 │ │ │ │ + tsteq r7, r0, lsr r1 │ │ │ │ + rscseq sp, r7, r0, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 139e2c <__cxa_atexit@plt+0x12e120> │ │ │ │ ldr r2, [pc, #36] @ 139e34 <__cxa_atexit@plt+0x12e128> │ │ │ │ @@ -309320,22 +309320,22 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq sp, [r7], #200 @ 0xc8 │ │ │ │ + ldrhteq sp, [r7], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 139e64 <__cxa_atexit@plt+0x12e158> │ │ │ │ - ldrhteq sp, [r7], #200 @ 0xc8 │ │ │ │ + smlalseq sp, r7, r8, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 139ee4 <__cxa_atexit@plt+0x12e1d8> │ │ │ │ @@ -309368,30 +309368,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sp, r7, r8, lsl ip │ │ │ │ + ldrshteq sp, [r7], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 139f30 <__cxa_atexit@plt+0x12e224> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 139f28 <__cxa_atexit@plt+0x12e21c> │ │ │ │ b 139f40 <__cxa_atexit@plt+0x12e234> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq sp, [r7], #188 @ 0xbc │ │ │ │ + ldrhteq sp, [r7], #188 @ 0xbc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 139fc4 <__cxa_atexit@plt+0x12e2b8> │ │ │ │ @@ -309465,21 +309465,21 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 13a06c <__cxa_atexit@plt+0x12e360> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x01072eb8 │ │ │ │ + @ instruction: 0x01072e98 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - @ instruction: 0x010731b8 │ │ │ │ + @ instruction: 0x01073198 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - tsteq r7, r4, lsl r2 │ │ │ │ + strdeq r3, [r7, -r4] │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq sp, r7, ip, ror sl │ │ │ │ + rscseq sp, r7, ip, asr sl │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 13a0ec <__cxa_atexit@plt+0x12e3e0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -309503,15 +309503,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ - ldrshteq sp, [r7], #152 @ 0x98 │ │ │ │ + ldrsbteq sp, [r7], #152 @ 0x98 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a1ac <__cxa_atexit@plt+0x12e4a0> │ │ │ │ @@ -309549,30 +309549,30 @@ │ │ │ │ b 13a1bc <__cxa_atexit@plt+0x12e4b0> │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 13a1cc <__cxa_atexit@plt+0x12e4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, lsl #26 │ │ │ │ + rscseq sp, r7, r0, ror #25 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ + ldrshteq sp, [r7], #128 @ 0x80 │ │ │ │ rscseq sp, r7, r0, lsl r9 │ │ │ │ - rscseq sp, r7, r0, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 13a208 <__cxa_atexit@plt+0x12e4fc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 139e64 <__cxa_atexit@plt+0x12e158> │ │ │ │ - strdeq r2, [r7, -r8] │ │ │ │ + ldrdeq r2, [r7, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13a28c <__cxa_atexit@plt+0x12e580> │ │ │ │ ldr r3, [pc, #136] @ 13a2b4 <__cxa_atexit@plt+0x12e5a8> │ │ │ │ @@ -309608,17 +309608,17 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq sp, r7, r8, lsr ip │ │ │ │ - tsteq r7, r0, asr pc │ │ │ │ - strdeq r2, [r7, -r4] │ │ │ │ + rscseq sp, r7, r8, lsl ip │ │ │ │ + tsteq r7, r0, lsr pc │ │ │ │ + ldrdeq r2, [r7, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13a318 <__cxa_atexit@plt+0x12e60c> │ │ │ │ @@ -309635,16 +309635,16 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, r4, ror #26 │ │ │ │ - @ instruction: 0x01072eb0 │ │ │ │ + tsteq r7, r4, asr #26 │ │ │ │ + @ instruction: 0x01072e90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13a368 <__cxa_atexit@plt+0x12e65c> │ │ │ │ ldr r2, [pc, #40] @ 13a374 <__cxa_atexit@plt+0x12e668> │ │ │ │ @@ -309655,17 +309655,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 13a378 <__cxa_atexit@plt+0x12e66c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r7, r0, fp, r2 │ │ │ │ - @ instruction: 0x01072b98 │ │ │ │ - smlalseq sp, r7, r4, r7 │ │ │ │ + smlabbeq r7, r0, fp, r2 │ │ │ │ + tsteq r7, r8, ror fp │ │ │ │ + rscseq sp, r7, r4, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 13a3e0 <__cxa_atexit@plt+0x12e6d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -309689,16 +309689,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr fp │ │ │ │ - tsteq r7, r0, asr #22 │ │ │ │ + tsteq r7, r8, lsl fp │ │ │ │ + tsteq r7, r0, lsr #22 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -309715,15 +309715,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 13a468 <__cxa_atexit@plt+0x12e75c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlabbeq r7, r0, fp, r2 │ │ │ │ + tsteq r7, r0, ror #22 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309741,17 +309741,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 13a4d0 <__cxa_atexit@plt+0x12e7c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r4, lsr #22 │ │ │ │ + tsteq r7, r4, lsl #22 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrshteq sp, [r7], #152 @ 0x98 │ │ │ │ + ldrsbteq sp, [r7], #152 @ 0x98 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a530 <__cxa_atexit@plt+0x12e824> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #64] @ 13a538 <__cxa_atexit@plt+0x12e82c> │ │ │ │ @@ -309768,25 +309768,25 @@ │ │ │ │ ldr r5, [pc, #28] @ 13a540 <__cxa_atexit@plt+0x12e834> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r7, -r4] │ │ │ │ + ldrdeq r2, [r7, -r4] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq r2, [r7, -r0] │ │ │ │ - rscseq sp, r7, r8, lsl #19 │ │ │ │ + ldrdeq r2, [r7, -r0] │ │ │ │ + rscseq sp, r7, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13a788 <__cxa_atexit@plt+0x12ea7c> │ │ │ │ - rscseq sp, r7, r8, ror #18 │ │ │ │ + rscseq sp, r7, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a5f4 <__cxa_atexit@plt+0x12e8e8> │ │ │ │ @@ -309820,15 +309820,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq sp, r7, r4, asr #17 │ │ │ │ + rscseq sp, r7, r4, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 13a640 <__cxa_atexit@plt+0x12e934> │ │ │ │ ldr r7, [pc, #40] @ 13a654 <__cxa_atexit@plt+0x12e948> │ │ │ │ @@ -309840,15 +309840,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r7, r4, ror r8 │ │ │ │ + rscseq sp, r7, r4, asr r8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -309864,15 +309864,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 13a788 <__cxa_atexit@plt+0x12ea7c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r7, r0, r8, r2 │ │ │ │ + tsteq r7, r0, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -309885,16 +309885,16 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, lsl r8 │ │ │ │ - ldrhteq sp, [r7], #120 @ 0x78 │ │ │ │ + strdeq r2, [r7, -ip] │ │ │ │ + smlalseq sp, r7, r8, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13a750 <__cxa_atexit@plt+0x12ea44> │ │ │ │ ldr r2, [pc, #36] @ 13a758 <__cxa_atexit@plt+0x12ea4c> │ │ │ │ @@ -309905,22 +309905,22 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r7, r0, ror r7 │ │ │ │ + rscseq sp, r7, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 13a788 <__cxa_atexit@plt+0x12ea7c> │ │ │ │ - rscseq sp, r7, r0, asr r7 │ │ │ │ + rscseq sp, r7, r0, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13a808 <__cxa_atexit@plt+0x12eafc> │ │ │ │ @@ -309953,30 +309953,30 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrhteq sp, [r7], #96 @ 0x60 │ │ │ │ + smlalseq sp, r7, r0, r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 13a854 <__cxa_atexit@plt+0x12eb48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ beq 13a84c <__cxa_atexit@plt+0x12eb40> │ │ │ │ b 13a864 <__cxa_atexit@plt+0x12eb58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r7, r4, ror r6 │ │ │ │ + rscseq sp, r7, r4, asr r6 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 13a8e8 <__cxa_atexit@plt+0x12ebdc> │ │ │ │ @@ -310055,22 +310055,22 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ b 13a9a4 <__cxa_atexit@plt+0x12ec98> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - @ instruction: 0x01072594 │ │ │ │ + tsteq r7, r4, ror r5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - @ instruction: 0x01072894 │ │ │ │ + tsteq r7, r4, ror r8 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - strdeq r2, [r7, -r0] │ │ │ │ + ldrdeq r2, [r7, -r0] │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrshteq sp, [r7], #76 @ 0x4c │ │ │ │ + ldrsbteq sp, [r7], #76 @ 0x4c │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ @@ -310133,21 +310133,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 13aaec <__cxa_atexit@plt+0x12ede0> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - ldrshteq sp, [r7], #48 @ 0x30 │ │ │ │ - tsteq r7, ip, asr #8 │ │ │ │ + ldrsbteq sp, [r7], #48 @ 0x30 │ │ │ │ + tsteq r7, ip, lsr #8 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - rscseq sp, r7, ip, lsr r4 │ │ │ │ - rscseq sp, r7, ip │ │ │ │ + rscseq sp, r7, ip, lsl r4 │ │ │ │ + rscseq ip, r7, ip, ror #31 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 13ab60 <__cxa_atexit@plt+0x12ee54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -310172,16 +310172,16 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - smlatbeq r7, r4, r3, r2 │ │ │ │ - rscseq ip, r7, r0, lsl #31 │ │ │ │ + smlabbeq r7, r4, r3, r2 │ │ │ │ + rscseq ip, r7, r0, ror #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ac1c <__cxa_atexit@plt+0x12ef10> │ │ │ │ @@ -310217,30 +310217,30 @@ │ │ │ │ b 13ac2c <__cxa_atexit@plt+0x12ef20> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 13ac3c <__cxa_atexit@plt+0x12ef30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r7, ip, r2 │ │ │ │ + rscseq sp, r7, ip, ror r2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - rscseq sp, r7, r8, asr #5 │ │ │ │ - rscseq sp, r7, ip, ror r2 │ │ │ │ + rscseq sp, r7, r8, lsr #5 │ │ │ │ + rscseq sp, r7, ip, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 13ac78 <__cxa_atexit@plt+0x12ef6c> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 13a788 <__cxa_atexit@plt+0x12ea7c> │ │ │ │ - smlabbeq r7, r8, r2, r2 │ │ │ │ + tsteq r7, r8, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -310253,16 +310253,16 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, asr r2 │ │ │ │ - ldrshteq sp, [r7], #24 │ │ │ │ + tsteq r7, ip, lsr r2 │ │ │ │ + ldrsbteq sp, [r7], #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r2, r8 │ │ │ │ @@ -310315,20 +310315,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 13adc4 <__cxa_atexit@plt+0x12f0b8> │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - rscseq sp, r7, r8, lsl r1 │ │ │ │ + ldrshteq sp, [r7], #8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - rscseq sp, r7, r0, asr r1 │ │ │ │ - ldrshteq sp, [r7], #0 │ │ │ │ + rscseq sp, r7, r0, lsr r1 │ │ │ │ + ldrsbteq sp, [r7], #0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -310345,15 +310345,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13ae3c <__cxa_atexit@plt+0x12f130> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rscseq sp, r7, r8, lsr #1 │ │ │ │ + rscseq sp, r7, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13ae90 <__cxa_atexit@plt+0x12f184> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -310368,17 +310368,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 13ae9c <__cxa_atexit@plt+0x12f190> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - swpeq r2, r0, [r7] │ │ │ │ + tsteq r7, r0, ror r0 │ │ │ │ rscseq sl, r3, ip, ror fp │ │ │ │ - rscseq sp, r7, r8, lsr r0 │ │ │ │ + rscseq sp, r7, r8, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13af18 <__cxa_atexit@plt+0x12f20c> │ │ │ │ ldr r3, [pc, #124] @ 13af40 <__cxa_atexit@plt+0x12f234> │ │ │ │ @@ -310411,18 +310411,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ + ldrhteq ip, [r7], #240 @ 0xf0 │ │ │ │ ldrsbteq ip, [r7], #240 @ 0xf0 │ │ │ │ - ldrshteq ip, [r7], #240 @ 0xf0 │ │ │ │ - strheq r2, [r7, -ip] │ │ │ │ - rscseq ip, r7, ip, lsl #31 │ │ │ │ + swpeq r2, ip, [r7] │ │ │ │ + rscseq ip, r7, ip, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13af94 <__cxa_atexit@plt+0x12f288> │ │ │ │ @@ -310434,16 +310434,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r7, r0, ror #30 │ │ │ │ - tsteq r7, ip, lsr #32 │ │ │ │ + rscseq ip, r7, r0, asr #30 │ │ │ │ + tsteq r7, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13b04c <__cxa_atexit@plt+0x12f340> │ │ │ │ @@ -310487,15 +310487,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - smlatbeq r7, r4, pc, r1 @ │ │ │ │ + smlabbeq r7, r4, pc, r1 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b0e8 <__cxa_atexit@plt+0x12f3dc> │ │ │ │ @@ -310519,16 +310519,16 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #27 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r7, ip, lsl #30 │ │ │ │ - rscseq ip, r7, ip, ror #26 │ │ │ │ + smlatteq r7, ip, lr, r1 │ │ │ │ + rscseq ip, r7, ip, asr #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13b19c <__cxa_atexit@plt+0x12f490> │ │ │ │ ldr r2, [pc, #144] @ 13b1ac <__cxa_atexit@plt+0x12f4a0> │ │ │ │ @@ -310567,17 +310567,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 13b1b4 <__cxa_atexit@plt+0x12f4a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlalseq ip, r7, ip, sp │ │ │ │ - tsteq r7, r4, lsr lr │ │ │ │ - rscseq ip, r7, ip, lsr #25 │ │ │ │ + rscseq ip, r7, ip, ror sp │ │ │ │ + tsteq r7, r4, lsl lr │ │ │ │ + rscseq ip, r7, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ ble 13b1f8 <__cxa_atexit@plt+0x12f4ec> │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -310594,16 +310594,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlatbeq r7, r8, sp, r1 │ │ │ │ - rscseq ip, r7, r4, asr #24 │ │ │ │ + smlabbeq r7, r8, sp, r1 │ │ │ │ + rscseq ip, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov sl, r7 │ │ │ │ cmp lr, r6 │ │ │ │ @@ -310695,26 +310695,26 @@ │ │ │ │ ldr r7, [pc, #36] @ 13b3c4 <__cxa_atexit@plt+0x12f6b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - ldrsbteq ip, [r7], #184 @ 0xb8 │ │ │ │ + ldrhteq ip, [r7], #184 @ 0xb8 │ │ │ │ @ instruction: 0xffff9a4c │ │ │ │ - ldrshteq ip, [r7], #172 @ 0xac │ │ │ │ - rscseq ip, r7, r4, lsl #22 │ │ │ │ - tsteq r7, r4, asr fp │ │ │ │ - rscseq ip, r7, ip, lsr sl │ │ │ │ - rscseq ip, r7, r4, lsr sl │ │ │ │ - rscseq ip, r7, r4, lsr #14 │ │ │ │ - @ instruction: 0x01071c90 │ │ │ │ + ldrsbteq ip, [r7], #172 @ 0xac │ │ │ │ + rscseq ip, r7, r4, ror #21 │ │ │ │ + tsteq r7, r4, lsr fp │ │ │ │ + rscseq ip, r7, ip, lsl sl │ │ │ │ + rscseq ip, r7, r4, lsl sl │ │ │ │ + rscseq ip, r7, r4, lsl #14 │ │ │ │ + tsteq r7, r0, ror ip │ │ │ │ @ instruction: 0xffff9a60 │ │ │ │ - tsteq r7, ip, lsl #24 │ │ │ │ - rscseq ip, r7, r8, asr fp │ │ │ │ + smlatteq r7, ip, fp, r1 │ │ │ │ + rscseq ip, r7, r8, lsr fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 13b108 <__cxa_atexit@plt+0x12f3fc> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -310733,17 +310733,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 13b450 <__cxa_atexit@plt+0x12f744> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r7, -ip] │ │ │ │ + @ instruction: 0x01071abc │ │ │ │ rscseq sl, r3, r3, ror #10 │ │ │ │ - ldrshteq ip, [r7], #164 @ 0xa4 │ │ │ │ + ldrsbteq ip, [r7], #164 @ 0xa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13b4cc <__cxa_atexit@plt+0x12f7c0> │ │ │ │ ldr r3, [pc, #124] @ 13b4f4 <__cxa_atexit@plt+0x12f7e8> │ │ │ │ @@ -310776,18 +310776,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ + rscseq ip, r7, ip, ror #20 │ │ │ │ rscseq ip, r7, ip, lsl #21 │ │ │ │ - rscseq ip, r7, ip, lsr #21 │ │ │ │ - tsteq r7, r8, lsl #22 │ │ │ │ - rscseq ip, r7, r8, asr #20 │ │ │ │ + smlatteq r7, r8, sl, r1 │ │ │ │ + rscseq ip, r7, r8, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13b548 <__cxa_atexit@plt+0x12f83c> │ │ │ │ @@ -310799,16 +310799,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r7, ip, lsl sl │ │ │ │ - tsteq r7, r8, ror sl │ │ │ │ + ldrshteq ip, [r7], #156 @ 0x9c │ │ │ │ + tsteq r7, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 13b5ac <__cxa_atexit@plt+0x12f8a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -310823,17 +310823,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 13b5b8 <__cxa_atexit@plt+0x12f8ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, ror r9 │ │ │ │ + tsteq r7, r4, asr r9 │ │ │ │ rscseq sl, r3, r2, lsl r4 │ │ │ │ - ldrhteq ip, [r7], #148 @ 0x94 │ │ │ │ + smlalseq ip, r7, r4, r9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13b5f8 <__cxa_atexit@plt+0x12f8ec> │ │ │ │ ldr r3, [pc, #36] @ 13b604 <__cxa_atexit@plt+0x12f8f8> │ │ │ │ @@ -310844,25 +310844,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r7, r8, lsl #18 │ │ │ │ - rscseq ip, r7, r4, ror #18 │ │ │ │ + smlatteq r7, r8, r8, r1 │ │ │ │ + rscseq ip, r7, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 13b62c <__cxa_atexit@plt+0x12f920> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - rscseq ip, r7, r0, asr r9 │ │ │ │ - rscseq ip, r7, r0, asr #18 │ │ │ │ + rscseq ip, r7, r0, lsr r9 │ │ │ │ + rscseq ip, r7, r0, lsr #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b68c <__cxa_atexit@plt+0x12f980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -310884,18 +310884,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r7, r8, r8, r1 │ │ │ │ + tsteq r7, r8, ror #16 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ rscseq sl, r3, r1, lsr r3 │ │ │ │ - ldrshteq ip, [r7], #60 @ 0x3c │ │ │ │ + ldrsbteq ip, [r7], #60 @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp r2, fp │ │ │ │ bcc 13b73c <__cxa_atexit@plt+0x12fa30> │ │ │ │ ldr r3, [pc, #108] @ 13b744 <__cxa_atexit@plt+0x12fa38> │ │ │ │ @@ -310925,15 +310925,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq ip, r7, r8, ror #6 │ │ │ │ + rscseq ip, r7, r8, asr #6 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 13b78c <__cxa_atexit@plt+0x12fa80> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add sl, r5, #8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -310973,16 +310973,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 13b814 <__cxa_atexit@plt+0x12fb08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r7, r4, r7, r1 │ │ │ │ - smlatteq r7, r8, r7, r1 │ │ │ │ + smlabteq r7, r4, r7, r1 │ │ │ │ + smlabteq r7, r8, r7, r1 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -311005,16 +311005,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 13b894 <__cxa_atexit@plt+0x12fb88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r4, ror r7 │ │ │ │ - tsteq r7, r0, ror #14 │ │ │ │ + tsteq r7, r4, asr r7 │ │ │ │ + tsteq r7, r0, asr #14 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b8d0 <__cxa_atexit@plt+0x12fbc4> │ │ │ │ ldr r2, [pc, #36] @ 13b8d8 <__cxa_atexit@plt+0x12fbcc> │ │ │ │ @@ -311024,16 +311024,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 13b8dc <__cxa_atexit@plt+0x12fbd0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr r6 │ │ │ │ - tsteq r7, r0, asr r7 │ │ │ │ + tsteq r7, r8, lsl r6 │ │ │ │ + tsteq r7, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13b918 <__cxa_atexit@plt+0x12fc0c> │ │ │ │ ldr r2, [pc, #36] @ 13b920 <__cxa_atexit@plt+0x12fc14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -311042,17 +311042,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 13b924 <__cxa_atexit@plt+0x12fc18> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r7, -r0] │ │ │ │ - rscseq ip, r7, r0, ror #12 │ │ │ │ - rscseq ip, r7, r8, lsl #3 │ │ │ │ + ldrdeq r1, [r7, -r0] │ │ │ │ + rscseq ip, r7, r0, asr #12 │ │ │ │ + rscseq ip, r7, r8, ror #2 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ cmp ip, fp │ │ │ │ bcc 13ba58 <__cxa_atexit@plt+0x12fd4c> │ │ │ │ @@ -311139,19 +311139,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ mov r5, lr │ │ │ │ mov r6, ip │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r7, -r8] │ │ │ │ + ldrdeq r1, [r7, -r8] │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r7, r8, lsl #10 │ │ │ │ + smlatteq r7, r8, r4, r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r7, r0 │ │ │ │ + rscseq fp, r7, r0, ror #31 │ │ │ │ andeq r1, r0, r8, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -311198,19 +311198,19 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r7, -r4] │ │ │ │ + @ instruction: 0x010714b4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - smlabteq r7, r8, r3, r1 │ │ │ │ + smlatbeq r7, r8, r3, r1 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq fp, r7, r4, lsl pc │ │ │ │ + ldrshteq fp, [r7], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #68] @ 13bbfc <__cxa_atexit@plt+0x12fef0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -311225,15 +311225,15 @@ │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r8, lsr r3 │ │ │ │ + tsteq r7, r8, lsl r3 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 13bcbc <__cxa_atexit@plt+0x12ffb0> │ │ │ │ ldr lr, [pc, #184] @ 13bcd8 <__cxa_atexit@plt+0x12ffcc> │ │ │ │ @@ -311280,28 +311280,28 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 13bce4 <__cxa_atexit@plt+0x12ffd8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #32] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ + tsteq r7, r4, ror r3 │ │ │ │ @ instruction: 0x01071394 │ │ │ │ - @ instruction: 0x010713b4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r1, [r7, -ip] │ │ │ │ + ldrdeq r1, [r7, -ip] │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq fp, r7, r4, asr #27 │ │ │ │ + rscseq fp, r7, r4, lsr #27 │ │ │ │ andeq r1, r0, r8, asr #20 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #32] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 13bc00 <__cxa_atexit@plt+0x12fef4> │ │ │ │ - rscseq fp, r7, r8, lsr #27 │ │ │ │ + rscseq fp, r7, r8, lsl #27 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #88] @ 13bd7c <__cxa_atexit@plt+0x130070> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -311321,17 +311321,17 @@ │ │ │ │ str r7, [r5, #12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, ip, r1, r1 │ │ │ │ - tsteq r7, ip, ror #4 │ │ │ │ - rscseq fp, r7, r0, lsr sp │ │ │ │ + smlatbeq r7, ip, r1, r1 │ │ │ │ + tsteq r7, ip, asr #4 │ │ │ │ + rscseq fp, r7, r0, lsl sp │ │ │ │ andeq r0, r0, r8, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #72] @ 13bde4 <__cxa_atexit@plt+0x1300d8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #24]! │ │ │ │ @@ -311347,16 +311347,16 @@ │ │ │ │ mov r8, fp │ │ │ │ stmib r5, {r3, r9} │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r4, asr r1 │ │ │ │ - rscseq fp, r7, ip, asr #25 │ │ │ │ + tsteq r7, r4, lsr r1 │ │ │ │ + rscseq fp, r7, ip, lsr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #24 │ │ │ │ mov r3, r7 │ │ │ │ cmp sl, fp │ │ │ │ bcc 13be8c <__cxa_atexit@plt+0x130180> │ │ │ │ add r8, r3, #12 │ │ │ │ @@ -311395,19 +311395,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlabteq r7, r8, r0, r1 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ smlatbeq r7, r8, r0, r1 │ │ │ │ - tsteq r7, ip, asr r1 │ │ │ │ - rscseq fp, r7, r0, lsl #24 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smlabbeq r7, r8, r0, r1 │ │ │ │ + tsteq r7, ip, lsr r1 │ │ │ │ + rscseq fp, r7, r0, ror #23 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #64] @ 13bf14 <__cxa_atexit@plt+0x130208> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -311423,17 +311423,17 @@ │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r8, fp │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, r0, lsr #32 │ │ │ │ - smlabteq r7, ip, r0, r1 │ │ │ │ - smlalseq fp, r7, r4, fp │ │ │ │ + mrseq r1, (UNDEF: 7) │ │ │ │ + smlatbeq r7, ip, r0, r1 │ │ │ │ + rscseq fp, r7, r4, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13bf94 <__cxa_atexit@plt+0x130288> │ │ │ │ @@ -311459,15 +311459,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq fp, r7, r0, lsl fp │ │ │ │ + ldrshteq fp, [r7], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r6, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13c000 <__cxa_atexit@plt+0x1302f4> │ │ │ │ ldr r3, [pc, #92] @ 13c020 <__cxa_atexit@plt+0x130314> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -311492,15 +311492,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq fp, r7, ip, lsl #21 │ │ │ │ + rscseq fp, r7, ip, ror #20 │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ cmp r3, #1 │ │ │ │ blt 13c060 <__cxa_atexit@plt+0x130354> │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ ldr r2, [pc, #32] @ 13c06c <__cxa_atexit@plt+0x130360> │ │ │ │ @@ -311510,24 +311510,24 @@ │ │ │ │ stm r5, {r0, r1, r3} │ │ │ │ str r2, [r5, #12] │ │ │ │ b 642598 <__cxa_atexit@plt+0x63688c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, r7, r4, asr #20 │ │ │ │ + rscseq fp, r7, r4, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 13b938 <__cxa_atexit@plt+0x12fc2c> │ │ │ │ - rscseq fp, r7, ip, lsl sl │ │ │ │ + ldrshteq fp, [r7], #156 @ 0x9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13c110 <__cxa_atexit@plt+0x130404> │ │ │ │ @@ -311554,15 +311554,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlalseq fp, r7, r4, r9 │ │ │ │ + rscseq fp, r7, r4, ror r9 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13c224 <__cxa_atexit@plt+0x130518> │ │ │ │ @@ -311625,15 +311625,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - smlabteq r7, ip, pc, r0 @ │ │ │ │ + smlatbeq r7, ip, pc, r0 @ │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13c290 <__cxa_atexit@plt+0x130584> │ │ │ │ ldr r2, [pc, #60] @ 13c29c <__cxa_atexit@plt+0x130590> │ │ │ │ @@ -311650,15 +311650,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b db0ce8 <__cxa_atexit@plt+0xda4fdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r7, r0, ror ip │ │ │ │ + tsteq r7, r0, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r3, r1 │ │ │ │ @@ -311692,18 +311692,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 13c33c <__cxa_atexit@plt+0x130630> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r7, -ip] │ │ │ │ + ldrdeq r0, [r7, -ip] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ ldrhteq r9, [r3], #105 @ 0x69 │ │ │ │ - rscseq fp, r7, ip, asr r7 │ │ │ │ + rscseq fp, r7, ip, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13c3dc <__cxa_atexit@plt+0x1306d0> │ │ │ │ @@ -311734,15 +311734,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq fp, r7, r4, asr #13 │ │ │ │ + rscseq fp, r7, r4, lsr #13 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #28] @ 13c424 <__cxa_atexit@plt+0x130718> │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -311778,16 +311778,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 13c4a8 <__cxa_atexit@plt+0x13079c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r7, r0, asr fp │ │ │ │ - tsteq r7, r4, asr fp │ │ │ │ + tsteq r7, r0, lsr fp │ │ │ │ + tsteq r7, r4, lsr fp │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -311811,25 +311811,25 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 13c52c <__cxa_atexit@plt+0x130820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - smlatteq r7, r0, sl, r0 │ │ │ │ - smlabteq r7, ip, sl, r0 │ │ │ │ + smlabteq r7, r0, sl, r0 │ │ │ │ + smlatbeq r7, ip, sl, r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq fp, r7, r4, ror #10 │ │ │ │ + rscseq fp, r7, r4, asr #10 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13c578 <__cxa_atexit@plt+0x13086c> │ │ │ │ str r7, [r5, #-12]! │ │ │ │ @@ -311974,25 +311974,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ - ldrdeq r0, [r7, -ip] │ │ │ │ + @ instruction: 0x010709bc │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ - smlatbeq r7, ip, r9, r0 │ │ │ │ + smlabbeq r7, ip, r9, r0 │ │ │ │ @ instruction: 0xffffef8c │ │ │ │ @ instruction: 0xfffff1f0 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ @ instruction: 0xfffff200 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ - smlatbeq r7, r0, r9, r0 │ │ │ │ + smlabbeq r7, r0, r9, r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5] │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 13c89c <__cxa_atexit@plt+0x130b90> │ │ │ │ ldr r2, [r9, #1] │ │ │ │ ldr lr, [r5, #8] │ │ │ │ @@ -312055,21 +312055,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - rscseq fp, r7, r0, asr #3 │ │ │ │ + rscseq fp, r7, r0, lsr #3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 13c7dc <__cxa_atexit@plt+0x130ad0> │ │ │ │ - rscseq fp, r7, r8, lsr #3 │ │ │ │ + rscseq fp, r7, r8, lsl #3 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13c97c <__cxa_atexit@plt+0x130c70> │ │ │ │ @@ -312098,24 +312098,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq fp, r7, r4, lsl r1 │ │ │ │ + ldrshteq fp, [r7], #4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ - ldrshteq fp, [r7], #0 │ │ │ │ + ldrsbteq fp, [r7], #0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13ca34 <__cxa_atexit@plt+0x130d28> │ │ │ │ @@ -312142,24 +312142,24 @@ │ │ │ │ ldr r3, [pc, #24] @ 13ca54 <__cxa_atexit@plt+0x130d48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlabteq r7, r0, r5, r0 │ │ │ │ + smlatbeq r7, r0, r5, r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq fp, r7, ip, asr r0 │ │ │ │ + rscseq fp, r7, ip, lsr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ - rscseq fp, r7, r0, asr #32 │ │ │ │ + rscseq fp, r7, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -312193,15 +312193,15 @@ │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffedfc │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - smlalseq sl, r7, r8, pc @ │ │ │ │ + rscseq sl, r7, r8, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -312275,36 +312275,36 @@ │ │ │ │ b 13cc54 <__cxa_atexit@plt+0x130f48> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 13cc68 <__cxa_atexit@plt+0x130f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r8, lsr #6 │ │ │ │ - rscseq fp, r7, ip, lsr #6 │ │ │ │ + rscseq fp, r7, r8, lsl #6 │ │ │ │ + rscseq fp, r7, ip, lsl #6 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffea58 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - smlatbeq r7, r0, r3, r0 │ │ │ │ - smlalseq sl, r7, r0, lr │ │ │ │ - rscseq sl, r7, r4, lsr lr │ │ │ │ + smlabbeq r7, r0, r3, r0 │ │ │ │ + rscseq sl, r7, r0, ror lr │ │ │ │ + rscseq sl, r7, r4, lsl lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ccac <__cxa_atexit@plt+0x130fa0> │ │ │ │ stm r5, {r7, r8, r9} │ │ │ │ mov r8, fp │ │ │ │ b 13c580 <__cxa_atexit@plt+0x130874> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r8, asr #5 │ │ │ │ + rscseq fp, r7, r8, lsr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13cd94 <__cxa_atexit@plt+0x131088> │ │ │ │ ldr r3, [pc, #236] @ 13cdc8 <__cxa_atexit@plt+0x1310bc> │ │ │ │ @@ -312365,23 +312365,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 13cdd0 <__cxa_atexit@plt+0x1310c4> │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrsbteq fp, [r7], #24 │ │ │ │ - rscseq fp, r7, r8, asr #3 │ │ │ │ - rscseq fp, r7, r0, lsl #4 │ │ │ │ + ldrhteq fp, [r7], #24 │ │ │ │ + rscseq fp, r7, r8, lsr #3 │ │ │ │ + rscseq fp, r7, r0, ror #3 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffe918 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - tsteq r7, ip, asr r2 │ │ │ │ - rscseq sl, r7, ip, asr #26 │ │ │ │ - smlalseq fp, r7, r8, r1 │ │ │ │ + tsteq r7, ip, lsr r2 │ │ │ │ + rscseq sl, r7, ip, lsr #26 │ │ │ │ + rscseq fp, r7, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ @@ -312429,21 +312429,21 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 13ced0 <__cxa_atexit@plt+0x1311c4> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ - rscseq fp, r7, r8, asr #1 │ │ │ │ - rscseq fp, r7, r4, asr #1 │ │ │ │ + rscseq fp, r7, r8, lsr #1 │ │ │ │ + rscseq fp, r7, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - tsteq r7, r0, asr #2 │ │ │ │ - rscseq sl, r7, r0, lsr ip │ │ │ │ + tsteq r7, r0, lsr #2 │ │ │ │ + rscseq sl, r7, r0, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13cf50 <__cxa_atexit@plt+0x131244> │ │ │ │ ldr r3, [pc, #112] @ 13cf78 <__cxa_atexit@plt+0x13126c> │ │ │ │ @@ -312473,16 +312473,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq fp, r7, ip, asr #32 │ │ │ │ - tsteq r7, ip, ror r0 │ │ │ │ + rscseq fp, r7, ip, lsr #32 │ │ │ │ + qaddeq r0, ip, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13cfc0 <__cxa_atexit@plt+0x1312b4> │ │ │ │ @@ -312493,15 +312493,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - mrseq r0, (UNDEF: 7) │ │ │ │ + smlatteq r6, r0, pc, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -312514,16 +312514,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13d024 <__cxa_atexit@plt+0x131318> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010701b4 │ │ │ │ - smlalseq sl, r7, r0, pc @ │ │ │ │ + @ instruction: 0x01070194 │ │ │ │ + rscseq sl, r7, r0, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13d090 <__cxa_atexit@plt+0x131384> │ │ │ │ ldr r3, [pc, #112] @ 13d0b8 <__cxa_atexit@plt+0x1313ac> │ │ │ │ @@ -312553,16 +312553,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq sl, r7, r4, lsl pc │ │ │ │ - tsteq r7, r8, lsr r1 │ │ │ │ + ldrshteq sl, [r7], #228 @ 0xe4 │ │ │ │ + tsteq r7, r8, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d100 <__cxa_atexit@plt+0x1313f4> │ │ │ │ @@ -312573,15 +312573,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #5 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq r0, [r7, -ip] │ │ │ │ + swpeq r0, ip, [r7] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13d154 <__cxa_atexit@plt+0x131448> │ │ │ │ ldr r3, [pc, #64] @ 13d16c <__cxa_atexit@plt+0x131460> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -312597,16 +312597,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13d170 <__cxa_atexit@plt+0x131464> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r7, ip, ror r0 │ │ │ │ - rscseq sl, r7, ip, asr #28 │ │ │ │ + qaddeq r0, ip, r7 │ │ │ │ + rscseq sl, r7, ip, lsr #28 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -312628,16 +312628,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 13d1ec <__cxa_atexit@plt+0x1314e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mrseq r0, (UNDEF: 7) │ │ │ │ - ldrsbteq sl, [r7], #208 @ 0xd0 │ │ │ │ + smlatteq r6, r0, pc, pc @ │ │ │ │ + ldrhteq sl, [r7], #208 @ 0xd0 │ │ │ │ ldrhteq r8, [r3], #132 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rscseq r8, r3, r9, asr #17 │ │ │ │ @@ -312712,15 +312712,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrdeq pc, [r6, -r0] │ │ │ │ + @ instruction: 0x0106fdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -312752,15 +312752,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tstpeq r6, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r6, -r0] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d42c <__cxa_atexit@plt+0x131720> │ │ │ │ @@ -312776,15 +312776,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r6, ip, ip, pc @ │ │ │ │ + tstpeq r6, ip, ror #24 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13d480 <__cxa_atexit@plt+0x131774> │ │ │ │ ldr r7, [pc, #52] @ 13d490 <__cxa_atexit@plt+0x131784> │ │ │ │ @@ -312799,15 +312799,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 13d494 <__cxa_atexit@plt+0x131788> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r7, ip, lsr #22 │ │ │ │ + rscseq sl, r7, ip, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, r3 │ │ │ │ bcc 13d574 <__cxa_atexit@plt+0x131868> │ │ │ │ @@ -312867,16 +312867,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - tstpeq r6, r4, ror fp @ p-variant is OBSOLETE │ │ │ │ - smlatbeq r6, r0, fp, pc @ │ │ │ │ + tstpeq r6, r4, asr fp @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r6, r0, fp, pc @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13d5fc <__cxa_atexit@plt+0x1318f0> │ │ │ │ @@ -312892,15 +312892,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0106fabc │ │ │ │ + @ instruction: 0x0106fa9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -312934,15 +312934,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 13d6b0 <__cxa_atexit@plt+0x1319a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq sl, r7, r8, lsl r9 │ │ │ │ + ldrshteq sl, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -313020,16 +313020,16 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - strdeq pc, [r6, -r0] │ │ │ │ - smlabteq r6, r0, r8, pc @ │ │ │ │ + ldrdeq pc, [r6, -r0] │ │ │ │ + smlatbeq r6, r0, r8, pc @ │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13d874 <__cxa_atexit@plt+0x131b68> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -313060,16 +313060,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - rscseq sl, r7, r0, asr #14 │ │ │ │ - tstpeq r6, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r7, r0, lsr #14 │ │ │ │ + tstpeq r6, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ b 13dce0 <__cxa_atexit@plt+0x131fd4> │ │ │ │ @@ -313122,16 +313122,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - rscseq sl, r7, ip, asr #12 │ │ │ │ - tstpeq r6, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r7, ip, lsr #12 │ │ │ │ + tstpeq r6, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ add r0, r5, #8 │ │ │ │ mov lr, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -313244,18 +313244,18 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tstpeq r6, ip, lsl #14 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r6, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r6, ip, r6, pc @ │ │ │ │ + strdeq pc, [r6, -ip] │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tstpeq r6, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, r4, lsr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 13d9a8 <__cxa_atexit@plt+0x131c9c> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -313285,15 +313285,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 13dc28 <__cxa_atexit@plt+0x131f1c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0106f4b4 │ │ │ │ + @ instruction: 0x0106f494 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -313311,15 +313311,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 13dc98 <__cxa_atexit@plt+0x131f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r6, ip, asr #8 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r6, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -313375,15 +313375,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 13dd94 <__cxa_atexit@plt+0x132088> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq sl, r7, ip, lsr r2 │ │ │ │ + rscseq sl, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 13dde8 <__cxa_atexit@plt+0x1320dc> │ │ │ │ ldr r1, [r7, #10] │ │ │ │ @@ -313493,16 +313493,16 @@ │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - smlatteq r6, r4, r2, pc @ │ │ │ │ - strdeq pc, [r6, -r4] │ │ │ │ + smlabteq r6, r4, r2, pc @ │ │ │ │ + ldrdeq pc, [r6, -r4] │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ sub r1, r5, #4 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -313537,16 +313537,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rscseq r9, r7, ip, asr #31 │ │ │ │ - ldrdeq pc, [r6, -r4] │ │ │ │ + rscseq r9, r7, ip, lsr #31 │ │ │ │ + strheq pc, [r6, -r4] @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 13dce0 <__cxa_atexit@plt+0x131fd4> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 13e0e8 <__cxa_atexit@plt+0x1323dc> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -313651,16 +313651,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl #30 │ │ │ │ - tsteq r6, ip, ror #30 │ │ │ │ + smlatteq r6, r0, lr, lr │ │ │ │ + tsteq r6, ip, asr #30 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313712,15 +313712,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r9, r7, r4, lsl sp │ │ │ │ + ldrshteq r9, [r7], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #128] @ 13e374 <__cxa_atexit@plt+0x132668> │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ @@ -313824,15 +313824,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r8, lsl #22 │ │ │ │ + smlatteq r6, r8, sl, lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 13e500 <__cxa_atexit@plt+0x1327f4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -313851,15 +313851,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13e504 <__cxa_atexit@plt+0x1327f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r8, ror sl │ │ │ │ + tsteq r6, r8, asr sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -313867,16 +313867,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 13e544 <__cxa_atexit@plt+0x132838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ - rscseq r9, r7, ip, ror sl │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ + rscseq r9, r7, ip, asr sl │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13e600 <__cxa_atexit@plt+0x1328f4> │ │ │ │ tst r9, #1 │ │ │ │ @@ -313929,28 +313929,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbteq r9, [r7], #144 @ 0x90 │ │ │ │ + ldrhteq r9, [r7], #144 @ 0x90 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, asr r9 │ │ │ │ + rscseq r9, r7, r8, lsr r9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -313980,15 +313980,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, asr #17 │ │ │ │ + rscseq r9, r7, r8, lsr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13e77c <__cxa_atexit@plt+0x132a70> │ │ │ │ @@ -314014,15 +314014,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r7, r4, asr #16 │ │ │ │ + rscseq r9, r7, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13e7bc <__cxa_atexit@plt+0x132ab0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -314045,16 +314045,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r6, r0, r8, lr │ │ │ │ - rscseq r9, r7, r0, asr #15 │ │ │ │ + smlatbeq r6, r0, r8, lr │ │ │ │ + rscseq r9, r7, r0, lsr #15 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13e8d0 <__cxa_atexit@plt+0x132bc4> │ │ │ │ ldr r3, [pc, #196] @ 13e8f8 <__cxa_atexit@plt+0x132bec> │ │ │ │ @@ -314105,19 +314105,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r8, lsr r8 │ │ │ │ + tsteq r6, r8, lsl r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r9, r7, r8, lsl #14 │ │ │ │ + rscseq r9, r7, r8, ror #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r9, r7, r8, asr #13 │ │ │ │ + rscseq r9, r7, r8, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13e99c <__cxa_atexit@plt+0x132c90> │ │ │ │ @@ -314149,15 +314149,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 13e558 <__cxa_atexit@plt+0x13284c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, r4, asr r7 │ │ │ │ + tsteq r6, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314170,15 +314170,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r6, ip, r6, lr │ │ │ │ + smlatbeq r6, ip, r6, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13eaa8 <__cxa_atexit@plt+0x132d9c> │ │ │ │ @@ -314217,15 +314217,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlatteq r6, r4, r4, lr │ │ │ │ + smlabteq r6, r4, r4, lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 13eb24 <__cxa_atexit@plt+0x132e18> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -314244,15 +314244,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13eb28 <__cxa_atexit@plt+0x132e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r4, asr r4 │ │ │ │ + tsteq r6, r4, lsr r4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -314260,16 +314260,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 13eb68 <__cxa_atexit@plt+0x132e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, lsl #8 │ │ │ │ - rscseq r9, r7, r8, asr r4 │ │ │ │ + smlatteq r6, r8, r3, lr │ │ │ │ + rscseq r9, r7, r8, lsr r4 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13ec24 <__cxa_atexit@plt+0x132f18> │ │ │ │ tst r9, #1 │ │ │ │ @@ -314322,28 +314322,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrhteq r9, [r7], #60 @ 0x3c │ │ │ │ + smlalseq r9, r7, ip, r3 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r4, lsr r3 │ │ │ │ + rscseq r9, r7, r4, lsl r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314373,15 +314373,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r7], #36 @ 0x24 │ │ │ │ + smlalseq r9, r7, r4, r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13eda0 <__cxa_atexit@plt+0x133094> │ │ │ │ @@ -314407,15 +314407,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r7, r0, lsr r2 │ │ │ │ + rscseq r9, r7, r0, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13ede0 <__cxa_atexit@plt+0x1330d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -314438,16 +314438,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0106e29c │ │ │ │ - rscseq r9, r7, ip, lsr #3 │ │ │ │ + tsteq r6, ip, ror r2 │ │ │ │ + rscseq r9, r7, ip, lsl #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13eef4 <__cxa_atexit@plt+0x1331e8> │ │ │ │ ldr r3, [pc, #196] @ 13ef1c <__cxa_atexit@plt+0x133210> │ │ │ │ @@ -314498,19 +314498,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsl r2 │ │ │ │ + strdeq lr, [r6, -r4] │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrshteq r9, [r7], #4 │ │ │ │ + ldrsbteq r9, [r7], #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrhteq r9, [r7], #4 │ │ │ │ + smlalseq r9, r7, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13efc0 <__cxa_atexit@plt+0x1332b4> │ │ │ │ @@ -314542,15 +314542,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 13eb7c <__cxa_atexit@plt+0x132e70> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, r0, lsr r1 │ │ │ │ + tsteq r6, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314563,15 +314563,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r6, r8, r0, lr │ │ │ │ + smlabbeq r6, r8, r0, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f104 <__cxa_atexit@plt+0x1333f8> │ │ │ │ @@ -314624,15 +314624,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlabbeq r6, r8, lr, sp │ │ │ │ + tsteq r6, r8, ror #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 13f1b8 <__cxa_atexit@plt+0x1334ac> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -314665,15 +314665,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13f1bc <__cxa_atexit@plt+0x1334b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r6, r0, sp, sp │ │ │ │ + smlatbeq r6, r0, sp, sp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -314695,16 +314695,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 13f234 <__cxa_atexit@plt+0x133528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, ip, lsr sp │ │ │ │ - rscseq r8, r7, ip, lsl #27 │ │ │ │ + tsteq r6, ip, lsl sp │ │ │ │ + rscseq r8, r7, ip, ror #26 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f2fc <__cxa_atexit@plt+0x1335f0> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -314760,15 +314760,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrshteq r8, [r7], #196 @ 0xc4 │ │ │ │ + ldrsbteq r8, [r7], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -314777,15 +314777,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r7, ip, asr #24 │ │ │ │ + rscseq r8, r7, ip, lsr #24 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -314815,15 +314815,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r8, [r7], #188 @ 0xbc │ │ │ │ + ldrhteq r8, [r7], #188 @ 0xbc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13f488 <__cxa_atexit@plt+0x13377c> │ │ │ │ @@ -314849,15 +314849,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r7, r8, asr fp │ │ │ │ + rscseq r8, r7, r8, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13f4c8 <__cxa_atexit@plt+0x1337bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -314880,16 +314880,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0106dbb4 │ │ │ │ - ldrsbteq r8, [r7], #164 @ 0xa4 │ │ │ │ + @ instruction: 0x0106db94 │ │ │ │ + ldrhteq r8, [r7], #164 @ 0xa4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13f5dc <__cxa_atexit@plt+0x1338d0> │ │ │ │ ldr r3, [pc, #196] @ 13f604 <__cxa_atexit@plt+0x1338f8> │ │ │ │ @@ -314940,19 +314940,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, ip, lsr #22 │ │ │ │ + tsteq r6, ip, lsl #22 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r8, r7, ip, lsl sl │ │ │ │ + ldrshteq r8, [r7], #156 @ 0x9c │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsbteq r8, [r7], #156 @ 0x9c │ │ │ │ + ldrhteq r8, [r7], #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13f6a8 <__cxa_atexit@plt+0x13399c> │ │ │ │ @@ -314984,15 +314984,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 13f248 <__cxa_atexit@plt+0x13353c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, r8, asr #20 │ │ │ │ + tsteq r6, r8, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315005,15 +315005,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r6, r0, r9, sp │ │ │ │ + smlatbeq r6, r0, r9, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f7cc <__cxa_atexit@plt+0x133ac0> │ │ │ │ @@ -315058,15 +315058,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - smlabteq r6, r0, r7, sp │ │ │ │ + smlatbeq r6, r0, r7, sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 13f860 <__cxa_atexit@plt+0x133b54> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -315091,15 +315091,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 13f864 <__cxa_atexit@plt+0x133b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r8, lsl r7 │ │ │ │ + strdeq sp, [r6, -r8] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -315113,16 +315113,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 13f8bc <__cxa_atexit@plt+0x133bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0106d6b4 │ │ │ │ - rscseq r8, r7, r4, lsl #14 │ │ │ │ + @ instruction: 0x0106d694 │ │ │ │ + rscseq r8, r7, r4, ror #13 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 13f984 <__cxa_atexit@plt+0x133c78> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -315178,15 +315178,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r8, r7, ip, ror r6 │ │ │ │ + rscseq r8, r7, ip, asr r6 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -315195,15 +315195,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r7, r4, asr #11 │ │ │ │ + rscseq r8, r7, r4, lsr #11 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315233,15 +315233,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r7, r4, ror #10 │ │ │ │ + rscseq r8, r7, r4, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 13fb10 <__cxa_atexit@plt+0x133e04> │ │ │ │ @@ -315267,15 +315267,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r7, r0, ror #9 │ │ │ │ + rscseq r8, r7, r0, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 13fb50 <__cxa_atexit@plt+0x133e44> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -315298,16 +315298,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, lsr #10 │ │ │ │ - rscseq r8, r7, ip, asr r4 │ │ │ │ + tsteq r6, ip, lsl #10 │ │ │ │ + rscseq r8, r7, ip, lsr r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 13fc64 <__cxa_atexit@plt+0x133f58> │ │ │ │ ldr r3, [pc, #196] @ 13fc8c <__cxa_atexit@plt+0x133f80> │ │ │ │ @@ -315358,19 +315358,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatbeq r6, r4, r4, sp │ │ │ │ + smlabbeq r6, r4, r4, sp │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r8, r7, r4, lsr #7 │ │ │ │ + rscseq r8, r7, r4, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r8, r7, r4, ror #6 │ │ │ │ + rscseq r8, r7, r4, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 13fd30 <__cxa_atexit@plt+0x134024> │ │ │ │ @@ -315402,15 +315402,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 13f8d0 <__cxa_atexit@plt+0x133bc4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - smlabteq r6, r0, r3, sp │ │ │ │ + smlatbeq r6, r0, r3, sp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315423,15 +315423,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, lsr r3 │ │ │ │ + tsteq r6, r8, lsl r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315510,15 +315510,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - strheq sp, [r6, -ip] │ │ │ │ + swpeq sp, ip, [r6] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 13ffe4 <__cxa_atexit@plt+0x1342d8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -315572,15 +315572,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0106cf98 │ │ │ │ + tsteq r6, r8, ror pc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -315625,16 +315625,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1400bc <__cxa_atexit@plt+0x1343b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0106ceb8 │ │ │ │ - rscseq r7, r7, r4, lsl #30 │ │ │ │ + @ instruction: 0x0106ce98 │ │ │ │ + rscseq r7, r7, r4, ror #29 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1401a4 <__cxa_atexit@plt+0x134498> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -315698,15 +315698,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r7, r7, ip, ror #28 │ │ │ │ + rscseq r7, r7, ip, asr #28 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -315723,15 +315723,15 @@ │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r2, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r4, lsl #27 │ │ │ │ + rscseq r7, r7, r4, ror #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315761,15 +315761,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r4, lsr sp │ │ │ │ + rscseq r7, r7, r4, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 140350 <__cxa_atexit@plt+0x134644> │ │ │ │ @@ -315795,15 +315795,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrhteq r7, [r7], #192 @ 0xc0 │ │ │ │ + smlalseq r7, r7, r0, ip @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 140390 <__cxa_atexit@plt+0x134684> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -315826,16 +315826,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r6, ip, ip, ip │ │ │ │ - rscseq r7, r7, ip, lsr #24 │ │ │ │ + smlabteq r6, ip, ip, ip │ │ │ │ + rscseq r7, r7, ip, lsl #24 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1404a4 <__cxa_atexit@plt+0x134798> │ │ │ │ ldr r3, [pc, #196] @ 1404cc <__cxa_atexit@plt+0x1347c0> │ │ │ │ @@ -315886,19 +315886,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, ror #24 │ │ │ │ + tsteq r6, r4, asr #24 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r7, r7, r4, ror fp │ │ │ │ + rscseq r7, r7, r4, asr fp │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r7, r7, r4, lsr fp │ │ │ │ + rscseq r7, r7, r4, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140570 <__cxa_atexit@plt+0x134864> │ │ │ │ @@ -315930,15 +315930,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1400d0 <__cxa_atexit@plt+0x1343c4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - smlabbeq r6, r0, fp, ip │ │ │ │ + tsteq r6, r0, ror #22 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -315951,15 +315951,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq ip, [r6, -r8] │ │ │ │ + ldrdeq ip, [r6, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1406c8 <__cxa_atexit@plt+0x1349bc> │ │ │ │ @@ -316017,15 +316017,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlabteq r6, r4, r8, ip │ │ │ │ + smlatbeq r6, r4, r8, ip │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 140790 <__cxa_atexit@plt+0x134a84> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -316063,15 +316063,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 140794 <__cxa_atexit@plt+0x134a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlatteq r6, r8, r7, ip │ │ │ │ + smlabteq r6, r8, r7, ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -316103,16 +316103,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 140834 <__cxa_atexit@plt+0x134b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r0, asr #14 │ │ │ │ - rscseq r7, r7, ip, lsl #15 │ │ │ │ + tsteq r6, r0, lsr #14 │ │ │ │ + rscseq r7, r7, ip, ror #14 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 140920 <__cxa_atexit@plt+0x134c14> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -316177,15 +316177,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq r7, r7, r0, lsl #14 │ │ │ │ + rscseq r7, r7, r0, ror #13 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -316202,15 +316202,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r8, lsl #12 │ │ │ │ + rscseq r7, r7, r8, ror #11 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316240,15 +316240,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r8, asr #11 │ │ │ │ + rscseq r7, r7, r8, lsr #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 140acc <__cxa_atexit@plt+0x134dc0> │ │ │ │ @@ -316274,15 +316274,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r7, r7, r4, asr #10 │ │ │ │ + rscseq r7, r7, r4, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 140b0c <__cxa_atexit@plt+0x134e00> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -316305,16 +316305,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, ror r5 │ │ │ │ - rscseq r7, r7, r0, asr #9 │ │ │ │ + tsteq r6, r0, asr r5 │ │ │ │ + rscseq r7, r7, r0, lsr #9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 140c20 <__cxa_atexit@plt+0x134f14> │ │ │ │ ldr r3, [pc, #196] @ 140c48 <__cxa_atexit@plt+0x134f3c> │ │ │ │ @@ -316365,19 +316365,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatteq r6, r8, r4, ip │ │ │ │ + smlabteq r6, r8, r4, ip │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r7, r7, r8, lsl #8 │ │ │ │ + rscseq r7, r7, r8, ror #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r7, r7, r8, asr #7 │ │ │ │ + rscseq r7, r7, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 140cec <__cxa_atexit@plt+0x134fe0> │ │ │ │ @@ -316409,15 +316409,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 140848 <__cxa_atexit@plt+0x134b3c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, r4, lsl #8 │ │ │ │ + smlatteq r6, r4, r3, ip │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316430,15 +316430,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, ror r3 │ │ │ │ + tsteq r6, ip, asr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 140df8 <__cxa_atexit@plt+0x1350ec> │ │ │ │ @@ -316477,15 +316477,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - @ instruction: 0x0106c194 │ │ │ │ + tsteq r6, r4, ror r1 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 140e74 <__cxa_atexit@plt+0x135168> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -316504,15 +316504,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 140e78 <__cxa_atexit@plt+0x13516c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r4, lsl #2 │ │ │ │ + smlatteq r6, r4, r0, ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -316520,16 +316520,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 140eb8 <__cxa_atexit@plt+0x1351ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - strheq ip, [r6, -r8] │ │ │ │ - rscseq r7, r7, r8, lsl #2 │ │ │ │ + swpeq ip, r8, [r6] │ │ │ │ + rscseq r7, r7, r8, ror #1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 140f74 <__cxa_atexit@plt+0x135268> │ │ │ │ tst r9, #1 │ │ │ │ @@ -316582,28 +316582,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrhteq r7, [r7], #12 │ │ │ │ + smlalseq r7, r7, ip, r0 @ │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r4, ror #31 │ │ │ │ + rscseq r6, r7, r4, asr #31 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316633,15 +316633,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r7], #244 @ 0xf4 │ │ │ │ + smlalseq r6, r7, r4, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1410f0 <__cxa_atexit@plt+0x1353e4> │ │ │ │ @@ -316667,15 +316667,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, r7, r0, lsr pc │ │ │ │ + rscseq r6, r7, r0, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 141130 <__cxa_atexit@plt+0x135424> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -316698,16 +316698,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, asr #30 │ │ │ │ - rscseq r6, r7, ip, lsr #29 │ │ │ │ + tsteq r6, ip, lsr #30 │ │ │ │ + rscseq r6, r7, ip, lsl #29 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 141244 <__cxa_atexit@plt+0x135538> │ │ │ │ ldr r3, [pc, #196] @ 14126c <__cxa_atexit@plt+0x135560> │ │ │ │ @@ -316758,19 +316758,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabteq r6, r4, lr, fp │ │ │ │ + smlatbeq r6, r4, lr, fp │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrshteq r6, [r7], #212 @ 0xd4 │ │ │ │ + ldrsbteq r6, [r7], #212 @ 0xd4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrhteq r6, [r7], #212 @ 0xd4 │ │ │ │ + smlalseq r6, r7, r4, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141310 <__cxa_atexit@plt+0x135604> │ │ │ │ @@ -316802,15 +316802,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 140ecc <__cxa_atexit@plt+0x1351c0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - smlatteq r6, r0, sp, fp │ │ │ │ + smlabteq r6, r0, sp, fp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -316823,15 +316823,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr sp │ │ │ │ + tsteq r6, r8, lsr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14141c <__cxa_atexit@plt+0x135710> │ │ │ │ @@ -316870,15 +316870,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r0, ror fp │ │ │ │ + tsteq r6, r0, asr fp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 141498 <__cxa_atexit@plt+0x13578c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -316897,15 +316897,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14149c <__cxa_atexit@plt+0x135790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatteq r6, r0, sl, fp │ │ │ │ + smlabteq r6, r0, sl, fp │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -316913,16 +316913,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1414dc <__cxa_atexit@plt+0x1357d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0106ba94 │ │ │ │ - rscseq r6, r7, r4, ror #21 │ │ │ │ + tsteq r6, r4, ror sl │ │ │ │ + rscseq r6, r7, r4, asr #21 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 141598 <__cxa_atexit@plt+0x13588c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -316975,28 +316975,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r6, r7, r8, lsr #21 │ │ │ │ + rscseq r6, r7, r8, lsl #21 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r0, asr #19 │ │ │ │ + rscseq r6, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317026,15 +317026,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r0, lsr #19 │ │ │ │ + rscseq r6, r7, r0, lsl #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 141714 <__cxa_atexit@plt+0x135a08> │ │ │ │ @@ -317060,15 +317060,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, r7, ip, lsl r9 │ │ │ │ + ldrshteq r6, [r7], #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 141754 <__cxa_atexit@plt+0x135a48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -317091,16 +317091,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, lsr #18 │ │ │ │ - smlalseq r6, r7, r8, r8 │ │ │ │ + tsteq r6, r8, lsl #18 │ │ │ │ + rscseq r6, r7, r8, ror r8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 141868 <__cxa_atexit@plt+0x135b5c> │ │ │ │ ldr r3, [pc, #196] @ 141890 <__cxa_atexit@plt+0x135b84> │ │ │ │ @@ -317151,19 +317151,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatbeq r6, r0, r8, fp │ │ │ │ + smlabbeq r6, r0, r8, fp │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r6, r7, r0, ror #15 │ │ │ │ + rscseq r6, r7, r0, asr #15 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r6, r7, r0, lsr #15 │ │ │ │ + rscseq r6, r7, r0, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 141934 <__cxa_atexit@plt+0x135c28> │ │ │ │ @@ -317195,15 +317195,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1414f0 <__cxa_atexit@plt+0x1357e4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0x0106b7bc │ │ │ │ + @ instruction: 0x0106b79c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317216,15 +317216,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r4, lsr r7 │ │ │ │ + tsteq r6, r4, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 141a78 <__cxa_atexit@plt+0x135d6c> │ │ │ │ @@ -317277,15 +317277,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r6, r4, lsl r5 │ │ │ │ + strdeq fp, [r6, -r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 141b2c <__cxa_atexit@plt+0x135e20> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -317318,15 +317318,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 141b30 <__cxa_atexit@plt+0x135e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r6, ip, asr #8 │ │ │ │ + tsteq r6, ip, lsr #8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -317348,16 +317348,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 141ba8 <__cxa_atexit@plt+0x135e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlabteq r6, r8, r3, fp │ │ │ │ - rscseq r6, r7, r8, lsl r4 │ │ │ │ + smlatbeq r6, r8, r3, fp │ │ │ │ + ldrshteq r6, [r7], #56 @ 0x38 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 141c70 <__cxa_atexit@plt+0x135f64> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -317413,15 +317413,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r6, r7, r0, ror #7 │ │ │ │ + rscseq r6, r7, r0, asr #7 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -317430,15 +317430,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r7], #40 @ 0x28 │ │ │ │ + ldrhteq r6, [r7], #40 @ 0x28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317468,15 +317468,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r8, asr #5 │ │ │ │ + rscseq r6, r7, r8, lsr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 141dfc <__cxa_atexit@plt+0x1360f0> │ │ │ │ @@ -317502,15 +317502,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r6, r7, r4, asr #4 │ │ │ │ + rscseq r6, r7, r4, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 141e3c <__cxa_atexit@plt+0x136130> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -317533,16 +317533,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, asr #4 │ │ │ │ - rscseq r6, r7, r0, asr #3 │ │ │ │ + tsteq r6, r0, lsr #4 │ │ │ │ + rscseq r6, r7, r0, lsr #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 141f50 <__cxa_atexit@plt+0x136244> │ │ │ │ ldr r3, [pc, #196] @ 141f78 <__cxa_atexit@plt+0x13626c> │ │ │ │ @@ -317593,19 +317593,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0106b1b8 │ │ │ │ + @ instruction: 0x0106b198 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rscseq r6, r7, r8, lsl #2 │ │ │ │ + rscseq r6, r7, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r6, r7, r8, asr #1 │ │ │ │ + rscseq r6, r7, r8, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14201c <__cxa_atexit@plt+0x136310> │ │ │ │ @@ -317637,15 +317637,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 141bbc <__cxa_atexit@plt+0x135eb0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - ldrdeq fp, [r6, -r4] │ │ │ │ + strheq fp, [r6, -r4] │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317658,15 +317658,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, asr #32 │ │ │ │ + tsteq r6, ip, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 142140 <__cxa_atexit@plt+0x136434> │ │ │ │ @@ -317711,15 +317711,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r6, ip, asr #28 │ │ │ │ + tsteq r6, ip, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 1421d4 <__cxa_atexit@plt+0x1364c8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -317744,15 +317744,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1421d8 <__cxa_atexit@plt+0x1364cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlatbeq r6, r4, sp, sl │ │ │ │ + smlabbeq r6, r4, sp, sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -317766,16 +317766,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 142230 <__cxa_atexit@plt+0x136524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r0, asr #26 │ │ │ │ - smlalseq r5, r7, r0, sp │ │ │ │ + tsteq r6, r0, lsr #26 │ │ │ │ + rscseq r5, r7, r0, ror sp │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1422f8 <__cxa_atexit@plt+0x1365ec> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -317831,15 +317831,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r5, r7, r8, ror #26 │ │ │ │ + rscseq r5, r7, r8, asr #26 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -317848,15 +317848,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r7, r0, asr ip │ │ │ │ + rscseq r5, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -317886,15 +317886,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r7, r0, asr ip │ │ │ │ + rscseq r5, r7, r0, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 142484 <__cxa_atexit@plt+0x136778> │ │ │ │ @@ -317920,15 +317920,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, r7, ip, asr #23 │ │ │ │ + rscseq r5, r7, ip, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1424c4 <__cxa_atexit@plt+0x1367b8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -317951,16 +317951,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0106abb8 │ │ │ │ - rscseq r5, r7, r8, asr #22 │ │ │ │ + @ instruction: 0x0106ab98 │ │ │ │ + rscseq r5, r7, r8, lsr #22 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1425d8 <__cxa_atexit@plt+0x1368cc> │ │ │ │ ldr r3, [pc, #196] @ 142600 <__cxa_atexit@plt+0x1368f4> │ │ │ │ @@ -318011,19 +318011,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r0, lsr fp │ │ │ │ + tsteq r6, r0, lsl fp │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - smlalseq r5, r7, r0, sl │ │ │ │ + rscseq r5, r7, r0, ror sl │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r5, r7, r0, asr sl │ │ │ │ + rscseq r5, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1426a4 <__cxa_atexit@plt+0x136998> │ │ │ │ @@ -318055,15 +318055,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142244 <__cxa_atexit@plt+0x136538> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r6, ip, asr #20 │ │ │ │ + tsteq r6, ip, lsr #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318076,15 +318076,15 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r6, r4, r9, sl │ │ │ │ + smlatbeq r6, r4, r9, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318163,15 +318163,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - tsteq r6, r8, asr #14 │ │ │ │ + tsteq r6, r8, lsr #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 142958 <__cxa_atexit@plt+0x136c4c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -318225,15 +318225,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r6, r4, lsr #12 │ │ │ │ + tsteq r6, r4, lsl #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -318278,16 +318278,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 142a30 <__cxa_atexit@plt+0x136d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r4, asr #10 │ │ │ │ - smlalseq r5, r7, r0, r5 │ │ │ │ + tsteq r6, r4, lsr #10 │ │ │ │ + rscseq r5, r7, r0, ror r5 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 142b18 <__cxa_atexit@plt+0x136e0c> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -318351,15 +318351,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r5, r7, r8, asr r5 │ │ │ │ + rscseq r5, r7, r8, lsr r5 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -318376,15 +318376,15 @@ │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r2, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r7, r0, lsl r4 │ │ │ │ + ldrshteq r5, [r7], #48 @ 0x30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318457,19 +318457,19 @@ │ │ │ │ b 142cec <__cxa_atexit@plt+0x136fe0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 142d04 <__cxa_atexit@plt+0x136ff8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl r4 │ │ │ │ + strdeq sl, [r6, -r0] │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r5, r7, ip, lsl #7 │ │ │ │ + rscseq r5, r7, ip, ror #6 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - rscseq r5, r7, r4, ror #6 │ │ │ │ + rscseq r5, r7, r4, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 142d80 <__cxa_atexit@plt+0x137074> │ │ │ │ @@ -318495,15 +318495,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, r7, r0, ror #5 │ │ │ │ + rscseq r5, r7, r0, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 142dc0 <__cxa_atexit@plt+0x1370b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -318526,18 +318526,18 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0106a2bc │ │ │ │ + @ instruction: 0x0106a29c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r5, r7, r4, asr r2 │ │ │ │ + rscseq r5, r7, r4, lsr r2 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 142eb0 <__cxa_atexit@plt+0x1371a4> │ │ │ │ @@ -318576,17 +318576,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 142ee0 <__cxa_atexit@plt+0x1371d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr r2 │ │ │ │ + tsteq r6, ip, lsl r2 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrhteq r5, [r7], #16 │ │ │ │ + smlalseq r5, r7, r0, r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -318600,16 +318600,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0106a198 │ │ │ │ - rscseq r5, r7, ip, lsr r1 │ │ │ │ + tsteq r6, r8, ror r1 │ │ │ │ + rscseq r5, r7, ip, lsl r1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 142f84 <__cxa_atexit@plt+0x137278> │ │ │ │ @@ -318625,16 +318625,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 142f9c <__cxa_atexit@plt+0x137290> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq r5, [r7], #8 │ │ │ │ - ldrsbteq r5, [r7], #12 │ │ │ │ + ldrsbteq r5, [r7], #8 │ │ │ │ + ldrhteq r5, [r7], #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ @@ -318673,19 +318673,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 143064 <__cxa_atexit@plt+0x137358> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r6, -r4] │ │ │ │ + swpeq sl, r4, [r6] │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - rscseq r5, r7, ip, lsr #32 │ │ │ │ + rscseq r5, r7, ip │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r5, r7, r4, lsl r0 │ │ │ │ + ldrshteq r4, [r7], #244 @ 0xf4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1430b4 <__cxa_atexit@plt+0x1373a8> │ │ │ │ @@ -318701,15 +318701,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1430cc <__cxa_atexit@plt+0x1373c0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r4, r7, r8, asr #31 │ │ │ │ + rscseq r4, r7, r8, lsr #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1431c0 <__cxa_atexit@plt+0x1374b4> │ │ │ │ @@ -318767,15 +318767,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlabteq r6, ip, sp, r9 │ │ │ │ + smlatbeq r6, ip, sp, r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 143288 <__cxa_atexit@plt+0x13757c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -318813,15 +318813,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 14328c <__cxa_atexit@plt+0x137580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r9, [r6, -r0] │ │ │ │ + ldrdeq r9, [r6, -r0] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -318853,16 +318853,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 14332c <__cxa_atexit@plt+0x137620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r8, asr #24 │ │ │ │ - smlalseq r4, r7, r4, ip │ │ │ │ + tsteq r6, r8, lsr #24 │ │ │ │ + rscseq r4, r7, r4, ror ip │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143418 <__cxa_atexit@plt+0x13770c> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -318927,15 +318927,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq r4, r7, r8, ror ip │ │ │ │ + rscseq r4, r7, r8, asr ip │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -318952,15 +318952,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r0, lsl fp │ │ │ │ + ldrshteq r4, [r7], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -319033,19 +319033,19 @@ │ │ │ │ b 1435ec <__cxa_atexit@plt+0x1378e0> │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 143604 <__cxa_atexit@plt+0x1378f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsl fp │ │ │ │ + strdeq r9, [r6, -r0] │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r4, r7, ip, lsr #21 │ │ │ │ + rscseq r4, r7, ip, lsl #21 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - rscseq r4, r7, r4, lsl #21 │ │ │ │ + rscseq r4, r7, r4, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 143680 <__cxa_atexit@plt+0x137974> │ │ │ │ @@ -319071,15 +319071,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r4, r7, r0, lsl #20 │ │ │ │ + rscseq r4, r7, r0, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1436c0 <__cxa_atexit@plt+0x1379b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -319102,18 +319102,18 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010699bc │ │ │ │ + @ instruction: 0x0106999c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r4, r7, r4, ror r9 │ │ │ │ + rscseq r4, r7, r4, asr r9 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1437b0 <__cxa_atexit@plt+0x137aa4> │ │ │ │ @@ -319152,17 +319152,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1437e0 <__cxa_atexit@plt+0x137ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr r9 │ │ │ │ + tsteq r6, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrsbteq r4, [r7], #128 @ 0x80 │ │ │ │ + ldrhteq r4, [r7], #128 @ 0x80 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -319176,16 +319176,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01069898 │ │ │ │ - rscseq r4, r7, ip, asr r8 │ │ │ │ + tsteq r6, r8, ror r8 │ │ │ │ + rscseq r4, r7, ip, lsr r8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 143884 <__cxa_atexit@plt+0x137b78> │ │ │ │ @@ -319201,16 +319201,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 14389c <__cxa_atexit@plt+0x137b90> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r7, r8, lsl r8 │ │ │ │ - ldrshteq r4, [r7], #124 @ 0x7c │ │ │ │ + ldrshteq r4, [r7], #120 @ 0x78 │ │ │ │ + ldrsbteq r4, [r7], #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ @@ -319249,19 +319249,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 143964 <__cxa_atexit@plt+0x137c58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010697b4 │ │ │ │ + @ instruction: 0x01069794 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - rscseq r4, r7, ip, asr #14 │ │ │ │ + rscseq r4, r7, ip, lsr #14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r4, r7, r4, lsr r7 │ │ │ │ + rscseq r4, r7, r4, lsl r7 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1439b4 <__cxa_atexit@plt+0x137ca8> │ │ │ │ @@ -319277,15 +319277,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1439cc <__cxa_atexit@plt+0x137cc0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r4, r7, r8, ror #13 │ │ │ │ + rscseq r4, r7, r8, asr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143a8c <__cxa_atexit@plt+0x137d80> │ │ │ │ @@ -319330,15 +319330,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r6, r0, lsl #10 │ │ │ │ + smlatteq r6, r0, r4, r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 143b20 <__cxa_atexit@plt+0x137e14> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -319363,15 +319363,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 143b24 <__cxa_atexit@plt+0x137e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r8, asr r4 │ │ │ │ + tsteq r6, r8, lsr r4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -319385,16 +319385,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 143b7c <__cxa_atexit@plt+0x137e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - strdeq r9, [r6, -r4] │ │ │ │ - rscseq r4, r7, r4, asr #8 │ │ │ │ + ldrdeq r9, [r6, -r4] │ │ │ │ + rscseq r4, r7, r4, lsr #8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143c44 <__cxa_atexit@plt+0x137f38> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -319450,15 +319450,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r4, r7, ip, ror #8 │ │ │ │ + rscseq r4, r7, ip, asr #8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -319467,15 +319467,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r4, lsl #6 │ │ │ │ + rscseq r4, r7, r4, ror #5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -319505,15 +319505,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r4, asr r3 │ │ │ │ + rscseq r4, r7, r4, lsr r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 143dbc <__cxa_atexit@plt+0x1380b0> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -319535,16 +319535,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 143dd4 <__cxa_atexit@plt+0x1380c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrshteq r4, [r7], #44 @ 0x2c │ │ │ │ ldrsbteq r4, [r7], #44 @ 0x2c │ │ │ │ + ldrhteq r4, [r7], #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 143dfc <__cxa_atexit@plt+0x1380f0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -319562,16 +319562,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r6, ip, r2, r9 │ │ │ │ - rscseq r4, r7, ip, ror r2 │ │ │ │ + tsteq r6, ip, ror #4 │ │ │ │ + rscseq r4, r7, ip, asr r2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -319585,16 +319585,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 143ea0 <__cxa_atexit@plt+0x138194> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r4, asr r2 │ │ │ │ - rscseq r4, r7, r4, asr #4 │ │ │ │ + rscseq r4, r7, r4, lsr r2 │ │ │ │ + rscseq r4, r7, r4, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 143f48 <__cxa_atexit@plt+0x13823c> │ │ │ │ @@ -319633,15 +319633,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r4, asr #32 │ │ │ │ + tsteq r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 143fc4 <__cxa_atexit@plt+0x1382b8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -319660,15 +319660,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 143fc8 <__cxa_atexit@plt+0x1382bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01068fb4 │ │ │ │ + @ instruction: 0x01068f94 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -319676,16 +319676,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 144008 <__cxa_atexit@plt+0x1382fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror #30 │ │ │ │ - ldrhteq r3, [r7], #248 @ 0xf8 │ │ │ │ + tsteq r6, r8, asr #30 │ │ │ │ + smlalseq r3, r7, r8, pc @ │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1440c4 <__cxa_atexit@plt+0x1383b8> │ │ │ │ tst r9, #1 │ │ │ │ @@ -319738,28 +319738,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r4, r7, r4, lsl r0 │ │ │ │ + ldrshteq r3, [r7], #244 @ 0xf4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r7, r4, lr │ │ │ │ + rscseq r3, r7, r4, ror lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -319789,15 +319789,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, ip, lsl #30 │ │ │ │ + rscseq r3, r7, ip, ror #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14422c <__cxa_atexit@plt+0x138520> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -319819,16 +319819,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 144244 <__cxa_atexit@plt+0x138538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrhteq r3, [r7], #228 @ 0xe4 │ │ │ │ smlalseq r3, r7, r4, lr │ │ │ │ + rscseq r3, r7, r4, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 14426c <__cxa_atexit@plt+0x138560> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -319846,16 +319846,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, lsl lr │ │ │ │ - rscseq r3, r7, r4, lsr lr │ │ │ │ + strdeq r8, [r6, -ip] │ │ │ │ + rscseq r3, r7, r4, lsl lr │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -319869,16 +319869,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 144310 <__cxa_atexit@plt+0x138604> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, ip, lsl #28 │ │ │ │ - ldrshteq r3, [r7], #220 @ 0xdc │ │ │ │ + rscseq r3, r7, ip, ror #27 │ │ │ │ + ldrsbteq r3, [r7], #220 @ 0xdc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1443d0 <__cxa_atexit@plt+0x1386c4> │ │ │ │ @@ -319923,15 +319923,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x01068bbc │ │ │ │ + @ instruction: 0x01068b9c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 144464 <__cxa_atexit@plt+0x138758> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -319956,15 +319956,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 144468 <__cxa_atexit@plt+0x13875c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r4, lsl fp │ │ │ │ + strdeq r8, [r6, -r4] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -319978,16 +319978,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1444c0 <__cxa_atexit@plt+0x1387b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01068ab0 │ │ │ │ - rscseq r3, r7, r0, lsl #22 │ │ │ │ + @ instruction: 0x01068a90 │ │ │ │ + rscseq r3, r7, r0, ror #21 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 144588 <__cxa_atexit@plt+0x13887c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -320043,15 +320043,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r3, r7, r8, ror fp │ │ │ │ + rscseq r3, r7, r8, asr fp │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -320060,15 +320060,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r0, asr #19 │ │ │ │ + rscseq r3, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320098,15 +320098,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r0, ror #20 │ │ │ │ + rscseq r3, r7, r0, asr #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 144700 <__cxa_atexit@plt+0x1389f4> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -320128,16 +320128,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 144718 <__cxa_atexit@plt+0x138a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r3, r7, r8, lsl #20 │ │ │ │ rscseq r3, r7, r8, ror #19 │ │ │ │ + rscseq r3, r7, r8, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 144740 <__cxa_atexit@plt+0x138a34> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -320155,16 +320155,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, asr #18 │ │ │ │ - rscseq r3, r7, r8, lsl #19 │ │ │ │ + tsteq r6, r8, lsr #18 │ │ │ │ + rscseq r3, r7, r8, ror #18 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -320178,16 +320178,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1447e4 <__cxa_atexit@plt+0x138ad8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r0, ror #18 │ │ │ │ - rscseq r3, r7, r0, asr r9 │ │ │ │ + rscseq r3, r7, r0, asr #18 │ │ │ │ + rscseq r3, r7, r0, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1448d8 <__cxa_atexit@plt+0x138bcc> │ │ │ │ @@ -320245,15 +320245,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - @ instruction: 0x010686b4 │ │ │ │ + @ instruction: 0x01068694 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 1449a0 <__cxa_atexit@plt+0x138c94> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -320291,15 +320291,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1449a4 <__cxa_atexit@plt+0x138c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r8, [r6, -r8] │ │ │ │ + @ instruction: 0x010685b8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -320331,16 +320331,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 144a44 <__cxa_atexit@plt+0x138d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r0, lsr r5 │ │ │ │ - rscseq r3, r7, ip, ror r5 │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ + rscseq r3, r7, ip, asr r5 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 144b30 <__cxa_atexit@plt+0x138e24> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -320405,15 +320405,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrshteq r3, [r7], #88 @ 0x58 │ │ │ │ + ldrsbteq r3, [r7], #88 @ 0x58 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -320430,15 +320430,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r7], #56 @ 0x38 │ │ │ │ + ldrsbteq r3, [r7], #56 @ 0x38 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320468,15 +320468,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r0, asr #9 │ │ │ │ + rscseq r3, r7, r0, lsr #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 144cc8 <__cxa_atexit@plt+0x138fbc> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -320498,16 +320498,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 144ce0 <__cxa_atexit@plt+0x138fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r3, r7, r8, ror #8 │ │ │ │ rscseq r3, r7, r8, asr #8 │ │ │ │ + rscseq r3, r7, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 144d08 <__cxa_atexit@plt+0x138ffc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -320525,16 +320525,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r6, r0, r3, r8 │ │ │ │ - rscseq r3, r7, r8, ror #7 │ │ │ │ + tsteq r6, r0, ror #6 │ │ │ │ + rscseq r3, r7, r8, asr #7 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -320548,16 +320548,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 144dac <__cxa_atexit@plt+0x1390a0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r0, asr #7 │ │ │ │ - ldrhteq r3, [r7], #48 @ 0x30 │ │ │ │ + rscseq r3, r7, r0, lsr #7 │ │ │ │ + smlalseq r3, r7, r0, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 144e6c <__cxa_atexit@plt+0x139160> │ │ │ │ @@ -320602,15 +320602,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r6, r0, lsr #2 │ │ │ │ + mrseq r8, (UNDEF: 22) │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 144f00 <__cxa_atexit@plt+0x1391f4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -320635,15 +320635,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 144f04 <__cxa_atexit@plt+0x1391f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r8, ror r0 │ │ │ │ + qaddeq r8, r8, r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -320657,16 +320657,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 144f5c <__cxa_atexit@plt+0x139250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r4, lsl r0 │ │ │ │ - rscseq r3, r7, r4, rrx │ │ │ │ + strdeq r7, [r6, -r4] │ │ │ │ + rscseq r3, r7, r4, asr #32 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145024 <__cxa_atexit@plt+0x139318> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -320722,15 +320722,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r3, r7, ip, lsr #2 │ │ │ │ + rscseq r3, r7, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -320739,15 +320739,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r4, lsr #30 │ │ │ │ + rscseq r2, r7, r4, lsl #30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -320777,15 +320777,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r4, lsl r0 │ │ │ │ + ldrshteq r2, [r7], #244 @ 0xf4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14519c <__cxa_atexit@plt+0x139490> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -320807,16 +320807,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1451b4 <__cxa_atexit@plt+0x1394a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrhteq r2, [r7], #252 @ 0xfc │ │ │ │ smlalseq r2, r7, ip, pc @ │ │ │ │ + rscseq r2, r7, ip, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1451dc <__cxa_atexit@plt+0x1394d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -320834,16 +320834,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r6, ip, lr, r7 │ │ │ │ - rscseq r2, r7, ip, lsr pc │ │ │ │ + smlabbeq r6, ip, lr, r7 │ │ │ │ + rscseq r2, r7, ip, lsl pc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -320857,16 +320857,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 145280 <__cxa_atexit@plt+0x139574> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r4, lsl pc │ │ │ │ - rscseq r2, r7, r4, lsl #30 │ │ │ │ + ldrshteq r2, [r7], #228 @ 0xe4 │ │ │ │ + rscseq r2, r7, r4, ror #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145328 <__cxa_atexit@plt+0x13961c> │ │ │ │ @@ -320905,15 +320905,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - tsteq r6, r4, ror #24 │ │ │ │ + tsteq r6, r4, asr #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1453a4 <__cxa_atexit@plt+0x139698> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -320932,15 +320932,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1453a8 <__cxa_atexit@plt+0x13969c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r7, [r6, -r4] │ │ │ │ + @ instruction: 0x01067bb4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -320948,16 +320948,16 @@ │ │ │ │ strb r7, [r3] │ │ │ │ strb r1, [r2, #1] │ │ │ │ strb r7, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1453e8 <__cxa_atexit@plt+0x1396dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r6, r8, fp, r7 │ │ │ │ - ldrsbteq r2, [r7], #184 @ 0xb8 │ │ │ │ + tsteq r6, r8, ror #22 │ │ │ │ + ldrhteq r2, [r7], #184 @ 0xb8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1454a4 <__cxa_atexit@plt+0x139798> │ │ │ │ tst r9, #1 │ │ │ │ @@ -321010,28 +321010,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbteq r2, [r7], #196 @ 0xc4 │ │ │ │ + ldrhteq r2, [r7], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [r7], #164 @ 0xa4 │ │ │ │ + smlalseq r2, r7, r4, sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321061,15 +321061,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, ip, asr #23 │ │ │ │ + rscseq r2, r7, ip, lsr #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14560c <__cxa_atexit@plt+0x139900> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -321091,16 +321091,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 145624 <__cxa_atexit@plt+0x139918> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r2, r7, r4, ror fp │ │ │ │ rscseq r2, r7, r4, asr fp │ │ │ │ + rscseq r2, r7, r4, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 14564c <__cxa_atexit@plt+0x139940> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -321118,16 +321118,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, ip, lsr sl │ │ │ │ - ldrshteq r2, [r7], #164 @ 0xa4 │ │ │ │ + tsteq r6, ip, lsl sl │ │ │ │ + ldrsbteq r2, [r7], #164 @ 0xa4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -321141,16 +321141,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1456f0 <__cxa_atexit@plt+0x1399e4> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, ip, asr #21 │ │ │ │ - ldrhteq r2, [r7], #172 @ 0xac │ │ │ │ + rscseq r2, r7, ip, lsr #21 │ │ │ │ + smlalseq r2, r7, ip, sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1457b0 <__cxa_atexit@plt+0x139aa4> │ │ │ │ @@ -321195,15 +321195,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq r7, [r6, -ip] │ │ │ │ + @ instruction: 0x010677bc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 145844 <__cxa_atexit@plt+0x139b38> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -321228,15 +321228,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 145848 <__cxa_atexit@plt+0x139b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r6, r4, lsr r7 │ │ │ │ + tsteq r6, r4, lsl r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr lr, r7, #24 │ │ │ │ @@ -321250,16 +321250,16 @@ │ │ │ │ strb lr, [r2, #3] │ │ │ │ strb r7, [r2] │ │ │ │ strb r1, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1458a0 <__cxa_atexit@plt+0x139b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq r7, [r6, -r0] │ │ │ │ - rscseq r2, r7, r0, lsr #14 │ │ │ │ + @ instruction: 0x010676b0 │ │ │ │ + rscseq r2, r7, r0, lsl #14 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145968 <__cxa_atexit@plt+0x139c5c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -321315,15 +321315,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r2, r7, r8, lsr r8 │ │ │ │ + rscseq r2, r7, r8, lsl r8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -321332,15 +321332,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3] │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsr r2, r7, #8 │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r0, ror #11 │ │ │ │ + rscseq r2, r7, r0, asr #11 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321370,15 +321370,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r0, lsr #14 │ │ │ │ + rscseq r2, r7, r0, lsl #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 145ae0 <__cxa_atexit@plt+0x139dd4> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -321400,16 +321400,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 145af8 <__cxa_atexit@plt+0x139dec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r2, r7, r8, asr #13 │ │ │ │ rscseq r2, r7, r8, lsr #13 │ │ │ │ + rscseq r2, r7, r8, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 145b20 <__cxa_atexit@plt+0x139e14> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -321427,16 +321427,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, ror #10 │ │ │ │ - rscseq r2, r7, r8, asr #12 │ │ │ │ + tsteq r6, r8, asr #10 │ │ │ │ + rscseq r2, r7, r8, lsr #12 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -321450,16 +321450,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 145bc4 <__cxa_atexit@plt+0x139eb8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r0, lsr #12 │ │ │ │ - rscseq r2, r7, r0, lsl r6 │ │ │ │ + rscseq r2, r7, r0, lsl #12 │ │ │ │ + ldrshteq r2, [r7], #80 @ 0x50 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145cb8 <__cxa_atexit@plt+0x139fac> │ │ │ │ @@ -321517,15 +321517,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - ldrdeq r7, [r6, -r4] │ │ │ │ + @ instruction: 0x010672b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #156] @ 145d80 <__cxa_atexit@plt+0x13a074> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -321563,15 +321563,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 145d84 <__cxa_atexit@plt+0x13a078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r7, [r6, -r8] │ │ │ │ + ldrdeq r7, [r6, -r8] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ @@ -321603,16 +321603,16 @@ │ │ │ │ strb lr, [r2, #2] │ │ │ │ strb sl, [r2, #3] │ │ │ │ ldr r7, [pc, #12] @ 145e24 <__cxa_atexit@plt+0x13a118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r6, r0, asr r1 │ │ │ │ - smlalseq r2, r7, ip, r1 │ │ │ │ + tsteq r6, r0, lsr r1 │ │ │ │ + rscseq r2, r7, ip, ror r1 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145f10 <__cxa_atexit@plt+0x13a204> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -321677,15 +321677,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrhteq r2, [r7], #40 @ 0x28 │ │ │ │ + smlalseq r2, r7, r8, r2 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -321702,15 +321702,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r1, #16 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r8, lsl r0 │ │ │ │ + ldrshteq r1, [r7], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -321740,15 +321740,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #8 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r0, lsl #3 │ │ │ │ + rscseq r2, r7, r0, ror #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1460a8 <__cxa_atexit@plt+0x13a39c> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ @@ -321770,16 +321770,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1460c0 <__cxa_atexit@plt+0x13a3b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r2, r7, r8, lsr #2 │ │ │ │ rscseq r2, r7, r8, lsl #2 │ │ │ │ + rscseq r2, r7, r8, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1460e8 <__cxa_atexit@plt+0x13a3dc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -321797,16 +321797,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r6, r0, pc, r6 @ │ │ │ │ - rscseq r2, r7, r8, lsr #1 │ │ │ │ + smlabbeq r6, r0, pc, r6 @ │ │ │ │ + rscseq r2, r7, r8, lsl #1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -321820,16 +321820,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 14618c <__cxa_atexit@plt+0x13a480> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r0, lsl #1 │ │ │ │ - rscseq r2, r7, r0, ror r0 │ │ │ │ + rscseq r2, r7, r0, rrx │ │ │ │ + rscseq r2, r7, r0, asr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 146230 <__cxa_atexit@plt+0x13a524> │ │ │ │ ldr r3, [pc, #168] @ 146258 <__cxa_atexit@plt+0x13a54c> │ │ │ │ @@ -321874,16 +321874,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq r1, r7, r0, asr #31 │ │ │ │ - @ instruction: 0x01066eb8 │ │ │ │ + rscseq r1, r7, r0, lsr #31 │ │ │ │ + @ instruction: 0x01066e98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 1462e4 <__cxa_atexit@plt+0x13a5d8> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -321908,15 +321908,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq r6, [r6, -ip] │ │ │ │ + ldrdeq r6, [r6, -ip] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146330 <__cxa_atexit@plt+0x13a624> │ │ │ │ @@ -321929,15 +321929,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01066d90 │ │ │ │ + tsteq r6, r0, ror sp │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14640c <__cxa_atexit@plt+0x13a700> │ │ │ │ ldr r3, [pc, #212] @ 146434 <__cxa_atexit@plt+0x13a728> │ │ │ │ @@ -321994,16 +321994,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - rscseq r1, r7, r8, ror #27 │ │ │ │ - smlatteq r6, r8, ip, r6 │ │ │ │ + rscseq r1, r7, r8, asr #27 │ │ │ │ + smlabteq r6, r8, ip, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 146480 <__cxa_atexit@plt+0x13a774> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -322042,15 +322042,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlatteq r6, r0, fp, r6 │ │ │ │ + smlabteq r6, r0, fp, r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146548 <__cxa_atexit@plt+0x13a83c> │ │ │ │ @@ -322063,15 +322063,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4, ror fp │ │ │ │ + tsteq r6, r4, asr fp │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14659c <__cxa_atexit@plt+0x13a890> │ │ │ │ @@ -322087,15 +322087,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1465b4 <__cxa_atexit@plt+0x13a8a8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r1, r7, r8, asr ip │ │ │ │ + rscseq r1, r7, r8, lsr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #204] @ 146698 <__cxa_atexit@plt+0x13a98c> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -322147,15 +322147,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - tsteq r6, r0, ror #20 │ │ │ │ + tsteq r6, r0, asr #20 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #36] @ 1466e4 <__cxa_atexit@plt+0x13a9d8> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -322200,15 +322200,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r6, r0, ror r9 │ │ │ │ + tsteq r6, r0, asr r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1467c0 <__cxa_atexit@plt+0x13aab4> │ │ │ │ @@ -322221,15 +322221,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r6, [r6, -ip] │ │ │ │ + ldrdeq r6, [r6, -ip] │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 146840 <__cxa_atexit@plt+0x13ab34> │ │ │ │ @@ -322257,15 +322257,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 14685c <__cxa_atexit@plt+0x13ab50> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrhteq r1, [r7], #152 @ 0x98 │ │ │ │ + smlalseq r1, r7, r8, r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 146898 <__cxa_atexit@plt+0x13ab8c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -322332,15 +322332,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r6, r4, ror r7 │ │ │ │ + tsteq r6, r4, asr r7 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #36] @ 1469c8 <__cxa_atexit@plt+0x13acbc> │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -322385,15 +322385,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r6, ip, r6, r6 │ │ │ │ + tsteq r6, ip, ror #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 146aa4 <__cxa_atexit@plt+0x13ad98> │ │ │ │ @@ -322406,15 +322406,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsl r6 │ │ │ │ + strdeq r6, [r6, -r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146afc <__cxa_atexit@plt+0x13adf0> │ │ │ │ ldr r2, [pc, #56] @ 146b0c <__cxa_atexit@plt+0x13ae00> │ │ │ │ @@ -322429,19 +322429,19 @@ │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 6219a8 <__cxa_atexit@plt+0x615c9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 146b1c <__cxa_atexit@plt+0x13ae10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r4, lsr r7 │ │ │ │ - rscseq r1, r7, r4, lsl r7 │ │ │ │ rscseq r1, r7, r4, lsl r7 │ │ │ │ - rscseq r1, r7, r4, lsl r7 │ │ │ │ - rscseq r1, r7, r4, lsl #14 │ │ │ │ + ldrshteq r1, [r7], #100 @ 0x64 │ │ │ │ + ldrshteq r1, [r7], #100 @ 0x64 │ │ │ │ + ldrshteq r1, [r7], #100 @ 0x64 │ │ │ │ + rscseq r1, r7, r4, ror #13 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -322455,16 +322455,16 @@ │ │ │ │ b 618e00 <__cxa_atexit@plt+0x60d0f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 146b78 <__cxa_atexit@plt+0x13ae6c> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r0, asr #13 │ │ │ │ - ldrhteq r1, [r7], #96 @ 0x60 │ │ │ │ + rscseq r1, r7, r0, lsr #13 │ │ │ │ + smlalseq r1, r7, r0, r6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -322478,16 +322478,16 @@ │ │ │ │ b 6133f0 <__cxa_atexit@plt+0x6076e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 146bd4 <__cxa_atexit@plt+0x13aec8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r4, ror #12 │ │ │ │ - rscseq r1, r7, r8, asr r6 │ │ │ │ + rscseq r1, r7, r4, asr #12 │ │ │ │ + rscseq r1, r7, r8, lsr r6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 6250f8 <__cxa_atexit@plt+0x6193ec> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -322510,15 +322510,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 146c50 <__cxa_atexit@plt+0x13af44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r7, r8, lsl #12 │ │ │ │ + rscseq r1, r7, r8, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -322538,15 +322538,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 146cc0 <__cxa_atexit@plt+0x13afb4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalseq r1, r7, ip, r5 │ │ │ │ + rscseq r1, r7, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -322566,15 +322566,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 146d30 <__cxa_atexit@plt+0x13b024> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r1, r7, r0, lsr r5 │ │ │ │ + rscseq r1, r7, r0, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -322597,15 +322597,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, ror #2 │ │ │ │ + tsteq r6, r0, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146de4 <__cxa_atexit@plt+0x13b0d8> │ │ │ │ ldr r2, [pc, #32] @ 146dec <__cxa_atexit@plt+0x13b0e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -322613,15 +322613,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, lsr #2 │ │ │ │ + mrseq r6, (UNDEF: 22) │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146e54 <__cxa_atexit@plt+0x13b148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322646,15 +322646,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r6, r8, r0, r6 │ │ │ │ + smlatbeq r6, r8, r0, r6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146eac <__cxa_atexit@plt+0x13b1a0> │ │ │ │ ldr r2, [pc, #32] @ 146eb4 <__cxa_atexit@plt+0x13b1a8> │ │ │ │ @@ -322663,15 +322663,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qaddeq r6, r8, r6 │ │ │ │ + tsteq r6, r8, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 146f1c <__cxa_atexit@plt+0x13b210> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -322696,15 +322696,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mrseq r6, (UNDEF: 6) │ │ │ │ + smlatteq r6, r0, pc, r5 @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -322733,15 +322733,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 146fc0 <__cxa_atexit@plt+0x13b2b4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r0, r5, #24 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -322841,15 +322841,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r0] │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r6, ip, lr, r5 │ │ │ │ + smlabteq r6, ip, lr, r5 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ @@ -323000,19 +323000,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 147408 <__cxa_atexit@plt+0x13b6fc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r6, r0, fp, r5 │ │ │ │ + smlabbeq r6, r0, fp, r5 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - rscseq r0, r7, r0, lsl #29 │ │ │ │ + rscseq r0, r7, r0, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147440 <__cxa_atexit@plt+0x13b734> │ │ │ │ ldr r2, [pc, #32] @ 147448 <__cxa_atexit@plt+0x13b73c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -323020,15 +323020,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r6, r4, sl, r5 │ │ │ │ + smlatbeq r6, r4, sl, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147480 <__cxa_atexit@plt+0x13b774> │ │ │ │ ldr r2, [pc, #32] @ 147488 <__cxa_atexit@plt+0x13b77c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -323036,15 +323036,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r6, r4, sl, r5 │ │ │ │ + tsteq r6, r4, ror #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1474f0 <__cxa_atexit@plt+0x13b7e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -323069,15 +323069,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147548 <__cxa_atexit@plt+0x13b83c> │ │ │ │ ldr r2, [pc, #32] @ 147550 <__cxa_atexit@plt+0x13b844> │ │ │ │ @@ -323086,15 +323086,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010659bc │ │ │ │ + @ instruction: 0x0106599c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1475b8 <__cxa_atexit@plt+0x13b8ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -323119,15 +323119,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -323156,15 +323156,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 14765c <__cxa_atexit@plt+0x13b950> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r6, -ip] │ │ │ │ + @ instruction: 0x010658bc │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -323181,15 +323181,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1476cc <__cxa_atexit@plt+0x13b9c0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq r0, [r7], #176 @ 0xb0 │ │ │ │ + smlalseq r0, r7, r0, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -323315,15 +323315,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, lsl #16 │ │ │ │ + smlatteq r6, r8, r7, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147930 <__cxa_atexit@plt+0x13bc24> │ │ │ │ @@ -323337,15 +323337,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r6, r8, r7, r5 │ │ │ │ + tsteq r6, r8, ror #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147a00 <__cxa_atexit@plt+0x13bcf4> │ │ │ │ ldr r7, [pc, #200] @ 147a28 <__cxa_atexit@plt+0x13bd1c> │ │ │ │ @@ -323397,18 +323397,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r6, -r4] │ │ │ │ + @ instruction: 0x010656b4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r0, r7, ip, ror #16 │ │ │ │ - tsteq r6, r4, lsl #14 │ │ │ │ + rscseq r0, r7, ip, asr #16 │ │ │ │ + smlatteq r6, r4, r6, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -323443,17 +323443,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r5, [r6, -ip] │ │ │ │ + ldrdeq r5, [r6, -ip] │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, lsl r6 │ │ │ │ + strdeq r5, [r6, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147b70 <__cxa_atexit@plt+0x13be64> │ │ │ │ ldr r2, [pc, #128] @ 147b90 <__cxa_atexit@plt+0x13be84> │ │ │ │ @@ -323487,15 +323487,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, asr r5 │ │ │ │ + tsteq r6, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147be0 <__cxa_atexit@plt+0x13bed4> │ │ │ │ @@ -323509,15 +323509,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r5, [r6, -r8] │ │ │ │ + @ instruction: 0x010654b8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147cb0 <__cxa_atexit@plt+0x13bfa4> │ │ │ │ ldr r7, [pc, #200] @ 147cd8 <__cxa_atexit@plt+0x13bfcc> │ │ │ │ @@ -323569,18 +323569,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsr #8 │ │ │ │ + tsteq r6, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r0, r7, r0, asr #11 │ │ │ │ - tsteq r6, r4, asr r4 │ │ │ │ + rscseq r0, r7, r0, lsr #11 │ │ │ │ + tsteq r6, r4, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -323615,17 +323615,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, asr #6 │ │ │ │ + tsteq r6, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, ror #6 │ │ │ │ + tsteq r6, r4, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147e20 <__cxa_atexit@plt+0x13c114> │ │ │ │ ldr r2, [pc, #128] @ 147e40 <__cxa_atexit@plt+0x13c134> │ │ │ │ @@ -323659,15 +323659,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatbeq r6, r8, r2, r5 │ │ │ │ + smlabbeq r6, r8, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 147e90 <__cxa_atexit@plt+0x13c184> │ │ │ │ @@ -323681,15 +323681,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsr #4 │ │ │ │ + tsteq r6, r8, lsl #4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 147f60 <__cxa_atexit@plt+0x13c254> │ │ │ │ ldr r7, [pc, #200] @ 147f88 <__cxa_atexit@plt+0x13c27c> │ │ │ │ @@ -323741,18 +323741,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, ror r1 │ │ │ │ + tsteq r6, r4, asr r1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r0, r7, r4, lsl r3 │ │ │ │ - smlatbeq r6, r4, r1, r5 │ │ │ │ + ldrshteq r0, [r7], #36 @ 0x24 │ │ │ │ + smlabbeq r6, r4, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -323787,17 +323787,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - swpeq r5, ip, [r6] │ │ │ │ + tsteq r6, ip, ror r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strheq r5, [r6, -r4] │ │ │ │ + swpeq r5, r4, [r6] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1480d0 <__cxa_atexit@plt+0x13c3c4> │ │ │ │ ldr r2, [pc, #128] @ 1480f0 <__cxa_atexit@plt+0x13c3e4> │ │ │ │ @@ -323831,15 +323831,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - strdeq r4, [r6, -r8] │ │ │ │ + ldrdeq r4, [r6, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148140 <__cxa_atexit@plt+0x13c434> │ │ │ │ @@ -323853,15 +323853,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148210 <__cxa_atexit@plt+0x13c504> │ │ │ │ ldr r7, [pc, #200] @ 148238 <__cxa_atexit@plt+0x13c52c> │ │ │ │ @@ -323913,18 +323913,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabteq r6, r4, lr, r4 │ │ │ │ + smlatbeq r6, r4, lr, r4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r0, r7, r8, rrx │ │ │ │ - strdeq r4, [r6, -r4] │ │ │ │ + rscseq r0, r7, r8, asr #32 │ │ │ │ + ldrdeq r4, [r6, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -323959,17 +323959,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r6, ip, sp, r4 │ │ │ │ + smlabteq r6, ip, sp, r4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, lsl #28 │ │ │ │ + smlatteq r6, r4, sp, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148380 <__cxa_atexit@plt+0x13c674> │ │ │ │ ldr r2, [pc, #128] @ 1483a0 <__cxa_atexit@plt+0x13c694> │ │ │ │ @@ -324003,15 +324003,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, asr #26 │ │ │ │ + tsteq r6, r8, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1483f0 <__cxa_atexit@plt+0x13c6e4> │ │ │ │ @@ -324025,15 +324025,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r6, r8, ip, r4 │ │ │ │ + smlatbeq r6, r8, ip, r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1484c0 <__cxa_atexit@plt+0x13c7b4> │ │ │ │ ldr r7, [pc, #200] @ 1484e8 <__cxa_atexit@plt+0x13c7dc> │ │ │ │ @@ -324085,18 +324085,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsl ip │ │ │ │ + strdeq r4, [r6, -r4] │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrhteq pc, [r6], #220 @ 0xdc @ │ │ │ │ - tsteq r6, r4, asr #24 │ │ │ │ + smlalseq pc, r6, ip, sp @ │ │ │ │ + tsteq r6, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324131,17 +324131,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsr fp │ │ │ │ + tsteq r6, ip, lsl fp │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, asr fp │ │ │ │ + tsteq r6, r4, lsr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148630 <__cxa_atexit@plt+0x13c924> │ │ │ │ ldr r2, [pc, #128] @ 148650 <__cxa_atexit@plt+0x13c944> │ │ │ │ @@ -324175,15 +324175,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01064a98 │ │ │ │ + tsteq r6, r8, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1486a0 <__cxa_atexit@plt+0x13c994> │ │ │ │ @@ -324197,15 +324197,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsl sl │ │ │ │ + strdeq r4, [r6, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148770 <__cxa_atexit@plt+0x13ca64> │ │ │ │ ldr r7, [pc, #200] @ 148798 <__cxa_atexit@plt+0x13ca8c> │ │ │ │ @@ -324257,18 +324257,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, ror #18 │ │ │ │ + tsteq r6, r4, asr #18 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq pc, r6, r0, lsl fp @ │ │ │ │ - @ instruction: 0x01064994 │ │ │ │ + ldrshteq pc, [r6], #160 @ 0xa0 @ │ │ │ │ + tsteq r6, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324303,17 +324303,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r6, ip, r8, r4 │ │ │ │ + tsteq r6, ip, ror #16 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlatbeq r6, r4, r8, r4 │ │ │ │ + smlabbeq r6, r4, r8, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1488e0 <__cxa_atexit@plt+0x13cbd4> │ │ │ │ ldr r2, [pc, #128] @ 148900 <__cxa_atexit@plt+0x13cbf4> │ │ │ │ @@ -324347,15 +324347,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatteq r6, r8, r7, r4 │ │ │ │ + smlabteq r6, r8, r7, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148950 <__cxa_atexit@plt+0x13cc44> │ │ │ │ @@ -324369,15 +324369,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148a20 <__cxa_atexit@plt+0x13cd14> │ │ │ │ ldr r7, [pc, #200] @ 148a48 <__cxa_atexit@plt+0x13cd3c> │ │ │ │ @@ -324429,18 +324429,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x010646b4 │ │ │ │ + @ instruction: 0x01064694 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq pc, r6, r4, ror #16 │ │ │ │ - smlatteq r6, r4, r6, r4 │ │ │ │ + rscseq pc, r6, r4, asr #16 │ │ │ │ + smlabteq r6, r4, r6, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324475,17 +324475,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r6, -ip] │ │ │ │ + @ instruction: 0x010645bc │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strdeq r4, [r6, -r4] │ │ │ │ + ldrdeq r4, [r6, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148b90 <__cxa_atexit@plt+0x13ce84> │ │ │ │ ldr r2, [pc, #128] @ 148bb0 <__cxa_atexit@plt+0x13cea4> │ │ │ │ @@ -324519,15 +324519,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, lsr r5 │ │ │ │ + tsteq r6, r8, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148c00 <__cxa_atexit@plt+0x13cef4> │ │ │ │ @@ -324541,15 +324541,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010644b8 │ │ │ │ + @ instruction: 0x01064498 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148cd0 <__cxa_atexit@plt+0x13cfc4> │ │ │ │ ldr r7, [pc, #200] @ 148cf8 <__cxa_atexit@plt+0x13cfec> │ │ │ │ @@ -324601,18 +324601,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsl #8 │ │ │ │ + smlatteq r6, r4, r3, r4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrhteq pc, [r6], #88 @ 0x58 @ │ │ │ │ - tsteq r6, r4, lsr r4 │ │ │ │ + smlalseq pc, r6, r8, r5 @ │ │ │ │ + tsteq r6, r4, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324647,17 +324647,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsr #6 │ │ │ │ + tsteq r6, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, asr #6 │ │ │ │ + tsteq r6, r4, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148e40 <__cxa_atexit@plt+0x13d134> │ │ │ │ ldr r2, [pc, #128] @ 148e60 <__cxa_atexit@plt+0x13d154> │ │ │ │ @@ -324691,15 +324691,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabbeq r6, r8, r2, r4 │ │ │ │ + tsteq r6, r8, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 148eb0 <__cxa_atexit@plt+0x13d1a4> │ │ │ │ @@ -324713,15 +324713,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsl #4 │ │ │ │ + smlatteq r6, r8, r1, r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 148f80 <__cxa_atexit@plt+0x13d274> │ │ │ │ ldr r7, [pc, #200] @ 148fa8 <__cxa_atexit@plt+0x13d29c> │ │ │ │ @@ -324773,18 +324773,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, asr r1 │ │ │ │ + tsteq r6, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq pc, r6, ip, lsl #6 │ │ │ │ - smlabbeq r6, r4, r1, r4 │ │ │ │ + rscseq pc, r6, ip, ror #5 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324819,17 +324819,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, ror r0 │ │ │ │ + qaddeq r4, ip, r6 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - swpeq r4, r4, [r6] │ │ │ │ + tsteq r6, r4, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1490f0 <__cxa_atexit@plt+0x13d3e4> │ │ │ │ ldr r2, [pc, #128] @ 149110 <__cxa_atexit@plt+0x13d404> │ │ │ │ @@ -324863,15 +324863,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r3, [r6, -r8] │ │ │ │ + @ instruction: 0x01063fb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149160 <__cxa_atexit@plt+0x13d454> │ │ │ │ @@ -324885,15 +324885,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, asr pc │ │ │ │ + tsteq r6, r8, lsr pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149230 <__cxa_atexit@plt+0x13d524> │ │ │ │ ldr r7, [pc, #200] @ 149258 <__cxa_atexit@plt+0x13d54c> │ │ │ │ @@ -324945,18 +324945,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatbeq r6, r4, lr, r3 │ │ │ │ + smlabbeq r6, r4, lr, r3 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq pc, r6, r0, rrx │ │ │ │ - ldrdeq r3, [r6, -r4] │ │ │ │ + rscseq pc, r6, r0, asr #32 │ │ │ │ + @ instruction: 0x01063eb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -324991,17 +324991,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r6, ip, sp, r3 │ │ │ │ + smlatbeq r6, ip, sp, r3 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlatteq r6, r4, sp, r3 │ │ │ │ + smlabteq r6, r4, sp, r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1493a0 <__cxa_atexit@plt+0x13d694> │ │ │ │ ldr r2, [pc, #128] @ 1493c0 <__cxa_atexit@plt+0x13d6b4> │ │ │ │ @@ -325035,15 +325035,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, lsr #26 │ │ │ │ + tsteq r6, r8, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149410 <__cxa_atexit@plt+0x13d704> │ │ │ │ @@ -325057,15 +325057,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r6, r8, ip, r3 │ │ │ │ + smlabbeq r6, r8, ip, r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1494e0 <__cxa_atexit@plt+0x13d7d4> │ │ │ │ ldr r7, [pc, #200] @ 149508 <__cxa_atexit@plt+0x13d7fc> │ │ │ │ @@ -325117,18 +325117,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r3, [r6, -r4] │ │ │ │ + ldrdeq r3, [r6, -r4] │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrhteq lr, [r6], #212 @ 0xd4 │ │ │ │ - tsteq r6, r4, lsr #24 │ │ │ │ + smlalseq lr, r6, r4, sp │ │ │ │ + tsteq r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -325163,17 +325163,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsl fp │ │ │ │ + strdeq r3, [r6, -ip] │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, lsr fp │ │ │ │ + tsteq r6, r4, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149650 <__cxa_atexit@plt+0x13d944> │ │ │ │ ldr r2, [pc, #128] @ 149670 <__cxa_atexit@plt+0x13d964> │ │ │ │ @@ -325207,15 +325207,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, ror sl │ │ │ │ + tsteq r6, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1496c0 <__cxa_atexit@plt+0x13d9b4> │ │ │ │ @@ -325229,15 +325229,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r3, [r6, -r8] │ │ │ │ + ldrdeq r3, [r6, -r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149790 <__cxa_atexit@plt+0x13da84> │ │ │ │ ldr r7, [pc, #200] @ 1497b8 <__cxa_atexit@plt+0x13daac> │ │ │ │ @@ -325289,18 +325289,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, asr #18 │ │ │ │ + tsteq r6, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq lr, r6, r8, lsl #22 │ │ │ │ - tsteq r6, r4, ror r9 │ │ │ │ + rscseq lr, r6, r8, ror #21 │ │ │ │ + tsteq r6, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -325335,17 +325335,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, ror #16 │ │ │ │ + tsteq r6, ip, asr #16 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlabbeq r6, r4, r8, r3 │ │ │ │ + tsteq r6, r4, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149900 <__cxa_atexit@plt+0x13dbf4> │ │ │ │ ldr r2, [pc, #128] @ 149920 <__cxa_atexit@plt+0x13dc14> │ │ │ │ @@ -325379,15 +325379,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabteq r6, r8, r7, r3 │ │ │ │ + smlatbeq r6, r8, r7, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149970 <__cxa_atexit@plt+0x13dc64> │ │ │ │ @@ -325401,15 +325401,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, asr #14 │ │ │ │ + tsteq r6, r8, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149a40 <__cxa_atexit@plt+0x13dd34> │ │ │ │ ldr r7, [pc, #200] @ 149a68 <__cxa_atexit@plt+0x13dd5c> │ │ │ │ @@ -325461,18 +325461,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01063694 │ │ │ │ + tsteq r6, r4, ror r6 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq lr, r6, ip, asr r8 │ │ │ │ - smlabteq r6, r4, r6, r3 │ │ │ │ + rscseq lr, r6, ip, lsr r8 │ │ │ │ + smlatbeq r6, r4, r6, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -325507,17 +325507,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010635bc │ │ │ │ + @ instruction: 0x0106359c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - ldrdeq r3, [r6, -r4] │ │ │ │ + @ instruction: 0x010635b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149bb0 <__cxa_atexit@plt+0x13dea4> │ │ │ │ ldr r2, [pc, #128] @ 149bd0 <__cxa_atexit@plt+0x13dec4> │ │ │ │ @@ -325551,15 +325551,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, lsl r5 │ │ │ │ + strdeq r3, [r6, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149c20 <__cxa_atexit@plt+0x13df14> │ │ │ │ @@ -325573,15 +325573,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01063498 │ │ │ │ + tsteq r6, r8, ror r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149cf0 <__cxa_atexit@plt+0x13dfe4> │ │ │ │ ldr r7, [pc, #200] @ 149d18 <__cxa_atexit@plt+0x13e00c> │ │ │ │ @@ -325633,18 +325633,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlatteq r6, r4, r3, r3 │ │ │ │ + smlabteq r6, r4, r3, r3 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrhteq lr, [r6], #80 @ 0x50 │ │ │ │ - tsteq r6, r4, lsl r4 │ │ │ │ + smlalseq lr, r6, r0, r5 │ │ │ │ + strdeq r3, [r6, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -325679,17 +325679,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsl #6 │ │ │ │ + smlatteq r6, ip, r2, r3 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, lsr #6 │ │ │ │ + tsteq r6, r4, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149e60 <__cxa_atexit@plt+0x13e154> │ │ │ │ ldr r2, [pc, #128] @ 149e80 <__cxa_atexit@plt+0x13e174> │ │ │ │ @@ -325723,15 +325723,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r8, ror #4 │ │ │ │ + tsteq r6, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 149ed0 <__cxa_atexit@plt+0x13e1c4> │ │ │ │ @@ -325745,15 +325745,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r6, r8, r1, r3 │ │ │ │ + smlabteq r6, r8, r1, r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 149fa0 <__cxa_atexit@plt+0x13e294> │ │ │ │ ldr r7, [pc, #200] @ 149fc8 <__cxa_atexit@plt+0x13e2bc> │ │ │ │ @@ -325805,18 +325805,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r4, lsr r1 │ │ │ │ + tsteq r6, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq lr, r6, r4, lsl #6 │ │ │ │ - tsteq r6, r4, ror #2 │ │ │ │ + rscseq lr, r6, r4, ror #5 │ │ │ │ + tsteq r6, r4, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -325851,17 +325851,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - qaddeq r3, ip, r6 │ │ │ │ + tsteq r6, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - tsteq r6, r4, ror r0 │ │ │ │ + qaddeq r3, r4, r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14a110 <__cxa_atexit@plt+0x13e404> │ │ │ │ ldr r2, [pc, #128] @ 14a130 <__cxa_atexit@plt+0x13e424> │ │ │ │ @@ -325895,15 +325895,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01062fb8 │ │ │ │ + @ instruction: 0x01062f98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14a180 <__cxa_atexit@plt+0x13e474> │ │ │ │ @@ -325917,15 +325917,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, lsr pc │ │ │ │ + tsteq r6, r8, lsl pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14a250 <__cxa_atexit@plt+0x13e544> │ │ │ │ ldr r7, [pc, #200] @ 14a278 <__cxa_atexit@plt+0x13e56c> │ │ │ │ @@ -325977,18 +325977,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlabbeq r6, r4, lr, r2 │ │ │ │ + tsteq r6, r4, ror #28 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq lr, r6, r0, ror r0 │ │ │ │ - @ instruction: 0x01062eb4 │ │ │ │ + rscseq lr, r6, r0, asr r0 │ │ │ │ + @ instruction: 0x01062e94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -326023,17 +326023,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r6, ip, sp, r2 │ │ │ │ + smlabbeq r6, ip, sp, r2 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlabteq r6, r4, sp, r2 │ │ │ │ + smlatbeq r6, r4, sp, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a390 <__cxa_atexit@plt+0x13e684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -326048,17 +326048,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 14a39c <__cxa_atexit@plt+0x13e690> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01062b90 │ │ │ │ + tsteq r6, r0, ror fp │ │ │ │ rscseq fp, r2, fp, ror #21 │ │ │ │ - rscseq sp, r6, r8, lsr pc │ │ │ │ + rscseq sp, r6, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a3f8 <__cxa_atexit@plt+0x13e6ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -326074,16 +326074,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b ea52a4 <__cxa_atexit@plt+0xe99598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, lsr #22 │ │ │ │ - ldrshteq sp, [r6], #236 @ 0xec │ │ │ │ + tsteq r6, ip, lsl #22 │ │ │ │ + ldrsbteq sp, [r6], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a458 <__cxa_atexit@plt+0x13e74c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -326098,17 +326098,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 14a464 <__cxa_atexit@plt+0x13e758> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r6, r8, sl, r2 │ │ │ │ + smlatbeq r6, r8, sl, r2 │ │ │ │ ldrshteq fp, [r2], #144 @ 0x90 │ │ │ │ - rscseq sp, r6, r0, lsr #29 │ │ │ │ + rscseq sp, r6, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14a4c0 <__cxa_atexit@plt+0x13e7b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -326124,16 +326124,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b ea52a4 <__cxa_atexit@plt+0xe99598> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r4, ror #20 │ │ │ │ - rscseq sp, r6, r4, ror #28 │ │ │ │ + tsteq r6, r4, asr #20 │ │ │ │ + rscseq sp, r6, r4, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14a54c <__cxa_atexit@plt+0x13e840> │ │ │ │ ldr r2, [pc, #124] @ 14a568 <__cxa_atexit@plt+0x13e85c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -326164,17 +326164,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r0, lsl #20 │ │ │ │ + smlatteq r6, r0, r9, r2 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatbeq r6, r0, sl, r2 │ │ │ │ + smlabbeq r6, r0, sl, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14a5b4 <__cxa_atexit@plt+0x13e8a8> │ │ │ │ @@ -326186,16 +326186,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsr #20 │ │ │ │ - rscseq sp, r6, r0, ror #26 │ │ │ │ + tsteq r6, ip, lsl #20 │ │ │ │ + rscseq sp, r6, r0, asr #26 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14a64c <__cxa_atexit@plt+0x13e940> │ │ │ │ @@ -326232,17 +326232,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq sp, r6, r0, ror #25 │ │ │ │ + rscseq sp, r6, r0, asr #25 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq sp, r6, r8, lsr #25 │ │ │ │ + rscseq sp, r6, r8, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14a6c8 <__cxa_atexit@plt+0x13e9bc> │ │ │ │ @@ -326256,15 +326256,15 @@ │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r8, #8] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rscseq sp, r6, r8, asr ip │ │ │ │ + rscseq sp, r6, r8, lsr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -326304,17 +326304,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sp, r6, r0, asr #23 │ │ │ │ + rscseq sp, r6, r0, lsr #23 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - smlalseq sp, r6, r0, fp │ │ │ │ + rscseq sp, r6, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14a81c <__cxa_atexit@plt+0x13eb10> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -326356,17 +326356,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r6, r8, lsl #22 │ │ │ │ - @ instruction: 0x010627b8 │ │ │ │ - tsteq r6, ip, ror #14 │ │ │ │ + rscseq sp, r6, r8, ror #21 │ │ │ │ + @ instruction: 0x01062798 │ │ │ │ + tsteq r6, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326384,16 +326384,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14a8e0 <__cxa_atexit@plt+0x13ebd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r0, lsl r7 │ │ │ │ - smlabteq r6, r4, r6, r2 │ │ │ │ + strdeq r2, [r6, -r0] │ │ │ │ + smlatbeq r6, r4, r6, r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14a9e8 <__cxa_atexit@plt+0x13ecdc> │ │ │ │ @@ -326464,20 +326464,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - strdeq r2, [r6, -r0] │ │ │ │ - tsteq r6, r8, ror #10 │ │ │ │ - smlatteq r6, ip, r5, r2 │ │ │ │ - rscseq sp, r6, r0, ror #18 │ │ │ │ - tsteq r6, r0, lsr r6 │ │ │ │ - tsteq r6, r4, ror r6 │ │ │ │ + ldrdeq r2, [r6, -r0] │ │ │ │ + tsteq r6, r8, asr #10 │ │ │ │ + smlabteq r6, ip, r5, r2 │ │ │ │ + rscseq sp, r6, r0, asr #18 │ │ │ │ + tsteq r6, r0, lsl r6 │ │ │ │ + tsteq r6, r4, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -326530,20 +326530,20 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, asr #8 │ │ │ │ - smlabteq r6, r0, r4, r2 │ │ │ │ - smlabteq r6, r4, r4, r2 │ │ │ │ - smlatteq r6, ip, r4, r2 │ │ │ │ - tsteq r6, r0, lsr r5 │ │ │ │ - rscseq sp, r6, r8, lsl r8 │ │ │ │ + tsteq r6, r8, lsr #8 │ │ │ │ + smlatbeq r6, r0, r4, r2 │ │ │ │ + smlatbeq r6, r4, r4, r2 │ │ │ │ + smlabteq r6, ip, r4, r2 │ │ │ │ + tsteq r6, r0, lsl r5 │ │ │ │ + ldrshteq sp, [r6], #120 @ 0x78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14ab70 <__cxa_atexit@plt+0x13ee64> │ │ │ │ @@ -326556,17 +326556,17 @@ │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 14ab8c <__cxa_atexit@plt+0x13ee80> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - tsteq r6, ip, asr #12 │ │ │ │ - rscseq sp, r6, r4, ror #15 │ │ │ │ - rscseq sp, r6, r0, asr #15 │ │ │ │ + tsteq r6, ip, lsr #12 │ │ │ │ + rscseq sp, r6, r4, asr #15 │ │ │ │ + rscseq sp, r6, r0, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14abb0 <__cxa_atexit@plt+0x13eea4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ @@ -326590,15 +326590,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 14ac14 <__cxa_atexit@plt+0x13ef08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r2, [r6, -r4] │ │ │ │ + @ instruction: 0x010623b4 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326616,15 +326616,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14ac7c <__cxa_atexit@plt+0x13ef70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - tsteq r6, r8, ror r3 │ │ │ │ + tsteq r6, r8, asr r3 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14acb4 <__cxa_atexit@plt+0x13efa8> │ │ │ │ ldr r2, [pc, #32] @ 14acbc <__cxa_atexit@plt+0x13efb0> │ │ │ │ @@ -326633,15 +326633,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 14accc <__cxa_atexit@plt+0x13efc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r0, asr r2 │ │ │ │ + tsteq r6, r0, lsr r2 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14ad54 <__cxa_atexit@plt+0x13f048> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -326684,18 +326684,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r6, ip, lsl #12 │ │ │ │ + rscseq sp, r6, ip, ror #11 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - smlatteq r6, ip, r1, r2 │ │ │ │ - tsteq r6, ip, lsr r2 │ │ │ │ + smlabteq r6, ip, r1, r2 │ │ │ │ + tsteq r6, ip, lsl r2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -326722,16 +326722,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 14ae28 <__cxa_atexit@plt+0x13f11c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r6, r4, lsr r1 │ │ │ │ - smlabbeq r6, r4, r1, r2 │ │ │ │ + tsteq r6, r4, lsl r1 │ │ │ │ + tsteq r6, r4, ror #2 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 14ae88 <__cxa_atexit@plt+0x13f17c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -326750,18 +326750,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 14accc <__cxa_atexit@plt+0x13efc0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r6, r4, r0, r2 │ │ │ │ - smlabbeq r6, r8, r0, r2 │ │ │ │ + smlabbeq r6, r4, r0, r2 │ │ │ │ + tsteq r6, r8, rrx │ │ │ │ rscseq sl, r2, pc, lsr #31 │ │ │ │ - ldrsbteq sp, [r6], #72 @ 0x48 │ │ │ │ + ldrhteq sp, [r6], #72 @ 0x48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14aeec <__cxa_atexit@plt+0x13f1e0> │ │ │ │ ldr r7, [pc, #60] @ 14aefc <__cxa_atexit@plt+0x13f1f0> │ │ │ │ @@ -326779,25 +326779,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 14af04 <__cxa_atexit@plt+0x13f1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq sp, r6, r8, r4 │ │ │ │ - rscseq sp, r6, r0, ror r4 │ │ │ │ + rscseq sp, r6, r8, ror r4 │ │ │ │ + rscseq sp, r6, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14af28 <__cxa_atexit@plt+0x13f21c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq sp, r6, ip, lsr r4 │ │ │ │ + rscseq sp, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -326820,19 +326820,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 14afb4 <__cxa_atexit@plt+0x13f2a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq sp, r6, r4, lsl #8 │ │ │ │ - tsteq r6, r4, asr #32 │ │ │ │ - tsteq r6, r4, asr #32 │ │ │ │ + rscseq sp, r6, r4, ror #7 │ │ │ │ + tsteq r6, r4, lsr #32 │ │ │ │ + tsteq r6, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq sp, [r6], #48 @ 0x30 │ │ │ │ + smlalseq sp, r6, r0, r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b024 <__cxa_atexit@plt+0x13f318> │ │ │ │ @@ -326857,19 +326857,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 14b048 <__cxa_atexit@plt+0x13f33c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrdeq r1, [r6, -r0] │ │ │ │ - rscseq sp, r6, r8, ror r3 │ │ │ │ - @ instruction: 0x01061fb8 │ │ │ │ + @ instruction: 0x01061fb0 │ │ │ │ + rscseq sp, r6, r8, asr r3 │ │ │ │ + @ instruction: 0x01061f98 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq sp, r6, r4, asr #6 │ │ │ │ + rscseq sp, r6, r4, lsr #6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b098 <__cxa_atexit@plt+0x13f38c> │ │ │ │ ldr r2, [pc, #52] @ 14b0a4 <__cxa_atexit@plt+0x13f398> │ │ │ │ @@ -326883,17 +326883,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b31900 <__cxa_atexit@plt+0xb25bf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, ip, ror lr │ │ │ │ - tsteq r6, ip, lsr #2 │ │ │ │ - rscseq sp, r6, r0, ror #5 │ │ │ │ + tsteq r6, ip, asr lr │ │ │ │ + tsteq r6, ip, lsl #2 │ │ │ │ + rscseq sp, r6, r0, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14b154 <__cxa_atexit@plt+0x13f448> │ │ │ │ @@ -326937,16 +326937,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0x01061e90 │ │ │ │ - rscseq sp, r6, r0, lsl r2 │ │ │ │ + tsteq r6, r0, ror lr │ │ │ │ + ldrshteq sp, [r6], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14b1ec <__cxa_atexit@plt+0x13f4e0> │ │ │ │ @@ -326969,16 +326969,16 @@ │ │ │ │ strb r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - smlatteq r6, r8, sp, r1 │ │ │ │ - smlalseq sp, r6, r0, r1 │ │ │ │ + smlabteq r6, r8, sp, r1 │ │ │ │ + rscseq sp, r6, r0, ror r1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14b24c <__cxa_atexit@plt+0x13f540> │ │ │ │ ldr r2, [pc, #52] @ 14b258 <__cxa_atexit@plt+0x13f54c> │ │ │ │ @@ -326992,17 +326992,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b31900 <__cxa_atexit@plt+0xb25bf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r6, r8, ip, r1 │ │ │ │ - tsteq r6, r8, ror pc │ │ │ │ - rscseq sp, r6, r0, asr #2 │ │ │ │ + smlatbeq r6, r8, ip, r1 │ │ │ │ + tsteq r6, r8, asr pc │ │ │ │ + rscseq sp, r6, r0, lsr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14b378 <__cxa_atexit@plt+0x13f66c> │ │ │ │ @@ -327076,22 +327076,22 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrdeq r1, [r6, -r4] │ │ │ │ - rscseq sp, r6, r8, lsr r0 │ │ │ │ + @ instruction: 0x01061cb4 │ │ │ │ + rscseq sp, r6, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - rscseq sp, r6, r8, asr r0 │ │ │ │ - tsteq r6, r0, asr #24 │ │ │ │ - ldrshteq ip, [r6], #244 @ 0xf4 │ │ │ │ - ldrshteq ip, [r6], #248 @ 0xf8 │ │ │ │ - rscseq ip, r6, r0, ror #31 │ │ │ │ + rscseq sp, r6, r8, lsr r0 │ │ │ │ + tsteq r6, r0, lsr #24 │ │ │ │ + ldrsbteq ip, [r6], #244 @ 0xf4 │ │ │ │ + ldrsbteq ip, [r6], #248 @ 0xf8 │ │ │ │ + rscseq ip, r6, r0, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 14b498 <__cxa_atexit@plt+0x13f78c> │ │ │ │ @@ -327140,21 +327140,21 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - @ instruction: 0x01061b94 │ │ │ │ + tsteq r6, r4, ror fp │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - rscseq ip, r6, ip, lsr #30 │ │ │ │ - tsteq r6, ip, lsl fp │ │ │ │ - ldrsbteq ip, [r6], #228 @ 0xe4 │ │ │ │ - ldrsbteq ip, [r6], #232 @ 0xe8 │ │ │ │ rscseq ip, r6, ip, lsl #30 │ │ │ │ + strdeq r1, [r6, -ip] │ │ │ │ + ldrhteq ip, [r6], #228 @ 0xe4 │ │ │ │ + ldrhteq ip, [r6], #232 @ 0xe8 │ │ │ │ + rscseq ip, r6, ip, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14b52c <__cxa_atexit@plt+0x13f820> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -327176,69 +327176,69 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r6, r0, lsl #20 │ │ │ │ - smlatbeq r6, ip, ip, r1 │ │ │ │ - ldrdeq r1, [r6, -ip] │ │ │ │ - rscseq ip, r6, r8, lsl #29 │ │ │ │ + smlatteq r6, r0, r9, r1 │ │ │ │ + smlabbeq r6, ip, ip, r1 │ │ │ │ + @ instruction: 0x010619bc │ │ │ │ + rscseq ip, r6, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 14b57c <__cxa_atexit@plt+0x13f870> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 14b580 <__cxa_atexit@plt+0x13f874> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 14b584 <__cxa_atexit@plt+0x13f878> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r6, r8, asr ip │ │ │ │ - smlabbeq r6, r4, r9, r1 │ │ │ │ - rscseq ip, r6, r4, asr #28 │ │ │ │ + tsteq r6, r8, lsr ip │ │ │ │ + tsteq r6, r4, ror #18 │ │ │ │ + rscseq ip, r6, r4, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 14b5ac <__cxa_atexit@plt+0x13f8a0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ec1e18 <__cxa_atexit@plt+0xeb610c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq ip, r6, ip, lsl lr │ │ │ │ + ldrshteq ip, [r6], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 14b5e8 <__cxa_atexit@plt+0x13f8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 14b5ec <__cxa_atexit@plt+0x13f8e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 14b5f0 <__cxa_atexit@plt+0x13f8e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strdeq r1, [r6, -r0] │ │ │ │ - tsteq r6, r8, lsl r9 │ │ │ │ - rscseq ip, r6, ip, asr #27 │ │ │ │ + ldrdeq r1, [r6, -r0] │ │ │ │ + strdeq r1, [r6, -r8] │ │ │ │ + rscseq ip, r6, ip, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ec1e18 <__cxa_atexit@plt+0xeb610c> │ │ │ │ - rscseq ip, r6, ip, asr #27 │ │ │ │ + rscseq ip, r6, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 14b678 <__cxa_atexit@plt+0x13f96c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -327258,18 +327258,18 @@ │ │ │ │ ldr r7, [pc, #32] @ 14b68c <__cxa_atexit@plt+0x13f980> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010618bc │ │ │ │ + @ instruction: 0x0106189c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r6, r0, lsl #27 │ │ │ │ - rscseq ip, r6, r8, ror sp │ │ │ │ + rscseq ip, r6, r0, ror #26 │ │ │ │ + rscseq ip, r6, r8, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b6c4 <__cxa_atexit@plt+0x13f9b8> │ │ │ │ @@ -327278,15 +327278,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4, lsl fp │ │ │ │ + strdeq r1, [r6, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14b754 <__cxa_atexit@plt+0x13fa48> │ │ │ │ ldr r2, [pc, #128] @ 14b774 <__cxa_atexit@plt+0x13fa68> │ │ │ │ @@ -327320,15 +327320,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, r4, ror r9 │ │ │ │ + tsteq r6, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b7c4 <__cxa_atexit@plt+0x13fab8> │ │ │ │ @@ -327342,15 +327342,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r1, [r6, -r4] │ │ │ │ + ldrdeq r1, [r6, -r4] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14b894 <__cxa_atexit@plt+0x13fb88> │ │ │ │ ldr r7, [pc, #200] @ 14b8bc <__cxa_atexit@plt+0x13fbb0> │ │ │ │ @@ -327402,18 +327402,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r0, asr #16 │ │ │ │ + tsteq r6, r0, lsr #16 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq ip, r6, r4, ror #22 │ │ │ │ - tsteq r6, r0, ror r8 │ │ │ │ + rscseq ip, r6, r4, asr #22 │ │ │ │ + tsteq r6, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -327448,17 +327448,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, ror #14 │ │ │ │ + tsteq r6, r8, asr #14 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - smlabbeq r6, r0, r7, r1 │ │ │ │ + tsteq r6, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14b9e8 <__cxa_atexit@plt+0x13fcdc> │ │ │ │ ldr r7, [pc, #120] @ 14ba18 <__cxa_atexit@plt+0x13fd0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -327488,19 +327488,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r6, ip, asr sl │ │ │ │ + rscseq ip, r6, ip, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r6, r4, lsl sl │ │ │ │ - smlatteq r6, ip, r5, r1 │ │ │ │ - smlatbeq r6, r0, r5, r1 │ │ │ │ + ldrshteq ip, [r6], #148 @ 0x94 │ │ │ │ + smlabteq r6, ip, r5, r1 │ │ │ │ + smlabbeq r6, r0, r5, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327518,16 +327518,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14ba98 <__cxa_atexit@plt+0x13fd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, asr r5 │ │ │ │ - tsteq r6, ip, lsl #10 │ │ │ │ + tsteq r6, r8, lsr r5 │ │ │ │ + smlatteq r6, ip, r4, r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14bb1c <__cxa_atexit@plt+0x13fe10> │ │ │ │ @@ -327562,15 +327562,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatbeq r6, ip, r5, r1 │ │ │ │ + smlabbeq r6, ip, r5, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14bb8c <__cxa_atexit@plt+0x13fe80> │ │ │ │ @@ -327584,15 +327584,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsr #10 │ │ │ │ + tsteq r6, ip, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14bc5c <__cxa_atexit@plt+0x13ff50> │ │ │ │ ldr r7, [pc, #200] @ 14bc84 <__cxa_atexit@plt+0x13ff78> │ │ │ │ @@ -327644,18 +327644,18 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - tsteq r6, r8, ror r4 │ │ │ │ + tsteq r6, r8, asr r4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrhteq ip, [r6], #112 @ 0x70 │ │ │ │ - smlatbeq r6, r8, r4, r1 │ │ │ │ + smlalseq ip, r6, r0, r7 │ │ │ │ + smlabbeq r6, r8, r4, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -327690,17 +327690,17 @@ │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r6, r0, r3, r1 │ │ │ │ + smlabbeq r6, r0, r3, r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - @ instruction: 0x010613b8 │ │ │ │ + @ instruction: 0x01061398 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14bdb0 <__cxa_atexit@plt+0x1400a4> │ │ │ │ ldr r7, [pc, #120] @ 14bde0 <__cxa_atexit@plt+0x1400d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -327730,19 +327730,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r6, r8, lsr #13 │ │ │ │ + rscseq ip, r6, r8, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r6, r0, ror #12 │ │ │ │ - tsteq r6, r4, lsr #4 │ │ │ │ - ldrdeq r1, [r6, -r8] │ │ │ │ + rscseq ip, r6, r0, asr #12 │ │ │ │ + tsteq r6, r4, lsl #4 │ │ │ │ + @ instruction: 0x010611b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327760,16 +327760,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14be60 <__cxa_atexit@plt+0x140154> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01061190 │ │ │ │ - tsteq r6, r4, asr #2 │ │ │ │ + tsteq r6, r0, ror r1 │ │ │ │ + tsteq r6, r4, lsr #2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14bec8 <__cxa_atexit@plt+0x1401bc> │ │ │ │ ldr r7, [pc, #120] @ 14bef8 <__cxa_atexit@plt+0x1401ec> │ │ │ │ @@ -327800,19 +327800,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r6, r4, asr #8 │ │ │ │ + rscseq ip, r6, r4, lsr #8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r6, r8, asr r5 │ │ │ │ - tsteq r6, ip, lsl #2 │ │ │ │ - smlabteq r6, r0, r0, r1 │ │ │ │ + rscseq ip, r6, r8, lsr r5 │ │ │ │ + smlatteq r6, ip, r0, r1 │ │ │ │ + smlatbeq r6, r0, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -327830,18 +327830,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 14bf78 <__cxa_atexit@plt+0x14026c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r8, ror r0 │ │ │ │ - tsteq r6, ip, lsr #32 │ │ │ │ + qaddeq r1, r8, r6 │ │ │ │ + tsteq r6, ip │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrhteq ip, [r6], #68 @ 0x44 │ │ │ │ + smlalseq ip, r6, r4, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14bfc4 <__cxa_atexit@plt+0x1402b8> │ │ │ │ @@ -327857,16 +327857,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 14bfdc <__cxa_atexit@plt+0x1402d0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r6, ip, ror r4 │ │ │ │ - rscseq ip, r6, r4, asr r4 │ │ │ │ + rscseq ip, r6, ip, asr r4 │ │ │ │ + rscseq ip, r6, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ beq 14c038 <__cxa_atexit@plt+0x14032c> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -327938,26 +327938,26 @@ │ │ │ │ ldr r6, [pc, #24] @ 14c124 <__cxa_atexit@plt+0x140418> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r6, r8, asr #4 │ │ │ │ + rscseq ip, r6, r8, lsr #4 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rscseq ip, r6, ip, lsr #6 │ │ │ │ - rscseq ip, r6, r8, asr #7 │ │ │ │ + rscseq ip, r6, ip, lsl #6 │ │ │ │ + rscseq ip, r6, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - rscseq ip, r6, r0, lsr r3 │ │ │ │ - rscseq ip, r6, r8, ror #7 │ │ │ │ + rscseq ip, r6, r0, lsl r3 │ │ │ │ + rscseq ip, r6, r8, asr #7 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ - rscseq ip, r6, r0, lsr r3 │ │ │ │ - tsteq r6, r0, lsl pc │ │ │ │ - smlabteq r6, r4, lr, r0 │ │ │ │ - rscseq ip, r6, r8, lsl #6 │ │ │ │ + rscseq ip, r6, r0, lsl r3 │ │ │ │ + strdeq r0, [r6, -r0] │ │ │ │ + smlatbeq r6, r4, lr, r0 │ │ │ │ + rscseq ip, r6, r8, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14c1a4 <__cxa_atexit@plt+0x140498> │ │ │ │ ldr r3, [pc, #64] @ 14c1ac <__cxa_atexit@plt+0x1404a0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327974,17 +327974,17 @@ │ │ │ │ b 14c3dc <__cxa_atexit@plt+0x1406d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r6, r4, ror sp │ │ │ │ + tsteq r6, r4, asr sp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlalseq ip, r6, ip, r2 │ │ │ │ + rscseq ip, r6, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14c1d8 <__cxa_atexit@plt+0x1404cc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14c3dc <__cxa_atexit@plt+0x1406d0> │ │ │ │ @@ -328013,16 +328013,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r6, r8, sp, r0 │ │ │ │ - rscseq ip, r6, r4, lsl #4 │ │ │ │ + tsteq r6, r8, ror #26 │ │ │ │ + rscseq ip, r6, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14c2a8 <__cxa_atexit@plt+0x14059c> │ │ │ │ ldr r2, [pc, #64] @ 14c2b4 <__cxa_atexit@plt+0x1405a8> │ │ │ │ @@ -328039,18 +328039,18 @@ │ │ │ │ b 14d7e0 <__cxa_atexit@plt+0x141ad4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r6, r8, ror ip │ │ │ │ + tsteq r6, r8, asr ip │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlalseq ip, r6, r4, r1 │ │ │ │ + rscseq ip, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14c2e0 <__cxa_atexit@plt+0x1405d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14d7e0 <__cxa_atexit@plt+0x141ad4> │ │ │ │ @@ -328080,15 +328080,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r6, -r8] │ │ │ │ + @ instruction: 0x01060bb8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -328172,22 +328172,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq fp, [r6], #252 @ 0xfc │ │ │ │ - strdeq r0, [r6, -r0] │ │ │ │ - tsteq r6, r0, asr #22 │ │ │ │ + smlalseq fp, r6, ip, pc @ │ │ │ │ + ldrdeq r0, [r6, -r0] │ │ │ │ + tsteq r6, r0, lsr #22 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r6, r8, ror #22 │ │ │ │ - rscseq fp, r6, r0, ror pc │ │ │ │ + tsteq r6, r8, asr #22 │ │ │ │ + rscseq fp, r6, r0, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -328221,15 +328221,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r6, ip, ror #20 │ │ │ │ + tsteq r6, ip, asr #20 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14c608 <__cxa_atexit@plt+0x1408fc> │ │ │ │ @@ -328271,18 +328271,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 14c658 <__cxa_atexit@plt+0x14094c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, lsr r9 │ │ │ │ + tsteq r6, r8, lsl r9 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r6, r8, ror #20 │ │ │ │ + tsteq r6, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -328299,15 +328299,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14c6c8 <__cxa_atexit@plt+0x1409bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r6, r4, r9, r0 │ │ │ │ + smlatbeq r6, r4, r9, r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -328322,15 +328322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14c724 <__cxa_atexit@plt+0x140a18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r8, ror #18 │ │ │ │ + tsteq r6, r8, asr #18 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14c79c <__cxa_atexit@plt+0x140a90> │ │ │ │ @@ -328372,18 +328372,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 14c7ec <__cxa_atexit@plt+0x140ae0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r6, r4, r7, r0 │ │ │ │ + smlabbeq r6, r4, r7, r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r0, [r6, -r4] │ │ │ │ + @ instruction: 0x010608b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -328400,15 +328400,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14c85c <__cxa_atexit@plt+0x140b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r6, r0, lsr r8 │ │ │ │ + tsteq r6, r0, lsl r8 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -328423,15 +328423,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14c8b8 <__cxa_atexit@plt+0x140bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r0, [r6, -r4] │ │ │ │ + @ instruction: 0x010607b4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14c9b4 <__cxa_atexit@plt+0x140ca8> │ │ │ │ @@ -328497,15 +328497,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - tsteq r6, r8, lsr #14 │ │ │ │ + tsteq r6, r8, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -328551,15 +328551,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r6, ip, lsl r6 │ │ │ │ + strdeq r0, [r6, -ip] │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14cb08 <__cxa_atexit@plt+0x140dfc> │ │ │ │ @@ -328575,15 +328575,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r6, ip, r5, r0 │ │ │ │ + smlabbeq r6, ip, r5, r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14cb6c <__cxa_atexit@plt+0x140e60> │ │ │ │ ldr r3, [pc, #60] @ 14cb74 <__cxa_atexit@plt+0x140e68> │ │ │ │ @@ -328679,16 +328679,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - smlatteq r6, ip, r4, r0 │ │ │ │ - tsteq r6, ip, asr #8 │ │ │ │ + smlabteq r6, ip, r4, r0 │ │ │ │ + tsteq r6, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 14cd48 <__cxa_atexit@plt+0x14103c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -328717,15 +328717,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabbeq r6, r4, r3, r0 │ │ │ │ + tsteq r6, r4, ror #6 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14cda0 <__cxa_atexit@plt+0x141094> │ │ │ │ @@ -328741,16 +328741,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r4, lsl r3 │ │ │ │ - rscseq fp, r6, r4, lsr #13 │ │ │ │ + strdeq r0, [r6, -r4] │ │ │ │ + rscseq fp, r6, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 14ce70 <__cxa_atexit@plt+0x141164> │ │ │ │ ldr r3, [pc, #220] @ 14ceac <__cxa_atexit@plt+0x1411a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -328805,22 +328805,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, ip, lsl r1 │ │ │ │ + strdeq r0, [r6, -ip] │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rscseq fp, r6, r4, ror #11 │ │ │ │ - tsteq r6, r0, ror #2 │ │ │ │ - tsteq r6, r4, lsl r1 │ │ │ │ + rscseq fp, r6, r4, asr #11 │ │ │ │ + tsteq r6, r0, asr #2 │ │ │ │ + strdeq r0, [r6, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14cf14 <__cxa_atexit@plt+0x141208> │ │ │ │ @@ -328834,16 +328834,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq r0, [r6, -ip] │ │ │ │ - tsteq r6, r0, ror r0 │ │ │ │ + swpeq r0, ip, [r6] │ │ │ │ + qaddeq r0, r0, r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14cf80 <__cxa_atexit@plt+0x141274> │ │ │ │ ldr r2, [pc, #68] @ 14cf88 <__cxa_atexit@plt+0x14127c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -328860,15 +328860,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r8, pc, pc @ │ │ │ │ + smlabbeq r5, r8, pc, pc @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -328909,15 +328909,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatbeq r6, r0, r0, r0 │ │ │ │ + smlabbeq r6, r0, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d098 <__cxa_atexit@plt+0x14138c> │ │ │ │ @@ -328931,15 +328931,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r6, r0, lsr #32 │ │ │ │ + mrseq r0, (UNDEF: 6) │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14d168 <__cxa_atexit@plt+0x14145c> │ │ │ │ @@ -328990,16 +328990,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq r5, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r5, r4, pc, pc @ │ │ │ │ + tstpeq r5, r0, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d224 <__cxa_atexit@plt+0x141518> │ │ │ │ @@ -329030,16 +329030,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, r8, lr, pc @ │ │ │ │ - smlabteq r5, r4, lr, pc @ │ │ │ │ + smlabbeq r5, r8, lr, pc @ │ │ │ │ + smlatbeq r5, r4, lr, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329066,15 +329066,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - smlalseq fp, r6, r4, r1 │ │ │ │ + rscseq fp, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 14d380 <__cxa_atexit@plt+0x141674> │ │ │ │ ldr r3, [pc, #220] @ 14d3bc <__cxa_atexit@plt+0x1416b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -329129,22 +329129,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r5, ip, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r5, ip, fp, pc @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl fp │ │ │ │ andeq r0, r0, ip, ror #26 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - ldrsbteq fp, [r6], #4 │ │ │ │ - tstpeq r5, r0, asr ip @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r4, lsl #24 @ p-variant is OBSOLETE │ │ │ │ + ldrhteq fp, [r6], #4 │ │ │ │ + tstpeq r5, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ + smlatteq r5, r4, fp, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d424 <__cxa_atexit@plt+0x141718> │ │ │ │ @@ -329158,16 +329158,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, ip, fp, pc @ │ │ │ │ - tstpeq r5, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ + smlabbeq r5, ip, fp, pc @ │ │ │ │ + tstpeq r5, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14d490 <__cxa_atexit@plt+0x141784> │ │ │ │ ldr r2, [pc, #68] @ 14d498 <__cxa_atexit@plt+0x14178c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -329184,15 +329184,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0105fa98 │ │ │ │ + tstpeq r5, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -329233,15 +329233,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0105fb90 │ │ │ │ + tstpeq r5, r0, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d5a8 <__cxa_atexit@plt+0x14189c> │ │ │ │ @@ -329255,15 +329255,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r5, -r0] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14d678 <__cxa_atexit@plt+0x14196c> │ │ │ │ @@ -329314,16 +329314,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tstpeq r5, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ - tstpeq r5, r4, ror sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, lsr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, asr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14d734 <__cxa_atexit@plt+0x141a28> │ │ │ │ @@ -329354,16 +329354,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0105f998 │ │ │ │ - @ instruction: 0x0105f9b4 │ │ │ │ + tstpeq r5, r8, ror r9 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0105f994 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329390,15 +329390,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rscseq sl, r6, r0, lsl #25 │ │ │ │ + rscseq sl, r6, r0, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14db1c <__cxa_atexit@plt+0x141e10> │ │ │ │ @@ -329625,54 +329625,54 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r7, [pc, #32] @ 14db8c <__cxa_atexit@plt+0x141e80> │ │ │ │ add r7, pc, r7 │ │ │ │ b 14db38 <__cxa_atexit@plt+0x141e2c> │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ - ldrdeq pc, [r5, -r0] │ │ │ │ + @ instruction: 0x0105f6b0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ - rscseq sl, r6, r8, lsl sl │ │ │ │ - rscseq sl, r6, r0, lsr #20 │ │ │ │ - smlabteq r5, r4, r6, pc @ │ │ │ │ - smlabteq r5, r4, r5, pc @ │ │ │ │ - ldrshteq sl, [r6], #136 @ 0x88 │ │ │ │ - smlatbeq r5, r8, r5, pc @ │ │ │ │ + ldrshteq sl, [r6], #152 @ 0x98 │ │ │ │ + rscseq sl, r6, r0, lsl #20 │ │ │ │ + smlatbeq r5, r4, r6, pc @ │ │ │ │ + smlatbeq r5, r4, r5, pc @ │ │ │ │ ldrsbteq sl, [r6], #136 @ 0x88 │ │ │ │ - smlabbeq r5, ip, r5, pc @ │ │ │ │ + smlabbeq r5, r8, r5, pc @ │ │ │ │ ldrhteq sl, [r6], #136 @ 0x88 │ │ │ │ - tstpeq r5, r0, ror r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, ip, ror #10 @ p-variant is OBSOLETE │ │ │ │ smlalseq sl, r6, r8, r8 │ │ │ │ - tstpeq r5, r4, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, asr r5 @ p-variant is OBSOLETE │ │ │ │ rscseq sl, r6, r8, ror r8 │ │ │ │ - tstpeq r5, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ rscseq sl, r6, r8, asr r8 │ │ │ │ - tstpeq r5, ip, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, lsl r5 @ p-variant is OBSOLETE │ │ │ │ rscseq sl, r6, r8, lsr r8 │ │ │ │ - tstpeq r5, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r5, -ip] │ │ │ │ rscseq sl, r6, r8, lsl r8 │ │ │ │ - smlatteq r5, r4, r4, pc @ │ │ │ │ + smlatteq r5, r0, r4, pc @ │ │ │ │ ldrshteq sl, [r6], #120 @ 0x78 │ │ │ │ - smlabteq r5, r8, r4, pc @ │ │ │ │ + smlabteq r5, r4, r4, pc @ │ │ │ │ ldrsbteq sl, [r6], #120 @ 0x78 │ │ │ │ - smlatbeq r5, ip, r4, pc @ │ │ │ │ + smlatbeq r5, r8, r4, pc @ │ │ │ │ ldrhteq sl, [r6], #120 @ 0x78 │ │ │ │ - @ instruction: 0x0105f490 │ │ │ │ + smlabbeq r5, ip, r4, pc @ │ │ │ │ smlalseq sl, r6, r8, r7 │ │ │ │ - tstpeq r5, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ rscseq sl, r6, r8, ror r7 │ │ │ │ - rscseq sl, r6, r4, asr #18 │ │ │ │ + tstpeq r5, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r6, r8, asr r7 │ │ │ │ + rscseq sl, r6, r4, lsr #18 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ @ instruction: 0xffffede0 │ │ │ │ - tstpeq r5, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r5, r8, r5, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r3, [pc, #40] @ 14dc58 <__cxa_atexit@plt+0x141f4c> │ │ │ │ ldr r2, [pc, #40] @ 14dc5c <__cxa_atexit@plt+0x141f50> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r7, #2 │ │ │ │ @@ -329680,18 +329680,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r2, #3 │ │ │ │ addeq r8, r3, #3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r8, ror #12 │ │ │ │ - rscseq sl, r6, r0, ror r6 │ │ │ │ - tstpeq r5, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ - ldrshteq sl, [r6], #112 @ 0x70 │ │ │ │ + rscseq sl, r6, r8, asr #12 │ │ │ │ + rscseq sl, r6, r0, asr r6 │ │ │ │ + mrseq pc, SP_abt @ │ │ │ │ + ldrsbteq sl, [r6], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329717,17 +329717,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - tstpeq r5, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r5, r8, r2, pc @ │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq sl, r6, r0, ror #14 │ │ │ │ + rscseq sl, r6, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329753,15 +329753,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ - tstpeq r5, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r8, asr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ @@ -329794,15 +329794,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe7e0 │ │ │ │ @ instruction: 0xffffed48 │ │ │ │ @ instruction: 0xffffe950 │ │ │ │ - tstpeq r5, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r5, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14de80 <__cxa_atexit@plt+0x142174> │ │ │ │ @@ -329821,15 +329821,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r4, r0, pc @ │ │ │ │ + smlabbeq r5, r4, r0, pc @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14deb8 <__cxa_atexit@plt+0x1421ac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -329854,17 +329854,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14df14 <__cxa_atexit@plt+0x142208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r5, r4, r0, pc @ │ │ │ │ + smlabteq r5, r4, r0, pc @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq sl, r6, ip, lsr r5 │ │ │ │ + rscseq sl, r6, ip, lsl r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14df70 <__cxa_atexit@plt+0x142264> │ │ │ │ ldr r2, [pc, #64] @ 14df7c <__cxa_atexit@plt+0x142270> │ │ │ │ @@ -329881,18 +329881,18 @@ │ │ │ │ b 14c3dc <__cxa_atexit@plt+0x1406d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0105efb0 │ │ │ │ + @ instruction: 0x0105ef90 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, r6, ip, asr #9 │ │ │ │ + rscseq sl, r6, ip, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14dfa8 <__cxa_atexit@plt+0x14229c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14c3dc <__cxa_atexit@plt+0x1406d0> │ │ │ │ @@ -329912,16 +329912,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl pc │ │ │ │ - rscseq sl, r6, r8, lsr #6 │ │ │ │ + strdeq lr, [r5, -r0] │ │ │ │ + rscseq sl, r6, r8, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14e064 <__cxa_atexit@plt+0x142358> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -329942,24 +329942,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrhteq sl, [r6], #40 @ 0x28 │ │ │ │ + smlalseq sl, r6, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlalseq sl, r6, r0, r2 │ │ │ │ + rscseq sl, r6, r0, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -329980,15 +329980,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sl, r6, r8, asr #6 │ │ │ │ + rscseq sl, r6, r8, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -330015,16 +330015,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 14e194 <__cxa_atexit@plt+0x142488> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldrshteq sl, [r6], #36 @ 0x24 │ │ │ │ ldrsbteq sl, [r6], #36 @ 0x24 │ │ │ │ + ldrhteq sl, [r6], #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 14e24c <__cxa_atexit@plt+0x142540> │ │ │ │ ldr r7, [pc, #212] @ 14e290 <__cxa_atexit@plt+0x142584> │ │ │ │ @@ -330082,18 +330082,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rscseq sl, r6, r0, lsl #4 │ │ │ │ - rscseq sl, r6, r8, lsr #4 │ │ │ │ - smlabbeq r5, r8, sp, lr │ │ │ │ - tsteq r5, ip, lsr sp │ │ │ │ + rscseq sl, r6, r0, ror #3 │ │ │ │ + rscseq sl, r6, r8, lsl #4 │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ + tsteq r5, ip, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14e2f8 <__cxa_atexit@plt+0x1425ec> │ │ │ │ @@ -330107,17 +330107,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq lr, [r5, -r8] │ │ │ │ - smlabbeq r5, ip, ip, lr │ │ │ │ - rscseq sl, r6, r8, asr r1 │ │ │ │ + @ instruction: 0x0105ecb8 │ │ │ │ + tsteq r5, ip, ror #24 │ │ │ │ + rscseq sl, r6, r8, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14e358 <__cxa_atexit@plt+0x14264c> │ │ │ │ ldr r7, [pc, #56] @ 14e368 <__cxa_atexit@plt+0x14265c> │ │ │ │ @@ -330134,16 +330134,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 14e370 <__cxa_atexit@plt+0x142664> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq sl, r6, r4, lsr #2 │ │ │ │ - ldrshteq sl, [r6], #4 │ │ │ │ + rscseq sl, r6, r4, lsl #2 │ │ │ │ + ldrsbteq sl, [r6], #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 14e394 <__cxa_atexit@plt+0x142688> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 14d7e0 <__cxa_atexit@plt+0x141ad4> │ │ │ │ @@ -330172,15 +330172,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r5, ip, fp, lr │ │ │ │ + smlatbeq r5, ip, fp, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 14e45c <__cxa_atexit@plt+0x142750> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -330195,23 +330195,23 @@ │ │ │ │ ldr r8, [pc, #24] @ 14e468 <__cxa_atexit@plt+0x14275c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, r4, sl, lr │ │ │ │ + smlatbeq r5, r4, sl, lr │ │ │ │ ldrhteq r7, [r2], #144 @ 0x90 │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 14e494 <__cxa_atexit@plt+0x142788> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ - rscseq sl, r6, r0 │ │ │ │ + rscseq r9, r6, r0, ror #31 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14e61c <__cxa_atexit@plt+0x142910> │ │ │ │ @@ -330347,27 +330347,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 14e6c0 <__cxa_atexit@plt+0x1429b4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - tsteq r5, ip, ror sl │ │ │ │ - tsteq r5, r8, ror ip │ │ │ │ + tsteq r5, ip, asr sl │ │ │ │ + tsteq r5, r8, asr ip │ │ │ │ muleq r0, r4, r1 │ │ │ │ - tsteq r5, ip, lsr #20 │ │ │ │ - tsteq r5, ip, lsr #24 │ │ │ │ + tsteq r5, ip, lsl #20 │ │ │ │ + tsteq r5, ip, lsl #24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlabteq r5, ip, sl, lr │ │ │ │ - ldrdeq lr, [r5, -r0] │ │ │ │ + smlatbeq r5, ip, sl, lr │ │ │ │ + @ instruction: 0x0105ecb0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq r9, r6, ip, ror #28 │ │ │ │ - ldrdeq lr, [r5, -r4] │ │ │ │ - smlalseq r9, r6, r4, lr │ │ │ │ - @ instruction: 0x0105e9bc │ │ │ │ + rscseq r9, r6, ip, asr #28 │ │ │ │ + @ instruction: 0x0105e9b4 │ │ │ │ + rscseq r9, r6, r4, ror lr │ │ │ │ + @ instruction: 0x0105e99c │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330389,16 +330389,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 14e774 <__cxa_atexit@plt+0x142a68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0105e890 │ │ │ │ - smlabbeq r5, r8, sl, lr │ │ │ │ + tsteq r5, r0, ror r8 │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -330421,16 +330421,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 14e7f4 <__cxa_atexit@plt+0x142ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ - tsteq r5, r4, lsl #20 │ │ │ │ + strdeq lr, [r5, -r0] │ │ │ │ + smlatteq r5, r4, r9, lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -330453,18 +330453,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 14e874 <__cxa_atexit@plt+0x142b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0105e790 │ │ │ │ - smlabbeq r5, r0, r9, lr │ │ │ │ + tsteq r5, r0, ror r7 │ │ │ │ + tsteq r5, r0, ror #18 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq r9, r6, r0, lsl ip │ │ │ │ + ldrshteq r9, [r6], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -330490,19 +330490,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 14e90c <__cxa_atexit@plt+0x142c00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, ip, lsl #14 │ │ │ │ - ldrsbteq r9, [r6], #180 @ 0xb4 │ │ │ │ - strdeq lr, [r5, -r4] │ │ │ │ + smlatteq r5, ip, r6, lr │ │ │ │ + ldrhteq r9, [r6], #180 @ 0xb4 │ │ │ │ + ldrdeq lr, [r5, -r4] │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq r9, r6, r4, lsl #23 │ │ │ │ + rscseq r9, r6, r4, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14e97c <__cxa_atexit@plt+0x142c70> │ │ │ │ @@ -330525,27 +330525,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r9, r6, ip, lsl #22 │ │ │ │ + rscseq r9, r6, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r3, [r9], #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 14e494 <__cxa_atexit@plt+0x142788> │ │ │ │ - rscseq r9, r6, r4, ror #21 │ │ │ │ + rscseq r9, r6, r4, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14eaa8 <__cxa_atexit@plt+0x142d9c> │ │ │ │ ldr r2, [pc, #240] @ 14ead0 <__cxa_atexit@plt+0x142dc4> │ │ │ │ @@ -330607,21 +330607,21 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq r9, r6, ip, lsl #20 │ │ │ │ + rscseq r9, r6, ip, ror #19 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq r9, r6, r8, lsr #18 │ │ │ │ - tsteq r5, r0, lsl r5 │ │ │ │ - rscseq r9, r6, r4, asr #17 │ │ │ │ - rscseq r9, r6, r8, asr #17 │ │ │ │ - ldrhteq r9, [r6], #152 @ 0x98 │ │ │ │ + rscseq r9, r6, r8, lsl #18 │ │ │ │ + strdeq lr, [r5, -r0] │ │ │ │ + rscseq r9, r6, r4, lsr #17 │ │ │ │ + rscseq r9, r6, r8, lsr #17 │ │ │ │ + smlalseq r9, r6, r8, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14eb88 <__cxa_atexit@plt+0x142e7c> │ │ │ │ @@ -330656,18 +330656,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rscseq r9, r6, r8, lsr r8 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ - rscseq r9, r6, r0, ror #15 │ │ │ │ - rscseq r9, r6, r4, ror #15 │ │ │ │ + rscseq r9, r6, r8, lsl r8 │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ + rscseq r9, r6, r0, asr #15 │ │ │ │ + rscseq r9, r6, r4, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 14ec68 <__cxa_atexit@plt+0x142f5c> │ │ │ │ ldr r3, [pc, #192] @ 14ec88 <__cxa_atexit@plt+0x142f7c> │ │ │ │ @@ -330717,16 +330717,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlabteq r5, ip, r3, lr │ │ │ │ - tsteq r5, r4, ror r3 │ │ │ │ + smlatbeq r5, ip, r3, lr │ │ │ │ + tsteq r5, r4, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14ed1c <__cxa_atexit@plt+0x143010> │ │ │ │ @@ -330756,17 +330756,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq lr, [r5, -r8] │ │ │ │ - smlatteq r5, r4, r2, lr │ │ │ │ - smlalseq r9, r6, r4, r7 │ │ │ │ + @ instruction: 0x0105e2b8 │ │ │ │ + smlabteq r5, r4, r2, lr │ │ │ │ + rscseq r9, r6, r4, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14ed78 <__cxa_atexit@plt+0x14306c> │ │ │ │ ldr r7, [pc, #52] @ 14ed88 <__cxa_atexit@plt+0x14307c> │ │ │ │ @@ -330781,16 +330781,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 14ed8c <__cxa_atexit@plt+0x143080> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r6, ip, asr r7 │ │ │ │ - rscseq r9, r6, r8, lsr r7 │ │ │ │ + rscseq r9, r6, ip, lsr r7 │ │ │ │ + rscseq r9, r6, r8, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14ee80 <__cxa_atexit@plt+0x143174> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -330846,35 +330846,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq lr, [r5, -ip] │ │ │ │ - smlatbeq r5, r4, r1, lr │ │ │ │ + ldrdeq lr, [r5, -ip] │ │ │ │ + smlabbeq r5, r4, r1, lr │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rscseq r9, r6, r0, asr #10 │ │ │ │ - tsteq r5, r0, lsr r1 │ │ │ │ - rscseq r9, r6, r8, ror #9 │ │ │ │ - rscseq r9, r6, ip, ror #9 │ │ │ │ + rscseq r9, r6, r0, lsr #10 │ │ │ │ + tsteq r5, r0, lsl r1 │ │ │ │ + rscseq r9, r6, r8, asr #9 │ │ │ │ + rscseq r9, r6, ip, asr #9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14eecc <__cxa_atexit@plt+0x1431c0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 14eedc <__cxa_atexit@plt+0x1431d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r0, lsl r6 │ │ │ │ - ldrshteq r9, [r6], #92 @ 0x5c │ │ │ │ + ldrshteq r9, [r6], #80 @ 0x50 │ │ │ │ + ldrsbteq r9, [r6], #92 @ 0x5c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -330921,16 +330921,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 14efbc <__cxa_atexit@plt+0x1432b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r9, r6, r8, lsr r5 │ │ │ │ - rscseq r9, r6, r0, lsr #10 │ │ │ │ + rscseq r9, r6, r8, lsl r5 │ │ │ │ + rscseq r9, r6, r0, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -330956,16 +330956,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 14f048 <__cxa_atexit@plt+0x14333c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, r6, r8, lsr #9 │ │ │ │ - smlalseq r9, r6, r4, r4 │ │ │ │ + rscseq r9, r6, r8, lsl #9 │ │ │ │ + rscseq r9, r6, r4, ror r4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 14f07c <__cxa_atexit@plt+0x143370> │ │ │ │ @@ -330975,15 +330975,15 @@ │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 14f094 <__cxa_atexit@plt+0x143388> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r8, asr r4 │ │ │ │ + rscseq r9, r6, r8, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -331061,15 +331061,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - smlabteq r5, r0, sp, sp │ │ │ │ + smlatbeq r5, r0, sp, sp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 14f2e0 <__cxa_atexit@plt+0x1435d4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -331123,15 +331123,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x0105dc9c │ │ │ │ + tsteq r5, ip, ror ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -331175,15 +331175,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 14f3b4 <__cxa_atexit@plt+0x1436a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlabteq r5, r0, fp, sp │ │ │ │ + smlatbeq r5, r0, fp, sp │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -331196,15 +331196,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 14f408 <__cxa_atexit@plt+0x1436fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r4, ror #1 │ │ │ │ + rscseq r9, r6, r4, asr #1 │ │ │ │ mov r0, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #520] @ 14f628 <__cxa_atexit@plt+0x14391c> │ │ │ │ ldr r9, [pc, #520] @ 14f62c <__cxa_atexit@plt+0x143920> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -331337,20 +331337,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0105dbb8 │ │ │ │ + @ instruction: 0x0105db98 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r5, r0, ror fp │ │ │ │ - smlalseq r8, r6, r0, lr │ │ │ │ + tsteq r5, r0, asr fp │ │ │ │ + rscseq r8, r6, r0, ror lr │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f6bc <__cxa_atexit@plt+0x1439b0> │ │ │ │ @@ -331376,17 +331376,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 14f6dc <__cxa_atexit@plt+0x1439d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r8, r6, r0, lsl #28 │ │ │ │ + rscseq r8, r6, r0, ror #27 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 14f764 <__cxa_atexit@plt+0x143a58> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -331412,22 +331412,22 @@ │ │ │ │ beq 14f75c <__cxa_atexit@plt+0x143a50> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r8, r6, r8, ror sp │ │ │ │ + rscseq r8, r6, r8, asr sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ - rscseq r8, r6, ip, asr sp │ │ │ │ + rscseq r8, r6, ip, lsr sp │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331451,15 +331451,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldrsbteq r8, [r6], #204 @ 0xcc │ │ │ │ + ldrhteq r8, [r6], #204 @ 0xcc │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 14f854 <__cxa_atexit@plt+0x143b48> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -331472,15 +331472,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r6, r8, lsl #25 │ │ │ │ + rscseq r8, r6, r8, ror #24 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -331503,15 +331503,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 14f8d8 <__cxa_atexit@plt+0x143bcc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsl #16 │ │ │ │ + smlatteq r5, r8, r7, sp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 14f950 <__cxa_atexit@plt+0x143c44> │ │ │ │ @@ -331545,16 +331545,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlalseq r8, r6, r8, fp │ │ │ │ - smlatbeq r5, r4, r6, sp │ │ │ │ + rscseq r8, r6, r8, ror fp │ │ │ │ + smlabbeq r5, r4, r6, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14f9c4 <__cxa_atexit@plt+0x143cb8> │ │ │ │ @@ -331566,15 +331566,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl r6 │ │ │ │ + strdeq sp, [r5, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14fa2c <__cxa_atexit@plt+0x143d20> │ │ │ │ ldr r2, [pc, #68] @ 14fa38 <__cxa_atexit@plt+0x143d2c> │ │ │ │ @@ -331592,15 +331592,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r5, -r8] │ │ │ │ + ldrdeq sp, [r5, -r8] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 14fa64 <__cxa_atexit@plt+0x143d58> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -331625,15 +331625,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 14fac0 <__cxa_atexit@plt+0x143db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr r5 │ │ │ │ + tsteq r5, r8, lsl r5 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14fafc <__cxa_atexit@plt+0x143df0> │ │ │ │ ldr r2, [pc, #36] @ 14fb04 <__cxa_atexit@plt+0x143df8> │ │ │ │ @@ -331643,17 +331643,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 14fb08 <__cxa_atexit@plt+0x143dfc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsl #8 │ │ │ │ - rscseq r8, r6, r4, lsl #20 │ │ │ │ - rscseq r8, r6, r0, ror #19 │ │ │ │ + smlatteq r5, ip, r3, sp │ │ │ │ + rscseq r8, r6, r4, ror #19 │ │ │ │ + rscseq r8, r6, r0, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 14fb88 <__cxa_atexit@plt+0x143e7c> │ │ │ │ @@ -331681,27 +331681,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r8, r6, r4, asr r9 │ │ │ │ + rscseq r8, r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 14fbc8 <__cxa_atexit@plt+0x143ebc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r8, r6, r4, lsl r9 │ │ │ │ + ldrshteq r8, [r6], #132 @ 0x84 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 14fc3c <__cxa_atexit@plt+0x143f30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -331722,16 +331722,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 14fc40 <__cxa_atexit@plt+0x143f34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrhteq r8, [r6], #128 @ 0x80 │ │ │ │ - smlalseq r8, r6, ip, r8 │ │ │ │ + smlalseq r8, r6, r0, r8 │ │ │ │ + rscseq r8, r6, ip, ror r8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -331741,16 +331741,16 @@ │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 14fc8c <__cxa_atexit@plt+0x143f80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r0, ror #16 │ │ │ │ - rscseq r8, r6, ip, asr r8 │ │ │ │ + rscseq r8, r6, r0, asr #16 │ │ │ │ + rscseq r8, r6, ip, lsr r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 14fd70 <__cxa_atexit@plt+0x144064> │ │ │ │ ldr r3, [pc, #220] @ 14fd90 <__cxa_atexit@plt+0x144084> │ │ │ │ @@ -331807,18 +331807,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlatbeq r5, r4, r3, sp │ │ │ │ + smlabbeq r5, r4, r3, sp │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r8, r6, r0, asr r7 │ │ │ │ + rscseq r8, r6, r0, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14fe30 <__cxa_atexit@plt+0x144124> │ │ │ │ @@ -331850,17 +331850,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - smlabteq r5, r0, r2, sp │ │ │ │ + smlatbeq r5, r0, r2, sp │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r8, r6, r8, r6 │ │ │ │ + rscseq r8, r6, r8, ror r6 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 14feb8 <__cxa_atexit@plt+0x1441ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -331881,16 +331881,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 14febc <__cxa_atexit@plt+0x1441b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r8, r6, r4, lsr r6 │ │ │ │ - rscseq r8, r6, r0, lsr #12 │ │ │ │ + rscseq r8, r6, r4, lsl r6 │ │ │ │ + rscseq r8, r6, r0, lsl #12 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -331900,16 +331900,16 @@ │ │ │ │ b 14f40c <__cxa_atexit@plt+0x143700> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 14ff08 <__cxa_atexit@plt+0x1441fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r4, ror #11 │ │ │ │ - rscseq r8, r6, r0, ror #11 │ │ │ │ + rscseq r8, r6, r4, asr #11 │ │ │ │ + rscseq r8, r6, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 14ffb8 <__cxa_atexit@plt+0x1442ac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -331965,17 +331965,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r8, r6, r0, lsr r5 │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ - ldrdeq ip, [r5, -r0] │ │ │ │ + rscseq r8, r6, r0, lsl r5 │ │ │ │ + strdeq ip, [r5, -ip] │ │ │ │ + @ instruction: 0x0105cfb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -331993,20 +331993,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 150084 <__cxa_atexit@plt+0x144378> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, ror #30 │ │ │ │ - tsteq r5, r0, lsr #30 │ │ │ │ + tsteq r5, ip, asr #30 │ │ │ │ + tsteq r5, r0, lsl #30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1501bc <__cxa_atexit@plt+0x1444b0> │ │ │ │ - smlalseq r8, r6, r4, r4 │ │ │ │ + rscseq r8, r6, r4, ror r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 150120 <__cxa_atexit@plt+0x144414> │ │ │ │ @@ -332044,16 +332044,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r5, r4, lsl lr │ │ │ │ - ldrsbteq r8, [r6], #60 @ 0x3c │ │ │ │ + strdeq ip, [r5, -r4] │ │ │ │ + ldrhteq r8, [r6], #60 @ 0x3c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 150194 <__cxa_atexit@plt+0x144488> │ │ │ │ @@ -332066,18 +332066,18 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 1501bc <__cxa_atexit@plt+0x1444b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0105cd90 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r6, r8, lsr #6 │ │ │ │ + rscseq r8, r6, r8, lsl #6 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 150258 <__cxa_atexit@plt+0x14454c> │ │ │ │ @@ -332125,16 +332125,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 150290 <__cxa_atexit@plt+0x144584> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x0105ccb8 │ │ │ │ - ldrhteq r8, [r6], #36 @ 0x24 │ │ │ │ + @ instruction: 0x0105cc98 │ │ │ │ + smlalseq r8, r6, r4, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ @@ -332146,15 +332146,15 @@ │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1504e4 <__cxa_atexit@plt+0x1447d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1502e0 <__cxa_atexit@plt+0x1445d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, ip, asr r2 │ │ │ │ + rscseq r8, r6, ip, lsr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -332201,15 +332201,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1503bc <__cxa_atexit@plt+0x1446b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r8, r6, r8, lsl #3 │ │ │ │ + rscseq r8, r6, r8, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -332235,15 +332235,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 150444 <__cxa_atexit@plt+0x144738> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrshteq r8, [r6], #12 │ │ │ │ + ldrsbteq r8, [r6], #12 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 150474 <__cxa_atexit@plt+0x144768> │ │ │ │ @@ -332253,15 +332253,15 @@ │ │ │ │ b 1504e4 <__cxa_atexit@plt+0x1447d8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 15048c <__cxa_atexit@plt+0x144780> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [r6], #0 │ │ │ │ + smlalseq r8, r6, r0, r0 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -332274,15 +332274,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1504e4 <__cxa_atexit@plt+0x1447d8> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1504e0 <__cxa_atexit@plt+0x1447d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, ip, asr r0 │ │ │ │ + rscseq r8, r6, ip, lsr r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ mov fp, r8 │ │ │ │ and r2, r1, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 150568 <__cxa_atexit@plt+0x14485c> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -332352,17 +332352,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - tsteq r5, r4, lsr #22 │ │ │ │ + tsteq r5, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - tsteq r5, r4, ror fp │ │ │ │ + tsteq r5, r4, asr fp │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15068c <__cxa_atexit@plt+0x144980> │ │ │ │ @@ -332388,15 +332388,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1506ac <__cxa_atexit@plt+0x1449a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ @@ -332519,15 +332519,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1508b8 <__cxa_atexit@plt+0x144bac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr #16 │ │ │ │ + tsteq r5, r8, lsl #16 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150914 <__cxa_atexit@plt+0x144c08> │ │ │ │ @@ -332546,15 +332546,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl r6 │ │ │ │ + strdeq ip, [r5, -r0] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15094c <__cxa_atexit@plt+0x144c40> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -332579,17 +332579,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1509a8 <__cxa_atexit@plt+0x144c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r0, asr r6 │ │ │ │ + tsteq r5, r0, lsr r6 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r7, r6, r4, lsl #23 │ │ │ │ + rscseq r7, r6, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 150a28 <__cxa_atexit@plt+0x144d1c> │ │ │ │ @@ -332617,15 +332617,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq r7, [r6], #168 @ 0xa8 │ │ │ │ + ldrsbteq r7, [r6], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 150a68 <__cxa_atexit@plt+0x144d5c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -332658,15 +332658,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 150ae0 <__cxa_atexit@plt+0x144dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r7, r6, r0, ror #20 │ │ │ │ + rscseq r7, r6, r0, asr #20 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -332678,16 +332678,16 @@ │ │ │ │ b 1504e4 <__cxa_atexit@plt+0x1447d8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 150b30 <__cxa_atexit@plt+0x144e24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, ip, lsl #20 │ │ │ │ - ldrshteq r7, [r6], #156 @ 0x9c │ │ │ │ + rscseq r7, r6, ip, ror #19 │ │ │ │ + ldrsbteq r7, [r6], #156 @ 0x9c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 150c14 <__cxa_atexit@plt+0x144f08> │ │ │ │ ldr r3, [pc, #220] @ 150c34 <__cxa_atexit@plt+0x144f28> │ │ │ │ @@ -332744,18 +332744,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r5, r0, lsl #10 │ │ │ │ + smlatteq r5, r0, r4, ip │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrshteq r7, [r6], #128 @ 0x80 │ │ │ │ + ldrsbteq r7, [r6], #128 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 150cd8 <__cxa_atexit@plt+0x144fcc> │ │ │ │ @@ -332788,15 +332788,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tsteq r5, ip, lsl r4 │ │ │ │ + strdeq ip, [r5, -ip] │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 150d60 <__cxa_atexit@plt+0x145054> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -332819,15 +332819,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 150d64 <__cxa_atexit@plt+0x145058> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrsbteq r7, [r6], #124 @ 0x7c │ │ │ │ + ldrhteq r7, [r6], #124 @ 0x7c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -332839,16 +332839,16 @@ │ │ │ │ b 1504e4 <__cxa_atexit@plt+0x1447d8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 150db4 <__cxa_atexit@plt+0x1450a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r8, lsl #15 │ │ │ │ - rscseq r7, r6, r8, ror r7 │ │ │ │ + rscseq r7, r6, r8, ror #14 │ │ │ │ + rscseq r7, r6, r8, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -332869,16 +332869,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 150e2c <__cxa_atexit@plt+0x145120> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq r7, r6, r8, lsr #14 │ │ │ │ - rscseq r7, r6, ip, lsl #14 │ │ │ │ + rscseq r7, r6, r8, lsl #14 │ │ │ │ + rscseq r7, r6, ip, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 150ed0 <__cxa_atexit@plt+0x1451c4> │ │ │ │ ldr r7, [pc, #192] @ 150f14 <__cxa_atexit@plt+0x145208> │ │ │ │ @@ -332930,18 +332930,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffa4c │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - rscseq r7, r6, ip, asr #12 │ │ │ │ - rscseq r7, r6, r4, ror r6 │ │ │ │ - tsteq r5, r4, lsl #2 │ │ │ │ - strheq ip, [r5, -r8] │ │ │ │ + rscseq r7, r6, ip, lsr #12 │ │ │ │ + rscseq r7, r6, r4, asr r6 │ │ │ │ + smlatteq r5, r4, r0, ip │ │ │ │ + swpeq ip, r8, [r5] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 150f78 <__cxa_atexit@plt+0x14526c> │ │ │ │ @@ -332955,17 +332955,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - qaddeq ip, r8, r5 │ │ │ │ - tsteq r5, ip │ │ │ │ - ldrhteq r7, [r6], #84 @ 0x54 │ │ │ │ + tsteq r5, r8, lsr r0 │ │ │ │ + smlatteq r5, ip, pc, fp @ │ │ │ │ + smlalseq r7, r6, r4, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 151038 <__cxa_atexit@plt+0x14532c> │ │ │ │ ldr r3, [pc, #200] @ 151074 <__cxa_atexit@plt+0x145368> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -333015,21 +333015,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ - rscseq r7, r6, ip, ror #9 │ │ │ │ - @ instruction: 0x0105bf98 │ │ │ │ - tsteq r5, ip, asr #30 │ │ │ │ + rscseq r7, r6, ip, asr #9 │ │ │ │ + tsteq r5, r8, ror pc │ │ │ │ + tsteq r5, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1510d8 <__cxa_atexit@plt+0x1453cc> │ │ │ │ @@ -333043,16 +333043,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r5, -r8] │ │ │ │ - smlatbeq r5, ip, lr, fp │ │ │ │ + ldrdeq fp, [r5, -r8] │ │ │ │ + smlabbeq r5, ip, lr, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 151144 <__cxa_atexit@plt+0x145438> │ │ │ │ ldr r2, [pc, #68] @ 15114c <__cxa_atexit@plt+0x145440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -333069,15 +333069,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r4, sp, fp │ │ │ │ + smlabteq r5, r4, sp, fp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -333118,15 +333118,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq fp, [r5, -ip] │ │ │ │ + @ instruction: 0x0105bebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15125c <__cxa_atexit@plt+0x145550> │ │ │ │ @@ -333140,15 +333140,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1512ec <__cxa_atexit@plt+0x1455e0> │ │ │ │ ldr r2, [pc, #128] @ 15130c <__cxa_atexit@plt+0x145600> │ │ │ │ @@ -333182,15 +333182,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq fp, [r5, -ip] │ │ │ │ + @ instruction: 0x0105bdbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15135c <__cxa_atexit@plt+0x145650> │ │ │ │ @@ -333204,15 +333204,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, asr sp │ │ │ │ + tsteq r5, ip, lsr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1513ec <__cxa_atexit@plt+0x1456e0> │ │ │ │ ldr r2, [pc, #128] @ 15140c <__cxa_atexit@plt+0x145700> │ │ │ │ @@ -333246,15 +333246,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq fp, [r5, -ip] │ │ │ │ + @ instruction: 0x0105bcbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15145c <__cxa_atexit@plt+0x145750> │ │ │ │ @@ -333268,15 +333268,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, asr ip │ │ │ │ + tsteq r5, ip, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 151510 <__cxa_atexit@plt+0x145804> │ │ │ │ @@ -333409,18 +333409,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, r4, sl, fp │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ - tsteq r5, r8, asr sl │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ + tsteq r5, r4, ror #20 │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ + tsteq r5, r8, lsr sl │ │ │ │ + tsteq r5, r0, asr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 151720 <__cxa_atexit@plt+0x145a14> │ │ │ │ @@ -333487,15 +333487,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ + strdeq fp, [r5, -r8] │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ mov lr, r7 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r1, [r5, #24] │ │ │ │ @@ -333566,18 +333566,18 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsl r8 │ │ │ │ - smlabteq r5, ip, r7, fp │ │ │ │ - smlatteq r5, r4, r7, fp │ │ │ │ - strdeq fp, [r5, -ip] │ │ │ │ + strdeq fp, [r5, -r0] │ │ │ │ + smlatbeq r5, ip, r7, fp │ │ │ │ + smlabteq r5, r4, r7, fp │ │ │ │ + ldrdeq fp, [r5, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333629,15 +333629,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - rscseq r6, r6, r0, lsr fp │ │ │ │ + rscseq r6, r6, r0, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -333662,17 +333662,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 151a94 <__cxa_atexit@plt+0x145d88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - tsteq r5, r0, ror #10 │ │ │ │ - ldrsbteq r6, [r6], #164 @ 0xa4 │ │ │ │ - rscseq r6, r6, ip, asr #21 │ │ │ │ + tsteq r5, r0, asr #10 │ │ │ │ + ldrhteq r6, [r6], #164 @ 0xa4 │ │ │ │ + rscseq r6, r6, ip, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 151af0 <__cxa_atexit@plt+0x145de4> │ │ │ │ ldr r3, [pc, #64] @ 151af8 <__cxa_atexit@plt+0x145dec> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -333689,17 +333689,17 @@ │ │ │ │ b 151d28 <__cxa_atexit@plt+0x14601c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r8, lsr #8 │ │ │ │ + tsteq r5, r8, lsl #8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, r6, r0, ror #20 │ │ │ │ + rscseq r6, r6, r0, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 151b24 <__cxa_atexit@plt+0x145e18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 151d28 <__cxa_atexit@plt+0x14601c> │ │ │ │ @@ -333728,16 +333728,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsr r4 │ │ │ │ - rscseq r6, r6, r8, asr #19 │ │ │ │ + tsteq r5, ip, lsl r4 │ │ │ │ + rscseq r6, r6, r8, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 151bf4 <__cxa_atexit@plt+0x145ee8> │ │ │ │ ldr r2, [pc, #64] @ 151c00 <__cxa_atexit@plt+0x145ef4> │ │ │ │ @@ -333754,18 +333754,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr #6 │ │ │ │ + tsteq r5, ip, lsl #6 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, r6, r8, asr r9 │ │ │ │ + rscseq r6, r6, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 151c2c <__cxa_atexit@plt+0x145f20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -333795,15 +333795,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, ip, r2, fp │ │ │ │ + tsteq r5, ip, ror #4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -333887,22 +333887,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r6, r6, r0, lsl #15 │ │ │ │ - smlatbeq r5, r4, r1, fp │ │ │ │ - strdeq fp, [r5, -r4] │ │ │ │ + rscseq r6, r6, r0, ror #14 │ │ │ │ + smlabbeq r5, r4, r1, fp │ │ │ │ + ldrdeq fp, [r5, -r4] │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r5, ip, lsl r2 │ │ │ │ - rscseq r6, r6, r4, lsr r7 │ │ │ │ + strdeq fp, [r5, -ip] │ │ │ │ + rscseq r6, r6, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -333936,17 +333936,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r5, r0, lsr #2 │ │ │ │ + mrseq fp, (UNDEF: 21) │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r6, r4, lsl #13 │ │ │ │ + rscseq r6, r6, r4, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 151fa0 <__cxa_atexit@plt+0x146294> │ │ │ │ ldr r3, [pc, #220] @ 151fdc <__cxa_atexit@plt+0x1462d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -334001,22 +334001,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r5, ip, pc, sl @ │ │ │ │ + smlabteq r5, ip, pc, sl @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r2, r0, r4, lsl #3 │ │ │ │ - ldrsbteq r6, [r6], #84 @ 0x54 │ │ │ │ - tsteq r5, r0, lsr r0 │ │ │ │ - smlatteq r5, r4, pc, sl @ │ │ │ │ + ldrhteq r6, [r6], #84 @ 0x54 │ │ │ │ + tsteq r5, r0, lsl r0 │ │ │ │ + smlabteq r5, r4, pc, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152044 <__cxa_atexit@plt+0x146338> │ │ │ │ @@ -334030,17 +334030,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, ip, pc, sl @ │ │ │ │ - tsteq r5, r0, asr #30 │ │ │ │ - rscseq r6, r6, ip, lsl #10 │ │ │ │ + tsteq r5, ip, ror #30 │ │ │ │ + tsteq r5, r0, lsr #30 │ │ │ │ + rscseq r6, r6, ip, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152134 <__cxa_atexit@plt+0x146428> │ │ │ │ ldr r2, [pc, #228] @ 15215c <__cxa_atexit@plt+0x146450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -334097,19 +334097,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 152164 <__cxa_atexit@plt+0x146458> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, ror lr │ │ │ │ + tsteq r5, r4, asr lr │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r6, r6, r8, asr #8 │ │ │ │ + rscseq r6, r6, r8, lsr #8 │ │ │ │ @ instruction: 0x000022b4 │ │ │ │ - tsteq r5, r4, lsl #30 │ │ │ │ + smlatteq r5, r4, lr, sl │ │ │ │ andeq r2, r0, r0, ror sl │ │ │ │ andeq r2, r0, ip, lsl r4 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ andeq r2, r0, ip, lsr #12 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -334136,15 +334136,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr sp │ │ │ │ + tsteq r5, r8, lsl sp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -334174,15 +334174,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r4, ip, sl │ │ │ │ + smlabbeq r5, r4, ip, sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152318 <__cxa_atexit@plt+0x14660c> │ │ │ │ @@ -334217,15 +334217,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x0105adb0 │ │ │ │ + @ instruction: 0x0105ad90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152388 <__cxa_atexit@plt+0x14667c> │ │ │ │ @@ -334239,15 +334239,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsr sp │ │ │ │ + tsteq r5, r0, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 152458 <__cxa_atexit@plt+0x14674c> │ │ │ │ @@ -334298,16 +334298,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r0, ror ip │ │ │ │ - @ instruction: 0x0105ac94 │ │ │ │ + tsteq r5, r0, asr ip │ │ │ │ + tsteq r5, r4, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152514 <__cxa_atexit@plt+0x146808> │ │ │ │ @@ -334338,16 +334338,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0105abb8 │ │ │ │ - ldrdeq sl, [r5, -r4] │ │ │ │ + @ instruction: 0x0105ab98 │ │ │ │ + @ instruction: 0x0105abb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -334375,15 +334375,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r5, r6, r0, ror sp │ │ │ │ + rscseq r5, r6, r0, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 152624 <__cxa_atexit@plt+0x146918> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -334406,26 +334406,26 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrshteq r5, [r6], #200 @ 0xc8 │ │ │ │ + ldrsbteq r5, [r6], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl], #1 │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r5, r6, r8, asr #25 │ │ │ │ + rscseq r5, r6, r8, lsr #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r1, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15272c <__cxa_atexit@plt+0x146a20> │ │ │ │ @@ -334479,17 +334479,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlatbeq r5, ip, r9, sl │ │ │ │ + smlabbeq r5, ip, r9, sl │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rscseq r5, r6, ip, asr #23 │ │ │ │ + rscseq r5, r6, ip, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1527e8 <__cxa_atexit@plt+0x146adc> │ │ │ │ @@ -334519,17 +334519,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r8, r9} │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r5, r4, r8, sl │ │ │ │ + smlabteq r5, r4, r8, sl │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - rscseq r5, r6, r8, ror #26 │ │ │ │ + rscseq r5, r6, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152854 <__cxa_atexit@plt+0x146b48> │ │ │ │ ldr r3, [pc, #64] @ 15285c <__cxa_atexit@plt+0x146b50> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334546,17 +334546,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlabteq r5, r4, r6, sl │ │ │ │ + smlatbeq r5, r4, r6, sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrshteq r5, [r6], #204 @ 0xcc │ │ │ │ + ldrsbteq r5, [r6], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 152888 <__cxa_atexit@plt+0x146b7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -334585,16 +334585,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r5, -r8] │ │ │ │ - rscseq r5, r6, r4, ror #24 │ │ │ │ + @ instruction: 0x0105a6b8 │ │ │ │ + rscseq r5, r6, r4, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 152958 <__cxa_atexit@plt+0x146c4c> │ │ │ │ ldr r2, [pc, #64] @ 152964 <__cxa_atexit@plt+0x146c58> │ │ │ │ @@ -334611,18 +334611,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, r8, r5, sl │ │ │ │ + smlatbeq r5, r8, r5, sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrshteq r5, [r6], #180 @ 0xb4 │ │ │ │ + ldrsbteq r5, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 152990 <__cxa_atexit@plt+0x146c84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -334652,15 +334652,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr #10 │ │ │ │ + tsteq r5, r8, lsl #10 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -334690,15 +334690,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0105a494 │ │ │ │ + tsteq r5, r4, ror r4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152b28 <__cxa_atexit@plt+0x146e1c> │ │ │ │ @@ -334733,15 +334733,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatbeq r5, r0, r5, sl │ │ │ │ + smlabbeq r5, r0, r5, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152b98 <__cxa_atexit@plt+0x146e8c> │ │ │ │ @@ -334755,15 +334755,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsr #10 │ │ │ │ + tsteq r5, r0, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 152c68 <__cxa_atexit@plt+0x146f5c> │ │ │ │ @@ -334814,16 +334814,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r0, ror #8 │ │ │ │ - smlabbeq r5, r4, r4, sl │ │ │ │ + tsteq r5, r0, asr #8 │ │ │ │ + tsteq r5, r4, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 152d24 <__cxa_atexit@plt+0x147018> │ │ │ │ @@ -334854,16 +334854,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, r8, r3, sl │ │ │ │ - smlabteq r5, r4, r3, sl │ │ │ │ + smlabbeq r5, r8, r3, sl │ │ │ │ + smlatbeq r5, r4, r3, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -334891,15 +334891,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r5, r6, r0, lsr #15 │ │ │ │ + rscseq r5, r6, r0, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 152e1c <__cxa_atexit@plt+0x147110> │ │ │ │ ldr r3, [pc, #64] @ 152e24 <__cxa_atexit@plt+0x147118> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -334916,17 +334916,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq sl, [r5, -ip] │ │ │ │ + ldrdeq sl, [r5, -ip] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r5, r6, r4, lsr r7 │ │ │ │ + rscseq r5, r6, r4, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 152e50 <__cxa_atexit@plt+0x147144> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -334955,16 +334955,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsl r1 │ │ │ │ - smlalseq r5, r6, ip, r6 │ │ │ │ + strdeq sl, [r5, -r0] │ │ │ │ + rscseq r5, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 152f20 <__cxa_atexit@plt+0x147214> │ │ │ │ ldr r2, [pc, #64] @ 152f2c <__cxa_atexit@plt+0x147220> │ │ │ │ @@ -334981,18 +334981,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mrseq sl, (UNDEF: 5) │ │ │ │ + smlatteq r5, r0, pc, r9 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r5, r6, ip, lsr #12 │ │ │ │ + rscseq r5, r6, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 152f58 <__cxa_atexit@plt+0x14724c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -335022,15 +335022,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror #30 │ │ │ │ + tsteq r5, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -335060,15 +335060,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, ip, lr, r9 │ │ │ │ + smlatbeq r5, ip, lr, r9 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1530f0 <__cxa_atexit@plt+0x1473e4> │ │ │ │ @@ -335103,15 +335103,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r9, [r5, -r8] │ │ │ │ + @ instruction: 0x01059fb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153160 <__cxa_atexit@plt+0x147454> │ │ │ │ @@ -335125,15 +335125,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, asr pc │ │ │ │ + tsteq r5, r8, lsr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 153230 <__cxa_atexit@plt+0x147524> │ │ │ │ @@ -335184,16 +335184,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01059e98 │ │ │ │ - @ instruction: 0x01059ebc │ │ │ │ + tsteq r5, r8, ror lr │ │ │ │ + @ instruction: 0x01059e9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1532ec <__cxa_atexit@plt+0x1475e0> │ │ │ │ @@ -335224,16 +335224,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r5, r0, sp, r9 │ │ │ │ - strdeq r9, [r5, -ip] │ │ │ │ + smlabteq r5, r0, sp, r9 │ │ │ │ + ldrdeq r9, [r5, -ip] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335261,15 +335261,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrsbteq r5, [r6], #12 │ │ │ │ + ldrhteq r5, [r6], #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1533c4 <__cxa_atexit@plt+0x1476b8> │ │ │ │ ldr r3, [pc, #32] @ 1533cc <__cxa_atexit@plt+0x1476c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335278,15 +335278,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 14d7e0 <__cxa_atexit@plt+0x141ad4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - tsteq r5, r4, lsr fp │ │ │ │ + tsteq r5, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1533f4 <__cxa_atexit@plt+0x1476e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -335307,15 +335307,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01059b90 │ │ │ │ + tsteq r5, r0, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1534a0 <__cxa_atexit@plt+0x147794> │ │ │ │ ldr r2, [pc, #68] @ 1534a8 <__cxa_atexit@plt+0x14779c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -335332,15 +335332,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, r8, sl, r9 │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -335381,15 +335381,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlabbeq r5, r0, fp, r9 │ │ │ │ + tsteq r5, r0, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1535b8 <__cxa_atexit@plt+0x1478ac> │ │ │ │ @@ -335403,15 +335403,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsl #22 │ │ │ │ + smlatteq r5, r0, sl, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 153688 <__cxa_atexit@plt+0x14797c> │ │ │ │ @@ -335462,16 +335462,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r5, r0, asr #20 │ │ │ │ - tsteq r5, r4, ror #20 │ │ │ │ + tsteq r5, r0, lsr #20 │ │ │ │ + tsteq r5, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 153744 <__cxa_atexit@plt+0x147a38> │ │ │ │ @@ -335502,16 +335502,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, r8, r9, r9 │ │ │ │ - smlatbeq r5, r4, r9, r9 │ │ │ │ + tsteq r5, r8, ror #18 │ │ │ │ + smlabbeq r5, r4, r9, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335551,16 +335551,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f85644 <__cxa_atexit@plt+0xf79938> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r5, -r0] │ │ │ │ - rscseq r4, r6, r8, asr #26 │ │ │ │ + ldrdeq r9, [r5, -r0] │ │ │ │ + rscseq r4, r6, r8, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 153ac0 <__cxa_atexit@plt+0x147db4> │ │ │ │ @@ -335766,41 +335766,41 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ b 153af8 <__cxa_atexit@plt+0x147dec> │ │ │ │ @ instruction: 0xffffe5ac │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xffffe70c │ │ │ │ - tsteq r5, ip, asr #12 │ │ │ │ + tsteq r5, ip, lsr #12 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffee60 │ │ │ │ @ instruction: 0xfffff388 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xffffd538 │ │ │ │ @ instruction: 0xffffde88 │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ + strdeq r9, [r5, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffd510 │ │ │ │ - rscseq r4, r6, r8, lsr sl │ │ │ │ - rscseq r4, r6, r0, asr #21 │ │ │ │ + rscseq r4, r6, r8, lsl sl │ │ │ │ + rscseq r4, r6, r0, lsr #21 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ - ldrdeq r9, [r5, -ip] │ │ │ │ - tsteq r5, r8, asr r6 │ │ │ │ + @ instruction: 0x010596bc │ │ │ │ + tsteq r5, r8, lsr r6 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0x010595bc │ │ │ │ - rscseq r4, r6, r8, ror r9 │ │ │ │ + @ instruction: 0x0105959c │ │ │ │ + rscseq r4, r6, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335842,20 +335842,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 153ca0 <__cxa_atexit@plt+0x147f94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - rscseq r4, r6, r0, asr #17 │ │ │ │ + rscseq r4, r6, r0, lsr #17 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xffffd364 │ │ │ │ @ instruction: 0xffffdcd8 │ │ │ │ - tsteq r5, r8, ror #6 │ │ │ │ - ldrhteq r4, [r6], #116 @ 0x74 │ │ │ │ + tsteq r5, r8, asr #6 │ │ │ │ + smlalseq r4, r6, r4, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335881,17 +335881,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ - @ instruction: 0x010592b8 │ │ │ │ + @ instruction: 0x01059298 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r4, r6, r0, lsr #16 │ │ │ │ + rscseq r4, r6, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335925,17 +335925,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff050 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ - tsteq r5, ip, lsl #4 │ │ │ │ + smlatteq r5, ip, r1, r9 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r4, r6, r0, ror r7 │ │ │ │ + rscseq r4, r6, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -335969,17 +335969,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe9d8 │ │ │ │ @ instruction: 0xffffeef0 │ │ │ │ @ instruction: 0xffffeab4 │ │ │ │ - tsteq r5, ip, asr r1 │ │ │ │ + tsteq r5, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r4, r6, r4, lsl #9 │ │ │ │ + rscseq r4, r6, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336004,18 +336004,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 153f30 <__cxa_atexit@plt+0x148224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe784 │ │ │ │ - smlatteq r5, r8, r0, r9 │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ + smlabteq r5, r8, r0, r9 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r4, r6, r0, lsr r6 │ │ │ │ + rscseq r4, r6, r0, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336049,15 +336049,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffdf7c │ │ │ │ @ instruction: 0xffffe5a0 │ │ │ │ @ instruction: 0xffffe0cc │ │ │ │ - tsteq r5, ip, lsl r0 │ │ │ │ + strdeq r8, [r5, -ip] │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15403c <__cxa_atexit@plt+0x148330> │ │ │ │ @@ -336076,15 +336076,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r8, lr, r8 │ │ │ │ + smlabteq r5, r8, lr, r8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 154074 <__cxa_atexit@plt+0x148368> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -336109,17 +336109,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1540d0 <__cxa_atexit@plt+0x1483c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr #30 │ │ │ │ + tsteq r5, r8, lsl #30 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - smlalseq r4, r6, r0, r4 │ │ │ │ + rscseq r4, r6, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15412c <__cxa_atexit@plt+0x148420> │ │ │ │ ldr r2, [pc, #64] @ 154138 <__cxa_atexit@plt+0x14842c> │ │ │ │ @@ -336136,18 +336136,18 @@ │ │ │ │ b 151d28 <__cxa_atexit@plt+0x14601c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r5, -r4] │ │ │ │ + ldrdeq r8, [r5, -r4] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r4, r6, r0, lsr #8 │ │ │ │ + rscseq r4, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 154164 <__cxa_atexit@plt+0x148458> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 151d28 <__cxa_atexit@plt+0x14601c> │ │ │ │ @@ -336167,16 +336167,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr sp │ │ │ │ - rscseq r4, r6, ip, ror #2 │ │ │ │ + tsteq r5, r4, lsr sp │ │ │ │ + rscseq r4, r6, ip, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 154220 <__cxa_atexit@plt+0x148514> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -336197,24 +336197,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r4, [r6], #12 │ │ │ │ + ldrsbteq r4, [r6], #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrsbteq r4, [r6], #4 │ │ │ │ + ldrhteq r4, [r6], #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336235,15 +336235,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlalseq r4, r6, ip, r2 │ │ │ │ + rscseq r4, r6, ip, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -336270,16 +336270,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 154350 <__cxa_atexit@plt+0x148644> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - rscseq r4, r6, r8, asr r2 │ │ │ │ - rscseq r4, r6, r0, lsl r2 │ │ │ │ + rscseq r4, r6, r8, lsr r2 │ │ │ │ + ldrshteq r4, [r6], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1543c4 <__cxa_atexit@plt+0x1486b8> │ │ │ │ ldr r3, [pc, #88] @ 1543cc <__cxa_atexit@plt+0x1486c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336302,18 +336302,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ + tsteq r5, ip, asr #22 │ │ │ │ muleq r0, r0, r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r4, r6, r8, lsl #3 │ │ │ │ + rscseq r4, r6, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 15441c <__cxa_atexit@plt+0x148710> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -336323,15 +336323,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r6, r0, asr #2 │ │ │ │ + rscseq r4, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 154444 <__cxa_atexit@plt+0x148738> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -336360,30 +336360,30 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl fp │ │ │ │ + strdeq r8, [r5, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1544e8 <__cxa_atexit@plt+0x1487dc> │ │ │ │ ldr r2, [pc, #24] @ 1544f0 <__cxa_atexit@plt+0x1487e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ebe2a4 <__cxa_atexit@plt+0xeb2598> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl sl │ │ │ │ - rscseq r4, r6, ip, asr #32 │ │ │ │ + strdeq r8, [r5, -r4] │ │ │ │ + rscseq r4, r6, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154580 <__cxa_atexit@plt+0x148874> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -336425,17 +336425,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1545c4 <__cxa_atexit@plt+0x1488b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r5, r0, r9, r8 │ │ │ │ + smlatbeq r5, r0, r9, r8 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - smlalseq r3, r6, r0, pc @ │ │ │ │ + rscseq r3, r6, r0, ror pc │ │ │ │ @ instruction: 0xffffc368 │ │ │ │ @ instruction: 0xffffc5d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1545fc <__cxa_atexit@plt+0x1488f0> │ │ │ │ @@ -336443,16 +336443,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ebe55c <__cxa_atexit@plt+0xeb2850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl #18 │ │ │ │ - rscseq r3, r6, r8, lsr pc │ │ │ │ + smlatteq r5, r0, r8, r8 │ │ │ │ + rscseq r3, r6, r8, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154694 <__cxa_atexit@plt+0x148988> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -336494,17 +336494,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1546d8 <__cxa_atexit@plt+0x1489cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, ip, r8, r8 │ │ │ │ + smlabbeq r5, ip, r8, r8 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rscseq r3, r6, ip, ror lr │ │ │ │ + rscseq r3, r6, ip, asr lr │ │ │ │ @ instruction: 0xffffc254 │ │ │ │ @ instruction: 0xffffc4bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154710 <__cxa_atexit@plt+0x148a04> │ │ │ │ @@ -336512,16 +336512,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ebe314 <__cxa_atexit@plt+0xeb2608> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, ip, r7, r8 │ │ │ │ - rscseq r3, r6, r4, lsr #28 │ │ │ │ + smlabteq r5, ip, r7, r8 │ │ │ │ + rscseq r3, r6, r4, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1547a8 <__cxa_atexit@plt+0x148a9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -336563,17 +336563,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1547ec <__cxa_atexit@plt+0x148ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01058798 │ │ │ │ + tsteq r5, r8, ror r7 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rscseq r3, r6, r8, ror #26 │ │ │ │ + rscseq r3, r6, r8, asr #26 │ │ │ │ @ instruction: 0xffffc140 │ │ │ │ @ instruction: 0xffffc3a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154874 <__cxa_atexit@plt+0x148b68> │ │ │ │ @@ -336606,17 +336606,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r8, [r5, -r8] │ │ │ │ + @ instruction: 0x010586b8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r5, r8, ror r7 │ │ │ │ + tsteq r5, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1548dc <__cxa_atexit@plt+0x148bd0> │ │ │ │ @@ -336628,15 +336628,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsl #14 │ │ │ │ + smlatteq r5, r4, r6, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154944 <__cxa_atexit@plt+0x148c38> │ │ │ │ ldr r2, [pc, #68] @ 15494c <__cxa_atexit@plt+0x148c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -336653,23 +336653,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r4, r5, r8 │ │ │ │ + smlabteq r5, r4, r5, r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - ldrhteq r3, [r6], #152 @ 0x98 │ │ │ │ + smlalseq r3, r6, r8, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1549d4 <__cxa_atexit@plt+0x148cc8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -336690,24 +336690,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r6, r8, asr #18 │ │ │ │ + rscseq r3, r6, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r3, r6, r4, lsr #18 │ │ │ │ + rscseq r3, r6, r4, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154a84 <__cxa_atexit@plt+0x148d78> │ │ │ │ @@ -336738,18 +336738,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 154a94 <__cxa_atexit@plt+0x148d88> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, ip, r4, r8 │ │ │ │ + smlabbeq r5, ip, r4, r8 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq r3, r6, ip, ror r8 │ │ │ │ + rscseq r3, r6, ip, asr r8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 154b1c <__cxa_atexit@plt+0x148e10> │ │ │ │ @@ -336776,17 +336776,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 154b2c <__cxa_atexit@plt+0x148e20> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl #8 │ │ │ │ + smlatteq r5, r8, r3, r8 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r3, r6, r4, ror #15 │ │ │ │ + rscseq r3, r6, r4, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -336804,15 +336804,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrhteq r3, [r6], #152 @ 0x98 │ │ │ │ + smlalseq r3, r6, r8, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #96 @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -336863,17 +336863,17 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - tsteq r5, ip, ror #6 │ │ │ │ - rscseq r3, r6, r8, lsr #18 │ │ │ │ - ldrshteq r3, [r6], #128 @ 0x80 │ │ │ │ + tsteq r5, ip, asr #6 │ │ │ │ + rscseq r3, r6, r8, lsl #18 │ │ │ │ + ldrsbteq r3, [r6], #128 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 154d50 <__cxa_atexit@plt+0x149044> │ │ │ │ ldr r7, [pc, #212] @ 154d94 <__cxa_atexit@plt+0x149088> │ │ │ │ @@ -336931,18 +336931,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ - rscseq r3, r6, ip, lsl r8 │ │ │ │ - rscseq r3, r6, ip, asr #16 │ │ │ │ - smlabbeq r5, r4, r2, r8 │ │ │ │ - tsteq r5, r8, lsr r2 │ │ │ │ + ldrshteq r3, [r6], #124 @ 0x7c │ │ │ │ + rscseq r3, r6, ip, lsr #16 │ │ │ │ + tsteq r5, r4, ror #4 │ │ │ │ + tsteq r5, r8, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 154dfc <__cxa_atexit@plt+0x1490f0> │ │ │ │ @@ -336956,17 +336956,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r8, [r5, -r4] │ │ │ │ - smlabbeq r5, r8, r1, r8 │ │ │ │ - rscseq r3, r6, r4, lsl #15 │ │ │ │ + @ instruction: 0x010581b4 │ │ │ │ + tsteq r5, r8, ror #2 │ │ │ │ + rscseq r3, r6, r4, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 154ef4 <__cxa_atexit@plt+0x1491e8> │ │ │ │ ldr r7, [pc, #236] @ 154f20 <__cxa_atexit@plt+0x149214> │ │ │ │ @@ -337027,24 +337027,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 154f24 <__cxa_atexit@plt+0x149218> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r3, r6, r4, lsl #13 │ │ │ │ - ldrhteq r3, [r6], #96 @ 0x60 │ │ │ │ + rscseq r3, r6, r4, ror #12 │ │ │ │ + smlalseq r3, r6, r0, r6 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - smlatteq r5, r8, r0, r8 │ │ │ │ + smlabteq r5, r8, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 154f6c <__cxa_atexit@plt+0x149260> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -337065,16 +337065,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, lsl r0 │ │ │ │ - rscseq r3, r6, r4, asr #11 │ │ │ │ + strdeq r7, [r5, -r8] │ │ │ │ + rscseq r3, r6, r4, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 155010 <__cxa_atexit@plt+0x149304> │ │ │ │ ldr r7, [pc, #60] @ 155020 <__cxa_atexit@plt+0x149314> │ │ │ │ @@ -337092,16 +337092,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 155028 <__cxa_atexit@plt+0x14931c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlalseq r3, r6, ip, r5 │ │ │ │ - rscseq r3, r6, ip, asr r5 │ │ │ │ + rscseq r3, r6, ip, ror r5 │ │ │ │ + rscseq r3, r6, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15504c <__cxa_atexit@plt+0x149340> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 153828 <__cxa_atexit@plt+0x147b1c> │ │ │ │ @@ -337130,16 +337130,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsl pc │ │ │ │ - rscseq r3, r6, r0, lsl #10 │ │ │ │ + strdeq r7, [r5, -r4] │ │ │ │ + rscseq r3, r6, r0, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15511c <__cxa_atexit@plt+0x149410> │ │ │ │ ldr r3, [pc, #64] @ 155124 <__cxa_atexit@plt+0x149418> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -337156,17 +337156,17 @@ │ │ │ │ b 1553d8 <__cxa_atexit@plt+0x1496cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r7, [r5, -ip] │ │ │ │ + ldrdeq r7, [r5, -ip] │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlalseq r3, r6, r4, r4 │ │ │ │ + rscseq r3, r6, r4, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 155150 <__cxa_atexit@plt+0x149444> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1553d8 <__cxa_atexit@plt+0x1496cc> │ │ │ │ @@ -337195,16 +337195,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsl lr │ │ │ │ - ldrshteq r3, [r6], #60 @ 0x3c │ │ │ │ + strdeq r7, [r5, -r0] │ │ │ │ + ldrsbteq r3, [r6], #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 155248 <__cxa_atexit@plt+0x14953c> │ │ │ │ ldr r2, [pc, #124] @ 155264 <__cxa_atexit@plt+0x149558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -337235,21 +337235,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 155270 <__cxa_atexit@plt+0x149564> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #26 │ │ │ │ + smlatteq r5, r4, ip, r7 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smlalseq r3, r6, r0, r3 │ │ │ │ + rscseq r3, r6, r0, ror r3 │ │ │ │ andeq r1, r0, r4, lsl #3 │ │ │ │ - rscseq r3, r6, ip, lsr #3 │ │ │ │ - rscseq r3, r6, r8, asr #6 │ │ │ │ + rscseq r3, r6, ip, lsl #3 │ │ │ │ + rscseq r3, r6, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 1552d0 <__cxa_atexit@plt+0x1495c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-8 │ │ │ │ @@ -337264,16 +337264,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1552dc <__cxa_atexit@plt+0x1495d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r1, r0, r0, lsl #2 │ │ │ │ - rscseq r3, r6, r8, lsr #2 │ │ │ │ - rscseq r3, r6, r4, lsr #6 │ │ │ │ + rscseq r3, r6, r8, lsl #2 │ │ │ │ + rscseq r3, r6, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -337295,15 +337295,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r5, -ip] │ │ │ │ + @ instruction: 0x01057bbc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -337387,22 +337387,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r6, r0, lsr r1 │ │ │ │ - strdeq r7, [r5, -r4] │ │ │ │ - tsteq r5, r4, asr #22 │ │ │ │ + rscseq r3, r6, r0, lsl r1 │ │ │ │ + ldrdeq r7, [r5, -r4] │ │ │ │ + tsteq r5, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r5, ip, ror #22 │ │ │ │ - rscseq r3, r6, r4, ror #1 │ │ │ │ + tsteq r5, ip, asr #22 │ │ │ │ + rscseq r3, r6, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337436,17 +337436,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - tsteq r5, r0, ror sl │ │ │ │ + tsteq r5, r0, asr sl │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r3, r6, r4, lsr r0 │ │ │ │ + rscseq r3, r6, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15561c <__cxa_atexit@plt+0x149910> │ │ │ │ ldr r1, [pc, #132] @ 155638 <__cxa_atexit@plt+0x14992c> │ │ │ │ @@ -337481,20 +337481,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 155644 <__cxa_atexit@plt+0x149938> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - tsteq r5, r8, lsr #18 │ │ │ │ + tsteq r5, r8, lsl #18 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrhteq r2, [r6], #252 @ 0xfc │ │ │ │ + smlalseq r2, r6, ip, pc @ │ │ │ │ @ instruction: 0x00000db4 │ │ │ │ - ldrsbteq r2, [r6], #216 @ 0xd8 │ │ │ │ - rscseq r2, r6, r4, ror pc │ │ │ │ + ldrhteq r2, [r6], #216 @ 0xd8 │ │ │ │ + rscseq r2, r6, r4, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1556a8 <__cxa_atexit@plt+0x14999c> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -337510,16 +337510,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1556b4 <__cxa_atexit@plt+0x1499a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsr #26 │ │ │ │ - rscseq r2, r6, r0, asr sp │ │ │ │ - rscseq r2, r6, ip, asr #30 │ │ │ │ + rscseq r2, r6, r0, lsr sp │ │ │ │ + rscseq r2, r6, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1556d8 <__cxa_atexit@plt+0x1499cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -337540,16 +337540,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, ip, r8, r7 │ │ │ │ - smlalseq r2, r6, r8, lr │ │ │ │ + smlabbeq r5, ip, r8, r7 │ │ │ │ + rscseq r2, r6, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1557b0 <__cxa_atexit@plt+0x149aa4> │ │ │ │ ldr r2, [pc, #128] @ 1557cc <__cxa_atexit@plt+0x149ac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -337581,21 +337581,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1557d8 <__cxa_atexit@plt+0x149acc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, r0, r7, r7 │ │ │ │ + smlabbeq r5, r0, r7, r7 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r2, r6, r8, lsr #28 │ │ │ │ + rscseq r2, r6, r8, lsl #28 │ │ │ │ andeq r0, r0, r4, lsr #24 │ │ │ │ - rscseq r2, r6, r8, asr #24 │ │ │ │ - rscseq r2, r6, r0, ror #27 │ │ │ │ + rscseq r2, r6, r8, lsr #24 │ │ │ │ + rscseq r2, r6, r0, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 15583c <__cxa_atexit@plt+0x149b30> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -337611,16 +337611,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 155848 <__cxa_atexit@plt+0x149b3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ muleq r0, r8, fp │ │ │ │ - ldrhteq r2, [r6], #188 @ 0xbc │ │ │ │ - ldrhteq r2, [r6], #216 @ 0xd8 │ │ │ │ + smlalseq r2, r6, ip, fp │ │ │ │ + smlalseq r2, r6, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -337642,15 +337642,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, ror r6 │ │ │ │ + tsteq r5, r0, asr r6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -337680,15 +337680,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r5, -ip] │ │ │ │ + @ instruction: 0x010575bc │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1559e0 <__cxa_atexit@plt+0x149cd4> │ │ │ │ @@ -337723,15 +337723,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - smlatteq r5, r8, r6, r7 │ │ │ │ + smlabteq r5, r8, r6, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 155a50 <__cxa_atexit@plt+0x149d44> │ │ │ │ @@ -337745,15 +337745,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, ror #12 │ │ │ │ + tsteq r5, r8, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 155b20 <__cxa_atexit@plt+0x149e14> │ │ │ │ @@ -337804,16 +337804,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - smlatbeq r5, r8, r5, r7 │ │ │ │ - smlabteq r5, ip, r5, r7 │ │ │ │ + smlabbeq r5, r8, r5, r7 │ │ │ │ + smlatbeq r5, ip, r5, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 155bdc <__cxa_atexit@plt+0x149ed0> │ │ │ │ @@ -337844,16 +337844,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r5, -r0] │ │ │ │ - tsteq r5, ip, lsl #10 │ │ │ │ + ldrdeq r7, [r5, -r0] │ │ │ │ + smlatteq r5, ip, r4, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -337881,15 +337881,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r2, r6, r8, asr #18 │ │ │ │ + rscseq r2, r6, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 155d3c <__cxa_atexit@plt+0x14a030> │ │ │ │ ldr r3, [pc, #220] @ 155d78 <__cxa_atexit@plt+0x14a06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -337944,22 +337944,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr r2 │ │ │ │ + tsteq r5, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl r8 │ │ │ │ andeq r0, r0, ip, ror #20 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ - smlalseq r2, r6, r8, r8 │ │ │ │ - @ instruction: 0x01057294 │ │ │ │ - tsteq r5, r8, asr #4 │ │ │ │ + rscseq r2, r6, r8, ror r8 │ │ │ │ + tsteq r5, r4, ror r2 │ │ │ │ + tsteq r5, r8, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 155de0 <__cxa_atexit@plt+0x14a0d4> │ │ │ │ @@ -337973,17 +337973,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r5, -r0] │ │ │ │ - smlatbeq r5, r4, r1, r7 │ │ │ │ - rscseq r2, r6, r4, lsr #15 │ │ │ │ + ldrdeq r7, [r5, -r0] │ │ │ │ + smlabbeq r5, r4, r1, r7 │ │ │ │ + rscseq r2, r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 155ed0 <__cxa_atexit@plt+0x14a1c4> │ │ │ │ ldr r2, [pc, #228] @ 155ef8 <__cxa_atexit@plt+0x14a1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -338040,19 +338040,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 155f00 <__cxa_atexit@plt+0x14a1f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r5, -r8] │ │ │ │ + strheq r7, [r5, -r8] │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r2, r6, ip, lsr #13 │ │ │ │ + rscseq r2, r6, ip, lsl #13 │ │ │ │ @ instruction: 0xffffe518 │ │ │ │ - tsteq r5, r8, ror #2 │ │ │ │ + tsteq r5, r8, asr #2 │ │ │ │ @ instruction: 0xffffecd4 │ │ │ │ @ instruction: 0xffffe680 │ │ │ │ @ instruction: 0xffffe788 │ │ │ │ @ instruction: 0xffffe890 │ │ │ │ @ instruction: 0xffffe940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -338079,15 +338079,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01056f9c │ │ │ │ + tsteq r5, ip, ror pc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -338117,15 +338117,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl #30 │ │ │ │ + smlatteq r5, r8, lr, r6 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1560b4 <__cxa_atexit@plt+0x14a3a8> │ │ │ │ @@ -338160,15 +338160,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r5, r4, lsl r0 │ │ │ │ + strdeq r6, [r5, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 156124 <__cxa_atexit@plt+0x14a418> │ │ │ │ @@ -338182,15 +338182,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01056f94 │ │ │ │ + tsteq r5, r4, ror pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1561f4 <__cxa_atexit@plt+0x14a4e8> │ │ │ │ @@ -338241,16 +338241,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r6, [r5, -r4] │ │ │ │ - strdeq r6, [r5, -r8] │ │ │ │ + @ instruction: 0x01056eb4 │ │ │ │ + ldrdeq r6, [r5, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1562b0 <__cxa_atexit@plt+0x14a5a4> │ │ │ │ @@ -338281,16 +338281,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl lr │ │ │ │ - tsteq r5, r8, lsr lr │ │ │ │ + strdeq r6, [r5, -ip] │ │ │ │ + tsteq r5, r8, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338318,15 +338318,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r2, r6, r0, ror r2 │ │ │ │ + rscseq r2, r6, r0, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 156388 <__cxa_atexit@plt+0x14a67c> │ │ │ │ ldr r2, [pc, #36] @ 156398 <__cxa_atexit@plt+0x14a68c> │ │ │ │ @@ -338337,17 +338337,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1563a0 <__cxa_atexit@plt+0x14a694> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r6, r0, rrx │ │ │ │ - rscseq r2, r6, ip, asr r2 │ │ │ │ - rscseq r2, r6, r0, lsr #4 │ │ │ │ + rscseq r2, r6, r0, asr #32 │ │ │ │ + rscseq r2, r6, ip, lsr r2 │ │ │ │ + rscseq r2, r6, r0, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1563dc <__cxa_atexit@plt+0x14a6d0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #44] @ 1563f4 <__cxa_atexit@plt+0x14a6e8> │ │ │ │ @@ -338359,17 +338359,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1563f0 <__cxa_atexit@plt+0x14a6e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ed3984 <__cxa_atexit@plt+0xec7c78> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlatbeq r5, r0, fp, r6 │ │ │ │ - ldrshteq r1, [r6], #236 @ 0xec │ │ │ │ - rscseq r2, r6, r8, asr #3 │ │ │ │ + smlabbeq r5, r0, fp, r6 │ │ │ │ + ldrsbteq r1, [r6], #236 @ 0xec │ │ │ │ + rscseq r2, r6, r8, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -338415,15 +338415,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ @ instruction: 0xfffff2b0 │ │ │ │ - tsteq r5, r8, lsl fp │ │ │ │ + strdeq r6, [r5, -r8] │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -338444,15 +338444,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r5, r8, r9, r6 │ │ │ │ + smlabteq r5, r8, r9, r6 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 156574 <__cxa_atexit@plt+0x14a868> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -338477,17 +338477,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1565d0 <__cxa_atexit@plt+0x14a8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r8, lsr #20 │ │ │ │ + tsteq r5, r8, lsl #20 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrshteq r1, [r6], #240 @ 0xf0 │ │ │ │ + ldrsbteq r1, [r6], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15662c <__cxa_atexit@plt+0x14a920> │ │ │ │ ldr r2, [pc, #64] @ 156638 <__cxa_atexit@plt+0x14a92c> │ │ │ │ @@ -338504,18 +338504,18 @@ │ │ │ │ b 1553d8 <__cxa_atexit@plt+0x1496cc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r5, -r4] │ │ │ │ + ldrdeq r6, [r5, -r4] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, r6, r0, lsl #31 │ │ │ │ + rscseq r1, r6, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 156664 <__cxa_atexit@plt+0x14a958> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1553d8 <__cxa_atexit@plt+0x1496cc> │ │ │ │ @@ -338535,16 +338535,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr r8 │ │ │ │ - rscseq r1, r6, ip, ror #24 │ │ │ │ + tsteq r5, r4, lsr r8 │ │ │ │ + rscseq r1, r6, ip, asr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 156720 <__cxa_atexit@plt+0x14aa14> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -338565,24 +338565,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r1, [r6], #188 @ 0xbc │ │ │ │ + ldrsbteq r1, [r6], #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrsbteq r1, [r6], #180 @ 0xb4 │ │ │ │ + ldrhteq r1, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -338603,15 +338603,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrshteq r1, [r6], #220 @ 0xdc │ │ │ │ + ldrsbteq r1, [r6], #220 @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -338638,16 +338638,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 156850 <__cxa_atexit@plt+0x14ab44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldrhteq r1, [r6], #216 @ 0xd8 │ │ │ │ smlalseq r1, r6, r8, sp │ │ │ │ + rscseq r1, r6, r8, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 156908 <__cxa_atexit@plt+0x14abfc> │ │ │ │ ldr r7, [pc, #212] @ 15694c <__cxa_atexit@plt+0x14ac40> │ │ │ │ @@ -338705,18 +338705,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rscseq r1, r6, r4, asr #25 │ │ │ │ - rscseq r1, r6, ip, ror #25 │ │ │ │ - smlabteq r5, ip, r6, r6 │ │ │ │ - smlabbeq r5, r0, r6, r6 │ │ │ │ + rscseq r1, r6, r4, lsr #25 │ │ │ │ + rscseq r1, r6, ip, asr #25 │ │ │ │ + smlatbeq r5, ip, r6, r6 │ │ │ │ + tsteq r5, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1569b4 <__cxa_atexit@plt+0x14aca8> │ │ │ │ @@ -338730,17 +338730,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl r6 │ │ │ │ - ldrdeq r6, [r5, -r0] │ │ │ │ - rscseq r1, r6, ip, lsl ip │ │ │ │ + strdeq r6, [r5, -ip] │ │ │ │ + @ instruction: 0x010565b0 │ │ │ │ + ldrshteq r1, [r6], #188 @ 0xbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 156a44 <__cxa_atexit@plt+0x14ad38> │ │ │ │ ldr r2, [pc, #124] @ 156a68 <__cxa_atexit@plt+0x14ad5c> │ │ │ │ @@ -338774,19 +338774,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 156a70 <__cxa_atexit@plt+0x14ad64> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, r6, ip, lsl #23 │ │ │ │ - ldrhteq r1, [r6], #184 @ 0xb8 │ │ │ │ + rscseq r1, r6, ip, ror #22 │ │ │ │ + smlalseq r1, r6, r8, fp │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - ldrhteq r1, [r6], #148 @ 0x94 │ │ │ │ - rscseq r1, r6, r8, ror #22 │ │ │ │ + smlalseq r1, r6, r4, r9 │ │ │ │ + rscseq r1, r6, r8, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 156ad8 <__cxa_atexit@plt+0x14adcc> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -338802,16 +338802,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 156ae4 <__cxa_atexit@plt+0x14add8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff8fc │ │ │ │ - rscseq r1, r6, r0, lsr #18 │ │ │ │ - rscseq r1, r6, ip, lsl fp │ │ │ │ + rscseq r1, r6, r0, lsl #18 │ │ │ │ + ldrshteq r1, [r6], #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 156b08 <__cxa_atexit@plt+0x14adfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -338832,16 +338832,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, ror r4 │ │ │ │ - rscseq r1, r6, r8, lsl #21 │ │ │ │ + tsteq r5, ip, asr r4 │ │ │ │ + rscseq r1, r6, r8, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 156be4 <__cxa_atexit@plt+0x14aed8> │ │ │ │ @@ -338879,19 +338879,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 156c14 <__cxa_atexit@plt+0x14af08> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r1, r6, r8, ror #19 │ │ │ │ - rscseq r1, r6, ip, lsl sl │ │ │ │ + rscseq r1, r6, r8, asr #19 │ │ │ │ + ldrshteq r1, [r6], #156 @ 0x9c │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - rscseq r1, r6, r0, lsl r8 │ │ │ │ - rscseq r1, r6, r4, asr #19 │ │ │ │ + ldrshteq r1, [r6], #112 @ 0x70 │ │ │ │ + rscseq r1, r6, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 156c78 <__cxa_atexit@plt+0x14af6c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3], #-8 │ │ │ │ @@ -338906,16 +338906,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 156c84 <__cxa_atexit@plt+0x14af78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - rscseq r1, r6, r0, lsl #15 │ │ │ │ - rscseq r1, r6, ip, ror r9 │ │ │ │ + rscseq r1, r6, r0, ror #14 │ │ │ │ + rscseq r1, r6, ip, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 156ca8 <__cxa_atexit@plt+0x14af9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -338936,28 +338936,28 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r6, [r5, -ip] │ │ │ │ + @ instruction: 0x010562bc │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 156d1c <__cxa_atexit@plt+0x14b010> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 156f30 <__cxa_atexit@plt+0x14b224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 156d2c <__cxa_atexit@plt+0x14b020> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r1, [r6], #128 @ 0x80 │ │ │ │ + ldrsbteq r1, [r6], #128 @ 0x80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -339004,15 +339004,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 156e08 <__cxa_atexit@plt+0x14b0fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r1, r6, ip, lsl r8 │ │ │ │ + ldrshteq r1, [r6], #124 @ 0x7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -339038,15 +339038,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 156e90 <__cxa_atexit@plt+0x14b184> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlalseq r1, r6, r0, r7 │ │ │ │ + rscseq r1, r6, r0, ror r7 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 156ec0 <__cxa_atexit@plt+0x14b1b4> │ │ │ │ @@ -339056,15 +339056,15 @@ │ │ │ │ b 156f30 <__cxa_atexit@plt+0x14b224> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 156ed8 <__cxa_atexit@plt+0x14b1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r4, asr #14 │ │ │ │ + rscseq r1, r6, r4, lsr #14 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -339077,15 +339077,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 156f30 <__cxa_atexit@plt+0x14b224> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 156f2c <__cxa_atexit@plt+0x14b220> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r1, [r6], #96 @ 0x60 │ │ │ │ + ldrsbteq r1, [r6], #96 @ 0x60 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r9, [pc, #352] @ 1570a0 <__cxa_atexit@plt+0x14b394> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #348] @ 1570a4 <__cxa_atexit@plt+0x14b398> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -339174,17 +339174,17 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r6, [r5, -r8] │ │ │ │ + strheq r6, [r5, -r8] │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - swpeq r6, r0, [r5] │ │ │ │ + tsteq r5, r0, ror r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157124 <__cxa_atexit@plt+0x14b418> │ │ │ │ @@ -339210,15 +339210,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 157144 <__cxa_atexit@plt+0x14b438> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - smlabteq r5, r0, pc, r5 @ │ │ │ │ + smlatbeq r5, r0, pc, r5 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 15718c <__cxa_atexit@plt+0x14b480> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -339260,15 +339260,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 15720c <__cxa_atexit@plt+0x14b500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r5, [r5, -r4] │ │ │ │ + @ instruction: 0x01055eb4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 157268 <__cxa_atexit@plt+0x14b55c> │ │ │ │ @@ -339287,15 +339287,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01055cbc │ │ │ │ + @ instruction: 0x01055c9c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1572a0 <__cxa_atexit@plt+0x14b594> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -339320,17 +339320,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1572fc <__cxa_atexit@plt+0x14b5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r5, [r5, -ip] │ │ │ │ + ldrdeq r5, [r5, -ip] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r1, r6, r0, lsr r2 │ │ │ │ + rscseq r1, r6, r0, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15737c <__cxa_atexit@plt+0x14b670> │ │ │ │ @@ -339358,15 +339358,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r1, r6, r4, lsr #3 │ │ │ │ + rscseq r1, r6, r4, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1573bc <__cxa_atexit@plt+0x14b6b0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -339399,15 +339399,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 157434 <__cxa_atexit@plt+0x14b728> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r1, r6, ip, ror #3 │ │ │ │ + rscseq r1, r6, ip, asr #3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -339419,16 +339419,16 @@ │ │ │ │ b 156f30 <__cxa_atexit@plt+0x14b224> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 157484 <__cxa_atexit@plt+0x14b778> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, r6, r8, r1 │ │ │ │ - rscseq r1, r6, r8, lsr #1 │ │ │ │ + rscseq r1, r6, r8, ror r1 │ │ │ │ + rscseq r1, r6, r8, lsl #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 157568 <__cxa_atexit@plt+0x14b85c> │ │ │ │ ldr r3, [pc, #220] @ 157588 <__cxa_atexit@plt+0x14b87c> │ │ │ │ @@ -339485,18 +339485,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlatbeq r5, ip, fp, r5 │ │ │ │ + smlabbeq r5, ip, fp, r5 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlalseq r0, r6, ip, pc @ │ │ │ │ + rscseq r0, r6, ip, ror pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15762c <__cxa_atexit@plt+0x14b920> │ │ │ │ @@ -339529,15 +339529,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - smlabteq r5, r8, sl, r5 │ │ │ │ + smlatbeq r5, r8, sl, r5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1576b4 <__cxa_atexit@plt+0x14b9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -339560,15 +339560,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1576b8 <__cxa_atexit@plt+0x14b9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r0, r6, r8, ror #30 │ │ │ │ + rscseq r0, r6, r8, asr #30 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -339580,16 +339580,16 @@ │ │ │ │ b 156f30 <__cxa_atexit@plt+0x14b224> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 157708 <__cxa_atexit@plt+0x14b9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, r4, lsl pc │ │ │ │ - rscseq r0, r6, r4, lsr #28 │ │ │ │ + ldrshteq r0, [r6], #228 @ 0xe4 │ │ │ │ + rscseq r0, r6, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1577a4 <__cxa_atexit@plt+0x14ba98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -339639,17 +339639,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r0, r6, r8, asr lr │ │ │ │ - tsteq r5, r0, lsr r8 │ │ │ │ - smlatteq r5, r4, r7, r5 │ │ │ │ + rscseq r0, r6, r8, lsr lr │ │ │ │ + tsteq r5, r0, lsl r8 │ │ │ │ + smlabteq r5, r4, r7, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -339667,16 +339667,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15786c <__cxa_atexit@plt+0x14bb60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, r4, r7, r5 │ │ │ │ - tsteq r5, r8, lsr r7 │ │ │ │ + tsteq r5, r4, ror #14 │ │ │ │ + tsteq r5, r8, lsl r7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ @@ -339728,15 +339728,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0x010557b0 │ │ │ │ + @ instruction: 0x01055790 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -339768,15 +339768,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r5, [r5, -r0] │ │ │ │ + ldrdeq r5, [r5, -r0] │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157a4c <__cxa_atexit@plt+0x14bd40> │ │ │ │ @@ -339792,15 +339792,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, ror #12 │ │ │ │ + tsteq r5, ip, asr #12 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 157aa0 <__cxa_atexit@plt+0x14bd94> │ │ │ │ ldr r7, [pc, #52] @ 157ab0 <__cxa_atexit@plt+0x14bda4> │ │ │ │ @@ -339815,15 +339815,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 157ab4 <__cxa_atexit@plt+0x14bda8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, r8, ror fp │ │ │ │ + rscseq r0, r6, r8, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, r3 │ │ │ │ bcc 157b94 <__cxa_atexit@plt+0x14be88> │ │ │ │ @@ -339883,16 +339883,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - tsteq r5, r4, asr r5 │ │ │ │ - smlabbeq r5, r0, r5, r5 │ │ │ │ + tsteq r5, r4, lsr r5 │ │ │ │ + tsteq r5, r0, ror #10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157c1c <__cxa_atexit@plt+0x14bf10> │ │ │ │ @@ -339908,15 +339908,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0105549c │ │ │ │ + tsteq r5, ip, ror r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -339934,15 +339934,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 157c90 <__cxa_atexit@plt+0x14bf84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - smlalseq r0, r6, ip, r9 │ │ │ │ + rscseq r0, r6, ip, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 157d0c <__cxa_atexit@plt+0x14c000> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -339984,17 +339984,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r0, [r6], #140 @ 0x8c │ │ │ │ - smlabteq r5, r8, r2, r5 │ │ │ │ - tsteq r5, ip, ror r2 │ │ │ │ + ldrsbteq r0, [r6], #140 @ 0x8c │ │ │ │ + smlatbeq r5, r8, r2, r5 │ │ │ │ + tsteq r5, ip, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -340012,16 +340012,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 157dd0 <__cxa_atexit@plt+0x14c0c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsr #4 │ │ │ │ - ldrdeq r5, [r5, -r4] │ │ │ │ + mrseq r5, SP_usr │ │ │ │ + @ instruction: 0x010551b4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 157e74 <__cxa_atexit@plt+0x14c168> │ │ │ │ @@ -340064,16 +340064,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r5, ip, ror r1 │ │ │ │ - tsteq r5, r8, lsl #4 │ │ │ │ + tsteq r5, ip, asr r1 │ │ │ │ + smlatteq r5, r8, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 157f0c <__cxa_atexit@plt+0x14c200> │ │ │ │ @@ -340096,17 +340096,17 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r5, [r5, -r4] │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ - rscseq r0, r6, r4, lsr #11 │ │ │ │ + strheq r5, [r5, -r4] │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ + rscseq r0, r6, r4, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 158034 <__cxa_atexit@plt+0x14c328> │ │ │ │ ldr r3, [pc, #280] @ 15805c <__cxa_atexit@plt+0x14c350> │ │ │ │ @@ -340178,23 +340178,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - tsteq r5, r4, lsr #32 │ │ │ │ - strheq r5, [r5, -r0] │ │ │ │ - rscseq r0, r6, ip, ror #11 │ │ │ │ + tsteq r5, r4 │ │ │ │ + swpeq r5, r0, [r5] @ │ │ │ │ + rscseq r0, r6, ip, asr #11 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - smlalseq r0, r6, r8, r3 │ │ │ │ - smlabbeq r5, r8, pc, r4 @ │ │ │ │ - rscseq r0, r6, r0, asr #6 │ │ │ │ - rscseq r0, r6, r4, asr #6 │ │ │ │ - rscseq r0, r6, r8, asr #8 │ │ │ │ + rscseq r0, r6, r8, ror r3 │ │ │ │ + tsteq r5, r8, ror #30 │ │ │ │ + rscseq r0, r6, r0, lsr #6 │ │ │ │ + rscseq r0, r6, r4, lsr #6 │ │ │ │ + rscseq r0, r6, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 158150 <__cxa_atexit@plt+0x14c444> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -340242,24 +340242,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r5, r8, lr, r4 │ │ │ │ - tsteq r5, r4, ror pc │ │ │ │ + smlabteq r5, r8, lr, r4 │ │ │ │ + tsteq r5, r4, asr pc │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rscseq r0, r6, r0, ror r2 │ │ │ │ - tsteq r5, r0, ror #28 │ │ │ │ - rscseq r0, r6, r8, lsl r2 │ │ │ │ - rscseq r0, r6, ip, lsl r2 │ │ │ │ + rscseq r0, r6, r0, asr r2 │ │ │ │ + tsteq r5, r0, asr #28 │ │ │ │ + ldrshteq r0, [r6], #24 │ │ │ │ + ldrshteq r0, [r6], #28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 158318 <__cxa_atexit@plt+0x14c60c> │ │ │ │ - rscseq r0, r6, r0, asr #6 │ │ │ │ + rscseq r0, r6, r0, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r1, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 158248 <__cxa_atexit@plt+0x14c53c> │ │ │ │ @@ -340310,17 +340310,17 @@ │ │ │ │ mov r0, #20 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - tsteq r5, r0, lsl #26 │ │ │ │ - tsteq r5, r4, lsr lr │ │ │ │ - rscseq r0, r6, r0, asr r2 │ │ │ │ + smlatteq r5, r0, ip, r4 │ │ │ │ + tsteq r5, r4, lsl lr │ │ │ │ + rscseq r0, r6, r0, lsr r2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1582ec <__cxa_atexit@plt+0x14c5e0> │ │ │ │ @@ -340344,19 +340344,19 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ b 158318 <__cxa_atexit@plt+0x14c60c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, asr ip │ │ │ │ - smlabbeq r5, r8, sp, r4 │ │ │ │ + tsteq r5, r0, lsr ip │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ - ldrhteq r0, [r6], #28 │ │ │ │ + smlalseq r0, r6, ip, r1 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub ip, r5, #8 │ │ │ │ cmp ip, fp │ │ │ │ bcc 1584d0 <__cxa_atexit@plt+0x14c7c4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ @@ -340464,25 +340464,25 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r7, #1 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r1, r6 │ │ │ │ b 1583e4 <__cxa_atexit@plt+0x14c6d8> │ │ │ │ - @ instruction: 0x01054b94 │ │ │ │ - smlatteq r5, r4, ip, r4 │ │ │ │ - rscseq r0, r6, r4, asr r2 │ │ │ │ - rscseq pc, r5, ip, lsr pc @ │ │ │ │ - tsteq r5, r0, asr fp │ │ │ │ + tsteq r5, r4, ror fp │ │ │ │ + smlabteq r5, r4, ip, r4 │ │ │ │ + rscseq r0, r6, r4, lsr r2 │ │ │ │ + rscseq pc, r5, ip, lsl pc @ │ │ │ │ + tsteq r5, r0, lsr fp │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - smlatteq r5, ip, sl, r4 │ │ │ │ - rscseq pc, r5, r4, lsr #29 │ │ │ │ - rscseq pc, r5, r0, lsr #29 │ │ │ │ + smlabteq r5, ip, sl, r4 │ │ │ │ + rscseq pc, r5, r4, lsl #29 │ │ │ │ + rscseq pc, r5, r0, lsl #29 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - smlabteq r5, r8, sl, r4 │ │ │ │ + smlatbeq r5, r8, sl, r4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -340499,15 +340499,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, r0, sl, r4 │ │ │ │ + tsteq r5, r0, ror #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1585cc <__cxa_atexit@plt+0x14c8c0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, #0 │ │ │ │ beq 1585a4 <__cxa_atexit@plt+0x14c898> │ │ │ │ @@ -340531,17 +340531,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1585e8 <__cxa_atexit@plt+0x14c8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - tsteq r5, r0, asr #18 │ │ │ │ - smlalseq r0, r6, r8, r0 │ │ │ │ - rscseq r0, r6, r8, asr r0 │ │ │ │ + tsteq r5, r0, lsr #18 │ │ │ │ + rscseq r0, r6, r8, ror r0 │ │ │ │ + rscseq r0, r6, r8, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r1, r5 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1586b0 <__cxa_atexit@plt+0x14c9a4> │ │ │ │ @@ -340592,17 +340592,17 @@ │ │ │ │ mov r0, #20 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01054898 │ │ │ │ - smlabteq r5, ip, r9, r4 │ │ │ │ - rscseq pc, r5, r8, ror #30 │ │ │ │ + tsteq r5, r8, ror r8 │ │ │ │ + smlatbeq r5, ip, r9, r4 │ │ │ │ + rscseq pc, r5, r8, asr #30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158754 <__cxa_atexit@plt+0x14ca48> │ │ │ │ @@ -340626,19 +340626,19 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ stm r5, {r1, r2} │ │ │ │ str r0, [r5, #8] │ │ │ │ b 158318 <__cxa_atexit@plt+0x14c60c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r5, r8, r7, r4 │ │ │ │ - tsteq r5, r0, lsr #18 │ │ │ │ + smlabteq r5, r8, r7, r4 │ │ │ │ + tsteq r5, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r5, r0, ror #29 │ │ │ │ + rscseq pc, r5, r0, asr #29 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1587e4 <__cxa_atexit@plt+0x14cad8> │ │ │ │ @@ -340666,24 +340666,24 @@ │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 158804 <__cxa_atexit@plt+0x14caf8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r5, ip, lsr #14 │ │ │ │ - rscseq pc, r5, ip, ror lr @ │ │ │ │ + tsteq r5, ip, lsl #14 │ │ │ │ + rscseq pc, r5, ip, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq pc, r5, r0, lsr lr @ │ │ │ │ + rscseq pc, r5, r0, lsl lr @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r5, r3 │ │ │ │ bcc 1588fc <__cxa_atexit@plt+0x14cbf0> │ │ │ │ @@ -340734,22 +340734,22 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r5, r4, r6, r4 │ │ │ │ - smlabteq r5, r8, r7, r4 │ │ │ │ + tsteq r5, r4, ror #12 │ │ │ │ + smlatbeq r5, r8, r7, r4 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - rscseq pc, r5, r4, asr #21 │ │ │ │ - @ instruction: 0x010546b4 │ │ │ │ - rscseq pc, r5, ip, ror #20 │ │ │ │ - rscseq pc, r5, r0, ror sl @ │ │ │ │ - rscseq pc, r5, r8, lsr sp @ │ │ │ │ + rscseq pc, r5, r4, lsr #21 │ │ │ │ + @ instruction: 0x01054694 │ │ │ │ + rscseq pc, r5, ip, asr #20 │ │ │ │ + rscseq pc, r5, r0, asr sl @ │ │ │ │ + rscseq pc, r5, r8, lsl sp @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 158974 <__cxa_atexit@plt+0x14cc68> │ │ │ │ @@ -340765,16 +340765,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 15898c <__cxa_atexit@plt+0x14cc80> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq pc, [r5], #196 @ 0xc4 @ │ │ │ │ - ldrsbteq pc, [r5], #200 @ 0xc8 @ │ │ │ │ + ldrsbteq pc, [r5], #196 @ 0xc4 @ │ │ │ │ + ldrhteq pc, [r5], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ cmp r5, fp │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ bcc 158a00 <__cxa_atexit@plt+0x14ccf4> │ │ │ │ @@ -340802,16 +340802,16 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 158a24 <__cxa_atexit@plt+0x14cd18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r5, ip, lsl #10 │ │ │ │ - rscseq pc, r5, ip, asr ip @ │ │ │ │ + smlatteq r5, ip, r4, r4 │ │ │ │ + rscseq pc, r5, ip, lsr ip @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 158abc <__cxa_atexit@plt+0x14cdb0> │ │ │ │ ldr r3, [pc, #148] @ 158adc <__cxa_atexit@plt+0x14cdd0> │ │ │ │ @@ -340850,16 +340850,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - tsteq r5, ip, lsr #10 │ │ │ │ - tsteq r5, r4, asr r5 │ │ │ │ + tsteq r5, ip, lsl #10 │ │ │ │ + tsteq r5, r4, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158b54 <__cxa_atexit@plt+0x14ce48> │ │ │ │ @@ -340882,17 +340882,17 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01054490 │ │ │ │ - @ instruction: 0x010544b8 │ │ │ │ - rscseq pc, r5, ip, asr r9 @ │ │ │ │ + tsteq r5, r0, ror r4 │ │ │ │ + @ instruction: 0x01054498 │ │ │ │ + rscseq pc, r5, ip, lsr r9 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 158c7c <__cxa_atexit@plt+0x14cf70> │ │ │ │ ldr r3, [pc, #280] @ 158ca4 <__cxa_atexit@plt+0x14cf98> │ │ │ │ @@ -340964,23 +340964,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrdeq r4, [r5, -ip] │ │ │ │ - tsteq r5, r4, lsl #8 │ │ │ │ - ldrshteq pc, [r5], #152 @ 0x98 @ │ │ │ │ + @ instruction: 0x010543bc │ │ │ │ + smlatteq r5, r4, r3, r4 │ │ │ │ + ldrsbteq pc, [r5], #152 @ 0x98 @ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rscseq pc, r5, r0, asr r7 @ │ │ │ │ - tsteq r5, r0, asr #6 │ │ │ │ - ldrshteq pc, [r5], #104 @ 0x68 @ │ │ │ │ - ldrshteq pc, [r5], #108 @ 0x6c @ │ │ │ │ - rscseq pc, r5, r0, lsl #16 │ │ │ │ + rscseq pc, r5, r0, lsr r7 @ │ │ │ │ + tsteq r5, r0, lsr #6 │ │ │ │ + ldrsbteq pc, [r5], #104 @ 0x68 @ │ │ │ │ + ldrsbteq pc, [r5], #108 @ 0x6c @ │ │ │ │ + rscseq pc, r5, r0, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 158d94 <__cxa_atexit@plt+0x14d088> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -341027,21 +341027,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, r4, r2, r4 │ │ │ │ - smlabteq r5, ip, r2, r4 │ │ │ │ + smlabbeq r5, r4, r2, r4 │ │ │ │ + smlatbeq r5, ip, r2, r4 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rscseq pc, r5, ip, lsr #12 │ │ │ │ - tsteq r5, ip, lsl r2 │ │ │ │ - ldrsbteq pc, [r5], #84 @ 0x54 @ │ │ │ │ - ldrsbteq pc, [r5], #88 @ 0x58 @ │ │ │ │ + rscseq pc, r5, ip, lsl #12 │ │ │ │ + strdeq r4, [r5, -ip] │ │ │ │ + ldrhteq pc, [r5], #84 @ 0x54 @ │ │ │ │ + ldrhteq pc, [r5], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 158e10 <__cxa_atexit@plt+0x14d104> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -341056,15 +341056,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 158e1c <__cxa_atexit@plt+0x14d110> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsl r1 │ │ │ │ + strdeq r4, [r5, -r0] │ │ │ │ ldrsbteq ip, [r1], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 158e98 <__cxa_atexit@plt+0x14d18c> │ │ │ │ ldr r2, [pc, #120] @ 158eb4 <__cxa_atexit@plt+0x14d1a8> │ │ │ │ @@ -341095,17 +341095,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq r4, [r5, -r0] │ │ │ │ + swpeq r4, r0, [r5] │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r5, ip, ror #2 │ │ │ │ + tsteq r5, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158efc <__cxa_atexit@plt+0x14d1f0> │ │ │ │ @@ -341116,15 +341116,15 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r4, [r5, -ip] │ │ │ │ + ldrdeq r4, [r5, -ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 158f84 <__cxa_atexit@plt+0x14d278> │ │ │ │ ldr r2, [pc, #120] @ 158fa0 <__cxa_atexit@plt+0x14d294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -341154,17 +341154,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r5, r4, pc, r3 @ │ │ │ │ + smlatbeq r5, r4, pc, r3 @ │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlabbeq r5, r0, r0, r4 │ │ │ │ + tsteq r5, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 158fe8 <__cxa_atexit@plt+0x14d2dc> │ │ │ │ @@ -341175,16 +341175,16 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r0, lsl r0 │ │ │ │ - smlalseq pc, r5, r4, r6 @ │ │ │ │ + strdeq r3, [r5, -r0] │ │ │ │ + rscseq pc, r5, r4, ror r6 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -341228,15 +341228,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq pc, r5, r8, asr #11 │ │ │ │ + rscseq pc, r5, r8, lsr #11 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 159134 <__cxa_atexit@plt+0x14d428> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -341257,15 +341257,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq pc, r5, r4, asr r5 @ │ │ │ │ + rscseq pc, r5, r4, lsr r5 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 159178 <__cxa_atexit@plt+0x14d46c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -341273,15 +341273,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 159170 <__cxa_atexit@plt+0x14d464> │ │ │ │ b 159188 <__cxa_atexit@plt+0x14d47c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r5, r4, lsl r5 @ │ │ │ │ + ldrshteq pc, [r5], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r9, lr │ │ │ │ bcc 159250 <__cxa_atexit@plt+0x14d544> │ │ │ │ mov r2, r5 │ │ │ │ @@ -341337,18 +341337,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - smlabbeq r5, r8, sp, r3 │ │ │ │ - rscseq pc, r5, r8, ror #8 │ │ │ │ - @ instruction: 0x01053d90 │ │ │ │ - ldrshteq pc, [r5], #56 @ 0x38 @ │ │ │ │ + tsteq r5, r8, ror #26 │ │ │ │ + rscseq pc, r5, r8, asr #8 │ │ │ │ + tsteq r5, r0, ror sp │ │ │ │ + ldrsbteq pc, [r5], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1592cc <__cxa_atexit@plt+0x14d5c0> │ │ │ │ @@ -341360,17 +341360,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, r5, ip, asr #7 │ │ │ │ - strdeq r3, [r5, -r4] │ │ │ │ - ldrhteq pc, [r5], #60 @ 0x3c @ │ │ │ │ + rscseq pc, r5, ip, lsr #7 │ │ │ │ + ldrdeq r3, [r5, -r4] │ │ │ │ + smlalseq pc, r5, ip, r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341392,15 +341392,15 @@ │ │ │ │ b 158b78 <__cxa_atexit@plt+0x14ce6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rscseq pc, r5, r4, asr #6 │ │ │ │ + rscseq pc, r5, r4, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341456,17 +341456,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, lsl #22 │ │ │ │ + smlatteq r5, ip, sl, r3 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlabteq r5, r8, fp, r3 │ │ │ │ + smlatbeq r5, r8, fp, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1594a0 <__cxa_atexit@plt+0x14d794> │ │ │ │ @@ -341477,16 +341477,16 @@ │ │ │ │ eor r7, r7, #128 @ 0x80 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, asr fp │ │ │ │ - ldrsbteq pc, [r5], #28 @ │ │ │ │ + tsteq r5, r8, lsr fp │ │ │ │ + ldrhteq pc, [r5], #28 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -341517,15 +341517,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq pc, r5, r4, asr #2 │ │ │ │ + rscseq pc, r5, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 159588 <__cxa_atexit@plt+0x14d87c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -341533,15 +341533,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 159580 <__cxa_atexit@plt+0x14d874> │ │ │ │ b 159598 <__cxa_atexit@plt+0x14d88c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r5, r4, lsl #2 │ │ │ │ + rscseq pc, r5, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r9, lr │ │ │ │ bcc 15965c <__cxa_atexit@plt+0x14d950> │ │ │ │ mov r2, r5 │ │ │ │ @@ -341596,18 +341596,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, ip, ror r9 │ │ │ │ - rscseq pc, r5, ip, asr r0 @ │ │ │ │ - smlabbeq r5, r4, r9, r3 │ │ │ │ - rscseq lr, r5, ip, ror #31 │ │ │ │ + tsteq r5, ip, asr r9 │ │ │ │ + rscseq pc, r5, ip, lsr r0 @ │ │ │ │ + tsteq r5, r4, ror #18 │ │ │ │ + rscseq lr, r5, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1596d8 <__cxa_atexit@plt+0x14d9cc> │ │ │ │ @@ -341619,17 +341619,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, r5, r0, asr #31 │ │ │ │ - smlatteq r5, r8, r8, r3 │ │ │ │ - ldrhteq lr, [r5], #240 @ 0xf0 │ │ │ │ + rscseq lr, r5, r0, lsr #31 │ │ │ │ + smlabteq r5, r8, r8, r3 │ │ │ │ + smlalseq lr, r5, r0, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -341648,15 +341648,15 @@ │ │ │ │ b 158b78 <__cxa_atexit@plt+0x14ce6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - rscseq lr, r5, r4, lsr pc │ │ │ │ + rscseq lr, r5, r4, lsl pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1597b4 <__cxa_atexit@plt+0x14daa8> │ │ │ │ @@ -341675,15 +341675,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r5, ip, asr #29 │ │ │ │ + rscseq lr, r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r0, lr │ │ │ │ bcc 15988c <__cxa_atexit@plt+0x14db80> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -341736,18 +341736,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - tsteq r5, ip, asr #14 │ │ │ │ - rscseq lr, r5, ip, lsr #28 │ │ │ │ - tsteq r5, r4, asr r7 │ │ │ │ - ldrhteq lr, [r5], #220 @ 0xdc │ │ │ │ + tsteq r5, ip, lsr #14 │ │ │ │ + rscseq lr, r5, ip, lsl #28 │ │ │ │ + tsteq r5, r4, lsr r7 │ │ │ │ + smlalseq lr, r5, ip, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 159908 <__cxa_atexit@plt+0x14dbfc> │ │ │ │ @@ -341759,17 +341759,17 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq lr, r5, r0, sp │ │ │ │ - @ instruction: 0x010536b8 │ │ │ │ - rscseq lr, r5, r0, lsl #27 │ │ │ │ + rscseq lr, r5, r0, ror sp │ │ │ │ + @ instruction: 0x01053698 │ │ │ │ + rscseq lr, r5, r0, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 159970 <__cxa_atexit@plt+0x14dc64> │ │ │ │ @@ -341786,15 +341786,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r5, r0, lsr #26 │ │ │ │ + rscseq lr, r5, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -341839,16 +341839,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - smlabbeq r5, ip, r5, r3 │ │ │ │ - rscseq lr, r5, r4, asr #24 │ │ │ │ + tsteq r5, ip, ror #10 │ │ │ │ + rscseq lr, r5, r4, lsr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -341861,15 +341861,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 159aac <__cxa_atexit@plt+0x14dda0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq lr, r5, r4, lsl ip │ │ │ │ + ldrshteq lr, [r5], #180 @ 0xb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 159b34 <__cxa_atexit@plt+0x14de28> │ │ │ │ @@ -341984,16 +341984,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ str lr, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsr r4 │ │ │ │ - ldrdeq r3, [r5, -ip] │ │ │ │ + tsteq r5, r4, lsl r4 │ │ │ │ + @ instruction: 0x010534bc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 159ce4 <__cxa_atexit@plt+0x14dfd8> │ │ │ │ ldr r7, [pc, #52] @ 159cf4 <__cxa_atexit@plt+0x14dfe8> │ │ │ │ @@ -342008,15 +342008,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 159cf8 <__cxa_atexit@plt+0x14dfec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbteq lr, [r5], #144 @ 0x90 │ │ │ │ + ldrhteq lr, [r5], #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 159d9c <__cxa_atexit@plt+0x14e090> │ │ │ │ @@ -342056,15 +342056,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - tsteq r5, r8, ror #6 │ │ │ │ + tsteq r5, r8, asr #6 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 159ebc <__cxa_atexit@plt+0x14e1b0> │ │ │ │ @@ -342124,16 +342124,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #7 │ │ │ │ str lr, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsl #4 │ │ │ │ - smlatbeq r5, ip, r2, r3 │ │ │ │ + smlatteq r5, r4, r1, r3 │ │ │ │ + smlabbeq r5, ip, r2, r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -342151,15 +342151,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 159f34 <__cxa_atexit@plt+0x14e228> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - smlalseq lr, r5, r4, r7 │ │ │ │ + rscseq lr, r5, r4, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 159fb0 <__cxa_atexit@plt+0x14e2a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -342201,17 +342201,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq lr, [r5], #100 @ 0x64 │ │ │ │ - tsteq r5, r4, lsr #32 │ │ │ │ - ldrdeq r2, [r5, -r8] │ │ │ │ + ldrsbteq lr, [r5], #100 @ 0x64 │ │ │ │ + tsteq r5, r4 │ │ │ │ + @ instruction: 0x01052fb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342229,18 +342229,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 15a074 <__cxa_atexit@plt+0x14e368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, ror pc │ │ │ │ - tsteq r5, r0, lsr pc │ │ │ │ + tsteq r5, ip, asr pc │ │ │ │ + tsteq r5, r0, lsl pc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq lr, r5, r0, ror #12 │ │ │ │ + rscseq lr, r5, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a0d0 <__cxa_atexit@plt+0x14e3c4> │ │ │ │ ldr r3, [pc, #64] @ 15a0d8 <__cxa_atexit@plt+0x14e3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -342257,17 +342257,17 @@ │ │ │ │ b 15a308 <__cxa_atexit@plt+0x14e5fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r5, r8, asr #28 │ │ │ │ + tsteq r5, r8, lsr #28 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrshteq lr, [r5], #84 @ 0x54 │ │ │ │ + ldrsbteq lr, [r5], #84 @ 0x54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15a104 <__cxa_atexit@plt+0x14e3f8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 15a308 <__cxa_atexit@plt+0x14e5fc> │ │ │ │ @@ -342296,16 +342296,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, ip, asr lr │ │ │ │ - rscseq lr, r5, r4, asr #7 │ │ │ │ + tsteq r5, ip, lsr lr │ │ │ │ + rscseq lr, r5, r4, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15a1e8 <__cxa_atexit@plt+0x14e4dc> │ │ │ │ ldr r2, [pc, #112] @ 15a210 <__cxa_atexit@plt+0x14e504> │ │ │ │ @@ -342334,16 +342334,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15a214 <__cxa_atexit@plt+0x14e508> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, asr #26 │ │ │ │ - rscseq lr, r5, ip, lsr r3 │ │ │ │ + tsteq r5, ip, lsr #26 │ │ │ │ + rscseq lr, r5, ip, lsl r3 │ │ │ │ @ instruction: 0xffff6700 │ │ │ │ @ instruction: 0xffff6968 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a278 <__cxa_atexit@plt+0x14e56c> │ │ │ │ @@ -342362,15 +342362,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01052cb0 │ │ │ │ + @ instruction: 0x01052c90 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -342392,15 +342392,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r5, r4, asr #4 │ │ │ │ + rscseq lr, r5, r4, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a3bc <__cxa_atexit@plt+0x14e6b0> │ │ │ │ @@ -342455,22 +342455,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r5, r4, lsl r3 │ │ │ │ - smlabteq r5, r4, fp, r2 │ │ │ │ - tsteq r5, r4, lsl ip │ │ │ │ + ldrshteq lr, [r5], #36 @ 0x24 │ │ │ │ + smlatbeq r5, r4, fp, r2 │ │ │ │ + strdeq r2, [r5, -r4] │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - tsteq r5, ip, lsr ip │ │ │ │ - rscseq lr, r5, r8, asr #5 │ │ │ │ + tsteq r5, ip, lsl ip │ │ │ │ + rscseq lr, r5, r8, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342504,15 +342504,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - tsteq r5, r0, asr #22 │ │ │ │ + tsteq r5, r0, lsr #22 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15a518 <__cxa_atexit@plt+0x14e80c> │ │ │ │ @@ -342531,15 +342531,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsl #20 │ │ │ │ + smlatteq r5, ip, r9, r2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15a550 <__cxa_atexit@plt+0x14e844> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -342564,17 +342564,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15a5ac <__cxa_atexit@plt+0x14e8a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, ip, asr #20 │ │ │ │ + tsteq r5, ip, lsr #20 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq lr, r5, r8, lsr #2 │ │ │ │ + rscseq lr, r5, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15a608 <__cxa_atexit@plt+0x14e8fc> │ │ │ │ ldr r2, [pc, #64] @ 15a614 <__cxa_atexit@plt+0x14e908> │ │ │ │ @@ -342591,18 +342591,18 @@ │ │ │ │ b 15a308 <__cxa_atexit@plt+0x14e5fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ + strdeq r2, [r5, -r8] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrhteq lr, [r5], #8 │ │ │ │ + smlalseq lr, r5, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 15a640 <__cxa_atexit@plt+0x14e934> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 15a308 <__cxa_atexit@plt+0x14e5fc> │ │ │ │ @@ -342622,16 +342622,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, ror r8 │ │ │ │ - smlalseq sp, r5, r0, ip │ │ │ │ + tsteq r5, r8, asr r8 │ │ │ │ + rscseq sp, r5, r0, ror ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15a6fc <__cxa_atexit@plt+0x14e9f0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -342652,24 +342652,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r5, r0, lsr #24 │ │ │ │ + rscseq sp, r5, r0, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq sp, [r5], #184 @ 0xb8 │ │ │ │ + ldrsbteq sp, [r5], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342724,15 +342724,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 15a828 <__cxa_atexit@plt+0x14eb1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldrsbteq sp, [r5], #224 @ 0xe0 │ │ │ │ + ldrhteq sp, [r5], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a88c <__cxa_atexit@plt+0x14eb80> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -342751,15 +342751,15 @@ │ │ │ │ b 15aa78 <__cxa_atexit@plt+0x14ed6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01052694 │ │ │ │ + tsteq r5, r4, ror r6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 15a8c0 <__cxa_atexit@plt+0x14ebb4> │ │ │ │ mov r9, r7 │ │ │ │ @@ -342791,15 +342791,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r5, r0, r6, r2 │ │ │ │ + smlabbeq r5, r0, r6, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15a970 <__cxa_atexit@plt+0x14ec64> │ │ │ │ ldr r2, [pc, #36] @ 15a978 <__cxa_atexit@plt+0x14ec6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -342808,15 +342808,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01052598 │ │ │ │ + tsteq r5, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -342839,15 +342839,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, ip, lsr r5 │ │ │ │ + tsteq r5, ip, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -342933,21 +342933,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrhteq sp, [r5], #180 @ 0xb4 │ │ │ │ - tsteq r5, ip, asr #8 │ │ │ │ - @ instruction: 0x0105249c │ │ │ │ + smlalseq sp, r5, r4, fp │ │ │ │ + tsteq r5, ip, lsr #8 │ │ │ │ + tsteq r5, ip, ror r4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - smlabteq r5, r4, r4, r2 │ │ │ │ + smlatbeq r5, r4, r4, r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -342984,15 +342984,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - @ instruction: 0x010523bc │ │ │ │ + @ instruction: 0x0105239c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15ac98 <__cxa_atexit@plt+0x14ef8c> │ │ │ │ @@ -343011,15 +343011,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, ip, r2, r2 │ │ │ │ + tsteq r5, ip, ror #4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15acd0 <__cxa_atexit@plt+0x14efc4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -343044,15 +343044,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 15ad2c <__cxa_atexit@plt+0x14f020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r5, ip, r2, r2 │ │ │ │ + smlatbeq r5, ip, r2, r2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15ad90 <__cxa_atexit@plt+0x14f084> │ │ │ │ @@ -343077,17 +343077,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 15adb4 <__cxa_atexit@plt+0x14f0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0105219c │ │ │ │ + tsteq r5, ip, ror r1 │ │ │ │ @ instruction: 0xfffebfc8 │ │ │ │ - ldrhteq sp, [r5], #64 @ 0x40 │ │ │ │ + smlalseq sp, r5, r0, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15ae3c <__cxa_atexit@plt+0x14f130> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -343120,15 +343120,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, lsl #2 │ │ │ │ + smlatteq r5, r4, r0, r2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 15ae88 <__cxa_atexit@plt+0x14f17c> │ │ │ │ @@ -343152,16 +343152,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr r0 │ │ │ │ - rscseq sp, r5, r8, asr #8 │ │ │ │ + tsteq r5, r0, lsl r0 │ │ │ │ + rscseq sp, r5, r8, lsr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15af44 <__cxa_atexit@plt+0x14f238> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -343182,24 +343182,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq sp, [r5], #56 @ 0x38 │ │ │ │ + ldrhteq sp, [r5], #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrhteq sp, [r5], #48 @ 0x30 │ │ │ │ + smlalseq sp, r5, r0, r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343220,15 +343220,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sp, r5, ip, lsr r3 │ │ │ │ + rscseq sp, r5, ip, lsl r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -343256,16 +343256,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 15b078 <__cxa_atexit@plt+0x14f36c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - smlalseq sp, r5, r4, r6 │ │ │ │ rscseq sp, r5, r4, ror r6 │ │ │ │ + rscseq sp, r5, r4, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 15b134 <__cxa_atexit@plt+0x14f428> │ │ │ │ ldr r7, [pc, #216] @ 15b178 <__cxa_atexit@plt+0x14f46c> │ │ │ │ @@ -343324,18 +343324,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - smlalseq sp, r5, ip, r5 │ │ │ │ - rscseq sp, r5, r4, asr #11 │ │ │ │ - smlatbeq r5, r0, lr, r1 │ │ │ │ - tsteq r5, r4, asr lr │ │ │ │ + rscseq sp, r5, ip, ror r5 │ │ │ │ + rscseq sp, r5, r4, lsr #11 │ │ │ │ + smlabbeq r5, r0, lr, r1 │ │ │ │ + tsteq r5, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b1e0 <__cxa_atexit@plt+0x14f4d4> │ │ │ │ @@ -343349,19 +343349,19 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r1, [r5, -r0] │ │ │ │ - smlatbeq r5, r4, sp, r1 │ │ │ │ + ldrdeq r1, [r5, -r0] │ │ │ │ + smlabbeq r5, r4, sp, r1 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - rscseq sp, r5, r4, lsl #10 │ │ │ │ + rscseq sp, r5, r4, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 15b28c <__cxa_atexit@plt+0x14f580> │ │ │ │ @@ -343399,16 +343399,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlatbeq r5, r8, ip, r1 │ │ │ │ - rscseq sp, r5, ip, asr #8 │ │ │ │ + smlabbeq r5, r8, ip, r1 │ │ │ │ + rscseq sp, r5, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b300 <__cxa_atexit@plt+0x14f5f4> │ │ │ │ @@ -343421,18 +343421,18 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r4, lsr #24 │ │ │ │ + tsteq r5, r4, lsl #24 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlalseq sp, r5, r4, r3 │ │ │ │ + rscseq sp, r5, r4, ror r3 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 15b3bc <__cxa_atexit@plt+0x14f6b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -343485,29 +343485,29 @@ │ │ │ │ mov r6, r2 │ │ │ │ mov r8, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15b40c <__cxa_atexit@plt+0x14f700> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - ldrhteq sp, [r5], #36 @ 0x24 │ │ │ │ + smlalseq sp, r5, r4, r2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r5, r8, asr #22 │ │ │ │ - rscseq sp, r5, r8, lsr #6 │ │ │ │ + tsteq r5, r8, lsr #22 │ │ │ │ + rscseq sp, r5, r8, lsl #6 │ │ │ │ @ instruction: 0xffffe598 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15b624 <__cxa_atexit@plt+0x14f918> │ │ │ │ - rscseq sp, r5, r4, asr #5 │ │ │ │ + rscseq sp, r5, r4, lsr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 15b4d4 <__cxa_atexit@plt+0x14f7c8> │ │ │ │ @@ -343545,16 +343545,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - tsteq r5, r0, ror #20 │ │ │ │ - rscseq sp, r5, ip, lsl #4 │ │ │ │ + tsteq r5, r0, asr #20 │ │ │ │ + rscseq sp, r5, ip, ror #3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15b548 <__cxa_atexit@plt+0x14f83c> │ │ │ │ @@ -343567,16 +343567,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 15b624 <__cxa_atexit@plt+0x14f918> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r1, [r5, -ip] │ │ │ │ - rscseq sp, r5, r8, lsr #3 │ │ │ │ + @ instruction: 0x010519bc │ │ │ │ + rscseq sp, r5, r8, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b5c8 <__cxa_atexit@plt+0x14f8bc> │ │ │ │ @@ -343600,27 +343600,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r0, asr r9 │ │ │ │ - rscseq sp, r5, r8, lsr #2 │ │ │ │ + tsteq r5, r0, lsr r9 │ │ │ │ + rscseq sp, r5, r8, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15b608 <__cxa_atexit@plt+0x14f8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - strdeq r1, [r5, -r8] │ │ │ │ + ldrdeq r1, [r5, -r8] │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -343677,38 +343677,38 @@ │ │ │ │ ldr r7, [pc, #24] @ 15b710 <__cxa_atexit@plt+0x14fa04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffff3704 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - tsteq r5, ip, lsr r8 │ │ │ │ - rscseq sp, r5, ip, lsl r0 │ │ │ │ + tsteq r5, ip, lsl r8 │ │ │ │ + ldrshteq ip, [r5], #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq ip, r5, r8, ror #31 │ │ │ │ + rscseq ip, r5, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b760 <__cxa_atexit@plt+0x14fa54> │ │ │ │ add sl, r7, #2 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b ebac30 <__cxa_atexit@plt+0xeaef24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r5], #240 @ 0xf0 │ │ │ │ + smlalseq ip, r5, r0, pc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343724,15 +343724,15 @@ │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq ip, r5, r8, lsr pc │ │ │ │ + rscseq ip, r5, r8, lsl pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b838 <__cxa_atexit@plt+0x14fb2c> │ │ │ │ @@ -343756,28 +343756,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlatteq r5, r0, r6, r1 │ │ │ │ - ldrhteq ip, [r5], #232 @ 0xe8 │ │ │ │ + smlabteq r5, r0, r6, r1 │ │ │ │ + smlalseq ip, r5, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15b878 <__cxa_atexit@plt+0x14fb6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - smlabbeq r5, r8, r6, r1 │ │ │ │ - ldrhteq ip, [r5], #228 @ 0xe4 │ │ │ │ + tsteq r5, r8, ror #12 │ │ │ │ + smlalseq ip, r5, r4, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343815,16 +343815,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15b934 <__cxa_atexit@plt+0x14fc28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffff34b0 │ │ │ │ - ldrhteq ip, [r5], #188 @ 0xbc │ │ │ │ - rscseq ip, r5, r8, asr #27 │ │ │ │ + smlalseq ip, r5, ip, fp │ │ │ │ + rscseq ip, r5, r8, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15b9a8 <__cxa_atexit@plt+0x14fc9c> │ │ │ │ @@ -343848,28 +343848,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ - rscseq ip, r5, r8, asr #26 │ │ │ │ + tsteq r5, r0, asr r5 │ │ │ │ + rscseq ip, r5, r8, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15b9e8 <__cxa_atexit@plt+0x14fcdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - tsteq r5, r8, lsl r5 │ │ │ │ - rscseq ip, r5, r4, asr #26 │ │ │ │ + strdeq r1, [r5, -r8] │ │ │ │ + rscseq ip, r5, r4, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -343906,16 +343906,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15baa0 <__cxa_atexit@plt+0x14fd94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffff3344 │ │ │ │ - rscseq ip, r5, r0, asr sl │ │ │ │ - rscseq ip, r5, ip, asr ip │ │ │ │ + rscseq ip, r5, r0, lsr sl │ │ │ │ + rscseq ip, r5, ip, lsr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15bb14 <__cxa_atexit@plt+0x14fe08> │ │ │ │ @@ -343939,28 +343939,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r4, lsl #8 │ │ │ │ - ldrsbteq ip, [r5], #188 @ 0xbc │ │ │ │ + smlatteq r5, r4, r3, r1 │ │ │ │ + ldrhteq ip, [r5], #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15bb54 <__cxa_atexit@plt+0x14fe48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - smlatbeq r5, ip, r3, r1 │ │ │ │ - ldrsbteq ip, [r5], #184 @ 0xb8 │ │ │ │ + smlabbeq r5, ip, r3, r1 │ │ │ │ + ldrhteq ip, [r5], #184 @ 0xb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -343997,16 +343997,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15bc0c <__cxa_atexit@plt+0x14ff00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0xffff31e0 │ │ │ │ - rscseq ip, r5, r4, ror #17 │ │ │ │ - rscseq ip, r5, r4, ror #22 │ │ │ │ + rscseq ip, r5, r4, asr #17 │ │ │ │ + rscseq ip, r5, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15bc64 <__cxa_atexit@plt+0x14ff58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -344021,17 +344021,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 15bc70 <__cxa_atexit@plt+0x14ff64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010512bc │ │ │ │ + @ instruction: 0x0105129c │ │ │ │ rscseq sl, r1, lr, asr r1 │ │ │ │ - rscseq ip, r5, ip, ror #21 │ │ │ │ + rscseq ip, r5, ip, asr #21 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15bcc0 <__cxa_atexit@plt+0x14ffb4> │ │ │ │ ldr r2, [pc, #52] @ 15bccc <__cxa_atexit@plt+0x14ffc0> │ │ │ │ @@ -344045,16 +344045,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b347d4 <__cxa_atexit@plt+0xb28ac8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r4, asr r2 │ │ │ │ - tsteq r5, r4, lsr #10 │ │ │ │ + tsteq r5, r4, lsr r2 │ │ │ │ + tsteq r5, r4, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344067,15 +344067,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r5, -r8] │ │ │ │ + @ instruction: 0x010514b8 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -344097,16 +344097,16 @@ │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 15bd9c <__cxa_atexit@plt+0x150090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq ip, r5, r4, ror #19 │ │ │ │ - rscseq ip, r5, r0, asr #19 │ │ │ │ + rscseq ip, r5, r4, asr #19 │ │ │ │ + rscseq ip, r5, r0, lsr #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15bdec <__cxa_atexit@plt+0x1500e0> │ │ │ │ ldr r2, [pc, #52] @ 15bdf8 <__cxa_atexit@plt+0x1500ec> │ │ │ │ @@ -344120,16 +344120,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b347d4 <__cxa_atexit@plt+0xb28ac8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r8, lsr #2 │ │ │ │ - strdeq r1, [r5, -r8] │ │ │ │ + tsteq r5, r8, lsl #2 │ │ │ │ + ldrdeq r1, [r5, -r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344142,16 +344142,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r5, ip, r3, r1 │ │ │ │ - rscseq ip, r5, r4, lsl r9 │ │ │ │ + smlabbeq r5, ip, r3, r1 │ │ │ │ + ldrshteq ip, [r5], #132 @ 0x84 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -344173,18 +344173,18 @@ │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 15becc <__cxa_atexit@plt+0x1501c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - rscseq ip, r5, r4, asr #17 │ │ │ │ + rscseq ip, r5, r4, lsr #17 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ - ldrsbteq ip, [r5], #140 @ 0x8c │ │ │ │ + ldrhteq ip, [r5], #140 @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 15bf68 <__cxa_atexit@plt+0x15025c> │ │ │ │ @@ -344222,16 +344222,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlabteq r5, ip, pc, r0 @ │ │ │ │ - rscseq ip, r5, r4, lsr #16 │ │ │ │ + smlatbeq r5, ip, pc, r0 @ │ │ │ │ + rscseq ip, r5, r4, lsl #16 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 15bfdc <__cxa_atexit@plt+0x1502d0> │ │ │ │ @@ -344244,15 +344244,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r5, r8, asr #30 │ │ │ │ + tsteq r5, r8, lsr #30 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -344303,24 +344303,24 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 15c0d8 <__cxa_atexit@plt+0x1503cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r1, r0, r0, ror r9 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r5, r0, ror lr │ │ │ │ - ldrshteq ip, [r5], #108 @ 0x6c │ │ │ │ + tsteq r5, r0, asr lr │ │ │ │ + ldrsbteq ip, [r5], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq ip, r5, r0, lsl #13 │ │ │ │ + rscseq ip, r5, r0, ror #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15c148 <__cxa_atexit@plt+0x15043c> │ │ │ │ @@ -344336,15 +344336,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r5, r4, lsr #12 │ │ │ │ + rscseq ip, r5, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 15c1ec <__cxa_atexit@plt+0x1504e0> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -344385,16 +344385,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15c220 <__cxa_atexit@plt+0x150514> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r5, r0, lsr #28 │ │ │ │ - rscseq ip, r5, ip, ror #10 │ │ │ │ + tsteq r5, r0, lsl #28 │ │ │ │ + rscseq ip, r5, ip, asr #10 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -344407,16 +344407,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, r8, pc, r0 @ │ │ │ │ - rscseq ip, r5, ip, lsr r5 │ │ │ │ + tsteq r5, r8, ror #30 │ │ │ │ + rscseq ip, r5, ip, lsl r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15c2e8 <__cxa_atexit@plt+0x1505dc> │ │ │ │ @@ -344440,27 +344440,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r0, lsr ip │ │ │ │ - ldrhteq ip, [r5], #76 @ 0x4c │ │ │ │ + tsteq r5, r0, lsl ip │ │ │ │ + smlalseq ip, r5, ip, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15c328 <__cxa_atexit@plt+0x15061c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ - ldrdeq r0, [r5, -r8] │ │ │ │ + @ instruction: 0x01050bb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -344471,16 +344471,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r5, ip, lr, r0 │ │ │ │ - rscseq ip, r5, ip, lsr r4 │ │ │ │ + tsteq r5, ip, ror #28 │ │ │ │ + rscseq ip, r5, ip, lsl r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15c3e8 <__cxa_atexit@plt+0x1506dc> │ │ │ │ @@ -344504,36 +344504,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r5, r0, lsr fp │ │ │ │ - ldrhteq ip, [r5], #60 @ 0x3c │ │ │ │ + tsteq r5, r0, lsl fp │ │ │ │ + smlalseq ip, r5, ip, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15c428 <__cxa_atexit@plt+0x15071c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ - ldrdeq r0, [r5, -r8] │ │ │ │ + @ instruction: 0x01050ab8 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 15c45c <__cxa_atexit@plt+0x150750> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq ip, r5, r4, asr r3 │ │ │ │ + rscseq ip, r5, r4, lsr r3 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldrb r2, [r7], #-24 @ 0xffffffe8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -345070,67 +345070,67 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #208] @ 15cd90 <__cxa_atexit@plt+0x151084> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, #17 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ - smlabteq r5, ip, r9, r0 │ │ │ │ + smlatbeq r5, ip, r9, r0 │ │ │ │ @ instruction: 0xffff2788 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ - tsteq r5, r0, ror #18 │ │ │ │ - rscseq fp, r5, r8, asr #24 │ │ │ │ + tsteq r5, r0, asr #18 │ │ │ │ + rscseq fp, r5, r8, lsr #24 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - tsteq r5, r8, lsl r9 │ │ │ │ - rscseq fp, r5, ip, lsl #24 │ │ │ │ + strdeq r0, [r5, -r8] │ │ │ │ + rscseq fp, r5, ip, ror #23 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - ldrdeq r0, [r5, -r0] │ │ │ │ - smlatteq r5, ip, sl, r0 │ │ │ │ + @ instruction: 0x010508b0 │ │ │ │ + smlabteq r5, ip, sl, r0 │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - smlabbeq r5, r8, r8, r0 │ │ │ │ - smlatbeq r5, r8, sl, r0 │ │ │ │ + tsteq r5, r8, ror #16 │ │ │ │ + smlabbeq r5, r8, sl, r0 │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ - tsteq r5, r0, asr #16 │ │ │ │ - tsteq r5, r4, ror #20 │ │ │ │ + tsteq r5, r0, lsr #16 │ │ │ │ + tsteq r5, r4, asr #20 │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ - strdeq r0, [r5, -r8] │ │ │ │ - tsteq r5, r0, lsr #20 │ │ │ │ + ldrdeq r0, [r5, -r8] │ │ │ │ + tsteq r5, r0, lsl #20 │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ - @ instruction: 0x010507b0 │ │ │ │ - ldrdeq r0, [r5, -ip] │ │ │ │ + @ instruction: 0x01050790 │ │ │ │ + @ instruction: 0x010509bc │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ - tsteq r5, r8, ror #14 │ │ │ │ - @ instruction: 0x01050998 │ │ │ │ + tsteq r5, r8, asr #14 │ │ │ │ + tsteq r5, r8, ror r9 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ - tsteq r5, r0, lsr #14 │ │ │ │ - tsteq r5, r4, asr r9 │ │ │ │ + tsteq r5, r0, lsl #14 │ │ │ │ + tsteq r5, r4, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ - ldrdeq r0, [r5, -r8] │ │ │ │ - tsteq r5, r0, lsl r9 │ │ │ │ + @ instruction: 0x010506b8 │ │ │ │ + strdeq r0, [r5, -r0] │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x01050690 │ │ │ │ - smlabteq r5, ip, r8, r0 │ │ │ │ + tsteq r5, r0, ror r6 │ │ │ │ + smlatbeq r5, ip, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - tsteq r5, r8, asr #12 │ │ │ │ - smlabbeq r5, r8, r8, r0 │ │ │ │ + tsteq r5, r8, lsr #12 │ │ │ │ + tsteq r5, r8, ror #16 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - tsteq r5, r0, lsl #12 │ │ │ │ - tsteq r5, r4, asr #16 │ │ │ │ + smlatteq r5, r0, r5, r0 │ │ │ │ + tsteq r5, r4, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - @ instruction: 0x010505b8 │ │ │ │ - tsteq r5, r0, lsl #16 │ │ │ │ + @ instruction: 0x01050598 │ │ │ │ + smlatteq r5, r0, r7, r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r5, r0, ror r5 │ │ │ │ - @ instruction: 0x010507bc │ │ │ │ + tsteq r5, r0, asr r5 │ │ │ │ + @ instruction: 0x0105079c │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq ip, r5, r0, lsr r2 │ │ │ │ - smlabbeq r5, r8, sl, r0 │ │ │ │ - smlabbeq r5, r8, sl, r0 │ │ │ │ - rscseq fp, r5, r4, lsr sl │ │ │ │ + rscseq ip, r5, r0, lsl r2 │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ + tsteq r5, r8, ror #20 │ │ │ │ + rscseq fp, r5, r4, lsl sl │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -345152,16 +345152,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ce20 <__cxa_atexit@plt+0x151114> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r5, r4, r1, r0 │ │ │ │ - tsteq r5, r0, lsr #8 │ │ │ │ + smlabteq r5, r4, r1, r0 │ │ │ │ + tsteq r5, r0, lsl #8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345184,16 +345184,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15cea0 <__cxa_atexit@plt+0x151194> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, ror #2 │ │ │ │ - @ instruction: 0x0105039c │ │ │ │ + tsteq r5, r4, asr #2 │ │ │ │ + tsteq r5, ip, ror r3 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345216,16 +345216,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15cf20 <__cxa_atexit@plt+0x151214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r5, r4, r0, r0 │ │ │ │ - tsteq r5, r8, lsl r3 │ │ │ │ + smlabteq r5, r4, r0, r0 │ │ │ │ + strdeq r0, [r5, -r8] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345248,16 +345248,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15cfa0 <__cxa_atexit@plt+0x151294> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r5, r4, rrx │ │ │ │ - @ instruction: 0x01050294 │ │ │ │ + tsteq r5, r4, asr #32 │ │ │ │ + tsteq r5, r4, ror r2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345280,16 +345280,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d020 <__cxa_atexit@plt+0x151314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, pc, pc @ │ │ │ │ - tsteq r5, r0, lsl r2 │ │ │ │ + smlabteq r4, r4, pc, pc @ │ │ │ │ + strdeq r0, [r5, -r0] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345312,16 +345312,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d0a0 <__cxa_atexit@plt+0x151394> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r5, ip, r1, r0 │ │ │ │ + tstpeq r4, r4, asr #30 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, ip, ror #2 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345344,16 +345344,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d120 <__cxa_atexit@plt+0x151414> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, lr, pc @ │ │ │ │ - tsteq r5, r8, lsl #2 │ │ │ │ + smlabteq r4, r4, lr, pc @ │ │ │ │ + smlatteq r5, r8, r0, r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345376,16 +345376,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d1a0 <__cxa_atexit@plt+0x151494> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ - smlabbeq r5, r4, r0, r0 │ │ │ │ + tstpeq r4, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ + tsteq r5, r4, rrx │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345408,16 +345408,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d220 <__cxa_atexit@plt+0x151514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, sp, pc @ │ │ │ │ - mrseq r0, (UNDEF: 5) │ │ │ │ + smlabteq r4, r4, sp, pc @ │ │ │ │ + smlatteq r4, r0, pc, pc @ │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345440,16 +345440,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d2a0 <__cxa_atexit@plt+0x151594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r4, ror #26 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, ip, ror pc @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, asr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345472,16 +345472,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d320 <__cxa_atexit@plt+0x151614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, ip, pc @ │ │ │ │ - strdeq pc, [r4, -r8] │ │ │ │ + smlabteq r4, r4, ip, pc @ │ │ │ │ + ldrdeq pc, [r4, -r8] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345504,16 +345504,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d3a0 <__cxa_atexit@plt+0x151694> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r4, ror #24 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, r4, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, asr #24 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, asr lr @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345536,16 +345536,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d420 <__cxa_atexit@plt+0x151714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, fp, pc @ │ │ │ │ - strdeq pc, [r4, -r0] │ │ │ │ + smlabteq r4, r4, fp, pc @ │ │ │ │ + ldrdeq pc, [r4, -r0] │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345568,16 +345568,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d4a0 <__cxa_atexit@plt+0x151794> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, r8, asr #28 │ │ │ │ + tstpeq r4, r4, asr #22 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r5, r8, lsr #28 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -345600,18 +345600,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15d520 <__cxa_atexit@plt+0x151814> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r4, sl, pc @ │ │ │ │ - ldrhteq sl, [r5], #220 @ 0xdc │ │ │ │ + smlabteq r4, r4, sl, pc @ │ │ │ │ + smlalseq sl, r5, ip, sp │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrhteq sl, [r5], #244 @ 0xf4 │ │ │ │ + smlalseq sl, r5, r4, pc @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -345649,19 +345649,19 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15d5e4 <__cxa_atexit@plt+0x1518d8> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, r8, asr sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffff1808 │ │ │ │ - rscseq sl, r5, r8, lsl #30 │ │ │ │ + rscseq sl, r5, r8, ror #29 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq sl, r5, ip, ror #29 │ │ │ │ + rscseq sl, r5, ip, asr #29 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -345699,17 +345699,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15d6ac <__cxa_atexit@plt+0x1519a0> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104f990 │ │ │ │ + tstpeq r4, r0, ror r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffff1740 │ │ │ │ - rscseq sl, r5, r0, asr #28 │ │ │ │ + rscseq sl, r5, r0, lsr #28 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 15d7ac <__cxa_atexit@plt+0x151aa0> │ │ │ │ @@ -345780,32 +345780,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15d7ec <__cxa_atexit@plt+0x151ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r0, r8, pc @ │ │ │ │ - rscseq sl, r5, r0, lsr #31 │ │ │ │ + smlatbeq r4, r0, r8, pc @ │ │ │ │ + rscseq sl, r5, r0, lsl #31 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tstpeq r4, r0, ror #16 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, ip, lsl ip │ │ │ │ - tstpeq r4, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, r0, asr #23 │ │ │ │ - rscseq sl, r5, r4, asr #23 │ │ │ │ + tstpeq r4, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + ldrshteq sl, [r5], #188 @ 0xbc │ │ │ │ + smlatteq r4, r8, r7, pc @ │ │ │ │ + rscseq sl, r5, r0, lsr #23 │ │ │ │ + rscseq sl, r5, r4, lsr #23 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ @ instruction: 0xffffe6c4 │ │ │ │ - rscseq sl, r5, r4, ror pc │ │ │ │ + rscseq sl, r5, r4, asr pc │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 15d6b4 <__cxa_atexit@plt+0x1519a8> │ │ │ │ - rscseq sl, r5, r4, lsr #30 │ │ │ │ + rscseq sl, r5, r4, lsl #30 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -345831,19 +345831,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 15d8c0 <__cxa_atexit@plt+0x151bb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tstpeq r4, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, r8, ror #29 │ │ │ │ - tstpeq r4, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r5, r8, asr #29 │ │ │ │ + tstpeq r4, r0, lsr #14 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrsbteq sl, [r5], #236 @ 0xec │ │ │ │ + ldrhteq sl, [r5], #236 @ 0xec │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15d92c <__cxa_atexit@plt+0x151c20> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -345864,27 +345864,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, r5, ip, ror #28 │ │ │ │ + rscseq sl, r5, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 15c45c <__cxa_atexit@plt+0x150750> │ │ │ │ - rscseq sl, r5, ip, asr #28 │ │ │ │ + rscseq sl, r5, ip, lsr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 15d9b0 <__cxa_atexit@plt+0x151ca4> │ │ │ │ ldr r7, [pc, #52] @ 15d9c0 <__cxa_atexit@plt+0x151cb4> │ │ │ │ @@ -345899,16 +345899,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 15d9c4 <__cxa_atexit@plt+0x151cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r5, r4, lsl lr │ │ │ │ - ldrshteq sl, [r5], #208 @ 0xd0 │ │ │ │ + ldrshteq sl, [r5], #212 @ 0xd4 │ │ │ │ + ldrsbteq sl, [r5], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 15db0c <__cxa_atexit@plt+0x151e00> │ │ │ │ @@ -345991,21 +345991,21 @@ │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ @ instruction: 0xffffe820 │ │ │ │ @ instruction: 0xffffe7cc │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ @ instruction: 0xffffe8b0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - ldrhteq sl, [r5], #136 @ 0x88 │ │ │ │ - smlatbeq r4, r8, r4, pc @ │ │ │ │ - rscseq sl, r5, r0, ror #16 │ │ │ │ - rscseq sl, r5, r0, ror #16 │ │ │ │ + smlalseq sl, r5, r8, r8 │ │ │ │ + smlabbeq r4, r8, r4, pc @ │ │ │ │ + rscseq sl, r5, r0, asr #16 │ │ │ │ + rscseq sl, r5, r0, asr #16 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 15f3d4 <__cxa_atexit@plt+0x1536c8> │ │ │ │ - rscseq sl, r5, ip, lsl ip │ │ │ │ + ldrshteq sl, [r5], #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 15db9c <__cxa_atexit@plt+0x151e90> │ │ │ │ @@ -346021,15 +346021,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, r5, r0, asr #23 │ │ │ │ + rscseq sl, r5, r0, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 15dc40 <__cxa_atexit@plt+0x151f34> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -346070,16 +346070,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15dc74 <__cxa_atexit@plt+0x151f68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, ip, r3, pc @ │ │ │ │ - rscseq sl, r5, r8, lsl #22 │ │ │ │ + smlatbeq r4, ip, r3, pc @ │ │ │ │ + rscseq sl, r5, r8, ror #21 │ │ │ │ @ instruction: 0xffffe068 │ │ │ │ @ instruction: 0xffffe0a8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -346092,16 +346092,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, r8, ror #21 │ │ │ │ + tstpeq r4, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r5, r8, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15dd3c <__cxa_atexit@plt+0x152030> │ │ │ │ @@ -346125,27 +346125,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq pc, [r4, -ip] │ │ │ │ - rscseq sl, r5, r8, ror #20 │ │ │ │ + @ instruction: 0x0104f1bc │ │ │ │ + rscseq sl, r5, r8, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15dd7c <__cxa_atexit@plt+0x152070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ - smlabbeq r4, r4, r1, pc @ │ │ │ │ + tstpeq r4, r4, ror #2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -346156,16 +346156,16 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r4, r8, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - rscseq sl, r5, r8, ror #19 │ │ │ │ + tstpeq r4, r8, lsl r4 @ p-variant is OBSOLETE │ │ │ │ + rscseq sl, r5, r8, asr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15de3c <__cxa_atexit@plt+0x152130> │ │ │ │ @@ -346189,36 +346189,36 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq pc, [r4, -ip] │ │ │ │ - rscseq sl, r5, r8, ror #18 │ │ │ │ + strheq pc, [r4, -ip] @ │ │ │ │ + rscseq sl, r5, r8, asr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15de7c <__cxa_atexit@plt+0x152170> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15c004 <__cxa_atexit@plt+0x1502f8> │ │ │ │ - smlabbeq r4, r4, r0, pc @ │ │ │ │ + tstpeq r4, r4, rrx @ p-variant is OBSOLETE │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 15deb0 <__cxa_atexit@plt+0x1521a4> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq sl, r5, r0, asr r9 │ │ │ │ + rscseq sl, r5, r0, lsr r9 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldrb r2, [r7], #-24 @ 0xffffffe8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -346755,67 +346755,67 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #208] @ 15e7e4 <__cxa_atexit@plt+0x152ad8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, #17 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ - tsteq r4, r8, ror pc │ │ │ │ + tsteq r4, r8, asr pc │ │ │ │ @ instruction: 0xffff0d34 │ │ │ │ andeq r1, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ - tsteq r4, ip, lsl #30 │ │ │ │ - ldrshteq sl, [r5], #20 │ │ │ │ + smlatteq r4, ip, lr, lr │ │ │ │ + ldrsbteq sl, [r5], #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - smlabteq r4, r4, lr, lr │ │ │ │ - ldrhteq sl, [r5], #24 │ │ │ │ + smlatbeq r4, r4, lr, lr │ │ │ │ + smlalseq sl, r5, r8, r1 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ - tsteq r4, ip, ror lr │ │ │ │ - swpeq pc, r8, [r4] @ │ │ │ │ + tsteq r4, ip, asr lr │ │ │ │ + tstpeq r4, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, ror #16 │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ - qaddeq pc, r4, r4 @ │ │ │ │ + tsteq r4, r4, lsl lr │ │ │ │ + tstpeq r4, r4, lsr r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #15 │ │ │ │ - smlatteq r4, ip, sp, lr │ │ │ │ - tstpeq r4, r0, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r4, ip, sp, lr │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ andeq r0, r0, r4, lsr #14 │ │ │ │ - smlatbeq r4, r4, sp, lr │ │ │ │ - smlabteq r4, ip, pc, lr @ │ │ │ │ + smlabbeq r4, r4, sp, lr │ │ │ │ + smlatbeq r4, ip, pc, lr @ │ │ │ │ andeq r0, r0, r4, lsl #13 │ │ │ │ - tsteq r4, ip, asr sp │ │ │ │ - smlabbeq r4, r8, pc, lr @ │ │ │ │ + tsteq r4, ip, lsr sp │ │ │ │ + tsteq r4, r8, ror #30 │ │ │ │ andeq r0, r0, r4, ror #11 │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ + strdeq lr, [r4, -r4] │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ - smlabteq r4, ip, ip, lr │ │ │ │ - tsteq r4, r0, lsl #30 │ │ │ │ + smlatbeq r4, ip, ip, lr │ │ │ │ + smlatteq r4, r0, lr, lr │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ - smlabbeq r4, r4, ip, lr │ │ │ │ - @ instruction: 0x0104eebc │ │ │ │ + tsteq r4, r4, ror #24 │ │ │ │ + @ instruction: 0x0104ee9c │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - tsteq r4, ip, lsr ip │ │ │ │ - tsteq r4, r8, ror lr │ │ │ │ + tsteq r4, ip, lsl ip │ │ │ │ + tsteq r4, r8, asr lr │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ - strdeq lr, [r4, -r4] │ │ │ │ - tsteq r4, r4, lsr lr │ │ │ │ + ldrdeq lr, [r4, -r4] │ │ │ │ + tsteq r4, r4, lsl lr │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ - smlatbeq r4, ip, fp, lr │ │ │ │ - strdeq lr, [r4, -r0] │ │ │ │ + smlabbeq r4, ip, fp, lr │ │ │ │ + ldrdeq lr, [r4, -r0] │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ - tsteq r4, r4, ror #22 │ │ │ │ - smlatbeq r4, ip, sp, lr │ │ │ │ + tsteq r4, r4, asr #22 │ │ │ │ + smlabbeq r4, ip, sp, lr │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r4, ip, lsl fp │ │ │ │ - tsteq r4, r8, ror #26 │ │ │ │ + strdeq lr, [r4, -ip] │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - ldrsbteq sl, [r5], #124 @ 0x7c │ │ │ │ - tstpeq r4, r4, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r4, r4, lsr r0 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r5, r0, ror #31 │ │ │ │ + ldrhteq sl, [r5], #124 @ 0x7c │ │ │ │ + tstpeq r4, r4, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r4, r4, lsl r0 @ p-variant is OBSOLETE │ │ │ │ + rscseq r9, r5, r0, asr #31 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -346837,16 +346837,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15e874 <__cxa_atexit@plt+0x152b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e790 │ │ │ │ - smlabteq r4, ip, r9, lr │ │ │ │ + tsteq r4, r0, ror r7 │ │ │ │ + smlatbeq r4, ip, r9, lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -346869,16 +346869,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15e8f4 <__cxa_atexit@plt+0x152be8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r7 │ │ │ │ - tsteq r4, r8, asr #18 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r8, lsr #18 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -346901,16 +346901,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15e974 <__cxa_atexit@plt+0x152c68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e690 │ │ │ │ - smlabteq r4, r4, r8, lr │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ + smlatbeq r4, r4, r8, lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -346933,16 +346933,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15e9f4 <__cxa_atexit@plt+0x152ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r6 │ │ │ │ - tsteq r4, r0, asr #16 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r0, lsr #16 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -346965,16 +346965,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ea74 <__cxa_atexit@plt+0x152d68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e590 │ │ │ │ - @ instruction: 0x0104e7bc │ │ │ │ + tsteq r4, r0, ror r5 │ │ │ │ + @ instruction: 0x0104e79c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -346997,16 +346997,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15eaf4 <__cxa_atexit@plt+0x152de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r5 │ │ │ │ - tsteq r4, r8, lsr r7 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r8, lsl r7 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347029,16 +347029,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15eb74 <__cxa_atexit@plt+0x152e68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e490 │ │ │ │ - @ instruction: 0x0104e6b4 │ │ │ │ + tsteq r4, r0, ror r4 │ │ │ │ + @ instruction: 0x0104e694 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347061,16 +347061,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ebf4 <__cxa_atexit@plt+0x152ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r4 │ │ │ │ - tsteq r4, r0, lsr r6 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r0, lsl r6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347093,16 +347093,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ec74 <__cxa_atexit@plt+0x152f68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e390 │ │ │ │ - smlatbeq r4, ip, r5, lr │ │ │ │ + tsteq r4, r0, ror r3 │ │ │ │ + smlabbeq r4, ip, r5, lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347125,16 +347125,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ecf4 <__cxa_atexit@plt+0x152fe8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r3 │ │ │ │ - tsteq r4, r8, lsr #10 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r8, lsl #10 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347157,16 +347157,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ed74 <__cxa_atexit@plt+0x153068> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e290 │ │ │ │ - smlatbeq r4, r4, r4, lr │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ + smlabbeq r4, r4, r4, lr │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347189,16 +347189,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15edf4 <__cxa_atexit@plt+0x1530e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r2 │ │ │ │ - tsteq r4, r0, lsr #8 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + tsteq r4, r0, lsl #8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347221,16 +347221,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ee74 <__cxa_atexit@plt+0x153168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104e190 │ │ │ │ - @ instruction: 0x0104e39c │ │ │ │ + tsteq r4, r0, ror r1 │ │ │ │ + tsteq r4, ip, ror r3 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347253,16 +347253,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15eef4 <__cxa_atexit@plt+0x1531e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsl r1 │ │ │ │ - ldrshteq r9, [r5], #52 @ 0x34 │ │ │ │ + strdeq lr, [r4, -r0] │ │ │ │ + ldrsbteq r9, [r5], #52 @ 0x34 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ @@ -347285,18 +347285,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 15ef74 <__cxa_atexit@plt+0x153268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - swpeq lr, r0, [r4] │ │ │ │ - rscseq r9, r5, r8, ror #6 │ │ │ │ + tsteq r4, r0, ror r0 │ │ │ │ + rscseq r9, r5, r8, asr #6 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq r9, r5, r0, ror #10 │ │ │ │ + rscseq r9, r5, r0, asr #10 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -347334,19 +347334,19 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15f038 <__cxa_atexit@plt+0x15332c> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4 │ │ │ │ + smlatteq r4, r4, pc, sp @ │ │ │ │ @ instruction: 0xfffefdb4 │ │ │ │ - ldrhteq r9, [r5], #68 @ 0x44 │ │ │ │ + smlalseq r9, r5, r4, r4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - smlalseq r9, r5, r8, r4 │ │ │ │ + rscseq r9, r5, r8, ror r4 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -347384,17 +347384,17 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15f100 <__cxa_atexit@plt+0x1533f4> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsr pc │ │ │ │ + tsteq r4, ip, lsl pc │ │ │ │ @ instruction: 0xfffefcec │ │ │ │ - rscseq r9, r5, ip, ror #7 │ │ │ │ + rscseq r9, r5, ip, asr #7 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp lr, r6 │ │ │ │ bcc 15f200 <__cxa_atexit@plt+0x1534f4> │ │ │ │ @@ -347465,32 +347465,32 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 15f240 <__cxa_atexit@plt+0x153534> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror #28 │ │ │ │ - rscseq r9, r5, ip, lsr r5 │ │ │ │ + tsteq r4, ip, asr #28 │ │ │ │ + rscseq r9, r5, ip, lsl r5 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - tsteq r4, ip, lsl #28 │ │ │ │ - rscseq r9, r5, r8, asr #3 │ │ │ │ - @ instruction: 0x0104ddb4 │ │ │ │ - rscseq r9, r5, ip, ror #2 │ │ │ │ - rscseq r9, r5, r0, ror r1 │ │ │ │ + smlatteq r4, ip, sp, sp │ │ │ │ + rscseq r9, r5, r8, lsr #3 │ │ │ │ + @ instruction: 0x0104dd94 │ │ │ │ + rscseq r9, r5, ip, asr #2 │ │ │ │ + rscseq r9, r5, r0, asr r1 │ │ │ │ @ instruction: 0xffffcb04 │ │ │ │ @ instruction: 0xffffcb44 │ │ │ │ - rscseq r9, r5, r0, ror r5 │ │ │ │ + rscseq r9, r5, r0, asr r5 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 15f108 <__cxa_atexit@plt+0x1533fc> │ │ │ │ - ldrsbteq r9, [r5], #64 @ 0x40 │ │ │ │ + ldrhteq r9, [r5], #64 @ 0x40 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347516,19 +347516,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 15f314 <__cxa_atexit@plt+0x153608> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r4, lsl #26 │ │ │ │ - smlalseq r9, r5, r4, r4 │ │ │ │ - smlatteq r4, ip, ip, sp │ │ │ │ + smlatteq r4, r4, ip, sp │ │ │ │ + rscseq r9, r5, r4, ror r4 │ │ │ │ + smlabteq r4, ip, ip, sp │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrsbteq r9, [r5], #72 @ 0x48 │ │ │ │ + ldrhteq r9, [r5], #72 @ 0x48 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f380 <__cxa_atexit@plt+0x153674> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -347549,15 +347549,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r9, r5, r8, ror #8 │ │ │ │ + rscseq r9, r5, r8, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ @@ -347662,21 +347662,21 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeaa0 │ │ │ │ @ instruction: 0xffffe728 │ │ │ │ @ instruction: 0xffffe99c │ │ │ │ @ instruction: 0xffffe920 │ │ │ │ @ instruction: 0xffffe868 │ │ │ │ @ instruction: 0xffffe81c │ │ │ │ - ldrsbteq r9, [r5], #44 @ 0x2c │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ + ldrhteq r9, [r5], #44 @ 0x2c │ │ │ │ + smlatteq r4, r0, sl, sp │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - ldrhteq r8, [r5], #228 @ 0xe4 │ │ │ │ - smlatbeq r4, r4, sl, sp │ │ │ │ - rscseq r8, r5, ip, asr lr │ │ │ │ - rscseq r8, r5, r0, ror #28 │ │ │ │ + smlalseq r8, r5, r4, lr │ │ │ │ + smlabbeq r4, r4, sl, sp │ │ │ │ + rscseq r8, r5, ip, lsr lr │ │ │ │ + rscseq r8, r5, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 15f5bc <__cxa_atexit@plt+0x1538b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -347691,15 +347691,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 15f5c8 <__cxa_atexit@plt+0x1538bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror #18 │ │ │ │ + tsteq r4, r4, asr #18 │ │ │ │ ldrsbteq r6, [r1], #127 @ 0x7f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f5fc <__cxa_atexit@plt+0x1538f0> │ │ │ │ ldr r2, [pc, #28] @ 15f604 <__cxa_atexit@plt+0x1538f8> │ │ │ │ @@ -347707,30 +347707,30 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl #18 │ │ │ │ + smlatteq r4, r4, r8, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f638 <__cxa_atexit@plt+0x15392c> │ │ │ │ ldr r2, [pc, #28] @ 15f640 <__cxa_atexit@plt+0x153934> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r8, r8, sp │ │ │ │ + smlatbeq r4, r8, r8, sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347743,16 +347743,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, fp, sp │ │ │ │ - smlalseq r9, r5, r8, r1 │ │ │ │ + smlabbeq r4, r8, fp, sp │ │ │ │ + rscseq r9, r5, r8, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f708 <__cxa_atexit@plt+0x1539fc> │ │ │ │ @@ -347776,28 +347776,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r0, lsl r8 │ │ │ │ - rscseq r9, r5, r8, lsl r1 │ │ │ │ + strdeq sp, [r4, -r0] │ │ │ │ + ldrshteq r9, [r5], #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15f748 <__cxa_atexit@plt+0x153a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 160744 <__cxa_atexit@plt+0x154a38> │ │ │ │ - @ instruction: 0x0104d7b8 │ │ │ │ - rscseq r9, r5, r4, ror #1 │ │ │ │ + @ instruction: 0x0104d798 │ │ │ │ + rscseq r9, r5, r4, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347840,16 +347840,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 15f818 <__cxa_atexit@plt+0x153b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffef5d0 │ │ │ │ - ldrsbteq r8, [r5], #204 @ 0xcc │ │ │ │ - rscseq r9, r5, r4, lsl r0 │ │ │ │ + ldrhteq r8, [r5], #204 @ 0xcc │ │ │ │ + ldrshteq r8, [r5], #244 @ 0xf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347887,16 +347887,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15f8d4 <__cxa_atexit@plt+0x153bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r8, r5, ip, ror #30 │ │ │ │ - rscseq r8, r5, r8, asr pc │ │ │ │ + rscseq r8, r5, ip, asr #30 │ │ │ │ + rscseq r8, r5, r8, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347926,29 +347926,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 15f970 <__cxa_atexit@plt+0x153c64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffef470 │ │ │ │ - rscseq r8, r5, ip, ror fp │ │ │ │ + rscseq r8, r5, ip, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15f9a0 <__cxa_atexit@plt+0x153c94> │ │ │ │ ldr r2, [pc, #24] @ 15f9a8 <__cxa_atexit@plt+0x153c9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1011618 <__cxa_atexit@plt+0x100590c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, asr r5 │ │ │ │ + tsteq r4, ip, lsr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -347981,16 +347981,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r4, -r4] │ │ │ │ - rscseq r8, r5, r0, ror #27 │ │ │ │ + ldrdeq sp, [r4, -r4] │ │ │ │ + rscseq r8, r5, r0, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348020,15 +348020,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 15fae8 <__cxa_atexit@plt+0x153ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ - rscseq r8, r5, r4, asr sp │ │ │ │ + rscseq r8, r5, r4, lsr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348041,16 +348041,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #14 │ │ │ │ - ldrshteq r8, [r5], #192 @ 0xc0 │ │ │ │ + smlatteq r4, r8, r6, sp │ │ │ │ + ldrsbteq r8, [r5], #192 @ 0xc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348080,29 +348080,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 15fbd8 <__cxa_atexit@plt+0x153ecc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r8, r5, r4, ror #24 │ │ │ │ + rscseq r8, r5, r4, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15fc08 <__cxa_atexit@plt+0x153efc> │ │ │ │ ldr r2, [pc, #24] @ 15fc10 <__cxa_atexit@plt+0x153f04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1011700 <__cxa_atexit@plt+0x10059f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r4, -r4] │ │ │ │ + ldrdeq sp, [r4, -r4] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348135,16 +348135,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104d594 │ │ │ │ - rscseq r8, r5, r8, asr #20 │ │ │ │ + tsteq r4, r4, ror r5 │ │ │ │ + rscseq r8, r5, r8, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 15fd28 <__cxa_atexit@plt+0x15401c> │ │ │ │ @@ -348168,28 +348168,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq sp, [r4, -r0] │ │ │ │ - rscseq r8, r5, r8, asr #19 │ │ │ │ + ldrdeq sp, [r4, -r0] │ │ │ │ + rscseq r8, r5, r8, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 15fd68 <__cxa_atexit@plt+0x15405c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - @ instruction: 0x0104d198 │ │ │ │ - smlalseq r8, r5, ip, r9 │ │ │ │ + tsteq r4, r8, ror r1 │ │ │ │ + rscseq r8, r5, ip, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348225,24 +348225,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 15fe1c <__cxa_atexit@plt+0x154110> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffeefc8 │ │ │ │ - ldrsbteq r8, [r5], #100 @ 0x64 │ │ │ │ + ldrhteq r8, [r5], #100 @ 0x64 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 15fe50 <__cxa_atexit@plt+0x154144> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - ldrshteq r8, [r5], #144 @ 0x90 │ │ │ │ + ldrsbteq r8, [r5], #144 @ 0x90 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-20 @ 0xffffffec │ │ │ │ cmp r3, fp │ │ │ │ bcc 16003c <__cxa_atexit@plt+0x154330> │ │ │ │ @@ -348410,25 +348410,25 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - tsteq r4, r8, lsr r0 │ │ │ │ + tsteq r4, r8, lsl r0 │ │ │ │ @ instruction: 0xfffeedfc │ │ │ │ - rscseq r8, r5, ip, ror #7 │ │ │ │ + rscseq r8, r5, ip, asr #7 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r5, r0, lsl r9 │ │ │ │ - smlatbeq r4, r0, r0, sp │ │ │ │ - smlatbeq r4, r0, r0, sp │ │ │ │ - strdeq sp, [r4, -r4] │ │ │ │ - smlatbeq r4, r8, pc, ip @ │ │ │ │ - smlalseq r8, r5, r0, r3 │ │ │ │ + ldrshteq r8, [r5], #128 @ 0x80 │ │ │ │ + smlabbeq r4, r0, r0, sp │ │ │ │ + smlabbeq r4, r0, r0, sp │ │ │ │ + ldrdeq sp, [r4, -r4] │ │ │ │ + smlabbeq r4, r8, pc, ip @ │ │ │ │ + rscseq r8, r5, r0, ror r3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348448,17 +348448,17 @@ │ │ │ │ b 14e9cc <__cxa_atexit@plt+0x142cc0> │ │ │ │ ldr r3, [pc, #20] @ 16019c <__cxa_atexit@plt+0x154490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, asr lr │ │ │ │ + tsteq r4, ip, lsr lr │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r8, r5, r8, lsr r3 │ │ │ │ + rscseq r8, r5, r8, lsl r3 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -348496,19 +348496,19 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 160260 <__cxa_atexit@plt+0x154554> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r4, -ip] │ │ │ │ + @ instruction: 0x0104cdbc │ │ │ │ @ instruction: 0xfffeeb8c │ │ │ │ - rscseq r8, r5, ip, lsl #5 │ │ │ │ + rscseq r8, r5, ip, ror #4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r8, r5, r0, ror #9 │ │ │ │ + rscseq r8, r5, r0, asr #9 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348528,17 +348528,17 @@ │ │ │ │ b 15bb68 <__cxa_atexit@plt+0x14fe5c> │ │ │ │ ldr r3, [pc, #20] @ 1602dc <__cxa_atexit@plt+0x1545d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsl sp │ │ │ │ + strdeq ip, [r4, -ip] │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r8, r5, r8, lsr r5 │ │ │ │ + rscseq r8, r5, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348564,19 +348564,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 160374 <__cxa_atexit@plt+0x154668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r4, r4, ip, ip │ │ │ │ - ldrshteq r8, [r5], #76 @ 0x4c │ │ │ │ - smlabbeq r4, ip, ip, ip │ │ │ │ + smlabbeq r4, r4, ip, ip │ │ │ │ + ldrsbteq r8, [r5], #76 @ 0x4c │ │ │ │ + tsteq r4, ip, ror #24 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - ldrhteq r8, [r5], #72 @ 0x48 │ │ │ │ + smlalseq r8, r5, r8, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1603e0 <__cxa_atexit@plt+0x1546d4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -348597,27 +348597,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r8, r5, r8, asr #8 │ │ │ │ + rscseq r8, r5, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 15fe50 <__cxa_atexit@plt+0x154144> │ │ │ │ - rscseq r8, r5, r4, lsl r4 │ │ │ │ + ldrshteq r8, [r5], #52 @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 160464 <__cxa_atexit@plt+0x154758> │ │ │ │ ldr r7, [pc, #52] @ 160474 <__cxa_atexit@plt+0x154768> │ │ │ │ @@ -348632,16 +348632,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 160478 <__cxa_atexit@plt+0x15476c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r5, r0, asr #7 │ │ │ │ - ldrhteq r8, [r5], #56 @ 0x38 │ │ │ │ + rscseq r8, r5, r0, lsr #7 │ │ │ │ + smlalseq r8, r5, r8, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1605d4 <__cxa_atexit@plt+0x1548c8> │ │ │ │ @@ -348730,21 +348730,21 @@ │ │ │ │ @ instruction: 0xfffff3f0 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - ldrshteq r7, [r5], #208 @ 0xd0 │ │ │ │ - smlatteq r4, r0, r9, ip │ │ │ │ - smlalseq r7, r5, r8, sp │ │ │ │ - smlalseq r7, r5, r8, sp │ │ │ │ + ldrsbteq r7, [r5], #208 @ 0xd0 │ │ │ │ + smlabteq r4, r0, r9, ip │ │ │ │ + rscseq r7, r5, r8, ror sp │ │ │ │ + rscseq r7, r5, r8, ror sp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 160744 <__cxa_atexit@plt+0x154a38> │ │ │ │ - rscseq r8, r5, r8, lsl r2 │ │ │ │ + ldrshteq r8, [r5], #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1606a8 <__cxa_atexit@plt+0x15499c> │ │ │ │ @@ -348782,16 +348782,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlabbeq r4, ip, r8, ip │ │ │ │ - rscseq r8, r5, r0, ror #2 │ │ │ │ + tsteq r4, ip, ror #16 │ │ │ │ + rscseq r8, r5, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16071c <__cxa_atexit@plt+0x154a10> │ │ │ │ @@ -348804,15 +348804,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 160744 <__cxa_atexit@plt+0x154a38> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, lsl #16 │ │ │ │ + smlatteq r4, r8, r7, ip │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -348863,16 +348863,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 160818 <__cxa_atexit@plt+0x154b0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - tsteq r4, r0, lsr r7 │ │ │ │ - rscseq r8, r5, r8, lsr r0 │ │ │ │ + tsteq r4, r0, lsl r7 │ │ │ │ + rscseq r8, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ @@ -348888,30 +348888,30 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104c690 │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1608ac <__cxa_atexit@plt+0x154ba0> │ │ │ │ ldr r2, [pc, #28] @ 1608b4 <__cxa_atexit@plt+0x154ba8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr r6 │ │ │ │ + tsteq r4, r4, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -348924,16 +348924,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsr r9 │ │ │ │ - rscseq r7, r5, r4, lsr #30 │ │ │ │ + tsteq r4, r4, lsl r9 │ │ │ │ + rscseq r7, r5, r4, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16097c <__cxa_atexit@plt+0x154c70> │ │ │ │ @@ -348957,28 +348957,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0104c59c │ │ │ │ - rscseq r7, r5, r4, lsr #29 │ │ │ │ + tsteq r4, ip, ror r5 │ │ │ │ + rscseq r7, r5, r4, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1609bc <__cxa_atexit@plt+0x154cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 160744 <__cxa_atexit@plt+0x154a38> │ │ │ │ - tsteq r4, r4, asr #10 │ │ │ │ - rscseq r7, r5, r0, ror lr │ │ │ │ + tsteq r4, r4, lsr #10 │ │ │ │ + rscseq r7, r5, r0, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349021,16 +349021,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 160a8c <__cxa_atexit@plt+0x154d80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffee35c │ │ │ │ - rscseq r7, r5, r8, ror #20 │ │ │ │ - rscseq r7, r5, r0, lsr #27 │ │ │ │ + rscseq r7, r5, r8, asr #20 │ │ │ │ + rscseq r7, r5, r0, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349068,16 +349068,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 160b48 <__cxa_atexit@plt+0x154e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ - ldrshteq r7, [r5], #200 @ 0xc8 │ │ │ │ - rscseq r7, r5, r4, ror #25 │ │ │ │ + ldrsbteq r7, [r5], #200 @ 0xc8 │ │ │ │ + rscseq r7, r5, r4, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349107,29 +349107,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 160be4 <__cxa_atexit@plt+0x154ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffee1fc │ │ │ │ - rscseq r7, r5, r8, lsl #18 │ │ │ │ + rscseq r7, r5, r8, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 160c14 <__cxa_atexit@plt+0x154f08> │ │ │ │ ldr r2, [pc, #24] @ 160c1c <__cxa_atexit@plt+0x154f10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1011618 <__cxa_atexit@plt+0x100590c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r8, r2, ip │ │ │ │ + smlabteq r4, r8, r2, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349162,16 +349162,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r4, r0, r5, ip │ │ │ │ - rscseq r7, r5, ip, ror #22 │ │ │ │ + tsteq r4, r0, ror #10 │ │ │ │ + rscseq r7, r5, ip, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349201,15 +349201,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 160d5c <__cxa_atexit@plt+0x155050> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ - rscseq r7, r5, r0, ror #21 │ │ │ │ + rscseq r7, r5, r0, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349222,16 +349222,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104c494 │ │ │ │ - rscseq r7, r5, ip, ror sl │ │ │ │ + tsteq r4, r4, ror r4 │ │ │ │ + rscseq r7, r5, ip, asr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349261,29 +349261,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 160e4c <__cxa_atexit@plt+0x155140> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ - ldrshteq r7, [r5], #144 @ 0x90 │ │ │ │ + ldrsbteq r7, [r5], #144 @ 0x90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 160e7c <__cxa_atexit@plt+0x155170> │ │ │ │ ldr r2, [pc, #24] @ 160e84 <__cxa_atexit@plt+0x155178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1011700 <__cxa_atexit@plt+0x10059f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r4, r0, r0, ip │ │ │ │ + tsteq r4, r0, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349316,16 +349316,16 @@ │ │ │ │ sub r9, r6, #5 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr #6 │ │ │ │ - ldrsbteq r7, [r5], #116 @ 0x74 │ │ │ │ + mrseq ip, LR_abt │ │ │ │ + ldrhteq r7, [r5], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 160f9c <__cxa_atexit@plt+0x155290> │ │ │ │ @@ -349349,28 +349349,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, ip, ror pc │ │ │ │ - rscseq r7, r5, r4, asr r7 │ │ │ │ + tsteq r4, ip, asr pc │ │ │ │ + rscseq r7, r5, r4, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 160fdc <__cxa_atexit@plt+0x1552d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b328 <__cxa_atexit@plt+0x14f61c> │ │ │ │ - tsteq r4, r4, lsr #30 │ │ │ │ - rscseq r7, r5, r8, lsr #14 │ │ │ │ + tsteq r4, r4, lsl #30 │ │ │ │ + rscseq r7, r5, r8, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349406,24 +349406,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 161090 <__cxa_atexit@plt+0x155384> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffedd54 │ │ │ │ - rscseq r7, r5, r0, ror #8 │ │ │ │ + rscseq r7, r5, r0, asr #8 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1610c4 <__cxa_atexit@plt+0x1553b8> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq r7, r5, ip, ror r7 │ │ │ │ + rscseq r7, r5, ip, asr r7 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3], #-20 @ 0xffffffec │ │ │ │ cmp r3, fp │ │ │ │ bcc 1612b0 <__cxa_atexit@plt+0x1555a4> │ │ │ │ @@ -349591,25 +349591,25 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - smlabteq r4, r4, sp, fp │ │ │ │ + smlatbeq r4, r4, sp, fp │ │ │ │ @ instruction: 0xfffedb88 │ │ │ │ - rscseq r7, r5, r8, ror r1 │ │ │ │ + rscseq r7, r5, r8, asr r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq r7, r5, ip, r6 │ │ │ │ - tsteq r4, ip, lsr #28 │ │ │ │ - tsteq r4, ip, lsr #28 │ │ │ │ - smlabbeq r4, r0, lr, fp │ │ │ │ - tsteq r4, r4, lsr sp │ │ │ │ - rscseq r7, r5, ip, lsl r1 │ │ │ │ + rscseq r7, r5, ip, ror r6 │ │ │ │ + tsteq r4, ip, lsl #28 │ │ │ │ + tsteq r4, ip, lsl #28 │ │ │ │ + tsteq r4, r0, ror #28 │ │ │ │ + tsteq r4, r4, lsl sp │ │ │ │ + ldrshteq r7, [r5], #12 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349629,17 +349629,17 @@ │ │ │ │ b 14e9cc <__cxa_atexit@plt+0x142cc0> │ │ │ │ ldr r3, [pc, #20] @ 161410 <__cxa_atexit@plt+0x155704> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r4, r8, fp, fp │ │ │ │ + smlabteq r4, r8, fp, fp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r7, r5, r4, asr #1 │ │ │ │ + rscseq r7, r5, r4, lsr #1 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -349677,19 +349677,19 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1614d4 <__cxa_atexit@plt+0x1557c8> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror #22 │ │ │ │ + tsteq r4, r8, asr #22 │ │ │ │ @ instruction: 0xfffed918 │ │ │ │ - rscseq r7, r5, r8, lsl r0 │ │ │ │ + ldrshteq r6, [r5], #248 @ 0xf8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r7, r5, ip, ror #4 │ │ │ │ + rscseq r7, r5, ip, asr #4 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349709,17 +349709,17 @@ │ │ │ │ b 15bb68 <__cxa_atexit@plt+0x14fe5c> │ │ │ │ ldr r3, [pc, #20] @ 161550 <__cxa_atexit@plt+0x155844> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r4, r8, sl, fp │ │ │ │ + smlabbeq r4, r8, sl, fp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r7, r5, r4, asr #5 │ │ │ │ + rscseq r7, r5, r4, lsr #5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -349745,19 +349745,19 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 1615e8 <__cxa_atexit@plt+0x1558dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r0, lsr sl │ │ │ │ - rscseq r7, r5, r8, lsl #5 │ │ │ │ - tsteq r4, r8, lsl sl │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ + rscseq r7, r5, r8, ror #4 │ │ │ │ + strdeq fp, [r4, -r8] │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq r7, r5, r4, asr #4 │ │ │ │ + rscseq r7, r5, r4, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161654 <__cxa_atexit@plt+0x155948> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -349778,29 +349778,29 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsbteq r7, [r5], #20 │ │ │ │ + ldrhteq r7, [r5], #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1610c4 <__cxa_atexit@plt+0x1553b8> │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlalseq r7, r5, r8, r1 │ │ │ │ + rscseq r7, r5, r8, ror r1 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1617fc <__cxa_atexit@plt+0x155af0> │ │ │ │ @@ -349898,21 +349898,21 @@ │ │ │ │ @ instruction: 0xfffff9d4 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - rscseq r7, r5, r0, asr #32 │ │ │ │ - tsteq r4, ip, lsl r8 │ │ │ │ + rscseq r7, r5, r0, lsr #32 │ │ │ │ + strdeq fp, [r4, -ip] │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq r6, r5, ip, asr #23 │ │ │ │ - @ instruction: 0x0104b7bc │ │ │ │ - rscseq r6, r5, r4, ror fp │ │ │ │ - rscseq r6, r5, r4, ror fp │ │ │ │ + rscseq r6, r5, ip, lsr #23 │ │ │ │ + @ instruction: 0x0104b79c │ │ │ │ + rscseq r6, r5, r4, asr fp │ │ │ │ + rscseq r6, r5, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1618ac <__cxa_atexit@plt+0x155ba0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -349927,19 +349927,19 @@ │ │ │ │ ldr r8, [pc, #24] @ 1618b8 <__cxa_atexit@plt+0x155bac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror r6 │ │ │ │ + tsteq r4, r4, asr r6 │ │ │ │ rscseq r4, r1, r0, asr #8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1619f0 <__cxa_atexit@plt+0x155ce4> │ │ │ │ - rscseq r7, r5, ip, lsr #1 │ │ │ │ + rscseq r7, r5, ip, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov sl, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 161954 <__cxa_atexit@plt+0x155c48> │ │ │ │ @@ -349977,16 +349977,16 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r7 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlatteq r4, r0, r5, fp │ │ │ │ - ldrshteq r6, [r5], #244 @ 0xf4 │ │ │ │ + smlabteq r4, r0, r5, fp │ │ │ │ + ldrsbteq r6, [r5], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1619c8 <__cxa_atexit@plt+0x155cbc> │ │ │ │ @@ -349999,15 +349999,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r5] │ │ │ │ b 1619f0 <__cxa_atexit@plt+0x155ce4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, asr r5 │ │ │ │ + tsteq r4, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -350058,16 +350058,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 161ac4 <__cxa_atexit@plt+0x155db8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlabbeq r4, r4, r4, fp │ │ │ │ - rscseq r6, r5, ip, asr #29 │ │ │ │ + tsteq r4, r4, ror #8 │ │ │ │ + rscseq r6, r5, ip, lsr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ @@ -350081,31 +350081,31 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, ip, r3, fp │ │ │ │ + smlabteq r4, ip, r3, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161b50 <__cxa_atexit@plt+0x155e44> │ │ │ │ ldr r2, [pc, #28] @ 161b58 <__cxa_atexit@plt+0x155e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104b3b0 │ │ │ │ - rscseq r6, r5, ip, lsl #28 │ │ │ │ + @ instruction: 0x0104b390 │ │ │ │ + rscseq r6, r5, ip, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161b98 <__cxa_atexit@plt+0x155e8c> │ │ │ │ ldr r2, [pc, #36] @ 161ba0 <__cxa_atexit@plt+0x155e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350114,15 +350114,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r3 │ │ │ │ + tsteq r4, r0, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350132,16 +350132,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r4, -ip] │ │ │ │ - rscseq r6, r5, r8, ror sp │ │ │ │ + ldrdeq fp, [r4, -ip] │ │ │ │ + rscseq r6, r5, r8, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350156,15 +350156,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq r6, r5, r8, lsr #26 │ │ │ │ + rscseq r6, r5, r8, lsl #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161cb8 <__cxa_atexit@plt+0x155fac> │ │ │ │ @@ -350188,28 +350188,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ - rscseq r6, r5, r8, lsr #25 │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ + rscseq r6, r5, r8, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 161cf8 <__cxa_atexit@plt+0x155fec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1619f0 <__cxa_atexit@plt+0x155ce4> │ │ │ │ - tsteq r4, r8, lsl #4 │ │ │ │ - rscseq r6, r5, r4, ror ip │ │ │ │ + smlatteq r4, r8, r1, fp │ │ │ │ + rscseq r6, r5, r4, asr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350254,16 +350254,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 161dd0 <__cxa_atexit@plt+0x1560c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffed018 │ │ │ │ - rscseq r6, r5, r4, lsr #14 │ │ │ │ - smlalseq r6, r5, ip, fp │ │ │ │ + rscseq r6, r5, r4, lsl #14 │ │ │ │ + rscseq r6, r5, ip, ror fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350301,16 +350301,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 161e8c <__cxa_atexit@plt+0x156180> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffe644 │ │ │ │ - ldrhteq r6, [r5], #148 @ 0x94 │ │ │ │ - rscseq r6, r5, r0, ror #21 │ │ │ │ + smlalseq r6, r5, r4, r9 │ │ │ │ + rscseq r6, r5, r0, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350340,16 +350340,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 161f28 <__cxa_atexit@plt+0x15621c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffeceb8 │ │ │ │ - rscseq r6, r5, r4, asr #11 │ │ │ │ - rscseq r6, r5, r0, lsr #19 │ │ │ │ + rscseq r6, r5, r4, lsr #11 │ │ │ │ + rscseq r6, r5, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161f78 <__cxa_atexit@plt+0x15626c> │ │ │ │ ldr r2, [pc, #52] @ 161f80 <__cxa_atexit@plt+0x156274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350362,18 +350362,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 161f88 <__cxa_atexit@plt+0x15627c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104afb0 │ │ │ │ - smlatbeq r4, r4, pc, sl @ │ │ │ │ - smlabteq r4, r0, r2, fp │ │ │ │ - rscseq r6, r5, r0, asr #18 │ │ │ │ + @ instruction: 0x0104af90 │ │ │ │ + smlabbeq r4, r4, pc, sl @ │ │ │ │ + smlatbeq r4, r0, r2, fp │ │ │ │ + rscseq r6, r5, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 161fe8 <__cxa_atexit@plt+0x1562dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -350395,18 +350395,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsr #30 │ │ │ │ + tsteq r4, ip, lsl #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldrhteq r3, [r1], #232 @ 0xe8 │ │ │ │ - ldrhteq r6, [r5], #140 @ 0x8c │ │ │ │ + smlalseq r6, r5, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16205c <__cxa_atexit@plt+0x156350> │ │ │ │ ldr r2, [pc, #52] @ 162064 <__cxa_atexit@plt+0x156358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350419,18 +350419,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 16206c <__cxa_atexit@plt+0x156360> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, ip, lr, sl │ │ │ │ - smlabteq r4, r0, lr, sl │ │ │ │ - ldrdeq fp, [r4, -ip] │ │ │ │ - rscseq r6, r5, ip, asr r8 │ │ │ │ + smlatbeq r4, ip, lr, sl │ │ │ │ + smlatbeq r4, r0, lr, sl │ │ │ │ + @ instruction: 0x0104b1bc │ │ │ │ + rscseq r6, r5, ip, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1620cc <__cxa_atexit@plt+0x1563c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -350452,18 +350452,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #28 │ │ │ │ + tsteq r4, r8, lsr #28 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r3, r1, lr, asr #24 │ │ │ │ - rscseq r6, r5, r8, lsr r8 │ │ │ │ + rscseq r6, r5, r8, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 162198 <__cxa_atexit@plt+0x15648c> │ │ │ │ @@ -350503,20 +350503,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1621a8 <__cxa_atexit@plt+0x15649c> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r0, sp, sl │ │ │ │ + smlatbeq r4, r0, sp, sl │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r6, r5, ip, lsr #14 │ │ │ │ - smlatbeq r4, r4, sp, sl │ │ │ │ - smlabbeq r4, ip, sp, sl │ │ │ │ - rscseq r6, r5, r4, lsl #14 │ │ │ │ + rscseq r6, r5, ip, lsl #14 │ │ │ │ + smlabbeq r4, r4, sp, sl │ │ │ │ + tsteq r4, ip, ror #26 │ │ │ │ + rscseq r6, r5, r4, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162214 <__cxa_atexit@plt+0x156508> │ │ │ │ ldr r2, [pc, #52] @ 16221c <__cxa_atexit@plt+0x156510> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350529,18 +350529,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 162224 <__cxa_atexit@plt+0x156518> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ - tsteq r4, r8, lsl #26 │ │ │ │ - tsteq r4, r4, lsr #32 │ │ │ │ - rscseq r6, r5, r4, lsr #13 │ │ │ │ + strdeq sl, [r4, -r4] │ │ │ │ + smlatteq r4, r8, ip, sl │ │ │ │ + tsteq r4, r4 │ │ │ │ + rscseq r6, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162284 <__cxa_atexit@plt+0x156578> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -350562,18 +350562,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0104ac90 │ │ │ │ + tsteq r4, r0, ror ip │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r3, r1, sp, ror #21 │ │ │ │ - rscseq r6, r5, r0, lsr #12 │ │ │ │ + rscseq r6, r5, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1622f8 <__cxa_atexit@plt+0x1565ec> │ │ │ │ ldr r2, [pc, #52] @ 162300 <__cxa_atexit@plt+0x1565f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350586,18 +350586,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 162308 <__cxa_atexit@plt+0x1565fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ - tsteq r4, r4, lsr #24 │ │ │ │ - tsteq r4, r0, asr #30 │ │ │ │ - rscseq r6, r5, r0, asr #11 │ │ │ │ + tsteq r4, r0, lsl ip │ │ │ │ + tsteq r4, r4, lsl #24 │ │ │ │ + tsteq r4, r0, lsr #30 │ │ │ │ + rscseq r6, r5, r0, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162368 <__cxa_atexit@plt+0x15665c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -350619,18 +350619,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, ip, fp, sl │ │ │ │ + smlabbeq r4, ip, fp, sl │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ rscseq r3, r1, r7, ror #19 │ │ │ │ - rscseq r6, r5, ip, lsr #10 │ │ │ │ + rscseq r6, r5, ip, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16247c <__cxa_atexit@plt+0x156770> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -350684,26 +350684,26 @@ │ │ │ │ ldr r3, [pc, #44] @ 1624a0 <__cxa_atexit@plt+0x156794> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r0, sl, sl │ │ │ │ + smlabteq r4, r0, sl, sl │ │ │ │ + @ instruction: 0x0104aab4 │ │ │ │ ldrdeq sl, [r4, -r4] │ │ │ │ - strdeq sl, [r4, -r4] │ │ │ │ - smlatteq r4, ip, sp, sl │ │ │ │ - smlatbeq r4, r0, sl, sl │ │ │ │ - @ instruction: 0x0104aa9c │ │ │ │ - @ instruction: 0x0104adb8 │ │ │ │ - tsteq r4, ip, lsl fp │ │ │ │ - tsteq r4, r0, lsl fp │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ - tsteq r4, r0, lsr lr │ │ │ │ - rscseq r6, r5, r8, lsl #8 │ │ │ │ + smlabteq r4, ip, sp, sl │ │ │ │ + smlabbeq r4, r0, sl, sl │ │ │ │ + tsteq r4, ip, ror sl │ │ │ │ + @ instruction: 0x0104ad98 │ │ │ │ + strdeq sl, [r4, -ip] │ │ │ │ + strdeq sl, [r4, -r0] │ │ │ │ + tsteq r4, r0, lsl lr │ │ │ │ + tsteq r4, r0, lsl lr │ │ │ │ + rscseq r6, r5, r8, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162510 <__cxa_atexit@plt+0x156804> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -350725,18 +350725,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl #20 │ │ │ │ + smlatteq r4, r4, r9, sl │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ rscseq r3, r1, sp, lsl r8 │ │ │ │ - rscseq r6, r5, ip, lsr #7 │ │ │ │ + rscseq r6, r5, ip, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 162624 <__cxa_atexit@plt+0x156918> │ │ │ │ @@ -350794,22 +350794,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 162634 <__cxa_atexit@plt+0x156928> │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, ror r9 │ │ │ │ + tsteq r4, r4, asr r9 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - tsteq r4, ip, asr r9 │ │ │ │ - tsteq r4, r4, asr #18 │ │ │ │ + tsteq r4, ip, lsr r9 │ │ │ │ + tsteq r4, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rscseq r5, r5, r4, ror #25 │ │ │ │ + rscseq r5, r5, r4, asr #25 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - rscseq r6, r5, ip, lsr #4 │ │ │ │ + rscseq r6, r5, ip, lsl #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162698 <__cxa_atexit@plt+0x15698c> │ │ │ │ ldr r2, [pc, #36] @ 1626a0 <__cxa_atexit@plt+0x156994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350818,15 +350818,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ed42e4 <__cxa_atexit@plt+0xec85d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r8 │ │ │ │ + tsteq r4, r0, asr r8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350836,16 +350836,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq sl, [r4, -ip] │ │ │ │ - smlalseq r6, r5, ip, r1 │ │ │ │ + ldrdeq sl, [r4, -ip] │ │ │ │ + rscseq r6, r5, ip, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162728 <__cxa_atexit@plt+0x156a1c> │ │ │ │ ldr r2, [pc, #36] @ 162730 <__cxa_atexit@plt+0x156a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350854,15 +350854,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ed42e4 <__cxa_atexit@plt+0xec85d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r0, r7, sl │ │ │ │ + smlabteq r4, r0, r7, sl │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350872,16 +350872,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ - rscseq r6, r5, ip, lsl #2 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ + rscseq r6, r5, ip, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1627b8 <__cxa_atexit@plt+0x156aac> │ │ │ │ ldr r2, [pc, #36] @ 1627c0 <__cxa_atexit@plt+0x156ab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350890,15 +350890,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ed42e4 <__cxa_atexit@plt+0xec85d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, r0, lsr r7 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350908,16 +350908,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r4, -ip] │ │ │ │ - rscseq r6, r5, ip, ror r0 │ │ │ │ + @ instruction: 0x0104a9bc │ │ │ │ + rscseq r6, r5, ip, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 162848 <__cxa_atexit@plt+0x156b3c> │ │ │ │ ldr r2, [pc, #36] @ 162850 <__cxa_atexit@plt+0x156b44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -350926,15 +350926,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b ed42e4 <__cxa_atexit@plt+0xec85d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r0, r6, sl │ │ │ │ + smlatbeq r4, r0, r6, sl │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -350944,16 +350944,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, asr #18 │ │ │ │ - ldrhteq r6, [r5], #8 │ │ │ │ + tsteq r4, ip, lsr #18 │ │ │ │ + smlalseq r6, r5, r8, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1628f4 <__cxa_atexit@plt+0x156be8> │ │ │ │ ldr r3, [pc, #60] @ 1628fc <__cxa_atexit@plt+0x156bf0> │ │ │ │ @@ -350970,15 +350970,15 @@ │ │ │ │ b 16290c <__cxa_atexit@plt+0x156c00> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r6, r5, r8, asr r0 │ │ │ │ + rscseq r6, r5, r8, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 162968 <__cxa_atexit@plt+0x156c5c> │ │ │ │ @@ -351059,22 +351059,22 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - smlabbeq r4, r4, r8, sl │ │ │ │ - tsteq r4, r4, ror r8 │ │ │ │ + tsteq r4, r4, ror #16 │ │ │ │ + tsteq r4, r4, asr r8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlatteq r4, r0, r8, sl │ │ │ │ - ldrdeq sl, [r4, -r0] │ │ │ │ + smlabteq r4, r0, r8, sl │ │ │ │ + @ instruction: 0x0104a8b0 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ - @ instruction: 0x0104a59c │ │ │ │ - ldrsbteq r5, [r5], #232 @ 0xe8 │ │ │ │ + tsteq r4, ip, ror r5 │ │ │ │ + ldrhteq r5, [r5], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 162adc <__cxa_atexit@plt+0x156dd0> │ │ │ │ @@ -351129,19 +351129,19 @@ │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, r0, ror r7 │ │ │ │ - tsteq r4, r0, ror #14 │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ + tsteq r4, r0, asr #14 │ │ │ │ @ instruction: 0xfffff5e4 │ │ │ │ - smlabbeq r4, r4, r4, sl │ │ │ │ - ldrhteq r5, [r5], #216 @ 0xd8 │ │ │ │ + tsteq r4, r4, ror #8 │ │ │ │ + smlalseq r5, r5, r8, sp @ │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r0, #14 │ │ │ │ ldr r2, [r7, #14] │ │ │ │ ldr r8, [r7, #18] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -351452,33 +351452,33 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #32 │ │ │ │ b 163068 <__cxa_atexit@plt+0x15735c> │ │ │ │ andeq r0, r0, r8, lsr pc │ │ │ │ @ instruction: 0xfffff484 │ │ │ │ - tsteq r4, r4, lsr #6 │ │ │ │ + tsteq r4, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ - @ instruction: 0x0104a3b4 │ │ │ │ - @ instruction: 0x0104a39c │ │ │ │ + @ instruction: 0x0104a394 │ │ │ │ + tsteq r4, ip, ror r3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - tsteq r4, r4, lsl #8 │ │ │ │ + smlatteq r4, r4, r3, sl │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ - tsteq r4, ip, lsr #32 │ │ │ │ + tsteq r4, ip │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ + tsteq r4, r8, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - tsteq r4, ip, ror #8 │ │ │ │ + tsteq r4, ip, asr #8 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - tsteq r4, r4, asr r2 │ │ │ │ + tsteq r4, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ - strdeq sl, [r4, -r8] │ │ │ │ - rscseq r5, r5, r4, lsr r8 │ │ │ │ + ldrdeq sl, [r4, -r8] │ │ │ │ + rscseq r5, r5, r4, lsl r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1630f4 <__cxa_atexit@plt+0x1573e8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ @@ -351517,16 +351517,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl r7 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ - tsteq r4, r4, ror lr │ │ │ │ - rscseq r5, r5, ip, lsl #15 │ │ │ │ + tsteq r4, r4, asr lr │ │ │ │ + rscseq r5, r5, ip, ror #14 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ mov r8, fp │ │ │ │ @@ -351635,20 +351635,20 @@ │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ mov fp, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrdeq r9, [r4, -r4] │ │ │ │ + @ instruction: 0x01049fb4 │ │ │ │ andeq r0, r0, r4, asr r5 │ │ │ │ - @ instruction: 0x01049f90 │ │ │ │ + tsteq r4, r0, ror pc │ │ │ │ @ instruction: 0xfffff258 │ │ │ │ - @ instruction: 0x01049cb4 │ │ │ │ - rscseq r5, r5, ip, lsl #11 │ │ │ │ + @ instruction: 0x01049c94 │ │ │ │ + rscseq r5, r5, ip, ror #10 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -351666,15 +351666,15 @@ │ │ │ │ bne 1633d4 <__cxa_atexit@plt+0x1576c8> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, fp │ │ │ │ b 163894 <__cxa_atexit@plt+0x157b88> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, fp │ │ │ │ b 163768 <__cxa_atexit@plt+0x157a5c> │ │ │ │ - rscseq r5, r5, ip, lsr r5 │ │ │ │ + rscseq r5, r5, ip, lsl r5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ mov r8, fp │ │ │ │ @@ -351783,20 +351783,20 @@ │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ mov fp, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - smlabbeq r4, r4, sp, r9 │ │ │ │ + tsteq r4, r4, ror #26 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - tsteq r4, r0, asr #26 │ │ │ │ + tsteq r4, r0, lsr #26 │ │ │ │ @ instruction: 0xfffff008 │ │ │ │ - tsteq r4, r4, ror #20 │ │ │ │ - rscseq r5, r5, ip, lsr r3 │ │ │ │ + tsteq r4, r4, asr #20 │ │ │ │ + rscseq r5, r5, ip, lsl r3 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -351814,15 +351814,15 @@ │ │ │ │ bne 163624 <__cxa_atexit@plt+0x157918> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, fp │ │ │ │ b 163894 <__cxa_atexit@plt+0x157b88> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, fp │ │ │ │ b 163768 <__cxa_atexit@plt+0x157a5c> │ │ │ │ - ldrsbteq r5, [r5], #36 @ 0x24 │ │ │ │ + ldrhteq r5, [r5], #36 @ 0x24 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -351840,15 +351840,15 @@ │ │ │ │ bne 16368c <__cxa_atexit@plt+0x157980> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, fp │ │ │ │ b 163894 <__cxa_atexit@plt+0x157b88> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, fp │ │ │ │ b 163768 <__cxa_atexit@plt+0x157a5c> │ │ │ │ - rscseq r5, r5, ip, ror #4 │ │ │ │ + rscseq r5, r5, ip, asr #4 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -351866,15 +351866,15 @@ │ │ │ │ bne 1636f4 <__cxa_atexit@plt+0x1579e8> │ │ │ │ add r5, r5, #24 │ │ │ │ mov r8, fp │ │ │ │ b 163894 <__cxa_atexit@plt+0x157b88> │ │ │ │ add r5, r5, #28 │ │ │ │ mov r7, fp │ │ │ │ b 163768 <__cxa_atexit@plt+0x157a5c> │ │ │ │ - rscseq r5, r5, r4, lsl #4 │ │ │ │ + rscseq r5, r5, r4, ror #3 │ │ │ │ andeq r1, r1, sp, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -351931,16 +351931,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffed98 │ │ │ │ - strdeq r9, [r4, -r0] │ │ │ │ - ldrsbteq r5, [r5], #12 │ │ │ │ + ldrdeq r9, [r4, -r0] │ │ │ │ + ldrhteq r5, [r5], #12 │ │ │ │ andeq r0, r0, r7, asr #26 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163868 <__cxa_atexit@plt+0x157b5c> │ │ │ │ @@ -351960,16 +351960,16 @@ │ │ │ │ add r2, r3, #12 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - tsteq r4, ip, ror #14 │ │ │ │ - rscseq r5, r5, r8, lsr #32 │ │ │ │ + tsteq r4, ip, asr #14 │ │ │ │ + rscseq r5, r5, r8 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 163894 <__cxa_atexit@plt+0x157b88> │ │ │ │ ldr r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ @@ -352012,24 +352012,24 @@ │ │ │ │ ldr r8, [r3, #9] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r9, [pc, #28] @ 16395c <__cxa_atexit@plt+0x157c50> │ │ │ │ add r9, pc, r9 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - tsteq r4, r8, lsl r9 │ │ │ │ - rscseq r4, r5, r0, asr #21 │ │ │ │ + strdeq r9, [r4, -r8] │ │ │ │ + rscseq r4, r5, r0, lsr #21 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rscseq r4, r5, r4, ror #21 │ │ │ │ + rscseq r4, r5, r4, asr #21 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r4, r5, r4, lsr #21 │ │ │ │ + rscseq r4, r5, r4, lsl #21 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - tsteq r4, r8, asr r9 │ │ │ │ - rscseq r4, r5, r0, lsl #22 │ │ │ │ - rscseq r4, r5, r8, lsr #30 │ │ │ │ + tsteq r4, r8, lsr r9 │ │ │ │ + rscseq r4, r5, r0, ror #21 │ │ │ │ + rscseq r4, r5, r8, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1639c4 <__cxa_atexit@plt+0x157cb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352052,17 +352052,17 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ b 132e88 <__cxa_atexit@plt+0x12717c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r5, r8, lsl r9 │ │ │ │ + ldrshteq r4, [r5], #136 @ 0x88 │ │ │ │ @ instruction: 0xffffee6c │ │ │ │ - rscseq r4, r5, r4, lsr #29 │ │ │ │ + rscseq r4, r5, r4, lsl #29 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 163a48 <__cxa_atexit@plt+0x157d3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352085,17 +352085,17 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ b 132e88 <__cxa_atexit@plt+0x12717c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r4, r5, r4, r8 │ │ │ │ + rscseq r4, r5, r4, ror r8 │ │ │ │ @ instruction: 0xffffed58 │ │ │ │ - rscseq r4, r5, r0, lsr #28 │ │ │ │ + rscseq r4, r5, r0, lsl #28 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 163acc <__cxa_atexit@plt+0x157dc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352118,17 +352118,17 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ b 132e88 <__cxa_atexit@plt+0x12717c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r5, r0, lsl r8 │ │ │ │ + ldrshteq r4, [r5], #112 @ 0x70 │ │ │ │ @ instruction: 0xffffec44 │ │ │ │ - smlalseq r4, r5, ip, sp │ │ │ │ + rscseq r4, r5, ip, ror sp │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 163b50 <__cxa_atexit@plt+0x157e44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -352151,17 +352151,17 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ b 132e88 <__cxa_atexit@plt+0x12717c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r5, ip, lsl #15 │ │ │ │ + rscseq r4, r5, ip, ror #14 │ │ │ │ @ instruction: 0xffffeb30 │ │ │ │ - ldrhteq r4, [r5], #208 @ 0xd0 │ │ │ │ + smlalseq r4, r5, r0, sp │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163bd8 <__cxa_atexit@plt+0x157ecc> │ │ │ │ @@ -352180,16 +352180,16 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe558 │ │ │ │ - strdeq r9, [r4, -r8] │ │ │ │ - rscseq r4, r5, r4, lsl #27 │ │ │ │ + ldrdeq r9, [r4, -r8] │ │ │ │ + rscseq r4, r5, r4, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 163cb4 <__cxa_atexit@plt+0x157fa8> │ │ │ │ @@ -352244,15 +352244,15 @@ │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ @ instruction: 0xffffe330 │ │ │ │ @ instruction: 0xffffec28 │ │ │ │ - rscseq r4, r5, ip, lsl #25 │ │ │ │ + rscseq r4, r5, ip, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163d44 <__cxa_atexit@plt+0x158038> │ │ │ │ @@ -352272,15 +352272,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 163f2c <__cxa_atexit@plt+0x158220> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe27c │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - rscseq r4, r5, r8, lsl ip │ │ │ │ + ldrshteq r4, [r5], #184 @ 0xb8 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ands r3, r9, #255 @ 0xff │ │ │ │ beq 163db0 <__cxa_atexit@plt+0x1580a4> │ │ │ │ cmp r3, #1 │ │ │ │ beq 163dc0 <__cxa_atexit@plt+0x1580b4> │ │ │ │ @@ -352310,19 +352310,19 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 163dfc <__cxa_atexit@plt+0x1580f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r0, asr r5 │ │ │ │ - rscseq r4, r5, r8, lsr r6 │ │ │ │ + rscseq r4, r5, r0, lsr r5 │ │ │ │ + rscseq r4, r5, r8, lsl r6 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq r4, r5, r0, asr #23 │ │ │ │ - rscseq r4, r5, r0, ror fp │ │ │ │ + rscseq r4, r5, r0, lsr #23 │ │ │ │ + rscseq r4, r5, r0, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 163e8c <__cxa_atexit@plt+0x158180> │ │ │ │ ldr r2, [pc, #136] @ 163eac <__cxa_atexit@plt+0x1581a0> │ │ │ │ @@ -352358,16 +352358,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r4, ip, asr #2 │ │ │ │ - rscseq r4, r5, r0, asr #21 │ │ │ │ + tsteq r4, ip, lsr #2 │ │ │ │ + rscseq r4, r5, r0, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 163f0c <__cxa_atexit@plt+0x158200> │ │ │ │ @@ -352384,16 +352384,16 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 163d68 <__cxa_atexit@plt+0x15805c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r4, r0, r0, r9 │ │ │ │ - rscseq r4, r5, r4, asr sl │ │ │ │ + smlatbeq r4, r0, r0, r9 │ │ │ │ + rscseq r4, r5, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 163f64 <__cxa_atexit@plt+0x158258> │ │ │ │ ldr r7, [pc, #52] @ 163f74 <__cxa_atexit@plt+0x158268> │ │ │ │ @@ -352408,16 +352408,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 163f78 <__cxa_atexit@plt+0x15826c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r5, ip, lsr sl │ │ │ │ - ldrshteq r4, [r5], #152 @ 0x98 │ │ │ │ + rscseq r4, r5, ip, lsl sl │ │ │ │ + ldrsbteq r4, [r5], #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 164084 <__cxa_atexit@plt+0x158378> │ │ │ │ str fp, [sp] │ │ │ │ @@ -352482,20 +352482,20 @@ │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffded0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - smlatbeq r4, r8, pc, r8 @ │ │ │ │ + smlabbeq r4, r8, pc, r8 @ │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r4, r5, r0, asr #6 │ │ │ │ - tsteq r4, r0, lsr pc │ │ │ │ - rscseq r4, r5, r8, ror #5 │ │ │ │ - rscseq r4, r5, r8, ror #5 │ │ │ │ + rscseq r4, r5, r0, lsr #6 │ │ │ │ + tsteq r4, r0, lsl pc │ │ │ │ + rscseq r4, r5, r8, asr #5 │ │ │ │ + rscseq r4, r5, r8, asr #5 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 164148 <__cxa_atexit@plt+0x15843c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ @@ -352533,16 +352533,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 164170 <__cxa_atexit@plt+0x158464> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - @ instruction: 0x01048dbc │ │ │ │ - rscseq r4, r5, ip, lsl #17 │ │ │ │ + @ instruction: 0x01048d9c │ │ │ │ + rscseq r4, r5, ip, ror #16 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1641c8 <__cxa_atexit@plt+0x1584bc> │ │ │ │ @@ -352631,18 +352631,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [pc, #20] @ 164300 <__cxa_atexit@plt+0x1585f4> │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, lsl #26 │ │ │ │ + smlatteq r4, r4, ip, r8 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r4, r8, asr ip │ │ │ │ - rscseq r4, r5, r0, lsl #14 │ │ │ │ + tsteq r4, r8, lsr ip │ │ │ │ + rscseq r4, r5, r0, ror #13 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -352688,16 +352688,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1643dc <__cxa_atexit@plt+0x1586d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r4, ip, asr fp │ │ │ │ - rscseq r4, r5, r0, lsr #12 │ │ │ │ + tsteq r4, ip, lsr fp │ │ │ │ + rscseq r4, r5, r0, lsl #12 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -352729,17 +352729,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 164484 <__cxa_atexit@plt+0x158778> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, ip, sl, r8 │ │ │ │ + smlatbeq r4, ip, sl, r8 │ │ │ │ @ instruction: 0xfffe2888 │ │ │ │ - ldrsbteq r3, [r5], #220 @ 0xdc │ │ │ │ + ldrhteq r3, [r5], #220 @ 0xdc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 164568 <__cxa_atexit@plt+0x15885c> │ │ │ │ @@ -352807,19 +352807,19 @@ │ │ │ │ stmib r5, {r0, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1645bc <__cxa_atexit@plt+0x1588b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - smlatbeq r4, r0, r9, r8 │ │ │ │ - tsteq r4, r4, ror #18 │ │ │ │ - rscseq r4, r5, r8, asr #8 │ │ │ │ + smlabbeq r4, r0, r9, r8 │ │ │ │ + tsteq r4, r4, asr #18 │ │ │ │ + rscseq r4, r5, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - strdeq r8, [r4, -r0] │ │ │ │ + ldrdeq r8, [r4, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r1, #4]! │ │ │ │ ldr r9, [lr, #3] │ │ │ │ @@ -352869,20 +352869,20 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #16] @ 1646b4 <__cxa_atexit@plt+0x1589a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0x01048890 │ │ │ │ - tsteq r4, ip, ror #16 │ │ │ │ - rscseq r4, r5, ip, asr #6 │ │ │ │ + tsteq r4, r0, ror r8 │ │ │ │ + tsteq r4, ip, asr #16 │ │ │ │ + rscseq r4, r5, ip, lsr #6 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - ldrdeq r8, [r4, -r0] │ │ │ │ - rscseq r3, r5, r4, lsl lr │ │ │ │ + @ instruction: 0x010488b0 │ │ │ │ + ldrshteq r3, [r5], #212 @ 0xd4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -352921,24 +352921,24 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffea678 │ │ │ │ - rscseq r3, r5, r4, ror sp │ │ │ │ - rscseq r4, r5, r0, lsr #5 │ │ │ │ - rscseq r3, r5, r4, ror pc │ │ │ │ + rscseq r3, r5, r4, asr sp │ │ │ │ + rscseq r4, r5, r0, lsl #5 │ │ │ │ + rscseq r3, r5, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 15b08c <__cxa_atexit@plt+0x14f380> │ │ │ │ - rscseq r4, r5, r8, asr #4 │ │ │ │ + rscseq r4, r5, r8, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1646d0 <__cxa_atexit@plt+0x1589c4> │ │ │ │ @@ -352969,17 +352969,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 164844 <__cxa_atexit@plt+0x158b38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsl #14 │ │ │ │ + smlatteq r4, ip, r6, r8 │ │ │ │ @ instruction: 0xfffe2538 │ │ │ │ - rscseq r3, r5, r0, lsr #20 │ │ │ │ + rscseq r3, r5, r0, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -353009,18 +353009,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1648e8 <__cxa_atexit@plt+0x158bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x010489bc │ │ │ │ + @ instruction: 0x0104899c │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq r4, r5, r8, lsr #2 │ │ │ │ + rscseq r4, r5, r8, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16493c <__cxa_atexit@plt+0x158c30> │ │ │ │ ldr r3, [pc, #64] @ 16494c <__cxa_atexit@plt+0x158c40> │ │ │ │ @@ -353038,24 +353038,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 164954 <__cxa_atexit@plt+0x158c48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r3, r5, r0, asr #18 │ │ │ │ - rscseq r4, r5, r4, asr #1 │ │ │ │ + rscseq r3, r5, r0, lsr #18 │ │ │ │ + rscseq r4, r5, r4, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 164974 <__cxa_atexit@plt+0x158c68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r5], #136 @ 0x88 │ │ │ │ + ldrsbteq r3, [r5], #136 @ 0x88 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -353134,15 +353134,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - ldrdeq r8, [r4, -ip] │ │ │ │ + @ instruction: 0x010484bc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 164bc4 <__cxa_atexit@plt+0x158eb8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -353196,15 +353196,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0x010483b8 │ │ │ │ + @ instruction: 0x01048398 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -353249,16 +353249,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 164c9c <__cxa_atexit@plt+0x158f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq r8, [r4, -r8] │ │ │ │ - rscseq r3, r5, ip, lsr r8 │ │ │ │ + @ instruction: 0x010482b8 │ │ │ │ + rscseq r3, r5, ip, lsl r8 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 164d84 <__cxa_atexit@plt+0x159078> │ │ │ │ ands r1, r9, #7 │ │ │ │ @@ -353322,15 +353322,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r3, r5, r0, lsl #25 │ │ │ │ + rscseq r3, r5, r0, ror #24 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -353347,15 +353347,15 @@ │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r2, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [r5], #108 @ 0x6c │ │ │ │ + smlalseq r3, r5, ip, r6 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353423,17 +353423,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl r0 │ │ │ │ + strdeq r7, [r4, -r4] │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlabbeq r4, r8, r2, r8 │ │ │ │ + tsteq r4, r8, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 164fa0 <__cxa_atexit@plt+0x159294> │ │ │ │ @@ -353445,16 +353445,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl r2 │ │ │ │ - rscseq r3, r5, r4, asr sl │ │ │ │ + strdeq r8, [r4, -r4] │ │ │ │ + rscseq r3, r5, r4, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 165020 <__cxa_atexit@plt+0x159314> │ │ │ │ @@ -353479,15 +353479,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbteq r3, [r5], #148 @ 0x94 │ │ │ │ + ldrhteq r3, [r5], #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 165060 <__cxa_atexit@plt+0x159354> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -353511,16 +353511,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsl r0 │ │ │ │ - rscseq r3, r5, ip, asr #18 │ │ │ │ + strdeq r7, [r4, -ip] │ │ │ │ + rscseq r3, r5, ip, lsr #18 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 165100 <__cxa_atexit@plt+0x1593f4> │ │ │ │ @@ -353536,16 +353536,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 165118 <__cxa_atexit@plt+0x15940c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r5, r8, lsl #18 │ │ │ │ - rscseq r3, r5, ip, ror #17 │ │ │ │ + rscseq r3, r5, r8, ror #17 │ │ │ │ + rscseq r3, r5, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1651c4 <__cxa_atexit@plt+0x1594b8> │ │ │ │ @@ -353584,15 +353584,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 164cb0 <__cxa_atexit@plt+0x158fa4> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - tsteq r4, ip, lsr #30 │ │ │ │ + tsteq r4, ip, lsl #30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353605,16 +353605,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r4, r0, lr, r7 │ │ │ │ - ldrsbteq r3, [r5], #124 @ 0x7c │ │ │ │ + smlabbeq r4, r0, lr, r7 │ │ │ │ + ldrhteq r3, [r5], #124 @ 0x7c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ @@ -353633,16 +353633,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16529c <__cxa_atexit@plt+0x159590> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rscseq r3, r5, r4, lsl #15 │ │ │ │ - rscseq r3, r5, ip, ror #14 │ │ │ │ + rscseq r3, r5, r4, ror #14 │ │ │ │ + rscseq r3, r5, ip, asr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16531c <__cxa_atexit@plt+0x159610> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -353684,17 +353684,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r3, r5, r4, ror #13 │ │ │ │ - @ instruction: 0x01047cb8 │ │ │ │ - tsteq r4, ip, ror #24 │ │ │ │ + rscseq r3, r5, r4, asr #13 │ │ │ │ + @ instruction: 0x01047c98 │ │ │ │ + tsteq r4, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353712,16 +353712,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1653e0 <__cxa_atexit@plt+0x1596d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r0, lsl ip │ │ │ │ - smlabteq r4, r4, fp, r7 │ │ │ │ + strdeq r7, [r4, -r0] │ │ │ │ + smlatbeq r4, r4, fp, r7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -353768,20 +353768,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1654cc <__cxa_atexit@plt+0x1597c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, -r0] │ │ │ │ + @ instruction: 0x01047ab0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlabteq r4, r0, sl, r7 │ │ │ │ - tsteq r4, ip, ror fp │ │ │ │ + smlatbeq r4, r0, sl, r7 │ │ │ │ + tsteq r4, ip, asr fp │ │ │ │ @ instruction: 0xfffe17ec │ │ │ │ - smlalseq r2, r5, ip, sp │ │ │ │ + rscseq r2, r5, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353832,20 +353832,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1655cc <__cxa_atexit@plt+0x1598c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, -r0] │ │ │ │ + @ instruction: 0x010479b0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlabteq r4, r0, r9, r7 │ │ │ │ - strdeq r7, [r4, -ip] │ │ │ │ + smlatbeq r4, r0, r9, r7 │ │ │ │ + ldrdeq r7, [r4, -ip] │ │ │ │ @ instruction: 0xfffe16ec │ │ │ │ - smlalseq r2, r5, ip, ip │ │ │ │ + rscseq r2, r5, ip, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -353857,15 +353857,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, ip, r8, r7 │ │ │ │ + smlabteq r4, ip, r8, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353945,17 +353945,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r3, r5, r0, ror #5 │ │ │ │ - smlatbeq r4, ip, r8, r7 │ │ │ │ - tsteq r4, r0, ror #16 │ │ │ │ + rscseq r3, r5, r0, asr #5 │ │ │ │ + smlabbeq r4, ip, r8, r7 │ │ │ │ + tsteq r4, r0, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -353973,16 +353973,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1657f4 <__cxa_atexit@plt+0x159ae8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r4, -ip] │ │ │ │ - @ instruction: 0x010477b0 │ │ │ │ + ldrdeq r7, [r4, -ip] │ │ │ │ + @ instruction: 0x01047790 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16587c <__cxa_atexit@plt+0x159b70> │ │ │ │ @@ -354016,19 +354016,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1658a8 <__cxa_atexit@plt+0x159b9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, -r0] │ │ │ │ + @ instruction: 0x010476b0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r4, r8, r6, r7 │ │ │ │ + smlatbeq r4, r8, r6, r7 │ │ │ │ @ instruction: 0xfffe13fc │ │ │ │ - ldrhteq r2, [r5], #156 @ 0x9c │ │ │ │ + smlalseq r2, r5, ip, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354066,19 +354066,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 165970 <__cxa_atexit@plt+0x159c64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #12 │ │ │ │ + smlatteq r4, r8, r5, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsl #12 │ │ │ │ + smlatteq r4, r0, r5, r7 │ │ │ │ @ instruction: 0xfffe1334 │ │ │ │ - ldrshteq r2, [r5], #132 @ 0x84 │ │ │ │ + ldrsbteq r2, [r5], #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354090,15 +354090,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr #10 │ │ │ │ + tsteq r4, r8, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354190,17 +354190,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq r2, r5, r4, lsr #30 │ │ │ │ - smlatteq r4, r8, r4, r7 │ │ │ │ - @ instruction: 0x0104749c │ │ │ │ + rscseq r2, r5, r4, lsl #30 │ │ │ │ + smlabteq r4, r8, r4, r7 │ │ │ │ + tsteq r4, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r6, #44 @ 0x2c │ │ │ │ cmp sl, r7 │ │ │ │ bcc 165c14 <__cxa_atexit@plt+0x159f08> │ │ │ │ @@ -354256,16 +354256,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlabteq r4, r0, r3, r7 │ │ │ │ - tsteq r4, r4, ror r3 │ │ │ │ + smlatbeq r4, r0, r3, r7 │ │ │ │ + tsteq r4, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354283,16 +354283,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 165ccc <__cxa_atexit@plt+0x159fc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr #6 │ │ │ │ - ldrdeq r7, [r4, -r8] │ │ │ │ + tsteq r4, r4, lsl #6 │ │ │ │ + @ instruction: 0x010472b8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 165d54 <__cxa_atexit@plt+0x15a048> │ │ │ │ @@ -354326,19 +354326,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 165d80 <__cxa_atexit@plt+0x15a074> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r4, -r8] │ │ │ │ + ldrdeq r7, [r4, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r7, [r4, -r0] │ │ │ │ + ldrdeq r7, [r4, -r0] │ │ │ │ @ instruction: 0xfffe0f24 │ │ │ │ - rscseq r2, r5, r4, ror #9 │ │ │ │ + rscseq r2, r5, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354376,19 +354376,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 165e48 <__cxa_atexit@plt+0x15a13c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr r1 │ │ │ │ + tsteq r4, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r8, lsr #2 │ │ │ │ + tsteq r4, r8, lsl #2 │ │ │ │ @ instruction: 0xfffe0e5c │ │ │ │ - rscseq r2, r5, ip, lsl r4 │ │ │ │ + ldrshteq r2, [r5], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354426,19 +354426,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 165f10 <__cxa_atexit@plt+0x15a204> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, rrx │ │ │ │ + tsteq r4, r8, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, rrx │ │ │ │ + tsteq r4, r0, asr #32 │ │ │ │ @ instruction: 0xfffe0d94 │ │ │ │ - rscseq r2, r5, r4, asr r3 │ │ │ │ + rscseq r2, r5, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354450,15 +354450,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, pc, r6 @ │ │ │ │ + smlabbeq r4, r8, pc, r6 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 165fc0 <__cxa_atexit@plt+0x15a2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -354481,15 +354481,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr pc │ │ │ │ + tsteq r4, r8, lsr pc │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -354530,15 +354530,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1660a0 <__cxa_atexit@plt+0x15a394> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlalseq r2, r5, r8, r9 │ │ │ │ + rscseq r2, r5, r8, ror r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r6, #64 @ 0x40 │ │ │ │ cmp lr, r7 │ │ │ │ bcc 166178 <__cxa_atexit@plt+0x15a46c> │ │ │ │ @@ -354602,16 +354602,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, ip, asr lr │ │ │ │ - tsteq r4, r0, lsl lr │ │ │ │ + tsteq r4, ip, lsr lr │ │ │ │ + strdeq r6, [r4, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -354629,16 +354629,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 166234 <__cxa_atexit@plt+0x15a528> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01046dbc │ │ │ │ - tsteq r4, r0, ror sp │ │ │ │ + @ instruction: 0x01046d9c │ │ │ │ + tsteq r4, r0, asr sp │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1662bc <__cxa_atexit@plt+0x15a5b0> │ │ │ │ @@ -354672,19 +354672,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1662e8 <__cxa_atexit@plt+0x15a5dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01046c90 │ │ │ │ + tsteq r4, r0, ror ip │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r4, r8, ip, r6 │ │ │ │ + tsteq r4, r8, ror #24 │ │ │ │ @ instruction: 0xfffe09bc │ │ │ │ - rscseq r1, r5, ip, ror pc │ │ │ │ + rscseq r1, r5, ip, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354722,19 +354722,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1663b0 <__cxa_atexit@plt+0x15a6a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r8, fp, r6 │ │ │ │ + smlatbeq r4, r8, fp, r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r4, r0, fp, r6 │ │ │ │ + smlatbeq r4, r0, fp, r6 │ │ │ │ @ instruction: 0xfffe08f4 │ │ │ │ - ldrhteq r1, [r5], #228 @ 0xe4 │ │ │ │ + smlalseq r1, r5, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354772,19 +354772,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166478 <__cxa_atexit@plt+0x15a76c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsl #22 │ │ │ │ + smlatteq r4, r0, sl, r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r6, [r4, -r8] │ │ │ │ + ldrdeq r6, [r4, -r8] │ │ │ │ @ instruction: 0xfffe082c │ │ │ │ - rscseq r1, r5, ip, ror #27 │ │ │ │ + rscseq r1, r5, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354822,19 +354822,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166540 <__cxa_atexit@plt+0x15a834> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr sl │ │ │ │ + tsteq r4, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsr sl │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ @ instruction: 0xfffe0764 │ │ │ │ - rscseq r1, r5, r4, lsr #26 │ │ │ │ + rscseq r1, r5, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -354846,15 +354846,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1665f0 <__cxa_atexit@plt+0x15a8e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -354877,15 +354877,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166678 <__cxa_atexit@plt+0x15a96c> │ │ │ │ @@ -354911,15 +354911,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, r8, r6 │ │ │ │ + smlabbeq r4, r8, r8, r6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -354962,15 +354962,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 166760 <__cxa_atexit@plt+0x15aa54> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsbteq r2, [r5], #44 @ 0x2c │ │ │ │ + ldrhteq r2, [r5], #44 @ 0x2c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ cmp r8, sl │ │ │ │ bcc 16685c <__cxa_atexit@plt+0x15ab50> │ │ │ │ str fp, [sp] │ │ │ │ @@ -355044,16 +355044,16 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r4, ip, ror r7 │ │ │ │ - tsteq r4, r0, lsr r7 │ │ │ │ + tsteq r4, ip, asr r7 │ │ │ │ + tsteq r4, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -355071,16 +355071,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16691c <__cxa_atexit@plt+0x15ac10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r6, [r4, -r4] │ │ │ │ - smlabbeq r4, r8, r6, r6 │ │ │ │ + @ instruction: 0x010466b4 │ │ │ │ + tsteq r4, r8, ror #12 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1669a4 <__cxa_atexit@plt+0x15ac98> │ │ │ │ @@ -355114,19 +355114,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1669d0 <__cxa_atexit@plt+0x15acc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, r5, r6 │ │ │ │ + smlabbeq r4, r8, r5, r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r4, r0, r5, r6 │ │ │ │ + smlabbeq r4, r0, r5, r6 │ │ │ │ @ instruction: 0xfffe02d4 │ │ │ │ - smlalseq r1, r5, r4, r8 │ │ │ │ + rscseq r1, r5, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -355164,19 +355164,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166a98 <__cxa_atexit@plt+0x15ad8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r0, r4, r6 │ │ │ │ + smlabteq r4, r0, r4, r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r6, [r4, -r8] │ │ │ │ + @ instruction: 0x010464b8 │ │ │ │ @ instruction: 0xfffe020c │ │ │ │ - rscseq r1, r5, ip, asr #15 │ │ │ │ + rscseq r1, r5, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -355214,19 +355214,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166b60 <__cxa_atexit@plt+0x15ae54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl r4 │ │ │ │ + strdeq r6, [r4, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsl r4 │ │ │ │ + strdeq r6, [r4, -r0] │ │ │ │ @ instruction: 0xfffe0144 │ │ │ │ - rscseq r1, r5, r4, lsl #14 │ │ │ │ + rscseq r1, r5, r4, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -355264,19 +355264,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166c28 <__cxa_atexit@plt+0x15af1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr r3 │ │ │ │ + tsteq r4, r0, lsr r3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r8, asr #6 │ │ │ │ + tsteq r4, r8, lsr #6 │ │ │ │ @ instruction: 0xfffe007c │ │ │ │ - rscseq r1, r5, ip, lsr r6 │ │ │ │ + rscseq r1, r5, ip, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -355314,19 +355314,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 166cf0 <__cxa_atexit@plt+0x15afe4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r4, r8, r2, r6 │ │ │ │ + tsteq r4, r8, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r4, r0, r2, r6 │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ @ instruction: 0xfffdffb4 │ │ │ │ - rscseq r1, r5, r4, ror r5 │ │ │ │ + rscseq r1, r5, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -355338,15 +355338,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r8, r1, r6 │ │ │ │ + smlatbeq r4, r8, r1, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166da0 <__cxa_atexit@plt+0x15b094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -355369,15 +355369,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror r1 │ │ │ │ + tsteq r4, r8, asr r1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 166e28 <__cxa_atexit@plt+0x15b11c> │ │ │ │ @@ -355403,15 +355403,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r4, -r8] │ │ │ │ + ldrdeq r6, [r4, -r8] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -355439,15 +355439,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 166ec8 <__cxa_atexit@plt+0x15b1bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, rrx │ │ │ │ + tsteq r4, ip, asr #32 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -355490,15 +355490,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 166fa0 <__cxa_atexit@plt+0x15b294> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r1, r5, r0, lsr #21 │ │ │ │ + rscseq r1, r5, r0, lsl #21 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ mov sl, r5 │ │ │ │ cmp r8, r3 │ │ │ │ bcc 1670e4 <__cxa_atexit@plt+0x15b3d8> │ │ │ │ @@ -355592,16 +355592,16 @@ │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq r5, [r4, -ip] │ │ │ │ - @ instruction: 0x01045eb0 │ │ │ │ + ldrdeq r5, [r4, -ip] │ │ │ │ + @ instruction: 0x01045e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -355619,16 +355619,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1671ac <__cxa_atexit@plt+0x15b4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ - strdeq r5, [r4, -r8] │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ + ldrdeq r5, [r4, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -355676,18 +355676,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167290 <__cxa_atexit@plt+0x15b584> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - smlatteq r4, r8, ip, r5 │ │ │ │ + smlabteq r4, r8, ip, r5 │ │ │ │ @ instruction: 0xfffdfa98 │ │ │ │ - ldrsbteq r0, [r5], #244 @ 0xf4 │ │ │ │ - rscseq r1, r5, ip, asr #15 │ │ │ │ + ldrhteq r0, [r5], #244 @ 0xf4 │ │ │ │ + rscseq r1, r5, ip, lsr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355734,18 +355734,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167378 <__cxa_atexit@plt+0x15b66c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r0, lsl #24 │ │ │ │ + smlatteq r4, r0, fp, r5 │ │ │ │ @ instruction: 0xfffdf9b0 │ │ │ │ - rscseq r0, r5, ip, ror #29 │ │ │ │ - rscseq r1, r5, r8, ror #13 │ │ │ │ + rscseq r0, r5, ip, asr #29 │ │ │ │ + rscseq r1, r5, r8, asr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355792,18 +355792,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167460 <__cxa_atexit@plt+0x15b754> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r8, lsl fp │ │ │ │ + strdeq r5, [r4, -r8] │ │ │ │ @ instruction: 0xfffdf8c8 │ │ │ │ - rscseq r0, r5, r4, lsl #28 │ │ │ │ - rscseq r1, r5, r4, lsl #12 │ │ │ │ + rscseq r0, r5, r4, ror #27 │ │ │ │ + rscseq r1, r5, r4, ror #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355850,18 +355850,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167548 <__cxa_atexit@plt+0x15b83c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r0, lsr sl │ │ │ │ + tsteq r4, r0, lsl sl │ │ │ │ @ instruction: 0xfffdf7e0 │ │ │ │ - rscseq r0, r5, ip, lsl sp │ │ │ │ - rscseq r1, r5, r0, lsr #10 │ │ │ │ + ldrshteq r0, [r5], #204 @ 0xcc │ │ │ │ + rscseq r1, r5, r0, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355908,18 +355908,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167630 <__cxa_atexit@plt+0x15b924> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r8, asr #18 │ │ │ │ + tsteq r4, r8, lsr #18 │ │ │ │ @ instruction: 0xfffdf6f8 │ │ │ │ - rscseq r0, r5, r4, lsr ip │ │ │ │ - rscseq r1, r5, ip, lsr r4 │ │ │ │ + rscseq r0, r5, r4, lsl ip │ │ │ │ + rscseq r1, r5, ip, lsl r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -355966,18 +355966,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167718 <__cxa_atexit@plt+0x15ba0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r0, ror #16 │ │ │ │ + tsteq r4, r0, asr #16 │ │ │ │ @ instruction: 0xfffdf610 │ │ │ │ - rscseq r0, r5, ip, asr #22 │ │ │ │ - rscseq r1, r5, r8, asr r3 │ │ │ │ + rscseq r0, r5, ip, lsr #22 │ │ │ │ + rscseq r1, r5, r8, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -356024,18 +356024,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167800 <__cxa_atexit@plt+0x15baf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - tsteq r4, r8, ror r7 │ │ │ │ + tsteq r4, r8, asr r7 │ │ │ │ @ instruction: 0xfffdf528 │ │ │ │ - rscseq r0, r5, r4, ror #20 │ │ │ │ - rscseq r1, r5, r4, ror r2 │ │ │ │ + rscseq r0, r5, r4, asr #20 │ │ │ │ + rscseq r1, r5, r4, asr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -356082,18 +356082,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1678e8 <__cxa_atexit@plt+0x15bbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - @ instruction: 0x01045690 │ │ │ │ + tsteq r4, r0, ror r6 │ │ │ │ @ instruction: 0xfffdf440 │ │ │ │ - rscseq r0, r5, ip, ror r9 │ │ │ │ - smlalseq r1, r5, r0, r1 │ │ │ │ + rscseq r0, r5, ip, asr r9 │ │ │ │ + rscseq r1, r5, r0, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -356140,18 +356140,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1679d0 <__cxa_atexit@plt+0x15bcc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - smlatbeq r4, r8, r5, r5 │ │ │ │ + smlabbeq r4, r8, r5, r5 │ │ │ │ @ instruction: 0xfffdf358 │ │ │ │ - smlalseq r0, r5, r4, r8 │ │ │ │ - rscseq r1, r5, ip, lsr #1 │ │ │ │ + rscseq r0, r5, r4, ror r8 │ │ │ │ + rscseq r1, r5, ip, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -356198,18 +356198,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 167ab8 <__cxa_atexit@plt+0x15bdac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - smlabteq r4, r0, r4, r5 │ │ │ │ + smlatbeq r4, r0, r4, r5 │ │ │ │ @ instruction: 0xfffdf270 │ │ │ │ - rscseq r0, r5, ip, lsr #15 │ │ │ │ - rscseq r0, r5, r8, asr #31 │ │ │ │ + rscseq r0, r5, ip, lsl #15 │ │ │ │ + rscseq r0, r5, r8, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 167b44 <__cxa_atexit@plt+0x15be38> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -356242,19 +356242,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 167b70 <__cxa_atexit@plt+0x15be64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl #8 │ │ │ │ + smlatteq r4, r8, r3, r5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsl #8 │ │ │ │ + smlatteq r4, r0, r3, r5 │ │ │ │ @ instruction: 0xfffdf134 │ │ │ │ - ldrshteq r0, [r5], #100 @ 0x64 │ │ │ │ + ldrsbteq r0, [r5], #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356292,19 +356292,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 167c38 <__cxa_atexit@plt+0x15bf2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, asr #6 │ │ │ │ + tsteq r4, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ + tsteq r4, r8, lsl r3 │ │ │ │ @ instruction: 0xfffdf06c │ │ │ │ - rscseq r0, r5, ip, lsr #12 │ │ │ │ + rscseq r0, r5, ip, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -356316,15 +356316,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r4, r0, r2, r5 │ │ │ │ + tsteq r4, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -356416,17 +356416,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlalseq r0, r5, r4, ip │ │ │ │ - tsteq r4, r0, lsr #4 │ │ │ │ - ldrdeq r5, [r4, -r4] │ │ │ │ + rscseq r0, r5, r4, ror ip │ │ │ │ + mrseq r5, R12_usr │ │ │ │ + @ instruction: 0x010451b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r6, #44 @ 0x2c │ │ │ │ cmp sl, r7 │ │ │ │ bcc 167edc <__cxa_atexit@plt+0x15c1d0> │ │ │ │ @@ -356482,16 +356482,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq r5, [r4, -r8] │ │ │ │ - smlatbeq r4, ip, r0, r5 │ │ │ │ + ldrdeq r5, [r4, -r8] │ │ │ │ + smlabbeq r4, ip, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -356509,18 +356509,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 167f94 <__cxa_atexit@plt+0x15c288> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - qaddeq r5, ip, r4 │ │ │ │ - tsteq r4, r0, lsl r0 │ │ │ │ + tsteq r4, ip, lsr r0 │ │ │ │ + strdeq r4, [r4, -r0] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq r0, r5, r8, asr #15 │ │ │ │ + rscseq r0, r5, r8, lsr #15 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 167fe4 <__cxa_atexit@plt+0x15c2d8> │ │ │ │ ldr r2, [pc, #52] @ 167ff0 <__cxa_atexit@plt+0x15c2e4> │ │ │ │ @@ -356534,17 +356534,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b347d4 <__cxa_atexit@plt+0xb28ac8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr pc │ │ │ │ - mrseq r5, R12_usr │ │ │ │ - rscseq r0, r5, r4, ror #14 │ │ │ │ + tsteq r4, r0, lsl pc │ │ │ │ + smlatteq r4, r0, r1, r5 │ │ │ │ + rscseq r0, r5, r4, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1680a0 <__cxa_atexit@plt+0x15c394> │ │ │ │ @@ -356588,16 +356588,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ - smlalseq r0, r5, r4, r6 │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ + rscseq r0, r5, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 168138 <__cxa_atexit@plt+0x15c42c> │ │ │ │ @@ -356620,16 +356620,16 @@ │ │ │ │ strb r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0x01044e9c │ │ │ │ - rscseq r0, r5, r4, lsl r6 │ │ │ │ + tsteq r4, ip, ror lr │ │ │ │ + ldrshteq r0, [r5], #84 @ 0x54 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 168198 <__cxa_atexit@plt+0x15c48c> │ │ │ │ ldr r2, [pc, #52] @ 1681a4 <__cxa_atexit@plt+0x15c498> │ │ │ │ @@ -356643,17 +356643,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, r3] │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ b b347d4 <__cxa_atexit@plt+0xb28ac8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror sp │ │ │ │ - tsteq r4, ip, asr #32 │ │ │ │ - ldrhteq r0, [r5], #132 @ 0x84 │ │ │ │ + tsteq r4, ip, asr sp │ │ │ │ + tsteq r4, ip, lsr #32 │ │ │ │ + smlalseq r0, r5, r4, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1682c4 <__cxa_atexit@plt+0x15c5b8> │ │ │ │ @@ -356727,22 +356727,22 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - smlabbeq r4, r8, sp, r4 │ │ │ │ - rscseq r0, r5, ip, lsr #15 │ │ │ │ + tsteq r4, r8, ror #26 │ │ │ │ + rscseq r0, r5, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - rscseq r0, r5, ip, lsl #2 │ │ │ │ - strdeq r4, [r4, -r4] │ │ │ │ - rscseq r0, r5, r8, lsr #1 │ │ │ │ - rscseq r0, r5, ip, lsr #1 │ │ │ │ - rscseq r0, r5, r4, asr r7 │ │ │ │ + rscseq r0, r5, ip, ror #1 │ │ │ │ + ldrdeq r4, [r4, -r4] │ │ │ │ + rscseq r0, r5, r8, lsl #1 │ │ │ │ + rscseq r0, r5, ip, lsl #1 │ │ │ │ + rscseq r0, r5, r4, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1683e4 <__cxa_atexit@plt+0x15c6d8> │ │ │ │ @@ -356791,49 +356791,49 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - tsteq r4, r8, asr #24 │ │ │ │ + tsteq r4, r8, lsr #24 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - rscseq pc, r4, r0, ror #31 │ │ │ │ - ldrdeq r4, [r4, -r0] │ │ │ │ - rscseq pc, r4, r8, lsl #31 │ │ │ │ - rscseq pc, r4, ip, lsl #31 │ │ │ │ + rscseq pc, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x01044bb0 │ │ │ │ + rscseq pc, r4, r8, ror #30 │ │ │ │ + rscseq pc, r4, ip, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168438 <__cxa_atexit@plt+0x15c72c> │ │ │ │ ldr r2, [pc, #24] @ 168440 <__cxa_atexit@plt+0x15c734> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b bb2f1c <__cxa_atexit@plt+0xba7210> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r4, sl, r4 │ │ │ │ + smlatbeq r4, r4, sl, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168474 <__cxa_atexit@plt+0x15c768> │ │ │ │ ldr r2, [pc, #28] @ 16847c <__cxa_atexit@plt+0x15c770> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r4, ip, sl, r4 │ │ │ │ + tsteq r4, ip, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -356880,15 +356880,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 168558 <__cxa_atexit@plt+0x15c84c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq r0, r5, ip, lsr r5 │ │ │ │ + rscseq r0, r5, ip, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1685a0 <__cxa_atexit@plt+0x15c894> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #44] @ 1685a8 <__cxa_atexit@plt+0x15c89c> │ │ │ │ @@ -356900,16 +356900,16 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b bb2eac <__cxa_atexit@plt+0xba71a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r9 │ │ │ │ - tsteq r4, r4, ror r9 │ │ │ │ + tsteq r4, r0, asr r9 │ │ │ │ + tsteq r4, r4, asr r9 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -356926,16 +356926,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 168610 <__cxa_atexit@plt+0x15c904> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rscseq r0, r5, r4, lsl #9 │ │ │ │ - rscseq r0, r5, ip, ror r4 │ │ │ │ + rscseq r0, r5, r4, ror #8 │ │ │ │ + rscseq r0, r5, ip, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1686a0 <__cxa_atexit@plt+0x15c994> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -356969,19 +356969,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010448b0 │ │ │ │ + @ instruction: 0x01044890 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01044bbc │ │ │ │ - rscseq r0, r5, r4, asr #7 │ │ │ │ + @ instruction: 0x01044b9c │ │ │ │ + rscseq r0, r5, r4, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 168710 <__cxa_atexit@plt+0x15ca04> │ │ │ │ @@ -356994,34 +356994,34 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b f711b0 <__cxa_atexit@plt+0xf654a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r4, r0, asr #22 │ │ │ │ - rscseq r0, r5, ip, ror #6 │ │ │ │ + tsteq r4, r0, lsr #22 │ │ │ │ + rscseq r0, r5, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 16874c <__cxa_atexit@plt+0x15ca40> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #8 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f67cb4 <__cxa_atexit@plt+0xf5bfa8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r5, r0, asr #6 │ │ │ │ + rscseq r0, r5, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f6854c <__cxa_atexit@plt+0xf5c840> │ │ │ │ - rscseq r0, r5, r0, lsr #6 │ │ │ │ + rscseq r0, r5, r0, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1687e4 <__cxa_atexit@plt+0x15cad8> │ │ │ │ @@ -357054,17 +357054,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrhteq r0, [r5], #32 │ │ │ │ + smlalseq r0, r5, r0, r2 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r0, r5, r8, ror r2 │ │ │ │ + rscseq r0, r5, r8, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16885c <__cxa_atexit@plt+0x15cb50> │ │ │ │ @@ -357111,15 +357111,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0x01044994 │ │ │ │ + tsteq r4, r4, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 168930 <__cxa_atexit@plt+0x15cc24> │ │ │ │ @@ -357129,16 +357129,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r8, lsr #18 │ │ │ │ - rscseq r0, r5, r8, ror r1 │ │ │ │ + tsteq r4, r8, lsl #18 │ │ │ │ + rscseq r0, r5, r8, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1689b0 <__cxa_atexit@plt+0x15cca4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -357165,25 +357165,25 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror r5 │ │ │ │ + tsteq r4, r0, asr r5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldrsbteq r0, [r5], #4 │ │ │ │ + ldrhteq r0, [r5], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ - rscseq r0, r5, r0, asr #1 │ │ │ │ + rscseq r0, r5, r0, lsr #1 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 168a6c <__cxa_atexit@plt+0x15cd60> │ │ │ │ @@ -357216,17 +357216,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r0, r5, r4, asr r0 │ │ │ │ + rscseq r0, r5, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r0, r5, r8, lsl r0 │ │ │ │ + ldrshteq pc, [r4], #248 @ 0xf8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 168ae4 <__cxa_atexit@plt+0x15cdd8> │ │ │ │ @@ -357239,15 +357239,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #8] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rscseq r0, r5, r8, asr #3 │ │ │ │ + rscseq r0, r5, r8, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168b30 <__cxa_atexit@plt+0x15ce24> │ │ │ │ ldr r2, [pc, #36] @ 168b38 <__cxa_atexit@plt+0x15ce2c> │ │ │ │ mov r9, #8 │ │ │ │ @@ -357256,17 +357256,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f61484 <__cxa_atexit@plt+0xf55778> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r4, -r4] │ │ │ │ + @ instruction: 0x010443b4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r0, r5, ip, ror r1 │ │ │ │ + rscseq r0, r5, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 168bf0 <__cxa_atexit@plt+0x15cee4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -357279,15 +357279,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f659e0 <__cxa_atexit@plt+0xf59cd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, ror r3 │ │ │ │ + tsteq r4, r8, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357298,15 +357298,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0104449c │ │ │ │ + tsteq r4, ip, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 168ca0 <__cxa_atexit@plt+0x15cf94> │ │ │ │ ldr r3, [pc, #208] @ 168cd4 <__cxa_atexit@plt+0x15cfc8> │ │ │ │ @@ -357361,20 +357361,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - tsteq r4, r0, ror #4 │ │ │ │ - rscseq r0, r5, r8, lsl r0 │ │ │ │ + tsteq r4, r0, asr #4 │ │ │ │ + ldrshteq pc, [r4], #248 @ 0xf8 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x010442bc │ │ │ │ + @ instruction: 0x0104429c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq pc, r4, ip, asr #31 │ │ │ │ + rscseq pc, r4, ip, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 168d14 <__cxa_atexit@plt+0x15d008> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -357411,19 +357411,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, ip, ror r1 │ │ │ │ + tsteq r4, ip, asr r1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - smlabteq r4, ip, r1, r4 │ │ │ │ + smlatbeq r4, ip, r1, r4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rscseq pc, r4, r8, lsl #30 │ │ │ │ + rscseq pc, r4, r8, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 168e1c <__cxa_atexit@plt+0x15d110> │ │ │ │ @@ -357448,18 +357448,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 168e40 <__cxa_atexit@plt+0x15d134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - tsteq r4, ip, lsl r1 │ │ │ │ + strdeq r4, [r4, -ip] │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, r4, r8, ror lr @ │ │ │ │ + rscseq pc, r4, r8, asr lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 168eac <__cxa_atexit@plt+0x15d1a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -357484,18 +357484,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, rrx │ │ │ │ - @ instruction: 0x010443b8 │ │ │ │ + tsteq r4, r8, asr #32 │ │ │ │ + @ instruction: 0x01044398 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r4, r8, ror #27 │ │ │ │ + rscseq pc, r4, r8, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 168bf0 <__cxa_atexit@plt+0x15cee4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -357524,16 +357524,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r4, r8, pc, r3 @ │ │ │ │ - tsteq r4, r8, lsl r3 │ │ │ │ + smlatbeq r4, r8, pc, r3 @ │ │ │ │ + strdeq r4, [r4, -r8] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357544,16 +357544,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r4, r4, r0, r4 │ │ │ │ - ldrshteq pc, [r4], #204 @ 0xcc @ │ │ │ │ + smlatbeq r4, r4, r0, r4 │ │ │ │ + ldrsbteq pc, [r4], #204 @ 0xcc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -357578,18 +357578,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 169048 <__cxa_atexit@plt+0x15d33c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - tsteq r4, r0, lsl pc │ │ │ │ + strdeq r3, [r4, -r0] │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - smlalseq pc, r4, r8, ip @ │ │ │ │ - rscseq pc, r4, r4, lsl #25 │ │ │ │ + rscseq pc, r4, r8, ror ip @ │ │ │ │ + rscseq pc, r4, r4, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 169088 <__cxa_atexit@plt+0x15d37c> │ │ │ │ ldr r2, [pc, #36] @ 169090 <__cxa_atexit@plt+0x15d384> │ │ │ │ mov r9, #8 │ │ │ │ @@ -357598,17 +357598,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f6d624 <__cxa_atexit@plt+0xf61918> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, ror lr │ │ │ │ + tsteq r4, ip, asr lr │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r4, r8, lsr ip @ │ │ │ │ + rscseq pc, r4, r8, lsl ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 169148 <__cxa_atexit@plt+0x15d43c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -357621,15 +357621,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7ecc4 <__cxa_atexit@plt+0xf72fb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, lsr #28 │ │ │ │ + tsteq r4, r0, lsl #28 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -357640,15 +357640,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r4, asr #30 │ │ │ │ + tsteq r4, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1691f4 <__cxa_atexit@plt+0x15d4e8> │ │ │ │ ldr r3, [pc, #204] @ 169228 <__cxa_atexit@plt+0x15d51c> │ │ │ │ @@ -357702,20 +357702,20 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r4, ip, lsl #26 │ │ │ │ - ldrsbteq pc, [r4], #168 @ 0xa8 @ │ │ │ │ + smlatteq r4, ip, ip, r3 │ │ │ │ + ldrhteq pc, [r4], #168 @ 0xa8 @ │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - tsteq r4, r8, ror #26 │ │ │ │ + tsteq r4, r8, asr #26 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq pc, r4, ip, lsl #21 │ │ │ │ + rscseq pc, r4, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ beq 1692bc <__cxa_atexit@plt+0x15d5b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -357750,19 +357750,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r4, r0, lsr ip │ │ │ │ + tsteq r4, r0, lsl ip │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - smlabbeq r4, r0, ip, r3 │ │ │ │ + tsteq r4, r0, ror #24 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - ldrsbteq pc, [r4], #144 @ 0x90 @ │ │ │ │ + ldrhteq pc, [r4], #144 @ 0x90 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 169368 <__cxa_atexit@plt+0x15d65c> │ │ │ │ @@ -357787,15 +357787,15 @@ │ │ │ │ ldr r3, [pc, #28] @ 16938c <__cxa_atexit@plt+0x15d680> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - ldrdeq r3, [r4, -r0] │ │ │ │ + @ instruction: 0x01043bb0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -357838,18 +357838,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 169454 <__cxa_atexit@plt+0x15d748> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsr fp │ │ │ │ + tsteq r4, ip, lsl fp │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r4, ip, ror #24 │ │ │ │ + tsteq r4, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -357866,15 +357866,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1694c4 <__cxa_atexit@plt+0x15d7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r4, r8, fp, r3 │ │ │ │ + smlatbeq r4, r8, fp, r3 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -357889,15 +357889,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 169520 <__cxa_atexit@plt+0x15d814> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, ror #22 │ │ │ │ + tsteq r4, ip, asr #22 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ @@ -357950,15 +357950,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - strdeq r3, [r4, -r8] │ │ │ │ + ldrdeq r3, [r4, -r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -357990,15 +357990,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, r8, lsr sl │ │ │ │ + tsteq r4, r8, lsl sl │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 169700 <__cxa_atexit@plt+0x15d9f4> │ │ │ │ @@ -358013,15 +358013,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010439b8 │ │ │ │ + @ instruction: 0x01043998 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 169754 <__cxa_atexit@plt+0x15da48> │ │ │ │ ldr r7, [pc, #52] @ 169764 <__cxa_atexit@plt+0x15da58> │ │ │ │ @@ -358036,15 +358036,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 169768 <__cxa_atexit@plt+0x15da5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq pc, r4, r4, lsl #11 │ │ │ │ + rscseq pc, r4, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 169860 <__cxa_atexit@plt+0x15db54> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -358110,16 +358110,16 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - smlabbeq r4, r8, r8, r3 │ │ │ │ - @ instruction: 0x010438b4 │ │ │ │ + tsteq r4, r8, ror #16 │ │ │ │ + @ instruction: 0x01043894 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1698e8 <__cxa_atexit@plt+0x15dbdc> │ │ │ │ @@ -358135,15 +358135,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r3, [r4, -r0] │ │ │ │ + @ instruction: 0x010437b0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -358161,15 +358161,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16995c <__cxa_atexit@plt+0x15dc50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - smlalseq pc, r4, r0, r3 @ │ │ │ │ + rscseq pc, r4, r0, ror r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1699d8 <__cxa_atexit@plt+0x15dccc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -358211,17 +358211,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq pc, [r4], #32 @ │ │ │ │ - strdeq r3, [r4, -ip] │ │ │ │ - @ instruction: 0x010435b0 │ │ │ │ + ldrsbteq pc, [r4], #32 @ │ │ │ │ + ldrdeq r3, [r4, -ip] │ │ │ │ + @ instruction: 0x01043590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358239,16 +358239,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 169a9c <__cxa_atexit@plt+0x15dd90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, asr r5 │ │ │ │ - tsteq r4, r8, lsl #10 │ │ │ │ + tsteq r4, r4, lsr r5 │ │ │ │ + smlatteq r4, r8, r4, r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 169b14 <__cxa_atexit@plt+0x15de08> │ │ │ │ @@ -358290,18 +358290,18 @@ │ │ │ │ ldr r6, [pc, #24] @ 169b64 <__cxa_atexit@plt+0x15de58> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, lsr #8 │ │ │ │ + tsteq r4, ip, lsl #8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r4, ip, asr r5 │ │ │ │ + tsteq r4, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -358318,15 +358318,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 169bd4 <__cxa_atexit@plt+0x15dec8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010434b8 │ │ │ │ + @ instruction: 0x01043498 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -358341,15 +358341,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 169c30 <__cxa_atexit@plt+0x15df24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, asr r4 │ │ │ │ + tsteq r4, ip, lsr r4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ @@ -358402,15 +358402,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - smlatteq r4, r8, r3, r3 │ │ │ │ + smlabteq r4, r8, r3, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -358442,15 +358442,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - tsteq r4, r8, lsr #6 │ │ │ │ + tsteq r4, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 169e10 <__cxa_atexit@plt+0x15e104> │ │ │ │ @@ -358465,15 +358465,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r4, r8, r2, r3 │ │ │ │ + smlabbeq r4, r8, r2, r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 169e64 <__cxa_atexit@plt+0x15e158> │ │ │ │ ldr r7, [pc, #52] @ 169e74 <__cxa_atexit@plt+0x15e168> │ │ │ │ @@ -358488,15 +358488,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 169e78 <__cxa_atexit@plt+0x15e16c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r4, ip, ror lr │ │ │ │ + rscseq lr, r4, ip, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 169f70 <__cxa_atexit@plt+0x15e264> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -358562,16 +358562,16 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - tsteq r4, r8, ror r1 │ │ │ │ - smlatbeq r4, r4, r1, r3 │ │ │ │ + tsteq r4, r8, asr r1 │ │ │ │ + smlabbeq r4, r4, r1, r3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 169ff8 <__cxa_atexit@plt+0x15e2ec> │ │ │ │ @@ -358587,15 +358587,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r4, r0, r0, r3 │ │ │ │ + smlatbeq r4, r0, r0, r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -358613,15 +358613,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16a06c <__cxa_atexit@plt+0x15e360> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rscseq lr, r4, r8, lsl #25 │ │ │ │ + rscseq lr, r4, r8, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16a0e8 <__cxa_atexit@plt+0x15e3dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -358663,17 +358663,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq lr, r4, r8, ror #23 │ │ │ │ - smlatteq r4, ip, lr, r2 │ │ │ │ - smlatbeq r4, r0, lr, r2 │ │ │ │ + rscseq lr, r4, r8, asr #23 │ │ │ │ + smlabteq r4, ip, lr, r2 │ │ │ │ + smlabbeq r4, r0, lr, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358691,16 +358691,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16a1ac <__cxa_atexit@plt+0x15e4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, asr #28 │ │ │ │ - strdeq r2, [r4, -r8] │ │ │ │ + tsteq r4, r4, lsr #28 │ │ │ │ + ldrdeq r2, [r4, -r8] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16a234 <__cxa_atexit@plt+0x15e528> │ │ │ │ @@ -358734,19 +358734,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16a260 <__cxa_atexit@plt+0x15e554> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsl sp │ │ │ │ + strdeq r2, [r4, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r4, r0, lsl sp │ │ │ │ + strdeq r2, [r4, -r0] │ │ │ │ @ instruction: 0xfffdca44 │ │ │ │ - rscseq lr, r4, r4 │ │ │ │ + rscseq sp, r4, r4, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -358758,15 +358758,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, asr ip │ │ │ │ + tsteq r4, r8, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16a334 <__cxa_atexit@plt+0x15e628> │ │ │ │ ldr r2, [pc, #128] @ 16a354 <__cxa_atexit@plt+0x15e648> │ │ │ │ @@ -358800,15 +358800,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01042d94 │ │ │ │ + tsteq r4, r4, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a3a4 <__cxa_atexit@plt+0x15e698> │ │ │ │ @@ -358822,15 +358822,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl sp │ │ │ │ + strdeq r2, [r4, -r4] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16a474 <__cxa_atexit@plt+0x15e768> │ │ │ │ @@ -358881,16 +358881,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, r4, asr ip │ │ │ │ - tsteq r4, r8, ror ip │ │ │ │ + tsteq r4, r4, lsr ip │ │ │ │ + tsteq r4, r8, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a530 <__cxa_atexit@plt+0x15e824> │ │ │ │ @@ -358921,16 +358921,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01042b9c │ │ │ │ - @ instruction: 0x01042bb8 │ │ │ │ + tsteq r4, ip, ror fp │ │ │ │ + @ instruction: 0x01042b98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -358997,19 +358997,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16a67c <__cxa_atexit@plt+0x15e970> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r4, -ip] │ │ │ │ + ldrdeq r2, [r4, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r2, [r4, -r4] │ │ │ │ + ldrdeq r2, [r4, -r4] │ │ │ │ @ instruction: 0xfffdc628 │ │ │ │ - rscseq sp, r4, r8, ror #23 │ │ │ │ + rscseq sp, r4, r8, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359021,15 +359021,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsr r8 │ │ │ │ + tsteq r4, ip, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16a750 <__cxa_atexit@plt+0x15ea44> │ │ │ │ ldr r2, [pc, #128] @ 16a770 <__cxa_atexit@plt+0x15ea64> │ │ │ │ @@ -359063,15 +359063,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r8, ror r9 │ │ │ │ + tsteq r4, r8, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a7c0 <__cxa_atexit@plt+0x15eab4> │ │ │ │ @@ -359085,15 +359085,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r2, [r4, -r8] │ │ │ │ + ldrdeq r2, [r4, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16a890 <__cxa_atexit@plt+0x15eb84> │ │ │ │ @@ -359144,16 +359144,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ - tsteq r4, ip, asr r8 │ │ │ │ + tsteq r4, r8, lsl r8 │ │ │ │ + tsteq r4, ip, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16a94c <__cxa_atexit@plt+0x15ec40> │ │ │ │ @@ -359184,16 +359184,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r4, r0, r7, r2 │ │ │ │ - @ instruction: 0x0104279c │ │ │ │ + tsteq r4, r0, ror #14 │ │ │ │ + tsteq r4, ip, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359283,15 +359283,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq lr, r4, ip, asr r2 │ │ │ │ + rscseq lr, r4, ip, lsr r2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359372,15 +359372,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16ac48 <__cxa_atexit@plt+0x15ef3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrhteq lr, [r4], #12 │ │ │ │ + smlalseq lr, r4, ip, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 16ac70 <__cxa_atexit@plt+0x15ef64> │ │ │ │ mov sl, r7 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -359407,16 +359407,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16acdc <__cxa_atexit@plt+0x15efd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl r3 │ │ │ │ - smlabteq r4, r8, r2, r2 │ │ │ │ + strdeq r2, [r4, -r4] │ │ │ │ + smlatbeq r4, r8, r2, r2 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16ad64 <__cxa_atexit@plt+0x15f058> │ │ │ │ @@ -359450,19 +359450,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16ad90 <__cxa_atexit@plt+0x15f084> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, r8, r1, r2 │ │ │ │ + smlabteq r4, r8, r1, r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r4, r0, r1, r2 │ │ │ │ + smlabteq r4, r0, r1, r2 │ │ │ │ @ instruction: 0xfffdbf14 │ │ │ │ - ldrsbteq sp, [r4], #68 @ 0x44 │ │ │ │ + ldrhteq sp, [r4], #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -359474,15 +359474,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r8, lsr #2 │ │ │ │ + tsteq r4, r8, lsl #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ae64 <__cxa_atexit@plt+0x15f158> │ │ │ │ ldr r2, [pc, #128] @ 16ae84 <__cxa_atexit@plt+0x15f178> │ │ │ │ @@ -359516,15 +359516,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r4, r4, ror #4 │ │ │ │ + tsteq r4, r4, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16aed4 <__cxa_atexit@plt+0x15f1c8> │ │ │ │ @@ -359538,15 +359538,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r4, r4, r1, r2 │ │ │ │ + smlabteq r4, r4, r1, r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16afa4 <__cxa_atexit@plt+0x15f298> │ │ │ │ @@ -359597,16 +359597,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r4, r4, lsr #2 │ │ │ │ - tsteq r4, r8, asr #2 │ │ │ │ + tsteq r4, r4, lsl #2 │ │ │ │ + tsteq r4, r8, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16b060 <__cxa_atexit@plt+0x15f354> │ │ │ │ @@ -359637,16 +359637,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, rrx │ │ │ │ - smlabbeq r4, r8, r0, r2 │ │ │ │ + tsteq r4, ip, asr #32 │ │ │ │ + tsteq r4, r8, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -359720,16 +359720,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r4, r0, ror fp │ │ │ │ - rscseq sp, r4, r4, asr r1 │ │ │ │ + rscseq sp, r4, r0, asr fp │ │ │ │ + rscseq sp, r4, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -359781,15 +359781,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16b2ac <__cxa_atexit@plt+0x15f5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sp, r4, r0, ror #20 │ │ │ │ + rscseq sp, r4, r0, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 16b2d0 <__cxa_atexit@plt+0x15f5c4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -359815,16 +359815,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16b33c <__cxa_atexit@plt+0x15f630> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01041cb4 │ │ │ │ - tsteq r4, r8, ror #24 │ │ │ │ + @ instruction: 0x01041c94 │ │ │ │ + tsteq r4, r8, asr #24 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -359915,15 +359915,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsl #24 │ │ │ │ + smlatteq r4, r4, fp, r1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16b50c <__cxa_atexit@plt+0x15f800> │ │ │ │ ldr r7, [pc, #52] @ 16b51c <__cxa_atexit@plt+0x15f810> │ │ │ │ @@ -359938,15 +359938,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16b520 <__cxa_atexit@plt+0x15f814> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sp, r4, ip, ror #15 │ │ │ │ + rscseq sp, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 16b5c4 <__cxa_atexit@plt+0x15f8b8> │ │ │ │ @@ -359986,15 +359986,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - tsteq r4, r0, lsr #22 │ │ │ │ + tsteq r4, r0, lsl #22 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ mov r2, r7 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -360029,15 +360029,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, ip, lsr sl │ │ │ │ + tsteq r4, ip, lsl sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -360055,15 +360055,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16b6f4 <__cxa_atexit@plt+0x15f9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - rscseq sp, r4, r8, lsl r6 │ │ │ │ + ldrshteq sp, [r4], #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16b770 <__cxa_atexit@plt+0x15fa64> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -360105,17 +360105,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r4, r8, ror r5 │ │ │ │ - tsteq r4, r4, ror #16 │ │ │ │ - tsteq r4, r8, lsl r8 │ │ │ │ + rscseq sp, r4, r8, asr r5 │ │ │ │ + tsteq r4, r4, asr #16 │ │ │ │ + strdeq r1, [r4, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360133,16 +360133,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16b834 <__cxa_atexit@plt+0x15fb28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010417bc │ │ │ │ - tsteq r4, r0, ror r7 │ │ │ │ + @ instruction: 0x0104179c │ │ │ │ + tsteq r4, r0, asr r7 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -360200,15 +360200,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x010417b0 │ │ │ │ + @ instruction: 0x01041790 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -360250,15 +360250,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r4, r8, r6, r1 │ │ │ │ + smlatbeq r4, r8, r6, r1 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 16ba48 <__cxa_atexit@plt+0x15fd3c> │ │ │ │ ldr r7, [pc, #52] @ 16ba58 <__cxa_atexit@plt+0x15fd4c> │ │ │ │ @@ -360273,15 +360273,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16ba5c <__cxa_atexit@plt+0x15fd50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq sp, [r4], #40 @ 0x28 │ │ │ │ + smlalseq sp, r4, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 16bb5c <__cxa_atexit@plt+0x15fe50> │ │ │ │ @@ -360348,17 +360348,17 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r4, r0, ror #10 │ │ │ │ + tsteq r4, r0, asr #10 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - smlabteq r4, r4, r5, r1 │ │ │ │ + smlatbeq r4, r4, r5, r1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -360383,15 +360383,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010414b4 │ │ │ │ + @ instruction: 0x01041494 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -360409,15 +360409,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 16bc7c <__cxa_atexit@plt+0x15ff70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlalseq sp, r4, r8, r0 │ │ │ │ + rscseq sp, r4, r8, ror r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16bcf8 <__cxa_atexit@plt+0x15ffec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -360459,17 +360459,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq ip, [r4], #248 @ 0xf8 │ │ │ │ - ldrdeq r1, [r4, -ip] │ │ │ │ - @ instruction: 0x01041290 │ │ │ │ + ldrsbteq ip, [r4], #248 @ 0xf8 │ │ │ │ + @ instruction: 0x010412bc │ │ │ │ + tsteq r4, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360487,16 +360487,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16bdbc <__cxa_atexit@plt+0x1600b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r4, r4, lsr r2 │ │ │ │ - smlatteq r4, r8, r1, r1 │ │ │ │ + tsteq r4, r4, lsl r2 │ │ │ │ + smlabteq r4, r8, r1, r1 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16be20 <__cxa_atexit@plt+0x160114> │ │ │ │ @@ -360521,17 +360521,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16be44 <__cxa_atexit@plt+0x160138> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, ip, lsl #2 │ │ │ │ + smlatteq r4, ip, r0, r1 │ │ │ │ @ instruction: 0xfffdaec8 │ │ │ │ - rscseq ip, r4, ip, lsl r4 │ │ │ │ + ldrshteq ip, [r4], #60 @ 0x3c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360544,15 +360544,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r4, -r8] │ │ │ │ + @ instruction: 0x010413b8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360595,15 +360595,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 16bf64 <__cxa_atexit@plt+0x160258> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrhteq ip, [r4], #220 @ 0xdc │ │ │ │ + smlalseq ip, r4, ip, sp │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16bfb8 <__cxa_atexit@plt+0x1602ac> │ │ │ │ @@ -360623,15 +360623,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 16bfd4 <__cxa_atexit@plt+0x1602c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq ip, r4, r0, asr sp │ │ │ │ + rscseq ip, r4, r0, lsr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16bff4 <__cxa_atexit@plt+0x1602e8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -360665,15 +360665,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 16c07c <__cxa_atexit@plt+0x160370> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq ip, r4, r4, lsr #25 │ │ │ │ + rscseq ip, r4, r4, lsl #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360684,15 +360684,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq r4, ip, lr, r0 │ │ │ │ + smlabteq r4, ip, lr, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -360703,15 +360703,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, ip, lr, r0 │ │ │ │ + smlabbeq r4, ip, lr, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #24 │ │ │ │ mov r1, r5 │ │ │ │ cmp ip, fp │ │ │ │ bcc 16c2c4 <__cxa_atexit@plt+0x1605b8> │ │ │ │ @@ -360845,23 +360845,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #48] @ 16c36c <__cxa_atexit@plt+0x160660> │ │ │ │ mov r6, r8 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - strdeq r0, [r4, -r4] │ │ │ │ - tsteq r4, ip, lsr #26 │ │ │ │ + ldrdeq r0, [r4, -r4] │ │ │ │ + tsteq r4, ip, lsl #26 │ │ │ │ @ instruction: 0xfffdaad0 │ │ │ │ - rscseq fp, r4, r0, asr pc │ │ │ │ + rscseq fp, r4, r0, lsr pc │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ - tsteq r4, r4, ror #26 │ │ │ │ - @ instruction: 0x01040c9c │ │ │ │ + tsteq r4, r4, asr #26 │ │ │ │ + tsteq r4, ip, ror ip │ │ │ │ @ instruction: 0xfffdaa40 │ │ │ │ - rscseq fp, r4, r0, lsl pc │ │ │ │ + ldrshteq fp, [r4], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ mov r8, fp │ │ │ │ @@ -360905,16 +360905,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 16c444 <__cxa_atexit@plt+0x160738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r0, [r4, -r4] │ │ │ │ - tsteq r4, r8, lsl #22 │ │ │ │ + @ instruction: 0x01040bb4 │ │ │ │ + smlatteq r4, r8, sl, r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -360958,18 +360958,18 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 16c51c <__cxa_atexit@plt+0x160810> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r4, asr #22 │ │ │ │ - tsteq r4, r8, ror sl │ │ │ │ + tsteq r4, r4, lsr #22 │ │ │ │ + tsteq r4, r8, asr sl │ │ │ │ @ instruction: 0xfffda800 │ │ │ │ - rscseq fp, r4, r8, asr #26 │ │ │ │ + rscseq fp, r4, r8, lsr #26 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16c584 <__cxa_atexit@plt+0x160878> │ │ │ │ @@ -360994,16 +360994,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 16c5a8 <__cxa_atexit@plt+0x16089c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, ror #20 │ │ │ │ - smlatbeq r4, r0, r9, r0 │ │ │ │ + tsteq r4, ip, asr #20 │ │ │ │ + smlabbeq r4, r0, r9, r0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -361047,20 +361047,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16c680 <__cxa_atexit@plt+0x160974> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r4, -ip] │ │ │ │ - strdeq r0, [r4, -r4] │ │ │ │ + @ instruction: 0x010409bc │ │ │ │ + ldrdeq r0, [r4, -r4] │ │ │ │ @ instruction: 0xfffda6a0 │ │ │ │ - rscseq fp, r4, r4, ror #23 │ │ │ │ + rscseq fp, r4, r4, asr #23 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq fp, r4, ip, lsr lr │ │ │ │ + rscseq fp, r4, ip, lsl lr │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16c6d0 <__cxa_atexit@plt+0x1609c4> │ │ │ │ @@ -361076,16 +361076,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16c6e8 <__cxa_atexit@plt+0x1609dc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r4, ip, lsr r6 │ │ │ │ - ldrsbteq fp, [r4], #220 @ 0xdc │ │ │ │ + rscseq ip, r4, ip, lsl r6 │ │ │ │ + ldrhteq fp, [r4], #220 @ 0xdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 16c870 <__cxa_atexit@plt+0x160b64> │ │ │ │ str fp, [sp] │ │ │ │ @@ -361185,24 +361185,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 16c8ac <__cxa_atexit@plt+0x160ba0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ - @ instruction: 0x01040790 │ │ │ │ - tsteq r4, r8, lsr r8 │ │ │ │ + tsteq r4, r0, ror r7 │ │ │ │ + tsteq r4, r8, lsl r8 │ │ │ │ @ instruction: 0xfffda520 │ │ │ │ @ instruction: 0xfffda484 │ │ │ │ - rscseq fp, r4, r4, asr #19 │ │ │ │ + rscseq fp, r4, r4, lsr #19 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - rscseq fp, r4, r8, lsr #23 │ │ │ │ - @ instruction: 0x01040794 │ │ │ │ - rscseq fp, r4, ip, asr #22 │ │ │ │ - rscseq fp, r4, ip, asr #22 │ │ │ │ + rscseq fp, r4, r8, lsl #23 │ │ │ │ + tsteq r4, r4, ror r7 │ │ │ │ + rscseq fp, r4, ip, lsr #22 │ │ │ │ + rscseq fp, r4, ip, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -361213,15 +361213,15 @@ │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r9, r6, #2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r4, r0, ror #14 │ │ │ │ + tsteq r4, r0, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub ip, r5, #28 │ │ │ │ cmp ip, fp │ │ │ │ bcc 16ca6c <__cxa_atexit@plt+0x160d60> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -361328,22 +361328,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - tsteq r4, ip, lsl #12 │ │ │ │ - tsteq r4, r4, asr #10 │ │ │ │ + smlatteq r4, ip, r5, r0 │ │ │ │ + tsteq r4, r4, lsr #10 │ │ │ │ @ instruction: 0xfffda2f0 │ │ │ │ - rscseq fp, r4, r8, lsr #15 │ │ │ │ + rscseq fp, r4, r8, lsl #15 │ │ │ │ andeq r0, r0, ip, asr r2 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - tsteq r4, ip, ror r5 │ │ │ │ - smlabteq r4, r8, r5, r0 │ │ │ │ + tsteq r4, ip, asr r5 │ │ │ │ + smlatbeq r4, r8, r5, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldrb r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -361386,16 +361386,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 16cbc8 <__cxa_atexit@plt+0x160ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, ip, asr #8 │ │ │ │ - tsteq r4, r8, ror r4 │ │ │ │ + tsteq r4, ip, lsr #8 │ │ │ │ + tsteq r4, r8, asr r4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ @@ -361421,16 +361421,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 16cc54 <__cxa_atexit@plt+0x160f48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010403bc │ │ │ │ - smlatteq r4, r8, r3, r0 │ │ │ │ + @ instruction: 0x0104039c │ │ │ │ + smlabteq r4, r8, r3, r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov fp, r8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 16ccb8 <__cxa_atexit@plt+0x160fac> │ │ │ │ @@ -361455,16 +361455,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 16ccdc <__cxa_atexit@plt+0x160fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r4, r8, lsr r3 │ │ │ │ - tsteq r4, r4, asr r2 │ │ │ │ + tsteq r4, r8, lsl r3 │ │ │ │ + tsteq r4, r4, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -361508,20 +361508,20 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16cdb4 <__cxa_atexit@plt+0x1610a8> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r4, r8, r2, r0 │ │ │ │ - smlabteq r4, r0, r1, r0 │ │ │ │ + smlabbeq r4, r8, r2, r0 │ │ │ │ + smlatbeq r4, r0, r1, r0 │ │ │ │ @ instruction: 0xfffd9f6c │ │ │ │ - ldrhteq fp, [r4], #64 @ 0x40 │ │ │ │ + smlalseq fp, r4, r0, r4 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq fp, r4, r8, lsl #14 │ │ │ │ + rscseq fp, r4, r8, ror #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16ce04 <__cxa_atexit@plt+0x1610f8> │ │ │ │ @@ -361537,16 +361537,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16ce1c <__cxa_atexit@plt+0x161110> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r4, r0, lsl pc │ │ │ │ - rscseq fp, r4, r8, lsr #13 │ │ │ │ + ldrshteq fp, [r4], #224 @ 0xe0 │ │ │ │ + rscseq fp, r4, r8, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16cf50 <__cxa_atexit@plt+0x161244> │ │ │ │ @@ -361622,24 +361622,24 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16cf7c <__cxa_atexit@plt+0x161270> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - tsteq r4, r4, lsr r1 │ │ │ │ - tsteq r4, r8, asr #32 │ │ │ │ + tsteq r4, r4, lsl r1 │ │ │ │ + tsteq r4, r8, lsr #32 │ │ │ │ @ instruction: 0xfffd9e08 │ │ │ │ - rscseq fp, r4, ip, ror #5 │ │ │ │ - smlatteq r4, r0, r0, r0 │ │ │ │ + rscseq fp, r4, ip, asr #5 │ │ │ │ + smlabteq r4, r0, r0, r0 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ - smlalseq fp, r4, ip, r4 │ │ │ │ - smlabbeq r4, ip, r0, r0 │ │ │ │ - rscseq fp, r4, r4, asr #8 │ │ │ │ - rscseq fp, r4, r8, asr #8 │ │ │ │ + rscseq fp, r4, ip, ror r4 │ │ │ │ + tsteq r4, ip, rrx │ │ │ │ + rscseq fp, r4, r4, lsr #8 │ │ │ │ + rscseq fp, r4, r8, lsr #8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 16d3c8 <__cxa_atexit@plt+0x1616bc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -361665,17 +361665,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d024 <__cxa_atexit@plt+0x161318> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsr #30 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsl #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffd9ce8 │ │ │ │ - rscseq fp, r4, ip, lsr r2 │ │ │ │ + rscseq fp, r4, ip, lsl r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d088 <__cxa_atexit@plt+0x16137c> │ │ │ │ ldr r2, [pc, #92] @ 16d0a4 <__cxa_atexit@plt+0x161398> │ │ │ │ @@ -361699,17 +361699,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d0ac <__cxa_atexit@plt+0x1613a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, lr, pc @ │ │ │ │ + smlabbeq r3, r4, lr, pc @ │ │ │ │ @ instruction: 0xfffd9c60 │ │ │ │ - ldrhteq fp, [r4], #20 │ │ │ │ + smlalseq fp, r4, r4, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d110 <__cxa_atexit@plt+0x161404> │ │ │ │ ldr r2, [pc, #92] @ 16d12c <__cxa_atexit@plt+0x161420> │ │ │ │ @@ -361733,17 +361733,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d134 <__cxa_atexit@plt+0x161428> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsl lr @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r3, -ip] │ │ │ │ @ instruction: 0xfffd9bd8 │ │ │ │ - rscseq fp, r4, ip, lsr #2 │ │ │ │ + rscseq fp, r4, ip, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d198 <__cxa_atexit@plt+0x16148c> │ │ │ │ ldr r2, [pc, #92] @ 16d1b4 <__cxa_atexit@plt+0x1614a8> │ │ │ │ @@ -361767,17 +361767,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d1bc <__cxa_atexit@plt+0x1614b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103fd94 │ │ │ │ + tstpeq r3, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffd9b50 │ │ │ │ - rscseq fp, r4, r4, lsr #1 │ │ │ │ + rscseq fp, r4, r4, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -361794,15 +361794,15 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - qaddeq r0, ip, r4 │ │ │ │ + tsteq r4, ip, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -361968,22 +361968,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #36] @ 16d4f0 <__cxa_atexit@plt+0x1617e4> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - ldrdeq pc, [r3, -ip] │ │ │ │ + @ instruction: 0x0103fabc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffd9848 │ │ │ │ - rscseq sl, r4, r4, lsl #27 │ │ │ │ - rscseq fp, r4, r0, ror r8 │ │ │ │ + rscseq sl, r4, r4, ror #26 │ │ │ │ + rscseq fp, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d558 <__cxa_atexit@plt+0x16184c> │ │ │ │ ldr r2, [pc, #92] @ 16d574 <__cxa_atexit@plt+0x161868> │ │ │ │ @@ -362007,17 +362007,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d57c <__cxa_atexit@plt+0x161870> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r3, -r4] │ │ │ │ + @ instruction: 0x0103f9b4 │ │ │ │ @ instruction: 0xfffd9790 │ │ │ │ - rscseq sl, r4, r4, ror #25 │ │ │ │ + rscseq sl, r4, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d5e0 <__cxa_atexit@plt+0x1618d4> │ │ │ │ ldr r2, [pc, #92] @ 16d5fc <__cxa_atexit@plt+0x1618f0> │ │ │ │ @@ -362041,17 +362041,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d604 <__cxa_atexit@plt+0x1618f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, lsr #18 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffd9708 │ │ │ │ - rscseq sl, r4, ip, asr ip │ │ │ │ + rscseq sl, r4, ip, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d668 <__cxa_atexit@plt+0x16195c> │ │ │ │ ldr r2, [pc, #92] @ 16d684 <__cxa_atexit@plt+0x161978> │ │ │ │ @@ -362075,17 +362075,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d68c <__cxa_atexit@plt+0x161980> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r4, r8, pc @ │ │ │ │ + smlatbeq r3, r4, r8, pc @ │ │ │ │ @ instruction: 0xfffd9680 │ │ │ │ - ldrsbteq sl, [r4], #180 @ 0xb4 │ │ │ │ + ldrhteq sl, [r4], #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362102,15 +362102,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r0, ror sl @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362236,21 +362236,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 16d91c <__cxa_atexit@plt+0x161c10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0x0103f694 │ │ │ │ + tstpeq r3, r4, ror r6 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffd940c │ │ │ │ - rscseq sl, r4, r4, asr r9 │ │ │ │ - rscseq fp, r4, r0, asr #8 │ │ │ │ + rscseq sl, r4, r4, lsr r9 │ │ │ │ + rscseq fp, r4, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16d984 <__cxa_atexit@plt+0x161c78> │ │ │ │ ldr r2, [pc, #92] @ 16d9a0 <__cxa_atexit@plt+0x161c94> │ │ │ │ @@ -362274,17 +362274,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16d9a8 <__cxa_atexit@plt+0x161c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r8, r5, pc @ │ │ │ │ + smlabbeq r3, r8, r5, pc @ │ │ │ │ @ instruction: 0xfffd9364 │ │ │ │ - ldrhteq sl, [r4], #136 @ 0x88 │ │ │ │ + smlalseq sl, r4, r8, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16da0c <__cxa_atexit@plt+0x161d00> │ │ │ │ ldr r2, [pc, #92] @ 16da28 <__cxa_atexit@plt+0x161d1c> │ │ │ │ @@ -362308,17 +362308,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16da30 <__cxa_atexit@plt+0x161d24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsl #10 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffd92dc │ │ │ │ - rscseq sl, r4, r0, lsr r8 │ │ │ │ + rscseq sl, r4, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362333,15 +362333,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r0, lsl #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362439,21 +362439,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 16dc48 <__cxa_atexit@plt+0x161f3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r4, ror r3 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r4, asr r3 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffd90e8 │ │ │ │ - rscseq sl, r4, r4, lsr #12 │ │ │ │ - rscseq fp, r4, r4, lsl r1 │ │ │ │ + rscseq sl, r4, r4, lsl #12 │ │ │ │ + ldrshteq fp, [r4], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16dcb0 <__cxa_atexit@plt+0x161fa4> │ │ │ │ ldr r2, [pc, #92] @ 16dccc <__cxa_atexit@plt+0x161fc0> │ │ │ │ @@ -362477,17 +362477,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16dcd4 <__cxa_atexit@plt+0x161fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffd9038 │ │ │ │ - rscseq sl, r4, ip, lsl #11 │ │ │ │ + rscseq sl, r4, ip, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362500,15 +362500,15 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r3, -ip] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362576,35 +362576,35 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 16de68 <__cxa_atexit@plt+0x16215c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r8, lsr r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r3, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffd8ec4 │ │ │ │ - rscseq sl, r4, r0, lsl #8 │ │ │ │ - ldrshteq sl, [r4], #228 @ 0xe4 │ │ │ │ - rscseq sl, r4, r4, asr #29 │ │ │ │ + rscseq sl, r4, r0, ror #7 │ │ │ │ + ldrsbteq sl, [r4], #228 @ 0xe4 │ │ │ │ + rscseq sl, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16dea0 <__cxa_atexit@plt+0x162194> │ │ │ │ ldr r2, [pc, #24] @ 16dea8 <__cxa_atexit@plt+0x16219c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d9c580 <__cxa_atexit@plt+0xd90874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qaddeq pc, ip, r3 @ │ │ │ │ + tstpeq r3, ip, lsr r0 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16df0c <__cxa_atexit@plt+0x162200> │ │ │ │ ldr r2, [pc, #92] @ 16df28 <__cxa_atexit@plt+0x16221c> │ │ │ │ @@ -362628,17 +362628,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16df30 <__cxa_atexit@plt+0x162224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r3, r0, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + mrseq pc, (UNDEF: 3) @ │ │ │ │ @ instruction: 0xfffd8ddc │ │ │ │ - rscseq sl, r4, r0, lsr r3 │ │ │ │ + rscseq sl, r4, r0, lsl r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16df68 <__cxa_atexit@plt+0x16225c> │ │ │ │ ldr r2, [pc, #32] @ 16df70 <__cxa_atexit@plt+0x162264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -362646,15 +362646,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103ef9c │ │ │ │ + tsteq r3, ip, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -362715,15 +362715,15 @@ │ │ │ │ sub r9, r6, #10 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq sl, r4, ip, lsr #25 │ │ │ │ + rscseq sl, r4, ip, lsl #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -362750,15 +362750,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 16e110 <__cxa_atexit@plt+0x162404> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rscseq sl, r4, r8, asr #24 │ │ │ │ + rscseq sl, r4, r8, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e174 <__cxa_atexit@plt+0x162468> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -362777,15 +362777,15 @@ │ │ │ │ b 16e360 <__cxa_atexit@plt+0x162654> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, ip, sp, lr │ │ │ │ + smlabbeq r3, ip, sp, lr │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 16e1a8 <__cxa_atexit@plt+0x16249c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -362817,15 +362817,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0103edb8 │ │ │ │ + @ instruction: 0x0103ed98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e258 <__cxa_atexit@plt+0x16254c> │ │ │ │ ldr r2, [pc, #36] @ 16e260 <__cxa_atexit@plt+0x162554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -362834,15 +362834,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103ecb0 │ │ │ │ + @ instruction: 0x0103ec90 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -362865,15 +362865,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr ip │ │ │ │ + tsteq r3, r4, lsr ip │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -362959,21 +362959,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, r4, r4, lsr #18 │ │ │ │ - tsteq r3, r4, ror #22 │ │ │ │ - @ instruction: 0x0103ebb4 │ │ │ │ + rscseq sl, r4, r4, lsl #18 │ │ │ │ + tsteq r3, r4, asr #22 │ │ │ │ + @ instruction: 0x0103eb94 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - ldrdeq lr, [r3, -ip] │ │ │ │ + @ instruction: 0x0103ebbc │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363010,15 +363010,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrdeq lr, [r3, -r4] │ │ │ │ + @ instruction: 0x0103eab4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16e580 <__cxa_atexit@plt+0x162874> │ │ │ │ @@ -363037,15 +363037,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, r9, lr │ │ │ │ + smlabbeq r3, r4, r9, lr │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16e5b8 <__cxa_atexit@plt+0x1628ac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -363070,15 +363070,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 16e614 <__cxa_atexit@plt+0x162908> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatteq r3, r4, r9, lr │ │ │ │ + smlabteq r3, r4, r9, lr │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16e678 <__cxa_atexit@plt+0x16296c> │ │ │ │ @@ -363103,17 +363103,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 16e69c <__cxa_atexit@plt+0x162990> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103e8b4 │ │ │ │ + @ instruction: 0x0103e894 │ │ │ │ @ instruction: 0xfffd8600 │ │ │ │ - rscseq r9, r4, r0, asr #23 │ │ │ │ + rscseq r9, r4, r0, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e724 <__cxa_atexit@plt+0x162a18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -363146,15 +363146,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl r8 │ │ │ │ + strdeq lr, [r3, -ip] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 16e770 <__cxa_atexit@plt+0x162a64> │ │ │ │ @@ -363178,16 +363178,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #14 │ │ │ │ - rscseq r9, r4, r0, ror #22 │ │ │ │ + tsteq r3, r8, lsr #14 │ │ │ │ + rscseq r9, r4, r0, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16e82c <__cxa_atexit@plt+0x162b20> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -363208,24 +363208,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r9, [r4], #160 @ 0xa0 │ │ │ │ + ldrsbteq r9, [r4], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r9, r4, r8, asr #21 │ │ │ │ + rscseq r9, r4, r8, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363246,15 +363246,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r9, r4, r4, asr sl │ │ │ │ + rscseq r9, r4, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16e980 <__cxa_atexit@plt+0x162c74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -363311,17 +363311,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrhteq sl, [r4], #52 @ 0x34 │ │ │ │ - tsteq r3, r4, asr r6 │ │ │ │ - tsteq r3, r8, lsl #12 │ │ │ │ + smlalseq sl, r4, r4, r3 │ │ │ │ + tsteq r3, r4, lsr r6 │ │ │ │ + smlatteq r3, r8, r5, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363339,18 +363339,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 16ea4c <__cxa_atexit@plt+0x162d40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r3, r4, r5, lr │ │ │ │ - tsteq r3, r8, asr r5 │ │ │ │ + smlabbeq r3, r4, r5, lr │ │ │ │ + tsteq r3, r8, lsr r5 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrshteq sl, [r4], #40 @ 0x28 │ │ │ │ + ldrsbteq sl, [r4], #40 @ 0x28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16eb00 <__cxa_atexit@plt+0x162df4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -363407,17 +363407,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq sl, r4, r4, lsr r2 │ │ │ │ - ldrdeq lr, [r3, -r4] │ │ │ │ - smlabbeq r3, r8, r4, lr │ │ │ │ + rscseq sl, r4, r4, lsl r2 │ │ │ │ + @ instruction: 0x0103e4b4 │ │ │ │ + tsteq r3, r8, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ebb4 <__cxa_atexit@plt+0x162ea8> │ │ │ │ ldr r3, [pc, #64] @ 16ebbc <__cxa_atexit@plt+0x162eb0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -363434,15 +363434,15 @@ │ │ │ │ b 16ee08 <__cxa_atexit@plt+0x1630fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r4, ror #6 │ │ │ │ + tsteq r3, r4, asr #6 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16ebe4 <__cxa_atexit@plt+0x162ed8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -363472,15 +363472,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, ror r3 │ │ │ │ + tsteq r3, ip, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ecb4 <__cxa_atexit@plt+0x162fa8> │ │ │ │ ldr r2, [pc, #68] @ 16ecbc <__cxa_atexit@plt+0x162fb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -363497,15 +363497,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror r2 │ │ │ │ + tsteq r3, r4, asr r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -363634,20 +363634,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r9, r4, ip, lsr #29 │ │ │ │ - ldrdeq lr, [r3, -r8] │ │ │ │ - tsteq r3, r8, lsr #2 │ │ │ │ + rscseq r9, r4, ip, lsl #29 │ │ │ │ + strheq lr, [r3, -r8] │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - tsteq r3, r0, asr r1 │ │ │ │ + tsteq r3, r0, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363674,15 +363674,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - tsteq r3, r4, ror r0 │ │ │ │ + qaddeq lr, r4, r3 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16efe0 <__cxa_atexit@plt+0x1632d4> │ │ │ │ @@ -363701,15 +363701,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #30 │ │ │ │ + tsteq r3, r4, lsr #30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16f018 <__cxa_atexit@plt+0x16330c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -363734,15 +363734,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 16f074 <__cxa_atexit@plt+0x163368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r3, r4, pc, sp @ │ │ │ │ + tsteq r3, r4, ror #30 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16f0cc <__cxa_atexit@plt+0x1633c0> │ │ │ │ @@ -363760,15 +363760,15 @@ │ │ │ │ b 16ee08 <__cxa_atexit@plt+0x1630fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr lr │ │ │ │ + tsteq r3, r4, lsr lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16f100 <__cxa_atexit@plt+0x1633f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -363790,16 +363790,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103ddb8 │ │ │ │ - ldrsbteq r9, [r4], #16 │ │ │ │ + @ instruction: 0x0103dd98 │ │ │ │ + ldrhteq r9, [r4], #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16f1bc <__cxa_atexit@plt+0x1634b0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -363820,24 +363820,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r4, r0, ror #2 │ │ │ │ + rscseq r9, r4, r0, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r9, r4, r8, lsr r1 │ │ │ │ + rscseq r9, r4, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -363858,15 +363858,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r9, r4, r4, asr #1 │ │ │ │ + rscseq r9, r4, r4, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -363893,16 +363893,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 16f2ec <__cxa_atexit@plt+0x1635e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r9, r4, ip, lsl #21 │ │ │ │ rscseq r9, r4, ip, ror #20 │ │ │ │ + rscseq r9, r4, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 16f3a4 <__cxa_atexit@plt+0x163698> │ │ │ │ ldr r7, [pc, #212] @ 16f3e8 <__cxa_atexit@plt+0x1636dc> │ │ │ │ @@ -363960,18 +363960,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - smlalseq r9, r4, r8, r9 │ │ │ │ - rscseq r9, r4, r0, asr #19 │ │ │ │ - tsteq r3, r0, lsr ip │ │ │ │ - smlatteq r3, r4, fp, sp │ │ │ │ + rscseq r9, r4, r8, ror r9 │ │ │ │ + rscseq r9, r4, r0, lsr #19 │ │ │ │ + tsteq r3, r0, lsl ip │ │ │ │ + smlabteq r3, r4, fp, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16f450 <__cxa_atexit@plt+0x163744> │ │ │ │ @@ -363985,16 +363985,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r3, r0, fp, sp │ │ │ │ - tsteq r3, r4, lsr fp │ │ │ │ + tsteq r3, r0, ror #22 │ │ │ │ + tsteq r3, r4, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16f4b8 <__cxa_atexit@plt+0x1637ac> │ │ │ │ ldr r3, [pc, #64] @ 16f4c0 <__cxa_atexit@plt+0x1637b4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364011,15 +364011,15 @@ │ │ │ │ b 16f650 <__cxa_atexit@plt+0x163944> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r0, ror #20 │ │ │ │ + tsteq r3, r0, asr #20 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16f4e8 <__cxa_atexit@plt+0x1637dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -364049,15 +364049,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, ror sl │ │ │ │ + tsteq r3, r8, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16f5b8 <__cxa_atexit@plt+0x1638ac> │ │ │ │ ldr r2, [pc, #68] @ 16f5c0 <__cxa_atexit@plt+0x1638b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -364074,15 +364074,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror r9 │ │ │ │ + tsteq r3, r0, asr r9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -364106,15 +364106,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrhteq r9, [r4], #108 @ 0x6c │ │ │ │ + smlalseq r9, r4, ip, r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16f6ec <__cxa_atexit@plt+0x1639e0> │ │ │ │ @@ -364163,20 +364163,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalseq r9, r4, r4, r6 │ │ │ │ - @ instruction: 0x0103d894 │ │ │ │ - smlatteq r3, r4, r8, sp │ │ │ │ + rscseq r9, r4, r4, ror r6 │ │ │ │ + tsteq r3, r4, ror r8 │ │ │ │ + smlabteq r3, r4, r8, sp │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - tsteq r3, ip, lsl #18 │ │ │ │ + smlatteq r3, ip, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364204,15 +364204,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - tsteq r3, ip, lsr #16 │ │ │ │ + tsteq r3, ip, lsl #16 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16f828 <__cxa_atexit@plt+0x163b1c> │ │ │ │ @@ -364231,15 +364231,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sp, [r3, -ip] │ │ │ │ + ldrdeq sp, [r3, -ip] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16f860 <__cxa_atexit@plt+0x163b54> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -364264,15 +364264,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 16f8bc <__cxa_atexit@plt+0x163bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, ip, lsr r7 │ │ │ │ + tsteq r3, ip, lsl r7 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 16f914 <__cxa_atexit@plt+0x163c08> │ │ │ │ @@ -364290,15 +364290,15 @@ │ │ │ │ b 16f650 <__cxa_atexit@plt+0x163944> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #12 │ │ │ │ + smlatteq r3, ip, r5, sp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16f948 <__cxa_atexit@plt+0x163c3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364320,16 +364320,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror r5 │ │ │ │ - rscseq r8, r4, r8, lsl #19 │ │ │ │ + tsteq r3, r0, asr r5 │ │ │ │ + rscseq r8, r4, r8, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 16fa04 <__cxa_atexit@plt+0x163cf8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -364350,24 +364350,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r8, r4, r8, lsl r9 │ │ │ │ + ldrshteq r8, [r4], #136 @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq r8, [r4], #128 @ 0x80 │ │ │ │ + ldrsbteq r8, [r4], #128 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364388,15 +364388,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r8, r4, ip, ror r8 │ │ │ │ + rscseq r8, r4, ip, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -364423,16 +364423,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 16fb34 <__cxa_atexit@plt+0x163e28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r9, r4, r0, ror r2 │ │ │ │ rscseq r9, r4, r0, asr r2 │ │ │ │ + rscseq r9, r4, r0, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 16fbec <__cxa_atexit@plt+0x163ee0> │ │ │ │ ldr r7, [pc, #212] @ 16fc30 <__cxa_atexit@plt+0x163f24> │ │ │ │ @@ -364490,18 +364490,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r9, r4, ip, ror r1 │ │ │ │ - rscseq r9, r4, r4, lsr #3 │ │ │ │ - smlatteq r3, r8, r3, sp │ │ │ │ - @ instruction: 0x0103d39c │ │ │ │ + rscseq r9, r4, ip, asr r1 │ │ │ │ + rscseq r9, r4, r4, lsl #3 │ │ │ │ + smlabteq r3, r8, r3, sp │ │ │ │ + tsteq r3, ip, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 16fc98 <__cxa_atexit@plt+0x163f8c> │ │ │ │ @@ -364515,16 +364515,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsr r3 │ │ │ │ - smlatteq r3, ip, r2, sp │ │ │ │ + tsteq r3, r8, lsl r3 │ │ │ │ + smlabteq r3, ip, r2, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16fd00 <__cxa_atexit@plt+0x163ff4> │ │ │ │ ldr r3, [pc, #64] @ 16fd08 <__cxa_atexit@plt+0x163ffc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364541,15 +364541,15 @@ │ │ │ │ b 16fe98 <__cxa_atexit@plt+0x16418c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - tsteq r3, r8, lsl r2 │ │ │ │ + strdeq sp, [r3, -r8] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 16fd30 <__cxa_atexit@plt+0x164024> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -364579,15 +364579,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, lsr r2 │ │ │ │ + tsteq r3, r0, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16fe00 <__cxa_atexit@plt+0x1640f4> │ │ │ │ ldr r2, [pc, #68] @ 16fe08 <__cxa_atexit@plt+0x1640fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -364604,15 +364604,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #2 │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -364636,15 +364636,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r8, r4, ip, ror lr │ │ │ │ + rscseq r8, r4, ip, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 16ff34 <__cxa_atexit@plt+0x164228> │ │ │ │ @@ -364693,20 +364693,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r8, r4, ip, ror lr │ │ │ │ - tsteq r3, ip, asr #32 │ │ │ │ - swpeq sp, ip, [r3] │ │ │ │ + rscseq r8, r4, ip, asr lr │ │ │ │ + tsteq r3, ip, lsr #32 │ │ │ │ + tsteq r3, ip, ror r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - smlabteq r3, r4, r0, sp │ │ │ │ + smlatbeq r3, r4, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364734,15 +364734,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - smlatteq r3, r4, pc, ip @ │ │ │ │ + smlabteq r3, r4, pc, ip @ │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 170070 <__cxa_atexit@plt+0x164364> │ │ │ │ @@ -364761,15 +364761,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103ceb4 │ │ │ │ + @ instruction: 0x0103ce94 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1700a8 <__cxa_atexit@plt+0x16439c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -364794,15 +364794,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 170104 <__cxa_atexit@plt+0x1643f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq ip, [r3, -r4] │ │ │ │ + ldrdeq ip, [r3, -r4] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17015c <__cxa_atexit@plt+0x164450> │ │ │ │ @@ -364820,15 +364820,15 @@ │ │ │ │ b 16fe98 <__cxa_atexit@plt+0x16418c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r4, sp, ip │ │ │ │ + smlatbeq r3, r4, sp, ip │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 170190 <__cxa_atexit@plt+0x164484> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364850,16 +364850,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ - rscseq r8, r4, r0, asr #2 │ │ │ │ + tsteq r3, r8, lsl #26 │ │ │ │ + rscseq r8, r4, r0, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17024c <__cxa_atexit@plt+0x164540> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -364880,24 +364880,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq r8, [r4], #0 │ │ │ │ + ldrhteq r8, [r4], #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r8, r4, r8, lsr #1 │ │ │ │ + rscseq r8, r4, r8, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -364918,15 +364918,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r8, r4, r4, lsr r0 │ │ │ │ + rscseq r8, r4, r4, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -364953,16 +364953,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17037c <__cxa_atexit@plt+0x164670> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r8, r4, r8, asr sl │ │ │ │ rscseq r8, r4, r8, lsr sl │ │ │ │ + rscseq r8, r4, r8, lsl sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 170434 <__cxa_atexit@plt+0x164728> │ │ │ │ ldr r7, [pc, #212] @ 170478 <__cxa_atexit@plt+0x16476c> │ │ │ │ @@ -365020,18 +365020,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r8, r4, r4, ror #18 │ │ │ │ - rscseq r8, r4, ip, lsl #19 │ │ │ │ - smlatbeq r3, r0, fp, ip │ │ │ │ - tsteq r3, r4, asr fp │ │ │ │ + rscseq r8, r4, r4, asr #18 │ │ │ │ + rscseq r8, r4, ip, ror #18 │ │ │ │ + smlabbeq r3, r0, fp, ip │ │ │ │ + tsteq r3, r4, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1704e0 <__cxa_atexit@plt+0x1647d4> │ │ │ │ @@ -365045,16 +365045,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [r3, -r0] │ │ │ │ - smlatbeq r3, r4, sl, ip │ │ │ │ + ldrdeq ip, [r3, -r0] │ │ │ │ + smlabbeq r3, r4, sl, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17054c <__cxa_atexit@plt+0x164840> │ │ │ │ ldr r2, [pc, #68] @ 170558 <__cxa_atexit@plt+0x16484c> │ │ │ │ @@ -365072,15 +365072,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r3, -r8] │ │ │ │ + @ instruction: 0x0103c9b8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 170584 <__cxa_atexit@plt+0x164878> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -365105,15 +365105,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1705e0 <__cxa_atexit@plt+0x1648d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, lsl sl │ │ │ │ + strdeq ip, [r3, -r8] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 170648 <__cxa_atexit@plt+0x16493c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -365134,15 +365134,15 @@ │ │ │ │ b 170b70 <__cxa_atexit@plt+0x164e64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r3, -ip] │ │ │ │ + @ instruction: 0x0103c8bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 17067c <__cxa_atexit@plt+0x164970> │ │ │ │ @@ -365174,15 +365174,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r4, r8, ip │ │ │ │ + smlabteq r3, r4, r8, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 170778 <__cxa_atexit@plt+0x164a6c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -365215,19 +365215,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1707a4 <__cxa_atexit@plt+0x164a98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r3, -r4] │ │ │ │ + @ instruction: 0x0103c7b4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r3, ip, r7, ip │ │ │ │ + smlatbeq r3, ip, r7, ip │ │ │ │ @ instruction: 0xfffd6500 │ │ │ │ - rscseq r7, r4, r0, asr #21 │ │ │ │ + rscseq r7, r4, r0, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -365265,19 +365265,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17086c <__cxa_atexit@plt+0x164b60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl #14 │ │ │ │ + smlatteq r3, ip, r6, ip │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r4, lsl #14 │ │ │ │ + smlatteq r3, r4, r6, ip │ │ │ │ @ instruction: 0xfffd6438 │ │ │ │ - ldrshteq r7, [r4], #152 @ 0x98 │ │ │ │ + ldrsbteq r7, [r4], #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -365289,15 +365289,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #12 │ │ │ │ + tsteq r3, ip, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365365,15 +365365,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0103c5b8 │ │ │ │ + @ instruction: 0x0103c598 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -365429,15 +365429,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #8 │ │ │ │ + tsteq r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -365525,20 +365525,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r4, asr #6 │ │ │ │ - @ instruction: 0x0103c394 │ │ │ │ + tsteq r3, r4, lsr #6 │ │ │ │ + tsteq r3, r4, ror r3 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0x0103c3bc │ │ │ │ + @ instruction: 0x0103c39c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365577,15 +365577,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - @ instruction: 0x0103c2b8 │ │ │ │ + @ instruction: 0x0103c298 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 170dd4 <__cxa_atexit@plt+0x1650c8> │ │ │ │ @@ -365622,15 +365622,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror r1 │ │ │ │ + tsteq r3, r8, asr r1 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -365654,16 +365654,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - swpeq ip, r8, [r3] │ │ │ │ - ldrhteq r7, [r4], #64 @ 0x40 │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ + smlalseq r7, r4, r0, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 170edc <__cxa_atexit@plt+0x1651d0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -365684,24 +365684,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r4, r0, asr #8 │ │ │ │ + rscseq r7, r4, r0, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r7, r4, r8, lsl r4 │ │ │ │ + ldrshteq r7, [r4], #56 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -365722,15 +365722,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r7, r4, r4, lsr #7 │ │ │ │ + rscseq r7, r4, r4, lsl #7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -365759,16 +365759,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 171014 <__cxa_atexit@plt+0x165308> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rscseq r7, r4, ip, ror #27 │ │ │ │ rscseq r7, r4, ip, asr #27 │ │ │ │ + rscseq r7, r4, ip, lsr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1710d0 <__cxa_atexit@plt+0x1653c4> │ │ │ │ ldr r7, [pc, #216] @ 171114 <__cxa_atexit@plt+0x165408> │ │ │ │ @@ -365827,18 +365827,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - ldrshteq r7, [r4], #196 @ 0xc4 │ │ │ │ - rscseq r7, r4, ip, lsl sp │ │ │ │ - tsteq r3, r4, lsl #30 │ │ │ │ - @ instruction: 0x0103beb8 │ │ │ │ + ldrsbteq r7, [r4], #196 @ 0xc4 │ │ │ │ + ldrshteq r7, [r4], #204 @ 0xcc │ │ │ │ + smlatteq r3, r4, lr, fp │ │ │ │ + @ instruction: 0x0103be98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17117c <__cxa_atexit@plt+0x165470> │ │ │ │ @@ -365852,17 +365852,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, asr lr │ │ │ │ - tsteq r3, r8, lsl #28 │ │ │ │ - rscseq r7, r4, ip, asr ip │ │ │ │ + tsteq r3, r4, lsr lr │ │ │ │ + smlatteq r3, r8, sp, fp │ │ │ │ + rscseq r7, r4, ip, lsr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 171028 <__cxa_atexit@plt+0x16531c> │ │ │ │ @@ -365901,23 +365901,23 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17124c <__cxa_atexit@plt+0x165540> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffade4 │ │ │ │ @ instruction: 0xffffadf4 │ │ │ │ - ldrsbteq r7, [r4], #168 @ 0xa8 │ │ │ │ + ldrhteq r7, [r4], #168 @ 0xa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 167cf0 <__cxa_atexit@plt+0x15bfe4> │ │ │ │ - rscseq r7, r4, r0, lsl #23 │ │ │ │ + rscseq r7, r4, r0, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -365947,19 +365947,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 171314 <__cxa_atexit@plt+0x165608> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, pc, fp @ │ │ │ │ + smlabbeq r3, r4, pc, fp @ │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rscseq r7, r4, r0, lsl #22 │ │ │ │ + rscseq r7, r4, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 171378 <__cxa_atexit@plt+0x16566c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -365978,15 +365978,15 @@ │ │ │ │ b 1715d0 <__cxa_atexit@plt+0x1658c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r8, fp, fp │ │ │ │ + smlabbeq r3, r8, fp, fp │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1713ac <__cxa_atexit@plt+0x1656a0> │ │ │ │ mov r9, r7 │ │ │ │ @@ -366018,15 +366018,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0103bbb4 │ │ │ │ + @ instruction: 0x0103bb94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1714a8 <__cxa_atexit@plt+0x16579c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -366059,19 +366059,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1714d4 <__cxa_atexit@plt+0x1657c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, sl, fp │ │ │ │ + smlabbeq r3, r4, sl, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0103ba9c │ │ │ │ + tsteq r3, ip, ror sl │ │ │ │ @ instruction: 0xfffd57d0 │ │ │ │ - smlalseq r6, r4, r0, sp │ │ │ │ + rscseq r6, r4, r0, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366093,15 +366093,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r4, r9, fp │ │ │ │ + smlabteq r3, r4, r9, fp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -366187,21 +366187,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r7, r4, ip, ror #14 │ │ │ │ - strdeq fp, [r3, -r4] │ │ │ │ - tsteq r3, r4, asr #18 │ │ │ │ + rscseq r7, r4, ip, asr #14 │ │ │ │ + ldrdeq fp, [r3, -r4] │ │ │ │ + tsteq r3, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, ip, ror #18 │ │ │ │ + tsteq r3, ip, asr #18 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366237,15 +366237,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, r8, ror #16 │ │ │ │ + tsteq r3, r8, asr #16 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1717ec <__cxa_atexit@plt+0x165ae0> │ │ │ │ @@ -366264,15 +366264,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr r7 │ │ │ │ + tsteq r3, r8, lsl r7 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 171824 <__cxa_atexit@plt+0x165b18> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -366297,15 +366297,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 171880 <__cxa_atexit@plt+0x165b74> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, ror r7 │ │ │ │ + tsteq r3, r8, asr r7 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1718e4 <__cxa_atexit@plt+0x165bd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -366325,15 +366325,15 @@ │ │ │ │ b 1715d0 <__cxa_atexit@plt+0x1658c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr r6 │ │ │ │ + tsteq r3, ip, lsl r6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 171918 <__cxa_atexit@plt+0x165c0c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -366356,16 +366356,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r0, r5, fp │ │ │ │ - ldrhteq r6, [r4], #152 @ 0x98 │ │ │ │ + smlabbeq r3, r0, r5, fp │ │ │ │ + smlalseq r6, r4, r8, r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1719d4 <__cxa_atexit@plt+0x165cc8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -366386,24 +366386,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r4, r8, asr #18 │ │ │ │ + rscseq r6, r4, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r6, r4, r0, lsr #18 │ │ │ │ + rscseq r6, r4, r0, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366424,15 +366424,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r6, r4, ip, lsr #17 │ │ │ │ + rscseq r6, r4, ip, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -366460,16 +366460,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 171b08 <__cxa_atexit@plt+0x165dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r7, r4, r4, lsl r3 │ │ │ │ ldrshteq r7, [r4], #36 @ 0x24 │ │ │ │ + ldrsbteq r7, [r4], #36 @ 0x24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 171bc0 <__cxa_atexit@plt+0x165eb4> │ │ │ │ ldr r7, [pc, #212] @ 171c04 <__cxa_atexit@plt+0x165ef8> │ │ │ │ @@ -366527,18 +366527,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r7, r4, r0, lsr #4 │ │ │ │ - rscseq r7, r4, r8, asr #4 │ │ │ │ - tsteq r3, r4, lsl r4 │ │ │ │ - smlabteq r3, r8, r3, fp │ │ │ │ + rscseq r7, r4, r0, lsl #4 │ │ │ │ + rscseq r7, r4, r8, lsr #4 │ │ │ │ + strdeq fp, [r3, -r4] │ │ │ │ + smlatbeq r3, r8, r3, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 171c6c <__cxa_atexit@plt+0x165f60> │ │ │ │ @@ -366552,17 +366552,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, ror #6 │ │ │ │ - tsteq r3, r8, lsl r3 │ │ │ │ - rscseq r7, r4, r8, lsl #3 │ │ │ │ + tsteq r3, r4, asr #6 │ │ │ │ + strdeq fp, [r3, -r8] │ │ │ │ + rscseq r7, r4, r8, ror #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 171b1c <__cxa_atexit@plt+0x165e10> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -366600,18 +366600,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 171d40 <__cxa_atexit@plt+0x166034> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #4 │ │ │ │ + mrseq fp, R11_usr │ │ │ │ @ instruction: 0xfffd4f5c │ │ │ │ - rscseq r6, r4, ip, lsl r5 │ │ │ │ - rscseq r7, r4, r4, asr #1 │ │ │ │ + ldrshteq r6, [r4], #76 @ 0x4c │ │ │ │ + rscseq r7, r4, r4, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -366640,19 +366640,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 171de8 <__cxa_atexit@plt+0x1660dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r8, r4, fp │ │ │ │ + smlatbeq r3, r8, r4, fp │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r7, r4, r8, asr #32 │ │ │ │ + rscseq r7, r4, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 171e4c <__cxa_atexit@plt+0x166140> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -366671,15 +366671,15 @@ │ │ │ │ b 1720a4 <__cxa_atexit@plt+0x166398> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r3, -r4] │ │ │ │ + strheq fp, [r3, -r4] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 171e80 <__cxa_atexit@plt+0x166174> │ │ │ │ mov r9, r7 │ │ │ │ @@ -366711,15 +366711,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r0, r0, fp │ │ │ │ + smlabteq r3, r0, r0, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 171f7c <__cxa_atexit@plt+0x166270> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -366752,19 +366752,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 171fa8 <__cxa_atexit@plt+0x16629c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r3, -r0] │ │ │ │ + @ instruction: 0x0103afb0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r3, r8, pc, sl @ │ │ │ │ + smlatbeq r3, r8, pc, sl @ │ │ │ │ @ instruction: 0xfffd4cfc │ │ │ │ - ldrhteq r6, [r4], #44 @ 0x2c │ │ │ │ + smlalseq r6, r4, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -366786,15 +366786,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl pc │ │ │ │ + strdeq sl, [r3, -r0] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -366880,21 +366880,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrhteq r6, [r4], #196 @ 0xc4 │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ - tsteq r3, r0, ror lr │ │ │ │ + smlalseq r6, r4, r4, ip │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ + tsteq r3, r0, asr lr │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x0103ae98 │ │ │ │ + tsteq r3, r8, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -366930,15 +366930,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0x0103ad94 │ │ │ │ + tsteq r3, r4, ror sp │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1722c0 <__cxa_atexit@plt+0x1665b4> │ │ │ │ @@ -366957,15 +366957,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, ror #24 │ │ │ │ + tsteq r3, r4, asr #24 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1722f8 <__cxa_atexit@plt+0x1665ec> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -366990,15 +366990,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 172354 <__cxa_atexit@plt+0x166648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r3, r4, ip, sl │ │ │ │ + smlabbeq r3, r4, ip, sl │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1723b8 <__cxa_atexit@plt+0x1666ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -367018,15 +367018,15 @@ │ │ │ │ b 1720a4 <__cxa_atexit@plt+0x166398> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #22 │ │ │ │ + tsteq r3, r8, asr #22 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1723ec <__cxa_atexit@plt+0x1666e0> │ │ │ │ mov r9, r7 │ │ │ │ @@ -367049,16 +367049,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, ip, sl, sl │ │ │ │ - rscseq r5, r4, r4, ror #29 │ │ │ │ + smlatbeq r3, ip, sl, sl │ │ │ │ + rscseq r5, r4, r4, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1724a8 <__cxa_atexit@plt+0x16679c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -367079,24 +367079,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r4, r4, ror lr │ │ │ │ + rscseq r5, r4, r4, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r5, r4, ip, asr #28 │ │ │ │ + rscseq r5, r4, ip, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -367117,15 +367117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsbteq r5, [r4], #216 @ 0xd8 │ │ │ │ + ldrhteq r5, [r4], #216 @ 0xd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -367153,16 +367153,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1725dc <__cxa_atexit@plt+0x1668d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r6, r4, ip, asr r8 │ │ │ │ rscseq r6, r4, ip, lsr r8 │ │ │ │ + rscseq r6, r4, ip, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 172694 <__cxa_atexit@plt+0x166988> │ │ │ │ ldr r7, [pc, #212] @ 1726d8 <__cxa_atexit@plt+0x1669cc> │ │ │ │ @@ -367220,18 +367220,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r6, r4, r8, ror #14 │ │ │ │ - smlalseq r6, r4, r0, r7 │ │ │ │ - tsteq r3, r0, asr #18 │ │ │ │ - strdeq sl, [r3, -r4] │ │ │ │ + rscseq r6, r4, r8, asr #14 │ │ │ │ + rscseq r6, r4, r0, ror r7 │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ + ldrdeq sl, [r3, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 172740 <__cxa_atexit@plt+0x166a34> │ │ │ │ @@ -367245,17 +367245,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0103a890 │ │ │ │ - tsteq r3, r4, asr #16 │ │ │ │ - ldrsbteq r6, [r4], #96 @ 0x60 │ │ │ │ + tsteq r3, r0, ror r8 │ │ │ │ + tsteq r3, r4, lsr #16 │ │ │ │ + ldrhteq r6, [r4], #96 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1725f0 <__cxa_atexit@plt+0x1668e4> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -367293,18 +367293,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 172814 <__cxa_atexit@plt+0x166b08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #14 │ │ │ │ + tsteq r3, ip, lsr #14 │ │ │ │ @ instruction: 0xfffd4488 │ │ │ │ - rscseq r5, r4, r8, asr #20 │ │ │ │ - rscseq r6, r4, ip, lsl #12 │ │ │ │ + rscseq r5, r4, r8, lsr #20 │ │ │ │ + rscseq r6, r4, ip, ror #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -367333,19 +367333,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1728bc <__cxa_atexit@plt+0x166bb0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r3, -r4] │ │ │ │ + ldrdeq sl, [r3, -r4] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - smlalseq r6, r4, r0, r5 │ │ │ │ + rscseq r6, r4, r0, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 172920 <__cxa_atexit@plt+0x166c14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -367364,15 +367364,15 @@ │ │ │ │ b 172b78 <__cxa_atexit@plt+0x166e6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #12 │ │ │ │ + smlatteq r3, r0, r5, sl │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 172954 <__cxa_atexit@plt+0x166c48> │ │ │ │ mov r9, r7 │ │ │ │ @@ -367404,15 +367404,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, lsl #12 │ │ │ │ + smlatteq r3, ip, r5, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 172a50 <__cxa_atexit@plt+0x166d44> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -367445,19 +367445,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 172a7c <__cxa_atexit@plt+0x166d70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r3, -ip] │ │ │ │ + ldrdeq sl, [r3, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq sl, [r3, -r4] │ │ │ │ + ldrdeq sl, [r3, -r4] │ │ │ │ @ instruction: 0xfffd4228 │ │ │ │ - rscseq r5, r4, r8, ror #15 │ │ │ │ + rscseq r5, r4, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -367479,15 +367479,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr r4 │ │ │ │ + tsteq r3, ip, lsl r4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -367573,21 +367573,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrshteq r6, [r4], #28 │ │ │ │ - tsteq r3, ip, asr #6 │ │ │ │ - @ instruction: 0x0103a39c │ │ │ │ + ldrsbteq r6, [r4], #28 │ │ │ │ + tsteq r3, ip, lsr #6 │ │ │ │ + tsteq r3, ip, ror r3 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - smlabteq r3, r4, r3, sl │ │ │ │ + smlatbeq r3, r4, r3, sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -367623,15 +367623,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - smlabteq r3, r0, r2, sl │ │ │ │ + smlatbeq r3, r0, r2, sl │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 172d94 <__cxa_atexit@plt+0x167088> │ │ │ │ @@ -367650,15 +367650,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103a190 │ │ │ │ + tsteq r3, r0, ror r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 172dcc <__cxa_atexit@plt+0x1670c0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -367683,15 +367683,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 172e28 <__cxa_atexit@plt+0x16711c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq sl, [r3, -r0] │ │ │ │ + @ instruction: 0x0103a1b0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 172e8c <__cxa_atexit@plt+0x167180> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -367711,15 +367711,15 @@ │ │ │ │ b 172b78 <__cxa_atexit@plt+0x166e6c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - swpeq sl, r4, [r3] │ │ │ │ + tsteq r3, r4, ror r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 172ec0 <__cxa_atexit@plt+0x1671b4> │ │ │ │ mov r9, r7 │ │ │ │ @@ -367742,16 +367742,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r3, -r8] │ │ │ │ - rscseq r5, r4, r0, lsl r4 │ │ │ │ + ldrdeq r9, [r3, -r8] │ │ │ │ + ldrshteq r5, [r4], #48 @ 0x30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 172f7c <__cxa_atexit@plt+0x167270> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -367772,24 +367772,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r4, r0, lsr #7 │ │ │ │ + rscseq r5, r4, r0, lsl #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r5, r4, r8, ror r3 │ │ │ │ + rscseq r5, r4, r8, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -367810,15 +367810,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r5, r4, r4, lsl #6 │ │ │ │ + rscseq r5, r4, r4, ror #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -367846,16 +367846,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1730b0 <__cxa_atexit@plt+0x1673a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r5, r4, r4, lsr #27 │ │ │ │ rscseq r5, r4, r4, lsl #27 │ │ │ │ + rscseq r5, r4, r4, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 173168 <__cxa_atexit@plt+0x16745c> │ │ │ │ ldr r7, [pc, #212] @ 1731ac <__cxa_atexit@plt+0x1674a0> │ │ │ │ @@ -367913,18 +367913,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrhteq r5, [r4], #192 @ 0xc0 │ │ │ │ - ldrsbteq r5, [r4], #200 @ 0xc8 │ │ │ │ - tsteq r3, ip, ror #28 │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ + smlalseq r5, r4, r0, ip │ │ │ │ + ldrhteq r5, [r4], #200 @ 0xc8 │ │ │ │ + tsteq r3, ip, asr #28 │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 173214 <__cxa_atexit@plt+0x167508> │ │ │ │ @@ -367938,17 +367938,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01039dbc │ │ │ │ - tsteq r3, r0, ror sp │ │ │ │ - rscseq r5, r4, r8, lsl ip │ │ │ │ + @ instruction: 0x01039d9c │ │ │ │ + tsteq r3, r0, asr sp │ │ │ │ + ldrshteq r5, [r4], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1730c4 <__cxa_atexit@plt+0x1673b8> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -367986,18 +367986,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1732e8 <__cxa_atexit@plt+0x1675dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ @ instruction: 0xfffd39b4 │ │ │ │ - rscseq r4, r4, r4, ror pc │ │ │ │ - rscseq r5, r4, r4, asr fp │ │ │ │ + rscseq r4, r4, r4, asr pc │ │ │ │ + rscseq r5, r4, r4, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -368026,19 +368026,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 173390 <__cxa_atexit@plt+0x167684> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #30 │ │ │ │ + tsteq r3, r0, lsl #30 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrsbteq r5, [r4], #168 @ 0xa8 │ │ │ │ + ldrhteq r5, [r4], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1733f4 <__cxa_atexit@plt+0x1676e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -368057,15 +368057,15 @@ │ │ │ │ b 17364c <__cxa_atexit@plt+0x167940> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr #22 │ │ │ │ + tsteq r3, ip, lsl #22 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 173428 <__cxa_atexit@plt+0x16771c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -368097,15 +368097,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsr fp │ │ │ │ + tsteq r3, r8, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 173524 <__cxa_atexit@plt+0x167818> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -368138,19 +368138,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 173550 <__cxa_atexit@plt+0x167844> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #20 │ │ │ │ + tsteq r3, r8, lsl #20 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r0, lsr #20 │ │ │ │ + tsteq r3, r0, lsl #20 │ │ │ │ @ instruction: 0xfffd3754 │ │ │ │ - rscseq r4, r4, r4, lsl sp │ │ │ │ + ldrshteq r4, [r4], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -368172,15 +368172,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror #18 │ │ │ │ + tsteq r3, r8, asr #18 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -368266,21 +368266,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r5, r4, r4, asr #14 │ │ │ │ - tsteq r3, r8, ror r8 │ │ │ │ - smlabteq r3, r8, r8, r9 │ │ │ │ + rscseq r5, r4, r4, lsr #14 │ │ │ │ + tsteq r3, r8, asr r8 │ │ │ │ + smlatbeq r3, r8, r8, r9 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - strdeq r9, [r3, -r0] │ │ │ │ + ldrdeq r9, [r3, -r0] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368316,15 +368316,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - smlatteq r3, ip, r7, r9 │ │ │ │ + smlabteq r3, ip, r7, r9 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 173868 <__cxa_atexit@plt+0x167b5c> │ │ │ │ @@ -368343,15 +368343,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010396bc │ │ │ │ + @ instruction: 0x0103969c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1738a0 <__cxa_atexit@plt+0x167b94> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -368376,15 +368376,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1738fc <__cxa_atexit@plt+0x167bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r9, [r3, -ip] │ │ │ │ + ldrdeq r9, [r3, -ip] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 173960 <__cxa_atexit@plt+0x167c54> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -368404,15 +368404,15 @@ │ │ │ │ b 17364c <__cxa_atexit@plt+0x167940> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r0, r5, r9 │ │ │ │ + smlatbeq r3, r0, r5, r9 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 173994 <__cxa_atexit@plt+0x167c88> │ │ │ │ mov r9, r7 │ │ │ │ @@ -368435,16 +368435,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr #10 │ │ │ │ - rscseq r4, r4, ip, lsr r9 │ │ │ │ + tsteq r3, r4, lsl #10 │ │ │ │ + rscseq r4, r4, ip, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 173a50 <__cxa_atexit@plt+0x167d44> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -368465,24 +368465,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r4, ip, asr #17 │ │ │ │ + rscseq r4, r4, ip, lsr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r4, r4, r4, lsr #17 │ │ │ │ + rscseq r4, r4, r4, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -368503,15 +368503,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r4, r4, r0, lsr r8 │ │ │ │ + rscseq r4, r4, r0, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -368539,16 +368539,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 173b84 <__cxa_atexit@plt+0x167e78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r5, r4, ip, ror #5 │ │ │ │ rscseq r5, r4, ip, asr #5 │ │ │ │ + rscseq r5, r4, ip, lsr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 173c3c <__cxa_atexit@plt+0x167f30> │ │ │ │ ldr r7, [pc, #212] @ 173c80 <__cxa_atexit@plt+0x167f74> │ │ │ │ @@ -368606,18 +368606,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrshteq r5, [r4], #24 │ │ │ │ - rscseq r5, r4, r0, lsr #4 │ │ │ │ - @ instruction: 0x01039398 │ │ │ │ - tsteq r3, ip, asr #6 │ │ │ │ + ldrsbteq r5, [r4], #24 │ │ │ │ + rscseq r5, r4, r0, lsl #4 │ │ │ │ + tsteq r3, r8, ror r3 │ │ │ │ + tsteq r3, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 173ce8 <__cxa_atexit@plt+0x167fdc> │ │ │ │ @@ -368631,17 +368631,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r8, r2, r9 │ │ │ │ - @ instruction: 0x0103929c │ │ │ │ - rscseq r5, r4, r0, ror #2 │ │ │ │ + smlabteq r3, r8, r2, r9 │ │ │ │ + tsteq r3, ip, ror r2 │ │ │ │ + rscseq r5, r4, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 173b98 <__cxa_atexit@plt+0x167e8c> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -368679,18 +368679,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 173dbc <__cxa_atexit@plt+0x1680b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, r1, r9 │ │ │ │ + smlabbeq r3, r4, r1, r9 │ │ │ │ @ instruction: 0xfffd2ee0 │ │ │ │ - rscseq r4, r4, r0, lsr #9 │ │ │ │ - smlalseq r5, r4, ip, r0 │ │ │ │ + rscseq r4, r4, r0, lsl #9 │ │ │ │ + rscseq r5, r4, ip, ror r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -368719,19 +368719,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 173e64 <__cxa_atexit@plt+0x168158> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #8 │ │ │ │ + tsteq r3, ip, lsr #8 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r5, r4, r0, lsr #32 │ │ │ │ + rscseq r5, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 173ec8 <__cxa_atexit@plt+0x1681bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -368750,15 +368750,15 @@ │ │ │ │ b 174120 <__cxa_atexit@plt+0x168414> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qaddeq r9, r8, r3 │ │ │ │ + tsteq r3, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 173efc <__cxa_atexit@plt+0x1681f0> │ │ │ │ mov r9, r7 │ │ │ │ @@ -368790,15 +368790,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, rrx │ │ │ │ + tsteq r3, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 173ff8 <__cxa_atexit@plt+0x1682ec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -368831,19 +368831,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 174024 <__cxa_atexit@plt+0x168318> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr pc │ │ │ │ + tsteq r3, r4, lsr pc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, ip, asr #30 │ │ │ │ + tsteq r3, ip, lsr #30 │ │ │ │ @ instruction: 0xfffd2c80 │ │ │ │ - rscseq r4, r4, r0, asr #4 │ │ │ │ + rscseq r4, r4, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -368865,15 +368865,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01038e94 │ │ │ │ + tsteq r3, r4, ror lr │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -368959,21 +368959,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r4, r4, ip, lsl #25 │ │ │ │ - smlatbeq r3, r4, sp, r8 │ │ │ │ - strdeq r8, [r3, -r4] │ │ │ │ + rscseq r4, r4, ip, ror #24 │ │ │ │ + smlabbeq r3, r4, sp, r8 │ │ │ │ + ldrdeq r8, [r3, -r4] │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, ip, lsl lr │ │ │ │ + strdeq r8, [r3, -ip] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369009,15 +369009,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, r8, lsl sp │ │ │ │ + strdeq r8, [r3, -r8] │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17433c <__cxa_atexit@plt+0x168630> │ │ │ │ @@ -369036,15 +369036,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r8, fp, r8 │ │ │ │ + smlabteq r3, r8, fp, r8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 174374 <__cxa_atexit@plt+0x168668> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -369069,15 +369069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1743d0 <__cxa_atexit@plt+0x1686c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, lsr #24 │ │ │ │ + tsteq r3, r8, lsl #24 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 174434 <__cxa_atexit@plt+0x168728> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -369097,15 +369097,15 @@ │ │ │ │ b 174120 <__cxa_atexit@plt+0x168414> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, ip, sl, r8 │ │ │ │ + smlabteq r3, ip, sl, r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 174468 <__cxa_atexit@plt+0x16875c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -369128,16 +369128,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr sl │ │ │ │ - rscseq r3, r4, r8, ror #28 │ │ │ │ + tsteq r3, r0, lsr sl │ │ │ │ + rscseq r3, r4, r8, asr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 174524 <__cxa_atexit@plt+0x168818> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -369158,24 +369158,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r3, [r4], #216 @ 0xd8 │ │ │ │ + ldrsbteq r3, [r4], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrsbteq r3, [r4], #208 @ 0xd0 │ │ │ │ + ldrhteq r3, [r4], #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369196,15 +369196,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r3, r4, ip, asr sp │ │ │ │ + rscseq r3, r4, ip, lsr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -369232,16 +369232,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 174658 <__cxa_atexit@plt+0x16894c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r4, r4, r4, lsr r8 │ │ │ │ rscseq r4, r4, r4, lsl r8 │ │ │ │ + ldrshteq r4, [r4], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 174710 <__cxa_atexit@plt+0x168a04> │ │ │ │ ldr r7, [pc, #212] @ 174754 <__cxa_atexit@plt+0x168a48> │ │ │ │ @@ -369299,18 +369299,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r4, r4, r0, asr #14 │ │ │ │ - rscseq r4, r4, r8, ror #14 │ │ │ │ - smlabteq r3, r4, r8, r8 │ │ │ │ - tsteq r3, r8, ror r8 │ │ │ │ + rscseq r4, r4, r0, lsr #14 │ │ │ │ + rscseq r4, r4, r8, asr #14 │ │ │ │ + smlatbeq r3, r4, r8, r8 │ │ │ │ + tsteq r3, r8, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1747bc <__cxa_atexit@plt+0x168ab0> │ │ │ │ @@ -369324,17 +369324,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, lsl r8 │ │ │ │ - smlabteq r3, r8, r7, r8 │ │ │ │ - rscseq r4, r4, r8, lsr #13 │ │ │ │ + strdeq r8, [r3, -r4] │ │ │ │ + smlatbeq r3, r8, r7, r8 │ │ │ │ + rscseq r4, r4, r8, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 17466c <__cxa_atexit@plt+0x168960> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -369372,18 +369372,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 174890 <__cxa_atexit@plt+0x168b84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r3, -r0] │ │ │ │ + @ instruction: 0x010386b0 │ │ │ │ @ instruction: 0xfffd240c │ │ │ │ - rscseq r3, r4, ip, asr #19 │ │ │ │ - rscseq r4, r4, r4, ror #11 │ │ │ │ + rscseq r3, r4, ip, lsr #19 │ │ │ │ + rscseq r4, r4, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -369412,19 +369412,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 174938 <__cxa_atexit@plt+0x168c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, ror r9 │ │ │ │ + tsteq r3, r8, asr r9 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r4, r4, r8, ror #10 │ │ │ │ + rscseq r4, r4, r8, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17499c <__cxa_atexit@plt+0x168c90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -369443,15 +369443,15 @@ │ │ │ │ b 174bf4 <__cxa_atexit@plt+0x168ee8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r3, r4, r5, r8 │ │ │ │ + tsteq r3, r4, ror #10 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1749d0 <__cxa_atexit@plt+0x168cc4> │ │ │ │ mov r9, r7 │ │ │ │ @@ -369483,15 +369483,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01038590 │ │ │ │ + tsteq r3, r0, ror r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 174acc <__cxa_atexit@plt+0x168dc0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -369524,19 +369524,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 174af8 <__cxa_atexit@plt+0x168dec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r3, r0, r4, r8 │ │ │ │ + tsteq r3, r0, ror #8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r8, ror r4 │ │ │ │ + tsteq r3, r8, asr r4 │ │ │ │ @ instruction: 0xfffd21ac │ │ │ │ - rscseq r3, r4, ip, ror #14 │ │ │ │ + rscseq r3, r4, ip, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -369558,15 +369558,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r0, r3, r8 │ │ │ │ + smlatbeq r3, r0, r3, r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -369652,21 +369652,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbteq r4, [r4], #20 │ │ │ │ - ldrdeq r8, [r3, -r0] │ │ │ │ - tsteq r3, r0, lsr #6 │ │ │ │ + ldrhteq r4, [r4], #20 │ │ │ │ + @ instruction: 0x010382b0 │ │ │ │ + mrseq r8, SP_svc │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, r8, asr #6 │ │ │ │ + tsteq r3, r8, lsr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369702,15 +369702,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, r4, asr #4 │ │ │ │ + tsteq r3, r4, lsr #4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 174e10 <__cxa_atexit@plt+0x169104> │ │ │ │ @@ -369729,15 +369729,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl r1 │ │ │ │ + strdeq r8, [r3, -r4] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 174e48 <__cxa_atexit@plt+0x16913c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -369762,15 +369762,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 174ea4 <__cxa_atexit@plt+0x169198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r4, asr r1 │ │ │ │ + tsteq r3, r4, lsr r1 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 174f08 <__cxa_atexit@plt+0x1691fc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -369790,15 +369790,15 @@ │ │ │ │ b 174bf4 <__cxa_atexit@plt+0x168ee8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl r0 │ │ │ │ + strdeq r7, [r3, -r8] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 174f3c <__cxa_atexit@plt+0x169230> │ │ │ │ mov r9, r7 │ │ │ │ @@ -369821,16 +369821,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror pc │ │ │ │ - smlalseq r3, r4, r4, r3 │ │ │ │ + tsteq r3, ip, asr pc │ │ │ │ + rscseq r3, r4, r4, ror r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 174ff8 <__cxa_atexit@plt+0x1692ec> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -369851,24 +369851,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r4, r4, lsr #6 │ │ │ │ + rscseq r3, r4, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq r3, [r4], #44 @ 0x2c │ │ │ │ + ldrsbteq r3, [r4], #44 @ 0x2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -369889,15 +369889,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r3, r4, r8, lsl #5 │ │ │ │ + rscseq r3, r4, r8, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -369925,16 +369925,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17512c <__cxa_atexit@plt+0x169420> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r3, r4, ip, ror sp │ │ │ │ rscseq r3, r4, ip, asr sp │ │ │ │ + rscseq r3, r4, ip, lsr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1751e4 <__cxa_atexit@plt+0x1694d8> │ │ │ │ ldr r7, [pc, #212] @ 175228 <__cxa_atexit@plt+0x16951c> │ │ │ │ @@ -369992,18 +369992,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r3, r4, r8, lsl #25 │ │ │ │ - ldrhteq r3, [r4], #192 @ 0xc0 │ │ │ │ - strdeq r7, [r3, -r0] │ │ │ │ - smlatbeq r3, r4, sp, r7 │ │ │ │ + rscseq r3, r4, r8, ror #24 │ │ │ │ + smlalseq r3, r4, r0, ip │ │ │ │ + ldrdeq r7, [r3, -r0] │ │ │ │ + smlabbeq r3, r4, sp, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 175290 <__cxa_atexit@plt+0x169584> │ │ │ │ @@ -370017,17 +370017,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, asr #26 │ │ │ │ - strdeq r7, [r3, -r4] │ │ │ │ - ldrshteq r3, [r4], #176 @ 0xb0 │ │ │ │ + tsteq r3, r0, lsr #26 │ │ │ │ + ldrdeq r7, [r3, -r4] │ │ │ │ + ldrsbteq r3, [r4], #176 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 175140 <__cxa_atexit@plt+0x169434> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -370065,18 +370065,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 175364 <__cxa_atexit@plt+0x169658> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r3, -ip] │ │ │ │ + ldrdeq r7, [r3, -ip] │ │ │ │ @ instruction: 0xfffd1938 │ │ │ │ - ldrshteq r2, [r4], #232 @ 0xe8 │ │ │ │ - rscseq r3, r4, ip, lsr #22 │ │ │ │ + ldrsbteq r2, [r4], #232 @ 0xe8 │ │ │ │ + rscseq r3, r4, ip, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -370105,19 +370105,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17540c <__cxa_atexit@plt+0x169700> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, lr, r7 │ │ │ │ + smlabbeq r3, r4, lr, r7 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrhteq r3, [r4], #160 @ 0xa0 │ │ │ │ + smlalseq r3, r4, r0, sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 175470 <__cxa_atexit@plt+0x169764> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -370136,15 +370136,15 @@ │ │ │ │ b 1756c8 <__cxa_atexit@plt+0x1699bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01037ab0 │ │ │ │ + @ instruction: 0x01037a90 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1754a4 <__cxa_atexit@plt+0x169798> │ │ │ │ mov r9, r7 │ │ │ │ @@ -370176,15 +370176,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01037abc │ │ │ │ + @ instruction: 0x01037a9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1755a0 <__cxa_atexit@plt+0x169894> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -370217,19 +370217,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1755cc <__cxa_atexit@plt+0x1698c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, ip, r9, r7 │ │ │ │ + smlabbeq r3, ip, r9, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r3, r4, r9, r7 │ │ │ │ + smlabbeq r3, r4, r9, r7 │ │ │ │ @ instruction: 0xfffd16d8 │ │ │ │ - smlalseq r2, r4, r8, ip │ │ │ │ + rscseq r2, r4, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -370251,15 +370251,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, ip, r8, r7 │ │ │ │ + smlabteq r3, ip, r8, r7 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -370345,21 +370345,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r3, r4, ip, lsl r7 │ │ │ │ - strdeq r7, [r3, -ip] │ │ │ │ - tsteq r3, ip, asr #16 │ │ │ │ + ldrshteq r3, [r4], #108 @ 0x6c │ │ │ │ + ldrdeq r7, [r3, -ip] │ │ │ │ + tsteq r3, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, r4, ror r8 │ │ │ │ + tsteq r3, r4, asr r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -370395,15 +370395,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, r0, ror r7 │ │ │ │ + tsteq r3, r0, asr r7 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1758e4 <__cxa_atexit@plt+0x169bd8> │ │ │ │ @@ -370422,15 +370422,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #12 │ │ │ │ + tsteq r3, r0, lsr #12 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17591c <__cxa_atexit@plt+0x169c10> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -370455,15 +370455,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 175978 <__cxa_atexit@plt+0x169c6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r3, r0, r6, r7 │ │ │ │ + tsteq r3, r0, ror #12 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1759dc <__cxa_atexit@plt+0x169cd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -370483,15 +370483,15 @@ │ │ │ │ b 1756c8 <__cxa_atexit@plt+0x1699bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #10 │ │ │ │ + tsteq r3, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 175a10 <__cxa_atexit@plt+0x169d04> │ │ │ │ mov r9, r7 │ │ │ │ @@ -370514,16 +370514,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r8, r4, r7 │ │ │ │ - rscseq r2, r4, r0, asr #17 │ │ │ │ + smlabbeq r3, r8, r4, r7 │ │ │ │ + rscseq r2, r4, r0, lsr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 175acc <__cxa_atexit@plt+0x169dc0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -370544,24 +370544,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r4, r0, asr r8 │ │ │ │ + rscseq r2, r4, r0, lsr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r2, r4, r8, lsr #16 │ │ │ │ + rscseq r2, r4, r8, lsl #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -370582,15 +370582,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrhteq r2, [r4], #116 @ 0x74 │ │ │ │ + smlalseq r2, r4, r4, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -370618,16 +370618,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 175c00 <__cxa_atexit@plt+0x169ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r3, r4, r4, asr #5 │ │ │ │ rscseq r3, r4, r4, lsr #5 │ │ │ │ + rscseq r3, r4, r4, lsl #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 175cb8 <__cxa_atexit@plt+0x169fac> │ │ │ │ ldr r7, [pc, #212] @ 175cfc <__cxa_atexit@plt+0x169ff0> │ │ │ │ @@ -370685,18 +370685,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrsbteq r3, [r4], #16 │ │ │ │ - ldrshteq r3, [r4], #24 │ │ │ │ - tsteq r3, ip, lsl r3 │ │ │ │ - ldrdeq r7, [r3, -r0] │ │ │ │ + ldrhteq r3, [r4], #16 │ │ │ │ + ldrsbteq r3, [r4], #24 │ │ │ │ + strdeq r7, [r3, -ip] │ │ │ │ + @ instruction: 0x010372b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 175d64 <__cxa_atexit@plt+0x16a058> │ │ │ │ @@ -370710,17 +370710,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, ror #4 │ │ │ │ - tsteq r3, r0, lsr #4 │ │ │ │ - rscseq r3, r4, r8, lsr r1 │ │ │ │ + tsteq r3, ip, asr #4 │ │ │ │ + mrseq r7, R11_usr │ │ │ │ + rscseq r3, r4, r8, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 175c14 <__cxa_atexit@plt+0x169f08> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -370758,18 +370758,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 175e38 <__cxa_atexit@plt+0x16a12c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #2 │ │ │ │ + tsteq r3, r8, lsl #2 │ │ │ │ @ instruction: 0xfffd0e64 │ │ │ │ - rscseq r2, r4, r4, lsr #8 │ │ │ │ - rscseq r3, r4, r4, ror r0 │ │ │ │ + rscseq r2, r4, r4, lsl #8 │ │ │ │ + rscseq r3, r4, r4, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -370798,19 +370798,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 175ee0 <__cxa_atexit@plt+0x16a1d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r3, -r0] │ │ │ │ + @ instruction: 0x010373b0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrshteq r2, [r4], #248 @ 0xf8 │ │ │ │ + ldrsbteq r2, [r4], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 175f44 <__cxa_atexit@plt+0x16a238> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -370829,15 +370829,15 @@ │ │ │ │ b 17619c <__cxa_atexit@plt+0x16a490> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, -ip] │ │ │ │ + @ instruction: 0x01036fbc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 175f78 <__cxa_atexit@plt+0x16a26c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -370869,15 +370869,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r8, pc, r6 @ │ │ │ │ + smlabteq r3, r8, pc, r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176074 <__cxa_atexit@plt+0x16a368> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -370910,19 +370910,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1760a0 <__cxa_atexit@plt+0x16a394> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, -r8] │ │ │ │ + @ instruction: 0x01036eb8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r6, [r3, -r0] │ │ │ │ + @ instruction: 0x01036eb0 │ │ │ │ @ instruction: 0xfffd0c04 │ │ │ │ - rscseq r2, r4, r4, asr #3 │ │ │ │ + rscseq r2, r4, r4, lsr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -370944,15 +370944,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl lr │ │ │ │ + strdeq r6, [r3, -r8] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -371038,21 +371038,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r4, r4, ror #24 │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ - tsteq r3, r8, ror sp │ │ │ │ + rscseq r2, r4, r4, asr #24 │ │ │ │ + tsteq r3, r8, lsl #26 │ │ │ │ + tsteq r3, r8, asr sp │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - smlatbeq r3, r0, sp, r6 │ │ │ │ + smlabbeq r3, r0, sp, r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371088,15 +371088,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - @ instruction: 0x01036c9c │ │ │ │ + tsteq r3, ip, ror ip │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1763b8 <__cxa_atexit@plt+0x16a6ac> │ │ │ │ @@ -371115,15 +371115,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, ror #22 │ │ │ │ + tsteq r3, ip, asr #22 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1763f0 <__cxa_atexit@plt+0x16a6e4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -371148,15 +371148,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17644c <__cxa_atexit@plt+0x16a740> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r3, ip, fp, r6 │ │ │ │ + smlabbeq r3, ip, fp, r6 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1764b0 <__cxa_atexit@plt+0x16a7a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -371176,15 +371176,15 @@ │ │ │ │ b 17619c <__cxa_atexit@plt+0x16a490> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, ror sl │ │ │ │ + tsteq r3, r0, asr sl │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1764e4 <__cxa_atexit@plt+0x16a7d8> │ │ │ │ mov r9, r7 │ │ │ │ @@ -371207,16 +371207,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r3, -r4] │ │ │ │ - rscseq r1, r4, ip, ror #27 │ │ │ │ + @ instruction: 0x010369b4 │ │ │ │ + rscseq r1, r4, ip, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1765a0 <__cxa_atexit@plt+0x16a894> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -371237,24 +371237,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r4, ip, ror sp │ │ │ │ + rscseq r1, r4, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r1, r4, r4, asr sp │ │ │ │ + rscseq r1, r4, r4, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371275,15 +371275,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r1, r4, r0, ror #25 │ │ │ │ + rscseq r1, r4, r0, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -371311,16 +371311,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1766d4 <__cxa_atexit@plt+0x16a9c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r2, r4, ip, lsl #16 │ │ │ │ rscseq r2, r4, ip, ror #15 │ │ │ │ + rscseq r2, r4, ip, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 17678c <__cxa_atexit@plt+0x16aa80> │ │ │ │ ldr r7, [pc, #212] @ 1767d0 <__cxa_atexit@plt+0x16aac4> │ │ │ │ @@ -371378,18 +371378,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r2, r4, r8, lsl r7 │ │ │ │ - rscseq r2, r4, r0, asr #14 │ │ │ │ - tsteq r3, r8, asr #16 │ │ │ │ - strdeq r6, [r3, -ip] │ │ │ │ + ldrshteq r2, [r4], #104 @ 0x68 │ │ │ │ + rscseq r2, r4, r0, lsr #14 │ │ │ │ + tsteq r3, r8, lsr #16 │ │ │ │ + ldrdeq r6, [r3, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 176838 <__cxa_atexit@plt+0x16ab2c> │ │ │ │ @@ -371403,17 +371403,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01036798 │ │ │ │ - tsteq r3, ip, asr #14 │ │ │ │ - rscseq r2, r4, r0, lsl #13 │ │ │ │ + tsteq r3, r8, ror r7 │ │ │ │ + tsteq r3, ip, lsr #14 │ │ │ │ + rscseq r2, r4, r0, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1766e8 <__cxa_atexit@plt+0x16a9dc> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -371451,18 +371451,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17690c <__cxa_atexit@plt+0x16ac00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr r6 │ │ │ │ + tsteq r3, r4, lsr r6 │ │ │ │ @ instruction: 0xfffd0390 │ │ │ │ - rscseq r1, r4, r0, asr r9 │ │ │ │ - ldrhteq r2, [r4], #92 @ 0x5c │ │ │ │ + rscseq r1, r4, r0, lsr r9 │ │ │ │ + smlalseq r2, r4, ip, r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -371491,19 +371491,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1769b4 <__cxa_atexit@plt+0x16aca8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r3, -ip] │ │ │ │ + ldrdeq r6, [r3, -ip] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r2, r4, r0, asr #10 │ │ │ │ + rscseq r2, r4, r0, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 176a18 <__cxa_atexit@plt+0x16ad0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -371522,15 +371522,15 @@ │ │ │ │ b 176c70 <__cxa_atexit@plt+0x16af64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #10 │ │ │ │ + smlatteq r3, r8, r4, r6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 176a4c <__cxa_atexit@plt+0x16ad40> │ │ │ │ mov r9, r7 │ │ │ │ @@ -371562,15 +371562,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, lsl r5 │ │ │ │ + strdeq r6, [r3, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176b48 <__cxa_atexit@plt+0x16ae3c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -371603,19 +371603,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 176b74 <__cxa_atexit@plt+0x16ae68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl #8 │ │ │ │ + smlatteq r3, r4, r3, r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r6, [r3, -ip] │ │ │ │ + ldrdeq r6, [r3, -ip] │ │ │ │ @ instruction: 0xfffd0130 │ │ │ │ - ldrshteq r1, [r4], #96 @ 0x60 │ │ │ │ + ldrsbteq r1, [r4], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -371637,15 +371637,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #6 │ │ │ │ + tsteq r3, r4, lsr #6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -371731,21 +371731,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r4, ip, lsr #3 │ │ │ │ - tsteq r3, r4, asr r2 │ │ │ │ - smlatbeq r3, r4, r2, r6 │ │ │ │ + rscseq r2, r4, ip, lsl #3 │ │ │ │ + tsteq r3, r4, lsr r2 │ │ │ │ + smlabbeq r3, r4, r2, r6 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - smlabteq r3, ip, r2, r6 │ │ │ │ + smlatbeq r3, ip, r2, r6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371781,15 +371781,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - smlabteq r3, r8, r1, r6 │ │ │ │ + smlatbeq r3, r8, r1, r6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 176e8c <__cxa_atexit@plt+0x16b180> │ │ │ │ @@ -371808,15 +371808,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - swpeq r6, r8, [r3] │ │ │ │ + tsteq r3, r8, ror r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 176ec4 <__cxa_atexit@plt+0x16b1b8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -371841,15 +371841,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 176f20 <__cxa_atexit@plt+0x16b214> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r6, [r3, -r8] │ │ │ │ + strheq r6, [r3, -r8] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 176f84 <__cxa_atexit@plt+0x16b278> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -371869,15 +371869,15 @@ │ │ │ │ b 176c70 <__cxa_atexit@plt+0x16af64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01035f9c │ │ │ │ + tsteq r3, ip, ror pc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 176fb8 <__cxa_atexit@plt+0x16b2ac> │ │ │ │ mov r9, r7 │ │ │ │ @@ -371900,16 +371900,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl #30 │ │ │ │ - rscseq r1, r4, r8, lsl r3 │ │ │ │ + smlatteq r3, r0, lr, r5 │ │ │ │ + ldrshteq r1, [r4], #40 @ 0x28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 177074 <__cxa_atexit@plt+0x16b368> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -371930,24 +371930,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r4, r8, lsr #5 │ │ │ │ + rscseq r1, r4, r8, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r1, r4, r0, lsl #5 │ │ │ │ + rscseq r1, r4, r0, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -371968,15 +371968,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r1, r4, ip, lsl #4 │ │ │ │ + rscseq r1, r4, ip, ror #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372004,16 +372004,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1771a8 <__cxa_atexit@plt+0x16b49c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r1, r4, r4, asr sp │ │ │ │ rscseq r1, r4, r4, lsr sp │ │ │ │ + rscseq r1, r4, r4, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 177260 <__cxa_atexit@plt+0x16b554> │ │ │ │ ldr r7, [pc, #212] @ 1772a4 <__cxa_atexit@plt+0x16b598> │ │ │ │ @@ -372071,18 +372071,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r1, r4, r0, ror #24 │ │ │ │ - rscseq r1, r4, r8, lsl #25 │ │ │ │ - tsteq r3, r4, ror sp │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ + rscseq r1, r4, r0, asr #24 │ │ │ │ + rscseq r1, r4, r8, ror #24 │ │ │ │ + tsteq r3, r4, asr sp │ │ │ │ + tsteq r3, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17730c <__cxa_atexit@plt+0x16b600> │ │ │ │ @@ -372096,17 +372096,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r3, r4, ip, r5 │ │ │ │ - tsteq r3, r8, ror ip │ │ │ │ - rscseq r1, r4, r8, asr #23 │ │ │ │ + smlatbeq r3, r4, ip, r5 │ │ │ │ + tsteq r3, r8, asr ip │ │ │ │ + rscseq r1, r4, r8, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1771bc <__cxa_atexit@plt+0x16b4b0> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -372144,18 +372144,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1773e0 <__cxa_atexit@plt+0x16b6d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r3, r0, fp, r5 │ │ │ │ + tsteq r3, r0, ror #22 │ │ │ │ @ instruction: 0xfffcf8bc │ │ │ │ - rscseq r0, r4, ip, ror lr │ │ │ │ - rscseq r1, r4, r4, lsl #22 │ │ │ │ + rscseq r0, r4, ip, asr lr │ │ │ │ + rscseq r1, r4, r4, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372184,19 +372184,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 177488 <__cxa_atexit@plt+0x16b77c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #28 │ │ │ │ + tsteq r3, r8, lsl #28 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r1, r4, r8, lsl #21 │ │ │ │ + rscseq r1, r4, r8, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1774e4 <__cxa_atexit@plt+0x16b7d8> │ │ │ │ ldr r2, [pc, #68] @ 1774f0 <__cxa_atexit@plt+0x16b7e4> │ │ │ │ @@ -372214,15 +372214,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #20 │ │ │ │ + tsteq r3, r0, lsr #20 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17751c <__cxa_atexit@plt+0x16b810> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -372247,15 +372247,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 177578 <__cxa_atexit@plt+0x16b86c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r3, r0, sl, r5 │ │ │ │ + tsteq r3, r0, ror #20 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1775e0 <__cxa_atexit@plt+0x16b8d4> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -372276,15 +372276,15 @@ │ │ │ │ b 1777f0 <__cxa_atexit@plt+0x16bae4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr #18 │ │ │ │ + tsteq r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 177614 <__cxa_atexit@plt+0x16b908> │ │ │ │ @@ -372316,15 +372316,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, asr #18 │ │ │ │ + tsteq r3, ip, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1776e4 <__cxa_atexit@plt+0x16b9d8> │ │ │ │ ldr r2, [pc, #68] @ 1776ec <__cxa_atexit@plt+0x16b9e0> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -372341,15 +372341,15 @@ │ │ │ │ b 16a9f4 <__cxa_atexit@plt+0x15ece8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, asr #16 │ │ │ │ + tsteq r3, r0, lsr #16 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 16a9f4 <__cxa_atexit@plt+0x15ece8> │ │ │ │ @@ -372373,15 +372373,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r4, r7, r5 │ │ │ │ + smlatbeq r3, r4, r7, r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -372469,20 +372469,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlabteq r3, r4, r6, r5 │ │ │ │ - tsteq r3, r4, lsl r7 │ │ │ │ + smlatbeq r3, r4, r6, r5 │ │ │ │ + strdeq r5, [r3, -r4] │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - tsteq r3, ip, lsr r7 │ │ │ │ + tsteq r3, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -372522,15 +372522,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - tsteq r3, r4, lsr r6 │ │ │ │ + tsteq r3, r4, lsl r6 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 177a58 <__cxa_atexit@plt+0x16bd4c> │ │ │ │ @@ -372567,15 +372567,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r3, -r4] │ │ │ │ + ldrdeq r5, [r3, -r4] │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -372599,16 +372599,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsl r4 │ │ │ │ - rscseq r0, r4, ip, lsr #16 │ │ │ │ + strdeq r5, [r3, -r4] │ │ │ │ + rscseq r0, r4, ip, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 177b60 <__cxa_atexit@plt+0x16be54> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -372629,24 +372629,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrhteq r0, [r4], #124 @ 0x7c │ │ │ │ + smlalseq r0, r4, ip, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlalseq r0, r4, r4, r7 │ │ │ │ + rscseq r0, r4, r4, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -372667,15 +372667,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r0, r4, r0, lsr #14 │ │ │ │ + rscseq r0, r4, r0, lsl #14 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372703,16 +372703,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 177c94 <__cxa_atexit@plt+0x16bf88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq r1, r4, r0, lsl #5 │ │ │ │ rscseq r1, r4, r0, ror #4 │ │ │ │ + rscseq r1, r4, r0, asr #4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 177d4c <__cxa_atexit@plt+0x16c040> │ │ │ │ ldr r7, [pc, #212] @ 177d90 <__cxa_atexit@plt+0x16c084> │ │ │ │ @@ -372770,18 +372770,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - rscseq r1, r4, ip, lsl #3 │ │ │ │ - ldrhteq r1, [r4], #20 │ │ │ │ - smlabbeq r3, r8, r2, r5 │ │ │ │ - tsteq r3, ip, lsr r2 │ │ │ │ + rscseq r1, r4, ip, ror #2 │ │ │ │ + smlalseq r1, r4, r4, r1 │ │ │ │ + tsteq r3, r8, ror #4 │ │ │ │ + tsteq r3, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 177df8 <__cxa_atexit@plt+0x16c0ec> │ │ │ │ @@ -372795,25 +372795,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r5, [r3, -r8] │ │ │ │ - smlabbeq r3, ip, r1, r5 │ │ │ │ - ldrshteq r1, [r4], #4 │ │ │ │ + @ instruction: 0x010351b8 │ │ │ │ + tsteq r3, ip, ror #2 │ │ │ │ + ldrsbteq r1, [r4], #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 177ca8 <__cxa_atexit@plt+0x16bf9c> │ │ │ │ - rscseq r0, r4, r4, ror #29 │ │ │ │ + rscseq r0, r4, r4, asr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 177e98 <__cxa_atexit@plt+0x16c18c> │ │ │ │ @@ -372841,15 +372841,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 177ebc <__cxa_atexit@plt+0x16c1b0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff4880 │ │ │ │ - rscseq r0, r4, r8, ror #28 │ │ │ │ + rscseq r0, r4, r8, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -372871,15 +372871,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 177f34 <__cxa_atexit@plt+0x16c228> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff2d5c │ │ │ │ @ instruction: 0xffff2d74 │ │ │ │ - ldrsbteq r0, [r4], #208 @ 0xd0 │ │ │ │ + ldrhteq r0, [r4], #208 @ 0xd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -372909,19 +372909,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 177fdc <__cxa_atexit@plt+0x16c2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r3, -ip] │ │ │ │ + @ instruction: 0x010352bc │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rscseq r0, r4, ip, asr #30 │ │ │ │ + rscseq r0, r4, ip, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178040 <__cxa_atexit@plt+0x16c334> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -372940,15 +372940,15 @@ │ │ │ │ b 178758 <__cxa_atexit@plt+0x16ca4c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r0, lr, r4 │ │ │ │ + smlabteq r3, r0, lr, r4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 178074 <__cxa_atexit@plt+0x16c368> │ │ │ │ mov r9, r7 │ │ │ │ @@ -372980,15 +372980,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, ip, lr, r4 │ │ │ │ + smlabteq r3, ip, lr, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 178170 <__cxa_atexit@plt+0x16c464> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -373021,19 +373021,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17819c <__cxa_atexit@plt+0x16c490> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r3, -ip] │ │ │ │ + @ instruction: 0x01034dbc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r4, [r3, -r4] │ │ │ │ + @ instruction: 0x01034db4 │ │ │ │ @ instruction: 0xfffceb08 │ │ │ │ - rscseq r0, r4, r8, asr #1 │ │ │ │ + rscseq r0, r4, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -373045,15 +373045,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl sp │ │ │ │ + strdeq r4, [r3, -ip] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178270 <__cxa_atexit@plt+0x16c564> │ │ │ │ ldr r2, [pc, #128] @ 178290 <__cxa_atexit@plt+0x16c584> │ │ │ │ @@ -373087,15 +373087,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - tsteq r3, r8, asr lr │ │ │ │ + tsteq r3, r8, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1782e0 <__cxa_atexit@plt+0x16c5d4> │ │ │ │ @@ -373109,15 +373109,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r3, -r8] │ │ │ │ + @ instruction: 0x01034db8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1783b0 <__cxa_atexit@plt+0x16c6a4> │ │ │ │ @@ -373168,16 +373168,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r3, r8, lsl sp │ │ │ │ - tsteq r3, ip, lsr sp │ │ │ │ + strdeq r4, [r3, -r8] │ │ │ │ + tsteq r3, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17846c <__cxa_atexit@plt+0x16c760> │ │ │ │ @@ -373208,16 +373208,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, ror #24 │ │ │ │ - tsteq r3, ip, ror ip │ │ │ │ + tsteq r3, r0, asr #24 │ │ │ │ + tsteq r3, ip, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373294,17 +373294,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r3, r8, r9, r4 │ │ │ │ + smlatbeq r3, r8, r9, r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq pc, r3, r0, lsr #26 │ │ │ │ + rscseq pc, r3, r0, lsl #26 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 178644 <__cxa_atexit@plt+0x16c938> │ │ │ │ @@ -373332,15 +373332,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, r3, ip, ror ip @ │ │ │ │ + rscseq pc, r3, ip, asr ip @ │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1786cc <__cxa_atexit@plt+0x16c9c0> │ │ │ │ @@ -373359,15 +373359,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr r8 │ │ │ │ + tsteq r3, ip, lsr r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -373453,21 +373453,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r4, r0, lsl #14 │ │ │ │ - tsteq r3, ip, ror #14 │ │ │ │ - @ instruction: 0x010347bc │ │ │ │ + rscseq r0, r4, r0, ror #13 │ │ │ │ + tsteq r3, ip, asr #14 │ │ │ │ + @ instruction: 0x0103479c │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - smlatteq r3, r4, r7, r4 │ │ │ │ + smlabteq r3, r4, r7, r4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373503,15 +373503,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - smlatteq r3, r0, r6, r4 │ │ │ │ + smlabteq r3, r0, r6, r4 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 178974 <__cxa_atexit@plt+0x16cc68> │ │ │ │ @@ -373530,15 +373530,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010345b0 │ │ │ │ + @ instruction: 0x01034590 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1789ac <__cxa_atexit@plt+0x16cca0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -373563,15 +373563,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 178a08 <__cxa_atexit@plt+0x16ccfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r4, [r3, -r0] │ │ │ │ + ldrdeq r4, [r3, -r0] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 178a6c <__cxa_atexit@plt+0x16cd60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -373591,15 +373591,15 @@ │ │ │ │ b 178758 <__cxa_atexit@plt+0x16ca4c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010344b4 │ │ │ │ + @ instruction: 0x01034494 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 178aa0 <__cxa_atexit@plt+0x16cd94> │ │ │ │ mov r9, r7 │ │ │ │ @@ -373622,16 +373622,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl r4 │ │ │ │ - rscseq pc, r3, r0, lsr r8 @ │ │ │ │ + strdeq r4, [r3, -r8] │ │ │ │ + rscseq pc, r3, r0, lsl r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 178b5c <__cxa_atexit@plt+0x16ce50> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -373652,24 +373652,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r3, r0, asr #15 │ │ │ │ + rscseq pc, r3, r0, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlalseq pc, r3, r8, r7 @ │ │ │ │ + rscseq pc, r3, r8, ror r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -373690,15 +373690,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq pc, r3, r4, lsr #14 │ │ │ │ + rscseq pc, r3, r4, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -373726,16 +373726,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 178c90 <__cxa_atexit@plt+0x16cf84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r0, r4, r8, lsr #5 │ │ │ │ rscseq r0, r4, r8, lsl #5 │ │ │ │ + rscseq r0, r4, r8, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 178d48 <__cxa_atexit@plt+0x16d03c> │ │ │ │ ldr r7, [pc, #212] @ 178d8c <__cxa_atexit@plt+0x16d080> │ │ │ │ @@ -373793,18 +373793,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrhteq r0, [r4], #20 │ │ │ │ - ldrsbteq r0, [r4], #28 │ │ │ │ - smlabbeq r3, ip, r2, r4 │ │ │ │ - tsteq r3, r0, asr #4 │ │ │ │ + smlalseq r0, r4, r4, r1 │ │ │ │ + ldrhteq r0, [r4], #28 │ │ │ │ + tsteq r3, ip, ror #4 │ │ │ │ + tsteq r3, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 178df4 <__cxa_atexit@plt+0x16d0e8> │ │ │ │ @@ -373818,24 +373818,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r3, -ip] │ │ │ │ - @ instruction: 0x01034190 │ │ │ │ - rscseq r0, r4, ip, lsl r1 │ │ │ │ + @ instruction: 0x010341bc │ │ │ │ + tsteq r3, r0, ror r1 │ │ │ │ + ldrshteq r0, [r4], #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 178ca4 <__cxa_atexit@plt+0x16cf98> │ │ │ │ - ldrshteq pc, [r3], #228 @ 0xe4 @ │ │ │ │ + ldrsbteq pc, [r3], #228 @ 0xe4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ @@ -373854,15 +373854,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 178e90 <__cxa_atexit@plt+0x16d184> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3fcc │ │ │ │ - smlalseq pc, r3, ip, lr @ │ │ │ │ + rscseq pc, r3, ip, ror lr @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373883,15 +373883,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 178f04 <__cxa_atexit@plt+0x16d1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff23f0 │ │ │ │ @ instruction: 0xffff2404 │ │ │ │ - rscseq pc, r3, r8, lsl #28 │ │ │ │ + rscseq pc, r3, r8, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -373920,25 +373920,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 178fa8 <__cxa_atexit@plt+0x16d29c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsl #6 │ │ │ │ + smlatteq r3, r8, r2, r4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rscseq pc, r3, r4, lsr #31 │ │ │ │ + rscseq pc, r3, r4, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq pc, r3, r8, asr sp @ │ │ │ │ + rscseq pc, r3, r8, lsr sp @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -373970,16 +373970,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 179060 <__cxa_atexit@plt+0x16d354> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0xffff3e1c │ │ │ │ - ldrsbteq pc, [r3], #192 @ 0xc0 @ │ │ │ │ - rscseq pc, r3, r4, lsl #30 │ │ │ │ + ldrhteq pc, [r3], #192 @ 0xc0 @ │ │ │ │ + rscseq pc, r3, r4, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1790c8 <__cxa_atexit@plt+0x16d3bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -373998,15 +373998,15 @@ │ │ │ │ b 1797e0 <__cxa_atexit@plt+0x16dad4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr lr │ │ │ │ + tsteq r3, r8, lsr lr │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1790fc <__cxa_atexit@plt+0x16d3f0> │ │ │ │ mov r9, r7 │ │ │ │ @@ -374038,15 +374038,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, ror #28 │ │ │ │ + tsteq r3, r4, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1791f8 <__cxa_atexit@plt+0x16d4ec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -374079,19 +374079,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 179224 <__cxa_atexit@plt+0x16d518> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, asr sp │ │ │ │ + tsteq r3, r4, lsr sp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, ip, asr #26 │ │ │ │ + tsteq r3, ip, lsr #26 │ │ │ │ @ instruction: 0xfffcda80 │ │ │ │ - rscseq pc, r3, r0, asr #32 │ │ │ │ + rscseq pc, r3, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -374103,15 +374103,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01033c94 │ │ │ │ + tsteq r3, r4, ror ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1792f8 <__cxa_atexit@plt+0x16d5ec> │ │ │ │ ldr r2, [pc, #128] @ 179318 <__cxa_atexit@plt+0x16d60c> │ │ │ │ @@ -374145,15 +374145,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r3, [r3, -r0] │ │ │ │ + @ instruction: 0x01033db0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179368 <__cxa_atexit@plt+0x16d65c> │ │ │ │ @@ -374167,15 +374167,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, asr sp │ │ │ │ + tsteq r3, r0, lsr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 179438 <__cxa_atexit@plt+0x16d72c> │ │ │ │ @@ -374226,16 +374226,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0x01033c90 │ │ │ │ - @ instruction: 0x01033cb4 │ │ │ │ + tsteq r3, r0, ror ip │ │ │ │ + @ instruction: 0x01033c94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1794f4 <__cxa_atexit@plt+0x16d7e8> │ │ │ │ @@ -374266,16 +374266,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r3, [r3, -r8] │ │ │ │ - strdeq r3, [r3, -r4] │ │ │ │ + @ instruction: 0x01033bb8 │ │ │ │ + ldrdeq r3, [r3, -r4] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374352,17 +374352,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, asr #18 │ │ │ │ + tsteq r3, r0, lsr #18 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - smlalseq lr, r3, r8, ip │ │ │ │ + rscseq lr, r3, r8, ror ip │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1796cc <__cxa_atexit@plt+0x16d9c0> │ │ │ │ @@ -374390,15 +374390,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq lr, [r3], #180 @ 0xb4 │ │ │ │ + ldrsbteq lr, [r3], #180 @ 0xb4 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 179754 <__cxa_atexit@plt+0x16da48> │ │ │ │ @@ -374417,15 +374417,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r3, -r4] │ │ │ │ + @ instruction: 0x010337b4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -374511,21 +374511,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, r3, r4, lsr #13 │ │ │ │ - smlatteq r3, r4, r6, r3 │ │ │ │ - tsteq r3, r4, lsr r7 │ │ │ │ + rscseq pc, r3, r4, lsl #13 │ │ │ │ + smlabteq r3, r4, r6, r3 │ │ │ │ + tsteq r3, r4, lsl r7 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - tsteq r3, ip, asr r7 │ │ │ │ + tsteq r3, ip, lsr r7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374561,15 +374561,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq r3, r8, asr r6 │ │ │ │ + tsteq r3, r8, lsr r6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1799fc <__cxa_atexit@plt+0x16dcf0> │ │ │ │ @@ -374588,15 +374588,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #10 │ │ │ │ + tsteq r3, r8, lsl #10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 179a34 <__cxa_atexit@plt+0x16dd28> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -374621,15 +374621,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 179a90 <__cxa_atexit@plt+0x16dd84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r8, ror #10 │ │ │ │ + tsteq r3, r8, asr #10 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 179af4 <__cxa_atexit@plt+0x16dde8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -374649,15 +374649,15 @@ │ │ │ │ b 1797e0 <__cxa_atexit@plt+0x16dad4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsr #8 │ │ │ │ + tsteq r3, ip, lsl #8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 179b28 <__cxa_atexit@plt+0x16de1c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -374680,16 +374680,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01033390 │ │ │ │ - rscseq lr, r3, r8, lsr #15 │ │ │ │ + tsteq r3, r0, ror r3 │ │ │ │ + rscseq lr, r3, r8, lsl #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 179be4 <__cxa_atexit@plt+0x16ded8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -374710,24 +374710,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r3, r8, lsr r7 │ │ │ │ + rscseq lr, r3, r8, lsl r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq lr, r3, r0, lsl r7 │ │ │ │ + ldrshteq lr, [r3], #96 @ 0x60 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -374748,15 +374748,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlalseq lr, r3, ip, r6 │ │ │ │ + rscseq lr, r3, ip, ror r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -374784,16 +374784,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 179d18 <__cxa_atexit@plt+0x16e00c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq pc, r3, ip, asr #4 │ │ │ │ rscseq pc, r3, ip, lsr #4 │ │ │ │ + rscseq pc, r3, ip, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 179dd0 <__cxa_atexit@plt+0x16e0c4> │ │ │ │ ldr r7, [pc, #212] @ 179e14 <__cxa_atexit@plt+0x16e108> │ │ │ │ @@ -374851,18 +374851,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq pc, r3, r8, asr r1 @ │ │ │ │ - rscseq pc, r3, r0, lsl #3 │ │ │ │ - tsteq r3, r4, lsl #4 │ │ │ │ - @ instruction: 0x010331b8 │ │ │ │ + rscseq pc, r3, r8, lsr r1 @ │ │ │ │ + rscseq pc, r3, r0, ror #2 │ │ │ │ + smlatteq r3, r4, r1, r3 │ │ │ │ + @ instruction: 0x01033198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 179e7c <__cxa_atexit@plt+0x16e170> │ │ │ │ @@ -374876,24 +374876,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r4, asr r1 │ │ │ │ - tsteq r3, r8, lsl #2 │ │ │ │ - rscseq pc, r3, r0, asr #1 │ │ │ │ + tsteq r3, r4, lsr r1 │ │ │ │ + smlatteq r3, r8, r0, r3 │ │ │ │ + rscseq pc, r3, r0, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 179d2c <__cxa_atexit@plt+0x16e020> │ │ │ │ - smlalseq pc, r3, r0, r0 @ │ │ │ │ + rscseq pc, r3, r0, ror r0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 178fd0 <__cxa_atexit@plt+0x16d2c4> │ │ │ │ @@ -374921,15 +374921,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 179f3c <__cxa_atexit@plt+0x16e230> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff13b8 │ │ │ │ @ instruction: 0xffff13cc │ │ │ │ - ldrsbteq lr, [r3], #208 @ 0xd0 │ │ │ │ + ldrhteq lr, [r3], #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -374958,25 +374958,25 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 179fe0 <__cxa_atexit@plt+0x16e2d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r3, -r0] │ │ │ │ + @ instruction: 0x010332b0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - smlalseq lr, r3, r8, pc @ │ │ │ │ + rscseq lr, r3, r8, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq lr, r3, r0, lsr #26 │ │ │ │ + rscseq lr, r3, r0, lsl #26 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -375008,16 +375008,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17a098 <__cxa_atexit@plt+0x16e38c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @ instruction: 0xffff2de4 │ │ │ │ - smlalseq lr, r3, r8, ip │ │ │ │ - ldrshteq lr, [r3], #232 @ 0xe8 │ │ │ │ + rscseq lr, r3, r8, ror ip │ │ │ │ + ldrsbteq lr, [r3], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17a100 <__cxa_atexit@plt+0x16e3f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -375036,15 +375036,15 @@ │ │ │ │ b 17a818 <__cxa_atexit@plt+0x16eb0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr #28 │ │ │ │ + tsteq r3, r0, lsl #28 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 17a134 <__cxa_atexit@plt+0x16e428> │ │ │ │ mov r9, r7 │ │ │ │ @@ -375076,15 +375076,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, lsr #28 │ │ │ │ + tsteq r3, ip, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17a230 <__cxa_atexit@plt+0x16e524> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -375117,19 +375117,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17a25c <__cxa_atexit@plt+0x16e550> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl sp │ │ │ │ + strdeq r2, [r3, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r4, lsl sp │ │ │ │ + strdeq r2, [r3, -r4] │ │ │ │ @ instruction: 0xfffcca48 │ │ │ │ - rscseq lr, r3, r8 │ │ │ │ + rscseq sp, r3, r8, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -375141,15 +375141,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr ip │ │ │ │ + tsteq r3, ip, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17a330 <__cxa_atexit@plt+0x16e624> │ │ │ │ ldr r2, [pc, #128] @ 17a350 <__cxa_atexit@plt+0x16e644> │ │ │ │ @@ -375183,15 +375183,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x01032d98 │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17a3a0 <__cxa_atexit@plt+0x16e694> │ │ │ │ @@ -375205,15 +375205,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsl sp │ │ │ │ + strdeq r2, [r3, -r8] │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17a470 <__cxa_atexit@plt+0x16e764> │ │ │ │ @@ -375264,16 +375264,16 @@ │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r3, r8, asr ip │ │ │ │ - tsteq r3, ip, ror ip │ │ │ │ + tsteq r3, r8, lsr ip │ │ │ │ + tsteq r3, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17a52c <__cxa_atexit@plt+0x16e820> │ │ │ │ @@ -375304,16 +375304,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #10 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r3, r0, fp, r2 │ │ │ │ - @ instruction: 0x01032bbc │ │ │ │ + smlabbeq r3, r0, fp, r2 │ │ │ │ + @ instruction: 0x01032b9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -375390,17 +375390,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r8, lsl #18 │ │ │ │ + smlatteq r3, r8, r8, r2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq sp, r3, r0, ror #24 │ │ │ │ + rscseq sp, r3, r0, asr #24 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17a704 <__cxa_atexit@plt+0x16e9f8> │ │ │ │ @@ -375428,15 +375428,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sp, [r3], #188 @ 0xbc │ │ │ │ + smlalseq sp, r3, ip, fp │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17a78c <__cxa_atexit@plt+0x16ea80> │ │ │ │ @@ -375455,15 +375455,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103279c │ │ │ │ + tsteq r3, ip, ror r7 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -375549,21 +375549,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlalseq lr, r3, r8, r6 │ │ │ │ - smlatbeq r3, ip, r6, r2 │ │ │ │ - strdeq r2, [r3, -ip] │ │ │ │ + rscseq lr, r3, r8, ror r6 │ │ │ │ + smlabbeq r3, ip, r6, r2 │ │ │ │ + ldrdeq r2, [r3, -ip] │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - tsteq r3, r4, lsr #14 │ │ │ │ + tsteq r3, r4, lsl #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -375599,15 +375599,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - tsteq r3, r0, lsr #12 │ │ │ │ + tsteq r3, r0, lsl #12 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17aa34 <__cxa_atexit@plt+0x16ed28> │ │ │ │ @@ -375626,15 +375626,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r3, -r0] │ │ │ │ + ldrdeq r2, [r3, -r0] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17aa6c <__cxa_atexit@plt+0x16ed60> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -375659,15 +375659,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17aac8 <__cxa_atexit@plt+0x16edbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r0, lsr r5 │ │ │ │ + tsteq r3, r0, lsl r5 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ab2c <__cxa_atexit@plt+0x16ee20> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -375687,15 +375687,15 @@ │ │ │ │ b 17a818 <__cxa_atexit@plt+0x16eb0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r3, -r4] │ │ │ │ + ldrdeq r2, [r3, -r4] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 17ab60 <__cxa_atexit@plt+0x16ee54> │ │ │ │ mov r9, r7 │ │ │ │ @@ -375718,16 +375718,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr r3 │ │ │ │ - rscseq sp, r3, r0, ror r7 │ │ │ │ + tsteq r3, r8, lsr r3 │ │ │ │ + rscseq sp, r3, r0, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17ac1c <__cxa_atexit@plt+0x16ef10> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -375748,24 +375748,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r3, r0, lsl #14 │ │ │ │ + rscseq sp, r3, r0, ror #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrsbteq sp, [r3], #104 @ 0x68 │ │ │ │ + ldrhteq sp, [r3], #104 @ 0x68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -375786,15 +375786,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sp, r3, r4, ror #12 │ │ │ │ + rscseq sp, r3, r4, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -375822,16 +375822,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17ad50 <__cxa_atexit@plt+0x16f044> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq lr, r3, r0, asr #4 │ │ │ │ rscseq lr, r3, r0, lsr #4 │ │ │ │ + rscseq lr, r3, r0, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 17ae08 <__cxa_atexit@plt+0x16f0fc> │ │ │ │ ldr r7, [pc, #212] @ 17ae4c <__cxa_atexit@plt+0x16f140> │ │ │ │ @@ -375889,18 +375889,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq lr, r3, ip, asr #2 │ │ │ │ - rscseq lr, r3, r4, ror r1 │ │ │ │ - smlabteq r3, ip, r1, r2 │ │ │ │ - smlabbeq r3, r0, r1, r2 │ │ │ │ + rscseq lr, r3, ip, lsr #2 │ │ │ │ + rscseq lr, r3, r4, asr r1 │ │ │ │ + smlatbeq r3, ip, r1, r2 │ │ │ │ + tsteq r3, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17aeb4 <__cxa_atexit@plt+0x16f1a8> │ │ │ │ @@ -375914,24 +375914,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, ip, lsl r1 │ │ │ │ - ldrdeq r2, [r3, -r0] │ │ │ │ - ldrhteq lr, [r3], #4 │ │ │ │ + strdeq r2, [r3, -ip] │ │ │ │ + strheq r2, [r3, -r0] │ │ │ │ + smlalseq lr, r3, r4, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 17ad64 <__cxa_atexit@plt+0x16f058> │ │ │ │ - rscseq lr, r3, r4, lsl #1 │ │ │ │ + rscseq lr, r3, r4, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 17a008 <__cxa_atexit@plt+0x16e2fc> │ │ │ │ @@ -375959,15 +375959,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17af74 <__cxa_atexit@plt+0x16f268> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff0380 │ │ │ │ @ instruction: 0xffff0394 │ │ │ │ - smlalseq sp, r3, r8, sp │ │ │ │ + rscseq sp, r3, r8, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -375996,19 +375996,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17b018 <__cxa_atexit@plt+0x16f30c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01032298 │ │ │ │ + tsteq r3, r8, ror r2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq sp, r3, ip, lsl #31 │ │ │ │ + rscseq sp, r3, ip, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17b07c <__cxa_atexit@plt+0x16f370> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -376027,15 +376027,15 @@ │ │ │ │ b 17b2d4 <__cxa_atexit@plt+0x16f5c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r4, lr, r1 │ │ │ │ + smlabbeq r3, r4, lr, r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 17b0b0 <__cxa_atexit@plt+0x16f3a4> │ │ │ │ mov r9, r7 │ │ │ │ @@ -376067,15 +376067,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01031eb0 │ │ │ │ + @ instruction: 0x01031e90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17b1ac <__cxa_atexit@plt+0x16f4a0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -376108,19 +376108,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17b1d8 <__cxa_atexit@plt+0x16f4cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r0, sp, r1 │ │ │ │ + smlabbeq r3, r0, sp, r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01031d98 │ │ │ │ + tsteq r3, r8, ror sp │ │ │ │ @ instruction: 0xfffcbacc │ │ │ │ - rscseq sp, r3, ip, lsl #1 │ │ │ │ + rscseq sp, r3, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -376142,15 +376142,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r0, ip, r1 │ │ │ │ + smlabteq r3, r0, ip, r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -376236,21 +376236,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sp, r3, r0, lsl #24 │ │ │ │ - strdeq r1, [r3, -r0] │ │ │ │ - tsteq r3, r0, asr #24 │ │ │ │ + rscseq sp, r3, r0, ror #23 │ │ │ │ + ldrdeq r1, [r3, -r0] │ │ │ │ + tsteq r3, r0, lsr #24 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - tsteq r3, r8, ror #24 │ │ │ │ + tsteq r3, r8, asr #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -376286,15 +376286,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r3, r4, ror #22 │ │ │ │ + tsteq r3, r4, asr #22 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17b4f0 <__cxa_atexit@plt+0x16f7e4> │ │ │ │ @@ -376313,15 +376313,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r4, lsr sl │ │ │ │ + tsteq r3, r4, lsl sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17b528 <__cxa_atexit@plt+0x16f81c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -376346,15 +376346,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17b584 <__cxa_atexit@plt+0x16f878> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, r4, ror sl │ │ │ │ + tsteq r3, r4, asr sl │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17b5e8 <__cxa_atexit@plt+0x16f8dc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -376374,15 +376374,15 @@ │ │ │ │ b 17b2d4 <__cxa_atexit@plt+0x16f5c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr r9 │ │ │ │ + tsteq r3, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 17b61c <__cxa_atexit@plt+0x16f910> │ │ │ │ mov r9, r7 │ │ │ │ @@ -376405,16 +376405,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0103189c │ │ │ │ - ldrhteq ip, [r3], #196 @ 0xc4 │ │ │ │ + tsteq r3, ip, ror r8 │ │ │ │ + smlalseq ip, r3, r4, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17b6d8 <__cxa_atexit@plt+0x16f9cc> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -376435,24 +376435,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r3, r4, asr #24 │ │ │ │ + rscseq ip, r3, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq ip, r3, ip, lsl ip │ │ │ │ + ldrshteq ip, [r3], #188 @ 0xbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -376473,15 +376473,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq ip, r3, r8, lsr #23 │ │ │ │ + rscseq ip, r3, r8, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -376509,16 +376509,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17b80c <__cxa_atexit@plt+0x16fb00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq sp, r3, r8, lsr #15 │ │ │ │ rscseq sp, r3, r8, lsl #15 │ │ │ │ + rscseq sp, r3, r8, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 17b8c4 <__cxa_atexit@plt+0x16fbb8> │ │ │ │ ldr r7, [pc, #212] @ 17b908 <__cxa_atexit@plt+0x16fbfc> │ │ │ │ @@ -376576,18 +376576,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - ldrhteq sp, [r3], #100 @ 0x64 │ │ │ │ - ldrsbteq sp, [r3], #108 @ 0x6c │ │ │ │ - tsteq r3, r0, lsl r7 │ │ │ │ - smlabteq r3, r4, r6, r1 │ │ │ │ + smlalseq sp, r3, r4, r6 │ │ │ │ + ldrhteq sp, [r3], #108 @ 0x6c │ │ │ │ + strdeq r1, [r3, -r0] │ │ │ │ + smlatbeq r3, r4, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17b970 <__cxa_atexit@plt+0x16fc64> │ │ │ │ @@ -376601,17 +376601,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r3, r0, ror #12 │ │ │ │ - tsteq r3, r4, lsl r6 │ │ │ │ - rscseq sp, r3, ip, lsl r6 │ │ │ │ + tsteq r3, r0, asr #12 │ │ │ │ + strdeq r1, [r3, -r4] │ │ │ │ + ldrshteq sp, [r3], #92 @ 0x5c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 17b820 <__cxa_atexit@plt+0x16fb14> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -376649,18 +376649,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 17ba44 <__cxa_atexit@plt+0x16fd38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, lsl r5 │ │ │ │ + strdeq r1, [r3, -ip] │ │ │ │ @ instruction: 0xfffcb258 │ │ │ │ - rscseq ip, r3, r8, lsl r8 │ │ │ │ - rscseq sp, r3, r8, asr r5 │ │ │ │ + ldrshteq ip, [r3], #120 @ 0x78 │ │ │ │ + rscseq sp, r3, r8, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -376689,19 +376689,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17baec <__cxa_atexit@plt+0x16fde0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r3, r4, r7, r1 │ │ │ │ + smlatbeq r3, r4, r7, r1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - ldrsbteq sp, [r3], #76 @ 0x4c │ │ │ │ + ldrhteq sp, [r3], #76 @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17bb48 <__cxa_atexit@plt+0x16fe3c> │ │ │ │ ldr r2, [pc, #68] @ 17bb54 <__cxa_atexit@plt+0x16fe48> │ │ │ │ @@ -376719,15 +376719,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r3, -ip] │ │ │ │ + @ instruction: 0x010313bc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17bb80 <__cxa_atexit@plt+0x16fe74> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -376752,15 +376752,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17bbdc <__cxa_atexit@plt+0x16fed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r3, ip, lsl r4 │ │ │ │ + strdeq r1, [r3, -ip] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17bc44 <__cxa_atexit@plt+0x16ff38> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -376781,15 +376781,15 @@ │ │ │ │ b 17c57c <__cxa_atexit@plt+0x170870> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r3, r0, r2, r1 │ │ │ │ + smlabteq r3, r0, r2, r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 17bc78 <__cxa_atexit@plt+0x16ff6c> │ │ │ │ @@ -376821,15 +376821,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r3, r8, r2, r1 │ │ │ │ + smlabteq r3, r8, r2, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17bd74 <__cxa_atexit@plt+0x170068> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -376862,19 +376862,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17bda0 <__cxa_atexit@plt+0x170094> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r3, -r8] │ │ │ │ + @ instruction: 0x010311b8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r3, -r0] │ │ │ │ + @ instruction: 0x010311b0 │ │ │ │ @ instruction: 0xfffcaf04 │ │ │ │ - rscseq ip, r3, r4, asr #9 │ │ │ │ + rscseq ip, r3, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -376912,19 +376912,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17be68 <__cxa_atexit@plt+0x17015c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsl r1 │ │ │ │ + strdeq r1, [r3, -r0] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r8, lsl #2 │ │ │ │ + smlatteq r3, r8, r0, r1 │ │ │ │ @ instruction: 0xfffcae3c │ │ │ │ - ldrshteq ip, [r3], #60 @ 0x3c │ │ │ │ + ldrsbteq ip, [r3], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -376962,19 +376962,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17bf30 <__cxa_atexit@plt+0x170224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, asr #32 │ │ │ │ + tsteq r3, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r0, asr #32 │ │ │ │ + tsteq r3, r0, lsr #32 │ │ │ │ @ instruction: 0xfffcad74 │ │ │ │ - rscseq ip, r3, r4, lsr r3 │ │ │ │ + rscseq ip, r3, r4, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -377012,19 +377012,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17bff8 <__cxa_atexit@plt+0x1702ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r3, r0, pc, r0 @ │ │ │ │ + tsteq r3, r0, ror #30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r3, r8, ror pc │ │ │ │ + tsteq r3, r8, asr pc │ │ │ │ @ instruction: 0xfffcacac │ │ │ │ - rscseq ip, r3, ip, ror #4 │ │ │ │ + rscseq ip, r3, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -377062,19 +377062,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17c0c0 <__cxa_atexit@plt+0x1703b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01030eb8 │ │ │ │ + @ instruction: 0x01030e98 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01030eb0 │ │ │ │ + @ instruction: 0x01030e90 │ │ │ │ @ instruction: 0xfffcabe4 │ │ │ │ - rscseq ip, r3, r4, lsr #3 │ │ │ │ + rscseq ip, r3, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -377086,15 +377086,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r3, -r8] │ │ │ │ + ldrdeq r0, [r3, -r8] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c170 <__cxa_atexit@plt+0x170464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -377117,15 +377117,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r8, sp, r0 │ │ │ │ + smlabbeq r3, r8, sp, r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17c1f8 <__cxa_atexit@plt+0x1704ec> │ │ │ │ @@ -377151,15 +377151,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr #26 │ │ │ │ + tsteq r3, r8, lsl #26 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -377187,15 +377187,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 17c298 <__cxa_atexit@plt+0x17058c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01030c9c │ │ │ │ + tsteq r3, ip, ror ip │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -377246,15 +377246,15 @@ │ │ │ │ beq 17c37c <__cxa_atexit@plt+0x170670> │ │ │ │ b 17c3a0 <__cxa_atexit@plt+0x170694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01030bb0 │ │ │ │ + @ instruction: 0x01030b90 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377336,15 +377336,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r8, lsr sl │ │ │ │ + tsteq r3, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -377442,20 +377442,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #72 @ 0x48 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r3, r0, lsl r9 │ │ │ │ - tsteq r3, r0, ror #18 │ │ │ │ + strdeq r0, [r3, -r0] │ │ │ │ + tsteq r3, r0, asr #18 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - smlabbeq r3, r8, r9, r0 │ │ │ │ + tsteq r3, r8, ror #18 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ str r7, [r5, #28] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377498,15 +377498,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - tsteq r3, r8, ror r8 │ │ │ │ + tsteq r3, r8, asr r8 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 17c820 <__cxa_atexit@plt+0x170b14> │ │ │ │ @@ -377545,15 +377545,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r3, r0, lsr r7 │ │ │ │ + tsteq r3, r0, lsl r7 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -377577,16 +377577,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r3, ip, asr #12 │ │ │ │ - rscseq fp, r3, r4, ror #20 │ │ │ │ + tsteq r3, ip, lsr #12 │ │ │ │ + rscseq fp, r3, r4, asr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17c928 <__cxa_atexit@plt+0x170c1c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -377607,24 +377607,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq fp, [r3], #148 @ 0x94 │ │ │ │ + ldrsbteq fp, [r3], #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq fp, r3, ip, asr #19 │ │ │ │ + rscseq fp, r3, ip, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -377645,15 +377645,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq fp, r3, r8, asr r9 │ │ │ │ + rscseq fp, r3, r8, lsr r9 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -377687,16 +377687,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17ca74 <__cxa_atexit@plt+0x170d68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq ip, r3, r8, asr r5 │ │ │ │ rscseq ip, r3, r8, lsr r5 │ │ │ │ + rscseq ip, r3, r8, lsl r5 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov ip, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ mov lr, fp │ │ │ │ cmp r6, fp │ │ │ │ @@ -377774,18 +377774,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rscseq ip, r3, ip, lsl r4 │ │ │ │ - rscseq ip, r3, r8, asr #8 │ │ │ │ - tsteq r3, r4, ror r4 │ │ │ │ - tsteq r3, r8, lsr #8 │ │ │ │ + ldrshteq ip, [r3], #60 @ 0x3c │ │ │ │ + rscseq ip, r3, r8, lsr #8 │ │ │ │ + tsteq r3, r4, asr r4 │ │ │ │ + tsteq r3, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17cc28 <__cxa_atexit@plt+0x170f1c> │ │ │ │ @@ -377799,17 +377799,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r3, r8, r3, r0 │ │ │ │ - tsteq r3, ip, asr r3 │ │ │ │ - rscseq ip, r3, ip, ror r3 │ │ │ │ + smlabbeq r3, r8, r3, r0 │ │ │ │ + tsteq r3, ip, lsr r3 │ │ │ │ + rscseq ip, r3, ip, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17cc7c <__cxa_atexit@plt+0x170f70> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -377875,16 +377875,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17cd64 <__cxa_atexit@plt+0x171058> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffea28c │ │ │ │ - ldrsbteq fp, [r3], #204 @ 0xcc │ │ │ │ - rscseq ip, r3, r0, asr r2 │ │ │ │ + ldrhteq fp, [r3], #204 @ 0xcc │ │ │ │ + rscseq ip, r3, r0, lsr r2 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -377923,19 +377923,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17ce34 <__cxa_atexit@plt+0x171128> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r3, r0, r4, r0 │ │ │ │ + smlabbeq r3, r0, r4, r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq ip, r3, ip, lsr #3 │ │ │ │ + rscseq ip, r3, ip, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17ce90 <__cxa_atexit@plt+0x171184> │ │ │ │ ldr r2, [pc, #68] @ 17ce9c <__cxa_atexit@plt+0x171190> │ │ │ │ @@ -377953,15 +377953,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - swpeq r0, r4, [r3] │ │ │ │ + tsteq r3, r4, ror r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17cec8 <__cxa_atexit@plt+0x1711bc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -377986,15 +377986,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17cf24 <__cxa_atexit@plt+0x171218> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r0, [r3, -r4] │ │ │ │ + strheq r0, [r3, -r4] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17cf8c <__cxa_atexit@plt+0x171280> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -378015,15 +378015,15 @@ │ │ │ │ b 17d804 <__cxa_atexit@plt+0x171af8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102ff98 │ │ │ │ + tstpeq r2, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 17cfc0 <__cxa_atexit@plt+0x1712b4> │ │ │ │ @@ -378055,15 +378055,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r2, r0, pc, pc @ │ │ │ │ + smlabbeq r2, r0, pc, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17d0bc <__cxa_atexit@plt+0x1713b0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -378096,19 +378096,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17d0e8 <__cxa_atexit@plt+0x1713dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102fe90 │ │ │ │ + tstpeq r2, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, r8, lr, pc @ │ │ │ │ + tstpeq r2, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffc9bbc │ │ │ │ - rscseq fp, r3, ip, ror r1 │ │ │ │ + rscseq fp, r3, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378146,19 +378146,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17d1b0 <__cxa_atexit@plt+0x1714a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r8, sp, pc @ │ │ │ │ + smlatbeq r2, r8, sp, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, r0, sp, pc @ │ │ │ │ + smlatbeq r2, r0, sp, pc @ │ │ │ │ @ instruction: 0xfffc9af4 │ │ │ │ - ldrhteq fp, [r3], #4 │ │ │ │ + smlalseq fp, r3, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378196,19 +378196,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17d278 <__cxa_atexit@plt+0x17156c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r2, r0, ip, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq pc, [r2, -r8] │ │ │ │ + ldrdeq pc, [r2, -r8] │ │ │ │ @ instruction: 0xfffc9a2c │ │ │ │ - rscseq sl, r3, ip, ror #31 │ │ │ │ + rscseq sl, r3, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378246,19 +378246,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17d340 <__cxa_atexit@plt+0x171634> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r8, lsl ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r2, r0, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, lsl ip @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffc9964 │ │ │ │ - rscseq sl, r3, r4, lsr #30 │ │ │ │ + rscseq sl, r3, r4, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -378270,15 +378270,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d3f0 <__cxa_atexit@plt+0x1716e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -378301,15 +378301,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tstpeq r2, r8, lsr #22 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r8, lsl #22 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17d478 <__cxa_atexit@plt+0x17176c> │ │ │ │ @@ -378335,15 +378335,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, sl, pc @ │ │ │ │ + smlabbeq r2, r8, sl, pc @ │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -378436,15 +378436,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, #84 @ 0x54 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r2, ip, r9, pc @ │ │ │ │ + smlatbeq r2, ip, r9, pc @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -378522,15 +378522,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102f7b0 │ │ │ │ + @ instruction: 0x0102f790 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -378623,20 +378623,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0102f69c │ │ │ │ - smlatteq r2, ip, r6, pc @ │ │ │ │ + tstpeq r2, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ + smlabteq r2, ip, r6, pc @ │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - tstpeq r2, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r2, -r4] │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378678,15 +378678,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ - tstpeq r2, r8, lsl #12 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r2, r8, r5, pc @ │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 17da90 <__cxa_atexit@plt+0x171d84> │ │ │ │ @@ -378725,15 +378725,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r0, r4, pc @ │ │ │ │ + smlatbeq r2, r0, r4, pc @ │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -378757,16 +378757,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r2, -ip] │ │ │ │ - ldrshteq sl, [r3], #116 @ 0x74 │ │ │ │ + @ instruction: 0x0102f3bc │ │ │ │ + ldrsbteq sl, [r3], #116 @ 0x74 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17db98 <__cxa_atexit@plt+0x171e8c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -378787,24 +378787,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r3, r4, lsl #15 │ │ │ │ + rscseq sl, r3, r4, ror #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sl, r3, ip, asr r7 │ │ │ │ + rscseq sl, r3, ip, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -378825,15 +378825,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq sl, r3, r8, ror #13 │ │ │ │ + rscseq sl, r3, r8, asr #13 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -378866,16 +378866,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17dce0 <__cxa_atexit@plt+0x171fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1d0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - rscseq fp, r3, r4, lsl #6 │ │ │ │ rscseq fp, r3, r4, ror #5 │ │ │ │ + rscseq fp, r3, r4, asr #5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp lr, fp │ │ │ │ bcc 17ddbc <__cxa_atexit@plt+0x1720b0> │ │ │ │ mov r1, r5 │ │ │ │ @@ -378943,18 +378943,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff100 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq fp, r3, ip, ror #3 │ │ │ │ - rscseq fp, r3, r4, lsl r2 │ │ │ │ - tstpeq r2, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq pc, [r2, -r0] │ │ │ │ + rscseq fp, r3, ip, asr #3 │ │ │ │ + ldrshteq fp, [r3], #20 │ │ │ │ + strdeq pc, [r2, -ip] │ │ │ │ + @ instruction: 0x0102f1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17de6c <__cxa_atexit@plt+0x172160> │ │ │ │ @@ -378968,17 +378968,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r2, r4, ror #2 @ p-variant is OBSOLETE │ │ │ │ - tstpeq r2, r8, lsl r1 @ p-variant is OBSOLETE │ │ │ │ - rscseq fp, r3, r0, asr r1 │ │ │ │ + tstpeq r2, r4, asr #2 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r2, -r8] │ │ │ │ + rscseq fp, r3, r0, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17deb8 <__cxa_atexit@plt+0x1721ac> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -379038,16 +379038,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17df90 <__cxa_atexit@plt+0x172284> │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe8820 │ │ │ │ - rscseq sl, r3, ip, lsr #21 │ │ │ │ - rscseq fp, r3, ip, lsr r0 │ │ │ │ + rscseq sl, r3, ip, lsl #21 │ │ │ │ + rscseq fp, r3, ip, lsl r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -379085,18 +379085,18 @@ │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17e058 <__cxa_atexit@plt+0x17234c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - tstpeq r2, r0, ror r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r2, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq sl, r3, r0, lsr #31 │ │ │ │ + rscseq sl, r3, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17e0b4 <__cxa_atexit@plt+0x1723a8> │ │ │ │ ldr r2, [pc, #68] @ 17e0c0 <__cxa_atexit@plt+0x1723b4> │ │ │ │ @@ -379114,15 +379114,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror lr │ │ │ │ + tsteq r2, r0, asr lr │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17e0ec <__cxa_atexit@plt+0x1723e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -379147,15 +379147,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17e148 <__cxa_atexit@plt+0x17243c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0102eeb0 │ │ │ │ + @ instruction: 0x0102ee90 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17e1b0 <__cxa_atexit@plt+0x1724a4> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -379176,15 +379176,15 @@ │ │ │ │ b 17e878 <__cxa_atexit@plt+0x172b6c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror sp │ │ │ │ + tsteq r2, r4, asr sp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 17e1e4 <__cxa_atexit@plt+0x1724d8> │ │ │ │ @@ -379216,15 +379216,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, ror sp │ │ │ │ + tsteq r2, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17e2e0 <__cxa_atexit@plt+0x1725d4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -379257,19 +379257,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17e30c <__cxa_atexit@plt+0x172600> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #24 │ │ │ │ + tsteq r2, ip, asr #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, ror #24 │ │ │ │ + tsteq r2, r4, asr #24 │ │ │ │ @ instruction: 0xfffc8998 │ │ │ │ - rscseq r9, r3, r8, asr pc │ │ │ │ + rscseq r9, r3, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379307,19 +379307,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17e3d4 <__cxa_atexit@plt+0x1726c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r4, fp, lr │ │ │ │ + smlabbeq r2, r4, fp, lr │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0102eb9c │ │ │ │ + tsteq r2, ip, ror fp │ │ │ │ @ instruction: 0xfffc88d0 │ │ │ │ - smlalseq r9, r3, r0, lr │ │ │ │ + rscseq r9, r3, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379357,19 +379357,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17e49c <__cxa_atexit@plt+0x172790> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r2, -ip] │ │ │ │ + @ instruction: 0x0102eabc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq lr, [r2, -r4] │ │ │ │ + @ instruction: 0x0102eab4 │ │ │ │ @ instruction: 0xfffc8808 │ │ │ │ - rscseq r9, r3, r8, asr #27 │ │ │ │ + rscseq r9, r3, r8, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -379381,15 +379381,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl sl │ │ │ │ + strdeq lr, [r2, -ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17e54c <__cxa_atexit@plt+0x172840> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -379412,15 +379412,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, ip, r9, lr │ │ │ │ + smlatbeq r2, ip, r9, lr │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -379501,15 +379501,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r0, lsl #18 │ │ │ │ + smlatteq r2, r0, r8, lr │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -379575,15 +379575,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr r7 │ │ │ │ + tsteq r2, ip, lsl r7 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -379673,20 +379673,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r2, r4, lsr r6 │ │ │ │ - smlabbeq r2, r4, r6, lr │ │ │ │ + tsteq r2, r4, lsl r6 │ │ │ │ + tsteq r2, r4, ror #12 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - smlatbeq r2, ip, r6, lr │ │ │ │ + smlabbeq r2, ip, r6, lr │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379727,15 +379727,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - smlatbeq r2, r4, r5, lr │ │ │ │ + smlabbeq r2, r4, r5, lr │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 17eaf0 <__cxa_atexit@plt+0x172de4> │ │ │ │ @@ -379773,15 +379773,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r4 │ │ │ │ + tsteq r2, ip, lsr r4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -379805,16 +379805,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror r3 │ │ │ │ - smlalseq r9, r3, r4, r7 │ │ │ │ + tsteq r2, ip, asr r3 │ │ │ │ + rscseq r9, r3, r4, ror r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17ebf8 <__cxa_atexit@plt+0x172eec> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -379835,24 +379835,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r3, r4, lsr #14 │ │ │ │ + rscseq r9, r3, r4, lsl #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq r9, [r3], #108 @ 0x6c │ │ │ │ + ldrsbteq r9, [r3], #108 @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -379873,15 +379873,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r9, r3, r8, lsl #13 │ │ │ │ + rscseq r9, r3, r8, ror #12 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -379911,16 +379911,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17ed34 <__cxa_atexit@plt+0x173028> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - rscseq sl, r3, r8, asr #5 │ │ │ │ rscseq sl, r3, r8, lsr #5 │ │ │ │ + rscseq sl, r3, r8, lsl #5 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17ee00 <__cxa_atexit@plt+0x1730f4> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -379982,18 +379982,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rscseq sl, r3, r0, asr #3 │ │ │ │ - rscseq sl, r3, r8, ror #3 │ │ │ │ - ldrdeq lr, [r2, -r4] │ │ │ │ - smlabbeq r2, r8, r1, lr │ │ │ │ + rscseq sl, r3, r0, lsr #3 │ │ │ │ + rscseq sl, r3, r8, asr #3 │ │ │ │ + @ instruction: 0x0102e1b4 │ │ │ │ + tsteq r2, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17eea8 <__cxa_atexit@plt+0x17319c> │ │ │ │ @@ -380007,17 +380007,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, lsr #2 │ │ │ │ - ldrdeq lr, [r2, -ip] │ │ │ │ - rscseq sl, r3, ip, lsr #2 │ │ │ │ + tsteq r2, r8, lsl #2 │ │ │ │ + strheq lr, [r2, -ip] │ │ │ │ + rscseq sl, r3, ip, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17eeec <__cxa_atexit@plt+0x1731e0> │ │ │ │ @@ -380072,16 +380072,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 17efb8 <__cxa_atexit@plt+0x1732ac> │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffe7138 │ │ │ │ - rscseq r9, r3, r0, lsl #21 │ │ │ │ - rscseq sl, r3, ip, lsr #32 │ │ │ │ + rscseq r9, r3, r0, ror #20 │ │ │ │ + rscseq sl, r3, ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -380110,19 +380110,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17f060 <__cxa_atexit@plt+0x173354> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr r2 │ │ │ │ + tsteq r2, r0, lsr r2 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - ldrhteq r9, [r3], #240 @ 0xf0 │ │ │ │ + smlalseq r9, r3, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17f0bc <__cxa_atexit@plt+0x1733b0> │ │ │ │ ldr r2, [pc, #68] @ 17f0c8 <__cxa_atexit@plt+0x1733bc> │ │ │ │ @@ -380140,15 +380140,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #28 │ │ │ │ + tsteq r2, r8, asr #28 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 17f0f4 <__cxa_atexit@plt+0x1733e8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -380173,15 +380173,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 17f150 <__cxa_atexit@plt+0x173444> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r2, r8, lr, sp │ │ │ │ + smlabbeq r2, r8, lr, sp │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f1b8 <__cxa_atexit@plt+0x1734ac> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -380202,15 +380202,15 @@ │ │ │ │ b 17f6e0 <__cxa_atexit@plt+0x1739d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #26 │ │ │ │ + tsteq r2, ip, asr #26 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 17f1ec <__cxa_atexit@plt+0x1734e0> │ │ │ │ @@ -380242,15 +380242,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r4, ror sp │ │ │ │ + tsteq r2, r4, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17f2e8 <__cxa_atexit@plt+0x1735dc> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -380283,19 +380283,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17f314 <__cxa_atexit@plt+0x173608> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #24 │ │ │ │ + tsteq r2, r4, asr #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr ip │ │ │ │ + tsteq r2, ip, lsr ip │ │ │ │ @ instruction: 0xfffc7990 │ │ │ │ - rscseq r8, r3, r0, asr pc │ │ │ │ + rscseq r8, r3, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380333,19 +380333,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17f3dc <__cxa_atexit@plt+0x1736d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102db9c │ │ │ │ + tsteq r2, ip, ror fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0102db94 │ │ │ │ + tsteq r2, r4, ror fp │ │ │ │ @ instruction: 0xfffc78c8 │ │ │ │ - rscseq r8, r3, r8, lsl #29 │ │ │ │ + rscseq r8, r3, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -380357,15 +380357,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r2, -ip] │ │ │ │ + @ instruction: 0x0102dabc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380433,15 +380433,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, asr #20 │ │ │ │ + tsteq r2, r8, lsr #20 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -380497,15 +380497,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [r2, -r4] │ │ │ │ + @ instruction: 0x0102d8b4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -380593,20 +380593,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sp, [r2, -r4] │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ + @ instruction: 0x0102d7b4 │ │ │ │ + tsteq r2, r4, lsl #16 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - tsteq r2, ip, asr #16 │ │ │ │ + tsteq r2, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380645,15 +380645,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff92c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - tsteq r2, r8, asr #14 │ │ │ │ + tsteq r2, r8, lsr #14 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 17f944 <__cxa_atexit@plt+0x173c38> │ │ │ │ @@ -380690,15 +380690,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl #12 │ │ │ │ + smlatteq r2, r8, r5, sp │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -380722,16 +380722,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr #10 │ │ │ │ - rscseq r8, r3, r0, asr #18 │ │ │ │ + tsteq r2, r8, lsl #10 │ │ │ │ + rscseq r8, r3, r0, lsr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 17fa4c <__cxa_atexit@plt+0x173d40> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -380752,24 +380752,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq r8, [r3], #128 @ 0x80 │ │ │ │ + ldrhteq r8, [r3], #128 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r8, r3, r8, lsr #17 │ │ │ │ + rscseq r8, r3, r8, lsl #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -380790,15 +380790,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r8, r3, r4, lsr r8 │ │ │ │ + rscseq r8, r3, r4, lsl r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -380827,16 +380827,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 17fb84 <__cxa_atexit@plt+0x173e78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - smlalseq r9, r3, r0, r4 │ │ │ │ rscseq r9, r3, r0, ror r4 │ │ │ │ + rscseq r9, r3, r0, asr r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 17fc40 <__cxa_atexit@plt+0x173f34> │ │ │ │ ldr r7, [pc, #216] @ 17fc84 <__cxa_atexit@plt+0x173f78> │ │ │ │ @@ -380895,18 +380895,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - smlalseq r9, r3, r8, r3 │ │ │ │ - rscseq r9, r3, r0, asr #7 │ │ │ │ - @ instruction: 0x0102d394 │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ + rscseq r9, r3, r8, ror r3 │ │ │ │ + rscseq r9, r3, r0, lsr #7 │ │ │ │ + tsteq r2, r4, ror r3 │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 17fcec <__cxa_atexit@plt+0x173fe0> │ │ │ │ @@ -380920,17 +380920,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r2, r4, r2, sp │ │ │ │ - @ instruction: 0x0102d298 │ │ │ │ - rscseq r9, r3, r0, lsl #6 │ │ │ │ + smlabteq r2, r4, r2, sp │ │ │ │ + tsteq r2, r8, ror r2 │ │ │ │ + rscseq r9, r3, r0, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 17fb98 <__cxa_atexit@plt+0x173e8c> │ │ │ │ @@ -380953,15 +380953,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 165a28 <__cxa_atexit@plt+0x159d1c> │ │ │ │ - rscseq r9, r3, r4, lsl #5 │ │ │ │ + rscseq r9, r3, r4, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -380991,19 +380991,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 17fe24 <__cxa_atexit@plt+0x174118> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102d494 │ │ │ │ + tsteq r2, r4, ror r4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq r9, r3, r4, lsl #4 │ │ │ │ + rscseq r9, r3, r4, ror #3 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17fe5c <__cxa_atexit@plt+0x174150> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 17fe6c <__cxa_atexit@plt+0x174160> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ @@ -381014,15 +381014,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 17fe70 <__cxa_atexit@plt+0x174164> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #16 │ │ │ │ - ldrhteq r9, [r3], #20 │ │ │ │ + smlalseq r9, r3, r4, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 17fef8 <__cxa_atexit@plt+0x1741ec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -381055,19 +381055,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17ff24 <__cxa_atexit@plt+0x174218> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - qaddeq sp, r4, r2 │ │ │ │ + tsteq r2, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr #32 │ │ │ │ + tsteq r2, ip, lsr #32 │ │ │ │ @ instruction: 0xfffc6d80 │ │ │ │ - rscseq r8, r3, r0, asr #6 │ │ │ │ + rscseq r8, r3, r0, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381105,19 +381105,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 17ffec <__cxa_atexit@plt+0x1742e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, ip, pc, ip @ │ │ │ │ + tsteq r2, ip, ror #30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, r4, pc, ip @ │ │ │ │ + tsteq r2, r4, ror #30 │ │ │ │ @ instruction: 0xfffc6cb8 │ │ │ │ - rscseq r8, r3, r8, ror r2 │ │ │ │ + rscseq r8, r3, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381155,19 +381155,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1800b4 <__cxa_atexit@plt+0x1743a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, lr, ip │ │ │ │ + smlatbeq r2, r4, lr, ip │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0102cebc │ │ │ │ + @ instruction: 0x0102ce9c │ │ │ │ @ instruction: 0xfffc6bf0 │ │ │ │ - ldrhteq r8, [r3], #16 │ │ │ │ + smlalseq r8, r3, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381205,19 +381205,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18017c <__cxa_atexit@plt+0x174470> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r2, -ip] │ │ │ │ + ldrdeq ip, [r2, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq ip, [r2, -r4] │ │ │ │ + ldrdeq ip, [r2, -r4] │ │ │ │ @ instruction: 0xfffc6b28 │ │ │ │ - rscseq r8, r3, r8, ror #1 │ │ │ │ + rscseq r8, r3, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381255,19 +381255,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 180244 <__cxa_atexit@plt+0x174538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr sp │ │ │ │ + tsteq r2, r4, lsl sp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, lsr #26 │ │ │ │ + tsteq r2, ip, lsl #26 │ │ │ │ @ instruction: 0xfffc6a60 │ │ │ │ - rscseq r8, r3, r0, lsr #32 │ │ │ │ + rscseq r8, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381305,19 +381305,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18030c <__cxa_atexit@plt+0x174600> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #24 │ │ │ │ + tsteq r2, ip, asr #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, ror #24 │ │ │ │ + tsteq r2, r4, asr #24 │ │ │ │ @ instruction: 0xfffc6998 │ │ │ │ - rscseq r7, r3, r8, asr pc │ │ │ │ + rscseq r7, r3, r8, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -381329,15 +381329,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, ip, fp, ip │ │ │ │ + smlabbeq r2, ip, fp, ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1803bc <__cxa_atexit@plt+0x1746b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -381360,15 +381360,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr fp │ │ │ │ + tsteq r2, ip, lsr fp │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 180444 <__cxa_atexit@plt+0x174738> │ │ │ │ @@ -381394,15 +381394,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r2, -ip] │ │ │ │ + @ instruction: 0x0102cabc │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -381430,15 +381430,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1804e4 <__cxa_atexit@plt+0x1747d8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr sl │ │ │ │ + tsteq r2, r0, lsr sl │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -381466,15 +381466,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 180574 <__cxa_atexit@plt+0x174868> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102c9bc │ │ │ │ + @ instruction: 0x0102c99c │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -381522,15 +381522,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 180660 <__cxa_atexit@plt+0x174954> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r3, r4, asr #19 │ │ │ │ + rscseq r8, r3, r4, lsr #19 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov lr, r6 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp sl, r6 │ │ │ │ bcc 1807c0 <__cxa_atexit@plt+0x174ab4> │ │ │ │ @@ -381631,16 +381631,16 @@ │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ - smlabteq r2, r4, r7, ip │ │ │ │ + strdeq ip, [r2, -r0] │ │ │ │ + smlatbeq r2, r4, r7, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381658,16 +381658,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 180888 <__cxa_atexit@plt+0x174b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ - tsteq r2, ip, lsl r7 │ │ │ │ + tsteq r2, r8, asr #14 │ │ │ │ + strdeq ip, [r2, -ip] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 180dd8 <__cxa_atexit@plt+0x1750cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -381694,17 +381694,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 180918 <__cxa_atexit@plt+0x174c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr r6 │ │ │ │ + tsteq r2, r8, lsl r6 │ │ │ │ @ instruction: 0xfffc63f4 │ │ │ │ - rscseq r7, r3, r8, asr #18 │ │ │ │ + rscseq r7, r3, r8, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18097c <__cxa_atexit@plt+0x174c70> │ │ │ │ ldr r2, [pc, #92] @ 180998 <__cxa_atexit@plt+0x174c8c> │ │ │ │ @@ -381728,17 +381728,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1809a0 <__cxa_atexit@plt+0x174c94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102c5b0 │ │ │ │ + @ instruction: 0x0102c590 │ │ │ │ @ instruction: 0xfffc636c │ │ │ │ - rscseq r7, r3, r0, asr #17 │ │ │ │ + rscseq r7, r3, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180a04 <__cxa_atexit@plt+0x174cf8> │ │ │ │ ldr r2, [pc, #92] @ 180a20 <__cxa_atexit@plt+0x174d14> │ │ │ │ @@ -381762,17 +381762,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 180a28 <__cxa_atexit@plt+0x174d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr #10 │ │ │ │ + tsteq r2, r8, lsl #10 │ │ │ │ @ instruction: 0xfffc62e4 │ │ │ │ - rscseq r7, r3, r8, lsr r8 │ │ │ │ + rscseq r7, r3, r8, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 180a8c <__cxa_atexit@plt+0x174d80> │ │ │ │ ldr r2, [pc, #92] @ 180aa8 <__cxa_atexit@plt+0x174d9c> │ │ │ │ @@ -381796,17 +381796,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 180ab0 <__cxa_atexit@plt+0x174da4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r0, r4, ip │ │ │ │ + smlabbeq r2, r0, r4, ip │ │ │ │ @ instruction: 0xfffc625c │ │ │ │ - ldrhteq r7, [r3], #112 @ 0x70 │ │ │ │ + smlalseq r7, r3, r0, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381825,15 +381825,15 @@ │ │ │ │ add r0, r3, #12 │ │ │ │ stm r0, {r1, ip, lr} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror #14 │ │ │ │ + tsteq r2, r8, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -381991,17 +381991,17 @@ │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ ldr r7, [pc, #24] @ 180dbc <__cxa_atexit@plt+0x1750b0> │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - smlabteq r2, r0, r1, ip │ │ │ │ + smlatbeq r2, r0, r1, ip │ │ │ │ @ instruction: 0xfffc5f78 │ │ │ │ - rscseq r7, r3, r8, lsr #9 │ │ │ │ + rscseq r7, r3, r8, lsl #9 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -382077,22 +382077,22 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ mov fp, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 180f24 <__cxa_atexit@plt+0x175218> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - strheq ip, [r2, -r8] │ │ │ │ + swpeq ip, r8, [r2] │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffc5e24 │ │ │ │ - rscseq r7, r3, r0, asr r3 │ │ │ │ - rscseq r8, r3, r4, lsr r1 │ │ │ │ + rscseq r7, r3, r0, lsr r3 │ │ │ │ + rscseq r8, r3, r4, lsl r1 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 180fb4 <__cxa_atexit@plt+0x1752a8> │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldr r0, [pc, #128] @ 180fcc <__cxa_atexit@plt+0x1752c0> │ │ │ │ @@ -382128,15 +382128,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 180fd8 <__cxa_atexit@plt+0x1752cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror lr │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rscseq r8, r3, ip, asr r0 │ │ │ │ + rscseq r8, r3, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 181034 <__cxa_atexit@plt+0x175328> │ │ │ │ ldr r2, [pc, #68] @ 181040 <__cxa_atexit@plt+0x175334> │ │ │ │ @@ -382154,15 +382154,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r2, -r0] │ │ │ │ + ldrdeq fp, [r2, -r0] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18106c <__cxa_atexit@plt+0x175360> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -382187,15 +382187,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1810c8 <__cxa_atexit@plt+0x1753bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, r0, lsr pc │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181130 <__cxa_atexit@plt+0x175424> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -382216,15 +382216,15 @@ │ │ │ │ b 181bf8 <__cxa_atexit@plt+0x175eec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r2, -r4] │ │ │ │ + ldrdeq fp, [r2, -r4] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 181164 <__cxa_atexit@plt+0x175458> │ │ │ │ @@ -382256,15 +382256,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r2, -ip] │ │ │ │ + ldrdeq fp, [r2, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 181260 <__cxa_atexit@plt+0x175554> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -382297,19 +382297,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18128c <__cxa_atexit@plt+0x175580> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, ip, ip, fp │ │ │ │ + smlabteq r2, ip, ip, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r2, r4, ip, fp │ │ │ │ + smlabteq r2, r4, ip, fp │ │ │ │ @ instruction: 0xfffc5a18 │ │ │ │ - ldrsbteq r6, [r3], #248 @ 0xf8 │ │ │ │ + ldrhteq r6, [r3], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382347,19 +382347,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 181354 <__cxa_atexit@plt+0x175648> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #24 │ │ │ │ + tsteq r2, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, lsl ip │ │ │ │ + strdeq fp, [r2, -ip] │ │ │ │ @ instruction: 0xfffc5950 │ │ │ │ - rscseq r6, r3, r0, lsl pc │ │ │ │ + ldrshteq r6, [r3], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382397,19 +382397,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18141c <__cxa_atexit@plt+0x175710> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr fp │ │ │ │ + tsteq r2, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, asr fp │ │ │ │ + tsteq r2, r4, lsr fp │ │ │ │ @ instruction: 0xfffc5888 │ │ │ │ - rscseq r6, r3, r8, asr #28 │ │ │ │ + rscseq r6, r3, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382447,19 +382447,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1814e4 <__cxa_atexit@plt+0x1757d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102ba94 │ │ │ │ + tsteq r2, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, ip, sl, fp │ │ │ │ + tsteq r2, ip, ror #20 │ │ │ │ @ instruction: 0xfffc57c0 │ │ │ │ - rscseq r6, r3, r0, lsl #27 │ │ │ │ + rscseq r6, r3, r0, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382497,19 +382497,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1815ac <__cxa_atexit@plt+0x1758a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, ip, r9, fp │ │ │ │ + smlatbeq r2, ip, r9, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, r4, r9, fp │ │ │ │ + smlatbeq r2, r4, r9, fp │ │ │ │ @ instruction: 0xfffc56f8 │ │ │ │ - ldrhteq r6, [r3], #200 @ 0xc8 │ │ │ │ + smlalseq r6, r3, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382547,19 +382547,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 181674 <__cxa_atexit@plt+0x175968> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #18 │ │ │ │ + smlatteq r2, r4, r8, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq fp, [r2, -ip] │ │ │ │ + ldrdeq fp, [r2, -ip] │ │ │ │ @ instruction: 0xfffc5630 │ │ │ │ - ldrshteq r6, [r3], #176 @ 0xb0 │ │ │ │ + ldrsbteq r6, [r3], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -382571,15 +382571,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr #16 │ │ │ │ + tsteq r2, r4, lsr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 181724 <__cxa_atexit@plt+0x175a18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -382602,15 +382602,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r2, -r4] │ │ │ │ + ldrdeq fp, [r2, -r4] │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1817ac <__cxa_atexit@plt+0x175aa0> │ │ │ │ @@ -382636,15 +382636,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror r7 │ │ │ │ + tsteq r2, r4, asr r7 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -382672,15 +382672,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18184c <__cxa_atexit@plt+0x175b40> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r8, r6, fp │ │ │ │ + smlabteq r2, r8, r6, fp │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -382708,15 +382708,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1818dc <__cxa_atexit@plt+0x175bd0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr r6 │ │ │ │ + tsteq r2, r4, lsr r6 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -382771,15 +382771,15 @@ │ │ │ │ beq 1819d0 <__cxa_atexit@plt+0x175cc4> │ │ │ │ b 1819f4 <__cxa_atexit@plt+0x175ce8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #10 │ │ │ │ + tsteq r2, r4, asr #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -382871,15 +382871,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102b3bc │ │ │ │ + @ instruction: 0x0102b39c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -382979,20 +382979,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0102b290 │ │ │ │ - smlatteq r2, r0, r2, fp │ │ │ │ + tsteq r2, r0, ror r2 │ │ │ │ + smlabteq r2, r0, r2, fp │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r2, ip, lsl #6 │ │ │ │ + smlatteq r2, ip, r2, fp │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ str r7, [r5, #32] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383036,15 +383036,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff358 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ - strdeq fp, [r2, -r0] │ │ │ │ + ldrdeq fp, [r2, -r0] │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 181ea8 <__cxa_atexit@plt+0x17619c> │ │ │ │ @@ -383083,15 +383083,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, r0, fp │ │ │ │ + smlabbeq r2, r8, r0, fp │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -383115,16 +383115,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, pc, sl @ │ │ │ │ - ldrsbteq r6, [r3], #60 @ 0x3c │ │ │ │ + smlatbeq r2, r4, pc, sl @ │ │ │ │ + ldrhteq r6, [r3], #60 @ 0x3c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 181fb0 <__cxa_atexit@plt+0x1762a4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -383145,24 +383145,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r3, ip, ror #6 │ │ │ │ + rscseq r6, r3, ip, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r6, r3, r4, asr #6 │ │ │ │ + rscseq r6, r3, r4, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -383185,15 +383185,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffeec0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq r6, r3, r8, asr #5 │ │ │ │ + rscseq r6, r3, r8, lsr #5 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -383230,20 +383230,20 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 182110 <__cxa_atexit@plt+0x176404> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef4c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq r6, r3, r4, lsr #30 │ │ │ │ + rscseq r6, r3, r4, lsl #30 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 182134 <__cxa_atexit@plt+0x176428> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - ldrshteq r6, [r3], #228 @ 0xe4 │ │ │ │ + ldrsbteq r6, [r3], #228 @ 0xe4 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov lr, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 182224 <__cxa_atexit@plt+0x176518> │ │ │ │ @@ -383326,18 +383326,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xffffee4c │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ - rscseq r6, r3, r4, asr #27 │ │ │ │ - ldrshteq r6, [r3], #208 @ 0xd0 │ │ │ │ - @ instruction: 0x0102adb8 │ │ │ │ - tsteq r2, ip, ror #26 │ │ │ │ + rscseq r6, r3, r4, lsr #27 │ │ │ │ + ldrsbteq r6, [r3], #208 @ 0xd0 │ │ │ │ + @ instruction: 0x0102ad98 │ │ │ │ + tsteq r2, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1822e8 <__cxa_atexit@plt+0x1765dc> │ │ │ │ @@ -383351,17 +383351,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r2, r8, ip, sl │ │ │ │ - @ instruction: 0x0102ac9c │ │ │ │ - rscseq r6, r3, r4, lsr #26 │ │ │ │ + smlabteq r2, r8, ip, sl │ │ │ │ + tsteq r2, ip, ror ip │ │ │ │ + rscseq r6, r3, r4, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182344 <__cxa_atexit@plt+0x176638> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -383434,16 +383434,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 182440 <__cxa_atexit@plt+0x176734> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe274 │ │ │ │ - rscseq r6, r3, r4, ror #23 │ │ │ │ - ldrsbteq r6, [r3], #188 @ 0xbc │ │ │ │ + rscseq r6, r3, r4, asr #23 │ │ │ │ + ldrhteq r6, [r3], #188 @ 0xbc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -383490,18 +383490,18 @@ │ │ │ │ mov r7, #100 @ 0x64 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 18252c <__cxa_atexit@plt+0x176820> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x0102adb4 │ │ │ │ + @ instruction: 0x0102ad94 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rscseq r6, r3, ip, lsl fp │ │ │ │ + ldrshteq r6, [r3], #172 @ 0xac │ │ │ │ cmp r5, fp │ │ │ │ bcc 182564 <__cxa_atexit@plt+0x176858> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 182574 <__cxa_atexit@plt+0x176868> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #28] │ │ │ │ @@ -383512,15 +383512,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 182578 <__cxa_atexit@plt+0x17686c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - rscseq r6, r3, ip, asr #21 │ │ │ │ + rscseq r6, r3, ip, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 182600 <__cxa_atexit@plt+0x1768f4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -383553,19 +383553,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18262c <__cxa_atexit@plt+0x176920> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #18 │ │ │ │ + tsteq r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, asr #18 │ │ │ │ + tsteq r2, r4, lsr #18 │ │ │ │ @ instruction: 0xfffc4678 │ │ │ │ - rscseq r5, r3, r8, lsr ip │ │ │ │ + rscseq r5, r3, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383603,19 +383603,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1826f4 <__cxa_atexit@plt+0x1769e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r4, r8, sl │ │ │ │ + tsteq r2, r4, ror #16 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, ror r8 │ │ │ │ + tsteq r2, ip, asr r8 │ │ │ │ @ instruction: 0xfffc45b0 │ │ │ │ - rscseq r5, r3, r0, ror fp │ │ │ │ + rscseq r5, r3, r0, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383653,19 +383653,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1827bc <__cxa_atexit@plt+0x176ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102a7bc │ │ │ │ + @ instruction: 0x0102a79c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0102a7b4 │ │ │ │ + @ instruction: 0x0102a794 │ │ │ │ @ instruction: 0xfffc44e8 │ │ │ │ - rscseq r5, r3, r8, lsr #21 │ │ │ │ + rscseq r5, r3, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383703,19 +383703,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 182884 <__cxa_atexit@plt+0x176b78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, -r4] │ │ │ │ + ldrdeq sl, [r2, -r4] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r2, ip, r6, sl │ │ │ │ + smlabteq r2, ip, r6, sl │ │ │ │ @ instruction: 0xfffc4420 │ │ │ │ - rscseq r5, r3, r0, ror #19 │ │ │ │ + rscseq r5, r3, r0, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383753,19 +383753,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18294c <__cxa_atexit@plt+0x176c40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr #12 │ │ │ │ + tsteq r2, ip, lsl #12 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, lsr #12 │ │ │ │ + tsteq r2, r4, lsl #12 │ │ │ │ @ instruction: 0xfffc4358 │ │ │ │ - rscseq r5, r3, r8, lsl r9 │ │ │ │ + ldrshteq r5, [r3], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383803,19 +383803,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 182a14 <__cxa_atexit@plt+0x176d08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #10 │ │ │ │ + tsteq r2, r4, asr #10 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr r5 │ │ │ │ + tsteq r2, ip, lsr r5 │ │ │ │ @ instruction: 0xfffc4290 │ │ │ │ - rscseq r5, r3, r0, asr r8 │ │ │ │ + rscseq r5, r3, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383853,19 +383853,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 182adc <__cxa_atexit@plt+0x176dd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102a49c │ │ │ │ + tsteq r2, ip, ror r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0102a494 │ │ │ │ + tsteq r2, r4, ror r4 │ │ │ │ @ instruction: 0xfffc41c8 │ │ │ │ - rscseq r5, r3, r8, lsl #15 │ │ │ │ + rscseq r5, r3, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -383877,15 +383877,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r2, -ip] │ │ │ │ + @ instruction: 0x0102a3bc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182b8c <__cxa_atexit@plt+0x176e80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -383908,15 +383908,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, ip, r3, sl │ │ │ │ + tsteq r2, ip, ror #6 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 182c14 <__cxa_atexit@plt+0x176f08> │ │ │ │ @@ -383942,15 +383942,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #6 │ │ │ │ + smlatteq r2, ip, r2, sl │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -383978,15 +383978,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 182cb4 <__cxa_atexit@plt+0x176fa8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r0, r2, sl │ │ │ │ + tsteq r2, r0, ror #4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -384014,15 +384014,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 182d44 <__cxa_atexit@plt+0x177038> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, ip, r1, sl │ │ │ │ + smlabteq r2, ip, r1, sl │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -384052,15 +384052,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 182ddc <__cxa_atexit@plt+0x1770d0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r1 │ │ │ │ + tsteq r2, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -384110,15 +384110,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 182ed0 <__cxa_atexit@plt+0x1771c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r6, r3, r4, ror r1 │ │ │ │ + rscseq r6, r3, r4, asr r1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp sl, r6 │ │ │ │ bcc 183060 <__cxa_atexit@plt+0x177354> │ │ │ │ @@ -384232,16 +384232,16 @@ │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r2, ip, ror pc │ │ │ │ - tsteq r2, r0, lsr pc │ │ │ │ + tsteq r2, ip, asr pc │ │ │ │ + tsteq r2, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -384259,16 +384259,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 18312c <__cxa_atexit@plt+0x177420> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r2, r4, lr, r9 │ │ │ │ - tsteq r2, r8, ror lr │ │ │ │ + smlatbeq r2, r4, lr, r9 │ │ │ │ + tsteq r2, r8, asr lr │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 183810 <__cxa_atexit@plt+0x177b04> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -384295,17 +384295,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1831bc <__cxa_atexit@plt+0x1774b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01029d94 │ │ │ │ + tsteq r2, r4, ror sp │ │ │ │ @ instruction: 0xfffc3b50 │ │ │ │ - rscseq r5, r3, r4, lsr #1 │ │ │ │ + rscseq r5, r3, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183220 <__cxa_atexit@plt+0x177514> │ │ │ │ ldr r2, [pc, #92] @ 18323c <__cxa_atexit@plt+0x177530> │ │ │ │ @@ -384329,17 +384329,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 183244 <__cxa_atexit@plt+0x177538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #26 │ │ │ │ + smlatteq r2, ip, ip, r9 │ │ │ │ @ instruction: 0xfffc3ac8 │ │ │ │ - rscseq r5, r3, ip, lsl r0 │ │ │ │ + ldrshteq r4, [r3], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1832a8 <__cxa_atexit@plt+0x17759c> │ │ │ │ ldr r2, [pc, #92] @ 1832c4 <__cxa_atexit@plt+0x1775b8> │ │ │ │ @@ -384363,17 +384363,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1832cc <__cxa_atexit@plt+0x1775c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r4, ip, r9 │ │ │ │ + tsteq r2, r4, ror #24 │ │ │ │ @ instruction: 0xfffc3a40 │ │ │ │ - smlalseq r4, r3, r4, pc @ │ │ │ │ + rscseq r4, r3, r4, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183330 <__cxa_atexit@plt+0x177624> │ │ │ │ ldr r2, [pc, #92] @ 18334c <__cxa_atexit@plt+0x177640> │ │ │ │ @@ -384397,17 +384397,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 183354 <__cxa_atexit@plt+0x177648> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r2, -ip] │ │ │ │ + ldrdeq r9, [r2, -ip] │ │ │ │ @ instruction: 0xfffc39b8 │ │ │ │ - rscseq r4, r3, ip, lsl #30 │ │ │ │ + rscseq r4, r3, ip, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -384433,15 +384433,15 @@ │ │ │ │ str ip, [r3, #28] │ │ │ │ str lr, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01029ebc │ │ │ │ + @ instruction: 0x01029e9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -384630,17 +384630,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1836f8 <__cxa_atexit@plt+0x1779ec> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - tsteq r2, r8, ror r8 │ │ │ │ + tsteq r2, r8, asr r8 │ │ │ │ @ instruction: 0xfffc3634 │ │ │ │ - rscseq r4, r3, ip, ror #22 │ │ │ │ + rscseq r4, r3, ip, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -384693,17 +384693,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1837f4 <__cxa_atexit@plt+0x177ae8> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r2, ip, ror r7 │ │ │ │ + tsteq r2, ip, asr r7 │ │ │ │ @ instruction: 0xfffc3538 │ │ │ │ - rscseq r4, r3, r0, ror sl │ │ │ │ + rscseq r4, r3, r0, asr sl │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -384774,22 +384774,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 183948 <__cxa_atexit@plt+0x177c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ - smlabbeq r2, r4, r6, r9 │ │ │ │ + tsteq r2, r4, ror #12 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffc33f0 │ │ │ │ - rscseq r4, r3, ip, lsr #18 │ │ │ │ - rscseq r5, r3, r8, lsr #14 │ │ │ │ + rscseq r4, r3, ip, lsl #18 │ │ │ │ + rscseq r5, r3, r8, lsl #14 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1839d8 <__cxa_atexit@plt+0x177ccc> │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r8, r9, sl, ip} │ │ │ │ @@ -384825,15 +384825,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1839fc <__cxa_atexit@plt+0x177cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r1, r0, r4, asr r2 │ │ │ │ andeq r1, r0, r8 │ │ │ │ - rscseq r5, r3, r8, asr r6 │ │ │ │ + rscseq r5, r3, r8, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183a58 <__cxa_atexit@plt+0x177d4c> │ │ │ │ ldr r2, [pc, #68] @ 183a64 <__cxa_atexit@plt+0x177d58> │ │ │ │ @@ -384851,15 +384851,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, ip, r4, r9 │ │ │ │ + smlatbeq r2, ip, r4, r9 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 183a90 <__cxa_atexit@plt+0x177d84> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -384884,15 +384884,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 183aec <__cxa_atexit@plt+0x177de0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r2, ip, lsl #10 │ │ │ │ + smlatteq r2, ip, r4, r9 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183b4c <__cxa_atexit@plt+0x177e40> │ │ │ │ @@ -384912,15 +384912,15 @@ │ │ │ │ b 183b68 <__cxa_atexit@plt+0x177e5c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r2, -r8] │ │ │ │ + @ instruction: 0x010293b8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #144] @ 183c0c <__cxa_atexit@plt+0x177f00> │ │ │ │ @@ -384959,16 +384959,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabbeq r2, r8, r3, r9 │ │ │ │ - smlabteq r2, r8, r3, r9 │ │ │ │ + tsteq r2, r8, ror #6 │ │ │ │ + smlatbeq r2, r8, r3, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 183c3c <__cxa_atexit@plt+0x177f30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -384989,15 +384989,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 183d14 <__cxa_atexit@plt+0x178008> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -385030,19 +385030,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 183d40 <__cxa_atexit@plt+0x178034> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr r2 │ │ │ │ + tsteq r2, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsr r2 │ │ │ │ + tsteq r2, r0, lsl r2 │ │ │ │ @ instruction: 0xfffc2f64 │ │ │ │ - rscseq r4, r3, r4, lsr #10 │ │ │ │ + rscseq r4, r3, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385080,19 +385080,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 183e08 <__cxa_atexit@plt+0x1780fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror r1 │ │ │ │ + tsteq r2, r0, asr r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, ror #2 │ │ │ │ + tsteq r2, r8, asr #2 │ │ │ │ @ instruction: 0xfffc2e9c │ │ │ │ - rscseq r4, r3, ip, asr r4 │ │ │ │ + rscseq r4, r3, ip, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385130,19 +385130,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 183ed0 <__cxa_atexit@plt+0x1781c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, r0, r9 │ │ │ │ + smlabbeq r2, r8, r0, r9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r2, r0, r0, r9 │ │ │ │ + smlabbeq r2, r0, r0, r9 │ │ │ │ @ instruction: 0xfffc2dd4 │ │ │ │ - smlalseq r4, r3, r4, r3 │ │ │ │ + rscseq r4, r3, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385180,19 +385180,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 183f98 <__cxa_atexit@plt+0x17828c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r0, pc, r8 @ │ │ │ │ + smlabteq r2, r0, pc, r8 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r8, [r2, -r8] │ │ │ │ + @ instruction: 0x01028fb8 │ │ │ │ @ instruction: 0xfffc2d0c │ │ │ │ - rscseq r4, r3, ip, asr #5 │ │ │ │ + rscseq r4, r3, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385230,19 +385230,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 184060 <__cxa_atexit@plt+0x178354> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl pc │ │ │ │ + strdeq r8, [r2, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsl pc │ │ │ │ + strdeq r8, [r2, -r0] │ │ │ │ @ instruction: 0xfffc2c44 │ │ │ │ - rscseq r4, r3, r4, lsl #4 │ │ │ │ + rscseq r4, r3, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385280,19 +385280,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 184128 <__cxa_atexit@plt+0x17841c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr lr │ │ │ │ + tsteq r2, r0, lsr lr │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, asr #28 │ │ │ │ + tsteq r2, r8, lsr #28 │ │ │ │ @ instruction: 0xfffc2b7c │ │ │ │ - rscseq r4, r3, ip, lsr r1 │ │ │ │ + rscseq r4, r3, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385330,19 +385330,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1841f0 <__cxa_atexit@plt+0x1784e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r8, sp, r8 │ │ │ │ + tsteq r2, r8, ror #26 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, r0, sp, r8 │ │ │ │ + tsteq r2, r0, ror #26 │ │ │ │ @ instruction: 0xfffc2ab4 │ │ │ │ - rscseq r4, r3, r4, ror r0 │ │ │ │ + rscseq r4, r3, r4, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385354,15 +385354,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r8, ip, r8 │ │ │ │ + smlatbeq r2, r8, ip, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1842a0 <__cxa_atexit@plt+0x178594> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -385385,15 +385385,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror ip │ │ │ │ + tsteq r2, r8, asr ip │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184328 <__cxa_atexit@plt+0x17861c> │ │ │ │ @@ -385419,15 +385419,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r2, -r8] │ │ │ │ + ldrdeq r8, [r2, -r8] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -385455,15 +385455,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1843c8 <__cxa_atexit@plt+0x1786bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #22 │ │ │ │ + tsteq r2, ip, asr #22 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -385491,15 +385491,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 184458 <__cxa_atexit@plt+0x17874c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r2, -r8] │ │ │ │ + @ instruction: 0x01028ab8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -385529,15 +385529,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1844f0 <__cxa_atexit@plt+0x1787e4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #20 │ │ │ │ + tsteq r2, r8, lsr #20 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -385595,15 +385595,15 @@ │ │ │ │ beq 1845f0 <__cxa_atexit@plt+0x1788e4> │ │ │ │ b 184614 <__cxa_atexit@plt+0x178908> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #18 │ │ │ │ + tsteq r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #144 @ 0x90 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -385707,15 +385707,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror #14 │ │ │ │ + tsteq r2, ip, asr #14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -385770,16 +385770,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1848c4 <__cxa_atexit@plt+0x178bb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, r6, r8 │ │ │ │ - tsteq r2, r4, lsl r7 │ │ │ │ + smlatbeq r2, r4, r6, r8 │ │ │ │ + strdeq r8, [r2, -r4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 184984 <__cxa_atexit@plt+0x178c78> │ │ │ │ @@ -385827,15 +385827,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 1849ac <__cxa_atexit@plt+0x178ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ - tsteq r2, r8, ror r6 │ │ │ │ + tsteq r2, r8, asr r6 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -385880,15 +385880,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r8, r4, r8 │ │ │ │ + smlabteq r2, r8, r4, r8 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -385921,15 +385921,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x010284bc │ │ │ │ + @ instruction: 0x0102849c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -385941,16 +385941,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102839c │ │ │ │ - ldrhteq r3, [r3], #116 @ 0x74 │ │ │ │ + tsteq r2, ip, ror r3 │ │ │ │ + smlalseq r3, r3, r4, r7 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 184bd8 <__cxa_atexit@plt+0x178ecc> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -385971,24 +385971,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r3, r4, asr #14 │ │ │ │ + rscseq r3, r3, r4, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r3, r3, ip, lsl r7 │ │ │ │ + ldrshteq r3, [r3], #108 @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -386011,15 +386011,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffecbc │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r3, r3, r0, lsr #13 │ │ │ │ + rscseq r3, r3, r0, lsl #13 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -386060,20 +386060,20 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 184d48 <__cxa_atexit@plt+0x17903c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed44 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rscseq r4, r3, ip, lsl #6 │ │ │ │ + rscseq r4, r3, ip, ror #5 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 184d6c <__cxa_atexit@plt+0x179060> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - ldrsbteq r4, [r3], #44 @ 0x2c │ │ │ │ + ldrhteq r4, [r3], #44 @ 0x2c │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 184e6c <__cxa_atexit@plt+0x179160> │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -386162,18 +386162,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xffffec30 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - smlalseq r4, r3, r4, r1 │ │ │ │ - rscseq r4, r3, ip, asr #3 │ │ │ │ - tsteq r2, r0, ror r1 │ │ │ │ - tsteq r2, r4, lsr #2 │ │ │ │ + rscseq r4, r3, r4, ror r1 │ │ │ │ + rscseq r4, r3, ip, lsr #3 │ │ │ │ + tsteq r2, r0, asr r1 │ │ │ │ + tsteq r2, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 184f38 <__cxa_atexit@plt+0x17922c> │ │ │ │ @@ -386187,19 +386187,19 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - swpeq r8, r8, [r2] │ │ │ │ - tsteq r2, ip, asr #32 │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ + tsteq r2, ip, lsr #32 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1850cc <__cxa_atexit@plt+0x1793c0> │ │ │ │ - rscseq r4, r3, ip, ror #1 │ │ │ │ + rscseq r4, r3, ip, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 184fa4 <__cxa_atexit@plt+0x179298> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -386278,18 +386278,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1850b0 <__cxa_atexit@plt+0x1793a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffde74 │ │ │ │ - smlalseq r3, r3, r4, pc @ │ │ │ │ + rscseq r3, r3, r4, ror pc │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - rscseq r3, r3, r4, lsl #31 │ │ │ │ + rscseq r3, r3, r4, ror #30 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ mov ip, r4 │ │ │ │ @@ -386339,18 +386339,18 @@ │ │ │ │ mov r4, ip │ │ │ │ str r7, [ip, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 1851b0 <__cxa_atexit@plt+0x1794a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - tsteq r2, ip, lsr r1 │ │ │ │ + tsteq r2, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldrhteq r3, [r3], #232 @ 0xe8 │ │ │ │ + smlalseq r3, r3, r8, lr @ │ │ │ │ cmp r5, fp │ │ │ │ bcc 1851e8 <__cxa_atexit@plt+0x1794dc> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 1851f8 <__cxa_atexit@plt+0x1794ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -386361,15 +386361,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1851fc <__cxa_atexit@plt+0x1794f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #22 │ │ │ │ - rscseq r3, r3, r8, ror #28 │ │ │ │ + rscseq r3, r3, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 185284 <__cxa_atexit@plt+0x179578> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -386402,19 +386402,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1852b0 <__cxa_atexit@plt+0x1795a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r8, ip, r7 │ │ │ │ + smlatbeq r2, r8, ip, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, r0, ip, r7 │ │ │ │ + smlatbeq r2, r0, ip, r7 │ │ │ │ @ instruction: 0xfffc19f4 │ │ │ │ - ldrhteq r2, [r3], #244 @ 0xf4 │ │ │ │ + smlalseq r2, r3, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386452,19 +386452,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185378 <__cxa_atexit@plt+0x17966c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl #24 │ │ │ │ + smlatteq r2, r0, fp, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r7, [r2, -r8] │ │ │ │ + ldrdeq r7, [r2, -r8] │ │ │ │ @ instruction: 0xfffc192c │ │ │ │ - rscseq r2, r3, ip, ror #29 │ │ │ │ + rscseq r2, r3, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386502,19 +386502,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185440 <__cxa_atexit@plt+0x179734> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr fp │ │ │ │ + tsteq r2, r8, lsl fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsr fp │ │ │ │ + tsteq r2, r0, lsl fp │ │ │ │ @ instruction: 0xfffc1864 │ │ │ │ - rscseq r2, r3, r4, lsr #28 │ │ │ │ + rscseq r2, r3, r4, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386552,19 +386552,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185508 <__cxa_atexit@plt+0x1797fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror sl │ │ │ │ + tsteq r2, r0, asr sl │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, ror #20 │ │ │ │ + tsteq r2, r8, asr #20 │ │ │ │ @ instruction: 0xfffc179c │ │ │ │ - rscseq r2, r3, ip, asr sp │ │ │ │ + rscseq r2, r3, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386602,19 +386602,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1855d0 <__cxa_atexit@plt+0x1798c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, r9, r7 │ │ │ │ + smlabbeq r2, r8, r9, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r2, r0, r9, r7 │ │ │ │ + smlabbeq r2, r0, r9, r7 │ │ │ │ @ instruction: 0xfffc16d4 │ │ │ │ - smlalseq r2, r3, r4, ip │ │ │ │ + rscseq r2, r3, r4, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386652,19 +386652,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185698 <__cxa_atexit@plt+0x17998c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r0, r8, r7 │ │ │ │ + smlabteq r2, r0, r8, r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r7, [r2, -r8] │ │ │ │ + @ instruction: 0x010278b8 │ │ │ │ @ instruction: 0xfffc160c │ │ │ │ - rscseq r2, r3, ip, asr #23 │ │ │ │ + rscseq r2, r3, ip, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386702,19 +386702,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185760 <__cxa_atexit@plt+0x179a54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl r8 │ │ │ │ + strdeq r7, [r2, -r8] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsl r8 │ │ │ │ + strdeq r7, [r2, -r0] │ │ │ │ @ instruction: 0xfffc1544 │ │ │ │ - rscseq r2, r3, r4, lsl #22 │ │ │ │ + rscseq r2, r3, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386752,19 +386752,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 185828 <__cxa_atexit@plt+0x179b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr r7 │ │ │ │ + tsteq r2, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, asr #14 │ │ │ │ + tsteq r2, r8, lsr #14 │ │ │ │ @ instruction: 0xfffc147c │ │ │ │ - rscseq r2, r3, ip, lsr sl │ │ │ │ + rscseq r2, r3, ip, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -386776,15 +386776,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01027690 │ │ │ │ + tsteq r2, r0, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1858d8 <__cxa_atexit@plt+0x179bcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -386807,15 +386807,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr #12 │ │ │ │ + tsteq r2, r0, lsr #12 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 185960 <__cxa_atexit@plt+0x179c54> │ │ │ │ @@ -386841,15 +386841,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r0, r5, r7 │ │ │ │ + smlatbeq r2, r0, r5, r7 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -386877,15 +386877,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 185a00 <__cxa_atexit@plt+0x179cf4> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr r5 │ │ │ │ + tsteq r2, r4, lsl r5 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -386913,15 +386913,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 185a90 <__cxa_atexit@plt+0x179d84> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r0, r4, r7 │ │ │ │ + smlabbeq r2, r0, r4, r7 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -386951,15 +386951,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 185b28 <__cxa_atexit@plt+0x179e1c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl r4 │ │ │ │ + strdeq r7, [r2, -r0] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -386991,15 +386991,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 185bc8 <__cxa_atexit@plt+0x179ebc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror r3 │ │ │ │ + tsteq r2, r8, asr r3 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -387053,15 +387053,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 185ccc <__cxa_atexit@plt+0x179fc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlalseq r3, r3, r8, r3 @ │ │ │ │ + rscseq r3, r3, r8, ror r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 185e90 <__cxa_atexit@plt+0x17a184> │ │ │ │ @@ -387189,16 +387189,16 @@ │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - tsteq r2, ip, asr #2 │ │ │ │ - mrseq r7, (UNDEF: 18) │ │ │ │ + tsteq r2, ip, lsr #2 │ │ │ │ + smlatteq r2, r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387216,16 +387216,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 185f60 <__cxa_atexit@plt+0x17a254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - swpeq r7, r0, [r2] │ │ │ │ - tsteq r2, r4, asr #32 │ │ │ │ + tsteq r2, r0, ror r0 │ │ │ │ + tsteq r2, r4, lsr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 186764 <__cxa_atexit@plt+0x17aa58> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -387252,17 +387252,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 185ff0 <__cxa_atexit@plt+0x17a2e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #30 │ │ │ │ + tsteq r2, r0, asr #30 │ │ │ │ @ instruction: 0xfffc0d1c │ │ │ │ - rscseq r2, r3, r0, ror r2 │ │ │ │ + rscseq r2, r3, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 186054 <__cxa_atexit@plt+0x17a348> │ │ │ │ ldr r2, [pc, #92] @ 186070 <__cxa_atexit@plt+0x17a364> │ │ │ │ @@ -387286,17 +387286,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 186078 <__cxa_atexit@plt+0x17a36c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, -r8] │ │ │ │ + @ instruction: 0x01026eb8 │ │ │ │ @ instruction: 0xfffc0c94 │ │ │ │ - rscseq r2, r3, r8, ror #3 │ │ │ │ + rscseq r2, r3, r8, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1860dc <__cxa_atexit@plt+0x17a3d0> │ │ │ │ ldr r2, [pc, #92] @ 1860f8 <__cxa_atexit@plt+0x17a3ec> │ │ │ │ @@ -387320,17 +387320,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 186100 <__cxa_atexit@plt+0x17a3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr lr │ │ │ │ + tsteq r2, r0, lsr lr │ │ │ │ @ instruction: 0xfffc0c0c │ │ │ │ - rscseq r2, r3, r0, ror #2 │ │ │ │ + rscseq r2, r3, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 186164 <__cxa_atexit@plt+0x17a458> │ │ │ │ ldr r2, [pc, #92] @ 186180 <__cxa_atexit@plt+0x17a474> │ │ │ │ @@ -387354,17 +387354,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 186188 <__cxa_atexit@plt+0x17a47c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r8, sp, r6 │ │ │ │ + smlatbeq r2, r8, sp, r6 │ │ │ │ @ instruction: 0xfffc0b84 │ │ │ │ - ldrsbteq r2, [r3], #8 │ │ │ │ + ldrhteq r2, [r3], #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387392,15 +387392,15 @@ │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror r0 │ │ │ │ + qaddeq r7, ip, r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -387589,17 +387589,17 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186534 <__cxa_atexit@plt+0x17a828> │ │ │ │ ldm sp, {r5, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - tsteq r2, r8, lsr sl │ │ │ │ + tsteq r2, r8, lsl sl │ │ │ │ @ instruction: 0xfffc07f4 │ │ │ │ - rscseq r1, r3, r0, lsr sp │ │ │ │ + rscseq r1, r3, r0, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -387656,17 +387656,17 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186640 <__cxa_atexit@plt+0x17a934> │ │ │ │ ldm sp, {r5, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - tsteq r2, ip, lsr #18 │ │ │ │ + tsteq r2, ip, lsl #18 │ │ │ │ @ instruction: 0xfffc06e8 │ │ │ │ - rscseq r1, r3, r4, lsr #24 │ │ │ │ + rscseq r1, r3, r4, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -387722,17 +387722,17 @@ │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186748 <__cxa_atexit@plt+0x17aa3c> │ │ │ │ ldm sp, {r5, r8} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ + tsteq r2, r4, lsl #16 │ │ │ │ @ instruction: 0xfffc05e0 │ │ │ │ - rscseq r1, r3, ip, lsl fp │ │ │ │ + ldrshteq r1, [r3], #172 @ 0xac │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -387815,19 +387815,19 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ - tsteq r2, r0, lsl #14 │ │ │ │ + smlatteq r2, r0, r6, r6 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffc0488 │ │ │ │ - ldrhteq r1, [r3], #148 @ 0x94 │ │ │ │ - ldrsbteq r2, [r3], #124 @ 0x7c │ │ │ │ + smlalseq r1, r3, r4, r9 │ │ │ │ + ldrhteq r2, [r3], #124 @ 0x7c │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 186958 <__cxa_atexit@plt+0x17ac4c> │ │ │ │ ldr lr, [r5] │ │ │ │ ldmib r5, {r8, r9, sl, ip} │ │ │ │ @@ -387865,15 +387865,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 18697c <__cxa_atexit@plt+0x17ac70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r1, r0, r8, asr #2 │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ - ldrshteq r2, [r3], #104 @ 0x68 │ │ │ │ + ldrsbteq r2, [r3], #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1869d8 <__cxa_atexit@plt+0x17accc> │ │ │ │ ldr r2, [pc, #68] @ 1869e4 <__cxa_atexit@plt+0x17acd8> │ │ │ │ @@ -387891,15 +387891,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #10 │ │ │ │ + tsteq r2, ip, lsr #10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 186a10 <__cxa_atexit@plt+0x17ad04> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -387924,15 +387924,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 186a6c <__cxa_atexit@plt+0x17ad60> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r2, ip, r5, r6 │ │ │ │ + tsteq r2, ip, ror #10 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 186ad4 <__cxa_atexit@plt+0x17adc8> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -387953,15 +387953,15 @@ │ │ │ │ b 1878f8 <__cxa_atexit@plt+0x17bbec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr r4 │ │ │ │ + tsteq r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 186b08 <__cxa_atexit@plt+0x17adfc> │ │ │ │ @@ -387993,15 +387993,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, asr r4 │ │ │ │ + tsteq r2, r8, lsr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 186c04 <__cxa_atexit@plt+0x17aef8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -388034,19 +388034,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186c30 <__cxa_atexit@plt+0x17af24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, asr #6 │ │ │ │ + tsteq r2, r0, lsr #6 │ │ │ │ @ instruction: 0xfffc0074 │ │ │ │ - rscseq r1, r3, r4, lsr r6 │ │ │ │ + rscseq r1, r3, r4, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388084,19 +388084,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186cf8 <__cxa_atexit@plt+0x17afec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r0, r2, r6 │ │ │ │ + tsteq r2, r0, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, ror r2 │ │ │ │ + tsteq r2, r8, asr r2 │ │ │ │ @ instruction: 0xfffbffac │ │ │ │ - rscseq r1, r3, ip, ror #10 │ │ │ │ + rscseq r1, r3, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388134,19 +388134,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186dc0 <__cxa_atexit@plt+0x17b0b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010261b8 │ │ │ │ + @ instruction: 0x01026198 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x010261b0 │ │ │ │ + @ instruction: 0x01026190 │ │ │ │ @ instruction: 0xfffbfee4 │ │ │ │ - rscseq r1, r3, r4, lsr #9 │ │ │ │ + rscseq r1, r3, r4, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388184,19 +388184,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186e88 <__cxa_atexit@plt+0x17b17c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [r2, -r0] │ │ │ │ + ldrdeq r6, [r2, -r0] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r2, r8, r0, r6 │ │ │ │ + smlabteq r2, r8, r0, r6 │ │ │ │ @ instruction: 0xfffbfe1c │ │ │ │ - ldrsbteq r1, [r3], #60 @ 0x3c │ │ │ │ + ldrhteq r1, [r3], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388234,19 +388234,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 186f50 <__cxa_atexit@plt+0x17b244> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr #32 │ │ │ │ + tsteq r2, r8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r0, lsr #32 │ │ │ │ + mrseq r6, (UNDEF: 2) │ │ │ │ @ instruction: 0xfffbfd54 │ │ │ │ - rscseq r1, r3, r4, lsl r3 │ │ │ │ + ldrshteq r1, [r3], #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388284,19 +388284,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 187018 <__cxa_atexit@plt+0x17b30c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, ror #30 │ │ │ │ + tsteq r2, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r8, asr pc │ │ │ │ + tsteq r2, r8, lsr pc │ │ │ │ @ instruction: 0xfffbfc8c │ │ │ │ - rscseq r1, r3, ip, asr #4 │ │ │ │ + rscseq r1, r3, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388334,19 +388334,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1870e0 <__cxa_atexit@plt+0x17b3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01025e98 │ │ │ │ + tsteq r2, r8, ror lr │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01025e90 │ │ │ │ + tsteq r2, r0, ror lr │ │ │ │ @ instruction: 0xfffbfbc4 │ │ │ │ - rscseq r1, r3, r4, lsl #3 │ │ │ │ + rscseq r1, r3, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388384,19 +388384,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1871a8 <__cxa_atexit@plt+0x17b49c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r2, -r0] │ │ │ │ + @ instruction: 0x01025db0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, r8, sp, r5 │ │ │ │ + smlatbeq r2, r8, sp, r5 │ │ │ │ @ instruction: 0xfffbfafc │ │ │ │ - ldrhteq r1, [r3], #12 │ │ │ │ + smlalseq r1, r3, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -388408,15 +388408,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsl sp │ │ │ │ + strdeq r5, [r2, -r0] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 187258 <__cxa_atexit@plt+0x17b54c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -388439,15 +388439,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r0, ip, r5 │ │ │ │ + smlatbeq r2, r0, ip, r5 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1872e0 <__cxa_atexit@plt+0x17b5d4> │ │ │ │ @@ -388473,15 +388473,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr #24 │ │ │ │ + tsteq r2, r0, lsr #24 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -388509,15 +388509,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 187380 <__cxa_atexit@plt+0x17b674> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01025bb4 │ │ │ │ + @ instruction: 0x01025b94 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -388545,15 +388545,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 187410 <__cxa_atexit@plt+0x17b704> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, lsr #22 │ │ │ │ + tsteq r2, r0, lsl #22 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -388583,15 +388583,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 1874a8 <__cxa_atexit@plt+0x17b79c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01025a90 │ │ │ │ + tsteq r2, r0, ror sl │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -388623,15 +388623,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 187548 <__cxa_atexit@plt+0x17b83c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r2, -r8] │ │ │ │ + ldrdeq r5, [r2, -r8] │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -388696,15 +388696,15 @@ │ │ │ │ beq 187664 <__cxa_atexit@plt+0x17b958> │ │ │ │ b 187688 <__cxa_atexit@plt+0x17b97c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r0, r8, r5 │ │ │ │ + smlabteq r2, r0, r8, r5 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #164 @ 0xa4 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -388823,15 +388823,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010256bc │ │ │ │ + @ instruction: 0x0102569c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -388888,16 +388888,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 18797c <__cxa_atexit@plt+0x17bc70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl #12 │ │ │ │ - tsteq r2, ip, asr r6 │ │ │ │ + smlatteq r2, ip, r5, r5 │ │ │ │ + tsteq r2, ip, lsr r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187a34 <__cxa_atexit@plt+0x17bd28> │ │ │ │ @@ -388943,15 +388943,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 187a5c <__cxa_atexit@plt+0x17bd50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ - smlabteq r2, r8, r5, r5 │ │ │ │ + smlatbeq r2, r8, r5, r5 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -389002,15 +389002,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr r4 │ │ │ │ + tsteq r2, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -389034,16 +389034,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, asr #6 │ │ │ │ - rscseq r0, r3, r0, ror #14 │ │ │ │ + tsteq r2, r8, lsr #6 │ │ │ │ + rscseq r0, r3, r0, asr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 187c2c <__cxa_atexit@plt+0x17bf20> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -389064,24 +389064,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r0, [r3], #96 @ 0x60 │ │ │ │ + ldrsbteq r0, [r3], #96 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r0, r3, r8, asr #13 │ │ │ │ + rscseq r0, r3, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -389104,15 +389104,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - rscseq r0, r3, ip, asr #12 │ │ │ │ + rscseq r0, r3, ip, lsr #12 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -389153,20 +389153,20 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 187d9c <__cxa_atexit@plt+0x17c090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldrsbteq r1, [r3], #40 @ 0x28 │ │ │ │ + ldrhteq r1, [r3], #40 @ 0x28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 187dc0 <__cxa_atexit@plt+0x17c0b4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - rscseq r1, r3, r8, lsr #5 │ │ │ │ + rscseq r1, r3, r8, lsl #5 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 187ec8 <__cxa_atexit@plt+0x17c1bc> │ │ │ │ @@ -389259,18 +389259,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xffffeb5c │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - rscseq r1, r3, r0, asr r1 │ │ │ │ - rscseq r1, r3, ip, lsl #3 │ │ │ │ - tsteq r2, r4, lsl r1 │ │ │ │ - smlabteq r2, r8, r0, r5 │ │ │ │ + rscseq r1, r3, r0, lsr r1 │ │ │ │ + rscseq r1, r3, ip, ror #2 │ │ │ │ + strdeq r5, [r2, -r4] │ │ │ │ + smlatbeq r2, r8, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 187f9c <__cxa_atexit@plt+0x17c290> │ │ │ │ @@ -389284,19 +389284,19 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r4, lsr r0 │ │ │ │ - smlatteq r2, r8, pc, r4 @ │ │ │ │ + tsteq r2, r4, lsl r0 │ │ │ │ + smlabteq r2, r8, pc, r4 @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 188148 <__cxa_atexit@plt+0x17c43c> │ │ │ │ - rscseq r1, r3, r8, lsr #1 │ │ │ │ + rscseq r1, r3, r8, lsl #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 188010 <__cxa_atexit@plt+0x17c304> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -389381,18 +389381,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18812c <__cxa_atexit@plt+0x17c420> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdbf4 │ │ │ │ - rscseq r0, r3, r8, lsr pc │ │ │ │ + rscseq r0, r3, r8, lsl pc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r8 │ │ │ │ - rscseq r0, r3, r8, lsr #30 │ │ │ │ + rscseq r0, r3, r8, lsl #30 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #124 @ 0x7c │ │ │ │ mov r1, r9 │ │ │ │ @@ -389456,18 +389456,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r1, sl} │ │ │ │ ldr r7, [pc, #20] @ 188264 <__cxa_atexit@plt+0x17c558> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - smlabbeq r2, r0, r0, r5 │ │ │ │ + tsteq r2, r0, rrx │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rscseq r0, r3, r4, lsr #28 │ │ │ │ + rscseq r0, r3, r4, lsl #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18829c <__cxa_atexit@plt+0x17c590> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 1882ac <__cxa_atexit@plt+0x17c5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ @@ -389478,15 +389478,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1882b0 <__cxa_atexit@plt+0x17c5a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ - ldrsbteq r0, [r3], #212 @ 0xd4 │ │ │ │ + ldrhteq r0, [r3], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 188338 <__cxa_atexit@plt+0x17c62c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -389519,19 +389519,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 188364 <__cxa_atexit@plt+0x17c658> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl ip │ │ │ │ + strdeq r4, [r2, -r4] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, lsl #24 │ │ │ │ + smlatteq r2, ip, fp, r4 │ │ │ │ @ instruction: 0xfffbe940 │ │ │ │ - rscseq pc, r2, r0, lsl #30 │ │ │ │ + rscseq pc, r2, r0, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389569,19 +389569,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18842c <__cxa_atexit@plt+0x17c720> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #22 │ │ │ │ + tsteq r2, ip, lsr #22 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, asr #22 │ │ │ │ + tsteq r2, r4, lsr #22 │ │ │ │ @ instruction: 0xfffbe878 │ │ │ │ - rscseq pc, r2, r8, lsr lr @ │ │ │ │ + rscseq pc, r2, r8, lsl lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389619,19 +389619,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1884f4 <__cxa_atexit@plt+0x17c7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r4, sl, r4 │ │ │ │ + tsteq r2, r4, ror #20 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, ror sl │ │ │ │ + tsteq r2, ip, asr sl │ │ │ │ @ instruction: 0xfffbe7b0 │ │ │ │ - rscseq pc, r2, r0, ror sp @ │ │ │ │ + rscseq pc, r2, r0, asr sp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389669,19 +389669,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1885bc <__cxa_atexit@plt+0x17c8b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010249bc │ │ │ │ + @ instruction: 0x0102499c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x010249b4 │ │ │ │ + @ instruction: 0x01024994 │ │ │ │ @ instruction: 0xfffbe6e8 │ │ │ │ - rscseq pc, r2, r8, lsr #25 │ │ │ │ + rscseq pc, r2, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389719,19 +389719,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 188684 <__cxa_atexit@plt+0x17c978> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r2, -r4] │ │ │ │ + ldrdeq r4, [r2, -r4] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r2, ip, r8, r4 │ │ │ │ + smlabteq r2, ip, r8, r4 │ │ │ │ @ instruction: 0xfffbe620 │ │ │ │ - rscseq pc, r2, r0, ror #23 │ │ │ │ + rscseq pc, r2, r0, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389769,19 +389769,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18874c <__cxa_atexit@plt+0x17ca40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr #16 │ │ │ │ + tsteq r2, ip, lsl #16 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ + tsteq r2, r4, lsl #16 │ │ │ │ @ instruction: 0xfffbe558 │ │ │ │ - rscseq pc, r2, r8, lsl fp @ │ │ │ │ + ldrshteq pc, [r2], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389819,19 +389819,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 188814 <__cxa_atexit@plt+0x17cb08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror #14 │ │ │ │ + tsteq r2, r4, asr #14 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr r7 │ │ │ │ + tsteq r2, ip, lsr r7 │ │ │ │ @ instruction: 0xfffbe490 │ │ │ │ - rscseq pc, r2, r0, asr sl @ │ │ │ │ + rscseq pc, r2, r0, lsr sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389869,19 +389869,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1888dc <__cxa_atexit@plt+0x17cbd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102469c │ │ │ │ + tsteq r2, ip, ror r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01024694 │ │ │ │ + tsteq r2, r4, ror r6 │ │ │ │ @ instruction: 0xfffbe3c8 │ │ │ │ - rscseq pc, r2, r8, lsl #19 │ │ │ │ + rscseq pc, r2, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389919,19 +389919,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1889a4 <__cxa_atexit@plt+0x17cc98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r2, -r4] │ │ │ │ + @ instruction: 0x010245b4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, ip, r5, r4 │ │ │ │ + smlatbeq r2, ip, r5, r4 │ │ │ │ @ instruction: 0xfffbe300 │ │ │ │ - rscseq pc, r2, r0, asr #17 │ │ │ │ + rscseq pc, r2, r0, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -389943,15 +389943,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl r5 │ │ │ │ + strdeq r4, [r2, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 188a54 <__cxa_atexit@plt+0x17cd48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -389974,15 +389974,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, r4, r4 │ │ │ │ + smlatbeq r2, r4, r4, r4 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 188adc <__cxa_atexit@plt+0x17cdd0> │ │ │ │ @@ -390008,15 +390008,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr #8 │ │ │ │ + tsteq r2, r4, lsr #8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390044,15 +390044,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 188b7c <__cxa_atexit@plt+0x17ce70> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010243b8 │ │ │ │ + @ instruction: 0x01024398 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390080,15 +390080,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 188c0c <__cxa_atexit@plt+0x17cf00> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #6 │ │ │ │ + tsteq r2, r4, lsl #6 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390118,15 +390118,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 188ca4 <__cxa_atexit@plt+0x17cf98> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01024294 │ │ │ │ + tsteq r2, r4, ror r2 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390158,15 +390158,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 188d44 <__cxa_atexit@plt+0x17d038> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r2, -ip] │ │ │ │ + ldrdeq r4, [r2, -ip] │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390199,15 +390199,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 188de8 <__cxa_atexit@plt+0x17d0dc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r1 │ │ │ │ + tsteq r2, ip, lsr r1 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -390259,15 +390259,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 188ee4 <__cxa_atexit@plt+0x17d1d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, r3, r0, lsr #3 │ │ │ │ + rscseq r0, r3, r0, lsl #3 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1890c0 <__cxa_atexit@plt+0x17d3b4> │ │ │ │ @@ -390402,16 +390402,16 @@ │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - tsteq r2, ip, lsl pc │ │ │ │ - ldrdeq r3, [r2, -r0] │ │ │ │ + strdeq r3, [r2, -ip] │ │ │ │ + @ instruction: 0x01023eb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390429,16 +390429,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 189194 <__cxa_atexit@plt+0x17d488> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, ip, asr lr │ │ │ │ - tsteq r2, r0, lsl lr │ │ │ │ + tsteq r2, ip, lsr lr │ │ │ │ + strdeq r3, [r2, -r0] │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 189b18 <__cxa_atexit@plt+0x17de0c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -390465,17 +390465,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 189224 <__cxa_atexit@plt+0x17d518> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr #26 │ │ │ │ + tsteq r2, ip, lsl #26 │ │ │ │ @ instruction: 0xfffbdae8 │ │ │ │ - rscseq pc, r2, ip, lsr r0 @ │ │ │ │ + rscseq pc, r2, ip, lsl r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189288 <__cxa_atexit@plt+0x17d57c> │ │ │ │ ldr r2, [pc, #92] @ 1892a4 <__cxa_atexit@plt+0x17d598> │ │ │ │ @@ -390499,17 +390499,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1892ac <__cxa_atexit@plt+0x17d5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r4, ip, r3 │ │ │ │ + smlabbeq r2, r4, ip, r3 │ │ │ │ @ instruction: 0xfffbda60 │ │ │ │ - ldrhteq lr, [r2], #244 @ 0xf4 │ │ │ │ + smlalseq lr, r2, r4, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189310 <__cxa_atexit@plt+0x17d604> │ │ │ │ ldr r2, [pc, #92] @ 18932c <__cxa_atexit@plt+0x17d620> │ │ │ │ @@ -390533,17 +390533,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 189334 <__cxa_atexit@plt+0x17d628> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl ip │ │ │ │ + strdeq r3, [r2, -ip] │ │ │ │ @ instruction: 0xfffbd9d8 │ │ │ │ - rscseq lr, r2, ip, lsr #30 │ │ │ │ + rscseq lr, r2, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189398 <__cxa_atexit@plt+0x17d68c> │ │ │ │ ldr r2, [pc, #92] @ 1893b4 <__cxa_atexit@plt+0x17d6a8> │ │ │ │ @@ -390567,17 +390567,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1893bc <__cxa_atexit@plt+0x17d6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01023b94 │ │ │ │ + tsteq r2, r4, ror fp │ │ │ │ @ instruction: 0xfffbd950 │ │ │ │ - rscseq lr, r2, r4, lsr #29 │ │ │ │ + rscseq lr, r2, r4, lsl #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390605,15 +390605,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r7, [sp] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr #28 │ │ │ │ + tsteq r2, ip, lsr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -390824,17 +390824,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1897c0 <__cxa_atexit@plt+0x17dab4> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - @ instruction: 0x010237b0 │ │ │ │ + @ instruction: 0x01023790 │ │ │ │ @ instruction: 0xfffbd56c │ │ │ │ - rscseq lr, r2, r4, lsr #21 │ │ │ │ + rscseq lr, r2, r4, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390892,17 +390892,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1898d0 <__cxa_atexit@plt+0x17dbc4> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - smlatbeq r2, r0, r6, r3 │ │ │ │ + smlabbeq r2, r0, r6, r3 │ │ │ │ @ instruction: 0xfffbd45c │ │ │ │ - smlalseq lr, r2, r4, r9 │ │ │ │ + rscseq lr, r2, r4, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -390962,17 +390962,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1899e8 <__cxa_atexit@plt+0x17dcdc> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - smlabbeq r2, r8, r5, r3 │ │ │ │ + tsteq r2, r8, ror #10 │ │ │ │ @ instruction: 0xfffbd344 │ │ │ │ - rscseq lr, r2, ip, ror r8 │ │ │ │ + rscseq lr, r2, ip, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -391031,17 +391031,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 189afc <__cxa_atexit@plt+0x17ddf0> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - tsteq r2, r4, ror r4 │ │ │ │ + tsteq r2, r4, asr r4 │ │ │ │ @ instruction: 0xfffbd230 │ │ │ │ - rscseq lr, r2, r8, ror #14 │ │ │ │ + rscseq lr, r2, r8, asr #14 │ │ │ │ @ instruction: 0xfffff680 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -391130,19 +391130,19 @@ │ │ │ │ ldr r8, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ @ instruction: 0xfffff6a8 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - tsteq r2, r4, asr #6 │ │ │ │ + tsteq r2, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffbd0c8 │ │ │ │ - rscseq lr, r2, r8, ror #11 │ │ │ │ - rscseq pc, r2, r4, lsr r4 @ │ │ │ │ + rscseq lr, r2, r8, asr #11 │ │ │ │ + rscseq pc, r2, r4, lsl r4 @ │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 189d2c <__cxa_atexit@plt+0x17e020> │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5] │ │ │ │ @@ -391182,15 +391182,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 189d50 <__cxa_atexit@plt+0x17e044> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r1, r0, r0, lsl r3 │ │ │ │ andeq r1, r0, r8, ror #9 │ │ │ │ - rscseq pc, r2, r4, asr #6 │ │ │ │ + rscseq pc, r2, r4, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189dac <__cxa_atexit@plt+0x17e0a0> │ │ │ │ ldr r2, [pc, #68] @ 189db8 <__cxa_atexit@plt+0x17e0ac> │ │ │ │ @@ -391208,15 +391208,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, ror r1 │ │ │ │ + tsteq r2, r8, asr r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 189de4 <__cxa_atexit@plt+0x17e0d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -391241,15 +391241,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 189e40 <__cxa_atexit@plt+0x17e134> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x010231b8 │ │ │ │ + @ instruction: 0x01023198 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 189ea8 <__cxa_atexit@plt+0x17e19c> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -391270,15 +391270,15 @@ │ │ │ │ b 18ae64 <__cxa_atexit@plt+0x17f158> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror r0 │ │ │ │ + qaddeq r3, ip, r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 189edc <__cxa_atexit@plt+0x17e1d0> │ │ │ │ @@ -391310,15 +391310,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r2, r4, r0, r3 │ │ │ │ + tsteq r2, r4, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 189fd8 <__cxa_atexit@plt+0x17e2cc> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -391351,19 +391351,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a004 <__cxa_atexit@plt+0x17e2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror pc │ │ │ │ + tsteq r2, r4, asr pc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, ror #30 │ │ │ │ + tsteq r2, ip, asr #30 │ │ │ │ @ instruction: 0xfffbcca0 │ │ │ │ - rscseq lr, r2, r0, ror #4 │ │ │ │ + rscseq lr, r2, r0, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391401,19 +391401,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a0cc <__cxa_atexit@plt+0x17e3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, ip, lr, r2 │ │ │ │ + smlabbeq r2, ip, lr, r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r2, r4, lr, r2 │ │ │ │ + smlabbeq r2, r4, lr, r2 │ │ │ │ @ instruction: 0xfffbcbd8 │ │ │ │ - smlalseq lr, r2, r8, r1 │ │ │ │ + rscseq lr, r2, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391451,19 +391451,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a194 <__cxa_atexit@plt+0x17e488> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r4, sp, r2 │ │ │ │ + smlabteq r2, r4, sp, r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r2, [r2, -ip] │ │ │ │ + @ instruction: 0x01022dbc │ │ │ │ @ instruction: 0xfffbcb10 │ │ │ │ - ldrsbteq lr, [r2], #0 │ │ │ │ + ldrhteq lr, [r2], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391501,19 +391501,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a25c <__cxa_atexit@plt+0x17e550> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl sp │ │ │ │ + strdeq r2, [r2, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, lsl sp │ │ │ │ + strdeq r2, [r2, -r4] │ │ │ │ @ instruction: 0xfffbca48 │ │ │ │ - rscseq lr, r2, r8 │ │ │ │ + rscseq sp, r2, r8, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391551,19 +391551,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a324 <__cxa_atexit@plt+0x17e618> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr ip │ │ │ │ + tsteq r2, r4, lsr ip │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr #24 │ │ │ │ + tsteq r2, ip, lsr #24 │ │ │ │ @ instruction: 0xfffbc980 │ │ │ │ - rscseq sp, r2, r0, asr #30 │ │ │ │ + rscseq sp, r2, r0, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391601,19 +391601,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a3ec <__cxa_atexit@plt+0x17e6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, ip, fp, r2 │ │ │ │ + tsteq r2, ip, ror #22 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, r4, fp, r2 │ │ │ │ + tsteq r2, r4, ror #22 │ │ │ │ @ instruction: 0xfffbc8b8 │ │ │ │ - rscseq sp, r2, r8, ror lr │ │ │ │ + rscseq sp, r2, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391651,19 +391651,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a4b4 <__cxa_atexit@plt+0x17e7a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, sl, r2 │ │ │ │ + smlatbeq r2, r4, sl, r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01022abc │ │ │ │ + @ instruction: 0x01022a9c │ │ │ │ @ instruction: 0xfffbc7f0 │ │ │ │ - ldrhteq sp, [r2], #208 @ 0xd0 │ │ │ │ + smlalseq sp, r2, r0, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391701,19 +391701,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a57c <__cxa_atexit@plt+0x17e870> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r2, -ip] │ │ │ │ + ldrdeq r2, [r2, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r2, [r2, -r4] │ │ │ │ + ldrdeq r2, [r2, -r4] │ │ │ │ @ instruction: 0xfffbc728 │ │ │ │ - rscseq sp, r2, r8, ror #25 │ │ │ │ + rscseq sp, r2, r8, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391751,19 +391751,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18a644 <__cxa_atexit@plt+0x17e938> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr r9 │ │ │ │ + tsteq r2, r4, lsl r9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, lsr #18 │ │ │ │ + tsteq r2, ip, lsl #18 │ │ │ │ @ instruction: 0xfffbc660 │ │ │ │ - rscseq sp, r2, r0, lsr #24 │ │ │ │ + rscseq sp, r2, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -391775,15 +391775,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror r8 │ │ │ │ + tsteq r2, r4, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18a6f4 <__cxa_atexit@plt+0x17e9e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -391806,15 +391806,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #16 │ │ │ │ + tsteq r2, r4, lsl #16 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18a77c <__cxa_atexit@plt+0x17ea70> │ │ │ │ @@ -391840,15 +391840,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r4, r7, r2 │ │ │ │ + smlabbeq r2, r4, r7, r2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -391876,15 +391876,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18a81c <__cxa_atexit@plt+0x17eb10> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsl r7 │ │ │ │ + strdeq r2, [r2, -r8] │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -391912,15 +391912,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18a8ac <__cxa_atexit@plt+0x17eba0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r2, r4, r6, r2 │ │ │ │ + tsteq r2, r4, ror #12 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -391950,15 +391950,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18a944 <__cxa_atexit@plt+0x17ec38> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r2, -r4] │ │ │ │ + ldrdeq r2, [r2, -r4] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -391990,15 +391990,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18a9e4 <__cxa_atexit@plt+0x17ecd8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r5 │ │ │ │ + tsteq r2, ip, lsr r5 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -392031,15 +392031,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18aa88 <__cxa_atexit@plt+0x17ed7c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010224bc │ │ │ │ + @ instruction: 0x0102249c │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -392104,15 +392104,15 @@ │ │ │ │ beq 18aba4 <__cxa_atexit@plt+0x17ee98> │ │ │ │ b 18abc8 <__cxa_atexit@plt+0x17eebc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, r3, r2 │ │ │ │ + smlabbeq r2, r8, r3, r2 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -392242,15 +392242,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r0, asr r1 │ │ │ │ + tsteq r2, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -392309,16 +392309,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 18aef0 <__cxa_atexit@plt+0x17f1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - swpeq r2, r8, [r2] @ │ │ │ │ - smlatteq r2, r8, r0, r2 │ │ │ │ + tsteq r2, r8, ror r0 │ │ │ │ + smlabteq r2, r8, r0, r2 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18afc8 <__cxa_atexit@plt+0x17f2bc> │ │ │ │ @@ -392373,15 +392373,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 18aff4 <__cxa_atexit@plt+0x17f2e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ - tsteq r2, ip, lsr r0 │ │ │ │ + tsteq r2, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -392434,15 +392434,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r4, lr, r1 │ │ │ │ + smlabbeq r2, r4, lr, r1 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -392466,16 +392466,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r8, sp, r1 │ │ │ │ - rscseq sp, r2, r0, asr #3 │ │ │ │ + smlabbeq r2, r8, sp, r1 │ │ │ │ + rscseq sp, r2, r0, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18b1cc <__cxa_atexit@plt+0x17f4c0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -392496,24 +392496,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r2, r0, asr r1 │ │ │ │ + rscseq sp, r2, r0, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sp, r2, r8, lsr #2 │ │ │ │ + rscseq sp, r2, r8, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -392536,15 +392536,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffea0c │ │ │ │ andeq r0, r0, sl │ │ │ │ - rscseq sp, r2, ip, lsr #1 │ │ │ │ + rscseq sp, r2, ip, lsl #1 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -392589,20 +392589,20 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 18b34c <__cxa_atexit@plt+0x17f640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea9c │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq sp, r2, r8, asr #26 │ │ │ │ + rscseq sp, r2, r8, lsr #26 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18b370 <__cxa_atexit@plt+0x17f664> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - rscseq sp, r2, r8, lsl sp │ │ │ │ + ldrshteq sp, [r2], #200 @ 0xc8 │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18b490 <__cxa_atexit@plt+0x17f784> │ │ │ │ @@ -392702,18 +392702,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - rscseq sp, r2, r4, lsr #23 │ │ │ │ - rscseq sp, r2, r4, ror #23 │ │ │ │ - tsteq r2, ip, asr #22 │ │ │ │ - tsteq r2, r0, lsl #22 │ │ │ │ + rscseq sp, r2, r4, lsl #23 │ │ │ │ + rscseq sp, r2, r4, asr #23 │ │ │ │ + tsteq r2, ip, lsr #22 │ │ │ │ + smlatteq r2, r0, sl, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18b568 <__cxa_atexit@plt+0x17f85c> │ │ │ │ @@ -392727,19 +392727,19 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r2, r8, ror #20 │ │ │ │ - tsteq r2, ip, lsl sl │ │ │ │ + tsteq r2, r8, asr #20 │ │ │ │ + strdeq r1, [r2, -ip] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18b72c <__cxa_atexit@plt+0x17fa20> │ │ │ │ - ldrshteq sp, [r2], #172 @ 0xac │ │ │ │ + ldrsbteq sp, [r2], #172 @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18b5e4 <__cxa_atexit@plt+0x17f8d8> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -392830,18 +392830,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18b710 <__cxa_atexit@plt+0x17fa04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd828 │ │ │ │ - rscseq sp, r2, r4, ror r9 │ │ │ │ + rscseq sp, r2, r4, asr r9 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - rscseq sp, r2, r4, ror #18 │ │ │ │ + rscseq sp, r2, r4, asr #18 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #136 @ 0x88 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -392894,18 +392894,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #20] @ 18b81c <__cxa_atexit@plt+0x17fb10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - strdeq r1, [r2, -r0] │ │ │ │ + ldrdeq r1, [r2, -r0] │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq sp, r2, ip, lsl #17 │ │ │ │ + rscseq sp, r2, ip, ror #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18b854 <__cxa_atexit@plt+0x17fb48> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [pc, #48] @ 18b864 <__cxa_atexit@plt+0x17fb58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -392916,15 +392916,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18b868 <__cxa_atexit@plt+0x17fb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #28 │ │ │ │ - rscseq sp, r2, ip, lsr r8 │ │ │ │ + rscseq sp, r2, ip, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18b8f0 <__cxa_atexit@plt+0x17fbe4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -392957,19 +392957,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18b91c <__cxa_atexit@plt+0x17fc10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, asr r6 │ │ │ │ + tsteq r2, ip, lsr r6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, asr r6 │ │ │ │ + tsteq r2, r4, lsr r6 │ │ │ │ @ instruction: 0xfffbb388 │ │ │ │ - rscseq ip, r2, r8, asr #18 │ │ │ │ + rscseq ip, r2, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393007,19 +393007,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18b9e4 <__cxa_atexit@plt+0x17fcd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01021594 │ │ │ │ + tsteq r2, r4, ror r5 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r2, ip, r5, r1 │ │ │ │ + tsteq r2, ip, ror #10 │ │ │ │ @ instruction: 0xfffbb2c0 │ │ │ │ - rscseq ip, r2, r0, lsl #17 │ │ │ │ + rscseq ip, r2, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393057,19 +393057,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18baac <__cxa_atexit@plt+0x17fda0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, ip, r4, r1 │ │ │ │ + smlatbeq r2, ip, r4, r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r2, r4, r4, r1 │ │ │ │ + smlatbeq r2, r4, r4, r1 │ │ │ │ @ instruction: 0xfffbb1f8 │ │ │ │ - ldrhteq ip, [r2], #120 @ 0x78 │ │ │ │ + smlalseq ip, r2, r8, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393107,19 +393107,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18bb74 <__cxa_atexit@plt+0x17fe68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl #8 │ │ │ │ + smlatteq r2, r4, r3, r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r1, [r2, -ip] │ │ │ │ + ldrdeq r1, [r2, -ip] │ │ │ │ @ instruction: 0xfffbb130 │ │ │ │ - ldrshteq ip, [r2], #96 @ 0x60 │ │ │ │ + ldrsbteq ip, [r2], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393157,19 +393157,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18bc3c <__cxa_atexit@plt+0x17ff30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsr r3 │ │ │ │ + tsteq r2, ip, lsl r3 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, lsr r3 │ │ │ │ + tsteq r2, r4, lsl r3 │ │ │ │ @ instruction: 0xfffbb068 │ │ │ │ - rscseq ip, r2, r8, lsr #12 │ │ │ │ + rscseq ip, r2, r8, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393207,19 +393207,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18bd04 <__cxa_atexit@plt+0x17fff8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, ror r2 │ │ │ │ + tsteq r2, r4, asr r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, ror #4 │ │ │ │ + tsteq r2, ip, asr #4 │ │ │ │ @ instruction: 0xfffbafa0 │ │ │ │ - rscseq ip, r2, r0, ror #10 │ │ │ │ + rscseq ip, r2, r0, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393257,19 +393257,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18bdcc <__cxa_atexit@plt+0x1800c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, ip, r1, r1 │ │ │ │ + smlabbeq r2, ip, r1, r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r2, r4, r1, r1 │ │ │ │ + smlabbeq r2, r4, r1, r1 │ │ │ │ @ instruction: 0xfffbaed8 │ │ │ │ - smlalseq ip, r2, r8, r4 │ │ │ │ + rscseq ip, r2, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393307,19 +393307,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18be94 <__cxa_atexit@plt+0x180188> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r2, r4, r0, r1 │ │ │ │ + smlabteq r2, r4, r0, r1 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r1, [r2, -ip] │ │ │ │ + strheq r1, [r2, -ip] │ │ │ │ @ instruction: 0xfffbae10 │ │ │ │ - ldrsbteq ip, [r2], #48 @ 0x30 │ │ │ │ + ldrhteq ip, [r2], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393357,19 +393357,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18bf5c <__cxa_atexit@plt+0x180250> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, lsl r0 │ │ │ │ + strdeq r0, [r2, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, r4, lsl r0 │ │ │ │ + strdeq r0, [r2, -r4] │ │ │ │ @ instruction: 0xfffbad48 │ │ │ │ - rscseq ip, r2, r8, lsl #6 │ │ │ │ + rscseq ip, r2, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393407,19 +393407,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18c024 <__cxa_atexit@plt+0x180318> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr pc │ │ │ │ + tsteq r2, r4, lsr pc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r2, ip, asr #30 │ │ │ │ + tsteq r2, ip, lsr #30 │ │ │ │ @ instruction: 0xfffbac80 │ │ │ │ - rscseq ip, r2, r0, asr #4 │ │ │ │ + rscseq ip, r2, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -393431,15 +393431,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01020e94 │ │ │ │ + tsteq r2, r4, ror lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c0d4 <__cxa_atexit@plt+0x1803c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -393462,15 +393462,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, asr #28 │ │ │ │ + tsteq r2, r4, lsr #28 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18c15c <__cxa_atexit@plt+0x180450> │ │ │ │ @@ -393496,15 +393496,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r2, r4, sp, r0 │ │ │ │ + smlatbeq r2, r4, sp, r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393532,15 +393532,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c1fc <__cxa_atexit@plt+0x1804f0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr sp │ │ │ │ + tsteq r2, r8, lsl sp │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393568,15 +393568,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c28c <__cxa_atexit@plt+0x180580> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, r4, ip, r0 │ │ │ │ + smlabbeq r2, r4, ip, r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393606,15 +393606,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c324 <__cxa_atexit@plt+0x180618> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl ip │ │ │ │ + strdeq r0, [r2, -r4] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393646,15 +393646,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c3c4 <__cxa_atexit@plt+0x1806b8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, ip, ror fp │ │ │ │ + tsteq r2, ip, asr fp │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393687,15 +393687,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c468 <__cxa_atexit@plt+0x18075c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r2, -ip] │ │ │ │ + @ instruction: 0x01020abc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -393729,15 +393729,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18c510 <__cxa_atexit@plt+0x180804> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r8, lsr sl │ │ │ │ + tsteq r2, r8, lsl sl │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -393797,15 +393797,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18c62c <__cxa_atexit@plt+0x180920> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r2, r8, ror sl │ │ │ │ + rscseq ip, r2, r8, asr sl │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #204 @ 0xcc │ │ │ │ cmp r1, r6 │ │ │ │ bcc 18c83c <__cxa_atexit@plt+0x180b30> │ │ │ │ @@ -393954,16 +393954,16 @@ │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ @ instruction: 0xfffff674 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlatbeq r2, r4, r7, r0 │ │ │ │ - tsteq r2, r8, asr r7 │ │ │ │ + smlabbeq r2, r4, r7, r0 │ │ │ │ + tsteq r2, r8, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -393981,16 +393981,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 18c914 <__cxa_atexit@plt+0x180c08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r0, [r2, -ip] │ │ │ │ - @ instruction: 0x01020690 │ │ │ │ + @ instruction: 0x010206bc │ │ │ │ + tsteq r2, r0, ror r6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18d508 <__cxa_atexit@plt+0x1817fc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -394017,17 +394017,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18c9a4 <__cxa_atexit@plt+0x180c98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r2, ip, r5, r0 │ │ │ │ + smlabbeq r2, ip, r5, r0 │ │ │ │ @ instruction: 0xfffba368 │ │ │ │ - ldrhteq fp, [r2], #140 @ 0x8c │ │ │ │ + smlalseq fp, r2, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18ca08 <__cxa_atexit@plt+0x180cfc> │ │ │ │ ldr r2, [pc, #92] @ 18ca24 <__cxa_atexit@plt+0x180d18> │ │ │ │ @@ -394051,17 +394051,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18ca2c <__cxa_atexit@plt+0x180d20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsr #10 │ │ │ │ + tsteq r2, r4, lsl #10 │ │ │ │ @ instruction: 0xfffba2e0 │ │ │ │ - rscseq fp, r2, r4, lsr r8 │ │ │ │ + rscseq fp, r2, r4, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18ca90 <__cxa_atexit@plt+0x180d84> │ │ │ │ ldr r2, [pc, #92] @ 18caac <__cxa_atexit@plt+0x180da0> │ │ │ │ @@ -394085,17 +394085,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18cab4 <__cxa_atexit@plt+0x180da8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0102049c │ │ │ │ + tsteq r2, ip, ror r4 │ │ │ │ @ instruction: 0xfffba258 │ │ │ │ - rscseq fp, r2, ip, lsr #15 │ │ │ │ + rscseq fp, r2, ip, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18cb18 <__cxa_atexit@plt+0x180e0c> │ │ │ │ ldr r2, [pc, #92] @ 18cb34 <__cxa_atexit@plt+0x180e28> │ │ │ │ @@ -394119,17 +394119,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18cb3c <__cxa_atexit@plt+0x180e30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r2, r4, lsl r4 │ │ │ │ + strdeq r0, [r2, -r4] │ │ │ │ @ instruction: 0xfffba1d0 │ │ │ │ - rscseq fp, r2, r4, lsr #14 │ │ │ │ + rscseq fp, r2, r4, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, r5 │ │ │ │ @@ -394164,15 +394164,15 @@ │ │ │ │ ldmib sp, {r7, fp} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ mov r5, lr │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010206b8 │ │ │ │ + @ instruction: 0x01020698 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov lr, r5 │ │ │ │ @@ -394416,17 +394416,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 18cfe0 <__cxa_atexit@plt+0x1812d4> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smlatbeq r1, ip, pc, pc @ │ │ │ │ + smlabbeq r1, ip, pc, pc @ │ │ │ │ @ instruction: 0xfffb9d58 │ │ │ │ - rscseq fp, r2, r4, lsl #5 │ │ │ │ + rscseq fp, r2, r4, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -394498,17 +394498,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 18d128 <__cxa_atexit@plt+0x18141c> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tstpeq r1, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb9c10 │ │ │ │ - rscseq fp, r2, ip, lsr r1 │ │ │ │ + rscseq fp, r2, ip, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -394579,17 +394579,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 18d26c <__cxa_atexit@plt+0x181560> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - tstpeq r1, r0, lsr #26 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb9acc │ │ │ │ - ldrshteq sl, [r2], #248 @ 0xf8 │ │ │ │ + ldrsbteq sl, [r2], #248 @ 0xf8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -394658,17 +394658,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 18d3a8 <__cxa_atexit@plt+0x18169c> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - smlatteq r1, r4, fp, pc @ │ │ │ │ + smlabteq r1, r4, fp, pc @ │ │ │ │ @ instruction: 0xfffb9990 │ │ │ │ - ldrhteq sl, [r2], #236 @ 0xec │ │ │ │ + smlalseq sl, r2, ip, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -394739,17 +394739,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 18d4ec <__cxa_atexit@plt+0x1817e0> │ │ │ │ ldr r5, [sp] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - smlatbeq r1, r0, sl, pc @ │ │ │ │ + smlabbeq r1, r0, sl, pc @ │ │ │ │ @ instruction: 0xfffb984c │ │ │ │ - rscseq sl, r2, r8, ror sp │ │ │ │ + rscseq sl, r2, r8, asr sp │ │ │ │ @ instruction: 0xfffff410 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -394839,19 +394839,19 @@ │ │ │ │ ldr r8, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ @ instruction: 0xfffff43c │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ - tstpeq r1, r8, asr r9 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffb96c8 │ │ │ │ - ldrshteq sl, [r2], #180 @ 0xb4 │ │ │ │ - rscseq fp, r2, ip, asr sl │ │ │ │ + ldrsbteq sl, [r2], #180 @ 0xb4 │ │ │ │ + rscseq fp, r2, ip, lsr sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ mov r8, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 18d740 <__cxa_atexit@plt+0x181a34> │ │ │ │ ldr r4, [r5] │ │ │ │ @@ -394900,15 +394900,15 @@ │ │ │ │ str r7, [r8, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 18d768 <__cxa_atexit@plt+0x181a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r4, lsl #10 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rscseq fp, r2, ip, asr #18 │ │ │ │ + rscseq fp, r2, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18d7c4 <__cxa_atexit@plt+0x181ab8> │ │ │ │ ldr r2, [pc, #68] @ 18d7d0 <__cxa_atexit@plt+0x181ac4> │ │ │ │ @@ -394926,15 +394926,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r0, ror #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r0, asr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18d7fc <__cxa_atexit@plt+0x181af0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -394959,15 +394959,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 18d858 <__cxa_atexit@plt+0x181b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlatbeq r1, r0, r7, pc @ │ │ │ │ + smlabbeq r1, r0, r7, pc @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18d8c0 <__cxa_atexit@plt+0x181bb4> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -394988,15 +394988,15 @@ │ │ │ │ b 18ea54 <__cxa_atexit@plt+0x182d48> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r4, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, asr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 18d8f4 <__cxa_atexit@plt+0x181be8> │ │ │ │ @@ -395028,15 +395028,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tstpeq r1, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, asr #12 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18d9f0 <__cxa_atexit@plt+0x181ce4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -395069,19 +395069,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18da1c <__cxa_atexit@plt+0x181d10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsr r5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r1, r4, asr r5 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsr r5 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb9288 │ │ │ │ - rscseq sl, r2, r8, asr #16 │ │ │ │ + rscseq sl, r2, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395119,19 +395119,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18dae4 <__cxa_atexit@plt+0x181dd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101f494 │ │ │ │ + tstpeq r1, r4, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r1, ip, r4, pc @ │ │ │ │ + tstpeq r1, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb91c0 │ │ │ │ - rscseq sl, r2, r0, lsl #15 │ │ │ │ + rscseq sl, r2, r0, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395169,19 +395169,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18dbac <__cxa_atexit@plt+0x181ea0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, ip, r3, pc @ │ │ │ │ + smlatbeq r1, ip, r3, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r1, r4, r3, pc @ │ │ │ │ + smlatbeq r1, r4, r3, pc @ │ │ │ │ @ instruction: 0xfffb90f8 │ │ │ │ - ldrhteq sl, [r2], #104 @ 0x68 │ │ │ │ + smlalseq sl, r2, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395219,19 +395219,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18dc74 <__cxa_atexit@plt+0x181f68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r4, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + smlatteq r1, r4, r2, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq pc, [r1, -ip] │ │ │ │ + ldrdeq pc, [r1, -ip] │ │ │ │ @ instruction: 0xfffb9030 │ │ │ │ - ldrshteq sl, [r2], #80 @ 0x50 │ │ │ │ + ldrsbteq sl, [r2], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395269,19 +395269,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18dd3c <__cxa_atexit@plt+0x182030> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, lsl r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r1, r4, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, lsl r2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb8f68 │ │ │ │ - rscseq sl, r2, r8, lsr #10 │ │ │ │ + rscseq sl, r2, r8, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395319,19 +395319,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18de04 <__cxa_atexit@plt+0x1820f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tstpeq r1, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, r4, asr r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tstpeq r1, ip, ror #2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r1, ip, asr #2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffb8ea0 │ │ │ │ - rscseq sl, r2, r0, ror #8 │ │ │ │ + rscseq sl, r2, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395369,19 +395369,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18decc <__cxa_atexit@plt+0x1821c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, ip, r0, pc @ │ │ │ │ + smlabbeq r1, ip, r0, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r1, r4, r0, pc @ │ │ │ │ + smlabbeq r1, r4, r0, pc @ │ │ │ │ @ instruction: 0xfffb8dd8 │ │ │ │ - smlalseq sl, r2, r8, r3 │ │ │ │ + rscseq sl, r2, r8, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395419,19 +395419,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18df94 <__cxa_atexit@plt+0x182288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r4, pc, lr @ │ │ │ │ + smlabteq r1, r4, pc, lr @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq lr, [r1, -ip] │ │ │ │ + @ instruction: 0x0101efbc │ │ │ │ @ instruction: 0xfffb8d10 │ │ │ │ - ldrsbteq sl, [r2], #32 │ │ │ │ + ldrhteq sl, [r2], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395469,19 +395469,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18e05c <__cxa_atexit@plt+0x182350> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl pc │ │ │ │ + strdeq lr, [r1, -ip] │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, r4, lsl pc │ │ │ │ + strdeq lr, [r1, -r4] │ │ │ │ @ instruction: 0xfffb8c48 │ │ │ │ - rscseq sl, r2, r8, lsl #4 │ │ │ │ + rscseq sl, r2, r8, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395519,19 +395519,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18e124 <__cxa_atexit@plt+0x182418> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr lr │ │ │ │ + tsteq r1, r4, lsr lr │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, ip, asr #28 │ │ │ │ + tsteq r1, ip, lsr #28 │ │ │ │ @ instruction: 0xfffb8b80 │ │ │ │ - rscseq sl, r2, r0, asr #2 │ │ │ │ + rscseq sl, r2, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -395543,15 +395543,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101ed94 │ │ │ │ + tsteq r1, r4, ror sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e1d4 <__cxa_atexit@plt+0x1824c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -395574,15 +395574,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #26 │ │ │ │ + tsteq r1, r4, lsr #26 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18e25c <__cxa_atexit@plt+0x182550> │ │ │ │ @@ -395608,15 +395608,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r4, ip, lr │ │ │ │ + smlatbeq r1, r4, ip, lr │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395644,15 +395644,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e2fc <__cxa_atexit@plt+0x1825f0> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr ip │ │ │ │ + tsteq r1, r8, lsl ip │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395680,15 +395680,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e38c <__cxa_atexit@plt+0x182680> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r4, fp, lr │ │ │ │ + smlabbeq r1, r4, fp, lr │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395718,15 +395718,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e424 <__cxa_atexit@plt+0x182718> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl fp │ │ │ │ + strdeq lr, [r1, -r4] │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395758,15 +395758,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e4c4 <__cxa_atexit@plt+0x1827b8> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror sl │ │ │ │ + tsteq r1, ip, asr sl │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395799,15 +395799,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e568 <__cxa_atexit@plt+0x18285c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r1, -ip] │ │ │ │ + @ instruction: 0x0101e9bc │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -395841,15 +395841,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 18e610 <__cxa_atexit@plt+0x182904> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr r9 │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -395924,15 +395924,15 @@ │ │ │ │ beq 18e754 <__cxa_atexit@plt+0x182a48> │ │ │ │ b 18e778 <__cxa_atexit@plt+0x182a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl #16 │ │ │ │ + smlatteq r1, r0, r7, lr │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #204 @ 0xcc │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396078,15 +396078,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -396147,16 +396147,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 18eae8 <__cxa_atexit@plt+0x182ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r0, r4, lr │ │ │ │ - strdeq lr, [r1, -r0] │ │ │ │ + smlabbeq r1, r0, r4, lr │ │ │ │ + ldrdeq lr, [r1, -r0] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #92 @ 0x5c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18ebc4 <__cxa_atexit@plt+0x182eb8> │ │ │ │ @@ -396211,15 +396211,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #24] @ 18ebec <__cxa_atexit@plt+0x182ee0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xffffecec │ │ │ │ - tsteq r1, r4, asr #8 │ │ │ │ + tsteq r1, r4, lsr #8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r1, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #48] @ 0x30 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -396275,15 +396275,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, ip, r2, lr │ │ │ │ + smlabbeq r1, ip, r2, lr │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ @@ -396307,16 +396307,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r4, r1, lr │ │ │ │ - ldrhteq r9, [r2], #92 @ 0x5c │ │ │ │ + smlabbeq r1, r4, r1, lr │ │ │ │ + smlalseq r9, r2, ip, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 18edd0 <__cxa_atexit@plt+0x1830c4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -396337,24 +396337,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r9, r2, ip, asr #10 │ │ │ │ + rscseq r9, r2, ip, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r9, r2, r4, lsr #10 │ │ │ │ + rscseq r9, r2, r4, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396377,15 +396377,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffe7fc │ │ │ │ andeq r0, r0, fp │ │ │ │ - rscseq r9, r2, r8, lsr #9 │ │ │ │ + rscseq r9, r2, r8, lsl #9 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -396433,20 +396433,20 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 18ef5c <__cxa_atexit@plt+0x183250> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe8a4 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - rscseq sl, r2, r8, asr r1 │ │ │ │ + rscseq sl, r2, r8, lsr r1 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18ef80 <__cxa_atexit@plt+0x183274> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, fp │ │ │ │ - rscseq sl, r2, r8, lsr #2 │ │ │ │ + rscseq sl, r2, r8, lsl #2 │ │ │ │ andeq r0, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov ip, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 18f0ac <__cxa_atexit@plt+0x1833a0> │ │ │ │ @@ -396548,18 +396548,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xffffe76c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - rscseq r9, r2, ip, lsr #31 │ │ │ │ - rscseq r9, r2, r8, ror #31 │ │ │ │ - tsteq r1, r0, lsr pc │ │ │ │ - smlatteq r1, r4, lr, sp │ │ │ │ + rscseq r9, r2, ip, lsl #31 │ │ │ │ + rscseq r9, r2, r8, asr #31 │ │ │ │ + tsteq r1, r0, lsl pc │ │ │ │ + smlabteq r1, r4, lr, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18f180 <__cxa_atexit@plt+0x183474> │ │ │ │ @@ -396573,19 +396573,19 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, asr lr │ │ │ │ - tsteq r1, r4, lsl #28 │ │ │ │ + tsteq r1, r0, lsr lr │ │ │ │ + smlatteq r1, r4, sp, sp │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 18f35c <__cxa_atexit@plt+0x183650> │ │ │ │ - rscseq r9, r2, r4, lsl #30 │ │ │ │ + rscseq r9, r2, r4, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f204 <__cxa_atexit@plt+0x1834f8> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ @@ -396682,18 +396682,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 18f340 <__cxa_atexit@plt+0x183634> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd340 │ │ │ │ - rscseq r9, r2, r4, ror #26 │ │ │ │ + rscseq r9, r2, r4, asr #26 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, sl │ │ │ │ - rscseq r9, r2, r4, asr sp │ │ │ │ + rscseq r9, r2, r4, lsr sp │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #148 @ 0x94 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -396760,19 +396760,19 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18f488 <__cxa_atexit@plt+0x18377c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101debc │ │ │ │ + @ instruction: 0x0101de9c │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rscseq r9, r2, r0, asr #24 │ │ │ │ + rscseq r9, r2, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18f510 <__cxa_atexit@plt+0x183804> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -396805,19 +396805,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18f53c <__cxa_atexit@plt+0x183830> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr sl │ │ │ │ + tsteq r1, ip, lsl sl │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, r4, lsr sl │ │ │ │ + tsteq r1, r4, lsl sl │ │ │ │ @ instruction: 0xfffb7768 │ │ │ │ - rscseq r8, r2, r8, lsr #26 │ │ │ │ + rscseq r8, r2, r8, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -396855,19 +396855,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18f604 <__cxa_atexit@plt+0x1838f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror r9 │ │ │ │ + tsteq r1, r4, asr r9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, ip, ror #18 │ │ │ │ + tsteq r1, ip, asr #18 │ │ │ │ @ instruction: 0xfffb76a0 │ │ │ │ - rscseq r8, r2, r0, ror #24 │ │ │ │ + rscseq r8, r2, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -396879,15 +396879,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101d8b4 │ │ │ │ + @ instruction: 0x0101d894 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -396979,17 +396979,17 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rscseq r9, r2, r0, lsr #18 │ │ │ │ - tsteq r1, r4, asr r8 │ │ │ │ - tsteq r1, r8, lsl #16 │ │ │ │ + rscseq r9, r2, r0, lsl #18 │ │ │ │ + tsteq r1, r4, lsr r8 │ │ │ │ + smlatteq r1, r8, r7, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r6, #44 @ 0x2c │ │ │ │ cmp lr, r7 │ │ │ │ bcc 18f8a4 <__cxa_atexit@plt+0x183b98> │ │ │ │ @@ -397044,16 +397044,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r1, r0, lsr r7 │ │ │ │ - smlatteq r1, r4, r6, sp │ │ │ │ + tsteq r1, r0, lsl r7 │ │ │ │ + smlabteq r1, r4, r6, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397071,16 +397071,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 18f95c <__cxa_atexit@plt+0x183c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0101d694 │ │ │ │ - tsteq r1, r8, asr #12 │ │ │ │ + tsteq r1, r4, ror r6 │ │ │ │ + tsteq r1, r8, lsr #12 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 18f990 <__cxa_atexit@plt+0x183c84> │ │ │ │ ldr r2, [pc, #28] @ 18f998 <__cxa_atexit@plt+0x183c8c> │ │ │ │ @@ -397088,15 +397088,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 8f6ccc <__cxa_atexit@plt+0x8eafc0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror r5 │ │ │ │ + tsteq r1, r0, asr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397167,16 +397167,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 18fad4 <__cxa_atexit@plt+0x183dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffb7240 │ │ │ │ - rscseq r8, r2, ip, lsl #15 │ │ │ │ - rscseq r9, r2, r8, lsl #12 │ │ │ │ + rscseq r8, r2, ip, ror #14 │ │ │ │ + rscseq r9, r2, r8, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 18fb20 <__cxa_atexit@plt+0x183e14> │ │ │ │ @@ -397216,15 +397216,15 @@ │ │ │ │ b 1900ac <__cxa_atexit@plt+0x1843a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101d390 │ │ │ │ + tsteq r1, r0, ror r3 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 18fbc4 <__cxa_atexit@plt+0x183eb8> │ │ │ │ mov r9, r7 │ │ │ │ @@ -397256,15 +397256,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0101d39c │ │ │ │ + tsteq r1, ip, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 18fcc0 <__cxa_atexit@plt+0x183fb4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -397297,19 +397297,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18fcec <__cxa_atexit@plt+0x183fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, ip, r2, sp │ │ │ │ + tsteq r1, ip, ror #4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r1, r4, r2, sp │ │ │ │ + tsteq r1, r4, ror #4 │ │ │ │ @ instruction: 0xfffb6fb8 │ │ │ │ - rscseq r8, r2, r8, ror r5 │ │ │ │ + rscseq r8, r2, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -397347,19 +397347,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 18fdb4 <__cxa_atexit@plt+0x1840a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r4, r1, sp │ │ │ │ + smlatbeq r1, r4, r1, sp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0101d1bc │ │ │ │ + @ instruction: 0x0101d19c │ │ │ │ @ instruction: 0xfffb6ef0 │ │ │ │ - ldrhteq r8, [r2], #64 @ 0x40 │ │ │ │ + smlalseq r8, r2, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -397371,15 +397371,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl #2 │ │ │ │ + smlatteq r1, r4, r0, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397445,15 +397445,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, ror r0 │ │ │ │ + qaddeq sp, r0, r1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -397508,15 +397508,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ + smlatteq r1, r8, lr, ip │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -397602,21 +397602,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r8, r2, ip, asr #30 │ │ │ │ - tsteq r1, r8, lsl lr │ │ │ │ - tsteq r1, r8, ror #28 │ │ │ │ + rscseq r8, r2, ip, lsr #30 │ │ │ │ + strdeq ip, [r1, -r8] │ │ │ │ + tsteq r1, r8, asr #28 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - @ instruction: 0x0101ce90 │ │ │ │ + tsteq r1, r0, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397652,15 +397652,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - smlabbeq r1, ip, sp, ip │ │ │ │ + tsteq r1, ip, ror #26 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1902c8 <__cxa_atexit@plt+0x1845bc> │ │ │ │ @@ -397679,15 +397679,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr ip │ │ │ │ + tsteq r1, ip, lsr ip │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 190300 <__cxa_atexit@plt+0x1845f4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -397712,15 +397712,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19035c <__cxa_atexit@plt+0x184650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0101cc9c │ │ │ │ + tsteq r1, ip, ror ip │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1903c0 <__cxa_atexit@plt+0x1846b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -397740,15 +397740,15 @@ │ │ │ │ b 1900ac <__cxa_atexit@plt+0x1843a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #22 │ │ │ │ + tsteq r1, r0, asr #22 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1903f4 <__cxa_atexit@plt+0x1846e8> │ │ │ │ mov r9, r7 │ │ │ │ @@ -397771,16 +397771,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r4, sl, ip │ │ │ │ - ldrsbteq r7, [r2], #236 @ 0xec │ │ │ │ + smlatbeq r1, r4, sl, ip │ │ │ │ + ldrhteq r7, [r2], #236 @ 0xec │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1904b0 <__cxa_atexit@plt+0x1847a4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -397801,24 +397801,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r2, ip, ror #28 │ │ │ │ + rscseq r7, r2, ip, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r7, r2, r4, asr #28 │ │ │ │ + rscseq r7, r2, r4, lsr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -397839,15 +397839,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsbteq r7, [r2], #208 @ 0xd0 │ │ │ │ + ldrhteq r7, [r2], #208 @ 0xd0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -397875,16 +397875,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1905e4 <__cxa_atexit@plt+0x1848d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldrshteq r8, [r2], #164 @ 0xa4 │ │ │ │ ldrsbteq r8, [r2], #164 @ 0xa4 │ │ │ │ + ldrhteq r8, [r2], #164 @ 0xa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19069c <__cxa_atexit@plt+0x184990> │ │ │ │ ldr r7, [pc, #212] @ 1906e0 <__cxa_atexit@plt+0x1849d4> │ │ │ │ @@ -397942,18 +397942,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r8, r2, r0, lsl #20 │ │ │ │ - rscseq r8, r2, r8, lsr #20 │ │ │ │ - tsteq r1, r8, lsr r9 │ │ │ │ - smlatteq r1, ip, r8, ip │ │ │ │ + rscseq r8, r2, r0, ror #19 │ │ │ │ + rscseq r8, r2, r8, lsl #20 │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ + smlabteq r1, ip, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 190748 <__cxa_atexit@plt+0x184a3c> │ │ │ │ @@ -397967,17 +397967,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r1, r8, r8, ip │ │ │ │ - tsteq r1, ip, lsr r8 │ │ │ │ - rscseq r8, r2, r8, ror #18 │ │ │ │ + tsteq r1, r8, ror #16 │ │ │ │ + tsteq r1, ip, lsl r8 │ │ │ │ + rscseq r8, r2, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1905f8 <__cxa_atexit@plt+0x1848ec> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -398014,23 +398014,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 190810 <__cxa_atexit@plt+0x184b04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff338 │ │ │ │ @ instruction: 0xfffb6504 │ │ │ │ - rscseq r7, r2, r0, asr sl │ │ │ │ - rscseq r8, r2, ip, asr #17 │ │ │ │ + rscseq r7, r2, r0, lsr sl │ │ │ │ + rscseq r8, r2, ip, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 18f6bc <__cxa_atexit@plt+0x1839b0> │ │ │ │ - smlalseq r8, r2, r4, r8 │ │ │ │ + rscseq r8, r2, r4, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -398059,19 +398059,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1908d4 <__cxa_atexit@plt+0x184bc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, -ip] │ │ │ │ + @ instruction: 0x0101c9bc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq r8, r2, r8, lsl r8 │ │ │ │ + ldrshteq r8, [r2], #120 @ 0x78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 190938 <__cxa_atexit@plt+0x184c2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -398090,15 +398090,15 @@ │ │ │ │ b 190d50 <__cxa_atexit@plt+0x185044> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r8, r5, ip │ │ │ │ + smlabteq r1, r8, r5, ip │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 19096c <__cxa_atexit@plt+0x184c60> │ │ │ │ mov r9, r7 │ │ │ │ @@ -398130,15 +398130,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq ip, [r1, -r4] │ │ │ │ + ldrdeq ip, [r1, -r4] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 190a8c <__cxa_atexit@plt+0x184d80> │ │ │ │ @@ -398184,20 +398184,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 190acc <__cxa_atexit@plt+0x184dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, -r0] │ │ │ │ + @ instruction: 0x0101c4b0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlabteq r1, r0, r4, ip │ │ │ │ - tsteq r1, ip, ror r5 │ │ │ │ + smlatbeq r1, r0, r4, ip │ │ │ │ + tsteq r1, ip, asr r5 │ │ │ │ @ instruction: 0xfffb61ec │ │ │ │ - smlalseq r7, r2, ip, r7 │ │ │ │ + rscseq r7, r2, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -398248,20 +398248,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 190bcc <__cxa_atexit@plt+0x184ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, -r0] │ │ │ │ + @ instruction: 0x0101c3b0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - smlabteq r1, r0, r3, ip │ │ │ │ - strdeq ip, [r1, -ip] │ │ │ │ + smlatbeq r1, r0, r3, ip │ │ │ │ + ldrdeq ip, [r1, -ip] │ │ │ │ @ instruction: 0xfffb60ec │ │ │ │ - smlalseq r7, r2, ip, r6 │ │ │ │ + rscseq r7, r2, ip, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -398283,15 +398283,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, ip, r2, ip │ │ │ │ + smlabteq r1, ip, r2, ip │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -398321,15 +398321,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr r2 │ │ │ │ + tsteq r1, r8, lsr r2 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -398417,22 +398417,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r8, r2, ip, lsr #5 │ │ │ │ - tsteq r1, ip, asr r1 │ │ │ │ - smlatbeq r1, ip, r1, ip │ │ │ │ + rscseq r8, r2, ip, lsl #5 │ │ │ │ + tsteq r1, ip, lsr r1 │ │ │ │ + smlabbeq r1, ip, r1, ip │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - ldrdeq ip, [r1, -r4] │ │ │ │ + @ instruction: 0x0101c1b4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -398477,15 +398477,15 @@ │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - strheq ip, [r1, -r0] │ │ │ │ + swpeq ip, r0, [r1] │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 190fac <__cxa_atexit@plt+0x1852a0> │ │ │ │ @@ -398504,15 +398504,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror pc │ │ │ │ + tsteq r1, r8, asr pc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 190fe4 <__cxa_atexit@plt+0x1852d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -398537,15 +398537,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 191040 <__cxa_atexit@plt+0x185334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0101bfb8 │ │ │ │ + @ instruction: 0x0101bf98 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1910a4 <__cxa_atexit@plt+0x185398> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -398565,15 +398565,15 @@ │ │ │ │ b 190d50 <__cxa_atexit@plt+0x185044> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror lr │ │ │ │ + tsteq r1, ip, asr lr │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1910d8 <__cxa_atexit@plt+0x1853cc> │ │ │ │ mov r9, r7 │ │ │ │ @@ -398596,16 +398596,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r0, sp, fp │ │ │ │ - ldrshteq r7, [r2], #24 │ │ │ │ + smlabteq r1, r0, sp, fp │ │ │ │ + ldrsbteq r7, [r2], #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 191194 <__cxa_atexit@plt+0x185488> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -398626,24 +398626,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r2, r8, lsl #3 │ │ │ │ + rscseq r7, r2, r8, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r7, r2, r0, ror #2 │ │ │ │ + rscseq r7, r2, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -398664,15 +398664,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r7, r2, ip, ror #1 │ │ │ │ + rscseq r7, r2, ip, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -398700,16 +398700,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1912c8 <__cxa_atexit@plt+0x1855bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r7, r2, ip, lsr #28 │ │ │ │ rscseq r7, r2, ip, lsl #28 │ │ │ │ + rscseq r7, r2, ip, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 191380 <__cxa_atexit@plt+0x185674> │ │ │ │ ldr r7, [pc, #216] @ 1913c8 <__cxa_atexit@plt+0x1856bc> │ │ │ │ @@ -398768,18 +398768,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r7, r2, r4, lsr sp │ │ │ │ - rscseq r7, r2, r0, ror #26 │ │ │ │ - tsteq r1, r4, asr ip │ │ │ │ - tsteq r1, r8, lsl #24 │ │ │ │ + rscseq r7, r2, r4, lsl sp │ │ │ │ + rscseq r7, r2, r0, asr #26 │ │ │ │ + tsteq r1, r4, lsr ip │ │ │ │ + smlatteq r1, r8, fp, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191430 <__cxa_atexit@plt+0x185724> │ │ │ │ @@ -398793,25 +398793,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r1, r0, fp, fp │ │ │ │ - tsteq r1, r4, asr fp │ │ │ │ - smlalseq r7, r2, ip, ip │ │ │ │ + smlabbeq r1, r0, fp, fp │ │ │ │ + tsteq r1, r4, lsr fp │ │ │ │ + rscseq r7, r2, ip, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 1912dc <__cxa_atexit@plt+0x1855d0> │ │ │ │ - ldrsbteq r7, [r2], #140 @ 0x8c │ │ │ │ + ldrhteq r7, [r2], #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1914e8 <__cxa_atexit@plt+0x1857dc> │ │ │ │ ldr r2, [pc, #136] @ 191510 <__cxa_atexit@plt+0x185804> │ │ │ │ @@ -398846,16 +398846,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 191514 <__cxa_atexit@plt+0x185808> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #20 │ │ │ │ - rscseq r7, r2, ip, lsr r8 │ │ │ │ + tsteq r1, r4, asr #20 │ │ │ │ + rscseq r7, r2, ip, lsl r8 │ │ │ │ @ instruction: 0xfffdc9cc │ │ │ │ @ instruction: 0xfffdcb6c │ │ │ │ @ instruction: 0xfffdc9e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ @@ -398919,17 +398919,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffd3e84 │ │ │ │ @ instruction: 0xfffd4094 │ │ │ │ @ instruction: 0xfffd3f50 │ │ │ │ @ instruction: 0xfffd417c │ │ │ │ - rscseq r7, r2, r8, lsr #8 │ │ │ │ - strdeq fp, [r1, -r4] │ │ │ │ - smlatbeq r1, r8, r9, fp │ │ │ │ + rscseq r7, r2, r8, lsl #8 │ │ │ │ + ldrdeq fp, [r1, -r4] │ │ │ │ + smlabbeq r1, r8, r9, fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -398959,18 +398959,18 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1916e0 <__cxa_atexit@plt+0x1859d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0x0101bbbc │ │ │ │ + @ instruction: 0x0101bb9c │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r7, r2, r8, lsr #20 │ │ │ │ + rscseq r7, r2, r8, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -398994,15 +398994,15 @@ │ │ │ │ b 1917b0 <__cxa_atexit@plt+0x185aa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, ip, r7, fp │ │ │ │ + smlatbeq r1, ip, r7, fp │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 191788 <__cxa_atexit@plt+0x185a7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399062,17 +399062,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrhteq r7, [r2], #140 @ 0x8c │ │ │ │ - tsteq r1, r8, asr #14 │ │ │ │ - @ instruction: 0x0101b798 │ │ │ │ + smlalseq r7, r2, ip, r8 │ │ │ │ + tsteq r1, r8, lsr #14 │ │ │ │ + tsteq r1, r8, ror r7 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -399123,15 +399123,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, ip, r5, fp │ │ │ │ + smlatbeq r1, ip, r5, fp │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 191990 <__cxa_atexit@plt+0x185c84> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -399156,15 +399156,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1919ec <__cxa_atexit@plt+0x185ce0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, lsl #12 │ │ │ │ + smlatteq r1, ip, r5, fp │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 191a44 <__cxa_atexit@plt+0x185d38> │ │ │ │ @@ -399182,15 +399182,15 @@ │ │ │ │ b 1917b0 <__cxa_atexit@plt+0x185aa4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [r1, -ip] │ │ │ │ + @ instruction: 0x0101b4bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 191a78 <__cxa_atexit@plt+0x185d6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -399212,16 +399212,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #8 │ │ │ │ - rscseq r6, r2, r8, asr r8 │ │ │ │ + tsteq r1, r0, lsr #8 │ │ │ │ + rscseq r6, r2, r8, lsr r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 191b34 <__cxa_atexit@plt+0x185e28> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -399242,24 +399242,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r6, r2, r8, ror #15 │ │ │ │ + rscseq r6, r2, r8, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r6, r2, r0, asr #15 │ │ │ │ + rscseq r6, r2, r0, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399280,15 +399280,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r6, r2, ip, asr #14 │ │ │ │ + rscseq r6, r2, ip, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -399315,16 +399315,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 191c64 <__cxa_atexit@plt+0x185f58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldrhteq r7, [r2], #68 @ 0x44 │ │ │ │ smlalseq r7, r2, r4, r4 │ │ │ │ + rscseq r7, r2, r4, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 191d1c <__cxa_atexit@plt+0x186010> │ │ │ │ ldr r7, [pc, #212] @ 191d60 <__cxa_atexit@plt+0x186054> │ │ │ │ @@ -399382,18 +399382,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r7, r2, r0, asr #7 │ │ │ │ - rscseq r7, r2, r8, ror #7 │ │ │ │ - @ instruction: 0x0101b2b8 │ │ │ │ - tsteq r1, ip, ror #4 │ │ │ │ + rscseq r7, r2, r0, lsr #7 │ │ │ │ + rscseq r7, r2, r8, asr #7 │ │ │ │ + @ instruction: 0x0101b298 │ │ │ │ + tsteq r1, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 191dc8 <__cxa_atexit@plt+0x1860bc> │ │ │ │ @@ -399407,16 +399407,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ - @ instruction: 0x0101b1bc │ │ │ │ + smlatteq r1, r8, r1, fp │ │ │ │ + @ instruction: 0x0101b19c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 191e60 <__cxa_atexit@plt+0x186154> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -399449,19 +399449,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 191e8c <__cxa_atexit@plt+0x186180> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, ip, r0, fp │ │ │ │ + smlabteq r1, ip, r0, fp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r1, r4, r0, fp │ │ │ │ + smlabteq r1, r4, r0, fp │ │ │ │ @ instruction: 0xfffb4e18 │ │ │ │ - ldrsbteq r6, [r2], #56 @ 0x38 │ │ │ │ + ldrhteq r6, [r2], #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -399499,19 +399499,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 191f54 <__cxa_atexit@plt+0x186248> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr #32 │ │ │ │ + tsteq r1, r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, ip, lsl r0 │ │ │ │ + strdeq sl, [r1, -ip] │ │ │ │ @ instruction: 0xfffb4d50 │ │ │ │ - rscseq r6, r2, r0, lsl r3 │ │ │ │ + ldrshteq r6, [r2], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -399523,15 +399523,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #30 │ │ │ │ + tsteq r1, r4, asr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399572,17 +399572,17 @@ │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 86ecf4 <__cxa_atexit@plt+0x862fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, ip, lr, sl │ │ │ │ + smlatbeq r1, ip, lr, sl │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0101aebc │ │ │ │ + @ instruction: 0x0101ae9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1920e4 <__cxa_atexit@plt+0x1863d8> │ │ │ │ @@ -399630,16 +399630,16 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 86ecf4 <__cxa_atexit@plt+0x862fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r1, -r0] │ │ │ │ - smlabteq r1, ip, sp, sl │ │ │ │ + @ instruction: 0x0101adb0 │ │ │ │ + smlatbeq r1, ip, sp, sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1921d4 <__cxa_atexit@plt+0x1864c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -399670,17 +399670,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #26 │ │ │ │ + tsteq r1, r0, asr #26 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r1, ip, asr #26 │ │ │ │ + tsteq r1, ip, lsr #26 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -399693,15 +399693,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r1, r0, sp, sl │ │ │ │ + smlabbeq r1, r0, sp, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1922b0 <__cxa_atexit@plt+0x1865a4> │ │ │ │ ldr r2, [pc, #92] @ 1922cc <__cxa_atexit@plt+0x1865c0> │ │ │ │ @@ -399725,17 +399725,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1922d4 <__cxa_atexit@plt+0x1865c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror ip │ │ │ │ + tsteq r1, ip, asr ip │ │ │ │ @ instruction: 0xfffb49c8 │ │ │ │ - rscseq r5, r2, r8, lsl #31 │ │ │ │ + rscseq r5, r2, r8, ror #30 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1923d8 <__cxa_atexit@plt+0x1866cc> │ │ │ │ ldr r1, [pc, #256] @ 1923f4 <__cxa_atexit@plt+0x1866e8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -399799,21 +399799,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r1, -r4] │ │ │ │ + ldrdeq sl, [r1, -r4] │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r5, r2, r8, asr #30 │ │ │ │ + rscseq r5, r2, r8, lsr #30 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - tsteq r1, r0, lsl ip │ │ │ │ + strdeq sl, [r1, -r0] │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 192434 <__cxa_atexit@plt+0x186728> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ @@ -399835,15 +399835,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, asr fp │ │ │ │ + tsteq r1, r0, lsr fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 192500 <__cxa_atexit@plt+0x1867f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -399873,17 +399873,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr sl │ │ │ │ - tsteq r1, ip, lsl #22 │ │ │ │ - tsteq r1, r8, ror sp │ │ │ │ + tsteq r1, r0, lsl sl │ │ │ │ + smlatteq r1, ip, sl, sl │ │ │ │ + tsteq r1, r8, asr sp │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1925a8 <__cxa_atexit@plt+0x18689c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -399915,15 +399915,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101a990 │ │ │ │ + tsteq r1, r0, ror r9 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -399947,15 +399947,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, ip, r8, sl │ │ │ │ + smlabteq r1, ip, r8, sl │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -400024,15 +400024,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - tsteq r1, r8, ror r8 │ │ │ │ + tsteq r1, r8, asr r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1927e4 <__cxa_atexit@plt+0x186ad8> │ │ │ │ ldr r2, [pc, #84] @ 1927ec <__cxa_atexit@plt+0x186ae0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -400053,17 +400053,17 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ b 86ed64 <__cxa_atexit@plt+0x863058> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr r7 │ │ │ │ + tsteq r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, r4, asr #14 │ │ │ │ + tsteq r1, r4, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 192910 <__cxa_atexit@plt+0x186c04> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -400140,17 +400140,17 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x0101a6b8 │ │ │ │ + @ instruction: 0x0101a698 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - tsteq r1, r8, lsr #14 │ │ │ │ + tsteq r1, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -400164,16 +400164,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ - rscseq r5, r2, r8, ror r9 │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ + rscseq r5, r2, r8, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 192a14 <__cxa_atexit@plt+0x186d08> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -400194,24 +400194,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r2, r8, lsl #18 │ │ │ │ + rscseq r5, r2, r8, ror #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r5, r2, r0, ror #17 │ │ │ │ + rscseq r5, r2, r0, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -400232,15 +400232,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r5, r2, ip, ror #16 │ │ │ │ + rscseq r5, r2, ip, asr #16 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -400283,16 +400283,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 192b84 <__cxa_atexit@plt+0x186e78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ - rscseq r6, r2, r0, asr #11 │ │ │ │ - smlalseq r6, r2, ip, r5 │ │ │ │ + rscseq r6, r2, r0, lsr #11 │ │ │ │ + rscseq r6, r2, ip, ror r5 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #4 │ │ │ │ mov ip, r8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 192c90 <__cxa_atexit@plt+0x186f84> │ │ │ │ @@ -400375,18 +400375,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rscseq r6, r2, ip, ror #8 │ │ │ │ - smlalseq r6, r2, r8, r4 │ │ │ │ - tsteq r1, r8, asr #6 │ │ │ │ - strdeq sl, [r1, -ip] │ │ │ │ + rscseq r6, r2, ip, asr #8 │ │ │ │ + rscseq r6, r2, r8, ror r4 │ │ │ │ + tsteq r1, r8, lsr #6 │ │ │ │ + ldrdeq sl, [r1, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 192d4c <__cxa_atexit@plt+0x187040> │ │ │ │ @@ -400400,16 +400400,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r1, r4, r2, sl │ │ │ │ - tsteq r1, r8, lsr r2 │ │ │ │ + tsteq r1, r4, ror #4 │ │ │ │ + tsteq r1, r8, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 192db0 <__cxa_atexit@plt+0x1870a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -400424,15 +400424,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 192dbc <__cxa_atexit@plt+0x1870b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror r1 │ │ │ │ + tsteq r1, r0, asr r1 │ │ │ │ rsceq r2, lr, lr, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 192e10 <__cxa_atexit@plt+0x187104> │ │ │ │ mov r0, r4 │ │ │ │ @@ -400448,15 +400448,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 192e1c <__cxa_atexit@plt+0x187110> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r1 │ │ │ │ + strdeq sl, [r1, -r0] │ │ │ │ rsceq r2, lr, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 192e70 <__cxa_atexit@plt+0x187164> │ │ │ │ mov r0, r4 │ │ │ │ @@ -400472,15 +400472,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 192e7c <__cxa_atexit@plt+0x187170> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [r1, -r0] │ │ │ │ + swpeq sl, r0, [r1] │ │ │ │ rsceq r2, lr, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 192ed0 <__cxa_atexit@plt+0x1871c4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -400496,17 +400496,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 192edc <__cxa_atexit@plt+0x1871d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - qaddeq sl, r0, r1 │ │ │ │ + tsteq r1, r0, lsr r0 │ │ │ │ rsceq r2, lr, sp, lsl #27 │ │ │ │ - rscseq r6, r2, r8, ror #5 │ │ │ │ + rscseq r6, r2, r8, asr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 192f40 <__cxa_atexit@plt+0x187234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -400524,27 +400524,27 @@ │ │ │ │ ldr r8, [pc, #28] @ 192f50 <__cxa_atexit@plt+0x187244> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, ip, pc, r9 @ │ │ │ │ + smlabteq r1, ip, pc, r9 @ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq r2, lr, r9, lsl #26 │ │ │ │ - rscseq r6, r2, r4, ror r2 │ │ │ │ + rscseq r6, r2, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 192f78 <__cxa_atexit@plt+0x18726c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rscseq r6, r2, ip, asr #4 │ │ │ │ + rscseq r6, r2, ip, lsr #4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 19300c <__cxa_atexit@plt+0x187300> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ @@ -400582,16 +400582,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 193034 <__cxa_atexit@plt+0x187328> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - strdeq r9, [r1, -r8] │ │ │ │ - rscseq r6, r2, r8, asr #3 │ │ │ │ + ldrdeq r9, [r1, -r8] │ │ │ │ + rscseq r6, r2, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19308c <__cxa_atexit@plt+0x187380> │ │ │ │ @@ -400680,18 +400680,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [pc, #20] @ 1931c4 <__cxa_atexit@plt+0x1874b8> │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #28 │ │ │ │ + tsteq r1, r0, lsr #28 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - @ instruction: 0x01019d94 │ │ │ │ - rscseq r6, r2, ip, lsr r0 │ │ │ │ + tsteq r1, r4, ror sp │ │ │ │ + rscseq r6, r2, ip, lsl r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -400737,16 +400737,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1932a0 <__cxa_atexit@plt+0x187594> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x01019c98 │ │ │ │ - rscseq r5, r2, ip, asr pc │ │ │ │ + tsteq r1, r8, ror ip │ │ │ │ + rscseq r5, r2, ip, lsr pc │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -400797,20 +400797,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 193390 <__cxa_atexit@plt+0x187684> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #24 │ │ │ │ - rscseq r5, r2, ip, ror #28 │ │ │ │ - strdeq r9, [r1, -r8] │ │ │ │ + smlatteq r1, r8, fp, r9 │ │ │ │ + rscseq r5, r2, ip, asr #28 │ │ │ │ + ldrdeq r9, [r1, -r8] │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldrdeq r9, [r1, -r4] │ │ │ │ - smlatbeq r1, r8, ip, r9 │ │ │ │ + @ instruction: 0x01019bb4 │ │ │ │ + smlabbeq r1, r8, ip, r9 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -400835,17 +400835,17 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19342c <__cxa_atexit@plt+0x187720> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - tsteq r1, r8, lsr #22 │ │ │ │ - strdeq r9, [r1, -ip] │ │ │ │ - ldrsbteq r5, [r2], #216 @ 0xd8 │ │ │ │ + tsteq r1, r8, lsl #22 │ │ │ │ + ldrdeq r9, [r1, -ip] │ │ │ │ + ldrhteq r5, [r2], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193490 <__cxa_atexit@plt+0x187784> │ │ │ │ ldr r2, [pc, #92] @ 1934ac <__cxa_atexit@plt+0x1877a0> │ │ │ │ @@ -400869,17 +400869,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1934b4 <__cxa_atexit@plt+0x1877a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01019a9c │ │ │ │ + tsteq r1, ip, ror sl │ │ │ │ @ instruction: 0xfffb3858 │ │ │ │ - rscseq r4, r2, ip, lsr #27 │ │ │ │ + rscseq r4, r2, ip, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1934fc <__cxa_atexit@plt+0x1877f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #44] @ 193504 <__cxa_atexit@plt+0x1877f8> │ │ │ │ @@ -400891,17 +400891,17 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b cc6c48 <__cxa_atexit@plt+0xcbaf3c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl sl │ │ │ │ - tsteq r1, r8, lsl sl │ │ │ │ - rscseq r5, r2, ip, asr #25 │ │ │ │ + strdeq r9, [r1, -r4] │ │ │ │ + strdeq r9, [r1, -r8] │ │ │ │ + rscseq r5, r2, ip, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193564 <__cxa_atexit@plt+0x187858> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -400918,17 +400918,17 @@ │ │ │ │ beq 19355c <__cxa_atexit@plt+0x187850> │ │ │ │ b 193584 <__cxa_atexit@plt+0x187878> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010199b8 │ │ │ │ + @ instruction: 0x01019998 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r5, r2, r0, ror #24 │ │ │ │ + rscseq r5, r2, r0, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bmi 193604 <__cxa_atexit@plt+0x1878f8> │ │ │ │ beq 19361c <__cxa_atexit@plt+0x187910> │ │ │ │ ldr r7, [pc, #184] @ 193654 <__cxa_atexit@plt+0x187948> │ │ │ │ @@ -400976,28 +400976,28 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 193658 <__cxa_atexit@plt+0x18794c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r5, r2, r4, lsr #23 │ │ │ │ - smlabteq r1, ip, r8, r9 │ │ │ │ - ldrsbteq r5, [r2], #176 @ 0xb0 │ │ │ │ - rscseq r5, r2, r8, asr #23 │ │ │ │ + rscseq r5, r2, r4, lsl #23 │ │ │ │ + smlatbeq r1, ip, r8, r9 │ │ │ │ + ldrhteq r5, [r2], #176 @ 0xb0 │ │ │ │ + rscseq r5, r2, r8, lsr #23 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq r1, r4, lsr r9 │ │ │ │ - tsteq r1, r8, lsl #20 │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ + smlatteq r1, r8, r9, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b d2ea68 <__cxa_atexit@plt+0xd22d5c> │ │ │ │ - rscseq r5, r2, ip, asr #22 │ │ │ │ + rscseq r5, r2, ip, lsr #22 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 193710 <__cxa_atexit@plt+0x187a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -401029,18 +401029,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ - smlabbeq r1, r0, fp, r9 │ │ │ │ + tsteq r1, r8, lsl #16 │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - smlalseq r5, r2, ip, sl │ │ │ │ + rscseq r5, r2, ip, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401134,19 +401134,19 @@ │ │ │ │ stmib r5, {r0, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1938d8 <__cxa_atexit@plt+0x187bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ - smlabbeq r1, r4, r6, r9 │ │ │ │ - tsteq r1, r8, asr #12 │ │ │ │ - rscseq r5, r2, ip, lsr #18 │ │ │ │ + tsteq r1, r4, ror #12 │ │ │ │ + tsteq r1, r8, lsr #12 │ │ │ │ + rscseq r5, r2, ip, lsl #18 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldrdeq r9, [r1, -r4] │ │ │ │ + @ instruction: 0x010196b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r1, #4]! │ │ │ │ ldr r9, [lr, #3] │ │ │ │ @@ -401196,20 +401196,20 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #16] @ 1939d0 <__cxa_atexit@plt+0x187cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - tsteq r1, r4, ror r5 │ │ │ │ - tsteq r1, r0, asr r5 │ │ │ │ - rscseq r5, r2, r0, lsr r8 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - @ instruction: 0x010195b4 │ │ │ │ + tsteq r1, r4, asr r5 │ │ │ │ + tsteq r1, r0, lsr r5 │ │ │ │ rscseq r5, r2, r0, lsl r8 │ │ │ │ + @ instruction: 0xfffff6fc │ │ │ │ + @ instruction: 0x01019594 │ │ │ │ + ldrshteq r5, [r2], #112 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401264,18 +401264,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 193ae0 <__cxa_atexit@plt+0x187dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - ldrdeq r9, [r1, -ip] │ │ │ │ + @ instruction: 0x010194bc │ │ │ │ @ instruction: 0xfffbb30c │ │ │ │ - rscseq r4, r2, r8, lsl sl │ │ │ │ - rscseq r5, r2, r8, lsl #14 │ │ │ │ + ldrshteq r4, [r2], #152 @ 0x98 │ │ │ │ + rscseq r5, r2, r8, ror #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401293,15 +401293,15 @@ │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq r5, r2, r0, lsr #13 │ │ │ │ + rscseq r5, r2, r0, lsl #13 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -401328,16 +401328,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 193bd8 <__cxa_atexit@plt+0x187ecc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r5, r2, ip, lsr r6 │ │ │ │ - rscseq r5, r2, r0, lsr #12 │ │ │ │ + rscseq r5, r2, ip, lsl r6 │ │ │ │ + rscseq r5, r2, r0, lsl #12 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193c30 <__cxa_atexit@plt+0x187f24> │ │ │ │ @@ -401357,25 +401357,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 193c4c <__cxa_atexit@plt+0x187f40> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrsbteq r5, [r2], #80 @ 0x50 │ │ │ │ ldrhteq r5, [r2], #80 @ 0x50 │ │ │ │ + smlalseq r5, r2, r0, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 193c70 <__cxa_atexit@plt+0x187f64> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r5, r2, ip, lsl #11 │ │ │ │ + rscseq r5, r2, ip, ror #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -401406,15 +401406,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 193d10 <__cxa_atexit@plt+0x188004> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff790 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rscseq r5, r2, r4, lsl #10 │ │ │ │ + rscseq r5, r2, r4, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 193d6c <__cxa_atexit@plt+0x188060> │ │ │ │ ldr r2, [pc, #68] @ 193d78 <__cxa_atexit@plt+0x18806c> │ │ │ │ @@ -401432,15 +401432,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010191b8 │ │ │ │ + @ instruction: 0x01019198 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 193da4 <__cxa_atexit@plt+0x188098> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -401465,17 +401465,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 193e00 <__cxa_atexit@plt+0x1880f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r9, [r1, -r8] │ │ │ │ + ldrdeq r9, [r1, -r8] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r2, r4, lsr #6 │ │ │ │ + rscseq r5, r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 193e6c <__cxa_atexit@plt+0x188160> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -401495,18 +401495,18 @@ │ │ │ │ b 19410c <__cxa_atexit@plt+0x188400> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r9, [r1, -r8] │ │ │ │ + swpeq r9, r8, [r1] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, r2, r8, lsr #5 │ │ │ │ + rscseq r5, r2, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 193ea4 <__cxa_atexit@plt+0x188198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -401536,16 +401536,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq r9, [r1, -ip] │ │ │ │ - rscseq r5, r2, ip, lsl #4 │ │ │ │ + swpeq r9, ip, [r1] │ │ │ │ + rscseq r5, r2, ip, ror #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 193fe4 <__cxa_atexit@plt+0x1882d8> │ │ │ │ ldr r2, [pc, #208] @ 19400c <__cxa_atexit@plt+0x188300> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -401597,16 +401597,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 194010 <__cxa_atexit@plt+0x188304> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, ip, pc, r8 @ │ │ │ │ - rscseq r5, r2, r8, lsr #2 │ │ │ │ + smlabbeq r1, ip, pc, r8 @ │ │ │ │ + rscseq r5, r2, r8, lsl #2 │ │ │ │ @ instruction: 0xffffe090 │ │ │ │ @ instruction: 0xffffeaac │ │ │ │ @ instruction: 0xffffe7d8 │ │ │ │ @ instruction: 0xffffe188 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -401627,15 +401627,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, ip, lr, r8 │ │ │ │ + smlabbeq r1, ip, lr, r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -401657,15 +401657,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r5, r2, r8, lsr #32 │ │ │ │ + rscseq r5, r2, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1941e4 <__cxa_atexit@plt+0x1884d8> │ │ │ │ @@ -401727,21 +401727,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #68 @ 0x44 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x01018d9c │ │ │ │ - smlatteq r1, ip, sp, r8 │ │ │ │ + tsteq r1, ip, ror sp │ │ │ │ + smlabteq r1, ip, sp, r8 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r1, r4, lsl lr │ │ │ │ - ldrshteq r4, [r2], #236 @ 0xec │ │ │ │ + strdeq r8, [r1, -r4] │ │ │ │ + ldrsbteq r4, [r2], #236 @ 0xec │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ str r7, [r5, #24] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401783,17 +401783,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - tsteq r1, r4, lsl #26 │ │ │ │ + smlatteq r1, r4, ip, r8 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rscseq r4, r2, ip, lsr #28 │ │ │ │ + rscseq r4, r2, ip, lsl #28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 194398 <__cxa_atexit@plt+0x18868c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -401831,19 +401831,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01018bb8 │ │ │ │ + @ instruction: 0x01018b98 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r4, r2, r4, ror #26 │ │ │ │ + rscseq r4, r2, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1943e8 <__cxa_atexit@plt+0x1886dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -401864,16 +401864,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r1, -r0] │ │ │ │ - rscseq r3, r2, r8, ror #29 │ │ │ │ + @ instruction: 0x01018ab0 │ │ │ │ + rscseq r3, r2, r8, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1944a4 <__cxa_atexit@plt+0x188798> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -401894,24 +401894,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r2, r8, ror lr │ │ │ │ + rscseq r3, r2, r8, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r3, r2, r0, asr lr │ │ │ │ + rscseq r3, r2, r0, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -401971,16 +401971,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1945e4 <__cxa_atexit@plt+0x1888d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rscseq r4, r2, r4, asr #24 │ │ │ │ rscseq r4, r2, r4, lsr #24 │ │ │ │ + rscseq r4, r2, r4, lsl #24 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #4 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1946bc <__cxa_atexit@plt+0x1889b0> │ │ │ │ mov r1, r5 │ │ │ │ @@ -402047,18 +402047,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rscseq r4, r2, r0, lsr fp │ │ │ │ - rscseq r4, r2, r0, ror #22 │ │ │ │ - tsteq r1, ip, lsl r9 │ │ │ │ - ldrdeq r8, [r1, -r0] │ │ │ │ + rscseq r4, r2, r0, lsl fp │ │ │ │ + rscseq r4, r2, r0, asr #22 │ │ │ │ + strdeq r8, [r1, -ip] │ │ │ │ + @ instruction: 0x010188b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19476c <__cxa_atexit@plt+0x188a60> │ │ │ │ @@ -402072,17 +402072,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, ror #16 │ │ │ │ - tsteq r1, r8, lsl r8 │ │ │ │ - smlalseq r4, r2, ip, sl │ │ │ │ + tsteq r1, r4, asr #16 │ │ │ │ + strdeq r8, [r1, -r8] │ │ │ │ + rscseq r4, r2, ip, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1947b8 <__cxa_atexit@plt+0x188aac> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -402090,15 +402090,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 1945f8 <__cxa_atexit@plt+0x1888ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r2, r4, asr #20 │ │ │ │ + rscseq r4, r2, r4, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19483c <__cxa_atexit@plt+0x188b30> │ │ │ │ add sl, r7, #2 │ │ │ │ @@ -402130,16 +402130,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 194860 <__cxa_atexit@plt+0x188b54> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - ldrhteq r4, [r2], #156 @ 0x9c │ │ │ │ - rscseq r4, r2, r8, asr #17 │ │ │ │ + smlalseq r4, r2, ip, r9 │ │ │ │ + rscseq r4, r2, r8, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19489c <__cxa_atexit@plt+0x188b90> │ │ │ │ add sl, r7, #3 │ │ │ │ @@ -402192,18 +402192,18 @@ │ │ │ │ mov r7, #76 @ 0x4c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 194964 <__cxa_atexit@plt+0x188c58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - tsteq r1, r4, ror #18 │ │ │ │ + tsteq r1, r4, asr #18 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rscseq r4, r2, ip, ror #17 │ │ │ │ + rscseq r4, r2, ip, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1949ec <__cxa_atexit@plt+0x188ce0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -402236,19 +402236,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 194a18 <__cxa_atexit@plt+0x188d0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #10 │ │ │ │ + tsteq r1, r0, asr #10 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r1, r8, asr r5 │ │ │ │ + tsteq r1, r8, lsr r5 │ │ │ │ @ instruction: 0xfffb228c │ │ │ │ - rscseq r3, r2, ip, asr #16 │ │ │ │ + rscseq r3, r2, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -402286,19 +402286,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 194ae0 <__cxa_atexit@plt+0x188dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01018498 │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x01018490 │ │ │ │ + tsteq r1, r0, ror r4 │ │ │ │ @ instruction: 0xfffb21c4 │ │ │ │ - rscseq r3, r2, r4, lsl #15 │ │ │ │ + rscseq r3, r2, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -402310,15 +402310,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r1, -r8] │ │ │ │ + @ instruction: 0x010183b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402384,15 +402384,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, asr #6 │ │ │ │ + tsteq r1, r4, lsr #6 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -402460,17 +402460,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r8, [r1, -ip] │ │ │ │ + @ instruction: 0x010181bc │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r8, [r1, -r4] │ │ │ │ + @ instruction: 0x010181b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 194dd0 <__cxa_atexit@plt+0x1890c4> │ │ │ │ @@ -402481,15 +402481,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, ror #2 │ │ │ │ + tsteq r1, r4, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 194e54 <__cxa_atexit@plt+0x189148> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -402518,17 +402518,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r1, -r8] │ │ │ │ + strheq r8, [r1, -r8] │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - smlabteq r1, r8, r0, r8 │ │ │ │ + smlatbeq r1, r8, r0, r8 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -402541,15 +402541,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsr #2 │ │ │ │ + mrseq r8, (UNDEF: 17) │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 194f30 <__cxa_atexit@plt+0x189224> │ │ │ │ ldr r2, [pc, #92] @ 194f4c <__cxa_atexit@plt+0x189240> │ │ │ │ @@ -402573,17 +402573,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 194f54 <__cxa_atexit@plt+0x189248> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r1, -ip] │ │ │ │ + ldrdeq r7, [r1, -ip] │ │ │ │ @ instruction: 0xfffb1d48 │ │ │ │ - rscseq r3, r2, r8, lsl #6 │ │ │ │ + rscseq r3, r2, r8, ror #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 195050 <__cxa_atexit@plt+0x189344> │ │ │ │ ldr r1, [pc, #248] @ 19506c <__cxa_atexit@plt+0x189360> │ │ │ │ mov r3, r5 │ │ │ │ @@ -402645,22 +402645,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror pc │ │ │ │ + tsteq r1, r4, asr pc │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r3, r2, r8, asr #5 │ │ │ │ + rscseq r3, r2, r8, lsr #5 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - smlatbeq r1, r8, pc, r7 @ │ │ │ │ + smlabbeq r1, r8, pc, r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1950ac <__cxa_atexit@plt+0x1893a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -402681,15 +402681,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r7, [r1, -r8] │ │ │ │ + @ instruction: 0x01017eb8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 195148 <__cxa_atexit@plt+0x18943c> │ │ │ │ ldr r2, [pc, #52] @ 195154 <__cxa_atexit@plt+0x189448> │ │ │ │ @@ -402703,15 +402703,15 @@ │ │ │ │ add r0, r7, #12 │ │ │ │ bl 106b10c <__cxa_atexit@plt+0x105f400> │ │ │ │ mov r7, r0 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r8, sp, r7 │ │ │ │ + smlatbeq r1, r8, sp, r7 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1951c4 <__cxa_atexit@plt+0x1894b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -402738,15 +402738,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr sp │ │ │ │ + tsteq r1, ip, lsr sp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -402770,15 +402770,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r1, -r0] │ │ │ │ + @ instruction: 0x01017cb0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -402843,15 +402843,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - tsteq r1, ip, ror #24 │ │ │ │ + tsteq r1, ip, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1953dc <__cxa_atexit@plt+0x1896d0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -402868,15 +402868,15 @@ │ │ │ │ beq 1953d4 <__cxa_atexit@plt+0x1896c8> │ │ │ │ b 1953f8 <__cxa_atexit@plt+0x1896ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, asr #22 │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1954e4 <__cxa_atexit@plt+0x1897d8> │ │ │ │ @@ -402945,17 +402945,17 @@ │ │ │ │ mov r8, #0 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - smlatteq r1, r4, sl, r7 │ │ │ │ + smlabteq r1, r4, sl, r7 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - tsteq r1, r4, asr #22 │ │ │ │ + tsteq r1, r4, lsr #22 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -402969,16 +402969,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, ip, r9, r7 │ │ │ │ - rscseq r2, r2, r4, lsr #27 │ │ │ │ + tsteq r1, ip, ror #18 │ │ │ │ + rscseq r2, r2, r4, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1955e8 <__cxa_atexit@plt+0x1898dc> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -402999,24 +402999,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r2, r4, lsr sp │ │ │ │ + rscseq r2, r2, r4, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r2, r2, ip, lsl #26 │ │ │ │ + rscseq r2, r2, ip, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403037,15 +403037,15 @@ │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlalseq r2, r2, r8, ip @ │ │ │ │ + rscseq r2, r2, r8, ror ip │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -403083,16 +403083,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 195744 <__cxa_atexit@plt+0x189a38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4d8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ - rscseq r3, r2, r0, lsr #22 │ │ │ │ - ldrshteq r3, [r2], #172 @ 0xac │ │ │ │ + rscseq r3, r2, r0, lsl #22 │ │ │ │ + ldrsbteq r3, [r2], #172 @ 0xac │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 195828 <__cxa_atexit@plt+0x189b1c> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -403161,18 +403161,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ @ instruction: 0xfffff5f8 │ │ │ │ - ldrshteq r3, [r2], #156 @ 0x9c │ │ │ │ - rscseq r3, r2, r4, lsr #20 │ │ │ │ - smlatbeq r1, ip, r7, r7 │ │ │ │ - tsteq r1, r0, ror #14 │ │ │ │ + ldrsbteq r3, [r2], #156 @ 0x9c │ │ │ │ + rscseq r3, r2, r4, lsl #20 │ │ │ │ + smlabbeq r1, ip, r7, r7 │ │ │ │ + tsteq r1, r0, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1958d4 <__cxa_atexit@plt+0x189bc8> │ │ │ │ @@ -403186,16 +403186,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r7, [r1, -ip] │ │ │ │ - @ instruction: 0x010176b0 │ │ │ │ + ldrdeq r7, [r1, -ip] │ │ │ │ + @ instruction: 0x01017690 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r2, #8]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 195978 <__cxa_atexit@plt+0x189c6c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ @@ -403233,16 +403233,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1959a0 <__cxa_atexit@plt+0x189c94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - smlabbeq r1, ip, r5, r7 │ │ │ │ - rscseq r3, r2, ip, asr #17 │ │ │ │ + tsteq r1, ip, ror #10 │ │ │ │ + rscseq r3, r2, ip, lsr #17 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1959f8 <__cxa_atexit@plt+0x189cec> │ │ │ │ @@ -403331,18 +403331,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ ldr r7, [pc, #20] @ 195b30 <__cxa_atexit@plt+0x189e24> │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r1, -r4] │ │ │ │ + @ instruction: 0x010174b4 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - tsteq r1, r8, lsr #8 │ │ │ │ - rscseq r3, r2, r0, asr #14 │ │ │ │ + tsteq r1, r8, lsl #8 │ │ │ │ + rscseq r3, r2, r0, lsr #14 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -403388,16 +403388,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 195c0c <__cxa_atexit@plt+0x189f00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r1, ip, lsr #6 │ │ │ │ - rscseq r3, r2, r0, ror #12 │ │ │ │ + tsteq r1, ip, lsl #6 │ │ │ │ + rscseq r3, r2, r0, asr #12 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -403429,17 +403429,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 195cb4 <__cxa_atexit@plt+0x189fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0101729c │ │ │ │ + tsteq r1, ip, ror r2 │ │ │ │ @ instruction: 0xfffb1058 │ │ │ │ - rscseq r2, r2, ip, lsr #11 │ │ │ │ + rscseq r2, r2, ip, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 195d2c <__cxa_atexit@plt+0x18a020> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -403468,18 +403468,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + smlatteq r1, r0, r1, r7 │ │ │ │ mrseq r7, R9_usr │ │ │ │ - tsteq r1, r0, lsr #4 │ │ │ │ - ldrdeq r7, [r1, -ip] │ │ │ │ - rscseq r3, r2, r8, lsl #10 │ │ │ │ + @ instruction: 0x010171bc │ │ │ │ + rscseq r3, r2, r8, ror #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 195e00 <__cxa_atexit@plt+0x18a0f4> │ │ │ │ ldr r2, [pc, #148] @ 195e08 <__cxa_atexit@plt+0x18a0fc> │ │ │ │ mov r3, r5 │ │ │ │ @@ -403516,20 +403516,20 @@ │ │ │ │ ldr r7, [pc, #28] @ 195e10 <__cxa_atexit@plt+0x18a104> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror r1 │ │ │ │ + tsteq r1, r4, asr r1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r1, r8, ror r4 │ │ │ │ + tsteq r1, r8, asr r4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01017498 │ │ │ │ - rscseq r3, r2, r0, asr #8 │ │ │ │ + tsteq r1, r8, ror r4 │ │ │ │ + rscseq r3, r2, r0, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 195e54 <__cxa_atexit@plt+0x18a148> │ │ │ │ lsr r3, r7, #31 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ @@ -403541,16 +403541,16 @@ │ │ │ │ b 1044f60 <__cxa_atexit@plt+0x1039254> │ │ │ │ ldr r7, [pc, #20] @ 195e70 <__cxa_atexit@plt+0x18a164> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - tsteq r1, r4, lsr #8 │ │ │ │ - tsteq r1, r0, lsl r4 │ │ │ │ + tsteq r1, r4, lsl #8 │ │ │ │ + strdeq r7, [r1, -r0] │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, #0 │ │ │ │ beq 195edc <__cxa_atexit@plt+0x18a1d0> │ │ │ │ ldr r7, [pc, #128] @ 195f14 <__cxa_atexit@plt+0x18a208> │ │ │ │ @@ -403669,16 +403669,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ mov r9, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r9, #12]! │ │ │ │ bl 1039c48 <__cxa_atexit@plt+0x102df3c> │ │ │ │ b 195fd4 <__cxa_atexit@plt+0x18a2c8> │ │ │ │ - @ instruction: 0x010172b4 │ │ │ │ - @ instruction: 0x01017290 │ │ │ │ + @ instruction: 0x01017294 │ │ │ │ + tsteq r1, r0, ror r2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ stmib sp, {r6, fp} │ │ │ │ add r6, r5, #8 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -403729,16 +403729,16 @@ │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldm sp, {r5, r6, fp} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r1, -ip] │ │ │ │ - @ instruction: 0x010171b4 │ │ │ │ + @ instruction: 0x010171bc │ │ │ │ + @ instruction: 0x01017194 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 196190 <__cxa_atexit@plt+0x18a484> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -403769,17 +403769,17 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #4] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strheq r7, [r1, -r8] │ │ │ │ - strheq r7, [r1, -r0] │ │ │ │ - rscseq r3, r2, r4, asr r0 │ │ │ │ + swpeq r7, r8, [r1] │ │ │ │ + swpeq r7, r0, [r1] │ │ │ │ + rscseq r3, r2, r4, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403872,19 +403872,19 @@ │ │ │ │ stmib r5, {r0, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1963a0 <__cxa_atexit@plt+0x18a694> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - @ instruction: 0x01016bbc │ │ │ │ - smlabbeq r1, r0, fp, r6 │ │ │ │ - ldrsbteq r2, [r2], #228 @ 0xe4 │ │ │ │ + @ instruction: 0x01016b9c │ │ │ │ + tsteq r1, r0, ror #22 │ │ │ │ + ldrhteq r2, [r2], #228 @ 0xe4 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ - tsteq r1, ip, lsl #24 │ │ │ │ + smlatteq r1, ip, fp, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r1, #4]! │ │ │ │ ldr r9, [lr, #3] │ │ │ │ @@ -403934,20 +403934,20 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #16] @ 196498 <__cxa_atexit@plt+0x18a78c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ - smlatbeq r1, ip, sl, r6 │ │ │ │ - smlabbeq r1, r8, sl, r6 │ │ │ │ - ldrsbteq r2, [r2], #216 @ 0xd8 │ │ │ │ + smlabbeq r1, ip, sl, r6 │ │ │ │ + tsteq r1, r8, ror #20 │ │ │ │ + ldrhteq r2, [r2], #216 @ 0xd8 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ - smlatteq r1, ip, sl, r6 │ │ │ │ - rscseq r2, r2, r4, asr #27 │ │ │ │ + smlabteq r1, ip, sl, r6 │ │ │ │ + rscseq r2, r2, r4, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -403996,16 +403996,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 196588 <__cxa_atexit@plt+0x18a87c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffb8860 │ │ │ │ - rscseq r1, r2, ip, ror #30 │ │ │ │ - ldrsbteq r2, [r2], #204 @ 0xcc │ │ │ │ + rscseq r1, r2, ip, asr #30 │ │ │ │ + ldrhteq r2, [r2], #204 @ 0xcc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -404023,15 +404023,15 @@ │ │ │ │ sub r9, r6, #14 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq r2, r2, r4, ror ip │ │ │ │ + rscseq r2, r2, r4, asr ip │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -404057,16 +404057,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 19667c <__cxa_atexit@plt+0x18a970> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff614 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r2, r2, r4, lsl ip │ │ │ │ - ldrshteq r2, [r2], #184 @ 0xb8 │ │ │ │ + ldrshteq r2, [r2], #180 @ 0xb4 │ │ │ │ + ldrsbteq r2, [r2], #184 @ 0xb8 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1966d4 <__cxa_atexit@plt+0x18a9c8> │ │ │ │ @@ -404086,25 +404086,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1966f0 <__cxa_atexit@plt+0x18a9e4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r2, r8, lsr #23 │ │ │ │ rscseq r2, r2, r8, lsl #23 │ │ │ │ + rscseq r2, r2, r8, ror #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 196714 <__cxa_atexit@plt+0x18aa08> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r2, r2, r4, ror #22 │ │ │ │ + rscseq r2, r2, r4, asr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -404132,15 +404132,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1967a8 <__cxa_atexit@plt+0x18aa9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rscseq r2, r2, r8, ror #21 │ │ │ │ + rscseq r2, r2, r8, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 196804 <__cxa_atexit@plt+0x18aaf8> │ │ │ │ ldr r2, [pc, #68] @ 196810 <__cxa_atexit@plt+0x18ab04> │ │ │ │ @@ -404158,15 +404158,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #14 │ │ │ │ + tsteq r1, r0, lsl #14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19683c <__cxa_atexit@plt+0x18ab30> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -404191,17 +404191,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 196898 <__cxa_atexit@plt+0x18ab8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r0, ror #14 │ │ │ │ + tsteq r1, r0, asr #14 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r2, r2, ip, lsr #19 │ │ │ │ + rscseq r2, r2, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196904 <__cxa_atexit@plt+0x18abf8> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -404221,18 +404221,18 @@ │ │ │ │ b 196b8c <__cxa_atexit@plt+0x18ae80> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ + tsteq r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r2, r2, r0, lsr r9 │ │ │ │ + rscseq r2, r2, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 19693c <__cxa_atexit@plt+0x18ac30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -404262,16 +404262,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsr #12 │ │ │ │ - smlalseq r2, r2, r4, r8 @ │ │ │ │ + tsteq r1, r4, lsl #12 │ │ │ │ + rscseq r2, r2, r4, ror r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 196a64 <__cxa_atexit@plt+0x18ad58> │ │ │ │ ldr r2, [pc, #184] @ 196a8c <__cxa_atexit@plt+0x18ad80> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -404317,16 +404317,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 196a90 <__cxa_atexit@plt+0x18ad84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsl r5 │ │ │ │ - rscseq r2, r2, r8, asr #15 │ │ │ │ + strdeq r6, [r1, -r4] │ │ │ │ + rscseq r2, r2, r8, lsr #15 │ │ │ │ @ instruction: 0xffffe18c │ │ │ │ @ instruction: 0xffffebf8 │ │ │ │ @ instruction: 0xffffe95c │ │ │ │ @ instruction: 0xffffe390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -404347,15 +404347,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr #8 │ │ │ │ + tsteq r1, ip, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -404377,15 +404377,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r2, r2, r8, asr #13 │ │ │ │ + rscseq r2, r2, r8, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 196c58 <__cxa_atexit@plt+0x18af4c> │ │ │ │ @@ -404444,21 +404444,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r1, r8, lsr #6 │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ + tsteq r1, r8, lsl #6 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - smlatbeq r1, r0, r3, r6 │ │ │ │ - rscseq r2, r2, r8, lsr #11 │ │ │ │ + smlabbeq r1, r0, r3, r6 │ │ │ │ + rscseq r2, r2, r8, lsl #11 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ str r7, [r5, #20] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -404499,17 +404499,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - @ instruction: 0x01016294 │ │ │ │ + tsteq r1, r4, ror r2 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldrsbteq r2, [r2], #76 @ 0x4c │ │ │ │ + ldrhteq r2, [r2], #76 @ 0x4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 196e04 <__cxa_atexit@plt+0x18b0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -404546,19 +404546,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #2 │ │ │ │ + tsteq r1, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r2, r2, r8, lsl r4 │ │ │ │ + ldrshteq r2, [r2], #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 196e54 <__cxa_atexit@plt+0x18b148> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -404579,16 +404579,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, rrx │ │ │ │ - rscseq r1, r2, ip, ror r4 │ │ │ │ + tsteq r1, r4, asr #32 │ │ │ │ + rscseq r1, r2, ip, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 196f10 <__cxa_atexit@plt+0x18b204> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -404609,24 +404609,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r2, ip, lsl #8 │ │ │ │ + rscseq r1, r2, ip, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r1, r2, r4, ror #7 │ │ │ │ + rscseq r1, r2, r4, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -404683,16 +404683,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 197044 <__cxa_atexit@plt+0x18b338> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rscseq r2, r2, r0, ror #4 │ │ │ │ rscseq r2, r2, r0, asr #4 │ │ │ │ + rscseq r2, r2, r0, lsr #4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19710c <__cxa_atexit@plt+0x18b400> │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -404753,18 +404753,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff71c │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - rscseq r2, r2, ip, asr r1 │ │ │ │ - rscseq r2, r2, ip, lsl #3 │ │ │ │ - smlabteq r1, r8, lr, r5 │ │ │ │ - tsteq r1, ip, ror lr │ │ │ │ + rscseq r2, r2, ip, lsr r1 │ │ │ │ + rscseq r2, r2, ip, ror #2 │ │ │ │ + smlatbeq r1, r8, lr, r5 │ │ │ │ + tsteq r1, ip, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1971b4 <__cxa_atexit@plt+0x18b4a8> │ │ │ │ @@ -404778,32 +404778,32 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, ip, lsl lr │ │ │ │ - ldrdeq r5, [r1, -r0] │ │ │ │ - ldrsbteq r2, [r2], #0 │ │ │ │ + strdeq r5, [r1, -ip] │ │ │ │ + @ instruction: 0x01015db0 │ │ │ │ + ldrhteq r2, [r2], #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1971f8 <__cxa_atexit@plt+0x18b4ec> │ │ │ │ add sl, r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ b 197058 <__cxa_atexit@plt+0x18b34c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r2, ip, ror r0 │ │ │ │ + rscseq r2, r2, ip, asr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, fp │ │ │ │ bcc 197274 <__cxa_atexit@plt+0x18b568> │ │ │ │ @@ -404833,16 +404833,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 19729c <__cxa_atexit@plt+0x18b590> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ - ldrshteq r1, [r2], #252 @ 0xfc │ │ │ │ - rscseq r1, r2, ip, lsr #31 │ │ │ │ + ldrsbteq r1, [r2], #252 @ 0xfc │ │ │ │ + rscseq r1, r2, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1972d0 <__cxa_atexit@plt+0x18b5c4> │ │ │ │ @@ -404885,19 +404885,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 19737c <__cxa_atexit@plt+0x18b670> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr pc │ │ │ │ + tsteq r1, r4, lsl pc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq r1, r2, r4, asr #30 │ │ │ │ + rscseq r1, r2, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19742c <__cxa_atexit@plt+0x18b720> │ │ │ │ ldr r2, [pc, #172] @ 197448 <__cxa_atexit@plt+0x18b73c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -404940,19 +404940,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, asr fp │ │ │ │ + tsteq r1, r0, lsr fp │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - smlalseq r1, r2, ip, lr │ │ │ │ - ldrhteq r1, [r2], #232 @ 0xe8 │ │ │ │ - smlatteq r1, r0, fp, r5 │ │ │ │ + rscseq r1, r2, ip, ror lr │ │ │ │ + smlalseq r1, r2, r8, lr │ │ │ │ + smlabteq r1, r0, fp, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1974b0 <__cxa_atexit@plt+0x18b7a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1974c4 <__cxa_atexit@plt+0x18b7b8> │ │ │ │ @@ -404980,17 +404980,17 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ + ldrsbteq r1, [r2], #208 @ 0xd0 │ │ │ │ ldrshteq r1, [r2], #208 @ 0xd0 │ │ │ │ - rscseq r1, r2, r0, lsl lr │ │ │ │ - tsteq r1, r4, lsr fp │ │ │ │ + tsteq r1, r4, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 197578 <__cxa_atexit@plt+0x18b86c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -405023,19 +405023,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1975a4 <__cxa_atexit@plt+0x18b898> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r1, -r4] │ │ │ │ + @ instruction: 0x010159b4 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabteq r1, ip, r9, r5 │ │ │ │ + smlatbeq r1, ip, r9, r5 │ │ │ │ @ instruction: 0xfffaf700 │ │ │ │ - rscseq r0, r2, r0, asr #25 │ │ │ │ + rscseq r0, r2, r0, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -405089,17 +405089,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1976a4 <__cxa_atexit@plt+0x18b998> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, ip, r8, r5 │ │ │ │ + smlabbeq r1, ip, r8, r5 │ │ │ │ @ instruction: 0xfffaf5f8 │ │ │ │ - ldrhteq r0, [r2], #184 @ 0xb8 │ │ │ │ + smlalseq r0, r2, r8, fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1976e0 <__cxa_atexit@plt+0x18b9d4> │ │ │ │ ldr r2, [pc, #36] @ 1976e8 <__cxa_atexit@plt+0x18b9dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -405108,15 +405108,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsr #16 │ │ │ │ + tsteq r1, r8, lsl #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -405156,15 +405156,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror #14 │ │ │ │ + tsteq r1, r8, asr #14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405179,15 +405179,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #14 │ │ │ │ + smlatteq r1, ip, r6, r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -405220,15 +405220,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r0, r6, r5 │ │ │ │ + tsteq r1, r0, ror #12 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -405260,15 +405260,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r8, r5, r5 │ │ │ │ + smlatbeq r1, r8, r5, r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405283,15 +405283,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #10 │ │ │ │ + tsteq r1, ip, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405306,15 +405306,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r5 │ │ │ │ + strdeq r5, [r1, -r0] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -405347,15 +405347,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r4, r4, r5 │ │ │ │ + tsteq r1, r4, ror #8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197b08 <__cxa_atexit@plt+0x18bdfc> │ │ │ │ @@ -405379,15 +405379,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r4 │ │ │ │ + strdeq r5, [r1, -r0] │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -405421,15 +405421,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, asr #6 │ │ │ │ + tsteq r1, r4, lsr #6 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405444,15 +405444,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r8, r2, r5 │ │ │ │ + smlabteq r1, r8, r2, r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405467,15 +405467,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, ip, r2, r5 │ │ │ │ + tsteq r1, ip, ror #4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -405490,15 +405490,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr r2 │ │ │ │ + tsteq r1, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -405531,15 +405531,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r4, r1, r5 │ │ │ │ + smlabbeq r1, r4, r1, r5 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197de8 <__cxa_atexit@plt+0x18c0dc> │ │ │ │ @@ -405563,15 +405563,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr r1 │ │ │ │ + tsteq r1, r0, lsl r1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 197e70 <__cxa_atexit@plt+0x18c164> │ │ │ │ @@ -405597,15 +405597,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r5, [r1, -r0] │ │ │ │ + swpeq r5, r0, [r1] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -405874,45 +405874,45 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r1, ip, pc, r4 @ │ │ │ │ + smlatbeq r1, ip, pc, r4 @ │ │ │ │ @ instruction: 0xfffff5b0 │ │ │ │ @ instruction: 0xfffff608 │ │ │ │ - tsteq r1, ip, ror lr │ │ │ │ - tsteq r1, r0, lsr lr │ │ │ │ + tsteq r1, ip, asr lr │ │ │ │ + tsteq r1, r0, lsl lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ - smlatteq r1, ip, lr, r4 │ │ │ │ - smlatbeq r1, r0, lr, r4 │ │ │ │ + smlabteq r1, ip, lr, r4 │ │ │ │ + smlabbeq r1, r0, lr, r4 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ @ instruction: 0xfffff794 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - ldrdeq r4, [r1, -r0] │ │ │ │ - smlabbeq r1, r4, sp, r4 │ │ │ │ + @ instruction: 0x01014db0 │ │ │ │ + tsteq r1, r4, ror #26 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x01014f94 │ │ │ │ - tsteq r1, r8, asr #30 │ │ │ │ + tsteq r1, r4, ror pc │ │ │ │ + tsteq r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov r9, r5 │ │ │ │ add r8, r6, #84 @ 0x54 │ │ │ │ str r7, [r9, #8]! │ │ │ │ cmp sl, r8 │ │ │ │ @@ -405986,16 +405986,16 @@ │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - smlabbeq r1, ip, fp, r4 │ │ │ │ - tsteq r1, r0, asr #22 │ │ │ │ + tsteq r1, ip, ror #22 │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406013,16 +406013,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 198514 <__cxa_atexit@plt+0x18c808> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r4, [r1, -ip] │ │ │ │ - @ instruction: 0x01014a90 │ │ │ │ + @ instruction: 0x01014abc │ │ │ │ + tsteq r1, r0, ror sl │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [lr, #8]! │ │ │ │ @@ -406091,16 +406091,16 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff3b4 │ │ │ │ @ instruction: 0xfffff5b8 │ │ │ │ @ instruction: 0xfffff3e4 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - smlatteq r1, r8, r9, r4 │ │ │ │ - @ instruction: 0x0101499c │ │ │ │ + smlabteq r1, r8, r9, r4 │ │ │ │ + tsteq r1, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406118,16 +406118,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1986b8 <__cxa_atexit@plt+0x18c9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, lsr r9 │ │ │ │ - smlatteq r1, ip, r8, r4 │ │ │ │ + tsteq r1, r8, lsl r9 │ │ │ │ + smlabteq r1, ip, r8, r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r8, #8]! │ │ │ │ @@ -406188,16 +406188,16 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ @ instruction: 0xfffff1a0 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - tsteq r1, r0, ror #16 │ │ │ │ - tsteq r1, r4, lsl r8 │ │ │ │ + tsteq r1, r0, asr #16 │ │ │ │ + strdeq r4, [r1, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406215,16 +406215,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 19883c <__cxa_atexit@plt+0x18cb30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x010147b4 │ │ │ │ - tsteq r1, r8, ror #14 │ │ │ │ + @ instruction: 0x01014794 │ │ │ │ + tsteq r1, r8, asr #14 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r5 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r8, #8]! │ │ │ │ @@ -406275,16 +406275,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffee30 │ │ │ │ @ instruction: 0xffffee90 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - tsteq r1, r0, lsl #14 │ │ │ │ - @ instruction: 0x010146b4 │ │ │ │ + smlatteq r1, r0, r6, r4 │ │ │ │ + @ instruction: 0x01014694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406302,16 +406302,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 198998 <__cxa_atexit@plt+0x18cc8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r8, asr r6 │ │ │ │ - tsteq r1, ip, lsl #12 │ │ │ │ + tsteq r1, r8, lsr r6 │ │ │ │ + smlatteq r1, ip, r5, r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1989d4 <__cxa_atexit@plt+0x18ccc8> │ │ │ │ ldr r2, [pc, #36] @ 1989dc <__cxa_atexit@plt+0x18ccd0> │ │ │ │ @@ -406321,15 +406321,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r5 │ │ │ │ + tsteq r1, r4, lsl r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406344,15 +406344,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r1, -r8] │ │ │ │ + @ instruction: 0x010144b8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406375,15 +406375,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror r4 │ │ │ │ + tsteq r1, ip, asr r4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -406413,15 +406413,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r8, r3, r4 │ │ │ │ + smlabteq r1, r8, r3, r4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -406455,15 +406455,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl r3 │ │ │ │ + strdeq r4, [r1, -ip] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406478,15 +406478,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r0, r2, r4 │ │ │ │ + smlatbeq r1, r0, r2, r4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406501,15 +406501,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror #4 │ │ │ │ + tsteq r1, r4, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406532,15 +406532,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #4 │ │ │ │ + smlatteq r1, r8, r1, r4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -406570,15 +406570,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, ror r1 │ │ │ │ + tsteq r1, r4, asr r1 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 198e2c <__cxa_atexit@plt+0x18d120> │ │ │ │ @@ -406604,15 +406604,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r1, -r4] │ │ │ │ + ldrdeq r4, [r1, -r4] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -406787,25 +406787,25 @@ │ │ │ │ str r7, [ip] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - tsteq r1, r0, ror #30 │ │ │ │ + tsteq r1, r0, asr #30 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - strdeq r3, [r1, -r0] │ │ │ │ + ldrdeq r3, [r1, -r0] │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - tsteq r1, r4, lsl pc │ │ │ │ - smlabteq r1, r0, pc, r3 @ │ │ │ │ + strdeq r3, [r1, -r4] │ │ │ │ + smlatbeq r1, r0, pc, r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -406821,15 +406821,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1991b0 <__cxa_atexit@plt+0x18d4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsr lr │ │ │ │ + tsteq r1, r4, lsl lr │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -406846,15 +406846,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 199214 <__cxa_atexit@plt+0x18d508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r3, [r1, -r0] │ │ │ │ + @ instruction: 0x01013db0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1992c0 <__cxa_atexit@plt+0x18d5b4> │ │ │ │ @@ -406902,19 +406902,19 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 199300 <__cxa_atexit@plt+0x18d5f4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r0, ip, r3 │ │ │ │ + smlabbeq r1, r0, ip, r3 │ │ │ │ @ instruction: 0xffffec9c │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffae438 │ │ │ │ - rscseq lr, r1, r8, lsl #31 │ │ │ │ + rscseq lr, r1, r8, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19933c <__cxa_atexit@plt+0x18d630> │ │ │ │ ldr r2, [pc, #36] @ 199344 <__cxa_atexit@plt+0x18d638> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -406923,15 +406923,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, ip, fp, r3 │ │ │ │ + smlatbeq r1, ip, fp, r3 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -406954,15 +406954,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror fp │ │ │ │ + tsteq r1, r0, asr fp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -407000,15 +407000,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01013a98 │ │ │ │ + tsteq r1, r8, ror sl │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407023,15 +407023,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsr sl │ │ │ │ + tsteq r1, ip, lsl sl │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407054,15 +407054,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r1, r0, r9, r3 │ │ │ │ + smlabteq r1, r0, r9, r3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -407092,15 +407092,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, asr #18 │ │ │ │ + tsteq r1, ip, lsr #18 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -407134,15 +407134,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r0, r8, r3 │ │ │ │ + tsteq r1, r0, ror #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407157,15 +407157,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr #16 │ │ │ │ + tsteq r1, r4, lsl #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407180,15 +407180,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r8, r7, r3 │ │ │ │ + smlatbeq r1, r8, r7, r3 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407211,15 +407211,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #14 │ │ │ │ + tsteq r1, ip, asr #14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -407249,15 +407249,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r1, -r8] │ │ │ │ + @ instruction: 0x010136b8 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1998c8 <__cxa_atexit@plt+0x18dbbc> │ │ │ │ @@ -407283,15 +407283,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr r6 │ │ │ │ + tsteq r1, r8, lsr r6 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -407327,15 +407327,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror r5 │ │ │ │ + tsteq r1, ip, asr r5 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407350,15 +407350,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #10 │ │ │ │ + tsteq r1, r0, lsl #10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407373,15 +407373,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r4, r4, r3 │ │ │ │ + smlatbeq r1, r4, r4, r3 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407396,15 +407396,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror #8 │ │ │ │ + tsteq r1, r8, asr #8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -407427,15 +407427,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #8 │ │ │ │ + smlatteq r1, ip, r3, r3 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -407465,15 +407465,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, ror r3 │ │ │ │ + tsteq r1, r8, asr r3 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 199c28 <__cxa_atexit@plt+0x18df1c> │ │ │ │ @@ -407499,15 +407499,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r1, -r8] │ │ │ │ + ldrdeq r3, [r1, -r8] │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -407535,15 +407535,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 199cc8 <__cxa_atexit@plt+0x18dfbc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #4 │ │ │ │ + tsteq r1, ip, asr #4 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -407587,15 +407587,15 @@ │ │ │ │ beq 199d90 <__cxa_atexit@plt+0x18e084> │ │ │ │ b 199db4 <__cxa_atexit@plt+0x18e0a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r4, r1, r3 │ │ │ │ + tsteq r1, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 199ed8 <__cxa_atexit@plt+0x18e1cc> │ │ │ │ @@ -407758,15 +407758,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - swpeq r3, r4, [r1] │ │ │ │ + tsteq r1, r4, ror r0 │ │ │ │ @ instruction: 0xffffd830 │ │ │ │ @ instruction: 0xfffff400 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ @ instruction: 0xfffff430 │ │ │ │ @ instruction: 0xfffff4f8 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ @@ -407791,16 +407791,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr lr │ │ │ │ - rscseq lr, r1, ip, asr #4 │ │ │ │ + tsteq r1, r4, lsl lr │ │ │ │ + rscseq lr, r1, ip, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19a140 <__cxa_atexit@plt+0x18e434> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -407821,24 +407821,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq lr, [r1], #28 │ │ │ │ + ldrhteq lr, [r1], #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrhteq lr, [r1], #20 │ │ │ │ + smlalseq lr, r1, r4, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -407859,15 +407859,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq lr, r1, r0, asr #2 │ │ │ │ + rscseq lr, r1, r0, lsr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -407895,16 +407895,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19a274 <__cxa_atexit@plt+0x18e568> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd174 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - rscseq pc, r1, r4, ror r0 @ │ │ │ │ rscseq pc, r1, r4, asr r0 @ │ │ │ │ + rscseq pc, r1, r4, lsr r0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19a32c <__cxa_atexit@plt+0x18e620> │ │ │ │ ldr r7, [pc, #212] @ 19a370 <__cxa_atexit@plt+0x18e664> │ │ │ │ @@ -407962,18 +407962,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd0c8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - rscseq lr, r1, r0, lsl #31 │ │ │ │ - rscseq lr, r1, r8, lsr #31 │ │ │ │ - smlatbeq r1, r8, ip, r2 │ │ │ │ - tsteq r1, ip, asr ip │ │ │ │ + rscseq lr, r1, r0, ror #30 │ │ │ │ + rscseq lr, r1, r8, lsl #31 │ │ │ │ + smlabbeq r1, r8, ip, r2 │ │ │ │ + tsteq r1, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19a3d8 <__cxa_atexit@plt+0x18e6cc> │ │ │ │ @@ -407987,16 +407987,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r2, [r1, -r8] │ │ │ │ - smlatbeq r1, ip, fp, r2 │ │ │ │ + ldrdeq r2, [r1, -r8] │ │ │ │ + smlabbeq r1, ip, fp, r2 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 19a44c <__cxa_atexit@plt+0x18e740> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ @@ -408019,15 +408019,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 19a464 <__cxa_atexit@plt+0x18e758> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r1, r8, lsl #29 │ │ │ │ + rscseq lr, r1, r8, ror #28 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19a4b8 <__cxa_atexit@plt+0x18e7ac> │ │ │ │ @@ -408081,15 +408081,15 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r9, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 19a55c <__cxa_atexit@plt+0x18e850> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq lr, r1, r0, sp │ │ │ │ + rscseq lr, r1, r0, ror sp │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -408122,15 +408122,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #4] @ 19a600 <__cxa_atexit@plt+0x18e8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r1, ip, ror #25 │ │ │ │ + rscseq lr, r1, ip, asr #25 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19a668 <__cxa_atexit@plt+0x18e95c> │ │ │ │ @@ -408155,17 +408155,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 19a68c <__cxa_atexit@plt+0x18e980> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r4, r8, r2 │ │ │ │ + smlatbeq r1, r4, r8, r2 │ │ │ │ @ instruction: 0xfffac680 │ │ │ │ - ldrsbteq sp, [r1], #180 @ 0xb4 │ │ │ │ + ldrhteq sp, [r1], #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r1, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19a754 <__cxa_atexit@plt+0x18ea48> │ │ │ │ @@ -408223,19 +408223,19 @@ │ │ │ │ str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ ldr r7, [pc, #16] @ 19a79c <__cxa_atexit@plt+0x18ea90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - tsteq r1, r0, asr #22 │ │ │ │ - tsteq r1, r8, lsl fp │ │ │ │ - rscseq lr, r1, ip, asr fp │ │ │ │ + tsteq r1, r0, lsr #22 │ │ │ │ + strdeq r2, [r1, -r8] │ │ │ │ + rscseq lr, r1, ip, lsr fp │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - tsteq r1, ip, ror fp │ │ │ │ + tsteq r1, ip, asr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r2, r7, r8} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -408274,20 +408274,20 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 19a868 <__cxa_atexit@plt+0x18eb5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, ror #20 │ │ │ │ tsteq r1, r0, asr #20 │ │ │ │ - rscseq lr, r1, ip, lsl #21 │ │ │ │ + tsteq r1, r0, lsr #20 │ │ │ │ + rscseq lr, r1, ip, ror #20 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - @ instruction: 0x01012a90 │ │ │ │ - rscseq sp, r1, r0, ror #24 │ │ │ │ + tsteq r1, r0, ror sl │ │ │ │ + rscseq sp, r1, r0, asr #24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -408326,17 +408326,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffb44c4 │ │ │ │ - rscseq sp, r1, r0, asr #23 │ │ │ │ - rscseq lr, r1, r4, ror #19 │ │ │ │ - ldrhteq lr, [r1], #148 @ 0x94 │ │ │ │ + rscseq sp, r1, r0, lsr #23 │ │ │ │ + rscseq lr, r1, r4, asr #19 │ │ │ │ + smlalseq lr, r1, r4, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19a99c <__cxa_atexit@plt+0x18ec90> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -408355,18 +408355,18 @@ │ │ │ │ b 19abf8 <__cxa_atexit@plt+0x18eeec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r4, r5, r2 │ │ │ │ + tsteq r1, r4, ror #10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq lr, r1, ip, lsr r9 │ │ │ │ + rscseq lr, r1, ip, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 19a9d4 <__cxa_atexit@plt+0x18ecc8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -408396,16 +408396,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r1, ip, r5, r2 │ │ │ │ - rscseq lr, r1, r4, lsl #17 │ │ │ │ + tsteq r1, ip, ror #10 │ │ │ │ + rscseq lr, r1, r4, ror #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19aad4 <__cxa_atexit@plt+0x18edc8> │ │ │ │ ldr r2, [pc, #140] @ 19aafc <__cxa_atexit@plt+0x18edf0> │ │ │ │ @@ -408441,16 +408441,16 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 19ab00 <__cxa_atexit@plt+0x18edf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror r4 │ │ │ │ - rscseq lr, r1, r0, ror #15 │ │ │ │ + tsteq r1, ip, asr r4 │ │ │ │ + rscseq lr, r1, r0, asr #15 │ │ │ │ @ instruction: 0xffffc8f0 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -408470,15 +408470,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r0, r3, r2 │ │ │ │ + smlatbeq r1, r0, r3, r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -408500,15 +408500,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r1, r4, ror #13 │ │ │ │ + rscseq lr, r1, r4, asr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19acb4 <__cxa_atexit@plt+0x18efa8> │ │ │ │ @@ -408565,22 +408565,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r1, r0, lsr r6 │ │ │ │ - smlabteq r1, ip, r2, r2 │ │ │ │ - tsteq r1, ip, lsl r3 │ │ │ │ + rscseq lr, r1, r0, lsl r6 │ │ │ │ + smlatbeq r1, ip, r2, r2 │ │ │ │ + strdeq r2, [r1, -ip] │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r1, r4, asr #6 │ │ │ │ - rscseq lr, r1, r4, ror #11 │ │ │ │ + tsteq r1, r4, lsr #6 │ │ │ │ + rscseq lr, r1, r4, asr #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408616,15 +408616,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r1, ip, lsr r2 │ │ │ │ + tsteq r1, ip, lsl r2 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19ae18 <__cxa_atexit@plt+0x18f10c> │ │ │ │ @@ -408643,15 +408643,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl #2 │ │ │ │ + smlatteq r1, ip, r0, r2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19ae50 <__cxa_atexit@plt+0x18f144> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -408676,17 +408676,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19aeac <__cxa_atexit@plt+0x18f1a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, ip, asr #2 │ │ │ │ + tsteq r1, ip, lsr #2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq lr, r1, ip, lsr r4 │ │ │ │ + rscseq lr, r1, ip, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19af14 <__cxa_atexit@plt+0x18f208> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -408705,18 +408705,18 @@ │ │ │ │ b 19abf8 <__cxa_atexit@plt+0x18eeec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip │ │ │ │ + smlatteq r1, ip, pc, r1 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq lr, r1, r4, asr #7 │ │ │ │ + rscseq lr, r1, r4, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 19af4c <__cxa_atexit@plt+0x18f240> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -408737,16 +408737,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, ror #30 │ │ │ │ - rscseq sp, r1, r4, lsl #7 │ │ │ │ + tsteq r1, ip, asr #30 │ │ │ │ + rscseq sp, r1, r4, ror #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19b008 <__cxa_atexit@plt+0x18f2fc> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -408767,24 +408767,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r1, r4, lsl r3 │ │ │ │ + ldrshteq sp, [r1], #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sp, r1, ip, ror #5 │ │ │ │ + rscseq sp, r1, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -408840,16 +408840,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19b138 <__cxa_atexit@plt+0x18f42c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldrsbteq lr, [r1], #20 │ │ │ │ ldrhteq lr, [r1], #20 │ │ │ │ + smlalseq lr, r1, r4, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19b1f0 <__cxa_atexit@plt+0x18f4e4> │ │ │ │ ldr r7, [pc, #212] @ 19b234 <__cxa_atexit@plt+0x18f528> │ │ │ │ @@ -408907,18 +408907,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq lr, r1, r0, ror #1 │ │ │ │ - rscseq lr, r1, r0, lsl r1 │ │ │ │ - smlatteq r1, r4, sp, r1 │ │ │ │ - @ instruction: 0x01011d98 │ │ │ │ + rscseq lr, r1, r0, asr #1 │ │ │ │ + ldrshteq lr, [r1], #0 │ │ │ │ + smlabteq r1, r4, sp, r1 │ │ │ │ + tsteq r1, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19b29c <__cxa_atexit@plt+0x18f590> │ │ │ │ @@ -408932,32 +408932,32 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r4, lsr sp │ │ │ │ - smlatteq r1, r8, ip, r1 │ │ │ │ - rscseq lr, r1, r0, asr r0 │ │ │ │ + tsteq r1, r4, lsl sp │ │ │ │ + smlabteq r1, r8, ip, r1 │ │ │ │ + rscseq lr, r1, r0, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19b14c <__cxa_atexit@plt+0x18f440> │ │ │ │ - rscseq lr, r1, r4, lsl r0 │ │ │ │ + ldrshteq sp, [r1], #244 @ 0xf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 19a884 <__cxa_atexit@plt+0x18eb78> │ │ │ │ - rscseq sp, r1, r8, ror #31 │ │ │ │ + rscseq sp, r1, r8, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19a288 <__cxa_atexit@plt+0x18e57c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -408992,20 +408992,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 19b3a8 <__cxa_atexit@plt+0x18f69c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl #30 │ │ │ │ + smlatteq r1, r8, lr, r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rscseq sp, r1, r8, lsl #31 │ │ │ │ - rscseq sp, r1, ip, ror pc │ │ │ │ + rscseq sp, r1, r8, ror #30 │ │ │ │ + rscseq sp, r1, ip, asr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19b418 <__cxa_atexit@plt+0x18f70c> │ │ │ │ ldr r3, [pc, #104] @ 19b434 <__cxa_atexit@plt+0x18f728> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -409031,17 +409031,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 19b43c <__cxa_atexit@plt+0x18f730> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, ip, lsl fp │ │ │ │ + strdeq r1, [r1, -ip] │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rscseq sp, r1, r0, lsl #30 │ │ │ │ + rscseq sp, r1, r0, ror #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19b4c4 <__cxa_atexit@plt+0x18f7b8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -409074,19 +409074,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 19b4f0 <__cxa_atexit@plt+0x18f7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r1, r8, sl, r1 │ │ │ │ + tsteq r1, r8, ror #20 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlabbeq r1, r0, sl, r1 │ │ │ │ + tsteq r1, r0, ror #20 │ │ │ │ @ instruction: 0xfffab7b4 │ │ │ │ - rscseq ip, r1, r4, ror sp │ │ │ │ + rscseq ip, r1, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -409108,15 +409108,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r1, r8, r9, r1 │ │ │ │ + smlatbeq r1, r8, r9, r1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -409146,17 +409146,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r9 │ │ │ │ + tsteq r1, r4, lsl r9 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq ip, r1, ip, lsl sp │ │ │ │ + ldrshteq ip, [r1], #204 @ 0xcc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19b670 <__cxa_atexit@plt+0x18f964> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -409177,24 +409177,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r1, ip, lsr #25 │ │ │ │ + rscseq ip, r1, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq ip, r1, r4, lsl #25 │ │ │ │ + rscseq ip, r1, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409217,15 +409217,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq ip, r1, r8, lsl #24 │ │ │ │ + rscseq ip, r1, r8, ror #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19b764 <__cxa_atexit@plt+0x18fa58> │ │ │ │ @@ -409241,16 +409241,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 19b77c <__cxa_atexit@plt+0x18fa70> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrhteq sp, [r1], #188 @ 0xbc │ │ │ │ - rscseq sp, r1, r8, lsr #23 │ │ │ │ + smlalseq sp, r1, ip, fp │ │ │ │ + rscseq sp, r1, r8, lsl #23 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr ip, [fp, #8]! │ │ │ │ @@ -409359,18 +409359,18 @@ │ │ │ │ mov r5, fp │ │ │ │ ldr fp, [sp] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - tsteq r1, r8, asr r7 │ │ │ │ - tsteq r1, r4, lsr r7 │ │ │ │ + tsteq r1, r8, lsr r7 │ │ │ │ + tsteq r1, r4, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r1, [r1, -ip] │ │ │ │ + @ instruction: 0x010116bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409386,17 +409386,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19b9c4 <__cxa_atexit@plt+0x18fcb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsr #12 │ │ │ │ + tsteq r1, r0, lsl #12 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sp, r1, r8, ror #18 │ │ │ │ + rscseq sp, r1, r8, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19ba08 <__cxa_atexit@plt+0x18fcfc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -409406,15 +409406,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 19bcb8 <__cxa_atexit@plt+0x18ffac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r1, -ip] │ │ │ │ + ldrdeq r1, [r1, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19ba98 <__cxa_atexit@plt+0x18fd8c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -409447,19 +409447,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 19bac4 <__cxa_atexit@plt+0x18fdb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010114b4 │ │ │ │ + @ instruction: 0x01011494 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatbeq r1, ip, r4, r1 │ │ │ │ + smlabbeq r1, ip, r4, r1 │ │ │ │ @ instruction: 0xfffab1e0 │ │ │ │ - rscseq ip, r1, r0, lsr #15 │ │ │ │ + rscseq ip, r1, r0, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -409471,15 +409471,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [r1, -r4] │ │ │ │ + ldrdeq r1, [r1, -r4] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19bb74 <__cxa_atexit@plt+0x18fe68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -409502,17 +409502,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r1, r4, r3, r1 │ │ │ │ + smlabbeq r1, r4, r3, r1 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rscseq ip, r1, ip, lsl #15 │ │ │ │ + rscseq ip, r1, ip, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19bc00 <__cxa_atexit@plt+0x18fef4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -409533,24 +409533,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r1, ip, lsl r7 │ │ │ │ + ldrshteq ip, [r1], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq ip, [r1], #100 @ 0x64 │ │ │ │ + ldrsbteq ip, [r1], #100 @ 0x64 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409716,25 +409716,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 19bee8 <__cxa_atexit@plt+0x1901dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - rscseq sp, r1, r4, asr r4 │ │ │ │ + rscseq sp, r1, r4, lsr r4 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - tsteq r1, ip, asr r2 │ │ │ │ + tsteq r1, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrsbteq sp, [r1], #76 @ 0x4c │ │ │ │ - tsteq r1, r4, lsl #4 │ │ │ │ - smlatbeq r1, r8, r2, r1 │ │ │ │ + ldrhteq sp, [r1], #76 @ 0x4c │ │ │ │ + smlatteq r1, r4, r1, r1 │ │ │ │ + smlabbeq r1, r8, r2, r1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409751,17 +409751,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19bf78 <__cxa_atexit@plt+0x19026c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, ror r0 │ │ │ │ + qaddeq r1, r0, r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rscseq ip, r1, ip, lsr #7 │ │ │ │ + rscseq ip, r1, ip, lsl #7 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp ip, r3 │ │ │ │ @@ -409814,19 +409814,19 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - strdeq r0, [r1, -r4] │ │ │ │ + ldrdeq r0, [r1, -r4] │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0x01010f9c │ │ │ │ + tsteq r1, ip, ror pc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -409842,17 +409842,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19c0e4 <__cxa_atexit@plt+0x1903d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r1, r0, lsl #30 │ │ │ │ + smlatteq r1, r0, lr, r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sp, r1, r8, asr #4 │ │ │ │ + rscseq sp, r1, r8, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -409893,15 +409893,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 19c1ac <__cxa_atexit@plt+0x1904a0> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ - smlalseq sp, r1, r0, r1 │ │ │ │ + rscseq sp, r1, r0, ror r1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19c20c <__cxa_atexit@plt+0x190500> │ │ │ │ @@ -409920,15 +409920,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 293164 <__cxa_atexit@plt+0x287458> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, lsl sp │ │ │ │ + strdeq r0, [r1, -r8] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19c244 <__cxa_atexit@plt+0x190538> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -409953,17 +409953,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19c2a0 <__cxa_atexit@plt+0x190594> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r1, r8, asr sp │ │ │ │ + tsteq r1, r8, lsr sp │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq sp, r1, ip, lsl #1 │ │ │ │ + rscseq sp, r1, ip, rrx │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19c2f8 <__cxa_atexit@plt+0x1905ec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -409979,18 +409979,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 19c30c <__cxa_atexit@plt+0x190600> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 19bcb8 <__cxa_atexit@plt+0x18ffac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsr #24 │ │ │ │ - smlabbeq r1, r4, ip, r0 │ │ │ │ - ldrdeq r0, [r1, -r0] │ │ │ │ - rscseq sp, r1, r0, lsr #32 │ │ │ │ + tsteq r1, r0, lsl #24 │ │ │ │ + tsteq r1, r4, ror #24 │ │ │ │ + @ instruction: 0x01010cb0 │ │ │ │ + rscseq sp, r1, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19c364 <__cxa_atexit@plt+0x190658> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -410006,18 +410006,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 19c378 <__cxa_atexit@plt+0x19066c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b 19bcb8 <__cxa_atexit@plt+0x18ffac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01010bb4 │ │ │ │ - tsteq r1, r8, lsl ip │ │ │ │ - tsteq r1, r4, ror #24 │ │ │ │ - ldrhteq ip, [r1], #244 @ 0xf4 │ │ │ │ + @ instruction: 0x01010b94 │ │ │ │ + strdeq r0, [r1, -r8] │ │ │ │ + tsteq r1, r4, asr #24 │ │ │ │ + smlalseq ip, r1, r4, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19c3d4 <__cxa_atexit@plt+0x1906c8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -410034,17 +410034,17 @@ │ │ │ │ beq 19c3cc <__cxa_atexit@plt+0x1906c0> │ │ │ │ b 19c3f4 <__cxa_atexit@plt+0x1906e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r8, asr #22 │ │ │ │ + tsteq r1, r8, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r1, r8, asr #30 │ │ │ │ + rscseq ip, r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ ldr r8, [r1, #4]! │ │ │ │ cmp r6, #1 │ │ │ │ @@ -410131,22 +410131,22 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ - ldrshteq ip, [r1], #212 @ 0xd4 │ │ │ │ + ldrsbteq ip, [r1], #212 @ 0xd4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ - ldrsbteq ip, [r1], #220 @ 0xdc │ │ │ │ + ldrhteq ip, [r1], #220 @ 0xdc │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrdeq r0, [r1, -r0] │ │ │ │ - tsteq r1, ip, lsl fp │ │ │ │ + @ instruction: 0x01010ab0 │ │ │ │ + strdeq r0, [r1, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -410168,16 +410168,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r0, lsl r9 │ │ │ │ - rscseq fp, r1, r8, lsr #26 │ │ │ │ + strdeq r0, [r1, -r0] │ │ │ │ + rscseq fp, r1, r8, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19c664 <__cxa_atexit@plt+0x190958> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -410198,24 +410198,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrhteq fp, [r1], #200 @ 0xc8 │ │ │ │ + smlalseq fp, r1, r8, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlalseq fp, r1, r0, ip │ │ │ │ + rscseq fp, r1, r0, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410236,15 +410236,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq ip, r1, r4, lsr #24 │ │ │ │ + rscseq ip, r1, r4, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -410272,16 +410272,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19c798 <__cxa_atexit@plt+0x190a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - rscseq ip, r1, r0, asr #23 │ │ │ │ rscseq ip, r1, r0, lsr #23 │ │ │ │ + rscseq ip, r1, r0, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19c850 <__cxa_atexit@plt+0x190b44> │ │ │ │ ldr r7, [pc, #212] @ 19c894 <__cxa_atexit@plt+0x190b88> │ │ │ │ @@ -410339,18 +410339,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ - rscseq ip, r1, ip, asr #21 │ │ │ │ - ldrshteq ip, [r1], #164 @ 0xa4 │ │ │ │ - smlabbeq r1, r4, r7, r0 │ │ │ │ - tsteq r1, r8, lsr r7 │ │ │ │ + rscseq ip, r1, ip, lsr #21 │ │ │ │ + ldrsbteq ip, [r1], #164 @ 0xa4 │ │ │ │ + tsteq r1, r4, ror #14 │ │ │ │ + tsteq r1, r8, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19c8fc <__cxa_atexit@plt+0x190bf0> │ │ │ │ @@ -410364,17 +410364,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r0, [r1, -r4] │ │ │ │ - smlabbeq r1, r8, r6, r0 │ │ │ │ - rscseq ip, r1, r0, asr #20 │ │ │ │ + @ instruction: 0x010106b4 │ │ │ │ + tsteq r1, r8, ror #12 │ │ │ │ + rscseq ip, r1, r0, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c974 <__cxa_atexit@plt+0x190c68> │ │ │ │ ldr r2, [pc, #96] @ 19c990 <__cxa_atexit@plt+0x190c84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -410398,17 +410398,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 19c998 <__cxa_atexit@plt+0x190c8c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010105bc │ │ │ │ + @ instruction: 0x0101059c │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ - rscseq ip, r1, ip, asr #19 │ │ │ │ + rscseq ip, r1, ip, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19c9f4 <__cxa_atexit@plt+0x190ce8> │ │ │ │ ldr r2, [pc, #68] @ 19c9fc <__cxa_atexit@plt+0x190cf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -410425,23 +410425,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r1, r4, lsr r5 │ │ │ │ + tsteq r1, r4, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rscseq fp, r1, r8, lsl #18 │ │ │ │ + rscseq fp, r1, r8, ror #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19ca84 <__cxa_atexit@plt+0x190d78> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -410462,24 +410462,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlalseq fp, r1, r8, r8 │ │ │ │ + rscseq fp, r1, r8, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq fp, r1, r0, ror r8 │ │ │ │ + rscseq fp, r1, r0, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410533,15 +410533,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r1, r8, asr #8 │ │ │ │ + tsteq r1, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -410557,17 +410557,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19cc10 <__cxa_atexit@plt+0x190f04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r0, [r1, -r4] │ │ │ │ + @ instruction: 0x010103b4 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq fp, r1, r0, lsl r7 │ │ │ │ + ldrshteq fp, [r1], #96 @ 0x60 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 19cc5c <__cxa_atexit@plt+0x190f50> │ │ │ │ ldr r7, [pc, #52] @ 19cc6c <__cxa_atexit@plt+0x190f60> │ │ │ │ @@ -410582,16 +410582,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 19cc70 <__cxa_atexit@plt+0x190f64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq ip, [r1], #96 @ 0x60 │ │ │ │ - ldrsbteq ip, [r1], #108 @ 0x6c │ │ │ │ + ldrsbteq ip, [r1], #96 @ 0x60 │ │ │ │ + ldrhteq ip, [r1], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr lr, [pc, #576] @ 19ced0 <__cxa_atexit@plt+0x1911c4> │ │ │ │ ldr r6, [pc, #576] @ 19ced4 <__cxa_atexit@plt+0x1911c8> │ │ │ │ mov r2, #0 │ │ │ │ @@ -410738,19 +410738,19 @@ │ │ │ │ teqcc r3, #-872415232 @ 0xcc000000 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ @ instruction: 0x077cb531 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ rsceq r8, sp, ip, asr #28 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - smlabteq r1, r0, r1, r0 │ │ │ │ - @ instruction: 0x010101b0 │ │ │ │ + smlatbeq r1, r0, r1, r0 │ │ │ │ + @ instruction: 0x01010190 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq fp, r1, r8, lsr r4 │ │ │ │ + rscseq fp, r1, r8, lsl r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp lr, r2 │ │ │ │ bcc 19d030 <__cxa_atexit@plt+0x191324> │ │ │ │ str r7, [sp] │ │ │ │ @@ -410825,18 +410825,18 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r2 │ │ │ │ b 19cff8 <__cxa_atexit@plt+0x1912ec> │ │ │ │ @ instruction: 0x077cb531 │ │ │ │ - swpeq r0, r4, [r1] │ │ │ │ + tsteq r1, r4, ror r0 │ │ │ │ strhteq r8, [sp], #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - tsteq r1, r4, lsl r0 │ │ │ │ + strdeq pc, [r0, -r4] │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ @@ -410856,15 +410856,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 30acc0 <__cxa_atexit@plt+0x2fefb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, asr lr @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 19d0e4 <__cxa_atexit@plt+0x1913d8> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -410889,17 +410889,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19d140 <__cxa_atexit@plt+0x191434> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x0100feb8 │ │ │ │ + @ instruction: 0x0100fe98 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq ip, r1, ip, lsl #4 │ │ │ │ + rscseq ip, r1, ip, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d1b0 <__cxa_atexit@plt+0x1914a4> │ │ │ │ ldr r2, [pc, #116] @ 19d1d8 <__cxa_atexit@plt+0x1914cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -410928,20 +410928,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 19d1e4 <__cxa_atexit@plt+0x1914d8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #20] @ 19d1e8 <__cxa_atexit@plt+0x1914dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r8, sp, pc @ │ │ │ │ + tstpeq r0, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - ldrsbteq fp, [r1], #4 │ │ │ │ - smlalseq fp, r1, ip, r0 │ │ │ │ - rscseq ip, r1, r4, lsl #3 │ │ │ │ + ldrhteq fp, [r1], #4 │ │ │ │ + rscseq fp, r1, ip, ror r0 │ │ │ │ rscseq ip, r1, r4, ror #2 │ │ │ │ + rscseq ip, r1, r4, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d258 <__cxa_atexit@plt+0x19154c> │ │ │ │ ldr r2, [pc, #116] @ 19d280 <__cxa_atexit@plt+0x191574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -410970,20 +410970,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 19d28c <__cxa_atexit@plt+0x191580> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #20] @ 19d290 <__cxa_atexit@plt+0x191584> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r0, ip, pc @ │ │ │ │ + smlabteq r0, r0, ip, pc @ │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - rscseq fp, r1, ip, lsr #32 │ │ │ │ - ldrshteq sl, [r1], #244 @ 0xf4 │ │ │ │ - ldrsbteq ip, [r1], #12 │ │ │ │ + rscseq fp, r1, ip │ │ │ │ + ldrsbteq sl, [r1], #244 @ 0xf4 │ │ │ │ ldrhteq ip, [r1], #12 │ │ │ │ + smlalseq ip, r1, ip, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19d2dc <__cxa_atexit@plt+0x1915d0> │ │ │ │ ldr r2, [pc, #48] @ 19d2e8 <__cxa_atexit@plt+0x1915dc> │ │ │ │ @@ -410996,17 +410996,17 @@ │ │ │ │ beq 19d2d4 <__cxa_atexit@plt+0x1915c8> │ │ │ │ b 19d2fc <__cxa_atexit@plt+0x1915f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, r4, lsr ip @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r1, r0, rrx │ │ │ │ + rscseq ip, r1, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, #1 │ │ │ │ bne 19d384 <__cxa_atexit@plt+0x191678> │ │ │ │ @@ -411106,25 +411106,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #56] @ 19d4c8 <__cxa_atexit@plt+0x1917bc> │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - ldrhteq sl, [r1], #224 @ 0xe0 │ │ │ │ - rscseq sl, r1, r4, lsl #28 │ │ │ │ - rscseq fp, r1, ip, ror #29 │ │ │ │ + smlalseq sl, r1, r0, lr │ │ │ │ + rscseq sl, r1, r4, ror #27 │ │ │ │ + rscseq fp, r1, ip, asr #29 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - ldrsbteq fp, [r1], #232 @ 0xe8 │ │ │ │ + ldrhteq fp, [r1], #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - rscseq fp, r1, r4, asr #29 │ │ │ │ + rscseq fp, r1, r4, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -411146,16 +411146,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r8, r9, pc @ │ │ │ │ - rscseq sl, r1, r0, ror #27 │ │ │ │ + smlatbeq r0, r8, r9, pc @ │ │ │ │ + rscseq sl, r1, r0, asr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19d5ac <__cxa_atexit@plt+0x1918a0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -411176,24 +411176,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, r0, ror sp │ │ │ │ + rscseq sl, r1, r0, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sl, r1, r8, asr #26 │ │ │ │ + rscseq sl, r1, r8, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411248,16 +411248,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19d6d8 <__cxa_atexit@plt+0x1919cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - smlalseq fp, r1, r8, ip │ │ │ │ rscseq fp, r1, r8, ror ip │ │ │ │ + rscseq fp, r1, r8, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19d790 <__cxa_atexit@plt+0x191a84> │ │ │ │ ldr r7, [pc, #212] @ 19d7d4 <__cxa_atexit@plt+0x191ac8> │ │ │ │ @@ -411315,18 +411315,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ - rscseq fp, r1, r4, lsr #23 │ │ │ │ - ldrsbteq fp, [r1], #180 @ 0xb4 │ │ │ │ - tstpeq r0, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ - strdeq pc, [r0, -r8] │ │ │ │ + rscseq fp, r1, r4, lsl #23 │ │ │ │ + ldrhteq fp, [r1], #180 @ 0xb4 │ │ │ │ + tstpeq r0, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq pc, [r0, -r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19d83c <__cxa_atexit@plt+0x191b30> │ │ │ │ @@ -411340,16 +411340,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0100f794 │ │ │ │ - tstpeq r0, r8, asr #14 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r4, ror r7 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19d8e4 <__cxa_atexit@plt+0x191bd8> │ │ │ │ ldr r2, [pc, #148] @ 19d900 <__cxa_atexit@plt+0x191bf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -411386,18 +411386,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r0, r0, r6, pc @ │ │ │ │ + tstpeq r0, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq fp, r1, r4, lsr #20 │ │ │ │ - strdeq pc, [r0, -ip] │ │ │ │ + rscseq fp, r1, r4, lsl #20 │ │ │ │ + ldrdeq pc, [r0, -ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19d938 <__cxa_atexit@plt+0x191c2c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #80] @ 19d980 <__cxa_atexit@plt+0x191c74> │ │ │ │ @@ -411418,16 +411418,16 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq fp, r1, r0, r9 │ │ │ │ - tstpeq r0, r4, ror r6 @ p-variant is OBSOLETE │ │ │ │ + rscseq fp, r1, r0, ror r9 │ │ │ │ + tstpeq r0, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19da08 <__cxa_atexit@plt+0x191cfc> │ │ │ │ ldr r3, [pc, #120] @ 19da1c <__cxa_atexit@plt+0x191d10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -411457,15 +411457,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19daa8 <__cxa_atexit@plt+0x191d9c> │ │ │ │ @@ -411499,19 +411499,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 19dad4 <__cxa_atexit@plt+0x191dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r0, r4, r4, pc @ │ │ │ │ + smlabbeq r0, r4, r4, pc @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0x0100f49c │ │ │ │ + tstpeq r0, ip, ror r4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffa91d0 │ │ │ │ - smlalseq sl, r1, r0, r7 │ │ │ │ + rscseq sl, r1, r0, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -411549,19 +411549,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 19db9c <__cxa_atexit@plt+0x191e90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r0, -ip] │ │ │ │ + @ instruction: 0x0100f3bc │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq pc, [r0, -r4] │ │ │ │ + @ instruction: 0x0100f3b4 │ │ │ │ @ instruction: 0xfffa9108 │ │ │ │ - rscseq sl, r1, r8, asr #13 │ │ │ │ + rscseq sl, r1, r8, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -411583,15 +411583,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tstpeq r0, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ + strdeq pc, [r0, -ip] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -411621,15 +411621,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r8, r2, pc @ │ │ │ │ + tstpeq r0, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -411680,15 +411680,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tstpeq r0, ip, asr r2 @ p-variant is OBSOLETE │ │ │ │ + tstpeq r0, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411704,15 +411704,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19ddfc <__cxa_atexit@plt+0x1920f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r0, r8, r1, pc @ │ │ │ │ + smlabteq r0, r8, r1, pc @ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ @@ -411827,15 +411827,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - strheq pc, [r0, -r8] @ │ │ │ │ + swpeq pc, r8, [r0] @ │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -411895,20 +411895,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r5, [pc, #32] @ 19e108 <__cxa_atexit@plt+0x1923fc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0100eeb8 │ │ │ │ + @ instruction: 0x0100ee98 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq sl, r1, r4, ror #3 │ │ │ │ + rscseq sl, r1, r4, asr #3 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rscseq sl, r1, ip, ror r1 │ │ │ │ + rscseq sl, r1, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -411920,16 +411920,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0100edb0 │ │ │ │ - rscseq sl, r1, r8, asr #3 │ │ │ │ + @ instruction: 0x0100ed90 │ │ │ │ + rscseq sl, r1, r8, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19e1c4 <__cxa_atexit@plt+0x1924b8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -411950,24 +411950,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r1, r8, asr r1 │ │ │ │ + rscseq sl, r1, r8, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sl, r1, r0, lsr r1 │ │ │ │ + rscseq sl, r1, r0, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -411988,15 +411988,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrhteq sl, [r1], #12 │ │ │ │ + smlalseq sl, r1, ip, r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r3, r6 │ │ │ │ @@ -412025,16 +412025,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19e2fc <__cxa_atexit@plt+0x1925f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - rscseq fp, r1, ip, lsl #1 │ │ │ │ rscseq fp, r1, ip, rrx │ │ │ │ + rscseq fp, r1, ip, asr #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19e3b8 <__cxa_atexit@plt+0x1926ac> │ │ │ │ ldr r7, [pc, #216] @ 19e3fc <__cxa_atexit@plt+0x1926f0> │ │ │ │ @@ -412093,18 +412093,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - smlalseq sl, r1, r4, pc @ │ │ │ │ - ldrhteq sl, [r1], #252 @ 0xfc │ │ │ │ - tsteq r0, ip, lsl ip │ │ │ │ - ldrdeq lr, [r0, -r0] │ │ │ │ + rscseq sl, r1, r4, ror pc │ │ │ │ + smlalseq sl, r1, ip, pc @ │ │ │ │ + strdeq lr, [r0, -ip] │ │ │ │ + @ instruction: 0x0100ebb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19e464 <__cxa_atexit@plt+0x192758> │ │ │ │ @@ -412118,16 +412118,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, ror #22 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + tsteq r0, ip, asr #22 │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19e4e0 <__cxa_atexit@plt+0x1927d4> │ │ │ │ ldr r3, [pc, #104] @ 19e4fc <__cxa_atexit@plt+0x1927f0> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -412153,17 +412153,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 19e504 <__cxa_atexit@plt+0x1927f8> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, asr sl │ │ │ │ + tsteq r0, r4, lsr sl │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - smlalseq sl, r1, r0, lr │ │ │ │ + rscseq sl, r1, r0, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19e540 <__cxa_atexit@plt+0x192834> │ │ │ │ ldr r2, [pc, #36] @ 19e548 <__cxa_atexit@plt+0x19283c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -412172,15 +412172,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r8, r9, lr │ │ │ │ + smlatbeq r0, r8, r9, lr │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -412203,15 +412203,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, ror #18 │ │ │ │ + tsteq r0, ip, asr #18 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -412266,15 +412266,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - tsteq r0, r4, lsr r9 │ │ │ │ + tsteq r0, r4, lsl r9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -412290,15 +412290,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 19e724 <__cxa_atexit@plt+0x192a18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, r0, r8, lr │ │ │ │ + smlatbeq r0, r0, r8, lr │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ @@ -412315,15 +412315,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 19e784 <__cxa_atexit@plt+0x192a78> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r1, ip, lsl #24 │ │ │ │ + rscseq sl, r1, ip, ror #23 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -412392,15 +412392,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr fp, [sp] │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - @ instruction: 0x0100e7b8 │ │ │ │ + @ instruction: 0x0100e798 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -412441,18 +412441,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r4, lsl #12 │ │ │ │ + smlatteq r0, r4, r5, lr │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq sl, r1, r8, lsr #19 │ │ │ │ - smlabbeq r0, r0, r6, lr │ │ │ │ + rscseq sl, r1, r8, lsl #19 │ │ │ │ + tsteq r0, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 19e9b4 <__cxa_atexit@plt+0x192ca8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #80] @ 19e9fc <__cxa_atexit@plt+0x192cf0> │ │ │ │ @@ -412473,16 +412473,16 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r1, r4, lsl r9 │ │ │ │ - strdeq lr, [r0, -r8] │ │ │ │ + ldrshteq sl, [r1], #132 @ 0x84 │ │ │ │ + ldrdeq lr, [r0, -r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19ea64 <__cxa_atexit@plt+0x192d58> │ │ │ │ ldr r2, [pc, #92] @ 19ea80 <__cxa_atexit@plt+0x192d74> │ │ │ │ @@ -412506,17 +412506,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 19ea88 <__cxa_atexit@plt+0x192d7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r8, r4, lr │ │ │ │ + smlatbeq r0, r8, r4, lr │ │ │ │ @ instruction: 0xfffa8214 │ │ │ │ - ldrsbteq r9, [r1], #116 @ 0x74 │ │ │ │ + ldrhteq r9, [r1], #116 @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19eb3c <__cxa_atexit@plt+0x192e30> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -412568,21 +412568,21 @@ │ │ │ │ ldr r7, [pc, #40] @ 19eb8c <__cxa_atexit@plt+0x192e80> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #28] @ 19eb90 <__cxa_atexit@plt+0x192e84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, lsr #8 │ │ │ │ + tsteq r0, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - rscseq r9, r1, r8, asr r7 │ │ │ │ - ldrshteq r9, [r1], #108 @ 0x6c │ │ │ │ - rscseq sl, r1, r4, lsl r8 │ │ │ │ + rscseq r9, r1, r8, lsr r7 │ │ │ │ + ldrsbteq r9, [r1], #108 @ 0x6c │ │ │ │ + ldrshteq sl, [r1], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -412594,16 +412594,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsr #6 │ │ │ │ - rscseq r9, r1, r0, asr #14 │ │ │ │ + tsteq r0, r8, lsl #6 │ │ │ │ + rscseq r9, r1, r0, lsr #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19ec4c <__cxa_atexit@plt+0x192f40> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -412624,24 +412624,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq r9, [r1], #96 @ 0x60 │ │ │ │ + ldrhteq r9, [r1], #96 @ 0x60 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r9, r1, r8, lsr #13 │ │ │ │ + rscseq r9, r1, r8, lsl #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -412662,15 +412662,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r9, r1, r4, lsr r6 │ │ │ │ + rscseq r9, r1, r4, lsl r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -412698,16 +412698,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 19ed80 <__cxa_atexit@plt+0x193074> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - rscseq sl, r1, ip, lsl r6 │ │ │ │ ldrshteq sl, [r1], #92 @ 0x5c │ │ │ │ + ldrsbteq sl, [r1], #92 @ 0x5c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 19ee3c <__cxa_atexit@plt+0x193130> │ │ │ │ ldr r7, [pc, #216] @ 19ee80 <__cxa_atexit@plt+0x193174> │ │ │ │ @@ -412766,18 +412766,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - rscseq sl, r1, r4, lsr #10 │ │ │ │ - rscseq sl, r1, ip, asr #10 │ │ │ │ - @ instruction: 0x0100e198 │ │ │ │ - tsteq r0, ip, asr #2 │ │ │ │ + rscseq sl, r1, r4, lsl #10 │ │ │ │ + rscseq sl, r1, ip, lsr #10 │ │ │ │ + tsteq r0, r8, ror r1 │ │ │ │ + tsteq r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19eee8 <__cxa_atexit@plt+0x1931dc> │ │ │ │ @@ -412791,16 +412791,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r0, r8, r0, lr │ │ │ │ - swpeq lr, ip, [r0] │ │ │ │ + smlabteq r0, r8, r0, lr │ │ │ │ + tsteq r0, ip, ror r0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19f0d8 <__cxa_atexit@plt+0x1933cc> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 19efb8 <__cxa_atexit@plt+0x1932ac> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -412903,16 +412903,16 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ str r9, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsr r0 │ │ │ │ - swpeq lr, ip, [r0] │ │ │ │ + tsteq r0, r0, lsl r0 │ │ │ │ + tsteq r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -412952,15 +412952,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq sl, r1, r0, asr #4 │ │ │ │ + rscseq sl, r1, r0, lsr #4 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413016,17 +413016,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq sp, [r0, -r4] │ │ │ │ + ldrdeq sp, [r0, -r4] │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x0100dd90 │ │ │ │ + tsteq r0, r0, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f2c8 <__cxa_atexit@plt+0x1935bc> │ │ │ │ @@ -413039,16 +413039,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r8, lsl sp │ │ │ │ - rscseq r9, r1, r8, asr r2 │ │ │ │ + strdeq sp, [r0, -r8] │ │ │ │ + rscseq r9, r1, r8, lsr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19f350 <__cxa_atexit@plt+0x193644> │ │ │ │ @@ -413075,15 +413075,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbteq r9, [r1], #16 │ │ │ │ + ldrhteq r9, [r1], #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 19f390 <__cxa_atexit@plt+0x193684> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -413093,15 +413093,15 @@ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 19f0d8 <__cxa_atexit@plt+0x1933cc> │ │ │ │ - rscseq r9, r1, r4, lsl #3 │ │ │ │ + rscseq r9, r1, r4, ror #2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19f4a0 <__cxa_atexit@plt+0x193794> │ │ │ │ ldr r7, [pc, #248] @ 19f4c8 <__cxa_atexit@plt+0x1937bc> │ │ │ │ @@ -413166,19 +413166,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r0, r4, ror ip │ │ │ │ + tsteq r0, r4, asr ip │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrshteq r9, [r1], #228 @ 0xe4 │ │ │ │ + ldrsbteq r9, [r1], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r9, r1, r4, asr r0 │ │ │ │ + rscseq r9, r1, r4, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 19f58c <__cxa_atexit@plt+0x193880> │ │ │ │ @@ -413218,32 +413218,32 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - tsteq r0, r8, ror #22 │ │ │ │ + tsteq r0, r8, asr #22 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ str r3, [r5] │ │ │ │ b 19f0d8 <__cxa_atexit@plt+0x1933cc> │ │ │ │ - ldrsbteq r9, [r1], #208 @ 0xd0 │ │ │ │ + ldrhteq r9, [r1], #208 @ 0xd0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 19f3bc <__cxa_atexit@plt+0x1936b0> │ │ │ │ - ldrhteq r9, [r1], #208 @ 0xd0 │ │ │ │ + smlalseq r9, r1, r0, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 19f660 <__cxa_atexit@plt+0x193954> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -413285,17 +413285,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, r1, r8, lsr #26 │ │ │ │ - tsteq r0, r4, ror r9 │ │ │ │ - tsteq r0, r8, lsr #18 │ │ │ │ + rscseq r9, r1, r8, lsl #26 │ │ │ │ + tsteq r0, r4, asr r9 │ │ │ │ + tsteq r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413313,16 +413313,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 19f724 <__cxa_atexit@plt+0x193a18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, ip, r8, sp │ │ │ │ - smlabbeq r0, r0, r8, sp │ │ │ │ + smlatbeq r0, ip, r8, sp │ │ │ │ + tsteq r0, r0, ror #16 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 19f7a4 <__cxa_atexit@plt+0x193a98> │ │ │ │ @@ -413354,17 +413354,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0100d794 │ │ │ │ - ldrdeq sp, [r0, -ip] │ │ │ │ - tsteq r0, r0, lsl #22 │ │ │ │ + tsteq r0, r4, ror r7 │ │ │ │ + @ instruction: 0x0100d7bc │ │ │ │ + smlatteq r0, r0, sl, sp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19f81c <__cxa_atexit@plt+0x193b10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 19f824 <__cxa_atexit@plt+0x193b18> │ │ │ │ @@ -413379,15 +413379,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ + smlatteq r0, r0, r6, sp │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413401,15 +413401,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, lsr #20 │ │ │ │ + tsteq r0, ip, lsl #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -413458,15 +413458,15 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - @ instruction: 0x0100d6b4 │ │ │ │ + @ instruction: 0x0100d694 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19f9d8 <__cxa_atexit@plt+0x193ccc> │ │ │ │ @@ -413492,15 +413492,15 @@ │ │ │ │ str r8, [r9, #20] │ │ │ │ sub r8, r6, #11 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - tsteq r0, r0, lsl #12 │ │ │ │ + smlatteq r0, r0, r5, sp │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19fa3c <__cxa_atexit@plt+0x193d30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 19fa44 <__cxa_atexit@plt+0x193d38> │ │ │ │ @@ -413515,15 +413515,15 @@ │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ b 10449ec <__cxa_atexit@plt+0x1038ce0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r0, r4, sp │ │ │ │ + smlabteq r0, r0, r4, sp │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413537,16 +413537,16 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ stmib r8, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, lsl #16 │ │ │ │ - rscseq r9, r1, r4, lsl r9 │ │ │ │ + smlatteq r0, ip, r7, sp │ │ │ │ + ldrshteq r9, [r1], #132 @ 0x84 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 19fb40 <__cxa_atexit@plt+0x193e34> │ │ │ │ @@ -413583,16 +413583,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r9, r1, r0, lsl #17 │ │ │ │ rscseq r9, r1, r0, ror #16 │ │ │ │ + rscseq r9, r1, r0, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ble 19fb98 <__cxa_atexit@plt+0x193e8c> │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -413609,16 +413609,16 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r9, pc, r9 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r9, r1, r8, lsl #16 │ │ │ │ - rscseq r8, r1, r8, lsl #18 │ │ │ │ + rscseq r9, r1, r8, ror #15 │ │ │ │ + rscseq r8, r1, r8, ror #17 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 19fca0 <__cxa_atexit@plt+0x193f94> │ │ │ │ @@ -413670,19 +413670,19 @@ │ │ │ │ str r9, [r1, #20] │ │ │ │ mov r9, r1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - rscseq r8, r1, r0, ror r7 │ │ │ │ - rscseq r8, r1, r0, lsr #14 │ │ │ │ - rscseq r8, r1, r4, lsr #14 │ │ │ │ + rscseq r8, r1, r0, asr r7 │ │ │ │ + rscseq r8, r1, r0, lsl #14 │ │ │ │ + rscseq r8, r1, r4, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413713,17 +413713,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 19fd5c <__cxa_atexit@plt+0x194050> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffaf08c │ │ │ │ - smlalseq r8, r1, r0, r7 │ │ │ │ - smlalseq r9, r1, r0, r6 │ │ │ │ - rscseq r9, r1, r4, ror r6 │ │ │ │ + rscseq r8, r1, r0, ror r7 │ │ │ │ + rscseq r9, r1, r0, ror r6 │ │ │ │ + rscseq r9, r1, r4, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19fdbc <__cxa_atexit@plt+0x1940b0> │ │ │ │ ldr r3, [pc, #64] @ 19fdc4 <__cxa_atexit@plt+0x1940b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413740,17 +413740,17 @@ │ │ │ │ b 19ff60 <__cxa_atexit@plt+0x194254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, ip, asr r1 │ │ │ │ + tsteq r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, r1, r8, lsl #12 │ │ │ │ + rscseq r9, r1, r8, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 19fdf0 <__cxa_atexit@plt+0x1940e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 19ff60 <__cxa_atexit@plt+0x194254> │ │ │ │ @@ -413779,15 +413779,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r0, ror r1 │ │ │ │ + tsteq r0, r0, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19fec0 <__cxa_atexit@plt+0x1941b4> │ │ │ │ ldr r2, [pc, #68] @ 19fec8 <__cxa_atexit@plt+0x1941bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -413804,23 +413804,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, rrx │ │ │ │ + tsteq r0, r8, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rscseq r9, r1, ip, lsr #9 │ │ │ │ + rscseq r9, r1, ip, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -413837,16 +413837,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r9, r1, ip, ror #8 │ │ │ │ - rscseq r9, r1, r4, asr #8 │ │ │ │ + rscseq r9, r1, ip, asr #8 │ │ │ │ + rscseq r9, r1, r4, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 19fffc <__cxa_atexit@plt+0x1942f0> │ │ │ │ @@ -413895,21 +413895,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbteq r9, [r1], #52 @ 0x34 │ │ │ │ - smlabbeq r0, r4, pc, ip @ │ │ │ │ - ldrdeq ip, [r0, -r4] │ │ │ │ + ldrhteq r9, [r1], #52 @ 0x34 │ │ │ │ + tsteq r0, r4, ror #30 │ │ │ │ + @ instruction: 0x0100cfb4 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strdeq ip, [r0, -ip] │ │ │ │ - rscseq r9, r1, ip, lsl #7 │ │ │ │ + ldrdeq ip, [r0, -ip] │ │ │ │ + rscseq r9, r1, ip, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -413937,15 +413937,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq r0, r8, lsl pc │ │ │ │ + strdeq ip, [r0, -r8] │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a013c <__cxa_atexit@plt+0x194430> │ │ │ │ @@ -413964,15 +413964,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r8, sp, ip │ │ │ │ + smlabteq r0, r8, sp, ip │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a0174 <__cxa_atexit@plt+0x194468> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -413997,17 +413997,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a01d0 <__cxa_atexit@plt+0x1944c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ + tsteq r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r9, r1, r4, lsl #4 │ │ │ │ + rscseq r9, r1, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a022c <__cxa_atexit@plt+0x194520> │ │ │ │ ldr r2, [pc, #64] @ 1a0238 <__cxa_atexit@plt+0x19452c> │ │ │ │ @@ -414024,18 +414024,18 @@ │ │ │ │ b 19ff60 <__cxa_atexit@plt+0x194254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r0, -r4] │ │ │ │ + ldrdeq ip, [r0, -r4] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlalseq r9, r1, r4, r1 │ │ │ │ + rscseq r9, r1, r4, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a0264 <__cxa_atexit@plt+0x194558> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 19ff60 <__cxa_atexit@plt+0x194254> │ │ │ │ @@ -414055,16 +414055,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, asr ip │ │ │ │ - rscseq r8, r1, ip, rrx │ │ │ │ + tsteq r0, r4, lsr ip │ │ │ │ + rscseq r8, r1, ip, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a0320 <__cxa_atexit@plt+0x194614> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -414085,24 +414085,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrshteq r7, [r1], #252 @ 0xfc │ │ │ │ + ldrsbteq r7, [r1], #252 @ 0xfc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrsbteq r7, [r1], #244 @ 0xf4 │ │ │ │ + ldrhteq r7, [r1], #244 @ 0xf4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414157,16 +414157,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a044c <__cxa_atexit@plt+0x194740> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r8, r1, ip, lsr #31 │ │ │ │ rscseq r8, r1, ip, lsl #31 │ │ │ │ + rscseq r8, r1, ip, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a0504 <__cxa_atexit@plt+0x1947f8> │ │ │ │ ldr r7, [pc, #212] @ 1a0548 <__cxa_atexit@plt+0x19483c> │ │ │ │ @@ -414224,18 +414224,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrhteq r8, [r1], #232 @ 0xe8 │ │ │ │ - rscseq r8, r1, r8, ror #29 │ │ │ │ - ldrdeq ip, [r0, -r0] │ │ │ │ - smlabbeq r0, r4, sl, ip │ │ │ │ + smlalseq r8, r1, r8, lr │ │ │ │ + rscseq r8, r1, r8, asr #29 │ │ │ │ + @ instruction: 0x0100cab0 │ │ │ │ + tsteq r0, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a05b0 <__cxa_atexit@plt+0x1948a4> │ │ │ │ @@ -414249,16 +414249,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r0, lsr #20 │ │ │ │ - ldrdeq ip, [r0, -r4] │ │ │ │ + tsteq r0, r0, lsl #20 │ │ │ │ + @ instruction: 0x0100c9b4 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a0628 <__cxa_atexit@plt+0x19491c> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -414289,16 +414289,16 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ - rscseq r8, r1, ip, ror #27 │ │ │ │ - @ instruction: 0x0100ca90 │ │ │ │ + rscseq r8, r1, ip, asr #27 │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ b 1a0a94 <__cxa_atexit@plt+0x194d88> │ │ │ │ @@ -414351,16 +414351,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ - ldrshteq r8, [r1], #200 @ 0xc8 │ │ │ │ - smlatbeq r0, r4, r9, ip │ │ │ │ + ldrsbteq r8, [r1], #200 @ 0xc8 │ │ │ │ + smlabbeq r0, r4, r9, ip │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ str r8, [sp, #20] │ │ │ │ add r0, r5, #8 │ │ │ │ mov lr, r7 │ │ │ │ add r8, r6, #44 @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -414473,18 +414473,18 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r8, asr r9 │ │ │ │ - tsteq r0, r8, ror #14 │ │ │ │ + tsteq r0, r8, lsr r9 │ │ │ │ + tsteq r0, r8, asr #14 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0x0100c890 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a075c <__cxa_atexit@plt+0x194a50> │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ @@ -414514,15 +414514,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 1a09dc <__cxa_atexit@plt+0x194cd0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ + smlatteq r0, r0, r6, ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -414540,15 +414540,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1a0a4c <__cxa_atexit@plt+0x194d40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0100c698 │ │ │ │ + tsteq r0, r8, ror r6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -414604,15 +414604,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1a0b48 <__cxa_atexit@plt+0x194e3c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq r8, r1, r8, ror #17 │ │ │ │ + rscseq r8, r1, r8, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1a0b9c <__cxa_atexit@plt+0x194e90> │ │ │ │ ldr r1, [r7, #10] │ │ │ │ @@ -414722,16 +414722,16 @@ │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ - tsteq r0, r0, asr #6 │ │ │ │ + tsteq r0, r0, lsl r5 │ │ │ │ + tsteq r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ sub r1, r5, #4 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -414766,26 +414766,26 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rscseq r8, r1, r8, ror r6 │ │ │ │ - tsteq r0, r0, lsr #6 │ │ │ │ + rscseq r8, r1, r8, asr r6 │ │ │ │ + mrseq ip, LR_irq │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a0dec <__cxa_atexit@plt+0x1950e0> │ │ │ │ mov r7, fp │ │ │ │ b 1a0e40 <__cxa_atexit@plt+0x195134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a0dfc <__cxa_atexit@plt+0x1950f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r1, r0, lsr r6 │ │ │ │ + rscseq r8, r1, r0, lsl r6 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -414793,15 +414793,15 @@ │ │ │ │ bcc 1a0e2c <__cxa_atexit@plt+0x195120> │ │ │ │ mov r7, fp │ │ │ │ b 1a0e40 <__cxa_atexit@plt+0x195134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a0e3c <__cxa_atexit@plt+0x195130> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r1], #80 @ 0x50 │ │ │ │ + ldrsbteq r8, [r1], #80 @ 0x50 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r0, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1a0e9c <__cxa_atexit@plt+0x195190> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -414844,15 +414844,15 @@ │ │ │ │ ldr r6, [pc, #12] @ 1a0f00 <__cxa_atexit@plt+0x1951f4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - tsteq r0, r0, lsl r1 │ │ │ │ + strdeq ip, [r0, -r0] │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ @@ -414877,15 +414877,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a0f90 <__cxa_atexit@plt+0x195284> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r4, ror r0 │ │ │ │ + qaddeq ip, r4, r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a1004 <__cxa_atexit@plt+0x1952f8> │ │ │ │ @@ -414915,32 +414915,32 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a1028 <__cxa_atexit@plt+0x19531c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - tsteq r0, r8, lsr #30 │ │ │ │ - rscseq r8, r1, ip, lsl #8 │ │ │ │ + tsteq r0, r8, lsl #30 │ │ │ │ + rscseq r8, r1, ip, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, #0 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ sub r7, r5, #12 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a1054 <__cxa_atexit@plt+0x195348> │ │ │ │ mov r7, fp │ │ │ │ b 1a0e40 <__cxa_atexit@plt+0x195134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a1064 <__cxa_atexit@plt+0x195358> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r1, r8, asr #7 │ │ │ │ - rscseq r7, r1, r8, asr #9 │ │ │ │ + rscseq r8, r1, r8, lsr #7 │ │ │ │ + rscseq r7, r1, r8, lsr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a10e4 <__cxa_atexit@plt+0x1953d8> │ │ │ │ @@ -414968,15 +414968,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r7, r1, ip, lsr r4 │ │ │ │ + rscseq r7, r1, ip, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a1124 <__cxa_atexit@plt+0x195418> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -415035,17 +415035,17 @@ │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ - rscseq r8, r1, r4, asr #4 │ │ │ │ - smlatteq r0, r8, lr, fp │ │ │ │ - rscseq r7, r1, r4, lsr #6 │ │ │ │ + rscseq r8, r1, r4, lsr #4 │ │ │ │ + smlabteq r0, r8, lr, fp │ │ │ │ + rscseq r7, r1, r4, lsl #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a12e8 <__cxa_atexit@plt+0x1955dc> │ │ │ │ ldr r3, [pc, #216] @ 1a1308 <__cxa_atexit@plt+0x1955fc> │ │ │ │ @@ -415101,18 +415101,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r0, r8, lsr #28 │ │ │ │ + tsteq r0, r8, lsl #28 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r7, r1, ip, lsl r2 │ │ │ │ + ldrshteq r7, [r1], #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a13b0 <__cxa_atexit@plt+0x1956a4> │ │ │ │ @@ -415146,15 +415146,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ - tsteq r0, r8, asr #26 │ │ │ │ + tsteq r0, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 1a13fc <__cxa_atexit@plt+0x1956f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -415203,17 +415203,17 @@ │ │ │ │ mov r6, lr │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8] │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ - rscseq r7, r1, r4, lsr #31 │ │ │ │ - tsteq r0, r8, asr #24 │ │ │ │ - rscseq r7, r1, r4, lsl #1 │ │ │ │ + rscseq r7, r1, r4, lsl #31 │ │ │ │ + tsteq r0, r8, lsr #24 │ │ │ │ + rscseq r7, r1, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -415234,16 +415234,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1a1520 <__cxa_atexit@plt+0x195814> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r7, r1, r8, lsl pc │ │ │ │ - ldrshteq r7, [r1], #236 @ 0xec │ │ │ │ + ldrshteq r7, [r1], #232 @ 0xe8 │ │ │ │ + ldrsbteq r7, [r1], #236 @ 0xec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a15c4 <__cxa_atexit@plt+0x1958b8> │ │ │ │ ldr r7, [pc, #192] @ 1a1608 <__cxa_atexit@plt+0x1958fc> │ │ │ │ @@ -415295,18 +415295,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - rscseq r7, r1, ip, lsr lr │ │ │ │ - rscseq r7, r1, r4, ror #28 │ │ │ │ - tsteq r0, r0, lsl sl │ │ │ │ - smlabteq r0, r4, r9, fp │ │ │ │ + rscseq r7, r1, ip, lsl lr │ │ │ │ + rscseq r7, r1, r4, asr #28 │ │ │ │ + strdeq fp, [r0, -r0] │ │ │ │ + smlatbeq r0, r4, r9, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a166c <__cxa_atexit@plt+0x195960> │ │ │ │ @@ -415320,16 +415320,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r4, ror #18 │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ + tsteq r0, r4, asr #18 │ │ │ │ + strdeq fp, [r0, -r8] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a16dc <__cxa_atexit@plt+0x1959d0> │ │ │ │ ldm r5, {r2, r7} │ │ │ │ ldr r1, [pc, #84] @ 1a16ec <__cxa_atexit@plt+0x1959e0> │ │ │ │ add r1, pc, r1 │ │ │ │ tst r2, #3 │ │ │ │ @@ -415351,15 +415351,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a16f4 <__cxa_atexit@plt+0x1959e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq r7, r1, r4, asr sp │ │ │ │ + rscseq r7, r1, r4, lsr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r7, [r7, #2] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ @@ -415397,15 +415397,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, #12] @ 1a17ac <__cxa_atexit@plt+0x195aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlalseq r7, r1, ip, ip │ │ │ │ + rscseq r7, r1, ip, ror ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -415465,16 +415465,16 @@ │ │ │ │ stmdb r6, {r3, r9} │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ + smlatteq r0, r8, r7, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1940 <__cxa_atexit@plt+0x195c34> │ │ │ │ ldr r2, [pc, #124] @ 1a195c <__cxa_atexit@plt+0x195c50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -415505,17 +415505,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, lsl #12 │ │ │ │ + smlatteq r0, ip, r5, fp │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlatbeq r0, ip, r6, fp │ │ │ │ + smlabbeq r0, ip, r6, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a19a8 <__cxa_atexit@plt+0x195c9c> │ │ │ │ @@ -415527,16 +415527,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ - rscseq r6, r1, r8, ror fp │ │ │ │ + tsteq r0, r8, lsl r6 │ │ │ │ + rscseq r6, r1, r8, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a1a30 <__cxa_atexit@plt+0x195d24> │ │ │ │ @@ -415563,15 +415563,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq r6, [r1], #160 @ 0xa0 │ │ │ │ + ldrsbteq r6, [r1], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a1a70 <__cxa_atexit@plt+0x195d64> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -415610,16 +415610,16 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a1b00 <__cxa_atexit@plt+0x195df4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - rscseq r7, r1, r8, asr #18 │ │ │ │ - rscseq r6, r1, ip, lsr #20 │ │ │ │ + rscseq r7, r1, r8, lsr #18 │ │ │ │ + rscseq r6, r1, ip, lsl #20 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a1bf8 <__cxa_atexit@plt+0x195eec> │ │ │ │ ldr r7, [pc, #248] @ 1a1c20 <__cxa_atexit@plt+0x195f14> │ │ │ │ @@ -415684,19 +415684,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - tsteq r0, ip, lsl r5 │ │ │ │ + strdeq fp, [r0, -ip] │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq r7, r1, ip, lsr r8 │ │ │ │ + rscseq r7, r1, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - ldrshteq r6, [r1], #140 @ 0x8c │ │ │ │ + ldrsbteq r6, [r1], #140 @ 0x8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a1ce4 <__cxa_atexit@plt+0x195fd8> │ │ │ │ @@ -415736,15 +415736,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - tsteq r0, r0, lsl r4 │ │ │ │ + strdeq fp, [r0, -r0] │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r3, r7} │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ @@ -415774,24 +415774,24 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a1d90 <__cxa_atexit@plt+0x196084> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - ldrhteq r7, [r1], #104 @ 0x68 │ │ │ │ - rscseq r7, r1, r0, lsr #13 │ │ │ │ + smlalseq r7, r1, r8, r6 │ │ │ │ + rscseq r7, r1, r0, lsl #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 1a1b14 <__cxa_atexit@plt+0x195e08> │ │ │ │ - rscseq r7, r1, r0, lsl #13 │ │ │ │ + rscseq r7, r1, r0, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a1e30 <__cxa_atexit@plt+0x196124> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -415833,17 +415833,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r7, [r1], #88 @ 0x58 │ │ │ │ - smlatbeq r0, r4, r1, fp │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ + ldrsbteq r7, [r1], #88 @ 0x58 │ │ │ │ + smlabbeq r0, r4, r1, fp │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -415861,16 +415861,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a1ef4 <__cxa_atexit@plt+0x1961e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq fp, [r0, -ip] │ │ │ │ - strheq fp, [r0, -r0] │ │ │ │ + ldrdeq fp, [r0, -ip] │ │ │ │ + swpeq fp, r0, [r0] @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ @@ -415915,15 +415915,15 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - qaddeq fp, r4, r0 │ │ │ │ + tsteq r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2038 <__cxa_atexit@plt+0x19632c> │ │ │ │ @@ -415947,16 +415947,16 @@ │ │ │ │ str r8, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ sub r9, r6, #27 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x0100afbc │ │ │ │ - rscseq r6, r1, ip, ror r4 │ │ │ │ + @ instruction: 0x0100af9c │ │ │ │ + rscseq r6, r1, ip, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a20ec <__cxa_atexit@plt+0x1963e0> │ │ │ │ ldr r1, [pc, #136] @ 1a20f4 <__cxa_atexit@plt+0x1963e8> │ │ │ │ @@ -415993,16 +415993,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq sl, [r0, -ip] │ │ │ │ - rscseq r6, r1, r8, asr #7 │ │ │ │ + @ instruction: 0x0100aebc │ │ │ │ + rscseq r6, r1, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ ble 1a2140 <__cxa_atexit@plt+0x196434> │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -416020,16 +416020,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - tsteq r0, r0, ror #28 │ │ │ │ - rscseq r6, r1, ip, asr r3 │ │ │ │ + tsteq r0, r0, asr #28 │ │ │ │ + rscseq r6, r1, ip, lsr r3 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1a2240 <__cxa_atexit@plt+0x196534> │ │ │ │ mov r1, r5 │ │ │ │ @@ -416078,19 +416078,19 @@ │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r0, ip, sp, sl │ │ │ │ + smlabbeq r0, ip, sp, sl │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - rscseq r6, r1, r8, asr #3 │ │ │ │ - rscseq r6, r1, ip, ror r1 │ │ │ │ - rscseq r6, r1, r0, lsl #3 │ │ │ │ + rscseq r6, r1, r8, lsr #3 │ │ │ │ + rscseq r6, r1, ip, asr r1 │ │ │ │ + rscseq r6, r1, r0, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -416121,17 +416121,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a22fc <__cxa_atexit@plt+0x1965f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffacaec │ │ │ │ - ldrshteq r6, [r1], #16 │ │ │ │ - rscseq r7, r1, r0, ror r1 │ │ │ │ - rscseq r7, r1, r4, asr r1 │ │ │ │ + ldrsbteq r6, [r1], #16 │ │ │ │ + rscseq r7, r1, r0, asr r1 │ │ │ │ + rscseq r7, r1, r4, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a235c <__cxa_atexit@plt+0x196650> │ │ │ │ ldr r3, [pc, #64] @ 1a2364 <__cxa_atexit@plt+0x196658> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -416148,17 +416148,17 @@ │ │ │ │ b 1a2500 <__cxa_atexit@plt+0x1967f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x0100abbc │ │ │ │ + @ instruction: 0x0100ab9c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r1, r8, ror #1 │ │ │ │ + rscseq r7, r1, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a2390 <__cxa_atexit@plt+0x196684> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a2500 <__cxa_atexit@plt+0x1967f4> │ │ │ │ @@ -416187,15 +416187,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq sl, [r0, -r0] │ │ │ │ + @ instruction: 0x0100abb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a2460 <__cxa_atexit@plt+0x196754> │ │ │ │ ldr r2, [pc, #68] @ 1a2468 <__cxa_atexit@plt+0x19675c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -416212,23 +416212,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r8, sl, sl │ │ │ │ + smlatbeq r0, r8, sl, sl │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rscseq r6, r1, ip, lsr #31 │ │ │ │ + rscseq r6, r1, ip, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -416245,16 +416245,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r6, r1, ip, ror #30 │ │ │ │ - rscseq r6, r1, r4, asr #30 │ │ │ │ + rscseq r6, r1, ip, asr #30 │ │ │ │ + rscseq r6, r1, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a259c <__cxa_atexit@plt+0x196890> │ │ │ │ @@ -416303,21 +416303,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrhteq r6, [r1], #228 @ 0xe4 │ │ │ │ - smlatteq r0, r4, r9, sl │ │ │ │ - tsteq r0, r4, lsr sl │ │ │ │ + smlalseq r6, r1, r4, lr │ │ │ │ + smlabteq r0, r4, r9, sl │ │ │ │ + tsteq r0, r4, lsl sl │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - tsteq r0, ip, asr sl │ │ │ │ - rscseq r6, r1, ip, ror #28 │ │ │ │ + tsteq r0, ip, lsr sl │ │ │ │ + rscseq r6, r1, ip, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416345,15 +416345,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - tsteq r0, r8, ror r9 │ │ │ │ + tsteq r0, r8, asr r9 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a26dc <__cxa_atexit@plt+0x1969d0> │ │ │ │ @@ -416372,15 +416372,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ + tsteq r0, r8, lsr #16 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a2714 <__cxa_atexit@plt+0x196a08> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416405,17 +416405,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a2770 <__cxa_atexit@plt+0x196a64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabbeq r0, r8, r8, sl │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r6, r1, r4, ror #25 │ │ │ │ + rscseq r6, r1, r4, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a27cc <__cxa_atexit@plt+0x196ac0> │ │ │ │ ldr r2, [pc, #64] @ 1a27d8 <__cxa_atexit@plt+0x196acc> │ │ │ │ @@ -416432,18 +416432,18 @@ │ │ │ │ b 1a2500 <__cxa_atexit@plt+0x1967f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, asr r7 │ │ │ │ + tsteq r0, r4, lsr r7 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r6, r1, r4, ror ip │ │ │ │ + rscseq r6, r1, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a2804 <__cxa_atexit@plt+0x196af8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a2500 <__cxa_atexit@plt+0x1967f4> │ │ │ │ @@ -416463,16 +416463,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0100a6b4 │ │ │ │ - rscseq r5, r1, ip, asr #21 │ │ │ │ + @ instruction: 0x0100a694 │ │ │ │ + rscseq r5, r1, ip, lsr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a28c0 <__cxa_atexit@plt+0x196bb4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -416493,24 +416493,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r5, r1, ip, asr sl │ │ │ │ + rscseq r5, r1, ip, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r5, r1, r4, lsr sl │ │ │ │ + rscseq r5, r1, r4, lsl sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -416565,16 +416565,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a29ec <__cxa_atexit@plt+0x196ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r6, r1, ip, lsl #21 │ │ │ │ rscseq r6, r1, ip, ror #20 │ │ │ │ + rscseq r6, r1, ip, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a2aa4 <__cxa_atexit@plt+0x196d98> │ │ │ │ ldr r7, [pc, #212] @ 1a2ae8 <__cxa_atexit@plt+0x196ddc> │ │ │ │ @@ -416632,18 +416632,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - smlalseq r6, r1, r8, r9 │ │ │ │ - rscseq r6, r1, r8, asr #19 │ │ │ │ - tsteq r0, r0, lsr r5 │ │ │ │ - smlatteq r0, r4, r4, sl │ │ │ │ + rscseq r6, r1, r8, ror r9 │ │ │ │ + rscseq r6, r1, r8, lsr #19 │ │ │ │ + tsteq r0, r0, lsl r5 │ │ │ │ + smlabteq r0, r4, r4, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2b50 <__cxa_atexit@plt+0x196e44> │ │ │ │ @@ -416657,16 +416657,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r0, r0, r4, sl │ │ │ │ - tsteq r0, r4, lsr r4 │ │ │ │ + tsteq r0, r0, ror #8 │ │ │ │ + tsteq r0, r4, lsl r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -416717,21 +416717,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1a2c60 <__cxa_atexit@plt+0x196f54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, asr r3 │ │ │ │ - @ instruction: 0x0100a69c │ │ │ │ - tsteq r0, r4, asr r3 │ │ │ │ - strdeq sl, [r0, -r8] │ │ │ │ + tsteq r0, ip, lsr r3 │ │ │ │ + tsteq r0, ip, ror r6 │ │ │ │ + tsteq r0, r4, lsr r3 │ │ │ │ + ldrdeq sl, [r0, -r8] │ │ │ │ @ instruction: 0xfffa4140 │ │ │ │ - rscseq r5, r1, r0, lsl r6 │ │ │ │ - rscseq r6, r1, r8, ror #16 │ │ │ │ + ldrshteq r5, [r1], #80 @ 0x50 │ │ │ │ + rscseq r6, r1, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1a2cb8 <__cxa_atexit@plt+0x196fac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -416746,17 +416746,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1a2cc4 <__cxa_atexit@plt+0x196fb8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror #4 │ │ │ │ + tsteq r0, r8, asr #4 │ │ │ │ rsceq r2, sp, r8, asr pc │ │ │ │ - ldrsbteq r6, [r1], #112 @ 0x70 │ │ │ │ + ldrhteq r6, [r1], #112 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a2d1c <__cxa_atexit@plt+0x197010> │ │ │ │ @@ -416773,15 +416773,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r6, r1, r0, ror r7 │ │ │ │ + rscseq r6, r1, r0, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ cmp r2, #2 │ │ │ │ bne 1a2d84 <__cxa_atexit@plt+0x197078> │ │ │ │ @@ -416829,18 +416829,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r6, r1, r8, ror #13 │ │ │ │ - strdeq sl, [r0, -r4] │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ - rscseq r6, r1, r4, lsl #13 │ │ │ │ + rscseq r6, r1, r8, asr #13 │ │ │ │ + ldrdeq sl, [r0, -r4] │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ + rscseq r6, r1, r4, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a2e5c <__cxa_atexit@plt+0x197150> │ │ │ │ @@ -416852,16 +416852,16 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, r1, r8, asr r6 │ │ │ │ - tsteq r0, r4, ror #2 │ │ │ │ + rscseq r6, r1, r8, lsr r6 │ │ │ │ + tsteq r0, r4, asr #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -416874,15 +416874,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a2ec0 <__cxa_atexit@plt+0x1971b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldrshteq r6, [r1], #92 @ 0x5c │ │ │ │ + ldrsbteq r6, [r1], #92 @ 0x5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a2f24 <__cxa_atexit@plt+0x197218> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -416901,15 +416901,15 @@ │ │ │ │ b 1a31e8 <__cxa_atexit@plt+0x1974dc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r0, -ip] │ │ │ │ + ldrdeq r9, [r0, -ip] │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a2f58 <__cxa_atexit@plt+0x19724c> │ │ │ │ mov r9, r7 │ │ │ │ @@ -416941,15 +416941,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r8 │ │ │ │ + smlatteq r0, r8, pc, r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a30a4 <__cxa_atexit@plt+0x197398> │ │ │ │ @@ -417006,22 +417006,22 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 1a30ec <__cxa_atexit@plt+0x1973e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r4, lr, r9 │ │ │ │ + smlabteq r0, r4, lr, r9 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - smlabteq r0, ip, lr, r9 │ │ │ │ - tsteq r0, r8, lsl #4 │ │ │ │ - @ instruction: 0x01009ebc │ │ │ │ - tsteq r0, ip, ror #30 │ │ │ │ + smlatbeq r0, ip, lr, r9 │ │ │ │ + smlatteq r0, r8, r1, sl │ │ │ │ + @ instruction: 0x01009e9c │ │ │ │ + tsteq r0, ip, asr #30 │ │ │ │ @ instruction: 0xfffa3cb4 │ │ │ │ - rscseq r5, r1, ip, lsl #3 │ │ │ │ + rscseq r5, r1, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -417043,15 +417043,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, ip, sp, r9 │ │ │ │ + smlatbeq r0, ip, sp, r9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -417137,21 +417137,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r6, r1, r0, lsl r2 │ │ │ │ - ldrdeq r9, [r0, -ip] │ │ │ │ - tsteq r0, ip, lsr #26 │ │ │ │ + ldrshteq r6, [r1], #16 │ │ │ │ + @ instruction: 0x01009cbc │ │ │ │ + tsteq r0, ip, lsl #26 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - tsteq r0, r4, asr sp │ │ │ │ + tsteq r0, r4, lsr sp │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417187,15 +417187,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - tsteq r0, r0, asr ip │ │ │ │ + tsteq r0, r0, lsr ip │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3404 <__cxa_atexit@plt+0x1976f8> │ │ │ │ @@ -417214,15 +417214,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsr #22 │ │ │ │ + tsteq r0, r0, lsl #22 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a343c <__cxa_atexit@plt+0x197730> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -417247,15 +417247,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a3498 <__cxa_atexit@plt+0x19778c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r0, ror #22 │ │ │ │ + tsteq r0, r0, asr #22 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a34fc <__cxa_atexit@plt+0x1977f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -417275,15 +417275,15 @@ │ │ │ │ b 1a31e8 <__cxa_atexit@plt+0x1974dc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, lsr #20 │ │ │ │ + tsteq r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a3530 <__cxa_atexit@plt+0x197824> │ │ │ │ mov r9, r7 │ │ │ │ @@ -417306,16 +417306,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r8, r9, r9 │ │ │ │ - rscseq r4, r1, r0, lsr #27 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ + rscseq r4, r1, r0, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a35ec <__cxa_atexit@plt+0x1978e0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -417336,24 +417336,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r1, r0, lsr sp │ │ │ │ + rscseq r4, r1, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r4, r1, r8, lsl #26 │ │ │ │ + rscseq r4, r1, r8, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417374,15 +417374,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlalseq r4, r1, r4, ip │ │ │ │ + rscseq r4, r1, r4, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -417410,16 +417410,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a3720 <__cxa_atexit@plt+0x197a14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldrhteq r5, [r1], #216 @ 0xd8 │ │ │ │ smlalseq r5, r1, r8, sp │ │ │ │ + rscseq r5, r1, r8, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a37d8 <__cxa_atexit@plt+0x197acc> │ │ │ │ ldr r7, [pc, #212] @ 1a381c <__cxa_atexit@plt+0x197b10> │ │ │ │ @@ -417477,18 +417477,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r5, r1, r4, asr #25 │ │ │ │ - rscseq r5, r1, ip, ror #25 │ │ │ │ - strdeq r9, [r0, -ip] │ │ │ │ - @ instruction: 0x010097b0 │ │ │ │ + rscseq r5, r1, r4, lsr #25 │ │ │ │ + rscseq r5, r1, ip, asr #25 │ │ │ │ + ldrdeq r9, [r0, -ip] │ │ │ │ + @ instruction: 0x01009790 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3884 <__cxa_atexit@plt+0x197b78> │ │ │ │ @@ -417502,24 +417502,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, asr #14 │ │ │ │ - tsteq r0, r0, lsl #14 │ │ │ │ - rscseq r5, r1, ip, lsr #24 │ │ │ │ + tsteq r0, ip, lsr #14 │ │ │ │ + smlatteq r0, r0, r6, r9 │ │ │ │ + rscseq r5, r1, ip, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a3734 <__cxa_atexit@plt+0x197a28> │ │ │ │ - ldrshteq r5, [r1], #180 @ 0xb4 │ │ │ │ + ldrsbteq r5, [r1], #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -417535,15 +417535,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a3914 <__cxa_atexit@plt+0x197c08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3e8 │ │ │ │ - rscseq r5, r1, r8, lsr #23 │ │ │ │ + rscseq r5, r1, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a2b70 <__cxa_atexit@plt+0x196e64> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -417578,19 +417578,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1a39d0 <__cxa_atexit@plt+0x197cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r0, r8, r9 │ │ │ │ + smlabteq r0, r0, r8, r9 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r5, r1, ip, lsl fp │ │ │ │ + ldrshteq r5, [r1], #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3a2c <__cxa_atexit@plt+0x197d20> │ │ │ │ ldr r2, [pc, #68] @ 1a3a38 <__cxa_atexit@plt+0x197d2c> │ │ │ │ @@ -417608,15 +417608,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r0, -r8] │ │ │ │ + ldrdeq r9, [r0, -r8] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a3a64 <__cxa_atexit@plt+0x197d58> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -417641,17 +417641,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a3ac0 <__cxa_atexit@plt+0x197db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, lsr r5 │ │ │ │ + tsteq r0, r8, lsl r5 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r5, r1, ip, lsl sl │ │ │ │ + ldrshteq r5, [r1], #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a3b2c <__cxa_atexit@plt+0x197e20> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -417671,18 +417671,18 @@ │ │ │ │ b 1a4054 <__cxa_atexit@plt+0x198348> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r0, -r8] │ │ │ │ + ldrdeq r9, [r0, -r8] │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, r1, r0, lsr #19 │ │ │ │ + rscseq r5, r1, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1a3b64 <__cxa_atexit@plt+0x197e58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -417712,15 +417712,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r9, [r0, -ip] │ │ │ │ + ldrdeq r9, [r0, -ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3c60 <__cxa_atexit@plt+0x197f54> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -417753,25 +417753,25 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1a3c8c <__cxa_atexit@plt+0x197f80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, ip, r2, r9 │ │ │ │ + smlabteq r0, ip, r2, r9 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - smlatteq r0, r4, r2, r9 │ │ │ │ + smlabteq r0, r4, r2, r9 │ │ │ │ @ instruction: 0xfffa3018 │ │ │ │ - ldrsbteq r4, [r1], #88 @ 0x58 │ │ │ │ + ldrhteq r4, [r1], #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rscseq r5, r1, ip, lsr r8 │ │ │ │ + rscseq r5, r1, ip, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a3d2c <__cxa_atexit@plt+0x198020> │ │ │ │ ldr r2, [pc, #140] @ 1a3d54 <__cxa_atexit@plt+0x198048> │ │ │ │ @@ -417807,16 +417807,16 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a3d58 <__cxa_atexit@plt+0x19804c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, lsr #4 │ │ │ │ - smlalseq r5, r1, r8, r7 │ │ │ │ + tsteq r0, r4, lsl #4 │ │ │ │ + rscseq r5, r1, r8, ror r7 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -417826,15 +417826,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror #2 │ │ │ │ + tsteq r0, r8, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -417849,15 +417849,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r5, r1, r4, ror #13 │ │ │ │ + rscseq r5, r1, r4, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a3eb0 <__cxa_atexit@plt+0x1981a4> │ │ │ │ ldr r3, [pc, #176] @ 1a3ecc <__cxa_atexit@plt+0x1981c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -417901,20 +417901,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r9, [r0, -r0] │ │ │ │ + strheq r9, [r0, -r0] │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq r5, r1, r0, lsl #12 │ │ │ │ + rscseq r5, r1, r0, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a3f54 <__cxa_atexit@plt+0x198248> │ │ │ │ @@ -417965,15 +417965,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, ror #30 │ │ │ │ + tsteq r0, r4, asr #30 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -417995,15 +417995,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlalseq r5, r1, r8, r4 │ │ │ │ + rscseq r5, r1, r8, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a4114 <__cxa_atexit@plt+0x198408> │ │ │ │ @@ -418059,21 +418059,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - tsteq r0, ip, ror #28 │ │ │ │ - @ instruction: 0x01008ebc │ │ │ │ + tsteq r0, ip, asr #28 │ │ │ │ + @ instruction: 0x01008e9c │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - smlatteq r0, r4, lr, r8 │ │ │ │ - rscseq r5, r1, r4, lsl #7 │ │ │ │ + smlabteq r0, r4, lr, r8 │ │ │ │ + rscseq r5, r1, r4, ror #6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418110,17 +418110,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - smlatteq r0, r4, sp, r8 │ │ │ │ + smlabteq r0, r4, sp, r8 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq r5, r1, r8, asr #5 │ │ │ │ + rscseq r5, r1, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a42a4 <__cxa_atexit@plt+0x198598> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -418154,19 +418154,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlatbeq r0, r0, ip, r8 │ │ │ │ + smlabbeq r0, r0, ip, r8 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r5, r1, r0, lsl r2 │ │ │ │ + ldrshteq r5, [r1], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1a42f4 <__cxa_atexit@plt+0x1985e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -418187,16 +418187,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r4, fp, r8 │ │ │ │ - ldrsbteq r3, [r1], #252 @ 0xfc │ │ │ │ + smlatbeq r0, r4, fp, r8 │ │ │ │ + ldrhteq r3, [r1], #252 @ 0xfc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a43b0 <__cxa_atexit@plt+0x1986a4> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -418217,24 +418217,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, r1, ip, ror #30 │ │ │ │ + rscseq r3, r1, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r3, r1, r4, asr #30 │ │ │ │ + rscseq r3, r1, r4, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418255,15 +418255,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrsbteq r3, [r1], #224 @ 0xe0 │ │ │ │ + ldrhteq r3, [r1], #224 @ 0xe0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -418291,16 +418291,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a44e4 <__cxa_atexit@plt+0x1987d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rscseq r5, r1, r4, lsl r0 │ │ │ │ ldrshteq r4, [r1], #244 @ 0xf4 │ │ │ │ + ldrsbteq r4, [r1], #244 @ 0xf4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a459c <__cxa_atexit@plt+0x198890> │ │ │ │ ldr r7, [pc, #212] @ 1a45e0 <__cxa_atexit@plt+0x1988d4> │ │ │ │ @@ -418358,18 +418358,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff4ac │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - rscseq r4, r1, r0, lsr #30 │ │ │ │ - rscseq r4, r1, r8, asr #30 │ │ │ │ - tsteq r0, r8, lsr sl │ │ │ │ - smlatteq r0, ip, r9, r8 │ │ │ │ + rscseq r4, r1, r0, lsl #30 │ │ │ │ + rscseq r4, r1, r8, lsr #30 │ │ │ │ + tsteq r0, r8, lsl sl │ │ │ │ + smlabteq r0, ip, r9, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a4648 <__cxa_atexit@plt+0x19893c> │ │ │ │ @@ -418383,16 +418383,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r0, r8, r9, r8 │ │ │ │ - tsteq r0, ip, lsr r9 │ │ │ │ + tsteq r0, r8, ror #18 │ │ │ │ + tsteq r0, ip, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a46e0 <__cxa_atexit@plt+0x1989d4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -418425,25 +418425,25 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1a470c <__cxa_atexit@plt+0x198a00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, ror #16 │ │ │ │ + tsteq r0, ip, asr #16 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - tsteq r0, r4, ror #16 │ │ │ │ + tsteq r0, r4, asr #16 │ │ │ │ @ instruction: 0xfffa2598 │ │ │ │ - rscseq r3, r1, r8, asr fp │ │ │ │ + rscseq r3, r1, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - ldrhteq r4, [r1], #220 @ 0xdc │ │ │ │ + smlalseq r4, r1, ip, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a47ac <__cxa_atexit@plt+0x198aa0> │ │ │ │ ldr r2, [pc, #140] @ 1a47d4 <__cxa_atexit@plt+0x198ac8> │ │ │ │ @@ -418479,16 +418479,16 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a47d8 <__cxa_atexit@plt+0x198acc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlatbeq r0, r4, r7, r8 │ │ │ │ - rscseq r4, r1, r8, lsl sp │ │ │ │ + smlabbeq r0, r4, r7, r8 │ │ │ │ + ldrshteq r4, [r1], #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffff26c │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -418498,15 +418498,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlatteq r0, r8, r6, r8 │ │ │ │ + smlabteq r0, r8, r6, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418521,15 +418521,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r4, r1, r0, ror #24 │ │ │ │ + rscseq r4, r1, r0, asr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a4960 <__cxa_atexit@plt+0x198c54> │ │ │ │ mov r3, r5 │ │ │ │ @@ -418599,18 +418599,18 @@ │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq r4, r1, ip, lsl #23 │ │ │ │ - smlabbeq r0, r4, r6, r8 │ │ │ │ - tsteq r0, r8, lsr r6 │ │ │ │ - rscseq r4, r1, r0, lsr #22 │ │ │ │ + rscseq r4, r1, ip, ror #22 │ │ │ │ + tsteq r0, r4, ror #12 │ │ │ │ + tsteq r0, r8, lsl r6 │ │ │ │ + rscseq r4, r1, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ mov r2, r7 │ │ │ │ add r7, r6, #44 @ 0x2c │ │ │ │ cmp lr, r7 │ │ │ │ bcc 1a4a78 <__cxa_atexit@plt+0x198d6c> │ │ │ │ @@ -418665,16 +418665,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - tsteq r0, ip, asr r5 │ │ │ │ - tsteq r0, r0, lsl r5 │ │ │ │ + tsteq r0, ip, lsr r5 │ │ │ │ + strdeq r8, [r0, -r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418692,25 +418692,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a4b30 <__cxa_atexit@plt+0x198e24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, r0, r4, r8 │ │ │ │ - tsteq r0, r4, ror r4 │ │ │ │ + smlatbeq r0, r0, r4, r8 │ │ │ │ + tsteq r0, r4, asr r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrhteq r4, [r1], #144 @ 0x90 │ │ │ │ + smlalseq r4, r1, r0, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a44f8 <__cxa_atexit@plt+0x1987ec> │ │ │ │ - ldrhteq r4, [r1], #148 @ 0x94 │ │ │ │ + smlalseq r4, r1, r4, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a4bd0 <__cxa_atexit@plt+0x198ec4> │ │ │ │ ldr r2, [pc, #132] @ 1a4bf8 <__cxa_atexit@plt+0x198eec> │ │ │ │ @@ -418744,20 +418744,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a4bfc <__cxa_atexit@plt+0x198ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ - rscseq r4, r1, r0, lsr r9 │ │ │ │ + tsteq r0, r8, asr r3 │ │ │ │ + rscseq r4, r1, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - rscseq r4, r1, r0, ror #17 │ │ │ │ + rscseq r4, r1, r0, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a488c <__cxa_atexit@plt+0x198b80> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -418792,19 +418792,19 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1a4cc4 <__cxa_atexit@plt+0x198fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - ldrdeq r8, [r0, -ip] │ │ │ │ + @ instruction: 0x010085bc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq r4, r1, ip, asr r8 │ │ │ │ rscseq r4, r1, ip, lsr r8 │ │ │ │ + rscseq r4, r1, ip, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a4d54 <__cxa_atexit@plt+0x199048> │ │ │ │ ldr r2, [pc, #144] @ 1a4d7c <__cxa_atexit@plt+0x199070> │ │ │ │ @@ -418841,18 +418841,18 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a4d80 <__cxa_atexit@plt+0x199074> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mrseq r8, R8_usr │ │ │ │ - smlalseq r4, r1, r4, r7 │ │ │ │ + smlatteq r0, r0, r1, r8 │ │ │ │ + rscseq r4, r1, r4, ror r7 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - tsteq r0, r0, lsr #10 │ │ │ │ + tsteq r0, r0, lsl #10 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -418878,17 +418878,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a4e18 <__cxa_atexit@plt+0x19910c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsr r1 │ │ │ │ + tsteq r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffa1ef4 │ │ │ │ - rscseq r3, r1, r8, asr #8 │ │ │ │ + rscseq r3, r1, r8, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418901,16 +418901,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, asr #8 │ │ │ │ - rscseq r3, r1, r8, ror fp │ │ │ │ + tsteq r0, r8, lsr #8 │ │ │ │ + rscseq r3, r1, r8, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ mov r3, r8 │ │ │ │ @@ -418928,15 +418928,15 @@ │ │ │ │ b 1646d0 <__cxa_atexit@plt+0x1589c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, #12 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq r3, r1, r0, lsl fp │ │ │ │ + ldrshteq r3, [r1], #160 @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -418950,15 +418950,15 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - ldrsbteq r4, [r1], #80 @ 0x50 │ │ │ │ + ldrhteq r4, [r1], #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -418985,29 +418985,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a4fbc <__cxa_atexit@plt+0x1992b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - rscseq r4, r1, r8, ror r5 │ │ │ │ + rscseq r4, r1, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a4fec <__cxa_atexit@plt+0x1992e0> │ │ │ │ ldr r2, [pc, #24] @ 1a4ff4 <__cxa_atexit@plt+0x1992e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2a152c <__cxa_atexit@plt+0x295820> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, lsl pc │ │ │ │ + strdeq r7, [r0, -r0] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419020,15 +419020,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rscseq r3, r1, r0, lsr #19 │ │ │ │ + rscseq r3, r1, r0, lsl #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -419118,24 +419118,24 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r1 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - tsteq r0, r0, asr r1 │ │ │ │ + tsteq r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffdac18 │ │ │ │ @ instruction: 0xfffdabf8 │ │ │ │ - ldrshteq r3, [r1], #48 @ 0x30 │ │ │ │ + ldrsbteq r3, [r1], #48 @ 0x30 │ │ │ │ @ instruction: 0xfffdac20 │ │ │ │ - rscseq r3, r1, r4, ror r3 │ │ │ │ - rscseq r3, r1, r0, ror #28 │ │ │ │ - rscseq r4, r1, r4, lsr #7 │ │ │ │ + rscseq r3, r1, r4, asr r3 │ │ │ │ + rscseq r3, r1, r0, asr #28 │ │ │ │ + rscseq r4, r1, r4, lsl #7 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - ldrshteq r3, [r1], #120 @ 0x78 │ │ │ │ + ldrsbteq r3, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a522c <__cxa_atexit@plt+0x199520> │ │ │ │ @@ -419145,15 +419145,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - ldrshteq r4, [r1], #44 @ 0x2c │ │ │ │ + ldrsbteq r4, [r1], #44 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a52a0 <__cxa_atexit@plt+0x199594> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -419172,18 +419172,18 @@ │ │ │ │ b 1a54fc <__cxa_atexit@plt+0x1997f0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r0, ip, r7 │ │ │ │ + tsteq r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r4, r1, r4, lsl #5 │ │ │ │ + rscseq r4, r1, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a52d8 <__cxa_atexit@plt+0x1995cc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -419213,16 +419213,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r0, r8, ip, r7 │ │ │ │ - ldrshteq r3, [r1], #240 @ 0xf0 │ │ │ │ + tsteq r0, r8, ror #24 │ │ │ │ + ldrsbteq r3, [r1], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a53d8 <__cxa_atexit@plt+0x1996cc> │ │ │ │ ldr r2, [pc, #140] @ 1a5400 <__cxa_atexit@plt+0x1996f4> │ │ │ │ @@ -419258,16 +419258,16 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a5404 <__cxa_atexit@plt+0x1996f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror fp │ │ │ │ - rscseq r3, r1, ip, asr #30 │ │ │ │ + tsteq r0, r8, asr fp │ │ │ │ + rscseq r3, r1, ip, lsr #30 │ │ │ │ @ instruction: 0xffff6e20 │ │ │ │ @ instruction: 0xffff72e4 │ │ │ │ @ instruction: 0xffff6fc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -419287,15 +419287,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01007abc │ │ │ │ + @ instruction: 0x01007a9c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -419317,15 +419317,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r3, r1, r0, asr lr │ │ │ │ + rscseq r3, r1, r0, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a55b8 <__cxa_atexit@plt+0x1998ac> │ │ │ │ @@ -419382,22 +419382,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r1, r8, ror pc │ │ │ │ - smlabteq r0, r8, r9, r7 │ │ │ │ - tsteq r0, r8, lsl sl │ │ │ │ + rscseq r3, r1, r8, asr pc │ │ │ │ + smlatbeq r0, r8, r9, r7 │ │ │ │ + strdeq r7, [r0, -r8] │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r0, r0, asr #20 │ │ │ │ - rscseq r3, r1, ip, lsr #30 │ │ │ │ + tsteq r0, r0, lsr #20 │ │ │ │ + rscseq r3, r1, ip, lsl #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419433,15 +419433,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r0, r8, lsr r9 │ │ │ │ + tsteq r0, r8, lsl r9 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a571c <__cxa_atexit@plt+0x199a10> │ │ │ │ @@ -419460,15 +419460,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #16 │ │ │ │ + smlatteq r0, r8, r7, r7 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a5754 <__cxa_atexit@plt+0x199a48> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -419493,17 +419493,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a57b0 <__cxa_atexit@plt+0x199aa4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, asr #16 │ │ │ │ + tsteq r0, r8, lsr #16 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r3, r1, r4, lsl #27 │ │ │ │ + rscseq r3, r1, r4, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5818 <__cxa_atexit@plt+0x199b0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -419522,18 +419522,18 @@ │ │ │ │ b 1a54fc <__cxa_atexit@plt+0x1997f0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #14 │ │ │ │ + smlatteq r0, r8, r6, r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r3, r1, ip, lsl #26 │ │ │ │ + rscseq r3, r1, ip, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a5850 <__cxa_atexit@plt+0x199b44> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -419554,16 +419554,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror #12 │ │ │ │ - rscseq r2, r1, r0, lsl #21 │ │ │ │ + tsteq r0, r8, asr #12 │ │ │ │ + rscseq r2, r1, r0, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a590c <__cxa_atexit@plt+0x199c00> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -419584,24 +419584,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r2, r1, r0, lsl sl │ │ │ │ + ldrshteq r2, [r1], #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r2, r1, r8, ror #19 │ │ │ │ + rscseq r2, r1, r8, asr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419657,16 +419657,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a5a3c <__cxa_atexit@plt+0x199d30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r3, r1, ip, lsl fp │ │ │ │ ldrshteq r3, [r1], #172 @ 0xac │ │ │ │ + ldrsbteq r3, [r1], #172 @ 0xac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a5af4 <__cxa_atexit@plt+0x199de8> │ │ │ │ ldr r7, [pc, #212] @ 1a5b38 <__cxa_atexit@plt+0x199e2c> │ │ │ │ @@ -419724,18 +419724,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r3, r1, r8, lsr #20 │ │ │ │ - rscseq r3, r1, r8, asr sl │ │ │ │ - smlatteq r0, r0, r4, r7 │ │ │ │ - @ instruction: 0x01007494 │ │ │ │ + rscseq r3, r1, r8, lsl #20 │ │ │ │ + rscseq r3, r1, r8, lsr sl │ │ │ │ + smlabteq r0, r0, r4, r7 │ │ │ │ + tsteq r0, r4, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a5ba0 <__cxa_atexit@plt+0x199e94> │ │ │ │ @@ -419749,39 +419749,39 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r0, lsr r4 │ │ │ │ - smlatteq r0, r4, r3, r7 │ │ │ │ - smlalseq r3, r1, r8, r9 │ │ │ │ + tsteq r0, r0, lsl r4 │ │ │ │ + smlabteq r0, r4, r3, r7 │ │ │ │ + rscseq r3, r1, r8, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a5a50 <__cxa_atexit@plt+0x199d44> │ │ │ │ - rscseq r3, r1, r4, asr r9 │ │ │ │ + rscseq r3, r1, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5c00 <__cxa_atexit@plt+0x199ef4> │ │ │ │ ldr r2, [pc, #24] @ 1a5c08 <__cxa_atexit@plt+0x199efc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a50b0 <__cxa_atexit@plt+0x1993a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r0, -ip] │ │ │ │ - rscseq r3, r1, r8, lsr r7 │ │ │ │ + ldrdeq r7, [r0, -ip] │ │ │ │ + rscseq r3, r1, r8, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19c7ac <__cxa_atexit@plt+0x190aa0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -419816,32 +419816,32 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1a5cc4 <__cxa_atexit@plt+0x199fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - ldrdeq r7, [r0, -ip] │ │ │ │ + @ instruction: 0x010075bc │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - ldrhteq r3, [r1], #140 @ 0x8c │ │ │ │ + smlalseq r3, r1, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5cf4 <__cxa_atexit@plt+0x199fe8> │ │ │ │ ldr r2, [pc, #24] @ 1a5cfc <__cxa_atexit@plt+0x199ff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 312b8c <__cxa_atexit@plt+0x306e80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #4 │ │ │ │ + smlatteq r0, r8, r1, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -419854,15 +419854,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrsbteq r2, [r1], #116 @ 0x74 │ │ │ │ + ldrhteq r2, [r1], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5dc0 <__cxa_atexit@plt+0x19a0b4> │ │ │ │ @@ -419886,27 +419886,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - tsteq r0, r8, asr r1 │ │ │ │ - rscseq r2, r1, r4, asr r7 │ │ │ │ + tsteq r0, r8, lsr r1 │ │ │ │ + rscseq r2, r1, r4, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1a5e00 <__cxa_atexit@plt+0x19a0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1501bc <__cxa_atexit@plt+0x1444b0> │ │ │ │ - mrseq r7, (UNDEF: 16) │ │ │ │ + smlatteq r0, r0, r0, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -419943,17 +419943,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1a5eb4 <__cxa_atexit@plt+0x19a1a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffa8f38 │ │ │ │ - rscseq r2, r1, ip, lsr r6 │ │ │ │ - rscseq r3, r1, ip, ror #13 │ │ │ │ + rscseq r2, r1, ip, lsl r6 │ │ │ │ rscseq r3, r1, ip, asr #13 │ │ │ │ + rscseq r3, r1, ip, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a5f14 <__cxa_atexit@plt+0x19a208> │ │ │ │ ldr r3, [pc, #64] @ 1a5f1c <__cxa_atexit@plt+0x19a210> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -419970,17 +419970,17 @@ │ │ │ │ b 1a6164 <__cxa_atexit@plt+0x19a458> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - tsteq r0, r4 │ │ │ │ + smlatteq r0, r4, pc, r6 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r3, r1, r0, ror #12 │ │ │ │ + rscseq r3, r1, r0, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a5f48 <__cxa_atexit@plt+0x19a23c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a6164 <__cxa_atexit@plt+0x19a458> │ │ │ │ @@ -420009,16 +420009,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r8, lsl r0 │ │ │ │ - smlalseq r3, r1, r8, r3 │ │ │ │ + strdeq r6, [r0, -r8] │ │ │ │ + rscseq r3, r1, r8, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a6040 <__cxa_atexit@plt+0x19a334> │ │ │ │ ldr r2, [pc, #132] @ 1a6068 <__cxa_atexit@plt+0x19a35c> │ │ │ │ @@ -420052,16 +420052,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a606c <__cxa_atexit@plt+0x19a360> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl #30 │ │ │ │ - ldrshteq r3, [r1], #44 @ 0x2c │ │ │ │ + smlatteq r0, r8, lr, r6 │ │ │ │ + ldrsbteq r3, [r1], #44 @ 0x2c │ │ │ │ @ instruction: 0xffff7054 │ │ │ │ @ instruction: 0xffff75c4 │ │ │ │ @ instruction: 0xffff7274 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -420081,15 +420081,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, asr lr │ │ │ │ + tsteq r0, r4, lsr lr │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -420111,15 +420111,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r3, r1, r0, lsl #4 │ │ │ │ + rscseq r3, r1, r0, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a6218 <__cxa_atexit@plt+0x19a50c> │ │ │ │ @@ -420174,22 +420174,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r1, r8, ror #6 │ │ │ │ - tsteq r0, r8, ror #26 │ │ │ │ - @ instruction: 0x01006db8 │ │ │ │ + rscseq r3, r1, r8, asr #6 │ │ │ │ + tsteq r0, r8, asr #26 │ │ │ │ + @ instruction: 0x01006d98 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - smlatteq r0, r0, sp, r6 │ │ │ │ - rscseq r3, r1, ip, lsl r3 │ │ │ │ + smlabteq r0, r0, sp, r6 │ │ │ │ + ldrshteq r3, [r1], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420223,15 +420223,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - smlatteq r0, r4, ip, r6 │ │ │ │ + smlabteq r0, r4, ip, r6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a6374 <__cxa_atexit@plt+0x19a668> │ │ │ │ @@ -420250,15 +420250,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01006bb0 │ │ │ │ + @ instruction: 0x01006b90 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a63ac <__cxa_atexit@plt+0x19a6a0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -420283,17 +420283,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a6408 <__cxa_atexit@plt+0x19a6fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r6, [r0, -r0] │ │ │ │ + ldrdeq r6, [r0, -r0] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r3, r1, ip, ror r1 │ │ │ │ + rscseq r3, r1, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a6464 <__cxa_atexit@plt+0x19a758> │ │ │ │ ldr r2, [pc, #64] @ 1a6470 <__cxa_atexit@plt+0x19a764> │ │ │ │ @@ -420310,18 +420310,18 @@ │ │ │ │ b 1a6164 <__cxa_atexit@plt+0x19a458> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01006abc │ │ │ │ + @ instruction: 0x01006a9c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r3, r1, ip, lsl #2 │ │ │ │ + rscseq r3, r1, ip, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1a649c <__cxa_atexit@plt+0x19a790> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1a6164 <__cxa_atexit@plt+0x19a458> │ │ │ │ @@ -420341,16 +420341,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, lsl sl │ │ │ │ - rscseq r1, r1, r4, lsr lr │ │ │ │ + strdeq r6, [r0, -ip] │ │ │ │ + rscseq r1, r1, r4, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a6558 <__cxa_atexit@plt+0x19a84c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -420371,24 +420371,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r1, r4, asr #27 │ │ │ │ + rscseq r1, r1, r4, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlalseq r1, r1, ip, sp @ │ │ │ │ + rscseq r1, r1, ip, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420443,16 +420443,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a6684 <__cxa_atexit@plt+0x19a978> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r2, r1, r4, lsr #30 │ │ │ │ rscseq r2, r1, r4, lsl #30 │ │ │ │ + rscseq r2, r1, r4, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a673c <__cxa_atexit@plt+0x19aa30> │ │ │ │ ldr r7, [pc, #212] @ 1a6780 <__cxa_atexit@plt+0x19aa74> │ │ │ │ @@ -420510,18 +420510,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r2, r1, r0, lsr lr │ │ │ │ - rscseq r2, r1, r0, ror #28 │ │ │ │ - @ instruction: 0x01006898 │ │ │ │ - tsteq r0, ip, asr #16 │ │ │ │ + rscseq r2, r1, r0, lsl lr │ │ │ │ + rscseq r2, r1, r0, asr #28 │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ + tsteq r0, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a67e8 <__cxa_atexit@plt+0x19aadc> │ │ │ │ @@ -420535,32 +420535,32 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r0, r8, r7, r6 │ │ │ │ - @ instruction: 0x0100679c │ │ │ │ - rscseq r2, r1, ip, asr #27 │ │ │ │ + smlabteq r0, r8, r7, r6 │ │ │ │ + tsteq r0, ip, ror r7 │ │ │ │ + rscseq r2, r1, ip, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a682c <__cxa_atexit@plt+0x19ab20> │ │ │ │ ldr r2, [pc, #24] @ 1a6834 <__cxa_atexit@plt+0x19ab28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 3716e0 <__cxa_atexit@plt+0x3659d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r0, -r0] │ │ │ │ - rscseq r2, r1, ip, lsl #27 │ │ │ │ + @ instruction: 0x010066b0 │ │ │ │ + rscseq r2, r1, ip, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -420573,15 +420573,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rscseq r2, r1, r4, asr #26 │ │ │ │ + rscseq r2, r1, r4, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r8 │ │ │ │ @@ -420659,22 +420659,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, ip │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - tsteq r0, r8, lsl r9 │ │ │ │ + strdeq r6, [r0, -r8] │ │ │ │ @ instruction: 0xfffd9420 │ │ │ │ @ instruction: 0xfffd93e4 │ │ │ │ @ instruction: 0xfffd93cc │ │ │ │ - rscseq r2, r1, ip, asr #12 │ │ │ │ - rscseq r2, r1, r4, asr #24 │ │ │ │ + rscseq r2, r1, ip, lsr #12 │ │ │ │ + rscseq r2, r1, r4, lsr #24 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldrsbteq r2, [r1], #180 @ 0xb4 │ │ │ │ + ldrhteq r2, [r1], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a6a38 <__cxa_atexit@plt+0x19ad2c> │ │ │ │ @@ -420709,15 +420709,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r4, r4, r6 │ │ │ │ + tsteq r0, r4, ror #8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a6ad8 <__cxa_atexit@plt+0x19adcc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -420742,17 +420742,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a6b34 <__cxa_atexit@plt+0x19ae28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r0, r4, r4, r6 │ │ │ │ + smlatbeq r0, r4, r4, r6 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r2, r1, r8, lsr r8 │ │ │ │ + rscseq r2, r1, r8, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a6ba0 <__cxa_atexit@plt+0x19ae94> │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -420772,18 +420772,18 @@ │ │ │ │ b 1a6e00 <__cxa_atexit@plt+0x19b0f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r4, r3, r6 │ │ │ │ + tsteq r0, r4, ror #6 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrhteq r2, [r1], #124 @ 0x7c │ │ │ │ + smlalseq r2, r1, ip, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1a6bd8 <__cxa_atexit@plt+0x19aecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -420813,16 +420813,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabbeq r0, r8, r3, r6 │ │ │ │ - rscseq r2, r1, r0, lsr #14 │ │ │ │ + tsteq r0, r8, ror #6 │ │ │ │ + rscseq r2, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a6cdc <__cxa_atexit@plt+0x19afd0> │ │ │ │ ldr r2, [pc, #144] @ 1a6d04 <__cxa_atexit@plt+0x19aff8> │ │ │ │ @@ -420859,16 +420859,16 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a6d08 <__cxa_atexit@plt+0x19affc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, ror r2 │ │ │ │ - rscseq r2, r1, r8, ror r6 │ │ │ │ + tsteq r0, r4, asr r2 │ │ │ │ + rscseq r2, r1, r8, asr r6 │ │ │ │ @ instruction: 0xffff6bbc │ │ │ │ @ instruction: 0xffff7540 │ │ │ │ @ instruction: 0xffff733c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -420888,15 +420888,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010061b8 │ │ │ │ + @ instruction: 0x01006198 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -420918,15 +420918,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r2, r1, ip, ror r5 │ │ │ │ + rscseq r2, r1, ip, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a6ecc <__cxa_atexit@plt+0x19b1c0> │ │ │ │ @@ -420985,21 +420985,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strheq r6, [r0, -r4] │ │ │ │ - tsteq r0, r4, lsl #2 │ │ │ │ + swpeq r6, r4, [r0] │ │ │ │ + smlatteq r0, r4, r0, r6 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - tsteq r0, ip, lsr #2 │ │ │ │ - rscseq r2, r1, ip, asr r4 │ │ │ │ + tsteq r0, ip, lsl #2 │ │ │ │ + rscseq r2, r1, ip, lsr r4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421039,17 +421039,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - tsteq r0, r0, lsr #32 │ │ │ │ + mrseq r6, (UNDEF: 0) │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - smlalseq r2, r1, r4, r3 │ │ │ │ + rscseq r2, r1, r4, ror r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7070 <__cxa_atexit@plt+0x19b364> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -421085,19 +421085,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r0, -ip] │ │ │ │ + @ instruction: 0x01005ebc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrsbteq r2, [r1], #36 @ 0x24 │ │ │ │ + ldrhteq r2, [r1], #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1a70c0 <__cxa_atexit@plt+0x19b3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -421118,16 +421118,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r0, -r8] │ │ │ │ - rscseq r1, r1, r0, lsl r2 │ │ │ │ + ldrdeq r5, [r0, -r8] │ │ │ │ + ldrshteq r1, [r1], #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a717c <__cxa_atexit@plt+0x19b470> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -421148,24 +421148,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r1, r0, lsr #3 │ │ │ │ + rscseq r1, r1, r0, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r1, r1, r8, ror r1 │ │ │ │ + rscseq r1, r1, r8, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421221,16 +421221,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a72ac <__cxa_atexit@plt+0x19b5a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq r2, r1, r0, ror #6 │ │ │ │ rscseq r2, r1, r0, asr #6 │ │ │ │ + rscseq r2, r1, r0, lsr #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a7364 <__cxa_atexit@plt+0x19b658> │ │ │ │ ldr r7, [pc, #212] @ 1a73a8 <__cxa_atexit@plt+0x19b69c> │ │ │ │ @@ -421288,18 +421288,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - rscseq r2, r1, ip, ror #4 │ │ │ │ - smlalseq r2, r1, ip, r2 │ │ │ │ - tsteq r0, r0, ror ip │ │ │ │ - tsteq r0, r4, lsr #24 │ │ │ │ + rscseq r2, r1, ip, asr #4 │ │ │ │ + rscseq r2, r1, ip, ror r2 │ │ │ │ + tsteq r0, r0, asr ip │ │ │ │ + tsteq r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a7410 <__cxa_atexit@plt+0x19b704> │ │ │ │ @@ -421313,41 +421313,41 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, r0, fp, r5 │ │ │ │ - tsteq r0, r4, ror fp │ │ │ │ - ldrsbteq r2, [r1], #28 │ │ │ │ + smlatbeq r0, r0, fp, r5 │ │ │ │ + tsteq r0, r4, asr fp │ │ │ │ + ldrhteq r2, [r1], #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 1a72c0 <__cxa_atexit@plt+0x19b5b4> │ │ │ │ - rscseq r2, r1, r0, lsr #3 │ │ │ │ + rscseq r2, r1, r0, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7478 <__cxa_atexit@plt+0x19b76c> │ │ │ │ ldr r2, [pc, #28] @ 1a7480 <__cxa_atexit@plt+0x19b774> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1a68f4 <__cxa_atexit@plt+0x19abe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r8, sl, r5 │ │ │ │ - ldrshteq r1, [r1], #224 @ 0xe0 │ │ │ │ + tsteq r0, r8, ror #20 │ │ │ │ + ldrsbteq r1, [r1], #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 19e310 <__cxa_atexit@plt+0x192604> │ │ │ │ @@ -421384,34 +421384,34 @@ │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1a7544 <__cxa_atexit@plt+0x19b838> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - tsteq r0, r8, asr sp │ │ │ │ + tsteq r0, r8, lsr sp │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rscseq r2, r1, ip, ror #1 │ │ │ │ - rscseq r2, r1, r0, ror #1 │ │ │ │ + rscseq r2, r1, ip, asr #1 │ │ │ │ + rscseq r2, r1, r0, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7578 <__cxa_atexit@plt+0x19b86c> │ │ │ │ ldr r2, [pc, #24] @ 1a7580 <__cxa_atexit@plt+0x19b874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 3acaa4 <__cxa_atexit@plt+0x3a0d98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r4, r9, r5 │ │ │ │ - rscseq r2, r1, r0, lsr #1 │ │ │ │ + tsteq r0, r4, ror #18 │ │ │ │ + rscseq r2, r1, r0, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421444,16 +421444,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a7628 <__cxa_atexit@plt+0x19b91c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq r2, r1, ip, lsl r0 │ │ │ │ - rscseq r2, r1, r8, lsl r0 │ │ │ │ + ldrshteq r1, [r1], #252 @ 0xfc │ │ │ │ + ldrshteq r1, [r1], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7690 <__cxa_atexit@plt+0x19b984> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -421472,18 +421472,18 @@ │ │ │ │ b 1a78ec <__cxa_atexit@plt+0x19bbe0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01005890 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, r1, r0, lsr #31 │ │ │ │ + rscseq r1, r1, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a76c8 <__cxa_atexit@plt+0x19b9bc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -421513,16 +421513,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01005898 │ │ │ │ - rscseq r1, r1, r4, asr #24 │ │ │ │ + tsteq r0, r8, ror r8 │ │ │ │ + rscseq r1, r1, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a77c8 <__cxa_atexit@plt+0x19babc> │ │ │ │ ldr r2, [pc, #140] @ 1a77f0 <__cxa_atexit@plt+0x19bae4> │ │ │ │ @@ -421558,16 +421558,16 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a77f4 <__cxa_atexit@plt+0x19bae8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlabbeq r0, r8, r7, r5 │ │ │ │ - rscseq r1, r1, r0, lsr #23 │ │ │ │ + tsteq r0, r8, ror #14 │ │ │ │ + rscseq r1, r1, r0, lsl #23 │ │ │ │ @ instruction: 0xffff7148 │ │ │ │ @ instruction: 0xffff74dc │ │ │ │ @ instruction: 0xffff72e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421587,15 +421587,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, ip, r6, r5 │ │ │ │ + smlatbeq r0, ip, r6, r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -421617,15 +421617,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq r1, r1, r4, lsr #21 │ │ │ │ + rscseq r1, r1, r4, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a79a8 <__cxa_atexit@plt+0x19bc9c> │ │ │ │ @@ -421682,22 +421682,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #56 @ 0x38 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalseq r1, r1, r4, ip @ │ │ │ │ - ldrdeq r5, [r0, -r8] │ │ │ │ - tsteq r0, r8, lsr #12 │ │ │ │ + rscseq r1, r1, r4, ror ip │ │ │ │ + @ instruction: 0x010055b8 │ │ │ │ + tsteq r0, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - tsteq r0, r0, asr r6 │ │ │ │ - rscseq r1, r1, r8, asr #24 │ │ │ │ + tsteq r0, r0, lsr r6 │ │ │ │ + rscseq r1, r1, r8, lsr #24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421733,15 +421733,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - tsteq r0, r8, asr #10 │ │ │ │ + tsteq r0, r8, lsr #10 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a7b0c <__cxa_atexit@plt+0x19be00> │ │ │ │ @@ -421760,15 +421760,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl r4 │ │ │ │ + strdeq r5, [r0, -r8] │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a7b44 <__cxa_atexit@plt+0x19be38> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -421793,17 +421793,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a7ba0 <__cxa_atexit@plt+0x19be94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r8, asr r4 │ │ │ │ + tsteq r0, r8, lsr r4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r1, r1, r0, lsr #21 │ │ │ │ + rscseq r1, r1, r0, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a7c08 <__cxa_atexit@plt+0x19befc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -421822,18 +421822,18 @@ │ │ │ │ b 1a78ec <__cxa_atexit@plt+0x19bbe0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, lsl r3 │ │ │ │ + strdeq r5, [r0, -r8] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, r1, r8, lsr #20 │ │ │ │ + rscseq r1, r1, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1a7c40 <__cxa_atexit@plt+0x19bf34> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -421854,16 +421854,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r8, ror r2 │ │ │ │ - smlalseq r0, r1, r0, r6 │ │ │ │ + tsteq r0, r8, asr r2 │ │ │ │ + rscseq r0, r1, r0, ror r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1a7cfc <__cxa_atexit@plt+0x19bff0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -421884,24 +421884,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r0, r1, r0, lsr #12 │ │ │ │ + rscseq r0, r1, r0, lsl #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrshteq r0, [r1], #88 @ 0x58 │ │ │ │ + ldrsbteq r0, [r1], #88 @ 0x58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -421957,16 +421957,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1a7e2c <__cxa_atexit@plt+0x19c120> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r1, r1, r8, lsr r8 │ │ │ │ rscseq r1, r1, r8, lsl r8 │ │ │ │ + ldrshteq r1, [r1], #120 @ 0x78 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a7ee4 <__cxa_atexit@plt+0x19c1d8> │ │ │ │ ldr r7, [pc, #212] @ 1a7f28 <__cxa_atexit@plt+0x19c21c> │ │ │ │ @@ -422024,18 +422024,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r1, r1, r4, asr #14 │ │ │ │ - rscseq r1, r1, r4, ror r7 │ │ │ │ - strdeq r5, [r0, -r0] │ │ │ │ - smlatbeq r0, r4, r0, r5 │ │ │ │ + rscseq r1, r1, r4, lsr #14 │ │ │ │ + rscseq r1, r1, r4, asr r7 │ │ │ │ + ldrdeq r5, [r0, -r0] │ │ │ │ + smlabbeq r0, r4, r0, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a7f90 <__cxa_atexit@plt+0x19c284> │ │ │ │ @@ -422049,24 +422049,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r0, asr #32 │ │ │ │ - strdeq r4, [r0, -r4] │ │ │ │ - ldrhteq r1, [r1], #100 @ 0x64 │ │ │ │ + tsteq r0, r0, lsr #32 │ │ │ │ + ldrdeq r4, [r0, -r4] │ │ │ │ + smlalseq r1, r1, r4, r6 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1a7e40 <__cxa_atexit@plt+0x19c134> │ │ │ │ - rscseq r1, r1, r0, ror r6 │ │ │ │ + rscseq r1, r1, r0, asr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -422082,16 +422082,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1a8020 <__cxa_atexit@plt+0x19c314> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ - rscseq r1, r1, r4, lsr #12 │ │ │ │ - rscseq r1, r1, r4, ror #6 │ │ │ │ + rscseq r1, r1, r4, lsl #12 │ │ │ │ + rscseq r1, r1, r4, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 19ed94 <__cxa_atexit@plt+0x193088> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -422126,19 +422126,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1a80e0 <__cxa_atexit@plt+0x19c3d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [r0, -r0] │ │ │ │ + @ instruction: 0x010051b0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq r1, r1, r0, lsr #11 │ │ │ │ + rscseq r1, r1, r0, lsl #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1a8158 <__cxa_atexit@plt+0x19c44c> │ │ │ │ ldr r3, [pc, #124] @ 1a8180 <__cxa_atexit@plt+0x19c474> │ │ │ │ @@ -422171,16 +422171,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r1, r1, ip, lsl r5 │ │ │ │ - tsteq r0, r0, ror r0 │ │ │ │ + ldrshteq r1, [r1], #76 @ 0x4c │ │ │ │ + qaddeq r5, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a81cc <__cxa_atexit@plt+0x19c4c0> │ │ │ │ @@ -422192,29 +422192,29 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatteq r0, r8, pc, r4 @ │ │ │ │ + smlabteq r0, r8, pc, r4 @ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a81fc <__cxa_atexit@plt+0x19c4f0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a820c <__cxa_atexit@plt+0x19c500> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, ip, ror r4 │ │ │ │ - rscseq r0, r1, ip, asr #5 │ │ │ │ + rscseq r1, r1, ip, asr r4 │ │ │ │ + rscseq r0, r1, ip, lsr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -422261,16 +422261,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a82ec <__cxa_atexit@plt+0x19c5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r1, r1, r4, lsr #7 │ │ │ │ - ldrshteq r0, [r1], #16 │ │ │ │ + rscseq r1, r1, r4, lsl #7 │ │ │ │ + ldrsbteq r0, [r1], #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -422296,16 +422296,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1a8378 <__cxa_atexit@plt+0x19c66c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r1, r1, r4, lsl r3 │ │ │ │ - rscseq r0, r1, r4, ror #2 │ │ │ │ + ldrshteq r1, [r1], #36 @ 0x24 │ │ │ │ + rscseq r0, r1, r4, asr #2 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a83ac <__cxa_atexit@plt+0x19c6a0> │ │ │ │ @@ -422315,15 +422315,15 @@ │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a83c4 <__cxa_atexit@plt+0x19c6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r1, r4, asr #5 │ │ │ │ + rscseq r1, r1, r4, lsr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -422401,15 +422401,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0x01004a90 │ │ │ │ + tsteq r0, r0, ror sl │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1a8610 <__cxa_atexit@plt+0x19c904> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -422463,15 +422463,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - tsteq r0, ip, ror #18 │ │ │ │ + tsteq r0, ip, asr #18 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -422515,18 +422515,18 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1a86e4 <__cxa_atexit@plt+0x19c9d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x01004890 │ │ │ │ + tsteq r0, r0, ror r8 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq pc, r0, ip, ror #27 │ │ │ │ + rscseq pc, r0, ip, asr #27 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -422536,15 +422536,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a8738 <__cxa_atexit@plt+0x19ca2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, r0, asr pc │ │ │ │ + rscseq r0, r1, r0, lsr pc │ │ │ │ mov r0, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #520] @ 1a8958 <__cxa_atexit@plt+0x19cc4c> │ │ │ │ ldr r9, [pc, #520] @ 1a895c <__cxa_atexit@plt+0x19cc50> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -422677,20 +422677,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlabbeq r0, r8, r8, r4 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ - rscseq pc, r0, r0, ror #22 │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ + rscseq pc, r0, r0, asr #22 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a89ec <__cxa_atexit@plt+0x19cce0> │ │ │ │ @@ -422716,17 +422716,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1a8a0c <__cxa_atexit@plt+0x19cd00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - strdeq r4, [r0, -r8] │ │ │ │ + ldrdeq r4, [r0, -r8] │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - ldrsbteq pc, [r0], #160 @ 0xa0 @ │ │ │ │ + ldrhteq pc, [r0], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1a8a94 <__cxa_atexit@plt+0x19cd88> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -422752,22 +422752,22 @@ │ │ │ │ beq 1a8a8c <__cxa_atexit@plt+0x19cd80> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq pc, r0, r8, asr #20 │ │ │ │ + rscseq pc, r0, r8, lsr #20 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ - rscseq pc, r0, ip, lsr #20 │ │ │ │ + rscseq pc, r0, ip, lsl #20 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -422791,15 +422791,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq pc, r0, ip, lsr #19 │ │ │ │ + rscseq pc, r0, ip, lsl #19 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1a8b84 <__cxa_atexit@plt+0x19ce78> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -422812,15 +422812,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq pc, r0, r8, asr r9 @ │ │ │ │ + rscseq pc, r0, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -422843,15 +422843,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1a8c08 <__cxa_atexit@plt+0x19cefc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrdeq r4, [r0, -r8] │ │ │ │ + @ instruction: 0x010044b8 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a8c64 <__cxa_atexit@plt+0x19cf58> │ │ │ │ @@ -422870,15 +422870,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlabteq r0, r0, r2, r4 │ │ │ │ + smlatbeq r0, r0, r2, r4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a8c9c <__cxa_atexit@plt+0x19cf90> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -422903,15 +422903,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a8cf8 <__cxa_atexit@plt+0x19cfec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - mrseq r4, LR_irq │ │ │ │ + smlatteq r0, r0, r2, r4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a8d34 <__cxa_atexit@plt+0x19d028> │ │ │ │ ldr r2, [pc, #36] @ 1a8d3c <__cxa_atexit@plt+0x19d030> │ │ │ │ @@ -422921,17 +422921,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1a8d40 <__cxa_atexit@plt+0x19d034> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r0, -r4] │ │ │ │ - rscseq r0, r1, r8, asr r9 │ │ │ │ - rscseq r0, r1, ip, lsr r9 │ │ │ │ + @ instruction: 0x010041b4 │ │ │ │ + rscseq r0, r1, r8, lsr r9 │ │ │ │ + rscseq r0, r1, ip, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a8dc0 <__cxa_atexit@plt+0x19d0b4> │ │ │ │ @@ -422959,27 +422959,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrhteq r0, [r1], #128 @ 0x80 │ │ │ │ + smlalseq r0, r1, r0, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a8e00 <__cxa_atexit@plt+0x19d0f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r0, r1, r8, ror r8 │ │ │ │ + rscseq r0, r1, r8, asr r8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 1a8e74 <__cxa_atexit@plt+0x19d168> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -423000,16 +423000,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1a8e78 <__cxa_atexit@plt+0x19d16c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r0, r1, r4, lsl r8 │ │ │ │ - rscseq r0, r1, r0, lsl #16 │ │ │ │ + ldrshteq r0, [r1], #116 @ 0x74 │ │ │ │ + rscseq r0, r1, r0, ror #15 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -423019,16 +423019,16 @@ │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a8ec4 <__cxa_atexit@plt+0x19d1b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, r4, asr #15 │ │ │ │ - ldrhteq r0, [r1], #120 @ 0x78 │ │ │ │ + rscseq r0, r1, r4, lsr #15 │ │ │ │ + smlalseq r0, r1, r8, r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1a8fa8 <__cxa_atexit@plt+0x19d29c> │ │ │ │ ldr r3, [pc, #220] @ 1a8fc8 <__cxa_atexit@plt+0x19d2bc> │ │ │ │ @@ -423085,18 +423085,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - tsteq r0, ip, ror #2 │ │ │ │ + tsteq r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r0, r1, ip, lsr #13 │ │ │ │ + rscseq r0, r1, ip, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a9068 <__cxa_atexit@plt+0x19d35c> │ │ │ │ @@ -423128,17 +423128,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - smlabbeq r0, r8, r0, r4 │ │ │ │ + tsteq r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r0, [r1], #92 @ 0x5c │ │ │ │ + ldrsbteq r0, [r1], #92 @ 0x5c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #88] @ 1a90f0 <__cxa_atexit@plt+0x19d3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -423159,16 +423159,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1a90f4 <__cxa_atexit@plt+0x19d3e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlalseq r0, r1, r8, r5 │ │ │ │ - rscseq r0, r1, r4, lsl #11 │ │ │ │ + rscseq r0, r1, r8, ror r5 │ │ │ │ + rscseq r0, r1, r4, ror #10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ @@ -423178,16 +423178,16 @@ │ │ │ │ b 1a873c <__cxa_atexit@plt+0x19ca30> │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a9140 <__cxa_atexit@plt+0x19d434> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, r8, asr #10 │ │ │ │ - rscseq r0, r1, ip, lsr r5 │ │ │ │ + rscseq r0, r1, r8, lsr #10 │ │ │ │ + rscseq r0, r1, ip, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a91f0 <__cxa_atexit@plt+0x19d4e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -423243,17 +423243,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r0, r1, ip, lsl #9 │ │ │ │ - smlatteq r0, r4, sp, r3 │ │ │ │ - @ instruction: 0x01003d98 │ │ │ │ + rscseq r0, r1, ip, ror #8 │ │ │ │ + smlabteq r0, r4, sp, r3 │ │ │ │ + tsteq r0, r8, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423271,31 +423271,31 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1a92bc <__cxa_atexit@plt+0x19d5b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r4, lsr sp │ │ │ │ - smlatteq r0, r8, ip, r3 │ │ │ │ + tsteq r0, r4, lsl sp │ │ │ │ + smlabteq r0, r8, ip, r3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1a92e0 <__cxa_atexit@plt+0x19d5d4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a92f0 <__cxa_atexit@plt+0x19d5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r1], #56 @ 0x38 │ │ │ │ - rscseq pc, r0, r8, ror #3 │ │ │ │ + smlalseq r0, r1, r8, r3 │ │ │ │ + rscseq pc, r0, r8, asr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -423342,16 +423342,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1a93d0 <__cxa_atexit@plt+0x19d6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r0, r1, r0, ror #5 │ │ │ │ - rscseq pc, r0, ip, lsl #2 │ │ │ │ + rscseq r0, r1, r0, asr #5 │ │ │ │ + rscseq pc, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -423377,16 +423377,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1a945c <__cxa_atexit@plt+0x19d750> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r0, r1, r0, asr r2 │ │ │ │ - rscseq pc, r0, r0, lsl #1 │ │ │ │ + rscseq r0, r1, r0, lsr r2 │ │ │ │ + rscseq pc, r0, r0, rrx │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1a9490 <__cxa_atexit@plt+0x19d784> │ │ │ │ @@ -423396,15 +423396,15 @@ │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a94a8 <__cxa_atexit@plt+0x19d79c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r1, r0, lsl #4 │ │ │ │ + rscseq r0, r1, r0, ror #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -423482,15 +423482,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - smlatbeq r0, ip, r9, r3 │ │ │ │ + smlabbeq r0, ip, r9, r3 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1a96f4 <__cxa_atexit@plt+0x19d9e8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -423544,15 +423544,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - smlabbeq r0, r8, r8, r3 │ │ │ │ + tsteq r0, r8, ror #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -423596,18 +423596,18 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1a97c8 <__cxa_atexit@plt+0x19dabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlatbeq r0, ip, r7, r3 │ │ │ │ + smlabbeq r0, ip, r7, r3 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq lr, r0, r8, lsl #26 │ │ │ │ + rscseq lr, r0, r8, ror #25 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -423617,15 +423617,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a981c <__cxa_atexit@plt+0x19db10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r0, ip, lsl #29 │ │ │ │ + rscseq pc, r0, ip, ror #28 │ │ │ │ mov r0, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #520] @ 1a9a3c <__cxa_atexit@plt+0x19dd30> │ │ │ │ ldr r9, [pc, #520] @ 1a9a40 <__cxa_atexit@plt+0x19dd34> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -423758,20 +423758,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlatbeq r0, r4, r7, r3 │ │ │ │ + smlabbeq r0, r4, r7, r3 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - tsteq r0, ip, asr r7 │ │ │ │ - rscseq lr, r0, ip, ror sl │ │ │ │ + tsteq r0, ip, lsr r7 │ │ │ │ + rscseq lr, r0, ip, asr sl │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1a9ad0 <__cxa_atexit@plt+0x19ddc4> │ │ │ │ @@ -423797,17 +423797,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1a9af0 <__cxa_atexit@plt+0x19dde4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - tsteq r0, r4, lsl r6 │ │ │ │ + strdeq r3, [r0, -r4] │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq lr, r0, ip, ror #19 │ │ │ │ + rscseq lr, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1a9b78 <__cxa_atexit@plt+0x19de6c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -423833,22 +423833,22 @@ │ │ │ │ beq 1a9b70 <__cxa_atexit@plt+0x19de64> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq lr, r0, r4, ror #18 │ │ │ │ + rscseq lr, r0, r4, asr #18 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ - rscseq lr, r0, r8, asr #18 │ │ │ │ + rscseq lr, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -423872,15 +423872,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq lr, r0, r8, asr #17 │ │ │ │ + rscseq lr, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1a9c68 <__cxa_atexit@plt+0x19df5c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -423893,15 +423893,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r0, r4, ror r8 │ │ │ │ + rscseq lr, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -423924,15 +423924,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1a9cec <__cxa_atexit@plt+0x19dfe0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r3, [r0, -r4] │ │ │ │ + ldrdeq r3, [r0, -r4] │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a9d48 <__cxa_atexit@plt+0x19e03c> │ │ │ │ @@ -423951,15 +423951,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r0, -ip] │ │ │ │ + @ instruction: 0x010031bc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1a9d80 <__cxa_atexit@plt+0x19e074> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -423984,17 +423984,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1a9ddc <__cxa_atexit@plt+0x19e0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, ip, lsl r2 │ │ │ │ + strdeq r3, [r0, -ip] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq pc, r0, r0, asr #17 │ │ │ │ + rscseq pc, r0, r0, lsr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1a9e5c <__cxa_atexit@plt+0x19e150> │ │ │ │ @@ -424022,27 +424022,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq pc, r0, r4, lsr r8 @ │ │ │ │ + rscseq pc, r0, r4, lsl r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1a9e9c <__cxa_atexit@plt+0x19e190> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrshteq pc, [r0], #124 @ 0x7c @ │ │ │ │ + ldrsbteq pc, [r0], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1a9f14 <__cxa_atexit@plt+0x19e208> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -424064,16 +424064,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1a9f18 <__cxa_atexit@plt+0x19e20c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq pc, r0, r4, r7 @ │ │ │ │ - rscseq pc, r0, r0, lsl #15 │ │ │ │ + rscseq pc, r0, r4, ror r7 @ │ │ │ │ + rscseq pc, r0, r0, ror #14 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -424085,16 +424085,16 @@ │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1a9f6c <__cxa_atexit@plt+0x19e260> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r0, ip, lsr r7 @ │ │ │ │ - rscseq pc, r0, r0, lsr r7 @ │ │ │ │ + rscseq pc, r0, ip, lsl r7 @ │ │ │ │ + rscseq pc, r0, r0, lsl r7 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1aa050 <__cxa_atexit@plt+0x19e344> │ │ │ │ ldr r3, [pc, #220] @ 1aa070 <__cxa_atexit@plt+0x19e364> │ │ │ │ @@ -424151,18 +424151,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlabteq r0, r4, r0, r3 │ │ │ │ + smlatbeq r0, r4, r0, r3 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq pc, r0, r4, lsr #12 │ │ │ │ + rscseq pc, r0, r4, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aa114 <__cxa_atexit@plt+0x19e408> │ │ │ │ @@ -424195,17 +424195,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - smlatteq r0, r0, pc, r2 @ │ │ │ │ + smlabteq r0, r0, pc, r2 @ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq pc, r0, r0, ror r5 @ │ │ │ │ + rscseq pc, r0, r0, asr r5 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1aa1a0 <__cxa_atexit@plt+0x19e494> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -424227,16 +424227,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1aa1a4 <__cxa_atexit@plt+0x19e498> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, r0, r8, lsl #10 │ │ │ │ - ldrshteq pc, [r0], #68 @ 0x44 @ │ │ │ │ + rscseq pc, r0, r8, ror #9 │ │ │ │ + ldrsbteq pc, [r0], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -424248,16 +424248,16 @@ │ │ │ │ b 1a9820 <__cxa_atexit@plt+0x19db14> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1aa1f8 <__cxa_atexit@plt+0x19e4ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq pc, [r0], #64 @ 0x40 @ │ │ │ │ - rscseq pc, r0, r4, lsr #9 │ │ │ │ + smlalseq pc, r0, r0, r4 @ │ │ │ │ + rscseq pc, r0, r4, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aa294 <__cxa_atexit@plt+0x19e588> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -424307,17 +424307,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, r0, r8, lsl #8 │ │ │ │ - tsteq r0, r0, asr #26 │ │ │ │ - strdeq r2, [r0, -r4] │ │ │ │ + rscseq pc, r0, r8, ror #7 │ │ │ │ + tsteq r0, r0, lsr #26 │ │ │ │ + ldrdeq r2, [r0, -r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -424335,26 +424335,26 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1aa35c <__cxa_atexit@plt+0x19e650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01002c94 │ │ │ │ - tsteq r0, r8, asr #24 │ │ │ │ + tsteq r0, r4, ror ip │ │ │ │ + tsteq r0, r8, lsr #24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rscseq pc, r0, r8, asr r3 @ │ │ │ │ + rscseq pc, r0, r8, lsr r3 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 142f4c <__cxa_atexit@plt+0x137240> │ │ │ │ - rscseq pc, r0, r8, lsr r3 @ │ │ │ │ + rscseq pc, r0, r8, lsl r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1aa3fc <__cxa_atexit@plt+0x19e6f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -424396,17 +424396,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrhteq pc, [r0], #36 @ 0x24 @ │ │ │ │ - ldrdeq r2, [r0, -r8] │ │ │ │ - smlabbeq r0, ip, fp, r2 │ │ │ │ + smlalseq pc, r0, r4, r2 @ │ │ │ │ + @ instruction: 0x01002bb8 │ │ │ │ + tsteq r0, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -424424,16 +424424,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1aa4c0 <__cxa_atexit@plt+0x19e7b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r0, lsr fp │ │ │ │ - smlatteq r0, r4, sl, r2 │ │ │ │ + tsteq r0, r0, lsl fp │ │ │ │ + smlabteq r0, r4, sl, r2 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -424503,17 +424503,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r4, lsr #20 │ │ │ │ - tsteq r0, ip, lsr #20 │ │ │ │ - rscseq sp, r0, r8, asr #29 │ │ │ │ + tsteq r0, r4, lsl #20 │ │ │ │ + tsteq r0, ip, lsl #20 │ │ │ │ + rscseq sp, r0, r8, lsr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1aa644 <__cxa_atexit@plt+0x19e938> │ │ │ │ ldr r7, [pc, #52] @ 1aa654 <__cxa_atexit@plt+0x19e948> │ │ │ │ @@ -424528,16 +424528,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1aa658 <__cxa_atexit@plt+0x19e94c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq pc, r0, r8, lsl #1 │ │ │ │ - rscseq sp, r0, ip, ror #28 │ │ │ │ + rscseq pc, r0, r8, rrx │ │ │ │ + rscseq sp, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1aa788 <__cxa_atexit@plt+0x19ea7c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -424608,22 +424608,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, r0, r8, r2 │ │ │ │ - smlabteq r0, r8, r8, r2 │ │ │ │ + smlatbeq r0, r0, r8, r2 │ │ │ │ + smlatbeq r0, r8, r8, r2 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rscseq sp, r0, r8, lsr ip │ │ │ │ - tsteq r0, r8, lsr #16 │ │ │ │ - rscseq sp, r0, r0, ror #23 │ │ │ │ - rscseq sp, r0, r4, ror #23 │ │ │ │ - rscseq lr, r0, r0, asr #30 │ │ │ │ + rscseq sp, r0, r8, lsl ip │ │ │ │ + tsteq r0, r8, lsl #16 │ │ │ │ + rscseq sp, r0, r0, asr #23 │ │ │ │ + rscseq sp, r0, r4, asr #23 │ │ │ │ + rscseq lr, r0, r0, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aa800 <__cxa_atexit@plt+0x19eaf4> │ │ │ │ ldr r3, [pc, #48] @ 1aa808 <__cxa_atexit@plt+0x19eafc> │ │ │ │ @@ -424637,15 +424637,15 @@ │ │ │ │ b 1aa818 <__cxa_atexit@plt+0x19eb0c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq lr, r0, ip, ror #29 │ │ │ │ + rscseq lr, r0, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aa904 <__cxa_atexit@plt+0x19ebf8> │ │ │ │ @@ -424702,20 +424702,20 @@ │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add sl, r4, #1 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, asr #14 │ │ │ │ - tsteq r0, r8, lsl #14 │ │ │ │ - smlabteq r0, r0, r9, r2 │ │ │ │ - @ instruction: 0x010029b4 │ │ │ │ - smlatbeq r0, ip, r9, r2 │ │ │ │ - ldrsbteq lr, [r0], #220 @ 0xdc │ │ │ │ + tsteq r0, ip, lsr #14 │ │ │ │ + smlatteq r0, r8, r6, r2 │ │ │ │ + smlatbeq r0, r0, r9, r2 │ │ │ │ + @ instruction: 0x01002994 │ │ │ │ + smlabbeq r0, ip, r9, r2 │ │ │ │ + ldrhteq lr, [r0], #220 @ 0xdc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1aa96c <__cxa_atexit@plt+0x19ec60> │ │ │ │ ldr r7, [pc, #52] @ 1aa97c <__cxa_atexit@plt+0x19ec70> │ │ │ │ @@ -424730,16 +424730,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1aa980 <__cxa_atexit@plt+0x19ec74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq lr, r0, r8, lsr #27 │ │ │ │ - rscseq lr, r0, r0, lsl #27 │ │ │ │ + rscseq lr, r0, r8, lsl #27 │ │ │ │ + rscseq lr, r0, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1aaadc <__cxa_atexit@plt+0x19edd0> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -424821,25 +424821,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, ip, r5, r2 │ │ │ │ - smlabbeq r0, ip, r5, r2 │ │ │ │ - tsteq r0, r0, asr #16 │ │ │ │ - tsteq r0, r4, lsr r8 │ │ │ │ - tsteq r0, ip, lsr #16 │ │ │ │ + smlatbeq r0, ip, r5, r2 │ │ │ │ + tsteq r0, ip, ror #10 │ │ │ │ + tsteq r0, r0, lsr #16 │ │ │ │ + tsteq r0, r4, lsl r8 │ │ │ │ + tsteq r0, ip, lsl #16 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rscseq sp, r0, r4, ror #17 │ │ │ │ - ldrdeq r2, [r0, -r4] │ │ │ │ - rscseq sp, r0, ip, lsl #17 │ │ │ │ - smlalseq sp, r0, r0, r8 │ │ │ │ - rscseq lr, r0, ip, lsl #24 │ │ │ │ + rscseq sp, r0, r4, asr #17 │ │ │ │ + @ instruction: 0x010024b4 │ │ │ │ + rscseq sp, r0, ip, ror #16 │ │ │ │ + rscseq sp, r0, r0, ror r8 │ │ │ │ + rscseq lr, r0, ip, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aab6c <__cxa_atexit@plt+0x19ee60> │ │ │ │ ldr r3, [pc, #64] @ 1aab74 <__cxa_atexit@plt+0x19ee68> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -424856,17 +424856,17 @@ │ │ │ │ b 1aada4 <__cxa_atexit@plt+0x19f098> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlatbeq r0, ip, r3, r2 │ │ │ │ + smlabbeq r0, ip, r3, r2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r0, r0, lsr #23 │ │ │ │ + rscseq lr, r0, r0, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1aaba0 <__cxa_atexit@plt+0x19ee94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1aada4 <__cxa_atexit@plt+0x19f098> │ │ │ │ @@ -424895,16 +424895,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, r0, r3, r2 │ │ │ │ - rscseq lr, r0, ip, lsl #16 │ │ │ │ + smlatbeq r0, r0, r3, r2 │ │ │ │ + rscseq lr, r0, ip, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aac84 <__cxa_atexit@plt+0x19ef78> │ │ │ │ ldr r2, [pc, #112] @ 1aacac <__cxa_atexit@plt+0x19efa0> │ │ │ │ @@ -424933,16 +424933,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1aacb0 <__cxa_atexit@plt+0x19efa4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010022b0 │ │ │ │ - rscseq lr, r0, r4, lsl #15 │ │ │ │ + @ instruction: 0x01002290 │ │ │ │ + rscseq lr, r0, r4, ror #14 │ │ │ │ @ instruction: 0xffff633c │ │ │ │ @ instruction: 0xffff65a4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aad14 <__cxa_atexit@plt+0x19f008> │ │ │ │ @@ -424961,15 +424961,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r4, lsl r2 │ │ │ │ + strdeq r2, [r0, -r4] │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -424991,15 +424991,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rscseq lr, r0, ip, lsl #13 │ │ │ │ + rscseq lr, r0, ip, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1aae58 <__cxa_atexit@plt+0x19f14c> │ │ │ │ @@ -425054,22 +425054,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r0, r0, asr #17 │ │ │ │ - tsteq r0, r8, lsr #2 │ │ │ │ - tsteq r0, r8, ror r1 │ │ │ │ + rscseq lr, r0, r0, lsr #17 │ │ │ │ + tsteq r0, r8, lsl #2 │ │ │ │ + tsteq r0, r8, asr r1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - smlatbeq r0, r0, r1, r2 │ │ │ │ - rscseq lr, r0, r4, ror r8 │ │ │ │ + smlabbeq r0, r0, r1, r2 │ │ │ │ + rscseq lr, r0, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425103,15 +425103,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - smlatbeq r0, r4, r0, r2 │ │ │ │ + smlabbeq r0, r4, r0, r2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aafb4 <__cxa_atexit@plt+0x19f2a8> │ │ │ │ @@ -425130,15 +425130,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, r0, ror pc │ │ │ │ + tsteq r0, r0, asr pc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1aafec <__cxa_atexit@plt+0x19f2e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -425163,17 +425163,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ab048 <__cxa_atexit@plt+0x19f33c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - @ instruction: 0x01001fb0 │ │ │ │ + @ instruction: 0x01001f90 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrsbteq lr, [r0], #100 @ 0x64 │ │ │ │ + ldrhteq lr, [r0], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ab0a4 <__cxa_atexit@plt+0x19f398> │ │ │ │ ldr r2, [pc, #64] @ 1ab0b0 <__cxa_atexit@plt+0x19f3a4> │ │ │ │ @@ -425190,18 +425190,18 @@ │ │ │ │ b 1aada4 <__cxa_atexit@plt+0x19f098> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - tsteq r0, ip, ror lr │ │ │ │ + tsteq r0, ip, asr lr │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, r0, r4, ror #12 │ │ │ │ + rscseq lr, r0, r4, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ab0dc <__cxa_atexit@plt+0x19f3d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1aada4 <__cxa_atexit@plt+0x19f098> │ │ │ │ @@ -425221,16 +425221,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r0, -ip] │ │ │ │ - ldrshteq sp, [r0], #20 │ │ │ │ + @ instruction: 0x01001dbc │ │ │ │ + ldrsbteq sp, [r0], #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ab198 <__cxa_atexit@plt+0x19f48c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -425251,24 +425251,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sp, r0, r4, lsl #3 │ │ │ │ + rscseq sp, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq sp, r0, ip, asr r1 │ │ │ │ + rscseq sp, r0, ip, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425323,16 +425323,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1ab2c4 <__cxa_atexit@plt+0x19f5b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq lr, r0, ip, ror r4 │ │ │ │ rscseq lr, r0, ip, asr r4 │ │ │ │ + rscseq lr, r0, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ab37c <__cxa_atexit@plt+0x19f670> │ │ │ │ ldr r7, [pc, #212] @ 1ab3c0 <__cxa_atexit@plt+0x19f6b4> │ │ │ │ @@ -425390,18 +425390,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq lr, r0, r8, lsl #7 │ │ │ │ - ldrhteq lr, [r0], #56 @ 0x38 │ │ │ │ - tsteq r0, r8, asr ip │ │ │ │ - tsteq r0, ip, lsl #24 │ │ │ │ + rscseq lr, r0, r8, ror #6 │ │ │ │ + smlalseq lr, r0, r8, r3 │ │ │ │ + tsteq r0, r8, lsr ip │ │ │ │ + smlatteq r0, ip, fp, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ab428 <__cxa_atexit@plt+0x19f71c> │ │ │ │ @@ -425415,30 +425415,30 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlatbeq r0, r8, fp, r1 │ │ │ │ - tsteq r0, ip, asr fp │ │ │ │ + smlabbeq r0, r8, fp, r1 │ │ │ │ + tsteq r0, ip, lsr fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ab45c <__cxa_atexit@plt+0x19f750> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ab46c <__cxa_atexit@plt+0x19f760> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [r0], #40 @ 0x28 │ │ │ │ - rscseq sp, r0, ip, rrx │ │ │ │ + ldrsbteq lr, [r0], #40 @ 0x28 │ │ │ │ + rscseq sp, r0, ip, asr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -425485,16 +425485,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ab54c <__cxa_atexit@plt+0x19f840> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq lr, r0, r0, lsr #4 │ │ │ │ - smlalseq ip, r0, r0, pc @ │ │ │ │ + rscseq lr, r0, r0, lsl #4 │ │ │ │ + rscseq ip, r0, r0, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -425520,16 +425520,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ab5d8 <__cxa_atexit@plt+0x19f8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq lr, r0, r0, r1 │ │ │ │ - rscseq ip, r0, r4, lsl #30 │ │ │ │ + rscseq lr, r0, r0, ror r1 │ │ │ │ + rscseq ip, r0, r4, ror #29 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ab60c <__cxa_atexit@plt+0x19f900> │ │ │ │ @@ -425539,15 +425539,15 @@ │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ab624 <__cxa_atexit@plt+0x19f918> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r0, r0, asr #2 │ │ │ │ + rscseq lr, r0, r0, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ab700 <__cxa_atexit@plt+0x19f9f4> │ │ │ │ @@ -425599,15 +425599,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlabbeq r0, ip, r8, r1 │ │ │ │ + tsteq r0, ip, ror #16 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 1ab7b4 <__cxa_atexit@plt+0x19faa8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -425640,15 +425640,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ab7b8 <__cxa_atexit@plt+0x19faac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlabteq r0, r4, r7, r1 │ │ │ │ + smlatbeq r0, r4, r7, r1 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -425670,18 +425670,18 @@ │ │ │ │ strb r0, [r3, #3] │ │ │ │ strb r8, [r3] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 1ab830 <__cxa_atexit@plt+0x19fb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - tsteq r0, r0, asr #14 │ │ │ │ + tsteq r0, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq ip, r0, r0, lsr #25 │ │ │ │ + rscseq ip, r0, r0, lsl #25 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -425691,15 +425691,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ab884 <__cxa_atexit@plt+0x19fb78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, r0, ror #29 │ │ │ │ + rscseq sp, r0, r0, asr #29 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1aba84 <__cxa_atexit@plt+0x19fd78> │ │ │ │ ldr r9, [pc, #488] @ 1aba88 <__cxa_atexit@plt+0x19fd7c> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #3 │ │ │ │ @@ -425824,20 +425824,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - tsteq r0, ip, asr r7 │ │ │ │ + tsteq r0, ip, lsr r7 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - tsteq r0, r4, lsl r7 │ │ │ │ - rscseq ip, r0, r4, lsr sl │ │ │ │ + strdeq r1, [r0, -r4] │ │ │ │ + rscseq ip, r0, r4, lsl sl │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1abb18 <__cxa_atexit@plt+0x19fe0c> │ │ │ │ @@ -425863,17 +425863,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1abb38 <__cxa_atexit@plt+0x19fe2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - smlabteq r0, ip, r5, r1 │ │ │ │ + smlatbeq r0, ip, r5, r1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq ip, r0, r4, lsr #19 │ │ │ │ + rscseq ip, r0, r4, lsl #19 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1abba0 <__cxa_atexit@plt+0x19fe94> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -425891,22 +425891,22 @@ │ │ │ │ beq 1abb98 <__cxa_atexit@plt+0x19fe8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq ip, r0, ip, lsr r9 │ │ │ │ + rscseq ip, r0, ip, lsl r9 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ - rscseq ip, r0, r0, lsr #18 │ │ │ │ + rscseq ip, r0, r0, lsl #18 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -425930,15 +425930,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq ip, r0, r0, lsr #17 │ │ │ │ + rscseq ip, r0, r0, lsl #17 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1abc90 <__cxa_atexit@plt+0x19ff84> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -425951,15 +425951,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq ip, r0, ip, asr #16 │ │ │ │ + rscseq ip, r0, ip, lsr #16 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -425982,15 +425982,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1abd14 <__cxa_atexit@plt+0x1a0008> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlabteq r0, ip, r3, r1 │ │ │ │ + smlatbeq r0, ip, r3, r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1abd70 <__cxa_atexit@plt+0x1a0064> │ │ │ │ @@ -426009,15 +426009,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x010011b4 │ │ │ │ + @ instruction: 0x01001194 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1abda8 <__cxa_atexit@plt+0x1a009c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -426042,17 +426042,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1abe04 <__cxa_atexit@plt+0x1a00f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r1, [r0, -r4] │ │ │ │ + ldrdeq r1, [r0, -r4] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq sp, r0, r4, asr r9 │ │ │ │ + rscseq sp, r0, r4, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1abe84 <__cxa_atexit@plt+0x1a0178> │ │ │ │ @@ -426080,27 +426080,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sp, r0, r8, asr #17 │ │ │ │ + rscseq sp, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1abec4 <__cxa_atexit@plt+0x1a01b8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlalseq sp, r0, r0, r8 │ │ │ │ + rscseq sp, r0, r0, ror r8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1abf3c <__cxa_atexit@plt+0x1a0230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -426122,16 +426122,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1abf40 <__cxa_atexit@plt+0x1a0234> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sp, r0, r8, lsr #16 │ │ │ │ - rscseq sp, r0, r4, lsl r8 │ │ │ │ + rscseq sp, r0, r8, lsl #16 │ │ │ │ + ldrshteq sp, [r0], #116 @ 0x74 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -426143,16 +426143,16 @@ │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1abf94 <__cxa_atexit@plt+0x1a0288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sp, [r0], #112 @ 0x70 │ │ │ │ - rscseq sp, r0, r4, asr #15 │ │ │ │ + ldrhteq sp, [r0], #112 @ 0x70 │ │ │ │ + rscseq sp, r0, r4, lsr #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1ac078 <__cxa_atexit@plt+0x1a036c> │ │ │ │ ldr r3, [pc, #220] @ 1ac098 <__cxa_atexit@plt+0x1a038c> │ │ │ │ @@ -426209,18 +426209,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - swpeq r1, ip, [r0] │ │ │ │ + tsteq r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - ldrhteq sp, [r0], #104 @ 0x68 │ │ │ │ + smlalseq sp, r0, r8, r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ac13c <__cxa_atexit@plt+0x1a0430> │ │ │ │ @@ -426253,17 +426253,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0x01000fb8 │ │ │ │ + @ instruction: 0x01000f98 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq sp, r0, r4, lsl #12 │ │ │ │ + rscseq sp, r0, r4, ror #11 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1ac1c8 <__cxa_atexit@plt+0x1a04bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -426285,16 +426285,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ac1cc <__cxa_atexit@plt+0x1a04c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq sp, r0, ip, r5 │ │ │ │ - rscseq sp, r0, r8, lsl #11 │ │ │ │ + rscseq sp, r0, ip, ror r5 │ │ │ │ + rscseq sp, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -426306,16 +426306,16 @@ │ │ │ │ b 1ab888 <__cxa_atexit@plt+0x19fb7c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ac220 <__cxa_atexit@plt+0x1a0514> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, r4, asr #10 │ │ │ │ - rscseq sp, r0, r8, lsr r5 │ │ │ │ + rscseq sp, r0, r4, lsr #10 │ │ │ │ + rscseq sp, r0, r8, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ac2bc <__cxa_atexit@plt+0x1a05b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -426365,17 +426365,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlalseq sp, r0, ip, r4 │ │ │ │ - tsteq r0, r8, lsl sp │ │ │ │ - smlabteq r0, ip, ip, r0 │ │ │ │ + rscseq sp, r0, ip, ror r4 │ │ │ │ + strdeq r0, [r0, -r8] │ │ │ │ + smlatbeq r0, ip, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426393,16 +426393,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ac384 <__cxa_atexit@plt+0x1a0678> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, ip, ror #24 │ │ │ │ - tsteq r0, r0, lsr #24 │ │ │ │ + tsteq r0, ip, asr #24 │ │ │ │ + tsteq r0, r0, lsl #24 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -426456,15 +426456,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - tsteq r0, r8, lsr #22 │ │ │ │ + tsteq r0, r8, lsl #22 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 1ac518 <__cxa_atexit@plt+0x1a080c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -426497,15 +426497,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ac51c <__cxa_atexit@plt+0x1a0810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - tsteq r0, r0, ror #20 │ │ │ │ + tsteq r0, r0, asr #20 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -426527,16 +426527,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1ac594 <__cxa_atexit@plt+0x1a0888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrdeq r0, [r0, -ip] │ │ │ │ - rscseq fp, r0, r4, asr #30 │ │ │ │ + @ instruction: 0x010009bc │ │ │ │ + rscseq fp, r0, r4, lsr #30 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ac65c <__cxa_atexit@plt+0x1a0950> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -426592,15 +426592,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq sp, r0, r8, lsl r1 │ │ │ │ + ldrshteq sp, [r0], #8 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -426609,15 +426609,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, r4, lsl #28 │ │ │ │ + rscseq fp, r0, r4, ror #27 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426647,15 +426647,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r0, r0 │ │ │ │ + rscseq ip, r0, r0, ror #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ac7e8 <__cxa_atexit@plt+0x1a0adc> │ │ │ │ @@ -426681,15 +426681,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq ip, r0, ip, ror pc │ │ │ │ + rscseq ip, r0, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ac828 <__cxa_atexit@plt+0x1a0b1c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -426712,16 +426712,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - tsteq r0, r4, asr r8 │ │ │ │ - ldrshteq ip, [r0], #232 @ 0xe8 │ │ │ │ + tsteq r0, r4, lsr r8 │ │ │ │ + ldrsbteq ip, [r0], #232 @ 0xe8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ac8c4 <__cxa_atexit@plt+0x1a0bb8> │ │ │ │ @@ -426737,16 +426737,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ac8dc <__cxa_atexit@plt+0x1a0bd0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrhteq ip, [r0], #228 @ 0xe4 │ │ │ │ - smlalseq ip, r0, r8, lr │ │ │ │ + smlalseq ip, r0, r4, lr │ │ │ │ + rscseq ip, r0, r8, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ac970 <__cxa_atexit@plt+0x1a0c64> │ │ │ │ @@ -426778,15 +426778,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1ac5a8 <__cxa_atexit@plt+0x1a089c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - smlabbeq r0, r0, r7, r0 │ │ │ │ + tsteq r0, r0, ror #14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426799,16 +426799,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - strdeq r0, [r0, -r8] │ │ │ │ - rscseq ip, r0, r4, lsr #27 │ │ │ │ + ldrdeq r0, [r0, -r8] │ │ │ │ + rscseq ip, r0, r4, lsl #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r1, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ @@ -426863,19 +426863,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - tsteq r0, ip, asr r6 │ │ │ │ + tsteq r0, ip, lsr r6 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - ldrsbteq ip, [r0], #196 @ 0xc4 │ │ │ │ + ldrhteq ip, [r0], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - smlalseq ip, r0, r8, ip │ │ │ │ + rscseq ip, r0, r8, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1acb60 <__cxa_atexit@plt+0x1a0e54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -426917,17 +426917,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq ip, r0, r0, lsl ip │ │ │ │ - tsteq r0, r4, ror r4 │ │ │ │ - tsteq r0, r8, lsr #8 │ │ │ │ + ldrshteq ip, [r0], #176 @ 0xb0 │ │ │ │ + tsteq r0, r4, asr r4 │ │ │ │ + tsteq r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -426945,16 +426945,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1acc24 <__cxa_atexit@plt+0x1a0f18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlabteq r0, ip, r3, r0 │ │ │ │ - smlabbeq r0, r0, r3, r0 │ │ │ │ + smlatbeq r0, ip, r3, r0 │ │ │ │ + tsteq r0, r0, ror #6 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1acce8 <__cxa_atexit@plt+0x1a0fdc> │ │ │ │ @@ -427005,16 +427005,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - tsteq r0, r0, ror #8 │ │ │ │ - strdeq r0, [r0, -r4] │ │ │ │ + tsteq r0, r0, asr #8 │ │ │ │ + ldrdeq r0, [r0, -r4] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1acd9c <__cxa_atexit@plt+0x1a1090> │ │ │ │ @@ -427044,17 +427044,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - tsteq r0, r8, asr r2 │ │ │ │ - tsteq r0, r8, ror r3 │ │ │ │ - rscseq fp, r0, r4, lsl r7 │ │ │ │ + tsteq r0, r8, lsr r2 │ │ │ │ + tsteq r0, r8, asr r3 │ │ │ │ + ldrshteq fp, [r0], #100 @ 0x64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1acdf8 <__cxa_atexit@plt+0x1a10ec> │ │ │ │ ldr r7, [pc, #52] @ 1ace08 <__cxa_atexit@plt+0x1a10fc> │ │ │ │ @@ -427069,16 +427069,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ace0c <__cxa_atexit@plt+0x1a1100> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlalseq ip, r0, r4, r9 │ │ │ │ - ldrhteq fp, [r0], #104 @ 0x68 │ │ │ │ + rscseq ip, r0, r4, ror r9 │ │ │ │ + smlalseq fp, r0, r8, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1acf00 <__cxa_atexit@plt+0x1a11f4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -427134,35 +427134,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - @ instruction: 0x01000290 │ │ │ │ - tsteq r0, r4, lsr #2 │ │ │ │ + tsteq r0, r0, ror r2 │ │ │ │ + tsteq r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rscseq fp, r0, r0, asr #9 │ │ │ │ - strheq r0, [r0, -r0] │ │ │ │ - rscseq fp, r0, r8, ror #8 │ │ │ │ - rscseq fp, r0, ip, ror #8 │ │ │ │ + rscseq fp, r0, r0, lsr #9 │ │ │ │ + swpeq r0, r0, [r0] @ │ │ │ │ + rscseq fp, r0, r8, asr #8 │ │ │ │ + rscseq fp, r0, ip, asr #8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1acf4c <__cxa_atexit@plt+0x1a1240> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1acf5c <__cxa_atexit@plt+0x1a1250> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r0, r8, ror #16 │ │ │ │ - rscseq fp, r0, ip, ror r5 │ │ │ │ + rscseq ip, r0, r8, asr #16 │ │ │ │ + rscseq fp, r0, ip, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -427209,16 +427209,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ad03c <__cxa_atexit@plt+0x1a1330> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - smlalseq ip, r0, r0, r7 │ │ │ │ - rscseq fp, r0, r0, lsr #9 │ │ │ │ + rscseq ip, r0, r0, ror r7 │ │ │ │ + rscseq fp, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -427244,16 +427244,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ad0c8 <__cxa_atexit@plt+0x1a13bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, r0, r0, lsl #14 │ │ │ │ - rscseq fp, r0, r4, lsl r4 │ │ │ │ + rscseq ip, r0, r0, ror #13 │ │ │ │ + ldrshteq fp, [r0], #52 @ 0x34 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ad0fc <__cxa_atexit@plt+0x1a13f0> │ │ │ │ @@ -427263,15 +427263,15 @@ │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ad114 <__cxa_atexit@plt+0x1a1408> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r0], #96 @ 0x60 │ │ │ │ + smlalseq ip, r0, r0, r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ad1b8 <__cxa_atexit@plt+0x1a14ac> │ │ │ │ @@ -427309,15 +427309,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrsbteq pc, [pc], #212 @ │ │ │ │ + ldrhteq pc, [pc], #212 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1ad234 <__cxa_atexit@plt+0x1a1528> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -427336,15 +427336,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ad238 <__cxa_atexit@plt+0x1a152c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq pc, pc, r4, asr #26 │ │ │ │ + rscseq pc, pc, r4, lsr #26 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -427352,18 +427352,18 @@ │ │ │ │ strb r1, [r2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ strb r1, [r3] │ │ │ │ ldr r7, [pc, #8] @ 1ad278 <__cxa_atexit@plt+0x1a156c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [pc], #200 @ │ │ │ │ + ldrsbteq pc, [pc], #200 @ │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq fp, r0, r8, asr r2 │ │ │ │ + rscseq fp, r0, r8, lsr r2 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -427373,15 +427373,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ad2cc <__cxa_atexit@plt+0x1a15c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq ip, [r0], #72 @ 0x48 │ │ │ │ + ldrsbteq ip, [r0], #72 @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #484] @ 1ad4c8 <__cxa_atexit@plt+0x1a17bc> │ │ │ │ ldr r9, [pc, #484] @ 1ad4cc <__cxa_atexit@plt+0x1a17c0> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #1 │ │ │ │ @@ -427505,20 +427505,20 @@ │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq pc, pc, r4, lsr #26 │ │ │ │ + rscseq pc, pc, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - ldrsbteq pc, [pc], #204 @ │ │ │ │ - ldrshteq sl, [r0], #240 @ 0xf0 │ │ │ │ + ldrhteq pc, [pc], #204 @ │ │ │ │ + ldrsbteq sl, [r0], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ad55c <__cxa_atexit@plt+0x1a1850> │ │ │ │ @@ -427544,17 +427544,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1ad57c <__cxa_atexit@plt+0x1a1870> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - rscseq pc, pc, r8, lsl #23 │ │ │ │ + rscseq pc, pc, r8, ror #22 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq sl, r0, r0, ror #30 │ │ │ │ + rscseq sl, r0, r0, asr #30 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1ad5d4 <__cxa_atexit@plt+0x1a18c8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ @@ -427568,22 +427568,22 @@ │ │ │ │ beq 1ad5cc <__cxa_atexit@plt+0x1a18c0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, r0, r8, lsl #30 │ │ │ │ + rscseq sl, r0, r8, ror #29 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ - rscseq sl, r0, ip, ror #29 │ │ │ │ + rscseq sl, r0, ip, asr #29 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -427607,15 +427607,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq sl, r0, ip, ror #28 │ │ │ │ + rscseq sl, r0, ip, asr #28 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1ad6c4 <__cxa_atexit@plt+0x1a19b8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -427628,15 +427628,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r0, r8, lsl lr │ │ │ │ + ldrshteq sl, [r0], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -427659,15 +427659,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1ad748 <__cxa_atexit@plt+0x1a1a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlalseq pc, pc, r8, r9 @ │ │ │ │ + rscseq pc, pc, r8, ror r9 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ad7a4 <__cxa_atexit@plt+0x1a1a98> │ │ │ │ @@ -427686,15 +427686,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, pc, r0, lsl #15 │ │ │ │ + rscseq pc, pc, r0, ror #14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ad7dc <__cxa_atexit@plt+0x1a1ad0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -427719,17 +427719,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ad838 <__cxa_atexit@plt+0x1a1b2c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq pc, pc, r0, asr #15 │ │ │ │ + rscseq pc, pc, r0, lsr #15 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq fp, r0, r0, lsl #31 │ │ │ │ + rscseq fp, r0, r0, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ad8b8 <__cxa_atexit@plt+0x1a1bac> │ │ │ │ @@ -427757,27 +427757,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrshteq fp, [r0], #228 @ 0xe4 │ │ │ │ + ldrsbteq fp, [r0], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ad8f8 <__cxa_atexit@plt+0x1a1bec> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrhteq fp, [r0], #236 @ 0xec │ │ │ │ + smlalseq fp, r0, ip, lr │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1ad970 <__cxa_atexit@plt+0x1a1c64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -427799,16 +427799,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ad974 <__cxa_atexit@plt+0x1a1c68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, r0, r4, asr lr │ │ │ │ - rscseq fp, r0, r0, asr #28 │ │ │ │ + rscseq fp, r0, r4, lsr lr │ │ │ │ + rscseq fp, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -427820,16 +427820,16 @@ │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ad9c8 <__cxa_atexit@plt+0x1a1cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [r0], #220 @ 0xdc │ │ │ │ - ldrshteq fp, [r0], #208 @ 0xd0 │ │ │ │ + ldrsbteq fp, [r0], #220 @ 0xdc │ │ │ │ + ldrsbteq fp, [r0], #208 @ 0xd0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1adaac <__cxa_atexit@plt+0x1a1da0> │ │ │ │ ldr r3, [pc, #220] @ 1adacc <__cxa_atexit@plt+0x1a1dc0> │ │ │ │ @@ -427886,18 +427886,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq pc, pc, r8, ror #12 │ │ │ │ + rscseq pc, pc, r8, asr #12 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq fp, r0, r4, ror #25 │ │ │ │ + rscseq fp, r0, r4, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1adb70 <__cxa_atexit@plt+0x1a1e64> │ │ │ │ @@ -427930,17 +427930,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq pc, pc, r4, lsl #11 │ │ │ │ + rscseq pc, pc, r4, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r0, r0, lsr ip │ │ │ │ + rscseq fp, r0, r0, lsl ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1adbfc <__cxa_atexit@plt+0x1a1ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -427962,16 +427962,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1adc00 <__cxa_atexit@plt+0x1a1ef4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, r0, r8, asr #23 │ │ │ │ - ldrhteq fp, [r0], #180 @ 0xb4 │ │ │ │ + rscseq fp, r0, r8, lsr #23 │ │ │ │ + smlalseq fp, r0, r4, fp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -427983,16 +427983,16 @@ │ │ │ │ b 1ad2d0 <__cxa_atexit@plt+0x1a15c4> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1adc54 <__cxa_atexit@plt+0x1a1f48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r0, r0, ror fp │ │ │ │ - rscseq fp, r0, r4, ror #22 │ │ │ │ + rscseq fp, r0, r0, asr fp │ │ │ │ + rscseq fp, r0, r4, asr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1adcf0 <__cxa_atexit@plt+0x1a1fe4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -428042,17 +428042,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq fp, r0, r8, asr #21 │ │ │ │ - rscseq pc, pc, r4, ror #5 │ │ │ │ - smlalseq pc, pc, r8, r2 @ │ │ │ │ + rscseq fp, r0, r8, lsr #21 │ │ │ │ + rscseq pc, pc, r4, asr #5 │ │ │ │ + rscseq pc, pc, r8, ror r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428070,16 +428070,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1addb8 <__cxa_atexit@plt+0x1a20ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, pc, r8, lsr r2 @ │ │ │ │ - rscseq pc, pc, ip, ror #3 │ │ │ │ + rscseq pc, pc, r8, lsl r2 @ │ │ │ │ + rscseq pc, pc, ip, asr #3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -428119,15 +428119,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq pc, pc, ip, lsr #2 │ │ │ │ + rscseq pc, pc, ip, lsl #2 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1adedc <__cxa_atexit@plt+0x1a21d0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -428146,15 +428146,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1adee0 <__cxa_atexit@plt+0x1a21d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlalseq pc, pc, ip, r0 @ │ │ │ │ + rscseq pc, pc, ip, ror r0 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -428162,16 +428162,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1adf20 <__cxa_atexit@plt+0x1a2214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, pc, r0, asr r0 @ │ │ │ │ - ldrhteq sl, [r0], #88 @ 0x58 │ │ │ │ + rscseq pc, pc, r0, lsr r0 @ │ │ │ │ + smlalseq sl, r0, r8, r5 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1adfdc <__cxa_atexit@plt+0x1a22d0> │ │ │ │ tst r9, #1 │ │ │ │ @@ -428224,28 +428224,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrshteq fp, [r0], #120 @ 0x78 │ │ │ │ + ldrsbteq fp, [r0], #120 @ 0x78 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r0, r4, r4 │ │ │ │ + rscseq sl, r0, r4, ror r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428275,15 +428275,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [r0], #96 @ 0x60 │ │ │ │ + ldrsbteq fp, [r0], #96 @ 0x60 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ae158 <__cxa_atexit@plt+0x1a244c> │ │ │ │ @@ -428309,15 +428309,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq fp, r0, ip, ror #12 │ │ │ │ + rscseq fp, r0, ip, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ae198 <__cxa_atexit@plt+0x1a248c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -428340,16 +428340,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, pc, r4, ror #29 │ │ │ │ - rscseq fp, r0, r8, ror #11 │ │ │ │ + rscseq lr, pc, r4, asr #29 │ │ │ │ + rscseq fp, r0, r8, asr #11 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ae234 <__cxa_atexit@plt+0x1a2528> │ │ │ │ @@ -428365,16 +428365,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ae24c <__cxa_atexit@plt+0x1a2540> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r0, r4, lsr #11 │ │ │ │ - rscseq fp, r0, r8, lsl #11 │ │ │ │ + rscseq fp, r0, r4, lsl #11 │ │ │ │ + rscseq fp, r0, r8, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae2e0 <__cxa_atexit@plt+0x1a25d4> │ │ │ │ @@ -428406,15 +428406,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1adf34 <__cxa_atexit@plt+0x1a2228> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq lr, pc, r0, lsl lr @ │ │ │ │ + ldrshteq lr, [pc], #208 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428427,16 +428427,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, pc, r8, lsl #27 │ │ │ │ - smlalseq fp, r0, r4, r4 │ │ │ │ + rscseq lr, pc, r8, ror #26 │ │ │ │ + rscseq fp, r0, r4, ror r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r1, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ @@ -428491,19 +428491,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rscseq lr, pc, ip, ror #25 │ │ │ │ + rscseq lr, pc, ip, asr #25 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq fp, r0, r4, asr #7 │ │ │ │ + rscseq fp, r0, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq fp, r0, r8, lsl #7 │ │ │ │ + rscseq fp, r0, r8, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ae4d0 <__cxa_atexit@plt+0x1a27c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -428545,17 +428545,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq fp, r0, r0, lsl #6 │ │ │ │ - rscseq lr, pc, r4, lsl #22 │ │ │ │ - ldrhteq lr, [pc], #168 │ │ │ │ + rscseq fp, r0, r0, ror #5 │ │ │ │ + rscseq lr, pc, r4, ror #21 │ │ │ │ + smlalseq lr, pc, r8, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -428573,16 +428573,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1ae594 <__cxa_atexit@plt+0x1a2888> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, pc, ip, asr sl @ │ │ │ │ - rscseq lr, pc, r0, lsl sl @ │ │ │ │ + rscseq lr, pc, ip, lsr sl @ │ │ │ │ + ldrshteq lr, [pc], #144 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ae644 <__cxa_atexit@plt+0x1a2938> │ │ │ │ @@ -428628,16 +428628,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrhteq lr, [pc], #144 │ │ │ │ - rscseq lr, pc, r0, lsl #25 │ │ │ │ + smlalseq lr, pc, r0, r9 @ │ │ │ │ + rscseq lr, pc, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ae6e8 <__cxa_atexit@plt+0x1a29dc> │ │ │ │ @@ -428663,17 +428663,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, pc, r0, lsl #18 │ │ │ │ - ldrsbteq lr, [pc], #176 │ │ │ │ - rscseq r9, r0, r8, asr #27 │ │ │ │ + rscseq lr, pc, r0, ror #17 │ │ │ │ + ldrhteq lr, [pc], #176 │ │ │ │ + rscseq r9, r0, r8, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ae744 <__cxa_atexit@plt+0x1a2a38> │ │ │ │ ldr r7, [pc, #52] @ 1ae754 <__cxa_atexit@plt+0x1a2a48> │ │ │ │ @@ -428688,16 +428688,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ae758 <__cxa_atexit@plt+0x1a2a4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r0, r8, lsr #1 │ │ │ │ - rscseq r9, r0, ip, ror #26 │ │ │ │ + rscseq fp, r0, r8, lsl #1 │ │ │ │ + rscseq r9, r0, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ae838 <__cxa_atexit@plt+0x1a2b2c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -428748,34 +428748,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, pc, r8, lsl #16 │ │ │ │ - ldrsbteq lr, [pc], #164 │ │ │ │ + rscseq lr, pc, r8, ror #15 │ │ │ │ + ldrhteq lr, [pc], #164 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rscseq r9, r0, r8, lsl #23 │ │ │ │ - rscseq lr, pc, r8, ror r7 @ │ │ │ │ - rscseq r9, r0, r0, lsr fp │ │ │ │ - rscseq r9, r0, r4, lsr fp │ │ │ │ + rscseq r9, r0, r8, ror #22 │ │ │ │ + rscseq lr, pc, r8, asr r7 @ │ │ │ │ + rscseq r9, r0, r0, lsl fp │ │ │ │ + rscseq r9, r0, r4, lsl fp │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ae884 <__cxa_atexit@plt+0x1a2b78> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1aea98 <__cxa_atexit@plt+0x1a2d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ae894 <__cxa_atexit@plt+0x1a2b88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r0, r0, pc @ │ │ │ │ + rscseq sl, r0, r0, ror pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -428822,15 +428822,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ae970 <__cxa_atexit@plt+0x1a2c64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - ldrhteq sl, [r0], #236 @ 0xec │ │ │ │ + smlalseq sl, r0, ip, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -428856,15 +428856,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ae9f8 <__cxa_atexit@plt+0x1a2cec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sl, r0, r0, lsr lr │ │ │ │ + rscseq sl, r0, r0, lsl lr │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1aea28 <__cxa_atexit@plt+0x1a2d1c> │ │ │ │ @@ -428874,15 +428874,15 @@ │ │ │ │ b 1aea98 <__cxa_atexit@plt+0x1a2d8c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1aea40 <__cxa_atexit@plt+0x1a2d34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r0, r4, ror #27 │ │ │ │ + rscseq sl, r0, r4, asr #27 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -428895,15 +428895,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1aea98 <__cxa_atexit@plt+0x1a2d8c> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1aea94 <__cxa_atexit@plt+0x1a2d88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r0, r0, sp │ │ │ │ + rscseq sl, r0, r0, ror sp │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r9, [pc, #352] @ 1aec08 <__cxa_atexit@plt+0x1a2efc> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #348] @ 1aec0c <__cxa_atexit@plt+0x1a2f00> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -428992,17 +428992,17 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, pc, r0, ror r5 @ │ │ │ │ + rscseq lr, pc, r0, asr r5 @ │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq lr, pc, r8, lsr #10 │ │ │ │ + rscseq lr, pc, r8, lsl #10 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1aec8c <__cxa_atexit@plt+0x1a2f80> │ │ │ │ @@ -429028,15 +429028,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1aecac <__cxa_atexit@plt+0x1a2fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rscseq lr, pc, r8, asr r4 @ │ │ │ │ + rscseq lr, pc, r8, lsr r4 @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1aecf4 <__cxa_atexit@plt+0x1a2fe8> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -429078,15 +429078,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1aed74 <__cxa_atexit@plt+0x1a3068> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, pc, ip, ror #6 │ │ │ │ + rscseq lr, pc, ip, asr #6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aedd0 <__cxa_atexit@plt+0x1a30c4> │ │ │ │ @@ -429105,15 +429105,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, pc, r4, asr r1 @ │ │ │ │ + rscseq lr, pc, r4, lsr r1 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1aee08 <__cxa_atexit@plt+0x1a30fc> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -429138,17 +429138,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1aee64 <__cxa_atexit@plt+0x1a3158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlalseq lr, pc, r4, r1 @ │ │ │ │ + rscseq lr, pc, r4, ror r1 @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r9, r0, r8, asr #13 │ │ │ │ + rscseq r9, r0, r8, lsr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1aeee4 <__cxa_atexit@plt+0x1a31d8> │ │ │ │ @@ -429176,15 +429176,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r9, r0, ip, lsr r6 │ │ │ │ + rscseq r9, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1aef24 <__cxa_atexit@plt+0x1a3218> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -429217,15 +429217,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1aef9c <__cxa_atexit@plt+0x1a3290> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sl, r0, ip, lsl #17 │ │ │ │ + rscseq sl, r0, ip, ror #16 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -429237,16 +429237,16 @@ │ │ │ │ b 1aea98 <__cxa_atexit@plt+0x1a2d8c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1aefec <__cxa_atexit@plt+0x1a32e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r0, r8, lsr r8 │ │ │ │ - rscseq r9, r0, r0, asr #10 │ │ │ │ + rscseq sl, r0, r8, lsl r8 │ │ │ │ + rscseq r9, r0, r0, lsr #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1af0d0 <__cxa_atexit@plt+0x1a33c4> │ │ │ │ ldr r3, [pc, #220] @ 1af0f0 <__cxa_atexit@plt+0x1a33e4> │ │ │ │ @@ -429303,18 +429303,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq lr, pc, r4, asr #32 │ │ │ │ + rscseq lr, pc, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r9, r0, r4, lsr r4 │ │ │ │ + rscseq r9, r0, r4, lsl r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af194 <__cxa_atexit@plt+0x1a3488> │ │ │ │ @@ -429347,15 +429347,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rscseq sp, pc, r0, ror #30 │ │ │ │ + rscseq sp, pc, r0, asr #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1af21c <__cxa_atexit@plt+0x1a3510> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -429378,15 +429378,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1af220 <__cxa_atexit@plt+0x1a3514> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq sl, r0, r8, lsl #12 │ │ │ │ + rscseq sl, r0, r8, ror #11 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -429398,16 +429398,16 @@ │ │ │ │ b 1aea98 <__cxa_atexit@plt+0x1a2d8c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1af270 <__cxa_atexit@plt+0x1a3564> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [r0], #84 @ 0x54 │ │ │ │ - ldrhteq r9, [r0], #44 @ 0x2c │ │ │ │ + smlalseq sl, r0, r4, r5 │ │ │ │ + smlalseq r9, r0, ip, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1af30c <__cxa_atexit@plt+0x1a3600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -429457,17 +429457,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrshteq sl, [r0], #72 @ 0x48 │ │ │ │ - rscseq sp, pc, r8, asr #25 │ │ │ │ - rscseq sp, pc, ip, ror ip @ │ │ │ │ + ldrsbteq sl, [r0], #72 @ 0x48 │ │ │ │ + rscseq sp, pc, r8, lsr #25 │ │ │ │ + rscseq sp, pc, ip, asr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -429485,16 +429485,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1af3d4 <__cxa_atexit@plt+0x1a36c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, pc, ip, lsl ip @ │ │ │ │ - ldrsbteq sp, [pc], #176 │ │ │ │ + ldrshteq sp, [pc], #188 │ │ │ │ + ldrhteq sp, [pc], #176 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1af450 <__cxa_atexit@plt+0x1a3744> │ │ │ │ ldr r2, [pc, #120] @ 1af46c <__cxa_atexit@plt+0x1a3760> │ │ │ │ @@ -429525,17 +429525,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq sp, [pc], #168 │ │ │ │ + ldrsbteq sp, [pc], #168 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq sp, pc, ip, lsr #24 │ │ │ │ + rscseq sp, pc, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af4b4 <__cxa_atexit@plt+0x1a37a8> │ │ │ │ @@ -429546,15 +429546,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sp, [pc], #188 │ │ │ │ + smlalseq sp, pc, ip, fp @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1af584 <__cxa_atexit@plt+0x1a3878> │ │ │ │ @@ -429606,15 +429606,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq sp, pc, r8, asr fp @ │ │ │ │ + rscseq sp, pc, r8, lsr fp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -429646,15 +429646,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - smlalseq sp, pc, r8, sl @ │ │ │ │ + rscseq sp, pc, r8, ror sl @ │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af6a0 <__cxa_atexit@plt+0x1a3994> │ │ │ │ @@ -429669,15 +429669,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, pc, r8, lsl sl @ │ │ │ │ + ldrshteq sp, [pc], #152 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1af6f4 <__cxa_atexit@plt+0x1a39e8> │ │ │ │ ldr r7, [pc, #52] @ 1af704 <__cxa_atexit@plt+0x1a39f8> │ │ │ │ @@ -429692,15 +429692,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1af708 <__cxa_atexit@plt+0x1a39fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq sl, r0, ip, lsr #2 │ │ │ │ + rscseq sl, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #40 @ 0x28 │ │ │ │ cmp lr, r8 │ │ │ │ bcc 1af864 <__cxa_atexit@plt+0x1a3b58> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -429797,20 +429797,20 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r0 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rscseq sp, pc, r4, ror #13 │ │ │ │ + rscseq sp, pc, r4, asr #13 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rscseq sp, pc, r8, ror #17 │ │ │ │ - rscseq sp, pc, ip, lsl r8 @ │ │ │ │ - rscseq sp, pc, r4, lsl r9 @ │ │ │ │ + rscseq sp, pc, r8, asr #17 │ │ │ │ + ldrshteq sp, [pc], #124 │ │ │ │ + ldrshteq sp, [pc], #132 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1af914 <__cxa_atexit@plt+0x1a3c08> │ │ │ │ @@ -429826,15 +429826,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, pc, r4, lsr #15 │ │ │ │ + rscseq sp, pc, r4, lsl #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -429852,15 +429852,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1af988 <__cxa_atexit@plt+0x1a3c7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rscseq r9, r0, ip, lsr #29 │ │ │ │ + rscseq r9, r0, ip, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1afa04 <__cxa_atexit@plt+0x1a3cf8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -429902,17 +429902,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, r0, ip, lsl #28 │ │ │ │ - ldrsbteq sp, [pc], #80 │ │ │ │ - rscseq sp, pc, r4, lsl #11 │ │ │ │ + rscseq r9, r0, ip, ror #27 │ │ │ │ + ldrhteq sp, [pc], #80 │ │ │ │ + rscseq sp, pc, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -429930,16 +429930,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1afac8 <__cxa_atexit@plt+0x1a3dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, pc, r8, lsr #10 │ │ │ │ - ldrsbteq sp, [pc], #76 │ │ │ │ + rscseq sp, pc, r8, lsl #10 │ │ │ │ + ldrhteq sp, [pc], #76 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1afb6c <__cxa_atexit@plt+0x1a3e60> │ │ │ │ @@ -429982,16 +429982,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq sp, pc, r4, lsl #9 │ │ │ │ - rscseq sp, pc, r8, asr r7 @ │ │ │ │ + rscseq sp, pc, r4, ror #8 │ │ │ │ + rscseq sp, pc, r8, lsr r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1afc04 <__cxa_atexit@plt+0x1a3ef8> │ │ │ │ @@ -430014,17 +430014,17 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq sp, [pc], #60 │ │ │ │ - ldrhteq sp, [pc], #100 │ │ │ │ - rscseq r8, r0, ip, lsr #17 │ │ │ │ + ldrhteq sp, [pc], #60 │ │ │ │ + smlalseq sp, pc, r4, r6 @ │ │ │ │ + rscseq r8, r0, ip, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1afd2c <__cxa_atexit@plt+0x1a4020> │ │ │ │ ldr r3, [pc, #280] @ 1afd54 <__cxa_atexit@plt+0x1a4048> │ │ │ │ @@ -430096,23 +430096,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq sp, pc, ip, lsr #6 │ │ │ │ - rscseq sp, pc, r0, lsl #12 │ │ │ │ - ldrshteq r9, [r0], #172 @ 0xac │ │ │ │ + rscseq sp, pc, ip, lsl #6 │ │ │ │ + rscseq sp, pc, r0, ror #11 │ │ │ │ + ldrsbteq r9, [r0], #172 @ 0xac │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rscseq r8, r0, r0, lsr #13 │ │ │ │ - smlalseq sp, pc, r0, r2 @ │ │ │ │ - rscseq r8, r0, r8, asr #12 │ │ │ │ - rscseq r8, r0, ip, asr #12 │ │ │ │ - rscseq r8, r0, r0, asr r7 │ │ │ │ + rscseq r8, r0, r0, lsl #13 │ │ │ │ + rscseq sp, pc, r0, ror r2 @ │ │ │ │ + rscseq r8, r0, r8, lsr #12 │ │ │ │ + rscseq r8, r0, ip, lsr #12 │ │ │ │ + rscseq r8, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1afe48 <__cxa_atexit@plt+0x1a413c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -430160,35 +430160,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq sp, [pc], #16 │ │ │ │ - rscseq sp, pc, r4, asr #9 │ │ │ │ + ldrsbteq sp, [pc], #16 │ │ │ │ + rscseq sp, pc, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rscseq r8, r0, r8, ror r5 │ │ │ │ - rscseq sp, pc, r8, ror #2 │ │ │ │ - rscseq r8, r0, r0, lsr #10 │ │ │ │ - rscseq r8, r0, r4, lsr #10 │ │ │ │ + rscseq r8, r0, r8, asr r5 │ │ │ │ + rscseq sp, pc, r8, asr #2 │ │ │ │ + rscseq r8, r0, r0, lsl #10 │ │ │ │ + rscseq r8, r0, r4, lsl #10 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1afe94 <__cxa_atexit@plt+0x1a4188> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1afea4 <__cxa_atexit@plt+0x1a4198> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r0], #144 @ 0x90 │ │ │ │ - rscseq r8, r0, r4, lsr r6 │ │ │ │ + smlalseq r9, r0, r0, r9 │ │ │ │ + rscseq r8, r0, r4, lsl r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -430235,16 +430235,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1aff84 <__cxa_atexit@plt+0x1a4278> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - ldrsbteq r9, [r0], #136 @ 0x88 │ │ │ │ - rscseq r8, r0, r8, asr r5 │ │ │ │ + ldrhteq r9, [r0], #136 @ 0x88 │ │ │ │ + rscseq r8, r0, r8, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -430270,16 +430270,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b0010 <__cxa_atexit@plt+0x1a4304> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, r0, r8, asr #16 │ │ │ │ - rscseq r8, r0, ip, asr #9 │ │ │ │ + rscseq r9, r0, r8, lsr #16 │ │ │ │ + rscseq r8, r0, ip, lsr #9 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b0044 <__cxa_atexit@plt+0x1a4338> │ │ │ │ @@ -430289,15 +430289,15 @@ │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b005c <__cxa_atexit@plt+0x1a4350> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [r0], #120 @ 0x78 │ │ │ │ + ldrsbteq r9, [r0], #120 @ 0x78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -430375,15 +430375,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - ldrshteq ip, [pc], #216 │ │ │ │ + ldrsbteq ip, [pc], #216 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b02a8 <__cxa_atexit@plt+0x1a459c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -430437,15 +430437,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrsbteq ip, [pc], #196 │ │ │ │ + ldrhteq ip, [pc], #196 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -430489,18 +430489,18 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b037c <__cxa_atexit@plt+0x1a4670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrshteq ip, [pc], #184 │ │ │ │ + ldrsbteq ip, [pc], #184 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r8, r0, r4, asr r1 │ │ │ │ + rscseq r8, r0, r4, lsr r1 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -430510,15 +430510,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b03d0 <__cxa_atexit@plt+0x1a46c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r0, r4, lsl #9 │ │ │ │ + rscseq r9, r0, r4, ror #8 │ │ │ │ mov r0, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #520] @ 1b05f0 <__cxa_atexit@plt+0x1a48e4> │ │ │ │ ldr r9, [pc, #520] @ 1b05f4 <__cxa_atexit@plt+0x1a48e8> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #7 │ │ │ │ @@ -430651,20 +430651,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000002bc │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrshteq ip, [pc], #176 │ │ │ │ + ldrsbteq ip, [pc], #176 │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - rscseq ip, pc, r8, lsr #23 │ │ │ │ - rscseq r7, r0, r8, asr #29 │ │ │ │ + rscseq ip, pc, r8, lsl #23 │ │ │ │ + rscseq r7, r0, r8, lsr #29 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0684 <__cxa_atexit@plt+0x1a4978> │ │ │ │ @@ -430690,17 +430690,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b06a4 <__cxa_atexit@plt+0x1a4998> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - rscseq ip, pc, r0, ror #20 │ │ │ │ + rscseq ip, pc, r0, asr #20 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r7, r0, r8, lsr lr │ │ │ │ + rscseq r7, r0, r8, lsl lr │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 1b072c <__cxa_atexit@plt+0x1a4a20> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -430726,22 +430726,22 @@ │ │ │ │ beq 1b0724 <__cxa_atexit@plt+0x1a4a18> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrhteq r7, [r0], #208 @ 0xd0 │ │ │ │ + smlalseq r7, r0, r0, sp │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ - smlalseq r7, r0, r4, sp │ │ │ │ + rscseq r7, r0, r4, ror sp │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -430765,15 +430765,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r7, r0, r4, lsl sp │ │ │ │ + ldrshteq r7, [r0], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1b081c <__cxa_atexit@plt+0x1a4b10> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -430786,15 +430786,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r7, r0, r0, asr #25 │ │ │ │ + rscseq r7, r0, r0, lsr #25 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -430817,15 +430817,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1b08a0 <__cxa_atexit@plt+0x1a4b94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq ip, pc, r0, asr #16 │ │ │ │ + rscseq ip, pc, r0, lsr #16 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b08fc <__cxa_atexit@plt+0x1a4bf0> │ │ │ │ @@ -430844,15 +430844,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, pc, r8, lsr #12 │ │ │ │ + rscseq ip, pc, r8, lsl #12 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b0934 <__cxa_atexit@plt+0x1a4c28> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -430877,17 +430877,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b0990 <__cxa_atexit@plt+0x1a4c84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq ip, pc, r8, ror #12 │ │ │ │ + rscseq ip, pc, r8, asr #12 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrhteq r8, [r0], #232 @ 0xe8 │ │ │ │ + smlalseq r8, r0, r8, lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b0a10 <__cxa_atexit@plt+0x1a4d04> │ │ │ │ @@ -430915,27 +430915,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r8, r0, ip, lsr #28 │ │ │ │ + rscseq r8, r0, ip, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0a50 <__cxa_atexit@plt+0x1a4d44> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrshteq r8, [r0], #212 @ 0xd4 │ │ │ │ + ldrsbteq r8, [r0], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b0ac8 <__cxa_atexit@plt+0x1a4dbc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -430957,16 +430957,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b0acc <__cxa_atexit@plt+0x1a4dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r0, ip, lsl #27 │ │ │ │ - rscseq r8, r0, r8, ror sp │ │ │ │ + rscseq r8, r0, ip, ror #26 │ │ │ │ + rscseq r8, r0, r8, asr sp │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -430978,16 +430978,16 @@ │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b0b20 <__cxa_atexit@plt+0x1a4e14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r0, r4, lsr sp │ │ │ │ - rscseq r8, r0, r8, lsr #26 │ │ │ │ + rscseq r8, r0, r4, lsl sp │ │ │ │ + rscseq r8, r0, r8, lsl #26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b0c04 <__cxa_atexit@plt+0x1a4ef8> │ │ │ │ ldr r3, [pc, #220] @ 1b0c24 <__cxa_atexit@plt+0x1a4f18> │ │ │ │ @@ -431044,18 +431044,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq ip, pc, r0, lsl r5 @ │ │ │ │ + ldrshteq ip, [pc], #64 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r8, r0, ip, lsl ip │ │ │ │ + ldrshteq r8, [r0], #188 @ 0xbc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b0cc8 <__cxa_atexit@plt+0x1a4fbc> │ │ │ │ @@ -431088,17 +431088,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq ip, pc, ip, lsr #8 │ │ │ │ + rscseq ip, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r0, r8, ror #22 │ │ │ │ + rscseq r8, r0, r8, asr #22 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b0d54 <__cxa_atexit@plt+0x1a5048> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -431120,16 +431120,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b0d58 <__cxa_atexit@plt+0x1a504c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r8, r0, r0, lsl #22 │ │ │ │ - rscseq r8, r0, ip, ror #21 │ │ │ │ + rscseq r8, r0, r0, ror #21 │ │ │ │ + rscseq r8, r0, ip, asr #21 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -431141,16 +431141,16 @@ │ │ │ │ b 1b03d4 <__cxa_atexit@plt+0x1a46c8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b0dac <__cxa_atexit@plt+0x1a50a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r0, r8, lsr #21 │ │ │ │ - smlalseq r8, r0, ip, sl │ │ │ │ + rscseq r8, r0, r8, lsl #21 │ │ │ │ + rscseq r8, r0, ip, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b0e48 <__cxa_atexit@plt+0x1a513c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -431200,17 +431200,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r8, r0, r0, lsl #20 │ │ │ │ - rscseq ip, pc, ip, lsl #3 │ │ │ │ - rscseq ip, pc, r0, asr #2 │ │ │ │ + rscseq r8, r0, r0, ror #19 │ │ │ │ + rscseq ip, pc, ip, ror #2 │ │ │ │ + rscseq ip, pc, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431228,18 +431228,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0f10 <__cxa_atexit@plt+0x1a5204> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, pc, r0, ror #1 │ │ │ │ - smlalseq ip, pc, r4, r0 @ │ │ │ │ + rscseq ip, pc, r0, asr #1 │ │ │ │ + rscseq ip, pc, r4, ror r0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrshteq r7, [r0], #160 @ 0xa0 │ │ │ │ + ldrsbteq r7, [r0], #160 @ 0xa0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b0f88 <__cxa_atexit@plt+0x1a527c> │ │ │ │ @@ -431265,15 +431265,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r7, r0, ip, ror #20 │ │ │ │ + rscseq r7, r0, ip, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b0fc8 <__cxa_atexit@plt+0x1a52bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -431296,16 +431296,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq ip, [pc], #4 │ │ │ │ - rscseq r7, r0, r8, ror #19 │ │ │ │ + smlalseq ip, pc, r4, r0 @ │ │ │ │ + rscseq r7, r0, r8, asr #19 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b1064 <__cxa_atexit@plt+0x1a5358> │ │ │ │ @@ -431321,16 +431321,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b107c <__cxa_atexit@plt+0x1a5370> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq r8, [r0], #124 @ 0x7c │ │ │ │ - rscseq r7, r0, r8, lsl #19 │ │ │ │ + ldrsbteq r8, [r0], #124 @ 0x7c │ │ │ │ + rscseq r7, r0, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b1110 <__cxa_atexit@plt+0x1a5404> │ │ │ │ @@ -431362,15 +431362,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 164cb0 <__cxa_atexit@plt+0x158fa4> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq fp, pc, r0, ror #31 │ │ │ │ + rscseq fp, pc, r0, asr #31 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431383,16 +431383,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq fp, pc, r8, asr pc @ │ │ │ │ - rscseq r8, r0, ip, ror #13 │ │ │ │ + rscseq fp, pc, r8, lsr pc @ │ │ │ │ + rscseq r8, r0, ip, asr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r1, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ @@ -431447,19 +431447,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldrhteq fp, [pc], #236 │ │ │ │ + smlalseq fp, pc, ip, lr @ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r8, r0, ip, lsl r6 │ │ │ │ + ldrshteq r8, [r0], #92 @ 0x5c │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq r8, r0, r0, ror #11 │ │ │ │ + rscseq r8, r0, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b1300 <__cxa_atexit@plt+0x1a55f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -431501,17 +431501,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r8, r0, r8, asr r5 │ │ │ │ - ldrsbteq fp, [pc], #196 │ │ │ │ - rscseq fp, pc, r8, lsl #25 │ │ │ │ + rscseq r8, r0, r8, lsr r5 │ │ │ │ + ldrhteq fp, [pc], #196 │ │ │ │ + rscseq fp, pc, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -431529,16 +431529,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b13c4 <__cxa_atexit@plt+0x1a56b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, pc, ip, lsr #24 │ │ │ │ - rscseq fp, pc, r0, ror #23 │ │ │ │ + rscseq fp, pc, ip, lsl #24 │ │ │ │ + rscseq fp, pc, r0, asr #23 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -431608,17 +431608,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, pc, r0, lsr #22 │ │ │ │ - rscseq fp, pc, r0, lsl #26 │ │ │ │ - rscseq r6, r0, r4, asr #31 │ │ │ │ + rscseq fp, pc, r0, lsl #22 │ │ │ │ + rscseq fp, pc, r0, ror #25 │ │ │ │ + rscseq r6, r0, r4, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b1548 <__cxa_atexit@plt+0x1a583c> │ │ │ │ ldr r7, [pc, #52] @ 1b1558 <__cxa_atexit@plt+0x1a584c> │ │ │ │ @@ -431633,16 +431633,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b155c <__cxa_atexit@plt+0x1a5850> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, r0, ip, lsr #6 │ │ │ │ - rscseq r6, r0, r8, ror #30 │ │ │ │ + rscseq r8, r0, ip, lsl #6 │ │ │ │ + rscseq r6, r0, r8, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b168c <__cxa_atexit@plt+0x1a5980> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -431713,21 +431713,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq fp, [pc], #156 │ │ │ │ - smlalseq fp, pc, ip, fp @ │ │ │ │ + smlalseq fp, pc, ip, r9 @ │ │ │ │ + rscseq fp, pc, ip, ror fp @ │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rscseq r6, r0, r4, lsr sp │ │ │ │ - rscseq fp, pc, r4, lsr #18 │ │ │ │ - ldrsbteq r6, [r0], #204 @ 0xcc │ │ │ │ - rscseq r6, r0, r0, ror #25 │ │ │ │ + rscseq r6, r0, r4, lsl sp │ │ │ │ + rscseq fp, pc, r4, lsl #18 │ │ │ │ + ldrhteq r6, [r0], #204 @ 0xcc │ │ │ │ + rscseq r6, r0, r0, asr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431806,15 +431806,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - smlalseq fp, pc, ip, r7 @ │ │ │ │ + rscseq fp, pc, ip, ror r7 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b1904 <__cxa_atexit@plt+0x1a5bf8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -431868,15 +431868,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq fp, pc, r8, ror r6 @ │ │ │ │ + rscseq fp, pc, r8, asr r6 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -431921,15 +431921,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b19dc <__cxa_atexit@plt+0x1a5cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - smlalseq fp, pc, r8, r5 @ │ │ │ │ + rscseq fp, pc, r8, ror r5 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432008,15 +432008,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rscseq fp, pc, r4, ror r4 @ │ │ │ │ + rscseq fp, pc, r4, asr r4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b1c2c <__cxa_atexit@plt+0x1a5f20> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -432070,15 +432070,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq fp, pc, r0, asr r3 @ │ │ │ │ + rscseq fp, pc, r0, lsr r3 @ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -432123,16 +432123,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b1d04 <__cxa_atexit@plt+0x1a5ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq fp, pc, r0, ror r2 @ │ │ │ │ - ldrsbteq r6, [r0], #116 @ 0x74 │ │ │ │ + rscseq fp, pc, r0, asr r2 @ │ │ │ │ + ldrhteq r6, [r0], #116 @ 0x74 │ │ │ │ andeq r0, r4, r6, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b1da0 <__cxa_atexit@plt+0x1a6094> │ │ │ │ ands r1, sl, #7 │ │ │ │ @@ -432177,18 +432177,18 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrshteq r7, [r0], #164 @ 0xa4 │ │ │ │ + ldrsbteq r7, [r0], #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - ldrshteq r6, [r0], #104 @ 0x68 │ │ │ │ + ldrsbteq r6, [r0], #104 @ 0x68 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ lsr r0, lr, #16 │ │ │ │ strb r1, [r3, #3] │ │ │ │ @@ -432266,15 +432266,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ - rscseq r6, r0, r0, lsr #11 │ │ │ │ + rscseq r6, r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #16] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -432298,15 +432298,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r6, r0, r0, lsr #10 │ │ │ │ + rscseq r6, r0, r0, lsl #10 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ mov r0, r3 │ │ │ │ add r8, r1, #8 │ │ │ │ ands lr, r1, #7 │ │ │ │ @@ -432391,15 +432391,15 @@ │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #8 │ │ │ │ strb r1, [r3, #4]! │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsr r2, r2, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r0, ip, lsr #7 │ │ │ │ + rscseq r6, r0, ip, lsl #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -432448,16 +432448,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b2218 <__cxa_atexit@plt+0x1a650c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - smlalseq r7, r0, r8, r6 │ │ │ │ rscseq r7, r0, r8, ror r6 │ │ │ │ + rscseq r7, r0, r8, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b228c <__cxa_atexit@plt+0x1a6580> │ │ │ │ @@ -432482,15 +432482,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrshteq r7, [r0], #88 @ 0x58 │ │ │ │ + ldrsbteq r7, [r0], #88 @ 0x58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1b22d0 <__cxa_atexit@plt+0x1a65c4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -432515,18 +432515,18 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, pc, ip, lsr #27 │ │ │ │ + rscseq sl, pc, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ - rscseq r7, r0, r4, ror #10 │ │ │ │ + rscseq r7, r0, r4, asr #10 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b2374 <__cxa_atexit@plt+0x1a6668> │ │ │ │ @@ -432541,16 +432541,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b238c <__cxa_atexit@plt+0x1a6680> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r7, r0, r4, lsr #10 │ │ │ │ - rscseq r7, r0, r8, lsl #10 │ │ │ │ + rscseq r7, r0, r4, lsl #10 │ │ │ │ + rscseq r7, r0, r8, ror #9 │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b2450 <__cxa_atexit@plt+0x1a6744> │ │ │ │ @@ -432593,17 +432593,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #16]! │ │ │ │ str lr, [r5, #8] │ │ │ │ b 1b1d18 <__cxa_atexit@plt+0x1a600c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sl, [pc], #220 │ │ │ │ + smlalseq sl, pc, ip, sp @ │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - rscseq sl, pc, r0, lsr #25 │ │ │ │ + rscseq sl, pc, r0, lsl #25 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -432617,16 +432617,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, pc, r4, lsl ip @ │ │ │ │ - ldrsbteq r7, [r0], #60 @ 0x3c │ │ │ │ + ldrshteq sl, [pc], #180 │ │ │ │ + ldrhteq r7, [r0], #60 @ 0x3c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b2540 <__cxa_atexit@plt+0x1a6834> │ │ │ │ @@ -432658,16 +432658,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b2560 <__cxa_atexit@plt+0x1a6854> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - rscseq r7, r0, r0, asr r3 │ │ │ │ - rscseq r7, r0, r8, lsr r3 │ │ │ │ + rscseq r7, r0, r0, lsr r3 │ │ │ │ + rscseq r7, r0, r8, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b2624 <__cxa_atexit@plt+0x1a6918> │ │ │ │ ldr r7, [pc, #228] @ 1b266c <__cxa_atexit@plt+0x1a6960> │ │ │ │ @@ -432728,18 +432728,18 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq r7, r0, r0, lsl #5 │ │ │ │ - rscseq sl, pc, r0, asr #19 │ │ │ │ - rscseq sl, pc, r4, ror r9 @ │ │ │ │ - rscseq r7, r0, ip, lsl r2 │ │ │ │ + rscseq r7, r0, r0, ror #4 │ │ │ │ + rscseq sl, pc, r0, lsr #19 │ │ │ │ + rscseq sl, pc, r4, asr r9 @ │ │ │ │ + ldrshteq r7, [r0], #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #20 │ │ │ │ cmp r8, lr │ │ │ │ bcc 1b2710 <__cxa_atexit@plt+0x1a6a04> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ @@ -432779,16 +432779,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq sl, pc, r4, asr #17 │ │ │ │ - rscseq sl, pc, r8, ror r8 @ │ │ │ │ + rscseq sl, pc, r4, lsr #17 │ │ │ │ + rscseq sl, pc, r8, asr r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -432806,16 +432806,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b27b8 <__cxa_atexit@plt+0x1a6aac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, pc, r8, lsr r8 @ │ │ │ │ - rscseq sl, pc, ip, ror #15 │ │ │ │ + rscseq sl, pc, r8, lsl r8 @ │ │ │ │ + rscseq sl, pc, ip, asr #15 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ b 1b2954 <__cxa_atexit@plt+0x1a6c48> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -432903,19 +432903,19 @@ │ │ │ │ orr r7, r7, r3, lsl #8 │ │ │ │ str r7, [r2, #8] │ │ │ │ ldr r7, [sp, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, pc, ip, ror #19 │ │ │ │ - rscseq sl, pc, r8, ror #13 │ │ │ │ + rscseq sl, pc, ip, asr #19 │ │ │ │ + rscseq sl, pc, r8, asr #13 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ - rscseq r5, r0, r0, lsl #23 │ │ │ │ + rscseq r5, r0, r0, ror #22 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -433010,24 +433010,24 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1b2ae8 <__cxa_atexit@plt+0x1a6ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sl, [pc], #128 │ │ │ │ - rscseq sl, pc, ip, asr #11 │ │ │ │ - ldrsbteq r6, [r0], #220 @ 0xdc │ │ │ │ + ldrhteq sl, [pc], #128 │ │ │ │ + rscseq sl, pc, ip, lsr #11 │ │ │ │ + ldrhteq r6, [r0], #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq sl, pc, ip, asr #10 │ │ │ │ - rscseq r5, r0, r4, lsl #18 │ │ │ │ - ldrshteq sl, [pc], #64 │ │ │ │ - rscseq r5, r0, r8, lsr #17 │ │ │ │ - rscseq r5, r0, ip, lsr #17 │ │ │ │ - rscseq r6, r0, r8, lsr #27 │ │ │ │ + rscseq sl, pc, ip, lsr #10 │ │ │ │ + rscseq r5, r0, r4, ror #17 │ │ │ │ + ldrsbteq sl, [pc], #64 │ │ │ │ + rscseq r5, r0, r8, lsl #17 │ │ │ │ + rscseq r5, r0, ip, lsl #17 │ │ │ │ + rscseq r6, r0, r8, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b2bc4 <__cxa_atexit@plt+0x1a6eb8> │ │ │ │ @@ -433071,15 +433071,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbteq r6, [r0], #204 @ 0xcc │ │ │ │ + ldrhteq r6, [r0], #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ @@ -433102,15 +433102,15 @@ │ │ │ │ orr r3, r1, r3, lsl #16 │ │ │ │ ldrb r1, [r2, #7] │ │ │ │ ldrb r2, [r2, #6] │ │ │ │ orr r3, r3, r1 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1b2954 <__cxa_atexit@plt+0x1a6c48> │ │ │ │ - rscseq r6, r0, r0, ror ip │ │ │ │ + rscseq r6, r0, r0, asr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b2c98 <__cxa_atexit@plt+0x1a6f8c> │ │ │ │ ldr r7, [pc, #52] @ 1b2ca8 <__cxa_atexit@plt+0x1a6f9c> │ │ │ │ @@ -433125,16 +433125,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b2cac <__cxa_atexit@plt+0x1a6fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r6, r0, ip, lsr ip │ │ │ │ - rscseq r6, r0, r4, lsl ip │ │ │ │ + rscseq r6, r0, ip, lsl ip │ │ │ │ + ldrshteq r6, [r0], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b2d90 <__cxa_atexit@plt+0x1a7084> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ @@ -433187,19 +433187,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r5, r0, r4, lsr r6 │ │ │ │ - rscseq sl, pc, r4, lsr #4 │ │ │ │ - ldrsbteq r5, [r0], #92 @ 0x5c │ │ │ │ - rscseq r5, r0, r0, ror #11 │ │ │ │ - rscseq r6, r0, ip, lsr #22 │ │ │ │ + rscseq r5, r0, r4, lsl r6 │ │ │ │ + rscseq sl, pc, r4, lsl #4 │ │ │ │ + ldrhteq r5, [r0], #92 @ 0x5c │ │ │ │ + rscseq r5, r0, r0, asr #11 │ │ │ │ + rscseq r6, r0, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b2e0c <__cxa_atexit@plt+0x1a7100> │ │ │ │ ldr r3, [pc, #64] @ 1b2e14 <__cxa_atexit@plt+0x1a7108> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -433216,17 +433216,17 @@ │ │ │ │ b 1b3414 <__cxa_atexit@plt+0x1a7708> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, pc, ip, lsl #2 │ │ │ │ + rscseq sl, pc, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r6, r0, r0, asr #21 │ │ │ │ + rscseq r6, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b2e40 <__cxa_atexit@plt+0x1a7134> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b3414 <__cxa_atexit@plt+0x1a7708> │ │ │ │ @@ -433255,15 +433255,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, pc, r0, lsr #2 │ │ │ │ + rscseq sl, pc, r0, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b2f10 <__cxa_atexit@plt+0x1a7204> │ │ │ │ ldr r2, [pc, #68] @ 1b2f18 <__cxa_atexit@plt+0x1a720c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -433280,23 +433280,23 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, pc, r8, lsl r0 @ │ │ │ │ + ldrshteq r9, [pc], #248 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rscseq r6, r0, ip, asr r9 │ │ │ │ + rscseq r6, r0, ip, lsr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b2fb8 <__cxa_atexit@plt+0x1a72ac> │ │ │ │ add r9, r7, #2 │ │ │ │ @@ -433324,15 +433324,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrsbteq r6, [r0], #128 @ 0x80 │ │ │ │ + ldrhteq r6, [r0], #128 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 1b2ff8 <__cxa_atexit@plt+0x1a72ec> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -433356,16 +433356,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, pc, r4, lsl #1 │ │ │ │ - rscseq r6, r0, r8, asr #16 │ │ │ │ + rscseq sl, pc, r4, rrx │ │ │ │ + rscseq r6, r0, r8, lsr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b3114 <__cxa_atexit@plt+0x1a7408> │ │ │ │ add r9, r7, #2 │ │ │ │ @@ -433416,17 +433416,17 @@ │ │ │ │ mov r1, #16 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq r9, pc, r4, ror #31 │ │ │ │ + rscseq r9, pc, r4, asr #31 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rscseq r6, r0, r8, asr r7 │ │ │ │ + rscseq r6, r0, r8, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b31b8 <__cxa_atexit@plt+0x1a74ac> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ @@ -433452,15 +433452,15 @@ │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1b1d18 <__cxa_atexit@plt+0x1a600c> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, pc, ip, lsr #30 │ │ │ │ + rscseq r9, pc, ip, lsl #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -433474,16 +433474,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq r9, [pc], #224 │ │ │ │ - rscseq r6, r0, r0, ror r6 │ │ │ │ + smlalseq r9, pc, r0, lr @ │ │ │ │ + rscseq r6, r0, r0, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b3308 <__cxa_atexit@plt+0x1a75fc> │ │ │ │ ldr r3, [pc, #220] @ 1b3324 <__cxa_atexit@plt+0x1a7618> │ │ │ │ @@ -433543,16 +433543,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - ldrsbteq r9, [pc], #232 │ │ │ │ - rscseq r6, r0, r0, ror #10 │ │ │ │ + ldrhteq r9, [pc], #232 │ │ │ │ + rscseq r6, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b33e8 <__cxa_atexit@plt+0x1a76dc> │ │ │ │ @@ -433594,16 +433594,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - rscseq r9, pc, r4, ror #27 │ │ │ │ - smlalseq r6, r0, r0, r4 │ │ │ │ + rscseq r9, pc, r4, asr #27 │ │ │ │ + rscseq r6, r0, r0, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b34b0 <__cxa_atexit@plt+0x1a77a4> │ │ │ │ @@ -433652,21 +433652,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r6, r0, r8, lsr #8 │ │ │ │ - ldrsbteq r9, [pc], #160 │ │ │ │ - rscseq r9, pc, r0, lsr #22 │ │ │ │ + rscseq r6, r0, r8, lsl #8 │ │ │ │ + ldrhteq r9, [pc], #160 │ │ │ │ + rscseq r9, pc, r0, lsl #22 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r9, pc, r8, asr #22 │ │ │ │ - rscseq r6, r0, r0, ror #7 │ │ │ │ + rscseq r9, pc, r8, lsr #22 │ │ │ │ + rscseq r6, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -433694,15 +433694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rscseq r9, pc, r4, ror #20 │ │ │ │ + rscseq r9, pc, r4, asr #20 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b35f0 <__cxa_atexit@plt+0x1a78e4> │ │ │ │ @@ -433721,15 +433721,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, pc, r4, lsr r9 @ │ │ │ │ + rscseq r9, pc, r4, lsl r9 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b3628 <__cxa_atexit@plt+0x1a791c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -433754,17 +433754,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b3684 <__cxa_atexit@plt+0x1a7978> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r9, pc, r4, ror r9 @ │ │ │ │ + rscseq r9, pc, r4, asr r9 @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r6, r0, r8, asr r2 │ │ │ │ + rscseq r6, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b36e0 <__cxa_atexit@plt+0x1a79d4> │ │ │ │ ldr r2, [pc, #64] @ 1b36ec <__cxa_atexit@plt+0x1a79e0> │ │ │ │ @@ -433781,18 +433781,18 @@ │ │ │ │ b 1b3414 <__cxa_atexit@plt+0x1a7708> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, pc, r0, asr #16 │ │ │ │ + rscseq r9, pc, r0, lsr #16 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r6, r0, r8, ror #3 │ │ │ │ + rscseq r6, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b3718 <__cxa_atexit@plt+0x1a7a0c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1b3414 <__cxa_atexit@plt+0x1a7708> │ │ │ │ @@ -433812,16 +433812,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, pc, r0, lsr #15 │ │ │ │ - ldrhteq r4, [r0], #184 @ 0xb8 │ │ │ │ + rscseq r9, pc, r0, lsl #15 │ │ │ │ + smlalseq r4, r0, r8, fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b37d4 <__cxa_atexit@plt+0x1a7ac8> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -433842,24 +433842,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r0, r8, asr #22 │ │ │ │ + rscseq r4, r0, r8, lsr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rscseq r4, r0, r0, lsr #22 │ │ │ │ + rscseq r4, r0, r0, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -433914,16 +433914,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1b3900 <__cxa_atexit@plt+0x1a7bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rscseq r6, r0, r0 │ │ │ │ rscseq r5, r0, r0, ror #31 │ │ │ │ + rscseq r5, r0, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b39b8 <__cxa_atexit@plt+0x1a7cac> │ │ │ │ ldr r7, [pc, #212] @ 1b39fc <__cxa_atexit@plt+0x1a7cf0> │ │ │ │ @@ -433981,18 +433981,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r5, r0, ip, lsl #30 │ │ │ │ - rscseq r5, r0, ip, lsr pc │ │ │ │ - rscseq r9, pc, ip, lsl r6 @ │ │ │ │ - ldrsbteq r9, [pc], #80 │ │ │ │ + rscseq r5, r0, ip, ror #29 │ │ │ │ + rscseq r5, r0, ip, lsl pc │ │ │ │ + ldrshteq r9, [pc], #92 │ │ │ │ + ldrhteq r9, [pc], #80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b3a64 <__cxa_atexit@plt+0x1a7d58> │ │ │ │ @@ -434006,30 +434006,30 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, pc, ip, ror #10 │ │ │ │ - rscseq r9, pc, r0, lsr #10 │ │ │ │ + rscseq r9, pc, ip, asr #10 │ │ │ │ + rscseq r9, pc, r0, lsl #10 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b3a98 <__cxa_atexit@plt+0x1a7d8c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b3aa8 <__cxa_atexit@plt+0x1a7d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r0, ip, ror lr │ │ │ │ - rscseq r4, r0, r0, lsr sl │ │ │ │ + rscseq r5, r0, ip, asr lr │ │ │ │ + rscseq r4, r0, r0, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -434076,16 +434076,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b3b88 <__cxa_atexit@plt+0x1a7e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r5, r0, r4, lsr #27 │ │ │ │ - rscseq r4, r0, r4, asr r9 │ │ │ │ + rscseq r5, r0, r4, lsl #27 │ │ │ │ + rscseq r4, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -434111,16 +434111,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b3c14 <__cxa_atexit@plt+0x1a7f08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r5, r0, r4, lsl sp │ │ │ │ - rscseq r4, r0, r8, asr #17 │ │ │ │ + ldrshteq r5, [r0], #196 @ 0xc4 │ │ │ │ + rscseq r4, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b3c48 <__cxa_atexit@plt+0x1a7f3c> │ │ │ │ @@ -434130,15 +434130,15 @@ │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b3c60 <__cxa_atexit@plt+0x1a7f54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r0, r4, asr #25 │ │ │ │ + rscseq r5, r0, r4, lsr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b3d3c <__cxa_atexit@plt+0x1a8030> │ │ │ │ @@ -434190,15 +434190,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r9, pc, r0, asr r2 @ │ │ │ │ + rscseq r9, pc, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 1b3df0 <__cxa_atexit@plt+0x1a80e4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -434231,15 +434231,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b3df4 <__cxa_atexit@plt+0x1a80e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r9, pc, r8, lsl #3 │ │ │ │ + rscseq r9, pc, r8, ror #2 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -434261,18 +434261,18 @@ │ │ │ │ strb r0, [r3, #3] │ │ │ │ strb r8, [r3] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 1b3e6c <__cxa_atexit@plt+0x1a8160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r9, pc, r4, lsl #2 │ │ │ │ + rscseq r9, pc, r4, ror #1 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r4, r0, r4, ror #12 │ │ │ │ + rscseq r4, r0, r4, asr #12 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -434282,15 +434282,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b3ec0 <__cxa_atexit@plt+0x1a81b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r0, r4, ror #20 │ │ │ │ + rscseq r5, r0, r4, asr #20 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #488] @ 1b40c0 <__cxa_atexit@plt+0x1a83b4> │ │ │ │ ldr r9, [pc, #488] @ 1b40c4 <__cxa_atexit@plt+0x1a83b8> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #3 │ │ │ │ @@ -434415,20 +434415,20 @@ │ │ │ │ mov r7, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, pc, r0, lsr #2 │ │ │ │ + rscseq r9, pc, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ - ldrsbteq r9, [pc], #8 │ │ │ │ - ldrshteq r4, [r0], #56 @ 0x38 │ │ │ │ + ldrhteq r9, [pc], #8 │ │ │ │ + ldrsbteq r4, [r0], #56 @ 0x38 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b4154 <__cxa_atexit@plt+0x1a8448> │ │ │ │ @@ -434454,17 +434454,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b4174 <__cxa_atexit@plt+0x1a8468> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - smlalseq r8, pc, r0, pc @ │ │ │ │ + rscseq r8, pc, r0, ror pc @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r4, r0, r8, ror #6 │ │ │ │ + rscseq r4, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1b41dc <__cxa_atexit@plt+0x1a84d0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -434482,22 +434482,22 @@ │ │ │ │ beq 1b41d4 <__cxa_atexit@plt+0x1a84c8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r4, r0, r0, lsl #6 │ │ │ │ + rscseq r4, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ - rscseq r4, r0, r4, ror #5 │ │ │ │ + rscseq r4, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -434521,15 +434521,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r4, r0, r4, ror #4 │ │ │ │ + rscseq r4, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1b42cc <__cxa_atexit@plt+0x1a85c0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -434542,15 +434542,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r4, r0, r0, lsl r2 │ │ │ │ + ldrshteq r4, [r0], #16 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -434573,15 +434573,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1b4350 <__cxa_atexit@plt+0x1a8644> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlalseq r8, pc, r0, sp @ │ │ │ │ + rscseq r8, pc, r0, ror sp @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b43ac <__cxa_atexit@plt+0x1a86a0> │ │ │ │ @@ -434600,15 +434600,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, pc, r8, ror fp @ │ │ │ │ + rscseq r8, pc, r8, asr fp @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b43e4 <__cxa_atexit@plt+0x1a86d8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -434633,17 +434633,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b4440 <__cxa_atexit@plt+0x1a8734> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq r8, [pc], #184 │ │ │ │ + smlalseq r8, pc, r8, fp @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrsbteq r5, [r0], #72 @ 0x48 │ │ │ │ + ldrhteq r5, [r0], #72 @ 0x48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b44c0 <__cxa_atexit@plt+0x1a87b4> │ │ │ │ @@ -434671,27 +434671,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r5, r0, ip, asr #8 │ │ │ │ + rscseq r5, r0, ip, lsr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4500 <__cxa_atexit@plt+0x1a87f4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r5, r0, r4, lsl r4 │ │ │ │ + ldrshteq r5, [r0], #52 @ 0x34 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b4578 <__cxa_atexit@plt+0x1a886c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -434713,16 +434713,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b457c <__cxa_atexit@plt+0x1a8870> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, r0, ip, lsr #7 │ │ │ │ - smlalseq r5, r0, r8, r3 │ │ │ │ + rscseq r5, r0, ip, lsl #7 │ │ │ │ + rscseq r5, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -434734,16 +434734,16 @@ │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b45d0 <__cxa_atexit@plt+0x1a88c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r0, r4, asr r3 │ │ │ │ - rscseq r5, r0, r8, asr #6 │ │ │ │ + rscseq r5, r0, r4, lsr r3 │ │ │ │ + rscseq r5, r0, r8, lsr #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b46b4 <__cxa_atexit@plt+0x1a89a8> │ │ │ │ ldr r3, [pc, #220] @ 1b46d4 <__cxa_atexit@plt+0x1a89c8> │ │ │ │ @@ -434800,18 +434800,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r8, pc, r0, ror #20 │ │ │ │ + rscseq r8, pc, r0, asr #20 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r5, r0, ip, lsr r2 │ │ │ │ + rscseq r5, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b4778 <__cxa_atexit@plt+0x1a8a6c> │ │ │ │ @@ -434844,17 +434844,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r8, pc, ip, ror r9 @ │ │ │ │ + rscseq r8, pc, ip, asr r9 @ │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r5, r0, r8, lsl #3 │ │ │ │ + rscseq r5, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b4804 <__cxa_atexit@plt+0x1a8af8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -434876,16 +434876,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b4808 <__cxa_atexit@plt+0x1a8afc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r5, r0, r0, lsr #2 │ │ │ │ - rscseq r5, r0, ip, lsl #2 │ │ │ │ + rscseq r5, r0, r0, lsl #2 │ │ │ │ + rscseq r5, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -434897,16 +434897,16 @@ │ │ │ │ b 1b3ec4 <__cxa_atexit@plt+0x1a81b8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b485c <__cxa_atexit@plt+0x1a8b50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r0, r8, asr #1 │ │ │ │ - ldrhteq r5, [r0], #12 │ │ │ │ + rscseq r5, r0, r8, lsr #1 │ │ │ │ + smlalseq r5, r0, ip, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b48f8 <__cxa_atexit@plt+0x1a8bec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -434956,17 +434956,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r5, r0, r0, lsr #32 │ │ │ │ - ldrsbteq r8, [pc], #108 │ │ │ │ - smlalseq r8, pc, r0, r6 @ │ │ │ │ + rscseq r5, r0, r0 │ │ │ │ + ldrhteq r8, [pc], #108 │ │ │ │ + rscseq r8, pc, r0, ror r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -434984,16 +434984,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b49c0 <__cxa_atexit@plt+0x1a8cb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, pc, r0, lsr r6 @ │ │ │ │ - rscseq r8, pc, r4, ror #11 │ │ │ │ + rscseq r8, pc, r0, lsl r6 @ │ │ │ │ + rscseq r8, pc, r4, asr #11 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -435047,15 +435047,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rscseq r8, pc, ip, ror #9 │ │ │ │ + rscseq r8, pc, ip, asr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #136] @ 1b4b54 <__cxa_atexit@plt+0x1a8e48> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -435088,15 +435088,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b4b58 <__cxa_atexit@plt+0x1a8e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r8, pc, r4, lsr #8 │ │ │ │ + rscseq r8, pc, r4, lsl #8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ and r0, r0, r7, lsr #8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ @@ -435118,16 +435118,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r7, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1b4bd0 <__cxa_atexit@plt+0x1a8ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r8, pc, r0, lsr #7 │ │ │ │ - rscseq r3, r0, r8, lsl #18 │ │ │ │ + rscseq r8, pc, r0, lsl #7 │ │ │ │ + rscseq r3, r0, r8, ror #17 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b4c98 <__cxa_atexit@plt+0x1a8f8c> │ │ │ │ ands r1, r9, #3 │ │ │ │ @@ -435183,15 +435183,15 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlalseq r4, r0, ip, ip │ │ │ │ + rscseq r4, r0, ip, ror ip │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ @@ -435200,15 +435200,15 @@ │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r3, #3] │ │ │ │ lsr r7, r7, #24 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #4 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r0, r8, asr #15 │ │ │ │ + rscseq r3, r0, r8, lsr #15 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -435238,15 +435238,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, r4, lsl #23 │ │ │ │ + rscseq r4, r0, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b4e24 <__cxa_atexit@plt+0x1a9118> │ │ │ │ @@ -435272,15 +435272,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r4, r0, r0, lsl #22 │ │ │ │ + rscseq r4, r0, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b4e64 <__cxa_atexit@plt+0x1a9158> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -435303,16 +435303,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r8, pc, r8, lsl r2 @ │ │ │ │ - rscseq r4, r0, ip, ror sl │ │ │ │ + ldrshteq r8, [pc], #24 │ │ │ │ + rscseq r4, r0, ip, asr sl │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b4f00 <__cxa_atexit@plt+0x1a91f4> │ │ │ │ @@ -435328,16 +435328,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b4f18 <__cxa_atexit@plt+0x1a920c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r0, r8, lsr sl │ │ │ │ - rscseq r4, r0, ip, lsl sl │ │ │ │ + rscseq r4, r0, r8, lsl sl │ │ │ │ + ldrshteq r4, [r0], #156 @ 0x9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b4fac <__cxa_atexit@plt+0x1a92a0> │ │ │ │ @@ -435369,15 +435369,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1b4be4 <__cxa_atexit@plt+0x1a8ed8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - rscseq r8, pc, r4, asr #2 │ │ │ │ + rscseq r8, pc, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -435390,16 +435390,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq r8, [pc], #12 │ │ │ │ - rscseq r4, r0, r8, lsr #18 │ │ │ │ + smlalseq r8, pc, ip, r0 @ │ │ │ │ + rscseq r4, r0, r8, lsl #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r1, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ @@ -435454,19 +435454,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rscseq r8, pc, r0, lsr #32 │ │ │ │ + rscseq r8, pc, r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r4, r0, r8, asr r8 │ │ │ │ + rscseq r4, r0, r8, lsr r8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq r4, r0, ip, lsl r8 │ │ │ │ + ldrshteq r4, [r0], #124 @ 0x7c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b519c <__cxa_atexit@plt+0x1a9490> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -435508,17 +435508,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r4, r0, r4, r7 │ │ │ │ - rscseq r7, pc, r8, lsr lr @ │ │ │ │ - rscseq r7, pc, ip, ror #27 │ │ │ │ + rscseq r4, r0, r4, ror r7 │ │ │ │ + rscseq r7, pc, r8, lsl lr @ │ │ │ │ + rscseq r7, pc, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -435536,16 +435536,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b5260 <__cxa_atexit@plt+0x1a9554> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r7, pc, r0, sp @ │ │ │ │ - rscseq r7, pc, r4, asr #26 │ │ │ │ + rscseq r7, pc, r0, ror sp @ │ │ │ │ + rscseq r7, pc, r4, lsr #26 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b5324 <__cxa_atexit@plt+0x1a9618> │ │ │ │ @@ -435596,16 +435596,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r7, pc, ip, lsr #28 │ │ │ │ - ldrhteq r7, [pc], #200 │ │ │ │ + rscseq r7, pc, ip, lsl #28 │ │ │ │ + smlalseq r7, pc, r8, ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b53d8 <__cxa_atexit@plt+0x1a96cc> │ │ │ │ @@ -435635,17 +435635,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, pc, ip, lsl ip @ │ │ │ │ - rscseq r7, pc, r4, asr #26 │ │ │ │ - ldrsbteq r3, [r0], #8 │ │ │ │ + ldrshteq r7, [pc], #188 │ │ │ │ + rscseq r7, pc, r4, lsr #26 │ │ │ │ + ldrhteq r3, [r0], #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b5434 <__cxa_atexit@plt+0x1a9728> │ │ │ │ ldr r7, [pc, #52] @ 1b5444 <__cxa_atexit@plt+0x1a9738> │ │ │ │ @@ -435660,16 +435660,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b5448 <__cxa_atexit@plt+0x1a973c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r4, r0, r8, lsl r5 │ │ │ │ - rscseq r3, r0, ip, ror r0 │ │ │ │ + ldrshteq r4, [r0], #72 @ 0x48 │ │ │ │ + rscseq r3, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b553c <__cxa_atexit@plt+0x1a9830> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -435725,35 +435725,35 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, pc, ip, asr ip @ │ │ │ │ - rscseq r7, pc, r8, ror #21 │ │ │ │ + rscseq r7, pc, ip, lsr ip @ │ │ │ │ + rscseq r7, pc, r8, asr #21 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rscseq r2, r0, r4, lsl #29 │ │ │ │ - rscseq r7, pc, r4, ror sl @ │ │ │ │ - rscseq r2, r0, ip, lsr #28 │ │ │ │ - rscseq r2, r0, r0, lsr lr │ │ │ │ + rscseq r2, r0, r4, ror #28 │ │ │ │ + rscseq r7, pc, r4, asr sl @ │ │ │ │ + rscseq r2, r0, ip, lsl #28 │ │ │ │ + rscseq r2, r0, r0, lsl lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b5588 <__cxa_atexit@plt+0x1a987c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b5598 <__cxa_atexit@plt+0x1a988c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, ip, ror #7 │ │ │ │ - rscseq r2, r0, r0, asr #30 │ │ │ │ + rscseq r4, r0, ip, asr #7 │ │ │ │ + rscseq r2, r0, r0, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -435800,16 +435800,16 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b5678 <__cxa_atexit@plt+0x1a996c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r4, r0, r4, lsl r3 │ │ │ │ - rscseq r2, r0, r4, ror #28 │ │ │ │ + ldrshteq r4, [r0], #36 @ 0x24 │ │ │ │ + rscseq r2, r0, r4, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -435835,16 +435835,16 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b5704 <__cxa_atexit@plt+0x1a99f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r4, r0, r4, lsl #5 │ │ │ │ - ldrsbteq r2, [r0], #216 @ 0xd8 │ │ │ │ + rscseq r4, r0, r4, ror #4 │ │ │ │ + ldrhteq r2, [r0], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b5738 <__cxa_atexit@plt+0x1a9a2c> │ │ │ │ @@ -435854,15 +435854,15 @@ │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b5750 <__cxa_atexit@plt+0x1a9a44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, r4, lsr r2 │ │ │ │ + rscseq r4, r0, r4, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b57f4 <__cxa_atexit@plt+0x1a9ae8> │ │ │ │ @@ -435900,15 +435900,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - smlalseq r7, pc, r8, r7 @ │ │ │ │ + rscseq r7, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1b5870 <__cxa_atexit@plt+0x1a9b64> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -435927,15 +435927,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b5874 <__cxa_atexit@plt+0x1a9b68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r7, pc, r8, lsl #14 │ │ │ │ + rscseq r7, pc, r8, ror #13 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -435943,18 +435943,18 @@ │ │ │ │ strb r1, [r2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ strb r1, [r3] │ │ │ │ ldr r7, [pc, #8] @ 1b58b4 <__cxa_atexit@plt+0x1a9ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r7, [pc], #108 │ │ │ │ + smlalseq r7, pc, ip, r6 @ │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rscseq r2, r0, ip, lsl ip │ │ │ │ + ldrshteq r2, [r0], #188 @ 0xbc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp r2, fp │ │ │ │ @@ -435964,15 +435964,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b5908 <__cxa_atexit@plt+0x1a9bfc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r0, ip, ror r0 │ │ │ │ + rscseq r4, r0, ip, asr r0 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #484] @ 1b5b04 <__cxa_atexit@plt+0x1a9df8> │ │ │ │ ldr r9, [pc, #484] @ 1b5b08 <__cxa_atexit@plt+0x1a9dfc> │ │ │ │ sub lr, r5, #4 │ │ │ │ and sl, r7, #1 │ │ │ │ @@ -436096,20 +436096,20 @@ │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r0, r0, ip, ror #5 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r7, pc, r8, ror #13 │ │ │ │ + rscseq r7, pc, r8, asr #13 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - rscseq r7, pc, r0, lsr #13 │ │ │ │ - ldrhteq r2, [r0], #148 @ 0x94 │ │ │ │ + rscseq r7, pc, r0, lsl #13 │ │ │ │ + smlalseq r2, r0, r4, r9 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b5b98 <__cxa_atexit@plt+0x1a9e8c> │ │ │ │ @@ -436135,17 +436135,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b5bb8 <__cxa_atexit@plt+0x1a9eac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - rscseq r7, pc, ip, asr #10 │ │ │ │ + rscseq r7, pc, ip, lsr #10 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rscseq r2, r0, r4, lsr #18 │ │ │ │ + rscseq r2, r0, r4, lsl #18 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #64] @ 1b5c10 <__cxa_atexit@plt+0x1a9f04> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ @@ -436159,22 +436159,22 @@ │ │ │ │ beq 1b5c08 <__cxa_atexit@plt+0x1a9efc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, fp │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r2, r0, ip, asr #17 │ │ │ │ + rscseq r2, r0, ip, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ - ldrhteq r2, [r0], #128 @ 0x80 │ │ │ │ + smlalseq r2, r0, r0, r8 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -436198,15 +436198,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r2, r0, r0, lsr r8 │ │ │ │ + rscseq r2, r0, r0, lsl r8 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #60] @ 1b5d00 <__cxa_atexit@plt+0x1a9ff4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r2, [r3, #12] │ │ │ │ @@ -436219,15 +436219,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, fp │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbteq r2, [r0], #124 @ 0x7c │ │ │ │ + ldrhteq r2, [r0], #124 @ 0x7c │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @@ -436250,15 +436250,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1b5d84 <__cxa_atexit@plt+0x1aa078> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r7, pc, ip, asr r3 @ │ │ │ │ + rscseq r7, pc, ip, lsr r3 @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b5de0 <__cxa_atexit@plt+0x1aa0d4> │ │ │ │ @@ -436277,15 +436277,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, pc, r4, asr #2 │ │ │ │ + rscseq r7, pc, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b5e18 <__cxa_atexit@plt+0x1aa10c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -436310,17 +436310,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b5e74 <__cxa_atexit@plt+0x1aa168> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r7, pc, r4, lsl #3 │ │ │ │ + rscseq r7, pc, r4, ror #2 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r3, r0, r4, lsl #22 │ │ │ │ + rscseq r3, r0, r4, ror #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b5ef4 <__cxa_atexit@plt+0x1aa1e8> │ │ │ │ @@ -436348,27 +436348,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r3, r0, r8, ror sl │ │ │ │ + rscseq r3, r0, r8, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b5f34 <__cxa_atexit@plt+0x1aa228> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #8] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r3, r0, r0, asr #20 │ │ │ │ + rscseq r3, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b5fac <__cxa_atexit@plt+0x1aa2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -436390,16 +436390,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b5fb0 <__cxa_atexit@plt+0x1aa2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsbteq r3, [r0], #152 @ 0x98 │ │ │ │ - rscseq r3, r0, r4, asr #19 │ │ │ │ + ldrhteq r3, [r0], #152 @ 0x98 │ │ │ │ + rscseq r3, r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -436411,16 +436411,16 @@ │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b6004 <__cxa_atexit@plt+0x1aa2f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r0, r0, lsl #19 │ │ │ │ - rscseq r3, r0, r4, ror r9 │ │ │ │ + rscseq r3, r0, r0, ror #18 │ │ │ │ + rscseq r3, r0, r4, asr r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp r0, fp │ │ │ │ bcc 1b60e8 <__cxa_atexit@plt+0x1aa3dc> │ │ │ │ ldr r3, [pc, #220] @ 1b6108 <__cxa_atexit@plt+0x1aa3fc> │ │ │ │ @@ -436477,18 +436477,18 @@ │ │ │ │ mov r7, #32 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r7, pc, ip, lsr #32 │ │ │ │ + rscseq r7, pc, ip │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r3, r0, r8, ror #16 │ │ │ │ + rscseq r3, r0, r8, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b61ac <__cxa_atexit@plt+0x1aa4a0> │ │ │ │ @@ -436521,17 +436521,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - rscseq r6, pc, r8, asr #30 │ │ │ │ + rscseq r6, pc, r8, lsr #30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrhteq r3, [r0], #116 @ 0x74 │ │ │ │ + smlalseq r3, r0, r4, r7 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 1b6238 <__cxa_atexit@plt+0x1aa52c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -436553,16 +436553,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b623c <__cxa_atexit@plt+0x1aa530> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r3, r0, ip, asr #14 │ │ │ │ - rscseq r3, r0, r8, lsr r7 │ │ │ │ + rscseq r3, r0, ip, lsr #14 │ │ │ │ + rscseq r3, r0, r8, lsl r7 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -436574,16 +436574,16 @@ │ │ │ │ b 1b590c <__cxa_atexit@plt+0x1a9c00> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b6290 <__cxa_atexit@plt+0x1aa584> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r0], #100 @ 0x64 │ │ │ │ - rscseq r3, r0, r8, ror #13 │ │ │ │ + ldrsbteq r3, [r0], #100 @ 0x64 │ │ │ │ + rscseq r3, r0, r8, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b632c <__cxa_atexit@plt+0x1aa620> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -436633,17 +436633,17 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r3, r0, ip, asr #12 │ │ │ │ - rscseq r6, pc, r8, lsr #25 │ │ │ │ - rscseq r6, pc, ip, asr ip @ │ │ │ │ + rscseq r3, r0, ip, lsr #12 │ │ │ │ + rscseq r6, pc, r8, lsl #25 │ │ │ │ + rscseq r6, pc, ip, lsr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -436661,16 +436661,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b63f4 <__cxa_atexit@plt+0x1aa6e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r6, [pc], #188 │ │ │ │ - ldrhteq r6, [pc], #176 │ │ │ │ + ldrsbteq r6, [pc], #188 │ │ │ │ + smlalseq r6, pc, r0, fp @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -436710,15 +436710,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrshteq r6, [pc], #160 │ │ │ │ + ldrsbteq r6, [pc], #160 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 1b6518 <__cxa_atexit@plt+0x1aa80c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -436737,15 +436737,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1b651c <__cxa_atexit@plt+0x1aa810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r6, pc, r0, ror #20 │ │ │ │ + rscseq r6, pc, r0, asr #20 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r1, r7, #8 │ │ │ │ @@ -436753,16 +436753,16 @@ │ │ │ │ strb r1, [r3] │ │ │ │ strb r7, [r2, #1] │ │ │ │ strb r1, [r2] │ │ │ │ ldr r7, [pc, #8] @ 1b655c <__cxa_atexit@plt+0x1aa850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, pc, r4, lsl sl @ │ │ │ │ - rscseq r1, r0, ip, ror pc │ │ │ │ + ldrshteq r6, [pc], #148 │ │ │ │ + rscseq r1, r0, ip, asr pc │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b6618 <__cxa_atexit@plt+0x1aa90c> │ │ │ │ tst r9, #1 │ │ │ │ @@ -436815,28 +436815,28 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r3, r0, ip, ror r3 │ │ │ │ + rscseq r3, r0, ip, asr r3 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ strb r7, [r3, #1] │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r7, [r3] │ │ │ │ add r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r0, r8, asr lr │ │ │ │ + rscseq r1, r0, r8, lsr lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -436866,15 +436866,15 @@ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r0, r4, ror r2 │ │ │ │ + rscseq r3, r0, r4, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b6794 <__cxa_atexit@plt+0x1aaa88> │ │ │ │ @@ -436900,15 +436900,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrshteq r3, [r0], #16 │ │ │ │ + ldrsbteq r3, [r0], #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b67d4 <__cxa_atexit@plt+0x1aaac8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -436931,16 +436931,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r6, pc, r8, lsr #17 │ │ │ │ - rscseq r3, r0, ip, ror #2 │ │ │ │ + rscseq r6, pc, r8, lsl #17 │ │ │ │ + rscseq r3, r0, ip, asr #2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b6870 <__cxa_atexit@plt+0x1aab64> │ │ │ │ @@ -436956,16 +436956,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b6888 <__cxa_atexit@plt+0x1aab7c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r0, r8, lsr #2 │ │ │ │ - rscseq r3, r0, ip, lsl #2 │ │ │ │ + rscseq r3, r0, r8, lsl #2 │ │ │ │ + rscseq r3, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b691c <__cxa_atexit@plt+0x1aac10> │ │ │ │ @@ -436997,15 +436997,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ b 1b6570 <__cxa_atexit@plt+0x1aa864> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - ldrsbteq r6, [pc], #116 │ │ │ │ + ldrhteq r6, [pc], #116 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -437018,16 +437018,16 @@ │ │ │ │ stmib r3, {r1, r7} │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r3, #12] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r6, pc, ip, asr #14 │ │ │ │ - rscseq r3, r0, r8, lsl r0 │ │ │ │ + rscseq r6, pc, ip, lsr #14 │ │ │ │ + ldrshteq r2, [r0], #248 @ 0xf8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r1, r5, #12 │ │ │ │ mov sl, r9 │ │ │ │ @@ -437082,19 +437082,19 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - ldrhteq r6, [pc], #96 │ │ │ │ + smlalseq r6, pc, r0, r6 @ │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rscseq r2, r0, r8, asr #30 │ │ │ │ + rscseq r2, r0, r8, lsr #30 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq r2, r0, ip, lsl #30 │ │ │ │ + rscseq r2, r0, ip, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b6b0c <__cxa_atexit@plt+0x1aae00> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -437136,17 +437136,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r2, r0, r4, lsl #29 │ │ │ │ - rscseq r6, pc, r8, asr #9 │ │ │ │ - rscseq r6, pc, ip, ror r4 @ │ │ │ │ + rscseq r2, r0, r4, ror #28 │ │ │ │ + rscseq r6, pc, r8, lsr #9 │ │ │ │ + rscseq r6, pc, ip, asr r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -437164,16 +437164,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b6bd0 <__cxa_atexit@plt+0x1aaec4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, pc, r0, lsr #8 │ │ │ │ - ldrsbteq r6, [pc], #52 │ │ │ │ + rscseq r6, pc, r0, lsl #8 │ │ │ │ + ldrhteq r6, [pc], #52 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b6c80 <__cxa_atexit@plt+0x1aaf74> │ │ │ │ @@ -437219,16 +437219,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq r6, pc, r4, ror r3 @ │ │ │ │ - rscseq r6, pc, r4, asr r4 @ │ │ │ │ + rscseq r6, pc, r4, asr r3 @ │ │ │ │ + rscseq r6, pc, r4, lsr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b6d24 <__cxa_atexit@plt+0x1ab018> │ │ │ │ @@ -437254,17 +437254,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, pc, r4, asr #5 │ │ │ │ - rscseq r6, pc, r4, lsr #7 │ │ │ │ - rscseq r1, r0, ip, lsl #15 │ │ │ │ + rscseq r6, pc, r4, lsr #5 │ │ │ │ + rscseq r6, pc, r4, lsl #7 │ │ │ │ + rscseq r1, r0, ip, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b6d80 <__cxa_atexit@plt+0x1ab074> │ │ │ │ ldr r7, [pc, #52] @ 1b6d90 <__cxa_atexit@plt+0x1ab084> │ │ │ │ @@ -437279,16 +437279,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b6d94 <__cxa_atexit@plt+0x1ab088> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r2, r0, ip, lsr #24 │ │ │ │ - rscseq r1, r0, r0, lsr r7 │ │ │ │ + rscseq r2, r0, ip, lsl #24 │ │ │ │ + rscseq r1, r0, r0, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b6e74 <__cxa_atexit@plt+0x1ab168> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -437339,34 +437339,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, pc, ip, asr #3 │ │ │ │ - rscseq r6, pc, r8, lsr #5 │ │ │ │ + rscseq r6, pc, ip, lsr #3 │ │ │ │ + rscseq r6, pc, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rscseq r1, r0, ip, asr #10 │ │ │ │ - rscseq r6, pc, ip, lsr r1 @ │ │ │ │ - ldrshteq r1, [r0], #68 @ 0x44 │ │ │ │ - ldrshteq r1, [r0], #72 @ 0x48 │ │ │ │ + rscseq r1, r0, ip, lsr #10 │ │ │ │ + rscseq r6, pc, ip, lsl r1 @ │ │ │ │ + ldrsbteq r1, [r0], #68 @ 0x44 │ │ │ │ + ldrsbteq r1, [r0], #72 @ 0x48 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b6ec0 <__cxa_atexit@plt+0x1ab1b4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1b70d4 <__cxa_atexit@plt+0x1ab3c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b6ed0 <__cxa_atexit@plt+0x1ab1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r4, lsl fp │ │ │ │ + ldrshteq r2, [r0], #164 @ 0xa4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -437413,15 +437413,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b6fac <__cxa_atexit@plt+0x1ab2a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r2, r0, r0, asr #20 │ │ │ │ + rscseq r2, r0, r0, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -437447,15 +437447,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b7034 <__cxa_atexit@plt+0x1ab328> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrhteq r2, [r0], #148 @ 0x94 │ │ │ │ + smlalseq r2, r0, r4, r9 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b7064 <__cxa_atexit@plt+0x1ab358> │ │ │ │ @@ -437465,15 +437465,15 @@ │ │ │ │ b 1b70d4 <__cxa_atexit@plt+0x1ab3c8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b707c <__cxa_atexit@plt+0x1ab370> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r8, ror #18 │ │ │ │ + rscseq r2, r0, r8, asr #18 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -437486,15 +437486,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1b70d4 <__cxa_atexit@plt+0x1ab3c8> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b70d0 <__cxa_atexit@plt+0x1ab3c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r4, lsl r9 │ │ │ │ + ldrshteq r2, [r0], #132 @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r9, [pc, #352] @ 1b7244 <__cxa_atexit@plt+0x1ab538> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #348] @ 1b7248 <__cxa_atexit@plt+0x1ab53c> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -437583,17 +437583,17 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r5, pc, r4, lsr pc @ │ │ │ │ + rscseq r5, pc, r4, lsl pc @ │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq r5, pc, ip, ror #29 │ │ │ │ + rscseq r5, pc, ip, asr #29 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b72c8 <__cxa_atexit@plt+0x1ab5bc> │ │ │ │ @@ -437619,15 +437619,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b72e8 <__cxa_atexit@plt+0x1ab5dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rscseq r5, pc, ip, lsl lr @ │ │ │ │ + ldrshteq r5, [pc], #220 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1b7330 <__cxa_atexit@plt+0x1ab624> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -437669,15 +437669,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1b73b0 <__cxa_atexit@plt+0x1ab6a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r5, pc, r0, lsr sp @ │ │ │ │ + rscseq r5, pc, r0, lsl sp @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b744c <__cxa_atexit@plt+0x1ab740> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -437717,19 +437717,19 @@ │ │ │ │ b 1b745c <__cxa_atexit@plt+0x1ab750> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b7474 <__cxa_atexit@plt+0x1ab768> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, pc, r8, lsr #25 │ │ │ │ + rscseq r5, pc, r8, lsl #25 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r2, r0, ip, ror r5 │ │ │ │ + rscseq r2, r0, ip, asr r5 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - ldrhteq r1, [r0], #4 │ │ │ │ + smlalseq r1, r0, r4, r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b74f8 <__cxa_atexit@plt+0x1ab7ec> │ │ │ │ @@ -437757,15 +437757,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r1, r0, r8, lsr #32 │ │ │ │ + rscseq r1, r0, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b7538 <__cxa_atexit@plt+0x1ab82c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -437798,15 +437798,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b75b0 <__cxa_atexit@plt+0x1ab8a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r2, r0, r8, lsr r4 │ │ │ │ + rscseq r2, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -437818,18 +437818,18 @@ │ │ │ │ b 1b70d4 <__cxa_atexit@plt+0x1ab3c8> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b7600 <__cxa_atexit@plt+0x1ab8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r4, ror #7 │ │ │ │ + rscseq r2, r0, r4, asr #7 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - rscseq r0, r0, r4, lsr #30 │ │ │ │ + rscseq r0, r0, r4, lsl #30 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b76ac <__cxa_atexit@plt+0x1ab9a0> │ │ │ │ @@ -437871,17 +437871,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1b76dc <__cxa_atexit@plt+0x1ab9d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, pc, ip, asr #20 │ │ │ │ + rscseq r5, pc, ip, lsr #20 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq r2, r0, r4, lsl r3 │ │ │ │ + ldrshteq r2, [r0], #36 @ 0x24 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 1b7744 <__cxa_atexit@plt+0x1aba38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -437900,31 +437900,31 @@ │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b7748 <__cxa_atexit@plt+0x1aba3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r2, r0, r0, lsr #5 │ │ │ │ + rscseq r2, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7770 <__cxa_atexit@plt+0x1aba64> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1b70d4 <__cxa_atexit@plt+0x1ab3c8> │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b7784 <__cxa_atexit@plt+0x1aba78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r0, r0, ror #4 │ │ │ │ - rscseq r2, r0, ip, asr r2 │ │ │ │ + rscseq r2, r0, r0, asr #4 │ │ │ │ + rscseq r2, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b77c0 <__cxa_atexit@plt+0x1abab4> │ │ │ │ ldr r2, [pc, #32] @ 1b77c8 <__cxa_atexit@plt+0x1ababc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -437932,15 +437932,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f6fb1c <__cxa_atexit@plt+0xf63e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, pc, r4, asr #14 │ │ │ │ + rscseq r5, pc, r4, lsr #14 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b77ec <__cxa_atexit@plt+0x1abae0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -437962,15 +437962,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ - rscseq r5, pc, ip, lsl #19 │ │ │ │ + rscseq r5, pc, ip, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -438049,15 +438049,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rscseq r5, pc, r0, lsl r6 @ │ │ │ │ + ldrshteq r5, [pc], #80 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b7a90 <__cxa_atexit@plt+0x1abd84> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -438111,15 +438111,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r5, pc, ip, ror #9 │ │ │ │ + rscseq r5, pc, ip, asr #9 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -438164,15 +438164,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b7b68 <__cxa_atexit@plt+0x1abe5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r5, pc, ip, lsl #8 │ │ │ │ + rscseq r5, pc, ip, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -438251,15 +438251,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rscseq r5, pc, r8, ror #5 │ │ │ │ + rscseq r5, pc, r8, asr #5 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b7db8 <__cxa_atexit@plt+0x1ac0ac> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -438313,15 +438313,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r5, pc, r4, asr #3 │ │ │ │ + rscseq r5, pc, r4, lsr #3 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -438366,16 +438366,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b7e90 <__cxa_atexit@plt+0x1ac184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r5, pc, r4, ror #1 │ │ │ │ - rscseq r0, r0, r8, asr #12 │ │ │ │ + rscseq r5, pc, r4, asr #1 │ │ │ │ + rscseq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b7ee4 <__cxa_atexit@plt+0x1ac1d8> │ │ │ │ ldr r3, [pc, #52] @ 1b7eec <__cxa_atexit@plt+0x1ac1e0> │ │ │ │ @@ -438390,15 +438390,15 @@ │ │ │ │ b 1b7efc <__cxa_atexit@plt+0x1ac1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrshteq r0, [r0], #80 @ 0x50 │ │ │ │ + ldrsbteq r0, [r0], #80 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -438479,15 +438479,15 @@ │ │ │ │ mov r6, lr │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - ldrshteq r5, [pc], #8 │ │ │ │ + ldrsbteq r5, [pc], #8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b80d8 <__cxa_atexit@plt+0x1ac3cc> │ │ │ │ @@ -438515,16 +438515,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r3, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r4, [pc], #252 │ │ │ │ - ldrshteq r0, [r0], #56 @ 0x38 │ │ │ │ + ldrhteq r4, [pc], #252 │ │ │ │ + ldrsbteq r0, [r0], #56 @ 0x38 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -438570,16 +438570,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, pc, r8, lsl pc @ │ │ │ │ - rscseq r0, r0, r8, lsl r3 │ │ │ │ + ldrshteq r4, [pc], #232 │ │ │ │ + ldrshteq r0, [r0], #40 @ 0x28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b8214 <__cxa_atexit@plt+0x1ac508> │ │ │ │ ldr r3, [pc, #52] @ 1b821c <__cxa_atexit@plt+0x1ac510> │ │ │ │ @@ -438594,15 +438594,15 @@ │ │ │ │ b 1b822c <__cxa_atexit@plt+0x1ac520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r0, r0, r0, asr #5 │ │ │ │ + rscseq r0, r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ mov r9, r7 │ │ │ │ cmp r8, r2 │ │ │ │ bcc 1b839c <__cxa_atexit@plt+0x1ac690> │ │ │ │ @@ -438710,18 +438710,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - rscseq r4, pc, r0, asr #28 │ │ │ │ + rscseq r4, pc, r0, lsr #28 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rscseq r4, pc, ip, ror #26 │ │ │ │ + rscseq r4, pc, ip, asr #26 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b8480 <__cxa_atexit@plt+0x1ac774> │ │ │ │ @@ -438749,16 +438749,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r3, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, pc, r4, lsr ip @ │ │ │ │ - rscseq r0, r0, r0, asr r0 │ │ │ │ + rscseq r4, pc, r4, lsl ip @ │ │ │ │ + rscseq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -438804,16 +438804,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, pc, r0, ror fp @ │ │ │ │ - rscseq r0, r0, ip, asr r7 │ │ │ │ + rscseq r4, pc, r0, asr fp @ │ │ │ │ + rscseq r0, r0, ip, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b85ec <__cxa_atexit@plt+0x1ac8e0> │ │ │ │ ldr r2, [pc, #132] @ 1b8614 <__cxa_atexit@plt+0x1ac908> │ │ │ │ @@ -438847,18 +438847,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1b8618 <__cxa_atexit@plt+0x1ac90c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, pc, ip, asr r9 @ │ │ │ │ - rscseq r0, r0, r0, asr #13 │ │ │ │ + rscseq r4, pc, ip, lsr r9 @ │ │ │ │ + rscseq r0, r0, r0, lsr #13 │ │ │ │ @ instruction: 0xfffb089c │ │ │ │ - rscseq r4, pc, r8, asr #18 │ │ │ │ + rscseq r4, pc, r8, lsr #18 │ │ │ │ @ instruction: 0xfffb0914 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b8680 <__cxa_atexit@plt+0x1ac974> │ │ │ │ @@ -438877,15 +438877,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, pc, r4, lsr #17 │ │ │ │ + rscseq r4, pc, r4, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b86b8 <__cxa_atexit@plt+0x1ac9ac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -438910,17 +438910,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b8714 <__cxa_atexit@plt+0x1aca08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r4, pc, r4, ror #17 │ │ │ │ + rscseq r4, pc, r4, asr #17 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq r1, r0, r0, asr #5 │ │ │ │ + rscseq r1, r0, r0, lsr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b8774 <__cxa_atexit@plt+0x1aca68> │ │ │ │ @@ -438939,15 +438939,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r0, r8, asr r2 │ │ │ │ + rscseq r1, r0, r8, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -438993,19 +438993,19 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1b8864 <__cxa_atexit@plt+0x1acb58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, pc, r4, asr #17 │ │ │ │ + rscseq r4, pc, r4, lsr #17 │ │ │ │ @ instruction: 0xffffec80 │ │ │ │ - rscseq r1, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xffffeec4 │ │ │ │ rscseq r1, r0, ip, ror #2 │ │ │ │ + @ instruction: 0xffffeec4 │ │ │ │ + rscseq r1, r0, ip, asr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b88c8 <__cxa_atexit@plt+0x1acbbc> │ │ │ │ @@ -439024,15 +439024,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r1, r0, r4, lsl #2 │ │ │ │ + rscseq r1, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1b89b0 <__cxa_atexit@plt+0x1acca4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -439089,21 +439089,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b89e4 <__cxa_atexit@plt+0x1accd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, pc, r4, ror #14 │ │ │ │ + rscseq r4, pc, r4, asr #14 │ │ │ │ @ instruction: 0xffffeb30 │ │ │ │ - rscseq r1, r0, ip │ │ │ │ - rscseq r4, pc, r0, asr #14 │ │ │ │ + rscseq r0, r0, ip, ror #31 │ │ │ │ + rscseq r4, pc, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffed40 │ │ │ │ - rscseq r1, r0, r0, lsr #32 │ │ │ │ + rscseq r1, r0, r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b8a3c <__cxa_atexit@plt+0x1acd30> │ │ │ │ ldr r7, [pc, #52] @ 1b8a4c <__cxa_atexit@plt+0x1acd40> │ │ │ │ @@ -439118,16 +439118,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b8a50 <__cxa_atexit@plt+0x1acd44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, r0, r8, ror #31 │ │ │ │ - rscseq r0, r0, r4, asr #31 │ │ │ │ + rscseq r0, r0, r8, asr #31 │ │ │ │ + rscseq r0, r0, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b8ad8 <__cxa_atexit@plt+0x1acdcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -439205,31 +439205,31 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffec8c │ │ │ │ @ instruction: 0xfffff6b8 │ │ │ │ andeq r0, r0, ip, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - rscseq r4, pc, ip, ror r4 @ │ │ │ │ - rscseq r4, pc, r0, lsr r4 @ │ │ │ │ - rscseq r4, pc, r4, ror r4 @ │ │ │ │ rscseq r4, pc, ip, asr r4 @ │ │ │ │ - rscseq r4, pc, r8, asr #10 │ │ │ │ + rscseq r4, pc, r0, lsl r4 @ │ │ │ │ + rscseq r4, pc, r4, asr r4 @ │ │ │ │ + rscseq r4, pc, ip, lsr r4 @ │ │ │ │ + rscseq r4, pc, r8, lsr #10 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - rscseq r0, r0, r0, asr #28 │ │ │ │ + rscseq r0, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1b8be8 <__cxa_atexit@plt+0x1acedc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq r0, r0, r8, lsl lr │ │ │ │ + ldrshteq r0, [r0], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 1b8c90 <__cxa_atexit@plt+0x1acf84> │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -439316,23 +439316,23 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffead4 │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ - rscseq r4, pc, r4, asr #5 │ │ │ │ - rscseq r4, pc, r8, ror r2 @ │ │ │ │ + rscseq r4, pc, r4, lsr #5 │ │ │ │ + rscseq r4, pc, r8, asr r2 @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - rscseq r4, pc, r8, lsr r3 @ │ │ │ │ - rscseq r4, pc, ip, ror #5 │ │ │ │ + rscseq r4, pc, r8, lsl r3 @ │ │ │ │ + rscseq r4, pc, ip, asr #5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -439351,18 +439351,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b8dfc <__cxa_atexit@plt+0x1ad0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r4, [pc], #20 │ │ │ │ - rscseq r4, pc, r8, lsr #3 │ │ │ │ + ldrsbteq r4, [pc], #20 │ │ │ │ + rscseq r4, pc, r8, lsl #3 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - ldrshteq r0, [r0], #176 @ 0xb0 │ │ │ │ + ldrsbteq r0, [r0], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 1b8e8c <__cxa_atexit@plt+0x1ad180> │ │ │ │ mov r2, r5 │ │ │ │ @@ -439408,16 +439408,16 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe958 │ │ │ │ @ instruction: 0xfffff384 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r4, pc, r8, asr #2 │ │ │ │ - ldrshteq r4, [pc], #12 │ │ │ │ + rscseq r4, pc, r8, lsr #2 │ │ │ │ + ldrsbteq r4, [pc], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -439435,16 +439435,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1b8f4c <__cxa_atexit@plt+0x1ad240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, pc, r4, lsr #1 │ │ │ │ - rscseq r4, pc, r8, asr r0 @ │ │ │ │ + rscseq r4, pc, r4, lsl #1 │ │ │ │ + rscseq r4, pc, r8, lsr r0 @ │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b8f78 <__cxa_atexit@plt+0x1ad26c> │ │ │ │ @@ -439452,15 +439452,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1b8f8c <__cxa_atexit@plt+0x1ad280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1b8f88 <__cxa_atexit@plt+0x1ad27c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r0], #164 @ 0xa4 │ │ │ │ + smlalseq r0, r0, r4, sl @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b8fdc <__cxa_atexit@plt+0x1ad2d0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -439497,15 +439497,15 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbteq r3, [pc], #244 │ │ │ │ + ldrhteq r3, [pc], #244 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1b8f8c <__cxa_atexit@plt+0x1ad280> │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -439527,15 +439527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1b90b8 <__cxa_atexit@plt+0x1ad3ac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, pc, ip, asr #30 │ │ │ │ + rscseq r3, pc, ip, lsr #30 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1b90fc <__cxa_atexit@plt+0x1ad3f0> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1b910c <__cxa_atexit@plt+0x1ad400> │ │ │ │ @@ -439550,15 +439550,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b9110 <__cxa_atexit@plt+0x1ad404> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rscseq r0, r0, r4, lsr r9 │ │ │ │ + rscseq r0, r0, r4, lsl r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b91b4 <__cxa_atexit@plt+0x1ad4a8> │ │ │ │ @@ -439604,15 +439604,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #12] @ 1b91e8 <__cxa_atexit@plt+0x1ad4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rscseq r0, r0, r0, ror #16 │ │ │ │ + rscseq r0, r0, r0, asr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -439636,15 +439636,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b9268 <__cxa_atexit@plt+0x1ad55c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrsbteq r0, [r0], #124 @ 0x7c │ │ │ │ + ldrhteq r0, [r0], #124 @ 0x7c │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -439667,15 +439667,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b92e4 <__cxa_atexit@plt+0x1ad5d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r0, r0, ror #14 │ │ │ │ + rscseq r0, r0, r0, asr #14 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1b9304 <__cxa_atexit@plt+0x1ad5f8> │ │ │ │ @@ -439794,19 +439794,19 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrshteq r3, [pc], #196 │ │ │ │ + ldrsbteq r3, [pc], #196 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r3, pc, r0, asr sp @ │ │ │ │ + rscseq r3, pc, r0, lsr sp @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1b955c <__cxa_atexit@plt+0x1ad850> │ │ │ │ @@ -439832,15 +439832,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1b957c <__cxa_atexit@plt+0x1ad870> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - rscseq r3, pc, r8, lsl #23 │ │ │ │ + rscseq r3, pc, r8, ror #22 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #52] @ 1b95cc <__cxa_atexit@plt+0x1ad8c0> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ @@ -439885,15 +439885,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1b9650 <__cxa_atexit@plt+0x1ad944> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - smlalseq r3, pc, r0, sl @ │ │ │ │ + rscseq r3, pc, r0, ror sl @ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1b96ec <__cxa_atexit@plt+0x1ad9e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -439933,19 +439933,19 @@ │ │ │ │ b 1b96fc <__cxa_atexit@plt+0x1ad9f0> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1b9714 <__cxa_atexit@plt+0x1ada08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, pc, r8, lsl #20 │ │ │ │ + rscseq r3, pc, r8, ror #19 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq r0, r0, r8, lsr r3 │ │ │ │ + rscseq r0, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - rsceq lr, pc, r4, lsl lr @ │ │ │ │ + strdeq lr, [pc], #212 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1b9798 <__cxa_atexit@plt+0x1ada8c> │ │ │ │ @@ -439973,15 +439973,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, pc, r8, lsl #27 │ │ │ │ + rsceq lr, pc, r8, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1b97d8 <__cxa_atexit@plt+0x1adacc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -440013,18 +440013,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b984c <__cxa_atexit@plt+0x1adb40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - ldrshteq r0, [r0], #24 │ │ │ │ + ldrsbteq r0, [r0], #24 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - ldrdeq lr, [pc], #200 @ │ │ │ │ + strhteq lr, [pc], #200 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1b98f8 <__cxa_atexit@plt+0x1adbec> │ │ │ │ @@ -440066,17 +440066,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1b9928 <__cxa_atexit@plt+0x1adc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, pc, r0, lsl #16 │ │ │ │ + rscseq r3, pc, r0, ror #15 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rscseq r0, r0, r4, lsr #2 │ │ │ │ + rscseq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -440096,16 +440096,16 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1b9998 <__cxa_atexit@plt+0x1adc8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ + rscseq r0, r0, ip, lsl #1 │ │ │ │ rscseq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b99f4 <__cxa_atexit@plt+0x1adce8> │ │ │ │ ldr r3, [pc, #64] @ 1b99fc <__cxa_atexit@plt+0x1adcf0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -440122,17 +440122,17 @@ │ │ │ │ b 1bb0f4 <__cxa_atexit@plt+0x1af3e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r3, pc, r4, lsr #10 │ │ │ │ + rscseq r3, pc, r4, lsl #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r0, r0, r0, rrx │ │ │ │ + rscseq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9a28 <__cxa_atexit@plt+0x1add1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bb0f4 <__cxa_atexit@plt+0x1af3e8> │ │ │ │ @@ -440161,16 +440161,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, pc, r8, lsr r5 @ │ │ │ │ - rsceq pc, pc, r4, asr #30 │ │ │ │ + rscseq r3, pc, r8, lsl r5 @ │ │ │ │ + rsceq pc, pc, r4, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1b9ad8 <__cxa_atexit@plt+0x1addcc> │ │ │ │ ldr r2, [pc, #32] @ 1b9ae0 <__cxa_atexit@plt+0x1addd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -440178,15 +440178,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f6fb1c <__cxa_atexit@plt+0xf63e10> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, pc, ip, lsr #8 │ │ │ │ + rscseq r3, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1b9b04 <__cxa_atexit@plt+0x1addf8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -440208,15 +440208,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445e8 <__cxa_atexit@plt+0x10388dc> │ │ │ │ - rscseq r3, pc, r4, ror r6 @ │ │ │ │ + rscseq r3, pc, r4, asr r6 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -440295,15 +440295,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - ldrshteq r3, [pc], #40 │ │ │ │ + ldrsbteq r3, [pc], #40 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1b9da8 <__cxa_atexit@plt+0x1ae09c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -440357,15 +440357,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrsbteq r3, [pc], #20 │ │ │ │ + ldrhteq r3, [pc], #20 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -440410,15 +440410,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1b9e80 <__cxa_atexit@plt+0x1ae174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrshteq r3, [pc], #4 │ │ │ │ + ldrsbteq r3, [pc], #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -440497,15 +440497,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - ldrsbteq r2, [pc], #240 │ │ │ │ + ldrhteq r2, [pc], #240 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1ba0d0 <__cxa_atexit@plt+0x1ae3c4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -440559,15 +440559,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r2, pc, ip, lsr #29 │ │ │ │ + rscseq r2, pc, ip, lsl #29 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -440612,16 +440612,16 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1ba1a8 <__cxa_atexit@plt+0x1ae49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r2, pc, ip, asr #27 │ │ │ │ - rsceq lr, pc, r0, lsr r3 @ │ │ │ │ + rscseq r2, pc, ip, lsr #27 │ │ │ │ + rsceq lr, pc, r0, lsl r3 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba1fc <__cxa_atexit@plt+0x1ae4f0> │ │ │ │ ldr r3, [pc, #52] @ 1ba204 <__cxa_atexit@plt+0x1ae4f8> │ │ │ │ @@ -440636,15 +440636,15 @@ │ │ │ │ b 1ba214 <__cxa_atexit@plt+0x1ae508> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq lr, [pc], #40 @ │ │ │ │ + strhteq lr, [pc], #40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -440725,15 +440725,15 @@ │ │ │ │ mov r6, lr │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - rscseq r2, pc, r0, ror #27 │ │ │ │ + rscseq r2, pc, r0, asr #27 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ba3f0 <__cxa_atexit@plt+0x1ae6e4> │ │ │ │ @@ -440761,16 +440761,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r3, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, pc, r4, asr #25 │ │ │ │ - rsceq lr, pc, r0, ror #1 │ │ │ │ + rscseq r2, pc, r4, lsr #25 │ │ │ │ + rsceq lr, pc, r0, asr #1 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -440816,16 +440816,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, pc, r0, lsl #24 │ │ │ │ - rsceq lr, pc, r0 │ │ │ │ + rscseq r2, pc, r0, ror #23 │ │ │ │ + rsceq sp, pc, r0, ror #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ba52c <__cxa_atexit@plt+0x1ae820> │ │ │ │ ldr r3, [pc, #52] @ 1ba534 <__cxa_atexit@plt+0x1ae828> │ │ │ │ @@ -440840,15 +440840,15 @@ │ │ │ │ b 1ba544 <__cxa_atexit@plt+0x1ae838> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, pc, r8, lsr #31 │ │ │ │ + rsceq sp, pc, r8, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ mov r9, r7 │ │ │ │ cmp r8, r2 │ │ │ │ bcc 1ba6b4 <__cxa_atexit@plt+0x1ae9a8> │ │ │ │ @@ -440956,18 +440956,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - rscseq r2, pc, r8, lsr #22 │ │ │ │ + rscseq r2, pc, r8, lsl #22 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rscseq r2, pc, r4, asr sl @ │ │ │ │ + rscseq r2, pc, r4, lsr sl @ │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ba798 <__cxa_atexit@plt+0x1aea8c> │ │ │ │ @@ -440995,16 +440995,16 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r3, lr} │ │ │ │ sub r8, r6, #7 │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, pc, ip, lsl r9 @ │ │ │ │ - rsceq sp, pc, r8, lsr sp @ │ │ │ │ + ldrshteq r2, [pc], #140 │ │ │ │ + rsceq sp, pc, r8, lsl sp @ │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -441050,16 +441050,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, pc, r8, asr r8 @ │ │ │ │ - rsceq lr, pc, r4, asr #8 │ │ │ │ + rscseq r2, pc, r8, lsr r8 @ │ │ │ │ + rsceq lr, pc, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ba904 <__cxa_atexit@plt+0x1aebf8> │ │ │ │ ldr r2, [pc, #132] @ 1ba92c <__cxa_atexit@plt+0x1aec20> │ │ │ │ @@ -441093,18 +441093,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ba930 <__cxa_atexit@plt+0x1aec24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, pc, r4, asr #12 │ │ │ │ - rsceq lr, pc, r8, lsr #7 │ │ │ │ + rscseq r2, pc, r4, lsr #12 │ │ │ │ + rsceq lr, pc, r8, lsl #7 │ │ │ │ @ instruction: 0xfffae584 │ │ │ │ - rscseq r2, pc, r0, lsr r6 @ │ │ │ │ + rscseq r2, pc, r0, lsl r6 @ │ │ │ │ @ instruction: 0xfffae5fc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ba9b4 <__cxa_atexit@plt+0x1aeca8> │ │ │ │ @@ -441136,17 +441136,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1ba9e0 <__cxa_atexit@plt+0x1aecd4> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, pc, r8, lsl #11 │ │ │ │ + rscseq r2, pc, r8, ror #10 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq pc, pc, r4, rrx │ │ │ │ + rsceq pc, pc, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1baa14 <__cxa_atexit@plt+0x1aed08> │ │ │ │ mov r3, #0 │ │ │ │ @@ -441157,16 +441157,16 @@ │ │ │ │ b 1b8f8c <__cxa_atexit@plt+0x1ad280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1baa2c <__cxa_atexit@plt+0x1aed20> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, pc, r0, lsl r0 @ │ │ │ │ - rsceq pc, pc, r4 │ │ │ │ + strdeq lr, [pc], #240 @ │ │ │ │ + rsceq lr, pc, r4, ror #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1baa8c <__cxa_atexit@plt+0x1aed80> │ │ │ │ @@ -441185,15 +441185,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq lr, pc, ip, pc @ │ │ │ │ + rsceq lr, pc, ip, ror pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -441239,19 +441239,19 @@ │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1bab7c <__cxa_atexit@plt+0x1aee70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, pc, ip, lsr #11 │ │ │ │ + rscseq r2, pc, ip, lsl #11 │ │ │ │ @ instruction: 0xffffec08 │ │ │ │ - ldrdeq lr, [pc], #224 @ │ │ │ │ - @ instruction: 0xffffedf8 │ │ │ │ strhteq lr, [pc], #224 │ │ │ │ + @ instruction: 0xffffedf8 │ │ │ │ + smlaleq lr, pc, r0, lr @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1babe0 <__cxa_atexit@plt+0x1aeed4> │ │ │ │ @@ -441270,15 +441270,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq lr, pc, r8, asr #28 │ │ │ │ + rsceq lr, pc, r8, lsr #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1bacc8 <__cxa_atexit@plt+0x1aefbc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -441335,21 +441335,21 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1bacfc <__cxa_atexit@plt+0x1aeff0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, pc, ip, asr #8 │ │ │ │ + rscseq r2, pc, ip, lsr #8 │ │ │ │ @ instruction: 0xffffeab8 │ │ │ │ - rsceq lr, pc, r0, asr sp @ │ │ │ │ - rscseq r2, pc, r8, lsr #8 │ │ │ │ + rsceq lr, pc, r0, lsr sp @ │ │ │ │ + rscseq r2, pc, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffec74 │ │ │ │ - rsceq lr, pc, ip, asr #26 │ │ │ │ + rsceq lr, pc, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bad5c <__cxa_atexit@plt+0x1af050> │ │ │ │ ldr r3, [pc, #56] @ 1bad64 <__cxa_atexit@plt+0x1af058> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -441364,16 +441364,16 @@ │ │ │ │ beq 1bad54 <__cxa_atexit@plt+0x1af048> │ │ │ │ b 1bad78 <__cxa_atexit@plt+0x1af06c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrhteq r2, [pc], #16 │ │ │ │ - rsceq lr, pc, ip, ror #25 │ │ │ │ + smlalseq r2, pc, r0, r1 @ │ │ │ │ + rsceq lr, pc, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1badf0 <__cxa_atexit@plt+0x1af0e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -441429,29 +441429,29 @@ │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xffffeca0 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - rscseq r2, pc, ip, asr r1 @ │ │ │ │ - rscseq r2, pc, r4, asr #2 │ │ │ │ - rscseq r2, pc, r0, lsr r2 @ │ │ │ │ + rscseq r2, pc, ip, lsr r1 @ │ │ │ │ + rscseq r2, pc, r4, lsr #2 │ │ │ │ + rscseq r2, pc, r0, lsl r2 @ │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq lr, pc, r8, asr #23 │ │ │ │ + rsceq lr, pc, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1baea0 <__cxa_atexit@plt+0x1af194> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, pc, r0, lsr #23 │ │ │ │ + rsceq lr, pc, r0, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 1baf10 <__cxa_atexit@plt+0x1af204> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ @@ -441504,15 +441504,15 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffeb80 │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ - rsceq lr, pc, r8, asr sl @ │ │ │ │ + rsceq lr, pc, r8, lsr sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bafe8 <__cxa_atexit@plt+0x1af2dc> │ │ │ │ @@ -441557,15 +441557,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, r4, asr #29 │ │ │ │ + rscseq r1, pc, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -441587,15 +441587,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq lr, pc, r0, ror r9 @ │ │ │ │ + rsceq lr, pc, r0, asr r9 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb1a8 <__cxa_atexit@plt+0x1af49c> │ │ │ │ @@ -441650,22 +441650,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strhteq lr, [pc], #136 │ │ │ │ - ldrsbteq r1, [pc], #216 │ │ │ │ - rscseq r1, pc, r8, lsr #28 │ │ │ │ + smlaleq lr, pc, r8, r8 @ │ │ │ │ + ldrhteq r1, [pc], #216 │ │ │ │ + rscseq r1, pc, r8, lsl #28 │ │ │ │ @ instruction: 0xffffe86c │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ - rscseq r1, pc, r0, asr lr @ │ │ │ │ - rsceq lr, pc, ip, ror #16 │ │ │ │ + rscseq r1, pc, r0, lsr lr @ │ │ │ │ + rsceq lr, pc, ip, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -441699,15 +441699,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe770 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - rscseq r1, pc, r4, asr sp @ │ │ │ │ + rscseq r1, pc, r4, lsr sp @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bb304 <__cxa_atexit@plt+0x1af5f8> │ │ │ │ @@ -441726,15 +441726,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, r0, lsr #24 │ │ │ │ + rscseq r1, pc, r0, lsl #24 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bb33c <__cxa_atexit@plt+0x1af630> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -441759,17 +441759,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1bb398 <__cxa_atexit@plt+0x1af68c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r1, pc, r0, ror #24 │ │ │ │ + rscseq r1, pc, r0, asr #24 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq lr, pc, ip, asr #13 │ │ │ │ + rsceq lr, pc, ip, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bb3f4 <__cxa_atexit@plt+0x1af6e8> │ │ │ │ ldr r2, [pc, #64] @ 1bb400 <__cxa_atexit@plt+0x1af6f4> │ │ │ │ @@ -441786,18 +441786,18 @@ │ │ │ │ b 1bb0f4 <__cxa_atexit@plt+0x1af3e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, ip, lsr #22 │ │ │ │ + rscseq r1, pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, pc, ip, asr r6 @ │ │ │ │ + rsceq lr, pc, ip, lsr r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bb42c <__cxa_atexit@plt+0x1af720> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bb0f4 <__cxa_atexit@plt+0x1af3e8> │ │ │ │ @@ -441817,16 +441817,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, ip, lsl #21 │ │ │ │ - rsceq ip, pc, r4, lsr #29 │ │ │ │ + rscseq r1, pc, ip, ror #20 │ │ │ │ + rsceq ip, pc, r4, lsl #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1bb4e8 <__cxa_atexit@plt+0x1af7dc> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -441847,24 +441847,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, pc, r4, lsr lr @ │ │ │ │ + rsceq ip, pc, r4, lsl lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq ip, pc, ip, lsl #28 │ │ │ │ + rsceq ip, pc, ip, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -441919,16 +441919,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1bb614 <__cxa_atexit@plt+0x1af908> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq lr, pc, r4, ror r4 @ │ │ │ │ rsceq lr, pc, r4, asr r4 @ │ │ │ │ + rsceq lr, pc, r4, lsr r4 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1bb6cc <__cxa_atexit@plt+0x1af9c0> │ │ │ │ ldr r7, [pc, #212] @ 1bb710 <__cxa_atexit@plt+0x1afa04> │ │ │ │ @@ -441986,18 +441986,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq lr, pc, r0, lsl #7 │ │ │ │ - strhteq lr, [pc], #48 │ │ │ │ - rscseq r1, pc, r8, lsl #18 │ │ │ │ - ldrhteq r1, [pc], #140 │ │ │ │ + rsceq lr, pc, r0, ror #6 │ │ │ │ + smlaleq lr, pc, r0, r3 @ │ │ │ │ + rscseq r1, pc, r8, ror #17 │ │ │ │ + smlalseq r1, pc, ip, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bb778 <__cxa_atexit@plt+0x1afa6c> │ │ │ │ @@ -442011,17 +442011,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, pc, r8, asr r8 @ │ │ │ │ - rscseq r1, pc, ip, lsl #16 │ │ │ │ - strdeq lr, [pc], #44 @ │ │ │ │ + rscseq r1, pc, r8, lsr r8 @ │ │ │ │ + rscseq r1, pc, ip, ror #15 │ │ │ │ + ldrdeq lr, [pc], #44 @ │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bb808 <__cxa_atexit@plt+0x1afafc> │ │ │ │ ldr r2, [pc, #100] @ 1bb814 <__cxa_atexit@plt+0x1afb08> │ │ │ │ @@ -442047,22 +442047,22 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b f7ebdc <__cxa_atexit@plt+0xf72ed0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, ip, lsr r7 @ │ │ │ │ + rscseq r1, pc, ip, lsl r7 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f711b0 <__cxa_atexit@plt+0xf654a4> │ │ │ │ - rsceq lr, pc, r4, asr r2 @ │ │ │ │ + rsceq lr, pc, r4, lsr r2 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bb880 <__cxa_atexit@plt+0x1afb74> │ │ │ │ @@ -442078,15 +442078,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq lr, [pc], #24 @ │ │ │ │ + ldrdeq lr, [pc], #24 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov sl, r5 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -442134,16 +442134,16 @@ │ │ │ │ ldr r7, [sl, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rscseq r1, pc, r4, lsr #13 │ │ │ │ - rsceq sp, pc, r8, lsl r1 @ │ │ │ │ + rscseq r1, pc, r4, lsl #13 │ │ │ │ + strdeq sp, [pc], #8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bb9c0 <__cxa_atexit@plt+0x1afcb4> │ │ │ │ ldr r3, [pc, #48] @ 1bb9c8 <__cxa_atexit@plt+0x1afcbc> │ │ │ │ @@ -442157,16 +442157,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r9, r3 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r1, pc, r4, asr #10 │ │ │ │ - rsceq sp, pc, r0, asr #1 │ │ │ │ + rscseq r1, pc, r4, lsr #10 │ │ │ │ + rsceq sp, pc, r0, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #148] @ 1bba7c <__cxa_atexit@plt+0x1afd70> │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, r7, #1 │ │ │ │ @@ -442201,19 +442201,19 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq sp, pc, r4, lsr #1 │ │ │ │ + rsceq sp, pc, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrshteq r1, [pc], #124 │ │ │ │ - rsceq sp, pc, r4 │ │ │ │ + ldrsbteq r1, [pc], #124 │ │ │ │ + rsceq ip, pc, r4, ror #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bbad0 <__cxa_atexit@plt+0x1afdc4> │ │ │ │ @@ -442226,52 +442226,52 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ b f711b0 <__cxa_atexit@plt+0xf654a4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r1, pc, r0, lsl #15 │ │ │ │ - rsceq ip, pc, ip, lsr #31 │ │ │ │ + rscseq r1, pc, r0, ror #14 │ │ │ │ + rsceq ip, pc, ip, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1bbb0c <__cxa_atexit@plt+0x1afe00> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, #8 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f67cb4 <__cxa_atexit@plt+0xf5bfa8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, pc, r0, lsl #31 │ │ │ │ + rsceq ip, pc, r0, ror #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 1bbb34 <__cxa_atexit@plt+0x1afe28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6854c <__cxa_atexit@plt+0xf5c840> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, pc, r8, asr pc @ │ │ │ │ + rsceq ip, pc, r8, lsr pc @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 1bbb70 <__cxa_atexit@plt+0x1afe64> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 1bbb68 <__cxa_atexit@plt+0x1afe5c> │ │ │ │ b 1bbb80 <__cxa_atexit@plt+0x1afe74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, pc, ip, lsl pc @ │ │ │ │ + strdeq ip, [pc], #236 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -442307,16 +442307,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq r1, pc, r0, ror #12 │ │ │ │ - rsceq ip, pc, ip, lsr sl @ │ │ │ │ + rscseq r1, pc, r0, asr #12 │ │ │ │ + rsceq ip, pc, ip, lsl sl @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bbc7c <__cxa_atexit@plt+0x1aff70> │ │ │ │ @@ -442333,15 +442333,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrdeq ip, [pc], #156 @ │ │ │ │ + strhteq ip, [pc], #156 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -442379,26 +442379,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r7, [pc, #24] @ 1bbd54 <__cxa_atexit@plt+0x1b0048> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff9cb54 │ │ │ │ - rscseq r1, pc, r4, lsr #4 │ │ │ │ + rscseq r1, pc, r4, lsl #4 │ │ │ │ @ instruction: 0xfff9cb18 │ │ │ │ - ldrshteq r1, [pc], #20 │ │ │ │ ldrsbteq r1, [pc], #20 │ │ │ │ - rsceq ip, pc, r4, lsr r9 @ │ │ │ │ + ldrhteq r1, [pc], #20 │ │ │ │ + rsceq ip, pc, r4, lsl r9 @ │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1bbe2c <__cxa_atexit@plt+0x1b0120> │ │ │ │ - rsceq sp, pc, r8, lsl sp @ │ │ │ │ + strdeq sp, [pc], #200 @ │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bbdec <__cxa_atexit@plt+0x1b00e0> │ │ │ │ ldr r2, [pc, #100] @ 1bbdf8 <__cxa_atexit@plt+0x1b00ec> │ │ │ │ @@ -442424,24 +442424,24 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b f7ebdc <__cxa_atexit@plt+0xf72ed0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, pc, r8, asr r1 @ │ │ │ │ + rscseq r1, pc, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b f711b0 <__cxa_atexit@plt+0xf654a4> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq sp, pc, r8, lsl #25 │ │ │ │ + rsceq sp, pc, r8, ror #24 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1bbef4 <__cxa_atexit@plt+0x1b01e8> │ │ │ │ @@ -442507,17 +442507,17 @@ │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1bbf4c <__cxa_atexit@plt+0x1b0240> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ - rscseq r1, pc, r4, lsr r1 @ │ │ │ │ + rscseq r1, pc, r4, lsl r1 @ │ │ │ │ @ instruction: 0xfff92ef8 │ │ │ │ - rsceq ip, pc, r0, lsr #11 │ │ │ │ + rsceq ip, pc, r0, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov fp, r8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1bc088 <__cxa_atexit@plt+0x1b037c> │ │ │ │ @@ -442596,29 +442596,29 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1bc0ac <__cxa_atexit@plt+0x1b03a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r0, pc, r4, ror #31 │ │ │ │ + rscseq r0, pc, r4, asr #31 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r0, pc, r4, lsl #31 │ │ │ │ - rsceq ip, pc, r4, asr #6 │ │ │ │ - rscseq r0, pc, ip, lsr #30 │ │ │ │ - rsceq ip, pc, r4, ror #5 │ │ │ │ - rsceq ip, pc, r8, ror #5 │ │ │ │ - ldrdeq sp, [pc], #144 @ │ │ │ │ + rscseq r0, pc, r4, ror #30 │ │ │ │ + rsceq ip, pc, r4, lsr #6 │ │ │ │ + rscseq r0, pc, ip, lsl #30 │ │ │ │ + rsceq ip, pc, r4, asr #5 │ │ │ │ + rsceq ip, pc, r8, asr #5 │ │ │ │ + strhteq sp, [pc], #144 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1bbf54 <__cxa_atexit@plt+0x1b0248> │ │ │ │ - strdeq ip, [pc], #56 @ │ │ │ │ + ldrdeq ip, [pc], #56 @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ mov sl, r5 │ │ │ │ str r7, [r5, #16]! │ │ │ │ @@ -442656,19 +442656,19 @@ │ │ │ │ mov r5, sl │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1bc1a0 <__cxa_atexit@plt+0x1b0494> │ │ │ │ add r5, sl, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, pc, ip, lr @ │ │ │ │ + rscseq r0, pc, ip, ror lr @ │ │ │ │ @ instruction: 0xfff92c4c │ │ │ │ - rsceq ip, pc, ip, asr #6 │ │ │ │ + rsceq ip, pc, ip, lsr #6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strdeq sp, [pc], #140 @ │ │ │ │ + ldrdeq sp, [pc], #140 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bc210 <__cxa_atexit@plt+0x1b0504> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -442689,27 +442689,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq sp, pc, ip, lsl #17 │ │ │ │ + rsceq sp, pc, ip, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1bbe2c <__cxa_atexit@plt+0x1b0120> │ │ │ │ - rsceq sp, pc, r4, ror r8 @ │ │ │ │ + rsceq sp, pc, r4, asr r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1bc294 <__cxa_atexit@plt+0x1b0588> │ │ │ │ ldr r7, [pc, #52] @ 1bc2a4 <__cxa_atexit@plt+0x1b0598> │ │ │ │ @@ -442724,16 +442724,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1bc2a8 <__cxa_atexit@plt+0x1b059c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, pc, r0, asr #16 │ │ │ │ - rsceq sp, pc, r8, lsl r8 @ │ │ │ │ + rsceq sp, pc, r0, lsr #16 │ │ │ │ + strdeq sp, [pc], #120 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1bc3c4 <__cxa_atexit@plt+0x1b06b8> │ │ │ │ @@ -442803,31 +442803,31 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rsceq ip, pc, r0 │ │ │ │ - ldrshteq r0, [pc], #176 │ │ │ │ - rsceq fp, pc, r8, lsr #31 │ │ │ │ - rsceq fp, pc, r8, lsr #31 │ │ │ │ + rsceq fp, pc, r0, ror #31 │ │ │ │ + ldrsbteq r0, [pc], #176 │ │ │ │ + rsceq fp, pc, r8, lsl #31 │ │ │ │ + rsceq fp, pc, r8, lsl #31 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bc414 <__cxa_atexit@plt+0x1b0708> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5] │ │ │ │ stm r5, {r2, r3} │ │ │ │ b 1bc628 <__cxa_atexit@plt+0x1b091c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1bc424 <__cxa_atexit@plt+0x1b0718> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, pc, r0, ror #13 │ │ │ │ + rsceq sp, pc, r0, asr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -442874,15 +442874,15 @@ │ │ │ │ str r3, [r1, #-8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1bc500 <__cxa_atexit@plt+0x1b07f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq sp, pc, ip, lsl #12 │ │ │ │ + rsceq sp, pc, ip, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -442908,15 +442908,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1bc588 <__cxa_atexit@plt+0x1b087c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, pc, r0, lsl #11 │ │ │ │ + rsceq sp, pc, r0, ror #10 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r1, r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1bc5b8 <__cxa_atexit@plt+0x1b08ac> │ │ │ │ @@ -442926,15 +442926,15 @@ │ │ │ │ b 1bc628 <__cxa_atexit@plt+0x1b091c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1bc5d0 <__cxa_atexit@plt+0x1b08c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, pc, r4, lsr r5 @ │ │ │ │ + rsceq sp, pc, r4, lsl r5 @ │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -442947,15 +442947,15 @@ │ │ │ │ str r9, [r3, #-12] │ │ │ │ b 1bc628 <__cxa_atexit@plt+0x1b091c> │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1bc624 <__cxa_atexit@plt+0x1b0918> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, pc, r0, ror #9 │ │ │ │ + rsceq sp, pc, r0, asr #9 │ │ │ │ mov r1, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ ldr r9, [pc, #352] @ 1bc798 <__cxa_atexit@plt+0x1b0a8c> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [pc, #348] @ 1bc79c <__cxa_atexit@plt+0x1b0a90> │ │ │ │ sub lr, r5, #4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -443044,17 +443044,17 @@ │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r0, pc, r0, ror #19 │ │ │ │ + rscseq r0, pc, r0, asr #19 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - smlalseq r0, pc, r8, r9 @ │ │ │ │ + rscseq r0, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bc81c <__cxa_atexit@plt+0x1b0b10> │ │ │ │ @@ -443080,15 +443080,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1bc83c <__cxa_atexit@plt+0x1b0b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - rscseq r0, pc, r8, asr #17 │ │ │ │ + rscseq r0, pc, r8, lsr #17 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 1bc884 <__cxa_atexit@plt+0x1b0b78> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -443130,15 +443130,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1bc904 <__cxa_atexit@plt+0x1b0bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq r0, [pc], #124 │ │ │ │ + ldrhteq r0, [pc], #124 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1bc9a0 <__cxa_atexit@plt+0x1b0c94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -443178,19 +443178,19 @@ │ │ │ │ b 1bc9b0 <__cxa_atexit@plt+0x1b0ca4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1bc9c8 <__cxa_atexit@plt+0x1b0cbc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, pc, r4, asr r7 @ │ │ │ │ + rscseq r0, pc, r4, lsr r7 @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq sp, pc, r8, asr r1 @ │ │ │ │ + rsceq sp, pc, r8, lsr r1 @ │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ - rsceq fp, pc, r0, ror #22 │ │ │ │ + rsceq fp, pc, r0, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bca4c <__cxa_atexit@plt+0x1b0d40> │ │ │ │ @@ -443218,15 +443218,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq fp, [pc], #164 @ │ │ │ │ + strhteq fp, [pc], #164 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1bca8c <__cxa_atexit@plt+0x1b0d80> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -443259,15 +443259,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1bcb04 <__cxa_atexit@plt+0x1b0df8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq sp, pc, r4 │ │ │ │ + rsceq ip, pc, r4, ror #31 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #4 │ │ │ │ @@ -443279,18 +443279,18 @@ │ │ │ │ b 1bc628 <__cxa_atexit@plt+0x1b091c> │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1bcb54 <__cxa_atexit@plt+0x1b0e48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq ip, [pc], #240 │ │ │ │ + smlaleq ip, pc, r0, pc @ │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - ldrdeq fp, [pc], #144 @ │ │ │ │ + strhteq fp, [pc], #144 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1bcc00 <__cxa_atexit@plt+0x1b0ef4> │ │ │ │ @@ -443332,17 +443332,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1bcc30 <__cxa_atexit@plt+0x1b0f24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [pc], #72 │ │ │ │ + ldrsbteq r0, [pc], #72 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - strdeq ip, [pc], #224 @ │ │ │ │ + ldrdeq ip, [pc], #224 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #76] @ 1bcc98 <__cxa_atexit@plt+0x1b0f8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -443361,30 +443361,30 @@ │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1bcc9c <__cxa_atexit@plt+0x1b0f90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq ip, pc, ip, ror #28 │ │ │ │ + rsceq ip, pc, ip, asr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bccc4 <__cxa_atexit@plt+0x1b0fb8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1bc628 <__cxa_atexit@plt+0x1b091c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1bccd8 <__cxa_atexit@plt+0x1b0fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, pc, ip, lsr #28 │ │ │ │ + rsceq ip, pc, ip, lsl #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bcd94 <__cxa_atexit@plt+0x1b1088> │ │ │ │ ldr r2, [pc, #184] @ 1bcdb0 <__cxa_atexit@plt+0x1b10a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -443430,19 +443430,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r0, [pc], #20 │ │ │ │ + ldrsbteq r0, [pc], #20 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strhteq ip, [pc], #216 │ │ │ │ - ldrdeq ip, [pc], #220 @ │ │ │ │ - ldrshteq r0, [pc], #32 │ │ │ │ + smlaleq ip, pc, r8, sp @ │ │ │ │ + strhteq ip, [pc], #220 │ │ │ │ + ldrsbteq r0, [pc], #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1bcdf4 <__cxa_atexit@plt+0x1b10e8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1bce08 <__cxa_atexit@plt+0x1b10fc> │ │ │ │ @@ -443473,18 +443473,18 @@ │ │ │ │ strb r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq ip, pc, r4, lsl #26 │ │ │ │ - rsceq ip, pc, r0, lsr #26 │ │ │ │ - rscseq r0, pc, ip, lsr r2 @ │ │ │ │ - rsceq ip, pc, ip, lsr #25 │ │ │ │ + rsceq ip, pc, r4, ror #25 │ │ │ │ + rsceq ip, pc, r0, lsl #26 │ │ │ │ + rscseq r0, pc, ip, lsl r2 @ │ │ │ │ + rsceq ip, pc, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bcea0 <__cxa_atexit@plt+0x1b1194> │ │ │ │ ldr r2, [pc, #32] @ 1bcea8 <__cxa_atexit@plt+0x1b119c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -443492,17 +443492,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7913c <__cxa_atexit@plt+0xf6d430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, pc, r4, rrx │ │ │ │ + rscseq r0, pc, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq fp, pc, r0, lsr #28 │ │ │ │ + rsceq fp, pc, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 169148 <__cxa_atexit@plt+0x15d43c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -443525,15 +443525,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, pc, r4 │ │ │ │ + rscseq pc, lr, r4, ror #31 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bcf58 <__cxa_atexit@plt+0x1b124c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -443558,17 +443558,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1bcfb4 <__cxa_atexit@plt+0x1b12a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r0, pc, r4, asr #32 │ │ │ │ + rscseq r0, pc, r4, lsr #32 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq ip, pc, r0, asr fp @ │ │ │ │ + rsceq ip, pc, r0, lsr fp @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bd058 <__cxa_atexit@plt+0x1b134c> │ │ │ │ @@ -443605,15 +443605,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq ip, pc, r0, lsr #21 │ │ │ │ + rsceq ip, pc, r0, lsl #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -443623,15 +443623,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1bd0a8 <__cxa_atexit@plt+0x1b139c> │ │ │ │ b 1bd0c0 <__cxa_atexit@plt+0x1b13b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, pc, r8, asr sl @ │ │ │ │ + rsceq ip, pc, r8, lsr sl @ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -443683,19 +443683,19 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1bd1ac <__cxa_atexit@plt+0x1b14a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, lr, r8, lsl #31 │ │ │ │ + rscseq pc, lr, r8, ror #30 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ - rsceq ip, pc, r4, ror r9 @ │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ rsceq ip, pc, r4, asr r9 @ │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + rsceq ip, pc, r4, lsr r9 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd214 <__cxa_atexit@plt+0x1b1508> │ │ │ │ ldr r3, [pc, #68] @ 1bd21c <__cxa_atexit@plt+0x1b1510> │ │ │ │ @@ -443714,15 +443714,15 @@ │ │ │ │ b 1bd22c <__cxa_atexit@plt+0x1b1520> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq ip, pc, ip, ror #17 │ │ │ │ + rsceq ip, pc, ip, asr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1bd2cc <__cxa_atexit@plt+0x1b15c0> │ │ │ │ @@ -443764,16 +443764,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq pc, lr, r8, lsr lr @ │ │ │ │ - rsceq ip, pc, r0, lsr #16 │ │ │ │ + rscseq pc, lr, r8, lsl lr @ │ │ │ │ + rsceq ip, pc, r0, lsl #16 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -443825,17 +443825,17 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1bd3e4 <__cxa_atexit@plt+0x1b16d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, lr, r0, asr sp @ │ │ │ │ + rscseq pc, lr, r0, lsr sp @ │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ - rsceq ip, pc, ip, lsr r7 @ │ │ │ │ + rsceq ip, pc, ip, lsl r7 @ │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd49c <__cxa_atexit@plt+0x1b1790> │ │ │ │ @@ -443876,15 +443876,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq pc, lr, r4, ror #21 │ │ │ │ + rscseq pc, lr, r4, asr #21 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -443906,15 +443906,15 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bd520 <__cxa_atexit@plt+0x1b1814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq pc, lr, r0, asr sl @ │ │ │ │ + rscseq pc, lr, r0, lsr sl @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd5d4 <__cxa_atexit@plt+0x1b18c8> │ │ │ │ ldr r2, [pc, #152] @ 1bd5dc <__cxa_atexit@plt+0x1b18d0> │ │ │ │ @@ -443954,15 +443954,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq pc, lr, ip, lsr #19 │ │ │ │ + rscseq pc, lr, ip, lsl #19 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -443984,16 +443984,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bd658 <__cxa_atexit@plt+0x1b194c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq pc, lr, r8, lsl r9 @ │ │ │ │ - rsceq sl, pc, r0, lsl #29 │ │ │ │ + ldrshteq pc, [lr], #136 @ 0x88 @ │ │ │ │ + rsceq sl, pc, r0, ror #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd6b0 <__cxa_atexit@plt+0x1b19a4> │ │ │ │ ldr r3, [pc, #56] @ 1bd6b8 <__cxa_atexit@plt+0x1b19ac> │ │ │ │ @@ -444009,15 +444009,15 @@ │ │ │ │ b 1bd6c8 <__cxa_atexit@plt+0x1b19bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, pc, r4, lsr #28 │ │ │ │ + rsceq sl, pc, r4, lsl #28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov lr, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ @@ -444084,15 +444084,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq pc, lr, r4, lsr #18 │ │ │ │ + rscseq pc, lr, r4, lsl #18 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444120,17 +444120,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1bd87c <__cxa_atexit@plt+0x1b1b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq pc, lr, r0, ror #16 │ │ │ │ + rscseq pc, lr, r0, asr #16 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq sl, pc, r0, ror #24 │ │ │ │ + rsceq sl, pc, r0, asr #24 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444176,16 +444176,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, lr, r0, lsl #15 │ │ │ │ - rsceq sl, pc, r0, lsl #23 │ │ │ │ + rscseq pc, lr, r0, ror #14 │ │ │ │ + rsceq sl, pc, r0, ror #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bd9ac <__cxa_atexit@plt+0x1b1ca0> │ │ │ │ ldr r3, [pc, #52] @ 1bd9b4 <__cxa_atexit@plt+0x1b1ca8> │ │ │ │ @@ -444200,15 +444200,15 @@ │ │ │ │ b 1bd9c4 <__cxa_atexit@plt+0x1b1cb8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sl, pc, r8, lsr #22 │ │ │ │ + rsceq sl, pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1bdae8 <__cxa_atexit@plt+0x1b1ddc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -444299,18 +444299,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - ldrhteq pc, [lr], #96 @ 0x60 @ │ │ │ │ + smlalseq pc, lr, r0, r6 @ │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq pc, lr, ip, asr #11 │ │ │ │ + rscseq pc, lr, ip, lsr #11 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444338,17 +444338,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1bdbe4 <__cxa_atexit@plt+0x1b1ed8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrshteq pc, [lr], #72 @ 0x48 @ │ │ │ │ + ldrsbteq pc, [lr], #72 @ 0x48 @ │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq sl, [pc], #136 @ │ │ │ │ + ldrdeq sl, [pc], #136 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444394,16 +444394,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, lr, r8, lsl r4 @ │ │ │ │ - rsceq fp, pc, ip, ror #28 │ │ │ │ + ldrshteq pc, [lr], #56 @ 0x38 @ │ │ │ │ + rsceq fp, pc, ip, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bdd0c <__cxa_atexit@plt+0x1b2000> │ │ │ │ @@ -444419,16 +444419,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1bdd24 <__cxa_atexit@plt+0x1b2018> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, pc, r0, lsr lr @ │ │ │ │ - rsceq fp, pc, ip, lsl #28 │ │ │ │ + rsceq fp, pc, r0, lsl lr @ │ │ │ │ + rsceq fp, pc, ip, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1bdda4 <__cxa_atexit@plt+0x1b2098> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -444528,19 +444528,19 @@ │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ @ instruction: 0xffffef10 │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ @ instruction: 0xfffff064 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq pc, lr, r0, lsr r2 @ │ │ │ │ - rscseq pc, lr, r4, ror #3 │ │ │ │ - rscseq pc, lr, r0, lsl #3 │ │ │ │ - rscseq pc, lr, r4, lsr r1 @ │ │ │ │ - rsceq fp, pc, ip, lsr ip @ │ │ │ │ + rscseq pc, lr, r0, lsl r2 @ │ │ │ │ + rscseq pc, lr, r4, asr #3 │ │ │ │ + rscseq pc, lr, r0, ror #2 │ │ │ │ + rscseq pc, lr, r4, lsl r1 @ │ │ │ │ + rsceq fp, pc, ip, lsl ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r9, r2 │ │ │ │ bcc 1bdfa4 <__cxa_atexit@plt+0x1b2298> │ │ │ │ mov r3, r5 │ │ │ │ @@ -444600,16 +444600,16 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffedc0 │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ @ instruction: 0xffffef14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rscseq pc, lr, r0, lsr r0 @ │ │ │ │ - rscseq lr, lr, r4, ror #31 │ │ │ │ + rscseq pc, lr, r0, lsl r0 @ │ │ │ │ + rscseq lr, lr, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -444627,16 +444627,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1be06c <__cxa_atexit@plt+0x1b2360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, lr, r4, lsl #31 │ │ │ │ - rscseq lr, lr, r8, lsr pc │ │ │ │ + rscseq lr, lr, r4, ror #30 │ │ │ │ + rscseq lr, lr, r8, lsl pc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ @@ -444655,16 +444655,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1be0dc <__cxa_atexit@plt+0x1b23d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, lr, r4, lsl pc │ │ │ │ - rscseq lr, lr, r8, asr #29 │ │ │ │ + ldrshteq lr, [lr], #228 @ 0xe4 │ │ │ │ + rscseq lr, lr, r8, lsr #29 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1be120 <__cxa_atexit@plt+0x1b2414> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1be130 <__cxa_atexit@plt+0x1b2424> │ │ │ │ @@ -444679,15 +444679,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1be134 <__cxa_atexit@plt+0x1b2428> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rsceq fp, pc, r8, lsr #20 │ │ │ │ + rsceq fp, pc, r8, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1be1d8 <__cxa_atexit@plt+0x1b24cc> │ │ │ │ @@ -444733,15 +444733,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #12] @ 1be20c <__cxa_atexit@plt+0x1b2500> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rsceq fp, pc, r4, asr r9 @ │ │ │ │ + rsceq fp, pc, r4, lsr r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -444765,15 +444765,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1be28c <__cxa_atexit@plt+0x1b2580> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq fp, [pc], #128 @ │ │ │ │ + strhteq fp, [pc], #128 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -444796,15 +444796,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1be308 <__cxa_atexit@plt+0x1b25fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq fp, pc, r4, asr r8 @ │ │ │ │ + rsceq fp, pc, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1be328 <__cxa_atexit@plt+0x1b261c> │ │ │ │ @@ -444923,19 +444923,19 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbteq lr, [lr], #192 @ 0xc0 │ │ │ │ + ldrhteq lr, [lr], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq lr, lr, ip, lsr #26 │ │ │ │ + rscseq lr, lr, ip, lsl #26 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1be580 <__cxa_atexit@plt+0x1b2874> │ │ │ │ @@ -444961,15 +444961,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1be5a0 <__cxa_atexit@plt+0x1b2894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - rscseq lr, lr, r4, ror #22 │ │ │ │ + rscseq lr, lr, r4, asr #22 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #52] @ 1be5f0 <__cxa_atexit@plt+0x1b28e4> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ @@ -445014,15 +445014,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1be674 <__cxa_atexit@plt+0x1b2968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, lr, ip, ror #20 │ │ │ │ + rscseq lr, lr, ip, asr #20 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1be710 <__cxa_atexit@plt+0x1b2a04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -445062,19 +445062,19 @@ │ │ │ │ b 1be720 <__cxa_atexit@plt+0x1b2a14> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1be738 <__cxa_atexit@plt+0x1b2a2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, lr, r4, ror #19 │ │ │ │ + rscseq lr, lr, r4, asr #19 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq fp, pc, ip, lsr #8 │ │ │ │ + rsceq fp, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - strdeq r9, [pc], #208 @ │ │ │ │ + ldrdeq r9, [pc], #208 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1be7bc <__cxa_atexit@plt+0x1b2ab0> │ │ │ │ @@ -445102,15 +445102,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r9, pc, r4, ror #26 │ │ │ │ + rsceq r9, pc, r4, asr #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1be7fc <__cxa_atexit@plt+0x1b2af0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -445142,18 +445142,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1be870 <__cxa_atexit@plt+0x1b2b64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - rsceq fp, pc, ip, ror #5 │ │ │ │ + rsceq fp, pc, ip, asr #5 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - strhteq r9, [pc], #196 │ │ │ │ + smlaleq r9, pc, r4, ip @ │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1be91c <__cxa_atexit@plt+0x1b2c10> │ │ │ │ @@ -445195,17 +445195,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1be94c <__cxa_atexit@plt+0x1b2c40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [lr], #124 @ 0x7c │ │ │ │ + ldrhteq lr, [lr], #124 @ 0x7c │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rsceq fp, pc, r8, lsl r2 @ │ │ │ │ + strdeq fp, [pc], #24 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -445225,16 +445225,16 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1be9bc <__cxa_atexit@plt+0x1b2cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - rsceq fp, pc, r0, lsr #3 │ │ │ │ - strhteq fp, [pc], #24 │ │ │ │ + rsceq fp, pc, r0, lsl #3 │ │ │ │ + smlaleq fp, pc, r8, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bea18 <__cxa_atexit@plt+0x1b2d0c> │ │ │ │ ldr r3, [pc, #64] @ 1bea20 <__cxa_atexit@plt+0x1b2d14> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -445251,17 +445251,17 @@ │ │ │ │ b 1bfda4 <__cxa_atexit@plt+0x1b4098> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, lr, r0, lsl #10 │ │ │ │ + rscseq lr, lr, r0, ror #9 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq fp, pc, ip, asr #2 │ │ │ │ + rsceq fp, pc, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1bea4c <__cxa_atexit@plt+0x1b2d40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bfda4 <__cxa_atexit@plt+0x1b4098> │ │ │ │ @@ -445290,15 +445290,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, lr, r4, lsl r5 │ │ │ │ + ldrshteq lr, [lr], #68 @ 0x44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1beb7c <__cxa_atexit@plt+0x1b2e70> │ │ │ │ ldr r2, [pc, #184] @ 1beb98 <__cxa_atexit@plt+0x1b2e8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -445344,19 +445344,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, lr, ip, lsl #8 │ │ │ │ + rscseq lr, lr, ip, ror #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - ldrdeq sl, [pc], #240 @ │ │ │ │ - strdeq sl, [pc], #244 @ │ │ │ │ - rscseq lr, lr, r8, lsl #10 │ │ │ │ + strhteq sl, [pc], #240 │ │ │ │ + ldrdeq sl, [pc], #244 @ │ │ │ │ + rscseq lr, lr, r8, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1bebdc <__cxa_atexit@plt+0x1b2ed0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1bebf0 <__cxa_atexit@plt+0x1b2ee4> │ │ │ │ @@ -445387,18 +445387,18 @@ │ │ │ │ strb r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq sl, pc, ip, lsl pc @ │ │ │ │ - rsceq sl, pc, r8, lsr pc @ │ │ │ │ - rscseq lr, lr, r4, asr r4 │ │ │ │ - rsceq sl, pc, r4, asr #29 │ │ │ │ + strdeq sl, [pc], #236 @ │ │ │ │ + rsceq sl, pc, r8, lsl pc @ │ │ │ │ + rscseq lr, lr, r4, lsr r4 │ │ │ │ + rsceq sl, pc, r4, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bec88 <__cxa_atexit@plt+0x1b2f7c> │ │ │ │ ldr r2, [pc, #32] @ 1bec90 <__cxa_atexit@plt+0x1b2f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -445406,17 +445406,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7913c <__cxa_atexit@plt+0xf6d430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, lr, ip, ror r2 │ │ │ │ + rscseq lr, lr, ip, asr r2 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sl, pc, r8, lsr r0 @ │ │ │ │ + rsceq sl, pc, r8, lsl r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 169148 <__cxa_atexit@plt+0x15d43c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -445452,17 +445452,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1bed50 <__cxa_atexit@plt+0x1b3044> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, lr, r8, lsl r2 │ │ │ │ + ldrshteq lr, [lr], #24 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq sl, [pc], #196 @ │ │ │ │ + ldrdeq sl, [pc], #196 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1bed84 <__cxa_atexit@plt+0x1b3078> │ │ │ │ mov r3, #0 │ │ │ │ @@ -445473,16 +445473,16 @@ │ │ │ │ b 1b8f8c <__cxa_atexit@plt+0x1ad280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1bed9c <__cxa_atexit@plt+0x1b3090> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, pc, r0, lsr #25 │ │ │ │ - rsceq sl, pc, ip, lsr #27 │ │ │ │ + rsceq sl, pc, r0, lsl #25 │ │ │ │ + rsceq sl, pc, ip, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bee40 <__cxa_atexit@plt+0x1b3134> │ │ │ │ @@ -445519,15 +445519,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - strdeq sl, [pc], #204 @ │ │ │ │ + ldrdeq sl, [pc], #204 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -445537,15 +445537,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1bee90 <__cxa_atexit@plt+0x1b3184> │ │ │ │ b 1beea8 <__cxa_atexit@plt+0x1b319c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq sl, [pc], #196 │ │ │ │ + smlaleq sl, pc, r4, ip @ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -445597,19 +445597,19 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1bef94 <__cxa_atexit@plt+0x1b3288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, lr, r0, lsr #3 │ │ │ │ + rscseq lr, lr, r0, lsl #3 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - ldrdeq sl, [pc], #176 @ │ │ │ │ - @ instruction: 0xfffffa0c │ │ │ │ strhteq sl, [pc], #176 │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + smlaleq sl, pc, r0, fp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1beffc <__cxa_atexit@plt+0x1b32f0> │ │ │ │ ldr r3, [pc, #68] @ 1bf004 <__cxa_atexit@plt+0x1b32f8> │ │ │ │ @@ -445628,15 +445628,15 @@ │ │ │ │ b 1bf014 <__cxa_atexit@plt+0x1b3308> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq sl, pc, r8, asr #22 │ │ │ │ + rsceq sl, pc, r8, lsr #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1bf0b4 <__cxa_atexit@plt+0x1b33a8> │ │ │ │ @@ -445678,16 +445678,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq lr, lr, r0, asr r0 │ │ │ │ - rsceq sl, pc, ip, ror sl @ │ │ │ │ + rscseq lr, lr, r0, lsr r0 │ │ │ │ + rsceq sl, pc, ip, asr sl @ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -445739,17 +445739,17 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1bf1cc <__cxa_atexit@plt+0x1b34c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, lr, r8, ror #30 │ │ │ │ + rscseq sp, lr, r8, asr #30 │ │ │ │ @ instruction: 0xfffff5e8 │ │ │ │ - smlaleq sl, pc, r8, r9 @ │ │ │ │ + rsceq sl, pc, r8, ror r9 @ │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf284 <__cxa_atexit@plt+0x1b3578> │ │ │ │ @@ -445790,15 +445790,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrshteq sp, [lr], #204 @ 0xcc │ │ │ │ + ldrsbteq sp, [lr], #204 @ 0xcc │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -445820,15 +445820,15 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bf308 <__cxa_atexit@plt+0x1b35fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq sp, lr, r8, ror #24 │ │ │ │ + rscseq sp, lr, r8, asr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf3bc <__cxa_atexit@plt+0x1b36b0> │ │ │ │ ldr r2, [pc, #152] @ 1bf3c4 <__cxa_atexit@plt+0x1b36b8> │ │ │ │ @@ -445868,15 +445868,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq sp, lr, r4, asr #23 │ │ │ │ + rscseq sp, lr, r4, lsr #23 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -445898,16 +445898,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1bf440 <__cxa_atexit@plt+0x1b3734> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq sp, lr, r0, lsr fp │ │ │ │ - smlaleq r9, pc, r8, r0 @ │ │ │ │ + rscseq sp, lr, r0, lsl fp │ │ │ │ + rsceq r9, pc, r8, ror r0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf498 <__cxa_atexit@plt+0x1b378c> │ │ │ │ ldr r3, [pc, #56] @ 1bf4a0 <__cxa_atexit@plt+0x1b3794> │ │ │ │ @@ -445923,15 +445923,15 @@ │ │ │ │ b 1bf4b0 <__cxa_atexit@plt+0x1b37a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, pc, ip, lsr r0 @ │ │ │ │ + rsceq r9, pc, ip, lsl r0 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov lr, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ @@ -445998,15 +445998,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq sp, lr, ip, lsr fp │ │ │ │ + rscseq sp, lr, ip, lsl fp │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446034,17 +446034,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1bf664 <__cxa_atexit@plt+0x1b3958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sp, lr, r8, ror sl │ │ │ │ + rscseq sp, lr, r8, asr sl │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r8, pc, r8, ror lr @ │ │ │ │ + rsceq r8, pc, r8, asr lr @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446090,16 +446090,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq sp, lr, r8, r9 │ │ │ │ - smlaleq r8, pc, r8, sp @ │ │ │ │ + rscseq sp, lr, r8, ror r9 │ │ │ │ + rsceq r8, pc, r8, ror sp @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bf794 <__cxa_atexit@plt+0x1b3a88> │ │ │ │ ldr r3, [pc, #52] @ 1bf79c <__cxa_atexit@plt+0x1b3a90> │ │ │ │ @@ -446114,15 +446114,15 @@ │ │ │ │ b 1bf7ac <__cxa_atexit@plt+0x1b3aa0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r8, pc, r0, asr #26 │ │ │ │ + rsceq r8, pc, r0, lsr #26 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1bf8d0 <__cxa_atexit@plt+0x1b3bc4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -446213,18 +446213,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rscseq sp, lr, r8, asr #17 │ │ │ │ + rscseq sp, lr, r8, lsr #17 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq sp, lr, r4, ror #15 │ │ │ │ + rscseq sp, lr, r4, asr #15 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446252,17 +446252,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1bf9cc <__cxa_atexit@plt+0x1b3cc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sp, lr, r0, lsl r7 │ │ │ │ + ldrshteq sp, [lr], #96 @ 0x60 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r8, pc, r0, lsl fp @ │ │ │ │ + strdeq r8, [pc], #160 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446308,16 +446308,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, lr, r0, lsr r6 │ │ │ │ - strhteq sl, [pc], #12 │ │ │ │ + rscseq sp, lr, r0, lsl r6 │ │ │ │ + smlaleq sl, pc, ip, r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bfb00 <__cxa_atexit@plt+0x1b3df4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -446333,17 +446333,17 @@ │ │ │ │ beq 1bfaf8 <__cxa_atexit@plt+0x1b3dec> │ │ │ │ b 1bfb20 <__cxa_atexit@plt+0x1b3e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, lr, r8, lsl r4 │ │ │ │ + ldrshteq sp, [lr], #56 @ 0x38 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sl, pc, r4, asr r0 @ │ │ │ │ + rsceq sl, pc, r4, lsr r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1bfb58 <__cxa_atexit@plt+0x1b3e4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -446398,15 +446398,15 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ - rsceq r9, pc, r8, asr #30 │ │ │ │ + rsceq r9, pc, r8, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1bfc90 <__cxa_atexit@plt+0x1b3f84> │ │ │ │ @@ -446465,15 +446465,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, lr, r4, lsl r2 │ │ │ │ + ldrshteq sp, [lr], #20 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -446495,15 +446495,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r9, [pc], #208 @ │ │ │ │ + strhteq r9, [pc], #208 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1bfe58 <__cxa_atexit@plt+0x1b414c> │ │ │ │ @@ -446558,22 +446558,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r9, pc, r8, lsl sp @ │ │ │ │ - rscseq sp, lr, r8, lsr #2 │ │ │ │ - rscseq sp, lr, r8, ror r1 │ │ │ │ + strdeq r9, [pc], #200 @ │ │ │ │ + rscseq sp, lr, r8, lsl #2 │ │ │ │ + rscseq sp, lr, r8, asr r1 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ - rscseq sp, lr, r0, lsr #3 │ │ │ │ - rsceq r9, pc, ip, asr #25 │ │ │ │ + rscseq sp, lr, r0, lsl #3 │ │ │ │ + rsceq r9, pc, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446607,15 +446607,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffeae4 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - rscseq sp, lr, r4, lsr #1 │ │ │ │ + rscseq sp, lr, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1bffb4 <__cxa_atexit@plt+0x1b42a8> │ │ │ │ @@ -446634,15 +446634,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, lr, r0, ror pc │ │ │ │ + rscseq ip, lr, r0, asr pc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1bffec <__cxa_atexit@plt+0x1b42e0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -446667,17 +446667,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c0048 <__cxa_atexit@plt+0x1b433c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq ip, [lr], #240 @ 0xf0 │ │ │ │ + smlalseq ip, lr, r0, pc @ │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r9, pc, ip, lsr #22 │ │ │ │ + rsceq r9, pc, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c00a4 <__cxa_atexit@plt+0x1b4398> │ │ │ │ ldr r2, [pc, #64] @ 1c00b0 <__cxa_atexit@plt+0x1b43a4> │ │ │ │ @@ -446694,18 +446694,18 @@ │ │ │ │ b 1bfda4 <__cxa_atexit@plt+0x1b4098> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, lr, ip, ror lr │ │ │ │ + rscseq ip, lr, ip, asr lr │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strhteq r9, [pc], #172 │ │ │ │ + smlaleq r9, pc, ip, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c00dc <__cxa_atexit@plt+0x1b43d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1bfda4 <__cxa_atexit@plt+0x1b4098> │ │ │ │ @@ -446725,16 +446725,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq ip, [lr], #220 @ 0xdc │ │ │ │ - strdeq r8, [pc], #20 @ │ │ │ │ + ldrhteq ip, [lr], #220 @ 0xdc │ │ │ │ + ldrdeq r8, [pc], #20 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c0198 <__cxa_atexit@plt+0x1b448c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -446755,24 +446755,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, pc, r4, lsl #3 │ │ │ │ + rsceq r8, pc, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r8, pc, ip, asr r1 @ │ │ │ │ + rsceq r8, pc, ip, lsr r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -446827,16 +446827,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c02c4 <__cxa_atexit@plt+0x1b45b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - ldrdeq r9, [pc], #132 @ │ │ │ │ strhteq r9, [pc], #132 │ │ │ │ + smlaleq r9, pc, r4, r8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c037c <__cxa_atexit@plt+0x1b4670> │ │ │ │ ldr r7, [pc, #212] @ 1c03c0 <__cxa_atexit@plt+0x1b46b4> │ │ │ │ @@ -446894,18 +446894,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r9, pc, r0, ror #15 │ │ │ │ - rsceq r9, pc, r0, lsl r8 @ │ │ │ │ - rscseq ip, lr, r8, asr ip │ │ │ │ - rscseq ip, lr, ip, lsl #24 │ │ │ │ + rsceq r9, pc, r0, asr #15 │ │ │ │ + strdeq r9, [pc], #112 @ │ │ │ │ + rscseq ip, lr, r8, lsr ip │ │ │ │ + rscseq ip, lr, ip, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c0428 <__cxa_atexit@plt+0x1b471c> │ │ │ │ @@ -446919,16 +446919,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, lr, r8, lsr #23 │ │ │ │ - rscseq ip, lr, ip, asr fp │ │ │ │ + rscseq ip, lr, r8, lsl #23 │ │ │ │ + rscseq ip, lr, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c04a4 <__cxa_atexit@plt+0x1b4798> │ │ │ │ ldr r2, [pc, #104] @ 1c04c0 <__cxa_atexit@plt+0x1b47b4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -446955,15 +446955,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq ip, lr, r4, asr #27 │ │ │ │ + rscseq ip, lr, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c0500 <__cxa_atexit@plt+0x1b47f4> │ │ │ │ @@ -446973,15 +446973,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, lr, r8, asr sp │ │ │ │ + rscseq ip, lr, r8, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c0578 <__cxa_atexit@plt+0x1b486c> │ │ │ │ ldr r2, [pc, #104] @ 1c0594 <__cxa_atexit@plt+0x1b4888> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -447008,15 +447008,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrshteq ip, [lr], #192 @ 0xc0 │ │ │ │ + ldrsbteq ip, [lr], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c05d4 <__cxa_atexit@plt+0x1b48c8> │ │ │ │ @@ -447026,16 +447026,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, lr, r4, lsl #25 │ │ │ │ - rsceq r9, pc, r0, ror #11 │ │ │ │ + rscseq ip, lr, r4, ror #24 │ │ │ │ + rsceq r9, pc, r0, asr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c0654 <__cxa_atexit@plt+0x1b4948> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -447058,17 +447058,17 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - ldrhteq ip, [lr], #132 @ 0x84 │ │ │ │ + smlalseq ip, lr, r4, r8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r9, pc, r0, lsr r5 @ │ │ │ │ + rsceq r9, pc, r0, lsl r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c0704 <__cxa_atexit@plt+0x1b49f8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -447099,19 +447099,19 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c0708 <__cxa_atexit@plt+0x1b49fc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r8, pc, ip, lsr #8 │ │ │ │ + rsceq r8, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r9, pc, r4, lsl #9 │ │ │ │ + rsceq r9, pc, r4, ror #8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -447135,25 +447135,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r9, pc, r4, lsl #8 │ │ │ │ + rsceq r9, pc, r4, ror #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c07b8 <__cxa_atexit@plt+0x1b4aac> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r9, [pc], #60 @ │ │ │ │ + strhteq r9, [pc], #60 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #156] @ 1c0878 <__cxa_atexit@plt+0x1b4b6c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -447196,15 +447196,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r9, pc, r0, lsl r3 @ │ │ │ │ + strdeq r9, [pc], #32 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ str r9, [r5] │ │ │ │ @@ -447237,15 +447237,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rsceq r9, pc, r8, lsl #5 │ │ │ │ + rsceq r9, pc, r8, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c09c8 <__cxa_atexit@plt+0x1b4cbc> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -447276,20 +447276,20 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c09cc <__cxa_atexit@plt+0x1b4cc0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r8, pc, r8, ror #2 │ │ │ │ + rsceq r8, pc, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r9, [pc], #24 @ │ │ │ │ + strhteq r9, [pc], #24 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -447313,25 +447313,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r9, pc, r8, asr r1 @ │ │ │ │ + rsceq r9, pc, r8, lsr r1 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c0a80 <__cxa_atexit@plt+0x1b4d74> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r9, pc, r0, lsr r1 @ │ │ │ │ + rsceq r9, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #164] @ 1c0b48 <__cxa_atexit@plt+0x1b4e3c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -447377,15 +447377,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rsceq r9, pc, r8, asr r0 @ │ │ │ │ + rsceq r9, pc, r8, lsr r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -447426,15 +447426,15 @@ │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq r7, pc, r4, asr #20 │ │ │ │ + rsceq r7, pc, r4, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c0c74 <__cxa_atexit@plt+0x1b4f68> │ │ │ │ @@ -447451,15 +447451,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r7, pc, r4, ror #19 │ │ │ │ + rsceq r7, pc, r4, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -447497,20 +447497,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r7, [pc, #24] @ 1c0d4c <__cxa_atexit@plt+0x1b5040> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff97b5c │ │ │ │ - rscseq ip, lr, ip, lsr #4 │ │ │ │ + rscseq ip, lr, ip, lsl #4 │ │ │ │ @ instruction: 0xfff97b20 │ │ │ │ - ldrshteq ip, [lr], #28 │ │ │ │ ldrsbteq ip, [lr], #28 │ │ │ │ - rsceq r7, pc, ip, lsr r9 @ │ │ │ │ - smlaleq r8, pc, r0, lr @ │ │ │ │ + ldrhteq ip, [lr], #28 │ │ │ │ + rsceq r7, pc, ip, lsl r9 @ │ │ │ │ + rsceq r8, pc, r0, ror lr @ │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r2, fp │ │ │ │ @@ -447568,23 +447568,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 1c0e6c <__cxa_atexit@plt+0x1b5160> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [lr], #28 │ │ │ │ - ldrhteq ip, [lr], #24 │ │ │ │ + smlalseq ip, lr, ip, r1 │ │ │ │ + smlalseq ip, lr, r8, r1 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @ instruction: 0xfff8dfa8 │ │ │ │ - rsceq r7, pc, ip, lsl #13 │ │ │ │ + rsceq r7, pc, ip, ror #12 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r8, [pc], #220 @ │ │ │ │ - rsceq r8, pc, ip, ror #26 │ │ │ │ + strhteq r8, [pc], #220 │ │ │ │ + rsceq r8, pc, ip, asr #26 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -447627,15 +447627,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c0f44 <__cxa_atexit@plt+0x1b5238> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfff8deb0 │ │ │ │ - rsceq r7, pc, ip, lsr #11 │ │ │ │ + rsceq r7, pc, ip, lsl #11 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c100c <__cxa_atexit@plt+0x1b5300> │ │ │ │ @@ -447686,16 +447686,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq ip, lr, ip, lsl #5 │ │ │ │ - ldrsbteq fp, [lr], #240 @ 0xf0 │ │ │ │ + rscseq ip, lr, ip, ror #4 │ │ │ │ + ldrhteq fp, [lr], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c10c0 <__cxa_atexit@plt+0x1b53b4> │ │ │ │ @@ -447725,17 +447725,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, lr, r4, lsr pc │ │ │ │ - rscseq ip, lr, r4, lsr #3 │ │ │ │ - rsceq r8, pc, r0, lsr #22 │ │ │ │ + rscseq fp, lr, r4, lsl pc │ │ │ │ + rscseq ip, lr, r4, lsl #3 │ │ │ │ + rsceq r8, pc, r0, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c1168 <__cxa_atexit@plt+0x1b545c> │ │ │ │ ldr r3, [pc, #144] @ 1c1188 <__cxa_atexit@plt+0x1b547c> │ │ │ │ @@ -447773,16 +447773,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq fp, lr, r8, ror lr │ │ │ │ - rsceq r8, pc, r8, ror #20 │ │ │ │ + rscseq fp, lr, r8, asr lr │ │ │ │ + rsceq r8, pc, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c11e8 <__cxa_atexit@plt+0x1b54dc> │ │ │ │ @@ -447799,24 +447799,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 1c0d60 <__cxa_atexit@plt+0x1b5054> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, lr, r4, ror #27 │ │ │ │ + rscseq fp, lr, r4, asr #27 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c1228 <__cxa_atexit@plt+0x1b551c> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - strdeq r8, [pc], #156 @ │ │ │ │ + ldrdeq r8, [pc], #156 @ │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c1288 <__cxa_atexit@plt+0x1b557c> │ │ │ │ @@ -447909,23 +447909,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c13b4 <__cxa_atexit@plt+0x1b56a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq fp, [lr], #192 @ 0xc0 │ │ │ │ - rscseq fp, lr, r0, asr #30 │ │ │ │ + ldrhteq fp, [lr], #192 @ 0xc0 │ │ │ │ + rscseq fp, lr, r0, lsr #30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq fp, lr, ip, ror ip │ │ │ │ - rsceq r7, pc, ip, lsr r0 @ │ │ │ │ - rscseq fp, lr, r8, lsr #24 │ │ │ │ - rsceq r6, pc, r0, ror #31 │ │ │ │ - rsceq r6, pc, r4, ror #31 │ │ │ │ - strdeq r7, [pc], #12 @ │ │ │ │ + rscseq fp, lr, ip, asr ip │ │ │ │ + rsceq r7, pc, ip, lsl r0 @ │ │ │ │ + rscseq fp, lr, r8, lsl #24 │ │ │ │ + rsceq r6, pc, r0, asr #31 │ │ │ │ + rsceq r6, pc, r4, asr #31 │ │ │ │ + ldrdeq r7, [pc], #12 @ │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c129c <__cxa_atexit@plt+0x1b5590> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -447977,29 +447977,29 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c14c0 <__cxa_atexit@plt+0x1b57b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq fp, lr, ip, lsl #23 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq fp, lr, ip, ror #22 │ │ │ │ - rsceq r6, pc, r8, lsr #30 │ │ │ │ - rscseq fp, lr, r4, lsl fp │ │ │ │ - rsceq r6, pc, ip, asr #29 │ │ │ │ - ldrdeq r6, [pc], #224 @ │ │ │ │ - rsceq r8, pc, ip, lsr #14 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rscseq fp, lr, ip, asr #22 │ │ │ │ + rsceq r6, pc, r8, lsl #30 │ │ │ │ + ldrshteq fp, [lr], #164 @ 0xa4 │ │ │ │ + rsceq r6, pc, ip, lsr #29 │ │ │ │ + strhteq r6, [pc], #224 │ │ │ │ + rsceq r8, pc, ip, lsl #14 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c13e8 <__cxa_atexit@plt+0x1b56dc> │ │ │ │ - rsceq r8, pc, r0, lsr #14 │ │ │ │ + rsceq r8, pc, r0, lsl #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c155c <__cxa_atexit@plt+0x1b5850> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -448020,27 +448020,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strhteq r8, [pc], #96 │ │ │ │ + smlaleq r8, pc, r0, r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1c1228 <__cxa_atexit@plt+0x1b551c> │ │ │ │ - rsceq r8, pc, ip, ror r6 @ │ │ │ │ + rsceq r8, pc, ip, asr r6 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c15e0 <__cxa_atexit@plt+0x1b58d4> │ │ │ │ ldr r7, [pc, #52] @ 1c15f0 <__cxa_atexit@plt+0x1b58e4> │ │ │ │ @@ -448055,16 +448055,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c15f4 <__cxa_atexit@plt+0x1b58e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r8, pc, r4, asr #12 │ │ │ │ - rsceq r8, pc, r0, lsr #12 │ │ │ │ + rsceq r8, pc, r4, lsr #12 │ │ │ │ + rsceq r8, pc, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c16e8 <__cxa_atexit@plt+0x1b59dc> │ │ │ │ @@ -448123,18 +448123,18 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - ldrdeq r6, [pc], #200 @ │ │ │ │ - rscseq fp, lr, r8, asr #17 │ │ │ │ - rsceq r6, pc, r0, lsl #25 │ │ │ │ - rsceq r6, pc, r4, lsl #25 │ │ │ │ + strhteq r6, [pc], #200 │ │ │ │ + rscseq fp, lr, r8, lsr #17 │ │ │ │ + rsceq r6, pc, r0, ror #24 │ │ │ │ + rsceq r6, pc, r4, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c17c4 <__cxa_atexit@plt+0x1b5ab8> │ │ │ │ ldr r2, [pc, #152] @ 1c17cc <__cxa_atexit@plt+0x1b5ac0> │ │ │ │ @@ -448174,15 +448174,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrhteq fp, [lr], #124 @ 0x7c │ │ │ │ + smlalseq fp, lr, ip, r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -448204,15 +448204,15 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c1848 <__cxa_atexit@plt+0x1b5b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq fp, lr, r8, lsr #14 │ │ │ │ + rscseq fp, lr, r8, lsl #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c18fc <__cxa_atexit@plt+0x1b5bf0> │ │ │ │ ldr r2, [pc, #152] @ 1c1904 <__cxa_atexit@plt+0x1b5bf8> │ │ │ │ @@ -448252,15 +448252,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq fp, lr, r4, lsl #13 │ │ │ │ + rscseq fp, lr, r4, ror #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -448282,16 +448282,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c1980 <__cxa_atexit@plt+0x1b5c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - ldrshteq fp, [lr], #80 @ 0x50 │ │ │ │ - rsceq r8, pc, r0, asr #5 │ │ │ │ + ldrsbteq fp, [lr], #80 @ 0x50 │ │ │ │ + rsceq r8, pc, r0, lsr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #32 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c1a8c <__cxa_atexit@plt+0x1b5d80> │ │ │ │ @@ -448363,15 +448363,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq r8, pc, r4, lsl #3 │ │ │ │ + rsceq r8, pc, r4, ror #2 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r0, r2 │ │ │ │ strb r3, [r0], #1 │ │ │ │ @@ -448419,15 +448419,15 @@ │ │ │ │ ldr r0, [pc, #8] @ 1c1b98 <__cxa_atexit@plt+0x1b5e8c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r8, pc, r4, lsr #1 │ │ │ │ + rsceq r8, pc, r4, lsl #1 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -448451,25 +448451,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r6, pc, r4, lsl #14 │ │ │ │ + rsceq r6, pc, r4, ror #13 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #28]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add sl, r2, #5 │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - strdeq r7, [pc], #248 @ │ │ │ │ + ldrdeq r7, [pc], #248 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1ca4 <__cxa_atexit@plt+0x1b5f98> │ │ │ │ ldr r3, [pc, #60] @ 1c1cac <__cxa_atexit@plt+0x1b5fa0> │ │ │ │ @@ -448486,15 +448486,15 @@ │ │ │ │ b 1c1cbc <__cxa_atexit@plt+0x1b5fb0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq r7, pc, r8, pc @ │ │ │ │ + rsceq r7, pc, r8, ror pc @ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #32 │ │ │ │ cmp ip, lr │ │ │ │ bcc 1c1dac <__cxa_atexit@plt+0x1b60a0> │ │ │ │ mov r2, r5 │ │ │ │ @@ -448562,19 +448562,19 @@ │ │ │ │ mov r7, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [pc, #8] @ 1c1ddc <__cxa_atexit@plt+0x1b60d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, lr, ip, lsr #7 │ │ │ │ + rscseq fp, lr, ip, lsl #7 │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r7, pc, r8, asr lr @ │ │ │ │ + rsceq r7, pc, r8, lsr lr @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -448598,25 +448598,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strhteq r6, [pc], #72 │ │ │ │ + smlaleq r6, pc, r8, r4 @ │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #28]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add sl, r2, #5 │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r7, pc, ip, lsr #27 │ │ │ │ + rsceq r7, pc, ip, lsl #27 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c1ecc <__cxa_atexit@plt+0x1b61c0> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -448626,16 +448626,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 10465ec <__cxa_atexit@plt+0x103a8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c1ee0 <__cxa_atexit@plt+0x1b61d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, pc, r8, lsl #27 │ │ │ │ - rsceq r7, pc, r4, ror #26 │ │ │ │ + rsceq r7, pc, r8, ror #26 │ │ │ │ + rsceq r7, pc, r4, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ @@ -448658,17 +448658,17 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 1c1f64 <__cxa_atexit@plt+0x1b6258> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - rscseq fp, lr, r8, lsr #1 │ │ │ │ + rscseq fp, lr, r8, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r7, pc, r0, ror #25 │ │ │ │ + rsceq r7, pc, r0, asr #25 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c1fc8 <__cxa_atexit@plt+0x1b62bc> │ │ │ │ @@ -448690,18 +448690,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1c1fe8 <__cxa_atexit@plt+0x1b62dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq fp, lr, r4, lsr r0 │ │ │ │ + rscseq fp, lr, r4, lsl r0 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, pc, r8, ror #24 │ │ │ │ + rsceq r7, pc, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c2068 <__cxa_atexit@plt+0x1b635c> │ │ │ │ ldr r7, [pc, #124] @ 1c208c <__cxa_atexit@plt+0x1b6380> │ │ │ │ @@ -448735,18 +448735,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c2094 <__cxa_atexit@plt+0x1b6388> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq r7, [pc], #184 @ │ │ │ │ - strdeq r7, [pc], #180 @ │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ strhteq r7, [pc], #184 │ │ │ │ + ldrdeq r7, [pc], #180 @ │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + smlaleq r7, pc, r8, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r1, [pc, #52] @ 1c20f8 <__cxa_atexit@plt+0x1b63ec> │ │ │ │ @@ -448762,15 +448762,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c2100 <__cxa_atexit@plt+0x1b63f4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ - rsceq r7, pc, ip, ror #22 │ │ │ │ + rsceq r7, pc, ip, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c214c <__cxa_atexit@plt+0x1b6440> │ │ │ │ @@ -448784,16 +448784,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, lr, r4, lsl #29 │ │ │ │ - rscseq sl, lr, r8, lsr lr │ │ │ │ + rscseq sl, lr, r4, ror #28 │ │ │ │ + rscseq sl, lr, r8, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c21cc <__cxa_atexit@plt+0x1b64c0> │ │ │ │ @@ -448847,16 +448847,16 @@ │ │ │ │ str r7, [r9], #-3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq fp, lr, r4, lsl #1 │ │ │ │ - rsceq r6, pc, ip, ror r2 @ │ │ │ │ + rscseq fp, lr, r4, rrx │ │ │ │ + rsceq r6, pc, ip, asr r2 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -448889,16 +448889,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c22fc <__cxa_atexit@plt+0x1b65f0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfff8caf4 │ │ │ │ - strdeq r6, [pc], #16 @ │ │ │ │ - smlaleq r7, pc, r8, r9 @ │ │ │ │ + ldrdeq r6, [pc], #16 @ │ │ │ │ + rsceq r7, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c236c <__cxa_atexit@plt+0x1b6660> │ │ │ │ ldr r2, [pc, #104] @ 1c2388 <__cxa_atexit@plt+0x1b667c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -448925,15 +448925,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrshteq sl, [lr], #236 @ 0xec │ │ │ │ + ldrsbteq sl, [lr], #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c23c8 <__cxa_atexit@plt+0x1b66bc> │ │ │ │ @@ -448943,15 +448943,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq sl, lr, r0, lr │ │ │ │ + rscseq sl, lr, r0, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c2440 <__cxa_atexit@plt+0x1b6734> │ │ │ │ ldr r2, [pc, #104] @ 1c245c <__cxa_atexit@plt+0x1b6750> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -448978,15 +448978,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sl, lr, r8, lsr #28 │ │ │ │ + rscseq sl, lr, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c249c <__cxa_atexit@plt+0x1b6790> │ │ │ │ @@ -448996,16 +448996,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sl, [lr], #220 @ 0xdc │ │ │ │ - strdeq r7, [pc], #124 @ │ │ │ │ + smlalseq sl, lr, ip, sp │ │ │ │ + ldrdeq r7, [pc], #124 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c251c <__cxa_atexit@plt+0x1b6810> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -449028,17 +449028,17 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - rscseq sl, lr, ip, ror #19 │ │ │ │ + rscseq sl, lr, ip, asr #19 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r7, pc, r4, asr #14 │ │ │ │ + rsceq r7, pc, r4, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c25cc <__cxa_atexit@plt+0x1b68c0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -449069,19 +449069,19 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c25d0 <__cxa_atexit@plt+0x1b68c4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r6, pc, r4, ror #10 │ │ │ │ + rsceq r6, pc, r4, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlaleq r7, pc, r8, r6 @ │ │ │ │ + rsceq r7, pc, r8, ror r6 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -449105,25 +449105,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r7, pc, r8, lsl r6 @ │ │ │ │ + strdeq r7, [pc], #88 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c2680 <__cxa_atexit@plt+0x1b6974> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r7, [pc], #80 @ │ │ │ │ + ldrdeq r7, [pc], #80 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #156] @ 1c2740 <__cxa_atexit@plt+0x1b6a34> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -449166,15 +449166,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r7, pc, r4, lsr #10 │ │ │ │ + rsceq r7, pc, r4, lsl #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ str sl, [r5] │ │ │ │ @@ -449207,15 +449207,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rsceq r7, pc, r0, lsr #9 │ │ │ │ + rsceq r7, pc, r0, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c2890 <__cxa_atexit@plt+0x1b6b84> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -449246,20 +449246,20 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c2894 <__cxa_atexit@plt+0x1b6b88> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r6, pc, r0, lsr #5 │ │ │ │ + rsceq r6, pc, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strdeq r7, [pc], #48 @ │ │ │ │ + ldrdeq r7, [pc], #48 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -449283,25 +449283,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r7, pc, r0, ror r3 @ │ │ │ │ + rsceq r7, pc, r0, asr r3 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c2948 <__cxa_atexit@plt+0x1b6c3c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, pc, r8, asr #6 │ │ │ │ + rsceq r7, pc, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #164] @ 1c2a10 <__cxa_atexit@plt+0x1b6d04> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -449347,15 +449347,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rsceq r7, pc, r0, ror r2 @ │ │ │ │ + rsceq r7, pc, r0, asr r2 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -449390,22 +449390,22 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - smlaleq r7, pc, r8, r1 @ │ │ │ │ + rsceq r7, pc, r8, ror r1 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1c2268 <__cxa_atexit@plt+0x1b655c> │ │ │ │ - rsceq r5, pc, r8, ror fp @ │ │ │ │ + rsceq r5, pc, r8, asr fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c2b40 <__cxa_atexit@plt+0x1b6e34> │ │ │ │ @@ -449422,15 +449422,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r5, pc, r8, lsl fp @ │ │ │ │ + strdeq r5, [pc], #168 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -449468,20 +449468,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r7, [pc, #24] @ 1c2c18 <__cxa_atexit@plt+0x1b6f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff95c90 │ │ │ │ - rscseq sl, lr, r0, ror #6 │ │ │ │ + rscseq sl, lr, r0, asr #6 │ │ │ │ @ instruction: 0xfff95c54 │ │ │ │ - rscseq sl, lr, r0, lsr r3 │ │ │ │ rscseq sl, lr, r0, lsl r3 │ │ │ │ - rsceq r5, pc, r0, ror sl @ │ │ │ │ - rsceq r7, pc, r4, lsr #1 │ │ │ │ + ldrshteq sl, [lr], #32 │ │ │ │ + rsceq r5, pc, r0, asr sl @ │ │ │ │ + rsceq r7, pc, r4, lsl #1 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r2, fp │ │ │ │ @@ -449539,23 +449539,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 1c2d38 <__cxa_atexit@plt+0x1b702c> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [lr], #32 │ │ │ │ - rscseq sl, lr, ip, ror #5 │ │ │ │ + ldrsbteq sl, [lr], #32 │ │ │ │ + rscseq sl, lr, ip, asr #5 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ @ instruction: 0xfff8c0dc │ │ │ │ - rsceq r5, pc, r0, asr #15 │ │ │ │ + rsceq r5, pc, r0, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r6, [pc], #240 @ │ │ │ │ - rsceq r6, pc, r0, lsl #31 │ │ │ │ + ldrdeq r6, [pc], #240 @ │ │ │ │ + rsceq r6, pc, r0, ror #30 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -449598,17 +449598,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c2e10 <__cxa_atexit@plt+0x1b7104> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfff8bfe4 │ │ │ │ - rsceq r5, pc, r0, ror #13 │ │ │ │ + rsceq r5, pc, r0, asr #13 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - strhteq r6, [pc], #236 │ │ │ │ + smlaleq r6, pc, ip, lr @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c2eac <__cxa_atexit@plt+0x1b71a0> │ │ │ │ ldr r3, [pc, #144] @ 1c2ecc <__cxa_atexit@plt+0x1b71c0> │ │ │ │ @@ -449646,16 +449646,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq sl, lr, r4, lsr r1 │ │ │ │ - rsceq r6, pc, r4, lsl #28 │ │ │ │ + rscseq sl, lr, r4, lsl r1 │ │ │ │ + rsceq r6, pc, r4, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c2f2c <__cxa_atexit@plt+0x1b7220> │ │ │ │ @@ -449672,15 +449672,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 1c2c2c <__cxa_atexit@plt+0x1b6f20> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, lr, r0, lsr #1 │ │ │ │ + rscseq sl, lr, r0, lsl #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c2fa8 <__cxa_atexit@plt+0x1b729c> │ │ │ │ @@ -449734,16 +449734,16 @@ │ │ │ │ str r7, [r9], #-3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq sl, lr, r8, lsr #5 │ │ │ │ - rsceq r5, pc, r0, lsr #9 │ │ │ │ + rscseq sl, lr, r8, lsl #5 │ │ │ │ + rsceq r5, pc, r0, lsl #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c3084 <__cxa_atexit@plt+0x1b7378> │ │ │ │ @@ -449759,15 +449759,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r5, pc, r4, asr #8 │ │ │ │ + rsceq r5, pc, r4, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c3164 <__cxa_atexit@plt+0x1b7458> │ │ │ │ @@ -449819,28 +449819,28 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1c3194 <__cxa_atexit@plt+0x1b7488> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, lr, r0, asr r1 │ │ │ │ + rscseq sl, lr, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rscseq r9, lr, r8, lsl #29 │ │ │ │ + rscseq r9, lr, r8, ror #28 │ │ │ │ @ instruction: 0xfff8bc50 │ │ │ │ - rsceq r5, pc, r0, ror #6 │ │ │ │ + rsceq r5, pc, r0, asr #6 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c31c8 <__cxa_atexit@plt+0x1b74bc> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq r6, pc, ip, asr fp @ │ │ │ │ + rsceq r6, pc, ip, lsr fp @ │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c3228 <__cxa_atexit@plt+0x1b751c> │ │ │ │ @@ -449933,23 +449933,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c3354 <__cxa_atexit@plt+0x1b7648> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r9, lr, r0, lsr sp │ │ │ │ - rscseq r9, lr, r4, lsr #31 │ │ │ │ + rscseq r9, lr, r0, lsl sp │ │ │ │ + rscseq r9, lr, r4, lsl #31 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsbteq r9, [lr], #204 @ 0xcc │ │ │ │ - smlaleq r5, pc, ip, r0 @ │ │ │ │ - rscseq r9, lr, r8, lsl #25 │ │ │ │ - rsceq r5, pc, r0, asr #32 │ │ │ │ - rsceq r5, pc, r4, asr #32 │ │ │ │ - smlaleq r6, pc, r8, r9 @ │ │ │ │ + ldrhteq r9, [lr], #204 @ 0xcc │ │ │ │ + rsceq r5, pc, ip, ror r0 @ │ │ │ │ + rscseq r9, lr, r8, ror #24 │ │ │ │ + rsceq r5, pc, r0, lsr #32 │ │ │ │ + rsceq r5, pc, r4, lsr #32 │ │ │ │ + rsceq r6, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c323c <__cxa_atexit@plt+0x1b7530> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -450001,29 +450001,29 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c3460 <__cxa_atexit@plt+0x1b7754> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r9, lr, ip, ror #23 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r9, lr, ip, asr #23 │ │ │ │ - rsceq r4, pc, r8, lsl #31 │ │ │ │ - rscseq r9, lr, r4, ror fp │ │ │ │ - rsceq r4, pc, ip, lsr #30 │ │ │ │ - rsceq r4, pc, r0, lsr pc @ │ │ │ │ - rsceq r6, pc, ip, ror #16 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rscseq r9, lr, ip, lsr #23 │ │ │ │ + rsceq r4, pc, r8, ror #30 │ │ │ │ + rscseq r9, lr, r4, asr fp │ │ │ │ + rsceq r4, pc, ip, lsl #30 │ │ │ │ + rsceq r4, pc, r0, lsl pc @ │ │ │ │ + rsceq r6, pc, ip, asr #16 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c3388 <__cxa_atexit@plt+0x1b767c> │ │ │ │ - rsceq r6, pc, r0, lsl #17 │ │ │ │ + rsceq r6, pc, r0, ror #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c34fc <__cxa_atexit@plt+0x1b77f0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -450044,27 +450044,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r6, pc, r0, lsl r8 @ │ │ │ │ + strdeq r6, [pc], #112 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1c31c8 <__cxa_atexit@plt+0x1b74bc> │ │ │ │ - rsceq r6, pc, ip, ror #15 │ │ │ │ + rsceq r6, pc, ip, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c3580 <__cxa_atexit@plt+0x1b7874> │ │ │ │ ldr r7, [pc, #52] @ 1c3590 <__cxa_atexit@plt+0x1b7884> │ │ │ │ @@ -450079,16 +450079,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c3594 <__cxa_atexit@plt+0x1b7888> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq r6, [pc], #116 │ │ │ │ - smlaleq r6, pc, r0, r7 @ │ │ │ │ + smlaleq r6, pc, r4, r7 @ │ │ │ │ + rsceq r6, pc, r0, ror r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c3688 <__cxa_atexit@plt+0x1b797c> │ │ │ │ @@ -450147,19 +450147,19 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - rsceq r4, pc, r8, lsr sp @ │ │ │ │ - rscseq r9, lr, r8, lsr #18 │ │ │ │ - rsceq r4, pc, r0, ror #25 │ │ │ │ - rsceq r4, pc, r4, ror #25 │ │ │ │ - rsceq r6, pc, ip, lsl #13 │ │ │ │ + rsceq r4, pc, r8, lsl sp @ │ │ │ │ + rscseq r9, lr, r8, lsl #18 │ │ │ │ + rsceq r4, pc, r0, asr #25 │ │ │ │ + rsceq r4, pc, r4, asr #25 │ │ │ │ + rsceq r6, pc, ip, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c370c <__cxa_atexit@plt+0x1b7a00> │ │ │ │ ldr r3, [pc, #64] @ 1c3714 <__cxa_atexit@plt+0x1b7a08> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -450176,17 +450176,17 @@ │ │ │ │ b 1c3984 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r9, lr, ip, lsl #16 │ │ │ │ + rscseq r9, lr, ip, ror #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r6, pc, r0, lsr #12 │ │ │ │ + rsceq r6, pc, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3740 <__cxa_atexit@plt+0x1b7a34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c3984 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ @@ -450215,16 +450215,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, lr, r0, lsr #16 │ │ │ │ - rsceq r6, pc, r0, lsr #9 │ │ │ │ + rscseq r9, lr, r0, lsl #16 │ │ │ │ + rsceq r6, pc, r0, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c3824 <__cxa_atexit@plt+0x1b7b18> │ │ │ │ ldr r2, [pc, #104] @ 1c3840 <__cxa_atexit@plt+0x1b7b34> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -450250,19 +450250,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c3848 <__cxa_atexit@plt+0x1b7b3c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, lr, r4, lsl r7 │ │ │ │ + ldrshteq r9, [lr], #100 @ 0x64 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r6, pc, r4, lsr #8 │ │ │ │ + rsceq r6, pc, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe6dc │ │ │ │ - rsceq r6, pc, r8, lsl #8 │ │ │ │ + rsceq r6, pc, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r2], #-8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c3884 <__cxa_atexit@plt+0x1b7b78> │ │ │ │ @@ -450272,15 +450272,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 10465ec <__cxa_atexit@plt+0x103a8e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c3898 <__cxa_atexit@plt+0x1b7b8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ - ldrdeq r6, [pc], #48 @ │ │ │ │ + strhteq r6, [pc], #48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c38f4 <__cxa_atexit@plt+0x1b7be8> │ │ │ │ ldr r2, [pc, #68] @ 1c38fc <__cxa_atexit@plt+0x1b7bf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -450297,15 +450297,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, lr, r4, lsr r6 │ │ │ │ + rscseq r9, lr, r4, lsl r6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -450327,15 +450327,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r6, pc, r0, ror #5 │ │ │ │ + rsceq r6, pc, r0, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c3a38 <__cxa_atexit@plt+0x1b7d2c> │ │ │ │ @@ -450390,22 +450390,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r6, pc, r0, lsl #6 │ │ │ │ - rscseq r9, lr, r8, asr #10 │ │ │ │ - smlalseq r9, lr, r8, r5 │ │ │ │ + rsceq r6, pc, r0, ror #5 │ │ │ │ + rscseq r9, lr, r8, lsr #10 │ │ │ │ + rscseq r9, lr, r8, ror r5 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - rscseq r9, lr, r0, asr #11 │ │ │ │ - strhteq r6, [pc], #36 │ │ │ │ + rscseq r9, lr, r0, lsr #11 │ │ │ │ + smlaleq r6, pc, r4, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -450439,15 +450439,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - rscseq r9, lr, r4, asr #9 │ │ │ │ + rscseq r9, lr, r4, lsr #9 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c3b94 <__cxa_atexit@plt+0x1b7e88> │ │ │ │ @@ -450466,15 +450466,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, lr, r0, r3 │ │ │ │ + rscseq r9, lr, r0, ror r3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c3bcc <__cxa_atexit@plt+0x1b7ec0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -450499,17 +450499,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c3c28 <__cxa_atexit@plt+0x1b7f1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq r9, [lr], #48 @ 0x30 │ │ │ │ + ldrhteq r9, [lr], #48 @ 0x30 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r6, pc, r4, lsl r1 @ │ │ │ │ + strdeq r6, [pc], #4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c3c84 <__cxa_atexit@plt+0x1b7f78> │ │ │ │ ldr r2, [pc, #64] @ 1c3c90 <__cxa_atexit@plt+0x1b7f84> │ │ │ │ @@ -450526,18 +450526,18 @@ │ │ │ │ b 1c3984 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, lr, ip, r2 │ │ │ │ + rscseq r9, lr, ip, ror r2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, pc, r4, lsr #1 │ │ │ │ + rsceq r6, pc, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c3cbc <__cxa_atexit@plt+0x1b7fb0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c3984 <__cxa_atexit@plt+0x1b7c78> │ │ │ │ @@ -450557,16 +450557,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [lr], #28 │ │ │ │ - rsceq r4, pc, r4, lsl r6 @ │ │ │ │ + ldrsbteq r9, [lr], #28 │ │ │ │ + strdeq r4, [pc], #84 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c3d78 <__cxa_atexit@plt+0x1b806c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -450587,24 +450587,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, pc, r4, lsr #11 │ │ │ │ + rsceq r4, pc, r4, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r4, pc, ip, ror r5 @ │ │ │ │ + rsceq r4, pc, ip, asr r5 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -450659,16 +450659,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c3ea4 <__cxa_atexit@plt+0x1b8198> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strhteq r5, [pc], #236 │ │ │ │ smlaleq r5, pc, ip, lr @ │ │ │ │ + rsceq r5, pc, ip, ror lr @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c3f5c <__cxa_atexit@plt+0x1b8250> │ │ │ │ ldr r7, [pc, #212] @ 1c3fa0 <__cxa_atexit@plt+0x1b8294> │ │ │ │ @@ -450726,18 +450726,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r5, pc, r8, asr #27 │ │ │ │ - strdeq r5, [pc], #216 @ │ │ │ │ - rscseq r9, lr, r8, ror r0 │ │ │ │ - rscseq r9, lr, ip, lsr #32 │ │ │ │ + rsceq r5, pc, r8, lsr #27 │ │ │ │ + ldrdeq r5, [pc], #216 @ │ │ │ │ + rscseq r9, lr, r8, asr r0 │ │ │ │ + rscseq r9, lr, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c4008 <__cxa_atexit@plt+0x1b82fc> │ │ │ │ @@ -450751,16 +450751,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, lr, r8, asr #31 │ │ │ │ - rscseq r8, lr, ip, ror pc │ │ │ │ + rscseq r8, lr, r8, lsr #31 │ │ │ │ + rscseq r8, lr, ip, asr pc │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c405c <__cxa_atexit@plt+0x1b8350> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1c406c <__cxa_atexit@plt+0x1b8360> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -450774,15 +450774,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c4070 <__cxa_atexit@plt+0x1b8364> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rsceq r5, pc, r8, lsl sp @ │ │ │ │ + strdeq r5, [pc], #200 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c4114 <__cxa_atexit@plt+0x1b8408> │ │ │ │ @@ -450828,15 +450828,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #12] @ 1c4148 <__cxa_atexit@plt+0x1b843c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rsceq r5, pc, r4, asr #24 │ │ │ │ + rsceq r5, pc, r4, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -450860,15 +450860,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c41c8 <__cxa_atexit@plt+0x1b84bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r5, pc, r0, asr #23 │ │ │ │ + rsceq r5, pc, r0, lsr #23 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -450891,15 +450891,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c4244 <__cxa_atexit@plt+0x1b8538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r5, pc, r4, asr #22 │ │ │ │ + rsceq r5, pc, r4, lsr #22 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1c4264 <__cxa_atexit@plt+0x1b8558> │ │ │ │ @@ -451018,19 +451018,19 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalseq r8, lr, r4, sp │ │ │ │ + rscseq r8, lr, r4, ror sp │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - ldrshteq r8, [lr], #208 @ 0xd0 │ │ │ │ + ldrsbteq r8, [lr], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c44bc <__cxa_atexit@plt+0x1b87b0> │ │ │ │ @@ -451056,15 +451056,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1c44dc <__cxa_atexit@plt+0x1b87d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - rscseq r8, lr, r8, lsr #24 │ │ │ │ + rscseq r8, lr, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #52] @ 1c452c <__cxa_atexit@plt+0x1b8820> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ @@ -451109,15 +451109,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1c45b0 <__cxa_atexit@plt+0x1b88a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r8, lr, r0, lsr fp │ │ │ │ + rscseq r8, lr, r0, lsl fp │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c464c <__cxa_atexit@plt+0x1b8940> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -451157,19 +451157,19 @@ │ │ │ │ b 1c465c <__cxa_atexit@plt+0x1b8950> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1c4674 <__cxa_atexit@plt+0x1b8968> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r8, lsr #21 │ │ │ │ + rscseq r8, lr, r8, lsl #21 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r5, pc, ip, lsl r7 @ │ │ │ │ + strdeq r5, [pc], #108 @ │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - strhteq r3, [pc], #228 │ │ │ │ + smlaleq r3, pc, r4, lr @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c46f8 <__cxa_atexit@plt+0x1b89ec> │ │ │ │ @@ -451197,15 +451197,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r3, pc, r8, lsr #28 │ │ │ │ + rsceq r3, pc, r8, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c4738 <__cxa_atexit@plt+0x1b8a2c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -451237,18 +451237,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c47ac <__cxa_atexit@plt+0x1b8aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - ldrdeq r5, [pc], #92 @ │ │ │ │ + strhteq r5, [pc], #92 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - rsceq r3, pc, r8, ror sp @ │ │ │ │ + rsceq r3, pc, r8, asr sp @ │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c4858 <__cxa_atexit@plt+0x1b8b4c> │ │ │ │ @@ -451290,17 +451290,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1c4888 <__cxa_atexit@plt+0x1b8b7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r0, lsr #17 │ │ │ │ + rscseq r8, lr, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rsceq r5, pc, r8, lsl #10 │ │ │ │ + rsceq r5, pc, r8, ror #9 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -451320,15 +451320,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c48f8 <__cxa_atexit@plt+0x1b8bec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - smlaleq r5, pc, r0, r4 @ │ │ │ │ + rsceq r5, pc, r0, ror r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c499c <__cxa_atexit@plt+0x1b8c90> │ │ │ │ ldr r2, [pc, #172] @ 1c49c4 <__cxa_atexit@plt+0x1b8cb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -451371,19 +451371,19 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r8, [lr], #84 @ 0x54 │ │ │ │ + ldrhteq r8, [lr], #84 @ 0x54 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq r5, [pc], #20 │ │ │ │ - rsceq r5, pc, ip, asr #3 │ │ │ │ - rscseq r8, lr, r8, ror #13 │ │ │ │ + smlaleq r5, pc, r4, r1 @ │ │ │ │ + rsceq r5, pc, ip, lsr #3 │ │ │ │ + rscseq r8, lr, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -451402,17 +451402,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c4a44 <__cxa_atexit@plt+0x1b8d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, lr, ip, asr r6 │ │ │ │ + rscseq r8, lr, ip, lsr r6 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r5, pc, ip, asr #1 │ │ │ │ + rsceq r5, pc, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4a80 <__cxa_atexit@plt+0x1b8d74> │ │ │ │ ldr r2, [pc, #32] @ 1c4a88 <__cxa_atexit@plt+0x1b8d7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -451420,17 +451420,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7913c <__cxa_atexit@plt+0xf6d430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r4, lsl #9 │ │ │ │ + rscseq r8, lr, r4, ror #8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r4, pc, r0, asr #4 │ │ │ │ + rsceq r4, pc, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 169148 <__cxa_atexit@plt+0x15d43c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -451453,15 +451453,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r4, lsr #8 │ │ │ │ + rscseq r8, lr, r4, lsl #8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c4b38 <__cxa_atexit@plt+0x1b8e2c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -451486,17 +451486,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c4b94 <__cxa_atexit@plt+0x1b8e88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r8, lr, r4, ror #8 │ │ │ │ + rscseq r8, lr, r4, asr #8 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r5, pc, r0, ror #3 │ │ │ │ + rsceq r5, pc, r0, asr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c4c38 <__cxa_atexit@plt+0x1b8f2c> │ │ │ │ @@ -451533,15 +451533,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r5, pc, r0, lsr r1 @ │ │ │ │ + rsceq r5, pc, r0, lsl r1 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -451551,15 +451551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1c4c88 <__cxa_atexit@plt+0x1b8f7c> │ │ │ │ b 1c4ca0 <__cxa_atexit@plt+0x1b8f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r5, pc, r8, ror #1 │ │ │ │ + rsceq r5, pc, r8, asr #1 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -451611,19 +451611,19 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1c4d8c <__cxa_atexit@plt+0x1b9080> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r8, lsr #7 │ │ │ │ + rscseq r8, lr, r8, lsl #7 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ - rsceq r5, pc, r4 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ rsceq r4, pc, r4, ror #31 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + rsceq r4, pc, r4, asr #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c4df4 <__cxa_atexit@plt+0x1b90e8> │ │ │ │ ldr r3, [pc, #68] @ 1c4dfc <__cxa_atexit@plt+0x1b90f0> │ │ │ │ @@ -451642,15 +451642,15 @@ │ │ │ │ b 1c4e0c <__cxa_atexit@plt+0x1b9100> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, pc, ip, ror pc @ │ │ │ │ + rsceq r4, pc, ip, asr pc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1c4eac <__cxa_atexit@plt+0x1b91a0> │ │ │ │ @@ -451692,16 +451692,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq r8, lr, r8, asr r2 │ │ │ │ - strhteq r4, [pc], #224 │ │ │ │ + rscseq r8, lr, r8, lsr r2 │ │ │ │ + smlaleq r4, pc, r0, lr @ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -451753,17 +451753,17 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1c4fc4 <__cxa_atexit@plt+0x1b92b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, lr, r0, ror r1 │ │ │ │ + rscseq r8, lr, r0, asr r1 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ - rsceq r4, pc, ip, asr #27 │ │ │ │ + rsceq r4, pc, ip, lsr #27 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c507c <__cxa_atexit@plt+0x1b9370> │ │ │ │ @@ -451804,15 +451804,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r7, lr, r4, lsl #30 │ │ │ │ + rscseq r7, lr, r4, ror #29 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -451834,15 +451834,15 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c5100 <__cxa_atexit@plt+0x1b93f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r7, lr, r0, ror lr │ │ │ │ + rscseq r7, lr, r0, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c51b4 <__cxa_atexit@plt+0x1b94a8> │ │ │ │ ldr r2, [pc, #152] @ 1c51bc <__cxa_atexit@plt+0x1b94b0> │ │ │ │ @@ -451882,15 +451882,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r7, lr, ip, asr #27 │ │ │ │ + rscseq r7, lr, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -451912,16 +451912,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1c5238 <__cxa_atexit@plt+0x1b952c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r7, lr, r8, lsr sp │ │ │ │ - rsceq r3, pc, r0, lsr #5 │ │ │ │ + rscseq r7, lr, r8, lsl sp │ │ │ │ + rsceq r3, pc, r0, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c5290 <__cxa_atexit@plt+0x1b9584> │ │ │ │ ldr r3, [pc, #56] @ 1c5298 <__cxa_atexit@plt+0x1b958c> │ │ │ │ @@ -451937,15 +451937,15 @@ │ │ │ │ b 1c52a8 <__cxa_atexit@plt+0x1b959c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, pc, r4, asr #4 │ │ │ │ + rsceq r3, pc, r4, lsr #4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov lr, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ @@ -452012,15 +452012,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq r7, lr, r4, asr #26 │ │ │ │ + rscseq r7, lr, r4, lsr #26 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452048,17 +452048,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1c545c <__cxa_atexit@plt+0x1b9750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r7, lr, r0, lsl #25 │ │ │ │ + rscseq r7, lr, r0, ror #24 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r3, pc, r0, lsl #1 │ │ │ │ + rsceq r3, pc, r0, rrx │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452104,16 +452104,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, lr, r0, lsr #23 │ │ │ │ - rsceq r2, pc, r0, lsr #31 │ │ │ │ + rscseq r7, lr, r0, lsl #23 │ │ │ │ + rsceq r2, pc, r0, lsl #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c558c <__cxa_atexit@plt+0x1b9880> │ │ │ │ ldr r3, [pc, #52] @ 1c5594 <__cxa_atexit@plt+0x1b9888> │ │ │ │ @@ -452128,15 +452128,15 @@ │ │ │ │ b 1c55a4 <__cxa_atexit@plt+0x1b9898> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r2, pc, r8, asr #30 │ │ │ │ + rsceq r2, pc, r8, lsr #30 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c56c8 <__cxa_atexit@plt+0x1b99bc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -452227,18 +452227,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - ldrsbteq r7, [lr], #160 @ 0xa0 │ │ │ │ + ldrhteq r7, [lr], #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r7, lr, ip, ror #19 │ │ │ │ + rscseq r7, lr, ip, asr #19 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452266,17 +452266,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1c57c4 <__cxa_atexit@plt+0x1b9ab8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r7, lr, r8, lsl r9 │ │ │ │ + ldrshteq r7, [lr], #136 @ 0x88 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r2, pc, r8, lsl sp @ │ │ │ │ + strdeq r2, [pc], #200 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452322,16 +452322,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, lr, r8, lsr r8 │ │ │ │ - rsceq r4, pc, r0, lsl #10 │ │ │ │ + rscseq r7, lr, r8, lsl r8 │ │ │ │ + rsceq r4, pc, r0, ror #9 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c58e8 <__cxa_atexit@plt+0x1b9bdc> │ │ │ │ ldr r2, [pc, #44] @ 1c58f4 <__cxa_atexit@plt+0x1b9be8> │ │ │ │ @@ -452343,17 +452343,17 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, lr, r4, lsr #12 │ │ │ │ + rscseq r7, lr, r4, lsl #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaleq r4, pc, r8, r4 @ │ │ │ │ + rsceq r4, pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ str r7, [r5] │ │ │ │ bne 1c5944 <__cxa_atexit@plt+0x1b9c38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ @@ -452411,15 +452411,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffff128 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ - rsceq r4, pc, r0, lsl #7 │ │ │ │ + rsceq r4, pc, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5a84 <__cxa_atexit@plt+0x1b9d78> │ │ │ │ @@ -452454,15 +452454,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ @ instruction: 0xfffff358 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xffffefec │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq r2, pc, r0, lsr sl @ │ │ │ │ + rsceq r2, pc, r0, lsl sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452478,15 +452478,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa64 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r2, pc, r4, lsl r8 @ │ │ │ │ + strdeq r2, [pc], #116 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c5b78 <__cxa_atexit@plt+0x1b9e6c> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -452507,24 +452507,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, pc, r4, lsr #15 │ │ │ │ + rsceq r2, pc, r4, lsl #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r2, pc, ip, ror r7 @ │ │ │ │ + rsceq r2, pc, ip, asr r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -452537,15 +452537,15 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - strhteq r4, [pc], #20 │ │ │ │ + smlaleq r4, pc, r4, r1 @ │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c5c38 <__cxa_atexit@plt+0x1b9f2c> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -452557,16 +452557,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1046758 <__cxa_atexit@plt+0x103aa4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c5c4c <__cxa_atexit@plt+0x1b9f40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, pc, r8, lsl #3 │ │ │ │ - rsceq r4, pc, r4, ror #2 │ │ │ │ + rsceq r4, pc, r8, ror #2 │ │ │ │ + rsceq r4, pc, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5ccc <__cxa_atexit@plt+0x1b9fc0> │ │ │ │ @@ -452596,18 +452596,18 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 1c5cf0 <__cxa_atexit@plt+0x1b9fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - rscseq r7, lr, r0, lsr #6 │ │ │ │ + rscseq r7, lr, r0, lsl #6 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, pc, r0, asr #1 │ │ │ │ + rsceq r4, pc, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5d74 <__cxa_atexit@plt+0x1ba068> │ │ │ │ @@ -452638,18 +452638,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1c5d98 <__cxa_atexit@plt+0x1ba08c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - smlalseq r7, lr, r8, r2 │ │ │ │ + rscseq r7, lr, r8, ror r2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq r4, pc, r4, lsr #32 │ │ │ │ + rsceq r4, pc, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c5e20 <__cxa_atexit@plt+0x1ba114> │ │ │ │ ldr r7, [pc, #132] @ 1c5e44 <__cxa_atexit@plt+0x1ba138> │ │ │ │ @@ -452685,18 +452685,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c5e4c <__cxa_atexit@plt+0x1ba140> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r3, pc, ip, lsl #31 │ │ │ │ - rsceq r3, pc, r8, lsr #31 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ rsceq r3, pc, ip, ror #30 │ │ │ │ + rsceq r3, pc, r8, lsl #31 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + rsceq r3, pc, ip, asr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 1c5eb8 <__cxa_atexit@plt+0x1ba1ac> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp r0, fp │ │ │ │ @@ -452714,15 +452714,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c5ec0 <__cxa_atexit@plt+0x1ba1b4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rsceq r3, pc, r8, lsl pc @ │ │ │ │ + strdeq r3, [pc], #232 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c5f0c <__cxa_atexit@plt+0x1ba200> │ │ │ │ @@ -452736,16 +452736,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, lr, r4, asr #1 │ │ │ │ - rscseq r7, lr, r8, ror r0 │ │ │ │ + rscseq r7, lr, r4, lsr #1 │ │ │ │ + rscseq r7, lr, r8, asr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c5f8c <__cxa_atexit@plt+0x1ba280> │ │ │ │ @@ -452801,16 +452801,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - rscseq r7, lr, r8, asr #5 │ │ │ │ - strhteq r2, [pc], #68 │ │ │ │ + rscseq r7, lr, r8, lsr #5 │ │ │ │ + smlaleq r2, pc, r4, r4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -452843,16 +452843,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c60c4 <__cxa_atexit@plt+0x1ba3b8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfff88d2c │ │ │ │ - rsceq r2, pc, r8, lsr #8 │ │ │ │ - rsceq r3, pc, ip, lsr sp @ │ │ │ │ + rsceq r2, pc, r8, lsl #8 │ │ │ │ + rsceq r3, pc, ip, lsl sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6134 <__cxa_atexit@plt+0x1ba428> │ │ │ │ ldr r2, [pc, #104] @ 1c6150 <__cxa_atexit@plt+0x1ba444> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -452879,15 +452879,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r7, lr, r4, lsr r1 │ │ │ │ + rscseq r7, lr, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c6190 <__cxa_atexit@plt+0x1ba484> │ │ │ │ @@ -452897,15 +452897,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, lr, r8, asr #1 │ │ │ │ + rscseq r7, lr, r8, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c6208 <__cxa_atexit@plt+0x1ba4fc> │ │ │ │ ldr r2, [pc, #104] @ 1c6224 <__cxa_atexit@plt+0x1ba518> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -452932,15 +452932,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r7, lr, r0, rrx │ │ │ │ + rscseq r7, lr, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c6264 <__cxa_atexit@plt+0x1ba558> │ │ │ │ @@ -452950,16 +452950,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r6, [lr], #244 @ 0xf4 │ │ │ │ - rsceq r3, pc, r4, lsr #23 │ │ │ │ + ldrsbteq r6, [lr], #244 @ 0xf4 │ │ │ │ + rsceq r3, pc, r4, lsl #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c62e4 <__cxa_atexit@plt+0x1ba5d8> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -452982,17 +452982,17 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - rscseq r6, lr, r4, lsr #24 │ │ │ │ + rscseq r6, lr, r4, lsl #24 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r3, pc, ip, ror #21 │ │ │ │ + rsceq r3, pc, ip, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c6394 <__cxa_atexit@plt+0x1ba688> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -453023,19 +453023,19 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c6398 <__cxa_atexit@plt+0x1ba68c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlaleq r2, pc, ip, r7 @ │ │ │ │ + rsceq r2, pc, ip, ror r7 @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r3, pc, r0, asr #20 │ │ │ │ + rsceq r3, pc, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -453059,25 +453059,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r3, pc, r0, asr #19 │ │ │ │ + rsceq r3, pc, r0, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c6448 <__cxa_atexit@plt+0x1ba73c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaleq r3, pc, r8, r9 @ │ │ │ │ + rsceq r3, pc, r8, ror r9 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #156] @ 1c6508 <__cxa_atexit@plt+0x1ba7fc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -453120,15 +453120,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r3, pc, ip, asr #17 │ │ │ │ + rsceq r3, pc, ip, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ str sl, [r5] │ │ │ │ @@ -453161,15 +453161,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rsceq r3, pc, r8, asr #16 │ │ │ │ + rsceq r3, pc, r8, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c6658 <__cxa_atexit@plt+0x1ba94c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -453200,20 +453200,20 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c665c <__cxa_atexit@plt+0x1ba950> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrdeq r2, [pc], #72 @ │ │ │ │ + strhteq r2, [pc], #72 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlaleq r3, pc, r8, r7 @ │ │ │ │ + rsceq r3, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -453237,25 +453237,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r3, pc, r8, lsl r7 @ │ │ │ │ + strdeq r3, [pc], #104 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c6710 <__cxa_atexit@plt+0x1baa04> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r3, [pc], #96 @ │ │ │ │ + ldrdeq r3, [pc], #96 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #164] @ 1c67d8 <__cxa_atexit@plt+0x1baacc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -453301,15 +453301,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rsceq r3, pc, r8, lsl r6 @ │ │ │ │ + strdeq r3, [pc], #88 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -453344,22 +453344,22 @@ │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rsceq r3, pc, ip, lsr r5 @ │ │ │ │ + rsceq r3, pc, ip, lsl r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1c6030 <__cxa_atexit@plt+0x1ba324> │ │ │ │ - strhteq r1, [pc], #208 │ │ │ │ + smlaleq r1, pc, r0, sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6908 <__cxa_atexit@plt+0x1babfc> │ │ │ │ @@ -453376,15 +453376,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, pc, r0, asr sp @ │ │ │ │ + rsceq r1, pc, r0, lsr sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -453422,20 +453422,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r7, [pc, #24] @ 1c69e0 <__cxa_atexit@plt+0x1bacd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff91ec8 │ │ │ │ - smlalseq r6, lr, r8, r5 │ │ │ │ + rscseq r6, lr, r8, ror r5 │ │ │ │ @ instruction: 0xfff91e8c │ │ │ │ - rscseq r6, lr, r8, ror #10 │ │ │ │ rscseq r6, lr, r8, asr #10 │ │ │ │ - rsceq r1, pc, r8, lsr #25 │ │ │ │ - rsceq r3, pc, ip, asr #8 │ │ │ │ + rscseq r6, lr, r8, lsr #10 │ │ │ │ + rsceq r1, pc, r8, lsl #25 │ │ │ │ + rsceq r3, pc, ip, lsr #8 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r2, fp │ │ │ │ @@ -453493,23 +453493,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 1c6b00 <__cxa_atexit@plt+0x1badf4> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, lr, r8, lsr #10 │ │ │ │ - rscseq r6, lr, r4, lsr #10 │ │ │ │ + rscseq r6, lr, r8, lsl #10 │ │ │ │ + rscseq r6, lr, r4, lsl #10 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ @ instruction: 0xfff88314 │ │ │ │ - strdeq r1, [pc], #152 @ │ │ │ │ + ldrdeq r1, [pc], #152 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlaleq r3, pc, r8, r3 @ │ │ │ │ - rsceq r3, pc, r8, lsr #6 │ │ │ │ + rsceq r3, pc, r8, ror r3 @ │ │ │ │ + rsceq r3, pc, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -453552,17 +453552,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c6bd8 <__cxa_atexit@plt+0x1baecc> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff730 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfff8821c │ │ │ │ - rsceq r1, pc, r8, lsl r9 @ │ │ │ │ + strdeq r1, [pc], #136 @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - rsceq r3, pc, r4, ror #4 │ │ │ │ + rsceq r3, pc, r4, asr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c6c74 <__cxa_atexit@plt+0x1baf68> │ │ │ │ ldr r3, [pc, #144] @ 1c6c94 <__cxa_atexit@plt+0x1baf88> │ │ │ │ @@ -453600,16 +453600,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r6, lr, ip, ror #6 │ │ │ │ - rsceq r3, pc, ip, lsr #3 │ │ │ │ + rscseq r6, lr, ip, asr #6 │ │ │ │ + rsceq r3, pc, ip, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c6cf4 <__cxa_atexit@plt+0x1bafe8> │ │ │ │ @@ -453626,15 +453626,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 1c69f4 <__cxa_atexit@plt+0x1bace8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r6, [lr], #40 @ 0x28 │ │ │ │ + ldrhteq r6, [lr], #40 @ 0x28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6d70 <__cxa_atexit@plt+0x1bb064> │ │ │ │ @@ -453690,16 +453690,16 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - rscseq r6, lr, r4, ror #9 │ │ │ │ - ldrdeq r1, [pc], #96 @ │ │ │ │ + rscseq r6, lr, r4, asr #9 │ │ │ │ + strhteq r1, [pc], #96 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c6e54 <__cxa_atexit@plt+0x1bb148> │ │ │ │ @@ -453715,15 +453715,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, pc, r4, ror r6 @ │ │ │ │ + rsceq r1, pc, r4, asr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c6f34 <__cxa_atexit@plt+0x1bb228> │ │ │ │ @@ -453775,28 +453775,28 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1c6f64 <__cxa_atexit@plt+0x1bb258> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, lr, r0, lsl #7 │ │ │ │ + rscseq r6, lr, r0, ror #6 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - ldrhteq r6, [lr], #8 │ │ │ │ + smlalseq r6, lr, r8, r0 │ │ │ │ @ instruction: 0xfff87e80 │ │ │ │ - smlaleq r1, pc, r0, r5 @ │ │ │ │ + rsceq r1, pc, r0, ror r5 @ │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c6f98 <__cxa_atexit@plt+0x1bb28c> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - strdeq r2, [pc], #236 @ │ │ │ │ + ldrdeq r2, [pc], #236 @ │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c6ff8 <__cxa_atexit@plt+0x1bb2ec> │ │ │ │ @@ -453889,23 +453889,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c7124 <__cxa_atexit@plt+0x1bb418> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r5, lr, r0, ror #30 │ │ │ │ - ldrsbteq r6, [lr], #20 │ │ │ │ + rscseq r5, lr, r0, asr #30 │ │ │ │ + ldrhteq r6, [lr], #20 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r5, lr, ip, lsl #30 │ │ │ │ - rsceq r1, pc, ip, asr #5 │ │ │ │ - ldrhteq r5, [lr], #232 @ 0xe8 │ │ │ │ - rsceq r1, pc, r0, ror r2 @ │ │ │ │ - rsceq r1, pc, r4, ror r2 @ │ │ │ │ - rsceq r2, pc, r8, lsr sp @ │ │ │ │ + rscseq r5, lr, ip, ror #29 │ │ │ │ + rsceq r1, pc, ip, lsr #5 │ │ │ │ + smlalseq r5, lr, r8, lr │ │ │ │ + rsceq r1, pc, r0, asr r2 @ │ │ │ │ + rsceq r1, pc, r4, asr r2 @ │ │ │ │ + rsceq r2, pc, r8, lsl sp @ │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c700c <__cxa_atexit@plt+0x1bb300> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -453957,29 +453957,29 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c7230 <__cxa_atexit@plt+0x1bb524> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r5, lr, ip, lsl lr │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ ldrshteq r5, [lr], #220 @ 0xdc │ │ │ │ - strhteq r1, [pc], #24 │ │ │ │ - rscseq r5, lr, r4, lsr #27 │ │ │ │ - rsceq r1, pc, ip, asr r1 @ │ │ │ │ - rsceq r1, pc, r0, ror #2 │ │ │ │ - rsceq r2, pc, ip, lsl #24 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsbteq r5, [lr], #220 @ 0xdc │ │ │ │ + smlaleq r1, pc, r8, r1 @ │ │ │ │ + rscseq r5, lr, r4, lsl #27 │ │ │ │ + rsceq r1, pc, ip, lsr r1 @ │ │ │ │ + rsceq r1, pc, r0, asr #2 │ │ │ │ + rsceq r2, pc, ip, ror #23 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c7158 <__cxa_atexit@plt+0x1bb44c> │ │ │ │ - rsceq r2, pc, r0, lsr #24 │ │ │ │ + rsceq r2, pc, r0, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c72cc <__cxa_atexit@plt+0x1bb5c0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -454000,27 +454000,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strhteq r2, [pc], #176 │ │ │ │ + smlaleq r2, pc, r0, fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1c6f98 <__cxa_atexit@plt+0x1bb28c> │ │ │ │ - rsceq r2, pc, ip, lsl #23 │ │ │ │ + rsceq r2, pc, ip, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c7350 <__cxa_atexit@plt+0x1bb644> │ │ │ │ ldr r7, [pc, #52] @ 1c7360 <__cxa_atexit@plt+0x1bb654> │ │ │ │ @@ -454035,16 +454035,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c7364 <__cxa_atexit@plt+0x1bb658> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, pc, r4, asr fp @ │ │ │ │ - rsceq r2, pc, r0, lsr fp @ │ │ │ │ + rsceq r2, pc, r4, lsr fp @ │ │ │ │ + rsceq r2, pc, r0, lsl fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c7458 <__cxa_atexit@plt+0x1bb74c> │ │ │ │ @@ -454103,19 +454103,19 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - rsceq r0, pc, r8, ror #30 │ │ │ │ - rscseq r5, lr, r8, asr fp │ │ │ │ - rsceq r0, pc, r0, lsl pc @ │ │ │ │ - rsceq r0, pc, r4, lsl pc @ │ │ │ │ - rsceq r2, pc, ip, lsr #20 │ │ │ │ + rsceq r0, pc, r8, asr #30 │ │ │ │ + rscseq r5, lr, r8, lsr fp │ │ │ │ + strdeq r0, [pc], #224 @ │ │ │ │ + strdeq r0, [pc], #228 @ │ │ │ │ + rsceq r2, pc, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c74dc <__cxa_atexit@plt+0x1bb7d0> │ │ │ │ ldr r3, [pc, #64] @ 1c74e4 <__cxa_atexit@plt+0x1bb7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -454132,17 +454132,17 @@ │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bba64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r5, lr, ip, lsr sl │ │ │ │ + rscseq r5, lr, ip, lsl sl │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r2, pc, r0, asr #19 │ │ │ │ + rsceq r2, pc, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c7510 <__cxa_atexit@plt+0x1bb804> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bba64> │ │ │ │ @@ -454171,16 +454171,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, lr, r0, asr sl │ │ │ │ - rsceq r2, pc, ip, lsr r8 @ │ │ │ │ + rscseq r5, lr, r0, lsr sl │ │ │ │ + rsceq r2, pc, ip, lsl r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7600 <__cxa_atexit@plt+0x1bb8f4> │ │ │ │ ldr r1, [pc, #116] @ 1c761c <__cxa_atexit@plt+0x1bb910> │ │ │ │ mov r2, r5 │ │ │ │ @@ -454210,18 +454210,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1c7624 <__cxa_atexit@plt+0x1bb918> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r5, lr, r4, lsr r9 │ │ │ │ - strhteq r2, [pc], #116 │ │ │ │ + rscseq r5, lr, r4, lsl r9 │ │ │ │ + smlaleq r2, pc, r4, r7 @ │ │ │ │ @ instruction: 0xffffe66c │ │ │ │ - smlaleq r2, pc, r8, r7 @ │ │ │ │ + rsceq r2, pc, r8, ror r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r0], #-16 │ │ │ │ @@ -454235,15 +454235,15 @@ │ │ │ │ b 1046758 <__cxa_atexit@plt+0x103aa4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1c7684 <__cxa_atexit@plt+0x1bb978> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe5f8 │ │ │ │ - rsceq r2, pc, r0, asr r7 @ │ │ │ │ + rsceq r2, pc, r0, lsr r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c76e0 <__cxa_atexit@plt+0x1bb9d4> │ │ │ │ ldr r2, [pc, #68] @ 1c76e8 <__cxa_atexit@plt+0x1bb9dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -454260,15 +454260,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, lr, r8, asr #16 │ │ │ │ + rscseq r5, lr, r8, lsr #16 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -454290,15 +454290,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r2, pc, r0, ror #12 │ │ │ │ + rsceq r2, pc, r0, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7824 <__cxa_atexit@plt+0x1bbb18> │ │ │ │ @@ -454353,22 +454353,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r2, pc, r4, lsl #13 │ │ │ │ - rscseq r5, lr, ip, asr r7 │ │ │ │ - rscseq r5, lr, ip, lsr #15 │ │ │ │ + rsceq r2, pc, r4, ror #12 │ │ │ │ + rscseq r5, lr, ip, lsr r7 │ │ │ │ + rscseq r5, lr, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - ldrsbteq r5, [lr], #116 @ 0x74 │ │ │ │ - rsceq r2, pc, r8, lsr r6 @ │ │ │ │ + ldrhteq r5, [lr], #116 @ 0x74 │ │ │ │ + rsceq r2, pc, r8, lsl r6 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -454402,15 +454402,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - ldrsbteq r5, [lr], #104 @ 0x68 │ │ │ │ + ldrhteq r5, [lr], #104 @ 0x68 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c7980 <__cxa_atexit@plt+0x1bbc74> │ │ │ │ @@ -454429,15 +454429,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, lr, r4, lsr #11 │ │ │ │ + rscseq r5, lr, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c79b8 <__cxa_atexit@plt+0x1bbcac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -454462,17 +454462,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1c7a14 <__cxa_atexit@plt+0x1bbd08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r5, lr, r4, ror #11 │ │ │ │ + rscseq r5, lr, r4, asr #11 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - smlaleq r2, pc, r8, r4 @ │ │ │ │ + rsceq r2, pc, r8, ror r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c7a70 <__cxa_atexit@plt+0x1bbd64> │ │ │ │ ldr r2, [pc, #64] @ 1c7a7c <__cxa_atexit@plt+0x1bbd70> │ │ │ │ @@ -454489,18 +454489,18 @@ │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bba64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [lr], #64 @ 0x40 │ │ │ │ + smlalseq r5, lr, r0, r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r2, pc, r8, lsr #8 │ │ │ │ + rsceq r2, pc, r8, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1c7aa8 <__cxa_atexit@plt+0x1bbd9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1c7770 <__cxa_atexit@plt+0x1bba64> │ │ │ │ @@ -454520,16 +454520,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, lr, r0, lsl r4 │ │ │ │ - rsceq r0, pc, r8, lsr #16 │ │ │ │ + ldrshteq r5, [lr], #48 @ 0x30 │ │ │ │ + rsceq r0, pc, r8, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c7b64 <__cxa_atexit@plt+0x1bbe58> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -454550,24 +454550,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq r0, [pc], #120 │ │ │ │ + smlaleq r0, pc, r8, r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlaleq r0, pc, r0, r7 @ │ │ │ │ + rsceq r0, pc, r0, ror r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -454622,16 +454622,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c7c90 <__cxa_atexit@plt+0x1bbf84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq r2, pc, r0, asr #4 │ │ │ │ rsceq r2, pc, r0, lsr #4 │ │ │ │ + rsceq r2, pc, r0, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c7d48 <__cxa_atexit@plt+0x1bc03c> │ │ │ │ ldr r7, [pc, #212] @ 1c7d8c <__cxa_atexit@plt+0x1bc080> │ │ │ │ @@ -454689,18 +454689,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r2, pc, ip, asr #2 │ │ │ │ - rsceq r2, pc, ip, ror r1 @ │ │ │ │ - rscseq r5, lr, ip, lsl #5 │ │ │ │ - rscseq r5, lr, r0, asr #4 │ │ │ │ + rsceq r2, pc, ip, lsr #2 │ │ │ │ + rsceq r2, pc, ip, asr r1 @ │ │ │ │ + rscseq r5, lr, ip, ror #4 │ │ │ │ + rscseq r5, lr, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c7df4 <__cxa_atexit@plt+0x1bc0e8> │ │ │ │ @@ -454714,17 +454714,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r5, [lr], #28 │ │ │ │ - smlalseq r5, lr, r0, r1 │ │ │ │ - rsceq r1, pc, r8, lsr sp @ │ │ │ │ + ldrhteq r5, [lr], #28 │ │ │ │ + rscseq r5, lr, r0, ror r1 │ │ │ │ + rsceq r1, pc, r8, lsl sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c7e50 <__cxa_atexit@plt+0x1bc144> │ │ │ │ @@ -454740,15 +454740,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1c7e68 <__cxa_atexit@plt+0x1bc15c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff5efc │ │ │ │ - rsceq r1, pc, ip, ror #25 │ │ │ │ + rsceq r1, pc, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7ed4 <__cxa_atexit@plt+0x1bc1c8> │ │ │ │ ldr r2, [pc, #104] @ 1c7ef0 <__cxa_atexit@plt+0x1bc1e4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -454775,15 +454775,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlalseq r5, lr, r4, r3 │ │ │ │ + rscseq r5, lr, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c7f30 <__cxa_atexit@plt+0x1bc224> │ │ │ │ @@ -454793,15 +454793,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, lr, r8, lsr #6 │ │ │ │ + rscseq r5, lr, r8, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c7fa8 <__cxa_atexit@plt+0x1bc29c> │ │ │ │ ldr r2, [pc, #104] @ 1c7fc4 <__cxa_atexit@plt+0x1bc2b8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -454828,15 +454828,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r5, lr, r0, asr #5 │ │ │ │ + rscseq r5, lr, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c8004 <__cxa_atexit@plt+0x1bc2f8> │ │ │ │ @@ -454846,16 +454846,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, lr, r4, asr r2 │ │ │ │ - strhteq r1, [pc], #176 │ │ │ │ + rscseq r5, lr, r4, lsr r2 │ │ │ │ + smlaleq r1, pc, r0, fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c8084 <__cxa_atexit@plt+0x1bc378> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ @@ -454878,17 +454878,17 @@ │ │ │ │ add r2, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ - rscseq r4, lr, r4, lsl #29 │ │ │ │ + rscseq r4, lr, r4, ror #28 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r1, pc, r0, lsl #22 │ │ │ │ + rsceq r1, pc, r0, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c8134 <__cxa_atexit@plt+0x1bc428> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -454919,19 +454919,19 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c8138 <__cxa_atexit@plt+0x1bc42c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r0, [pc], #156 @ │ │ │ │ + ldrdeq r0, [pc], #156 @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r1, pc, r4, asr sl @ │ │ │ │ + rsceq r1, pc, r4, lsr sl @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -454955,25 +454955,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldrdeq r1, [pc], #148 @ │ │ │ │ + strhteq r1, [pc], #148 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c81e8 <__cxa_atexit@plt+0x1bc4dc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r1, pc, ip, lsr #19 │ │ │ │ + rsceq r1, pc, ip, lsl #19 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #156] @ 1c82a8 <__cxa_atexit@plt+0x1bc59c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -455016,15 +455016,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r1, pc, r0, ror #17 │ │ │ │ + rsceq r1, pc, r0, asr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ str r9, [r5] │ │ │ │ @@ -455057,15 +455057,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rsceq r1, pc, r8, asr r8 @ │ │ │ │ + rsceq r1, pc, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #136] @ 1c83f8 <__cxa_atexit@plt+0x1bc6ec> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -455096,20 +455096,20 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #16] @ 1c83fc <__cxa_atexit@plt+0x1bc6f0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r0, pc, r8, lsr r7 @ │ │ │ │ + rsceq r0, pc, r8, lsl r7 @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r1, pc, r8, lsr #15 │ │ │ │ + rsceq r1, pc, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -455133,25 +455133,25 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r1, pc, r8, lsr #14 │ │ │ │ + rsceq r1, pc, r8, lsl #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1c84b0 <__cxa_atexit@plt+0x1bc7a4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f6de64 <__cxa_atexit@plt+0xf62158> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r1, pc, r0, lsl #14 │ │ │ │ + rsceq r1, pc, r0, ror #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #164] @ 1c8578 <__cxa_atexit@plt+0x1bc86c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -455197,15 +455197,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - rsceq r1, pc, r8, lsr #12 │ │ │ │ + rsceq r1, pc, r8, lsl #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5] │ │ │ │ @@ -455246,15 +455246,15 @@ │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ add r5, r5, #12 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq r0, pc, r4, lsl r0 @ │ │ │ │ + strdeq pc, [lr], #244 @ 0xf4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c86a4 <__cxa_atexit@plt+0x1bc998> │ │ │ │ @@ -455271,15 +455271,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strhteq pc, [lr], #244 @ 0xf4 @ │ │ │ │ + smlaleq pc, lr, r4, pc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -455317,20 +455317,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-4] │ │ │ │ ldr r7, [pc, #24] @ 1c877c <__cxa_atexit@plt+0x1bca70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfff9012c │ │ │ │ - ldrshteq r4, [lr], #124 @ 0x7c │ │ │ │ + ldrsbteq r4, [lr], #124 @ 0x7c │ │ │ │ @ instruction: 0xfff900f0 │ │ │ │ - rscseq r4, lr, ip, asr #15 │ │ │ │ rscseq r4, lr, ip, lsr #15 │ │ │ │ - rsceq pc, lr, ip, lsl #30 │ │ │ │ - rsceq r1, pc, r0, ror #8 │ │ │ │ + rscseq r4, lr, ip, lsl #15 │ │ │ │ + rsceq pc, lr, ip, ror #29 │ │ │ │ + rsceq r1, pc, r0, asr #8 │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ and r9, r9, #255 @ 0xff │ │ │ │ cmp r2, fp │ │ │ │ @@ -455388,23 +455388,23 @@ │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 1c889c <__cxa_atexit@plt+0x1bcb90> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, lr, ip, lsl #15 │ │ │ │ - rscseq r4, lr, r8, lsl #15 │ │ │ │ + rscseq r4, lr, ip, ror #14 │ │ │ │ + rscseq r4, lr, r8, ror #14 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @ instruction: 0xfff86578 │ │ │ │ - rsceq pc, lr, ip, asr ip @ │ │ │ │ + rsceq pc, lr, ip, lsr ip @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r1, pc, r4, lsr #13 │ │ │ │ - rsceq r1, pc, ip, lsr r3 @ │ │ │ │ + rsceq r1, pc, r4, lsl #13 │ │ │ │ + rsceq r1, pc, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -455447,15 +455447,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1c8974 <__cxa_atexit@plt+0x1bcc68> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff734 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfff86480 │ │ │ │ - rsceq pc, lr, ip, ror fp @ │ │ │ │ + rsceq pc, lr, ip, asr fp @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c8a3c <__cxa_atexit@plt+0x1bcd30> │ │ │ │ @@ -455506,16 +455506,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r4, lr, ip, asr r8 │ │ │ │ - rscseq r4, lr, r0, lsr #11 │ │ │ │ + rscseq r4, lr, ip, lsr r8 │ │ │ │ + rscseq r4, lr, r0, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c8af0 <__cxa_atexit@plt+0x1bcde4> │ │ │ │ @@ -455545,17 +455545,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, lr, r4, lsl #10 │ │ │ │ - rscseq r4, lr, r4, ror r7 │ │ │ │ - rsceq r1, pc, r8, ror #7 │ │ │ │ + rscseq r4, lr, r4, ror #9 │ │ │ │ + rscseq r4, lr, r4, asr r7 │ │ │ │ + rsceq r1, pc, r8, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c8b98 <__cxa_atexit@plt+0x1bce8c> │ │ │ │ ldr r3, [pc, #144] @ 1c8bb8 <__cxa_atexit@plt+0x1bceac> │ │ │ │ @@ -455593,16 +455593,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r4, lr, r8, asr #8 │ │ │ │ - rsceq r1, pc, r0, lsr r3 @ │ │ │ │ + rscseq r4, lr, r8, lsr #8 │ │ │ │ + rsceq r1, pc, r0, lsl r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c8c18 <__cxa_atexit@plt+0x1bcf0c> │ │ │ │ @@ -455619,24 +455619,24 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ stmib r3, {r2, lr} │ │ │ │ b 1c8790 <__cxa_atexit@plt+0x1bca84> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r4, [lr], #52 @ 0x34 │ │ │ │ + smlalseq r4, lr, r4, r3 │ │ │ │ mov r3, r5 │ │ │ │ ldm r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ b 1c8c58 <__cxa_atexit@plt+0x1bcf4c> │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rsceq r1, pc, ip, asr #5 │ │ │ │ + rsceq r1, pc, ip, lsr #5 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c8cb8 <__cxa_atexit@plt+0x1bcfac> │ │ │ │ @@ -455729,23 +455729,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1c8de4 <__cxa_atexit@plt+0x1bd0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r4, lr, r0, lsr #5 │ │ │ │ - rscseq r4, lr, r0, lsl r5 │ │ │ │ + rscseq r4, lr, r0, lsl #5 │ │ │ │ + ldrshteq r4, [lr], #64 @ 0x40 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r4, lr, ip, asr #4 │ │ │ │ - rsceq pc, lr, ip, lsl #12 │ │ │ │ - ldrshteq r4, [lr], #24 │ │ │ │ - strhteq pc, [lr], #80 @ 0x50 @ │ │ │ │ - strhteq pc, [lr], #84 @ 0x54 @ │ │ │ │ - rsceq pc, lr, ip, asr #13 │ │ │ │ + rscseq r4, lr, ip, lsr #4 │ │ │ │ + rsceq pc, lr, ip, ror #11 │ │ │ │ + ldrsbteq r4, [lr], #24 │ │ │ │ + smlaleq pc, lr, r0, r5 @ │ │ │ │ + smlaleq pc, lr, r4, r5 @ │ │ │ │ + rsceq pc, lr, ip, lsr #13 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c8ccc <__cxa_atexit@plt+0x1bcfc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -455797,29 +455797,29 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1c8ef0 <__cxa_atexit@plt+0x1bd1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r4, lr, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ rscseq r4, lr, ip, lsr r1 │ │ │ │ - strdeq pc, [lr], #72 @ 0x48 @ │ │ │ │ - rscseq r4, lr, r4, ror #1 │ │ │ │ - smlaleq pc, lr, ip, r4 @ │ │ │ │ - rsceq pc, lr, r0, lsr #9 │ │ │ │ - strdeq r0, [pc], #252 @ │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + rscseq r4, lr, ip, lsl r1 │ │ │ │ + ldrdeq pc, [lr], #72 @ 0x48 @ │ │ │ │ + rscseq r4, lr, r4, asr #1 │ │ │ │ + rsceq pc, lr, ip, ror r4 @ │ │ │ │ + rsceq pc, lr, r0, lsl #9 │ │ │ │ + ldrdeq r0, [pc], #252 @ │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #20] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 1c8e18 <__cxa_atexit@plt+0x1bd10c> │ │ │ │ - strdeq r0, [pc], #240 @ │ │ │ │ + ldrdeq r0, [pc], #240 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c8f8c <__cxa_atexit@plt+0x1bd280> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -455840,27 +455840,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r0, pc, r0, lsl #31 │ │ │ │ + rsceq r0, pc, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldrb r2, [r8], #1 │ │ │ │ sub sl, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 1c8c58 <__cxa_atexit@plt+0x1bcf4c> │ │ │ │ - rsceq r0, pc, ip, asr #30 │ │ │ │ + rsceq r0, pc, ip, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c9010 <__cxa_atexit@plt+0x1bd304> │ │ │ │ ldr r7, [pc, #52] @ 1c9020 <__cxa_atexit@plt+0x1bd314> │ │ │ │ @@ -455875,16 +455875,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c9024 <__cxa_atexit@plt+0x1bd318> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, pc, r4, lsl pc @ │ │ │ │ - strdeq r0, [pc], #224 @ │ │ │ │ + strdeq r0, [pc], #228 @ │ │ │ │ + ldrdeq r0, [pc], #224 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov ip, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1c9118 <__cxa_atexit@plt+0x1bd40c> │ │ │ │ @@ -455943,18 +455943,18 @@ │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - rsceq pc, lr, r8, lsr #5 │ │ │ │ - smlalseq r3, lr, r8, lr │ │ │ │ - rsceq pc, lr, r0, asr r2 @ │ │ │ │ - rsceq pc, lr, r4, asr r2 @ │ │ │ │ + rsceq pc, lr, r8, lsl #5 │ │ │ │ + rscseq r3, lr, r8, ror lr │ │ │ │ + rsceq pc, lr, r0, lsr r2 @ │ │ │ │ + rsceq pc, lr, r4, lsr r2 @ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c9184 <__cxa_atexit@plt+0x1bd478> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1c9194 <__cxa_atexit@plt+0x1bd488> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -455968,15 +455968,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c9198 <__cxa_atexit@plt+0x1bd48c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rsceq r0, pc, r8, lsr #27 │ │ │ │ + rsceq r0, pc, r8, lsl #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c923c <__cxa_atexit@plt+0x1bd530> │ │ │ │ @@ -456022,15 +456022,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #12] @ 1c9270 <__cxa_atexit@plt+0x1bd564> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - ldrdeq r0, [pc], #196 @ │ │ │ │ + strhteq r0, [pc], #196 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -456054,15 +456054,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c92f0 <__cxa_atexit@plt+0x1bd5e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r0, pc, r0, asr ip @ │ │ │ │ + rsceq r0, pc, r0, lsr ip @ │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r5 │ │ │ │ @@ -456085,15 +456085,15 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c936c <__cxa_atexit@plt+0x1bd660> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r0, [pc], #180 @ │ │ │ │ + strhteq r0, [pc], #180 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1c938c <__cxa_atexit@plt+0x1bd680> │ │ │ │ @@ -456212,19 +456212,19 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, lr, ip, ror #24 │ │ │ │ + rscseq r3, lr, ip, asr #24 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rscseq r3, lr, r8, asr #25 │ │ │ │ + rscseq r3, lr, r8, lsr #25 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1c95e4 <__cxa_atexit@plt+0x1bd8d8> │ │ │ │ @@ -456250,15 +456250,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1c9604 <__cxa_atexit@plt+0x1bd8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - rscseq r3, lr, r0, lsl #22 │ │ │ │ + rscseq r3, lr, r0, ror #21 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [pc, #52] @ 1c9654 <__cxa_atexit@plt+0x1bd948> │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ @@ -456303,15 +456303,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1c96d8 <__cxa_atexit@plt+0x1bd9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r3, lr, r8, lsl #20 │ │ │ │ + rscseq r3, lr, r8, ror #19 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ cmp r2, fp │ │ │ │ bcc 1c9774 <__cxa_atexit@plt+0x1bda68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -456351,19 +456351,19 @@ │ │ │ │ b 1c9784 <__cxa_atexit@plt+0x1bda78> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1c979c <__cxa_atexit@plt+0x1bda90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, r0, lsl #19 │ │ │ │ + rscseq r3, lr, r0, ror #18 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r0, pc, ip, lsr #15 │ │ │ │ + rsceq r0, pc, ip, lsl #15 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - rsceq lr, lr, ip, lsl #27 │ │ │ │ + rsceq lr, lr, ip, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c9820 <__cxa_atexit@plt+0x1bdb14> │ │ │ │ @@ -456391,15 +456391,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, lr, r0, lsl #26 │ │ │ │ + rsceq lr, lr, r0, ror #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1c9860 <__cxa_atexit@plt+0x1bdb54> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -456431,18 +456431,18 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c98d4 <__cxa_atexit@plt+0x1bdbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - rsceq r0, pc, ip, ror #12 │ │ │ │ + rsceq r0, pc, ip, asr #12 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ - rsceq lr, lr, r0, asr ip │ │ │ │ + rsceq lr, lr, r0, lsr ip │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1c9980 <__cxa_atexit@plt+0x1bdc74> │ │ │ │ @@ -456484,17 +456484,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 1c99b0 <__cxa_atexit@plt+0x1bdca4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, r8, ror r7 │ │ │ │ + rscseq r3, lr, r8, asr r7 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - smlaleq r0, pc, r8, r5 @ │ │ │ │ + rsceq r0, pc, r8, ror r5 @ │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ @@ -456514,16 +456514,16 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1c9a20 <__cxa_atexit@plt+0x1bdd14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff990 │ │ │ │ - rsceq r0, pc, r0, lsr #10 │ │ │ │ - rsceq r0, pc, r8, lsr r5 @ │ │ │ │ + rsceq r0, pc, r0, lsl #10 │ │ │ │ + rsceq r0, pc, r8, lsl r5 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9a5c <__cxa_atexit@plt+0x1bdd50> │ │ │ │ ldr r3, [pc, #32] @ 1c9a64 <__cxa_atexit@plt+0x1bdd58> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -456532,15 +456532,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1cadc0 <__cxa_atexit@plt+0x1bf0b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r3, lr, ip, r4 │ │ │ │ + rscseq r3, lr, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1c9a8c <__cxa_atexit@plt+0x1bdd80> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -456561,15 +456561,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r3, [lr], #72 @ 0x48 │ │ │ │ + ldrsbteq r3, [lr], #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9b98 <__cxa_atexit@plt+0x1bde8c> │ │ │ │ ldr r2, [pc, #184] @ 1c9bb4 <__cxa_atexit@plt+0x1bdea8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -456615,19 +456615,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r3, [lr], #48 @ 0x30 │ │ │ │ + ldrsbteq r3, [lr], #48 @ 0x30 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - strhteq pc, [lr], #244 @ 0xf4 @ │ │ │ │ - ldrdeq pc, [lr], #248 @ 0xf8 @ │ │ │ │ - rscseq r3, lr, ip, ror #9 │ │ │ │ + smlaleq pc, lr, r4, pc @ │ │ │ │ + strhteq pc, [lr], #248 @ 0xf8 @ │ │ │ │ + rscseq r3, lr, ip, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1c9bf8 <__cxa_atexit@plt+0x1bdeec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1c9c0c <__cxa_atexit@plt+0x1bdf00> │ │ │ │ @@ -456658,18 +456658,18 @@ │ │ │ │ strb r1, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq pc, lr, r0, lsl #30 │ │ │ │ - rsceq pc, lr, ip, lsl pc @ │ │ │ │ - rscseq r3, lr, r8, lsr r4 │ │ │ │ - rsceq pc, lr, r8, lsr #29 │ │ │ │ + rsceq pc, lr, r0, ror #29 │ │ │ │ + strdeq pc, [lr], #236 @ 0xec @ │ │ │ │ + rscseq r3, lr, r8, lsl r4 │ │ │ │ + rsceq pc, lr, r8, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1c9ca4 <__cxa_atexit@plt+0x1bdf98> │ │ │ │ ldr r2, [pc, #32] @ 1c9cac <__cxa_atexit@plt+0x1bdfa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -456677,17 +456677,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f7913c <__cxa_atexit@plt+0xf6d430> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, r0, ror #4 │ │ │ │ + rscseq r3, lr, r0, asr #4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq pc, lr, ip, lsl r0 @ │ │ │ │ + strdeq lr, [lr], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 169148 <__cxa_atexit@plt+0x15d43c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -456723,17 +456723,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1c9d6c <__cxa_atexit@plt+0x1be060> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [lr], #28 │ │ │ │ + ldrsbteq r3, [lr], #28 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq pc, [lr], #200 @ 0xc8 @ │ │ │ │ + strhteq pc, [lr], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1c9da0 <__cxa_atexit@plt+0x1be094> │ │ │ │ mov r3, #0 │ │ │ │ @@ -456744,16 +456744,16 @@ │ │ │ │ b 1b8f8c <__cxa_atexit@plt+0x1ad280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1c9db8 <__cxa_atexit@plt+0x1be0ac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, lr, r4, lsl #25 │ │ │ │ - rsceq r0, pc, r4, ror r1 @ │ │ │ │ + rsceq pc, lr, r4, ror #24 │ │ │ │ + rsceq r0, pc, r4, asr r1 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1c9e5c <__cxa_atexit@plt+0x1be150> │ │ │ │ @@ -456790,15 +456790,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r0, pc, r4, asr #1 │ │ │ │ + rsceq r0, pc, r4, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -456808,15 +456808,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1c9eac <__cxa_atexit@plt+0x1be1a0> │ │ │ │ b 1c9ec4 <__cxa_atexit@plt+0x1be1b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, pc, ip, ror r0 @ │ │ │ │ + rsceq r0, pc, ip, asr r0 @ │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -456868,19 +456868,19 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1c9fb0 <__cxa_atexit@plt+0x1be2a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, lr, r4, lsl #3 │ │ │ │ + rscseq r3, lr, r4, ror #2 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - smlaleq pc, lr, r8, pc @ │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ rsceq pc, lr, r8, ror pc @ │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + rsceq pc, lr, r8, asr pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca018 <__cxa_atexit@plt+0x1be30c> │ │ │ │ ldr r3, [pc, #68] @ 1ca020 <__cxa_atexit@plt+0x1be314> │ │ │ │ @@ -456899,15 +456899,15 @@ │ │ │ │ b 1ca030 <__cxa_atexit@plt+0x1be324> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq pc, lr, r0, lsl pc @ │ │ │ │ + strdeq pc, [lr], #224 @ 0xe0 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 1ca0d0 <__cxa_atexit@plt+0x1be3c4> │ │ │ │ @@ -456949,16 +456949,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rscseq r3, lr, r4, lsr r0 │ │ │ │ - rsceq pc, lr, r4, asr #28 │ │ │ │ + rscseq r3, lr, r4, lsl r0 │ │ │ │ + rsceq pc, lr, r4, lsr #28 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ mov r1, r2 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ @@ -457010,17 +457010,17 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, #12] @ 1ca1e8 <__cxa_atexit@plt+0x1be4dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, lr, ip, asr #30 │ │ │ │ + rscseq r2, lr, ip, lsr #30 │ │ │ │ @ instruction: 0xfffff630 │ │ │ │ - rsceq pc, lr, r0, ror #26 │ │ │ │ + rsceq pc, lr, r0, asr #26 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca2a0 <__cxa_atexit@plt+0x1be594> │ │ │ │ @@ -457061,15 +457061,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r2, lr, r0, ror #25 │ │ │ │ + rscseq r2, lr, r0, asr #25 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -457091,15 +457091,15 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1ca324 <__cxa_atexit@plt+0x1be618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r2, lr, ip, asr #24 │ │ │ │ + rscseq r2, lr, ip, lsr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca3d8 <__cxa_atexit@plt+0x1be6cc> │ │ │ │ ldr r2, [pc, #152] @ 1ca3e0 <__cxa_atexit@plt+0x1be6d4> │ │ │ │ @@ -457139,15 +457139,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rscseq r2, lr, r8, lsr #23 │ │ │ │ + rscseq r2, lr, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r0, #65280 @ 0xff00 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ @@ -457169,16 +457169,16 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ strb r8, [r2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ ldr r7, [pc, #8] @ 1ca45c <__cxa_atexit@plt+0x1be750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r2, lr, r4, lsl fp │ │ │ │ - rsceq lr, lr, ip, ror r0 │ │ │ │ + ldrshteq r2, [lr], #164 @ 0xa4 │ │ │ │ + rsceq lr, lr, ip, asr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca4b4 <__cxa_atexit@plt+0x1be7a8> │ │ │ │ ldr r3, [pc, #56] @ 1ca4bc <__cxa_atexit@plt+0x1be7b0> │ │ │ │ @@ -457194,15 +457194,15 @@ │ │ │ │ b 1ca4cc <__cxa_atexit@plt+0x1be7c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, lr, r0, lsr #32 │ │ │ │ + rsceq lr, lr, r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov lr, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ @@ -457269,15 +457269,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - rscseq r2, lr, r0, lsr #22 │ │ │ │ + rscseq r2, lr, r0, lsl #22 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457305,17 +457305,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1ca680 <__cxa_atexit@plt+0x1be974> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r2, lr, ip, asr sl │ │ │ │ + rscseq r2, lr, ip, lsr sl │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq sp, lr, ip, asr lr │ │ │ │ + rsceq sp, lr, ip, lsr lr │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457361,16 +457361,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, lr, ip, ror r9 │ │ │ │ - rsceq sp, lr, ip, ror sp │ │ │ │ + rscseq r2, lr, ip, asr r9 │ │ │ │ + rsceq sp, lr, ip, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ca7b0 <__cxa_atexit@plt+0x1beaa4> │ │ │ │ ldr r3, [pc, #52] @ 1ca7b8 <__cxa_atexit@plt+0x1beaac> │ │ │ │ @@ -457385,15 +457385,15 @@ │ │ │ │ b 1ca7c8 <__cxa_atexit@plt+0x1beabc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, lr, r4, lsr #26 │ │ │ │ + rsceq sp, lr, r4, lsl #26 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ca8ec <__cxa_atexit@plt+0x1bebe0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ @@ -457484,18 +457484,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, #0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rscseq r2, lr, ip, lsr #17 │ │ │ │ + rscseq r2, lr, ip, lsl #17 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq r2, lr, r8, asr #15 │ │ │ │ + rscseq r2, lr, r8, lsr #15 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457523,17 +457523,17 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1ca9e8 <__cxa_atexit@plt+0x1becdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrshteq r2, [lr], #100 @ 0x64 │ │ │ │ + ldrsbteq r2, [lr], #100 @ 0x64 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - strdeq sp, [lr], #164 @ 0xa4 @ │ │ │ │ + ldrdeq sp, [lr], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -457579,16 +457579,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, lr, r4, lsl r6 │ │ │ │ - rsceq pc, lr, r4, lsl #9 │ │ │ │ + ldrshteq r2, [lr], #84 @ 0x54 │ │ │ │ + rsceq pc, lr, r4, ror #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cab1c <__cxa_atexit@plt+0x1bee10> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -457604,17 +457604,17 @@ │ │ │ │ beq 1cab14 <__cxa_atexit@plt+0x1bee08> │ │ │ │ b 1cab3c <__cxa_atexit@plt+0x1bee30> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [lr], #60 @ 0x3c │ │ │ │ + ldrsbteq r2, [lr], #60 @ 0x3c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, lr, ip, lsl r4 @ │ │ │ │ + strdeq pc, [lr], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1cab74 <__cxa_atexit@plt+0x1bee68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -457669,15 +457669,15 @@ │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xffffef58 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ - rsceq pc, lr, r0, lsl r3 @ │ │ │ │ + strdeq pc, [lr], #32 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cacac <__cxa_atexit@plt+0x1befa0> │ │ │ │ @@ -457736,15 +457736,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [lr], #24 │ │ │ │ + ldrsbteq r2, [lr], #24 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -457766,15 +457766,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - smlaleq pc, lr, r8, r1 @ │ │ │ │ + rsceq pc, lr, r8, ror r1 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cae94 <__cxa_atexit@plt+0x1bf188> │ │ │ │ @@ -457834,22 +457834,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq pc, lr, r0, asr #1 │ │ │ │ - rscseq r2, lr, ip, ror #1 │ │ │ │ - rscseq r2, lr, ip, lsr r1 │ │ │ │ + rsceq pc, lr, r0, lsr #1 │ │ │ │ + rscseq r2, lr, ip, asr #1 │ │ │ │ + rscseq r2, lr, ip, lsl r1 │ │ │ │ @ instruction: 0xffffec1c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - rscseq r2, lr, r8, ror r1 │ │ │ │ - rsceq pc, lr, r0, lsl #1 │ │ │ │ + rscseq r2, lr, r8, asr r1 │ │ │ │ + rsceq pc, lr, r0, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1caf68 <__cxa_atexit@plt+0x1bf25c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -457888,20 +457888,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r1, [lr], #244 @ 0xf4 │ │ │ │ - rscseq r2, lr, r4, asr #32 │ │ │ │ + ldrsbteq r1, [lr], #244 @ 0xf4 │ │ │ │ + rscseq r2, lr, r4, lsr #32 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - rscseq r2, lr, ip, rrx │ │ │ │ + rscseq r2, lr, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cb008 <__cxa_atexit@plt+0x1bf2fc> │ │ │ │ ldr r2, [pc, #68] @ 1cb014 <__cxa_atexit@plt+0x1bf308> │ │ │ │ @@ -457919,15 +457919,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, ip, lsl pc │ │ │ │ + ldrshteq r1, [lr], #236 @ 0xec │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cb040 <__cxa_atexit@plt+0x1bf334> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -457952,17 +457952,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cb09c <__cxa_atexit@plt+0x1bf390> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r1, lr, ip, asr pc │ │ │ │ + rscseq r1, lr, ip, lsr pc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - strhteq lr, [lr], #236 @ 0xec │ │ │ │ + smlaleq lr, lr, ip, lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb0d8 <__cxa_atexit@plt+0x1bf3cc> │ │ │ │ ldr r2, [pc, #32] @ 1cb0e0 <__cxa_atexit@plt+0x1bf3d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -457970,15 +457970,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1cadc0 <__cxa_atexit@plt+0x1bf0b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, ip, lsr #28 │ │ │ │ + rscseq r1, lr, ip, lsl #28 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -457991,16 +457991,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [lr], #212 @ 0xd4 │ │ │ │ - rsceq sp, lr, ip, ror #3 │ │ │ │ + ldrhteq r1, [lr], #212 @ 0xd4 │ │ │ │ + rsceq sp, lr, ip, asr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cb1a0 <__cxa_atexit@plt+0x1bf494> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -458021,24 +458021,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, lr, ip, ror r1 │ │ │ │ + rsceq sp, lr, ip, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq sp, lr, r4, asr r1 │ │ │ │ + rsceq sp, lr, r4, lsr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458093,16 +458093,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1cb2cc <__cxa_atexit@plt+0x1bf5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - strhteq lr, [lr], #192 @ 0xc0 │ │ │ │ smlaleq lr, lr, r0, ip @ │ │ │ │ + rsceq lr, lr, r0, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cb384 <__cxa_atexit@plt+0x1bf678> │ │ │ │ ldr r7, [pc, #212] @ 1cb3c8 <__cxa_atexit@plt+0x1bf6bc> │ │ │ │ @@ -458160,18 +458160,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - strhteq lr, [lr], #188 @ 0xbc │ │ │ │ - rsceq lr, lr, ip, ror #23 │ │ │ │ - rscseq r1, lr, r0, asr ip │ │ │ │ - rscseq r1, lr, r4, lsl #24 │ │ │ │ + smlaleq lr, lr, ip, fp @ │ │ │ │ + rsceq lr, lr, ip, asr #23 │ │ │ │ + rscseq r1, lr, r0, lsr ip │ │ │ │ + rscseq r1, lr, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cb430 <__cxa_atexit@plt+0x1bf724> │ │ │ │ @@ -458185,17 +458185,17 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, lr, r0, lsr #23 │ │ │ │ - rscseq r1, lr, r4, asr fp │ │ │ │ - rsceq lr, lr, r4, asr fp │ │ │ │ + rscseq r1, lr, r0, lsl #23 │ │ │ │ + rscseq r1, lr, r4, lsr fp │ │ │ │ + rsceq lr, lr, r4, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb49c <__cxa_atexit@plt+0x1bf790> │ │ │ │ ldr r3, [pc, #64] @ 1cb4a4 <__cxa_atexit@plt+0x1bf798> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -458212,17 +458212,17 @@ │ │ │ │ b 1cb770 <__cxa_atexit@plt+0x1bfa64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, lr, ip, ror sl │ │ │ │ + rscseq r1, lr, ip, asr sl │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq lr, lr, r8, ror #21 │ │ │ │ + rsceq lr, lr, r8, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cb4d0 <__cxa_atexit@plt+0x1bf7c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cb770 <__cxa_atexit@plt+0x1bfa64> │ │ │ │ @@ -458251,16 +458251,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r1, lr, r0, sl │ │ │ │ - rsceq sp, lr, r0, asr r0 │ │ │ │ + rscseq r1, lr, r0, ror sl │ │ │ │ + rsceq sp, lr, r0, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb624 <__cxa_atexit@plt+0x1bf918> │ │ │ │ ldr r2, [pc, #228] @ 1cb64c <__cxa_atexit@plt+0x1bf940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -458317,19 +458317,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1cb654 <__cxa_atexit@plt+0x1bf948> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, r4, lsl #19 │ │ │ │ + rscseq r1, lr, r4, ror #18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq ip, lr, r8, asr pc │ │ │ │ + rsceq ip, lr, r8, lsr pc │ │ │ │ @ instruction: 0xfff88dc4 │ │ │ │ - rscseq r1, lr, r4, lsl sl │ │ │ │ + ldrshteq r1, [lr], #148 @ 0x94 │ │ │ │ @ instruction: 0xfff89580 │ │ │ │ @ instruction: 0xfff88f2c │ │ │ │ @ instruction: 0xfff89034 │ │ │ │ @ instruction: 0xfff8913c │ │ │ │ @ instruction: 0xfff891ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -458356,15 +458356,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, r8, asr #16 │ │ │ │ + rscseq r1, lr, r8, lsr #16 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -458386,15 +458386,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq ip, lr, r4, lsr lr │ │ │ │ + rsceq ip, lr, r4, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cb824 <__cxa_atexit@plt+0x1bfb18> │ │ │ │ @@ -458449,22 +458449,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, lr, ip, ror #14 │ │ │ │ - rscseq r1, lr, ip, asr r7 │ │ │ │ - rscseq r1, lr, ip, lsr #15 │ │ │ │ + rsceq lr, lr, ip, asr #14 │ │ │ │ + rscseq r1, lr, ip, lsr r7 │ │ │ │ + rscseq r1, lr, ip, lsl #15 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - ldrsbteq r1, [lr], #116 @ 0x74 │ │ │ │ - rsceq lr, lr, r0, lsr #14 │ │ │ │ + ldrhteq r1, [lr], #116 @ 0x74 │ │ │ │ + rsceq lr, lr, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458498,15 +458498,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ - ldrsbteq r1, [lr], #104 @ 0x68 │ │ │ │ + ldrhteq r1, [lr], #104 @ 0x68 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cb980 <__cxa_atexit@plt+0x1bfc74> │ │ │ │ @@ -458525,15 +458525,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, r4, lsr #11 │ │ │ │ + rscseq r1, lr, r4, lsl #11 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cb9b8 <__cxa_atexit@plt+0x1bfcac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -458558,17 +458558,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cba14 <__cxa_atexit@plt+0x1bfd08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r1, lr, r4, ror #11 │ │ │ │ + rscseq r1, lr, r4, asr #11 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq lr, lr, r0, lsl #11 │ │ │ │ + rsceq lr, lr, r0, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cba70 <__cxa_atexit@plt+0x1bfd64> │ │ │ │ ldr r2, [pc, #64] @ 1cba7c <__cxa_atexit@plt+0x1bfd70> │ │ │ │ @@ -458585,18 +458585,18 @@ │ │ │ │ b 1cb770 <__cxa_atexit@plt+0x1bfa64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [lr], #64 @ 0x40 │ │ │ │ + smlalseq r1, lr, r0, r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq lr, lr, r0, lsl r5 │ │ │ │ + strdeq lr, [lr], #64 @ 0x40 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cbaa8 <__cxa_atexit@plt+0x1bfd9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cb770 <__cxa_atexit@plt+0x1bfa64> │ │ │ │ @@ -458616,16 +458616,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, r0, lsl r4 │ │ │ │ - rsceq ip, lr, r8, lsr #16 │ │ │ │ + ldrshteq r1, [lr], #48 @ 0x30 │ │ │ │ + rsceq ip, lr, r8, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cbb64 <__cxa_atexit@plt+0x1bfe58> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -458646,24 +458646,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq ip, [lr], #120 @ 0x78 │ │ │ │ + smlaleq ip, lr, r8, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - smlaleq ip, lr, r0, r7 │ │ │ │ + rsceq ip, lr, r0, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458718,16 +458718,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1cbc90 <__cxa_atexit@plt+0x1bff84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq lr, lr, r8, lsr #6 │ │ │ │ rsceq lr, lr, r8, lsl #6 │ │ │ │ + rsceq lr, lr, r8, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cbd48 <__cxa_atexit@plt+0x1c003c> │ │ │ │ ldr r7, [pc, #212] @ 1cbd8c <__cxa_atexit@plt+0x1c0080> │ │ │ │ @@ -458785,18 +458785,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq lr, lr, r4, lsr r2 │ │ │ │ - rsceq lr, lr, r4, ror #4 │ │ │ │ - rscseq r1, lr, ip, lsl #5 │ │ │ │ - rscseq r1, lr, r0, asr #4 │ │ │ │ + rsceq lr, lr, r4, lsl r2 │ │ │ │ + rsceq lr, lr, r4, asr #4 │ │ │ │ + rscseq r1, lr, ip, ror #4 │ │ │ │ + rscseq r1, lr, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cbdf4 <__cxa_atexit@plt+0x1c00e8> │ │ │ │ @@ -458810,46 +458810,46 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r1, [lr], #28 │ │ │ │ - smlalseq r1, lr, r0, r1 │ │ │ │ + ldrhteq r1, [lr], #28 │ │ │ │ + rscseq r1, lr, r0, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cbe38 <__cxa_atexit@plt+0x1c012c> │ │ │ │ ldr r2, [pc, #28] @ 1cbe40 <__cxa_atexit@plt+0x1c0134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, r8, asr #1 │ │ │ │ + rscseq r1, lr, r8, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cbe74 <__cxa_atexit@plt+0x1c0168> │ │ │ │ ldr r2, [pc, #28] @ 1cbe7c <__cxa_atexit@plt+0x1c0170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, lr, ip, lsl #1 │ │ │ │ + rscseq r1, lr, ip, rrx │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458865,15 +458865,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rsceq ip, lr, r8, asr #18 │ │ │ │ + rsceq ip, lr, r8, lsr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458911,16 +458911,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1cbf94 <__cxa_atexit@plt+0x1c0288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xfff9453c │ │ │ │ - rsceq ip, lr, ip, lsr #17 │ │ │ │ - rsceq lr, lr, ip, lsl r0 │ │ │ │ + rsceq ip, lr, ip, lsl #17 │ │ │ │ + strdeq sp, [lr], #252 @ 0xfc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -458950,15 +458950,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1cc030 <__cxa_atexit@plt+0x1c0324> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfff82db0 │ │ │ │ - strhteq ip, [lr], #76 @ 0x4c │ │ │ │ + smlaleq ip, lr, ip, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -458971,15 +458971,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1cc084 <__cxa_atexit@plt+0x1c0378> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rsceq sp, lr, r4, asr pc │ │ │ │ + rsceq sp, lr, r4, lsr pc │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cc0c8 <__cxa_atexit@plt+0x1c03bc> │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [pc, #52] @ 1cc0d8 <__cxa_atexit@plt+0x1c03cc> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -458993,16 +458993,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1cc0dc <__cxa_atexit@plt+0x1c03d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ - rsceq sp, lr, ip, lsr #30 │ │ │ │ - strdeq ip, [lr], #60 @ 0x3c @ │ │ │ │ + rsceq sp, lr, ip, lsl #30 │ │ │ │ + ldrdeq ip, [lr], #60 @ 0x3c @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cc184 <__cxa_atexit@plt+0x1c0478> │ │ │ │ @@ -459048,16 +459048,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #12] @ 1cc1b8 <__cxa_atexit@plt+0x1c04ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsceq sp, lr, r4, asr lr │ │ │ │ - rsceq ip, lr, r4, lsr #6 │ │ │ │ + rsceq sp, lr, r4, lsr lr │ │ │ │ + rsceq ip, lr, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r5, {r0, r7} │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r1, [r2, #3] │ │ │ │ @@ -459081,15 +459081,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1cc23c <__cxa_atexit@plt+0x1c0530> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ - rsceq sp, lr, ip, asr #27 │ │ │ │ + rsceq sp, lr, ip, lsr #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459167,15 +459167,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rscseq r0, lr, r8, lsl ip │ │ │ │ + ldrshteq r0, [lr], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #220] @ 1cc488 <__cxa_atexit@plt+0x1c077c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -459229,15 +459229,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - ldrshteq r0, [lr], #164 @ 0xa4 │ │ │ │ + ldrsbteq r0, [lr], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ stm sp, {r6, fp} │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ mov r6, #65280 @ 0xff00 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ @@ -459281,18 +459281,18 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb sl, [r3, #3] │ │ │ │ ldr r7, [pc, #12] @ 1cc55c <__cxa_atexit@plt+0x1c0850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldm sp, {r6, fp} │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - rscseq r0, lr, r8, lsl sl │ │ │ │ + ldrshteq r0, [lr], #152 @ 0x98 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - rsceq fp, lr, r4, ror pc │ │ │ │ + rsceq fp, lr, r4, asr pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r3, r7, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459312,16 +459312,16 @@ │ │ │ │ bx r0 │ │ │ │ stmdb r7, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1cc5d8 <__cxa_atexit@plt+0x1c08cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq sp, lr, r0, lsr sl │ │ │ │ - rsceq fp, lr, r4, lsl #30 │ │ │ │ + rsceq sp, lr, r0, lsl sl │ │ │ │ + rsceq fp, lr, r4, ror #29 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cc5fc <__cxa_atexit@plt+0x1c08f0> │ │ │ │ @@ -459468,20 +459468,20 @@ │ │ │ │ mov r7, r1 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrhteq r0, [lr], #152 @ 0x98 │ │ │ │ + smlalseq r0, lr, r8, r9 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - rscseq r0, lr, r8, ror r9 │ │ │ │ - rsceq fp, lr, r4, lsl #25 │ │ │ │ + rscseq r0, lr, r8, asr r9 │ │ │ │ + rsceq fp, lr, r4, ror #24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cc8c8 <__cxa_atexit@plt+0x1c0bbc> │ │ │ │ @@ -459507,17 +459507,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1cc8e8 <__cxa_atexit@plt+0x1c0bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - rscseq r0, lr, ip, lsl r8 │ │ │ │ + ldrshteq r0, [lr], #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - strdeq fp, [lr], #180 @ 0xb4 @ │ │ │ │ + ldrdeq fp, [lr], #180 @ 0xb4 @ │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r7, [r0, #3] │ │ │ │ @@ -459545,23 +459545,23 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [lr, #4] │ │ │ │ str r7, [lr, #12] │ │ │ │ b 1cc5fc <__cxa_atexit@plt+0x1c08f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq fp, lr, r4, ror #22 │ │ │ │ + rsceq fp, lr, r4, asr #22 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cc5fc <__cxa_atexit@plt+0x1c08f0> │ │ │ │ - rsceq fp, lr, r4, asr #22 │ │ │ │ + rsceq fp, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r6, asr #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -459585,15 +459585,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq fp, lr, r4, asr #21 │ │ │ │ + rsceq fp, lr, r4, lsr #21 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ ldr r2, [pc, #48] @ 1cca68 <__cxa_atexit@plt+0x1c0d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -459605,15 +459605,15 @@ │ │ │ │ mov r8, fp │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ b 1cc5fc <__cxa_atexit@plt+0x1c08f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq fp, lr, r4, ror sl │ │ │ │ + rsceq fp, lr, r4, asr sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ b 1cc5fc <__cxa_atexit@plt+0x1c08f0> │ │ │ │ @@ -459637,15 +459637,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r3, [pc, #20] @ 1ccaf0 <__cxa_atexit@plt+0x1c0de4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrshteq r0, [lr], #80 @ 0x50 │ │ │ │ + ldrsbteq r0, [lr], #80 @ 0x50 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ccb4c <__cxa_atexit@plt+0x1c0e40> │ │ │ │ @@ -459664,15 +459664,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [lr], #56 @ 0x38 │ │ │ │ + ldrhteq r0, [lr], #56 @ 0x38 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ccb84 <__cxa_atexit@plt+0x1c0e78> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -459697,15 +459697,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ccbe0 <__cxa_atexit@plt+0x1c0ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r0, lr, r8, lsl r4 │ │ │ │ + ldrshteq r0, [lr], #56 @ 0x38 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ccc1c <__cxa_atexit@plt+0x1c0f10> │ │ │ │ ldr r2, [pc, #36] @ 1ccc24 <__cxa_atexit@plt+0x1c0f18> │ │ │ │ @@ -459715,17 +459715,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 1ccc28 <__cxa_atexit@plt+0x1c0f1c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, lr, ip, ror #5 │ │ │ │ - rsceq fp, lr, r4, ror #17 │ │ │ │ - strhteq fp, [lr], #164 @ 0xa4 │ │ │ │ + rscseq r0, lr, ip, asr #5 │ │ │ │ + rsceq fp, lr, r4, asr #17 │ │ │ │ + smlaleq fp, lr, r4, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cccac <__cxa_atexit@plt+0x1c0fa0> │ │ │ │ ldr r2, [pc, #132] @ 1cccd4 <__cxa_atexit@plt+0x1c0fc8> │ │ │ │ @@ -459759,16 +459759,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1cccd8 <__cxa_atexit@plt+0x1c0fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, lr, ip, r2 │ │ │ │ - rsceq fp, lr, r8, lsl sl │ │ │ │ + rscseq r0, lr, ip, ror r2 │ │ │ │ + strdeq fp, [lr], #152 @ 0x98 @ │ │ │ │ @ instruction: 0xfff8d854 │ │ │ │ @ instruction: 0xfff8daa8 │ │ │ │ @ instruction: 0xfff8d924 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459778,16 +459778,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, lr, r8, ror #3 │ │ │ │ - ldrdeq sp, [lr], #40 @ 0x28 @ │ │ │ │ + rscseq r0, lr, r8, asr #3 │ │ │ │ + strhteq sp, [lr], #40 @ 0x28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ccda0 <__cxa_atexit@plt+0x1c1094> │ │ │ │ @@ -459815,27 +459815,27 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq sp, lr, ip, asr #4 │ │ │ │ + rsceq sp, lr, ip, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ccde0 <__cxa_atexit@plt+0x1c10d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq sp, lr, r4, lsl r2 │ │ │ │ + strdeq sp, [lr], #20 @ │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r1, r7} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r1, [r5, #12] │ │ │ │ sub r1, r5, #12 │ │ │ │ @@ -459855,16 +459855,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1cce54 <__cxa_atexit@plt+0x1c1148> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ - strhteq sp, [lr], #20 │ │ │ │ - rsceq sp, lr, r4, lsr #3 │ │ │ │ + smlaleq sp, lr, r4, r1 │ │ │ │ + rsceq sp, lr, r4, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ccf1c <__cxa_atexit@plt+0x1c1210> │ │ │ │ add lr, r7, #2 │ │ │ │ @@ -459914,17 +459914,17 @@ │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - ldrsbteq r0, [lr], #28 │ │ │ │ + ldrhteq r0, [lr], #28 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - strhteq sp, [lr], #8 │ │ │ │ + smlaleq sp, lr, r8, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ccfbc <__cxa_atexit@plt+0x1c12b0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ @@ -459949,17 +459949,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 142a44 <__cxa_atexit@plt+0x136d38> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, lr, r4, lsr #2 │ │ │ │ + rscseq r0, lr, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, lr, r4, lsr #32 │ │ │ │ + rsceq sp, lr, r4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ @@ -459978,16 +459978,16 @@ │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1cd040 <__cxa_atexit@plt+0x1c1334> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ - rsceq ip, lr, r8, asr #31 │ │ │ │ - strhteq ip, [lr], #248 @ 0xf8 │ │ │ │ + rsceq ip, lr, r8, lsr #31 │ │ │ │ + smlaleq ip, lr, r8, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460061,16 +460061,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cd18c <__cxa_atexit@plt+0x1c1480> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffa98 │ │ │ │ - rsceq ip, lr, r0, lsr #29 │ │ │ │ - rsceq ip, lr, ip, ror lr │ │ │ │ + rsceq ip, lr, r0, lsl #29 │ │ │ │ + rsceq ip, lr, ip, asr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cd288 <__cxa_atexit@plt+0x1c157c> │ │ │ │ ldr r7, [pc, #284] @ 1cd2d0 <__cxa_atexit@plt+0x1c15c4> │ │ │ │ @@ -460148,19 +460148,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ - rsceq ip, lr, r0, ror #26 │ │ │ │ - smlaleq ip, lr, r4, sp │ │ │ │ - rscseq pc, sp, ip, asr sp @ │ │ │ │ - rscseq pc, sp, r0, lsl sp @ │ │ │ │ - rsceq ip, lr, r8, lsl sp │ │ │ │ + rsceq ip, lr, r0, asr #26 │ │ │ │ + rsceq ip, lr, r4, ror sp │ │ │ │ + rscseq pc, sp, ip, lsr sp @ │ │ │ │ + ldrshteq pc, [sp], #192 @ 0xc0 @ │ │ │ │ + strdeq ip, [lr], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #216] @ 1cd3e4 <__cxa_atexit@plt+0x1c16d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ @@ -460216,17 +460216,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - rsceq ip, lr, r8, asr #24 │ │ │ │ - rscseq pc, sp, ip, lsl ip @ │ │ │ │ - ldrsbteq pc, [sp], #176 @ 0xb0 @ │ │ │ │ + rsceq ip, lr, r8, lsr #24 │ │ │ │ + ldrshteq pc, [sp], #188 @ 0xbc @ │ │ │ │ + ldrhteq pc, [sp], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cd44c <__cxa_atexit@plt+0x1c1740> │ │ │ │ @@ -460240,16 +460240,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, sp, r4, lsl #23 │ │ │ │ - rscseq pc, sp, r8, lsr fp @ │ │ │ │ + rscseq pc, sp, r4, ror #22 │ │ │ │ + rscseq pc, sp, r8, lsl fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460262,16 +460262,16 @@ │ │ │ │ sub r9, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sp, r8, lsr #28 │ │ │ │ - rsceq fp, lr, r4, asr r2 │ │ │ │ + rscseq pc, sp, r8, lsl #28 │ │ │ │ + rsceq fp, lr, r4, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd524 <__cxa_atexit@plt+0x1c1818> │ │ │ │ @@ -460295,28 +460295,28 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrshteq pc, [sp], #148 @ 0x94 @ │ │ │ │ - ldrdeq fp, [lr], #20 @ │ │ │ │ + ldrsbteq pc, [sp], #148 @ 0x94 @ │ │ │ │ + strhteq fp, [lr], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1cd564 <__cxa_atexit@plt+0x1c1858> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 15b624 <__cxa_atexit@plt+0x14f918> │ │ │ │ - smlalseq pc, sp, ip, r9 @ │ │ │ │ - rsceq fp, lr, r0, lsr #3 │ │ │ │ + rscseq pc, sp, ip, ror r9 @ │ │ │ │ + rsceq fp, lr, r0, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460352,16 +460352,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1cd618 <__cxa_atexit@plt+0x1c190c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfff817cc │ │ │ │ - ldrdeq sl, [lr], #232 @ 0xe8 @ │ │ │ │ - rsceq sl, lr, r8, lsl #30 │ │ │ │ + strhteq sl, [lr], #232 @ 0xe8 │ │ │ │ + rsceq sl, lr, r8, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov sl, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd68c <__cxa_atexit@plt+0x1c1980> │ │ │ │ @@ -460385,27 +460385,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq pc, sp, ip, lsl #17 │ │ │ │ - rsceq sl, lr, r8, lsl #29 │ │ │ │ + rscseq pc, sp, ip, ror #16 │ │ │ │ + rsceq sl, lr, r8, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1cd6cc <__cxa_atexit@plt+0x1c19c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1501bc <__cxa_atexit@plt+0x1444b0> │ │ │ │ - rscseq pc, sp, r4, lsr r8 @ │ │ │ │ + rscseq pc, sp, r4, lsl r8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -460442,17 +460442,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1cd780 <__cxa_atexit@plt+0x1c1a74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfff8166c │ │ │ │ - rsceq sl, lr, r0, ror sp │ │ │ │ - ldrdeq ip, [lr], #128 @ 0x80 @ │ │ │ │ + rsceq sl, lr, r0, asr sp │ │ │ │ strhteq ip, [lr], #128 @ 0x80 │ │ │ │ + smlaleq ip, lr, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd7e0 <__cxa_atexit@plt+0x1c1ad4> │ │ │ │ ldr r3, [pc, #64] @ 1cd7e8 <__cxa_atexit@plt+0x1c1adc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -460469,17 +460469,17 @@ │ │ │ │ b 1cdb28 <__cxa_atexit@plt+0x1c1e1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq pc, sp, r8, lsr r7 @ │ │ │ │ + rscseq pc, sp, r8, lsl r7 @ │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq ip, lr, r4, asr #16 │ │ │ │ + rsceq ip, lr, r4, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cd814 <__cxa_atexit@plt+0x1c1b08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cdb28 <__cxa_atexit@plt+0x1c1e1c> │ │ │ │ @@ -460508,16 +460508,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, sp, ip, asr #14 │ │ │ │ - rsceq ip, lr, r4, lsl #15 │ │ │ │ + rscseq pc, sp, ip, lsr #14 │ │ │ │ + rsceq ip, lr, r4, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cd94c <__cxa_atexit@plt+0x1c1c40> │ │ │ │ ldr r2, [pc, #196] @ 1cd970 <__cxa_atexit@plt+0x1c1c64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -460566,22 +460566,22 @@ │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1cd978 <__cxa_atexit@plt+0x1c1c6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sp, r0, asr #12 │ │ │ │ + rscseq pc, sp, r0, lsr #12 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq ip, lr, ip, lsr #13 │ │ │ │ + rsceq ip, lr, ip, lsl #13 │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ @ instruction: 0xfffff324 │ │ │ │ @ instruction: 0xfffff2b8 │ │ │ │ - rsceq ip, lr, r4, lsl #13 │ │ │ │ + rsceq ip, lr, r4, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ @@ -460617,15 +460617,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1cda3c <__cxa_atexit@plt+0x1c1d30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff138 │ │ │ │ @ instruction: 0xfffff670 │ │ │ │ @ instruction: 0xfffff250 │ │ │ │ @ instruction: 0xfffff1e4 │ │ │ │ - strdeq ip, [lr], #80 @ 0x50 @ │ │ │ │ + ldrdeq ip, [lr], #80 @ 0x50 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cda98 <__cxa_atexit@plt+0x1c1d8c> │ │ │ │ ldr r2, [pc, #68] @ 1cdaa0 <__cxa_atexit@plt+0x1c1d94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -460642,15 +460642,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq pc, sp, r0, r4 @ │ │ │ │ + rscseq pc, sp, r0, ror r4 @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -460672,15 +460672,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strdeq ip, [lr], #68 @ 0x44 @ │ │ │ │ + ldrdeq ip, [lr], #68 @ 0x44 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cdbdc <__cxa_atexit@plt+0x1c1ed0> │ │ │ │ @@ -460735,22 +460735,22 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, lr, r4, asr r4 │ │ │ │ - rscseq pc, sp, r4, lsr #7 │ │ │ │ - ldrshteq pc, [sp], #52 @ 0x34 @ │ │ │ │ + rsceq ip, lr, r4, lsr r4 │ │ │ │ + rscseq pc, sp, r4, lsl #7 │ │ │ │ + ldrsbteq pc, [sp], #52 @ 0x34 @ │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rscseq pc, sp, ip, lsl r4 @ │ │ │ │ - rsceq ip, lr, r8, lsl #8 │ │ │ │ + ldrshteq pc, [sp], #60 @ 0x3c @ │ │ │ │ + rsceq ip, lr, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -460784,15 +460784,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - rscseq pc, sp, r0, lsr #6 │ │ │ │ + rscseq pc, sp, r0, lsl #6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cdd38 <__cxa_atexit@plt+0x1c202c> │ │ │ │ @@ -460811,15 +460811,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sp, ip, ror #3 │ │ │ │ + rscseq pc, sp, ip, asr #3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cdd70 <__cxa_atexit@plt+0x1c2064> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -460844,17 +460844,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cddcc <__cxa_atexit@plt+0x1c20c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq pc, sp, ip, lsr #4 │ │ │ │ + rscseq pc, sp, ip, lsl #4 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq ip, lr, r8, ror #4 │ │ │ │ + rsceq ip, lr, r8, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cde28 <__cxa_atexit@plt+0x1c211c> │ │ │ │ ldr r2, [pc, #64] @ 1cde34 <__cxa_atexit@plt+0x1c2128> │ │ │ │ @@ -460871,18 +460871,18 @@ │ │ │ │ b 1cdb28 <__cxa_atexit@plt+0x1c1e1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [sp], #8 @ │ │ │ │ + ldrsbteq pc, [sp], #8 @ │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq ip, [lr], #24 @ │ │ │ │ + ldrdeq ip, [lr], #24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cde60 <__cxa_atexit@plt+0x1c2154> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1cdb28 <__cxa_atexit@plt+0x1c1e1c> │ │ │ │ @@ -460902,16 +460902,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sp, r8, asr r0 @ │ │ │ │ - rsceq sl, lr, r0, ror r4 │ │ │ │ + rscseq pc, sp, r8, lsr r0 @ │ │ │ │ + rsceq sl, lr, r0, asr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cdf1c <__cxa_atexit@plt+0x1c2210> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -460932,24 +460932,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sl, lr, r0, lsl #8 │ │ │ │ + rsceq sl, lr, r0, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrdeq sl, [lr], #56 @ 0x38 @ │ │ │ │ + strhteq sl, [lr], #56 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461004,16 +461004,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1ce048 <__cxa_atexit@plt+0x1c233c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq ip, lr, r0, lsl r0 │ │ │ │ strdeq fp, [lr], #240 @ 0xf0 @ │ │ │ │ + ldrdeq fp, [lr], #240 @ 0xf0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1ce100 <__cxa_atexit@plt+0x1c23f4> │ │ │ │ ldr r7, [pc, #212] @ 1ce144 <__cxa_atexit@plt+0x1c2438> │ │ │ │ @@ -461071,18 +461071,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq fp, lr, ip, lsl pc │ │ │ │ - rsceq fp, lr, ip, asr #30 │ │ │ │ - ldrsbteq lr, [sp], #228 @ 0xe4 │ │ │ │ - rscseq lr, sp, r8, lsl #29 │ │ │ │ + strdeq fp, [lr], #236 @ 0xec @ │ │ │ │ + rsceq fp, lr, ip, lsr #30 │ │ │ │ + ldrhteq lr, [sp], #228 @ 0xe4 │ │ │ │ + rscseq lr, sp, r8, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce1ac <__cxa_atexit@plt+0x1c24a0> │ │ │ │ @@ -461096,16 +461096,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, sp, r4, lsr #28 │ │ │ │ - ldrsbteq lr, [sp], #216 @ 0xd8 │ │ │ │ + rscseq lr, sp, r4, lsl #28 │ │ │ │ + ldrhteq lr, [sp], #216 @ 0xd8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ce280 <__cxa_atexit@plt+0x1c2574> │ │ │ │ ldr r3, [pc, #192] @ 1ce2a0 <__cxa_atexit@plt+0x1c2594> │ │ │ │ @@ -461155,16 +461155,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrhteq lr, [sp], #220 @ 0xdc │ │ │ │ - rscseq lr, sp, ip, asr sp │ │ │ │ + smlalseq lr, sp, ip, sp │ │ │ │ + rscseq lr, sp, ip, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ce334 <__cxa_atexit@plt+0x1c2628> │ │ │ │ @@ -461194,17 +461194,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, sp, r0, asr #25 │ │ │ │ - ldrsbteq lr, [sp], #196 @ 0xc4 │ │ │ │ - rsceq sl, lr, ip, ror r1 │ │ │ │ + rscseq lr, sp, r0, lsr #25 │ │ │ │ + ldrhteq lr, [sp], #196 @ 0xc4 │ │ │ │ + rsceq sl, lr, ip, asr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ce390 <__cxa_atexit@plt+0x1c2684> │ │ │ │ ldr r7, [pc, #52] @ 1ce3a0 <__cxa_atexit@plt+0x1c2694> │ │ │ │ @@ -461219,16 +461219,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ce3a4 <__cxa_atexit@plt+0x1c2698> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, lr, r4, ror #25 │ │ │ │ - rsceq sl, lr, r0, lsr #2 │ │ │ │ + rsceq fp, lr, r4, asr #25 │ │ │ │ + rsceq sl, lr, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ce498 <__cxa_atexit@plt+0x1c278c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -461284,21 +461284,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, sp, ip, ror #23 │ │ │ │ - rscseq lr, sp, ip, lsl #23 │ │ │ │ + rscseq lr, sp, ip, asr #23 │ │ │ │ + rscseq lr, sp, ip, ror #22 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq r9, lr, r8, lsr #30 │ │ │ │ - rscseq lr, sp, r8, lsl fp │ │ │ │ - ldrdeq r9, [lr], #224 @ 0xe0 @ │ │ │ │ - ldrdeq r9, [lr], #228 @ 0xe4 @ │ │ │ │ + rsceq r9, lr, r8, lsl #30 │ │ │ │ + ldrshteq lr, [sp], #168 @ 0xa8 │ │ │ │ + strhteq r9, [lr], #224 @ 0xe0 │ │ │ │ + strhteq r9, [lr], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ce514 <__cxa_atexit@plt+0x1c2808> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -461313,21 +461313,21 @@ │ │ │ │ ldr r8, [pc, #24] @ 1ce520 <__cxa_atexit@plt+0x1c2814> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sp, ip, lsl #20 │ │ │ │ + rscseq lr, sp, ip, ror #19 │ │ │ │ ldrdeq r7, [sl], #106 @ 0x6a @ │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1ce648 <__cxa_atexit@plt+0x1c293c> │ │ │ │ - rsceq fp, lr, r4, ror #22 │ │ │ │ + rsceq fp, lr, r4, asr #22 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ce574 <__cxa_atexit@plt+0x1c2868> │ │ │ │ ldr r3, [pc, #40] @ 1ce580 <__cxa_atexit@plt+0x1c2874> │ │ │ │ @@ -461339,25 +461339,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, sp, ip, lsl #19 │ │ │ │ - rsceq fp, lr, r0, lsl fp │ │ │ │ + rscseq lr, sp, ip, ror #18 │ │ │ │ + strdeq fp, [lr], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1ce5a8 <__cxa_atexit@plt+0x1c289c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - strdeq fp, [lr], #172 @ 0xac @ │ │ │ │ - rsceq fp, lr, ip, ror #21 │ │ │ │ + ldrdeq fp, [lr], #172 @ 0xac @ │ │ │ │ + rsceq fp, lr, ip, asr #21 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce608 <__cxa_atexit@plt+0x1c28fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -461379,20 +461379,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sp, ip, lsl #18 │ │ │ │ + rscseq lr, sp, ip, ror #17 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ rsceq r7, sl, fp, ror #11 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ - rsceq fp, lr, ip, asr sl │ │ │ │ + rsceq fp, lr, ip, lsr sl │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ce7dc <__cxa_atexit@plt+0x1c2ad0> │ │ │ │ @@ -461531,27 +461531,27 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 1ce880 <__cxa_atexit@plt+0x1c2b74> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - rscseq lr, sp, r8, asr #17 │ │ │ │ - rscseq lr, sp, r4, ror #18 │ │ │ │ + rscseq lr, sp, r8, lsr #17 │ │ │ │ + rscseq lr, sp, r4, asr #18 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rscseq lr, sp, r8, ror r8 │ │ │ │ - rscseq lr, sp, ip, lsl r9 │ │ │ │ + rscseq lr, sp, r8, asr r8 │ │ │ │ + ldrshteq lr, [sp], #140 @ 0x8c │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, sp, r8, lsl r9 │ │ │ │ - ldrhteq lr, [sp], #152 @ 0x98 │ │ │ │ + ldrshteq lr, [sp], #136 @ 0x88 │ │ │ │ + smlalseq lr, sp, r8, r9 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - strhteq fp, [lr], #140 @ 0x8c │ │ │ │ + smlaleq fp, lr, ip, r8 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - rscseq lr, sp, r4, lsl r8 │ │ │ │ - rscseq lr, sp, r0, lsl #16 │ │ │ │ + ldrshteq lr, [sp], #116 @ 0x74 │ │ │ │ + rscseq lr, sp, r0, ror #15 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461573,16 +461573,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1ce934 <__cxa_atexit@plt+0x1c2c28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq lr, [sp], #96 @ 0x60 │ │ │ │ - rscseq lr, sp, r4, ror #14 │ │ │ │ + ldrhteq lr, [sp], #96 @ 0x60 │ │ │ │ + rscseq lr, sp, r4, asr #14 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -461605,16 +461605,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1ce9b4 <__cxa_atexit@plt+0x1c2ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, sp, r0, asr r6 │ │ │ │ - rscseq lr, sp, r8, ror #13 │ │ │ │ + rscseq lr, sp, r0, lsr r6 │ │ │ │ + rscseq lr, sp, r8, asr #13 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -461637,18 +461637,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1cea34 <__cxa_atexit@plt+0x1c2d28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq lr, [sp], #80 @ 0x50 │ │ │ │ - rscseq lr, sp, r0, ror #12 │ │ │ │ + ldrhteq lr, [sp], #80 @ 0x50 │ │ │ │ + rscseq lr, sp, r0, asr #12 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq fp, lr, r0, ror #12 │ │ │ │ + rsceq fp, lr, r0, asr #12 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -461677,18 +461677,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1cead4 <__cxa_atexit@plt+0x1c2dc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - rscseq lr, sp, r0, asr #10 │ │ │ │ - rscseq lr, sp, ip, lsr #10 │ │ │ │ + rscseq lr, sp, r0, lsr #10 │ │ │ │ + rscseq lr, sp, ip, lsl #10 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq fp, lr, ip, asr #11 │ │ │ │ + rsceq fp, lr, ip, lsr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ceb44 <__cxa_atexit@plt+0x1c2e38> │ │ │ │ @@ -461711,27 +461711,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq fp, lr, r4, asr r5 │ │ │ │ + rsceq fp, lr, r4, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r3, [r9], #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1ce648 <__cxa_atexit@plt+0x1c293c> │ │ │ │ - rsceq fp, lr, ip, lsr #10 │ │ │ │ + rsceq fp, lr, ip, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cec70 <__cxa_atexit@plt+0x1c2f64> │ │ │ │ ldr r2, [pc, #240] @ 1cec98 <__cxa_atexit@plt+0x1c2f8c> │ │ │ │ @@ -461793,21 +461793,21 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq fp, lr, r4, asr r4 │ │ │ │ + rsceq fp, lr, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r9, lr, r0, ror #14 │ │ │ │ - rscseq lr, sp, r8, asr #6 │ │ │ │ - strdeq r9, [lr], #108 @ 0x6c @ │ │ │ │ - rsceq r9, lr, r0, lsl #14 │ │ │ │ - rsceq fp, lr, r0, lsl #8 │ │ │ │ + rsceq r9, lr, r0, asr #14 │ │ │ │ + rscseq lr, sp, r8, lsr #6 │ │ │ │ + ldrdeq r9, [lr], #108 @ 0x6c @ │ │ │ │ + rsceq r9, lr, r0, ror #13 │ │ │ │ + rsceq fp, lr, r0, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ced50 <__cxa_atexit@plt+0x1c3044> │ │ │ │ @@ -461842,18 +461842,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r9, lr, r0, ror r6 │ │ │ │ - rscseq lr, sp, r0, ror #4 │ │ │ │ - rsceq r9, lr, r8, lsl r6 │ │ │ │ - rsceq r9, lr, ip, lsl r6 │ │ │ │ + rsceq r9, lr, r0, asr r6 │ │ │ │ + rscseq lr, sp, r0, asr #4 │ │ │ │ + strdeq r9, [lr], #88 @ 0x58 @ │ │ │ │ + strdeq r9, [lr], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cedc4 <__cxa_atexit@plt+0x1c30b8> │ │ │ │ ldr r3, [pc, #64] @ 1cedcc <__cxa_atexit@plt+0x1c30c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -461870,15 +461870,15 @@ │ │ │ │ b 1cef5c <__cxa_atexit@plt+0x1c3250> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, sp, r4, asr r1 │ │ │ │ + rscseq lr, sp, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cedf4 <__cxa_atexit@plt+0x1c30e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -461908,15 +461908,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, sp, ip, ror #2 │ │ │ │ + rscseq lr, sp, ip, asr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ceec4 <__cxa_atexit@plt+0x1c31b8> │ │ │ │ ldr r2, [pc, #68] @ 1ceecc <__cxa_atexit@plt+0x1c31c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -461933,15 +461933,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sp, r4, rrx │ │ │ │ + rscseq lr, sp, r4, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -461965,15 +461965,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - ldrdeq r9, [lr], #208 @ 0xd0 @ │ │ │ │ + strhteq r9, [lr], #208 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ceff8 <__cxa_atexit@plt+0x1c32ec> │ │ │ │ @@ -462022,20 +462022,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq fp, [lr], #0 @ │ │ │ │ - rscseq sp, sp, r8, lsl #31 │ │ │ │ - ldrsbteq sp, [sp], #248 @ 0xf8 │ │ │ │ + strhteq fp, [lr], #0 │ │ │ │ + rscseq sp, sp, r8, ror #30 │ │ │ │ + ldrhteq sp, [sp], #248 @ 0xf8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq lr, sp, r0 │ │ │ │ + rscseq sp, sp, r0, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462063,15 +462063,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq sp, sp, r0, lsr #30 │ │ │ │ + rscseq sp, sp, r0, lsl #30 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cf134 <__cxa_atexit@plt+0x1c3428> │ │ │ │ @@ -462090,15 +462090,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [sp], #208 @ 0xd0 │ │ │ │ + ldrsbteq sp, [sp], #208 @ 0xd0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1cf16c <__cxa_atexit@plt+0x1c3460> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -462123,15 +462123,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1cf1c8 <__cxa_atexit@plt+0x1c34bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sp, sp, r0, lsr lr │ │ │ │ + rscseq sp, sp, r0, lsl lr │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cf220 <__cxa_atexit@plt+0x1c3514> │ │ │ │ @@ -462149,15 +462149,15 @@ │ │ │ │ b 1cef5c <__cxa_atexit@plt+0x1c3250> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, r0, lsl #26 │ │ │ │ + rscseq sp, sp, r0, ror #25 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cf254 <__cxa_atexit@plt+0x1c3548> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -462179,16 +462179,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, r4, ror #24 │ │ │ │ - rsceq r9, lr, ip, ror r0 │ │ │ │ + rscseq sp, sp, r4, asr #24 │ │ │ │ + rsceq r9, lr, ip, asr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1cf310 <__cxa_atexit@plt+0x1c3604> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -462209,24 +462209,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, lr, ip │ │ │ │ + rsceq r8, lr, ip, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r8, lr, r4, ror #31 │ │ │ │ + rsceq r8, lr, r4, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462247,15 +462247,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r8, lr, r0, ror pc │ │ │ │ + rsceq r8, lr, r0, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -462282,16 +462282,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1cf440 <__cxa_atexit@plt+0x1c3734> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq sl, lr, ip, lsr #25 │ │ │ │ rsceq sl, lr, ip, lsl #25 │ │ │ │ + rsceq sl, lr, ip, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1cf4f8 <__cxa_atexit@plt+0x1c37ec> │ │ │ │ ldr r7, [pc, #212] @ 1cf53c <__cxa_atexit@plt+0x1c3830> │ │ │ │ @@ -462349,18 +462349,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - strhteq sl, [lr], #184 @ 0xb8 │ │ │ │ - rsceq sl, lr, r0, ror #23 │ │ │ │ - ldrsbteq sp, [sp], #172 @ 0xac │ │ │ │ - smlalseq sp, sp, r0, sl @ │ │ │ │ + smlaleq sl, lr, r8, fp │ │ │ │ + rsceq sl, lr, r0, asr #23 │ │ │ │ + ldrhteq sp, [sp], #172 @ 0xac │ │ │ │ + rscseq sp, sp, r0, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cf5a4 <__cxa_atexit@plt+0x1c3898> │ │ │ │ @@ -462374,16 +462374,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, sp, ip, lsr #20 │ │ │ │ - rscseq sp, sp, r0, ror #19 │ │ │ │ + rscseq sp, sp, ip, lsl #20 │ │ │ │ + rscseq sp, sp, r0, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1cf608 <__cxa_atexit@plt+0x1c38fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -462398,21 +462398,21 @@ │ │ │ │ ldr r8, [pc, #24] @ 1cf614 <__cxa_atexit@plt+0x1c3908> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, r8, lsl r9 │ │ │ │ + ldrshteq sp, [sp], #136 @ 0x88 │ │ │ │ ldrdeq r6, [sl], #93 @ 0x5d @ │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1cf73c <__cxa_atexit@plt+0x1c3a30> │ │ │ │ - ldrdeq sl, [lr], #160 @ 0xa0 @ │ │ │ │ + strhteq sl, [lr], #160 @ 0xa0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cf668 <__cxa_atexit@plt+0x1c395c> │ │ │ │ ldr r3, [pc, #40] @ 1cf674 <__cxa_atexit@plt+0x1c3968> │ │ │ │ @@ -462424,25 +462424,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smlalseq sp, sp, r8, r8 @ │ │ │ │ - rsceq sl, lr, ip, ror sl │ │ │ │ + rscseq sp, sp, r8, ror r8 │ │ │ │ + rsceq sl, lr, ip, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1cf69c <__cxa_atexit@plt+0x1c3990> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - rsceq sl, lr, r8, ror #20 │ │ │ │ - rsceq sl, lr, r8, asr sl │ │ │ │ + rsceq sl, lr, r8, asr #20 │ │ │ │ + rsceq sl, lr, r8, lsr sl │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cf6fc <__cxa_atexit@plt+0x1c39f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -462464,20 +462464,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, r8, lsl r8 │ │ │ │ + ldrshteq sp, [sp], #120 @ 0x78 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ strdeq r6, [sl], #71 @ 0x47 @ │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ - rsceq sl, lr, r8, asr #19 │ │ │ │ + rsceq sl, lr, r8, lsr #19 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cf878 <__cxa_atexit@plt+0x1c3b6c> │ │ │ │ @@ -462585,24 +462585,24 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 1cf8f8 <__cxa_atexit@plt+0x1c3bec> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrsbteq sp, [sp], #124 @ 0x7c │ │ │ │ - rscseq sp, sp, r8, asr r7 │ │ │ │ + ldrhteq sp, [sp], #124 @ 0x7c │ │ │ │ + rscseq sp, sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq sp, sp, ip, lsr #16 │ │ │ │ - rscseq sp, sp, r4, lsr #15 │ │ │ │ + rscseq sp, sp, ip, lsl #16 │ │ │ │ + rscseq sp, sp, r4, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq sl, lr, r0, lsl #17 │ │ │ │ + rsceq sl, lr, r0, ror #16 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq sp, sp, r8, ror r7 │ │ │ │ - rscseq sp, sp, r4, ror #14 │ │ │ │ + rscseq sp, sp, r8, asr r7 │ │ │ │ + rscseq sp, sp, r4, asr #14 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462624,16 +462624,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1cf9a0 <__cxa_atexit@plt+0x1c3c94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sp, sp, r4, ror #12 │ │ │ │ - ldrsbteq sp, [sp], #80 @ 0x50 │ │ │ │ + rscseq sp, sp, r4, asr #12 │ │ │ │ + ldrhteq sp, [sp], #80 @ 0x50 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -462656,18 +462656,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1cfa20 <__cxa_atexit@plt+0x1c3d14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sp, sp, r4, ror #11 │ │ │ │ - rscseq sp, sp, r4, asr r5 │ │ │ │ + rscseq sp, sp, r4, asr #11 │ │ │ │ + rscseq sp, sp, r4, lsr r5 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq sl, [lr], #100 @ 0x64 @ │ │ │ │ + strhteq sl, [lr], #100 @ 0x64 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -462696,18 +462696,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1cfac0 <__cxa_atexit@plt+0x1c3db4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rscseq sp, sp, r4, asr r5 │ │ │ │ - rscseq sp, sp, r0, asr #10 │ │ │ │ + rscseq sp, sp, r4, lsr r5 │ │ │ │ + rscseq sp, sp, r0, lsr #10 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq sl, lr, r0, asr #12 │ │ │ │ + rsceq sl, lr, r0, lsr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1cfb30 <__cxa_atexit@plt+0x1c3e24> │ │ │ │ @@ -462730,27 +462730,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq sl, lr, r8, asr #11 │ │ │ │ + rsceq sl, lr, r8, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r3, [r9], #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1cf73c <__cxa_atexit@plt+0x1c3a30> │ │ │ │ - rsceq sl, lr, r0, lsr #11 │ │ │ │ + rsceq sl, lr, r0, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1cfc5c <__cxa_atexit@plt+0x1c3f50> │ │ │ │ ldr r2, [pc, #240] @ 1cfc84 <__cxa_atexit@plt+0x1c3f78> │ │ │ │ @@ -462812,21 +462812,21 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq sl, lr, r8, asr #9 │ │ │ │ + rsceq sl, lr, r8, lsr #9 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r8, lr, r4, ror r7 │ │ │ │ - rscseq sp, sp, ip, asr r3 │ │ │ │ - rsceq r8, lr, r0, lsl r7 │ │ │ │ - rsceq r8, lr, r4, lsl r7 │ │ │ │ - rsceq sl, lr, r4, ror r4 │ │ │ │ + rsceq r8, lr, r4, asr r7 │ │ │ │ + rscseq sp, sp, ip, lsr r3 │ │ │ │ + strdeq r8, [lr], #96 @ 0x60 @ │ │ │ │ + strdeq r8, [lr], #100 @ 0x64 @ │ │ │ │ + rsceq sl, lr, r4, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cfd3c <__cxa_atexit@plt+0x1c4030> │ │ │ │ @@ -462861,18 +462861,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r8, lr, r4, lsl #13 │ │ │ │ - rscseq sp, sp, r4, ror r2 │ │ │ │ - rsceq r8, lr, ip, lsr #12 │ │ │ │ - rsceq r8, lr, r0, lsr r6 │ │ │ │ + rsceq r8, lr, r4, ror #12 │ │ │ │ + rscseq sp, sp, r4, asr r2 │ │ │ │ + rsceq r8, lr, ip, lsl #12 │ │ │ │ + rsceq r8, lr, r0, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cfdb0 <__cxa_atexit@plt+0x1c40a4> │ │ │ │ ldr r3, [pc, #64] @ 1cfdb8 <__cxa_atexit@plt+0x1c40ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -462889,15 +462889,15 @@ │ │ │ │ b 1cff48 <__cxa_atexit@plt+0x1c423c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, sp, r8, ror #2 │ │ │ │ + rscseq sp, sp, r8, asr #2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1cfde0 <__cxa_atexit@plt+0x1c40d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -462927,15 +462927,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, sp, r0, lsl #3 │ │ │ │ + rscseq sp, sp, r0, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cfeb0 <__cxa_atexit@plt+0x1c41a4> │ │ │ │ ldr r2, [pc, #68] @ 1cfeb8 <__cxa_atexit@plt+0x1c41ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -462952,15 +462952,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sp, r8, ror r0 │ │ │ │ + rscseq sp, sp, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -462984,15 +462984,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r8, lr, ip, ror #27 │ │ │ │ + rsceq r8, lr, ip, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1cffe4 <__cxa_atexit@plt+0x1c42d8> │ │ │ │ @@ -463041,20 +463041,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, lr, r4, asr #2 │ │ │ │ - smlalseq ip, sp, ip, pc @ │ │ │ │ - rscseq ip, sp, ip, ror #31 │ │ │ │ + rsceq sl, lr, r4, lsr #2 │ │ │ │ + rscseq ip, sp, ip, ror pc │ │ │ │ + rscseq ip, sp, ip, asr #31 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq sp, sp, r4, lsl r0 │ │ │ │ + ldrshteq ip, [sp], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463082,15 +463082,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq ip, sp, r4, lsr pc │ │ │ │ + rscseq ip, sp, r4, lsl pc │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d0120 <__cxa_atexit@plt+0x1c4414> │ │ │ │ @@ -463109,15 +463109,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sp, r4, lsl #28 │ │ │ │ + rscseq ip, sp, r4, ror #27 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d0158 <__cxa_atexit@plt+0x1c444c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -463142,15 +463142,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d01b4 <__cxa_atexit@plt+0x1c44a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq ip, sp, r4, asr #28 │ │ │ │ + rscseq ip, sp, r4, lsr #28 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d020c <__cxa_atexit@plt+0x1c4500> │ │ │ │ @@ -463168,15 +463168,15 @@ │ │ │ │ b 1cff48 <__cxa_atexit@plt+0x1c423c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sp, r4, lsl sp │ │ │ │ + ldrshteq ip, [sp], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d0240 <__cxa_atexit@plt+0x1c4534> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -463198,16 +463198,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sp, r8, ror ip │ │ │ │ - smlaleq r8, lr, r0, r0 │ │ │ │ + rscseq ip, sp, r8, asr ip │ │ │ │ + rsceq r8, lr, r0, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d02fc <__cxa_atexit@plt+0x1c45f0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -463228,24 +463228,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, lr, r0, lsr #32 │ │ │ │ + rsceq r8, lr, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - strdeq r7, [lr], #248 @ 0xf8 @ │ │ │ │ + ldrdeq r7, [lr], #248 @ 0xf8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463266,15 +463266,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r7, lr, r4, lsl #31 │ │ │ │ + rsceq r7, lr, r4, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -463301,16 +463301,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1d042c <__cxa_atexit@plt+0x1c4720> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq r9, lr, r0, lsr #26 │ │ │ │ rsceq r9, lr, r0, lsl #26 │ │ │ │ + rsceq r9, lr, r0, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d04e4 <__cxa_atexit@plt+0x1c47d8> │ │ │ │ ldr r7, [pc, #212] @ 1d0528 <__cxa_atexit@plt+0x1c481c> │ │ │ │ @@ -463368,18 +463368,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r9, lr, ip, lsr #24 │ │ │ │ - rsceq r9, lr, r4, asr ip │ │ │ │ - ldrshteq ip, [sp], #160 @ 0xa0 │ │ │ │ - rscseq ip, sp, r4, lsr #21 │ │ │ │ + rsceq r9, lr, ip, lsl #24 │ │ │ │ + rsceq r9, lr, r4, lsr ip │ │ │ │ + ldrsbteq ip, [sp], #160 @ 0xa0 │ │ │ │ + rscseq ip, sp, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d0590 <__cxa_atexit@plt+0x1c4884> │ │ │ │ @@ -463393,16 +463393,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, sp, r0, asr #20 │ │ │ │ - ldrshteq ip, [sp], #148 @ 0x94 │ │ │ │ + rscseq ip, sp, r0, lsr #20 │ │ │ │ + ldrsbteq ip, [sp], #148 @ 0x94 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0678 <__cxa_atexit@plt+0x1c496c> │ │ │ │ @@ -463459,15 +463459,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq ip, sp, r4, asr #20 │ │ │ │ + rscseq ip, sp, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -463509,15 +463509,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, sp, ip, asr r9 │ │ │ │ + rscseq ip, sp, ip, lsr r9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d07b4 <__cxa_atexit@plt+0x1c4aa8> │ │ │ │ ldr r7, [pc, #52] @ 1d07c4 <__cxa_atexit@plt+0x1c4ab8> │ │ │ │ @@ -463532,15 +463532,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d07c8 <__cxa_atexit@plt+0x1c4abc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r9, lr, r0, lsr #19 │ │ │ │ + rsceq r9, lr, r0, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 1d08c8 <__cxa_atexit@plt+0x1c4bbc> │ │ │ │ @@ -463607,17 +463607,17 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrshteq ip, [sp], #116 @ 0x74 │ │ │ │ + ldrsbteq ip, [sp], #116 @ 0x74 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq ip, sp, r8, asr r8 │ │ │ │ + rscseq ip, sp, r8, lsr r8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -463642,15 +463642,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, sp, r8, asr #14 │ │ │ │ + rscseq ip, sp, r8, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -463668,15 +463668,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d09e8 <__cxa_atexit@plt+0x1c4cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rsceq r9, lr, r0, lsl #15 │ │ │ │ + rsceq r9, lr, r0, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d0a64 <__cxa_atexit@plt+0x1c4d58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -463718,17 +463718,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, lr, r0, ror #13 │ │ │ │ - rscseq ip, sp, r0, ror r5 │ │ │ │ - rscseq ip, sp, r4, lsr #10 │ │ │ │ + rsceq r9, lr, r0, asr #13 │ │ │ │ + rscseq ip, sp, r0, asr r5 │ │ │ │ + rscseq ip, sp, r4, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463746,22 +463746,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d0b28 <__cxa_atexit@plt+0x1c4e1c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, sp, r8, asr #9 │ │ │ │ - rscseq ip, sp, ip, ror r4 │ │ │ │ + rscseq ip, sp, r8, lsr #9 │ │ │ │ + rscseq ip, sp, ip, asr r4 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1d0c50 <__cxa_atexit@plt+0x1c4f44> │ │ │ │ - strhteq r9, [lr], #92 @ 0x5c │ │ │ │ + smlaleq r9, lr, ip, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d0b7c <__cxa_atexit@plt+0x1c4e70> │ │ │ │ ldr r3, [pc, #40] @ 1d0b88 <__cxa_atexit@plt+0x1c4e7c> │ │ │ │ @@ -463773,25 +463773,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq ip, sp, r4, lsl #7 │ │ │ │ - rsceq r9, lr, r8, ror #10 │ │ │ │ + rscseq ip, sp, r4, ror #6 │ │ │ │ + rsceq r9, lr, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1d0bb0 <__cxa_atexit@plt+0x1c4ea4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - rsceq r9, lr, r4, asr r5 │ │ │ │ - rsceq r9, lr, r4, asr #10 │ │ │ │ + rsceq r9, lr, r4, lsr r5 │ │ │ │ + rsceq r9, lr, r4, lsr #10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0c10 <__cxa_atexit@plt+0x1c4f04> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -463813,20 +463813,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sp, r4, lsl #6 │ │ │ │ + rscseq ip, sp, r4, ror #5 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ rsceq r4, sl, r3, ror #31 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ - strhteq r9, [lr], #68 @ 0x44 │ │ │ │ + smlaleq r9, lr, r4, r4 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d0d8c <__cxa_atexit@plt+0x1c5080> │ │ │ │ @@ -463934,24 +463934,24 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 1d0e0c <__cxa_atexit@plt+0x1c5100> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rscseq ip, sp, r8, asr #5 │ │ │ │ - rscseq ip, sp, r4, asr #4 │ │ │ │ + rscseq ip, sp, r8, lsr #5 │ │ │ │ + rscseq ip, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq ip, sp, r8, lsl r3 │ │ │ │ - smlalseq ip, sp, r0, r2 │ │ │ │ + ldrshteq ip, [sp], #40 @ 0x28 │ │ │ │ + rscseq ip, sp, r0, ror r2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r9, lr, r4, asr #7 │ │ │ │ + rsceq r9, lr, r4, lsr #7 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq ip, sp, r4, ror #4 │ │ │ │ - rscseq ip, sp, r0, asr r2 │ │ │ │ + rscseq ip, sp, r4, asr #4 │ │ │ │ + rscseq ip, sp, r0, lsr r2 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -463973,16 +463973,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1d0eb4 <__cxa_atexit@plt+0x1c51a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq ip, sp, r0, asr r1 │ │ │ │ - ldrhteq ip, [sp], #12 │ │ │ │ + rscseq ip, sp, r0, lsr r1 │ │ │ │ + smlalseq ip, sp, ip, r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -464005,18 +464005,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1d0f34 <__cxa_atexit@plt+0x1c5228> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq ip, [sp], #0 │ │ │ │ - rscseq ip, sp, r0, asr #32 │ │ │ │ + ldrhteq ip, [sp], #0 │ │ │ │ + rscseq ip, sp, r0, lsr #32 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r9, lr, r0, asr #3 │ │ │ │ + rsceq r9, lr, r0, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -464045,18 +464045,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d0fd4 <__cxa_atexit@plt+0x1c52c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rscseq ip, sp, r0, asr #32 │ │ │ │ - rscseq ip, sp, ip, lsr #32 │ │ │ │ + rscseq ip, sp, r0, lsr #32 │ │ │ │ + rscseq ip, sp, ip │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r9, lr, r4, lsl #3 │ │ │ │ + rsceq r9, lr, r4, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d1044 <__cxa_atexit@plt+0x1c5338> │ │ │ │ @@ -464079,27 +464079,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r9, lr, ip, lsl #2 │ │ │ │ + rsceq r9, lr, ip, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r3, [r9], #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1d0c50 <__cxa_atexit@plt+0x1c4f44> │ │ │ │ - rsceq r9, lr, ip, ror #1 │ │ │ │ + rsceq r9, lr, ip, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d1170 <__cxa_atexit@plt+0x1c5464> │ │ │ │ ldr r2, [pc, #240] @ 1d1198 <__cxa_atexit@plt+0x1c548c> │ │ │ │ @@ -464161,21 +464161,21 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r9, lr, r4, lsl r0 │ │ │ │ + strdeq r8, [lr], #244 @ 0xf4 @ │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r7, lr, r0, ror #4 │ │ │ │ - rscseq fp, sp, r8, asr #28 │ │ │ │ - strdeq r7, [lr], #28 @ │ │ │ │ - rsceq r7, lr, r0, lsl #4 │ │ │ │ - rsceq r8, lr, r0, asr #31 │ │ │ │ + rsceq r7, lr, r0, asr #4 │ │ │ │ + rscseq fp, sp, r8, lsr #28 │ │ │ │ + ldrdeq r7, [lr], #28 @ │ │ │ │ + rsceq r7, lr, r0, ror #3 │ │ │ │ + rsceq r8, lr, r0, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d1250 <__cxa_atexit@plt+0x1c5544> │ │ │ │ @@ -464210,18 +464210,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r7, lr, r0, ror r1 │ │ │ │ - rscseq fp, sp, r0, ror #26 │ │ │ │ - rsceq r7, lr, r8, lsl r1 │ │ │ │ - rsceq r7, lr, ip, lsl r1 │ │ │ │ + rsceq r7, lr, r0, asr r1 │ │ │ │ + rscseq fp, sp, r0, asr #26 │ │ │ │ + strdeq r7, [lr], #8 @ │ │ │ │ + strdeq r7, [lr], #12 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d12c4 <__cxa_atexit@plt+0x1c55b8> │ │ │ │ ldr r3, [pc, #64] @ 1d12cc <__cxa_atexit@plt+0x1c55c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -464238,15 +464238,15 @@ │ │ │ │ b 1d145c <__cxa_atexit@plt+0x1c5750> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, sp, r4, asr ip │ │ │ │ + rscseq fp, sp, r4, lsr ip │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d12f4 <__cxa_atexit@plt+0x1c55e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -464276,15 +464276,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, sp, ip, ror #24 │ │ │ │ + rscseq fp, sp, ip, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d13c4 <__cxa_atexit@plt+0x1c56b8> │ │ │ │ ldr r2, [pc, #68] @ 1d13cc <__cxa_atexit@plt+0x1c56c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -464301,15 +464301,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, r4, ror #22 │ │ │ │ + rscseq fp, sp, r4, asr #22 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -464333,15 +464333,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r8, lr, ip, lsr #26 │ │ │ │ + rsceq r8, lr, ip, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d14f8 <__cxa_atexit@plt+0x1c57ec> │ │ │ │ @@ -464390,20 +464390,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaleq r8, lr, r0, ip │ │ │ │ - rscseq fp, sp, r8, lsl #21 │ │ │ │ - ldrsbteq fp, [sp], #168 @ 0xa8 │ │ │ │ + rsceq r8, lr, r0, ror ip │ │ │ │ + rscseq fp, sp, r8, ror #20 │ │ │ │ + ldrhteq fp, [sp], #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq fp, sp, r0, lsl #22 │ │ │ │ + rscseq fp, sp, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -464431,15 +464431,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq fp, sp, r0, lsr #20 │ │ │ │ + rscseq fp, sp, r0, lsl #20 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d1634 <__cxa_atexit@plt+0x1c5928> │ │ │ │ @@ -464458,15 +464458,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [sp], #128 @ 0x80 │ │ │ │ + ldrsbteq fp, [sp], #128 @ 0x80 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d166c <__cxa_atexit@plt+0x1c5960> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -464491,15 +464491,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d16c8 <__cxa_atexit@plt+0x1c59bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq fp, sp, r0, lsr r9 │ │ │ │ + rscseq fp, sp, r0, lsl r9 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d1720 <__cxa_atexit@plt+0x1c5a14> │ │ │ │ @@ -464517,15 +464517,15 @@ │ │ │ │ b 1d145c <__cxa_atexit@plt+0x1c5750> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, r0, lsl #16 │ │ │ │ + rscseq fp, sp, r0, ror #15 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d1754 <__cxa_atexit@plt+0x1c5a48> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -464547,16 +464547,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sp, r4, ror #14 │ │ │ │ - rsceq r6, lr, ip, ror fp │ │ │ │ + rscseq fp, sp, r4, asr #14 │ │ │ │ + rsceq r6, lr, ip, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d1810 <__cxa_atexit@plt+0x1c5b04> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -464577,24 +464577,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r6, lr, ip, lsl #22 │ │ │ │ + rsceq r6, lr, ip, ror #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r6, lr, r4, ror #21 │ │ │ │ + rsceq r6, lr, r4, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -464615,15 +464615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r6, lr, r0, ror sl │ │ │ │ + rsceq r6, lr, r0, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -464650,16 +464650,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1d1940 <__cxa_atexit@plt+0x1c5c34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - rsceq r8, lr, ip, ror #16 │ │ │ │ rsceq r8, lr, ip, asr #16 │ │ │ │ + rsceq r8, lr, ip, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d19f8 <__cxa_atexit@plt+0x1c5cec> │ │ │ │ ldr r7, [pc, #212] @ 1d1a3c <__cxa_atexit@plt+0x1c5d30> │ │ │ │ @@ -464717,18 +464717,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r8, lr, r8, ror r7 │ │ │ │ - rsceq r8, lr, r0, lsr #15 │ │ │ │ - ldrsbteq fp, [sp], #92 @ 0x5c │ │ │ │ - smlalseq fp, sp, r0, r5 │ │ │ │ + rsceq r8, lr, r8, asr r7 │ │ │ │ + rsceq r8, lr, r0, lsl #15 │ │ │ │ + ldrhteq fp, [sp], #92 @ 0x5c │ │ │ │ + rscseq fp, sp, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d1aa4 <__cxa_atexit@plt+0x1c5d98> │ │ │ │ @@ -464742,16 +464742,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, sp, ip, lsr #10 │ │ │ │ - rscseq fp, sp, r0, ror #9 │ │ │ │ + rscseq fp, sp, ip, lsl #10 │ │ │ │ + rscseq fp, sp, r0, asr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d1b8c <__cxa_atexit@plt+0x1c5e80> │ │ │ │ @@ -464808,15 +464808,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq fp, sp, r0, lsr r5 │ │ │ │ + rscseq fp, sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -464858,15 +464858,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, sp, r8, asr #8 │ │ │ │ + rscseq fp, sp, r8, lsr #8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d1cc8 <__cxa_atexit@plt+0x1c5fbc> │ │ │ │ ldr r7, [pc, #52] @ 1d1cd8 <__cxa_atexit@plt+0x1c5fcc> │ │ │ │ @@ -464881,15 +464881,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d1cdc <__cxa_atexit@plt+0x1c5fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r8, lr, ip, ror #9 │ │ │ │ + rsceq r8, lr, ip, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ mov r2, r7 │ │ │ │ cmp sl, r3 │ │ │ │ bcc 1d1ddc <__cxa_atexit@plt+0x1c60d0> │ │ │ │ @@ -464956,17 +464956,17 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq fp, sp, r0, ror #5 │ │ │ │ + rscseq fp, sp, r0, asr #5 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq fp, sp, r4, asr #6 │ │ │ │ + rscseq fp, sp, r4, lsr #6 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -464991,15 +464991,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, sp, r4, lsr r2 │ │ │ │ + rscseq fp, sp, r4, lsl r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -465017,15 +465017,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d1efc <__cxa_atexit@plt+0x1c61f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rsceq r8, lr, ip, asr #5 │ │ │ │ + rsceq r8, lr, ip, lsr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d1f78 <__cxa_atexit@plt+0x1c626c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -465067,17 +465067,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, lr, ip, lsr #4 │ │ │ │ - rscseq fp, sp, ip, asr r0 │ │ │ │ - rscseq fp, sp, r0, lsl r0 │ │ │ │ + rsceq r8, lr, ip, lsl #4 │ │ │ │ + rscseq fp, sp, ip, lsr r0 │ │ │ │ + ldrshteq sl, [sp], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465095,22 +465095,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1d203c <__cxa_atexit@plt+0x1c6330> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sl, [sp], #244 @ 0xf4 │ │ │ │ - rscseq sl, sp, r8, ror #30 │ │ │ │ + smlalseq sl, sp, r4, pc @ │ │ │ │ + rscseq sl, sp, r8, asr #30 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ ldrb r7, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1d2164 <__cxa_atexit@plt+0x1c6458> │ │ │ │ - rsceq r8, lr, r8, lsr #1 │ │ │ │ + rsceq r8, lr, r8, lsl #1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2090 <__cxa_atexit@plt+0x1c6384> │ │ │ │ ldr r3, [pc, #40] @ 1d209c <__cxa_atexit@plt+0x1c6390> │ │ │ │ @@ -465122,25 +465122,25 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq sl, sp, r0, ror lr │ │ │ │ - rsceq r8, lr, r4, asr r0 │ │ │ │ + rscseq sl, sp, r0, asr lr │ │ │ │ + rsceq r8, lr, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 1d20c4 <__cxa_atexit@plt+0x1c63b8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - rsceq r8, lr, r0, asr #32 │ │ │ │ - rsceq r8, lr, r0, lsr r0 │ │ │ │ + rsceq r8, lr, r0, lsr #32 │ │ │ │ + rsceq r8, lr, r0, lsl r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d2124 <__cxa_atexit@plt+0x1c6418> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -465162,20 +465162,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [sp], #208 @ 0xd0 │ │ │ │ + ldrsbteq sl, [sp], #208 @ 0xd0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ rsceq r3, sl, pc, asr #21 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ - rsceq r7, lr, r0, lsr #31 │ │ │ │ + rsceq r7, lr, r0, lsl #31 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldrb r7, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d22a0 <__cxa_atexit@plt+0x1c6594> │ │ │ │ @@ -465283,24 +465283,24 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #12] @ 1d2320 <__cxa_atexit@plt+0x1c6614> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - ldrhteq sl, [sp], #212 @ 0xd4 │ │ │ │ - rscseq sl, sp, r0, lsr sp │ │ │ │ + smlalseq sl, sp, r4, sp │ │ │ │ + rscseq sl, sp, r0, lsl sp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq sl, sp, r4, lsl #28 │ │ │ │ - rscseq sl, sp, ip, ror sp │ │ │ │ + rscseq sl, sp, r4, ror #27 │ │ │ │ + rscseq sl, sp, ip, asr sp │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r7, lr, r0, lsl pc │ │ │ │ + strdeq r7, [lr], #224 @ 0xe0 @ │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq sl, sp, r0, asr sp │ │ │ │ - rscseq sl, sp, ip, lsr sp │ │ │ │ + rscseq sl, sp, r0, lsr sp │ │ │ │ + rscseq sl, sp, ip, lsl sp │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465322,16 +465322,16 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1d23c8 <__cxa_atexit@plt+0x1c66bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, sp, ip, lsr ip │ │ │ │ - rscseq sl, sp, r8, lsr #23 │ │ │ │ + rscseq sl, sp, ip, lsl ip │ │ │ │ + rscseq sl, sp, r8, lsl #23 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -465354,18 +465354,18 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r3, [pc, #24] @ 1d2448 <__cxa_atexit@plt+0x1c673c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq sl, [sp], #188 @ 0xbc │ │ │ │ - rscseq sl, sp, ip, lsr #22 │ │ │ │ + smlalseq sl, sp, ip, fp │ │ │ │ + rscseq sl, sp, ip, lsl #22 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, lr, ip, lsr #25 │ │ │ │ + rsceq r7, lr, ip, lsl #25 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465394,18 +465394,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d24e8 <__cxa_atexit@plt+0x1c67dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rscseq sl, sp, ip, lsr #22 │ │ │ │ - rscseq sl, sp, r8, lsl fp │ │ │ │ + rscseq sl, sp, ip, lsl #22 │ │ │ │ + ldrshteq sl, [sp], #168 @ 0xa8 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r7, [lr], #192 @ 0xc0 @ │ │ │ │ + strhteq r7, [lr], #192 @ 0xc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2558 <__cxa_atexit@plt+0x1c684c> │ │ │ │ @@ -465428,27 +465428,27 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r7, lr, r8, asr ip │ │ │ │ + rsceq r7, lr, r8, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r3, [r9], #1 │ │ │ │ sub r7, r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1d2164 <__cxa_atexit@plt+0x1c6458> │ │ │ │ - rsceq r7, lr, r8, lsr ip │ │ │ │ + rsceq r7, lr, r8, lsl ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d2684 <__cxa_atexit@plt+0x1c6978> │ │ │ │ ldr r2, [pc, #240] @ 1d26ac <__cxa_atexit@plt+0x1c69a0> │ │ │ │ @@ -465510,21 +465510,21 @@ │ │ │ │ mov r7, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r7, lr, r0, ror #22 │ │ │ │ + rsceq r7, lr, r0, asr #22 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r5, lr, ip, asr #26 │ │ │ │ - rscseq sl, sp, r4, lsr r9 │ │ │ │ - rsceq r5, lr, r8, ror #25 │ │ │ │ - rsceq r5, lr, ip, ror #25 │ │ │ │ - rsceq r7, lr, ip, lsl #22 │ │ │ │ + rsceq r5, lr, ip, lsr #26 │ │ │ │ + rscseq sl, sp, r4, lsl r9 │ │ │ │ + rsceq r5, lr, r8, asr #25 │ │ │ │ + rsceq r5, lr, ip, asr #25 │ │ │ │ + rsceq r7, lr, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d2764 <__cxa_atexit@plt+0x1c6a58> │ │ │ │ @@ -465559,18 +465559,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r5, lr, ip, asr ip │ │ │ │ - rscseq sl, sp, ip, asr #16 │ │ │ │ - rsceq r5, lr, r4, lsl #24 │ │ │ │ - rsceq r5, lr, r8, lsl #24 │ │ │ │ + rsceq r5, lr, ip, lsr ip │ │ │ │ + rscseq sl, sp, ip, lsr #16 │ │ │ │ + rsceq r5, lr, r4, ror #23 │ │ │ │ + rsceq r5, lr, r8, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d27d8 <__cxa_atexit@plt+0x1c6acc> │ │ │ │ ldr r3, [pc, #64] @ 1d27e0 <__cxa_atexit@plt+0x1c6ad4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -465587,15 +465587,15 @@ │ │ │ │ b 1d2970 <__cxa_atexit@plt+0x1c6c64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, sp, r0, asr #14 │ │ │ │ + rscseq sl, sp, r0, lsr #14 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d2808 <__cxa_atexit@plt+0x1c6afc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -465625,15 +465625,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, sp, r8, asr r7 │ │ │ │ + rscseq sl, sp, r8, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d28d8 <__cxa_atexit@plt+0x1c6bcc> │ │ │ │ ldr r2, [pc, #68] @ 1d28e0 <__cxa_atexit@plt+0x1c6bd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -465650,15 +465650,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sp, r0, asr r6 │ │ │ │ + rscseq sl, sp, r0, lsr r6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -465682,15 +465682,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r7, lr, r8, ror r8 │ │ │ │ + rsceq r7, lr, r8, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d2a0c <__cxa_atexit@plt+0x1c6d00> │ │ │ │ @@ -465739,20 +465739,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r7, [lr], #124 @ 0x7c @ │ │ │ │ - rscseq sl, sp, r4, ror r5 │ │ │ │ - rscseq sl, sp, r4, asr #11 │ │ │ │ + strhteq r7, [lr], #124 @ 0x7c │ │ │ │ + rscseq sl, sp, r4, asr r5 │ │ │ │ + rscseq sl, sp, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq sl, sp, ip, ror #11 │ │ │ │ + rscseq sl, sp, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465780,15 +465780,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq sl, sp, ip, lsl #10 │ │ │ │ + rscseq sl, sp, ip, ror #9 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2b48 <__cxa_atexit@plt+0x1c6e3c> │ │ │ │ @@ -465807,15 +465807,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sl, [sp], #60 @ 0x3c │ │ │ │ + ldrhteq sl, [sp], #60 @ 0x3c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d2b80 <__cxa_atexit@plt+0x1c6e74> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -465840,15 +465840,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d2bdc <__cxa_atexit@plt+0x1c6ed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, sp, ip, lsl r4 │ │ │ │ + ldrshteq sl, [sp], #60 @ 0x3c │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d2c34 <__cxa_atexit@plt+0x1c6f28> │ │ │ │ @@ -465866,15 +465866,15 @@ │ │ │ │ b 1d2970 <__cxa_atexit@plt+0x1c6c64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sp, ip, ror #5 │ │ │ │ + rscseq sl, sp, ip, asr #5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d2c68 <__cxa_atexit@plt+0x1c6f5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -465896,16 +465896,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sp, r0, asr r2 │ │ │ │ - rsceq r5, lr, r8, ror #12 │ │ │ │ + rscseq sl, sp, r0, lsr r2 │ │ │ │ + rsceq r5, lr, r8, asr #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d2d24 <__cxa_atexit@plt+0x1c7018> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -465926,24 +465926,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strdeq r5, [lr], #88 @ 0x58 @ │ │ │ │ + ldrdeq r5, [lr], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - ldrdeq r5, [lr], #80 @ 0x50 @ │ │ │ │ + strhteq r5, [lr], #80 @ 0x50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -465964,15 +465964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r5, lr, ip, asr r5 │ │ │ │ + rsceq r5, lr, ip, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -465999,16 +465999,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1d2e54 <__cxa_atexit@plt+0x1c7148> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strhteq r7, [lr], #56 @ 0x38 │ │ │ │ smlaleq r7, lr, r8, r3 │ │ │ │ + rsceq r7, lr, r8, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d2f0c <__cxa_atexit@plt+0x1c7200> │ │ │ │ ldr r7, [pc, #212] @ 1d2f50 <__cxa_atexit@plt+0x1c7244> │ │ │ │ @@ -466066,18 +466066,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r7, lr, r4, asr #5 │ │ │ │ - rsceq r7, lr, ip, ror #5 │ │ │ │ - rscseq sl, sp, r8, asr #1 │ │ │ │ - rscseq sl, sp, ip, ror r0 │ │ │ │ + rsceq r7, lr, r4, lsr #5 │ │ │ │ + rsceq r7, lr, ip, asr #5 │ │ │ │ + rscseq sl, sp, r8, lsr #1 │ │ │ │ + rscseq sl, sp, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d2fb8 <__cxa_atexit@plt+0x1c72ac> │ │ │ │ @@ -466091,25 +466091,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, sp, r8, lsl r0 │ │ │ │ - rscseq r9, sp, ip, asr #31 │ │ │ │ + ldrshteq r9, [sp], #248 @ 0xf8 │ │ │ │ + rscseq r9, sp, ip, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 1d2fec <__cxa_atexit@plt+0x1c72e0> │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rscseq r9, sp, r4, lsl #31 │ │ │ │ + rscseq r9, sp, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3044 <__cxa_atexit@plt+0x1c7338> │ │ │ │ ldr r3, [pc, #64] @ 1d304c <__cxa_atexit@plt+0x1c7340> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -466126,15 +466126,15 @@ │ │ │ │ b 1d3258 <__cxa_atexit@plt+0x1c754c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbteq r9, [sp], #228 @ 0xe4 │ │ │ │ + ldrhteq r9, [sp], #228 @ 0xe4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d3074 <__cxa_atexit@plt+0x1c7368> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -466164,15 +466164,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, sp, ip, ror #29 │ │ │ │ + rscseq r9, sp, ip, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3144 <__cxa_atexit@plt+0x1c7438> │ │ │ │ ldr r2, [pc, #68] @ 1d314c <__cxa_atexit@plt+0x1c7440> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -466189,15 +466189,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r4, ror #27 │ │ │ │ + rscseq r9, sp, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -466309,20 +466309,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, lr, r0, lsr #30 │ │ │ │ - rscseq r9, sp, ip, lsl #25 │ │ │ │ - ldrsbteq r9, [sp], #204 @ 0xcc │ │ │ │ + rsceq r6, lr, r0, lsl #30 │ │ │ │ + rscseq r9, sp, ip, ror #24 │ │ │ │ + ldrhteq r9, [sp], #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rscseq r9, sp, r4, lsl #26 │ │ │ │ + rscseq r9, sp, r4, ror #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -466350,15 +466350,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - rscseq r9, sp, r4, lsr #24 │ │ │ │ + rscseq r9, sp, r4, lsl #24 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3430 <__cxa_atexit@plt+0x1c7724> │ │ │ │ @@ -466377,15 +466377,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [sp], #164 @ 0xa4 │ │ │ │ + ldrsbteq r9, [sp], #164 @ 0xa4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d3468 <__cxa_atexit@plt+0x1c775c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -466410,15 +466410,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d34c4 <__cxa_atexit@plt+0x1c77b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r9, sp, r4, lsr fp │ │ │ │ + rscseq r9, sp, r4, lsl fp │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d351c <__cxa_atexit@plt+0x1c7810> │ │ │ │ @@ -466436,15 +466436,15 @@ │ │ │ │ b 1d3258 <__cxa_atexit@plt+0x1c754c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r4, lsl #20 │ │ │ │ + rscseq r9, sp, r4, ror #19 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d3550 <__cxa_atexit@plt+0x1c7844> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -466466,16 +466466,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r8, ror #18 │ │ │ │ - rsceq r4, lr, r0, lsl #27 │ │ │ │ + rscseq r9, sp, r8, asr #18 │ │ │ │ + rsceq r4, lr, r0, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d360c <__cxa_atexit@plt+0x1c7900> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -466496,24 +466496,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, lr, r0, lsl sp │ │ │ │ + strdeq r4, [lr], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r4, lr, r8, ror #25 │ │ │ │ + rsceq r4, lr, r8, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -466534,15 +466534,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r4, lr, r4, ror ip │ │ │ │ + rsceq r4, lr, r4, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -466569,16 +466569,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1d373c <__cxa_atexit@plt+0x1c7a30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strdeq r6, [lr], #172 @ 0xac @ │ │ │ │ ldrdeq r6, [lr], #172 @ 0xac @ │ │ │ │ + strhteq r6, [lr], #172 @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d37f4 <__cxa_atexit@plt+0x1c7ae8> │ │ │ │ ldr r7, [pc, #212] @ 1d3838 <__cxa_atexit@plt+0x1c7b2c> │ │ │ │ @@ -466636,18 +466636,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq r6, lr, r8, lsl #20 │ │ │ │ - rsceq r6, lr, r0, lsr sl │ │ │ │ - rscseq r9, sp, r0, ror #15 │ │ │ │ - smlalseq r9, sp, r4, r7 │ │ │ │ + rsceq r6, lr, r8, ror #19 │ │ │ │ + rsceq r6, lr, r0, lsl sl │ │ │ │ + rscseq r9, sp, r0, asr #15 │ │ │ │ + rscseq r9, sp, r4, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d38a0 <__cxa_atexit@plt+0x1c7b94> │ │ │ │ @@ -466661,16 +466661,16 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, sp, r0, lsr r7 │ │ │ │ - rscseq r9, sp, r4, ror #13 │ │ │ │ + rscseq r9, sp, r0, lsl r7 │ │ │ │ + rscseq r9, sp, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1d3904 <__cxa_atexit@plt+0x1c7bf8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -466685,17 +466685,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1d3910 <__cxa_atexit@plt+0x1c7c04> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, ip, lsl r6 │ │ │ │ + ldrshteq r9, [sp], #92 @ 0x5c │ │ │ │ rsceq r2, sl, r3, asr #5 │ │ │ │ - strhteq r4, [lr], #248 @ 0xf8 │ │ │ │ + smlaleq r4, lr, r8, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3960 <__cxa_atexit@plt+0x1c7c54> │ │ │ │ ldr r2, [pc, #52] @ 1d3968 <__cxa_atexit@plt+0x1c7c5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -466708,18 +466708,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 1d3970 <__cxa_atexit@plt+0x1c7c64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r8, asr #11 │ │ │ │ - ldrhteq r9, [sp], #92 @ 0x5c │ │ │ │ - ldrsbteq r9, [sp], #136 @ 0x88 │ │ │ │ - rsceq r4, lr, r8, asr pc │ │ │ │ + rscseq r9, sp, r8, lsr #11 │ │ │ │ + smlalseq r9, sp, ip, r5 │ │ │ │ + ldrhteq r9, [sp], #136 @ 0x88 │ │ │ │ + rsceq r4, lr, r8, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d39d0 <__cxa_atexit@plt+0x1c7cc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -466741,18 +466741,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r4, asr #10 │ │ │ │ + rscseq r9, sp, r4, lsr #10 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldrdeq r2, [sl], #23 @ │ │ │ │ - ldrdeq r4, [lr], #228 @ 0xe4 @ │ │ │ │ + strhteq r4, [lr], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3a44 <__cxa_atexit@plt+0x1c7d38> │ │ │ │ ldr r2, [pc, #52] @ 1d3a4c <__cxa_atexit@plt+0x1c7d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -466765,18 +466765,18 @@ │ │ │ │ ldr r5, [pc, #28] @ 1d3a54 <__cxa_atexit@plt+0x1c7d48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b ec70c8 <__cxa_atexit@plt+0xebb3bc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r4, ror #9 │ │ │ │ - ldrsbteq r9, [sp], #72 @ 0x48 │ │ │ │ - ldrshteq r9, [sp], #116 @ 0x74 │ │ │ │ - rsceq r4, lr, r4, ror lr │ │ │ │ + rscseq r9, sp, r4, asr #9 │ │ │ │ + ldrhteq r9, [sp], #72 @ 0x48 │ │ │ │ + ldrsbteq r9, [sp], #116 @ 0x74 │ │ │ │ + rsceq r4, lr, r4, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3ab4 <__cxa_atexit@plt+0x1c7da8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -466798,18 +466798,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sp, r0, ror #8 │ │ │ │ + rscseq r9, sp, r0, asr #8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ ldrdeq r2, [sl], #11 @ │ │ │ │ - rsceq r6, lr, ip, ror r7 │ │ │ │ + rsceq r6, lr, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3b60 <__cxa_atexit@plt+0x1c7e54> │ │ │ │ @@ -466841,19 +466841,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1d3b70 <__cxa_atexit@plt+0x1c7e64> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [sp], #56 @ 0x38 │ │ │ │ + ldrhteq r9, [sp], #56 @ 0x38 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq r6, lr, r8, lsl #14 │ │ │ │ - rscseq r9, sp, ip, asr #7 │ │ │ │ - ldrdeq r6, [lr], #104 @ 0x68 @ │ │ │ │ + rsceq r6, lr, r8, ror #13 │ │ │ │ + rscseq r9, sp, ip, lsr #7 │ │ │ │ + strhteq r6, [lr], #104 @ 0x68 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d3c08 <__cxa_atexit@plt+0x1c7efc> │ │ │ │ @@ -466881,26 +466881,26 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, lr, ip, asr #12 │ │ │ │ + rsceq r6, lr, ip, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1d3c44 <__cxa_atexit@plt+0x1c7f38> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r6, lr, r0, lsl r6 │ │ │ │ + strdeq r6, [lr], #80 @ 0x50 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1d3c74 <__cxa_atexit@plt+0x1c7f68> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -466936,16 +466936,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - ldrshteq r9, [sp], #40 @ 0x28 │ │ │ │ - rsceq r6, lr, ip, asr r5 │ │ │ │ + ldrsbteq r9, [sp], #40 @ 0x28 │ │ │ │ + rsceq r6, lr, ip, lsr r5 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d3d58 <__cxa_atexit@plt+0x1c804c> │ │ │ │ @@ -466964,15 +466964,15 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - rscseq r9, sp, r8, ror r2 │ │ │ │ + rscseq r9, sp, r8, asr r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -467019,20 +467019,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 1d3e50 <__cxa_atexit@plt+0x1c8144> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - rscseq r9, sp, ip, asr #2 │ │ │ │ - rscseq r9, sp, r0, asr r1 │ │ │ │ + rscseq r9, sp, ip, lsr #2 │ │ │ │ + rscseq r9, sp, r0, lsr r1 │ │ │ │ @ instruction: 0xfff90198 │ │ │ │ - rsceq r4, lr, r4, ror fp │ │ │ │ - rsceq r6, lr, r0, ror #8 │ │ │ │ - rsceq r6, lr, r0, lsr r4 │ │ │ │ + rsceq r4, lr, r4, asr fp │ │ │ │ + rsceq r6, lr, r0, asr #8 │ │ │ │ + rsceq r6, lr, r0, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3e90 <__cxa_atexit@plt+0x1c8184> │ │ │ │ ldr r3, [pc, #32] @ 1d3e98 <__cxa_atexit@plt+0x1c818c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -467041,15 +467041,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ b 1d4130 <__cxa_atexit@plt+0x1c8424> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r9, sp, r8, rrx │ │ │ │ + rscseq r9, sp, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 1d3ec0 <__cxa_atexit@plt+0x1c81b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ @@ -467070,16 +467070,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, sp, r4, asr #1 │ │ │ │ - ldrdeq r4, [lr], #100 @ 0x64 @ │ │ │ │ + rscseq r9, sp, r4, lsr #1 │ │ │ │ + strhteq r4, [lr], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d3f98 <__cxa_atexit@plt+0x1c828c> │ │ │ │ ldr r2, [pc, #128] @ 1d3fb4 <__cxa_atexit@plt+0x1c82a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -467111,21 +467111,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1d3fc0 <__cxa_atexit@plt+0x1c82b4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [sp], #248 @ 0xf8 │ │ │ │ + smlalseq r8, sp, r8, pc @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r4, lr, r0, asr #12 │ │ │ │ + rsceq r4, lr, r0, lsr #12 │ │ │ │ @ instruction: 0xfff8243c │ │ │ │ - rsceq r4, lr, r0, ror #8 │ │ │ │ - rsceq r4, lr, ip, lsl r6 │ │ │ │ + rsceq r4, lr, r0, asr #8 │ │ │ │ + strdeq r4, [lr], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1d4024 <__cxa_atexit@plt+0x1c8318> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ @@ -467141,16 +467141,16 @@ │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1d4030 <__cxa_atexit@plt+0x1c8324> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfff823b0 │ │ │ │ - ldrdeq r4, [lr], #52 @ 0x34 @ │ │ │ │ - ldrdeq r4, [lr], #80 @ 0x50 @ │ │ │ │ + strhteq r4, [lr], #52 @ 0x34 │ │ │ │ + strhteq r4, [lr], #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -467172,15 +467172,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, r8, lsl #29 │ │ │ │ + rscseq r8, sp, r8, ror #28 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ @@ -467202,15 +467202,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r4, lr, r4, asr #9 │ │ │ │ + rsceq r4, lr, r4, lsr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d4204 <__cxa_atexit@plt+0x1c84f8> │ │ │ │ @@ -467270,22 +467270,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r6, lr, ip, ror r0 │ │ │ │ - rscseq r8, sp, ip, ror sp │ │ │ │ - rscseq r8, sp, ip, asr #27 │ │ │ │ + rsceq r6, lr, ip, asr r0 │ │ │ │ + rscseq r8, sp, ip, asr sp │ │ │ │ + rscseq r8, sp, ip, lsr #27 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rscseq r8, sp, r8, lsl #28 │ │ │ │ - rsceq r6, lr, ip, lsr r0 │ │ │ │ + rscseq r8, sp, r8, ror #27 │ │ │ │ + rsceq r6, lr, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1d42d8 <__cxa_atexit@plt+0x1c85cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -467324,20 +467324,20 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r6, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sp, r4, lsl #25 │ │ │ │ - ldrsbteq r8, [sp], #196 @ 0xc4 │ │ │ │ + rscseq r8, sp, r4, ror #24 │ │ │ │ + ldrhteq r8, [sp], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldrshteq r8, [sp], #204 @ 0xcc │ │ │ │ + ldrsbteq r8, [sp], #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d4378 <__cxa_atexit@plt+0x1c866c> │ │ │ │ ldr r2, [pc, #68] @ 1d4384 <__cxa_atexit@plt+0x1c8678> │ │ │ │ @@ -467355,15 +467355,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, ip, lsr #23 │ │ │ │ + rscseq r8, sp, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1d43b0 <__cxa_atexit@plt+0x1c86a4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ @@ -467388,17 +467388,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d440c <__cxa_atexit@plt+0x1c8700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r8, sp, ip, ror #23 │ │ │ │ + rscseq r8, sp, ip, asr #23 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rsceq r5, lr, r8, ror lr │ │ │ │ + rsceq r5, lr, r8, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d4448 <__cxa_atexit@plt+0x1c873c> │ │ │ │ ldr r2, [pc, #32] @ 1d4450 <__cxa_atexit@plt+0x1c8744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -467406,15 +467406,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1d4130 <__cxa_atexit@plt+0x1c8424> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [sp], #172 @ 0xac │ │ │ │ + smlalseq r8, sp, ip, sl │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -467427,16 +467427,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, r4, ror #20 │ │ │ │ - rsceq r3, lr, ip, ror lr │ │ │ │ + rscseq r8, sp, r4, asr #20 │ │ │ │ + rsceq r3, lr, ip, asr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d4510 <__cxa_atexit@plt+0x1c8804> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ @@ -467457,24 +467457,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, lr, ip, lsl #28 │ │ │ │ + rsceq r3, lr, ip, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ b 142e2c <__cxa_atexit@plt+0x137120> │ │ │ │ - rsceq r3, lr, r4, ror #27 │ │ │ │ + rsceq r3, lr, r4, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -467529,16 +467529,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1d463c <__cxa_atexit@plt+0x1c8930> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - rsceq r5, lr, ip, ror #24 │ │ │ │ rsceq r5, lr, ip, asr #24 │ │ │ │ + rsceq r5, lr, ip, lsr #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d46f4 <__cxa_atexit@plt+0x1c89e8> │ │ │ │ ldr r7, [pc, #216] @ 1d473c <__cxa_atexit@plt+0x1c8a30> │ │ │ │ @@ -467597,18 +467597,18 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rsceq r5, lr, r4, ror fp │ │ │ │ - rsceq r5, lr, r8, lsr #23 │ │ │ │ - rscseq r8, sp, r0, ror #17 │ │ │ │ - smlalseq r8, sp, r4, r8 │ │ │ │ + rsceq r5, lr, r4, asr fp │ │ │ │ + rsceq r5, lr, r8, lsl #23 │ │ │ │ + rscseq r8, sp, r0, asr #17 │ │ │ │ + rscseq r8, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d47a4 <__cxa_atexit@plt+0x1c8a98> │ │ │ │ @@ -467622,24 +467622,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sp, ip, lsr #16 │ │ │ │ - rscseq r8, sp, r0, ror #15 │ │ │ │ - rsceq r5, lr, r4, ror #21 │ │ │ │ + rscseq r8, sp, ip, lsl #16 │ │ │ │ + rscseq r8, sp, r0, asr #15 │ │ │ │ + rsceq r5, lr, r4, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1d4650 <__cxa_atexit@plt+0x1c8944> │ │ │ │ - rsceq r5, lr, r0, lsr #21 │ │ │ │ + rsceq r5, lr, r0, lsl #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1d3d78 <__cxa_atexit@plt+0x1c806c> │ │ │ │ @@ -467673,19 +467673,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 1d488c <__cxa_atexit@plt+0x1c8b80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, ip, lsl sl │ │ │ │ + ldrshteq r8, [sp], #156 @ 0x9c │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq r3, lr, r4, asr #27 │ │ │ │ - rsceq r5, lr, r4, asr #20 │ │ │ │ + rsceq r3, lr, r4, lsr #27 │ │ │ │ + rsceq r5, lr, r4, lsr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -467698,16 +467698,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1d48e4 <__cxa_atexit@plt+0x1c8bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sp, r8, lsl #19 │ │ │ │ - strdeq r5, [lr], #148 @ 0x94 @ │ │ │ │ + rscseq r8, sp, r8, ror #18 │ │ │ │ + ldrdeq r5, [lr], #148 @ 0x94 @ │ │ │ │ strhteq r1, [sl], #95 @ 0x5f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -467758,16 +467758,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r5, lr, r8, lsr #18 │ │ │ │ - rscseq r8, sp, r8, asr r9 │ │ │ │ + rsceq r5, lr, r8, lsl #18 │ │ │ │ + rscseq r8, sp, r8, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 1d4a60 <__cxa_atexit@plt+0x1c8d54> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -467795,15 +467795,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r8, sp, r0, lsr #17 │ │ │ │ + rscseq r8, sp, r0, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4ab8 <__cxa_atexit@plt+0x1c8dac> │ │ │ │ @@ -467819,15 +467819,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sp, r8, lsr #16 │ │ │ │ + rscseq r8, sp, r8, lsl #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d4b68 <__cxa_atexit@plt+0x1c8e5c> │ │ │ │ ldr r3, [pc, #168] @ 1d4b90 <__cxa_atexit@plt+0x1c8e84> │ │ │ │ @@ -467872,16 +467872,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r5, lr, r4, ror #14 │ │ │ │ - smlalseq r8, sp, r4, r7 │ │ │ │ + rsceq r5, lr, r4, asr #14 │ │ │ │ + rscseq r8, sp, r4, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 1d4c28 <__cxa_atexit@plt+0x1c8f1c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ @@ -467909,15 +467909,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrsbteq r8, [sp], #108 @ 0x6c │ │ │ │ + ldrhteq r8, [sp], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d4c80 <__cxa_atexit@plt+0x1c8f74> │ │ │ │ @@ -467933,15 +467933,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ sub r7, r6, #13 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sp, r4, ror #12 │ │ │ │ + rscseq r8, sp, r4, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d4d3c <__cxa_atexit@plt+0x1c9030> │ │ │ │ ldr r3, [pc, #180] @ 1d4d64 <__cxa_atexit@plt+0x1c9058> │ │ │ │ @@ -467988,18 +467988,18 @@ │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - smlaleq r5, lr, r4, r5 │ │ │ │ - rscseq r8, sp, r0, ror #5 │ │ │ │ - rscseq r8, sp, r4, ror #6 │ │ │ │ + rsceq r5, lr, r4, ror r5 │ │ │ │ rscseq r8, sp, r0, asr #5 │ │ │ │ + rscseq r8, sp, r4, asr #6 │ │ │ │ + rscseq r8, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d4ddc <__cxa_atexit@plt+0x1c90d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -468026,18 +468026,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sp, ip, lsr #4 │ │ │ │ - smlalseq r8, sp, ip, r2 │ │ │ │ - ldrshteq r8, [sp], #24 │ │ │ │ - rsceq r5, lr, r8, asr #9 │ │ │ │ + rscseq r8, sp, ip, lsl #4 │ │ │ │ + rscseq r8, sp, ip, ror r2 │ │ │ │ + ldrsbteq r8, [sp], #24 │ │ │ │ + rsceq r5, lr, r8, lsr #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d4e54 <__cxa_atexit@plt+0x1c9148> │ │ │ │ ldr r7, [pc, #52] @ 1d4e64 <__cxa_atexit@plt+0x1c9158> │ │ │ │ @@ -468052,16 +468052,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d4e68 <__cxa_atexit@plt+0x1c915c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, lr, ip, lsl #9 │ │ │ │ rsceq r5, lr, ip, ror #8 │ │ │ │ + rsceq r5, lr, ip, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 1d4ef4 <__cxa_atexit@plt+0x1c91e8> │ │ │ │ @@ -468139,16 +468139,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r8, sp, r8, lsr r1 │ │ │ │ - rsceq r5, lr, r0, lsl r3 │ │ │ │ + rscseq r8, sp, r8, lsl r1 │ │ │ │ + strdeq r5, [lr], #32 @ │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #28] @ 1d5000 <__cxa_atexit@plt+0x1c92f4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -468190,16 +468190,16 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 1d5098 <__cxa_atexit@plt+0x1c938c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, ip, ror pc │ │ │ │ - rscseq r8, sp, r8, asr r2 │ │ │ │ + rscseq r7, sp, ip, asr pc │ │ │ │ + rscseq r8, sp, r8, lsr r2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468226,18 +468226,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5128 <__cxa_atexit@plt+0x1c941c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrshteq r7, [sp], #224 @ 0xe0 │ │ │ │ - rscseq r8, sp, r4, asr #3 │ │ │ │ + ldrsbteq r7, [sp], #224 @ 0xe0 │ │ │ │ + rscseq r8, sp, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r5, lr, ip, lsr #3 │ │ │ │ + rsceq r5, lr, ip, lsl #3 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [pc, #28] @ 1d5164 <__cxa_atexit@plt+0x1c9458> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ @@ -468279,16 +468279,16 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 1d51fc <__cxa_atexit@plt+0x1c94f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, r8, lsl lr │ │ │ │ - ldrshteq r8, [sp], #0 │ │ │ │ + ldrshteq r7, [sp], #216 @ 0xd8 │ │ │ │ + ldrsbteq r8, [sp], #0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468315,18 +468315,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d528c <__cxa_atexit@plt+0x1c9580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, ip, lsl #27 │ │ │ │ - rscseq r8, sp, ip, asr r0 │ │ │ │ + rscseq r7, sp, ip, ror #26 │ │ │ │ + rscseq r8, sp, ip, lsr r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r5, lr, r8, asr r0 │ │ │ │ + rsceq r5, lr, r8, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5324 <__cxa_atexit@plt+0x1c9618> │ │ │ │ ldr r3, [pc, #128] @ 1d5334 <__cxa_atexit@plt+0x1c9628> │ │ │ │ @@ -468361,16 +468361,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1d533c <__cxa_atexit@plt+0x1c9630> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r4, [lr], #240 @ 0xf0 @ │ │ │ │ - rsceq r4, lr, ip, lsr #31 │ │ │ │ + strhteq r4, [lr], #240 @ 0xf0 │ │ │ │ + rsceq r4, lr, ip, lsl #31 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1d5384 <__cxa_atexit@plt+0x1c9678> │ │ │ │ @@ -468384,15 +468384,15 @@ │ │ │ │ beq 1d538c <__cxa_atexit@plt+0x1c9680> │ │ │ │ b 1d53a4 <__cxa_atexit@plt+0x1c9698> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r4, lr, r4, asr pc │ │ │ │ + rsceq r4, lr, r4, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1d53e8 <__cxa_atexit@plt+0x1c96dc> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -468446,18 +468446,18 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - ldrhteq r7, [sp], #168 @ 0xa8 │ │ │ │ + smlalseq r7, sp, r8, sl │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rscseq r7, sp, ip, lsr ip │ │ │ │ + rscseq r7, sp, ip, lsl ip │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -468483,16 +468483,16 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 1d552c <__cxa_atexit@plt+0x1c9820> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, r4, ror #21 │ │ │ │ - rscseq r7, sp, r4, asr #27 │ │ │ │ + rscseq r7, sp, r4, asr #21 │ │ │ │ + rscseq r7, sp, r4, lsr #27 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468520,18 +468520,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d55c0 <__cxa_atexit@plt+0x1c98b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, ip, asr sl │ │ │ │ - rscseq r7, sp, ip, lsr #26 │ │ │ │ + rscseq r7, sp, ip, lsr sl │ │ │ │ + rscseq r7, sp, ip, lsl #26 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r4, lr, r8, lsr #26 │ │ │ │ + rsceq r4, lr, r8, lsl #26 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ ldr r1, [pc, #92] @ 1d563c <__cxa_atexit@plt+0x1c9930> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r2, #8] │ │ │ │ @@ -468588,16 +468588,16 @@ │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 1d56d0 <__cxa_atexit@plt+0x1c99c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, r0, asr #18 │ │ │ │ - rscseq r7, sp, ip, lsl ip │ │ │ │ + rscseq r7, sp, r0, lsr #18 │ │ │ │ + ldrshteq r7, [sp], #188 @ 0xbc │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468625,18 +468625,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 1d5764 <__cxa_atexit@plt+0x1c9a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrhteq r7, [sp], #136 @ 0x88 │ │ │ │ - rscseq r7, sp, r4, lsl #23 │ │ │ │ + smlalseq r7, sp, r8, r8 │ │ │ │ + rscseq r7, sp, r4, ror #22 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r4, lr, ip, lsl #23 │ │ │ │ + rsceq r4, lr, ip, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d579c <__cxa_atexit@plt+0x1c9a90> │ │ │ │ ldr r2, [pc, #32] @ 1d57ac <__cxa_atexit@plt+0x1c9aa0> │ │ │ │ @@ -468646,16 +468646,16 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 5b3c28 <__cxa_atexit@plt+0x5a7f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d57b0 <__cxa_atexit@plt+0x1c9aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, lr, r0, ror #22 │ │ │ │ - rsceq r4, lr, r4, asr #22 │ │ │ │ + rsceq r4, lr, r0, asr #22 │ │ │ │ + rsceq r4, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 1d52a0 <__cxa_atexit@plt+0x1c9594> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -468685,16 +468685,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1d5850 <__cxa_atexit@plt+0x1c9b44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrshteq r7, [sp], #112 @ 0x70 │ │ │ │ - rsceq r4, lr, ip, asr #21 │ │ │ │ + ldrsbteq r7, [sp], #112 @ 0x70 │ │ │ │ + rsceq r4, lr, ip, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1d5880 <__cxa_atexit@plt+0x1c9b74> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [pc, #28] @ 1d5890 <__cxa_atexit@plt+0x1c9b84> │ │ │ │ @@ -468702,24 +468702,24 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, sp, ip, r7 │ │ │ │ + rscseq r7, sp, ip, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1d58b4 <__cxa_atexit@plt+0x1c9ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, lr, r8, ror #20 │ │ │ │ + rsceq r4, lr, r8, asr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d59bc <__cxa_atexit@plt+0x1c9cb0> │ │ │ │ ldr r2, [pc, #268] @ 1d59e4 <__cxa_atexit@plt+0x1c9cd8> │ │ │ │ @@ -468789,20 +468789,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rscseq r7, sp, ip, lsl r6 │ │ │ │ - smlalseq r7, sp, r4, r5 │ │ │ │ - rscseq r7, sp, r8, lsl r6 │ │ │ │ - rsceq r4, lr, ip, asr r9 │ │ │ │ - rscseq r7, sp, ip, asr r6 │ │ │ │ - rscseq r7, sp, r0, lsr #13 │ │ │ │ + ldrshteq r7, [sp], #92 @ 0x5c │ │ │ │ + rscseq r7, sp, r4, ror r5 │ │ │ │ + ldrshteq r7, [sp], #88 @ 0x58 │ │ │ │ + rsceq r4, lr, ip, lsr r9 │ │ │ │ + rscseq r7, sp, ip, lsr r6 │ │ │ │ + rscseq r7, sp, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ @@ -468855,20 +468855,20 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, sp, r4, ror r4 │ │ │ │ - rscseq r7, sp, ip, ror #9 │ │ │ │ - ldrshteq r7, [sp], #64 @ 0x40 │ │ │ │ - rscseq r7, sp, r8, lsl r5 │ │ │ │ - rscseq r7, sp, ip, asr r5 │ │ │ │ - rsceq r4, lr, r0, ror #15 │ │ │ │ + rscseq r7, sp, r4, asr r4 │ │ │ │ + rscseq r7, sp, ip, asr #9 │ │ │ │ + ldrsbteq r7, [sp], #64 @ 0x40 │ │ │ │ + ldrshteq r7, [sp], #72 @ 0x48 │ │ │ │ + rscseq r7, sp, ip, lsr r5 │ │ │ │ + rsceq r4, lr, r0, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d5b44 <__cxa_atexit@plt+0x1c9e38> │ │ │ │ @@ -468881,17 +468881,17 @@ │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1d5b60 <__cxa_atexit@plt+0x1c9e54> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r7, sp, r8, ror r6 │ │ │ │ - ldrdeq r4, [lr], #116 @ 0x74 @ │ │ │ │ - rsceq r4, lr, r8, lsl #15 │ │ │ │ + rscseq r7, sp, r8, asr r6 │ │ │ │ + strhteq r4, [lr], #116 @ 0x74 │ │ │ │ + rsceq r4, lr, r8, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d5b84 <__cxa_atexit@plt+0x1c9e78> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ @@ -468915,15 +468915,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1d5be8 <__cxa_atexit@plt+0x1c9edc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, r0, lsl #8 │ │ │ │ + rscseq r7, sp, r0, ror #7 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -468941,15 +468941,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1d5c50 <__cxa_atexit@plt+0x1c9f44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, sp, r4, lsr #7 │ │ │ │ + rscseq r7, sp, r4, lsl #7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d5c88 <__cxa_atexit@plt+0x1c9f7c> │ │ │ │ ldr r2, [pc, #32] @ 1d5c90 <__cxa_atexit@plt+0x1c9f84> │ │ │ │ @@ -468958,15 +468958,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ add r8, r7, #1 │ │ │ │ b 1d5ca0 <__cxa_atexit@plt+0x1c9f94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sp, ip, ror r2 │ │ │ │ + rscseq r7, sp, ip, asr r2 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d5d28 <__cxa_atexit@plt+0x1ca01c> │ │ │ │ ldrb r7, [r8] │ │ │ │ @@ -469009,18 +469009,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r4, [lr], #92 @ 0x5c @ │ │ │ │ + ldrdeq r4, [lr], #92 @ 0x5c @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, sp, r8, lsl r2 │ │ │ │ - rscseq r7, sp, r8, ror #4 │ │ │ │ + ldrshteq r7, [sp], #24 │ │ │ │ + rscseq r7, sp, r8, asr #4 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469047,16 +469047,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 1d5dfc <__cxa_atexit@plt+0x1ca0f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rscseq r7, sp, r0, ror #2 │ │ │ │ - ldrhteq r7, [sp], #16 │ │ │ │ + rscseq r7, sp, r0, asr #2 │ │ │ │ + smlalseq r7, sp, r0, r1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1d5e5c <__cxa_atexit@plt+0x1ca150> │ │ │ │ mov r0, r4 │ │ │ │ @@ -469075,18 +469075,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 1d5ca0 <__cxa_atexit@plt+0x1c9f94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [sp], #0 │ │ │ │ - ldrhteq r7, [sp], #4 │ │ │ │ + ldrhteq r7, [sp], #0 │ │ │ │ + smlalseq r7, sp, r4, r0 │ │ │ │ rsceq r0, sl, r3, asr #2 │ │ │ │ - rsceq r4, lr, r8, asr #9 │ │ │ │ + rsceq r4, lr, r8, lsr #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d5ec0 <__cxa_atexit@plt+0x1ca1b4> │ │ │ │ ldr r7, [pc, #60] @ 1d5ed0 <__cxa_atexit@plt+0x1ca1c4> │ │ │ │ @@ -469104,25 +469104,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1d5ed8 <__cxa_atexit@plt+0x1ca1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r4, lr, r8, lsl #9 │ │ │ │ - rsceq r4, lr, r0, ror #8 │ │ │ │ + rsceq r4, lr, r8, ror #8 │ │ │ │ + rsceq r4, lr, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1d5efc <__cxa_atexit@plt+0x1ca1f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 63f180 <__cxa_atexit@plt+0x633474> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, lr, ip, lsr #8 │ │ │ │ + rsceq r4, lr, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -469145,19 +469145,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 1d5f88 <__cxa_atexit@plt+0x1ca27c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - strdeq r4, [lr], #52 @ 0x34 @ │ │ │ │ - rscseq r7, sp, r0, ror r0 │ │ │ │ - rscseq r7, sp, r0, ror r0 │ │ │ │ + ldrdeq r4, [lr], #52 @ 0x34 @ │ │ │ │ + rscseq r7, sp, r0, asr r0 │ │ │ │ + rscseq r7, sp, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, lr, r0, lsr #7 │ │ │ │ + rsceq r4, lr, r0, lsl #7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d5ff8 <__cxa_atexit@plt+0x1ca2ec> │ │ │ │ @@ -469182,17 +469182,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 1d601c <__cxa_atexit@plt+0x1ca310> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrshteq r6, [sp], #252 @ 0xfc │ │ │ │ - rsceq r4, lr, r8, ror #6 │ │ │ │ - rscseq r6, sp, r4, ror #31 │ │ │ │ + ldrsbteq r6, [sp], #252 @ 0xfc │ │ │ │ + rsceq r4, lr, r8, asr #6 │ │ │ │ + rscseq r6, sp, r4, asr #31 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1d60c0 <__cxa_atexit@plt+0x1ca3b4> │ │ │ │ @@ -469235,16 +469235,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r6, sp, r0, lsr pc │ │ │ │ - ldrhteq r6, [sp], #252 @ 0xfc │ │ │ │ + rscseq r6, sp, r0, lsl pc │ │ │ │ + smlalseq r6, sp, ip, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6158 <__cxa_atexit@plt+0x1ca44c> │ │ │ │ @@ -469267,17 +469267,17 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, sp, r8, lsl #29 │ │ │ │ - rscseq r6, sp, r8, lsl pc │ │ │ │ - rsceq r4, lr, r4, ror #3 │ │ │ │ + rscseq r6, sp, r8, ror #28 │ │ │ │ + ldrshteq r6, [sp], #232 @ 0xe8 │ │ │ │ + rsceq r4, lr, r4, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d6280 <__cxa_atexit@plt+0x1ca574> │ │ │ │ ldr r3, [pc, #280] @ 1d62a8 <__cxa_atexit@plt+0x1ca59c> │ │ │ │ @@ -469349,23 +469349,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrsbteq r6, [sp], #216 @ 0xd8 │ │ │ │ - rscseq r6, sp, r4, ror #28 │ │ │ │ - rsceq r4, lr, r0, ror #1 │ │ │ │ + ldrhteq r6, [sp], #216 @ 0xd8 │ │ │ │ + rscseq r6, sp, r4, asr #28 │ │ │ │ + rsceq r4, lr, r0, asr #1 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rsceq r4, lr, r0, lsl r1 │ │ │ │ - rscseq r6, sp, ip, lsr sp │ │ │ │ - rsceq r4, lr, r4, asr #1 │ │ │ │ - strhteq r4, [lr], #12 │ │ │ │ - rsceq r4, lr, r8, lsl #1 │ │ │ │ + strdeq r4, [lr], #0 @ │ │ │ │ + rscseq r6, sp, ip, lsl sp │ │ │ │ + rsceq r4, lr, r4, lsr #1 │ │ │ │ + smlaleq r4, lr, ip, r0 │ │ │ │ + rsceq r4, lr, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1d639c <__cxa_atexit@plt+0x1ca690> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -469413,21 +469413,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r6, sp, ip, ip │ │ │ │ - rscseq r6, sp, r8, lsr #26 │ │ │ │ + rscseq r6, sp, ip, ror ip │ │ │ │ + rscseq r6, sp, r8, lsl #26 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsceq r3, lr, r8, ror #31 │ │ │ │ - rscseq r6, sp, r4, lsl ip │ │ │ │ - smlaleq r3, lr, ip, pc @ │ │ │ │ - smlaleq r3, lr, r4, pc @ │ │ │ │ + rsceq r3, lr, r8, asr #31 │ │ │ │ + ldrshteq r6, [sp], #180 @ 0xb4 │ │ │ │ + rsceq r3, lr, ip, ror pc │ │ │ │ + rsceq r3, lr, r4, ror pc │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6458 <__cxa_atexit@plt+0x1ca74c> │ │ │ │ @@ -469463,17 +469463,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1d6468 <__cxa_atexit@plt+0x1ca75c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [sp], #160 @ 0xa0 │ │ │ │ - smlalseq r6, sp, r8, fp │ │ │ │ - rscseq r6, sp, ip, ror fp │ │ │ │ + ldrsbteq r6, [sp], #160 @ 0xa0 │ │ │ │ + rscseq r6, sp, r8, ror fp │ │ │ │ + rscseq r6, sp, ip, asr fp │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, fp │ │ │ │ add fp, r6, #60 @ 0x3c │ │ │ │ cmp r7, fp │ │ │ │ @@ -469527,20 +469527,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, fp │ │ │ │ mov fp, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1d6578 <__cxa_atexit@plt+0x1ca86c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, lr, r8, asr #27 │ │ │ │ - rsceq r4, lr, r4 │ │ │ │ + rsceq r3, lr, r8, lsr #27 │ │ │ │ + rsceq r3, lr, r4, ror #31 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrhteq r6, [sp], #172 @ 0xac │ │ │ │ - rscseq r6, sp, r4, lsr sl │ │ │ │ - ldrhteq r6, [sp], #172 @ 0xac │ │ │ │ + smlalseq r6, sp, ip, sl │ │ │ │ + rscseq r6, sp, r4, lsl sl │ │ │ │ + smlalseq r6, sp, ip, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1d65d8 <__cxa_atexit@plt+0x1ca8cc> │ │ │ │ ldr r3, [pc, #60] @ 1d65e8 <__cxa_atexit@plt+0x1ca8dc> │ │ │ │ @@ -469557,15 +469557,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1d65ec <__cxa_atexit@plt+0x1ca8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq r3, lr, r4, pc @ │ │ │ │ + rsceq r3, lr, r4, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr sl, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1d648c <__cxa_atexit@plt+0x1ca780> │ │ │ │ @@ -469591,20 +469591,20 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1d6684 <__cxa_atexit@plt+0x1ca978> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r8, ror #24 │ │ │ │ - rscseq r6, sp, r8, lsr #18 │ │ │ │ - rsceq r3, lr, ip, lsr #30 │ │ │ │ rscseq r6, sp, r8, asr #24 │ │ │ │ + rscseq r6, sp, r8, lsl #18 │ │ │ │ rsceq r3, lr, ip, lsl #30 │ │ │ │ - rsceq r3, lr, r8, ror #29 │ │ │ │ + rscseq r6, sp, r8, lsr #24 │ │ │ │ + rsceq r3, lr, ip, ror #29 │ │ │ │ + rsceq r3, lr, r8, asr #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d66e0 <__cxa_atexit@plt+0x1ca9d4> │ │ │ │ @@ -469623,33 +469623,33 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1d6704 <__cxa_atexit@plt+0x1ca9f8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r8, ror #23 │ │ │ │ - rscseq r6, sp, r8, lsr #17 │ │ │ │ - rsceq r3, lr, ip, lsr #29 │ │ │ │ rscseq r6, sp, r8, asr #23 │ │ │ │ + rscseq r6, sp, r8, lsl #17 │ │ │ │ rsceq r3, lr, ip, lsl #29 │ │ │ │ + rscseq r6, sp, r8, lsr #23 │ │ │ │ + rsceq r3, lr, ip, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6734 <__cxa_atexit@plt+0x1caa28> │ │ │ │ ldr r2, [pc, #24] @ 1d673c <__cxa_atexit@plt+0x1caa30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 5dce04 <__cxa_atexit@plt+0x5d10f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r8, asr #15 │ │ │ │ + rscseq r6, sp, r8, lsr #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -469665,15 +469665,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1d679c <__cxa_atexit@plt+0x1caa90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - strdeq r3, [lr], #220 @ 0xdc @ │ │ │ │ + ldrdeq r3, [lr], #220 @ 0xdc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d67f4 <__cxa_atexit@plt+0x1caae8> │ │ │ │ @@ -469692,19 +469692,19 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1d6818 <__cxa_atexit@plt+0x1cab0c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, lr, ip, asr #27 │ │ │ │ - smlalseq r6, sp, r4, r7 │ │ │ │ - rsceq r3, lr, r0, asr #22 │ │ │ │ - ldrhteq r6, [sp], #164 @ 0xa4 │ │ │ │ - smlaleq r3, lr, r0, sp │ │ │ │ + rsceq r3, lr, ip, lsr #27 │ │ │ │ + rscseq r6, sp, r4, ror r7 │ │ │ │ + rsceq r3, lr, r0, lsr #22 │ │ │ │ + smlalseq r6, sp, r4, sl │ │ │ │ + rsceq r3, lr, r0, ror sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1d6870 <__cxa_atexit@plt+0x1cab64> │ │ │ │ @@ -469723,19 +469723,19 @@ │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1d6894 <__cxa_atexit@plt+0x1cab88> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, lr, r0, asr sp │ │ │ │ - rscseq r6, sp, r8, lsl r7 │ │ │ │ - rsceq r3, lr, r4, asr #21 │ │ │ │ - rscseq r6, sp, r8, lsr sl │ │ │ │ - rsceq r3, lr, r4, lsl sp │ │ │ │ + rsceq r3, lr, r0, lsr sp │ │ │ │ + ldrshteq r6, [sp], #104 @ 0x68 │ │ │ │ + rsceq r3, lr, r4, lsr #21 │ │ │ │ + rscseq r6, sp, r8, lsl sl │ │ │ │ + strdeq r3, [lr], #196 @ 0xc4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469748,15 +469748,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r0, lsl #14 │ │ │ │ + rscseq r6, sp, r0, ror #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d6984 <__cxa_atexit@plt+0x1cac78> │ │ │ │ ldr r3, [pc, #152] @ 1d69a4 <__cxa_atexit@plt+0x1cac98> │ │ │ │ @@ -469860,15 +469860,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r6, sp, ip, asr r5 │ │ │ │ + rscseq r6, sp, ip, lsr r5 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -469887,15 +469887,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r6, [sp], #72 @ 0x48 │ │ │ │ + ldrhteq r6, [sp], #72 @ 0x48 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -469908,16 +469908,16 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r0, lsl #9 │ │ │ │ - rsceq r3, lr, r4, ror #15 │ │ │ │ + rscseq r6, sp, r0, ror #8 │ │ │ │ + rsceq r3, lr, r4, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d6c68 <__cxa_atexit@plt+0x1caf5c> │ │ │ │ @@ -469985,21 +469985,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r3, lr, r4, lsr #18 │ │ │ │ + rsceq r3, lr, r4, lsl #18 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r3, lr, r0, lsr r7 │ │ │ │ - rscseq r6, sp, r4, lsl #13 │ │ │ │ - ldrdeq r3, [lr], #104 @ 0x68 @ │ │ │ │ - ldrdeq r3, [lr], #96 @ 0x60 @ │ │ │ │ - rsceq r3, lr, r0, lsr #13 │ │ │ │ + rsceq r3, lr, r0, lsl r7 │ │ │ │ + rscseq r6, sp, r4, ror #12 │ │ │ │ + strhteq r3, [lr], #104 @ 0x68 │ │ │ │ + strhteq r3, [lr], #96 @ 0x60 │ │ │ │ + rsceq r3, lr, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d6d6c <__cxa_atexit@plt+0x1cb060> │ │ │ │ @@ -470043,18 +470043,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r3, lr, r8, lsl r6 │ │ │ │ - rscseq r6, sp, r8, ror r5 │ │ │ │ - rsceq r3, lr, ip, asr #11 │ │ │ │ - rsceq r3, lr, r4, asr #11 │ │ │ │ + strdeq r3, [lr], #88 @ 0x58 @ │ │ │ │ + rscseq r6, sp, r8, asr r5 │ │ │ │ + rsceq r3, lr, ip, lsr #11 │ │ │ │ + rsceq r3, lr, r4, lsr #11 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d6e20 <__cxa_atexit@plt+0x1cb114> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470083,15 +470083,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r6, sp, r0, ror #3 │ │ │ │ + rscseq r6, sp, r0, asr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470110,15 +470110,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, sp, ip, asr r1 │ │ │ │ + rscseq r6, sp, ip, lsr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470131,15 +470131,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sp, r4, lsr r2 │ │ │ │ + rscseq r6, sp, r4, lsl r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d6f80 <__cxa_atexit@plt+0x1cb274> │ │ │ │ ldr r3, [pc, #152] @ 1d6fa0 <__cxa_atexit@plt+0x1cb294> │ │ │ │ @@ -470243,15 +470243,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, sp, r0, ror #30 │ │ │ │ + rscseq r5, sp, r0, asr #30 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470270,15 +470270,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r5, [sp], #236 @ 0xec │ │ │ │ + ldrhteq r5, [sp], #236 @ 0xec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470291,16 +470291,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [sp], #244 @ 0xf4 │ │ │ │ - rsceq r3, lr, r8, ror #3 │ │ │ │ + smlalseq r5, sp, r4, pc @ │ │ │ │ + rsceq r3, lr, r8, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7264 <__cxa_atexit@plt+0x1cb558> │ │ │ │ @@ -470368,21 +470368,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r3, lr, r0, lsr r3 │ │ │ │ + rsceq r3, lr, r0, lsl r3 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r3, lr, r4, lsr r1 │ │ │ │ - rscseq r6, sp, ip, lsl #1 │ │ │ │ - ldrdeq r3, [lr], #12 @ │ │ │ │ - ldrdeq r3, [lr], #4 @ │ │ │ │ - rsceq r3, lr, r4, lsr #1 │ │ │ │ + rsceq r3, lr, r4, lsl r1 │ │ │ │ + rscseq r6, sp, ip, rrx │ │ │ │ + strhteq r3, [lr], #12 │ │ │ │ + strhteq r3, [lr], #4 │ │ │ │ + rsceq r3, lr, r4, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d7368 <__cxa_atexit@plt+0x1cb65c> │ │ │ │ @@ -470426,18 +470426,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r3, lr, ip, lsl r0 │ │ │ │ - rscseq r5, sp, r0, lsl #31 │ │ │ │ - ldrdeq r2, [lr], #240 @ 0xf0 @ │ │ │ │ - rsceq r2, lr, r8, asr #31 │ │ │ │ + strdeq r2, [lr], #252 @ 0xfc @ │ │ │ │ + rscseq r5, sp, r0, ror #30 │ │ │ │ + strhteq r2, [lr], #240 @ 0xf0 │ │ │ │ + rsceq r2, lr, r8, lsr #31 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d741c <__cxa_atexit@plt+0x1cb710> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470466,15 +470466,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, sp, r4, ror #23 │ │ │ │ + rscseq r5, sp, r4, asr #23 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470493,15 +470493,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, sp, r0, ror #22 │ │ │ │ + rscseq r5, sp, r0, asr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470515,15 +470515,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, r0, ror #27 │ │ │ │ + rscseq r5, sp, r0, asr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d7580 <__cxa_atexit@plt+0x1cb874> │ │ │ │ ldr r3, [pc, #152] @ 1d75a0 <__cxa_atexit@plt+0x1cb894> │ │ │ │ @@ -470627,15 +470627,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, sp, r0, ror #18 │ │ │ │ + rscseq r5, sp, r0, asr #18 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470654,15 +470654,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r5, [sp], #140 @ 0x8c │ │ │ │ + ldrhteq r5, [sp], #140 @ 0x8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470676,16 +470676,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, ip, asr fp │ │ │ │ - rsceq r2, lr, r4, ror #23 │ │ │ │ + rscseq r5, sp, ip, lsr fp │ │ │ │ + rsceq r2, lr, r4, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7868 <__cxa_atexit@plt+0x1cbb5c> │ │ │ │ @@ -470753,21 +470753,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rsceq r2, lr, r4, lsr sp │ │ │ │ + rsceq r2, lr, r4, lsl sp │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rsceq r2, lr, r0, lsr fp │ │ │ │ - rscseq r5, sp, ip, lsl #21 │ │ │ │ - ldrdeq r2, [lr], #168 @ 0xa8 @ │ │ │ │ - ldrdeq r2, [lr], #160 @ 0xa0 @ │ │ │ │ - rsceq r2, lr, r0, lsr #21 │ │ │ │ + rsceq r2, lr, r0, lsl fp │ │ │ │ + rscseq r5, sp, ip, ror #20 │ │ │ │ + strhteq r2, [lr], #168 @ 0xa8 │ │ │ │ + strhteq r2, [lr], #160 @ 0xa0 │ │ │ │ + rsceq r2, lr, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d796c <__cxa_atexit@plt+0x1cbc60> │ │ │ │ @@ -470811,18 +470811,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - rsceq r2, lr, r8, lsl sl │ │ │ │ - rscseq r5, sp, r0, lsl #19 │ │ │ │ - rsceq r2, lr, ip, asr #19 │ │ │ │ - rsceq r2, lr, r4, asr #19 │ │ │ │ + strdeq r2, [lr], #152 @ 0x98 @ │ │ │ │ + rscseq r5, sp, r0, ror #18 │ │ │ │ + rsceq r2, lr, ip, lsr #19 │ │ │ │ + rsceq r2, lr, r4, lsr #19 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d7a20 <__cxa_atexit@plt+0x1cbd14> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -470851,15 +470851,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, sp, r0, ror #11 │ │ │ │ + rscseq r5, sp, r0, asr #11 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -470878,15 +470878,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, sp, ip, asr r5 │ │ │ │ + rscseq r5, sp, ip, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -470899,15 +470899,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, r0, lsr #10 │ │ │ │ + rscseq r5, sp, r0, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d7b80 <__cxa_atexit@plt+0x1cbe74> │ │ │ │ ldr r3, [pc, #152] @ 1d7ba0 <__cxa_atexit@plt+0x1cbe94> │ │ │ │ @@ -471011,15 +471011,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, sp, r0, ror #6 │ │ │ │ + rscseq r5, sp, r0, asr #6 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471038,15 +471038,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r5, [sp], #44 @ 0x2c │ │ │ │ + ldrhteq r5, [sp], #44 @ 0x2c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471059,16 +471059,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, r0, lsr #5 │ │ │ │ - rsceq r2, lr, r8, ror #11 │ │ │ │ + rscseq r5, sp, r0, lsl #5 │ │ │ │ + rsceq r2, lr, r8, asr #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d7e64 <__cxa_atexit@plt+0x1cc158> │ │ │ │ @@ -471136,21 +471136,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r2, lr, r0, asr #14 │ │ │ │ + rsceq r2, lr, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r2, lr, r4, lsr r5 │ │ │ │ - rscseq r5, sp, ip, lsl #9 │ │ │ │ - ldrdeq r2, [lr], #76 @ 0x4c @ │ │ │ │ - ldrdeq r2, [lr], #68 @ 0x44 @ │ │ │ │ - rsceq r2, lr, r4, lsr #9 │ │ │ │ + rsceq r2, lr, r4, lsl r5 │ │ │ │ + rscseq r5, sp, ip, ror #8 │ │ │ │ + strhteq r2, [lr], #76 @ 0x4c │ │ │ │ + strhteq r2, [lr], #68 @ 0x44 │ │ │ │ + rsceq r2, lr, r4, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d7f68 <__cxa_atexit@plt+0x1cc25c> │ │ │ │ @@ -471194,18 +471194,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r2, lr, ip, lsl r4 │ │ │ │ - rscseq r5, sp, r0, lsl #7 │ │ │ │ - ldrdeq r2, [lr], #48 @ 0x30 @ │ │ │ │ - rsceq r2, lr, r8, asr #7 │ │ │ │ + strdeq r2, [lr], #60 @ 0x3c @ │ │ │ │ + rscseq r5, sp, r0, ror #6 │ │ │ │ + strhteq r2, [lr], #48 @ 0x30 │ │ │ │ + rsceq r2, lr, r8, lsr #7 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d801c <__cxa_atexit@plt+0x1cc310> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -471234,15 +471234,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, r4, ror #31 │ │ │ │ + rscseq r4, sp, r4, asr #31 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471261,15 +471261,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r0, ror #30 │ │ │ │ + rscseq r4, sp, r0, asr #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471282,15 +471282,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sp, r0, ror #1 │ │ │ │ + rscseq r5, sp, r0, asr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d817c <__cxa_atexit@plt+0x1cc470> │ │ │ │ ldr r3, [pc, #152] @ 1d819c <__cxa_atexit@plt+0x1cc490> │ │ │ │ @@ -471394,15 +471394,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, r4, ror #26 │ │ │ │ + rscseq r4, sp, r4, asr #26 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471421,15 +471421,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r0, ror #25 │ │ │ │ + rscseq r4, sp, r0, asr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471442,16 +471442,16 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sp, r0, ror #28 │ │ │ │ - rsceq r1, lr, ip, ror #31 │ │ │ │ + rscseq r4, sp, r0, asr #28 │ │ │ │ + rsceq r1, lr, ip, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d8460 <__cxa_atexit@plt+0x1cc754> │ │ │ │ @@ -471519,21 +471519,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r2, lr, ip, asr #2 │ │ │ │ + rsceq r2, lr, ip, lsr #2 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r1, lr, r8, lsr pc │ │ │ │ - rscseq r4, sp, ip, lsl #29 │ │ │ │ - rsceq r1, lr, r0, ror #29 │ │ │ │ - ldrdeq r1, [lr], #232 @ 0xe8 @ │ │ │ │ - rsceq r1, lr, r8, lsr #29 │ │ │ │ + rsceq r1, lr, r8, lsl pc │ │ │ │ + rscseq r4, sp, ip, ror #28 │ │ │ │ + rsceq r1, lr, r0, asr #29 │ │ │ │ + strhteq r1, [lr], #232 @ 0xe8 │ │ │ │ + rsceq r1, lr, r8, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d8564 <__cxa_atexit@plt+0x1cc858> │ │ │ │ @@ -471577,18 +471577,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r1, lr, r0, lsr #28 │ │ │ │ - rscseq r4, sp, r0, lsl #27 │ │ │ │ - ldrdeq r1, [lr], #212 @ 0xd4 @ │ │ │ │ - rsceq r1, lr, ip, asr #27 │ │ │ │ + rsceq r1, lr, r0, lsl #28 │ │ │ │ + rscseq r4, sp, r0, ror #26 │ │ │ │ + strhteq r1, [lr], #212 @ 0xd4 │ │ │ │ + rsceq r1, lr, ip, lsr #27 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d8618 <__cxa_atexit@plt+0x1cc90c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -471617,15 +471617,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, r8, ror #19 │ │ │ │ + rscseq r4, sp, r8, asr #19 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471644,15 +471644,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r4, ror #18 │ │ │ │ + rscseq r4, sp, r4, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471665,15 +471665,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sp, r4, asr #20 │ │ │ │ + rscseq r4, sp, r4, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d8778 <__cxa_atexit@plt+0x1cca6c> │ │ │ │ ldr r3, [pc, #152] @ 1d8798 <__cxa_atexit@plt+0x1cca8c> │ │ │ │ @@ -471777,15 +471777,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, r8, ror #14 │ │ │ │ + rscseq r4, sp, r8, asr #14 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -471804,15 +471804,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r4, ror #13 │ │ │ │ + rscseq r4, sp, r4, asr #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -471825,16 +471825,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sp, r4, asr #15 │ │ │ │ - strdeq r1, [lr], #144 @ 0x90 @ │ │ │ │ + rscseq r4, sp, r4, lsr #15 │ │ │ │ + ldrdeq r1, [lr], #144 @ 0x90 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d8a5c <__cxa_atexit@plt+0x1ccd50> │ │ │ │ @@ -471902,21 +471902,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r1, lr, r8, asr fp │ │ │ │ + rsceq r1, lr, r8, lsr fp │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r1, lr, ip, lsr r9 │ │ │ │ - smlalseq r4, sp, r4, r8 │ │ │ │ - rsceq r1, lr, r4, ror #17 │ │ │ │ - ldrdeq r1, [lr], #140 @ 0x8c @ │ │ │ │ - rsceq r1, lr, ip, lsr #17 │ │ │ │ + rsceq r1, lr, ip, lsl r9 │ │ │ │ + rscseq r4, sp, r4, ror r8 │ │ │ │ + rsceq r1, lr, r4, asr #17 │ │ │ │ + strhteq r1, [lr], #140 @ 0x8c │ │ │ │ + rsceq r1, lr, ip, lsl #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d8b60 <__cxa_atexit@plt+0x1cce54> │ │ │ │ @@ -471960,18 +471960,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r1, lr, r4, lsr #16 │ │ │ │ - rscseq r4, sp, r8, lsl #15 │ │ │ │ - ldrdeq r1, [lr], #120 @ 0x78 @ │ │ │ │ - ldrdeq r1, [lr], #112 @ 0x70 @ │ │ │ │ + rsceq r1, lr, r4, lsl #16 │ │ │ │ + rscseq r4, sp, r8, ror #14 │ │ │ │ + strhteq r1, [lr], #120 @ 0x78 │ │ │ │ + strhteq r1, [lr], #112 @ 0x70 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d8c14 <__cxa_atexit@plt+0x1ccf08> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472000,15 +472000,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, ip, ror #7 │ │ │ │ + rscseq r4, sp, ip, asr #7 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472027,15 +472027,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r8, ror #6 │ │ │ │ + rscseq r4, sp, r8, asr #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472049,15 +472049,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [sp], #56 @ 0x38 │ │ │ │ + ldrsbteq r4, [sp], #56 @ 0x38 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d8d78 <__cxa_atexit@plt+0x1cd06c> │ │ │ │ ldr r3, [pc, #152] @ 1d8d98 <__cxa_atexit@plt+0x1cd08c> │ │ │ │ @@ -472161,15 +472161,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r4, sp, r8, ror #2 │ │ │ │ + rscseq r4, sp, r8, asr #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472188,15 +472188,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sp, r4, ror #1 │ │ │ │ + rscseq r4, sp, r4, asr #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472210,16 +472210,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sp, r4, ror r1 │ │ │ │ - rsceq r1, lr, ip, ror #7 │ │ │ │ + rscseq r4, sp, r4, asr r1 │ │ │ │ + rsceq r1, lr, ip, asr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d9060 <__cxa_atexit@plt+0x1cd354> │ │ │ │ @@ -472287,21 +472287,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rsceq r1, lr, ip, asr r5 │ │ │ │ + rsceq r1, lr, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rsceq r1, lr, r8, lsr r3 │ │ │ │ - smlalseq r4, sp, r4, r2 │ │ │ │ - rsceq r1, lr, r0, ror #5 │ │ │ │ - ldrdeq r1, [lr], #40 @ 0x28 @ │ │ │ │ - rsceq r1, lr, r8, lsr #5 │ │ │ │ + rsceq r1, lr, r8, lsl r3 │ │ │ │ + rscseq r4, sp, r4, ror r2 │ │ │ │ + rsceq r1, lr, r0, asr #5 │ │ │ │ + strhteq r1, [lr], #40 @ 0x28 │ │ │ │ + rsceq r1, lr, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9164 <__cxa_atexit@plt+0x1cd458> │ │ │ │ @@ -472345,18 +472345,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - rsceq r1, lr, r0, lsr #4 │ │ │ │ - rscseq r4, sp, r8, lsl #3 │ │ │ │ - ldrdeq r1, [lr], #20 @ │ │ │ │ - rsceq r1, lr, ip, asr #3 │ │ │ │ + rsceq r1, lr, r0, lsl #4 │ │ │ │ + rscseq r4, sp, r8, ror #2 │ │ │ │ + strhteq r1, [lr], #20 │ │ │ │ + rsceq r1, lr, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d9218 <__cxa_atexit@plt+0x1cd50c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472385,15 +472385,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r3, sp, r8, ror #27 │ │ │ │ + rscseq r3, sp, r8, asr #27 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472412,15 +472412,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, sp, r4, ror #26 │ │ │ │ + rscseq r3, sp, r4, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472433,15 +472433,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, sp, r0, lsr sp │ │ │ │ + rscseq r3, sp, r0, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1d9378 <__cxa_atexit@plt+0x1cd66c> │ │ │ │ ldr r3, [pc, #152] @ 1d9398 <__cxa_atexit@plt+0x1cd68c> │ │ │ │ @@ -472545,15 +472545,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r3, sp, r8, ror #22 │ │ │ │ + rscseq r3, sp, r8, asr #22 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472572,15 +472572,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, sp, r4, ror #21 │ │ │ │ + rscseq r3, sp, r4, asr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -472593,16 +472593,16 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [sp], #160 @ 0xa0 │ │ │ │ - strdeq r0, [lr], #208 @ 0xd0 @ │ │ │ │ + smlalseq r3, sp, r0, sl │ │ │ │ + ldrdeq r0, [lr], #208 @ 0xd0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d965c <__cxa_atexit@plt+0x1cd950> │ │ │ │ @@ -472670,21 +472670,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r0, lr, r8, ror #30 │ │ │ │ + rsceq r0, lr, r8, asr #30 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ - rsceq r0, lr, ip, lsr sp │ │ │ │ - smlalseq r3, sp, r4, ip │ │ │ │ - rsceq r0, lr, r4, ror #25 │ │ │ │ - ldrdeq r0, [lr], #204 @ 0xcc @ │ │ │ │ - rsceq r0, lr, ip, lsr #25 │ │ │ │ + rsceq r0, lr, ip, lsl sp │ │ │ │ + rscseq r3, sp, r4, ror ip │ │ │ │ + rsceq r0, lr, r4, asr #25 │ │ │ │ + strhteq r0, [lr], #204 @ 0xcc │ │ │ │ + rsceq r0, lr, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9760 <__cxa_atexit@plt+0x1cda54> │ │ │ │ @@ -472728,18 +472728,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq r0, lr, r4, lsr #24 │ │ │ │ - rscseq r3, sp, r8, lsl #23 │ │ │ │ - ldrdeq r0, [lr], #184 @ 0xb8 @ │ │ │ │ - ldrdeq r0, [lr], #176 @ 0xb0 @ │ │ │ │ + rsceq r0, lr, r4, lsl #24 │ │ │ │ + rscseq r3, sp, r8, ror #22 │ │ │ │ + strhteq r0, [lr], #184 @ 0xb8 │ │ │ │ + strhteq r0, [lr], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #120] @ 1d9814 <__cxa_atexit@plt+0x1cdb08> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -472768,15 +472768,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r3, sp, ip, ror #15 │ │ │ │ + rscseq r3, sp, ip, asr #15 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -472795,15 +472795,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, sp, r8, ror #14 │ │ │ │ + rscseq r3, sp, r8, asr #14 │ │ │ │ ldr r8, [r5], #4 │ │ │ │ b 1d9ae0 <__cxa_atexit@plt+0x1cddd4> │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1d98ec <__cxa_atexit@plt+0x1cdbe0> │ │ │ │ @@ -472823,17 +472823,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 1d98fc <__cxa_atexit@plt+0x1cdbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, sp, ip, lsr r6 │ │ │ │ + rscseq r3, sp, ip, lsl r6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq r3, sp, r4, lsr r7 │ │ │ │ + rscseq r3, sp, r4, lsl r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1d9ae0 <__cxa_atexit@plt+0x1cddd4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r2, r2 │ │ │ │ @@ -473079,22 +473079,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r0, lr, r4, asr r9 │ │ │ │ - ldrhteq r3, [sp], #104 @ 0x68 │ │ │ │ + rsceq r0, lr, r4, lsr r9 │ │ │ │ + smlalseq r3, sp, r8, r6 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r3, sp, r8, lsl r7 │ │ │ │ - rscseq r3, sp, r4, ror r6 │ │ │ │ + ldrshteq r3, [sp], #104 @ 0x68 │ │ │ │ + rscseq r3, sp, r4, asr r6 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - rscseq r3, sp, ip, ror r4 │ │ │ │ + rscseq r3, sp, ip, asr r4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d9d74 <__cxa_atexit@plt+0x1ce068> │ │ │ │ @@ -473118,15 +473118,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 1d9d94 <__cxa_atexit@plt+0x1ce088> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r3, sp, r4, ror r2 │ │ │ │ + rscseq r3, sp, r4, asr r2 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r1, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -473250,21 +473250,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - rscseq r3, sp, r0, lsl #8 │ │ │ │ + rscseq r3, sp, r0, ror #7 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ - rscseq r3, sp, ip, asr r4 │ │ │ │ - ldrhteq r3, [sp], #52 @ 0x34 │ │ │ │ + rscseq r3, sp, ip, lsr r4 │ │ │ │ + smlalseq r3, sp, r4, r3 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r3, sp, r4, asr #3 │ │ │ │ + rscseq r3, sp, r4, lsr #3 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -473287,15 +473287,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1da038 <__cxa_atexit@plt+0x1ce32c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r3, [sp], #32 │ │ │ │ + ldrhteq r3, [sp], #32 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5] │ │ │ │ @@ -473330,15 +473330,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ - rscseq r3, sp, r0, lsr r2 │ │ │ │ + rscseq r3, sp, r0, lsl r2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ @@ -473362,15 +473362,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1da164 <__cxa_atexit@plt+0x1ce458> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, sp, r0, lsr #3 │ │ │ │ + rscseq r3, sp, r0, lsl #3 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1da1b0 <__cxa_atexit@plt+0x1ce4a4> │ │ │ │ @@ -473387,17 +473387,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1da1cc <__cxa_atexit@plt+0x1ce4c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r2, sp, ip, lsl lr │ │ │ │ - rscseq r3, sp, r4, lsr r1 │ │ │ │ - rsceq r0, lr, r4, lsr #8 │ │ │ │ + ldrshteq r2, [sp], #220 @ 0xdc │ │ │ │ + rscseq r3, sp, r4, lsl r1 │ │ │ │ + rsceq r0, lr, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1da1ec <__cxa_atexit@plt+0x1ce4e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 134664 <__cxa_atexit@plt+0x128958> │ │ │ │ @@ -473427,15 +473427,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1da268 <__cxa_atexit@plt+0x1ce55c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r4, asr #25 │ │ │ │ + rscseq r2, sp, r4, lsr #25 │ │ │ │ rsceq fp, r9, r4, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1da2bc <__cxa_atexit@plt+0x1ce5b0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -473451,15 +473451,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1da2c8 <__cxa_atexit@plt+0x1ce5bc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r4, ror #24 │ │ │ │ + rscseq r2, sp, r4, asr #24 │ │ │ │ rsceq fp, r9, r4, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1da31c <__cxa_atexit@plt+0x1ce610> │ │ │ │ mov r0, r4 │ │ │ │ @@ -473475,15 +473475,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1da328 <__cxa_atexit@plt+0x1ce61c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r4, lsl #24 │ │ │ │ + rscseq r2, sp, r4, ror #23 │ │ │ │ rsceq fp, r9, pc, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1da37c <__cxa_atexit@plt+0x1ce670> │ │ │ │ mov r0, r4 │ │ │ │ @@ -473499,15 +473499,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1da388 <__cxa_atexit@plt+0x1ce67c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r4, lsr #23 │ │ │ │ + rscseq r2, sp, r4, lsl #23 │ │ │ │ strhteq fp, [r9], #185 @ 0xb9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1da3dc <__cxa_atexit@plt+0x1ce6d0> │ │ │ │ ldr r3, [pc, #76] @ 1da3f4 <__cxa_atexit@plt+0x1ce6e8> │ │ │ │ @@ -473530,23 +473530,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1da400 <__cxa_atexit@plt+0x1ce6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ rsceq fp, r9, r8, lsr #22 │ │ │ │ - rsceq r0, lr, ip, lsr #5 │ │ │ │ + rsceq r0, lr, ip, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1da41c <__cxa_atexit@plt+0x1ce710> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ rsceq fp, r9, r5, ror #21 │ │ │ │ - rsceq r0, lr, r4, ror #4 │ │ │ │ + rsceq r0, lr, r4, asr #4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1da484 <__cxa_atexit@plt+0x1ce778> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -473572,28 +473572,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq r0, [lr], #16 @ │ │ │ │ + strhteq r0, [lr], #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1da4d8 <__cxa_atexit@plt+0x1ce7cc> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1da4dc <__cxa_atexit@plt+0x1ce7d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r2, sp, r8, lsr #20 │ │ │ │ + rscseq r2, sp, r8, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @@ -473627,25 +473627,25 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1da584 <__cxa_atexit@plt+0x1ce878> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq fp, r9, r4, lsr #19 │ │ │ │ - rsceq r0, lr, r8, lsr #2 │ │ │ │ - rsceq r0, lr, r0, ror #1 │ │ │ │ + rsceq r0, lr, r8, lsl #2 │ │ │ │ + rsceq r0, lr, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1da5ac <__cxa_atexit@plt+0x1ce8a0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - strhteq r0, [lr], #8 │ │ │ │ + smlaleq r0, lr, r8, r0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1da64c <__cxa_atexit@plt+0x1ce940> │ │ │ │ ldr r7, [pc, #156] @ 1da66c <__cxa_atexit@plt+0x1ce960> │ │ │ │ @@ -473685,17 +473685,17 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, sp, ip, lsl r9 │ │ │ │ + ldrshteq r2, [sp], #140 @ 0x8c │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, sp, r8, lsr #19 │ │ │ │ + rscseq r2, sp, r8, lsl #19 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1da6cc <__cxa_atexit@plt+0x1ce9c0> │ │ │ │ @@ -473712,15 +473712,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, sp, r4, lsr #18 │ │ │ │ + rscseq r2, sp, r4, lsl #18 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1da75c <__cxa_atexit@plt+0x1cea50> │ │ │ │ @@ -473752,16 +473752,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1da76c <__cxa_atexit@plt+0x1cea60> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [sp], #124 @ 0x7c │ │ │ │ - rscseq r2, sp, r4, lsr #23 │ │ │ │ + ldrhteq r2, [sp], #124 @ 0x7c │ │ │ │ + rscseq r2, sp, r4, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1da7f4 <__cxa_atexit@plt+0x1ceae8> │ │ │ │ ldr r2, [pc, #96] @ 1da7fc <__cxa_atexit@plt+0x1ceaf0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -473785,17 +473785,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1da804 <__cxa_atexit@plt+0x1ceaf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r0, asr r7 │ │ │ │ + rscseq r2, sp, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrshteq r2, [sp], #160 @ 0xa0 │ │ │ │ + ldrsbteq r2, [sp], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1da830 <__cxa_atexit@plt+0x1ceb24> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -473803,30 +473803,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1da844 <__cxa_atexit@plt+0x1ceb38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r0, lsr #21 │ │ │ │ + rscseq r2, sp, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1da874 <__cxa_atexit@plt+0x1ceb68> │ │ │ │ ldr r2, [pc, #24] @ 1da87c <__cxa_atexit@plt+0x1ceb70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1d4c9c <__cxa_atexit@plt+0x1c8f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r8, lsl #13 │ │ │ │ - rsceq pc, sp, r0, lsl lr @ │ │ │ │ + rscseq r2, sp, r8, ror #12 │ │ │ │ + strdeq pc, [sp], #208 @ 0xd0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1da8d0 <__cxa_atexit@plt+0x1cebc4> │ │ │ │ ldr r7, [pc, #60] @ 1da8e0 <__cxa_atexit@plt+0x1cebd4> │ │ │ │ @@ -473843,39 +473843,39 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1da8ec <__cxa_atexit@plt+0x1cebe0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrshteq r2, [sp], #108 @ 0x6c │ │ │ │ - rscseq r2, sp, r4, lsl sl │ │ │ │ - ldrdeq pc, [sp], #208 @ 0xd0 @ │ │ │ │ - rsceq pc, sp, r4, lsr #27 │ │ │ │ + ldrsbteq r2, [sp], #108 @ 0x6c │ │ │ │ + ldrshteq r2, [sp], #148 @ 0x94 │ │ │ │ + strhteq pc, [sp], #208 @ 0xd0 @ │ │ │ │ + rsceq pc, sp, r4, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1da910 <__cxa_atexit@plt+0x1cec04> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 134664 <__cxa_atexit@plt+0x128958> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, sp, r0, lsl #27 │ │ │ │ + rsceq pc, sp, r0, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 1da940 <__cxa_atexit@plt+0x1cec34> │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1d9ae0 <__cxa_atexit@plt+0x1cddd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq pc, sp, r0, asr sp @ │ │ │ │ + rsceq pc, sp, r0, lsr sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1da960 <__cxa_atexit@plt+0x1cec54> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -473974,15 +473974,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 1daaf0 <__cxa_atexit@plt+0x1cede4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq pc, [sp], #176 @ 0xb0 @ │ │ │ │ + smlaleq pc, sp, r0, fp @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ rsceq fp, r9, r0, ror #8 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @@ -474026,15 +474026,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrdeq pc, [sp], #164 @ 0xa4 @ │ │ │ │ + strhteq pc, [sp], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ @@ -474059,22 +474059,22 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq pc, sp, r0, asr sl @ │ │ │ │ + rsceq pc, sp, r0, lsr sl @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ stm r5, {r3, r7} │ │ │ │ b 1da960 <__cxa_atexit@plt+0x1cec54> │ │ │ │ - rsceq pc, sp, r0, asr #20 │ │ │ │ + rsceq pc, sp, r0, lsr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dac94 <__cxa_atexit@plt+0x1cef88> │ │ │ │ ldr r3, [pc, #32] @ 1daca4 <__cxa_atexit@plt+0x1cef98> │ │ │ │ @@ -474084,16 +474084,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1daca8 <__cxa_atexit@plt+0x1cef9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq pc, sp, r4, lsl sl @ │ │ │ │ - strdeq pc, [sp], #152 @ 0x98 @ │ │ │ │ + strdeq pc, [sp], #148 @ 0x94 @ │ │ │ │ + ldrdeq pc, [sp], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr sl, [r2, #8]! │ │ │ │ ldr r7, [pc, #92] @ 1dad28 <__cxa_atexit@plt+0x1cf01c> │ │ │ │ ldr r9, [r2, #-4] │ │ │ │ @@ -474118,17 +474118,17 @@ │ │ │ │ ldr r7, [pc, #28] @ 1dad38 <__cxa_atexit@plt+0x1cf02c> │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - ldrhteq r2, [sp], #40 @ 0x28 │ │ │ │ - ldrsbteq r2, [sp], #80 @ 0x50 │ │ │ │ - rsceq pc, sp, r8, lsl #19 │ │ │ │ + smlalseq r2, sp, r8, r2 │ │ │ │ + ldrhteq r2, [sp], #80 @ 0x50 │ │ │ │ + rsceq pc, sp, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dad70 <__cxa_atexit@plt+0x1cf064> │ │ │ │ @@ -474137,15 +474137,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044638 <__cxa_atexit@plt+0x103892c> │ │ │ │ - rscseq r2, sp, r8, lsr #6 │ │ │ │ + rscseq r2, sp, r8, lsl #6 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dae00 <__cxa_atexit@plt+0x1cf0f4> │ │ │ │ @@ -474177,16 +474177,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1dae10 <__cxa_atexit@plt+0x1cf104> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, r8, lsr r1 │ │ │ │ - rscseq r2, sp, r0, lsl #10 │ │ │ │ + rscseq r2, sp, r8, lsl r1 │ │ │ │ + rscseq r2, sp, r0, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dae98 <__cxa_atexit@plt+0x1cf18c> │ │ │ │ ldr r2, [pc, #96] @ 1daea0 <__cxa_atexit@plt+0x1cf194> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -474210,17 +474210,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1daea8 <__cxa_atexit@plt+0x1cf19c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, sp, ip, lsr #1 │ │ │ │ + rscseq r2, sp, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r2, sp, ip, asr #8 │ │ │ │ + rscseq r2, sp, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1daed4 <__cxa_atexit@plt+0x1cf1c8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -474228,29 +474228,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1daee8 <__cxa_atexit@plt+0x1cf1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [sp], #60 @ 0x3c │ │ │ │ + ldrsbteq r2, [sp], #60 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1daf18 <__cxa_atexit@plt+0x1cf20c> │ │ │ │ ldr r2, [pc, #24] @ 1daf20 <__cxa_atexit@plt+0x1cf214> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1d4c9c <__cxa_atexit@plt+0x1c8f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, r4, ror #31 │ │ │ │ + rscseq r1, sp, r4, asr #31 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dafa4 <__cxa_atexit@plt+0x1cf298> │ │ │ │ @@ -474282,16 +474282,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1dafb4 <__cxa_atexit@plt+0x1cf2a8> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, sp, r4, pc @ │ │ │ │ - rscseq r2, sp, ip, asr r3 │ │ │ │ + rscseq r1, sp, r4, ror pc │ │ │ │ + rscseq r2, sp, ip, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1db00c <__cxa_atexit@plt+0x1cf300> │ │ │ │ @@ -474307,15 +474307,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1db024 <__cxa_atexit@plt+0x1cf318> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, sp, r0, lsr #13 │ │ │ │ + rsceq pc, sp, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1db0d4 <__cxa_atexit@plt+0x1cf3c8> │ │ │ │ @@ -474410,21 +474410,21 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ + rscseq r1, sp, r0, lsr #28 │ │ │ │ rscseq r1, sp, r0, asr #28 │ │ │ │ - rscseq r1, sp, r0, ror #28 │ │ │ │ - rscseq r1, sp, r0, lsl #30 │ │ │ │ + rscseq r1, sp, r0, ror #29 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - rscseq r1, sp, r4, lsl pc │ │ │ │ - rscseq r1, sp, r4, lsr #30 │ │ │ │ - rscseq r1, sp, ip, asr #31 │ │ │ │ + ldrshteq r1, [sp], #228 @ 0xe4 │ │ │ │ + rscseq r1, sp, r4, lsl #30 │ │ │ │ + rscseq r1, sp, ip, lsr #31 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1db210 <__cxa_atexit@plt+0x1cf504> │ │ │ │ tst r7, #3 │ │ │ │ @@ -474455,17 +474455,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1db27c <__cxa_atexit@plt+0x1cf570> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r1, sp, ip, ror #26 │ │ │ │ - rscseq r2, sp, r4, lsl #1 │ │ │ │ - rsceq pc, sp, r4, asr r4 @ │ │ │ │ + rscseq r1, sp, ip, asr #26 │ │ │ │ + rscseq r2, sp, r4, rrx │ │ │ │ + rsceq pc, sp, r4, lsr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1db29c <__cxa_atexit@plt+0x1cf590> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 134664 <__cxa_atexit@plt+0x128958> │ │ │ │ @@ -474499,15 +474499,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1db324 <__cxa_atexit@plt+0x1cf618> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rsceq pc, sp, r0, lsr #7 │ │ │ │ + rsceq pc, sp, r0, lsl #7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1db378 <__cxa_atexit@plt+0x1cf66c> │ │ │ │ ldr r3, [pc, #76] @ 1db390 <__cxa_atexit@plt+0x1cf684> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -474529,23 +474529,23 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1db39c <__cxa_atexit@plt+0x1cf690> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ rsceq sl, r9, r5, ror #22 │ │ │ │ - smlaleq pc, sp, r4, r3 @ │ │ │ │ + rsceq pc, sp, r4, ror r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1db3b8 <__cxa_atexit@plt+0x1cf6ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ rsceq sl, r9, r9, asr #22 │ │ │ │ - rsceq pc, sp, r8, asr #5 │ │ │ │ + rsceq pc, sp, r8, lsr #5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1db420 <__cxa_atexit@plt+0x1cf714> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -474571,28 +474571,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rsceq pc, sp, r4, lsr r2 @ │ │ │ │ + rsceq pc, sp, r4, lsl r2 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1db474 <__cxa_atexit@plt+0x1cf768> │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1db478 <__cxa_atexit@plt+0x1cf76c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r1, sp, ip, lsl #21 │ │ │ │ + rscseq r1, sp, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @@ -474626,25 +474626,25 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1db520 <__cxa_atexit@plt+0x1cf814> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq sl, r9, r1, ror #19 │ │ │ │ - rsceq pc, sp, r0, lsl r2 @ │ │ │ │ - rsceq pc, sp, r4, ror #3 │ │ │ │ + strdeq pc, [sp], #16 @ │ │ │ │ + rsceq pc, sp, r4, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1db548 <__cxa_atexit@plt+0x1cf83c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - strhteq pc, [sp], #28 @ │ │ │ │ + smlaleq pc, sp, ip, r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db5c0 <__cxa_atexit@plt+0x1cf8b4> │ │ │ │ ldr r2, [pc, #96] @ 1db5c8 <__cxa_atexit@plt+0x1cf8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -474668,17 +474668,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1db5d0 <__cxa_atexit@plt+0x1cf8c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, r4, lsl #19 │ │ │ │ + rscseq r1, sp, r4, ror #18 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r1, sp, r4, lsr #26 │ │ │ │ + rscseq r1, sp, r4, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1db5fc <__cxa_atexit@plt+0x1cf8f0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -474686,30 +474686,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1db610 <__cxa_atexit@plt+0x1cf904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [sp], #196 @ 0xc4 │ │ │ │ + ldrhteq r1, [sp], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1db640 <__cxa_atexit@plt+0x1cf934> │ │ │ │ ldr r2, [pc, #24] @ 1db648 <__cxa_atexit@plt+0x1cf93c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 1d4c9c <__cxa_atexit@plt+0x1c8f90> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [sp], #140 @ 0x8c │ │ │ │ - rsceq pc, sp, r8, asr #1 │ │ │ │ + smlalseq r1, sp, ip, r8 │ │ │ │ + rsceq pc, sp, r8, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db694 <__cxa_atexit@plt+0x1cf988> │ │ │ │ ldr r7, [pc, #52] @ 1db6a4 <__cxa_atexit@plt+0x1cf998> │ │ │ │ @@ -474724,16 +474724,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1db6a8 <__cxa_atexit@plt+0x1cf99c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq pc, sp, r0, r0 @ │ │ │ │ - rsceq pc, sp, ip, rrx │ │ │ │ + rsceq pc, sp, r0, ror r0 @ │ │ │ │ + rsceq pc, sp, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1db6e0 <__cxa_atexit@plt+0x1cf9d4> │ │ │ │ cmp r6, #3 │ │ │ │ @@ -474789,34 +474789,34 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 1db7ac <__cxa_atexit@plt+0x1cfaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sp, r8, ror pc │ │ │ │ + rsceq lr, sp, r8, asr pc │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ rsceq sl, r9, r5, asr r7 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rsceq lr, sp, r0, asr pc │ │ │ │ + rsceq lr, sp, r0, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1db7f4 <__cxa_atexit@plt+0x1cfae8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1db7ec <__cxa_atexit@plt+0x1cfae0> │ │ │ │ b 1db6b8 <__cxa_atexit@plt+0x1cf9ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rsceq lr, sp, ip, lsr #30 │ │ │ │ + rsceq lr, sp, ip, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db848 <__cxa_atexit@plt+0x1cfb3c> │ │ │ │ ldr r7, [pc, #60] @ 1db858 <__cxa_atexit@plt+0x1cfb4c> │ │ │ │ @@ -474833,39 +474833,39 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1db864 <__cxa_atexit@plt+0x1cfb58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, sp, r4, lsl #15 │ │ │ │ - smlalseq r1, sp, ip, sl │ │ │ │ - rsceq lr, sp, r4, ror #29 │ │ │ │ - rsceq lr, sp, r0, asr #29 │ │ │ │ + rscseq r1, sp, r4, ror #14 │ │ │ │ + rscseq r1, sp, ip, ror sl │ │ │ │ + rsceq lr, sp, r4, asr #29 │ │ │ │ + rsceq lr, sp, r0, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1db888 <__cxa_atexit@plt+0x1cfb7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 134664 <__cxa_atexit@plt+0x128958> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaleq lr, sp, ip, lr │ │ │ │ + rsceq lr, sp, ip, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 1db8b8 <__cxa_atexit@plt+0x1cfbac> │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 1d9ae0 <__cxa_atexit@plt+0x1cddd4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq lr, sp, ip, ror #28 │ │ │ │ + rsceq lr, sp, ip, asr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1db900 <__cxa_atexit@plt+0x1cfbf4> │ │ │ │ ldr r7, [pc, #56] @ 1db918 <__cxa_atexit@plt+0x1cfc0c> │ │ │ │ @@ -474881,15 +474881,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1db91c <__cxa_atexit@plt+0x1cfc10> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - rsceq lr, sp, ip, lsl lr │ │ │ │ + strdeq lr, [sp], #220 @ 0xdc @ │ │ │ │ b 1dba6c <__cxa_atexit@plt+0x1cfd60> │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -474952,21 +474952,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1dba2c <__cxa_atexit@plt+0x1cfd20> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, sp, r4, r5 │ │ │ │ - ldrhteq r1, [sp], #88 @ 0x58 │ │ │ │ - rscseq r1, sp, ip, lsl r5 │ │ │ │ - ldrsbteq r1, [sp], #84 @ 0x54 │ │ │ │ - rscseq r1, sp, r0, asr #10 │ │ │ │ - rscseq r1, sp, ip, lsl #11 │ │ │ │ - rscseq r1, sp, ip, lsl #12 │ │ │ │ + rscseq r1, sp, r4, ror r5 │ │ │ │ + smlalseq r1, sp, r8, r5 │ │ │ │ + ldrshteq r1, [sp], #76 @ 0x4c │ │ │ │ + ldrhteq r1, [sp], #84 @ 0x54 │ │ │ │ + rscseq r1, sp, r0, lsr #10 │ │ │ │ + rscseq r1, sp, ip, ror #10 │ │ │ │ + rscseq r1, sp, ip, ror #11 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -475016,18 +475016,18 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1dbb3c <__cxa_atexit@plt+0x1cfe30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - smlalseq r1, sp, ip, r4 │ │ │ │ - rsceq lr, sp, r0, lsl ip │ │ │ │ - rscseq r1, sp, r0, lsl r5 │ │ │ │ - ldrsbteq r1, [sp], #68 @ 0x44 │ │ │ │ + rscseq r1, sp, ip, ror r4 │ │ │ │ + strdeq lr, [sp], #176 @ 0xb0 @ │ │ │ │ + ldrshteq r1, [sp], #64 @ 0x40 │ │ │ │ + ldrhteq r1, [sp], #68 @ 0x44 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dbbd0 <__cxa_atexit@plt+0x1cfec4> │ │ │ │ @@ -475061,15 +475061,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1dbbec <__cxa_atexit@plt+0x1cfee0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq lr, sp, r4, ror #22 │ │ │ │ + rsceq lr, sp, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ @@ -475091,15 +475091,15 @@ │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ b 1dba6c <__cxa_atexit@plt+0x1cfd60> │ │ │ │ - rsceq lr, sp, ip, lsl #18 │ │ │ │ + rsceq lr, sp, ip, ror #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbcb0 <__cxa_atexit@plt+0x1cffa4> │ │ │ │ ldr r2, [pc, #56] @ 1dbcc0 <__cxa_atexit@plt+0x1cffb4> │ │ │ │ @@ -475114,19 +475114,19 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1dbccc <__cxa_atexit@plt+0x1cffc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, r0, lsl r6 │ │ │ │ - rsceq lr, sp, ip, lsr #21 │ │ │ │ - ldrshteq r1, [sp], #92 @ 0x5c │ │ │ │ + ldrshteq r1, [sp], #80 @ 0x50 │ │ │ │ rsceq lr, sp, ip, lsl #21 │ │ │ │ + ldrsbteq r1, [sp], #92 @ 0x5c │ │ │ │ rsceq lr, sp, ip, ror #20 │ │ │ │ + rsceq lr, sp, ip, asr #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbd1c <__cxa_atexit@plt+0x1d0010> │ │ │ │ ldr r2, [pc, #56] @ 1dbd2c <__cxa_atexit@plt+0x1d0020> │ │ │ │ @@ -475141,27 +475141,27 @@ │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1dbd38 <__cxa_atexit@plt+0x1d002c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, r4, lsr #11 │ │ │ │ - rsceq lr, sp, r0, asr #20 │ │ │ │ - smlalseq r1, sp, r0, r5 │ │ │ │ + rscseq r1, sp, r4, lsl #11 │ │ │ │ rsceq lr, sp, r0, lsr #20 │ │ │ │ + rscseq r1, sp, r0, ror r5 │ │ │ │ + rsceq lr, sp, r0, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1dbd5c <__cxa_atexit@plt+0x1d0050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, r4, lsl r2 │ │ │ │ + ldrshteq r1, [sp], #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dbddc <__cxa_atexit@plt+0x1d00d0> │ │ │ │ ldr r2, [pc, #124] @ 1dbdf8 <__cxa_atexit@plt+0x1d00ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -475192,17 +475192,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, sp, r0, ror r1 │ │ │ │ + rscseq r1, sp, r0, asr r1 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r1, sp, r0, lsl r2 │ │ │ │ + ldrshteq r1, [sp], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dbe44 <__cxa_atexit@plt+0x1d0138> │ │ │ │ @@ -475214,16 +475214,16 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r1, sp, ip, r1 │ │ │ │ - rsceq lr, sp, ip, lsl r7 │ │ │ │ + rscseq r1, sp, ip, ror r1 │ │ │ │ + strdeq lr, [sp], #108 @ 0x6c @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dbec8 <__cxa_atexit@plt+0x1d01bc> │ │ │ │ @@ -475252,20 +475252,20 @@ │ │ │ │ b 1dbed8 <__cxa_atexit@plt+0x1d01cc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1dbee8 <__cxa_atexit@plt+0x1d01dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sp, r8, ror r8 │ │ │ │ + rsceq lr, sp, r8, asr r8 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - ldrshteq r1, [sp], #56 @ 0x38 │ │ │ │ - smlaleq lr, sp, r4, r8 │ │ │ │ - smlaleq lr, sp, ip, r8 │ │ │ │ - rsceq lr, sp, r4, asr r8 │ │ │ │ + ldrsbteq r1, [sp], #56 @ 0x38 │ │ │ │ + rsceq lr, sp, r4, ror r8 │ │ │ │ + rsceq lr, sp, ip, ror r8 │ │ │ │ + rsceq lr, sp, r4, lsr r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dbf70 <__cxa_atexit@plt+0x1d0264> │ │ │ │ @@ -475294,19 +475294,19 @@ │ │ │ │ b 1dbf80 <__cxa_atexit@plt+0x1d0274> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1dbf90 <__cxa_atexit@plt+0x1d0284> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [sp], #112 @ 0x70 @ │ │ │ │ + strhteq lr, [sp], #112 @ 0x70 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rscseq r1, sp, r0, asr r3 │ │ │ │ - rsceq lr, sp, ip, ror #15 │ │ │ │ - strdeq lr, [sp], #116 @ 0x74 @ │ │ │ │ + rscseq r1, sp, r0, lsr r3 │ │ │ │ + rsceq lr, sp, ip, asr #15 │ │ │ │ + ldrdeq lr, [sp], #116 @ 0x74 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475319,15 +475319,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sp, ip, lsr #2 │ │ │ │ + rscseq r1, sp, ip, lsl #2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc02c <__cxa_atexit@plt+0x1d0320> │ │ │ │ ldr r2, [pc, #32] @ 1dc034 <__cxa_atexit@plt+0x1d0328> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -475335,15 +475335,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [sp], #232 @ 0xe8 │ │ │ │ + ldrhteq r0, [sp], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475355,15 +475355,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq r1, sp, r0, asr r2 │ │ │ │ + rscseq r1, sp, r0, lsr r2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1dc120 <__cxa_atexit@plt+0x1d0414> │ │ │ │ ldr r3, [pc, #152] @ 1dc140 <__cxa_atexit@plt+0x1d0434> │ │ │ │ @@ -475470,15 +475470,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - ldrhteq r0, [sp], #208 @ 0xd0 │ │ │ │ + smlalseq r0, sp, r0, sp │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dc2bc <__cxa_atexit@plt+0x1d05b0> │ │ │ │ @@ -475501,15 +475501,15 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #24] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - rscseq r0, sp, r4, lsr #26 │ │ │ │ + rscseq r0, sp, r4, lsl #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475522,15 +475522,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, r0, lsl #28 │ │ │ │ + rscseq r0, sp, r0, ror #27 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc358 <__cxa_atexit@plt+0x1d064c> │ │ │ │ ldr r2, [pc, #32] @ 1dc360 <__cxa_atexit@plt+0x1d0654> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -475538,15 +475538,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, ip, lsr #23 │ │ │ │ + rscseq r0, sp, ip, lsl #23 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475558,16 +475558,16 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq r0, sp, r4, lsr #30 │ │ │ │ - smlaleq sp, sp, ip, pc @ │ │ │ │ + rscseq r0, sp, r4, lsl #30 │ │ │ │ + rsceq sp, sp, ip, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dc4b0 <__cxa_atexit@plt+0x1d07a4> │ │ │ │ @@ -475635,21 +475635,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsceq lr, sp, ip, lsr #5 │ │ │ │ + rsceq lr, sp, ip, lsl #5 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rsceq sp, sp, r8, ror #29 │ │ │ │ - rscseq r0, sp, r0, asr #28 │ │ │ │ - smlaleq sp, sp, r0, lr @ │ │ │ │ - rsceq sp, sp, r8, lsl #29 │ │ │ │ - rsceq sp, sp, r8, asr lr │ │ │ │ + rsceq sp, sp, r8, asr #29 │ │ │ │ + rscseq r0, sp, r0, lsr #28 │ │ │ │ + rsceq sp, sp, r0, ror lr │ │ │ │ + rsceq sp, sp, r8, ror #28 │ │ │ │ + rsceq sp, sp, r8, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dc5b4 <__cxa_atexit@plt+0x1d08a8> │ │ │ │ @@ -475693,18 +475693,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - ldrdeq sp, [sp], #208 @ 0xd0 @ │ │ │ │ - rscseq r0, sp, r4, lsr sp │ │ │ │ - rsceq sp, sp, r4, lsl #27 │ │ │ │ - rsceq sp, sp, ip, ror sp │ │ │ │ + strhteq sp, [sp], #208 @ 0xd0 │ │ │ │ + rscseq r0, sp, r4, lsl sp │ │ │ │ + rsceq sp, sp, r4, ror #26 │ │ │ │ + rsceq sp, sp, ip, asr sp │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #128] @ 1dc670 <__cxa_atexit@plt+0x1d0964> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -475736,15 +475736,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - rscseq r0, sp, r8, lsl #19 │ │ │ │ + rscseq r0, sp, r8, ror #18 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dc6e4 <__cxa_atexit@plt+0x1d09d8> │ │ │ │ @@ -475767,15 +475767,15 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ str r0, [r9, #24] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - ldrshteq r0, [sp], #140 @ 0x8c │ │ │ │ + ldrsbteq r0, [sp], #140 @ 0x8c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475788,15 +475788,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, r8, ror sl │ │ │ │ + rscseq r0, sp, r8, asr sl │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dc78c <__cxa_atexit@plt+0x1d0a80> │ │ │ │ ldr r2, [pc, #44] @ 1dc798 <__cxa_atexit@plt+0x1d0a8c> │ │ │ │ @@ -475808,15 +475808,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, r0, lsl #15 │ │ │ │ + rscseq r0, sp, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475830,15 +475830,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - ldrshteq r0, [sp], #160 @ 0xa0 │ │ │ │ + ldrsbteq r0, [sp], #160 @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1dc88c <__cxa_atexit@plt+0x1d0b80> │ │ │ │ ldr r3, [pc, #152] @ 1dc8ac <__cxa_atexit@plt+0x1d0ba0> │ │ │ │ @@ -475944,15 +475944,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - rscseq r0, sp, r4, asr #12 │ │ │ │ + rscseq r0, sp, r4, lsr #12 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dca20 <__cxa_atexit@plt+0x1d0d14> │ │ │ │ @@ -475974,15 +475974,15 @@ │ │ │ │ str r1, [r9, #28] │ │ │ │ str r0, [r9, #20] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - ldrhteq r0, [sp], #92 @ 0x5c │ │ │ │ + smlalseq r0, sp, ip, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -475995,15 +475995,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, ip, lsr r7 │ │ │ │ + rscseq r0, sp, ip, lsl r7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dcac8 <__cxa_atexit@plt+0x1d0dbc> │ │ │ │ ldr r2, [pc, #44] @ 1dcad4 <__cxa_atexit@plt+0x1d0dc8> │ │ │ │ @@ -476015,15 +476015,15 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sp, r4, asr #8 │ │ │ │ + rscseq r0, sp, r4, lsr #8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476037,16 +476037,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - ldrhteq r0, [sp], #116 @ 0x74 │ │ │ │ - rsceq sp, sp, r0, lsr #16 │ │ │ │ + smlalseq r0, sp, r4, r7 │ │ │ │ + rsceq sp, sp, r0, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1dcc2c <__cxa_atexit@plt+0x1d0f20> │ │ │ │ @@ -476114,21 +476114,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - rsceq sp, sp, r8, lsr fp │ │ │ │ + rsceq sp, sp, r8, lsl fp │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - rsceq sp, sp, ip, ror #14 │ │ │ │ - rscseq r0, sp, r0, asr #13 │ │ │ │ - rsceq sp, sp, r4, lsl r7 │ │ │ │ - rsceq sp, sp, ip, lsl #14 │ │ │ │ - ldrdeq sp, [sp], #108 @ 0x6c @ │ │ │ │ + rsceq sp, sp, ip, asr #14 │ │ │ │ + rscseq r0, sp, r0, lsr #13 │ │ │ │ + strdeq sp, [sp], #100 @ 0x64 @ │ │ │ │ + rsceq sp, sp, ip, ror #13 │ │ │ │ + strhteq sp, [sp], #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dcd30 <__cxa_atexit@plt+0x1d1024> │ │ │ │ @@ -476172,18 +476172,18 @@ │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ - rsceq sp, sp, r4, asr r6 │ │ │ │ - ldrhteq r0, [sp], #84 @ 0x54 │ │ │ │ - rsceq sp, sp, r8, lsl #12 │ │ │ │ - rsceq sp, sp, r0, lsl #12 │ │ │ │ + rsceq sp, sp, r4, lsr r6 │ │ │ │ + smlalseq r0, sp, r4, r5 │ │ │ │ + rsceq sp, sp, r8, ror #11 │ │ │ │ + rsceq sp, sp, r0, ror #11 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #124] @ 1dcde8 <__cxa_atexit@plt+0x1d10dc> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -476214,15 +476214,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - rscseq r0, sp, ip, lsl #4 │ │ │ │ + rscseq r0, sp, ip, ror #3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dce58 <__cxa_atexit@plt+0x1d114c> │ │ │ │ @@ -476244,15 +476244,15 @@ │ │ │ │ str r1, [r9, #28] │ │ │ │ str r0, [r9, #20] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - rscseq r0, sp, r4, lsl #3 │ │ │ │ + rscseq r0, sp, r4, ror #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dcf2c <__cxa_atexit@plt+0x1d1220> │ │ │ │ ldr r3, [pc, #192] @ 1dcf4c <__cxa_atexit@plt+0x1d1240> │ │ │ │ @@ -476302,16 +476302,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r0, sp, r4, lsr #4 │ │ │ │ - ldrhteq r0, [sp], #0 │ │ │ │ + rscseq r0, sp, r4, lsl #4 │ │ │ │ + smlalseq r0, sp, r0, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dcfe0 <__cxa_atexit@plt+0x1d12d4> │ │ │ │ @@ -476341,17 +476341,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, sp, r4, lsl r0 │ │ │ │ - rscseq r0, sp, ip, lsr r1 │ │ │ │ - rsceq sp, sp, ip, asr r3 │ │ │ │ + ldrshteq pc, [ip], #244 @ 0xf4 @ │ │ │ │ + rscseq r0, sp, ip, lsl r1 │ │ │ │ + rsceq sp, sp, ip, lsr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd03c <__cxa_atexit@plt+0x1d1330> │ │ │ │ ldr r7, [pc, #52] @ 1dd04c <__cxa_atexit@plt+0x1d1340> │ │ │ │ @@ -476366,16 +476366,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dd050 <__cxa_atexit@plt+0x1d1344> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, sp, r4, lsr r7 │ │ │ │ - rsceq sp, sp, r0, lsl #6 │ │ │ │ + rsceq sp, sp, r4, lsl r7 │ │ │ │ + rsceq sp, sp, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dd144 <__cxa_atexit@plt+0x1d1438> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -476431,21 +476431,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, sp, r4, asr r0 │ │ │ │ - rscseq pc, ip, r0, ror #29 │ │ │ │ + rscseq r0, sp, r4, lsr r0 │ │ │ │ + rscseq pc, ip, r0, asr #29 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq sp, sp, r0, asr #4 │ │ │ │ - rscseq pc, ip, ip, ror #28 │ │ │ │ - strdeq sp, [sp], #20 @ │ │ │ │ - rsceq sp, sp, ip, ror #3 │ │ │ │ + rsceq sp, sp, r0, lsr #4 │ │ │ │ + rscseq pc, ip, ip, asr #28 │ │ │ │ + ldrdeq sp, [sp], #20 @ │ │ │ │ + rsceq sp, sp, ip, asr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd230 <__cxa_atexit@plt+0x1d1524> │ │ │ │ ldr r3, [pc, #192] @ 1dd250 <__cxa_atexit@plt+0x1d1544> │ │ │ │ @@ -476495,16 +476495,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq pc, ip, r8, lsl pc @ │ │ │ │ - rscseq pc, ip, ip, lsr #27 │ │ │ │ + ldrshteq pc, [ip], #232 @ 0xe8 @ │ │ │ │ + rscseq pc, ip, ip, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dd2e4 <__cxa_atexit@plt+0x1d15d8> │ │ │ │ @@ -476534,17 +476534,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, ip, r0, lsl sp @ │ │ │ │ - rscseq pc, ip, r0, lsr lr @ │ │ │ │ - rsceq sp, sp, r8, asr r0 │ │ │ │ + ldrshteq pc, [ip], #192 @ 0xc0 @ │ │ │ │ + rscseq pc, ip, r0, lsl lr @ │ │ │ │ + rsceq sp, sp, r8, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd340 <__cxa_atexit@plt+0x1d1634> │ │ │ │ ldr r7, [pc, #52] @ 1dd350 <__cxa_atexit@plt+0x1d1644> │ │ │ │ @@ -476559,16 +476559,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dd354 <__cxa_atexit@plt+0x1d1648> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, sp, r8, lsr r4 │ │ │ │ - strdeq ip, [sp], #252 @ 0xfc @ │ │ │ │ + rsceq sp, sp, r8, lsl r4 │ │ │ │ + ldrdeq ip, [sp], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dd448 <__cxa_atexit@plt+0x1d173c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -476624,21 +476624,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, ip, r8, asr #26 │ │ │ │ - ldrsbteq pc, [ip], #188 @ 0xbc @ │ │ │ │ + rscseq pc, ip, r8, lsr #26 │ │ │ │ + ldrhteq pc, [ip], #188 @ 0xbc @ │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq ip, sp, ip, lsr pc │ │ │ │ - rscseq pc, ip, r8, ror #22 │ │ │ │ - strdeq ip, [sp], #224 @ 0xe0 @ │ │ │ │ - rsceq ip, sp, r8, ror #29 │ │ │ │ + rsceq ip, sp, ip, lsl pc │ │ │ │ + rscseq pc, ip, r8, asr #22 │ │ │ │ + ldrdeq ip, [sp], #224 @ 0xe0 @ │ │ │ │ + rsceq ip, sp, r8, asr #29 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dd4c4 <__cxa_atexit@plt+0x1d17b8> │ │ │ │ ldr r2, [pc, #60] @ 1dd4d0 <__cxa_atexit@plt+0x1d17c4> │ │ │ │ @@ -476654,15 +476654,15 @@ │ │ │ │ orr r3, r2, r3, lsl #24 │ │ │ │ orr r7, r3, r7 │ │ │ │ orr r7, r7, r1, lsl #8 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, ip, r8, asr sl @ │ │ │ │ + rscseq pc, ip, r8, lsr sl @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476674,15 +476674,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - ldrhteq pc, [ip], #212 @ 0xd4 @ │ │ │ │ + smlalseq pc, ip, r4, sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd5e4 <__cxa_atexit@plt+0x1d18d8> │ │ │ │ @@ -476733,15 +476733,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq pc, ip, r0, lsl sl @ │ │ │ │ + ldrshteq pc, [ip], #144 @ 0x90 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dd694 <__cxa_atexit@plt+0x1d1988> │ │ │ │ @@ -476771,15 +476771,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq pc, ip, r0, asr r9 @ │ │ │ │ + rscseq pc, ip, r0, lsr r9 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dd6f8 <__cxa_atexit@plt+0x1d19ec> │ │ │ │ ldr r2, [pc, #60] @ 1dd704 <__cxa_atexit@plt+0x1d19f8> │ │ │ │ @@ -476795,15 +476795,15 @@ │ │ │ │ orr r3, r2, r3, lsl #24 │ │ │ │ orr r7, r3, r7 │ │ │ │ orr r7, r7, r1, lsl #8 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, ip, r4, lsr #16 │ │ │ │ + rscseq pc, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -476815,16 +476815,16 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq pc, ip, r0, lsl #23 │ │ │ │ - strdeq ip, [sp], #184 @ 0xb8 @ │ │ │ │ + rscseq pc, ip, r0, ror #22 │ │ │ │ + ldrdeq ip, [sp], #184 @ 0xb8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dd7a0 <__cxa_atexit@plt+0x1d1a94> │ │ │ │ ldr r7, [pc, #52] @ 1dd7b0 <__cxa_atexit@plt+0x1d1aa4> │ │ │ │ @@ -476839,16 +476839,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dd7b4 <__cxa_atexit@plt+0x1d1aa8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, sp, r0, ror #31 │ │ │ │ - smlaleq ip, sp, ip, fp │ │ │ │ + rsceq ip, sp, r0, asr #31 │ │ │ │ + rsceq ip, sp, ip, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dd8a8 <__cxa_atexit@plt+0x1d1b9c> │ │ │ │ @@ -476904,20 +476904,20 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - smlalseq pc, ip, r4, r7 @ │ │ │ │ + rscseq pc, ip, r4, ror r7 @ │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rsceq ip, sp, r0, ror #21 │ │ │ │ - rscseq pc, ip, ip, lsl #14 │ │ │ │ - smlaleq ip, sp, r4, sl │ │ │ │ - rsceq ip, sp, ip, lsl #21 │ │ │ │ + rsceq ip, sp, r0, asr #21 │ │ │ │ + rscseq pc, ip, ip, ror #13 │ │ │ │ + rsceq ip, sp, r4, ror sl │ │ │ │ + rsceq ip, sp, ip, ror #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dd990 <__cxa_atexit@plt+0x1d1c84> │ │ │ │ ldr r3, [pc, #192] @ 1dd9b0 <__cxa_atexit@plt+0x1d1ca4> │ │ │ │ @@ -476967,16 +476967,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq pc, ip, r0, asr #15 │ │ │ │ - rscseq pc, ip, ip, asr #12 │ │ │ │ + rscseq pc, ip, r0, lsr #15 │ │ │ │ + rscseq pc, ip, ip, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dda44 <__cxa_atexit@plt+0x1d1d38> │ │ │ │ @@ -477006,17 +477006,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq pc, [ip], #80 @ 0x50 @ │ │ │ │ - ldrsbteq pc, [ip], #104 @ 0x68 @ │ │ │ │ - strdeq ip, [sp], #136 @ 0x88 @ │ │ │ │ + smlalseq pc, ip, r0, r5 @ │ │ │ │ + ldrhteq pc, [ip], #104 @ 0x68 @ │ │ │ │ + ldrdeq ip, [sp], #136 @ 0x88 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ddaa0 <__cxa_atexit@plt+0x1d1d94> │ │ │ │ ldr r7, [pc, #52] @ 1ddab0 <__cxa_atexit@plt+0x1d1da4> │ │ │ │ @@ -477031,16 +477031,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ddab4 <__cxa_atexit@plt+0x1d1da8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, sp, r8, ror #25 │ │ │ │ - smlaleq ip, sp, ip, r8 │ │ │ │ + rsceq ip, sp, r8, asr #25 │ │ │ │ + rsceq ip, sp, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ddba8 <__cxa_atexit@plt+0x1d1e9c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477096,21 +477096,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq pc, [ip], #80 @ 0x50 @ │ │ │ │ - rscseq pc, ip, ip, ror r4 @ │ │ │ │ + ldrsbteq pc, [ip], #80 @ 0x50 @ │ │ │ │ + rscseq pc, ip, ip, asr r4 @ │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldrdeq ip, [sp], #124 @ 0x7c @ │ │ │ │ - rscseq pc, ip, r8, lsl #8 │ │ │ │ - smlaleq ip, sp, r0, r7 │ │ │ │ - rsceq ip, sp, r8, lsl #15 │ │ │ │ + strhteq ip, [sp], #124 @ 0x7c │ │ │ │ + rscseq pc, ip, r8, ror #7 │ │ │ │ + rsceq ip, sp, r0, ror r7 │ │ │ │ + rsceq ip, sp, r8, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ddc94 <__cxa_atexit@plt+0x1d1f88> │ │ │ │ ldr r3, [pc, #192] @ 1ddcb4 <__cxa_atexit@plt+0x1d1fa8> │ │ │ │ @@ -477160,16 +477160,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrhteq pc, [ip], #68 @ 0x44 @ │ │ │ │ - rscseq pc, ip, r8, asr #6 │ │ │ │ + smlalseq pc, ip, r4, r4 @ │ │ │ │ + rscseq pc, ip, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ddd48 <__cxa_atexit@plt+0x1d203c> │ │ │ │ @@ -477199,17 +477199,17 @@ │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str ip, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, ip, ip, lsr #5 │ │ │ │ - rscseq pc, ip, ip, asr #7 │ │ │ │ - strdeq ip, [sp], #84 @ 0x54 @ │ │ │ │ + rscseq pc, ip, ip, lsl #5 │ │ │ │ + rscseq pc, ip, ip, lsr #7 │ │ │ │ + ldrdeq ip, [sp], #84 @ 0x54 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ddda4 <__cxa_atexit@plt+0x1d2098> │ │ │ │ ldr r7, [pc, #52] @ 1dddb4 <__cxa_atexit@plt+0x1d20a8> │ │ │ │ @@ -477224,16 +477224,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dddb8 <__cxa_atexit@plt+0x1d20ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, sp, ip, ror #19 │ │ │ │ - smlaleq ip, sp, r8, r5 │ │ │ │ + rsceq ip, sp, ip, asr #19 │ │ │ │ + rsceq ip, sp, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ddeac <__cxa_atexit@plt+0x1d21a0> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477289,21 +477289,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, ip, r4, ror #5 │ │ │ │ - rscseq pc, ip, r8, ror r1 @ │ │ │ │ + rscseq pc, ip, r4, asr #5 │ │ │ │ + rscseq pc, ip, r8, asr r1 @ │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - ldrdeq ip, [sp], #72 @ 0x48 @ │ │ │ │ - rscseq pc, ip, r4, lsl #2 │ │ │ │ - rsceq ip, sp, ip, lsl #9 │ │ │ │ - rsceq ip, sp, r4, lsl #9 │ │ │ │ + strhteq ip, [sp], #72 @ 0x48 │ │ │ │ + rscseq pc, ip, r4, ror #1 │ │ │ │ + rsceq ip, sp, ip, ror #8 │ │ │ │ + rsceq ip, sp, r4, ror #8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ddf28 <__cxa_atexit@plt+0x1d221c> │ │ │ │ ldr r2, [pc, #60] @ 1ddf34 <__cxa_atexit@plt+0x1d2228> │ │ │ │ @@ -477319,15 +477319,15 @@ │ │ │ │ orr r3, r2, r3, lsl #24 │ │ │ │ orr r7, r3, r7 │ │ │ │ orr r7, r7, r1, lsl #8 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [ip], #244 @ 0xf4 │ │ │ │ + ldrsbteq lr, [ip], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477339,15 +477339,15 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq pc, ip, r0, asr r3 @ │ │ │ │ + rscseq pc, ip, r0, lsr r3 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de048 <__cxa_atexit@plt+0x1d233c> │ │ │ │ @@ -477398,15 +477398,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq lr, ip, ip, lsr #31 │ │ │ │ + rscseq lr, ip, ip, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1de0f8 <__cxa_atexit@plt+0x1d23ec> │ │ │ │ @@ -477436,15 +477436,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rscseq lr, ip, ip, ror #29 │ │ │ │ + rscseq lr, ip, ip, asr #29 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1de15c <__cxa_atexit@plt+0x1d2450> │ │ │ │ ldr r2, [pc, #60] @ 1de168 <__cxa_atexit@plt+0x1d245c> │ │ │ │ @@ -477460,15 +477460,15 @@ │ │ │ │ orr r3, r2, r3, lsl #24 │ │ │ │ orr r7, r3, r7 │ │ │ │ orr r7, r7, r1, lsl #8 │ │ │ │ b 8dda18 <__cxa_atexit@plt+0x8d1d0c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, ip, r0, asr #27 │ │ │ │ + rscseq lr, ip, r0, lsr #27 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -477480,16 +477480,16 @@ │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ mov r7, r6 │ │ │ │ str r3, [r7], #-3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445a8 <__cxa_atexit@plt+0x103889c> │ │ │ │ - rscseq pc, ip, ip, lsl r1 @ │ │ │ │ - smlaleq ip, sp, r4, r1 │ │ │ │ + ldrshteq pc, [ip], #12 @ │ │ │ │ + rsceq ip, sp, r4, ror r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de204 <__cxa_atexit@plt+0x1d24f8> │ │ │ │ ldr r7, [pc, #52] @ 1de214 <__cxa_atexit@plt+0x1d2508> │ │ │ │ @@ -477504,16 +477504,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1de218 <__cxa_atexit@plt+0x1d250c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlaleq ip, sp, r4, r5 │ │ │ │ - rsceq ip, sp, r8, lsr r1 │ │ │ │ + rsceq ip, sp, r4, ror r5 │ │ │ │ + rsceq ip, sp, r8, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1de30c <__cxa_atexit@plt+0x1d2600> │ │ │ │ @@ -477569,20 +477569,20 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq lr, ip, r0, lsr sp │ │ │ │ + rscseq lr, ip, r0, lsl sp │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rsceq ip, sp, ip, ror r0 │ │ │ │ - rscseq lr, ip, r8, lsr #25 │ │ │ │ - rsceq ip, sp, r0, lsr r0 │ │ │ │ - rsceq ip, sp, r8, lsr #32 │ │ │ │ + rsceq ip, sp, ip, asr r0 │ │ │ │ + rscseq lr, ip, r8, lsl #25 │ │ │ │ + rsceq ip, sp, r0, lsl r0 │ │ │ │ + rsceq ip, sp, r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de3e0 <__cxa_atexit@plt+0x1d26d4> │ │ │ │ ldr r3, [pc, #172] @ 1de400 <__cxa_atexit@plt+0x1d26f4> │ │ │ │ @@ -477627,16 +477627,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq lr, ip, r4, lsl ip │ │ │ │ - ldrshteq lr, [ip], #196 @ 0xc4 │ │ │ │ + ldrshteq lr, [ip], #180 @ 0xb4 │ │ │ │ + ldrsbteq lr, [ip], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de484 <__cxa_atexit@plt+0x1d2778> │ │ │ │ @@ -477662,17 +477662,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, r4, ror #22 │ │ │ │ - rscseq lr, ip, r4, asr #24 │ │ │ │ - strhteq fp, [sp], #232 @ 0xe8 │ │ │ │ + rscseq lr, ip, r4, asr #22 │ │ │ │ + rscseq lr, ip, r4, lsr #24 │ │ │ │ + smlaleq fp, sp, r8, lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de4e0 <__cxa_atexit@plt+0x1d27d4> │ │ │ │ ldr r7, [pc, #52] @ 1de4f0 <__cxa_atexit@plt+0x1d27e4> │ │ │ │ @@ -477687,16 +477687,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1de4f4 <__cxa_atexit@plt+0x1d27e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, sp, r0, asr #5 │ │ │ │ - rsceq fp, sp, ip, asr lr │ │ │ │ + rsceq ip, sp, r0, lsr #5 │ │ │ │ + rsceq fp, sp, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1de5d4 <__cxa_atexit@plt+0x1d28c8> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477747,21 +477747,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, ip, ror #20 │ │ │ │ - rscseq lr, ip, r8, asr #22 │ │ │ │ + rscseq lr, ip, ip, asr #20 │ │ │ │ + rscseq lr, ip, r8, lsr #22 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strhteq fp, [sp], #208 @ 0xd0 │ │ │ │ - ldrsbteq lr, [ip], #156 @ 0x9c │ │ │ │ - rsceq fp, sp, r4, ror #26 │ │ │ │ - rsceq fp, sp, ip, asr sp │ │ │ │ + smlaleq fp, sp, r0, sp │ │ │ │ + ldrhteq lr, [ip], #156 @ 0x9c │ │ │ │ + rsceq fp, sp, r4, asr #26 │ │ │ │ + rsceq fp, sp, ip, lsr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de6ac <__cxa_atexit@plt+0x1d29a0> │ │ │ │ ldr r3, [pc, #172] @ 1de6cc <__cxa_atexit@plt+0x1d29c0> │ │ │ │ @@ -477806,16 +477806,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq lr, ip, r8, asr #18 │ │ │ │ - rscseq lr, ip, r8, lsl ip │ │ │ │ + rscseq lr, ip, r8, lsr #18 │ │ │ │ + ldrshteq lr, [ip], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1de750 <__cxa_atexit@plt+0x1d2a44> │ │ │ │ @@ -477841,17 +477841,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq lr, ip, r8, r8 │ │ │ │ - rscseq lr, ip, r8, ror #22 │ │ │ │ - rsceq fp, sp, ip, ror #23 │ │ │ │ + rscseq lr, ip, r8, ror r8 │ │ │ │ + rscseq lr, ip, r8, asr #22 │ │ │ │ + rsceq fp, sp, ip, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1de7ac <__cxa_atexit@plt+0x1d2aa0> │ │ │ │ ldr r7, [pc, #52] @ 1de7bc <__cxa_atexit@plt+0x1d2ab0> │ │ │ │ @@ -477866,16 +477866,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1de7c0 <__cxa_atexit@plt+0x1d2ab4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq fp, [sp], #252 @ 0xfc @ │ │ │ │ - smlaleq fp, sp, r0, fp │ │ │ │ + ldrdeq fp, [sp], #252 @ 0xfc @ │ │ │ │ + rsceq fp, sp, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1de8a0 <__cxa_atexit@plt+0x1d2b94> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -477926,21 +477926,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, r0, lsr #15 │ │ │ │ - rscseq lr, ip, ip, ror #20 │ │ │ │ + rscseq lr, ip, r0, lsl #15 │ │ │ │ + rscseq lr, ip, ip, asr #20 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rsceq fp, sp, r4, ror #21 │ │ │ │ - rscseq lr, ip, r0, lsl r7 │ │ │ │ - smlaleq fp, sp, r8, sl │ │ │ │ - smlaleq fp, sp, r0, sl │ │ │ │ + rsceq fp, sp, r4, asr #21 │ │ │ │ + ldrshteq lr, [ip], #96 @ 0x60 │ │ │ │ + rsceq fp, sp, r8, ror sl │ │ │ │ + rsceq fp, sp, r0, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1de978 <__cxa_atexit@plt+0x1d2c6c> │ │ │ │ ldr r3, [pc, #172] @ 1de998 <__cxa_atexit@plt+0x1d2c8c> │ │ │ │ @@ -477985,16 +477985,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rscseq lr, ip, ip, ror r6 │ │ │ │ - rscseq lr, ip, ip, asr r7 │ │ │ │ + rscseq lr, ip, ip, asr r6 │ │ │ │ + rscseq lr, ip, ip, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dea1c <__cxa_atexit@plt+0x1d2d10> │ │ │ │ @@ -478020,17 +478020,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, ip, asr #11 │ │ │ │ - rscseq lr, ip, ip, lsr #13 │ │ │ │ - rsceq fp, sp, r0, lsr #18 │ │ │ │ + rscseq lr, ip, ip, lsr #11 │ │ │ │ + rscseq lr, ip, ip, lsl #13 │ │ │ │ + rsceq fp, sp, r0, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dea78 <__cxa_atexit@plt+0x1d2d6c> │ │ │ │ ldr r7, [pc, #52] @ 1dea88 <__cxa_atexit@plt+0x1d2d7c> │ │ │ │ @@ -478045,16 +478045,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dea8c <__cxa_atexit@plt+0x1d2d80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, sp, r8, lsr sp │ │ │ │ - rsceq fp, sp, r4, asr #17 │ │ │ │ + rsceq fp, sp, r8, lsl sp │ │ │ │ + rsceq fp, sp, r4, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1deb6c <__cxa_atexit@plt+0x1d2e60> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478105,21 +478105,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq lr, [ip], #68 @ 0x44 │ │ │ │ - ldrhteq lr, [ip], #80 @ 0x50 │ │ │ │ + ldrhteq lr, [ip], #68 @ 0x44 │ │ │ │ + smlalseq lr, ip, r0, r5 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rsceq fp, sp, r8, lsl r8 │ │ │ │ - rscseq lr, ip, r4, asr #8 │ │ │ │ - rsceq fp, sp, ip, asr #15 │ │ │ │ - rsceq fp, sp, r4, asr #15 │ │ │ │ + strdeq fp, [sp], #120 @ 0x78 @ │ │ │ │ + rscseq lr, ip, r4, lsr #8 │ │ │ │ + rsceq fp, sp, ip, lsr #15 │ │ │ │ + rsceq fp, sp, r4, lsr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1dec44 <__cxa_atexit@plt+0x1d2f38> │ │ │ │ ldr r3, [pc, #172] @ 1dec64 <__cxa_atexit@plt+0x1d2f58> │ │ │ │ @@ -478164,16 +478164,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrhteq lr, [ip], #48 @ 0x30 │ │ │ │ - rscseq lr, ip, r0, lsl #13 │ │ │ │ + smlalseq lr, ip, r0, r3 │ │ │ │ + rscseq lr, ip, r0, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1dece8 <__cxa_atexit@plt+0x1d2fdc> │ │ │ │ @@ -478199,17 +478199,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ str r0, [r3, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, r0, lsl #6 │ │ │ │ - ldrsbteq lr, [ip], #80 @ 0x50 │ │ │ │ - rsceq fp, sp, r4, asr r6 │ │ │ │ + rscseq lr, ip, r0, ror #5 │ │ │ │ + ldrhteq lr, [ip], #80 @ 0x50 │ │ │ │ + rsceq fp, sp, r4, lsr r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ded44 <__cxa_atexit@plt+0x1d3038> │ │ │ │ ldr r7, [pc, #52] @ 1ded54 <__cxa_atexit@plt+0x1d3048> │ │ │ │ @@ -478224,16 +478224,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ded58 <__cxa_atexit@plt+0x1d304c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, sp, r4, ror sl │ │ │ │ - strdeq fp, [sp], #88 @ 0x58 @ │ │ │ │ + rsceq fp, sp, r4, asr sl │ │ │ │ + ldrdeq fp, [sp], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dee38 <__cxa_atexit@plt+0x1d312c> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478284,21 +478284,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, r8, lsl #4 │ │ │ │ - ldrsbteq lr, [ip], #68 @ 0x44 │ │ │ │ + rscseq lr, ip, r8, ror #3 │ │ │ │ + ldrhteq lr, [ip], #68 @ 0x44 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - rsceq fp, sp, ip, asr #10 │ │ │ │ - rscseq lr, ip, r8, ror r1 │ │ │ │ - rsceq fp, sp, r0, lsl #10 │ │ │ │ - strdeq fp, [sp], #72 @ 0x48 @ │ │ │ │ + rsceq fp, sp, ip, lsr #10 │ │ │ │ + rscseq lr, ip, r8, asr r1 │ │ │ │ + rsceq fp, sp, r0, ror #9 │ │ │ │ + ldrdeq fp, [sp], #72 @ 0x48 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1def04 <__cxa_atexit@plt+0x1d31f8> │ │ │ │ ldr r3, [pc, #160] @ 1def24 <__cxa_atexit@plt+0x1d3218> │ │ │ │ @@ -478340,16 +478340,16 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq lr, ip, ip, ror #1 │ │ │ │ - rscseq lr, ip, r0, asr #7 │ │ │ │ + rscseq lr, ip, ip, asr #1 │ │ │ │ + rscseq lr, ip, r0, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1def9c <__cxa_atexit@plt+0x1d3290> │ │ │ │ @@ -478372,17 +478372,17 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, ip, r4, asr #32 │ │ │ │ - rscseq lr, ip, ip, lsl r3 │ │ │ │ - rsceq fp, sp, r0, lsr #7 │ │ │ │ + rscseq lr, ip, r4, lsr #32 │ │ │ │ + ldrshteq lr, [ip], #44 @ 0x2c │ │ │ │ + rsceq fp, sp, r0, lsl #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df0c4 <__cxa_atexit@plt+0x1d33b8> │ │ │ │ ldr r3, [pc, #280] @ 1df0ec <__cxa_atexit@plt+0x1d33e0> │ │ │ │ @@ -478454,23 +478454,23 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - smlalseq sp, ip, r4, pc @ │ │ │ │ - rscseq lr, ip, r8, ror #4 │ │ │ │ - strdeq fp, [sp], #108 @ 0x6c @ │ │ │ │ + rscseq sp, ip, r4, ror pc │ │ │ │ + rscseq lr, ip, r8, asr #4 │ │ │ │ + ldrdeq fp, [sp], #108 @ 0x6c @ │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rsceq fp, sp, ip, asr #5 │ │ │ │ - ldrshteq sp, [ip], #232 @ 0xe8 │ │ │ │ - rsceq fp, sp, r0, lsl #5 │ │ │ │ - rsceq fp, sp, r8, ror r2 │ │ │ │ - rsceq fp, sp, r4, asr #4 │ │ │ │ + rsceq fp, sp, ip, lsr #5 │ │ │ │ + ldrsbteq sp, [ip], #232 @ 0xe8 │ │ │ │ + rsceq fp, sp, r0, ror #4 │ │ │ │ + rsceq fp, sp, r8, asr r2 │ │ │ │ + rsceq fp, sp, r4, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1df1e0 <__cxa_atexit@plt+0x1d34d4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478518,21 +478518,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, ip, r8, asr lr │ │ │ │ - rscseq lr, ip, ip, lsr #2 │ │ │ │ + rscseq sp, ip, r8, lsr lr │ │ │ │ + rscseq lr, ip, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsceq fp, sp, r4, lsr #3 │ │ │ │ - ldrsbteq sp, [ip], #208 @ 0xd0 │ │ │ │ - rsceq fp, sp, r8, asr r1 │ │ │ │ - rsceq fp, sp, r0, asr r1 │ │ │ │ + rsceq fp, sp, r4, lsl #3 │ │ │ │ + ldrhteq sp, [ip], #208 @ 0xd0 │ │ │ │ + rsceq fp, sp, r8, lsr r1 │ │ │ │ + rsceq fp, sp, r0, lsr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df258 <__cxa_atexit@plt+0x1d354c> │ │ │ │ @@ -478601,17 +478601,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r0, #28 │ │ │ │ mov fp, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq sp, [ip], #196 @ 0xc4 │ │ │ │ - rscseq sp, ip, ip, lsr #29 │ │ │ │ - rsceq fp, sp, ip │ │ │ │ + ldrhteq sp, [ip], #196 @ 0xc4 │ │ │ │ + rscseq sp, ip, ip, lsl #29 │ │ │ │ + rsceq sl, sp, ip, ror #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df38c <__cxa_atexit@plt+0x1d3680> │ │ │ │ ldr r7, [pc, #52] @ 1df39c <__cxa_atexit@plt+0x1d3690> │ │ │ │ @@ -478626,16 +478626,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1df3a0 <__cxa_atexit@plt+0x1d3694> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, sp, ip, lsr r4 │ │ │ │ - strhteq sl, [sp], #240 @ 0xf0 │ │ │ │ + rsceq fp, sp, ip, lsl r4 │ │ │ │ + smlaleq sl, sp, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1df4d0 <__cxa_atexit@plt+0x1d37c4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478706,21 +478706,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, ip, ip, ror fp │ │ │ │ - rscseq sp, ip, r8, asr sp │ │ │ │ + rscseq sp, ip, ip, asr fp │ │ │ │ + rscseq sp, ip, r8, lsr sp │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - strhteq sl, [sp], #228 @ 0xe4 │ │ │ │ - rscseq sp, ip, r0, ror #21 │ │ │ │ - rsceq sl, sp, r8, ror #28 │ │ │ │ - rsceq sl, sp, r0, ror #28 │ │ │ │ + smlaleq sl, sp, r4, lr │ │ │ │ + rscseq sp, ip, r0, asr #21 │ │ │ │ + rsceq sl, sp, r8, asr #28 │ │ │ │ + rsceq sl, sp, r0, asr #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df548 <__cxa_atexit@plt+0x1d383c> │ │ │ │ @@ -478789,17 +478789,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r0, #28 │ │ │ │ mov fp, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, ip, r4, ror #19 │ │ │ │ - rscseq sp, ip, r4, ror #19 │ │ │ │ - rsceq sl, sp, ip, lsl sp │ │ │ │ + rscseq sp, ip, r4, asr #19 │ │ │ │ + rscseq sp, ip, r4, asr #19 │ │ │ │ + strdeq sl, [sp], #204 @ 0xcc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1df67c <__cxa_atexit@plt+0x1d3970> │ │ │ │ ldr r7, [pc, #52] @ 1df68c <__cxa_atexit@plt+0x1d3980> │ │ │ │ @@ -478814,16 +478814,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1df690 <__cxa_atexit@plt+0x1d3984> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq fp, sp, r4, asr r1 │ │ │ │ - rsceq sl, sp, r0, asr #25 │ │ │ │ + rsceq fp, sp, r4, lsr r1 │ │ │ │ + rsceq sl, sp, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1df7c0 <__cxa_atexit@plt+0x1d3ab4> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -478894,21 +478894,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, ip, ip, lsl #17 │ │ │ │ - smlalseq sp, ip, r0, r8 │ │ │ │ + rscseq sp, ip, ip, ror #16 │ │ │ │ + rscseq sp, ip, r0, ror r8 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rsceq sl, sp, r4, asr #23 │ │ │ │ - ldrshteq sp, [ip], #112 @ 0x70 │ │ │ │ - rsceq sl, sp, r8, ror fp │ │ │ │ - rsceq sl, sp, r0, ror fp │ │ │ │ + rsceq sl, sp, r4, lsr #23 │ │ │ │ + ldrsbteq sp, [ip], #112 @ 0x70 │ │ │ │ + rsceq sl, sp, r8, asr fp │ │ │ │ + rsceq sl, sp, r0, asr fp │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df864 <__cxa_atexit@plt+0x1d3b58> │ │ │ │ ldr r2, [pc, #100] @ 1df870 <__cxa_atexit@plt+0x1d3b64> │ │ │ │ @@ -478934,15 +478934,15 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, r0, ror #13 │ │ │ │ + rscseq sp, ip, r0, asr #13 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -478956,15 +478956,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - rscseq sp, ip, r8, lsl sl │ │ │ │ + ldrshteq sp, [ip], #152 @ 0x98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1df918 <__cxa_atexit@plt+0x1d3c0c> │ │ │ │ @@ -479035,15 +479035,15 @@ │ │ │ │ ldr r7, [sl, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq sp, ip, r0, lsl r6 │ │ │ │ + ldrshteq sp, [ip], #80 @ 0x50 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dfa80 <__cxa_atexit@plt+0x1d3d74> │ │ │ │ ldr r2, [pc, #100] @ 1dfa8c <__cxa_atexit@plt+0x1d3d80> │ │ │ │ @@ -479069,15 +479069,15 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, ip, r4, asr #9 │ │ │ │ + rscseq sp, ip, r4, lsr #9 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479091,16 +479091,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - ldrshteq sp, [ip], #124 @ 0x7c │ │ │ │ - rsceq sl, sp, r8, ror #16 │ │ │ │ + ldrsbteq sp, [ip], #124 @ 0x7c │ │ │ │ + rsceq sl, sp, r8, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dfb30 <__cxa_atexit@plt+0x1d3e24> │ │ │ │ ldr r7, [pc, #52] @ 1dfb40 <__cxa_atexit@plt+0x1d3e34> │ │ │ │ @@ -479115,16 +479115,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dfb44 <__cxa_atexit@plt+0x1d3e38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, sp, r8, lsr #25 │ │ │ │ - rsceq sl, sp, ip, lsl #16 │ │ │ │ + rsceq sl, sp, r8, lsl #25 │ │ │ │ + rsceq sl, sp, ip, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1dfc80 <__cxa_atexit@plt+0x1d3f74> │ │ │ │ @@ -479198,20 +479198,20 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rscseq sp, ip, r0, ror #7 │ │ │ │ + rscseq sp, ip, r0, asr #7 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - rsceq sl, sp, r8, lsl #14 │ │ │ │ - rscseq sp, ip, r4, lsr r3 │ │ │ │ - strhteq sl, [sp], #108 @ 0x6c │ │ │ │ - strhteq sl, [sp], #100 @ 0x64 │ │ │ │ + rsceq sl, sp, r8, ror #13 │ │ │ │ + rscseq sp, ip, r4, lsl r3 │ │ │ │ + smlaleq sl, sp, ip, r6 │ │ │ │ + smlaleq sl, sp, r4, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dfcf4 <__cxa_atexit@plt+0x1d3fe8> │ │ │ │ @@ -479280,17 +479280,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, ip, r0, asr #4 │ │ │ │ - rscseq sp, ip, r0, lsr #8 │ │ │ │ - rsceq sl, sp, r0, ror r5 │ │ │ │ + rscseq sp, ip, r0, lsr #4 │ │ │ │ + rscseq sp, ip, r0, lsl #8 │ │ │ │ + rsceq sl, sp, r0, asr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1dfe28 <__cxa_atexit@plt+0x1d411c> │ │ │ │ ldr r7, [pc, #52] @ 1dfe38 <__cxa_atexit@plt+0x1d412c> │ │ │ │ @@ -479305,16 +479305,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1dfe3c <__cxa_atexit@plt+0x1d4130> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq sl, [sp], #152 @ 0x98 │ │ │ │ - rsceq sl, sp, r4, lsl r5 │ │ │ │ + smlaleq sl, sp, r8, r9 │ │ │ │ + strdeq sl, [sp], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1dff6c <__cxa_atexit@plt+0x1d4260> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -479385,21 +479385,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq sp, [ip], #12 │ │ │ │ - ldrhteq sp, [ip], #44 @ 0x2c │ │ │ │ + ldrhteq sp, [ip], #12 │ │ │ │ + smlalseq sp, ip, ip, r2 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rsceq sl, sp, r8, lsl r4 │ │ │ │ - rscseq sp, ip, r4, asr #32 │ │ │ │ - rsceq sl, sp, ip, asr #7 │ │ │ │ - rsceq sl, sp, r4, asr #7 │ │ │ │ + strdeq sl, [sp], #56 @ 0x38 @ │ │ │ │ + rscseq sp, ip, r4, lsr #32 │ │ │ │ + rsceq sl, sp, ip, lsr #7 │ │ │ │ + rsceq sl, sp, r4, lsr #7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1dffe4 <__cxa_atexit@plt+0x1d42d8> │ │ │ │ @@ -479468,17 +479468,17 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #28 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, ip, r0, asr pc │ │ │ │ - rscseq ip, ip, r8, asr pc │ │ │ │ - rsceq sl, sp, r0, lsl #5 │ │ │ │ + rscseq ip, ip, r0, lsr pc │ │ │ │ + rscseq ip, ip, r8, lsr pc │ │ │ │ + rsceq sl, sp, r0, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e0118 <__cxa_atexit@plt+0x1d440c> │ │ │ │ ldr r7, [pc, #52] @ 1e0128 <__cxa_atexit@plt+0x1d441c> │ │ │ │ @@ -479493,16 +479493,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e012c <__cxa_atexit@plt+0x1d4420> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sl, [sp], #96 @ 0x60 @ │ │ │ │ - rsceq sl, sp, r4, lsr #4 │ │ │ │ + strhteq sl, [sp], #96 @ 0x60 │ │ │ │ + rsceq sl, sp, r4, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1e025c <__cxa_atexit@plt+0x1d4550> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ @@ -479573,21 +479573,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, ip, ip, ror #27 │ │ │ │ - ldrshteq ip, [ip], #212 @ 0xd4 │ │ │ │ + rscseq ip, ip, ip, asr #27 │ │ │ │ + ldrsbteq ip, [ip], #212 @ 0xd4 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rsceq sl, sp, r8, lsr #2 │ │ │ │ - rscseq ip, ip, r4, asr sp │ │ │ │ - ldrdeq sl, [sp], #12 @ │ │ │ │ - ldrdeq sl, [sp], #4 @ │ │ │ │ + rsceq sl, sp, r8, lsl #2 │ │ │ │ + rscseq ip, ip, r4, lsr sp │ │ │ │ + strhteq sl, [sp], #12 │ │ │ │ + strhteq sl, [sp], #4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0300 <__cxa_atexit@plt+0x1d45f4> │ │ │ │ ldr r2, [pc, #100] @ 1e030c <__cxa_atexit@plt+0x1d4600> │ │ │ │ @@ -479613,15 +479613,15 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r4, asr #24 │ │ │ │ + rscseq ip, ip, r4, lsr #24 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479635,15 +479635,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - rscseq ip, ip, ip, ror pc │ │ │ │ + rscseq ip, ip, ip, asr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e03b4 <__cxa_atexit@plt+0x1d46a8> │ │ │ │ @@ -479714,15 +479714,15 @@ │ │ │ │ ldr r7, [sl, #4] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - rscseq ip, ip, r4, ror fp │ │ │ │ + rscseq ip, ip, r4, asr fp │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e051c <__cxa_atexit@plt+0x1d4810> │ │ │ │ ldr r2, [pc, #100] @ 1e0528 <__cxa_atexit@plt+0x1d481c> │ │ │ │ @@ -479748,15 +479748,15 @@ │ │ │ │ ldrb r2, [r7, #14] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ str r3, [r5] │ │ │ │ b 8dd9e8 <__cxa_atexit@plt+0x8d1cdc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r8, lsr #20 │ │ │ │ + rscseq ip, ip, r8, lsl #20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -479770,16 +479770,16 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 10445c4 <__cxa_atexit@plt+0x10388b8> │ │ │ │ - rscseq ip, ip, r0, ror #26 │ │ │ │ - rsceq r9, sp, ip, asr #27 │ │ │ │ + rscseq ip, ip, r0, asr #26 │ │ │ │ + rsceq r9, sp, ip, lsr #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e05cc <__cxa_atexit@plt+0x1d48c0> │ │ │ │ ldr r7, [pc, #52] @ 1e05dc <__cxa_atexit@plt+0x1d48d0> │ │ │ │ @@ -479794,16 +479794,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e05e0 <__cxa_atexit@plt+0x1d48d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, sp, r4, lsr #4 │ │ │ │ - rsceq r9, sp, r0, ror sp │ │ │ │ + rsceq sl, sp, r4, lsl #4 │ │ │ │ + rsceq r9, sp, r0, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e071c <__cxa_atexit@plt+0x1d4a10> │ │ │ │ @@ -479877,20 +479877,20 @@ │ │ │ │ add sl, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ b 134eec <__cxa_atexit@plt+0x1291e0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rscseq ip, ip, r4, asr #18 │ │ │ │ + rscseq ip, ip, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - rsceq r9, sp, ip, ror #24 │ │ │ │ - smlalseq ip, ip, r8, r8 @ │ │ │ │ - rsceq r9, sp, r0, lsr #24 │ │ │ │ - rsceq r9, sp, r8, lsl ip │ │ │ │ + rsceq r9, sp, ip, asr #24 │ │ │ │ + rscseq ip, ip, r8, ror r8 │ │ │ │ + rsceq r9, sp, r0, lsl #24 │ │ │ │ + strdeq r9, [sp], #184 @ 0xb8 @ │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e07b0 <__cxa_atexit@plt+0x1d4aa4> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2], #4 │ │ │ │ ldr r3, [pc, #116] @ 1e07d0 <__cxa_atexit@plt+0x1d4ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -479919,16 +479919,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq sl, sp, r8, asr #32 │ │ │ │ - rscseq ip, ip, ip, lsr fp │ │ │ │ + rsceq sl, sp, r8, lsr #32 │ │ │ │ + rscseq ip, ip, ip, lsl fp │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -479969,16 +479969,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r9, sp, r8, lsl #31 │ │ │ │ - smlalseq ip, ip, r0, sl @ │ │ │ │ + rsceq r9, sp, r8, ror #30 │ │ │ │ + rscseq ip, ip, r0, ror sl │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e08f0 <__cxa_atexit@plt+0x1d4be4> │ │ │ │ @@ -479993,15 +479993,15 @@ │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq ip, [ip], #148 @ 0x94 │ │ │ │ + ldrsbteq ip, [ip], #148 @ 0x94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -480014,16 +480014,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e0954 <__cxa_atexit@plt+0x1d4c48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r8, lsr #19 │ │ │ │ - strhteq r9, [sp], #236 @ 0xec │ │ │ │ + rscseq ip, ip, r8, lsl #19 │ │ │ │ + smlaleq r9, sp, ip, lr │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e09c4 <__cxa_atexit@plt+0x1d4cb8> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2], #4 │ │ │ │ ldr r3, [pc, #116] @ 1e09e4 <__cxa_atexit@plt+0x1d4cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -480052,16 +480052,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r9, sp, ip, lsr lr │ │ │ │ - rscseq ip, ip, ip, lsr #18 │ │ │ │ + rsceq r9, sp, ip, lsl lr │ │ │ │ + rscseq ip, ip, ip, lsl #18 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -480102,16 +480102,16 @@ │ │ │ │ mov r7, #20 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r9, sp, ip, ror sp │ │ │ │ - rscseq ip, ip, r0, lsl #17 │ │ │ │ + rsceq r9, sp, ip, asr sp │ │ │ │ + rscseq ip, ip, r0, ror #16 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e0b04 <__cxa_atexit@plt+0x1d4df8> │ │ │ │ @@ -480126,15 +480126,15 @@ │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, ip, r4, ror #15 │ │ │ │ + rscseq ip, ip, r4, asr #15 │ │ │ │ rsceq r5, r9, r8, lsl #9 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ smlaleq r5, r9, r4, r4 │ │ │ │ @@ -480165,46 +480165,46 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e0bb0 <__cxa_atexit@plt+0x1d4ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r4, lsl #7 │ │ │ │ - rsceq r9, sp, r8, ror #24 │ │ │ │ + rscseq ip, ip, r4, ror #6 │ │ │ │ + rsceq r9, sp, r8, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e0be4 <__cxa_atexit@plt+0x1d4ed8> │ │ │ │ ldr r2, [pc, #28] @ 1e0bec <__cxa_atexit@plt+0x1d4ee0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1e0c38 <__cxa_atexit@plt+0x1d4f2c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, ip, lsl r3 │ │ │ │ + ldrshteq ip, [ip], #44 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e0c20 <__cxa_atexit@plt+0x1d4f14> │ │ │ │ ldr r2, [pc, #28] @ 1e0c28 <__cxa_atexit@plt+0x1d4f1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1e0e04 <__cxa_atexit@plt+0x1d50f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r0, ror #5 │ │ │ │ + rscseq ip, ip, r0, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0c7c <__cxa_atexit@plt+0x1d4f70> │ │ │ │ @@ -480262,17 +480262,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, ip, r0, ror #3 │ │ │ │ + rscseq ip, ip, r0, asr #3 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq ip, ip, r8, lsr #4 │ │ │ │ + rscseq ip, ip, r8, lsl #4 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e0d98 <__cxa_atexit@plt+0x1d508c> │ │ │ │ @@ -480295,15 +480295,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, ip, ror r1 │ │ │ │ + rscseq ip, ip, ip, asr r1 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e0dec <__cxa_atexit@plt+0x1d50e0> │ │ │ │ ldr r2, [pc, #28] @ 1e0df4 <__cxa_atexit@plt+0x1d50e8> │ │ │ │ @@ -480311,15 +480311,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, ip, r4, lsl r1 │ │ │ │ + ldrshteq ip, [ip], #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0e3c <__cxa_atexit@plt+0x1d5130> │ │ │ │ @@ -480335,15 +480335,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e0e54 <__cxa_atexit@plt+0x1d5148> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, ip, asr #19 │ │ │ │ + rsceq r9, sp, ip, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r6, #2 │ │ │ │ beq 1e0ec4 <__cxa_atexit@plt+0x1d51b8> │ │ │ │ @@ -480390,17 +480390,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq ip, ip, r8, lsr r4 │ │ │ │ + rscseq ip, ip, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrshteq ip, [ip], #52 @ 0x34 │ │ │ │ + ldrsbteq ip, [ip], #52 @ 0x34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e0f70 <__cxa_atexit@plt+0x1d5264> │ │ │ │ ldr r2, [pc, #32] @ 1e0f78 <__cxa_atexit@plt+0x1d526c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -480408,15 +480408,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 1e0f88 <__cxa_atexit@plt+0x1d527c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, ip, r4, pc @ │ │ │ │ + rscseq fp, ip, r4, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e0fcc <__cxa_atexit@plt+0x1d52c0> │ │ │ │ @@ -480488,15 +480488,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e10b8 <__cxa_atexit@plt+0x1d53ac> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, ip, ror #14 │ │ │ │ + rsceq r9, sp, ip, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e10ec <__cxa_atexit@plt+0x1d53e0> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -480545,15 +480545,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e119c <__cxa_atexit@plt+0x1d5490> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, r8, lsl #13 │ │ │ │ + rsceq r9, sp, r8, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e11d0 <__cxa_atexit@plt+0x1d54c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e11ec <__cxa_atexit@plt+0x1d54e0> │ │ │ │ @@ -480615,27 +480615,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e12a8 <__cxa_atexit@plt+0x1d559c> │ │ │ │ b 1e12c0 <__cxa_atexit@plt+0x1d55b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, ip, r4, asr #25 │ │ │ │ + rscseq fp, ip, r4, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1e1218 <__cxa_atexit@plt+0x1d550c> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e12e4 <__cxa_atexit@plt+0x1d55d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r0, ror ip │ │ │ │ + rscseq fp, ip, r0, asr ip │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e131c <__cxa_atexit@plt+0x1d5610> │ │ │ │ ldr r2, [pc, #32] @ 1e1324 <__cxa_atexit@plt+0x1d5618> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -480643,15 +480643,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 1e1334 <__cxa_atexit@plt+0x1d5628> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r8, ror #23 │ │ │ │ + rscseq fp, ip, r8, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e1378 <__cxa_atexit@plt+0x1d566c> │ │ │ │ @@ -480723,15 +480723,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e1464 <__cxa_atexit@plt+0x1d5758> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, sp, r8, asr #7 │ │ │ │ + rsceq r9, sp, r8, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e1498 <__cxa_atexit@plt+0x1d578c> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -480773,31 +480773,31 @@ │ │ │ │ ldr r5, [pc, #24] @ 1e1530 <__cxa_atexit@plt+0x1d5824> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r4, ror #19 │ │ │ │ - rscseq fp, ip, r0, ror #19 │ │ │ │ + rscseq fp, ip, r4, asr #19 │ │ │ │ + rscseq fp, ip, r0, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1564 <__cxa_atexit@plt+0x1d5858> │ │ │ │ ldr r2, [pc, #28] @ 1e156c <__cxa_atexit@plt+0x1d5860> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1e1618 <__cxa_atexit@plt+0x1d590c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, ip, ip, r9 │ │ │ │ + rscseq fp, ip, ip, ror r9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e15dc <__cxa_atexit@plt+0x1d58d0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -480820,15 +480820,15 @@ │ │ │ │ beq 1e15d4 <__cxa_atexit@plt+0x1d58c8> │ │ │ │ b 1e15f8 <__cxa_atexit@plt+0x1d58ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r8, asr r9 │ │ │ │ + rscseq fp, ip, r8, lsr r9 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #12]! │ │ │ │ ldmdb r5, {r8, r9} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ @@ -480906,15 +480906,15 @@ │ │ │ │ mov r6, sl │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - strdeq r9, [sp], #12 @ │ │ │ │ + ldrdeq r9, [sp], #12 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e17c8 <__cxa_atexit@plt+0x1d5abc> │ │ │ │ @@ -480947,15 +480947,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e17d8 <__cxa_atexit@plt+0x1d5acc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r4, ror r7 │ │ │ │ + rscseq fp, ip, r4, asr r7 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -480969,30 +480969,30 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r8, asr #21 │ │ │ │ + rscseq fp, ip, r8, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1870 <__cxa_atexit@plt+0x1d5b64> │ │ │ │ ldr r2, [pc, #28] @ 1e1878 <__cxa_atexit@plt+0x1d5b6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, ip, r0, r6 │ │ │ │ + rscseq fp, ip, r0, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -481004,15 +481004,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r8, lsr sl │ │ │ │ + rscseq fp, ip, r8, lsl sl │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1934 <__cxa_atexit@plt+0x1d5c28> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -481035,15 +481035,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e1944 <__cxa_atexit@plt+0x1d5c38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r8, sp, r4, ror #29 │ │ │ │ + rsceq r8, sp, r4, asr #29 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5] │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1e19b4 <__cxa_atexit@plt+0x1d5ca8> │ │ │ │ @@ -481070,15 +481070,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 1e19dc <__cxa_atexit@plt+0x1d5cd0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, ip, r8, lsl #11 │ │ │ │ + rscseq fp, ip, r8, ror #10 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ @@ -481118,15 +481118,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #28] @ 1e1a9c <__cxa_atexit@plt+0x1d5d90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-4]! │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq fp, [ip], #72 @ 0x48 │ │ │ │ + ldrhteq fp, [ip], #72 @ 0x48 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -481150,15 +481150,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e1b10 <__cxa_atexit@plt+0x1d5e04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r8, sp, r0, lsr #26 │ │ │ │ + rsceq r8, sp, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -481186,44 +481186,44 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e1ba0 <__cxa_atexit@plt+0x1d5e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq fp, [ip], #52 @ 0x34 │ │ │ │ + smlalseq fp, ip, r4, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1bd0 <__cxa_atexit@plt+0x1d5ec4> │ │ │ │ ldr r2, [pc, #24] @ 1e1bd8 <__cxa_atexit@plt+0x1d5ecc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca174 <__cxa_atexit@plt+0xabe468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, ip, lsr #6 │ │ │ │ + rscseq fp, ip, ip, lsl #6 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e1c0c <__cxa_atexit@plt+0x1d5f00> │ │ │ │ ldr r2, [pc, #24] @ 1e1c14 <__cxa_atexit@plt+0x1d5f08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r5, r3 │ │ │ │ b aca1e4 <__cxa_atexit@plt+0xabe4d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [ip], #40 @ 0x28 │ │ │ │ + ldrsbteq fp, [ip], #40 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -481271,26 +481271,26 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rsceq r8, sp, ip, asr fp │ │ │ │ + rsceq r8, sp, ip, lsr fp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1e1d20 <__cxa_atexit@plt+0x1d6014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldrshteq fp, [ip], #28 │ │ │ │ + ldrsbteq fp, [ip], #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -481302,15 +481302,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, ip, r8, r1 │ │ │ │ + rscseq fp, ip, r8, ror r1 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -481327,15 +481327,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e1dd4 <__cxa_atexit@plt+0x1d60c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r8, sp, r4, ror sl │ │ │ │ + rsceq r8, sp, r4, asr sl │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e1e1c <__cxa_atexit@plt+0x1d6110> │ │ │ │ ldr r7, [pc, #52] @ 1e1e2c <__cxa_atexit@plt+0x1d6120> │ │ │ │ @@ -481350,15 +481350,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e1e30 <__cxa_atexit@plt+0x1d6124> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r8, sp, ip, lsl sl │ │ │ │ + strdeq r8, [sp], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #44] @ 1e1e78 <__cxa_atexit@plt+0x1d616c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4] │ │ │ │ @@ -481368,19 +481368,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 1e1e80 <__cxa_atexit@plt+0x1d6174> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #16] @ 1e1e84 <__cxa_atexit@plt+0x1d6178> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldrhteq fp, [ip], #0 │ │ │ │ - ldrhteq fp, [ip], #8 │ │ │ │ - ldrdeq r8, [sp], #148 @ 0x94 @ │ │ │ │ - rsceq r8, sp, ip, asr #19 │ │ │ │ - strhteq r8, [sp], #152 @ 0x98 │ │ │ │ + smlalseq fp, ip, r0, r0 │ │ │ │ + smlalseq fp, ip, r8, r0 │ │ │ │ + strhteq r8, [sp], #148 @ 0x94 │ │ │ │ + rsceq r8, sp, ip, lsr #19 │ │ │ │ + smlaleq r8, sp, r8, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e1ee8 <__cxa_atexit@plt+0x1d61dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481398,18 +481398,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, ip, r4, asr #32 │ │ │ │ + rscseq fp, ip, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrdeq r4, [r9], #34 @ 0x22 @ │ │ │ │ - rsceq r8, sp, r4, asr #18 │ │ │ │ + rsceq r8, sp, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b b407f4 <__cxa_atexit@plt+0xb34ae8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -481427,15 +481427,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r4, lsr #31 │ │ │ │ + rscseq sl, ip, r4, lsl #31 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -481452,15 +481452,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e1fc8 <__cxa_atexit@plt+0x1d62bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r8, sp, r8, lsr #17 │ │ │ │ + rsceq r8, sp, r8, lsl #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e2028 <__cxa_atexit@plt+0x1d631c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -481479,15 +481479,15 @@ │ │ │ │ beq 1e2020 <__cxa_atexit@plt+0x1d6314> │ │ │ │ b 1e2044 <__cxa_atexit@plt+0x1d6338> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [ip], #236 @ 0xec │ │ │ │ + ldrsbteq sl, [ip], #236 @ 0xec │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e2068 <__cxa_atexit@plt+0x1d635c> │ │ │ │ @@ -481522,16 +481522,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rscseq sl, ip, r4, lsr #31 │ │ │ │ - rsceq r8, sp, r4, ror #14 │ │ │ │ + rscseq sl, ip, r4, lsl #31 │ │ │ │ + rsceq r8, sp, r4, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1e2150 <__cxa_atexit@plt+0x1d6444> │ │ │ │ @@ -481560,16 +481560,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e2178 <__cxa_atexit@plt+0x1d646c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r8, sp, r0, lsl #14 │ │ │ │ - ldrdeq r8, [sp], #96 @ 0x60 @ │ │ │ │ + rsceq r8, sp, r0, ror #13 │ │ │ │ + strhteq r8, [sp], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1e21e0 <__cxa_atexit@plt+0x1d64d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r3, [pc, #68] @ 1e21e4 <__cxa_atexit@plt+0x1d64d8> │ │ │ │ @@ -481586,59 +481586,59 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 1e21f0 <__cxa_atexit@plt+0x1d64e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #24] @ 1e21f4 <__cxa_atexit@plt+0x1d64e8> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq sl, ip, ip, ror #26 │ │ │ │ - rscseq sl, ip, r4, ror lr │ │ │ │ + rscseq sl, ip, ip, asr #26 │ │ │ │ + rscseq sl, ip, r4, asr lr │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, ip, r0, asr sp │ │ │ │ - smlaleq r8, sp, r4, r6 │ │ │ │ - rsceq r8, sp, ip, lsl #13 │ │ │ │ - rsceq r8, sp, r4, asr r6 │ │ │ │ + rscseq sl, ip, r0, lsr sp │ │ │ │ + rsceq r8, sp, r4, ror r6 │ │ │ │ + rsceq r8, sp, ip, ror #12 │ │ │ │ + rsceq r8, sp, r4, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e2220 <__cxa_atexit@plt+0x1d6514> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r8, sp, ip, lsr r6 │ │ │ │ + rsceq r8, sp, ip, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, #20] @ 1e2250 <__cxa_atexit@plt+0x1d6544> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #12] @ 1e2254 <__cxa_atexit@plt+0x1d6548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ b 1e1068 <__cxa_atexit@plt+0x1d535c> │ │ │ │ - strdeq r8, [sp], #88 @ 0x58 @ │ │ │ │ - rscseq sl, ip, r0, lsl #26 │ │ │ │ + ldrdeq r8, [sp], #88 @ 0x58 @ │ │ │ │ + rscseq sl, ip, r0, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2288 <__cxa_atexit@plt+0x1d657c> │ │ │ │ ldr r2, [pc, #28] @ 1e2290 <__cxa_atexit@plt+0x1d6584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r8, ror ip │ │ │ │ + rscseq sl, ip, r8, asr ip │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -481655,15 +481655,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e22f4 <__cxa_atexit@plt+0x1d65e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r8, sp, ip, lsl #11 │ │ │ │ + rsceq r8, sp, ip, ror #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ @@ -481700,15 +481700,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e23a8 <__cxa_atexit@plt+0x1d669c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r8, sp, r0, ror #9 │ │ │ │ + rsceq r8, sp, r0, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #44] @ 1e23f0 <__cxa_atexit@plt+0x1d66e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #4] │ │ │ │ @@ -481718,18 +481718,18 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #24] @ 1e23f8 <__cxa_atexit@plt+0x1d66ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #16] @ 1e23fc <__cxa_atexit@plt+0x1d66f0> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq sl, ip, r8, lsr fp │ │ │ │ - rscseq sl, ip, r0, asr #22 │ │ │ │ - rsceq r8, sp, ip, asr r4 │ │ │ │ - rsceq r8, sp, ip, lsl #9 │ │ │ │ + rscseq sl, ip, r8, lsl fp │ │ │ │ + rscseq sl, ip, r0, lsr #22 │ │ │ │ + rsceq r8, sp, ip, lsr r4 │ │ │ │ + rsceq r8, sp, ip, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -481741,15 +481741,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [ip], #172 @ 0xac │ │ │ │ + smlalseq sl, ip, ip, sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -481766,15 +481766,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e24b0 <__cxa_atexit@plt+0x1d67a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq r8, [sp], #60 @ 0x3c @ │ │ │ │ + strhteq r8, [sp], #60 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e24e8 <__cxa_atexit@plt+0x1d67dc> │ │ │ │ ldr r2, [pc, #32] @ 1e24f0 <__cxa_atexit@plt+0x1d67e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -481782,15 +481782,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, ip, lsl sl │ │ │ │ + ldrshteq sl, [ip], #156 @ 0x9c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2530 <__cxa_atexit@plt+0x1d6824> │ │ │ │ ldr r2, [pc, #36] @ 1e2538 <__cxa_atexit@plt+0x1d682c> │ │ │ │ @@ -481860,15 +481860,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e2628 <__cxa_atexit@plt+0x1d691c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r8, sp, ip, ror #4 │ │ │ │ + rsceq r8, sp, ip, asr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1e2680 <__cxa_atexit@plt+0x1d6974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -481882,20 +481882,20 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1e268c <__cxa_atexit@plt+0x1d6980> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #20] @ 1e2690 <__cxa_atexit@plt+0x1d6984> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldrhteq sl, [ip], #136 @ 0x88 │ │ │ │ - smlalseq sl, ip, r8, ip │ │ │ │ - ldrhteq sl, [ip], #128 @ 0x80 │ │ │ │ - rsceq r8, sp, r0, lsl r2 │ │ │ │ - rsceq r8, sp, r8, lsl #4 │ │ │ │ - rsceq r8, sp, ip, lsr #3 │ │ │ │ + smlalseq sl, ip, r8, r8 │ │ │ │ + rscseq sl, ip, r8, ror ip │ │ │ │ + smlalseq sl, ip, r0, r8 │ │ │ │ + strdeq r8, [sp], #16 @ │ │ │ │ + rsceq r8, sp, r8, ror #3 │ │ │ │ + rsceq r8, sp, ip, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e26f4 <__cxa_atexit@plt+0x1d69e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -481913,18 +481913,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r8, lsr r8 │ │ │ │ + rscseq sl, ip, r8, lsl r8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq r3, r9, lr, lsr #21 │ │ │ │ - rsceq r8, sp, r8, lsr r1 │ │ │ │ + rsceq r8, sp, r8, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b b407f4 <__cxa_atexit@plt+0xb34ae8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -481936,15 +481936,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [ip], #112 @ 0x70 │ │ │ │ + smlalseq sl, ip, r0, r7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -481961,15 +481961,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e27bc <__cxa_atexit@plt+0x1d6ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r8, sp, r8, ror #1 │ │ │ │ + rsceq r8, sp, r8, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e281c <__cxa_atexit@plt+0x1d6b10> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -481988,15 +481988,15 @@ │ │ │ │ beq 1e2814 <__cxa_atexit@plt+0x1d6b08> │ │ │ │ b 1e2838 <__cxa_atexit@plt+0x1d6b2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r8, lsl #14 │ │ │ │ + rscseq sl, ip, r8, ror #13 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e285c <__cxa_atexit@plt+0x1d6b50> │ │ │ │ @@ -482031,16 +482031,16 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - ldrhteq sl, [ip], #112 @ 0x70 │ │ │ │ - rsceq r7, sp, r8, lsr #31 │ │ │ │ + smlalseq sl, ip, r0, r7 │ │ │ │ + rsceq r7, sp, r8, lsl #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1e2944 <__cxa_atexit@plt+0x1d6c38> │ │ │ │ @@ -482069,16 +482069,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e296c <__cxa_atexit@plt+0x1d6c60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r7, sp, r0, asr #30 │ │ │ │ - rsceq r7, sp, r4, lsl pc │ │ │ │ + rsceq r7, sp, r0, lsr #30 │ │ │ │ + strdeq r7, [sp], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 1e29d4 <__cxa_atexit@plt+0x1d6cc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r3, [pc, #68] @ 1e29d8 <__cxa_atexit@plt+0x1d6ccc> │ │ │ │ @@ -482095,31 +482095,31 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 1e29e4 <__cxa_atexit@plt+0x1d6cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #24] @ 1e29e8 <__cxa_atexit@plt+0x1d6cdc> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq sl, ip, r8, ror r5 │ │ │ │ - rscseq sl, ip, r0, lsl #13 │ │ │ │ + rscseq sl, ip, r8, asr r5 │ │ │ │ + rscseq sl, ip, r0, ror #12 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sl, ip, ip, asr r5 │ │ │ │ - rsceq r7, sp, r0, lsr #29 │ │ │ │ - rsceq r7, sp, ip, asr #29 │ │ │ │ - smlaleq r7, sp, r8, lr │ │ │ │ + rscseq sl, ip, ip, lsr r5 │ │ │ │ + rsceq r7, sp, r0, lsl #29 │ │ │ │ + rsceq r7, sp, ip, lsr #29 │ │ │ │ + rsceq r7, sp, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e2a14 <__cxa_atexit@plt+0x1d6d08> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r7, sp, r0, lsl #29 │ │ │ │ + rsceq r7, sp, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2a5c <__cxa_atexit@plt+0x1d6d50> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #44] @ 1e2a64 <__cxa_atexit@plt+0x1d6d58> │ │ │ │ @@ -482131,16 +482131,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b fbea30 <__cxa_atexit@plt+0xfb2d24> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [ip], #68 @ 0x44 │ │ │ │ - ldrhteq sl, [ip], #72 @ 0x48 │ │ │ │ + smlalseq sl, ip, r4, r4 │ │ │ │ + smlalseq sl, ip, r8, r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -482158,16 +482158,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e2ad4 <__cxa_atexit@plt+0x1d6dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r7, sp, r4, ror sp │ │ │ │ - rsceq r7, sp, r0, ror #27 │ │ │ │ + rsceq r7, sp, r4, asr sp │ │ │ │ + rsceq r7, sp, r0, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -482185,30 +482185,30 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e2b3c <__cxa_atexit@plt+0x1d6e30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - rsceq r7, sp, r8, ror sp │ │ │ │ + rsceq r7, sp, r8, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2b70 <__cxa_atexit@plt+0x1d6e64> │ │ │ │ ldr r2, [pc, #28] @ 1e2b78 <__cxa_atexit@plt+0x1d6e6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, ip, r0, r3 │ │ │ │ + rscseq sl, ip, r0, ror r3 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -482225,15 +482225,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e2bdc <__cxa_atexit@plt+0x1d6ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, sp, ip, ror #25 │ │ │ │ + rsceq r7, sp, ip, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2c14 <__cxa_atexit@plt+0x1d6f08> │ │ │ │ ldr r2, [pc, #32] @ 1e2c1c <__cxa_atexit@plt+0x1d6f10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -482241,15 +482241,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [ip], #32 │ │ │ │ + ldrsbteq sl, [ip], #32 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2c5c <__cxa_atexit@plt+0x1d6f50> │ │ │ │ ldr r2, [pc, #36] @ 1e2c64 <__cxa_atexit@plt+0x1d6f58> │ │ │ │ @@ -482319,15 +482319,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e2d54 <__cxa_atexit@plt+0x1d7048> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r7, sp, ip, ror fp │ │ │ │ + rsceq r7, sp, ip, asr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 1e2dac <__cxa_atexit@plt+0x1d70a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -482341,20 +482341,20 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1e2db8 <__cxa_atexit@plt+0x1d70ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #20] @ 1e2dbc <__cxa_atexit@plt+0x1d70b0> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq sl, ip, ip, lsl #3 │ │ │ │ - rscseq sl, ip, ip, ror #10 │ │ │ │ - rscseq sl, ip, r4, lsl #3 │ │ │ │ - rsceq r7, sp, r4, ror #21 │ │ │ │ - rsceq r7, sp, r8, lsl fp │ │ │ │ - rsceq r7, sp, r0, lsl #22 │ │ │ │ + rscseq sl, ip, ip, ror #2 │ │ │ │ + rscseq sl, ip, ip, asr #10 │ │ │ │ + rscseq sl, ip, r4, ror #2 │ │ │ │ + rsceq r7, sp, r4, asr #21 │ │ │ │ + strdeq r7, [sp], #168 @ 0xa8 @ │ │ │ │ + rsceq r7, sp, r0, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e2e18 <__cxa_atexit@plt+0x1d710c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -482370,59 +482370,59 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b a29150 <__cxa_atexit@plt+0xa1d444> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, ip, lsl #2 │ │ │ │ - rscseq sl, ip, r8, ror #9 │ │ │ │ + rscseq sl, ip, ip, ror #1 │ │ │ │ + rscseq sl, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2e54 <__cxa_atexit@plt+0x1d7148> │ │ │ │ ldr r2, [pc, #24] @ 1e2e5c <__cxa_atexit@plt+0x1d7150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca0f4 <__cxa_atexit@plt+0xabe3e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r8, lsr #1 │ │ │ │ + rscseq sl, ip, r8, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2e8c <__cxa_atexit@plt+0x1d7180> │ │ │ │ ldr r2, [pc, #24] @ 1e2e94 <__cxa_atexit@plt+0x1d7188> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca174 <__cxa_atexit@plt+0xabe468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r0, ror r0 │ │ │ │ + rscseq sl, ip, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2ec8 <__cxa_atexit@plt+0x1d71bc> │ │ │ │ ldr r2, [pc, #28] @ 1e2ed0 <__cxa_atexit@plt+0x1d71c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, ip, r8, lsr r0 │ │ │ │ + rscseq sl, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1e2f4c <__cxa_atexit@plt+0x1d7240> │ │ │ │ add r6, r3, #16 │ │ │ │ @@ -482452,16 +482452,16 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r4, ror #31 │ │ │ │ - rscseq r9, ip, ip, asr #31 │ │ │ │ + rscseq r9, ip, r4, asr #31 │ │ │ │ + rscseq r9, ip, ip, lsr #31 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e2fb8 <__cxa_atexit@plt+0x1d72ac> │ │ │ │ @@ -482550,15 +482550,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e30f0 <__cxa_atexit@plt+0x1d73e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - rsceq r7, sp, r8, lsl #16 │ │ │ │ + rsceq r7, sp, r8, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1e314c <__cxa_atexit@plt+0x1d7440> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -482573,19 +482573,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1e3158 <__cxa_atexit@plt+0x1d744c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #20] @ 1e315c <__cxa_atexit@plt+0x1d7450> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldrshteq r9, [ip], #208 @ 0xd0 │ │ │ │ - rscseq sl, ip, ip, asr #3 │ │ │ │ - rscseq r9, ip, r4, ror #27 │ │ │ │ - rsceq r7, sp, r4, asr #14 │ │ │ │ - rsceq r7, sp, r8, ror r7 │ │ │ │ + ldrsbteq r9, [ip], #208 @ 0xd0 │ │ │ │ + rscseq sl, ip, ip, lsr #3 │ │ │ │ + rscseq r9, ip, r4, asr #27 │ │ │ │ + rsceq r7, sp, r4, lsr #14 │ │ │ │ + rsceq r7, sp, r8, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -482597,15 +482597,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, ip, asr sp │ │ │ │ + rscseq r9, ip, ip, lsr sp │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -482622,15 +482622,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e3210 <__cxa_atexit@plt+0x1d7504> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, sp, r4, ror #13 │ │ │ │ + rsceq r7, sp, r4, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3258 <__cxa_atexit@plt+0x1d754c> │ │ │ │ ldr r2, [pc, #48] @ 1e3260 <__cxa_atexit@plt+0x1d7554> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -482642,17 +482642,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [ip], #204 @ 0xcc │ │ │ │ - rscseq r9, ip, r4, asr #25 │ │ │ │ - ldrhteq sl, [ip], #0 │ │ │ │ + smlalseq r9, ip, ip, ip │ │ │ │ + rscseq r9, ip, r4, lsr #25 │ │ │ │ + smlalseq sl, ip, r0, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e32b8 <__cxa_atexit@plt+0x1d75ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1e32c0 <__cxa_atexit@plt+0x1d75b4> │ │ │ │ @@ -482666,16 +482666,16 @@ │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b d3c674 <__cxa_atexit@plt+0xd30968> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r0, ror #24 │ │ │ │ - rscseq r9, ip, ip, asr ip │ │ │ │ + rscseq r9, ip, r0, asr #24 │ │ │ │ + rscseq r9, ip, ip, lsr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3304 <__cxa_atexit@plt+0x1d75f8> │ │ │ │ ldr r2, [pc, #36] @ 1e330c <__cxa_atexit@plt+0x1d7600> │ │ │ │ @@ -482752,15 +482752,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1e3418 <__cxa_atexit@plt+0x1d770c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r7, sp, r8, ror #9 │ │ │ │ + rsceq r7, sp, r8, asr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1e3474 <__cxa_atexit@plt+0x1d7768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -482775,19 +482775,19 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1e3480 <__cxa_atexit@plt+0x1d7774> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #20] @ 1e3484 <__cxa_atexit@plt+0x1d7778> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r9, ip, r8, asr #21 │ │ │ │ - rscseq r9, ip, r4, lsr #29 │ │ │ │ - ldrhteq r9, [ip], #172 @ 0xac │ │ │ │ - rsceq r7, sp, r4, lsl #9 │ │ │ │ - rsceq r7, sp, ip, ror r4 │ │ │ │ + rscseq r9, ip, r8, lsr #21 │ │ │ │ + rscseq r9, ip, r4, lsl #29 │ │ │ │ + smlalseq r9, ip, ip, sl │ │ │ │ + rsceq r7, sp, r4, ror #8 │ │ │ │ + rsceq r7, sp, ip, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -482799,15 +482799,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r4, lsr sl │ │ │ │ + rscseq r9, ip, r4, lsl sl │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -482824,15 +482824,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e3538 <__cxa_atexit@plt+0x1d782c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, sp, r8, asr #7 │ │ │ │ + rsceq r7, sp, r8, lsr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3580 <__cxa_atexit@plt+0x1d7874> │ │ │ │ ldr r2, [pc, #48] @ 1e3588 <__cxa_atexit@plt+0x1d787c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -482844,17 +482844,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b d3c834 <__cxa_atexit@plt+0xd30b28> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, ip, r4, r9 │ │ │ │ - smlalseq r9, ip, ip, r9 │ │ │ │ - rscseq r9, ip, ip, lsl #27 │ │ │ │ + rscseq r9, ip, r4, ror r9 │ │ │ │ + rscseq r9, ip, ip, ror r9 │ │ │ │ + rscseq r9, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e35e0 <__cxa_atexit@plt+0x1d78d4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1e35e8 <__cxa_atexit@plt+0x1d78dc> │ │ │ │ @@ -482868,16 +482868,16 @@ │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b d3c594 <__cxa_atexit@plt+0xd30888> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r8, lsr r9 │ │ │ │ - rscseq r9, ip, r4, lsr r9 │ │ │ │ + rscseq r9, ip, r8, lsl r9 │ │ │ │ + rscseq r9, ip, r4, lsl r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e362c <__cxa_atexit@plt+0x1d7920> │ │ │ │ ldr r2, [pc, #36] @ 1e3634 <__cxa_atexit@plt+0x1d7928> │ │ │ │ @@ -482954,15 +482954,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1e3740 <__cxa_atexit@plt+0x1d7a34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r7, sp, ip, asr #3 │ │ │ │ + rsceq r7, sp, ip, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1e379c <__cxa_atexit@plt+0x1d7a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -482977,20 +482977,20 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 1e37a8 <__cxa_atexit@plt+0x1d7a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #20] @ 1e37ac <__cxa_atexit@plt+0x1d7aa0> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r9, ip, r0, lsr #15 │ │ │ │ - rscseq r9, ip, ip, ror fp │ │ │ │ - smlalseq r9, ip, r4, r7 │ │ │ │ - rsceq r7, sp, r8, ror #2 │ │ │ │ - rsceq r7, sp, r0, ror #2 │ │ │ │ - smlaleq r7, sp, r0, r0 │ │ │ │ + rscseq r9, ip, r0, lsl #15 │ │ │ │ + rscseq r9, ip, ip, asr fp │ │ │ │ + rscseq r9, ip, r4, ror r7 │ │ │ │ + rsceq r7, sp, r8, asr #2 │ │ │ │ + rsceq r7, sp, r0, asr #2 │ │ │ │ + rsceq r7, sp, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e3810 <__cxa_atexit@plt+0x1d7b04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483008,18 +483008,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, ip, lsl r7 │ │ │ │ + ldrshteq r9, [ip], #108 @ 0x6c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ rsceq r2, r9, r9, ror r9 │ │ │ │ - rsceq r7, sp, ip, lsl r0 │ │ │ │ + strdeq r6, [sp], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b b407f4 <__cxa_atexit@plt+0xb34ae8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -483036,15 +483036,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r0, lsl #13 │ │ │ │ + rscseq r9, ip, r0, ror #12 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -483061,15 +483061,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e38ec <__cxa_atexit@plt+0x1d7be0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r7, sp, r0, lsr r0 │ │ │ │ + rsceq r7, sp, r0, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e396c <__cxa_atexit@plt+0x1d7c60> │ │ │ │ ldr r2, [pc, #104] @ 1e3974 <__cxa_atexit@plt+0x1d7c68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -483095,17 +483095,17 @@ │ │ │ │ b fbe800 <__cxa_atexit@plt+0xfb2af4> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 1e39f0 <__cxa_atexit@plt+0x1d7ce4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r0, ror #11 │ │ │ │ + rscseq r9, ip, r0, asr #11 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrhteq r9, [ip], #92 @ 0x5c │ │ │ │ + smlalseq r9, ip, ip, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e39a8 <__cxa_atexit@plt+0x1d7c9c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -483125,15 +483125,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r9, ip, r0, r6 │ │ │ │ + rscseq r9, ip, r0, ror r6 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e3a28 <__cxa_atexit@plt+0x1d7d1c> │ │ │ │ ldr r3, [pc, #52] @ 1e3a44 <__cxa_atexit@plt+0x1d7d38> │ │ │ │ @@ -483147,15 +483147,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1e3a48 <__cxa_atexit@plt+0x1d7d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, ip, r0, asr #12 │ │ │ │ + rscseq r9, ip, r0, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e39f0 <__cxa_atexit@plt+0x1d7ce4> │ │ │ │ @@ -483202,15 +483202,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - ldrdeq r6, [sp], #212 @ 0xd4 @ │ │ │ │ + strhteq r6, [sp], #212 @ 0xd4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1e3b8c <__cxa_atexit@plt+0x1d7e80> │ │ │ │ @@ -483239,16 +483239,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e3bb4 <__cxa_atexit@plt+0x1d7ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, sp, r0, ror sp │ │ │ │ - rsceq r6, sp, r0, asr #26 │ │ │ │ + rsceq r6, sp, r0, asr sp │ │ │ │ + rsceq r6, sp, r0, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 1e3c2c <__cxa_atexit@plt+0x1d7f20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r3, [pc, #84] @ 1e3c30 <__cxa_atexit@plt+0x1d7f24> │ │ │ │ @@ -483269,33 +483269,33 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 1e3c40 <__cxa_atexit@plt+0x1d7f34> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #28] @ 1e3c44 <__cxa_atexit@plt+0x1d7f38> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r9, ip, r8, lsr #6 │ │ │ │ - rscseq r9, ip, r8, lsr r4 │ │ │ │ - ldrshteq r9, [ip], #108 @ 0x6c │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r9, ip, r4, lsl #6 │ │ │ │ - strdeq r6, [sp], #196 @ 0xc4 @ │ │ │ │ - rsceq r6, sp, ip, ror #25 │ │ │ │ - strhteq r6, [sp], #192 @ 0xc0 │ │ │ │ + rscseq r9, ip, r8, lsl #6 │ │ │ │ + rscseq r9, ip, r8, lsl r4 │ │ │ │ + ldrsbteq r9, [ip], #108 @ 0x6c │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rscseq r9, ip, r4, ror #5 │ │ │ │ + ldrdeq r6, [sp], #196 @ 0xc4 @ │ │ │ │ + rsceq r6, sp, ip, asr #25 │ │ │ │ + smlaleq r6, sp, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e3c70 <__cxa_atexit@plt+0x1d7f64> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - smlaleq r6, sp, r8, ip │ │ │ │ - rsceq r6, sp, ip, asr #23 │ │ │ │ + rsceq r6, sp, r8, ror ip │ │ │ │ + rsceq r6, sp, ip, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e3cd4 <__cxa_atexit@plt+0x1d7fc8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -483313,18 +483313,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, r8, asr r2 │ │ │ │ + rscseq r9, ip, r8, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ smlaleq r2, r9, ip, r4 │ │ │ │ - rsceq r6, sp, r8, asr fp │ │ │ │ + rsceq r6, sp, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b b407f4 <__cxa_atexit@plt+0xb34ae8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -483341,15 +483341,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [ip], #28 │ │ │ │ + smlalseq r9, ip, ip, r1 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -483366,15 +483366,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e3db0 <__cxa_atexit@plt+0x1d80a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r6, sp, ip, lsl #23 │ │ │ │ + rsceq r6, sp, ip, ror #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e3e30 <__cxa_atexit@plt+0x1d8124> │ │ │ │ ldr r2, [pc, #104] @ 1e3e38 <__cxa_atexit@plt+0x1d812c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -483400,17 +483400,17 @@ │ │ │ │ b fbe8e0 <__cxa_atexit@plt+0xfb2bd4> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 1e3eb4 <__cxa_atexit@plt+0x1d81a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, ip, ip, lsl r1 │ │ │ │ + ldrshteq r9, [ip], #12 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrshteq r9, [ip], #8 │ │ │ │ + ldrsbteq r9, [ip], #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e3e6c <__cxa_atexit@plt+0x1d8160> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -483430,15 +483430,15 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, ip, ip, asr #3 │ │ │ │ + rscseq r9, ip, ip, lsr #3 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e3eec <__cxa_atexit@plt+0x1d81e0> │ │ │ │ ldr r3, [pc, #52] @ 1e3f08 <__cxa_atexit@plt+0x1d81fc> │ │ │ │ @@ -483452,15 +483452,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1e3f0c <__cxa_atexit@plt+0x1d8200> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, ip, ip, ror r1 │ │ │ │ + rscseq r9, ip, ip, asr r1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e3eb4 <__cxa_atexit@plt+0x1d81a8> │ │ │ │ @@ -483507,15 +483507,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - rsceq r6, sp, r0, lsr r9 │ │ │ │ + rsceq r6, sp, r0, lsl r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1e4050 <__cxa_atexit@plt+0x1d8344> │ │ │ │ @@ -483544,16 +483544,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e4078 <__cxa_atexit@plt+0x1d836c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, sp, ip, asr #17 │ │ │ │ - smlaleq r6, sp, ip, r8 │ │ │ │ + rsceq r6, sp, ip, lsr #17 │ │ │ │ + rsceq r6, sp, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 1e40f0 <__cxa_atexit@plt+0x1d83e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r3, [pc, #84] @ 1e40f4 <__cxa_atexit@plt+0x1d83e8> │ │ │ │ @@ -483574,32 +483574,32 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 1e4104 <__cxa_atexit@plt+0x1d83f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #28] @ 1e4108 <__cxa_atexit@plt+0x1d83fc> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r8, ip, r4, ror #28 │ │ │ │ - rscseq r8, ip, r4, ror pc │ │ │ │ - rscseq r9, ip, r8, lsr r2 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, ip, r0, asr #28 │ │ │ │ - rsceq r6, sp, r0, asr r8 │ │ │ │ - rsceq r6, sp, r8, asr #16 │ │ │ │ - rsceq r6, sp, ip, lsl #16 │ │ │ │ + rscseq r8, ip, r4, asr #28 │ │ │ │ + rscseq r8, ip, r4, asr pc │ │ │ │ + rscseq r9, ip, r8, lsl r2 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + rscseq r8, ip, r0, lsr #28 │ │ │ │ + rsceq r6, sp, r0, lsr r8 │ │ │ │ + rsceq r6, sp, r8, lsr #16 │ │ │ │ + rsceq r6, sp, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ ldrne r7, [pc, #8] @ 1e4134 <__cxa_atexit@plt+0x1d8428> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - strdeq r6, [sp], #116 @ 0x74 @ │ │ │ │ + ldrdeq r6, [sp], #116 @ 0x74 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e417c <__cxa_atexit@plt+0x1d8470> │ │ │ │ @@ -483615,15 +483615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e4194 <__cxa_atexit@plt+0x1d8488> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq r6, [sp], #120 @ 0x78 │ │ │ │ + smlaleq r6, sp, r8, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e41d8 <__cxa_atexit@plt+0x1d84cc> │ │ │ │ @@ -483635,15 +483635,15 @@ │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, ip, r4, lsr #28 │ │ │ │ + rscseq r8, ip, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e4240 <__cxa_atexit@plt+0x1d8534> │ │ │ │ @@ -483663,19 +483663,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 1e1414 <__cxa_atexit@plt+0x1d5708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 1e4264 <__cxa_atexit@plt+0x1d8558> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [ip], #192 @ 0xc0 │ │ │ │ - rscseq r8, ip, ip, ror sp │ │ │ │ - rsceq r6, sp, r8, lsl r7 │ │ │ │ - ldrhteq r9, [ip], #4 │ │ │ │ + ldrsbteq r8, [ip], #192 @ 0xc0 │ │ │ │ + rscseq r8, ip, ip, asr sp │ │ │ │ strdeq r6, [sp], #104 @ 0x68 @ │ │ │ │ + smlalseq r9, ip, r4, r0 │ │ │ │ + ldrdeq r6, [sp], #104 @ 0x68 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -483688,15 +483688,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, r0, asr ip │ │ │ │ + rscseq r8, ip, r0, lsr ip │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -483713,15 +483713,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e431c <__cxa_atexit@plt+0x1d8610> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r6, sp, r8, lsr r6 │ │ │ │ + rsceq r6, sp, r8, lsl r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -483734,16 +483734,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e4374 <__cxa_atexit@plt+0x1d8668> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, r0, asr #23 │ │ │ │ - rsceq r6, sp, r4, ror #11 │ │ │ │ + rscseq r8, ip, r0, lsr #23 │ │ │ │ + rsceq r6, sp, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e43b8 <__cxa_atexit@plt+0x1d86ac> │ │ │ │ ldr r7, [pc, #48] @ 1e43c8 <__cxa_atexit@plt+0x1d86bc> │ │ │ │ @@ -483757,15 +483757,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e43cc <__cxa_atexit@plt+0x1d86c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlaleq r6, sp, r0, r5 │ │ │ │ + rsceq r6, sp, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #76] @ 1e442c <__cxa_atexit@plt+0x1d8720> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #72] @ 1e4430 <__cxa_atexit@plt+0x1d8724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -483781,49 +483781,49 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 1e443c <__cxa_atexit@plt+0x1d8730> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [pc, #24] @ 1e4440 <__cxa_atexit@plt+0x1d8734> │ │ │ │ add sl, pc, sl │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r8, ip, ip, lsl fp │ │ │ │ - rscseq r8, ip, r0, lsl fp │ │ │ │ - rsceq r6, sp, r0, asr r5 │ │ │ │ - rscseq r8, ip, r4, lsl #22 │ │ │ │ - rsceq r6, sp, ip, lsr #10 │ │ │ │ - rsceq r6, sp, r4, lsr #10 │ │ │ │ + ldrshteq r8, [ip], #172 @ 0xac │ │ │ │ + ldrshteq r8, [ip], #160 @ 0xa0 │ │ │ │ + rsceq r6, sp, r0, lsr r5 │ │ │ │ + rscseq r8, ip, r4, ror #21 │ │ │ │ + rsceq r6, sp, ip, lsl #10 │ │ │ │ + rsceq r6, sp, r4, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4470 <__cxa_atexit@plt+0x1d8764> │ │ │ │ ldr r2, [pc, #24] @ 1e4478 <__cxa_atexit@plt+0x1d876c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b aca174 <__cxa_atexit@plt+0xabe468> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, ip, lsl #21 │ │ │ │ + rscseq r8, ip, ip, ror #20 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e44ac <__cxa_atexit@plt+0x1d87a0> │ │ │ │ ldr r2, [pc, #24] @ 1e44b4 <__cxa_atexit@plt+0x1d87a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r5, r3 │ │ │ │ b aca1e4 <__cxa_atexit@plt+0xabe4d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, r8, asr sl │ │ │ │ + rscseq r8, ip, r8, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -483871,30 +483871,30 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldrdeq r6, [sp], #60 @ 0x3c @ │ │ │ │ + strhteq r6, [sp], #60 @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #32] @ 1e45cc <__cxa_atexit@plt+0x1d88c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 1e45d0 <__cxa_atexit@plt+0x1d88c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r8, ip, ip, lsr sp │ │ │ │ - rscseq r8, ip, r0, asr r9 │ │ │ │ + rscseq r8, ip, ip, lsl sp │ │ │ │ + rscseq r8, ip, r0, lsr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e4618 <__cxa_atexit@plt+0x1d890c> │ │ │ │ ldr r7, [pc, #52] @ 1e4628 <__cxa_atexit@plt+0x1d891c> │ │ │ │ @@ -483909,15 +483909,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e462c <__cxa_atexit@plt+0x1d8920> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r6, sp, r4, lsl #7 │ │ │ │ + rsceq r6, sp, r4, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -483939,15 +483939,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - rscseq r8, ip, ip, asr ip │ │ │ │ + rscseq r8, ip, ip, lsr ip │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e46d4 <__cxa_atexit@plt+0x1d89c8> │ │ │ │ ldr r3, [pc, #28] @ 1e46e4 <__cxa_atexit@plt+0x1d89d8> │ │ │ │ @@ -483956,15 +483956,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e46e8 <__cxa_atexit@plt+0x1d89dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, sp, ip, asr #5 │ │ │ │ + rsceq r6, sp, ip, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -484000,15 +484000,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ b aca834 <__cxa_atexit@plt+0xabeb28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e4798 <__cxa_atexit@plt+0x1d8a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, sp, r0, lsr #4 │ │ │ │ + rsceq r6, sp, r0, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ @@ -484030,30 +484030,30 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ b 1e18d8 <__cxa_atexit@plt+0x1d5bcc> │ │ │ │ - ldrshteq r8, [ip], #160 @ 0xa0 │ │ │ │ + ldrsbteq r8, [ip], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4844 <__cxa_atexit@plt+0x1d8b38> │ │ │ │ ldr r2, [pc, #28] @ 1e484c <__cxa_atexit@plt+0x1d8b40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1e0e04 <__cxa_atexit@plt+0x1d50f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [ip], #108 @ 0x6c │ │ │ │ + smlalseq r8, ip, ip, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e4894 <__cxa_atexit@plt+0x1d8b88> │ │ │ │ @@ -484069,15 +484069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e48ac <__cxa_atexit@plt+0x1d8ba0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r6, sp, ip, lsr r1 │ │ │ │ + rsceq r6, sp, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4908 <__cxa_atexit@plt+0x1d8bfc> │ │ │ │ @@ -484096,15 +484096,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq r8, ip, r0, lsl sl │ │ │ │ + ldrshteq r8, [ip], #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -484130,15 +484130,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, ip, lsl #11 │ │ │ │ + rscseq r8, ip, ip, ror #10 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -484155,15 +484155,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e4a04 <__cxa_atexit@plt+0x1d8cf8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, sp, r8, ror #31 │ │ │ │ + rsceq r5, sp, r8, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4a64 <__cxa_atexit@plt+0x1d8d58> │ │ │ │ @@ -484183,15 +484183,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrhteq r8, [ip], #136 @ 0x88 │ │ │ │ + smlalseq r8, ip, r8, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1e4a90 <__cxa_atexit@plt+0x1d8d84> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ smlaleq r1, r9, r6, r6 │ │ │ │ @@ -484281,18 +484281,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, ip, lsr r3 │ │ │ │ + rscseq r8, ip, ip, lsl r3 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ rsceq r1, r9, r1, asr #10 │ │ │ │ - rsceq r5, sp, r4, ror #27 │ │ │ │ + rsceq r5, sp, r4, asr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e4c8c <__cxa_atexit@plt+0x1d8f80> │ │ │ │ @@ -484324,19 +484324,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e4c9c <__cxa_atexit@plt+0x1d8f90> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, ip, lsr #5 │ │ │ │ + rscseq r8, ip, ip, lsl #5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r8, ip, r8, ror #8 │ │ │ │ - smlalseq r8, ip, r8, r2 │ │ │ │ - rsceq r5, sp, r0, lsr sp │ │ │ │ + rscseq r8, ip, r8, asr #8 │ │ │ │ + rscseq r8, ip, r8, ror r2 │ │ │ │ + rsceq r5, sp, r0, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484362,24 +484362,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrsbteq r8, [ip], #52 @ 0x34 │ │ │ │ - rscseq r8, ip, r4, lsl #4 │ │ │ │ + ldrhteq r8, [ip], #52 @ 0x34 │ │ │ │ + rscseq r8, ip, r4, ror #3 │ │ │ │ rsceq r1, r9, r9, ror #7 │ │ │ │ - rsceq r5, sp, r0, lsr #25 │ │ │ │ + rsceq r5, sp, r0, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ b 1e4cc8 <__cxa_atexit@plt+0x1d8fbc> │ │ │ │ - rsceq r5, sp, r4, lsl #25 │ │ │ │ + rsceq r5, sp, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -484395,15 +484395,15 @@ │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ rsceq r1, r9, pc, lsr #7 │ │ │ │ - rsceq r5, sp, r8, lsr #24 │ │ │ │ + rsceq r5, sp, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e4e10 <__cxa_atexit@plt+0x1d9104> │ │ │ │ @@ -484418,17 +484418,17 @@ │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ b 1e4cc8 <__cxa_atexit@plt+0x1d8fbc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, ip, r0, ror #5 │ │ │ │ - rscseq r8, ip, r8, lsl #2 │ │ │ │ - rsceq r5, sp, r4, asr #23 │ │ │ │ + rscseq r8, ip, r0, asr #5 │ │ │ │ + rscseq r8, ip, r8, ror #1 │ │ │ │ + rsceq r5, sp, r4, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e4e8c <__cxa_atexit@plt+0x1d9180> │ │ │ │ add r6, r9, #16 │ │ │ │ @@ -484452,18 +484452,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r8, ip, r0, r0 │ │ │ │ + rscseq r8, ip, r0, ror r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldrdeq r1, [r9], #35 @ 0x23 @ │ │ │ │ - rsceq r5, sp, r4, lsr fp │ │ │ │ + rsceq r5, sp, r4, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484485,17 +484485,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rscseq r8, ip, r8, ror #3 │ │ │ │ - rscseq r8, ip, ip │ │ │ │ - rsceq r5, sp, r0, asr #21 │ │ │ │ + rscseq r8, ip, r8, asr #3 │ │ │ │ + rscseq r7, ip, ip, ror #31 │ │ │ │ + rsceq r5, sp, r0, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e4f84 <__cxa_atexit@plt+0x1d9278> │ │ │ │ @@ -484511,15 +484511,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, sp, r4, ror #20 │ │ │ │ + rsceq r5, sp, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5970 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ @@ -484534,15 +484534,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 1e4ff4 <__cxa_atexit@plt+0x1d92e8> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, ip, lsl pc │ │ │ │ + ldrshteq r7, [ip], #236 @ 0xec │ │ │ │ rsceq r1, r9, r2, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -484589,18 +484589,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, r4, ror lr │ │ │ │ + rscseq r7, ip, r4, asr lr │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ rsceq r1, r9, r9, lsl #1 │ │ │ │ - rsceq r5, sp, r4, lsl r9 │ │ │ │ + strdeq r5, [sp], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5164 <__cxa_atexit@plt+0x1d9458> │ │ │ │ @@ -484634,19 +484634,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e5174 <__cxa_atexit@plt+0x1d9468> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [ip], #220 @ 0xdc │ │ │ │ + ldrhteq r7, [ip], #220 @ 0xdc │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - smlalseq r7, ip, r4, pc @ │ │ │ │ - rscseq r7, ip, r4, asr #27 │ │ │ │ - rsceq r5, sp, r8, asr r8 │ │ │ │ + rscseq r7, ip, r4, ror pc │ │ │ │ + rscseq r7, ip, r4, lsr #27 │ │ │ │ + rsceq r5, sp, r8, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484673,18 +484673,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldrshteq r7, [ip], #232 @ 0xe8 │ │ │ │ - rscseq r7, ip, r8, lsr #26 │ │ │ │ + ldrsbteq r7, [ip], #232 @ 0xe8 │ │ │ │ + rscseq r7, ip, r8, lsl #26 │ │ │ │ rsceq r0, r9, r0, lsr #30 │ │ │ │ - rsceq r5, sp, r4, asr #15 │ │ │ │ + rsceq r5, sp, r4, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e5290 <__cxa_atexit@plt+0x1d9584> │ │ │ │ add r6, r3, #12 │ │ │ │ @@ -484709,18 +484709,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, ip, r0, ip │ │ │ │ - rscseq r7, ip, r4, ror #28 │ │ │ │ - rscseq r7, ip, ip, lsl #25 │ │ │ │ - rsceq r5, sp, r0, lsr r7 │ │ │ │ + rscseq r7, ip, r0, ror ip │ │ │ │ + rscseq r7, ip, r4, asr #28 │ │ │ │ + rscseq r7, ip, ip, ror #24 │ │ │ │ + rsceq r5, sp, r0, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484742,16 +484742,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rscseq r7, ip, r4, ror #27 │ │ │ │ - rscseq r7, ip, r8, lsl #24 │ │ │ │ + rscseq r7, ip, r4, asr #27 │ │ │ │ + rscseq r7, ip, r8, ror #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e538c <__cxa_atexit@plt+0x1d9680> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #60] @ 1e5394 <__cxa_atexit@plt+0x1d9688> │ │ │ │ @@ -484767,17 +484767,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b db0424 <__cxa_atexit@plt+0xda4718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, ip, r4, fp │ │ │ │ - smlalseq r7, ip, r0, fp │ │ │ │ - rscseq r7, ip, r0, lsr #24 │ │ │ │ + rscseq r7, ip, r4, ror fp │ │ │ │ + rscseq r7, ip, r0, ror fp │ │ │ │ + rscseq r7, ip, r0, lsl #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e53d4 <__cxa_atexit@plt+0x1d96c8> │ │ │ │ ldr r2, [pc, #32] @ 1e53dc <__cxa_atexit@plt+0x1d96d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -484785,15 +484785,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 1e53e0 <__cxa_atexit@plt+0x1d96d4> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, r0, lsr fp │ │ │ │ + rscseq r7, ip, r0, lsl fp │ │ │ │ rsceq r0, r9, r6, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -484838,18 +484838,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, r8, lsl #21 │ │ │ │ + rscseq r7, ip, r8, ror #20 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rsceq r0, r9, r1, asr #25 │ │ │ │ - rsceq r5, sp, r0, lsr r5 │ │ │ │ + rsceq r5, sp, r0, lsl r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5540 <__cxa_atexit@plt+0x1d9834> │ │ │ │ @@ -484881,19 +484881,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e5550 <__cxa_atexit@plt+0x1d9844> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r7, [ip], #152 @ 0x98 │ │ │ │ + ldrsbteq r7, [ip], #152 @ 0x98 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrhteq r7, [ip], #180 @ 0xb4 │ │ │ │ - rscseq r7, ip, r4, ror #19 │ │ │ │ - rsceq r5, sp, ip, ror r4 │ │ │ │ + smlalseq r7, ip, r4, fp │ │ │ │ + rscseq r7, ip, r4, asr #19 │ │ │ │ + rsceq r5, sp, ip, asr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -484919,16 +484919,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r7, ip, r0, lsr #22 │ │ │ │ - rscseq r7, ip, r0, asr r9 │ │ │ │ + rscseq r7, ip, r0, lsl #22 │ │ │ │ + rscseq r7, ip, r0, lsr r9 │ │ │ │ rsceq r0, r9, r3, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e5664 <__cxa_atexit@plt+0x1d9958> │ │ │ │ @@ -484954,17 +484954,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r7, [ip], #140 @ 0x8c │ │ │ │ - smlalseq r7, ip, r4, sl │ │ │ │ - ldrhteq r7, [ip], #140 @ 0x8c │ │ │ │ + smlalseq r7, ip, ip, r8 │ │ │ │ + rscseq r7, ip, r4, ror sl │ │ │ │ + smlalseq r7, ip, ip, r8 │ │ │ │ rsceq r0, r9, r6, asr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -485009,18 +485009,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [ip], #124 @ 0x7c │ │ │ │ + ldrhteq r7, [ip], #124 @ 0x7c │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rsceq r0, r9, r5, lsl sl │ │ │ │ - rsceq r5, sp, r4, lsl #5 │ │ │ │ + rsceq r5, sp, r4, ror #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e57ec <__cxa_atexit@plt+0x1d9ae0> │ │ │ │ @@ -485052,19 +485052,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e57fc <__cxa_atexit@plt+0x1d9af0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, ip, asr #14 │ │ │ │ + rscseq r7, ip, ip, lsr #14 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r7, ip, r8, lsl #18 │ │ │ │ - rscseq r7, ip, r8, lsr r7 │ │ │ │ - ldrdeq r5, [sp], #20 @ │ │ │ │ + rscseq r7, ip, r8, ror #17 │ │ │ │ + rscseq r7, ip, r8, lsl r7 │ │ │ │ + strhteq r5, [sp], #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e58a8 <__cxa_atexit@plt+0x1d9b9c> │ │ │ │ @@ -485099,20 +485099,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e58b8 <__cxa_atexit@plt+0x1d9bac> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, ip, ip, r6 │ │ │ │ + rscseq r7, ip, ip, ror r6 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r7, ip, r8, asr r8 │ │ │ │ - rscseq r7, ip, r8, lsl #13 │ │ │ │ + rscseq r7, ip, r8, lsr r8 │ │ │ │ + rscseq r7, ip, r8, ror #12 │ │ │ │ smlaleq r0, r9, fp, r8 │ │ │ │ - rsceq r5, sp, r0, lsl r1 │ │ │ │ + strdeq r5, [sp], #0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485136,17 +485136,17 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq r7, ip, r0, asr #15 │ │ │ │ - rscseq r7, ip, r4, ror #11 │ │ │ │ - rsceq r5, sp, r8, lsl #1 │ │ │ │ + rscseq r7, ip, r0, lsr #15 │ │ │ │ + rscseq r7, ip, r4, asr #11 │ │ │ │ + rsceq r5, sp, r8, rrx │ │ │ │ andeq r0, r3, r5, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e59c0 <__cxa_atexit@plt+0x1d9cb4> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -485166,15 +485166,15 @@ │ │ │ │ str sl, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 1e5b58 <__cxa_atexit@plt+0x1d9e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e59d0 <__cxa_atexit@plt+0x1d9cc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, sp, r4, lsr r0 │ │ │ │ + rsceq r5, sp, r4, lsl r0 │ │ │ │ mov fp, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r6, r6, #28 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e5a48 <__cxa_atexit@plt+0x1d9d3c> │ │ │ │ @@ -485206,15 +485206,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, sp, ip, ror pc │ │ │ │ + rsceq r4, sp, ip, asr pc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e59d4 <__cxa_atexit@plt+0x1d9cc8> │ │ │ │ mov fp, r7 │ │ │ │ @@ -485257,15 +485257,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq r4, [sp], #236 @ 0xec │ │ │ │ + smlaleq r4, sp, ip, lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e5a8c <__cxa_atexit@plt+0x1d9d80> │ │ │ │ mov fp, r7 │ │ │ │ @@ -485301,22 +485301,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ @ instruction: 0xfffff1c0 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r4, sp, r0, lsl #28 │ │ │ │ + rsceq r4, sp, r0, ror #27 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e5b58 <__cxa_atexit@plt+0x1d9e4c> │ │ │ │ - rsceq r4, sp, ip, ror #27 │ │ │ │ + rsceq r4, sp, ip, asr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5c50 <__cxa_atexit@plt+0x1d9f44> │ │ │ │ @@ -485332,16 +485332,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e5c68 <__cxa_atexit@plt+0x1d9f5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, sp, ip, lsr #27 │ │ │ │ rsceq r4, sp, ip, lsl #27 │ │ │ │ + rsceq r4, sp, ip, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 1e5ca8 <__cxa_atexit@plt+0x1d9f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -485349,22 +485349,22 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e5ca0 <__cxa_atexit@plt+0x1d9f94> │ │ │ │ b 1e5cb8 <__cxa_atexit@plt+0x1d9fac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, sp, ip, asr #26 │ │ │ │ + rsceq r4, sp, ip, lsr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5970 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ - rsceq r4, sp, ip, lsr #26 │ │ │ │ + rsceq r4, sp, ip, lsl #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5d18 <__cxa_atexit@plt+0x1da00c> │ │ │ │ @@ -485380,23 +485380,23 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r4, [sp], #192 @ 0xc0 @ │ │ │ │ + strhteq r4, [sp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5970 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ - rsceq r4, sp, ip, lsr #25 │ │ │ │ + rsceq r4, sp, ip, lsl #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485409,16 +485409,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e5d9c <__cxa_atexit@plt+0x1da090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r4, sp, ip, ror ip │ │ │ │ - rsceq r4, sp, r4, asr ip │ │ │ │ + rsceq r4, sp, ip, asr ip │ │ │ │ + rsceq r4, sp, r4, lsr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5de8 <__cxa_atexit@plt+0x1da0dc> │ │ │ │ @@ -485434,47 +485434,47 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e5e00 <__cxa_atexit@plt+0x1da0f4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, sp, r4, lsr #24 │ │ │ │ - strdeq r4, [sp], #180 @ 0xb4 @ │ │ │ │ + rsceq r4, sp, r4, lsl #24 │ │ │ │ + ldrdeq r4, [sp], #180 @ 0xb4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 1e5e3c <__cxa_atexit@plt+0x1da130> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #24] @ 1e5e40 <__cxa_atexit@plt+0x1da134> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5970 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ - rscseq r7, ip, r4, ror #1 │ │ │ │ - ldrsbteq r7, [ip], #0 │ │ │ │ - rsceq r4, sp, r0, asr #23 │ │ │ │ + rscseq r7, ip, r4, asr #1 │ │ │ │ + ldrhteq r7, [ip], #0 │ │ │ │ + rsceq r4, sp, r0, lsr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1e5d58 <__cxa_atexit@plt+0x1da04c> │ │ │ │ - rsceq r4, sp, r8, lsr #23 │ │ │ │ + rsceq r4, sp, r8, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1e5db0 <__cxa_atexit@plt+0x1da0a4> │ │ │ │ - rsceq r4, sp, ip, ror fp │ │ │ │ + rsceq r4, sp, ip, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1e5c18 <__cxa_atexit@plt+0x1d9f0c> │ │ │ │ @@ -485510,22 +485510,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1e5f40 <__cxa_atexit@plt+0x1da234> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, ip, r8, ror #5 │ │ │ │ + rscseq r7, ip, r8, asr #5 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq r4, sp, r0, lsl #22 │ │ │ │ + rsceq r4, sp, r0, ror #21 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 1e65b0 <__cxa_atexit@plt+0x1da8a4> │ │ │ │ - rsceq r4, sp, ip, lsr #21 │ │ │ │ + rsceq r4, sp, ip, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e5fa4 <__cxa_atexit@plt+0x1da298> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -485542,17 +485542,17 @@ │ │ │ │ beq 1e5f9c <__cxa_atexit@plt+0x1da290> │ │ │ │ b 1e5fc4 <__cxa_atexit@plt+0x1da2b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r8, ror pc │ │ │ │ + rscseq r6, ip, r8, asr pc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, sp, r0, asr #20 │ │ │ │ + rsceq r4, sp, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r7 │ │ │ │ b 1e5970 <__cxa_atexit@plt+0x1d9c64> │ │ │ │ @@ -485567,15 +485567,15 @@ │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #20] @ 1e6018 <__cxa_atexit@plt+0x1da30c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [ip], #232 @ 0xe8 │ │ │ │ + ldrsbteq r6, [ip], #232 @ 0xe8 │ │ │ │ rsceq r0, r9, lr, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -485620,18 +485620,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r0, asr lr │ │ │ │ + rscseq r6, ip, r0, lsr lr │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rsceq r0, r9, r0, lsr r0 │ │ │ │ - strdeq r4, [sp], #136 @ 0x88 @ │ │ │ │ + ldrdeq r4, [sp], #136 @ 0x88 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6178 <__cxa_atexit@plt+0x1da46c> │ │ │ │ @@ -485663,19 +485663,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e6188 <__cxa_atexit@plt+0x1da47c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r0, asr #27 │ │ │ │ + rscseq r6, ip, r0, lsr #27 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r6, ip, ip, ror pc │ │ │ │ - rscseq r6, ip, ip, lsr #27 │ │ │ │ - rsceq r4, sp, r4, asr #16 │ │ │ │ + rscseq r6, ip, ip, asr pc │ │ │ │ + rscseq r6, ip, ip, lsl #27 │ │ │ │ + rsceq r4, sp, r4, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485701,16 +485701,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r6, ip, r8, ror #29 │ │ │ │ - rscseq r6, ip, r8, lsl sp │ │ │ │ + rscseq r6, ip, r8, asr #29 │ │ │ │ + ldrshteq r6, [ip], #200 @ 0xc8 │ │ │ │ rsceq pc, r8, sp, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1e629c <__cxa_atexit@plt+0x1da590> │ │ │ │ @@ -485736,17 +485736,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r4, lsl #25 │ │ │ │ - rscseq r6, ip, ip, asr lr │ │ │ │ - rscseq r6, ip, r4, lsl #25 │ │ │ │ + rscseq r6, ip, r4, ror #24 │ │ │ │ + rscseq r6, ip, ip, lsr lr │ │ │ │ + rscseq r6, ip, r4, ror #24 │ │ │ │ rsceq pc, r8, lr, lsl #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -485791,18 +485791,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r4, lsr #23 │ │ │ │ + rscseq r6, ip, r4, lsl #23 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ rsceq pc, r8, r4, lsl #27 │ │ │ │ - rsceq r4, sp, ip, asr #12 │ │ │ │ + rsceq r4, sp, ip, lsr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6424 <__cxa_atexit@plt+0x1da718> │ │ │ │ @@ -485834,19 +485834,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e6434 <__cxa_atexit@plt+0x1da728> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r4, lsl fp │ │ │ │ + ldrshteq r6, [ip], #164 @ 0xa4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrsbteq r6, [ip], #192 @ 0xc0 │ │ │ │ - rscseq r6, ip, r0, lsl #22 │ │ │ │ - smlaleq r4, sp, ip, r5 │ │ │ │ + ldrhteq r6, [ip], #192 @ 0xc0 │ │ │ │ + rscseq r6, ip, r0, ror #21 │ │ │ │ + rsceq r4, sp, ip, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e64e0 <__cxa_atexit@plt+0x1da7d4> │ │ │ │ @@ -485881,20 +485881,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e64f0 <__cxa_atexit@plt+0x1da7e4> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r4, ror #20 │ │ │ │ + rscseq r6, ip, r4, asr #20 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r6, ip, r0, lsr #24 │ │ │ │ - rscseq r6, ip, r0, asr sl │ │ │ │ + rscseq r6, ip, r0, lsl #24 │ │ │ │ + rscseq r6, ip, r0, lsr sl │ │ │ │ rsceq pc, r8, r5, lsr #24 │ │ │ │ - ldrdeq r4, [sp], #72 @ 0x48 @ │ │ │ │ + strhteq r4, [sp], #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -485918,16 +485918,16 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq r6, ip, r8, lsl #23 │ │ │ │ - rscseq r6, ip, ip, lsr #19 │ │ │ │ + rscseq r6, ip, r8, ror #22 │ │ │ │ + rscseq r6, ip, ip, lsl #19 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -485962,16 +485962,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1e6640 <__cxa_atexit@plt+0x1da934> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq r4, sp, r0, lsl r4 │ │ │ │ strdeq r4, [sp], #48 @ 0x30 @ │ │ │ │ + ldrdeq r4, [sp], #48 @ 0x30 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e668c <__cxa_atexit@plt+0x1da980> │ │ │ │ @@ -485987,16 +485987,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e66a4 <__cxa_atexit@plt+0x1da998> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq r4, [sp], #56 @ 0x38 │ │ │ │ - smlaleq r4, sp, r0, r3 │ │ │ │ + smlaleq r4, sp, r8, r3 │ │ │ │ + rsceq r4, sp, r0, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 1e66e4 <__cxa_atexit@plt+0x1da9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -486004,24 +486004,24 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e66dc <__cxa_atexit@plt+0x1da9d0> │ │ │ │ b 1e66f4 <__cxa_atexit@plt+0x1da9e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r4, sp, r0, asr r3 │ │ │ │ + rsceq r4, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b 1e65b0 <__cxa_atexit@plt+0x1da8a4> │ │ │ │ - rsceq r4, sp, r8, lsr #6 │ │ │ │ + rsceq r4, sp, r8, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e675c <__cxa_atexit@plt+0x1daa50> │ │ │ │ @@ -486037,24 +486037,24 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r4, sp, ip, asr #5 │ │ │ │ + rsceq r4, sp, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, #0 │ │ │ │ b 1e65b0 <__cxa_atexit@plt+0x1da8a4> │ │ │ │ - rsceq r4, sp, r4, lsr #5 │ │ │ │ + rsceq r4, sp, r4, lsl #5 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -486067,16 +486067,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e67e4 <__cxa_atexit@plt+0x1daad8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r4, sp, ip, ror r2 │ │ │ │ - rsceq r4, sp, ip, asr #4 │ │ │ │ + rsceq r4, sp, ip, asr r2 │ │ │ │ + rsceq r4, sp, ip, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e6830 <__cxa_atexit@plt+0x1dab24> │ │ │ │ ldr r7, [pc, #52] @ 1e6840 <__cxa_atexit@plt+0x1dab34> │ │ │ │ @@ -486091,16 +486091,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e6844 <__cxa_atexit@plt+0x1dab38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, sp, r4, lsr #4 │ │ │ │ - strdeq r4, [sp], #16 @ │ │ │ │ + rsceq r4, sp, r4, lsl #4 │ │ │ │ + ldrdeq r4, [sp], #16 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 1e6888 <__cxa_atexit@plt+0x1dab7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #32] @ 1e688c <__cxa_atexit@plt+0x1dab80> │ │ │ │ @@ -486108,32 +486108,32 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ b 1e65b0 <__cxa_atexit@plt+0x1da8a4> │ │ │ │ - rscseq r6, ip, r0, lsr #13 │ │ │ │ - rscseq r6, ip, ip, lsl #13 │ │ │ │ - strhteq r4, [sp], #28 │ │ │ │ + rscseq r6, ip, r0, lsl #13 │ │ │ │ + rscseq r6, ip, ip, ror #12 │ │ │ │ + smlaleq r4, sp, ip, r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1e67a0 <__cxa_atexit@plt+0x1daa94> │ │ │ │ - rsceq r4, sp, r4, lsr #3 │ │ │ │ + rsceq r4, sp, r4, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1e67f8 <__cxa_atexit@plt+0x1daaec> │ │ │ │ - rsceq r4, sp, r8, ror r1 │ │ │ │ + rsceq r4, sp, r8, asr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1e6654 <__cxa_atexit@plt+0x1da948> │ │ │ │ @@ -486169,20 +486169,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1e698c <__cxa_atexit@plt+0x1dac80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, ip, ip, r8 │ │ │ │ + rscseq r6, ip, ip, ror r8 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - strdeq r4, [sp], #4 @ │ │ │ │ - rsceq r4, sp, r8, ror #1 │ │ │ │ + ldrdeq r4, [sp], #4 @ │ │ │ │ + rsceq r4, sp, r8, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e69e4 <__cxa_atexit@plt+0x1dacd8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486197,17 +486197,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b 8e1a7c <__cxa_atexit@plt+0x8d5d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, ip, lsr r5 │ │ │ │ + rscseq r6, ip, ip, lsl r5 │ │ │ │ rsceq pc, r8, fp, lsl r7 @ │ │ │ │ - rsceq r4, sp, ip, lsl #1 │ │ │ │ + rsceq r4, sp, ip, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6a3c <__cxa_atexit@plt+0x1dad30> │ │ │ │ @@ -486223,27 +486223,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6a54 <__cxa_atexit@plt+0x1dad48> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, sp, r4, asr r0 │ │ │ │ - rsceq r4, sp, ip, lsr #32 │ │ │ │ + rsceq r4, sp, r4, lsr r0 │ │ │ │ + rsceq r4, sp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ ldreq r7, [r7, #5] │ │ │ │ ldrne r7, [pc, #8] @ 1e6a80 <__cxa_atexit@plt+0x1dad74> │ │ │ │ addne r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r4, sp, r4, lsl r0 │ │ │ │ strdeq r3, [sp], #244 @ 0xf4 @ │ │ │ │ + ldrdeq r3, [sp], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e6ad8 <__cxa_atexit@plt+0x1dadcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486258,17 +486258,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b 8e1a7c <__cxa_atexit@plt+0x8d5d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r8, asr #8 │ │ │ │ + rscseq r6, ip, r8, lsr #8 │ │ │ │ rsceq pc, r8, lr, lsl r6 @ │ │ │ │ - strhteq r3, [sp], #240 @ 0xf0 │ │ │ │ + smlaleq r3, sp, r0, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6b30 <__cxa_atexit@plt+0x1dae24> │ │ │ │ @@ -486284,16 +486284,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6b48 <__cxa_atexit@plt+0x1dae3c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, r8, ror pc │ │ │ │ - rsceq r3, sp, r0, asr pc │ │ │ │ + rsceq r3, sp, r8, asr pc │ │ │ │ + rsceq r3, sp, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e6b78 <__cxa_atexit@plt+0x1dae6c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -486302,17 +486302,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 1e6b90 <__cxa_atexit@plt+0x1dae84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1e6b94 <__cxa_atexit@plt+0x1dae88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sp, r0, lsr #30 │ │ │ │ - rsceq r3, sp, r8, lsl pc │ │ │ │ - rsceq r3, sp, r0, ror #29 │ │ │ │ + rsceq r3, sp, r0, lsl #30 │ │ │ │ + strdeq r3, [sp], #232 @ 0xe8 @ │ │ │ │ + rsceq r3, sp, r0, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e6bec <__cxa_atexit@plt+0x1daee0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -486327,17 +486327,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b 8e1a7c <__cxa_atexit@plt+0x8d5d70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r4, lsr r3 │ │ │ │ + rscseq r6, ip, r4, lsl r3 │ │ │ │ rsceq pc, r8, r6, lsl #10 │ │ │ │ - strhteq r3, [sp], #228 @ 0xe4 │ │ │ │ + smlaleq r3, sp, r4, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6c44 <__cxa_atexit@plt+0x1daf38> │ │ │ │ @@ -486353,16 +486353,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6c5c <__cxa_atexit@plt+0x1daf50> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, ip, ror lr │ │ │ │ - rsceq r3, sp, r4, asr lr │ │ │ │ + rsceq r3, sp, ip, asr lr │ │ │ │ + rsceq r3, sp, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1e6c8c <__cxa_atexit@plt+0x1daf80> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ @@ -486371,16 +486371,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 1e6ca4 <__cxa_atexit@plt+0x1daf98> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1e6ca8 <__cxa_atexit@plt+0x1daf9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sp, r4, lsr #28 │ │ │ │ - rsceq r3, sp, ip, lsl lr │ │ │ │ + rsceq r3, sp, r4, lsl #28 │ │ │ │ + strdeq r3, [sp], #220 @ 0xdc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6cf0 <__cxa_atexit@plt+0x1dafe4> │ │ │ │ @@ -486396,15 +486396,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6d08 <__cxa_atexit@plt+0x1daffc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r3, [sp], #216 @ 0xd8 @ │ │ │ │ + strhteq r3, [sp], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ mov r3, r2 │ │ │ │ movne r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -486433,15 +486433,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6d9c <__cxa_atexit@plt+0x1db090> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, sp, r8, asr #26 │ │ │ │ + rsceq r3, sp, r8, lsr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -486464,15 +486464,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6e18 <__cxa_atexit@plt+0x1db10c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq r3, [sp], #192 @ 0xc0 @ │ │ │ │ + strhteq r3, [sp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ @@ -486495,29 +486495,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6e94 <__cxa_atexit@plt+0x1db188> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, sp, r8, asr ip │ │ │ │ + rsceq r3, sp, r8, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1e6ec8 <__cxa_atexit@plt+0x1db1bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1e6ecc <__cxa_atexit@plt+0x1db1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, ip, ip, r0 │ │ │ │ - smlalseq r6, ip, r8, r0 │ │ │ │ + rscseq r6, ip, ip, ror r0 │ │ │ │ + rscseq r6, ip, r8, ror r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e6f14 <__cxa_atexit@plt+0x1db208> │ │ │ │ @@ -486533,15 +486533,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e6f2c <__cxa_atexit@plt+0x1db220> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, sp, r4, asr #23 │ │ │ │ + rsceq r3, sp, r4, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e6f70 <__cxa_atexit@plt+0x1db264> │ │ │ │ @@ -486602,15 +486602,15 @@ │ │ │ │ b 1e7028 <__cxa_atexit@plt+0x1db31c> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e7040 <__cxa_atexit@plt+0x1db334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, ip, r8, lsr r0 │ │ │ │ + rscseq r6, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1e7064 <__cxa_atexit@plt+0x1db358> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -486620,15 +486620,15 @@ │ │ │ │ b 1e7070 <__cxa_atexit@plt+0x1db364> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e7088 <__cxa_atexit@plt+0x1db37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, ip, ror #31 │ │ │ │ + rscseq r5, ip, ip, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e70d0 <__cxa_atexit@plt+0x1db3c4> │ │ │ │ ldr r7, [pc, #52] @ 1e70e0 <__cxa_atexit@plt+0x1db3d4> │ │ │ │ @@ -486643,15 +486643,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e70e4 <__cxa_atexit@plt+0x1db3d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r3, sp, ip, lsl #20 │ │ │ │ + rsceq r3, sp, ip, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq 1e7128 <__cxa_atexit@plt+0x1db41c> │ │ │ │ @@ -486732,40 +486732,40 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq r3, [sp], #136 @ 0x88 │ │ │ │ + smlaleq r3, sp, r8, r8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1e7274 <__cxa_atexit@plt+0x1db568> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ ldr r3, [pc, #12] @ 1e7278 <__cxa_atexit@plt+0x1db56c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r3, sp, r8, ror r8 │ │ │ │ + rsceq r3, sp, r8, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 1e7304 <__cxa_atexit@plt+0x1db5f8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e72ac <__cxa_atexit@plt+0x1db5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, ip, asr #27 │ │ │ │ + rscseq r5, ip, ip, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ bne 1e72d0 <__cxa_atexit@plt+0x1db5c4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -486775,30 +486775,30 @@ │ │ │ │ b 1e72dc <__cxa_atexit@plt+0x1db5d0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e72f4 <__cxa_atexit@plt+0x1db5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r0, lsl #27 │ │ │ │ + rscseq r5, ip, r0, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7320 <__cxa_atexit@plt+0x1db614> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 1e7334 <__cxa_atexit@plt+0x1db628> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e7330 <__cxa_atexit@plt+0x1db624> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sp, r0, asr #15 │ │ │ │ + rsceq r3, sp, r0, lsr #15 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1e735c <__cxa_atexit@plt+0x1db650> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1e7354 <__cxa_atexit@plt+0x1db648> │ │ │ │ @@ -486851,15 +486851,15 @@ │ │ │ │ str r7, [r5, #8] │ │ │ │ b 1e7098 <__cxa_atexit@plt+0x1db38c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 1e7424 <__cxa_atexit@plt+0x1db718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r4, asr ip │ │ │ │ + rscseq r5, ip, r4, lsr ip │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e744c <__cxa_atexit@plt+0x1db740> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -486877,16 +486877,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 1e7490 <__cxa_atexit@plt+0x1db784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrshteq r5, [ip], #188 @ 0xbc │ │ │ │ - ldrshteq r5, [ip], #188 @ 0xbc │ │ │ │ + ldrsbteq r5, [ip], #188 @ 0xbc │ │ │ │ + ldrsbteq r5, [ip], #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e74c0 <__cxa_atexit@plt+0x1db7b4> │ │ │ │ ldr r5, [pc, #28] @ 1e74d0 <__cxa_atexit@plt+0x1db7c4> │ │ │ │ @@ -486895,15 +486895,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 1e7098 <__cxa_atexit@plt+0x1db38c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e74d4 <__cxa_atexit@plt+0x1db7c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, sp, r4, lsr #12 │ │ │ │ + rsceq r3, sp, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e7500 <__cxa_atexit@plt+0x1db7f4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #80] @ 1e7548 <__cxa_atexit@plt+0x1db83c> │ │ │ │ @@ -486924,35 +486924,35 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1e7514 <__cxa_atexit@plt+0x1db808> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r5, ip, r0, asr sl │ │ │ │ + rscseq r5, ip, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e756c <__cxa_atexit@plt+0x1db860> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1e7584 <__cxa_atexit@plt+0x1db878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [ip], #144 @ 0x90 │ │ │ │ + ldrhteq r5, [ip], #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 1e6d4c <__cxa_atexit@plt+0x1db040> │ │ │ │ - rsceq r3, sp, r4, ror r5 │ │ │ │ + rsceq r3, sp, r4, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e75d0 <__cxa_atexit@plt+0x1db8c4> │ │ │ │ ldr r2, [pc, #32] @ 1e75d8 <__cxa_atexit@plt+0x1db8cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -486960,17 +486960,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r4, lsr r9 │ │ │ │ + rscseq r5, ip, r4, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, sp, r0, lsr #10 │ │ │ │ + rsceq r3, sp, r0, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -486982,16 +486982,16 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [ip], #136 @ 0x88 │ │ │ │ - rsceq r3, sp, r4, ror #9 │ │ │ │ + ldrhteq r5, [ip], #136 @ 0x88 │ │ │ │ + rsceq r3, sp, r4, asr #9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7674 <__cxa_atexit@plt+0x1db968> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -487003,15 +487003,15 @@ │ │ │ │ b 1e7688 <__cxa_atexit@plt+0x1db97c> │ │ │ │ mov r7, fp │ │ │ │ b 1e79e4 <__cxa_atexit@plt+0x1dbcd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e7684 <__cxa_atexit@plt+0x1db978> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r3, [sp], #68 @ 0x44 │ │ │ │ + smlaleq r3, sp, r4, r4 │ │ │ │ mov fp, r7 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e76e8 <__cxa_atexit@plt+0x1db9dc> │ │ │ │ @@ -487037,22 +487037,22 @@ │ │ │ │ ldr r3, [pc, #16] @ 1e7708 <__cxa_atexit@plt+0x1db9fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, sp, r0, lsl r4 │ │ │ │ + strdeq r3, [sp], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e7688 <__cxa_atexit@plt+0x1db97c> │ │ │ │ - rsceq r3, sp, r8, asr #7 │ │ │ │ + rsceq r3, sp, r8, lsr #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e7740 <__cxa_atexit@plt+0x1dba34> │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -487070,15 +487070,15 @@ │ │ │ │ b 1e779c <__cxa_atexit@plt+0x1dba90> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 1e79e4 <__cxa_atexit@plt+0x1dbcd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r3, sp, r0, ror #6 │ │ │ │ + rsceq r3, sp, r0, asr #6 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e77cc <__cxa_atexit@plt+0x1dbac0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1e77e8 <__cxa_atexit@plt+0x1dbadc> │ │ │ │ @@ -487104,59 +487104,59 @@ │ │ │ │ beq 1e7804 <__cxa_atexit@plt+0x1dbaf8> │ │ │ │ b 1e7854 <__cxa_atexit@plt+0x1dbb48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq r3, [sp], #40 @ 0x28 @ │ │ │ │ + strhteq r3, [sp], #40 @ 0x28 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1e7860 <__cxa_atexit@plt+0x1dbb54> │ │ │ │ - rsceq r3, sp, r0, asr #5 │ │ │ │ + rsceq r3, sp, r0, lsr #5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1e7860 <__cxa_atexit@plt+0x1dbb54> │ │ │ │ - rsceq r3, sp, r8, lsr #5 │ │ │ │ + rsceq r3, sp, r8, lsl #5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 1e7860 <__cxa_atexit@plt+0x1dbb54> │ │ │ │ mov fp, r8 │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1e7878 <__cxa_atexit@plt+0x1dbb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, sp, r4, ror r2 │ │ │ │ + rsceq r3, sp, r4, asr r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e789c <__cxa_atexit@plt+0x1dbb90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r3, sp, r0, asr r2 │ │ │ │ + rsceq r3, sp, r0, lsr r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1e78c4 <__cxa_atexit@plt+0x1dbbb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ mov r9, r7 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, sp, r8, lsr #4 │ │ │ │ + rsceq r3, sp, r8, lsl #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e78f4 <__cxa_atexit@plt+0x1dbbe8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [r5, #20] │ │ │ │ @@ -487204,37 +487204,37 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 1e79b0 <__cxa_atexit@plt+0x1dbca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - rscseq r5, ip, ip, ror #13 │ │ │ │ - rscseq r5, ip, ip, lsl #19 │ │ │ │ + rscseq r5, ip, ip, asr #13 │ │ │ │ + rscseq r5, ip, ip, ror #18 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 1e7928 <__cxa_atexit@plt+0x1dbc1c> │ │ │ │ - rsceq r3, sp, r4, lsr #2 │ │ │ │ + rsceq r3, sp, r4, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1e7740 <__cxa_atexit@plt+0x1dba34> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e79fc <__cxa_atexit@plt+0x1dbcf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r0, lsr #12 │ │ │ │ - rsceq r3, sp, r8, lsr #2 │ │ │ │ + rscseq r5, ip, r0, lsl #12 │ │ │ │ + rsceq r3, sp, r8, lsl #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e7a48 <__cxa_atexit@plt+0x1dbd3c> │ │ │ │ ldr r7, [pc, #52] @ 1e7a58 <__cxa_atexit@plt+0x1dbd4c> │ │ │ │ @@ -487249,31 +487249,31 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e7a5c <__cxa_atexit@plt+0x1dbd50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, sp, r8, ror #1 │ │ │ │ - rsceq r3, sp, ip, asr #1 │ │ │ │ + rsceq r3, sp, r8, asr #1 │ │ │ │ + rsceq r3, sp, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1e7a98 <__cxa_atexit@plt+0x1dbd8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1e7a90 <__cxa_atexit@plt+0x1dbd84> │ │ │ │ b 1e7aa8 <__cxa_atexit@plt+0x1dbd9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq r3, sp, r0, r0 │ │ │ │ + rsceq r3, sp, r0, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 1e7644 <__cxa_atexit@plt+0x1db938> │ │ │ │ @@ -487306,15 +487306,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e7b40 <__cxa_atexit@plt+0x1dbe34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r3, sp, ip │ │ │ │ + rsceq r2, sp, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e7b80 <__cxa_atexit@plt+0x1dbe74> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -487330,15 +487330,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1e7ba0 <__cxa_atexit@plt+0x1dbe94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r5, ip, ip, ror #6 │ │ │ │ + rscseq r5, ip, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1e7c28 <__cxa_atexit@plt+0x1dbf1c> │ │ │ │ @@ -487385,33 +487385,33 @@ │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rscseq r5, ip, r4, lsr #5 │ │ │ │ + rscseq r5, ip, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r5, ip, ip, lsl #6 │ │ │ │ - rscseq r5, ip, ip, ror #13 │ │ │ │ + rscseq r5, ip, ip, ror #5 │ │ │ │ + rscseq r5, ip, ip, asr #13 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e7cbc <__cxa_atexit@plt+0x1dbfb0> │ │ │ │ ldr r2, [pc, #24] @ 1e7cc4 <__cxa_atexit@plt+0x1dbfb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e7af8 <__cxa_atexit@plt+0x1dbdec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r0, asr #4 │ │ │ │ + rscseq r5, ip, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e7d0c <__cxa_atexit@plt+0x1dc000> │ │ │ │ @@ -487427,15 +487427,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e7d24 <__cxa_atexit@plt+0x1dc018> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, sp, r0, lsr lr │ │ │ │ + rsceq r2, sp, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e7da0 <__cxa_atexit@plt+0x1dc094> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -487479,34 +487479,34 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e7de8 <__cxa_atexit@plt+0x1dc0dc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, ip, r0, asr r1 │ │ │ │ - rscseq r5, ip, r8, lsr r1 │ │ │ │ + rscseq r5, ip, r0, lsr r1 │ │ │ │ + rscseq r5, ip, r8, lsl r1 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - smlalseq r5, ip, ip, r1 │ │ │ │ - rscseq r5, ip, r4, lsl #3 │ │ │ │ - rscseq r5, ip, r4, ror #10 │ │ │ │ + rscseq r5, ip, ip, ror r1 │ │ │ │ + rscseq r5, ip, r4, ror #2 │ │ │ │ + rscseq r5, ip, r4, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e7e38 <__cxa_atexit@plt+0x1dc12c> │ │ │ │ ldr r2, [pc, #24] @ 1e7e40 <__cxa_atexit@plt+0x1dc134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e7af8 <__cxa_atexit@plt+0x1dbdec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, ip, r4, asr #1 │ │ │ │ + rscseq r5, ip, r4, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e7e88 <__cxa_atexit@plt+0x1dc17c> │ │ │ │ @@ -487522,15 +487522,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e7ea0 <__cxa_atexit@plt+0x1dc194> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq r2, [sp], #200 @ 0xc8 │ │ │ │ + smlaleq r2, sp, r8, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e7f1c <__cxa_atexit@plt+0x1dc210> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -487577,35 +487577,35 @@ │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e7f70 <__cxa_atexit@plt+0x1dc264> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r4, [ip], #244 @ 0xf4 │ │ │ │ - ldrhteq r4, [ip], #252 @ 0xfc │ │ │ │ - rsceq r2, sp, ip, lsl #23 │ │ │ │ + ldrhteq r4, [ip], #244 @ 0xf4 │ │ │ │ + smlalseq r4, ip, ip, pc @ │ │ │ │ + rsceq r2, sp, ip, ror #22 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r5, ip, r0, lsr #32 │ │ │ │ - rscseq r5, ip, r8 │ │ │ │ - rscseq r5, ip, r8, ror #7 │ │ │ │ + rscseq r5, ip, r0 │ │ │ │ + rscseq r4, ip, r8, ror #31 │ │ │ │ + rscseq r5, ip, r8, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e7fc4 <__cxa_atexit@plt+0x1dc2b8> │ │ │ │ ldr r2, [pc, #24] @ 1e7fcc <__cxa_atexit@plt+0x1dc2c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e7af8 <__cxa_atexit@plt+0x1dbdec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r8, lsr pc │ │ │ │ + rscseq r4, ip, r8, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8014 <__cxa_atexit@plt+0x1dc308> │ │ │ │ @@ -487621,15 +487621,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e802c <__cxa_atexit@plt+0x1dc320> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, sp, r0, lsr fp │ │ │ │ + rsceq r2, sp, r0, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e80b4 <__cxa_atexit@plt+0x1dc3a8> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -487681,23 +487681,23 @@ │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e8110 <__cxa_atexit@plt+0x1dc404> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, ip, ip, lsr lr │ │ │ │ + rscseq r4, ip, ip, lsl lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r4, ip, r8, lsl lr │ │ │ │ - rsceq r2, sp, ip, ror #19 │ │ │ │ + ldrshteq r4, [ip], #216 @ 0xd8 │ │ │ │ + rsceq r2, sp, ip, asr #19 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r4, ip, r8, lsl #29 │ │ │ │ - rscseq r4, ip, r0, ror lr │ │ │ │ - rscseq r5, ip, r0, asr r2 │ │ │ │ + rscseq r4, ip, r8, ror #28 │ │ │ │ + rscseq r4, ip, r0, asr lr │ │ │ │ + rscseq r5, ip, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e8160 <__cxa_atexit@plt+0x1dc454> │ │ │ │ mov r7, fp │ │ │ │ @@ -487716,36 +487716,36 @@ │ │ │ │ b 1e81ac <__cxa_atexit@plt+0x1dc4a0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e81a8 <__cxa_atexit@plt+0x1dc49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, ip, lsr #27 │ │ │ │ + rscseq r4, ip, ip, lsl #27 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e81c4 <__cxa_atexit@plt+0x1dc4b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, ip, lsl #27 │ │ │ │ + rscseq r4, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e81f4 <__cxa_atexit@plt+0x1dc4e8> │ │ │ │ ldr r2, [pc, #24] @ 1e81fc <__cxa_atexit@plt+0x1dc4f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1e7af8 <__cxa_atexit@plt+0x1dbdec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r8, lsl #26 │ │ │ │ + rscseq r4, ip, r8, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8244 <__cxa_atexit@plt+0x1dc538> │ │ │ │ @@ -487761,15 +487761,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e825c <__cxa_atexit@plt+0x1dc550> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, sp, r4, lsl #18 │ │ │ │ + rsceq r2, sp, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e82e4 <__cxa_atexit@plt+0x1dc5d8> │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -487821,23 +487821,23 @@ │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ b 1e8340 <__cxa_atexit@plt+0x1dc634> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, ip, ip, lsl #24 │ │ │ │ + rscseq r4, ip, ip, ror #23 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r4, ip, r8, ror #23 │ │ │ │ - strhteq r2, [sp], #124 @ 0x7c │ │ │ │ + rscseq r4, ip, r8, asr #23 │ │ │ │ + smlaleq r2, sp, ip, r7 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r4, ip, r8, asr ip │ │ │ │ - rscseq r4, ip, r0, asr #24 │ │ │ │ - rscseq r5, ip, r0, lsr #32 │ │ │ │ + rscseq r4, ip, r8, lsr ip │ │ │ │ + rscseq r4, ip, r0, lsr #24 │ │ │ │ + rscseq r5, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1e8390 <__cxa_atexit@plt+0x1dc684> │ │ │ │ mov r7, fp │ │ │ │ @@ -487856,37 +487856,37 @@ │ │ │ │ b 1e83dc <__cxa_atexit@plt+0x1dc6d0> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e83d8 <__cxa_atexit@plt+0x1dc6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r8, ror fp │ │ │ │ + rscseq r4, ip, r8, asr fp │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e83f4 <__cxa_atexit@plt+0x1dc6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r0, ror #22 │ │ │ │ + rscseq r4, ip, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8428 <__cxa_atexit@plt+0x1dc71c> │ │ │ │ ldr r2, [pc, #28] @ 1e8430 <__cxa_atexit@plt+0x1dc724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r4, [ip], #168 @ 0xa8 │ │ │ │ + ldrhteq r4, [ip], #168 @ 0xa8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8480 <__cxa_atexit@plt+0x1dc774> │ │ │ │ @@ -487929,15 +487929,15 @@ │ │ │ │ str r3, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r4, ip, r0, lsr lr │ │ │ │ + rscseq r4, ip, r0, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8554 <__cxa_atexit@plt+0x1dc848> │ │ │ │ @@ -487959,32 +487959,32 @@ │ │ │ │ b 1e8564 <__cxa_atexit@plt+0x1dc858> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e8574 <__cxa_atexit@plt+0x1dc868> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, sp, r8, ror #11 │ │ │ │ + rsceq r2, sp, r8, asr #11 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldrhteq r4, [ip], #156 @ 0x9c │ │ │ │ + smlalseq r4, ip, ip, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e85b0 <__cxa_atexit@plt+0x1dc8a4> │ │ │ │ ldr r2, [pc, #28] @ 1e85b8 <__cxa_atexit@plt+0x1dc8ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r0, asr r9 │ │ │ │ + rscseq r4, ip, r0, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 1e86b4 <__cxa_atexit@plt+0x1dc9a8> │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -488018,15 +488018,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1e8654 <__cxa_atexit@plt+0x1dc948> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r4, ror #17 │ │ │ │ + rscseq r4, ip, r4, asr #17 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e869c <__cxa_atexit@plt+0x1dc990> │ │ │ │ @@ -488035,15 +488035,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r4, ror #16 │ │ │ │ + rscseq r4, ip, r4, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e86ec <__cxa_atexit@plt+0x1dc9e0> │ │ │ │ @@ -488059,15 +488059,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e8704 <__cxa_atexit@plt+0x1dc9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r2, sp, r4, ror #8 │ │ │ │ + rsceq r2, sp, r4, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq 1e878c <__cxa_atexit@plt+0x1dca80> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -488124,18 +488124,18 @@ │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ b 1e87f8 <__cxa_atexit@plt+0x1dcaec> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rscseq r4, ip, ip, lsr #22 │ │ │ │ + rscseq r4, ip, ip, lsl #22 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq r4, ip, r8, lsl #23 │ │ │ │ - rscseq r4, ip, r4, asr #15 │ │ │ │ + rscseq r4, ip, r8, ror #22 │ │ │ │ + rscseq r4, ip, r4, lsr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e885c <__cxa_atexit@plt+0x1dcb50> │ │ │ │ @@ -488151,15 +488151,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e8874 <__cxa_atexit@plt+0x1dcb68> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r2, [sp], #40 @ 0x28 @ │ │ │ │ + ldrdeq r2, [sp], #40 @ 0x28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1e86b4 <__cxa_atexit@plt+0x1dc9a8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -488192,15 +488192,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r4, lsl r6 │ │ │ │ + ldrshteq r4, [ip], #84 @ 0x54 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e8954 <__cxa_atexit@plt+0x1dcc48> │ │ │ │ @@ -488212,15 +488212,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e8968 <__cxa_atexit@plt+0x1dcc5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r2, sp, r4, lsl #4 │ │ │ │ + rsceq r2, sp, r4, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e89d0 <__cxa_atexit@plt+0x1dccc4> │ │ │ │ add r3, r6, #28 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -488247,30 +488247,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rscseq r4, ip, r8, lsr r9 │ │ │ │ + rscseq r4, ip, r8, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8a28 <__cxa_atexit@plt+0x1dcd1c> │ │ │ │ ldr r2, [pc, #28] @ 1e8a30 <__cxa_atexit@plt+0x1dcd24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r4, [ip], #72 @ 0x48 │ │ │ │ + ldrhteq r4, [ip], #72 @ 0x48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8a80 <__cxa_atexit@plt+0x1dcd74> │ │ │ │ @@ -488320,15 +488320,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r4, ip, r4, lsl r8 │ │ │ │ + ldrshteq r4, [ip], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -488341,15 +488341,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e8b6c <__cxa_atexit@plt+0x1dce60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rsceq r2, sp, r4 │ │ │ │ + rsceq r1, sp, r4, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8bb4 <__cxa_atexit@plt+0x1dcea8> │ │ │ │ @@ -488365,15 +488365,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e8bcc <__cxa_atexit@plt+0x1dcec0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, ip, lsr #31 │ │ │ │ + rsceq r1, sp, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1e8c00 <__cxa_atexit@plt+0x1dcef4> │ │ │ │ ldr r3, [pc, #40] @ 1e8c14 <__cxa_atexit@plt+0x1dcf08> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -488409,22 +488409,22 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #16] @ 1e8c7c <__cxa_atexit@plt+0x1dcf70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, fp │ │ │ │ b 1e8c80 <__cxa_atexit@plt+0x1dcf74> │ │ │ │ - rscseq r4, ip, r0, ror #5 │ │ │ │ + rscseq r4, ip, r0, asr #5 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1e8c98 <__cxa_atexit@plt+0x1dcf8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r4, [ip], #40 @ 0x28 │ │ │ │ + smlalseq r4, ip, r8, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8cd4 <__cxa_atexit@plt+0x1dcfc8> │ │ │ │ ldr r2, [pc, #36] @ 1e8cdc <__cxa_atexit@plt+0x1dcfd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -488433,16 +488433,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1e8ce0 <__cxa_atexit@plt+0x1dcfd4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r4, lsr r2 │ │ │ │ - rsceq r1, sp, r0, lsr #28 │ │ │ │ + rscseq r4, ip, r4, lsl r2 │ │ │ │ + rsceq r1, sp, r0, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8d28 <__cxa_atexit@plt+0x1dd01c> │ │ │ │ @@ -488458,15 +488458,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e8d40 <__cxa_atexit@plt+0x1dd034> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, ip, lsr lr │ │ │ │ + rsceq r1, sp, ip, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1e8da0 <__cxa_atexit@plt+0x1dd094> │ │ │ │ add r3, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -488491,24 +488491,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq r4, ip, r0, ror #10 │ │ │ │ + rscseq r4, ip, r0, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r7, [pc, #8] @ 1e8de8 <__cxa_atexit@plt+0x1dd0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ - smlaleq r1, sp, r0, sp │ │ │ │ + rsceq r1, sp, r0, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e8e38 <__cxa_atexit@plt+0x1dd12c> │ │ │ │ @@ -488559,30 +488559,30 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e8ed4 <__cxa_atexit@plt+0x1dd1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rsceq r1, sp, ip, lsr #25 │ │ │ │ + rsceq r1, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8f08 <__cxa_atexit@plt+0x1dd1fc> │ │ │ │ ldr r2, [pc, #28] @ 1e8f10 <__cxa_atexit@plt+0x1dd204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [ip], #248 @ 0xf8 │ │ │ │ + ldrsbteq r3, [ip], #248 @ 0xf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488594,15 +488594,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, r4, lsr #7 │ │ │ │ + rscseq r4, ip, r4, lsl #7 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e8fac <__cxa_atexit@plt+0x1dd2a0> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -488617,15 +488617,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e8fbc <__cxa_atexit@plt+0x1dd2b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, r4, asr #23 │ │ │ │ + rsceq r1, sp, r4, lsr #23 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1e902c <__cxa_atexit@plt+0x1dd320> │ │ │ │ @@ -488652,15 +488652,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1e9054 <__cxa_atexit@plt+0x1dd348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, ip, r8, lsl #30 │ │ │ │ + rscseq r3, ip, r8, ror #29 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -488684,15 +488684,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e90c8 <__cxa_atexit@plt+0x1dd3bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, r0, asr #21 │ │ │ │ + rsceq r1, sp, r0, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -488722,15 +488722,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r8, lsr #27 │ │ │ │ + rscseq r3, ip, r8, lsl #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488742,15 +488742,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, ip, ip, ror #2 │ │ │ │ + rscseq r4, ip, ip, asr #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e91f8 <__cxa_atexit@plt+0x1dd4ec> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -488764,15 +488764,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e9208 <__cxa_atexit@plt+0x1dd4fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, r0, lsl #19 │ │ │ │ + rsceq r1, sp, r0, ror #18 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1e9278 <__cxa_atexit@plt+0x1dd56c> │ │ │ │ @@ -488799,15 +488799,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1e92a0 <__cxa_atexit@plt+0x1dd594> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r3, [ip], #204 @ 0xcc │ │ │ │ + smlalseq r3, ip, ip, ip │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -488831,15 +488831,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e9314 <__cxa_atexit@plt+0x1dd608> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, ip, ror r8 │ │ │ │ + rsceq r1, sp, ip, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -488869,15 +488869,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, asr fp │ │ │ │ + rscseq r3, ip, ip, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -488889,15 +488889,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r4, lsl #30 │ │ │ │ + rscseq r3, ip, r4, ror #29 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9448 <__cxa_atexit@plt+0x1dd73c> │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -488912,15 +488912,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e9458 <__cxa_atexit@plt+0x1dd74c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sp, r8, lsr r7 │ │ │ │ + rsceq r1, sp, r8, lsl r7 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 1e94c8 <__cxa_atexit@plt+0x1dd7bc> │ │ │ │ @@ -488947,15 +488947,15 @@ │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 1e94f0 <__cxa_atexit@plt+0x1dd7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, ip, ip, ror #20 │ │ │ │ + rscseq r3, ip, ip, asr #20 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -488979,15 +488979,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1e9564 <__cxa_atexit@plt+0x1dd858> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, r4, lsr r6 │ │ │ │ + rsceq r1, sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -489017,15 +489017,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, lsl #18 │ │ │ │ + rscseq r3, ip, ip, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489038,30 +489038,30 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [ip], #192 @ 0xc0 │ │ │ │ + ldrhteq r3, [ip], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9684 <__cxa_atexit@plt+0x1dd978> │ │ │ │ ldr r2, [pc, #28] @ 1e968c <__cxa_atexit@plt+0x1dd980> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, ror r8 │ │ │ │ + rscseq r3, ip, ip, asr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489074,30 +489074,30 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r8, lsr #24 │ │ │ │ + rscseq r3, ip, r8, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9714 <__cxa_atexit@plt+0x1dda08> │ │ │ │ ldr r2, [pc, #28] @ 1e971c <__cxa_atexit@plt+0x1dda10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, ror #15 │ │ │ │ + rscseq r3, ip, ip, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489110,15 +489110,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, ip, r4, fp │ │ │ │ + rscseq r3, ip, r4, ror fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1e97d0 <__cxa_atexit@plt+0x1ddac4> │ │ │ │ and r7, sl, #3 │ │ │ │ @@ -489138,15 +489138,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r7, fp │ │ │ │ b 1e990c <__cxa_atexit@plt+0x1ddc00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1e97e0 <__cxa_atexit@plt+0x1ddad4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r1, [sp], #56 @ 0x38 │ │ │ │ + smlaleq r1, sp, r8, r3 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1e983c <__cxa_atexit@plt+0x1ddb30> │ │ │ │ @@ -489273,15 +489273,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e99fc <__cxa_atexit@plt+0x1ddcf0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, r8, lsr #3 │ │ │ │ + rsceq r1, sp, r8, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1e9a1c <__cxa_atexit@plt+0x1ddd10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -489317,15 +489317,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, asr r4 │ │ │ │ + rscseq r3, ip, ip, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489338,15 +489338,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, lsl r8 │ │ │ │ + ldrshteq r3, [ip], #124 @ 0x7c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e9b48 <__cxa_atexit@plt+0x1dde3c> │ │ │ │ @@ -489362,15 +489362,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e9b60 <__cxa_atexit@plt+0x1dde54> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r1, sp, r8, asr #32 │ │ │ │ + rsceq r1, sp, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e9bcc <__cxa_atexit@plt+0x1ddec0> │ │ │ │ @@ -489392,15 +489392,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ b acacb4 <__cxa_atexit@plt+0xabefa8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, ip, ip, ror #6 │ │ │ │ + rscseq r3, ip, ip, asr #6 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1e9c14 <__cxa_atexit@plt+0x1ddf08> │ │ │ │ @@ -489409,15 +489409,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, ror #5 │ │ │ │ + rscseq r3, ip, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -489429,15 +489429,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, ip, lsr #13 │ │ │ │ + rscseq r3, ip, ip, lsl #13 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1e9cb4 <__cxa_atexit@plt+0x1ddfa8> │ │ │ │ @@ -489453,15 +489453,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1e9ccc <__cxa_atexit@plt+0x1ddfc0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sp, r0, ror #29 │ │ │ │ + rsceq r0, sp, r0, asr #29 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1e9d38 <__cxa_atexit@plt+0x1de02c> │ │ │ │ @@ -489483,15 +489483,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ b acacb4 <__cxa_atexit@plt+0xabefa8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, ip, r0, lsl #4 │ │ │ │ + rscseq r3, ip, r0, ror #3 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9da0 <__cxa_atexit@plt+0x1de094> │ │ │ │ @@ -489508,15 +489508,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r0, lsl #3 │ │ │ │ + rscseq r3, ip, r0, ror #2 │ │ │ │ ldrdeq ip, [r8], #38 @ 0x26 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9e00 <__cxa_atexit@plt+0x1de0f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489532,15 +489532,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r0, lsr #2 │ │ │ │ + rscseq r3, ip, r0, lsl #2 │ │ │ │ rsceq ip, r8, r1, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9e60 <__cxa_atexit@plt+0x1de154> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489556,15 +489556,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r0, asr #1 │ │ │ │ + rscseq r3, ip, r0, lsr #1 │ │ │ │ rsceq ip, r8, r8, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9ec0 <__cxa_atexit@plt+0x1de1b4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489580,15 +489580,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r0, rrx │ │ │ │ + rscseq r3, ip, r0, asr #32 │ │ │ │ rsceq ip, r8, sp, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9f20 <__cxa_atexit@plt+0x1de214> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489604,15 +489604,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, ip, r0 │ │ │ │ + rscseq r2, ip, r0, ror #31 │ │ │ │ rsceq ip, r8, r8, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9f80 <__cxa_atexit@plt+0x1de274> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489628,15 +489628,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r0, lsr #31 │ │ │ │ + rscseq r2, ip, r0, lsl #31 │ │ │ │ rsceq ip, r8, r5, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1e9fe0 <__cxa_atexit@plt+0x1de2d4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489652,15 +489652,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r0, asr #30 │ │ │ │ + rscseq r2, ip, r0, lsr #30 │ │ │ │ rsceq ip, r8, pc, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ea040 <__cxa_atexit@plt+0x1de334> │ │ │ │ mov r0, r4 │ │ │ │ @@ -489676,17 +489676,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r0, ror #29 │ │ │ │ + rscseq r2, ip, r0, asr #29 │ │ │ │ rsceq fp, r8, sp, ror #31 │ │ │ │ - rsceq r0, sp, r8, asr #29 │ │ │ │ + rsceq r0, sp, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ea0a8 <__cxa_atexit@plt+0x1de39c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -489702,16 +489702,16 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d31f64 <__cxa_atexit@plt+0xd26258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, ip, ror lr │ │ │ │ - rsceq r0, sp, r8, ror lr │ │ │ │ + rscseq r2, ip, ip, asr lr │ │ │ │ + rsceq r0, sp, r8, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ea108 <__cxa_atexit@plt+0x1de3fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -489726,17 +489726,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, lsl lr │ │ │ │ + ldrshteq r2, [ip], #216 @ 0xd8 │ │ │ │ rsceq fp, r8, r0, lsr #30 │ │ │ │ - rsceq r0, sp, r0, lsl #29 │ │ │ │ + rsceq r0, sp, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ea170 <__cxa_atexit@plt+0x1de464> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -489752,17 +489752,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d31aa0 <__cxa_atexit@plt+0xd25d94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [ip], #212 @ 0xd4 │ │ │ │ - rsceq r0, sp, r0, lsr lr │ │ │ │ - rsceq r0, sp, r4, lsr lr │ │ │ │ + smlalseq r2, ip, r4, sp │ │ │ │ + rsceq r0, sp, r0, lsl lr │ │ │ │ + rsceq r0, sp, r4, lsl lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea1b0 <__cxa_atexit@plt+0x1de4a4> │ │ │ │ ldr r5, [pc, #28] @ 1ea1c0 <__cxa_atexit@plt+0x1de4b4> │ │ │ │ @@ -489771,29 +489771,29 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ea1c4 <__cxa_atexit@plt+0x1de4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, sp, r4, lsl lr │ │ │ │ - strdeq r0, [sp], #208 @ 0xd0 @ │ │ │ │ + strdeq r0, [sp], #212 @ 0xd4 @ │ │ │ │ + ldrdeq r0, [sp], #208 @ 0xd0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1ea1f4 <__cxa_atexit@plt+0x1de4e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ea1f8 <__cxa_atexit@plt+0x1de4ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, ip, r8, lsl r1 │ │ │ │ - rsceq r0, sp, ip, lsr #27 │ │ │ │ + ldrshteq r3, [ip], #8 │ │ │ │ + rsceq r0, sp, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ea22c <__cxa_atexit@plt+0x1de520> │ │ │ │ ldr r3, [pc, #48] @ 1ea24c <__cxa_atexit@plt+0x1de540> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -489803,16 +489803,16 @@ │ │ │ │ b d31c8c <__cxa_atexit@plt+0xd25f80> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #12] @ 1ea244 <__cxa_atexit@plt+0x1de538> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1ea248 <__cxa_atexit@plt+0x1de53c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sp, r8, ror sp │ │ │ │ - rsceq r0, sp, r0, ror sp │ │ │ │ + rsceq r0, sp, r8, asr sp │ │ │ │ + rsceq r0, sp, r0, asr sp │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ @@ -489830,45 +489830,45 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ b 1ea69c <__cxa_atexit@plt+0x1de990> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ea2b8 <__cxa_atexit@plt+0x1de5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r0, ror ip │ │ │ │ + rscseq r2, ip, r0, asr ip │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r0, sp, ip, lsr #26 │ │ │ │ + rsceq r0, sp, ip, lsl #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1ea2ec <__cxa_atexit@plt+0x1de5e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1ea2f0 <__cxa_atexit@plt+0x1de5e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, ip, ror ip │ │ │ │ - rscseq r2, ip, r0, ror ip │ │ │ │ + rscseq r2, ip, ip, asr ip │ │ │ │ + rscseq r2, ip, r0, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ea320 <__cxa_atexit@plt+0x1de614> │ │ │ │ ldr r2, [pc, #24] @ 1ea328 <__cxa_atexit@plt+0x1de61c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea760 <__cxa_atexit@plt+0x1dea54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [ip], #188 @ 0xbc │ │ │ │ + ldrhteq r2, [ip], #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ea384 <__cxa_atexit@plt+0x1de678> │ │ │ │ @@ -489958,15 +489958,15 @@ │ │ │ │ ldr r3, [pc, #20] @ 1ea4b0 <__cxa_atexit@plt+0x1de7a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ b fbea30 <__cxa_atexit@plt+0xfb2d24> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 1ea5c4 <__cxa_atexit@plt+0x1de8b8> │ │ │ │ - rscseq r2, ip, r8, asr sl │ │ │ │ + rscseq r2, ip, r8, lsr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ea4e8 <__cxa_atexit@plt+0x1de7dc> │ │ │ │ ldr r3, [pc, #36] @ 1ea4f4 <__cxa_atexit@plt+0x1de7e8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -489993,28 +489993,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 1ea5c4 <__cxa_atexit@plt+0x1de8b8> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, sp, r0, asr #11 │ │ │ │ + rsceq r0, sp, r0, lsr #11 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [pc, #20] @ 1ea56c <__cxa_atexit@plt+0x1de860> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1ea570 <__cxa_atexit@plt+0x1de864> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r0, sp, r0, lsl #11 │ │ │ │ + rsceq r0, sp, r0, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 1001d00 <__cxa_atexit@plt+0xff5ff4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -490033,15 +490033,15 @@ │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ea5dc <__cxa_atexit@plt+0x1de8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, ror r9 │ │ │ │ + rscseq r2, ip, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ea608 <__cxa_atexit@plt+0x1de8fc> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #80] @ 1ea650 <__cxa_atexit@plt+0x1de944> │ │ │ │ @@ -490062,30 +490062,30 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 1ea61c <__cxa_atexit@plt+0x1de910> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r2, ip, r8, asr #18 │ │ │ │ + rscseq r2, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1ea674 <__cxa_atexit@plt+0x1de968> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1ea68c <__cxa_atexit@plt+0x1de980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, asr #17 │ │ │ │ + rscseq r2, ip, r8, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -490105,15 +490105,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ea6fc <__cxa_atexit@plt+0x1de9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - rsceq r0, sp, ip, ror #17 │ │ │ │ + rsceq r0, sp, ip, asr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1ea270 <__cxa_atexit@plt+0x1de564> │ │ │ │ @@ -490126,15 +490126,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea69c <__cxa_atexit@plt+0x1de990> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [ip], #116 @ 0x74 │ │ │ │ + smlalseq r2, ip, r4, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -490158,17 +490158,17 @@ │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1ea7d8 <__cxa_atexit@plt+0x1deacc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - ldrshteq r2, [ip], #152 @ 0x98 │ │ │ │ + ldrsbteq r2, [ip], #152 @ 0x98 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq r0, sp, r8, lsl r8 │ │ │ │ + strdeq r0, [sp], #120 @ 0x78 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ea820 <__cxa_atexit@plt+0x1deb14> │ │ │ │ ldr r7, [pc, #52] @ 1ea830 <__cxa_atexit@plt+0x1deb24> │ │ │ │ @@ -490183,15 +490183,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ea834 <__cxa_atexit@plt+0x1deb28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq r0, [sp], #120 @ 0x78 │ │ │ │ + smlaleq r0, sp, r8, r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -490229,16 +490229,16 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ b 1ea69c <__cxa_atexit@plt+0x1de990> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 1ea8ec <__cxa_atexit@plt+0x1debe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, ror #12 │ │ │ │ - rscseq r2, ip, ip, lsr #12 │ │ │ │ + rscseq r2, ip, r8, asr #12 │ │ │ │ + rscseq r2, ip, ip, lsl #12 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ea938 <__cxa_atexit@plt+0x1dec2c> │ │ │ │ ldr r7, [pc, #52] @ 1ea948 <__cxa_atexit@plt+0x1dec3c> │ │ │ │ @@ -490253,15 +490253,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ea94c <__cxa_atexit@plt+0x1dec40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sp, r4, lsr #13 │ │ │ │ + rsceq r0, sp, r4, lsl #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -490300,37 +490300,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 1ea69c <__cxa_atexit@plt+0x1de990> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 1eaa48 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ - rscseq r2, ip, r8, lsl r5 │ │ │ │ + ldrshteq r2, [ip], #72 @ 0x48 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1eaa3c <__cxa_atexit@plt+0x1ded30> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #16] @ 1eaa44 <__cxa_atexit@plt+0x1ded38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, fp │ │ │ │ b 1eaa48 <__cxa_atexit@plt+0x1ded3c> │ │ │ │ - rscseq r2, ip, r8, lsl r5 │ │ │ │ + ldrshteq r2, [ip], #72 @ 0x48 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1eaa60 <__cxa_atexit@plt+0x1ded54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [ip], #64 @ 0x40 │ │ │ │ + ldrsbteq r2, [ip], #64 @ 0x40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 1ea900 <__cxa_atexit@plt+0x1debf4> │ │ │ │ @@ -490367,32 +490367,32 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1eab20 <__cxa_atexit@plt+0x1dee14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r0, asr #13 │ │ │ │ + rscseq r2, ip, r0, lsr #13 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrdeq r0, [sp], #76 @ 0x4c @ │ │ │ │ + strhteq r0, [sp], #76 @ 0x4c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eab50 <__cxa_atexit@plt+0x1dee44> │ │ │ │ ldr r2, [pc, #24] @ 1eab58 <__cxa_atexit@plt+0x1dee4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, ip, lsr #7 │ │ │ │ + rscseq r2, ip, ip, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -490406,15 +490406,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1eabb0 <__cxa_atexit@plt+0x1deea4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r0, sp, r8, asr #8 │ │ │ │ + rsceq r0, sp, r8, lsr #8 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eabf8 <__cxa_atexit@plt+0x1deeec> │ │ │ │ str sl, [r5, #-8] │ │ │ │ @@ -490428,61 +490428,61 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eac10 <__cxa_atexit@plt+0x1def04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, ip, lsl r3 │ │ │ │ + ldrshteq r2, [ip], #44 @ 0x2c │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r0, [sp], #48 @ 0x30 @ │ │ │ │ + ldrdeq r0, [sp], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1eac44 <__cxa_atexit@plt+0x1def38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1eac48 <__cxa_atexit@plt+0x1def3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #3 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r4, lsr #6 │ │ │ │ - rscseq r2, ip, r8, lsl r3 │ │ │ │ + rscseq r2, ip, r4, lsl #6 │ │ │ │ + ldrshteq r2, [ip], #40 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eac7c <__cxa_atexit@plt+0x1def70> │ │ │ │ ldr r2, [pc, #28] @ 1eac84 <__cxa_atexit@plt+0x1def78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r4, lsl #5 │ │ │ │ + rscseq r2, ip, r4, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eacb8 <__cxa_atexit@plt+0x1defac> │ │ │ │ ldr r2, [pc, #28] @ 1eacc0 <__cxa_atexit@plt+0x1defb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1eb1a0 <__cxa_atexit@plt+0x1df494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, asr #4 │ │ │ │ + rscseq r2, ip, r8, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ead24 <__cxa_atexit@plt+0x1df018> │ │ │ │ @@ -490570,15 +490570,15 @@ │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ b fbe720 <__cxa_atexit@plt+0xfb2a14> │ │ │ │ add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [ip], #0 │ │ │ │ + ldrhteq r2, [ip], #0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1eae74 <__cxa_atexit@plt+0x1df168> │ │ │ │ cmp r3, #3 │ │ │ │ bne 1eae94 <__cxa_atexit@plt+0x1df188> │ │ │ │ @@ -490595,15 +490595,15 @@ │ │ │ │ ldr r3, [r7, #6] │ │ │ │ str r3, [r5, #16] │ │ │ │ b 1003444 <__cxa_atexit@plt+0xff7738> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, fp │ │ │ │ b 1eaf28 <__cxa_atexit@plt+0x1df21c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r2, ip, r0, lsl #4 │ │ │ │ + rscseq r2, ip, r0, ror #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eaed4 <__cxa_atexit@plt+0x1df1c8> │ │ │ │ ldr r3, [pc, #32] @ 1eaee4 <__cxa_atexit@plt+0x1df1d8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -490634,15 +490634,15 @@ │ │ │ │ b 1004ad4 <__cxa_atexit@plt+0xff8dc8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1eaf40 <__cxa_atexit@plt+0x1df234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, ip, r8, lsr r1 │ │ │ │ + rscseq r2, ip, r8, lsl r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -490671,15 +490671,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1eafd4 <__cxa_atexit@plt+0x1df2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - rsceq r0, sp, r4, lsr r0 │ │ │ │ + rsceq r0, sp, r4, lsl r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ @@ -490782,15 +490782,15 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, ror sp │ │ │ │ + rscseq r1, ip, r8, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub lr, r5, #32 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1eb284 <__cxa_atexit@plt+0x1df578> │ │ │ │ @@ -490851,15 +490851,15 @@ │ │ │ │ b 1eb294 <__cxa_atexit@plt+0x1df588> │ │ │ │ mov r7, #88 @ 0x58 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1eb2a4 <__cxa_atexit@plt+0x1df598> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, ip, ip, asr sp @ │ │ │ │ + rsceq pc, ip, ip, lsr sp @ │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @@ -490891,15 +490891,15 @@ │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #31 │ │ │ │ ldr r0, [sp] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, ip, r0, lsl #29 │ │ │ │ + rscseq r1, ip, r0, ror #28 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eb388 <__cxa_atexit@plt+0x1df67c> │ │ │ │ ldr r3, [pc, #48] @ 1eb398 <__cxa_atexit@plt+0x1df68c> │ │ │ │ @@ -490912,17 +490912,17 @@ │ │ │ │ stmdb r5, {r1, r2, sl} │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eb3a0 <__cxa_atexit@plt+0x1df694> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, ip, lsl #23 │ │ │ │ + rscseq r1, ip, ip, ror #22 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, ip, ip, ror #24 │ │ │ │ + rsceq pc, ip, ip, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #4 │ │ │ │ cmp r7, #3 │ │ │ │ moveq r3, #8 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -490947,31 +490947,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eb42c <__cxa_atexit@plt+0x1df720> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r0, lsl #22 │ │ │ │ + rscseq r1, ip, r0, ror #21 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, ip, r4, ror #23 │ │ │ │ + rsceq pc, ip, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1eb460 <__cxa_atexit@plt+0x1df754> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1eb464 <__cxa_atexit@plt+0x1df758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r4, lsl #22 │ │ │ │ - rscseq r1, ip, r0, lsl #22 │ │ │ │ + rscseq r1, ip, r4, ror #21 │ │ │ │ + rscseq r1, ip, r0, ror #21 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eb4ac <__cxa_atexit@plt+0x1df7a0> │ │ │ │ str sl, [r5, #-8] │ │ │ │ @@ -490985,31 +490985,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eb4c4 <__cxa_atexit@plt+0x1df7b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, ror #20 │ │ │ │ + rscseq r1, ip, r8, asr #20 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, ip, r0, asr fp @ │ │ │ │ + rsceq pc, ip, r0, lsr fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1eb4f8 <__cxa_atexit@plt+0x1df7ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1eb4fc <__cxa_atexit@plt+0x1df7f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #3 │ │ │ │ addeq r7, r2, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, ip, ror #20 │ │ │ │ - rscseq r1, ip, r8, ror #20 │ │ │ │ + rscseq r1, ip, ip, asr #20 │ │ │ │ + rscseq r1, ip, r8, asr #20 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eb544 <__cxa_atexit@plt+0x1df838> │ │ │ │ str sl, [r5, #-8] │ │ │ │ @@ -491023,31 +491023,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eb55c <__cxa_atexit@plt+0x1df850> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [ip], #144 @ 0x90 │ │ │ │ + ldrhteq r1, [ip], #144 @ 0x90 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq pc, [ip], #172 @ 0xac @ │ │ │ │ + smlaleq pc, ip, ip, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1eb590 <__cxa_atexit@plt+0x1df884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1eb594 <__cxa_atexit@plt+0x1df888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #1 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [ip], #152 @ 0x98 │ │ │ │ - rscseq r1, ip, ip, asr #19 │ │ │ │ + ldrhteq r1, [ip], #152 @ 0x98 │ │ │ │ + rscseq r1, ip, ip, lsr #19 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eb5d8 <__cxa_atexit@plt+0x1df8cc> │ │ │ │ ldr r3, [pc, #48] @ 1eb5e8 <__cxa_atexit@plt+0x1df8dc> │ │ │ │ @@ -491060,17 +491060,17 @@ │ │ │ │ stmdb r5, {r1, r2, sl} │ │ │ │ mov r5, r7 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eb5f0 <__cxa_atexit@plt+0x1df8e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, ip, lsr r9 │ │ │ │ + rscseq r1, ip, ip, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, ip, ip, lsr #20 │ │ │ │ + rsceq pc, ip, ip, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ mov r3, #8 │ │ │ │ cmp r7, #3 │ │ │ │ moveq r3, #4 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ @@ -491087,45 +491087,45 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [ip], #128 @ 0x80 │ │ │ │ + smlalseq r1, ip, r0, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eb688 <__cxa_atexit@plt+0x1df97c> │ │ │ │ ldr r2, [pc, #28] @ 1eb690 <__cxa_atexit@plt+0x1df984> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, ror r8 │ │ │ │ + rscseq r1, ip, r8, asr r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eb6c4 <__cxa_atexit@plt+0x1df9b8> │ │ │ │ ldr r2, [pc, #28] @ 1eb6cc <__cxa_atexit@plt+0x1df9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b ea4390 <__cxa_atexit@plt+0xe98684> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, ip, lsr r8 │ │ │ │ + rscseq r1, ip, ip, lsl r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eb71c <__cxa_atexit@plt+0x1dfa10> │ │ │ │ @@ -491175,15 +491175,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rscseq r1, ip, r8, ror fp │ │ │ │ + rscseq r1, ip, r8, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -491212,30 +491212,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1eb84c <__cxa_atexit@plt+0x1dfb40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rsceq pc, ip, ip, asr #6 │ │ │ │ - ldrdeq pc, [ip], #124 @ 0x7c @ │ │ │ │ + rsceq pc, ip, ip, lsr #6 │ │ │ │ + strhteq pc, [ip], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eb87c <__cxa_atexit@plt+0x1dfb70> │ │ │ │ ldr r2, [pc, #24] @ 1eb884 <__cxa_atexit@plt+0x1dfb78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r0, lsl #13 │ │ │ │ + rscseq r1, ip, r0, ror #12 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eb8c4 <__cxa_atexit@plt+0x1dfbb8> │ │ │ │ ldr r2, [pc, #44] @ 1eb8d4 <__cxa_atexit@plt+0x1dfbc8> │ │ │ │ @@ -491248,15 +491248,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 1003444 <__cxa_atexit@plt+0xff7738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1eb8d8 <__cxa_atexit@plt+0x1dfbcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, ip, r8, asr #14 │ │ │ │ + rsceq pc, ip, r8, lsr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1eb930 <__cxa_atexit@plt+0x1dfc24> │ │ │ │ add r6, r9, #12 │ │ │ │ @@ -491278,15 +491278,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, ip, r4, ror #11 │ │ │ │ + rscseq r1, ip, r4, asr #11 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eb99c <__cxa_atexit@plt+0x1dfc90> │ │ │ │ @@ -491302,15 +491302,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1eb9b0 <__cxa_atexit@plt+0x1dfca4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq pc, ip, r4, ror r6 @ │ │ │ │ + rsceq pc, ip, r4, asr r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -491372,15 +491372,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, ip, lsr r4 │ │ │ │ + rscseq r1, ip, ip, lsl r4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ebb08 <__cxa_atexit@plt+0x1dfdfc> │ │ │ │ ldr r2, [pc, #44] @ 1ebb18 <__cxa_atexit@plt+0x1dfe0c> │ │ │ │ @@ -491393,15 +491393,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 1003444 <__cxa_atexit@plt+0xff7738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ebb1c <__cxa_atexit@plt+0x1dfe10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq pc, ip, ip, lsl #10 │ │ │ │ + rsceq pc, ip, ip, ror #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1ebb50 <__cxa_atexit@plt+0x1dfe44> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -491430,15 +491430,15 @@ │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 1ebc00 <__cxa_atexit@plt+0x1dfef4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, ip, ip, lsl #7 │ │ │ │ + rscseq r1, ip, ip, ror #6 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -491449,22 +491449,22 @@ │ │ │ │ b 1ebbe4 <__cxa_atexit@plt+0x1dfed8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ebbfc <__cxa_atexit@plt+0x1dfef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, asr r3 │ │ │ │ + rscseq r1, ip, r8, lsr r3 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ebc18 <__cxa_atexit@plt+0x1dff0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, lsr r3 │ │ │ │ + rscseq r1, ip, r8, lsl r3 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ebc60 <__cxa_atexit@plt+0x1dff54> │ │ │ │ ldr r7, [pc, #52] @ 1ebc70 <__cxa_atexit@plt+0x1dff64> │ │ │ │ @@ -491479,15 +491479,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ebc74 <__cxa_atexit@plt+0x1dff68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strhteq pc, [ip], #56 @ 0x38 @ │ │ │ │ + smlaleq pc, ip, r8, r3 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -491549,15 +491549,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, ror r1 │ │ │ │ + rscseq r1, ip, r8, asr r1 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ebdc8 <__cxa_atexit@plt+0x1e00bc> │ │ │ │ ldr r2, [pc, #40] @ 1ebdd8 <__cxa_atexit@plt+0x1e00cc> │ │ │ │ @@ -491569,15 +491569,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 1003444 <__cxa_atexit@plt+0xff7738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ebddc <__cxa_atexit@plt+0x1e00d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq pc, ip, r4, asr r2 @ │ │ │ │ + rsceq pc, ip, r4, lsr r2 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1ebe10 <__cxa_atexit@plt+0x1e0104> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -491607,15 +491607,15 @@ │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 1ebec4 <__cxa_atexit@plt+0x1e01b8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, ip, ip, asr #1 │ │ │ │ + rscseq r1, ip, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -491626,22 +491626,22 @@ │ │ │ │ b 1ebea8 <__cxa_atexit@plt+0x1e019c> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ebec0 <__cxa_atexit@plt+0x1e01b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, ip, r0, r0 │ │ │ │ + rscseq r1, ip, r0, ror r0 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ebedc <__cxa_atexit@plt+0x1e01d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, ip, r8, ror r0 │ │ │ │ + rscseq r1, ip, r8, asr r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ebf24 <__cxa_atexit@plt+0x1e0218> │ │ │ │ ldr r7, [pc, #52] @ 1ebf34 <__cxa_atexit@plt+0x1e0228> │ │ │ │ @@ -491656,15 +491656,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ebf38 <__cxa_atexit@plt+0x1e022c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq pc, [ip], #12 @ │ │ │ │ + ldrdeq pc, [ip], #12 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -491726,15 +491726,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [ip], #228 @ 0xe4 │ │ │ │ + smlalseq r0, ip, r4, lr │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ec098 <__cxa_atexit@plt+0x1e038c> │ │ │ │ ldr r7, [pc, #52] @ 1ec0a8 <__cxa_atexit@plt+0x1e039c> │ │ │ │ @@ -491749,15 +491749,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ec0ac <__cxa_atexit@plt+0x1e03a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, ip, ip, lsl #31 │ │ │ │ + rsceq lr, ip, ip, ror #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -491821,15 +491821,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1ec210 <__cxa_atexit@plt+0x1e0504> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, ip, r4, asr sp │ │ │ │ + rscseq r0, ip, r4, lsr sp │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 1ec1f0 <__cxa_atexit@plt+0x1e04e4> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ @@ -491856,15 +491856,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, ip, lsr #25 │ │ │ │ + rscseq r0, ip, ip, lsl #25 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ec298 <__cxa_atexit@plt+0x1e058c> │ │ │ │ ldr r2, [pc, #44] @ 1ec2a8 <__cxa_atexit@plt+0x1e059c> │ │ │ │ @@ -491877,15 +491877,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ b 1003444 <__cxa_atexit@plt+0xff7738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ec2ac <__cxa_atexit@plt+0x1e05a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - smlaleq lr, ip, r0, sp │ │ │ │ + rsceq lr, ip, r0, ror sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1ec2e0 <__cxa_atexit@plt+0x1e05d4> │ │ │ │ add r5, r5, #16 │ │ │ │ @@ -491914,15 +491914,15 @@ │ │ │ │ b 1eaf50 <__cxa_atexit@plt+0x1df244> │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ b 1ec390 <__cxa_atexit@plt+0x1e0684> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r0, [ip], #188 @ 0xbc │ │ │ │ + ldrsbteq r0, [ip], #188 @ 0xbc │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ @@ -491933,22 +491933,22 @@ │ │ │ │ b 1ec374 <__cxa_atexit@plt+0x1e0668> │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ec38c <__cxa_atexit@plt+0x1e0680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, r4, asr #23 │ │ │ │ + rscseq r0, ip, r4, lsr #23 │ │ │ │ mov fp, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ec3a8 <__cxa_atexit@plt+0x1e069c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, ip, lsr #23 │ │ │ │ + rscseq r0, ip, ip, lsl #23 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ec3f0 <__cxa_atexit@plt+0x1e06e4> │ │ │ │ ldr r7, [pc, #52] @ 1ec400 <__cxa_atexit@plt+0x1e06f4> │ │ │ │ @@ -491963,15 +491963,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ec404 <__cxa_atexit@plt+0x1e06f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, ip, ip, lsr ip │ │ │ │ + rsceq lr, ip, ip, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -492033,15 +492033,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b fbe6a0 <__cxa_atexit@plt+0xfb2994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, r8, ror #19 │ │ │ │ + rscseq r0, ip, r8, asr #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ec564 <__cxa_atexit@plt+0x1e0858> │ │ │ │ ldr r7, [pc, #52] @ 1ec574 <__cxa_atexit@plt+0x1e0868> │ │ │ │ @@ -492056,15 +492056,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ec578 <__cxa_atexit@plt+0x1e086c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, ip, ip, asr #21 │ │ │ │ + rsceq lr, ip, ip, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -492128,15 +492128,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 1ec6dc <__cxa_atexit@plt+0x1e09d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, ip, r8, lsl #17 │ │ │ │ + rscseq r0, ip, r8, ror #16 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ bne 1ec6bc <__cxa_atexit@plt+0x1e09b0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ @@ -492211,15 +492211,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1eab68 <__cxa_atexit@plt+0x1dee5c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, r0, lsr #14 │ │ │ │ + rscseq r0, ip, r0, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -492279,24 +492279,24 @@ │ │ │ │ mov r7, #104 @ 0x68 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #40] @ 1ec914 <__cxa_atexit@plt+0x1e0c08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r0, ip, r4, lsr r9 │ │ │ │ + rscseq r0, ip, r4, lsl r9 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - rsceq lr, ip, r4, asr r7 │ │ │ │ - rsceq lr, ip, r0, lsr #14 │ │ │ │ + rsceq lr, ip, r4, lsr r7 │ │ │ │ + rsceq lr, ip, r0, lsl #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ec964 <__cxa_atexit@plt+0x1e0c58> │ │ │ │ ldr r3, [pc, #48] @ 1ec96c <__cxa_atexit@plt+0x1e0c60> │ │ │ │ @@ -492310,37 +492310,37 @@ │ │ │ │ b 1ec97c <__cxa_atexit@plt+0x1e0c70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, ip, ip, asr #13 │ │ │ │ + rsceq lr, ip, ip, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1ec998 <__cxa_atexit@plt+0x1e0c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, ip, r0, lsr #13 │ │ │ │ + rsceq lr, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ec9c4 <__cxa_atexit@plt+0x1e0cb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1ec9c8 <__cxa_atexit@plt+0x1e0cbc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r0, ip, r8, asr #18 │ │ │ │ + rscseq r0, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eca1c <__cxa_atexit@plt+0x1e0d10> │ │ │ │ add r3, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -492360,16 +492360,16 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, ip, r4, lsl #18 │ │ │ │ - rsceq lr, ip, ip, lsl #12 │ │ │ │ + rscseq r0, ip, r4, ror #17 │ │ │ │ + rsceq lr, ip, ip, ror #11 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eca98 <__cxa_atexit@plt+0x1e0d8c> │ │ │ │ @@ -492388,15 +492388,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq lr, ip, r4, lsr #11 │ │ │ │ + rsceq lr, ip, r4, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ecae8 <__cxa_atexit@plt+0x1e0ddc> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ ldr r2, [pc, #52] @ 1ecb00 <__cxa_atexit@plt+0x1e0df4> │ │ │ │ @@ -492409,17 +492409,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1ecf10 <__cxa_atexit@plt+0x1e1204> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 1ecafc <__cxa_atexit@plt+0x1e0df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, r4, lsl #8 │ │ │ │ + rscseq r0, ip, r4, ror #7 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq lr, ip, r8, asr #10 │ │ │ │ + rsceq lr, ip, r8, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1ecb30 <__cxa_atexit@plt+0x1e0e24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -492442,16 +492442,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r0, [ip], #48 @ 0x30 │ │ │ │ - rsceq lr, ip, r4, asr #9 │ │ │ │ + smlalseq r0, ip, r0, r3 │ │ │ │ + rsceq lr, ip, r4, lsr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ecbc8 <__cxa_atexit@plt+0x1e0ebc> │ │ │ │ ldr r3, [pc, #40] @ 1ecbd0 <__cxa_atexit@plt+0x1e0ec4> │ │ │ │ @@ -492463,29 +492463,29 @@ │ │ │ │ ldr r8, [r7, #15] │ │ │ │ stmib r5, {r3, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, ip, r8, ror r4 │ │ │ │ + rsceq lr, ip, r8, asr r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ecc04 <__cxa_atexit@plt+0x1e0ef8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 1ecc08 <__cxa_atexit@plt+0x1e0efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1f59a4 <__cxa_atexit@plt+0x1e9c98> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r0, ip, r0, asr r3 │ │ │ │ - rsceq lr, ip, r0, asr #8 │ │ │ │ + rscseq r0, ip, r0, lsr r3 │ │ │ │ + rsceq lr, ip, r0, lsr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ecc60 <__cxa_atexit@plt+0x1e0f54> │ │ │ │ @@ -492522,16 +492522,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, ip, ip, asr #12 │ │ │ │ - rsceq lr, ip, r4, ror r3 │ │ │ │ + rscseq r0, ip, ip, lsr #12 │ │ │ │ + rsceq lr, ip, r4, asr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ecd10 <__cxa_atexit@plt+0x1e1004> │ │ │ │ ldr r3, [pc, #48] @ 1ecd18 <__cxa_atexit@plt+0x1e100c> │ │ │ │ @@ -492545,37 +492545,37 @@ │ │ │ │ b 1ecd28 <__cxa_atexit@plt+0x1e101c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, ip, r0, lsr #6 │ │ │ │ + rsceq lr, ip, r0, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1ecd44 <__cxa_atexit@plt+0x1e1038> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq lr, [ip], #36 @ 0x24 @ │ │ │ │ + ldrdeq lr, [ip], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ecd70 <__cxa_atexit@plt+0x1e1064> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1ecd74 <__cxa_atexit@plt+0x1e1068> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlalseq r0, ip, ip, r5 │ │ │ │ + rscseq r0, ip, ip, ror r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ecdc8 <__cxa_atexit@plt+0x1e10bc> │ │ │ │ add r3, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -492595,30 +492595,30 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, ip, r8, asr r5 │ │ │ │ + rscseq r0, ip, r8, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ece18 <__cxa_atexit@plt+0x1e110c> │ │ │ │ ldr r2, [pc, #28] @ 1ece20 <__cxa_atexit@plt+0x1e1114> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, ip, r8, ror #1 │ │ │ │ + rscseq r0, ip, r8, asr #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ece8c <__cxa_atexit@plt+0x1e1180> │ │ │ │ @@ -492665,16 +492665,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, ip, ip, lsl #8 │ │ │ │ - rsceq lr, ip, r8, asr #2 │ │ │ │ + rscseq r0, ip, ip, ror #7 │ │ │ │ + rsceq lr, ip, r8, lsr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ecf54 <__cxa_atexit@plt+0x1e1248> │ │ │ │ @@ -492691,15 +492691,15 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq lr, ip, r8, ror #1 │ │ │ │ + rsceq lr, ip, r8, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp r6, #2 │ │ │ │ beq 1ecfd4 <__cxa_atexit@plt+0x1e12c8> │ │ │ │ @@ -492750,15 +492750,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - strdeq sp, [ip], #248 @ 0xf8 @ │ │ │ │ + ldrdeq sp, [ip], #248 @ 0xf8 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1ed0ac <__cxa_atexit@plt+0x1e13a0> │ │ │ │ @@ -492781,24 +492781,24 @@ │ │ │ │ b 1ed0bc <__cxa_atexit@plt+0x1e13b0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ed0cc <__cxa_atexit@plt+0x1e13c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq sp, ip, ip, pc @ │ │ │ │ + rsceq sp, ip, ip, ror pc │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, r8, ror #30 │ │ │ │ + rsceq sp, ip, r8, asr #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ed138 <__cxa_atexit@plt+0x1e142c> │ │ │ │ ldr r7, [pc, #52] @ 1ed148 <__cxa_atexit@plt+0x1e143c> │ │ │ │ @@ -492813,31 +492813,31 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ed14c <__cxa_atexit@plt+0x1e1440> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, ip, r8, lsr #30 │ │ │ │ - rsceq sp, ip, ip, lsl #30 │ │ │ │ + rsceq sp, ip, r8, lsl #30 │ │ │ │ + rsceq sp, ip, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ed188 <__cxa_atexit@plt+0x1e147c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1ed180 <__cxa_atexit@plt+0x1e1474> │ │ │ │ b 1ed198 <__cxa_atexit@plt+0x1e148c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq sp, [ip], #224 @ 0xe0 @ │ │ │ │ + strhteq sp, [ip], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 1ed1b4 <__cxa_atexit@plt+0x1e14a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -492859,22 +492859,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ed208 <__cxa_atexit@plt+0x1e14fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r0, ip, ip, lsl r1 │ │ │ │ + ldrshteq r0, [ip], #12 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq sp, ip, r4, asr lr │ │ │ │ + rsceq sp, ip, r4, lsr lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ed100 <__cxa_atexit@plt+0x1e13f4> │ │ │ │ - rsceq sp, ip, r0, asr lr │ │ │ │ + rsceq sp, ip, r0, lsr lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ed264 <__cxa_atexit@plt+0x1e1558> │ │ │ │ ldr r7, [pc, #48] @ 1ed274 <__cxa_atexit@plt+0x1e1568> │ │ │ │ @@ -492888,44 +492888,44 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ed278 <__cxa_atexit@plt+0x1e156c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, ip, ip, lsl lr │ │ │ │ - strdeq sp, [ip], #216 @ 0xd8 @ │ │ │ │ + strdeq sp, [ip], #220 @ 0xdc @ │ │ │ │ + ldrdeq sp, [ip], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ed2b4 <__cxa_atexit@plt+0x1e15a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1ed2ac <__cxa_atexit@plt+0x1e15a0> │ │ │ │ b 1ed2c4 <__cxa_atexit@plt+0x1e15b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strhteq sp, [ip], #220 @ 0xdc │ │ │ │ + smlaleq sp, ip, ip, sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 1ed2e8 <__cxa_atexit@plt+0x1e15dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ed2ec <__cxa_atexit@plt+0x1e15e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r7 │ │ │ │ b 1ed060 <__cxa_atexit@plt+0x1e1354> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r0, ip, ip, lsr #32 │ │ │ │ + rscseq r0, ip, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ed324 <__cxa_atexit@plt+0x1e1618> │ │ │ │ @@ -492937,17 +492937,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ed340 <__cxa_atexit@plt+0x1e1634> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq pc, fp, r4, ror #31 │ │ │ │ + rscseq pc, fp, r4, asr #31 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq sp, ip, ip, lsr sp │ │ │ │ + rsceq sp, ip, ip, lsl sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ed230 <__cxa_atexit@plt+0x1e1524> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ @@ -493000,15 +493000,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq pc, [fp], #168 @ 0xa8 @ │ │ │ │ + ldrsbteq pc, [fp], #168 @ 0xa8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ed480 <__cxa_atexit@plt+0x1e1774> │ │ │ │ @@ -493024,15 +493024,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ed498 <__cxa_atexit@plt+0x1e178c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, ip, r0, lsl ip │ │ │ │ + strdeq sp, [ip], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ed4f0 <__cxa_atexit@plt+0x1e17e4> │ │ │ │ add r3, r6, #16 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -493055,23 +493055,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq pc, [fp], #156 @ 0x9c @ │ │ │ │ + ldrsbteq pc, [fp], #156 @ 0x9c @ │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, r4, lsr #22 │ │ │ │ + rsceq sp, ip, r4, lsl #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ed578 <__cxa_atexit@plt+0x1e186c> │ │ │ │ ldr r7, [pc, #48] @ 1ed588 <__cxa_atexit@plt+0x1e187c> │ │ │ │ @@ -493085,44 +493085,44 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ed58c <__cxa_atexit@plt+0x1e1880> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, ip, r0, lsr #22 │ │ │ │ - rsceq sp, ip, ip, asr #21 │ │ │ │ + rsceq sp, ip, r0, lsl #22 │ │ │ │ + rsceq sp, ip, ip, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 1ed5c8 <__cxa_atexit@plt+0x1e18bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 1ed5c0 <__cxa_atexit@plt+0x1e18b4> │ │ │ │ b 1ed5d8 <__cxa_atexit@plt+0x1e18cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq sp, ip, r0, sl │ │ │ │ + rsceq sp, ip, r0, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 1ed5fc <__cxa_atexit@plt+0x1e18f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1ed600 <__cxa_atexit@plt+0x1e18f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r7 │ │ │ │ b 1ed060 <__cxa_atexit@plt+0x1e1354> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strhteq sp, [ip], #160 @ 0xa0 │ │ │ │ + smlaleq sp, ip, r0, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ed638 <__cxa_atexit@plt+0x1e192c> │ │ │ │ @@ -493134,17 +493134,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1ed654 <__cxa_atexit@plt+0x1e1948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrsbteq pc, [fp], #192 @ 0xc0 @ │ │ │ │ + ldrhteq pc, [fp], #192 @ 0xc0 @ │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq sp, ip, r0, asr #20 │ │ │ │ + rsceq sp, ip, r0, lsr #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ed544 <__cxa_atexit@plt+0x1e1838> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -493155,15 +493155,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 1ed6a8 <__cxa_atexit@plt+0x1e199c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ed6a4 <__cxa_atexit@plt+0x1e1998> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, r4, lsl sl │ │ │ │ + strdeq sp, [ip], #148 @ 0x94 @ │ │ │ │ mov fp, r8 │ │ │ │ ldm r5, {r3, sl} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1ed6e0 <__cxa_atexit@plt+0x1e19d4> │ │ │ │ ldr r2, [pc, #44] @ 1ed6f0 <__cxa_atexit@plt+0x1e19e4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -493175,15 +493175,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b e941b0 <__cxa_atexit@plt+0xe884a4> │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, fp, r4, lsr ip @ │ │ │ │ + rscseq pc, fp, r4, lsl ip @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 1ed72c <__cxa_atexit@plt+0x1e1a20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -493217,15 +493217,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, ip, lsl #15 │ │ │ │ + rscseq pc, fp, ip, ror #14 │ │ │ │ smlaleq r8, r8, r2, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ed7f4 <__cxa_atexit@plt+0x1e1ae8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -493241,37 +493241,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r9 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, ip, lsr #14 │ │ │ │ + rscseq pc, fp, ip, lsl #14 │ │ │ │ rsceq r8, r8, pc, lsr #16 │ │ │ │ - strdeq sp, [ip], #44 @ 0x2c @ │ │ │ │ + ldrdeq sp, [ip], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - rsceq sp, ip, r4, ror #5 │ │ │ │ + rsceq sp, ip, r4, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ed844 <__cxa_atexit@plt+0x1e1b38> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1ed858 <__cxa_atexit@plt+0x1e1b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ed854 <__cxa_atexit@plt+0x1e1b48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, r8, lsr #17 │ │ │ │ + rsceq sp, ip, r8, lsl #17 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7], #4 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1ed880 <__cxa_atexit@plt+0x1e1b74> │ │ │ │ str r3, [r7] │ │ │ │ @@ -493310,27 +493310,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq sp, [ip], #16 @ │ │ │ │ + ldrdeq sp, [ip], #16 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1ed894 <__cxa_atexit@plt+0x1e1b88> │ │ │ │ - ldrdeq sp, [ip], #24 @ │ │ │ │ + strhteq sp, [ip], #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1ed858 <__cxa_atexit@plt+0x1e1b4c> │ │ │ │ - rsceq sp, ip, r4, asr #15 │ │ │ │ + rsceq sp, ip, r4, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ed978 <__cxa_atexit@plt+0x1e1c6c> │ │ │ │ ldr r2, [pc, #32] @ 1ed980 <__cxa_atexit@plt+0x1e1c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -493338,26 +493338,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, ip, lsl #11 │ │ │ │ + rscseq pc, fp, ip, ror #10 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, ip, ip, ror r7 │ │ │ │ + rsceq sp, ip, ip, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 1ed9a8 <__cxa_atexit@plt+0x1e1c9c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 1ed828 <__cxa_atexit@plt+0x1e1b1c> │ │ │ │ - smlaleq sp, ip, r0, r5 │ │ │ │ - rsceq sp, ip, ip, lsl #13 │ │ │ │ + rsceq sp, ip, r0, ror r5 │ │ │ │ + rsceq sp, ip, ip, ror #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ed9f8 <__cxa_atexit@plt+0x1e1cec> │ │ │ │ ldr r3, [pc, #48] @ 1eda00 <__cxa_atexit@plt+0x1e1cf4> │ │ │ │ @@ -493371,37 +493371,37 @@ │ │ │ │ b 1eda10 <__cxa_atexit@plt+0x1e1d04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq sp, ip, r8, lsr r6 │ │ │ │ + rsceq sp, ip, r8, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1eda2c <__cxa_atexit@plt+0x1e1d20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, ip, ip, lsl #12 │ │ │ │ + rsceq sp, ip, ip, ror #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1eda58 <__cxa_atexit@plt+0x1e1d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1eda5c <__cxa_atexit@plt+0x1e1d50> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq pc, [fp], #132 @ 0x84 @ │ │ │ │ + smlalseq pc, fp, r4, r8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1edab0 <__cxa_atexit@plt+0x1e1da4> │ │ │ │ add r3, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -493421,15 +493421,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, fp, r0, ror r8 @ │ │ │ │ + rscseq pc, fp, r0, asr r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1edb14 <__cxa_atexit@plt+0x1e1e08> │ │ │ │ ldr r2, [pc, #48] @ 1edb20 <__cxa_atexit@plt+0x1e1e14> │ │ │ │ @@ -493442,31 +493442,31 @@ │ │ │ │ beq 1edb0c <__cxa_atexit@plt+0x1e1e00> │ │ │ │ b 1edb30 <__cxa_atexit@plt+0x1e1e24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [fp], #60 @ 0x3c @ │ │ │ │ + ldrsbteq pc, [fp], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1edb58 <__cxa_atexit@plt+0x1e1e4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1edb5c <__cxa_atexit@plt+0x1e1e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, r0, lsl r4 @ │ │ │ │ - rscseq pc, fp, r4, lsl #8 │ │ │ │ - smlaleq sp, ip, r4, r5 │ │ │ │ + ldrshteq pc, [fp], #48 @ 0x30 @ │ │ │ │ + rscseq pc, fp, r4, ror #7 │ │ │ │ + rsceq sp, ip, r4, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1edb94 <__cxa_atexit@plt+0x1e1e88> │ │ │ │ @@ -493493,15 +493493,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rsceq sp, ip, r4, asr #9 │ │ │ │ + rsceq sp, ip, r4, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1edc34 <__cxa_atexit@plt+0x1e1f28> │ │ │ │ ldr r2, [pc, #48] @ 1edc40 <__cxa_atexit@plt+0x1e1f34> │ │ │ │ @@ -493514,49 +493514,49 @@ │ │ │ │ beq 1edc2c <__cxa_atexit@plt+0x1e1f20> │ │ │ │ b 1edc54 <__cxa_atexit@plt+0x1e1f48> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [fp], #44 @ 0x2c @ │ │ │ │ + ldrhteq pc, [fp], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, ip, r8, ror #8 │ │ │ │ + rsceq sp, ip, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1edc70 <__cxa_atexit@plt+0x1e1f64> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #12] @ 1edc84 <__cxa_atexit@plt+0x1e1f78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1edc88 <__cxa_atexit@plt+0x1e1f7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, ip, r0, asr #8 │ │ │ │ - rsceq sp, ip, r8, lsr r4 │ │ │ │ + rsceq sp, ip, r0, lsr #8 │ │ │ │ + rsceq sp, ip, r8, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1edcbc <__cxa_atexit@plt+0x1e1fb0> │ │ │ │ ldr r2, [pc, #28] @ 1edcc4 <__cxa_atexit@plt+0x1e1fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, fp, r4, asr #4 │ │ │ │ - rsceq sp, ip, r8, asr #8 │ │ │ │ + rscseq pc, fp, r4, lsr #4 │ │ │ │ + rsceq sp, ip, r8, lsr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -493571,15 +493571,15 @@ │ │ │ │ mov r8, r7 │ │ │ │ b 1ee008 <__cxa_atexit@plt+0x1e22fc> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq sp, ip, ip, ror #7 │ │ │ │ + rsceq sp, ip, ip, asr #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1edd9c <__cxa_atexit@plt+0x1e2090> │ │ │ │ @@ -493610,28 +493610,28 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq pc, fp, r0, lsl #11 │ │ │ │ - rsceq sp, ip, r0, asr r3 │ │ │ │ + rscseq pc, fp, r0, ror #10 │ │ │ │ + rsceq sp, ip, r0, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1eddf0 <__cxa_atexit@plt+0x1e20e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1edde8 <__cxa_atexit@plt+0x1e20dc> │ │ │ │ b 1ede00 <__cxa_atexit@plt+0x1e20f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, ip, r0, lsr #6 │ │ │ │ + rsceq sp, ip, r0, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -493677,41 +493677,41 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, fp, ip, lsr r4 @ │ │ │ │ - rsceq sp, ip, r4, asr #4 │ │ │ │ + rscseq pc, fp, ip, lsl r4 @ │ │ │ │ + rsceq sp, ip, r4, lsr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1edefc <__cxa_atexit@plt+0x1e21f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1edef4 <__cxa_atexit@plt+0x1e21e8> │ │ │ │ b 1edf0c <__cxa_atexit@plt+0x1e2200> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, ip, r4, lsl r2 │ │ │ │ + strdeq sp, [ip], #20 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1edf2c <__cxa_atexit@plt+0x1e2220> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1edf30 <__cxa_atexit@plt+0x1e2224> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1ed678 <__cxa_atexit@plt+0x1e196c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sp, ip, r8, asr #3 │ │ │ │ - rsceq sp, ip, r0, ror #3 │ │ │ │ + rsceq sp, ip, r8, lsr #3 │ │ │ │ + rsceq sp, ip, r0, asr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1edf88 <__cxa_atexit@plt+0x1e227c> │ │ │ │ @@ -493752,15 +493752,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, fp, r4, lsl r3 @ │ │ │ │ + ldrshteq pc, [fp], #36 @ 0x24 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -493786,15 +493786,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1ee080 <__cxa_atexit@plt+0x1e2374> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - rsceq sp, ip, ip, lsr #1 │ │ │ │ + rsceq sp, ip, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee0bc <__cxa_atexit@plt+0x1e23b0> │ │ │ │ ldr r2, [pc, #36] @ 1ee0c4 <__cxa_atexit@plt+0x1e23b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -493803,16 +493803,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1ee0c8 <__cxa_atexit@plt+0x1e23bc> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, ip, asr #28 │ │ │ │ - strhteq ip, [ip], #172 @ 0xac │ │ │ │ + rscseq lr, fp, ip, lsr #28 │ │ │ │ + smlaleq ip, ip, ip, sl @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ee110 <__cxa_atexit@plt+0x1e2404> │ │ │ │ @@ -493828,15 +493828,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ee128 <__cxa_atexit@plt+0x1e241c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, ip, r4, lsr #32 │ │ │ │ + rsceq sp, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ee188 <__cxa_atexit@plt+0x1e247c> │ │ │ │ add r3, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -493861,15 +493861,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq pc, fp, r8, ror r1 @ │ │ │ │ + rscseq pc, fp, r8, asr r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee1e8 <__cxa_atexit@plt+0x1e24dc> │ │ │ │ ldr r2, [pc, #36] @ 1ee1f0 <__cxa_atexit@plt+0x1e24e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -493878,31 +493878,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ee1f4 <__cxa_atexit@plt+0x1e24e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, r0, lsr #26 │ │ │ │ - rsceq ip, ip, r4, ror #30 │ │ │ │ - ldrdeq ip, [ip], #208 @ 0xd0 @ │ │ │ │ + rscseq lr, fp, r0, lsl #26 │ │ │ │ + rsceq ip, ip, r4, asr #30 │ │ │ │ + strhteq ip, [ip], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee228 <__cxa_atexit@plt+0x1e251c> │ │ │ │ ldr r2, [pc, #24] @ 1ee230 <__cxa_atexit@plt+0x1e2524> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [fp], #196 @ 0xc4 │ │ │ │ + ldrhteq lr, [fp], #196 @ 0xc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ee260 <__cxa_atexit@plt+0x1e2554> │ │ │ │ ldr r3, [pc, #28] @ 1ee270 <__cxa_atexit@plt+0x1e2564> │ │ │ │ @@ -493911,16 +493911,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 1ee008 <__cxa_atexit@plt+0x1e22fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ee274 <__cxa_atexit@plt+0x1e2568> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq ip, [ip], #232 @ 0xe8 @ │ │ │ │ - rsceq ip, ip, r0, asr sp │ │ │ │ + strhteq ip, [ip], #232 @ 0xe8 │ │ │ │ + rsceq ip, ip, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ee2e0 <__cxa_atexit@plt+0x1e25d4> │ │ │ │ @@ -493942,42 +493942,42 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq pc, fp, r8, asr #32 │ │ │ │ + rscseq pc, fp, r8, lsr #32 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rsceq ip, ip, r0, asr #28 │ │ │ │ + rsceq ip, ip, r0, lsr #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ee240 <__cxa_atexit@plt+0x1e2534> │ │ │ │ - strdeq ip, [ip], #116 @ 0x74 @ │ │ │ │ + ldrdeq ip, [ip], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - ldrdeq ip, [ip], #124 @ 0x7c @ │ │ │ │ + strhteq ip, [ip], #124 @ 0x7c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ee34c <__cxa_atexit@plt+0x1e2640> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ b 1ee360 <__cxa_atexit@plt+0x1e2654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1ee35c <__cxa_atexit@plt+0x1e2650> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, ip, r4, lsl #28 │ │ │ │ + rsceq ip, ip, r4, ror #27 │ │ │ │ mov fp, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7], #4 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1ee388 <__cxa_atexit@plt+0x1e267c> │ │ │ │ str r3, [r7] │ │ │ │ @@ -494016,27 +494016,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, ip, r8, ror #13 │ │ │ │ + rsceq ip, ip, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1ee39c <__cxa_atexit@plt+0x1e2690> │ │ │ │ - ldrdeq ip, [ip], #96 @ 0x60 @ │ │ │ │ + strhteq ip, [ip], #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 1ee360 <__cxa_atexit@plt+0x1e2654> │ │ │ │ - rsceq ip, ip, r4, lsl sp │ │ │ │ + strdeq ip, [ip], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee480 <__cxa_atexit@plt+0x1e2774> │ │ │ │ ldr r2, [pc, #32] @ 1ee488 <__cxa_atexit@plt+0x1e277c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -494044,26 +494044,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, r4, lsl #21 │ │ │ │ + rscseq lr, fp, r4, ror #20 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq ip, ip, ip, asr #25 │ │ │ │ + rsceq ip, ip, ip, lsr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r9, [pc, #8] @ 1ee4b0 <__cxa_atexit@plt+0x1e27a4> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r7 │ │ │ │ b 1ee330 <__cxa_atexit@plt+0x1e2624> │ │ │ │ - rsceq ip, ip, r8, lsl #21 │ │ │ │ - rsceq ip, ip, r4, lsl #23 │ │ │ │ + rsceq ip, ip, r8, ror #20 │ │ │ │ + rsceq ip, ip, r4, ror #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee500 <__cxa_atexit@plt+0x1e27f4> │ │ │ │ ldr r3, [pc, #48] @ 1ee508 <__cxa_atexit@plt+0x1e27fc> │ │ │ │ @@ -494077,37 +494077,37 @@ │ │ │ │ b 1ee518 <__cxa_atexit@plt+0x1e280c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, ip, r0, lsr fp │ │ │ │ + rsceq ip, ip, r0, lsl fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1ee534 <__cxa_atexit@plt+0x1e2828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, ip, r4, lsl #22 │ │ │ │ + rsceq ip, ip, r4, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ee560 <__cxa_atexit@plt+0x1e2854> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 1ee564 <__cxa_atexit@plt+0x1e2858> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, fp, ip, lsr #27 │ │ │ │ + rscseq lr, fp, ip, lsl #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ee5b8 <__cxa_atexit@plt+0x1e28ac> │ │ │ │ add r3, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -494127,15 +494127,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, fp, r8, ror #26 │ │ │ │ + rscseq lr, fp, r8, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ee61c <__cxa_atexit@plt+0x1e2910> │ │ │ │ ldr r2, [pc, #48] @ 1ee628 <__cxa_atexit@plt+0x1e291c> │ │ │ │ @@ -494148,31 +494148,31 @@ │ │ │ │ beq 1ee614 <__cxa_atexit@plt+0x1e2908> │ │ │ │ b 1ee638 <__cxa_atexit@plt+0x1e292c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [fp], #132 @ 0x84 │ │ │ │ + ldrsbteq lr, [fp], #132 @ 0x84 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r2, [pc, #28] @ 1ee660 <__cxa_atexit@plt+0x1e2954> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 1ee664 <__cxa_atexit@plt+0x1e2958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, r8, lsl #18 │ │ │ │ - ldrshteq lr, [fp], #140 @ 0x8c │ │ │ │ - rsceq ip, ip, ip, lsl #21 │ │ │ │ + rscseq lr, fp, r8, ror #17 │ │ │ │ + ldrsbteq lr, [fp], #140 @ 0x8c │ │ │ │ + rsceq ip, ip, ip, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ee69c <__cxa_atexit@plt+0x1e2990> │ │ │ │ @@ -494199,15 +494199,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - strhteq ip, [ip], #156 @ 0x9c │ │ │ │ + smlaleq ip, ip, ip, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ee73c <__cxa_atexit@plt+0x1e2a30> │ │ │ │ ldr r2, [pc, #48] @ 1ee748 <__cxa_atexit@plt+0x1e2a3c> │ │ │ │ @@ -494220,49 +494220,49 @@ │ │ │ │ beq 1ee734 <__cxa_atexit@plt+0x1e2a28> │ │ │ │ b 1ee75c <__cxa_atexit@plt+0x1e2a50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [fp], #116 @ 0x74 │ │ │ │ + ldrhteq lr, [fp], #116 @ 0x74 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq ip, ip, r0, ror #18 │ │ │ │ + rsceq ip, ip, r0, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ee778 <__cxa_atexit@plt+0x1e2a6c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #12] @ 1ee78c <__cxa_atexit@plt+0x1e2a80> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1ee790 <__cxa_atexit@plt+0x1e2a84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, ip, r8, lsr r9 │ │ │ │ - rsceq ip, ip, r0, lsr r9 │ │ │ │ + rsceq ip, ip, r8, lsl r9 │ │ │ │ + rsceq ip, ip, r0, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee7c4 <__cxa_atexit@plt+0x1e2ab8> │ │ │ │ ldr r2, [pc, #28] @ 1ee7cc <__cxa_atexit@plt+0x1e2ac0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, ip, lsr r7 │ │ │ │ - rsceq ip, ip, r0, lsr #19 │ │ │ │ + rscseq lr, fp, ip, lsl r7 │ │ │ │ + rsceq ip, ip, r0, lsl #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ee82c <__cxa_atexit@plt+0x1e2b20> │ │ │ │ @@ -494281,15 +494281,15 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq ip, ip, r8, lsr r9 │ │ │ │ + rsceq ip, ip, r8, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1ee8a0 <__cxa_atexit@plt+0x1e2b94> │ │ │ │ add r6, r9, #16 │ │ │ │ @@ -494315,18 +494315,18 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, fp, ip, asr #12 │ │ │ │ + rscseq lr, fp, ip, lsr #12 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsceq ip, ip, r4, lsr #17 │ │ │ │ + rsceq ip, ip, r4, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1ee8fc <__cxa_atexit@plt+0x1e2bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -494349,16 +494349,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, fp, r4, ror #11 │ │ │ │ - rsceq ip, ip, r0, lsr #16 │ │ │ │ + rscseq lr, fp, r4, asr #11 │ │ │ │ + rsceq ip, ip, r0, lsl #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ee9c8 <__cxa_atexit@plt+0x1e2cbc> │ │ │ │ @@ -494389,28 +494389,28 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, fp, r4, asr r9 │ │ │ │ - rsceq ip, ip, r4, lsl #15 │ │ │ │ + rscseq lr, fp, r4, lsr r9 │ │ │ │ + rsceq ip, ip, r4, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1eea1c <__cxa_atexit@plt+0x1e2d10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 1eea14 <__cxa_atexit@plt+0x1e2d08> │ │ │ │ b 1eea2c <__cxa_atexit@plt+0x1e2d20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, ip, r4, asr r7 │ │ │ │ + rsceq ip, ip, r4, lsr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ ldr r8, [r6, #8]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -494456,16 +494456,16 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, fp, r0, lsl r8 │ │ │ │ - rsceq ip, ip, r8, ror r6 │ │ │ │ + ldrshteq lr, [fp], #112 @ 0x70 │ │ │ │ + rsceq ip, ip, r8, asr r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1eeb60 <__cxa_atexit@plt+0x1e2e54> │ │ │ │ @@ -494487,28 +494487,28 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq ip, ip, r0, lsl #12 │ │ │ │ + rsceq ip, ip, r0, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1eeba0 <__cxa_atexit@plt+0x1e2e94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1eeba4 <__cxa_atexit@plt+0x1e2e98> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ b 1ed678 <__cxa_atexit@plt+0x1e196c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq ip, ip, r4, asr r5 │ │ │ │ - rsceq ip, ip, ip, asr #11 │ │ │ │ + rsceq ip, ip, r4, lsr r5 │ │ │ │ + rsceq ip, ip, ip, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 1eebcc <__cxa_atexit@plt+0x1e2ec0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -494529,15 +494529,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq lr, [fp], #96 @ 0x60 │ │ │ │ + ldrsbteq lr, [fp], #96 @ 0x60 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -494563,15 +494563,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1eeca4 <__cxa_atexit@plt+0x1e2f98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffff864 │ │ │ │ - rsceq ip, ip, r8, ror #9 │ │ │ │ + rsceq ip, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eece0 <__cxa_atexit@plt+0x1e2fd4> │ │ │ │ ldr r2, [pc, #36] @ 1eece8 <__cxa_atexit@plt+0x1e2fdc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -494580,31 +494580,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 1eecec <__cxa_atexit@plt+0x1e2fe0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, r8, lsr #4 │ │ │ │ - rsceq ip, ip, ip, ror #8 │ │ │ │ - ldrdeq ip, [ip], #40 @ 0x28 @ │ │ │ │ + rscseq lr, fp, r8, lsl #4 │ │ │ │ + rsceq ip, ip, ip, asr #8 │ │ │ │ + strhteq ip, [ip], #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eed20 <__cxa_atexit@plt+0x1e3014> │ │ │ │ ldr r2, [pc, #24] @ 1eed28 <__cxa_atexit@plt+0x1e301c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [fp], #28 │ │ │ │ + ldrhteq lr, [fp], #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1eed58 <__cxa_atexit@plt+0x1e304c> │ │ │ │ ldr r3, [pc, #28] @ 1eed68 <__cxa_atexit@plt+0x1e305c> │ │ │ │ @@ -494613,16 +494613,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ b 1eec2c <__cxa_atexit@plt+0x1e2f20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1eed6c <__cxa_atexit@plt+0x1e3060> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq ip, ip, ip, lsr r4 │ │ │ │ - rsceq ip, ip, r8, asr r2 │ │ │ │ + rsceq ip, ip, ip, lsl r4 │ │ │ │ + rsceq ip, ip, r8, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1eedd8 <__cxa_atexit@plt+0x1e30cc> │ │ │ │ @@ -494644,17 +494644,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq lr, fp, r0, asr r5 │ │ │ │ + rscseq lr, fp, r0, lsr r5 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - rsceq ip, ip, r4, lsr #7 │ │ │ │ + rsceq ip, ip, r4, lsl #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1eed38 <__cxa_atexit@plt+0x1e302c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -494667,16 +494667,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1eee48 <__cxa_atexit@plt+0x1e313c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, fp, ip, asr #1 │ │ │ │ - rsceq fp, ip, ip, lsr sp │ │ │ │ + rscseq lr, fp, ip, lsr #1 │ │ │ │ + rsceq fp, ip, ip, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1eee90 <__cxa_atexit@plt+0x1e3184> │ │ │ │ @@ -494692,15 +494692,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1eeea8 <__cxa_atexit@plt+0x1e319c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, ip, ip, lsl r3 │ │ │ │ + strdeq ip, [ip], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1eef08 <__cxa_atexit@plt+0x1e31fc> │ │ │ │ add r3, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -494725,16 +494725,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - ldrshteq lr, [fp], #56 @ 0x38 │ │ │ │ - rsceq ip, ip, r0, lsl #5 │ │ │ │ + ldrsbteq lr, [fp], #56 @ 0x38 │ │ │ │ + rsceq ip, ip, r0, ror #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b c5fe40 <__cxa_atexit@plt+0xc54134> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -494748,31 +494748,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 1eef8c <__cxa_atexit@plt+0x1e3280> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r8, lsl #31 │ │ │ │ - rsceq ip, ip, r4, asr #4 │ │ │ │ - rsceq ip, ip, r8, lsr r0 │ │ │ │ + rscseq sp, fp, r8, ror #30 │ │ │ │ + rsceq ip, ip, r4, lsr #4 │ │ │ │ + rsceq ip, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eefc0 <__cxa_atexit@plt+0x1e32b4> │ │ │ │ ldr r2, [pc, #24] @ 1eefc8 <__cxa_atexit@plt+0x1e32bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, ip, lsr pc │ │ │ │ + rscseq sp, fp, ip, lsl pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -494796,18 +494796,18 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ef048 <__cxa_atexit@plt+0x1e333c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, ip, ip, lsl #3 │ │ │ │ + rsceq ip, ip, ip, ror #2 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq fp, ip, r4, ror pc │ │ │ │ + rsceq fp, ip, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef0bc <__cxa_atexit@plt+0x1e33b0> │ │ │ │ @@ -494829,17 +494829,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq lr, fp, ip, ror #4 │ │ │ │ + rscseq lr, fp, ip, asr #4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq ip, ip, ip, ror #1 │ │ │ │ + rsceq ip, ip, ip, asr #1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1eefd8 <__cxa_atexit@plt+0x1e32cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -494852,16 +494852,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1ef12c <__cxa_atexit@plt+0x1e3420> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r8, ror #27 │ │ │ │ - rsceq fp, ip, r8, asr sl │ │ │ │ + rscseq sp, fp, r8, asr #27 │ │ │ │ + rsceq fp, ip, r8, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ef174 <__cxa_atexit@plt+0x1e3468> │ │ │ │ @@ -494877,15 +494877,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ef18c <__cxa_atexit@plt+0x1e3480> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq ip, ip, r8, rrx │ │ │ │ + rsceq ip, ip, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ef1ec <__cxa_atexit@plt+0x1e34e0> │ │ │ │ add r3, r6, #24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -494910,15 +494910,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq lr, fp, r4, lsl r1 │ │ │ │ + ldrshteq lr, [fp], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef24c <__cxa_atexit@plt+0x1e3540> │ │ │ │ ldr r2, [pc, #36] @ 1ef254 <__cxa_atexit@plt+0x1e3548> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -494927,31 +494927,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ef258 <__cxa_atexit@plt+0x1e354c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [fp], #204 @ 0xcc │ │ │ │ - rsceq fp, ip, r8, lsr #31 │ │ │ │ - rsceq fp, ip, ip, ror #26 │ │ │ │ + smlalseq sp, fp, ip, ip │ │ │ │ + rsceq fp, ip, r8, lsl #31 │ │ │ │ + rsceq fp, ip, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef28c <__cxa_atexit@plt+0x1e3580> │ │ │ │ ldr r2, [pc, #24] @ 1ef294 <__cxa_atexit@plt+0x1e3588> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r0, ror ip │ │ │ │ + rscseq sp, fp, r0, asr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ef2d4 <__cxa_atexit@plt+0x1e35c8> │ │ │ │ @@ -494965,17 +494965,17 @@ │ │ │ │ b 1eec2c <__cxa_atexit@plt+0x1e2f20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1ef2f0 <__cxa_atexit@plt+0x1e35e4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, fp, r8, asr ip │ │ │ │ - rsceq fp, ip, ip, lsl #30 │ │ │ │ - ldrdeq fp, [ip], #196 @ 0xc4 @ │ │ │ │ + rscseq sp, fp, r8, lsr ip │ │ │ │ + rsceq fp, ip, ip, ror #29 │ │ │ │ + strhteq fp, [ip], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef35c <__cxa_atexit@plt+0x1e3650> │ │ │ │ @@ -494997,17 +494997,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq sp, fp, ip, asr #31 │ │ │ │ + rscseq sp, fp, ip, lsr #31 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rsceq fp, ip, ip, ror #28 │ │ │ │ + rsceq fp, ip, ip, asr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ef2a4 <__cxa_atexit@plt+0x1e3598> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -495020,32 +495020,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ef3cc <__cxa_atexit@plt+0x1e36c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r8, asr #22 │ │ │ │ - rsceq fp, ip, r4, lsr lr │ │ │ │ - strdeq fp, [ip], #184 @ 0xb8 @ │ │ │ │ + rscseq sp, fp, r8, lsr #22 │ │ │ │ + rsceq fp, ip, r4, lsl lr │ │ │ │ + ldrdeq fp, [ip], #184 @ 0xb8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef400 <__cxa_atexit@plt+0x1e36f4> │ │ │ │ ldr r2, [pc, #24] @ 1ef408 <__cxa_atexit@plt+0x1e36fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [fp], #172 @ 0xac │ │ │ │ - rsceq fp, ip, ip, lsr #26 │ │ │ │ + ldrsbteq sp, [fp], #172 @ 0xac │ │ │ │ + rsceq fp, ip, ip, lsl #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ef44c <__cxa_atexit@plt+0x1e3740> │ │ │ │ @@ -495059,17 +495059,17 @@ │ │ │ │ b 1ee008 <__cxa_atexit@plt+0x1e22fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1ef468 <__cxa_atexit@plt+0x1e375c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, fp, r8, ror #25 │ │ │ │ - strhteq fp, [ip], #208 @ 0xd0 │ │ │ │ - rsceq fp, ip, ip, asr fp │ │ │ │ + rscseq sp, fp, r8, asr #25 │ │ │ │ + smlaleq fp, ip, r0, sp │ │ │ │ + rsceq fp, ip, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef4d4 <__cxa_atexit@plt+0x1e37c8> │ │ │ │ @@ -495091,17 +495091,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - rscseq sp, fp, r4, asr lr │ │ │ │ + rscseq sp, fp, r4, lsr lr │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq fp, ip, r0, lsl sp │ │ │ │ + strdeq fp, [ip], #192 @ 0xc0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ef41c <__cxa_atexit@plt+0x1e3710> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -495114,32 +495114,32 @@ │ │ │ │ ldr r7, [pc, #24] @ 1ef544 <__cxa_atexit@plt+0x1e3838> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 1e892c <__cxa_atexit@plt+0x1dcc20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sp, [fp], #144 @ 0x90 │ │ │ │ - strhteq fp, [ip], #204 @ 0xcc │ │ │ │ - rsceq fp, ip, r0, lsl #21 │ │ │ │ + ldrhteq sp, [fp], #144 @ 0x90 │ │ │ │ + smlaleq fp, ip, ip, ip │ │ │ │ + rsceq fp, ip, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ef578 <__cxa_atexit@plt+0x1e386c> │ │ │ │ ldr r2, [pc, #24] @ 1ef580 <__cxa_atexit@plt+0x1e3874> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ b 1ea190 <__cxa_atexit@plt+0x1de484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r4, lsl #19 │ │ │ │ - rsceq fp, ip, r0, lsl ip │ │ │ │ + rscseq sp, fp, r4, ror #18 │ │ │ │ + strdeq fp, [ip], #176 @ 0xb0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ef5c4 <__cxa_atexit@plt+0x1e38b8> │ │ │ │ @@ -495153,17 +495153,17 @@ │ │ │ │ b 1eec2c <__cxa_atexit@plt+0x1e2f20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1ef5e0 <__cxa_atexit@plt+0x1e38d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sp, fp, r0, ror fp │ │ │ │ - rsceq fp, ip, r8, asr #24 │ │ │ │ - rsceq fp, ip, r4, ror #19 │ │ │ │ + rscseq sp, fp, r0, asr fp │ │ │ │ + rsceq fp, ip, r8, lsr #24 │ │ │ │ + rsceq fp, ip, r4, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef64c <__cxa_atexit@plt+0x1e3940> │ │ │ │ @@ -495185,17 +495185,17 @@ │ │ │ │ str r3, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - ldrsbteq sp, [fp], #204 @ 0xcc │ │ │ │ + ldrhteq sp, [fp], #204 @ 0xcc │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq fp, ip, r8, lsr #23 │ │ │ │ + rsceq fp, ip, r8, lsl #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 1ef594 <__cxa_atexit@plt+0x1e3888> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -495212,16 +495212,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ef6cc <__cxa_atexit@plt+0x1e39c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r8, asr ip │ │ │ │ - rsceq fp, ip, r4, ror #22 │ │ │ │ + rscseq sp, fp, r8, lsr ip │ │ │ │ + rsceq fp, ip, r4, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -495234,16 +495234,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ef724 <__cxa_atexit@plt+0x1e3a18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r4, lsl #24 │ │ │ │ - rsceq fp, ip, r0, lsl fp │ │ │ │ + rscseq sp, fp, r4, ror #23 │ │ │ │ + strdeq fp, [ip], #160 @ 0xa0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -495256,16 +495256,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ef77c <__cxa_atexit@plt+0x1e3a70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, fp, r4, fp │ │ │ │ - strhteq fp, [ip], #172 @ 0xac │ │ │ │ + rscseq sp, fp, r4, ror fp │ │ │ │ + smlaleq fp, ip, ip, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -495278,16 +495278,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1ef7d4 <__cxa_atexit@plt+0x1e3ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, r8, lsr fp │ │ │ │ - rsceq fp, ip, r8, ror #20 │ │ │ │ + rscseq sp, fp, r8, lsl fp │ │ │ │ + rsceq fp, ip, r8, asr #20 │ │ │ │ rsceq r6, r8, r2, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rsceq r6, r8, r0, lsl sl │ │ │ │ @@ -495347,16 +495347,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - smlaleq fp, ip, r0, r9 │ │ │ │ - rscseq sp, fp, ip, lsl #21 │ │ │ │ + rsceq fp, ip, r0, ror r9 │ │ │ │ + rscseq sp, fp, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ef940 <__cxa_atexit@plt+0x1e3c34> │ │ │ │ @@ -495373,15 +495373,15 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq sp, [fp], #152 @ 0x98 │ │ │ │ + ldrsbteq sp, [fp], #152 @ 0x98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1ef9cc <__cxa_atexit@plt+0x1e3cc0> │ │ │ │ ldr r3, [pc, #132] @ 1ef9f4 <__cxa_atexit@plt+0x1e3ce8> │ │ │ │ @@ -495416,16 +495416,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq fp, ip, r0, lsl #17 │ │ │ │ - rscseq sp, fp, r4, ror r9 │ │ │ │ + rsceq fp, ip, r0, ror #16 │ │ │ │ + rscseq sp, fp, r4, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1efa50 <__cxa_atexit@plt+0x1e3d44> │ │ │ │ @@ -495441,15 +495441,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, fp, r4, ror #17 │ │ │ │ + rscseq sp, fp, r4, asr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1efae0 <__cxa_atexit@plt+0x1e3dd4> │ │ │ │ ldr r3, [pc, #136] @ 1efb08 <__cxa_atexit@plt+0x1e3dfc> │ │ │ │ @@ -495485,16 +495485,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq fp, ip, r0, ror r7 │ │ │ │ - rscseq sp, fp, r4, ror #16 │ │ │ │ + rsceq fp, ip, r0, asr r7 │ │ │ │ + rscseq sp, fp, r4, asr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1efb68 <__cxa_atexit@plt+0x1e3e5c> │ │ │ │ @@ -495511,15 +495511,15 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #16] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq sp, [fp], #112 @ 0x70 │ │ │ │ + ldrhteq sp, [fp], #112 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1efbf8 <__cxa_atexit@plt+0x1e3eec> │ │ │ │ ldr r3, [pc, #136] @ 1efc20 <__cxa_atexit@plt+0x1e3f14> │ │ │ │ @@ -495555,16 +495555,16 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq fp, ip, ip, asr r6 │ │ │ │ - rscseq sp, fp, ip, asr #14 │ │ │ │ + rsceq fp, ip, ip, lsr r6 │ │ │ │ + rscseq sp, fp, ip, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1efc80 <__cxa_atexit@plt+0x1e3f74> │ │ │ │ @@ -495581,15 +495581,15 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sp, [fp], #104 @ 0x68 │ │ │ │ + smlalseq sp, fp, r8, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1efcf8 <__cxa_atexit@plt+0x1e3fec> │ │ │ │ ldr r2, [pc, #84] @ 1efd00 <__cxa_atexit@plt+0x1e3ff4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -495611,15 +495611,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1efd04 <__cxa_atexit@plt+0x1e3ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, fp, r8, lsl #4 │ │ │ │ + rscseq sp, fp, r8, ror #3 │ │ │ │ rsceq r6, r8, r6, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1efd34 <__cxa_atexit@plt+0x1e4028> │ │ │ │ @@ -495628,15 +495628,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1efd48 <__cxa_atexit@plt+0x1e403c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [fp], #24 │ │ │ │ + smlalseq sp, fp, r8, r1 │ │ │ │ rsceq r6, r8, r6, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1efda8 <__cxa_atexit@plt+0x1e409c> │ │ │ │ @@ -495659,15 +495659,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, ip, ror #2 │ │ │ │ + rscseq sp, fp, ip, asr #2 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r8, r4, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -495712,17 +495712,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq fp, ip, ip, ror #7 │ │ │ │ + rsceq fp, ip, ip, asr #7 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sp, fp, r4, ror #9 │ │ │ │ + rscseq sp, fp, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1eff10 <__cxa_atexit@plt+0x1e4204> │ │ │ │ @@ -495746,16 +495746,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sp, fp, r8, lsr #8 │ │ │ │ - rsceq fp, ip, ip, lsr r3 │ │ │ │ + rscseq sp, fp, r8, lsl #8 │ │ │ │ + rsceq fp, ip, ip, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1eff98 <__cxa_atexit@plt+0x1e428c> │ │ │ │ ldr r2, [pc, #92] @ 1effa0 <__cxa_atexit@plt+0x1e4294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -495778,34 +495778,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1effa8 <__cxa_atexit@plt+0x1e429c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r8, lsr #31 │ │ │ │ + rscseq ip, fp, r8, lsl #31 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sp, fp, ip, lsl #7 │ │ │ │ - strhteq fp, [ip], #36 @ 0x24 │ │ │ │ + rscseq sp, fp, ip, ror #6 │ │ │ │ + smlaleq fp, ip, r4, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1effd4 <__cxa_atexit@plt+0x1e42c8> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1effe8 <__cxa_atexit@plt+0x1e42dc> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, fp, ip, lsr r3 │ │ │ │ - rsceq fp, ip, ip, ror r2 │ │ │ │ + rscseq sp, fp, ip, lsl r3 │ │ │ │ + rsceq fp, ip, ip, asr r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0044 <__cxa_atexit@plt+0x1e4338> │ │ │ │ @@ -495844,15 +495844,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044664 <__cxa_atexit@plt+0x1038958> │ │ │ │ - rscseq sp, fp, r8, lsl #5 │ │ │ │ + rscseq sp, fp, r8, ror #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -495868,17 +495868,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f010c <__cxa_atexit@plt+0x1e4400> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq fp, ip, r0, lsl #3 │ │ │ │ - rsceq fp, ip, r4, lsl #3 │ │ │ │ - rsceq fp, ip, r8, ror #2 │ │ │ │ + rsceq fp, ip, r0, ror #2 │ │ │ │ + rsceq fp, ip, r4, ror #2 │ │ │ │ + rsceq fp, ip, r8, asr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -495894,16 +495894,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f0174 <__cxa_atexit@plt+0x1e4468> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - rsceq fp, ip, r8, lsl r1 │ │ │ │ - rsceq fp, ip, ip, lsl r1 │ │ │ │ + strdeq fp, [ip], #8 @ │ │ │ │ + strdeq fp, [ip], #12 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f01e0 <__cxa_atexit@plt+0x1e44d4> │ │ │ │ ldr r2, [pc, #84] @ 1f01e8 <__cxa_atexit@plt+0x1e44dc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -495925,15 +495925,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f01ec <__cxa_atexit@plt+0x1e44e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, fp, r0, lsr #26 │ │ │ │ + rscseq ip, fp, r0, lsl #26 │ │ │ │ smlaleq r6, r8, lr, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f021c <__cxa_atexit@plt+0x1e4510> │ │ │ │ @@ -495942,15 +495942,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f0230 <__cxa_atexit@plt+0x1e4524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq ip, [fp], #192 @ 0xc0 │ │ │ │ + ldrhteq ip, [fp], #192 @ 0xc0 │ │ │ │ rsceq r6, r8, lr, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0290 <__cxa_atexit@plt+0x1e4584> │ │ │ │ @@ -495973,15 +495973,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r4, lsl #25 │ │ │ │ + rscseq ip, fp, r4, ror #24 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r8, fp, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -496026,17 +496026,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, ip, ip, lsr pc │ │ │ │ + rsceq sl, ip, ip, lsl pc │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrshteq ip, [fp], #252 @ 0xfc │ │ │ │ + ldrsbteq ip, [fp], #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f03f8 <__cxa_atexit@plt+0x1e46ec> │ │ │ │ @@ -496060,16 +496060,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, fp, r0, asr #30 │ │ │ │ - rsceq sl, ip, r4, asr lr │ │ │ │ + rscseq ip, fp, r0, lsr #30 │ │ │ │ + rsceq sl, ip, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0480 <__cxa_atexit@plt+0x1e4774> │ │ │ │ ldr r2, [pc, #92] @ 1f0488 <__cxa_atexit@plt+0x1e477c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -496092,34 +496092,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1f0490 <__cxa_atexit@plt+0x1e4784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r0, asr #21 │ │ │ │ + rscseq ip, fp, r0, lsr #21 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq ip, fp, r4, lsr #29 │ │ │ │ - rsceq sl, ip, ip, asr #27 │ │ │ │ + rscseq ip, fp, r4, lsl #29 │ │ │ │ + rsceq sl, ip, ip, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f04bc <__cxa_atexit@plt+0x1e47b0> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f04d0 <__cxa_atexit@plt+0x1e47c4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r4, asr lr │ │ │ │ - rsceq sl, ip, r0, asr #27 │ │ │ │ + rscseq ip, fp, r4, lsr lr │ │ │ │ + rsceq sl, ip, r0, lsr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -496155,15 +496155,15 @@ │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq sl, ip, r4, lsl sp │ │ │ │ + strdeq sl, [ip], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1f05d4 <__cxa_atexit@plt+0x1e48c8> │ │ │ │ @@ -496202,17 +496202,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f0644 <__cxa_atexit@plt+0x1e4938> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rsceq sl, ip, r0, lsl #25 │ │ │ │ - rsceq sl, ip, r8, ror ip │ │ │ │ - rsceq sl, ip, ip, asr ip │ │ │ │ + rsceq sl, ip, r0, ror #24 │ │ │ │ + rsceq sl, ip, r8, asr ip │ │ │ │ + rsceq sl, ip, ip, lsr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496228,16 +496228,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f06ac <__cxa_atexit@plt+0x1e49a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - rsceq sl, ip, r8, lsl ip │ │ │ │ - rsceq sl, ip, r0, lsl ip │ │ │ │ + strdeq sl, [ip], #184 @ 0xb8 @ │ │ │ │ + strdeq sl, [ip], #176 @ 0xb0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496250,15 +496250,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r0, lsr #20 │ │ │ │ + rscseq ip, fp, r0, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0744 <__cxa_atexit@plt+0x1e4a38> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #40] @ 1f074c <__cxa_atexit@plt+0x1e4a40> │ │ │ │ @@ -496269,15 +496269,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r8, asr #15 │ │ │ │ + rscseq ip, fp, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 1f07cc <__cxa_atexit@plt+0x1e4ac0> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -496355,15 +496355,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f08a4 <__cxa_atexit@plt+0x1e4b98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq sl, ip, ip, lsr #20 │ │ │ │ + rsceq sl, ip, ip, lsl #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 222db8 <__cxa_atexit@plt+0x2170ac> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -496397,15 +496397,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f094c <__cxa_atexit@plt+0x1e4c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, fp, r0, asr #11 │ │ │ │ + rscseq ip, fp, r0, lsr #11 │ │ │ │ rsceq r5, r8, lr, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f097c <__cxa_atexit@plt+0x1e4c70> │ │ │ │ @@ -496414,15 +496414,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f0990 <__cxa_atexit@plt+0x1e4c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r0, ror r5 │ │ │ │ + rscseq ip, fp, r0, asr r5 │ │ │ │ rsceq r5, r8, lr, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f09f0 <__cxa_atexit@plt+0x1e4ce4> │ │ │ │ @@ -496445,15 +496445,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, fp, r4, lsr #10 │ │ │ │ + rscseq ip, fp, r4, lsl #10 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r5, r8, r0, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -496498,17 +496498,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, ip, r8, lsr r8 │ │ │ │ + rsceq sl, ip, r8, lsl r8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - smlalseq ip, fp, ip, r8 │ │ │ │ + rscseq ip, fp, ip, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0b58 <__cxa_atexit@plt+0x1e4e4c> │ │ │ │ @@ -496532,16 +496532,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, fp, r0, ror #15 │ │ │ │ - rsceq sl, ip, r4, lsl #15 │ │ │ │ + rscseq ip, fp, r0, asr #15 │ │ │ │ + rsceq sl, ip, r4, ror #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 23e6e0 <__cxa_atexit@plt+0x2329d4> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -496563,17 +496563,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f0be8 <__cxa_atexit@plt+0x1e4edc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq sl, ip, r8, lsr r7 │ │ │ │ - rsceq sl, ip, ip, lsr #14 │ │ │ │ - rsceq sl, ip, r0, lsl r7 │ │ │ │ + rsceq sl, ip, r8, lsl r7 │ │ │ │ + rsceq sl, ip, ip, lsl #14 │ │ │ │ + strdeq sl, [ip], #96 @ 0x60 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496589,17 +496589,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f0c50 <__cxa_atexit@plt+0x1e4f44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldrdeq sl, [ip], #96 @ 0x60 @ │ │ │ │ - rsceq sl, ip, r4, asr #13 │ │ │ │ - rsceq sl, ip, r4, asr #13 │ │ │ │ + strhteq sl, [ip], #96 @ 0x60 │ │ │ │ + rsceq sl, ip, r4, lsr #13 │ │ │ │ + rsceq sl, ip, r4, lsr #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 221e0c <__cxa_atexit@plt+0x216100> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -496626,15 +496626,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f0ce0 <__cxa_atexit@plt+0x1e4fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, fp, ip, lsr #4 │ │ │ │ + rscseq ip, fp, ip, lsl #4 │ │ │ │ rsceq r5, r8, sl, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f0d10 <__cxa_atexit@plt+0x1e5004> │ │ │ │ @@ -496643,15 +496643,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f0d24 <__cxa_atexit@plt+0x1e5018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq ip, [fp], #28 │ │ │ │ + ldrhteq ip, [fp], #28 │ │ │ │ rsceq r5, r8, sl, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f0d84 <__cxa_atexit@plt+0x1e5078> │ │ │ │ @@ -496674,15 +496674,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq ip, fp, r0, r1 │ │ │ │ + rscseq ip, fp, r0, ror r1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq r5, [r8], #135 @ 0x87 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -496733,16 +496733,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - ldrshteq ip, [fp], #76 @ 0x4c │ │ │ │ - rscseq ip, fp, ip, lsr #4 │ │ │ │ + ldrsbteq ip, [fp], #76 @ 0x4c │ │ │ │ + rscseq ip, fp, ip, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f0f14 <__cxa_atexit@plt+0x1e5208> │ │ │ │ @@ -496771,16 +496771,16 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq ip, fp, r8, ror r1 │ │ │ │ - rscseq ip, fp, r4, lsr r4 │ │ │ │ + rscseq ip, fp, r8, asr r1 │ │ │ │ + rscseq ip, fp, r4, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496799,16 +496799,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f0f94 <__cxa_atexit@plt+0x1e5288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq sl, ip, r8, lsr #7 │ │ │ │ - rsceq sl, ip, ip, lsl #7 │ │ │ │ + rsceq sl, ip, r8, lsl #7 │ │ │ │ + rsceq sl, ip, ip, ror #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -496827,15 +496827,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f1004 <__cxa_atexit@plt+0x1e52f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - rsceq sl, ip, r8, lsr r3 │ │ │ │ + rsceq sl, ip, r8, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1070 <__cxa_atexit@plt+0x1e5364> │ │ │ │ ldr r2, [pc, #84] @ 1f1078 <__cxa_atexit@plt+0x1e536c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -496857,15 +496857,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f107c <__cxa_atexit@plt+0x1e5370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq fp, fp, r0, lr @ │ │ │ │ + rscseq fp, fp, r0, ror lr │ │ │ │ rsceq r5, r8, lr, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f10ac <__cxa_atexit@plt+0x1e53a0> │ │ │ │ @@ -496874,15 +496874,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f10c0 <__cxa_atexit@plt+0x1e53b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r0, asr #28 │ │ │ │ + rscseq fp, fp, r0, lsr #28 │ │ │ │ strhteq r5, [r8], #94 @ 0x5e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1120 <__cxa_atexit@plt+0x1e5414> │ │ │ │ @@ -496905,15 +496905,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [fp], #212 @ 0xd4 │ │ │ │ + ldrsbteq fp, [fp], #212 @ 0xd4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r5, r8, r7, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -496958,17 +496958,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, ip, r8, asr r1 │ │ │ │ + rsceq sl, ip, r8, lsr r1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq ip, fp, ip, ror #2 │ │ │ │ + rscseq ip, fp, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1288 <__cxa_atexit@plt+0x1e557c> │ │ │ │ @@ -496992,15 +496992,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrhteq ip, [fp], #0 │ │ │ │ + smlalseq ip, fp, r0, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f12ec <__cxa_atexit@plt+0x1e55e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -497015,15 +497015,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1f12f8 <__cxa_atexit@plt+0x1e55ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r4, lsr ip │ │ │ │ + rscseq fp, fp, r4, lsl ip │ │ │ │ rsceq r5, r8, r8, lsl r3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f132c <__cxa_atexit@plt+0x1e5620> │ │ │ │ @@ -497034,15 +497034,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2391dc <__cxa_atexit@plt+0x22d4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1f1340 <__cxa_atexit@plt+0x1e5634> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, ip, r4, lsr #32 │ │ │ │ + rsceq sl, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1378 <__cxa_atexit@plt+0x1e566c> │ │ │ │ @@ -497051,30 +497051,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, fp, ip, lsr ip │ │ │ │ - ldrdeq r9, [ip], #248 @ 0xf8 @ │ │ │ │ + rscseq fp, fp, ip, lsl ip │ │ │ │ + strhteq r9, [ip], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f13b8 <__cxa_atexit@plt+0x1e56ac> │ │ │ │ ldr r2, [pc, #24] @ 1f13c0 <__cxa_atexit@plt+0x1e56b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r4, asr #22 │ │ │ │ + rscseq fp, fp, r4, lsr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f1404 <__cxa_atexit@plt+0x1e56f8> │ │ │ │ ldr r7, [pc, #48] @ 1f1414 <__cxa_atexit@plt+0x1e5708> │ │ │ │ @@ -497088,18 +497088,18 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f1420 <__cxa_atexit@plt+0x1e5714> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r9, ip, r4, ror #30 │ │ │ │ - rscseq fp, fp, ip, lsr #30 │ │ │ │ - rsceq r9, ip, ip, lsl #31 │ │ │ │ - rsceq r9, ip, r0, asr pc │ │ │ │ + rsceq r9, ip, r4, asr #30 │ │ │ │ + rscseq fp, fp, ip, lsl #30 │ │ │ │ + rsceq r9, ip, ip, ror #30 │ │ │ │ + rsceq r9, ip, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #224] @ 1f151c <__cxa_atexit@plt+0x1e5810> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -497156,17 +497156,17 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - smlaleq r9, ip, r0, lr │ │ │ │ + rsceq r9, ip, r0, ror lr │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq r9, ip, r4, asr #28 │ │ │ │ + rsceq r9, ip, r4, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1554 <__cxa_atexit@plt+0x1e5848> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -497177,15 +497177,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f1570 <__cxa_atexit@plt+0x1e5864> │ │ │ │ b 1f1588 <__cxa_atexit@plt+0x1e587c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r9, [ip], #216 @ 0xd8 @ │ │ │ │ + ldrdeq r9, [ip], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [pc, #120] @ 1f1618 <__cxa_atexit@plt+0x1e590c> │ │ │ │ @@ -497217,17 +497217,17 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r9, ip, r4, lsl #27 │ │ │ │ + rsceq r9, ip, r4, ror #26 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - rsceq r9, ip, r0, asr sp │ │ │ │ + rsceq r9, ip, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1f1658 <__cxa_atexit@plt+0x1e594c> │ │ │ │ @@ -497246,41 +497246,41 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ mov r7, r3 │ │ │ │ str r8, [r3, #8] │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r9, [ip], #200 @ 0xc8 @ │ │ │ │ + ldrdeq r9, [ip], #200 @ 0xc8 @ │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 1f16c0 <__cxa_atexit@plt+0x1e59b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f16c4 <__cxa_atexit@plt+0x1e59b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - smlaleq r9, ip, ip, ip │ │ │ │ - rsceq r9, ip, r4, ror #25 │ │ │ │ - ldrdeq r9, [ip], #204 @ 0xcc @ │ │ │ │ + rsceq r9, ip, ip, ror ip │ │ │ │ + rsceq r9, ip, r4, asr #25 │ │ │ │ + strhteq r9, [ip], #204 @ 0xcc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1f16f4 <__cxa_atexit@plt+0x1e59e8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f16f8 <__cxa_atexit@plt+0x1e59ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r9, ip, r8, ror #24 │ │ │ │ - strhteq r9, [ip], #192 @ 0xc0 │ │ │ │ + rsceq r9, ip, r8, asr #24 │ │ │ │ + smlaleq r9, ip, r0, ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 23a52c <__cxa_atexit@plt+0x22e820> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -497306,15 +497306,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f1780 <__cxa_atexit@plt+0x1e5a74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq fp, fp, ip, lsl #15 │ │ │ │ + rscseq fp, fp, ip, ror #14 │ │ │ │ rsceq r4, r8, sl, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f17b0 <__cxa_atexit@plt+0x1e5aa4> │ │ │ │ @@ -497323,15 +497323,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f17c4 <__cxa_atexit@plt+0x1e5ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, ip, lsr r7 │ │ │ │ + rscseq fp, fp, ip, lsl r7 │ │ │ │ strhteq r4, [r8], #234 @ 0xea │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1824 <__cxa_atexit@plt+0x1e5b18> │ │ │ │ @@ -497354,15 +497354,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [fp], #96 @ 0x60 │ │ │ │ + ldrsbteq fp, [fp], #96 @ 0x60 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r8, r9, asr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -497407,17 +497407,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, ip, r0, ror #21 │ │ │ │ + rsceq r9, ip, r0, asr #21 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, fp, r8, ror #20 │ │ │ │ + rscseq fp, fp, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f198c <__cxa_atexit@plt+0x1e5c80> │ │ │ │ @@ -497441,16 +497441,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq fp, fp, ip, lsr #19 │ │ │ │ - rsceq r9, ip, ip, lsr #20 │ │ │ │ + rscseq fp, fp, ip, lsl #19 │ │ │ │ + rsceq r9, ip, ip, lsl #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 23f144 <__cxa_atexit@plt+0x233438> │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -497472,17 +497472,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f1a1c <__cxa_atexit@plt+0x1e5d10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq r9, ip, r0, ror #19 │ │ │ │ - ldrdeq r9, [ip], #148 @ 0x94 @ │ │ │ │ - strhteq r9, [ip], #152 @ 0x98 │ │ │ │ + rsceq r9, ip, r0, asr #19 │ │ │ │ + strhteq r9, [ip], #148 @ 0x94 │ │ │ │ + smlaleq r9, ip, r8, r9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -497498,16 +497498,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f1a84 <__cxa_atexit@plt+0x1e5d78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r9, ip, r8, ror r9 │ │ │ │ - rsceq r9, ip, ip, ror #18 │ │ │ │ + rsceq r9, ip, r8, asr r9 │ │ │ │ + rsceq r9, ip, ip, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1af0 <__cxa_atexit@plt+0x1e5de4> │ │ │ │ ldr r2, [pc, #84] @ 1f1af8 <__cxa_atexit@plt+0x1e5dec> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -497529,15 +497529,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f1afc <__cxa_atexit@plt+0x1e5df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq fp, fp, r0, lsl r4 │ │ │ │ + ldrshteq fp, [fp], #48 @ 0x30 │ │ │ │ rsceq r4, r8, lr, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1b2c <__cxa_atexit@plt+0x1e5e20> │ │ │ │ @@ -497546,15 +497546,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f1b40 <__cxa_atexit@plt+0x1e5e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r0, asr #7 │ │ │ │ + rscseq fp, fp, r0, lsr #7 │ │ │ │ rsceq r4, r8, lr, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1ba0 <__cxa_atexit@plt+0x1e5e94> │ │ │ │ @@ -497577,15 +497577,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r4, ror r3 │ │ │ │ + rscseq fp, fp, r4, asr r3 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r8, r9, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -497630,17 +497630,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, ip, ip, lsl #15 │ │ │ │ + rsceq r9, ip, ip, ror #14 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, fp, ip, ror #13 │ │ │ │ + rscseq fp, fp, ip, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f1d08 <__cxa_atexit@plt+0x1e5ffc> │ │ │ │ @@ -497664,23 +497664,23 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq fp, fp, r0, lsr r6 │ │ │ │ - strhteq r9, [ip], #96 @ 0x60 │ │ │ │ + rscseq fp, fp, r0, lsl r6 │ │ │ │ + smlaleq r9, ip, r0, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 23f144 <__cxa_atexit@plt+0x233438> │ │ │ │ - rsceq r9, ip, r0, lsr #13 │ │ │ │ + rsceq r9, ip, r0, lsl #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -497696,17 +497696,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f1d9c <__cxa_atexit@plt+0x1e6090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - rsceq r9, ip, r8, lsl #13 │ │ │ │ - rsceq r9, ip, r0, ror r6 │ │ │ │ - rsceq r9, ip, r4, asr r6 │ │ │ │ + rsceq r9, ip, r8, ror #12 │ │ │ │ + rsceq r9, ip, r0, asr r6 │ │ │ │ + rsceq r9, ip, r4, lsr r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -497722,16 +497722,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f1e04 <__cxa_atexit@plt+0x1e60f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r9, ip, r0, lsr #12 │ │ │ │ - rsceq r9, ip, r8, lsl #12 │ │ │ │ + rsceq r9, ip, r0, lsl #12 │ │ │ │ + rsceq r9, ip, r8, ror #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1e70 <__cxa_atexit@plt+0x1e6164> │ │ │ │ ldr r2, [pc, #84] @ 1f1e78 <__cxa_atexit@plt+0x1e616c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -497753,15 +497753,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f1e7c <__cxa_atexit@plt+0x1e6170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlalseq fp, fp, r0, r0 @ │ │ │ │ + rscseq fp, fp, r0, ror r0 │ │ │ │ rsceq r4, r8, lr, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f1eac <__cxa_atexit@plt+0x1e61a0> │ │ │ │ @@ -497770,15 +497770,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f1ec0 <__cxa_atexit@plt+0x1e61b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, fp, r0, asr #32 │ │ │ │ + rscseq fp, fp, r0, lsr #32 │ │ │ │ strhteq r4, [r8], #126 @ 0x7e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f1f20 <__cxa_atexit@plt+0x1e6214> │ │ │ │ @@ -497801,15 +497801,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [fp], #244 @ 0xf4 │ │ │ │ + ldrsbteq sl, [fp], #244 @ 0xf4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r8, r5, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -497854,17 +497854,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, ip, r0, lsr #8 │ │ │ │ + rsceq r9, ip, r0, lsl #8 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, fp, ip, ror #6 │ │ │ │ + rscseq fp, fp, ip, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2088 <__cxa_atexit@plt+0x1e637c> │ │ │ │ @@ -497888,16 +497888,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrhteq fp, [fp], #32 │ │ │ │ - rsceq r9, ip, r4, asr #4 │ │ │ │ + smlalseq fp, fp, r0, r2 @ │ │ │ │ + rsceq r9, ip, r4, lsr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -497918,17 +497918,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f2114 <__cxa_atexit@plt+0x1e6408> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq r9, ip, r4, lsr #6 │ │ │ │ - rsceq r9, ip, ip, lsl #6 │ │ │ │ - strdeq r9, [ip], #32 @ │ │ │ │ + rsceq r9, ip, r4, lsl #6 │ │ │ │ + rsceq r9, ip, ip, ror #5 │ │ │ │ + ldrdeq r9, [ip], #32 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -497944,16 +497944,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f217c <__cxa_atexit@plt+0x1e6470> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - strhteq r9, [ip], #44 @ 0x2c │ │ │ │ - rsceq r9, ip, r4, lsr #5 │ │ │ │ + smlaleq r9, ip, ip, r2 │ │ │ │ + rsceq r9, ip, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f21e8 <__cxa_atexit@plt+0x1e64dc> │ │ │ │ ldr r2, [pc, #84] @ 1f21f0 <__cxa_atexit@plt+0x1e64e4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -497975,15 +497975,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f21f4 <__cxa_atexit@plt+0x1e64e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, fp, r8, lsl sp │ │ │ │ + ldrshteq sl, [fp], #200 @ 0xc8 │ │ │ │ smlaleq r4, r8, r6, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f2224 <__cxa_atexit@plt+0x1e6518> │ │ │ │ @@ -497992,15 +497992,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f2238 <__cxa_atexit@plt+0x1e652c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r8, asr #25 │ │ │ │ + rscseq sl, fp, r8, lsr #25 │ │ │ │ rsceq r4, r8, r6, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2298 <__cxa_atexit@plt+0x1e658c> │ │ │ │ @@ -498023,15 +498023,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, ip, ror ip │ │ │ │ + rscseq sl, fp, ip, asr ip │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r8, r7, lsl r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498076,17 +498076,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, ip, r4, asr #1 │ │ │ │ + rsceq r9, ip, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrshteq sl, [fp], #244 @ 0xf4 │ │ │ │ + ldrsbteq sl, [fp], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2400 <__cxa_atexit@plt+0x1e66f4> │ │ │ │ @@ -498110,16 +498110,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sl, fp, r8, lsr pc │ │ │ │ - rsceq r9, ip, r0, lsl r0 │ │ │ │ + rscseq sl, fp, r8, lsl pc │ │ │ │ + strdeq r8, [ip], #240 @ 0xf0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23ed04 <__cxa_atexit@plt+0x232ff8> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -498140,17 +498140,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f248c <__cxa_atexit@plt+0x1e6780> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq r8, ip, r8, asr #31 │ │ │ │ - strhteq r8, [ip], #252 @ 0xfc │ │ │ │ - rsceq r8, ip, r0, lsr #31 │ │ │ │ + rsceq r8, ip, r8, lsr #31 │ │ │ │ + smlaleq r8, ip, ip, pc @ │ │ │ │ + rsceq r8, ip, r0, lsl #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -498166,16 +498166,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f24f4 <__cxa_atexit@plt+0x1e67e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r8, ip, r0, ror #30 │ │ │ │ - rsceq r8, ip, r4, asr pc │ │ │ │ + rsceq r8, ip, r0, asr #30 │ │ │ │ + rsceq r8, ip, r4, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2560 <__cxa_atexit@plt+0x1e6854> │ │ │ │ ldr r2, [pc, #84] @ 1f2568 <__cxa_atexit@plt+0x1e685c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -498197,15 +498197,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f256c <__cxa_atexit@plt+0x1e6860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, fp, r0, lsr #19 │ │ │ │ + rscseq sl, fp, r0, lsl #19 │ │ │ │ rsceq r4, r8, lr, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f259c <__cxa_atexit@plt+0x1e6890> │ │ │ │ @@ -498214,15 +498214,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f25b0 <__cxa_atexit@plt+0x1e68a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r0, asr r9 │ │ │ │ + rscseq sl, fp, r0, lsr r9 │ │ │ │ rsceq r4, r8, lr, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2610 <__cxa_atexit@plt+0x1e6904> │ │ │ │ @@ -498245,15 +498245,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r4, lsl #18 │ │ │ │ + rscseq sl, fp, r4, ror #17 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r3, r8, lr, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498298,17 +498298,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, ip, r4, ror sp │ │ │ │ + rsceq r8, ip, r4, asr sp │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sl, fp, ip, ror ip │ │ │ │ + rscseq sl, fp, ip, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2778 <__cxa_atexit@plt+0x1e6a6c> │ │ │ │ @@ -498332,40 +498332,40 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sl, fp, r0, asr #23 │ │ │ │ + rscseq sl, fp, r0, lsr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #20] @ 1f27b4 <__cxa_atexit@plt+0x1e6aa8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f27b8 <__cxa_atexit@plt+0x1e6aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - strhteq r8, [ip], #196 @ 0xc4 │ │ │ │ - rscseq sl, fp, r8, ror fp │ │ │ │ - smlaleq r8, ip, r0, ip │ │ │ │ + smlaleq r8, ip, r4, ip │ │ │ │ + rscseq sl, fp, r8, asr fp │ │ │ │ + rsceq r8, ip, r0, ror ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1f27e8 <__cxa_atexit@plt+0x1e6adc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f27ec <__cxa_atexit@plt+0x1e6ae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r8, ip, r0, lsl #25 │ │ │ │ - rscseq sl, fp, r4, asr #22 │ │ │ │ + rsceq r8, ip, r0, ror #24 │ │ │ │ + rscseq sl, fp, r4, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2858 <__cxa_atexit@plt+0x1e6b4c> │ │ │ │ ldr r2, [pc, #84] @ 1f2860 <__cxa_atexit@plt+0x1e6b54> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -498387,15 +498387,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f2864 <__cxa_atexit@plt+0x1e6b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, fp, r8, lsr #13 │ │ │ │ + rscseq sl, fp, r8, lsl #13 │ │ │ │ rsceq r3, r8, r6, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f2894 <__cxa_atexit@plt+0x1e6b88> │ │ │ │ @@ -498404,15 +498404,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f28a8 <__cxa_atexit@plt+0x1e6b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r8, asr r6 │ │ │ │ + rscseq sl, fp, r8, lsr r6 │ │ │ │ ldrdeq r3, [r8], #214 @ 0xd6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2908 <__cxa_atexit@plt+0x1e6bfc> │ │ │ │ @@ -498435,15 +498435,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, ip, lsl #12 │ │ │ │ + rscseq sl, fp, ip, ror #11 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r3, r8, lr, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498488,17 +498488,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlaleq r8, ip, r8, sl │ │ │ │ + rsceq r8, ip, r8, ror sl │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sl, fp, r4, lsl #19 │ │ │ │ + rscseq sl, fp, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2a70 <__cxa_atexit@plt+0x1e6d64> │ │ │ │ @@ -498522,16 +498522,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sl, fp, r8, asr #17 │ │ │ │ - rsceq r8, ip, r4, ror #19 │ │ │ │ + rscseq sl, fp, r8, lsr #17 │ │ │ │ + rsceq r8, ip, r4, asr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 2282d0 <__cxa_atexit@plt+0x21c5c4> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -498552,17 +498552,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f2afc <__cxa_atexit@plt+0x1e6df0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - smlaleq r8, ip, ip, r9 │ │ │ │ - smlaleq r8, ip, r0, r9 │ │ │ │ - rsceq r8, ip, r4, ror r9 │ │ │ │ + rsceq r8, ip, ip, ror r9 │ │ │ │ + rsceq r8, ip, r0, ror r9 │ │ │ │ + rsceq r8, ip, r4, asr r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -498578,16 +498578,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f2b64 <__cxa_atexit@plt+0x1e6e58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r8, ip, r4, lsr r9 │ │ │ │ - rsceq r8, ip, r8, lsr #18 │ │ │ │ + rsceq r8, ip, r4, lsl r9 │ │ │ │ + rsceq r8, ip, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2bd0 <__cxa_atexit@plt+0x1e6ec4> │ │ │ │ ldr r2, [pc, #84] @ 1f2bd8 <__cxa_atexit@plt+0x1e6ecc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -498609,15 +498609,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f2bdc <__cxa_atexit@plt+0x1e6ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, fp, r0, lsr r3 │ │ │ │ + rscseq sl, fp, r0, lsl r3 │ │ │ │ rsceq r3, r8, lr, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f2c0c <__cxa_atexit@plt+0x1e6f00> │ │ │ │ @@ -498626,15 +498626,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f2c20 <__cxa_atexit@plt+0x1e6f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r0, ror #5 │ │ │ │ + rscseq sl, fp, r0, asr #5 │ │ │ │ rsceq r3, r8, lr, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2c80 <__cxa_atexit@plt+0x1e6f74> │ │ │ │ @@ -498657,15 +498657,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, fp, r4, r2 │ │ │ │ + rscseq sl, fp, r4, ror r2 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r3, r8, ip, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498710,17 +498710,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, ip, r8, asr #14 │ │ │ │ + rsceq r8, ip, r8, lsr #14 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sl, fp, ip, lsl #12 │ │ │ │ + rscseq sl, fp, ip, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f2de8 <__cxa_atexit@plt+0x1e70dc> │ │ │ │ @@ -498744,41 +498744,41 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sl, fp, r0, asr r5 │ │ │ │ - rsceq r8, ip, r0, asr r6 │ │ │ │ + rscseq sl, fp, r0, lsr r5 │ │ │ │ + rsceq r8, ip, r0, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1f2e28 <__cxa_atexit@plt+0x1e711c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f2e2c <__cxa_atexit@plt+0x1e7120> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r8, ip, r4, lsl #13 │ │ │ │ - rscseq sl, fp, r4, lsl #10 │ │ │ │ - rsceq r8, ip, r0, ror #12 │ │ │ │ + rsceq r8, ip, r4, ror #12 │ │ │ │ + rscseq sl, fp, r4, ror #9 │ │ │ │ + rsceq r8, ip, r0, asr #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #20] @ 1f2e5c <__cxa_atexit@plt+0x1e7150> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #12] @ 1f2e60 <__cxa_atexit@plt+0x1e7154> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r8, ip, r0, asr r6 │ │ │ │ - ldrsbteq sl, [fp], #64 @ 0x40 │ │ │ │ + rsceq r8, ip, r0, lsr r6 │ │ │ │ + ldrhteq sl, [fp], #64 @ 0x40 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 227488 <__cxa_atexit@plt+0x21b77c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -498804,15 +498804,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f2ee8 <__cxa_atexit@plt+0x1e71dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, fp, r4, lsr #32 │ │ │ │ + rscseq sl, fp, r4 │ │ │ │ rsceq r3, r8, r2, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f2f18 <__cxa_atexit@plt+0x1e720c> │ │ │ │ @@ -498821,15 +498821,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f2f2c <__cxa_atexit@plt+0x1e7220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [fp], #244 @ 0xf4 │ │ │ │ + ldrhteq r9, [fp], #244 @ 0xf4 │ │ │ │ rsceq r3, r8, r2, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f2f8c <__cxa_atexit@plt+0x1e7280> │ │ │ │ @@ -498852,15 +498852,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r8, lsl #31 │ │ │ │ + rscseq r9, fp, r8, ror #30 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r3, r8, r9, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498905,17 +498905,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, ip, ip, ror r4 │ │ │ │ + rsceq r8, ip, ip, asr r4 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sl, fp, r0, lsl #6 │ │ │ │ + rscseq sl, fp, r0, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f30f4 <__cxa_atexit@plt+0x1e73e8> │ │ │ │ @@ -498939,16 +498939,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sl, fp, r4, asr #4 │ │ │ │ - rsceq r8, ip, r8, asr r1 │ │ │ │ + rscseq sl, fp, r4, lsr #4 │ │ │ │ + rsceq r8, ip, r8, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f317c <__cxa_atexit@plt+0x1e7470> │ │ │ │ ldr r2, [pc, #92] @ 1f3184 <__cxa_atexit@plt+0x1e7478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -498971,34 +498971,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1f318c <__cxa_atexit@plt+0x1e7480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r4, asr #27 │ │ │ │ + rscseq r9, fp, r4, lsr #27 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sl, fp, r8, lsr #3 │ │ │ │ - ldrdeq r8, [ip], #0 @ │ │ │ │ + rscseq sl, fp, r8, lsl #3 │ │ │ │ + strhteq r8, [ip], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f31b8 <__cxa_atexit@plt+0x1e74ac> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f31cc <__cxa_atexit@plt+0x1e74c0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, fp, r8, asr r1 │ │ │ │ - rsceq r8, ip, r4, lsl #6 │ │ │ │ + rscseq sl, fp, r8, lsr r1 │ │ │ │ + rsceq r8, ip, r4, ror #5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1f3230 <__cxa_atexit@plt+0x1e7524> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -499021,17 +499021,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r4, ror #25 │ │ │ │ - rscseq r9, fp, r8, asr #27 │ │ │ │ - rsceq r8, ip, ip, lsl #5 │ │ │ │ + rscseq r9, fp, r4, asr #25 │ │ │ │ + rscseq r9, fp, r8, lsr #27 │ │ │ │ + rsceq r8, ip, ip, ror #4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f32c8 <__cxa_atexit@plt+0x1e75bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -499059,15 +499059,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r0, ror #24 │ │ │ │ + rscseq r9, fp, r0, asr #24 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -499078,16 +499078,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq sl, fp, r4, lsl r0 │ │ │ │ - strhteq r8, [ip], #28 │ │ │ │ + ldrshteq r9, [fp], #244 @ 0xf4 │ │ │ │ + smlaleq r8, ip, ip, r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1f3388 <__cxa_atexit@plt+0x1e767c> │ │ │ │ @@ -499109,15 +499109,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r8, ip, r4, lsr r1 │ │ │ │ + rsceq r8, ip, r4, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -499136,15 +499136,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1f3414 <__cxa_atexit@plt+0x1e7708> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r8, ip, r8, asr #1 │ │ │ │ + rsceq r8, ip, r8, lsr #1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3468 <__cxa_atexit@plt+0x1e775c> │ │ │ │ @@ -499187,17 +499187,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f34e8 <__cxa_atexit@plt+0x1e77dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rsceq r8, ip, r8, lsl r0 │ │ │ │ - rsceq r8, ip, r4, lsr r0 │ │ │ │ - rsceq r8, ip, r8, lsl r0 │ │ │ │ + strdeq r7, [ip], #248 @ 0xf8 @ │ │ │ │ + rsceq r8, ip, r4, lsl r0 │ │ │ │ + strdeq r7, [ip], #248 @ 0xf8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -499213,16 +499213,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f3550 <__cxa_atexit@plt+0x1e7844> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strhteq r7, [ip], #240 @ 0xf0 │ │ │ │ - rsceq r7, ip, ip, asr #31 │ │ │ │ + smlaleq r7, ip, r0, pc @ │ │ │ │ + rsceq r7, ip, ip, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f35bc <__cxa_atexit@plt+0x1e78b0> │ │ │ │ ldr r2, [pc, #84] @ 1f35c4 <__cxa_atexit@plt+0x1e78b8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -499244,15 +499244,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f35c8 <__cxa_atexit@plt+0x1e78bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, fp, r4, asr #18 │ │ │ │ + rscseq r9, fp, r4, lsr #18 │ │ │ │ rsceq r3, r8, r2, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f35f8 <__cxa_atexit@plt+0x1e78ec> │ │ │ │ @@ -499261,15 +499261,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f360c <__cxa_atexit@plt+0x1e7900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [fp], #132 @ 0x84 │ │ │ │ + ldrsbteq r9, [fp], #132 @ 0x84 │ │ │ │ rsceq r3, r8, r2, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f366c <__cxa_atexit@plt+0x1e7960> │ │ │ │ @@ -499292,15 +499292,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r8, lsr #17 │ │ │ │ + rscseq r9, fp, r8, lsl #17 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq r2, [r8], #235 @ 0xeb │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -499345,17 +499345,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r7, ip, ip, ror #27 │ │ │ │ + rsceq r7, ip, ip, asr #27 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r9, fp, r0, lsr #24 │ │ │ │ + rscseq r9, fp, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f37d4 <__cxa_atexit@plt+0x1e7ac8> │ │ │ │ @@ -499379,16 +499379,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r9, fp, r4, ror #22 │ │ │ │ - rsceq r7, ip, r8, ror sl │ │ │ │ + rscseq r9, fp, r4, asr #22 │ │ │ │ + rsceq r7, ip, r8, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f385c <__cxa_atexit@plt+0x1e7b50> │ │ │ │ ldr r2, [pc, #92] @ 1f3864 <__cxa_atexit@plt+0x1e7b58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -499411,34 +499411,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1f386c <__cxa_atexit@plt+0x1e7b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r4, ror #13 │ │ │ │ + rscseq r9, fp, r4, asr #13 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r9, fp, r8, asr #21 │ │ │ │ - strdeq r7, [ip], #144 @ 0x90 @ │ │ │ │ + rscseq r9, fp, r8, lsr #21 │ │ │ │ + ldrdeq r7, [ip], #144 @ 0x90 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f3898 <__cxa_atexit@plt+0x1e7b8c> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f38ac <__cxa_atexit@plt+0x1e7ba0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r8, ror sl │ │ │ │ - rsceq r7, ip, r4, ror ip │ │ │ │ + rscseq r9, fp, r8, asr sl │ │ │ │ + rsceq r7, ip, r4, asr ip │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1f3910 <__cxa_atexit@plt+0x1e7c04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -499461,17 +499461,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r4, lsl #12 │ │ │ │ - rscseq r9, fp, r8, ror #13 │ │ │ │ - strdeq r7, [ip], #188 @ 0xbc @ │ │ │ │ + rscseq r9, fp, r4, ror #11 │ │ │ │ + rscseq r9, fp, r8, asr #13 │ │ │ │ + ldrdeq r7, [ip], #188 @ 0xbc @ │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f39a8 <__cxa_atexit@plt+0x1e7c9c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -499499,15 +499499,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r0, lsl #11 │ │ │ │ + rscseq r9, fp, r0, ror #10 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -499518,16 +499518,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r9, fp, r4, lsr r9 │ │ │ │ - rsceq r7, ip, ip, lsr #22 │ │ │ │ + rscseq r9, fp, r4, lsl r9 │ │ │ │ + rsceq r7, ip, ip, lsl #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1f3a68 <__cxa_atexit@plt+0x1e7d5c> │ │ │ │ @@ -499549,15 +499549,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r7, ip, r4, lsr #21 │ │ │ │ + rsceq r7, ip, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -499576,15 +499576,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1f3af4 <__cxa_atexit@plt+0x1e7de8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, ip, r8, lsr sl │ │ │ │ + rsceq r7, ip, r8, lsl sl │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f3b48 <__cxa_atexit@plt+0x1e7e3c> │ │ │ │ @@ -499627,17 +499627,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f3bc8 <__cxa_atexit@plt+0x1e7ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rsceq r7, ip, r8, lsl #19 │ │ │ │ - rsceq r7, ip, r4, lsr #19 │ │ │ │ - rsceq r7, ip, r8, lsl #19 │ │ │ │ + rsceq r7, ip, r8, ror #18 │ │ │ │ + rsceq r7, ip, r4, lsl #19 │ │ │ │ + rsceq r7, ip, r8, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -499653,16 +499653,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f3c30 <__cxa_atexit@plt+0x1e7f24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsceq r7, ip, r0, lsr #18 │ │ │ │ - rsceq r7, ip, ip, lsr r9 │ │ │ │ + rsceq r7, ip, r0, lsl #18 │ │ │ │ + rsceq r7, ip, ip, lsl r9 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1f3ca4 <__cxa_atexit@plt+0x1e7f98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -499690,16 +499690,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r0, lsl #5 │ │ │ │ - rscseq r9, fp, r4, ror #6 │ │ │ │ + rscseq r9, fp, r0, ror #4 │ │ │ │ + rscseq r9, fp, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 1f3cfc <__cxa_atexit@plt+0x1e7ff0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -499715,17 +499715,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #12] @ 1f3d28 <__cxa_atexit@plt+0x1e801c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, r0, asr #4 │ │ │ │ - rscseq r9, fp, r0, lsr r2 │ │ │ │ - rsceq r7, ip, r0, asr #16 │ │ │ │ + rscseq r9, fp, r0, lsr #4 │ │ │ │ + rscseq r9, fp, r0, lsl r2 │ │ │ │ + rsceq r7, ip, r0, lsr #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3d5c <__cxa_atexit@plt+0x1e8050> │ │ │ │ ldr r3, [pc, #20] @ 1f3d64 <__cxa_atexit@plt+0x1e8058> │ │ │ │ @@ -499814,15 +499814,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f3eb0 <__cxa_atexit@plt+0x1e81a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r9, fp, ip, asr r0 │ │ │ │ + rscseq r9, fp, ip, lsr r0 │ │ │ │ ldrdeq r2, [r8], #122 @ 0x7a @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f3ee0 <__cxa_atexit@plt+0x1e81d4> │ │ │ │ @@ -499831,15 +499831,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f3ef4 <__cxa_atexit@plt+0x1e81e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, fp, ip │ │ │ │ + rscseq r8, fp, ip, ror #31 │ │ │ │ rsceq r2, r8, sl, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f3f54 <__cxa_atexit@plt+0x1e8248> │ │ │ │ @@ -499862,15 +499862,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, r0, asr #31 │ │ │ │ + rscseq r8, fp, r0, lsr #31 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r2, r8, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -499921,16 +499921,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r9, fp, ip, lsr #6 │ │ │ │ - rscseq r9, fp, ip, asr r0 │ │ │ │ + rscseq r9, fp, ip, lsl #6 │ │ │ │ + rscseq r9, fp, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f40e4 <__cxa_atexit@plt+0x1e83d8> │ │ │ │ @@ -499959,16 +499959,16 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r8, fp, r8, lsr #31 │ │ │ │ - rscseq r9, fp, r4, ror #4 │ │ │ │ + rscseq r8, fp, r8, lsl #31 │ │ │ │ + rscseq r9, fp, r4, asr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -499987,16 +499987,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f4164 <__cxa_atexit@plt+0x1e8458> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - rsceq r7, ip, ip, lsr #8 │ │ │ │ - rsceq r7, ip, r0, lsl r4 │ │ │ │ + rsceq r7, ip, ip, lsl #8 │ │ │ │ + strdeq r7, [ip], #48 @ 0x30 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -500015,16 +500015,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f41d4 <__cxa_atexit@plt+0x1e84c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - strhteq r7, [ip], #60 @ 0x3c │ │ │ │ - rsceq r7, ip, r0, lsr #7 │ │ │ │ + smlaleq r7, ip, ip, r3 │ │ │ │ + rsceq r7, ip, r0, lsl #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -500043,15 +500043,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f4244 <__cxa_atexit@plt+0x1e8538> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsceq r7, ip, ip, asr #6 │ │ │ │ + rsceq r7, ip, ip, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f42b0 <__cxa_atexit@plt+0x1e85a4> │ │ │ │ ldr r2, [pc, #84] @ 1f42b8 <__cxa_atexit@plt+0x1e85ac> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -500073,15 +500073,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f42bc <__cxa_atexit@plt+0x1e85b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r8, fp, r0, asr ip │ │ │ │ + rscseq r8, fp, r0, lsr ip │ │ │ │ rsceq r2, r8, lr, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f42ec <__cxa_atexit@plt+0x1e85e0> │ │ │ │ @@ -500090,15 +500090,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f4300 <__cxa_atexit@plt+0x1e85f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, r0, lsl #24 │ │ │ │ + rscseq r8, fp, r0, ror #23 │ │ │ │ rsceq r2, r8, lr, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4360 <__cxa_atexit@plt+0x1e8654> │ │ │ │ @@ -500121,15 +500121,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [fp], #180 @ 0xb4 │ │ │ │ + smlalseq r8, fp, r4, fp │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r2, r8, r4, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -500174,17 +500174,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r7, ip, r4, ror r1 │ │ │ │ + rsceq r7, ip, r4, asr r1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r8, fp, ip, lsr #30 │ │ │ │ + rscseq r8, fp, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f44c8 <__cxa_atexit@plt+0x1e87bc> │ │ │ │ @@ -500208,15 +500208,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r8, fp, r0, ror lr │ │ │ │ + rscseq r8, fp, r0, asr lr │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1f454c <__cxa_atexit@plt+0x1e8840> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -500244,16 +500244,16 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r8, [fp], #152 @ 0x98 │ │ │ │ - ldrhteq r8, [fp], #172 @ 0xac │ │ │ │ + ldrhteq r8, [fp], #152 @ 0x98 │ │ │ │ + smlalseq r8, fp, ip, sl │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 1f45b4 <__cxa_atexit@plt+0x1e88a8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 1f45b8 <__cxa_atexit@plt+0x1e88ac> │ │ │ │ @@ -500263,17 +500263,17 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ add r3, r3, #1 │ │ │ │ bic r7, r7, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, r0, asr #19 │ │ │ │ - ldrhteq r8, [fp], #156 @ 0x9c │ │ │ │ - rsceq r6, ip, r0, ror #31 │ │ │ │ + rscseq r8, fp, r0, lsr #19 │ │ │ │ + smlalseq r8, fp, ip, r9 │ │ │ │ + rsceq r6, ip, r0, asr #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f45ec <__cxa_atexit@plt+0x1e88e0> │ │ │ │ ldr r3, [pc, #20] @ 1f45f4 <__cxa_atexit@plt+0x1e88e8> │ │ │ │ @@ -500356,17 +500356,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f472c <__cxa_atexit@plt+0x1e8a20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rsceq r6, ip, r0, lsr #29 │ │ │ │ + rsceq r6, ip, r0, lsl #29 │ │ │ │ + rsceq r6, ip, r4, ror lr │ │ │ │ smlaleq r6, ip, r4, lr │ │ │ │ - strhteq r6, [ip], #228 @ 0xe4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f4770 <__cxa_atexit@plt+0x1e8a64> │ │ │ │ @@ -500378,15 +500378,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 23a8d4 <__cxa_atexit@plt+0x22ebc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r8, [fp], #112 @ 0x70 │ │ │ │ + ldrsbteq r8, [fp], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f47b8 <__cxa_atexit@plt+0x1e8aac> │ │ │ │ @@ -500395,15 +500395,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r8, [fp], #124 @ 0x7c │ │ │ │ + ldrsbteq r8, [fp], #124 @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f481c <__cxa_atexit@plt+0x1e8b10> │ │ │ │ ldr r2, [pc, #64] @ 1f4828 <__cxa_atexit@plt+0x1e8b1c> │ │ │ │ @@ -500420,18 +500420,18 @@ │ │ │ │ ldr r7, [pc, #28] @ 1f4830 <__cxa_atexit@plt+0x1e8b24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, r4, lsl #14 │ │ │ │ - rscseq r8, fp, r4, asr #14 │ │ │ │ - rscseq r8, fp, r8, lsr r7 │ │ │ │ - rsceq r6, ip, r4, lsl #27 │ │ │ │ + rscseq r8, fp, r4, ror #13 │ │ │ │ + rscseq r8, fp, r4, lsr #14 │ │ │ │ + rscseq r8, fp, r8, lsl r7 │ │ │ │ + rsceq r6, ip, r4, ror #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f489c <__cxa_atexit@plt+0x1e8b90> │ │ │ │ ldr r2, [pc, #76] @ 1f48a4 <__cxa_atexit@plt+0x1e8b98> │ │ │ │ @@ -500453,36 +500453,36 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, ip, r0, lsl sp │ │ │ │ + strdeq r6, [ip], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f48d0 <__cxa_atexit@plt+0x1e8bc4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, ip, r8, ror #25 │ │ │ │ + rsceq r6, ip, r8, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1f48fc <__cxa_atexit@plt+0x1e8bf0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 1f4900 <__cxa_atexit@plt+0x1e8bf4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r8, fp, ip, lsl #20 │ │ │ │ + rscseq r8, fp, ip, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1f494c <__cxa_atexit@plt+0x1e8c40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -500501,15 +500501,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq r6, ip, ip, lsr ip │ │ │ │ + rsceq r6, ip, ip, lsl ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -500526,46 +500526,46 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f49d4 <__cxa_atexit@plt+0x1e8cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - strdeq r6, [ip], #184 @ 0xb8 @ │ │ │ │ - rsceq r6, ip, ip, ror #23 │ │ │ │ - rsceq r6, ip, r8, lsl #19 │ │ │ │ + ldrdeq r6, [ip], #184 @ 0xb8 @ │ │ │ │ + rsceq r6, ip, ip, asr #23 │ │ │ │ + rsceq r6, ip, r8, ror #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4a08 <__cxa_atexit@plt+0x1e8cfc> │ │ │ │ ldr r2, [pc, #24] @ 1f4a10 <__cxa_atexit@plt+0x1e8d04> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [fp], #68 @ 0x44 │ │ │ │ - rsceq r6, ip, ip, asr #18 │ │ │ │ + ldrsbteq r8, [fp], #68 @ 0x44 │ │ │ │ + rsceq r6, ip, ip, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f4a44 <__cxa_atexit@plt+0x1e8d38> │ │ │ │ ldr r2, [pc, #24] @ 1f4a4c <__cxa_atexit@plt+0x1e8d40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [fp], #72 @ 0x48 │ │ │ │ + smlalseq r8, fp, r8, r4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1f4aac <__cxa_atexit@plt+0x1e8da0> │ │ │ │ @@ -500589,31 +500589,31 @@ │ │ │ │ b 1f4abc <__cxa_atexit@plt+0x1e8db0> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1f4acc <__cxa_atexit@plt+0x1e8dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, ip, r4, lsr fp │ │ │ │ + rsceq r6, ip, r4, lsl fp │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r8, fp, ip, ror r8 │ │ │ │ - strdeq r6, [ip], #168 @ 0xa8 @ │ │ │ │ + rscseq r8, fp, ip, asr r8 │ │ │ │ + ldrdeq r6, [ip], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f4b08 <__cxa_atexit@plt+0x1e8dfc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f4b00 <__cxa_atexit@plt+0x1e8df4> │ │ │ │ b 1f4b18 <__cxa_atexit@plt+0x1e8e0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r6, ip, r8, asr #21 │ │ │ │ + rsceq r6, ip, r8, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f4b54 <__cxa_atexit@plt+0x1e8e48> │ │ │ │ ldr r2, [pc, #124] @ 1f4ba8 <__cxa_atexit@plt+0x1e8e9c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -500645,38 +500645,38 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r8, fp, ip, lsl r4 │ │ │ │ + ldrshteq r8, [fp], #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1f4bcc <__cxa_atexit@plt+0x1e8ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, r4, lsr #7 │ │ │ │ - rsceq r6, ip, r4, lsl #20 │ │ │ │ + rscseq r8, fp, r4, lsl #7 │ │ │ │ + rsceq r6, ip, r4, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #28] @ 1f4c04 <__cxa_atexit@plt+0x1e8ef8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 1f4bfc <__cxa_atexit@plt+0x1e8ef0> │ │ │ │ b 1f4c14 <__cxa_atexit@plt+0x1e8f08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r6, ip, ip, asr #19 │ │ │ │ + rsceq r6, ip, ip, lsr #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ beq 1f4c48 <__cxa_atexit@plt+0x1e8f3c> │ │ │ │ cmp r6, #2 │ │ │ │ @@ -500739,15 +500739,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - strhteq r6, [ip], #128 @ 0x80 │ │ │ │ + smlaleq r6, ip, r0, r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f4d84 <__cxa_atexit@plt+0x1e9078> │ │ │ │ @@ -500773,15 +500773,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - strhteq r6, [ip], #84 @ 0x54 │ │ │ │ + smlaleq r6, ip, r4, r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #116] @ 1f4e38 <__cxa_atexit@plt+0x1e912c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -500809,17 +500809,17 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r8, fp, r0, lsl #3 │ │ │ │ + rscseq r8, fp, r0, ror #2 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - rsceq r6, ip, ip, lsl r5 │ │ │ │ + strdeq r6, [ip], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1f4e78 <__cxa_atexit@plt+0x1e916c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -500839,17 +500839,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r8, [fp], #8 │ │ │ │ + ldrsbteq r8, [fp], #8 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - rsceq r6, ip, r4, lsr #9 │ │ │ │ + rsceq r6, ip, r4, lsl #9 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -500866,15 +500866,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq r6, ip, r8, ror #13 │ │ │ │ + rsceq r6, ip, r8, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f4f84 <__cxa_atexit@plt+0x1e9278> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -500893,28 +500893,28 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, fp, ip, lsr #31 │ │ │ │ + rscseq r7, fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r7, fp, r8, lsl #31 │ │ │ │ - rsceq r6, ip, r0, ror r6 │ │ │ │ + rscseq r7, fp, r8, ror #30 │ │ │ │ + rsceq r6, ip, r0, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f4fbc <__cxa_atexit@plt+0x1e92b0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ - rscseq r8, fp, ip, asr #6 │ │ │ │ - rsceq r6, ip, r0, ror r6 │ │ │ │ + rscseq r8, fp, ip, lsr #6 │ │ │ │ + rsceq r6, ip, r0, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -500937,25 +500937,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strdeq r6, [ip], #88 @ 0x58 @ │ │ │ │ + ldrdeq r6, [ip], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f5060 <__cxa_atexit@plt+0x1e9354> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1f5128 <__cxa_atexit@plt+0x1e941c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, ip, r0, asr #11 │ │ │ │ + rsceq r6, ip, r0, lsr #11 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1f50d0 <__cxa_atexit@plt+0x1e93c4> │ │ │ │ @@ -500986,21 +500986,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f5100 <__cxa_atexit@plt+0x1e93f4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #8] @ 1f5104 <__cxa_atexit@plt+0x1e93f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, fp, ip, lsr r2 │ │ │ │ - rsceq r6, ip, r0, lsl #10 │ │ │ │ + rscseq r8, fp, ip, lsl r2 │ │ │ │ + rsceq r6, ip, r0, ror #9 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - rscseq r8, fp, r8, ror r2 │ │ │ │ rscseq r8, fp, r8, asr r2 │ │ │ │ - rsceq r6, ip, r8, lsl #10 │ │ │ │ + rscseq r8, fp, r8, lsr r2 │ │ │ │ + rsceq r6, ip, r8, ror #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 1f5228 <__cxa_atexit@plt+0x1e951c> │ │ │ │ and r7, r9, #3 │ │ │ │ @@ -501091,25 +501091,25 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #44] @ 1f52c0 <__cxa_atexit@plt+0x1e95b4> │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - rscseq r8, fp, r4, lsr r1 │ │ │ │ - rscseq r8, fp, r8, lsl #2 │ │ │ │ - rscseq r8, fp, r4, lsr #1 │ │ │ │ + rscseq r8, fp, r4, lsl r1 │ │ │ │ + rscseq r8, fp, r8, ror #1 │ │ │ │ + rscseq r8, fp, r4, lsl #1 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rscseq r8, fp, r4, ror #2 │ │ │ │ - rsceq r6, ip, r4, ror #6 │ │ │ │ + rscseq r8, fp, r4, asr #2 │ │ │ │ + rsceq r6, ip, r4, asr #6 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r6, ip, r8, lsl #8 │ │ │ │ - rsceq r6, ip, r8, ror #6 │ │ │ │ + rsceq r6, ip, r8, ror #7 │ │ │ │ + rsceq r6, ip, r8, asr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -501150,20 +501150,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f5390 <__cxa_atexit@plt+0x1e9684> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rsceq r6, ip, r4, ror r2 │ │ │ │ + rsceq r6, ip, r4, asr r2 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffff408 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ - ldrsbteq r7, [fp], #240 @ 0xf0 │ │ │ │ - smlaleq r6, ip, r4, r2 │ │ │ │ + ldrhteq r7, [fp], #240 @ 0xf0 │ │ │ │ + rsceq r6, ip, r4, ror r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ @@ -501186,25 +501186,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r6, ip, ip, lsl r2 │ │ │ │ + strdeq r6, [ip], #28 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f5444 <__cxa_atexit@plt+0x1e9738> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1f5128 <__cxa_atexit@plt+0x1e941c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r6, [ip], #28 @ │ │ │ │ + strhteq r6, [ip], #28 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #4 │ │ │ │ cmp r6, fp │ │ │ │ bcc 1f54b4 <__cxa_atexit@plt+0x1e97a8> │ │ │ │ @@ -501235,21 +501235,21 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f54e4 <__cxa_atexit@plt+0x1e97d8> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #8] @ 1f54e8 <__cxa_atexit@plt+0x1e97dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, fp, r8, asr lr │ │ │ │ - rsceq r6, ip, ip, lsl r1 │ │ │ │ + rscseq r7, fp, r8, lsr lr │ │ │ │ + strdeq r6, [ip], #12 @ │ │ │ │ @ instruction: 0xfffff2bc │ │ │ │ @ instruction: 0xfffff658 │ │ │ │ - smlalseq r7, fp, r4, lr │ │ │ │ rscseq r7, fp, r4, ror lr │ │ │ │ - rsceq r6, ip, ip, lsr r1 │ │ │ │ + rscseq r7, fp, r4, asr lr │ │ │ │ + rsceq r6, ip, ip, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5590 <__cxa_atexit@plt+0x1e9884> │ │ │ │ @@ -501285,17 +501285,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f55ac <__cxa_atexit@plt+0x1e98a0> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - strhteq r6, [ip], #4 │ │ │ │ - rscseq r7, fp, r8, ror #19 │ │ │ │ - rsceq r6, ip, r8, lsl #1 │ │ │ │ + smlaleq r6, ip, r4, r0 │ │ │ │ + rscseq r7, fp, r8, asr #19 │ │ │ │ + rsceq r6, ip, r8, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f55f0 <__cxa_atexit@plt+0x1e98e4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -501310,16 +501310,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f5610 <__cxa_atexit@plt+0x1e9904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r7, fp, ip, ror #18 │ │ │ │ - rsceq r6, ip, r8, lsr #32 │ │ │ │ + rscseq r7, fp, ip, asr #18 │ │ │ │ + rsceq r6, ip, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1f568c <__cxa_atexit@plt+0x1e9980> │ │ │ │ @@ -501387,22 +501387,22 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ ldr r7, [pc, #16] @ 1f574c <__cxa_atexit@plt+0x1e9a40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ - rscseq r7, fp, r0, ror ip │ │ │ │ - ldrshteq r7, [fp], #188 @ 0xbc │ │ │ │ - rsceq r5, ip, r0, asr #29 │ │ │ │ + rscseq r7, fp, r0, asr ip │ │ │ │ + ldrsbteq r7, [fp], #188 @ 0xbc │ │ │ │ + rsceq r5, ip, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xfffff0b8 │ │ │ │ @ instruction: 0xfffff414 │ │ │ │ - rscseq r7, fp, r0, asr #24 │ │ │ │ - strdeq r5, [ip], #224 @ 0xe0 @ │ │ │ │ + rscseq r7, fp, r0, lsr #24 │ │ │ │ + ldrdeq r5, [ip], #224 @ 0xe0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 1f57c8 <__cxa_atexit@plt+0x1e9abc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -501422,17 +501422,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, fp, ip, ror #14 │ │ │ │ + rscseq r7, fp, ip, asr #14 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r7, fp, r8, asr #14 │ │ │ │ + rscseq r7, fp, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ b d2bf58 <__cxa_atexit@plt+0xd2024c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -501455,17 +501455,17 @@ │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r9 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [fp], #108 @ 0x6c │ │ │ │ - rscseq r7, fp, r4, asr #13 │ │ │ │ - rsceq r5, ip, r8, lsl lr │ │ │ │ + ldrhteq r7, [fp], #108 @ 0x6c │ │ │ │ + rscseq r7, fp, r4, lsr #13 │ │ │ │ + strdeq r5, [ip], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f58a4 <__cxa_atexit@plt+0x1e9b98> │ │ │ │ ldr r2, [pc, #48] @ 1f58b0 <__cxa_atexit@plt+0x1e9ba4> │ │ │ │ @@ -501478,33 +501478,33 @@ │ │ │ │ ldr r3, [pc, #28] @ 1f58b8 <__cxa_atexit@plt+0x1e9bac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b d32dd0 <__cxa_atexit@plt+0xd270c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, fp, ip, ror #12 │ │ │ │ + rscseq r7, fp, ip, asr #12 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlalseq r7, fp, r4, sl │ │ │ │ - strhteq r5, [ip], #216 @ 0xd8 │ │ │ │ + rscseq r7, fp, r4, ror sl │ │ │ │ + smlaleq r5, ip, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f58e0 <__cxa_atexit@plt+0x1e9bd4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1f58e8 <__cxa_atexit@plt+0x1e9bdc> │ │ │ │ ldr r7, [pc, #12] @ 1f58f4 <__cxa_atexit@plt+0x1e9be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, fp, ip, asr #20 │ │ │ │ - rsceq r5, ip, ip, ror sp │ │ │ │ + rscseq r7, fp, ip, lsr #20 │ │ │ │ + rsceq r5, ip, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f5940 <__cxa_atexit@plt+0x1e9c34> │ │ │ │ ldr r2, [pc, #48] @ 1f594c <__cxa_atexit@plt+0x1e9c40> │ │ │ │ @@ -501517,33 +501517,33 @@ │ │ │ │ ldr r3, [pc, #28] @ 1f5954 <__cxa_atexit@plt+0x1e9c48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b d32dd0 <__cxa_atexit@plt+0xd270c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [fp], #80 @ 0x50 │ │ │ │ + ldrhteq r7, [fp], #80 @ 0x50 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrshteq r7, [fp], #152 @ 0x98 │ │ │ │ - rsceq r5, ip, ip, lsl sp │ │ │ │ + ldrsbteq r7, [fp], #152 @ 0x98 │ │ │ │ + strdeq r5, [ip], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f597c <__cxa_atexit@plt+0x1e9c70> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1f5984 <__cxa_atexit@plt+0x1e9c78> │ │ │ │ ldr r7, [pc, #12] @ 1f5990 <__cxa_atexit@plt+0x1e9c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r7, [fp], #144 @ 0x90 │ │ │ │ - rsceq r5, ip, r0, ror sp │ │ │ │ + smlalseq r7, fp, r0, r9 │ │ │ │ + rsceq r5, ip, r0, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f59dc <__cxa_atexit@plt+0x1e9cd0> │ │ │ │ @@ -501559,16 +501559,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f59f4 <__cxa_atexit@plt+0x1e9ce8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, ip, r4, lsr sp │ │ │ │ - rsceq r5, ip, r0, lsl sp │ │ │ │ + rsceq r5, ip, r4, lsl sp │ │ │ │ + strdeq r5, [ip], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5a40 <__cxa_atexit@plt+0x1e9d34> │ │ │ │ @@ -501605,21 +501605,21 @@ │ │ │ │ ldr r0, [pc, #20] @ 1f5aac <__cxa_atexit@plt+0x1e9da0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #16] @ 1f5ab0 <__cxa_atexit@plt+0x1e9da4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, ip, ror r5 │ │ │ │ - rsceq r5, ip, r4, lsl #23 │ │ │ │ - rsceq r5, ip, ip, ror fp │ │ │ │ + rsceq r5, ip, r4, ror #22 │ │ │ │ + rsceq r5, ip, ip, asr fp │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - strdeq r5, [ip], #176 @ 0xb0 @ │ │ │ │ + ldrdeq r5, [ip], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5af0 <__cxa_atexit@plt+0x1e9de4> │ │ │ │ ldr r3, [pc, #56] @ 1f5b1c <__cxa_atexit@plt+0x1e9e10> │ │ │ │ mov r8, r7 │ │ │ │ @@ -501631,40 +501631,40 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [pc, #16] @ 1f5b14 <__cxa_atexit@plt+0x1e9e08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 1f5b18 <__cxa_atexit@plt+0x1e9e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - rsceq r5, ip, r8, lsl fp │ │ │ │ - rsceq r5, ip, r0, lsl fp │ │ │ │ + strdeq r5, [ip], #168 @ 0xa8 @ │ │ │ │ + strdeq r5, [ip], #160 @ 0xa0 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, ip, r0, lsl #23 │ │ │ │ + rsceq r5, ip, r0, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f5b40 <__cxa_atexit@plt+0x1e9e34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, ip, ip, asr fp │ │ │ │ + rsceq r5, ip, ip, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f5b70 <__cxa_atexit@plt+0x1e9e64> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f5b74 <__cxa_atexit@plt+0x1e9e68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlalseq r7, fp, r8, r7 │ │ │ │ - rsceq r5, ip, r8, lsl fp │ │ │ │ + rscseq r7, fp, r8, ror r7 │ │ │ │ + strdeq r5, [ip], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5bf4 <__cxa_atexit@plt+0x1e9ee8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -501713,25 +501713,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f5c5c <__cxa_atexit@plt+0x1e9f50> │ │ │ │ ldr r8, [pc, #16] @ 1f5c60 <__cxa_atexit@plt+0x1e9f54> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, ip, r0, lsl #20 │ │ │ │ - rsceq r5, ip, r4, lsl sl │ │ │ │ + rsceq r5, ip, r0, ror #19 │ │ │ │ + strdeq r5, [ip], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff9b4 │ │ │ │ - rsceq r5, ip, r8, asr sl │ │ │ │ - rsceq r5, ip, r0, asr sl │ │ │ │ + rsceq r5, ip, r8, lsr sl │ │ │ │ + rsceq r5, ip, r0, lsr sl │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq r7, fp, r8, lsr r3 │ │ │ │ - rscseq r7, fp, r0, lsl r3 │ │ │ │ - rsceq r5, ip, ip, lsl #20 │ │ │ │ + rscseq r7, fp, r8, lsl r3 │ │ │ │ + ldrshteq r7, [fp], #32 │ │ │ │ + rsceq r5, ip, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5d00 <__cxa_atexit@plt+0x1e9ff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -501780,25 +501780,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f5d68 <__cxa_atexit@plt+0x1ea05c> │ │ │ │ ldr r8, [pc, #16] @ 1f5d6c <__cxa_atexit@plt+0x1ea060> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [ip], #132 @ 0x84 @ │ │ │ │ - rsceq r5, ip, r8, lsl #18 │ │ │ │ + ldrdeq r5, [ip], #132 @ 0x84 @ │ │ │ │ + rsceq r5, ip, r8, ror #17 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ - rsceq r5, ip, ip, asr #18 │ │ │ │ - rsceq r5, ip, r4, asr #18 │ │ │ │ + rsceq r5, ip, ip, lsr #18 │ │ │ │ + rsceq r5, ip, r4, lsr #18 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - rscseq r7, fp, ip, lsr #4 │ │ │ │ - rscseq r7, fp, r4, lsl #4 │ │ │ │ - strdeq r5, [ip], #128 @ 0x80 @ │ │ │ │ + rscseq r7, fp, ip, lsl #4 │ │ │ │ + rscseq r7, fp, r4, ror #3 │ │ │ │ + ldrdeq r5, [ip], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r8, [r5, #-4] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -501825,24 +501825,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - rscseq r7, fp, r4, lsr r1 │ │ │ │ - rscseq r7, fp, r4, lsl #2 │ │ │ │ + rscseq r7, fp, r4, lsl r1 │ │ │ │ + rscseq r7, fp, r4, ror #1 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq r5, ip, r4, lsr #16 │ │ │ │ + rsceq r5, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f550c <__cxa_atexit@plt+0x1e9800> │ │ │ │ - strhteq r5, [ip], #132 @ 0x84 │ │ │ │ + smlaleq r5, ip, r4, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5e6c <__cxa_atexit@plt+0x1ea160> │ │ │ │ ldr r3, [pc, #56] @ 1f5e98 <__cxa_atexit@plt+0x1ea18c> │ │ │ │ mov r8, r7 │ │ │ │ @@ -501854,40 +501854,40 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [pc, #16] @ 1f5e90 <__cxa_atexit@plt+0x1ea184> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 1f5e94 <__cxa_atexit@plt+0x1ea188> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - smlaleq r5, ip, ip, r7 │ │ │ │ - smlaleq r5, ip, r4, r7 │ │ │ │ + rsceq r5, ip, ip, ror r7 │ │ │ │ + rsceq r5, ip, r4, ror r7 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r5, ip, ip, lsr r8 │ │ │ │ + rsceq r5, ip, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f5ebc <__cxa_atexit@plt+0x1ea1b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, ip, r8, lsl r8 │ │ │ │ + strdeq r5, [ip], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f5eec <__cxa_atexit@plt+0x1ea1e0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f5ef0 <__cxa_atexit@plt+0x1ea1e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, fp, ip, lsl r4 │ │ │ │ - ldrdeq r5, [ip], #116 @ 0x74 @ │ │ │ │ + ldrshteq r7, [fp], #60 @ 0x3c │ │ │ │ + strhteq r5, [ip], #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f5f70 <__cxa_atexit@plt+0x1ea264> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #6] │ │ │ │ @@ -501936,25 +501936,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f5fd8 <__cxa_atexit@plt+0x1ea2cc> │ │ │ │ ldr r8, [pc, #16] @ 1f5fdc <__cxa_atexit@plt+0x1ea2d0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, ip, r4, lsl #13 │ │ │ │ - rsceq r5, ip, r8, lsl #13 │ │ │ │ + rsceq r5, ip, r4, ror #12 │ │ │ │ + rsceq r5, ip, r8, ror #12 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffff638 │ │ │ │ - rsceq r5, ip, ip, asr #13 │ │ │ │ - rsceq r5, ip, r4, asr #13 │ │ │ │ + rsceq r5, ip, ip, lsr #13 │ │ │ │ + rsceq r5, ip, r4, lsr #13 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ @ instruction: 0xfffff928 │ │ │ │ - ldrhteq r6, [fp], #252 @ 0xfc │ │ │ │ - smlalseq r6, fp, r4, pc @ │ │ │ │ - rsceq r5, ip, r8, asr #13 │ │ │ │ + smlalseq r6, fp, ip, pc @ │ │ │ │ + rscseq r6, fp, r4, ror pc │ │ │ │ + rsceq r5, ip, r8, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f607c <__cxa_atexit@plt+0x1ea370> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ @@ -502003,25 +502003,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f60e4 <__cxa_atexit@plt+0x1ea3d8> │ │ │ │ ldr r8, [pc, #16] @ 1f60e8 <__cxa_atexit@plt+0x1ea3dc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, ip, r8, ror r5 │ │ │ │ - rsceq r5, ip, ip, ror r5 │ │ │ │ + rsceq r5, ip, r8, asr r5 │ │ │ │ + rsceq r5, ip, ip, asr r5 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff52c │ │ │ │ - rsceq r5, ip, r0, asr #11 │ │ │ │ - strhteq r5, [ip], #88 @ 0x58 │ │ │ │ + rsceq r5, ip, r0, lsr #11 │ │ │ │ + smlaleq r5, ip, r8, r5 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ - ldrhteq r6, [fp], #224 @ 0xe0 │ │ │ │ - rscseq r6, fp, r8, lsl #29 │ │ │ │ - rsceq r5, ip, r4, ror r5 │ │ │ │ + smlalseq r6, fp, r0, lr │ │ │ │ + rscseq r6, fp, r8, ror #28 │ │ │ │ + rsceq r5, ip, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ str r8, [r5, #-4] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -502048,34 +502048,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ - ldrhteq r6, [fp], #216 @ 0xd8 │ │ │ │ - rscseq r6, fp, r8, lsl #27 │ │ │ │ + smlalseq r6, fp, r8, sp │ │ │ │ + rscseq r6, fp, r8, ror #26 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq r5, ip, r8, lsr #9 │ │ │ │ + rsceq r5, ip, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f61c8 <__cxa_atexit@plt+0x1ea4bc> │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d2bf58 <__cxa_atexit@plt+0xd2024c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, ip, r0, lsl #9 │ │ │ │ + rsceq r5, ip, r0, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 1f550c <__cxa_atexit@plt+0x1e9800> │ │ │ │ - rsceq r5, ip, r0, lsr r5 │ │ │ │ + rsceq r5, ip, r0, lsl r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f622c <__cxa_atexit@plt+0x1ea520> │ │ │ │ @@ -502091,15 +502091,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f6244 <__cxa_atexit@plt+0x1ea538> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - rsceq r5, ip, r4, ror #9 │ │ │ │ + rsceq r5, ip, r4, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f62b0 <__cxa_atexit@plt+0x1ea5a4> │ │ │ │ ldr r2, [pc, #84] @ 1f62b8 <__cxa_atexit@plt+0x1ea5ac> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -502121,15 +502121,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f62bc <__cxa_atexit@plt+0x1ea5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r6, fp, r0, asr ip │ │ │ │ + rscseq r6, fp, r0, lsr ip │ │ │ │ rsceq r0, r8, lr, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f62ec <__cxa_atexit@plt+0x1ea5e0> │ │ │ │ @@ -502138,15 +502138,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f6300 <__cxa_atexit@plt+0x1ea5f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, r0, lsl #24 │ │ │ │ + rscseq r6, fp, r0, ror #23 │ │ │ │ rsceq r0, r8, lr, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6360 <__cxa_atexit@plt+0x1ea654> │ │ │ │ @@ -502169,15 +502169,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [fp], #180 @ 0xb4 │ │ │ │ + smlalseq r6, fp, r4, fp │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ smlaleq r0, r8, r8, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -502222,17 +502222,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r5, ip, r0, lsl #6 │ │ │ │ + rsceq r5, ip, r0, ror #5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r6, fp, ip, lsr #30 │ │ │ │ + rscseq r6, fp, ip, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f64c8 <__cxa_atexit@plt+0x1ea7bc> │ │ │ │ @@ -502256,15 +502256,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r6, fp, r0, ror lr │ │ │ │ + rscseq r6, fp, r0, asr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -502278,16 +502278,16 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [fp], #168 @ 0xa8 │ │ │ │ - strdeq r5, [ip], #24 @ │ │ │ │ + smlalseq r6, fp, r8, sl │ │ │ │ + ldrdeq r5, [ip], #24 @ │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6588 <__cxa_atexit@plt+0x1ea87c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 1f6590 <__cxa_atexit@plt+0x1ea884> │ │ │ │ @@ -502302,17 +502302,17 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, fp, r4, r9 │ │ │ │ + rscseq r6, fp, r4, ror r9 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaleq r5, ip, r4, r1 │ │ │ │ + rsceq r5, ip, r4, ror r1 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f65fc <__cxa_atexit@plt+0x1ea8f0> │ │ │ │ @@ -502333,17 +502333,17 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r6, fp, r0, lsr #20 │ │ │ │ + rscseq r6, fp, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, ip, r8, lsl r1 │ │ │ │ + strdeq r5, [ip], #8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 1f6650 <__cxa_atexit@plt+0x1ea944> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f6648 <__cxa_atexit@plt+0x1ea93c> │ │ │ │ @@ -502351,38 +502351,38 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r5, [ip], #8 @ │ │ │ │ + strhteq r5, [ip], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ - rsceq r5, ip, r0, asr #1 │ │ │ │ + rsceq r5, ip, r0, lsr #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f66a4 <__cxa_atexit@plt+0x1ea998> │ │ │ │ ldr r3, [pc, #20] @ 1f66ac <__cxa_atexit@plt+0x1ea9a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r5, ip, ip, ror r0 │ │ │ │ + rsceq r5, ip, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -502401,15 +502401,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 1f6718 <__cxa_atexit@plt+0x1eaa0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, ip, r0, lsl r0 │ │ │ │ + strdeq r4, [ip], #240 @ 0xf0 @ │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f676c <__cxa_atexit@plt+0x1eaa60> │ │ │ │ @@ -502452,17 +502452,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f67ec <__cxa_atexit@plt+0x1eaae0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rsceq r4, ip, ip, ror #30 │ │ │ │ - rsceq r4, ip, r0, ror pc │ │ │ │ - rsceq r4, ip, r4, asr pc │ │ │ │ + rsceq r4, ip, ip, asr #30 │ │ │ │ + rsceq r4, ip, r0, asr pc │ │ │ │ + rsceq r4, ip, r4, lsr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -502478,16 +502478,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f6854 <__cxa_atexit@plt+0x1eab48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rsceq r4, ip, r4, lsl #30 │ │ │ │ - rsceq r4, ip, r8, lsl #30 │ │ │ │ + rsceq r4, ip, r4, ror #29 │ │ │ │ + rsceq r4, ip, r8, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f68a8 <__cxa_atexit@plt+0x1eab9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -502502,15 +502502,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1f68b4 <__cxa_atexit@plt+0x1eaba8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, r8, ror r6 │ │ │ │ + rscseq r6, fp, r8, asr r6 │ │ │ │ rsceq pc, r7, r5, asr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f6908 <__cxa_atexit@plt+0x1eabfc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -502526,15 +502526,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1f6914 <__cxa_atexit@plt+0x1eac08> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, r8, lsl r6 │ │ │ │ + ldrshteq r6, [fp], #88 @ 0x58 │ │ │ │ strdeq pc, [r7], #179 @ 0xb3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f694c <__cxa_atexit@plt+0x1eac40> │ │ │ │ @@ -502546,17 +502546,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f6964 <__cxa_atexit@plt+0x1eac58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r4, ip, r0, lsr lr │ │ │ │ - rsceq r4, ip, r0, lsr lr │ │ │ │ - strdeq r4, [ip], #216 @ 0xd8 @ │ │ │ │ + rsceq r4, ip, r0, lsl lr │ │ │ │ + rsceq r4, ip, r0, lsl lr │ │ │ │ + ldrdeq r4, [ip], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f6994 <__cxa_atexit@plt+0x1eac88> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #44] @ 1f69b8 <__cxa_atexit@plt+0x1eacac> │ │ │ │ @@ -502567,31 +502567,31 @@ │ │ │ │ ldr r3, [pc, #16] @ 1f69b0 <__cxa_atexit@plt+0x1eaca4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 1f69b4 <__cxa_atexit@plt+0x1eaca8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq r4, [ip], #220 @ 0xdc │ │ │ │ - rscseq r6, fp, r0, asr #11 │ │ │ │ + smlaleq r4, ip, ip, sp │ │ │ │ + rscseq r6, fp, r0, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f69ec <__cxa_atexit@plt+0x1eace0> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 1f69f0 <__cxa_atexit@plt+0x1eace4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, r8, ror r5 │ │ │ │ - rscseq r6, fp, ip, ror #10 │ │ │ │ - rsceq r4, ip, ip, lsl #27 │ │ │ │ + rscseq r6, fp, r8, asr r5 │ │ │ │ + rscseq r6, fp, ip, asr #10 │ │ │ │ + rsceq r4, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6a30 <__cxa_atexit@plt+0x1ead24> │ │ │ │ ldr r2, [pc, #36] @ 1f6a38 <__cxa_atexit@plt+0x1ead2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -502600,16 +502600,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 1f6a3c <__cxa_atexit@plt+0x1ead30> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b d291cc <__cxa_atexit@plt+0xd1d4c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [fp], #72 @ 0x48 │ │ │ │ - rsceq r4, ip, r4, ror #26 │ │ │ │ + ldrhteq r6, [fp], #72 @ 0x48 │ │ │ │ + rsceq r4, ip, r4, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f6aa4 <__cxa_atexit@plt+0x1ead98> │ │ │ │ @@ -502640,19 +502640,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f6ad8 <__cxa_atexit@plt+0x1eadcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq r4, ip, r0, ror #16 │ │ │ │ - rsceq r4, ip, r4, ror #25 │ │ │ │ + rsceq r4, ip, r0, asr #16 │ │ │ │ + rsceq r4, ip, r4, asr #25 │ │ │ │ @ instruction: 0xffffa328 │ │ │ │ @ instruction: 0xffffa1d0 │ │ │ │ - smlaleq r4, ip, r8, ip │ │ │ │ + rsceq r4, ip, r8, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6b24 <__cxa_atexit@plt+0x1eae18> │ │ │ │ @@ -502663,15 +502663,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rsceq r4, ip, r8, asr ip │ │ │ │ + rsceq r4, ip, r8, lsr ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f6b9c <__cxa_atexit@plt+0x1eae90> │ │ │ │ @@ -502702,34 +502702,34 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f6bd0 <__cxa_atexit@plt+0x1eaec4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r4, ip, r8, ror #14 │ │ │ │ - rsceq r4, ip, ip, ror #23 │ │ │ │ + rsceq r4, ip, r8, asr #14 │ │ │ │ + rsceq r4, ip, ip, asr #23 │ │ │ │ @ instruction: 0xffffa230 │ │ │ │ @ instruction: 0xffffa0d8 │ │ │ │ - rsceq r4, ip, r8, asr #23 │ │ │ │ + rsceq r4, ip, r8, lsr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6c14 <__cxa_atexit@plt+0x1eaf08> │ │ │ │ ldr r2, [pc, #28] @ 1f6c1c <__cxa_atexit@plt+0x1eaf10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 276810 <__cxa_atexit@plt+0x26ab04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, ip, ror #5 │ │ │ │ + rscseq r6, fp, ip, asr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6c64 <__cxa_atexit@plt+0x1eaf58> │ │ │ │ ldr r2, [pc, #52] @ 1f6c74 <__cxa_atexit@plt+0x1eaf68> │ │ │ │ @@ -502744,18 +502744,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f6c80 <__cxa_atexit@plt+0x1eaf74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - strdeq r4, [ip], #108 @ 0x6c @ │ │ │ │ - rsceq r4, ip, r4, asr #14 │ │ │ │ - rsceq r4, ip, ip, asr #22 │ │ │ │ - rsceq r4, ip, r4, lsr #22 │ │ │ │ + ldrdeq r4, [ip], #108 @ 0x6c @ │ │ │ │ + rsceq r4, ip, r4, lsr #14 │ │ │ │ + rsceq r4, ip, ip, lsr #22 │ │ │ │ + rsceq r4, ip, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f6cc8 <__cxa_atexit@plt+0x1eafbc> │ │ │ │ @@ -502768,15 +502768,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - ldrdeq r4, [ip], #168 @ 0xa8 @ │ │ │ │ + strhteq r4, [ip], #168 @ 0xa8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6d20 <__cxa_atexit@plt+0x1eb014> │ │ │ │ ldr r2, [pc, #52] @ 1f6d30 <__cxa_atexit@plt+0x1eb024> │ │ │ │ @@ -502791,18 +502791,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 1f6d3c <__cxa_atexit@plt+0x1eb030> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r4, ip, r0, asr #12 │ │ │ │ - rsceq r4, ip, r8, lsl #13 │ │ │ │ - smlaleq r4, ip, r0, sl │ │ │ │ - rsceq r4, ip, r8, asr #17 │ │ │ │ + rsceq r4, ip, r0, lsr #12 │ │ │ │ + rsceq r4, ip, r8, ror #12 │ │ │ │ + rsceq r4, ip, r0, ror sl │ │ │ │ + rsceq r4, ip, r8, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f6d98 <__cxa_atexit@plt+0x1eb08c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -502818,17 +502818,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, ip, lsl #3 │ │ │ │ - rscseq r6, fp, r4, ror r1 │ │ │ │ - rsceq r4, ip, r0, lsl #21 │ │ │ │ + rscseq r6, fp, ip, ror #2 │ │ │ │ + rscseq r6, fp, r4, asr r1 │ │ │ │ + rsceq r4, ip, r0, ror #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f6dfc <__cxa_atexit@plt+0x1eb0f0> │ │ │ │ ldr r3, [pc, #60] @ 1f6e04 <__cxa_atexit@plt+0x1eb0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -502844,16 +502844,16 @@ │ │ │ │ beq 1f6df4 <__cxa_atexit@plt+0x1eb0e8> │ │ │ │ b 1f6e18 <__cxa_atexit@plt+0x1eb10c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r6, fp, r4, lsl r1 │ │ │ │ - rsceq r4, ip, ip, lsl sl │ │ │ │ + ldrshteq r6, [fp], #4 │ │ │ │ + strdeq r4, [ip], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f6e64 <__cxa_atexit@plt+0x1eb158> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -502894,32 +502894,32 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #20] @ 1f6ed4 <__cxa_atexit@plt+0x1eb1c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, ror #4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r4, ip, r0, lsr #18 │ │ │ │ - rsceq r4, ip, r8, lsl r9 │ │ │ │ + rsceq r4, ip, r0, lsl #18 │ │ │ │ + strdeq r4, [ip], #136 @ 0x88 @ │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - ldrsbteq r6, [fp], #72 @ 0x48 │ │ │ │ - rsceq r4, ip, r8, asr #18 │ │ │ │ + ldrhteq r6, [fp], #72 @ 0x48 │ │ │ │ + rsceq r4, ip, r8, lsr #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 1f6f0c <__cxa_atexit@plt+0x1eb200> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #8] @ 1f6f10 <__cxa_atexit@plt+0x1eb204> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ b 26d384 <__cxa_atexit@plt+0x261678> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r6, fp, r0, lsr r4 │ │ │ │ - rsceq r4, ip, r4, lsl #18 │ │ │ │ + rscseq r6, fp, r0, lsl r4 │ │ │ │ + rsceq r4, ip, r4, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -502959,18 +502959,18 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f6fd8 <__cxa_atexit@plt+0x1eb2cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - rsceq r4, ip, r0, lsr #16 │ │ │ │ - rsceq r4, ip, r8, lsl r8 │ │ │ │ - smlalseq r6, fp, r8, r3 │ │ │ │ - rsceq r4, ip, r4, lsr #16 │ │ │ │ + rsceq r4, ip, r0, lsl #16 │ │ │ │ + strdeq r4, [ip], #120 @ 0x78 @ │ │ │ │ + rscseq r6, fp, r8, ror r3 │ │ │ │ + rsceq r4, ip, r4, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f700c <__cxa_atexit@plt+0x1eb300> │ │ │ │ ldr r3, [pc, #36] @ 1f7024 <__cxa_atexit@plt+0x1eb318> │ │ │ │ mov r8, r7 │ │ │ │ @@ -502978,23 +502978,23 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r7, [pc, #12] @ 1f7020 <__cxa_atexit@plt+0x1eb314> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, fp, r4, lsr #6 │ │ │ │ + rscseq r6, fp, r4, lsl #6 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r4, [ip], #112 @ 0x70 @ │ │ │ │ + strhteq r4, [ip], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 26d5e0 <__cxa_atexit@plt+0x2618d4> │ │ │ │ - rsceq r4, ip, r4, lsr #15 │ │ │ │ + rsceq r4, ip, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f706c <__cxa_atexit@plt+0x1eb360> │ │ │ │ ldr r3, [pc, #44] @ 1f708c <__cxa_atexit@plt+0x1eb380> │ │ │ │ mov r8, r7 │ │ │ │ @@ -503003,24 +503003,24 @@ │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [pc, #16] @ 1f7084 <__cxa_atexit@plt+0x1eb378> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1f7088 <__cxa_atexit@plt+0x1eb37c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, ip, r0, ror #14 │ │ │ │ - rsceq r4, ip, r8, asr r7 │ │ │ │ + rsceq r4, ip, r0, asr #14 │ │ │ │ + rsceq r4, ip, r8, lsr r7 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, ip, r8, ror r5 │ │ │ │ + rsceq r4, ip, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - rsceq r4, ip, ip, lsr r7 │ │ │ │ + rsceq r4, ip, ip, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f70d4 <__cxa_atexit@plt+0x1eb3c8> │ │ │ │ ldr r3, [pc, #44] @ 1f70f4 <__cxa_atexit@plt+0x1eb3e8> │ │ │ │ mov r8, r7 │ │ │ │ @@ -503029,24 +503029,24 @@ │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [pc, #16] @ 1f70ec <__cxa_atexit@plt+0x1eb3e0> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1f70f0 <__cxa_atexit@plt+0x1eb3e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [ip], #104 @ 0x68 @ │ │ │ │ - strdeq r4, [ip], #96 @ 0x60 @ │ │ │ │ + ldrdeq r4, [ip], #104 @ 0x68 @ │ │ │ │ + ldrdeq r4, [ip], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, ip, r0, lsl r5 │ │ │ │ + strdeq r4, [ip], #64 @ 0x40 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - rsceq r4, ip, r4, lsr #14 │ │ │ │ + rsceq r4, ip, r4, lsl #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7148 <__cxa_atexit@plt+0x1eb43c> │ │ │ │ ldr r2, [pc, #28] @ 1f7150 <__cxa_atexit@plt+0x1eb444> │ │ │ │ @@ -503055,15 +503055,15 @@ │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 228bdc <__cxa_atexit@plt+0x21ced0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r4, [ip], #100 @ 0x64 @ │ │ │ │ + strhteq r4, [ip], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7198 <__cxa_atexit@plt+0x1eb48c> │ │ │ │ @@ -503105,15 +503105,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f721c <__cxa_atexit@plt+0x1eb510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrshteq r5, [fp], #192 @ 0xc0 │ │ │ │ + ldrsbteq r5, [fp], #192 @ 0xc0 │ │ │ │ rsceq pc, r7, lr, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f724c <__cxa_atexit@plt+0x1eb540> │ │ │ │ @@ -503122,15 +503122,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f7260 <__cxa_atexit@plt+0x1eb554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r0, lsr #25 │ │ │ │ + rscseq r5, fp, r0, lsl #25 │ │ │ │ rsceq pc, r7, lr, lsl r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f72c0 <__cxa_atexit@plt+0x1eb5b4> │ │ │ │ @@ -503153,15 +503153,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r4, asr ip │ │ │ │ + rscseq r5, fp, r4, lsr ip │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq pc, r7, r6, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -503212,16 +503212,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r5, fp, r0, asr #31 │ │ │ │ - ldrshteq r5, [fp], #192 @ 0xc0 │ │ │ │ + rscseq r5, fp, r0, lsr #31 │ │ │ │ + ldrsbteq r5, [fp], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7450 <__cxa_atexit@plt+0x1eb744> │ │ │ │ @@ -503250,16 +503250,16 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r5, fp, ip, lsr ip │ │ │ │ - ldrshteq r5, [fp], #232 @ 0xe8 │ │ │ │ + rscseq r5, fp, ip, lsl ip │ │ │ │ + ldrsbteq r5, [fp], #232 @ 0xe8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -503278,16 +503278,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f74d0 <__cxa_atexit@plt+0x1eb7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - rsceq r4, ip, ip, lsl #7 │ │ │ │ - rsceq r4, ip, r0, ror r3 │ │ │ │ + rsceq r4, ip, ip, ror #6 │ │ │ │ + rsceq r4, ip, r0, asr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -503306,16 +503306,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f7540 <__cxa_atexit@plt+0x1eb834> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - rsceq r4, ip, ip, lsl r3 │ │ │ │ - rsceq r3, ip, ip, lsl sp │ │ │ │ + strdeq r4, [ip], #44 @ 0x2c @ │ │ │ │ + strdeq r3, [ip], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f75b8 <__cxa_atexit@plt+0x1eb8ac> │ │ │ │ ldr r2, [pc, #92] @ 1f75c0 <__cxa_atexit@plt+0x1eb8b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -503338,34 +503338,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1f75c8 <__cxa_atexit@plt+0x1eb8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r8, lsl #19 │ │ │ │ + rscseq r5, fp, r8, ror #18 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r5, fp, ip, ror #26 │ │ │ │ - smlaleq r3, ip, r4, ip │ │ │ │ + rscseq r5, fp, ip, asr #26 │ │ │ │ + rsceq r3, ip, r4, ror ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f75f4 <__cxa_atexit@plt+0x1eb8e8> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1f7608 <__cxa_atexit@plt+0x1eb8fc> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, ip, lsl sp │ │ │ │ - rsceq r3, ip, ip, asr ip │ │ │ │ + ldrshteq r5, [fp], #204 @ 0xcc │ │ │ │ + rsceq r3, ip, ip, lsr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7664 <__cxa_atexit@plt+0x1eb958> │ │ │ │ @@ -503404,16 +503404,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044664 <__cxa_atexit@plt+0x1038958> │ │ │ │ - rscseq r5, fp, r8, ror #24 │ │ │ │ - rsceq r3, ip, ip, lsr #23 │ │ │ │ + rscseq r5, fp, r8, asr #24 │ │ │ │ + rsceq r3, ip, ip, lsl #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f772c <__cxa_atexit@plt+0x1eba20> │ │ │ │ @@ -503437,18 +503437,18 @@ │ │ │ │ b 1f773c <__cxa_atexit@plt+0x1eba30> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1f774c <__cxa_atexit@plt+0x1eba40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, ip, r0, lsr #2 │ │ │ │ + rsceq r4, ip, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r3, ip, r4, asr #22 │ │ │ │ + rsceq r3, ip, r4, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7794 <__cxa_atexit@plt+0x1eba88> │ │ │ │ @@ -503458,16 +503458,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, fp, r0, asr #23 │ │ │ │ - rsceq r3, ip, r4, lsl lr │ │ │ │ + rscseq r5, fp, r0, lsr #23 │ │ │ │ + strdeq r3, [ip], #212 @ 0xd4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 1f7804 <__cxa_atexit@plt+0x1ebaf8> │ │ │ │ ldr r3, [pc, #76] @ 1f7814 <__cxa_atexit@plt+0x1ebb08> │ │ │ │ @@ -503489,51 +503489,51 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1f781c <__cxa_atexit@plt+0x1ebb10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r4, ip, r0, rrx │ │ │ │ - smlaleq r3, ip, ip, sp │ │ │ │ + rsceq r4, ip, r0, asr #32 │ │ │ │ + rsceq r3, ip, ip, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f7844 <__cxa_atexit@plt+0x1ebb38> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r3, ip, r4, ror sp │ │ │ │ + rsceq r3, ip, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1f7870 <__cxa_atexit@plt+0x1ebb64> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 1f7874 <__cxa_atexit@plt+0x1ebb68> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlalseq r5, fp, r8, sl │ │ │ │ + rscseq r5, fp, r8, ror sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f78a0 <__cxa_atexit@plt+0x1ebb94> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #20] @ 1f78ac <__cxa_atexit@plt+0x1ebba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - ldrhteq r5, [fp], #100 @ 0x64 │ │ │ │ + smlalseq r5, fp, r4, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7918 <__cxa_atexit@plt+0x1ebc0c> │ │ │ │ ldr r2, [pc, #84] @ 1f7920 <__cxa_atexit@plt+0x1ebc14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -503554,33 +503554,33 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r0, lsr #12 │ │ │ │ + rscseq r5, fp, r0, lsl #12 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r5, fp, r4, asr r6 │ │ │ │ - rscseq r5, fp, r8, asr #12 │ │ │ │ + rscseq r5, fp, r4, lsr r6 │ │ │ │ + rscseq r5, fp, r8, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f7960 <__cxa_atexit@plt+0x1ebc54> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 1f7964 <__cxa_atexit@plt+0x1ebc58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r4, lsl #12 │ │ │ │ - ldrshteq r5, [fp], #88 @ 0x58 │ │ │ │ - rsceq r3, ip, r0, asr #24 │ │ │ │ + rscseq r5, fp, r4, ror #11 │ │ │ │ + ldrsbteq r5, [fp], #88 @ 0x58 │ │ │ │ + rsceq r3, ip, r0, lsr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f79cc <__cxa_atexit@plt+0x1ebcc0> │ │ │ │ @@ -503608,17 +503608,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f79f8 <__cxa_atexit@plt+0x1ebcec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r3, ip, r4, asr #23 │ │ │ │ + rsceq r3, ip, r4, lsr #23 │ │ │ │ @ instruction: 0xffffcc14 │ │ │ │ - rsceq r3, ip, r4, ror #23 │ │ │ │ + rsceq r3, ip, r4, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7a3c <__cxa_atexit@plt+0x1ebd30> │ │ │ │ @@ -503652,17 +503652,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f7aac <__cxa_atexit@plt+0x1ebda0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq r3, ip, ip, ror #27 │ │ │ │ - ldrdeq r3, [ip], #216 @ 0xd8 @ │ │ │ │ - strhteq r3, [ip], #220 @ 0xdc │ │ │ │ + rsceq r3, ip, ip, asr #27 │ │ │ │ + strhteq r3, [ip], #216 @ 0xd8 │ │ │ │ + smlaleq r3, ip, ip, sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -503678,31 +503678,31 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f7b14 <__cxa_atexit@plt+0x1ebe08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rsceq r3, ip, r4, lsl #27 │ │ │ │ - rsceq r3, ip, r0, ror sp │ │ │ │ + rsceq r3, ip, r4, ror #26 │ │ │ │ + rsceq r3, ip, r0, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7b48 <__cxa_atexit@plt+0x1ebe3c> │ │ │ │ ldr r2, [pc, #28] @ 1f7b50 <__cxa_atexit@plt+0x1ebe44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [fp], #56 @ 0x38 │ │ │ │ + smlalseq r5, fp, r8, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f7bbc <__cxa_atexit@plt+0x1ebeb0> │ │ │ │ ldr r2, [pc, #84] @ 1f7bc4 <__cxa_atexit@plt+0x1ebeb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -503723,33 +503723,33 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, ip, ror r3 │ │ │ │ + rscseq r5, fp, ip, asr r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrhteq r5, [fp], #48 @ 0x30 │ │ │ │ - rscseq r5, fp, r4, lsr #7 │ │ │ │ + smlalseq r5, fp, r0, r3 │ │ │ │ + rscseq r5, fp, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f7c04 <__cxa_atexit@plt+0x1ebef8> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 1f7c08 <__cxa_atexit@plt+0x1ebefc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, fp, r0, ror #6 │ │ │ │ - rscseq r5, fp, r4, asr r3 │ │ │ │ - smlaleq r3, ip, ip, r9 │ │ │ │ + rscseq r5, fp, r0, asr #6 │ │ │ │ + rscseq r5, fp, r4, lsr r3 │ │ │ │ + rsceq r3, ip, ip, ror r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f7c70 <__cxa_atexit@plt+0x1ebf64> │ │ │ │ @@ -503777,17 +503777,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f7c9c <__cxa_atexit@plt+0x1ebf90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r3, ip, r0, lsr #18 │ │ │ │ + rsceq r3, ip, r0, lsl #18 │ │ │ │ @ instruction: 0xffffc970 │ │ │ │ - rsceq r3, ip, r0, asr #18 │ │ │ │ + rsceq r3, ip, r0, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f7ce0 <__cxa_atexit@plt+0x1ebfd4> │ │ │ │ @@ -503798,22 +503798,22 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rsceq r3, ip, ip, ror fp │ │ │ │ + rsceq r3, ip, ip, asr fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ - rsceq r3, ip, r0, ror #22 │ │ │ │ + rsceq r3, ip, r0, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r1, r5, #20 │ │ │ │ cmp r1, fp │ │ │ │ bcc 1f7df0 <__cxa_atexit@plt+0x1ec0e4> │ │ │ │ ldr r3, [pc, #224] @ 1f7e10 <__cxa_atexit@plt+0x1ec104> │ │ │ │ @@ -503871,20 +503871,20 @@ │ │ │ │ mov r7, #24 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r5, fp, ip, lsr #4 │ │ │ │ + rscseq r5, fp, ip, lsl #4 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - strhteq r3, [ip], #160 @ 0xa0 │ │ │ │ - rsceq r3, ip, r8, asr #20 │ │ │ │ + smlaleq r3, ip, r0, sl │ │ │ │ + rsceq r3, ip, r8, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f7eac <__cxa_atexit@plt+0x1ec1a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -503918,32 +503918,32 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, fp, ip, asr r1 │ │ │ │ + rscseq r5, fp, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r3, [ip], #144 @ 0x90 @ │ │ │ │ - rsceq r3, ip, ip, lsl #19 │ │ │ │ + strhteq r3, [ip], #144 @ 0x90 │ │ │ │ + rsceq r3, ip, ip, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f7f10 <__cxa_atexit@plt+0x1ec204> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f7f08 <__cxa_atexit@plt+0x1ec1fc> │ │ │ │ b 1f7f20 <__cxa_atexit@plt+0x1ec214> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r3, ip, ip, asr r9 │ │ │ │ + rsceq r3, ip, ip, lsr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f7f44 <__cxa_atexit@plt+0x1ec238> │ │ │ │ ldr r7, [pc, #224] @ 1f8014 <__cxa_atexit@plt+0x1ec308> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -504000,32 +504000,32 @@ │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r5, fp, r0, lsr #32 │ │ │ │ + rscseq r5, fp, r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rsceq r3, ip, r0, lsr #17 │ │ │ │ - rsceq r3, ip, r4, asr #16 │ │ │ │ + rsceq r3, ip, r0, lsl #17 │ │ │ │ + rsceq r3, ip, r4, lsr #16 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f8058 <__cxa_atexit@plt+0x1ec34c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f8050 <__cxa_atexit@plt+0x1ec344> │ │ │ │ b 1f8068 <__cxa_atexit@plt+0x1ec35c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r3, ip, r4, lsl r8 │ │ │ │ + strdeq r3, [ip], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f80dc <__cxa_atexit@plt+0x1ec3d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -504103,37 +504103,37 @@ │ │ │ │ b 1f81a4 <__cxa_atexit@plt+0x1ec498> │ │ │ │ mov r6, #24 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rscseq r4, fp, r8, lsl #29 │ │ │ │ + rscseq r4, fp, r8, ror #28 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rsceq r3, ip, r8, lsl #14 │ │ │ │ + rsceq r3, ip, r8, ror #13 │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ - rscseq r4, fp, ip, lsl #29 │ │ │ │ - rscseq r4, fp, ip, lsr #31 │ │ │ │ + rscseq r4, fp, ip, ror #28 │ │ │ │ + rscseq r4, fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8204 <__cxa_atexit@plt+0x1ec4f8> │ │ │ │ ldr r2, [pc, #28] @ 1f820c <__cxa_atexit@plt+0x1ec500> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [fp], #204 @ 0xcc │ │ │ │ + ldrsbteq r4, [fp], #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8278 <__cxa_atexit@plt+0x1ec56c> │ │ │ │ ldr r2, [pc, #84] @ 1f8280 <__cxa_atexit@plt+0x1ec574> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -504154,33 +504154,33 @@ │ │ │ │ addeq r7, r3, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, fp, r0, asr #25 │ │ │ │ + rscseq r4, fp, r0, lsr #25 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrshteq r4, [fp], #196 @ 0xc4 │ │ │ │ - rscseq r4, fp, r8, ror #25 │ │ │ │ + ldrsbteq r4, [fp], #196 @ 0xc4 │ │ │ │ + rscseq r4, fp, r8, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f82c0 <__cxa_atexit@plt+0x1ec5b4> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 1f82c4 <__cxa_atexit@plt+0x1ec5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, fp, r4, lsr #25 │ │ │ │ - smlalseq r4, fp, r8, ip │ │ │ │ - rsceq r3, ip, r0, ror #5 │ │ │ │ + rscseq r4, fp, r4, lsl #25 │ │ │ │ + rscseq r4, fp, r8, ror ip │ │ │ │ + rsceq r3, ip, r0, asr #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f832c <__cxa_atexit@plt+0x1ec620> │ │ │ │ @@ -504208,17 +504208,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1f8358 <__cxa_atexit@plt+0x1ec64c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r3, ip, r4, ror #4 │ │ │ │ + rsceq r3, ip, r4, asr #4 │ │ │ │ @ instruction: 0xffffc2b4 │ │ │ │ - rsceq r3, ip, r4, lsl #5 │ │ │ │ + rsceq r3, ip, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f839c <__cxa_atexit@plt+0x1ec690> │ │ │ │ @@ -504229,22 +504229,22 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rsceq r3, ip, r0, asr #9 │ │ │ │ + rsceq r3, ip, r0, lsr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ - rsceq r3, ip, r4, lsr #9 │ │ │ │ + rsceq r3, ip, r4, lsl #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 1f8454 <__cxa_atexit@plt+0x1ec748> │ │ │ │ @@ -504281,16 +504281,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsceq r3, ip, r8, lsr #8 │ │ │ │ - strdeq r3, [ip], #48 @ 0x30 @ │ │ │ │ + rsceq r3, ip, r8, lsl #8 │ │ │ │ + ldrdeq r3, [ip], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 1f84dc <__cxa_atexit@plt+0x1ec7d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -504307,15 +504307,15 @@ │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r3, ip, ip, lsl #7 │ │ │ │ + rsceq r3, ip, ip, ror #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f8514 <__cxa_atexit@plt+0x1ec808> │ │ │ │ ldr r7, [pc, #32] @ 1f8524 <__cxa_atexit@plt+0x1ec818> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -504324,15 +504324,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ b 105069c <__cxa_atexit@plt+0x1044990> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, ip, r8, asr #6 │ │ │ │ + rsceq r3, ip, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #164] @ 1f85e0 <__cxa_atexit@plt+0x1ec8d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1f85b8 <__cxa_atexit@plt+0x1ec8ac> │ │ │ │ @@ -504372,17 +504372,17 @@ │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - ldrhteq r4, [fp], #144 @ 0x90 │ │ │ │ - ldrsbteq r4, [fp], #160 @ 0xa0 │ │ │ │ - rsceq r3, ip, r0, lsl #5 │ │ │ │ + smlalseq r4, fp, r0, r9 │ │ │ │ + ldrhteq r4, [fp], #160 @ 0xa0 │ │ │ │ + rsceq r3, ip, r0, ror #4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f8670 <__cxa_atexit@plt+0x1ec964> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -504415,17 +504415,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldrshteq r4, [fp], #136 @ 0x88 │ │ │ │ - rscseq r4, fp, r8, lsl sl │ │ │ │ - rsceq r3, ip, r8, ror #3 │ │ │ │ + ldrsbteq r4, [fp], #136 @ 0x88 │ │ │ │ + ldrshteq r4, [fp], #152 @ 0x98 │ │ │ │ + rsceq r3, ip, r8, asr #3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8700 <__cxa_atexit@plt+0x1ec9f4> │ │ │ │ @@ -504449,30 +504449,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1f8720 <__cxa_atexit@plt+0x1eca14> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r4, fp, r4, lsr #16 │ │ │ │ - smlaleq r3, ip, r0, r1 │ │ │ │ - rsceq r3, ip, r4, ror #2 │ │ │ │ + rscseq r4, fp, r4, lsl #16 │ │ │ │ + rsceq r3, ip, r0, ror r1 │ │ │ │ + rsceq r3, ip, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f8750 <__cxa_atexit@plt+0x1eca44> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8754 <__cxa_atexit@plt+0x1eca48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r4, fp, r4, asr #15 │ │ │ │ - rsceq r3, ip, r0, lsr r1 │ │ │ │ + rscseq r4, fp, r4, lsr #15 │ │ │ │ + rsceq r3, ip, r0, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8804 <__cxa_atexit@plt+0x1ecaf8> │ │ │ │ @@ -504518,15 +504518,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - rsceq r3, ip, r8, asr r0 │ │ │ │ + rsceq r3, ip, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f885c <__cxa_atexit@plt+0x1ecb50> │ │ │ │ ldr r3, [pc, #28] @ 1f886c <__cxa_atexit@plt+0x1ecb60> │ │ │ │ mov r8, r7 │ │ │ │ @@ -504534,15 +504534,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 26da5c <__cxa_atexit@plt+0x261d50> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1f7d1c <__cxa_atexit@plt+0x1ec010> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, ip, r0 │ │ │ │ + rsceq r2, ip, r0, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1f8898 <__cxa_atexit@plt+0x1ecb8c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -504591,35 +504591,35 @@ │ │ │ │ ldr r6, [pc, #20] @ 1f8954 <__cxa_atexit@plt+0x1ecc48> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r4, [fp], #84 @ 0x54 │ │ │ │ - rscseq r4, fp, ip, lsr #12 │ │ │ │ + smlalseq r4, fp, r4, r5 │ │ │ │ + rscseq r4, fp, ip, lsl #12 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ - rsceq r2, ip, r8, asr pc │ │ │ │ + rsceq r2, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8998 <__cxa_atexit@plt+0x1ecc8c> │ │ │ │ ldr r2, [pc, #24] @ 1f89a0 <__cxa_atexit@plt+0x1ecc94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 20f580 <__cxa_atexit@plt+0x203874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, fp, r4, ror #10 │ │ │ │ - strdeq r2, [ip], #224 @ 0xe0 @ │ │ │ │ + rscseq r4, fp, r4, asr #10 │ │ │ │ + ldrdeq r2, [ip], #224 @ 0xe0 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r5 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8a24 <__cxa_atexit@plt+0x1ecd18> │ │ │ │ @@ -504656,17 +504656,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f8a5c <__cxa_atexit@plt+0x1ecd50> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r4, fp, r0, lsl #10 │ │ │ │ - rsceq r2, ip, r8, asr lr │ │ │ │ - rsceq r2, ip, r4, ror lr │ │ │ │ + rscseq r4, fp, r0, ror #9 │ │ │ │ + rsceq r2, ip, r8, lsr lr │ │ │ │ + rsceq r2, ip, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8a9c <__cxa_atexit@plt+0x1ecd90> │ │ │ │ @@ -504677,15 +504677,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strdeq r2, [ip], #208 @ 0xd0 @ │ │ │ │ + ldrdeq r2, [ip], #208 @ 0xd0 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r5 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8b2c <__cxa_atexit@plt+0x1ece20> │ │ │ │ @@ -504722,31 +504722,31 @@ │ │ │ │ ldr r7, [pc, #24] @ 1f8b64 <__cxa_atexit@plt+0x1ece58> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - ldrshteq r4, [fp], #56 @ 0x38 │ │ │ │ - rsceq r2, ip, r0, asr sp │ │ │ │ - rsceq r2, ip, ip, ror #26 │ │ │ │ + ldrsbteq r4, [fp], #56 @ 0x38 │ │ │ │ + rsceq r2, ip, r0, lsr sp │ │ │ │ + rsceq r2, ip, ip, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8b98 <__cxa_atexit@plt+0x1ece8c> │ │ │ │ ldr r2, [pc, #24] @ 1f8ba0 <__cxa_atexit@plt+0x1ece94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 20f580 <__cxa_atexit@plt+0x203874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, fp, r4, ror #6 │ │ │ │ + rscseq r4, fp, r4, asr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8bd0 <__cxa_atexit@plt+0x1ecec4> │ │ │ │ ldr r2, [pc, #28] @ 1f8be0 <__cxa_atexit@plt+0x1eced4> │ │ │ │ @@ -504755,30 +504755,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2284c0 <__cxa_atexit@plt+0x21c7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1f8be4 <__cxa_atexit@plt+0x1eced8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r2, ip, ip, ror #25 │ │ │ │ - rsceq r2, ip, r8, asr #25 │ │ │ │ + rsceq r2, ip, ip, asr #25 │ │ │ │ + rsceq r2, ip, r8, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 1f8c18 <__cxa_atexit@plt+0x1ecf0c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f8c1c <__cxa_atexit@plt+0x1ecf10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 271a14 <__cxa_atexit@plt+0x265d08> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r4, fp, r8, ror #5 │ │ │ │ - smlaleq r2, ip, r0, ip │ │ │ │ + rscseq r4, fp, r8, asr #5 │ │ │ │ + rsceq r2, ip, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r5, [pc, #132] @ 1f8cc8 <__cxa_atexit@plt+0x1ecfbc> │ │ │ │ @@ -504814,19 +504814,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #28] @ 1f8ce0 <__cxa_atexit@plt+0x1ecfd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsceq r2, ip, r4, lsl #24 │ │ │ │ + rsceq r2, ip, r4, ror #23 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - rscseq r4, fp, ip, ror r2 │ │ │ │ - strhteq r2, [ip], #176 @ 0xb0 │ │ │ │ - ldrdeq r2, [ip], #188 @ 0xbc @ │ │ │ │ + rscseq r4, fp, ip, asr r2 │ │ │ │ + smlaleq r2, ip, r0, fp │ │ │ │ + strhteq r2, [ip], #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f8d1c <__cxa_atexit@plt+0x1ed010> │ │ │ │ @@ -504837,15 +504837,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - smlaleq r2, ip, r0, fp │ │ │ │ + rsceq r2, ip, r0, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f8d5c <__cxa_atexit@plt+0x1ed050> │ │ │ │ ldr r2, [pc, #28] @ 1f8d6c <__cxa_atexit@plt+0x1ed060> │ │ │ │ @@ -504854,16 +504854,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 2284c0 <__cxa_atexit@plt+0x21c7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1f8d70 <__cxa_atexit@plt+0x1ed064> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rsceq r2, ip, r0, ror #22 │ │ │ │ - rsceq r2, ip, r4, lsr r8 │ │ │ │ + rsceq r2, ip, r0, asr #22 │ │ │ │ + rsceq r2, ip, r4, lsl r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -504880,17 +504880,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f8ddc <__cxa_atexit@plt+0x1ed0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffb820 │ │ │ │ - strdeq r2, [ip], #112 @ 0x70 @ │ │ │ │ - rsceq r2, ip, r4, ror #15 │ │ │ │ - rsceq r2, ip, ip, lsl #21 │ │ │ │ + ldrdeq r2, [ip], #112 @ 0x70 @ │ │ │ │ + rsceq r2, ip, r4, asr #15 │ │ │ │ + rsceq r2, ip, ip, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -504906,17 +504906,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f8e44 <__cxa_atexit@plt+0x1ed138> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq r2, ip, r4, asr sl │ │ │ │ - rsceq r2, ip, r8, lsr #21 │ │ │ │ - rsceq r2, ip, ip, lsl #21 │ │ │ │ + rsceq r2, ip, r4, lsr sl │ │ │ │ + rsceq r2, ip, r8, lsl #21 │ │ │ │ + rsceq r2, ip, ip, ror #20 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -504932,17 +504932,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f8eac <__cxa_atexit@plt+0x1ed1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rsceq r2, ip, ip, ror #19 │ │ │ │ - rsceq r2, ip, r0, asr #20 │ │ │ │ - rsceq r2, ip, ip, ror #13 │ │ │ │ + rsceq r2, ip, ip, asr #19 │ │ │ │ + rsceq r2, ip, r0, lsr #20 │ │ │ │ + rsceq r2, ip, ip, asr #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f8ee4 <__cxa_atexit@plt+0x1ed1d8> │ │ │ │ @@ -504958,15 +504958,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1f8f10 <__cxa_atexit@plt+0x1ed204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, fp, r0, asr #32 │ │ │ │ + rscseq r4, fp, r0, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -504982,17 +504982,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f8f74 <__cxa_atexit@plt+0x1ed268> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq r2, ip, r4, lsr #18 │ │ │ │ - rsceq r2, ip, r8, lsl #19 │ │ │ │ - rsceq r2, ip, ip, ror #18 │ │ │ │ + rsceq r2, ip, r4, lsl #18 │ │ │ │ + rsceq r2, ip, r8, ror #18 │ │ │ │ + rsceq r2, ip, ip, asr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -505008,40 +505008,40 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f8fdc <__cxa_atexit@plt+0x1ed2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - strhteq r2, [ip], #140 @ 0x8c │ │ │ │ - rsceq r2, ip, r0, lsr #18 │ │ │ │ + smlaleq r2, ip, ip, r8 │ │ │ │ + rsceq r2, ip, r0, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f9000 <__cxa_atexit@plt+0x1ed2f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, r0, asr pc │ │ │ │ + rscseq r3, fp, r0, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9030 <__cxa_atexit@plt+0x1ed324> │ │ │ │ ldr r2, [pc, #24] @ 1f9038 <__cxa_atexit@plt+0x1ed32c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 20f580 <__cxa_atexit@plt+0x203874> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, ip, asr #29 │ │ │ │ - rsceq r2, ip, r8, asr r8 │ │ │ │ + rscseq r3, fp, ip, lsr #29 │ │ │ │ + rsceq r2, ip, r8, lsr r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -505088,20 +505088,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #28] @ 1f9128 <__cxa_atexit@plt+0x1ed41c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffff698 │ │ │ │ - rsceq r2, ip, r8, ror r8 │ │ │ │ + rsceq r2, ip, r8, asr r8 │ │ │ │ @ instruction: 0xfffff6b0 │ │ │ │ - rscseq r3, fp, r0, asr lr │ │ │ │ - rsceq r2, ip, r8, lsl #16 │ │ │ │ - smlaleq r2, ip, r4, r7 │ │ │ │ - rsceq r2, ip, r0, lsr #16 │ │ │ │ + rscseq r3, fp, r0, lsr lr │ │ │ │ + rsceq r2, ip, r8, ror #15 │ │ │ │ + rsceq r2, ip, r4, ror r7 │ │ │ │ + rsceq r2, ip, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9168 <__cxa_atexit@plt+0x1ed45c> │ │ │ │ @@ -505112,15 +505112,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsceq r2, ip, r8, lsl #15 │ │ │ │ + rsceq r2, ip, r8, ror #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r2, r5 │ │ │ │ @@ -505167,20 +505167,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #28] @ 1f9264 <__cxa_atexit@plt+0x1ed558> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ - rsceq r2, ip, ip, lsr r7 │ │ │ │ + rsceq r2, ip, ip, lsl r7 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ - rscseq r3, fp, r4, lsl sp │ │ │ │ - rsceq r2, ip, ip, asr #13 │ │ │ │ - rsceq r2, ip, r8, asr r6 │ │ │ │ - rsceq r2, ip, r4, ror #13 │ │ │ │ + ldrshteq r3, [fp], #196 @ 0xc4 │ │ │ │ + rsceq r2, ip, ip, lsr #13 │ │ │ │ + rsceq r2, ip, r8, lsr r6 │ │ │ │ + rsceq r2, ip, r4, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f92d4 <__cxa_atexit@plt+0x1ed5c8> │ │ │ │ ldr r2, [pc, #84] @ 1f92dc <__cxa_atexit@plt+0x1ed5d0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -505202,15 +505202,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1f92e0 <__cxa_atexit@plt+0x1ed5d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r3, fp, ip, lsr #24 │ │ │ │ + rscseq r3, fp, ip, lsl #24 │ │ │ │ rsceq sp, r7, sl, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1f9310 <__cxa_atexit@plt+0x1ed604> │ │ │ │ @@ -505219,15 +505219,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1f9324 <__cxa_atexit@plt+0x1ed618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [fp], #188 @ 0xbc │ │ │ │ + ldrhteq r3, [fp], #188 @ 0xbc │ │ │ │ rsceq sp, r7, sl, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9384 <__cxa_atexit@plt+0x1ed678> │ │ │ │ @@ -505250,15 +505250,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, fp, r0, fp │ │ │ │ + rscseq r3, fp, r0, ror fp │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq sp, r7, lr, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -505303,17 +505303,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r2, ip, r8, asr #9 │ │ │ │ + rsceq r2, ip, r8, lsr #9 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r3, fp, r8, lsl #30 │ │ │ │ + rscseq r3, fp, r8, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f94ec <__cxa_atexit@plt+0x1ed7e0> │ │ │ │ @@ -505337,15 +505337,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r3, fp, ip, asr #28 │ │ │ │ + rscseq r3, fp, ip, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f9550 <__cxa_atexit@plt+0x1ed844> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -505360,15 +505360,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1f955c <__cxa_atexit@plt+0x1ed850> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [fp], #144 @ 0x90 │ │ │ │ + ldrhteq r3, [fp], #144 @ 0x90 │ │ │ │ rsceq ip, r7, ip, ror pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1f95b0 <__cxa_atexit@plt+0x1ed8a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -505384,17 +505384,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1f95bc <__cxa_atexit@plt+0x1ed8b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, r0, ror r9 │ │ │ │ + rscseq r3, fp, r0, asr r9 │ │ │ │ rsceq ip, r7, ip, lsl #30 │ │ │ │ - strhteq r2, [ip], #56 @ 0x38 │ │ │ │ + smlaleq r2, ip, r8, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f962c <__cxa_atexit@plt+0x1ed920> │ │ │ │ ldr r2, [pc, #84] @ 1f9634 <__cxa_atexit@plt+0x1ed928> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -505415,34 +505415,34 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, ip, lsl #18 │ │ │ │ + rscseq r3, fp, ip, ror #17 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r2, ip, r0, lsr #6 │ │ │ │ - rsceq r2, ip, ip, lsl #6 │ │ │ │ - rsceq r2, ip, r4, lsr r3 │ │ │ │ + rsceq r2, ip, r0, lsl #6 │ │ │ │ + rsceq r2, ip, ip, ror #5 │ │ │ │ + rsceq r2, ip, r4, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f9678 <__cxa_atexit@plt+0x1ed96c> │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r7, [pc, #28] @ 1f967c <__cxa_atexit@plt+0x1ed970> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r2, ip, r8, asr #5 │ │ │ │ - strhteq r2, [ip], #36 @ 0x24 │ │ │ │ - rsceq r2, ip, r4, asr #5 │ │ │ │ + rsceq r2, ip, r8, lsr #5 │ │ │ │ + smlaleq r2, ip, r4, r2 │ │ │ │ + rsceq r2, ip, r4, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f96ec <__cxa_atexit@plt+0x1ed9e0> │ │ │ │ ldr r2, [pc, #84] @ 1f96f4 <__cxa_atexit@plt+0x1ed9e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -505463,49 +505463,49 @@ │ │ │ │ addeq r7, r3, #2 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, ip, asr #16 │ │ │ │ + rscseq r3, fp, ip, lsr #16 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r3, fp, r8, ror ip │ │ │ │ - rscseq r3, fp, r4, ror ip │ │ │ │ - rsceq r2, ip, r0, asr #4 │ │ │ │ + rscseq r3, fp, r8, asr ip │ │ │ │ + rscseq r3, fp, r4, asr ip │ │ │ │ + rsceq r2, ip, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 1f9738 <__cxa_atexit@plt+0x1eda2c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 1f973c <__cxa_atexit@plt+0x1eda30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, r4, lsr #24 │ │ │ │ - rscseq r3, fp, r0, lsr #24 │ │ │ │ - strdeq r2, [ip], #24 @ │ │ │ │ + rscseq r3, fp, r4, lsl #24 │ │ │ │ + rscseq r3, fp, r0, lsl #24 │ │ │ │ + ldrdeq r2, [ip], #24 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9770 <__cxa_atexit@plt+0x1eda64> │ │ │ │ ldr r2, [pc, #24] @ 1f9778 <__cxa_atexit@plt+0x1eda6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 26e83c <__cxa_atexit@plt+0x262b30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, fp, ip, lsl #15 │ │ │ │ - rsceq r2, ip, r8, lsl r2 │ │ │ │ + rscseq r3, fp, ip, ror #14 │ │ │ │ + strdeq r2, [ip], #24 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f97b8 <__cxa_atexit@plt+0x1edaac> │ │ │ │ ldr r3, [pc, #32] @ 1f97c0 <__cxa_atexit@plt+0x1edab4> │ │ │ │ @@ -505515,16 +505515,16 @@ │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 1f97c4 <__cxa_atexit@plt+0x1edab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlalseq r3, fp, r8, fp │ │ │ │ - rsceq r2, ip, r0, asr #3 │ │ │ │ + rscseq r3, fp, r8, ror fp │ │ │ │ + rsceq r2, ip, r0, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 1f9840 <__cxa_atexit@plt+0x1edb34> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1f9828 <__cxa_atexit@plt+0x1edb1c> │ │ │ │ @@ -505549,15 +505549,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r2, ip, ip, lsr r1 │ │ │ │ + rsceq r2, ip, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9898 <__cxa_atexit@plt+0x1edb8c> │ │ │ │ @@ -505573,29 +505573,29 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strhteq r2, [ip], #8 │ │ │ │ + smlaleq r2, ip, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 1f98dc <__cxa_atexit@plt+0x1edbd0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1f98e0 <__cxa_atexit@plt+0x1edbd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r3, fp, ip, ror sl │ │ │ │ - rsceq r2, ip, r0, ror r0 │ │ │ │ + rscseq r3, fp, ip, asr sl │ │ │ │ + rsceq r2, ip, r0, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #124] @ 1f9978 <__cxa_atexit@plt+0x1edc6c> │ │ │ │ ands r1, r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -505627,15 +505627,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - ldrdeq r1, [ip], #240 @ 0xf0 @ │ │ │ │ + strhteq r1, [ip], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r1, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -505682,17 +505682,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f9a64 <__cxa_atexit@plt+0x1edd58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - rsceq r1, ip, r0, ror #29 │ │ │ │ - rsceq r1, ip, r8, asr pc │ │ │ │ - rsceq r1, ip, ip, lsr pc │ │ │ │ + rsceq r1, ip, r0, asr #29 │ │ │ │ + rsceq r1, ip, r8, lsr pc │ │ │ │ + rsceq r1, ip, ip, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -505708,17 +505708,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1f9acc <__cxa_atexit@plt+0x1eddc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r1, ip, r8, ror lr │ │ │ │ - strdeq r1, [ip], #224 @ 0xe0 @ │ │ │ │ - rsceq r1, ip, ip, ror #17 │ │ │ │ + rsceq r1, ip, r8, asr lr │ │ │ │ + ldrdeq r1, [ip], #224 @ 0xe0 @ │ │ │ │ + rsceq r1, ip, ip, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9b04 <__cxa_atexit@plt+0x1eddf8> │ │ │ │ ldr r2, [pc, #24] @ 1f9b0c <__cxa_atexit@plt+0x1ede00> │ │ │ │ @@ -505731,15 +505731,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - smlaleq r1, ip, r8, r8 │ │ │ │ + rsceq r1, ip, r8, ror r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9b60 <__cxa_atexit@plt+0x1ede54> │ │ │ │ ldr r2, [pc, #32] @ 1f9b68 <__cxa_atexit@plt+0x1ede5c> │ │ │ │ @@ -505759,15 +505759,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ - rsceq r1, ip, r8, lsr #16 │ │ │ │ + rsceq r1, ip, r8, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9bc8 <__cxa_atexit@plt+0x1edebc> │ │ │ │ ldr r2, [pc, #24] @ 1f9bd0 <__cxa_atexit@plt+0x1edec4> │ │ │ │ @@ -505780,15 +505780,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - ldrdeq r1, [ip], #116 @ 0x74 @ │ │ │ │ + strhteq r1, [ip], #116 @ 0x74 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9c24 <__cxa_atexit@plt+0x1edf18> │ │ │ │ ldr r2, [pc, #32] @ 1f9c2c <__cxa_atexit@plt+0x1edf20> │ │ │ │ @@ -505808,15 +505808,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ - rsceq r1, ip, r8, ror #26 │ │ │ │ + rsceq r1, ip, r8, asr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1f9cac <__cxa_atexit@plt+0x1edfa0> │ │ │ │ @@ -505833,17 +505833,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - strhteq r1, [ip], #96 @ 0x60 │ │ │ │ - strdeq r1, [ip], #104 @ 0x68 @ │ │ │ │ - strdeq r1, [ip], #108 @ 0x6c @ │ │ │ │ + smlaleq r1, ip, r0, r6 │ │ │ │ + ldrdeq r1, [ip], #104 @ 0x68 @ │ │ │ │ + ldrdeq r1, [ip], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9d40 <__cxa_atexit@plt+0x1ee034> │ │ │ │ @@ -505873,30 +505873,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r1, ip, r4, ror #12 │ │ │ │ + rsceq r1, ip, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1f9d80 <__cxa_atexit@plt+0x1ee074> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 23a52c <__cxa_atexit@plt+0x22e820> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, r4, lsr #12 │ │ │ │ + rsceq r1, ip, r4, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9dcc <__cxa_atexit@plt+0x1ee0c0> │ │ │ │ ldr r2, [pc, #24] @ 1f9dd4 <__cxa_atexit@plt+0x1ee0c8> │ │ │ │ @@ -505909,15 +505909,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - ldrdeq r1, [ip], #80 @ 0x50 @ │ │ │ │ + strhteq r1, [ip], #80 @ 0x50 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9e28 <__cxa_atexit@plt+0x1ee11c> │ │ │ │ ldr r2, [pc, #32] @ 1f9e30 <__cxa_atexit@plt+0x1ee124> │ │ │ │ @@ -505937,15 +505937,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ - rsceq r1, ip, r4, ror #22 │ │ │ │ + rsceq r1, ip, r4, asr #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1f9e8c <__cxa_atexit@plt+0x1ee180> │ │ │ │ ldr r2, [pc, #28] @ 1f9e9c <__cxa_atexit@plt+0x1ee190> │ │ │ │ @@ -505954,16 +505954,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1f9ea0 <__cxa_atexit@plt+0x1ee194> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, ip, r8, asr #22 │ │ │ │ - rsceq r1, ip, r0, lsr #22 │ │ │ │ + rsceq r1, ip, r8, lsr #22 │ │ │ │ + rsceq r1, ip, r0, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1f9f50 <__cxa_atexit@plt+0x1ee244> │ │ │ │ cmp r7, #0 │ │ │ │ @@ -506003,21 +506003,21 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsceq r1, ip, ip, lsl #8 │ │ │ │ - rsceq r1, ip, r4, asr r4 │ │ │ │ + rsceq r1, ip, ip, ror #7 │ │ │ │ + rsceq r1, ip, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r1, ip, r4, ror #8 │ │ │ │ - rsceq r1, ip, ip, lsr #9 │ │ │ │ rsceq r1, ip, r4, asr #8 │ │ │ │ + rsceq r1, ip, ip, lsl #9 │ │ │ │ + rsceq r1, ip, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1f9ff8 <__cxa_atexit@plt+0x1ee2ec> │ │ │ │ @@ -506047,30 +506047,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r1, ip, ip, lsr #7 │ │ │ │ + rsceq r1, ip, ip, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fa038 <__cxa_atexit@plt+0x1ee32c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 23a52c <__cxa_atexit@plt+0x22e820> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, r0, ror r3 │ │ │ │ + rsceq r1, ip, r0, asr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa0cc <__cxa_atexit@plt+0x1ee3c0> │ │ │ │ @@ -506100,30 +506100,30 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - ldrdeq r1, [ip], #40 @ 0x28 @ │ │ │ │ + strhteq r1, [ip], #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fa10c <__cxa_atexit@plt+0x1ee400> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 23a52c <__cxa_atexit@plt+0x22e820> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - strhteq r1, [ip], #128 @ 0x80 │ │ │ │ + smlaleq r1, ip, r0, r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa154 <__cxa_atexit@plt+0x1ee448> │ │ │ │ ldr r2, [pc, #28] @ 1fa164 <__cxa_atexit@plt+0x1ee458> │ │ │ │ @@ -506132,15 +506132,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1fa168 <__cxa_atexit@plt+0x1ee45c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - rsceq r1, ip, r0, lsl #17 │ │ │ │ + rsceq r1, ip, r0, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa1d4 <__cxa_atexit@plt+0x1ee4c8> │ │ │ │ ldr r2, [pc, #84] @ 1fa1dc <__cxa_atexit@plt+0x1ee4d0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -506162,15 +506162,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fa1e0 <__cxa_atexit@plt+0x1ee4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r2, fp, ip, lsr #26 │ │ │ │ + rscseq r2, fp, ip, lsl #26 │ │ │ │ rsceq ip, r7, sl, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa210 <__cxa_atexit@plt+0x1ee504> │ │ │ │ @@ -506179,15 +506179,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fa224 <__cxa_atexit@plt+0x1ee518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [fp], #204 @ 0xcc │ │ │ │ + ldrhteq r2, [fp], #204 @ 0xcc │ │ │ │ rsceq ip, r7, sl, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa284 <__cxa_atexit@plt+0x1ee578> │ │ │ │ @@ -506210,15 +506210,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r2, fp, r0, ip │ │ │ │ + rscseq r2, fp, r0, ror ip │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq ip, r7, r0, lsr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -506263,17 +506263,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlaleq r1, ip, ip, r6 │ │ │ │ + rsceq r1, ip, ip, ror r6 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r3, fp, r8 │ │ │ │ + rscseq r2, fp, r8, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fa3ec <__cxa_atexit@plt+0x1ee6e0> │ │ │ │ @@ -506297,15 +506297,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r2, fp, ip, asr #30 │ │ │ │ + rscseq r2, fp, ip, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fa450 <__cxa_atexit@plt+0x1ee744> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -506320,15 +506320,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fa45c <__cxa_atexit@plt+0x1ee750> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [fp], #160 @ 0xa0 │ │ │ │ + ldrhteq r2, [fp], #160 @ 0xa0 │ │ │ │ rsceq ip, r7, lr, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fa4b0 <__cxa_atexit@plt+0x1ee7a4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -506344,15 +506344,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fa4bc <__cxa_atexit@plt+0x1ee7b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r0, ror sl │ │ │ │ + rscseq r2, fp, r0, asr sl │ │ │ │ ldrdeq fp, [r7], #254 @ 0xfe @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fa510 <__cxa_atexit@plt+0x1ee804> │ │ │ │ mov r0, r4 │ │ │ │ @@ -506368,15 +506368,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fa51c <__cxa_atexit@plt+0x1ee810> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r0, lsl sl │ │ │ │ + ldrshteq r2, [fp], #144 @ 0x90 │ │ │ │ rsceq fp, r7, pc, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fa570 <__cxa_atexit@plt+0x1ee864> │ │ │ │ mov r0, r4 │ │ │ │ @@ -506392,17 +506392,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fa57c <__cxa_atexit@plt+0x1ee870> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [fp], #144 @ 0x90 │ │ │ │ + smlalseq r2, fp, r0, r9 │ │ │ │ rsceq fp, r7, r0, lsl #30 │ │ │ │ - rsceq r1, ip, r4, lsl r5 │ │ │ │ + strdeq r1, [ip], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa628 <__cxa_atexit@plt+0x1ee91c> │ │ │ │ ldr r2, [pc, #144] @ 1fa630 <__cxa_atexit@plt+0x1ee924> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -506438,21 +506438,21 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1fa63c <__cxa_atexit@plt+0x1ee930> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, ip, asr #18 │ │ │ │ + rscseq r2, fp, ip, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - rsceq r1, ip, ip, lsl r4 │ │ │ │ - rsceq r1, ip, r4, ror #7 │ │ │ │ - rsceq r1, ip, r0, lsr #8 │ │ │ │ - rsceq r1, ip, ip, lsl #8 │ │ │ │ - rsceq r1, ip, ip, asr #8 │ │ │ │ + strdeq r1, [ip], #60 @ 0x3c @ │ │ │ │ + rsceq r1, ip, r4, asr #7 │ │ │ │ + rsceq r1, ip, r0, lsl #8 │ │ │ │ + rsceq r1, ip, ip, ror #7 │ │ │ │ + rsceq r1, ip, ip, lsr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 1fa69c <__cxa_atexit@plt+0x1ee990> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 1fa6b0 <__cxa_atexit@plt+0x1ee9a4> │ │ │ │ @@ -506470,19 +506470,19 @@ │ │ │ │ moveq r7, r2 │ │ │ │ b 1fa6a4 <__cxa_atexit@plt+0x1ee998> │ │ │ │ ldr r7, [pc, #16] @ 1fa6b4 <__cxa_atexit@plt+0x1ee9a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, ip, r4, lsl #7 │ │ │ │ - rsceq r1, ip, r0, ror #6 │ │ │ │ - smlaleq r1, ip, r8, r3 │ │ │ │ - rsceq r1, ip, r4, lsl #7 │ │ │ │ - rsceq r1, ip, ip, ror #6 │ │ │ │ + rsceq r1, ip, r4, ror #6 │ │ │ │ + rsceq r1, ip, r0, asr #6 │ │ │ │ + rsceq r1, ip, r8, ror r3 │ │ │ │ + rsceq r1, ip, r4, ror #6 │ │ │ │ + rsceq r1, ip, ip, asr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa6fc <__cxa_atexit@plt+0x1ee9f0> │ │ │ │ ldr r2, [pc, #36] @ 1fa704 <__cxa_atexit@plt+0x1ee9f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -506491,32 +506491,32 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, ip, lsl #16 │ │ │ │ + rscseq r2, fp, ip, ror #15 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, r0, lsr #6 │ │ │ │ + rsceq r1, ip, r0, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa730 <__cxa_atexit@plt+0x1eea24> │ │ │ │ mov r8, r7 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fa744 <__cxa_atexit@plt+0x1eea38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [fp], #124 @ 0x7c │ │ │ │ - rsceq r1, ip, r4, ror #5 │ │ │ │ + smlalseq r2, fp, ip, r7 │ │ │ │ + rsceq r1, ip, r4, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa784 <__cxa_atexit@plt+0x1eea78> │ │ │ │ ldr r2, [pc, #36] @ 1fa78c <__cxa_atexit@plt+0x1eea80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -506525,32 +506525,32 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, lsl #15 │ │ │ │ + rscseq r2, fp, r4, ror #14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq r1, ip, r8, r2 │ │ │ │ + rsceq r1, ip, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa7b8 <__cxa_atexit@plt+0x1eeaac> │ │ │ │ mov r8, r7 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fa7cc <__cxa_atexit@plt+0x1eeac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, lsr r7 │ │ │ │ - rsceq r1, ip, ip, asr r2 │ │ │ │ + rscseq r2, fp, r4, lsl r7 │ │ │ │ + rsceq r1, ip, ip, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa80c <__cxa_atexit@plt+0x1eeb00> │ │ │ │ ldr r2, [pc, #36] @ 1fa814 <__cxa_atexit@plt+0x1eeb08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -506559,32 +506559,32 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r2, [fp], #108 @ 0x6c │ │ │ │ + ldrsbteq r2, [fp], #108 @ 0x6c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, r0, lsl r2 │ │ │ │ + strdeq r1, [ip], #16 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa840 <__cxa_atexit@plt+0x1eeb34> │ │ │ │ mov r8, r7 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fa854 <__cxa_atexit@plt+0x1eeb48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, ip, lsr #13 │ │ │ │ - ldrdeq r1, [ip], #20 @ │ │ │ │ + rscseq r2, fp, ip, lsl #13 │ │ │ │ + strhteq r1, [ip], #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa894 <__cxa_atexit@plt+0x1eeb88> │ │ │ │ ldr r2, [pc, #36] @ 1fa89c <__cxa_atexit@plt+0x1eeb90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -506593,32 +506593,32 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, ror r6 │ │ │ │ + rscseq r2, fp, r4, asr r6 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, r8, lsl #3 │ │ │ │ + rsceq r1, ip, r8, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fa8c8 <__cxa_atexit@plt+0x1eebbc> │ │ │ │ mov r8, r7 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fa8dc <__cxa_atexit@plt+0x1eebd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, lsr #12 │ │ │ │ - ldrdeq r1, [ip], #24 @ │ │ │ │ + rscseq r2, fp, r4, lsl #12 │ │ │ │ + strhteq r1, [ip], #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fa924 <__cxa_atexit@plt+0x1eec18> │ │ │ │ ldr r3, [pc, #40] @ 1fa92c <__cxa_atexit@plt+0x1eec20> │ │ │ │ @@ -506630,16 +506630,16 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 1fa930 <__cxa_atexit@plt+0x1eec24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, fp, ip, lsr #20 │ │ │ │ - rsceq r1, ip, r8, ror r1 │ │ │ │ + rscseq r2, fp, ip, lsl #20 │ │ │ │ + rsceq r1, ip, r8, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 1fa9ac <__cxa_atexit@plt+0x1eeca0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fa994 <__cxa_atexit@plt+0x1eec88> │ │ │ │ @@ -506664,15 +506664,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strdeq r1, [ip], #4 @ │ │ │ │ + ldrdeq r1, [ip], #4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1faa04 <__cxa_atexit@plt+0x1eecf8> │ │ │ │ @@ -506688,29 +506688,29 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, ip, ip, asr r0 │ │ │ │ + rsceq r1, ip, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #24] @ 1faa48 <__cxa_atexit@plt+0x1eed3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1faa4c <__cxa_atexit@plt+0x1eed40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, fp, r0, lsl r9 │ │ │ │ - rsceq r1, ip, r8 │ │ │ │ + ldrshteq r2, [fp], #128 @ 0x80 │ │ │ │ + rsceq r0, ip, r8, ror #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 1faadc <__cxa_atexit@plt+0x1eedd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1faab4 <__cxa_atexit@plt+0x1eeda8> │ │ │ │ @@ -506740,18 +506740,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 1faaf0 <__cxa_atexit@plt+0x1eede4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 227d10 <__cxa_atexit@plt+0x21c004> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r2, fp, r0, ror #8 │ │ │ │ + rscseq r2, fp, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ - rsceq r0, ip, r4, lsl #19 │ │ │ │ - rsceq r0, ip, r4, ror #30 │ │ │ │ + rsceq r0, ip, r4, ror #18 │ │ │ │ + rsceq r0, ip, r4, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fab48 <__cxa_atexit@plt+0x1eee3c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r7, [r5] │ │ │ │ @@ -506776,31 +506776,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 227d10 <__cxa_atexit@plt+0x21c004> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r2, fp, ip, asr #7 │ │ │ │ + rscseq r2, fp, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - strdeq r0, [ip], #136 @ 0x88 @ │ │ │ │ - ldrdeq r0, [ip], #228 @ 0xe4 @ │ │ │ │ + ldrdeq r0, [ip], #136 @ 0x88 @ │ │ │ │ + strhteq r0, [ip], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fabb0 <__cxa_atexit@plt+0x1eeea4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fabb4 <__cxa_atexit@plt+0x1eeea8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, fp, r4, ror #6 │ │ │ │ - rsceq r0, ip, r0, lsr #29 │ │ │ │ + rscseq r2, fp, r4, asr #6 │ │ │ │ + rsceq r0, ip, r0, lsl #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 1fac20 <__cxa_atexit@plt+0x1eef14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -506820,17 +506820,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1fac28 <__cxa_atexit@plt+0x1eef1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 227d10 <__cxa_atexit@plt+0x21c004> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsceq r0, ip, r0, asr #16 │ │ │ │ + rsceq r0, ip, r0, lsr #16 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r0, ip, r8, lsr #28 │ │ │ │ + rsceq r0, ip, r8, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fac5c <__cxa_atexit@plt+0x1eef50> │ │ │ │ ldr r3, [pc, #52] @ 1fac84 <__cxa_atexit@plt+0x1eef78> │ │ │ │ mov r8, r7 │ │ │ │ @@ -506842,17 +506842,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fac80 <__cxa_atexit@plt+0x1eef74> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 227d10 <__cxa_atexit@plt+0x21c004> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r0, ip, r4, ror #15 │ │ │ │ + rsceq r0, ip, r4, asr #15 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strhteq r0, [ip], #220 @ 0xdc │ │ │ │ + smlaleq r0, ip, ip, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1facc8 <__cxa_atexit@plt+0x1eefbc> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ @@ -506878,17 +506878,17 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - smlaleq r0, ip, ip, r7 │ │ │ │ + rsceq r0, ip, ip, ror r7 │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - rsceq r0, ip, r4, lsl sp │ │ │ │ + strdeq r0, [ip], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fad5c <__cxa_atexit@plt+0x1ef050> │ │ │ │ @@ -506901,15 +506901,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rsceq r0, ip, r0, asr #25 │ │ │ │ + rsceq r0, ip, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fadb0 <__cxa_atexit@plt+0x1ef0a4> │ │ │ │ @@ -506922,15 +506922,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - rsceq r0, ip, ip, ror #24 │ │ │ │ + rsceq r0, ip, ip, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fae04 <__cxa_atexit@plt+0x1ef0f8> │ │ │ │ @@ -506943,15 +506943,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - rsceq r0, ip, r4, lsr #25 │ │ │ │ + rsceq r0, ip, r4, lsl #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506968,17 +506968,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fae7c <__cxa_atexit@plt+0x1ef170> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ - smlaleq r0, ip, ip, fp │ │ │ │ - rsceq r0, ip, r4, ror #24 │ │ │ │ - rsceq r0, ip, r8, asr #24 │ │ │ │ + rsceq r0, ip, ip, ror fp │ │ │ │ + rsceq r0, ip, r4, asr #24 │ │ │ │ + rsceq r0, ip, r8, lsr #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -506995,32 +506995,32 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1faee8 <__cxa_atexit@plt+0x1ef1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ - rsceq r0, ip, r0, lsr fp │ │ │ │ - strdeq r0, [ip], #184 @ 0xb8 @ │ │ │ │ - strdeq r0, [ip], #176 @ 0xb0 @ │ │ │ │ + rsceq r0, ip, r0, lsl fp │ │ │ │ + ldrdeq r0, [ip], #184 @ 0xb8 @ │ │ │ │ + ldrdeq r0, [ip], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1faf1c <__cxa_atexit@plt+0x1ef210> │ │ │ │ ldr r2, [pc, #24] @ 1faf24 <__cxa_atexit@plt+0x1ef218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 24e874 <__cxa_atexit@plt+0x242b68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, ror #31 │ │ │ │ - strhteq r0, [ip], #180 @ 0xb4 │ │ │ │ + rscseq r1, fp, r0, asr #31 │ │ │ │ + smlaleq r0, ip, r4, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fafc4 <__cxa_atexit@plt+0x1ef2b8> │ │ │ │ ldr r2, [pc, #152] @ 1fafe0 <__cxa_atexit@plt+0x1ef2d4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507059,18 +507059,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r2, fp, r8, asr r0 │ │ │ │ + rscseq r2, fp, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rscseq r2, fp, r8, asr #1 │ │ │ │ - rsceq r0, ip, ip, ror #21 │ │ │ │ + rscseq r2, fp, r8, lsr #1 │ │ │ │ + rsceq r0, ip, ip, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb04c <__cxa_atexit@plt+0x1ef340> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -507094,33 +507094,33 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r1, [fp], #252 @ 0xfc │ │ │ │ + smlalseq r1, fp, ip, pc @ │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq r2, fp, r0, lsr #32 │ │ │ │ - rsceq r0, ip, r0, ror #20 │ │ │ │ + rscseq r2, fp, r0 │ │ │ │ + rsceq r0, ip, r0, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb0ac <__cxa_atexit@plt+0x1ef3a0> │ │ │ │ ldr r2, [pc, #24] @ 1fb0b4 <__cxa_atexit@plt+0x1ef3a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 24e874 <__cxa_atexit@plt+0x242b68> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, asr lr │ │ │ │ - rsceq r0, ip, r4, lsr #20 │ │ │ │ + rscseq r1, fp, r0, lsr lr │ │ │ │ + rsceq r0, ip, r4, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb13c <__cxa_atexit@plt+0x1ef430> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -507156,18 +507156,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, fp, r0, ror #29 │ │ │ │ + rscseq r1, fp, r0, asr #29 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rscseq r1, fp, r4, asr #30 │ │ │ │ - rsceq r0, ip, r8, ror #18 │ │ │ │ + rscseq r1, fp, r4, lsr #30 │ │ │ │ + rsceq r0, ip, r8, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507187,17 +507187,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 1fb1e8 <__cxa_atexit@plt+0x1ef4dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - rscseq r1, fp, r0, lsr #29 │ │ │ │ + rscseq r1, fp, r0, lsl #29 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r0, ip, r4, ror r0 │ │ │ │ + rsceq r0, ip, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb260 <__cxa_atexit@plt+0x1ef554> │ │ │ │ ldr r2, [pc, #92] @ 1fb268 <__cxa_atexit@plt+0x1ef55c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -507220,34 +507220,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 1fb270 <__cxa_atexit@plt+0x1ef564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, ror #25 │ │ │ │ + rscseq r1, fp, r0, asr #25 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r2, fp, r4, asr #1 │ │ │ │ - rsceq pc, fp, ip, ror #31 │ │ │ │ + rscseq r2, fp, r4, lsr #1 │ │ │ │ + rsceq pc, fp, ip, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb29c <__cxa_atexit@plt+0x1ef590> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 1fb2b0 <__cxa_atexit@plt+0x1ef5a4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, fp, r4, ror r0 │ │ │ │ - rsceq r0, ip, ip, lsr r8 │ │ │ │ + rscseq r2, fp, r4, asr r0 │ │ │ │ + rsceq r0, ip, ip, lsl r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -507302,15 +507302,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fb3b0 <__cxa_atexit@plt+0x1ef6a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r1, fp, ip, asr fp │ │ │ │ + rscseq r1, fp, ip, lsr fp │ │ │ │ ldrdeq fp, [r7], #42 @ 0x2a @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb3e0 <__cxa_atexit@plt+0x1ef6d4> │ │ │ │ @@ -507319,15 +507319,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fb3f4 <__cxa_atexit@plt+0x1ef6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, ip, lsl #22 │ │ │ │ + rscseq r1, fp, ip, ror #21 │ │ │ │ rsceq fp, r7, sl, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb454 <__cxa_atexit@plt+0x1ef748> │ │ │ │ @@ -507350,15 +507350,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, asr #21 │ │ │ │ + rscseq r1, fp, r0, lsr #21 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq fp, r7, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507409,16 +507409,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r1, fp, ip, lsr #28 │ │ │ │ - rscseq r1, fp, ip, asr fp │ │ │ │ + rscseq r1, fp, ip, lsl #28 │ │ │ │ + rscseq r1, fp, ip, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb5e4 <__cxa_atexit@plt+0x1ef8d8> │ │ │ │ @@ -507447,17 +507447,17 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq r1, fp, r8, lsr #21 │ │ │ │ - rscseq r1, fp, r4, ror #26 │ │ │ │ - rsceq r0, ip, r8, lsl #10 │ │ │ │ + rscseq r1, fp, r8, lsl #21 │ │ │ │ + rscseq r1, fp, r4, asr #26 │ │ │ │ + rsceq r0, ip, r8, ror #9 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb6e4 <__cxa_atexit@plt+0x1ef9d8> │ │ │ │ and r2, r9, #3 │ │ │ │ @@ -507531,21 +507531,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r0, ip, r0, lsr r4 │ │ │ │ - rscseq r1, fp, ip, lsl #17 │ │ │ │ + rsceq r0, ip, r0, lsl r4 │ │ │ │ + rscseq r1, fp, ip, ror #16 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - rsceq r0, ip, ip, lsr #7 │ │ │ │ + rsceq r0, ip, ip, lsl #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb7bc <__cxa_atexit@plt+0x1efab0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ @@ -507574,18 +507574,18 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, fp, r0, lsr #15 │ │ │ │ + rscseq r1, fp, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - rsceq r0, ip, ip, lsl #6 │ │ │ │ + rsceq r0, ip, ip, ror #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fb850 <__cxa_atexit@plt+0x1efb44> │ │ │ │ @@ -507636,15 +507636,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fb8e8 <__cxa_atexit@plt+0x1efbdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r1, fp, r4, lsr #12 │ │ │ │ + rscseq r1, fp, r4, lsl #12 │ │ │ │ rsceq sl, r7, r2, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fb918 <__cxa_atexit@plt+0x1efc0c> │ │ │ │ @@ -507653,15 +507653,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fb92c <__cxa_atexit@plt+0x1efc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [fp], #84 @ 0x54 │ │ │ │ + ldrhteq r1, [fp], #84 @ 0x54 │ │ │ │ rsceq sl, r7, r2, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fb98c <__cxa_atexit@plt+0x1efc80> │ │ │ │ @@ -507684,15 +507684,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r8, lsl #11 │ │ │ │ + rscseq r1, fp, r8, ror #10 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq sl, [r7], #171 @ 0xab │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507737,17 +507737,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r0, ip, ip, asr #1 │ │ │ │ + rsceq r0, ip, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r1, fp, r0, lsl #18 │ │ │ │ + rscseq r1, fp, r0, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fbaf4 <__cxa_atexit@plt+0x1efde8> │ │ │ │ @@ -507771,16 +507771,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r1, fp, r4, asr #16 │ │ │ │ - rsceq r0, ip, ip │ │ │ │ + rscseq r1, fp, r4, lsr #16 │ │ │ │ + rsceq pc, fp, ip, ror #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507795,16 +507795,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 1fb60c <__cxa_atexit@plt+0x1ef900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, lsl r5 │ │ │ │ - rscseq r1, fp, r8, asr #9 │ │ │ │ + ldrshteq r1, [fp], #64 @ 0x40 │ │ │ │ + rscseq r1, fp, r8, lsr #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507820,17 +507820,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fbbcc <__cxa_atexit@plt+0x1efec0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq pc, fp, r4, lsl #31 │ │ │ │ - rsceq pc, fp, ip, ror #30 │ │ │ │ - rsceq pc, fp, r0, asr pc @ │ │ │ │ + rsceq pc, fp, r4, ror #30 │ │ │ │ + rsceq pc, fp, ip, asr #30 │ │ │ │ + rsceq pc, fp, r0, lsr pc @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -507846,16 +507846,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fbc34 <__cxa_atexit@plt+0x1eff28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rsceq pc, fp, ip, lsl pc @ │ │ │ │ - rsceq pc, fp, r4, lsl #30 │ │ │ │ + strdeq pc, [fp], #236 @ 0xec @ │ │ │ │ + rsceq pc, fp, r4, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbca0 <__cxa_atexit@plt+0x1eff94> │ │ │ │ ldr r2, [pc, #84] @ 1fbca8 <__cxa_atexit@plt+0x1eff9c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -507877,15 +507877,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fbcac <__cxa_atexit@plt+0x1effa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r1, fp, r0, ror #4 │ │ │ │ + rscseq r1, fp, r0, asr #4 │ │ │ │ ldrdeq sl, [r7], #158 @ 0x9e @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fbcdc <__cxa_atexit@plt+0x1effd0> │ │ │ │ @@ -507894,15 +507894,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fbcf0 <__cxa_atexit@plt+0x1effe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r0, lsl r2 │ │ │ │ + ldrshteq r1, [fp], #16 │ │ │ │ rsceq sl, r7, lr, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fbd50 <__cxa_atexit@plt+0x1f0044> │ │ │ │ @@ -507925,15 +507925,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, r4, asr #3 │ │ │ │ + rscseq r1, fp, r4, lsr #3 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq sl, r7, r9, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507978,17 +507978,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq pc, fp, r4, lsr #26 │ │ │ │ + rsceq pc, fp, r4, lsl #26 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r1, fp, ip, lsr r5 │ │ │ │ + rscseq r1, fp, ip, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fbeb8 <__cxa_atexit@plt+0x1f01ac> │ │ │ │ @@ -508012,16 +508012,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r1, fp, r0, lsl #9 │ │ │ │ - rsceq pc, fp, r8, asr #24 │ │ │ │ + rscseq r1, fp, r0, ror #8 │ │ │ │ + rsceq pc, fp, r8, lsr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508036,17 +508036,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b 1fb60c <__cxa_atexit@plt+0x1ef900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, fp, ip, asr #2 │ │ │ │ - rscseq r1, fp, r4, lsl #2 │ │ │ │ - strdeq pc, [fp], #176 @ 0xb0 @ │ │ │ │ + rscseq r1, fp, ip, lsr #2 │ │ │ │ + rscseq r1, fp, r4, ror #1 │ │ │ │ + ldrdeq pc, [fp], #176 @ 0xb0 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508062,17 +508062,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fbf94 <__cxa_atexit@plt+0x1f0288> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrdeq pc, [fp], #184 @ 0xb8 @ │ │ │ │ - rsceq pc, fp, r0, asr #23 │ │ │ │ - rsceq pc, fp, r4, lsr #23 │ │ │ │ + strhteq pc, [fp], #184 @ 0xb8 @ │ │ │ │ + rsceq pc, fp, r0, lsr #23 │ │ │ │ + rsceq pc, fp, r4, lsl #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508088,46 +508088,46 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fbffc <__cxa_atexit@plt+0x1f02f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rsceq pc, fp, r0, ror fp @ │ │ │ │ - rsceq pc, fp, r8, asr fp @ │ │ │ │ - rsceq pc, fp, ip, asr fp @ │ │ │ │ + rsceq pc, fp, r0, asr fp @ │ │ │ │ + rsceq pc, fp, r8, lsr fp @ │ │ │ │ + rsceq pc, fp, ip, lsr fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc030 <__cxa_atexit@plt+0x1f0324> │ │ │ │ ldr r2, [pc, #24] @ 1fc038 <__cxa_atexit@plt+0x1f032c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 222708 <__cxa_atexit@plt+0x2169fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, ip, asr #29 │ │ │ │ - rsceq pc, fp, r4, lsl fp @ │ │ │ │ + rscseq r0, fp, ip, lsr #29 │ │ │ │ + strdeq pc, [fp], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc06c <__cxa_atexit@plt+0x1f0360> │ │ │ │ ldr r2, [pc, #24] @ 1fc074 <__cxa_atexit@plt+0x1f0368> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2225f8 <__cxa_atexit@plt+0x2168ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, fp, r0, lr │ │ │ │ + rscseq r0, fp, r0, ror lr │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508155,17 +508155,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1fc10c <__cxa_atexit@plt+0x1f0400> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - smlalseq r0, fp, ip, pc @ │ │ │ │ + rscseq r0, fp, ip, ror pc │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsceq pc, fp, r0, lsl #21 │ │ │ │ + rsceq pc, fp, r0, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc178 <__cxa_atexit@plt+0x1f046c> │ │ │ │ ldr r2, [pc, #84] @ 1fc180 <__cxa_atexit@plt+0x1f0474> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -508187,15 +508187,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fc184 <__cxa_atexit@plt+0x1f0478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r0, fp, r8, lsl #27 │ │ │ │ + rscseq r0, fp, r8, ror #26 │ │ │ │ rsceq sl, r7, r6, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fc1b4 <__cxa_atexit@plt+0x1f04a8> │ │ │ │ @@ -508204,15 +508204,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fc1c8 <__cxa_atexit@plt+0x1f04bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r8, lsr sp │ │ │ │ + rscseq r0, fp, r8, lsl sp │ │ │ │ strhteq sl, [r7], #70 @ 0x46 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fc228 <__cxa_atexit@plt+0x1f051c> │ │ │ │ @@ -508235,15 +508235,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, ip, ror #25 │ │ │ │ + rscseq r0, fp, ip, asr #25 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strdeq sl, [r7], #28 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -508288,17 +508288,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlaleq pc, fp, r8, r8 @ │ │ │ │ + rsceq pc, fp, r8, ror r8 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r1, fp, r4, rrx │ │ │ │ + rscseq r1, fp, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fc390 <__cxa_atexit@plt+0x1f0684> │ │ │ │ @@ -508322,16 +508322,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r0, fp, r8, lsr #31 │ │ │ │ - rsceq pc, fp, ip, ror #15 │ │ │ │ + rscseq r0, fp, r8, lsl #31 │ │ │ │ + rsceq pc, fp, ip, asr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fc3ec <__cxa_atexit@plt+0x1f06e0> │ │ │ │ @@ -508344,16 +508344,16 @@ │ │ │ │ ldr r3, [pc, #24] @ 1fc3fc <__cxa_atexit@plt+0x1f06f0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #3 │ │ │ │ b 2250e8 <__cxa_atexit@plt+0x2193dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [fp], #224 @ 0xe0 @ │ │ │ │ - smlaleq pc, fp, r8, r7 @ │ │ │ │ + ldrdeq lr, [fp], #224 @ 0xe0 @ │ │ │ │ + rsceq pc, fp, r8, ror r7 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508369,17 +508369,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fc460 <__cxa_atexit@plt+0x1f0754> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq pc, fp, r8, asr r7 @ │ │ │ │ - rsceq pc, fp, ip, asr r7 @ │ │ │ │ - rsceq pc, fp, r0, asr #14 │ │ │ │ + rsceq pc, fp, r8, lsr r7 @ │ │ │ │ + rsceq pc, fp, ip, lsr r7 @ │ │ │ │ + rsceq pc, fp, r0, lsr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508395,17 +508395,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fc4c8 <__cxa_atexit@plt+0x1f07bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - strdeq pc, [fp], #96 @ 0x60 @ │ │ │ │ - strdeq pc, [fp], #100 @ 0x64 @ │ │ │ │ - rsceq pc, fp, r8, asr #7 │ │ │ │ + ldrdeq pc, [fp], #96 @ 0x60 @ │ │ │ │ + ldrdeq pc, [fp], #100 @ 0x64 @ │ │ │ │ + rsceq pc, fp, r8, lsr #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ add sl, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -508431,17 +508431,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 1fc558 <__cxa_atexit@plt+0x1f084c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc22c │ │ │ │ @ instruction: 0xffffc24c │ │ │ │ - rscseq r0, fp, ip, ror #19 │ │ │ │ - rsceq pc, fp, r8, asr r3 @ │ │ │ │ + rscseq r0, fp, ip, asr #19 │ │ │ │ rsceq pc, fp, r8, lsr r3 @ │ │ │ │ + rsceq pc, fp, r8, lsl r3 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508460,18 +508460,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1fc5d0 <__cxa_atexit@plt+0x1f08c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - ldrhteq r0, [fp], #220 @ 0xdc │ │ │ │ - rscseq r0, fp, r4, lsl #23 │ │ │ │ - rsceq pc, fp, r8, lsl #12 │ │ │ │ - rsceq pc, fp, r0, asr #5 │ │ │ │ + smlalseq r0, fp, ip, sp │ │ │ │ + rscseq r0, fp, r4, ror #22 │ │ │ │ + rsceq pc, fp, r8, ror #11 │ │ │ │ + rsceq pc, fp, r0, lsr #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -508503,20 +508503,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #24] @ 1fc684 <__cxa_atexit@plt+0x1f0978> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc11c │ │ │ │ - strdeq pc, [fp], #44 @ 0x2c @ │ │ │ │ + ldrdeq pc, [fp], #44 @ 0x2c @ │ │ │ │ @ instruction: 0xffffc134 │ │ │ │ - ldrsbteq r0, [fp], #132 @ 0x84 │ │ │ │ - rsceq pc, fp, r8, lsr #5 │ │ │ │ - rsceq pc, fp, r4, lsr r2 @ │ │ │ │ - rsceq pc, fp, ip, lsl #4 │ │ │ │ + ldrhteq r0, [fp], #132 @ 0x84 │ │ │ │ + rsceq pc, fp, r8, lsl #5 │ │ │ │ + rsceq pc, fp, r4, lsl r2 @ │ │ │ │ + rsceq pc, fp, ip, ror #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -508535,17 +508535,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 1fc6fc <__cxa_atexit@plt+0x1f09f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - smlalseq r0, fp, r0, ip │ │ │ │ - rscseq r0, fp, r8, asr sl │ │ │ │ - rsceq pc, fp, r4, ror #9 │ │ │ │ + rscseq r0, fp, r0, ror ip │ │ │ │ + rscseq r0, fp, r8, lsr sl │ │ │ │ + rsceq pc, fp, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc750 <__cxa_atexit@plt+0x1f0a44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -508560,15 +508560,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fc75c <__cxa_atexit@plt+0x1f0a50> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [fp], #112 @ 0x70 │ │ │ │ + ldrhteq r0, [fp], #112 @ 0x70 │ │ │ │ ldrdeq r9, [r7], #199 @ 0xc7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc7b0 <__cxa_atexit@plt+0x1f0aa4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -508584,15 +508584,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fc7bc <__cxa_atexit@plt+0x1f0ab0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r0, ror r7 │ │ │ │ + rscseq r0, fp, r0, asr r7 │ │ │ │ strhteq r9, [r7], #210 @ 0xd2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc810 <__cxa_atexit@plt+0x1f0b04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -508608,15 +508608,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fc81c <__cxa_atexit@plt+0x1f0b10> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r0, lsl r7 │ │ │ │ + ldrshteq r0, [fp], #96 @ 0x60 │ │ │ │ rsceq r9, r7, r1, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc870 <__cxa_atexit@plt+0x1f0b64> │ │ │ │ mov r0, r4 │ │ │ │ @@ -508632,17 +508632,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fc87c <__cxa_atexit@plt+0x1f0b70> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [fp], #96 @ 0x60 │ │ │ │ + smlalseq r0, fp, r0, r6 │ │ │ │ rsceq r9, r7, pc, lsl #23 │ │ │ │ - rsceq pc, fp, r8, ror #7 │ │ │ │ + rsceq pc, fp, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc8d8 <__cxa_atexit@plt+0x1f0bcc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -508658,17 +508658,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d325a4 <__cxa_atexit@plt+0xd26898> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, ip, asr #12 │ │ │ │ - smlaleq pc, fp, r8, r3 @ │ │ │ │ - rsceq pc, fp, r0, lsr #7 │ │ │ │ + rscseq r0, fp, ip, lsr #12 │ │ │ │ + rsceq pc, fp, r8, ror r3 @ │ │ │ │ + rsceq pc, fp, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fc95c <__cxa_atexit@plt+0x1f0c50> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -508691,19 +508691,19 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, sl │ │ │ │ b d2a720 <__cxa_atexit@plt+0xd1ea14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r4, ror #11 │ │ │ │ + rscseq r0, fp, r4, asr #11 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrshteq r0, [fp], #152 @ 0x98 │ │ │ │ - ldrhteq r0, [fp], #84 @ 0x54 │ │ │ │ - rsceq pc, fp, r4, lsl #6 │ │ │ │ + ldrsbteq r0, [fp], #152 @ 0x98 │ │ │ │ + smlalseq r0, fp, r4, r5 │ │ │ │ + rsceq pc, fp, r4, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fc9a0 <__cxa_atexit@plt+0x1f0c94> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -508712,17 +508712,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #16] @ 1fc9b8 <__cxa_atexit@plt+0x1f0cac> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1fc9bc <__cxa_atexit@plt+0x1f0cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [fp], #36 @ 0x24 @ │ │ │ │ - rsceq pc, fp, ip, asr #5 │ │ │ │ - ldrdeq pc, [fp], #40 @ 0x28 @ │ │ │ │ + strhteq pc, [fp], #36 @ 0x24 @ │ │ │ │ + rsceq pc, fp, ip, lsr #5 │ │ │ │ + strhteq pc, [fp], #40 @ 0x28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp sl, fp │ │ │ │ bcc 1fca2c <__cxa_atexit@plt+0x1f0d20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -508743,27 +508743,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, sl │ │ │ │ b d2ea68 <__cxa_atexit@plt+0xd22d5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, ip, lsl #10 │ │ │ │ + rscseq r0, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, fp, r8, ror #9 │ │ │ │ - rsceq pc, fp, r4, lsl #5 │ │ │ │ + rscseq r0, fp, r8, asr #9 │ │ │ │ + rsceq pc, fp, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fca64 <__cxa_atexit@plt+0x1f0d58> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ - smlalseq r0, fp, ip, r4 │ │ │ │ + rscseq r0, fp, ip, ror r4 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fcaa0 <__cxa_atexit@plt+0x1f0d94> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #1 │ │ │ │ blt 1fca94 <__cxa_atexit@plt+0x1f0d88> │ │ │ │ ldr r3, [pc, #44] @ 1fcab4 <__cxa_atexit@plt+0x1f0da8> │ │ │ │ @@ -508774,15 +508774,15 @@ │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1fcab0 <__cxa_atexit@plt+0x1f0da4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, fp, r8, asr #4 │ │ │ │ + rsceq pc, fp, r8, lsr #4 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fcae8 <__cxa_atexit@plt+0x1f0ddc> │ │ │ │ ldr r2, [pc, #28] @ 1fcaf0 <__cxa_atexit@plt+0x1f0de4> │ │ │ │ @@ -508790,37 +508790,37 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r8, lsl r4 │ │ │ │ + ldrshteq r0, [fp], #56 @ 0x38 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fcb24 <__cxa_atexit@plt+0x1f0e18> │ │ │ │ ldr r2, [pc, #28] @ 1fcb2c <__cxa_atexit@plt+0x1f0e20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [fp], #60 @ 0x3c │ │ │ │ - strdeq lr, [fp], #132 @ 0x84 @ │ │ │ │ + ldrhteq r0, [fp], #60 @ 0x3c │ │ │ │ + ldrdeq lr, [fp], #132 @ 0x84 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23ed04 <__cxa_atexit@plt+0x232ff8> │ │ │ │ - rsceq lr, fp, r8, ror #17 │ │ │ │ + rsceq lr, fp, r8, asr #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -508854,15 +508854,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq lr, fp, ip, ror #16 │ │ │ │ + rsceq lr, fp, ip, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fcc28 <__cxa_atexit@plt+0x1f0f1c> │ │ │ │ @@ -508871,30 +508871,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, fp, ip, lsl #7 │ │ │ │ + rscseq r0, fp, ip, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fcc68 <__cxa_atexit@plt+0x1f0f5c> │ │ │ │ ldr r2, [pc, #28] @ 1fcc70 <__cxa_atexit@plt+0x1f0f64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, fp, r8, r2 │ │ │ │ + rscseq r0, fp, r8, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fccc0 <__cxa_atexit@plt+0x1f0fb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1fccc8 <__cxa_atexit@plt+0x1f0fbc> │ │ │ │ @@ -508908,15 +508908,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r8, asr r2 │ │ │ │ + rscseq r0, fp, r8, lsr r2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fccf0 <__cxa_atexit@plt+0x1f0fe4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -508925,15 +508925,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ - smlaleq lr, fp, r0, r8 │ │ │ │ + rsceq lr, fp, r0, ror r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fcd40 <__cxa_atexit@plt+0x1f1034> │ │ │ │ @@ -508949,15 +508949,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1fcd6c <__cxa_atexit@plt+0x1f1060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r4, ror #3 │ │ │ │ + rscseq r0, fp, r4, asr #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fcda4 <__cxa_atexit@plt+0x1f1098> │ │ │ │ @@ -508983,16 +508983,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, fp, ip, asr #3 │ │ │ │ - smlaleq lr, fp, r0, lr │ │ │ │ + rscseq r0, fp, ip, lsr #3 │ │ │ │ + rsceq lr, fp, r0, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fce40 <__cxa_atexit@plt+0x1f1134> │ │ │ │ ldr r3, [pc, #48] @ 1fce4c <__cxa_atexit@plt+0x1f1140> │ │ │ │ @@ -509006,17 +509006,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2a720 <__cxa_atexit@plt+0xd1ea14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r0, fp, r4, lsl #10 │ │ │ │ - rscseq r0, fp, r0, asr #1 │ │ │ │ - rsceq lr, fp, r0, lsr #28 │ │ │ │ + rscseq r0, fp, r4, ror #9 │ │ │ │ + rscseq r0, fp, r0, lsr #1 │ │ │ │ + rsceq lr, fp, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fce84 <__cxa_atexit@plt+0x1f1178> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -509025,17 +509025,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #16] @ 1fce9c <__cxa_atexit@plt+0x1f1190> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1fcea0 <__cxa_atexit@plt+0x1f1194> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [fp], #208 @ 0xd0 @ │ │ │ │ - rsceq lr, fp, r8, ror #27 │ │ │ │ - ldrdeq lr, [fp], #112 @ 0x70 @ │ │ │ │ + ldrdeq lr, [fp], #208 @ 0xd0 @ │ │ │ │ + rsceq lr, fp, r8, asr #27 │ │ │ │ + strhteq lr, [fp], #112 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fceec <__cxa_atexit@plt+0x1f11e0> │ │ │ │ ldr r2, [pc, #48] @ 1fcef8 <__cxa_atexit@plt+0x1f11ec> │ │ │ │ @@ -509048,35 +509048,35 @@ │ │ │ │ ldr r3, [pc, #28] @ 1fcf00 <__cxa_atexit@plt+0x1f11f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b d32dd0 <__cxa_atexit@plt+0xd270c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r4, lsr #32 │ │ │ │ + rscseq r0, fp, r4 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r0, fp, ip, asr #8 │ │ │ │ - rsceq lr, fp, r0, ror r7 │ │ │ │ + rscseq r0, fp, ip, lsr #8 │ │ │ │ + rsceq lr, fp, r0, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fcf28 <__cxa_atexit@plt+0x1f121c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1fcf30 <__cxa_atexit@plt+0x1f1224> │ │ │ │ ldr r7, [pc, #12] @ 1fcf3c <__cxa_atexit@plt+0x1f1230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, fp, r4, lsl #8 │ │ │ │ + rscseq r0, fp, r4, ror #7 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq lr, fp, r8, ror sp │ │ │ │ + rsceq lr, fp, r8, asr sp │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #-12]! │ │ │ │ sub r2, r3, #16 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ @@ -509095,30 +509095,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1fcfb4 <__cxa_atexit@plt+0x1f12a8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, fp, r4, asr #26 │ │ │ │ + rsceq lr, fp, r4, lsr #26 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq lr, fp, r8, lsl #26 │ │ │ │ + rsceq lr, fp, r8, ror #25 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fcfe8 <__cxa_atexit@plt+0x1f12dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fcfec <__cxa_atexit@plt+0x1f12e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r0, fp, r0, lsr #6 │ │ │ │ - ldrdeq lr, [fp], #196 @ 0xc4 @ │ │ │ │ + rscseq r0, fp, r0, lsl #6 │ │ │ │ + strhteq lr, [fp], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1fd074 <__cxa_atexit@plt+0x1f1368> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -509156,34 +509156,34 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fd0ac <__cxa_atexit@plt+0x1f13a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq lr, fp, r4, lsr #24 │ │ │ │ - rsceq lr, fp, ip, lsl ip │ │ │ │ + rsceq lr, fp, r4, lsl #24 │ │ │ │ + strdeq lr, [fp], #188 @ 0xbc @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - ldrhteq pc, [sl], #236 @ 0xec @ │ │ │ │ + smlalseq pc, sl, ip, lr @ │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rsceq lr, fp, r4, lsl #24 │ │ │ │ + rsceq lr, fp, r4, ror #23 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fd0ec <__cxa_atexit@plt+0x1f13e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fd0f0 <__cxa_atexit@plt+0x1f13e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, sl, r4, lsl lr @ │ │ │ │ - ldrdeq lr, [fp], #176 @ 0xb0 @ │ │ │ │ + ldrshteq pc, [sl], #212 @ 0xd4 @ │ │ │ │ + strhteq lr, [fp], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fd188 <__cxa_atexit@plt+0x1f147c> │ │ │ │ @@ -509226,16 +509226,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - strdeq lr, [fp], #100 @ 0x64 @ │ │ │ │ - rsceq lr, fp, r0, lsl #22 │ │ │ │ + ldrdeq lr, [fp], #100 @ 0x64 @ │ │ │ │ + rsceq lr, fp, r0, ror #21 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fd258 <__cxa_atexit@plt+0x1f154c> │ │ │ │ @@ -509278,16 +509278,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq lr, fp, r4, lsr #12 │ │ │ │ - rsceq lr, fp, r0, lsr sl │ │ │ │ + rsceq lr, fp, r4, lsl #12 │ │ │ │ + rsceq lr, fp, r0, lsl sl │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fd2f0 <__cxa_atexit@plt+0x1f15e4> │ │ │ │ @@ -509307,28 +509307,28 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq lr, fp, r8, lsl #11 │ │ │ │ - strhteq lr, [fp], #156 @ 0x9c │ │ │ │ + rsceq lr, fp, r8, ror #10 │ │ │ │ + smlaleq lr, fp, ip, r9 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fd334 <__cxa_atexit@plt+0x1f1628> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fd32c <__cxa_atexit@plt+0x1f1620> │ │ │ │ b 1fd344 <__cxa_atexit@plt+0x1f1638> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq lr, fp, ip, lsl #19 │ │ │ │ + rsceq lr, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fd3a0 <__cxa_atexit@plt+0x1f1694> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -509362,28 +509362,28 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq pc, sl, ip, lsl #31 │ │ │ │ - rsceq lr, fp, r0, ror #17 │ │ │ │ + rscseq pc, sl, ip, ror #30 │ │ │ │ + rsceq lr, fp, r0, asr #17 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fd410 <__cxa_atexit@plt+0x1f1704> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fd408 <__cxa_atexit@plt+0x1f16fc> │ │ │ │ b 1fd420 <__cxa_atexit@plt+0x1f1714> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq lr, [fp], #128 @ 0x80 │ │ │ │ + smlaleq lr, fp, r0, r8 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1fd474 <__cxa_atexit@plt+0x1f1768> │ │ │ │ @@ -509414,40 +509414,40 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq lr, fp, r4, lsl r8 │ │ │ │ + strdeq lr, [fp], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1fd4dc <__cxa_atexit@plt+0x1f17d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, fp, r4, ror #15 │ │ │ │ + rsceq lr, fp, r4, asr #15 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fd50c <__cxa_atexit@plt+0x1f1800> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fd510 <__cxa_atexit@plt+0x1f1804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrshteq pc, [sl], #220 @ 0xdc @ │ │ │ │ - strhteq lr, [fp], #112 @ 0x70 │ │ │ │ + ldrsbteq pc, [sl], #220 @ 0xdc @ │ │ │ │ + smlaleq lr, fp, r0, r7 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1fd580 <__cxa_atexit@plt+0x1f1874> │ │ │ │ @@ -509488,28 +509488,28 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ @ instruction: 0xfffff600 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq pc, sl, r8, lsr #27 │ │ │ │ - rsceq lr, fp, r8, ror #13 │ │ │ │ + rscseq pc, sl, r8, lsl #27 │ │ │ │ + rsceq lr, fp, r8, asr #13 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fd608 <__cxa_atexit@plt+0x1f18fc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fd600 <__cxa_atexit@plt+0x1f18f4> │ │ │ │ b 1fd618 <__cxa_atexit@plt+0x1f190c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq lr, [fp], #104 @ 0x68 │ │ │ │ + smlaleq lr, fp, r8, r6 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ cmp r6, #2 │ │ │ │ @@ -509558,15 +509558,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ - ldrdeq lr, [fp], #84 @ 0x54 @ │ │ │ │ + strhteq lr, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fd784 <__cxa_atexit@plt+0x1f1a78> │ │ │ │ @@ -509609,16 +509609,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ - strdeq lr, [fp], #8 @ │ │ │ │ - rsceq lr, fp, r4, lsl #10 │ │ │ │ + ldrdeq lr, [fp], #8 @ │ │ │ │ + rsceq lr, fp, r4, ror #9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fd854 <__cxa_atexit@plt+0x1f1b48> │ │ │ │ @@ -509661,52 +509661,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff4f4 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ - rsceq lr, fp, r8, lsr #32 │ │ │ │ + rsceq lr, fp, r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd8c0 <__cxa_atexit@plt+0x1f1bb4> │ │ │ │ ldr r2, [pc, #28] @ 1fd8c8 <__cxa_atexit@plt+0x1f1bbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r0, asr #12 │ │ │ │ + rscseq pc, sl, r0, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fd8fc <__cxa_atexit@plt+0x1f1bf0> │ │ │ │ ldr r2, [pc, #28] @ 1fd904 <__cxa_atexit@plt+0x1f1bf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r4, lsl #12 │ │ │ │ - rsceq sp, fp, ip, lsl fp │ │ │ │ + rscseq pc, sl, r4, ror #11 │ │ │ │ + strdeq sp, [fp], #172 @ 0xac @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23ed04 <__cxa_atexit@plt+0x232ff8> │ │ │ │ - rsceq sp, fp, r0, lsl fp │ │ │ │ + strdeq sp, [fp], #160 @ 0xa0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -509740,15 +509740,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - smlaleq sp, fp, r4, sl │ │ │ │ + rsceq sp, fp, r4, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fda00 <__cxa_atexit@plt+0x1f1cf4> │ │ │ │ @@ -509757,30 +509757,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq pc, [sl], #84 @ 0x54 @ │ │ │ │ + smlalseq pc, sl, r4, r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fda40 <__cxa_atexit@plt+0x1f1d34> │ │ │ │ ldr r2, [pc, #28] @ 1fda48 <__cxa_atexit@plt+0x1f1d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r0, asr #9 │ │ │ │ + rscseq pc, sl, r0, lsr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fda98 <__cxa_atexit@plt+0x1f1d8c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 1fdaa0 <__cxa_atexit@plt+0x1f1d94> │ │ │ │ @@ -509794,15 +509794,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r0, lsl #9 │ │ │ │ + rscseq pc, sl, r0, ror #8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1fdac8 <__cxa_atexit@plt+0x1f1dbc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -509825,16 +509825,16 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, ip, ror #7 │ │ │ │ - rsceq sp, fp, ip, ror sl │ │ │ │ + rscseq pc, sl, ip, asr #7 │ │ │ │ + rsceq sp, fp, ip, asr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fdb54 <__cxa_atexit@plt+0x1f1e48> │ │ │ │ @@ -509850,15 +509850,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 1fdb80 <__cxa_atexit@plt+0x1f1e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [sl], #48 @ 0x30 @ │ │ │ │ + ldrhteq pc, [sl], #48 @ 0x30 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fdbb8 <__cxa_atexit@plt+0x1f1eac> │ │ │ │ @@ -509884,16 +509884,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq pc, [sl], #56 @ 0x38 @ │ │ │ │ - rsceq lr, fp, ip, ror r0 │ │ │ │ + smlalseq pc, sl, r8, r3 @ │ │ │ │ + rsceq lr, fp, ip, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fdc54 <__cxa_atexit@plt+0x1f1f48> │ │ │ │ ldr r3, [pc, #48] @ 1fdc60 <__cxa_atexit@plt+0x1f1f54> │ │ │ │ @@ -509907,17 +509907,17 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2a720 <__cxa_atexit@plt+0xd1ea14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq pc, [sl], #96 @ 0x60 @ │ │ │ │ - rscseq pc, sl, ip, lsr #5 │ │ │ │ - rsceq lr, fp, ip │ │ │ │ + ldrsbteq pc, [sl], #96 @ 0x60 @ │ │ │ │ + rscseq pc, sl, ip, lsl #5 │ │ │ │ + rsceq sp, fp, ip, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fdc98 <__cxa_atexit@plt+0x1f1f8c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -509926,17 +509926,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #16] @ 1fdcb0 <__cxa_atexit@plt+0x1f1fa4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1fdcb4 <__cxa_atexit@plt+0x1f1fa8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sp, [fp], #252 @ 0xfc @ │ │ │ │ - ldrdeq sp, [fp], #244 @ 0xf4 @ │ │ │ │ - strhteq sp, [fp], #156 @ 0x9c │ │ │ │ + strhteq sp, [fp], #252 @ 0xfc │ │ │ │ + strhteq sp, [fp], #244 @ 0xf4 │ │ │ │ + smlaleq sp, fp, ip, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fdd00 <__cxa_atexit@plt+0x1f1ff4> │ │ │ │ ldr r2, [pc, #48] @ 1fdd0c <__cxa_atexit@plt+0x1f2000> │ │ │ │ @@ -509949,33 +509949,33 @@ │ │ │ │ ldr r3, [pc, #28] @ 1fdd14 <__cxa_atexit@plt+0x1f2008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b d32dd0 <__cxa_atexit@plt+0xd270c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, sl, r0, lsl r2 @ │ │ │ │ + ldrshteq pc, [sl], #16 @ │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq pc, sl, r8, lsr r6 @ │ │ │ │ - rsceq sp, fp, ip, asr r9 │ │ │ │ + rscseq pc, sl, r8, lsl r6 @ │ │ │ │ + rsceq sp, fp, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fdd3c <__cxa_atexit@plt+0x1f2030> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ b 1fdd44 <__cxa_atexit@plt+0x1f2038> │ │ │ │ ldr r7, [pc, #12] @ 1fdd50 <__cxa_atexit@plt+0x1f2044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [sl], #80 @ 0x50 @ │ │ │ │ - rsceq sp, fp, ip, ror #31 │ │ │ │ + ldrsbteq pc, [sl], #80 @ 0x50 @ │ │ │ │ + rsceq sp, fp, ip, asr #31 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fdd88 <__cxa_atexit@plt+0x1f207c> │ │ │ │ ldr r3, [pc, #32] @ 1fdd98 <__cxa_atexit@plt+0x1f208c> │ │ │ │ @@ -509985,29 +509985,29 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 1fdd9c <__cxa_atexit@plt+0x1f2090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq sp, [fp], #240 @ 0xf0 @ │ │ │ │ - rsceq sp, fp, r4, lsr #31 │ │ │ │ + strhteq sp, [fp], #240 @ 0xf0 │ │ │ │ + rsceq sp, fp, r4, lsl #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fddcc <__cxa_atexit@plt+0x1f20c0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fddd0 <__cxa_atexit@plt+0x1f20c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, sl, ip, lsr r5 @ │ │ │ │ - rsceq sp, fp, r0, ror pc │ │ │ │ + rscseq pc, sl, ip, lsl r5 @ │ │ │ │ + rsceq sp, fp, r0, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1fde58 <__cxa_atexit@plt+0x1f214c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -510045,34 +510045,34 @@ │ │ │ │ ldr r7, [pc, #24] @ 1fde90 <__cxa_atexit@plt+0x1f2184> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq sp, fp, r0, asr #28 │ │ │ │ - rsceq sp, fp, r8, lsr lr │ │ │ │ + rsceq sp, fp, r0, lsr #28 │ │ │ │ + rsceq sp, fp, r8, lsl lr │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - ldrsbteq pc, [sl], #8 @ │ │ │ │ + ldrhteq pc, [sl], #8 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rsceq sp, fp, r0, lsl #29 │ │ │ │ + rsceq sp, fp, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fded0 <__cxa_atexit@plt+0x1f21c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fded4 <__cxa_atexit@plt+0x1f21c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, sl, r0, lsr r0 @ │ │ │ │ - rsceq sp, fp, ip, asr #28 │ │ │ │ + rscseq pc, sl, r0, lsl r0 @ │ │ │ │ + rsceq sp, fp, ip, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fdf6c <__cxa_atexit@plt+0x1f2260> │ │ │ │ @@ -510115,16 +510115,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq sp, fp, r0, lsl r9 │ │ │ │ - rsceq sp, fp, ip, ror sp │ │ │ │ + strdeq sp, [fp], #128 @ 0x80 @ │ │ │ │ + rsceq sp, fp, ip, asr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fe03c <__cxa_atexit@plt+0x1f2330> │ │ │ │ @@ -510167,16 +510167,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq sp, fp, r0, asr #16 │ │ │ │ - rsceq sp, fp, ip, lsr #25 │ │ │ │ + rsceq sp, fp, r0, lsr #16 │ │ │ │ + rsceq sp, fp, ip, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe0d4 <__cxa_atexit@plt+0x1f23c8> │ │ │ │ @@ -510196,28 +510196,28 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, fp, r4, lsr #15 │ │ │ │ - rsceq sp, fp, r8, lsr ip │ │ │ │ + rsceq sp, fp, r4, lsl #15 │ │ │ │ + rsceq sp, fp, r8, lsl ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fe118 <__cxa_atexit@plt+0x1f240c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fe110 <__cxa_atexit@plt+0x1f2404> │ │ │ │ b 1fe128 <__cxa_atexit@plt+0x1f241c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, fp, r8, lsl #24 │ │ │ │ + rsceq sp, fp, r8, ror #23 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fe184 <__cxa_atexit@plt+0x1f2478> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -510251,28 +510251,28 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq pc, sl, r8, lsr #3 │ │ │ │ - rsceq sp, fp, ip, asr fp │ │ │ │ + rscseq pc, sl, r8, lsl #3 │ │ │ │ + rsceq sp, fp, ip, lsr fp │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fe1f4 <__cxa_atexit@plt+0x1f24e8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fe1ec <__cxa_atexit@plt+0x1f24e0> │ │ │ │ b 1fe204 <__cxa_atexit@plt+0x1f24f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, fp, ip, lsr #22 │ │ │ │ + rsceq sp, fp, ip, lsl #22 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ bne 1fe258 <__cxa_atexit@plt+0x1f254c> │ │ │ │ @@ -510303,40 +510303,40 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq sp, fp, r4, ror sl │ │ │ │ + rsceq sp, fp, r4, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #8] @ 1fe2c0 <__cxa_atexit@plt+0x1f25b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, fp, r4, asr #20 │ │ │ │ + rsceq sp, fp, r4, lsr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fe2f0 <__cxa_atexit@plt+0x1f25e4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fe2f4 <__cxa_atexit@plt+0x1f25e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, sl, r8, lsl r0 @ │ │ │ │ - strdeq sp, [fp], #156 @ 0x9c @ │ │ │ │ + ldrshteq lr, [sl], #248 @ 0xf8 │ │ │ │ + ldrdeq sp, [fp], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1fe364 <__cxa_atexit@plt+0x1f2658> │ │ │ │ @@ -510377,28 +510377,28 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq lr, sl, r4, asr #31 │ │ │ │ - rsceq sp, fp, ip, lsr #18 │ │ │ │ + rscseq lr, sl, r4, lsr #31 │ │ │ │ + rsceq sp, fp, ip, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fe3ec <__cxa_atexit@plt+0x1f26e0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 1fe3e4 <__cxa_atexit@plt+0x1f26d8> │ │ │ │ b 1fe3fc <__cxa_atexit@plt+0x1f26f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq sp, [fp], #140 @ 0x8c @ │ │ │ │ + ldrdeq sp, [fp], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -510453,18 +510453,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff684 │ │ │ │ - rsceq sp, fp, r0, lsr #16 │ │ │ │ + rsceq sp, fp, r0, lsl #16 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ @ instruction: 0xffffeb44 │ │ │ │ - rsceq sp, fp, ip, lsr #16 │ │ │ │ + rsceq sp, fp, ip, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fe58c <__cxa_atexit@plt+0x1f2880> │ │ │ │ @@ -510507,16 +510507,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ @ instruction: 0xfffff5d0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - strdeq sp, [fp], #32 @ │ │ │ │ - rsceq sp, fp, ip, asr r7 │ │ │ │ + ldrdeq sp, [fp], #32 @ │ │ │ │ + rsceq sp, fp, ip, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1fe65c <__cxa_atexit@plt+0x1f2950> │ │ │ │ @@ -510559,16 +510559,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffff500 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rsceq sp, fp, r0, lsr #4 │ │ │ │ - rsceq sp, fp, ip, asr #2 │ │ │ │ + rsceq sp, fp, r0, lsl #4 │ │ │ │ + rsceq sp, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe71c <__cxa_atexit@plt+0x1f2a10> │ │ │ │ ldr r2, [pc, #108] @ 1fe724 <__cxa_atexit@plt+0x1f2a18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -510595,20 +510595,20 @@ │ │ │ │ ldr r0, [pc, #32] @ 1fe730 <__cxa_atexit@plt+0x1f2a24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #28] @ 1fe734 <__cxa_atexit@plt+0x1f2a28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sl, r4, lsr r8 │ │ │ │ + rscseq lr, sl, r4, lsl r8 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq sp, fp, r8, asr #1 │ │ │ │ - rsceq sp, fp, r0, asr #1 │ │ │ │ - rsceq sp, fp, ip, lsr #1 │ │ │ │ + rsceq sp, fp, r8, lsr #1 │ │ │ │ + rsceq sp, fp, r0, lsr #1 │ │ │ │ + rsceq sp, fp, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fe764 <__cxa_atexit@plt+0x1f2a58> │ │ │ │ ldr r3, [pc, #44] @ 1fe784 <__cxa_atexit@plt+0x1f2a78> │ │ │ │ mov r8, r7 │ │ │ │ @@ -510617,24 +510617,24 @@ │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [pc, #16] @ 1fe77c <__cxa_atexit@plt+0x1f2a70> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 1fe780 <__cxa_atexit@plt+0x1f2a74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq sp, fp, r8, rrx │ │ │ │ - rsceq sp, fp, r0, rrx │ │ │ │ + rsceq sp, fp, r8, asr #32 │ │ │ │ + rsceq sp, fp, r0, asr #32 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq ip, fp, r0, lsl #29 │ │ │ │ + rsceq ip, fp, r0, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ - ldrdeq sp, [fp], #84 @ 0x54 @ │ │ │ │ + strhteq sp, [fp], #84 @ 0x54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fe7d4 <__cxa_atexit@plt+0x1f2ac8> │ │ │ │ @@ -510643,28 +510643,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 228bdc <__cxa_atexit@plt+0x21ced0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, fp, r0, lsl #11 │ │ │ │ + rsceq sp, fp, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1fe810 <__cxa_atexit@plt+0x1f2b04> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 1fe814 <__cxa_atexit@plt+0x1f2b08> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 226240 <__cxa_atexit@plt+0x21a534> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, fp, ip, asr r5 │ │ │ │ - rsceq ip, fp, ip, asr #31 │ │ │ │ + rsceq sp, fp, ip, lsr r5 │ │ │ │ + rsceq ip, fp, ip, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1fe854 <__cxa_atexit@plt+0x1f2b48> │ │ │ │ @@ -510704,15 +510704,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1fe8d8 <__cxa_atexit@plt+0x1f2bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq lr, sl, r4, lsr r6 │ │ │ │ + rscseq lr, sl, r4, lsl r6 │ │ │ │ strhteq r7, [r7], #210 @ 0xd2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1fe908 <__cxa_atexit@plt+0x1f2bfc> │ │ │ │ @@ -510721,15 +510721,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1fe91c <__cxa_atexit@plt+0x1f2c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sl, r4, ror #11 │ │ │ │ + rscseq lr, sl, r4, asr #11 │ │ │ │ rsceq r7, r7, r2, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fe97c <__cxa_atexit@plt+0x1f2c70> │ │ │ │ @@ -510752,15 +510752,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq lr, sl, r8, r5 │ │ │ │ + rscseq lr, sl, r8, ror r5 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r7, r7, sl, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -510811,16 +510811,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq lr, sl, r4, lsl #18 │ │ │ │ - rscseq lr, sl, r4, lsr r6 │ │ │ │ + rscseq lr, sl, r4, ror #17 │ │ │ │ + rscseq lr, sl, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1feb0c <__cxa_atexit@plt+0x1f2e00> │ │ │ │ @@ -510849,16 +510849,16 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rscseq lr, sl, r0, lsl #11 │ │ │ │ - rscseq lr, sl, ip, lsr r8 │ │ │ │ + rscseq lr, sl, r0, ror #10 │ │ │ │ + rscseq lr, sl, ip, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510877,16 +510877,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1feb8c <__cxa_atexit@plt+0x1f2e80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - rsceq sp, fp, r0, lsl r2 │ │ │ │ - strdeq sp, [fp], #20 @ │ │ │ │ + strdeq sp, [fp], #16 @ │ │ │ │ + ldrdeq sp, [fp], #20 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -510905,15 +510905,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1febfc <__cxa_atexit@plt+0x1f2ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - rsceq sp, fp, r0, lsr #3 │ │ │ │ + rsceq sp, fp, r0, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1fec50 <__cxa_atexit@plt+0x1f2f44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -510928,17 +510928,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1fec5c <__cxa_atexit@plt+0x1f2f50> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [sl], #32 │ │ │ │ + ldrhteq lr, [sl], #32 │ │ │ │ rsceq r7, r7, pc, lsl #15 │ │ │ │ - rsceq sp, fp, r0, asr r1 │ │ │ │ + rsceq sp, fp, r0, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1fecfc <__cxa_atexit@plt+0x1f2ff0> │ │ │ │ @@ -510976,22 +510976,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1fed0c <__cxa_atexit@plt+0x1f3000> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, sl, r4, asr r2 │ │ │ │ - rscseq lr, sl, r4, ror #6 │ │ │ │ - rsceq sp, fp, r0, ror #1 │ │ │ │ - rscseq lr, sl, ip, lsr r2 │ │ │ │ - rscseq lr, sl, ip, lsl #13 │ │ │ │ - rscseq lr, sl, r0, asr #12 │ │ │ │ - rscseq lr, sl, ip, ror #6 │ │ │ │ - rsceq sp, fp, r8, ror r0 │ │ │ │ + rscseq lr, sl, r4, lsr r2 │ │ │ │ + rscseq lr, sl, r4, asr #6 │ │ │ │ + rsceq sp, fp, r0, asr #1 │ │ │ │ + rscseq lr, sl, ip, lsl r2 │ │ │ │ + rscseq lr, sl, ip, ror #12 │ │ │ │ + rscseq lr, sl, r0, lsr #12 │ │ │ │ + rscseq lr, sl, ip, asr #6 │ │ │ │ + rsceq sp, fp, r8, asr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -511004,16 +511004,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1fed88 <__cxa_atexit@plt+0x1f307c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsceq sp, fp, r8, asr #32 │ │ │ │ - rsceq ip, fp, r0, ror #15 │ │ │ │ + rsceq sp, fp, r8, lsr #32 │ │ │ │ + rsceq ip, fp, r0, asr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1fedbc <__cxa_atexit@plt+0x1f30b0> │ │ │ │ ldr r3, [pc, #20] @ 1fedc4 <__cxa_atexit@plt+0x1f30b8> │ │ │ │ @@ -511050,17 +511050,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 1fee4c <__cxa_atexit@plt+0x1f3140> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq lr, sl, r8, lsr #3 │ │ │ │ - ldrsbteq lr, [sl], #28 │ │ │ │ - ldrsbteq lr, [sl], #28 │ │ │ │ + rscseq lr, sl, r8, lsl #3 │ │ │ │ + ldrhteq lr, [sl], #28 │ │ │ │ + ldrhteq lr, [sl], #28 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511087,17 +511087,17 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 1feee0 <__cxa_atexit@plt+0x1f31d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq lr, sl, ip, ror #2 │ │ │ │ - rscseq lr, sl, ip, asr r1 │ │ │ │ - rscseq lr, sl, r8, lsl r1 │ │ │ │ + rscseq lr, sl, ip, asr #2 │ │ │ │ + rscseq lr, sl, ip, lsr r1 │ │ │ │ + ldrshteq lr, [sl], #8 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -511122,19 +511122,19 @@ │ │ │ │ b 1fef50 <__cxa_atexit@plt+0x1f3244> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 1fef60 <__cxa_atexit@plt+0x1f3254> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, fp, r0, lsl #29 │ │ │ │ + rsceq ip, fp, r0, ror #28 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq lr, sl, ip, ror #7 │ │ │ │ - rsceq ip, fp, r0, asr lr │ │ │ │ + rscseq lr, sl, ip, asr #7 │ │ │ │ + rsceq ip, fp, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #84] @ 1fefd8 <__cxa_atexit@plt+0x1f32cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 1fefc8 <__cxa_atexit@plt+0x1f32bc> │ │ │ │ @@ -511155,15 +511155,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq ip, [fp], #220 @ 0xdc @ │ │ │ │ + strhteq ip, [fp], #220 @ 0xdc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff02c <__cxa_atexit@plt+0x1f3320> │ │ │ │ ldr r3, [pc, #56] @ 1ff03c <__cxa_atexit@plt+0x1f3330> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -511179,25 +511179,25 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq ip, fp, ip, ror sp │ │ │ │ + rsceq ip, fp, ip, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 1ff068 <__cxa_atexit@plt+0x1f335c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, fp, r4, asr sp │ │ │ │ + rsceq ip, fp, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -511222,15 +511222,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 1ff0f0 <__cxa_atexit@plt+0x1f33e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [fp], #204 @ 0xcc @ │ │ │ │ + strhteq ip, [fp], #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff160 <__cxa_atexit@plt+0x1f3454> │ │ │ │ ldr r2, [pc, #84] @ 1ff168 <__cxa_atexit@plt+0x1f345c> │ │ │ │ @@ -511253,15 +511253,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ff16c <__cxa_atexit@plt+0x1f3460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, sl, r0, lsr #27 │ │ │ │ + rscseq sp, sl, r0, lsl #27 │ │ │ │ rsceq r7, r7, lr, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff19c <__cxa_atexit@plt+0x1f3490> │ │ │ │ @@ -511270,15 +511270,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ff1b0 <__cxa_atexit@plt+0x1f34a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sl, r0, asr sp │ │ │ │ + rscseq sp, sl, r0, lsr sp │ │ │ │ rsceq r7, r7, lr, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff210 <__cxa_atexit@plt+0x1f3504> │ │ │ │ @@ -511301,15 +511301,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sl, r4, lsl #26 │ │ │ │ + rscseq sp, sl, r4, ror #25 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq r7, [r7], #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -511354,17 +511354,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq ip, fp, r0, lsl fp │ │ │ │ + strdeq ip, [fp], #160 @ 0xa0 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq lr, sl, ip, ror r0 │ │ │ │ + rscseq lr, sl, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ff378 <__cxa_atexit@plt+0x1f366c> │ │ │ │ @@ -511388,31 +511388,31 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sp, sl, r0, asr #31 │ │ │ │ - ldrdeq fp, [fp], #244 @ 0xf4 @ │ │ │ │ + rscseq sp, sl, r0, lsr #31 │ │ │ │ + strhteq fp, [fp], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff3bc <__cxa_atexit@plt+0x1f36b0> │ │ │ │ ldr r2, [pc, #24] @ 1ff3c4 <__cxa_atexit@plt+0x1f36b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sl, r0, asr #22 │ │ │ │ - rsceq ip, fp, r8, lsr sl │ │ │ │ + rscseq sp, sl, r0, lsr #22 │ │ │ │ + rsceq ip, fp, r8, lsl sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff440 <__cxa_atexit@plt+0x1f3734> │ │ │ │ ldr r1, [pc, #92] @ 1ff448 <__cxa_atexit@plt+0x1f373c> │ │ │ │ @@ -511438,38 +511438,38 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strhteq ip, [fp], #148 @ 0x94 │ │ │ │ + smlaleq ip, fp, r4, r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ ldr r3, [pc, #8] @ 1ff478 <__cxa_atexit@plt+0x1f376c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq ip, fp, r8, lsl #19 │ │ │ │ + rsceq ip, fp, r8, ror #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ff4a4 <__cxa_atexit@plt+0x1f3798> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 1ff4a8 <__cxa_atexit@plt+0x1f379c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq sp, sl, r4, ror #28 │ │ │ │ - rsceq ip, fp, r0, asr #18 │ │ │ │ + rscseq sp, sl, r4, asr #28 │ │ │ │ + rsceq ip, fp, r0, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 1ff524 <__cxa_atexit@plt+0x1f3818> │ │ │ │ ldr r7, [pc, #136] @ 1ff554 <__cxa_atexit@plt+0x1f3848> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -511504,19 +511504,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ff558 <__cxa_atexit@plt+0x1f384c> │ │ │ │ mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq ip, fp, ip, lsl #17 │ │ │ │ + rsceq ip, fp, ip, ror #16 │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - rscseq sp, sl, r8, lsl #28 │ │ │ │ - strdeq fp, [fp], #216 @ 0xd8 @ │ │ │ │ + rscseq sp, sl, r8, ror #27 │ │ │ │ + ldrdeq fp, [fp], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ff5a8 <__cxa_atexit@plt+0x1f389c> │ │ │ │ @@ -511528,15 +511528,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rsceq fp, fp, r4, asr #26 │ │ │ │ + rsceq fp, fp, r4, lsr #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r6 │ │ │ │ @@ -511554,17 +511554,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1ff624 <__cxa_atexit@plt+0x1f3918> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff158c │ │ │ │ - strdeq fp, [fp], #204 @ 0xcc @ │ │ │ │ - strdeq fp, [fp], #192 @ 0xc0 @ │ │ │ │ - rsceq ip, fp, ip, ror #15 │ │ │ │ + ldrdeq fp, [fp], #204 @ 0xcc @ │ │ │ │ + ldrdeq fp, [fp], #192 @ 0xc0 @ │ │ │ │ + rsceq ip, fp, ip, asr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ff6b8 <__cxa_atexit@plt+0x1f39ac> │ │ │ │ @@ -511605,19 +511605,19 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 1ff6ec <__cxa_atexit@plt+0x1f39e0> │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq ip, [fp], #104 @ 0x68 @ │ │ │ │ + ldrdeq ip, [fp], #104 @ 0x68 @ │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ - rscseq sp, sl, r4, ror ip │ │ │ │ - rsceq ip, fp, ip, lsl r7 │ │ │ │ + rscseq sp, sl, r4, asr ip │ │ │ │ + strdeq ip, [fp], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ff758 <__cxa_atexit@plt+0x1f3a4c> │ │ │ │ @@ -511637,15 +511637,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rsceq ip, fp, r8, lsr #13 │ │ │ │ + rsceq ip, fp, r8, lsl #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511662,17 +511662,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1ff7d4 <__cxa_atexit@plt+0x1f3ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rsceq ip, fp, r4, asr #12 │ │ │ │ - rsceq ip, fp, r8, ror #12 │ │ │ │ - rsceq ip, fp, ip, asr #12 │ │ │ │ + rsceq ip, fp, r4, lsr #12 │ │ │ │ + rsceq ip, fp, r8, asr #12 │ │ │ │ + rsceq ip, fp, ip, lsr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -511689,16 +511689,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1ff840 <__cxa_atexit@plt+0x1f3b34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - ldrdeq ip, [fp], #88 @ 0x58 @ │ │ │ │ - strdeq ip, [fp], #92 @ 0x5c @ │ │ │ │ + strhteq ip, [fp], #88 @ 0x58 │ │ │ │ + ldrdeq ip, [fp], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff8ac <__cxa_atexit@plt+0x1f3ba0> │ │ │ │ ldr r2, [pc, #84] @ 1ff8b4 <__cxa_atexit@plt+0x1f3ba8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -511720,15 +511720,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 1ff8b8 <__cxa_atexit@plt+0x1f3bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, sl, r4, asr r6 │ │ │ │ + rscseq sp, sl, r4, lsr r6 │ │ │ │ ldrdeq r6, [r7], #210 @ 0xd2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1ff8e8 <__cxa_atexit@plt+0x1f3bdc> │ │ │ │ @@ -511737,15 +511737,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 1ff8fc <__cxa_atexit@plt+0x1f3bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sl, r4, lsl #12 │ │ │ │ + rscseq sp, sl, r4, ror #11 │ │ │ │ rsceq r6, r7, r2, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1ff95c <__cxa_atexit@plt+0x1f3c50> │ │ │ │ @@ -511768,15 +511768,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [sl], #88 @ 0x58 │ │ │ │ + smlalseq sp, sl, r8, r5 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r7, r0, ror #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -511821,17 +511821,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq ip, fp, r4, lsl r4 │ │ │ │ + strdeq ip, [fp], #52 @ 0x34 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sp, sl, r0, lsr r9 │ │ │ │ + rscseq sp, sl, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1ffac4 <__cxa_atexit@plt+0x1f3db8> │ │ │ │ @@ -511855,15 +511855,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sp, sl, r4, ror r8 │ │ │ │ + rscseq sp, sl, r4, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ffb28 <__cxa_atexit@plt+0x1f3e1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -511878,15 +511878,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 1ffb34 <__cxa_atexit@plt+0x1f3e28> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [sl], #56 @ 0x38 │ │ │ │ + ldrsbteq sp, [sl], #56 @ 0x38 │ │ │ │ smlaleq r6, r7, ip, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 1ffb88 <__cxa_atexit@plt+0x1f3e7c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -511902,17 +511902,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 1ffb94 <__cxa_atexit@plt+0x1f3e88> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, sl, r8, r3 │ │ │ │ + rscseq sp, sl, r8, ror r3 │ │ │ │ rsceq r6, r7, ip, lsr #16 │ │ │ │ - rsceq ip, fp, ip, asr #5 │ │ │ │ + rsceq ip, fp, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ffc38 <__cxa_atexit@plt+0x1f3f2c> │ │ │ │ @@ -511951,22 +511951,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1ffc48 <__cxa_atexit@plt+0x1f3f3c> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, sl, ip, lsl r3 │ │ │ │ - rscseq sp, sl, ip, lsr #8 │ │ │ │ - rsceq ip, fp, ip, asr #4 │ │ │ │ - rsceq ip, fp, r4, asr #4 │ │ │ │ - rscseq sp, sl, r0, ror #14 │ │ │ │ - rscseq sp, sl, ip, lsl #14 │ │ │ │ - rscseq sp, sl, r8, lsr r4 │ │ │ │ - strdeq ip, [fp], #16 @ │ │ │ │ + ldrshteq sp, [sl], #44 @ 0x2c │ │ │ │ + rscseq sp, sl, ip, lsl #8 │ │ │ │ + rsceq ip, fp, ip, lsr #4 │ │ │ │ + rsceq ip, fp, r4, lsr #4 │ │ │ │ + rscseq sp, sl, r0, asr #14 │ │ │ │ + rscseq sp, sl, ip, ror #13 │ │ │ │ + rscseq sp, sl, r8, lsl r4 │ │ │ │ + ldrdeq ip, [fp], #16 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -511979,23 +511979,23 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ffcc4 <__cxa_atexit@plt+0x1f3fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq ip, fp, r4, asr #3 │ │ │ │ - rsceq fp, fp, r8, lsr #12 │ │ │ │ + rsceq ip, fp, r4, lsr #3 │ │ │ │ + rsceq fp, fp, r8, lsl #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 23e6e0 <__cxa_atexit@plt+0x2329d4> │ │ │ │ - strhteq ip, [fp], #16 │ │ │ │ + smlaleq ip, fp, r0, r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 1ffd54 <__cxa_atexit@plt+0x1f4048> │ │ │ │ @@ -512026,18 +512026,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ffd80 <__cxa_atexit@plt+0x1f4074> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq fp, fp, ip, lsr r8 │ │ │ │ + rsceq fp, fp, ip, lsl r8 │ │ │ │ @ instruction: 0xffff488c │ │ │ │ - rsceq fp, fp, ip, asr r8 │ │ │ │ - strdeq ip, [fp], #8 @ │ │ │ │ + rsceq fp, fp, ip, lsr r8 │ │ │ │ + ldrdeq ip, [fp], #8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #176] @ 1ffe54 <__cxa_atexit@plt+0x1f4148> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -512080,19 +512080,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1ffe58 <__cxa_atexit@plt+0x1f414c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq ip, fp, r0, lsr r0 │ │ │ │ + rsceq ip, fp, r0, lsl r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rsceq fp, fp, r8, lsl #10 │ │ │ │ - rsceq ip, fp, ip, lsl r0 │ │ │ │ + rsceq fp, fp, r8, ror #9 │ │ │ │ + strdeq fp, [fp], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 1ffec4 <__cxa_atexit@plt+0x1f41b8> │ │ │ │ @@ -512127,19 +512127,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 1fff14 <__cxa_atexit@plt+0x1f4208> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, fp, r0, ror pc │ │ │ │ + rsceq fp, fp, r0, asr pc │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - rsceq fp, fp, ip, lsr r4 │ │ │ │ - rsceq fp, fp, r0, ror pc │ │ │ │ + rsceq fp, fp, ip, lsl r4 │ │ │ │ + rsceq fp, fp, r0, asr pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512155,17 +512155,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1fff88 <__cxa_atexit@plt+0x1f427c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - rsceq fp, fp, r0, ror #29 │ │ │ │ - rsceq fp, fp, r4, lsr pc │ │ │ │ - rsceq fp, fp, r8, lsl pc │ │ │ │ + rsceq fp, fp, r0, asr #29 │ │ │ │ + rsceq fp, fp, r4, lsl pc │ │ │ │ + strdeq fp, [fp], #232 @ 0xe8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512181,16 +512181,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 1ffff0 <__cxa_atexit@plt+0x1f42e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - rsceq fp, fp, r8, ror lr │ │ │ │ - rsceq fp, fp, ip, asr #29 │ │ │ │ + rsceq fp, fp, r8, asr lr │ │ │ │ + rsceq fp, fp, ip, lsr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20005c <__cxa_atexit@plt+0x1f4350> │ │ │ │ ldr r2, [pc, #84] @ 200064 <__cxa_atexit@plt+0x1f4358> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -512212,15 +512212,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 200068 <__cxa_atexit@plt+0x1f435c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, sl, r4, lsr #29 │ │ │ │ + rscseq ip, sl, r4, lsl #29 │ │ │ │ rsceq r6, r7, r2, lsr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 200098 <__cxa_atexit@plt+0x1f438c> │ │ │ │ @@ -512229,15 +512229,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2000ac <__cxa_atexit@plt+0x1f43a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, r4, asr lr │ │ │ │ + rscseq ip, sl, r4, lsr lr │ │ │ │ ldrdeq r6, [r7], #82 @ 0x52 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20010c <__cxa_atexit@plt+0x1f4400> │ │ │ │ @@ -512260,15 +512260,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, r8, lsl #28 │ │ │ │ + rscseq ip, sl, r8, ror #27 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r7, r8, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -512313,17 +512313,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq fp, fp, r4, ror #25 │ │ │ │ + rsceq fp, fp, r4, asr #25 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq sp, sl, r0, lsl #3 │ │ │ │ + rscseq sp, sl, r0, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200274 <__cxa_atexit@plt+0x1f4568> │ │ │ │ @@ -512347,15 +512347,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq sp, sl, r4, asr #1 │ │ │ │ + rscseq sp, sl, r4, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2002f0 <__cxa_atexit@plt+0x1f45e4> │ │ │ │ ldr r2, [pc, #84] @ 2002f8 <__cxa_atexit@plt+0x1f45ec> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -512377,15 +512377,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2002fc <__cxa_atexit@plt+0x1f45f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, sl, r0, lsl ip │ │ │ │ + ldrshteq ip, [sl], #176 @ 0xb0 │ │ │ │ rsceq r6, r7, lr, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20032c <__cxa_atexit@plt+0x1f4620> │ │ │ │ @@ -512394,15 +512394,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 200340 <__cxa_atexit@plt+0x1f4634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, r0, asr #23 │ │ │ │ + rscseq ip, sl, r0, lsr #23 │ │ │ │ rsceq r6, r7, lr, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2003a0 <__cxa_atexit@plt+0x1f4694> │ │ │ │ @@ -512425,15 +512425,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, r4, ror fp │ │ │ │ + rscseq ip, sl, r4, asr fp │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r5, r7, r0, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -512478,17 +512478,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq fp, fp, r4, asr sl │ │ │ │ + rsceq fp, fp, r4, lsr sl │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq ip, sl, ip, ror #29 │ │ │ │ + rscseq ip, sl, ip, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200508 <__cxa_atexit@plt+0x1f47fc> │ │ │ │ @@ -512512,31 +512512,31 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, sl, r0, lsr lr │ │ │ │ + rscseq ip, sl, r0, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20054c <__cxa_atexit@plt+0x1f4840> │ │ │ │ ldr r2, [pc, #28] @ 200554 <__cxa_atexit@plt+0x1f4848> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [sl], #148 @ 0x94 │ │ │ │ - rsceq fp, fp, r8, ror #18 │ │ │ │ + smlalseq ip, sl, r4, r9 │ │ │ │ + rsceq fp, fp, r8, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20058c <__cxa_atexit@plt+0x1f4880> │ │ │ │ ldr r3, [pc, #24] @ 200594 <__cxa_atexit@plt+0x1f4888> │ │ │ │ @@ -512544,15 +512544,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ b 240620 <__cxa_atexit@plt+0x234914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq fp, fp, ip, lsr #18 │ │ │ │ + rsceq fp, fp, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -512569,18 +512569,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 200604 <__cxa_atexit@plt+0x1f48f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq ip, sl, r0, lsr #20 │ │ │ │ + rscseq ip, sl, r0, lsl #20 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strhteq fp, [fp], #140 @ 0x8c │ │ │ │ + smlaleq fp, fp, ip, r8 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20065c <__cxa_atexit@plt+0x1f4950> │ │ │ │ @@ -512599,18 +512599,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ ldr r3, [pc, #24] @ 20067c <__cxa_atexit@plt+0x1f4970> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrhteq ip, [sl], #148 @ 0x94 │ │ │ │ + smlalseq ip, sl, r4, r9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq fp, fp, r4, asr #16 │ │ │ │ + rsceq fp, fp, r4, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -512637,18 +512637,18 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 20070c <__cxa_atexit@plt+0x1f4a00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, fp, r4, asr #15 │ │ │ │ + rsceq fp, fp, r4, lsr #15 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq fp, fp, r0, ror #15 │ │ │ │ - rsceq fp, fp, r8, lsr #15 │ │ │ │ + rsceq fp, fp, r0, asr #15 │ │ │ │ + rsceq fp, fp, r8, lsl #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200784 <__cxa_atexit@plt+0x1f4a78> │ │ │ │ ldr r3, [pc, #108] @ 2007a8 <__cxa_atexit@plt+0x1f4a9c> │ │ │ │ @@ -512677,18 +512677,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2007ac <__cxa_atexit@plt+0x1f4aa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, fp, ip, lsl #23 │ │ │ │ + rsceq sl, fp, ip, ror #22 │ │ │ │ @ instruction: 0xffff0648 │ │ │ │ @ instruction: 0xffff04f0 │ │ │ │ - rsceq fp, fp, ip, lsl #14 │ │ │ │ + rsceq fp, fp, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 20081c <__cxa_atexit@plt+0x1f4b10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 200808 <__cxa_atexit@plt+0x1f4afc> │ │ │ │ @@ -512707,16 +512707,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq sl, fp, r4, ror pc │ │ │ │ - smlaleq fp, fp, ip, r6 @ │ │ │ │ + rsceq sl, fp, r4, asr pc │ │ │ │ + rsceq fp, fp, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 200868 <__cxa_atexit@plt+0x1f4b5c> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -512728,16 +512728,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 200878 <__cxa_atexit@plt+0x1f4b6c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, fp, r4, lsl pc │ │ │ │ - rsceq fp, fp, r8, asr #12 │ │ │ │ + strdeq sl, [fp], #228 @ 0xe4 @ │ │ │ │ + rsceq fp, fp, r8, lsr #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2008e0 <__cxa_atexit@plt+0x1f4bd4> │ │ │ │ ldr r7, [pc, #120] @ 200914 <__cxa_atexit@plt+0x1f4c08> │ │ │ │ mov r3, r5 │ │ │ │ @@ -512769,18 +512769,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - smlaleq sl, fp, ip, lr │ │ │ │ + rsceq sl, fp, ip, ror lr │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq sl, fp, r0, ror lr │ │ │ │ - smlaleq fp, fp, ip, r5 @ │ │ │ │ + rsceq sl, fp, r0, asr lr │ │ │ │ + rsceq fp, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 200968 <__cxa_atexit@plt+0x1f4c5c> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -512792,16 +512792,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 200978 <__cxa_atexit@plt+0x1f4c6c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rsceq sl, fp, r4, lsl lr │ │ │ │ - rsceq fp, fp, r8, asr #10 │ │ │ │ + strdeq sl, [fp], #212 @ 0xd4 @ │ │ │ │ + rsceq fp, fp, r8, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2009e0 <__cxa_atexit@plt+0x1f4cd4> │ │ │ │ ldr r7, [pc, #204] @ 200a68 <__cxa_atexit@plt+0x1f4d5c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -512854,20 +512854,20 @@ │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - smlaleq sl, fp, ip, sp │ │ │ │ + rsceq sl, fp, ip, ror sp │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - smlaleq fp, fp, r0, r4 @ │ │ │ │ - rsceq fp, fp, r0, asr #8 │ │ │ │ + rsceq fp, fp, r0, ror r4 │ │ │ │ + rsceq fp, fp, r0, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 200ac4 <__cxa_atexit@plt+0x1f4db8> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -512879,16 +512879,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 200ad4 <__cxa_atexit@plt+0x1f4dc8> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - strhteq sl, [fp], #200 @ 0xc8 │ │ │ │ - rsceq fp, fp, ip, ror #7 │ │ │ │ + smlaleq sl, fp, r8, ip │ │ │ │ + rsceq fp, fp, ip, asr #7 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #92] @ 200b48 <__cxa_atexit@plt+0x1f4e3c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ @@ -512910,16 +512910,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rsceq sl, fp, ip, asr #24 │ │ │ │ - rsceq fp, fp, r0, ror r3 │ │ │ │ + rsceq sl, fp, ip, lsr #24 │ │ │ │ + rsceq fp, fp, r0, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 200b94 <__cxa_atexit@plt+0x1f4e88> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -512931,15 +512931,15 @@ │ │ │ │ ldr r9, [pc, #20] @ 200ba4 <__cxa_atexit@plt+0x1f4e98> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq sl, fp, r8, ror #23 │ │ │ │ + rsceq sl, fp, r8, asr #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -512955,16 +512955,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 200c08 <__cxa_atexit@plt+0x1f4efc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - rsceq fp, fp, r0, ror #5 │ │ │ │ - ldrdeq fp, [fp], #32 @ │ │ │ │ + rsceq fp, fp, r0, asr #5 │ │ │ │ + strhteq fp, [fp], #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200c74 <__cxa_atexit@plt+0x1f4f68> │ │ │ │ ldr r2, [pc, #84] @ 200c7c <__cxa_atexit@plt+0x1f4f70> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -512986,15 +512986,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 200c80 <__cxa_atexit@plt+0x1f4f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, sl, ip, lsl #5 │ │ │ │ + rscseq ip, sl, ip, ror #4 │ │ │ │ rsceq r5, r7, sl, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 200cb0 <__cxa_atexit@plt+0x1f4fa4> │ │ │ │ @@ -513003,15 +513003,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 200cc4 <__cxa_atexit@plt+0x1f4fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, ip, lsr r2 │ │ │ │ + rscseq ip, sl, ip, lsl r2 │ │ │ │ strhteq r5, [r7], #154 @ 0x9a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 200d24 <__cxa_atexit@plt+0x1f5018> │ │ │ │ @@ -513034,15 +513034,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq ip, [sl], #16 │ │ │ │ + ldrsbteq ip, [sl], #16 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r5, r7, r3, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -513087,17 +513087,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - strdeq fp, [fp], #8 @ │ │ │ │ + ldrdeq fp, [fp], #8 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq ip, sl, r8, ror #10 │ │ │ │ + rscseq ip, sl, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 200e8c <__cxa_atexit@plt+0x1f5180> │ │ │ │ @@ -513121,16 +513121,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, sl, ip, lsr #9 │ │ │ │ - rsceq fp, fp, r8, asr #32 │ │ │ │ + rscseq ip, sl, ip, lsl #9 │ │ │ │ + rsceq fp, fp, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 200f3c <__cxa_atexit@plt+0x1f5230> │ │ │ │ @@ -513168,22 +513168,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 200f4c <__cxa_atexit@plt+0x1f5240> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, sl, r4, lsl r0 │ │ │ │ - rscseq ip, sl, r4, lsr #2 │ │ │ │ - rsceq sl, fp, ip, asr #30 │ │ │ │ - ldrshteq fp, [sl], #252 @ 0xfc │ │ │ │ - rscseq ip, sl, ip, asr #8 │ │ │ │ - rscseq ip, sl, r0, lsl #8 │ │ │ │ - rscseq ip, sl, ip, lsr #2 │ │ │ │ - rsceq sl, fp, r0, ror pc │ │ │ │ + ldrshteq fp, [sl], #244 @ 0xf4 │ │ │ │ + rscseq ip, sl, r4, lsl #2 │ │ │ │ + rsceq sl, fp, ip, lsr #30 │ │ │ │ + ldrsbteq fp, [sl], #252 @ 0xfc │ │ │ │ + rscseq ip, sl, ip, lsr #8 │ │ │ │ + rscseq ip, sl, r0, ror #7 │ │ │ │ + rscseq ip, sl, ip, lsl #2 │ │ │ │ + rsceq sl, fp, r0, asr pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -513196,15 +513196,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 200fc8 <__cxa_atexit@plt+0x1f52bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rsceq sl, fp, r0, asr #30 │ │ │ │ + rsceq sl, fp, r0, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20101c <__cxa_atexit@plt+0x1f5310> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -513219,17 +513219,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 201028 <__cxa_atexit@plt+0x1f531c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r4, lsl #30 │ │ │ │ + rscseq fp, sl, r4, ror #29 │ │ │ │ rsceq r5, r7, r6, lsr r3 │ │ │ │ - rsceq sl, fp, r4, ror #29 │ │ │ │ + rsceq sl, fp, r4, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2010c8 <__cxa_atexit@plt+0x1f53bc> │ │ │ │ @@ -513267,22 +513267,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2010d8 <__cxa_atexit@plt+0x1f53cc> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r8, lsl #29 │ │ │ │ - smlalseq fp, sl, r8, pc @ │ │ │ │ - rsceq sl, fp, r4, ror lr │ │ │ │ - rscseq fp, sl, r0, ror lr │ │ │ │ - rscseq ip, sl, r0, asr #5 │ │ │ │ - rscseq ip, sl, r4, ror r2 │ │ │ │ - rscseq fp, sl, r0, lsr #31 │ │ │ │ - rsceq sl, fp, ip, lsl #28 │ │ │ │ + rscseq fp, sl, r8, ror #28 │ │ │ │ + rscseq fp, sl, r8, ror pc │ │ │ │ + rsceq sl, fp, r4, asr lr │ │ │ │ + rscseq fp, sl, r0, asr lr │ │ │ │ + rscseq ip, sl, r0, lsr #5 │ │ │ │ + rscseq ip, sl, r4, asr r2 │ │ │ │ + rscseq fp, sl, r0, lsl #31 │ │ │ │ + rsceq sl, fp, ip, ror #27 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -513295,16 +513295,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 201154 <__cxa_atexit@plt+0x1f5448> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldrdeq sl, [fp], #220 @ 0xdc @ │ │ │ │ - ldrdeq sl, [fp], #216 @ 0xd8 @ │ │ │ │ + strhteq sl, [fp], #220 @ 0xdc │ │ │ │ + strhteq sl, [fp], #216 @ 0xd8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20118c <__cxa_atexit@plt+0x1f5480> │ │ │ │ ldr r3, [pc, #24] @ 201194 <__cxa_atexit@plt+0x1f5488> │ │ │ │ @@ -513312,15 +513312,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ b 240620 <__cxa_atexit@plt+0x234914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlaleq sl, fp, ip, sp │ │ │ │ + rsceq sl, fp, ip, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -513337,18 +513337,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 201204 <__cxa_atexit@plt+0x1f54f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq fp, sl, r0, lsr #28 │ │ │ │ + rscseq fp, sl, r0, lsl #28 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq sl, fp, ip, lsr #26 │ │ │ │ + rsceq sl, fp, ip, lsl #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20125c <__cxa_atexit@plt+0x1f5550> │ │ │ │ @@ -513367,18 +513367,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ ldr r3, [pc, #24] @ 20127c <__cxa_atexit@plt+0x1f5570> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrhteq fp, [sl], #212 @ 0xd4 │ │ │ │ + smlalseq fp, sl, r4, sp │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strhteq sl, [fp], #196 @ 0xc4 │ │ │ │ + smlaleq sl, fp, r4, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ @@ -513433,21 +513433,21 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 20137c <__cxa_atexit@plt+0x1f5670> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - rsceq sl, fp, ip, lsl #23 │ │ │ │ - rsceq sl, fp, r0, ror fp │ │ │ │ + rsceq sl, fp, ip, ror #22 │ │ │ │ + rsceq sl, fp, r0, asr fp │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rsceq sl, fp, r4, ror #23 │ │ │ │ - @ instruction: 0xfffff434 │ │ │ │ rsceq sl, fp, r4, asr #23 │ │ │ │ - smlaleq sl, fp, ip, fp │ │ │ │ + @ instruction: 0xfffff434 │ │ │ │ + rsceq sl, fp, r4, lsr #23 │ │ │ │ + rsceq sl, fp, ip, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513463,17 +513463,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2013f8 <__cxa_atexit@plt+0x1f56ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - rsceq sl, fp, ip, lsl fp │ │ │ │ - rsceq sl, fp, r4, ror #22 │ │ │ │ - rsceq sl, fp, r8, asr #22 │ │ │ │ + strdeq sl, [fp], #172 @ 0xac @ │ │ │ │ + rsceq sl, fp, r4, asr #22 │ │ │ │ + rsceq sl, fp, r8, lsr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513489,16 +513489,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 201460 <__cxa_atexit@plt+0x1f5754> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strhteq sl, [fp], #164 @ 0xa4 │ │ │ │ - strdeq sl, [fp], #172 @ 0xac @ │ │ │ │ + smlaleq sl, fp, r4, sl │ │ │ │ + ldrdeq sl, [fp], #172 @ 0xac @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2014cc <__cxa_atexit@plt+0x1f57c0> │ │ │ │ ldr r2, [pc, #84] @ 2014d4 <__cxa_atexit@plt+0x1f57c8> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -513520,15 +513520,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 2014d8 <__cxa_atexit@plt+0x1f57cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq fp, sl, r4, lsr sl │ │ │ │ + rscseq fp, sl, r4, lsl sl │ │ │ │ strhteq r5, [r7], #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 201508 <__cxa_atexit@plt+0x1f57fc> │ │ │ │ @@ -513537,15 +513537,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 20151c <__cxa_atexit@plt+0x1f5810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r4, ror #19 │ │ │ │ + rscseq fp, sl, r4, asr #19 │ │ │ │ rsceq r5, r7, r2, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20157c <__cxa_atexit@plt+0x1f5870> │ │ │ │ @@ -513568,15 +513568,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, sl, r8, r9 │ │ │ │ + rscseq fp, sl, r8, ror r9 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq r4, [r7], #222 @ 0xde │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -513621,17 +513621,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, fp, r4, lsl r9 │ │ │ │ + strdeq sl, [fp], #132 @ 0x84 @ │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, sl, r0, lsl sp │ │ │ │ + ldrshteq fp, [sl], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2016e4 <__cxa_atexit@plt+0x1f59d8> │ │ │ │ @@ -513655,15 +513655,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq fp, sl, r4, asr ip │ │ │ │ + rscseq fp, sl, r4, lsr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513676,15 +513676,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq fp, [sl], #152 @ 0x98 │ │ │ │ + ldrhteq fp, [sl], #152 @ 0x98 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20179c <__cxa_atexit@plt+0x1f5a90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #56] @ 2017a4 <__cxa_atexit@plt+0x1f5a98> │ │ │ │ @@ -513699,15 +513699,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r0, lsl #15 │ │ │ │ + rscseq fp, sl, r0, ror #14 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513729,23 +513729,23 @@ │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rscseq fp, sl, r0, lsl r8 │ │ │ │ + ldrshteq fp, [sl], #112 @ 0x70 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq sl, fp, ip, lsl r7 │ │ │ │ + strdeq sl, [fp], #108 @ 0x6c @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201874 <__cxa_atexit@plt+0x1f5b68> │ │ │ │ ldr r3, [pc, #28] @ 20187c <__cxa_atexit@plt+0x1f5b70> │ │ │ │ @@ -513754,15 +513754,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r9, fp, r0, asr #20 │ │ │ │ + rsceq r9, fp, r0, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -513782,15 +513782,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 2018ec <__cxa_atexit@plt+0x1f5be0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrdeq r9, [fp], #144 @ 0x90 @ │ │ │ │ + strhteq r9, [fp], #144 @ 0x90 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 201940 <__cxa_atexit@plt+0x1f5c34> │ │ │ │ @@ -513834,17 +513834,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2019c4 <__cxa_atexit@plt+0x1f5cb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rsceq sl, fp, r4, asr #11 │ │ │ │ - strhteq sl, [fp], #92 @ 0x5c │ │ │ │ - rsceq sl, fp, r0, lsr #11 │ │ │ │ + rsceq sl, fp, r4, lsr #11 │ │ │ │ + smlaleq sl, fp, ip, r5 │ │ │ │ + rsceq sl, fp, r0, lsl #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -513861,16 +513861,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 201a30 <__cxa_atexit@plt+0x1f5d24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - rsceq sl, fp, r8, asr r5 │ │ │ │ - rsceq sl, fp, r0, asr r5 │ │ │ │ + rsceq sl, fp, r8, lsr r5 │ │ │ │ + rsceq sl, fp, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201a9c <__cxa_atexit@plt+0x1f5d90> │ │ │ │ ldr r2, [pc, #84] @ 201aa4 <__cxa_atexit@plt+0x1f5d98> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -513892,15 +513892,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 201aa8 <__cxa_atexit@plt+0x1f5d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq fp, sl, r4, ror #8 │ │ │ │ + rscseq fp, sl, r4, asr #8 │ │ │ │ rsceq r4, r7, r2, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 201ad8 <__cxa_atexit@plt+0x1f5dcc> │ │ │ │ @@ -513909,15 +513909,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 201aec <__cxa_atexit@plt+0x1f5de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r4, lsl r4 │ │ │ │ + ldrshteq fp, [sl], #52 @ 0x34 │ │ │ │ smlaleq r4, r7, r2, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201b4c <__cxa_atexit@plt+0x1f5e40> │ │ │ │ @@ -513940,15 +513940,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r8, asr #7 │ │ │ │ + rscseq fp, sl, r8, lsr #7 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r7, r5, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -513993,17 +513993,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, fp, r0, ror r3 │ │ │ │ + rsceq sl, fp, r0, asr r3 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, sl, r0, asr #14 │ │ │ │ + rscseq fp, sl, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201cb4 <__cxa_atexit@plt+0x1f5fa8> │ │ │ │ @@ -514027,15 +514027,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq fp, sl, r4, lsl #13 │ │ │ │ + rscseq fp, sl, r4, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201d30 <__cxa_atexit@plt+0x1f6024> │ │ │ │ ldr r2, [pc, #84] @ 201d38 <__cxa_atexit@plt+0x1f602c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -514057,15 +514057,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 201d3c <__cxa_atexit@plt+0x1f6030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsbteq fp, [sl], #16 │ │ │ │ + ldrhteq fp, [sl], #16 │ │ │ │ rsceq r4, r7, lr, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 201d6c <__cxa_atexit@plt+0x1f6060> │ │ │ │ @@ -514074,15 +514074,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 201d80 <__cxa_atexit@plt+0x1f6074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r0, lsl #3 │ │ │ │ + rscseq fp, sl, r0, ror #2 │ │ │ │ strdeq r4, [r7], #142 @ 0x8e @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201de0 <__cxa_atexit@plt+0x1f60d4> │ │ │ │ @@ -514105,15 +514105,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r4, lsr r1 │ │ │ │ + rscseq fp, sl, r4, lsl r1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r4, r7, sl, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -514158,17 +514158,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq sl, fp, r0, ror #1 │ │ │ │ + rsceq sl, fp, r0, asr #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, sl, ip, lsr #9 │ │ │ │ + rscseq fp, sl, ip, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 201f48 <__cxa_atexit@plt+0x1f623c> │ │ │ │ @@ -514192,15 +514192,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrshteq fp, [sl], #48 @ 0x30 │ │ │ │ + ldrsbteq fp, [sl], #48 @ 0x30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 201fc4 <__cxa_atexit@plt+0x1f62b8> │ │ │ │ ldr r2, [pc, #84] @ 201fcc <__cxa_atexit@plt+0x1f62c0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -514222,15 +514222,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 201fd0 <__cxa_atexit@plt+0x1f62c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sl, sl, ip, lsr pc │ │ │ │ + rscseq sl, sl, ip, lsl pc │ │ │ │ strhteq r4, [r7], #106 @ 0x6a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 202000 <__cxa_atexit@plt+0x1f62f4> │ │ │ │ @@ -514239,15 +514239,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 202014 <__cxa_atexit@plt+0x1f6308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, ip, ror #29 │ │ │ │ + rscseq sl, sl, ip, asr #29 │ │ │ │ rsceq r4, r7, sl, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202074 <__cxa_atexit@plt+0x1f6368> │ │ │ │ @@ -514270,15 +514270,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, r0, lsr #29 │ │ │ │ + rscseq sl, sl, r0, lsl #29 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ smlaleq r4, r7, r2, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -514323,17 +514323,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, fp, r0, asr lr │ │ │ │ + rsceq r9, fp, r0, lsr lr │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq fp, sl, r8, lsl r2 │ │ │ │ + ldrshteq fp, [sl], #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2021dc <__cxa_atexit@plt+0x1f64d0> │ │ │ │ @@ -514357,15 +514357,15 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq fp, sl, ip, asr r1 │ │ │ │ + rscseq fp, sl, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 202240 <__cxa_atexit@plt+0x1f6534> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -514380,17 +514380,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 20224c <__cxa_atexit@plt+0x1f6540> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, r0, ror #25 │ │ │ │ + rscseq sl, sl, r0, asr #25 │ │ │ │ rsceq r4, r7, r0, asr #1 │ │ │ │ - rsceq r9, fp, r8, lsl #28 │ │ │ │ + rsceq r9, fp, r8, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202288 <__cxa_atexit@plt+0x1f657c> │ │ │ │ ldr r2, [pc, #32] @ 202290 <__cxa_atexit@plt+0x1f6584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -514398,17 +514398,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 26f784 <__cxa_atexit@plt+0x263a78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, ip, ror ip │ │ │ │ + rscseq sl, sl, ip, asr ip │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r9, fp, r0, asr #27 │ │ │ │ + rsceq r9, fp, r0, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 2022e4 <__cxa_atexit@plt+0x1f65d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2022cc <__cxa_atexit@plt+0x1f65c0> │ │ │ │ @@ -514420,36 +514420,36 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2022e8 <__cxa_atexit@plt+0x1f65dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, sl, r0, lsl #1 │ │ │ │ - rsceq r9, fp, ip, ror #26 │ │ │ │ + rscseq fp, sl, r0, rrx │ │ │ │ + rsceq r9, fp, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 202310 <__cxa_atexit@plt+0x1f6604> │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ ldr r7, [pc, #8] @ 202320 <__cxa_atexit@plt+0x1f6614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, sl, r4, asr #32 │ │ │ │ - strhteq r8, [fp], #252 @ 0xfc │ │ │ │ + rscseq fp, sl, r4, lsr #32 │ │ │ │ + smlaleq r8, fp, ip, pc @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ - ldrdeq r9, [fp], #200 @ 0xc8 @ │ │ │ │ + strhteq r9, [fp], #200 @ 0xc8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2023a0 <__cxa_atexit@plt+0x1f6694> │ │ │ │ @@ -514475,27 +514475,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, sl, ip, asr #31 │ │ │ │ + rscseq sl, sl, ip, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r9, fp, r8, lsl #24 │ │ │ │ + rsceq r9, fp, r8, ror #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b c774e4 <__cxa_atexit@plt+0xc6b7d8> │ │ │ │ - strdeq r9, [fp], #188 @ 0xbc @ │ │ │ │ + ldrdeq r9, [fp], #188 @ 0xbc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202458 <__cxa_atexit@plt+0x1f674c> │ │ │ │ @@ -514521,33 +514521,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, sl, r4, lsl pc │ │ │ │ + ldrshteq sl, [sl], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r9, fp, r4, asr #22 │ │ │ │ + rsceq r9, fp, r4, lsr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 2108e0 <__cxa_atexit@plt+0x204bd4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ - rsceq r9, fp, r4, lsr #21 │ │ │ │ + rsceq r9, fp, r4, lsl #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r6 │ │ │ │ @@ -514566,17 +514566,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 202534 <__cxa_atexit@plt+0x1f6828> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ - rsceq r9, fp, r4, asr sl │ │ │ │ - rsceq r9, fp, ip, asr #20 │ │ │ │ - rsceq r9, fp, r0, ror sl │ │ │ │ + rsceq r9, fp, r4, lsr sl │ │ │ │ + rsceq r9, fp, ip, lsr #20 │ │ │ │ + rsceq r9, fp, r0, asr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514592,16 +514592,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq sl, sl, r4, ror #27 │ │ │ │ - rsceq r9, fp, r4, ror #20 │ │ │ │ + rscseq sl, sl, r4, asr #27 │ │ │ │ + rsceq r9, fp, r4, asr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 20262c <__cxa_atexit@plt+0x1f6920> │ │ │ │ @@ -514640,15 +514640,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r9, fp, r4, ror r9 │ │ │ │ + rsceq r9, fp, r4, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 2026a0 <__cxa_atexit@plt+0x1f6994> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -514660,24 +514660,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, fp, r4, lsr #18 │ │ │ │ + rsceq r9, fp, r4, lsl #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2026c8 <__cxa_atexit@plt+0x1f69bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r9, [fp], #128 @ 0x80 @ │ │ │ │ + ldrdeq r9, [fp], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20271c <__cxa_atexit@plt+0x1f6a10> │ │ │ │ @@ -514698,15 +514698,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r9, fp, r8, ror #13 │ │ │ │ + rsceq r9, fp, r8, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #84] @ 2027b0 <__cxa_atexit@plt+0x1f6aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -514728,22 +514728,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2027bc <__cxa_atexit@plt+0x1f6ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffceb4 │ │ │ │ - rsceq r9, fp, r0, ror #12 │ │ │ │ - rsceq r9, fp, r4, lsl #13 │ │ │ │ + rsceq r9, fp, r0, asr #12 │ │ │ │ + rsceq r9, fp, r4, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, fp, r4, lsl #17 │ │ │ │ + rsceq r9, fp, r4, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20280c <__cxa_atexit@plt+0x1f6b00> │ │ │ │ ldr r2, [pc, #32] @ 202814 <__cxa_atexit@plt+0x1f6b08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -514751,17 +514751,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 26f784 <__cxa_atexit@plt+0x263a78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [sl], #104 @ 0x68 │ │ │ │ + ldrsbteq sl, [sl], #104 @ 0x68 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r9, fp, ip, lsr r8 │ │ │ │ + rsceq r9, fp, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 202868 <__cxa_atexit@plt+0x1f6b5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 202850 <__cxa_atexit@plt+0x1f6b44> │ │ │ │ @@ -514773,36 +514773,36 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 20286c <__cxa_atexit@plt+0x1f6b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrshteq sl, [sl], #172 @ 0xac │ │ │ │ - rsceq r9, fp, r8, ror #15 │ │ │ │ + ldrsbteq sl, [sl], #172 @ 0xac │ │ │ │ + rsceq r9, fp, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 202894 <__cxa_atexit@plt+0x1f6b88> │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ ldr r7, [pc, #8] @ 2028a4 <__cxa_atexit@plt+0x1f6b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, r0, asr #21 │ │ │ │ - rsceq r8, fp, r8, lsr sl │ │ │ │ + rscseq sl, sl, r0, lsr #21 │ │ │ │ + rsceq r8, fp, r8, lsl sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ - rsceq r9, fp, r4, asr r7 │ │ │ │ + rsceq r9, fp, r4, lsr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202924 <__cxa_atexit@plt+0x1f6c18> │ │ │ │ @@ -514828,27 +514828,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, sl, r8, asr #20 │ │ │ │ + rscseq sl, sl, r8, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r9, fp, r4, lsl #13 │ │ │ │ + rsceq r9, fp, r4, ror #12 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b c774e4 <__cxa_atexit@plt+0xc6b7d8> │ │ │ │ - rsceq r9, fp, r8, ror r6 │ │ │ │ + rsceq r9, fp, r8, asr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2029dc <__cxa_atexit@plt+0x1f6cd0> │ │ │ │ @@ -514874,33 +514874,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlalseq sl, sl, r0, r9 @ │ │ │ │ + rscseq sl, sl, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r9, fp, r0, asr #11 │ │ │ │ + rsceq r9, fp, r0, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 2108e0 <__cxa_atexit@plt+0x204bd4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ - rsceq r9, fp, r0, lsr #10 │ │ │ │ + rsceq r9, fp, r0, lsl #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r6 │ │ │ │ @@ -514919,17 +514919,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 202ab8 <__cxa_atexit@plt+0x1f6dac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ - ldrdeq r9, [fp], #64 @ 0x40 @ │ │ │ │ - rsceq r9, fp, r8, asr #9 │ │ │ │ - rsceq r9, fp, ip, ror #9 │ │ │ │ + strhteq r9, [fp], #64 @ 0x40 │ │ │ │ + rsceq r9, fp, r8, lsr #9 │ │ │ │ + rsceq r9, fp, ip, asr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -514945,16 +514945,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq sl, sl, r0, ror #16 │ │ │ │ - rsceq r9, fp, r0, ror #9 │ │ │ │ + rscseq sl, sl, r0, asr #16 │ │ │ │ + rsceq r9, fp, r0, asr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 202bb0 <__cxa_atexit@plt+0x1f6ea4> │ │ │ │ @@ -514993,15 +514993,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r9, [fp], #48 @ 0x30 @ │ │ │ │ + ldrdeq r9, [fp], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 202c24 <__cxa_atexit@plt+0x1f6f18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -515013,24 +515013,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, fp, r0, lsr #7 │ │ │ │ + rsceq r9, fp, r0, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 202c4c <__cxa_atexit@plt+0x1f6f40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r9, fp, ip, ror #6 │ │ │ │ + rsceq r9, fp, ip, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 202ca0 <__cxa_atexit@plt+0x1f6f94> │ │ │ │ @@ -515051,15 +515051,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r9, fp, r4, ror #2 │ │ │ │ + rsceq r9, fp, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #84] @ 202d34 <__cxa_atexit@plt+0x1f7028> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -515081,22 +515081,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 202d40 <__cxa_atexit@plt+0x1f7034> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffc930 │ │ │ │ - ldrdeq r9, [fp], #12 @ │ │ │ │ - rsceq r9, fp, r0, lsl #2 │ │ │ │ + strhteq r9, [fp], #12 │ │ │ │ + rsceq r9, fp, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r9, fp, r8, lsl r3 │ │ │ │ + strdeq r9, [fp], #40 @ 0x28 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 202dc8 <__cxa_atexit@plt+0x1f70bc> │ │ │ │ @@ -515125,17 +515125,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa44 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq r9, [fp], #28 @ │ │ │ │ - ldrdeq r9, [fp], #20 @ │ │ │ │ - rsceq r9, fp, r0, asr r2 │ │ │ │ + strhteq r9, [fp], #28 │ │ │ │ + strhteq r9, [fp], #20 │ │ │ │ + rsceq r9, fp, r0, lsr r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 202e40 <__cxa_atexit@plt+0x1f7134> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -515146,19 +515146,19 @@ │ │ │ │ ldr r3, [pc, #28] @ 202e48 <__cxa_atexit@plt+0x1f713c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 202e4c <__cxa_atexit@plt+0x1f7140> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b e30110 <__cxa_atexit@plt+0xe24404> │ │ │ │ - rscseq sl, sl, r8, asr r5 │ │ │ │ + rscseq sl, sl, r8, lsr r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sl, sl, ip, lsl r1 │ │ │ │ - rscseq sl, sl, ip, lsr #10 │ │ │ │ - ldrdeq r9, [fp], #24 @ │ │ │ │ + ldrshteq sl, [sl], #12 │ │ │ │ + rscseq sl, sl, ip, lsl #10 │ │ │ │ + strhteq r9, [fp], #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 202ea8 <__cxa_atexit@plt+0x1f719c> │ │ │ │ @@ -515181,15 +515181,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq r9, fp, ip, lsl #3 │ │ │ │ + rsceq r9, fp, ip, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 202f04 <__cxa_atexit@plt+0x1f71f8> │ │ │ │ ldr r2, [pc, #32] @ 202f0c <__cxa_atexit@plt+0x1f7200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -515197,17 +515197,17 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 26f784 <__cxa_atexit@plt+0x263a78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, r0 │ │ │ │ + rscseq r9, sl, r0, ror #31 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r9, fp, r4, asr #2 │ │ │ │ + rsceq r9, fp, r4, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 202f60 <__cxa_atexit@plt+0x1f7254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 202f48 <__cxa_atexit@plt+0x1f723c> │ │ │ │ @@ -515219,36 +515219,36 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 202f64 <__cxa_atexit@plt+0x1f7258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, sl, r4, lsl #8 │ │ │ │ - strdeq r9, [fp], #0 @ │ │ │ │ + rscseq sl, sl, r4, ror #7 │ │ │ │ + ldrdeq r9, [fp], #0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 202f8c <__cxa_atexit@plt+0x1f7280> │ │ │ │ mov r8, r7 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ ldr r7, [pc, #8] @ 202f9c <__cxa_atexit@plt+0x1f7290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, sl, r8, asr #7 │ │ │ │ - rsceq r8, fp, r0, asr #6 │ │ │ │ + rscseq sl, sl, r8, lsr #7 │ │ │ │ + rsceq r8, fp, r0, lsr #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ - rsceq r9, fp, ip, asr r0 │ │ │ │ + rsceq r9, fp, ip, lsr r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20301c <__cxa_atexit@plt+0x1f7310> │ │ │ │ @@ -515274,27 +515274,27 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq sl, sl, r0, asr r3 │ │ │ │ + rscseq sl, sl, r0, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r8, fp, ip, lsl #31 │ │ │ │ + rsceq r8, fp, ip, ror #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b c774e4 <__cxa_atexit@plt+0xc6b7d8> │ │ │ │ - rsceq r8, fp, r0, lsl #31 │ │ │ │ + rsceq r8, fp, r0, ror #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2030d4 <__cxa_atexit@plt+0x1f73c8> │ │ │ │ @@ -515320,33 +515320,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlalseq sl, sl, r8, r2 @ │ │ │ │ + rscseq sl, sl, r8, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r8, fp, r8, asr #29 │ │ │ │ + rsceq r8, fp, r8, lsr #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b 2108e0 <__cxa_atexit@plt+0x204bd4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ - rsceq r8, fp, r8, lsr #28 │ │ │ │ + rsceq r8, fp, r8, lsl #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ mov r3, r6 │ │ │ │ @@ -515365,17 +515365,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2031b0 <__cxa_atexit@plt+0x1f74a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe6d0 │ │ │ │ - ldrdeq r8, [fp], #216 @ 0xd8 @ │ │ │ │ - ldrdeq r8, [fp], #208 @ 0xd0 @ │ │ │ │ - strdeq r8, [fp], #212 @ 0xd4 @ │ │ │ │ + strhteq r8, [fp], #216 @ 0xd8 │ │ │ │ + strhteq r8, [fp], #208 @ 0xd0 │ │ │ │ + ldrdeq r8, [fp], #212 @ 0xd4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515391,16 +515391,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq sl, sl, r8, ror #2 │ │ │ │ - rsceq r8, fp, r8, ror #27 │ │ │ │ + rscseq sl, sl, r8, asr #2 │ │ │ │ + rsceq r8, fp, r8, asr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r2, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 2032a8 <__cxa_atexit@plt+0x1f759c> │ │ │ │ @@ -515439,15 +515439,15 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r8, [fp], #200 @ 0xc8 @ │ │ │ │ + ldrdeq r8, [fp], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #48] @ 20331c <__cxa_atexit@plt+0x1f7610> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -515459,24 +515459,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r8, fp, r8, lsr #25 │ │ │ │ + rsceq r8, fp, r8, lsl #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 203344 <__cxa_atexit@plt+0x1f7638> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b c76858 <__cxa_atexit@plt+0xc6ab4c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, fp, r4, ror ip │ │ │ │ + rsceq r8, fp, r4, asr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203398 <__cxa_atexit@plt+0x1f768c> │ │ │ │ @@ -515497,15 +515497,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - rsceq r8, fp, ip, ror #20 │ │ │ │ + rsceq r8, fp, ip, asr #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #84] @ 20342c <__cxa_atexit@plt+0x1f7720> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ @@ -515527,22 +515527,22 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 203438 <__cxa_atexit@plt+0x1f772c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffc238 │ │ │ │ - rsceq r8, fp, r4, ror #19 │ │ │ │ - rsceq r8, fp, r8, lsl #20 │ │ │ │ + rsceq r8, fp, r4, asr #19 │ │ │ │ + rsceq r8, fp, r8, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, fp, r0, lsr #24 │ │ │ │ + rsceq r8, fp, r0, lsl #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203488 <__cxa_atexit@plt+0x1f777c> │ │ │ │ ldr r3, [pc, #28] @ 203490 <__cxa_atexit@plt+0x1f7784> │ │ │ │ @@ -515551,15 +515551,15 @@ │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r8, fp, r0, ror #23 │ │ │ │ + rsceq r8, fp, r0, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203540 <__cxa_atexit@plt+0x1f7834> │ │ │ │ @@ -515599,20 +515599,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xffffed44 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq r8, fp, r4, ror #20 │ │ │ │ - rsceq r8, fp, ip, asr sl │ │ │ │ + rsceq r8, fp, r4, asr #20 │ │ │ │ + rsceq r8, fp, ip, lsr sl │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r8, [fp], #172 @ 0xac @ │ │ │ │ + strhteq r8, [fp], #172 @ 0xac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 2035b4 <__cxa_atexit@plt+0x1f78a8> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -515623,19 +515623,19 @@ │ │ │ │ ldr r3, [pc, #28] @ 2035bc <__cxa_atexit@plt+0x1f78b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 2035c0 <__cxa_atexit@plt+0x1f78b4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b e30110 <__cxa_atexit@plt+0xe24404> │ │ │ │ - rscseq r9, sl, r4, ror #27 │ │ │ │ + rscseq r9, sl, r4, asr #27 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r9, sl, r8, lsr #19 │ │ │ │ - ldrhteq r9, [sl], #216 @ 0xd8 │ │ │ │ - rsceq r8, fp, r4, ror #20 │ │ │ │ + rscseq r9, sl, r8, lsl #19 │ │ │ │ + smlalseq r9, sl, r8, sp │ │ │ │ + rsceq r8, fp, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20361c <__cxa_atexit@plt+0x1f7910> │ │ │ │ @@ -515658,15 +515658,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xfffff9bc │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq r8, fp, r4, lsl #20 │ │ │ │ + rsceq r8, fp, r4, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 20368c <__cxa_atexit@plt+0x1f7980> │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -515677,19 +515677,19 @@ │ │ │ │ ldr r3, [pc, #28] @ 203694 <__cxa_atexit@plt+0x1f7988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #16] @ 203698 <__cxa_atexit@plt+0x1f798c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b e30110 <__cxa_atexit@plt+0xe24404> │ │ │ │ - rscseq r9, sl, ip, lsl #26 │ │ │ │ + rscseq r9, sl, ip, ror #25 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbteq r9, [sl], #128 @ 0x80 │ │ │ │ - rscseq r9, sl, r0, ror #25 │ │ │ │ - rsceq r8, fp, ip, lsl #19 │ │ │ │ + ldrhteq r9, [sl], #128 @ 0x80 │ │ │ │ + rscseq r9, sl, r0, asr #25 │ │ │ │ + rsceq r8, fp, ip, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2036f4 <__cxa_atexit@plt+0x1f79e8> │ │ │ │ @@ -515712,34 +515712,34 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ @ instruction: 0xffffeec4 │ │ │ │ @ instruction: 0xffffec68 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq r8, fp, r4, lsl #17 │ │ │ │ + rsceq r8, fp, r4, ror #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [pc, #8] @ 20373c <__cxa_atexit@plt+0x1f7a30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r8, fp, r0, ror #16 │ │ │ │ - rsceq r8, fp, ip, asr r8 │ │ │ │ + rsceq r8, fp, r0, asr #16 │ │ │ │ + rsceq r8, fp, ip, lsr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [pc, #8] @ 203764 <__cxa_atexit@plt+0x1f7a58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ - rsceq r8, fp, r4, lsr r8 │ │ │ │ + rsceq r8, fp, r4, lsl r8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515768,17 +515768,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2037fc <__cxa_atexit@plt+0x1f7af0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rsceq r8, fp, r0, asr #15 │ │ │ │ - rsceq r8, fp, r8, lsr #17 │ │ │ │ - rsceq r8, fp, r4, lsl #17 │ │ │ │ + rsceq r8, fp, r0, lsr #15 │ │ │ │ + rsceq r8, fp, r8, lsl #17 │ │ │ │ + rsceq r8, fp, r4, ror #16 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -515807,17 +515807,17 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 203898 <__cxa_atexit@plt+0x1f7b8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - rsceq r8, fp, r4, lsr #14 │ │ │ │ - rsceq r8, fp, ip, lsl #16 │ │ │ │ - rsceq r7, fp, ip, lsl sp │ │ │ │ + rsceq r8, fp, r4, lsl #14 │ │ │ │ + rsceq r8, fp, ip, ror #15 │ │ │ │ + strdeq r7, [fp], #204 @ 0xcc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2038fc <__cxa_atexit@plt+0x1f7bf0> │ │ │ │ ldr r3, [pc, #76] @ 20390c <__cxa_atexit@plt+0x1f7c00> │ │ │ │ @@ -515839,51 +515839,51 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 203914 <__cxa_atexit@plt+0x1f7c08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r8, fp, r0, lsr #15 │ │ │ │ - rsceq r7, fp, r4, lsr #25 │ │ │ │ + rsceq r8, fp, r0, lsl #15 │ │ │ │ + rsceq r7, fp, r4, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ 20393c <__cxa_atexit@plt+0x1f7c30> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, fp, ip, ror ip │ │ │ │ + rsceq r7, fp, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 203968 <__cxa_atexit@plt+0x1f7c5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 20396c <__cxa_atexit@plt+0x1f7c60> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r9, sl, r0, lsr #19 │ │ │ │ + rscseq r9, sl, r0, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 203998 <__cxa_atexit@plt+0x1f7c8c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #20] @ 2039a4 <__cxa_atexit@plt+0x1f7c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - ldrsbteq r9, [sl], #88 @ 0x58 │ │ │ │ + ldrhteq r9, [sl], #88 @ 0x58 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203a10 <__cxa_atexit@plt+0x1f7d04> │ │ │ │ ldr r2, [pc, #84] @ 203a18 <__cxa_atexit@plt+0x1f7d0c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -515905,15 +515905,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 203a1c <__cxa_atexit@plt+0x1f7d10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrshteq r9, [sl], #64 @ 0x40 │ │ │ │ + ldrsbteq r9, [sl], #64 @ 0x40 │ │ │ │ rsceq r2, r7, lr, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203a4c <__cxa_atexit@plt+0x1f7d40> │ │ │ │ @@ -515922,15 +515922,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 203a60 <__cxa_atexit@plt+0x1f7d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r0, lsr #9 │ │ │ │ + rscseq r9, sl, r0, lsl #9 │ │ │ │ rsceq r2, r7, lr, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203ac0 <__cxa_atexit@plt+0x1f7db4> │ │ │ │ @@ -515953,15 +515953,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r4, asr r4 │ │ │ │ + rscseq r9, sl, r4, lsr r4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r2, r7, r5, lsr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -516006,17 +516006,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r8, fp, r0, lsr #10 │ │ │ │ + rsceq r8, fp, r0, lsl #10 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - rscseq r9, sl, ip, asr #15 │ │ │ │ + rscseq r9, sl, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 203c28 <__cxa_atexit@plt+0x1f7f1c> │ │ │ │ @@ -516040,16 +516040,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq r9, sl, r0, lsl r7 │ │ │ │ - rsceq r7, fp, r4, lsr #12 │ │ │ │ + ldrshteq r9, [sl], #96 @ 0x60 │ │ │ │ + rsceq r7, fp, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203cb0 <__cxa_atexit@plt+0x1f7fa4> │ │ │ │ ldr r2, [pc, #92] @ 203cb8 <__cxa_atexit@plt+0x1f7fac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -516072,34 +516072,34 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 203cc0 <__cxa_atexit@plt+0x1f7fb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, sl, r0, r2 │ │ │ │ + rscseq r9, sl, r0, ror r2 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r9, sl, r4, ror r6 │ │ │ │ - smlaleq r7, fp, ip, r5 │ │ │ │ + rscseq r9, sl, r4, asr r6 │ │ │ │ + rsceq r7, fp, ip, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203cec <__cxa_atexit@plt+0x1f7fe0> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 203d00 <__cxa_atexit@plt+0x1f7ff4> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r4, lsr #12 │ │ │ │ - rsceq r7, fp, r4, ror #10 │ │ │ │ + rscseq r9, sl, r4, lsl #12 │ │ │ │ + rsceq r7, fp, r4, asr #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203d5c <__cxa_atexit@plt+0x1f8050> │ │ │ │ @@ -516138,16 +516138,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044664 <__cxa_atexit@plt+0x1038958> │ │ │ │ - rscseq r9, sl, r0, ror r5 │ │ │ │ - smlaleq r7, fp, ip, r4 │ │ │ │ + rscseq r9, sl, r0, asr r5 │ │ │ │ + rsceq r7, fp, ip, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203e38 <__cxa_atexit@plt+0x1f812c> │ │ │ │ ldr r2, [pc, #92] @ 203e40 <__cxa_atexit@plt+0x1f8134> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -516170,33 +516170,33 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 203e48 <__cxa_atexit@plt+0x1f813c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r8, lsl #2 │ │ │ │ + rscseq r9, sl, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq r9, sl, ip, ror #9 │ │ │ │ - rsceq r7, fp, r4, lsl r4 │ │ │ │ + rscseq r9, sl, ip, asr #9 │ │ │ │ + strdeq r7, [fp], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 203e74 <__cxa_atexit@plt+0x1f8168> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 203e88 <__cxa_atexit@plt+0x1f817c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, sl, ip, r4 │ │ │ │ + rscseq r9, sl, ip, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -516209,15 +516209,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, sl, r4, asr #4 │ │ │ │ + rscseq r9, sl, r4, lsr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 203f34 <__cxa_atexit@plt+0x1f8228> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #60] @ 203f3c <__cxa_atexit@plt+0x1f8230> │ │ │ │ @@ -516233,15 +516233,15 @@ │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r5, r3 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, ip, ror #31 │ │ │ │ + rscseq r8, sl, ip, asr #31 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -516264,15 +516264,15 @@ │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq r9, sl, r8, ror r0 │ │ │ │ + rscseq r9, sl, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #140] @ 20405c <__cxa_atexit@plt+0x1f8350> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -516307,15 +516307,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq r9, sl, r4, ror #1 │ │ │ │ + rscseq r9, sl, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #112] @ 2040e8 <__cxa_atexit@plt+0x1f83dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #12]! │ │ │ │ @@ -516341,15 +516341,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r9, sl, r0, asr r0 │ │ │ │ + rscseq r9, sl, r0, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 204130 <__cxa_atexit@plt+0x1f8424> │ │ │ │ @@ -516361,16 +516361,16 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ orr r2, r2, #448 @ 0x1c0 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, ip, ror #31 │ │ │ │ - rsceq r7, fp, r0, lsl #31 │ │ │ │ + rscseq r8, sl, ip, asr #31 │ │ │ │ + rsceq r7, fp, r0, ror #30 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2041cc <__cxa_atexit@plt+0x1f84c0> │ │ │ │ @@ -516407,15 +516407,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ - ldrdeq r7, [fp], #224 @ 0xe0 @ │ │ │ │ + strhteq r7, [fp], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 204244 <__cxa_atexit@plt+0x1f8538> │ │ │ │ @@ -516432,15 +516432,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, fp, r8, rrx │ │ │ │ + rsceq r7, fp, r8, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -516461,15 +516461,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 2042c8 <__cxa_atexit@plt+0x1f85bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc5c │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r6, [fp], #244 @ 0xf4 @ │ │ │ │ + ldrdeq r6, [fp], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 204324 <__cxa_atexit@plt+0x1f8618> │ │ │ │ @@ -516491,15 +516491,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbe0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq r7, fp, r0, lsr #27 │ │ │ │ + rsceq r7, fp, r0, lsl #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2043ac <__cxa_atexit@plt+0x1f86a0> │ │ │ │ @@ -516526,16 +516526,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r6, fp, r4, asr #29 │ │ │ │ - rsceq r7, fp, r4, lsl #26 │ │ │ │ + rsceq r6, fp, r4, lsr #29 │ │ │ │ + rsceq r7, fp, r4, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 204424 <__cxa_atexit@plt+0x1f8718> │ │ │ │ @@ -516551,53 +516551,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b e3413c <__cxa_atexit@plt+0xe28430> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rsceq r6, fp, r0, lsl #29 │ │ │ │ - smlaleq r6, fp, ip, lr │ │ │ │ + rsceq r6, fp, r0, ror #28 │ │ │ │ + rsceq r6, fp, ip, ror lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ - strhteq r7, [fp], #196 @ 0xc4 │ │ │ │ + smlaleq r7, fp, r4, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204484 <__cxa_atexit@plt+0x1f8778> │ │ │ │ ldr r2, [pc, #28] @ 20448c <__cxa_atexit@plt+0x1f8780> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 204548 <__cxa_atexit@plt+0x1f883c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, ip, ror sl │ │ │ │ + rscseq r8, sl, ip, asr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2044c0 <__cxa_atexit@plt+0x1f87b4> │ │ │ │ ldr r2, [pc, #28] @ 2044c8 <__cxa_atexit@plt+0x1f87bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, r0, asr #20 │ │ │ │ - rsceq r7, fp, r4, lsr ip │ │ │ │ + rscseq r8, sl, r0, lsr #20 │ │ │ │ + rsceq r7, fp, r4, lsl ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -516614,17 +516614,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 204534 <__cxa_atexit@plt+0x1f8828> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #13 │ │ │ │ - rsceq r7, fp, r4, lsr #23 │ │ │ │ - rsceq r7, fp, r4, ror #23 │ │ │ │ - rsceq r7, fp, r8, asr #23 │ │ │ │ + rsceq r7, fp, r4, lsl #23 │ │ │ │ + rsceq r7, fp, r4, asr #23 │ │ │ │ + rsceq r7, fp, r8, lsr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2045d8 <__cxa_atexit@plt+0x1f88cc> │ │ │ │ ldr r1, [pc, #132] @ 2045e0 <__cxa_atexit@plt+0x1f88d4> │ │ │ │ @@ -516660,16 +516660,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - strhteq r7, [fp], #28 │ │ │ │ - rsceq r7, fp, r8, lsl fp │ │ │ │ + smlaleq r7, fp, ip, r1 │ │ │ │ + strdeq r7, [fp], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204628 <__cxa_atexit@plt+0x1f891c> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -516680,16 +516680,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 204638 <__cxa_atexit@plt+0x1f892c> │ │ │ │ add r9, pc, r9 │ │ │ │ b 10014c8 <__cxa_atexit@plt+0xff57bc> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, fp, r4, asr r1 │ │ │ │ - rsceq r7, fp, r8, asr #21 │ │ │ │ + rsceq r7, fp, r4, lsr r1 │ │ │ │ + rsceq r7, fp, r8, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2046ac <__cxa_atexit@plt+0x1f89a0> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ @@ -516724,18 +516724,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - ldrdeq r7, [fp], #0 @ │ │ │ │ + strhteq r7, [fp], #0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r7, fp, r4, lsr #1 │ │ │ │ - rsceq r7, fp, r0, lsl sl │ │ │ │ + rsceq r7, fp, r4, lsl #1 │ │ │ │ + strdeq r7, [fp], #144 @ 0x90 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204764 <__cxa_atexit@plt+0x1f8a58> │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ @@ -516799,20 +516799,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rsceq r7, fp, r8, lsl r0 │ │ │ │ + strdeq r6, [fp], #248 @ 0xf8 @ │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rscseq r8, sl, ip, ror r7 │ │ │ │ + rscseq r8, sl, ip, asr r7 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - ldrdeq r7, [fp], #136 @ 0x88 @ │ │ │ │ + strhteq r7, [fp], #136 @ 0x88 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20485c <__cxa_atexit@plt+0x1f8b50> │ │ │ │ ldr r3, [pc, #24] @ 204864 <__cxa_atexit@plt+0x1f8b58> │ │ │ │ @@ -516820,15 +516820,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ b 240620 <__cxa_atexit@plt+0x234914> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlaleq r7, fp, ip, r8 │ │ │ │ + rsceq r7, fp, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -516845,18 +516845,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 2048d4 <__cxa_atexit@plt+0x1f8bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r8, sl, r0, asr r7 │ │ │ │ + rscseq r8, sl, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r7, fp, ip, lsr #16 │ │ │ │ + rsceq r7, fp, ip, lsl #16 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20492c <__cxa_atexit@plt+0x1f8c20> │ │ │ │ @@ -516875,18 +516875,18 @@ │ │ │ │ b 222284 <__cxa_atexit@plt+0x216578> │ │ │ │ ldr r3, [pc, #24] @ 20494c <__cxa_atexit@plt+0x1f8c40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r8, sl, r4, ror #13 │ │ │ │ + rscseq r8, sl, r4, asr #13 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - strhteq r7, [fp], #116 @ 0x74 │ │ │ │ + smlaleq r7, fp, r4, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r2, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r2] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ @@ -516927,15 +516927,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 204a14 <__cxa_atexit@plt+0x1f8d08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r6, fp, r8, lsr #18 │ │ │ │ + rsceq r6, fp, r8, lsl #18 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffec3f0 │ │ │ │ @ instruction: 0xfffec298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -516947,16 +516947,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, ip, asr r5 │ │ │ │ - smlaleq r7, fp, ip, r6 │ │ │ │ + rscseq r8, sl, ip, lsr r5 │ │ │ │ + rsceq r7, fp, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -516988,18 +516988,18 @@ │ │ │ │ b 204548 <__cxa_atexit@plt+0x1f883c> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ - rscseq r8, sl, r8, ror #8 │ │ │ │ + rscseq r8, sl, r8, asr #8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rscseq r8, sl, r4, lsr r4 │ │ │ │ - rsceq r7, fp, r4, lsr #11 │ │ │ │ + rscseq r8, sl, r4, lsl r4 │ │ │ │ + rsceq r7, fp, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 204b34 <__cxa_atexit@plt+0x1f8e28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21c934 <__cxa_atexit@plt+0x210c28> │ │ │ │ @@ -517007,15 +517007,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 204b54 <__cxa_atexit@plt+0x1f8e48> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, fp, r8, ror #10 │ │ │ │ + rsceq r7, fp, r8, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 204b8c <__cxa_atexit@plt+0x1f8e80> │ │ │ │ @@ -517024,31 +517024,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, r8, lsr #8 │ │ │ │ - rsceq r6, fp, r4, asr #15 │ │ │ │ + rscseq r8, sl, r8, lsl #8 │ │ │ │ + rsceq r6, fp, r4, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204bcc <__cxa_atexit@plt+0x1f8ec0> │ │ │ │ ldr r2, [pc, #24] @ 204bd4 <__cxa_atexit@plt+0x1f8ec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, sl, r0, lsr r3 │ │ │ │ - rsceq r7, fp, r8, lsr #10 │ │ │ │ + rscseq r8, sl, r0, lsl r3 │ │ │ │ + rsceq r7, fp, r8, lsl #10 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 204c3c <__cxa_atexit@plt+0x1f8f30> │ │ │ │ @@ -517074,16 +517074,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r7, fp, r8, ror r4 │ │ │ │ - rsceq r7, fp, r0, lsr #9 │ │ │ │ + rsceq r7, fp, r8, asr r4 │ │ │ │ + rsceq r7, fp, r0, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 204cb8 <__cxa_atexit@plt+0x1f8fac> │ │ │ │ @@ -517101,16 +517101,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r8, sl, r0, ror r6 │ │ │ │ - smlaleq r6, fp, r0, r6 │ │ │ │ + rscseq r8, sl, r0, asr r6 │ │ │ │ + rsceq r6, fp, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #204] @ 204db4 <__cxa_atexit@plt+0x1f90a8> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -517162,17 +517162,17 @@ │ │ │ │ mov r5, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - rscseq r8, sl, ip, asr r2 │ │ │ │ + rscseq r8, sl, ip, lsr r2 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - smlaleq r6, fp, r8, r5 │ │ │ │ + rsceq r6, fp, r8, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 204df4 <__cxa_atexit@plt+0x1f90e8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #48] @ 204e1c <__cxa_atexit@plt+0x1f9110> │ │ │ │ @@ -517185,16 +517185,16 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 204e10 <__cxa_atexit@plt+0x1f9104> │ │ │ │ b 204e2c <__cxa_atexit@plt+0x1f9120> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r8, sl, ip, ror r1 │ │ │ │ - rsceq r6, fp, r0, asr #10 │ │ │ │ + rscseq r8, sl, ip, asr r1 │ │ │ │ + rsceq r6, fp, r0, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [pc, #132] @ 204ec4 <__cxa_atexit@plt+0x1f91b8> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -517228,17 +517228,17 @@ │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r8, sl, r0, lsl #2 │ │ │ │ + rscseq r8, sl, r0, ror #1 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - smlaleq r6, fp, r0, r4 │ │ │ │ + rsceq r6, fp, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 204f04 <__cxa_atexit@plt+0x1f91f8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -517258,15 +517258,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, sl, ip, rrx │ │ │ │ + rscseq r8, sl, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, fp │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -517283,17 +517283,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 204fa8 <__cxa_atexit@plt+0x1f929c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - rsceq r7, fp, r0, lsr r1 │ │ │ │ - rsceq r7, fp, r0, ror r1 │ │ │ │ - rsceq r7, fp, r4, asr r1 │ │ │ │ + rsceq r7, fp, r0, lsl r1 │ │ │ │ + rsceq r7, fp, r0, asr r1 │ │ │ │ + rsceq r7, fp, r4, lsr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517309,17 +517309,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 205010 <__cxa_atexit@plt+0x1f9304> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - rsceq r7, fp, r8, asr #1 │ │ │ │ - rsceq r7, fp, r8, lsl #2 │ │ │ │ - rsceq r6, fp, r8, lsr #17 │ │ │ │ + rsceq r7, fp, r8, lsr #1 │ │ │ │ + rsceq r7, fp, r8, ror #1 │ │ │ │ + rsceq r6, fp, r8, lsl #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20504c <__cxa_atexit@plt+0x1f9340> │ │ │ │ ldr r2, [pc, #28] @ 205054 <__cxa_atexit@plt+0x1f9348> │ │ │ │ @@ -517328,29 +517328,29 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b 2284c0 <__cxa_atexit@plt+0x21c7b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, fp, r8, asr r8 │ │ │ │ + rsceq r6, fp, r8, lsr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 205088 <__cxa_atexit@plt+0x1f937c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 20508c <__cxa_atexit@plt+0x1f9380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 271a14 <__cxa_atexit@plt+0x265d08> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r7, sl, r8, ror lr │ │ │ │ - rsceq r6, fp, r0, lsr #16 │ │ │ │ + rscseq r7, sl, r8, asr lr │ │ │ │ + rsceq r6, fp, r0, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ ldr r9, [r7, #4] │ │ │ │ cmp r5, fp │ │ │ │ @@ -517382,20 +517382,20 @@ │ │ │ │ ldr r7, [pc, #32] @ 20513c <__cxa_atexit@plt+0x1f9430> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #24] @ 205140 <__cxa_atexit@plt+0x1f9434> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff3660 │ │ │ │ - rsceq r6, fp, r0, lsr #15 │ │ │ │ + rsceq r6, fp, r0, lsl #15 │ │ │ │ @ instruction: 0xffff3678 │ │ │ │ - rscseq r7, sl, r8, lsl lr │ │ │ │ - rsceq r6, fp, ip, asr #14 │ │ │ │ - rsceq r6, fp, r8, ror r7 │ │ │ │ - rsceq r6, fp, r8, ror r7 │ │ │ │ + ldrshteq r7, [sl], #216 @ 0xd8 │ │ │ │ + rsceq r6, fp, ip, lsr #14 │ │ │ │ + rsceq r6, fp, r8, asr r7 │ │ │ │ + rsceq r6, fp, r8, asr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517414,17 +517414,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2051b8 <__cxa_atexit@plt+0x1f94ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - ldrsbteq r8, [sl], #20 │ │ │ │ - smlalseq r7, sl, ip, pc @ │ │ │ │ - rsceq r6, fp, r0, lsr #31 │ │ │ │ + ldrhteq r8, [sl], #20 │ │ │ │ + rscseq r7, sl, ip, ror pc │ │ │ │ + rsceq r6, fp, r0, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2051f4 <__cxa_atexit@plt+0x1f94e8> │ │ │ │ ldr r2, [pc, #36] @ 2051fc <__cxa_atexit@plt+0x1f94f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -517433,17 +517433,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 205200 <__cxa_atexit@plt+0x1f94f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 271a14 <__cxa_atexit@plt+0x265d08> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r4, lsl sp │ │ │ │ - rscseq r7, sl, r0, lsl sp │ │ │ │ - rsceq r6, fp, r8, lsr #13 │ │ │ │ + ldrshteq r7, [sl], #196 @ 0xc4 │ │ │ │ + ldrshteq r7, [sl], #192 @ 0xc0 │ │ │ │ + rsceq r6, fp, r8, lsl #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -517475,20 +517475,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [pc, #24] @ 2052b4 <__cxa_atexit@plt+0x1f95a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffff34ec │ │ │ │ - rsceq r6, fp, ip, lsr #12 │ │ │ │ + rsceq r6, fp, ip, lsl #12 │ │ │ │ @ instruction: 0xffff3504 │ │ │ │ - rscseq r7, sl, r4, lsr #25 │ │ │ │ - ldrdeq r6, [fp], #88 @ 0x58 @ │ │ │ │ - rsceq r6, fp, r4, lsl #12 │ │ │ │ - strdeq r6, [fp], #84 @ 0x54 @ │ │ │ │ + rscseq r7, sl, r4, lsl #25 │ │ │ │ + strhteq r6, [fp], #88 @ 0x58 │ │ │ │ + rsceq r6, fp, r4, ror #11 │ │ │ │ + ldrdeq r6, [fp], #84 @ 0x54 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -517514,17 +517514,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 205348 <__cxa_atexit@plt+0x1f963c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rscseq r8, sl, r8, asr #32 │ │ │ │ - rscseq r7, sl, r0, lsl lr │ │ │ │ - rsceq r6, fp, ip, lsl lr │ │ │ │ + rscseq r8, sl, r8, lsr #32 │ │ │ │ + ldrshteq r7, [sl], #208 @ 0xd0 │ │ │ │ + strdeq r6, [fp], #220 @ 0xdc @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 205394 <__cxa_atexit@plt+0x1f9688> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -517592,15 +517592,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ rsceq r1, r7, r7, ror #13 │ │ │ │ rsceq r1, r7, r6, ror #13 │ │ │ │ rsceq r1, r7, r6, ror #13 │ │ │ │ strdeq r1, [r7], #96 @ 0x60 @ │ │ │ │ - strdeq r6, [fp], #204 @ 0xcc @ │ │ │ │ + ldrdeq r6, [fp], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2054ac <__cxa_atexit@plt+0x1f97a0> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -517724,15 +517724,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 205688 <__cxa_atexit@plt+0x1f997c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rsceq r6, fp, r0, ror #21 │ │ │ │ + rsceq r6, fp, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2056dc <__cxa_atexit@plt+0x1f99d0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -517747,15 +517747,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2056e8 <__cxa_atexit@plt+0x1f99dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r4, asr #16 │ │ │ │ + rscseq r7, sl, r4, lsr #16 │ │ │ │ rsceq r1, r7, pc, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20573c <__cxa_atexit@plt+0x1f9a30> │ │ │ │ mov r0, r4 │ │ │ │ @@ -517771,15 +517771,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 205748 <__cxa_atexit@plt+0x1f9a3c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r4, ror #15 │ │ │ │ + rscseq r7, sl, r4, asr #15 │ │ │ │ strdeq r1, [r7], #50 @ 0x32 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20579c <__cxa_atexit@plt+0x1f9a90> │ │ │ │ mov r0, r4 │ │ │ │ @@ -517795,15 +517795,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2057a8 <__cxa_atexit@plt+0x1f9a9c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r4, lsl #15 │ │ │ │ + rscseq r7, sl, r4, ror #14 │ │ │ │ rsceq r1, r7, r8, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2057fc <__cxa_atexit@plt+0x1f9af0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -517819,17 +517819,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 205808 <__cxa_atexit@plt+0x1f9afc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r4, lsr #14 │ │ │ │ + rscseq r7, sl, r4, lsl #14 │ │ │ │ rsceq r1, r7, sl, lsl r3 │ │ │ │ - smlaleq r6, fp, r4, r9 │ │ │ │ + rsceq r6, fp, r4, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2058a4 <__cxa_atexit@plt+0x1f9b98> │ │ │ │ ldr r7, [pc, #132] @ 2058b4 <__cxa_atexit@plt+0x1f9ba8> │ │ │ │ @@ -517864,20 +517864,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 2058c8 <__cxa_atexit@plt+0x1f9bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq r6, fp, r0, lsl r9 │ │ │ │ - ldrdeq r6, [fp], #136 @ 0x88 @ │ │ │ │ - rsceq r6, fp, r4, lsl r9 │ │ │ │ - rsceq r6, fp, r0, lsl #18 │ │ │ │ - rsceq r6, fp, r4, lsl r9 │ │ │ │ - ldrdeq r6, [fp], #136 @ 0x88 @ │ │ │ │ + strdeq r6, [fp], #128 @ 0x80 @ │ │ │ │ + strhteq r6, [fp], #136 @ 0x88 │ │ │ │ + strdeq r6, [fp], #132 @ 0x84 @ │ │ │ │ + rsceq r6, fp, r0, ror #17 │ │ │ │ + strdeq r6, [fp], #132 @ 0x84 @ │ │ │ │ + strhteq r6, [fp], #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 205920 <__cxa_atexit@plt+0x1f9c14> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 205934 <__cxa_atexit@plt+0x1f9c28> │ │ │ │ @@ -517895,18 +517895,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ b 205928 <__cxa_atexit@plt+0x1f9c1c> │ │ │ │ ldr r7, [pc, #16] @ 205938 <__cxa_atexit@plt+0x1f9c2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, fp, r0, ror r8 │ │ │ │ - rsceq r6, fp, ip, asr #16 │ │ │ │ - rsceq r6, fp, r4, lsl #17 │ │ │ │ - rsceq r6, fp, r0, ror r8 │ │ │ │ + rsceq r6, fp, r0, asr r8 │ │ │ │ + rsceq r6, fp, ip, lsr #16 │ │ │ │ + rsceq r6, fp, r4, ror #16 │ │ │ │ + rsceq r6, fp, r0, asr r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2059ac <__cxa_atexit@plt+0x1f9ca0> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -517951,18 +517951,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205988 <__cxa_atexit@plt+0x1f9c7c> │ │ │ │ - rscseq r7, sl, r0, asr #13 │ │ │ │ + rscseq r7, sl, r0, lsr #13 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, fp, r8, lsr #16 │ │ │ │ + rsceq r6, fp, r8, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -517985,15 +517985,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205a54 <__cxa_atexit@plt+0x1f9d48> │ │ │ │ - ldrshteq r7, [sl], #84 @ 0x54 │ │ │ │ + ldrsbteq r7, [sl], #84 @ 0x54 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -518001,15 +518001,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 205adc <__cxa_atexit@plt+0x1f9dd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, sl, r0, r5 │ │ │ │ + rscseq r7, sl, r0, ror r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 205b70 <__cxa_atexit@plt+0x1f9e64> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -518064,20 +518064,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205b24 <__cxa_atexit@plt+0x1f9e18> │ │ │ │ - rscseq r7, sl, ip, lsl r5 │ │ │ │ - rscseq r7, sl, ip, lsr #10 │ │ │ │ + ldrshteq r7, [sl], #76 @ 0x4c │ │ │ │ + rscseq r7, sl, ip, lsl #10 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, fp, r8, ror #12 │ │ │ │ - rscseq r7, sl, r8, lsl #10 │ │ │ │ + rsceq r6, fp, r8, asr #12 │ │ │ │ + rscseq r7, sl, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518110,18 +518110,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205c20 <__cxa_atexit@plt+0x1f9f14> │ │ │ │ - rscseq r7, sl, r0, lsr #8 │ │ │ │ - rscseq r7, sl, r0, lsr r4 │ │ │ │ + rscseq r7, sl, r0, lsl #8 │ │ │ │ + rscseq r7, sl, r0, lsl r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r7, sl, ip, lsl #8 │ │ │ │ + rscseq r7, sl, ip, ror #7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -518138,17 +518138,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 205d08 <__cxa_atexit@plt+0x1f9ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, ip, lsl #7 │ │ │ │ - smlalseq r7, sl, ip, r3 │ │ │ │ - rscseq r7, sl, r8, ror r3 │ │ │ │ + rscseq r7, sl, ip, ror #6 │ │ │ │ + rscseq r7, sl, ip, ror r3 │ │ │ │ + rscseq r7, sl, r8, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 205d74 <__cxa_atexit@plt+0x1fa068> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -518193,18 +518193,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205d50 <__cxa_atexit@plt+0x1fa044> │ │ │ │ - ldrshteq r7, [sl], #40 @ 0x28 │ │ │ │ + ldrsbteq r7, [sl], #40 @ 0x28 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, fp, r8, ror #8 │ │ │ │ + rsceq r6, fp, r8, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518227,15 +518227,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 205e1c <__cxa_atexit@plt+0x1fa110> │ │ │ │ - rscseq r7, sl, ip, lsr #4 │ │ │ │ + rscseq r7, sl, ip, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -518243,15 +518243,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 205ea4 <__cxa_atexit@plt+0x1fa198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, sl, r8, asr #3 │ │ │ │ + rscseq r7, sl, r8, lsr #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 205f14 <__cxa_atexit@plt+0x1fa208> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -518297,19 +518297,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 205eec <__cxa_atexit@plt+0x1fa1e0> │ │ │ │ - rscseq r7, sl, r0, asr r0 │ │ │ │ - rscseq r7, sl, r4, asr #32 │ │ │ │ + rscseq r7, sl, r0, lsr r0 │ │ │ │ + rscseq r7, sl, r4, lsr #32 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r6, fp, ip, asr #5 │ │ │ │ + rsceq r6, fp, ip, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518333,16 +518333,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 205fc0 <__cxa_atexit@plt+0x1fa2b4> │ │ │ │ - rscseq r6, sl, ip, ror pc │ │ │ │ - rscseq r6, sl, r0, ror pc │ │ │ │ + rscseq r6, sl, ip, asr pc │ │ │ │ + rscseq r6, sl, r0, asr pc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -518352,16 +518352,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20605c <__cxa_atexit@plt+0x1fa350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sl, ip, lsl #30 │ │ │ │ - rscseq r6, sl, r0, lsl #30 │ │ │ │ + rscseq r6, sl, ip, ror #29 │ │ │ │ + rscseq r6, sl, r0, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2060cc <__cxa_atexit@plt+0x1fa3c0> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -518407,19 +518407,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2060a4 <__cxa_atexit@plt+0x1fa398> │ │ │ │ - smlalseq r6, sl, r8, lr │ │ │ │ - rscseq r6, sl, ip, lsl #29 │ │ │ │ + rscseq r6, sl, r8, ror lr │ │ │ │ + rscseq r6, sl, ip, ror #28 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r6, fp, r8, lsr #2 │ │ │ │ + rsceq r6, fp, r8, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518443,16 +518443,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 206178 <__cxa_atexit@plt+0x1fa46c> │ │ │ │ - rscseq r6, sl, r4, asr #27 │ │ │ │ - ldrhteq r6, [sl], #216 @ 0xd8 │ │ │ │ + rscseq r6, sl, r4, lsr #27 │ │ │ │ + smlalseq r6, sl, r8, sp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -518462,16 +518462,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 206214 <__cxa_atexit@plt+0x1fa508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sl, r4, asr sp │ │ │ │ - rscseq r6, sl, r8, asr #26 │ │ │ │ + rscseq r6, sl, r4, lsr sp │ │ │ │ + rscseq r6, sl, r8, lsr #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20627c <__cxa_atexit@plt+0x1fa570> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -518517,15 +518517,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 20625c <__cxa_atexit@plt+0x1fa550> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r5, fp, ip, ror pc │ │ │ │ + rsceq r5, fp, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518617,19 +518617,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2063ec <__cxa_atexit@plt+0x1fa6e0> │ │ │ │ - rscseq r6, sl, r0, asr fp │ │ │ │ - rscseq r6, sl, r4, asr #22 │ │ │ │ + rscseq r6, sl, r0, lsr fp │ │ │ │ + rscseq r6, sl, r4, lsr #22 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r5, fp, r8, ror #27 │ │ │ │ + rsceq r5, fp, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518653,16 +518653,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 2064c0 <__cxa_atexit@plt+0x1fa7b4> │ │ │ │ - rscseq r6, sl, ip, ror sl │ │ │ │ - rscseq r6, sl, r0, ror sl │ │ │ │ + rscseq r6, sl, ip, asr sl │ │ │ │ + rscseq r6, sl, r0, asr sl │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -518672,16 +518672,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20655c <__cxa_atexit@plt+0x1fa850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sl, ip, lsl #20 │ │ │ │ - rscseq r6, sl, r0, lsl #20 │ │ │ │ + rscseq r6, sl, ip, ror #19 │ │ │ │ + rscseq r6, sl, r0, ror #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2065c8 <__cxa_atexit@plt+0x1fa8bc> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -518726,18 +518726,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2065a4 <__cxa_atexit@plt+0x1fa898> │ │ │ │ - rscseq r6, sl, r4, lsr #21 │ │ │ │ + rscseq r6, sl, r4, lsl #21 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r5, fp, r8, lsr ip │ │ │ │ + rsceq r5, fp, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518760,15 +518760,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 206670 <__cxa_atexit@plt+0x1fa964> │ │ │ │ - ldrsbteq r6, [sl], #152 @ 0x98 │ │ │ │ + ldrhteq r6, [sl], #152 @ 0x98 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -518776,15 +518776,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 2066f8 <__cxa_atexit@plt+0x1fa9ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, sl, r4, ror r9 │ │ │ │ + rscseq r6, sl, r4, asr r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 206760 <__cxa_atexit@plt+0x1faa54> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -518830,15 +518830,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 206740 <__cxa_atexit@plt+0x1faa34> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r5, fp, r4, lsr #21 │ │ │ │ + rsceq r5, fp, r4, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -518925,16 +518925,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r5, fp, r0, asr r9 │ │ │ │ - rscseq r6, sl, r0, lsl r7 │ │ │ │ + rsceq r5, fp, r0, lsr r9 │ │ │ │ + ldrshteq r6, [sl], #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -518950,15 +518950,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2069b4 <__cxa_atexit@plt+0x1faca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r6, sl, ip, asr r6 │ │ │ │ + rscseq r6, sl, ip, lsr r6 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -518972,15 +518972,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 206a0c <__cxa_atexit@plt+0x1fad00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r6, sl, r4, lsl #12 │ │ │ │ + rscseq r6, sl, r4, ror #11 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 206a6c <__cxa_atexit@plt+0x1fad60> │ │ │ │ ldr r2, [pc, #72] @ 206a74 <__cxa_atexit@plt+0x1fad68> │ │ │ │ @@ -519082,30 +519082,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rscseq r6, sl, ip, ror #15 │ │ │ │ - rscseq r6, sl, r8, ror #15 │ │ │ │ + rscseq r6, sl, ip, asr #15 │ │ │ │ + rscseq r6, sl, r8, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 206bf8 <__cxa_atexit@plt+0x1faeec> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 206bfc <__cxa_atexit@plt+0x1faef0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ moveq r8, r2 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ - rscseq r6, sl, ip, lsl #15 │ │ │ │ - rscseq r6, sl, r8, lsl #15 │ │ │ │ + rscseq r6, sl, ip, ror #14 │ │ │ │ + rscseq r6, sl, r8, ror #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 206c4c <__cxa_atexit@plt+0x1faf40> │ │ │ │ @@ -519168,30 +519168,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlalseq r6, sl, r4, r6 │ │ │ │ - smlalseq r6, sl, r0, r6 │ │ │ │ + rscseq r6, sl, r4, ror r6 │ │ │ │ + rscseq r6, sl, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 206d50 <__cxa_atexit@plt+0x1fb044> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 206d54 <__cxa_atexit@plt+0x1fb048> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ moveq r8, r2 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ - rscseq r6, sl, r4, lsr r6 │ │ │ │ - rscseq r6, sl, r0, lsr r6 │ │ │ │ + rscseq r6, sl, r4, lsl r6 │ │ │ │ + rscseq r6, sl, r0, lsl r6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 206dac <__cxa_atexit@plt+0x1fb0a0> │ │ │ │ @@ -519257,30 +519257,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r6, sl, r0, lsr r5 │ │ │ │ - rscseq r6, sl, ip, lsr #10 │ │ │ │ + rscseq r6, sl, r0, lsl r5 │ │ │ │ + rscseq r6, sl, ip, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 206eb4 <__cxa_atexit@plt+0x1fb1a8> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [pc, #20] @ 206eb8 <__cxa_atexit@plt+0x1fb1ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ moveq r8, r2 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ - ldrsbteq r6, [sl], #64 @ 0x40 │ │ │ │ - rscseq r6, sl, ip, asr #9 │ │ │ │ + ldrhteq r6, [sl], #64 @ 0x40 │ │ │ │ + rscseq r6, sl, ip, lsr #9 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -519302,15 +519302,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 206f30 <__cxa_atexit@plt+0x1fb224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ rsceq pc, r6, r5, ror #23 │ │ │ │ - rsceq r5, fp, r4, lsr #6 │ │ │ │ + rsceq r5, fp, r4, lsl #6 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 207050 <__cxa_atexit@plt+0x1fb344> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ @@ -519362,18 +519362,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 20702c <__cxa_atexit@plt+0x1fb320> │ │ │ │ ldm sp, {r5, fp} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r8, ror pc │ │ │ │ - rscseq r6, sl, r4, asr #2 │ │ │ │ - rscseq r5, sl, r0, ror pc │ │ │ │ - rsceq r5, fp, ip, lsr #4 │ │ │ │ + rscseq r5, sl, r8, asr pc │ │ │ │ + rscseq r6, sl, r4, lsr #2 │ │ │ │ + rscseq r5, sl, r0, asr pc │ │ │ │ + rsceq r5, fp, ip, lsl #4 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ rsceq pc, r6, sp, lsl #22 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -519438,19 +519438,19 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r9, lr │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 207150 <__cxa_atexit@plt+0x1fb444> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ - strdeq r5, [fp], #12 @ │ │ │ │ + ldrdeq r5, [fp], #12 @ │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rscseq r6, sl, r8, asr #32 │ │ │ │ - rscseq r5, sl, r0, ror lr │ │ │ │ - rsceq r5, fp, r0, lsr #2 │ │ │ │ + rscseq r6, sl, r8, lsr #32 │ │ │ │ + rscseq r5, sl, r0, asr lr │ │ │ │ + rsceq r5, fp, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ rsceq pc, r6, r5, ror #19 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -519486,15 +519486,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 207210 <__cxa_atexit@plt+0x1fb504> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r5, fp, ip, asr #32 │ │ │ │ + rsceq r5, fp, ip, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #60] @ 207264 <__cxa_atexit@plt+0x1fb558> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -519588,17 +519588,17 @@ │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2073a8 <__cxa_atexit@plt+0x1fb69c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq r4, fp, r8, lsr #29 │ │ │ │ - ldrdeq r4, [fp], #224 @ 0xe0 @ │ │ │ │ - rsceq r4, fp, r0, lsl #30 │ │ │ │ + rsceq r4, fp, r8, lsl #29 │ │ │ │ + strhteq r4, [fp], #224 @ 0xe0 │ │ │ │ + rsceq r4, fp, r0, ror #29 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ rsceq pc, r6, r9, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ @@ -519637,28 +519637,28 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 20746c <__cxa_atexit@plt+0x1fb760> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, fp, r0, ror #27 │ │ │ │ - strdeq r4, [fp], #220 @ 0xdc @ │ │ │ │ + rsceq r4, fp, r0, asr #27 │ │ │ │ + ldrdeq r4, [fp], #220 @ 0xdc @ │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ rsceq pc, r6, r5, asr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 2074a0 <__cxa_atexit@plt+0x1fb794> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - strhteq r4, [fp], #220 @ 0xdc │ │ │ │ + smlaleq r4, fp, ip, sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 207564 <__cxa_atexit@plt+0x1fb858> │ │ │ │ @@ -519723,18 +519723,18 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2075c8 <__cxa_atexit@plt+0x1fb8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrshteq r5, [sl], #152 @ 0x98 │ │ │ │ - rsceq r4, fp, ip, lsl #25 │ │ │ │ - strhteq r4, [fp], #192 @ 0xc0 │ │ │ │ - strdeq r4, [fp], #192 @ 0xc0 @ │ │ │ │ + ldrsbteq r5, [sl], #152 @ 0x98 │ │ │ │ + rsceq r4, fp, ip, ror #24 │ │ │ │ + smlaleq r4, fp, r0, ip │ │ │ │ + ldrdeq r4, [fp], #192 @ 0xc0 @ │ │ │ │ @ instruction: 0xfffff898 │ │ │ │ rsceq pc, r6, r9, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -519778,17 +519778,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2076a4 <__cxa_atexit@plt+0x1fb998> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, ror #17 │ │ │ │ + rscseq r5, sl, ip, asr #17 │ │ │ │ + rsceq r4, fp, ip, lsl #23 │ │ │ │ rsceq r4, fp, ip, lsr #23 │ │ │ │ - rsceq r4, fp, ip, asr #23 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ smlaleq pc, r6, r9, r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 207704 <__cxa_atexit@plt+0x1fb9f8> │ │ │ │ @@ -519805,15 +519805,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 207710 <__cxa_atexit@plt+0x1fba04> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, lsl r8 │ │ │ │ + ldrshteq r5, [sl], #124 @ 0x7c │ │ │ │ strhteq pc, [r6], #50 @ 0x32 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 207764 <__cxa_atexit@plt+0x1fba58> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519829,15 +519829,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 207770 <__cxa_atexit@plt+0x1fba64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [sl], #124 @ 0x7c │ │ │ │ + smlalseq r5, sl, ip, r7 │ │ │ │ rsceq pc, r6, r0, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2077c4 <__cxa_atexit@plt+0x1fbab8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519853,24 +519853,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 2077d0 <__cxa_atexit@plt+0x1fbac4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, asr r7 │ │ │ │ + rscseq r5, sl, ip, lsr r7 │ │ │ │ rsceq pc, r6, r7, ror #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 2077f0 <__cxa_atexit@plt+0x1fbae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d77f70 <__cxa_atexit@plt+0xd6c264> │ │ │ │ - rscseq r5, sl, ip, lsl #23 │ │ │ │ + rscseq r5, sl, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 207844 <__cxa_atexit@plt+0x1fbb38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -519885,15 +519885,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 207850 <__cxa_atexit@plt+0x1fbb44> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [sl], #108 @ 0x6c │ │ │ │ + ldrhteq r5, [sl], #108 @ 0x6c │ │ │ │ rsceq pc, r6, r5, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2078a4 <__cxa_atexit@plt+0x1fbb98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519909,15 +519909,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2078b0 <__cxa_atexit@plt+0x1fbba4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, ror r6 │ │ │ │ + rscseq r5, sl, ip, asr r6 │ │ │ │ strdeq pc, [r6], #28 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 207904 <__cxa_atexit@plt+0x1fbbf8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519933,15 +519933,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 207910 <__cxa_atexit@plt+0x1fbc04> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, lsl r6 │ │ │ │ + ldrshteq r5, [sl], #92 @ 0x5c │ │ │ │ smlaleq pc, r6, r1, r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 207964 <__cxa_atexit@plt+0x1fbc58> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519957,15 +519957,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 207970 <__cxa_atexit@plt+0x1fbc64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [sl], #92 @ 0x5c │ │ │ │ + smlalseq r5, sl, ip, r5 │ │ │ │ rsceq pc, r6, r6, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2079c4 <__cxa_atexit@plt+0x1fbcb8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -519981,15 +519981,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2079d0 <__cxa_atexit@plt+0x1fbcc4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, asr r5 │ │ │ │ + rscseq r5, sl, ip, lsr r5 │ │ │ │ rsceq pc, r6, r4, asr #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -520015,17 +520015,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 207a48 <__cxa_atexit@plt+0x1fbd3c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r0, ror #9 │ │ │ │ - ldrshteq r5, [sl], #128 @ 0x80 │ │ │ │ - rsceq r4, fp, r4, lsl #18 │ │ │ │ + rscseq r5, sl, r0, asr #9 │ │ │ │ + ldrsbteq r5, [sl], #128 @ 0x80 │ │ │ │ + rsceq r4, fp, r4, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207aa0 <__cxa_atexit@plt+0x1fbd94> │ │ │ │ ldr r2, [pc, #40] @ 207aa8 <__cxa_atexit@plt+0x1fbd9c> │ │ │ │ @@ -520037,15 +520037,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - smlaleq r4, fp, ip, r8 │ │ │ │ + rsceq r4, fp, ip, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 207ad8 <__cxa_atexit@plt+0x1fbdcc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -520053,16 +520053,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 207aec <__cxa_atexit@plt+0x1fbde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r5, sl, r4, r8 │ │ │ │ - rsceq r4, fp, r4, lsl #17 │ │ │ │ + rscseq r5, sl, r4, ror r8 │ │ │ │ + rsceq r4, fp, r4, ror #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 207b70 <__cxa_atexit@plt+0x1fbe64> │ │ │ │ @@ -520093,30 +520093,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 207b80 <__cxa_atexit@plt+0x1fbe74> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r0, asr #7 │ │ │ │ + rscseq r5, sl, r0, lsr #7 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r4, fp, r8, lsr #15 │ │ │ │ + rsceq r4, fp, r8, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520150,18 +520150,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq r5, sl, r8, ror r3 │ │ │ │ + rscseq r5, sl, r8, asr r3 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r4, fp, r8, lsl #14 │ │ │ │ + rsceq r4, fp, r8, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 207d18 <__cxa_atexit@plt+0x1fc00c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520199,20 +520199,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r8, lsr r2 │ │ │ │ + rscseq r5, sl, r8, lsl r2 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r4, fp, ip, asr #11 │ │ │ │ - rscseq r5, sl, r8, lsl #5 │ │ │ │ - strdeq r4, [fp], #92 @ 0x5c @ │ │ │ │ + rsceq r4, fp, ip, lsr #11 │ │ │ │ + rscseq r5, sl, r8, ror #4 │ │ │ │ + ldrdeq r4, [fp], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 207d80 <__cxa_atexit@plt+0x1fc074> │ │ │ │ @@ -520221,16 +520221,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, sl, ip, lsl r2 │ │ │ │ - rsceq r4, fp, r0, asr #11 │ │ │ │ + ldrshteq r5, [sl], #28 │ │ │ │ + rsceq r4, fp, r0, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 207dd4 <__cxa_atexit@plt+0x1fc0c8> │ │ │ │ ldr r2, [pc, #40] @ 207ddc <__cxa_atexit@plt+0x1fc0d0> │ │ │ │ @@ -520242,15 +520242,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, fp, ip, lsl r5 │ │ │ │ + strdeq r4, [fp], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 207e0c <__cxa_atexit@plt+0x1fc100> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -520258,16 +520258,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 207e20 <__cxa_atexit@plt+0x1fc114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r0, ror #10 │ │ │ │ - rsceq r4, fp, r8, ror r5 │ │ │ │ + rscseq r5, sl, r0, asr #10 │ │ │ │ + rsceq r4, fp, r8, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 207e9c <__cxa_atexit@plt+0x1fc190> │ │ │ │ @@ -520296,30 +520296,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 207eac <__cxa_atexit@plt+0x1fc1a0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, ip, lsl #1 │ │ │ │ + rscseq r5, sl, ip, rrx │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r4, fp, r4, lsr #9 │ │ │ │ + rsceq r4, fp, r4, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520351,18 +520351,18 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq r5, sl, r0, asr r0 │ │ │ │ + rscseq r5, sl, r0, lsr r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r4, fp, ip, lsl #8 │ │ │ │ + rsceq r4, fp, ip, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 208034 <__cxa_atexit@plt+0x1fc328> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520398,20 +520398,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r4, lsl pc │ │ │ │ + ldrshteq r4, [sl], #228 @ 0xe4 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + smlaleq r4, fp, r0, r2 │ │ │ │ + rscseq r4, sl, ip, asr #30 │ │ │ │ strhteq r4, [fp], #32 │ │ │ │ - rscseq r4, sl, ip, ror #30 │ │ │ │ - ldrdeq r4, [fp], #32 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20809c <__cxa_atexit@plt+0x1fc390> │ │ │ │ @@ -520420,16 +520420,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sl, r0, lsl #30 │ │ │ │ - rsceq r4, fp, r4, lsr #5 │ │ │ │ + rscseq r4, sl, r0, ror #29 │ │ │ │ + rsceq r4, fp, r4, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2080f0 <__cxa_atexit@plt+0x1fc3e4> │ │ │ │ ldr r2, [pc, #40] @ 2080f8 <__cxa_atexit@plt+0x1fc3ec> │ │ │ │ @@ -520441,15 +520441,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r4, fp, r0, lsl #4 │ │ │ │ + rsceq r4, fp, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 208128 <__cxa_atexit@plt+0x1fc41c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -520457,16 +520457,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 20813c <__cxa_atexit@plt+0x1fc430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, sl, r4, asr #4 │ │ │ │ - rsceq r4, fp, ip, ror #4 │ │ │ │ + rscseq r5, sl, r4, lsr #4 │ │ │ │ + rsceq r4, fp, ip, asr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2081b8 <__cxa_atexit@plt+0x1fc4ac> │ │ │ │ @@ -520495,30 +520495,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2081c8 <__cxa_atexit@plt+0x1fc4bc> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r0, ror sp │ │ │ │ + rscseq r4, sl, r0, asr sp │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - smlaleq r4, fp, r8, r1 │ │ │ │ + rsceq r4, fp, r8, ror r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520548,18 +520548,18 @@ │ │ │ │ stm r2, {r1, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq r4, sl, r0, lsr sp │ │ │ │ + rscseq r4, sl, r0, lsl sp │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r4, fp, r8, lsl #2 │ │ │ │ + rsceq r4, fp, r8, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 208348 <__cxa_atexit@plt+0x1fc63c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520595,20 +520595,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r0, lsl #24 │ │ │ │ + rscseq r4, sl, r0, ror #23 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlaleq r3, fp, ip, pc @ │ │ │ │ - rscseq r4, sl, r8, asr ip │ │ │ │ - rsceq r3, fp, ip, lsr #31 │ │ │ │ + rsceq r3, fp, ip, ror pc │ │ │ │ + rscseq r4, sl, r8, lsr ip │ │ │ │ + rsceq r3, fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2083b0 <__cxa_atexit@plt+0x1fc6a4> │ │ │ │ @@ -520617,16 +520617,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, sl, ip, ror #23 │ │ │ │ - smlaleq r3, fp, r0, pc @ │ │ │ │ + rscseq r4, sl, ip, asr #23 │ │ │ │ + rsceq r3, fp, r0, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208404 <__cxa_atexit@plt+0x1fc6f8> │ │ │ │ ldr r2, [pc, #40] @ 20840c <__cxa_atexit@plt+0x1fc700> │ │ │ │ @@ -520638,15 +520638,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, fp, ip, ror #29 │ │ │ │ + rsceq r3, fp, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20843c <__cxa_atexit@plt+0x1fc730> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -520654,16 +520654,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 208450 <__cxa_atexit@plt+0x1fc744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r0, lsr pc │ │ │ │ - rsceq r3, fp, r8, ror #30 │ │ │ │ + rscseq r4, sl, r0, lsl pc │ │ │ │ + rsceq r3, fp, r8, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2084c4 <__cxa_atexit@plt+0x1fc7b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520690,30 +520690,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r0, ror #20 │ │ │ │ + rscseq r4, sl, r0, asr #20 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - smlaleq r3, fp, ip, lr │ │ │ │ + rsceq r3, fp, ip, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -520741,18 +520741,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rscseq r4, sl, ip, lsr #20 │ │ │ │ + rscseq r4, sl, ip, lsl #20 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq r3, fp, r4, lsl lr │ │ │ │ + strdeq r3, [fp], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208640 <__cxa_atexit@plt+0x1fc934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520785,20 +520785,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [sl], #140 @ 0x8c │ │ │ │ + ldrsbteq r4, [sl], #140 @ 0x8c │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r3, fp, r8, lsr #25 │ │ │ │ - rscseq r4, sl, r4, ror #18 │ │ │ │ - rsceq r3, fp, r0, lsl #25 │ │ │ │ + rsceq r3, fp, r8, lsl #25 │ │ │ │ + rscseq r4, sl, r4, asr #18 │ │ │ │ + rsceq r3, fp, r0, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2086a8 <__cxa_atexit@plt+0x1fc99c> │ │ │ │ @@ -520807,16 +520807,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r4, [sl], #132 @ 0x84 │ │ │ │ - rsceq r3, fp, r8, lsl #25 │ │ │ │ + ldrsbteq r4, [sl], #132 @ 0x84 │ │ │ │ + rsceq r3, fp, r8, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2086fc <__cxa_atexit@plt+0x1fc9f0> │ │ │ │ ldr r2, [pc, #40] @ 208704 <__cxa_atexit@plt+0x1fc9f8> │ │ │ │ @@ -520828,15 +520828,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq r3, [fp], #188 @ 0xbc │ │ │ │ + smlaleq r3, fp, ip, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 208734 <__cxa_atexit@plt+0x1fca28> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -520844,16 +520844,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 208748 <__cxa_atexit@plt+0x1fca3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r8, lsr ip │ │ │ │ - smlaleq r3, fp, r0, ip │ │ │ │ + rscseq r4, sl, r8, lsl ip │ │ │ │ + rsceq r3, fp, r0, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2087b4 <__cxa_atexit@plt+0x1fcaa8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -520878,30 +520878,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r8, ror #14 │ │ │ │ + rscseq r4, sl, r8, asr #14 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r3, fp, r4, lsr #22 │ │ │ │ + rsceq r3, fp, r4, lsl #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 208850 <__cxa_atexit@plt+0x1fcb44> │ │ │ │ ldr r2, [pc, #40] @ 208858 <__cxa_atexit@plt+0x1fcb4c> │ │ │ │ @@ -520913,27 +520913,27 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r3, fp, ip, asr #20 │ │ │ │ + rsceq r3, fp, ip, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #-4] │ │ │ │ ldrne r7, [pc, #8] @ 208888 <__cxa_atexit@plt+0x1fcb7c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [sl], #168 @ 0xa8 │ │ │ │ - rsceq r3, fp, r0, ror #22 │ │ │ │ + ldrsbteq r4, [sl], #168 @ 0xa8 │ │ │ │ + rsceq r3, fp, r0, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 208930 <__cxa_atexit@plt+0x1fcc24> │ │ │ │ @@ -520973,33 +520973,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 208940 <__cxa_atexit@plt+0x1fcc34> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r4, lsr #12 │ │ │ │ + rscseq r4, sl, r4, lsl #12 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - smlalseq r4, sl, r8, r6 │ │ │ │ + rscseq r4, sl, r8, ror r6 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r3, fp, r4, asr sl │ │ │ │ + rsceq r3, fp, r4, lsr sl │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -521035,20 +521035,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 208a50 <__cxa_atexit@plt+0x1fcd44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrhteq r4, [sl], #80 @ 0x50 │ │ │ │ + smlalseq r4, sl, r0, r5 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq r3, fp, r8, asr #19 │ │ │ │ - rscseq r4, sl, r8, asr r9 │ │ │ │ - rsceq r3, fp, r0, lsr #19 │ │ │ │ + rsceq r3, fp, r8, lsr #19 │ │ │ │ + rscseq r4, sl, r8, lsr r9 │ │ │ │ + rsceq r3, fp, r0, lsl #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 208b1c <__cxa_atexit@plt+0x1fce10> │ │ │ │ ldr r3, [pc, #204] @ 208b48 <__cxa_atexit@plt+0x1fce3c> │ │ │ │ @@ -521102,21 +521102,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 208b5c <__cxa_atexit@plt+0x1fce50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - rscseq r4, sl, ip, asr #9 │ │ │ │ + rscseq r4, sl, ip, lsr #9 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rsceq r3, fp, r0, asr #17 │ │ │ │ - rsceq r3, fp, r4, ror #17 │ │ │ │ - rscseq r4, sl, r4, ror #16 │ │ │ │ - smlaleq r3, fp, r4, r8 │ │ │ │ + rsceq r3, fp, r0, lsr #17 │ │ │ │ + rsceq r3, fp, r4, asr #17 │ │ │ │ + rscseq r4, sl, r4, asr #16 │ │ │ │ + rsceq r3, fp, r4, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -521155,30 +521155,30 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 208c30 <__cxa_atexit@plt+0x1fcf24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - ldrsbteq r4, [sl], #48 @ 0x30 │ │ │ │ + ldrhteq r4, [sl], #48 @ 0x30 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - rsceq r3, fp, r8, ror #15 │ │ │ │ - rscseq r4, sl, r8, ror r7 │ │ │ │ + rsceq r3, fp, r8, asr #15 │ │ │ │ + rscseq r4, sl, r8, asr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 208c5c <__cxa_atexit@plt+0x1fcf50> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - strhteq r3, [fp], #120 @ 0x78 │ │ │ │ - rsceq r3, fp, ip, lsr #15 │ │ │ │ + smlaleq r3, fp, r8, r7 │ │ │ │ + rsceq r3, fp, ip, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 208ca8 <__cxa_atexit@plt+0x1fcf9c> │ │ │ │ ldr r2, [pc, #48] @ 208cb4 <__cxa_atexit@plt+0x1fcfa8> │ │ │ │ @@ -521191,18 +521191,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 208cbc <__cxa_atexit@plt+0x1fcfb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r8, ror #4 │ │ │ │ - rsceq r3, fp, r8, ror r7 │ │ │ │ - rscseq r4, sl, r8, ror #5 │ │ │ │ - rsceq r3, fp, r8, asr #14 │ │ │ │ + rscseq r4, sl, r8, asr #4 │ │ │ │ + rsceq r3, fp, r8, asr r7 │ │ │ │ + rscseq r4, sl, r8, asr #5 │ │ │ │ + rsceq r3, fp, r8, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -521219,17 +521219,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 208d28 <__cxa_atexit@plt+0x1fd01c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r4, sl, ip, ror r6 │ │ │ │ - rsceq r3, fp, r8, lsl #14 │ │ │ │ - strdeq r3, [fp], #104 @ 0x68 @ │ │ │ │ + rscseq r4, sl, ip, asr r6 │ │ │ │ + rsceq r3, fp, r8, ror #13 │ │ │ │ + ldrdeq r3, [fp], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 208d84 <__cxa_atexit@plt+0x1fd078> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -521245,17 +521245,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r0, lsr #3 │ │ │ │ - rsceq r3, fp, r4, lsr #13 │ │ │ │ - rsceq r3, fp, r0, lsr #13 │ │ │ │ + rscseq r4, sl, r0, lsl #3 │ │ │ │ + rsceq r3, fp, r4, lsl #13 │ │ │ │ + rsceq r3, fp, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 208e00 <__cxa_atexit@plt+0x1fd0f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -521276,27 +521276,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 208e14 <__cxa_atexit@plt+0x1fd108> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, sl, r8, lsr r1 │ │ │ │ - rscseq r4, sl, r4, lsr #11 │ │ │ │ - rscseq r4, sl, r0, lsr #3 │ │ │ │ - rsceq r3, fp, r8, asr #12 │ │ │ │ + rscseq r4, sl, r8, lsl r1 │ │ │ │ + rscseq r4, sl, r4, lsl #11 │ │ │ │ + rscseq r4, sl, r0, lsl #3 │ │ │ │ rsceq r3, fp, r8, lsr #12 │ │ │ │ + rsceq r3, fp, r8, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 208e38 <__cxa_atexit@plt+0x1fd12c> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq r3, fp, r8, lsl r6 │ │ │ │ + strdeq r3, [fp], #88 @ 0x58 @ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 208e5c <__cxa_atexit@plt+0x1fd150> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -521339,17 +521339,17 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 208f0c <__cxa_atexit@plt+0x1fd200> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ + rscseq r4, sl, ip, ror r0 │ │ │ │ smlalseq r4, sl, ip, r0 │ │ │ │ - ldrhteq r4, [sl], #12 │ │ │ │ - rsceq r3, fp, r8, lsl #11 │ │ │ │ + rsceq r3, fp, r8, ror #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 208f54 <__cxa_atexit@plt+0x1fd248> │ │ │ │ @@ -521387,18 +521387,18 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 208fb4 <__cxa_atexit@plt+0x1fd2a8> │ │ │ │ b 209084 <__cxa_atexit@plt+0x1fd378> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rscseq r3, sl, ip, asr #31 │ │ │ │ + rscseq r3, sl, ip, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrhteq r3, [sl], #252 @ 0xfc │ │ │ │ + smlalseq r3, sl, ip, pc @ │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209004 <__cxa_atexit@plt+0x1fd2f8> │ │ │ │ ldr r7, [pc, #48] @ 209020 <__cxa_atexit@plt+0x1fd314> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -521411,15 +521411,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 209024 <__cxa_atexit@plt+0x1fd318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r3, sl, ip, lsr pc │ │ │ │ + rscseq r3, sl, ip, lsl pc │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209050 <__cxa_atexit@plt+0x1fd344> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #48] @ 209078 <__cxa_atexit@plt+0x1fd36c> │ │ │ │ @@ -521432,15 +521432,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 20906c <__cxa_atexit@plt+0x1fd360> │ │ │ │ b 209084 <__cxa_atexit@plt+0x1fd378> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, sl, r0, lsl #30 │ │ │ │ + rscseq r3, sl, r0, ror #29 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2090b0 <__cxa_atexit@plt+0x1fd3a4> │ │ │ │ @@ -521492,15 +521492,15 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq r3, sl, r4, lsl lr │ │ │ │ + ldrshteq r3, [sl], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2091b0 <__cxa_atexit@plt+0x1fd4a4> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ @@ -521519,23 +521519,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r3, sl, r4, lsr #27 │ │ │ │ + rscseq r3, sl, r4, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 2091f4 <__cxa_atexit@plt+0x1fd4e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, sl, r0, ror #26 │ │ │ │ + rscseq r3, sl, r0, asr #26 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209220 <__cxa_atexit@plt+0x1fd514> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #136] @ 2092a0 <__cxa_atexit@plt+0x1fd594> │ │ │ │ @@ -521569,16 +521569,16 @@ │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq r3, sl, r0, ror #25 │ │ │ │ - rscseq r3, sl, r0, lsr sp │ │ │ │ + rscseq r3, sl, r0, asr #25 │ │ │ │ + rscseq r3, sl, r0, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2092e8 <__cxa_atexit@plt+0x1fd5dc> │ │ │ │ add r3, r5, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ @@ -521597,23 +521597,23 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r3, sl, ip, ror #24 │ │ │ │ + rscseq r3, sl, ip, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20932c <__cxa_atexit@plt+0x1fd620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, sl, r8, lsr #24 │ │ │ │ + rscseq r3, sl, r8, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2093b8 <__cxa_atexit@plt+0x1fd6ac> │ │ │ │ ldr r3, [pc, #120] @ 2093c8 <__cxa_atexit@plt+0x1fd6bc> │ │ │ │ @@ -521646,15 +521646,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2093d0 <__cxa_atexit@plt+0x1fd6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r3, fp, r4, asr #1 │ │ │ │ + rsceq r3, fp, r4, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -521794,17 +521794,17 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 209628 <__cxa_atexit@plt+0x1fd91c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ + rscseq r3, sl, r4, lsl #21 │ │ │ │ rscseq r3, sl, r4, lsr #21 │ │ │ │ - rscseq r3, sl, r4, asr #21 │ │ │ │ - rsceq r2, fp, r4, ror lr │ │ │ │ + rsceq r2, fp, r4, asr lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209670 <__cxa_atexit@plt+0x1fd964> │ │ │ │ @@ -521842,18 +521842,18 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 2096d0 <__cxa_atexit@plt+0x1fd9c4> │ │ │ │ b 2097a0 <__cxa_atexit@plt+0x1fda94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - ldrsbteq r3, [sl], #148 @ 0x94 │ │ │ │ + ldrhteq r3, [sl], #148 @ 0x94 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rscseq r3, sl, r4, asr #19 │ │ │ │ + rscseq r3, sl, r4, lsr #19 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 209720 <__cxa_atexit@plt+0x1fda14> │ │ │ │ ldr r7, [pc, #48] @ 20973c <__cxa_atexit@plt+0x1fda30> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -521866,15 +521866,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 209740 <__cxa_atexit@plt+0x1fda34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq r3, sl, r4, asr #18 │ │ │ │ + rscseq r3, sl, r4, lsr #18 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 20976c <__cxa_atexit@plt+0x1fda60> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #48] @ 209794 <__cxa_atexit@plt+0x1fda88> │ │ │ │ @@ -521887,15 +521887,15 @@ │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 209788 <__cxa_atexit@plt+0x1fda7c> │ │ │ │ b 2097a0 <__cxa_atexit@plt+0x1fda94> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rscseq r3, sl, r8, lsl #18 │ │ │ │ + rscseq r3, sl, r8, ror #17 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2097e8 <__cxa_atexit@plt+0x1fdadc> │ │ │ │ @@ -521928,47 +521928,47 @@ │ │ │ │ b fd0364 <__cxa_atexit@plt+0xfc4658> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #12] @ 209838 <__cxa_atexit@plt+0x1fdb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r3, sl, r0, asr #16 │ │ │ │ + rscseq r3, sl, r0, lsr #16 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlalseq r3, sl, r0, r8 │ │ │ │ + rscseq r3, sl, r0, ror r8 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 209868 <__cxa_atexit@plt+0x1fdb5c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b fd0364 <__cxa_atexit@plt+0xfc4658> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 20987c <__cxa_atexit@plt+0x1fdb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [sl], #124 @ 0x7c │ │ │ │ + ldrsbteq r3, [sl], #124 @ 0x7c │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2098a8 <__cxa_atexit@plt+0x1fdb9c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #24] @ 2098b8 <__cxa_atexit@plt+0x1fdbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ b fd0364 <__cxa_atexit@plt+0xfc4658> │ │ │ │ - rscseq r3, sl, ip, asr #15 │ │ │ │ + rscseq r3, sl, ip, lsr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 209944 <__cxa_atexit@plt+0x1fdc38> │ │ │ │ ldr r3, [pc, #120] @ 209954 <__cxa_atexit@plt+0x1fdc48> │ │ │ │ @@ -522001,15 +522001,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20995c <__cxa_atexit@plt+0x1fdc50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r2, fp, r0, asr #22 │ │ │ │ + rsceq r2, fp, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -522139,15 +522139,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 209b84 <__cxa_atexit@plt+0x1fde78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r2, fp, ip, lsl r9 │ │ │ │ + strdeq r2, [fp], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -522327,24 +522327,24 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 209ce8 <__cxa_atexit@plt+0x1fdfdc> │ │ │ │ - rscseq r3, sl, r0, ror #6 │ │ │ │ + rscseq r3, sl, r0, asr #6 │ │ │ │ andeq r0, r0, r8, asr #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rscseq r3, sl, r8, lsr r2 │ │ │ │ + rscseq r3, sl, r8, lsl r2 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -522471,23 +522471,23 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 209f98 <__cxa_atexit@plt+0x1fe28c> │ │ │ │ - ldrhteq r3, [sl], #0 │ │ │ │ + smlalseq r3, sl, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r2, sl, r8, lsl #31 │ │ │ │ + rscseq r2, sl, r8, ror #30 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -522599,22 +522599,22 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a1b8 <__cxa_atexit@plt+0x1fe4ac> │ │ │ │ - smlalseq r2, sl, r0, lr │ │ │ │ + rscseq r2, sl, r0, ror lr │ │ │ │ andeq r0, r0, r8, lsl #12 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rscseq r2, sl, r8, ror #26 │ │ │ │ + rscseq r2, sl, r8, asr #26 │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -522709,21 +522709,21 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a38c <__cxa_atexit@plt+0x1fe680> │ │ │ │ - ldrhteq r2, [sl], #204 @ 0xcc │ │ │ │ + smlalseq r2, sl, ip, ip │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, r4, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlalseq r2, sl, r4, fp │ │ │ │ + rscseq r2, sl, r4, ror fp │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r2, #24]! │ │ │ │ @@ -522805,20 +522805,20 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a528 <__cxa_atexit@plt+0x1fe81c> │ │ │ │ - rscseq r2, sl, r0, lsr #22 │ │ │ │ + rscseq r2, sl, r0, lsl #22 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - ldrshteq r2, [sl], #152 @ 0x98 │ │ │ │ + ldrsbteq r2, [sl], #152 @ 0x98 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -522882,19 +522882,19 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a680 <__cxa_atexit@plt+0x1fe974> │ │ │ │ - rscseq r2, sl, r8, asr #19 │ │ │ │ + rscseq r2, sl, r8, lsr #19 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rscseq r2, sl, r0, lsr #17 │ │ │ │ + rscseq r2, sl, r0, lsl #17 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r3, #20]! │ │ │ │ @@ -522942,18 +522942,18 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a790 <__cxa_atexit@plt+0x1fea84> │ │ │ │ - ldrhteq r2, [sl], #136 @ 0x88 │ │ │ │ + smlalseq r2, sl, r8, r8 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - smlalseq r2, sl, r0, r7 │ │ │ │ + rscseq r2, sl, r0, ror r7 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -522975,15 +522975,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20a850 <__cxa_atexit@plt+0x1feb44> │ │ │ │ - ldrshteq r2, [sl], #120 @ 0x78 │ │ │ │ + ldrsbteq r2, [sl], #120 @ 0x78 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -522991,15 +522991,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 20a8d4 <__cxa_atexit@plt+0x1febc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - smlalseq r2, sl, r8, r7 │ │ │ │ + rscseq r2, sl, r8, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20a960 <__cxa_atexit@plt+0x1fec54> │ │ │ │ ldr r3, [pc, #120] @ 20a970 <__cxa_atexit@plt+0x1fec64> │ │ │ │ @@ -523032,15 +523032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20a978 <__cxa_atexit@plt+0x1fec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r1, fp, ip, lsr #22 │ │ │ │ + rsceq r1, fp, ip, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ @@ -523222,25 +523222,25 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20aadc <__cxa_atexit@plt+0x1fedd0> │ │ │ │ - rscseq r2, sl, ip, asr r4 │ │ │ │ - rscseq r2, sl, r0, asr r4 │ │ │ │ + rscseq r2, sl, ip, lsr r4 │ │ │ │ + rscseq r2, sl, r0, lsr r4 │ │ │ │ andeq r0, r0, r0, lsr #21 │ │ │ │ andeq r0, r0, r0, asr #20 │ │ │ │ andeq r0, r0, r4, ror r9 │ │ │ │ andeq r0, r0, r8, ror #16 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #10 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - rscseq r2, sl, r8, lsr r4 │ │ │ │ + rscseq r2, sl, r8, lsl r4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -523369,24 +523369,24 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20ad98 <__cxa_atexit@plt+0x1ff08c> │ │ │ │ - rscseq r2, sl, r0, lsr #3 │ │ │ │ - smlalseq r2, sl, r4, r1 │ │ │ │ + rscseq r2, sl, r0, lsl #3 │ │ │ │ + rscseq r2, sl, r4, ror r1 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ muleq r0, r8, r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq r2, sl, ip, ror r1 │ │ │ │ + rscseq r2, sl, ip, asr r1 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -523500,23 +523500,23 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20afc4 <__cxa_atexit@plt+0x1ff2b8> │ │ │ │ - rscseq r1, sl, r4, ror pc │ │ │ │ - rscseq r1, sl, r8, ror #30 │ │ │ │ + rscseq r1, sl, r4, asr pc │ │ │ │ + rscseq r1, sl, r8, asr #30 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ andeq r0, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r0, lsl r5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, sl, r0, asr pc │ │ │ │ + rscseq r1, sl, r0, lsr pc │ │ │ │ andeq r0, r0, r7, lsl #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -523613,22 +523613,22 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20b1a4 <__cxa_atexit@plt+0x1ff498> │ │ │ │ - smlalseq r1, sl, r4, sp │ │ │ │ - rscseq r1, sl, r8, lsl #27 │ │ │ │ + rscseq r1, sl, r4, ror sp │ │ │ │ + rscseq r1, sl, r8, ror #26 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq r1, sl, r0, ror sp │ │ │ │ + rscseq r1, sl, r0, asr sp │ │ │ │ andeq r0, r0, r7, lsl #25 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r2, #24]! │ │ │ │ @@ -523712,21 +523712,21 @@ │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20b34c <__cxa_atexit@plt+0x1ff640> │ │ │ │ - rscseq r1, sl, ip, ror #23 │ │ │ │ - rscseq r1, sl, r0, ror #23 │ │ │ │ + rscseq r1, sl, ip, asr #23 │ │ │ │ + rscseq r1, sl, r0, asr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rscseq r1, sl, r8, asr #23 │ │ │ │ + rscseq r1, sl, r8, lsr #23 │ │ │ │ andeq r0, r0, r7, lsl #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -523792,20 +523792,20 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 20b4b0 <__cxa_atexit@plt+0x1ff7a4> │ │ │ │ - rscseq r1, sl, r8, lsl #21 │ │ │ │ - rscseq r1, sl, ip, ror sl │ │ │ │ + rscseq r1, sl, r8, ror #20 │ │ │ │ + rscseq r1, sl, ip, asr sl │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r1, sl, r4, ror #20 │ │ │ │ + rscseq r1, sl, r4, asr #20 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r3, #20]! │ │ │ │ @@ -523855,19 +523855,19 @@ │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ b 20b5cc <__cxa_atexit@plt+0x1ff8c0> │ │ │ │ - rscseq r1, sl, ip, ror #18 │ │ │ │ - rscseq r1, sl, r0, ror #18 │ │ │ │ + rscseq r1, sl, ip, asr #18 │ │ │ │ + rscseq r1, sl, r0, asr #18 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, sl, r8, asr #18 │ │ │ │ + rscseq r1, sl, r8, lsr #18 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -523891,16 +523891,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20b698 <__cxa_atexit@plt+0x1ff98c> │ │ │ │ - rscseq r1, sl, r0, lsr #17 │ │ │ │ - smlalseq r1, sl, r4, r8 │ │ │ │ + rscseq r1, sl, r0, lsl #17 │ │ │ │ + rscseq r1, sl, r4, ror r8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -523910,16 +523910,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20b734 <__cxa_atexit@plt+0x1ffa28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sl, r4, lsr r8 │ │ │ │ - rscseq r1, sl, r8, lsr #16 │ │ │ │ + rscseq r1, sl, r4, lsl r8 │ │ │ │ + rscseq r1, sl, r8, lsl #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20b77c <__cxa_atexit@plt+0x1ffa70> │ │ │ │ ldr r7, [pc, #52] @ 20b78c <__cxa_atexit@plt+0x1ffa80> │ │ │ │ @@ -523934,15 +523934,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20b790 <__cxa_atexit@plt+0x1ffa84> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r0, fp, r4, lsr #26 │ │ │ │ + rsceq r0, fp, r4, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -524073,16 +524073,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20b9c0 <__cxa_atexit@plt+0x1ffcb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sl, r8, lsr #11 │ │ │ │ - smlalseq r1, sl, ip, r5 │ │ │ │ + rscseq r1, sl, r8, lsl #11 │ │ │ │ + rscseq r1, sl, ip, ror r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20ba54 <__cxa_atexit@plt+0x1ffd48> │ │ │ │ ldr r3, [pc, #128] @ 20ba64 <__cxa_atexit@plt+0x1ffd58> │ │ │ │ @@ -524117,15 +524117,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20ba6c <__cxa_atexit@plt+0x1ffd60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r0, fp, r0, asr sl │ │ │ │ + rsceq r0, fp, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr lr, [r3, #3] │ │ │ │ @@ -524263,15 +524263,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20bcb4 <__cxa_atexit@plt+0x1fffa8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r0, fp, r8, lsl #16 │ │ │ │ + rsceq r0, fp, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -524402,16 +524402,16 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20bee4 <__cxa_atexit@plt+0x2001d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, sl, r4, lsl #1 │ │ │ │ - rscseq r1, sl, r8, ror r0 │ │ │ │ + rscseq r1, sl, r4, rrx │ │ │ │ + rscseq r1, sl, r8, asr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 20933c <__cxa_atexit@plt+0x1fd630> │ │ │ │ @@ -524453,15 +524453,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20bfac <__cxa_atexit@plt+0x2002a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r0, fp, ip, lsl r5 │ │ │ │ + strdeq r0, [fp], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr lr, [r3, #3] │ │ │ │ @@ -524652,15 +524652,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ ldrdeq sl, [r6], #124 @ 0x7c @ │ │ │ │ ldrdeq sl, [r6], #126 @ 0x7e @ │ │ │ │ rsceq sl, r6, r4, ror #15 │ │ │ │ rsceq sl, r6, r9, ror #15 │ │ │ │ - rsceq r0, fp, r8, asr #4 │ │ │ │ + rsceq r0, fp, r8, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 20c2fc <__cxa_atexit@plt+0x2005f0> │ │ │ │ cmp r3, #2 │ │ │ │ @@ -524784,15 +524784,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 20c4d8 <__cxa_atexit@plt+0x2007cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rsceq r0, fp, ip, lsr #32 │ │ │ │ + rsceq r0, fp, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20c52c <__cxa_atexit@plt+0x200820> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -524807,15 +524807,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 20c538 <__cxa_atexit@plt+0x20082c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [sl], #148 @ 0x94 │ │ │ │ + ldrsbteq r0, [sl], #148 @ 0x94 │ │ │ │ rsceq sl, r6, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20c58c <__cxa_atexit@plt+0x200880> │ │ │ │ mov r0, r4 │ │ │ │ @@ -524831,15 +524831,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 20c598 <__cxa_atexit@plt+0x20088c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, sl, r4, r9 │ │ │ │ + rscseq r0, sl, r4, ror r9 │ │ │ │ rsceq sl, r6, sl, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20c5ec <__cxa_atexit@plt+0x2008e0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -524855,15 +524855,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 20c5f8 <__cxa_atexit@plt+0x2008ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, r4, lsr r9 │ │ │ │ + rscseq r0, sl, r4, lsl r9 │ │ │ │ rsceq sl, r6, r1, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20c64c <__cxa_atexit@plt+0x200940> │ │ │ │ mov r0, r4 │ │ │ │ @@ -524879,17 +524879,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 20c658 <__cxa_atexit@plt+0x20094c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [sl], #132 @ 0x84 │ │ │ │ + ldrhteq r0, [sl], #132 @ 0x84 │ │ │ │ rsceq sl, r6, r8, lsl r4 │ │ │ │ - rsceq pc, sl, r4, ror #29 │ │ │ │ + rsceq pc, sl, r4, asr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20c6f4 <__cxa_atexit@plt+0x2009e8> │ │ │ │ ldr r7, [pc, #132] @ 20c704 <__cxa_atexit@plt+0x2009f8> │ │ │ │ @@ -524924,20 +524924,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 20c718 <__cxa_atexit@plt+0x200a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsceq pc, sl, ip, asr lr @ │ │ │ │ - rsceq pc, sl, r4, lsr #28 │ │ │ │ - rsceq pc, sl, r0, ror #28 │ │ │ │ - rsceq pc, sl, ip, asr #28 │ │ │ │ - rsceq pc, sl, r4, ror #28 │ │ │ │ - rsceq pc, sl, r8, lsr #28 │ │ │ │ + rsceq pc, sl, ip, lsr lr @ │ │ │ │ + rsceq pc, sl, r4, lsl #28 │ │ │ │ + rsceq pc, sl, r0, asr #28 │ │ │ │ + rsceq pc, sl, ip, lsr #28 │ │ │ │ + rsceq pc, sl, r4, asr #28 │ │ │ │ + rsceq pc, sl, r8, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 20c770 <__cxa_atexit@plt+0x200a64> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #68] @ 20c784 <__cxa_atexit@plt+0x200a78> │ │ │ │ @@ -524955,18 +524955,18 @@ │ │ │ │ moveq r7, r2 │ │ │ │ b 20c778 <__cxa_atexit@plt+0x200a6c> │ │ │ │ ldr r7, [pc, #16] @ 20c788 <__cxa_atexit@plt+0x200a7c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - strhteq pc, [sl], #220 @ 0xdc @ │ │ │ │ - smlaleq pc, sl, r8, sp @ │ │ │ │ - ldrdeq pc, [sl], #208 @ 0xd0 @ │ │ │ │ - strhteq pc, [sl], #220 @ 0xdc @ │ │ │ │ + smlaleq pc, sl, ip, sp @ │ │ │ │ + rsceq pc, sl, r8, ror sp @ │ │ │ │ + strhteq pc, [sl], #208 @ 0xd0 @ │ │ │ │ + smlaleq pc, sl, ip, sp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20c7fc <__cxa_atexit@plt+0x200af0> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -525011,18 +525011,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20c7d8 <__cxa_atexit@plt+0x200acc> │ │ │ │ - rscseq r0, sl, r0, ror r8 │ │ │ │ + rscseq r0, sl, r0, asr r8 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, sl, r8, ror sp @ │ │ │ │ + rsceq pc, sl, r8, asr sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525045,15 +525045,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20c8a4 <__cxa_atexit@plt+0x200b98> │ │ │ │ - rscseq r0, sl, r4, lsr #15 │ │ │ │ + rscseq r0, sl, r4, lsl #15 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -525061,15 +525061,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 20c92c <__cxa_atexit@plt+0x200c20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, r0, asr #14 │ │ │ │ + rscseq r0, sl, r0, lsr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20c9c0 <__cxa_atexit@plt+0x200cb4> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -525124,20 +525124,20 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20c974 <__cxa_atexit@plt+0x200c68> │ │ │ │ - rscseq r0, sl, ip, asr #13 │ │ │ │ - ldrsbteq r0, [sl], #108 @ 0x6c │ │ │ │ + rscseq r0, sl, ip, lsr #13 │ │ │ │ + ldrhteq r0, [sl], #108 @ 0x6c │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - strhteq pc, [sl], #184 @ 0xb8 @ │ │ │ │ - ldrhteq r0, [sl], #104 @ 0x68 │ │ │ │ + smlaleq pc, sl, r8, fp @ │ │ │ │ + smlalseq r0, sl, r8, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525170,18 +525170,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20ca70 <__cxa_atexit@plt+0x200d64> │ │ │ │ - ldrsbteq r0, [sl], #80 @ 0x50 │ │ │ │ - rscseq r0, sl, r0, ror #11 │ │ │ │ + ldrhteq r0, [sl], #80 @ 0x50 │ │ │ │ + rscseq r0, sl, r0, asr #11 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrhteq r0, [sl], #92 @ 0x5c │ │ │ │ + smlalseq r0, sl, ip, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -525198,17 +525198,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 20cb58 <__cxa_atexit@plt+0x200e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, ip, lsr r5 │ │ │ │ - rscseq r0, sl, ip, asr #10 │ │ │ │ - rscseq r0, sl, r8, lsr #10 │ │ │ │ + rscseq r0, sl, ip, lsl r5 │ │ │ │ + rscseq r0, sl, ip, lsr #10 │ │ │ │ + rscseq r0, sl, r8, lsl #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20cbc4 <__cxa_atexit@plt+0x200eb8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -525253,18 +525253,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20cba0 <__cxa_atexit@plt+0x200e94> │ │ │ │ - rscseq r0, sl, r8, lsr #9 │ │ │ │ + rscseq r0, sl, r8, lsl #9 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - strhteq pc, [sl], #152 @ 0x98 @ │ │ │ │ + smlaleq pc, sl, r8, r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525287,15 +525287,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20cc6c <__cxa_atexit@plt+0x200f60> │ │ │ │ - ldrsbteq r0, [sl], #60 @ 0x3c │ │ │ │ + ldrhteq r0, [sl], #60 @ 0x3c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -525303,15 +525303,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 20ccf4 <__cxa_atexit@plt+0x200fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, sl, r8, ror r3 │ │ │ │ + rscseq r0, sl, r8, asr r3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20cd64 <__cxa_atexit@plt+0x201058> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -525357,19 +525357,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20cd3c <__cxa_atexit@plt+0x201030> │ │ │ │ - rscseq r0, sl, r0, lsl #4 │ │ │ │ - ldrshteq r0, [sl], #20 │ │ │ │ + rscseq r0, sl, r0, ror #3 │ │ │ │ + ldrsbteq r0, [sl], #20 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq pc, sl, ip, lsl r8 @ │ │ │ │ + strdeq pc, [sl], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525393,16 +525393,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20ce10 <__cxa_atexit@plt+0x201104> │ │ │ │ - rscseq r0, sl, ip, lsr #2 │ │ │ │ - rscseq r0, sl, r0, lsr #2 │ │ │ │ + rscseq r0, sl, ip, lsl #2 │ │ │ │ + rscseq r0, sl, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -525412,16 +525412,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20ceac <__cxa_atexit@plt+0x2011a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [sl], #12 │ │ │ │ - ldrhteq r0, [sl], #0 │ │ │ │ + smlalseq r0, sl, ip, r0 │ │ │ │ + smlalseq r0, sl, r0, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20cf1c <__cxa_atexit@plt+0x201210> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -525467,19 +525467,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20cef4 <__cxa_atexit@plt+0x2011e8> │ │ │ │ - rscseq r0, sl, r8, asr #32 │ │ │ │ - rscseq r0, sl, ip, lsr r0 │ │ │ │ + rscseq r0, sl, r8, lsr #32 │ │ │ │ + rscseq r0, sl, ip, lsl r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq pc, sl, r8, ror r6 @ │ │ │ │ + rsceq pc, sl, r8, asr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525503,16 +525503,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20cfc8 <__cxa_atexit@plt+0x2012bc> │ │ │ │ - rscseq pc, r9, r4, ror pc @ │ │ │ │ - rscseq pc, r9, r8, ror #30 │ │ │ │ + rscseq pc, r9, r4, asr pc @ │ │ │ │ + rscseq pc, r9, r8, asr #30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -525522,16 +525522,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20d064 <__cxa_atexit@plt+0x201358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r4, lsl #30 │ │ │ │ - ldrshteq pc, [r9], #232 @ 0xe8 @ │ │ │ │ + rscseq pc, r9, r4, ror #29 │ │ │ │ + ldrsbteq pc, [r9], #232 @ 0xe8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20d0cc <__cxa_atexit@plt+0x2013c0> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -525577,15 +525577,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 20d0ac <__cxa_atexit@plt+0x2013a0> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq pc, sl, ip, asr #9 │ │ │ │ + rsceq pc, sl, ip, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525677,19 +525677,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20d23c <__cxa_atexit@plt+0x201530> │ │ │ │ - rscseq pc, r9, r0, lsl #26 │ │ │ │ - ldrshteq pc, [r9], #196 @ 0xc4 @ │ │ │ │ + rscseq pc, r9, r0, ror #25 │ │ │ │ + ldrsbteq pc, [r9], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq pc, sl, r8, lsr r3 @ │ │ │ │ + rsceq pc, sl, r8, lsl r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525713,16 +525713,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20d310 <__cxa_atexit@plt+0x201604> │ │ │ │ - rscseq pc, r9, ip, lsr #24 │ │ │ │ - rscseq pc, r9, r0, lsr #24 │ │ │ │ + rscseq pc, r9, ip, lsl #24 │ │ │ │ + rscseq pc, r9, r0, lsl #24 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -525732,16 +525732,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20d3ac <__cxa_atexit@plt+0x2016a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addlt r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq pc, [r9], #188 @ 0xbc @ │ │ │ │ - ldrhteq pc, [r9], #176 @ 0xb0 @ │ │ │ │ + smlalseq pc, r9, ip, fp @ │ │ │ │ + smlalseq pc, r9, r0, fp @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20d418 <__cxa_atexit@plt+0x20170c> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -525786,18 +525786,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20d3f4 <__cxa_atexit@plt+0x2016e8> │ │ │ │ - rscseq pc, r9, r4, asr ip @ │ │ │ │ + rscseq pc, r9, r4, lsr ip @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq pc, sl, r8, lsl #3 │ │ │ │ + rsceq pc, sl, r8, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525820,15 +525820,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20d4c0 <__cxa_atexit@plt+0x2017b4> │ │ │ │ - rscseq pc, r9, r8, lsl #23 │ │ │ │ + rscseq pc, r9, r8, ror #22 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -525836,15 +525836,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 20d548 <__cxa_atexit@plt+0x20183c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addlt r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r4, lsr #22 │ │ │ │ + rscseq pc, r9, r4, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20d5b0 <__cxa_atexit@plt+0x2018a4> │ │ │ │ ands r3, r9, #3 │ │ │ │ @@ -525890,15 +525890,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r8, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 20d590 <__cxa_atexit@plt+0x201884> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq lr, [sl], #244 @ 0xf4 @ │ │ │ │ + ldrdeq lr, [sl], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -525985,16 +525985,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq lr, sl, r0, lsr #29 │ │ │ │ - rscseq pc, r9, r0, asr #17 │ │ │ │ + rsceq lr, sl, r0, lsl #29 │ │ │ │ + rscseq pc, r9, r0, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -526010,15 +526010,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d804 <__cxa_atexit@plt+0x201af8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq pc, r9, ip, lsl #16 │ │ │ │ + rscseq pc, r9, ip, ror #15 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -526032,15 +526032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20d85c <__cxa_atexit@plt+0x201b50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq pc, [r9], #116 @ 0x74 @ │ │ │ │ + smlalseq pc, r9, r4, r7 @ │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20d8c0 <__cxa_atexit@plt+0x201bb4> │ │ │ │ @@ -526065,15 +526065,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20d8dc <__cxa_atexit@plt+0x201bd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ rsceq r9, r6, r2, lsr #3 │ │ │ │ rsceq r9, r6, ip, lsr #3 │ │ │ │ - rsceq lr, sl, ip, lsl sp │ │ │ │ + strdeq lr, [sl], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20d910 <__cxa_atexit@plt+0x201c04> │ │ │ │ ldr r8, [pc, #32] @ 20d914 <__cxa_atexit@plt+0x201c08> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -526111,15 +526111,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20d994 <__cxa_atexit@plt+0x201c88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ rsceq r9, r6, sl, ror #1 │ │ │ │ strdeq r9, [r6], #4 @ │ │ │ │ - rsceq lr, sl, r8, ror #24 │ │ │ │ + rsceq lr, sl, r8, asr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20d9c8 <__cxa_atexit@plt+0x201cbc> │ │ │ │ ldr r8, [pc, #32] @ 20d9cc <__cxa_atexit@plt+0x201cc0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -526135,15 +526135,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 20d9f4 <__cxa_atexit@plt+0x201ce8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rsceq lr, sl, r0, lsl #24 │ │ │ │ + rsceq lr, sl, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20da48 <__cxa_atexit@plt+0x201d3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -526158,15 +526158,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 20da54 <__cxa_atexit@plt+0x201d48> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [r9], #72 @ 0x48 @ │ │ │ │ + ldrhteq pc, [r9], #72 @ 0x48 @ │ │ │ │ rsceq r9, r6, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 20daa8 <__cxa_atexit@plt+0x201d9c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -526182,17 +526182,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 20dab4 <__cxa_atexit@plt+0x201da8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r8, ror r4 @ │ │ │ │ + rscseq pc, r9, r8, asr r4 @ │ │ │ │ rsceq r8, r6, r2, lsr #31 │ │ │ │ - rsceq lr, sl, r0, asr fp │ │ │ │ + rsceq lr, sl, r0, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20db18 <__cxa_atexit@plt+0x201e0c> │ │ │ │ ldr r3, [pc, #76] @ 20db28 <__cxa_atexit@plt+0x201e1c> │ │ │ │ @@ -526213,32 +526213,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20db34 <__cxa_atexit@plt+0x201e28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq lr, sl, ip, lsl #22 │ │ │ │ - strdeq lr, [sl], #168 @ 0xa8 @ │ │ │ │ - rsceq lr, sl, r0, lsl #22 │ │ │ │ - ldrdeq lr, [sl], #164 @ 0xa4 @ │ │ │ │ + rsceq lr, sl, ip, ror #21 │ │ │ │ + ldrdeq lr, [sl], #168 @ 0xa8 @ │ │ │ │ + rsceq lr, sl, r0, ror #21 │ │ │ │ + strhteq lr, [sl], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20db6c <__cxa_atexit@plt+0x201e60> │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r7, [pc, #28] @ 20db70 <__cxa_atexit@plt+0x201e64> │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, sl, r8, lsr #21 │ │ │ │ - smlaleq lr, sl, r4, sl │ │ │ │ + rsceq lr, sl, r8, lsl #21 │ │ │ │ + rsceq lr, sl, r4, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20dc30 <__cxa_atexit@plt+0x201f24> │ │ │ │ mov r7, r5 │ │ │ │ @@ -526284,19 +526284,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 20dc58 <__cxa_atexit@plt+0x201f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rscseq pc, r9, r0, asr #6 │ │ │ │ - rscseq pc, r9, ip, lsr r3 @ │ │ │ │ + rscseq pc, r9, r0, lsr #6 │ │ │ │ + rscseq pc, r9, ip, lsl r3 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - rscseq pc, r9, ip, ror r3 @ │ │ │ │ - rsceq lr, sl, r4, lsl #20 │ │ │ │ + rscseq pc, r9, ip, asr r3 @ │ │ │ │ + rsceq lr, sl, r4, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -526325,40 +526325,40 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq pc, r9, r4, lsl #5 │ │ │ │ - rscseq pc, r9, r0, lsl #5 │ │ │ │ + rscseq pc, r9, r4, ror #4 │ │ │ │ + rscseq pc, r9, r0, ror #4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrhteq pc, [r9], #32 @ │ │ │ │ + smlalseq pc, r9, r0, r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20dd18 <__cxa_atexit@plt+0x20200c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, ip, lsr r2 @ │ │ │ │ + rscseq pc, r9, ip, lsl r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20dd4c <__cxa_atexit@plt+0x202040> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20dd50 <__cxa_atexit@plt+0x202044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r4, lsl r2 @ │ │ │ │ - rscseq pc, r9, r0, lsl r2 @ │ │ │ │ + ldrshteq pc, [r9], #20 @ │ │ │ │ + ldrshteq pc, [r9], #16 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20de20 <__cxa_atexit@plt+0x202114> │ │ │ │ mov r7, r5 │ │ │ │ @@ -526408,20 +526408,20 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 20de4c <__cxa_atexit@plt+0x202140> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - rscseq pc, r9, r4, ror r2 @ │ │ │ │ - rscseq pc, r9, r4, ror r2 @ │ │ │ │ + rscseq pc, r9, r4, asr r2 @ │ │ │ │ + rscseq pc, r9, r4, asr r2 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - rscseq pc, r9, r4, asr #5 │ │ │ │ - ldrhteq pc, [r9], #40 @ 0x28 @ │ │ │ │ - rsceq lr, sl, r8, lsl r8 │ │ │ │ + rscseq pc, r9, r4, lsr #5 │ │ │ │ + smlalseq pc, r9, r8, r2 @ │ │ │ │ + strdeq lr, [sl], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -526454,47 +526454,47 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq pc, r9, r4, lsr #3 │ │ │ │ - rscseq pc, r9, r4, lsr #3 │ │ │ │ + rscseq pc, r9, r4, lsl #3 │ │ │ │ + rscseq pc, r9, r4, lsl #3 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rscseq pc, r9, r4, ror #3 │ │ │ │ - ldrsbteq pc, [r9], #24 @ │ │ │ │ + rscseq pc, r9, r4, asr #3 │ │ │ │ + ldrhteq pc, [r9], #24 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20df34 <__cxa_atexit@plt+0x202228> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20df38 <__cxa_atexit@plt+0x20222c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r8, asr r1 @ │ │ │ │ - rscseq pc, r9, ip, asr #2 │ │ │ │ + rscseq pc, r9, r8, lsr r1 @ │ │ │ │ + rscseq pc, r9, ip, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20df6c <__cxa_atexit@plt+0x202260> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20df70 <__cxa_atexit@plt+0x202264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r9, r8, lsl r1 @ │ │ │ │ - rscseq pc, r9, r8, lsl r1 @ │ │ │ │ + ldrshteq pc, [r9], #8 @ │ │ │ │ + ldrshteq pc, [r9], #8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20dfdc <__cxa_atexit@plt+0x2022d0> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -526539,18 +526539,18 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20dfb8 <__cxa_atexit@plt+0x2022ac> │ │ │ │ - smlalseq pc, r9, r0, r0 @ │ │ │ │ + rscseq pc, r9, r0, ror r0 @ │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq lr, sl, r0, ror #12 │ │ │ │ + rsceq lr, sl, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -526573,15 +526573,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 20e084 <__cxa_atexit@plt+0x202378> │ │ │ │ - rscseq lr, r9, r4, asr #31 │ │ │ │ + rscseq lr, r9, r4, lsr #31 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ @@ -526589,15 +526589,15 @@ │ │ │ │ cmp r3, r7 │ │ │ │ ldr r2, [pc, #16] @ 20e10c <__cxa_atexit@plt+0x202400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r2, r2, #4 │ │ │ │ ldr r7, [r2] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r0, ror #30 │ │ │ │ + rscseq lr, r9, r0, asr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20e17c <__cxa_atexit@plt+0x202470> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -526643,19 +526643,19 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20e154 <__cxa_atexit@plt+0x202448> │ │ │ │ - rscseq lr, r9, r8, ror #27 │ │ │ │ - ldrsbteq lr, [r9], #220 @ 0xdc │ │ │ │ + rscseq lr, r9, r8, asr #27 │ │ │ │ + ldrhteq lr, [r9], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq lr, sl, r4, asr #9 │ │ │ │ + rsceq lr, sl, r4, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -526679,16 +526679,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r2, [r7, #-2] │ │ │ │ b 20e228 <__cxa_atexit@plt+0x20251c> │ │ │ │ - rscseq lr, r9, r4, lsl sp │ │ │ │ - rscseq lr, r9, r8, lsl #26 │ │ │ │ + ldrshteq lr, [r9], #196 @ 0xc4 │ │ │ │ + rscseq lr, r9, r8, ror #25 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r3, [r7, #-2] │ │ │ │ @@ -526698,16 +526698,16 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [pc, #20] @ 20e2c4 <__cxa_atexit@plt+0x2025b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r4, lsr #25 │ │ │ │ - smlalseq lr, r9, r8, ip │ │ │ │ + rscseq lr, r9, r4, lsl #25 │ │ │ │ + rscseq lr, r9, r8, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e384 <__cxa_atexit@plt+0x202678> │ │ │ │ mov r7, r5 │ │ │ │ @@ -526753,19 +526753,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 20e3ac <__cxa_atexit@plt+0x2026a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrshteq lr, [r9], #176 @ 0xb0 │ │ │ │ - rscseq lr, r9, r4, ror #23 │ │ │ │ + ldrsbteq lr, [r9], #176 @ 0xb0 │ │ │ │ + rscseq lr, r9, r4, asr #23 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - rscseq lr, r9, r4, lsr #24 │ │ │ │ - ldrdeq lr, [sl], #32 @ │ │ │ │ + rscseq lr, r9, r4, lsl #24 │ │ │ │ + strhteq lr, [sl], #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -526794,40 +526794,40 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq lr, r9, r4, lsr fp │ │ │ │ - rscseq lr, r9, r8, lsr #22 │ │ │ │ + rscseq lr, r9, r4, lsl fp │ │ │ │ + rscseq lr, r9, r8, lsl #22 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq lr, r9, r8, asr fp │ │ │ │ + rscseq lr, r9, r8, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20e46c <__cxa_atexit@plt+0x202760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r4, ror #21 │ │ │ │ + rscseq lr, r9, r4, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20e4a0 <__cxa_atexit@plt+0x202794> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20e4a4 <__cxa_atexit@plt+0x202798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r4, asr #21 │ │ │ │ - ldrhteq lr, [r9], #168 @ 0xa8 │ │ │ │ + rscseq lr, r9, r4, lsr #21 │ │ │ │ + smlalseq lr, r9, r8, sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e538 <__cxa_atexit@plt+0x20282c> │ │ │ │ mov r7, r5 │ │ │ │ @@ -526862,16 +526862,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20e554 <__cxa_atexit@plt+0x202848> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rscseq lr, r9, r0, lsl #29 │ │ │ │ - rsceq lr, sl, r0, lsr #2 │ │ │ │ + rscseq lr, r9, r0, ror #28 │ │ │ │ + rsceq lr, sl, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -526890,23 +526890,23 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq lr, r9, ip, ror #27 │ │ │ │ + rscseq lr, r9, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20e5e0 <__cxa_atexit@plt+0x2028d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, ip, lsr #27 │ │ │ │ + rscseq lr, r9, ip, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e6a0 <__cxa_atexit@plt+0x202994> │ │ │ │ mov r7, r5 │ │ │ │ @@ -526952,19 +526952,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 20e6c8 <__cxa_atexit@plt+0x2029bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - ldrsbteq lr, [r9], #132 @ 0x84 │ │ │ │ - rscseq lr, r9, r8, asr #17 │ │ │ │ + ldrhteq lr, [r9], #132 @ 0x84 │ │ │ │ + rscseq lr, r9, r8, lsr #17 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - rscseq lr, r9, r8, lsl #18 │ │ │ │ - strhteq sp, [sl], #252 @ 0xfc │ │ │ │ + rscseq lr, r9, r8, ror #17 │ │ │ │ + smlaleq sp, sl, ip, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -526993,40 +526993,40 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq lr, r9, r8, lsl r8 │ │ │ │ - rscseq lr, r9, ip, lsl #16 │ │ │ │ + ldrshteq lr, [r9], #120 @ 0x78 │ │ │ │ + rscseq lr, r9, ip, ror #15 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq lr, r9, ip, lsr r8 │ │ │ │ + rscseq lr, r9, ip, lsl r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20e788 <__cxa_atexit@plt+0x202a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r8, asr #15 │ │ │ │ + rscseq lr, r9, r8, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 20e7bc <__cxa_atexit@plt+0x202ab0> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 20e7c0 <__cxa_atexit@plt+0x202ab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r8, lsr #15 │ │ │ │ - smlalseq lr, r9, ip, r7 │ │ │ │ + rscseq lr, r9, r8, lsl #15 │ │ │ │ + rscseq lr, r9, ip, ror r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 20db80 <__cxa_atexit@plt+0x201e74> │ │ │ │ @@ -527068,16 +527068,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20e88c <__cxa_atexit@plt+0x202b80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rscseq lr, r9, r0, lsr fp │ │ │ │ - strdeq sp, [sl], #212 @ 0xd4 @ │ │ │ │ + rscseq lr, r9, r0, lsl fp │ │ │ │ + ldrdeq sp, [sl], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -527096,23 +527096,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq lr, r9, r8, lsr #21 │ │ │ │ + rscseq lr, r9, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 20e918 <__cxa_atexit@plt+0x202c0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r8, ror sl │ │ │ │ + rscseq lr, r9, r8, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20e978 <__cxa_atexit@plt+0x202c6c> │ │ │ │ ands r7, r8, #3 │ │ │ │ @@ -527153,16 +527153,16 @@ │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq sp, sl, r0, lsr #26 │ │ │ │ - rscseq lr, r9, r0, lsl #13 │ │ │ │ + rsceq sp, sl, r0, lsl #26 │ │ │ │ + rscseq lr, r9, r0, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r7, [r7] │ │ │ │ @@ -527178,15 +527178,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20ea44 <__cxa_atexit@plt+0x202d38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, r9, ip, asr #11 │ │ │ │ + rscseq lr, r9, ip, lsr #11 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ @@ -527200,15 +527200,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 20ea9c <__cxa_atexit@plt+0x202d90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq lr, r9, r4, ror r5 │ │ │ │ + rscseq lr, r9, r4, asr r5 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -527236,15 +527236,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20eb28 <__cxa_atexit@plt+0x202e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq sp, sl, r0, fp │ │ │ │ + rsceq sp, sl, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -527268,15 +527268,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20eba8 <__cxa_atexit@plt+0x202e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, sl, r4, lsl fp │ │ │ │ + strdeq sp, [sl], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -527300,15 +527300,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20ec28 <__cxa_atexit@plt+0x202f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq sp, sl, r8, sl │ │ │ │ + rsceq sp, sl, r8, ror sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -527332,15 +527332,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 20eca8 <__cxa_atexit@plt+0x202f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq sp, sl, ip, lsl sl │ │ │ │ + strdeq sp, [sl], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -527359,17 +527359,17 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20ed1c <__cxa_atexit@plt+0x203010> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r4, lsl r2 │ │ │ │ - rscseq lr, r9, r4, lsr #6 │ │ │ │ - strhteq sp, [sl], #144 @ 0x90 │ │ │ │ + ldrshteq lr, [r9], #20 │ │ │ │ + rscseq lr, r9, r4, lsl #6 │ │ │ │ + smlaleq sp, sl, r0, r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ed5c <__cxa_atexit@plt+0x203050> │ │ │ │ ldr r2, [pc, #44] @ 20ed6c <__cxa_atexit@plt+0x203060> │ │ │ │ @@ -527381,17 +527381,17 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b acaa84 <__cxa_atexit@plt+0xabed78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20ed74 <__cxa_atexit@plt+0x203068> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq lr, [r9], #28 │ │ │ │ - rscseq lr, r9, ip, asr #5 │ │ │ │ - rsceq sp, sl, r8, asr r9 │ │ │ │ + smlalseq lr, r9, ip, r1 │ │ │ │ + rscseq lr, r9, ip, lsr #5 │ │ │ │ + rsceq sp, sl, r8, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20edb0 <__cxa_atexit@plt+0x2030a4> │ │ │ │ ldr r2, [pc, #36] @ 20edb8 <__cxa_atexit@plt+0x2030ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -527400,16 +527400,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 20edbc <__cxa_atexit@plt+0x2030b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r9, r8, asr r1 │ │ │ │ - rscseq lr, r9, r0, ror r2 │ │ │ │ + rscseq lr, r9, r8, lsr r1 │ │ │ │ + rscseq lr, r9, r0, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 20ee60 <__cxa_atexit@plt+0x203154> │ │ │ │ ldr r3, [pc, #160] @ 20ee80 <__cxa_atexit@plt+0x203174> │ │ │ │ @@ -527451,17 +527451,17 @@ │ │ │ │ mov r7, #20 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - ldrhteq lr, [r9], #28 │ │ │ │ - rscseq lr, r9, r4, lsr r2 │ │ │ │ - rscseq lr, r9, r0, lsl #2 │ │ │ │ + smlalseq lr, r9, ip, r1 │ │ │ │ + rscseq lr, r9, r4, lsl r2 │ │ │ │ + rscseq lr, r9, r0, ror #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20eef4 <__cxa_atexit@plt+0x2031e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -527488,17 +527488,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, r9, r4, lsl r1 │ │ │ │ - rscseq lr, r9, r0, rrx │ │ │ │ - rscseq lr, r9, r4, lsl #3 │ │ │ │ + ldrshteq lr, [r9], #4 │ │ │ │ + rscseq lr, r9, r0, asr #32 │ │ │ │ + rscseq lr, r9, r4, ror #2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -527520,15 +527520,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20ef98 <__cxa_atexit@plt+0x20328c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rsceq sp, sl, ip, lsr r7 │ │ │ │ + rsceq sp, sl, ip, lsl r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20f01c <__cxa_atexit@plt+0x203310> │ │ │ │ @@ -527561,15 +527561,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 20f03c <__cxa_atexit@plt+0x203330> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rsceq sp, sl, r0, lsr #13 │ │ │ │ + rsceq sp, sl, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -527622,15 +527622,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20f130 <__cxa_atexit@plt+0x203424> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsceq sp, sl, r4, lsr #11 │ │ │ │ + rsceq sp, sl, r4, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20f1b4 <__cxa_atexit@plt+0x2034a8> │ │ │ │ @@ -527663,15 +527663,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 20f1d4 <__cxa_atexit@plt+0x2034c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq sp, sl, r8, lsl #10 │ │ │ │ + rsceq sp, sl, r8, ror #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f230 <__cxa_atexit@plt+0x203524> │ │ │ │ ldr r2, [pc, #68] @ 20f238 <__cxa_atexit@plt+0x20352c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -527688,15 +527688,15 @@ │ │ │ │ b 20f264 <__cxa_atexit@plt+0x203558> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [r9], #200 @ 0xc8 │ │ │ │ + ldrsbteq sp, [r9], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 20f264 <__cxa_atexit@plt+0x203558> │ │ │ │ @@ -527747,20 +527747,20 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r9, r4, lsr sp │ │ │ │ + rscseq sp, r9, r4, lsl sp │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - rscseq sp, r9, r0, lsr #27 │ │ │ │ - rscseq sp, r9, ip, ror #24 │ │ │ │ + rscseq sp, r9, r0, lsl #27 │ │ │ │ + rscseq sp, r9, ip, asr #24 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq sp, [sl], #56 @ 0x38 @ │ │ │ │ + strhteq sp, [sl], #56 @ 0x38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -527788,16 +527788,16 @@ │ │ │ │ ldr r3, [pc, #28] @ 20f3d0 <__cxa_atexit@plt+0x2036c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ - ldrsbteq sp, [r9], #196 @ 0xc4 │ │ │ │ - rscseq sp, r9, r0, lsr #23 │ │ │ │ + ldrhteq sp, [r9], #196 @ 0xc4 │ │ │ │ + rscseq sp, r9, r0, lsl #23 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -527818,15 +527818,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 20f440 <__cxa_atexit@plt+0x203734> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq sp, sl, r4, lsr #5 │ │ │ │ + rsceq sp, sl, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 20f460 <__cxa_atexit@plt+0x203754> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ @@ -527869,17 +527869,17 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b aca8b4 <__cxa_atexit@plt+0xabeba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20f514 <__cxa_atexit@plt+0x203808> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r8, lsl sl │ │ │ │ - rsceq sp, sl, r0, asr #3 │ │ │ │ - ldrdeq sp, [sl], #20 @ │ │ │ │ + ldrshteq sp, [r9], #152 @ 0x98 │ │ │ │ + rsceq sp, sl, r0, lsr #3 │ │ │ │ + strhteq sp, [sl], #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f558 <__cxa_atexit@plt+0x20384c> │ │ │ │ ldr r2, [pc, #48] @ 20f568 <__cxa_atexit@plt+0x20385c> │ │ │ │ @@ -527892,17 +527892,17 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b aca8b4 <__cxa_atexit@plt+0xabeba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20f570 <__cxa_atexit@plt+0x203864> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sp, [r9], #156 @ 0x9c │ │ │ │ - rsceq sp, sl, r4, ror #2 │ │ │ │ - rsceq sp, sl, r8, ror r1 │ │ │ │ + smlalseq sp, r9, ip, r9 │ │ │ │ + rsceq sp, sl, r4, asr #2 │ │ │ │ + rsceq sp, sl, r8, asr r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 20f610 <__cxa_atexit@plt+0x203904> │ │ │ │ ldr r3, [pc, #164] @ 20f638 <__cxa_atexit@plt+0x20392c> │ │ │ │ @@ -527945,18 +527945,18 @@ │ │ │ │ mov r6, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq sp, sl, r8, asr #1 │ │ │ │ - rscseq sp, r9, ip, lsl #20 │ │ │ │ - rscseq sp, r9, r0, lsl #20 │ │ │ │ - rscseq sp, r9, r0, lsl #21 │ │ │ │ + rsceq sp, sl, r8, lsr #1 │ │ │ │ + rscseq sp, r9, ip, ror #19 │ │ │ │ + rscseq sp, r9, r0, ror #19 │ │ │ │ + rscseq sp, r9, r0, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20f6a4 <__cxa_atexit@plt+0x203998> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ @@ -527980,17 +527980,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r9, r4, ror #18 │ │ │ │ - rscseq sp, r9, r8, asr #18 │ │ │ │ - rscseq sp, r9, r8, asr #19 │ │ │ │ + rscseq sp, r9, r4, asr #18 │ │ │ │ + rscseq sp, r9, r8, lsr #18 │ │ │ │ + rscseq sp, r9, r8, lsr #19 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f710 <__cxa_atexit@plt+0x203a04> │ │ │ │ ldr r2, [pc, #44] @ 20f720 <__cxa_atexit@plt+0x203a14> │ │ │ │ @@ -528002,17 +528002,17 @@ │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ b acacb4 <__cxa_atexit@plt+0xabefa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20f728 <__cxa_atexit@plt+0x203a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r0, lsl #16 │ │ │ │ - rsceq ip, sl, r8, ror #31 │ │ │ │ - rsceq ip, sl, ip, asr #31 │ │ │ │ + rscseq sp, r9, r0, ror #15 │ │ │ │ + rsceq ip, sl, r8, asr #31 │ │ │ │ + rsceq ip, sl, ip, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20f764 <__cxa_atexit@plt+0x203a58> │ │ │ │ ldr r2, [pc, #36] @ 20f76c <__cxa_atexit@plt+0x203a60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -528021,16 +528021,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 20f770 <__cxa_atexit@plt+0x203a64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, lsr #15 │ │ │ │ - rscseq sp, r9, r0, lsr #15 │ │ │ │ + rscseq sp, r9, r4, lsl #15 │ │ │ │ + rscseq sp, r9, r0, lsl #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -528042,15 +528042,15 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, ror #14 │ │ │ │ + rscseq sp, r9, r4, asr #14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 20f838 <__cxa_atexit@plt+0x203b2c> │ │ │ │ ldr r2, [pc, #124] @ 20f860 <__cxa_atexit@plt+0x203b54> │ │ │ │ @@ -528082,16 +528082,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 20f864 <__cxa_atexit@plt+0x203b58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, lsl #14 │ │ │ │ - smlaleq ip, sl, r0, lr │ │ │ │ + rscseq sp, r9, r4, ror #13 │ │ │ │ + rsceq ip, sl, r0, ror lr │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -528218,15 +528218,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20fa80 <__cxa_atexit@plt+0x203d74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - rsceq ip, sl, r8, ror ip │ │ │ │ + rsceq ip, sl, r8, asr ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fae0 <__cxa_atexit@plt+0x203dd4> │ │ │ │ ldr r7, [pc, #76] @ 20faf0 <__cxa_atexit@plt+0x203de4> │ │ │ │ @@ -528248,15 +528248,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 20faf8 <__cxa_atexit@plt+0x203dec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq ip, sl, r4, lsl #24 │ │ │ │ + rsceq ip, sl, r4, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 20fb24 <__cxa_atexit@plt+0x203e18> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -528292,15 +528292,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 20fba8 <__cxa_atexit@plt+0x203e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq ip, sl, r0, asr fp │ │ │ │ + rsceq ip, sl, r0, lsr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fbf0 <__cxa_atexit@plt+0x203ee4> │ │ │ │ ldr r2, [pc, #48] @ 20fbf8 <__cxa_atexit@plt+0x203eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -528312,17 +528312,17 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ add r0, r0, #1 │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b aca994 <__cxa_atexit@plt+0xabec88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r4, lsr #6 │ │ │ │ - rscseq sp, r9, ip, lsr #6 │ │ │ │ - rscseq sp, r9, r4, ror r3 │ │ │ │ + rscseq sp, r9, r4, lsl #6 │ │ │ │ + rscseq sp, r9, ip, lsl #6 │ │ │ │ + rscseq sp, r9, r4, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fc60 <__cxa_atexit@plt+0x203f54> │ │ │ │ ldr r2, [pc, #68] @ 20fc68 <__cxa_atexit@plt+0x203f5c> │ │ │ │ @@ -528386,16 +528386,16 @@ │ │ │ │ b 20fd10 <__cxa_atexit@plt+0x204004> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 20fd20 <__cxa_atexit@plt+0x204014> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [sl], #152 @ 0x98 @ │ │ │ │ - rscseq sp, r9, r0, lsr r2 │ │ │ │ + strhteq ip, [sl], #152 @ 0x98 │ │ │ │ + rscseq sp, r9, r0, lsl r2 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fd98 <__cxa_atexit@plt+0x20408c> │ │ │ │ @@ -528419,15 +528419,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 20fda4 <__cxa_atexit@plt+0x204098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq sp, r9, r8, ror #2 │ │ │ │ + rscseq sp, r9, r8, asr #2 │ │ │ │ strhteq r6, [r6], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 20fdd4 <__cxa_atexit@plt+0x2040c8> │ │ │ │ @@ -528436,15 +528436,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 20fde8 <__cxa_atexit@plt+0x2040dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, r8, lsl r1 │ │ │ │ + ldrshteq sp, [r9], #8 │ │ │ │ rsceq r6, r6, ip, ror #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20fe44 <__cxa_atexit@plt+0x204138> │ │ │ │ @@ -528466,15 +528466,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r9, ip, asr #1 │ │ │ │ + rscseq sp, r9, ip, lsr #1 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 20ff08 <__cxa_atexit@plt+0x2041fc> │ │ │ │ @@ -528519,17 +528519,17 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rsceq ip, sl, r4, ror #15 │ │ │ │ + rsceq ip, sl, r4, asr #15 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rscseq sp, r9, r8, asr #8 │ │ │ │ + rscseq sp, r9, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 20ffb0 <__cxa_atexit@plt+0x2042a4> │ │ │ │ @@ -528554,15 +528554,15 @@ │ │ │ │ stm ip, {r1, r7, sl} │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - rscseq sp, r9, ip, lsl #7 │ │ │ │ + rscseq sp, r9, ip, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21002c <__cxa_atexit@plt+0x204320> │ │ │ │ ldr r2, [pc, #84] @ 210034 <__cxa_atexit@plt+0x204328> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -528584,15 +528584,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 210038 <__cxa_atexit@plt+0x20432c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrsbteq ip, [r9], #228 @ 0xe4 │ │ │ │ + ldrhteq ip, [r9], #228 @ 0xe4 │ │ │ │ rsceq r6, r6, r8, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 210068 <__cxa_atexit@plt+0x20435c> │ │ │ │ @@ -528601,15 +528601,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 21007c <__cxa_atexit@plt+0x204370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r4, lsl #29 │ │ │ │ + rscseq ip, r9, r4, ror #28 │ │ │ │ ldrdeq r6, [r6], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2100dc <__cxa_atexit@plt+0x2043d0> │ │ │ │ @@ -528632,15 +528632,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r8, lsr lr │ │ │ │ + rscseq ip, r9, r8, lsl lr │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r6, fp, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -528685,17 +528685,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq ip, sl, r8, asr r5 │ │ │ │ + rsceq ip, sl, r8, lsr r5 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrhteq sp, [r9], #16 │ │ │ │ + smlalseq sp, r9, r0, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210244 <__cxa_atexit@plt+0x204538> │ │ │ │ @@ -528719,16 +528719,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - ldrshteq sp, [r9], #4 │ │ │ │ - rsceq ip, sl, r4, lsr #9 │ │ │ │ + ldrsbteq sp, [r9], #4 │ │ │ │ + rsceq ip, sl, r4, lsl #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2102d0 <__cxa_atexit@plt+0x2045c4> │ │ │ │ @@ -528757,18 +528757,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r0, lsl lr │ │ │ │ + ldrshteq ip, [r9], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq ip, sl, r4, lsr r4 │ │ │ │ - rsceq ip, sl, r8, lsl #8 │ │ │ │ + rsceq ip, sl, r4, lsl r4 │ │ │ │ + rsceq ip, sl, r8, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 210374 <__cxa_atexit@plt+0x204668> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 210358 <__cxa_atexit@plt+0x20464c> │ │ │ │ @@ -528793,17 +528793,17 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #20] @ 210380 <__cxa_atexit@plt+0x204674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rscseq ip, r9, ip, lsl #24 │ │ │ │ - ldrshteq ip, [r9], #188 @ 0xbc │ │ │ │ - rsceq ip, sl, ip, ror r3 │ │ │ │ + rscseq ip, r9, ip, ror #23 │ │ │ │ + ldrsbteq ip, [r9], #188 @ 0xbc │ │ │ │ + rsceq ip, sl, ip, asr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 2103d0 <__cxa_atexit@plt+0x2046c4> │ │ │ │ ldr r3, [pc, #68] @ 2103e8 <__cxa_atexit@plt+0x2046dc> │ │ │ │ mov sl, r7 │ │ │ │ @@ -528819,32 +528819,32 @@ │ │ │ │ mov r5, r3 │ │ │ │ b c7caf0 <__cxa_atexit@plt+0xc70de4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [pc, #8] @ 2103e4 <__cxa_atexit@plt+0x2046d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, ip, lsl #23 │ │ │ │ + rscseq ip, r9, ip, ror #22 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlalseq ip, r9, r4, fp │ │ │ │ - rsceq ip, sl, r0, lsl r3 │ │ │ │ + rscseq ip, r9, r4, ror fp │ │ │ │ + strdeq ip, [sl], #32 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 210420 <__cxa_atexit@plt+0x204714> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 210424 <__cxa_atexit@plt+0x204718> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b c7af24 <__cxa_atexit@plt+0xc6f218> │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rsceq ip, sl, r4, ror #5 │ │ │ │ - ldrdeq ip, [sl], #36 @ 0x24 @ │ │ │ │ + rsceq ip, sl, r4, asr #5 │ │ │ │ + strhteq ip, [sl], #36 @ 0x24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21046c <__cxa_atexit@plt+0x204760> │ │ │ │ ldr r2, [pc, #40] @ 210474 <__cxa_atexit@plt+0x204768> │ │ │ │ @@ -528856,15 +528856,15 @@ │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #131072 @ 0x20000 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq ip, sl, r8, lsl #5 │ │ │ │ + rsceq ip, sl, r8, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2104c0 <__cxa_atexit@plt+0x2047b4> │ │ │ │ @@ -528902,17 +528902,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 210534 <__cxa_atexit@plt+0x204828> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - strdeq ip, [sl], #24 @ │ │ │ │ - strdeq ip, [sl], #16 @ │ │ │ │ - ldrdeq ip, [sl], #20 @ │ │ │ │ + ldrdeq ip, [sl], #24 @ │ │ │ │ + ldrdeq ip, [sl], #16 @ │ │ │ │ + strhteq ip, [sl], #20 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -528929,16 +528929,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2105a0 <__cxa_atexit@plt+0x204894> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq ip, sl, ip, lsl #3 │ │ │ │ - rsceq ip, sl, r4, lsl #3 │ │ │ │ + rsceq ip, sl, ip, ror #2 │ │ │ │ + rsceq ip, sl, r4, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21060c <__cxa_atexit@plt+0x204900> │ │ │ │ ldr r2, [pc, #84] @ 210614 <__cxa_atexit@plt+0x204908> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -528960,15 +528960,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 210618 <__cxa_atexit@plt+0x20490c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - ldrshteq ip, [r9], #132 @ 0x84 │ │ │ │ + ldrsbteq ip, [r9], #132 @ 0x84 │ │ │ │ rsceq r6, r6, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 210648 <__cxa_atexit@plt+0x20493c> │ │ │ │ @@ -528977,15 +528977,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 21065c <__cxa_atexit@plt+0x204950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r4, lsr #17 │ │ │ │ + rscseq ip, r9, r4, lsl #17 │ │ │ │ strdeq r6, [r6], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2106bc <__cxa_atexit@plt+0x2049b0> │ │ │ │ @@ -529008,15 +529008,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r8, asr r8 │ │ │ │ + rscseq ip, r9, r8, lsr r8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r6, r6, sl, ror #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -529061,17 +529061,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq fp, sl, r4, lsr #31 │ │ │ │ + rsceq fp, sl, r4, lsl #31 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - ldrsbteq ip, [r9], #176 @ 0xb0 │ │ │ │ + ldrhteq ip, [r9], #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210824 <__cxa_atexit@plt+0x204b18> │ │ │ │ @@ -529095,16 +529095,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, r9, r4, lsl fp │ │ │ │ - ldrdeq fp, [sl], #228 @ 0xe4 @ │ │ │ │ + ldrshteq ip, [r9], #164 @ 0xa4 │ │ │ │ + strhteq fp, [sl], #228 @ 0xe4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -529122,27 +529122,27 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2108a4 <__cxa_atexit@plt+0x204b98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - rsceq fp, sl, r8, lsl #29 │ │ │ │ - rsceq fp, sl, r0, lsl #29 │ │ │ │ - rsceq fp, sl, r0, lsl #29 │ │ │ │ + rsceq fp, sl, r8, ror #28 │ │ │ │ + rsceq fp, sl, r0, ror #28 │ │ │ │ + rsceq fp, sl, r0, ror #28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #8] @ 2108d0 <__cxa_atexit@plt+0x204bc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b c5f8b4 <__cxa_atexit@plt+0xc53ba8> │ │ │ │ - rscseq ip, r9, r4, asr #21 │ │ │ │ + rscseq ip, r9, r4, lsr #21 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529165,17 +529165,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 210950 <__cxa_atexit@plt+0x204c44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rsceq fp, sl, ip, lsl #28 │ │ │ │ - rsceq fp, sl, r0, lsl #28 │ │ │ │ + rsceq fp, sl, ip, ror #27 │ │ │ │ rsceq fp, sl, r0, ror #27 │ │ │ │ + rsceq fp, sl, r0, asr #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529198,16 +529198,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2109d4 <__cxa_atexit@plt+0x204cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsceq fp, sl, r8, lsl #27 │ │ │ │ - rsceq fp, sl, ip, ror sp │ │ │ │ + rsceq fp, sl, r8, ror #26 │ │ │ │ + rsceq fp, sl, ip, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 210a40 <__cxa_atexit@plt+0x204d34> │ │ │ │ ldr r2, [pc, #84] @ 210a48 <__cxa_atexit@plt+0x204d3c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ @@ -529229,15 +529229,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 210a4c <__cxa_atexit@plt+0x204d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq ip, r9, r0, asr #9 │ │ │ │ + rscseq ip, r9, r0, lsr #9 │ │ │ │ rsceq r6, r6, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 210a7c <__cxa_atexit@plt+0x204d70> │ │ │ │ @@ -529246,15 +529246,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 210a90 <__cxa_atexit@plt+0x204d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r0, ror r4 │ │ │ │ + rscseq ip, r9, r0, asr r4 │ │ │ │ rsceq r5, r6, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 210af0 <__cxa_atexit@plt+0x204de4> │ │ │ │ @@ -529277,15 +529277,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r4, lsr #8 │ │ │ │ + rscseq ip, r9, r4, lsl #8 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ rsceq r5, r6, r5, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -529330,17 +529330,17 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlaleq fp, sl, r8, fp │ │ │ │ + rsceq fp, sl, r8, ror fp │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - smlalseq ip, r9, ip, r7 │ │ │ │ + rscseq ip, r9, ip, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 210c58 <__cxa_atexit@plt+0x204f4c> │ │ │ │ @@ -529364,16 +529364,16 @@ │ │ │ │ str lr, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - rscseq ip, r9, r0, ror #13 │ │ │ │ - rsceq fp, sl, r8, asr #21 │ │ │ │ + rscseq ip, r9, r0, asr #13 │ │ │ │ + rsceq fp, sl, r8, lsr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r6 │ │ │ │ @@ -529398,28 +529398,28 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 210cf4 <__cxa_atexit@plt+0x204fe8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - rsceq fp, sl, r8, ror #20 │ │ │ │ - rsceq fp, sl, ip, asr sl │ │ │ │ - rsceq fp, sl, r0, lsr sl │ │ │ │ + rsceq fp, sl, r8, asr #20 │ │ │ │ + rsceq fp, sl, ip, lsr sl │ │ │ │ + rsceq fp, sl, r0, lsl sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #8] @ 210d20 <__cxa_atexit@plt+0x205014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b c5f8b4 <__cxa_atexit@plt+0xc53ba8> │ │ │ │ - rscseq ip, r9, ip, asr #4 │ │ │ │ - rsceq fp, sl, r0, lsl sl │ │ │ │ + rscseq ip, r9, ip, lsr #4 │ │ │ │ + strdeq fp, [sl], #144 @ 0x90 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529442,17 +529442,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 210da4 <__cxa_atexit@plt+0x205098> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rsceq fp, sl, r0, ror #19 │ │ │ │ - rsceq fp, sl, r8, asr #19 │ │ │ │ + rsceq fp, sl, r0, asr #19 │ │ │ │ rsceq fp, sl, r8, lsr #19 │ │ │ │ + rsceq fp, sl, r8, lsl #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -529475,16 +529475,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 210e28 <__cxa_atexit@plt+0x20511c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rsceq fp, sl, ip, asr r9 │ │ │ │ - rsceq fp, sl, r4, asr #18 │ │ │ │ + rsceq fp, sl, ip, lsr r9 │ │ │ │ + rsceq fp, sl, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 210e7c <__cxa_atexit@plt+0x205170> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -529499,15 +529499,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 210e88 <__cxa_atexit@plt+0x20517c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r9, r4, lsr #1 │ │ │ │ + rscseq ip, r9, r4, lsl #1 │ │ │ │ smlaleq r5, r6, lr, fp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 210f10 <__cxa_atexit@plt+0x205204> │ │ │ │ @@ -529548,17 +529548,17 @@ │ │ │ │ ldr r7, [pc, #12] @ 210f40 <__cxa_atexit@plt+0x205234> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq fp, sl, r0, ror #16 │ │ │ │ - rscseq ip, r9, r4, lsl r0 │ │ │ │ - rsceq fp, sl, r4, lsr #16 │ │ │ │ + rsceq fp, sl, r0, asr #16 │ │ │ │ + ldrshteq fp, [r9], #244 @ 0xf4 │ │ │ │ + rsceq fp, sl, r4, lsl #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #348] @ 2110c0 <__cxa_atexit@plt+0x2053b4> │ │ │ │ ldr sl, [pc, #348] @ 2110c4 <__cxa_atexit@plt+0x2053b8> │ │ │ │ ldr r8, [pc, #348] @ 2110c8 <__cxa_atexit@plt+0x2053bc> │ │ │ │ ldr r9, [pc, #348] @ 2110cc <__cxa_atexit@plt+0x2053c0> │ │ │ │ add r2, r5, #4 │ │ │ │ @@ -529648,19 +529648,19 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r4, asr #5 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq fp, sl, r0, asr r7 │ │ │ │ + rsceq fp, sl, r0, lsr r7 │ │ │ │ andeq r0, r0, ip, asr #7 │ │ │ │ - rsceq fp, sl, r0, lsr #14 │ │ │ │ - smlalseq fp, r9, r0, lr │ │ │ │ - rsceq fp, sl, ip, lsl #13 │ │ │ │ + rsceq fp, sl, r0, lsl #14 │ │ │ │ + rscseq fp, r9, r0, ror lr │ │ │ │ + rsceq fp, sl, ip, ror #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 211124 <__cxa_atexit@plt+0x205418> │ │ │ │ ldr r7, [r3] │ │ │ │ @@ -529734,17 +529734,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq fp, sl, ip, lsr #12 │ │ │ │ - rscseq fp, r9, r0, asr #26 │ │ │ │ - rsceq fp, sl, ip, lsr r5 │ │ │ │ + rsceq fp, sl, ip, lsl #12 │ │ │ │ + rscseq fp, r9, r0, lsr #26 │ │ │ │ + rsceq fp, sl, ip, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21126c <__cxa_atexit@plt+0x205560> │ │ │ │ ldr r3, [pc, #228] @ 21133c <__cxa_atexit@plt+0x205630> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -529802,17 +529802,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - rsceq fp, sl, r4, lsl #10 │ │ │ │ - rscseq fp, r9, r8, lsr #24 │ │ │ │ - rsceq fp, sl, ip, lsr #8 │ │ │ │ + rsceq fp, sl, r4, ror #9 │ │ │ │ + rscseq fp, r9, r8, lsl #24 │ │ │ │ + rsceq fp, sl, ip, lsl #8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r3, #2 │ │ │ │ bne 211390 <__cxa_atexit@plt+0x205684> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -529849,16 +529849,16 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r3 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - rscseq fp, r9, r0, ror #22 │ │ │ │ - rsceq fp, sl, r4, ror r3 │ │ │ │ + rscseq fp, r9, r0, asr #22 │ │ │ │ + rsceq fp, sl, r4, asr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -529892,19 +529892,19 @@ │ │ │ │ b 2116bc <__cxa_atexit@plt+0x2059b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r9, r8, lsr #21 │ │ │ │ + rscseq fp, r9, r8, lsl #21 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq fp, sl, ip, lsr #6 │ │ │ │ - strhteq fp, [sl], #44 @ 0x2c │ │ │ │ + rsceq fp, sl, ip, lsl #6 │ │ │ │ + smlaleq fp, sl, ip, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ @@ -529972,18 +529972,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2115e8 <__cxa_atexit@plt+0x2058dc> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ - strhteq fp, [sl], #16 │ │ │ │ - rscseq fp, r9, r0, lsl sl │ │ │ │ + smlaleq fp, sl, r0, r1 │ │ │ │ + ldrshteq fp, [r9], #144 @ 0x90 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq fp, sl, r0, lsl #3 │ │ │ │ + rsceq fp, sl, r0, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -530021,16 +530021,16 @@ │ │ │ │ ldr r6, [pc, #12] @ 2116a4 <__cxa_atexit@plt+0x205998> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - rscseq fp, r9, ip, lsr #17 │ │ │ │ - rsceq fp, sl, r4, asr #1 │ │ │ │ + rscseq fp, r9, ip, lsl #17 │ │ │ │ + rsceq fp, sl, r4, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r3, #2 │ │ │ │ str r2, [r5] │ │ │ │ @@ -530068,15 +530068,15 @@ │ │ │ │ ldr r6, [pc, #12] @ 211760 <__cxa_atexit@plt+0x205a54> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - ldrshteq fp, [r9], #112 @ 0x70 │ │ │ │ + ldrsbteq fp, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -530093,17 +530093,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2117d0 <__cxa_atexit@plt+0x205ac4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r9, r4, ror r7 │ │ │ │ + rscseq fp, r9, r4, asr r7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - smlaleq sl, sl, ip, pc @ │ │ │ │ + rsceq sl, sl, ip, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21181c <__cxa_atexit@plt+0x205b10> │ │ │ │ ldr r7, [pc, #52] @ 21182c <__cxa_atexit@plt+0x205b20> │ │ │ │ @@ -530118,16 +530118,16 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 211830 <__cxa_atexit@plt+0x205b24> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sl, sl, r4, ror #30 │ │ │ │ - rsceq sl, sl, r0, asr #30 │ │ │ │ + rsceq sl, sl, r4, asr #30 │ │ │ │ + rsceq sl, sl, r0, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 211878 <__cxa_atexit@plt+0x205b6c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -530142,15 +530142,15 @@ │ │ │ │ b 21189c <__cxa_atexit@plt+0x205b90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sl, sl, r4, ror #29 │ │ │ │ + rsceq sl, sl, r4, asr #29 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #272] @ 2119b4 <__cxa_atexit@plt+0x205ca8> │ │ │ │ ldr r2, [pc, #272] @ 2119b8 <__cxa_atexit@plt+0x205cac> │ │ │ │ ldr sl, [pc, #272] @ 2119bc <__cxa_atexit@plt+0x205cb0> │ │ │ │ ldr r9, [pc, #272] @ 2119c0 <__cxa_atexit@plt+0x205cb4> │ │ │ │ add lr, r5, #4 │ │ │ │ @@ -530220,18 +530220,18 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xffffffd4 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ - rsceq sl, sl, r0, lsl lr │ │ │ │ + strdeq sl, [sl], #208 @ 0xd0 @ │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - rsceq sl, sl, r0, ror #27 │ │ │ │ - rsceq sl, sl, r0, lsr #27 │ │ │ │ + rsceq sl, sl, r0, asr #27 │ │ │ │ + rsceq sl, sl, r0, lsl #27 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 211a20 <__cxa_atexit@plt+0x205d14> │ │ │ │ @@ -530284,16 +530284,16 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsceq sl, sl, r4, lsr sp │ │ │ │ - rsceq sl, sl, r8, lsr #25 │ │ │ │ + rsceq sl, sl, r4, lsl sp │ │ │ │ + rsceq sl, sl, r8, lsl #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 211b00 <__cxa_atexit@plt+0x205df4> │ │ │ │ ldr r3, [pc, #152] @ 211b84 <__cxa_atexit@plt+0x205e78> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -530332,16 +530332,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - rsceq sl, sl, r0, ror ip │ │ │ │ - rsceq sl, sl, r8, ror #23 │ │ │ │ + rsceq sl, sl, r0, asr ip │ │ │ │ + rsceq sl, sl, r8, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 211bec <__cxa_atexit@plt+0x205ee0> │ │ │ │ ldr r7, [pc, #200] @ 211c74 <__cxa_atexit@plt+0x205f68> │ │ │ │ mov r3, r5 │ │ │ │ @@ -530393,18 +530393,18 @@ │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq fp, r9, r0, lsr #5 │ │ │ │ + rscseq fp, r9, r0, lsl #5 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - rsceq sl, sl, r4, lsl #23 │ │ │ │ - rsceq sl, sl, ip, ror #21 │ │ │ │ + rsceq sl, sl, r4, ror #22 │ │ │ │ + rsceq sl, sl, ip, asr #21 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 211cc8 <__cxa_atexit@plt+0x205fbc> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -530430,18 +530430,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - rscseq fp, r9, r4, lsl #4 │ │ │ │ + rscseq fp, r9, r4, ror #3 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq sl, sl, r8, lsr #21 │ │ │ │ - rsceq sl, sl, r8, asr sl │ │ │ │ + rsceq sl, sl, r8, lsl #21 │ │ │ │ + rsceq sl, sl, r8, lsr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -530486,42 +530486,42 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq sl, sl, r4, lsl #19 │ │ │ │ + rsceq sl, sl, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rsceq sl, sl, r4, ror #18 │ │ │ │ + rsceq sl, sl, r4, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 211e38 <__cxa_atexit@plt+0x20612c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rscseq fp, r9, r8, asr #1 │ │ │ │ - rsceq sl, sl, r8, lsr r9 │ │ │ │ + rscseq fp, r9, r8, lsr #1 │ │ │ │ + rsceq sl, sl, r8, lsl r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rsceq sl, sl, r4, lsl r9 │ │ │ │ + strdeq sl, [sl], #132 @ 0x84 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 211ec8 <__cxa_atexit@plt+0x2061bc> │ │ │ │ and r7, r8, #3 │ │ │ │ @@ -530545,17 +530545,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 211edc <__cxa_atexit@plt+0x2061d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq sl, sl, r0, asr #17 │ │ │ │ - rscseq fp, r9, r0, asr #32 │ │ │ │ - smlaleq sl, sl, r0, r8 @ │ │ │ │ + rsceq sl, sl, r0, lsr #17 │ │ │ │ + rscseq fp, r9, r0, lsr #32 │ │ │ │ + rsceq sl, sl, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ sub r1, r5, #4 │ │ │ │ sub fp, r5, #8 │ │ │ │ @@ -530650,22 +530650,22 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - rsceq sl, sl, r0, ror #14 │ │ │ │ + rsceq sl, sl, r0, asr #14 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ - rsceq sl, sl, r4, lsr r7 │ │ │ │ + rsceq sl, sl, r4, lsl r7 │ │ │ │ andeq r0, r0, r0, lsl r4 │ │ │ │ - rscseq sl, r9, r4, lsr pc │ │ │ │ - smlaleq sl, sl, r8, r7 @ │ │ │ │ - smlalseq sl, r9, r8, lr │ │ │ │ - ldrdeq sl, [sl], #104 @ 0x68 @ │ │ │ │ + rscseq sl, r9, r4, lsl pc │ │ │ │ + rsceq sl, sl, r8, ror r7 │ │ │ │ + rscseq sl, r9, r8, ror lr │ │ │ │ + strhteq sl, [sl], #104 @ 0x68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2120e4 <__cxa_atexit@plt+0x2063d8> │ │ │ │ ldr r7, [r3] │ │ │ │ @@ -530715,21 +530715,21 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ - rsceq sl, sl, ip, ror #12 │ │ │ │ + rsceq sl, sl, ip, asr #12 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rscseq sl, r9, ip, lsl #27 │ │ │ │ - ldrdeq sl, [sl], #88 @ 0x58 @ │ │ │ │ + rscseq sl, r9, ip, ror #26 │ │ │ │ + strhteq sl, [sl], #88 @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2121d0 <__cxa_atexit@plt+0x2064c4> │ │ │ │ ldr r3, [pc, #152] @ 212254 <__cxa_atexit@plt+0x206548> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -530768,17 +530768,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq sl, sl, r0, lsr #11 │ │ │ │ - rscseq sl, r9, r0, asr #25 │ │ │ │ - rsceq sl, sl, r4, lsl r5 │ │ │ │ + rsceq sl, sl, r0, lsl #11 │ │ │ │ + rscseq sl, r9, r0, lsr #25 │ │ │ │ + strdeq sl, [sl], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #52] @ 2122a8 <__cxa_atexit@plt+0x20659c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -530789,27 +530789,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r9, r4, ror #24 │ │ │ │ - rsceq sl, sl, r4, asr #9 │ │ │ │ + rscseq sl, r9, r4, asr #24 │ │ │ │ + rsceq sl, sl, r4, lsr #9 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 2122d8 <__cxa_atexit@plt+0x2065cc> │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rscseq sl, r9, r8, lsr #24 │ │ │ │ - smlaleq sl, sl, r8, r4 @ │ │ │ │ + rscseq sl, r9, r8, lsl #24 │ │ │ │ + rsceq sl, sl, r8, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 212320 <__cxa_atexit@plt+0x206614> │ │ │ │ @@ -530826,16 +530826,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 212340 <__cxa_atexit@plt+0x206634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - rscseq sl, r9, ip, asr #23 │ │ │ │ - rsceq sl, sl, r0, lsr r4 │ │ │ │ + rscseq sl, r9, ip, lsr #23 │ │ │ │ + rsceq sl, sl, r0, lsl r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #52] @ 21238c <__cxa_atexit@plt+0x206680> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ @@ -530846,27 +530846,27 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r9, r0, lsl #23 │ │ │ │ - rsceq sl, sl, r0, ror #7 │ │ │ │ + rscseq sl, r9, r0, ror #22 │ │ │ │ + rsceq sl, sl, r0, asr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 2123bc <__cxa_atexit@plt+0x2066b0> │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rscseq sl, r9, r4, asr #22 │ │ │ │ - strhteq sl, [sl], #52 @ 0x34 │ │ │ │ + rscseq sl, r9, r4, lsr #22 │ │ │ │ + smlaleq sl, sl, r4, r3 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #48] @ 21240c <__cxa_atexit@plt+0x206700> │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ @@ -530878,27 +530878,27 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq sl, r9, r4, lsl #22 │ │ │ │ - rsceq sl, sl, r0, ror #6 │ │ │ │ + rscseq sl, r9, r4, ror #21 │ │ │ │ + rsceq sl, sl, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 21243c <__cxa_atexit@plt+0x206730> │ │ │ │ add r5, r5, #4 │ │ │ │ mov sl, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r8 │ │ │ │ b 210e98 <__cxa_atexit@plt+0x20518c> │ │ │ │ - rscseq sl, r9, r8, asr #21 │ │ │ │ - rsceq sl, sl, r8, asr #6 │ │ │ │ + rscseq sl, r9, r8, lsr #21 │ │ │ │ + rsceq sl, sl, r8, lsr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 212490 <__cxa_atexit@plt+0x206784> │ │ │ │ @@ -530917,16 +530917,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2124ac <__cxa_atexit@plt+0x2067a0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - strdeq sl, [sl], #44 @ 0x2c @ │ │ │ │ ldrdeq sl, [sl], #44 @ 0x2c @ │ │ │ │ + strhteq sl, [sl], #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2124d0 <__cxa_atexit@plt+0x2067c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ @@ -530935,15 +530935,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2124f4 <__cxa_atexit@plt+0x2067e8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ - rscseq sl, r9, ip, lsl #20 │ │ │ │ + rscseq sl, r9, ip, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21252c <__cxa_atexit@plt+0x206820> │ │ │ │ ldr r3, [pc, #36] @ 21253c <__cxa_atexit@plt+0x206830> │ │ │ │ @@ -530954,28 +530954,28 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 212544 <__cxa_atexit@plt+0x206838> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsbteq sl, [r9], #148 @ 0x94 │ │ │ │ - rsceq sl, sl, ip, ror #4 │ │ │ │ + ldrhteq sl, [r9], #148 @ 0x94 │ │ │ │ + rsceq sl, sl, ip, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 212570 <__cxa_atexit@plt+0x206864> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 212574 <__cxa_atexit@plt+0x206868> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq sl, r9, r4, lsr #19 │ │ │ │ + rscseq sl, r9, r4, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ 212624 <__cxa_atexit@plt+0x206918> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ @@ -531012,18 +531012,18 @@ │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrshteq sl, [r9], #128 @ 0x80 │ │ │ │ - rscseq sl, r9, r8, asr #18 │ │ │ │ - rscseq sl, r9, r8, asr #27 │ │ │ │ - rscseq sl, r9, r4, lsl r9 │ │ │ │ + ldrsbteq sl, [r9], #128 @ 0x80 │ │ │ │ + rscseq sl, r9, r8, lsr #18 │ │ │ │ + rscseq sl, r9, r8, lsr #27 │ │ │ │ + ldrshteq sl, [r9], #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21269c <__cxa_atexit@plt+0x206990> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -531050,18 +531050,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r9, r0, asr r8 │ │ │ │ - smlalseq sl, r9, ip, r8 │ │ │ │ - rscseq sl, r9, ip, lsl sp │ │ │ │ - rscseq sl, r9, r8, ror #16 │ │ │ │ + rscseq sl, r9, r0, lsr r8 │ │ │ │ + rscseq sl, r9, ip, ror r8 │ │ │ │ + ldrshteq sl, [r9], #204 @ 0xcc │ │ │ │ + rscseq sl, r9, r8, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212720 <__cxa_atexit@plt+0x206a14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531076,17 +531076,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 21272c <__cxa_atexit@plt+0x206a20> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r0, lsl #16 │ │ │ │ + rscseq sl, r9, r0, ror #15 │ │ │ │ strdeq r4, [r6], #40 @ 0x28 @ │ │ │ │ - rsceq sl, sl, ip, rrx │ │ │ │ + rsceq sl, sl, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21279c <__cxa_atexit@plt+0x206a90> │ │ │ │ ldr r3, [pc, #88] @ 2127ac <__cxa_atexit@plt+0x206aa0> │ │ │ │ @@ -531110,35 +531110,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2127b8 <__cxa_atexit@plt+0x206aac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq sl, sl, r8, lsl r0 │ │ │ │ - rsceq sl, sl, r0, lsl r0 │ │ │ │ - rsceq sl, sl, r0, lsl r0 │ │ │ │ - rsceq r9, sl, r4, ror #31 │ │ │ │ + strdeq r9, [sl], #248 @ 0xf8 @ │ │ │ │ + strdeq r9, [sl], #240 @ 0xf0 @ │ │ │ │ + strdeq r9, [sl], #240 @ 0xf0 @ │ │ │ │ + rsceq r9, sl, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2127e4 <__cxa_atexit@plt+0x206ad8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [pc, #12] @ 2127f8 <__cxa_atexit@plt+0x206aec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #8] @ 2127fc <__cxa_atexit@plt+0x206af0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r9, [sl], #252 @ 0xfc │ │ │ │ - strhteq r9, [sl], #244 @ 0xf4 │ │ │ │ - strhteq r9, [sl], #244 @ 0xf4 │ │ │ │ + smlaleq r9, sl, ip, pc @ │ │ │ │ + smlaleq r9, sl, r4, pc @ │ │ │ │ + smlaleq r9, sl, r4, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212868 <__cxa_atexit@plt+0x206b5c> │ │ │ │ ldr r3, [pc, #84] @ 212878 <__cxa_atexit@plt+0x206b6c> │ │ │ │ @@ -531161,31 +531161,31 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 212880 <__cxa_atexit@plt+0x206b74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - smlalseq sl, r9, r8, r6 │ │ │ │ - rsceq r9, sl, r8, asr pc │ │ │ │ - rsceq r9, sl, r4, lsr pc │ │ │ │ + rscseq sl, r9, r8, ror r6 │ │ │ │ + rsceq r9, sl, r8, lsr pc │ │ │ │ + rsceq r9, sl, r4, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2128a8 <__cxa_atexit@plt+0x206b9c> │ │ │ │ mov r8, r7 │ │ │ │ b 27500c <__cxa_atexit@plt+0x269300> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2128bc <__cxa_atexit@plt+0x206bb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r4, asr #12 │ │ │ │ + rscseq sl, r9, r4, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212930 <__cxa_atexit@plt+0x206c24> │ │ │ │ ldr r3, [pc, #96] @ 212940 <__cxa_atexit@plt+0x206c34> │ │ │ │ @@ -531211,17 +531211,17 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 21294c <__cxa_atexit@plt+0x206c40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq sl, r9, r0, asr r6 │ │ │ │ - rscseq sl, r9, ip, asr #12 │ │ │ │ - smlaleq r9, sl, r8, lr │ │ │ │ + rscseq sl, r9, r0, lsr r6 │ │ │ │ + rscseq sl, r9, ip, lsr #12 │ │ │ │ + rsceq r9, sl, r8, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 212990 <__cxa_atexit@plt+0x206c84> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 212994 <__cxa_atexit@plt+0x206c88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -531230,16 +531230,16 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ add r3, r3, #1 │ │ │ │ bic r7, r7, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r4, ror #11 │ │ │ │ - rscseq sl, r9, r0, ror #11 │ │ │ │ + rscseq sl, r9, r4, asr #11 │ │ │ │ + rscseq sl, r9, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212a20 <__cxa_atexit@plt+0x206d14> │ │ │ │ ldr r3, [pc, #120] @ 212a30 <__cxa_atexit@plt+0x206d24> │ │ │ │ @@ -531271,17 +531271,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 212a38 <__cxa_atexit@plt+0x206d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq sl, r9, r4, asr r5 │ │ │ │ - rsceq r9, sl, ip, lsr #27 │ │ │ │ rscseq sl, r9, r4, lsr r5 │ │ │ │ + rsceq r9, sl, ip, lsl #27 │ │ │ │ + rscseq sl, r9, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 212a70 <__cxa_atexit@plt+0x206d64> │ │ │ │ cmp r3, #3 │ │ │ │ bne 212a84 <__cxa_atexit@plt+0x206d78> │ │ │ │ @@ -531296,16 +531296,16 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #12] @ 212a9c <__cxa_atexit@plt+0x206d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, ip, asr #9 │ │ │ │ - ldrhteq sl, [r9], #76 @ 0x4c │ │ │ │ + rscseq sl, r9, ip, lsr #9 │ │ │ │ + smlalseq sl, r9, ip, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212af0 <__cxa_atexit@plt+0x206de4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531320,15 +531320,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 212afc <__cxa_atexit@plt+0x206df0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r0, lsr r4 │ │ │ │ + rscseq sl, r9, r0, lsl r4 │ │ │ │ rsceq r3, r6, r2, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212b50 <__cxa_atexit@plt+0x206e44> │ │ │ │ mov r0, r4 │ │ │ │ @@ -531344,15 +531344,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 212b5c <__cxa_atexit@plt+0x206e50> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sl, [r9], #48 @ 0x30 │ │ │ │ + ldrhteq sl, [r9], #48 @ 0x30 │ │ │ │ strhteq r3, [r6], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212bb0 <__cxa_atexit@plt+0x206ea4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -531368,15 +531368,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 212bbc <__cxa_atexit@plt+0x206eb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r0, ror r3 │ │ │ │ + rscseq sl, r9, r0, asr r3 │ │ │ │ rsceq r3, r6, pc, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212c10 <__cxa_atexit@plt+0x206f04> │ │ │ │ mov r0, r4 │ │ │ │ @@ -531392,17 +531392,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 212c1c <__cxa_atexit@plt+0x206f10> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r0, lsl r3 │ │ │ │ + ldrshteq sl, [r9], #32 │ │ │ │ smlaleq r3, r6, r7, sp │ │ │ │ - rsceq r9, sl, r8, asr #24 │ │ │ │ + rsceq r9, sl, r8, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212c80 <__cxa_atexit@plt+0x206f74> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531420,28 +531420,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 212c90 <__cxa_atexit@plt+0x206f84> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, ip, lsr #5 │ │ │ │ + rscseq sl, r9, ip, lsl #5 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ ldrdeq r3, [r6], #206 @ 0xce @ │ │ │ │ - ldrdeq r9, [sl], #180 @ 0xb4 @ │ │ │ │ + strhteq r9, [sl], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 212cb8 <__cxa_atexit@plt+0x206fac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r9, sl, ip, lsr #23 │ │ │ │ - strhteq r9, [sl], #184 @ 0xb8 │ │ │ │ + rsceq r9, sl, ip, lsl #23 │ │ │ │ + smlaleq r9, sl, r8, fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212d24 <__cxa_atexit@plt+0x207018> │ │ │ │ ldr r3, [pc, #84] @ 212d34 <__cxa_atexit@plt+0x207028> │ │ │ │ @@ -531464,35 +531464,35 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 212d40 <__cxa_atexit@plt+0x207034> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlalseq sl, r9, r0, r6 │ │ │ │ - rsceq r9, sl, r0, lsl #23 │ │ │ │ + rscseq sl, r9, r0, ror r6 │ │ │ │ rsceq r9, sl, r0, ror #22 │ │ │ │ - rsceq r9, sl, r4, lsr fp │ │ │ │ + rsceq r9, sl, r0, asr #22 │ │ │ │ + rsceq r9, sl, r4, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 212d80 <__cxa_atexit@plt+0x207074> │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #24] @ 212d84 <__cxa_atexit@plt+0x207078> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ moveq r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r4, lsr #12 │ │ │ │ - rsceq r9, sl, r4, lsl fp │ │ │ │ - rsceq r9, sl, r0, ror #21 │ │ │ │ + rscseq sl, r9, r4, lsl #12 │ │ │ │ + strdeq r9, [sl], #164 @ 0xa4 @ │ │ │ │ + rsceq r9, sl, r0, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212de8 <__cxa_atexit@plt+0x2070dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531510,28 +531510,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 212df8 <__cxa_atexit@plt+0x2070ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r9, r4, asr #2 │ │ │ │ + rscseq sl, r9, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq r3, r6, lr, lsr #22 │ │ │ │ - rsceq r9, sl, ip, ror #20 │ │ │ │ + rsceq r9, sl, ip, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 212e20 <__cxa_atexit@plt+0x207114> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r9, sl, r4, asr #20 │ │ │ │ - rsceq r9, sl, r8, ror #20 │ │ │ │ + rsceq r9, sl, r4, lsr #20 │ │ │ │ + rsceq r9, sl, r8, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 212e8c <__cxa_atexit@plt+0x207180> │ │ │ │ ldr r3, [pc, #84] @ 212e9c <__cxa_atexit@plt+0x207190> │ │ │ │ @@ -531554,34 +531554,34 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 212ea8 <__cxa_atexit@plt+0x20719c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rscseq sl, r9, r4, lsr #10 │ │ │ │ - rsceq r9, sl, r0, lsr sl │ │ │ │ + rscseq sl, r9, r4, lsl #10 │ │ │ │ rsceq r9, sl, r0, lsl sl │ │ │ │ - rsceq r9, sl, r4, ror #19 │ │ │ │ + strdeq r9, [sl], #144 @ 0x90 @ │ │ │ │ + rsceq r9, sl, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 212ee8 <__cxa_atexit@plt+0x2071dc> │ │ │ │ and r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #24] @ 212eec <__cxa_atexit@plt+0x2071e0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ movne r2, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [r9], #72 @ 0x48 │ │ │ │ - rsceq r9, sl, r4, asr #19 │ │ │ │ + smlalseq sl, r9, r8, r4 │ │ │ │ + rsceq r9, sl, r4, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 212f40 <__cxa_atexit@plt+0x207234> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531596,17 +531596,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 212f4c <__cxa_atexit@plt+0x207240> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r0, ror #31 │ │ │ │ + rscseq r9, r9, r0, asr #31 │ │ │ │ rsceq r3, r6, ip, lsr #19 │ │ │ │ - rsceq r9, sl, r8, asr r9 │ │ │ │ + rsceq r9, sl, r8, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 212fac <__cxa_atexit@plt+0x2072a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531623,17 +531623,17 @@ │ │ │ │ ldr sl, [pc, #24] @ 212fb8 <__cxa_atexit@plt+0x2072ac> │ │ │ │ add sl, pc, sl │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r8, ror pc │ │ │ │ - rsceq r9, sl, r0, lsl r9 │ │ │ │ - strdeq r9, [sl], #140 @ 0x8c @ │ │ │ │ + rscseq r9, r9, r8, asr pc │ │ │ │ + strdeq r9, [sl], #128 @ 0x80 @ │ │ │ │ + ldrdeq r9, [sl], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 213018 <__cxa_atexit@plt+0x20730c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -531650,26 +531650,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r0, lsl pc │ │ │ │ + ldrshteq r9, [r9], #224 @ 0xe0 │ │ │ │ ldrdeq r3, [r6], #138 @ 0x8a @ │ │ │ │ - strhteq r9, [sl], #132 @ 0x84 │ │ │ │ - smlaleq r9, sl, ip, r8 │ │ │ │ + smlaleq r9, sl, r4, r8 │ │ │ │ + rsceq r9, sl, ip, ror r8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [pc, #8] @ 21304c <__cxa_atexit@plt+0x207340> │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ - rsceq r9, sl, r8, lsl #17 │ │ │ │ + rsceq r9, sl, r8, ror #16 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2130a8 <__cxa_atexit@plt+0x20739c> │ │ │ │ @@ -531692,29 +531692,29 @@ │ │ │ │ b 2130b8 <__cxa_atexit@plt+0x2073ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 2130c8 <__cxa_atexit@plt+0x2073bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, sl, ip, lsl r8 │ │ │ │ + strdeq r9, [sl], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rsceq r3, r6, ip, lsl r8 │ │ │ │ - smlaleq r9, sl, r0, r7 │ │ │ │ + rsceq r9, sl, r0, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2130fc <__cxa_atexit@plt+0x2073f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r9, sl, r8, ror #14 │ │ │ │ - ldrdeq r9, [sl], #116 @ 0x74 @ │ │ │ │ + rsceq r9, sl, r8, asr #14 │ │ │ │ + strhteq r9, [sl], #116 @ 0x74 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -531756,20 +531756,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2131c8 <__cxa_atexit@plt+0x2074bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r9, sl, r0, lsr #14 │ │ │ │ - rsceq r9, sl, r0, asr r7 │ │ │ │ + rsceq r9, sl, r0, lsl #14 │ │ │ │ + rsceq r9, sl, r0, lsr r7 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ rsceq r3, r6, ip, asr #14 │ │ │ │ - strdeq r9, [sl], #108 @ 0x6c @ │ │ │ │ + ldrdeq r9, [sl], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 213230 <__cxa_atexit@plt+0x207524> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -531791,19 +531791,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 213254 <__cxa_atexit@plt+0x207548> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r9, sl, r0, r6 │ │ │ │ + rsceq r9, sl, r0, ror r6 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ smlaleq r3, r6, r4, r6 │ │ │ │ - rsceq r9, sl, r0, ror r6 │ │ │ │ + rsceq r9, sl, r0, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 213318 <__cxa_atexit@plt+0x20760c> │ │ │ │ @@ -531853,21 +531853,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21334c <__cxa_atexit@plt+0x207640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlaleq r9, sl, ip, r5 │ │ │ │ - rscseq sl, r9, r4, ror #1 │ │ │ │ - ldrdeq r9, [sl], #80 @ 0x50 @ │ │ │ │ + rsceq r9, sl, ip, ror r5 │ │ │ │ + rscseq sl, r9, r4, asr #1 │ │ │ │ + strhteq r9, [sl], #80 @ 0x50 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ strhteq r3, [r6], #80 @ 0x50 │ │ │ │ - rsceq r9, sl, r4, ror r5 │ │ │ │ + rsceq r9, sl, r4, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #2 │ │ │ │ bcs 21339c <__cxa_atexit@plt+0x207690> │ │ │ │ ldr r6, [pc, #124] @ 213404 <__cxa_atexit@plt+0x2076f8> │ │ │ │ @@ -531898,16 +531898,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 213400 <__cxa_atexit@plt+0x2076f4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r9, sl, r4, ror #9 │ │ │ │ - rscseq sl, r9, r8 │ │ │ │ + rsceq r9, sl, r4, asr #9 │ │ │ │ + rscseq r9, r9, r8, ror #31 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ rsceq r3, r6, r8, ror #9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -531950,20 +531950,20 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2134d4 <__cxa_atexit@plt+0x2077c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r9], #168 @ 0xa8 │ │ │ │ - rsceq r9, sl, r4, lsr r4 │ │ │ │ - rscseq r9, r9, ip, lsr #21 │ │ │ │ + smlalseq r9, r9, r8, sl @ │ │ │ │ + rsceq r9, sl, r4, lsl r4 │ │ │ │ + rscseq r9, r9, ip, lsl #21 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r9, r9, r0, lsl pc │ │ │ │ - rscseq r9, r9, r4, ror sl │ │ │ │ + ldrshteq r9, [r9], #224 @ 0xe0 │ │ │ │ + rscseq r9, r9, r4, asr sl │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -531987,17 +531987,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 21356c <__cxa_atexit@plt+0x207860> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r9, r9, r0, ror lr │ │ │ │ - ldrsbteq r9, [r9], #148 @ 0x94 │ │ │ │ - rsceq r9, sl, r4, lsr #7 │ │ │ │ + rscseq r9, r9, r0, asr lr │ │ │ │ + ldrhteq r9, [r9], #148 @ 0x94 │ │ │ │ + rsceq r9, sl, r4, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2135f4 <__cxa_atexit@plt+0x2078e8> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -532052,21 +532052,21 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 213668 <__cxa_atexit@plt+0x20795c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r9, sl, ip, r2 │ │ │ │ - ldrhteq r9, [r9], #132 @ 0x84 │ │ │ │ + rsceq r9, sl, ip, ror r2 │ │ │ │ + smlalseq r9, r9, r4, r8 @ │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r9, sl, r4, lsl #6 │ │ │ │ + rsceq r9, sl, r4, ror #5 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r9, r9, r8, asr #27 │ │ │ │ - rscseq r9, r9, ip, lsr #18 │ │ │ │ + rscseq r9, r9, r8, lsr #27 │ │ │ │ + rscseq r9, r9, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #1 │ │ │ │ @@ -532100,19 +532100,19 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 213728 <__cxa_atexit@plt+0x207a1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [sl], #28 @ │ │ │ │ - rscseq r9, r9, r8, asr #16 │ │ │ │ + strhteq r9, [sl], #28 │ │ │ │ + rscseq r9, r9, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - ldrhteq r9, [r9], #192 @ 0xc0 │ │ │ │ - rscseq r9, r9, r4, lsl r8 │ │ │ │ + smlalseq r9, r9, r0, ip @ │ │ │ │ + ldrshteq r9, [r9], #116 @ 0x74 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 213800 <__cxa_atexit@plt+0x207af4> │ │ │ │ ldr r2, [pc, #204] @ 213828 <__cxa_atexit@plt+0x207b1c> │ │ │ │ @@ -532164,22 +532164,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 213838 <__cxa_atexit@plt+0x207b2c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, r9, r0, r7 @ │ │ │ │ - rscseq r9, r9, r0, lsl #24 │ │ │ │ - rscseq r9, r9, r8, asr r7 │ │ │ │ - rscseq r9, r9, r8, asr r7 │ │ │ │ - rsceq r9, sl, r4, ror #1 │ │ │ │ + rscseq r9, r9, r0, ror r7 │ │ │ │ + rscseq r9, r9, r0, ror #23 │ │ │ │ + rscseq r9, r9, r8, lsr r7 │ │ │ │ + rscseq r9, r9, r8, lsr r7 │ │ │ │ + rsceq r9, sl, r4, asr #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrhteq r9, [r9], #184 @ 0xb8 │ │ │ │ - rscseq r9, r9, ip, lsl r7 │ │ │ │ + smlalseq r9, r9, r8, fp @ │ │ │ │ + ldrshteq r9, [r9], #108 @ 0x6c │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -532220,21 +532220,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 213914 <__cxa_atexit@plt+0x207c08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r8, lsl fp │ │ │ │ - rscseq r9, r9, r0, ror r6 │ │ │ │ - rscseq r9, r9, r0, ror r6 │ │ │ │ - rsceq r9, sl, r4 │ │ │ │ + ldrshteq r9, [r9], #168 @ 0xa8 │ │ │ │ + rscseq r9, r9, r0, asr r6 │ │ │ │ + rscseq r9, r9, r0, asr r6 │ │ │ │ + rsceq r8, sl, r4, ror #31 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r9, r9, r8, asr #21 │ │ │ │ - rscseq r9, r9, ip, lsr #12 │ │ │ │ + rscseq r9, r9, r8, lsr #21 │ │ │ │ + rscseq r9, r9, ip, lsl #12 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2139e8 <__cxa_atexit@plt+0x207cdc> │ │ │ │ ldr r2, [pc, #204] @ 213a10 <__cxa_atexit@plt+0x207d04> │ │ │ │ @@ -532286,22 +532286,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 213a20 <__cxa_atexit@plt+0x207d14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r8, lsr #11 │ │ │ │ - rscseq r9, r9, r8, lsl sl │ │ │ │ - rscseq r9, r9, r0, ror r5 │ │ │ │ - rscseq r9, r9, r0, ror r5 │ │ │ │ - rsceq r8, sl, r0, lsl #30 │ │ │ │ + rscseq r9, r9, r8, lsl #11 │ │ │ │ + ldrshteq r9, [r9], #152 @ 0x98 │ │ │ │ + rscseq r9, r9, r0, asr r5 │ │ │ │ + rscseq r9, r9, r0, asr r5 │ │ │ │ + rsceq r8, sl, r0, ror #29 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrsbteq r9, [r9], #144 @ 0x90 │ │ │ │ - rscseq r9, r9, r4, lsr r5 │ │ │ │ + ldrhteq r9, [r9], #144 @ 0x90 │ │ │ │ + rscseq r9, r9, r4, lsl r5 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -532342,21 +532342,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 213afc <__cxa_atexit@plt+0x207df0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r0, lsr r9 │ │ │ │ - rscseq r9, r9, r8, lsl #9 │ │ │ │ - rscseq r9, r9, r8, lsl #9 │ │ │ │ - rsceq r8, sl, r0, lsr #28 │ │ │ │ + rscseq r9, r9, r0, lsl r9 │ │ │ │ + rscseq r9, r9, r8, ror #8 │ │ │ │ + rscseq r9, r9, r8, ror #8 │ │ │ │ + rsceq r8, sl, r0, lsl #28 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r9, r9, r0, ror #17 │ │ │ │ - rscseq r9, r9, r4, asr #8 │ │ │ │ + rscseq r9, r9, r0, asr #17 │ │ │ │ + rscseq r9, r9, r4, lsr #8 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 213bd0 <__cxa_atexit@plt+0x207ec4> │ │ │ │ ldr r2, [pc, #204] @ 213bf8 <__cxa_atexit@plt+0x207eec> │ │ │ │ @@ -532408,22 +532408,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 213c08 <__cxa_atexit@plt+0x207efc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r0, asr #7 │ │ │ │ - rscseq r9, r9, r0, lsr r8 │ │ │ │ - rscseq r9, r9, r8, lsl #7 │ │ │ │ - rscseq r9, r9, r8, lsl #7 │ │ │ │ - rsceq r8, sl, ip, lsl sp │ │ │ │ + rscseq r9, r9, r0, lsr #7 │ │ │ │ + rscseq r9, r9, r0, lsl r8 │ │ │ │ + rscseq r9, r9, r8, ror #6 │ │ │ │ + rscseq r9, r9, r8, ror #6 │ │ │ │ + strdeq r8, [sl], #204 @ 0xcc @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r9, r9, r8, ror #15 │ │ │ │ - rscseq r9, r9, ip, asr #6 │ │ │ │ + rscseq r9, r9, r8, asr #15 │ │ │ │ + rscseq r9, r9, ip, lsr #6 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -532464,21 +532464,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 213ce4 <__cxa_atexit@plt+0x207fd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r8, asr #14 │ │ │ │ - rscseq r9, r9, r0, lsr #5 │ │ │ │ - rscseq r9, r9, r0, lsr #5 │ │ │ │ - rsceq r8, sl, ip, lsr ip │ │ │ │ + rscseq r9, r9, r8, lsr #14 │ │ │ │ + rscseq r9, r9, r0, lsl #5 │ │ │ │ + rscseq r9, r9, r0, lsl #5 │ │ │ │ + rsceq r8, sl, ip, lsl ip │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrshteq r9, [r9], #104 @ 0x68 │ │ │ │ - rscseq r9, r9, ip, asr r2 │ │ │ │ + ldrsbteq r9, [r9], #104 @ 0x68 │ │ │ │ + rscseq r9, r9, ip, lsr r2 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 213db8 <__cxa_atexit@plt+0x2080ac> │ │ │ │ ldr r2, [pc, #204] @ 213de0 <__cxa_atexit@plt+0x2080d4> │ │ │ │ @@ -532530,22 +532530,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 213df0 <__cxa_atexit@plt+0x2080e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [r9], #24 │ │ │ │ - rscseq r9, r9, r8, asr #12 │ │ │ │ - rscseq r9, r9, r0, lsr #3 │ │ │ │ - rscseq r9, r9, r0, lsr #3 │ │ │ │ - rsceq r8, sl, r8, lsr fp │ │ │ │ + ldrhteq r9, [r9], #24 │ │ │ │ + rscseq r9, r9, r8, lsr #12 │ │ │ │ + rscseq r9, r9, r0, lsl #3 │ │ │ │ + rscseq r9, r9, r0, lsl #3 │ │ │ │ + rsceq r8, sl, r8, lsl fp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r9, r9, r0, lsl #12 │ │ │ │ - rscseq r9, r9, r4, ror #2 │ │ │ │ + rscseq r9, r9, r0, ror #11 │ │ │ │ + rscseq r9, r9, r4, asr #2 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -532586,21 +532586,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 213ecc <__cxa_atexit@plt+0x2081c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r9, r0, ror #10 │ │ │ │ - ldrhteq r9, [r9], #8 │ │ │ │ - ldrhteq r9, [r9], #8 │ │ │ │ - rsceq r8, sl, r8, asr sl │ │ │ │ + rscseq r9, r9, r0, asr #10 │ │ │ │ + smlalseq r9, r9, r8, r0 @ │ │ │ │ + smlalseq r9, r9, r8, r0 @ │ │ │ │ + rsceq r8, sl, r8, lsr sl │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r9, r9, r0, lsl r5 │ │ │ │ - rscseq r9, r9, r4, ror r0 │ │ │ │ + ldrshteq r9, [r9], #64 @ 0x40 │ │ │ │ + rscseq r9, r9, r4, asr r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 213fa0 <__cxa_atexit@plt+0x208294> │ │ │ │ ldr r2, [pc, #204] @ 213fc8 <__cxa_atexit@plt+0x2082bc> │ │ │ │ @@ -532652,22 +532652,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 213fd8 <__cxa_atexit@plt+0x2082cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r9], #240 @ 0xf0 │ │ │ │ - rscseq r9, r9, r0, ror #8 │ │ │ │ - ldrhteq r8, [r9], #248 @ 0xf8 │ │ │ │ - ldrhteq r8, [r9], #248 @ 0xf8 │ │ │ │ - rsceq r8, sl, r8, asr #18 │ │ │ │ + ldrsbteq r8, [r9], #240 @ 0xf0 │ │ │ │ + rscseq r9, r9, r0, asr #8 │ │ │ │ + smlalseq r8, r9, r8, pc @ │ │ │ │ + smlalseq r8, r9, r8, pc @ │ │ │ │ + rsceq r8, sl, r8, lsr #18 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - rscseq r9, r9, r8, lsl r4 │ │ │ │ - rscseq r8, r9, ip, ror pc │ │ │ │ + ldrshteq r9, [r9], #56 @ 0x38 │ │ │ │ + rscseq r8, r9, ip, asr pc │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2140ac <__cxa_atexit@plt+0x2083a0> │ │ │ │ ldr r2, [pc, #204] @ 2140d4 <__cxa_atexit@plt+0x2083c8> │ │ │ │ @@ -532719,22 +532719,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2140e4 <__cxa_atexit@plt+0x2083d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r4, ror #29 │ │ │ │ - rscseq r9, r9, r4, asr r3 │ │ │ │ - rscseq r8, r9, ip, lsr #29 │ │ │ │ - rscseq r8, r9, ip, lsr #29 │ │ │ │ - rsceq r8, sl, r0, asr #16 │ │ │ │ + rscseq r8, r9, r4, asr #29 │ │ │ │ + rscseq r9, r9, r4, lsr r3 │ │ │ │ + rscseq r8, r9, ip, lsl #29 │ │ │ │ + rscseq r8, r9, ip, lsl #29 │ │ │ │ + rsceq r8, sl, r0, lsr #16 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - rscseq r9, r9, ip, lsl #6 │ │ │ │ - rscseq r8, r9, r0, ror lr │ │ │ │ + rscseq r9, r9, ip, ror #5 │ │ │ │ + rscseq r8, r9, r0, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214148 <__cxa_atexit@plt+0x20843c> │ │ │ │ @@ -532775,15 +532775,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 21413c <__cxa_atexit@plt+0x208430> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r8, sl, r0, asr #15 │ │ │ │ + rsceq r8, sl, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -532877,28 +532877,28 @@ │ │ │ │ ldr r3, [pc, #48] @ 214368 <__cxa_atexit@plt+0x20865c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - ldrsbteq r9, [r9], #0 │ │ │ │ - rscseq r8, r9, r4, lsr ip │ │ │ │ - smlalseq r9, r9, r8, r0 @ │ │ │ │ - ldrshteq r8, [r9], #176 @ 0xb0 │ │ │ │ - ldrshteq r8, [r9], #176 @ 0xb0 │ │ │ │ + ldrhteq r9, [r9], #0 │ │ │ │ + rscseq r8, r9, r4, lsl ip │ │ │ │ + rscseq r9, r9, r8, ror r0 │ │ │ │ + ldrsbteq r8, [r9], #176 @ 0xb0 │ │ │ │ + ldrsbteq r8, [r9], #176 @ 0xb0 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rscseq r8, r9, ip, asr ip │ │ │ │ + rscseq r8, r9, ip, lsr ip │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 214240 <__cxa_atexit@plt+0x208534> │ │ │ │ - smlaleq r8, sl, r4, r5 │ │ │ │ + rsceq r8, sl, r4, ror r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214444 <__cxa_atexit@plt+0x208738> │ │ │ │ ldr r2, [pc, #200] @ 21446c <__cxa_atexit@plt+0x208760> │ │ │ │ @@ -532949,23 +532949,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21447c <__cxa_atexit@plt+0x208770> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r8, asr #22 │ │ │ │ - rscseq r8, r9, ip, lsl fp │ │ │ │ - rscseq r8, r9, ip, lsl fp │ │ │ │ + rscseq r8, r9, r8, lsr #22 │ │ │ │ + ldrshteq r8, [r9], #172 @ 0xac │ │ │ │ + ldrshteq r8, [r9], #172 @ 0xac │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - strhteq r8, [sl], #68 @ 0x44 │ │ │ │ + smlaleq r8, sl, r4, r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r8, r9, r8, ror #21 │ │ │ │ + rscseq r8, r9, r8, asr #21 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r8, sl, ip, asr #8 │ │ │ │ + rsceq r8, sl, ip, lsr #8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214524 <__cxa_atexit@plt+0x208818> │ │ │ │ @@ -533007,21 +533007,21 @@ │ │ │ │ b 214544 <__cxa_atexit@plt+0x208838> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214558 <__cxa_atexit@plt+0x20884c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r8, lsr sl │ │ │ │ - smlaleq r8, sl, r0, r3 │ │ │ │ - rscseq r8, r9, r4, asr #29 │ │ │ │ + rscseq r8, r9, r8, lsl sl │ │ │ │ + rsceq r8, sl, r0, ror r3 │ │ │ │ + rscseq r8, r9, r4, lsr #29 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xffffeb28 │ │ │ │ rsceq r2, r6, r0, lsr #7 │ │ │ │ - rsceq r8, sl, ip, ror #6 │ │ │ │ + rsceq r8, sl, ip, asr #6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214604 <__cxa_atexit@plt+0x2088f8> │ │ │ │ @@ -533063,21 +533063,21 @@ │ │ │ │ b 214624 <__cxa_atexit@plt+0x208918> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214638 <__cxa_atexit@plt+0x20892c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r8, asr r9 │ │ │ │ - strhteq r8, [sl], #32 │ │ │ │ - rscseq r8, r9, r4, ror #27 │ │ │ │ + rscseq r8, r9, r8, lsr r9 │ │ │ │ + smlaleq r8, sl, r0, r2 │ │ │ │ + rscseq r8, r9, r4, asr #27 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ rsceq r2, r6, r0, asr #5 │ │ │ │ - rsceq r8, sl, r8, lsl #5 │ │ │ │ + rsceq r8, sl, r8, ror #4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -533117,22 +533117,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 214718 <__cxa_atexit@plt+0x208a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r4, ror r8 │ │ │ │ - rscseq r8, r9, r4, ror r8 │ │ │ │ + rscseq r8, r9, r4, asr r8 │ │ │ │ + rscseq r8, r9, r4, asr r8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r8, sl, r4, lsl r2 │ │ │ │ + strdeq r8, [sl], #20 @ │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r8, r9, r8, lsr r8 │ │ │ │ + rscseq r8, r9, r8, lsl r8 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strdeq r8, [sl], #20 @ │ │ │ │ + ldrdeq r8, [sl], #20 @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2147ec <__cxa_atexit@plt+0x208ae0> │ │ │ │ ldr r2, [pc, #200] @ 214814 <__cxa_atexit@plt+0x208b08> │ │ │ │ @@ -533183,23 +533183,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 214824 <__cxa_atexit@plt+0x208b18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r0, lsr #15 │ │ │ │ - rscseq r8, r9, r4, ror r7 │ │ │ │ - rscseq r8, r9, r4, ror r7 │ │ │ │ + rscseq r8, r9, r0, lsl #15 │ │ │ │ + rscseq r8, r9, r4, asr r7 │ │ │ │ + rscseq r8, r9, r4, asr r7 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r8, sl, r4, lsl r1 │ │ │ │ + strdeq r8, [sl], #4 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r8, r9, r0, asr #14 │ │ │ │ + rscseq r8, r9, r0, lsr #14 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r8, sl, r4, lsr #1 │ │ │ │ + rsceq r8, sl, r4, lsl #1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2148cc <__cxa_atexit@plt+0x208bc0> │ │ │ │ @@ -533241,21 +533241,21 @@ │ │ │ │ b 2148ec <__cxa_atexit@plt+0x208be0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214900 <__cxa_atexit@plt+0x208bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r8, r9, r0, r6 │ │ │ │ - rsceq r7, sl, r8, ror #31 │ │ │ │ - rscseq r8, r9, ip, lsl fp │ │ │ │ + rscseq r8, r9, r0, ror r6 │ │ │ │ + rsceq r7, sl, r8, asr #31 │ │ │ │ + ldrshteq r8, [r9], #172 @ 0xac │ │ │ │ @ instruction: 0xffffe838 │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ strdeq r1, [r6], #248 @ 0xf8 @ │ │ │ │ - rsceq r7, sl, r4, asr #31 │ │ │ │ + rsceq r7, sl, r4, lsr #31 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2149ac <__cxa_atexit@plt+0x208ca0> │ │ │ │ @@ -533297,21 +533297,21 @@ │ │ │ │ b 2149cc <__cxa_atexit@plt+0x208cc0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2149e0 <__cxa_atexit@plt+0x208cd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r8, [r9], #80 @ 0x50 │ │ │ │ - rsceq r7, sl, r8, lsl #30 │ │ │ │ - rscseq r8, r9, ip, lsr sl │ │ │ │ + smlalseq r8, r9, r0, r5 │ │ │ │ + rsceq r7, sl, r8, ror #29 │ │ │ │ + rscseq r8, r9, ip, lsl sl │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ rsceq r1, r6, r8, lsl pc │ │ │ │ - rsceq r7, sl, r0, ror #29 │ │ │ │ + rsceq r7, sl, r0, asr #29 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -533351,22 +533351,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 214ac0 <__cxa_atexit@plt+0x208db4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, ip, asr #9 │ │ │ │ - rscseq r8, r9, ip, asr #9 │ │ │ │ + rscseq r8, r9, ip, lsr #9 │ │ │ │ + rscseq r8, r9, ip, lsr #9 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r7, sl, r4, ror lr │ │ │ │ + rsceq r7, sl, r4, asr lr │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - smlalseq r8, r9, r0, r4 │ │ │ │ + rscseq r8, r9, r0, ror r4 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - rsceq r7, sl, r4, asr #28 │ │ │ │ + rsceq r7, sl, r4, lsr #28 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214b98 <__cxa_atexit@plt+0x208e8c> │ │ │ │ ldr r2, [pc, #204] @ 214bc0 <__cxa_atexit@plt+0x208eb4> │ │ │ │ @@ -533418,23 +533418,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 214bd0 <__cxa_atexit@plt+0x208ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r9], #56 @ 0x38 │ │ │ │ - rscseq r8, r9, r8, asr #7 │ │ │ │ - rscseq r8, r9, r8, asr #7 │ │ │ │ + ldrsbteq r8, [r9], #56 @ 0x38 │ │ │ │ + rscseq r8, r9, r8, lsr #7 │ │ │ │ + rscseq r8, r9, r8, lsr #7 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - rsceq r7, sl, r0, ror #26 │ │ │ │ + rsceq r7, sl, r0, asr #26 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - smlalseq r8, r9, r4, r3 │ │ │ │ + rscseq r8, r9, r4, ror r3 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - strdeq r7, [sl], #200 @ 0xc8 @ │ │ │ │ + ldrdeq r7, [sl], #200 @ 0xc8 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214c78 <__cxa_atexit@plt+0x208f6c> │ │ │ │ @@ -533476,21 +533476,21 @@ │ │ │ │ b 214c98 <__cxa_atexit@plt+0x208f8c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214cac <__cxa_atexit@plt+0x208fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r4, ror #5 │ │ │ │ - rsceq r7, sl, ip, lsr ip │ │ │ │ - rscseq r8, r9, r0, ror r7 │ │ │ │ + rscseq r8, r9, r4, asr #5 │ │ │ │ + rsceq r7, sl, ip, lsl ip │ │ │ │ + rscseq r8, r9, r0, asr r7 │ │ │ │ @ instruction: 0xffffe48c │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ rsceq r1, r6, ip, asr #24 │ │ │ │ - rsceq r7, sl, r8, lsl ip │ │ │ │ + strdeq r7, [sl], #184 @ 0xb8 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214d58 <__cxa_atexit@plt+0x20904c> │ │ │ │ @@ -533532,21 +533532,21 @@ │ │ │ │ b 214d78 <__cxa_atexit@plt+0x20906c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214d8c <__cxa_atexit@plt+0x209080> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r4, lsl #4 │ │ │ │ - rsceq r7, sl, ip, asr fp │ │ │ │ - smlalseq r8, r9, r0, r6 │ │ │ │ + rscseq r8, r9, r4, ror #3 │ │ │ │ + rsceq r7, sl, ip, lsr fp │ │ │ │ + rscseq r8, r9, r0, ror r6 │ │ │ │ @ instruction: 0xffffe3ac │ │ │ │ @ instruction: 0xffffe2f4 │ │ │ │ rsceq r1, r6, ip, ror #22 │ │ │ │ - rsceq r7, sl, ip, ror fp │ │ │ │ + rsceq r7, sl, ip, asr fp │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214e68 <__cxa_atexit@plt+0x20915c> │ │ │ │ ldr r2, [pc, #204] @ 214e90 <__cxa_atexit@plt+0x209184> │ │ │ │ @@ -533598,23 +533598,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 214ea0 <__cxa_atexit@plt+0x209194> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r8, lsr #2 │ │ │ │ - ldrshteq r8, [r9], #8 │ │ │ │ - ldrshteq r8, [r9], #8 │ │ │ │ + rscseq r8, r9, r8, lsl #2 │ │ │ │ + ldrsbteq r8, [r9], #8 │ │ │ │ + ldrsbteq r8, [r9], #8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - smlaleq r7, sl, r8, sl │ │ │ │ + rsceq r7, sl, r8, ror sl │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - rscseq r8, r9, r4, asr #1 │ │ │ │ + rscseq r8, r9, r4, lsr #1 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - rsceq r7, sl, r8, lsr #20 │ │ │ │ + rsceq r7, sl, r8, lsl #20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 214f48 <__cxa_atexit@plt+0x20923c> │ │ │ │ @@ -533656,21 +533656,21 @@ │ │ │ │ b 214f68 <__cxa_atexit@plt+0x20925c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 214f7c <__cxa_atexit@plt+0x209270> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r9, r4, lsl r0 │ │ │ │ - rsceq r7, sl, ip, ror #18 │ │ │ │ - rscseq r8, r9, r0, lsr #9 │ │ │ │ + ldrshteq r7, [r9], #244 @ 0xf4 │ │ │ │ + rsceq r7, sl, ip, asr #18 │ │ │ │ + rscseq r8, r9, r0, lsl #9 │ │ │ │ @ instruction: 0xffffe1bc │ │ │ │ @ instruction: 0xffffe104 │ │ │ │ rsceq r1, r6, ip, ror r9 │ │ │ │ - rsceq r7, sl, r8, asr #18 │ │ │ │ + rsceq r7, sl, r8, lsr #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 215028 <__cxa_atexit@plt+0x20931c> │ │ │ │ @@ -533712,21 +533712,21 @@ │ │ │ │ b 215048 <__cxa_atexit@plt+0x20933c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21505c <__cxa_atexit@plt+0x209350> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, r4, lsr pc │ │ │ │ - rsceq r7, sl, ip, lsl #17 │ │ │ │ - rscseq r8, r9, r0, asr #7 │ │ │ │ + rscseq r7, r9, r4, lsl pc │ │ │ │ + rsceq r7, sl, ip, ror #16 │ │ │ │ + rscseq r8, r9, r0, lsr #7 │ │ │ │ @ instruction: 0xffffe0dc │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ smlaleq r1, r6, ip, r8 │ │ │ │ - strhteq r7, [sl], #128 @ 0x80 │ │ │ │ + smlaleq r7, sl, r0, r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2150e8 <__cxa_atexit@plt+0x2093dc> │ │ │ │ @@ -533788,16 +533788,16 @@ │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2150d8 <__cxa_atexit@plt+0x2093cc> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r7, sl, r8, asr #16 │ │ │ │ - smlaleq r7, sl, r8, r7 │ │ │ │ + rsceq r7, sl, r8, lsr #16 │ │ │ │ + rsceq r7, sl, r8, ror r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -533835,15 +533835,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2151dc <__cxa_atexit@plt+0x2094d0> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r7, sl, r0, ror #13 │ │ │ │ + rsceq r7, sl, r0, asr #13 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -533863,15 +533863,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 215278 <__cxa_atexit@plt+0x20956c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, sl, r0, ror r6 │ │ │ │ + rsceq r7, sl, r0, asr r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -533953,32 +533953,32 @@ │ │ │ │ ldr r3, [pc, #60] @ 215444 <__cxa_atexit@plt+0x209738> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - rscseq r7, r9, ip, lsr #23 │ │ │ │ + rscseq r7, r9, ip, lsl #23 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - rscseq r7, r9, r4, lsr fp │ │ │ │ - rscseq r7, r9, r0, lsl fp │ │ │ │ - ldrhteq r7, [r9], #184 @ 0xb8 │ │ │ │ + rscseq r7, r9, r4, lsl fp │ │ │ │ + ldrshteq r7, [r9], #160 @ 0xa0 │ │ │ │ + smlalseq r7, r9, r8, fp │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - rscseq r7, r9, r0, lsl #23 │ │ │ │ + rscseq r7, r9, r0, ror #22 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r7, [sl], #76 @ 0x4c @ │ │ │ │ + strhteq r7, [sl], #76 @ 0x4c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2152d8 <__cxa_atexit@plt+0x2095cc> │ │ │ │ - rsceq r7, sl, r0, ror #9 │ │ │ │ + rsceq r7, sl, r0, asr #9 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 215504 <__cxa_atexit@plt+0x2097f8> │ │ │ │ ldr r2, [pc, #168] @ 21552c <__cxa_atexit@plt+0x209820> │ │ │ │ @@ -534021,21 +534021,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 215530 <__cxa_atexit@plt+0x209824> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, r8, ror #20 │ │ │ │ - rsceq r7, sl, r0, lsr #8 │ │ │ │ - rscseq r7, r9, r8, asr sl │ │ │ │ + rscseq r7, r9, r8, asr #20 │ │ │ │ + rsceq r7, sl, r0, lsl #8 │ │ │ │ + rscseq r7, r9, r8, lsr sl │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r7, r9, r4, lsr sl │ │ │ │ + rscseq r7, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - smlaleq r7, sl, r4, r3 │ │ │ │ + rsceq r7, sl, r4, ror r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2155dc <__cxa_atexit@plt+0x2098d0> │ │ │ │ @@ -534077,21 +534077,21 @@ │ │ │ │ b 2155fc <__cxa_atexit@plt+0x2098f0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 215610 <__cxa_atexit@plt+0x209904> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, r0, lsl #19 │ │ │ │ - ldrdeq r7, [sl], #40 @ 0x28 @ │ │ │ │ - rscseq r7, r9, ip, lsl #28 │ │ │ │ + rscseq r7, r9, r0, ror #18 │ │ │ │ + strhteq r7, [sl], #40 @ 0x28 │ │ │ │ + rscseq r7, r9, ip, ror #27 │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ @ instruction: 0xffffda70 │ │ │ │ rsceq r1, r6, r8, ror #5 │ │ │ │ - strhteq r7, [sl], #32 │ │ │ │ + smlaleq r7, sl, r0, r2 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -534117,18 +534117,18 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2156b4 <__cxa_atexit@plt+0x2099a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - rscseq r7, r9, r8, lsr #17 │ │ │ │ + rscseq r7, r9, r8, lsl #17 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r7, sl, r4, lsr #5 │ │ │ │ rsceq r7, sl, r4, lsl #5 │ │ │ │ + rsceq r7, sl, r4, ror #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 215784 <__cxa_atexit@plt+0x209a78> │ │ │ │ @@ -534205,23 +534205,23 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21580c <__cxa_atexit@plt+0x209b00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sl, r0, asr #2 │ │ │ │ - ldrsbteq r7, [r9], #120 @ 0x78 │ │ │ │ + rsceq r7, sl, r0, lsr #2 │ │ │ │ + ldrhteq r7, [r9], #120 @ 0x78 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strhteq r7, [sl], #28 │ │ │ │ + smlaleq r7, sl, ip, r1 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - ldrhteq r7, [r9], #120 @ 0x78 │ │ │ │ + smlalseq r7, r9, r8, r7 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r7, sl, r4, lsl r1 │ │ │ │ + strdeq r7, [sl], #4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -534273,21 +534273,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21591c <__cxa_atexit@plt+0x209c10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, sl, r0, lsr r0 │ │ │ │ - rscseq r7, r9, r0, lsl #13 │ │ │ │ + rsceq r7, sl, r0, lsl r0 │ │ │ │ + rscseq r7, r9, r0, ror #12 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - rscseq r7, r9, r0, ror #12 │ │ │ │ + rscseq r7, r9, r0, asr #12 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - rsceq r7, sl, ip │ │ │ │ + rsceq r6, sl, ip, ror #31 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ @@ -534325,20 +534325,20 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2159ec <__cxa_atexit@plt+0x209ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sl, r0, ror #30 │ │ │ │ - rscseq r7, r9, ip, lsl #11 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ + rsceq r6, sl, r0, asr #30 │ │ │ │ rscseq r7, r9, ip, ror #10 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + rscseq r7, r9, ip, asr #10 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - rsceq r6, sl, r8, asr #31 │ │ │ │ + rsceq r6, sl, r8, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 215a60 <__cxa_atexit@plt+0x209d54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -534356,28 +534356,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 215a70 <__cxa_atexit@plt+0x209d64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, ip, asr #9 │ │ │ │ + rscseq r7, r9, ip, lsr #9 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq r0, r6, r7, lsr #28 │ │ │ │ - rsceq r6, sl, r4, asr pc │ │ │ │ + rsceq r6, sl, r4, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 215a98 <__cxa_atexit@plt+0x209d8c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r6, sl, ip, lsr #30 │ │ │ │ - rsceq r6, sl, r8, lsr pc │ │ │ │ + rsceq r6, sl, ip, lsl #30 │ │ │ │ + rsceq r6, sl, r8, lsl pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 215b20 <__cxa_atexit@plt+0x209e14> │ │ │ │ ldr r3, [pc, #128] @ 215b40 <__cxa_atexit@plt+0x209e34> │ │ │ │ @@ -534411,19 +534411,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 215b04 <__cxa_atexit@plt+0x209df8> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r7, r9, r8, lsl #17 │ │ │ │ - rsceq r6, sl, r4, lsl #30 │ │ │ │ - strdeq r6, [sl], #236 @ 0xec @ │ │ │ │ - rsceq r6, sl, r4, asr #29 │ │ │ │ - rsceq r6, sl, r4, lsl #29 │ │ │ │ + rscseq r7, r9, r8, ror #16 │ │ │ │ + rsceq r6, sl, r4, ror #29 │ │ │ │ + ldrdeq r6, [sl], #236 @ 0xec @ │ │ │ │ + rsceq r6, sl, r4, lsr #29 │ │ │ │ + rsceq r6, sl, r4, ror #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 215b84 <__cxa_atexit@plt+0x209e78> │ │ │ │ ldr r0, [pc, #108] @ 215be0 <__cxa_atexit@plt+0x209ed4> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -534448,32 +534448,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 215b98 <__cxa_atexit@plt+0x209e8c> │ │ │ │ - ldrshteq r7, [r9], #116 @ 0x74 │ │ │ │ + ldrsbteq r7, [r9], #116 @ 0x74 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, sl, r8, ror #28 │ │ │ │ - rsceq r6, sl, r0, ror #28 │ │ │ │ + rsceq r6, sl, r8, asr #28 │ │ │ │ + rsceq r6, sl, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 215c18 <__cxa_atexit@plt+0x209f0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, r9, r0, r7 │ │ │ │ - rsceq r6, sl, ip, lsr #27 │ │ │ │ + rscseq r7, r9, r0, ror r7 │ │ │ │ + rsceq r6, sl, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 215c7c <__cxa_atexit@plt+0x209f70> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -534491,28 +534491,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 215c8c <__cxa_atexit@plt+0x209f80> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r7, [r9], #32 │ │ │ │ + smlalseq r7, r9, r0, r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq r0, r6, r7, asr #23 │ │ │ │ - rsceq r6, sl, r8, lsr sp │ │ │ │ + rsceq r6, sl, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 215cb4 <__cxa_atexit@plt+0x209fa8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r6, sl, r0, lsl sp │ │ │ │ - rsceq r6, sl, r4, lsr sp │ │ │ │ + strdeq r6, [sl], #192 @ 0xc0 @ │ │ │ │ + rsceq r6, sl, r4, lsl sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 215d44 <__cxa_atexit@plt+0x20a038> │ │ │ │ ldr r3, [pc, #120] @ 215d54 <__cxa_atexit@plt+0x20a048> │ │ │ │ @@ -534544,19 +534544,19 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 215d60 <__cxa_atexit@plt+0x20a054> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - strdeq r6, [sl], #196 @ 0xc4 @ │ │ │ │ - rsceq r6, sl, ip, ror #25 │ │ │ │ - strhteq r6, [sl], #200 @ 0xc8 │ │ │ │ - rscseq r7, r9, r4, ror #12 │ │ │ │ - rsceq r6, sl, r8, lsl #25 │ │ │ │ + ldrdeq r6, [sl], #196 @ 0xc4 @ │ │ │ │ + rsceq r6, sl, ip, asr #25 │ │ │ │ + smlaleq r6, sl, r8, ip │ │ │ │ + rscseq r7, r9, r4, asr #12 │ │ │ │ + rsceq r6, sl, r8, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 215da0 <__cxa_atexit@plt+0x20a094> │ │ │ │ @@ -534578,32 +534578,32 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 215de4 <__cxa_atexit@plt+0x20a0d8> │ │ │ │ ldr r0, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r7, [r9], #92 @ 0x5c │ │ │ │ + ldrhteq r7, [r9], #92 @ 0x5c │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r6, sl, r4, ror #24 │ │ │ │ - rsceq r6, sl, ip, asr ip │ │ │ │ + rsceq r6, sl, r4, asr #24 │ │ │ │ + rsceq r6, sl, ip, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 215e20 <__cxa_atexit@plt+0x20a114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, r8, lsl #11 │ │ │ │ - rsceq r6, sl, r4, lsl #21 │ │ │ │ + rscseq r7, r9, r8, ror #10 │ │ │ │ + rsceq r6, sl, r4, ror #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 215e80 <__cxa_atexit@plt+0x20a174> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -534620,17 +534620,17 @@ │ │ │ │ ldr sl, [pc, #24] @ 215e8c <__cxa_atexit@plt+0x20a180> │ │ │ │ add sl, pc, sl │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, r4, lsr #1 │ │ │ │ - rsceq r6, sl, ip, lsr sl │ │ │ │ - rsceq r6, sl, r8, ror fp │ │ │ │ + rscseq r7, r9, r4, lsl #1 │ │ │ │ + rsceq r6, sl, ip, lsl sl │ │ │ │ + rsceq r6, sl, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 215eec <__cxa_atexit@plt+0x20a1e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -534647,26 +534647,26 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r9, ip, lsr r0 │ │ │ │ + rscseq r7, r9, ip, lsl r0 │ │ │ │ rsceq r0, r6, r6, lsl #20 │ │ │ │ - rsceq r6, sl, r0, lsr fp │ │ │ │ - rsceq r6, sl, r8, lsl fp │ │ │ │ + rsceq r6, sl, r0, lsl fp │ │ │ │ + strdeq r6, [sl], #168 @ 0xa8 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [pc, #8] @ 215f20 <__cxa_atexit@plt+0x20a214> │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ - rsceq r6, sl, r4, lsl #22 │ │ │ │ + rsceq r6, sl, r4, ror #21 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 215f7c <__cxa_atexit@plt+0x20a270> │ │ │ │ @@ -534689,29 +534689,29 @@ │ │ │ │ b 215f8c <__cxa_atexit@plt+0x20a280> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 215f9c <__cxa_atexit@plt+0x20a290> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r6, sl, r8, sl │ │ │ │ + rsceq r6, sl, r8, ror sl │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rsceq r0, r6, r3, lsr #17 │ │ │ │ - rsceq r6, sl, ip, lsl sl │ │ │ │ + strdeq r6, [sl], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 215fd0 <__cxa_atexit@plt+0x20a2c4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - strdeq r6, [sl], #148 @ 0x94 @ │ │ │ │ - rsceq r6, sl, r0, asr sl │ │ │ │ + ldrdeq r6, [sl], #148 @ 0x94 @ │ │ │ │ + rsceq r6, sl, r0, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -534753,20 +534753,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21609c <__cxa_atexit@plt+0x20a390> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - smlaleq r6, sl, ip, r9 │ │ │ │ - rsceq r6, sl, ip, asr #19 │ │ │ │ + rsceq r6, sl, ip, ror r9 │ │ │ │ + rsceq r6, sl, ip, lsr #19 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ ldrdeq r0, [r6], #115 @ 0x73 @ │ │ │ │ - rsceq r6, sl, r8, ror r9 │ │ │ │ + rsceq r6, sl, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 216104 <__cxa_atexit@plt+0x20a3f8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -534788,19 +534788,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 216128 <__cxa_atexit@plt+0x20a41c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sl, ip, lsl #18 │ │ │ │ + rsceq r6, sl, ip, ror #17 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ rsceq r0, r6, fp, lsl r7 │ │ │ │ - rsceq r6, sl, ip, ror #17 │ │ │ │ + rsceq r6, sl, ip, asr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2161ec <__cxa_atexit@plt+0x20a4e0> │ │ │ │ @@ -534850,21 +534850,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 216220 <__cxa_atexit@plt+0x20a514> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r6, sl, r8, lsl r8 │ │ │ │ - rscseq r7, r9, r4, lsl r2 │ │ │ │ - rsceq r6, sl, ip, asr #16 │ │ │ │ + strdeq r6, [sl], #120 @ 0x78 @ │ │ │ │ + ldrshteq r7, [r9], #20 │ │ │ │ + rsceq r6, sl, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ rsceq r0, r6, r7, lsr r6 │ │ │ │ - strdeq r6, [sl], #112 @ 0x70 @ │ │ │ │ + ldrdeq r6, [sl], #112 @ 0x70 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #4 │ │ │ │ bcs 216270 <__cxa_atexit@plt+0x20a564> │ │ │ │ ldr r6, [pc, #124] @ 2162d8 <__cxa_atexit@plt+0x20a5cc> │ │ │ │ @@ -534895,16 +534895,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2162d4 <__cxa_atexit@plt+0x20a5c8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sl, r0, ror #14 │ │ │ │ - rscseq r7, r9, r8, lsr r1 │ │ │ │ + rsceq r6, sl, r0, asr #14 │ │ │ │ + rscseq r7, r9, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ rsceq r0, r6, pc, ror #10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -534947,20 +534947,20 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2163a8 <__cxa_atexit@plt+0x20a69c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r4, ror #23 │ │ │ │ - strhteq r6, [sl], #96 @ 0x60 │ │ │ │ - ldrsbteq r6, [r9], #184 @ 0xb8 │ │ │ │ + rscseq r6, r9, r4, asr #23 │ │ │ │ + smlaleq r6, sl, r0, r6 │ │ │ │ + ldrhteq r6, [r9], #184 @ 0xb8 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r7, r9, r0, asr #32 │ │ │ │ - rscseq r6, r9, r0, lsr #23 │ │ │ │ + rscseq r7, r9, r0, lsr #32 │ │ │ │ + rscseq r6, r9, r0, lsl #23 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -534984,17 +534984,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 216440 <__cxa_atexit@plt+0x20a734> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r6, r9, r0, lsr #31 │ │ │ │ - rscseq r6, r9, r0, lsl #22 │ │ │ │ - rsceq r6, sl, r0, lsr #12 │ │ │ │ + rscseq r6, r9, r0, lsl #31 │ │ │ │ + rscseq r6, r9, r0, ror #21 │ │ │ │ + rsceq r6, sl, r0, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2164c8 <__cxa_atexit@plt+0x20a7bc> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -535049,21 +535049,21 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21653c <__cxa_atexit@plt+0x20a830> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sl, r8, lsl r5 │ │ │ │ - rscseq r6, r9, r0, ror #19 │ │ │ │ + strdeq r6, [sl], #72 @ 0x48 @ │ │ │ │ + rscseq r6, r9, r0, asr #19 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r6, sl, r0, lsl #11 │ │ │ │ + rsceq r6, sl, r0, ror #10 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - ldrshteq r6, [r9], #232 @ 0xe8 │ │ │ │ - rscseq r6, r9, r8, asr sl │ │ │ │ + ldrsbteq r6, [r9], #232 @ 0xe8 │ │ │ │ + rscseq r6, r9, r8, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #3 │ │ │ │ @@ -535097,19 +535097,19 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2165fc <__cxa_atexit@plt+0x20a8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, sl, r8, asr r4 │ │ │ │ - rscseq r6, r9, r4, ror r9 │ │ │ │ + rsceq r6, sl, r8, lsr r4 │ │ │ │ + rscseq r6, r9, r4, asr r9 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - rscseq r6, r9, r0, ror #27 │ │ │ │ - rscseq r6, r9, r0, asr #18 │ │ │ │ + rscseq r6, r9, r0, asr #27 │ │ │ │ + rscseq r6, r9, r0, lsr #18 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2166d4 <__cxa_atexit@plt+0x20a9c8> │ │ │ │ ldr r2, [pc, #204] @ 2166fc <__cxa_atexit@plt+0x20a9f0> │ │ │ │ @@ -535161,22 +535161,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21670c <__cxa_atexit@plt+0x20aa00> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r9], #140 @ 0x8c │ │ │ │ - rscseq r6, r9, r0, lsr sp │ │ │ │ - rscseq r6, r9, r4, lsl #17 │ │ │ │ - rscseq r6, r9, r4, lsl #17 │ │ │ │ - rsceq r6, sl, r0, ror #6 │ │ │ │ + smlalseq r6, r9, ip, r8 │ │ │ │ + rscseq r6, r9, r0, lsl sp │ │ │ │ + rscseq r6, r9, r4, ror #16 │ │ │ │ + rscseq r6, r9, r4, ror #16 │ │ │ │ + rsceq r6, sl, r0, asr #6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r9, r8, ror #25 │ │ │ │ - rscseq r6, r9, r8, asr #16 │ │ │ │ + rscseq r6, r9, r8, asr #25 │ │ │ │ + rscseq r6, r9, r8, lsr #16 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -535217,21 +535217,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2167e8 <__cxa_atexit@plt+0x20aadc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r8, asr #24 │ │ │ │ - smlalseq r6, r9, ip, r7 │ │ │ │ - smlalseq r6, r9, ip, r7 │ │ │ │ - rsceq r6, sl, r0, lsl #5 │ │ │ │ + rscseq r6, r9, r8, lsr #24 │ │ │ │ + rscseq r6, r9, ip, ror r7 │ │ │ │ + rscseq r6, r9, ip, ror r7 │ │ │ │ + rsceq r6, sl, r0, ror #4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - ldrshteq r6, [r9], #184 @ 0xb8 │ │ │ │ - rscseq r6, r9, r8, asr r7 │ │ │ │ + ldrsbteq r6, [r9], #184 @ 0xb8 │ │ │ │ + rscseq r6, r9, r8, lsr r7 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2168bc <__cxa_atexit@plt+0x20abb0> │ │ │ │ ldr r2, [pc, #204] @ 2168e4 <__cxa_atexit@plt+0x20abd8> │ │ │ │ @@ -535283,22 +535283,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2168f4 <__cxa_atexit@plt+0x20abe8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r9], #100 @ 0x64 │ │ │ │ - rscseq r6, r9, r8, asr #22 │ │ │ │ - smlalseq r6, r9, ip, r6 │ │ │ │ - smlalseq r6, r9, ip, r6 │ │ │ │ - rsceq r6, sl, ip, ror r1 │ │ │ │ + ldrhteq r6, [r9], #100 @ 0x64 │ │ │ │ + rscseq r6, r9, r8, lsr #22 │ │ │ │ + rscseq r6, r9, ip, ror r6 │ │ │ │ + rscseq r6, r9, ip, ror r6 │ │ │ │ + rsceq r6, sl, ip, asr r1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r9, r0, lsl #22 │ │ │ │ - rscseq r6, r9, r0, ror #12 │ │ │ │ + rscseq r6, r9, r0, ror #21 │ │ │ │ + rscseq r6, r9, r0, asr #12 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -535339,21 +535339,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2169d0 <__cxa_atexit@plt+0x20acc4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r0, ror #20 │ │ │ │ - ldrhteq r6, [r9], #84 @ 0x54 │ │ │ │ - ldrhteq r6, [r9], #84 @ 0x54 │ │ │ │ - smlaleq r6, sl, ip, r0 │ │ │ │ + rscseq r6, r9, r0, asr #20 │ │ │ │ + smlalseq r6, r9, r4, r5 │ │ │ │ + smlalseq r6, r9, r4, r5 │ │ │ │ + rsceq r6, sl, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r6, r9, r0, lsl sl │ │ │ │ - rscseq r6, r9, r0, ror r5 │ │ │ │ + ldrshteq r6, [r9], #144 @ 0x90 │ │ │ │ + rscseq r6, r9, r0, asr r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 216aa4 <__cxa_atexit@plt+0x20ad98> │ │ │ │ ldr r2, [pc, #204] @ 216acc <__cxa_atexit@plt+0x20adc0> │ │ │ │ @@ -535405,22 +535405,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 216adc <__cxa_atexit@plt+0x20add0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, ip, ror #9 │ │ │ │ - rscseq r6, r9, r0, ror #18 │ │ │ │ - ldrhteq r6, [r9], #68 @ 0x44 │ │ │ │ - ldrhteq r6, [r9], #68 @ 0x44 │ │ │ │ - smlaleq r5, sl, r8, pc @ │ │ │ │ + rscseq r6, r9, ip, asr #9 │ │ │ │ + rscseq r6, r9, r0, asr #18 │ │ │ │ + smlalseq r6, r9, r4, r4 │ │ │ │ + smlalseq r6, r9, r4, r4 │ │ │ │ + rsceq r5, sl, r8, ror pc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r9, r8, lsl r9 │ │ │ │ - rscseq r6, r9, r8, ror r4 │ │ │ │ + ldrshteq r6, [r9], #136 @ 0x88 │ │ │ │ + rscseq r6, r9, r8, asr r4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -535461,21 +535461,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 216bb8 <__cxa_atexit@plt+0x20aeac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r8, ror r8 │ │ │ │ - rscseq r6, r9, ip, asr #7 │ │ │ │ - rscseq r6, r9, ip, asr #7 │ │ │ │ - strhteq r5, [sl], #232 @ 0xe8 │ │ │ │ + rscseq r6, r9, r8, asr r8 │ │ │ │ + rscseq r6, r9, ip, lsr #7 │ │ │ │ + rscseq r6, r9, ip, lsr #7 │ │ │ │ + smlaleq r5, sl, r8, lr │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r6, r9, r8, lsr #16 │ │ │ │ - rscseq r6, r9, r8, lsl #7 │ │ │ │ + rscseq r6, r9, r8, lsl #16 │ │ │ │ + rscseq r6, r9, r8, ror #6 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 216c8c <__cxa_atexit@plt+0x20af80> │ │ │ │ ldr r2, [pc, #204] @ 216cb4 <__cxa_atexit@plt+0x20afa8> │ │ │ │ @@ -535527,22 +535527,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 216cc4 <__cxa_atexit@plt+0x20afb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r4, lsl #6 │ │ │ │ - rscseq r6, r9, r8, ror r7 │ │ │ │ - rscseq r6, r9, ip, asr #5 │ │ │ │ - rscseq r6, r9, ip, asr #5 │ │ │ │ - strhteq r5, [sl], #212 @ 0xd4 │ │ │ │ + rscseq r6, r9, r4, ror #5 │ │ │ │ + rscseq r6, r9, r8, asr r7 │ │ │ │ + rscseq r6, r9, ip, lsr #5 │ │ │ │ + rscseq r6, r9, ip, lsr #5 │ │ │ │ + smlaleq r5, sl, r4, sp │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r9, r0, lsr r7 │ │ │ │ - smlalseq r6, r9, r0, r2 │ │ │ │ + rscseq r6, r9, r0, lsl r7 │ │ │ │ + rscseq r6, r9, r0, ror r2 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -535583,21 +535583,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 216da0 <__cxa_atexit@plt+0x20b094> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, r9, r0, r6 │ │ │ │ - rscseq r6, r9, r4, ror #3 │ │ │ │ - rscseq r6, r9, r4, ror #3 │ │ │ │ - ldrdeq r5, [sl], #196 @ 0xc4 @ │ │ │ │ + rscseq r6, r9, r0, ror r6 │ │ │ │ + rscseq r6, r9, r4, asr #3 │ │ │ │ + rscseq r6, r9, r4, asr #3 │ │ │ │ + strhteq r5, [sl], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r6, r9, r0, asr #12 │ │ │ │ - rscseq r6, r9, r0, lsr #3 │ │ │ │ + rscseq r6, r9, r0, lsr #12 │ │ │ │ + rscseq r6, r9, r0, lsl #3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 216e74 <__cxa_atexit@plt+0x20b168> │ │ │ │ ldr r2, [pc, #204] @ 216e9c <__cxa_atexit@plt+0x20b190> │ │ │ │ @@ -535649,22 +535649,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 216eac <__cxa_atexit@plt+0x20b1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, ip, lsl r1 │ │ │ │ - smlalseq r6, r9, r0, r5 │ │ │ │ - rscseq r6, r9, r4, ror #1 │ │ │ │ - rscseq r6, r9, r4, ror #1 │ │ │ │ - rsceq r5, sl, r4, asr #23 │ │ │ │ + ldrshteq r6, [r9], #12 │ │ │ │ + rscseq r6, r9, r0, ror r5 │ │ │ │ + rscseq r6, r9, r4, asr #1 │ │ │ │ + rscseq r6, r9, r4, asr #1 │ │ │ │ + rsceq r5, sl, r4, lsr #23 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - rscseq r6, r9, r8, asr #10 │ │ │ │ - rscseq r6, r9, r8, lsr #1 │ │ │ │ + rscseq r6, r9, r8, lsr #10 │ │ │ │ + rscseq r6, r9, r8, lsl #1 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 216f80 <__cxa_atexit@plt+0x20b274> │ │ │ │ ldr r2, [pc, #204] @ 216fa8 <__cxa_atexit@plt+0x20b29c> │ │ │ │ @@ -535716,22 +535716,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 216fb8 <__cxa_atexit@plt+0x20b2ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r9, r0, lsl r0 │ │ │ │ - rscseq r6, r9, r4, lsl #9 │ │ │ │ - ldrsbteq r5, [r9], #248 @ 0xf8 │ │ │ │ - ldrsbteq r5, [r9], #248 @ 0xf8 │ │ │ │ - strhteq r5, [sl], #172 @ 0xac │ │ │ │ + ldrshteq r5, [r9], #240 @ 0xf0 │ │ │ │ + rscseq r6, r9, r4, ror #8 │ │ │ │ + ldrhteq r5, [r9], #248 @ 0xf8 │ │ │ │ + ldrhteq r5, [r9], #248 @ 0xf8 │ │ │ │ + smlaleq r5, sl, ip, sl │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - rscseq r6, r9, ip, lsr r4 │ │ │ │ - smlalseq r5, r9, ip, pc @ │ │ │ │ + rscseq r6, r9, ip, lsl r4 │ │ │ │ + rscseq r5, r9, ip, ror pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21701c <__cxa_atexit@plt+0x20b310> │ │ │ │ @@ -535772,15 +535772,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 217010 <__cxa_atexit@plt+0x20b304> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r5, sl, ip, lsr sl │ │ │ │ + rsceq r5, sl, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -535874,28 +535874,28 @@ │ │ │ │ ldr r3, [pc, #48] @ 21723c <__cxa_atexit@plt+0x20b530> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - rscseq r6, r9, r0, lsl #4 │ │ │ │ - rscseq r5, r9, r0, ror #26 │ │ │ │ - rscseq r6, r9, r8, asr #3 │ │ │ │ - rscseq r5, r9, ip, lsl sp │ │ │ │ - rscseq r5, r9, ip, lsl sp │ │ │ │ + rscseq r6, r9, r0, ror #3 │ │ │ │ + rscseq r5, r9, r0, asr #26 │ │ │ │ + rscseq r6, r9, r8, lsr #3 │ │ │ │ + ldrshteq r5, [r9], #204 @ 0xcc │ │ │ │ + ldrshteq r5, [r9], #204 @ 0xcc │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rscseq r5, r9, r8, lsl #27 │ │ │ │ + rscseq r5, r9, r8, ror #26 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 217114 <__cxa_atexit@plt+0x20b408> │ │ │ │ - rsceq r5, sl, r0, lsl r8 │ │ │ │ + strdeq r5, [sl], #112 @ 0x70 @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217318 <__cxa_atexit@plt+0x20b60c> │ │ │ │ ldr r2, [pc, #200] @ 217340 <__cxa_atexit@plt+0x20b634> │ │ │ │ @@ -535946,23 +535946,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 217350 <__cxa_atexit@plt+0x20b644> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r4, ror ip │ │ │ │ - rscseq r5, r9, r8, asr #24 │ │ │ │ - rscseq r5, r9, r8, asr #24 │ │ │ │ + rscseq r5, r9, r4, asr ip │ │ │ │ + rscseq r5, r9, r8, lsr #24 │ │ │ │ + rscseq r5, r9, r8, lsr #24 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r5, sl, r0, lsr r7 │ │ │ │ + rsceq r5, sl, r0, lsl r7 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r5, r9, r4, lsl ip │ │ │ │ + ldrshteq r5, [r9], #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r5, sl, r8, asr #13 │ │ │ │ + rsceq r5, sl, r8, lsr #13 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2173f8 <__cxa_atexit@plt+0x20b6ec> │ │ │ │ @@ -536004,21 +536004,21 @@ │ │ │ │ b 217418 <__cxa_atexit@plt+0x20b70c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21742c <__cxa_atexit@plt+0x20b720> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r4, ror #22 │ │ │ │ - rsceq r5, sl, ip, lsl #12 │ │ │ │ - ldrshteq r5, [r9], #244 @ 0xf4 │ │ │ │ + rscseq r5, r9, r4, asr #22 │ │ │ │ + rsceq r5, sl, ip, ror #11 │ │ │ │ + ldrsbteq r5, [r9], #244 @ 0xf4 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xffffeb28 │ │ │ │ rsceq pc, r5, r7, lsr #8 │ │ │ │ - rsceq r5, sl, r8, ror #11 │ │ │ │ + rsceq r5, sl, r8, asr #11 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2174d8 <__cxa_atexit@plt+0x20b7cc> │ │ │ │ @@ -536060,21 +536060,21 @@ │ │ │ │ b 2174f8 <__cxa_atexit@plt+0x20b7ec> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21750c <__cxa_atexit@plt+0x20b800> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r4, lsl #21 │ │ │ │ - rsceq r5, sl, ip, lsr #10 │ │ │ │ - rscseq r5, r9, r4, lsl pc │ │ │ │ + rscseq r5, r9, r4, ror #20 │ │ │ │ + rsceq r5, sl, ip, lsl #10 │ │ │ │ + ldrshteq r5, [r9], #228 @ 0xe4 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ rsceq pc, r5, r7, asr #6 │ │ │ │ - rsceq r5, sl, r4, lsl #10 │ │ │ │ + rsceq r5, sl, r4, ror #9 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -536114,22 +536114,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2175ec <__cxa_atexit@plt+0x20b8e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r0, lsr #19 │ │ │ │ - rscseq r5, r9, r0, lsr #19 │ │ │ │ + rscseq r5, r9, r0, lsl #19 │ │ │ │ + rscseq r5, r9, r0, lsl #19 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smlaleq r5, sl, r0, r4 │ │ │ │ + rsceq r5, sl, r0, ror r4 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r5, r9, r4, ror #18 │ │ │ │ + rscseq r5, r9, r4, asr #18 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - rsceq r5, sl, r0, ror r4 │ │ │ │ + rsceq r5, sl, r0, asr r4 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2176c0 <__cxa_atexit@plt+0x20b9b4> │ │ │ │ ldr r2, [pc, #200] @ 2176e8 <__cxa_atexit@plt+0x20b9dc> │ │ │ │ @@ -536180,23 +536180,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2176f8 <__cxa_atexit@plt+0x20b9ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, ip, asr #17 │ │ │ │ - rscseq r5, r9, r0, lsr #17 │ │ │ │ - rscseq r5, r9, r0, lsr #17 │ │ │ │ + rscseq r5, r9, ip, lsr #17 │ │ │ │ + rscseq r5, r9, r0, lsl #17 │ │ │ │ + rscseq r5, r9, r0, lsl #17 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - smlaleq r5, sl, r0, r3 │ │ │ │ + rsceq r5, sl, r0, ror r3 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r5, r9, ip, ror #16 │ │ │ │ + rscseq r5, r9, ip, asr #16 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r5, sl, r0, lsr #6 │ │ │ │ + rsceq r5, sl, r0, lsl #6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2177a0 <__cxa_atexit@plt+0x20ba94> │ │ │ │ @@ -536238,21 +536238,21 @@ │ │ │ │ b 2177c0 <__cxa_atexit@plt+0x20bab4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2177d4 <__cxa_atexit@plt+0x20bac8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [r9], #124 @ 0x7c │ │ │ │ - rsceq r5, sl, r4, ror #4 │ │ │ │ - rscseq r5, r9, ip, asr #24 │ │ │ │ + smlalseq r5, r9, ip, r7 │ │ │ │ + rsceq r5, sl, r4, asr #4 │ │ │ │ + rscseq r5, r9, ip, lsr #24 │ │ │ │ @ instruction: 0xffffe838 │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ rsceq pc, r5, pc, ror r0 @ │ │ │ │ - rsceq r5, sl, r0, asr #4 │ │ │ │ + rsceq r5, sl, r0, lsr #4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217880 <__cxa_atexit@plt+0x20bb74> │ │ │ │ @@ -536294,21 +536294,21 @@ │ │ │ │ b 2178a0 <__cxa_atexit@plt+0x20bb94> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2178b4 <__cxa_atexit@plt+0x20bba8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [r9], #108 @ 0x6c │ │ │ │ - rsceq r5, sl, r4, lsl #3 │ │ │ │ - rscseq r5, r9, ip, ror #22 │ │ │ │ + ldrhteq r5, [r9], #108 @ 0x6c │ │ │ │ + rsceq r5, sl, r4, ror #2 │ │ │ │ + rscseq r5, r9, ip, asr #22 │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ smlaleq lr, r5, pc, pc @ │ │ │ │ - rsceq r5, sl, ip, asr r1 │ │ │ │ + rsceq r5, sl, ip, lsr r1 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -536348,22 +536348,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 217994 <__cxa_atexit@plt+0x20bc88> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r5, [r9], #88 @ 0x58 │ │ │ │ - ldrshteq r5, [r9], #88 @ 0x58 │ │ │ │ + ldrsbteq r5, [r9], #88 @ 0x58 │ │ │ │ + ldrsbteq r5, [r9], #88 @ 0x58 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - strdeq r5, [sl], #0 @ │ │ │ │ + ldrdeq r5, [sl], #0 @ │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - ldrhteq r5, [r9], #92 @ 0x5c │ │ │ │ + smlalseq r5, r9, ip, r5 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - rsceq r5, sl, r0, asr #1 │ │ │ │ + rsceq r5, sl, r0, lsr #1 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217a6c <__cxa_atexit@plt+0x20bd60> │ │ │ │ ldr r2, [pc, #204] @ 217a94 <__cxa_atexit@plt+0x20bd88> │ │ │ │ @@ -536415,23 +536415,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 217aa4 <__cxa_atexit@plt+0x20bd98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r4, lsr #10 │ │ │ │ - ldrshteq r5, [r9], #68 @ 0x44 │ │ │ │ - ldrshteq r5, [r9], #68 @ 0x44 │ │ │ │ + rscseq r5, r9, r4, lsl #10 │ │ │ │ + ldrsbteq r5, [r9], #68 @ 0x44 │ │ │ │ + ldrsbteq r5, [r9], #68 @ 0x44 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - ldrdeq r4, [sl], #252 @ 0xfc @ │ │ │ │ + strhteq r4, [sl], #252 @ 0xfc │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - rscseq r5, r9, r0, asr #9 │ │ │ │ + rscseq r5, r9, r0, lsr #9 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - rsceq r4, sl, r4, ror pc │ │ │ │ + rsceq r4, sl, r4, asr pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217b4c <__cxa_atexit@plt+0x20be40> │ │ │ │ @@ -536473,21 +536473,21 @@ │ │ │ │ b 217b6c <__cxa_atexit@plt+0x20be60> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 217b80 <__cxa_atexit@plt+0x20be74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r0, lsl r4 │ │ │ │ - strhteq r4, [sl], #232 @ 0xe8 │ │ │ │ - rscseq r5, r9, r0, lsr #17 │ │ │ │ + ldrshteq r5, [r9], #48 @ 0x30 │ │ │ │ + smlaleq r4, sl, r8, lr │ │ │ │ + rscseq r5, r9, r0, lsl #17 │ │ │ │ @ instruction: 0xffffe48c │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ ldrdeq lr, [r5], #195 @ 0xc3 @ │ │ │ │ - smlaleq r4, sl, r4, lr │ │ │ │ + rsceq r4, sl, r4, ror lr │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217c2c <__cxa_atexit@plt+0x20bf20> │ │ │ │ @@ -536529,21 +536529,21 @@ │ │ │ │ b 217c4c <__cxa_atexit@plt+0x20bf40> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 217c60 <__cxa_atexit@plt+0x20bf54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r0, lsr r3 │ │ │ │ - ldrdeq r4, [sl], #216 @ 0xd8 @ │ │ │ │ - rscseq r5, r9, r0, asr #15 │ │ │ │ + rscseq r5, r9, r0, lsl r3 │ │ │ │ + strhteq r4, [sl], #216 @ 0xd8 │ │ │ │ + rscseq r5, r9, r0, lsr #15 │ │ │ │ @ instruction: 0xffffe3ac │ │ │ │ @ instruction: 0xffffe2f4 │ │ │ │ strdeq lr, [r5], #179 @ 0xb3 @ │ │ │ │ - strdeq r4, [sl], #216 @ 0xd8 @ │ │ │ │ + ldrdeq r4, [sl], #216 @ 0xd8 @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217d3c <__cxa_atexit@plt+0x20c030> │ │ │ │ ldr r2, [pc, #204] @ 217d64 <__cxa_atexit@plt+0x20c058> │ │ │ │ @@ -536595,23 +536595,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 217d74 <__cxa_atexit@plt+0x20c068> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r4, asr r2 │ │ │ │ - rscseq r5, r9, r4, lsr #4 │ │ │ │ - rscseq r5, r9, r4, lsr #4 │ │ │ │ + rscseq r5, r9, r4, lsr r2 │ │ │ │ + rscseq r5, r9, r4, lsl #4 │ │ │ │ + rscseq r5, r9, r4, lsl #4 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - rsceq r4, sl, r4, lsl sp │ │ │ │ + strdeq r4, [sl], #196 @ 0xc4 @ │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - ldrshteq r5, [r9], #16 │ │ │ │ + ldrsbteq r5, [r9], #16 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - rsceq r4, sl, r4, lsr #25 │ │ │ │ + rsceq r4, sl, r4, lsl #25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217e1c <__cxa_atexit@plt+0x20c110> │ │ │ │ @@ -536653,21 +536653,21 @@ │ │ │ │ b 217e3c <__cxa_atexit@plt+0x20c130> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 217e50 <__cxa_atexit@plt+0x20c144> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r0, asr #2 │ │ │ │ - rsceq r4, sl, r8, ror #23 │ │ │ │ - ldrsbteq r5, [r9], #80 @ 0x50 │ │ │ │ + rscseq r5, r9, r0, lsr #2 │ │ │ │ + rsceq r4, sl, r8, asr #23 │ │ │ │ + ldrhteq r5, [r9], #80 @ 0x50 │ │ │ │ @ instruction: 0xffffe1bc │ │ │ │ @ instruction: 0xffffe104 │ │ │ │ rsceq lr, r5, r3, lsl #20 │ │ │ │ - rsceq r4, sl, r4, asr #23 │ │ │ │ + rsceq r4, sl, r4, lsr #23 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217efc <__cxa_atexit@plt+0x20c1f0> │ │ │ │ @@ -536709,21 +536709,21 @@ │ │ │ │ b 217f1c <__cxa_atexit@plt+0x20c210> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 217f30 <__cxa_atexit@plt+0x20c224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r9, r0, rrx │ │ │ │ - rsceq r4, sl, r8, lsl #22 │ │ │ │ - ldrshteq r5, [r9], #64 @ 0x40 │ │ │ │ + rscseq r5, r9, r0, asr #32 │ │ │ │ + rsceq r4, sl, r8, ror #21 │ │ │ │ + ldrsbteq r5, [r9], #64 @ 0x40 │ │ │ │ @ instruction: 0xffffe0dc │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ rsceq lr, r5, r3, lsr #18 │ │ │ │ - rsceq r4, sl, ip, lsr #22 │ │ │ │ + rsceq r4, sl, ip, lsl #22 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 217fbc <__cxa_atexit@plt+0x20c2b0> │ │ │ │ @@ -536785,16 +536785,16 @@ │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 217fac <__cxa_atexit@plt+0x20c2a0> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r4, sl, r4, asr #21 │ │ │ │ - rsceq r4, sl, r4, lsl sl │ │ │ │ + rsceq r4, sl, r4, lsr #21 │ │ │ │ + strdeq r4, [sl], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -536832,15 +536832,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2180b0 <__cxa_atexit@plt+0x20c3a4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r4, sl, ip, asr r9 │ │ │ │ + rsceq r4, sl, ip, lsr r9 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -536860,15 +536860,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21814c <__cxa_atexit@plt+0x20c440> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r4, sl, ip, ror #17 │ │ │ │ + rsceq r4, sl, ip, asr #17 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -536950,32 +536950,32 @@ │ │ │ │ ldr r3, [pc, #60] @ 218318 <__cxa_atexit@plt+0x20c60c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - ldrsbteq r4, [r9], #200 @ 0xc8 │ │ │ │ + ldrhteq r4, [r9], #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - rscseq r4, r9, r0, ror #24 │ │ │ │ - rscseq r4, r9, ip, lsr ip │ │ │ │ - rscseq r4, r9, r4, ror #25 │ │ │ │ + rscseq r4, r9, r0, asr #24 │ │ │ │ + rscseq r4, r9, ip, lsl ip │ │ │ │ + rscseq r4, r9, r4, asr #25 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - rscseq r4, r9, ip, lsr #25 │ │ │ │ + rscseq r4, r9, ip, lsl #25 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, sl, r8, asr r7 │ │ │ │ + rsceq r4, sl, r8, lsr r7 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 2181ac <__cxa_atexit@plt+0x20c4a0> │ │ │ │ - rsceq r4, sl, ip, asr r7 │ │ │ │ + rsceq r4, sl, ip, lsr r7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2183d8 <__cxa_atexit@plt+0x20c6cc> │ │ │ │ ldr r2, [pc, #168] @ 218400 <__cxa_atexit@plt+0x20c6f4> │ │ │ │ @@ -537018,21 +537018,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 218404 <__cxa_atexit@plt+0x20c6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r4, r9, r4, fp │ │ │ │ - smlaleq r4, sl, ip, r6 │ │ │ │ - rscseq r4, r9, r4, lsl #23 │ │ │ │ + rscseq r4, r9, r4, ror fp │ │ │ │ + rsceq r4, sl, ip, ror r6 │ │ │ │ + rscseq r4, r9, r4, ror #22 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r4, r9, r0, ror #22 │ │ │ │ + rscseq r4, r9, r0, asr #22 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r4, sl, r0, lsl r6 │ │ │ │ + strdeq r4, [sl], #80 @ 0x50 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2184b0 <__cxa_atexit@plt+0x20c7a4> │ │ │ │ @@ -537074,21 +537074,21 @@ │ │ │ │ b 2184d0 <__cxa_atexit@plt+0x20c7c4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2184e4 <__cxa_atexit@plt+0x20c7d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r9, ip, lsr #21 │ │ │ │ - rsceq r4, sl, r4, asr r5 │ │ │ │ - rscseq r4, r9, ip, lsr pc │ │ │ │ + rscseq r4, r9, ip, lsl #21 │ │ │ │ + rsceq r4, sl, r4, lsr r5 │ │ │ │ + rscseq r4, r9, ip, lsl pc │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ @ instruction: 0xffffda70 │ │ │ │ rsceq lr, r5, pc, ror #6 │ │ │ │ - rsceq r4, sl, ip, lsr #10 │ │ │ │ + rsceq r4, sl, ip, lsl #10 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -537114,18 +537114,18 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 218588 <__cxa_atexit@plt+0x20c87c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrsbteq r4, [r9], #148 @ 0x94 │ │ │ │ + ldrhteq r4, [r9], #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r4, sl, r0, lsr #10 │ │ │ │ rsceq r4, sl, r0, lsl #10 │ │ │ │ + rsceq r4, sl, r0, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 218658 <__cxa_atexit@plt+0x20c94c> │ │ │ │ @@ -537202,23 +537202,23 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2186e0 <__cxa_atexit@plt+0x20c9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq r4, [sl], #60 @ 0x3c │ │ │ │ - rscseq r4, r9, r4, lsl #18 │ │ │ │ + smlaleq r4, sl, ip, r3 │ │ │ │ + rscseq r4, r9, r4, ror #17 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r4, sl, r8, lsr r4 │ │ │ │ + rsceq r4, sl, r8, lsl r4 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - rscseq r4, r9, r4, ror #17 │ │ │ │ + rscseq r4, r9, r4, asr #17 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - smlaleq r4, sl, r0, r3 │ │ │ │ + rsceq r4, sl, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -537270,21 +537270,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2187f0 <__cxa_atexit@plt+0x20cae4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, sl, ip, lsr #5 │ │ │ │ - rscseq r4, r9, ip, lsr #15 │ │ │ │ + rsceq r4, sl, ip, lsl #5 │ │ │ │ + rscseq r4, r9, ip, lsl #15 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - rscseq r4, r9, ip, lsl #15 │ │ │ │ + rscseq r4, r9, ip, ror #14 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - rsceq r4, sl, r8, lsl #5 │ │ │ │ + rsceq r4, sl, r8, ror #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ @@ -537322,20 +537322,20 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2188c0 <__cxa_atexit@plt+0x20cbb4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [sl], #28 @ │ │ │ │ - ldrhteq r4, [r9], #104 @ 0x68 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ + strhteq r4, [sl], #28 │ │ │ │ smlalseq r4, r9, r8, r6 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + rscseq r4, r9, r8, ror r6 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - rsceq r4, sl, r4, asr #4 │ │ │ │ + rsceq r4, sl, r4, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 218934 <__cxa_atexit@plt+0x20cc28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -537353,28 +537353,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 218944 <__cxa_atexit@plt+0x20cc38> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [r9], #88 @ 0x58 │ │ │ │ + ldrsbteq r4, [r9], #88 @ 0x58 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ strhteq sp, [r5], #226 @ 0xe2 │ │ │ │ - ldrdeq r4, [sl], #16 @ │ │ │ │ + strhteq r4, [sl], #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21896c <__cxa_atexit@plt+0x20cc60> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r4, sl, r8, lsr #3 │ │ │ │ - strhteq r4, [sl], #20 │ │ │ │ + rsceq r4, sl, r8, lsl #3 │ │ │ │ + smlaleq r4, sl, r4, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2189f4 <__cxa_atexit@plt+0x20cce8> │ │ │ │ ldr r3, [pc, #128] @ 218a14 <__cxa_atexit@plt+0x20cd08> │ │ │ │ @@ -537408,19 +537408,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 2189d8 <__cxa_atexit@plt+0x20cccc> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrhteq r4, [r9], #152 @ 0x98 │ │ │ │ - rsceq r4, sl, r0, lsl #3 │ │ │ │ - rsceq r4, sl, r8, ror r1 │ │ │ │ - rsceq r4, sl, r0, asr #2 │ │ │ │ - rsceq r4, sl, r0, lsl #2 │ │ │ │ + smlalseq r4, r9, r8, r9 │ │ │ │ + rsceq r4, sl, r0, ror #2 │ │ │ │ + rsceq r4, sl, r8, asr r1 │ │ │ │ + rsceq r4, sl, r0, lsr #2 │ │ │ │ + rsceq r4, sl, r0, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 218a58 <__cxa_atexit@plt+0x20cd4c> │ │ │ │ ldr r0, [pc, #108] @ 218ab4 <__cxa_atexit@plt+0x20cda8> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -537445,32 +537445,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 218a6c <__cxa_atexit@plt+0x20cd60> │ │ │ │ - rscseq r4, r9, r4, lsr #18 │ │ │ │ + rscseq r4, r9, r4, lsl #18 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, sl, r4, ror #1 │ │ │ │ - ldrdeq r4, [sl], #12 @ │ │ │ │ + rsceq r4, sl, r4, asr #1 │ │ │ │ + strhteq r4, [sl], #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 218aec <__cxa_atexit@plt+0x20cde0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r9, r0, asr #17 │ │ │ │ - rsceq r4, sl, r8, lsr #32 │ │ │ │ + rscseq r4, r9, r0, lsr #17 │ │ │ │ + rsceq r4, sl, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 218b50 <__cxa_atexit@plt+0x20ce44> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -537488,28 +537488,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 218b60 <__cxa_atexit@plt+0x20ce54> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r4, [r9], #60 @ 0x3c │ │ │ │ + ldrhteq r4, [r9], #60 @ 0x3c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq sp, r5, r6, asr ip │ │ │ │ - strhteq r3, [sl], #244 @ 0xf4 │ │ │ │ + smlaleq r3, sl, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 218b88 <__cxa_atexit@plt+0x20ce7c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r3, sl, ip, lsl #31 │ │ │ │ - strhteq r3, [sl], #240 @ 0xf0 │ │ │ │ + rsceq r3, sl, ip, ror #30 │ │ │ │ + smlaleq r3, sl, r0, pc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 218c18 <__cxa_atexit@plt+0x20cf0c> │ │ │ │ ldr r3, [pc, #120] @ 218c28 <__cxa_atexit@plt+0x20cf1c> │ │ │ │ @@ -537541,19 +537541,19 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 218c34 <__cxa_atexit@plt+0x20cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsceq r3, sl, r0, ror pc │ │ │ │ - rsceq r3, sl, r8, ror #30 │ │ │ │ - rsceq r3, sl, r4, lsr pc │ │ │ │ - smlalseq r4, r9, r4, r7 │ │ │ │ - rsceq r3, sl, r4, lsl #30 │ │ │ │ + rsceq r3, sl, r0, asr pc │ │ │ │ + rsceq r3, sl, r8, asr #30 │ │ │ │ + rsceq r3, sl, r4, lsl pc │ │ │ │ + rscseq r4, r9, r4, ror r7 │ │ │ │ + rsceq r3, sl, r4, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 218c74 <__cxa_atexit@plt+0x20cf68> │ │ │ │ @@ -537575,40 +537575,40 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 218cb8 <__cxa_atexit@plt+0x20cfac> │ │ │ │ ldr r0, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r9, ip, lsl #14 │ │ │ │ + rscseq r4, r9, ip, ror #13 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r3, sl, r0, ror #29 │ │ │ │ - ldrdeq r3, [sl], #232 @ 0xe8 @ │ │ │ │ + rsceq r3, sl, r0, asr #29 │ │ │ │ + strhteq r3, [sl], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #16] @ 218cf4 <__cxa_atexit@plt+0x20cfe8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r3, r7, lsl #2 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r4, [r9], #104 @ 0x68 │ │ │ │ - rsceq r3, sl, r0, lsr #26 │ │ │ │ + smlalseq r4, r9, r8, r6 │ │ │ │ + rsceq r3, sl, r0, lsl #26 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [pc, #8] @ 218d18 <__cxa_atexit@plt+0x20d00c> │ │ │ │ mov r8, #0 │ │ │ │ add sl, pc, sl │ │ │ │ b db7f50 <__cxa_atexit@plt+0xdac244> │ │ │ │ - rsceq r3, sl, ip, lsl #26 │ │ │ │ + rsceq r3, sl, ip, ror #25 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 218d74 <__cxa_atexit@plt+0x20d068> │ │ │ │ @@ -537631,29 +537631,29 @@ │ │ │ │ b 218d84 <__cxa_atexit@plt+0x20d078> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 218d94 <__cxa_atexit@plt+0x20d088> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [sl], #208 @ 0xd0 @ │ │ │ │ + strhteq r3, [sl], #208 @ 0xd0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ rsceq sp, r5, r2, lsl sl │ │ │ │ - rsceq r3, sl, r4, ror sp │ │ │ │ + rsceq r3, sl, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 218dc8 <__cxa_atexit@plt+0x20d0bc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r3, sl, ip, asr #26 │ │ │ │ - rsceq r3, sl, r8, lsl #27 │ │ │ │ + rsceq r3, sl, ip, lsr #26 │ │ │ │ + rsceq r3, sl, r8, ror #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -537695,20 +537695,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 218e94 <__cxa_atexit@plt+0x20d188> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - ldrdeq r3, [sl], #196 @ 0xc4 @ │ │ │ │ - rsceq r3, sl, r4, lsl #26 │ │ │ │ + strhteq r3, [sl], #196 @ 0xc4 │ │ │ │ + rsceq r3, sl, r4, ror #25 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ rsceq sp, r5, r2, asr #18 │ │ │ │ - strhteq r3, [sl], #192 @ 0xc0 │ │ │ │ + smlaleq r3, sl, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 218efc <__cxa_atexit@plt+0x20d1f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -537730,19 +537730,19 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 218f20 <__cxa_atexit@plt+0x20d214> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sl, r4, asr #24 │ │ │ │ + rsceq r3, sl, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ rsceq sp, r5, sl, lsl #17 │ │ │ │ - rsceq r3, sl, r4, lsr #24 │ │ │ │ + rsceq r3, sl, r4, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 218fe4 <__cxa_atexit@plt+0x20d2d8> │ │ │ │ @@ -537792,21 +537792,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 219018 <__cxa_atexit@plt+0x20d30c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsceq r3, sl, r0, asr fp │ │ │ │ - rscseq r4, r9, r0, lsr #8 │ │ │ │ - rsceq r3, sl, r4, lsl #23 │ │ │ │ + rsceq r3, sl, r0, lsr fp │ │ │ │ + rscseq r4, r9, r0, lsl #8 │ │ │ │ + rsceq r3, sl, r4, ror #22 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ rsceq sp, r5, r6, lsr #15 │ │ │ │ - rsceq r3, sl, r8, lsr #22 │ │ │ │ + rsceq r3, sl, r8, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #4 │ │ │ │ bcs 219068 <__cxa_atexit@plt+0x20d35c> │ │ │ │ ldr r6, [pc, #124] @ 2190d0 <__cxa_atexit@plt+0x20d3c4> │ │ │ │ @@ -537837,16 +537837,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2190cc <__cxa_atexit@plt+0x20d3c0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r3, sl, r8, sl │ │ │ │ - rscseq r4, r9, r4, asr #6 │ │ │ │ + rsceq r3, sl, r8, ror sl │ │ │ │ + rscseq r4, r9, r4, lsr #6 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ ldrdeq sp, [r5], #110 @ 0x6e @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -537889,20 +537889,20 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2191a0 <__cxa_atexit@plt+0x20d494> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, ip, ror #27 │ │ │ │ - rsceq r3, sl, r8, ror #19 │ │ │ │ - rscseq r3, r9, r0, ror #27 │ │ │ │ + rscseq r3, r9, ip, asr #27 │ │ │ │ + rsceq r3, sl, r8, asr #19 │ │ │ │ + rscseq r3, r9, r0, asr #27 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rscseq r4, r9, ip, asr #4 │ │ │ │ - rscseq r3, r9, r8, lsr #27 │ │ │ │ + rscseq r4, r9, ip, lsr #4 │ │ │ │ + rscseq r3, r9, r8, lsl #27 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -537926,17 +537926,17 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 219238 <__cxa_atexit@plt+0x20d52c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq r4, r9, ip, lsr #3 │ │ │ │ - rscseq r3, r9, r8, lsl #26 │ │ │ │ - rsceq r3, sl, r8, asr r9 │ │ │ │ + rscseq r4, r9, ip, lsl #3 │ │ │ │ + rscseq r3, r9, r8, ror #25 │ │ │ │ + rsceq r3, sl, r8, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2192c0 <__cxa_atexit@plt+0x20d5b4> │ │ │ │ ands r3, r8, #3 │ │ │ │ @@ -537991,21 +537991,21 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 219334 <__cxa_atexit@plt+0x20d628> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, sl, r0, asr r8 │ │ │ │ - rscseq r3, r9, r8, ror #23 │ │ │ │ + rsceq r3, sl, r0, lsr r8 │ │ │ │ + rscseq r3, r9, r8, asr #23 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strhteq r3, [sl], #136 @ 0x88 │ │ │ │ + smlaleq r3, sl, r8, r8 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r4, r9, r4, lsl #2 │ │ │ │ - rscseq r3, r9, r0, ror #24 │ │ │ │ + rscseq r4, r9, r4, ror #1 │ │ │ │ + rscseq r3, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ str r8, [r5], #4 │ │ │ │ cmp r8, #3 │ │ │ │ @@ -538039,19 +538039,19 @@ │ │ │ │ mov r7, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 2193f4 <__cxa_atexit@plt+0x20d6e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r3, sl, r0, r7 │ │ │ │ - rscseq r3, r9, ip, ror fp │ │ │ │ + rsceq r3, sl, r0, ror r7 │ │ │ │ + rscseq r3, r9, ip, asr fp │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - rscseq r3, r9, ip, ror #31 │ │ │ │ - rscseq r3, r9, r8, asr #22 │ │ │ │ + rscseq r3, r9, ip, asr #31 │ │ │ │ + rscseq r3, r9, r8, lsr #22 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2194cc <__cxa_atexit@plt+0x20d7c0> │ │ │ │ ldr r2, [pc, #204] @ 2194f4 <__cxa_atexit@plt+0x20d7e8> │ │ │ │ @@ -538103,22 +538103,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219504 <__cxa_atexit@plt+0x20d7f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, r4, asr #21 │ │ │ │ - rscseq r3, r9, ip, lsr pc │ │ │ │ - rscseq r3, r9, ip, lsl #21 │ │ │ │ - rscseq r3, r9, ip, lsl #21 │ │ │ │ - smlaleq r3, sl, r8, r6 │ │ │ │ + rscseq r3, r9, r4, lsr #21 │ │ │ │ + rscseq r3, r9, ip, lsl pc │ │ │ │ + rscseq r3, r9, ip, ror #20 │ │ │ │ + rscseq r3, r9, ip, ror #20 │ │ │ │ + rsceq r3, sl, r8, ror r6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrshteq r3, [r9], #228 @ 0xe4 │ │ │ │ - rscseq r3, r9, r0, asr sl │ │ │ │ + ldrsbteq r3, [r9], #228 @ 0xe4 │ │ │ │ + rscseq r3, r9, r0, lsr sl │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -538159,21 +538159,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2195e0 <__cxa_atexit@plt+0x20d8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, r4, asr lr │ │ │ │ - rscseq r3, r9, r4, lsr #19 │ │ │ │ - rscseq r3, r9, r4, lsr #19 │ │ │ │ - strhteq r3, [sl], #88 @ 0x58 │ │ │ │ + rscseq r3, r9, r4, lsr lr │ │ │ │ + rscseq r3, r9, r4, lsl #19 │ │ │ │ + rscseq r3, r9, r4, lsl #19 │ │ │ │ + smlaleq r3, sl, r8, r5 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r3, r9, r4, lsl #28 │ │ │ │ - rscseq r3, r9, r0, ror #18 │ │ │ │ + rscseq r3, r9, r4, ror #27 │ │ │ │ + rscseq r3, r9, r0, asr #18 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2196b4 <__cxa_atexit@plt+0x20d9a8> │ │ │ │ ldr r2, [pc, #204] @ 2196dc <__cxa_atexit@plt+0x20d9d0> │ │ │ │ @@ -538225,22 +538225,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2196ec <__cxa_atexit@plt+0x20d9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [r9], #140 @ 0x8c │ │ │ │ - rscseq r3, r9, r4, asr sp │ │ │ │ - rscseq r3, r9, r4, lsr #17 │ │ │ │ - rscseq r3, r9, r4, lsr #17 │ │ │ │ - strhteq r3, [sl], #68 @ 0x44 │ │ │ │ + ldrhteq r3, [r9], #140 @ 0x8c │ │ │ │ + rscseq r3, r9, r4, lsr sp │ │ │ │ + rscseq r3, r9, r4, lsl #17 │ │ │ │ + rscseq r3, r9, r4, lsl #17 │ │ │ │ + smlaleq r3, sl, r4, r4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r3, r9, ip, lsl #26 │ │ │ │ - rscseq r3, r9, r8, ror #16 │ │ │ │ + rscseq r3, r9, ip, ror #25 │ │ │ │ + rscseq r3, r9, r8, asr #16 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -538281,21 +538281,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2197c8 <__cxa_atexit@plt+0x20dabc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, ip, ror #24 │ │ │ │ - ldrhteq r3, [r9], #124 @ 0x7c │ │ │ │ - ldrhteq r3, [r9], #124 @ 0x7c │ │ │ │ - ldrdeq r3, [sl], #52 @ 0x34 @ │ │ │ │ + rscseq r3, r9, ip, asr #24 │ │ │ │ + smlalseq r3, r9, ip, r7 │ │ │ │ + smlalseq r3, r9, ip, r7 │ │ │ │ + strhteq r3, [sl], #52 @ 0x34 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r3, r9, ip, lsl ip │ │ │ │ - rscseq r3, r9, r8, ror r7 │ │ │ │ + ldrshteq r3, [r9], #188 @ 0xbc │ │ │ │ + rscseq r3, r9, r8, asr r7 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21989c <__cxa_atexit@plt+0x20db90> │ │ │ │ ldr r2, [pc, #204] @ 2198c4 <__cxa_atexit@plt+0x20dbb8> │ │ │ │ @@ -538347,22 +538347,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 2198d4 <__cxa_atexit@plt+0x20dbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r9], #100 @ 0x64 │ │ │ │ - rscseq r3, r9, ip, ror #22 │ │ │ │ - ldrhteq r3, [r9], #108 @ 0x6c │ │ │ │ - ldrhteq r3, [r9], #108 @ 0x6c │ │ │ │ - ldrdeq r3, [sl], #32 @ │ │ │ │ + ldrsbteq r3, [r9], #100 @ 0x64 │ │ │ │ + rscseq r3, r9, ip, asr #22 │ │ │ │ + smlalseq r3, r9, ip, r6 │ │ │ │ + smlalseq r3, r9, ip, r6 │ │ │ │ + strhteq r3, [sl], #32 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r3, r9, r4, lsr #22 │ │ │ │ - rscseq r3, r9, r0, lsl #13 │ │ │ │ + rscseq r3, r9, r4, lsl #22 │ │ │ │ + rscseq r3, r9, r0, ror #12 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -538403,21 +538403,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2199b0 <__cxa_atexit@plt+0x20dca4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, r4, lsl #21 │ │ │ │ - ldrsbteq r3, [r9], #84 @ 0x54 │ │ │ │ - ldrsbteq r3, [r9], #84 @ 0x54 │ │ │ │ - strdeq r3, [sl], #16 @ │ │ │ │ + rscseq r3, r9, r4, ror #20 │ │ │ │ + ldrhteq r3, [r9], #84 @ 0x54 │ │ │ │ + ldrhteq r3, [r9], #84 @ 0x54 │ │ │ │ + ldrdeq r3, [sl], #16 @ │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r3, r9, r4, lsr sl │ │ │ │ - smlalseq r3, r9, r0, r5 │ │ │ │ + rscseq r3, r9, r4, lsl sl │ │ │ │ + rscseq r3, r9, r0, ror r5 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 219a84 <__cxa_atexit@plt+0x20dd78> │ │ │ │ ldr r2, [pc, #204] @ 219aac <__cxa_atexit@plt+0x20dda0> │ │ │ │ @@ -538469,22 +538469,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219abc <__cxa_atexit@plt+0x20ddb0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, ip, lsl #10 │ │ │ │ - rscseq r3, r9, r4, lsl #19 │ │ │ │ - ldrsbteq r3, [r9], #68 @ 0x44 │ │ │ │ - ldrsbteq r3, [r9], #68 @ 0x44 │ │ │ │ - rsceq r3, sl, ip, ror #1 │ │ │ │ + rscseq r3, r9, ip, ror #9 │ │ │ │ + rscseq r3, r9, r4, ror #18 │ │ │ │ + ldrhteq r3, [r9], #68 @ 0x44 │ │ │ │ + ldrhteq r3, [r9], #68 @ 0x44 │ │ │ │ + rsceq r3, sl, ip, asr #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r3, r9, ip, lsr r9 │ │ │ │ - smlalseq r3, r9, r8, r4 │ │ │ │ + rscseq r3, r9, ip, lsl r9 │ │ │ │ + rscseq r3, r9, r8, ror r4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -538525,21 +538525,21 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 219b98 <__cxa_atexit@plt+0x20de8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r9, ip, r8 │ │ │ │ - rscseq r3, r9, ip, ror #7 │ │ │ │ - rscseq r3, r9, ip, ror #7 │ │ │ │ - rsceq r3, sl, ip │ │ │ │ + rscseq r3, r9, ip, ror r8 │ │ │ │ + rscseq r3, r9, ip, asr #7 │ │ │ │ + rscseq r3, r9, ip, asr #7 │ │ │ │ + rsceq r2, sl, ip, ror #31 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r3, r9, ip, asr #16 │ │ │ │ - rscseq r3, r9, r8, lsr #7 │ │ │ │ + rscseq r3, r9, ip, lsr #16 │ │ │ │ + rscseq r3, r9, r8, lsl #7 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 219c6c <__cxa_atexit@plt+0x20df60> │ │ │ │ ldr r2, [pc, #204] @ 219c94 <__cxa_atexit@plt+0x20df88> │ │ │ │ @@ -538591,22 +538591,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219ca4 <__cxa_atexit@plt+0x20df98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, r4, lsr #6 │ │ │ │ - smlalseq r3, r9, ip, r7 │ │ │ │ - rscseq r3, r9, ip, ror #5 │ │ │ │ - rscseq r3, r9, ip, ror #5 │ │ │ │ - strdeq r2, [sl], #236 @ 0xec @ │ │ │ │ + rscseq r3, r9, r4, lsl #6 │ │ │ │ + rscseq r3, r9, ip, ror r7 │ │ │ │ + rscseq r3, r9, ip, asr #5 │ │ │ │ + rscseq r3, r9, ip, asr #5 │ │ │ │ + ldrdeq r2, [sl], #236 @ 0xec @ │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ - rscseq r3, r9, r4, asr r7 │ │ │ │ - ldrhteq r3, [r9], #32 │ │ │ │ + rscseq r3, r9, r4, lsr r7 │ │ │ │ + smlalseq r3, r9, r0, r2 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 219d78 <__cxa_atexit@plt+0x20e06c> │ │ │ │ ldr r2, [pc, #204] @ 219da0 <__cxa_atexit@plt+0x20e094> │ │ │ │ @@ -538658,22 +538658,22 @@ │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 219db0 <__cxa_atexit@plt+0x20e0a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r9, r8, lsl r2 │ │ │ │ - smlalseq r3, r9, r0, r6 │ │ │ │ - rscseq r3, r9, r0, ror #3 │ │ │ │ - rscseq r3, r9, r0, ror #3 │ │ │ │ - strdeq r2, [sl], #212 @ 0xd4 @ │ │ │ │ + ldrshteq r3, [r9], #24 │ │ │ │ + rscseq r3, r9, r0, ror r6 │ │ │ │ + rscseq r3, r9, r0, asr #3 │ │ │ │ + rscseq r3, r9, r0, asr #3 │ │ │ │ + ldrdeq r2, [sl], #212 @ 0xd4 @ │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - rscseq r3, r9, r8, asr #12 │ │ │ │ - rscseq r3, r9, r4, lsr #3 │ │ │ │ + rscseq r3, r9, r8, lsr #12 │ │ │ │ + rscseq r3, r9, r4, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 219e14 <__cxa_atexit@plt+0x20e108> │ │ │ │ @@ -538714,15 +538714,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r2, r9, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ b 219e08 <__cxa_atexit@plt+0x20e0fc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r2, sl, r4, ror sp │ │ │ │ + rsceq r2, sl, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -538816,28 +538816,28 @@ │ │ │ │ ldr r3, [pc, #48] @ 21a034 <__cxa_atexit@plt+0x20e328> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - rscseq r3, r9, ip, lsl #8 │ │ │ │ - rscseq r2, r9, r8, ror #30 │ │ │ │ - ldrsbteq r3, [r9], #52 @ 0x34 │ │ │ │ - rscseq r2, r9, r4, lsr #30 │ │ │ │ - rscseq r2, r9, r4, lsr #30 │ │ │ │ + rscseq r3, r9, ip, ror #7 │ │ │ │ + rscseq r2, r9, r8, asr #30 │ │ │ │ + ldrhteq r3, [r9], #52 @ 0x34 │ │ │ │ + rscseq r2, r9, r4, lsl #30 │ │ │ │ + rscseq r2, r9, r4, lsl #30 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - smlalseq r2, r9, r0, pc @ │ │ │ │ + rscseq r2, r9, r0, ror pc │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 219f0c <__cxa_atexit@plt+0x20e200> │ │ │ │ - rsceq r2, sl, r8, asr #22 │ │ │ │ + rsceq r2, sl, r8, lsr #22 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a110 <__cxa_atexit@plt+0x20e404> │ │ │ │ ldr r2, [pc, #200] @ 21a138 <__cxa_atexit@plt+0x20e42c> │ │ │ │ @@ -538888,23 +538888,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21a148 <__cxa_atexit@plt+0x20e43c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, ip, ror lr │ │ │ │ - rscseq r2, r9, r0, asr lr │ │ │ │ - rscseq r2, r9, r0, asr lr │ │ │ │ + rscseq r2, r9, ip, asr lr │ │ │ │ + rscseq r2, r9, r0, lsr lr │ │ │ │ + rscseq r2, r9, r0, lsr lr │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r2, sl, r8, ror #20 │ │ │ │ + rsceq r2, sl, r8, asr #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, r9, ip, lsl lr │ │ │ │ + ldrshteq r2, [r9], #220 @ 0xdc │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r2, sl, r0, lsl #20 │ │ │ │ + rsceq r2, sl, r0, ror #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a1f0 <__cxa_atexit@plt+0x20e4e4> │ │ │ │ @@ -538946,21 +538946,21 @@ │ │ │ │ b 21a210 <__cxa_atexit@plt+0x20e504> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21a224 <__cxa_atexit@plt+0x20e518> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, ip, ror #26 │ │ │ │ - rsceq r2, sl, r4, asr #18 │ │ │ │ - rscseq r3, r9, r0, lsl #4 │ │ │ │ + rscseq r2, r9, ip, asr #26 │ │ │ │ + rsceq r2, sl, r4, lsr #18 │ │ │ │ + rscseq r3, r9, r0, ror #3 │ │ │ │ @ instruction: 0xffffebe0 │ │ │ │ @ instruction: 0xffffeb28 │ │ │ │ smlaleq ip, r5, r6, r5 │ │ │ │ - rsceq r2, sl, r0, lsr #18 │ │ │ │ + rsceq r2, sl, r0, lsl #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a2d0 <__cxa_atexit@plt+0x20e5c4> │ │ │ │ @@ -539002,21 +539002,21 @@ │ │ │ │ b 21a2f0 <__cxa_atexit@plt+0x20e5e4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21a304 <__cxa_atexit@plt+0x20e5f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, ip, lsl #25 │ │ │ │ - rsceq r2, sl, r4, ror #16 │ │ │ │ - rscseq r3, r9, r0, lsr #2 │ │ │ │ + rscseq r2, r9, ip, ror #24 │ │ │ │ + rsceq r2, sl, r4, asr #16 │ │ │ │ + rscseq r3, r9, r0, lsl #2 │ │ │ │ @ instruction: 0xffffeb00 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ strhteq ip, [r5], #70 @ 0x46 │ │ │ │ - rsceq r2, sl, ip, lsr r8 │ │ │ │ + rsceq r2, sl, ip, lsl r8 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -539056,22 +539056,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 21a3e4 <__cxa_atexit@plt+0x20e6d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r8, lsr #23 │ │ │ │ - rscseq r2, r9, r8, lsr #23 │ │ │ │ + rscseq r2, r9, r8, lsl #23 │ │ │ │ + rscseq r2, r9, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r2, sl, r8, asr #15 │ │ │ │ + rsceq r2, sl, r8, lsr #15 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r2, r9, ip, ror #22 │ │ │ │ + rscseq r2, r9, ip, asr #22 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - rsceq r2, sl, r8, lsr #15 │ │ │ │ + rsceq r2, sl, r8, lsl #15 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a4b8 <__cxa_atexit@plt+0x20e7ac> │ │ │ │ ldr r2, [pc, #200] @ 21a4e0 <__cxa_atexit@plt+0x20e7d4> │ │ │ │ @@ -539122,23 +539122,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21a4f0 <__cxa_atexit@plt+0x20e7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [r9], #164 @ 0xa4 │ │ │ │ - rscseq r2, r9, r8, lsr #21 │ │ │ │ - rscseq r2, r9, r8, lsr #21 │ │ │ │ + ldrhteq r2, [r9], #164 @ 0xa4 │ │ │ │ + rscseq r2, r9, r8, lsl #21 │ │ │ │ + rscseq r2, r9, r8, lsl #21 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r2, sl, r8, asr #13 │ │ │ │ + rsceq r2, sl, r8, lsr #13 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq r2, r9, r4, ror sl │ │ │ │ + rscseq r2, r9, r4, asr sl │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r2, sl, r8, asr r6 │ │ │ │ + rsceq r2, sl, r8, lsr r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a598 <__cxa_atexit@plt+0x20e88c> │ │ │ │ @@ -539180,21 +539180,21 @@ │ │ │ │ b 21a5b8 <__cxa_atexit@plt+0x20e8ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21a5cc <__cxa_atexit@plt+0x20e8c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r4, asr #19 │ │ │ │ - smlaleq r2, sl, ip, r5 │ │ │ │ - rscseq r2, r9, r8, asr lr │ │ │ │ + rscseq r2, r9, r4, lsr #19 │ │ │ │ + rsceq r2, sl, ip, ror r5 │ │ │ │ + rscseq r2, r9, r8, lsr lr │ │ │ │ @ instruction: 0xffffe838 │ │ │ │ @ instruction: 0xffffe780 │ │ │ │ rsceq ip, r5, lr, ror #3 │ │ │ │ - rsceq r2, sl, r8, ror r5 │ │ │ │ + rsceq r2, sl, r8, asr r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a678 <__cxa_atexit@plt+0x20e96c> │ │ │ │ @@ -539236,21 +539236,21 @@ │ │ │ │ b 21a698 <__cxa_atexit@plt+0x20e98c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21a6ac <__cxa_atexit@plt+0x20e9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r4, ror #17 │ │ │ │ - strhteq r2, [sl], #76 @ 0x4c │ │ │ │ - rscseq r2, r9, r8, ror sp │ │ │ │ + rscseq r2, r9, r4, asr #17 │ │ │ │ + smlaleq r2, sl, ip, r4 │ │ │ │ + rscseq r2, r9, r8, asr sp │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ rsceq ip, r5, lr, lsl #2 │ │ │ │ - smlaleq r2, sl, r4, r4 │ │ │ │ + rsceq r2, sl, r4, ror r4 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -539290,22 +539290,22 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 21a78c <__cxa_atexit@plt+0x20ea80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r0, lsl #16 │ │ │ │ - rscseq r2, r9, r0, lsl #16 │ │ │ │ + rscseq r2, r9, r0, ror #15 │ │ │ │ + rscseq r2, r9, r0, ror #15 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r2, sl, r8, lsr #8 │ │ │ │ + rsceq r2, sl, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r2, r9, r4, asr #15 │ │ │ │ + rscseq r2, r9, r4, lsr #15 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - strdeq r2, [sl], #56 @ 0x38 @ │ │ │ │ + ldrdeq r2, [sl], #56 @ 0x38 @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a864 <__cxa_atexit@plt+0x20eb58> │ │ │ │ ldr r2, [pc, #204] @ 21a88c <__cxa_atexit@plt+0x20eb80> │ │ │ │ @@ -539357,23 +539357,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21a89c <__cxa_atexit@plt+0x20eb90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, ip, lsr #14 │ │ │ │ - ldrshteq r2, [r9], #108 @ 0x6c │ │ │ │ - ldrshteq r2, [r9], #108 @ 0x6c │ │ │ │ + rscseq r2, r9, ip, lsl #14 │ │ │ │ + ldrsbteq r2, [r9], #108 @ 0x6c │ │ │ │ + ldrsbteq r2, [r9], #108 @ 0x6c │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - rsceq r2, sl, r4, lsl r3 │ │ │ │ + strdeq r2, [sl], #36 @ 0x24 @ │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ - rscseq r2, r9, r8, asr #13 │ │ │ │ + rscseq r2, r9, r8, lsr #13 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - rsceq r2, sl, ip, lsr #5 │ │ │ │ + rsceq r2, sl, ip, lsl #5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21a944 <__cxa_atexit@plt+0x20ec38> │ │ │ │ @@ -539415,21 +539415,21 @@ │ │ │ │ b 21a964 <__cxa_atexit@plt+0x20ec58> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21a978 <__cxa_atexit@plt+0x20ec6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r8, lsl r6 │ │ │ │ - strdeq r2, [sl], #16 @ │ │ │ │ - rscseq r2, r9, ip, lsr #21 │ │ │ │ + ldrshteq r2, [r9], #88 @ 0x58 │ │ │ │ + ldrdeq r2, [sl], #16 @ │ │ │ │ + rscseq r2, r9, ip, lsl #21 │ │ │ │ @ instruction: 0xffffe48c │ │ │ │ @ instruction: 0xffffe3d4 │ │ │ │ rsceq fp, r5, r2, asr #28 │ │ │ │ - rsceq r2, sl, ip, asr #3 │ │ │ │ + rsceq r2, sl, ip, lsr #3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21aa24 <__cxa_atexit@plt+0x20ed18> │ │ │ │ @@ -539471,21 +539471,21 @@ │ │ │ │ b 21aa44 <__cxa_atexit@plt+0x20ed38> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21aa58 <__cxa_atexit@plt+0x20ed4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r8, lsr r5 │ │ │ │ - rsceq r2, sl, r0, lsl r1 │ │ │ │ - rscseq r2, r9, ip, asr #19 │ │ │ │ + rscseq r2, r9, r8, lsl r5 │ │ │ │ + strdeq r2, [sl], #0 @ │ │ │ │ + rscseq r2, r9, ip, lsr #19 │ │ │ │ @ instruction: 0xffffe3ac │ │ │ │ @ instruction: 0xffffe2f4 │ │ │ │ rsceq fp, r5, r2, ror #26 │ │ │ │ - rsceq r2, sl, r0, lsr r1 │ │ │ │ + rsceq r2, sl, r0, lsl r1 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ab34 <__cxa_atexit@plt+0x20ee28> │ │ │ │ ldr r2, [pc, #204] @ 21ab5c <__cxa_atexit@plt+0x20ee50> │ │ │ │ @@ -539537,23 +539537,23 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 21ab6c <__cxa_atexit@plt+0x20ee60> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, ip, asr r4 │ │ │ │ - rscseq r2, r9, ip, lsr #8 │ │ │ │ - rscseq r2, r9, ip, lsr #8 │ │ │ │ + rscseq r2, r9, ip, lsr r4 │ │ │ │ + rscseq r2, r9, ip, lsl #8 │ │ │ │ + rscseq r2, r9, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - rsceq r2, sl, ip, asr #32 │ │ │ │ + rsceq r2, sl, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ - ldrshteq r2, [r9], #56 @ 0x38 │ │ │ │ + ldrsbteq r2, [r9], #56 @ 0x38 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - ldrdeq r1, [sl], #252 @ 0xfc @ │ │ │ │ + strhteq r1, [sl], #252 @ 0xfc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21ac14 <__cxa_atexit@plt+0x20ef08> │ │ │ │ @@ -539595,21 +539595,21 @@ │ │ │ │ b 21ac34 <__cxa_atexit@plt+0x20ef28> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21ac48 <__cxa_atexit@plt+0x20ef3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r8, asr #6 │ │ │ │ - rsceq r1, sl, r0, lsr #30 │ │ │ │ - ldrsbteq r2, [r9], #124 @ 0x7c │ │ │ │ + rscseq r2, r9, r8, lsr #6 │ │ │ │ + rsceq r1, sl, r0, lsl #30 │ │ │ │ + ldrhteq r2, [r9], #124 @ 0x7c │ │ │ │ @ instruction: 0xffffe1bc │ │ │ │ @ instruction: 0xffffe104 │ │ │ │ rsceq fp, r5, r2, ror fp │ │ │ │ - strdeq r1, [sl], #236 @ 0xec @ │ │ │ │ + ldrdeq r1, [sl], #236 @ 0xec @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21acf4 <__cxa_atexit@plt+0x20efe8> │ │ │ │ @@ -539651,21 +539651,21 @@ │ │ │ │ b 21ad14 <__cxa_atexit@plt+0x20f008> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21ad28 <__cxa_atexit@plt+0x20f01c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r9, r8, ror #4 │ │ │ │ - rsceq r1, sl, r0, asr #28 │ │ │ │ - ldrshteq r2, [r9], #108 @ 0x6c │ │ │ │ + rscseq r2, r9, r8, asr #4 │ │ │ │ + rsceq r1, sl, r0, lsr #28 │ │ │ │ + ldrsbteq r2, [r9], #108 @ 0x6c │ │ │ │ @ instruction: 0xffffe0dc │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ smlaleq fp, r5, r2, sl │ │ │ │ - rsceq r1, sl, r4, ror #28 │ │ │ │ + rsceq r1, sl, r4, asr #28 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21adb4 <__cxa_atexit@plt+0x20f0a8> │ │ │ │ @@ -539727,16 +539727,16 @@ │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21ada4 <__cxa_atexit@plt+0x20f098> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - strdeq r1, [sl], #220 @ 0xdc @ │ │ │ │ - rsceq r1, sl, ip, asr #26 │ │ │ │ + ldrdeq r1, [sl], #220 @ 0xdc @ │ │ │ │ + rsceq r1, sl, ip, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ @@ -539774,15 +539774,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21aea8 <__cxa_atexit@plt+0x20f19c> │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlaleq r1, sl, r4, ip │ │ │ │ + rsceq r1, sl, r4, ror ip │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -539802,15 +539802,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 21af44 <__cxa_atexit@plt+0x20f238> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r1, sl, r4, lsr #24 │ │ │ │ + rsceq r1, sl, r4, lsl #24 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ @@ -539892,32 +539892,32 @@ │ │ │ │ ldr r3, [pc, #60] @ 21b110 <__cxa_atexit@plt+0x20f404> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ - rscseq r1, r9, r0, ror #29 │ │ │ │ + rscseq r1, r9, r0, asr #29 │ │ │ │ @ instruction: 0xfffff878 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - rscseq r1, r9, r8, ror #28 │ │ │ │ - rscseq r1, r9, r4, asr #28 │ │ │ │ - rscseq r1, r9, ip, ror #29 │ │ │ │ + rscseq r1, r9, r8, asr #28 │ │ │ │ + rscseq r1, r9, r4, lsr #28 │ │ │ │ + rscseq r1, r9, ip, asr #29 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ - ldrhteq r1, [r9], #228 @ 0xe4 │ │ │ │ + smlalseq r1, r9, r4, lr │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - smlaleq r1, sl, r0, sl │ │ │ │ + rsceq r1, sl, r0, ror sl │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 21afa4 <__cxa_atexit@plt+0x20f298> │ │ │ │ - smlaleq r1, sl, r4, sl │ │ │ │ + rsceq r1, sl, r4, ror sl │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21b1d0 <__cxa_atexit@plt+0x20f4c4> │ │ │ │ ldr r2, [pc, #168] @ 21b1f8 <__cxa_atexit@plt+0x20f4ec> │ │ │ │ @@ -539960,21 +539960,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21b1fc <__cxa_atexit@plt+0x20f4f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, r9, ip, sp │ │ │ │ - ldrdeq r1, [sl], #148 @ 0x94 @ │ │ │ │ - rscseq r1, r9, ip, lsl #27 │ │ │ │ + rscseq r1, r9, ip, ror sp │ │ │ │ + strhteq r1, [sl], #148 @ 0x94 │ │ │ │ + rscseq r1, r9, ip, ror #26 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rscseq r1, r9, r8, ror #26 │ │ │ │ + rscseq r1, r9, r8, asr #26 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r1, sl, r8, asr #18 │ │ │ │ + rsceq r1, sl, r8, lsr #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21b2a8 <__cxa_atexit@plt+0x20f59c> │ │ │ │ @@ -540016,21 +540016,21 @@ │ │ │ │ b 21b2c8 <__cxa_atexit@plt+0x20f5bc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21b2dc <__cxa_atexit@plt+0x20f5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r9], #196 @ 0xc4 │ │ │ │ - rsceq r1, sl, ip, lsl #17 │ │ │ │ - rscseq r2, r9, r8, asr #2 │ │ │ │ + smlalseq r1, r9, r4, ip │ │ │ │ + rsceq r1, sl, ip, ror #16 │ │ │ │ + rscseq r2, r9, r8, lsr #2 │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ @ instruction: 0xffffda70 │ │ │ │ ldrdeq fp, [r5], #78 @ 0x4e @ │ │ │ │ - rsceq r1, sl, r4, ror #16 │ │ │ │ + rsceq r1, sl, r4, asr #16 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -540056,18 +540056,18 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 21b380 <__cxa_atexit@plt+0x20f674> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - ldrsbteq r1, [r9], #188 @ 0xbc │ │ │ │ + ldrhteq r1, [r9], #188 @ 0xbc │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r1, sl, r8, asr r8 │ │ │ │ rsceq r1, sl, r8, lsr r8 │ │ │ │ + rsceq r1, sl, r8, lsl r8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov r3, r9 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b450 <__cxa_atexit@plt+0x20f744> │ │ │ │ @@ -540144,23 +540144,23 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21b4d8 <__cxa_atexit@plt+0x20f7cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [sl], #100 @ 0x64 @ │ │ │ │ - rscseq r1, r9, ip, lsl #22 │ │ │ │ + ldrdeq r1, [sl], #100 @ 0x64 @ │ │ │ │ + rscseq r1, r9, ip, ror #21 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r1, sl, r0, ror r7 │ │ │ │ + rsceq r1, sl, r0, asr r7 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - rscseq r1, r9, ip, ror #21 │ │ │ │ + rscseq r1, r9, ip, asr #21 │ │ │ │ @ instruction: 0xfffffdd8 │ │ │ │ - rsceq r1, sl, r8, asr #13 │ │ │ │ + rsceq r1, sl, r8, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ @@ -540212,21 +540212,21 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21b5e8 <__cxa_atexit@plt+0x20f8dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sl, r4, ror #11 │ │ │ │ - ldrhteq r1, [r9], #148 @ 0x94 │ │ │ │ + rsceq r1, sl, r4, asr #11 │ │ │ │ + smlalseq r1, r9, r4, r9 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ - smlalseq r1, r9, r4, r9 │ │ │ │ + rscseq r1, r9, r4, ror r9 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - rsceq r1, sl, r0, asr #11 │ │ │ │ + rsceq r1, sl, r0, lsr #11 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldrh r8, [r7, #-2] │ │ │ │ @@ -540264,20 +540264,20 @@ │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 21b6b8 <__cxa_atexit@plt+0x20f9ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sl, r4, lsl r5 │ │ │ │ - rscseq r1, r9, r0, asr #17 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ + strdeq r1, [sl], #68 @ 0x44 @ │ │ │ │ rscseq r1, r9, r0, lsr #17 │ │ │ │ + @ instruction: 0xfffffadc │ │ │ │ + rscseq r1, r9, r0, lsl #17 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - rsceq r1, sl, ip, asr #19 │ │ │ │ + rsceq r1, sl, ip, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21b72c <__cxa_atexit@plt+0x20fa20> │ │ │ │ ldr r3, [pc, #76] @ 21b73c <__cxa_atexit@plt+0x20fa30> │ │ │ │ @@ -540299,71 +540299,71 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21b744 <__cxa_atexit@plt+0x20fa38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, sl, ip, ror r9 │ │ │ │ - rsceq r1, sl, r4, asr r9 │ │ │ │ + rsceq r1, sl, ip, asr r9 │ │ │ │ + rsceq r1, sl, r4, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21b76c <__cxa_atexit@plt+0x20fa60> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b b44188 <__cxa_atexit@plt+0xb3847c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r1, sl, ip, lsr #18 │ │ │ │ + rsceq r1, sl, ip, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 21b798 <__cxa_atexit@plt+0x20fa8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 21b79c <__cxa_atexit@plt+0x20fa90> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b ec2570 <__cxa_atexit@plt+0xeb6864> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rscseq r1, r9, r0, ror fp │ │ │ │ + rscseq r1, r9, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 21b7c8 <__cxa_atexit@plt+0x20fabc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #20] @ 21b7d4 <__cxa_atexit@plt+0x20fac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rscseq r1, r9, r8, lsr #15 │ │ │ │ - ldrdeq r1, [sl], #128 @ 0x80 @ │ │ │ │ + rscseq r1, r9, r8, lsl #15 │ │ │ │ + strhteq r1, [sl], #128 @ 0x80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 21b7fc <__cxa_atexit@plt+0x20faf0> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ - rsceq r1, sl, r0, asr #17 │ │ │ │ - strhteq r1, [sl], #128 @ 0x80 │ │ │ │ + rsceq r1, sl, r0, lsr #17 │ │ │ │ + smlaleq r1, sl, r0, r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #12] @ 21b824 <__cxa_atexit@plt+0x20fb18> │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ - smlaleq r1, sl, r8, r8 │ │ │ │ + rsceq r1, sl, r8, ror r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21b858 <__cxa_atexit@plt+0x20fb4c> │ │ │ │ @@ -540388,30 +540388,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, r9, r8, lsl r7 │ │ │ │ - rsceq r1, sl, r8, lsl r8 │ │ │ │ + ldrshteq r1, [r9], #104 @ 0x68 │ │ │ │ + strdeq r1, [sl], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21b8dc <__cxa_atexit@plt+0x20fbd0> │ │ │ │ ldr r2, [pc, #24] @ 21b8e4 <__cxa_atexit@plt+0x20fbd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r9, r0, lsr #12 │ │ │ │ + rscseq r1, r9, r0, lsl #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 21b944 <__cxa_atexit@plt+0x20fc38> │ │ │ │ @@ -540435,19 +540435,19 @@ │ │ │ │ b 21b954 <__cxa_atexit@plt+0x20fc48> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 21b964 <__cxa_atexit@plt+0x20fc58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sl, r8, ror r7 │ │ │ │ + rsceq r1, sl, r8, asr r7 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r1, r9, r4, ror #19 │ │ │ │ - rsceq r1, sl, r0, asr r7 │ │ │ │ + rscseq r1, r9, r4, asr #19 │ │ │ │ + rsceq r1, sl, r0, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #76] @ 21b9dc <__cxa_atexit@plt+0x20fcd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ @@ -540467,15 +540467,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r1, sl, r0, ror #13 │ │ │ │ + rsceq r1, sl, r0, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21ba08 <__cxa_atexit@plt+0x20fcfc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ @@ -540485,15 +540485,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - smlaleq r1, sl, r8, r6 │ │ │ │ + rsceq r1, sl, r8, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 21ba58 <__cxa_atexit@plt+0x20fd4c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ @@ -540512,15 +540512,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - rsceq r1, sl, r4, lsr r6 │ │ │ │ + rsceq r1, sl, r4, lsl r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 21baf8 <__cxa_atexit@plt+0x20fdec> │ │ │ │ @@ -540544,18 +540544,18 @@ │ │ │ │ b 21bb08 <__cxa_atexit@plt+0x20fdfc> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 21bb18 <__cxa_atexit@plt+0x20fe0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sl, r4, asr #11 │ │ │ │ + rsceq r1, sl, r4, lsr #11 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rscseq r1, r9, r0, lsr r8 │ │ │ │ + rscseq r1, r9, r0, lsl r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21bbc8 <__cxa_atexit@plt+0x20febc> │ │ │ │ ldr r2, [pc, #160] @ 21bbe4 <__cxa_atexit@plt+0x20fed8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -540595,17 +540595,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, r9, r8, lsr #7 │ │ │ │ + rscseq r1, r9, r8, lsl #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq r1, r9, r0, lsl #15 │ │ │ │ + rscseq r1, r9, r0, ror #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21bc48 <__cxa_atexit@plt+0x20ff3c> │ │ │ │ @@ -540623,16 +540623,16 @@ │ │ │ │ add r0, r3, #20 │ │ │ │ sub r7, r6, #23 │ │ │ │ stm r0, {r2, r9, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r1, [r9], #100 @ 0x64 │ │ │ │ - rsceq r1, sl, ip, ror #8 │ │ │ │ + ldrsbteq r1, [r9], #100 @ 0x64 │ │ │ │ + rsceq r1, sl, ip, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21bcb4 <__cxa_atexit@plt+0x20ffa8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -540654,17 +540654,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r9, r0, ror #4 │ │ │ │ + rscseq r1, r9, r0, asr #4 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rsceq r1, sl, r8, ror #7 │ │ │ │ + rsceq r1, sl, r8, asr #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -540678,15 +540678,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 21bd30 <__cxa_atexit@plt+0x210024> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r1, sl, r8, asr #7 │ │ │ │ + rsceq r1, sl, r8, lsr #7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21bd64 <__cxa_atexit@plt+0x210058> │ │ │ │ @@ -540711,30 +540711,30 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r1, r9, ip, lsl #4 │ │ │ │ - rsceq r1, sl, ip, lsl #6 │ │ │ │ + rscseq r1, r9, ip, ror #3 │ │ │ │ + rsceq r1, sl, ip, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21bde8 <__cxa_atexit@plt+0x2100dc> │ │ │ │ ldr r2, [pc, #24] @ 21bdf0 <__cxa_atexit@plt+0x2100e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r9, r4, lsl r1 │ │ │ │ + ldrshteq r1, [r9], #4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 21be50 <__cxa_atexit@plt+0x210144> │ │ │ │ @@ -540758,19 +540758,19 @@ │ │ │ │ b 21be60 <__cxa_atexit@plt+0x210154> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 21be70 <__cxa_atexit@plt+0x210164> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r1, sl, ip, r2 │ │ │ │ + rsceq r1, sl, ip, ror r2 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - ldrsbteq r1, [r9], #76 @ 0x4c │ │ │ │ - rsceq r1, sl, r0, ror r2 │ │ │ │ + ldrhteq r1, [r9], #76 @ 0x4c │ │ │ │ + rsceq r1, sl, r0, asr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 21bedc <__cxa_atexit@plt+0x2101d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 21beb4 <__cxa_atexit@plt+0x2101a8> │ │ │ │ @@ -540787,15 +540787,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, sl, ip, lsl #4 │ │ │ │ + rsceq r1, sl, ip, ror #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21bf08 <__cxa_atexit@plt+0x2101fc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -540805,15 +540805,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r1, sl, r4, asr #3 │ │ │ │ + rsceq r1, sl, r4, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 21bf84 <__cxa_atexit@plt+0x210278> │ │ │ │ @@ -540848,18 +540848,18 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 21bfd8 <__cxa_atexit@plt+0x2102cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r1, sl, r8, lsr #2 │ │ │ │ + rsceq r1, sl, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r1, sl, r8, lsl r1 │ │ │ │ + strdeq r1, [sl], #8 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 21c044 <__cxa_atexit@plt+0x210338> │ │ │ │ @@ -540883,19 +540883,19 @@ │ │ │ │ b 21c054 <__cxa_atexit@plt+0x210348> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 21c064 <__cxa_atexit@plt+0x210358> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r1, sl, r8, lsr #1 │ │ │ │ + rsceq r1, sl, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rscseq r1, r9, r8, ror #5 │ │ │ │ - rsceq r1, sl, r4, lsr #1 │ │ │ │ + rscseq r1, r9, r8, asr #5 │ │ │ │ + rsceq r1, sl, r4, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 21c0c8 <__cxa_atexit@plt+0x2103bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -540910,31 +540910,31 @@ │ │ │ │ ldr r8, [pc, #24] @ 21c0d4 <__cxa_atexit@plt+0x2103c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 8e16e4 <__cxa_atexit@plt+0x8d59d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, r8, asr lr │ │ │ │ + rscseq r0, r9, r8, lsr lr │ │ │ │ rsceq sl, r5, r0, asr #11 │ │ │ │ - rsceq r0, sl, ip, ror #31 │ │ │ │ + rsceq r0, sl, ip, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21c108 <__cxa_atexit@plt+0x2103fc> │ │ │ │ ldr r2, [pc, #24] @ 21c110 <__cxa_atexit@plt+0x210404> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [r9], #212 @ 0xd4 │ │ │ │ + ldrsbteq r0, [r9], #212 @ 0xd4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c144 <__cxa_atexit@plt+0x210438> │ │ │ │ @@ -540959,16 +540959,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r9, ip, lsr #28 │ │ │ │ - rsceq r0, sl, r4, lsr pc │ │ │ │ + rscseq r0, r9, ip, lsl #28 │ │ │ │ + rsceq r0, sl, r4, lsl pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21c1e0 <__cxa_atexit@plt+0x2104d4> │ │ │ │ @@ -540984,16 +540984,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21c1f8 <__cxa_atexit@plt+0x2104ec> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sl, ip, asr #30 │ │ │ │ - ldrdeq r0, [sl], #228 @ 0xe4 @ │ │ │ │ + rsceq r0, sl, ip, lsr #30 │ │ │ │ + strhteq r0, [sl], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 21c260 <__cxa_atexit@plt+0x210554> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -541031,16 +541031,16 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq r1, r9, r8, asr #1 │ │ │ │ - rsceq r0, sl, r8, lsl lr │ │ │ │ + rscseq r1, r9, r8, lsr #1 │ │ │ │ + strdeq r0, [sl], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #28] @ 21c2e8 <__cxa_atexit@plt+0x2105dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ @@ -541077,46 +541077,46 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r9, r4, asr ip │ │ │ │ - rsceq r0, sl, r4, asr sp │ │ │ │ + rscseq r0, r9, r4, lsr ip │ │ │ │ + rsceq r0, sl, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21c3a0 <__cxa_atexit@plt+0x210694> │ │ │ │ ldr r2, [pc, #24] @ 21c3a8 <__cxa_atexit@plt+0x21069c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b c3ea8c <__cxa_atexit@plt+0xc32d80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, ip, asr fp │ │ │ │ - smlaleq r0, sl, r4, sp │ │ │ │ + rscseq r0, r9, ip, lsr fp │ │ │ │ + rsceq r0, sl, r4, ror sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21c3d8 <__cxa_atexit@plt+0x2106cc> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ b 21c3ec <__cxa_atexit@plt+0x2106e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 21c3e8 <__cxa_atexit@plt+0x2106dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sl, r0, lsl #27 │ │ │ │ + rsceq r0, sl, r0, ror #26 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r6, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 21c47c <__cxa_atexit@plt+0x210770> │ │ │ │ ldr r7, [pc, #368] @ 21c57c <__cxa_atexit@plt+0x210870> │ │ │ │ @@ -541214,19 +541214,19 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - rscseq r0, r9, r4, asr lr │ │ │ │ + rscseq r0, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - ldrhteq r0, [r9], #224 @ 0xe0 │ │ │ │ - rsceq r0, sl, r4, lsr #23 │ │ │ │ + smlalseq r0, r9, r0, lr │ │ │ │ + rsceq r0, sl, r4, lsl #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21c5c8 <__cxa_atexit@plt+0x2108bc> │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -541268,20 +541268,20 @@ │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #8] @ 21c664 <__cxa_atexit@plt+0x210958> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r0, sl, ip, ror #21 │ │ │ │ - rsceq r0, sl, r4, ror #21 │ │ │ │ + rsceq r0, sl, ip, asr #21 │ │ │ │ + rsceq r0, sl, r4, asr #21 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrshteq r0, [r9], #200 @ 0xc8 │ │ │ │ - rsceq r0, sl, r8, asr #21 │ │ │ │ + ldrsbteq r0, [r9], #200 @ 0xc8 │ │ │ │ + rsceq r0, sl, r8, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541304,17 +541304,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - rscseq r0, r9, r0, asr ip │ │ │ │ + rscseq r0, r9, r0, lsr ip │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq r0, sl, r4, asr #20 │ │ │ │ + rsceq r0, sl, r4, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 21c764 <__cxa_atexit@plt+0x210a58> │ │ │ │ @@ -541358,18 +541358,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21c7d0 <__cxa_atexit@plt+0x210ac4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ - rsceq r0, sl, r4, ror r9 │ │ │ │ + rsceq r0, sl, r4, asr r9 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r0, sl, r8, ror #18 │ │ │ │ + rsceq r0, sl, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #40] @ 21c81c <__cxa_atexit@plt+0x210b10> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -541378,22 +541378,22 @@ │ │ │ │ beq 21c814 <__cxa_atexit@plt+0x210b08> │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 21c3ec <__cxa_atexit@plt+0x2106e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r0, sl, r4, lsr #18 │ │ │ │ + rsceq r0, sl, r4, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ b 21c3ec <__cxa_atexit@plt+0x2106e0> │ │ │ │ - rsceq r0, sl, r8, lsl #17 │ │ │ │ + rsceq r0, sl, r8, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -541442,16 +541442,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r9, r0, lsr #13 │ │ │ │ - rsceq r0, sl, ip, lsr r8 │ │ │ │ + rscseq r0, r9, r0, lsl #13 │ │ │ │ + rsceq r0, sl, ip, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 21c9a8 <__cxa_atexit@plt+0x210c9c> │ │ │ │ and r3, r8, #3 │ │ │ │ @@ -541489,19 +541489,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r0, sl, r8, asr #15 │ │ │ │ + rsceq r0, sl, r8, lsr #15 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r0, r9, ip, lsl #19 │ │ │ │ - rsceq r0, sl, r8, ror r7 │ │ │ │ + rscseq r0, r9, ip, ror #18 │ │ │ │ + rsceq r0, sl, r8, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21ca44 <__cxa_atexit@plt+0x210d38> │ │ │ │ @@ -541523,17 +541523,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r0, r9, r4, ror #17 │ │ │ │ + rscseq r0, r9, r4, asr #17 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - strdeq r0, [sl], #96 @ 0x60 @ │ │ │ │ + ldrdeq r0, [sl], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #108] @ 21caf0 <__cxa_atexit@plt+0x210de4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -541560,16 +541560,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 21caf8 <__cxa_atexit@plt+0x210dec> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, sl, r8, ror r6 │ │ │ │ - rsceq r0, sl, r0, ror #12 │ │ │ │ + rsceq r0, sl, r8, asr r6 │ │ │ │ + rsceq r0, sl, r0, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #76] @ 21cb60 <__cxa_atexit@plt+0x210e54> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -541587,16 +541587,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21cb64 <__cxa_atexit@plt+0x210e58> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r0, sl, r8, lsl #12 │ │ │ │ - strdeq r0, [sl], #84 @ 0x54 @ │ │ │ │ + rsceq r0, sl, r8, ror #11 │ │ │ │ + ldrdeq r0, [sl], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21cb94 <__cxa_atexit@plt+0x210e88> │ │ │ │ @@ -541604,16 +541604,16 @@ │ │ │ │ stm r5, {r8, r9} │ │ │ │ b 21c3ec <__cxa_atexit@plt+0x2106e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 21cba8 <__cxa_atexit@plt+0x210e9c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r0, sl, r0, asr #11 │ │ │ │ - rsceq r0, sl, ip, lsr #11 │ │ │ │ + rsceq r0, sl, r0, lsr #11 │ │ │ │ + rsceq r0, sl, ip, lsl #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21cc44 <__cxa_atexit@plt+0x210f38> │ │ │ │ mov r3, r5 │ │ │ │ @@ -541655,17 +541655,17 @@ │ │ │ │ ldr r7, [pc, #20] @ 21cc74 <__cxa_atexit@plt+0x210f68> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - rsceq r0, sl, r0, lsl #10 │ │ │ │ - rsceq r0, sl, r4, lsr r5 │ │ │ │ rsceq r0, sl, r0, ror #9 │ │ │ │ + rsceq r0, sl, r4, lsl r5 │ │ │ │ + rsceq r0, sl, r0, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #92] @ 21ccf4 <__cxa_atexit@plt+0x210fe8> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -541689,16 +541689,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 21ccfc <__cxa_atexit@plt+0x210ff0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r0, sl, r4, ror r4 │ │ │ │ - rsceq r0, sl, ip, asr r4 │ │ │ │ + rsceq r0, sl, r4, asr r4 │ │ │ │ + rsceq r0, sl, ip, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r7, [pc, #52] @ 21cd54 <__cxa_atexit@plt+0x211048> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -541712,24 +541712,24 @@ │ │ │ │ b 21c3ec <__cxa_atexit@plt+0x2106e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21cd58 <__cxa_atexit@plt+0x21104c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sl, r4, lsl r4 │ │ │ │ + strdeq r0, [sl], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 21cd78 <__cxa_atexit@plt+0x21106c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [r9], #24 │ │ │ │ - strdeq r0, [sl], #52 @ 0x34 @ │ │ │ │ + ldrsbteq r0, [r9], #24 │ │ │ │ + ldrdeq r0, [sl], #52 @ 0x34 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21cdc4 <__cxa_atexit@plt+0x2110b8> │ │ │ │ @@ -541745,16 +541745,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21cddc <__cxa_atexit@plt+0x2110d0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r0, sl, r4, asr #7 │ │ │ │ - smlaleq r0, sl, r4, r3 │ │ │ │ + rsceq r0, sl, r4, lsr #7 │ │ │ │ + rsceq r0, sl, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #180] @ 21ceac <__cxa_atexit@plt+0x2111a0> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2], #-8 │ │ │ │ @@ -541799,28 +541799,28 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ - strdeq r0, [sl], #36 @ 0x24 @ │ │ │ │ - ldrshteq r0, [r9], #4 │ │ │ │ + ldrdeq r0, [sl], #36 @ 0x24 @ │ │ │ │ + ldrsbteq r0, [r9], #4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - rscseq r0, r9, r4, asr #9 │ │ │ │ + rscseq r0, r9, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 21cee4 <__cxa_atexit@plt+0x2111d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, ip, lsl #1 │ │ │ │ - rsceq r0, sl, r4, lsr #5 │ │ │ │ + rscseq r0, r9, ip, rrx │ │ │ │ + rsceq r0, sl, r4, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21cf30 <__cxa_atexit@plt+0x211224> │ │ │ │ @@ -541836,15 +541836,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21cf48 <__cxa_atexit@plt+0x21123c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rsceq r0, sl, r8, asr r2 │ │ │ │ + rsceq r0, sl, r8, lsr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21cfb4 <__cxa_atexit@plt+0x2112a8> │ │ │ │ ldr r3, [pc, #88] @ 21cfc4 <__cxa_atexit@plt+0x2112b8> │ │ │ │ @@ -541868,49 +541868,49 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 21cfcc <__cxa_atexit@plt+0x2112c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r0, r9, r0, lsl #8 │ │ │ │ - rsceq r0, sl, r8, ror #3 │ │ │ │ + rscseq r0, r9, r0, ror #7 │ │ │ │ + rsceq r0, sl, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21cff8 <__cxa_atexit@plt+0x2112ec> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #24] @ 21d008 <__cxa_atexit@plt+0x2112fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r9, r0, lsr #7 │ │ │ │ + rscseq r0, r9, r0, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 21d02c <__cxa_atexit@plt+0x211320> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ - rsceq r0, sl, r4, lsl #3 │ │ │ │ - rsceq pc, r9, r0, lsr r7 @ │ │ │ │ + rsceq r0, sl, r4, ror #2 │ │ │ │ + rsceq pc, r9, r0, lsl r7 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r9, [pc, #4] @ 21d04c <__cxa_atexit@plt+0x211340> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ - rsceq pc, r9, r4, lsr #14 │ │ │ │ - rsceq r0, sl, r0, ror #2 │ │ │ │ + rsceq pc, r9, r4, lsl #14 │ │ │ │ + rsceq r0, sl, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 21d0b0 <__cxa_atexit@plt+0x2113a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -541928,17 +541928,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, ip, ror lr @ │ │ │ │ - rscseq r0, r9, ip, lsl #6 │ │ │ │ - rscseq r0, r9, r8, lsl #6 │ │ │ │ + rscseq pc, r8, ip, asr lr @ │ │ │ │ + rscseq r0, r9, ip, ror #5 │ │ │ │ + rscseq r0, r9, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 21d114 <__cxa_atexit@plt+0x211408> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -541953,46 +541953,46 @@ │ │ │ │ ldr r8, [pc, #24] @ 21d120 <__cxa_atexit@plt+0x211414> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, ip, lsl #28 │ │ │ │ + rscseq pc, r8, ip, ror #27 │ │ │ │ rsceq r9, r5, pc, ror #10 │ │ │ │ - strhteq r0, [sl], #8 │ │ │ │ + smlaleq r0, sl, r8, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21d154 <__cxa_atexit@plt+0x211448> │ │ │ │ ldr r2, [pc, #24] @ 21d15c <__cxa_atexit@plt+0x211450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 27338c <__cxa_atexit@plt+0x267680> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, r8, lsr #27 │ │ │ │ - rsceq r0, sl, r8, lsl #1 │ │ │ │ + rscseq pc, r8, r8, lsl #27 │ │ │ │ + rsceq r0, sl, r8, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21d190 <__cxa_atexit@plt+0x211484> │ │ │ │ ldr r2, [pc, #24] @ 21d198 <__cxa_atexit@plt+0x21148c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, ip, ror #26 │ │ │ │ + rscseq pc, r8, ip, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp r1, fp │ │ │ │ bcc 21d250 <__cxa_atexit@plt+0x211544> │ │ │ │ ldr r7, [pc, #188] @ 21d278 <__cxa_atexit@plt+0x21156c> │ │ │ │ @@ -542041,21 +542041,21 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlaleq pc, r9, r4, pc @ │ │ │ │ - ldrhteq pc, [r8], #192 @ 0xc0 @ │ │ │ │ + rsceq pc, r9, r4, ror pc @ │ │ │ │ + smlalseq pc, r8, r0, ip @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rsceq pc, r9, r4, lsr #31 │ │ │ │ - smlaleq pc, r9, ip, pc @ │ │ │ │ - rsceq pc, r9, r4, asr pc @ │ │ │ │ + rsceq pc, r9, r4, lsl #31 │ │ │ │ + rsceq pc, r9, ip, ror pc @ │ │ │ │ + rsceq pc, r9, r4, lsr pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21d300 <__cxa_atexit@plt+0x2115f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -542083,34 +542083,34 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, r8, ip, ror #23 │ │ │ │ + rscseq pc, r8, ip, asr #23 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq pc, [r9], #224 @ 0xe0 @ │ │ │ │ - rsceq pc, r9, r8, asr #29 │ │ │ │ strhteq pc, [r9], #224 @ 0xe0 @ │ │ │ │ + rsceq pc, r9, r8, lsr #29 │ │ │ │ + smlaleq pc, r9, r0, lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 21d368 <__cxa_atexit@plt+0x21165c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d36c <__cxa_atexit@plt+0x211660> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b d2d520 <__cxa_atexit@plt+0xd21814> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r0, r9, r8, asr #32 │ │ │ │ - rsceq pc, r9, r8, ror lr @ │ │ │ │ + rscseq r0, r9, r8, lsr #32 │ │ │ │ + rsceq pc, r9, r8, asr lr @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21d3fc <__cxa_atexit@plt+0x2116f0> │ │ │ │ ldr r7, [pc, #264] @ 21d498 <__cxa_atexit@plt+0x21178c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -542178,21 +542178,21 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - rscseq pc, r8, r4, ror #21 │ │ │ │ - smlalseq pc, r8, r4, sl @ │ │ │ │ + rscseq pc, r8, r4, asr #21 │ │ │ │ + rscseq pc, r8, r4, ror sl @ │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - ldrdeq pc, [r9], #212 @ 0xd4 @ │ │ │ │ - rsceq pc, r9, ip, asr #27 │ │ │ │ - rsceq pc, r9, r0, lsr sp @ │ │ │ │ + strhteq pc, [r9], #212 @ 0xd4 @ │ │ │ │ + rsceq pc, r9, ip, lsr #27 │ │ │ │ + rsceq pc, r9, r0, lsl sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -542214,17 +542214,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 21d534 <__cxa_atexit@plt+0x211828> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - rscseq pc, r8, r8, lsl sl @ │ │ │ │ + ldrshteq pc, [r8], #152 @ 0x98 @ │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq pc, r9, r8, lsr #27 │ │ │ │ + rsceq pc, r9, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d598 <__cxa_atexit@plt+0x21188c> │ │ │ │ ldr r2, [pc, #72] @ 21d5a4 <__cxa_atexit@plt+0x211898> │ │ │ │ @@ -542243,77 +542243,77 @@ │ │ │ │ ldr r3, [pc, #28] @ 21d5ac <__cxa_atexit@plt+0x2118a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq pc, r8, r0, r9 @ │ │ │ │ + rscseq pc, r8, r0, ror r9 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq pc, r8, r8, ror #18 │ │ │ │ + rscseq pc, r8, r8, asr #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq pc, r9, r4, asr ip @ │ │ │ │ + rsceq pc, r9, r4, lsr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d5d4 <__cxa_atexit@plt+0x2118c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, r0, lsr #24 │ │ │ │ + rsceq pc, r9, r0, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d5f8 <__cxa_atexit@plt+0x2118ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, ip, lsr #23 │ │ │ │ + rsceq pc, r9, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d628 <__cxa_atexit@plt+0x21191c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d62c <__cxa_atexit@plt+0x211920> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbteq pc, [r8], #136 @ 0x88 @ │ │ │ │ - rsceq pc, r9, r8, ror fp @ │ │ │ │ + ldrhteq pc, [r8], #136 @ 0x88 @ │ │ │ │ + rsceq pc, r9, r8, asr fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d65c <__cxa_atexit@plt+0x211950> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d660 <__cxa_atexit@plt+0x211954> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, r9, ip, asr fp @ │ │ │ │ + rsceq pc, r9, ip, lsr fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r8, asr ip @ │ │ │ │ + rsceq pc, r9, r8, lsr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d698 <__cxa_atexit@plt+0x21198c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq pc, [r9], #0 @ │ │ │ │ + ldrdeq pc, [r9], #0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d6bc <__cxa_atexit@plt+0x2119b0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ @@ -542325,21 +542325,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d6ec <__cxa_atexit@plt+0x2119e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r8, r8, lsl r8 @ │ │ │ │ + ldrshteq pc, [r8], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r4, lsl #22 │ │ │ │ + rsceq pc, r9, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21d744 <__cxa_atexit@plt+0x211a38> │ │ │ │ ldr r2, [pc, #40] @ 21d74c <__cxa_atexit@plt+0x211a40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -542349,67 +542349,67 @@ │ │ │ │ ldr r5, [pc, #28] @ 21d754 <__cxa_atexit@plt+0x211a48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, r8, asr #15 │ │ │ │ + rscseq pc, r8, r8, lsr #15 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq pc, r8, r0, asr #15 │ │ │ │ - strhteq pc, [r9], #160 @ 0xa0 @ │ │ │ │ + rscseq pc, r8, r0, lsr #15 │ │ │ │ + smlaleq pc, r9, r0, sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d778 <__cxa_atexit@plt+0x211a6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, ip, ror sl @ │ │ │ │ + rsceq pc, r9, ip, asr sl @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d79c <__cxa_atexit@plt+0x211a90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, r8, lsl #20 │ │ │ │ + rsceq pc, r9, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d7cc <__cxa_atexit@plt+0x211ac0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d7d0 <__cxa_atexit@plt+0x211ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r8, r4, lsr r7 @ │ │ │ │ - ldrdeq pc, [r9], #148 @ 0x94 @ │ │ │ │ + rscseq pc, r8, r4, lsl r7 @ │ │ │ │ + strhteq pc, [r9], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d800 <__cxa_atexit@plt+0x211af4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d804 <__cxa_atexit@plt+0x211af8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strhteq pc, [r9], #152 @ 0x98 @ │ │ │ │ + smlaleq pc, r9, r8, r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r4, asr #21 │ │ │ │ + rsceq pc, r9, r4, lsr #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21d86c <__cxa_atexit@plt+0x211b60> │ │ │ │ ldr r2, [pc, #56] @ 21d878 <__cxa_atexit@plt+0x211b6c> │ │ │ │ @@ -542424,76 +542424,76 @@ │ │ │ │ ldreq r3, [pc, #24] @ 21d87c <__cxa_atexit@plt+0x211b70> │ │ │ │ addeq r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, ip, lsr #13 │ │ │ │ + rscseq pc, r8, ip, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq pc, r9, r4, lsl #19 │ │ │ │ + rsceq pc, r9, r4, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d8a4 <__cxa_atexit@plt+0x211b98> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, r0, asr r9 @ │ │ │ │ + rsceq pc, r9, r0, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d8c8 <__cxa_atexit@plt+0x211bbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq pc, [r9], #140 @ 0x8c @ │ │ │ │ + strhteq pc, [r9], #140 @ 0x8c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d8f8 <__cxa_atexit@plt+0x211bec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d8fc <__cxa_atexit@plt+0x211bf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r8, r8, lsl #12 │ │ │ │ - rsceq pc, r9, r8, lsr #17 │ │ │ │ + rscseq pc, r8, r8, ror #11 │ │ │ │ + rsceq pc, r9, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21d92c <__cxa_atexit@plt+0x211c20> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d930 <__cxa_atexit@plt+0x211c24> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq pc, r9, ip, lsl #17 │ │ │ │ + rsceq pc, r9, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r8, lsl #19 │ │ │ │ + rsceq pc, r9, r8, ror #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d968 <__cxa_atexit@plt+0x211c5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, r9, r0, lsr #28 │ │ │ │ + rsceq lr, r9, r0, lsl #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21d98c <__cxa_atexit@plt+0x211c80> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ @@ -542505,21 +542505,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21d9bc <__cxa_atexit@plt+0x211cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r8, r8, asr #10 │ │ │ │ + rscseq pc, r8, r8, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r4, lsr r8 @ │ │ │ │ + rsceq pc, r9, r4, lsl r8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 21da0c <__cxa_atexit@plt+0x211d00> │ │ │ │ ldr r2, [pc, #32] @ 21da14 <__cxa_atexit@plt+0x211d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -542527,66 +542527,66 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [r8], #72 @ 0x48 @ │ │ │ │ + ldrsbteq pc, [r8], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq pc, r9, ip, ror #15 │ │ │ │ + rsceq pc, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21da3c <__cxa_atexit@plt+0x211d30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strhteq pc, [r9], #120 @ 0x78 @ │ │ │ │ + smlaleq pc, r9, r8, r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21da60 <__cxa_atexit@plt+0x211d54> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq pc, r9, r4, asr #14 │ │ │ │ + rsceq pc, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21da90 <__cxa_atexit@plt+0x211d84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21da94 <__cxa_atexit@plt+0x211d88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq pc, r8, r0, ror r4 @ │ │ │ │ - rsceq pc, r9, r0, lsl r7 @ │ │ │ │ + rscseq pc, r8, r0, asr r4 @ │ │ │ │ + strdeq pc, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21dac4 <__cxa_atexit@plt+0x211db8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21dac8 <__cxa_atexit@plt+0x211dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq pc, [r9], #100 @ 0x64 @ │ │ │ │ + ldrdeq pc, [r9], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ - rsceq pc, r9, r4, asr #15 │ │ │ │ + rsceq pc, r9, r4, lsr #15 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 21db54 <__cxa_atexit@plt+0x211e48> │ │ │ │ @@ -542614,17 +542614,17 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 21db64 <__cxa_atexit@plt+0x211e58> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [r8], #52 @ 0x34 @ │ │ │ │ - rscseq pc, r8, ip, lsr #8 │ │ │ │ - strdeq pc, [r9], #120 @ 0x78 @ │ │ │ │ + ldrhteq pc, [r8], #52 @ 0x34 @ │ │ │ │ + rscseq pc, r8, ip, lsl #8 │ │ │ │ + ldrdeq pc, [r9], #120 @ 0x78 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ mov r9, r8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 21dc04 <__cxa_atexit@plt+0x211ef8> │ │ │ │ @@ -542657,19 +542657,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 21dc28 <__cxa_atexit@plt+0x211f1c> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrshteq pc, [r8], #44 @ 0x2c @ │ │ │ │ + ldrsbteq pc, [r8], #44 @ 0x2c @ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rscseq pc, r8, ip, lsr #6 │ │ │ │ - rsceq pc, r9, ip, ror r7 @ │ │ │ │ - rsceq pc, r9, r8, asr #14 │ │ │ │ + rscseq pc, r8, ip, lsl #6 │ │ │ │ + rsceq pc, r9, ip, asr r7 @ │ │ │ │ + rsceq pc, r9, r8, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21dc64 <__cxa_atexit@plt+0x211f58> │ │ │ │ ldr r3, [pc, #48] @ 21dc7c <__cxa_atexit@plt+0x211f70> │ │ │ │ mov r9, r7 │ │ │ │ @@ -542680,33 +542680,33 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 21dc78 <__cxa_atexit@plt+0x211f6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r8, r8, lsl #5 │ │ │ │ + rscseq pc, r8, r8, ror #4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrhteq pc, [r8], #32 @ │ │ │ │ - strdeq pc, [r9], #96 @ 0x60 @ │ │ │ │ + smlalseq pc, r8, r0, r2 @ │ │ │ │ + ldrdeq pc, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, #20] @ 21dcb8 <__cxa_atexit@plt+0x211fac> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 21dcbc <__cxa_atexit@plt+0x211fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b ad9d74 <__cxa_atexit@plt+0xace068> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq pc, [r9], #72 @ 0x48 @ │ │ │ │ - strhteq pc, [r9], #100 @ 0x64 @ │ │ │ │ + ldrdeq pc, [r9], #72 @ 0x48 @ │ │ │ │ + smlaleq pc, r9, r4, r6 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #64] @ 21dd18 <__cxa_atexit@plt+0x21200c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ @@ -542722,17 +542722,17 @@ │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 21dd24 <__cxa_atexit@plt+0x212018> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff485c │ │ │ │ - ldrshteq pc, [r8], #28 @ │ │ │ │ - smlaleq lr, r9, r0, sl │ │ │ │ - rsceq pc, r9, ip, asr #12 │ │ │ │ + ldrsbteq pc, [r8], #28 @ │ │ │ │ + rsceq lr, r9, r0, ror sl │ │ │ │ + rsceq pc, r9, ip, lsr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21dd68 <__cxa_atexit@plt+0x21205c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ @@ -542754,18 +542754,18 @@ │ │ │ │ ldr r9, [pc, #28] @ 21dda8 <__cxa_atexit@plt+0x21209c> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq pc, r8, r8, lsl #3 │ │ │ │ + rscseq pc, r8, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsl #13 │ │ │ │ - rsceq pc, r9, r8, asr #8 │ │ │ │ - rsceq pc, r9, r8, asr #11 │ │ │ │ + rsceq pc, r9, r8, lsr #8 │ │ │ │ + rsceq pc, r9, r8, lsr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21de48 <__cxa_atexit@plt+0x21213c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -542835,20 +542835,20 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr r5 │ │ │ │ - rsceq pc, r9, r0, lsl r3 @ │ │ │ │ + strdeq pc, [r9], #32 @ │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ - rsceq pc, r9, r4, ror r3 @ │ │ │ │ + rsceq pc, r9, r4, asr r3 @ │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ - rsceq pc, r9, r4, asr #6 │ │ │ │ - rsceq pc, r9, ip, ror r4 @ │ │ │ │ + rsceq pc, r9, r4, lsr #6 │ │ │ │ + rsceq pc, r9, ip, asr r4 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 21df2c <__cxa_atexit@plt+0x212220> │ │ │ │ ldr r7, [pc, #56] @ 21df50 <__cxa_atexit@plt+0x212244> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -542864,16 +542864,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 21df58 <__cxa_atexit@plt+0x21224c> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - smlaleq pc, r9, r0, r2 @ │ │ │ │ - rsceq pc, r9, r8, lsl r4 @ │ │ │ │ + rsceq pc, r9, r0, ror r2 @ │ │ │ │ + strdeq pc, [r9], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r9, [sl, #3] │ │ │ │ mov r0, r9 │ │ │ │ bl 8dd854 <__cxa_atexit@plt+0x8d1b48> │ │ │ │ @@ -542894,16 +542894,16 @@ │ │ │ │ ldr r9, [pc, #20] @ 21dfd0 <__cxa_atexit@plt+0x2122c4> │ │ │ │ add r9, pc, r9 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - rsceq pc, r9, r8, lsl r2 @ │ │ │ │ - rsceq pc, r9, r0, lsr #7 │ │ │ │ + strdeq pc, [r9], #24 @ │ │ │ │ + rsceq pc, r9, r0, lsl #7 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e018 <__cxa_atexit@plt+0x21230c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -542957,19 +542957,19 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ - rscseq pc, r8, ip, lsl #1 │ │ │ │ - ldrhteq lr, [r8], #224 @ 0xe0 │ │ │ │ + rscseq pc, r8, ip, rrx │ │ │ │ + smlalseq lr, r8, r0, lr │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ - rsceq pc, r9, r0, asr #2 │ │ │ │ - smlaleq pc, r9, r8, r2 @ │ │ │ │ + rsceq pc, r9, r0, lsr #2 │ │ │ │ + rsceq pc, r9, r8, ror r2 @ │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [pc, #292] @ 21e214 <__cxa_atexit@plt+0x212508> │ │ │ │ ldr r0, [pc, #292] @ 21e218 <__cxa_atexit@plt+0x21250c> │ │ │ │ mov r2, r7 │ │ │ │ add r3, r5, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -543043,21 +543043,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ - rsceq pc, r9, r0, ror r0 @ │ │ │ │ + rsceq pc, r9, r0, asr r0 @ │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - rscseq lr, r8, r0, lsr pc │ │ │ │ - rscseq lr, r8, r4, asr sp │ │ │ │ + rscseq lr, r8, r0, lsl pc │ │ │ │ + rscseq lr, r8, r4, lsr sp │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - rsceq lr, r9, r4, ror #31 │ │ │ │ - rsceq pc, r9, r8, lsr r1 @ │ │ │ │ + rsceq lr, r9, r4, asr #31 │ │ │ │ + rsceq pc, r9, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ str r7, [r5] │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e280 <__cxa_atexit@plt+0x212574> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -543111,19 +543111,19 @@ │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ - rscseq lr, r8, r4, lsr #28 │ │ │ │ - rscseq lr, r8, r8, asr #24 │ │ │ │ + rscseq lr, r8, r4, lsl #28 │ │ │ │ + rscseq lr, r8, r8, lsr #24 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrdeq lr, [r9], #232 @ 0xe8 @ │ │ │ │ - rsceq pc, r9, r0, lsr r0 @ │ │ │ │ + strhteq lr, [r9], #232 @ 0xe8 │ │ │ │ + rsceq pc, r9, r0, lsl r0 @ │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 21e3d0 <__cxa_atexit@plt+0x2126c4> │ │ │ │ @@ -543157,20 +543157,20 @@ │ │ │ │ ldr r3, [pc, #36] @ 21e3fc <__cxa_atexit@plt+0x2126f0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ - rscseq lr, r8, r0, asr sp │ │ │ │ - rscseq lr, r8, r4, ror fp │ │ │ │ + rscseq lr, r8, r0, lsr sp │ │ │ │ + rscseq lr, r8, r4, asr fp │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq lr, r9, r8, lsl #28 │ │ │ │ + rsceq lr, r9, r8, ror #27 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq lr, r9, r0, ror #30 │ │ │ │ + rsceq lr, r9, r0, asr #30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e428 <__cxa_atexit@plt+0x21271c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -543183,15 +543183,15 @@ │ │ │ │ beq 21e444 <__cxa_atexit@plt+0x212738> │ │ │ │ mov r7, r9 │ │ │ │ b 21e460 <__cxa_atexit@plt+0x212754> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq lr, r9, ip, lsl #30 │ │ │ │ + rsceq lr, r9, ip, ror #29 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e4b0 <__cxa_atexit@plt+0x2127a4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -543234,33 +543234,33 @@ │ │ │ │ ldr r7, [pc, #20] @ 21e520 <__cxa_atexit@plt+0x212814> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ b 21ff6c <__cxa_atexit@plt+0x214260> │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rscseq lr, r8, ip, ror #19 │ │ │ │ + rscseq lr, r8, ip, asr #19 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, r8, ip, lsl #29 │ │ │ │ - strdeq lr, [r9], #220 @ 0xdc @ │ │ │ │ + rscseq lr, r8, ip, ror #28 │ │ │ │ + ldrdeq lr, [r9], #220 @ 0xdc @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #20] @ 21e560 <__cxa_atexit@plt+0x212854> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr sl, [pc, #8] @ 21e564 <__cxa_atexit@plt+0x212858> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ b 26d384 <__cxa_atexit@plt+0x261678> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbteq lr, [r8], #220 @ 0xdc │ │ │ │ - strhteq lr, [r9], #216 @ 0xd8 │ │ │ │ + ldrhteq lr, [r8], #220 @ 0xdc │ │ │ │ + smlaleq lr, r9, r8, sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #88] @ 21e5dc <__cxa_atexit@plt+0x2128d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -543283,15 +543283,15 @@ │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ b 21ec0c <__cxa_atexit@plt+0x212f00> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq lr, r9, ip, lsr sp │ │ │ │ + rsceq lr, r9, ip, lsl sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e610 <__cxa_atexit@plt+0x212904> │ │ │ │ ldr r3, [pc, #36] @ 21e628 <__cxa_atexit@plt+0x21291c> │ │ │ │ mov r8, r7 │ │ │ │ @@ -543301,15 +543301,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 21ec0c <__cxa_atexit@plt+0x212f00> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, r9, r4, ror #25 │ │ │ │ + rsceq lr, r9, r4, asr #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r8, fp │ │ │ │ cmp r3, #2 │ │ │ │ bne 21e65c <__cxa_atexit@plt+0x212950> │ │ │ │ mov r3, #1 │ │ │ │ @@ -543390,17 +543390,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq lr, r8, ip, lsl #16 │ │ │ │ + rscseq lr, r8, ip, ror #15 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - rsceq lr, r9, r8, lsr #22 │ │ │ │ + rsceq lr, r9, r8, lsl #22 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21e7cc <__cxa_atexit@plt+0x212ac0> │ │ │ │ ldr r3, [pc, #44] @ 21e7e4 <__cxa_atexit@plt+0x212ad8> │ │ │ │ mov r8, fp │ │ │ │ @@ -543411,16 +543411,16 @@ │ │ │ │ b 21e86c <__cxa_atexit@plt+0x212b60> │ │ │ │ ldr r3, [pc, #12] @ 21e7e0 <__cxa_atexit@plt+0x212ad4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq lr, r8, ip, lsl #15 │ │ │ │ - ldrdeq lr, [r9], #168 @ 0xa8 @ │ │ │ │ + rscseq lr, r8, ip, ror #14 │ │ │ │ + strhteq lr, [r9], #168 @ 0xa8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21e81c <__cxa_atexit@plt+0x212b10> │ │ │ │ ldr r3, [pc, #96] @ 21e868 <__cxa_atexit@plt+0x212b5c> │ │ │ │ mov r8, fp │ │ │ │ @@ -543444,15 +543444,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ b 21e670 <__cxa_atexit@plt+0x212964> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ - rscseq lr, r8, ip, lsr r7 │ │ │ │ + rscseq lr, r8, ip, lsl r7 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #12] │ │ │ │ add sl, r6, #24 │ │ │ │ mov fp, r8 │ │ │ │ cmp r0, sl │ │ │ │ bcc 21e9a0 <__cxa_atexit@plt+0x212c94> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -543535,36 +543535,36 @@ │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r7, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffff130 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rscseq lr, r8, r4, ror #10 │ │ │ │ + rscseq lr, r8, r4, asr #10 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq lr, r8, r8, asr #12 │ │ │ │ - rscseq lr, r8, r8, asr #21 │ │ │ │ + rscseq lr, r8, r8, lsr #12 │ │ │ │ + rscseq lr, r8, r8, lsr #21 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrhteq lr, [r8], #92 @ 0x5c │ │ │ │ + smlalseq lr, r8, ip, r5 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ - strhteq lr, [r9], #140 @ 0x8c │ │ │ │ + smlaleq lr, r9, ip, r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ add r5, r5, #4 │ │ │ │ b 21e86c <__cxa_atexit@plt+0x212b60> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq lr, r9, r0, lsr #16 │ │ │ │ + rsceq lr, r9, r0, lsl #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21ea54 <__cxa_atexit@plt+0x212d48> │ │ │ │ ldr r3, [pc, #40] @ 21ea70 <__cxa_atexit@plt+0x212d64> │ │ │ │ mov r8, r7 │ │ │ │ @@ -543573,84 +543573,84 @@ │ │ │ │ b 26d5e0 <__cxa_atexit@plt+0x2618d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [pc, #12] @ 21ea6c <__cxa_atexit@plt+0x212d60> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - smlalseq lr, r8, r4, r4 │ │ │ │ + rscseq lr, r8, r4, ror r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq lr, r9, r4, lsr r8 │ │ │ │ + rsceq lr, r9, r4, lsl r8 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ b 21e670 <__cxa_atexit@plt+0x212964> │ │ │ │ - rsceq lr, r9, r8, ror #15 │ │ │ │ + rsceq lr, r9, r8, asr #15 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21eacc <__cxa_atexit@plt+0x212dc0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strhteq lr, [r9], #116 @ 0x74 │ │ │ │ + smlaleq lr, r9, r4, r7 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21eaf0 <__cxa_atexit@plt+0x212de4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, r9, r0, lsl #15 │ │ │ │ + rsceq lr, r9, r0, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21eb20 <__cxa_atexit@plt+0x212e14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21eb24 <__cxa_atexit@plt+0x212e18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq lr, r8, r0, ror #7 │ │ │ │ - rsceq lr, r9, ip, asr #14 │ │ │ │ + rscseq lr, r8, r0, asr #7 │ │ │ │ + rsceq lr, r9, ip, lsr #14 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21eb54 <__cxa_atexit@plt+0x212e48> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21eb58 <__cxa_atexit@plt+0x212e4c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq lr, r9, r4, ror #12 │ │ │ │ - rsceq lr, r9, ip, ror #13 │ │ │ │ + rsceq lr, r9, r4, asr #12 │ │ │ │ + rsceq lr, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21eb7c <__cxa_atexit@plt+0x212e70> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq lr, r9, r8, asr #13 │ │ │ │ + rsceq lr, r9, r8, lsr #13 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ bne 21ebc4 <__cxa_atexit@plt+0x212eb8> │ │ │ │ @@ -543670,15 +543670,15 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [pc, #16] @ 21ebf0 <__cxa_atexit@plt+0x212ee4> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq lr, r8, r4, lsl r3 │ │ │ │ + ldrshteq lr, [r8], #36 @ 0x24 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r1, [r5] │ │ │ │ @@ -543780,36 +543780,36 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsr fp │ │ │ │ andeq r0, r0, ip, ror #21 │ │ │ │ - rscseq lr, r8, r4, ror r2 │ │ │ │ + rscseq lr, r8, r4, asr r2 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xffffeb24 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rsceq lr, r9, r0, asr #10 │ │ │ │ + rsceq lr, r9, r0, lsr #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21ede4 <__cxa_atexit@plt+0x2130d8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 21eef4 <__cxa_atexit@plt+0x2131e8> │ │ │ │ ldr r3, [pc, #12] @ 21edf8 <__cxa_atexit@plt+0x2130ec> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 271404 <__cxa_atexit@plt+0x2656f8> │ │ │ │ muleq r0, r8, r9 │ │ │ │ - rsceq lr, r9, r4, lsl #10 │ │ │ │ + rsceq lr, r9, r4, ror #9 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bne 21ee78 <__cxa_atexit@plt+0x21316c> │ │ │ │ ldr r7, [pc, #200] @ 21eee4 <__cxa_atexit@plt+0x2131d8> │ │ │ │ mov r2, r5 │ │ │ │ @@ -543859,15 +543859,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #17 │ │ │ │ - rscseq lr, r8, r4, lsr #2 │ │ │ │ + rscseq lr, r8, r4, lsl #2 │ │ │ │ @ instruction: 0xffffe9e4 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #132] @ 21ef84 <__cxa_atexit@plt+0x213278> │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -543899,19 +543899,19 @@ │ │ │ │ ldr r5, [pc, #32] @ 21ef90 <__cxa_atexit@plt+0x213284> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, r8, ip, lsr r0 │ │ │ │ + rscseq lr, r8, ip, lsl r0 │ │ │ │ @ instruction: 0xffffe8fc │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, r9, ip, asr r3 │ │ │ │ + rsceq lr, r9, ip, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -543939,15 +543939,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffe864 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - rsceq lr, r9, r0, asr #4 │ │ │ │ + rsceq lr, r9, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ mov lr, r7 │ │ │ │ and r0, lr, #3 │ │ │ │ cmp r0, #2 │ │ │ │ @@ -544116,38 +544116,38 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r1 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - rsceq sp, r9, ip, asr r5 │ │ │ │ + rsceq sp, r9, ip, lsr r5 │ │ │ │ andeq r0, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #6 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq sp, r9, r4, lsr #10 │ │ │ │ - rscseq sp, r8, ip, lsr #26 │ │ │ │ - rscseq lr, r8, ip, lsr #3 │ │ │ │ - rscseq sp, r8, ip, lsl lr │ │ │ │ + rsceq sp, r9, r4, lsl #10 │ │ │ │ + rscseq sp, r8, ip, lsl #26 │ │ │ │ + rscseq lr, r8, ip, lsl #3 │ │ │ │ + ldrshteq sp, [r8], #220 @ 0xdc │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ - smlalseq lr, r8, r0, r2 │ │ │ │ - rscseq sp, r8, ip, asr #27 │ │ │ │ - rscseq lr, r8, ip, asr #4 │ │ │ │ + rscseq lr, r8, r0, ror r2 │ │ │ │ + rscseq sp, r8, ip, lsr #27 │ │ │ │ + rscseq lr, r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - rsceq sp, r9, r0, asr #10 │ │ │ │ - rsceq sp, r9, r8, lsr r5 │ │ │ │ - rscseq sp, r8, ip, ror lr │ │ │ │ + rsceq sp, r9, r0, lsr #10 │ │ │ │ + rsceq sp, r9, r8, lsl r5 │ │ │ │ + rscseq sp, r8, ip, asr lr │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ - ldrshteq lr, [r8], #32 │ │ │ │ - rsceq sp, r9, r4, lsl #30 │ │ │ │ + ldrsbteq lr, [r8], #32 │ │ │ │ + rsceq sp, r9, r4, ror #29 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -544168,25 +544168,25 @@ │ │ │ │ b 26d5e0 <__cxa_atexit@plt+0x2618d4> │ │ │ │ ldr r3, [pc, #28] @ 21f3c4 <__cxa_atexit@plt+0x2136b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq sp, r8, r4, fp │ │ │ │ + rscseq sp, r8, r4, ror fp │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq lr, r8, r8 │ │ │ │ + rscseq sp, r8, r8, ror #31 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq sp, r9, r4, ror lr │ │ │ │ + rsceq sp, r9, r4, asr lr │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21f428 <__cxa_atexit@plt+0x21371c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -544210,17 +544210,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq sp, r9, ip, ror #6 │ │ │ │ - rsceq sp, r9, r4, ror #6 │ │ │ │ - rsceq sp, r9, r0, ror #27 │ │ │ │ + rsceq sp, r9, ip, asr #6 │ │ │ │ + rsceq sp, r9, r4, asr #6 │ │ │ │ + rsceq sp, r9, r0, asr #27 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -544258,18 +544258,18 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r3, [pc, #24] @ 21f528 <__cxa_atexit@plt+0x21381c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r8, r8, lsr #20 │ │ │ │ - rscseq sp, r8, r8, lsr #29 │ │ │ │ + rscseq sp, r8, r8, lsl #20 │ │ │ │ + rscseq sp, r8, r8, lsl #29 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq sp, r9, ip, lsl sp │ │ │ │ + strdeq sp, [r9], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -544286,15 +544286,15 @@ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - strhteq sp, [r9], #200 @ 0xc8 │ │ │ │ + smlaleq sp, r9, r8, ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -544315,17 +544315,17 @@ │ │ │ │ b 26d5e0 <__cxa_atexit@plt+0x2618d4> │ │ │ │ ldr r3, [pc, #28] @ 21f610 <__cxa_atexit@plt+0x213904> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r8, r8, asr #18 │ │ │ │ + rscseq sp, r8, r8, lsr #18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrhteq sp, [r8], #220 @ 0xdc │ │ │ │ + smlalseq sp, r8, ip, sp │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ @@ -544352,18 +544352,18 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r3, [pc, #24] @ 21f6a0 <__cxa_atexit@plt+0x213994> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq sp, [r8], #128 @ 0x80 │ │ │ │ - rscseq sp, r8, r0, lsr sp │ │ │ │ + smlalseq sp, r8, r0, r8 │ │ │ │ + rscseq sp, r8, r0, lsl sp │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq sp, r9, r4, ror fp │ │ │ │ + rsceq sp, r9, r4, asr fp │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -544389,91 +544389,91 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r9, [pc, #20] @ 21f734 <__cxa_atexit@plt+0x213a28> │ │ │ │ add r5, r3, #20 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq sp, r9, r8, lsr #1 │ │ │ │ + rsceq sp, r9, r8, lsl #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq sp, r9, r4, lsl #1 │ │ │ │ + rsceq sp, r9, r4, rrx │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - smlaleq sp, r9, r8, fp │ │ │ │ + rsceq sp, r9, r8, ror fp │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 21ec0c <__cxa_atexit@plt+0x212f00> │ │ │ │ - strhteq sp, [r9], #168 @ 0xa8 │ │ │ │ + smlaleq sp, r9, r8, sl │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21f7a0 <__cxa_atexit@plt+0x213a94> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, r9, r4, lsl #21 │ │ │ │ + rsceq sp, r9, r4, ror #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21f7c4 <__cxa_atexit@plt+0x213ab8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, r9, r0, asr sl │ │ │ │ + rsceq sp, r9, r0, lsr sl │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21f7f4 <__cxa_atexit@plt+0x213ae8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21f7f8 <__cxa_atexit@plt+0x213aec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, r8, ip, lsl #14 │ │ │ │ - rsceq sp, r9, ip, lsl sl │ │ │ │ + rscseq sp, r8, ip, ror #13 │ │ │ │ + strdeq sp, [r9], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21f81c <__cxa_atexit@plt+0x213b10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq sp, [r9], #152 @ 0x98 @ │ │ │ │ + ldrdeq sp, [r9], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 21f858 <__cxa_atexit@plt+0x213b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 21f850 <__cxa_atexit@plt+0x213b44> │ │ │ │ b 21f868 <__cxa_atexit@plt+0x213b5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq sp, [r9], #156 @ 0x9c │ │ │ │ + smlaleq sp, r9, ip, r9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -544512,19 +544512,19 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 26d5e0 <__cxa_atexit@plt+0x2618d4> │ │ │ │ ldr r9, [pc, #28] @ 21f928 <__cxa_atexit@plt+0x213c1c> │ │ │ │ add r5, r3, #20 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq ip, r9, r8, lsr #29 │ │ │ │ + rsceq ip, r9, r8, lsl #29 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlaleq ip, r9, r8, lr │ │ │ │ + rsceq ip, r9, r8, ror lr │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -544541,15 +544541,15 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq sp, r9, r4, asr #19 │ │ │ │ + rsceq sp, r9, r4, lsr #19 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21f9b8 <__cxa_atexit@plt+0x213cac> │ │ │ │ ldr r3, [pc, #48] @ 21f9dc <__cxa_atexit@plt+0x213cd0> │ │ │ │ mov r8, r7 │ │ │ │ @@ -544560,17 +544560,17 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 21f9d8 <__cxa_atexit@plt+0x213ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ b 21ff6c <__cxa_atexit@plt+0x214260> │ │ │ │ - rscseq sp, r8, r0, lsr r5 │ │ │ │ + rscseq sp, r8, r0, lsl r5 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, r9, r0, ror #18 │ │ │ │ + rsceq sp, r9, r0, asr #18 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21fa18 <__cxa_atexit@plt+0x213d0c> │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ @@ -544585,16 +544585,16 @@ │ │ │ │ mov r8, fp │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21fa44 <__cxa_atexit@plt+0x213d38> │ │ │ │ + ldrhteq sp, [r8], #64 @ 0x40 │ │ │ │ ldrsbteq sp, [r8], #64 @ 0x40 │ │ │ │ - ldrshteq sp, [r8], #64 @ 0x40 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov fp, r8 │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21fafc <__cxa_atexit@plt+0x213df0> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r2, #2] │ │ │ │ @@ -544674,24 +544674,24 @@ │ │ │ │ str r7, [r3] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r1 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - ldrhteq sp, [r8], #68 @ 0x44 │ │ │ │ + smlalseq sp, r8, r4, r4 │ │ │ │ @ instruction: 0xffffdc50 │ │ │ │ - rscseq sp, r8, r0, lsr r4 │ │ │ │ - ldrhteq sp, [r8], #128 @ 0x80 │ │ │ │ + rscseq sp, r8, r0, lsl r4 │ │ │ │ + smlalseq sp, r8, r0, r8 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r8, lsl #7 │ │ │ │ - rscseq sp, r8, r8, ror #7 │ │ │ │ + rscseq sp, r8, r8, asr #7 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ - smlalseq sp, r8, ip, r3 │ │ │ │ - rsceq sp, r9, r4, asr #12 │ │ │ │ + rscseq sp, r8, ip, ror r3 │ │ │ │ + rsceq sp, r9, r4, lsr #12 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21fc4c <__cxa_atexit@plt+0x213f40> │ │ │ │ ldr r3, [pc, #176] @ 21fc94 <__cxa_atexit@plt+0x213f88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -544735,22 +544735,22 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r8, r4, ror #6 │ │ │ │ + rscseq sp, r8, r4, asr #6 │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ - rscseq sp, r8, r0, ror #5 │ │ │ │ - rscseq sp, r8, r0, ror #14 │ │ │ │ + rscseq sp, r8, r0, asr #5 │ │ │ │ + rscseq sp, r8, r0, asr #14 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - smlalseq sp, r8, r8, r2 │ │ │ │ - rsceq sp, r9, r8, asr r5 │ │ │ │ + rscseq sp, r8, r8, ror r2 │ │ │ │ + rsceq sp, r9, r8, lsr r5 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ bne 21fd38 <__cxa_atexit@plt+0x21402c> │ │ │ │ ldr r3, [pc, #216] @ 21fda8 <__cxa_atexit@plt+0x21409c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -544804,20 +544804,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq sp, r8, r8, ror r2 │ │ │ │ + rscseq sp, r8, r8, asr r2 │ │ │ │ @ instruction: 0xffffda0c │ │ │ │ - ldrshteq sp, [r8], #20 │ │ │ │ - rscseq sp, r8, r4, ror r6 │ │ │ │ + ldrsbteq sp, [r8], #20 │ │ │ │ + rscseq sp, r8, r4, asr r6 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, r9, ip, asr #8 │ │ │ │ + rsceq sp, r9, ip, lsr #8 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -544847,70 +544847,70 @@ │ │ │ │ ldr r3, [pc, #28] @ 21fe5c <__cxa_atexit@plt+0x214150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffd91c │ │ │ │ - ldrshteq sp, [r8], #12 │ │ │ │ - rscseq sp, r8, ip, ror r5 │ │ │ │ + ldrsbteq sp, [r8], #12 │ │ │ │ + rscseq sp, r8, ip, asr r5 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - rsceq sp, r9, r8, lsr #7 │ │ │ │ + rsceq sp, r9, r8, lsl #7 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ b 21fa44 <__cxa_atexit@plt+0x213d38> │ │ │ │ - rsceq sp, r9, r4, lsl #7 │ │ │ │ + rsceq sp, r9, r4, ror #6 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21fea4 <__cxa_atexit@plt+0x214198> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 21d1a8 <__cxa_atexit@plt+0x21149c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq sp, r9, r0, asr r3 │ │ │ │ + rsceq sp, r9, r0, lsr r3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21fec8 <__cxa_atexit@plt+0x2141bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 211e6c <__cxa_atexit@plt+0x206160> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq sp, [r9], #44 @ 0x2c @ │ │ │ │ + strhteq sp, [r9], #44 @ 0x2c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21fef8 <__cxa_atexit@plt+0x2141ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21fefc <__cxa_atexit@plt+0x2141f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b d2cdb8 <__cxa_atexit@plt+0xd210ac> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq sp, r8, r8 │ │ │ │ - rsceq sp, r9, r8, lsr #5 │ │ │ │ + rscseq ip, r8, r8, ror #31 │ │ │ │ + rsceq sp, r9, r8, lsl #5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 21ff2c <__cxa_atexit@plt+0x214220> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 21ff30 <__cxa_atexit@plt+0x214224> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d2bd38 <__cxa_atexit@plt+0xd2002c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq sp, r9, ip, lsl #5 │ │ │ │ + rsceq sp, r9, ip, ror #4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 21ff50 <__cxa_atexit@plt+0x214244> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 272a64 <__cxa_atexit@plt+0x266d58> │ │ │ │ @@ -545062,40 +545062,40 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rscseq ip, r8, r4, asr pc │ │ │ │ + rscseq ip, r8, r4, lsr pc │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ @ instruction: 0xffffd520 │ │ │ │ - rscseq ip, r8, r8, ror lr │ │ │ │ + rscseq ip, r8, r8, asr lr │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd448 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - rscseq ip, r8, r4, lsl lr │ │ │ │ + ldrshteq ip, [r8], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ @ instruction: 0xffffd3e0 │ │ │ │ - ldrsbteq ip, [r8], #236 @ 0xec │ │ │ │ + ldrhteq ip, [r8], #236 @ 0xec │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ @ instruction: 0xffffd4ac │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - rsceq sp, r9, r8, asr r1 │ │ │ │ + rsceq sp, r9, r8, lsr r1 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bne 22020c <__cxa_atexit@plt+0x214500> │ │ │ │ mov r7, fp │ │ │ │ b 220304 <__cxa_atexit@plt+0x2145f8> │ │ │ │ mov r7, fp │ │ │ │ b 2203ac <__cxa_atexit@plt+0x2146a0> │ │ │ │ - rsceq sp, r9, ip, lsr #2 │ │ │ │ + rsceq sp, r9, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #47 @ 0x2f │ │ │ │ bne 220280 <__cxa_atexit@plt+0x214574> │ │ │ │ ldr r7, [pc, #192] @ 2202f4 <__cxa_atexit@plt+0x2145e8> │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -545143,15 +545143,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #28] @ 220300 <__cxa_atexit@plt+0x2145f4> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq ip, r8, r0, lsl sp │ │ │ │ + ldrshteq ip, [r8], #192 @ 0xc0 │ │ │ │ @ instruction: 0xffffd2ec │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [pc, #108] @ 22037c <__cxa_atexit@plt+0x214670> │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -545177,19 +545177,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 220388 <__cxa_atexit@plt+0x21467c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r8, r0, lsr ip │ │ │ │ + rscseq ip, r8, r0, lsl ip │ │ │ │ @ instruction: 0xffffd20c │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - strhteq ip, [r9], #244 @ 0xf4 │ │ │ │ + smlaleq ip, r9, r4, pc @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 21ff6c <__cxa_atexit@plt+0x214260> │ │ │ │ @@ -545219,19 +545219,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #20] @ 220430 <__cxa_atexit@plt+0x214724> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r8, ip, lsl #23 │ │ │ │ + rscseq ip, r8, ip, ror #22 │ │ │ │ @ instruction: 0xffffd164 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq ip, r9, ip, lsl #30 │ │ │ │ + rsceq ip, r9, ip, ror #29 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -545255,15 +545255,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffd0d4 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq ip, r9, ip, ror #5 │ │ │ │ + rsceq ip, r9, ip, asr #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ and r2, r3, #3 │ │ │ │ @@ -545321,19 +545321,19 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - rsceq ip, r9, r4, lsr #4 │ │ │ │ + rsceq ip, r9, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq ip, r8, r8, ror #19 │ │ │ │ - rscseq ip, r8, r8, ror #28 │ │ │ │ + rscseq ip, r8, r8, asr #19 │ │ │ │ + rscseq ip, r8, r8, asr #28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -545353,16 +545353,16 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r3, [pc, #24] @ 220644 <__cxa_atexit@plt+0x214938> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r8, ip, lsl #18 │ │ │ │ - rscseq ip, r8, ip, lsl #27 │ │ │ │ + rscseq ip, r8, ip, ror #17 │ │ │ │ + rscseq ip, r8, ip, ror #26 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -545383,57 +545383,57 @@ │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ ldr r3, [pc, #24] @ 2206bc <__cxa_atexit@plt+0x2149b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq ip, r8, r4, r8 │ │ │ │ - rscseq ip, r8, r4, lsl sp │ │ │ │ + rscseq ip, r8, r4, ror r8 │ │ │ │ + ldrshteq ip, [r8], #196 @ 0xc4 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - rsceq ip, r9, r0, ror #1 │ │ │ │ + rsceq ip, r9, r0, asr #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #24] @ 2206ec <__cxa_atexit@plt+0x2149e0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #16 │ │ │ │ cmp r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ moveq r9, r7 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq ip, r9, r4, asr #1 │ │ │ │ + rsceq ip, r9, r4, lsr #1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220710 <__cxa_atexit@plt+0x214a04> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - smlaleq ip, r9, r0, ip │ │ │ │ + rsceq ip, r9, r0, ror ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220734 <__cxa_atexit@plt+0x214a28> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r4, lsl #25 │ │ │ │ + rsceq ip, r9, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220758 <__cxa_atexit@plt+0x214a4c> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d441f0 <__cxa_atexit@plt+0xd384e4> │ │ │ │ - smlaleq ip, r9, r8, ip │ │ │ │ - rsceq ip, r9, r4, lsr #25 │ │ │ │ + rsceq ip, r9, r8, ror ip │ │ │ │ + rsceq ip, r9, r4, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2207a4 <__cxa_atexit@plt+0x214a98> │ │ │ │ ldr r2, [pc, #48] @ 2207b0 <__cxa_atexit@plt+0x214aa4> │ │ │ │ @@ -545446,18 +545446,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 2207b8 <__cxa_atexit@plt+0x214aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, ip, ror #14 │ │ │ │ - rsceq ip, r9, r8, ror #24 │ │ │ │ - rscseq ip, r8, ip, ror #15 │ │ │ │ - rsceq ip, r9, r0, asr #24 │ │ │ │ + rscseq ip, r8, ip, asr #14 │ │ │ │ + rsceq ip, r9, r8, asr #24 │ │ │ │ + rscseq ip, r8, ip, asr #15 │ │ │ │ + rsceq ip, r9, r0, lsr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -545474,28 +545474,28 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 220824 <__cxa_atexit@plt+0x214b18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq ip, r8, r0, lsl #23 │ │ │ │ - rsceq ip, r9, r0, lsl #24 │ │ │ │ - ldrdeq ip, [r9], #180 @ 0xb4 @ │ │ │ │ + rscseq ip, r8, r0, ror #22 │ │ │ │ + rsceq ip, r9, r0, ror #23 │ │ │ │ + strhteq ip, [r9], #180 @ 0xb4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 220850 <__cxa_atexit@plt+0x214b44> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - strhteq ip, [r9], #176 @ 0xb0 │ │ │ │ - rsceq ip, r9, ip, asr #23 │ │ │ │ + smlaleq ip, r9, r0, fp │ │ │ │ + rsceq ip, r9, ip, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2208ac <__cxa_atexit@plt+0x214ba0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545511,17 +545511,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r8, ror r6 │ │ │ │ - rsceq ip, r9, r8, lsl #23 │ │ │ │ - rsceq ip, r9, r4, ror fp │ │ │ │ + rscseq ip, r8, r8, asr r6 │ │ │ │ + rsceq ip, r9, r8, ror #22 │ │ │ │ + rsceq ip, r9, r4, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220928 <__cxa_atexit@plt+0x214c1c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545542,73 +545542,73 @@ │ │ │ │ ldr r7, [pc, #32] @ 22093c <__cxa_atexit@plt+0x214c30> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r0, lsl r6 │ │ │ │ - rscseq ip, r8, ip, ror sl │ │ │ │ - rscseq ip, r8, r8, ror r6 │ │ │ │ - rsceq ip, r9, ip, lsl fp │ │ │ │ + ldrshteq ip, [r8], #80 @ 0x50 │ │ │ │ + rscseq ip, r8, ip, asr sl │ │ │ │ + rscseq ip, r8, r8, asr r6 │ │ │ │ strdeq ip, [r9], #172 @ 0xac @ │ │ │ │ + ldrdeq ip, [r9], #172 @ 0xac @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 220960 <__cxa_atexit@plt+0x214c54> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq ip, r9, ip, ror #21 │ │ │ │ + rsceq ip, r9, ip, asr #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220984 <__cxa_atexit@plt+0x214c78> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r8, lsl #22 │ │ │ │ + rsceq ip, r9, r8, ror #21 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2209a8 <__cxa_atexit@plt+0x214c9c> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - strdeq ip, [r9], #172 @ 0xac @ │ │ │ │ + ldrdeq ip, [r9], #172 @ 0xac @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2209cc <__cxa_atexit@plt+0x214cc0> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - strdeq ip, [r9], #160 @ 0xa0 @ │ │ │ │ + ldrdeq ip, [r9], #160 @ 0xa0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 2209f0 <__cxa_atexit@plt+0x214ce4> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r4, ror #21 │ │ │ │ + rsceq ip, r9, r4, asr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220a14 <__cxa_atexit@plt+0x214d08> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d441f0 <__cxa_atexit@plt+0xd384e4> │ │ │ │ - rsceq ip, r9, r8, lsl fp │ │ │ │ - rsceq ip, r9, r4, lsr #22 │ │ │ │ + strdeq ip, [r9], #168 @ 0xa8 @ │ │ │ │ + rsceq ip, r9, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220a60 <__cxa_atexit@plt+0x214d54> │ │ │ │ ldr r2, [pc, #48] @ 220a6c <__cxa_atexit@plt+0x214d60> │ │ │ │ @@ -545621,18 +545621,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 220a74 <__cxa_atexit@plt+0x214d68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r8], #64 @ 0x40 │ │ │ │ - rsceq ip, r9, r8, ror #21 │ │ │ │ - rscseq ip, r8, r0, lsr r5 │ │ │ │ - rsceq ip, r9, r0, asr #21 │ │ │ │ + smlalseq ip, r8, r0, r4 │ │ │ │ + rsceq ip, r9, r8, asr #21 │ │ │ │ + rscseq ip, r8, r0, lsl r5 │ │ │ │ + rsceq ip, r9, r0, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -545649,28 +545649,28 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 220ae0 <__cxa_atexit@plt+0x214dd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq ip, r8, r4, asr #17 │ │ │ │ - rsceq ip, r9, r0, lsl #21 │ │ │ │ - rsceq ip, r9, r4, asr sl │ │ │ │ + rscseq ip, r8, r4, lsr #17 │ │ │ │ + rsceq ip, r9, r0, ror #20 │ │ │ │ + rsceq ip, r9, r4, lsr sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 220b0c <__cxa_atexit@plt+0x214e00> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - rsceq ip, r9, r0, lsr sl │ │ │ │ - rsceq ip, r9, ip, asr #20 │ │ │ │ + rsceq ip, r9, r0, lsl sl │ │ │ │ + rsceq ip, r9, ip, lsr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 220b68 <__cxa_atexit@plt+0x214e5c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545686,17 +545686,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r8], #60 @ 0x3c │ │ │ │ - rsceq ip, r9, r8, lsl #20 │ │ │ │ - strdeq ip, [r9], #148 @ 0x94 @ │ │ │ │ + smlalseq ip, r8, ip, r3 │ │ │ │ + rsceq ip, r9, r8, ror #19 │ │ │ │ + ldrdeq ip, [r9], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220be4 <__cxa_atexit@plt+0x214ed8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545717,27 +545717,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 220bf8 <__cxa_atexit@plt+0x214eec> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r4, asr r3 │ │ │ │ - rscseq ip, r8, r0, asr #15 │ │ │ │ - ldrhteq ip, [r8], #60 @ 0x3c │ │ │ │ - smlaleq ip, r9, ip, r9 │ │ │ │ + rscseq ip, r8, r4, lsr r3 │ │ │ │ + rscseq ip, r8, r0, lsr #15 │ │ │ │ + smlalseq ip, r8, ip, r3 │ │ │ │ rsceq ip, r9, ip, ror r9 │ │ │ │ + rsceq ip, r9, ip, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 220c1c <__cxa_atexit@plt+0x214f10> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq ip, r9, ip, ror #18 │ │ │ │ + rsceq ip, r9, ip, asr #18 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -545752,62 +545752,62 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 220c7c <__cxa_atexit@plt+0x214f70> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, ip, asr #13 │ │ │ │ - rsceq ip, r9, r0, asr #18 │ │ │ │ + rscseq ip, r8, ip, lsr #13 │ │ │ │ + rsceq ip, r9, r0, lsr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220ca0 <__cxa_atexit@plt+0x214f94> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r0, lsr #18 │ │ │ │ + rsceq ip, r9, r0, lsl #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220cc4 <__cxa_atexit@plt+0x214fb8> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r4, lsl r9 │ │ │ │ + strdeq ip, [r9], #132 @ 0x84 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220ce8 <__cxa_atexit@plt+0x214fdc> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - rsceq ip, r9, r8, lsl #18 │ │ │ │ + rsceq ip, r9, r8, ror #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220d0c <__cxa_atexit@plt+0x215000> │ │ │ │ mov r7, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - strdeq ip, [r9], #140 @ 0x8c @ │ │ │ │ + ldrdeq ip, [r9], #140 @ 0x8c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 220d30 <__cxa_atexit@plt+0x215024> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d441f0 <__cxa_atexit@plt+0xd384e4> │ │ │ │ - rsceq ip, r9, r0, lsr r9 │ │ │ │ - rsceq ip, r9, ip, lsr r9 │ │ │ │ + rsceq ip, r9, r0, lsl r9 │ │ │ │ + rsceq ip, r9, ip, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 220d7c <__cxa_atexit@plt+0x215070> │ │ │ │ ldr r2, [pc, #48] @ 220d88 <__cxa_atexit@plt+0x21507c> │ │ │ │ @@ -545820,18 +545820,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 220d90 <__cxa_atexit@plt+0x215084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq ip, r8, r4, r1 │ │ │ │ - rsceq ip, r9, r0, lsl #18 │ │ │ │ - rscseq ip, r8, r4, lsl r2 │ │ │ │ - ldrdeq ip, [r9], #136 @ 0x88 @ │ │ │ │ + rscseq ip, r8, r4, ror r1 │ │ │ │ + rsceq ip, r9, r0, ror #17 │ │ │ │ + ldrshteq ip, [r8], #20 │ │ │ │ + strhteq ip, [r9], #136 @ 0x88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -545848,28 +545848,28 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 220dfc <__cxa_atexit@plt+0x2150f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq ip, r8, r8, lsr #11 │ │ │ │ - smlaleq ip, r9, r8, r8 │ │ │ │ - rsceq ip, r9, ip, ror #16 │ │ │ │ + rscseq ip, r8, r8, lsl #11 │ │ │ │ + rsceq ip, r9, r8, ror r8 │ │ │ │ + rsceq ip, r9, ip, asr #16 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 220e28 <__cxa_atexit@plt+0x21511c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - rsceq ip, r9, r8, asr #16 │ │ │ │ - rsceq ip, r9, r4, ror #16 │ │ │ │ + rsceq ip, r9, r8, lsr #16 │ │ │ │ + rsceq ip, r9, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 220e84 <__cxa_atexit@plt+0x215178> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545885,17 +545885,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r0, lsr #1 │ │ │ │ - rsceq ip, r9, r0, lsr #16 │ │ │ │ - rsceq ip, r9, ip, lsl #16 │ │ │ │ + rscseq ip, r8, r0, lsl #1 │ │ │ │ + rsceq ip, r9, r0, lsl #16 │ │ │ │ + rsceq ip, r9, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 220f00 <__cxa_atexit@plt+0x2151f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -545916,27 +545916,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 220f14 <__cxa_atexit@plt+0x215208> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r8, r8, lsr r0 │ │ │ │ - rscseq ip, r8, r4, lsr #9 │ │ │ │ - rscseq ip, r8, r0, lsr #1 │ │ │ │ - strhteq ip, [r9], #116 @ 0x74 │ │ │ │ + rscseq ip, r8, r8, lsl r0 │ │ │ │ + rscseq ip, r8, r4, lsl #9 │ │ │ │ + rscseq ip, r8, r0, lsl #1 │ │ │ │ smlaleq ip, r9, r4, r7 │ │ │ │ + rsceq ip, r9, r4, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 220f38 <__cxa_atexit@plt+0x21522c> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq ip, r9, r4, lsl #15 │ │ │ │ + rsceq ip, r9, r4, ror #14 │ │ │ │ strdeq r5, [r5], #176 @ 0xb0 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rsceq r5, r5, r7, lsl ip │ │ │ │ @@ -545995,15 +545995,15 @@ │ │ │ │ bx r0 │ │ │ │ rsceq r5, r5, r4, ror #26 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r9, ip, asr #13 │ │ │ │ + rsceq ip, r9, ip, lsr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2210a8 <__cxa_atexit@plt+0x21539c> │ │ │ │ ldr r3, [pc, #80] @ 2210b8 <__cxa_atexit@plt+0x2153ac> │ │ │ │ @@ -546025,27 +546025,27 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2210bc <__cxa_atexit@plt+0x2153b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq ip, r9, r8, ror r6 │ │ │ │ - rsceq ip, r9, r4, asr r6 │ │ │ │ + rsceq ip, r9, r8, asr r6 │ │ │ │ + rsceq ip, r9, r4, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2210e8 <__cxa_atexit@plt+0x2153dc> │ │ │ │ b 23a01c <__cxa_atexit@plt+0x22e310> │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ - rsceq ip, r9, r4, lsr r6 │ │ │ │ + rsceq ip, r9, r4, lsl r6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 221150 <__cxa_atexit@plt+0x215444> │ │ │ │ ldr r3, [pc, #80] @ 221160 <__cxa_atexit@plt+0x215454> │ │ │ │ @@ -546067,15 +546067,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ b 23f440 <__cxa_atexit@plt+0x233734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 221164 <__cxa_atexit@plt+0x215458> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - ldrdeq ip, [r9], #80 @ 0x50 @ │ │ │ │ + strhteq ip, [r9], #80 @ 0x50 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 23e6e0 <__cxa_atexit@plt+0x2329d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -546092,16 +546092,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 2211cc <__cxa_atexit@plt+0x2154c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, r8, asr #26 │ │ │ │ - rscseq fp, r8, r4, asr #26 │ │ │ │ + rscseq fp, r8, r8, lsr #26 │ │ │ │ + rscseq fp, r8, r4, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -546113,16 +546113,16 @@ │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r8, r8, lsl #26 │ │ │ │ - rsceq ip, r9, ip, lsr #10 │ │ │ │ + rscseq fp, r8, r8, ror #25 │ │ │ │ + rsceq ip, r9, ip, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221264 <__cxa_atexit@plt+0x215558> │ │ │ │ ldr r2, [pc, #48] @ 221274 <__cxa_atexit@plt+0x215568> │ │ │ │ @@ -546136,17 +546136,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 239b2c <__cxa_atexit@plt+0x22de20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22127c <__cxa_atexit@plt+0x215570> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq ip, r8, r0, lsr #1 │ │ │ │ - strdeq ip, [r9], #68 @ 0x44 @ │ │ │ │ - ldrdeq ip, [r9], #64 @ 0x40 @ │ │ │ │ + rscseq ip, r8, r0, lsl #1 │ │ │ │ + ldrdeq ip, [r9], #68 @ 0x44 @ │ │ │ │ + strhteq ip, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #144] @ 221328 <__cxa_atexit@plt+0x21561c> │ │ │ │ ands r0, r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -546184,15 +546184,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rsceq ip, r9, r8, lsl r4 │ │ │ │ + strdeq ip, [r9], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r0, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -546259,15 +546259,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbteq fp, [r8], #200 @ 0xc8 │ │ │ │ + ldrhteq fp, [r8], #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2214a8 <__cxa_atexit@plt+0x21579c> │ │ │ │ @@ -546279,16 +546279,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, r4, ror #24 │ │ │ │ - rsceq ip, r9, r8, lsr #5 │ │ │ │ + rscseq fp, r8, r4, asr #24 │ │ │ │ + rsceq ip, r9, r8, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221524 <__cxa_atexit@plt+0x215818> │ │ │ │ @@ -546316,22 +546316,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlalseq fp, r8, ip, lr │ │ │ │ - smlalseq fp, r8, r8, lr │ │ │ │ + rscseq fp, r8, ip, ror lr │ │ │ │ + rscseq fp, r8, r8, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - strdeq ip, [r9], #20 @ │ │ │ │ + ldrdeq ip, [r9], #20 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2215ac <__cxa_atexit@plt+0x2158a0> │ │ │ │ @@ -546346,16 +546346,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 239b2c <__cxa_atexit@plt+0x22de20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2215c4 <__cxa_atexit@plt+0x2158b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ - rscseq fp, r8, r8, asr sp │ │ │ │ - rsceq ip, r9, ip, lsr #3 │ │ │ │ + rscseq fp, r8, r8, lsr sp │ │ │ │ + rsceq ip, r9, ip, lsl #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -546390,15 +546390,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq fp, r8, ip, asr #21 │ │ │ │ + rscseq fp, r8, ip, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2216b4 <__cxa_atexit@plt+0x2159a8> │ │ │ │ @@ -546410,15 +546410,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, r8, asr sl │ │ │ │ + rscseq fp, r8, r8, lsr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221738 <__cxa_atexit@plt+0x215a2c> │ │ │ │ ldr r2, [pc, #112] @ 221754 <__cxa_atexit@plt+0x215a48> │ │ │ │ @@ -546448,15 +546448,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq fp, r8, r4, ror #19 │ │ │ │ + rscseq fp, r8, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 22179c <__cxa_atexit@plt+0x215a90> │ │ │ │ @@ -546468,16 +546468,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, r0, ror r9 │ │ │ │ - strhteq fp, [r9], #244 @ 0xf4 │ │ │ │ + rscseq fp, r8, r0, asr r9 │ │ │ │ + smlaleq fp, r9, r4, pc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221818 <__cxa_atexit@plt+0x215b0c> │ │ │ │ @@ -546505,22 +546505,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r8, r8, lsr #23 │ │ │ │ - rscseq fp, r8, r4, lsr #23 │ │ │ │ + rscseq fp, r8, r8, lsl #23 │ │ │ │ + rscseq fp, r8, r4, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq fp, r9, r0, lsl #30 │ │ │ │ + rsceq fp, r9, r0, ror #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2218a0 <__cxa_atexit@plt+0x215b94> │ │ │ │ @@ -546535,16 +546535,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 239b2c <__cxa_atexit@plt+0x22de20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2218b8 <__cxa_atexit@plt+0x215bac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - rscseq fp, r8, r4, ror #20 │ │ │ │ - strhteq fp, [r9], #232 @ 0xe8 │ │ │ │ + rscseq fp, r8, r4, asr #20 │ │ │ │ + smlaleq fp, r9, r8, lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -546579,15 +546579,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbteq fp, [r8], #120 @ 0x78 │ │ │ │ + ldrhteq fp, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2219a8 <__cxa_atexit@plt+0x215c9c> │ │ │ │ @@ -546599,31 +546599,31 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, r4, ror #14 │ │ │ │ - rsceq fp, r9, r8, asr #27 │ │ │ │ + rscseq fp, r8, r4, asr #14 │ │ │ │ + rsceq fp, r9, r8, lsr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2219e8 <__cxa_atexit@plt+0x215cdc> │ │ │ │ ldr r3, [pc, #20] @ 2219f0 <__cxa_atexit@plt+0x215ce4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 2395e8 <__cxa_atexit@plt+0x22d8dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq fp, r9, r0, lsl #27 │ │ │ │ + rsceq fp, r9, r0, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 221a5c <__cxa_atexit@plt+0x215d50> │ │ │ │ @@ -546648,15 +546648,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, r9, ip, ror #25 │ │ │ │ + rsceq fp, r9, ip, asr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 221ad8 <__cxa_atexit@plt+0x215dcc> │ │ │ │ @@ -546677,16 +546677,16 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b a97e04 <__cxa_atexit@plt+0xa8c0f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r8, r4, ror #17 │ │ │ │ - rscseq fp, r8, r0, ror #17 │ │ │ │ + rscseq fp, r8, r4, asr #17 │ │ │ │ + rscseq fp, r8, r0, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -546721,15 +546721,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq fp, r8, r0, lsr #11 │ │ │ │ + rscseq fp, r8, r0, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 221be0 <__cxa_atexit@plt+0x215ed4> │ │ │ │ @@ -546741,16 +546741,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, ip, lsr #10 │ │ │ │ - rsceq fp, r9, r0, ror fp │ │ │ │ + rscseq fp, r8, ip, lsl #10 │ │ │ │ + rsceq fp, r9, r0, asr fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221c5c <__cxa_atexit@plt+0x215f50> │ │ │ │ @@ -546778,22 +546778,22 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r8, r4, ror #14 │ │ │ │ - rscseq fp, r8, r0, ror #14 │ │ │ │ + rscseq fp, r8, r4, asr #14 │ │ │ │ + rscseq fp, r8, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - strhteq fp, [r9], #172 @ 0xac │ │ │ │ + smlaleq fp, r9, ip, sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221ce4 <__cxa_atexit@plt+0x215fd8> │ │ │ │ @@ -546808,16 +546808,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 239b2c <__cxa_atexit@plt+0x22de20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 221cfc <__cxa_atexit@plt+0x215ff0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5bc │ │ │ │ - rscseq fp, r8, r0, lsr #12 │ │ │ │ - rsceq fp, r9, r4, ror sl │ │ │ │ + rscseq fp, r8, r0, lsl #12 │ │ │ │ + rsceq fp, r9, r4, asr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -546852,15 +546852,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlalseq fp, r8, r4, r3 │ │ │ │ + rscseq fp, r8, r4, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 221dec <__cxa_atexit@plt+0x2160e0> │ │ │ │ @@ -546872,16 +546872,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r8, r0, lsr #6 │ │ │ │ - rsceq fp, r9, r4, lsl #19 │ │ │ │ + rscseq fp, r8, r0, lsl #6 │ │ │ │ + rsceq fp, r9, r4, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 221e2c <__cxa_atexit@plt+0x216120> │ │ │ │ ldr r2, [pc, #28] @ 221e3c <__cxa_atexit@plt+0x216130> │ │ │ │ @@ -546890,16 +546890,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 221e40 <__cxa_atexit@plt+0x216134> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq fp, r9, r4, ror #18 │ │ │ │ - rsceq fp, r9, r0, asr #18 │ │ │ │ + rsceq fp, r9, r4, asr #18 │ │ │ │ + rsceq fp, r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 221ec0 <__cxa_atexit@plt+0x2161b4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -546929,15 +546929,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - smlaleq fp, r9, r8, r8 │ │ │ │ + rsceq fp, r9, r8, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 221f44 <__cxa_atexit@plt+0x216238> │ │ │ │ @@ -546962,15 +546962,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq fp, r9, r4, lsl #16 │ │ │ │ + rsceq fp, r9, r4, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 221fc0 <__cxa_atexit@plt+0x2162b4> │ │ │ │ @@ -546991,22 +546991,22 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b a97e04 <__cxa_atexit@plt+0xa8c0f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrshteq fp, [r8], #60 @ 0x3c │ │ │ │ - ldrshteq fp, [r8], #56 @ 0x38 │ │ │ │ + ldrsbteq fp, [r8], #60 @ 0x3c │ │ │ │ + ldrsbteq fp, [r8], #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r4, lsl #15 │ │ │ │ + rsceq fp, r9, r4, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 222058 <__cxa_atexit@plt+0x21634c> │ │ │ │ @@ -547031,15 +547031,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ @ instruction: 0xfffff494 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq fp, [r9], #96 @ 0x60 @ │ │ │ │ + ldrdeq fp, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2220d4 <__cxa_atexit@plt+0x2163c8> │ │ │ │ @@ -547060,22 +547060,22 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ b a97e04 <__cxa_atexit@plt+0xa8c0f8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq fp, r8, r8, ror #5 │ │ │ │ - rscseq fp, r8, r4, ror #5 │ │ │ │ + rscseq fp, r8, r8, asr #5 │ │ │ │ + rscseq fp, r8, r4, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, ip, lsl #13 │ │ │ │ + rsceq fp, r9, ip, ror #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 222134 <__cxa_atexit@plt+0x216428> │ │ │ │ ldr r2, [pc, #28] @ 222144 <__cxa_atexit@plt+0x216438> │ │ │ │ @@ -547084,30 +547084,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 222148 <__cxa_atexit@plt+0x21643c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - rsceq fp, r9, ip, asr r6 │ │ │ │ + rsceq fp, r9, ip, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 239328 <__cxa_atexit@plt+0x22d61c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 23a52c <__cxa_atexit@plt+0x22e820> │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ b 23f144 <__cxa_atexit@plt+0x233438> │ │ │ │ - rsceq fp, r9, r8, lsr r6 │ │ │ │ + rsceq fp, r9, r8, lsl r6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ b 23f144 <__cxa_atexit@plt+0x233438> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -547138,15 +547138,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r0, lsl #30 │ │ │ │ + rscseq sl, r8, r0, ror #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -547159,15 +547159,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, ip, lsr #29 │ │ │ │ + rscseq sl, r8, ip, lsl #29 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2222a4 <__cxa_atexit@plt+0x216598> │ │ │ │ ldr r2, [pc, #28] @ 2222b4 <__cxa_atexit@plt+0x2165a8> │ │ │ │ @@ -547176,15 +547176,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2222b8 <__cxa_atexit@plt+0x2165ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, r9, r0, asr r5 │ │ │ │ + rsceq fp, r9, r0, lsr r5 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 222300 <__cxa_atexit@plt+0x2165f4> │ │ │ │ @@ -547222,15 +547222,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 222374 <__cxa_atexit@plt+0x216668> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq fp, r8, r8, rrx │ │ │ │ + rscseq fp, r8, r8, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ and r3, r3, #61440 @ 0xf000 │ │ │ │ cmp r3, #40960 @ 0xa000 │ │ │ │ bne 2223a4 <__cxa_atexit@plt+0x216698> │ │ │ │ @@ -547240,15 +547240,15 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #8] @ 2223b4 <__cxa_atexit@plt+0x2166a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rscseq fp, r8, r8, lsl r0 │ │ │ │ + ldrshteq sl, [r8], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 222404 <__cxa_atexit@plt+0x2166f8> │ │ │ │ @@ -547286,32 +547286,32 @@ │ │ │ │ cmp r7, #16384 @ 0x4000 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sl, r8, ip, ror pc │ │ │ │ - rscseq sl, r8, r8, ror pc │ │ │ │ + rscseq sl, r8, ip, asr pc │ │ │ │ + rscseq sl, r8, r8, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 2224b0 <__cxa_atexit@plt+0x2167a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 2224b4 <__cxa_atexit@plt+0x2167a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #16384 @ 0x4000 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r0, lsr pc │ │ │ │ - rscseq sl, r8, ip, lsr #30 │ │ │ │ + rscseq sl, r8, r0, lsl pc │ │ │ │ + rscseq sl, r8, ip, lsl #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 222520 <__cxa_atexit@plt+0x216814> │ │ │ │ ldr r3, [pc, #108] @ 222544 <__cxa_atexit@plt+0x216838> │ │ │ │ @@ -547340,16 +547340,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 222548 <__cxa_atexit@plt+0x21683c> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq fp, r9, r0, asr #5 │ │ │ │ - ldrdeq fp, [r9], #40 @ 0x28 @ │ │ │ │ + rsceq fp, r9, r0, lsr #5 │ │ │ │ + strhteq fp, [r9], #40 @ 0x28 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -547361,34 +547361,34 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22259c <__cxa_atexit@plt+0x216890> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - rsceq fp, r9, ip, ror #4 │ │ │ │ + rsceq fp, r9, ip, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 248e38 <__cxa_atexit@plt+0x23d12c> │ │ │ │ - rsceq fp, r9, r0, asr r2 │ │ │ │ + rsceq fp, r9, r0, lsr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2225e0 <__cxa_atexit@plt+0x2168d4> │ │ │ │ ldr r2, [pc, #24] @ 2225e8 <__cxa_atexit@plt+0x2168dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 248e38 <__cxa_atexit@plt+0x23d12c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, ip, lsl r9 │ │ │ │ + ldrshteq sl, [r8], #140 @ 0x8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 222640 <__cxa_atexit@plt+0x216934> │ │ │ │ @@ -547410,15 +547410,15 @@ │ │ │ │ b 222650 <__cxa_atexit@plt+0x216944> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 222660 <__cxa_atexit@plt+0x216954> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq fp, [r9], #24 │ │ │ │ + smlaleq fp, r9, r8, r1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -547429,34 +547429,34 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - smlalseq sl, r8, r8, ip │ │ │ │ + rscseq sl, r8, r8, ror ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 2486a0 <__cxa_atexit@plt+0x23c994> │ │ │ │ - rsceq fp, r9, ip, asr r1 │ │ │ │ + rsceq fp, r9, ip, lsr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2226f0 <__cxa_atexit@plt+0x2169e4> │ │ │ │ ldr r2, [pc, #24] @ 2226f8 <__cxa_atexit@plt+0x2169ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2486a0 <__cxa_atexit@plt+0x23c994> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, ip, lsl #16 │ │ │ │ + rscseq sl, r8, ip, ror #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 222750 <__cxa_atexit@plt+0x216a44> │ │ │ │ @@ -547478,15 +547478,15 @@ │ │ │ │ b 222760 <__cxa_atexit@plt+0x216a54> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 222770 <__cxa_atexit@plt+0x216a64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r9, r4, asr #1 │ │ │ │ + rsceq fp, r9, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -547497,24 +547497,24 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq sl, r8, r8, lsl #23 │ │ │ │ + rscseq sl, r8, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 244734 <__cxa_atexit@plt+0x238a28> │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 241d3c <__cxa_atexit@plt+0x236030> │ │ │ │ - rsceq fp, r9, r8, asr r0 │ │ │ │ + rsceq fp, r9, r8, lsr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 241d3c <__cxa_atexit@plt+0x236030> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -547538,26 +547538,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 222864 <__cxa_atexit@plt+0x216b58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, r8, r8, lsr r7 │ │ │ │ - rsceq fp, r9, r0, lsr #32 │ │ │ │ + rscseq sl, r8, r8, lsl r7 │ │ │ │ + rsceq fp, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b028 │ │ │ │ ldr r7, [pc, #12] @ 22288c <__cxa_atexit@plt+0x216b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r8, ror #13 │ │ │ │ + rscseq sl, r8, r8, asr #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2229d0 <__cxa_atexit@plt+0x216cc4> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ @@ -547637,15 +547637,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2229ec <__cxa_atexit@plt+0x216ce0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsceq sl, r9, r0, lsr #29 │ │ │ │ + rsceq sl, r9, r0, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 222a28 <__cxa_atexit@plt+0x216d1c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -547728,15 +547728,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, r8, r4, ror r5 │ │ │ │ + rscseq sl, r8, r4, asr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -547750,16 +547750,16 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r8, lsr r4 │ │ │ │ - ldrdeq sl, [r9], #196 @ 0xc4 @ │ │ │ │ + rscseq sl, r8, r8, lsl r4 │ │ │ │ + strhteq sl, [r9], #196 @ 0xc4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 222be4 <__cxa_atexit@plt+0x216ed8> │ │ │ │ ldr r2, [pc, #28] @ 222bf4 <__cxa_atexit@plt+0x216ee8> │ │ │ │ @@ -547768,16 +547768,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 222bf8 <__cxa_atexit@plt+0x216eec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq sl, [r9], #192 @ 0xc0 │ │ │ │ smlaleq sl, r9, r0, ip │ │ │ │ + rsceq sl, r9, r0, ror ip │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 222c48 <__cxa_atexit@plt+0x216f3c> │ │ │ │ @@ -547793,15 +547793,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sl, r9, r0, lsr ip │ │ │ │ + rsceq sl, r9, r0, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 222c98 <__cxa_atexit@plt+0x216f8c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 222c90 <__cxa_atexit@plt+0x216f84> │ │ │ │ @@ -547809,23 +547809,23 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq sl, [r9], #176 @ 0xb0 @ │ │ │ │ + ldrdeq sl, [r9], #176 @ 0xb0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ - ldrdeq sl, [r9], #184 @ 0xb8 @ │ │ │ │ + strhteq sl, [r9], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 222d28 <__cxa_atexit@plt+0x21701c> │ │ │ │ ldr r3, [pc, #108] @ 222d4c <__cxa_atexit@plt+0x217040> │ │ │ │ @@ -547854,18 +547854,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 222d50 <__cxa_atexit@plt+0x217044> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq sl, r9, r8, asr fp │ │ │ │ - rsceq sl, r9, r4, ror fp │ │ │ │ + rsceq sl, r9, r8, lsr fp │ │ │ │ + rsceq sl, r9, r4, asr fp │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsceq sl, r9, ip, lsr fp │ │ │ │ + rsceq sl, r9, ip, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 222d90 <__cxa_atexit@plt+0x217084> │ │ │ │ @@ -547876,32 +547876,32 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 222da8 <__cxa_atexit@plt+0x21709c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rsceq sl, r9, r0, lsl #22 │ │ │ │ + rsceq sl, r9, r0, ror #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 222dc8 <__cxa_atexit@plt+0x2170bc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b 23a8d4 <__cxa_atexit@plt+0x22ebc8> │ │ │ │ - strdeq sl, [r9], #160 @ 0xa0 @ │ │ │ │ - rsceq sl, r9, r0, ror #21 │ │ │ │ + ldrdeq sl, [r9], #160 @ 0xa0 @ │ │ │ │ + rsceq sl, r9, r0, asr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 222dec <__cxa_atexit@plt+0x2170e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b 23a8d4 <__cxa_atexit@plt+0x22ebc8> │ │ │ │ - rsceq sl, r9, ip, asr #21 │ │ │ │ + rsceq sl, r9, ip, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 222e54 <__cxa_atexit@plt+0x217148> │ │ │ │ ldr r3, [pc, #84] @ 222e64 <__cxa_atexit@plt+0x217158> │ │ │ │ @@ -547924,31 +547924,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 222e70 <__cxa_atexit@plt+0x217164> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq sl, r8, r4, lsr #2 │ │ │ │ - rscseq sl, r8, r4, lsl r1 │ │ │ │ - rsceq sl, r9, r4, ror sl │ │ │ │ + rscseq sl, r8, r4, lsl #2 │ │ │ │ + ldrshteq sl, [r8], #4 │ │ │ │ + rsceq sl, r9, r4, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #28] @ 222ea4 <__cxa_atexit@plt+0x217198> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 222ea8 <__cxa_atexit@plt+0x21719c> │ │ │ │ tst r3, #146 @ 0x92 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r8, r4, asr #1 │ │ │ │ - ldrhteq sl, [r8], #4 │ │ │ │ + rscseq sl, r8, r4, lsr #1 │ │ │ │ + smlalseq sl, r8, r4, r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 222ef0 <__cxa_atexit@plt+0x2171e4> │ │ │ │ @@ -547964,15 +547964,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 222f08 <__cxa_atexit@plt+0x2171fc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq sl, [r9], #152 @ 0x98 @ │ │ │ │ + strhteq sl, [r9], #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -548015,17 +548015,17 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rscseq sl, r8, ip, ror #2 │ │ │ │ + rscseq sl, r8, ip, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq sl, r8, r4, lsr #3 │ │ │ │ + rscseq sl, r8, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22301c <__cxa_atexit@plt+0x217310> │ │ │ │ @@ -548036,15 +548036,15 @@ │ │ │ │ orr r7, r7, #146 @ 0x92 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq sl, [r8], #8 │ │ │ │ + ldrsbteq sl, [r8], #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 223068 <__cxa_atexit@plt+0x21735c> │ │ │ │ @@ -548055,29 +548055,29 @@ │ │ │ │ bic r7, r7, #146 @ 0x92 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r8, ip, lsr #1 │ │ │ │ + rscseq sl, r8, ip, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2230a4 <__cxa_atexit@plt+0x217398> │ │ │ │ ldr r2, [pc, #24] @ 2230ac <__cxa_atexit@plt+0x2173a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 245bb8 <__cxa_atexit@plt+0x239eac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r8, asr lr │ │ │ │ + rscseq r9, r8, r8, lsr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -548097,18 +548097,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 223124 <__cxa_atexit@plt+0x217418> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - rsceq sl, r9, ip, ror #15 │ │ │ │ - rscseq sl, r8, r4, asr #5 │ │ │ │ - ldrdeq sl, [r9], #112 @ 0x70 @ │ │ │ │ + rsceq sl, r9, ip, asr #15 │ │ │ │ + rscseq sl, r8, r4, lsr #5 │ │ │ │ strhteq sl, [r9], #112 @ 0x70 │ │ │ │ + smlaleq sl, r9, r0, r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -548128,17 +548128,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2231a0 <__cxa_atexit@plt+0x217494> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rsceq sl, r9, r0, ror r7 │ │ │ │ - rscseq sl, r8, r8, asr #4 │ │ │ │ - rsceq sl, r9, r4, asr r7 │ │ │ │ + rsceq sl, r9, r0, asr r7 │ │ │ │ + rscseq sl, r8, r8, lsr #4 │ │ │ │ + rsceq sl, r9, r4, lsr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -548151,15 +548151,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, ip, lsr #30 │ │ │ │ + rscseq r9, r8, ip, lsl #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 223238 <__cxa_atexit@plt+0x21752c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #40] @ 223240 <__cxa_atexit@plt+0x217534> │ │ │ │ @@ -548170,15 +548170,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [r8], #196 @ 0xc4 │ │ │ │ + ldrhteq r9, [r8], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 2232c0 <__cxa_atexit@plt+0x2175b4> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ @@ -548234,15 +548234,15 @@ │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - smlaleq sl, r9, r8, r5 │ │ │ │ + rsceq sl, r9, r8, ror r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -548260,17 +548260,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2233ac <__cxa_atexit@plt+0x2176a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rsceq sl, r9, ip, asr r5 │ │ │ │ - rsceq sl, r9, r8, asr r5 │ │ │ │ rsceq sl, r9, ip, lsr r5 │ │ │ │ + rsceq sl, r9, r8, lsr r5 │ │ │ │ + rsceq sl, r9, ip, lsl r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -548288,17 +548288,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 22341c <__cxa_atexit@plt+0x217710> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - rsceq sl, r9, ip, ror #9 │ │ │ │ + rsceq sl, r9, ip, asr #9 │ │ │ │ + rsceq sl, r9, r8, asr #9 │ │ │ │ rsceq sl, r9, r8, ror #9 │ │ │ │ - rsceq sl, r9, r8, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22349c <__cxa_atexit@plt+0x217790> │ │ │ │ ldr r2, [pc, #100] @ 2234a4 <__cxa_atexit@plt+0x217798> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -548323,19 +548323,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2234b0 <__cxa_atexit@plt+0x2177a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, ip, lsr #21 │ │ │ │ + rscseq r9, r8, ip, lsl #21 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r9, r8, r0, lsr pc │ │ │ │ - rsceq sl, r9, r4, ror r4 │ │ │ │ + rscseq r9, r8, r0, lsl pc │ │ │ │ + rsceq sl, r9, r4, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2234e0 <__cxa_atexit@plt+0x2177d4> │ │ │ │ ldr r3, [pc, #36] @ 2234f8 <__cxa_atexit@plt+0x2177ec> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -548343,15 +548343,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 22b23c <__cxa_atexit@plt+0x21f530> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 2234f4 <__cxa_atexit@plt+0x2177e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [r8], #232 @ 0xe8 │ │ │ │ + ldrhteq r9, [r8], #232 @ 0xe8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -548361,16 +548361,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r9, r8, r8, lsr #29 │ │ │ │ - rsceq sl, r9, r8, ror #7 │ │ │ │ + rscseq r9, r8, r8, lsl #29 │ │ │ │ + rsceq sl, r9, r8, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2235bc <__cxa_atexit@plt+0x2178b0> │ │ │ │ ldr r2, [pc, #100] @ 2235c4 <__cxa_atexit@plt+0x2178b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -548395,19 +548395,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 2235d0 <__cxa_atexit@plt+0x2178c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, ip, lsl #19 │ │ │ │ + rscseq r9, r8, ip, ror #18 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq r9, r8, r0, lsl lr │ │ │ │ - rsceq sl, r9, r4, asr r3 │ │ │ │ + ldrshteq r9, [r8], #208 @ 0xd0 │ │ │ │ + rsceq sl, r9, r4, lsr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 223600 <__cxa_atexit@plt+0x2178f4> │ │ │ │ ldr r3, [pc, #36] @ 223618 <__cxa_atexit@plt+0x21790c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -548415,15 +548415,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 22b23c <__cxa_atexit@plt+0x21f530> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 223614 <__cxa_atexit@plt+0x217908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r8], #216 @ 0xd8 │ │ │ │ + smlalseq r9, r8, r8, sp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -548433,15 +548433,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r9, r8, r8, lsl #27 │ │ │ │ + rscseq r9, r8, r8, ror #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2236e4 <__cxa_atexit@plt+0x2179d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -548474,17 +548474,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r0, asr r8 │ │ │ │ - rscseq r9, r8, r8, asr r8 │ │ │ │ - rscseq r9, r8, r0, asr #16 │ │ │ │ + rscseq r9, r8, r0, lsr r8 │ │ │ │ + rscseq r9, r8, r8, lsr r8 │ │ │ │ + rscseq r9, r8, r0, lsr #16 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -548494,16 +548494,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrhteq r9, [r8], #128 @ 0x80 │ │ │ │ - strhteq sl, [r9], #20 │ │ │ │ + smlalseq r9, r8, r0, r8 │ │ │ │ + smlaleq sl, r9, r4, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 223854 <__cxa_atexit@plt+0x217b48> │ │ │ │ ldr r2, [pc, #228] @ 22385c <__cxa_atexit@plt+0x217b50> │ │ │ │ @@ -548565,15 +548565,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq sl, r9, r0, lsr #1 │ │ │ │ + rsceq sl, r9, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -548584,15 +548584,15 @@ │ │ │ │ ldr r7, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 2238ac <__cxa_atexit@plt+0x217ba0> │ │ │ │ b 2238c4 <__cxa_atexit@plt+0x217bb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, r9, r4, asr r0 │ │ │ │ + rsceq sl, r9, r4, lsr r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 22392c <__cxa_atexit@plt+0x217c20> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -548615,15 +548615,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ beq 223924 <__cxa_atexit@plt+0x217c18> │ │ │ │ b 22399c <__cxa_atexit@plt+0x217c90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - ldrdeq r9, [r9], #248 @ 0xf8 @ │ │ │ │ + strhteq r9, [r9], #248 @ 0xf8 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #60] @ 22398c <__cxa_atexit@plt+0x217c80> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -548638,15 +548638,15 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, #1] │ │ │ │ beq 223984 <__cxa_atexit@plt+0x217c78> │ │ │ │ b 22399c <__cxa_atexit@plt+0x217c90> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, r9, ip, ror pc │ │ │ │ + rsceq r9, r9, ip, asr pc │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #260] @ 223aa8 <__cxa_atexit@plt+0x217d9c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [r5] │ │ │ │ @@ -548709,18 +548709,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r9, r8, ip, lsl #10 │ │ │ │ + rscseq r9, r8, ip, ror #9 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rsceq r9, r9, r4, asr lr │ │ │ │ + rsceq r9, r9, r4, lsr lr │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #52] @ 223b0c <__cxa_atexit@plt+0x217e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -548733,17 +548733,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 223b10 <__cxa_atexit@plt+0x217e04> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 223b04 <__cxa_atexit@plt+0x217df8> │ │ │ │ b 223b20 <__cxa_atexit@plt+0x217e14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r8, r0, lsr #8 │ │ │ │ + rscseq r9, r8, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r9, [r9], #216 @ 0xd8 @ │ │ │ │ + ldrdeq r9, [r9], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 223ba4 <__cxa_atexit@plt+0x217e98> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -548772,15 +548772,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ mov r7, fp │ │ │ │ strb r2, [r3, #2] │ │ │ │ b 223bf4 <__cxa_atexit@plt+0x217ee8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r9, r9, r4, ror #26 │ │ │ │ + rsceq r9, r9, r4, asr #26 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ lsr r0, r7, #24 │ │ │ │ @@ -548955,15 +548955,15 @@ │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ muleq r0, r8, r4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, ror #9 │ │ │ │ - rsceq r9, r9, r8, lsl #21 │ │ │ │ + rsceq r9, r9, r8, ror #20 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -549019,15 +549019,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rsceq r9, r9, r8, lsl #19 │ │ │ │ + rsceq r9, r9, r8, ror #18 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 224044 <__cxa_atexit@plt+0x218338> │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -549069,15 +549069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r9, r9, r0, asr #17 │ │ │ │ + rsceq r9, r9, r0, lsr #17 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #84] @ 2240c0 <__cxa_atexit@plt+0x2183b4> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -549099,23 +549099,23 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ str lr, [r3, #8] │ │ │ │ b 223bf4 <__cxa_atexit@plt+0x217ee8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r9, r9, r8, asr #16 │ │ │ │ + rsceq r9, r9, r8, lsr #16 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 223bf4 <__cxa_atexit@plt+0x217ee8> │ │ │ │ - rsceq r9, r9, r8, lsr #16 │ │ │ │ + rsceq r9, r9, r8, lsl #16 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 224120 <__cxa_atexit@plt+0x218414> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -549123,15 +549123,15 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 224118 <__cxa_atexit@plt+0x21840c> │ │ │ │ b 224130 <__cxa_atexit@plt+0x218424> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, r9, r8, ror #15 │ │ │ │ + rsceq r9, r9, r8, asr #15 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #220] @ 224218 <__cxa_atexit@plt+0x21850c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r6, r6, #4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -549185,15 +549185,15 @@ │ │ │ │ sub r6, r1, #4 │ │ │ │ str r7, [r4, #76] @ 0x4c │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [r5] │ │ │ │ bx r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r9, [r9], #96 @ 0x60 @ │ │ │ │ + ldrdeq r9, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmn r7, #1 │ │ │ │ beq 224244 <__cxa_atexit@plt+0x218538> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #44] @ 224268 <__cxa_atexit@plt+0x21855c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -549204,17 +549204,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ mvn r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq r8, r8, ip, lsr #26 │ │ │ │ - rscseq r8, r8, r4, lsr #25 │ │ │ │ - rsceq r9, r9, r4, lsr #13 │ │ │ │ + rscseq r8, r8, ip, lsl #26 │ │ │ │ + rscseq r8, r8, r4, lsl #25 │ │ │ │ + rsceq r9, r9, r4, lsl #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 224308 <__cxa_atexit@plt+0x2185fc> │ │ │ │ ldr r0, [pc, #144] @ 224324 <__cxa_atexit@plt+0x218618> │ │ │ │ @@ -549253,15 +549253,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff478 │ │ │ │ - rsceq r9, r9, ip, ror #11 │ │ │ │ + rsceq r9, r9, ip, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 224390 <__cxa_atexit@plt+0x218684> │ │ │ │ @@ -549300,17 +549300,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2243ec <__cxa_atexit@plt+0x2186e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrshteq r8, [r8], #252 @ 0xfc │ │ │ │ - rsceq r9, r9, r0, ror r5 │ │ │ │ - rsceq r9, r9, r4, asr #10 │ │ │ │ + ldrsbteq r8, [r8], #252 @ 0xfc │ │ │ │ + rsceq r9, r9, r0, asr r5 │ │ │ │ + rsceq r9, r9, r4, lsr #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 2244b8 <__cxa_atexit@plt+0x2187ac> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2244a0 <__cxa_atexit@plt+0x218794> │ │ │ │ @@ -549358,15 +549358,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xffffefdc │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ @ instruction: 0xfffff1dc │ │ │ │ - rsceq r9, r9, r4, ror #8 │ │ │ │ + rsceq r9, r9, r4, asr #8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22456c <__cxa_atexit@plt+0x218860> │ │ │ │ @@ -549405,23 +549405,23 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffef0c │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffff008 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ - rsceq r9, r9, r4, ror r3 │ │ │ │ + rsceq r9, r9, r4, asr r3 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - smlaleq r9, r9, r8, r3 @ │ │ │ │ + rsceq r9, r9, r8, ror r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224624 <__cxa_atexit@plt+0x218918> │ │ │ │ ldr r3, [pc, #120] @ 224648 <__cxa_atexit@plt+0x21893c> │ │ │ │ @@ -549453,19 +549453,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22464c <__cxa_atexit@plt+0x218940> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r9, r9, ip, lsl #6 │ │ │ │ - rsceq r9, r9, r0, lsr r3 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - ldrhteq r8, [r8], #220 @ 0xdc │ │ │ │ rsceq r9, r9, ip, ror #5 │ │ │ │ + rsceq r9, r9, r0, lsl r3 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + smlalseq r8, r8, ip, sp @ │ │ │ │ + rsceq r9, r9, ip, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -549480,17 +549480,17 @@ │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2246bc <__cxa_atexit@plt+0x2189b0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - rscseq r8, r8, r0, lsr sp │ │ │ │ - rsceq r9, r9, r0, lsr #5 │ │ │ │ - smlaleq r9, r9, r4, r2 @ │ │ │ │ + rscseq r8, r8, r0, lsl sp │ │ │ │ + rsceq r9, r9, r0, lsl #5 │ │ │ │ + rsceq r9, r9, r4, ror r2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224738 <__cxa_atexit@plt+0x218a2c> │ │ │ │ ldr r3, [pc, #120] @ 22475c <__cxa_atexit@plt+0x218a50> │ │ │ │ @@ -549522,19 +549522,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 224760 <__cxa_atexit@plt+0x218a54> │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - strdeq r9, [r9], #24 @ │ │ │ │ - rsceq r9, r9, ip, lsl r2 │ │ │ │ + ldrdeq r9, [r9], #24 @ │ │ │ │ + strdeq r9, [r9], #28 @ │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - rscseq r8, r8, r8, lsr #25 │ │ │ │ - strdeq r9, [r9], #20 @ │ │ │ │ + rscseq r8, r8, r8, lsl #25 │ │ │ │ + ldrdeq r9, [r9], #20 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224874 <__cxa_atexit@plt+0x218b68> │ │ │ │ ldr r2, [pc, #232] @ 22487c <__cxa_atexit@plt+0x218b70> │ │ │ │ @@ -549594,15 +549594,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [r5] │ │ │ │ bx r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r9, r9, r8, ror #1 │ │ │ │ + rsceq r9, r9, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2248e0 <__cxa_atexit@plt+0x218bd4> │ │ │ │ @@ -549621,17 +549621,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, #0 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r8, r8, r4, lsr #12 │ │ │ │ - ldrshteq r8, [r8], #124 @ 0x7c │ │ │ │ - rsceq r9, r9, r0, ror r0 │ │ │ │ + rscseq r8, r8, r4, lsl #12 │ │ │ │ + ldrsbteq r8, [r8], #124 @ 0x7c │ │ │ │ + rsceq r9, r9, r0, asr r0 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22492c <__cxa_atexit@plt+0x218c20> │ │ │ │ ldr r7, [pc, #36] @ 22493c <__cxa_atexit@plt+0x218c30> │ │ │ │ @@ -549642,16 +549642,16 @@ │ │ │ │ orr r7, r7, #4096 @ 0x1000 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 224940 <__cxa_atexit@plt+0x218c34> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r9, r9, r4, asr #32 │ │ │ │ rsceq r9, r9, r4, lsr #32 │ │ │ │ + rsceq r9, r9, r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 224990 <__cxa_atexit@plt+0x218c84> │ │ │ │ @@ -549666,15 +549666,15 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - ldrdeq r8, [r9], #240 @ 0xf0 @ │ │ │ │ + strhteq r8, [r9], #240 @ 0xf0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224a10 <__cxa_atexit@plt+0x218d04> │ │ │ │ ldr r3, [pc, #108] @ 224a30 <__cxa_atexit@plt+0x218d24> │ │ │ │ @@ -549703,18 +549703,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 224a34 <__cxa_atexit@plt+0x218d28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r8, r9, r0, asr pc │ │ │ │ - rsceq r8, r9, r8, ror #30 │ │ │ │ + rsceq r8, r9, r0, lsr pc │ │ │ │ + rsceq r8, r9, r8, asr #30 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r8, r9, r4, lsr pc │ │ │ │ + rsceq r8, r9, r4, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224a78 <__cxa_atexit@plt+0x218d6c> │ │ │ │ ldr r7, [pc, #44] @ 224a90 <__cxa_atexit@plt+0x218d84> │ │ │ │ @@ -549727,16 +549727,16 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 224a94 <__cxa_atexit@plt+0x218d88> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - strdeq r8, [r9], #224 @ 0xe0 @ │ │ │ │ - rsceq r8, r9, r0, ror #29 │ │ │ │ + ldrdeq r8, [r9], #224 @ 0xe0 @ │ │ │ │ + rsceq r8, r9, r0, asr #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 224b08 <__cxa_atexit@plt+0x218dfc> │ │ │ │ ldr r3, [pc, #108] @ 224b28 <__cxa_atexit@plt+0x218e1c> │ │ │ │ @@ -549765,18 +549765,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 224b2c <__cxa_atexit@plt+0x218e20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq r8, r9, r8, asr lr │ │ │ │ - rsceq r8, r9, r0, ror lr │ │ │ │ + rsceq r8, r9, r8, lsr lr │ │ │ │ + rsceq r8, r9, r0, asr lr │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rsceq r8, r9, r4, lsr #27 │ │ │ │ + rsceq r8, r9, r4, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -549797,18 +549797,18 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 224bb4 <__cxa_atexit@plt+0x218ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe514 │ │ │ │ - rsceq r8, r9, ip, asr sp │ │ │ │ - rscseq r8, r8, r4, lsr r8 │ │ │ │ - rsceq r8, r9, r0, asr #26 │ │ │ │ - rsceq r8, r9, r4, lsr sp │ │ │ │ + rsceq r8, r9, ip, lsr sp │ │ │ │ + rscseq r8, r8, r4, lsl r8 │ │ │ │ + rsceq r8, r9, r0, lsr #26 │ │ │ │ + rsceq r8, r9, r4, lsl sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov sl, r6 │ │ │ │ @@ -549828,16 +549828,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 224c2c <__cxa_atexit@plt+0x218f20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe610 │ │ │ │ - ldrdeq r8, [r9], #204 @ 0xcc @ │ │ │ │ - ldrdeq r8, [r9], #200 @ 0xc8 @ │ │ │ │ + strhteq r8, [r9], #204 @ 0xcc │ │ │ │ + strhteq r8, [r9], #200 @ 0xc8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224c90 <__cxa_atexit@plt+0x218f84> │ │ │ │ @@ -549862,19 +549862,19 @@ │ │ │ │ b 224ca0 <__cxa_atexit@plt+0x218f94> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 224cb0 <__cxa_atexit@plt+0x218fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r9], #200 @ 0xc8 @ │ │ │ │ + ldrdeq r8, [r9], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldrsbteq r8, [r8], #108 @ 0x6c │ │ │ │ - rsceq r8, r9, ip, asr #25 │ │ │ │ + ldrhteq r8, [r8], #108 @ 0x6c │ │ │ │ + rsceq r8, r9, ip, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 224d14 <__cxa_atexit@plt+0x219008> │ │ │ │ @@ -549891,16 +549891,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq r8, r8, r4, asr r6 │ │ │ │ - rsceq r8, r9, r0, ror ip │ │ │ │ + rscseq r8, r8, r4, lsr r6 │ │ │ │ + rsceq r8, r9, r0, asr ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224d8c <__cxa_atexit@plt+0x219080> │ │ │ │ @@ -549925,36 +549925,36 @@ │ │ │ │ b 224d9c <__cxa_atexit@plt+0x219090> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 224dac <__cxa_atexit@plt+0x2190a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r9], #188 @ 0xbc @ │ │ │ │ + ldrdeq r8, [r9], #188 @ 0xbc @ │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - rscseq r8, r8, r0, ror #11 │ │ │ │ - rsceq r8, r9, r0, lsl ip │ │ │ │ + rscseq r8, r8, r0, asr #11 │ │ │ │ + strdeq r8, [r9], #176 @ 0xb0 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 2108e0 <__cxa_atexit@plt+0x204bd4> │ │ │ │ - rsceq r8, r9, r8, ror #23 │ │ │ │ + rsceq r8, r9, r8, asr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [pc, #8] @ 224e00 <__cxa_atexit@plt+0x2190f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b c5f8b4 <__cxa_atexit@plt+0xc53ba8> │ │ │ │ - rscseq r8, r8, ip, ror #2 │ │ │ │ + rscseq r8, r8, ip, asr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -549967,15 +549967,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r8, ip, asr #5 │ │ │ │ + rscseq r8, r8, ip, lsr #5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224ea0 <__cxa_atexit@plt+0x219194> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #48] @ 224ea8 <__cxa_atexit@plt+0x21919c> │ │ │ │ @@ -549988,15 +549988,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r8, r4, ror r0 │ │ │ │ + rscseq r8, r8, r4, asr r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550019,25 +550019,25 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strhteq r8, [r9], #148 @ 0x94 │ │ │ │ + smlaleq r8, r9, r4, r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r3, [pc, #8] @ 224f4c <__cxa_atexit@plt+0x219240> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b 23e19c <__cxa_atexit@plt+0x232490> │ │ │ │ - smlaleq r8, r9, r8, r9 │ │ │ │ + rsceq r8, r9, r8, ror r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550050,15 +550050,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r8, r0, lsl #3 │ │ │ │ + rscseq r8, r8, r0, ror #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 224fec <__cxa_atexit@plt+0x2192e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #48] @ 224ff4 <__cxa_atexit@plt+0x2192e8> │ │ │ │ @@ -550071,15 +550071,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, r8, lsr #30 │ │ │ │ + rscseq r7, r8, r8, lsl #30 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550102,15 +550102,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r9, r8, ror #16 │ │ │ │ + rsceq r8, r9, r8, asr #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -550128,15 +550128,15 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b 23e19c <__cxa_atexit@plt+0x232490> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq r8, r9, r0, lsr #16 │ │ │ │ + rsceq r8, r9, r0, lsl #16 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22510c <__cxa_atexit@plt+0x219400> │ │ │ │ ldr r3, [pc, #32] @ 22511c <__cxa_atexit@plt+0x219410> │ │ │ │ @@ -550146,16 +550146,16 @@ │ │ │ │ mov r8, sl │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 225120 <__cxa_atexit@plt+0x219414> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, r9, ip, ror #17 │ │ │ │ - rsceq r8, r9, r0, asr #17 │ │ │ │ + rsceq r8, r9, ip, asr #17 │ │ │ │ + rsceq r8, r9, r0, lsr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ mov r2, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -550187,17 +550187,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r8, r8, r8, lsr r2 │ │ │ │ + rscseq r8, r8, r8, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r8, r9, r8, lsl r8 │ │ │ │ + strdeq r8, [r9], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22523c <__cxa_atexit@plt+0x219530> │ │ │ │ @@ -550226,17 +550226,17 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffbb8 │ │ │ │ @ instruction: 0xfffffbd0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlalseq r8, r8, ip, r1 @ │ │ │ │ + rscseq r8, r8, ip, ror r1 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r8, r9, ip, asr #14 │ │ │ │ + rsceq r8, r9, ip, lsr #14 │ │ │ │ andeq r0, r0, r7, lsl #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2252fc <__cxa_atexit@plt+0x2195f0> │ │ │ │ @@ -550269,19 +550269,19 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - rscseq r7, r8, ip, asr #26 │ │ │ │ + rscseq r7, r8, ip, lsr #26 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - rscseq r8, r8, ip, rrx │ │ │ │ - smlaleq r8, r9, r8, r6 │ │ │ │ + rscseq r8, r8, ip, asr #32 │ │ │ │ + rsceq r8, r9, r8, ror r6 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 225380 <__cxa_atexit@plt+0x219674> │ │ │ │ @@ -550303,15 +550303,15 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r7, r8, r8, ror #31 │ │ │ │ + rscseq r7, r8, r8, asr #31 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2253f0 <__cxa_atexit@plt+0x2196e4> │ │ │ │ @@ -550329,22 +550329,22 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, r8, r0, lsr #24 │ │ │ │ + rscseq r7, r8, r0, lsl #24 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8, r9} │ │ │ │ add r5, r5, #16 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ - rsceq r8, r9, r0, ror #11 │ │ │ │ + rsceq r8, r9, r0, asr #11 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22544c <__cxa_atexit@plt+0x219740> │ │ │ │ ldr r3, [pc, #32] @ 22545c <__cxa_atexit@plt+0x219750> │ │ │ │ @@ -550354,15 +550354,15 @@ │ │ │ │ mov r8, sl │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 225460 <__cxa_atexit@plt+0x219754> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - rsceq r8, r9, ip, lsr #11 │ │ │ │ + rsceq r8, r9, ip, lsl #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550375,15 +550375,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, ip, ror #24 │ │ │ │ + rscseq r7, r8, ip, asr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -550396,15 +550396,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r8, r8, lsl ip │ │ │ │ + ldrshteq r7, [r8], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2255a4 <__cxa_atexit@plt+0x219898> │ │ │ │ @@ -550439,15 +550439,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r7, [r8], #148 @ 0x94 │ │ │ │ + smlalseq r7, r8, r4, r9 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #28] @ 2255f0 <__cxa_atexit@plt+0x2198e4> │ │ │ │ ldr r1, [pc, #28] @ 2255f4 <__cxa_atexit@plt+0x2198e8> │ │ │ │ @@ -550485,15 +550485,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - rscseq r7, r8, r4, asr #19 │ │ │ │ + rscseq r7, r8, r4, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2256c0 <__cxa_atexit@plt+0x2199b4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -550552,15 +550552,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [r3, #8] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - ldrhteq r7, [r8], #136 @ 0x88 │ │ │ │ + smlalseq r7, r8, r8, r8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 2257cc <__cxa_atexit@plt+0x219ac0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -550644,16 +550644,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r2 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - rscseq r7, r8, ip, asr #16 │ │ │ │ - smlalseq r7, r8, r8, r8 │ │ │ │ + rscseq r7, r8, ip, lsr #16 │ │ │ │ + rscseq r7, r8, r8, ror r8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -550675,16 +550675,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r7, [r8], #124 @ 0x7c │ │ │ │ - ldrsbteq r7, [r8], #120 @ 0x78 │ │ │ │ + smlalseq r7, r8, ip, r7 │ │ │ │ + ldrhteq r7, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, r5, #20 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -550745,19 +550745,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - ldrhteq r7, [r8], #100 @ 0x64 │ │ │ │ - ldrshteq r7, [r8], #100 @ 0x64 │ │ │ │ + smlalseq r7, r8, r4, r6 │ │ │ │ + ldrsbteq r7, [r8], #100 @ 0x64 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rscseq r7, r8, ip, asr #13 │ │ │ │ - rscseq r7, r8, r8, lsr r7 │ │ │ │ + rscseq r7, r8, ip, lsr #13 │ │ │ │ + rscseq r7, r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -550779,16 +550779,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, r8, ip, lsl r6 │ │ │ │ - rscseq r7, r8, r8, lsr r6 │ │ │ │ + ldrshteq r7, [r8], #92 @ 0x5c │ │ │ │ + rscseq r7, r8, r8, lsl r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r0, r7, #3 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -550810,16 +550810,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, r8, r0, lsr #11 │ │ │ │ - ldrhteq r7, [r8], #88 @ 0x58 │ │ │ │ + rscseq r7, r8, r0, lsl #11 │ │ │ │ + smlalseq r7, r8, r8, r5 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225bb4 <__cxa_atexit@plt+0x219ea8> │ │ │ │ ldr r3, [pc, #28] @ 225bc4 <__cxa_atexit@plt+0x219eb8> │ │ │ │ @@ -550828,16 +550828,16 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 225bc8 <__cxa_atexit@plt+0x219ebc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r9, ip, asr lr │ │ │ │ - rsceq r7, r9, r0, ror ip │ │ │ │ + rsceq r7, r9, ip, lsr lr │ │ │ │ + rsceq r7, r9, r0, asr ip │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -550865,15 +550865,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #12] @ 225c58 <__cxa_atexit@plt+0x219f4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff904 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, r9, r0, ror #23 │ │ │ │ + rsceq r7, r9, r0, asr #23 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 225cc0 <__cxa_atexit@plt+0x219fb4> │ │ │ │ @@ -550898,15 +550898,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rsceq r7, r9, r0, lsr sp │ │ │ │ + rsceq r7, r9, r0, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 225d64 <__cxa_atexit@plt+0x21a058> │ │ │ │ ldr r7, [pc, #136] @ 225d8c <__cxa_atexit@plt+0x21a080> │ │ │ │ @@ -550942,18 +550942,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 225d90 <__cxa_atexit@plt+0x21a084> │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - smlaleq r7, r9, r4, ip │ │ │ │ - strhteq r7, [r9], #204 @ 0xcc │ │ │ │ + rsceq r7, r9, r4, ror ip │ │ │ │ + smlaleq r7, r9, ip, ip │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - rsceq r7, r9, r8, ror ip │ │ │ │ + rsceq r7, r9, r8, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -550968,21 +550968,21 @@ │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 225df8 <__cxa_atexit@plt+0x21a0ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - rsceq r7, r9, ip, lsr #24 │ │ │ │ - rsceq r7, r9, r4, lsr #24 │ │ │ │ + rsceq r7, r9, ip, lsl #24 │ │ │ │ + rsceq r7, r9, r4, lsl #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 225cf0 <__cxa_atexit@plt+0x219fe4> │ │ │ │ - rsceq r7, r9, ip, lsr #24 │ │ │ │ + rsceq r7, r9, ip, lsl #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 225f14 <__cxa_atexit@plt+0x21a208> │ │ │ │ ldr r2, [pc, #232] @ 225f1c <__cxa_atexit@plt+0x21a210> │ │ │ │ @@ -551042,15 +551042,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [r5] │ │ │ │ bx r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r7, r9, r0, lsr #22 │ │ │ │ + rsceq r7, r9, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 225f68 <__cxa_atexit@plt+0x21a25c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #72] @ 225f88 <__cxa_atexit@plt+0x21a27c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -551070,32 +551070,32 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, #0 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r6, r8, r4, lsl #31 │ │ │ │ - rsceq r7, r9, r0, lsr #21 │ │ │ │ + rscseq r6, r8, r4, ror #30 │ │ │ │ + rsceq r7, r9, r0, lsl #21 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 225fb4 <__cxa_atexit@plt+0x21a2a8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, r9, ip, ror sl │ │ │ │ + rsceq r7, r9, ip, asr sl │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b bac728 <__cxa_atexit@plt+0xba0a1c> │ │ │ │ - rsceq r7, r9, r8, ror #20 │ │ │ │ + rsceq r7, r9, r8, asr #20 │ │ │ │ andeq r0, r3, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22600c <__cxa_atexit@plt+0x21a300> │ │ │ │ ldr r7, [pc, #36] @ 22601c <__cxa_atexit@plt+0x21a310> │ │ │ │ @@ -551106,16 +551106,16 @@ │ │ │ │ orr r7, r7, #4096 @ 0x1000 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 226020 <__cxa_atexit@plt+0x21a314> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r7, r9, r0, asr #20 │ │ │ │ - rsceq r7, r9, ip, lsl sl │ │ │ │ + rsceq r7, r9, r0, lsr #20 │ │ │ │ + strdeq r7, [r9], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 226070 <__cxa_atexit@plt+0x21a364> │ │ │ │ @@ -551130,15 +551130,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r2, [r3, #4] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - rsceq r7, r9, ip, asr #19 │ │ │ │ + rsceq r7, r9, ip, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 2260f8 <__cxa_atexit@plt+0x21a3ec> │ │ │ │ ldr r3, [pc, #112] @ 226114 <__cxa_atexit@plt+0x21a408> │ │ │ │ @@ -551168,17 +551168,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 226118 <__cxa_atexit@plt+0x21a40c> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, r9, r8, asr #18 │ │ │ │ + rsceq r7, r9, r8, lsr #18 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r7, r9, r0, lsr r9 │ │ │ │ + rsceq r7, r9, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 226160 <__cxa_atexit@plt+0x21a454> │ │ │ │ @@ -551192,16 +551192,16 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 226178 <__cxa_atexit@plt+0x21a46c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rsceq r7, r9, r8, ror #17 │ │ │ │ - rsceq r7, r9, r0, lsl #15 │ │ │ │ + rsceq r7, r9, r8, asr #17 │ │ │ │ + rsceq r7, r9, r0, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2261dc <__cxa_atexit@plt+0x21a4d0> │ │ │ │ @@ -551222,24 +551222,24 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r7, r9, r0, lsl r7 │ │ │ │ + strdeq r7, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 226210 <__cxa_atexit@plt+0x21a504> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, r9, ip, ror #13 │ │ │ │ + rsceq r7, r9, ip, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ @@ -551257,17 +551257,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 226280 <__cxa_atexit@plt+0x21a574> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r7, r8, r8, ror #2 │ │ │ │ - strdeq r7, [r9], #124 @ 0x7c @ │ │ │ │ - ldrdeq r7, [r9], #116 @ 0x74 @ │ │ │ │ + rscseq r7, r8, r8, asr #2 │ │ │ │ + ldrdeq r7, [r9], #124 @ 0x7c @ │ │ │ │ + strhteq r7, [r9], #116 @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2262d8 <__cxa_atexit@plt+0x21a5cc> │ │ │ │ @@ -551285,15 +551285,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - rsceq r7, r9, r8, ror r7 │ │ │ │ + rsceq r7, r9, r8, asr r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 226324 <__cxa_atexit@plt+0x21a618> │ │ │ │ ldr r7, [pc, #36] @ 226334 <__cxa_atexit@plt+0x21a628> │ │ │ │ @@ -551304,16 +551304,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22633c <__cxa_atexit@plt+0x21a630> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r7, r8, ip, lsr #1 │ │ │ │ - rsceq r7, r9, r0, asr #14 │ │ │ │ + rscseq r7, r8, ip, lsl #1 │ │ │ │ + rsceq r7, r9, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 226390 <__cxa_atexit@plt+0x21a684> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -551328,15 +551328,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22639c <__cxa_atexit@plt+0x21a690> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, r8, r0, fp │ │ │ │ + rscseq r6, r8, r0, ror fp │ │ │ │ rsceq r0, r5, r3, asr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2263f0 <__cxa_atexit@plt+0x21a6e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -551352,15 +551352,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2263fc <__cxa_atexit@plt+0x21a6f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, r0, lsr fp │ │ │ │ + rscseq r6, r8, r0, lsl fp │ │ │ │ rsceq r0, r5, r7, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 226450 <__cxa_atexit@plt+0x21a744> │ │ │ │ mov r0, r4 │ │ │ │ @@ -551376,17 +551376,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 22645c <__cxa_atexit@plt+0x21a750> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r8], #160 @ 0xa0 │ │ │ │ + ldrhteq r6, [r8], #160 @ 0xa0 │ │ │ │ rsceq r0, r5, lr, ror #19 │ │ │ │ - rsceq r7, r9, r0, lsl #13 │ │ │ │ + rsceq r7, r9, r0, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2264cc <__cxa_atexit@plt+0x21a7c0> │ │ │ │ ldr r2, [pc, #84] @ 2264d4 <__cxa_atexit@plt+0x21a7c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -551407,34 +551407,34 @@ │ │ │ │ addeq r7, r3, #2 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, ip, ror #20 │ │ │ │ + rscseq r6, r8, ip, asr #20 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r7, r9, r4, lsr #12 │ │ │ │ - rsceq r7, r9, r8, lsl #12 │ │ │ │ - strdeq r7, [r9], #92 @ 0x5c @ │ │ │ │ + rsceq r7, r9, r4, lsl #12 │ │ │ │ + rsceq r7, r9, r8, ror #11 │ │ │ │ + ldrdeq r7, [r9], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 226518 <__cxa_atexit@plt+0x21a80c> │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r7, [pc, #28] @ 22651c <__cxa_atexit@plt+0x21a810> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r9, ip, asr #11 │ │ │ │ - strhteq r7, [r9], #80 @ 0x50 │ │ │ │ - strhteq r7, [r9], #92 @ 0x5c │ │ │ │ + rsceq r7, r9, ip, lsr #11 │ │ │ │ + smlaleq r7, r9, r0, r5 │ │ │ │ + smlaleq r7, r9, ip, r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -551448,16 +551448,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 226578 <__cxa_atexit@plt+0x21a86c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rsceq r7, r9, r8, lsl #11 │ │ │ │ - rsceq r7, r9, r0, ror r5 │ │ │ │ + rsceq r7, r9, r8, ror #10 │ │ │ │ + rsceq r7, r9, r0, asr r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -551471,16 +551471,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2265d4 <__cxa_atexit@plt+0x21a8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rsceq r7, r9, ip, lsr #10 │ │ │ │ - rsceq r7, r9, r4, lsr #10 │ │ │ │ + rsceq r7, r9, ip, lsl #10 │ │ │ │ + rsceq r7, r9, r4, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22668c <__cxa_atexit@plt+0x21a980> │ │ │ │ ldr r2, [pc, #156] @ 226698 <__cxa_atexit@plt+0x21a98c> │ │ │ │ @@ -551521,18 +551521,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r8, r3 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r6, r8, r0, lsl #18 │ │ │ │ - ldrsbteq r6, [r8], #136 @ 0x88 │ │ │ │ - rscseq r6, r8, r0, asr sp │ │ │ │ - rsceq r7, r9, r8, asr r4 │ │ │ │ + rscseq r6, r8, r0, ror #17 │ │ │ │ + ldrhteq r6, [r8], #136 @ 0x88 │ │ │ │ + rscseq r6, r8, r0, lsr sp │ │ │ │ + rsceq r7, r9, r8, lsr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #4 │ │ │ │ bl b04c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -551555,18 +551555,18 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 22672c <__cxa_atexit@plt+0x21aa20> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ - rscseq r6, r8, r8, asr r8 │ │ │ │ - rscseq r6, r8, r0, asr #16 │ │ │ │ - ldrhteq r6, [r8], #200 @ 0xc8 │ │ │ │ - rsceq r7, r9, ip, asr #7 │ │ │ │ + rscseq r6, r8, r8, lsr r8 │ │ │ │ + rscseq r6, r8, r0, lsr #16 │ │ │ │ + smlalseq r6, r8, r8, ip │ │ │ │ + rsceq r7, r9, ip, lsr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2267e4 <__cxa_atexit@plt+0x21aad8> │ │ │ │ ldr r2, [pc, #156] @ 2267f0 <__cxa_atexit@plt+0x21aae4> │ │ │ │ @@ -551607,18 +551607,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r8, r3 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r6, r8, r8, lsr #15 │ │ │ │ - rscseq r6, r8, r0, lsl #15 │ │ │ │ - ldrshteq r6, [r8], #184 @ 0xb8 │ │ │ │ - rsceq r7, r9, r0, lsl #6 │ │ │ │ + rscseq r6, r8, r8, lsl #15 │ │ │ │ + rscseq r6, r8, r0, ror #14 │ │ │ │ + ldrsbteq r6, [r8], #184 @ 0xb8 │ │ │ │ + rsceq r7, r9, r0, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #2 │ │ │ │ bl b04c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -551641,18 +551641,18 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 226884 <__cxa_atexit@plt+0x21ab78> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ - rscseq r6, r8, r0, lsl #14 │ │ │ │ - rscseq r6, r8, r8, ror #13 │ │ │ │ - rscseq r6, r8, r0, ror #22 │ │ │ │ - rsceq r7, r9, r4, ror r2 │ │ │ │ + rscseq r6, r8, r0, ror #13 │ │ │ │ + rscseq r6, r8, r8, asr #13 │ │ │ │ + rscseq r6, r8, r0, asr #22 │ │ │ │ + rsceq r7, r9, r4, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22693c <__cxa_atexit@plt+0x21ac30> │ │ │ │ ldr r2, [pc, #156] @ 226948 <__cxa_atexit@plt+0x21ac3c> │ │ │ │ @@ -551693,18 +551693,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r8, r3 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rscseq r6, r8, r0, asr r6 │ │ │ │ - rscseq r6, r8, r8, lsr #12 │ │ │ │ - rscseq r6, r8, r0, lsr #21 │ │ │ │ - rsceq r7, r9, r8, lsr #3 │ │ │ │ + rscseq r6, r8, r0, lsr r6 │ │ │ │ + rscseq r6, r8, r8, lsl #12 │ │ │ │ + rscseq r6, r8, r0, lsl #21 │ │ │ │ + rsceq r7, r9, r8, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #1 │ │ │ │ bl b04c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -551727,17 +551727,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 2269dc <__cxa_atexit@plt+0x21acd0> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ - rscseq r6, r8, r8, lsr #11 │ │ │ │ - smlalseq r6, r8, r0, r5 │ │ │ │ - rscseq r6, r8, r8, lsl #20 │ │ │ │ + rscseq r6, r8, r8, lsl #11 │ │ │ │ + rscseq r6, r8, r0, ror r5 │ │ │ │ + rscseq r6, r8, r8, ror #19 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 226a6c <__cxa_atexit@plt+0x21ad60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -551777,18 +551777,18 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 226aa8 <__cxa_atexit@plt+0x21ad9c> │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r8], #68 @ 0x44 │ │ │ │ - ldrhteq r6, [r8], #88 @ 0x58 │ │ │ │ + ldrhteq r6, [r8], #68 @ 0x44 │ │ │ │ + smlalseq r6, r8, r8, r5 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r6, r9, r8, ror #26 │ │ │ │ + rsceq r6, r9, r8, asr #26 │ │ │ │ @ instruction: 0xffffb85c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 226af0 <__cxa_atexit@plt+0x21ade4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #40] @ 226af4 <__cxa_atexit@plt+0x21ade8> │ │ │ │ @@ -551798,16 +551798,16 @@ │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ add r3, r3, #1 │ │ │ │ bic r7, r7, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, r4, lsl #9 │ │ │ │ - rscseq r6, r8, r0, lsl #9 │ │ │ │ + rscseq r6, r8, r4, ror #8 │ │ │ │ + rscseq r6, r8, r0, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 226b70 <__cxa_atexit@plt+0x21ae64> │ │ │ │ ldr r2, [pc, #100] @ 226b78 <__cxa_atexit@plt+0x21ae6c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -551832,17 +551832,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 226b80 <__cxa_atexit@plt+0x21ae74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r8], #56 @ 0x38 │ │ │ │ + ldrhteq r6, [r8], #56 @ 0x38 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r6, r8, r4, ror #7 │ │ │ │ + rscseq r6, r8, r4, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 226bac <__cxa_atexit@plt+0x21aea0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -551850,15 +551850,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 226bc0 <__cxa_atexit@plt+0x21aeb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, r8, r4, r3 │ │ │ │ + rscseq r6, r8, r4, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ bcc 226c7c <__cxa_atexit@plt+0x21af70> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ @@ -551901,19 +551901,19 @@ │ │ │ │ b 104ba0c <__cxa_atexit@plt+0x103fd00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rscseq r6, r8, r8, ror #5 │ │ │ │ + rscseq r6, r8, r8, asr #5 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rscseq r6, r8, r4, lsl r3 │ │ │ │ - rscseq r6, r8, r8, lsl #6 │ │ │ │ - rscseq r6, r8, r0, ror #5 │ │ │ │ + ldrshteq r6, [r8], #36 @ 0x24 │ │ │ │ + rscseq r6, r8, r8, ror #5 │ │ │ │ + rscseq r6, r8, r0, asr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 226cf4 <__cxa_atexit@plt+0x21afe8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ @@ -551936,31 +551936,31 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r6, r8, r0, ror r2 │ │ │ │ - rscseq r6, r8, r4, ror #4 │ │ │ │ - rscseq r6, r8, ip, asr #4 │ │ │ │ + rscseq r6, r8, r0, asr r2 │ │ │ │ + rscseq r6, r8, r4, asr #4 │ │ │ │ + rscseq r6, r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 226d54 <__cxa_atexit@plt+0x21b048> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 226d58 <__cxa_atexit@plt+0x21b04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r8, r0, lsl r2 │ │ │ │ - rscseq r6, r8, r4, lsl #4 │ │ │ │ + ldrshteq r6, [r8], #16 │ │ │ │ + rscseq r6, r8, r4, ror #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 226d88 <__cxa_atexit@plt+0x21b07c> │ │ │ │ ldr r3, [pc, #28] @ 226d98 <__cxa_atexit@plt+0x21b08c> │ │ │ │ @@ -551969,29 +551969,29 @@ │ │ │ │ str r8, [r5, #4] │ │ │ │ b 240ce0 <__cxa_atexit@plt+0x234fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 226d9c <__cxa_atexit@plt+0x21b090> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, r9, r4, lsr #27 │ │ │ │ - rsceq r6, r9, r0, lsl #27 │ │ │ │ + rsceq r6, r9, r4, lsl #27 │ │ │ │ + rsceq r6, r9, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 226dcc <__cxa_atexit@plt+0x21b0c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #8] @ 226dd0 <__cxa_atexit@plt+0x21b0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r6, r8, r4, lsl #12 │ │ │ │ - rsceq r6, r9, ip, asr #26 │ │ │ │ + rscseq r6, r8, r4, ror #11 │ │ │ │ + rsceq r6, r9, ip, lsr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 226e50 <__cxa_atexit@plt+0x21b144> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -552017,15 +552017,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r6, r9, r4, asr #25 │ │ │ │ + rsceq r6, r9, r4, lsr #25 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 226eac <__cxa_atexit@plt+0x21b1a0> │ │ │ │ @@ -552042,38 +552042,38 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r6, r9, r0, ror #24 │ │ │ │ + rsceq r6, r9, r0, asr #24 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 226ee8 <__cxa_atexit@plt+0x21b1dc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, r9, r4, lsr ip │ │ │ │ + rsceq r6, r9, r4, lsl ip │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 226f14 <__cxa_atexit@plt+0x21b208> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 226f18 <__cxa_atexit@plt+0x21b20c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq r6, [r8], #76 @ 0x4c │ │ │ │ - rsceq r6, r9, r4, lsl #24 │ │ │ │ + smlalseq r6, r8, ip, r4 │ │ │ │ + rsceq r6, r9, r4, ror #23 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 226f98 <__cxa_atexit@plt+0x21b28c> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -552099,15 +552099,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r6, r9, ip, ror fp │ │ │ │ + rsceq r6, r9, ip, asr fp │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 226ff4 <__cxa_atexit@plt+0x21b2e8> │ │ │ │ @@ -552124,38 +552124,38 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r6, r9, r8, lsl fp │ │ │ │ + strdeq r6, [r9], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 227030 <__cxa_atexit@plt+0x21b324> │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, r9, ip, ror #21 │ │ │ │ + rsceq r6, r9, ip, asr #21 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #16] @ 22705c <__cxa_atexit@plt+0x21b350> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 227060 <__cxa_atexit@plt+0x21b354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq r6, r8, r4, ror r3 │ │ │ │ - rsceq r6, r9, ip, lsr #21 │ │ │ │ + rscseq r6, r8, r4, asr r3 │ │ │ │ + rsceq r6, r9, ip, lsl #21 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 2270e0 <__cxa_atexit@plt+0x21b3d4> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -552181,15 +552181,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r6, r9, r4, lsr #20 │ │ │ │ + rsceq r6, r9, r4, lsl #20 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22713c <__cxa_atexit@plt+0x21b430> │ │ │ │ @@ -552206,15 +552206,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff778 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strhteq r6, [r9], #112 @ 0x70 │ │ │ │ + smlaleq r6, r9, r0, r7 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 227178 <__cxa_atexit@plt+0x21b46c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -552254,15 +552254,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - rsceq r6, r9, ip, lsl r9 │ │ │ │ + strdeq r6, [r9], #140 @ 0x8c @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 227258 <__cxa_atexit@plt+0x21b54c> │ │ │ │ ldr r2, [pc, #72] @ 22727c <__cxa_atexit@plt+0x21b570> │ │ │ │ @@ -552282,16 +552282,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 227280 <__cxa_atexit@plt+0x21b574> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r6, r9, r0, asr #17 │ │ │ │ - rsceq r6, r9, r4, ror #17 │ │ │ │ + rsceq r6, r9, r0, lsr #17 │ │ │ │ + rsceq r6, r9, r4, asr #17 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -552301,16 +552301,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044664 <__cxa_atexit@plt+0x1038958> │ │ │ │ - rscseq r6, r8, r4, rrx │ │ │ │ - rsceq r6, r9, ip, ror #16 │ │ │ │ + rscseq r6, r8, r4, asr #32 │ │ │ │ + rsceq r6, r9, ip, asr #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 227318 <__cxa_atexit@plt+0x21b60c> │ │ │ │ ldr r2, [pc, #72] @ 22733c <__cxa_atexit@plt+0x21b630> │ │ │ │ @@ -552330,16 +552330,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 227340 <__cxa_atexit@plt+0x21b634> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rsceq r6, r9, r0, lsl #16 │ │ │ │ - rsceq r6, r9, r4, lsr #16 │ │ │ │ + rsceq r6, r9, r0, ror #15 │ │ │ │ + rsceq r6, r9, r4, lsl #16 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b ae7948 <__cxa_atexit@plt+0xadbc3c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -552359,15 +552359,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2273b8 <__cxa_atexit@plt+0x21b6ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r4, ror fp │ │ │ │ + rscseq r5, r8, r4, asr fp │ │ │ │ rsceq pc, r4, r6, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22742c <__cxa_atexit@plt+0x21b720> │ │ │ │ ldr r2, [pc, #92] @ 227434 <__cxa_atexit@plt+0x21b728> │ │ │ │ @@ -552391,15 +552391,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 22743c <__cxa_atexit@plt+0x21b730> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r4, lsl fp │ │ │ │ + ldrshteq r5, [r8], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsceq pc, r4, r5, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 227468 <__cxa_atexit@plt+0x21b75c> │ │ │ │ @@ -552427,17 +552427,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2274c8 <__cxa_atexit@plt+0x21b7bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r5, r8, r0, lsr #29 │ │ │ │ - rsceq r6, r9, r4, asr #13 │ │ │ │ - smlaleq r6, r9, r8, r6 │ │ │ │ + rscseq r5, r8, r0, lsl #29 │ │ │ │ + rsceq r6, r9, r4, lsr #13 │ │ │ │ + rsceq r6, r9, r8, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 227508 <__cxa_atexit@plt+0x21b7fc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 227500 <__cxa_atexit@plt+0x21b7f4> │ │ │ │ @@ -552446,39 +552446,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r6, r9, r4, asr r6 │ │ │ │ + rsceq r6, r9, r4, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 227530 <__cxa_atexit@plt+0x21b824> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, r9, r0, lsr r6 │ │ │ │ + rsceq r6, r9, r0, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 227568 <__cxa_atexit@plt+0x21b85c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 22756c <__cxa_atexit@plt+0x21b860> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 227570 <__cxa_atexit@plt+0x21b864> │ │ │ │ add sl, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrshteq r5, [r8], #216 @ 0xd8 │ │ │ │ - strdeq r6, [r9], #88 @ 0x58 @ │ │ │ │ + ldrsbteq r5, [r8], #216 @ 0xd8 │ │ │ │ + ldrdeq r6, [r9], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2275ac <__cxa_atexit@plt+0x21b8a0> │ │ │ │ @@ -552489,15 +552489,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - strhteq r6, [r9], #88 @ 0x58 │ │ │ │ + smlaleq r6, r9, r8, r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2275f4 <__cxa_atexit@plt+0x21b8e8> │ │ │ │ ldr r7, [pc, #36] @ 227604 <__cxa_atexit@plt+0x21b8f8> │ │ │ │ @@ -552508,16 +552508,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22760c <__cxa_atexit@plt+0x21b900> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rscseq r5, r8, ip, asr sp │ │ │ │ - rsceq r6, r9, r0, lsl #11 │ │ │ │ + rscseq r5, r8, ip, lsr sp │ │ │ │ + rsceq r6, r9, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 227660 <__cxa_atexit@plt+0x21b954> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -552532,15 +552532,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22766c <__cxa_atexit@plt+0x21b960> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r0, asr #17 │ │ │ │ + rscseq r5, r8, r0, lsr #17 │ │ │ │ rsceq pc, r4, r5, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2276c0 <__cxa_atexit@plt+0x21b9b4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -552556,15 +552556,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2276cc <__cxa_atexit@plt+0x21b9c0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r0, ror #16 │ │ │ │ + rscseq r5, r8, r0, asr #16 │ │ │ │ rsceq pc, r4, sp, asr r7 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 227720 <__cxa_atexit@plt+0x21ba14> │ │ │ │ mov r0, r4 │ │ │ │ @@ -552580,15 +552580,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22772c <__cxa_atexit@plt+0x21ba20> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r0, lsl #16 │ │ │ │ + rscseq r5, r8, r0, ror #15 │ │ │ │ strdeq pc, [r4], #102 @ 0x66 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 227780 <__cxa_atexit@plt+0x21ba74> │ │ │ │ mov r0, r4 │ │ │ │ @@ -552604,17 +552604,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 22778c <__cxa_atexit@plt+0x21ba80> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r0, lsr #15 │ │ │ │ + rscseq r5, r8, r0, lsl #15 │ │ │ │ rsceq pc, r4, r9, lsl #13 │ │ │ │ - rsceq r6, r9, r4, asr #8 │ │ │ │ + rsceq r6, r9, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 227860 <__cxa_atexit@plt+0x21bb54> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -552661,25 +552661,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r4, lsr r7 │ │ │ │ + rscseq r5, r8, r4, lsl r7 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r6, r9, ip, ror #6 │ │ │ │ + rsceq r6, r9, ip, asr #6 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ - rsceq r6, r9, r8, asr #6 │ │ │ │ + rsceq r6, r9, r8, lsr #6 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - rsceq r6, r9, r4, asr #7 │ │ │ │ - strhteq r6, [r9], #48 @ 0x30 │ │ │ │ + rsceq r6, r9, r4, lsr #7 │ │ │ │ + smlaleq r6, r9, r0, r3 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - rsceq r6, r9, r0, asr #6 │ │ │ │ + rsceq r6, r9, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2278f0 <__cxa_atexit@plt+0x21bbe4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 227904 <__cxa_atexit@plt+0x21bbf8> │ │ │ │ @@ -552706,36 +552706,36 @@ │ │ │ │ ldr r7, [pc, #28] @ 227928 <__cxa_atexit@plt+0x21bc1c> │ │ │ │ ldr r3, [pc, #28] @ 22792c <__cxa_atexit@plt+0x21bc20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r9, ip, lsr #5 │ │ │ │ + rsceq r6, r9, ip, lsl #5 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - rsceq r6, r9, r8, lsl #5 │ │ │ │ + rsceq r6, r9, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ - strdeq r6, [r9], #44 @ 0x2c @ │ │ │ │ - rsceq r6, r9, r8, ror #5 │ │ │ │ + ldrdeq r6, [r9], #44 @ 0x2c @ │ │ │ │ + rsceq r6, r9, r8, asr #5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - rsceq r6, r9, r0, lsl #5 │ │ │ │ + rsceq r6, r9, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22796c <__cxa_atexit@plt+0x21bc60> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 227970 <__cxa_atexit@plt+0x21bc64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r5, r8, r8, lsr #11 │ │ │ │ - rsceq r6, r9, ip, asr #4 │ │ │ │ + rscseq r5, r8, r8, lsl #11 │ │ │ │ + rsceq r6, r9, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 2279d0 <__cxa_atexit@plt+0x21bcc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2279b4 <__cxa_atexit@plt+0x21bca8> │ │ │ │ @@ -552751,18 +552751,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ 2279dc <__cxa_atexit@plt+0x21bcd0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r0, lsr #4 │ │ │ │ - rsceq r6, r9, r8, lsl r2 │ │ │ │ - strdeq r6, [r9], #28 @ │ │ │ │ - rsceq r6, r9, r0, ror #3 │ │ │ │ + rsceq r6, r9, r0, lsl #4 │ │ │ │ + strdeq r6, [r9], #24 @ │ │ │ │ + ldrdeq r6, [r9], #28 @ │ │ │ │ + rsceq r6, r9, r0, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 227a10 <__cxa_atexit@plt+0x21bd04> │ │ │ │ ldr r0, [pc, #40] @ 227a28 <__cxa_atexit@plt+0x21bd1c> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -552771,31 +552771,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #8] @ 227a24 <__cxa_atexit@plt+0x21bd18> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq r6, r9, r8, lsr #3 │ │ │ │ - rsceq r6, r9, r4, asr #3 │ │ │ │ - strhteq r6, [r9], #28 │ │ │ │ - rsceq r6, r9, r0, lsl #3 │ │ │ │ + rsceq r6, r9, r8, lsl #3 │ │ │ │ + rsceq r6, r9, r4, lsr #3 │ │ │ │ + smlaleq r6, r9, ip, r1 │ │ │ │ + rsceq r6, r9, r0, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 227a5c <__cxa_atexit@plt+0x21bd50> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 227a60 <__cxa_atexit@plt+0x21bd54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrhteq r5, [r8], #72 @ 0x48 │ │ │ │ - rsceq r6, r9, ip, asr #2 │ │ │ │ + smlalseq r5, r8, r8, r4 │ │ │ │ + rsceq r6, r9, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 227ac0 <__cxa_atexit@plt+0x21bdb4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 227aa4 <__cxa_atexit@plt+0x21bd98> │ │ │ │ @@ -552811,18 +552811,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ 227acc <__cxa_atexit@plt+0x21bdc0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r0, lsr #2 │ │ │ │ - rsceq r6, r9, r8, lsl r1 │ │ │ │ - strdeq r6, [r9], #12 @ │ │ │ │ - rsceq r6, r9, r0, ror #1 │ │ │ │ + rsceq r6, r9, r0, lsl #2 │ │ │ │ + strdeq r6, [r9], #8 @ │ │ │ │ + ldrdeq r6, [r9], #12 @ │ │ │ │ + rsceq r6, r9, r0, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 227b00 <__cxa_atexit@plt+0x21bdf4> │ │ │ │ ldr r0, [pc, #40] @ 227b18 <__cxa_atexit@plt+0x21be0c> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -552831,31 +552831,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #8] @ 227b14 <__cxa_atexit@plt+0x21be08> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq r6, r9, r8, lsr #1 │ │ │ │ - rsceq r6, r9, r4, asr #1 │ │ │ │ - strhteq r6, [r9], #12 │ │ │ │ - rsceq r6, r9, r0, lsl #1 │ │ │ │ + rsceq r6, r9, r8, lsl #1 │ │ │ │ + rsceq r6, r9, r4, lsr #1 │ │ │ │ + smlaleq r6, r9, ip, r0 │ │ │ │ + rsceq r6, r9, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 227b4c <__cxa_atexit@plt+0x21be40> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 227b50 <__cxa_atexit@plt+0x21be44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r5, r8, r8, asr #7 │ │ │ │ - rsceq r6, r9, ip, asr #32 │ │ │ │ + rscseq r5, r8, r8, lsr #7 │ │ │ │ + rsceq r6, r9, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 227bb0 <__cxa_atexit@plt+0x21bea4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 227b94 <__cxa_atexit@plt+0x21be88> │ │ │ │ @@ -552871,18 +552871,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ 227bbc <__cxa_atexit@plt+0x21beb0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r6, r9, r0, lsr #32 │ │ │ │ - rsceq r6, r9, r8, lsl r0 │ │ │ │ - strdeq r5, [r9], #252 @ 0xfc @ │ │ │ │ - rsceq r5, r9, r0, ror #31 │ │ │ │ + rsceq r6, r9, r0 │ │ │ │ + strdeq r5, [r9], #248 @ 0xf8 @ │ │ │ │ + ldrdeq r5, [r9], #252 @ 0xfc @ │ │ │ │ + rsceq r5, r9, r0, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 227bf0 <__cxa_atexit@plt+0x21bee4> │ │ │ │ ldr r0, [pc, #40] @ 227c08 <__cxa_atexit@plt+0x21befc> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -552891,31 +552891,31 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #8] @ 227c04 <__cxa_atexit@plt+0x21bef8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq r5, r9, r8, lsr #31 │ │ │ │ - rsceq r5, r9, r4, asr #31 │ │ │ │ - strhteq r5, [r9], #252 @ 0xfc │ │ │ │ - rsceq r5, r9, r0, lsl #31 │ │ │ │ + rsceq r5, r9, r8, lsl #31 │ │ │ │ + rsceq r5, r9, r4, lsr #31 │ │ │ │ + smlaleq r5, r9, ip, pc @ │ │ │ │ + rsceq r5, r9, r0, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 227c3c <__cxa_atexit@plt+0x21bf30> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 227c40 <__cxa_atexit@plt+0x21bf34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbteq r5, [r8], #40 @ 0x28 │ │ │ │ - rsceq r5, r9, ip, asr #30 │ │ │ │ + ldrhteq r5, [r8], #40 @ 0x28 │ │ │ │ + rsceq r5, r9, ip, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #72] @ 227ca0 <__cxa_atexit@plt+0x21bf94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 227c84 <__cxa_atexit@plt+0x21bf78> │ │ │ │ @@ -552931,18 +552931,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #20] @ 227cac <__cxa_atexit@plt+0x21bfa0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r5, r9, r0, lsr #30 │ │ │ │ - rsceq r5, r9, r8, lsl pc │ │ │ │ - strdeq r5, [r9], #236 @ 0xec @ │ │ │ │ - rsceq r5, r9, r0, ror #29 │ │ │ │ + rsceq r5, r9, r0, lsl #30 │ │ │ │ + strdeq r5, [r9], #232 @ 0xe8 @ │ │ │ │ + ldrdeq r5, [r9], #236 @ 0xec @ │ │ │ │ + rsceq r5, r9, r0, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 227ce0 <__cxa_atexit@plt+0x21bfd4> │ │ │ │ ldr r0, [pc, #40] @ 227cf8 <__cxa_atexit@plt+0x21bfec> │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -552951,18 +552951,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [pc, #8] @ 227cf4 <__cxa_atexit@plt+0x21bfe8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 27156c <__cxa_atexit@plt+0x265860> │ │ │ │ - rsceq r5, r9, r8, lsr #29 │ │ │ │ - rsceq r5, r9, r4, asr #29 │ │ │ │ - strhteq r5, [r9], #236 @ 0xec │ │ │ │ - ldrdeq r5, [r9], #224 @ 0xe0 @ │ │ │ │ + rsceq r5, r9, r8, lsl #29 │ │ │ │ + rsceq r5, r9, r4, lsr #29 │ │ │ │ + smlaleq r5, r9, ip, lr │ │ │ │ + strhteq r5, [r9], #224 @ 0xe0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 227d34 <__cxa_atexit@plt+0x21c028> │ │ │ │ ldr r3, [pc, #32] @ 227d44 <__cxa_atexit@plt+0x21c038> │ │ │ │ @@ -552972,16 +552972,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 227d48 <__cxa_atexit@plt+0x21c03c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - strhteq r5, [r9], #228 @ 0xe4 │ │ │ │ - rsceq r5, r9, r8, lsl #29 │ │ │ │ + smlaleq r5, r9, r4, lr │ │ │ │ + rsceq r5, r9, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 227d90 <__cxa_atexit@plt+0x21c084> │ │ │ │ @@ -552994,15 +552994,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - rsceq r5, r9, r8, asr #28 │ │ │ │ + rsceq r5, r9, r8, lsr #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 227dd4 <__cxa_atexit@plt+0x21c0c8> │ │ │ │ ldr r3, [pc, #32] @ 227de4 <__cxa_atexit@plt+0x21c0d8> │ │ │ │ @@ -553012,15 +553012,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 227de8 <__cxa_atexit@plt+0x21c0dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r5, r9, r4, lsl lr │ │ │ │ + strdeq r5, [r9], #212 @ 0xd4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 227e3c <__cxa_atexit@plt+0x21c130> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -553035,15 +553035,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 227e48 <__cxa_atexit@plt+0x21c13c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, r4, ror #1 │ │ │ │ + rscseq r5, r8, r4, asr #1 │ │ │ │ rsceq lr, r4, r8, asr #31 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -553052,15 +553052,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 233bd8 <__cxa_atexit@plt+0x227ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r9, r8, lsl #27 │ │ │ │ + rsceq r5, r9, r8, ror #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 227edc <__cxa_atexit@plt+0x21c1d0> │ │ │ │ ldr r2, [pc, #56] @ 227ee4 <__cxa_atexit@plt+0x21c1d8> │ │ │ │ @@ -553075,18 +553075,18 @@ │ │ │ │ ldr r9, [pc, #28] @ 227eec <__cxa_atexit@plt+0x21c1e0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr sl, [pc, #24] @ 227ef0 <__cxa_atexit@plt+0x21c1e4> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ b 2331e0 <__cxa_atexit@plt+0x2274d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r8, ip, lsr #10 │ │ │ │ - rscseq r5, r8, r4, lsl r5 │ │ │ │ - rscseq r5, r8, r0, lsl r5 │ │ │ │ rscseq r5, r8, ip, lsl #10 │ │ │ │ + ldrshteq r5, [r8], #68 @ 0x44 │ │ │ │ + ldrshteq r5, [r8], #64 @ 0x40 │ │ │ │ + rscseq r5, r8, ip, ror #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 227f24 <__cxa_atexit@plt+0x21c218> │ │ │ │ ldr r7, [pc, #32] @ 227f34 <__cxa_atexit@plt+0x21c228> │ │ │ │ @@ -553096,17 +553096,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 227f3c <__cxa_atexit@plt+0x21c230> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r5, r8, ip, lsr #8 │ │ │ │ - rsceq r5, r9, r4, lsr #26 │ │ │ │ - strdeq r5, [r9], #196 @ 0xc4 @ │ │ │ │ + rscseq r5, r8, ip, lsl #8 │ │ │ │ + rsceq r5, r9, r4, lsl #26 │ │ │ │ + ldrdeq r5, [r9], #196 @ 0xc4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 227f7c <__cxa_atexit@plt+0x21c270> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 227f74 <__cxa_atexit@plt+0x21c268> │ │ │ │ @@ -553115,40 +553115,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq r5, [r9], #192 @ 0xc0 │ │ │ │ + smlaleq r5, r9, r0, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 227fa4 <__cxa_atexit@plt+0x21c298> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, r9, ip, lsl #25 │ │ │ │ + rsceq r5, r9, ip, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 227fdc <__cxa_atexit@plt+0x21c2d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 227fe0 <__cxa_atexit@plt+0x21c2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 227fe4 <__cxa_atexit@plt+0x21c2d8> │ │ │ │ add sl, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r5, r8, r4, lsl #7 │ │ │ │ - rsceq r5, r9, ip, lsr #24 │ │ │ │ - rsceq r5, r9, ip, lsr #24 │ │ │ │ + rscseq r5, r8, r4, ror #6 │ │ │ │ + rsceq r5, r9, ip, lsl #24 │ │ │ │ + rsceq r5, r9, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 228040 <__cxa_atexit@plt+0x21c334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 22801c <__cxa_atexit@plt+0x21c310> │ │ │ │ @@ -553164,15 +553164,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 228044 <__cxa_atexit@plt+0x21c338> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsceq r5, r9, ip, asr #23 │ │ │ │ + rsceq r5, r9, ip, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22806c <__cxa_atexit@plt+0x21c360> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -553181,15 +553181,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ ldr r7, [pc, #12] @ 228088 <__cxa_atexit@plt+0x21c37c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, r9, r8, lsl #23 │ │ │ │ + rsceq r5, r9, r8, ror #22 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 228110 <__cxa_atexit@plt+0x21c404> │ │ │ │ @@ -553218,16 +553218,16 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #12] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - rscseq r5, r8, r4, lsr r0 │ │ │ │ - ldrsbteq r4, [r8], #252 @ 0xfc │ │ │ │ + rscseq r5, r8, r4, lsl r0 │ │ │ │ + ldrhteq r4, [r8], #252 @ 0xfc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -553239,16 +553239,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r5, r8, r4, r2 │ │ │ │ - ldrdeq r5, [r9], #160 @ 0xa0 @ │ │ │ │ + rscseq r5, r8, r4, ror r2 │ │ │ │ + strhteq r5, [r9], #160 @ 0xa0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2281ac <__cxa_atexit@plt+0x21c4a0> │ │ │ │ ldr r7, [pc, #32] @ 2281bc <__cxa_atexit@plt+0x21c4b0> │ │ │ │ @@ -553258,17 +553258,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2281c4 <__cxa_atexit@plt+0x21c4b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rscseq r5, r8, r4, lsr #3 │ │ │ │ - smlaleq r5, r9, ip, sl │ │ │ │ - rsceq r5, r9, r0, lsl #21 │ │ │ │ + rscseq r5, r8, r4, lsl #3 │ │ │ │ + rsceq r5, r9, ip, ror sl │ │ │ │ + rsceq r5, r9, r0, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2281fc <__cxa_atexit@plt+0x21c4f0> │ │ │ │ ldr r7, [pc, #32] @ 22820c <__cxa_atexit@plt+0x21c500> │ │ │ │ @@ -553278,16 +553278,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 228214 <__cxa_atexit@plt+0x21c508> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - rscseq r5, r8, r4, asr r1 │ │ │ │ - rsceq r5, r9, ip, asr #20 │ │ │ │ + rscseq r5, r8, r4, lsr r1 │ │ │ │ + rsceq r5, r9, ip, lsr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 228298 <__cxa_atexit@plt+0x21c58c> │ │ │ │ @@ -553319,18 +553319,18 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2282a8 <__cxa_atexit@plt+0x21c59c> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlalseq r4, r8, ip, ip │ │ │ │ - rscseq r4, r8, ip, ror #28 │ │ │ │ - smlalseq r4, r8, ip, ip │ │ │ │ - rsceq r5, r9, r8, lsl #19 │ │ │ │ + rscseq r4, r8, ip, ror ip │ │ │ │ + rscseq r4, r8, ip, asr #28 │ │ │ │ + rscseq r4, r8, ip, ror ip │ │ │ │ + rsceq r5, r9, r8, ror #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22830c <__cxa_atexit@plt+0x21c600> │ │ │ │ ldr r7, [pc, #76] @ 228330 <__cxa_atexit@plt+0x21c624> │ │ │ │ @@ -553351,18 +553351,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 228334 <__cxa_atexit@plt+0x21c628> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r5, r9, r8, lsr #18 │ │ │ │ - rsceq r5, r9, ip, ror #18 │ │ │ │ + rsceq r5, r9, r8, lsl #18 │ │ │ │ + rsceq r5, r9, ip, asr #18 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - rscseq r5, r8, r4, asr #32 │ │ │ │ + rscseq r5, r8, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 228384 <__cxa_atexit@plt+0x21c678> │ │ │ │ @@ -553375,15 +553375,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsceq r5, r9, r4, ror #17 │ │ │ │ + rsceq r5, r9, r4, asr #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2283e0 <__cxa_atexit@plt+0x21c6d4> │ │ │ │ ldr r7, [pc, #76] @ 228404 <__cxa_atexit@plt+0x21c6f8> │ │ │ │ @@ -553404,18 +553404,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 228408 <__cxa_atexit@plt+0x21c6fc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r5, r9, r4, asr r8 │ │ │ │ - smlaleq r5, r9, r8, r8 │ │ │ │ + rsceq r5, r9, r4, lsr r8 │ │ │ │ + rsceq r5, r9, r8, ror r8 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ - rscseq r4, r8, r0, ror pc │ │ │ │ + rscseq r4, r8, r0, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 228468 <__cxa_atexit@plt+0x21c75c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -553430,31 +553430,31 @@ │ │ │ │ ldr r8, [pc, #24] @ 228474 <__cxa_atexit@plt+0x21c768> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r4, [r8], #168 @ 0xa8 │ │ │ │ + smlalseq r4, r8, r8, sl │ │ │ │ smlaleq lr, r4, r7, r9 │ │ │ │ - rsceq r5, r9, r4, lsr #16 │ │ │ │ + rsceq r5, r9, r4, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2284a8 <__cxa_atexit@plt+0x21c79c> │ │ │ │ ldr r2, [pc, #24] @ 2284b0 <__cxa_atexit@plt+0x21c7a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 26e83c <__cxa_atexit@plt+0x262b30> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r8, r4, asr sl │ │ │ │ + rscseq r4, r8, r4, lsr sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2284e8 <__cxa_atexit@plt+0x21c7dc> │ │ │ │ ldr r7, [pc, #36] @ 2284f8 <__cxa_atexit@plt+0x21c7ec> │ │ │ │ @@ -553465,17 +553465,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 228500 <__cxa_atexit@plt+0x21c7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq r4, r8, r8, ror #28 │ │ │ │ - strdeq r5, [r9], #124 @ 0x7c @ │ │ │ │ - ldrdeq r5, [r9], #112 @ 0x70 @ │ │ │ │ + rscseq r4, r8, r8, asr #28 │ │ │ │ + ldrdeq r5, [r9], #124 @ 0x7c @ │ │ │ │ + strhteq r5, [r9], #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 228540 <__cxa_atexit@plt+0x21c834> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 228538 <__cxa_atexit@plt+0x21c82c> │ │ │ │ @@ -553484,40 +553484,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r5, r9, ip, lsl #15 │ │ │ │ + rsceq r5, r9, ip, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 228568 <__cxa_atexit@plt+0x21c85c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r5, r9, r8, ror #14 │ │ │ │ + rsceq r5, r9, r8, asr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2285a0 <__cxa_atexit@plt+0x21c894> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2285a4 <__cxa_atexit@plt+0x21c898> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [pc, #16] @ 2285a8 <__cxa_atexit@plt+0x21c89c> │ │ │ │ add sl, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r4, r8, r0, asr #27 │ │ │ │ - strdeq r5, [r9], #104 @ 0x68 @ │ │ │ │ - rsceq r5, r9, r8, lsl #14 │ │ │ │ + rscseq r4, r8, r0, lsr #27 │ │ │ │ + ldrdeq r5, [r9], #104 @ 0x68 @ │ │ │ │ + rsceq r5, r9, r8, ror #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #112] @ 228634 <__cxa_atexit@plt+0x21c928> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -553544,17 +553544,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ b e290f8 <__cxa_atexit@plt+0xe1d3ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rsceq r5, r9, r0, ror r6 │ │ │ │ + rsceq r5, r9, r0, asr r6 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - rsceq r5, r9, r4, ror r6 │ │ │ │ + rsceq r5, r9, r4, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 22868c <__cxa_atexit@plt+0x21c980> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -553573,17 +553573,17 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ b e290f8 <__cxa_atexit@plt+0xe1d3ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - strdeq r5, [r9], #88 @ 0x58 @ │ │ │ │ + ldrdeq r5, [r9], #88 @ 0x58 @ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rsceq r5, r9, r0, lsr r6 │ │ │ │ + rsceq r5, r9, r0, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2286ec <__cxa_atexit@plt+0x21c9e0> │ │ │ │ ldr r7, [pc, #36] @ 2286fc <__cxa_atexit@plt+0x21c9f0> │ │ │ │ @@ -553594,17 +553594,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 228704 <__cxa_atexit@plt+0x21c9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rscseq r4, r8, r4, ror #24 │ │ │ │ - strdeq r5, [r9], #88 @ 0x58 @ │ │ │ │ - ldrdeq r5, [r9], #92 @ 0x5c @ │ │ │ │ + rscseq r4, r8, r4, asr #24 │ │ │ │ + ldrdeq r5, [r9], #88 @ 0x58 @ │ │ │ │ + strhteq r5, [r9], #92 @ 0x5c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22875c <__cxa_atexit@plt+0x21ca50> │ │ │ │ @@ -553627,25 +553627,25 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 228784 <__cxa_atexit@plt+0x21ca78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - rsceq r5, r9, r4, ror r5 │ │ │ │ - smlaleq r5, r9, ip, r5 │ │ │ │ + rsceq r5, r9, r4, asr r5 │ │ │ │ + rsceq r5, r9, ip, ror r5 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - ldrshteq r4, [r8], #180 @ 0xb4 │ │ │ │ + ldrsbteq r4, [r8], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ b 1050900 <__cxa_atexit@plt+0x1044bf4> │ │ │ │ - rsceq r5, r9, r0, asr r5 │ │ │ │ + rsceq r5, r9, r0, lsr r5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 228800 <__cxa_atexit@plt+0x21caf4> │ │ │ │ @@ -553668,34 +553668,34 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 228828 <__cxa_atexit@plt+0x21cb1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - ldrdeq r5, [r9], #64 @ 0x40 @ │ │ │ │ - strdeq r5, [r9], #72 @ 0x48 @ │ │ │ │ + strhteq r5, [r9], #64 @ 0x40 │ │ │ │ + ldrdeq r5, [r9], #72 @ 0x48 @ │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ - rscseq r4, r8, r0, asr fp │ │ │ │ + rscseq r4, r8, r0, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 228868 <__cxa_atexit@plt+0x21cb5c> │ │ │ │ ldr r2, [pc, #28] @ 228870 <__cxa_atexit@plt+0x21cb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 272234 <__cxa_atexit@plt+0x266528> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r4, r8, r8, r6 │ │ │ │ - smlaleq r5, r9, r8, r4 │ │ │ │ + rscseq r4, r8, r8, ror r6 │ │ │ │ + rsceq r5, r9, r8, ror r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2288b0 <__cxa_atexit@plt+0x21cba4> │ │ │ │ ldr r2, [pc, #32] @ 2288b8 <__cxa_atexit@plt+0x21cbac> │ │ │ │ @@ -553754,15 +553754,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 228980 <__cxa_atexit@plt+0x21cc74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r4, r8, ip, lsl #11 │ │ │ │ + rscseq r4, r8, ip, ror #10 │ │ │ │ smlaleq lr, r4, r5, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2289b0 <__cxa_atexit@plt+0x21cca4> │ │ │ │ @@ -553771,15 +553771,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2289c4 <__cxa_atexit@plt+0x21ccb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r8, ip, lsr r5 │ │ │ │ + rscseq r4, r8, ip, lsl r5 │ │ │ │ rsceq lr, r4, r5, asr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 228a24 <__cxa_atexit@plt+0x21cd18> │ │ │ │ @@ -553802,15 +553802,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [r8], #64 @ 0x40 │ │ │ │ + ldrsbteq r4, [r8], #64 @ 0x40 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ strhteq lr, [r4], #57 @ 0x39 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -553861,16 +553861,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rscseq r4, r8, ip, asr r8 │ │ │ │ - rscseq r4, r8, ip, lsl #11 │ │ │ │ + rscseq r4, r8, ip, lsr r8 │ │ │ │ + rscseq r4, r8, ip, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 228bb4 <__cxa_atexit@plt+0x21cea8> │ │ │ │ @@ -553899,17 +553899,17 @@ │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - ldrsbteq r4, [r8], #72 @ 0x48 │ │ │ │ - smlalseq r4, r8, r4, r7 │ │ │ │ - rsceq r5, r9, ip, asr r1 │ │ │ │ + ldrhteq r4, [r8], #72 @ 0x48 │ │ │ │ + rscseq r4, r8, r4, ror r7 │ │ │ │ + rsceq r5, r9, ip, lsr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -553934,30 +553934,30 @@ │ │ │ │ ldr r7, [pc, #24] @ 228c54 <__cxa_atexit@plt+0x21cf48> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrshteq r4, [r8], #36 @ 0x24 │ │ │ │ - rsceq r5, r9, r0, lsl #2 │ │ │ │ - ldrdeq r5, [r9], #4 @ │ │ │ │ + ldrsbteq r4, [r8], #36 @ 0x24 │ │ │ │ + rsceq r5, r9, r0, ror #1 │ │ │ │ + strhteq r5, [r9], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 228c84 <__cxa_atexit@plt+0x21cf78> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 228c88 <__cxa_atexit@plt+0x21cf7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d2c5f4 <__cxa_atexit@plt+0xd208e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlalseq r4, r8, r0, r2 │ │ │ │ - rsceq r5, r9, r0, lsr #1 │ │ │ │ + rscseq r4, r8, r0, ror r2 │ │ │ │ + rsceq r5, r9, r0, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #148] @ 228d34 <__cxa_atexit@plt+0x21d028> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 228cc8 <__cxa_atexit@plt+0x21cfbc> │ │ │ │ @@ -553996,15 +553996,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ - rsceq r4, r9, r4, ror #31 │ │ │ │ + rsceq r4, r9, r4, asr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 228d7c <__cxa_atexit@plt+0x21d070> │ │ │ │ ldr r6, [pc, #112] @ 228ddc <__cxa_atexit@plt+0x21d0d0> │ │ │ │ @@ -554036,15 +554036,15 @@ │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffad8 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rsceq r4, r9, r4, lsr pc │ │ │ │ + rsceq r4, r9, r4, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 228e48 <__cxa_atexit@plt+0x21d13c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -554073,15 +554073,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - rsceq r4, r9, r0, lsr #29 │ │ │ │ + rsceq r4, r9, r0, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 228ed0 <__cxa_atexit@plt+0x21d1c4> │ │ │ │ @@ -554103,15 +554103,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r4, r9, r4, asr #28 │ │ │ │ + rsceq r4, r9, r4, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -554136,16 +554136,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 228f7c <__cxa_atexit@plt+0x21d270> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - rscseq r3, r8, ip, asr #31 │ │ │ │ - ldrdeq r4, [r9], #216 @ 0xd8 @ │ │ │ │ + rscseq r3, r8, ip, lsr #31 │ │ │ │ + strhteq r4, [r9], #216 @ 0xd8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 229098 <__cxa_atexit@plt+0x21d38c> │ │ │ │ ldr r7, [pc, #264] @ 2290a8 <__cxa_atexit@plt+0x21d39c> │ │ │ │ @@ -554216,16 +554216,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 2290bc <__cxa_atexit@plt+0x21d3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - rscseq r3, r8, r4, lsl pc │ │ │ │ - strhteq r4, [r9], #192 @ 0xc0 │ │ │ │ + ldrshteq r3, [r8], #228 @ 0xe4 │ │ │ │ + smlaleq r4, r9, r0, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -554281,15 +554281,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrsbteq r3, [r8], #208 @ 0xd0 │ │ │ │ + ldrhteq r3, [r8], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #112] @ 22924c <__cxa_atexit@plt+0x21d540> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -554318,15 +554318,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r3, r8, r0, lsr sp │ │ │ │ + rscseq r3, r8, r0, lsl sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -554335,15 +554335,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 229294 <__cxa_atexit@plt+0x21d588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [r8], #204 @ 0xcc │ │ │ │ + ldrhteq r3, [r8], #204 @ 0xcc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 229330 <__cxa_atexit@plt+0x21d624> │ │ │ │ ldr r7, [pc, #160] @ 229358 <__cxa_atexit@plt+0x21d64c> │ │ │ │ @@ -554385,17 +554385,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r4, r9, ip, lsl sl │ │ │ │ - ldrsbteq r4, [r8], #12 │ │ │ │ - rscseq r3, r8, r4, lsl #28 │ │ │ │ + strdeq r4, [r9], #156 @ 0x9c @ │ │ │ │ + ldrhteq r4, [r8], #12 │ │ │ │ + rscseq r3, r8, r4, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2293cc <__cxa_atexit@plt+0x21d6c0> │ │ │ │ @@ -554416,34 +554416,34 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r8, ip, lsr #32 │ │ │ │ - rscseq r3, r8, r4, asr sp │ │ │ │ + rscseq r4, r8, ip │ │ │ │ + rscseq r3, r8, r4, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 229400 <__cxa_atexit@plt+0x21d6f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #161 @ 0xa1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r8, r8, fp │ │ │ │ + rscseq r3, r8, r8, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 229424 <__cxa_atexit@plt+0x21d718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r8, r4, ror fp │ │ │ │ + rscseq r3, r8, r4, asr fp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2294f0 <__cxa_atexit@plt+0x21d7e4> │ │ │ │ ldr r3, [pc, #208] @ 229518 <__cxa_atexit@plt+0x21d80c> │ │ │ │ @@ -554498,17 +554498,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r4, r9, r8, ror r8 │ │ │ │ - rscseq r3, r8, ip, lsr #30 │ │ │ │ - rscseq r3, r8, r4, asr ip │ │ │ │ + rsceq r4, r9, r8, asr r8 │ │ │ │ + rscseq r3, r8, ip, lsl #30 │ │ │ │ + rscseq r3, r8, r4, lsr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 2295d0 <__cxa_atexit@plt+0x21d8c4> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -554543,16 +554543,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r8, r4, asr #28 │ │ │ │ - rscseq r3, r8, ip, ror #22 │ │ │ │ + rscseq r3, r8, r4, lsr #28 │ │ │ │ + rscseq r3, r8, ip, asr #22 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 229648 <__cxa_atexit@plt+0x21d93c> │ │ │ │ @@ -554575,16 +554575,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r8, ip, lsr #27 │ │ │ │ - ldrsbteq r3, [r8], #164 @ 0xa4 │ │ │ │ + rscseq r3, r8, ip, lsl #27 │ │ │ │ + ldrhteq r3, [r8], #164 @ 0xa4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 229724 <__cxa_atexit@plt+0x21da18> │ │ │ │ ldr r3, [pc, #208] @ 22974c <__cxa_atexit@plt+0x21da40> │ │ │ │ @@ -554639,17 +554639,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r4, r9, r8, asr #12 │ │ │ │ - ldrshteq r3, [r8], #200 @ 0xc8 │ │ │ │ - rscseq r3, r8, r0, lsr #20 │ │ │ │ + rsceq r4, r9, r8, lsr #12 │ │ │ │ + ldrsbteq r3, [r8], #200 @ 0xc8 │ │ │ │ + rscseq r3, r8, r0, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 229804 <__cxa_atexit@plt+0x21daf8> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -554684,16 +554684,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r3, r8, r0, lsl ip │ │ │ │ - rscseq r3, r8, r8, lsr r9 │ │ │ │ + ldrshteq r3, [r8], #176 @ 0xb0 │ │ │ │ + rscseq r3, r8, r8, lsl r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22987c <__cxa_atexit@plt+0x21db70> │ │ │ │ @@ -554716,16 +554716,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r8, r8, ror fp │ │ │ │ - rscseq r3, r8, r0, lsr #17 │ │ │ │ + rscseq r3, r8, r8, asr fp │ │ │ │ + rscseq r3, r8, r0, lsl #17 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2298d4 <__cxa_atexit@plt+0x21dbc8> │ │ │ │ ldr r7, [pc, #52] @ 2298e4 <__cxa_atexit@plt+0x21dbd8> │ │ │ │ @@ -554740,15 +554740,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2298e8 <__cxa_atexit@plt+0x21dbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlaleq r4, r9, ip, r4 │ │ │ │ + rsceq r4, r9, ip, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ @@ -554816,15 +554816,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - rscseq r3, r8, r4, lsr #11 │ │ │ │ + rscseq r3, r8, r4, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 229a54 <__cxa_atexit@plt+0x21dd48> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -554880,15 +554880,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r3, r8, r4, ror r4 │ │ │ │ + rscseq r3, r8, r4, asr r4 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [pc, #120] @ 229bac <__cxa_atexit@plt+0x21dea0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -554918,15 +554918,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbteq r3, [r8], #48 @ 0x30 │ │ │ │ + ldrhteq r3, [r8], #48 @ 0x30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -554935,15 +554935,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 229bf4 <__cxa_atexit@plt+0x21dee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r8, ip, ror r3 │ │ │ │ + rscseq r3, r8, ip, asr r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 229d48 <__cxa_atexit@plt+0x21e03c> │ │ │ │ ldr r7, [pc, #320] @ 229d58 <__cxa_atexit@plt+0x21e04c> │ │ │ │ @@ -555029,16 +555029,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r3, r8, r4, ror r2 │ │ │ │ - rsceq r4, r9, ip, lsr #32 │ │ │ │ + rscseq r3, r8, r4, asr r2 │ │ │ │ + rsceq r4, r9, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -555125,15 +555125,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r3, r8, r0, lsr #1 │ │ │ │ + rscseq r3, r8, r0, lsl #1 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r2, [pc, #120] @ 229f80 <__cxa_atexit@plt+0x21e274> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -555163,15 +555163,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrshteq r2, [r8], #252 @ 0xfc │ │ │ │ + ldrsbteq r2, [r8], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -555180,15 +555180,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 229fc8 <__cxa_atexit@plt+0x21e2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, r8, lsr #31 │ │ │ │ + rscseq r2, r8, r8, lsl #31 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22a168 <__cxa_atexit@plt+0x21e45c> │ │ │ │ ldr r7, [pc, #396] @ 22a178 <__cxa_atexit@plt+0x21e46c> │ │ │ │ @@ -555293,15 +555293,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsceq r3, r9, r0, lsl sp │ │ │ │ + strdeq r3, [r9], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 22a1c8 <__cxa_atexit@plt+0x21e4bc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -555430,16 +555430,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r2, r8, r4, ror #26 │ │ │ │ - rsceq r3, r9, r4, lsl #22 │ │ │ │ + rscseq r2, r8, r4, asr #26 │ │ │ │ + rsceq r3, r9, r4, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22a40c <__cxa_atexit@plt+0x21e700> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -555455,17 +555455,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b da828c <__cxa_atexit@plt+0xd9c580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, r8, lsl fp │ │ │ │ - ldrshteq r2, [r8], #244 @ 0xf4 │ │ │ │ - rsceq r3, r9, ip, lsr #21 │ │ │ │ + ldrshteq r2, [r8], #168 @ 0xa8 │ │ │ │ + ldrsbteq r2, [r8], #244 @ 0xf4 │ │ │ │ + rsceq r3, r9, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 22a488 <__cxa_atexit@plt+0x21e77c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -555486,19 +555486,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 22a49c <__cxa_atexit@plt+0x21e790> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r2, [r8], #160 @ 0xa0 │ │ │ │ - rsceq r3, r9, r4, lsl #21 │ │ │ │ - rscseq r2, r8, r0, lsr #22 │ │ │ │ - rsceq r3, r9, r4, asr sl │ │ │ │ - rsceq r3, r9, r8, ror #20 │ │ │ │ + smlalseq r2, r8, r0, sl │ │ │ │ + rsceq r3, r9, r4, ror #20 │ │ │ │ + rscseq r2, r8, r0, lsl #22 │ │ │ │ + rsceq r3, r9, r4, lsr sl │ │ │ │ + rsceq r3, r9, r8, asr #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22a4f8 <__cxa_atexit@plt+0x21e7ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -555514,17 +555514,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b d97d7c <__cxa_atexit@plt+0xd8c070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, ip, lsr #20 │ │ │ │ - rscseq r2, r8, ip, lsl #30 │ │ │ │ - rsceq r3, r9, r0, lsr #20 │ │ │ │ + rscseq r2, r8, ip, lsl #20 │ │ │ │ + rscseq r2, r8, ip, ror #29 │ │ │ │ + rsceq r3, r9, r0, lsl #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22a560 <__cxa_atexit@plt+0x21e854> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -555540,32 +555540,32 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b d97d7c <__cxa_atexit@plt+0xd8c070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, r4, asr #19 │ │ │ │ - rscseq r2, r8, r8, lsr #29 │ │ │ │ - rsceq r3, r9, r0, lsr sl │ │ │ │ + rscseq r2, r8, r4, lsr #19 │ │ │ │ + rscseq r2, r8, r8, lsl #29 │ │ │ │ + rsceq r3, r9, r0, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22a5a0 <__cxa_atexit@plt+0x21e894> │ │ │ │ ldr r2, [pc, #24] @ 22a5a8 <__cxa_atexit@plt+0x21e89c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2502f4 <__cxa_atexit@plt+0x2445e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, ip, asr r9 │ │ │ │ - ldrdeq r3, [r9], #152 @ 0x98 @ │ │ │ │ + rscseq r2, r8, ip, lsr r9 │ │ │ │ + strhteq r3, [r9], #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22a600 <__cxa_atexit@plt+0x21e8f4> │ │ │ │ ldr r2, [pc, #60] @ 22a60c <__cxa_atexit@plt+0x21e900> │ │ │ │ @@ -555581,18 +555581,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 22a618 <__cxa_atexit@plt+0x21e90c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, ip, lsl r9 │ │ │ │ + ldrshteq r2, [r8], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r2, r8, ip, lsl lr │ │ │ │ - strhteq r3, [r9], #136 @ 0x88 │ │ │ │ + ldrshteq r2, [r8], #220 @ 0xdc │ │ │ │ + smlaleq r3, r9, r8, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, #124] @ 22a6b4 <__cxa_atexit@plt+0x21e9a8> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -555625,15 +555625,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlalseq r2, r8, r0, sp │ │ │ │ + rscseq r2, r8, r0, ror sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 22a72c <__cxa_atexit@plt+0x21ea20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -555654,15 +555654,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrshteq r2, [r8], #204 @ 0xcc │ │ │ │ + ldrsbteq r2, [r8], #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22a774 <__cxa_atexit@plt+0x21ea68> │ │ │ │ @@ -555674,15 +555674,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r8, r4, lsr #25 │ │ │ │ + rscseq r2, r8, r4, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22a7fc <__cxa_atexit@plt+0x21eaf0> │ │ │ │ ldr r2, [pc, #120] @ 22a818 <__cxa_atexit@plt+0x21eb0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -555712,17 +555712,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r8, ip, asr #14 │ │ │ │ + rscseq r2, r8, ip, lsr #14 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r2, r8, ip, lsl r9 │ │ │ │ + ldrshteq r2, [r8], #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22a860 <__cxa_atexit@plt+0x21eb54> │ │ │ │ @@ -555733,16 +555733,16 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r8, ip, lsr #17 │ │ │ │ - rsceq r3, r9, r4, asr #14 │ │ │ │ + rscseq r2, r8, ip, lsl #17 │ │ │ │ + rsceq r3, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp r6, fp │ │ │ │ bcc 22a8d4 <__cxa_atexit@plt+0x21ebc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -555766,19 +555766,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r8, r8, asr #12 │ │ │ │ + rscseq r2, r8, r8, lsr #12 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r9, r0, asr r6 │ │ │ │ - smlaleq r3, r9, r0, r6 │ │ │ │ + rsceq r3, r9, r0, lsr r6 │ │ │ │ + rsceq r3, r9, r0, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ @@ -555798,31 +555798,31 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r2, r8, r4, lsr #21 │ │ │ │ - rsceq r3, r9, ip, lsl r6 │ │ │ │ + rscseq r2, r8, r4, lsl #21 │ │ │ │ + strdeq r3, [r9], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ ldr r3, [pc, #20] @ 22a9a8 <__cxa_atexit@plt+0x21ec9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 22a9ac <__cxa_atexit@plt+0x21eca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r8, r8, asr sl │ │ │ │ - rsceq r3, r9, r0, ror #11 │ │ │ │ + rscseq r2, r8, r8, lsr sl │ │ │ │ + rsceq r3, r9, r0, asr #11 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 22a9ec <__cxa_atexit@plt+0x21ece0> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -555849,17 +555849,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 22aa3c <__cxa_atexit@plt+0x21ed30> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - smlaleq r3, r9, r0, r4 │ │ │ │ + rsceq r3, r9, r0, ror r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r3, r9, r0, asr #10 │ │ │ │ + rsceq r3, r9, r0, lsr #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 22aa74 <__cxa_atexit@plt+0x21ed68> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #148] @ 22aafc <__cxa_atexit@plt+0x21edf0> │ │ │ │ @@ -555899,17 +555899,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rscseq r2, r8, ip, lsl #9 │ │ │ │ + rscseq r2, r8, ip, ror #8 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - rsceq r3, r9, r8, ror r4 │ │ │ │ + rsceq r3, r9, r8, asr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 22ab8c <__cxa_atexit@plt+0x21ee80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -555947,17 +555947,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - ldrsbteq r2, [r8], #60 @ 0x3c │ │ │ │ + ldrhteq r2, [r8], #60 @ 0x3c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strhteq r3, [r9], #56 @ 0x38 │ │ │ │ + smlaleq r3, r9, r8, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22abfc <__cxa_atexit@plt+0x21eef0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #32] @ 22ac10 <__cxa_atexit@plt+0x21ef04> │ │ │ │ @@ -555967,15 +555967,15 @@ │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, r9, r0, ror r3 │ │ │ │ + rsceq r3, r9, r0, asr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 22ac94 <__cxa_atexit@plt+0x21ef88> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -556013,17 +556013,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - ldrsbteq r2, [r8], #36 @ 0x24 │ │ │ │ + ldrhteq r2, [r8], #36 @ 0x24 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - strhteq r3, [r9], #32 │ │ │ │ + smlaleq r3, r9, r0, r2 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 22ad1c <__cxa_atexit@plt+0x21f010> │ │ │ │ cmp r3, #3 │ │ │ │ beq 22ad08 <__cxa_atexit@plt+0x21effc> │ │ │ │ @@ -556070,17 +556070,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - rscseq r2, r8, r0, ror #3 │ │ │ │ + rscseq r2, r8, r0, asr #3 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - rsceq r3, r9, ip, asr #3 │ │ │ │ + rsceq r3, r9, ip, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22ae2c <__cxa_atexit@plt+0x21f120> │ │ │ │ @@ -556108,18 +556108,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 22ae50 <__cxa_atexit@plt+0x21f144> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ - rscseq r2, r8, r8, lsr r1 │ │ │ │ + rscseq r2, r8, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r3, r9, r0, lsl r1 │ │ │ │ + strdeq r3, [r9], #0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r3, [pc, #48] @ 22aea4 <__cxa_atexit@plt+0x21f198> │ │ │ │ addcs r3, pc, r3 │ │ │ │ @@ -556132,18 +556132,18 @@ │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #20] @ 22aeac <__cxa_atexit@plt+0x21f1a0> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ ldrcs r7, [pc, #16] @ 22aeb0 <__cxa_atexit@plt+0x21f1a4> │ │ │ │ addcs r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r2, r8, r8, rrx │ │ │ │ - rsceq r3, r9, r8, rrx │ │ │ │ - rsceq r3, r9, r0, rrx │ │ │ │ - rsceq r3, r9, r0, lsr #1 │ │ │ │ + rscseq r2, r8, r8, asr #32 │ │ │ │ + rsceq r3, r9, r8, asr #32 │ │ │ │ + rsceq r3, r9, r0, asr #32 │ │ │ │ + rsceq r3, r9, r0, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ @@ -556169,15 +556169,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r3, r9, r8, lsl r0 │ │ │ │ + strdeq r2, [r9], #248 @ 0xf8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 22af88 <__cxa_atexit@plt+0x21f27c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -556190,38 +556190,38 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r2, r9, r4, asr #31 │ │ │ │ + rsceq r2, r9, r4, lsr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 22afbc <__cxa_atexit@plt+0x21f2b0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - smlaleq r2, r9, r4, pc @ │ │ │ │ + rsceq r2, r9, r4, ror pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 22afe8 <__cxa_atexit@plt+0x21f2dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, r9, ip, asr pc │ │ │ │ + rsceq r2, r9, ip, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 22b010 <__cxa_atexit@plt+0x21f304> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -556263,15 +556263,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlalseq r2, r8, r8, r3 │ │ │ │ + rscseq r2, r8, r8, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 22b124 <__cxa_atexit@plt+0x21f418> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -556292,15 +556292,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r8, r4, lsl #6 │ │ │ │ + rscseq r2, r8, r4, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22b16c <__cxa_atexit@plt+0x21f460> │ │ │ │ @@ -556312,16 +556312,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r8, ip, lsr #5 │ │ │ │ - strdeq r2, [r9], #216 @ 0xd8 @ │ │ │ │ + rscseq r2, r8, ip, lsl #5 │ │ │ │ + ldrdeq r2, [r9], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22b1e8 <__cxa_atexit@plt+0x21f4dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -556347,18 +556347,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r8, lsr sp │ │ │ │ + rscseq r1, r8, r8, lsl sp │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - rsceq r2, r9, ip, asr sp │ │ │ │ + rsceq r2, r9, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -556389,18 +556389,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 22b2b4 <__cxa_atexit@plt+0x21f5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - rscseq r1, r8, r0, asr sp │ │ │ │ + rscseq r1, r8, r0, lsr sp │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq r2, r9, ip, lsr #26 │ │ │ │ rsceq r2, r9, ip, lsl #26 │ │ │ │ + rsceq r2, r9, ip, ror #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 22b358 <__cxa_atexit@plt+0x21f64c> │ │ │ │ ldr r7, [pc, #196] @ 22b3a0 <__cxa_atexit@plt+0x21f694> │ │ │ │ @@ -556452,19 +556452,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - rscseq r1, r8, ip, lsr #25 │ │ │ │ + rscseq r1, r8, ip, lsl #25 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - rsceq r2, r9, ip, asr #24 │ │ │ │ - rsceq r2, r9, ip, ror ip │ │ │ │ - rscseq r2, r8, ip, lsl #1 │ │ │ │ + rsceq r2, r9, ip, lsr #24 │ │ │ │ + rsceq r2, r9, ip, asr ip │ │ │ │ + rscseq r2, r8, ip, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22b3f0 <__cxa_atexit@plt+0x21f6e4> │ │ │ │ @@ -556473,15 +556473,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r1, r8, r8, ror #31 │ │ │ │ + rscseq r1, r8, r8, asr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -556494,16 +556494,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 22b454 <__cxa_atexit@plt+0x21f748> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r0, lsr #31 │ │ │ │ - smlaleq r2, r9, ip, fp │ │ │ │ + rscseq r1, r8, r0, lsl #31 │ │ │ │ + rsceq r2, r9, ip, ror fp │ │ │ │ rsceq fp, r4, r8, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -556519,15 +556519,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22b4b4 <__cxa_atexit@plt+0x21f7a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rsceq r2, r9, r0, asr #22 │ │ │ │ + rsceq r2, r9, r0, lsr #22 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -556544,15 +556544,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 22b518 <__cxa_atexit@plt+0x21f80c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r2, [r9], #172 @ 0xac @ │ │ │ │ + strhteq r2, [r9], #172 @ 0xac │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22b548 <__cxa_atexit@plt+0x21f83c> │ │ │ │ ldr r3, [pc, #40] @ 22b560 <__cxa_atexit@plt+0x21f854> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ @@ -556561,15 +556561,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 22b55c <__cxa_atexit@plt+0x21f850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r1, [r8], #152 @ 0x98 │ │ │ │ + ldrsbteq r1, [r8], #152 @ 0x98 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22b5d0 <__cxa_atexit@plt+0x21f8c4> │ │ │ │ mov r3, r5 │ │ │ │ @@ -556604,15 +556604,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r1, r8, r0, ror r9 │ │ │ │ + rscseq r1, r8, r0, asr r9 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 22b670 <__cxa_atexit@plt+0x21f964> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -556631,15 +556631,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #12] @ 22b674 <__cxa_atexit@plt+0x21f968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq r1, r8, r4, ror #17 │ │ │ │ + rscseq r1, r8, r4, asr #17 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ bne 22b6a0 <__cxa_atexit@plt+0x21f994> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -556647,15 +556647,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ b 1001aa0 <__cxa_atexit@plt+0xff5d94> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [pc, #8] @ 22b6b4 <__cxa_atexit@plt+0x21f9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r0, lsr #17 │ │ │ │ + rscseq r1, r8, r0, lsl #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22b6fc <__cxa_atexit@plt+0x21f9f0> │ │ │ │ ldr r7, [pc, #52] @ 22b70c <__cxa_atexit@plt+0x21fa00> │ │ │ │ @@ -556670,15 +556670,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22b710 <__cxa_atexit@plt+0x21fa04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r2, r9, r8, ror #17 │ │ │ │ + rsceq r2, r9, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ @@ -556753,15 +556753,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 22b85c <__cxa_atexit@plt+0x21fb50> │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - rsceq r2, r9, r0, lsr #15 │ │ │ │ + rsceq r2, r9, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ @@ -556813,15 +556813,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22b94c <__cxa_atexit@plt+0x21fc40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r2, r9, r8, lsr #13 │ │ │ │ + rsceq r2, r9, r8, lsl #13 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldmib r3, {r1, r2, lr} │ │ │ │ ldr r0, [r3, #16] │ │ │ │ @@ -556844,15 +556844,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22b9c8 <__cxa_atexit@plt+0x21fcbc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ - rsceq r2, r9, ip, lsr #12 │ │ │ │ + rsceq r2, r9, ip, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22ba8c <__cxa_atexit@plt+0x21fd80> │ │ │ │ ldr r2, [pc, #176] @ 22ba9c <__cxa_atexit@plt+0x21fd90> │ │ │ │ @@ -556900,15 +556900,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22baa8 <__cxa_atexit@plt+0x21fd9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq r2, r9, ip, asr r5 │ │ │ │ + rsceq r2, r9, ip, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ @@ -556962,15 +556962,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 22bba0 <__cxa_atexit@plt+0x21fe94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r8], #48 @ 0x30 │ │ │ │ + smlalseq r1, r8, r0, r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22bc20 <__cxa_atexit@plt+0x21ff14> │ │ │ │ ldr r7, [pc, #120] @ 22bc3c <__cxa_atexit@plt+0x21ff30> │ │ │ │ @@ -557003,15 +557003,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rscseq r1, r8, ip, lsl r3 │ │ │ │ + ldrshteq r1, [r8], #44 @ 0x2c │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 22bcbc <__cxa_atexit@plt+0x21ffb0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -557035,15 +557035,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #16] @ 22bcc4 <__cxa_atexit@plt+0x21ffb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - smlalseq r1, r8, r4, r2 │ │ │ │ + rscseq r1, r8, r4, ror r2 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r3, #24]! │ │ │ │ cmp r2, r1 │ │ │ │ bne 22bd00 <__cxa_atexit@plt+0x21fff4> │ │ │ │ @@ -557055,30 +557055,30 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1001aa0 <__cxa_atexit@plt+0xff5d94> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 22bd14 <__cxa_atexit@plt+0x220008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, ip, lsr r2 │ │ │ │ + rscseq r1, r8, ip, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 22bd4c <__cxa_atexit@plt+0x220040> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 22bd50 <__cxa_atexit@plt+0x220044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r8, lsl r2 │ │ │ │ - rscseq r1, r8, ip, lsl #4 │ │ │ │ + ldrshteq r1, [r8], #24 │ │ │ │ + rscseq r1, r8, ip, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22bda4 <__cxa_atexit@plt+0x220098> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557093,15 +557093,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22bdb0 <__cxa_atexit@plt+0x2200a4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, ip, ror r1 │ │ │ │ + rscseq r1, r8, ip, asr r1 │ │ │ │ strhteq fp, [r4], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22be04 <__cxa_atexit@plt+0x2200f8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -557117,15 +557117,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22be10 <__cxa_atexit@plt+0x220104> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, ip, lsl r1 │ │ │ │ + ldrshteq r1, [r8], #12 │ │ │ │ rsceq fp, r4, lr, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22be64 <__cxa_atexit@plt+0x220158> │ │ │ │ mov r0, r4 │ │ │ │ @@ -557141,24 +557141,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 22be70 <__cxa_atexit@plt+0x220164> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r8], #12 │ │ │ │ + smlalseq r1, r8, ip, r0 │ │ │ │ rsceq fp, r4, r4, ror #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 22be90 <__cxa_atexit@plt+0x220184> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b d7d648 <__cxa_atexit@plt+0xd7193c> │ │ │ │ - rscseq r1, r8, ip, ror #9 │ │ │ │ + rscseq r1, r8, ip, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22bee4 <__cxa_atexit@plt+0x2201d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557173,15 +557173,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22bef0 <__cxa_atexit@plt+0x2201e4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, ip, lsr r0 │ │ │ │ + rscseq r1, r8, ip, lsl r0 │ │ │ │ rsceq fp, r4, r2, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22bf44 <__cxa_atexit@plt+0x220238> │ │ │ │ mov r0, r4 │ │ │ │ @@ -557197,15 +557197,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22bf50 <__cxa_atexit@plt+0x220244> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r8], #252 @ 0xfc │ │ │ │ + ldrhteq r0, [r8], #252 @ 0xfc │ │ │ │ strdeq fp, [r4], #20 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22bfa4 <__cxa_atexit@plt+0x220298> │ │ │ │ mov r0, r4 │ │ │ │ @@ -557221,17 +557221,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 22bfb0 <__cxa_atexit@plt+0x2202a4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, ip, ror pc │ │ │ │ + rscseq r0, r8, ip, asr pc │ │ │ │ rsceq fp, r4, ip, lsl #3 │ │ │ │ - rsceq r2, r9, ip, asr #1 │ │ │ │ + rsceq r2, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 22c020 <__cxa_atexit@plt+0x220314> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557252,19 +557252,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 22c034 <__cxa_atexit@plt+0x220328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r8, lsl pc │ │ │ │ - rscseq r1, r8, r8, ror r3 │ │ │ │ - rscseq r0, r8, r0, lsl #31 │ │ │ │ - rscseq r1, r8, ip, ror #7 │ │ │ │ - rsceq r2, r9, r0, asr r0 │ │ │ │ + ldrshteq r0, [r8], #232 @ 0xe8 │ │ │ │ + rscseq r1, r8, r8, asr r3 │ │ │ │ + rscseq r0, r8, r0, ror #30 │ │ │ │ + rscseq r1, r8, ip, asr #7 │ │ │ │ + rsceq r2, r9, r0, lsr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c074 <__cxa_atexit@plt+0x220368> │ │ │ │ @@ -557277,22 +557277,22 @@ │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22c090 <__cxa_atexit@plt+0x220384> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r2, r9, r4, lsr #32 │ │ │ │ - rsceq r2, r9, r0, lsr #32 │ │ │ │ + rsceq r2, r9, r4 │ │ │ │ + rsceq r2, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ b d79df4 <__cxa_atexit@plt+0xd6e0e8> │ │ │ │ - strdeq r1, [r9], #240 @ 0xf0 @ │ │ │ │ + ldrdeq r1, [r9], #240 @ 0xf0 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22c0e4 <__cxa_atexit@plt+0x2203d8> │ │ │ │ @@ -557305,16 +557305,16 @@ │ │ │ │ b e448e0 <__cxa_atexit@plt+0xe38bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22c100 <__cxa_atexit@plt+0x2203f4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, r9, r8, asr #31 │ │ │ │ - strhteq r1, [r9], #248 @ 0xf8 │ │ │ │ + rsceq r1, r9, r8, lsr #31 │ │ │ │ + smlaleq r1, r9, r8, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22c138 <__cxa_atexit@plt+0x22042c> │ │ │ │ @@ -557323,15 +557323,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r8, r4, ror #28 │ │ │ │ + rscseq r0, r8, r4, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22c198 <__cxa_atexit@plt+0x22048c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557346,27 +557346,27 @@ │ │ │ │ ldr r8, [pc, #24] @ 22c1a4 <__cxa_atexit@plt+0x220498> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r8, lsl #27 │ │ │ │ + rscseq r0, r8, r8, ror #26 │ │ │ │ rsceq sl, r4, fp, lsl #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #16] @ 22c1cc <__cxa_atexit@plt+0x2204c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 22c1d0 <__cxa_atexit@plt+0x2204c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ - ldrhteq r1, [r8], #24 │ │ │ │ - rscseq r1, r8, ip, lsr r2 │ │ │ │ + smlalseq r1, r8, r8, r1 │ │ │ │ + rscseq r1, r8, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22c224 <__cxa_atexit@plt+0x220518> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -557381,15 +557381,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22c230 <__cxa_atexit@plt+0x220524> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [r8], #204 @ 0xcc │ │ │ │ + ldrsbteq r0, [r8], #204 @ 0xcc │ │ │ │ strdeq sl, [r4], #237 @ 0xed @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -557415,17 +557415,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22c2a8 <__cxa_atexit@plt+0x22059c> │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, lsl #25 │ │ │ │ - rscseq r1, r8, r4, lsl #3 │ │ │ │ - rsceq r1, r9, r4, asr lr │ │ │ │ + rscseq r0, r8, r0, ror #24 │ │ │ │ + rscseq r1, r8, r4, ror #2 │ │ │ │ + rsceq r1, r9, r4, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c300 <__cxa_atexit@plt+0x2205f4> │ │ │ │ ldr r2, [pc, #40] @ 22c308 <__cxa_atexit@plt+0x2205fc> │ │ │ │ @@ -557437,15 +557437,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, r9, ip, ror #27 │ │ │ │ + rsceq r1, r9, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22c338 <__cxa_atexit@plt+0x22062c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -557453,16 +557453,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22c34c <__cxa_atexit@plt+0x220640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r8, r4, lsr r0 │ │ │ │ - ldrdeq r1, [r9], #212 @ 0xd4 @ │ │ │ │ + rscseq r1, r8, r4, lsl r0 │ │ │ │ + strhteq r1, [r9], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22c3d0 <__cxa_atexit@plt+0x2206c4> │ │ │ │ @@ -557493,30 +557493,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22c3e0 <__cxa_atexit@plt+0x2206d4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, ror #22 │ │ │ │ + rscseq r0, r8, r0, asr #22 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - strdeq r1, [r9], #200 @ 0xc8 @ │ │ │ │ + ldrdeq r1, [r9], #200 @ 0xc8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557550,18 +557550,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq r0, r8, r8, lsl fp │ │ │ │ + ldrshteq r0, [r8], #168 @ 0xa8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r1, r9, r8, asr ip │ │ │ │ + rsceq r1, r9, r8, lsr ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22c578 <__cxa_atexit@plt+0x22086c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557599,20 +557599,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r8], #152 @ 0x98 │ │ │ │ + ldrhteq r0, [r8], #152 @ 0x98 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, r9, r8, ror #22 │ │ │ │ - rscseq r0, r8, r8, lsr #20 │ │ │ │ - rsceq r1, r9, r0, asr #22 │ │ │ │ + rsceq r1, r9, r8, asr #22 │ │ │ │ + rscseq r0, r8, r8, lsl #20 │ │ │ │ + rsceq r1, r9, r0, lsr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22c5e0 <__cxa_atexit@plt+0x2208d4> │ │ │ │ @@ -557621,16 +557621,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r0, [r8], #156 @ 0x9c │ │ │ │ - rsceq r1, r9, r0, lsl fp │ │ │ │ + smlalseq r0, r8, ip, r9 │ │ │ │ + strdeq r1, [r9], #160 @ 0xa0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c634 <__cxa_atexit@plt+0x220928> │ │ │ │ ldr r2, [pc, #40] @ 22c63c <__cxa_atexit@plt+0x220930> │ │ │ │ @@ -557642,15 +557642,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, r9, r4, lsr sl │ │ │ │ + rsceq r1, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22c66c <__cxa_atexit@plt+0x220960> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -557658,16 +557658,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22c680 <__cxa_atexit@plt+0x220974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, lsl #26 │ │ │ │ - rsceq r1, r9, r8, asr #21 │ │ │ │ + rscseq r0, r8, r0, ror #25 │ │ │ │ + rsceq r1, r9, r8, lsr #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22c6fc <__cxa_atexit@plt+0x2209f0> │ │ │ │ @@ -557696,30 +557696,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22c70c <__cxa_atexit@plt+0x220a00> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, ip, lsr #16 │ │ │ │ + rscseq r0, r8, ip, lsl #16 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - strdeq r1, [r9], #148 @ 0x94 @ │ │ │ │ + ldrdeq r1, [r9], #148 @ 0x94 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557751,18 +557751,18 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrshteq r0, [r8], #112 @ 0x70 │ │ │ │ + ldrsbteq r0, [r8], #112 @ 0x70 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r1, r9, r4, ror #18 │ │ │ │ + rsceq r1, r9, r4, asr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22c894 <__cxa_atexit@plt+0x220b88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557798,20 +557798,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r8], #100 @ 0x64 │ │ │ │ + smlalseq r0, r8, r4, r6 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, r9, r4, lsr r8 │ │ │ │ - rscseq r0, r8, ip, lsl #14 │ │ │ │ - rsceq r1, r9, r8, ror #15 │ │ │ │ + rsceq r1, r9, r4, lsl r8 │ │ │ │ + rscseq r0, r8, ip, ror #13 │ │ │ │ + rsceq r1, r9, r8, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22c8fc <__cxa_atexit@plt+0x220bf0> │ │ │ │ @@ -557820,16 +557820,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r8, r0, lsr #13 │ │ │ │ - strdeq r1, [r9], #116 @ 0x74 @ │ │ │ │ + rscseq r0, r8, r0, lsl #13 │ │ │ │ + ldrdeq r1, [r9], #116 @ 0x74 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22c950 <__cxa_atexit@plt+0x220c44> │ │ │ │ ldr r2, [pc, #40] @ 22c958 <__cxa_atexit@plt+0x220c4c> │ │ │ │ @@ -557841,15 +557841,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, r9, r8, lsl r7 │ │ │ │ + strdeq r1, [r9], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22c988 <__cxa_atexit@plt+0x220c7c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -557857,16 +557857,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22c99c <__cxa_atexit@plt+0x220c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r4, ror #19 │ │ │ │ - rsceq r1, r9, r4, asr #15 │ │ │ │ + rscseq r0, r8, r4, asr #19 │ │ │ │ + rsceq r1, r9, r4, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22ca18 <__cxa_atexit@plt+0x220d0c> │ │ │ │ @@ -557895,30 +557895,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22ca28 <__cxa_atexit@plt+0x220d1c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, lsl r5 │ │ │ │ + ldrshteq r0, [r8], #64 @ 0x40 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - strdeq r1, [r9], #96 @ 0x60 @ │ │ │ │ + ldrdeq r1, [r9], #96 @ 0x60 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -557948,18 +557948,18 @@ │ │ │ │ stm r2, {r1, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrsbteq r0, [r8], #64 @ 0x40 │ │ │ │ + ldrhteq r0, [r8], #64 @ 0x40 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq r1, r9, r0, ror r6 │ │ │ │ + rsceq r1, r9, r0, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22cba8 <__cxa_atexit@plt+0x220e9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -557995,20 +557995,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, lsr #7 │ │ │ │ + rscseq r0, r8, r0, lsl #7 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strhteq r1, [r9], #68 @ 0x44 │ │ │ │ - ldrshteq r0, [r8], #56 @ 0x38 │ │ │ │ - rsceq r1, r9, r4, asr #9 │ │ │ │ + smlaleq r1, r9, r4, r4 │ │ │ │ + ldrsbteq r0, [r8], #56 @ 0x38 │ │ │ │ + rsceq r1, r9, r4, lsr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22cc10 <__cxa_atexit@plt+0x220f04> │ │ │ │ @@ -558017,16 +558017,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r0, r8, ip, lsl #7 │ │ │ │ - rsceq r1, r9, r0, ror #9 │ │ │ │ + rscseq r0, r8, ip, ror #6 │ │ │ │ + rsceq r1, r9, r0, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22cc64 <__cxa_atexit@plt+0x220f58> │ │ │ │ ldr r2, [pc, #40] @ 22cc6c <__cxa_atexit@plt+0x220f60> │ │ │ │ @@ -558038,15 +558038,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r1, r9, r4, lsl #8 │ │ │ │ + rsceq r1, r9, r4, ror #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22cc9c <__cxa_atexit@plt+0x220f90> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -558054,16 +558054,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22ccb0 <__cxa_atexit@plt+0x220fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r8], #96 @ 0x60 │ │ │ │ - ldrdeq r1, [r9], #64 @ 0x40 @ │ │ │ │ + ldrhteq r0, [r8], #96 @ 0x60 │ │ │ │ + strhteq r1, [r9], #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22cd24 <__cxa_atexit@plt+0x221018> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558090,30 +558090,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r8, r0, lsl #4 │ │ │ │ + rscseq r0, r8, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r1, r9, r4, lsl #8 │ │ │ │ + rsceq r1, r9, r4, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -558141,18 +558141,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rscseq r0, r8, ip, asr #3 │ │ │ │ + rscseq r0, r8, ip, lsr #3 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq r1, r9, r0, lsl #7 │ │ │ │ + rsceq r1, r9, r0, ror #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22cea0 <__cxa_atexit@plt+0x221194> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558185,20 +558185,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r8, ip, r0 │ │ │ │ + rscseq r0, r8, ip, ror r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r1, r9, r0, asr #3 │ │ │ │ - rscseq r0, r8, r4, lsl #2 │ │ │ │ - smlaleq r1, r9, r8, r1 │ │ │ │ + rsceq r1, r9, r0, lsr #3 │ │ │ │ + rscseq r0, r8, r4, ror #1 │ │ │ │ + rsceq r1, r9, r8, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22cf08 <__cxa_atexit@plt+0x2211fc> │ │ │ │ @@ -558207,16 +558207,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r0, r8, r4, r0 │ │ │ │ - ldrdeq r1, [r9], #24 @ │ │ │ │ + rscseq r0, r8, r4, ror r0 │ │ │ │ + strhteq r1, [r9], #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22cf5c <__cxa_atexit@plt+0x221250> │ │ │ │ ldr r2, [pc, #40] @ 22cf64 <__cxa_atexit@plt+0x221258> │ │ │ │ @@ -558228,15 +558228,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r1, [r9], #4 @ │ │ │ │ + strhteq r1, [r9], #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22cf94 <__cxa_atexit@plt+0x221288> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -558244,16 +558244,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22cfa8 <__cxa_atexit@plt+0x22129c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r8], #56 @ 0x38 │ │ │ │ - strdeq r1, [r9], #28 @ │ │ │ │ + ldrhteq r0, [r8], #56 @ 0x38 │ │ │ │ + ldrdeq r1, [r9], #28 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 22d014 <__cxa_atexit@plt+0x221308> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -558278,30 +558278,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r8, lsl #30 │ │ │ │ + rscseq pc, r7, r8, ror #29 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r1, r9, r4, ror r0 │ │ │ │ + rsceq r1, r9, r4, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22d0b0 <__cxa_atexit@plt+0x2213a4> │ │ │ │ ldr r2, [pc, #40] @ 22d0b8 <__cxa_atexit@plt+0x2213ac> │ │ │ │ @@ -558313,27 +558313,27 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r0, r9, r4, ror #30 │ │ │ │ + rsceq r0, r9, r4, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #-4] │ │ │ │ ldrne r7, [pc, #8] @ 22d0e8 <__cxa_atexit@plt+0x2213dc> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r8, r8, r2 │ │ │ │ - rsceq r1, r9, ip, asr #1 │ │ │ │ + rscseq r0, r8, r8, ror r2 │ │ │ │ + rsceq r1, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22d190 <__cxa_atexit@plt+0x221484> │ │ │ │ @@ -558373,33 +558373,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22d1a0 <__cxa_atexit@plt+0x221494> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r4, asr #27 │ │ │ │ + rscseq pc, r7, r4, lsr #27 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq pc, r7, r8, lsr lr @ │ │ │ │ + rscseq pc, r7, r8, lsl lr @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq r0, r9, r0, asr #31 │ │ │ │ + rsceq r0, r9, r0, lsr #31 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -558435,20 +558435,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 22d2b0 <__cxa_atexit@plt+0x2215a4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rscseq pc, r7, r0, asr sp @ │ │ │ │ + rscseq pc, r7, r0, lsr sp @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rsceq r0, r9, r4, lsr pc │ │ │ │ - ldrshteq r0, [r8], #8 │ │ │ │ - rsceq r0, r9, ip, lsl #30 │ │ │ │ + rsceq r0, r9, r4, lsl pc │ │ │ │ + ldrsbteq r0, [r8], #8 │ │ │ │ + rsceq r0, r9, ip, ror #29 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22d37c <__cxa_atexit@plt+0x221670> │ │ │ │ ldr r3, [pc, #204] @ 22d3a8 <__cxa_atexit@plt+0x22169c> │ │ │ │ @@ -558502,21 +558502,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 22d3bc <__cxa_atexit@plt+0x2216b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - rscseq pc, r7, ip, ror #24 │ │ │ │ + rscseq pc, r7, ip, asr #24 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rsceq r0, r9, ip, lsr #28 │ │ │ │ - rsceq r0, r9, r0, asr lr │ │ │ │ - rscseq r0, r8, r4 │ │ │ │ - rsceq r0, r9, r0, lsl #28 │ │ │ │ + rsceq r0, r9, ip, lsl #28 │ │ │ │ + rsceq r0, r9, r0, lsr lr │ │ │ │ + rscseq pc, r7, r4, ror #31 │ │ │ │ + rsceq r0, r9, r0, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -558555,30 +558555,30 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 22d490 <__cxa_atexit@plt+0x221784> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - rscseq pc, r7, r0, ror fp @ │ │ │ │ + rscseq pc, r7, r0, asr fp @ │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - rsceq r0, r9, r4, asr sp │ │ │ │ - rscseq pc, r7, r8, lsl pc @ │ │ │ │ + rsceq r0, r9, r4, lsr sp │ │ │ │ + ldrshteq pc, [r7], #232 @ 0xe8 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 22d4bc <__cxa_atexit@plt+0x2217b0> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - rsceq r0, r9, r4, lsr #26 │ │ │ │ - rsceq r0, r9, r8, lsl sp │ │ │ │ + rsceq r0, r9, r4, lsl #26 │ │ │ │ + strdeq r0, [r9], #200 @ 0xc8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22d508 <__cxa_atexit@plt+0x2217fc> │ │ │ │ ldr r2, [pc, #48] @ 22d514 <__cxa_atexit@plt+0x221808> │ │ │ │ @@ -558591,18 +558591,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 22d51c <__cxa_atexit@plt+0x221810> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r8, lsl #20 │ │ │ │ - rsceq r0, r9, r4, ror #25 │ │ │ │ - rscseq pc, r7, r8, lsl #21 │ │ │ │ - strhteq r0, [r9], #196 @ 0xc4 │ │ │ │ + rscseq pc, r7, r8, ror #19 │ │ │ │ + rsceq r0, r9, r4, asr #25 │ │ │ │ + rscseq pc, r7, r8, ror #20 │ │ │ │ + smlaleq r0, r9, r4, ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -558619,17 +558619,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 22d588 <__cxa_atexit@plt+0x22187c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq pc, r7, ip, lsl lr @ │ │ │ │ - rsceq r0, r9, r4, ror ip │ │ │ │ - rsceq r0, r9, r4, ror #24 │ │ │ │ + ldrshteq pc, [r7], #220 @ 0xdc @ │ │ │ │ + rsceq r0, r9, r4, asr ip │ │ │ │ + rsceq r0, r9, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22d5e4 <__cxa_atexit@plt+0x2218d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -558645,17 +558645,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r0, asr #18 │ │ │ │ - rsceq r0, r9, r0, lsl ip │ │ │ │ - rsceq r0, r9, ip, lsl #24 │ │ │ │ + rscseq pc, r7, r0, lsr #18 │ │ │ │ + strdeq r0, [r9], #176 @ 0xb0 @ │ │ │ │ + rsceq r0, r9, ip, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 22d660 <__cxa_atexit@plt+0x221954> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -558676,27 +558676,27 @@ │ │ │ │ ldr r7, [pc, #32] @ 22d674 <__cxa_atexit@plt+0x221968> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [r7], #136 @ 0x88 @ │ │ │ │ - rscseq pc, r7, r4, asr #26 │ │ │ │ - rscseq pc, r7, r0, asr #18 │ │ │ │ - strhteq r0, [r9], #180 @ 0xb4 │ │ │ │ + ldrhteq pc, [r7], #136 @ 0x88 @ │ │ │ │ + rscseq pc, r7, r4, lsr #26 │ │ │ │ + rscseq pc, r7, r0, lsr #18 │ │ │ │ smlaleq r0, r9, r4, fp │ │ │ │ + rsceq r0, r9, r4, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 22d698 <__cxa_atexit@plt+0x22198c> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq r0, r9, r4, lsl #23 │ │ │ │ + rsceq r0, r9, r4, ror #22 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 22d724 <__cxa_atexit@plt+0x221a18> │ │ │ │ add r7, r5, #8 │ │ │ │ ldr lr, [r5] │ │ │ │ @@ -558732,16 +558732,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 22d748 <__cxa_atexit@plt+0x221a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ - rsceq r0, r9, r4, lsr fp │ │ │ │ - rsceq r0, r9, ip, lsl #22 │ │ │ │ + rsceq r0, r9, r4, lsl fp │ │ │ │ + rsceq r0, r9, ip, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22d7a0 <__cxa_atexit@plt+0x221a94> │ │ │ │ ldr r2, [pc, #60] @ 22d7a8 <__cxa_atexit@plt+0x221a9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -558756,17 +558756,17 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r0, lsl #15 │ │ │ │ + rscseq pc, r7, r0, ror #14 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r0, r9, r8, lsr #21 │ │ │ │ + rsceq r0, r9, r8, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -558779,17 +558779,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 22d808 <__cxa_atexit@plt+0x221afc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r8, lsl #14 │ │ │ │ + rscseq pc, r7, r8, ror #13 │ │ │ │ rsceq r9, r4, sp, lsl r9 │ │ │ │ - rsceq r0, r9, r0, lsr #20 │ │ │ │ + rsceq r0, r9, r0, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 22d854 <__cxa_atexit@plt+0x221b48> │ │ │ │ @@ -558804,16 +558804,16 @@ │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq pc, r7, r0, asr #23 │ │ │ │ - rsceq r0, r9, r0, asr #19 │ │ │ │ + rscseq pc, r7, r0, lsr #23 │ │ │ │ + rsceq r0, r9, r0, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22d8d0 <__cxa_atexit@plt+0x221bc4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -558837,18 +558837,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, ip, asr #12 │ │ │ │ + rscseq pc, r7, ip, lsr #12 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ strdeq r9, [r4], #126 @ 0x7e @ │ │ │ │ - rsceq r0, r9, r0, asr #18 │ │ │ │ + rsceq r0, r9, r0, lsr #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22d974 <__cxa_atexit@plt+0x221c68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -558880,23 +558880,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq r0, r9, r8, lsl #17 │ │ │ │ + rsceq r0, r9, r8, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - rsceq r0, r9, r0, lsl #17 │ │ │ │ + rsceq r0, r9, r0, ror #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22da24 <__cxa_atexit@plt+0x221d18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -558922,18 +558922,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r0, lsl #10 │ │ │ │ + rscseq pc, r7, r0, ror #9 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ strhteq r9, [r4], #108 @ 0x6c │ │ │ │ - strdeq r0, [r9], #124 @ 0x7c @ │ │ │ │ + ldrdeq r0, [r9], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22dad8 <__cxa_atexit@plt+0x221dcc> │ │ │ │ @@ -558967,19 +558967,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22dae8 <__cxa_atexit@plt+0x221ddc> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, r8, ror #8 │ │ │ │ + rscseq pc, r7, r8, asr #8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq pc, r7, r0, lsr #12 │ │ │ │ - rscseq pc, r7, r4, asr r4 @ │ │ │ │ - rsceq r0, r9, r4, asr #14 │ │ │ │ + rscseq pc, r7, r0, lsl #12 │ │ │ │ + rscseq pc, r7, r4, lsr r4 @ │ │ │ │ + rsceq r0, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22db94 <__cxa_atexit@plt+0x221e88> │ │ │ │ @@ -559014,20 +559014,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22dba4 <__cxa_atexit@plt+0x221e98> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, ip, lsr #7 │ │ │ │ + rscseq pc, r7, ip, lsl #7 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq pc, r7, ip, ror #10 │ │ │ │ - rscseq pc, r7, r0, lsr #7 │ │ │ │ + rscseq pc, r7, ip, asr #10 │ │ │ │ + rscseq pc, r7, r0, lsl #7 │ │ │ │ rsceq r9, r4, r9, asr r5 │ │ │ │ - rsceq r0, r9, r4, lsl #13 │ │ │ │ + rsceq r0, r9, r4, ror #12 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22dc50 <__cxa_atexit@plt+0x221f44> │ │ │ │ @@ -559061,19 +559061,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22dc60 <__cxa_atexit@plt+0x221f54> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r7, ip, ror #5 │ │ │ │ + rscseq pc, r7, ip, asr #5 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq pc, r7, r8, lsr #9 │ │ │ │ - ldrsbteq pc, [r7], #44 @ 0x2c @ │ │ │ │ - rsceq r0, r9, r8, asr #11 │ │ │ │ + rscseq pc, r7, r8, lsl #9 │ │ │ │ + ldrhteq pc, [r7], #44 @ 0x2c @ │ │ │ │ + rsceq r0, r9, r8, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -559101,18 +559101,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rscseq pc, r7, ip, lsl #8 │ │ │ │ - rscseq pc, r7, r0, asr #4 │ │ │ │ + rscseq pc, r7, ip, ror #7 │ │ │ │ + rscseq pc, r7, r0, lsr #4 │ │ │ │ rsceq r9, r4, r8, lsl #8 │ │ │ │ - rsceq r0, r9, r0, lsr r5 │ │ │ │ + rsceq r0, r9, r0, lsl r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22dde0 <__cxa_atexit@plt+0x2220d4> │ │ │ │ @@ -559168,21 +559168,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq pc, r7, r8, r1 @ │ │ │ │ - rscseq pc, r7, ip, ror #6 │ │ │ │ - smlalseq pc, r7, r8, r1 @ │ │ │ │ + rscseq pc, r7, r8, ror r1 @ │ │ │ │ + rscseq pc, r7, ip, asr #6 │ │ │ │ + rscseq pc, r7, r8, ror r1 @ │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - rscseq pc, r7, r8, lsl r3 @ │ │ │ │ + ldrshteq pc, [r7], #40 @ 0x28 @ │ │ │ │ rsceq r9, r4, r0, lsr #6 │ │ │ │ - rsceq r0, r9, r4, lsl r4 │ │ │ │ + strdeq r0, [r9], #52 @ 0x34 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -559204,16 +559204,16 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - rscseq pc, r7, r8, ror #4 │ │ │ │ - smlalseq pc, r7, r0, r0 @ │ │ │ │ + rscseq pc, r7, r8, asr #4 │ │ │ │ + rscseq pc, r7, r0, ror r0 @ │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -559254,16 +559254,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 22df70 <__cxa_atexit@plt+0x222264> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rsceq r0, r9, ip, lsl #6 │ │ │ │ rsceq r0, r9, ip, ror #5 │ │ │ │ + rsceq r0, r9, ip, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22dfe4 <__cxa_atexit@plt+0x2222d8> │ │ │ │ @@ -559290,16 +559290,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22e000 <__cxa_atexit@plt+0x2222f4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r0, r9, r8, lsl #5 │ │ │ │ - rsceq r0, r9, r0, ror #4 │ │ │ │ + rsceq r0, r9, r8, ror #4 │ │ │ │ + rsceq r0, r9, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 22e040 <__cxa_atexit@plt+0x222334> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -559307,15 +559307,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 22e038 <__cxa_atexit@plt+0x22232c> │ │ │ │ b 22e050 <__cxa_atexit@plt+0x222344> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, r9, r0, lsr #4 │ │ │ │ + rsceq r0, r9, r0, lsl #4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -559359,16 +559359,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 22e114 <__cxa_atexit@plt+0x222408> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq r0, r9, r8, ror #2 │ │ │ │ rsceq r0, r9, r8, asr #2 │ │ │ │ + rsceq r0, r9, r8, lsr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22e1bc <__cxa_atexit@plt+0x2224b0> │ │ │ │ ldr r2, [pc, #188] @ 22e1f8 <__cxa_atexit@plt+0x2224ec> │ │ │ │ @@ -559417,19 +559417,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r7, [pc, #8] @ 22e1fc <__cxa_atexit@plt+0x2224f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsceq r0, r9, r8, ror r0 │ │ │ │ - strhteq r0, [r9], #12 │ │ │ │ + rsceq r0, r9, r8, asr r0 │ │ │ │ + smlaleq r0, r9, ip, r0 │ │ │ │ @ instruction: 0xfffff5d8 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ - rsceq r0, r9, r8, asr r0 │ │ │ │ + rsceq r0, r9, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ @@ -559460,27 +559460,27 @@ │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r7, [pc, #12] @ 22e2a8 <__cxa_atexit@plt+0x22259c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff50c │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ - ldrdeq pc, [r8], #240 @ 0xf0 @ │ │ │ │ - rsceq pc, r8, ip, asr #31 │ │ │ │ + strhteq pc, [r8], #240 @ 0xf0 @ │ │ │ │ + rsceq pc, r8, ip, lsr #31 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 22e2d4 <__cxa_atexit@plt+0x2225c8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - strhteq pc, [r8], #248 @ 0xf8 @ │ │ │ │ - rsceq pc, r8, r8, lsl #31 │ │ │ │ + smlaleq pc, r8, r8, pc @ │ │ │ │ + rsceq pc, r8, r8, ror #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22e398 <__cxa_atexit@plt+0x22268c> │ │ │ │ ldr r3, [pc, #216] @ 22e3d4 <__cxa_atexit@plt+0x2226c8> │ │ │ │ @@ -559536,21 +559536,21 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 22e3e0 <__cxa_atexit@plt+0x2226d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rscseq lr, r7, r4, ror #23 │ │ │ │ rscseq lr, r7, r4, asr #23 │ │ │ │ - smlaleq pc, r8, ip, lr @ │ │ │ │ - rsceq pc, r8, r8, ror #29 │ │ │ │ + rscseq lr, r7, r4, lsr #23 │ │ │ │ + rsceq pc, r8, ip, ror lr @ │ │ │ │ + rsceq pc, r8, r8, asr #29 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - rsceq pc, r8, r4, ror lr @ │ │ │ │ + rsceq pc, r8, r4, asr lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r2, [pc, #148] @ 22e4a8 <__cxa_atexit@plt+0x22279c> │ │ │ │ @@ -559588,19 +559588,19 @@ │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #20] @ 22e4b8 <__cxa_atexit@plt+0x2227ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r0, ror #21 │ │ │ │ - rscseq lr, r7, ip, asr #21 │ │ │ │ + rscseq lr, r7, r0, asr #21 │ │ │ │ + rscseq lr, r7, ip, lsr #21 │ │ │ │ @ instruction: 0xfffff304 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ - rsceq pc, r8, r8, asr #27 │ │ │ │ + rsceq pc, r8, r8, lsr #27 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22e528 <__cxa_atexit@plt+0x22281c> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [pc, #92] @ 22e538 <__cxa_atexit@plt+0x22282c> │ │ │ │ @@ -559625,15 +559625,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22e53c <__cxa_atexit@plt+0x222830> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rsceq pc, r8, r0, ror #26 │ │ │ │ + rsceq pc, r8, r0, asr #26 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ @@ -559664,15 +559664,15 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 22e5d8 <__cxa_atexit@plt+0x2228cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq pc, r8, r4, asr #25 │ │ │ │ + rsceq pc, r8, r4, lsr #25 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22e608 <__cxa_atexit@plt+0x2228fc> │ │ │ │ ldr r3, [pc, #40] @ 22e620 <__cxa_atexit@plt+0x222914> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ @@ -559681,15 +559681,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ ldr r7, [pc, #8] @ 22e61c <__cxa_atexit@plt+0x222910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r8, lsr r9 │ │ │ │ + rscseq lr, r7, r8, lsl r9 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r1, ip, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22e678 <__cxa_atexit@plt+0x22296c> │ │ │ │ ldr r3, [pc, #100] @ 22e6a4 <__cxa_atexit@plt+0x222998> │ │ │ │ @@ -559717,15 +559717,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - rscseq lr, r7, r8, asr #17 │ │ │ │ + rscseq lr, r7, r8, lsr #17 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 22e6e8 <__cxa_atexit@plt+0x2229dc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -559776,15 +559776,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrsbteq lr, [r7], #124 @ 0x7c │ │ │ │ + ldrhteq lr, [r7], #124 @ 0x7c │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r2, r0, r9, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #88] @ 22e814 <__cxa_atexit@plt+0x222b08> │ │ │ │ @@ -559809,15 +559809,15 @@ │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [pc, #16] @ 22e81c <__cxa_atexit@plt+0x222b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq lr, r7, r0, asr #14 │ │ │ │ + rscseq lr, r7, r0, lsr #14 │ │ │ │ andeq r1, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ cmp r2, r3 │ │ │ │ bne 22e850 <__cxa_atexit@plt+0x222b44> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -559827,15 +559827,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr r7, [pc, #8] @ 22e864 <__cxa_atexit@plt+0x222b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [r7], #96 @ 0x60 │ │ │ │ + ldrsbteq lr, [r7], #96 @ 0x60 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #19 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22e898 <__cxa_atexit@plt+0x222b8c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -559845,15 +559845,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [pc, #8] @ 22e8ac <__cxa_atexit@plt+0x222ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r8, lsr #13 │ │ │ │ + rscseq lr, r7, r8, lsl #13 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #11 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 22e8d8 <__cxa_atexit@plt+0x222bcc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -559861,15 +559861,15 @@ │ │ │ │ add r5, r5, #28 │ │ │ │ b aef0ec <__cxa_atexit@plt+0xae33e0> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [pc, #8] @ 22e8ec <__cxa_atexit@plt+0x222be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r8, ror #12 │ │ │ │ + rscseq lr, r7, r8, asr #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22e934 <__cxa_atexit@plt+0x222c28> │ │ │ │ ldr r7, [pc, #52] @ 22e944 <__cxa_atexit@plt+0x222c38> │ │ │ │ @@ -559884,15 +559884,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22e948 <__cxa_atexit@plt+0x222c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, r8, r8, asr r9 @ │ │ │ │ + rsceq pc, r8, r8, lsr r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r8, r3, #15 │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr lr, [r3, #7] │ │ │ │ @@ -559981,15 +559981,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22eacc <__cxa_atexit@plt+0x222dc0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - ldrdeq pc, [r8], #112 @ 0x70 @ │ │ │ │ + strhteq pc, [r8], #112 @ 0x70 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp r7, fp │ │ │ │ bcc 22eb14 <__cxa_atexit@plt+0x222e08> │ │ │ │ ldr r7, [pc, #52] @ 22eb24 <__cxa_atexit@plt+0x222e18> │ │ │ │ @@ -560004,15 +560004,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 22eb28 <__cxa_atexit@plt+0x222e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, r8, ip, ror r7 @ │ │ │ │ + rsceq pc, r8, ip, asr r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #27] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ sub lr, r5, #20 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ @@ -560075,15 +560075,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r7, [pc, #16] @ 22ec44 <__cxa_atexit@plt+0x222f38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rsceq pc, r8, r0, ror #12 │ │ │ │ + rsceq pc, r8, r0, asr #12 │ │ │ │ @ instruction: 0xfffffa24 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 22ec80 <__cxa_atexit@plt+0x222f74> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -560131,29 +560131,29 @@ │ │ │ │ str r8, [r5, #-4]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 22ed24 <__cxa_atexit@plt+0x223018> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - rsceq pc, r8, ip, ror r5 @ │ │ │ │ + rsceq pc, r8, ip, asr r5 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 22ed58 <__cxa_atexit@plt+0x22304c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 22ed5c <__cxa_atexit@plt+0x223050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, ip, lsl #4 │ │ │ │ - rscseq lr, r7, r0, lsl #4 │ │ │ │ + rscseq lr, r7, ip, ror #3 │ │ │ │ + rscseq lr, r7, r0, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22edb0 <__cxa_atexit@plt+0x2230a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -560168,15 +560168,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22edbc <__cxa_atexit@plt+0x2230b0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r0, ror r1 │ │ │ │ + rscseq lr, r7, r0, asr r1 │ │ │ │ rsceq r8, r4, ip, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22ee10 <__cxa_atexit@plt+0x223104> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560192,15 +560192,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22ee1c <__cxa_atexit@plt+0x223110> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r0, lsl r1 │ │ │ │ + ldrshteq lr, [r7], #0 │ │ │ │ strhteq r8, [r4], #35 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22ee70 <__cxa_atexit@plt+0x223164> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560216,15 +560216,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22ee7c <__cxa_atexit@plt+0x223170> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq lr, [r7], #0 │ │ │ │ + smlalseq lr, r7, r0, r0 │ │ │ │ rsceq r8, r4, r6, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22eed0 <__cxa_atexit@plt+0x2231c4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560240,15 +560240,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22eedc <__cxa_atexit@plt+0x2231d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r7, r0, asr r0 │ │ │ │ + rscseq lr, r7, r0, lsr r0 │ │ │ │ ldrdeq r8, [r4], #31 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22ef30 <__cxa_atexit@plt+0x223224> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560264,15 +560264,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22ef3c <__cxa_atexit@plt+0x223230> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [r7], #240 @ 0xf0 │ │ │ │ + ldrsbteq sp, [r7], #240 @ 0xf0 │ │ │ │ rsceq r8, r4, r3, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22ef90 <__cxa_atexit@plt+0x223284> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560288,15 +560288,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22ef9c <__cxa_atexit@plt+0x223290> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r7, r0, pc @ │ │ │ │ + rscseq sp, r7, r0, ror pc │ │ │ │ rsceq r8, r4, r9, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22eff0 <__cxa_atexit@plt+0x2232e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560312,15 +560312,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22effc <__cxa_atexit@plt+0x2232f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, lsr pc │ │ │ │ + rscseq sp, r7, r0, lsl pc │ │ │ │ smlaleq r8, r4, fp, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 22f050 <__cxa_atexit@plt+0x223344> │ │ │ │ mov r0, r4 │ │ │ │ @@ -560336,15 +560336,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 22f05c <__cxa_atexit@plt+0x223350> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sp, [r7], #224 @ 0xe0 │ │ │ │ + ldrhteq sp, [r7], #224 @ 0xe0 │ │ │ │ rsceq r8, r4, r1, lsr r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ @@ -560374,17 +560374,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22f0e4 <__cxa_atexit@plt+0x2233d8> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, asr lr │ │ │ │ - rscseq lr, r7, r8, asr r3 │ │ │ │ - rsceq pc, r8, r8, lsl r0 @ │ │ │ │ + rscseq sp, r7, r0, lsr lr │ │ │ │ + rscseq lr, r7, r8, lsr r3 │ │ │ │ + strdeq lr, [r8], #248 @ 0xf8 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22f13c <__cxa_atexit@plt+0x223430> │ │ │ │ ldr r2, [pc, #40] @ 22f144 <__cxa_atexit@plt+0x223438> │ │ │ │ @@ -560396,15 +560396,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq lr, [r8], #240 @ 0xf0 │ │ │ │ + smlaleq lr, r8, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22f174 <__cxa_atexit@plt+0x223468> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -560412,16 +560412,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22f188 <__cxa_atexit@plt+0x22347c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [r7], #24 │ │ │ │ - smlaleq lr, r8, r8, pc @ │ │ │ │ + ldrsbteq lr, [r7], #24 │ │ │ │ + rsceq lr, r8, r8, ror pc │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22f224 <__cxa_atexit@plt+0x223518> │ │ │ │ @@ -560458,30 +560458,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22f234 <__cxa_atexit@plt+0x223528> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r4, lsr #26 │ │ │ │ + rscseq sp, r7, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, r4, lsr #29 │ │ │ │ + rsceq lr, r8, r4, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -560525,16 +560525,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - rscseq sp, r7, r4, ror ip │ │ │ │ - rsceq lr, r8, r4, ror #31 │ │ │ │ + rscseq sp, r7, r4, asr ip │ │ │ │ + rsceq lr, r8, r4, asr #31 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r0, fp │ │ │ │ bcc 22f404 <__cxa_atexit@plt+0x2236f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -560578,20 +560578,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, ror #22 │ │ │ │ + rscseq sp, r7, r0, asr #22 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq lr, r8, r4, ror #24 │ │ │ │ - rscseq sp, r7, r8, lsr #23 │ │ │ │ - rsceq lr, r8, r0, lsr #30 │ │ │ │ + rsceq lr, r8, r4, asr #24 │ │ │ │ + rscseq sp, r7, r8, lsl #23 │ │ │ │ + rsceq lr, r8, r0, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22f46c <__cxa_atexit@plt+0x223760> │ │ │ │ @@ -560600,16 +560600,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r7, r0, lsr fp │ │ │ │ - rsceq lr, r8, r4, lsl #25 │ │ │ │ + rscseq sp, r7, r0, lsl fp │ │ │ │ + rsceq lr, r8, r4, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22f4c0 <__cxa_atexit@plt+0x2237b4> │ │ │ │ ldr r2, [pc, #40] @ 22f4c8 <__cxa_atexit@plt+0x2237bc> │ │ │ │ @@ -560621,15 +560621,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, r8, r8, lsr #23 │ │ │ │ + rsceq lr, r8, r8, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22f4f8 <__cxa_atexit@plt+0x2237ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -560637,16 +560637,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22f50c <__cxa_atexit@plt+0x223800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r4, ror lr │ │ │ │ - rsceq lr, r8, ip, lsr lr │ │ │ │ + rscseq sp, r7, r4, asr lr │ │ │ │ + rsceq lr, r8, ip, lsl lr │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22f598 <__cxa_atexit@plt+0x22388c> │ │ │ │ @@ -560679,30 +560679,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22f5a8 <__cxa_atexit@plt+0x22389c> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r7, ip, r9 │ │ │ │ + rscseq sp, r7, ip, ror r9 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, r8, asr sp │ │ │ │ + rsceq lr, r8, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov ip, r8 │ │ │ │ @@ -560747,16 +560747,16 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r8, ip │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - ldrshteq sp, [r7], #140 @ 0x8c │ │ │ │ - smlaleq lr, r8, r4, ip │ │ │ │ + ldrsbteq sp, [r7], #140 @ 0x8c │ │ │ │ + rsceq lr, r8, r4, ror ip │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22f764 <__cxa_atexit@plt+0x223a58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -560794,20 +560794,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r8, ror #15 │ │ │ │ + rscseq sp, r7, r8, asr #15 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq lr, [r8], #136 @ 0x88 @ │ │ │ │ - rscseq sp, r7, ip, lsr r8 │ │ │ │ - rsceq lr, r8, ip, lsr #23 │ │ │ │ + ldrdeq lr, [r8], #136 @ 0x88 @ │ │ │ │ + rscseq sp, r7, ip, lsl r8 │ │ │ │ + rsceq lr, r8, ip, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22f7cc <__cxa_atexit@plt+0x223ac0> │ │ │ │ @@ -560816,16 +560816,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq sp, [r7], #112 @ 0x70 │ │ │ │ - rsceq lr, r8, r4, lsr #18 │ │ │ │ + ldrhteq sp, [r7], #112 @ 0x70 │ │ │ │ + rsceq lr, r8, r4, lsl #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22f820 <__cxa_atexit@plt+0x223b14> │ │ │ │ ldr r2, [pc, #40] @ 22f828 <__cxa_atexit@plt+0x223b1c> │ │ │ │ @@ -560837,15 +560837,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, r8, r8, asr #16 │ │ │ │ + rsceq lr, r8, r8, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22f858 <__cxa_atexit@plt+0x223b4c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -560853,16 +560853,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22f86c <__cxa_atexit@plt+0x223b60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r4, lsl fp │ │ │ │ - rsceq lr, r8, ip, ror #21 │ │ │ │ + ldrshteq sp, [r7], #164 @ 0xa4 │ │ │ │ + rsceq lr, r8, ip, asr #21 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22f8f8 <__cxa_atexit@plt+0x223bec> │ │ │ │ @@ -560895,30 +560895,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22f908 <__cxa_atexit@plt+0x223bfc> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, asr #12 │ │ │ │ + rscseq sp, r7, r0, lsr #12 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, r8, lsl #20 │ │ │ │ + rsceq lr, r8, r8, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -560954,17 +560954,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - ldrsbteq sp, [r7], #92 @ 0x5c │ │ │ │ + ldrhteq sp, [r7], #92 @ 0x5c │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rsceq lr, r8, r4, ror #18 │ │ │ │ + rsceq lr, r8, r4, asr #18 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22faa4 <__cxa_atexit@plt+0x223d98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561002,20 +561002,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r8, lsr #9 │ │ │ │ + rscseq sp, r7, r8, lsl #9 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strhteq lr, [r8], #88 @ 0x58 │ │ │ │ - ldrshteq sp, [r7], #76 @ 0x4c │ │ │ │ - rsceq lr, r8, ip, asr r8 │ │ │ │ + smlaleq lr, r8, r8, r5 │ │ │ │ + ldrsbteq sp, [r7], #76 @ 0x4c │ │ │ │ + rsceq lr, r8, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22fb0c <__cxa_atexit@plt+0x223e00> │ │ │ │ @@ -561024,16 +561024,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq sp, r7, r0, r4 │ │ │ │ - rsceq lr, r8, r4, ror #11 │ │ │ │ + rscseq sp, r7, r0, ror r4 │ │ │ │ + rsceq lr, r8, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22fb60 <__cxa_atexit@plt+0x223e54> │ │ │ │ ldr r2, [pc, #40] @ 22fb68 <__cxa_atexit@plt+0x223e5c> │ │ │ │ @@ -561045,15 +561045,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq lr, r8, r8, lsl #10 │ │ │ │ + rsceq lr, r8, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22fb98 <__cxa_atexit@plt+0x223e8c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -561061,16 +561061,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22fbac <__cxa_atexit@plt+0x223ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sp, [r7], #116 @ 0x74 │ │ │ │ - strhteq lr, [r8], #124 @ 0x7c │ │ │ │ + ldrhteq sp, [r7], #116 @ 0x74 │ │ │ │ + smlaleq lr, r8, ip, r7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22fc30 <__cxa_atexit@plt+0x223f24> │ │ │ │ @@ -561101,30 +561101,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22fc40 <__cxa_atexit@plt+0x223f34> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, lsl #6 │ │ │ │ + rscseq sp, r7, r0, ror #5 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, r0, ror #13 │ │ │ │ + rsceq lr, r8, r0, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561158,18 +561158,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - ldrhteq sp, [r7], #40 @ 0x28 │ │ │ │ + smlalseq sp, r7, r8, r2 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq lr, r8, r8, asr #12 │ │ │ │ + rsceq lr, r8, r8, lsr #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 22fdd8 <__cxa_atexit@plt+0x2240cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561207,20 +561207,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r8, ror r1 │ │ │ │ + rscseq sp, r7, r8, asr r1 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq lr, [r8], #32 @ │ │ │ │ - rscseq sp, r7, r8, asr #3 │ │ │ │ - rsceq lr, r8, r8, lsl r5 │ │ │ │ + ldrdeq lr, [r8], #32 @ │ │ │ │ + rscseq sp, r7, r8, lsr #3 │ │ │ │ + strdeq lr, [r8], #72 @ 0x48 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 22fe40 <__cxa_atexit@plt+0x224134> │ │ │ │ @@ -561229,16 +561229,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r7, ip, asr r1 │ │ │ │ - strhteq lr, [r8], #32 │ │ │ │ + rscseq sp, r7, ip, lsr r1 │ │ │ │ + smlaleq lr, r8, r0, r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 22fe94 <__cxa_atexit@plt+0x224188> │ │ │ │ ldr r2, [pc, #40] @ 22fe9c <__cxa_atexit@plt+0x224190> │ │ │ │ @@ -561250,15 +561250,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq lr, [r8], #20 @ │ │ │ │ + strhteq lr, [r8], #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 22fecc <__cxa_atexit@plt+0x2241c0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -561266,16 +561266,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 22fee0 <__cxa_atexit@plt+0x2241d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r0, lsr #9 │ │ │ │ - rsceq lr, r8, r0, lsr #9 │ │ │ │ + rscseq sp, r7, r0, lsl #9 │ │ │ │ + rsceq lr, r8, r0, lsl #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 22ff5c <__cxa_atexit@plt+0x224250> │ │ │ │ @@ -561304,30 +561304,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 22ff6c <__cxa_atexit@plt+0x224260> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, ip, asr #31 │ │ │ │ + rscseq ip, r7, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, ip, asr #7 │ │ │ │ + rsceq lr, r8, ip, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561359,18 +561359,18 @@ │ │ │ │ str r9, [r3, #32] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - smlalseq ip, r7, r0, pc @ │ │ │ │ + rscseq ip, r7, r0, ror pc │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq lr, r8, r8, lsr r3 │ │ │ │ + rsceq lr, r8, r8, lsl r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2300f4 <__cxa_atexit@plt+0x2243e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561406,20 +561406,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r4, asr lr │ │ │ │ + rscseq ip, r7, r4, lsr lr │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq sp, [r8], #244 @ 0xf4 @ │ │ │ │ - rscseq ip, r7, ip, lsr #29 │ │ │ │ - rsceq lr, r8, ip, ror #3 │ │ │ │ + strhteq sp, [r8], #244 @ 0xf4 │ │ │ │ + rscseq ip, r7, ip, lsl #29 │ │ │ │ + rsceq lr, r8, ip, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23015c <__cxa_atexit@plt+0x224450> │ │ │ │ @@ -561428,16 +561428,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r7, r0, asr #28 │ │ │ │ - smlaleq sp, r8, r4, pc @ │ │ │ │ + rscseq ip, r7, r0, lsr #28 │ │ │ │ + rsceq sp, r8, r4, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2301b0 <__cxa_atexit@plt+0x2244a4> │ │ │ │ ldr r2, [pc, #40] @ 2301b8 <__cxa_atexit@plt+0x2244ac> │ │ │ │ @@ -561449,15 +561449,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq sp, [r8], #232 @ 0xe8 │ │ │ │ + smlaleq sp, r8, r8, lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2301e8 <__cxa_atexit@plt+0x2244dc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -561465,16 +561465,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 2301fc <__cxa_atexit@plt+0x2244f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r7, r4, lsl #3 │ │ │ │ - smlaleq lr, r8, r8, r1 │ │ │ │ + rscseq sp, r7, r4, ror #2 │ │ │ │ + rsceq lr, r8, r8, ror r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 230278 <__cxa_atexit@plt+0x22456c> │ │ │ │ @@ -561503,30 +561503,30 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 230288 <__cxa_atexit@plt+0x22457c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq ip, [r7], #192 @ 0xc0 │ │ │ │ + smlalseq ip, r7, r0, ip │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq lr, r8, r4, asr #1 │ │ │ │ + rsceq lr, r8, r4, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561556,18 +561556,18 @@ │ │ │ │ stm r2, {r1, r3, r9} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq ip, r7, r0, ror ip │ │ │ │ + rscseq ip, r7, r0, asr ip │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - rsceq lr, r8, r4, lsr r0 │ │ │ │ + rsceq lr, r8, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 230408 <__cxa_atexit@plt+0x2246fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561603,20 +561603,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r0, asr #22 │ │ │ │ + rscseq ip, r7, r0, lsr #22 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq sp, r8, r4, asr ip │ │ │ │ - smlalseq ip, r7, r8, fp │ │ │ │ - rsceq sp, r8, r8, asr #29 │ │ │ │ + rsceq sp, r8, r4, lsr ip │ │ │ │ + rscseq ip, r7, r8, ror fp │ │ │ │ + rsceq sp, r8, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230470 <__cxa_atexit@plt+0x224764> │ │ │ │ @@ -561625,16 +561625,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r7, ip, lsr #22 │ │ │ │ - rsceq sp, r8, r0, lsl #25 │ │ │ │ + rscseq ip, r7, ip, lsl #22 │ │ │ │ + rsceq sp, r8, r0, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2304c4 <__cxa_atexit@plt+0x2247b8> │ │ │ │ ldr r2, [pc, #40] @ 2304cc <__cxa_atexit@plt+0x2247c0> │ │ │ │ @@ -561646,15 +561646,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, r8, r4, lsr #23 │ │ │ │ + rsceq sp, r8, r4, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2304fc <__cxa_atexit@plt+0x2247f0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -561662,16 +561662,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 230510 <__cxa_atexit@plt+0x224804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r0, ror lr │ │ │ │ - smlaleq sp, r8, r4, lr │ │ │ │ + rscseq ip, r7, r0, asr lr │ │ │ │ + rsceq sp, r8, r4, ror lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 230584 <__cxa_atexit@plt+0x224878> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561698,30 +561698,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r0, lsr #19 │ │ │ │ + rscseq ip, r7, r0, lsl #19 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq sp, r8, r8, asr #27 │ │ │ │ + rsceq sp, r8, r8, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -561749,18 +561749,18 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - rscseq ip, r7, ip, ror #18 │ │ │ │ + rscseq ip, r7, ip, asr #18 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq sp, r8, r0, asr #26 │ │ │ │ + rsceq sp, r8, r0, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 230700 <__cxa_atexit@plt+0x2249f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561793,20 +561793,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, ip, lsr r8 │ │ │ │ + rscseq ip, r7, ip, lsl r8 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq sp, r8, r0, ror #18 │ │ │ │ - rscseq ip, r7, r4, lsr #17 │ │ │ │ - rsceq sp, r8, r4, asr #23 │ │ │ │ + rsceq sp, r8, r0, asr #18 │ │ │ │ + rscseq ip, r7, r4, lsl #17 │ │ │ │ + rsceq sp, r8, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 230768 <__cxa_atexit@plt+0x224a5c> │ │ │ │ @@ -561815,16 +561815,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r7, r4, lsr r8 │ │ │ │ - rsceq sp, r8, r8, ror r9 │ │ │ │ + rscseq ip, r7, r4, lsl r8 │ │ │ │ + rsceq sp, r8, r8, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2307bc <__cxa_atexit@plt+0x224ab0> │ │ │ │ ldr r2, [pc, #40] @ 2307c4 <__cxa_atexit@plt+0x224ab8> │ │ │ │ @@ -561836,15 +561836,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, r8, r4, ror r8 │ │ │ │ + rsceq sp, r8, r4, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 2307f4 <__cxa_atexit@plt+0x224ae8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -561852,16 +561852,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 230808 <__cxa_atexit@plt+0x224afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r8, ror fp │ │ │ │ - strhteq sp, [r8], #188 @ 0xbc │ │ │ │ + rscseq ip, r7, r8, asr fp │ │ │ │ + smlaleq sp, r8, ip, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 230874 <__cxa_atexit@plt+0x224b68> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -561886,30 +561886,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r8, lsr #13 │ │ │ │ + rscseq ip, r7, r8, lsl #13 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq sp, r8, r4, asr sl │ │ │ │ + rsceq sp, r8, r4, lsr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 230910 <__cxa_atexit@plt+0x224c04> │ │ │ │ ldr r2, [pc, #40] @ 230918 <__cxa_atexit@plt+0x224c0c> │ │ │ │ @@ -561921,27 +561921,27 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b e75604 <__cxa_atexit@plt+0xe698f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq sp, r8, ip, lsr #19 │ │ │ │ + rsceq sp, r8, ip, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldreq r7, [r5, #-4] │ │ │ │ ldrne r7, [pc, #8] @ 230948 <__cxa_atexit@plt+0x224c3c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r8, lsr sl │ │ │ │ - rsceq sp, r8, ip, lsl #21 │ │ │ │ + rscseq ip, r7, r8, lsl sl │ │ │ │ + rsceq sp, r8, ip, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2309f0 <__cxa_atexit@plt+0x224ce4> │ │ │ │ @@ -561981,33 +561981,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 230a00 <__cxa_atexit@plt+0x224cf4> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r4, ror #10 │ │ │ │ + rscseq ip, r7, r4, asr #10 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - ldrsbteq ip, [r7], #88 @ 0x58 │ │ │ │ + ldrhteq ip, [r7], #88 @ 0x58 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ b e4ee1c <__cxa_atexit@plt+0xe43110> │ │ │ │ - rsceq sp, r8, r0, lsl #19 │ │ │ │ + rsceq sp, r8, r0, ror #18 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -562043,20 +562043,20 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 230b10 <__cxa_atexit@plt+0x224e04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - ldrshteq ip, [r7], #64 @ 0x40 │ │ │ │ + ldrsbteq ip, [r7], #64 @ 0x40 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - strdeq sp, [r8], #132 @ 0x84 @ │ │ │ │ - smlalseq ip, r7, r8, r8 │ │ │ │ - rsceq sp, r8, ip, asr #17 │ │ │ │ + ldrdeq sp, [r8], #132 @ 0x84 @ │ │ │ │ + rscseq ip, r7, r8, ror r8 │ │ │ │ + rsceq sp, r8, ip, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 230bdc <__cxa_atexit@plt+0x224ed0> │ │ │ │ ldr r3, [pc, #204] @ 230c08 <__cxa_atexit@plt+0x224efc> │ │ │ │ @@ -562110,21 +562110,21 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 230c1c <__cxa_atexit@plt+0x224f10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - rscseq ip, r7, ip, lsl #8 │ │ │ │ + rscseq ip, r7, ip, ror #7 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - rsceq sp, r8, ip, ror #15 │ │ │ │ - rsceq sp, r8, r0, lsl r8 │ │ │ │ - rscseq ip, r7, r4, lsr #15 │ │ │ │ - rsceq sp, r8, r0, asr #15 │ │ │ │ + rsceq sp, r8, ip, asr #15 │ │ │ │ + strdeq sp, [r8], #112 @ 0x70 @ │ │ │ │ + rscseq ip, r7, r4, lsl #15 │ │ │ │ + rsceq sp, r8, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ @@ -562163,30 +562163,30 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 230cf0 <__cxa_atexit@plt+0x224fe4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ - rscseq ip, r7, r0, lsl r3 │ │ │ │ + ldrshteq ip, [r7], #32 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - rsceq sp, r8, r4, lsl r7 │ │ │ │ - ldrhteq ip, [r7], #104 @ 0x68 │ │ │ │ + strdeq sp, [r8], #100 @ 0x64 @ │ │ │ │ + smlalseq ip, r7, r8, r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 230d1c <__cxa_atexit@plt+0x225010> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ - rsceq sp, r8, r4, ror #13 │ │ │ │ - ldrdeq sp, [r8], #104 @ 0x68 @ │ │ │ │ + rsceq sp, r8, r4, asr #13 │ │ │ │ + strhteq sp, [r8], #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 230d68 <__cxa_atexit@plt+0x22505c> │ │ │ │ ldr r2, [pc, #48] @ 230d74 <__cxa_atexit@plt+0x225068> │ │ │ │ @@ -562199,18 +562199,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 230d7c <__cxa_atexit@plt+0x225070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ b d47e14 <__cxa_atexit@plt+0xd3c108> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r8, lsr #3 │ │ │ │ - rsceq sp, r8, r4, lsr #13 │ │ │ │ - rscseq ip, r7, r8, lsr #4 │ │ │ │ - rsceq sp, r8, r4, ror r6 │ │ │ │ + rscseq ip, r7, r8, lsl #3 │ │ │ │ + rsceq sp, r8, r4, lsl #13 │ │ │ │ + rscseq ip, r7, r8, lsl #4 │ │ │ │ + rsceq sp, r8, r4, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -562227,17 +562227,17 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 230de8 <__cxa_atexit@plt+0x2250dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrhteq ip, [r7], #92 @ 0x5c │ │ │ │ - rsceq sp, r8, r4, lsr r6 │ │ │ │ - rsceq sp, r8, r4, lsr #12 │ │ │ │ + smlalseq ip, r7, ip, r5 │ │ │ │ + rsceq sp, r8, r4, lsl r6 │ │ │ │ + rsceq sp, r8, r4, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 230e44 <__cxa_atexit@plt+0x225138> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562253,17 +562253,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r0, ror #1 │ │ │ │ - ldrdeq sp, [r8], #80 @ 0x50 @ │ │ │ │ - rsceq sp, r8, ip, asr #11 │ │ │ │ + rscseq ip, r7, r0, asr #1 │ │ │ │ + strhteq sp, [r8], #80 @ 0x50 │ │ │ │ + rsceq sp, r8, ip, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 230ec0 <__cxa_atexit@plt+0x2251b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -562284,30 +562284,30 @@ │ │ │ │ ldr r7, [pc, #32] @ 230ed4 <__cxa_atexit@plt+0x2251c8> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r7, r8, ror r0 │ │ │ │ - rscseq ip, r7, r4, ror #9 │ │ │ │ - rscseq ip, r7, r0, ror #1 │ │ │ │ - rsceq sp, r8, r4, ror r5 │ │ │ │ + rscseq ip, r7, r8, asr r0 │ │ │ │ + rscseq ip, r7, r4, asr #9 │ │ │ │ + rscseq ip, r7, r0, asr #1 │ │ │ │ rsceq sp, r8, r4, asr r5 │ │ │ │ + rsceq sp, r8, r4, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 230ef8 <__cxa_atexit@plt+0x2251ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq sp, r8, r4, asr #10 │ │ │ │ + rsceq sp, r8, r4, lsr #10 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 231c7c <__cxa_atexit@plt+0x225f70> │ │ │ │ - rsceq sp, r8, r4, asr r3 │ │ │ │ + rsceq sp, r8, r4, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 230f58 <__cxa_atexit@plt+0x22524c> │ │ │ │ ldr r2, [pc, #60] @ 230f60 <__cxa_atexit@plt+0x225254> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -562322,23 +562322,23 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r8, asr #31 │ │ │ │ + rscseq fp, r7, r8, lsr #31 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq sp, [r8], #32 @ │ │ │ │ + ldrdeq sp, [r8], #32 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ - ldrdeq sp, [r8], #40 @ 0x28 @ │ │ │ │ + strhteq sp, [r8], #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 230fd4 <__cxa_atexit@plt+0x2252c8> │ │ │ │ ldr r2, [pc, #60] @ 230fdc <__cxa_atexit@plt+0x2252d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -562353,17 +562353,17 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, ip, asr #30 │ │ │ │ + rscseq fp, r7, ip, lsr #30 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq sp, r8, r4, ror r2 │ │ │ │ + rsceq sp, r8, r4, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -562376,17 +562376,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 23103c <__cxa_atexit@plt+0x225330> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq fp, [r7], #228 @ 0xe4 │ │ │ │ + ldrhteq fp, [r7], #228 @ 0xe4 │ │ │ │ rsceq r6, r4, r9, ror #1 │ │ │ │ - rsceq sp, r8, r0, lsl #8 │ │ │ │ + rsceq sp, r8, r0, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2310b8 <__cxa_atexit@plt+0x2253ac> │ │ │ │ @@ -562415,19 +562415,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2310c8 <__cxa_atexit@plt+0x2253bc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r0, ror lr │ │ │ │ + rscseq fp, r7, r0, asr lr │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq ip, r7, ip, lsr #32 │ │ │ │ - rscseq fp, r7, r0, ror #28 │ │ │ │ - rsceq sp, r8, ip, asr r3 │ │ │ │ + rscseq ip, r7, ip │ │ │ │ + rscseq fp, r7, r0, asr #28 │ │ │ │ + rsceq sp, r8, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23116c <__cxa_atexit@plt+0x225460> │ │ │ │ @@ -562460,20 +562460,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 23117c <__cxa_atexit@plt+0x225470> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, ip, asr #27 │ │ │ │ + rscseq fp, r7, ip, lsr #27 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rscseq fp, r7, ip, lsl #31 │ │ │ │ - rscseq fp, r7, r0, asr #27 │ │ │ │ + rscseq fp, r7, ip, ror #30 │ │ │ │ + rscseq fp, r7, r0, lsr #27 │ │ │ │ smlaleq r5, r4, r6, lr │ │ │ │ - rsceq sp, r8, r4, lsr #5 │ │ │ │ + rsceq sp, r8, r4, lsl #5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 231220 <__cxa_atexit@plt+0x225514> │ │ │ │ @@ -562505,19 +562505,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 231230 <__cxa_atexit@plt+0x225524> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r4, lsl sp │ │ │ │ + ldrshteq fp, [r7], #196 @ 0xc4 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - ldrsbteq fp, [r7], #224 @ 0xe0 │ │ │ │ - rscseq fp, r7, r4, lsl #26 │ │ │ │ - strdeq sp, [r8], #20 @ │ │ │ │ + ldrhteq fp, [r7], #224 @ 0xe0 │ │ │ │ + rscseq fp, r7, r4, ror #25 │ │ │ │ + ldrdeq sp, [r8], #20 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2312dc <__cxa_atexit@plt+0x2255d0> │ │ │ │ @@ -562552,20 +562552,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2312ec <__cxa_atexit@plt+0x2255e0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r4, ror #24 │ │ │ │ + rscseq fp, r7, r4, asr #24 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rscseq fp, r7, r0, lsr #28 │ │ │ │ - rscseq fp, r7, r4, asr ip │ │ │ │ + rscseq fp, r7, r0, lsl #28 │ │ │ │ + rscseq fp, r7, r4, lsr ip │ │ │ │ rsceq r5, r4, r5, lsr sp │ │ │ │ - rsceq sp, r8, r4, lsr r1 │ │ │ │ + rsceq sp, r8, r4, lsl r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 231398 <__cxa_atexit@plt+0x22568c> │ │ │ │ @@ -562599,19 +562599,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2313a8 <__cxa_atexit@plt+0x22569c> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r8, lsr #23 │ │ │ │ + rscseq fp, r7, r8, lsl #23 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - rscseq fp, r7, r0, ror #26 │ │ │ │ - smlalseq fp, r7, r4, fp │ │ │ │ - rsceq sp, r8, ip, ror r0 │ │ │ │ + rscseq fp, r7, r0, asr #26 │ │ │ │ + rscseq fp, r7, r4, ror fp │ │ │ │ + rsceq sp, r8, ip, asr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 231454 <__cxa_atexit@plt+0x225748> │ │ │ │ @@ -562646,20 +562646,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 231464 <__cxa_atexit@plt+0x225758> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, ip, ror #21 │ │ │ │ + rscseq fp, r7, ip, asr #21 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq fp, r7, ip, lsr #25 │ │ │ │ - rscseq fp, r7, r0, ror #21 │ │ │ │ + rscseq fp, r7, ip, lsl #25 │ │ │ │ + rscseq fp, r7, r0, asr #21 │ │ │ │ ldrdeq r5, [r4], #176 @ 0xb0 @ │ │ │ │ - rsceq ip, r8, r8, asr #31 │ │ │ │ + rsceq ip, r8, r8, lsr #31 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23150c <__cxa_atexit@plt+0x225800> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -562694,23 +562694,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - strdeq ip, [r8], #192 @ 0xc0 @ │ │ │ │ + ldrdeq ip, [r8], #192 @ 0xc0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - strdeq ip, [r8], #236 @ 0xec @ │ │ │ │ + ldrdeq ip, [r8], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2315c4 <__cxa_atexit@plt+0x2258b8> │ │ │ │ @@ -562738,18 +562738,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 2315d4 <__cxa_atexit@plt+0x2258c8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r0, ror #18 │ │ │ │ + rscseq fp, r7, r0, asr #18 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ rsceq r5, r4, pc, ror #20 │ │ │ │ - rsceq ip, r8, r0, ror #28 │ │ │ │ + rsceq ip, r8, r0, asr #28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23167c <__cxa_atexit@plt+0x225970> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -562786,23 +562786,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - rsceq ip, r8, r0, lsl #23 │ │ │ │ + rsceq ip, r8, r0, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - rsceq ip, r8, ip, lsl #27 │ │ │ │ + rsceq ip, r8, ip, ror #26 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23173c <__cxa_atexit@plt+0x225a30> │ │ │ │ @@ -562832,18 +562832,18 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 23174c <__cxa_atexit@plt+0x225a40> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [r7], #112 @ 0x70 │ │ │ │ + ldrsbteq fp, [r7], #112 @ 0x70 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ rsceq r5, r4, r8, lsl #18 │ │ │ │ - rsceq ip, r8, r8, ror #25 │ │ │ │ + rsceq ip, r8, r8, asr #25 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 231800 <__cxa_atexit@plt+0x225af4> │ │ │ │ @@ -562881,19 +562881,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 231810 <__cxa_atexit@plt+0x225b04> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, ip, asr #14 │ │ │ │ + rscseq fp, r7, ip, lsr #14 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - rscseq fp, r7, r0, lsl #18 │ │ │ │ - rscseq fp, r7, r8, lsl r7 │ │ │ │ - rsceq ip, r8, r0, lsr #24 │ │ │ │ + rscseq fp, r7, r0, ror #17 │ │ │ │ + ldrshteq fp, [r7], #104 @ 0x68 │ │ │ │ + rsceq ip, r8, r0, lsl #24 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2318cc <__cxa_atexit@plt+0x225bc0> │ │ │ │ @@ -562932,20 +562932,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2318dc <__cxa_atexit@plt+0x225bd0> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r0, lsl #13 │ │ │ │ + rscseq fp, r7, r0, ror #12 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq fp, r7, ip, lsr r8 │ │ │ │ - rscseq fp, r7, r8, ror #12 │ │ │ │ + rscseq fp, r7, ip, lsl r8 │ │ │ │ + rscseq fp, r7, r8, asr #12 │ │ │ │ rsceq r5, r4, r4, lsl #15 │ │ │ │ - rsceq ip, r8, r0, asr fp │ │ │ │ + rsceq ip, r8, r0, lsr fp │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2319a8 <__cxa_atexit@plt+0x225c9c> │ │ │ │ @@ -562987,19 +562987,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2319b8 <__cxa_atexit@plt+0x225cac> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq fp, [r7], #84 @ 0x54 │ │ │ │ + smlalseq fp, r7, r4, r5 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rscseq fp, r7, r8, asr r7 │ │ │ │ - rscseq fp, r7, r4, lsl #11 │ │ │ │ - rsceq ip, r8, r4, ror sl │ │ │ │ + rscseq fp, r7, r8, lsr r7 │ │ │ │ + rscseq fp, r7, r4, ror #10 │ │ │ │ + rsceq ip, r8, r4, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ @@ -563039,18 +563039,18 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ mov r4, r5 │ │ │ │ str r3, [r5, #828] @ 0x33c │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - smlalseq fp, r7, r8, r6 │ │ │ │ - rscseq fp, r7, ip, asr #9 │ │ │ │ + rscseq fp, r7, r8, ror r6 │ │ │ │ + rscseq fp, r7, ip, lsr #9 │ │ │ │ rsceq r5, r4, sl, ror #11 │ │ │ │ - rsceq ip, r8, ip, lsr #19 │ │ │ │ + rsceq ip, r8, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 231b90 <__cxa_atexit@plt+0x225e84> │ │ │ │ @@ -563116,22 +563116,22 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r7, r0, lsl r4 │ │ │ │ - rscseq fp, r7, r4, ror #11 │ │ │ │ - rscseq fp, r7, r0, lsl r4 │ │ │ │ + ldrshteq fp, [r7], #48 @ 0x30 │ │ │ │ + rscseq fp, r7, r4, asr #11 │ │ │ │ + ldrshteq fp, [r7], #48 @ 0x30 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - rscseq fp, r7, r8, lsl #11 │ │ │ │ - rscseq fp, r7, r0, lsr #7 │ │ │ │ + rscseq fp, r7, r8, ror #10 │ │ │ │ + rscseq fp, r7, r0, lsl #7 │ │ │ │ ldrdeq r5, [r4], #66 @ 0x42 @ │ │ │ │ - rsceq ip, r8, r4, ror #16 │ │ │ │ + rsceq ip, r8, r4, asr #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -563153,16 +563153,16 @@ │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - ldrhteq fp, [r7], #68 @ 0x44 │ │ │ │ - ldrsbteq fp, [r7], #44 @ 0x2c │ │ │ │ + smlalseq fp, r7, r4, r4 │ │ │ │ + ldrhteq fp, [r7], #44 @ 0x2c │ │ │ │ @ instruction: 0xfffff280 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -563221,16 +563221,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 231d6c <__cxa_atexit@plt+0x226060> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff254 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - rsceq ip, r8, ip, lsl #14 │ │ │ │ - rsceq ip, r8, r8, ror #13 │ │ │ │ + rsceq ip, r8, ip, ror #13 │ │ │ │ + rsceq ip, r8, r8, asr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 231e20 <__cxa_atexit@plt+0x226114> │ │ │ │ ldr r2, [pc, #156] @ 231e30 <__cxa_atexit@plt+0x226124> │ │ │ │ @@ -563272,16 +563272,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 231e38 <__cxa_atexit@plt+0x22612c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq ip, r8, r8, asr #12 │ │ │ │ - rsceq ip, r8, r0, lsr #12 │ │ │ │ + rsceq ip, r8, r8, lsr #12 │ │ │ │ + rsceq ip, r8, r0, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #80] @ 231ea4 <__cxa_atexit@plt+0x226198> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -563300,15 +563300,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r5, {r0, r7} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 231c7c <__cxa_atexit@plt+0x225f70> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - strhteq ip, [r8], #84 @ 0x54 │ │ │ │ + smlaleq ip, r8, r4, r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ @@ -563317,15 +563317,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 231c7c <__cxa_atexit@plt+0x225f70> │ │ │ │ - rsceq ip, r8, ip, ror #10 │ │ │ │ + rsceq ip, r8, ip, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 231f30 <__cxa_atexit@plt+0x226224> │ │ │ │ ldr r7, [pc, #48] @ 231f40 <__cxa_atexit@plt+0x226234> │ │ │ │ @@ -563339,16 +563339,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 231f44 <__cxa_atexit@plt+0x226238> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, r8, r0, asr #10 │ │ │ │ - rsceq ip, r8, r4, lsl r5 │ │ │ │ + rsceq ip, r8, r0, lsr #10 │ │ │ │ + strdeq ip, [r8], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr sl, [r7, #19] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ @@ -563393,27 +563393,27 @@ │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #16] @ 23201c <__cxa_atexit@plt+0x226310> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xffffefbc │ │ │ │ - rsceq ip, r8, r8, asr r4 │ │ │ │ - rsceq ip, r8, r0, asr r4 │ │ │ │ + rsceq ip, r8, r8, lsr r4 │ │ │ │ + rsceq ip, r8, r0, lsr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 232048 <__cxa_atexit@plt+0x22633c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rsceq ip, r8, ip, lsr r4 │ │ │ │ - rsceq ip, r8, ip, lsl #8 │ │ │ │ + rsceq ip, r8, ip, lsl r4 │ │ │ │ + rsceq ip, r8, ip, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp r7, fp │ │ │ │ bcc 232090 <__cxa_atexit@plt+0x226384> │ │ │ │ ldr r7, [pc, #48] @ 2320a0 <__cxa_atexit@plt+0x226394> │ │ │ │ @@ -563427,16 +563427,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2320a4 <__cxa_atexit@plt+0x226398> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq ip, r8, r8, ror #7 │ │ │ │ - strhteq ip, [r8], #52 @ 0x34 │ │ │ │ + rsceq ip, r8, r8, asr #7 │ │ │ │ + smlaleq ip, r8, r4, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add ip, r7, #11 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r7, #27] │ │ │ │ sub r0, r5, #24 │ │ │ │ @@ -563482,20 +563482,20 @@ │ │ │ │ str r0, [r5, #-36]! @ 0xffffffdc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ ldr r7, [pc, #24] @ 232194 <__cxa_atexit@plt+0x226488> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r7, r4, lsr #28 │ │ │ │ - rscseq sl, r7, ip, lsl #28 │ │ │ │ + rscseq sl, r7, r4, lsl #28 │ │ │ │ + rscseq sl, r7, ip, ror #27 │ │ │ │ @ instruction: 0xffffee00 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xffffee58 │ │ │ │ - rsceq ip, r8, r8, ror #5 │ │ │ │ + rsceq ip, r8, r8, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2321e4 <__cxa_atexit@plt+0x2264d8> │ │ │ │ ldr r3, [pc, #60] @ 2321f4 <__cxa_atexit@plt+0x2264e8> │ │ │ │ @@ -563512,15 +563512,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2321f8 <__cxa_atexit@plt+0x2264ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - smlaleq ip, r8, ip, r2 │ │ │ │ + rsceq ip, r8, ip, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563544,15 +563544,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 232278 <__cxa_atexit@plt+0x22656c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, r8, r0, lsr #4 │ │ │ │ + rsceq ip, r8, r0, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563576,15 +563576,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2322f8 <__cxa_atexit@plt+0x2265ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, r8, r4, lsr #3 │ │ │ │ + rsceq ip, r8, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563608,15 +563608,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 232378 <__cxa_atexit@plt+0x22666c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, r8, r8, lsr #2 │ │ │ │ + rsceq ip, r8, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563640,15 +563640,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2323f8 <__cxa_atexit@plt+0x2266ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, r8, ip, lsr #1 │ │ │ │ + rsceq ip, r8, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563672,15 +563672,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 232478 <__cxa_atexit@plt+0x22676c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq ip, r8, r0, lsr r0 │ │ │ │ + rsceq ip, r8, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563704,15 +563704,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2324f8 <__cxa_atexit@plt+0x2267ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq fp, [r8], #244 @ 0xf4 │ │ │ │ + smlaleq fp, r8, r4, pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563736,15 +563736,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 232578 <__cxa_atexit@plt+0x22686c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, r8, r8, lsr pc │ │ │ │ + rsceq fp, r8, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563768,15 +563768,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2325f8 <__cxa_atexit@plt+0x2268ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq fp, [r8], #236 @ 0xec │ │ │ │ + smlaleq fp, r8, ip, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563800,15 +563800,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 232678 <__cxa_atexit@plt+0x22696c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, r8, r0, asr #28 │ │ │ │ + rsceq fp, r8, r0, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563832,15 +563832,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2326f8 <__cxa_atexit@plt+0x2269ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq fp, r8, r4, asr #27 │ │ │ │ + rsceq fp, r8, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -563863,15 +563863,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sl, r7, ip, lsr #15 │ │ │ │ + rscseq sl, r7, ip, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 232790 <__cxa_atexit@plt+0x226a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 10472a4 <__cxa_atexit@plt+0x103b598> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -563882,15 +563882,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 2327c0 <__cxa_atexit@plt+0x226ab4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10475a8 <__cxa_atexit@plt+0x103b89c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrhteq sl, [r7], #116 @ 0x74 │ │ │ │ + smlalseq sl, r7, r4, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232800 <__cxa_atexit@plt+0x226af4> │ │ │ │ @@ -563901,16 +563901,16 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq sl, r7, ip, lsr #24 │ │ │ │ - strhteq fp, [r8], #192 @ 0xc0 │ │ │ │ + rscseq sl, r7, ip, lsl #24 │ │ │ │ + smlaleq fp, r8, r0, ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232854 <__cxa_atexit@plt+0x226b48> │ │ │ │ ldr r2, [pc, #44] @ 23285c <__cxa_atexit@plt+0x226b50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -563921,17 +563921,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ add sl, r1, #1 │ │ │ │ str sl, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b a96ba4 <__cxa_atexit@plt+0xa8ae98> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [r7], #108 @ 0x6c │ │ │ │ - ldrsbteq sl, [r7], #124 @ 0x7c │ │ │ │ - rsceq fp, r8, r8, ror #24 │ │ │ │ + smlalseq sl, r7, ip, r6 │ │ │ │ + ldrhteq sl, [r7], #124 @ 0x7c │ │ │ │ + rsceq fp, r8, r8, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2328c0 <__cxa_atexit@plt+0x226bb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -563953,17 +563953,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r7, r4, asr r6 │ │ │ │ + rscseq sl, r7, r4, lsr r6 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - rsceq fp, r8, r4, ror #23 │ │ │ │ + rsceq fp, r8, r4, asr #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -563977,15 +563977,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 23293c <__cxa_atexit@plt+0x226c30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - strhteq fp, [r8], #176 @ 0xb0 │ │ │ │ + smlaleq fp, r8, r0, fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232974 <__cxa_atexit@plt+0x226c68> │ │ │ │ ldr r2, [pc, #32] @ 23297c <__cxa_atexit@plt+0x226c70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -563993,17 +563993,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 232980 <__cxa_atexit@plt+0x226c74> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r7, r0, r5 │ │ │ │ + rscseq sl, r7, r0, ror r5 │ │ │ │ rsceq r4, r4, r5, lsl #13 │ │ │ │ - rsceq fp, r8, r0, ror #22 │ │ │ │ + rsceq fp, r8, r0, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 232a18 <__cxa_atexit@plt+0x226d0c> │ │ │ │ @@ -564039,20 +564039,20 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 232a28 <__cxa_atexit@plt+0x226d1c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r7, r0, lsr r5 │ │ │ │ + rscseq sl, r7, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq sl, r7, r8, lsr r6 │ │ │ │ - rscseq sl, r7, r4, lsr sl │ │ │ │ - rscseq sl, r7, r8, lsr #18 │ │ │ │ - smlaleq fp, r8, r8, sl │ │ │ │ + rscseq sl, r7, r8, lsl r6 │ │ │ │ + rscseq sl, r7, r4, lsl sl │ │ │ │ + rscseq sl, r7, r8, lsl #18 │ │ │ │ + rsceq fp, r8, r8, ror sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564066,16 +564066,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 232aa0 <__cxa_atexit@plt+0x226d94> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ - rsceq fp, r8, r0, ror #20 │ │ │ │ - rsceq fp, r8, r8, asr #20 │ │ │ │ + rsceq fp, r8, r0, asr #20 │ │ │ │ + rsceq fp, r8, r8, lsr #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r6 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub ip, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp ip, fp │ │ │ │ bcc 232b2c <__cxa_atexit@plt+0x226e20> │ │ │ │ @@ -564109,29 +564109,29 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrshteq sl, [r7], #80 @ 0x50 │ │ │ │ - smlalseq sl, r7, r0, r5 │ │ │ │ - smlaleq fp, r8, ip, r9 │ │ │ │ + ldrsbteq sl, [r7], #80 @ 0x50 │ │ │ │ + rscseq sl, r7, r0, ror r5 │ │ │ │ + rsceq fp, r8, ip, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 232b80 <__cxa_atexit@plt+0x226e74> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 232b78 <__cxa_atexit@plt+0x226e6c> │ │ │ │ b 232b90 <__cxa_atexit@plt+0x226e84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq fp, r8, ip, ror #18 │ │ │ │ + rsceq fp, r8, ip, asr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 232bdc <__cxa_atexit@plt+0x226ed0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -564164,16 +564164,16 @@ │ │ │ │ str r6, [r1] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbteq sl, [r7], #52 @ 0x34 │ │ │ │ - rsceq fp, r8, r4, asr #17 │ │ │ │ + ldrhteq sl, [r7], #52 @ 0x34 │ │ │ │ + rsceq fp, r8, r4, lsr #17 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r1, r6 │ │ │ │ bcc 232cb4 <__cxa_atexit@plt+0x226fa8> │ │ │ │ @@ -564209,16 +564209,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 232cdc <__cxa_atexit@plt+0x226fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r8, r0, lsr #16 │ │ │ │ - rscseq sl, r7, r8, asr #8 │ │ │ │ + rsceq fp, r8, r0, lsl #16 │ │ │ │ + rscseq sl, r7, r8, lsr #8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -564229,15 +564229,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq sl, r7, r4, r2 │ │ │ │ + rscseq sl, r7, r4, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -564252,17 +564252,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 232d8c <__cxa_atexit@plt+0x227080> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, r7, r0, asr #4 │ │ │ │ + rscseq sl, r7, r0, lsr #4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - rsceq fp, r8, r4, ror #14 │ │ │ │ + rsceq fp, r8, r4, asr #14 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 232de4 <__cxa_atexit@plt+0x2270d8> │ │ │ │ stmdb r5, {r7, r8, r9} │ │ │ │ @@ -564278,15 +564278,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq fp, r8, r8, lsl #14 │ │ │ │ + rsceq fp, r8, r8, ror #13 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 232e60 <__cxa_atexit@plt+0x227154> │ │ │ │ @@ -564311,15 +564311,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq fp, r8, r4, lsl #13 │ │ │ │ + rsceq fp, r8, r4, ror #12 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #248] @ 232f84 <__cxa_atexit@plt+0x227278> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ ands r6, r7, #3 │ │ │ │ @@ -564381,18 +564381,18 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 232f8c <__cxa_atexit@plt+0x227280> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rsceq fp, r8, r4, ror #10 │ │ │ │ + rsceq fp, r8, r4, asr #10 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ - rsceq fp, r8, r0, ror #10 │ │ │ │ + rsceq fp, r8, r0, asr #10 │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 232fbc <__cxa_atexit@plt+0x2272b0> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -564403,15 +564403,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ beq 232fd8 <__cxa_atexit@plt+0x2272cc> │ │ │ │ b 232ff0 <__cxa_atexit@plt+0x2272e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq fp, r8, r4, lsl r5 │ │ │ │ + strdeq fp, [r8], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r7, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r2, r6 │ │ │ │ cmp r7, #34 @ 0x22 │ │ │ │ bne 233044 <__cxa_atexit@plt+0x227338> │ │ │ │ @@ -564448,18 +564448,18 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #4] @ 233098 <__cxa_atexit@plt+0x22738c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq fp, r8, r0, asr r4 │ │ │ │ + rsceq fp, r8, r0, lsr r4 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ - rsceq fp, r8, r0, asr r4 │ │ │ │ + rsceq fp, r8, r0, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r7 │ │ │ │ cmp r2, fp │ │ │ │ @@ -564500,15 +564500,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - smlaleq fp, r8, r0, r3 │ │ │ │ + rsceq fp, r8, r0, ror r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #20 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ cmp r3, fp │ │ │ │ @@ -564560,15 +564560,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 233258 <__cxa_atexit@plt+0x22754c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb84 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsceq fp, r8, r4, asr #5 │ │ │ │ + rsceq fp, r8, r4, lsr #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564583,16 +564583,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2332b8 <__cxa_atexit@plt+0x2275ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, ror lr │ │ │ │ - rsceq fp, r8, r0, ror r2 │ │ │ │ + rscseq r9, r7, r8, asr lr │ │ │ │ + rsceq fp, r8, r0, asr r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564607,16 +564607,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 233318 <__cxa_atexit@plt+0x22760c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, lsl lr │ │ │ │ - rsceq fp, r8, r0, lsl r2 │ │ │ │ + ldrshteq r9, [r7], #216 @ 0xd8 │ │ │ │ + strdeq fp, [r8], #16 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564631,16 +564631,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 233378 <__cxa_atexit@plt+0x22766c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r7], #216 @ 0xd8 │ │ │ │ - strhteq fp, [r8], #20 │ │ │ │ + smlalseq r9, r7, r8, sp │ │ │ │ + smlaleq fp, r8, r4, r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564655,16 +564655,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2333d8 <__cxa_atexit@plt+0x2276cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, asr sp │ │ │ │ - rsceq fp, r8, r4, asr r1 │ │ │ │ + rscseq r9, r7, r8, lsr sp │ │ │ │ + rsceq fp, r8, r4, lsr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564679,16 +564679,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 233438 <__cxa_atexit@plt+0x22772c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [r7], #200 @ 0xc8 │ │ │ │ - strdeq fp, [r8], #8 @ │ │ │ │ + ldrsbteq r9, [r7], #200 @ 0xc8 │ │ │ │ + ldrdeq fp, [r8], #8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564703,16 +564703,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 233498 <__cxa_atexit@plt+0x22778c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, r7, r8, ip │ │ │ │ - smlaleq fp, r8, r8, r0 │ │ │ │ + rscseq r9, r7, r8, ror ip │ │ │ │ + rsceq fp, r8, r8, ror r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564727,16 +564727,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2334f8 <__cxa_atexit@plt+0x2277ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r7, r8, lsr ip │ │ │ │ - rsceq fp, r8, ip, lsr r0 │ │ │ │ + rscseq r9, r7, r8, lsl ip │ │ │ │ + rsceq fp, r8, ip, lsl r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -564751,16 +564751,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 233558 <__cxa_atexit@plt+0x22784c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [r7], #184 @ 0xb8 │ │ │ │ - ldrdeq sl, [r8], #252 @ 0xfc @ │ │ │ │ + ldrhteq r9, [r7], #184 @ 0xb8 │ │ │ │ + strhteq sl, [r8], #252 @ 0xfc │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 233688 <__cxa_atexit@plt+0x22797c> │ │ │ │ ldr r0, [pc, #304] @ 2336ac <__cxa_atexit@plt+0x2279a0> │ │ │ │ @@ -564842,16 +564842,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - smlaleq sl, r8, ip, lr │ │ │ │ - ldrsbteq r9, [r7], #164 @ 0xa4 │ │ │ │ + rsceq sl, r8, ip, ror lr │ │ │ │ + ldrhteq r9, [r7], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 233700 <__cxa_atexit@plt+0x2279f4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -564936,15 +564936,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrshteq r9, [r7], #132 @ 0x84 │ │ │ │ + ldrsbteq r9, [r7], #132 @ 0x84 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 233884 <__cxa_atexit@plt+0x227b78> │ │ │ │ @@ -564958,15 +564958,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, r7, r8, lsl #17 │ │ │ │ + rscseq r9, r7, r8, ror #16 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2339c0 <__cxa_atexit@plt+0x227cb4> │ │ │ │ ldr r0, [pc, #304] @ 2339e4 <__cxa_atexit@plt+0x227cd8> │ │ │ │ @@ -565048,16 +565048,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - rsceq sl, r8, r8, ror #22 │ │ │ │ - smlalseq r9, r7, ip, r7 │ │ │ │ + rsceq sl, r8, r8, asr #22 │ │ │ │ + rscseq r9, r7, ip, ror r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 233a38 <__cxa_atexit@plt+0x227d2c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -565142,15 +565142,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrhteq r9, [r7], #92 @ 0x5c │ │ │ │ + smlalseq r9, r7, ip, r5 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 233bbc <__cxa_atexit@plt+0x227eb0> │ │ │ │ @@ -565164,15 +565164,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, r7, r0, asr r5 │ │ │ │ + rscseq r9, r7, r0, lsr r5 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 233cf8 <__cxa_atexit@plt+0x227fec> │ │ │ │ ldr r0, [pc, #304] @ 233d1c <__cxa_atexit@plt+0x228010> │ │ │ │ @@ -565254,16 +565254,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - rsceq sl, r8, r4, lsr r8 │ │ │ │ - rscseq r9, r7, r4, ror #8 │ │ │ │ + rsceq sl, r8, r4, lsl r8 │ │ │ │ + rscseq r9, r7, r4, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 233d70 <__cxa_atexit@plt+0x228064> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -565348,15 +565348,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r9, r7, r4, lsl #5 │ │ │ │ + rscseq r9, r7, r4, ror #4 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 233ef4 <__cxa_atexit@plt+0x2281e8> │ │ │ │ @@ -565370,15 +565370,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, r7, r8, lsl r2 │ │ │ │ + ldrshteq r9, [r7], #24 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp lr, fp │ │ │ │ bcc 234030 <__cxa_atexit@plt+0x228324> │ │ │ │ ldr r0, [pc, #304] @ 234054 <__cxa_atexit@plt+0x228348> │ │ │ │ @@ -565460,16 +565460,16 @@ │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ - rsceq sl, r8, r0, lsl #10 │ │ │ │ - rscseq r9, r7, ip, lsr #2 │ │ │ │ + rsceq sl, r8, r0, ror #9 │ │ │ │ + rscseq r9, r7, ip, lsl #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 2340a8 <__cxa_atexit@plt+0x22839c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -565554,15 +565554,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r8, r7, ip, asr #30 │ │ │ │ + rscseq r8, r7, ip, lsr #30 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23422c <__cxa_atexit@plt+0x228520> │ │ │ │ @@ -565576,15 +565576,15 @@ │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, r7, r0, ror #29 │ │ │ │ + rscseq r8, r7, r0, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23428c <__cxa_atexit@plt+0x228580> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565599,17 +565599,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 234298 <__cxa_atexit@plt+0x22858c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r8, r7, r4, ip │ │ │ │ + rscseq r8, r7, r4, ror ip │ │ │ │ rsceq r2, r4, r1, ror #26 │ │ │ │ - rsceq sl, r8, r8, lsr #5 │ │ │ │ + rsceq sl, r8, r8, lsl #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 234318 <__cxa_atexit@plt+0x22860c> │ │ │ │ ldr r3, [pc, #104] @ 234328 <__cxa_atexit@plt+0x22861c> │ │ │ │ @@ -565637,18 +565637,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 234330 <__cxa_atexit@plt+0x228624> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r8, ip, lsr #4 │ │ │ │ - rsceq sl, r8, ip, lsr r2 │ │ │ │ - rscseq r8, r7, r0, lsl #25 │ │ │ │ - rsceq sl, r8, r0, lsl r2 │ │ │ │ + rsceq sl, r8, ip, lsl #4 │ │ │ │ + rsceq sl, r8, ip, lsl r2 │ │ │ │ + rscseq r8, r7, r0, ror #24 │ │ │ │ + strdeq sl, [r8], #16 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b088 │ │ │ │ cmn r0, #1 │ │ │ │ beq 234368 <__cxa_atexit@plt+0x22865c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -565658,17 +565658,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 234384 <__cxa_atexit@plt+0x228678> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r8, r7, r8, lsl #24 │ │ │ │ - rsceq sl, r8, r4, asr #3 │ │ │ │ - rsceq sl, r8, ip, asr #3 │ │ │ │ + rscseq r8, r7, r8, ror #23 │ │ │ │ + rsceq sl, r8, r4, lsr #3 │ │ │ │ + rsceq sl, r8, ip, lsr #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 234404 <__cxa_atexit@plt+0x2286f8> │ │ │ │ ldr r3, [pc, #104] @ 234414 <__cxa_atexit@plt+0x228708> │ │ │ │ @@ -565696,17 +565696,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23441c <__cxa_atexit@plt+0x228710> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq sl, r8, r0, asr #2 │ │ │ │ - rsceq sl, r8, r0, asr r1 │ │ │ │ - smlalseq r8, r7, r4, fp │ │ │ │ + rsceq sl, r8, r0, lsr #2 │ │ │ │ + rsceq sl, r8, r0, lsr r1 │ │ │ │ + rscseq r8, r7, r4, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 234474 <__cxa_atexit@plt+0x228768> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565721,17 +565721,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 234480 <__cxa_atexit@plt+0x228774> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r7, ip, lsr #21 │ │ │ │ + rscseq r8, r7, ip, lsl #21 │ │ │ │ rsceq r2, r4, lr, ror #22 │ │ │ │ - rsceq sl, r8, r8, ror #1 │ │ │ │ + rsceq sl, r8, r8, asr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 234500 <__cxa_atexit@plt+0x2287f4> │ │ │ │ ldr r3, [pc, #104] @ 234510 <__cxa_atexit@plt+0x228804> │ │ │ │ @@ -565759,18 +565759,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 234518 <__cxa_atexit@plt+0x22880c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r8, ip, rrx │ │ │ │ - rsceq sl, r8, ip, ror r0 │ │ │ │ - smlalseq r8, r7, r8, sl │ │ │ │ - rsceq sl, r8, r0, asr r0 │ │ │ │ + rsceq sl, r8, ip, asr #32 │ │ │ │ + rsceq sl, r8, ip, asr r0 │ │ │ │ + rscseq r8, r7, r8, ror sl │ │ │ │ + rsceq sl, r8, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b094 │ │ │ │ cmn r0, #1 │ │ │ │ beq 234550 <__cxa_atexit@plt+0x228844> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -565780,17 +565780,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 23456c <__cxa_atexit@plt+0x228860> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r8, r7, r0, lsr #20 │ │ │ │ - rsceq sl, r8, r4 │ │ │ │ - rsceq sl, r8, ip │ │ │ │ + rscseq r8, r7, r0, lsl #20 │ │ │ │ + rsceq r9, r8, r4, ror #31 │ │ │ │ + rsceq r9, r8, ip, ror #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2345ec <__cxa_atexit@plt+0x2288e0> │ │ │ │ ldr r3, [pc, #104] @ 2345fc <__cxa_atexit@plt+0x2288f0> │ │ │ │ @@ -565818,17 +565818,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 234604 <__cxa_atexit@plt+0x2288f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r9, r8, r0, lsl #31 │ │ │ │ - smlaleq r9, r8, r0, pc @ │ │ │ │ - rscseq r8, r7, ip, lsr #19 │ │ │ │ + rsceq r9, r8, r0, ror #30 │ │ │ │ + rsceq r9, r8, r0, ror pc │ │ │ │ + rscseq r8, r7, ip, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23465c <__cxa_atexit@plt+0x228950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565843,17 +565843,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 234668 <__cxa_atexit@plt+0x22895c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r7, r4, asr #17 │ │ │ │ + rscseq r8, r7, r4, lsr #17 │ │ │ │ rsceq r2, r4, r3, ror r9 │ │ │ │ - rsceq r9, r8, r8, lsr #30 │ │ │ │ + rsceq r9, r8, r8, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2346e8 <__cxa_atexit@plt+0x2289dc> │ │ │ │ ldr r3, [pc, #104] @ 2346f8 <__cxa_atexit@plt+0x2289ec> │ │ │ │ @@ -565881,18 +565881,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 234700 <__cxa_atexit@plt+0x2289f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r9, r8, ip, lsr #29 │ │ │ │ - strhteq r9, [r8], #236 @ 0xec │ │ │ │ - ldrhteq r8, [r7], #128 @ 0x80 │ │ │ │ - smlaleq r9, r8, r0, lr │ │ │ │ + rsceq r9, r8, ip, lsl #29 │ │ │ │ + smlaleq r9, r8, ip, lr │ │ │ │ + smlalseq r8, r7, r0, r8 │ │ │ │ + rsceq r9, r8, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b0a0 │ │ │ │ cmn r0, #1 │ │ │ │ beq 234738 <__cxa_atexit@plt+0x228a2c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -565902,17 +565902,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 234754 <__cxa_atexit@plt+0x228a48> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r8, r7, r8, lsr r8 │ │ │ │ - rsceq r9, r8, r4, asr #28 │ │ │ │ - rsceq r9, r8, ip, asr #28 │ │ │ │ + rscseq r8, r7, r8, lsl r8 │ │ │ │ + rsceq r9, r8, r4, lsr #28 │ │ │ │ + rsceq r9, r8, ip, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2347d4 <__cxa_atexit@plt+0x228ac8> │ │ │ │ ldr r3, [pc, #104] @ 2347e4 <__cxa_atexit@plt+0x228ad8> │ │ │ │ @@ -565940,17 +565940,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2347ec <__cxa_atexit@plt+0x228ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r9, r8, r0, asr #27 │ │ │ │ - ldrdeq r9, [r8], #208 @ 0xd0 @ │ │ │ │ - rscseq r8, r7, r4, asr #15 │ │ │ │ + rsceq r9, r8, r0, lsr #27 │ │ │ │ + strhteq r9, [r8], #208 @ 0xd0 │ │ │ │ + rscseq r8, r7, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 234844 <__cxa_atexit@plt+0x228b38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -565965,17 +565965,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 234850 <__cxa_atexit@plt+0x228b44> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r8, [r7], #108 @ 0x6c │ │ │ │ + ldrhteq r8, [r7], #108 @ 0x6c │ │ │ │ rsceq r2, r4, r1, lsl #15 │ │ │ │ - rsceq r9, r8, r8, ror #26 │ │ │ │ + rsceq r9, r8, r8, asr #26 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2348d0 <__cxa_atexit@plt+0x228bc4> │ │ │ │ ldr r3, [pc, #104] @ 2348e0 <__cxa_atexit@plt+0x228bd4> │ │ │ │ @@ -566003,18 +566003,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2348e8 <__cxa_atexit@plt+0x228bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r9, r8, ip, ror #25 │ │ │ │ - strdeq r9, [r8], #204 @ 0xcc @ │ │ │ │ - rscseq r8, r7, r8, asr #13 │ │ │ │ - ldrdeq r9, [r8], #192 @ 0xc0 @ │ │ │ │ + rsceq r9, r8, ip, asr #25 │ │ │ │ + ldrdeq r9, [r8], #204 @ 0xcc @ │ │ │ │ + rscseq r8, r7, r8, lsr #13 │ │ │ │ + strhteq r9, [r8], #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b0ac │ │ │ │ cmn r0, #1 │ │ │ │ beq 234920 <__cxa_atexit@plt+0x228c14> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -566024,17 +566024,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 23493c <__cxa_atexit@plt+0x228c30> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r8, r7, r0, asr r6 │ │ │ │ - rsceq r9, r8, r4, lsl #25 │ │ │ │ - rsceq r9, r8, ip, lsl #25 │ │ │ │ + rscseq r8, r7, r0, lsr r6 │ │ │ │ + rsceq r9, r8, r4, ror #24 │ │ │ │ + rsceq r9, r8, ip, ror #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2349bc <__cxa_atexit@plt+0x228cb0> │ │ │ │ ldr r3, [pc, #104] @ 2349cc <__cxa_atexit@plt+0x228cc0> │ │ │ │ @@ -566062,17 +566062,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2349d4 <__cxa_atexit@plt+0x228cc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq r9, r8, r0, lsl #24 │ │ │ │ - rsceq r9, r8, r0, lsl ip │ │ │ │ - ldrsbteq r8, [r7], #92 @ 0x5c │ │ │ │ + rsceq r9, r8, r0, ror #23 │ │ │ │ + strdeq r9, [r8], #176 @ 0xb0 @ │ │ │ │ + ldrhteq r8, [r7], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 234a2c <__cxa_atexit@plt+0x228d20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -566087,17 +566087,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 234a38 <__cxa_atexit@plt+0x228d2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r7], #68 @ 0x44 │ │ │ │ + ldrsbteq r8, [r7], #68 @ 0x44 │ │ │ │ rsceq r2, r4, pc, lsl #11 │ │ │ │ - rsceq r9, r8, r8, lsr #23 │ │ │ │ + rsceq r9, r8, r8, lsl #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 234a90 <__cxa_atexit@plt+0x228d84> │ │ │ │ ldr r3, [pc, #56] @ 234a98 <__cxa_atexit@plt+0x228d8c> │ │ │ │ @@ -566113,15 +566113,15 @@ │ │ │ │ b 234aa8 <__cxa_atexit@plt+0x228d9c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, r8, ip, asr #22 │ │ │ │ + rsceq r9, r8, ip, lsr #22 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234b3c <__cxa_atexit@plt+0x228e30> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ @@ -566189,20 +566189,20 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ - rsceq r9, r8, r8, lsr #20 │ │ │ │ + rsceq r9, r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - ldrshteq r8, [r7], #52 @ 0x34 │ │ │ │ - rsceq r9, r8, r8, lsl #20 │ │ │ │ + ldrsbteq r8, [r7], #52 @ 0x34 │ │ │ │ + rsceq r9, r8, r8, ror #19 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 234c54 <__cxa_atexit@plt+0x228f48> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -566225,15 +566225,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ beq 234c4c <__cxa_atexit@plt+0x228f40> │ │ │ │ b 234cc4 <__cxa_atexit@plt+0x228fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r9, r8, ip, lsl #19 │ │ │ │ + rsceq r9, r8, ip, ror #18 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #60] @ 234cb4 <__cxa_atexit@plt+0x228fa8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -566248,15 +566248,15 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, #1] │ │ │ │ beq 234cac <__cxa_atexit@plt+0x228fa0> │ │ │ │ b 234cc4 <__cxa_atexit@plt+0x228fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r9, r8, r0, lsr r9 │ │ │ │ + rsceq r9, r8, r0, lsl r9 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5, #-4] │ │ │ │ and r7, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -566296,18 +566296,18 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 234d78 <__cxa_atexit@plt+0x22906c> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - rsceq r9, r8, r0, ror r8 │ │ │ │ + rsceq r9, r8, r0, asr r8 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r8, r7, r8, lsr #4 │ │ │ │ - rsceq r9, r8, r4, ror #16 │ │ │ │ + rscseq r8, r7, r8, lsl #4 │ │ │ │ + rsceq r9, r8, r4, asr #16 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r8, #4]! │ │ │ │ mov lr, r8 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ @@ -566371,18 +566371,18 @@ │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #16] @ 234ea4 <__cxa_atexit@plt+0x229198> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ @ instruction: 0xffffffd8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq r9, r8, r8, asr #14 │ │ │ │ + rsceq r9, r8, r8, lsr #14 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrshteq r8, [r7], #8 │ │ │ │ - rsceq r9, r8, r8, lsr r7 │ │ │ │ + ldrsbteq r8, [r7], #8 │ │ │ │ + rsceq r9, r8, r8, lsl r7 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 234ef8 <__cxa_atexit@plt+0x2291ec> │ │ │ │ @@ -566422,18 +566422,18 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 234f70 <__cxa_atexit@plt+0x229264> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r9, r8, r8, ror r6 │ │ │ │ + rsceq r9, r8, r8, asr r6 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rscseq r8, r7, r4, lsr r0 │ │ │ │ - rsceq r9, r8, ip, ror #12 │ │ │ │ + rscseq r8, r7, r4, lsl r0 │ │ │ │ + rsceq r9, r8, ip, asr #12 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b0b8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 234fb0 <__cxa_atexit@plt+0x2292a4> │ │ │ │ @@ -566444,17 +566444,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 234fcc <__cxa_atexit@plt+0x2292c0> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r7, r7, r0, asr #31 │ │ │ │ - rsceq r9, r8, ip, lsl r6 │ │ │ │ - rsceq r9, r8, r4, lsr #12 │ │ │ │ + rscseq r7, r7, r0, lsr #31 │ │ │ │ + strdeq r9, [r8], #92 @ 0x5c @ │ │ │ │ + rsceq r9, r8, r4, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 235028 <__cxa_atexit@plt+0x22931c> │ │ │ │ @@ -566475,26 +566475,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 235044 <__cxa_atexit@plt+0x229338> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq r9, [r8], #88 @ 0x58 @ │ │ │ │ - strhteq r9, [r8], #80 @ 0x50 │ │ │ │ + strhteq r9, [r8], #88 @ 0x58 │ │ │ │ + smlaleq r9, r8, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 23506c <__cxa_atexit@plt+0x229360> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d28b64 <__cxa_atexit@plt+0xd1ce58> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r9, r8, r8, lsl #11 │ │ │ │ + rsceq r9, r8, r8, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2350bc <__cxa_atexit@plt+0x2293b0> │ │ │ │ @@ -566513,15 +566513,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - rsceq r9, r8, r8, lsr #10 │ │ │ │ + rsceq r9, r8, r8, lsl #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 235134 <__cxa_atexit@plt+0x229428> │ │ │ │ @@ -566542,15 +566542,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 235150 <__cxa_atexit@plt+0x229444> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r9, r8, ip, asr #9 │ │ │ │ + rsceq r9, r8, ip, lsr #9 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235184 <__cxa_atexit@plt+0x229478> │ │ │ │ ldr r3, [pc, #32] @ 235194 <__cxa_atexit@plt+0x229488> │ │ │ │ @@ -566560,15 +566560,15 @@ │ │ │ │ ldr r8, [r8] │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235198 <__cxa_atexit@plt+0x22948c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r9, r8, r8, lsl #9 │ │ │ │ + rsceq r9, r8, r8, ror #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #20] @ 2351c8 <__cxa_atexit@plt+0x2294bc> │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -566654,15 +566654,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 235310 <__cxa_atexit@plt+0x229604> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r9, r8, ip, lsl r3 │ │ │ │ + strdeq r9, [r8], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 235360 <__cxa_atexit@plt+0x229654> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-28 @ 0xffffffe4 │ │ │ │ @@ -566676,15 +566676,15 @@ │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 235368 <__cxa_atexit@plt+0x22965c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - strhteq r9, [r8], #44 @ 0x2c │ │ │ │ + smlaleq r9, r8, ip, r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -566714,16 +566714,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 235408 <__cxa_atexit@plt+0x2296fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r8, r7, r0, ror r0 │ │ │ │ - rscseq r7, r7, r8, asr sp │ │ │ │ + rscseq r8, r7, r0, asr r0 │ │ │ │ + rscseq r7, r7, r8, lsr sp │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -566755,16 +566755,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2354ac <__cxa_atexit@plt+0x2297a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r7, r7, r4, asr #25 │ │ │ │ - rscseq r7, r7, r8, lsr #31 │ │ │ │ + rscseq r7, r7, r4, lsr #25 │ │ │ │ + rscseq r7, r7, r8, lsl #31 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 235500 <__cxa_atexit@plt+0x2297f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -566780,31 +566780,31 @@ │ │ │ │ ldr r8, [pc, #24] @ 23550c <__cxa_atexit@plt+0x229800> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r0, lsr #20 │ │ │ │ + rscseq r7, r7, r0, lsl #20 │ │ │ │ rsceq r1, r4, r9, lsr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23553c <__cxa_atexit@plt+0x229830> │ │ │ │ ldr r2, [pc, #24] @ 235544 <__cxa_atexit@plt+0x229838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d2cf58 <__cxa_atexit@plt+0xd2124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, r0, asr #19 │ │ │ │ - ldrdeq r9, [r8], #12 @ │ │ │ │ + rscseq r7, r7, r0, lsr #19 │ │ │ │ + strhteq r9, [r8], #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #36 @ 0x24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 235614 <__cxa_atexit@plt+0x229908> │ │ │ │ @@ -566862,19 +566862,19 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rsceq r9, r8, r8, asr #32 │ │ │ │ - rsceq r9, r8, ip, lsl r0 │ │ │ │ + rsceq r9, r8, r8, lsr #32 │ │ │ │ + strdeq r8, [r8], #252 @ 0xfc @ │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - rsceq r8, r8, r8, asr #31 │ │ │ │ + rsceq r8, r8, r8, lsr #31 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2356e4 <__cxa_atexit@plt+0x2299d8> │ │ │ │ @@ -566912,26 +566912,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 235718 <__cxa_atexit@plt+0x229a0c> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r8, r8, r8, lsl #30 │ │ │ │ + rsceq r8, r8, r8, ror #29 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ - rsceq r8, r8, r0, lsl #30 │ │ │ │ + rsceq r8, r8, r0, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ sub r5, r5, #16 │ │ │ │ b 235750 <__cxa_atexit@plt+0x229a44> │ │ │ │ - rsceq r8, r8, r4, ror #29 │ │ │ │ + rsceq r8, r8, r4, asr #29 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2358c8 <__cxa_atexit@plt+0x229bbc> │ │ │ │ @@ -567043,58 +567043,58 @@ │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, r9 │ │ │ │ mov r8, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 23593c <__cxa_atexit@plt+0x229c30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r7, ip, ror r9 │ │ │ │ - rscseq r7, r7, r4, lsl #25 │ │ │ │ - rscseq r7, r7, r0, lsr #14 │ │ │ │ + rscseq r7, r7, ip, asr r9 │ │ │ │ + rscseq r7, r7, r4, ror #24 │ │ │ │ + rscseq r7, r7, r0, lsl #14 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - strdeq r8, [r8], #200 @ 0xc8 @ │ │ │ │ - smlaleq r8, r8, ip, sp @ │ │ │ │ + ldrdeq r8, [r8], #200 @ 0xc8 @ │ │ │ │ + rsceq r8, r8, ip, ror sp │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - rsceq r8, r8, r8, ror #25 │ │ │ │ + rsceq r8, r8, r8, asr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 23596c <__cxa_atexit@plt+0x229c60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 235558 <__cxa_atexit@plt+0x22984c> │ │ │ │ - smlalseq r7, r7, r4, r5 @ │ │ │ │ - rsceq r8, r8, ip, asr #25 │ │ │ │ + rscseq r7, r7, r4, ror r5 │ │ │ │ + rsceq r8, r8, ip, lsr #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 235990 <__cxa_atexit@plt+0x229c84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ - rsceq r8, r8, r0, asr #25 │ │ │ │ + rsceq r8, r8, r0, lsr #25 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ bl 238f0c <__cxa_atexit@plt+0x22d200> │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - smlaleq r8, r8, r0, ip @ │ │ │ │ + rsceq r8, r8, r0, ror ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 2359cc <__cxa_atexit@plt+0x229cc0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ - rsceq r8, r8, r4, lsl #25 │ │ │ │ - rsceq r8, r8, r0, lsl #25 │ │ │ │ + rsceq r8, r8, r4, ror #24 │ │ │ │ + rsceq r8, r8, r0, ror #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 235a1c <__cxa_atexit@plt+0x229d10> │ │ │ │ @@ -567111,32 +567111,32 @@ │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 235a3c <__cxa_atexit@plt+0x229d30> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r8, r8, r0, asr ip │ │ │ │ - rsceq r8, r8, r8, asr #24 │ │ │ │ - rsceq r8, r8, r8, lsr ip │ │ │ │ + rsceq r8, r8, r0, lsr ip │ │ │ │ + rsceq r8, r8, r8, lsr #24 │ │ │ │ + rsceq r8, r8, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bl 238f0c <__cxa_atexit@plt+0x22d200> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r8, r8, ror #23 │ │ │ │ + rsceq r8, r8, r8, asr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 235a74 <__cxa_atexit@plt+0x229d68> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ - ldrdeq r8, [r8], #188 @ 0xbc @ │ │ │ │ - strdeq r8, [r8], #184 @ 0xb8 @ │ │ │ │ + strhteq r8, [r8], #188 @ 0xbc │ │ │ │ + ldrdeq r8, [r8], #184 @ 0xb8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235aa8 <__cxa_atexit@plt+0x229d9c> │ │ │ │ ldr r5, [pc, #28] @ 235ab8 <__cxa_atexit@plt+0x229dac> │ │ │ │ @@ -567145,16 +567145,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235abc <__cxa_atexit@plt+0x229db0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r8, [r8], #188 @ 0xbc @ │ │ │ │ - strhteq r8, [r8], #180 @ 0xb4 │ │ │ │ + strhteq r8, [r8], #188 @ 0xbc │ │ │ │ + smlaleq r8, r8, r4, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 235af8 <__cxa_atexit@plt+0x229dec> │ │ │ │ cmp r7, #1 │ │ │ │ bne 235b0c <__cxa_atexit@plt+0x229e00> │ │ │ │ bl 238f10 <__cxa_atexit@plt+0x22d204> │ │ │ │ @@ -567177,19 +567177,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ 235b40 <__cxa_atexit@plt+0x229e34> │ │ │ │ add r7, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r8, r8, ip, lsr #22 │ │ │ │ - rsceq r8, r8, r8, lsr #22 │ │ │ │ - rsceq r8, r8, r0, ror #22 │ │ │ │ + rsceq r8, r8, ip, lsl #22 │ │ │ │ + rsceq r8, r8, r8, lsl #22 │ │ │ │ + rsceq r8, r8, r0, asr #22 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r8, r8, r8, ror fp │ │ │ │ + rsceq r8, r8, r8, asr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bl 238f0c <__cxa_atexit@plt+0x22d200> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -567214,15 +567214,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - strhteq r8, [r8], #164 @ 0xa4 │ │ │ │ + smlaleq r8, r8, r4, sl @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235c00 <__cxa_atexit@plt+0x229ef4> │ │ │ │ ldr r5, [pc, #32] @ 235c14 <__cxa_atexit@plt+0x229f08> │ │ │ │ @@ -567232,15 +567232,15 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235c18 <__cxa_atexit@plt+0x229f0c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rsceq r8, r8, r0, lsl #21 │ │ │ │ + rsceq r8, r8, r0, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -567257,28 +567257,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 235c84 <__cxa_atexit@plt+0x229f78> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r8, r8, ip, asr r8 │ │ │ │ - rsceq r8, r8, r4, asr r8 │ │ │ │ - rsceq r8, r8, r4, lsr #20 │ │ │ │ - rsceq r8, r8, r0, lsl #20 │ │ │ │ + rsceq r8, r8, ip, lsr r8 │ │ │ │ + rsceq r8, r8, r4, lsr r8 │ │ │ │ + rsceq r8, r8, r4, lsl #20 │ │ │ │ + rsceq r8, r8, r0, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 235cac <__cxa_atexit@plt+0x229fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r8, [r8], #152 @ 0x98 @ │ │ │ │ + strhteq r8, [r8], #152 @ 0x98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 235d24 <__cxa_atexit@plt+0x22a018> │ │ │ │ @@ -567344,15 +567344,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r8, r8, ip, lsr #17 │ │ │ │ + rsceq r8, r8, ip, lsl #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235e08 <__cxa_atexit@plt+0x22a0fc> │ │ │ │ ldr r5, [pc, #32] @ 235e1c <__cxa_atexit@plt+0x22a110> │ │ │ │ @@ -567362,15 +567362,15 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235e20 <__cxa_atexit@plt+0x22a114> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rsceq r8, r8, r8, ror r8 │ │ │ │ + rsceq r8, r8, r8, asr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -567390,15 +567390,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - strdeq r8, [r8], #116 @ 0x74 @ │ │ │ │ + ldrdeq r8, [r8], #116 @ 0x74 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235ec0 <__cxa_atexit@plt+0x22a1b4> │ │ │ │ ldr r5, [pc, #32] @ 235ed4 <__cxa_atexit@plt+0x22a1c8> │ │ │ │ @@ -567408,21 +567408,21 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235ed8 <__cxa_atexit@plt+0x22a1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - rsceq r8, r8, r0, asr #15 │ │ │ │ + rsceq r8, r8, r0, lsr #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ - smlaleq r8, r8, ip, r7 @ │ │ │ │ + rsceq r8, r8, ip, ror r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 235f1c <__cxa_atexit@plt+0x22a210> │ │ │ │ ldr r3, [pc, #24] @ 235f2c <__cxa_atexit@plt+0x22a220> │ │ │ │ @@ -567430,16 +567430,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 235f30 <__cxa_atexit@plt+0x22a224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r8, r8, r0, lsl #15 │ │ │ │ - rsceq r8, r8, ip, asr r7 │ │ │ │ + rsceq r8, r8, r0, ror #14 │ │ │ │ + rsceq r8, r8, ip, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 235f5c <__cxa_atexit@plt+0x22a250> │ │ │ │ cmp r7, #1 │ │ │ │ bne 235f70 <__cxa_atexit@plt+0x22a264> │ │ │ │ ldr r7, [pc, #72] @ 235fa0 <__cxa_atexit@plt+0x22a294> │ │ │ │ @@ -567455,29 +567455,29 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [pc, #16] @ 235f94 <__cxa_atexit@plt+0x22a288> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 235f98 <__cxa_atexit@plt+0x22a28c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r8, r8, r4, lsr r5 │ │ │ │ - rsceq r8, r8, ip, lsr #10 │ │ │ │ - rsceq r8, r8, r0, lsr r7 │ │ │ │ + rsceq r8, r8, r4, lsl r5 │ │ │ │ + rsceq r8, r8, ip, lsl #10 │ │ │ │ + rsceq r8, r8, r0, lsl r7 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r8, r8, r4, ror #13 │ │ │ │ + rsceq r8, r8, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 235fc8 <__cxa_atexit@plt+0x22a2bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strhteq r8, [r8], #108 @ 0x6c │ │ │ │ + smlaleq r8, r8, ip, r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236040 <__cxa_atexit@plt+0x22a334> │ │ │ │ @@ -567521,25 +567521,25 @@ │ │ │ │ b 10475a8 <__cxa_atexit@plt+0x103b89c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r8, ip, ror #11 │ │ │ │ + rsceq r8, r8, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 2360c0 <__cxa_atexit@plt+0x22a3b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, r8, r4, asr #11 │ │ │ │ + rsceq r8, r8, r4, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236138 <__cxa_atexit@plt+0x22a42c> │ │ │ │ @@ -567583,15 +567583,15 @@ │ │ │ │ b 10475a8 <__cxa_atexit@plt+0x103b89c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r8, r8, r8, lsl #10 │ │ │ │ + rsceq r8, r8, r8, ror #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2361c0 <__cxa_atexit@plt+0x22a4b4> │ │ │ │ ldr r3, [pc, #24] @ 2361d0 <__cxa_atexit@plt+0x22a4c4> │ │ │ │ @@ -567599,15 +567599,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2361d4 <__cxa_atexit@plt+0x22a4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - ldrdeq r8, [r8], #76 @ 0x4c @ │ │ │ │ + strhteq r8, [r8], #76 @ 0x4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 23622c <__cxa_atexit@plt+0x22a520> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -567623,15 +567623,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [r7], #200 @ 0xc8 │ │ │ │ + ldrsbteq r6, [r7], #200 @ 0xc8 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, #70 @ 0x46 │ │ │ │ bl b0c4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 236288 <__cxa_atexit@plt+0x22a57c> │ │ │ │ @@ -567658,16 +567658,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r8, r8, ip, lsl r4 │ │ │ │ - rscseq r6, r7, r4, ror sp │ │ │ │ + strdeq r8, [r8], #60 @ 0x3c @ │ │ │ │ + rscseq r6, r7, r4, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -567680,15 +567680,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 23631c <__cxa_atexit@plt+0x22a610> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrshteq r6, [r7], #196 @ 0xc4 │ │ │ │ + ldrsbteq r6, [r7], #196 @ 0xc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 236370 <__cxa_atexit@plt+0x22a664> │ │ │ │ mov r0, r4 │ │ │ │ @@ -567704,15 +567704,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 23637c <__cxa_atexit@plt+0x22a670> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r7], #176 @ 0xb0 │ │ │ │ + smlalseq r6, r7, r0, fp │ │ │ │ rsceq r0, r4, r5, lsr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2363d0 <__cxa_atexit@plt+0x22a6c4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -567728,15 +567728,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2363dc <__cxa_atexit@plt+0x22a6d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r0, asr fp │ │ │ │ + rscseq r6, r7, r0, lsr fp │ │ │ │ rsceq r0, r4, r0, asr #23 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -567745,15 +567745,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 233f10 <__cxa_atexit@plt+0x228204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r8], #36 @ 0x24 @ │ │ │ │ + strhteq r8, [r8], #36 @ 0x24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2364e0 <__cxa_atexit@plt+0x22a7d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -567815,33 +567815,33 @@ │ │ │ │ ldr r9, [pc, #36] @ 236544 <__cxa_atexit@plt+0x22a838> │ │ │ │ ldr sl, [pc, #36] @ 236548 <__cxa_atexit@plt+0x22a83c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - strhteq r8, [r8], #28 │ │ │ │ + smlaleq r8, r8, ip, r1 @ │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r7, r8, ip, ror #31 │ │ │ │ - rsceq r8, r8, r0, lsr #3 │ │ │ │ - rsceq r8, r8, ip, lsr #3 │ │ │ │ - rsceq r8, r8, r8, lsl #3 │ │ │ │ - rsceq r8, r8, r0, lsl r2 │ │ │ │ + rsceq r7, r8, ip, asr #31 │ │ │ │ + rsceq r8, r8, r0, lsl #3 │ │ │ │ + rsceq r8, r8, ip, lsl #3 │ │ │ │ + rsceq r8, r8, r8, ror #2 │ │ │ │ + strdeq r8, [r8], #16 @ │ │ │ │ @ instruction: 0xffffcc04 │ │ │ │ - rsceq r8, r8, r8, lsr #4 │ │ │ │ - rsceq r8, r8, r4, lsl r2 │ │ │ │ + rsceq r8, r8, r8, lsl #4 │ │ │ │ + strdeq r8, [r8], #20 @ │ │ │ │ @ instruction: 0xffffc8e4 │ │ │ │ - rsceq r8, r8, ip, ror r1 │ │ │ │ + rsceq r8, r8, ip, asr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b aa1f58 <__cxa_atexit@plt+0xa9624c> │ │ │ │ - rsceq r8, r8, ip, lsl #3 │ │ │ │ + rsceq r8, r8, ip, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2365b0 <__cxa_atexit@plt+0x22a8a4> │ │ │ │ ldr r3, [pc, #32] @ 2365c0 <__cxa_atexit@plt+0x22a8b4> │ │ │ │ @@ -567851,16 +567851,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2365c4 <__cxa_atexit@plt+0x22a8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r8, r8, r8, ror #2 │ │ │ │ - rsceq r8, r8, r4, asr #2 │ │ │ │ + rsceq r8, r8, r8, asr #2 │ │ │ │ + rsceq r8, r8, r4, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 236638 <__cxa_atexit@plt+0x22a92c> │ │ │ │ @@ -567885,16 +567885,16 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rscseq r6, r7, ip, lsr #21 │ │ │ │ - rsceq r8, r8, r8, asr #1 │ │ │ │ + rscseq r6, r7, ip, lsl #21 │ │ │ │ + rsceq r8, r8, r8, lsr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 236684 <__cxa_atexit@plt+0x22a978> │ │ │ │ ldr r3, [pc, #32] @ 236694 <__cxa_atexit@plt+0x22a988> │ │ │ │ @@ -567904,15 +567904,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 236698 <__cxa_atexit@plt+0x22a98c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - smlaleq r8, r8, r4, r0 @ │ │ │ │ + rsceq r8, r8, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2366ec <__cxa_atexit@plt+0x22a9e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -567927,15 +567927,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2366f8 <__cxa_atexit@plt+0x22a9ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r4, lsr r8 │ │ │ │ + rscseq r6, r7, r4, lsl r8 │ │ │ │ smlaleq r0, r4, r2, r8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -567944,15 +567944,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 233bd8 <__cxa_atexit@plt+0x227ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r8], #248 @ 0xf8 @ │ │ │ │ + ldrdeq r7, [r8], #248 @ 0xf8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2367dc <__cxa_atexit@plt+0x22aad0> │ │ │ │ ldr r3, [pc, #192] @ 23681c <__cxa_atexit@plt+0x22ab10> │ │ │ │ @@ -568001,25 +568001,25 @@ │ │ │ │ ldr r9, [pc, #32] @ 236828 <__cxa_atexit@plt+0x22ab1c> │ │ │ │ ldr sl, [pc, #32] @ 23682c <__cxa_atexit@plt+0x22ab20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - strhteq r7, [r8], #232 @ 0xe8 │ │ │ │ - rsceq r7, r8, r4, lsl #26 │ │ │ │ - rsceq r7, r8, ip, lsl pc │ │ │ │ - rsceq r7, r8, r4, asr #29 │ │ │ │ - rsceq r7, r8, r0, lsr #29 │ │ │ │ - rsceq r7, r8, r4, lsl pc │ │ │ │ + smlaleq r7, r8, r8, lr │ │ │ │ + rsceq r7, r8, r4, ror #25 │ │ │ │ + strdeq r7, [r8], #236 @ 0xec @ │ │ │ │ + rsceq r7, r8, r4, lsr #29 │ │ │ │ + rsceq r7, r8, r0, lsl #29 │ │ │ │ + strdeq r7, [r8], #228 @ 0xe4 @ │ │ │ │ @ instruction: 0xffffc908 │ │ │ │ - rsceq r7, r8, ip, lsr #30 │ │ │ │ - rsceq r7, r8, ip, ror pc │ │ │ │ + rsceq r7, r8, ip, lsl #30 │ │ │ │ + rsceq r7, r8, ip, asr pc │ │ │ │ @ instruction: 0xffffc5e8 │ │ │ │ - rsceq r7, r8, ip, ror #29 │ │ │ │ + rsceq r7, r8, ip, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 236878 <__cxa_atexit@plt+0x22ab6c> │ │ │ │ ldr r3, [pc, #32] @ 236888 <__cxa_atexit@plt+0x22ab7c> │ │ │ │ @@ -568029,16 +568029,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 23688c <__cxa_atexit@plt+0x22ab80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq r7, [r8], #224 @ 0xe0 @ │ │ │ │ - rsceq r7, r8, r4, lsr #29 │ │ │ │ + strhteq r7, [r8], #224 @ 0xe0 │ │ │ │ + rsceq r7, r8, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2368ec <__cxa_atexit@plt+0x22abe0> │ │ │ │ @@ -568057,17 +568057,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r0, r1, r2, r3} │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rscseq r6, r7, r4, ror #15 │ │ │ │ + rscseq r6, r7, r4, asr #15 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - rsceq r7, r8, r4, asr #28 │ │ │ │ + rsceq r7, r8, r4, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 236938 <__cxa_atexit@plt+0x22ac2c> │ │ │ │ ldr r3, [pc, #32] @ 236948 <__cxa_atexit@plt+0x22ac3c> │ │ │ │ @@ -568077,15 +568077,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 23694c <__cxa_atexit@plt+0x22ac40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq r7, r8, r0, lsl lr │ │ │ │ + strdeq r7, [r8], #208 @ 0xd0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp r8, fp │ │ │ │ bcc 2369a4 <__cxa_atexit@plt+0x22ac98> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -568101,15 +568101,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r8 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r0, lsl #11 │ │ │ │ + rscseq r6, r7, r0, ror #10 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, #69 @ 0x45 │ │ │ │ bl b0c4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 236a00 <__cxa_atexit@plt+0x22acf4> │ │ │ │ @@ -568136,16 +568136,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, r8, r4, lsr #25 │ │ │ │ - ldrshteq r6, [r7], #92 @ 0x5c │ │ │ │ + rsceq r7, r8, r4, lsl #25 │ │ │ │ + ldrsbteq r6, [r7], #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568158,15 +568158,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 236a94 <__cxa_atexit@plt+0x22ad88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r6, r7, ip, ror r5 │ │ │ │ + rscseq r6, r7, ip, asr r5 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -568208,16 +568208,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 236b58 <__cxa_atexit@plt+0x22ae4c> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq r7, r8, r4, lsr #24 │ │ │ │ - ldrsbteq r6, [r7], #48 @ 0x30 │ │ │ │ + rsceq r7, r8, r4, lsl #24 │ │ │ │ + ldrhteq r6, [r7], #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 236bac <__cxa_atexit@plt+0x22aea0> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ @@ -568238,15 +568238,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq r6, r7, r0, asr #6 │ │ │ │ + rscseq r6, r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 236bf0 <__cxa_atexit@plt+0x22aee4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ @@ -568275,15 +568275,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, r7, ip, asr #5 │ │ │ │ + rscseq r6, r7, ip, lsr #5 │ │ │ │ andeq r0, r3, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 236c94 <__cxa_atexit@plt+0x22af88> │ │ │ │ ldr r2, [pc, #28] @ 236ca4 <__cxa_atexit@plt+0x22af98> │ │ │ │ @@ -568292,15 +568292,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 236ca8 <__cxa_atexit@plt+0x22af9c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r7, [r8], #160 @ 0xa0 @ │ │ │ │ + strhteq r7, [r8], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 236ccc <__cxa_atexit@plt+0x22afc0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -568321,15 +568321,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, r7, r4, lsl r2 │ │ │ │ + ldrshteq r6, [r7], #20 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 236d50 <__cxa_atexit@plt+0x22b044> │ │ │ │ ldr r3, [pc, #32] @ 236d60 <__cxa_atexit@plt+0x22b054> │ │ │ │ @@ -568339,15 +568339,15 @@ │ │ │ │ ldr r8, [r8] │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 236d64 <__cxa_atexit@plt+0x22b058> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r8, r8, lsl sl │ │ │ │ + strdeq r7, [r8], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #20] @ 236d94 <__cxa_atexit@plt+0x22b088> │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -568380,16 +568380,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 236e18 <__cxa_atexit@plt+0x22b10c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r3, [pc, #12] @ 236e0c <__cxa_atexit@plt+0x22b100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r4, lsl r1 │ │ │ │ - ldrshteq r6, [r7], #8 │ │ │ │ + ldrshteq r6, [r7], #4 │ │ │ │ + ldrsbteq r6, [r7], #8 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #20 │ │ │ │ cmp r7, r8 │ │ │ │ bcc 236f38 <__cxa_atexit@plt+0x22b22c> │ │ │ │ @@ -568465,19 +568465,19 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 236f6c <__cxa_atexit@plt+0x22b260> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r7, r0, lsr #1 │ │ │ │ - rscseq r6, r7, r0, asr #4 │ │ │ │ + rscseq r6, r7, r0, lsl #1 │ │ │ │ + rscseq r6, r7, r0, lsr #4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r7, r8, r8, lsl r8 │ │ │ │ + strdeq r7, [r8], #120 @ 0x78 @ │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ @@ -568521,16 +568521,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 23703c <__cxa_atexit@plt+0x22b330> │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - rsceq r7, r8, r4, asr #14 │ │ │ │ - rsceq r7, r8, r0, ror #14 │ │ │ │ + rsceq r7, r8, r4, lsr #14 │ │ │ │ + rsceq r7, r8, r0, asr #14 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 237094 <__cxa_atexit@plt+0x22b388> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -568545,15 +568545,15 @@ │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23709c <__cxa_atexit@plt+0x22b390> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - rsceq r7, r8, r4, ror #13 │ │ │ │ + rsceq r7, r8, r4, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ @@ -568574,16 +568574,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 237118 <__cxa_atexit@plt+0x22b40c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r6, r7, r4, lsr r3 │ │ │ │ - rscseq r6, r7, r4, lsr #32 │ │ │ │ + rscseq r6, r7, r4, lsl r3 │ │ │ │ + rscseq r6, r7, r4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -568607,16 +568607,16 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 23719c <__cxa_atexit@plt+0x22b490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrhteq r5, [r7], #252 @ 0xfc │ │ │ │ - ldrhteq r6, [r7], #44 @ 0x2c │ │ │ │ + smlalseq r5, r7, ip, pc @ │ │ │ │ + smlalseq r6, r7, ip, r2 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2371f0 <__cxa_atexit@plt+0x22b4e4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -568632,31 +568632,31 @@ │ │ │ │ ldr r8, [pc, #24] @ 2371fc <__cxa_atexit@plt+0x22b4f0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r7, r0, lsr sp │ │ │ │ + rscseq r5, r7, r0, lsl sp │ │ │ │ rsceq pc, r3, fp, ror sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23722c <__cxa_atexit@plt+0x22b520> │ │ │ │ ldr r2, [pc, #24] @ 237234 <__cxa_atexit@plt+0x22b528> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b d2cf58 <__cxa_atexit@plt+0xd2124c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [r7], #192 @ 0xc0 │ │ │ │ - rsceq r7, r8, r8, asr #10 │ │ │ │ + ldrhteq r5, [r7], #192 @ 0xc0 │ │ │ │ + rsceq r7, r8, r8, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp r6, fp │ │ │ │ bcc 237314 <__cxa_atexit@plt+0x22b608> │ │ │ │ @@ -568727,20 +568727,20 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ b 23732c <__cxa_atexit@plt+0x22b620> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - rsceq r7, r8, r4, lsl r4 │ │ │ │ + strdeq r7, [r8], #52 @ 0x34 @ │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq r7, r8, r4, lsr #9 │ │ │ │ - rsceq r7, r8, r8, ror r4 │ │ │ │ + rsceq r7, r8, r4, lsl #9 │ │ │ │ + rsceq r7, r8, r8, asr r4 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - strdeq r7, [r8], #60 @ 0x3c @ │ │ │ │ + ldrdeq r7, [r8], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23740c <__cxa_atexit@plt+0x22b700> │ │ │ │ @@ -568778,25 +568778,25 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 237440 <__cxa_atexit@plt+0x22b734> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r7, r8, ip, lsr r3 │ │ │ │ + rsceq r7, r8, ip, lsl r3 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsceq r7, r8, r4, lsr r3 │ │ │ │ + rsceq r7, r8, r4, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5], #-16 │ │ │ │ b 237474 <__cxa_atexit@plt+0x22b768> │ │ │ │ - rsceq r7, r8, ip, lsl r3 │ │ │ │ + strdeq r7, [r8], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -568911,58 +568911,58 @@ │ │ │ │ mov r5, fp │ │ │ │ mov r8, r9 │ │ │ │ mov fp, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #28] @ 23766c <__cxa_atexit@plt+0x22b960> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r7, r4, asr ip │ │ │ │ - rscseq r5, r7, r4, asr pc │ │ │ │ - rscseq r5, r7, ip, asr #20 │ │ │ │ + rscseq r5, r7, r4, lsr ip │ │ │ │ + rscseq r5, r7, r4, lsr pc │ │ │ │ + rscseq r5, r7, ip, lsr #20 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rsceq r7, r8, r4, lsr #2 │ │ │ │ - ldrdeq r7, [r8], #24 @ │ │ │ │ + rsceq r7, r8, r4, lsl #2 │ │ │ │ + strhteq r7, [r8], #24 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - rsceq r7, r8, r4, lsl r1 │ │ │ │ + strdeq r7, [r8], #4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 23769c <__cxa_atexit@plt+0x22b990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 237248 <__cxa_atexit@plt+0x22b53c> │ │ │ │ - rscseq r5, r7, r4, ror #16 │ │ │ │ - strdeq r7, [r8], #8 @ │ │ │ │ + rscseq r5, r7, r4, asr #16 │ │ │ │ + ldrdeq r7, [r8], #8 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 2376c0 <__cxa_atexit@plt+0x22b9b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ - rsceq r7, r8, ip, ror #1 │ │ │ │ + rsceq r7, r8, ip, asr #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ bl b0dc │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - strhteq r7, [r8], #12 │ │ │ │ + smlaleq r7, r8, ip, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 2376fc <__cxa_atexit@plt+0x22b9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ - strhteq r7, [r8], #0 │ │ │ │ - rsceq r7, r8, ip, lsr #1 │ │ │ │ + smlaleq r7, r8, r0, r0 │ │ │ │ + rsceq r7, r8, ip, lsl #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 23774c <__cxa_atexit@plt+0x22ba40> │ │ │ │ @@ -568979,32 +568979,32 @@ │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 23776c <__cxa_atexit@plt+0x22ba60> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, r8, ip, ror r0 │ │ │ │ - rsceq r7, r8, r4, ror r0 │ │ │ │ - rsceq r7, r8, r4, rrx │ │ │ │ + rsceq r7, r8, ip, asr r0 │ │ │ │ + rsceq r7, r8, r4, asr r0 │ │ │ │ + rsceq r7, r8, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bl b0dc │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r8, r4, lsl r0 │ │ │ │ + strdeq r6, [r8], #244 @ 0xf4 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #8] @ 2377a4 <__cxa_atexit@plt+0x22ba98> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ + rsceq r6, r8, r8, ror #31 │ │ │ │ rsceq r7, r8, r8 │ │ │ │ - rsceq r7, r8, r8, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2377d8 <__cxa_atexit@plt+0x22bacc> │ │ │ │ ldr r5, [pc, #28] @ 2377e8 <__cxa_atexit@plt+0x22badc> │ │ │ │ @@ -569013,16 +569013,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2377ec <__cxa_atexit@plt+0x22bae0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r8, ip │ │ │ │ - rsceq r6, r8, r4, ror #31 │ │ │ │ + rsceq r6, r8, ip, ror #31 │ │ │ │ + rsceq r6, r8, r4, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 237828 <__cxa_atexit@plt+0x22bb1c> │ │ │ │ cmp r7, #1 │ │ │ │ bne 23783c <__cxa_atexit@plt+0x22bb30> │ │ │ │ bl b0e8 │ │ │ │ @@ -569045,19 +569045,19 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ 237870 <__cxa_atexit@plt+0x22bb64> │ │ │ │ add r7, r7, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b 1043e44 <__cxa_atexit@plt+0x1038138> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r6, r8, r8, asr pc │ │ │ │ - rsceq r6, r8, r4, asr pc │ │ │ │ - rsceq r6, r8, ip, lsl #31 │ │ │ │ + rsceq r6, r8, r8, lsr pc │ │ │ │ + rsceq r6, r8, r4, lsr pc │ │ │ │ + rsceq r6, r8, ip, ror #30 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r6, r8, r4, lsr #31 │ │ │ │ + rsceq r6, r8, r4, lsl #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bl b0dc │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -569082,15 +569082,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r6, r8, r4, ror #29 │ │ │ │ + rsceq r6, r8, r4, asr #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237930 <__cxa_atexit@plt+0x22bc24> │ │ │ │ ldr r5, [pc, #32] @ 237944 <__cxa_atexit@plt+0x22bc38> │ │ │ │ @@ -569100,15 +569100,15 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 237948 <__cxa_atexit@plt+0x22bc3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - strhteq r6, [r8], #224 @ 0xe0 │ │ │ │ + smlaleq r6, r8, r0, lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043af0 <__cxa_atexit@plt+0x1037de4> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -569125,28 +569125,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2379b4 <__cxa_atexit@plt+0x22bca8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rsceq r6, r8, ip, lsr #22 │ │ │ │ - rsceq r6, r8, r4, lsr #22 │ │ │ │ - rsceq r6, r8, r4, asr lr │ │ │ │ - rsceq r6, r8, r0, lsr lr │ │ │ │ + rsceq r6, r8, ip, lsl #22 │ │ │ │ + rsceq r6, r8, r4, lsl #22 │ │ │ │ + rsceq r6, r8, r4, lsr lr │ │ │ │ + rsceq r6, r8, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 2379dc <__cxa_atexit@plt+0x22bcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, r8, r8, lsl #28 │ │ │ │ + rsceq r6, r8, r8, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237a54 <__cxa_atexit@plt+0x22bd48> │ │ │ │ @@ -569212,15 +569212,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - ldrdeq r6, [r8], #204 @ 0xcc @ │ │ │ │ + strhteq r6, [r8], #204 @ 0xcc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237b38 <__cxa_atexit@plt+0x22be2c> │ │ │ │ ldr r5, [pc, #32] @ 237b4c <__cxa_atexit@plt+0x22be40> │ │ │ │ @@ -569230,15 +569230,15 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 237b50 <__cxa_atexit@plt+0x22be44> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rsceq r6, r8, r8, lsr #25 │ │ │ │ + rsceq r6, r8, r8, lsl #25 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 10439dc <__cxa_atexit@plt+0x1037cd0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -569258,15 +569258,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ b 10441b0 <__cxa_atexit@plt+0x10384a4> │ │ │ │ - rsceq r6, r8, r4, lsr #24 │ │ │ │ + rsceq r6, r8, r4, lsl #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237bf0 <__cxa_atexit@plt+0x22bee4> │ │ │ │ ldr r5, [pc, #32] @ 237c04 <__cxa_atexit@plt+0x22bef8> │ │ │ │ @@ -569276,21 +569276,21 @@ │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 237c08 <__cxa_atexit@plt+0x22befc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - strdeq r6, [r8], #176 @ 0xb0 @ │ │ │ │ + ldrdeq r6, [r8], #176 @ 0xb0 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ b 1043a64 <__cxa_atexit@plt+0x1037d58> │ │ │ │ - rsceq r6, r8, ip, asr #23 │ │ │ │ + rsceq r6, r8, ip, lsr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237c4c <__cxa_atexit@plt+0x22bf40> │ │ │ │ ldr r3, [pc, #24] @ 237c5c <__cxa_atexit@plt+0x22bf50> │ │ │ │ @@ -569298,16 +569298,16 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 237c60 <__cxa_atexit@plt+0x22bf54> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strhteq r6, [r8], #176 @ 0xb0 │ │ │ │ - rsceq r6, r8, ip, lsl #23 │ │ │ │ + smlaleq r6, r8, r0, fp │ │ │ │ + rsceq r6, r8, ip, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 237c8c <__cxa_atexit@plt+0x22bf80> │ │ │ │ cmp r7, #1 │ │ │ │ bne 237ca0 <__cxa_atexit@plt+0x22bf94> │ │ │ │ ldr r7, [pc, #72] @ 237cd0 <__cxa_atexit@plt+0x22bfc4> │ │ │ │ @@ -569323,29 +569323,29 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [pc, #16] @ 237cc4 <__cxa_atexit@plt+0x22bfb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 237cc8 <__cxa_atexit@plt+0x22bfbc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - rsceq r6, r8, r4, lsl #16 │ │ │ │ - strdeq r6, [r8], #124 @ 0x7c @ │ │ │ │ - rsceq r6, r8, r0, ror #22 │ │ │ │ + rsceq r6, r8, r4, ror #15 │ │ │ │ + ldrdeq r6, [r8], #124 @ 0x7c @ │ │ │ │ + rsceq r6, r8, r0, asr #22 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r6, r8, r4, lsl fp │ │ │ │ + strdeq r6, [r8], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 237cf8 <__cxa_atexit@plt+0x22bfec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r6, r8, ip, ror #21 │ │ │ │ + rsceq r6, r8, ip, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237d70 <__cxa_atexit@plt+0x22c064> │ │ │ │ @@ -569389,25 +569389,25 @@ │ │ │ │ b 10475a8 <__cxa_atexit@plt+0x103b89c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, ip, lsl sl │ │ │ │ + strdeq r6, [r8], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #8] @ 237df0 <__cxa_atexit@plt+0x22c0e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1047300 <__cxa_atexit@plt+0x103b5f4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r6, [r8], #148 @ 0x94 @ │ │ │ │ + ldrdeq r6, [r8], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 237e68 <__cxa_atexit@plt+0x22c15c> │ │ │ │ @@ -569451,15 +569451,15 @@ │ │ │ │ b 10475a8 <__cxa_atexit@plt+0x103b89c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, r8, lsr r9 │ │ │ │ + rsceq r6, r8, r8, lsl r9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 237ef0 <__cxa_atexit@plt+0x22c1e4> │ │ │ │ ldr r3, [pc, #24] @ 237f00 <__cxa_atexit@plt+0x22c1f4> │ │ │ │ @@ -569467,15 +569467,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043c7c <__cxa_atexit@plt+0x1037f70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 237f04 <__cxa_atexit@plt+0x22c1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - rsceq r6, r8, ip, lsl #18 │ │ │ │ + rsceq r6, r8, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 237f58 <__cxa_atexit@plt+0x22c24c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -569490,15 +569490,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 237f64 <__cxa_atexit@plt+0x22c258> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r8, asr #31 │ │ │ │ + rscseq r4, r7, r8, lsr #31 │ │ │ │ strdeq lr, [r3], #254 @ 0xfe @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 237fb8 <__cxa_atexit@plt+0x22c2ac> │ │ │ │ mov r0, r4 │ │ │ │ @@ -569514,15 +569514,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 237fc4 <__cxa_atexit@plt+0x22c2b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r8, ror #30 │ │ │ │ + rscseq r4, r7, r8, asr #30 │ │ │ │ smlaleq lr, r3, r8, pc @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -569531,15 +569531,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 2338a0 <__cxa_atexit@plt+0x227b94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, ip, lsr #16 │ │ │ │ + rsceq r6, r8, ip, lsl #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2380c8 <__cxa_atexit@plt+0x22c3bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -569601,33 +569601,33 @@ │ │ │ │ ldr r9, [pc, #36] @ 23812c <__cxa_atexit@plt+0x22c420> │ │ │ │ ldr sl, [pc, #36] @ 238130 <__cxa_atexit@plt+0x22c424> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, r0, lsr r7 │ │ │ │ + rsceq r6, r8, r0, lsl r7 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r6, r8, r4, lsl #8 │ │ │ │ - rsceq r6, r8, r0, lsl #14 │ │ │ │ - rsceq r6, r8, ip, lsl #14 │ │ │ │ - rsceq r6, r8, r4, asr #12 │ │ │ │ - rsceq r6, r8, ip, asr #13 │ │ │ │ + rsceq r6, r8, r4, ror #7 │ │ │ │ + rsceq r6, r8, r0, ror #13 │ │ │ │ + rsceq r6, r8, ip, ror #13 │ │ │ │ + rsceq r6, r8, r4, lsr #12 │ │ │ │ + rsceq r6, r8, ip, lsr #13 │ │ │ │ @ instruction: 0xffffb01c │ │ │ │ - rsceq r6, r8, r8, lsl #15 │ │ │ │ - rsceq r6, r8, r4, ror r7 │ │ │ │ + rsceq r6, r8, r8, ror #14 │ │ │ │ + rsceq r6, r8, r4, asr r7 │ │ │ │ @ instruction: 0xffffacfc │ │ │ │ - smlaleq r6, r8, r4, r5 │ │ │ │ + rsceq r6, r8, r4, ror r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ b aa1f58 <__cxa_atexit@plt+0xa9624c> │ │ │ │ - rsceq r6, r8, r4, ror #13 │ │ │ │ + rsceq r6, r8, r4, asr #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238198 <__cxa_atexit@plt+0x22c48c> │ │ │ │ ldr r3, [pc, #32] @ 2381a8 <__cxa_atexit@plt+0x22c49c> │ │ │ │ @@ -569637,16 +569637,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2381ac <__cxa_atexit@plt+0x22c4a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, r8, r0, asr #13 │ │ │ │ - smlaleq r6, r8, ip, r6 │ │ │ │ + rsceq r6, r8, r0, lsr #13 │ │ │ │ + rsceq r6, r8, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238220 <__cxa_atexit@plt+0x22c514> │ │ │ │ @@ -569671,16 +569671,16 @@ │ │ │ │ str r0, [r3, #24] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rscseq r4, r7, r4, asr #29 │ │ │ │ - rsceq r6, r8, r0, lsr #12 │ │ │ │ + rscseq r4, r7, r4, lsr #29 │ │ │ │ + rsceq r6, r8, r0, lsl #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23826c <__cxa_atexit@plt+0x22c560> │ │ │ │ ldr r3, [pc, #32] @ 23827c <__cxa_atexit@plt+0x22c570> │ │ │ │ @@ -569690,15 +569690,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 238280 <__cxa_atexit@plt+0x22c574> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - rsceq r6, r8, ip, ror #11 │ │ │ │ + rsceq r6, r8, ip, asr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2382d4 <__cxa_atexit@plt+0x22c5c8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -569713,15 +569713,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2382e0 <__cxa_atexit@plt+0x22c5d4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, ip, asr #24 │ │ │ │ + rscseq r4, r7, ip, lsr #24 │ │ │ │ rsceq lr, r3, r9, ror #24 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -569730,15 +569730,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 233568 <__cxa_atexit@plt+0x22785c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, r0, asr r5 │ │ │ │ + rsceq r6, r8, r0, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 2383c4 <__cxa_atexit@plt+0x22c6b8> │ │ │ │ ldr r3, [pc, #192] @ 238404 <__cxa_atexit@plt+0x22c6f8> │ │ │ │ @@ -569787,25 +569787,25 @@ │ │ │ │ ldr r9, [pc, #32] @ 238410 <__cxa_atexit@plt+0x22c704> │ │ │ │ ldr sl, [pc, #32] @ 238414 <__cxa_atexit@plt+0x22c708> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r8, ip, lsr #8 │ │ │ │ - rsceq r6, r8, ip, lsl r1 │ │ │ │ - rsceq r6, r8, r4, ror r4 │ │ │ │ - rsceq r6, r8, r4, lsr #8 │ │ │ │ - rsceq r6, r8, ip, asr r3 │ │ │ │ - ldrdeq r6, [r8], #48 @ 0x30 @ │ │ │ │ + rsceq r6, r8, ip, lsl #8 │ │ │ │ + strdeq r6, [r8], #12 @ │ │ │ │ + rsceq r6, r8, r4, asr r4 │ │ │ │ + rsceq r6, r8, r4, lsl #8 │ │ │ │ + rsceq r6, r8, ip, lsr r3 │ │ │ │ + strhteq r6, [r8], #48 @ 0x30 │ │ │ │ @ instruction: 0xffffad20 │ │ │ │ - rsceq r6, r8, ip, lsl #9 │ │ │ │ - ldrdeq r6, [r8], #68 @ 0x44 @ │ │ │ │ + rsceq r6, r8, ip, ror #8 │ │ │ │ + strhteq r6, [r8], #68 @ 0x44 │ │ │ │ @ instruction: 0xffffaa00 │ │ │ │ - rsceq r6, r8, r4, asr #8 │ │ │ │ + rsceq r6, r8, r4, lsr #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238460 <__cxa_atexit@plt+0x22c754> │ │ │ │ ldr r3, [pc, #32] @ 238470 <__cxa_atexit@plt+0x22c764> │ │ │ │ @@ -569815,16 +569815,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 238474 <__cxa_atexit@plt+0x22c768> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r6, r8, r8, lsr #8 │ │ │ │ - strdeq r6, [r8], #60 @ 0x3c @ │ │ │ │ + rsceq r6, r8, r8, lsl #8 │ │ │ │ + ldrdeq r6, [r8], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2384d4 <__cxa_atexit@plt+0x22c7c8> │ │ │ │ @@ -569843,17 +569843,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r0, r1, r2, r3} │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - ldrshteq r4, [r7], #188 @ 0xbc │ │ │ │ + ldrsbteq r4, [r7], #188 @ 0xbc │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - smlaleq r6, r8, ip, r3 │ │ │ │ + rsceq r6, r8, ip, ror r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238520 <__cxa_atexit@plt+0x22c814> │ │ │ │ ldr r3, [pc, #32] @ 238530 <__cxa_atexit@plt+0x22c824> │ │ │ │ @@ -569863,15 +569863,15 @@ │ │ │ │ mov r7, #16 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 238534 <__cxa_atexit@plt+0x22c828> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rsceq r6, r8, r8, ror #6 │ │ │ │ + rsceq r6, r8, r8, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 238588 <__cxa_atexit@plt+0x22c87c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -569886,41 +569886,41 @@ │ │ │ │ ldr r8, [pc, #24] @ 238594 <__cxa_atexit@plt+0x22c888> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r4, r7, r8, r9 │ │ │ │ + rscseq r4, r7, r8, ror r9 │ │ │ │ rsceq lr, r3, r8, lsr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ bl b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2385b8 <__cxa_atexit@plt+0x22c8ac> │ │ │ │ mov r8, r0 │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r8, [pc, #4] @ 2385c4 <__cxa_atexit@plt+0x22c8b8> │ │ │ │ add r8, pc, r8 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ - ldrdeq r6, [r8], #44 @ 0x2c @ │ │ │ │ - ldrdeq r6, [r8], #40 @ 0x28 @ │ │ │ │ + strhteq r6, [r8], #44 @ 0x2c │ │ │ │ + strhteq r6, [r8], #40 @ 0x28 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ bl b0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2385ec <__cxa_atexit@plt+0x22c8e0> │ │ │ │ mov r8, r0 │ │ │ │ b a9e414 <__cxa_atexit@plt+0xa92708> │ │ │ │ ldr r8, [pc, #4] @ 2385f8 <__cxa_atexit@plt+0x22c8ec> │ │ │ │ add r8, pc, r8 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ - rsceq r6, r8, r8, lsr #5 │ │ │ │ + rsceq r6, r8, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23864c <__cxa_atexit@plt+0x22c940> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -569935,17 +569935,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 238658 <__cxa_atexit@plt+0x22c94c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r4, [r7], #132 @ 0x84 │ │ │ │ + ldrhteq r4, [r7], #132 @ 0x84 │ │ │ │ ldrdeq lr, [r3], #138 @ 0x8a @ │ │ │ │ - rsceq r6, r8, r4, ror #4 │ │ │ │ + rsceq r6, r8, r4, asr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ sub sl, r5, #16 │ │ │ │ cmp sl, fp │ │ │ │ bcc 238814 <__cxa_atexit@plt+0x22cb08> │ │ │ │ ldr r2, [pc, #420] @ 238824 <__cxa_atexit@plt+0x22cb18> │ │ │ │ @@ -570052,21 +570052,21 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, lr │ │ │ │ b 238774 <__cxa_atexit@plt+0x22ca68> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - rscseq r4, r7, ip, lsr #16 │ │ │ │ - ldrshteq r4, [r7], #144 @ 0x90 │ │ │ │ - ldrshteq r4, [r7], #112 @ 0x70 │ │ │ │ + rscseq r4, r7, ip, lsl #16 │ │ │ │ + ldrsbteq r4, [r7], #144 @ 0x90 │ │ │ │ + ldrsbteq r4, [r7], #112 @ 0x70 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - rscseq r4, r7, ip, ror #13 │ │ │ │ - rsceq r6, r8, r0, asr #1 │ │ │ │ - rsceq r6, r8, r4, lsl #1 │ │ │ │ + rscseq r4, r7, ip, asr #13 │ │ │ │ + rsceq r6, r8, r0, lsr #1 │ │ │ │ + rsceq r6, r8, r4, rrx │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldmib r5, {r0, r9} │ │ │ │ mov r1, r8 │ │ │ │ bl b100 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -570087,17 +570087,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 2388b4 <__cxa_atexit@plt+0x22cba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, ip, asr #12 │ │ │ │ - rsceq r6, r8, r0, lsr #32 │ │ │ │ - rscseq r4, r7, r0, lsl #13 │ │ │ │ + rscseq r4, r7, ip, lsr #12 │ │ │ │ + rsceq r6, r8, r0 │ │ │ │ + rscseq r4, r7, r0, ror #12 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r9, r3 │ │ │ │ bcc 238958 <__cxa_atexit@plt+0x22cc4c> │ │ │ │ stm sp, {r7, fp} │ │ │ │ @@ -570149,16 +570149,16 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r7, r3, #15 │ │ │ │ str r7, [r3, #-4] │ │ │ │ sub r7, r3, #6 │ │ │ │ str r6, [r3, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, ip, lsl #16 │ │ │ │ - rscseq r4, r7, ip, lsl #12 │ │ │ │ + rscseq r4, r7, ip, ror #15 │ │ │ │ + rscseq r4, r7, ip, ror #11 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -570179,16 +570179,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238a24 <__cxa_atexit@plt+0x22cd18> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - rsceq r5, r8, r0, asr #29 │ │ │ │ - rsceq r5, r8, r8, lsr #29 │ │ │ │ + rsceq r5, r8, r0, lsr #29 │ │ │ │ + rsceq r5, r8, r8, lsl #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -570208,15 +570208,15 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238a98 <__cxa_atexit@plt+0x22cd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - rsceq r5, r8, ip, asr #28 │ │ │ │ + rsceq r5, r8, ip, lsr #28 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 238acc <__cxa_atexit@plt+0x22cdc0> │ │ │ │ @@ -570224,15 +570224,15 @@ │ │ │ │ ldmib r7, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ b 233bd8 <__cxa_atexit@plt+0x227ecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r8, r8, asr ip │ │ │ │ + rsceq r5, r8, r8, lsr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub lr, r5, #8 │ │ │ │ cmp lr, fp │ │ │ │ bcc 238b7c <__cxa_atexit@plt+0x22ce70> │ │ │ │ ldr r3, [pc, #192] @ 238bbc <__cxa_atexit@plt+0x22ceb0> │ │ │ │ @@ -570281,25 +570281,25 @@ │ │ │ │ ldr r9, [pc, #32] @ 238bc8 <__cxa_atexit@plt+0x22cebc> │ │ │ │ ldr sl, [pc, #32] @ 238bcc <__cxa_atexit@plt+0x22cec0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ bx r0 │ │ │ │ - rsceq r5, r8, r8, lsl fp │ │ │ │ - rsceq r5, r8, r4, ror #18 │ │ │ │ - rsceq r5, r8, ip, ror fp │ │ │ │ - rsceq r5, r8, r4, lsr #22 │ │ │ │ - rsceq r5, r8, r0, lsl #22 │ │ │ │ - rsceq r5, r8, r4, ror fp │ │ │ │ + strdeq r5, [r8], #168 @ 0xa8 @ │ │ │ │ + rsceq r5, r8, r4, asr #18 │ │ │ │ + rsceq r5, r8, ip, asr fp │ │ │ │ + rsceq r5, r8, r4, lsl #22 │ │ │ │ + rsceq r5, r8, r0, ror #21 │ │ │ │ + rsceq r5, r8, r4, asr fp │ │ │ │ @ instruction: 0xffffa568 │ │ │ │ - rsceq r5, r8, ip, lsl #23 │ │ │ │ - ldrdeq r5, [r8], #188 @ 0xbc @ │ │ │ │ + rsceq r5, r8, ip, ror #22 │ │ │ │ + strhteq r5, [r8], #188 @ 0xbc │ │ │ │ @ instruction: 0xffffa248 │ │ │ │ - rsceq r5, r8, ip, asr #22 │ │ │ │ + rsceq r5, r8, ip, lsr #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238c20 <__cxa_atexit@plt+0x22cf14> │ │ │ │ bl b058 │ │ │ │ @@ -570311,16 +570311,16 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 238c34 <__cxa_atexit@plt+0x22cf28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, r8, r0, asr #25 │ │ │ │ - strdeq r5, [r8], #172 @ 0xac @ │ │ │ │ + rsceq r5, r8, r0, lsr #25 │ │ │ │ + ldrdeq r5, [r8], #172 @ 0xac @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 238cbc <__cxa_atexit@plt+0x22cfb0> │ │ │ │ @@ -570349,16 +570349,16 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #12] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - rscseq r4, r7, r8, lsl #9 │ │ │ │ - rscseq r4, r7, r0, lsr r4 │ │ │ │ + rscseq r4, r7, r8, ror #8 │ │ │ │ + rscseq r4, r7, r0, lsl r4 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -570370,16 +570370,16 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r7, r4, asr #5 │ │ │ │ - strhteq r5, [r8], #188 @ 0xbc │ │ │ │ + rscseq r4, r7, r4, lsr #5 │ │ │ │ + smlaleq r5, r8, ip, fp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 238d60 <__cxa_atexit@plt+0x22d054> │ │ │ │ bl b058 │ │ │ │ @@ -570391,15 +570391,15 @@ │ │ │ │ mov r7, #28 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 238d74 <__cxa_atexit@plt+0x22d068> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - rsceq r5, r8, r0, lsl #23 │ │ │ │ + rsceq r5, r8, r0, ror #22 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 238dc8 <__cxa_atexit@plt+0x22d0bc> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -570418,16 +570418,16 @@ │ │ │ │ bx ip │ │ │ │ mov r7, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238de4 <__cxa_atexit@plt+0x22d0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r0, ror r6 │ │ │ │ - rsceq r5, r8, r8, lsl fp │ │ │ │ + rscseq r4, r7, r0, asr r6 │ │ │ │ + strdeq r5, [r8], #168 @ 0xa8 @ │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -570455,16 +570455,16 @@ │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 238e78 <__cxa_atexit@plt+0x22d16c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq r4, [r7], #84 @ 0x54 │ │ │ │ - rsceq r5, r8, r4, lsl #21 │ │ │ │ + ldrsbteq r4, [r7], #84 @ 0x54 │ │ │ │ + rsceq r5, r8, r4, ror #20 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -570479,16 +570479,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 238ed8 <__cxa_atexit@plt+0x22d1cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r7, r4, ror #10 │ │ │ │ - rsceq r5, r8, r8, lsr #20 │ │ │ │ + rscseq r4, r7, r4, asr #10 │ │ │ │ + rsceq r5, r8, r8, lsl #20 │ │ │ │ rsceq lr, r3, pc, ror #4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rsceq lr, r3, lr, ror r2 │ │ │ │ @@ -570530,31 +570530,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 238fa8 <__cxa_atexit@plt+0x22d29c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r3, r7, r8, ror #31 │ │ │ │ - rscseq r3, r7, r0, ror #31 │ │ │ │ - rsceq r5, r8, r4, ror #18 │ │ │ │ + rscseq r3, r7, r8, asr #31 │ │ │ │ + rscseq r3, r7, r0, asr #31 │ │ │ │ + rsceq r5, r8, r4, asr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #28] @ 238fdc <__cxa_atexit@plt+0x22d2d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 238fe0 <__cxa_atexit@plt+0x22d2d4> │ │ │ │ cmn r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r8, lsl #31 │ │ │ │ - rscseq r3, r7, r0, lsl #31 │ │ │ │ + rscseq r3, r7, r8, ror #30 │ │ │ │ + rscseq r3, r7, r0, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 239034 <__cxa_atexit@plt+0x22d328> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -570569,24 +570569,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 239040 <__cxa_atexit@plt+0x22d334> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, ip, ror #29 │ │ │ │ + rscseq r3, r7, ip, asr #29 │ │ │ │ rsceq lr, r3, sp, asr #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 23905c <__cxa_atexit@plt+0x22d350> │ │ │ │ add r8, pc, r8 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ - rsceq r5, r8, r8, lsr #17 │ │ │ │ - rsceq r5, r8, r0, asr #17 │ │ │ │ + rsceq r5, r8, r8, lsl #17 │ │ │ │ + rsceq r5, r8, r0, lsr #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp r8, fp │ │ │ │ bcc 2390e0 <__cxa_atexit@plt+0x22d3d4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -570612,19 +570612,19 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #24] @ 2390f4 <__cxa_atexit@plt+0x22d3e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r8, asr #30 │ │ │ │ + rscseq r3, r7, r8, lsr #30 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rscseq r4, r7, ip, lsl r3 │ │ │ │ - rsceq r5, r8, r4, lsr #16 │ │ │ │ - rsceq r5, r8, r0, lsr #16 │ │ │ │ + ldrshteq r4, [r7], #44 @ 0x2c │ │ │ │ + rsceq r5, r8, r4, lsl #16 │ │ │ │ + rsceq r5, r8, r0, lsl #16 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 239134 <__cxa_atexit@plt+0x22d428> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23912c <__cxa_atexit@plt+0x22d420> │ │ │ │ @@ -570633,24 +570633,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r5, [r8], #124 @ 0x7c @ │ │ │ │ + strhteq r5, [r8], #124 @ 0x7c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23915c <__cxa_atexit@plt+0x22d450> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strhteq r5, [r8], #120 @ 0x78 │ │ │ │ + smlaleq r5, r8, r8, r7 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 239184 <__cxa_atexit@plt+0x22d478> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -570668,16 +570668,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r7, r4, lsr #29 │ │ │ │ - rsceq r5, r8, r4, asr r7 │ │ │ │ + rscseq r3, r7, r4, lsl #29 │ │ │ │ + rsceq r5, r8, r4, lsr r7 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 239200 <__cxa_atexit@plt+0x22d4f4> │ │ │ │ ldr r3, [pc, #32] @ 239210 <__cxa_atexit@plt+0x22d504> │ │ │ │ @@ -570687,16 +570687,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 239214 <__cxa_atexit@plt+0x22d508> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r5, r8, r4, lsr r7 │ │ │ │ - rsceq r5, r8, ip, lsl #14 │ │ │ │ + rsceq r5, r8, r4, lsl r7 │ │ │ │ + rsceq r5, r8, ip, ror #13 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 239260 <__cxa_atexit@plt+0x22d554> │ │ │ │ @@ -570711,15 +570711,15 @@ │ │ │ │ str r1, [r3, #12] │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - strhteq r5, [r8], #96 @ 0x60 │ │ │ │ + smlaleq r5, r8, r0, r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 2392cc <__cxa_atexit@plt+0x22d5c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 2392a8 <__cxa_atexit@plt+0x22d59c> │ │ │ │ @@ -570735,15 +570735,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ lsl r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rsceq r5, r8, r0, asr r6 │ │ │ │ + rsceq r5, r8, r0, lsr r6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2392f8 <__cxa_atexit@plt+0x22d5ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ @@ -570752,15 +570752,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ lsl r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rsceq r5, r8, ip, lsl r6 │ │ │ │ + strdeq r5, [r8], #92 @ 0x5c @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 239354 <__cxa_atexit@plt+0x22d648> │ │ │ │ ldr r3, [pc, #44] @ 239368 <__cxa_atexit@plt+0x22d65c> │ │ │ │ @@ -570773,16 +570773,16 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23936c <__cxa_atexit@plt+0x22d660> │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - ldrdeq r5, [r8], #92 @ 0x5c @ │ │ │ │ - rsceq r5, r8, ip, asr #11 │ │ │ │ + strhteq r5, [r8], #92 @ 0x5c │ │ │ │ + rsceq r5, r8, ip, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2393ac <__cxa_atexit@plt+0x22d6a0> │ │ │ │ ldr r3, [pc, #44] @ 2393c0 <__cxa_atexit@plt+0x22d6b4> │ │ │ │ @@ -570795,15 +570795,15 @@ │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2393c4 <__cxa_atexit@plt+0x22d6b8> │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - rsceq r5, r8, r4, lsl #11 │ │ │ │ + rsceq r5, r8, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 239418 <__cxa_atexit@plt+0x22d70c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -570818,15 +570818,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 239424 <__cxa_atexit@plt+0x22d718> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r8, lsl #22 │ │ │ │ + rscseq r3, r7, r8, ror #21 │ │ │ │ ldrdeq sp, [r3], #219 @ 0xdb @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -570841,16 +570841,16 @@ │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r8, asr ip │ │ │ │ - rsceq r5, r8, r0, ror #9 │ │ │ │ + rscseq r3, r7, r8, lsr ip │ │ │ │ + rsceq r5, r8, r0, asr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 239520 <__cxa_atexit@plt+0x22d814> │ │ │ │ @@ -570893,17 +570893,17 @@ │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rscseq r3, r7, r0, lsr #30 │ │ │ │ - rsceq r5, r8, r4, asr #8 │ │ │ │ - rsceq r5, r8, r0, lsl r4 │ │ │ │ + rscseq r3, r7, r0, lsl #30 │ │ │ │ + rsceq r5, r8, r4, lsr #8 │ │ │ │ + strdeq r5, [r8], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2395b0 <__cxa_atexit@plt+0x22d8a4> │ │ │ │ @@ -570923,16 +570923,16 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b 24d4c8 <__cxa_atexit@plt+0x2417bc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r7, ip, ror lr │ │ │ │ - rsceq r5, r8, r4, lsr #7 │ │ │ │ + rscseq r3, r7, ip, asr lr │ │ │ │ + rsceq r5, r8, r4, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -570947,17 +570947,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 239628 <__cxa_atexit@plt+0x22d91c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r3, r7, r0, asr #27 │ │ │ │ - rsceq r5, r8, r0, ror r3 │ │ │ │ - rsceq r5, r8, r8, asr #6 │ │ │ │ + rscseq r3, r7, r0, lsr #27 │ │ │ │ + rsceq r5, r8, r0, asr r3 │ │ │ │ + rsceq r5, r8, r8, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 2396a8 <__cxa_atexit@plt+0x22d99c> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -570983,15 +570983,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r5, r8, r0, asr #5 │ │ │ │ + rsceq r5, r8, r0, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 239704 <__cxa_atexit@plt+0x22d9f8> │ │ │ │ @@ -571008,23 +571008,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r5, r8, r0, asr #4 │ │ │ │ + rsceq r5, r8, r0, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r5, r8, r8, asr #4 │ │ │ │ + rsceq r5, r8, r8, lsr #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 239770 <__cxa_atexit@plt+0x22da64> │ │ │ │ ldr r7, [pc, #36] @ 239780 <__cxa_atexit@plt+0x22da74> │ │ │ │ @@ -571035,16 +571035,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 239788 <__cxa_atexit@plt+0x22da7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rscseq r3, r7, r0, ror #24 │ │ │ │ - rsceq r5, r8, r0, lsl r2 │ │ │ │ + rscseq r3, r7, r0, asr #24 │ │ │ │ + strdeq r5, [r8], #16 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2397dc <__cxa_atexit@plt+0x22dad0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -571059,24 +571059,24 @@ │ │ │ │ ldr r8, [pc, #24] @ 2397e8 <__cxa_atexit@plt+0x22dadc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r4, asr #14 │ │ │ │ + rscseq r3, r7, r4, lsr #14 │ │ │ │ rsceq sp, r3, r9, lsl #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 239804 <__cxa_atexit@plt+0x22daf8> │ │ │ │ add r8, pc, r8 │ │ │ │ b a97348 <__cxa_atexit@plt+0xa8b63c> │ │ │ │ - smlaleq r5, r8, ip, r1 │ │ │ │ - rsceq r5, r8, r8, lsr #3 │ │ │ │ + rsceq r5, r8, ip, ror r1 │ │ │ │ + rsceq r5, r8, r8, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 239880 <__cxa_atexit@plt+0x22db74> │ │ │ │ @@ -571103,15 +571103,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r5, r8, r0, lsr #2 │ │ │ │ + rsceq r5, r8, r0, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ bl 8dd550 <__cxa_atexit@plt+0x8d1844> │ │ │ │ @@ -571120,15 +571120,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ beq 2398cc <__cxa_atexit@plt+0x22dbc0> │ │ │ │ b 2398e4 <__cxa_atexit@plt+0x22dbd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r5, [r8], #12 @ │ │ │ │ + strhteq r5, [r8], #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r8 │ │ │ │ bl 24d47c <__cxa_atexit@plt+0x241770> │ │ │ │ @@ -571177,20 +571177,20 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ b 239974 <__cxa_atexit@plt+0x22dc68> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 2399bc <__cxa_atexit@plt+0x22dcb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r7, r4, asr #10 │ │ │ │ + rscseq r3, r7, r4, lsr #10 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rscseq r3, r7, ip, asr #20 │ │ │ │ + rscseq r3, r7, ip, lsr #20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r5, r8, ip, asr #32 │ │ │ │ - rsceq r4, r8, r8, asr #30 │ │ │ │ + rsceq r5, r8, ip, lsr #32 │ │ │ │ + rsceq r4, r8, r8, lsr #30 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 239a0c <__cxa_atexit@plt+0x22dd00> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 239a04 <__cxa_atexit@plt+0x22dcf8> │ │ │ │ @@ -571199,24 +571199,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r8, r4, lsl #30 │ │ │ │ + rsceq r4, r8, r4, ror #29 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 239a34 <__cxa_atexit@plt+0x22dd28> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, r8, r0, ror #29 │ │ │ │ + rsceq r4, r8, r0, asr #29 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 239a5c <__cxa_atexit@plt+0x22dd50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -571224,15 +571224,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 24d4b4 <__cxa_atexit@plt+0x2417a8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, r0, lsr #29 │ │ │ │ + rsceq r4, r8, r0, lsl #29 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 239ab4 <__cxa_atexit@plt+0x22dda8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 239aac <__cxa_atexit@plt+0x22dda0> │ │ │ │ @@ -571241,24 +571241,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r8, ip, asr lr │ │ │ │ + rsceq r4, r8, ip, lsr lr │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 239adc <__cxa_atexit@plt+0x22ddd0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, r8, r8, lsr lr │ │ │ │ + rsceq r4, r8, r8, lsl lr │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 239b04 <__cxa_atexit@plt+0x22ddf8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -571288,16 +571288,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 239b78 <__cxa_atexit@plt+0x22de6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rsceq r4, r8, r0, ror #28 │ │ │ │ - rsceq r4, r8, r8, asr #28 │ │ │ │ + rsceq r4, r8, r0, asr #28 │ │ │ │ + rsceq r4, r8, r8, lsr #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571312,15 +571312,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 239bd8 <__cxa_atexit@plt+0x22decc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - rsceq r4, r8, r0, lsl #28 │ │ │ │ + rsceq r4, r8, r0, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 239c2c <__cxa_atexit@plt+0x22df20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -571335,15 +571335,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 239c38 <__cxa_atexit@plt+0x22df2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r7], #36 @ 0x24 │ │ │ │ + ldrsbteq r3, [r7], #36 @ 0x24 │ │ │ │ rsceq sp, r3, r9, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239cb0 <__cxa_atexit@plt+0x22dfa4> │ │ │ │ @@ -571374,15 +571374,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r3, r7, ip, ror #8 │ │ │ │ + rscseq r3, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 239d14 <__cxa_atexit@plt+0x22e008> │ │ │ │ @@ -571394,15 +571394,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r3, [r7], #56 @ 0x38 │ │ │ │ + ldrsbteq r3, [r7], #56 @ 0x38 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239d88 <__cxa_atexit@plt+0x22e07c> │ │ │ │ @@ -571428,28 +571428,28 @@ │ │ │ │ b 239d98 <__cxa_atexit@plt+0x22e08c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 239da8 <__cxa_atexit@plt+0x22e09c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, asr #24 │ │ │ │ + rsceq r4, r8, ip, lsr #24 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r4, r8, r4, lsl #23 │ │ │ │ - rsceq r4, r8, r4, ror #24 │ │ │ │ + rsceq r4, r8, r4, ror #22 │ │ │ │ + rsceq r4, r8, r4, asr #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 239dd8 <__cxa_atexit@plt+0x22e0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r7, r8, r1 │ │ │ │ - rsceq r4, r8, r8, lsr #24 │ │ │ │ + rscseq r3, r7, r8, ror r1 │ │ │ │ + rsceq r4, r8, r8, lsl #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239e1c <__cxa_atexit@plt+0x22e110> │ │ │ │ ldr r2, [pc, #36] @ 239e24 <__cxa_atexit@plt+0x22e118> │ │ │ │ @@ -571460,16 +571460,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 239e28 <__cxa_atexit@plt+0x22e11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrhteq r3, [r7], #84 @ 0x54 │ │ │ │ - rsceq r4, r8, ip, asr #23 │ │ │ │ + smlalseq r3, r7, r4, r5 │ │ │ │ + rsceq r4, r8, ip, lsr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 239e68 <__cxa_atexit@plt+0x22e15c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 239e60 <__cxa_atexit@plt+0x22e154> │ │ │ │ @@ -571478,34 +571478,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r8, r8, lsl #23 │ │ │ │ + rsceq r4, r8, r8, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 239e90 <__cxa_atexit@plt+0x22e184> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, r8, r4, ror #22 │ │ │ │ + rsceq r4, r8, r4, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 239ebc <__cxa_atexit@plt+0x22e1b0> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r4, r8, ip, lsr fp │ │ │ │ + rsceq r4, r8, ip, lsl fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 239f60 <__cxa_atexit@plt+0x22e254> │ │ │ │ ldr r2, [pc, #160] @ 239f80 <__cxa_atexit@plt+0x22e274> │ │ │ │ @@ -571547,16 +571547,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - ldrshteq r3, [r7], #52 @ 0x34 │ │ │ │ - rscseq r3, r7, r4, lsr #2 │ │ │ │ + ldrsbteq r3, [r7], #52 @ 0x34 │ │ │ │ + rscseq r3, r7, r4, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 239ffc <__cxa_atexit@plt+0x22e2f0> │ │ │ │ @@ -571580,16 +571580,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r7, ip, lsl #1 │ │ │ │ - rscseq r3, r7, r8, asr #6 │ │ │ │ + rscseq r3, r7, ip, rrx │ │ │ │ + rscseq r3, r7, r8, lsr #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571608,16 +571608,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 23a078 <__cxa_atexit@plt+0x22e36c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strhteq r4, [r8], #148 @ 0x94 │ │ │ │ - smlaleq r4, r8, r8, r9 │ │ │ │ + smlaleq r4, r8, r4, r9 │ │ │ │ + rsceq r4, r8, r8, ror r9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571636,15 +571636,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 23a0e8 <__cxa_atexit@plt+0x22e3dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsceq r4, r8, r4, asr #18 │ │ │ │ + rsceq r4, r8, r4, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23a13c <__cxa_atexit@plt+0x22e430> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -571659,15 +571659,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 23a148 <__cxa_atexit@plt+0x22e43c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r4, ror #27 │ │ │ │ + rscseq r2, r7, r4, asr #27 │ │ │ │ rsceq sp, r3, r2, lsl #1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a1c0 <__cxa_atexit@plt+0x22e4b4> │ │ │ │ @@ -571698,15 +571698,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r2, r7, ip, asr pc │ │ │ │ + rscseq r2, r7, ip, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a224 <__cxa_atexit@plt+0x22e518> │ │ │ │ @@ -571718,15 +571718,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r7, r8, ror #29 │ │ │ │ + rscseq r2, r7, r8, asr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a298 <__cxa_atexit@plt+0x22e58c> │ │ │ │ @@ -571752,28 +571752,28 @@ │ │ │ │ b 23a2a8 <__cxa_atexit@plt+0x22e59c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 23a2b8 <__cxa_atexit@plt+0x22e5ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r8, ip, lsl #15 │ │ │ │ + rsceq r4, r8, ip, ror #14 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r4, r8, r4, ror r6 │ │ │ │ - rsceq r4, r8, r4, lsr #15 │ │ │ │ + rsceq r4, r8, r4, asr r6 │ │ │ │ + rsceq r4, r8, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 23a2e8 <__cxa_atexit@plt+0x22e5dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r8, lsl #25 │ │ │ │ - rsceq r4, r8, r8, ror #14 │ │ │ │ + rscseq r2, r7, r8, ror #24 │ │ │ │ + rsceq r4, r8, r8, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a32c <__cxa_atexit@plt+0x22e620> │ │ │ │ ldr r2, [pc, #36] @ 23a334 <__cxa_atexit@plt+0x22e628> │ │ │ │ @@ -571784,16 +571784,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 23a338 <__cxa_atexit@plt+0x22e62c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq r3, r7, r4, lsr #1 │ │ │ │ - rsceq r4, r8, ip, lsl #14 │ │ │ │ + rscseq r3, r7, r4, lsl #1 │ │ │ │ + rsceq r4, r8, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 23a378 <__cxa_atexit@plt+0x22e66c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23a370 <__cxa_atexit@plt+0x22e664> │ │ │ │ @@ -571802,34 +571802,34 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r8, r8, asr #13 │ │ │ │ + rsceq r4, r8, r8, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 23a3a0 <__cxa_atexit@plt+0x22e694> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, r8, r4, lsr #13 │ │ │ │ + rsceq r4, r8, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [pc, #16] @ 23a3cc <__cxa_atexit@plt+0x22e6c0> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r4, r8, ip, ror r6 │ │ │ │ + rsceq r4, r8, ip, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a470 <__cxa_atexit@plt+0x22e764> │ │ │ │ ldr r2, [pc, #160] @ 23a490 <__cxa_atexit@plt+0x22e784> │ │ │ │ @@ -571871,16 +571871,16 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rscseq r2, r7, r4, ror #29 │ │ │ │ - rscseq r2, r7, r4, lsl ip │ │ │ │ + rscseq r2, r7, r4, asr #29 │ │ │ │ + ldrshteq r2, [r7], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23a50c <__cxa_atexit@plt+0x22e800> │ │ │ │ @@ -571904,16 +571904,16 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #20 │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r7, ip, ror fp │ │ │ │ - rscseq r2, r7, r8, lsr lr │ │ │ │ + rscseq r2, r7, ip, asr fp │ │ │ │ + rscseq r2, r7, r8, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571932,16 +571932,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 23a588 <__cxa_atexit@plt+0x22e87c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ - strdeq r4, [r8], #68 @ 0x44 @ │ │ │ │ - ldrdeq r4, [r8], #72 @ 0x48 @ │ │ │ │ + ldrdeq r4, [r8], #68 @ 0x44 @ │ │ │ │ + strhteq r4, [r8], #72 @ 0x48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -571960,15 +571960,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 23a5f8 <__cxa_atexit@plt+0x22e8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsceq r4, r8, r4, lsl #9 │ │ │ │ + rsceq r4, r8, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23a64c <__cxa_atexit@plt+0x22e940> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -571983,15 +571983,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 23a658 <__cxa_atexit@plt+0x22e94c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [r7], #132 @ 0x84 │ │ │ │ + ldrhteq r2, [r7], #132 @ 0x84 │ │ │ │ rsceq ip, r3, r2, ror #22 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -572038,15 +572038,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r2, r7, r4, lsr #20 │ │ │ │ + rscseq r2, r7, r4, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 23a7b0 <__cxa_atexit@plt+0x22eaa4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -572071,15 +572071,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r2, r7, r8, ror r9 │ │ │ │ + rscseq r2, r7, r8, asr r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 23a7fc <__cxa_atexit@plt+0x22eaf0> │ │ │ │ @@ -572092,16 +572092,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r7, r0, lsl r9 │ │ │ │ - rsceq r4, r8, r8, ror r2 │ │ │ │ + ldrshteq r2, [r7], #128 @ 0x80 │ │ │ │ + rsceq r4, r8, r8, asr r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a87c <__cxa_atexit@plt+0x22eb70> │ │ │ │ @@ -572130,24 +572130,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlaleq r4, r8, r0, r0 │ │ │ │ - rsceq r4, r8, r0, lsl r2 │ │ │ │ + rsceq r4, r8, r0, ror r0 │ │ │ │ + strdeq r4, [r8], #16 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 23a8c4 <__cxa_atexit@plt+0x22ebb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, ip, lsr #13 │ │ │ │ + rscseq r2, r7, ip, lsl #13 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23a8fc <__cxa_atexit@plt+0x22ebf0> │ │ │ │ ldr r7, [pc, #36] @ 23a90c <__cxa_atexit@plt+0x22ec00> │ │ │ │ @@ -572158,17 +572158,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23a914 <__cxa_atexit@plt+0x22ec08> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbteq r2, [r7], #164 @ 0xa4 │ │ │ │ - rsceq r4, r8, r8, lsr #3 │ │ │ │ - rsceq r4, r8, r0, lsl #3 │ │ │ │ + ldrhteq r2, [r7], #164 @ 0xa4 │ │ │ │ + rsceq r4, r8, r8, lsl #3 │ │ │ │ + rsceq r4, r8, r0, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23a99c <__cxa_atexit@plt+0x22ec90> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23a984 <__cxa_atexit@plt+0x22ec78> │ │ │ │ @@ -572196,15 +572196,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - strdeq r4, [r8], #0 @ │ │ │ │ + ldrdeq r4, [r8], #0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23aa00 <__cxa_atexit@plt+0x22ecf4> │ │ │ │ @@ -572223,22 +572223,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - rsceq r3, r8, r4, asr #30 │ │ │ │ + rsceq r3, r8, r4, lsr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r4, r8, r4, ror r0 │ │ │ │ + rsceq r4, r8, r4, asr r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23aa68 <__cxa_atexit@plt+0x22ed5c> │ │ │ │ ldr r7, [pc, #36] @ 23aa78 <__cxa_atexit@plt+0x22ed6c> │ │ │ │ @@ -572249,16 +572249,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23aa80 <__cxa_atexit@plt+0x22ed74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq r2, r7, r8, ror #18 │ │ │ │ - rsceq r4, r8, ip, lsr r0 │ │ │ │ + rscseq r2, r7, r8, asr #18 │ │ │ │ + rsceq r4, r8, ip, lsl r0 │ │ │ │ b b190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23aaec <__cxa_atexit@plt+0x22ede0> │ │ │ │ @@ -572282,31 +572282,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 23ab08 <__cxa_atexit@plt+0x22edfc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r7, r8, lsl #9 │ │ │ │ - rscseq r2, r7, r0, lsl #9 │ │ │ │ - rsceq r3, r8, r8, asr #31 │ │ │ │ + rscseq r2, r7, r8, ror #8 │ │ │ │ + rscseq r2, r7, r0, ror #8 │ │ │ │ + rsceq r3, r8, r8, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #28] @ 23ab3c <__cxa_atexit@plt+0x22ee30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 23ab40 <__cxa_atexit@plt+0x22ee34> │ │ │ │ cmn r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, r8, lsr #8 │ │ │ │ - rscseq r2, r7, r0, lsr #8 │ │ │ │ + rscseq r2, r7, r8, lsl #8 │ │ │ │ + rscseq r2, r7, r0, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23ab94 <__cxa_atexit@plt+0x22ee88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -572321,17 +572321,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23aba0 <__cxa_atexit@plt+0x22ee94> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r7, ip, lsl #7 │ │ │ │ + rscseq r2, r7, ip, ror #6 │ │ │ │ strhteq ip, [r3], #114 @ 0x72 │ │ │ │ - rsceq r3, r8, r0, lsr pc │ │ │ │ + rsceq r3, r8, r0, lsl pc │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 23ac5c <__cxa_atexit@plt+0x22ef50> │ │ │ │ @@ -572374,17 +572374,17 @@ │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rsceq r3, r8, ip, ror #28 │ │ │ │ - rscseq r2, r7, r4, asr #6 │ │ │ │ - rsceq r3, r8, r0, ror #28 │ │ │ │ + rsceq r3, r8, ip, asr #28 │ │ │ │ + rscseq r2, r7, r4, lsr #6 │ │ │ │ + rsceq r3, r8, r0, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 23acf4 <__cxa_atexit@plt+0x22efe8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -572408,17 +572408,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23acf8 <__cxa_atexit@plt+0x22efec> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r3, [r8], #212 @ 0xd4 @ │ │ │ │ - smlalseq r2, r7, ip, r2 │ │ │ │ - ldrdeq r3, [r8], #216 @ 0xd8 @ │ │ │ │ + strhteq r3, [r8], #212 @ 0xd4 │ │ │ │ + rscseq r2, r7, ip, ror r2 │ │ │ │ + strhteq r3, [r8], #216 @ 0xd8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl 242460 <__cxa_atexit@plt+0x236754> │ │ │ │ @@ -572431,16 +572431,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23ad58 <__cxa_atexit@plt+0x22f04c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq r2, r7, r4, lsr r2 │ │ │ │ - rsceq r3, r8, r4, ror sp │ │ │ │ + rscseq r2, r7, r4, lsl r2 │ │ │ │ + rsceq r3, r8, r4, asr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ad90 <__cxa_atexit@plt+0x22f084> │ │ │ │ ldr r7, [pc, #36] @ 23ada0 <__cxa_atexit@plt+0x22f094> │ │ │ │ @@ -572451,17 +572451,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23ada8 <__cxa_atexit@plt+0x22f09c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r7, r0, asr #12 │ │ │ │ - rsceq r3, r8, r4, ror #26 │ │ │ │ - rsceq r3, r8, ip, lsr sp │ │ │ │ + rscseq r2, r7, r0, lsr #12 │ │ │ │ + rsceq r3, r8, r4, asr #26 │ │ │ │ + rsceq r3, r8, ip, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23ae30 <__cxa_atexit@plt+0x22f124> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23ae18 <__cxa_atexit@plt+0x22f10c> │ │ │ │ @@ -572489,15 +572489,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - rsceq r3, r8, ip, lsr #25 │ │ │ │ + rsceq r3, r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ae94 <__cxa_atexit@plt+0x22f188> │ │ │ │ @@ -572516,22 +572516,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ - rsceq r3, r8, r4, lsr #24 │ │ │ │ + rsceq r3, r8, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r3, r8, r0, lsr ip │ │ │ │ + rsceq r3, r8, r0, lsl ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23aefc <__cxa_atexit@plt+0x22f1f0> │ │ │ │ ldr r7, [pc, #36] @ 23af0c <__cxa_atexit@plt+0x22f200> │ │ │ │ @@ -572542,16 +572542,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23af14 <__cxa_atexit@plt+0x22f208> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrsbteq r2, [r7], #68 @ 0x44 │ │ │ │ - strdeq r3, [r8], #184 @ 0xb8 @ │ │ │ │ + ldrhteq r2, [r7], #68 @ 0x44 │ │ │ │ + ldrdeq r3, [r8], #184 @ 0xb8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23af68 <__cxa_atexit@plt+0x22f25c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -572566,17 +572566,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23af74 <__cxa_atexit@plt+0x22f268> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r7], #248 @ 0xf8 │ │ │ │ + smlalseq r1, r7, r8, pc @ │ │ │ │ rsceq ip, r3, ip, asr #7 │ │ │ │ - smlaleq r3, r8, ip, fp │ │ │ │ + rsceq r3, r8, ip, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23b004 <__cxa_atexit@plt+0x22f2f8> │ │ │ │ ldr r2, [pc, #112] @ 23b00c <__cxa_atexit@plt+0x22f300> │ │ │ │ @@ -572606,17 +572606,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r3, r8, r0, lsl fp │ │ │ │ - smlalseq r1, r7, r8, pc @ │ │ │ │ - rsceq r3, r8, r0, lsl #22 │ │ │ │ + strdeq r3, [r8], #160 @ 0xa0 @ │ │ │ │ + rscseq r1, r7, r8, ror pc │ │ │ │ + rsceq r3, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ bl b19c │ │ │ │ cmn r0, #1 │ │ │ │ @@ -572628,16 +572628,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23b06c <__cxa_atexit@plt+0x22f360> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq r1, r7, r0, lsr #30 │ │ │ │ - rsceq r3, r8, ip, lsr #21 │ │ │ │ + rscseq r1, r7, r0, lsl #30 │ │ │ │ + rsceq r3, r8, ip, lsl #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23b0a4 <__cxa_atexit@plt+0x22f398> │ │ │ │ ldr r7, [pc, #36] @ 23b0b4 <__cxa_atexit@plt+0x22f3a8> │ │ │ │ @@ -572648,17 +572648,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23b0bc <__cxa_atexit@plt+0x22f3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r7, ip, lsr #6 │ │ │ │ - smlaleq r3, r8, r0, sl │ │ │ │ - rsceq r3, r8, r8, ror #20 │ │ │ │ + rscseq r2, r7, ip, lsl #6 │ │ │ │ + rsceq r3, r8, r0, ror sl │ │ │ │ + rsceq r3, r8, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 23b13c <__cxa_atexit@plt+0x22f430> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -572684,15 +572684,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r3, r8, r0, ror #19 │ │ │ │ + rsceq r3, r8, r0, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23b198 <__cxa_atexit@plt+0x22f48c> │ │ │ │ @@ -572709,23 +572709,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, r8, r0, lsr #18 │ │ │ │ + rsceq r3, r8, r0, lsl #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r3, r8, r8, ror #18 │ │ │ │ + rsceq r3, r8, r8, asr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23b204 <__cxa_atexit@plt+0x22f4f8> │ │ │ │ ldr r7, [pc, #36] @ 23b214 <__cxa_atexit@plt+0x22f508> │ │ │ │ @@ -572736,16 +572736,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23b21c <__cxa_atexit@plt+0x22f510> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rscseq r2, r7, ip, asr #3 │ │ │ │ - rsceq r3, r8, r0, lsr r9 │ │ │ │ + rscseq r2, r7, ip, lsr #3 │ │ │ │ + rsceq r3, r8, r0, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23b270 <__cxa_atexit@plt+0x22f564> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -572760,17 +572760,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23b27c <__cxa_atexit@plt+0x22f570> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r7], #192 @ 0xc0 │ │ │ │ + smlalseq r1, r7, r0, ip │ │ │ │ strhteq ip, [r3], #10 │ │ │ │ - ldrdeq r3, [r8], #132 @ 0x84 @ │ │ │ │ + strhteq r3, [r8], #132 @ 0x84 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23b30c <__cxa_atexit@plt+0x22f600> │ │ │ │ ldr r2, [pc, #112] @ 23b314 <__cxa_atexit@plt+0x22f608> │ │ │ │ @@ -572800,17 +572800,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r3, r8, r8, asr #16 │ │ │ │ - smlalseq r1, r7, r0, ip │ │ │ │ - rsceq r3, r8, r8, lsr r8 │ │ │ │ + rsceq r3, r8, r8, lsr #16 │ │ │ │ + rscseq r1, r7, r0, ror ip │ │ │ │ + rsceq r3, r8, r8, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ bl e4193c <__cxa_atexit@plt+0xe35c30> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -572822,16 +572822,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23b374 <__cxa_atexit@plt+0x22f668> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq r1, r7, r8, lsl ip │ │ │ │ - rsceq r3, r8, r4, ror #15 │ │ │ │ + ldrshteq r1, [r7], #184 @ 0xb8 │ │ │ │ + rsceq r3, r8, r4, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23b3ac <__cxa_atexit@plt+0x22f6a0> │ │ │ │ ldr r7, [pc, #36] @ 23b3bc <__cxa_atexit@plt+0x22f6b0> │ │ │ │ @@ -572842,17 +572842,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23b3c4 <__cxa_atexit@plt+0x22f6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r7, r4, lsr #32 │ │ │ │ - rsceq r3, r8, r8, asr #15 │ │ │ │ - rsceq r3, r8, r0, lsr #15 │ │ │ │ + rscseq r2, r7, r4 │ │ │ │ + rsceq r3, r8, r8, lsr #15 │ │ │ │ + rsceq r3, r8, r0, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 23b444 <__cxa_atexit@plt+0x22f738> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -572878,15 +572878,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r3, r8, r8, lsl r7 │ │ │ │ + strdeq r3, [r8], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23b4a0 <__cxa_atexit@plt+0x22f794> │ │ │ │ @@ -572903,23 +572903,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, r8, r8, lsl r6 │ │ │ │ + strdeq r3, [r8], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r3, r8, r0, lsr #13 │ │ │ │ + rsceq r3, r8, r0, lsl #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23b50c <__cxa_atexit@plt+0x22f800> │ │ │ │ ldr r7, [pc, #36] @ 23b51c <__cxa_atexit@plt+0x22f810> │ │ │ │ @@ -572930,16 +572930,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23b524 <__cxa_atexit@plt+0x22f818> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rscseq r1, r7, r4, asr #29 │ │ │ │ - rsceq r3, r8, r8, ror #12 │ │ │ │ + rscseq r1, r7, r4, lsr #29 │ │ │ │ + rsceq r3, r8, r8, asr #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23b578 <__cxa_atexit@plt+0x22f86c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -572954,17 +572954,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23b584 <__cxa_atexit@plt+0x22f878> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r8, lsr #19 │ │ │ │ + rscseq r1, r7, r8, lsl #19 │ │ │ │ smlaleq fp, r3, r8, sp │ │ │ │ - rsceq r3, r8, r0, lsr r6 │ │ │ │ + rsceq r3, r8, r0, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23b5c0 <__cxa_atexit@plt+0x22f8b4> │ │ │ │ ldr r2, [pc, #32] @ 23b5c8 <__cxa_atexit@plt+0x22f8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -572972,15 +572972,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 249da0 <__cxa_atexit@plt+0x23e094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r4, asr #18 │ │ │ │ + rscseq r1, r7, r4, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -572990,16 +572990,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r1, r7, ip, lsr #28 │ │ │ │ - rsceq r3, r8, r4, lsr #11 │ │ │ │ + rscseq r1, r7, ip, lsl #28 │ │ │ │ + rsceq r3, r8, r4, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23b64c <__cxa_atexit@plt+0x22f940> │ │ │ │ ldr r2, [pc, #32] @ 23b654 <__cxa_atexit@plt+0x22f948> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -573007,15 +573007,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 249da0 <__cxa_atexit@plt+0x23e094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r7], #136 @ 0x88 │ │ │ │ + smlalseq r1, r7, r8, r8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -573025,15 +573025,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r1, r7, r0, lsr #27 │ │ │ │ + rscseq r1, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23b724 <__cxa_atexit@plt+0x22fa18> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -573066,17 +573066,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r0, lsl r8 │ │ │ │ - rscseq r1, r7, r8, lsl r8 │ │ │ │ - rscseq r1, r7, r0, lsl #16 │ │ │ │ + ldrshteq r1, [r7], #112 @ 0x70 │ │ │ │ + ldrshteq r1, [r7], #120 @ 0x78 │ │ │ │ + rscseq r1, r7, r0, ror #15 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -573086,16 +573086,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r1, r7, r0, ror r8 │ │ │ │ - rsceq r3, r8, r0, lsl #8 │ │ │ │ + rscseq r1, r7, r0, asr r8 │ │ │ │ + rsceq r3, r8, r0, ror #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23b894 <__cxa_atexit@plt+0x22fb88> │ │ │ │ ldr r2, [pc, #228] @ 23b89c <__cxa_atexit@plt+0x22fb90> │ │ │ │ @@ -573157,15 +573157,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq r3, r8, ip, ror #5 │ │ │ │ + rsceq r3, r8, ip, asr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -573176,15 +573176,15 @@ │ │ │ │ ldr r7, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 23b8ec <__cxa_atexit@plt+0x22fbe0> │ │ │ │ b 23b904 <__cxa_atexit@plt+0x22fbf8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, r8, r0, lsr #5 │ │ │ │ + rsceq r3, r8, r0, lsl #5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 23b96c <__cxa_atexit@plt+0x22fc60> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -573207,15 +573207,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ beq 23b964 <__cxa_atexit@plt+0x22fc58> │ │ │ │ b 23b9dc <__cxa_atexit@plt+0x22fcd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r3, r8, r4, lsr #4 │ │ │ │ + rsceq r3, r8, r4, lsl #4 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #60] @ 23b9cc <__cxa_atexit@plt+0x22fcc0> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -573230,15 +573230,15 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, #1] │ │ │ │ beq 23b9c4 <__cxa_atexit@plt+0x22fcb8> │ │ │ │ b 23b9dc <__cxa_atexit@plt+0x22fcd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r8, r8, asr #3 │ │ │ │ + rsceq r3, r8, r8, lsr #3 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #260] @ 23bae8 <__cxa_atexit@plt+0x22fddc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [r5] │ │ │ │ @@ -573301,18 +573301,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r1, r7, ip, asr #9 │ │ │ │ + rscseq r1, r7, ip, lsr #9 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rsceq r3, r8, r0, lsr #1 │ │ │ │ + rsceq r3, r8, r0, lsl #1 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #52] @ 23bb4c <__cxa_atexit@plt+0x22fe40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -573325,17 +573325,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 23bb50 <__cxa_atexit@plt+0x22fe44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 23bb44 <__cxa_atexit@plt+0x22fe38> │ │ │ │ b 23bb60 <__cxa_atexit@plt+0x22fe54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r7, r0, ror #7 │ │ │ │ + rscseq r1, r7, r0, asr #7 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, r8, r4, asr #32 │ │ │ │ + rsceq r3, r8, r4, lsr #32 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 23bbe4 <__cxa_atexit@plt+0x22fed8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -573364,15 +573364,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ mov r7, fp │ │ │ │ strb r2, [r3, #2] │ │ │ │ b 23bc34 <__cxa_atexit@plt+0x22ff28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strhteq r2, [r8], #240 @ 0xf0 │ │ │ │ + smlaleq r2, r8, r0, pc @ │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ lsr r0, r7, #24 │ │ │ │ @@ -573517,18 +573517,18 @@ │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - rsceq r2, r8, ip, asr sp │ │ │ │ - rscseq r1, r7, r8, ror #3 │ │ │ │ + rsceq r2, r8, ip, lsr sp │ │ │ │ + rscseq r1, r7, r8, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r2, r8, r0, asr #26 │ │ │ │ + rsceq r2, r8, r0, lsr #26 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -573584,15 +573584,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rsceq r2, r8, r0, asr #24 │ │ │ │ + rsceq r2, r8, r0, lsr #24 │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 23c018 <__cxa_atexit@plt+0x23030c> │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -573634,15 +573634,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r2, r8, r8, ror fp │ │ │ │ + rsceq r2, r8, r8, asr fp │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #84] @ 23c094 <__cxa_atexit@plt+0x230388> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -573664,23 +573664,23 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ str lr, [r3, #8] │ │ │ │ b 23bc34 <__cxa_atexit@plt+0x22ff28> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r2, r8, r0, lsl #22 │ │ │ │ + rsceq r2, r8, r0, ror #21 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 23bc34 <__cxa_atexit@plt+0x22ff28> │ │ │ │ - rsceq r2, r8, r0, ror #21 │ │ │ │ + rsceq r2, r8, r0, asr #21 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 23c138 <__cxa_atexit@plt+0x23042c> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -573705,17 +573705,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23c13c <__cxa_atexit@plt+0x230430> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r2, r8, ip, asr sl │ │ │ │ - rscseq r0, r7, r8, asr lr │ │ │ │ - rsceq r2, r8, r4, asr sl │ │ │ │ + rsceq r2, r8, ip, lsr sl │ │ │ │ + rscseq r0, r7, r8, lsr lr │ │ │ │ + rsceq r2, r8, r4, lsr sl │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mvn r0, #99 @ 0x63 │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -573729,17 +573729,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23c1a0 <__cxa_atexit@plt+0x230494> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq r0, r7, ip, ror #27 │ │ │ │ - strdeq r2, [r8], #152 @ 0x98 @ │ │ │ │ - rsceq r2, r8, r0, lsl #20 │ │ │ │ + rscseq r0, r7, ip, asr #27 │ │ │ │ + ldrdeq r2, [r8], #152 @ 0x98 @ │ │ │ │ + rsceq r2, r8, r0, ror #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23c23c <__cxa_atexit@plt+0x230530> │ │ │ │ ldr r0, [pc, #144] @ 23c258 <__cxa_atexit@plt+0x23054c> │ │ │ │ @@ -573778,15 +573778,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - rsceq r2, r8, r8, asr #18 │ │ │ │ + rsceq r2, r8, r8, lsr #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23c2c4 <__cxa_atexit@plt+0x2305b8> │ │ │ │ @@ -573825,17 +573825,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23c320 <__cxa_atexit@plt+0x230614> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r1, r7, r8, asr #1 │ │ │ │ - rsceq r2, r8, ip, asr #17 │ │ │ │ - rsceq r2, r8, r0, lsr #17 │ │ │ │ + rscseq r1, r7, r8, lsr #1 │ │ │ │ + rsceq r2, r8, ip, lsr #17 │ │ │ │ + rsceq r2, r8, r0, lsl #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 23c3ec <__cxa_atexit@plt+0x2306e0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23c3d4 <__cxa_atexit@plt+0x2306c8> │ │ │ │ @@ -573883,15 +573883,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ - rsceq r2, r8, r0, asr #15 │ │ │ │ + rsceq r2, r8, r0, lsr #15 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23c4a0 <__cxa_atexit@plt+0x230794> │ │ │ │ @@ -573930,23 +573930,23 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ - rsceq r2, r8, ip, lsl #12 │ │ │ │ + rsceq r2, r8, ip, ror #11 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - strdeq r2, [r8], #100 @ 0x64 @ │ │ │ │ + ldrdeq r2, [r8], #100 @ 0x64 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23c518 <__cxa_atexit@plt+0x23080c> │ │ │ │ ldr r7, [pc, #36] @ 23c528 <__cxa_atexit@plt+0x23081c> │ │ │ │ @@ -573957,16 +573957,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23c530 <__cxa_atexit@plt+0x230824> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - ldrhteq r0, [r7], #232 @ 0xe8 │ │ │ │ - strhteq r2, [r8], #108 @ 0x6c │ │ │ │ + smlalseq r0, r7, r8, lr │ │ │ │ + smlaleq r2, r8, ip, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23c584 <__cxa_atexit@plt+0x230878> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -573981,17 +573981,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23c590 <__cxa_atexit@plt+0x230884> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r7, ip, r9 │ │ │ │ + rscseq r0, r7, ip, ror r9 │ │ │ │ rsceq sl, r3, sl, ror sp │ │ │ │ - rsceq r2, r8, r4, lsr #12 │ │ │ │ + rsceq r2, r8, r4, lsl #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23c5cc <__cxa_atexit@plt+0x2308c0> │ │ │ │ ldr r2, [pc, #32] @ 23c5d4 <__cxa_atexit@plt+0x2308c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -573999,15 +573999,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 249da0 <__cxa_atexit@plt+0x23e094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r7, r8, lsr r9 │ │ │ │ + rscseq r0, r7, r8, lsl r9 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -574017,16 +574017,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r0, r7, r0, lsr #28 │ │ │ │ - smlaleq r2, r8, r8, r5 │ │ │ │ + rscseq r0, r7, r0, lsl #28 │ │ │ │ + rsceq r2, r8, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23c658 <__cxa_atexit@plt+0x23094c> │ │ │ │ ldr r2, [pc, #32] @ 23c660 <__cxa_atexit@plt+0x230954> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -574034,15 +574034,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 249da0 <__cxa_atexit@plt+0x23e094> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r7, ip, lsr #17 │ │ │ │ + rscseq r0, r7, ip, lsl #17 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -574052,15 +574052,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - smlalseq r0, r7, r4, sp │ │ │ │ + rscseq r0, r7, r4, ror sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23c730 <__cxa_atexit@plt+0x230a24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -574093,17 +574093,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r7, r4, lsl #16 │ │ │ │ - rscseq r0, r7, ip, lsl #16 │ │ │ │ - ldrshteq r0, [r7], #116 @ 0x74 │ │ │ │ + rscseq r0, r7, r4, ror #15 │ │ │ │ + rscseq r0, r7, ip, ror #15 │ │ │ │ + ldrsbteq r0, [r7], #116 @ 0x74 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -574113,16 +574113,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r0, r7, r4, ror #16 │ │ │ │ - rsceq r2, r8, r4, asr r4 │ │ │ │ + rscseq r0, r7, r4, asr #16 │ │ │ │ + rsceq r2, r8, r4, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23c8a0 <__cxa_atexit@plt+0x230b94> │ │ │ │ ldr r2, [pc, #228] @ 23c8a8 <__cxa_atexit@plt+0x230b9c> │ │ │ │ @@ -574184,15 +574184,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq r2, r8, r0, asr #6 │ │ │ │ + rsceq r2, r8, r0, lsr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -574203,15 +574203,15 @@ │ │ │ │ ldr r7, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 23c8f8 <__cxa_atexit@plt+0x230bec> │ │ │ │ b 23c910 <__cxa_atexit@plt+0x230c04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r2, [r8], #36 @ 0x24 @ │ │ │ │ + ldrdeq r2, [r8], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 23c978 <__cxa_atexit@plt+0x230c6c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -574234,15 +574234,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ beq 23c970 <__cxa_atexit@plt+0x230c64> │ │ │ │ b 23c9e8 <__cxa_atexit@plt+0x230cdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r2, r8, r8, ror r2 │ │ │ │ + rsceq r2, r8, r8, asr r2 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #60] @ 23c9d8 <__cxa_atexit@plt+0x230ccc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -574257,15 +574257,15 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, #1] │ │ │ │ beq 23c9d0 <__cxa_atexit@plt+0x230cc4> │ │ │ │ b 23c9e8 <__cxa_atexit@plt+0x230cdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r2, r8, ip, lsl r2 │ │ │ │ + strdeq r2, [r8], #28 @ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #260] @ 23caf4 <__cxa_atexit@plt+0x230de8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [r5] │ │ │ │ @@ -574328,18 +574328,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r0, r7, r0, asr #9 │ │ │ │ + rscseq r0, r7, r0, lsr #9 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - strdeq r2, [r8], #4 @ │ │ │ │ + ldrdeq r2, [r8], #4 @ │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #52] @ 23cb58 <__cxa_atexit@plt+0x230e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -574352,17 +574352,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 23cb5c <__cxa_atexit@plt+0x230e50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 23cb50 <__cxa_atexit@plt+0x230e44> │ │ │ │ b 23cb6c <__cxa_atexit@plt+0x230e60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r7], #52 @ 0x34 │ │ │ │ + ldrhteq r0, [r7], #52 @ 0x34 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlaleq r2, r8, r8, r0 │ │ │ │ + rsceq r2, r8, r8, ror r0 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 23cbf0 <__cxa_atexit@plt+0x230ee4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -574391,15 +574391,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ mov r7, fp │ │ │ │ strb r2, [r3, #2] │ │ │ │ b 23cc40 <__cxa_atexit@plt+0x230f34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r2, r8, r4 │ │ │ │ + rsceq r1, r8, r4, ror #31 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ lsr r0, r7, #24 │ │ │ │ @@ -574544,18 +574544,18 @@ │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ muleq r0, r8, r3 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - strhteq r1, [r8], #208 @ 0xd0 │ │ │ │ - ldrsbteq r0, [r7], #28 │ │ │ │ + smlaleq r1, r8, r0, sp │ │ │ │ + ldrhteq r0, [r7], #28 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - smlaleq r1, r8, r4, sp │ │ │ │ + rsceq r1, r8, r4, ror sp │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -574611,15 +574611,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - smlaleq r1, r8, r4, ip │ │ │ │ + rsceq r1, r8, r4, ror ip │ │ │ │ andeq r0, r0, r7, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 23d024 <__cxa_atexit@plt+0x231318> │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -574661,15 +574661,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r1, r8, ip, asr #23 │ │ │ │ + rsceq r1, r8, ip, lsr #23 │ │ │ │ andeq r0, r0, r7, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #84] @ 23d0a0 <__cxa_atexit@plt+0x231394> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -574691,23 +574691,23 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ str lr, [r3, #8] │ │ │ │ b 23cc40 <__cxa_atexit@plt+0x230f34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r1, r8, r4, asr fp │ │ │ │ + rsceq r1, r8, r4, lsr fp │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 23cc40 <__cxa_atexit@plt+0x230f34> │ │ │ │ - rsceq r1, r8, r4, lsr fp │ │ │ │ + rsceq r1, r8, r4, lsl fp │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 23d144 <__cxa_atexit@plt+0x231438> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -574732,17 +574732,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23d148 <__cxa_atexit@plt+0x23143c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - strhteq r1, [r8], #160 @ 0xa0 │ │ │ │ - rscseq pc, r6, ip, asr #28 │ │ │ │ - rsceq r1, r8, r8, lsr #21 │ │ │ │ + smlaleq r1, r8, r0, sl │ │ │ │ + rscseq pc, r6, ip, lsr #28 │ │ │ │ + rsceq r1, r8, r8, lsl #21 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mvn r0, #99 @ 0x63 │ │ │ │ mov r3, #0 │ │ │ │ @@ -574756,17 +574756,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23d1ac <__cxa_atexit@plt+0x2314a0> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq pc, r6, r0, ror #27 │ │ │ │ - rsceq r1, r8, ip, asr #20 │ │ │ │ - rsceq r1, r8, r4, asr sl │ │ │ │ + rscseq pc, r6, r0, asr #27 │ │ │ │ + rsceq r1, r8, ip, lsr #20 │ │ │ │ + rsceq r1, r8, r4, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23d248 <__cxa_atexit@plt+0x23153c> │ │ │ │ ldr r0, [pc, #144] @ 23d264 <__cxa_atexit@plt+0x231558> │ │ │ │ @@ -574805,15 +574805,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ - smlaleq r1, r8, ip, r9 │ │ │ │ + rsceq r1, r8, ip, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d2d0 <__cxa_atexit@plt+0x2315c4> │ │ │ │ @@ -574852,17 +574852,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23d32c <__cxa_atexit@plt+0x231620> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrhteq r0, [r7], #12 │ │ │ │ - rsceq r1, r8, r0, lsr #18 │ │ │ │ - strdeq r1, [r8], #132 @ 0x84 @ │ │ │ │ + smlalseq r0, r7, ip, r0 │ │ │ │ + rsceq r1, r8, r0, lsl #18 │ │ │ │ + ldrdeq r1, [r8], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #180] @ 23d3f8 <__cxa_atexit@plt+0x2316ec> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23d3e0 <__cxa_atexit@plt+0x2316d4> │ │ │ │ @@ -574910,15 +574910,15 @@ │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0xfffff210 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffff278 │ │ │ │ @ instruction: 0xfffff2e8 │ │ │ │ - rsceq r1, r8, r4, lsl r8 │ │ │ │ + strdeq r1, [r8], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d4ac <__cxa_atexit@plt+0x2317a0> │ │ │ │ @@ -574957,23 +574957,23 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff140 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ - rsceq r1, r8, r0, lsl #12 │ │ │ │ + rsceq r1, r8, r0, ror #11 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r1, r8, r8, asr #14 │ │ │ │ + rsceq r1, r8, r8, lsr #14 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23d524 <__cxa_atexit@plt+0x231818> │ │ │ │ ldr r7, [pc, #36] @ 23d534 <__cxa_atexit@plt+0x231828> │ │ │ │ @@ -574984,16 +574984,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23d53c <__cxa_atexit@plt+0x231830> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - rscseq pc, r6, ip, lsr #29 │ │ │ │ - rsceq r1, r8, r0, lsl r7 │ │ │ │ + rscseq pc, r6, ip, lsl #29 │ │ │ │ + strdeq r1, [r8], #96 @ 0x60 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23d590 <__cxa_atexit@plt+0x231884> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -575008,17 +575008,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23d59c <__cxa_atexit@plt+0x231890> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq pc, r6, r0, r9 @ │ │ │ │ + rscseq pc, r6, r0, ror r9 @ │ │ │ │ rsceq r9, r3, r1, ror #26 │ │ │ │ - strhteq r1, [r8], #100 @ 0x64 │ │ │ │ + smlaleq r1, r8, r4, r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp lr, fp │ │ │ │ bcc 23d6c0 <__cxa_atexit@plt+0x2319b4> │ │ │ │ @@ -575088,17 +575088,17 @@ │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - smlaleq r1, r8, r4, r5 │ │ │ │ - rscseq pc, r6, r0, ror #17 │ │ │ │ - rsceq r1, r8, r8, ror r5 │ │ │ │ + rsceq r1, r8, r4, ror r5 │ │ │ │ + rscseq pc, r6, r0, asr #17 │ │ │ │ + rsceq r1, r8, r8, asr r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 23d738 <__cxa_atexit@plt+0x231a2c> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -575113,15 +575113,15 @@ │ │ │ │ strb r1, [r2, #2] │ │ │ │ strb r3, [r2, #1] │ │ │ │ beq 23d730 <__cxa_atexit@plt+0x231a24> │ │ │ │ b 23d748 <__cxa_atexit@plt+0x231a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rsceq r1, r8, ip, lsl r5 │ │ │ │ + strdeq r1, [r8], #76 @ 0x4c @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 23d7d0 <__cxa_atexit@plt+0x231ac4> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [r5] │ │ │ │ @@ -575151,17 +575151,17 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23d7d4 <__cxa_atexit@plt+0x231ac8> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq r1, r8, r4, lsl #9 │ │ │ │ - rscseq pc, r6, r0, asr #15 │ │ │ │ - rsceq r1, r8, ip, ror r4 │ │ │ │ + rsceq r1, r8, r4, ror #8 │ │ │ │ + rscseq pc, r6, r0, lsr #15 │ │ │ │ + rsceq r1, r8, ip, asr r4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl e4193c <__cxa_atexit@plt+0xe35c30> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -575173,17 +575173,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23d830 <__cxa_atexit@plt+0x231b24> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq pc, r6, ip, asr r7 @ │ │ │ │ - rsceq r1, r8, r8, lsr #8 │ │ │ │ - rsceq r1, r8, r0, lsr #8 │ │ │ │ + rscseq pc, r6, ip, lsr r7 @ │ │ │ │ + rsceq r1, r8, r8, lsl #8 │ │ │ │ + rsceq r1, r8, r0, lsl #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23d884 <__cxa_atexit@plt+0x231b78> │ │ │ │ ldr r2, [pc, #52] @ 23d88c <__cxa_atexit@plt+0x231b80> │ │ │ │ @@ -575198,15 +575198,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, #8 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r1, r8, r8, asr #7 │ │ │ │ + rsceq r1, r8, r8, lsr #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23d8e0 <__cxa_atexit@plt+0x231bd4> │ │ │ │ @@ -575240,17 +575240,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23d93c <__cxa_atexit@plt+0x231c30> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, r6, ip, lsr #21 │ │ │ │ - rsceq r1, r8, r0, asr r3 │ │ │ │ - rsceq r1, r8, r8, lsr #6 │ │ │ │ + rscseq pc, r6, ip, lsl #21 │ │ │ │ + rsceq r1, r8, r0, lsr r3 │ │ │ │ + rsceq r1, r8, r8, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23d9c4 <__cxa_atexit@plt+0x231cb8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23d9ac <__cxa_atexit@plt+0x231ca0> │ │ │ │ @@ -575278,15 +575278,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - smlaleq r1, r8, r8, r2 │ │ │ │ + rsceq r1, r8, r8, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23da28 <__cxa_atexit@plt+0x231d1c> │ │ │ │ @@ -575305,23 +575305,23 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - smlaleq r1, r8, r0, r0 │ │ │ │ + rsceq r1, r8, r0, ror r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r1, r8, r8, lsl r2 │ │ │ │ + strdeq r1, [r8], #24 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23da94 <__cxa_atexit@plt+0x231d88> │ │ │ │ ldr r7, [pc, #36] @ 23daa4 <__cxa_atexit@plt+0x231d98> │ │ │ │ @@ -575332,16 +575332,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23daac <__cxa_atexit@plt+0x231da0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rscseq pc, r6, ip, lsr r9 @ │ │ │ │ - rsceq r1, r8, r0, ror #3 │ │ │ │ + rscseq pc, r6, ip, lsl r9 @ │ │ │ │ + rsceq r1, r8, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23db00 <__cxa_atexit@plt+0x231df4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -575356,17 +575356,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23db0c <__cxa_atexit@plt+0x231e00> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r6, r0, lsr #8 │ │ │ │ + rscseq pc, r6, r0, lsl #8 │ │ │ │ ldrdeq r9, [r3], #116 @ 0x74 @ │ │ │ │ - rsceq r1, r8, r4, lsl #3 │ │ │ │ + rsceq r1, r8, r4, ror #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -575423,17 +575423,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - smlaleq r1, r8, ip, r0 │ │ │ │ - ldrhteq pc, [r6], #56 @ 0x38 @ │ │ │ │ rsceq r1, r8, ip, ror r0 │ │ │ │ + smlalseq pc, r6, r8, r3 @ │ │ │ │ + rsceq r1, r8, ip, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 23dc58 <__cxa_atexit@plt+0x231f4c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575441,15 +575441,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 23dc50 <__cxa_atexit@plt+0x231f44> │ │ │ │ b 23dc68 <__cxa_atexit@plt+0x231f5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, r8, ip, lsr r0 │ │ │ │ + rsceq r1, r8, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 23dcd8 <__cxa_atexit@plt+0x231fcc> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575473,17 +575473,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23dcdc <__cxa_atexit@plt+0x231fd0> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - strhteq r0, [r8], #252 @ 0xfc │ │ │ │ - ldrhteq pc, [r6], #40 @ 0x28 @ │ │ │ │ - strhteq r0, [r8], #244 @ 0xf4 │ │ │ │ + smlaleq r0, r8, ip, pc @ │ │ │ │ + smlalseq pc, r6, r8, r2 @ │ │ │ │ + smlaleq r0, r8, r4, pc @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1a8 │ │ │ │ @@ -575496,16 +575496,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23dd3c <__cxa_atexit@plt+0x232030> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq pc, r6, r0, asr r2 @ │ │ │ │ - rsceq r0, r8, ip, asr pc │ │ │ │ + rscseq pc, r6, r0, lsr r2 @ │ │ │ │ + rsceq r0, r8, ip, lsr pc │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23dd74 <__cxa_atexit@plt+0x232068> │ │ │ │ ldr r7, [pc, #36] @ 23dd84 <__cxa_atexit@plt+0x232078> │ │ │ │ @@ -575516,17 +575516,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23dd8c <__cxa_atexit@plt+0x232080> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, r6, ip, asr r6 @ │ │ │ │ - rsceq r0, r8, r0, asr #30 │ │ │ │ - rsceq r0, r8, r8, lsl pc │ │ │ │ + rscseq pc, r6, ip, lsr r6 @ │ │ │ │ + rsceq r0, r8, r0, lsr #30 │ │ │ │ + strdeq r0, [r8], #232 @ 0xe8 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23de14 <__cxa_atexit@plt+0x232108> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23ddfc <__cxa_atexit@plt+0x2320f0> │ │ │ │ @@ -575554,15 +575554,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsceq r0, r8, r8, lsl #29 │ │ │ │ + rsceq r0, r8, r8, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23de78 <__cxa_atexit@plt+0x23216c> │ │ │ │ @@ -575581,23 +575581,23 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - rsceq r0, r8, r0, asr #24 │ │ │ │ + rsceq r0, r8, r0, lsr #24 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r0, r8, r8, lsl #28 │ │ │ │ + rsceq r0, r8, r8, ror #27 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23dee4 <__cxa_atexit@plt+0x2321d8> │ │ │ │ ldr r7, [pc, #36] @ 23def4 <__cxa_atexit@plt+0x2321e8> │ │ │ │ @@ -575608,16 +575608,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23defc <__cxa_atexit@plt+0x2321f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rscseq pc, r6, ip, ror #9 │ │ │ │ - ldrdeq r0, [r8], #208 @ 0xd0 @ │ │ │ │ + rscseq pc, r6, ip, asr #9 │ │ │ │ + strhteq r0, [r8], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23df50 <__cxa_atexit@plt+0x232244> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -575632,17 +575632,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23df5c <__cxa_atexit@plt+0x232250> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq lr, [r6], #240 @ 0xf0 │ │ │ │ + ldrhteq lr, [r6], #240 @ 0xf0 │ │ │ │ rsceq r9, r3, r3, ror r3 │ │ │ │ - rsceq r0, r8, r4, ror sp │ │ │ │ + rsceq r0, r8, r4, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -575699,17 +575699,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - rsceq r0, r8, ip, lsl #25 │ │ │ │ - rscseq lr, r6, r8, ror #30 │ │ │ │ rsceq r0, r8, ip, ror #24 │ │ │ │ + rscseq lr, r6, r8, asr #30 │ │ │ │ + rsceq r0, r8, ip, asr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 23e0a8 <__cxa_atexit@plt+0x23239c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575717,15 +575717,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 23e0a0 <__cxa_atexit@plt+0x232394> │ │ │ │ b 23e0b8 <__cxa_atexit@plt+0x2323ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, r8, ip, lsr #24 │ │ │ │ + rsceq r0, r8, ip, lsl #24 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 23e128 <__cxa_atexit@plt+0x23241c> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575749,17 +575749,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23e12c <__cxa_atexit@plt+0x232420> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq r0, r8, ip, lsr #23 │ │ │ │ - rscseq lr, r6, r8, ror #28 │ │ │ │ - rsceq r0, r8, r4, lsr #23 │ │ │ │ + rsceq r0, r8, ip, lsl #23 │ │ │ │ + rscseq lr, r6, r8, asr #28 │ │ │ │ + rsceq r0, r8, r4, lsl #23 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1b4 │ │ │ │ @@ -575772,16 +575772,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23e18c <__cxa_atexit@plt+0x232480> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq lr, r6, r0, lsl #28 │ │ │ │ - rsceq r0, r8, ip, asr #22 │ │ │ │ + rscseq lr, r6, r0, ror #27 │ │ │ │ + rsceq r0, r8, ip, lsr #22 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e1c4 <__cxa_atexit@plt+0x2324b8> │ │ │ │ ldr r7, [pc, #36] @ 23e1d4 <__cxa_atexit@plt+0x2324c8> │ │ │ │ @@ -575792,17 +575792,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23e1dc <__cxa_atexit@plt+0x2324d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, r6, ip, lsl #4 │ │ │ │ - rsceq r0, r8, r0, lsr fp │ │ │ │ - rsceq r0, r8, r8, lsl #22 │ │ │ │ + rscseq pc, r6, ip, ror #3 │ │ │ │ + rsceq r0, r8, r0, lsl fp │ │ │ │ + rsceq r0, r8, r8, ror #21 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23e264 <__cxa_atexit@plt+0x232558> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23e24c <__cxa_atexit@plt+0x232540> │ │ │ │ @@ -575830,15 +575830,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - rsceq r0, r8, r8, ror sl │ │ │ │ + rsceq r0, r8, r8, asr sl │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e2c8 <__cxa_atexit@plt+0x2325bc> │ │ │ │ @@ -575857,23 +575857,23 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - strdeq r0, [r8], #112 @ 0x70 @ │ │ │ │ + ldrdeq r0, [r8], #112 @ 0x70 @ │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - strdeq r0, [r8], #152 @ 0x98 @ │ │ │ │ + ldrdeq r0, [r8], #152 @ 0x98 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e334 <__cxa_atexit@plt+0x232628> │ │ │ │ ldr r7, [pc, #36] @ 23e344 <__cxa_atexit@plt+0x232638> │ │ │ │ @@ -575884,16 +575884,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23e34c <__cxa_atexit@plt+0x232640> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - smlalseq pc, r6, ip, r0 @ │ │ │ │ - rsceq r0, r8, r0, asr #19 │ │ │ │ + rscseq pc, r6, ip, ror r0 @ │ │ │ │ + rsceq r0, r8, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23e3a0 <__cxa_atexit@plt+0x232694> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -575908,17 +575908,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23e3ac <__cxa_atexit@plt+0x2326a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r6, r0, lsl #23 │ │ │ │ + rscseq lr, r6, r0, ror #22 │ │ │ │ rsceq r8, r3, ip, lsl pc │ │ │ │ - rsceq r0, r8, r4, ror #18 │ │ │ │ + rsceq r0, r8, r4, asr #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e468 <__cxa_atexit@plt+0x23275c> │ │ │ │ ldr r2, [pc, #156] @ 23e470 <__cxa_atexit@plt+0x232764> │ │ │ │ @@ -575960,17 +575960,17 @@ │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r0, r8, ip, lsr #17 │ │ │ │ - rscseq lr, r6, r0, asr #22 │ │ │ │ - smlaleq r0, r8, r8, r8 │ │ │ │ + rsceq r0, r8, ip, lsl #17 │ │ │ │ + rscseq lr, r6, r0, lsr #22 │ │ │ │ + rsceq r0, r8, r8, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 23e4f8 <__cxa_atexit@plt+0x2327ec> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -575993,17 +575993,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23e4fc <__cxa_atexit@plt+0x2327f0> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r0, r8, ip, lsl r8 │ │ │ │ - smlalseq lr, r6, r8, sl │ │ │ │ - rsceq r0, r8, r4, lsl r8 │ │ │ │ + strdeq r0, [r8], #124 @ 0x7c @ │ │ │ │ + rscseq lr, r6, r8, ror sl │ │ │ │ + strdeq r0, [r8], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1c0 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -576015,17 +576015,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23e558 <__cxa_atexit@plt+0x23284c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq lr, r6, r4, lsr sl │ │ │ │ - rsceq r0, r8, r0, asr #15 │ │ │ │ - ldrdeq r0, [r8], #120 @ 0x78 @ │ │ │ │ + rscseq lr, r6, r4, lsl sl │ │ │ │ + rsceq r0, r8, r0, lsr #15 │ │ │ │ + strhteq r0, [r8], #120 @ 0x78 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e5a8 <__cxa_atexit@plt+0x23289c> │ │ │ │ ldr r2, [pc, #48] @ 23e5b0 <__cxa_atexit@plt+0x2328a4> │ │ │ │ @@ -576039,16 +576039,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 23e5b4 <__cxa_atexit@plt+0x2328a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r6, r8, lsr #28 │ │ │ │ - rsceq r0, r8, r0, ror r7 │ │ │ │ + rscseq lr, r6, r8, lsl #28 │ │ │ │ + rsceq r0, r8, r0, asr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23e63c <__cxa_atexit@plt+0x232930> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23e624 <__cxa_atexit@plt+0x232918> │ │ │ │ @@ -576076,15 +576076,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq r0, r8, r0, ror #13 │ │ │ │ + rsceq r0, r8, r0, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e6a0 <__cxa_atexit@plt+0x232994> │ │ │ │ @@ -576103,22 +576103,22 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r0, r8, r8, lsl r4 │ │ │ │ + strdeq r0, [r8], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r0, r8, r4, ror #12 │ │ │ │ + rsceq r0, r8, r4, asr #12 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e708 <__cxa_atexit@plt+0x2329fc> │ │ │ │ ldr r7, [pc, #36] @ 23e718 <__cxa_atexit@plt+0x232a0c> │ │ │ │ @@ -576129,17 +576129,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23e720 <__cxa_atexit@plt+0x232a14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r6, r8, asr #25 │ │ │ │ - rsceq r0, r8, ip, lsr r6 │ │ │ │ - rsceq r0, r8, r4, lsl r6 │ │ │ │ + rscseq lr, r6, r8, lsr #25 │ │ │ │ + rsceq r0, r8, ip, lsl r6 │ │ │ │ + strdeq r0, [r8], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23e7a8 <__cxa_atexit@plt+0x232a9c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23e790 <__cxa_atexit@plt+0x232a84> │ │ │ │ @@ -576167,15 +576167,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - rsceq r0, r8, r4, lsl #11 │ │ │ │ + rsceq r0, r8, r4, ror #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23e80c <__cxa_atexit@plt+0x232b00> │ │ │ │ @@ -576194,22 +576194,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq r0, r8, ip, lsr #5 │ │ │ │ + rsceq r0, r8, ip, lsl #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq r0, r8, r8, lsl #10 │ │ │ │ + rsceq r0, r8, r8, ror #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e874 <__cxa_atexit@plt+0x232b68> │ │ │ │ ldr r7, [pc, #36] @ 23e884 <__cxa_atexit@plt+0x232b78> │ │ │ │ @@ -576220,16 +576220,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23e88c <__cxa_atexit@plt+0x232b80> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq lr, r6, ip, asr fp │ │ │ │ - ldrdeq r0, [r8], #64 @ 0x40 @ │ │ │ │ + rscseq lr, r6, ip, lsr fp │ │ │ │ + strhteq r0, [r8], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23e8e0 <__cxa_atexit@plt+0x232bd4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -576244,17 +576244,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23e8ec <__cxa_atexit@plt+0x232be0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r6, r0, asr #12 │ │ │ │ + rscseq lr, r6, r0, lsr #12 │ │ │ │ rsceq r8, r3, fp, asr #19 │ │ │ │ - rsceq r0, r8, r0, lsl #9 │ │ │ │ + rsceq r0, r8, r0, ror #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23e9d4 <__cxa_atexit@plt+0x232cc8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -576317,18 +576317,18 @@ │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - rsceq r0, r8, r8, lsl #7 │ │ │ │ - smlalseq lr, r6, ip, r5 │ │ │ │ - rscseq lr, r6, r4, asr r6 │ │ │ │ - rsceq r0, r8, ip, asr r3 │ │ │ │ + rsceq r0, r8, r8, ror #6 │ │ │ │ + rscseq lr, r6, ip, ror r5 │ │ │ │ + rscseq lr, r6, r4, lsr r6 │ │ │ │ + rsceq r0, r8, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 23ea54 <__cxa_atexit@plt+0x232d48> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -576336,15 +576336,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 23ea4c <__cxa_atexit@plt+0x232d40> │ │ │ │ b 23ea64 <__cxa_atexit@plt+0x232d58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, r8, ip, lsl r3 │ │ │ │ + strdeq r0, [r8], #44 @ 0x2c @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ ldr r9, [r8, #4]! │ │ │ │ ldr r0, [r8, #4] │ │ │ │ @@ -576380,18 +576380,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r0, r8, ip, ror r2 │ │ │ │ - rscseq lr, r6, r8, ror r4 │ │ │ │ - rscseq lr, r6, r0, lsr r5 │ │ │ │ - rsceq r0, r8, ip, asr #4 │ │ │ │ + rsceq r0, r8, ip, asr r2 │ │ │ │ + rscseq lr, r6, r8, asr r4 │ │ │ │ + rscseq lr, r6, r0, lsl r5 │ │ │ │ + rsceq r0, r8, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -576410,18 +576410,18 @@ │ │ │ │ b e3cd70 <__cxa_atexit@plt+0xe31064> │ │ │ │ ldr r3, [pc, #24] @ 23eb88 <__cxa_atexit@plt+0x232e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq lr, [r6], #60 @ 0x3c │ │ │ │ - smlalseq lr, r6, r4, r4 │ │ │ │ + ldrhteq lr, [r6], #60 @ 0x3c │ │ │ │ + rscseq lr, r6, r4, ror r4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rsceq r0, r8, r8, lsl #4 │ │ │ │ + rsceq r0, r8, r8, ror #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ebd0 <__cxa_atexit@plt+0x232ec4> │ │ │ │ ldr r2, [pc, #40] @ 23ebd8 <__cxa_atexit@plt+0x232ecc> │ │ │ │ @@ -576433,16 +576433,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 23ebdc <__cxa_atexit@plt+0x232ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, r6, r0, lsl #16 │ │ │ │ - rsceq r0, r8, r8, lsr #3 │ │ │ │ + rscseq lr, r6, r0, ror #15 │ │ │ │ + rsceq r0, r8, r8, lsl #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23ec64 <__cxa_atexit@plt+0x232f58> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23ec4c <__cxa_atexit@plt+0x232f40> │ │ │ │ @@ -576470,15 +576470,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - rsceq r0, r8, r8, lsl r1 │ │ │ │ + strdeq r0, [r8], #8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23ecc8 <__cxa_atexit@plt+0x232fbc> │ │ │ │ @@ -576497,15 +576497,15 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - strdeq pc, [r7], #208 @ 0xd0 @ │ │ │ │ + ldrdeq pc, [r7], #208 @ 0xd0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -576527,16 +576527,16 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 23ed54 <__cxa_atexit@plt+0x233048> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - rsceq r0, r8, r4, rrx │ │ │ │ - rsceq r0, r8, ip, asr #32 │ │ │ │ + rsceq r0, r8, r4, asr #32 │ │ │ │ + rsceq r0, r8, ip, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -576552,15 +576552,15 @@ │ │ │ │ mov r7, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 23edb8 <__cxa_atexit@plt+0x2330ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ - rsceq r0, r8, r0 │ │ │ │ + rsceq pc, r7, r0, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23ee0c <__cxa_atexit@plt+0x233100> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -576575,17 +576575,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23ee18 <__cxa_atexit@plt+0x23310c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r6, r4, lsl r1 │ │ │ │ + ldrshteq lr, [r6], #4 │ │ │ │ rsceq r8, r3, ip, lsl #9 │ │ │ │ - rsceq pc, r7, r8, lsr #31 │ │ │ │ + rsceq pc, r7, r8, lsl #31 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23eed4 <__cxa_atexit@plt+0x2331c8> │ │ │ │ ldr r2, [pc, #156] @ 23eedc <__cxa_atexit@plt+0x2331d0> │ │ │ │ @@ -576627,17 +576627,17 @@ │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - strdeq pc, [r7], #224 @ 0xe0 @ │ │ │ │ - ldrsbteq lr, [r6], #4 │ │ │ │ - ldrdeq pc, [r7], #236 @ 0xec @ │ │ │ │ + ldrdeq pc, [r7], #224 @ 0xe0 @ │ │ │ │ + ldrhteq lr, [r6], #4 │ │ │ │ + strhteq pc, [r7], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 23ef64 <__cxa_atexit@plt+0x233258> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -576660,17 +576660,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23ef68 <__cxa_atexit@plt+0x23325c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq pc, r7, r0, ror #28 │ │ │ │ - rscseq lr, r6, ip, lsr #32 │ │ │ │ - rsceq pc, r7, r8, asr lr @ │ │ │ │ + rsceq pc, r7, r0, asr #28 │ │ │ │ + rscseq lr, r6, ip │ │ │ │ + rsceq pc, r7, r8, lsr lr @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1d8 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -576682,17 +576682,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23efc4 <__cxa_atexit@plt+0x2332b8> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq sp, r6, r8, asr #31 │ │ │ │ - rsceq pc, r7, r4, lsl #28 │ │ │ │ - rsceq pc, r7, ip, lsl lr @ │ │ │ │ + rscseq sp, r6, r8, lsr #31 │ │ │ │ + rsceq pc, r7, r4, ror #27 │ │ │ │ + strdeq pc, [r7], #220 @ 0xdc @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f00c <__cxa_atexit@plt+0x233300> │ │ │ │ ldr r2, [pc, #40] @ 23f014 <__cxa_atexit@plt+0x233308> │ │ │ │ @@ -576704,16 +576704,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 23f018 <__cxa_atexit@plt+0x23330c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, r6, r4, asr #7 │ │ │ │ - strhteq pc, [r7], #220 @ 0xdc @ │ │ │ │ + rscseq lr, r6, r4, lsr #7 │ │ │ │ + smlaleq pc, r7, ip, sp @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23f0a0 <__cxa_atexit@plt+0x233394> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23f088 <__cxa_atexit@plt+0x23337c> │ │ │ │ @@ -576741,15 +576741,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - rsceq pc, r7, ip, lsr #26 │ │ │ │ + rsceq pc, r7, ip, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f104 <__cxa_atexit@plt+0x2333f8> │ │ │ │ @@ -576768,22 +576768,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strhteq pc, [r7], #148 @ 0x94 @ │ │ │ │ + smlaleq pc, r7, r4, r9 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - strhteq pc, [r7], #192 @ 0xc0 @ │ │ │ │ + smlaleq pc, r7, r0, ip @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f16c <__cxa_atexit@plt+0x233460> │ │ │ │ ldr r7, [pc, #36] @ 23f17c <__cxa_atexit@plt+0x233470> │ │ │ │ @@ -576794,17 +576794,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23f184 <__cxa_atexit@plt+0x233478> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r6, r4, ror #4 │ │ │ │ - rsceq pc, r7, r8, lsl #25 │ │ │ │ - rsceq pc, r7, r0, ror #24 │ │ │ │ + rscseq lr, r6, r4, asr #4 │ │ │ │ + rsceq pc, r7, r8, ror #24 │ │ │ │ + rsceq pc, r7, r0, asr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #104] @ 23f204 <__cxa_atexit@plt+0x2334f8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23f1ec <__cxa_atexit@plt+0x2334e0> │ │ │ │ @@ -576830,15 +576830,15 @@ │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - ldrdeq pc, [r7], #184 @ 0xb8 @ │ │ │ │ + strhteq pc, [r7], #184 @ 0xb8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f260 <__cxa_atexit@plt+0x233554> │ │ │ │ @@ -576855,22 +576855,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - rsceq pc, r7, r8, asr r8 @ │ │ │ │ + rsceq pc, r7, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq pc, r7, r4, ror #22 │ │ │ │ + rsceq pc, r7, r4, asr #22 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f2c8 <__cxa_atexit@plt+0x2335bc> │ │ │ │ ldr r7, [pc, #36] @ 23f2d8 <__cxa_atexit@plt+0x2335cc> │ │ │ │ @@ -576881,16 +576881,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23f2e0 <__cxa_atexit@plt+0x2335d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rscseq lr, r6, r8, lsl #2 │ │ │ │ - rsceq pc, r7, ip, lsr #22 │ │ │ │ + rscseq lr, r6, r8, ror #1 │ │ │ │ + rsceq pc, r7, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23f334 <__cxa_atexit@plt+0x233628> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -576905,17 +576905,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23f340 <__cxa_atexit@plt+0x233634> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, ip, ror #23 │ │ │ │ + rscseq sp, r6, ip, asr #23 │ │ │ │ rsceq r7, r3, r9, asr pc │ │ │ │ - rsceq pc, r7, r8, asr #21 │ │ │ │ + rsceq pc, r7, r8, lsr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f3cc <__cxa_atexit@plt+0x2336c0> │ │ │ │ ldr r2, [pc, #108] @ 23f3d4 <__cxa_atexit@plt+0x2336c8> │ │ │ │ @@ -576944,17 +576944,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq pc, r7, r0, asr #20 │ │ │ │ - ldrsbteq sp, [r6], #176 @ 0xb0 │ │ │ │ - rsceq pc, r7, r0, lsr sl @ │ │ │ │ + rsceq pc, r7, r0, lsr #20 │ │ │ │ + ldrhteq sp, [r6], #176 @ 0xb0 │ │ │ │ + rsceq pc, r7, r0, lsl sl @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1e4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 23f414 <__cxa_atexit@plt+0x233708> │ │ │ │ @@ -576965,16 +576965,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23f430 <__cxa_atexit@plt+0x233724> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq sp, r6, ip, asr fp │ │ │ │ - rsceq pc, r7, r0, ror #19 │ │ │ │ + rscseq sp, r6, ip, lsr fp │ │ │ │ + rsceq pc, r7, r0, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23f468 <__cxa_atexit@plt+0x23375c> │ │ │ │ ldr r7, [pc, #36] @ 23f478 <__cxa_atexit@plt+0x23376c> │ │ │ │ @@ -576985,17 +576985,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23f480 <__cxa_atexit@plt+0x233774> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sp, r6, r8, ror #30 │ │ │ │ - rsceq pc, r7, r4, asr #19 │ │ │ │ - smlaleq pc, r7, ip, r9 @ │ │ │ │ + rscseq sp, r6, r8, asr #30 │ │ │ │ + rsceq pc, r7, r4, lsr #19 │ │ │ │ + rsceq pc, r7, ip, ror r9 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 23f500 <__cxa_atexit@plt+0x2337f4> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -577021,15 +577021,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq pc, r7, r4, lsl r9 @ │ │ │ │ + strdeq pc, [r7], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f55c <__cxa_atexit@plt+0x233850> │ │ │ │ @@ -577046,23 +577046,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq pc, r7, ip, asr r5 @ │ │ │ │ + rsceq pc, r7, ip, lsr r5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - smlaleq pc, r7, ip, r8 @ │ │ │ │ + rsceq pc, r7, ip, ror r8 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 23f5c8 <__cxa_atexit@plt+0x2338bc> │ │ │ │ ldr r7, [pc, #36] @ 23f5d8 <__cxa_atexit@plt+0x2338cc> │ │ │ │ @@ -577073,16 +577073,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23f5e0 <__cxa_atexit@plt+0x2338d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rscseq sp, r6, r8, lsl #28 │ │ │ │ - rsceq pc, r7, r4, ror #16 │ │ │ │ + rscseq sp, r6, r8, ror #27 │ │ │ │ + rsceq pc, r7, r4, asr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23f634 <__cxa_atexit@plt+0x233928> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -577097,17 +577097,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23f640 <__cxa_atexit@plt+0x233934> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, ip, ror #17 │ │ │ │ + rscseq sp, r6, ip, asr #17 │ │ │ │ rsceq r7, r3, lr, asr #24 │ │ │ │ - rsceq pc, r7, r8, lsl #16 │ │ │ │ + rsceq pc, r7, r8, ror #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f6fc <__cxa_atexit@plt+0x2339f0> │ │ │ │ ldr r2, [pc, #156] @ 23f704 <__cxa_atexit@plt+0x2339f8> │ │ │ │ @@ -577149,17 +577149,17 @@ │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq pc, r7, r0, asr r7 @ │ │ │ │ - rscseq sp, r6, ip, lsr #17 │ │ │ │ - rsceq pc, r7, ip, lsr r7 @ │ │ │ │ + rsceq pc, r7, r0, lsr r7 @ │ │ │ │ + rscseq sp, r6, ip, lsl #17 │ │ │ │ + rsceq pc, r7, ip, lsl r7 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 23f78c <__cxa_atexit@plt+0x233a80> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -577182,17 +577182,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23f790 <__cxa_atexit@plt+0x233a84> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq pc, r7, r0, asr #13 │ │ │ │ - rscseq sp, r6, r4, lsl #16 │ │ │ │ - strhteq pc, [r7], #104 @ 0x68 @ │ │ │ │ + rsceq pc, r7, r0, lsr #13 │ │ │ │ + rscseq sp, r6, r4, ror #15 │ │ │ │ + smlaleq pc, r7, r8, r6 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1f0 │ │ │ │ cmn r0, #1 │ │ │ │ @@ -577204,17 +577204,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23f7ec <__cxa_atexit@plt+0x233ae0> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq sp, r6, r0, lsr #15 │ │ │ │ - rsceq pc, r7, r4, ror #12 │ │ │ │ - rsceq pc, r7, ip, ror r6 @ │ │ │ │ + rscseq sp, r6, r0, lsl #15 │ │ │ │ + rsceq pc, r7, r4, asr #12 │ │ │ │ + rsceq pc, r7, ip, asr r6 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f83c <__cxa_atexit@plt+0x233b30> │ │ │ │ ldr r2, [pc, #48] @ 23f844 <__cxa_atexit@plt+0x233b38> │ │ │ │ @@ -577228,16 +577228,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 23f848 <__cxa_atexit@plt+0x233b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalseq sp, r6, r4, fp │ │ │ │ - rsceq pc, r7, r4, lsl r6 @ │ │ │ │ + rscseq sp, r6, r4, ror fp │ │ │ │ + strdeq pc, [r7], #84 @ 0x54 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23f8d0 <__cxa_atexit@plt+0x233bc4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23f8b8 <__cxa_atexit@plt+0x233bac> │ │ │ │ @@ -577265,15 +577265,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - rsceq pc, r7, r4, lsl #11 │ │ │ │ + rsceq pc, r7, r4, ror #10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23f934 <__cxa_atexit@plt+0x233c28> │ │ │ │ @@ -577292,22 +577292,22 @@ │ │ │ │ str r0, [r3, #12] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq pc, r7, r4, lsl #3 │ │ │ │ + rsceq pc, r7, r4, ror #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq pc, r7, r8, lsl #10 │ │ │ │ + rsceq pc, r7, r8, ror #9 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23f99c <__cxa_atexit@plt+0x233c90> │ │ │ │ ldr r7, [pc, #36] @ 23f9ac <__cxa_atexit@plt+0x233ca0> │ │ │ │ @@ -577318,17 +577318,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23f9b4 <__cxa_atexit@plt+0x233ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sp, r6, r4, lsr sl │ │ │ │ - rsceq pc, r7, r0, ror #9 │ │ │ │ - strhteq pc, [r7], #72 @ 0x48 @ │ │ │ │ + rscseq sp, r6, r4, lsl sl │ │ │ │ + rsceq pc, r7, r0, asr #9 │ │ │ │ + smlaleq pc, r7, r8, r4 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23fa3c <__cxa_atexit@plt+0x233d30> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23fa24 <__cxa_atexit@plt+0x233d18> │ │ │ │ @@ -577356,15 +577356,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - rsceq pc, r7, r8, lsr #8 │ │ │ │ + rsceq pc, r7, r8, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23faa0 <__cxa_atexit@plt+0x233d94> │ │ │ │ @@ -577383,22 +577383,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - rsceq pc, r7, r8, lsl r0 @ │ │ │ │ + strdeq lr, [r7], #248 @ 0xf8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq pc, r7, ip, lsr #7 │ │ │ │ + rsceq pc, r7, ip, lsl #7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23fb08 <__cxa_atexit@plt+0x233dfc> │ │ │ │ ldr r7, [pc, #36] @ 23fb18 <__cxa_atexit@plt+0x233e0c> │ │ │ │ @@ -577409,16 +577409,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23fb20 <__cxa_atexit@plt+0x233e14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq sp, r6, r8, asr #17 │ │ │ │ - rsceq pc, r7, r4, ror r3 @ │ │ │ │ + rscseq sp, r6, r8, lsr #17 │ │ │ │ + rsceq pc, r7, r4, asr r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23fb74 <__cxa_atexit@plt+0x233e68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -577433,17 +577433,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23fb80 <__cxa_atexit@plt+0x233e74> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r6, ip, lsr #7 │ │ │ │ + rscseq sp, r6, ip, lsl #7 │ │ │ │ rsceq r7, r3, r1, lsl #14 │ │ │ │ - rsceq pc, r7, r0, lsl r3 @ │ │ │ │ + strdeq pc, [r7], #32 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -577501,17 +577501,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - rsceq pc, r7, r4, lsr #4 │ │ │ │ - rscseq sp, r6, r0, asr #6 │ │ │ │ rsceq pc, r7, r4, lsl #4 │ │ │ │ + rscseq sp, r6, r0, lsr #6 │ │ │ │ + rsceq pc, r7, r4, ror #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 23fcd0 <__cxa_atexit@plt+0x233fc4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -577519,15 +577519,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 23fcc8 <__cxa_atexit@plt+0x233fbc> │ │ │ │ b 23fce0 <__cxa_atexit@plt+0x233fd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, r7, r4, asr #3 │ │ │ │ + rsceq pc, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 23fd54 <__cxa_atexit@plt+0x234048> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -577552,17 +577552,17 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23fd58 <__cxa_atexit@plt+0x23404c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq pc, r7, r0, asr #2 │ │ │ │ - rscseq sp, r6, ip, lsr r2 │ │ │ │ - rsceq pc, r7, r8, lsr r1 @ │ │ │ │ + rsceq pc, r7, r0, lsr #2 │ │ │ │ + rscseq sp, r6, ip, lsl r2 │ │ │ │ + rsceq pc, r7, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -577576,16 +577576,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 23fdbc <__cxa_atexit@plt+0x2340b0> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - ldrsbteq sp, [r6], #16 │ │ │ │ - ldrdeq pc, [r7], #12 @ │ │ │ │ + ldrhteq sp, [r6], #16 │ │ │ │ + strhteq pc, [r7], #12 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23fdf4 <__cxa_atexit@plt+0x2340e8> │ │ │ │ ldr r7, [pc, #36] @ 23fe04 <__cxa_atexit@plt+0x2340f8> │ │ │ │ @@ -577596,17 +577596,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23fe0c <__cxa_atexit@plt+0x234100> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - ldrsbteq sp, [r6], #92 @ 0x5c │ │ │ │ - rsceq pc, r7, r0, asr #1 │ │ │ │ - smlaleq pc, r7, r8, r0 @ │ │ │ │ + ldrhteq sp, [r6], #92 @ 0x5c │ │ │ │ + rsceq pc, r7, r0, lsr #1 │ │ │ │ + rsceq pc, r7, r8, ror r0 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 23fe94 <__cxa_atexit@plt+0x234188> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 23fe7c <__cxa_atexit@plt+0x234170> │ │ │ │ @@ -577634,15 +577634,15 @@ │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ - rsceq pc, r7, r8 │ │ │ │ + rsceq lr, r7, r8, ror #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 23fef8 <__cxa_atexit@plt+0x2341ec> │ │ │ │ @@ -577661,23 +577661,23 @@ │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rsceq lr, r7, r0, asr #23 │ │ │ │ + rsceq lr, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq lr, r7, r8, lsl #31 │ │ │ │ + rsceq lr, r7, r8, ror #30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 23ff64 <__cxa_atexit@plt+0x234258> │ │ │ │ ldr r7, [pc, #36] @ 23ff74 <__cxa_atexit@plt+0x234268> │ │ │ │ @@ -577688,16 +577688,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 23ff7c <__cxa_atexit@plt+0x234270> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rscseq sp, r6, ip, ror #8 │ │ │ │ - rsceq lr, r7, r0, asr pc │ │ │ │ + rscseq sp, r6, ip, asr #8 │ │ │ │ + rsceq lr, r7, r0, lsr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 23ffd0 <__cxa_atexit@plt+0x2342c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -577712,17 +577712,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 23ffdc <__cxa_atexit@plt+0x2342d0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r6, r0, asr pc │ │ │ │ + rscseq ip, r6, r0, lsr pc │ │ │ │ smlaleq r7, r3, r5, r2 │ │ │ │ - strdeq lr, [r7], #228 @ 0xe4 @ │ │ │ │ + ldrdeq lr, [r7], #228 @ 0xe4 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 240094 <__cxa_atexit@plt+0x234388> │ │ │ │ @@ -577764,17 +577764,17 @@ │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - rsceq lr, r7, r0, asr #28 │ │ │ │ - rscseq ip, r6, ip, lsl #30 │ │ │ │ - rsceq lr, r7, r8, lsr #28 │ │ │ │ + rsceq lr, r7, r0, lsr #28 │ │ │ │ + rscseq ip, r6, ip, ror #29 │ │ │ │ + rsceq lr, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 240128 <__cxa_atexit@plt+0x23441c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -577797,17 +577797,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 24012c <__cxa_atexit@plt+0x234420> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq lr, r7, ip, lsr #27 │ │ │ │ - rscseq ip, r6, r8, ror #28 │ │ │ │ - rsceq lr, r7, r4, lsr #27 │ │ │ │ + rsceq lr, r7, ip, lsl #27 │ │ │ │ + rscseq ip, r6, r8, asr #28 │ │ │ │ + rsceq lr, r7, r4, lsl #27 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl e4192c <__cxa_atexit@plt+0xe35c20> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -577819,16 +577819,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 240188 <__cxa_atexit@plt+0x23447c> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq ip, r6, r4, lsl #28 │ │ │ │ - rsceq lr, r7, r0, asr sp │ │ │ │ + rscseq ip, r6, r4, ror #27 │ │ │ │ + rsceq lr, r7, r0, lsr sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2401c0 <__cxa_atexit@plt+0x2344b4> │ │ │ │ ldr r7, [pc, #36] @ 2401d0 <__cxa_atexit@plt+0x2344c4> │ │ │ │ @@ -577839,17 +577839,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2401d8 <__cxa_atexit@plt+0x2344cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sp, r6, r0, lsl r2 │ │ │ │ - rsceq lr, r7, r4, lsr sp │ │ │ │ - rsceq lr, r7, ip, lsl #26 │ │ │ │ + ldrshteq sp, [r6], #16 │ │ │ │ + rsceq lr, r7, r4, lsl sp │ │ │ │ + rsceq lr, r7, ip, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 240260 <__cxa_atexit@plt+0x234554> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 240248 <__cxa_atexit@plt+0x23453c> │ │ │ │ @@ -577877,15 +577877,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rsceq lr, r7, ip, ror ip │ │ │ │ + rsceq lr, r7, ip, asr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2402c4 <__cxa_atexit@plt+0x2345b8> │ │ │ │ @@ -577904,22 +577904,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - strdeq lr, [r7], #116 @ 0x74 @ │ │ │ │ + ldrdeq lr, [r7], #116 @ 0x74 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq lr, r7, r0, lsl #24 │ │ │ │ + rsceq lr, r7, r0, ror #23 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24032c <__cxa_atexit@plt+0x234620> │ │ │ │ ldr r7, [pc, #36] @ 24033c <__cxa_atexit@plt+0x234630> │ │ │ │ @@ -577930,16 +577930,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240344 <__cxa_atexit@plt+0x234638> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq sp, r6, r4, lsr #1 │ │ │ │ - rsceq lr, r7, r8, asr #23 │ │ │ │ + rscseq sp, r6, r4, lsl #1 │ │ │ │ + rsceq lr, r7, r8, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 240398 <__cxa_atexit@plt+0x23468c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -577954,17 +577954,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 2403a4 <__cxa_atexit@plt+0x234698> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r6, r8, lsl #23 │ │ │ │ + rscseq ip, r6, r8, ror #22 │ │ │ │ strhteq r6, [r3], #231 @ 0xe7 │ │ │ │ - rsceq lr, r7, ip, ror #22 │ │ │ │ + rsceq lr, r7, ip, asr #22 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 240438 <__cxa_atexit@plt+0x23472c> │ │ │ │ ldr r2, [pc, #116] @ 240440 <__cxa_atexit@plt+0x234734> │ │ │ │ @@ -577995,17 +577995,17 @@ │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq lr, [r7], #172 @ 0xac @ │ │ │ │ - rscseq ip, r6, r4, ror #22 │ │ │ │ - rsceq lr, r7, ip, asr #21 │ │ │ │ + strhteq lr, [r7], #172 @ 0xac │ │ │ │ + rscseq ip, r6, r4, asr #22 │ │ │ │ + rsceq lr, r7, ip, lsr #21 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl 242468 <__cxa_atexit@plt+0x23675c> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -578017,17 +578017,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 2404a0 <__cxa_atexit@plt+0x234794> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq ip, r6, ip, ror #21 │ │ │ │ - rsceq lr, r7, r8, ror sl │ │ │ │ - smlaleq lr, r7, r0, sl │ │ │ │ + rscseq ip, r6, ip, asr #21 │ │ │ │ + rsceq lr, r7, r8, asr sl │ │ │ │ + rsceq lr, r7, r0, ror sl │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2404e8 <__cxa_atexit@plt+0x2347dc> │ │ │ │ ldr r2, [pc, #40] @ 2404f0 <__cxa_atexit@plt+0x2347e4> │ │ │ │ @@ -578039,16 +578039,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 2404f4 <__cxa_atexit@plt+0x2347e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r6, r8, ror #29 │ │ │ │ - rsceq lr, r7, r0, lsr sl │ │ │ │ + rscseq ip, r6, r8, asr #29 │ │ │ │ + rsceq lr, r7, r0, lsl sl │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 24057c <__cxa_atexit@plt+0x234870> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 240564 <__cxa_atexit@plt+0x234858> │ │ │ │ @@ -578076,15 +578076,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - rsceq lr, r7, r0, lsr #19 │ │ │ │ + rsceq lr, r7, r0, lsl #19 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2405e0 <__cxa_atexit@plt+0x2348d4> │ │ │ │ @@ -578103,22 +578103,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - ldrdeq lr, [r7], #72 @ 0x48 @ │ │ │ │ + strhteq lr, [r7], #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq lr, r7, r4, lsr #18 │ │ │ │ + rsceq lr, r7, r4, lsl #18 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24064c <__cxa_atexit@plt+0x234940> │ │ │ │ ldr r7, [pc, #40] @ 24065c <__cxa_atexit@plt+0x234950> │ │ │ │ @@ -578130,27 +578130,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1045fb4 <__cxa_atexit@plt+0x103a2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240664 <__cxa_atexit@plt+0x234958> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlalseq ip, r6, r8, r9 │ │ │ │ - strdeq lr, [r7], #136 @ 0x88 @ │ │ │ │ - ldrdeq lr, [r7], #128 @ 0x80 @ │ │ │ │ + rscseq ip, r6, r8, ror r9 │ │ │ │ + ldrdeq lr, [r7], #136 @ 0x88 @ │ │ │ │ + strhteq lr, [r7], #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 24068c <__cxa_atexit@plt+0x234980> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #104 @ 0x68 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq lr, r7, r8, lsr #17 │ │ │ │ + rsceq lr, r7, r8, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2406fc <__cxa_atexit@plt+0x2349f0> │ │ │ │ @@ -578173,24 +578173,24 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - rscseq ip, r6, r8, lsr #18 │ │ │ │ + rscseq ip, r6, r8, lsl #18 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r7, r4, lsl r8 │ │ │ │ + strdeq lr, [r7], #116 @ 0x74 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 240788 <__cxa_atexit@plt+0x234a7c> │ │ │ │ ldr r7, [pc, #88] @ 2407ac <__cxa_atexit@plt+0x234aa0> │ │ │ │ @@ -578214,18 +578214,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2407b0 <__cxa_atexit@plt+0x234aa4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, r7, r8, lsr #15 │ │ │ │ - rsceq lr, r7, r4, asr #15 │ │ │ │ + rsceq lr, r7, r8, lsl #15 │ │ │ │ + rsceq lr, r7, r4, lsr #15 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq ip, r6, ip, asr r8 │ │ │ │ + rscseq ip, r6, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -578245,16 +578245,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 240834 <__cxa_atexit@plt+0x234b28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - ldrshteq ip, [r6], #112 @ 0x70 │ │ │ │ - ldrshteq ip, [r6], #112 @ 0x70 │ │ │ │ + ldrsbteq ip, [r6], #112 @ 0x70 │ │ │ │ + ldrsbteq ip, [r6], #112 @ 0x70 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -578277,18 +578277,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 2408b4 <__cxa_atexit@plt+0x234ba8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq ip, r6, r8, lsl #15 │ │ │ │ - rscseq ip, r6, r8, ror r7 │ │ │ │ + rscseq ip, r6, r8, ror #14 │ │ │ │ + rscseq ip, r6, r8, asr r7 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - smlaleq lr, r7, r4, r6 │ │ │ │ + rsceq lr, r7, r4, ror r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 240910 <__cxa_atexit@plt+0x234c04> │ │ │ │ ldr r7, [pc, #88] @ 240934 <__cxa_atexit@plt+0x234c28> │ │ │ │ @@ -578312,18 +578312,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240938 <__cxa_atexit@plt+0x234c2c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - rsceq lr, r7, r0, lsr #12 │ │ │ │ - rsceq lr, r7, ip, lsr r6 │ │ │ │ + rsceq lr, r7, r0, lsl #12 │ │ │ │ + rsceq lr, r7, ip, lsl r6 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - ldrsbteq ip, [r6], #100 @ 0x64 │ │ │ │ + ldrhteq ip, [r6], #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 240998 <__cxa_atexit@plt+0x234c8c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -578338,15 +578338,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2409a4 <__cxa_atexit@plt+0x234c98> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r6, r8, lsl #11 │ │ │ │ + rscseq ip, r6, r8, ror #10 │ │ │ │ rsceq r6, r3, r9, lsr #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r7 │ │ │ │ cmp r3, fp │ │ │ │ @@ -578381,15 +578381,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrshteq ip, [r6], #100 @ 0x64 │ │ │ │ + ldrsbteq ip, [r6], #100 @ 0x64 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 240a94 <__cxa_atexit@plt+0x234d88> │ │ │ │ @@ -578402,16 +578402,16 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r6, r8, ror r6 │ │ │ │ - rsceq lr, r7, r0, asr #9 │ │ │ │ + rscseq ip, r6, r8, asr r6 │ │ │ │ + rsceq lr, r7, r0, lsr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 240b18 <__cxa_atexit@plt+0x234e0c> │ │ │ │ @@ -578441,25 +578441,25 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strhteq sp, [r7], #248 @ 0xf8 │ │ │ │ - rsceq lr, r7, r4, asr r4 │ │ │ │ + smlaleq sp, r7, r8, pc @ │ │ │ │ + rsceq lr, r7, r4, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 240b60 <__cxa_atexit@plt+0x234e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq ip, r6, r0, lsl r4 │ │ │ │ - rsceq lr, r7, r0, lsr #8 │ │ │ │ + ldrshteq ip, [r6], #48 @ 0x30 │ │ │ │ + rsceq lr, r7, r0, lsl #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 240ba8 <__cxa_atexit@plt+0x234e9c> │ │ │ │ ldr r2, [pc, #40] @ 240bb0 <__cxa_atexit@plt+0x234ea4> │ │ │ │ @@ -578471,16 +578471,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 240bb4 <__cxa_atexit@plt+0x234ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq ip, r6, r8, lsr #16 │ │ │ │ - rsceq lr, r7, r0, asr #7 │ │ │ │ + rscseq ip, r6, r8, lsl #16 │ │ │ │ + rsceq lr, r7, r0, lsr #7 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 240c3c <__cxa_atexit@plt+0x234f30> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 240c24 <__cxa_atexit@plt+0x234f18> │ │ │ │ @@ -578508,15 +578508,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - rsceq lr, r7, r0, lsr r3 │ │ │ │ + rsceq lr, r7, r0, lsl r3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 240ca0 <__cxa_atexit@plt+0x234f94> │ │ │ │ @@ -578535,22 +578535,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - rsceq sp, r7, r8, lsl lr │ │ │ │ + strdeq sp, [r7], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - strhteq lr, [r7], #36 @ 0x24 │ │ │ │ + smlaleq lr, r7, r4, r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 240d0c <__cxa_atexit@plt+0x235000> │ │ │ │ ldr r7, [pc, #40] @ 240d1c <__cxa_atexit@plt+0x235010> │ │ │ │ @@ -578562,27 +578562,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1045fb4 <__cxa_atexit@plt+0x103a2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240d24 <__cxa_atexit@plt+0x235018> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrsbteq ip, [r6], #40 @ 0x28 │ │ │ │ - rsceq lr, r7, r8, lsl #5 │ │ │ │ - rsceq lr, r7, r0, ror #4 │ │ │ │ + ldrhteq ip, [r6], #40 @ 0x28 │ │ │ │ + rsceq lr, r7, r8, ror #4 │ │ │ │ + rsceq lr, r7, r0, asr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 240d4c <__cxa_atexit@plt+0x235040> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #104 @ 0x68 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq lr, r7, r8, lsr r2 │ │ │ │ + rsceq lr, r7, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 240dbc <__cxa_atexit@plt+0x2350b0> │ │ │ │ @@ -578605,24 +578605,24 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - rscseq ip, r6, r8, ror #4 │ │ │ │ + rscseq ip, r6, r8, asr #4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r7, r4, lsr #3 │ │ │ │ + rsceq lr, r7, r4, lsl #3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 240e48 <__cxa_atexit@plt+0x23513c> │ │ │ │ ldr r7, [pc, #88] @ 240e6c <__cxa_atexit@plt+0x235160> │ │ │ │ @@ -578646,18 +578646,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240e70 <__cxa_atexit@plt+0x235164> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq lr, r7, r8, lsr r1 │ │ │ │ - rsceq lr, r7, r4, asr r1 │ │ │ │ + rsceq lr, r7, r8, lsl r1 │ │ │ │ + rsceq lr, r7, r4, lsr r1 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - smlalseq ip, r6, ip, r1 │ │ │ │ + rscseq ip, r6, ip, ror r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -578677,16 +578677,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 240ef4 <__cxa_atexit@plt+0x2351e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq ip, r6, r0, lsr r1 │ │ │ │ - rscseq ip, r6, r0, lsr r1 │ │ │ │ + rscseq ip, r6, r0, lsl r1 │ │ │ │ + rscseq ip, r6, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -578709,18 +578709,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 240f74 <__cxa_atexit@plt+0x235268> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq ip, r6, r8, asr #1 │ │ │ │ - ldrhteq ip, [r6], #8 │ │ │ │ + rscseq ip, r6, r8, lsr #1 │ │ │ │ + smlalseq ip, r6, r8, r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq lr, r7, r4, lsr #32 │ │ │ │ + rsceq lr, r7, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 240fd0 <__cxa_atexit@plt+0x2352c4> │ │ │ │ ldr r7, [pc, #88] @ 240ff4 <__cxa_atexit@plt+0x2352e8> │ │ │ │ @@ -578744,18 +578744,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 240ff8 <__cxa_atexit@plt+0x2352ec> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - strhteq sp, [r7], #240 @ 0xf0 │ │ │ │ - rsceq sp, r7, ip, asr #31 │ │ │ │ + smlaleq sp, r7, r0, pc @ │ │ │ │ + rsceq sp, r7, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - rscseq ip, r6, r4, lsl r0 │ │ │ │ + ldrshteq fp, [r6], #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 241058 <__cxa_atexit@plt+0x23534c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -578770,15 +578770,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 241064 <__cxa_atexit@plt+0x235358> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, r8, asr #29 │ │ │ │ + rscseq fp, r6, r8, lsr #29 │ │ │ │ ldrdeq r6, [r3], #30 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2410c4 <__cxa_atexit@plt+0x2353b8> │ │ │ │ @@ -578798,15 +578798,15 @@ │ │ │ │ beq 2410bc <__cxa_atexit@plt+0x2353b0> │ │ │ │ b 2410e0 <__cxa_atexit@plt+0x2353d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, r0, ror #28 │ │ │ │ + rscseq fp, r6, r0, asr #28 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -578879,22 +578879,22 @@ │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - rscseq fp, r6, r0, lsr #27 │ │ │ │ + rscseq fp, r6, r0, lsl #27 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ - rscseq fp, r6, r0, lsl #28 │ │ │ │ + rscseq fp, r6, r0, ror #27 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsbteq fp, [r6], #208 @ 0xd0 │ │ │ │ + ldrhteq fp, [r6], #208 @ 0xd0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rscseq fp, r6, r4, asr lr │ │ │ │ + rscseq fp, r6, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -578923,39 +578923,39 @@ │ │ │ │ add r7, r3, #161 @ 0xa1 │ │ │ │ addeq r7, r3, #169 @ 0xa9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq fp, r6, ip, ror #25 │ │ │ │ + rscseq fp, r6, ip, asr #25 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq fp, r6, ip, lsl sp │ │ │ │ + ldrshteq fp, [r6], #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 2412f8 <__cxa_atexit@plt+0x2355ec> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #177 @ 0xb1 │ │ │ │ addeq r7, r2, #185 @ 0xb9 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, r8, lsr #25 │ │ │ │ + rscseq fp, r6, r8, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 241324 <__cxa_atexit@plt+0x235618> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #161 @ 0xa1 │ │ │ │ addeq r7, r2, #169 @ 0xa9 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, ip, ror ip │ │ │ │ + rscseq fp, r6, ip, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -578984,40 +578984,40 @@ │ │ │ │ add r7, r3, #129 @ 0x81 │ │ │ │ addeq r7, r3, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrshteq fp, [r6], #184 @ 0xb8 │ │ │ │ + ldrsbteq fp, [r6], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq fp, r6, r8, lsr #24 │ │ │ │ + rscseq fp, r6, r8, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 2413ec <__cxa_atexit@plt+0x2356e0> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #145 @ 0x91 │ │ │ │ addeq r7, r2, #153 @ 0x99 │ │ │ │ bx r0 │ │ │ │ - ldrhteq fp, [r6], #180 @ 0xb4 │ │ │ │ + smlalseq fp, r6, r4, fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 241418 <__cxa_atexit@plt+0x23570c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #129 @ 0x81 │ │ │ │ addeq r7, r2, #137 @ 0x89 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, r8, lsl #23 │ │ │ │ - smlaleq sp, r7, r8, fp │ │ │ │ + rscseq fp, r6, r8, ror #22 │ │ │ │ + rsceq sp, r7, r8, ror fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2414f4 <__cxa_atexit@plt+0x2357e8> │ │ │ │ ldr r2, [pc, #192] @ 241500 <__cxa_atexit@plt+0x2357f4> │ │ │ │ @@ -579068,18 +579068,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlalseq fp, r6, ip, sl │ │ │ │ - rscseq fp, r6, r8, ror #20 │ │ │ │ - rsceq sp, r7, r0, asr #21 │ │ │ │ - rsceq sp, r7, r4, lsr #21 │ │ │ │ + rscseq fp, r6, ip, ror sl │ │ │ │ + rscseq fp, r6, r8, asr #20 │ │ │ │ + rsceq sp, r7, r0, lsr #21 │ │ │ │ + rsceq sp, r7, r4, lsl #21 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 241550 <__cxa_atexit@plt+0x235844> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -579087,15 +579087,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 241548 <__cxa_atexit@plt+0x23583c> │ │ │ │ b 241560 <__cxa_atexit@plt+0x235854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq sp, r7, r4, ror #20 │ │ │ │ + rsceq sp, r7, r4, asr #20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b04c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -579118,17 +579118,17 @@ │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 2415d8 <__cxa_atexit@plt+0x2358cc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ strmi r2, [r0], #-2 │ │ │ │ - rscseq fp, r6, ip, lsr #19 │ │ │ │ - smlalseq fp, r6, r4, r9 │ │ │ │ - rsceq sp, r7, r8, ror #19 │ │ │ │ + rscseq fp, r6, ip, lsl #19 │ │ │ │ + rscseq fp, r6, r4, ror r9 │ │ │ │ + rsceq sp, r7, r8, asr #19 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 241610 <__cxa_atexit@plt+0x235904> │ │ │ │ ldr r7, [pc, #36] @ 241620 <__cxa_atexit@plt+0x235914> │ │ │ │ @@ -579139,17 +579139,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 241628 <__cxa_atexit@plt+0x23591c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, r6, r0, asr #27 │ │ │ │ - rsceq sp, r7, r4, asr #19 │ │ │ │ - smlaleq sp, r7, ip, r9 │ │ │ │ + rscseq fp, r6, r0, lsr #27 │ │ │ │ + rsceq sp, r7, r4, lsr #19 │ │ │ │ + rsceq sp, r7, ip, ror r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #144] @ 2416d0 <__cxa_atexit@plt+0x2359c4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 2416b8 <__cxa_atexit@plt+0x2359ac> │ │ │ │ @@ -579186,15 +579186,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - rsceq sp, r7, r8, ror #17 │ │ │ │ + rsceq sp, r7, r8, asr #17 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241758 <__cxa_atexit@plt+0x235a4c> │ │ │ │ @@ -579222,23 +579222,23 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff93c │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - rsceq sp, r7, ip, asr r3 │ │ │ │ + rsceq sp, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq sp, r7, r4, asr #16 │ │ │ │ + rsceq sp, r7, r4, lsr #16 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2417c8 <__cxa_atexit@plt+0x235abc> │ │ │ │ ldr r7, [pc, #36] @ 2417d8 <__cxa_atexit@plt+0x235acc> │ │ │ │ @@ -579249,16 +579249,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2417e0 <__cxa_atexit@plt+0x235ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - rscseq fp, r6, r8, lsl #24 │ │ │ │ - rsceq sp, r7, ip, lsl #16 │ │ │ │ + rscseq fp, r6, r8, ror #23 │ │ │ │ + rsceq sp, r7, ip, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 241834 <__cxa_atexit@plt+0x235b28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -579273,17 +579273,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 241840 <__cxa_atexit@plt+0x235b34> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, ip, ror #13 │ │ │ │ + rscseq fp, r6, ip, asr #13 │ │ │ │ strdeq r5, [r3], #152 @ 0x98 @ │ │ │ │ - strhteq sp, [r7], #112 @ 0x70 │ │ │ │ + smlaleq sp, r7, r0, r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2418e8 <__cxa_atexit@plt+0x235bdc> │ │ │ │ ldr r2, [pc, #136] @ 2418f0 <__cxa_atexit@plt+0x235be4> │ │ │ │ @@ -579319,18 +579319,18 @@ │ │ │ │ mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r3 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rscseq fp, r6, r4, lsr #13 │ │ │ │ - rscseq fp, r6, ip, ror r6 │ │ │ │ - rsceq sp, r7, r0, lsl r7 │ │ │ │ - strdeq sp, [r7], #104 @ 0x68 @ │ │ │ │ + rscseq fp, r6, r4, lsl #13 │ │ │ │ + rscseq fp, r6, ip, asr r6 │ │ │ │ + strdeq sp, [r7], #96 @ 0x60 @ │ │ │ │ + ldrdeq sp, [r7], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r1, #0 │ │ │ │ bl b04c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -579348,17 +579348,17 @@ │ │ │ │ ldr r7, [pc, #24] @ 24196c <__cxa_atexit@plt+0x235c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #12] @ 241970 <__cxa_atexit@plt+0x235c64> │ │ │ │ add r8, pc, r8 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ - rscseq fp, r6, ip, lsl #12 │ │ │ │ - ldrshteq fp, [r6], #84 @ 0x54 │ │ │ │ - rsceq sp, r7, ip, lsl #13 │ │ │ │ + rscseq fp, r6, ip, ror #11 │ │ │ │ + ldrsbteq fp, [r6], #84 @ 0x54 │ │ │ │ + rsceq sp, r7, ip, ror #12 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2419a8 <__cxa_atexit@plt+0x235c9c> │ │ │ │ ldr r7, [pc, #36] @ 2419b8 <__cxa_atexit@plt+0x235cac> │ │ │ │ @@ -579369,17 +579369,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2419c0 <__cxa_atexit@plt+0x235cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, r6, r8, lsr #20 │ │ │ │ - rsceq sp, r7, ip, ror #12 │ │ │ │ - rsceq sp, r7, r4, asr #12 │ │ │ │ + rscseq fp, r6, r8, lsl #20 │ │ │ │ + rsceq sp, r7, ip, asr #12 │ │ │ │ + rsceq sp, r7, r4, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #100] @ 241a40 <__cxa_atexit@plt+0x235d34> │ │ │ │ tst r7, #3 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ @@ -579405,15 +579405,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - strhteq sp, [r7], #92 @ 0x5c │ │ │ │ + smlaleq sp, r7, ip, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241a9c <__cxa_atexit@plt+0x235d90> │ │ │ │ @@ -579430,23 +579430,23 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq sp, r7, ip, lsl r0 │ │ │ │ + strdeq ip, [r7], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - rsceq sp, r7, r4, asr #10 │ │ │ │ + rsceq sp, r7, r4, lsr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 241b08 <__cxa_atexit@plt+0x235dfc> │ │ │ │ ldr r7, [pc, #36] @ 241b18 <__cxa_atexit@plt+0x235e0c> │ │ │ │ @@ -579457,16 +579457,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 241b20 <__cxa_atexit@plt+0x235e14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - rscseq fp, r6, r8, asr #17 │ │ │ │ - rsceq sp, r7, ip, lsl #10 │ │ │ │ + rscseq fp, r6, r8, lsr #17 │ │ │ │ + rsceq sp, r7, ip, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 241b74 <__cxa_atexit@plt+0x235e68> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -579481,17 +579481,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 241b80 <__cxa_atexit@plt+0x235e74> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r6, ip, lsr #7 │ │ │ │ + rscseq fp, r6, ip, lsl #7 │ │ │ │ rsceq r5, r3, ip, lsr #13 │ │ │ │ - strhteq sp, [r7], #64 @ 0x40 │ │ │ │ + smlaleq sp, r7, r0, r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp r2, fp │ │ │ │ bcc 241c38 <__cxa_atexit@plt+0x235f2c> │ │ │ │ @@ -579533,17 +579533,17 @@ │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq sp, [r7], #60 @ 0x3c @ │ │ │ │ - rscseq fp, r6, r8, ror #6 │ │ │ │ - rsceq sp, r7, r4, ror #7 │ │ │ │ + ldrdeq sp, [r7], #60 @ 0x3c @ │ │ │ │ + rscseq fp, r6, r8, asr #6 │ │ │ │ + rsceq sp, r7, r4, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 241ccc <__cxa_atexit@plt+0x235fc0> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -579566,17 +579566,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 241cd0 <__cxa_atexit@plt+0x235fc4> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq sp, r7, r8, ror #6 │ │ │ │ - rscseq fp, r6, r4, asr #5 │ │ │ │ - rsceq sp, r7, r0, ror #6 │ │ │ │ + rsceq sp, r7, r8, asr #6 │ │ │ │ + rscseq fp, r6, r4, lsr #5 │ │ │ │ + rsceq sp, r7, r0, asr #6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b1fc │ │ │ │ cmn r0, #1 │ │ │ │ @@ -579588,16 +579588,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr sl, [pc, #12] @ 241d2c <__cxa_atexit@plt+0x236020> │ │ │ │ mov r9, r0 │ │ │ │ add sl, pc, sl │ │ │ │ b a991cc <__cxa_atexit@plt+0xa8d4c0> │ │ │ │ - rscseq fp, r6, r0, ror #4 │ │ │ │ - rsceq sp, r7, ip, lsl #6 │ │ │ │ + rscseq fp, r6, r0, asr #4 │ │ │ │ + rsceq sp, r7, ip, ror #5 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 241d64 <__cxa_atexit@plt+0x236058> │ │ │ │ ldr r7, [pc, #36] @ 241d74 <__cxa_atexit@plt+0x236068> │ │ │ │ @@ -579608,17 +579608,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 241d7c <__cxa_atexit@plt+0x236070> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, r6, ip, ror #12 │ │ │ │ - strdeq sp, [r7], #32 @ │ │ │ │ - rsceq sp, r7, r8, asr #5 │ │ │ │ + rscseq fp, r6, ip, asr #12 │ │ │ │ + ldrdeq sp, [r7], #32 @ │ │ │ │ + rsceq sp, r7, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 241e04 <__cxa_atexit@plt+0x2360f8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 241dec <__cxa_atexit@plt+0x2360e0> │ │ │ │ @@ -579646,15 +579646,15 @@ │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - rsceq sp, r7, r8, lsr r2 │ │ │ │ + rsceq sp, r7, r8, lsl r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 241e68 <__cxa_atexit@plt+0x23615c> │ │ │ │ @@ -579673,22 +579673,22 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - rsceq ip, r7, r0, asr ip │ │ │ │ + rsceq ip, r7, r0, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - strhteq sp, [r7], #28 │ │ │ │ + smlaleq sp, r7, ip, r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 241ed0 <__cxa_atexit@plt+0x2361c4> │ │ │ │ ldr r7, [pc, #36] @ 241ee0 <__cxa_atexit@plt+0x2361d4> │ │ │ │ @@ -579699,16 +579699,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 241ee8 <__cxa_atexit@plt+0x2361dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rscseq fp, r6, r0, lsl #10 │ │ │ │ - rsceq sp, r7, r4, lsl #3 │ │ │ │ + rscseq fp, r6, r0, ror #9 │ │ │ │ + rsceq sp, r7, r4, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 241f3c <__cxa_atexit@plt+0x236230> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -579723,17 +579723,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 241f48 <__cxa_atexit@plt+0x23623c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r4, ror #31 │ │ │ │ + rscseq sl, r6, r4, asr #31 │ │ │ │ ldrdeq r5, [r3], #41 @ 0x29 @ │ │ │ │ - rsceq sp, r7, ip, lsr r1 │ │ │ │ + rsceq sp, r7, ip, lsl r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 241fa4 <__cxa_atexit@plt+0x236298> │ │ │ │ ldr r2, [pc, #64] @ 241fb0 <__cxa_atexit@plt+0x2362a4> │ │ │ │ @@ -579750,18 +579750,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 24b13c <__cxa_atexit@plt+0x23f430> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, ip, ror pc │ │ │ │ + rscseq sl, r6, ip, asr pc │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq sp, r7, ip, asr #1 │ │ │ │ + rsceq sp, r7, ip, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 241fdc <__cxa_atexit@plt+0x2362d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24b13c <__cxa_atexit@plt+0x23f430> │ │ │ │ @@ -579781,17 +579781,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 242030 <__cxa_atexit@plt+0x236324> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrshteq fp, [r6], #4 │ │ │ │ + ldrsbteq fp, [r6], #4 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - rsceq sp, r7, r0, asr #32 │ │ │ │ + rsceq sp, r7, r0, lsr #32 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242104 <__cxa_atexit@plt+0x2363f8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ @@ -579849,17 +579849,17 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq ip, r7, r0, ror pc │ │ │ │ - rscseq fp, r6, r4, lsr r0 │ │ │ │ - rsceq ip, r7, r4, lsr pc │ │ │ │ + rsceq ip, r7, r0, asr pc │ │ │ │ + rscseq fp, r6, r4, lsl r0 │ │ │ │ + rsceq ip, r7, r4, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 242180 <__cxa_atexit@plt+0x236474> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -579867,15 +579867,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 242178 <__cxa_atexit@plt+0x23646c> │ │ │ │ b 242190 <__cxa_atexit@plt+0x236484> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq ip, [r7], #228 @ 0xe4 @ │ │ │ │ + ldrdeq ip, [r7], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r8, #4]! │ │ │ │ ldr r0, [r8, #4] │ │ │ │ bl b208 │ │ │ │ @@ -579905,16 +579905,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq ip, r7, r0, lsl #29 │ │ │ │ - rscseq sl, r6, ip, lsr #30 │ │ │ │ + rsceq ip, r7, r0, ror #28 │ │ │ │ + rscseq sl, r6, ip, lsl #30 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -579929,15 +579929,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 242280 <__cxa_atexit@plt+0x236574> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq sl, r6, ip, lsr #29 │ │ │ │ + rscseq sl, r6, ip, lsl #29 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2422b8 <__cxa_atexit@plt+0x2365ac> │ │ │ │ @@ -579949,17 +579949,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2422d0 <__cxa_atexit@plt+0x2365c4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq fp, r6, r8, lsl r1 │ │ │ │ - rsceq ip, r7, ip, ror #27 │ │ │ │ - rsceq ip, r7, r0, asr #27 │ │ │ │ + ldrshteq fp, [r6], #8 │ │ │ │ + rsceq ip, r7, ip, asr #27 │ │ │ │ + rsceq ip, r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 242364 <__cxa_atexit@plt+0x236658> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ beq 24234c <__cxa_atexit@plt+0x236640> │ │ │ │ @@ -579991,15 +579991,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - rsceq ip, r7, r0, lsr #26 │ │ │ │ + rsceq ip, r7, r0, lsl #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2423d8 <__cxa_atexit@plt+0x2366cc> │ │ │ │ @@ -580022,22 +580022,22 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - ldrdeq ip, [r7], #108 @ 0x6c @ │ │ │ │ + strhteq ip, [r7], #108 @ 0x6c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ b ba6bf8 <__cxa_atexit@plt+0xb9aeec> │ │ │ │ - smlaleq ip, r7, r8, ip │ │ │ │ + rsceq ip, r7, r8, ror ip │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242444 <__cxa_atexit@plt+0x236738> │ │ │ │ ldr r7, [pc, #36] @ 242454 <__cxa_atexit@plt+0x236748> │ │ │ │ @@ -580048,16 +580048,16 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24245c <__cxa_atexit@plt+0x236750> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - rscseq sl, r6, ip, lsl #31 │ │ │ │ - rsceq ip, r7, r0, ror #24 │ │ │ │ + rscseq sl, r6, ip, ror #30 │ │ │ │ + rsceq ip, r7, r0, asr #24 │ │ │ │ b b214 │ │ │ │ b b220 │ │ │ │ b b22c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -580080,26 +580080,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2424dc <__cxa_atexit@plt+0x2367d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rscseq sl, r6, r0, asr #21 │ │ │ │ - strhteq ip, [r7], #212 @ 0xd4 │ │ │ │ + rscseq sl, r6, r0, lsr #21 │ │ │ │ + smlaleq ip, r7, r4, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ bl b238 │ │ │ │ ldr r7, [pc, #12] @ 242504 <__cxa_atexit@plt+0x2367f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r0, ror sl │ │ │ │ + rscseq sl, r6, r0, asr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 242560 <__cxa_atexit@plt+0x236854> │ │ │ │ ldr r3, [pc, #72] @ 242570 <__cxa_atexit@plt+0x236864> │ │ │ │ @@ -580119,16 +580119,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 242578 <__cxa_atexit@plt+0x23686c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - rscseq sl, r6, r4, lsr #20 │ │ │ │ - rsceq ip, r7, r8, lsl sp │ │ │ │ + rscseq sl, r6, r4, lsl #20 │ │ │ │ + strdeq ip, [r7], #200 @ 0xc8 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 242600 <__cxa_atexit@plt+0x2368f4> │ │ │ │ ldr r3, [pc, #116] @ 242610 <__cxa_atexit@plt+0x236904> │ │ │ │ @@ -580160,16 +580160,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24261c <__cxa_atexit@plt+0x236910> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - smlalseq sl, r6, r4, r9 │ │ │ │ - rsceq ip, r7, r0, lsl #25 │ │ │ │ + rscseq sl, r6, r4, ror r9 │ │ │ │ + rsceq ip, r7, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #60] @ 242670 <__cxa_atexit@plt+0x236964> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -580183,26 +580183,26 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rscseq sl, r6, ip, lsl #18 │ │ │ │ + rscseq sl, r6, ip, ror #17 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b244 │ │ │ │ ldr r7, [pc, #12] @ 2426a0 <__cxa_atexit@plt+0x236994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq sl, [r6], #132 @ 0x84 │ │ │ │ + ldrhteq sl, [r6], #132 @ 0x84 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 242588 <__cxa_atexit@plt+0x23687c> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -580241,16 +580241,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - rsceq ip, r7, r8, asr fp │ │ │ │ - rscseq sl, r6, r4, asr #17 │ │ │ │ + rsceq ip, r7, r8, lsr fp │ │ │ │ + rscseq sl, r6, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2427ac <__cxa_atexit@plt+0x236aa0> │ │ │ │ @@ -580264,15 +580264,15 @@ │ │ │ │ str r3, [r8, #12] │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r6, r4, lsr r8 │ │ │ │ + rscseq sl, r6, r4, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242838 <__cxa_atexit@plt+0x236b2c> │ │ │ │ ldr r7, [pc, #132] @ 242860 <__cxa_atexit@plt+0x236b54> │ │ │ │ @@ -580307,16 +580307,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - rsceq ip, r7, r0, asr sl │ │ │ │ - ldrhteq sl, [r6], #124 @ 0x7c │ │ │ │ + rsceq ip, r7, r0, lsr sl │ │ │ │ + smlalseq sl, r6, ip, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2428d0 <__cxa_atexit@plt+0x236bc4> │ │ │ │ ldr r3, [pc, #84] @ 2428e0 <__cxa_atexit@plt+0x236bd4> │ │ │ │ @@ -580339,31 +580339,31 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2428ec <__cxa_atexit@plt+0x236be0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq sl, r6, r4, lsr #13 │ │ │ │ - smlalseq sl, r6, ip, r6 │ │ │ │ - rsceq ip, r7, r0, asr #19 │ │ │ │ + rscseq sl, r6, r4, lsl #13 │ │ │ │ + rscseq sl, r6, ip, ror r6 │ │ │ │ + rsceq ip, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [pc, #28] @ 242920 <__cxa_atexit@plt+0x236c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #24] @ 242924 <__cxa_atexit@plt+0x236c18> │ │ │ │ cmn r3, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r4, asr #12 │ │ │ │ - rscseq sl, r6, ip, lsr r6 │ │ │ │ + rscseq sl, r6, r4, lsr #12 │ │ │ │ + rscseq sl, r6, ip, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 242978 <__cxa_atexit@plt+0x236c6c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -580378,15 +580378,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 242984 <__cxa_atexit@plt+0x236c78> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r8, lsr #11 │ │ │ │ + rscseq sl, r6, r8, lsl #11 │ │ │ │ rsceq r4, r3, r9, ror #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2429fc <__cxa_atexit@plt+0x236cf0> │ │ │ │ @@ -580417,15 +580417,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq sl, r6, r0, lsr #14 │ │ │ │ + rscseq sl, r6, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 242a60 <__cxa_atexit@plt+0x236d54> │ │ │ │ @@ -580437,15 +580437,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r6, ip, lsr #13 │ │ │ │ + rscseq sl, r6, ip, lsl #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242ad4 <__cxa_atexit@plt+0x236dc8> │ │ │ │ @@ -580471,28 +580471,28 @@ │ │ │ │ b 242ae4 <__cxa_atexit@plt+0x236dd8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 242af4 <__cxa_atexit@plt+0x236de8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r7, r0, asr #15 │ │ │ │ + rsceq ip, r7, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq ip, [r7], #120 @ 0x78 @ │ │ │ │ - ldrdeq ip, [r7], #120 @ 0x78 @ │ │ │ │ + strhteq ip, [r7], #120 @ 0x78 │ │ │ │ + strhteq ip, [r7], #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 242b24 <__cxa_atexit@plt+0x236e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, ip, asr #8 │ │ │ │ - rsceq ip, r7, ip, ror r7 │ │ │ │ + rscseq sl, r6, ip, lsr #8 │ │ │ │ + rsceq ip, r7, ip, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242b90 <__cxa_atexit@plt+0x236e84> │ │ │ │ @@ -580518,19 +580518,19 @@ │ │ │ │ b 242ba0 <__cxa_atexit@plt+0x236e94> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 242bb0 <__cxa_atexit@plt+0x236ea4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r7, r4, lsl #14 │ │ │ │ + rsceq ip, r7, r4, ror #13 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rsceq ip, r7, ip, lsl r7 │ │ │ │ - rsceq ip, r7, ip, lsl r7 │ │ │ │ + strdeq ip, [r7], #108 @ 0x6c @ │ │ │ │ + strdeq ip, [r7], #108 @ 0x6c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 242c14 <__cxa_atexit@plt+0x236f08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -580545,15 +580545,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 242c20 <__cxa_atexit@plt+0x236f14> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, ip, lsl #6 │ │ │ │ + rscseq sl, r6, ip, ror #5 │ │ │ │ rsceq r4, r3, lr, lsr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242c98 <__cxa_atexit@plt+0x236f8c> │ │ │ │ @@ -580584,15 +580584,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq sl, r6, r4, lsl #9 │ │ │ │ + rscseq sl, r6, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 242cfc <__cxa_atexit@plt+0x236ff0> │ │ │ │ @@ -580604,15 +580604,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r6, r0, lsl r4 │ │ │ │ + ldrshteq sl, [r6], #48 @ 0x30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242d70 <__cxa_atexit@plt+0x237064> │ │ │ │ @@ -580638,28 +580638,28 @@ │ │ │ │ b 242d80 <__cxa_atexit@plt+0x237074> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 242d90 <__cxa_atexit@plt+0x237084> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq ip, r7, ip, asr #10 │ │ │ │ + rsceq ip, r7, ip, lsr #10 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq ip, r7, ip, lsr r5 │ │ │ │ - rsceq ip, r7, r4, ror #10 │ │ │ │ + rsceq ip, r7, ip, lsl r5 │ │ │ │ + rsceq ip, r7, r4, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 242dc0 <__cxa_atexit@plt+0x2370b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrhteq sl, [r6], #16 │ │ │ │ - rsceq ip, r7, r8, lsl #10 │ │ │ │ + smlalseq sl, r6, r0, r1 │ │ │ │ + rsceq ip, r7, r8, ror #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242e2c <__cxa_atexit@plt+0x237120> │ │ │ │ @@ -580685,37 +580685,37 @@ │ │ │ │ b 242e3c <__cxa_atexit@plt+0x237130> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 242e4c <__cxa_atexit@plt+0x237140> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq ip, r7, r0, r4 │ │ │ │ + rsceq ip, r7, r0, ror r4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - rsceq ip, r7, r0, lsl #9 │ │ │ │ - rsceq ip, r7, r8, lsr #9 │ │ │ │ + rsceq ip, r7, r0, ror #8 │ │ │ │ + rsceq ip, r7, r8, lsl #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 242e80 <__cxa_atexit@plt+0x237174> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r6, r0, asr r4 │ │ │ │ + rscseq sl, r6, r0, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 242ea4 <__cxa_atexit@plt+0x237198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [r6], #4 │ │ │ │ + ldrsbteq sl, [r6], #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 242f40 <__cxa_atexit@plt+0x237234> │ │ │ │ ldr r7, [pc, #160] @ 242f68 <__cxa_atexit@plt+0x23725c> │ │ │ │ @@ -580757,17 +580757,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - strhteq ip, [r7], #52 @ 0x34 │ │ │ │ - rscseq sl, r6, r4, lsr #10 │ │ │ │ - ldrshteq sl, [r6], #20 │ │ │ │ + smlaleq ip, r7, r4, r3 │ │ │ │ + rscseq sl, r6, r4, lsl #10 │ │ │ │ + ldrsbteq sl, [r6], #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 242fdc <__cxa_atexit@plt+0x2372d0> │ │ │ │ @@ -580788,16 +580788,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sl, r6, r4, ror r4 │ │ │ │ - rscseq sl, r6, r4, asr #2 │ │ │ │ + rscseq sl, r6, r4, asr r4 │ │ │ │ + rscseq sl, r6, r4, lsr #2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 243108 <__cxa_atexit@plt+0x2373fc> │ │ │ │ ldr r7, [pc, #264] @ 243118 <__cxa_atexit@plt+0x23740c> │ │ │ │ @@ -580868,16 +580868,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 24312c <__cxa_atexit@plt+0x237420> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - rscseq r9, r6, r4, lsr #29 │ │ │ │ - strdeq ip, [r7], #16 @ │ │ │ │ + rscseq r9, r6, r4, lsl #29 │ │ │ │ + ldrdeq ip, [r7], #16 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -580933,15 +580933,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq r9, r6, r0, ror #26 │ │ │ │ + rscseq r9, r6, r0, asr #26 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #112] @ 2432bc <__cxa_atexit@plt+0x2375b0> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -580970,15 +580970,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r9, r6, r0, asr #25 │ │ │ │ + rscseq r9, r6, r0, lsr #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -580987,15 +580987,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 243304 <__cxa_atexit@plt+0x2375f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, ip, ror #24 │ │ │ │ + rscseq r9, r6, ip, asr #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2433d0 <__cxa_atexit@plt+0x2376c4> │ │ │ │ ldr r3, [pc, #208] @ 2433f8 <__cxa_atexit@plt+0x2376ec> │ │ │ │ @@ -581050,17 +581050,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq fp, r7, ip, lsr #30 │ │ │ │ - rscseq sl, r6, r4, lsr #1 │ │ │ │ - rscseq r9, r6, r4, ror sp │ │ │ │ + rsceq fp, r7, ip, lsl #30 │ │ │ │ + rscseq sl, r6, r4, lsl #1 │ │ │ │ + rscseq r9, r6, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 2434b0 <__cxa_atexit@plt+0x2377a4> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -581095,16 +581095,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrhteq r9, [r6], #252 @ 0xfc │ │ │ │ - rscseq r9, r6, ip, lsl #25 │ │ │ │ + smlalseq r9, r6, ip, pc @ │ │ │ │ + rscseq r9, r6, ip, ror #24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 243528 <__cxa_atexit@plt+0x23781c> │ │ │ │ @@ -581127,16 +581127,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, r6, r4, lsr #30 │ │ │ │ - ldrshteq r9, [r6], #180 @ 0xb4 │ │ │ │ + rscseq r9, r6, r4, lsl #30 │ │ │ │ + ldrsbteq r9, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 243604 <__cxa_atexit@plt+0x2378f8> │ │ │ │ ldr r3, [pc, #208] @ 24362c <__cxa_atexit@plt+0x237920> │ │ │ │ @@ -581191,17 +581191,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - strdeq fp, [r7], #204 @ 0xcc @ │ │ │ │ - rscseq r9, r6, r0, ror lr │ │ │ │ - rscseq r9, r6, r0, asr #22 │ │ │ │ + ldrdeq fp, [r7], #204 @ 0xcc @ │ │ │ │ + rscseq r9, r6, r0, asr lr │ │ │ │ + rscseq r9, r6, r0, lsr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 2436e4 <__cxa_atexit@plt+0x2379d8> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -581236,16 +581236,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r9, r6, r8, lsl #27 │ │ │ │ - rscseq r9, r6, r8, asr sl │ │ │ │ + rscseq r9, r6, r8, ror #26 │ │ │ │ + rscseq r9, r6, r8, lsr sl │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24375c <__cxa_atexit@plt+0x237a50> │ │ │ │ @@ -581268,16 +581268,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r9, [r6], #192 @ 0xc0 │ │ │ │ - rscseq r9, r6, r0, asr #19 │ │ │ │ + ldrsbteq r9, [r6], #192 @ 0xc0 │ │ │ │ + rscseq r9, r6, r0, lsr #19 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2437b4 <__cxa_atexit@plt+0x237aa8> │ │ │ │ ldr r7, [pc, #52] @ 2437c4 <__cxa_atexit@plt+0x237ab8> │ │ │ │ @@ -581292,15 +581292,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2437c8 <__cxa_atexit@plt+0x237abc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq fp, r7, r0, asr fp │ │ │ │ + rsceq fp, r7, r0, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ @@ -581368,15 +581368,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - rscseq r9, r6, r4, asr #13 │ │ │ │ + rscseq r9, r6, r4, lsr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 243934 <__cxa_atexit@plt+0x237c28> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -581432,15 +581432,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - smlalseq r9, r6, r4, r5 │ │ │ │ + rscseq r9, r6, r4, ror r5 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [pc, #120] @ 243a8c <__cxa_atexit@plt+0x237d80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -581470,15 +581470,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrshteq r9, [r6], #64 @ 0x40 │ │ │ │ + ldrsbteq r9, [r6], #64 @ 0x40 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -581487,15 +581487,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 243ad4 <__cxa_atexit@plt+0x237dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, r6, ip, r4 │ │ │ │ + rscseq r9, r6, ip, ror r4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 243c28 <__cxa_atexit@plt+0x237f1c> │ │ │ │ ldr r7, [pc, #320] @ 243c38 <__cxa_atexit@plt+0x237f2c> │ │ │ │ @@ -581581,16 +581581,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - smlalseq r9, r6, r4, r3 │ │ │ │ - rsceq fp, r7, r0, ror #13 │ │ │ │ + rscseq r9, r6, r4, ror r3 │ │ │ │ + rsceq fp, r7, r0, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -581677,15 +581677,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r9, r6, r0, asr #3 │ │ │ │ + rscseq r9, r6, r0, lsr #3 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r2, [pc, #120] @ 243e60 <__cxa_atexit@plt+0x238154> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -581715,15 +581715,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r9, r6, ip, lsl r1 │ │ │ │ + ldrshteq r9, [r6], #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -581732,33 +581732,33 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 243ea8 <__cxa_atexit@plt+0x23819c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r8, asr #1 │ │ │ │ + rscseq r9, r6, r8, lsr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 243ecc <__cxa_atexit@plt+0x2381c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r4, lsl #8 │ │ │ │ + rscseq r9, r6, r4, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 243ef0 <__cxa_atexit@plt+0x2381e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #193 @ 0xc1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r6, r8, lsr #1 │ │ │ │ + rscseq r9, r6, r8, lsl #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b e35da8 <__cxa_atexit@plt+0xe2a09c> │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -581830,16 +581830,16 @@ │ │ │ │ mov r6, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq fp, r7, ip, lsr r8 │ │ │ │ - rscseq r9, r6, r0, asr r1 │ │ │ │ + rsceq fp, r7, ip, lsl r8 │ │ │ │ + rscseq r9, r6, r0, lsr r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #84] @ 2440a0 <__cxa_atexit@plt+0x238394> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -581908,15 +581908,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r8, r6, r4, asr #31 │ │ │ │ + rscseq r8, r6, r4, lsr #31 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2441b0 <__cxa_atexit@plt+0x2384a4> │ │ │ │ @@ -581929,15 +581929,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, r6, ip, asr pc │ │ │ │ + rscseq r8, r6, ip, lsr pc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244260 <__cxa_atexit@plt+0x238554> │ │ │ │ ldr r3, [pc, #168] @ 244288 <__cxa_atexit@plt+0x23857c> │ │ │ │ @@ -581982,16 +581982,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrdeq fp, [r7], #92 @ 0x5c @ │ │ │ │ - ldrsbteq r8, [r6], #224 @ 0xe0 │ │ │ │ + strhteq fp, [r7], #92 @ 0x5c │ │ │ │ + ldrhteq r8, [r6], #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 244314 <__cxa_atexit@plt+0x238608> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -582016,15 +582016,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r8, r6, r4, lsl lr │ │ │ │ + ldrshteq r8, [r6], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 244360 <__cxa_atexit@plt+0x238654> │ │ │ │ @@ -582037,15 +582037,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r8, r6, ip, lsr #27 │ │ │ │ + rscseq r8, r6, ip, lsl #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244410 <__cxa_atexit@plt+0x238704> │ │ │ │ ldr r3, [pc, #168] @ 244438 <__cxa_atexit@plt+0x23872c> │ │ │ │ @@ -582090,16 +582090,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rsceq fp, r7, r0, lsr r4 │ │ │ │ - rscseq r8, r6, r0, lsr #26 │ │ │ │ + rsceq fp, r7, r0, lsl r4 │ │ │ │ + rscseq r8, r6, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #104] @ 2444c4 <__cxa_atexit@plt+0x2387b8> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -582124,15 +582124,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r8, r6, r4, ror #24 │ │ │ │ + rscseq r8, r6, r4, asr #24 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 244510 <__cxa_atexit@plt+0x238804> │ │ │ │ @@ -582145,15 +582145,15 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r8, [r6], #188 @ 0xbc │ │ │ │ + ldrsbteq r8, [r6], #188 @ 0xbc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b dfe148 <__cxa_atexit@plt+0xdf243c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -582175,15 +582175,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, ip, lsr #24 │ │ │ │ + rscseq r8, r6, ip, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2445c4 <__cxa_atexit@plt+0x2388b8> │ │ │ │ ldr r2, [pc, #28] @ 2445d4 <__cxa_atexit@plt+0x2388c8> │ │ │ │ @@ -582192,15 +582192,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2445d8 <__cxa_atexit@plt+0x2388cc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, r7, r0, asr r3 │ │ │ │ + rsceq fp, r7, r0, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 244654 <__cxa_atexit@plt+0x238948> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -582275,15 +582275,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r6], #156 @ 0x9c │ │ │ │ + ldrsbteq r8, [r6], #156 @ 0x9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244754 <__cxa_atexit@plt+0x238a48> │ │ │ │ ldr r2, [pc, #28] @ 244764 <__cxa_atexit@plt+0x238a58> │ │ │ │ @@ -582292,15 +582292,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 244768 <__cxa_atexit@plt+0x238a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, r7, r4, asr #3 │ │ │ │ + rsceq fp, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 2447e4 <__cxa_atexit@plt+0x238ad8> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -582375,15 +582375,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, ip, ror #16 │ │ │ │ + rscseq r8, r6, ip, asr #16 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2448e4 <__cxa_atexit@plt+0x238bd8> │ │ │ │ ldr r2, [pc, #28] @ 2448f4 <__cxa_atexit@plt+0x238be8> │ │ │ │ @@ -582392,15 +582392,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2448f8 <__cxa_atexit@plt+0x238bec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq fp, r7, r8, lsr r0 │ │ │ │ + rsceq fp, r7, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 244944 <__cxa_atexit@plt+0x238c38> │ │ │ │ @@ -582438,32 +582438,32 @@ │ │ │ │ cmp r7, #24576 @ 0x6000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, r6, ip, asr #11 │ │ │ │ - rscseq r8, r6, r8, asr #11 │ │ │ │ + rscseq r8, r6, ip, lsr #11 │ │ │ │ + rscseq r8, r6, r8, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 2449f0 <__cxa_atexit@plt+0x238ce4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 2449f4 <__cxa_atexit@plt+0x238ce8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #24576 @ 0x6000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r0, lsl #11 │ │ │ │ - rscseq r8, r6, ip, ror r5 │ │ │ │ + rscseq r8, r6, r0, ror #10 │ │ │ │ + rscseq r8, r6, ip, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244a60 <__cxa_atexit@plt+0x238d54> │ │ │ │ ldr r3, [pc, #108] @ 244a84 <__cxa_atexit@plt+0x238d78> │ │ │ │ @@ -582492,16 +582492,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244a88 <__cxa_atexit@plt+0x238d7c> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r7, r8, lsr #29 │ │ │ │ - rsceq sl, r7, r0, asr #29 │ │ │ │ + rsceq sl, r7, r8, lsl #29 │ │ │ │ + rsceq sl, r7, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -582513,15 +582513,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244adc <__cxa_atexit@plt+0x238dd0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq sl, r7, r4, asr lr │ │ │ │ + rsceq sl, r7, r4, lsr lr │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -582534,15 +582534,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r6], #80 @ 0x50 │ │ │ │ + ldrsbteq r8, [r6], #80 @ 0x50 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244b60 <__cxa_atexit@plt+0x238e54> │ │ │ │ ldr r2, [pc, #28] @ 244b70 <__cxa_atexit@plt+0x238e64> │ │ │ │ @@ -582551,15 +582551,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 244b74 <__cxa_atexit@plt+0x238e68> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, r7, r4, asr #27 │ │ │ │ + rsceq sl, r7, r4, lsr #27 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 244bc0 <__cxa_atexit@plt+0x238eb4> │ │ │ │ @@ -582597,32 +582597,32 @@ │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r8, r6, r0, asr r3 │ │ │ │ - rscseq r8, r6, ip, asr #6 │ │ │ │ + rscseq r8, r6, r0, lsr r3 │ │ │ │ + rscseq r8, r6, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 244c6c <__cxa_atexit@plt+0x238f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 244c70 <__cxa_atexit@plt+0x238f64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r4, lsl #6 │ │ │ │ - rscseq r8, r6, r0, lsl #6 │ │ │ │ + rscseq r8, r6, r4, ror #5 │ │ │ │ + rscseq r8, r6, r0, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244cdc <__cxa_atexit@plt+0x238fd0> │ │ │ │ ldr r3, [pc, #108] @ 244d00 <__cxa_atexit@plt+0x238ff4> │ │ │ │ @@ -582651,16 +582651,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244d04 <__cxa_atexit@plt+0x238ff8> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r7, r4, lsr ip │ │ │ │ - rsceq sl, r7, ip, asr #24 │ │ │ │ + rsceq sl, r7, r4, lsl ip │ │ │ │ + rsceq sl, r7, ip, lsr #24 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -582672,15 +582672,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244d58 <__cxa_atexit@plt+0x23904c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq sl, r7, r0, ror #23 │ │ │ │ + rsceq sl, r7, r0, asr #23 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -582693,15 +582693,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r4, ror r3 │ │ │ │ + rscseq r8, r6, r4, asr r3 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 244ddc <__cxa_atexit@plt+0x2390d0> │ │ │ │ ldr r2, [pc, #28] @ 244dec <__cxa_atexit@plt+0x2390e0> │ │ │ │ @@ -582710,15 +582710,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 244df0 <__cxa_atexit@plt+0x2390e4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, r7, r0, asr fp │ │ │ │ + rsceq sl, r7, r0, lsr fp │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 244e3c <__cxa_atexit@plt+0x239130> │ │ │ │ @@ -582756,32 +582756,32 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbteq r8, [r6], #4 │ │ │ │ - ldrsbteq r8, [r6], #0 │ │ │ │ + ldrhteq r8, [r6], #4 │ │ │ │ + ldrhteq r8, [r6], #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 244ee8 <__cxa_atexit@plt+0x2391dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 244eec <__cxa_atexit@plt+0x2391e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r6, r8, lsl #1 │ │ │ │ - rscseq r8, r6, r4, lsl #1 │ │ │ │ + rscseq r8, r6, r8, rrx │ │ │ │ + rscseq r8, r6, r4, rrx │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 244f58 <__cxa_atexit@plt+0x23924c> │ │ │ │ ldr r3, [pc, #108] @ 244f7c <__cxa_atexit@plt+0x239270> │ │ │ │ @@ -582810,16 +582810,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244f80 <__cxa_atexit@plt+0x239274> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r7, r0, asr #19 │ │ │ │ - ldrdeq sl, [r7], #152 @ 0x98 @ │ │ │ │ + rsceq sl, r7, r0, lsr #19 │ │ │ │ + strhteq sl, [r7], #152 @ 0x98 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -582831,15 +582831,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 244fd4 <__cxa_atexit@plt+0x2392c8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq sl, r7, ip, ror #18 │ │ │ │ + rsceq sl, r7, ip, asr #18 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -582852,15 +582852,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r6], #8 │ │ │ │ + ldrsbteq r8, [r6], #8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245058 <__cxa_atexit@plt+0x23934c> │ │ │ │ ldr r2, [pc, #28] @ 245068 <__cxa_atexit@plt+0x23935c> │ │ │ │ @@ -582869,15 +582869,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24506c <__cxa_atexit@plt+0x239360> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq sl, [r7], #140 @ 0x8c @ │ │ │ │ + strhteq sl, [r7], #140 @ 0x8c │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2450b8 <__cxa_atexit@plt+0x2393ac> │ │ │ │ @@ -582915,32 +582915,32 @@ │ │ │ │ cmp r7, #32768 @ 0x8000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r6, r8, asr lr │ │ │ │ - rscseq r7, r6, r4, asr lr │ │ │ │ + rscseq r7, r6, r8, lsr lr │ │ │ │ + rscseq r7, r6, r4, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 245164 <__cxa_atexit@plt+0x239458> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 245168 <__cxa_atexit@plt+0x23945c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #32768 @ 0x8000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, ip, lsl #28 │ │ │ │ - rscseq r7, r6, r8, lsl #28 │ │ │ │ + rscseq r7, r6, ip, ror #27 │ │ │ │ + rscseq r7, r6, r8, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2451d4 <__cxa_atexit@plt+0x2394c8> │ │ │ │ ldr r3, [pc, #108] @ 2451f8 <__cxa_atexit@plt+0x2394ec> │ │ │ │ @@ -582969,16 +582969,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2451fc <__cxa_atexit@plt+0x2394f0> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r7, ip, asr #14 │ │ │ │ - rsceq sl, r7, r4, ror #14 │ │ │ │ + rsceq sl, r7, ip, lsr #14 │ │ │ │ + rsceq sl, r7, r4, asr #14 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -582990,15 +582990,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 245250 <__cxa_atexit@plt+0x239544> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - strdeq sl, [r7], #104 @ 0x68 @ │ │ │ │ + ldrdeq sl, [r7], #104 @ 0x68 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583011,15 +583011,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, ip, ror lr │ │ │ │ + rscseq r7, r6, ip, asr lr │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2452d4 <__cxa_atexit@plt+0x2395c8> │ │ │ │ ldr r2, [pc, #28] @ 2452e4 <__cxa_atexit@plt+0x2395d8> │ │ │ │ @@ -583028,15 +583028,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2452e8 <__cxa_atexit@plt+0x2395dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, r7, r8, ror #12 │ │ │ │ + rsceq sl, r7, r8, asr #12 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 245334 <__cxa_atexit@plt+0x239628> │ │ │ │ @@ -583074,32 +583074,32 @@ │ │ │ │ cmp r7, #16384 @ 0x4000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbteq r7, [r6], #188 @ 0xbc │ │ │ │ - ldrsbteq r7, [r6], #184 @ 0xb8 │ │ │ │ + ldrhteq r7, [r6], #188 @ 0xbc │ │ │ │ + ldrhteq r7, [r6], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 2453e0 <__cxa_atexit@plt+0x2396d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 2453e4 <__cxa_atexit@plt+0x2396d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #16384 @ 0x4000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, r6, r0, fp │ │ │ │ - rscseq r7, r6, ip, lsl #23 │ │ │ │ + rscseq r7, r6, r0, ror fp │ │ │ │ + rscseq r7, r6, ip, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 245450 <__cxa_atexit@plt+0x239744> │ │ │ │ ldr r3, [pc, #108] @ 245474 <__cxa_atexit@plt+0x239768> │ │ │ │ @@ -583128,16 +583128,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 245478 <__cxa_atexit@plt+0x23976c> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq sl, [r7], #72 @ 0x48 @ │ │ │ │ - strdeq sl, [r7], #64 @ 0x40 @ │ │ │ │ + strhteq sl, [r7], #72 @ 0x48 │ │ │ │ + ldrdeq sl, [r7], #64 @ 0x40 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -583149,15 +583149,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2454cc <__cxa_atexit@plt+0x2397c0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq sl, r7, r4, lsl #9 │ │ │ │ + rsceq sl, r7, r4, ror #8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583170,15 +583170,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r0, lsl #24 │ │ │ │ + rscseq r7, r6, r0, ror #23 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245550 <__cxa_atexit@plt+0x239844> │ │ │ │ ldr r2, [pc, #28] @ 245560 <__cxa_atexit@plt+0x239854> │ │ │ │ @@ -583187,15 +583187,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 245564 <__cxa_atexit@plt+0x239858> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq sl, [r7], #52 @ 0x34 @ │ │ │ │ + ldrdeq sl, [r7], #52 @ 0x34 @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2455b0 <__cxa_atexit@plt+0x2398a4> │ │ │ │ @@ -583233,32 +583233,32 @@ │ │ │ │ cmp r7, #40960 @ 0xa000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r6, r0, ror #18 │ │ │ │ - rscseq r7, r6, ip, asr r9 │ │ │ │ + rscseq r7, r6, r0, asr #18 │ │ │ │ + rscseq r7, r6, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 24565c <__cxa_atexit@plt+0x239950> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 245660 <__cxa_atexit@plt+0x239954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #40960 @ 0xa000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r4, lsl r9 │ │ │ │ - rscseq r7, r6, r0, lsl r9 │ │ │ │ + ldrshteq r7, [r6], #132 @ 0x84 │ │ │ │ + ldrshteq r7, [r6], #128 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2456cc <__cxa_atexit@plt+0x2399c0> │ │ │ │ ldr r3, [pc, #108] @ 2456f0 <__cxa_atexit@plt+0x2399e4> │ │ │ │ @@ -583287,16 +583287,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2456f4 <__cxa_atexit@plt+0x2399e8> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq sl, r7, r4, ror #4 │ │ │ │ - rsceq sl, r7, ip, ror r2 │ │ │ │ + rsceq sl, r7, r4, asr #4 │ │ │ │ + rsceq sl, r7, ip, asr r2 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -583308,15 +583308,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 245748 <__cxa_atexit@plt+0x239a3c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq sl, r7, r0, lsl r2 │ │ │ │ + strdeq sl, [r7], #16 @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583329,15 +583329,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r4, lsl #19 │ │ │ │ + rscseq r7, r6, r4, ror #18 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2457cc <__cxa_atexit@plt+0x239ac0> │ │ │ │ ldr r2, [pc, #28] @ 2457dc <__cxa_atexit@plt+0x239ad0> │ │ │ │ @@ -583346,15 +583346,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2457e0 <__cxa_atexit@plt+0x239ad4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq sl, r7, r0, lsl #3 │ │ │ │ + rsceq sl, r7, r0, ror #2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24582c <__cxa_atexit@plt+0x239b20> │ │ │ │ @@ -583392,32 +583392,32 @@ │ │ │ │ cmp r7, #49152 @ 0xc000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r7, r6, r4, ror #13 │ │ │ │ - rscseq r7, r6, r0, ror #13 │ │ │ │ + rscseq r7, r6, r4, asr #13 │ │ │ │ + rscseq r7, r6, r0, asr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 2458d8 <__cxa_atexit@plt+0x239bcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [pc, #36] @ 2458dc <__cxa_atexit@plt+0x239bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #61440 @ 0xf000 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #49152 @ 0xc000 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq r7, r6, r8, r6 │ │ │ │ - smlalseq r7, r6, r4, r6 │ │ │ │ + rscseq r7, r6, r8, ror r6 │ │ │ │ + rscseq r7, r6, r4, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 245948 <__cxa_atexit@plt+0x239c3c> │ │ │ │ ldr r3, [pc, #108] @ 24596c <__cxa_atexit@plt+0x239c60> │ │ │ │ @@ -583446,16 +583446,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 245970 <__cxa_atexit@plt+0x239c64> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq r9, [r7], #240 @ 0xf0 @ │ │ │ │ - rsceq sl, r7, r8 │ │ │ │ + ldrdeq r9, [r7], #240 @ 0xf0 @ │ │ │ │ + rsceq r9, r7, r8, ror #31 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -583467,15 +583467,15 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2459c4 <__cxa_atexit@plt+0x239cb8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - smlaleq r9, r7, ip, pc @ │ │ │ │ + rsceq r9, r7, ip, ror pc │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -583488,15 +583488,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r8, lsl #14 │ │ │ │ + rscseq r7, r6, r8, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245a48 <__cxa_atexit@plt+0x239d3c> │ │ │ │ ldr r2, [pc, #28] @ 245a58 <__cxa_atexit@plt+0x239d4c> │ │ │ │ @@ -583505,15 +583505,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 245a5c <__cxa_atexit@plt+0x239d50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, ip, lsl #30 │ │ │ │ + rsceq r9, r7, ip, ror #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 245ad8 <__cxa_atexit@plt+0x239dcc> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -583588,15 +583588,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r8, ror r5 │ │ │ │ + rscseq r7, r6, r8, asr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245bd8 <__cxa_atexit@plt+0x239ecc> │ │ │ │ ldr r2, [pc, #28] @ 245be8 <__cxa_atexit@plt+0x239edc> │ │ │ │ @@ -583605,15 +583605,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 245bec <__cxa_atexit@plt+0x239ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, r0, lsl #27 │ │ │ │ + rsceq r9, r7, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 245c68 <__cxa_atexit@plt+0x239f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -583688,15 +583688,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r8, ror #7 │ │ │ │ + rscseq r7, r6, r8, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245d68 <__cxa_atexit@plt+0x23a05c> │ │ │ │ ldr r2, [pc, #28] @ 245d78 <__cxa_atexit@plt+0x23a06c> │ │ │ │ @@ -583705,15 +583705,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 245d7c <__cxa_atexit@plt+0x23a070> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r9, [r7], #180 @ 0xb4 @ │ │ │ │ + ldrdeq r9, [r7], #180 @ 0xb4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 245df8 <__cxa_atexit@plt+0x23a0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -583789,15 +583789,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r7, [r6], #36 @ 0x24 │ │ │ │ + ldrsbteq r7, [r6], #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 245efc <__cxa_atexit@plt+0x23a1f0> │ │ │ │ ldr r2, [pc, #28] @ 245f0c <__cxa_atexit@plt+0x23a200> │ │ │ │ @@ -583806,15 +583806,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 245f10 <__cxa_atexit@plt+0x23a204> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, r4, ror #20 │ │ │ │ + rsceq r9, r7, r4, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 245f8c <__cxa_atexit@plt+0x23a280> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -583889,15 +583889,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r6, r4, ror #2 │ │ │ │ + rscseq r7, r6, r4, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24608c <__cxa_atexit@plt+0x23a380> │ │ │ │ ldr r2, [pc, #28] @ 24609c <__cxa_atexit@plt+0x23a390> │ │ │ │ @@ -583906,15 +583906,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2460a0 <__cxa_atexit@plt+0x23a394> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r9, [r7], #136 @ 0x88 @ │ │ │ │ + strhteq r9, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 24611c <__cxa_atexit@plt+0x23a410> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -583990,15 +583990,15 @@ │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [r6], #216 @ 0xd8 │ │ │ │ + ldrsbteq r6, [r6], #216 @ 0xd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246220 <__cxa_atexit@plt+0x23a514> │ │ │ │ ldr r2, [pc, #28] @ 246230 <__cxa_atexit@plt+0x23a524> │ │ │ │ @@ -584007,15 +584007,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 246234 <__cxa_atexit@plt+0x23a528> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, r8, asr #14 │ │ │ │ + rsceq r9, r7, r8, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 2462b0 <__cxa_atexit@plt+0x23a5a4> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -584090,15 +584090,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, r6, r8, sp @ │ │ │ │ + rscseq r6, r6, r8, ror sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2463b0 <__cxa_atexit@plt+0x23a6a4> │ │ │ │ ldr r2, [pc, #28] @ 2463c0 <__cxa_atexit@plt+0x23a6b4> │ │ │ │ @@ -584107,15 +584107,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2463c4 <__cxa_atexit@plt+0x23a6b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - strhteq r9, [r7], #92 @ 0x5c │ │ │ │ + smlaleq r9, r7, ip, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 246440 <__cxa_atexit@plt+0x23a734> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -584190,15 +584190,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r6, r8, lsl #24 │ │ │ │ + rscseq r6, r6, r8, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246540 <__cxa_atexit@plt+0x23a834> │ │ │ │ ldr r2, [pc, #28] @ 246550 <__cxa_atexit@plt+0x23a844> │ │ │ │ @@ -584207,15 +584207,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 246554 <__cxa_atexit@plt+0x23a848> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, r0, lsr r4 │ │ │ │ + rsceq r9, r7, r0, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 2465d0 <__cxa_atexit@plt+0x23a8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -584290,15 +584290,15 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r6, r8, ror sl │ │ │ │ + rscseq r6, r6, r8, asr sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2466d0 <__cxa_atexit@plt+0x23a9c4> │ │ │ │ ldr r2, [pc, #28] @ 2466e0 <__cxa_atexit@plt+0x23a9d4> │ │ │ │ @@ -584307,15 +584307,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 2466e4 <__cxa_atexit@plt+0x23a9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r9, r7, r4, lsr #5 │ │ │ │ + rsceq r9, r7, r4, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r3, [pc, #100] @ 246760 <__cxa_atexit@plt+0x23aa54> │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -584419,17 +584419,17 @@ │ │ │ │ mov r7, #28 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - rsceq r9, r7, r0, lsl #2 │ │ │ │ - ldrshteq r6, [r6], #176 @ 0xb0 │ │ │ │ - ldrhteq r6, [r6], #140 @ 0x8c │ │ │ │ + rsceq r9, r7, r0, ror #1 │ │ │ │ + ldrsbteq r6, [r6], #176 @ 0xb0 │ │ │ │ + smlalseq r6, r6, ip, r8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 246914 <__cxa_atexit@plt+0x23ac08> │ │ │ │ @@ -584450,16 +584450,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, r6, r0, asr #22 │ │ │ │ - rscseq r6, r6, ip, lsl #16 │ │ │ │ + rscseq r6, r6, r0, lsr #22 │ │ │ │ + rscseq r6, r6, ip, ror #15 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 246a40 <__cxa_atexit@plt+0x23ad34> │ │ │ │ ldr r7, [pc, #264] @ 246a50 <__cxa_atexit@plt+0x23ad44> │ │ │ │ @@ -584530,16 +584530,16 @@ │ │ │ │ ldr r7, [pc, #24] @ 246a64 <__cxa_atexit@plt+0x23ad58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - rscseq r6, r6, ip, ror #10 │ │ │ │ - rsceq r8, r7, ip, lsr pc │ │ │ │ + rscseq r6, r6, ip, asr #10 │ │ │ │ + rsceq r8, r7, ip, lsl pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -584595,15 +584595,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rscseq r6, r6, r8, lsr #8 │ │ │ │ + rscseq r6, r6, r8, lsl #8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r1, [pc, #112] @ 246bf4 <__cxa_atexit@plt+0x23aee8> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -584632,15 +584632,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r6, r6, r8, lsl #7 │ │ │ │ + rscseq r6, r6, r8, ror #6 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -584649,15 +584649,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 246c3c <__cxa_atexit@plt+0x23af30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r6, r4, lsr r3 │ │ │ │ + rscseq r6, r6, r4, lsl r3 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 246d08 <__cxa_atexit@plt+0x23affc> │ │ │ │ ldr r3, [pc, #208] @ 246d30 <__cxa_atexit@plt+0x23b024> │ │ │ │ @@ -584712,17 +584712,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r8, r7, r8, ror ip │ │ │ │ - rscseq r6, r6, r0, ror r7 │ │ │ │ - rscseq r6, r6, ip, lsr r4 │ │ │ │ + rsceq r8, r7, r8, asr ip │ │ │ │ + rscseq r6, r6, r0, asr r7 │ │ │ │ + rscseq r6, r6, ip, lsl r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 246de8 <__cxa_atexit@plt+0x23b0dc> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -584757,16 +584757,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r6, r6, r8, lsl #13 │ │ │ │ - rscseq r6, r6, r4, asr r3 │ │ │ │ + rscseq r6, r6, r8, ror #12 │ │ │ │ + rscseq r6, r6, r4, lsr r3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 246e60 <__cxa_atexit@plt+0x23b154> │ │ │ │ @@ -584789,16 +584789,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq r6, [r6], #80 @ 0x50 │ │ │ │ - ldrhteq r6, [r6], #44 @ 0x2c │ │ │ │ + ldrsbteq r6, [r6], #80 @ 0x50 │ │ │ │ + smlalseq r6, r6, ip, r2 @ │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 246f3c <__cxa_atexit@plt+0x23b230> │ │ │ │ ldr r3, [pc, #208] @ 246f64 <__cxa_atexit@plt+0x23b258> │ │ │ │ @@ -584853,17 +584853,17 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - rsceq r8, r7, r8, asr #20 │ │ │ │ - rscseq r6, r6, ip, lsr r5 │ │ │ │ - rscseq r6, r6, r8, lsl #4 │ │ │ │ + rsceq r8, r7, r8, lsr #20 │ │ │ │ + rscseq r6, r6, ip, lsl r5 │ │ │ │ + rscseq r6, r6, r8, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 24701c <__cxa_atexit@plt+0x23b310> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -584898,16 +584898,16 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rscseq r6, r6, r4, asr r4 │ │ │ │ - rscseq r6, r6, r0, lsr #2 │ │ │ │ + rscseq r6, r6, r4, lsr r4 │ │ │ │ + rscseq r6, r6, r0, lsl #2 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 247094 <__cxa_atexit@plt+0x23b388> │ │ │ │ @@ -584930,16 +584930,16 @@ │ │ │ │ str r1, [r3, #28] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r6, [r6], #60 @ 0x3c │ │ │ │ - rscseq r6, r6, r8, lsl #1 │ │ │ │ + smlalseq r6, r6, ip, r3 @ │ │ │ │ + rscseq r6, r6, r8, rrx │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2470ec <__cxa_atexit@plt+0x23b3e0> │ │ │ │ ldr r7, [pc, #52] @ 2470fc <__cxa_atexit@plt+0x23b3f0> │ │ │ │ @@ -584954,15 +584954,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 247100 <__cxa_atexit@plt+0x23b3f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlaleq r8, r7, ip, r8 │ │ │ │ + rsceq r8, r7, ip, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ @@ -585030,15 +585030,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ - rscseq r5, r6, ip, lsl #27 │ │ │ │ + rscseq r5, r6, ip, ror #26 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 24726c <__cxa_atexit@plt+0x23b560> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -585094,15 +585094,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r5, r6, ip, asr ip │ │ │ │ + rscseq r5, r6, ip, lsr ip │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ ldr r1, [pc, #120] @ 2473c4 <__cxa_atexit@plt+0x23b6b8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ @@ -585132,15 +585132,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrhteq r5, [r6], #184 @ 0xb8 │ │ │ │ + smlalseq r5, r6, r8, fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -585149,15 +585149,15 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 24740c <__cxa_atexit@plt+0x23b700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r6, r4, ror #22 │ │ │ │ + rscseq r5, r6, r4, asr #22 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247560 <__cxa_atexit@plt+0x23b854> │ │ │ │ ldr r7, [pc, #320] @ 247570 <__cxa_atexit@plt+0x23b864> │ │ │ │ @@ -585243,16 +585243,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq r5, r6, ip, asr sl │ │ │ │ - rsceq r8, r7, ip, lsr #8 │ │ │ │ + rscseq r5, r6, ip, lsr sl │ │ │ │ + rsceq r8, r7, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ @@ -585339,15 +585339,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rscseq r5, r6, r8, lsl #17 │ │ │ │ + rscseq r5, r6, r8, ror #16 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r2, [pc, #120] @ 247798 <__cxa_atexit@plt+0x23ba8c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -585377,15 +585377,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r5, r6, r4, ror #15 │ │ │ │ + rscseq r5, r6, r4, asr #15 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ lsr r2, r7, #24 │ │ │ │ strb r7, [r3, #4]! │ │ │ │ @@ -585394,16 +585394,16 @@ │ │ │ │ lsr r7, r7, #8 │ │ │ │ strb r2, [r3, #2] │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r7, [pc, #8] @ 2477e0 <__cxa_atexit@plt+0x23bad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r5, r6, r0, r7 │ │ │ │ - rsceq r8, r7, r0, ror #3 │ │ │ │ + rscseq r5, r6, r0, ror r7 │ │ │ │ + rsceq r8, r7, r0, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 247840 <__cxa_atexit@plt+0x23bb34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -585420,17 +585420,17 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #9 │ │ │ │ b da68f8 <__cxa_atexit@plt+0xd9abec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r6, r8, ror #13 │ │ │ │ - smlaleq r8, r7, ip, r1 │ │ │ │ - ldrdeq r8, [r7], #20 @ │ │ │ │ + rscseq r5, r6, r8, asr #13 │ │ │ │ + rsceq r8, r7, ip, ror r1 │ │ │ │ + strhteq r8, [r7], #20 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2478b4 <__cxa_atexit@plt+0x23bba8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -585454,31 +585454,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r5, [r6], #152 @ 0x98 │ │ │ │ + smlalseq r5, r6, r8, r9 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r8, r7, ip, lsr r1 │ │ │ │ - rsceq r8, r7, r8, lsr r1 │ │ │ │ + rsceq r8, r7, ip, lsl r1 │ │ │ │ + rsceq r8, r7, r8, lsl r1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 247908 <__cxa_atexit@plt+0x23bbfc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 24790c <__cxa_atexit@plt+0x23bc00> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b d860e8 <__cxa_atexit@plt+0xd7a3dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r8, r7, r8, ror #1 │ │ │ │ - strdeq r8, [r7], #4 @ │ │ │ │ + rsceq r8, r7, r8, asr #1 │ │ │ │ + ldrdeq r8, [r7], #4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 247970 <__cxa_atexit@plt+0x23bc64> │ │ │ │ @@ -585497,29 +585497,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #28] @ 247988 <__cxa_atexit@plt+0x23bc7c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r5, r6, ip, lsl #18 │ │ │ │ + rscseq r5, r6, ip, ror #17 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r8, r7, r4, ror r0 │ │ │ │ - rsceq r8, r7, ip, rrx │ │ │ │ - rsceq r8, r7, r8, rrx │ │ │ │ + rsceq r8, r7, r4, asr r0 │ │ │ │ + rsceq r8, r7, ip, asr #32 │ │ │ │ + rsceq r8, r7, r8, asr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2479b0 <__cxa_atexit@plt+0x23bca4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d87b88 <__cxa_atexit@plt+0xd7be7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r8, r7, r4, lsr r0 │ │ │ │ + rsceq r8, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #184] @ 247a84 <__cxa_atexit@plt+0x23bd78> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -585568,30 +585568,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rsceq r7, r7, r0, asr pc │ │ │ │ + rsceq r7, r7, r0, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 247ad0 <__cxa_atexit@plt+0x23bdc4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 247ac8 <__cxa_atexit@plt+0x23bdbc> │ │ │ │ b 247ae0 <__cxa_atexit@plt+0x23bdd4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r7, r4, lsl pc │ │ │ │ + strdeq r7, [r7], #228 @ 0xe4 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #100] @ 247b50 <__cxa_atexit@plt+0x23be44> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -585617,15 +585617,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r7, r7, ip, lsl #29 │ │ │ │ + rsceq r7, r7, ip, ror #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #64] @ 247bb4 <__cxa_atexit@plt+0x23bea8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -585641,15 +585641,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rsceq r7, r7, ip, lsr #28 │ │ │ │ + rsceq r7, r7, ip, lsl #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 247be8 <__cxa_atexit@plt+0x23bedc> │ │ │ │ @@ -585693,15 +585693,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r5, r6, r0, asr #15 │ │ │ │ + rscseq r5, r6, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 247cfc <__cxa_atexit@plt+0x23bff0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -585722,15 +585722,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r5, r6, ip, lsr #14 │ │ │ │ + rscseq r5, r6, ip, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 247d44 <__cxa_atexit@plt+0x23c038> │ │ │ │ @@ -585742,16 +585742,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r5, [r6], #100 @ 0x64 │ │ │ │ - rsceq r7, r7, r0, ror #25 │ │ │ │ + ldrhteq r5, [r6], #100 @ 0x64 │ │ │ │ + rsceq r7, r7, r0, asr #25 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247db0 <__cxa_atexit@plt+0x23c0a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -585773,17 +585773,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r6, r4, ror #2 │ │ │ │ + rscseq r5, r6, r4, asr #2 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rsceq r7, r7, ip, asr ip │ │ │ │ + rsceq r7, r7, ip, lsr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -585800,15 +585800,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - strdeq r7, [r7], #184 @ 0xb8 @ │ │ │ │ + ldrdeq r7, [r7], #184 @ 0xb8 @ │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247e68 <__cxa_atexit@plt+0x23c15c> │ │ │ │ ldr r2, [pc, #28] @ 247e78 <__cxa_atexit@plt+0x23c16c> │ │ │ │ @@ -585817,16 +585817,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 247e7c <__cxa_atexit@plt+0x23c170> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r7, [r7], #184 @ 0xb8 @ │ │ │ │ - strhteq r7, [r7], #180 @ 0xb4 │ │ │ │ + strhteq r7, [r7], #184 @ 0xb8 │ │ │ │ + smlaleq r7, r7, r4, fp @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 247ecc <__cxa_atexit@plt+0x23c1c0> │ │ │ │ @@ -585848,15 +585848,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r8, asr #22 │ │ │ │ + rsceq r7, r7, r8, lsr #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 247f64 <__cxa_atexit@plt+0x23c258> │ │ │ │ ldr r3, [pc, #108] @ 247f88 <__cxa_atexit@plt+0x23c27c> │ │ │ │ @@ -585885,18 +585885,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 247f8c <__cxa_atexit@plt+0x23c280> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, r7, r8, asr #21 │ │ │ │ - rsceq r7, r7, r4, ror #21 │ │ │ │ + rsceq r7, r7, r8, lsr #21 │ │ │ │ + rsceq r7, r7, r4, asr #21 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsceq r7, r7, ip, lsr #21 │ │ │ │ + rsceq r7, r7, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 247fcc <__cxa_atexit@plt+0x23c2c0> │ │ │ │ @@ -585907,16 +585907,16 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 247fe4 <__cxa_atexit@plt+0x23c2d8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rsceq r7, r7, r0, ror sl │ │ │ │ - rsceq r7, r7, ip, lsr sl │ │ │ │ + rsceq r7, r7, r0, asr sl │ │ │ │ + rsceq r7, r7, ip, lsl sl │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 24804c <__cxa_atexit@plt+0x23c340> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -585940,31 +585940,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r6, r0, lsr #4 │ │ │ │ + rscseq r5, r6, r0, lsl #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, r7, r4, lsr #19 │ │ │ │ - rsceq r7, r7, r0, lsr #19 │ │ │ │ + rsceq r7, r7, r4, lsl #19 │ │ │ │ + rsceq r7, r7, r0, lsl #19 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2480a0 <__cxa_atexit@plt+0x23c394> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2480a4 <__cxa_atexit@plt+0x23c398> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b d860e8 <__cxa_atexit@plt+0xd7a3dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r7, r7, r0, asr r9 │ │ │ │ - rsceq r7, r7, ip, asr r9 │ │ │ │ + rsceq r7, r7, r0, lsr r9 │ │ │ │ + rsceq r7, r7, ip, lsr r9 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248108 <__cxa_atexit@plt+0x23c3fc> │ │ │ │ @@ -585983,29 +585983,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #28] @ 248120 <__cxa_atexit@plt+0x23c414> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r5, r6, r4, ror r1 │ │ │ │ + rscseq r5, r6, r4, asr r1 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r7, [r7], #140 @ 0x8c @ │ │ │ │ - ldrdeq r7, [r7], #132 @ 0x84 @ │ │ │ │ - ldrdeq r7, [r7], #128 @ 0x80 @ │ │ │ │ + strhteq r7, [r7], #140 @ 0x8c │ │ │ │ + strhteq r7, [r7], #132 @ 0x84 │ │ │ │ + strhteq r7, [r7], #128 @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 248148 <__cxa_atexit@plt+0x23c43c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d87b88 <__cxa_atexit@plt+0xd7be7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - smlaleq r7, r7, ip, r8 @ │ │ │ │ + rsceq r7, r7, ip, ror r8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #184] @ 24821c <__cxa_atexit@plt+0x23c510> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -586054,30 +586054,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - strhteq r7, [r7], #120 @ 0x78 │ │ │ │ + smlaleq r7, r7, r8, r7 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 248268 <__cxa_atexit@plt+0x23c55c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 248260 <__cxa_atexit@plt+0x23c554> │ │ │ │ b 248278 <__cxa_atexit@plt+0x23c56c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r7, ip, ror r7 │ │ │ │ + rsceq r7, r7, ip, asr r7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #100] @ 2482e8 <__cxa_atexit@plt+0x23c5dc> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -586103,15 +586103,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - strdeq r7, [r7], #100 @ 0x64 @ │ │ │ │ + ldrdeq r7, [r7], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #64] @ 24834c <__cxa_atexit@plt+0x23c640> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -586127,15 +586127,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - smlaleq r7, r7, r4, r6 @ │ │ │ │ + rsceq r7, r7, r4, ror r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 248380 <__cxa_atexit@plt+0x23c674> │ │ │ │ @@ -586179,15 +586179,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r5, r6, r8, lsr #32 │ │ │ │ + rscseq r5, r6, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 248494 <__cxa_atexit@plt+0x23c788> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -586208,15 +586208,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlalseq r4, r6, r4, pc @ │ │ │ │ + rscseq r4, r6, r4, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2484dc <__cxa_atexit@plt+0x23c7d0> │ │ │ │ @@ -586228,16 +586228,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r6, ip, lsr pc │ │ │ │ - rsceq r7, r7, r8, asr #10 │ │ │ │ + rscseq r4, r6, ip, lsl pc │ │ │ │ + rsceq r7, r7, r8, lsr #10 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248548 <__cxa_atexit@plt+0x23c83c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -586259,17 +586259,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r6, ip, asr #19 │ │ │ │ + rscseq r4, r6, ip, lsr #19 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rsceq r7, r7, r4, asr #9 │ │ │ │ + rsceq r7, r7, r4, lsr #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -586286,15 +586286,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rsceq r7, r7, r0, ror #8 │ │ │ │ + rsceq r7, r7, r0, asr #8 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248600 <__cxa_atexit@plt+0x23c8f4> │ │ │ │ ldr r2, [pc, #28] @ 248610 <__cxa_atexit@plt+0x23c904> │ │ │ │ @@ -586303,16 +586303,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 248614 <__cxa_atexit@plt+0x23c908> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r7, r7, r0, asr r4 │ │ │ │ - rsceq r7, r7, ip, lsl r4 │ │ │ │ + rsceq r7, r7, r0, lsr r4 │ │ │ │ + strdeq r7, [r7], #60 @ 0x3c @ │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248664 <__cxa_atexit@plt+0x23c958> │ │ │ │ @@ -586334,15 +586334,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r7, r7, r0, asr #7 │ │ │ │ + rsceq r7, r7, r0, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2486fc <__cxa_atexit@plt+0x23c9f0> │ │ │ │ ldr r3, [pc, #108] @ 248720 <__cxa_atexit@plt+0x23ca14> │ │ │ │ @@ -586371,18 +586371,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 248724 <__cxa_atexit@plt+0x23ca18> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r7, r7, r0, asr #6 │ │ │ │ - rsceq r7, r7, ip, asr r3 │ │ │ │ + rsceq r7, r7, r0, lsr #6 │ │ │ │ + rsceq r7, r7, ip, lsr r3 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsceq r7, r7, r4, lsr #6 │ │ │ │ + rsceq r7, r7, r4, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248764 <__cxa_atexit@plt+0x23ca58> │ │ │ │ @@ -586393,16 +586393,16 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24877c <__cxa_atexit@plt+0x23ca70> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rsceq r7, r7, r8, ror #5 │ │ │ │ - rsceq r7, r7, r4, lsr #5 │ │ │ │ + rsceq r7, r7, r8, asr #5 │ │ │ │ + rsceq r7, r7, r4, lsl #5 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #16 │ │ │ │ cmp r6, fp │ │ │ │ bcc 2487e4 <__cxa_atexit@plt+0x23cad8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -586426,31 +586426,31 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r6, r8, lsl #21 │ │ │ │ + rscseq r4, r6, r8, ror #20 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r7, r7, ip, lsl #4 │ │ │ │ - rsceq r7, r7, r8, lsl #4 │ │ │ │ + rsceq r7, r7, ip, ror #3 │ │ │ │ + rsceq r7, r7, r8, ror #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 248838 <__cxa_atexit@plt+0x23cb2c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 24883c <__cxa_atexit@plt+0x23cb30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #1 │ │ │ │ b d860e8 <__cxa_atexit@plt+0xd7a3dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strhteq r7, [r7], #24 │ │ │ │ - rsceq r7, r7, r4, asr #3 │ │ │ │ + smlaleq r7, r7, r8, r1 @ │ │ │ │ + rsceq r7, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2488a0 <__cxa_atexit@plt+0x23cb94> │ │ │ │ @@ -586469,29 +586469,29 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #28] @ 2488b8 <__cxa_atexit@plt+0x23cbac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrsbteq r4, [r6], #156 @ 0x9c │ │ │ │ + ldrhteq r4, [r6], #156 @ 0x9c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r7, r7, r4, asr #2 │ │ │ │ - rsceq r7, r7, ip, lsr r1 │ │ │ │ - rsceq r7, r7, r8, lsr r1 │ │ │ │ + rsceq r7, r7, r4, lsr #2 │ │ │ │ + rsceq r7, r7, ip, lsl r1 │ │ │ │ + rsceq r7, r7, r8, lsl r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2488e0 <__cxa_atexit@plt+0x23cbd4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b d87b88 <__cxa_atexit@plt+0xd7be7c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r7, r7, r4, lsl #2 │ │ │ │ + rsceq r7, r7, r4, ror #1 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #184] @ 2489b4 <__cxa_atexit@plt+0x23cca8> │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -586540,30 +586540,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rsceq r7, r7, r0, lsr #32 │ │ │ │ + rsceq r7, r7, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #32] @ 248a00 <__cxa_atexit@plt+0x23ccf4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 2489f8 <__cxa_atexit@plt+0x23ccec> │ │ │ │ b 248a10 <__cxa_atexit@plt+0x23cd04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, r7, r4, ror #31 │ │ │ │ + rsceq r6, r7, r4, asr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #100] @ 248a80 <__cxa_atexit@plt+0x23cd74> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -586589,15 +586589,15 @@ │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r6, r7, ip, asr pc │ │ │ │ + rsceq r6, r7, ip, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [pc, #64] @ 248ae4 <__cxa_atexit@plt+0x23cdd8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -586613,15 +586613,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - strdeq r6, [r7], #236 @ 0xec @ │ │ │ │ + ldrdeq r6, [r7], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [pc, #8] @ 248b18 <__cxa_atexit@plt+0x23ce0c> │ │ │ │ @@ -586665,15 +586665,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - smlalseq r4, r6, r0, r8 │ │ │ │ + rscseq r4, r6, r0, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 248c2c <__cxa_atexit@plt+0x23cf20> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -586694,15 +586694,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrshteq r4, [r6], #124 @ 0x7c │ │ │ │ + ldrsbteq r4, [r6], #124 @ 0x7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248c74 <__cxa_atexit@plt+0x23cf68> │ │ │ │ @@ -586714,16 +586714,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r6, r4, lsr #15 │ │ │ │ - strhteq r6, [r7], #208 @ 0xd0 │ │ │ │ + rscseq r4, r6, r4, lsl #15 │ │ │ │ + smlaleq r6, r7, r0, sp │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248ce0 <__cxa_atexit@plt+0x23cfd4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -586745,17 +586745,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r6, r4, lsr r2 │ │ │ │ + rscseq r4, r6, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ - rsceq r6, r7, ip, lsr #26 │ │ │ │ + rsceq r6, r7, ip, lsl #26 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -586772,15 +586772,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rsceq r6, r7, r8, asr #25 │ │ │ │ + rsceq r6, r7, r8, lsr #25 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248d98 <__cxa_atexit@plt+0x23d08c> │ │ │ │ ldr r2, [pc, #28] @ 248da8 <__cxa_atexit@plt+0x23d09c> │ │ │ │ @@ -586789,16 +586789,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 248dac <__cxa_atexit@plt+0x23d0a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r6, r7, r8, asr #25 │ │ │ │ - rsceq r6, r7, r4, lsl #25 │ │ │ │ + rsceq r6, r7, r8, lsr #25 │ │ │ │ + rsceq r6, r7, r4, ror #24 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 248dfc <__cxa_atexit@plt+0x23d0f0> │ │ │ │ @@ -586820,15 +586820,15 @@ │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r7, r8, lsr ip │ │ │ │ + rsceq r6, r7, r8, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 248e94 <__cxa_atexit@plt+0x23d188> │ │ │ │ ldr r3, [pc, #108] @ 248eb8 <__cxa_atexit@plt+0x23d1ac> │ │ │ │ @@ -586857,18 +586857,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 248ebc <__cxa_atexit@plt+0x23d1b0> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - strhteq r6, [r7], #184 @ 0xb8 │ │ │ │ - ldrdeq r6, [r7], #180 @ 0xb4 @ │ │ │ │ + smlaleq r6, r7, r8, fp │ │ │ │ + strhteq r6, [r7], #180 @ 0xb4 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - smlaleq r6, r7, ip, fp │ │ │ │ + rsceq r6, r7, ip, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 248efc <__cxa_atexit@plt+0x23d1f0> │ │ │ │ @@ -586879,16 +586879,16 @@ │ │ │ │ b 10482a0 <__cxa_atexit@plt+0x103c594> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 248f14 <__cxa_atexit@plt+0x23d208> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ - rsceq r6, r7, r0, ror #22 │ │ │ │ - rsceq r6, r7, r4, ror #22 │ │ │ │ + rsceq r6, r7, r0, asr #22 │ │ │ │ + rsceq r6, r7, r4, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 248f70 <__cxa_atexit@plt+0x23d264> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -586904,17 +586904,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b da828c <__cxa_atexit@plt+0xd9c580> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [r6], #244 @ 0xf4 │ │ │ │ - smlalseq r4, r6, r0, r4 │ │ │ │ - rsceq r6, r7, ip, lsl #22 │ │ │ │ + smlalseq r3, r6, r4, pc @ │ │ │ │ + rscseq r4, r6, r0, ror r4 │ │ │ │ + rsceq r6, r7, ip, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 248fec <__cxa_atexit@plt+0x23d2e0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -586935,19 +586935,19 @@ │ │ │ │ ldr r7, [pc, #32] @ 249000 <__cxa_atexit@plt+0x23d2f4> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r6, ip, asr #30 │ │ │ │ - ldrdeq r6, [r7], #172 @ 0xac @ │ │ │ │ - ldrhteq r3, [r6], #252 @ 0xfc │ │ │ │ - strhteq r6, [r7], #164 @ 0xa4 │ │ │ │ - rsceq r6, r7, r0, asr #21 │ │ │ │ + rscseq r3, r6, ip, lsr #30 │ │ │ │ + strhteq r6, [r7], #172 @ 0xac │ │ │ │ + smlalseq r3, r6, ip, pc @ │ │ │ │ + smlaleq r6, r7, r4, sl │ │ │ │ + rsceq r6, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24905c <__cxa_atexit@plt+0x23d350> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -586963,17 +586963,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b d97d7c <__cxa_atexit@plt+0xd8c070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r6, r8, asr #29 │ │ │ │ - rscseq r4, r6, r8, lsr #7 │ │ │ │ - rsceq r6, r7, r8, ror sl │ │ │ │ + rscseq r3, r6, r8, lsr #29 │ │ │ │ + rscseq r4, r6, r8, lsl #7 │ │ │ │ + rsceq r6, r7, r8, asr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2490c4 <__cxa_atexit@plt+0x23d3b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -586989,32 +586989,32 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b d97d7c <__cxa_atexit@plt+0xd8c070> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r6, r0, ror #28 │ │ │ │ - rscseq r4, r6, r4, asr #6 │ │ │ │ - rsceq r6, r7, ip, ror sl │ │ │ │ + rscseq r3, r6, r0, asr #28 │ │ │ │ + rscseq r4, r6, r4, lsr #6 │ │ │ │ + rsceq r6, r7, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 249104 <__cxa_atexit@plt+0x23d3f8> │ │ │ │ ldr r2, [pc, #24] @ 24910c <__cxa_atexit@plt+0x23d400> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2502f4 <__cxa_atexit@plt+0x2445e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r3, [r6], #216 @ 0xd8 │ │ │ │ - ldrdeq r6, [r7], #136 @ 0x88 @ │ │ │ │ + ldrsbteq r3, [r6], #216 @ 0xd8 │ │ │ │ + strhteq r6, [r7], #136 @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 249164 <__cxa_atexit@plt+0x23d458> │ │ │ │ ldr r2, [pc, #60] @ 249170 <__cxa_atexit@plt+0x23d464> │ │ │ │ @@ -587030,18 +587030,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 24917c <__cxa_atexit@plt+0x23d470> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [r6], #216 @ 0xd8 │ │ │ │ + smlalseq r3, r6, r8, sp │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrhteq r4, [r6], #40 @ 0x28 │ │ │ │ - rsceq r6, r7, ip, lsl #17 │ │ │ │ + smlalseq r4, r6, r8, r2 │ │ │ │ + rsceq r6, r7, ip, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, #124] @ 249218 <__cxa_atexit@plt+0x23d50c> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -587074,15 +587074,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r4, r6, ip, lsr #4 │ │ │ │ + rscseq r4, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 249290 <__cxa_atexit@plt+0x23d584> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -587103,15 +587103,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - smlalseq r4, r6, r8, r1 │ │ │ │ + rscseq r4, r6, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2492d8 <__cxa_atexit@plt+0x23d5cc> │ │ │ │ @@ -587123,15 +587123,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r6, r0, asr #2 │ │ │ │ + rscseq r4, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 249360 <__cxa_atexit@plt+0x23d654> │ │ │ │ ldr r2, [pc, #120] @ 24937c <__cxa_atexit@plt+0x23d670> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -587161,17 +587161,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r6, r8, ror #23 │ │ │ │ + rscseq r3, r6, r8, asr #23 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrhteq r3, [r6], #216 @ 0xd8 │ │ │ │ + smlalseq r3, r6, r8, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2493c4 <__cxa_atexit@plt+0x23d6b8> │ │ │ │ @@ -587182,16 +587182,16 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r6, r8, asr #26 │ │ │ │ - smlaleq r6, r7, r0, r7 │ │ │ │ + rscseq r3, r6, r8, lsr #26 │ │ │ │ + rsceq r6, r7, r0, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp r6, fp │ │ │ │ bcc 249438 <__cxa_atexit@plt+0x23d72c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -587215,19 +587215,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r6, r4, ror #21 │ │ │ │ + rscseq r3, r6, r4, asr #21 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r6, r7, r8, lsr #13 │ │ │ │ - ldrdeq r6, [r7], #108 @ 0x6c @ │ │ │ │ + rsceq r6, r7, r8, lsl #13 │ │ │ │ + strhteq r6, [r7], #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ @@ -587247,31 +587247,31 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r3, r6, r0, asr #30 │ │ │ │ - rsceq r6, r7, r8, ror #12 │ │ │ │ + rscseq r3, r6, r0, lsr #30 │ │ │ │ + rsceq r6, r7, r8, asr #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ ldr r3, [pc, #20] @ 24950c <__cxa_atexit@plt+0x23d800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 249510 <__cxa_atexit@plt+0x23d804> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrshteq r3, [r6], #228 @ 0xe4 │ │ │ │ - rsceq r6, r7, ip, lsr #12 │ │ │ │ + ldrsbteq r3, [r6], #228 @ 0xe4 │ │ │ │ + rsceq r6, r7, ip, lsl #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 249550 <__cxa_atexit@plt+0x23d844> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -587298,17 +587298,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 2495a0 <__cxa_atexit@plt+0x23d894> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - strdeq r6, [r7], #64 @ 0x40 @ │ │ │ │ + ldrdeq r6, [r7], #64 @ 0x40 @ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r6, r7, r0, asr #8 │ │ │ │ + rsceq r6, r7, r0, lsr #8 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2495d8 <__cxa_atexit@plt+0x23d8cc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #148] @ 249660 <__cxa_atexit@plt+0x23d954> │ │ │ │ @@ -587348,17 +587348,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rscseq r3, r6, r8, lsr #18 │ │ │ │ + rscseq r3, r6, r8, lsl #18 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - rsceq r6, r7, r8, ror r3 │ │ │ │ + rsceq r6, r7, r8, asr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2496f0 <__cxa_atexit@plt+0x23d9e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -587396,17 +587396,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - rscseq r3, r6, r8, ror r8 │ │ │ │ + rscseq r3, r6, r8, asr r8 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - strhteq r6, [r7], #40 @ 0x28 │ │ │ │ + smlaleq r6, r7, r8, r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 249760 <__cxa_atexit@plt+0x23da54> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #32] @ 249774 <__cxa_atexit@plt+0x23da68> │ │ │ │ @@ -587416,15 +587416,15 @@ │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r6, r7, r0, ror r2 │ │ │ │ + rsceq r6, r7, r0, asr r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2497f8 <__cxa_atexit@plt+0x23daec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -587462,17 +587462,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - rscseq r3, r6, r0, ror r7 │ │ │ │ + rscseq r3, r6, r0, asr r7 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - strhteq r6, [r7], #16 │ │ │ │ + smlaleq r6, r7, r0, r1 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 249880 <__cxa_atexit@plt+0x23db74> │ │ │ │ cmp r3, #3 │ │ │ │ beq 24986c <__cxa_atexit@plt+0x23db60> │ │ │ │ @@ -587519,17 +587519,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - rscseq r3, r6, ip, ror r6 │ │ │ │ + rscseq r3, r6, ip, asr r6 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - rsceq r6, r7, ip, asr #1 │ │ │ │ + rsceq r6, r7, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 249990 <__cxa_atexit@plt+0x23dc84> │ │ │ │ @@ -587557,18 +587557,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 2499b4 <__cxa_atexit@plt+0x23dca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ - ldrsbteq r3, [r6], #84 @ 0x54 │ │ │ │ + ldrhteq r3, [r6], #84 @ 0x54 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r6, r7, r8, ror #2 │ │ │ │ + rsceq r6, r7, r8, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r3, [pc, #48] @ 249a08 <__cxa_atexit@plt+0x23dcfc> │ │ │ │ addcs r3, pc, r3 │ │ │ │ @@ -587581,18 +587581,18 @@ │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #20] @ 249a10 <__cxa_atexit@plt+0x23dd04> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ ldrcs r7, [pc, #16] @ 249a14 <__cxa_atexit@plt+0x23dd08> │ │ │ │ addcs r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq r3, r6, r4, lsl #10 │ │ │ │ - rsceq r6, r7, r0, asr #1 │ │ │ │ - strhteq r6, [r7], #8 │ │ │ │ - strdeq r6, [r7], #8 @ │ │ │ │ + rscseq r3, r6, r4, ror #9 │ │ │ │ + rsceq r6, r7, r0, lsr #1 │ │ │ │ + smlaleq r6, r7, r8, r0 │ │ │ │ + ldrdeq r6, [r7], #8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ @@ -587618,15 +587618,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r6, r7, r0, ror r0 │ │ │ │ + rsceq r6, r7, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 249aec <__cxa_atexit@plt+0x23dde0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -587639,38 +587639,38 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r6, r7, ip, lsl r0 │ │ │ │ + strdeq r5, [r7], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 249b20 <__cxa_atexit@plt+0x23de14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - rsceq r5, r7, ip, ror #31 │ │ │ │ + rsceq r5, r7, ip, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 249b4c <__cxa_atexit@plt+0x23de40> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strhteq r5, [r7], #244 @ 0xf4 │ │ │ │ + smlaleq r5, r7, r4, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 249b74 <__cxa_atexit@plt+0x23de68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -587712,15 +587712,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r3, r6, r4, lsr r8 │ │ │ │ + rscseq r3, r6, r4, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 249c88 <__cxa_atexit@plt+0x23df7c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -587741,15 +587741,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r3, r6, r0, lsr #15 │ │ │ │ + rscseq r3, r6, r0, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 249cd0 <__cxa_atexit@plt+0x23dfc4> │ │ │ │ @@ -587761,16 +587761,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r6, r8, asr #14 │ │ │ │ - rsceq r5, r7, r0, asr lr │ │ │ │ + rscseq r3, r6, r8, lsr #14 │ │ │ │ + rsceq r5, r7, r0, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 249d4c <__cxa_atexit@plt+0x23e040> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -587796,18 +587796,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r3, [r6], #20 │ │ │ │ + ldrhteq r3, [r6], #20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - strhteq r5, [r7], #212 @ 0xd4 │ │ │ │ + smlaleq r5, r7, r4, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -587838,18 +587838,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 249e18 <__cxa_atexit@plt+0x23e10c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - rscseq r3, r6, ip, ror #3 │ │ │ │ + rscseq r3, r6, ip, asr #3 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq r5, r7, r8, ror sp │ │ │ │ rsceq r5, r7, r8, asr sp │ │ │ │ + rsceq r5, r7, r8, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 249ebc <__cxa_atexit@plt+0x23e1b0> │ │ │ │ ldr r7, [pc, #196] @ 249f04 <__cxa_atexit@plt+0x23e1f8> │ │ │ │ @@ -587901,19 +587901,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - rscseq r3, r6, r8, asr #2 │ │ │ │ + rscseq r3, r6, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - smlaleq r5, r7, r8, ip │ │ │ │ - rsceq r5, r7, r8, asr #25 │ │ │ │ - rscseq r3, r6, r0, lsl #11 │ │ │ │ + rsceq r5, r7, r8, ror ip │ │ │ │ + rsceq r5, r7, r8, lsr #25 │ │ │ │ + rscseq r3, r6, r0, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 249f54 <__cxa_atexit@plt+0x23e248> │ │ │ │ @@ -587922,16 +587922,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrsbteq r3, [r6], #76 @ 0x4c │ │ │ │ - rsceq r5, r7, r8, lsr #22 │ │ │ │ + ldrhteq r3, [r6], #76 @ 0x4c │ │ │ │ + rsceq r5, r7, r8, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 249fd0 <__cxa_atexit@plt+0x23e2c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -587952,34 +587952,34 @@ │ │ │ │ ldr r7, [pc, #32] @ 249fe4 <__cxa_atexit@plt+0x23e2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, r8, ror #30 │ │ │ │ - strdeq r5, [r7], #168 @ 0xa8 @ │ │ │ │ - ldrsbteq r2, [r6], #248 @ 0xf8 │ │ │ │ - ldrdeq r5, [r7], #160 @ 0xa0 @ │ │ │ │ - rsceq r5, r7, r8, ror #22 │ │ │ │ + rscseq r2, r6, r8, asr #30 │ │ │ │ + ldrdeq r5, [r7], #168 @ 0xa8 @ │ │ │ │ + ldrhteq r2, [r6], #248 @ 0xf8 │ │ │ │ + strhteq r5, [r7], #160 @ 0xa0 │ │ │ │ + rsceq r5, r7, r8, asr #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24a018 <__cxa_atexit@plt+0x23e30c> │ │ │ │ ldr r2, [pc, #24] @ 24a020 <__cxa_atexit@plt+0x23e314> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 2502f4 <__cxa_atexit@plt+0x2445e8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, r4, ror #29 │ │ │ │ - rsceq r5, r7, r4, asr #19 │ │ │ │ + rscseq r2, r6, r4, asr #29 │ │ │ │ + rsceq r5, r7, r4, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24a078 <__cxa_atexit@plt+0x23e36c> │ │ │ │ ldr r2, [pc, #60] @ 24a084 <__cxa_atexit@plt+0x23e378> │ │ │ │ @@ -587995,18 +587995,18 @@ │ │ │ │ ldr r3, [pc, #32] @ 24a090 <__cxa_atexit@plt+0x23e384> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ b d86eb4 <__cxa_atexit@plt+0xd7b1a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, r4, lsr #29 │ │ │ │ + rscseq r2, r6, r4, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r6, r4, lsr #7 │ │ │ │ - rsceq r5, r7, r8, ror r9 │ │ │ │ + rscseq r3, r6, r4, lsl #7 │ │ │ │ + rsceq r5, r7, r8, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, #124] @ 24a12c <__cxa_atexit@plt+0x23e420> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -588039,15 +588039,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r3, r6, r8, lsl r3 │ │ │ │ + ldrshteq r3, [r6], #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 24a1a4 <__cxa_atexit@plt+0x23e498> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -588068,15 +588068,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r3, r6, r4, lsl #5 │ │ │ │ + rscseq r3, r6, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24a1ec <__cxa_atexit@plt+0x23e4e0> │ │ │ │ @@ -588088,15 +588088,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r6, ip, lsr #4 │ │ │ │ + rscseq r3, r6, ip, lsl #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24a274 <__cxa_atexit@plt+0x23e568> │ │ │ │ ldr r2, [pc, #120] @ 24a290 <__cxa_atexit@plt+0x23e584> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -588126,17 +588126,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq r2, [r6], #196 @ 0xc4 │ │ │ │ + ldrhteq r2, [r6], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r2, r6, r4, lsr #29 │ │ │ │ + rscseq r2, r6, r4, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24a2d8 <__cxa_atexit@plt+0x23e5cc> │ │ │ │ @@ -588147,16 +588147,16 @@ │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r6, r4, lsr lr │ │ │ │ - rsceq r5, r7, ip, ror #17 │ │ │ │ + rscseq r2, r6, r4, lsl lr │ │ │ │ + rsceq r5, r7, ip, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #32 │ │ │ │ cmp r6, fp │ │ │ │ bcc 24a34c <__cxa_atexit@plt+0x23e640> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -588180,19 +588180,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r2, [r6], #176 @ 0xb0 │ │ │ │ + ldrhteq r2, [r6], #176 @ 0xb0 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - strhteq r5, [r7], #116 @ 0x74 │ │ │ │ - rsceq r5, r7, r8, asr #15 │ │ │ │ + smlaleq r5, r7, r4, r7 │ │ │ │ + rsceq r5, r7, r8, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ @@ -588212,31 +588212,31 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rscseq r3, r6, ip, lsr #32 │ │ │ │ - rsceq r5, r7, r4, asr r7 │ │ │ │ + rscseq r3, r6, ip │ │ │ │ + rsceq r5, r7, r4, lsr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ stmda r5, {r3, r8} │ │ │ │ ldr r3, [pc, #20] @ 24a420 <__cxa_atexit@plt+0x23e714> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [pc, #12] @ 24a424 <__cxa_atexit@plt+0x23e718> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq r2, r6, r0, ror #31 │ │ │ │ - rsceq r5, r7, r8, lsl r7 │ │ │ │ + rscseq r2, r6, r0, asr #31 │ │ │ │ + strdeq r5, [r7], #104 @ 0x68 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 24a464 <__cxa_atexit@plt+0x23e758> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -588263,17 +588263,17 @@ │ │ │ │ ldr r5, [pc, #20] @ 24a4b4 <__cxa_atexit@plt+0x23e7a8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrdeq r5, [r7], #92 @ 0x5c @ │ │ │ │ + strhteq r5, [r7], #92 @ 0x5c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r5, r7, ip, lsr #10 │ │ │ │ + rsceq r5, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ bne 24a4ec <__cxa_atexit@plt+0x23e7e0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #148] @ 24a574 <__cxa_atexit@plt+0x23e868> │ │ │ │ @@ -588313,17 +588313,17 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rscseq r2, r6, r4, lsl sl │ │ │ │ + ldrshteq r2, [r6], #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ - rsceq r5, r7, r4, ror #8 │ │ │ │ + rsceq r5, r7, r4, asr #8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 24a604 <__cxa_atexit@plt+0x23e8f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -588361,17 +588361,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - rscseq r2, r6, r4, ror #18 │ │ │ │ + rscseq r2, r6, r4, asr #18 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ - rsceq r5, r7, r4, lsr #7 │ │ │ │ + rsceq r5, r7, r4, lsl #7 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24a674 <__cxa_atexit@plt+0x23e968> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #32] @ 24a688 <__cxa_atexit@plt+0x23e97c> │ │ │ │ @@ -588381,15 +588381,15 @@ │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r5, r7, ip, asr r3 │ │ │ │ + rsceq r5, r7, ip, lsr r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 24a70c <__cxa_atexit@plt+0x23ea00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ @@ -588427,17 +588427,17 @@ │ │ │ │ str r6, [r5] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ - rscseq r2, r6, ip, asr r8 │ │ │ │ + rscseq r2, r6, ip, lsr r8 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ - smlaleq r5, r7, ip, r2 │ │ │ │ + rsceq r5, r7, ip, ror r2 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 24a794 <__cxa_atexit@plt+0x23ea88> │ │ │ │ cmp r3, #3 │ │ │ │ beq 24a780 <__cxa_atexit@plt+0x23ea74> │ │ │ │ @@ -588484,17 +588484,17 @@ │ │ │ │ str r6, [r2] │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - rscseq r2, r6, r8, ror #14 │ │ │ │ + rscseq r2, r6, r8, asr #14 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - strhteq r5, [r7], #24 │ │ │ │ + smlaleq r5, r7, r8, r1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24a8a4 <__cxa_atexit@plt+0x23eb98> │ │ │ │ @@ -588522,18 +588522,18 @@ │ │ │ │ ldr r3, [pc, #28] @ 24a8c8 <__cxa_atexit@plt+0x23ebbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ - rscseq r2, r6, r0, asr #13 │ │ │ │ + rscseq r2, r6, r0, lsr #13 │ │ │ │ @ instruction: 0xfffff968 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - ldrdeq r5, [r7], #44 @ 0x2c @ │ │ │ │ + strhteq r5, [r7], #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ ldrcc r0, [r4, #-12] │ │ │ │ ldrcs r3, [pc, #48] @ 24a91c <__cxa_atexit@plt+0x23ec10> │ │ │ │ addcs r3, pc, r3 │ │ │ │ @@ -588546,18 +588546,18 @@ │ │ │ │ strcs r7, [r5, #4] │ │ │ │ ldrcs r0, [pc, #20] @ 24a924 <__cxa_atexit@plt+0x23ec18> │ │ │ │ ldrcs r0, [pc, r0] │ │ │ │ ldrcs r7, [pc, #16] @ 24a928 <__cxa_atexit@plt+0x23ec1c> │ │ │ │ addcs r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - ldrshteq r2, [r6], #80 @ 0x50 │ │ │ │ - smlaleq r5, r7, r0, r2 │ │ │ │ - rsceq r5, r7, r8, lsl #5 │ │ │ │ - rsceq r5, r7, r4, ror #3 │ │ │ │ + ldrsbteq r2, [r6], #80 @ 0x50 │ │ │ │ + rsceq r5, r7, r0, ror r2 │ │ │ │ + rsceq r5, r7, r8, ror #4 │ │ │ │ + rsceq r5, r7, r4, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #3] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ @@ -588583,15 +588583,15 @@ │ │ │ │ str r2, [r3, #-4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - rsceq r5, r7, ip, asr r1 │ │ │ │ + rsceq r5, r7, ip, lsr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #56] @ 24aa00 <__cxa_atexit@plt+0x23ecf4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -588604,38 +588604,38 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r5, r7, r8, lsl #2 │ │ │ │ + rsceq r5, r7, r8, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 24aa34 <__cxa_atexit@plt+0x23ed28> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrdeq r5, [r7], #8 @ │ │ │ │ + strhteq r5, [r7], #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 24aa60 <__cxa_atexit@plt+0x23ed54> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r5, r7, r0, lsr #1 │ │ │ │ + rsceq r5, r7, r0, lsl #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 24aa88 <__cxa_atexit@plt+0x23ed7c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -588677,15 +588677,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq r2, r6, r0, lsr #18 │ │ │ │ + rscseq r2, r6, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 24ab9c <__cxa_atexit@plt+0x23ee90> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -588706,15 +588706,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq r2, r6, ip, lsl #17 │ │ │ │ + rscseq r2, r6, ip, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24abe4 <__cxa_atexit@plt+0x23eed8> │ │ │ │ @@ -588726,16 +588726,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r6, r4, lsr r8 │ │ │ │ - rsceq r4, r7, r4, asr #31 │ │ │ │ + rscseq r2, r6, r4, lsl r8 │ │ │ │ + rsceq r4, r7, r4, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24ac60 <__cxa_atexit@plt+0x23ef54> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -588761,18 +588761,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, r0, asr #5 │ │ │ │ + rscseq r2, r6, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - rsceq r4, r7, r0, lsr #29 │ │ │ │ + rsceq r4, r7, r0, lsl #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -588803,18 +588803,18 @@ │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 24ad2c <__cxa_atexit@plt+0x23f020> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff620 │ │ │ │ - ldrsbteq r2, [r6], #40 @ 0x28 │ │ │ │ + ldrhteq r2, [r6], #40 @ 0x28 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - ldrdeq r4, [r7], #228 @ 0xe4 @ │ │ │ │ strhteq r4, [r7], #228 @ 0xe4 │ │ │ │ + smlaleq r4, r7, r4, lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 24add0 <__cxa_atexit@plt+0x23f0c4> │ │ │ │ ldr r7, [pc, #196] @ 24ae18 <__cxa_atexit@plt+0x23f10c> │ │ │ │ @@ -588866,19 +588866,19 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - rscseq r2, r6, r4, lsr r2 │ │ │ │ + rscseq r2, r6, r4, lsl r2 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - strdeq r4, [r7], #212 @ 0xd4 @ │ │ │ │ - rsceq r4, r7, r4, lsr #28 │ │ │ │ - rscseq r2, r6, r0, ror r6 │ │ │ │ + ldrdeq r4, [r7], #212 @ 0xd4 @ │ │ │ │ + rsceq r4, r7, r4, lsl #28 │ │ │ │ + rscseq r2, r6, r0, asr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24ae68 <__cxa_atexit@plt+0x23f15c> │ │ │ │ @@ -588887,15 +588887,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r2, r6, ip, asr #11 │ │ │ │ + rscseq r2, r6, ip, lsr #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24aec8 <__cxa_atexit@plt+0x23f1bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -588910,15 +588910,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24aed4 <__cxa_atexit@plt+0x23f1c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r6, r8, asr r0 │ │ │ │ + rscseq r2, r6, r8, lsr r0 │ │ │ │ rsceq ip, r2, r0, ror #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24af28 <__cxa_atexit@plt+0x23f21c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -588934,15 +588934,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24af34 <__cxa_atexit@plt+0x23f228> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r1, [r6], #248 @ 0xf8 │ │ │ │ + ldrsbteq r1, [r6], #248 @ 0xf8 │ │ │ │ ldrdeq ip, [r2], #109 @ 0x6d @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24af88 <__cxa_atexit@plt+0x23f27c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -588958,15 +588958,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24af94 <__cxa_atexit@plt+0x23f288> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, r6, r8, pc @ │ │ │ │ + rscseq r1, r6, r8, ror pc │ │ │ │ rsceq ip, r2, r3, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24afe8 <__cxa_atexit@plt+0x23f2dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -588982,17 +588982,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24aff4 <__cxa_atexit@plt+0x23f2e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r8, lsr pc │ │ │ │ + rscseq r1, r6, r8, lsl pc │ │ │ │ smlaleq ip, r2, r3, r4 │ │ │ │ - rsceq r4, r7, r0, lsr #25 │ │ │ │ + rsceq r4, r7, r0, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24b058 <__cxa_atexit@plt+0x23f34c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -589010,28 +589010,28 @@ │ │ │ │ ldr r8, [pc, #28] @ 24b068 <__cxa_atexit@plt+0x23f35c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [r6], #228 @ 0xe4 │ │ │ │ + ldrhteq r1, [r6], #228 @ 0xe4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq ip, r2, r4, lsl #8 │ │ │ │ - rsceq r4, r7, ip, lsr #24 │ │ │ │ + rsceq r4, r7, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24b090 <__cxa_atexit@plt+0x23f384> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - rsceq r4, r7, r4, lsl #24 │ │ │ │ - rsceq r4, r7, r4, ror ip │ │ │ │ + rsceq r4, r7, r4, ror #23 │ │ │ │ + rsceq r4, r7, r4, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24b0f4 <__cxa_atexit@plt+0x23f3e8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -589049,27 +589049,27 @@ │ │ │ │ ldr r8, [pc, #28] @ 24b104 <__cxa_atexit@plt+0x23f3f8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r8, lsr lr │ │ │ │ + rscseq r1, r6, r8, lsl lr │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ rsceq ip, r2, sl, asr #6 │ │ │ │ - rsceq r4, r7, r0, lsl #24 │ │ │ │ + rsceq r4, r7, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 24b12c <__cxa_atexit@plt+0x23f420> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b b40750 <__cxa_atexit@plt+0xb34a44> │ │ │ │ - ldrdeq r4, [r7], #184 @ 0xb8 @ │ │ │ │ + strhteq r4, [r7], #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 24b1ac <__cxa_atexit@plt+0x23f4a0> │ │ │ │ cmp r7, #3 │ │ │ │ @@ -589136,19 +589136,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #11 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, #9 │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [r7], #160 @ 0xa0 @ │ │ │ │ - rsceq r4, r7, r8, ror #21 │ │ │ │ - rsceq r4, r7, ip, lsl fp │ │ │ │ - rsceq r4, r7, r4, lsl fp │ │ │ │ - strhteq r4, [r7], #172 @ 0xac │ │ │ │ + ldrdeq r4, [r7], #160 @ 0xa0 @ │ │ │ │ + rsceq r4, r7, r8, asr #21 │ │ │ │ + strdeq r4, [r7], #172 @ 0xac @ │ │ │ │ + strdeq r4, [r7], #164 @ 0xa4 @ │ │ │ │ + smlaleq r4, r7, ip, sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24b2b8 <__cxa_atexit@plt+0x23f5ac> │ │ │ │ @@ -589167,16 +589167,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24b2d4 <__cxa_atexit@plt+0x23f5c8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rsceq r4, r7, r8, ror sl │ │ │ │ - rsceq r4, r7, r0, asr sl │ │ │ │ + rsceq r4, r7, r8, asr sl │ │ │ │ + rsceq r4, r7, r0, lsr sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 24b2f8 <__cxa_atexit@plt+0x23f5ec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24b13c <__cxa_atexit@plt+0x23f430> │ │ │ │ @@ -589196,15 +589196,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 24b34c <__cxa_atexit@plt+0x23f640> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - ldrsbteq r1, [r6], #216 @ 0xd8 │ │ │ │ + ldrhteq r1, [r6], #216 @ 0xd8 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24b3a0 <__cxa_atexit@plt+0x23f694> │ │ │ │ mov r0, r4 │ │ │ │ @@ -589220,17 +589220,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24b3ac <__cxa_atexit@plt+0x23f6a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r0, lsl #23 │ │ │ │ + rscseq r1, r6, r0, ror #22 │ │ │ │ smlaleq ip, r2, r1, r0 │ │ │ │ - rsceq r4, r7, ip, lsr #19 │ │ │ │ + rsceq r4, r7, ip, lsl #19 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24b42c <__cxa_atexit@plt+0x23f720> │ │ │ │ @@ -589261,16 +589261,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 24b44c <__cxa_atexit@plt+0x23f740> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsceq r4, r7, ip, lsr r9 │ │ │ │ - rsceq r4, r7, r0, lsl r9 │ │ │ │ + rsceq r4, r7, ip, lsl r9 │ │ │ │ + strdeq r4, [r7], #128 @ 0x80 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 24b498 <__cxa_atexit@plt+0x23f78c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ @@ -589282,24 +589282,24 @@ │ │ │ │ str r7, [r5] │ │ │ │ b 24b13c <__cxa_atexit@plt+0x23f430> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rsceq r4, r7, r0, asr #17 │ │ │ │ + rsceq r4, r7, r0, lsr #17 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 24b4c0 <__cxa_atexit@plt+0x23f7b4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 24b13c <__cxa_atexit@plt+0x23f430> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r4, r7, ip, lsl #17 │ │ │ │ + rsceq r4, r7, ip, ror #16 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r1, r7 │ │ │ │ bl b274 │ │ │ │ cmn r0, #1 │ │ │ │ beq 24b51c <__cxa_atexit@plt+0x23f810> │ │ │ │ @@ -589326,16 +589326,16 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r0 │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r4, r7, r0, lsr #16 │ │ │ │ - ldrshteq r1, [r6], #180 @ 0xb4 │ │ │ │ + rsceq r4, r7, r0, lsl #16 │ │ │ │ + ldrsbteq r1, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -589350,17 +589350,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 24b5b4 <__cxa_atexit@plt+0x23f8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ - rscseq r1, r6, r8, ror fp │ │ │ │ + rscseq r1, r6, r8, asr fp │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - strhteq r4, [r7], #116 @ 0x74 │ │ │ │ + smlaleq r4, r7, r4, r7 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24b3c0 <__cxa_atexit@plt+0x23f6b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -589379,17 +589379,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24b628 <__cxa_atexit@plt+0x23f91c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r4, lsl #18 │ │ │ │ + rscseq r1, r6, r4, ror #17 │ │ │ │ rsceq fp, r2, fp, lsl #28 │ │ │ │ - rsceq r4, r7, r0, ror #14 │ │ │ │ + rsceq r4, r7, r0, asr #14 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24b6dc <__cxa_atexit@plt+0x23f9d0> │ │ │ │ ldr r3, [pc, #156] @ 24b6ec <__cxa_atexit@plt+0x23f9e0> │ │ │ │ @@ -589431,18 +589431,18 @@ │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24b6f8 <__cxa_atexit@plt+0x23f9ec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - strhteq r4, [r7], #100 @ 0x64 │ │ │ │ - rsceq r4, r7, r0, asr #13 │ │ │ │ - ldrsbteq r1, [r6], #128 @ 0x80 │ │ │ │ - smlaleq r4, r7, r0, r6 │ │ │ │ + smlaleq r4, r7, r4, r6 │ │ │ │ + rsceq r4, r7, r0, lsr #13 │ │ │ │ + ldrhteq r1, [r6], #128 @ 0x80 │ │ │ │ + rsceq r4, r7, r0, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 24b778 <__cxa_atexit@plt+0x23fa6c> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -589465,17 +589465,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24b77c <__cxa_atexit@plt+0x23fa70> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rsceq r4, r7, r4, lsl r6 │ │ │ │ - rscseq r1, r6, r8, lsl r8 │ │ │ │ - rsceq r4, r7, ip, lsl #12 │ │ │ │ + strdeq r4, [r7], #84 @ 0x54 @ │ │ │ │ + ldrshteq r1, [r6], #120 @ 0x78 │ │ │ │ + rsceq r4, r7, ip, ror #11 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 8dd5bc <__cxa_atexit@plt+0x8d18b0> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -589487,17 +589487,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24b7d8 <__cxa_atexit@plt+0x23facc> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - ldrhteq r1, [r6], #116 @ 0x74 │ │ │ │ - strhteq r4, [r7], #88 @ 0x58 │ │ │ │ - rsceq r4, r7, r0, asr #11 │ │ │ │ + smlalseq r1, r6, r4, r7 │ │ │ │ + smlaleq r4, r7, r8, r5 │ │ │ │ + rsceq r4, r7, r0, lsr #11 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24b63c <__cxa_atexit@plt+0x23f930> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -589516,17 +589516,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24b84c <__cxa_atexit@plt+0x23fb40> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r0, ror #13 │ │ │ │ + rscseq r1, r6, r0, asr #13 │ │ │ │ ldrdeq fp, [r2], #180 @ 0xb4 @ │ │ │ │ - rsceq r4, r7, ip, ror #10 │ │ │ │ + rsceq r4, r7, ip, asr #10 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24b924 <__cxa_atexit@plt+0x23fc18> │ │ │ │ ldr r3, [pc, #192] @ 24b934 <__cxa_atexit@plt+0x23fc28> │ │ │ │ @@ -589578,18 +589578,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 24b944 <__cxa_atexit@plt+0x23fc38> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - smlaleq r4, r7, r8, r4 │ │ │ │ - rsceq r4, r7, r8, lsr #9 │ │ │ │ - smlalseq r1, r6, r4, r6 │ │ │ │ - rsceq r4, r7, r4, ror r4 │ │ │ │ + rsceq r4, r7, r8, ror r4 │ │ │ │ + rsceq r4, r7, r8, lsl #9 │ │ │ │ + rscseq r1, r6, r4, ror r6 │ │ │ │ + rsceq r4, r7, r4, asr r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 24b988 <__cxa_atexit@plt+0x23fc7c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -589597,15 +589597,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 24b980 <__cxa_atexit@plt+0x23fc74> │ │ │ │ b 24b998 <__cxa_atexit@plt+0x23fc8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r4, r7, r4, lsr r4 │ │ │ │ + rsceq r4, r7, r4, lsl r4 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #96] @ 24ba04 <__cxa_atexit@plt+0x23fcf8> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -589628,17 +589628,17 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24ba08 <__cxa_atexit@plt+0x23fcfc> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - strhteq r4, [r7], #56 @ 0x38 │ │ │ │ - rscseq r1, r6, ip, lsl #11 │ │ │ │ - strhteq r4, [r7], #48 @ 0x30 │ │ │ │ + smlaleq r4, r7, r8, r3 │ │ │ │ + rscseq r1, r6, ip, ror #10 │ │ │ │ + smlaleq r4, r7, r0, r3 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ bl b280 │ │ │ │ cmn r0, #1 │ │ │ │ beq 24ba44 <__cxa_atexit@plt+0x23fd38> │ │ │ │ @@ -589649,17 +589649,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24ba60 <__cxa_atexit@plt+0x23fd54> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r1, r6, ip, lsr #10 │ │ │ │ - rsceq r4, r7, r0, ror #6 │ │ │ │ - rsceq r4, r7, r8, ror #6 │ │ │ │ + rscseq r1, r6, ip, lsl #10 │ │ │ │ + rsceq r4, r7, r0, asr #6 │ │ │ │ + rsceq r4, r7, r8, asr #6 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24b860 <__cxa_atexit@plt+0x23fb54> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ @@ -589678,17 +589678,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24bad4 <__cxa_atexit@plt+0x23fdc8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r8, asr r4 │ │ │ │ + rscseq r1, r6, r8, lsr r4 │ │ │ │ rsceq fp, r2, r4, asr #18 │ │ │ │ - rsceq r4, r7, r4, lsl r3 │ │ │ │ + strdeq r4, [r7], #36 @ 0x24 @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24bb58 <__cxa_atexit@plt+0x23fe4c> │ │ │ │ ldr r3, [pc, #108] @ 24bb68 <__cxa_atexit@plt+0x23fe5c> │ │ │ │ @@ -589717,18 +589717,18 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24bb70 <__cxa_atexit@plt+0x23fe64> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlaleq r4, r7, r4, r2 │ │ │ │ - rsceq r4, r7, r4, lsr #5 │ │ │ │ - rscseq r1, r6, r0, asr #8 │ │ │ │ - rsceq r4, r7, r8, ror r2 │ │ │ │ + rsceq r4, r7, r4, ror r2 │ │ │ │ + rsceq r4, r7, r4, lsl #5 │ │ │ │ + rscseq r1, r6, r0, lsr #8 │ │ │ │ + rsceq r4, r7, r8, asr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ mov r1, #0 │ │ │ │ bl b28c │ │ │ │ cmn r0, #1 │ │ │ │ beq 24bbac <__cxa_atexit@plt+0x23fea0> │ │ │ │ @@ -589739,17 +589739,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24bbc8 <__cxa_atexit@plt+0x23febc> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r1, r6, r4, asr #7 │ │ │ │ - rsceq r4, r7, r8, lsr #4 │ │ │ │ - rsceq r4, r7, r0, lsr r2 │ │ │ │ + rscseq r1, r6, r4, lsr #7 │ │ │ │ + rsceq r4, r7, r8, lsl #4 │ │ │ │ + rsceq r4, r7, r0, lsl r2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24bc4c <__cxa_atexit@plt+0x23ff40> │ │ │ │ ldr r3, [pc, #108] @ 24bc5c <__cxa_atexit@plt+0x23ff50> │ │ │ │ @@ -589778,17 +589778,17 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24bc64 <__cxa_atexit@plt+0x23ff58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - rsceq r4, r7, r0, lsr #3 │ │ │ │ - strhteq r4, [r7], #16 │ │ │ │ - rscseq r1, r6, ip, asr #6 │ │ │ │ + rsceq r4, r7, r0, lsl #3 │ │ │ │ + smlaleq r4, r7, r0, r1 │ │ │ │ + rscseq r1, r6, ip, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24bcbc <__cxa_atexit@plt+0x23ffb0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -589803,17 +589803,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24bcc8 <__cxa_atexit@plt+0x23ffbc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r6, r4, ror #4 │ │ │ │ + rscseq r1, r6, r4, asr #4 │ │ │ │ rsceq fp, r2, r0, asr #14 │ │ │ │ - rsceq r3, r7, ip, lsr #29 │ │ │ │ + rsceq r3, r7, ip, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24bd74 <__cxa_atexit@plt+0x240068> │ │ │ │ ldr r2, [pc, #200] @ 24bdb4 <__cxa_atexit@plt+0x2400a8> │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ @@ -589863,21 +589863,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrshteq r1, [r6], #28 │ │ │ │ + ldrsbteq r1, [r6], #28 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd6bc │ │ │ │ - rscseq r1, r6, r8, lsl #5 │ │ │ │ + rscseq r1, r6, r8, ror #4 │ │ │ │ @ instruction: 0xffffdf98 │ │ │ │ - rsceq r3, r7, r4, ror #27 │ │ │ │ - ldrhteq r1, [r6], #104 @ 0x68 │ │ │ │ + rsceq r3, r7, r4, asr #27 │ │ │ │ + smlalseq r1, r6, r8, r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24be04 <__cxa_atexit@plt+0x2400f8> │ │ │ │ @@ -589886,16 +589886,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r1, r6, ip, lsr #12 │ │ │ │ - rsceq r3, r7, r4, ror #26 │ │ │ │ + rscseq r1, r6, ip, lsl #12 │ │ │ │ + rsceq r3, r7, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24bebc <__cxa_atexit@plt+0x2401b0> │ │ │ │ ldr r2, [pc, #200] @ 24befc <__cxa_atexit@plt+0x2401f0> │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ @@ -589945,21 +589945,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrhteq r1, [r6], #4 │ │ │ │ + smlalseq r1, r6, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffd574 │ │ │ │ - rscseq r1, r6, r0, asr #2 │ │ │ │ + rscseq r1, r6, r0, lsr #2 │ │ │ │ @ instruction: 0xffffde50 │ │ │ │ - smlaleq r3, r7, ip, ip │ │ │ │ - rscseq r1, r6, r0, ror r5 │ │ │ │ + rsceq r3, r7, ip, ror ip │ │ │ │ + rscseq r1, r6, r0, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24bf4c <__cxa_atexit@plt+0x240240> │ │ │ │ @@ -589968,16 +589968,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq r1, r6, r4, ror #9 │ │ │ │ - rsceq r3, r7, r0, asr #29 │ │ │ │ + rscseq r1, r6, r4, asr #9 │ │ │ │ + rsceq r3, r7, r0, lsr #29 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24c05c <__cxa_atexit@plt+0x240350> │ │ │ │ ldr r2, [pc, #228] @ 24c064 <__cxa_atexit@plt+0x240358> │ │ │ │ @@ -590039,15 +590039,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ - rsceq r3, r7, ip, lsr #27 │ │ │ │ + rsceq r3, r7, ip, lsl #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r5, [r3] │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -590058,15 +590058,15 @@ │ │ │ │ ldr r7, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 24c0b4 <__cxa_atexit@plt+0x2403a8> │ │ │ │ b 24c0cc <__cxa_atexit@plt+0x2403c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r3, r7, r0, ror #26 │ │ │ │ + rsceq r3, r7, r0, asr #26 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 24c134 <__cxa_atexit@plt+0x240428> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -590089,15 +590089,15 @@ │ │ │ │ strb r2, [r3, #1] │ │ │ │ beq 24c12c <__cxa_atexit@plt+0x240420> │ │ │ │ b 24c1a4 <__cxa_atexit@plt+0x240498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - rsceq r3, r7, r4, ror #25 │ │ │ │ + rsceq r3, r7, r4, asr #25 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #60] @ 24c194 <__cxa_atexit@plt+0x240488> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -590112,15 +590112,15 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, #1] │ │ │ │ beq 24c18c <__cxa_atexit@plt+0x240480> │ │ │ │ b 24c1a4 <__cxa_atexit@plt+0x240498> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r3, r7, r8, lsl #25 │ │ │ │ + rsceq r3, r7, r8, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #260] @ 24c2b0 <__cxa_atexit@plt+0x2405a4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [r5] │ │ │ │ @@ -590183,18 +590183,18 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rscseq r0, r6, r4, lsl #26 │ │ │ │ + rscseq r0, r6, r4, ror #25 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - rsceq r3, r7, r0, ror #22 │ │ │ │ + rsceq r3, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r7, [pc, #52] @ 24c314 <__cxa_atexit@plt+0x240608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -590207,17 +590207,17 @@ │ │ │ │ ldr r3, [pc, #24] @ 24c318 <__cxa_atexit@plt+0x24060c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ beq 24c30c <__cxa_atexit@plt+0x240600> │ │ │ │ b 24c328 <__cxa_atexit@plt+0x24061c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, r8, lsl ip │ │ │ │ + ldrshteq r0, [r6], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rsceq r3, r7, r4, lsl #22 │ │ │ │ + rsceq r3, r7, r4, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #124] @ 24c3ac <__cxa_atexit@plt+0x2406a0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -590246,15 +590246,15 @@ │ │ │ │ strb r7, [r3, #1] │ │ │ │ mov r7, fp │ │ │ │ strb r2, [r3, #2] │ │ │ │ b 24c3fc <__cxa_atexit@plt+0x2406f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - rsceq r3, r7, r0, ror sl │ │ │ │ + rsceq r3, r7, r0, asr sl │ │ │ │ andeq r0, r0, r6, lsr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ lsr r0, r7, #24 │ │ │ │ @@ -590397,17 +590397,17 @@ │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ muleq r0, r0, r3 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq r3, r7, r8, lsr #16 │ │ │ │ - rscseq r0, r6, r4, lsr sl │ │ │ │ - rsceq r3, r7, ip, lsl #16 │ │ │ │ + rsceq r3, r7, r8, lsl #16 │ │ │ │ + rscseq r0, r6, r4, lsl sl │ │ │ │ + rsceq r3, r7, ip, ror #15 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -590463,15 +590463,15 @@ │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - rsceq r3, r7, ip, lsl #14 │ │ │ │ + rsceq r3, r7, ip, ror #13 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 24c7d4 <__cxa_atexit@plt+0x240ac8> │ │ │ │ mov lr, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -590513,15 +590513,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - rsceq r3, r7, r4, asr #12 │ │ │ │ + rsceq r3, r7, r4, lsr #12 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #84] @ 24c850 <__cxa_atexit@plt+0x240b44> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ @@ -590543,23 +590543,23 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, fp │ │ │ │ str lr, [r3, #8] │ │ │ │ b 24c3fc <__cxa_atexit@plt+0x2406f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rsceq r3, r7, ip, asr #11 │ │ │ │ + rsceq r3, r7, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ b 24c3fc <__cxa_atexit@plt+0x2406f0> │ │ │ │ - rsceq r3, r7, ip, lsr #11 │ │ │ │ + rsceq r3, r7, ip, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 24c8e8 <__cxa_atexit@plt+0x240bdc> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -590581,17 +590581,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24c8ec <__cxa_atexit@plt+0x240be0> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r3, r7, r4, lsr r5 │ │ │ │ - rscseq r0, r6, r8, lsr #13 │ │ │ │ - rsceq r3, r7, ip, lsr #10 │ │ │ │ + rsceq r3, r7, r4, lsl r5 │ │ │ │ + rscseq r0, r6, r8, lsl #13 │ │ │ │ + rsceq r3, r7, ip, lsl #10 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b298 │ │ │ │ cmn r0, #1 │ │ │ │ beq 24c928 <__cxa_atexit@plt+0x240c1c> │ │ │ │ @@ -590602,16 +590602,16 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24c944 <__cxa_atexit@plt+0x240c38> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r0, r6, r8, asr #12 │ │ │ │ - ldrdeq r3, [r7], #76 @ 0x4c @ │ │ │ │ + rscseq r0, r6, r8, lsr #12 │ │ │ │ + strhteq r3, [r7], #76 @ 0x4c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24c9f0 <__cxa_atexit@plt+0x240ce4> │ │ │ │ @@ -590654,21 +590654,21 @@ │ │ │ │ b 24ca00 <__cxa_atexit@plt+0x240cf4> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 24ca10 <__cxa_atexit@plt+0x240d04> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, ip, lsr r4 │ │ │ │ + rsceq r3, r7, ip, lsl r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffff344 │ │ │ │ - rscseq r0, r6, r8, ror #10 │ │ │ │ - rscseq r0, r6, r0, asr r5 │ │ │ │ + rscseq r0, r6, r8, asr #10 │ │ │ │ + rscseq r0, r6, r0, lsr r5 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ - rsceq r3, r7, r8, lsl #8 │ │ │ │ + rsceq r3, r7, r8, ror #7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24ca7c <__cxa_atexit@plt+0x240d70> │ │ │ │ @@ -590685,15 +590685,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ b aa5170 <__cxa_atexit@plt+0xa99464> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044590 <__cxa_atexit@plt+0x1038884> │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ - strhteq r3, [r7], #48 @ 0x30 │ │ │ │ + smlaleq r3, r7, r0, r3 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24cb38 <__cxa_atexit@plt+0x240e2c> │ │ │ │ @@ -590736,19 +590736,19 @@ │ │ │ │ b 24cb48 <__cxa_atexit@plt+0x240e3c> │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 24cb58 <__cxa_atexit@plt+0x240e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r7], #36 @ 0x24 @ │ │ │ │ + ldrdeq r3, [r7], #36 @ 0x24 @ │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffff1fc │ │ │ │ - rscseq r0, r6, r0, lsr #8 │ │ │ │ - rscseq r0, r6, r8, lsl #8 │ │ │ │ + rscseq r0, r6, r0, lsl #8 │ │ │ │ + rscseq r0, r6, r8, ror #7 │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24cbc0 <__cxa_atexit@plt+0x240eb4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -590764,17 +590764,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24cbcc <__cxa_atexit@plt+0x240ec0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, r0, ror #6 │ │ │ │ + rscseq r0, r6, r0, asr #6 │ │ │ │ rsceq sl, r2, r0, lsr r8 │ │ │ │ - smlaleq r3, r7, r4, r2 │ │ │ │ + rsceq r3, r7, r4, ror r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ bl 8dd5fc <__cxa_atexit@plt+0x8d18f0> │ │ │ │ cmn r0, #1 │ │ │ │ @@ -590785,17 +590785,17 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24cc20 <__cxa_atexit@plt+0x240f14> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq r0, r6, r8, ror #6 │ │ │ │ - rsceq r3, r7, r8, asr #4 │ │ │ │ - rsceq r3, r7, r0, asr #4 │ │ │ │ + rscseq r0, r6, r8, asr #6 │ │ │ │ + rsceq r3, r7, r8, lsr #4 │ │ │ │ + rsceq r3, r7, r0, lsr #4 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24cc60 <__cxa_atexit@plt+0x240f54> │ │ │ │ ldr r7, [pc, #40] @ 24cc70 <__cxa_atexit@plt+0x240f64> │ │ │ │ @@ -590807,27 +590807,27 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ b 1045fb4 <__cxa_atexit@plt+0x103a2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24cc78 <__cxa_atexit@plt+0x240f6c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r0, r6, r4, lsl #7 │ │ │ │ - rsceq r3, r7, r4, lsl r2 │ │ │ │ - rsceq r3, r7, ip, ror #3 │ │ │ │ + rscseq r0, r6, r4, ror #6 │ │ │ │ + strdeq r3, [r7], #20 @ │ │ │ │ + rsceq r3, r7, ip, asr #3 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 24cca0 <__cxa_atexit@plt+0x240f94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, #104 @ 0x68 │ │ │ │ b 1044a88 <__cxa_atexit@plt+0x1038d7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r3, r7, r4, asr #3 │ │ │ │ + rsceq r3, r7, r4, lsr #3 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24cd10 <__cxa_atexit@plt+0x241004> │ │ │ │ @@ -590850,24 +590850,24 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ sub r7, r6, #5 │ │ │ │ b 10484d4 <__cxa_atexit@plt+0x103c7c8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rscseq r0, r6, r4, lsl r3 │ │ │ │ + ldrshteq r0, [r6], #36 @ 0x24 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - rsceq r3, r7, r0, lsr r1 │ │ │ │ + rsceq r3, r7, r0, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24cdc4 <__cxa_atexit@plt+0x2410b8> │ │ │ │ ldr r7, [pc, #128] @ 24cde8 <__cxa_atexit@plt+0x2410dc> │ │ │ │ @@ -590902,19 +590902,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24cdf0 <__cxa_atexit@plt+0x2410e4> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - smlaleq r3, r7, ip, r0 │ │ │ │ - strhteq r3, [r7], #8 │ │ │ │ + rsceq r3, r7, ip, ror r0 │ │ │ │ + smlaleq r3, r7, r8, r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - rscseq r0, r6, r0, lsr r2 │ │ │ │ - rsceq r3, r7, r8, ror r0 │ │ │ │ + rscseq r0, r6, r0, lsl r2 │ │ │ │ + rsceq r3, r7, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 24ce58 <__cxa_atexit@plt+0x24114c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2], #-16 │ │ │ │ @@ -590930,16 +590930,16 @@ │ │ │ │ b 1045fb4 <__cxa_atexit@plt+0x103a2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24ce64 <__cxa_atexit@plt+0x241158> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - smlalseq r0, r6, ip, r1 │ │ │ │ - rsceq r3, r7, ip, lsr #32 │ │ │ │ + rscseq r0, r6, ip, ror r1 │ │ │ │ + rsceq r3, r7, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -590959,16 +590959,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #16] @ 24cedc <__cxa_atexit@plt+0x2411d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r0, r6, r8, asr #2 │ │ │ │ - rscseq r0, r6, r8, asr #2 │ │ │ │ + rscseq r0, r6, r8, lsr #2 │ │ │ │ + rscseq r0, r6, r8, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -590991,18 +590991,18 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 24cf5c <__cxa_atexit@plt+0x241250> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044200 <__cxa_atexit@plt+0x10384f4> │ │ │ │ - rscseq r0, r6, r0, ror #1 │ │ │ │ - ldrsbteq r0, [r6], #0 │ │ │ │ + rscseq r0, r6, r0, asr #1 │ │ │ │ + ldrhteq r0, [r6], #0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r2, r7, ip, lsl pc │ │ │ │ + strdeq r2, [r7], #236 @ 0xec @ │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24cfe0 <__cxa_atexit@plt+0x2412d4> │ │ │ │ ldr r7, [pc, #128] @ 24d004 <__cxa_atexit@plt+0x2412f8> │ │ │ │ @@ -591037,18 +591037,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24d00c <__cxa_atexit@plt+0x241300> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - rsceq r2, r7, r0, lsl #29 │ │ │ │ - smlaleq r2, r7, ip, lr │ │ │ │ + rsceq r2, r7, r0, ror #28 │ │ │ │ + rsceq r2, r7, ip, ror lr │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - rscseq r0, r6, r4, lsl r0 │ │ │ │ + ldrshteq pc, [r5], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24d06c <__cxa_atexit@plt+0x241360> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -591063,17 +591063,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 24d078 <__cxa_atexit@plt+0x24136c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq pc, [r5], #228 @ 0xe4 @ │ │ │ │ + smlalseq pc, r5, r4, lr @ │ │ │ │ rsceq sl, r2, sl, ror r3 │ │ │ │ - rsceq r2, r7, r0, lsr #28 │ │ │ │ + rsceq r2, r7, r0, lsl #28 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d128 <__cxa_atexit@plt+0x24141c> │ │ │ │ ldr r3, [pc, #152] @ 24d138 <__cxa_atexit@plt+0x24142c> │ │ │ │ @@ -591114,18 +591114,18 @@ │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24d144 <__cxa_atexit@plt+0x241438> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - rsceq r2, r7, r8, ror sp │ │ │ │ - rsceq r2, r7, r4, lsl #27 │ │ │ │ - rscseq pc, r5, r4, lsl #29 │ │ │ │ - rsceq r2, r7, r4, asr sp │ │ │ │ + rsceq r2, r7, r8, asr sp │ │ │ │ + rsceq r2, r7, r4, ror #26 │ │ │ │ + rscseq pc, r5, r4, ror #28 │ │ │ │ + rsceq r2, r7, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #92] @ 24d1c0 <__cxa_atexit@plt+0x2414b4> │ │ │ │ ldr r0, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -591147,17 +591147,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24d1c4 <__cxa_atexit@plt+0x2414b8> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrdeq r2, [r7], #204 @ 0xcc @ │ │ │ │ - ldrsbteq pc, [r5], #208 @ 0xd0 @ │ │ │ │ - ldrdeq r2, [r7], #196 @ 0xc4 @ │ │ │ │ + strhteq r2, [r7], #204 @ 0xcc │ │ │ │ + ldrhteq pc, [r5], #208 @ 0xd0 @ │ │ │ │ + strhteq r2, [r7], #196 @ 0xc4 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl b2a4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 24d200 <__cxa_atexit@plt+0x2414f4> │ │ │ │ @@ -591168,17 +591168,17 @@ │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ bl 8dd540 <__cxa_atexit@plt+0x8d1834> │ │ │ │ ldr r9, [pc, #12] @ 24d21c <__cxa_atexit@plt+0x241510> │ │ │ │ mov r8, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ b a972ec <__cxa_atexit@plt+0xa8b5e0> │ │ │ │ - rscseq pc, r5, r0, ror sp @ │ │ │ │ - rsceq r2, r7, r4, lsl #25 │ │ │ │ - rsceq r2, r7, ip, lsl #25 │ │ │ │ + rscseq pc, r5, r0, asr sp @ │ │ │ │ + rsceq r2, r7, r4, ror #24 │ │ │ │ + rsceq r2, r7, ip, ror #24 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24d08c <__cxa_atexit@plt+0x241380> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -591195,16 +591195,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 24d288 <__cxa_atexit@plt+0x24157c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, r8, asr #3 │ │ │ │ - rsceq r2, r7, r0, lsl #25 │ │ │ │ + rscseq r0, r6, r8, lsr #3 │ │ │ │ + rsceq r2, r7, r0, ror #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -591217,16 +591217,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 24d2e0 <__cxa_atexit@plt+0x2415d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r6, ip, ror #2 │ │ │ │ - rsceq r2, r7, ip, lsr #24 │ │ │ │ + rscseq r0, r6, ip, asr #2 │ │ │ │ + rsceq r2, r7, ip, lsl #24 │ │ │ │ rsceq sl, r2, r8, lsl r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ rsceq sl, r2, r2, lsr r3 │ │ │ │ @@ -591336,15 +591336,15 @@ │ │ │ │ str r2, [r4] │ │ │ │ pop {r4, pc} │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #19 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ - rsceq r2, r7, r0, lsl #21 │ │ │ │ + rsceq r2, r7, r0, ror #20 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d4f4 <__cxa_atexit@plt+0x2417e8> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -591356,29 +591356,29 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24d508 <__cxa_atexit@plt+0x2417fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rsceq r2, r7, r0, asr sl │ │ │ │ rsceq r2, r7, r0, lsr sl │ │ │ │ + rsceq r2, r7, r0, lsl sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, #16] @ 24d53c <__cxa_atexit@plt+0x241830> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - strdeq r2, [r7], #156 @ 0x9c @ │ │ │ │ + ldrdeq r2, [r7], #156 @ 0x9c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 24d580 <__cxa_atexit@plt+0x241874> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ @@ -591392,15 +591392,15 @@ │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ bx r0 │ │ │ │ add r5, r5, #24 │ │ │ │ b a9922c <__cxa_atexit@plt+0xa8d520> │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - rsceq r2, r7, ip, lsr #19 │ │ │ │ + rsceq r2, r7, ip, lsl #19 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d5d4 <__cxa_atexit@plt+0x2418c8> │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ @@ -591412,15 +591412,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b 104fd04 <__cxa_atexit@plt+0x1043ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24d5e8 <__cxa_atexit@plt+0x2418dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rsceq r2, r7, r0, ror r9 │ │ │ │ + rsceq r2, r7, r0, asr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24d648 <__cxa_atexit@plt+0x24193c> │ │ │ │ ldr r3, [pc, #76] @ 24d658 <__cxa_atexit@plt+0x24194c> │ │ │ │ @@ -591441,28 +591441,28 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24d660 <__cxa_atexit@plt+0x241954> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq pc, r5, r8, lsr sl @ │ │ │ │ - rsceq r2, r7, ip, lsl #18 │ │ │ │ + rscseq pc, r5, r8, lsl sl @ │ │ │ │ + rsceq r2, r7, ip, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [pc, #20] @ 24d68c <__cxa_atexit@plt+0x241980> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, r4, ror #19 │ │ │ │ - strhteq r2, [r7], #132 @ 0x84 │ │ │ │ + rscseq pc, r5, r4, asr #19 │ │ │ │ + smlaleq r2, r7, r4, r8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -591492,20 +591492,20 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 24d72c <__cxa_atexit@plt+0x241a20> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r2, r7, r8, asr #16 │ │ │ │ - rsceq r2, r7, ip, lsr #16 │ │ │ │ - rsceq r2, r7, r4, ror #16 │ │ │ │ + rsceq r2, r7, r8, lsr #16 │ │ │ │ + rsceq r2, r7, ip, lsl #16 │ │ │ │ + rsceq r2, r7, r4, asr #16 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq r2, r7, r4, lsl #17 │ │ │ │ - rsceq r2, r7, ip, lsl r8 │ │ │ │ + rsceq r2, r7, r4, ror #16 │ │ │ │ + strdeq r2, [r7], #124 @ 0x7c @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, r8 │ │ │ │ cmp r2, fp │ │ │ │ @@ -591535,19 +591535,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [pc, #8] @ 24d7d8 <__cxa_atexit@plt+0x241acc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r2, r7, ip, r7 │ │ │ │ - rsceq r2, r7, r0, lsl #15 │ │ │ │ - strhteq r2, [r7], #120 @ 0x78 │ │ │ │ + rsceq r2, r7, ip, ror r7 │ │ │ │ + rsceq r2, r7, r0, ror #14 │ │ │ │ + smlaleq r2, r7, r8, r7 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - ldrdeq r2, [r7], #120 @ 0x78 @ │ │ │ │ + strhteq r2, [r7], #120 @ 0x78 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24d820 <__cxa_atexit@plt+0x241b14> │ │ │ │ ldr r2, [pc, #36] @ 24d828 <__cxa_atexit@plt+0x241b1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -591556,16 +591556,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 24d82c <__cxa_atexit@plt+0x241b20> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, r8, ror #13 │ │ │ │ - rsceq r2, r7, r0, ror #14 │ │ │ │ + rscseq pc, r5, r8, asr #13 │ │ │ │ + rsceq r2, r7, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24d888 <__cxa_atexit@plt+0x241b7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -591587,23 +591587,23 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, ip, lsl #13 │ │ │ │ + rscseq pc, r5, ip, ror #12 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq r2, r7, r0, lsl #13 │ │ │ │ + rsceq r2, r7, r0, ror #12 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24d9b0 <__cxa_atexit@plt+0x241ca4> │ │ │ │ ldr r7, [pc, #268] @ 24d9f4 <__cxa_atexit@plt+0x241ce8> │ │ │ │ @@ -591676,18 +591676,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - rsceq r2, r7, r0, ror #10 │ │ │ │ - rsceq r2, r7, r0, asr #11 │ │ │ │ + rsceq r2, r7, r0, asr #10 │ │ │ │ + rsceq r2, r7, r0, lsr #11 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - rsceq r2, r7, r4, lsr r5 │ │ │ │ + rsceq r2, r7, r4, lsl r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 24da50 <__cxa_atexit@plt+0x241d44> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -591695,15 +591695,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 24da48 <__cxa_atexit@plt+0x241d3c> │ │ │ │ b 24da60 <__cxa_atexit@plt+0x241d54> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r2, [r7], #68 @ 0x44 @ │ │ │ │ + ldrdeq r2, [r7], #68 @ 0x44 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24dae0 <__cxa_atexit@plt+0x241dd4> │ │ │ │ @@ -591741,25 +591741,25 @@ │ │ │ │ ldr r7, [pc, #20] @ 24db0c <__cxa_atexit@plt+0x241e00> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r2, r7, r4, asr r4 │ │ │ │ + rsceq r2, r7, r4, lsr r4 │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 24db30 <__cxa_atexit@plt+0x241e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, r0, asr #8 │ │ │ │ - rsceq r2, r7, ip, lsr r4 │ │ │ │ + rscseq pc, r5, r0, lsr #8 │ │ │ │ + rsceq r2, r7, ip, lsl r4 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24d8d4 <__cxa_atexit@plt+0x241bc8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -591772,16 +591772,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 24db8c <__cxa_atexit@plt+0x241e80> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, r8, lsl #7 │ │ │ │ - rsceq r2, r7, r0, lsl #8 │ │ │ │ + rscseq pc, r5, r8, ror #6 │ │ │ │ + rsceq r2, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24dbe8 <__cxa_atexit@plt+0x241edc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -591803,23 +591803,23 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r5, ip, lsr #6 │ │ │ │ + rscseq pc, r5, ip, lsl #6 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq r2, r7, r0, lsr #6 │ │ │ │ + rsceq r2, r7, r0, lsl #6 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -591842,17 +591842,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 24dca4 <__cxa_atexit@plt+0x241f98> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - ldrdeq r2, [r7], #36 @ 0x24 @ │ │ │ │ - strdeq r2, [r7], #40 @ 0x28 @ │ │ │ │ + strhteq r2, [r7], #36 @ 0x24 │ │ │ │ ldrdeq r2, [r7], #40 @ 0x28 @ │ │ │ │ + strhteq r2, [r7], #40 @ 0x28 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24dd78 <__cxa_atexit@plt+0x24206c> │ │ │ │ mov r3, r5 │ │ │ │ @@ -591912,20 +591912,20 @@ │ │ │ │ mov sl, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 24ddb8 <__cxa_atexit@plt+0x2420ac> │ │ │ │ add r7, pc, r7 │ │ │ │ bx ip │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - rsceq r2, r7, r0, ror #3 │ │ │ │ - rsceq r2, r7, r0, lsl r2 │ │ │ │ + rsceq r2, r7, r0, asr #3 │ │ │ │ + strdeq r2, [r7], #16 @ │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - strdeq r2, [r7], #28 @ │ │ │ │ - strhteq r2, [r7], #24 │ │ │ │ + ldrdeq r2, [r7], #28 @ │ │ │ │ + smlaleq r2, r7, r8, r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #160] @ 24de84 <__cxa_atexit@plt+0x242178> │ │ │ │ mov r3, r6 │ │ │ │ ldr r8, [r2, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -591964,19 +591964,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 24de88 <__cxa_atexit@plt+0x24217c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - rsceq r2, r7, ip, lsl #2 │ │ │ │ + rsceq r2, r7, ip, ror #1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - strdeq r2, [r7], #8 @ │ │ │ │ - rsceq r2, r7, ip, ror #1 │ │ │ │ + ldrdeq r2, [r7], #8 @ │ │ │ │ + rsceq r2, r7, ip, asr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #15] │ │ │ │ ldr sl, [r7, #27] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ @@ -592005,22 +592005,22 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 24df30 <__cxa_atexit@plt+0x242224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ + rsceq r2, r7, ip, lsr #32 │ │ │ │ rsceq r2, r7, ip, asr #32 │ │ │ │ - rsceq r2, r7, ip, rrx │ │ │ │ - rsceq r2, r7, r4, asr r0 │ │ │ │ + rsceq r2, r7, r4, lsr r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 24dcb8 <__cxa_atexit@plt+0x241fac> │ │ │ │ - rsceq r2, r7, ip, ror #1 │ │ │ │ + rsceq r2, r7, ip, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24df98 <__cxa_atexit@plt+0x24228c> │ │ │ │ ldr r2, [pc, #56] @ 24dfa4 <__cxa_atexit@plt+0x242298> │ │ │ │ @@ -592035,19 +592035,19 @@ │ │ │ │ ldr r3, [pc, #32] @ 24dfb0 <__cxa_atexit@plt+0x2422a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b 9d1e10 <__cxa_atexit@plt+0x9c6104> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, r0, lsl #31 │ │ │ │ - ldrhteq pc, [r5], #68 @ 0x44 @ │ │ │ │ - rscseq pc, r5, r8, lsr #9 │ │ │ │ - rscseq pc, r5, r0, lsr #9 │ │ │ │ - rsceq r2, r7, r0, rrx │ │ │ │ + rscseq lr, r5, r0, ror #30 │ │ │ │ + smlalseq pc, r5, r4, r4 @ │ │ │ │ + rscseq pc, r5, r8, lsl #9 │ │ │ │ + rscseq pc, r5, r0, lsl #9 │ │ │ │ + rsceq r2, r7, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24e004 <__cxa_atexit@plt+0x2422f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #52] @ 24e00c <__cxa_atexit@plt+0x242300> │ │ │ │ @@ -592061,41 +592061,41 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r9, [pc, #20] @ 24e014 <__cxa_atexit@plt+0x242308> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, r4, lsl pc │ │ │ │ + ldrshteq lr, [r5], #228 @ 0xe4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq pc, r5, r4, lsr r4 @ │ │ │ │ - ldrdeq r1, [r7], #252 @ 0xfc @ │ │ │ │ + rscseq pc, r5, r4, lsl r4 @ │ │ │ │ + strhteq r1, [r7], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 24e04c <__cxa_atexit@plt+0x242340> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 24e050 <__cxa_atexit@plt+0x242344> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #16] @ 24e054 <__cxa_atexit@plt+0x242348> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ add r8, r3, #1 │ │ │ │ b 9d3000 <__cxa_atexit@plt+0x9c72f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrshteq pc, [r5], #60 @ 0x3c @ │ │ │ │ - rscseq pc, r5, r4, ror #7 │ │ │ │ - smlaleq r1, r7, r0, pc @ │ │ │ │ + ldrsbteq pc, [r5], #60 @ 0x3c @ │ │ │ │ + rscseq pc, r5, r4, asr #7 │ │ │ │ + rsceq r1, r7, r0, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b f6ac7c <__cxa_atexit@plt+0xf5ef70> │ │ │ │ - rsceq r1, r7, r8, ror #30 │ │ │ │ + rsceq r1, r7, r8, asr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24e0b0 <__cxa_atexit@plt+0x2423a4> │ │ │ │ ldr r2, [pc, #36] @ 24e0b8 <__cxa_atexit@plt+0x2423ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -592104,16 +592104,16 @@ │ │ │ │ ldr r5, [pc, #24] @ 24e0bc <__cxa_atexit@plt+0x2423b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b f6c560 <__cxa_atexit@plt+0xf60854> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, r8, asr lr │ │ │ │ - smlalseq pc, r5, r8, r3 @ │ │ │ │ + rscseq lr, r5, r8, lsr lr │ │ │ │ + rscseq pc, r5, r8, ror r3 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -592140,16 +592140,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 24e148 <__cxa_atexit@plt+0x24243c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rsceq r1, r7, r4, lsr #30 │ │ │ │ rsceq r1, r7, r4, lsl #30 │ │ │ │ + rsceq r1, r7, r4, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp r1, fp │ │ │ │ bcc 24e1f0 <__cxa_atexit@plt+0x2424e4> │ │ │ │ ldr r7, [pc, #200] @ 24e238 <__cxa_atexit@plt+0x24252c> │ │ │ │ @@ -592204,17 +592204,17 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - rsceq r1, r7, r0, asr #28 │ │ │ │ - rsceq r1, r7, r4, ror lr │ │ │ │ - rscseq pc, r5, r4, asr r1 @ │ │ │ │ + rsceq r1, r7, r0, lsr #28 │ │ │ │ + rsceq r1, r7, r4, asr lr │ │ │ │ + rscseq pc, r5, r4, lsr r1 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24e288 <__cxa_atexit@plt+0x24257c> │ │ │ │ @@ -592223,16 +592223,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrhteq pc, [r5], #0 @ │ │ │ │ - strdeq r1, [r7], #216 @ 0xd8 @ │ │ │ │ + smlalseq pc, r5, r0, r0 @ │ │ │ │ + ldrdeq r1, [r7], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24e2f0 <__cxa_atexit@plt+0x2425e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -592248,31 +592248,31 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 2507cc <__cxa_atexit@plt+0x244ac0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r5, r4, lsr ip │ │ │ │ - rsceq r1, r7, ip, lsr #27 │ │ │ │ + rscseq lr, r5, r4, lsl ip │ │ │ │ + rsceq r1, r7, ip, lsl #27 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24e324 <__cxa_atexit@plt+0x242618> │ │ │ │ ldr r2, [pc, #32] @ 24e334 <__cxa_atexit@plt+0x242628> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24e338 <__cxa_atexit@plt+0x24262c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r1, [r7], #212 @ 0xd4 @ │ │ │ │ + strhteq r1, [r7], #212 @ 0xd4 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -592285,76 +592285,76 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24e38c <__cxa_atexit@plt+0x242680> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r1, r7, r0, lsl #27 │ │ │ │ - rsceq r1, r7, r4, asr sp │ │ │ │ + rsceq r1, r7, r0, ror #26 │ │ │ │ + rsceq r1, r7, r4, lsr sp │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24e3b8 <__cxa_atexit@plt+0x2426ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 24e3bc <__cxa_atexit@plt+0x2426b0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq pc, r5, r0, lsl #1 │ │ │ │ - rsceq r1, r7, r4, lsr #26 │ │ │ │ + rscseq pc, r5, r0, rrx │ │ │ │ + rsceq r1, r7, r4, lsl #26 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 24e3f4 <__cxa_atexit@plt+0x2426e8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 24e3f8 <__cxa_atexit@plt+0x2426ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #16] @ 24e3fc <__cxa_atexit@plt+0x2426f0> │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ b 9d3000 <__cxa_atexit@plt+0x9c72f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq pc, r5, r4, asr r0 @ │ │ │ │ - strhteq r1, [r7], #196 @ 0xc4 │ │ │ │ - rsceq r1, r7, r8, asr #25 │ │ │ │ + rscseq pc, r5, r4, lsr r0 @ │ │ │ │ + smlaleq r1, r7, r4, ip │ │ │ │ + rsceq r1, r7, r8, lsr #25 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [pc, #16] @ 24e430 <__cxa_atexit@plt+0x242724> │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #8] │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r1, r7, r0, lsl #25 │ │ │ │ + rsceq r1, r7, r0, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24e45c <__cxa_atexit@plt+0x242750> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 24e460 <__cxa_atexit@plt+0x242754> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbteq lr, [r5], #252 @ 0xfc │ │ │ │ - rsceq r1, r7, r8, ror fp │ │ │ │ + ldrhteq lr, [r5], #252 @ 0xfc │ │ │ │ + rsceq r1, r7, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f6c560 <__cxa_atexit@plt+0xf60854> │ │ │ │ - rsceq r1, r7, r8, ror ip │ │ │ │ + rsceq r1, r7, r8, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24e508 <__cxa_atexit@plt+0x2427fc> │ │ │ │ @@ -592390,18 +592390,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24e530 <__cxa_atexit@plt+0x242824> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ + strhteq r1, [r7], #188 @ 0xbc │ │ │ │ ldrdeq r1, [r7], #188 @ 0xbc @ │ │ │ │ - strdeq r1, [r7], #188 @ 0xbc @ │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - rsceq r1, r7, r0, asr #23 │ │ │ │ + rsceq r1, r7, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r8, r7, #3 │ │ │ │ ldm r8, {r2, r3, r8} │ │ │ │ stmda r5, {r3, r8} │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -592413,15 +592413,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24e58c <__cxa_atexit@plt+0x242880> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - rsceq r1, r7, r0, lsl #23 │ │ │ │ + rsceq r1, r7, r0, ror #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24e5c8 <__cxa_atexit@plt+0x2428bc> │ │ │ │ ldr r3, [pc, #40] @ 24e5d8 <__cxa_atexit@plt+0x2428cc> │ │ │ │ @@ -592433,45 +592433,45 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b f6ac7c <__cxa_atexit@plt+0xf5ef70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24e5e0 <__cxa_atexit@plt+0x2428d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq lr, r5, ip, ror lr │ │ │ │ - smlaleq r1, r7, ip, fp │ │ │ │ - rsceq r1, r7, r0, ror fp │ │ │ │ + rscseq lr, r5, ip, asr lr │ │ │ │ + rsceq r1, r7, ip, ror fp │ │ │ │ + rsceq r1, r7, r0, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 24e60c <__cxa_atexit@plt+0x242900> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 24e610 <__cxa_atexit@plt+0x242904> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq lr, r5, ip, lsr #28 │ │ │ │ - rsceq r1, r7, r0, lsr #22 │ │ │ │ + rscseq lr, r5, ip, lsl #28 │ │ │ │ + rsceq r1, r7, r0, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 24e648 <__cxa_atexit@plt+0x24293c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 24e64c <__cxa_atexit@plt+0x242940> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #16] @ 24e650 <__cxa_atexit@plt+0x242944> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ add r8, r3, #1 │ │ │ │ b 9d3000 <__cxa_atexit@plt+0x9c72f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - rscseq lr, r5, r0, lsl #28 │ │ │ │ - rscseq lr, r5, r8, ror #27 │ │ │ │ - ldrdeq r1, [r7], #160 @ 0xa0 @ │ │ │ │ + rscseq lr, r5, r0, ror #27 │ │ │ │ + rscseq lr, r5, r8, asr #27 │ │ │ │ + strhteq r1, [r7], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #4] │ │ │ │ and r6, r9, #3 │ │ │ │ str r9, [r5] │ │ │ │ @@ -592519,19 +592519,19 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ teqpeq r2, r7, asr r4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq lr, r5, r0, asr r8 │ │ │ │ - rscseq lr, r5, ip, lsr #18 │ │ │ │ rscseq lr, r5, r0, lsr r8 │ │ │ │ + rscseq lr, r5, ip, lsl #18 │ │ │ │ + rscseq lr, r5, r0, lsl r8 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ - rsceq r1, r7, r0, ror #19 │ │ │ │ + rsceq r1, r7, r0, asr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ @@ -592568,42 +592568,42 @@ │ │ │ │ ldr r3, [pc, #36] @ 24e808 <__cxa_atexit@plt+0x242afc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ teqpeq r2, r7, asr r4 @ p-variant is OBSOLETE │ │ │ │ - rscseq lr, r5, r4, ror r7 │ │ │ │ - rscseq lr, r5, r0, asr r8 │ │ │ │ rscseq lr, r5, r4, asr r7 │ │ │ │ + rscseq lr, r5, r0, lsr r8 │ │ │ │ + rscseq lr, r5, r4, lsr r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - rsceq r1, r7, r8, lsl #18 │ │ │ │ + rsceq r1, r7, r8, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 24e830 <__cxa_atexit@plt+0x242b24> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b f5ba28 <__cxa_atexit@plt+0xf4fd1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - rsceq r1, r7, r0, ror #17 │ │ │ │ + rsceq r1, r7, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ ldreq r9, [r5, #4] │ │ │ │ ldrne r9, [pc, #12] @ 24e860 <__cxa_atexit@plt+0x242b54> │ │ │ │ ldrne r9, [pc, r9] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ b f6c560 <__cxa_atexit@plt+0xf60854> │ │ │ │ - ldrsbteq lr, [r5], #180 @ 0xb4 │ │ │ │ - rsceq r1, r7, r0, lsl #18 │ │ │ │ + ldrhteq lr, [r5], #180 @ 0xb4 │ │ │ │ + rsceq r1, r7, r0, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp r5, fp │ │ │ │ @@ -592661,19 +592661,19 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r1, r7, r4, lsl r8 │ │ │ │ - rsceq r1, r7, ip, lsr r8 │ │ │ │ + strdeq r1, [r7], #116 @ 0x74 @ │ │ │ │ + rsceq r1, r7, ip, lsl r8 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - rscseq lr, r5, r0, asr #22 │ │ │ │ - rsceq r1, r7, ip, ror #15 │ │ │ │ + rscseq lr, r5, r0, lsr #22 │ │ │ │ + rsceq r1, r7, ip, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ tst r8, #3 │ │ │ │ @@ -592708,18 +592708,18 @@ │ │ │ │ ldr r7, [pc, #20] @ 24ea28 <__cxa_atexit@plt+0x242d1c> │ │ │ │ add r5, r3, #4 │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rsceq r1, r7, r4, asr r7 │ │ │ │ - @ instruction: 0xfffffc14 │ │ │ │ - rscseq lr, r5, r8, asr sl │ │ │ │ rsceq r1, r7, r4, lsr r7 │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + rscseq lr, r5, r8, lsr sl │ │ │ │ + rsceq r1, r7, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #104] @ 24eab4 <__cxa_atexit@plt+0x242da8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -592744,18 +592744,18 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24eab8 <__cxa_atexit@plt+0x242dac> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r1, r7, r0, asr #13 │ │ │ │ + rsceq r1, r7, r0, lsr #13 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ - ldrhteq lr, [r5], #152 @ 0x98 │ │ │ │ - rsceq r1, r7, r4, lsr #13 │ │ │ │ + smlalseq lr, r5, r8, r9 │ │ │ │ + rsceq r1, r7, r4, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24eb08 <__cxa_atexit@plt+0x242dfc> │ │ │ │ @@ -592771,17 +592771,17 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 24eb28 <__cxa_atexit@plt+0x242e1c> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - rscseq lr, r5, r0, asr #18 │ │ │ │ - rsceq r1, r7, r4, asr r6 │ │ │ │ - rsceq r1, r7, r4, asr r6 │ │ │ │ + rscseq lr, r5, r0, lsr #18 │ │ │ │ + rsceq r1, r7, r4, lsr r6 │ │ │ │ + rsceq r1, r7, r4, lsr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp r2, fp │ │ │ │ bcc 24ebec <__cxa_atexit@plt+0x242ee0> │ │ │ │ ldr r1, [pc, #168] @ 24ebf4 <__cxa_atexit@plt+0x242ee8> │ │ │ │ mov r3, r5 │ │ │ │ @@ -592824,19 +592824,19 @@ │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - smlalseq lr, r5, r0, r3 │ │ │ │ + rscseq lr, r5, r0, ror r3 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - rsceq r1, r7, r8, ror r5 │ │ │ │ + rsceq r1, r7, r8, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r2, #3 │ │ │ │ @@ -592864,15 +592864,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - rsceq r1, r7, r8, ror #9 │ │ │ │ + rsceq r1, r7, r8, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #64] @ 24ecf0 <__cxa_atexit@plt+0x242fe4> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -592888,15 +592888,15 @@ │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ b 262fb8 <__cxa_atexit@plt+0x2572ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - rsceq r1, r7, r8, lsl #9 │ │ │ │ + rsceq r1, r7, r8, ror #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #24] @ 24ed28 <__cxa_atexit@plt+0x24301c> │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ @@ -592917,15 +592917,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - ldrsbteq lr, [r5], #88 @ 0x58 │ │ │ │ + ldrhteq lr, [r5], #88 @ 0x58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24eda4 <__cxa_atexit@plt+0x243098> │ │ │ │ ldr r5, [pc, #36] @ 24edb4 <__cxa_atexit@plt+0x2430a8> │ │ │ │ @@ -592936,17 +592936,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24edbc <__cxa_atexit@plt+0x2430b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r5, r0, lsr #13 │ │ │ │ - rsceq r1, r7, ip, ror #7 │ │ │ │ - rsceq r1, r7, r0, asr #7 │ │ │ │ + rscseq lr, r5, r0, lsl #13 │ │ │ │ + rsceq r1, r7, ip, asr #7 │ │ │ │ + rsceq r1, r7, r0, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24edfc <__cxa_atexit@plt+0x2430f0> │ │ │ │ @@ -592957,15 +592957,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - rsceq r1, r7, r4, lsl #7 │ │ │ │ + rsceq r1, r7, r4, ror #6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24ee44 <__cxa_atexit@plt+0x243138> │ │ │ │ ldr r5, [pc, #36] @ 24ee54 <__cxa_atexit@plt+0x243148> │ │ │ │ @@ -592976,17 +592976,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24ee5c <__cxa_atexit@plt+0x243150> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, r5, r0, lsl #12 │ │ │ │ - rsceq r1, r7, ip, asr #6 │ │ │ │ - smlaleq r1, r7, ip, r2 │ │ │ │ + rscseq lr, r5, r0, ror #11 │ │ │ │ + rsceq r1, r7, ip, lsr #6 │ │ │ │ + rsceq r1, r7, ip, ror r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24ef3c <__cxa_atexit@plt+0x243230> │ │ │ │ ldr r2, [pc, #212] @ 24ef58 <__cxa_atexit@plt+0x24324c> │ │ │ │ @@ -593041,20 +593041,20 @@ │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 24ef68 <__cxa_atexit@plt+0x24325c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - rscseq lr, r5, r8, asr r0 │ │ │ │ + rscseq lr, r5, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - strhteq r1, [r7], #16 │ │ │ │ + smlaleq r1, r7, r0, r1 │ │ │ │ @ instruction: 0xfffff490 │ │ │ │ - rsceq r1, r7, ip, lsl #3 │ │ │ │ + rsceq r1, r7, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -593062,15 +593062,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 24efa4 <__cxa_atexit@plt+0x243298> │ │ │ │ b 24efbc <__cxa_atexit@plt+0x2432b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rsceq r1, r7, ip, asr #2 │ │ │ │ + rsceq r1, r7, ip, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #100] @ 24f02c <__cxa_atexit@plt+0x243320> │ │ │ │ ldr r2, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -593094,17 +593094,17 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24f030 <__cxa_atexit@plt+0x243324> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r1, [r7], #12 @ │ │ │ │ + strhteq r1, [r7], #12 │ │ │ │ @ instruction: 0xfffff390 │ │ │ │ - rsceq r1, r7, r4, asr #1 │ │ │ │ + rsceq r1, r7, r4, lsr #1 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ asr r3, r2, #31 │ │ │ │ stm r5, {r3, r8} │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -593117,15 +593117,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24f08c <__cxa_atexit@plt+0x243380> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ - rsceq r1, r7, r0, lsl #1 │ │ │ │ + rsceq r1, r7, r0, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24f0c4 <__cxa_atexit@plt+0x2433b8> │ │ │ │ ldr r5, [pc, #36] @ 24f0d4 <__cxa_atexit@plt+0x2433c8> │ │ │ │ @@ -593136,17 +593136,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24f0dc <__cxa_atexit@plt+0x2433d0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq lr, r5, r0, lsl #7 │ │ │ │ - rsceq r1, r7, ip, ror #1 │ │ │ │ - rsceq r1, r7, ip, lsl r0 │ │ │ │ + rscseq lr, r5, r0, ror #6 │ │ │ │ + rsceq r1, r7, ip, asr #1 │ │ │ │ + strdeq r0, [r7], #252 @ 0xfc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f11c <__cxa_atexit@plt+0x243410> │ │ │ │ @@ -593157,15 +593157,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - rsceq r1, r7, r4, lsl #1 │ │ │ │ + rsceq r1, r7, r4, rrx │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24f164 <__cxa_atexit@plt+0x243458> │ │ │ │ ldr r5, [pc, #36] @ 24f174 <__cxa_atexit@plt+0x243468> │ │ │ │ @@ -593176,17 +593176,17 @@ │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24f17c <__cxa_atexit@plt+0x243470> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, r5, r0, ror #5 │ │ │ │ - rsceq r1, r7, ip, asr #32 │ │ │ │ - rsceq r1, r7, r0, asr r0 │ │ │ │ + rscseq lr, r5, r0, asr #5 │ │ │ │ + rsceq r1, r7, ip, lsr #32 │ │ │ │ + rsceq r1, r7, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24f244 <__cxa_atexit@plt+0x243538> │ │ │ │ @@ -593235,19 +593235,19 @@ │ │ │ │ b 24f254 <__cxa_atexit@plt+0x243548> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ strtle r1, [r5], #0 │ │ │ │ - rscseq sp, r5, r4, lsr #26 │ │ │ │ - rscseq sp, r5, r0, lsr #26 │ │ │ │ - ldrshteq sp, [r5], #220 @ 0xdc │ │ │ │ + rscseq sp, r5, r4, lsl #26 │ │ │ │ + rscseq sp, r5, r0, lsl #26 │ │ │ │ + ldrsbteq sp, [r5], #220 @ 0xdc │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq sp, r5, r4, ror #25 │ │ │ │ + rscseq sp, r5, r4, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f2ac <__cxa_atexit@plt+0x2435a0> │ │ │ │ @@ -593256,16 +593256,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq lr, r5, r8, lsr #3 │ │ │ │ - rsceq r0, r7, r0, lsr pc │ │ │ │ + rscseq lr, r5, r8, lsl #3 │ │ │ │ + rsceq r0, r7, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 24f320 <__cxa_atexit@plt+0x243614> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593284,18 +593284,18 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r0, lsl ip │ │ │ │ - rscseq lr, r5, r8, asr #2 │ │ │ │ - rscseq sp, r5, ip, ror #23 │ │ │ │ - rsceq r0, r7, r0, ror #29 │ │ │ │ + ldrshteq sp, [r5], #176 @ 0xb0 │ │ │ │ + rscseq lr, r5, r8, lsr #2 │ │ │ │ + rscseq sp, r5, ip, asr #23 │ │ │ │ + rsceq r0, r7, r0, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24f3a0 <__cxa_atexit@plt+0x243694> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593317,62 +593317,62 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - rscseq sp, r5, ip, lsl #23 │ │ │ │ - rscseq sp, r5, r8, lsr lr │ │ │ │ - rscseq sp, r5, r8, ror #22 │ │ │ │ - rsceq r0, r7, ip, asr lr │ │ │ │ + rscseq sp, r5, ip, ror #22 │ │ │ │ + rscseq sp, r5, r8, lsl lr │ │ │ │ + rscseq sp, r5, r8, asr #22 │ │ │ │ + rsceq r0, r7, ip, lsr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 24f3f0 <__cxa_atexit@plt+0x2436e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 24f3f4 <__cxa_atexit@plt+0x2436e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 24f3f8 <__cxa_atexit@plt+0x2436ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r5, r4, ror #27 │ │ │ │ - rscseq sp, r5, r0, lsl fp │ │ │ │ - rsceq r0, r7, r8, lsl lr │ │ │ │ + rscseq sp, r5, r4, asr #27 │ │ │ │ + ldrshteq sp, [r5], #160 @ 0xa0 │ │ │ │ + strdeq r0, [r7], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 24f420 <__cxa_atexit@plt+0x243714> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b ec1e18 <__cxa_atexit@plt+0xeb610c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r0, [r7], #208 @ 0xd0 @ │ │ │ │ + ldrdeq r0, [r7], #208 @ 0xd0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [pc, #32] @ 24f45c <__cxa_atexit@plt+0x243750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #24] @ 24f460 <__cxa_atexit@plt+0x243754> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 24f464 <__cxa_atexit@plt+0x243758> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rscseq sp, r5, ip, ror sp │ │ │ │ - rscseq sp, r5, r4, lsr #21 │ │ │ │ - rsceq r0, r7, r0, lsr #27 │ │ │ │ + rscseq sp, r5, ip, asr sp │ │ │ │ + rscseq sp, r5, r4, lsl #21 │ │ │ │ + rsceq r0, r7, r0, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ec1e18 <__cxa_atexit@plt+0xeb610c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -593396,24 +593396,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24f4ec <__cxa_atexit@plt+0x2437e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sp, r5, ip, lsr #21 │ │ │ │ - rsceq r0, r7, ip, asr sp │ │ │ │ + rscseq sp, r5, ip, lsl #21 │ │ │ │ + rsceq r0, r7, ip, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 24f50c <__cxa_atexit@plt+0x243800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r4, ror #20 │ │ │ │ + rscseq sp, r5, r4, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24f560 <__cxa_atexit@plt+0x243854> │ │ │ │ ldr r3, [pc, #64] @ 24f570 <__cxa_atexit@plt+0x243864> │ │ │ │ @@ -593431,16 +593431,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 24f578 <__cxa_atexit@plt+0x24386c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - rscseq sp, r5, r0, lsr #20 │ │ │ │ - ldrdeq r0, [r7], #192 @ 0xc0 @ │ │ │ │ + rscseq sp, r5, r0, lsl #20 │ │ │ │ + strhteq r0, [r7], #192 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 24f5e8 <__cxa_atexit@plt+0x2438dc> │ │ │ │ ldr r3, [pc, #116] @ 24f610 <__cxa_atexit@plt+0x243904> │ │ │ │ @@ -593471,16 +593471,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rsceq r0, r7, r0, asr ip │ │ │ │ - rscseq sp, r5, r4, lsl #25 │ │ │ │ + rsceq r0, r7, r0, lsr ip │ │ │ │ + rscseq sp, r5, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24f654 <__cxa_atexit@plt+0x243948> │ │ │ │ @@ -593490,15 +593490,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r5, r4, lsl #24 │ │ │ │ + rscseq sp, r5, r4, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24f6b4 <__cxa_atexit@plt+0x2439a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593513,15 +593513,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 24f6c0 <__cxa_atexit@plt+0x2439b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, ip, ror #16 │ │ │ │ + rscseq sp, r5, ip, asr #16 │ │ │ │ strhteq r8, [r2], #62 @ 0x3e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ @@ -593540,26 +593540,26 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 24f730 <__cxa_atexit@plt+0x243a24> │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq sp, r5, r0, asr #26 │ │ │ │ - rscseq sp, r5, r4, asr #16 │ │ │ │ - rsceq r0, r7, ip, ror #22 │ │ │ │ - rsceq r0, r7, r8, lsr fp │ │ │ │ + rscseq sp, r5, r0, lsr #26 │ │ │ │ + rscseq sp, r5, r4, lsr #16 │ │ │ │ + rsceq r0, r7, ip, asr #22 │ │ │ │ + rsceq r0, r7, r8, lsl fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 24f754 <__cxa_atexit@plt+0x243a48> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - rsceq r0, r7, r4, lsr #22 │ │ │ │ + rsceq r0, r7, r4, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 24f770 <__cxa_atexit@plt+0x243a64> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ strdeq r8, [r2], #42 @ 0x2a @ │ │ │ │ @@ -593596,33 +593596,33 @@ │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24f808 <__cxa_atexit@plt+0x243afc> │ │ │ │ mov r9, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlaleq r0, r7, ip, sl │ │ │ │ + rsceq r0, r7, ip, ror sl │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - rscseq sp, r5, r8, ror #24 │ │ │ │ - rscseq sp, r5, ip, ror #14 │ │ │ │ + rscseq sp, r5, r8, asr #24 │ │ │ │ + rscseq sp, r5, ip, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 24f84c <__cxa_atexit@plt+0x243b40> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ rsceq r8, r2, lr, lsl r2 │ │ │ │ - rsceq r0, r7, r4, asr #20 │ │ │ │ + rsceq r0, r7, r4, lsr #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ @@ -593651,37 +593651,37 @@ │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 24f8e4 <__cxa_atexit@plt+0x243bd8> │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r7], #144 @ 0x90 @ │ │ │ │ + strhteq r0, [r7], #144 @ 0x90 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - smlalseq sp, r5, r0, fp │ │ │ │ - smlalseq sp, r5, r4, r6 │ │ │ │ + rscseq sp, r5, r0, ror fp │ │ │ │ + rscseq sp, r5, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b ada138 <__cxa_atexit@plt+0xace42c> │ │ │ │ - smlaleq r0, r7, r4, r9 │ │ │ │ + rsceq r0, r7, r4, ror r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 24f938 <__cxa_atexit@plt+0x243c2c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rsceq r0, r7, r0, lsl #19 │ │ │ │ - smlaleq r0, r7, ip, r9 │ │ │ │ + rsceq r0, r7, r0, ror #18 │ │ │ │ + rsceq r0, r7, ip, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24f994 <__cxa_atexit@plt+0x243c88> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593697,17 +593697,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 9d4414 <__cxa_atexit@plt+0x9c8708> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r5, r0, r5 │ │ │ │ - ldrhteq sp, [r5], #168 @ 0xa8 │ │ │ │ - rsceq r0, r7, r4, asr #18 │ │ │ │ + rscseq sp, r5, r0, ror r5 │ │ │ │ + smlalseq sp, r5, r8, sl │ │ │ │ + rsceq r0, r7, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24f9dc <__cxa_atexit@plt+0x243cd0> │ │ │ │ ldr r2, [pc, #32] @ 24f9e4 <__cxa_atexit@plt+0x243cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -593715,31 +593715,31 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, #16] @ 24f9e8 <__cxa_atexit@plt+0x243cdc> │ │ │ │ add r7, pc, r7 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r8, lsr #10 │ │ │ │ - rsceq r0, r7, r8, lsl r9 │ │ │ │ + rscseq sp, r5, r8, lsl #10 │ │ │ │ + strdeq r0, [r7], #136 @ 0x88 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24fa1c <__cxa_atexit@plt+0x243d10> │ │ │ │ ldr r2, [pc, #28] @ 24fa24 <__cxa_atexit@plt+0x243d18> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r4, ror #9 │ │ │ │ + rscseq sp, r5, r4, asr #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24fa98 <__cxa_atexit@plt+0x243d8c> │ │ │ │ ldr r2, [pc, #88] @ 24faa0 <__cxa_atexit@plt+0x243d94> │ │ │ │ @@ -593763,15 +593763,15 @@ │ │ │ │ ldr r7, [pc, #20] @ 24faa4 <__cxa_atexit@plt+0x243d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq sp, r5, r8, ror #17 │ │ │ │ + rscseq sp, r5, r8, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #115 @ 0x73 │ │ │ │ bne 24fad0 <__cxa_atexit@plt+0x243dc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -593779,15 +593779,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #8] @ 24fae4 <__cxa_atexit@plt+0x243dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - smlalseq sp, r5, ip, r8 │ │ │ │ + rscseq sp, r5, ip, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -593811,15 +593811,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - rscseq sp, r5, r8, lsr #18 │ │ │ │ + rscseq sp, r5, r8, lsl #18 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -593832,15 +593832,15 @@ │ │ │ │ sub r8, r6, #3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq r0, r7, ip, lsr #14 │ │ │ │ + rsceq r0, r7, ip, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -593860,16 +593860,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 24fc28 <__cxa_atexit@plt+0x243f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsceq r0, r7, r4, ror #13 │ │ │ │ - ldrdeq r0, [r7], #108 @ 0x6c @ │ │ │ │ + rsceq r0, r7, r4, asr #13 │ │ │ │ + strhteq r0, [r7], #108 @ 0x6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #20 │ │ │ │ cmp r9, fp │ │ │ │ bcc 24fcb0 <__cxa_atexit@plt+0x243fa4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -593896,29 +593896,29 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b d57d70 <__cxa_atexit@plt+0xd4c064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r0, lsr #5 │ │ │ │ - rscseq sp, r5, ip, lsl #5 │ │ │ │ - rscseq sp, r5, r8, lsl r3 │ │ │ │ - rscseq sp, r5, r8, lsl r3 │ │ │ │ - rsceq r0, r7, r4, ror #12 │ │ │ │ - rsceq r0, r7, r8, asr #12 │ │ │ │ + rscseq sp, r5, r0, lsl #5 │ │ │ │ + rscseq sp, r5, ip, ror #4 │ │ │ │ + ldrshteq sp, [r5], #40 @ 0x28 │ │ │ │ + ldrshteq sp, [r5], #40 @ 0x28 │ │ │ │ + rsceq r0, r7, r4, asr #12 │ │ │ │ + rsceq r0, r7, r8, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 24fcec <__cxa_atexit@plt+0x243fe0> │ │ │ │ add r8, pc, r8 │ │ │ │ b e44130 <__cxa_atexit@plt+0xe38424> │ │ │ │ - rsceq r0, r7, r8, lsr r6 │ │ │ │ - rsceq r0, r7, r4, lsr r6 │ │ │ │ + rsceq r0, r7, r8, lsl r6 │ │ │ │ + rsceq r0, r7, r4, lsl r6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24fd2c <__cxa_atexit@plt+0x244020> │ │ │ │ @@ -593931,16 +593931,16 @@ │ │ │ │ b e448e0 <__cxa_atexit@plt+0xe38bd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 24fd48 <__cxa_atexit@plt+0x24403c> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r0, r7, ip, lsl #12 │ │ │ │ - strdeq r0, [r7], #92 @ 0x5c @ │ │ │ │ + rsceq r0, r7, ip, ror #11 │ │ │ │ + ldrdeq r0, [r7], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 24fd80 <__cxa_atexit@plt+0x244074> │ │ │ │ @@ -593949,15 +593949,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r5, ip, lsl r2 │ │ │ │ + ldrshteq sp, [r5], #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 24fdf0 <__cxa_atexit@plt+0x2440e4> │ │ │ │ ldr r2, [pc, #72] @ 24fdf8 <__cxa_atexit@plt+0x2440ec> │ │ │ │ @@ -593977,26 +593977,26 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq sp, r5, r0, lsr #11 │ │ │ │ + rscseq sp, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ cmp r7, #115 @ 0x73 │ │ │ │ ldreq r7, [r5, #-4] │ │ │ │ ldrne r7, [pc, #8] @ 24fe28 <__cxa_atexit@plt+0x24411c> │ │ │ │ ldrne r7, [pc, r7] │ │ │ │ addne r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r8, asr r5 │ │ │ │ + rscseq sp, r5, r8, lsr r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -594023,20 +594023,20 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 24fec4 <__cxa_atexit@plt+0x2441b8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sp, [r5], #80 @ 0x50 │ │ │ │ + ldrsbteq sp, [r5], #80 @ 0x50 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rscseq sp, r5, r8, ror #11 │ │ │ │ - rscseq sp, r5, r4, lsl #10 │ │ │ │ - smlaleq r0, r7, r0, r4 │ │ │ │ - rsceq r0, r7, r0, lsr #8 │ │ │ │ + rscseq sp, r5, r8, asr #11 │ │ │ │ + rscseq sp, r5, r4, ror #9 │ │ │ │ + rsceq r0, r7, r0, ror r4 │ │ │ │ + rsceq r0, r7, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 24ff0c <__cxa_atexit@plt+0x244200> │ │ │ │ ldr r2, [pc, #44] @ 24ff18 <__cxa_atexit@plt+0x24420c> │ │ │ │ @@ -594048,18 +594048,18 @@ │ │ │ │ add r9, r7, #1 │ │ │ │ ldr r7, [pc, #24] @ 24ff20 <__cxa_atexit@plt+0x244214> │ │ │ │ add r7, pc, r7 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r5, r0 │ │ │ │ - rsceq r0, r7, r4, asr #8 │ │ │ │ - rsceq r0, r7, r8, ror #7 │ │ │ │ - rsceq r0, r7, r0, asr #7 │ │ │ │ + rscseq ip, r5, r0, ror #31 │ │ │ │ + rsceq r0, r7, r4, lsr #8 │ │ │ │ + rsceq r0, r7, r8, asr #7 │ │ │ │ + rsceq r0, r7, r0, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -594076,24 +594076,24 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 24ff8c <__cxa_atexit@plt+0x244280> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rscseq sp, r5, r8, lsl r4 │ │ │ │ - rsceq r0, r7, r4, asr #7 │ │ │ │ + ldrshteq sp, [r5], #56 @ 0x38 │ │ │ │ + rsceq r0, r7, r4, lsr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r9, [pc, #4] @ 24ffa8 <__cxa_atexit@plt+0x24429c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ - smlalseq sp, r5, r0, r4 │ │ │ │ - rsceq r0, r7, r4, lsr #4 │ │ │ │ + rscseq sp, r5, r0, ror r4 │ │ │ │ + rsceq r0, r7, r4, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 250070 <__cxa_atexit@plt+0x244364> │ │ │ │ @@ -594142,19 +594142,19 @@ │ │ │ │ b 250080 <__cxa_atexit@plt+0x244374> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ strtle r1, [r5], #0 │ │ │ │ - ldrshteq ip, [r5], #232 @ 0xe8 │ │ │ │ - ldrshteq ip, [r5], #228 @ 0xe4 │ │ │ │ - ldrsbteq ip, [r5], #240 @ 0xf0 │ │ │ │ + ldrsbteq ip, [r5], #232 @ 0xe8 │ │ │ │ + ldrsbteq ip, [r5], #228 @ 0xe4 │ │ │ │ + ldrhteq ip, [r5], #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrhteq ip, [r5], #232 @ 0xe8 │ │ │ │ + smlalseq ip, r5, r8, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2500d8 <__cxa_atexit@plt+0x2443cc> │ │ │ │ @@ -594163,16 +594163,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r5, ip, lsl #7 │ │ │ │ - smlaleq r0, r7, r8, r2 │ │ │ │ + rscseq sp, r5, ip, ror #6 │ │ │ │ + rsceq r0, r7, r8, ror r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2501b0 <__cxa_atexit@plt+0x2444a4> │ │ │ │ ldr r3, [pc, #204] @ 2501d8 <__cxa_atexit@plt+0x2444cc> │ │ │ │ @@ -594225,22 +594225,22 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - smlaleq r0, r7, r0, r0 │ │ │ │ - rsceq r0, r7, r8, lsl #1 │ │ │ │ - rsceq r0, r7, r4, asr #4 │ │ │ │ - rsceq r0, r7, ip, lsr r2 │ │ │ │ - rsceq r0, r7, r8, ror #3 │ │ │ │ - rscseq sp, r5, r8, asr #1 │ │ │ │ - rscseq sp, r5, r8, lsl #5 │ │ │ │ - rsceq r0, r7, ip, lsl #3 │ │ │ │ + rsceq r0, r7, r0, ror r0 │ │ │ │ + rsceq r0, r7, r8, rrx │ │ │ │ + rsceq r0, r7, r4, lsr #4 │ │ │ │ + rsceq r0, r7, ip, lsl r2 │ │ │ │ + rsceq r0, r7, r8, asr #3 │ │ │ │ + rscseq sp, r5, r8, lsr #1 │ │ │ │ + rscseq sp, r5, r8, ror #4 │ │ │ │ + rsceq r0, r7, ip, ror #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 250230 <__cxa_atexit@plt+0x244524> │ │ │ │ cmp r3, #3 │ │ │ │ bne 250248 <__cxa_atexit@plt+0x24453c> │ │ │ │ @@ -594275,31 +594275,31 @@ │ │ │ │ ldr r9, [pc, #40] @ 2502b8 <__cxa_atexit@plt+0x2445ac> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq pc, r6, r8, lsr #31 │ │ │ │ - rsceq pc, r6, r0, lsr #31 │ │ │ │ - rsceq r0, r7, r0, asr r1 │ │ │ │ - rsceq r0, r7, r8, asr #2 │ │ │ │ - ldrsbteq ip, [r5], #248 @ 0xf8 │ │ │ │ - rscseq sp, r5, r4, lsr #3 │ │ │ │ + rsceq pc, r6, r8, lsl #31 │ │ │ │ + rsceq pc, r6, r0, lsl #31 │ │ │ │ + rsceq r0, r7, r0, lsr r1 │ │ │ │ + rsceq r0, r7, r8, lsr #2 │ │ │ │ + ldrhteq ip, [r5], #248 @ 0xf8 │ │ │ │ + rscseq sp, r5, r4, lsl #3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 2502e0 <__cxa_atexit@plt+0x2445d4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 9d3000 <__cxa_atexit@plt+0x9c72f4> │ │ │ │ - rscseq sp, r5, r0, ror #2 │ │ │ │ - rsceq r0, r7, ip, lsl #2 │ │ │ │ + rscseq sp, r5, r0, asr #2 │ │ │ │ + rsceq r0, r7, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25031c <__cxa_atexit@plt+0x244610> │ │ │ │ ldr r3, [pc, #36] @ 25032c <__cxa_atexit@plt+0x244620> │ │ │ │ @@ -594310,45 +594310,45 @@ │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 250334 <__cxa_atexit@plt+0x244628> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq sp, r5, r4, ror #1 │ │ │ │ - rsceq r0, r7, r4, ror #1 │ │ │ │ - strhteq r0, [r7], #12 │ │ │ │ + rscseq sp, r5, r4, asr #1 │ │ │ │ + rsceq r0, r7, r4, asr #1 │ │ │ │ + smlaleq r0, r7, ip, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 250364 <__cxa_atexit@plt+0x244658> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 250368 <__cxa_atexit@plt+0x24465c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - smlalseq sp, r5, ip, r0 │ │ │ │ - rsceq r0, r7, r8, ror r0 │ │ │ │ + rscseq sp, r5, ip, ror r0 │ │ │ │ + rsceq r0, r7, r8, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 25039c <__cxa_atexit@plt+0x244690> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 2503a0 <__cxa_atexit@plt+0x244694> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 2503a4 <__cxa_atexit@plt+0x244698> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, r6, r4, asr lr @ │ │ │ │ - rsceq pc, r6, ip, asr #28 │ │ │ │ - rsceq r0, r7, r0, lsr r0 │ │ │ │ + rsceq pc, r6, r4, lsr lr @ │ │ │ │ + rsceq pc, r6, ip, lsr #28 │ │ │ │ + rsceq r0, r7, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 2503cc <__cxa_atexit@plt+0x2446c0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -594390,15 +594390,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - ldrsbteq ip, [r5], #252 @ 0xfc │ │ │ │ + ldrhteq ip, [r5], #252 @ 0xfc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 2504e0 <__cxa_atexit@plt+0x2447d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -594419,15 +594419,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r5, r8, asr #30 │ │ │ │ + rscseq ip, r5, r8, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250528 <__cxa_atexit@plt+0x24481c> │ │ │ │ @@ -594439,16 +594439,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrshteq ip, [r5], #224 @ 0xe0 │ │ │ │ - ldrdeq pc, [r6], #236 @ 0xec @ │ │ │ │ + ldrsbteq ip, [r5], #224 @ 0xe0 │ │ │ │ + strhteq pc, [r6], #236 @ 0xec @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2505a8 <__cxa_atexit@plt+0x24489c> │ │ │ │ ldr r2, [pc, #88] @ 2505b0 <__cxa_atexit@plt+0x2448a4> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -594471,46 +594471,46 @@ │ │ │ │ mov r5, r3 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq ip, r5, r8, lsl #19 │ │ │ │ + rscseq ip, r5, r8, ror #18 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - rscseq ip, r5, r4, ror #28 │ │ │ │ - rsceq pc, r6, r4, asr lr @ │ │ │ │ + rscseq ip, r5, r4, asr #28 │ │ │ │ + rsceq pc, r6, r4, lsr lr @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2505f4 <__cxa_atexit@plt+0x2448e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 2505f8 <__cxa_atexit@plt+0x2448ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq ip, r5, ip, lsl #28 │ │ │ │ - rsceq pc, r6, r8, lsl lr @ │ │ │ │ + rscseq ip, r5, ip, ror #27 │ │ │ │ + strdeq pc, [r6], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 250628 <__cxa_atexit@plt+0x24491c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 25062c <__cxa_atexit@plt+0x244920> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq ip, r5, r0, lsl lr │ │ │ │ - rsceq pc, r6, r8, lsr #27 │ │ │ │ + ldrshteq ip, [r5], #208 @ 0xd0 │ │ │ │ + rsceq pc, r6, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 250654 <__cxa_atexit@plt+0x244948> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -594552,15 +594552,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq ip, r5, r4, asr sp │ │ │ │ + rscseq ip, r5, r4, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 250768 <__cxa_atexit@plt+0x244a5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -594581,15 +594581,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r5, r0, asr #25 │ │ │ │ + rscseq ip, r5, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2507b0 <__cxa_atexit@plt+0x244aa4> │ │ │ │ @@ -594601,15 +594601,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r5, r8, ror #24 │ │ │ │ + rscseq ip, r5, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -594625,26 +594625,26 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 250820 <__cxa_atexit@plt+0x244b14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - rscseq ip, r5, ip, asr ip │ │ │ │ - rsceq pc, r6, ip, lsl ip @ │ │ │ │ + rscseq ip, r5, ip, lsr ip │ │ │ │ + strdeq pc, [r6], #188 @ 0xbc @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 250844 <__cxa_atexit@plt+0x244b38> │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 9d2e38 <__cxa_atexit@plt+0x9c712c> │ │ │ │ - ldrshteq ip, [r5], #188 @ 0xbc │ │ │ │ - rsceq pc, r6, r8, lsl #24 │ │ │ │ + ldrsbteq ip, [r5], #188 @ 0xbc │ │ │ │ + rsceq pc, r6, r8, ror #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2508f0 <__cxa_atexit@plt+0x244be4> │ │ │ │ @@ -594685,20 +594685,20 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #32] @ 25091c <__cxa_atexit@plt+0x244c10> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - rscseq ip, r5, ip, asr fp │ │ │ │ - rscseq ip, r5, r0, ror fp │ │ │ │ + rscseq ip, r5, ip, lsr fp │ │ │ │ + rscseq ip, r5, r0, asr fp │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq pc, r6, r4, ror fp @ │ │ │ │ - rsceq pc, r6, r4, lsr fp @ │ │ │ │ + rsceq pc, r6, r4, asr fp @ │ │ │ │ + rsceq pc, r6, r4, lsl fp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 250950 <__cxa_atexit@plt+0x244c44> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -594720,40 +594720,40 @@ │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r7, [pc, #16] @ 25099c <__cxa_atexit@plt+0x244c90> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - ldrhteq ip, [r5], #164 @ 0xa4 │ │ │ │ - rscseq ip, r5, ip, asr #21 │ │ │ │ + smlalseq ip, r5, r4, sl │ │ │ │ + rscseq ip, r5, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq pc, r6, r0, lsr #21 │ │ │ │ + rsceq pc, r6, r0, lsl #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f7b7a8 <__cxa_atexit@plt+0xf6fa9c> │ │ │ │ - rsceq pc, r6, r4, lsl #21 │ │ │ │ + rsceq pc, r6, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f7b7a8 <__cxa_atexit@plt+0xf6fa9c> │ │ │ │ - rsceq pc, r6, r8, ror #20 │ │ │ │ + rsceq pc, r6, r8, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f7b7a8 <__cxa_atexit@plt+0xf6fa9c> │ │ │ │ - strdeq pc, [r6], #152 @ 0x98 @ │ │ │ │ + ldrdeq pc, [r6], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250a40 <__cxa_atexit@plt+0x244d34> │ │ │ │ ldr r3, [pc, #44] @ 250a48 <__cxa_atexit@plt+0x244d3c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -594765,45 +594765,45 @@ │ │ │ │ ldr r3, [pc, #24] @ 250a50 <__cxa_atexit@plt+0x244d44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq ip, r5, r4, asr #9 │ │ │ │ - rscseq ip, r5, r0, asr #19 │ │ │ │ - rsceq pc, r6, r0, lsr #19 │ │ │ │ + rscseq ip, r5, r4, lsr #9 │ │ │ │ + rscseq ip, r5, r0, lsr #19 │ │ │ │ + rsceq pc, r6, r0, lsl #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 250a80 <__cxa_atexit@plt+0x244d74> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 250a84 <__cxa_atexit@plt+0x244d78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq ip, r5, r0, lsl #19 │ │ │ │ - rsceq pc, r6, ip, asr r9 @ │ │ │ │ + rscseq ip, r5, r0, ror #18 │ │ │ │ + rsceq pc, r6, ip, lsr r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 250ab8 <__cxa_atexit@plt+0x244dac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 250abc <__cxa_atexit@plt+0x244db0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 250ac0 <__cxa_atexit@plt+0x244db4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, r6, r8, lsr r7 @ │ │ │ │ - rsceq pc, r6, r0, lsr r7 @ │ │ │ │ - rsceq pc, r6, r4, lsl r9 @ │ │ │ │ + rsceq pc, r6, r8, lsl r7 @ │ │ │ │ + rsceq pc, r6, r0, lsl r7 @ │ │ │ │ + strdeq pc, [r6], #132 @ 0x84 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 250ae8 <__cxa_atexit@plt+0x244ddc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -594845,15 +594845,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq ip, r5, r0, asr #17 │ │ │ │ + rscseq ip, r5, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 250bfc <__cxa_atexit@plt+0x244ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -594874,15 +594874,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r5, ip, lsr #16 │ │ │ │ + rscseq ip, r5, ip, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250c44 <__cxa_atexit@plt+0x244f38> │ │ │ │ @@ -594894,15 +594894,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrsbteq ip, [r5], #116 @ 0x74 │ │ │ │ + ldrhteq ip, [r5], #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 250ca4 <__cxa_atexit@plt+0x244f98> │ │ │ │ @@ -594923,18 +594923,18 @@ │ │ │ │ b 250cb4 <__cxa_atexit@plt+0x244fa8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 250cc4 <__cxa_atexit@plt+0x244fb8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strhteq pc, [r6], #124 @ 0x7c @ │ │ │ │ - rscseq ip, r5, r4, ror r2 │ │ │ │ + smlaleq pc, r6, ip, r7 @ │ │ │ │ + rscseq ip, r5, r4, asr r2 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rsceq pc, r6, r4, lsr #14 │ │ │ │ + rsceq pc, r6, r4, lsl #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250d14 <__cxa_atexit@plt+0x245008> │ │ │ │ ldr r3, [pc, #44] @ 250d1c <__cxa_atexit@plt+0x245010> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -594946,45 +594946,45 @@ │ │ │ │ ldr r3, [pc, #24] @ 250d24 <__cxa_atexit@plt+0x245018> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrshteq ip, [r5], #16 │ │ │ │ - rscseq ip, r5, ip, ror #13 │ │ │ │ - rsceq pc, r6, ip, asr #13 │ │ │ │ + ldrsbteq ip, [r5], #16 │ │ │ │ + rscseq ip, r5, ip, asr #13 │ │ │ │ + rsceq pc, r6, ip, lsr #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 250d54 <__cxa_atexit@plt+0x245048> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 250d58 <__cxa_atexit@plt+0x24504c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq ip, r5, ip, lsr #13 │ │ │ │ - rsceq pc, r6, r8, lsl #13 │ │ │ │ + rscseq ip, r5, ip, lsl #13 │ │ │ │ + rsceq pc, r6, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 250d8c <__cxa_atexit@plt+0x245080> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 250d90 <__cxa_atexit@plt+0x245084> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 250d94 <__cxa_atexit@plt+0x245088> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq pc, r6, r4, ror #8 │ │ │ │ - rsceq pc, r6, ip, asr r4 @ │ │ │ │ - rsceq pc, r6, r0, asr #12 │ │ │ │ + rsceq pc, r6, r4, asr #8 │ │ │ │ + rsceq pc, r6, ip, lsr r4 @ │ │ │ │ + rsceq pc, r6, r0, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 250dbc <__cxa_atexit@plt+0x2450b0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -595026,15 +595026,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq ip, r5, ip, ror #11 │ │ │ │ + rscseq ip, r5, ip, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 250ed0 <__cxa_atexit@plt+0x2451c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -595055,15 +595055,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r5, r8, asr r5 │ │ │ │ + rscseq ip, r5, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 250f18 <__cxa_atexit@plt+0x24520c> │ │ │ │ @@ -595075,15 +595075,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r5, r0, lsl #10 │ │ │ │ + rscseq ip, r5, r0, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 250f78 <__cxa_atexit@plt+0x24526c> │ │ │ │ @@ -595104,18 +595104,18 @@ │ │ │ │ b 250f88 <__cxa_atexit@plt+0x24527c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 250f98 <__cxa_atexit@plt+0x24528c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r6], #72 @ 0x48 @ │ │ │ │ - rscseq fp, r5, r0, lsr #31 │ │ │ │ + ldrdeq pc, [r6], #72 @ 0x48 @ │ │ │ │ + rscseq fp, r5, r0, lsl #31 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rsceq pc, r6, r0, asr r4 @ │ │ │ │ + rsceq pc, r6, r0, lsr r4 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 250fe8 <__cxa_atexit@plt+0x2452dc> │ │ │ │ ldr r3, [pc, #44] @ 250ff0 <__cxa_atexit@plt+0x2452e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -595127,45 +595127,45 @@ │ │ │ │ ldr r3, [pc, #24] @ 250ff8 <__cxa_atexit@plt+0x2452ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r5, ip, lsl pc │ │ │ │ - rscseq ip, r5, r8, lsl r4 │ │ │ │ - strdeq pc, [r6], #56 @ 0x38 @ │ │ │ │ + ldrshteq fp, [r5], #236 @ 0xec │ │ │ │ + ldrshteq ip, [r5], #56 @ 0x38 │ │ │ │ + ldrdeq pc, [r6], #56 @ 0x38 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 251028 <__cxa_atexit@plt+0x24531c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 25102c <__cxa_atexit@plt+0x245320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbteq ip, [r5], #56 @ 0x38 │ │ │ │ - strhteq pc, [r6], #52 @ 0x34 @ │ │ │ │ + ldrhteq ip, [r5], #56 @ 0x38 │ │ │ │ + smlaleq pc, r6, r4, r3 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 251060 <__cxa_atexit@plt+0x245354> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 251064 <__cxa_atexit@plt+0x245358> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 251068 <__cxa_atexit@plt+0x24535c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaleq pc, r6, r0, r1 @ │ │ │ │ - rsceq pc, r6, r8, lsl #3 │ │ │ │ - rsceq pc, r6, ip, ror #6 │ │ │ │ + rsceq pc, r6, r0, ror r1 @ │ │ │ │ + rsceq pc, r6, r8, ror #2 │ │ │ │ + rsceq pc, r6, ip, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 251090 <__cxa_atexit@plt+0x245384> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -595207,15 +595207,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq ip, r5, r8, lsl r3 │ │ │ │ + ldrshteq ip, [r5], #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 2511a4 <__cxa_atexit@plt+0x245498> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -595236,15 +595236,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rscseq ip, r5, r4, lsl #5 │ │ │ │ + rscseq ip, r5, r4, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2511ec <__cxa_atexit@plt+0x2454e0> │ │ │ │ @@ -595256,15 +595256,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq ip, r5, ip, lsr #4 │ │ │ │ + rscseq ip, r5, ip, lsl #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25124c <__cxa_atexit@plt+0x245540> │ │ │ │ @@ -595285,18 +595285,18 @@ │ │ │ │ b 25125c <__cxa_atexit@plt+0x245550> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 25126c <__cxa_atexit@plt+0x245560> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq pc, r6, r4, lsr r2 @ │ │ │ │ - rscseq fp, r5, ip, asr #25 │ │ │ │ + rsceq pc, r6, r4, lsl r2 @ │ │ │ │ + rscseq fp, r5, ip, lsr #25 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - rsceq pc, r6, ip, ror r1 @ │ │ │ │ + rsceq pc, r6, ip, asr r1 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2512bc <__cxa_atexit@plt+0x2455b0> │ │ │ │ ldr r3, [pc, #44] @ 2512c4 <__cxa_atexit@plt+0x2455b8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -595308,45 +595308,45 @@ │ │ │ │ ldr r3, [pc, #24] @ 2512cc <__cxa_atexit@plt+0x2455c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r5, r8, asr #24 │ │ │ │ - rscseq ip, r5, r4, asr #2 │ │ │ │ - rsceq pc, r6, r4, lsr #2 │ │ │ │ + rscseq fp, r5, r8, lsr #24 │ │ │ │ + rscseq ip, r5, r4, lsr #2 │ │ │ │ + rsceq pc, r6, r4, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2512fc <__cxa_atexit@plt+0x2455f0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 251300 <__cxa_atexit@plt+0x2455f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq ip, r5, r4, lsl #2 │ │ │ │ - rsceq pc, r6, r0, ror #1 │ │ │ │ + rscseq ip, r5, r4, ror #1 │ │ │ │ + rsceq pc, r6, r0, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 251334 <__cxa_atexit@plt+0x245628> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 251338 <__cxa_atexit@plt+0x24562c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 25133c <__cxa_atexit@plt+0x245630> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq lr, [r6], #236 @ 0xec │ │ │ │ - strhteq lr, [r6], #228 @ 0xe4 │ │ │ │ - smlaleq pc, r6, r8, r0 @ │ │ │ │ + smlaleq lr, r6, ip, lr │ │ │ │ + smlaleq lr, r6, r4, lr │ │ │ │ + rsceq pc, r6, r8, ror r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 251364 <__cxa_atexit@plt+0x245658> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -595388,15 +595388,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq ip, r5, r4, asr #32 │ │ │ │ + rscseq ip, r5, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 251478 <__cxa_atexit@plt+0x24576c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -595417,15 +595417,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrhteq fp, [r5], #240 @ 0xf0 │ │ │ │ + smlalseq fp, r5, r0, pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2514c0 <__cxa_atexit@plt+0x2457b4> │ │ │ │ @@ -595437,15 +595437,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r5, r8, asr pc │ │ │ │ + rscseq fp, r5, r8, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 251528 <__cxa_atexit@plt+0x24581c> │ │ │ │ @@ -595468,24 +595468,24 @@ │ │ │ │ b 251538 <__cxa_atexit@plt+0x24582c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 251548 <__cxa_atexit@plt+0x24583c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r6, r8, ror #30 │ │ │ │ + rsceq lr, r6, r8, asr #30 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrshteq fp, [r5], #148 @ 0x94 │ │ │ │ + ldrsbteq fp, [r5], #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq lr, r6, r8, lsl #29 │ │ │ │ + rsceq lr, r6, r8, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2515b0 <__cxa_atexit@plt+0x2458a4> │ │ │ │ ldr r3, [pc, #44] @ 2515b8 <__cxa_atexit@plt+0x2458ac> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -595497,45 +595497,45 @@ │ │ │ │ ldr r3, [pc, #24] @ 2515c0 <__cxa_atexit@plt+0x2458b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq fp, r5, r4, asr r9 │ │ │ │ - rscseq fp, r5, r0, asr lr │ │ │ │ - rsceq lr, r6, r0, lsr lr │ │ │ │ + rscseq fp, r5, r4, lsr r9 │ │ │ │ + rscseq fp, r5, r0, lsr lr │ │ │ │ + rsceq lr, r6, r0, lsl lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2515f0 <__cxa_atexit@plt+0x2458e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2515f4 <__cxa_atexit@plt+0x2458e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - rscseq fp, r5, r0, lsl lr │ │ │ │ - rsceq lr, r6, ip, ror #27 │ │ │ │ + ldrshteq fp, [r5], #208 @ 0xd0 │ │ │ │ + rsceq lr, r6, ip, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #24] @ 251628 <__cxa_atexit@plt+0x24591c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r0, [pc, #16] @ 25162c <__cxa_atexit@plt+0x245920> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [pc, #12] @ 251630 <__cxa_atexit@plt+0x245924> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq lr, r6, r8, asr #23 │ │ │ │ - rsceq lr, r6, r0, asr #23 │ │ │ │ - rsceq lr, r6, r4, lsr #27 │ │ │ │ + rsceq lr, r6, r8, lsr #23 │ │ │ │ + rsceq lr, r6, r0, lsr #23 │ │ │ │ + rsceq lr, r6, r4, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #12] @ 251658 <__cxa_atexit@plt+0x24594c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -595577,15 +595577,15 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rscseq fp, r5, r0, asr sp │ │ │ │ + rscseq fp, r5, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #88] @ 25176c <__cxa_atexit@plt+0x245a60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -595606,15 +595606,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrhteq fp, [r5], #204 @ 0xcc │ │ │ │ + smlalseq fp, r5, ip, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2517b4 <__cxa_atexit@plt+0x245aa8> │ │ │ │ @@ -595626,16 +595626,16 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq fp, r5, r4, ror #24 │ │ │ │ - rsceq lr, r6, r0, ror #25 │ │ │ │ + rscseq fp, r5, r4, asr #24 │ │ │ │ + rsceq lr, r6, r0, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25183c <__cxa_atexit@plt+0x245b30> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -595664,24 +595664,24 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrshteq fp, [r5], #96 @ 0x60 │ │ │ │ + ldrsbteq fp, [r5], #96 @ 0x60 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - rscseq fp, r5, r0, ror #13 │ │ │ │ + rscseq fp, r5, r0, asr #13 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq lr, r6, r8, asr #24 │ │ │ │ + rsceq lr, r6, r8, lsr #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2518d8 <__cxa_atexit@plt+0x245bcc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #64] @ 2518e0 <__cxa_atexit@plt+0x245bd4> │ │ │ │ @@ -595698,30 +595698,30 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ b d82540 <__cxa_atexit@plt+0xd76834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, ip, asr #12 │ │ │ │ + rscseq fp, r5, ip, lsr #12 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - rscseq fp, r5, r4, asr #12 │ │ │ │ - ldrdeq lr, [r6], #184 @ 0xb8 @ │ │ │ │ + rscseq fp, r5, r4, lsr #12 │ │ │ │ + strhteq lr, [r6], #184 @ 0xb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 251914 <__cxa_atexit@plt+0x245c08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #8] @ 251918 <__cxa_atexit@plt+0x245c0c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - rscseq fp, r5, r4, lsr #22 │ │ │ │ - smlaleq lr, r6, r8, fp │ │ │ │ + rscseq fp, r5, r4, lsl #22 │ │ │ │ + rsceq lr, r6, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b f6ac7c <__cxa_atexit@plt+0xf5ef70> │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -595750,16 +595750,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2519b0 <__cxa_atexit@plt+0x245ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsceq lr, r6, ip, lsr fp │ │ │ │ - rsceq lr, r6, r0, lsr #22 │ │ │ │ + rsceq lr, r6, ip, lsl fp │ │ │ │ + rsceq lr, r6, r0, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 251a4c <__cxa_atexit@plt+0x245d40> │ │ │ │ ldr r7, [pc, #184] @ 251a90 <__cxa_atexit@plt+0x245d84> │ │ │ │ @@ -595809,17 +595809,17 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - rsceq lr, r6, r8, ror #20 │ │ │ │ - smlaleq lr, r6, r8, sl │ │ │ │ - rscseq fp, r5, r8, ror #9 │ │ │ │ + rsceq lr, r6, r8, asr #20 │ │ │ │ + rsceq lr, r6, r8, ror sl │ │ │ │ + rscseq fp, r5, r8, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 251adc <__cxa_atexit@plt+0x245dd0> │ │ │ │ @@ -595828,16 +595828,16 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 104460c <__cxa_atexit@plt+0x1038900> │ │ │ │ - rscseq fp, r5, r8, asr r4 │ │ │ │ - rsceq lr, r6, r8, lsl #20 │ │ │ │ + rscseq fp, r5, r8, lsr r4 │ │ │ │ + rsceq lr, r6, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 251b48 <__cxa_atexit@plt+0x245e3c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -595854,17 +595854,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ b 9d19c0 <__cxa_atexit@plt+0x9c5cb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r0, ror #7 │ │ │ │ - strdeq lr, [r6], #100 @ 0x64 @ │ │ │ │ - rsceq lr, r6, r4, asr #13 │ │ │ │ + rscseq fp, r5, r0, asr #7 │ │ │ │ + ldrdeq lr, [r6], #100 @ 0x64 @ │ │ │ │ + rsceq lr, r6, r4, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -595879,17 +595879,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 251bb8 <__cxa_atexit@plt+0x245eac> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, ip, asr r3 │ │ │ │ - rsceq lr, r6, r0, lsl #19 │ │ │ │ - rsceq lr, r6, r8, asr #18 │ │ │ │ + rscseq fp, r5, ip, lsr r3 │ │ │ │ + rsceq lr, r6, r0, ror #18 │ │ │ │ + rsceq lr, r6, r8, lsr #18 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -595907,16 +595907,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 251c28 <__cxa_atexit@plt+0x245f1c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq lr, r6, r0, lsl r9 │ │ │ │ - rsceq lr, r6, r8, lsl #18 │ │ │ │ + strdeq lr, [r6], #128 @ 0x80 @ │ │ │ │ + rsceq lr, r6, r8, ror #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 251c64 <__cxa_atexit@plt+0x245f58> │ │ │ │ ldr r2, [pc, #36] @ 251c6c <__cxa_atexit@plt+0x245f60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -595925,17 +595925,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 251c70 <__cxa_atexit@plt+0x245f64> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r4, lsr #5 │ │ │ │ - rsceq lr, r6, r8, asr #17 │ │ │ │ - smlaleq lr, r6, r0, r8 │ │ │ │ + rscseq fp, r5, r4, lsl #5 │ │ │ │ + rsceq lr, r6, r8, lsr #17 │ │ │ │ + rsceq lr, r6, r0, ror r8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -595953,16 +595953,16 @@ │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 251ce0 <__cxa_atexit@plt+0x245fd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq lr, r6, r8, asr r8 │ │ │ │ - rsceq lr, r6, r8, asr r8 │ │ │ │ + rsceq lr, r6, r8, lsr r8 │ │ │ │ + rsceq lr, r6, r8, lsr r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -595995,15 +595995,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 251d88 <__cxa_atexit@plt+0x24607c> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r4, lsr #3 │ │ │ │ + rscseq fp, r5, r4, lsl #3 │ │ │ │ strhteq r5, [r2], #205 @ 0xcd │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 251ddc <__cxa_atexit@plt+0x2460d0> │ │ │ │ mov r0, r4 │ │ │ │ @@ -596019,37 +596019,37 @@ │ │ │ │ ldr r8, [pc, #24] @ 251de8 <__cxa_atexit@plt+0x2460dc> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r4, asr #2 │ │ │ │ + rscseq fp, r5, r4, lsr #2 │ │ │ │ rsceq r5, r2, fp, asr #24 │ │ │ │ - rsceq lr, r6, r0, ror #15 │ │ │ │ + rsceq lr, r6, r0, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 251e10 <__cxa_atexit@plt+0x246104> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r6], #112 @ 0x70 @ │ │ │ │ - smlaleq lr, r6, ip, r7 │ │ │ │ + strhteq lr, [r6], #112 @ 0x70 │ │ │ │ + rsceq lr, r6, ip, ror r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 251e38 <__cxa_atexit@plt+0x24612c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq lr, r6, ip, lsl #15 │ │ │ │ - strhteq lr, [r6], #48 @ 0x30 │ │ │ │ + rsceq lr, r6, ip, ror #14 │ │ │ │ + smlaleq lr, r6, r0, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 251ea0 <__cxa_atexit@plt+0x246194> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -596068,35 +596068,35 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq fp, r5, r0, r0 │ │ │ │ - rsceq lr, r6, ip, ror #15 │ │ │ │ - rscseq fp, r5, ip, rrx │ │ │ │ + rscseq fp, r5, r0, ror r0 │ │ │ │ + rsceq lr, r6, ip, asr #15 │ │ │ │ + rscseq fp, r5, ip, asr #32 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 251ed4 <__cxa_atexit@plt+0x2461c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r8, asr #2 │ │ │ │ + rscseq fp, r5, r8, lsr #2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 251ef8 <__cxa_atexit@plt+0x2461ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq fp, r5, r4, lsr #2 │ │ │ │ + rscseq fp, r5, r4, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 251f94 <__cxa_atexit@plt+0x246288> │ │ │ │ ldr r2, [pc, #128] @ 251f9c <__cxa_atexit@plt+0x246290> │ │ │ │ @@ -596167,15 +596167,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - ldrdeq lr, [r6], #68 @ 0x44 @ │ │ │ │ + strhteq lr, [r6], #68 @ 0x44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252070 <__cxa_atexit@plt+0x246364> │ │ │ │ ldr r2, [pc, #36] @ 252078 <__cxa_atexit@plt+0x24636c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -596184,31 +596184,31 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 25207c <__cxa_atexit@plt+0x246370> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r5, r8, lr │ │ │ │ - rsceq lr, r6, r4, lsr #9 │ │ │ │ + rscseq sl, r5, r8, ror lr │ │ │ │ + rsceq lr, r6, r4, lsl #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2520b0 <__cxa_atexit@plt+0x2463a4> │ │ │ │ ldr r2, [pc, #28] @ 2520b8 <__cxa_atexit@plt+0x2463ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r0, asr lr │ │ │ │ + rscseq sl, r5, r0, lsr lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25213c <__cxa_atexit@plt+0x246430> │ │ │ │ @@ -596240,33 +596240,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25214c <__cxa_atexit@plt+0x246440> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrshteq sl, [r5], #220 @ 0xdc │ │ │ │ + ldrsbteq sl, [r5], #220 @ 0xdc │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq sl, r5, r4, lsr lr │ │ │ │ - rscseq sl, r5, r4, lsl #28 │ │ │ │ + rscseq sl, r5, r4, lsl lr │ │ │ │ + rscseq sl, r5, r4, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252198 <__cxa_atexit@plt+0x24648c> │ │ │ │ ldr r2, [pc, #28] @ 2521a0 <__cxa_atexit@plt+0x246494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, ror #26 │ │ │ │ + rscseq sl, r5, r8, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596290,16 +596290,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq sl, r5, r8, ror #26 │ │ │ │ - rscseq sl, r5, ip, lsr sp │ │ │ │ + rscseq sl, r5, r8, asr #26 │ │ │ │ + rscseq sl, r5, ip, lsl sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 252288 <__cxa_atexit@plt+0x24657c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -596323,15 +596323,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r5, r0, ip │ │ │ │ + rscseq sl, r5, r0, ror ip │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2522dc <__cxa_atexit@plt+0x2465d0> │ │ │ │ ldr r2, [pc, #28] @ 2522e4 <__cxa_atexit@plt+0x2465d8> │ │ │ │ @@ -596339,15 +596339,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r4, lsr #24 │ │ │ │ + rscseq sl, r5, r4, lsl #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 252378 <__cxa_atexit@plt+0x24666c> │ │ │ │ @@ -596458,16 +596458,16 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq sl, r5, r0, lsr fp │ │ │ │ - rscseq sl, r5, r4, lsl #22 │ │ │ │ + rscseq sl, r5, r0, lsl fp │ │ │ │ + rscseq sl, r5, r4, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252500 <__cxa_atexit@plt+0x2467f4> │ │ │ │ ldr r2, [pc, #36] @ 252508 <__cxa_atexit@plt+0x2467fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -596476,17 +596476,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25250c <__cxa_atexit@plt+0x246800> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, lsl #20 │ │ │ │ - rsceq lr, r6, r8, lsl #4 │ │ │ │ - strdeq sp, [r6], #248 @ 0xf8 @ │ │ │ │ + rscseq sl, r5, r8, ror #19 │ │ │ │ + rsceq lr, r6, r8, ror #3 │ │ │ │ + ldrdeq sp, [r6], #248 @ 0xf8 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2525a8 <__cxa_atexit@plt+0x24689c> │ │ │ │ @@ -596523,19 +596523,19 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2525b8 <__cxa_atexit@plt+0x2468ac> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - smlalseq sl, r5, ip, r9 │ │ │ │ + rscseq sl, r5, ip, ror r9 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rsceq sp, r6, r0, lsr pc │ │ │ │ + rsceq sp, r6, r0, lsl pc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -596563,16 +596563,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 252664 <__cxa_atexit@plt+0x246958> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - strhteq lr, [r6], #4 │ │ │ │ - smlaleq lr, r6, r8, r0 │ │ │ │ + smlaleq lr, r6, r4, r0 │ │ │ │ + rsceq lr, r6, r8, ror r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252700 <__cxa_atexit@plt+0x2469f4> │ │ │ │ ldr r2, [pc, #132] @ 252710 <__cxa_atexit@plt+0x246a04> │ │ │ │ @@ -596609,16 +596609,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25271c <__cxa_atexit@plt+0x246a10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq lr, r6, r8 │ │ │ │ - rsceq sp, r6, r4, ror #31 │ │ │ │ + rsceq sp, r6, r8, ror #31 │ │ │ │ + rsceq sp, r6, r4, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -596638,27 +596638,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq sp, r6, r4, ror pc │ │ │ │ + rsceq sp, r6, r4, asr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 2527bc <__cxa_atexit@plt+0x246ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, r6, r4, asr #30 │ │ │ │ + rsceq sp, r6, r4, lsr #30 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -596691,15 +596691,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 252864 <__cxa_atexit@plt+0x246b58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ - strhteq sp, [r6], #228 @ 0xe4 │ │ │ │ + smlaleq sp, r6, r4, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2528b8 <__cxa_atexit@plt+0x246bac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -596714,15 +596714,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2528c4 <__cxa_atexit@plt+0x246bb8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, ror #12 │ │ │ │ + rscseq sl, r5, r8, asr #12 │ │ │ │ rsceq r5, r2, lr, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 252918 <__cxa_atexit@plt+0x246c0c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -596738,15 +596738,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 252924 <__cxa_atexit@plt+0x246c18> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, lsl #12 │ │ │ │ + rscseq sl, r5, r8, ror #11 │ │ │ │ rsceq r5, r2, r9, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 252978 <__cxa_atexit@plt+0x246c6c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -596762,15 +596762,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 252984 <__cxa_atexit@plt+0x246c78> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, lsr #11 │ │ │ │ + rscseq sl, r5, r8, lsl #11 │ │ │ │ rsceq r5, r2, pc, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2529d8 <__cxa_atexit@plt+0x246ccc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -596786,17 +596786,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 2529e4 <__cxa_atexit@plt+0x246cd8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, asr #10 │ │ │ │ + rscseq sl, r5, r8, lsr #10 │ │ │ │ rsceq r4, r2, r3, asr #31 │ │ │ │ - rsceq sp, r6, r0, asr #27 │ │ │ │ + rsceq sp, r6, r0, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 252a40 <__cxa_atexit@plt+0x246d34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -596812,17 +596812,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b a3f544 <__cxa_atexit@plt+0xa33838> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r4, ror #9 │ │ │ │ - rsceq sp, r6, r0, ror sp │ │ │ │ - rsceq sp, r6, r4, ror sp │ │ │ │ + rscseq sl, r5, r4, asr #9 │ │ │ │ + rsceq sp, r6, r0, asr sp │ │ │ │ + rsceq sp, r6, r4, asr sp │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 252abc <__cxa_atexit@plt+0x246db0> │ │ │ │ ldr r3, [pc, #88] @ 252acc <__cxa_atexit@plt+0x246dc0> │ │ │ │ @@ -596846,35 +596846,35 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 252ad4 <__cxa_atexit@plt+0x246dc8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq sp, r6, r8, asr sl │ │ │ │ - rsceq sp, r6, r8, lsl sp │ │ │ │ - rsceq sp, r6, ip, lsr #26 │ │ │ │ - rsceq sp, r6, ip, ror #25 │ │ │ │ + rsceq sp, r6, r8, lsr sl │ │ │ │ + strdeq sp, [r6], #200 @ 0xc8 @ │ │ │ │ + rsceq sp, r6, ip, lsl #26 │ │ │ │ + rsceq sp, r6, ip, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 252b04 <__cxa_atexit@plt+0x246df8> │ │ │ │ ldr r7, [pc, #28] @ 252b18 <__cxa_atexit@plt+0x246e0c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldmib r5, {r7, r9} │ │ │ │ ldr r8, [pc, #12] @ 252b1c <__cxa_atexit@plt+0x246e10> │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq sp, r6, r0, asr #25 │ │ │ │ - strdeq sp, [r6], #156 @ 0x9c @ │ │ │ │ - rsceq sp, r6, r8, ror #19 │ │ │ │ + rsceq sp, r6, r0, lsr #25 │ │ │ │ + ldrdeq sp, [r6], #156 @ 0x9c @ │ │ │ │ + rsceq sp, r6, r8, asr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252b5c <__cxa_atexit@plt+0x246e50> │ │ │ │ ldr r2, [pc, #36] @ 252b64 <__cxa_atexit@plt+0x246e58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -596883,31 +596883,31 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 252b68 <__cxa_atexit@plt+0x246e5c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, ip, lsr #7 │ │ │ │ - strhteq sp, [r6], #152 @ 0x98 │ │ │ │ + rscseq sl, r5, ip, lsl #7 │ │ │ │ + smlaleq sp, r6, r8, r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252b9c <__cxa_atexit@plt+0x246e90> │ │ │ │ ldr r2, [pc, #28] @ 252ba4 <__cxa_atexit@plt+0x246e98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r4, ror #6 │ │ │ │ + rscseq sl, r5, r4, asr #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -596960,17 +596960,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 252c9c <__cxa_atexit@plt+0x246f90> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sl, r5, r8, ror r2 │ │ │ │ - smlaleq sp, r6, ip, r8 │ │ │ │ - rsceq sp, r6, r4, ror #16 │ │ │ │ + rscseq sl, r5, r8, asr r2 │ │ │ │ + rsceq sp, r6, ip, ror r8 │ │ │ │ + rsceq sp, r6, r4, asr #16 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -597000,16 +597000,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 252d38 <__cxa_atexit@plt+0x24702c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - rsceq sp, r6, r0, asr #21 │ │ │ │ rsceq sp, r6, r0, lsr #21 │ │ │ │ + rsceq sp, r6, r0, lsl #21 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252d9c <__cxa_atexit@plt+0x247090> │ │ │ │ ldr r7, [pc, #76] @ 252dac <__cxa_atexit@plt+0x2470a0> │ │ │ │ @@ -597031,28 +597031,28 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 252db4 <__cxa_atexit@plt+0x2470a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rsceq sp, r6, r8, asr #20 │ │ │ │ rsceq sp, r6, r8, lsr #20 │ │ │ │ + rsceq sp, r6, r8, lsl #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 252de4 <__cxa_atexit@plt+0x2470d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq sp, [r6], #152 @ 0x98 @ │ │ │ │ + ldrdeq sp, [r6], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -597085,15 +597085,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 252e8c <__cxa_atexit@plt+0x247180> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - rsceq sp, r6, ip, ror #18 │ │ │ │ + rsceq sp, r6, ip, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 252f28 <__cxa_atexit@plt+0x24721c> │ │ │ │ ldr r2, [pc, #128] @ 252f30 <__cxa_atexit@plt+0x247224> │ │ │ │ @@ -597164,15 +597164,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq sp, r6, r0, asr #10 │ │ │ │ + rsceq sp, r6, r0, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253004 <__cxa_atexit@plt+0x2472f8> │ │ │ │ ldr r2, [pc, #36] @ 25300c <__cxa_atexit@plt+0x247300> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -597181,31 +597181,31 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 253010 <__cxa_atexit@plt+0x247304> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r4, lsl #30 │ │ │ │ - rsceq sp, r6, r0, lsl r5 │ │ │ │ + rscseq r9, r5, r4, ror #29 │ │ │ │ + strdeq sp, [r6], #64 @ 0x40 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253044 <__cxa_atexit@plt+0x247338> │ │ │ │ ldr r2, [pc, #28] @ 25304c <__cxa_atexit@plt+0x247340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r9, [r5], #236 @ 0xec │ │ │ │ + smlalseq r9, r5, ip, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 2530cc <__cxa_atexit@plt+0x2473c0> │ │ │ │ @@ -597236,32 +597236,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 2530dc <__cxa_atexit@plt+0x2473d0> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r4, ror #28 │ │ │ │ + rscseq r9, r5, r4, asr #28 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r9, r5, r4, ror lr │ │ │ │ + rscseq r9, r5, r4, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253124 <__cxa_atexit@plt+0x247418> │ │ │ │ ldr r2, [pc, #28] @ 25312c <__cxa_atexit@plt+0x247420> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r9, [r5], #220 @ 0xdc │ │ │ │ + ldrhteq r9, [r5], #220 @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -597285,16 +597285,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrsbteq r9, [r5], #220 @ 0xdc │ │ │ │ - ldrhteq r9, [r5], #208 @ 0xd0 │ │ │ │ + ldrhteq r9, [r5], #220 @ 0xdc │ │ │ │ + smlalseq r9, r5, r0, sp │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 253214 <__cxa_atexit@plt+0x247508> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -597318,15 +597318,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r4, lsl #26 │ │ │ │ + rscseq r9, r5, r4, ror #25 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -597432,17 +597432,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 2533fc <__cxa_atexit@plt+0x2476f0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r8, lsl fp │ │ │ │ - rsceq sp, r6, r8, lsl r3 │ │ │ │ - rsceq sp, r6, r8, lsl #2 │ │ │ │ + ldrshteq r9, [r5], #168 @ 0xa8 │ │ │ │ + strdeq sp, [r6], #40 @ 0x28 @ │ │ │ │ + rsceq sp, r6, r8, ror #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 253498 <__cxa_atexit@plt+0x24778c> │ │ │ │ @@ -597479,19 +597479,19 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 2534a8 <__cxa_atexit@plt+0x24779c> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, ip, lsr #21 │ │ │ │ + rscseq r9, r5, ip, lsl #21 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - rsceq sp, r6, r0, asr #32 │ │ │ │ + rsceq sp, r6, r0, lsr #32 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -597519,16 +597519,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 253554 <__cxa_atexit@plt+0x247848> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - strhteq sp, [r6], #32 │ │ │ │ - smlaleq sp, r6, r4, r2 │ │ │ │ + smlaleq sp, r6, r0, r2 │ │ │ │ + rsceq sp, r6, r4, ror r2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2535f0 <__cxa_atexit@plt+0x2478e4> │ │ │ │ ldr r2, [pc, #132] @ 253600 <__cxa_atexit@plt+0x2478f4> │ │ │ │ @@ -597565,16 +597565,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25360c <__cxa_atexit@plt+0x247900> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq sp, r6, r4, lsl #4 │ │ │ │ - rsceq sp, r6, r0, ror #3 │ │ │ │ + rsceq sp, r6, r4, ror #3 │ │ │ │ + rsceq sp, r6, r0, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -597594,27 +597594,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq sp, r6, r0, ror r1 │ │ │ │ + rsceq sp, r6, r0, asr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 2536ac <__cxa_atexit@plt+0x2479a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq sp, r6, r0, asr #2 │ │ │ │ + rsceq sp, r6, r0, lsr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -597647,16 +597647,16 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 253754 <__cxa_atexit@plt+0x247a48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffff784 │ │ │ │ - strhteq sp, [r6], #0 │ │ │ │ - strhteq ip, [r6], #208 @ 0xd0 │ │ │ │ + smlaleq sp, r6, r0, r0 │ │ │ │ + smlaleq ip, r6, r0, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253794 <__cxa_atexit@plt+0x247a88> │ │ │ │ ldr r2, [pc, #36] @ 25379c <__cxa_atexit@plt+0x247a90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -597665,17 +597665,17 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 2537a0 <__cxa_atexit@plt+0x247a94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r4, ror r7 │ │ │ │ - rsceq ip, r6, r0, lsl #27 │ │ │ │ + rscseq r9, r5, r4, asr r7 │ │ │ │ rsceq ip, r6, r0, ror #26 │ │ │ │ + rsceq ip, r6, r0, asr #26 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -597692,16 +597692,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 253808 <__cxa_atexit@plt+0x247afc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq sp, r6, r8 │ │ │ │ - strdeq ip, [r6], #204 @ 0xcc @ │ │ │ │ + rsceq ip, r6, r8, ror #31 │ │ │ │ + ldrdeq ip, [r6], #204 @ 0xcc @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253848 <__cxa_atexit@plt+0x247b3c> │ │ │ │ ldr r2, [pc, #36] @ 253850 <__cxa_atexit@plt+0x247b44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -597710,17 +597710,17 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 253854 <__cxa_atexit@plt+0x247b48> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r0, asr #13 │ │ │ │ - rsceq ip, r6, ip, asr #25 │ │ │ │ + rscseq r9, r5, r0, lsr #13 │ │ │ │ rsceq ip, r6, ip, lsr #25 │ │ │ │ + rsceq ip, r6, ip, lsl #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -597744,18 +597744,18 @@ │ │ │ │ mov r7, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2538e0 <__cxa_atexit@plt+0x247bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rscseq r9, r5, r8, ror #12 │ │ │ │ - rscseq r9, r5, r0, ror r6 │ │ │ │ - rsceq ip, r6, r0, asr #30 │ │ │ │ - rsceq ip, r6, r4, lsr #24 │ │ │ │ + rscseq r9, r5, r8, asr #12 │ │ │ │ + rscseq r9, r5, r0, asr r6 │ │ │ │ + rsceq ip, r6, r0, lsr #30 │ │ │ │ + rsceq ip, r6, r4, lsl #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253920 <__cxa_atexit@plt+0x247c14> │ │ │ │ ldr r2, [pc, #36] @ 253928 <__cxa_atexit@plt+0x247c1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -597764,17 +597764,17 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 25392c <__cxa_atexit@plt+0x247c20> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r8, ror #11 │ │ │ │ - strdeq ip, [r6], #180 @ 0xb4 @ │ │ │ │ + rscseq r9, r5, r8, asr #11 │ │ │ │ ldrdeq ip, [r6], #180 @ 0xb4 @ │ │ │ │ + strhteq ip, [r6], #180 @ 0xb4 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -597792,25 +597792,25 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 253998 <__cxa_atexit@plt+0x247c8c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - rsceq ip, r6, r8, lsl #29 │ │ │ │ - rsceq ip, r6, r8, ror #22 │ │ │ │ + rsceq ip, r6, r8, ror #28 │ │ │ │ + rsceq ip, r6, r8, asr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r8 │ │ │ │ ldr r8, [pc, #4] @ 2539bc <__cxa_atexit@plt+0x247cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ - rsceq ip, r6, r8, asr fp │ │ │ │ - rsceq ip, r6, r0, lsl r8 │ │ │ │ + rsceq ip, r6, r8, lsr fp │ │ │ │ + strdeq ip, [r6], #112 @ 0x70 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 253a88 <__cxa_atexit@plt+0x247d7c> │ │ │ │ @@ -597860,19 +597860,19 @@ │ │ │ │ b 253a98 <__cxa_atexit@plt+0x247d8c> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ teqpeq r2, r7, asr r4 @ p-variant is OBSOLETE │ │ │ │ - rscseq r9, r5, r0, ror #9 │ │ │ │ - ldrsbteq r9, [r5], #76 @ 0x4c │ │ │ │ - ldrhteq r9, [r5], #88 @ 0x58 │ │ │ │ + rscseq r9, r5, r0, asr #9 │ │ │ │ + ldrhteq r9, [r5], #76 @ 0x4c │ │ │ │ + smlalseq r9, r5, r8, r5 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - rscseq r9, r5, r0, lsr #9 │ │ │ │ + rscseq r9, r5, r0, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 253af0 <__cxa_atexit@plt+0x247de4> │ │ │ │ @@ -597881,15 +597881,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r9, r5, r4, ror #18 │ │ │ │ + rscseq r9, r5, r4, asr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253bb0 <__cxa_atexit@plt+0x247ea4> │ │ │ │ ldr r2, [pc, #184] @ 253bd8 <__cxa_atexit@plt+0x247ecc> │ │ │ │ @@ -597938,16 +597938,16 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - rsceq ip, r6, r4, lsr sp │ │ │ │ - rscseq r9, r5, ip, ror #17 │ │ │ │ + rsceq ip, r6, r4, lsl sp │ │ │ │ + rscseq r9, r5, ip, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ @@ -597977,15 +597977,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r0, #16 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - rscseq r9, r5, r4, lsr #16 │ │ │ │ + rscseq r9, r5, r4, lsl #16 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 253cc4 <__cxa_atexit@plt+0x247fb8> │ │ │ │ @@ -597998,15 +597998,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r9, [r5], #120 @ 0x78 │ │ │ │ + smlalseq r9, r5, r8, r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253d24 <__cxa_atexit@plt+0x248018> │ │ │ │ ldr r3, [pc, #64] @ 253d34 <__cxa_atexit@plt+0x248028> │ │ │ │ @@ -598024,24 +598024,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 253d3c <__cxa_atexit@plt+0x248030> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r9, r5, ip, asr r2 │ │ │ │ - rsceq ip, r6, r4, asr #23 │ │ │ │ + rscseq r9, r5, ip, lsr r2 │ │ │ │ + rsceq ip, r6, r4, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 253d5c <__cxa_atexit@plt+0x248050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r9, r5, r4, lsl r2 │ │ │ │ + ldrshteq r9, [r5], #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 253db0 <__cxa_atexit@plt+0x2480a4> │ │ │ │ ldr r3, [pc, #64] @ 253dc0 <__cxa_atexit@plt+0x2480b4> │ │ │ │ @@ -598059,16 +598059,16 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 253dc8 <__cxa_atexit@plt+0x2480bc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - ldrsbteq r9, [r5], #16 │ │ │ │ - rsceq ip, r6, r8, lsr fp │ │ │ │ + ldrhteq r9, [r5], #16 │ │ │ │ + rsceq ip, r6, r8, lsl fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 253b0c <__cxa_atexit@plt+0x247e00> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -598081,17 +598081,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 253e20 <__cxa_atexit@plt+0x248114> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r9, [r5], #4 │ │ │ │ - strdeq ip, [r6], #164 @ 0xa4 @ │ │ │ │ + ldrsbteq r9, [r5], #4 │ │ │ │ ldrdeq ip, [r6], #164 @ 0xa4 @ │ │ │ │ + strhteq ip, [r6], #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253e8c <__cxa_atexit@plt+0x248180> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598116,17 +598116,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r9, r5, r4, r0 │ │ │ │ + rscseq r9, r5, r4, ror r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r9, r5, r4, ror #11 │ │ │ │ + rscseq r9, r5, r4, asr #11 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -598146,16 +598146,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 253f24 <__cxa_atexit@plt+0x248218> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r9, r5, r4, ror r5 │ │ │ │ - strdeq ip, [r6], #148 @ 0x94 @ │ │ │ │ + rscseq r9, r5, r4, asr r5 │ │ │ │ + ldrdeq ip, [r6], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 253f60 <__cxa_atexit@plt+0x248254> │ │ │ │ ldr r2, [pc, #36] @ 253f68 <__cxa_atexit@plt+0x24825c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -598164,17 +598164,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 253f6c <__cxa_atexit@plt+0x248260> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r8, lsr #31 │ │ │ │ - rsceq ip, r6, r8, lsr #19 │ │ │ │ + rscseq r8, r5, r8, lsl #31 │ │ │ │ rsceq ip, r6, r8, lsl #19 │ │ │ │ + rsceq ip, r6, r8, ror #18 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 253ff4 <__cxa_atexit@plt+0x2482e8> │ │ │ │ @@ -598206,19 +598206,19 @@ │ │ │ │ mov r6, r9 │ │ │ │ b 254004 <__cxa_atexit@plt+0x2482f8> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r0, asr #30 │ │ │ │ + rscseq r8, r5, r0, lsr #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - ldrshteq r8, [r5], #240 @ 0xf0 │ │ │ │ - rscseq r9, r5, ip, ror r4 │ │ │ │ - rsceq ip, r6, r0, ror #17 │ │ │ │ + ldrsbteq r8, [r5], #240 @ 0xf0 │ │ │ │ + rscseq r9, r5, ip, asr r4 │ │ │ │ + rsceq ip, r6, r0, asr #17 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2540d0 <__cxa_atexit@plt+0x2483c4> │ │ │ │ @@ -598265,19 +598265,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - rsceq ip, r6, ip, lsr r8 │ │ │ │ + rsceq ip, r6, ip, lsl r8 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rscseq r9, r5, r4, rrx │ │ │ │ - ldrhteq r9, [r5], #60 @ 0x3c │ │ │ │ - strdeq ip, [r6], #120 @ 0x78 @ │ │ │ │ + rscseq r9, r5, r4, asr #32 │ │ │ │ + smlalseq r9, r5, ip, r3 │ │ │ │ + ldrdeq ip, [r6], #120 @ 0x78 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 254184 <__cxa_atexit@plt+0x248478> │ │ │ │ @@ -598303,16 +598303,16 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1050a54 <__cxa_atexit@plt+0x1044d48> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - smlalseq r8, r5, r4, pc @ │ │ │ │ - rscseq r9, r5, ip, ror #5 │ │ │ │ + rscseq r8, r5, r4, ror pc │ │ │ │ + rscseq r9, r5, ip, asr #5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ bcc 254220 <__cxa_atexit@plt+0x248514> │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -598348,16 +598348,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 254248 <__cxa_atexit@plt+0x24853c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ - rsceq ip, r6, r8, lsl r7 │ │ │ │ - rsceq ip, r6, r8, ror #13 │ │ │ │ + strdeq ip, [r6], #104 @ 0x68 @ │ │ │ │ + rsceq ip, r6, r8, asr #13 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 254288 <__cxa_atexit@plt+0x24857c> │ │ │ │ ldr r2, [pc, #36] @ 254294 <__cxa_atexit@plt+0x248588> │ │ │ │ @@ -598367,30 +598367,30 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ b f7e890 <__cxa_atexit@plt+0xf72b84> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, ip, ror ip │ │ │ │ - smlaleq ip, r6, r0, r6 │ │ │ │ + rscseq r8, r5, ip, asr ip │ │ │ │ + rsceq ip, r6, r0, ror r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2542c8 <__cxa_atexit@plt+0x2485bc> │ │ │ │ ldr r2, [pc, #24] @ 2542d0 <__cxa_atexit@plt+0x2485c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b f6f870 <__cxa_atexit@plt+0xf63b64> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r4, lsr ip │ │ │ │ + rscseq r8, r5, r4, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254308 <__cxa_atexit@plt+0x2485fc> │ │ │ │ ldr r2, [pc, #32] @ 254310 <__cxa_atexit@plt+0x248604> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -598398,17 +598398,17 @@ │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, #16] @ 254314 <__cxa_atexit@plt+0x248608> │ │ │ │ add r8, pc, r8 │ │ │ │ b f8448c <__cxa_atexit@plt+0xf78780> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r8, [r5], #188 @ 0xbc │ │ │ │ + ldrsbteq r8, [r5], #188 @ 0xbc │ │ │ │ rsceq r3, r2, sp, lsr r8 │ │ │ │ - rsceq ip, r6, r4, lsl #12 │ │ │ │ + rsceq ip, r6, r4, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25438c <__cxa_atexit@plt+0x248680> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598438,23 +598438,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - rsceq ip, r6, ip, ror #10 │ │ │ │ + rsceq ip, r6, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - rsceq ip, r6, ip, asr #10 │ │ │ │ + rsceq ip, r6, ip, lsr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254434 <__cxa_atexit@plt+0x248728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598478,18 +598478,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r8, ror #21 │ │ │ │ + rscseq r8, r5, r8, asr #21 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ rsceq r3, r2, r3, lsl r7 │ │ │ │ - rsceq ip, r6, r0, asr #9 │ │ │ │ + rsceq ip, r6, r0, lsr #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2544d8 <__cxa_atexit@plt+0x2487cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598521,23 +598521,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq ip, r6, r0, lsr #8 │ │ │ │ + rsceq ip, r6, r0, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - strdeq ip, [r6], #60 @ 0x3c @ │ │ │ │ + ldrdeq ip, [r6], #60 @ 0x3c @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -598587,19 +598587,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r4, lsr r9 │ │ │ │ - rscseq r8, r5, ip, lsl #22 │ │ │ │ - rscseq r8, r5, r8, lsr r9 │ │ │ │ + rscseq r8, r5, r4, lsl r9 │ │ │ │ + rscseq r8, r5, ip, ror #21 │ │ │ │ + rscseq r8, r5, r8, lsl r9 │ │ │ │ rsceq r3, r2, sp, asr r5 │ │ │ │ - rsceq ip, r6, r8, lsl #6 │ │ │ │ + rsceq ip, r6, r8, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254688 <__cxa_atexit@plt+0x24897c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598629,23 +598629,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - rsceq ip, r6, r0, ror r2 │ │ │ │ + rsceq ip, r6, r0, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - rsceq ip, r6, r0, asr r2 │ │ │ │ + rsceq ip, r6, r0, lsr r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254730 <__cxa_atexit@plt+0x248a24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598669,18 +598669,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, ip, ror #15 │ │ │ │ + rscseq r8, r5, ip, asr #15 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ rsceq r3, r2, r7, lsl r4 │ │ │ │ - rsceq ip, r6, r4, asr #3 │ │ │ │ + rsceq ip, r6, r4, lsr #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2547d4 <__cxa_atexit@plt+0x248ac8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598712,23 +598712,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq ip, r6, r4, lsr #2 │ │ │ │ + rsceq ip, r6, r4, lsl #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r7 │ │ │ │ b dd7234 <__cxa_atexit@plt+0xdcb528> │ │ │ │ - rsceq ip, r6, r4, lsl #2 │ │ │ │ + rsceq ip, r6, r4, ror #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254884 <__cxa_atexit@plt+0x248b78> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -598754,18 +598754,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r8, r5, r0, lsr #13 │ │ │ │ + rscseq r8, r5, r0, lsl #13 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ ldrdeq r3, [r2], #42 @ 0x2a @ │ │ │ │ - rsceq ip, r6, ip, rrx │ │ │ │ + rsceq ip, r6, ip, asr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -598789,16 +598789,16 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - rscseq r8, r5, r8, ror #15 │ │ │ │ - rscseq r8, r5, r0, lsl r6 │ │ │ │ + rscseq r8, r5, r8, asr #15 │ │ │ │ + ldrshteq r8, [r5], #80 @ 0x50 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -598840,16 +598840,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 2549f8 <__cxa_atexit@plt+0x248cec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - rsceq fp, r6, r8, ror #30 │ │ │ │ - rsceq fp, r6, r4, asr #30 │ │ │ │ + rsceq fp, r6, r8, asr #30 │ │ │ │ + rsceq fp, r6, r4, lsr #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254afc <__cxa_atexit@plt+0x248df0> │ │ │ │ ldr r2, [pc, #268] @ 254b2c <__cxa_atexit@plt+0x248e20> │ │ │ │ @@ -598923,17 +598923,17 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - rsceq fp, r6, r4, lsr #28 │ │ │ │ - rsceq fp, r6, r8, asr lr │ │ │ │ - strdeq fp, [r6], #216 @ 0xd8 @ │ │ │ │ + rsceq fp, r6, r4, lsl #28 │ │ │ │ + rsceq fp, r6, r8, lsr lr │ │ │ │ + ldrdeq fp, [r6], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #36] @ 254b88 <__cxa_atexit@plt+0x248e7c> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -598941,15 +598941,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 254b80 <__cxa_atexit@plt+0x248e74> │ │ │ │ b 254b98 <__cxa_atexit@plt+0x248e8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strhteq fp, [r6], #216 @ 0xd8 │ │ │ │ + smlaleq fp, r6, r8, sp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -598991,16 +598991,16 @@ │ │ │ │ ldr r7, [pc, #20] @ 254c54 <__cxa_atexit@plt+0x248f48> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff6ac │ │ │ │ @ instruction: 0xfffff918 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - rsceq fp, r6, ip, lsl #26 │ │ │ │ - rsceq fp, r6, r8, ror #25 │ │ │ │ + rsceq fp, r6, ip, ror #25 │ │ │ │ + rsceq fp, r6, r8, asr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254d10 <__cxa_atexit@plt+0x249004> │ │ │ │ ldr r2, [pc, #200] @ 254d44 <__cxa_atexit@plt+0x249038> │ │ │ │ @@ -599052,20 +599052,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r7, [pc, #8] @ 254d48 <__cxa_atexit@plt+0x24903c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - rsceq fp, r6, ip, lsl #24 │ │ │ │ - rsceq fp, r6, ip, asr #24 │ │ │ │ + rsceq fp, r6, ip, ror #23 │ │ │ │ + rsceq fp, r6, ip, lsr #24 │ │ │ │ @ instruction: 0xfffff598 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ - rsceq fp, r6, r8, ror #23 │ │ │ │ + rsceq fp, r6, r8, asr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r6 │ │ │ │ @@ -599099,27 +599099,27 @@ │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [pc, #16] @ 254e04 <__cxa_atexit@plt+0x2490f8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ @ instruction: 0xfffff764 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - rsceq fp, r6, r8, asr fp │ │ │ │ - rsceq fp, r6, r4, asr fp │ │ │ │ + rsceq fp, r6, r8, lsr fp │ │ │ │ + rsceq fp, r6, r4, lsr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 254e30 <__cxa_atexit@plt+0x249124> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ b db2508 <__cxa_atexit@plt+0xda67fc> │ │ │ │ - rsceq fp, r6, r0, asr #22 │ │ │ │ - rsceq fp, r6, ip, lsl #22 │ │ │ │ + rsceq fp, r6, r0, lsr #22 │ │ │ │ + rsceq fp, r6, ip, ror #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 254f08 <__cxa_atexit@plt+0x2491fc> │ │ │ │ ldr r2, [pc, #228] @ 254f3c <__cxa_atexit@plt+0x249230> │ │ │ │ @@ -599178,22 +599178,22 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r7, [pc, #16] @ 254f48 <__cxa_atexit@plt+0x24923c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - rscseq r8, r5, r4, ror r0 │ │ │ │ - rscseq r8, r5, r4, rrx │ │ │ │ - rsceq fp, r6, r4, lsl sl │ │ │ │ - rsceq fp, r6, ip, ror #20 │ │ │ │ + rscseq r8, r5, r4, asr r0 │ │ │ │ + rscseq r8, r5, r4, asr #32 │ │ │ │ + strdeq fp, [r6], #148 @ 0x94 @ │ │ │ │ + rsceq fp, r6, ip, asr #20 │ │ │ │ @ instruction: 0xfffff398 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ @ instruction: 0xfffff3c0 │ │ │ │ - rsceq fp, r6, r8, ror #19 │ │ │ │ + rsceq fp, r6, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [pc, #160] @ 25501c <__cxa_atexit@plt+0x249310> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -599233,20 +599233,20 @@ │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [pc, #24] @ 255030 <__cxa_atexit@plt+0x249324> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, ip, ror pc │ │ │ │ - rscseq r7, r5, r0, ror #30 │ │ │ │ + rscseq r7, r5, ip, asr pc │ │ │ │ + rscseq r7, r5, r0, asr #30 │ │ │ │ @ instruction: 0xfffff298 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff2c0 │ │ │ │ - rsceq fp, r6, r4, lsr r9 │ │ │ │ + rsceq fp, r6, r4, lsl r9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25511c <__cxa_atexit@plt+0x249410> │ │ │ │ ldr r2, [pc, #216] @ 25512c <__cxa_atexit@plt+0x249420> │ │ │ │ @@ -599303,18 +599303,18 @@ │ │ │ │ bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 25513c <__cxa_atexit@plt+0x249430> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r7, r5, r4, lsr lr │ │ │ │ - rscseq r7, r5, r4, lsr #31 │ │ │ │ - rsceq fp, r6, r8, ror r8 │ │ │ │ - rscseq r7, r5, r8, asr #28 │ │ │ │ + rscseq r7, r5, r4, lsl lr │ │ │ │ + rscseq r7, r5, r4, lsl #31 │ │ │ │ + rsceq fp, r6, r8, asr r8 │ │ │ │ + rscseq r7, r5, r8, lsr #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 255188 <__cxa_atexit@plt+0x24947c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -599356,17 +599356,17 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r7, [pc, #8] @ 255208 <__cxa_atexit@plt+0x2494fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx ip │ │ │ │ - rscseq r7, r5, r8, asr #26 │ │ │ │ - smlalseq r7, r5, ip, lr │ │ │ │ - rscseq r7, r5, ip, asr sp │ │ │ │ + rscseq r7, r5, r8, lsr #26 │ │ │ │ + rscseq r7, r5, ip, ror lr │ │ │ │ + rscseq r7, r5, ip, lsr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 255304 <__cxa_atexit@plt+0x2495f8> │ │ │ │ ldr r2, [pc, #224] @ 255314 <__cxa_atexit@plt+0x249608> │ │ │ │ @@ -599425,18 +599425,18 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 255328 <__cxa_atexit@plt+0x24961c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rscseq r7, r5, r0, ror sp │ │ │ │ - rscseq r7, r5, ip, lsl #27 │ │ │ │ - ldrsbteq r7, [r5], #208 @ 0xd0 │ │ │ │ - smlaleq fp, r6, r4, r6 │ │ │ │ + rscseq r7, r5, r0, asr sp │ │ │ │ + rscseq r7, r5, ip, ror #26 │ │ │ │ + ldrhteq r7, [r5], #208 @ 0xd0 │ │ │ │ + rsceq fp, r6, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 255370 <__cxa_atexit@plt+0x249664> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -599480,17 +599480,17 @@ │ │ │ │ bx r0 │ │ │ │ bhi 2553cc <__cxa_atexit@plt+0x2496c0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 2553f8 <__cxa_atexit@plt+0x2496ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, ip, ror ip │ │ │ │ - smlalseq r7, r5, r8, ip │ │ │ │ - ldrhteq r7, [r5], #204 @ 0xcc │ │ │ │ + rscseq r7, r5, ip, asr ip │ │ │ │ + rscseq r7, r5, r8, ror ip │ │ │ │ + smlalseq r7, r5, ip, ip │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2554d0 <__cxa_atexit@plt+0x2497c4> │ │ │ │ ldr r2, [pc, #188] @ 2554e0 <__cxa_atexit@plt+0x2497d4> │ │ │ │ @@ -599540,17 +599540,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2554ec <__cxa_atexit@plt+0x2497e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - ldrsbteq r7, [r5], #180 @ 0xb4 │ │ │ │ - rsceq fp, r6, ip, asr #9 │ │ │ │ - rscseq r7, r5, r4, lsl #21 │ │ │ │ + ldrhteq r7, [r5], #180 @ 0xb4 │ │ │ │ + rsceq fp, r6, ip, lsr #9 │ │ │ │ + rscseq r7, r5, r4, ror #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #132] @ 255588 <__cxa_atexit@plt+0x24987c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -599581,16 +599581,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #16] @ 255590 <__cxa_atexit@plt+0x249884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rscseq r7, r5, r8, lsl #22 │ │ │ │ - rscseq r7, r5, ip, asr #19 │ │ │ │ + rscseq r7, r5, r8, ror #21 │ │ │ │ + rscseq r7, r5, ip, lsr #19 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -599607,16 +599607,16 @@ │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 2555f4 <__cxa_atexit@plt+0x2498e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, r0, ror #18 │ │ │ │ - smlalseq r7, r5, r4, sl │ │ │ │ + rscseq r7, r5, r0, asr #18 │ │ │ │ + rscseq r7, r5, r4, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2556c4 <__cxa_atexit@plt+0x2499b8> │ │ │ │ ldr r2, [pc, #184] @ 2556d4 <__cxa_atexit@plt+0x2499c8> │ │ │ │ @@ -599665,17 +599665,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2556e0 <__cxa_atexit@plt+0x2499d4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - smlalseq r7, r5, r0, r8 │ │ │ │ - ldrdeq fp, [r6], #44 @ 0x2c @ │ │ │ │ - rscseq r7, r5, r0, asr #17 │ │ │ │ + rscseq r7, r5, r0, ror r8 │ │ │ │ + strhteq fp, [r6], #44 @ 0x2c │ │ │ │ + rscseq r7, r5, r0, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 255778 <__cxa_atexit@plt+0x249a6c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -599705,16 +599705,16 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #12] @ 25577c <__cxa_atexit@plt+0x249a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrsbteq r7, [r5], #124 @ 0x7c │ │ │ │ - ldrshteq r7, [r5], #120 @ 0x78 │ │ │ │ + ldrhteq r7, [r5], #124 @ 0x7c │ │ │ │ + ldrsbteq r7, [r5], #120 @ 0x78 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ eor r2, r0, r2 │ │ │ │ @@ -599731,16 +599731,16 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #12] @ 2557e8 <__cxa_atexit@plt+0x249adc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, r4, lsl #15 │ │ │ │ - rscseq r7, r5, ip, ror #14 │ │ │ │ + rscseq r7, r5, r4, ror #14 │ │ │ │ + rscseq r7, r5, ip, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2558c4 <__cxa_atexit@plt+0x249bb8> │ │ │ │ ldr r2, [pc, #200] @ 2558d4 <__cxa_atexit@plt+0x249bc8> │ │ │ │ @@ -599793,17 +599793,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2558e0 <__cxa_atexit@plt+0x249bd4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - smlalseq r7, r5, r0, r6 │ │ │ │ - strdeq fp, [r6], #0 @ │ │ │ │ - rscseq r7, r5, ip, asr #13 │ │ │ │ + rscseq r7, r5, r0, ror r6 │ │ │ │ + ldrdeq fp, [r6], #0 @ │ │ │ │ + rscseq r7, r5, ip, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 255988 <__cxa_atexit@plt+0x249c7c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -599837,16 +599837,16 @@ │ │ │ │ blt 255948 <__cxa_atexit@plt+0x249c3c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #12] @ 25598c <__cxa_atexit@plt+0x249c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rscseq r7, r5, ip, asr #11 │ │ │ │ - ldrshteq r7, [r5], #84 @ 0x54 │ │ │ │ + rscseq r7, r5, ip, lsr #11 │ │ │ │ + ldrsbteq r7, [r5], #84 @ 0x54 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ eor r2, r0, lr │ │ │ │ @@ -599866,16 +599866,16 @@ │ │ │ │ sbcs r7, lr, r0 │ │ │ │ blt 2559cc <__cxa_atexit@plt+0x249cc0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 255a00 <__cxa_atexit@plt+0x249cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, r4, asr r5 │ │ │ │ - rscseq r7, r5, r0, ror r5 │ │ │ │ + rscseq r7, r5, r4, lsr r5 │ │ │ │ + rscseq r7, r5, r0, asr r5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 255ad0 <__cxa_atexit@plt+0x249dc4> │ │ │ │ ldr r2, [pc, #184] @ 255ae0 <__cxa_atexit@plt+0x249dd4> │ │ │ │ @@ -599924,15 +599924,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 255ae8 <__cxa_atexit@plt+0x249ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rsceq sl, r6, r8, ror #29 │ │ │ │ + rsceq sl, r6, r8, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -600047,17 +600047,17 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 255cd8 <__cxa_atexit@plt+0x249fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - smlalseq r7, r5, r8, r2 │ │ │ │ - rsceq sl, r6, r0, lsl #26 │ │ │ │ - ldrsbteq r7, [r5], #36 @ 0x24 │ │ │ │ + rscseq r7, r5, r8, ror r2 │ │ │ │ + rsceq sl, r6, r0, ror #25 │ │ │ │ + ldrhteq r7, [r5], #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #144] @ 255d80 <__cxa_atexit@plt+0x24a074> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -600091,16 +600091,16 @@ │ │ │ │ blt 255d40 <__cxa_atexit@plt+0x24a034> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [pc, #12] @ 255d84 <__cxa_atexit@plt+0x24a078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - ldrsbteq r7, [r5], #20 │ │ │ │ - ldrshteq r7, [r5], #28 │ │ │ │ + ldrhteq r7, [r5], #20 │ │ │ │ + ldrsbteq r7, [r5], #28 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ eor r2, r0, lr │ │ │ │ @@ -600120,16 +600120,16 @@ │ │ │ │ sbcs r7, lr, r0 │ │ │ │ blt 255dc4 <__cxa_atexit@plt+0x24a0b8> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [pc, #8] @ 255df8 <__cxa_atexit@plt+0x24a0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r7, r5, ip, asr r1 │ │ │ │ - rscseq r7, r5, r8, ror r1 │ │ │ │ + rscseq r7, r5, ip, lsr r1 │ │ │ │ + rscseq r7, r5, r8, asr r1 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ b 255040 <__cxa_atexit@plt+0x249334> │ │ │ │ @@ -600185,15 +600185,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 255efc <__cxa_atexit@plt+0x24a1f0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - rsceq sl, r6, r0, ror #21 │ │ │ │ + rsceq sl, r6, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ @@ -600286,16 +600286,16 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - smlaleq sl, r6, r4, r9 │ │ │ │ - rscseq r7, r5, r0, asr #1 │ │ │ │ + rsceq sl, r6, r4, ror r9 │ │ │ │ + rscseq r7, r5, r0, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2560d0 <__cxa_atexit@plt+0x24a3c4> │ │ │ │ @@ -600305,15 +600305,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r7, r5, r0, asr #32 │ │ │ │ + rscseq r7, r5, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 256154 <__cxa_atexit@plt+0x24a448> │ │ │ │ ldr r3, [pc, #124] @ 25617c <__cxa_atexit@plt+0x24a470> │ │ │ │ @@ -600346,16 +600346,16 @@ │ │ │ │ mov r6, #12 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - rsceq sl, r6, r8, lsr #17 │ │ │ │ - smlalseq r6, r5, ip, lr │ │ │ │ + rsceq sl, r6, r8, lsl #17 │ │ │ │ + rscseq r6, r5, ip, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 2561c4 <__cxa_atexit@plt+0x24a4b8> │ │ │ │ @@ -600366,15 +600366,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r6, r5, r4, lsl lr │ │ │ │ + ldrshteq r6, [r5], #212 @ 0xd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 256224 <__cxa_atexit@plt+0x24a518> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -600389,15 +600389,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 256230 <__cxa_atexit@plt+0x24a524> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [r5], #204 @ 0xcc │ │ │ │ + ldrsbteq r6, [r5], #204 @ 0xcc │ │ │ │ rsceq r1, r2, fp, lsl r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 256284 <__cxa_atexit@plt+0x24a578> │ │ │ │ mov r0, r4 │ │ │ │ @@ -600413,15 +600413,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 256290 <__cxa_atexit@plt+0x24a584> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r6, r5, ip, ip │ │ │ │ + rscseq r6, r5, ip, ror ip │ │ │ │ rsceq r1, r2, r9, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2562e4 <__cxa_atexit@plt+0x24a5d8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -600437,15 +600437,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2562f0 <__cxa_atexit@plt+0x24a5e4> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, ip, lsr ip │ │ │ │ + rscseq r6, r5, ip, lsl ip │ │ │ │ rsceq r1, r2, ip, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 256344 <__cxa_atexit@plt+0x24a638> │ │ │ │ mov r0, r4 │ │ │ │ @@ -600461,27 +600461,27 @@ │ │ │ │ ldr r8, [pc, #24] @ 256350 <__cxa_atexit@plt+0x24a644> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r5], #188 @ 0xbc │ │ │ │ + ldrhteq r6, [r5], #188 @ 0xbc │ │ │ │ rsceq r1, r2, sp, lsr #15 │ │ │ │ - rsceq sl, r6, r8, asr #14 │ │ │ │ + rsceq sl, r6, r8, lsr #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 256378 <__cxa_atexit@plt+0x24a66c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r6, r8, lsr r7 │ │ │ │ - rsceq sl, r6, r4, lsl #14 │ │ │ │ + rsceq sl, r6, r8, lsl r7 │ │ │ │ + rsceq sl, r6, r4, ror #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2563d0 <__cxa_atexit@plt+0x24a6c4> │ │ │ │ ldr r3, [pc, #64] @ 2563e0 <__cxa_atexit@plt+0x24a6d4> │ │ │ │ @@ -600499,26 +600499,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 2563e8 <__cxa_atexit@plt+0x24a6dc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq sl, [r6], #100 @ 0x64 @ │ │ │ │ - strdeq sl, [r6], #96 @ 0x60 @ │ │ │ │ - smlaleq sl, r6, r8, r6 │ │ │ │ + strhteq sl, [r6], #100 @ 0x64 │ │ │ │ + ldrdeq sl, [r6], #96 @ 0x60 @ │ │ │ │ + rsceq sl, r6, r8, ror r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 25640c <__cxa_atexit@plt+0x24a700> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq sl, r6, r8, lsl #13 │ │ │ │ - rsceq sl, r6, ip, lsl #15 │ │ │ │ + rsceq sl, r6, r8, ror #12 │ │ │ │ + rsceq sl, r6, ip, ror #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 256474 <__cxa_atexit@plt+0x24a768> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -600537,35 +600537,35 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r5], #172 @ 0xac │ │ │ │ - rsceq sl, r6, r8, asr #13 │ │ │ │ - smlalseq r6, r5, r8, sl │ │ │ │ + smlalseq r6, r5, ip, sl │ │ │ │ + rsceq sl, r6, r8, lsr #13 │ │ │ │ + rscseq r6, r5, r8, ror sl │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2564a8 <__cxa_atexit@plt+0x24a79c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r4, ror fp │ │ │ │ + rscseq r6, r5, r4, asr fp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 2564cc <__cxa_atexit@plt+0x24a7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r0, asr fp │ │ │ │ + rscseq r6, r5, r0, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256568 <__cxa_atexit@plt+0x24a85c> │ │ │ │ ldr r2, [pc, #128] @ 256570 <__cxa_atexit@plt+0x24a864> │ │ │ │ @@ -600636,15 +600636,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq sl, r6, r8, asr #11 │ │ │ │ + rsceq sl, r6, r8, lsr #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256648 <__cxa_atexit@plt+0x24a93c> │ │ │ │ ldr r2, [pc, #40] @ 256654 <__cxa_atexit@plt+0x24a948> │ │ │ │ @@ -600655,31 +600655,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 256658 <__cxa_atexit@plt+0x24a94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r0, asr #17 │ │ │ │ - rscseq r6, r5, r8, lsr #28 │ │ │ │ + rscseq r6, r5, r0, lsr #17 │ │ │ │ + rscseq r6, r5, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25668c <__cxa_atexit@plt+0x24a980> │ │ │ │ ldr r2, [pc, #28] @ 256694 <__cxa_atexit@plt+0x24a988> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r4, ror r8 │ │ │ │ + rscseq r6, r5, r4, asr r8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256718 <__cxa_atexit@plt+0x24aa0c> │ │ │ │ @@ -600711,33 +600711,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 256728 <__cxa_atexit@plt+0x24aa1c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r0, lsr #16 │ │ │ │ + rscseq r6, r5, r0, lsl #16 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r6, r5, r8, asr r8 │ │ │ │ - rscseq r6, r5, r8, lsr #16 │ │ │ │ + rscseq r6, r5, r8, lsr r8 │ │ │ │ + rscseq r6, r5, r8, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256774 <__cxa_atexit@plt+0x24aa68> │ │ │ │ ldr r2, [pc, #28] @ 25677c <__cxa_atexit@plt+0x24aa70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, ip, lsl #15 │ │ │ │ + rscseq r6, r5, ip, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -600761,16 +600761,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r6, r5, ip, lsl #15 │ │ │ │ - rscseq r6, r5, r0, ror #14 │ │ │ │ + rscseq r6, r5, ip, ror #14 │ │ │ │ + rscseq r6, r5, r0, asr #14 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 256864 <__cxa_atexit@plt+0x24ab58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -600794,15 +600794,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r6, [r5], #100 @ 0x64 │ │ │ │ + smlalseq r6, r5, r4, r6 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2568b8 <__cxa_atexit@plt+0x24abac> │ │ │ │ ldr r2, [pc, #28] @ 2568c0 <__cxa_atexit@plt+0x24abb4> │ │ │ │ @@ -600810,15 +600810,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r8, asr #12 │ │ │ │ + rscseq r6, r5, r8, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256954 <__cxa_atexit@plt+0x24ac48> │ │ │ │ @@ -600929,17 +600929,17 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq r6, r5, r4, asr r5 │ │ │ │ - rscseq r6, r5, r8, lsr #10 │ │ │ │ - rsceq r9, r6, r4, asr lr │ │ │ │ + rscseq r6, r5, r4, lsr r5 │ │ │ │ + rscseq r6, r5, r8, lsl #10 │ │ │ │ + rsceq r9, r6, r4, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256ae4 <__cxa_atexit@plt+0x24add8> │ │ │ │ ldr r2, [pc, #40] @ 256af0 <__cxa_atexit@plt+0x24ade4> │ │ │ │ @@ -600950,31 +600950,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 256af4 <__cxa_atexit@plt+0x24ade8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r4, lsr #8 │ │ │ │ - rscseq r6, r5, r8, lsl #19 │ │ │ │ + rscseq r6, r5, r4, lsl #8 │ │ │ │ + rscseq r6, r5, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256b28 <__cxa_atexit@plt+0x24ae1c> │ │ │ │ ldr r2, [pc, #28] @ 256b30 <__cxa_atexit@plt+0x24ae24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r6, [r5], #56 @ 0x38 │ │ │ │ + ldrhteq r6, [r5], #56 @ 0x38 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256bb4 <__cxa_atexit@plt+0x24aea8> │ │ │ │ @@ -601006,33 +601006,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 256bc4 <__cxa_atexit@plt+0x24aeb8> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r4, lsl #7 │ │ │ │ + rscseq r6, r5, r4, ror #6 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - ldrhteq r6, [r5], #60 @ 0x3c │ │ │ │ - rscseq r6, r5, ip, lsl #7 │ │ │ │ + smlalseq r6, r5, ip, r3 │ │ │ │ + rscseq r6, r5, ip, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256c10 <__cxa_atexit@plt+0x24af04> │ │ │ │ ldr r2, [pc, #28] @ 256c18 <__cxa_atexit@plt+0x24af0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r6, [r5], #32 │ │ │ │ + ldrsbteq r6, [r5], #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -601056,16 +601056,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - ldrshteq r6, [r5], #32 │ │ │ │ - rscseq r6, r5, r4, asr #5 │ │ │ │ + ldrsbteq r6, [r5], #32 │ │ │ │ + rscseq r6, r5, r4, lsr #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 256d00 <__cxa_atexit@plt+0x24aff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -601089,15 +601089,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, r8, lsl r2 │ │ │ │ + ldrshteq r6, [r5], #24 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256d54 <__cxa_atexit@plt+0x24b048> │ │ │ │ ldr r2, [pc, #28] @ 256d5c <__cxa_atexit@plt+0x24b050> │ │ │ │ @@ -601105,15 +601105,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r6, r5, ip, lsr #3 │ │ │ │ + rscseq r6, r5, ip, lsl #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 256df0 <__cxa_atexit@plt+0x24b0e4> │ │ │ │ @@ -601224,16 +601224,16 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - ldrhteq r6, [r5], #8 │ │ │ │ - rscseq r6, r5, ip, lsl #1 │ │ │ │ + smlalseq r6, r5, r8, r0 │ │ │ │ + rscseq r6, r5, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 256f78 <__cxa_atexit@plt+0x24b26c> │ │ │ │ ldr r2, [pc, #36] @ 256f80 <__cxa_atexit@plt+0x24b274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -601242,17 +601242,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 256f84 <__cxa_atexit@plt+0x24b278> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r5, r5, r0, pc @ │ │ │ │ - rsceq r9, r6, ip, asr ip │ │ │ │ - rsceq r9, r6, r0, ror r9 │ │ │ │ + rscseq r5, r5, r0, ror pc │ │ │ │ + rsceq r9, r6, ip, lsr ip │ │ │ │ + rsceq r9, r6, r0, asr r9 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 257038 <__cxa_atexit@plt+0x24b32c> │ │ │ │ @@ -601295,20 +601295,20 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 257048 <__cxa_atexit@plt+0x24b33c> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r8, lsr #30 │ │ │ │ + rscseq r5, r5, r8, lsl #30 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - rscseq r5, r5, ip, asr #31 │ │ │ │ + rscseq r5, r5, ip, lsr #31 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ - rsceq r9, r6, r4, ror fp │ │ │ │ + rsceq r9, r6, r4, asr fp │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 257160 <__cxa_atexit@plt+0x24b454> │ │ │ │ @@ -601369,21 +601369,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 257154 <__cxa_atexit@plt+0x24b448> │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r5, r5, r8, asr lr │ │ │ │ + rscseq r5, r5, r8, lsr lr │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ - rscseq r5, r5, r4, ror #31 │ │ │ │ + rscseq r5, r5, r4, asr #31 │ │ │ │ @ instruction: 0xfffff4e0 │ │ │ │ - rsceq r9, r6, r8, asr #20 │ │ │ │ + rsceq r9, r6, r8, lsr #20 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 257240 <__cxa_atexit@plt+0x24b534> │ │ │ │ @@ -601423,17 +601423,17 @@ │ │ │ │ stm lr, {r0, r7, ip} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ - ldrshteq r5, [r5], #228 @ 0xe4 │ │ │ │ + ldrsbteq r5, [r5], #228 @ 0xe4 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ - rsceq r9, r6, ip, ror r9 │ │ │ │ + rsceq r9, r6, ip, asr r9 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -601461,16 +601461,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2572ec <__cxa_atexit@plt+0x24b5e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ - rsceq r9, r6, r4, lsl r9 │ │ │ │ - strdeq r9, [r6], #136 @ 0x88 @ │ │ │ │ + strdeq r9, [r6], #132 @ 0x84 @ │ │ │ │ + ldrdeq r9, [r6], #136 @ 0x88 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257388 <__cxa_atexit@plt+0x24b67c> │ │ │ │ ldr r2, [pc, #132] @ 257398 <__cxa_atexit@plt+0x24b68c> │ │ │ │ @@ -601507,16 +601507,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 2573a4 <__cxa_atexit@plt+0x24b698> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r9, r6, r8, ror #16 │ │ │ │ - rsceq r9, r6, r4, asr #16 │ │ │ │ + rsceq r9, r6, r8, asr #16 │ │ │ │ + rsceq r9, r6, r4, lsr #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -601536,27 +601536,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq r9, [r6], #116 @ 0x74 @ │ │ │ │ + strhteq r9, [r6], #116 @ 0x74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 257444 <__cxa_atexit@plt+0x24b738> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r9, r6, r4, lsr #15 │ │ │ │ + rsceq r9, r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -601589,15 +601589,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2574ec <__cxa_atexit@plt+0x24b7e0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffff02c │ │ │ │ - rsceq r9, r6, r4, lsl r7 │ │ │ │ + strdeq r9, [r6], #100 @ 0x64 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 257540 <__cxa_atexit@plt+0x24b834> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -601612,15 +601612,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25754c <__cxa_atexit@plt+0x24b840> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, ror #19 │ │ │ │ + rscseq r5, r5, r0, asr #19 │ │ │ │ rsceq r0, r2, pc, asr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2575a0 <__cxa_atexit@plt+0x24b894> │ │ │ │ mov r0, r4 │ │ │ │ @@ -601636,15 +601636,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 2575ac <__cxa_atexit@plt+0x24b8a0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, lsl #19 │ │ │ │ + rscseq r5, r5, r0, ror #18 │ │ │ │ strdeq r0, [r2], #74 @ 0x4a @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 257600 <__cxa_atexit@plt+0x24b8f4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -601660,15 +601660,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25760c <__cxa_atexit@plt+0x24b900> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, lsr #18 │ │ │ │ + rscseq r5, r5, r0, lsl #18 │ │ │ │ smlaleq r0, r2, r0, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 257660 <__cxa_atexit@plt+0x24b954> │ │ │ │ mov r0, r4 │ │ │ │ @@ -601684,17 +601684,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 25766c <__cxa_atexit@plt+0x24b960> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, asr #17 │ │ │ │ + rscseq r5, r5, r0, lsr #17 │ │ │ │ rsceq r0, r2, r4, lsl r4 │ │ │ │ - rsceq r9, r6, r8, lsl r6 │ │ │ │ + strdeq r9, [r6], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 2576c8 <__cxa_atexit@plt+0x24b9bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -601710,17 +601710,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b a3f544 <__cxa_atexit@plt+0xa33838> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, ip, asr r8 │ │ │ │ - rsceq r9, r6, r8, asr #11 │ │ │ │ - ldrdeq r9, [r6], #88 @ 0x58 @ │ │ │ │ + rscseq r5, r5, ip, lsr r8 │ │ │ │ + rsceq r9, r6, r8, lsr #11 │ │ │ │ + strhteq r9, [r6], #88 @ 0x58 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp r7, fp │ │ │ │ bcc 2577ec <__cxa_atexit@plt+0x24bae0> │ │ │ │ ldr r2, [pc, #280] @ 257814 <__cxa_atexit@plt+0x24bb08> │ │ │ │ @@ -601793,21 +601793,21 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ + smlaleq r9, r6, r8, r4 │ │ │ │ + ldrshteq r5, [r5], #112 @ 0x70 │ │ │ │ + rscseq r5, r5, ip, ror #24 │ │ │ │ + rscseq r5, r5, r8, ror #18 │ │ │ │ + rscseq r5, r5, r4, asr #25 │ │ │ │ strhteq r9, [r6], #72 @ 0x48 │ │ │ │ - rscseq r5, r5, r0, lsl r8 │ │ │ │ - rscseq r5, r5, ip, lsl #25 │ │ │ │ - rscseq r5, r5, r8, lsl #19 │ │ │ │ - rscseq r5, r5, r4, ror #25 │ │ │ │ - ldrdeq r9, [r6], #72 @ 0x48 @ │ │ │ │ - rsceq r9, r6, r0, lsl #9 │ │ │ │ + rsceq r9, r6, r0, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 25787c <__cxa_atexit@plt+0x24bb70> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ @@ -601818,15 +601818,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 257874 <__cxa_atexit@plt+0x24bb68> │ │ │ │ b 25788c <__cxa_atexit@plt+0x24bb80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rsceq r9, r6, r4, lsr r4 │ │ │ │ + rsceq r9, r6, r4, lsl r4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 257930 <__cxa_atexit@plt+0x24bc24> │ │ │ │ @@ -601865,19 +601865,19 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rsceq r9, r6, r4, ror r3 │ │ │ │ - ldrsbteq r5, [r5], #100 @ 0x64 │ │ │ │ - rscseq r5, r5, r0, asr fp │ │ │ │ - rscseq r5, r5, ip, lsr #16 │ │ │ │ - rscseq r5, r5, r8, lsl #23 │ │ │ │ + rsceq r9, r6, r4, asr r3 │ │ │ │ + ldrhteq r5, [r5], #100 @ 0x64 │ │ │ │ + rscseq r5, r5, r0, lsr fp │ │ │ │ + rscseq r5, r5, ip, lsl #16 │ │ │ │ + rscseq r5, r5, r8, ror #22 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ bcc 2579cc <__cxa_atexit@plt+0x24bcc0> │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -601910,16 +601910,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 2579f0 <__cxa_atexit@plt+0x24bce4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ - strdeq r9, [r6], #40 @ 0x28 @ │ │ │ │ - ldrdeq r9, [r6], #28 @ │ │ │ │ + ldrdeq r9, [r6], #40 @ 0x28 @ │ │ │ │ + strhteq r9, [r6], #28 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257a5c <__cxa_atexit@plt+0x24bd50> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -601944,32 +601944,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, asr #9 │ │ │ │ - rscseq r5, r5, r0, asr #13 │ │ │ │ - rscseq r5, r5, r8, lsl sl │ │ │ │ + rscseq r5, r5, r0, lsr #9 │ │ │ │ + rscseq r5, r5, r0, lsr #13 │ │ │ │ + ldrshteq r5, [r5], #152 @ 0x98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257ab4 <__cxa_atexit@plt+0x24bda8> │ │ │ │ ldr r2, [pc, #28] @ 257abc <__cxa_atexit@plt+0x24bdb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, ip, asr #8 │ │ │ │ + rscseq r5, r5, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602006,15 +602006,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq r8, r6, r8, lsl #27 │ │ │ │ + rsceq r8, r6, r8, ror #26 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257bd8 <__cxa_atexit@plt+0x24becc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -602039,32 +602039,32 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r4, asr #6 │ │ │ │ - rscseq r5, r5, ip, lsl #8 │ │ │ │ - smlalseq r5, r5, r8, r8 @ │ │ │ │ + rscseq r5, r5, r4, lsr #6 │ │ │ │ + rscseq r5, r5, ip, ror #7 │ │ │ │ + rscseq r5, r5, r8, ror r8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257c30 <__cxa_atexit@plt+0x24bf24> │ │ │ │ ldr r2, [pc, #28] @ 257c38 <__cxa_atexit@plt+0x24bf2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r5, [r5], #32 │ │ │ │ + ldrhteq r5, [r5], #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602117,17 +602117,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 257d30 <__cxa_atexit@plt+0x24c024> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r4, ror #3 │ │ │ │ - rsceq r8, r6, r4, ror #23 │ │ │ │ + rscseq r5, r5, r4, asr #3 │ │ │ │ rsceq r8, r6, r4, asr #23 │ │ │ │ + rsceq r8, r6, r4, lsr #23 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 257dd0 <__cxa_atexit@plt+0x24c0c4> │ │ │ │ @@ -602165,21 +602165,21 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 257de0 <__cxa_atexit@plt+0x24c0d4> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r5, r5, r0, lsl #3 │ │ │ │ + rscseq r5, r5, r0, ror #2 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ - ldrdeq r8, [r6], #212 @ 0xd4 @ │ │ │ │ + strhteq r8, [r6], #212 @ 0xd4 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -602217,16 +602217,16 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #16] @ 257ebc <__cxa_atexit@plt+0x24c1b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - rsceq r8, r6, ip, lsr #28 │ │ │ │ rsceq r8, r6, ip, lsl #28 │ │ │ │ + rsceq r8, r6, ip, ror #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp r3, fp │ │ │ │ bcc 257f6c <__cxa_atexit@plt+0x24c260> │ │ │ │ ldr r2, [pc, #152] @ 257f7c <__cxa_atexit@plt+0x24c270> │ │ │ │ @@ -602268,16 +602268,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 257f88 <__cxa_atexit@plt+0x24c27c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - rsceq r8, r6, r8, ror #26 │ │ │ │ - rsceq r8, r6, r4, asr #26 │ │ │ │ + rsceq r8, r6, r8, asr #26 │ │ │ │ + rsceq r8, r6, r4, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r2, #15] │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -602300,30 +602300,30 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - rsceq r8, r6, r8, asr #25 │ │ │ │ + rsceq r8, r6, r8, lsr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 258040 <__cxa_atexit@plt+0x24c334> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #24] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - rsceq r8, r6, ip, lsl #25 │ │ │ │ + rsceq r8, r6, ip, ror #24 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ @@ -602365,15 +602365,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 25810c <__cxa_atexit@plt+0x24c400> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - ldrdeq r8, [r6], #188 @ 0xbc @ │ │ │ │ + strhteq r8, [r6], #188 @ 0xbc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2581a8 <__cxa_atexit@plt+0x24c49c> │ │ │ │ ldr r2, [pc, #128] @ 2581b0 <__cxa_atexit@plt+0x24c4a4> │ │ │ │ @@ -602444,15 +602444,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r8, r6, r8, lsl #19 │ │ │ │ + rsceq r8, r6, r8, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 258288 <__cxa_atexit@plt+0x24c57c> │ │ │ │ ldr r2, [pc, #40] @ 258294 <__cxa_atexit@plt+0x24c588> │ │ │ │ @@ -602463,31 +602463,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 258298 <__cxa_atexit@plt+0x24c58c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r0, lsl #25 │ │ │ │ - rscseq r5, r5, r8, ror #3 │ │ │ │ + rscseq r4, r5, r0, ror #24 │ │ │ │ + rscseq r5, r5, r8, asr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2582cc <__cxa_atexit@plt+0x24c5c0> │ │ │ │ ldr r2, [pc, #28] @ 2582d4 <__cxa_atexit@plt+0x24c5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r4, lsr ip │ │ │ │ + rscseq r4, r5, r4, lsl ip │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 258354 <__cxa_atexit@plt+0x24c648> │ │ │ │ @@ -602518,32 +602518,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 258364 <__cxa_atexit@plt+0x24c658> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r4, [r5], #188 @ 0xbc │ │ │ │ + ldrhteq r4, [r5], #188 @ 0xbc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r4, r5, ip, ror #23 │ │ │ │ + rscseq r4, r5, ip, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2583ac <__cxa_atexit@plt+0x24c6a0> │ │ │ │ ldr r2, [pc, #28] @ 2583b4 <__cxa_atexit@plt+0x24c6a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r4, asr fp │ │ │ │ + rscseq r4, r5, r4, lsr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602567,16 +602567,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r4, r5, r4, asr fp │ │ │ │ - rscseq r4, r5, r8, lsr #22 │ │ │ │ + rscseq r4, r5, r4, lsr fp │ │ │ │ + rscseq r4, r5, r8, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25849c <__cxa_atexit@plt+0x24c790> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -602600,15 +602600,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, ip, ror sl │ │ │ │ + rscseq r4, r5, ip, asr sl │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -602698,15 +602698,15 @@ │ │ │ │ str r3, [r8, #24]! │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strhteq r8, [r6], #40 @ 0x28 │ │ │ │ + smlaleq r8, r6, r8, r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 258680 <__cxa_atexit@plt+0x24c974> │ │ │ │ ldr r2, [pc, #40] @ 25868c <__cxa_atexit@plt+0x24c980> │ │ │ │ @@ -602717,31 +602717,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 258690 <__cxa_atexit@plt+0x24c984> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r8, lsl #17 │ │ │ │ - rscseq r4, r5, ip, ror #27 │ │ │ │ + rscseq r4, r5, r8, ror #16 │ │ │ │ + rscseq r4, r5, ip, asr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2586c4 <__cxa_atexit@plt+0x24c9b8> │ │ │ │ ldr r2, [pc, #28] @ 2586cc <__cxa_atexit@plt+0x24c9c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, ip, lsr r8 │ │ │ │ + rscseq r4, r5, ip, lsl r8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25874c <__cxa_atexit@plt+0x24ca40> │ │ │ │ @@ -602772,32 +602772,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25875c <__cxa_atexit@plt+0x24ca50> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r4, ror #15 │ │ │ │ + rscseq r4, r5, r4, asr #15 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - ldrshteq r4, [r5], #116 @ 0x74 │ │ │ │ + ldrsbteq r4, [r5], #116 @ 0x74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2587a4 <__cxa_atexit@plt+0x24ca98> │ │ │ │ ldr r2, [pc, #28] @ 2587ac <__cxa_atexit@plt+0x24caa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, ip, asr r7 │ │ │ │ + rscseq r4, r5, ip, lsr r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -602821,16 +602821,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r4, r5, ip, asr r7 │ │ │ │ - rscseq r4, r5, r0, lsr r7 │ │ │ │ + rscseq r4, r5, ip, lsr r7 │ │ │ │ + rscseq r4, r5, r0, lsl r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 258894 <__cxa_atexit@plt+0x24cb88> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -602854,15 +602854,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r4, lsl #13 │ │ │ │ + rscseq r4, r5, r4, ror #12 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -602968,17 +602968,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 258a7c <__cxa_atexit@plt+0x24cd70> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r4, r5, r8, r4 │ │ │ │ - rsceq r8, r6, r4, ror #2 │ │ │ │ - rsceq r7, r6, r8, ror lr │ │ │ │ + rscseq r4, r5, r8, ror r4 │ │ │ │ + rsceq r8, r6, r4, asr #2 │ │ │ │ + rsceq r7, r6, r8, asr lr │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 258b30 <__cxa_atexit@plt+0x24ce24> │ │ │ │ @@ -603021,20 +603021,20 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 258b40 <__cxa_atexit@plt+0x24ce34> │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r4, r5, r0, lsr r4 │ │ │ │ + rscseq r4, r5, r0, lsl r4 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - ldrsbteq r4, [r5], #68 @ 0x44 │ │ │ │ + ldrhteq r4, [r5], #68 @ 0x44 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - rsceq r8, r6, ip, ror r0 │ │ │ │ + rsceq r8, r6, ip, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 258c58 <__cxa_atexit@plt+0x24cf4c> │ │ │ │ @@ -603095,21 +603095,21 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 258c4c <__cxa_atexit@plt+0x24cf40> │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r4, r5, r0, ror #6 │ │ │ │ + rscseq r4, r5, r0, asr #6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - rscseq r4, r5, ip, ror #9 │ │ │ │ + rscseq r4, r5, ip, asr #9 │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - rsceq r7, r6, r0, asr pc │ │ │ │ + rsceq r7, r6, r0, lsr pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 258d38 <__cxa_atexit@plt+0x24d02c> │ │ │ │ @@ -603149,17 +603149,17 @@ │ │ │ │ stm lr, {r0, r7, ip} │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ - ldrshteq r4, [r5], #60 @ 0x3c │ │ │ │ + ldrsbteq r4, [r5], #60 @ 0x3c │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ - rsceq r7, r6, r4, lsl #29 │ │ │ │ + rsceq r7, r6, r4, ror #28 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -603187,16 +603187,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 258de4 <__cxa_atexit@plt+0x24d0d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffff37c │ │ │ │ - rsceq r7, r6, r0, lsl pc │ │ │ │ - strdeq r7, [r6], #228 @ 0xe4 @ │ │ │ │ + strdeq r7, [r6], #224 @ 0xe0 @ │ │ │ │ + ldrdeq r7, [r6], #228 @ 0xe4 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 258e80 <__cxa_atexit@plt+0x24d174> │ │ │ │ ldr r2, [pc, #132] @ 258e90 <__cxa_atexit@plt+0x24d184> │ │ │ │ @@ -603233,16 +603233,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 258e9c <__cxa_atexit@plt+0x24d190> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r7, r6, r4, ror #28 │ │ │ │ - rsceq r7, r6, r0, asr #28 │ │ │ │ + rsceq r7, r6, r4, asr #28 │ │ │ │ + rsceq r7, r6, r0, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -603262,27 +603262,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - ldrdeq r7, [r6], #208 @ 0xd0 @ │ │ │ │ + strhteq r7, [r6], #208 @ 0xd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 258f3c <__cxa_atexit@plt+0x24d230> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r7, r6, r0, lsr #27 │ │ │ │ + rsceq r7, r6, r0, lsl #27 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -603315,15 +603315,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 258fe4 <__cxa_atexit@plt+0x24d2d8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ - rsceq r7, r6, r0, lsl sp │ │ │ │ + strdeq r7, [r6], #192 @ 0xc0 @ │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ bcc 259050 <__cxa_atexit@plt+0x24d344> │ │ │ │ ldm r5, {r7, lr} │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -603350,16 +603350,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 259070 <__cxa_atexit@plt+0x24d364> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - smlaleq r7, r6, r4, ip │ │ │ │ - rsceq r7, r6, ip, asr fp │ │ │ │ + rsceq r7, r6, r4, ror ip │ │ │ │ + rsceq r7, r6, ip, lsr fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2590dc <__cxa_atexit@plt+0x24d3d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603384,18 +603384,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r5, r0, asr #28 │ │ │ │ - rscseq r4, r5, r0, asr #32 │ │ │ │ - smlalseq r4, r5, r8, r3 │ │ │ │ - rsceq r7, r6, ip, asr #21 │ │ │ │ + rscseq r3, r5, r0, lsr #28 │ │ │ │ + rscseq r4, r5, r0, lsr #32 │ │ │ │ + rscseq r4, r5, r8, ror r3 │ │ │ │ + rsceq r7, r6, ip, lsr #21 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25916c <__cxa_atexit@plt+0x24d460> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -603420,17 +603420,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [r5], #212 @ 0xd4 │ │ │ │ + smlalseq r3, r5, r4, sp │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - rsceq r7, r6, r8, ror #14 │ │ │ │ + rsceq r7, r6, r8, asr #14 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2591f8 <__cxa_atexit@plt+0x24d4ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603455,20 +603455,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r5, r4, lsr #26 │ │ │ │ - rscseq r3, r5, ip, ror #27 │ │ │ │ - rscseq r4, r5, r8, ror r2 │ │ │ │ + rscseq r3, r5, r4, lsl #26 │ │ │ │ + rscseq r3, r5, ip, asr #27 │ │ │ │ + rscseq r4, r5, r8, asr r2 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ - strhteq r7, [r6], #144 @ 0x90 │ │ │ │ + smlaleq r7, r6, r0, r9 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -603501,16 +603501,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 2592cc <__cxa_atexit@plt+0x24d5c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - rsceq r7, r6, r8, lsr sl │ │ │ │ - rsceq r7, r6, ip, lsl sl │ │ │ │ + rsceq r7, r6, r8, lsl sl │ │ │ │ + strdeq r7, [r6], #156 @ 0x9c @ │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 25939c <__cxa_atexit@plt+0x24d690> │ │ │ │ @@ -603567,19 +603567,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 2593d4 <__cxa_atexit@plt+0x24d6c8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rsceq r7, r6, ip, lsr #18 │ │ │ │ - rsceq r7, r6, r4, asr r9 │ │ │ │ + rsceq r7, r6, ip, lsl #18 │ │ │ │ + rsceq r7, r6, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - rsceq r7, r6, ip, lsl #18 │ │ │ │ + rsceq r7, r6, ip, ror #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -603613,16 +603613,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25948c <__cxa_atexit@plt+0x24d780> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - rsceq r7, r6, r8, ror r8 │ │ │ │ - rsceq r7, r6, r0, asr #14 │ │ │ │ + rsceq r7, r6, r8, asr r8 │ │ │ │ + rsceq r7, r6, r0, lsr #14 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2594f8 <__cxa_atexit@plt+0x24d7ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603647,18 +603647,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r5, r4, lsr #20 │ │ │ │ - rscseq r3, r5, r4, lsr #24 │ │ │ │ - rscseq r3, r5, ip, ror pc │ │ │ │ - ldrdeq r7, [r6], #56 @ 0x38 @ │ │ │ │ + rscseq r3, r5, r4, lsl #20 │ │ │ │ + rscseq r3, r5, r4, lsl #24 │ │ │ │ + rscseq r3, r5, ip, asr pc │ │ │ │ + strhteq r7, [r6], #56 @ 0x38 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259588 <__cxa_atexit@plt+0x24d87c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603683,18 +603683,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r5, r4, r9 │ │ │ │ - rscseq r3, r5, ip, asr sl │ │ │ │ - rscseq r3, r5, r8, ror #29 │ │ │ │ - rsceq r7, r6, r8, lsr #12 │ │ │ │ + rscseq r3, r5, r4, ror r9 │ │ │ │ + rscseq r3, r5, ip, lsr sl │ │ │ │ + rscseq r3, r5, r8, asr #29 │ │ │ │ + rsceq r7, r6, r8, lsl #12 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25967c <__cxa_atexit@plt+0x24d970> │ │ │ │ ldr r7, [pc, #208] @ 2596a4 <__cxa_atexit@plt+0x24d998> │ │ │ │ @@ -603748,20 +603748,20 @@ │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsceq r7, r6, r0, lsl #13 │ │ │ │ + rsceq r7, r6, r0, ror #12 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - ldrshteq r3, [r5], #128 @ 0x80 │ │ │ │ - ldrsbteq r3, [r5], #136 @ 0x88 │ │ │ │ + ldrsbteq r3, [r5], #128 @ 0x80 │ │ │ │ + ldrhteq r3, [r5], #136 @ 0x88 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - rsceq r7, r6, r0, lsr #10 │ │ │ │ + rsceq r7, r6, r0, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259758 <__cxa_atexit@plt+0x24da4c> │ │ │ │ @@ -603796,17 +603796,17 @@ │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - rscseq r3, r5, ip, ror #15 │ │ │ │ + rscseq r3, r5, ip, asr #15 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - ldrsbteq r3, [r5], #124 @ 0x7c │ │ │ │ + ldrhteq r3, [r5], #124 @ 0x7c │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ bcc 2597d8 <__cxa_atexit@plt+0x24dacc> │ │ │ │ add lr, r5, #12 │ │ │ │ ldr r7, [r5] │ │ │ │ @@ -603832,16 +603832,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2597f8 <__cxa_atexit@plt+0x24daec> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - rsceq r7, r6, r4, lsr #10 │ │ │ │ - ldrdeq r7, [r6], #52 @ 0x34 @ │ │ │ │ + rsceq r7, r6, r4, lsl #10 │ │ │ │ + strhteq r7, [r6], #52 @ 0x34 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259864 <__cxa_atexit@plt+0x24db58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603866,18 +603866,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r3, [r5], #104 @ 0x68 │ │ │ │ - ldrhteq r3, [r5], #136 @ 0x88 │ │ │ │ - rscseq r3, r5, r0, lsl ip │ │ │ │ - rsceq r7, r6, ip, rrx │ │ │ │ + smlalseq r3, r5, r8, r6 │ │ │ │ + smlalseq r3, r5, r8, r8 │ │ │ │ + ldrshteq r3, [r5], #176 @ 0xb0 │ │ │ │ + rsceq r7, r6, ip, asr #32 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 2598f4 <__cxa_atexit@plt+0x24dbe8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -603902,18 +603902,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r3, r5, r8, lsr #12 │ │ │ │ - ldrshteq r3, [r5], #96 @ 0x60 │ │ │ │ - rscseq r3, r5, ip, ror fp │ │ │ │ - ldrdeq r6, [r6], #252 @ 0xfc @ │ │ │ │ + rscseq r3, r5, r8, lsl #12 │ │ │ │ + ldrsbteq r3, [r5], #96 @ 0x60 │ │ │ │ + rscseq r3, r5, ip, asr fp │ │ │ │ + strhteq r6, [r6], #252 @ 0xfc │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25998c <__cxa_atexit@plt+0x24dc80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -603940,19 +603940,19 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - smlalseq r3, r5, ip, r5 │ │ │ │ + rscseq r3, r5, ip, ror r5 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ - rsceq r7, r6, r0, lsr #4 │ │ │ │ + rsceq r7, r6, r0, lsl #4 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ @@ -603985,16 +603985,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #12] @ 259a5c <__cxa_atexit@plt+0x24dd50> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - rsceq r7, r6, r0, asr #5 │ │ │ │ - rsceq r7, r6, r4, lsr #5 │ │ │ │ + rsceq r7, r6, r0, lsr #5 │ │ │ │ + rsceq r7, r6, r4, lsl #5 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp r6, fp │ │ │ │ bcc 259b2c <__cxa_atexit@plt+0x24de20> │ │ │ │ @@ -604051,19 +604051,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ ldr r7, [pc, #8] @ 259b64 <__cxa_atexit@plt+0x24de58> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - strhteq r7, [r6], #20 │ │ │ │ - ldrdeq r7, [r6], #28 @ │ │ │ │ + smlaleq r7, r6, r4, r1 │ │ │ │ + strhteq r7, [r6], #28 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - smlaleq r7, r6, r4, r1 │ │ │ │ + rsceq r7, r6, r4, ror r1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ @@ -604097,16 +604097,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 259c1c <__cxa_atexit@plt+0x24df10> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ - rsceq r7, r6, r0, lsl #2 │ │ │ │ - strdeq r7, [r6], #4 @ │ │ │ │ + rsceq r7, r6, r0, ror #1 │ │ │ │ + ldrdeq r7, [r6], #4 @ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 259cc0 <__cxa_atexit@plt+0x24dfb4> │ │ │ │ ldr r3, [pc, #160] @ 259ce4 <__cxa_atexit@plt+0x24dfd8> │ │ │ │ @@ -604148,19 +604148,19 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - rsceq r7, r6, r4, rrx │ │ │ │ + rsceq r7, r6, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - rscseq r3, r5, r0, asr #6 │ │ │ │ - rscseq r3, r5, r0, asr #15 │ │ │ │ - rsceq r7, r6, r0, lsr #32 │ │ │ │ + rscseq r3, r5, r0, lsr #6 │ │ │ │ + rscseq r3, r5, r0, lsr #15 │ │ │ │ + rsceq r7, r6, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259d64 <__cxa_atexit@plt+0x24e058> │ │ │ │ @@ -604182,18 +604182,18 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - smlalseq r3, r5, r8, r2 │ │ │ │ + rscseq r3, r5, r8, ror r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rscseq r3, r5, ip, lsl #14 │ │ │ │ - rsceq r6, r6, r4, asr lr │ │ │ │ + rscseq r3, r5, ip, ror #13 │ │ │ │ + rsceq r6, r6, r4, lsr lr │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259de0 <__cxa_atexit@plt+0x24e0d4> │ │ │ │ @@ -604214,16 +604214,16 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - rscseq r3, r5, ip, lsr r3 │ │ │ │ - smlalseq r3, r5, r4, r6 │ │ │ │ + rscseq r3, r5, ip, lsl r3 │ │ │ │ + rscseq r3, r5, r4, ror r6 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 259e3c <__cxa_atexit@plt+0x24e130> │ │ │ │ @@ -604236,15 +604236,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r5, r0, asr #12 │ │ │ │ + rscseq r3, r5, r0, lsr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 259f18 <__cxa_atexit@plt+0x24e20c> │ │ │ │ ldr r7, [pc, #208] @ 259f3c <__cxa_atexit@plt+0x24e230> │ │ │ │ @@ -604300,16 +604300,16 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - rsceq r6, r6, ip, asr lr │ │ │ │ - rscseq r3, r5, r8, lsl #11 │ │ │ │ + rsceq r6, r6, ip, lsr lr │ │ │ │ + rscseq r3, r5, r8, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -604350,15 +604350,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - rscseq r3, r5, r8, lsl #9 │ │ │ │ + rscseq r3, r5, r8, ror #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a05c <__cxa_atexit@plt+0x24e350> │ │ │ │ @@ -604372,15 +604372,15 @@ │ │ │ │ asr r2, r1, #31 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r3, r5, r4, lsr #8 │ │ │ │ + rscseq r3, r5, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25a0e4 <__cxa_atexit@plt+0x24e3d8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -604410,30 +604410,30 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r0, asr lr │ │ │ │ - rscseq r3, r5, r4, lsr r0 │ │ │ │ + rscseq r2, r5, r0, lsr lr │ │ │ │ + rscseq r3, r5, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a134 <__cxa_atexit@plt+0x24e428> │ │ │ │ ldr r2, [pc, #24] @ 25a13c <__cxa_atexit@plt+0x24e430> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 259e58 <__cxa_atexit@plt+0x24e14c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r8, asr #27 │ │ │ │ + rscseq r2, r5, r8, lsr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a174 <__cxa_atexit@plt+0x24e468> │ │ │ │ ldr r5, [pc, #36] @ 25a184 <__cxa_atexit@plt+0x24e478> │ │ │ │ @@ -604444,16 +604444,16 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25a18c <__cxa_atexit@plt+0x24e480> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - rsceq r6, r6, r4, lsl ip │ │ │ │ - rsceq r6, r6, r4, lsl ip │ │ │ │ + strdeq r6, [r6], #180 @ 0xb4 @ │ │ │ │ + strdeq r6, [r6], #180 @ 0xb4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a1c8 <__cxa_atexit@plt+0x24e4bc> │ │ │ │ @@ -604464,15 +604464,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - strhteq r6, [r6], #176 @ 0xb0 │ │ │ │ + smlaleq r6, r6, r0, fp @ │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a210 <__cxa_atexit@plt+0x24e504> │ │ │ │ ldr r5, [pc, #36] @ 25a220 <__cxa_atexit@plt+0x24e514> │ │ │ │ @@ -604483,17 +604483,17 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25a228 <__cxa_atexit@plt+0x24e51c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ + rsceq r6, r6, r8, asr fp │ │ │ │ + rsceq r6, r6, r8, asr fp │ │ │ │ rsceq r6, r6, r8, ror fp │ │ │ │ - rsceq r6, r6, r8, ror fp │ │ │ │ - smlaleq r6, r6, r8, fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25a284 <__cxa_atexit@plt+0x24e578> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -604509,17 +604509,17 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 26992c <__cxa_atexit@plt+0x25dc20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r0, lsr #25 │ │ │ │ - rsceq r6, r6, ip, asr #22 │ │ │ │ - rsceq r6, r6, ip, ror fp │ │ │ │ + rscseq r2, r5, r0, lsl #25 │ │ │ │ + rsceq r6, r6, ip, lsr #22 │ │ │ │ + rsceq r6, r6, ip, asr fp │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a2f0 <__cxa_atexit@plt+0x24e5e4> │ │ │ │ @@ -604542,35 +604542,35 @@ │ │ │ │ b 25a300 <__cxa_atexit@plt+0x24e5f4> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #4] @ 25a310 <__cxa_atexit@plt+0x24e604> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r6, r8, lsr #22 │ │ │ │ - rscseq r2, r5, ip, ror pc │ │ │ │ + rsceq r6, r6, r8, lsl #22 │ │ │ │ + rscseq r2, r5, ip, asr pc │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - rscseq r3, r5, r8, asr #2 │ │ │ │ - strdeq r6, [r6], #164 @ 0xa4 @ │ │ │ │ + rscseq r3, r5, r8, lsr #2 │ │ │ │ + ldrdeq r6, [r6], #164 @ 0xa4 @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 25a354 <__cxa_atexit@plt+0x24e648> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 25a358 <__cxa_atexit@plt+0x24e64c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [pc, #16] @ 25a35c <__cxa_atexit@plt+0x24e650> │ │ │ │ add r8, r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ b 9d3000 <__cxa_atexit@plt+0x9c72f4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrshteq r3, [r5], #4 │ │ │ │ - rsceq r6, r6, r8, lsl #21 │ │ │ │ - smlaleq r6, r6, r4, sl @ │ │ │ │ + ldrsbteq r3, [r5], #4 │ │ │ │ + rsceq r6, r6, r8, ror #20 │ │ │ │ + rsceq r6, r6, r4, ror sl │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25a3b4 <__cxa_atexit@plt+0x24e6a8> │ │ │ │ @@ -604586,25 +604586,25 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r9, [pc, #24] @ 25a3c8 <__cxa_atexit@plt+0x24e6bc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f744b4 <__cxa_atexit@plt+0xf687a8> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - ldrhteq r2, [r5], #236 @ 0xec │ │ │ │ + smlalseq r2, r5, ip, lr │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - rscseq r3, r5, r4, lsl #1 │ │ │ │ - rsceq r6, r6, r4, lsl sl │ │ │ │ + rscseq r3, r5, r4, rrx │ │ │ │ + strdeq r6, [r6], #148 @ 0x94 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b f6c560 <__cxa_atexit@plt+0xf60854> │ │ │ │ - rsceq r6, r6, r0, asr #20 │ │ │ │ + rsceq r6, r6, r0, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25a4c0 <__cxa_atexit@plt+0x24e7b4> │ │ │ │ @@ -604666,20 +604666,20 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 25a500 <__cxa_atexit@plt+0x24e7f4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - rsceq r6, r6, r4, asr #18 │ │ │ │ - rsceq r6, r6, ip, ror #18 │ │ │ │ - rscseq r2, r5, ip, asr #27 │ │ │ │ + rsceq r6, r6, r4, lsr #18 │ │ │ │ + rsceq r6, r6, ip, asr #18 │ │ │ │ + rscseq r2, r5, ip, lsr #27 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - smlalseq r2, r5, ip, pc @ │ │ │ │ - rsceq r6, r6, r8, lsl r9 │ │ │ │ + rscseq r2, r5, ip, ror pc │ │ │ │ + strdeq r6, [r6], #136 @ 0x88 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -604687,15 +604687,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 25a548 <__cxa_atexit@plt+0x24e83c> │ │ │ │ b 25a560 <__cxa_atexit@plt+0x24e854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r6, [r6], #136 @ 0x88 @ │ │ │ │ + strhteq r6, [r6], #136 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 25a5fc <__cxa_atexit@plt+0x24e8f0> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -604730,19 +604730,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25a600 <__cxa_atexit@plt+0x24e8f4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r6, r6, ip, lsr r8 │ │ │ │ - smlalseq r2, r5, ip, ip │ │ │ │ - @ instruction: 0xfffffd70 │ │ │ │ - rscseq r2, r5, ip, ror #28 │ │ │ │ rsceq r6, r6, ip, lsl r8 │ │ │ │ + rscseq r2, r5, ip, ror ip │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + rscseq r2, r5, ip, asr #28 │ │ │ │ + strdeq r6, [r6], #124 @ 0x7c @ │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25a668 <__cxa_atexit@plt+0x24e95c> │ │ │ │ @@ -604765,19 +604765,19 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25a68c <__cxa_atexit@plt+0x24e980> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r6, ip, lsr #15 │ │ │ │ - ldrshteq r2, [r5], #188 @ 0xbc │ │ │ │ + rsceq r6, r6, ip, lsl #15 │ │ │ │ + ldrsbteq r2, [r5], #188 @ 0xbc │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - ldrsbteq r2, [r5], #208 @ 0xd0 │ │ │ │ - rsceq r6, r6, r0, lsr #15 │ │ │ │ + ldrhteq r2, [r5], #208 @ 0xd0 │ │ │ │ + rsceq r6, r6, r0, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25a7a4 <__cxa_atexit@plt+0x24ea98> │ │ │ │ mov r0, r4 │ │ │ │ @@ -604846,24 +604846,24 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, sl │ │ │ │ mov r6, r3 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #24] @ 25a7e4 <__cxa_atexit@plt+0x24ead8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, ip, lsr #16 │ │ │ │ + rscseq r2, r5, ip, lsl #16 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - rscseq r2, r5, r8, ror sp │ │ │ │ + rscseq r2, r5, r8, asr sp │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - rsceq r6, r6, r8, ror #12 │ │ │ │ - ldrshteq r2, [r5], #160 @ 0xa0 │ │ │ │ + rsceq r6, r6, r8, asr #12 │ │ │ │ + ldrsbteq r2, [r5], #160 @ 0xa0 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - rscseq r2, r5, r0, asr #25 │ │ │ │ - rsceq r6, r6, r8, lsr r6 │ │ │ │ + rscseq r2, r5, r0, lsr #25 │ │ │ │ + rsceq r6, r6, r8, lsl r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -604871,15 +604871,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ beq 25a828 <__cxa_atexit@plt+0x24eb1c> │ │ │ │ b 25a840 <__cxa_atexit@plt+0x24eb34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq r6, [r6], #88 @ 0x58 @ │ │ │ │ + ldrdeq r6, [r6], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [pc, #144] @ 25a8dc <__cxa_atexit@plt+0x24ebd0> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ @@ -604914,19 +604914,19 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25a8e0 <__cxa_atexit@plt+0x24ebd4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - rsceq r6, r6, ip, asr r5 │ │ │ │ - ldrhteq r2, [r5], #156 @ 0x9c │ │ │ │ - @ instruction: 0xfffffa90 │ │ │ │ - rscseq r2, r5, ip, lsl #23 │ │ │ │ rsceq r6, r6, ip, lsr r5 │ │ │ │ + smlalseq r2, r5, ip, r9 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + rscseq r2, r5, ip, ror #22 │ │ │ │ + rsceq r6, r6, ip, lsl r5 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25a948 <__cxa_atexit@plt+0x24ec3c> │ │ │ │ @@ -604949,32 +604949,32 @@ │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25a96c <__cxa_atexit@plt+0x24ec60> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rsceq r6, r6, ip, asr #9 │ │ │ │ - rscseq r2, r5, ip, lsl r9 │ │ │ │ + rsceq r6, r6, ip, lsr #9 │ │ │ │ + ldrshteq r2, [r5], #140 @ 0x8c │ │ │ │ @ instruction: 0xfffff9f0 │ │ │ │ - ldrshteq r2, [r5], #160 @ 0xa0 │ │ │ │ + ldrsbteq r2, [r5], #160 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25a9a8 <__cxa_atexit@plt+0x24ec9c> │ │ │ │ ldr r2, [pc, #24] @ 25a9b0 <__cxa_atexit@plt+0x24eca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 259e58 <__cxa_atexit@plt+0x24e14c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r4, asr r5 │ │ │ │ + rscseq r2, r5, r4, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25a9ec <__cxa_atexit@plt+0x24ece0> │ │ │ │ @@ -604987,16 +604987,16 @@ │ │ │ │ b 261654 <__cxa_atexit@plt+0x255948> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25aa08 <__cxa_atexit@plt+0x24ecfc> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r5, ip, lsl #21 │ │ │ │ - rsceq r6, r6, r8, ror #8 │ │ │ │ + rscseq r2, r5, ip, ror #20 │ │ │ │ + rsceq r6, r6, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 25aa44 <__cxa_atexit@plt+0x24ed38> │ │ │ │ @@ -605007,30 +605007,30 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - rsceq r6, r6, r0, ror #7 │ │ │ │ + rsceq r6, r6, r0, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25aa84 <__cxa_atexit@plt+0x24ed78> │ │ │ │ ldr r2, [pc, #24] @ 25aa8c <__cxa_atexit@plt+0x24ed80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 25a3f8 <__cxa_atexit@plt+0x24e6ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r8, ror r4 │ │ │ │ - rsceq r6, r6, r8, ror #7 │ │ │ │ + rscseq r2, r5, r8, asr r4 │ │ │ │ + rsceq r6, r6, r8, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25aaf4 <__cxa_atexit@plt+0x24ede8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -605049,18 +605049,18 @@ │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ b 261ef4 <__cxa_atexit@plt+0x2561e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, ip, lsr r4 │ │ │ │ + rscseq r2, r5, ip, lsl r4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - smlalseq r2, r5, r0, r9 │ │ │ │ - rsceq r6, r6, r0, ror #6 │ │ │ │ + rscseq r2, r5, r0, ror r9 │ │ │ │ + rsceq r6, r6, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 25ab88 <__cxa_atexit@plt+0x24ee7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ @@ -605093,19 +605093,19 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq r2, r5, r0, lsl #9 │ │ │ │ + rscseq r2, r5, r0, ror #8 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r2, r5, r4, lsl #10 │ │ │ │ - rsceq r6, r6, ip, lsl #6 │ │ │ │ - rscseq r2, r5, r8, asr #7 │ │ │ │ + rscseq r2, r5, r4, ror #9 │ │ │ │ + rsceq r6, r6, ip, ror #5 │ │ │ │ + rscseq r2, r5, r8, lsr #7 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25ac04 <__cxa_atexit@plt+0x24eef8> │ │ │ │ ldr r3, [pc, #64] @ 25ac1c <__cxa_atexit@plt+0x24ef10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -605121,16 +605121,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 25ac20 <__cxa_atexit@plt+0x24ef14> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r4, lsl #17 │ │ │ │ - rsceq r6, r6, r8, lsl #5 │ │ │ │ + rscseq r2, r5, r4, ror #16 │ │ │ │ + rsceq r6, r6, r8, ror #4 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -605152,16 +605152,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 25ac9c <__cxa_atexit@plt+0x24ef90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r8, lsl #16 │ │ │ │ - rsceq r6, r6, ip, lsl #4 │ │ │ │ + rscseq r2, r5, r8, ror #15 │ │ │ │ + rsceq r6, r6, ip, ror #3 │ │ │ │ ldrdeq ip, [r1], #225 @ 0xe1 @ │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ @@ -605208,16 +605208,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #20] @ 25ad7c <__cxa_atexit@plt+0x24f070> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - rscseq r2, r5, r0, asr #4 │ │ │ │ - rsceq r6, r6, ip, lsr r1 │ │ │ │ + rscseq r2, r5, r0, lsr #4 │ │ │ │ + rsceq r6, r6, ip, lsl r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ tst r3, #3 │ │ │ │ @@ -605239,15 +605239,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - smlalseq r2, r5, ip, r1 │ │ │ │ + rscseq r2, r5, ip, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [pc, #44] @ 25ae3c <__cxa_atexit@plt+0x24f130> │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ @@ -605258,23 +605258,23 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - rscseq r2, r5, r0, asr #2 │ │ │ │ + rscseq r2, r5, r0, lsr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 25ae60 <__cxa_atexit@plt+0x24f154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r2, r5, r0, lsl r1 │ │ │ │ + ldrshteq r2, [r5], #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 25acc4 <__cxa_atexit@plt+0x24efb8> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -605318,15 +605318,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25af30 <__cxa_atexit@plt+0x24f224> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq r5, r6, ip, lsl #31 │ │ │ │ + rsceq r5, r6, ip, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -605369,15 +605369,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b f72104 <__cxa_atexit@plt+0xf663f8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25affc <__cxa_atexit@plt+0x24f2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r8, asr pc │ │ │ │ + rscseq r1, r5, r8, lsr pc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25b0a0 <__cxa_atexit@plt+0x24f394> │ │ │ │ ldr r2, [pc, #144] @ 25b0b0 <__cxa_atexit@plt+0x24f3a4> │ │ │ │ @@ -605417,15 +605417,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25b0bc <__cxa_atexit@plt+0x24f3b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq r5, r6, r4, lsl #28 │ │ │ │ + rsceq r5, r6, r4, ror #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -605471,30 +605471,30 @@ │ │ │ │ str r3, [r5] │ │ │ │ b f72104 <__cxa_atexit@plt+0xf663f8> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25b194 <__cxa_atexit@plt+0x24f488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq r1, [r5], #220 @ 0xdc │ │ │ │ + smlalseq r1, r5, ip, sp │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 25b1cc <__cxa_atexit@plt+0x24f4c0> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 25b1d0 <__cxa_atexit@plt+0x24f4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - smlalseq r1, r5, r8, sp │ │ │ │ - rscseq r1, r5, ip, lsl #27 │ │ │ │ + rscseq r1, r5, r8, ror sp │ │ │ │ + rscseq r1, r5, ip, ror #26 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25b274 <__cxa_atexit@plt+0x24f568> │ │ │ │ ldr r2, [pc, #144] @ 25b284 <__cxa_atexit@plt+0x24f578> │ │ │ │ @@ -605534,15 +605534,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25b290 <__cxa_atexit@plt+0x24f584> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - rsceq r5, r6, r4, asr #24 │ │ │ │ + rsceq r5, r6, r4, lsr #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ tst r7, #3 │ │ │ │ @@ -605601,15 +605601,15 @@ │ │ │ │ mov r9, sl │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25b39c <__cxa_atexit@plt+0x24f690> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, r6, r4, lsr fp │ │ │ │ + rsceq r5, r6, r4, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25b3d0 <__cxa_atexit@plt+0x24f6c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 25b3e8 <__cxa_atexit@plt+0x24f6dc> │ │ │ │ @@ -605625,31 +605625,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25b3fc <__cxa_atexit@plt+0x24f6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r4, asr fp │ │ │ │ + rscseq r1, r5, r4, lsr fp │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r5, r4, lsl #23 │ │ │ │ + rscseq r1, r5, r4, ror #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 25b438 <__cxa_atexit@plt+0x24f72c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 25b43c <__cxa_atexit@plt+0x24f730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r8, lsr #22 │ │ │ │ - rscseq r1, r5, r4, lsr #22 │ │ │ │ + rscseq r1, r5, r8, lsl #22 │ │ │ │ + rscseq r1, r5, r4, lsl #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25b484 <__cxa_atexit@plt+0x24f778> │ │ │ │ ldr r7, [pc, #52] @ 25b494 <__cxa_atexit@plt+0x24f788> │ │ │ │ @@ -605664,15 +605664,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25b498 <__cxa_atexit@plt+0x24f78c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, r6, ip, lsr sl │ │ │ │ + rsceq r5, r6, ip, lsl sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -605723,15 +605723,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25b584 <__cxa_atexit@plt+0x24f878> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r5, r6, r4, asr r9 │ │ │ │ + rsceq r5, r6, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -605773,15 +605773,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25b64c <__cxa_atexit@plt+0x24f940> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r5, r6, r4, lsl #17 │ │ │ │ + rsceq r5, r6, r4, ror #16 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #-8]! │ │ │ │ @@ -605797,15 +605797,15 @@ │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25b6ac <__cxa_atexit@plt+0x24f9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rsceq r5, r6, r4, lsr #16 │ │ │ │ + rsceq r5, r6, r4, lsl #16 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25b6e0 <__cxa_atexit@plt+0x24f9d4> │ │ │ │ ldr r2, [pc, #32] @ 25b6f0 <__cxa_atexit@plt+0x24f9e4> │ │ │ │ @@ -605815,15 +605815,15 @@ │ │ │ │ mov r9, sl │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25b6f4 <__cxa_atexit@plt+0x24f9e8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, r6, r4, ror #15 │ │ │ │ + rsceq r5, r6, r4, asr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25b728 <__cxa_atexit@plt+0x24fa1c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 25b740 <__cxa_atexit@plt+0x24fa34> │ │ │ │ @@ -605839,31 +605839,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25b754 <__cxa_atexit@plt+0x24fa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r0, lsl #16 │ │ │ │ + rscseq r1, r5, r0, ror #15 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r5, r8, lsr #16 │ │ │ │ + rscseq r1, r5, r8, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 25b790 <__cxa_atexit@plt+0x24fa84> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 25b794 <__cxa_atexit@plt+0x24fa88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r1, [r5], #116 @ 0x74 │ │ │ │ - rscseq r1, r5, r8, asr #15 │ │ │ │ + ldrhteq r1, [r5], #116 @ 0x74 │ │ │ │ + rscseq r1, r5, r8, lsr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25b7dc <__cxa_atexit@plt+0x24fad0> │ │ │ │ ldr r7, [pc, #52] @ 25b7ec <__cxa_atexit@plt+0x24fae0> │ │ │ │ @@ -605878,15 +605878,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25b7f0 <__cxa_atexit@plt+0x24fae4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, r6, ip, ror #13 │ │ │ │ + rsceq r5, r6, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -605937,15 +605937,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25b8dc <__cxa_atexit@plt+0x24fbd0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r5, r6, r4, lsl #12 │ │ │ │ + rsceq r5, r6, r4, ror #11 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -605987,15 +605987,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25b9a4 <__cxa_atexit@plt+0x24fc98> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r5, r6, r4, lsr r5 │ │ │ │ + rsceq r5, r6, r4, lsl r5 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #-8]! │ │ │ │ @@ -606011,15 +606011,15 @@ │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25ba04 <__cxa_atexit@plt+0x24fcf8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - ldrdeq r5, [r6], #68 @ 0x44 @ │ │ │ │ + strhteq r5, [r6], #68 @ 0x44 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ba38 <__cxa_atexit@plt+0x24fd2c> │ │ │ │ ldr r2, [pc, #32] @ 25ba48 <__cxa_atexit@plt+0x24fd3c> │ │ │ │ @@ -606029,15 +606029,15 @@ │ │ │ │ mov r9, sl │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25ba4c <__cxa_atexit@plt+0x24fd40> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - smlaleq r5, r6, r4, r4 │ │ │ │ + rsceq r5, r6, r4, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25ba80 <__cxa_atexit@plt+0x24fd74> │ │ │ │ cmp r3, #3 │ │ │ │ bne 25ba98 <__cxa_atexit@plt+0x24fd8c> │ │ │ │ @@ -606053,31 +606053,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25baac <__cxa_atexit@plt+0x24fda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r8, lsr #9 │ │ │ │ + rscseq r1, r5, r8, lsl #9 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbteq r1, [r5], #64 @ 0x40 │ │ │ │ + ldrhteq r1, [r5], #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 25bae8 <__cxa_atexit@plt+0x24fddc> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 25baec <__cxa_atexit@plt+0x24fde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r8, ror r4 │ │ │ │ - rscseq r1, r5, r4, ror r4 │ │ │ │ + rscseq r1, r5, r8, asr r4 │ │ │ │ + rscseq r1, r5, r4, asr r4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25bb34 <__cxa_atexit@plt+0x24fe28> │ │ │ │ ldr r7, [pc, #52] @ 25bb44 <__cxa_atexit@plt+0x24fe38> │ │ │ │ @@ -606092,15 +606092,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25bb48 <__cxa_atexit@plt+0x24fe3c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - smlaleq r5, r6, ip, r3 │ │ │ │ + rsceq r5, r6, ip, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -606151,15 +606151,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25bc34 <__cxa_atexit@plt+0x24ff28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - strhteq r5, [r6], #36 @ 0x24 │ │ │ │ + smlaleq r5, r6, r4, r2 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -606201,15 +606201,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25bcfc <__cxa_atexit@plt+0x24fff0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsceq r5, r6, r4, ror #3 │ │ │ │ + rsceq r5, r6, r4, asr #3 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #-8]! │ │ │ │ @@ -606225,15 +606225,15 @@ │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25bd5c <__cxa_atexit@plt+0x250050> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rsceq r5, r6, r4, lsl #3 │ │ │ │ + rsceq r5, r6, r4, ror #2 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25bd90 <__cxa_atexit@plt+0x250084> │ │ │ │ ldr r2, [pc, #32] @ 25bda0 <__cxa_atexit@plt+0x250094> │ │ │ │ @@ -606243,15 +606243,15 @@ │ │ │ │ mov r9, sl │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25bda4 <__cxa_atexit@plt+0x250098> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rsceq r5, r6, r4, asr #2 │ │ │ │ + rsceq r5, r6, r4, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 25bdd8 <__cxa_atexit@plt+0x2500cc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 25bdf0 <__cxa_atexit@plt+0x2500e4> │ │ │ │ @@ -606267,31 +606267,31 @@ │ │ │ │ str r3, [r5] │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [pc, #8] @ 25be04 <__cxa_atexit@plt+0x2500f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, ip, asr #2 │ │ │ │ + rscseq r1, r5, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - rscseq r1, r5, ip, ror r1 │ │ │ │ + rscseq r1, r5, ip, asr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 25be40 <__cxa_atexit@plt+0x250134> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [pc, #20] @ 25be44 <__cxa_atexit@plt+0x250138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r1, r5, r4, lsr #2 │ │ │ │ - rscseq r1, r5, r8, lsl r1 │ │ │ │ + rscseq r1, r5, r4, lsl #2 │ │ │ │ + ldrshteq r1, [r5], #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25be8c <__cxa_atexit@plt+0x250180> │ │ │ │ ldr r7, [pc, #52] @ 25be9c <__cxa_atexit@plt+0x250190> │ │ │ │ @@ -606306,15 +606306,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25bea0 <__cxa_atexit@plt+0x250194> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - rsceq r5, r6, ip, asr #32 │ │ │ │ + rsceq r5, r6, ip, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ @@ -606365,15 +606365,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25bf8c <__cxa_atexit@plt+0x250280> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - rsceq r4, r6, r4, ror #30 │ │ │ │ + rsceq r4, r6, r4, asr #30 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r2, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ @@ -606415,15 +606415,15 @@ │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25c054 <__cxa_atexit@plt+0x250348> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - smlaleq r4, r6, r4, lr │ │ │ │ + rsceq r4, r6, r4, ror lr │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r7, #-8]! │ │ │ │ @@ -606439,15 +606439,15 @@ │ │ │ │ b f727fc <__cxa_atexit@plt+0xf66af0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25c0b4 <__cxa_atexit@plt+0x2503a8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - rsceq r4, r6, r4, lsr lr │ │ │ │ + rsceq r4, r6, r4, lsl lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25c15c <__cxa_atexit@plt+0x250450> │ │ │ │ ldr r2, [pc, #148] @ 25c16c <__cxa_atexit@plt+0x250460> │ │ │ │ @@ -606488,15 +606488,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25c178 <__cxa_atexit@plt+0x25046c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq r4, r6, r0, lsl #27 │ │ │ │ + rsceq r4, r6, r0, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -606606,15 +606606,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25c350 <__cxa_atexit@plt+0x250644> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsceq r4, r6, ip, lsr #23 │ │ │ │ + rsceq r4, r6, ip, lsl #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r8, [r3, #3] │ │ │ │ str r3, [r5, #4] │ │ │ │ @@ -606696,16 +606696,16 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 25c4bc <__cxa_atexit@plt+0x2507b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r5, r8, lr │ │ │ │ - rsceq r4, r6, r0, ror sl │ │ │ │ + rscseq r0, r5, r8, ror lr │ │ │ │ + rsceq r4, r6, r0, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25c4f8 <__cxa_atexit@plt+0x2507ec> │ │ │ │ ldr r2, [pc, #36] @ 25c500 <__cxa_atexit@plt+0x2507f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -606714,17 +606714,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25c504 <__cxa_atexit@plt+0x2507f8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r0, lsl sl │ │ │ │ - rsceq r4, r6, r8, lsr sl │ │ │ │ + ldrshteq r0, [r5], #144 @ 0x90 │ │ │ │ rsceq r4, r6, r8, lsl sl │ │ │ │ + strdeq r4, [r6], #152 @ 0x98 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25c570 <__cxa_atexit@plt+0x250864> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -606749,17 +606749,17 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r5], #144 @ 0x90 │ │ │ │ + smlalseq r0, r5, r0, r9 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq r0, r5, r0, lsl pc │ │ │ │ + ldrshteq r0, [r5], #224 @ 0xe0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -606779,16 +606779,16 @@ │ │ │ │ mov r7, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25c608 <__cxa_atexit@plt+0x2508fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - rscseq r0, r5, r0, lsr #29 │ │ │ │ - rsceq r4, r6, r8, lsr r9 │ │ │ │ + rscseq r0, r5, r0, lsl #29 │ │ │ │ + rsceq r4, r6, r8, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25c644 <__cxa_atexit@plt+0x250938> │ │ │ │ ldr r2, [pc, #36] @ 25c64c <__cxa_atexit@plt+0x250940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -606797,17 +606797,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25c650 <__cxa_atexit@plt+0x250944> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r4, asr #17 │ │ │ │ - rsceq r4, r6, ip, ror #17 │ │ │ │ + rscseq r0, r5, r4, lsr #17 │ │ │ │ rsceq r4, r6, ip, asr #17 │ │ │ │ + rsceq r4, r6, ip, lsr #17 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25c6c0 <__cxa_atexit@plt+0x2509b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -606833,18 +606833,18 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r4, ror #16 │ │ │ │ + rscseq r0, r5, r4, asr #16 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - rscseq r0, r5, r0, asr #27 │ │ │ │ - rsceq r4, r6, r0, asr #16 │ │ │ │ + rscseq r0, r5, r0, lsr #27 │ │ │ │ + rsceq r4, r6, r0, lsr #16 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25c778 <__cxa_atexit@plt+0x250a6c> │ │ │ │ @@ -606883,18 +606883,18 @@ │ │ │ │ bx r0 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - strhteq r4, [r6], #124 @ 0x7c │ │ │ │ + smlaleq r4, r6, ip, r7 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - rscseq r0, r5, r4, lsr #26 │ │ │ │ - rsceq r4, r6, ip, ror r7 │ │ │ │ + rscseq r0, r5, r4, lsl #26 │ │ │ │ + rsceq r4, r6, ip, asr r7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25c80c <__cxa_atexit@plt+0x250b00> │ │ │ │ @@ -606913,15 +606913,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 1050a54 <__cxa_atexit@plt+0x1044d48> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - rscseq r0, r5, r4, ror ip │ │ │ │ + rscseq r0, r5, r4, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25c86c <__cxa_atexit@plt+0x250b60> │ │ │ │ ldr r3, [pc, #60] @ 25c87c <__cxa_atexit@plt+0x250b70> │ │ │ │ @@ -606938,15 +606938,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25c880 <__cxa_atexit@plt+0x250b74> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r4, [r6], #100 @ 0x64 @ │ │ │ │ + strhteq r4, [r6], #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -606970,15 +606970,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #8] @ 25c900 <__cxa_atexit@plt+0x250bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - rsceq r4, r6, r8, asr r6 │ │ │ │ + rsceq r4, r6, r8, lsr r6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -607000,15 +607000,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25c97c <__cxa_atexit@plt+0x250c70> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrhteq r0, [r5], #80 @ 0x50 │ │ │ │ + smlalseq r0, r5, r0, r5 │ │ │ │ strdeq fp, [r1], #41 @ 0x29 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25c9d0 <__cxa_atexit@plt+0x250cc4> │ │ │ │ mov r0, r4 │ │ │ │ @@ -607024,15 +607024,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25c9dc <__cxa_atexit@plt+0x250cd0> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r0, asr r5 │ │ │ │ + rscseq r0, r5, r0, lsr r5 │ │ │ │ rsceq fp, r1, sp, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25ca30 <__cxa_atexit@plt+0x250d24> │ │ │ │ mov r0, r4 │ │ │ │ @@ -607048,15 +607048,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25ca3c <__cxa_atexit@plt+0x250d30> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq r0, [r5], #64 @ 0x40 │ │ │ │ + ldrsbteq r0, [r5], #64 @ 0x40 │ │ │ │ rsceq fp, r1, r5, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25ca90 <__cxa_atexit@plt+0x250d84> │ │ │ │ mov r0, r4 │ │ │ │ @@ -607072,27 +607072,27 @@ │ │ │ │ ldr r8, [pc, #24] @ 25ca9c <__cxa_atexit@plt+0x250d90> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smlalseq r0, r5, r0, r4 │ │ │ │ + rscseq r0, r5, r0, ror r4 │ │ │ │ smlaleq fp, r1, ip, r1 │ │ │ │ - rsceq r4, r6, ip, asr #10 │ │ │ │ + rsceq r4, r6, ip, lsr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 25cac4 <__cxa_atexit@plt+0x250db8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r6, ip, lsr r5 │ │ │ │ - rsceq r4, r6, r8, lsl #10 │ │ │ │ + rsceq r4, r6, ip, lsl r5 │ │ │ │ + rsceq r4, r6, r8, ror #9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25cb1c <__cxa_atexit@plt+0x250e10> │ │ │ │ ldr r3, [pc, #64] @ 25cb2c <__cxa_atexit@plt+0x250e20> │ │ │ │ @@ -607110,26 +607110,26 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #12] @ 25cb34 <__cxa_atexit@plt+0x250e28> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - ldrdeq r4, [r6], #72 @ 0x48 @ │ │ │ │ - strdeq r4, [r6], #68 @ 0x44 @ │ │ │ │ - smlaleq r4, r6, ip, r4 │ │ │ │ + strhteq r4, [r6], #72 @ 0x48 │ │ │ │ + ldrdeq r4, [r6], #68 @ 0x44 @ │ │ │ │ + rsceq r4, r6, ip, ror r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [pc, #8] @ 25cb58 <__cxa_atexit@plt+0x250e4c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rsceq r4, r6, ip, lsl #9 │ │ │ │ - smlaleq r4, r6, r0, r5 │ │ │ │ + rsceq r4, r6, ip, ror #8 │ │ │ │ + rsceq r4, r6, r0, ror r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp sl, fp │ │ │ │ bcc 25cbc0 <__cxa_atexit@plt+0x250eb4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -607148,35 +607148,35 @@ │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ b ec18bc <__cxa_atexit@plt+0xeb5bb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r0, ror r3 │ │ │ │ - rsceq r4, r6, ip, asr #9 │ │ │ │ - rscseq r0, r5, ip, asr #6 │ │ │ │ + rscseq r0, r5, r0, asr r3 │ │ │ │ + rsceq r4, r6, ip, lsr #9 │ │ │ │ + rscseq r0, r5, ip, lsr #6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 25cbf4 <__cxa_atexit@plt+0x250ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r8, lsr #8 │ │ │ │ + rscseq r0, r5, r8, lsl #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [pc, #8] @ 25cc18 <__cxa_atexit@plt+0x250f0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r4, lsl #8 │ │ │ │ + rscseq r0, r5, r4, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ccb4 <__cxa_atexit@plt+0x250fa8> │ │ │ │ ldr r2, [pc, #128] @ 25ccbc <__cxa_atexit@plt+0x250fb0> │ │ │ │ @@ -607247,15 +607247,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r4, r6, ip, asr #7 │ │ │ │ + rsceq r4, r6, ip, lsr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25cd94 <__cxa_atexit@plt+0x251088> │ │ │ │ ldr r2, [pc, #40] @ 25cda0 <__cxa_atexit@plt+0x251094> │ │ │ │ @@ -607266,31 +607266,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25cda4 <__cxa_atexit@plt+0x251098> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r4, ror r1 │ │ │ │ - rscseq r0, r5, ip, ror #13 │ │ │ │ + rscseq r0, r5, r4, asr r1 │ │ │ │ + rscseq r0, r5, ip, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25cdd8 <__cxa_atexit@plt+0x2510cc> │ │ │ │ ldr r2, [pc, #28] @ 25cde0 <__cxa_atexit@plt+0x2510d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r8, lsr #2 │ │ │ │ + rscseq r0, r5, r8, lsl #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25ce64 <__cxa_atexit@plt+0x251158> │ │ │ │ @@ -607322,33 +607322,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25ce74 <__cxa_atexit@plt+0x251168> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq r0, [r5], #4 │ │ │ │ + ldrhteq r0, [r5], #4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq r0, r5, ip, lsl #2 │ │ │ │ - ldrsbteq r0, [r5], #12 │ │ │ │ + rscseq r0, r5, ip, ror #1 │ │ │ │ + ldrhteq r0, [r5], #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25cec0 <__cxa_atexit@plt+0x2511b4> │ │ │ │ ldr r2, [pc, #28] @ 25cec8 <__cxa_atexit@plt+0x2511bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq r0, r5, r0, asr #32 │ │ │ │ + rscseq r0, r5, r0, lsr #32 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -607372,16 +607372,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq r0, r5, r0, asr #32 │ │ │ │ - rscseq r0, r5, r4, lsl r0 │ │ │ │ + rscseq r0, r5, r0, lsr #32 │ │ │ │ + ldrshteq pc, [r4], #244 @ 0xf4 @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25cfb0 <__cxa_atexit@plt+0x2512a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -607405,15 +607405,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, ror #30 │ │ │ │ + rscseq pc, r4, r8, asr #30 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d004 <__cxa_atexit@plt+0x2512f8> │ │ │ │ ldr r2, [pc, #28] @ 25d00c <__cxa_atexit@plt+0x251300> │ │ │ │ @@ -607421,15 +607421,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrshteq pc, [r4], #236 @ 0xec @ │ │ │ │ + ldrsbteq pc, [r4], #236 @ 0xec @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25d0a0 <__cxa_atexit@plt+0x251394> │ │ │ │ @@ -607540,17 +607540,17 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq pc, r4, r8, lsl #28 │ │ │ │ - ldrsbteq pc, [r4], #220 @ 0xdc @ │ │ │ │ - rsceq r3, r6, r0, lsr sp │ │ │ │ + rscseq pc, r4, r8, ror #27 │ │ │ │ + ldrhteq pc, [r4], #220 @ 0xdc @ │ │ │ │ + rsceq r3, r6, r0, lsl sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25d230 <__cxa_atexit@plt+0x251524> │ │ │ │ ldr r2, [pc, #40] @ 25d23c <__cxa_atexit@plt+0x251530> │ │ │ │ @@ -607561,31 +607561,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25d240 <__cxa_atexit@plt+0x251534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [r4], #200 @ 0xc8 @ │ │ │ │ - rscseq r0, r5, ip, asr #4 │ │ │ │ + ldrhteq pc, [r4], #200 @ 0xc8 @ │ │ │ │ + rscseq r0, r5, ip, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d274 <__cxa_atexit@plt+0x251568> │ │ │ │ ldr r2, [pc, #28] @ 25d27c <__cxa_atexit@plt+0x251570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, ip, lsl #25 │ │ │ │ + rscseq pc, r4, ip, ror #24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25d300 <__cxa_atexit@plt+0x2515f4> │ │ │ │ @@ -607617,33 +607617,33 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25d310 <__cxa_atexit@plt+0x251604> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, lsr ip @ │ │ │ │ + rscseq pc, r4, r8, lsl ip @ │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rscseq pc, r4, r0, ror ip @ │ │ │ │ - rscseq pc, r4, r0, asr #24 │ │ │ │ + rscseq pc, r4, r0, asr ip @ │ │ │ │ + rscseq pc, r4, r0, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d35c <__cxa_atexit@plt+0x251650> │ │ │ │ ldr r2, [pc, #28] @ 25d364 <__cxa_atexit@plt+0x251658> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r4, lsr #23 │ │ │ │ + rscseq pc, r4, r4, lsl #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -607667,16 +607667,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq pc, r4, r4, lsr #23 │ │ │ │ - rscseq pc, r4, r8, ror fp @ │ │ │ │ + rscseq pc, r4, r4, lsl #23 │ │ │ │ + rscseq pc, r4, r8, asr fp @ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25d44c <__cxa_atexit@plt+0x251740> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -607700,15 +607700,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, ip, asr #21 │ │ │ │ + rscseq pc, r4, ip, lsr #21 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d4a0 <__cxa_atexit@plt+0x251794> │ │ │ │ ldr r2, [pc, #28] @ 25d4a8 <__cxa_atexit@plt+0x25179c> │ │ │ │ @@ -607716,15 +607716,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r0, ror #20 │ │ │ │ + rscseq pc, r4, r0, asr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25d53c <__cxa_atexit@plt+0x251830> │ │ │ │ @@ -607835,16 +607835,16 @@ │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - rscseq pc, r4, ip, ror #18 │ │ │ │ - rscseq pc, r4, r0, asr #18 │ │ │ │ + rscseq pc, r4, ip, asr #18 │ │ │ │ + rscseq pc, r4, r0, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25d6c4 <__cxa_atexit@plt+0x2519b8> │ │ │ │ ldr r2, [pc, #36] @ 25d6cc <__cxa_atexit@plt+0x2519c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -607853,17 +607853,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25d6d0 <__cxa_atexit@plt+0x2519c4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r4, asr #16 │ │ │ │ - rsceq r3, r6, r0, ror #20 │ │ │ │ - rsceq r3, r6, ip, asr #16 │ │ │ │ + rscseq pc, r4, r4, lsr #16 │ │ │ │ + rsceq r3, r6, r0, asr #20 │ │ │ │ + rsceq r3, r6, ip, lsr #16 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25d76c <__cxa_atexit@plt+0x251a60> │ │ │ │ @@ -607900,19 +607900,19 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 25d77c <__cxa_atexit@plt+0x251a70> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsbteq pc, [r4], #120 @ 0x78 @ │ │ │ │ + ldrhteq pc, [r4], #120 @ 0x78 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - smlaleq r3, r6, r4, r9 │ │ │ │ + rsceq r3, r6, r4, ror r9 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 25d87c <__cxa_atexit@plt+0x251b70> │ │ │ │ @@ -607968,20 +607968,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 25d870 <__cxa_atexit@plt+0x251b64> │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq pc, r4, r8, lsr #14 │ │ │ │ + rscseq pc, r4, r8, lsl #14 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - rsceq r3, r6, r0, lsl #17 │ │ │ │ + rsceq r3, r6, r0, ror #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25d93c <__cxa_atexit@plt+0x251c30> │ │ │ │ @@ -608015,15 +608015,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - ldrdeq r3, [r6], #116 @ 0x74 @ │ │ │ │ + strhteq r3, [r6], #116 @ 0x74 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -608051,16 +608051,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25d9e4 <__cxa_atexit@plt+0x251cd8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffff288 │ │ │ │ - rsceq r3, r6, ip, ror #14 │ │ │ │ - rsceq r3, r6, r0, asr r7 │ │ │ │ + rsceq r3, r6, ip, asr #14 │ │ │ │ + rsceq r3, r6, r0, lsr r7 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25da80 <__cxa_atexit@plt+0x251d74> │ │ │ │ ldr r2, [pc, #132] @ 25da90 <__cxa_atexit@plt+0x251d84> │ │ │ │ @@ -608097,16 +608097,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25da9c <__cxa_atexit@plt+0x251d90> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsceq r3, r6, r0, asr #13 │ │ │ │ - smlaleq r3, r6, ip, r6 │ │ │ │ + rsceq r3, r6, r0, lsr #13 │ │ │ │ + rsceq r3, r6, ip, ror r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -608126,27 +608126,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r3, r6, ip, lsr #12 │ │ │ │ + rsceq r3, r6, ip, lsl #12 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 25db3c <__cxa_atexit@plt+0x251e30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq r3, [r6], #92 @ 0x5c @ │ │ │ │ + ldrdeq r3, [r6], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -608179,15 +608179,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25dbe4 <__cxa_atexit@plt+0x251ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ - rsceq r3, r6, ip, ror #10 │ │ │ │ + rsceq r3, r6, ip, asr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25dc38 <__cxa_atexit@plt+0x251f2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -608202,15 +608202,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25dc44 <__cxa_atexit@plt+0x251f38> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, ror #5 │ │ │ │ + rscseq pc, r4, r8, asr #5 │ │ │ │ strhteq r9, [r1], #245 @ 0xf5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25dc98 <__cxa_atexit@plt+0x251f8c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -608226,15 +608226,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25dca4 <__cxa_atexit@plt+0x251f98> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, lsl #5 │ │ │ │ + rscseq pc, r4, r8, ror #4 │ │ │ │ rsceq r9, r1, r0, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25dcf8 <__cxa_atexit@plt+0x251fec> │ │ │ │ mov r0, r4 │ │ │ │ @@ -608250,15 +608250,15 @@ │ │ │ │ ldr r8, [pc, #24] @ 25dd04 <__cxa_atexit@plt+0x251ff8> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, lsr #4 │ │ │ │ + rscseq pc, r4, r8, lsl #4 │ │ │ │ rsceq r9, r1, r6, ror #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25dd58 <__cxa_atexit@plt+0x25204c> │ │ │ │ mov r0, r4 │ │ │ │ @@ -608274,17 +608274,17 @@ │ │ │ │ ldr r8, [pc, #24] @ 25dd64 <__cxa_atexit@plt+0x252058> │ │ │ │ add r8, pc, r8 │ │ │ │ b f842e0 <__cxa_atexit@plt+0xf785d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r8, asr #3 │ │ │ │ + rscseq pc, r4, r8, lsr #3 │ │ │ │ rsceq r9, r1, sl, ror #28 │ │ │ │ - rsceq r3, r6, r0, ror r4 │ │ │ │ + rsceq r3, r6, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp r9, fp │ │ │ │ bcc 25ddc0 <__cxa_atexit@plt+0x2520b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -608300,17 +608300,17 @@ │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ b a3f544 <__cxa_atexit@plt+0xa33838> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq pc, r4, r4, ror #2 │ │ │ │ - rsceq r3, r6, r0, lsr #8 │ │ │ │ - rsceq r3, r6, r0, lsr r4 │ │ │ │ + rscseq pc, r4, r4, asr #2 │ │ │ │ + rsceq r3, r6, r0, lsl #8 │ │ │ │ + rsceq r3, r6, r0, lsl r4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 25de9c <__cxa_atexit@plt+0x252190> │ │ │ │ ldr r2, [pc, #184] @ 25deac <__cxa_atexit@plt+0x2521a0> │ │ │ │ @@ -608359,19 +608359,19 @@ │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #24] @ 25dec0 <__cxa_atexit@plt+0x2521b4> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ + rsceq r3, r6, r8, lsr r3 │ │ │ │ + ldrsbteq pc, [r4], #84 @ 0x54 @ │ │ │ │ + rscseq pc, r4, r0, lsl r6 @ │ │ │ │ rsceq r3, r6, r8, asr r3 │ │ │ │ - ldrshteq pc, [r4], #84 @ 0x54 @ │ │ │ │ - rscseq pc, r4, r0, lsr r6 @ │ │ │ │ - rsceq r3, r6, r8, ror r3 │ │ │ │ - rsceq r3, r6, r0, asr #6 │ │ │ │ + rsceq r3, r6, r0, lsr #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r2, #3] │ │ │ │ ldr r9, [r2, #7] │ │ │ │ mov r2, r5 │ │ │ │ @@ -608401,18 +608401,18 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r7, [pc, #8] @ 25df5c <__cxa_atexit@plt+0x252250> │ │ │ │ add r7, pc, r7 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - smlaleq r3, r6, ip, r2 │ │ │ │ - rscseq pc, r4, r0, lsr r5 @ │ │ │ │ - rscseq pc, r4, r4, asr r5 @ │ │ │ │ - smlaleq r3, r6, ip, r2 │ │ │ │ + rsceq r3, r6, ip, ror r2 │ │ │ │ + rscseq pc, r4, r0, lsl r5 @ │ │ │ │ + rscseq pc, r4, r4, lsr r5 @ │ │ │ │ + rsceq r3, r6, ip, ror r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25dfa4 <__cxa_atexit@plt+0x252298> │ │ │ │ cmp r3, #1 │ │ │ │ @@ -608429,18 +608429,18 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r7, [pc, #8] @ 25dfcc <__cxa_atexit@plt+0x2522c0> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r3, r6, r8, lsr #4 │ │ │ │ - rscseq pc, r4, r0, asr #9 │ │ │ │ - ldrsbteq pc, [r4], #76 @ 0x4c @ │ │ │ │ - rsceq r3, r6, r8, asr #2 │ │ │ │ + rsceq r3, r6, r8, lsl #4 │ │ │ │ + rscseq pc, r4, r0, lsr #9 │ │ │ │ + ldrhteq pc, [r4], #76 @ 0x4c @ │ │ │ │ + rsceq r3, r6, r8, lsr #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e018 <__cxa_atexit@plt+0x25230c> │ │ │ │ ldr r2, [pc, #40] @ 25e024 <__cxa_atexit@plt+0x252318> │ │ │ │ @@ -608451,31 +608451,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25e028 <__cxa_atexit@plt+0x25231c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrshteq lr, [r4], #224 @ 0xe0 │ │ │ │ - rscseq pc, r4, r8, ror #8 │ │ │ │ + ldrsbteq lr, [r4], #224 @ 0xe0 │ │ │ │ + rscseq pc, r4, r8, asr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e05c <__cxa_atexit@plt+0x252350> │ │ │ │ ldr r2, [pc, #28] @ 25e064 <__cxa_atexit@plt+0x252358> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r4, lsr #29 │ │ │ │ + rscseq lr, r4, r4, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -608512,15 +608512,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - rsceq r2, r6, r8, lsl #28 │ │ │ │ + rsceq r2, r6, r8, ror #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e158 <__cxa_atexit@plt+0x25244c> │ │ │ │ ldr r2, [pc, #40] @ 25e164 <__cxa_atexit@plt+0x252458> │ │ │ │ @@ -608531,31 +608531,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25e168 <__cxa_atexit@plt+0x25245c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrhteq lr, [r4], #208 @ 0xd0 │ │ │ │ - rscseq pc, r4, r4, lsr #6 │ │ │ │ + smlalseq lr, r4, r0, sp │ │ │ │ + rscseq pc, r4, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e19c <__cxa_atexit@plt+0x252490> │ │ │ │ ldr r2, [pc, #28] @ 25e1a4 <__cxa_atexit@plt+0x252498> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r4, ror #26 │ │ │ │ + rscseq lr, r4, r4, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -608608,17 +608608,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25e29c <__cxa_atexit@plt+0x252590> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r8, ror ip │ │ │ │ - rsceq r2, r6, r0, lsr #25 │ │ │ │ + rscseq lr, r4, r8, asr ip │ │ │ │ rsceq r2, r6, r0, lsl #25 │ │ │ │ + rsceq r2, r6, r0, ror #24 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e330 <__cxa_atexit@plt+0x252624> │ │ │ │ @@ -608653,19 +608653,19 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 25e340 <__cxa_atexit@plt+0x252634> │ │ │ │ mov r5, #44 @ 0x2c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r0, lsl ip │ │ │ │ + ldrshteq lr, [r4], #176 @ 0xb0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - rsceq r2, r6, ip, asr #27 │ │ │ │ + rsceq r2, r6, ip, lsr #27 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -608700,16 +608700,16 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 25e408 <__cxa_atexit@plt+0x2526fc> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - rsceq r2, r6, r0, lsr lr │ │ │ │ rsceq r2, r6, r0, lsl lr │ │ │ │ + strdeq r2, [r6], #208 @ 0xd0 @ │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e4b0 <__cxa_atexit@plt+0x2527a4> │ │ │ │ ldr r2, [pc, #144] @ 25e4c0 <__cxa_atexit@plt+0x2527b4> │ │ │ │ @@ -608749,16 +608749,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25e4cc <__cxa_atexit@plt+0x2527c0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - rsceq r2, r6, r4, ror sp │ │ │ │ - rsceq r2, r6, r0, asr sp │ │ │ │ + rsceq r2, r6, r4, asr sp │ │ │ │ + rsceq r2, r6, r0, lsr sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r2, #7] │ │ │ │ ldr r2, [r2, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -608779,29 +608779,29 @@ │ │ │ │ str r2, [r5, #16] │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq r2, [r6], #204 @ 0xcc @ │ │ │ │ + strhteq r2, [r6], #204 @ 0xcc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 25e578 <__cxa_atexit@plt+0x25286c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r2, r6, r4, lsr #25 │ │ │ │ + rsceq r2, r6, r4, lsl #25 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ @@ -608840,15 +608840,15 @@ │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 25e638 <__cxa_atexit@plt+0x25292c> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - rsceq r2, r6, r0, lsl #24 │ │ │ │ + rsceq r2, r6, r0, ror #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e6d4 <__cxa_atexit@plt+0x2529c8> │ │ │ │ ldr r2, [pc, #128] @ 25e6dc <__cxa_atexit@plt+0x2529d0> │ │ │ │ @@ -608919,15 +608919,15 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ - rsceq r2, r6, ip, lsr #19 │ │ │ │ + rsceq r2, r6, ip, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e7b4 <__cxa_atexit@plt+0x252aa8> │ │ │ │ ldr r2, [pc, #40] @ 25e7c0 <__cxa_atexit@plt+0x252ab4> │ │ │ │ @@ -608938,31 +608938,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25e7c4 <__cxa_atexit@plt+0x252ab8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r4, asr r7 │ │ │ │ - rscseq lr, r4, ip, asr #25 │ │ │ │ + rscseq lr, r4, r4, lsr r7 │ │ │ │ + rscseq lr, r4, ip, lsr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e7f8 <__cxa_atexit@plt+0x252aec> │ │ │ │ ldr r2, [pc, #28] @ 25e800 <__cxa_atexit@plt+0x252af4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r8, lsl #14 │ │ │ │ + rscseq lr, r4, r8, ror #13 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25e880 <__cxa_atexit@plt+0x252b74> │ │ │ │ @@ -608993,32 +608993,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25e890 <__cxa_atexit@plt+0x252b84> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq lr, [r4], #96 @ 0x60 │ │ │ │ + smlalseq lr, r4, r0, r6 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq lr, r4, r0, asr #13 │ │ │ │ + rscseq lr, r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25e8d8 <__cxa_atexit@plt+0x252bcc> │ │ │ │ ldr r2, [pc, #28] @ 25e8e0 <__cxa_atexit@plt+0x252bd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r8, lsr #12 │ │ │ │ + rscseq lr, r4, r8, lsl #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609042,16 +609042,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, r4, r8, lsr #12 │ │ │ │ - ldrshteq lr, [r4], #92 @ 0x5c │ │ │ │ + rscseq lr, r4, r8, lsl #12 │ │ │ │ + ldrsbteq lr, [r4], #92 @ 0x5c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25e9c8 <__cxa_atexit@plt+0x252cbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -609075,15 +609075,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r0, asr r5 │ │ │ │ + rscseq lr, r4, r0, lsr r5 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -609173,15 +609173,15 @@ │ │ │ │ str r3, [r8, #24]! │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - strhteq r2, [r6], #52 @ 0x34 │ │ │ │ + smlaleq r2, r6, r4, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25ebac <__cxa_atexit@plt+0x252ea0> │ │ │ │ ldr r2, [pc, #40] @ 25ebb8 <__cxa_atexit@plt+0x252eac> │ │ │ │ @@ -609192,31 +609192,31 @@ │ │ │ │ ldr r3, [pc, #24] @ 25ebbc <__cxa_atexit@plt+0x252eb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, ip, asr r3 │ │ │ │ - ldrsbteq lr, [r4], #128 @ 0x80 │ │ │ │ + rscseq lr, r4, ip, lsr r3 │ │ │ │ + ldrhteq lr, [r4], #128 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ebf0 <__cxa_atexit@plt+0x252ee4> │ │ │ │ ldr r2, [pc, #28] @ 25ebf8 <__cxa_atexit@plt+0x252eec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r0, lsl r3 │ │ │ │ + ldrshteq lr, [r4], #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25ec78 <__cxa_atexit@plt+0x252f6c> │ │ │ │ @@ -609247,32 +609247,32 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 25ec88 <__cxa_atexit@plt+0x252f7c> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrhteq lr, [r4], #40 @ 0x28 │ │ │ │ + smlalseq lr, r4, r8, r2 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - rscseq lr, r4, r8, asr #5 │ │ │ │ + rscseq lr, r4, r8, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25ecd0 <__cxa_atexit@plt+0x252fc4> │ │ │ │ ldr r2, [pc, #28] @ 25ecd8 <__cxa_atexit@plt+0x252fcc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r0, lsr r2 │ │ │ │ + rscseq lr, r4, r0, lsl r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -609296,16 +609296,16 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - rscseq lr, r4, r0, lsr r2 │ │ │ │ - rscseq lr, r4, r4, lsl #4 │ │ │ │ + rscseq lr, r4, r0, lsl r2 │ │ │ │ + rscseq lr, r4, r4, ror #3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r2, fp │ │ │ │ bcc 25edc0 <__cxa_atexit@plt+0x2530b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -609329,15 +609329,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - rscseq lr, r4, r8, asr r1 │ │ │ │ + rscseq lr, r4, r8, lsr r1 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ @@ -609443,17 +609443,17 @@ │ │ │ │ ldr r5, [pc, #24] @ 25efa8 <__cxa_atexit@plt+0x25329c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 105059c <__cxa_atexit@plt+0x1044890> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r4, ip, ror #30 │ │ │ │ - rsceq r2, r6, r8, lsl #3 │ │ │ │ - rsceq r1, r6, r4, ror pc │ │ │ │ + rscseq sp, r4, ip, asr #30 │ │ │ │ + rsceq r2, r6, r8, ror #2 │ │ │ │ + rsceq r1, r6, r4, asr pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp r5, fp │ │ │ │ bcc 25f044 <__cxa_atexit@plt+0x253338> │ │ │ │ @@ -609490,19 +609490,19 @@ │ │ │ │ mov r6, r8 │ │ │ │ b 25f054 <__cxa_atexit@plt+0x253348> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - rscseq sp, r4, r0, lsl #30 │ │ │ │ + rscseq sp, r4, r0, ror #29 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - strhteq r2, [r6], #12 │ │ │ │ + smlaleq r2, r6, ip, r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r6 │ │ │ │ cmp lr, fp │ │ │ │ bcc 25f154 <__cxa_atexit@plt+0x253448> │ │ │ │ @@ -609558,20 +609558,20 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ b 25f148 <__cxa_atexit@plt+0x25343c> │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ mov r5, lr │ │ │ │ mov r7, r2 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ - rscseq sp, r4, r0, asr lr │ │ │ │ + rscseq sp, r4, r0, lsr lr │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - rsceq r1, r6, r8, lsr #31 │ │ │ │ + rsceq r1, r6, r8, lsl #31 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #68 @ 0x44 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 25f214 <__cxa_atexit@plt+0x253508> │ │ │ │ @@ -609605,15 +609605,15 @@ │ │ │ │ b 10507c8 <__cxa_atexit@plt+0x1044abc> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 1044578 <__cxa_atexit@plt+0x103886c> │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffff808 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - strdeq r1, [r6], #236 @ 0xec @ │ │ │ │ + ldrdeq r1, [r6], #236 @ 0xec @ │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r7, r6 │ │ │ │ @@ -609641,16 +609641,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 25f2bc <__cxa_atexit@plt+0x2535b0> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffff3d0 │ │ │ │ - rsceq r1, r6, r8, lsl #31 │ │ │ │ - rsceq r1, r6, ip, ror #30 │ │ │ │ + rsceq r1, r6, r8, ror #30 │ │ │ │ + rsceq r1, r6, ip, asr #30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ bcc 25f358 <__cxa_atexit@plt+0x25364c> │ │ │ │ ldr r2, [pc, #132] @ 25f368 <__cxa_atexit@plt+0x25365c> │ │ │ │ @@ -609687,16 +609687,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r7, [pc, #16] @ 25f374 <__cxa_atexit@plt+0x253668> │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrdeq r1, [r6], #236 @ 0xec @ │ │ │ │ - strhteq r1, [r6], #232 @ 0xe8 │ │ │ │ + strhteq r1, [r6], #236 @ 0xec │ │ │ │ + smlaleq r1, r6, r8, lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ ldr r3, [r3, #15] │ │ │ │ tst r7, #3 │ │ │ │ @@ -609716,27 +609716,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsceq r1, r6, r8, asr #28 │ │ │ │ + rsceq r1, r6, r8, lsr #28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #12] @ 25f414 <__cxa_atexit@plt+0x253708> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ b 1043434 <__cxa_atexit@plt+0x1037728> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsceq r1, r6, r8, lsl lr │ │ │ │ + strdeq r1, [r6], #216 @ 0xd8 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r6 │ │ │ │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes