--- /srv/rebuilderd/tmp/rebuilderdcp42PB/inputs/hnb_1.9.18+ds1-3_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdcp42PB/out/hnb_1.9.18+ds1-3_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2020-04-19 07:01:23.000000 debian-binary │ -rw-r--r-- 0 0 0 1372 2020-04-19 07:01:23.000000 control.tar.xz │ --rw-r--r-- 0 0 0 72496 2020-04-19 07:01:23.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 72412 2020-04-19 07:01:23.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/hnb │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -280,34 +280,34 @@ │ │ │ │ 00037148 00000017 R_ARM_RELATIVE │ │ │ │ 0003714c 00000017 R_ARM_RELATIVE │ │ │ │ 00037154 00000017 R_ARM_RELATIVE │ │ │ │ 00037158 00000017 R_ARM_RELATIVE │ │ │ │ 0003715c 00000017 R_ARM_RELATIVE │ │ │ │ 00037160 00000017 R_ARM_RELATIVE │ │ │ │ 00037164 00000017 R_ARM_RELATIVE │ │ │ │ +00037290 00000017 R_ARM_RELATIVE │ │ │ │ 00037294 00000017 R_ARM_RELATIVE │ │ │ │ 00037298 00000017 R_ARM_RELATIVE │ │ │ │ 0003729c 00000017 R_ARM_RELATIVE │ │ │ │ 000372a0 00000017 R_ARM_RELATIVE │ │ │ │ +000372a4 00000017 R_ARM_RELATIVE │ │ │ │ +000372a8 00000017 R_ARM_RELATIVE │ │ │ │ +000372ac 00000017 R_ARM_RELATIVE │ │ │ │ +000372b0 00000017 R_ARM_RELATIVE │ │ │ │ +000372b4 00000017 R_ARM_RELATIVE │ │ │ │ +000372b8 00000017 R_ARM_RELATIVE │ │ │ │ +000372bc 00000017 R_ARM_RELATIVE │ │ │ │ +000372c0 00000017 R_ARM_RELATIVE │ │ │ │ +000372c4 00000017 R_ARM_RELATIVE │ │ │ │ +000372c8 00000017 R_ARM_RELATIVE │ │ │ │ +000372cc 00000017 R_ARM_RELATIVE │ │ │ │ +000372d8 00000017 R_ARM_RELATIVE │ │ │ │ 000372dc 00000017 R_ARM_RELATIVE │ │ │ │ 000372e0 00000017 R_ARM_RELATIVE │ │ │ │ -000372e8 00000017 R_ARM_RELATIVE │ │ │ │ -000372ec 00000017 R_ARM_RELATIVE │ │ │ │ -000372f0 00000017 R_ARM_RELATIVE │ │ │ │ -000372f4 00000017 R_ARM_RELATIVE │ │ │ │ -000372f8 00000017 R_ARM_RELATIVE │ │ │ │ -000372fc 00000017 R_ARM_RELATIVE │ │ │ │ -00037300 00000017 R_ARM_RELATIVE │ │ │ │ -00037304 00000017 R_ARM_RELATIVE │ │ │ │ -00037308 00000017 R_ARM_RELATIVE │ │ │ │ -0003730c 00000017 R_ARM_RELATIVE │ │ │ │ -00037310 00000017 R_ARM_RELATIVE │ │ │ │ -00037314 00000017 R_ARM_RELATIVE │ │ │ │ -00037318 00000017 R_ARM_RELATIVE │ │ │ │ -0003731c 00000017 R_ARM_RELATIVE │ │ │ │ +000372e4 00000017 R_ARM_RELATIVE │ │ │ │ 00037320 00000017 R_ARM_RELATIVE │ │ │ │ 00037324 00000017 R_ARM_RELATIVE │ │ │ │ 00037608 00000017 R_ARM_RELATIVE │ │ │ │ 0003760c 00000017 R_ARM_RELATIVE │ │ │ │ 00037610 00000017 R_ARM_RELATIVE │ │ │ │ 00037614 00000017 R_ARM_RELATIVE │ │ │ │ 00037618 00000017 R_ARM_RELATIVE │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 121b0fca310da2f256185c551d5e37ccbffb294b │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3be3ec5485795dd2071f157dc71108841dd8abba │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │┄ Ordering differences only │ │ │ │ @@ -283,14 +283,23 @@ │ │ │ │ import_hnb %s │ │ │ │ %s does not seem to be a xml file, aborting. │ │ │ │ import_%s %s │ │ │ │ status '' │ │ │ │ status 'navigate the documentation with your cursor keys' │ │ │ │ gtk+ interface not implemented │ │ │ │ [%i] [%c] │ │ │ │ +/proc/self/stat │ │ │ │ +%*i %*s %*s %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %i │ │ │ │ +Memory used: %2.2fmb (%ib) │ │ │ │ +/proc/meminfo │ │ │ │ +%*s %*s %*s %*s %*s %*s %*s %*i %*i %i %i %i │ │ │ │ +Memory free: %2.2fmb (+buffers/cache: %2.2fmb) │ │ │ │ +nodes:%i, leaves:%i words:%i │ │ │ │ +Reports memory usage of application │ │ │ │ +Reoprts number of items, leaf items and total number of words in tree │ │ │ │ tree_changed │ │ │ │ quits hnb, no questions asked │ │ │ │ status "No action assigned to '%s'(%id) in %s-mode" │ │ │ │ autosave_check_timeout │ │ │ │ forced_up │ │ │ │ whether movement upwards is forced beyond first sibling │ │ │ │ forced_down │ │ │ │ @@ -308,14 +317,18 @@ │ │ │ │ Inserts the contents of the clipboard at the current position in the tree. │ │ │ │ usage: %i │ │ │ │ underline │ │ │ │ unknown style 'style [%s] %s %s' │ │ │ │ standout │ │ │ │ │ │ │ │ Changes the drawing style of 'element' available colors: black, blue, cyan, red, green, magenta, yellow, white and default which uses the standard colors of the terminal. Attrbutes are one or more of: standout, underline, reverse, blink, dim and bold. Available elements are: menuitem, menutext, parentnode, node, bullet, selected, parentselected and background. │ │ │ │ +percent_done │ │ │ │ +toggle_todo │ │ │ │ +Toggles visiblity and usage of the checkbox for the currently active item. │ │ │ │ +toggle_done │ │ │ │ autosave_threshold_nodes_changed 0 │ │ │ │ export_%s %s %i │ │ │ │ export_%s %s │ │ │ │ status "readonly mode, not writing to disk" │ │ │ │ │ │ │ │ att_clear │ │ │ │ att_list │ │ │ │ node_duplicate │ │ │ │ usage: %s .... │ │ │ │ no such macro defined '%s' │ │ │ │ error macro %s already exist,.. this might turn out badly,.. │ │ │ │ -usage: %s │ │ │ │ -scope limit exceeded │ │ │ │ -backspace │ │ │ │ -error in bindings %s %s %s %s │ │ │ │ -BACKSPACE │ │ │ │ - [parameter] │ │ │ │ -Binds the action, to the specified key, subsequent actions my be bound by using the virtual key '..' thus chaining them together into a small script. │ │ │ │ - │ │ │ │ -Changes context, context may be one of 'main', 'lineedit', 'nodeedit', 'confirm' or any other userdefined context. │ │ │ │ -previous │ │ │ │ -reference │ │ │ │ -scommand │ │ │ │ -smessage │ │ │ │ -soptions │ │ │ │ -sprevious │ │ │ │ -sreplace │ │ │ │ -ssupsend │ │ │ │ -backspace2 │ │ │ │ -bkill_word │ │ │ │ -bskipword │ │ │ │ -complete │ │ │ │ -kill_line │ │ │ │ -kill_to_bol │ │ │ │ -kill_to_eol │ │ │ │ -kill_word │ │ │ │ -pagedown │ │ │ │ -skipword │ │ │ │ -nodeedit │ │ │ │ -lineedit │ │ │ │ -ascii import, unable to open "%s" │ │ │ │ -ascii import, imported "%s" │ │ │ │ -ascii export, unable to open "%s" │ │ │ │ -ascii export, wrote output to "%s" │ │ │ │ -export_ascii │ │ │ │ -import_ascii │ │ │ │ -ascii_margin │ │ │ │ -the margin that ascii export wraps at (-1=no wrap) │ │ │ │ -status 'reached bottom of tree and \'%s\' not found' │ │ │ │ -status 'reached top of tree and \'%s\' not found' │ │ │ │ -usage: %s [-b|-f] │ │ │ │ -[-b|-f] │ │ │ │ -searches either -b(ackwards) or -f(orwards) in the tree for the next entry with a substring matching the specified string │ │ │ │ -percent_done │ │ │ │ -toggle_todo │ │ │ │ -Toggles visiblity and usage of the checkbox for the currently active item. │ │ │ │ -toggle_done │ │ │ │ postscript export, unable to open "%s" │ │ │ │ %%!PS %% all files must open with this header │ │ │ │ %%%%BeginResource minidict.ps │ │ │ │ %%%%Creator: byram@cappella-archive.com │ │ │ │ %%%%For: Direct PostScript Mark-up │ │ │ │ %%%%Date: 24 Feb 2002 │ │ │ │ %%%%EndComments │ │ │ │ @@ -488,23 +455,56 @@ │ │ │ │ 12 sb (hnb postscript export) c 11 ss L │ │ │ │ ( ) S 10 ss %i LM 0 a ([%s]%s ) P │ │ │ │ ( ) S 10 ss %i LM 0 a (%s ) P │ │ │ │ %%%%Trailer │ │ │ │ postscript export, saved output to "%s" │ │ │ │ export_ps │ │ │ │ Exports the current node, it's siblings and all sublevels to a postscript file suitable for printing │ │ │ │ -%s > /dev/null 2>&1 & │ │ │ │ -shelling out: %s │ │ │ │ -nothing to do │ │ │ │ - │ │ │ │ -executes an external shell according to node content, it first checks the direct children then the current node. If it contains an http:// url, the command described in browser_command is executed, if it contains a '@' the characters surrounding it is interpreted as an mail address and the mail_command is executed and if the data starts with 'exec' the rest of the data is executed verbatim. │ │ │ │ -web_command │ │ │ │ -Command executed when opening url's * is subsituted with the url │ │ │ │ -mail_command │ │ │ │ -Command executed when sending mail to a mailaddress * is substituted with the address │ │ │ │ +usage: %s │ │ │ │ +scope limit exceeded │ │ │ │ +backspace │ │ │ │ +error in bindings %s %s %s %s │ │ │ │ +BACKSPACE │ │ │ │ + [parameter] │ │ │ │ +Binds the action, to the specified key, subsequent actions my be bound by using the virtual key '..' thus chaining them together into a small script. │ │ │ │ + │ │ │ │ +Changes context, context may be one of 'main', 'lineedit', 'nodeedit', 'confirm' or any other userdefined context. │ │ │ │ +previous │ │ │ │ +reference │ │ │ │ +scommand │ │ │ │ +smessage │ │ │ │ +soptions │ │ │ │ +sprevious │ │ │ │ +sreplace │ │ │ │ +ssupsend │ │ │ │ +backspace2 │ │ │ │ +bkill_word │ │ │ │ +bskipword │ │ │ │ +complete │ │ │ │ +kill_line │ │ │ │ +kill_to_bol │ │ │ │ +kill_to_eol │ │ │ │ +kill_word │ │ │ │ +pagedown │ │ │ │ +skipword │ │ │ │ +nodeedit │ │ │ │ +lineedit │ │ │ │ +ascii import, unable to open "%s" │ │ │ │ +ascii import, imported "%s" │ │ │ │ +ascii export, unable to open "%s" │ │ │ │ +ascii export, wrote output to "%s" │ │ │ │ +export_ascii │ │ │ │ +import_ascii │ │ │ │ +ascii_margin │ │ │ │ +the margin that ascii export wraps at (-1=no wrap) │ │ │ │ +status 'reached bottom of tree and \'%s\' not found' │ │ │ │ +status 'reached top of tree and \'%s\' not found' │ │ │ │ +usage: %s [-b|-f] │ │ │ │ +[-b|-f] │ │ │ │ +searches either -b(ackwards) or -f(orwards) in the tree for the next entry with a substring matching the specified string │ │ │ │ %s %s %s │ │ │ │ no such node │ │ │ │ usage: %s [new subentry] │ │ │ │ specified parent not found │ │ │ │ usage: %s │ │ │ │ empty node added │ │ │ │ inserts an new entry at the current position │ │ │ │ @@ -569,17 +569,23 @@ │ │ │ │ February │ │ │ │ September │ │ │ │ November │ │ │ │ December │ │ │ │ status refusing to remove node after join, because it has children │ │ │ │ Invokes the node editor for the current node. │ │ │ │ we're not where we should be │ │ │ │ -Saves a copy of the current tree and selected node in memory │ │ │ │ -restore_state │ │ │ │ -Restores the copy of the tree saved with save_state │ │ │ │ +%s > /dev/null 2>&1 & │ │ │ │ +shelling out: %s │ │ │ │ +nothing to do │ │ │ │ + │ │ │ │ +executes an external shell according to node content, it first checks the direct children then the current node. If it contains an http:// url, the command described in browser_command is executed, if it contains a '@' the characters surrounding it is interpreted as an mail address and the mail_command is executed and if the data starts with 'exec' the rest of the data is executed verbatim. │ │ │ │ +web_command │ │ │ │ +Command executed when opening url's * is subsituted with the url │ │ │ │ +mail_command │ │ │ │ +Command executed when sending mail to a mailaddress * is substituted with the address │ │ │ │ binary import, unable to open "%s" │ │ │ │ binary import, header mismatch │ │ │ │ binary import - imported "%s" │ │ │ │ binary export, unable to open "%s" │ │ │ │ binary export, wrote data to "%s" │ │ │ │ export_binary │ │ │ │ import_binary │ │ │ │ @@ -1185,23 +1191,17 @@ │ │ │ │ status "hnb - hierarchical notebook http://hnb.sourceforge.net/" │ │ │ │ status "(c) │ │ │ │ yvind Kol │ │ │ │ s 2001-2003 pippin@users.sourceforge.net" │ │ │ │ macro m_about │ │ │ │ seems like your current ~/.hnbrc is outdated (it's xml the new format │ │ │ │ is plain text,.. remove it and let hnb make a new default │ │ │ │ -/proc/self/stat │ │ │ │ -%*i %*s %*s %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %*i %i │ │ │ │ -Memory used: %2.2fmb (%ib) │ │ │ │ -/proc/meminfo │ │ │ │ -%*s %*s %*s %*s %*s %*s %*s %*i %*i %i %i %i │ │ │ │ -Memory free: %2.2fmb (+buffers/cache: %2.2fmb) │ │ │ │ -nodes:%i, leaves:%i words:%i │ │ │ │ -Reports memory usage of application │ │ │ │ -Reoprts number of items, leaf items and total number of words in tree │ │ │ │ +Saves a copy of the current tree and selected node in memory │ │ │ │ +restore_state │ │ │ │ +Restores the copy of the tree saved with save_state │ │ │ │ enter string │ │ │ │ getquery │ │ │ │ │ │ │ │ Input a string from the user (put into the variable query, used by amongst other function the search function, and at least some of the export/import functions │ │ │ │ last query (also settable as a variable) │ │ │ │ hnb import, unable to open "%s" │ │ │ │ import_hnb,.. hmpf.... │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -81,15 +81,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 2184 <__assert_fail@plt+0x284> │ │ │ │ add r4, r4, #1 │ │ │ │ mov r3, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r3, [r5, #-1124] @ 0xfffffb9c │ │ │ │ bgt 1ff4 <__assert_fail@plt+0xf4> │ │ │ │ - bl a4b0 <__assert_fail@plt+0x85b0> │ │ │ │ + bl a858 <__assert_fail@plt+0x8958> │ │ │ │ ldr r1, [pc, #2660] @ 2ac0 <__assert_fail@plt+0xbc0> │ │ │ │ mov r0, #6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e28 │ │ │ │ ldr r8, [r5, #-1120] @ 0xfffffba0 │ │ │ │ cmp r8, #0 │ │ │ │ bne 246c <__assert_fail@plt+0x56c> │ │ │ │ @@ -103,22 +103,22 @@ │ │ │ │ ldr r9, [r2, r3] │ │ │ │ beq 20a0 <__assert_fail@plt+0x1a0> │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ add r0, r9, #132 @ 0x84 │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ add r8, r9, #132 @ 0x84 │ │ │ │ mov r0, r8 │ │ │ │ - bl b298 <__assert_fail@plt+0x9398> │ │ │ │ + bl be24 <__assert_fail@plt+0x9f24> │ │ │ │ cmp r0, #0 │ │ │ │ beq 274c <__assert_fail@plt+0x84c> │ │ │ │ ldr r3, [r5, #-1048] @ 0xfffffbe8 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2834 <__assert_fail@plt+0x934> │ │ │ │ - bl 164c4 <__assert_fail@plt+0x145c4> │ │ │ │ + bl 166cc <__assert_fail@plt+0x147cc> │ │ │ │ ldr r3, [r5, #-1044] @ 0xfffffbec │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r9, #128] @ 0x80 │ │ │ │ ldrb r3, [r5, #-1112] @ 0xfffffba8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2738 <__assert_fail@plt+0x838> │ │ │ │ @@ -126,36 +126,36 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e8 <__assert_fail@plt+0x5e8> │ │ │ │ add r3, r9, #232 @ 0xe8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ add r1, r9, #332 @ 0x14c │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ - bl b298 <__assert_fail@plt+0x9398> │ │ │ │ + bl be24 <__assert_fail@plt+0x9f24> │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #2 │ │ │ │ streq r3, [r9, #128] @ 0x80 │ │ │ │ - bl 141d0 <__assert_fail@plt+0x122d0> │ │ │ │ + bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ ldr fp, [r9, #128] @ 0x80 │ │ │ │ cmp fp, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 257c <__assert_fail@plt+0x67c> │ │ │ │ ldr r1, [pc, #2456] @ 2ac8 <__assert_fail@plt+0xbc8> │ │ │ │ cmp fp, #2 │ │ │ │ mvnne r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ strbne r3, [r9, #232] @ 0xe8 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r1, [pc, #2432] @ 2acc <__assert_fail@plt+0xbcc> │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r1, [pc, #2424] @ 2ad0 <__assert_fail@plt+0xbd0> │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #4 │ │ │ │ addls pc, pc, r3, lsl #2 │ │ │ │ b 2428 <__assert_fail@plt+0x528> │ │ │ │ b 2530 <__assert_fail@plt+0x630> │ │ │ │ b 251c <__assert_fail@plt+0x61c> │ │ │ │ @@ -329,15 +329,15 @@ │ │ │ │ mov r1, sl │ │ │ │ bl 1c00 │ │ │ │ cmp r4, #113 @ 0x71 │ │ │ │ bne 23e4 <__assert_fail@plt+0x4e4> │ │ │ │ bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ bl 17c54 <__assert_fail@plt+0x15d54> │ │ │ │ mov r0, r8 │ │ │ │ - bl 14208 <__assert_fail@plt+0x12308> │ │ │ │ + bl 14004 <__assert_fail@plt+0x12104> │ │ │ │ ldr r1, [pc, #1764] @ 2b20 <__assert_fail@plt+0xc20> │ │ │ │ ldr r2, [pc, #1624] @ 2a98 <__assert_fail@plt+0xb98> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #9408 @ 0x24c0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ ldr r1, [r2] │ │ │ │ @@ -385,19 +385,19 @@ │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ b 2114 <__assert_fail@plt+0x214> │ │ │ │ ldr r0, [pc, #1584] @ 2b34 <__assert_fail@plt+0xc34> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1cfc │ │ │ │ b 2428 <__assert_fail@plt+0x528> │ │ │ │ mov r0, r8 │ │ │ │ - bl f270 <__assert_fail@plt+0xd370> │ │ │ │ + bl e7fc <__assert_fail@plt+0xc8fc> │ │ │ │ mov r8, r0 │ │ │ │ b 2428 <__assert_fail@plt+0x528> │ │ │ │ mov r0, r8 │ │ │ │ - bl 9aac <__assert_fail@plt+0x7bac> │ │ │ │ + bl 9e54 <__assert_fail@plt+0x7f54> │ │ │ │ mov r8, r0 │ │ │ │ bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ b 2428 <__assert_fail@plt+0x528> │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #-1032] @ 0xfffffbf8 │ │ │ │ bl 17d10 <__assert_fail@plt+0x15e10> │ │ │ │ mov r1, r0 │ │ │ │ @@ -528,15 +528,15 @@ │ │ │ │ b 268c <__assert_fail@plt+0x78c> │ │ │ │ b 28c4 <__assert_fail@plt+0x9c4> │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r0, r9 │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ b 20e4 <__assert_fail@plt+0x1e4> │ │ │ │ - bl 16470 <__assert_fail@plt+0x14570> │ │ │ │ + bl 16678 <__assert_fail@plt+0x14778> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [pc, #940] @ 2b08 <__assert_fail@plt+0xc08> │ │ │ │ mov r3, r8 │ │ │ │ ldr fp, [r1, r2] │ │ │ │ ldr r2, [pc, #1008] @ 2b58 <__assert_fail@plt+0xc58> │ │ │ │ ldr r0, [fp] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -563,15 +563,15 @@ │ │ │ │ ldr r1, [pc, #928] @ 2b64 <__assert_fail@plt+0xc64> │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28a8 <__assert_fail@plt+0x9a8> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b050 <__assert_fail@plt+0x9150> │ │ │ │ + bl bbdc <__assert_fail@plt+0x9cdc> │ │ │ │ cmp r0, #0 │ │ │ │ beq 298c <__assert_fail@plt+0xa8c> │ │ │ │ ldr r3, [r9, #440] @ 0x1b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 283c <__assert_fail@plt+0x93c> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -580,45 +580,45 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r8, r0 │ │ │ │ ldr fp, [r9, #128] @ 0x80 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2160 <__assert_fail@plt+0x260> │ │ │ │ b 2128 <__assert_fail@plt+0x228> │ │ │ │ bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ b 20c4 <__assert_fail@plt+0x1c4> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b164 <__assert_fail@plt+0x9264> │ │ │ │ + bl bcf0 <__assert_fail@plt+0x9df0> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #792] @ 2b6c <__assert_fail@plt+0xc6c> │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ cmn fp, #1 │ │ │ │ mov r8, r0 │ │ │ │ beq 2824 <__assert_fail@plt+0x924> │ │ │ │ cmp fp, #0 │ │ │ │ sub fp, fp, #1 │ │ │ │ beq 2824 <__assert_fail@plt+0x924> │ │ │ │ sub fp, fp, #1 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ cmn fp, #1 │ │ │ │ bne 2890 <__assert_fail@plt+0x990> │ │ │ │ mov r8, r0 │ │ │ │ b 2824 <__assert_fail@plt+0x924> │ │ │ │ ldr r1, [pc, #704] @ 2b70 <__assert_fail@plt+0xc70> │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -639,15 +639,15 @@ │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, sl │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r8, r0 │ │ │ │ b 2824 <__assert_fail@plt+0x924> │ │ │ │ mov r0, sl │ │ │ │ bl 1e40 │ │ │ │ b 2794 <__assert_fail@plt+0x894> │ │ │ │ ldr r3, [fp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -770,26 +770,26 @@ │ │ │ │ muleq r1, r8, pc @ │ │ │ │ andeq sl, r1, ip, ror pc │ │ │ │ andeq sl, r1, r8, ror #30 │ │ │ │ andeq sl, r1, r8, asr pc │ │ │ │ muleq r0, r4, r1 │ │ │ │ muleq r1, r0, lr │ │ │ │ andeq sl, r1, r8, ror #1 │ │ │ │ - andeq fp, r1, r8, lsl #22 │ │ │ │ + andeq sp, r1, ip, lsr #5 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq fp, r1, ip, asr #6 │ │ │ │ andeq r4, r3, ip, asr #19 │ │ │ │ andeq sl, r1, r8, ror #28 │ │ │ │ andeq sl, r1, r8, lsl #29 │ │ │ │ strdeq sl, [r1], -ip │ │ │ │ andeq sl, r1, r0, ror #31 │ │ │ │ andeq fp, r1, r8, lsl #4 │ │ │ │ andeq sl, r1, r4, lsl sp │ │ │ │ @ instruction: 0x0001afb8 │ │ │ │ - andeq fp, r1, r8, asr #15 │ │ │ │ + ldrdeq fp, [r1], -r8 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq sl, r1, ip, ror pc │ │ │ │ strdeq sl, [r1], -r4 │ │ │ │ strdeq sl, [r1], -r0 │ │ │ │ andeq sl, r1, r4, ror #27 │ │ │ │ rsbeq r6, r2, r8, ror #28 │ │ │ │ @@ -918,20 +918,20 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #364] @ 2ec0 <__assert_fail@plt+0xfc0> │ │ │ │ add sl, r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e20 <__assert_fail@plt+0xf20> │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #10 │ │ │ │ bl 1e34 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -1121,15 +1121,15 @@ │ │ │ │ bl 1ba0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3348 <__assert_fail@plt+0x1448> │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr sl, [pc, #736] @ 3370 <__assert_fail@plt+0x1470> │ │ │ │ mov r0, r7 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #123 @ 0x7b │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #704] @ 3374 <__assert_fail@plt+0x1474> │ │ │ │ @@ -1139,38 +1139,38 @@ │ │ │ │ ldr r3, [pc, #692] @ 3378 <__assert_fail@plt+0x1478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #684] @ 337c <__assert_fail@plt+0x147c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r3, r0 │ │ │ │ movhi r3, #0 │ │ │ │ movls r3, #1 │ │ │ │ cmp r7, #0 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3274 <__assert_fail@plt+0x1374> │ │ │ │ mov r0, r7 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ ldr r3, [pc, #628] @ 3380 <__assert_fail@plt+0x1480> │ │ │ │ ldr r8, [fp, r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3228 <__assert_fail@plt+0x1328> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r4, r6 │ │ │ │ mov r8, r0 │ │ │ │ blt 3234 <__assert_fail@plt+0x1334> │ │ │ │ subgt r4, r4, #1 │ │ │ │ bgt 31e4 <__assert_fail@plt+0x12e4> │ │ │ │ cmp r6, #0 │ │ │ │ movgt r4, #0 │ │ │ │ @@ -1194,15 +1194,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ mov r4, r6 │ │ │ │ mov r7, r0 │ │ │ │ b 30d4 <__assert_fail@plt+0x11d4> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, sl │ │ │ │ @@ -1380,15 +1380,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ beq 34a8 <__assert_fail@plt+0x15a8> │ │ │ │ ldr r3, [r1, #16] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, r5 │ │ │ │ str r3, [r1, #16] │ │ │ │ - bl 13bb8 <__assert_fail@plt+0x11cb8> │ │ │ │ + bl 139b4 <__assert_fail@plt+0x11ab4> │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 348c <__assert_fail@plt+0x158c> │ │ │ │ ldr r3, [pc, #284] @ 35cc <__assert_fail@plt+0x16cc> │ │ │ │ ldr r0, [pc, #284] @ 35d0 <__assert_fail@plt+0x16d0> │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1398,22 +1398,22 @@ │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ bne 3438 <__assert_fail@plt+0x1538> │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3438 <__assert_fail@plt+0x1538> │ │ │ │ mov r0, r4 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 350c <__assert_fail@plt+0x160c> │ │ │ │ ldr r5, [pc, #208] @ 35c8 <__assert_fail@plt+0x16c8> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ and r3, r3, r5 │ │ │ │ str r3, [r0, #16] │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ cmp r0, #0 │ │ │ │ bne 34f4 <__assert_fail@plt+0x15f4> │ │ │ │ ldr r3, [pc, #184] @ 35cc <__assert_fail@plt+0x16cc> │ │ │ │ ldr r0, [pc, #188] @ 35d4 <__assert_fail@plt+0x16d4> │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1495,15 +1495,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ beq 3674 <__assert_fail@plt+0x1774> │ │ │ │ ldr r3, [r1, #16] │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r1, #16] │ │ │ │ - bl 13bb8 <__assert_fail@plt+0x11cb8> │ │ │ │ + bl 139b4 <__assert_fail@plt+0x11ab4> │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 3658 <__assert_fail@plt+0x1758> │ │ │ │ ldr r3, [pc, #272] @ 378c <__assert_fail@plt+0x188c> │ │ │ │ ldr r0, [pc, #272] @ 3790 <__assert_fail@plt+0x1890> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1513,21 +1513,21 @@ │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ bne 3608 <__assert_fail@plt+0x1708> │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3608 <__assert_fail@plt+0x1708> │ │ │ │ mov r0, r4 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d4 <__assert_fail@plt+0x17d4> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r0, #16] │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ cmp r0, #0 │ │ │ │ bne 36bc <__assert_fail@plt+0x17bc> │ │ │ │ ldr r3, [pc, #176] @ 378c <__assert_fail@plt+0x188c> │ │ │ │ ldr r0, [pc, #180] @ 3794 <__assert_fail@plt+0x1894> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -1773,15 +1773,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ bl 1bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 3aec <__assert_fail@plt+0x1bec> │ │ │ │ - bl aba0 <__assert_fail@plt+0x8ca0> │ │ │ │ + bl af48 <__assert_fail@plt+0x9048> │ │ │ │ ldr r3, [pc, #236] @ 3bb8 <__assert_fail@plt+0x1cb8> │ │ │ │ ldr r2, [pc, #236] @ 3bbc <__assert_fail@plt+0x1cbc> │ │ │ │ ldr r0, [r4, r3] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r6] │ │ │ │ str r1, [r0] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -3014,15 +3014,15 @@ │ │ │ │ b 4fcc <__assert_fail@plt+0x30cc> │ │ │ │ andeq r5, r3, r0, lsl #23 │ │ │ │ andeq r3, r3, r0, ror fp │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ muleq r1, r0, pc @ │ │ │ │ andeq r3, r3, ip, lsl #4 │ │ │ │ andeq r5, r3, r4, ror #21 │ │ │ │ - andeq fp, r1, r8, lsl #26 │ │ │ │ + andeq ip, r1, r0, lsr #21 │ │ │ │ andeq r5, r3, r8, ror sl │ │ │ │ andeq r3, r3, ip, lsl r1 │ │ │ │ andeq r5, r3, r0, lsl #20 │ │ │ │ muleq r1, ip, ip │ │ │ │ andeq r5, r3, ip, lsl #19 │ │ │ │ andeq r7, r1, r8, lsr #32 │ │ │ │ andeq r5, r3, r8, lsl r9 │ │ │ │ @@ -4442,15 +4442,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, r9 │ │ │ │ mov r5, r9 │ │ │ │ add r7, sp, #32 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #564] @ 66bc <__assert_fail@plt+0x47bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #556] @ 66c0 <__assert_fail@plt+0x47c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -4484,15 +4484,15 @@ │ │ │ │ bl 1b64 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r3 │ │ │ │ cmp r4, #1 │ │ │ │ bhi 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -4512,15 +4512,15 @@ │ │ │ │ b 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ ldr r1, [pc, #332] @ 66c8 <__assert_fail@plt+0x47c8> │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov sl, r5 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, r0 │ │ │ │ b 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ cmp r8, #0 │ │ │ │ @@ -4566,36 +4566,36 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r2 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1be8 │ │ │ │ b 64a4 <__assert_fail@plt+0x45a4> │ │ │ │ mov r0, r8 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov r8, r0 │ │ │ │ b 65bc <__assert_fail@plt+0x46bc> │ │ │ │ ldr r0, [pc, #72] @ 66e0 <__assert_fail@plt+0x47e0> │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ b 65dc <__assert_fail@plt+0x46dc> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r3, ip, lsl #20 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r3, ip, ror #19 │ │ │ │ muleq r1, r4, ip │ │ │ │ - andeq r7, r1, r4, ror r9 │ │ │ │ + andeq r7, r1, r4, lsl #23 │ │ │ │ andeq r4, r1, r0, lsr #25 │ │ │ │ andeq r5, r1, r4, lsl #17 │ │ │ │ andeq r5, r1, r8, ror r8 │ │ │ │ muleq r1, r8, r7 │ │ │ │ andeq r4, r1, r8, ror #22 │ │ │ │ andeq r0, r3, r4, lsr #16 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @@ -4819,1026 +4819,1026 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, sp, #4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r8, [pc, #4048] @ 7a38 <__assert_fail@plt+0x5b38> │ │ │ │ ldr r3, [pc, #4048] @ 7a3c <__assert_fail@plt+0x5b3c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ ldr r2, [pc, #4040] @ 7a40 <__assert_fail@plt+0x5b40> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3992] @ 7a44 <__assert_fail@plt+0x5b44> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3944] @ 7a48 <__assert_fail@plt+0x5b48> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3896] @ 7a4c <__assert_fail@plt+0x5b4c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3848] @ 7a50 <__assert_fail@plt+0x5b50> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3800] @ 7a54 <__assert_fail@plt+0x5b54> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3752] @ 7a58 <__assert_fail@plt+0x5b58> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3704] @ 7a5c <__assert_fail@plt+0x5b5c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3656] @ 7a60 <__assert_fail@plt+0x5b60> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3608] @ 7a64 <__assert_fail@plt+0x5b64> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3560] @ 7a68 <__assert_fail@plt+0x5b68> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3512] @ 7a6c <__assert_fail@plt+0x5b6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3464] @ 7a70 <__assert_fail@plt+0x5b70> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3416] @ 7a74 <__assert_fail@plt+0x5b74> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3368] @ 7a78 <__assert_fail@plt+0x5b78> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3320] @ 7a7c <__assert_fail@plt+0x5b7c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3272] @ 7a80 <__assert_fail@plt+0x5b80> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3224] @ 7a84 <__assert_fail@plt+0x5b84> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3176] @ 7a88 <__assert_fail@plt+0x5b88> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3128] @ 7a8c <__assert_fail@plt+0x5b8c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3080] @ 7a90 <__assert_fail@plt+0x5b90> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #3032] @ 7a94 <__assert_fail@plt+0x5b94> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2984] @ 7a98 <__assert_fail@plt+0x5b98> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2936] @ 7a9c <__assert_fail@plt+0x5b9c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2888] @ 7aa0 <__assert_fail@plt+0x5ba0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2840] @ 7aa4 <__assert_fail@plt+0x5ba4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2792] @ 7aa8 <__assert_fail@plt+0x5ba8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2744] @ 7aac <__assert_fail@plt+0x5bac> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2696] @ 7ab0 <__assert_fail@plt+0x5bb0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2648] @ 7ab4 <__assert_fail@plt+0x5bb4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2600] @ 7ab8 <__assert_fail@plt+0x5bb8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2552] @ 7abc <__assert_fail@plt+0x5bbc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2504] @ 7ac0 <__assert_fail@plt+0x5bc0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2456] @ 7ac4 <__assert_fail@plt+0x5bc4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2408] @ 7ac8 <__assert_fail@plt+0x5bc8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2360] @ 7acc <__assert_fail@plt+0x5bcc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2312] @ 7ad0 <__assert_fail@plt+0x5bd0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2264] @ 7ad4 <__assert_fail@plt+0x5bd4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2216] @ 7ad8 <__assert_fail@plt+0x5bd8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2168] @ 7adc <__assert_fail@plt+0x5bdc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2120] @ 7ae0 <__assert_fail@plt+0x5be0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2072] @ 7ae4 <__assert_fail@plt+0x5be4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2024] @ 7ae8 <__assert_fail@plt+0x5be8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1976] @ 7aec <__assert_fail@plt+0x5bec> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1928] @ 7af0 <__assert_fail@plt+0x5bf0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1880] @ 7af4 <__assert_fail@plt+0x5bf4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1832] @ 7af8 <__assert_fail@plt+0x5bf8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1784] @ 7afc <__assert_fail@plt+0x5bfc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1736] @ 7b00 <__assert_fail@plt+0x5c00> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1688] @ 7b04 <__assert_fail@plt+0x5c04> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1640] @ 7b08 <__assert_fail@plt+0x5c08> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1592] @ 7b0c <__assert_fail@plt+0x5c0c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1544] @ 7b10 <__assert_fail@plt+0x5c10> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1496] @ 7b14 <__assert_fail@plt+0x5c14> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1448] @ 7b18 <__assert_fail@plt+0x5c18> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1400] @ 7b1c <__assert_fail@plt+0x5c1c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1352] @ 7b20 <__assert_fail@plt+0x5c20> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1304] @ 7b24 <__assert_fail@plt+0x5c24> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1256] @ 7b28 <__assert_fail@plt+0x5c28> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1208] @ 7b2c <__assert_fail@plt+0x5c2c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1160] @ 7b30 <__assert_fail@plt+0x5c30> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1112] @ 7b34 <__assert_fail@plt+0x5c34> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1064] @ 7b38 <__assert_fail@plt+0x5c38> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1016] @ 7b3c <__assert_fail@plt+0x5c3c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #968] @ 7b40 <__assert_fail@plt+0x5c40> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #920] @ 7b44 <__assert_fail@plt+0x5c44> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #872] @ 7b48 <__assert_fail@plt+0x5c48> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #824] @ 7b4c <__assert_fail@plt+0x5c4c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #776] @ 7b50 <__assert_fail@plt+0x5c50> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #728] @ 7b54 <__assert_fail@plt+0x5c54> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #680] @ 7b58 <__assert_fail@plt+0x5c58> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #632] @ 7b5c <__assert_fail@plt+0x5c5c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #584] @ 7b60 <__assert_fail@plt+0x5c60> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #536] @ 7b64 <__assert_fail@plt+0x5c64> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #488] @ 7b68 <__assert_fail@plt+0x5c68> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #440] @ 7b6c <__assert_fail@plt+0x5c6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #392] @ 7b70 <__assert_fail@plt+0x5c70> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #344] @ 7b74 <__assert_fail@plt+0x5c74> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ b 7cb0 <__assert_fail@plt+0x5db0> │ │ │ │ andeq r0, r3, ip, asr #7 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r3, r0, lsr #7 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ muleq r1, r8, r9 │ │ │ │ @@ -5998,1601 +5998,1601 @@ │ │ │ │ andeq r3, r1, r8, lsl #27 │ │ │ │ andeq r3, r1, r0, lsl #27 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-348] @ 7b78 <__assert_fail@plt+0x5c78> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-396] @ 7b7c <__assert_fail@plt+0x5c7c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-444] @ 7b80 <__assert_fail@plt+0x5c80> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-492] @ 7b84 <__assert_fail@plt+0x5c84> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-540] @ 7b88 <__assert_fail@plt+0x5c88> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-588] @ 7b8c <__assert_fail@plt+0x5c8c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-636] @ 7b90 <__assert_fail@plt+0x5c90> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-684] @ 7b94 <__assert_fail@plt+0x5c94> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-732] @ 7b98 <__assert_fail@plt+0x5c98> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-780] @ 7b9c <__assert_fail@plt+0x5c9c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-828] @ 7ba0 <__assert_fail@plt+0x5ca0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-876] @ 7ba4 <__assert_fail@plt+0x5ca4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-924] @ 7ba8 <__assert_fail@plt+0x5ca8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-972] @ 7bac <__assert_fail@plt+0x5cac> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1020] @ 7bb0 <__assert_fail@plt+0x5cb0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1068] @ 7bb4 <__assert_fail@plt+0x5cb4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1116] @ 7bb8 <__assert_fail@plt+0x5cb8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1164] @ 7bbc <__assert_fail@plt+0x5cbc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1212] @ 7bc0 <__assert_fail@plt+0x5cc0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1260] @ 7bc4 <__assert_fail@plt+0x5cc4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1308] @ 7bc8 <__assert_fail@plt+0x5cc8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1356] @ 7bcc <__assert_fail@plt+0x5ccc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1404] @ 7bd0 <__assert_fail@plt+0x5cd0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1452] @ 7bd4 <__assert_fail@plt+0x5cd4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1500] @ 7bd8 <__assert_fail@plt+0x5cd8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1548] @ 7bdc <__assert_fail@plt+0x5cdc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1596] @ 7be0 <__assert_fail@plt+0x5ce0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1644] @ 7be4 <__assert_fail@plt+0x5ce4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1692] @ 7be8 <__assert_fail@plt+0x5ce8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1740] @ 7bec <__assert_fail@plt+0x5cec> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1788] @ 7bf0 <__assert_fail@plt+0x5cf0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1836] @ 7bf4 <__assert_fail@plt+0x5cf4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1884] @ 7bf8 <__assert_fail@plt+0x5cf8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1932] @ 7bfc <__assert_fail@plt+0x5cfc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-1980] @ 7c00 <__assert_fail@plt+0x5d00> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2028] @ 7c04 <__assert_fail@plt+0x5d04> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2076] @ 7c08 <__assert_fail@plt+0x5d08> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2124] @ 7c0c <__assert_fail@plt+0x5d0c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2172] @ 7c10 <__assert_fail@plt+0x5d10> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2220] @ 7c14 <__assert_fail@plt+0x5d14> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2268] @ 7c18 <__assert_fail@plt+0x5d18> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2316] @ 7c1c <__assert_fail@plt+0x5d1c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2364] @ 7c20 <__assert_fail@plt+0x5d20> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2412] @ 7c24 <__assert_fail@plt+0x5d24> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2460] @ 7c28 <__assert_fail@plt+0x5d28> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2508] @ 7c2c <__assert_fail@plt+0x5d2c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2556] @ 7c30 <__assert_fail@plt+0x5d30> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2604] @ 7c34 <__assert_fail@plt+0x5d34> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2652] @ 7c38 <__assert_fail@plt+0x5d38> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2700] @ 7c3c <__assert_fail@plt+0x5d3c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2748] @ 7c40 <__assert_fail@plt+0x5d40> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2796] @ 7c44 <__assert_fail@plt+0x5d44> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2844] @ 7c48 <__assert_fail@plt+0x5d48> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2892] @ 7c4c <__assert_fail@plt+0x5d4c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2940] @ 7c50 <__assert_fail@plt+0x5d50> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-2988] @ 7c54 <__assert_fail@plt+0x5d54> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3036] @ 7c58 <__assert_fail@plt+0x5d58> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3084] @ 7c5c <__assert_fail@plt+0x5d5c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3132] @ 7c60 <__assert_fail@plt+0x5d60> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3180] @ 7c64 <__assert_fail@plt+0x5d64> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3228] @ 7c68 <__assert_fail@plt+0x5d68> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3276] @ 7c6c <__assert_fail@plt+0x5d6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3324] @ 7c70 <__assert_fail@plt+0x5d70> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3372] @ 7c74 <__assert_fail@plt+0x5d74> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3420] @ 7c78 <__assert_fail@plt+0x5d78> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3468] @ 7c7c <__assert_fail@plt+0x5d7c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3516] @ 7c80 <__assert_fail@plt+0x5d80> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3564] @ 7c84 <__assert_fail@plt+0x5d84> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3612] @ 7c88 <__assert_fail@plt+0x5d88> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3660] @ 7c8c <__assert_fail@plt+0x5d8c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3708] @ 7c90 <__assert_fail@plt+0x5d90> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3756] @ 7c94 <__assert_fail@plt+0x5d94> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3804] @ 7c98 <__assert_fail@plt+0x5d98> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3852] @ 7c9c <__assert_fail@plt+0x5d9c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3900] @ 7ca0 <__assert_fail@plt+0x5da0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3948] @ 7ca4 <__assert_fail@plt+0x5da4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-3996] @ 7ca8 <__assert_fail@plt+0x5da8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #-4044] @ 7cac <__assert_fail@plt+0x5dac> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2360] @ 95e4 <__assert_fail@plt+0x76e4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2312] @ 95e8 <__assert_fail@plt+0x76e8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2264] @ 95ec <__assert_fail@plt+0x76ec> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2216] @ 95f0 <__assert_fail@plt+0x76f0> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2168] @ 95f4 <__assert_fail@plt+0x76f4> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2120] @ 95f8 <__assert_fail@plt+0x76f8> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2072] @ 95fc <__assert_fail@plt+0x76fc> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #2024] @ 9600 <__assert_fail@plt+0x7700> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1976] @ 9604 <__assert_fail@plt+0x7704> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1928] @ 9608 <__assert_fail@plt+0x7708> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1880] @ 960c <__assert_fail@plt+0x770c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1832] @ 9610 <__assert_fail@plt+0x7710> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1784] @ 9614 <__assert_fail@plt+0x7714> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1736] @ 9618 <__assert_fail@plt+0x7718> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1688] @ 961c <__assert_fail@plt+0x771c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1640] @ 9620 <__assert_fail@plt+0x7720> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1592] @ 9624 <__assert_fail@plt+0x7724> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1544] @ 9628 <__assert_fail@plt+0x7728> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1496] @ 962c <__assert_fail@plt+0x772c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1448] @ 9630 <__assert_fail@plt+0x7730> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1400] @ 9634 <__assert_fail@plt+0x7734> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1352] @ 9638 <__assert_fail@plt+0x7738> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1304] @ 963c <__assert_fail@plt+0x773c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1256] @ 9640 <__assert_fail@plt+0x7740> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1208] @ 9644 <__assert_fail@plt+0x7744> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1160] @ 9648 <__assert_fail@plt+0x7748> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1112] @ 964c <__assert_fail@plt+0x774c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1064] @ 9650 <__assert_fail@plt+0x7750> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #1016] @ 9654 <__assert_fail@plt+0x7754> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #968] @ 9658 <__assert_fail@plt+0x7758> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #920] @ 965c <__assert_fail@plt+0x775c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #872] @ 9660 <__assert_fail@plt+0x7760> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #824] @ 9664 <__assert_fail@plt+0x7764> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #776] @ 9668 <__assert_fail@plt+0x7768> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #728] @ 966c <__assert_fail@plt+0x776c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #680] @ 9670 <__assert_fail@plt+0x7770> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #632] @ 9674 <__assert_fail@plt+0x7774> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #584] @ 9678 <__assert_fail@plt+0x7778> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #536] @ 967c <__assert_fail@plt+0x777c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #488] @ 9680 <__assert_fail@plt+0x7780> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #440] @ 9684 <__assert_fail@plt+0x7784> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #392] @ 9688 <__assert_fail@plt+0x7788> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #344] @ 968c <__assert_fail@plt+0x778c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r7, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [r7, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r2, [pc, #296] @ 9690 <__assert_fail@plt+0x7790> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r5, #0 │ │ │ │ movne r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ strne r3, [r5, #16] │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ cmp r6, #0 │ │ │ │ beq 95a4 <__assert_fail@plt+0x76a4> │ │ │ │ ldr r3, [r6, #16] │ │ │ │ tst r3, #4 │ │ │ │ bne 95d0 <__assert_fail@plt+0x76d0> │ │ │ │ ldr r2, [pc, #232] @ 9694 <__assert_fail@plt+0x7794> │ │ │ │ ldr r3, [pc, #232] @ 9698 <__assert_fail@plt+0x7798> │ │ │ │ @@ -7602,15 +7602,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ bne 95e0 <__assert_fail@plt+0x76e0> │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov r6, r0 │ │ │ │ b 95a4 <__assert_fail@plt+0x76a4> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ andeq r3, r1, r4, asr sp │ │ │ │ andeq r3, r1, r8, lsr #26 │ │ │ │ andeq r3, r1, r4, lsl sp │ │ │ │ strdeq r3, [r1], -r0 │ │ │ │ @@ -7670,15 +7670,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 9820 <__assert_fail@plt+0x7920> │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ mov r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 9848 <__assert_fail@plt+0x7948> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c9c │ │ │ │ @@ -7688,37 +7688,37 @@ │ │ │ │ ldr r3, [pc, #312] @ 9850 <__assert_fail@plt+0x7950> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #304] @ 9854 <__assert_fail@plt+0x7954> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ cmp r8, r0 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 97f0 <__assert_fail@plt+0x78f0> │ │ │ │ mov r0, r6 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ ldr r3, [pc, #252] @ 9858 <__assert_fail@plt+0x7958> │ │ │ │ ldr r9, [r6, #16] │ │ │ │ ldr r7, [sl, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ sub r4, r4, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 97e8 <__assert_fail@plt+0x78e8> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ cmp r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ ble 97b8 <__assert_fail@plt+0x78b8> │ │ │ │ mov fp, #0 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -7732,15 +7732,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {r7, r9} │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ mov r6, r0 │ │ │ │ b 9728 <__assert_fail@plt+0x7828> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 9788 <__assert_fail@plt+0x7888> │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1c │ │ │ │ ldr r0, [pc, #92] @ 985c <__assert_fail@plt+0x795c> │ │ │ │ @@ -7793,112 +7793,346 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r1, r1, r8, lsr #10 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r3, r1, ip, ror r9 │ │ │ │ @ instruction: 0xffffd178 │ │ │ │ andeq r3, r1, r8, ror #18 │ │ │ │ - ldr r3, [pc, #16] @ 98e8 <__assert_fail@plt+0x79e8> │ │ │ │ + push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r2, [pc, #388] @ 9a64 <__assert_fail@plt+0x7b64> │ │ │ │ + ldr r6, [pc, #388] @ 9a68 <__assert_fail@plt+0x7b68> │ │ │ │ + ldr r3, [pc, #388] @ 9a6c <__assert_fail@plt+0x7b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [pc, #384] @ 9a70 <__assert_fail@plt+0x7b70> │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r6, pc, r6 │ │ │ │ + sub sp, sp, #28 │ │ │ │ + mov r1, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + mov r3, #0 │ │ │ │ + bl 1ba0 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq 9a34 <__assert_fail@plt+0x7b34> │ │ │ │ + ldr r1, [pc, #340] @ 9a74 <__assert_fail@plt+0x7b74> │ │ │ │ + add r7, sp, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b94 <__isoc99_fscanf@plt> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1e1c │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ + ldr r3, [pc, #304] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + mov r2, #0 │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + ldr r3, [pc, #292] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + mov r2, #0 │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ + bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ + str r4, [sp] │ │ │ │ + mov r2, r0 │ │ │ │ + ldr r0, [pc, #268] @ 9a7c <__assert_fail@plt+0x7b7c> │ │ │ │ + mov r3, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + ldr r0, [pc, #256] @ 9a80 <__assert_fail@plt+0x7b80> │ │ │ │ + mov r1, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1ba0 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq 9a34 <__assert_fail@plt+0x7b34> │ │ │ │ + ldr r1, [pc, #236] @ 9a84 <__assert_fail@plt+0x7b84> │ │ │ │ + add r3, sp, #12 │ │ │ │ + add r2, sp, #8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [sp] │ │ │ │ + bl 1b94 <__isoc99_fscanf@plt> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1e1c │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + ldr r6, [pc, #204] @ 9a88 <__assert_fail@plt+0x7b88> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ + ldr r3, [pc, #176] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + mov r2, #0 │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r3, [pc, #160] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ + bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r4, r4, r3 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ + mov r9, r1 │ │ │ │ + add r0, r4, r0 │ │ │ │ + bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ + ldr r3, [pc, #112] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + mov r2, #0 │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + ldr r3, [pc, #100] @ 9a78 <__assert_fail@plt+0x7b78> │ │ │ │ + mov r2, #0 │ │ │ │ + bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ + bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ + bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r9 │ │ │ │ + strd r0, [sp] │ │ │ │ + mov r0, r6 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + ldr r2, [pc, #80] @ 9a8c <__assert_fail@plt+0x7b8c> │ │ │ │ + ldr r3, [pc, #44] @ 9a6c <__assert_fail@plt+0x7b6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #20] │ │ │ │ + eors r2, r3, r2 │ │ │ │ + bne 9a60 <__assert_fail@plt+0x7b60> │ │ │ │ + mov r0, r5 │ │ │ │ + add sp, sp, #28 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + bl 1c48 <__stack_chk_fail@plt> │ │ │ │ + andeq sp, r2, r4, lsr #10 │ │ │ │ + andeq r4, r1, ip, asr #13 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + muleq r1, r8, lr │ │ │ │ + andeq r3, r1, r0, lsl #29 │ │ │ │ + svccc 0x00500000 │ │ │ │ + muleq r1, r0, lr │ │ │ │ + muleq r1, ip, lr │ │ │ │ + muleq r1, r0, lr │ │ │ │ + andeq r3, r1, r8, ror lr │ │ │ │ + andeq sp, r2, ip, asr #7 │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + mov r0, r2 │ │ │ │ + mov sl, r2 │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + ldr r6, [pc, #264] @ 9bb0 <__assert_fail@plt+0x7cb0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq 9ba0 <__assert_fail@plt+0x7ca0> │ │ │ │ + bl 1d68 <__ctype_b_loc@plt> │ │ │ │ + ldr r3, [pc, #248] @ 9bb4 <__assert_fail@plt+0x7cb4> │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r7, [r6, r3] │ │ │ │ + mov r9, r5 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r8, r0 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + add r5, r5, #1 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + beq 9b94 <__assert_fail@plt+0x7c94> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + ldr ip, [r8] │ │ │ │ + mov r1, #0 │ │ │ │ + b 9b10 <__assert_fail@plt+0x7c10> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + add r0, r0, #1 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 9b54 <__assert_fail@plt+0x7c54> │ │ │ │ + lsl r2, r3, #16 │ │ │ │ + asr r2, r2, #15 │ │ │ │ + ldrh r2, [ip, r2] │ │ │ │ + tst r2, #8192 @ 0x2000 │ │ │ │ + bne 9b00 <__assert_fail@plt+0x7c00> │ │ │ │ + cmp r3, #0 │ │ │ │ + add r1, r1, #1 │ │ │ │ + bne 9b44 <__assert_fail@plt+0x7c44> │ │ │ │ + b 9b54 <__assert_fail@plt+0x7c54> │ │ │ │ + ldrh lr, [ip, r2] │ │ │ │ + lsl r2, r3, #16 │ │ │ │ + tst lr, #8192 @ 0x2000 │ │ │ │ + bne 9b14 <__assert_fail@plt+0x7c14> │ │ │ │ + ldrb r3, [r0, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + lsl r2, r3, #1 │ │ │ │ + bne 9b34 <__assert_fail@plt+0x7c34> │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + cmp r3, #0 │ │ │ │ + addeq r9, r9, #1 │ │ │ │ + add r6, r6, r1 │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + bne 9acc <__assert_fail@plt+0x7bcc> │ │ │ │ + ldr r0, [pc, #60] @ 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + mov r0, sl │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + ldr r0, [pc, #32] @ 9bbc <__assert_fail@plt+0x7cbc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 9af4 <__assert_fail@plt+0x7bf4> │ │ │ │ + mov r5, r4 │ │ │ │ + mov r9, r4 │ │ │ │ + mov r6, r4 │ │ │ │ + b 9b74 <__assert_fail@plt+0x7c74> │ │ │ │ + andeq sp, r2, r4, ror #6 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r3, r1, r8, lsl #26 │ │ │ │ + andeq r1, r1, r8, lsr #10 │ │ │ │ + ldr r3, [pc, #68] @ 9c0c <__assert_fail@plt+0x7d0c> │ │ │ │ + push {r4, lr} │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r4, [pc, #56] @ 9c10 <__assert_fail@plt+0x7d10> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #52] @ 9c14 <__assert_fail@plt+0x7d14> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + ldr r1, [pc, #28] @ 9c18 <__assert_fail@plt+0x7d18> │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {r4, lr} │ │ │ │ + b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + strdeq r1, [r1], -r8 │ │ │ │ + ldrdeq r3, [r1], -r0 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0x00013cb4 │ │ │ │ + ldr r3, [pc, #68] @ 9c68 <__assert_fail@plt+0x7d68> │ │ │ │ + push {r4, lr} │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r4, [pc, #56] @ 9c6c <__assert_fail@plt+0x7d6c> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #52] @ 9c70 <__assert_fail@plt+0x7d70> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + ldr r1, [pc, #28] @ 9c74 <__assert_fail@plt+0x7d74> │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {r4, lr} │ │ │ │ + b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + muleq r1, ip, r4 │ │ │ │ + muleq r1, ip, ip │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + andeq r3, r1, r4, lsl #25 │ │ │ │ + ldr r3, [pc, #16] @ 9c90 <__assert_fail@plt+0x7d90> │ │ │ │ mov r1, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r3] │ │ │ │ bx lr │ │ │ │ - andeq r6, r3, ip, lsl #15 │ │ │ │ + andeq r6, r3, r4, ror #7 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9970 <__assert_fail@plt+0x7a70> │ │ │ │ + beq 9d18 <__assert_fail@plt+0x7e18> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9914 <__assert_fail@plt+0x7a14> │ │ │ │ + beq 9cbc <__assert_fail@plt+0x7dbc> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - bne 9920 <__assert_fail@plt+0x7a20> │ │ │ │ + bne 9cc8 <__assert_fail@plt+0x7dc8> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 990c <__assert_fail@plt+0x7a0c> │ │ │ │ + beq 9cb4 <__assert_fail@plt+0x7db4> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - beq 990c <__assert_fail@plt+0x7a0c> │ │ │ │ + beq 9cb4 <__assert_fail@plt+0x7db4> │ │ │ │ push {r4, lr} │ │ │ │ - b 9958 <__assert_fail@plt+0x7a58> │ │ │ │ + b 9d00 <__assert_fail@plt+0x7e00> │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9968 <__assert_fail@plt+0x7a68> │ │ │ │ + beq 9d10 <__assert_fail@plt+0x7e10> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - beq 9968 <__assert_fail@plt+0x7a68> │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + beq 9d10 <__assert_fail@plt+0x7e10> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 9940 <__assert_fail@plt+0x7a40> │ │ │ │ + bne 9ce8 <__assert_fail@plt+0x7de8> │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ - b 990c <__assert_fail@plt+0x7a0c> │ │ │ │ + b 9cb4 <__assert_fail@plt+0x7db4> │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 99c4 <__assert_fail@plt+0x7ac4> │ │ │ │ + beq 9d6c <__assert_fail@plt+0x7e6c> │ │ │ │ ldr r3, [r2, #16] │ │ │ │ push {r4, lr} │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r4, r0 │ │ │ │ ands r0, r3, #1 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r2 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ str r0, [r4] │ │ │ │ - bl db14 <__assert_fail@plt+0xbc14> │ │ │ │ - ldr r1, [pc, #24] @ 99cc <__assert_fail@plt+0x7acc> │ │ │ │ + bl b1a0 <__assert_fail@plt+0x92a0> │ │ │ │ + ldr r1, [pc, #24] @ 9d74 <__assert_fail@plt+0x7e74> │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r2 │ │ │ │ bx lr │ │ │ │ - andeq r3, r1, r0, ror #27 │ │ │ │ + andeq r3, r1, r8, asr #23 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 9a0c <__assert_fail@plt+0x7b0c> │ │ │ │ + beq 9db4 <__assert_fail@plt+0x7eb4> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - bne 9a14 <__assert_fail@plt+0x7b14> │ │ │ │ + bne 9dbc <__assert_fail@plt+0x7ebc> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ mov r0, r3 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 99f4 <__assert_fail@plt+0x7af4> │ │ │ │ + beq 9d9c <__assert_fail@plt+0x7e9c> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ - b 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + b 13968 <__assert_fail@plt+0x11a68> │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r6, [pc, #116] @ 9a98 <__assert_fail@plt+0x7b98> │ │ │ │ - ldr r8, [pc, #116] @ 9a9c <__assert_fail@plt+0x7b9c> │ │ │ │ - ldr r7, [pc, #116] @ 9aa0 <__assert_fail@plt+0x7ba0> │ │ │ │ - ldr r5, [pc, #116] @ 9aa4 <__assert_fail@plt+0x7ba4> │ │ │ │ + ldr r6, [pc, #116] @ 9e40 <__assert_fail@plt+0x7f40> │ │ │ │ + ldr r8, [pc, #116] @ 9e44 <__assert_fail@plt+0x7f44> │ │ │ │ + ldr r7, [pc, #116] @ 9e48 <__assert_fail@plt+0x7f48> │ │ │ │ + ldr r5, [pc, #116] @ 9e4c <__assert_fail@plt+0x7f4c> │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp] │ │ │ │ - ldr r4, [pc, #76] @ 9aa8 <__assert_fail@plt+0x7ba8> │ │ │ │ + ldr r4, [pc, #76] @ 9e50 <__assert_fail@plt+0x7f50> │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7908,944 +8142,944 @@ │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - andeq r3, r1, ip, ror #26 │ │ │ │ - andeq r1, r1, r4, lsl #13 │ │ │ │ - andeq r3, r1, r4, ror #26 │ │ │ │ - andeq r3, r1, r4, ror #26 │ │ │ │ - ldr r1, [pc, #2280] @ a39c <__assert_fail@plt+0x849c> │ │ │ │ + andeq r3, r1, r4, asr fp │ │ │ │ + ldrdeq r1, [r1], -ip │ │ │ │ + andeq r3, r1, ip, asr #22 │ │ │ │ + andeq r3, r1, ip, asr #22 │ │ │ │ + ldr r1, [pc, #2280] @ a744 <__assert_fail@plt+0x8844> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r6, [pc, #2276] @ a3a0 <__assert_fail@plt+0x84a0> │ │ │ │ - ldr r2, [pc, #2276] @ a3a4 <__assert_fail@plt+0x84a4> │ │ │ │ + ldr r6, [pc, #2276] @ a748 <__assert_fail@plt+0x8848> │ │ │ │ + ldr r2, [pc, #2276] @ a74c <__assert_fail@plt+0x884c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r3, [pc, #2268] @ a3a8 <__assert_fail@plt+0x84a8> │ │ │ │ + ldr r3, [pc, #2268] @ a750 <__assert_fail@plt+0x8850> │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r2] │ │ │ │ - bne 9c54 <__assert_fail@plt+0x7d54> │ │ │ │ - ldr r2, [pc, #2236] @ a3ac <__assert_fail@plt+0x84ac> │ │ │ │ - ldr r3, [pc, #2236] @ a3b0 <__assert_fail@plt+0x84b0> │ │ │ │ - ldr r8, [pc, #2236] @ a3b4 <__assert_fail@plt+0x84b4> │ │ │ │ - ldr sl, [pc, #2236] @ a3b8 <__assert_fail@plt+0x84b8> │ │ │ │ - ldr r9, [pc, #2236] @ a3bc <__assert_fail@plt+0x84bc> │ │ │ │ + bne 9ffc <__assert_fail@plt+0x80fc> │ │ │ │ + ldr r2, [pc, #2236] @ a754 <__assert_fail@plt+0x8854> │ │ │ │ + ldr r3, [pc, #2236] @ a758 <__assert_fail@plt+0x8858> │ │ │ │ + ldr r8, [pc, #2236] @ a75c <__assert_fail@plt+0x885c> │ │ │ │ + ldr sl, [pc, #2236] @ a760 <__assert_fail@plt+0x8860> │ │ │ │ + ldr r9, [pc, #2236] @ a764 <__assert_fail@plt+0x8864> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r6, r2] │ │ │ │ ldr r7, [r6, r3] │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r8, #32 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 11edc <__assert_fail@plt+0xffdc> │ │ │ │ + bl 11cd8 <__assert_fail@plt+0xfdd8> │ │ │ │ bl 3c08 <__assert_fail@plt+0x1d08> │ │ │ │ ldr r1, [r7] │ │ │ │ - bl cdac <__assert_fail@plt+0xaeac> │ │ │ │ + bl d600 <__assert_fail@plt+0xb700> │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ sub r3, r2, #512 @ 0x200 │ │ │ │ cmp r3, #27 │ │ │ │ addls pc, pc, r3, lsl #2 │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9ef8 <__assert_fail@plt+0x7ff8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9ed8 <__assert_fail@plt+0x7fd8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9cec <__assert_fail@plt+0x7dec> │ │ │ │ - b 9ca8 <__assert_fail@plt+0x7da8> │ │ │ │ - b 9f78 <__assert_fail@plt+0x8078> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9e1c <__assert_fail@plt+0x7f1c> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9f4c <__assert_fail@plt+0x804c> │ │ │ │ - b a110 <__assert_fail@plt+0x8210> │ │ │ │ - b a098 <__assert_fail@plt+0x8198> │ │ │ │ - b a0f4 <__assert_fail@plt+0x81f4> │ │ │ │ - b 9d10 <__assert_fail@plt+0x7e10> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9bb8 <__assert_fail@plt+0x7cb8> │ │ │ │ - b 9eb8 <__assert_fail@plt+0x7fb8> │ │ │ │ - b 9e60 <__assert_fail@plt+0x7f60> │ │ │ │ - b 9c5c <__assert_fail@plt+0x7d5c> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a2a0 <__assert_fail@plt+0x83a0> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a280 <__assert_fail@plt+0x8380> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a094 <__assert_fail@plt+0x8194> │ │ │ │ + b a050 <__assert_fail@plt+0x8150> │ │ │ │ + b a320 <__assert_fail@plt+0x8420> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a1c4 <__assert_fail@plt+0x82c4> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a2f4 <__assert_fail@plt+0x83f4> │ │ │ │ + b a4b8 <__assert_fail@plt+0x85b8> │ │ │ │ + b a440 <__assert_fail@plt+0x8540> │ │ │ │ + b a49c <__assert_fail@plt+0x859c> │ │ │ │ + b a0b8 <__assert_fail@plt+0x81b8> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b 9f60 <__assert_fail@plt+0x8060> │ │ │ │ + b a260 <__assert_fail@plt+0x8360> │ │ │ │ + b a208 <__assert_fail@plt+0x8308> │ │ │ │ + b a004 <__assert_fail@plt+0x8104> │ │ │ │ sub r2, r2, #32 │ │ │ │ cmp r2, #222 @ 0xde │ │ │ │ - bhi a1b0 <__assert_fail@plt+0x82b0> │ │ │ │ + bhi a558 <__assert_fail@plt+0x8658> │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ strb r3, [r5, r0] │ │ │ │ - ldr r3, [pc, #2000] @ a3c0 <__assert_fail@plt+0x84c0> │ │ │ │ + ldr r3, [pc, #2000] @ a768 <__assert_fail@plt+0x8868> │ │ │ │ ldr r2, [r4, #16]! │ │ │ │ cmp r2, r3 │ │ │ │ - beq 9b34 <__assert_fail@plt+0x7c34> │ │ │ │ + beq 9edc <__assert_fail@plt+0x7fdc> │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq a19c <__assert_fail@plt+0x829c> │ │ │ │ + beq a544 <__assert_fail@plt+0x8644> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c1c <__assert_fail@plt+0x7d1c> │ │ │ │ + beq 9fc4 <__assert_fail@plt+0x80c4> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ tst r3, #4 │ │ │ │ - bne a264 <__assert_fail@plt+0x8364> │ │ │ │ + bne a60c <__assert_fail@plt+0x870c> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a27c <__assert_fail@plt+0x837c> │ │ │ │ + beq a624 <__assert_fail@plt+0x8724> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ str r0, [sp, #12] │ │ │ │ - ldr r3, [pc, #1916] @ a3c4 <__assert_fail@plt+0x84c4> │ │ │ │ + ldr r3, [pc, #1916] @ a76c <__assert_fail@plt+0x886c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9b14 <__assert_fail@plt+0x7c14> │ │ │ │ + beq 9ebc <__assert_fail@plt+0x7fbc> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ - ldr r3, [pc, #1876] @ a3c8 <__assert_fail@plt+0x84c8> │ │ │ │ + bne a044 <__assert_fail@plt+0x8144> │ │ │ │ + ldr r3, [pc, #1876] @ a770 <__assert_fail@plt+0x8870> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne a374 <__assert_fail@plt+0x8474> │ │ │ │ + bne a71c <__assert_fail@plt+0x881c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - ldr r1, [pc, #1820] @ a3cc <__assert_fail@plt+0x84cc> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + ldr r1, [pc, #1820] @ a774 <__assert_fail@plt+0x8874> │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1699c <__assert_fail@plt+0x14a9c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a228 <__assert_fail@plt+0x8328> │ │ │ │ + beq a5d0 <__assert_fail@plt+0x86d0> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1699c <__assert_fail@plt+0x14a9c> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + bne 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ tst r3, #4 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9d28 <__assert_fail@plt+0x7e28> │ │ │ │ + beq a0d0 <__assert_fail@plt+0x81d0> │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ - ldr r3, [pc, #1696] @ a3d0 <__assert_fail@plt+0x84d0> │ │ │ │ + bne a040 <__assert_fail@plt+0x8140> │ │ │ │ + ldr r3, [pc, #1696] @ a778 <__assert_fail@plt+0x8878> │ │ │ │ ldr fp, [r6, r3] │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9d80 <__assert_fail@plt+0x7e80> │ │ │ │ + beq a128 <__assert_fail@plt+0x8228> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ tst r3, #4 │ │ │ │ - ldrne r2, [pc, #1624] @ a3d4 <__assert_fail@plt+0x84d4> │ │ │ │ + ldrne r2, [pc, #1624] @ a77c <__assert_fail@plt+0x887c> │ │ │ │ andne r2, r2, r3 │ │ │ │ strne r2, [r0, #16] │ │ │ │ - ldr fp, [pc, #1616] @ a3d8 <__assert_fail@plt+0x84d8> │ │ │ │ + ldr fp, [pc, #1616] @ a780 <__assert_fail@plt+0x8880> │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9df8 <__assert_fail@plt+0x7ef8> │ │ │ │ + beq a1a0 <__assert_fail@plt+0x82a0> │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #1584] @ a3dc <__assert_fail@plt+0x84dc> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #1584] @ a784 <__assert_fail@plt+0x8884> │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 9df8 <__assert_fail@plt+0x7ef8> │ │ │ │ + bne a1a0 <__assert_fail@plt+0x82a0> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - ldr r2, [pc, #1564] @ a3e0 <__assert_fail@plt+0x84e0> │ │ │ │ - ldr r1, [pc, #1564] @ a3e4 <__assert_fail@plt+0x84e4> │ │ │ │ + ldr r2, [pc, #1564] @ a788 <__assert_fail@plt+0x8888> │ │ │ │ + ldr r1, [pc, #1564] @ a78c <__assert_fail@plt+0x888c> │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - ldr r2, [pc, #1540] @ a3e8 <__assert_fail@plt+0x84e8> │ │ │ │ - ldr r1, [pc, #1540] @ a3ec <__assert_fail@plt+0x84ec> │ │ │ │ + ldr r2, [pc, #1540] @ a790 <__assert_fail@plt+0x8890> │ │ │ │ + ldr r1, [pc, #1540] @ a794 <__assert_fail@plt+0x8894> │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ + beq a040 <__assert_fail@plt+0x8140> │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r3, #16] │ │ │ │ orrne r2, r2, #4 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - b 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ + b a040 <__assert_fail@plt+0x8140> │ │ │ │ add fp, sp, #12 │ │ │ │ mov r0, fp │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ cmp r0, #0 │ │ │ │ - bne a114 <__assert_fail@plt+0x8214> │ │ │ │ - ldr r3, [pc, #1464] @ a3f0 <__assert_fail@plt+0x84f0> │ │ │ │ + bne a4bc <__assert_fail@plt+0x85bc> │ │ │ │ + ldr r3, [pc, #1464] @ a798 <__assert_fail@plt+0x8898> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne a340 <__assert_fail@plt+0x8440> │ │ │ │ + bne a6e8 <__assert_fail@plt+0x87e8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + bne a040 <__assert_fail@plt+0x8140> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - beq a214 <__assert_fail@plt+0x8314> │ │ │ │ + beq a5bc <__assert_fail@plt+0x86bc> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bl 1ed0 │ │ │ │ - bl ce8c <__assert_fail@plt+0xaf8c> │ │ │ │ + bl d6e0 <__assert_fail@plt+0xb7e0> │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [pc, #1384] @ a3f4 <__assert_fail@plt+0x84f4> │ │ │ │ + ldr r1, [pc, #1384] @ a79c <__assert_fail@plt+0x889c> │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldreq r3, [r4, #12] │ │ │ │ ldreq r3, [r3] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r1, r0, lsl #2] │ │ │ │ str r1, [sp] │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ strb r3, [r5] │ │ │ │ - bl 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ + bl 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ strb r3, [r5] │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ add r3, r5, r0 │ │ │ │ strb r1, [r3, #-1] │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr r3, [r2, #16] │ │ │ │ tst r3, #4 │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ mov r0, r2 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + bne a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ - ldr r3, [pc, #1104] @ a3d0 <__assert_fail@plt+0x84d0> │ │ │ │ + bne a040 <__assert_fail@plt+0x8140> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ + ldr r3, [pc, #1104] @ a778 <__assert_fail@plt+0x8878> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr fp, [r6, r3] │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a208 <__assert_fail@plt+0x8308> │ │ │ │ + beq a5b0 <__assert_fail@plt+0x86b0> │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bne a234 <__assert_fail@plt+0x8334> │ │ │ │ + bne a5dc <__assert_fail@plt+0x86dc> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9fcc <__assert_fail@plt+0x80cc> │ │ │ │ + beq a374 <__assert_fail@plt+0x8474> │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 9c98 <__assert_fail@plt+0x7d98> │ │ │ │ + bne a040 <__assert_fail@plt+0x8140> │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq a01c <__assert_fail@plt+0x811c> │ │ │ │ + beq a3c4 <__assert_fail@plt+0x84c4> │ │ │ │ ldr r3, [r0, #16] │ │ │ │ tst r3, #4 │ │ │ │ - ldrne r2, [pc, #956] @ a3d4 <__assert_fail@plt+0x84d4> │ │ │ │ + ldrne r2, [pc, #956] @ a77c <__assert_fail@plt+0x887c> │ │ │ │ andne r2, r2, r3 │ │ │ │ strne r2, [r0, #16] │ │ │ │ - ldr fp, [pc, #980] @ a3f8 <__assert_fail@plt+0x84f8> │ │ │ │ + ldr fp, [pc, #980] @ a7a0 <__assert_fail@plt+0x88a0> │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9df8 <__assert_fail@plt+0x7ef8> │ │ │ │ + beq a1a0 <__assert_fail@plt+0x82a0> │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #948] @ a3fc <__assert_fail@plt+0x84fc> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #948] @ a7a4 <__assert_fail@plt+0x88a4> │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 9df8 <__assert_fail@plt+0x7ef8> │ │ │ │ + bne a1a0 <__assert_fail@plt+0x82a0> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - ldr r2, [pc, #928] @ a400 <__assert_fail@plt+0x8500> │ │ │ │ - ldr r1, [pc, #928] @ a404 <__assert_fail@plt+0x8504> │ │ │ │ + ldr r2, [pc, #928] @ a7a8 <__assert_fail@plt+0x88a8> │ │ │ │ + ldr r1, [pc, #928] @ a7ac <__assert_fail@plt+0x88ac> │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - ldr r2, [pc, #904] @ a408 <__assert_fail@plt+0x8508> │ │ │ │ - ldr r1, [pc, #904] @ a40c <__assert_fail@plt+0x850c> │ │ │ │ + ldr r2, [pc, #904] @ a7b0 <__assert_fail@plt+0x88b0> │ │ │ │ + ldr r1, [pc, #904] @ a7b4 <__assert_fail@plt+0x88b4> │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b 9df8 <__assert_fail@plt+0x7ef8> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b a1a0 <__assert_fail@plt+0x82a0> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ - ldr r2, [pc, #872] @ a410 <__assert_fail@plt+0x8510> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ + ldr r2, [pc, #872] @ a7b8 <__assert_fail@plt+0x88b8> │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr ip, [r2] │ │ │ │ cmp ip, r3 │ │ │ │ - ble 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + ble 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq a184 <__assert_fail@plt+0x8284> │ │ │ │ + beq a52c <__assert_fail@plt+0x862c> │ │ │ │ ldr r1, [r2] │ │ │ │ cmp r1, #0 │ │ │ │ movne r2, r1 │ │ │ │ movne r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, ip │ │ │ │ - bne a0c4 <__assert_fail@plt+0x81c4> │ │ │ │ + bne a46c <__assert_fail@plt+0x856c> │ │ │ │ cmp r0, #0 │ │ │ │ strne r2, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ - ldr r3, [pc, #784] @ a414 <__assert_fail@plt+0x8514> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ + ldr r3, [pc, #784] @ a7bc <__assert_fail@plt+0x88bc> │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add fp, sp, #12 │ │ │ │ mov r0, fp │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ - ldr r2, [pc, #756] @ a418 <__assert_fail@plt+0x8518> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ + ldr r2, [pc, #756] @ a7c0 <__assert_fail@plt+0x88c0> │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr ip, [r2] │ │ │ │ cmp ip, r3 │ │ │ │ - ble 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + ble 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ cmp r2, #0 │ │ │ │ - beq a16c <__assert_fail@plt+0x826c> │ │ │ │ + beq a514 <__assert_fail@plt+0x8614> │ │ │ │ ldr r1, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ movne r2, r1 │ │ │ │ movne r0, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, ip │ │ │ │ - beq a0e8 <__assert_fail@plt+0x81e8> │ │ │ │ + beq a490 <__assert_fail@plt+0x8590> │ │ │ │ cmp r2, #0 │ │ │ │ - bne a148 <__assert_fail@plt+0x8248> │ │ │ │ + bne a4f0 <__assert_fail@plt+0x85f0> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, ip │ │ │ │ - bne a158 <__assert_fail@plt+0x8258> │ │ │ │ + bne a500 <__assert_fail@plt+0x8600> │ │ │ │ cmp r0, #0 │ │ │ │ strne r2, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, ip │ │ │ │ - bne a0dc <__assert_fail@plt+0x81dc> │ │ │ │ + bne a484 <__assert_fail@plt+0x8584> │ │ │ │ cmp r0, #0 │ │ │ │ strne r2, [sp, #12] │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - ldr r1, [pc, #632] @ a41c <__assert_fail@plt+0x851c> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + ldr r1, [pc, #632] @ a7c4 <__assert_fail@plt+0x88c4> │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ + b 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - beq a360 <__assert_fail@plt+0x8460> │ │ │ │ + beq a708 <__assert_fail@plt+0x8808> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bl 1ed0 │ │ │ │ - bl ce8c <__assert_fail@plt+0xaf8c> │ │ │ │ + bl d6e0 <__assert_fail@plt+0xb7e0> │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r1, [pc, #536] @ a3f4 <__assert_fail@plt+0x84f4> │ │ │ │ + ldr r1, [pc, #536] @ a79c <__assert_fail@plt+0x889c> │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldreq r3, [r4, #12] │ │ │ │ ldreq r3, [r3] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r1, [r1, r0, lsl #2] │ │ │ │ str r1, [sp] │ │ │ │ mov r0, fp │ │ │ │ mov r1, sl │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - ldr r1, [pc, #528] @ a420 <__assert_fail@plt+0x8520> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + ldr r1, [pc, #528] @ a7c8 <__assert_fail@plt+0x88c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9fa4 <__assert_fail@plt+0x80a4> │ │ │ │ + b a34c <__assert_fail@plt+0x844c> │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ - bne 9e74 <__assert_fail@plt+0x7f74> │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ + bne a21c <__assert_fail@plt+0x831c> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 9978 <__assert_fail@plt+0x7a78> │ │ │ │ - b 9cc0 <__assert_fail@plt+0x7dc0> │ │ │ │ + bl 9d20 <__assert_fail@plt+0x7e20> │ │ │ │ + b a068 <__assert_fail@plt+0x8168> │ │ │ │ mov r1, fp │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq a390 <__assert_fail@plt+0x8490> │ │ │ │ + beq a738 <__assert_fail@plt+0x8838> │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ - b 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - ldr r3, [pc, #356] @ a3d0 <__assert_fail@plt+0x84d0> │ │ │ │ + b 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + ldr r3, [pc, #356] @ a778 <__assert_fail@plt+0x8878> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r6, r3] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ + b 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ mov r2, r5 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r0, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [r0, #16] │ │ │ │ - ldr r3, [pc, #296] @ a3d0 <__assert_fail@plt+0x84d0> │ │ │ │ + ldr r3, [pc, #296] @ a778 <__assert_fail@plt+0x8878> │ │ │ │ ldr r1, [r6, r3] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ + beq 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ - ldr r1, [pc, #344] @ a424 <__assert_fail@plt+0x8524> │ │ │ │ + beq 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ + ldr r1, [pc, #344] @ a7cc <__assert_fail@plt+0x88cc> │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - beq 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ - ldr fp, [pc, #320] @ a428 <__assert_fail@plt+0x8528> │ │ │ │ - ldr r4, [pc, #320] @ a42c <__assert_fail@plt+0x852c> │ │ │ │ + beq 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ + ldr fp, [pc, #320] @ a7d0 <__assert_fail@plt+0x88d0> │ │ │ │ + ldr r4, [pc, #320] @ a7d4 <__assert_fail@plt+0x88d4> │ │ │ │ cmp r0, #0 │ │ │ │ add fp, pc, fp │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ mov r1, fp │ │ │ │ add r4, pc, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r4 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne a1a8 <__assert_fail@plt+0x82a8> │ │ │ │ + bne a550 <__assert_fail@plt+0x8650> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r2, [pc, #264] @ a430 <__assert_fail@plt+0x8530> │ │ │ │ - ldr r1, [pc, #264] @ a434 <__assert_fail@plt+0x8534> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r2, [pc, #264] @ a7d8 <__assert_fail@plt+0x88d8> │ │ │ │ + ldr r1, [pc, #264] @ a7dc <__assert_fail@plt+0x88dc> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - b 9c40 <__assert_fail@plt+0x7d40> │ │ │ │ + b 9fe8 <__assert_fail@plt+0x80e8> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99d0 <__assert_fail@plt+0x7ad0> │ │ │ │ + bl 9d78 <__assert_fail@plt+0x7e78> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 99d0 <__assert_fail@plt+0x7ad0> │ │ │ │ + bl 9d78 <__assert_fail@plt+0x7e78> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ - beq 9be8 <__assert_fail@plt+0x7ce8> │ │ │ │ - b a1c4 <__assert_fail@plt+0x82c4> │ │ │ │ - bl 98ec <__assert_fail@plt+0x79ec> │ │ │ │ + beq 9f90 <__assert_fail@plt+0x8090> │ │ │ │ + b a56c <__assert_fail@plt+0x866c> │ │ │ │ + bl 9c94 <__assert_fail@plt+0x7d94> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ + beq a044 <__assert_fail@plt+0x8144> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 98ec <__assert_fail@plt+0x79ec> │ │ │ │ + bl 9c94 <__assert_fail@plt+0x7d94> │ │ │ │ str r0, [sp, #12] │ │ │ │ - b 9c9c <__assert_fail@plt+0x7d9c> │ │ │ │ - ldr r1, [pc, #160] @ a438 <__assert_fail@plt+0x8538> │ │ │ │ + b a044 <__assert_fail@plt+0x8144> │ │ │ │ + ldr r1, [pc, #160] @ a7e0 <__assert_fail@plt+0x88e0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b a254 <__assert_fail@plt+0x8354> │ │ │ │ - andeq r6, r3, r8, lsr #11 │ │ │ │ - andeq sp, r2, r8, asr #6 │ │ │ │ + b a5fc <__assert_fail@plt+0x86fc> │ │ │ │ + andeq r6, r3, r0, lsl #4 │ │ │ │ + andeq ip, r2, r0, lsr #31 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq sp, r2, ip, lsl r6 │ │ │ │ - ldrdeq r3, [r1], -r4 │ │ │ │ - ldrdeq r3, [r1], -r0 │ │ │ │ + andeq sp, r2, r4, ror r2 │ │ │ │ + @ instruction: 0x00013abc │ │ │ │ + @ instruction: 0x00013ab8 │ │ │ │ andeq r0, r0, r7, ror #7 │ │ │ │ - andeq r6, r3, r0, lsr #8 │ │ │ │ - strdeq r6, [r3], -r0 │ │ │ │ - andeq sp, r2, r8, ror #8 │ │ │ │ + andeq r6, r3, r8, ror r0 │ │ │ │ + andeq r6, r3, r8, asr #32 │ │ │ │ + andeq sp, r2, r0, asr #1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ strdeq pc, [r0], -fp │ │ │ │ - andeq r3, r1, ip, asr #20 │ │ │ │ - andeq r2, r1, r0, asr fp │ │ │ │ - andeq r2, r1, ip, lsr #22 │ │ │ │ - andeq r3, r1, r0, lsl #20 │ │ │ │ - andeq r3, r1, ip, ror #19 │ │ │ │ - @ instruction: 0x000147b4 │ │ │ │ - andeq r6, r3, r0, lsr r2 │ │ │ │ + andeq r3, r1, r4, lsr r8 │ │ │ │ + andeq r2, r1, r8, lsr #15 │ │ │ │ + andeq r2, r1, r4, lsl #15 │ │ │ │ + andeq r3, r1, r8, ror #15 │ │ │ │ + ldrdeq r3, [r1], -r4 │ │ │ │ + muleq r1, r4, ip │ │ │ │ + andeq r5, r3, r8, lsl #29 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0x000137b0 │ │ │ │ - @ instruction: 0x000128b4 │ │ │ │ - muleq r1, r0, r8 │ │ │ │ - andeq r3, r1, r4, ror #14 │ │ │ │ - andeq r3, r1, r0, asr r7 │ │ │ │ - andeq r4, r1, r8, lsl r5 │ │ │ │ + muleq r1, r8, r5 │ │ │ │ + andeq r2, r1, ip, lsl #10 │ │ │ │ + andeq r2, r1, r8, ror #9 │ │ │ │ + andeq r3, r1, ip, asr #10 │ │ │ │ + andeq r3, r1, r8, lsr r5 │ │ │ │ + strdeq r3, [r1], -r8 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r5, r3, r0, ror #30 │ │ │ │ + @ instruction: 0x00035bb8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - andeq r3, r1, r0, ror r6 │ │ │ │ - @ instruction: 0x00010eb4 │ │ │ │ - andeq r3, r1, r4, lsl #10 │ │ │ │ - andeq r3, r1, r4, ror #9 │ │ │ │ - andeq r2, r1, r0, lsl #12 │ │ │ │ - andeq r3, r1, ip, lsr #9 │ │ │ │ - andeq r4, r1, r4, ror r2 │ │ │ │ - andeq r0, r1, ip, lsr #26 │ │ │ │ + andeq r3, r1, r8, asr r4 │ │ │ │ + andeq r0, r1, ip, lsl #22 │ │ │ │ + andeq r3, r1, ip, ror #5 │ │ │ │ + andeq r3, r1, ip, asr #5 │ │ │ │ + andeq r2, r1, r8, asr r2 │ │ │ │ + muleq r1, r4, r2 │ │ │ │ + andeq r3, r1, r4, asr r7 │ │ │ │ + andeq r0, r1, r4, lsl #19 │ │ │ │ push {r4, lr} │ │ │ │ - ldr r2, [pc, #84] @ a49c <__assert_fail@plt+0x859c> │ │ │ │ - ldr r4, [pc, #84] @ a4a0 <__assert_fail@plt+0x85a0> │ │ │ │ - ldr r0, [pc, #84] @ a4a4 <__assert_fail@plt+0x85a4> │ │ │ │ + ldr r2, [pc, #84] @ a844 <__assert_fail@plt+0x8944> │ │ │ │ + ldr r4, [pc, #84] @ a848 <__assert_fail@plt+0x8948> │ │ │ │ + ldr r0, [pc, #84] @ a84c <__assert_fail@plt+0x894c> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r4, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r2, [pc, #48] @ a4a8 <__assert_fail@plt+0x85a8> │ │ │ │ - ldr r0, [pc, #48] @ a4ac <__assert_fail@plt+0x85ac> │ │ │ │ + ldr r2, [pc, #48] @ a850 <__assert_fail@plt+0x8950> │ │ │ │ + ldr r0, [pc, #48] @ a854 <__assert_fail@plt+0x8954> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, r4, #8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r3, [r1], -ip │ │ │ │ - andeq r5, r3, r4, lsl ip │ │ │ │ - andeq r3, r1, r4, asr #7 │ │ │ │ - strdeq r3, [r1], -ip │ │ │ │ - andeq r3, r1, r0, ror #7 │ │ │ │ + andeq r3, r1, r4, asr #3 │ │ │ │ + andeq r5, r3, ip, ror #16 │ │ │ │ + andeq r3, r1, ip, lsr #3 │ │ │ │ + andeq r3, r1, r4, ror #3 │ │ │ │ + andeq r3, r1, r8, asr #3 │ │ │ │ push {r4, lr} │ │ │ │ - bl 12638 <__assert_fail@plt+0x10738> │ │ │ │ - bl 12a00 <__assert_fail@plt+0x10b00> │ │ │ │ - bl ba18 <__assert_fail@plt+0x9b18> │ │ │ │ - bl a714 <__assert_fail@plt+0x8814> │ │ │ │ - bl ff74 <__assert_fail@plt+0xe074> │ │ │ │ - bl a43c <__assert_fail@plt+0x853c> │ │ │ │ - bl eb2c <__assert_fail@plt+0xcc2c> │ │ │ │ + bl 12434 <__assert_fail@plt+0x10534> │ │ │ │ + bl 127fc <__assert_fail@plt+0x108fc> │ │ │ │ + bl c5a4 <__assert_fail@plt+0xa6a4> │ │ │ │ + bl aabc <__assert_fail@plt+0x8bbc> │ │ │ │ + bl fd70 <__assert_fail@plt+0xde70> │ │ │ │ + bl a7e4 <__assert_fail@plt+0x88e4> │ │ │ │ + bl 147dc <__assert_fail@plt+0x128dc> │ │ │ │ bl 37a0 <__assert_fail@plt+0x18a0> │ │ │ │ - bl b2c8 <__assert_fail@plt+0x93c8> │ │ │ │ - bl d710 <__assert_fail@plt+0xb810> │ │ │ │ - bl 14bd4 <__assert_fail@plt+0x12cd4> │ │ │ │ + bl be54 <__assert_fail@plt+0x9f54> │ │ │ │ + bl df64 <__assert_fail@plt+0xc064> │ │ │ │ + bl 14ddc <__assert_fail@plt+0x12edc> │ │ │ │ bl 9864 <__assert_fail@plt+0x7964> │ │ │ │ bl 17390 <__assert_fail@plt+0x15490> │ │ │ │ bl 33a4 <__assert_fail@plt+0x14a4> │ │ │ │ bl 69b8 <__assert_fail@plt+0x4ab8> │ │ │ │ - bl e618 <__assert_fail@plt+0xc718> │ │ │ │ - bl 15dcc <__assert_fail@plt+0x13ecc> │ │ │ │ - bl fe20 <__assert_fail@plt+0xdf20> │ │ │ │ - bl ffd0 <__assert_fail@plt+0xe0d0> │ │ │ │ - bl 1462c <__assert_fail@plt+0x1272c> │ │ │ │ - bl 167fc <__assert_fail@plt+0x148fc> │ │ │ │ - bl fddc <__assert_fail@plt+0xdedc> │ │ │ │ - bl b6a4 <__assert_fail@plt+0x97a4> │ │ │ │ - bl fe7c <__assert_fail@plt+0xdf7c> │ │ │ │ - bl 16258 <__assert_fail@plt+0x14358> │ │ │ │ + bl d2a8 <__assert_fail@plt+0xb3a8> │ │ │ │ + bl 15fd4 <__assert_fail@plt+0x140d4> │ │ │ │ + bl fc1c <__assert_fail@plt+0xdd1c> │ │ │ │ + bl fdcc <__assert_fail@plt+0xdecc> │ │ │ │ + bl 16818 <__assert_fail@plt+0x14918> │ │ │ │ + bl 9bc0 <__assert_fail@plt+0x7cc0> │ │ │ │ + bl fbd8 <__assert_fail@plt+0xdcd8> │ │ │ │ + bl c230 <__assert_fail@plt+0xa330> │ │ │ │ + bl fc78 <__assert_fail@plt+0xdd78> │ │ │ │ + bl 16460 <__assert_fail@plt+0x14560> │ │ │ │ bl 1690c <__assert_fail@plt+0x14a0c> │ │ │ │ - bl 9a18 <__assert_fail@plt+0x7b18> │ │ │ │ - bl ff18 <__assert_fail@plt+0xe018> │ │ │ │ - bl d8fc <__assert_fail@plt+0xb9fc> │ │ │ │ - bl 1514c <__assert_fail@plt+0x1324c> │ │ │ │ - bl 161c8 <__assert_fail@plt+0x142c8> │ │ │ │ - bl 16858 <__assert_fail@plt+0x14958> │ │ │ │ - bl e0a4 <__assert_fail@plt+0xc1a4> │ │ │ │ - bl d2cc <__assert_fail@plt+0xb3cc> │ │ │ │ - bl eff8 <__assert_fail@plt+0xd0f8> │ │ │ │ - bl 12314 <__assert_fail@plt+0x10414> │ │ │ │ - bl 13a58 <__assert_fail@plt+0x11b58> │ │ │ │ - bl c1e0 <__assert_fail@plt+0xa2e0> │ │ │ │ - bl 105b8 <__assert_fail@plt+0xe6b8> │ │ │ │ + bl 9dc0 <__assert_fail@plt+0x7ec0> │ │ │ │ + bl fd14 <__assert_fail@plt+0xde14> │ │ │ │ + bl e150 <__assert_fail@plt+0xc250> │ │ │ │ + bl 15354 <__assert_fail@plt+0x13454> │ │ │ │ + bl 163d0 <__assert_fail@plt+0x144d0> │ │ │ │ + bl 9c1c <__assert_fail@plt+0x7d1c> │ │ │ │ + bl b730 <__assert_fail@plt+0x9830> │ │ │ │ + bl db20 <__assert_fail@plt+0xbc20> │ │ │ │ + bl e584 <__assert_fail@plt+0xc684> │ │ │ │ + bl 12110 <__assert_fail@plt+0x10210> │ │ │ │ + bl 13854 <__assert_fail@plt+0x11954> │ │ │ │ + bl cd6c <__assert_fail@plt+0xae6c> │ │ │ │ + bl 103b4 <__assert_fail@plt+0xe4b4> │ │ │ │ pop {r4, lr} │ │ │ │ - b abe0 <__assert_fail@plt+0x8ce0> │ │ │ │ - ldr r3, [pc, #60] @ a59c <__assert_fail@plt+0x869c> │ │ │ │ + b af88 <__assert_fail@plt+0x9088> │ │ │ │ + ldr r3, [pc, #60] @ a944 <__assert_fail@plt+0x8a44> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ - beq a574 <__assert_fail@plt+0x8674> │ │ │ │ - bl 14208 <__assert_fail@plt+0x12308> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ - ldr r5, [pc, #32] @ a5a0 <__assert_fail@plt+0x86a0> │ │ │ │ + beq a91c <__assert_fail@plt+0x8a1c> │ │ │ │ + bl 14004 <__assert_fail@plt+0x12104> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ + ldr r5, [pc, #32] @ a948 <__assert_fail@plt+0x8a48> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r5] │ │ │ │ - bl 143b4 <__assert_fail@plt+0x124b4> │ │ │ │ + bl 141b0 <__assert_fail@plt+0x122b0> │ │ │ │ str r0, [r5] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r5, r3, r0, lsl fp │ │ │ │ - strdeq r5, [r3], -r4 │ │ │ │ + andeq r5, r3, r8, ror #14 │ │ │ │ + andeq r5, r3, ip, asr #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #144] @ a640 <__assert_fail@plt+0x8740> │ │ │ │ + ldr r5, [pc, #144] @ a9e8 <__assert_fail@plt+0x8ae8> │ │ │ │ mov r4, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - ldr r3, [pc, #128] @ a644 <__assert_fail@plt+0x8744> │ │ │ │ + ldr r3, [pc, #128] @ a9ec <__assert_fail@plt+0x8aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - beq a628 <__assert_fail@plt+0x8728> │ │ │ │ - ldr r2, [pc, #120] @ a648 <__assert_fail@plt+0x8748> │ │ │ │ + beq a9d0 <__assert_fail@plt+0x8ad0> │ │ │ │ + ldr r2, [pc, #120] @ a9f0 <__assert_fail@plt+0x8af0> │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #444] @ 0x1bc │ │ │ │ cmp r2, #0 │ │ │ │ - beq a5fc <__assert_fail@plt+0x86fc> │ │ │ │ - ldr r2, [pc, #104] @ a64c <__assert_fail@plt+0x874c> │ │ │ │ - ldr r0, [pc, #104] @ a650 <__assert_fail@plt+0x8750> │ │ │ │ + beq a9a4 <__assert_fail@plt+0x8aa4> │ │ │ │ + ldr r2, [pc, #104] @ a9f4 <__assert_fail@plt+0x8af4> │ │ │ │ + ldr r0, [pc, #104] @ a9f8 <__assert_fail@plt+0x8af8> │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 143b4 <__assert_fail@plt+0x124b4> │ │ │ │ - ldr r1, [pc, #60] @ a654 <__assert_fail@plt+0x8754> │ │ │ │ + bl 141b0 <__assert_fail@plt+0x122b0> │ │ │ │ + ldr r1, [pc, #60] @ a9fc <__assert_fail@plt+0x8afc> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #40] @ a658 <__assert_fail@plt+0x8758> │ │ │ │ + ldr r1, [pc, #40] @ aa00 <__assert_fail@plt+0x8b00> │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r5, r3, r0, asr #21 │ │ │ │ - andeq ip, r2, r8, asr #16 │ │ │ │ + andeq r5, r3, r8, lsl r7 │ │ │ │ + andeq ip, r2, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r3, r1, ip, ror #6 │ │ │ │ - andeq r3, r1, ip, ror r1 │ │ │ │ - andeq r3, r1, r8, lsl #6 │ │ │ │ - ldr r1, [pc, #148] @ a6f8 <__assert_fail@plt+0x87f8> │ │ │ │ - ldr r3, [pc, #148] @ a6fc <__assert_fail@plt+0x87fc> │ │ │ │ + andeq r3, r1, r4, asr r1 │ │ │ │ + andeq r2, r1, r4, ror #30 │ │ │ │ + strdeq r3, [r1], -r0 │ │ │ │ + ldr r1, [pc, #148] @ aaa0 <__assert_fail@plt+0x8ba0> │ │ │ │ + ldr r3, [pc, #148] @ aaa4 <__assert_fail@plt+0x8ba4> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne a6d8 <__assert_fail@plt+0x87d8> │ │ │ │ - ldr r3, [pc, #120] @ a700 <__assert_fail@plt+0x8800> │ │ │ │ + bne aa80 <__assert_fail@plt+0x8b80> │ │ │ │ + ldr r3, [pc, #120] @ aaa8 <__assert_fail@plt+0x8ba8> │ │ │ │ ldr r0, [pc, r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq a694 <__assert_fail@plt+0x8794> │ │ │ │ - bl 14208 <__assert_fail@plt+0x12308> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ - ldr r5, [pc, #100] @ a704 <__assert_fail@plt+0x8804> │ │ │ │ + beq aa3c <__assert_fail@plt+0x8b3c> │ │ │ │ + bl 14004 <__assert_fail@plt+0x12104> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ + ldr r5, [pc, #100] @ aaac <__assert_fail@plt+0x8bac> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r5] │ │ │ │ - bl 143b4 <__assert_fail@plt+0x124b4> │ │ │ │ + bl 141b0 <__assert_fail@plt+0x122b0> │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5] │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - ldr r1, [pc, #64] @ a708 <__assert_fail@plt+0x8808> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + ldr r1, [pc, #64] @ aab0 <__assert_fail@plt+0x8bb0> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #44] @ a70c <__assert_fail@plt+0x880c> │ │ │ │ - ldr r0, [pc, #44] @ a710 <__assert_fail@plt+0x8810> │ │ │ │ + ldr r3, [pc, #44] @ aab4 <__assert_fail@plt+0x8bb4> │ │ │ │ + ldr r0, [pc, #44] @ aab8 <__assert_fail@plt+0x8bb8> │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq ip, r2, r4, lsr #15 │ │ │ │ + strdeq ip, [r2], -ip @ │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r5, r3, ip, ror #19 │ │ │ │ - ldrdeq r5, [r3], -r4 │ │ │ │ - ldrdeq r3, [r1], -r0 │ │ │ │ + andeq r5, r3, r4, asr #12 │ │ │ │ + andeq r5, r3, ip, lsr #12 │ │ │ │ + @ instruction: 0x00012eb8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - muleq r1, r8, r2 │ │ │ │ + andeq r3, r1, r0, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #168] @ a7c8 <__assert_fail@plt+0x88c8> │ │ │ │ - ldr r4, [pc, #168] @ a7cc <__assert_fail@plt+0x88cc> │ │ │ │ - ldr r3, [pc, #168] @ a7d0 <__assert_fail@plt+0x88d0> │ │ │ │ + ldr r5, [pc, #168] @ ab70 <__assert_fail@plt+0x8c70> │ │ │ │ + ldr r4, [pc, #168] @ ab74 <__assert_fail@plt+0x8c74> │ │ │ │ + ldr r3, [pc, #168] @ ab78 <__assert_fail@plt+0x8c78> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #132] @ a7d4 <__assert_fail@plt+0x88d4> │ │ │ │ + ldr r1, [pc, #132] @ ab7c <__assert_fail@plt+0x8c7c> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r6, [pc, #124] @ a7d8 <__assert_fail@plt+0x88d8> │ │ │ │ + ldr r6, [pc, #124] @ ab80 <__assert_fail@plt+0x8c80> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #120] @ a7dc <__assert_fail@plt+0x88dc> │ │ │ │ + ldr r3, [pc, #120] @ ab84 <__assert_fail@plt+0x8c84> │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #92] @ a7e0 <__assert_fail@plt+0x88e0> │ │ │ │ + ldr r1, [pc, #92] @ ab88 <__assert_fail@plt+0x8c88> │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r5, [pc, #84] @ a7e4 <__assert_fail@plt+0x88e4> │ │ │ │ + ldr r5, [pc, #84] @ ab8c <__assert_fail@plt+0x8c8c> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #80] @ a7e8 <__assert_fail@plt+0x88e8> │ │ │ │ + ldr r3, [pc, #80] @ ab90 <__assert_fail@plt+0x8c90> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #52] @ a7ec <__assert_fail@plt+0x88ec> │ │ │ │ + ldr r1, [pc, #52] @ ab94 <__assert_fail@plt+0x8c94> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r3, r1, r4, ror r2 │ │ │ │ - muleq r1, r8, r9 │ │ │ │ + andeq r3, r1, ip, asr r0 │ │ │ │ + strdeq r0, [r1], -r0 @ │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - andeq r3, r1, ip, asr r2 │ │ │ │ - andeq r3, r1, r4, lsl #5 │ │ │ │ + andeq r3, r1, r4, asr #32 │ │ │ │ + andeq r3, r1, ip, rrx │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - andeq r3, r1, r8, ror #4 │ │ │ │ - andeq r3, r1, r0, asr #2 │ │ │ │ + andeq r3, r1, r0, asr r0 │ │ │ │ + andeq r2, r1, r8, lsr #30 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - andeq r3, r1, r0, ror r2 │ │ │ │ - ldr ip, [pc, #184] @ a8b0 <__assert_fail@plt+0x89b0> │ │ │ │ - ldr r3, [pc, #184] @ a8b4 <__assert_fail@plt+0x89b4> │ │ │ │ + andeq r3, r1, r8, asr r0 │ │ │ │ + ldr ip, [pc, #184] @ ac58 <__assert_fail@plt+0x8d58> │ │ │ │ + ldr r3, [pc, #184] @ ac5c <__assert_fail@plt+0x8d5c> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ - ldr r4, [pc, #172] @ a8b8 <__assert_fail@plt+0x89b8> │ │ │ │ + ldr r4, [pc, #172] @ ac60 <__assert_fail@plt+0x8d60> │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r6, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ bl 1dd4 │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r5, #0 │ │ │ │ cmp r3, r5 │ │ │ │ strb r5, [sp, #9] │ │ │ │ - bne a858 <__assert_fail@plt+0x8958> │ │ │ │ - b a880 <__assert_fail@plt+0x8980> │ │ │ │ + bne ac00 <__assert_fail@plt+0x8d00> │ │ │ │ + b ac28 <__assert_fail@plt+0x8d28> │ │ │ │ ldrb r3, [r4, #8]! │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq a880 <__assert_fail@plt+0x8980> │ │ │ │ + beq ac28 <__assert_fail@plt+0x8d28> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq a848 <__assert_fail@plt+0x8948> │ │ │ │ - ldr r3, [pc, #72] @ a8bc <__assert_fail@plt+0x89bc> │ │ │ │ + beq abf0 <__assert_fail@plt+0x8cf0> │ │ │ │ + ldr r3, [pc, #72] @ ac64 <__assert_fail@plt+0x8d64> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r3, r5, lsl #3 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - b a884 <__assert_fail@plt+0x8984> │ │ │ │ + b ac2c <__assert_fail@plt+0x8d2c> │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r2, [pc, #52] @ a8c0 <__assert_fail@plt+0x89c0> │ │ │ │ - ldr r3, [pc, #36] @ a8b4 <__assert_fail@plt+0x89b4> │ │ │ │ + ldr r2, [pc, #52] @ ac68 <__assert_fail@plt+0x8d68> │ │ │ │ + ldr r3, [pc, #36] @ ac5c <__assert_fail@plt+0x8d5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne a8ac <__assert_fail@plt+0x89ac> │ │ │ │ + bne ac54 <__assert_fail@plt+0x8d54> │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq ip, r2, ip, lsl #12 │ │ │ │ + andeq ip, r2, r4, ror #4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq ip, r2, r4, asr #18 │ │ │ │ - strdeq ip, [r2], -r0 │ │ │ │ - andeq ip, r2, ip, ror r5 │ │ │ │ + muleq r2, ip, r5 │ │ │ │ + andeq ip, r2, r8, asr #10 │ │ │ │ + ldrdeq ip, [r2], -r4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr sl, [pc, #596] @ ab24 <__assert_fail@plt+0x8c24> │ │ │ │ + ldr sl, [pc, #596] @ aecc <__assert_fail@plt+0x8fcc> │ │ │ │ cmp r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ add sl, pc, sl │ │ │ │ - bne ab0c <__assert_fail@plt+0x8c0c> │ │ │ │ - ldr r6, [pc, #576] @ ab28 <__assert_fail@plt+0x8c28> │ │ │ │ + bne aeb4 <__assert_fail@plt+0x8fb4> │ │ │ │ + ldr r6, [pc, #576] @ aed0 <__assert_fail@plt+0x8fd0> │ │ │ │ ldr fp, [r1, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r1, #8] │ │ │ │ ldr r8, [r1, #12] │ │ │ │ add r6, r6, #80 @ 0x50 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 1b64 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq a948 <__assert_fail@plt+0x8a48> │ │ │ │ + beq acf0 <__assert_fail@plt+0x8df0> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #9 │ │ │ │ add r6, r6, #24 │ │ │ │ - bne a8fc <__assert_fail@plt+0x89fc> │ │ │ │ - ldr r1, [pc, #516] @ ab2c <__assert_fail@plt+0x8c2c> │ │ │ │ + bne aca4 <__assert_fail@plt+0x8da4> │ │ │ │ + ldr r1, [pc, #516] @ aed4 <__assert_fail@plt+0x8fd4> │ │ │ │ mov r3, r9 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ str r8, [sp] │ │ │ │ bl 1dec <__printf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ @@ -8853,739 +9087,1244 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r0, r9 │ │ │ │ bl 1d8c │ │ │ │ mov r6, r0 │ │ │ │ strb r5, [r6], #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a7f0 <__assert_fail@plt+0x88f0> │ │ │ │ + bl ab98 <__assert_fail@plt+0x8c98> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a7f0 <__assert_fail@plt+0x88f0> │ │ │ │ + bl ab98 <__assert_fail@plt+0x8c98> │ │ │ │ lsl r1, r5, #16 │ │ │ │ asr r1, r1, #16 │ │ │ │ - ldr r5, [pc, #432] @ ab30 <__assert_fail@plt+0x8c30> │ │ │ │ + ldr r5, [pc, #432] @ aed8 <__assert_fail@plt+0x8fd8> │ │ │ │ add r5, pc, r5 │ │ │ │ lsl r2, r0, #16 │ │ │ │ lsl r0, r4, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ asr r0, r0, #16 │ │ │ │ bl 1de0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a7f0 <__assert_fail@plt+0x88f0> │ │ │ │ + bl ab98 <__assert_fail@plt+0x8c98> │ │ │ │ add r2, r4, r4, lsl #1 │ │ │ │ add r5, r5, r2, lsl #3 │ │ │ │ lsl r9, r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ strh r3, [r5, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ - bl a7f0 <__assert_fail@plt+0x88f0> │ │ │ │ - ldr r1, [pc, #372] @ ab34 <__assert_fail@plt+0x8c34> │ │ │ │ + bl ab98 <__assert_fail@plt+0x8c98> │ │ │ │ + ldr r1, [pc, #372] @ aedc <__assert_fail@plt+0x8fdc> │ │ │ │ str r9, [r5, #100] @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r6, r4, #1 │ │ │ │ strh r0, [r5, #98] @ 0x62 │ │ │ │ mov r0, r8 │ │ │ │ bl 1b40 │ │ │ │ - ldr r1, [pc, #348] @ ab38 <__assert_fail@plt+0x8c38> │ │ │ │ + ldr r1, [pc, #348] @ aee0 <__assert_fail@plt+0x8fe0> │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ orrne r9, r9, #65536 @ 0x10000 │ │ │ │ strne r9, [r5, #100] @ 0x64 │ │ │ │ mov r0, r8 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq aa14 <__assert_fail@plt+0x8b14> │ │ │ │ - ldr r3, [pc, #316] @ ab3c <__assert_fail@plt+0x8c3c> │ │ │ │ + beq adbc <__assert_fail@plt+0x8ebc> │ │ │ │ + ldr r3, [pc, #316] @ aee4 <__assert_fail@plt+0x8fe4> │ │ │ │ add r2, r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ orr r2, r2, #131072 @ 0x20000 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #292] @ ab40 <__assert_fail@plt+0x8c40> │ │ │ │ + ldr r1, [pc, #292] @ aee8 <__assert_fail@plt+0x8fe8> │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq aa48 <__assert_fail@plt+0x8b48> │ │ │ │ - ldr r3, [pc, #272] @ ab44 <__assert_fail@plt+0x8c44> │ │ │ │ + beq adf0 <__assert_fail@plt+0x8ef0> │ │ │ │ + ldr r3, [pc, #272] @ aeec <__assert_fail@plt+0x8fec> │ │ │ │ add r2, r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ orr r2, r2, #262144 @ 0x40000 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #248] @ ab48 <__assert_fail@plt+0x8c48> │ │ │ │ + ldr r1, [pc, #248] @ aef0 <__assert_fail@plt+0x8ff0> │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq aa7c <__assert_fail@plt+0x8b7c> │ │ │ │ - ldr r3, [pc, #228] @ ab4c <__assert_fail@plt+0x8c4c> │ │ │ │ + beq ae24 <__assert_fail@plt+0x8f24> │ │ │ │ + ldr r3, [pc, #228] @ aef4 <__assert_fail@plt+0x8ff4> │ │ │ │ add r2, r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ orr r2, r2, #524288 @ 0x80000 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #204] @ ab50 <__assert_fail@plt+0x8c50> │ │ │ │ + ldr r1, [pc, #204] @ aef8 <__assert_fail@plt+0x8ff8> │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq aab0 <__assert_fail@plt+0x8bb0> │ │ │ │ - ldr r3, [pc, #184] @ ab54 <__assert_fail@plt+0x8c54> │ │ │ │ + beq ae58 <__assert_fail@plt+0x8f58> │ │ │ │ + ldr r3, [pc, #184] @ aefc <__assert_fail@plt+0x8ffc> │ │ │ │ add r2, r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ orr r2, r2, #1048576 @ 0x100000 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ - ldr r1, [pc, #160] @ ab58 <__assert_fail@plt+0x8c58> │ │ │ │ + ldr r1, [pc, #160] @ af00 <__assert_fail@plt+0x9000> │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - beq aae4 <__assert_fail@plt+0x8be4> │ │ │ │ - ldr r3, [pc, #140] @ ab5c <__assert_fail@plt+0x8c5c> │ │ │ │ + beq ae8c <__assert_fail@plt+0x8f8c> │ │ │ │ + ldr r3, [pc, #140] @ af04 <__assert_fail@plt+0x9004> │ │ │ │ add r2, r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r3, r2, lsl #3 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ orr r3, r3, #2097152 @ 0x200000 │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ cmp r4, #8 │ │ │ │ - bne a93c <__assert_fail@plt+0x8a3c> │ │ │ │ - ldr r3, [pc, #108] @ ab60 <__assert_fail@plt+0x8c60> │ │ │ │ + bne ace4 <__assert_fail@plt+0x8de4> │ │ │ │ + ldr r3, [pc, #108] @ af08 <__assert_fail@plt+0x9008> │ │ │ │ mov r1, #2080 @ 0x820 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1d98 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #80] @ ab64 <__assert_fail@plt+0x8c64> │ │ │ │ + ldr r0, [pc, #80] @ af0c <__assert_fail@plt+0x900c> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - andeq ip, r2, r0, lsr r5 │ │ │ │ - andeq ip, r2, r8, ror r8 │ │ │ │ - muleq r1, r0, r1 │ │ │ │ - andeq ip, r2, r4, ror #15 │ │ │ │ - andeq r3, r1, r0, lsr #2 │ │ │ │ - strheq r3, [r1], -ip │ │ │ │ - andeq ip, r2, r0, ror #14 │ │ │ │ - andeq r3, r1, r4, lsl #1 │ │ │ │ - andeq ip, r2, ip, lsr #14 │ │ │ │ - andeq r3, r1, r8, asr r0 │ │ │ │ - strdeq ip, [r2], -r8 │ │ │ │ - andeq r3, r1, ip, lsr #32 │ │ │ │ - andeq ip, r2, r4, asr #13 │ │ │ │ - strdeq r2, [r1], -ip │ │ │ │ - muleq r2, r0, r6 │ │ │ │ + andeq ip, r2, r8, lsl #3 │ │ │ │ + ldrdeq ip, [r2], -r0 │ │ │ │ + andeq r2, r1, r8, ror pc │ │ │ │ + andeq ip, r2, ip, lsr r4 │ │ │ │ + andeq r2, r1, r8, lsl #30 │ │ │ │ + andeq r2, r1, r4, lsr #29 │ │ │ │ + @ instruction: 0x0002c3b8 │ │ │ │ + andeq r2, r1, ip, ror #28 │ │ │ │ + andeq ip, r2, r4, lsl #7 │ │ │ │ + andeq r2, r1, r0, asr #28 │ │ │ │ + andeq ip, r2, r0, asr r3 │ │ │ │ + andeq r2, r1, r4, lsl lr │ │ │ │ + andeq ip, r2, ip, lsl r3 │ │ │ │ + andeq r2, r1, r4, ror #27 │ │ │ │ + andeq ip, r2, r8, ror #5 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r2, r1, r4, ror #30 │ │ │ │ - ldr r2, [pc, #36] @ ab94 <__assert_fail@plt+0x8c94> │ │ │ │ - ldr r1, [pc, #36] @ ab98 <__assert_fail@plt+0x8c98> │ │ │ │ - ldr r3, [pc, #36] @ ab9c <__assert_fail@plt+0x8c9c> │ │ │ │ + andeq r2, r1, ip, asr #26 │ │ │ │ + ldr r2, [pc, #36] @ af3c <__assert_fail@plt+0x903c> │ │ │ │ + ldr r1, [pc, #36] @ af40 <__assert_fail@plt+0x9040> │ │ │ │ + ldr r3, [pc, #36] @ af44 <__assert_fail@plt+0x9044> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r2, r1] │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #3 │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ ldr r0, [ip] │ │ │ │ b 1ef4 │ │ │ │ - muleq r2, r4, r2 │ │ │ │ + andeq fp, r2, ip, ror #29 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq ip, r2, r0, ror #11 │ │ │ │ + andeq ip, r2, r8, lsr r2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r4, [pc, #48] @ abdc <__assert_fail@plt+0x8cdc> │ │ │ │ + ldr r4, [pc, #48] @ af84 <__assert_fail@plt+0x9084> │ │ │ │ mov r5, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ lsl r0, r5, #16 │ │ │ │ ldrsh r2, [r4, #42] @ 0x2a │ │ │ │ ldrsh r1, [r4, #40] @ 0x28 │ │ │ │ asr r0, r0, #16 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 1de0 │ │ │ │ cmp r5, #9 │ │ │ │ add r4, r4, #24 │ │ │ │ - bne abb4 <__assert_fail@plt+0x8cb4> │ │ │ │ + bne af5c <__assert_fail@plt+0x905c> │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0002c5b4 │ │ │ │ - ldr r3, [pc, #68] @ ac2c <__assert_fail@plt+0x8d2c> │ │ │ │ + andeq ip, r2, ip, lsl #4 │ │ │ │ + ldr r3, [pc, #68] @ afd4 <__assert_fail@plt+0x90d4> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ ac30 <__assert_fail@plt+0x8d30> │ │ │ │ + ldr r4, [pc, #56] @ afd8 <__assert_fail@plt+0x90d8> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ ac34 <__assert_fail@plt+0x8d34> │ │ │ │ + ldr r3, [pc, #52] @ afdc <__assert_fail@plt+0x90dc> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ ac38 <__assert_fail@plt+0x8d38> │ │ │ │ + ldr r1, [pc, #28] @ afe0 <__assert_fail@plt+0x90e0> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r2, r1, ip, lsl #30 │ │ │ │ - strdeq r2, [r1], -r0 │ │ │ │ + strdeq r2, [r1], -r4 │ │ │ │ + ldrdeq r2, [r1], -r8 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - andeq r2, r1, r8, lsl #30 │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ + push {r4, lr} │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b004 <__assert_fail@plt+0x9104> │ │ │ │ + pop {r4, lr} │ │ │ │ + mov r2, #10 │ │ │ │ + mov r1, #0 │ │ │ │ + b 1b88 │ │ │ │ + mvn r0, #0 │ │ │ │ + pop {r4, pc} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r5, [pc, #176] @ b0c8 <__assert_fail@plt+0x91c8> │ │ │ │ + mov r0, r2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r4, r2 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b0a0 <__assert_fail@plt+0x91a0> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #136] @ b0cc <__assert_fail@plt+0x91cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne b0a0 <__assert_fail@plt+0x91a0> │ │ │ │ + ldr r5, [pc, #120] @ b0d0 <__assert_fail@plt+0x91d0> │ │ │ │ + mov r0, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b0a8 <__assert_fail@plt+0x91a8> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #84] @ b0d4 <__assert_fail@plt+0x91d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne b0a8 <__assert_fail@plt+0x91a8> │ │ │ │ + ldr r2, [pc, #68] @ b0d8 <__assert_fail@plt+0x91d8> │ │ │ │ + mov r1, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + ldr r2, [pc, #44] @ b0dc <__assert_fail@plt+0x91dc> │ │ │ │ + ldr r1, [pc, #44] @ b0e0 <__assert_fail@plt+0x91e0> │ │ │ │ + mov r0, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + andeq r2, r1, r8, asr #18 │ │ │ │ + @ instruction: 0x000118b8 │ │ │ │ + ldrdeq r2, [r1], -r4 │ │ │ │ + andeq r2, r1, r4, lsr #27 │ │ │ │ + ldrdeq r2, [r1], -r4 │ │ │ │ + andeq r2, r1, ip, ror #26 │ │ │ │ + andeq r2, r1, r4, ror sp │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r5, [pc, #148] @ b184 <__assert_fail@plt+0x9284> │ │ │ │ + mov r0, r2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + mov r4, r2 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b14c <__assert_fail@plt+0x924c> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #108] @ b188 <__assert_fail@plt+0x9288> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne b14c <__assert_fail@plt+0x924c> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl c154 <__assert_fail@plt+0xa254> │ │ │ │ + ldr r1, [pc, #80] @ b18c <__assert_fail@plt+0x928c> │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl c154 <__assert_fail@plt+0xa254> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + ldr r2, [pc, #60] @ b190 <__assert_fail@plt+0x9290> │ │ │ │ + ldr r1, [pc, #60] @ b194 <__assert_fail@plt+0x9294> │ │ │ │ + mov r0, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r2, [pc, #44] @ b198 <__assert_fail@plt+0x9298> │ │ │ │ + ldr r1, [pc, #44] @ b19c <__assert_fail@plt+0x929c> │ │ │ │ + mov r0, r4 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + andeq r2, r1, r0, ror r8 │ │ │ │ + andeq r1, r1, r0, ror #15 │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ + andeq r1, r1, r0, lsr #15 │ │ │ │ + andeq r2, r1, r4, lsl #16 │ │ │ │ + strdeq r2, [r1], -r8 │ │ │ │ + @ instruction: 0x00012cb8 │ │ │ │ + bx lr │ │ │ │ + push {r4, r5, r6, r7, r8, lr} │ │ │ │ + ldr r5, [pc, #324] @ b2f4 <__assert_fail@plt+0x93f4> │ │ │ │ + mov r4, r0 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b2a8 <__assert_fail@plt+0x93a8> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #288] @ b2f8 <__assert_fail@plt+0x93f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + subs r7, r0, #0 │ │ │ │ + bne b2a8 <__assert_fail@plt+0x93a8> │ │ │ │ + ldr r5, [pc, #272] @ b2fc <__assert_fail@plt+0x93fc> │ │ │ │ + mov r0, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b220 <__assert_fail@plt+0x9320> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #236] @ b300 <__assert_fail@plt+0x9400> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b2e8 <__assert_fail@plt+0x93e8> │ │ │ │ + ldr r5, [pc, #220] @ b304 <__assert_fail@plt+0x9404> │ │ │ │ + mov r0, r4 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + cmn r0, #1 │ │ │ │ + bne b2b4 <__assert_fail@plt+0x93b4> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b2a0 <__assert_fail@plt+0x93a0> │ │ │ │ + ldr r4, [r4, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b2a0 <__assert_fail@plt+0x93a0> │ │ │ │ + mov r5, #0 │ │ │ │ + mov r6, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl b1a4 <__assert_fail@plt+0x92a4> │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r3, r0 │ │ │ │ + beq b28c <__assert_fail@plt+0x938c> │ │ │ │ + cmp r3, #2000 @ 0x7d0 │ │ │ │ + mov r0, r4 │ │ │ │ + addeq r6, r6, #1000 @ 0x3e8 │ │ │ │ + addeq r5, r5, #1 │ │ │ │ + beq b28c <__assert_fail@plt+0x938c> │ │ │ │ + bl b1a4 <__assert_fail@plt+0x92a4> │ │ │ │ + add r5, r5, #1 │ │ │ │ + add r6, r6, r0 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne b258 <__assert_fail@plt+0x9358> │ │ │ │ + cmp r5, #0 │ │ │ │ + bne b2d0 <__assert_fail@plt+0x93d0> │ │ │ │ + mov r0, r7 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + mvn r7, #0 │ │ │ │ + mov r0, r7 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + add r0, r0, r0, lsl #2 │ │ │ │ + lsl r7, r0, #1 │ │ │ │ + mov r0, r7 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 19a38 <__assert_fail@plt+0x17b38> │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + mov r7, #2000 @ 0x7d0 │ │ │ │ + mov r0, r7 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + @ instruction: 0x000127b0 │ │ │ │ + andeq r1, r1, r4, lsr #14 │ │ │ │ + andeq r2, r1, r0, asr #24 │ │ │ │ + andeq r2, r1, r0, lsl ip │ │ │ │ + strdeq r2, [r1], -ip │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r6, [pc, #248] @ b40c <__assert_fail@plt+0x950c> │ │ │ │ + ldr r3, [pc, #248] @ b410 <__assert_fail@plt+0x9510> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [r6, r3] │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r3, [r3, #432] @ 0x1b0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b344 <__assert_fail@plt+0x9444> │ │ │ │ + bl b1a4 <__assert_fail@plt+0x92a4> │ │ │ │ + cmn r0, #1 │ │ │ │ + mov r4, r0 │ │ │ │ + beq b37c <__assert_fail@plt+0x947c> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + ldr r4, [pc, #200] @ b414 <__assert_fail@plt+0x9514> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b37c <__assert_fail@plt+0x947c> │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #168] @ b418 <__assert_fail@plt+0x9518> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq b3cc <__assert_fail@plt+0x94cc> │ │ │ │ + ldr r3, [pc, #152] @ b41c <__assert_fail@plt+0x951c> │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ + mov r1, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b3c4 <__assert_fail@plt+0x94c4> │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldrb r3, [r0, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b3c4 <__assert_fail@plt+0x94c4> │ │ │ │ + cmp r3, #32 │ │ │ │ + beq b3a8 <__assert_fail@plt+0x94a8> │ │ │ │ + mvn r4, #0 │ │ │ │ + b b33c <__assert_fail@plt+0x943c> │ │ │ │ + mvn r4, #1 │ │ │ │ + b b33c <__assert_fail@plt+0x943c> │ │ │ │ + ldr r6, [pc, #76] @ b420 <__assert_fail@plt+0x9520> │ │ │ │ + mov r0, r5 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r1, r6 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b33c <__assert_fail@plt+0x943c> │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #40] @ b424 <__assert_fail@plt+0x9524> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r4, #2000 @ 0x7d0 │ │ │ │ + b b33c <__assert_fail@plt+0x943c> │ │ │ │ + strdeq fp, [r2], -r4 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r2, r1, r8, lsl r6 │ │ │ │ + andeq r1, r1, ip, lsl #11 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r2, r1, r8, asr sl │ │ │ │ + andeq r2, r1, r8, lsr #20 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r4, [pc, #228] @ b518 <__assert_fail@plt+0x9618> │ │ │ │ + mov r5, r0 │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b50c <__assert_fail@plt+0x960c> │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #192] @ b51c <__assert_fail@plt+0x961c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + subs r6, r0, #0 │ │ │ │ + bne b50c <__assert_fail@plt+0x960c> │ │ │ │ + ldr r4, [pc, #176] @ b520 <__assert_fail@plt+0x9620> │ │ │ │ + mov r0, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + cmn r0, #1 │ │ │ │ + bne b4fc <__assert_fail@plt+0x95fc> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq b4e0 <__assert_fail@plt+0x95e0> │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + movne r5, r6 │ │ │ │ + beq b4e0 <__assert_fail@plt+0x95e0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl b1a4 <__assert_fail@plt+0x92a4> │ │ │ │ + mov r3, r0 │ │ │ │ + cmn r3, #1 │ │ │ │ + mov r0, r4 │ │ │ │ + beq b4c0 <__assert_fail@plt+0x95c0> │ │ │ │ + bl b428 <__assert_fail@plt+0x9528> │ │ │ │ + add r5, r5, #1 │ │ │ │ + add r6, r6, r0 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + cmp r4, #0 │ │ │ │ + bne b49c <__assert_fail@plt+0x959c> │ │ │ │ + cmp r5, #0 │ │ │ │ + bne b4d8 <__assert_fail@plt+0x95d8> │ │ │ │ + mov r6, #10 │ │ │ │ + mov r0, r6 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + ldr r4, [pc, #60] @ b524 <__assert_fail@plt+0x9624> │ │ │ │ + mov r0, r5 │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r1, r4 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + cmn r0, #1 │ │ │ │ + beq b4d4 <__assert_fail@plt+0x95d4> │ │ │ │ + mov r1, r4 │ │ │ │ + mov r0, r5 │ │ │ │ + pop {r4, r5, r6, lr} │ │ │ │ + b afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + mvn r6, #0 │ │ │ │ + mov r0, r6 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + andeq r2, r1, ip, lsr #10 │ │ │ │ + andeq r1, r1, r0, lsr #9 │ │ │ │ + andeq r2, r1, r4, asr #19 │ │ │ │ + andeq r2, r1, ip, asr #18 │ │ │ │ + ldr r2, [pc, #476] @ b70c <__assert_fail@plt+0x980c> │ │ │ │ + ldr r3, [pc, #476] @ b710 <__assert_fail@plt+0x9810> │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r9, r1 │ │ │ │ + ldr r1, [pc, #460] @ b714 <__assert_fail@plt+0x9814> │ │ │ │ + str r9, [sp, #4] │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + ldr r1, [pc, #428] @ b718 <__assert_fail@plt+0x9818> │ │ │ │ + ldr r6, [pc, #428] @ b71c <__assert_fail@plt+0x981c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r5, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + mov r1, r6 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b6e0 <__assert_fail@plt+0x97e0> │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #372] @ b720 <__assert_fail@plt+0x9820> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + subs fp, r0, #0 │ │ │ │ + bne b6e0 <__assert_fail@plt+0x97e0> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq b6cc <__assert_fail@plt+0x97cc> │ │ │ │ + ldr sl, [r4, #12] │ │ │ │ + cmp sl, #0 │ │ │ │ + beq b6cc <__assert_fail@plt+0x97cc> │ │ │ │ + mov r6, fp │ │ │ │ + mov r8, fp │ │ │ │ + add r9, sp, #8 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, sl │ │ │ │ + bl b528 <__assert_fail@plt+0x9628> │ │ │ │ + cmn r0, #1 │ │ │ │ + beq b610 <__assert_fail@plt+0x9710> │ │ │ │ + cmp r0, #2000 @ 0x7d0 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + bne b6b8 <__assert_fail@plt+0x97b8> │ │ │ │ + cmn r3, #1 │ │ │ │ + addne r8, r8, r3 │ │ │ │ + add r3, r3, r3, lsl #2 │ │ │ │ + add r3, r3, r3, lsl #2 │ │ │ │ + add r6, r6, r3, lsl #2 │ │ │ │ + add fp, fp, #1 │ │ │ │ + ldr sl, [sl, #4] │ │ │ │ + cmp sl, #0 │ │ │ │ + bne b5d8 <__assert_fail@plt+0x96d8> │ │ │ │ + cmp fp, #0 │ │ │ │ + beq b6cc <__assert_fail@plt+0x97cc> │ │ │ │ + cmn r7, #1 │ │ │ │ + moveq r7, r8 │ │ │ │ + addne r7, r7, r8 │ │ │ │ + ldr sl, [pc, #236] @ b724 <__assert_fail@plt+0x9824> │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r4 │ │ │ │ + str r7, [r3] │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b674 <__assert_fail@plt+0x9774> │ │ │ │ + mov r1, sl │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #192] @ b728 <__assert_fail@plt+0x9828> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b700 <__assert_fail@plt+0x9800> │ │ │ │ + cmn r5, #1 │ │ │ │ + bne b68c <__assert_fail@plt+0x978c> │ │ │ │ + mov r1, r8 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 19a38 <__assert_fail@plt+0x17b38> │ │ │ │ + mov r5, r0 │ │ │ │ + ldr r2, [pc, #152] @ b72c <__assert_fail@plt+0x982c> │ │ │ │ + ldr r3, [pc, #120] @ b710 <__assert_fail@plt+0x9810> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + eors r2, r3, r2 │ │ │ │ + bne b708 <__assert_fail@plt+0x9808> │ │ │ │ + mov r0, r5 │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + cmn r3, #1 │ │ │ │ + mla r6, r0, r3, r6 │ │ │ │ + addne r8, r8, r3 │ │ │ │ + add fp, fp, #1 │ │ │ │ + b b610 <__assert_fail@plt+0x9710> │ │ │ │ + cmn r7, #1 │ │ │ │ + beq b6f0 <__assert_fail@plt+0x97f0> │ │ │ │ + mov r6, #0 │ │ │ │ + mov r8, #1 │ │ │ │ + b b630 <__assert_fail@plt+0x9730> │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + mvn r5, #0 │ │ │ │ + str r5, [r3] │ │ │ │ + b b68c <__assert_fail@plt+0x978c> │ │ │ │ + mov r7, #1 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r6, #0 │ │ │ │ + b b630 <__assert_fail@plt+0x9730> │ │ │ │ + mov r5, #2000 @ 0x7d0 │ │ │ │ + b b68c <__assert_fail@plt+0x978c> │ │ │ │ + bl 1c48 <__stack_chk_fail@plt> │ │ │ │ + ldrdeq fp, [r2], -r4 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + ldrdeq r2, [r1], -r8 │ │ │ │ + andeq r2, r1, r8, asr #17 │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ + andeq r1, r1, r0, asr r3 │ │ │ │ + strdeq r2, [r1], -r4 │ │ │ │ + @ instruction: 0x000127bc │ │ │ │ + andeq fp, r2, r4, ror r7 │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ + ldr r7, [pc, #116] @ b7b0 <__assert_fail@plt+0x98b0> │ │ │ │ + ldr r6, [pc, #116] @ b7b4 <__assert_fail@plt+0x98b4> │ │ │ │ + ldr r5, [pc, #116] @ b7b8 <__assert_fail@plt+0x98b8> │ │ │ │ + ldr r3, [pc, #116] @ b7bc <__assert_fail@plt+0x98bc> │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r2, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r1, r2 │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r6, [sp] │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + ldr r4, [pc, #76] @ b7c0 <__assert_fail@plt+0x98c0> │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + ldr r3, [pc, #64] @ b7c4 <__assert_fail@plt+0x98c4> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r2, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r6, [sp] │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r0, r4 │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, lr} │ │ │ │ + b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ + andeq pc, r0, r0, ror r9 @ │ │ │ │ + strdeq r2, [r1], -r0 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + andeq r2, r1, r4, lsl r7 │ │ │ │ + @ instruction: 0xfffff874 │ │ │ │ push {r4, r5, lr} │ │ │ │ - ldr lr, [pc, #172] @ acf4 <__assert_fail@plt+0x8df4> │ │ │ │ - ldr r1, [pc, #172] @ acf8 <__assert_fail@plt+0x8df8> │ │ │ │ + ldr lr, [pc, #172] @ b880 <__assert_fail@plt+0x9980> │ │ │ │ + ldr r1, [pc, #172] @ b884 <__assert_fail@plt+0x9984> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #20 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [lr, r1] │ │ │ │ add r2, sp, #4096 @ 0x1000 │ │ │ │ - ldr ip, [pc, #152] @ acfc <__assert_fail@plt+0x8dfc> │ │ │ │ - ldr r3, [pc, #152] @ ad00 <__assert_fail@plt+0x8e00> │ │ │ │ + ldr ip, [pc, #152] @ b888 <__assert_fail@plt+0x9988> │ │ │ │ + ldr r3, [pc, #152] @ b88c <__assert_fail@plt+0x998c> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r2, #12] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ add r2, r2, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r3, #232 @ 0xe8 │ │ │ │ - ldr r3, [pc, #120] @ ad04 <__assert_fail@plt+0x8e04> │ │ │ │ + ldr r3, [pc, #120] @ b890 <__assert_fail@plt+0x9990> │ │ │ │ add r4, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ - bl 141d0 <__assert_fail@plt+0x122d0> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ + bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ mov r1, r4 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - ldr r1, [pc, #68] @ ad08 <__assert_fail@plt+0x8e08> │ │ │ │ - ldr r2, [pc, #48] @ acf8 <__assert_fail@plt+0x8df8> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + ldr r1, [pc, #68] @ b894 <__assert_fail@plt+0x9994> │ │ │ │ + ldr r2, [pc, #48] @ b884 <__assert_fail@plt+0x9984> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne acf0 <__assert_fail@plt+0x8df0> │ │ │ │ + bne b87c <__assert_fail@plt+0x997c> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0002c1b8 │ │ │ │ + andeq fp, r2, ip, lsr #12 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq ip, r2, r4, lsr #3 │ │ │ │ + andeq fp, r2, r8, lsl r6 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r2, r1, r4, lsr #20 │ │ │ │ - andeq ip, r2, r4, asr #2 │ │ │ │ - ldr r3, [pc, #28] @ ad30 <__assert_fail@plt+0x8e30> │ │ │ │ - ldr r1, [pc, #28] @ ad34 <__assert_fail@plt+0x8e34> │ │ │ │ + muleq r1, r8, lr │ │ │ │ + @ instruction: 0x0002b5b8 │ │ │ │ + ldr r3, [pc, #28] @ b8bc <__assert_fail@plt+0x99bc> │ │ │ │ + ldr r1, [pc, #28] @ b8c0 <__assert_fail@plt+0x99c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r0, r2 │ │ │ │ ldrb r2, [r1, #232] @ 0xe8 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bxeq lr │ │ │ │ - b ac3c <__assert_fail@plt+0x8d3c> │ │ │ │ - strdeq ip, [r2], -r4 │ │ │ │ + b b7c8 <__assert_fail@plt+0x98c8> │ │ │ │ + andeq fp, r2, r8, ror #10 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr lr, [pc, #340] @ ae98 <__assert_fail@plt+0x8f98> │ │ │ │ - ldr r1, [pc, #340] @ ae9c <__assert_fail@plt+0x8f9c> │ │ │ │ + ldr lr, [pc, #340] @ ba24 <__assert_fail@plt+0x9b24> │ │ │ │ + ldr r1, [pc, #340] @ ba28 <__assert_fail@plt+0x9b28> │ │ │ │ sub sp, sp, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #24 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [lr, r1] │ │ │ │ add r2, sp, #8192 @ 0x2000 │ │ │ │ - ldr ip, [pc, #320] @ aea0 <__assert_fail@plt+0x8fa0> │ │ │ │ - ldr r3, [pc, #320] @ aea4 <__assert_fail@plt+0x8fa4> │ │ │ │ + ldr ip, [pc, #320] @ ba2c <__assert_fail@plt+0x9b2c> │ │ │ │ + ldr r3, [pc, #320] @ ba30 <__assert_fail@plt+0x9b30> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r2, #20] │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [ip, r3] │ │ │ │ add r6, sp, #4096 @ 0x1000 │ │ │ │ add r3, r4, #232 @ 0xe8 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #288] @ aea8 <__assert_fail@plt+0x8fa8> │ │ │ │ + ldr r3, [pc, #288] @ ba34 <__assert_fail@plt+0x9b34> │ │ │ │ add r6, r6, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ add r2, r2, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r6 │ │ │ │ bl 1e40 │ │ │ │ - ldr r1, [pc, #248] @ aeac <__assert_fail@plt+0x8fac> │ │ │ │ + ldr r1, [pc, #248] @ ba38 <__assert_fail@plt+0x9b38> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r3, [r4] │ │ │ │ - ldr r2, [pc, #232] @ aeb0 <__assert_fail@plt+0x8fb0> │ │ │ │ + ldr r2, [pc, #232] @ ba3c <__assert_fail@plt+0x9b3c> │ │ │ │ cmp r3, r2 │ │ │ │ - beq ae58 <__assert_fail@plt+0x8f58> │ │ │ │ + beq b9e4 <__assert_fail@plt+0x9ae4> │ │ │ │ add r2, r2, #516 @ 0x204 │ │ │ │ add r2, r2, #1811939331 @ 0x6c000003 │ │ │ │ add r2, r2, #720896 @ 0xb0000 │ │ │ │ cmp r3, r2 │ │ │ │ - beq ae4c <__assert_fail@plt+0x8f4c> │ │ │ │ + beq b9d8 <__assert_fail@plt+0x9ad8> │ │ │ │ add r3, r4, #232 @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #196] @ aeb4 <__assert_fail@plt+0x8fb4> │ │ │ │ + ldr r3, [pc, #196] @ ba40 <__assert_fail@plt+0x9b40> │ │ │ │ add r6, sp, #20 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ mov r1, r6 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - ldr r1, [pc, #152] @ aeb8 <__assert_fail@plt+0x8fb8> │ │ │ │ - ldr r2, [pc, #120] @ ae9c <__assert_fail@plt+0x8f9c> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + ldr r1, [pc, #152] @ ba44 <__assert_fail@plt+0x9b44> │ │ │ │ + ldr r2, [pc, #120] @ ba28 <__assert_fail@plt+0x9b28> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #8192 @ 0x2000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne ae94 <__assert_fail@plt+0x8f94> │ │ │ │ + bne ba20 <__assert_fail@plt+0x9b20> │ │ │ │ add sp, sp, #8192 @ 0x2000 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne ade0 <__assert_fail@plt+0x8ee0> │ │ │ │ + bne b96c <__assert_fail@plt+0x9a6c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ add r3, r4, #232 @ 0xe8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #76] @ aebc <__assert_fail@plt+0x8fbc> │ │ │ │ + ldr r3, [pc, #76] @ ba48 <__assert_fail@plt+0x9b48> │ │ │ │ add r6, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ sub r0, r0, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b ae08 <__assert_fail@plt+0x8f08> │ │ │ │ + b b994 <__assert_fail@plt+0x9a94> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - strheq ip, [r2], -ip @ │ │ │ │ + andeq fp, r2, r0, lsr r5 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq ip, r2, r8, lsr #1 │ │ │ │ + andeq fp, r2, ip, lsl r5 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r2, r1, ip, ror #15 │ │ │ │ - ldrdeq r2, [r1], -ip │ │ │ │ + andeq r1, r1, r0, ror #24 │ │ │ │ + andeq r2, r1, r0, ror #10 │ │ │ │ rsbeq r6, r2, r8, ror #28 │ │ │ │ - ldrdeq r2, [r1], -r0 │ │ │ │ - andeq fp, r2, r8, ror #31 │ │ │ │ - andeq r2, r1, r4, asr #28 │ │ │ │ - ldr r3, [pc, #88] @ af20 <__assert_fail@plt+0x9020> │ │ │ │ - ldr r1, [pc, #88] @ af24 <__assert_fail@plt+0x9024> │ │ │ │ + andeq r2, r1, r4, asr r5 │ │ │ │ + andeq fp, r2, ip, asr r4 │ │ │ │ + andeq r2, r1, r8, asr #9 │ │ │ │ + ldr r3, [pc, #88] @ baac <__assert_fail@plt+0x9bac> │ │ │ │ + ldr r1, [pc, #88] @ bab0 <__assert_fail@plt+0x9bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r1, #444] @ 0x1bc │ │ │ │ cmp r2, #0 │ │ │ │ - bne af08 <__assert_fail@plt+0x9008> │ │ │ │ + bne ba94 <__assert_fail@plt+0x9b94> │ │ │ │ ldrb r3, [r1, #232] @ 0xe8 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ - bne aef8 <__assert_fail@plt+0x8ff8> │ │ │ │ + bne ba84 <__assert_fail@plt+0x9b84> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl ad38 <__assert_fail@plt+0x8e38> │ │ │ │ + bl b8c4 <__assert_fail@plt+0x99c4> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [pc, #24] @ af28 <__assert_fail@plt+0x9028> │ │ │ │ + ldr r1, [pc, #24] @ bab4 <__assert_fail@plt+0x9bb4> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq fp, r2, r0, asr #30 │ │ │ │ + @ instruction: 0x0002b3b4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r2, r1, r4, asr #27 │ │ │ │ + andeq r2, r1, r8, asr #8 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ str r0, [r4, #4] │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ - ldr r7, [pc, #104] @ afc0 <__assert_fail@plt+0x90c0> │ │ │ │ + ldr r7, [pc, #104] @ bb4c <__assert_fail@plt+0x9c4c> │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ add r5, r1, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - b af78 <__assert_fail@plt+0x9078> │ │ │ │ + b bb04 <__assert_fail@plt+0x9c04> │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ str r0, [r4] │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ cmp r5, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ - blt af6c <__assert_fail@plt+0x906c> │ │ │ │ - beq afb4 <__assert_fail@plt+0x90b4> │ │ │ │ - bgt afa8 <__assert_fail@plt+0x90a8> │ │ │ │ - ldr r3, [pc, #44] @ afc4 <__assert_fail@plt+0x90c4> │ │ │ │ + blt baf8 <__assert_fail@plt+0x9bf8> │ │ │ │ + beq bb40 <__assert_fail@plt+0x9c40> │ │ │ │ + bgt bb34 <__assert_fail@plt+0x9c34> │ │ │ │ + ldr r3, [pc, #44] @ bb50 <__assert_fail@plt+0x9c50> │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [r4] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ str r0, [r4] │ │ │ │ - b af90 <__assert_fail@plt+0x9090> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + b bb1c <__assert_fail@plt+0x9c1c> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ str r0, [r4] │ │ │ │ - b af90 <__assert_fail@plt+0x9090> │ │ │ │ - andeq fp, r2, r4, lsr #29 │ │ │ │ + b bb1c <__assert_fail@plt+0x9c1c> │ │ │ │ + andeq fp, r2, r8, lsl r3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r0] │ │ │ │ add r5, r1, r5 │ │ │ │ - b aff4 <__assert_fail@plt+0x90f4> │ │ │ │ + b bb80 <__assert_fail@plt+0x9c80> │ │ │ │ ldr r0, [r4] │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #8] │ │ │ │ str r0, [r4] │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ cmp r5, r0 │ │ │ │ - blt afe4 <__assert_fail@plt+0x90e4> │ │ │ │ + blt bb70 <__assert_fail@plt+0x9c70> │ │ │ │ ldr r1, [r4] │ │ │ │ - beq b03c <__assert_fail@plt+0x913c> │ │ │ │ - bgt b028 <__assert_fail@plt+0x9128> │ │ │ │ + beq bbc8 <__assert_fail@plt+0x9cc8> │ │ │ │ + bgt bbb4 <__assert_fail@plt+0x9cb4> │ │ │ │ mov r0, r6 │ │ │ │ - bl 14270 <__assert_fail@plt+0x12370> │ │ │ │ + bl 1406c <__assert_fail@plt+0x1216c> │ │ │ │ ldr r0, [r4] │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r1 │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ - b b00c <__assert_fail@plt+0x910c> │ │ │ │ + b bb98 <__assert_fail@plt+0x9c98> │ │ │ │ mov r0, r1 │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ - b b00c <__assert_fail@plt+0x910c> │ │ │ │ - ldr ip, [pc, #248] @ b150 <__assert_fail@plt+0x9250> │ │ │ │ + b bb98 <__assert_fail@plt+0x9c98> │ │ │ │ + ldr ip, [pc, #248] @ bcdc <__assert_fail@plt+0x9ddc> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r2, [pc, #244] @ b154 <__assert_fail@plt+0x9254> │ │ │ │ + ldr r2, [pc, #244] @ bce0 <__assert_fail@plt+0x9de0> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r1, [pc, #232] @ b158 <__assert_fail@plt+0x9258> │ │ │ │ + ldr r1, [pc, #232] @ bce4 <__assert_fail@plt+0x9de4> │ │ │ │ ldr r2, [ip, r2] │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #0 │ │ │ │ bl 1ba0 │ │ │ │ subs r4, r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ - beq b108 <__assert_fail@plt+0x9208> │ │ │ │ + beq bc94 <__assert_fail@plt+0x9d94> │ │ │ │ add r5, sp, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ bl 1bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq b0fc <__assert_fail@plt+0x91fc> │ │ │ │ - ldr r6, [pc, #160] @ b15c <__assert_fail@plt+0x925c> │ │ │ │ + beq bc88 <__assert_fail@plt+0x9d88> │ │ │ │ + ldr r6, [pc, #160] @ bce8 <__assert_fail@plt+0x9de8> │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ bl 1b40 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b13c <__assert_fail@plt+0x923c> │ │ │ │ + bne bcc8 <__assert_fail@plt+0x9dc8> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ bl 1bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq b0fc <__assert_fail@plt+0x91fc> │ │ │ │ + beq bc88 <__assert_fail@plt+0x9d88> │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ bl 1b40 │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne b13c <__assert_fail@plt+0x923c> │ │ │ │ + bne bcc8 <__assert_fail@plt+0x9dc8> │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1c │ │ │ │ mov r0, #0 │ │ │ │ - ldr r1, [pc, #80] @ b160 <__assert_fail@plt+0x9260> │ │ │ │ - ldr r2, [pc, #64] @ b154 <__assert_fail@plt+0x9254> │ │ │ │ + ldr r1, [pc, #80] @ bcec <__assert_fail@plt+0x9dec> │ │ │ │ + ldr r2, [pc, #64] @ bce0 <__assert_fail@plt+0x9de0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne b14c <__assert_fail@plt+0x924c> │ │ │ │ + bne bcd8 <__assert_fail@plt+0x9dd8> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1c │ │ │ │ mov r0, #1 │ │ │ │ - b b108 <__assert_fail@plt+0x9208> │ │ │ │ + b bc94 <__assert_fail@plt+0x9d94> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq fp, r2, r8, lsr #27 │ │ │ │ + andeq fp, r2, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r2, r1, r8, lsr sp │ │ │ │ - andeq r2, r1, r0, asr #11 │ │ │ │ - strdeq fp, [r2], -r8 │ │ │ │ - ldr ip, [pc, #280] @ b284 <__assert_fail@plt+0x9384> │ │ │ │ + @ instruction: 0x000123bc │ │ │ │ + andeq r1, r1, r4, lsr sl │ │ │ │ + andeq fp, r2, ip, ror #2 │ │ │ │ + ldr ip, [pc, #280] @ be10 <__assert_fail@plt+0x9f10> │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ - ldr r2, [pc, #276] @ b288 <__assert_fail@plt+0x9388> │ │ │ │ + ldr r2, [pc, #276] @ be14 <__assert_fail@plt+0x9f14> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r1, [pc, #264] @ b28c <__assert_fail@plt+0x938c> │ │ │ │ + ldr r1, [pc, #264] @ be18 <__assert_fail@plt+0x9f18> │ │ │ │ ldr r2, [ip, r2] │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #0 │ │ │ │ bl 1ba0 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq b278 <__assert_fail@plt+0x9378> │ │ │ │ + beq be04 <__assert_fail@plt+0x9f04> │ │ │ │ add r6, sp, #4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ bl 1bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq b24c <__assert_fail@plt+0x934c> │ │ │ │ - ldr r7, [pc, #196] @ b290 <__assert_fail@plt+0x9390> │ │ │ │ + beq bdd8 <__assert_fail@plt+0x9ed8> │ │ │ │ + ldr r7, [pc, #196] @ be1c <__assert_fail@plt+0x9f1c> │ │ │ │ mov r0, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ bl 1b40 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne b25c <__assert_fail@plt+0x935c> │ │ │ │ + bne bde8 <__assert_fail@plt+0x9ee8> │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ bl 1bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - beq b24c <__assert_fail@plt+0x934c> │ │ │ │ + beq bdd8 <__assert_fail@plt+0x9ed8> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1b40 │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne b25c <__assert_fail@plt+0x935c> │ │ │ │ + bne bde8 <__assert_fail@plt+0x9ee8> │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1c │ │ │ │ mvn r0, #0 │ │ │ │ - ldr r1, [pc, #116] @ b294 <__assert_fail@plt+0x9394> │ │ │ │ - ldr r2, [pc, #100] @ b288 <__assert_fail@plt+0x9388> │ │ │ │ + ldr r1, [pc, #116] @ be20 <__assert_fail@plt+0x9f20> │ │ │ │ + ldr r2, [pc, #100] @ be14 <__assert_fail@plt+0x9f14> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne b280 <__assert_fail@plt+0x9380> │ │ │ │ + bne be0c <__assert_fail@plt+0x9f0c> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1c │ │ │ │ mov r0, #0 │ │ │ │ - b b218 <__assert_fail@plt+0x9318> │ │ │ │ + b bda4 <__assert_fail@plt+0x9ea4> │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1c │ │ │ │ add r0, r4, #11 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 1b88 │ │ │ │ - b b218 <__assert_fail@plt+0x9318> │ │ │ │ + b bda4 <__assert_fail@plt+0x9ea4> │ │ │ │ mvn r0, #0 │ │ │ │ - b b218 <__assert_fail@plt+0x9318> │ │ │ │ + b bda4 <__assert_fail@plt+0x9ea4> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - muleq r2, r4, ip │ │ │ │ + andeq fp, r2, r8, lsl #2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r2, r1, r4, lsr #24 │ │ │ │ - andeq r2, r1, r8, lsr fp │ │ │ │ - andeq fp, r2, r8, ror #23 │ │ │ │ - ldr r1, [pc, #36] @ b2c4 <__assert_fail@plt+0x93c4> │ │ │ │ + andeq r2, r1, r8, lsr #5 │ │ │ │ + @ instruction: 0x000121bc │ │ │ │ + andeq fp, r2, ip, asr r0 │ │ │ │ + ldr r1, [pc, #36] @ be50 <__assert_fail@plt+0x9f50> │ │ │ │ push {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq b2bc <__assert_fail@plt+0x93bc> │ │ │ │ + beq be48 <__assert_fail@plt+0x9f48> │ │ │ │ bl 1e1c │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq r2, r1, ip, lsl #22 │ │ │ │ + muleq r1, r0, r1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r6, [pc, #116] @ b348 <__assert_fail@plt+0x9448> │ │ │ │ - ldr r5, [pc, #116] @ b34c <__assert_fail@plt+0x944c> │ │ │ │ - ldr r3, [pc, #116] @ b350 <__assert_fail@plt+0x9450> │ │ │ │ + ldr r6, [pc, #116] @ bed4 <__assert_fail@plt+0x9fd4> │ │ │ │ + ldr r5, [pc, #116] @ bed8 <__assert_fail@plt+0x9fd8> │ │ │ │ + ldr r3, [pc, #116] @ bedc <__assert_fail@plt+0x9fdc> │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #80] @ b354 <__assert_fail@plt+0x9454> │ │ │ │ + ldr r1, [pc, #80] @ bee0 <__assert_fail@plt+0x9fe0> │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #72] @ b358 <__assert_fail@plt+0x9458> │ │ │ │ + ldr r4, [pc, #72] @ bee4 <__assert_fail@plt+0x9fe4> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #68] @ b35c <__assert_fail@plt+0x945c> │ │ │ │ + ldr r3, [pc, #68] @ bee8 <__assert_fail@plt+0x9fe8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #40] @ b360 <__assert_fail@plt+0x9460> │ │ │ │ + ldr r1, [pc, #40] @ beec <__assert_fail@plt+0x9fec> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r5, r1, r8, lsl r6 │ │ │ │ - ldrdeq pc, [r0], -ip │ │ │ │ + andeq r4, r1, ip, ror #18 │ │ │ │ + andeq pc, r0, r0, asr r2 @ │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ - andeq r2, r1, ip, lsl #20 │ │ │ │ - andeq r2, r1, ip, lsl #20 │ │ │ │ + muleq r1, r0, r0 │ │ │ │ + muleq r1, r0, r0 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ - strdeq r2, [r1], -r0 │ │ │ │ + andeq r2, r1, r4, ror r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r4, [r2, #20] │ │ │ │ mov r6, r2 │ │ │ │ cmp r4, #0 │ │ │ │ - beq b398 <__assert_fail@plt+0x9498> │ │ │ │ - ldr r5, [pc, #32] @ b3a0 <__assert_fail@plt+0x94a0> │ │ │ │ + beq bf24 <__assert_fail@plt+0xa024> │ │ │ │ + ldr r5, [pc, #32] @ bf2c <__assert_fail@plt+0xa02c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldm r4, {r1, r2} │ │ │ │ mov r0, r5 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - bne b380 <__assert_fail@plt+0x9480> │ │ │ │ + bne bf0c <__assert_fail@plt+0xa00c> │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r2, r1, ip, asr #19 │ │ │ │ + andeq r2, r1, r0, asr r0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, #24 │ │ │ │ b 1b28 │ │ │ │ cmp r0, #0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - beq b3fc <__assert_fail@plt+0x94fc> │ │ │ │ + beq bf88 <__assert_fail@plt+0xa088> │ │ │ │ ldr r4, [r0, #20] │ │ │ │ mov r5, r1 │ │ │ │ cmp r4, #0 │ │ │ │ - bne b3dc <__assert_fail@plt+0x94dc> │ │ │ │ - b b3f4 <__assert_fail@plt+0x94f4> │ │ │ │ + bne bf68 <__assert_fail@plt+0xa068> │ │ │ │ + b bf80 <__assert_fail@plt+0xa080> │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq b3f4 <__assert_fail@plt+0x94f4> │ │ │ │ + beq bf80 <__assert_fail@plt+0xa080> │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b3d0 <__assert_fail@plt+0x94d0> │ │ │ │ + bne bf5c <__assert_fail@plt+0xa05c> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r4, r0 │ │ │ │ - b b3f4 <__assert_fail@plt+0x94f4> │ │ │ │ + b bf80 <__assert_fail@plt+0xa080> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #80] @ b460 <__assert_fail@plt+0x9560> │ │ │ │ + ldr r5, [pc, #80] @ bfec <__assert_fail@plt+0xa0ec> │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq b434 <__assert_fail@plt+0x9534> │ │ │ │ - ldr r0, [pc, #64] @ b464 <__assert_fail@plt+0x9564> │ │ │ │ + beq bfc0 <__assert_fail@plt+0xa0c0> │ │ │ │ + ldr r0, [pc, #64] @ bff0 <__assert_fail@plt+0xa0f0> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq b42c <__assert_fail@plt+0x952c> │ │ │ │ - ldr r3, [pc, #24] @ b468 <__assert_fail@plt+0x9568> │ │ │ │ + beq bfb8 <__assert_fail@plt+0xa0b8> │ │ │ │ + ldr r3, [pc, #24] @ bff4 <__assert_fail@plt+0xa0f4> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [r2], -r4 │ │ │ │ - andeq r2, r1, r0, lsr r9 │ │ │ │ + andeq sl, r2, r8, ror #28 │ │ │ │ + @ instruction: 0x00011fb4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ subs r7, r0, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r8, [r7, #20] │ │ │ │ mov r5, r1 │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r2 │ │ │ │ - beq b4cc <__assert_fail@plt+0x95cc> │ │ │ │ + beq c058 <__assert_fail@plt+0xa158> │ │ │ │ mov r4, r8 │ │ │ │ - b b4a0 <__assert_fail@plt+0x95a0> │ │ │ │ + b c02c <__assert_fail@plt+0xa12c> │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq b4cc <__assert_fail@plt+0x95cc> │ │ │ │ + beq c058 <__assert_fail@plt+0xa158> │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b494 <__assert_fail@plt+0x9594> │ │ │ │ + bne c020 <__assert_fail@plt+0xa120> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1be8 │ │ │ │ mov r0, r6 │ │ │ │ bl 1c3c │ │ │ │ str r0, [r4, #4] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #12 │ │ │ │ @@ -9599,428 +10338,428 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1c3c │ │ │ │ str r4, [r7, #20] │ │ │ │ str r0, [r4] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq b55c <__assert_fail@plt+0x965c> │ │ │ │ + beq c0e8 <__assert_fail@plt+0xa1e8> │ │ │ │ mov r0, #24 │ │ │ │ bl 1d08 │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq b554 <__assert_fail@plt+0x9654> │ │ │ │ + beq c0e0 <__assert_fail@plt+0xa1e0> │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #24 │ │ │ │ bl 1c18 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ - beq b554 <__assert_fail@plt+0x9654> │ │ │ │ + beq c0e0 <__assert_fail@plt+0xa1e0> │ │ │ │ ldm r4, {r1, r2} │ │ │ │ mov r0, r5 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - bne b53c <__assert_fail@plt+0x963c> │ │ │ │ + bne c0c8 <__assert_fail@plt+0xa1c8> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #24] @ b57c <__assert_fail@plt+0x967c> │ │ │ │ - ldr r1, [pc, #24] @ b580 <__assert_fail@plt+0x9680> │ │ │ │ - ldr r0, [pc, #24] @ b584 <__assert_fail@plt+0x9684> │ │ │ │ + ldr r3, [pc, #24] @ c108 <__assert_fail@plt+0xa208> │ │ │ │ + ldr r1, [pc, #24] @ c10c <__assert_fail@plt+0xa20c> │ │ │ │ + ldr r0, [pc, #24] @ c110 <__assert_fail@plt+0xa210> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1f00 <__assert_fail@plt> │ │ │ │ - andeq r2, r1, r4, asr r8 │ │ │ │ - strdeq r2, [r1], -ip │ │ │ │ - andeq r4, r1, r4, ror #22 │ │ │ │ + ldrdeq r1, [r1], -r8 │ │ │ │ + andeq r1, r1, r0, lsl #29 │ │ │ │ + @ instruction: 0x00013eb8 │ │ │ │ cmp r0, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r2 │ │ │ │ - beq b5b0 <__assert_fail@plt+0x96b0> │ │ │ │ - ldr r0, [pc, #36] @ b5c4 <__assert_fail@plt+0x96c4> │ │ │ │ + beq c13c <__assert_fail@plt+0xa23c> │ │ │ │ + ldr r0, [pc, #36] @ c150 <__assert_fail@plt+0xa250> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ ldmib r1, {r1, r2} │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r2, [r1], -r4 │ │ │ │ + andeq r1, r1, r8, asr lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r4, [r0, #20] │ │ │ │ cmp r4, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r5, r0, #20 │ │ │ │ - b b5f4 <__assert_fail@plt+0x96f4> │ │ │ │ + b c180 <__assert_fail@plt+0xa280> │ │ │ │ add r5, r4, #8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r6 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b5e4 <__assert_fail@plt+0x96e4> │ │ │ │ + bne c170 <__assert_fail@plt+0xa270> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1be8 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1be8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1be8 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ push {r4, lr} │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq b658 <__assert_fail@plt+0x9758> │ │ │ │ + beq c1e4 <__assert_fail@plt+0xa2e4> │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5c8 <__assert_fail@plt+0x96c8> │ │ │ │ + bl c154 <__assert_fail@plt+0xa254> │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ - bne b640 <__assert_fail@plt+0x9740> │ │ │ │ + bne c1cc <__assert_fail@plt+0xa2cc> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1be8 │ │ │ │ cmp r0, #2 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r2 │ │ │ │ - beq b68c <__assert_fail@plt+0x978c> │ │ │ │ - ldr r0, [pc, #36] @ b6a0 <__assert_fail@plt+0x97a0> │ │ │ │ + beq c218 <__assert_fail@plt+0xa318> │ │ │ │ + ldr r0, [pc, #36] @ c22c <__assert_fail@plt+0xa32c> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ - bl b5c8 <__assert_fail@plt+0x96c8> │ │ │ │ + bl c154 <__assert_fail@plt+0xa254> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r2, [r1], -r8 │ │ │ │ + andeq r1, r1, ip, asr sp │ │ │ │ push {r4, lr} │ │ │ │ - ldr r4, [pc, #140] @ b73c <__assert_fail@plt+0x983c> │ │ │ │ - ldr r3, [pc, #140] @ b740 <__assert_fail@plt+0x9840> │ │ │ │ - ldr r0, [pc, #140] @ b744 <__assert_fail@plt+0x9844> │ │ │ │ + ldr r4, [pc, #140] @ c2c8 <__assert_fail@plt+0xa3c8> │ │ │ │ + ldr r3, [pc, #140] @ c2cc <__assert_fail@plt+0xa3cc> │ │ │ │ + ldr r0, [pc, #140] @ c2d0 <__assert_fail@plt+0xa3d0> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #108] @ b748 <__assert_fail@plt+0x9848> │ │ │ │ - ldr r0, [pc, #108] @ b74c <__assert_fail@plt+0x984c> │ │ │ │ + ldr r3, [pc, #108] @ c2d4 <__assert_fail@plt+0xa3d4> │ │ │ │ + ldr r0, [pc, #108] @ c2d8 <__assert_fail@plt+0xa3d8> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #84] @ b750 <__assert_fail@plt+0x9850> │ │ │ │ - ldr r0, [pc, #84] @ b754 <__assert_fail@plt+0x9854> │ │ │ │ + ldr r3, [pc, #84] @ c2dc <__assert_fail@plt+0xa3dc> │ │ │ │ + ldr r0, [pc, #84] @ c2e0 <__assert_fail@plt+0xa3e0> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #60] @ b758 <__assert_fail@plt+0x9858> │ │ │ │ - ldr r0, [pc, #60] @ b75c <__assert_fail@plt+0x985c> │ │ │ │ + ldr r3, [pc, #60] @ c2e4 <__assert_fail@plt+0xa3e4> │ │ │ │ + ldr r0, [pc, #60] @ c2e8 <__assert_fail@plt+0xa3e8> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq pc, r0, r8, lsl #20 │ │ │ │ + andeq lr, r0, ip, ror lr │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - andeq r2, r1, ip, asr #13 │ │ │ │ + andeq r1, r1, r0, asr sp │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0x000126b4 │ │ │ │ + andeq r1, r1, r8, lsr sp │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - muleq r1, ip, r6 │ │ │ │ + andeq r1, r1, r0, lsr #26 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - andeq r2, r1, r8, lsl #13 │ │ │ │ - ldr r3, [pc, #60] @ b7a4 <__assert_fail@plt+0x98a4> │ │ │ │ + andeq r1, r1, ip, lsl #26 │ │ │ │ + ldr r3, [pc, #60] @ c330 <__assert_fail@plt+0xa430> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r4, [pc, r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq b79c <__assert_fail@plt+0x989c> │ │ │ │ + beq c328 <__assert_fail@plt+0xa428> │ │ │ │ mov r5, r0 │ │ │ │ - b b788 <__assert_fail@plt+0x9888> │ │ │ │ + b c314 <__assert_fail@plt+0xa414> │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq b79c <__assert_fail@plt+0x989c> │ │ │ │ + beq c328 <__assert_fail@plt+0xa428> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b77c <__assert_fail@plt+0x987c> │ │ │ │ + bne c308 <__assert_fail@plt+0xa408> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r4, r3, ip, lsl #18 │ │ │ │ + andeq r3, r3, r0, lsl #27 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r6, [pc, #160] @ b854 <__assert_fail@plt+0x9954> │ │ │ │ + ldr r6, [pc, #160] @ c3e0 <__assert_fail@plt+0xa4e0> │ │ │ │ subs r5, r0, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrb r1, [r2] │ │ │ │ mov r4, r2 │ │ │ │ lsl r3, r1, #1 │ │ │ │ ldrh r3, [r0, r3] │ │ │ │ add r2, r2, #1 │ │ │ │ ands r3, r3, #8192 @ 0x2000 │ │ │ │ - bne b7c8 <__assert_fail@plt+0x98c8> │ │ │ │ + bne c354 <__assert_fail@plt+0xa454> │ │ │ │ cmp r1, #35 @ 0x23 │ │ │ │ strbeq r3, [r5] │ │ │ │ ldrbeq r1, [r4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r1, #0 │ │ │ │ strbeq r1, [r5] │ │ │ │ - ldr r1, [pc, #84] @ b858 <__assert_fail@plt+0x9958> │ │ │ │ - ldr r8, [pc, #84] @ b85c <__assert_fail@plt+0x995c> │ │ │ │ + ldr r1, [pc, #84] @ c3e4 <__assert_fail@plt+0xa4e4> │ │ │ │ + ldr r8, [pc, #84] @ c3e8 <__assert_fail@plt+0xa4e8> │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne b838 <__assert_fail@plt+0x9938> │ │ │ │ - ldr r3, [pc, #60] @ b860 <__assert_fail@plt+0x9960> │ │ │ │ + bne c3c4 <__assert_fail@plt+0xa4c4> │ │ │ │ + ldr r3, [pc, #60] @ c3ec <__assert_fail@plt+0xa4ec> │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ str r2, [r3] │ │ │ │ strb r0, [r5] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 1c3c │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r7], #4 │ │ │ │ strb r3, [r5] │ │ │ │ str r7, [r8, #4] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq fp, r2, r4, asr r6 │ │ │ │ - andeq r2, r1, ip, lsr sl │ │ │ │ - andeq r4, r3, r8, ror #16 │ │ │ │ + andeq sl, r2, r8, asr #21 │ │ │ │ + andeq r3, r1, r4, asr r6 │ │ │ │ + ldrdeq r3, [r3], -ip │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r6, [pc, #388] @ b9f4 <__assert_fail@plt+0x9af4> │ │ │ │ + ldr r6, [pc, #388] @ c580 <__assert_fail@plt+0xa680> │ │ │ │ cmp r0, #1 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq b94c <__assert_fail@plt+0x9a4c> │ │ │ │ + beq c4d8 <__assert_fail@plt+0xa5d8> │ │ │ │ cmp r0, #2 │ │ │ │ - beq b968 <__assert_fail@plt+0x9a68> │ │ │ │ + beq c4f4 <__assert_fail@plt+0xa5f4> │ │ │ │ cmp r0, #3 │ │ │ │ - beq b8a0 <__assert_fail@plt+0x99a0> │ │ │ │ + beq c42c <__assert_fail@plt+0xa52c> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #336] @ b9f8 <__assert_fail@plt+0x9af8> │ │ │ │ + ldr r1, [pc, #336] @ c584 <__assert_fail@plt+0xa684> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne b894 <__assert_fail@plt+0x9994> │ │ │ │ + bne c420 <__assert_fail@plt+0xa520> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl b760 <__assert_fail@plt+0x9860> │ │ │ │ + bl c2ec <__assert_fail@plt+0xa3ec> │ │ │ │ cmp r0, #0 │ │ │ │ - bne b9b0 <__assert_fail@plt+0x9ab0> │ │ │ │ - ldr r5, [pc, #296] @ b9fc <__assert_fail@plt+0x9afc> │ │ │ │ + bne c53c <__assert_fail@plt+0xa63c> │ │ │ │ + ldr r5, [pc, #296] @ c588 <__assert_fail@plt+0xa688> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ - beq b9d8 <__assert_fail@plt+0x9ad8> │ │ │ │ + beq c564 <__assert_fail@plt+0xa664> │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne b8e0 <__assert_fail@plt+0x99e0> │ │ │ │ + bne c46c <__assert_fail@plt+0xa56c> │ │ │ │ mov r1, #12 │ │ │ │ mov r0, #1 │ │ │ │ bl 1b28 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 1c3c │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ str r0, [r7] │ │ │ │ mov r0, #4 │ │ │ │ bl 1b28 │ │ │ │ - ldr r1, [pc, #220] @ ba00 <__assert_fail@plt+0x9b00> │ │ │ │ - ldr r3, [pc, #220] @ ba04 <__assert_fail@plt+0x9b04> │ │ │ │ + ldr r1, [pc, #220] @ c58c <__assert_fail@plt+0xa68c> │ │ │ │ + ldr r3, [pc, #220] @ c590 <__assert_fail@plt+0xa690> │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #4] │ │ │ │ str r0, [r1, #4] │ │ │ │ ldr r2, [r6, r3] │ │ │ │ - ldr r3, [pc, #204] @ ba08 <__assert_fail@plt+0x9b08> │ │ │ │ + ldr r3, [pc, #204] @ c594 <__assert_fail@plt+0xa694> │ │ │ │ ldr r0, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r1, #8] │ │ │ │ str r3, [r2] │ │ │ │ - b b894 <__assert_fail@plt+0x9994> │ │ │ │ - ldr r0, [pc, #184] @ ba0c <__assert_fail@plt+0x9b0c> │ │ │ │ + b c420 <__assert_fail@plt+0xa520> │ │ │ │ + ldr r0, [pc, #184] @ c598 <__assert_fail@plt+0xa698> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl b760 <__assert_fail@plt+0x9860> │ │ │ │ + bl c2ec <__assert_fail@plt+0xa3ec> │ │ │ │ cmp r0, #0 │ │ │ │ - beq b9c4 <__assert_fail@plt+0x9ac4> │ │ │ │ + beq c550 <__assert_fail@plt+0xa650> │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - beq b894 <__assert_fail@plt+0x9994> │ │ │ │ + beq c420 <__assert_fail@plt+0xa520> │ │ │ │ mov r0, r4 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bne b98c <__assert_fail@plt+0x9a8c> │ │ │ │ + bne c518 <__assert_fail@plt+0xa618> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r0, [pc, #88] @ ba10 <__assert_fail@plt+0x9b10> │ │ │ │ + ldr r0, [pc, #88] @ c59c <__assert_fail@plt+0xa69c> │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b b894 <__assert_fail@plt+0x9994> │ │ │ │ - ldr r0, [pc, #72] @ ba14 <__assert_fail@plt+0x9b14> │ │ │ │ + b c420 <__assert_fail@plt+0xa520> │ │ │ │ + ldr r0, [pc, #72] @ c5a0 <__assert_fail@plt+0xa6a0> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b b894 <__assert_fail@plt+0x9994> │ │ │ │ + b c420 <__assert_fail@plt+0xa520> │ │ │ │ mov r1, #12 │ │ │ │ mov r0, #1 │ │ │ │ bl 1b28 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r0, [r5] │ │ │ │ - b b904 <__assert_fail@plt+0x9a04> │ │ │ │ - andeq fp, r2, ip, lsl #11 │ │ │ │ - andeq r2, r1, r0, asr r5 │ │ │ │ - andeq r4, r3, r4, lsr #15 │ │ │ │ - andeq r4, r3, r0, asr r7 │ │ │ │ + b c490 <__assert_fail@plt+0xa590> │ │ │ │ + andeq sl, r2, r0, lsl #20 │ │ │ │ + ldrdeq r1, [r1], -r4 │ │ │ │ + andeq r3, r3, r8, lsl ip │ │ │ │ + andeq r3, r3, r4, asr #23 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - andeq r2, r1, r8, ror r4 │ │ │ │ - andeq r2, r1, r8, asr #8 │ │ │ │ - andeq r2, r1, r0, lsl r4 │ │ │ │ + strdeq r1, [r1], -ip │ │ │ │ + andeq r1, r1, ip, asr #21 │ │ │ │ + muleq r1, r4, sl │ │ │ │ push {r4, r5, lr} │ │ │ │ - ldr r4, [pc, #60] @ ba60 <__assert_fail@plt+0x9b60> │ │ │ │ - ldr r5, [pc, #60] @ ba64 <__assert_fail@plt+0x9b64> │ │ │ │ - ldr r3, [pc, #60] @ ba68 <__assert_fail@plt+0x9b68> │ │ │ │ + ldr r4, [pc, #60] @ c5ec <__assert_fail@plt+0xa6ec> │ │ │ │ + ldr r5, [pc, #60] @ c5f0 <__assert_fail@plt+0xa6f0> │ │ │ │ + ldr r3, [pc, #60] @ c5f4 <__assert_fail@plt+0xa6f4> │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r2, r1, r4, lsl r4 │ │ │ │ - muleq r0, r0, r6 │ │ │ │ + muleq r1, r8, sl │ │ │ │ + andeq lr, r0, r4, lsl #22 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - ldr r3, [pc, #1808] @ c184 <__assert_fail@plt+0xa284> │ │ │ │ + ldr r3, [pc, #1808] @ cd10 <__assert_fail@plt+0xae10> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r0, #1 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - beq bbd0 <__assert_fail@plt+0x9cd0> │ │ │ │ + beq c75c <__assert_fail@plt+0xa85c> │ │ │ │ cmp r0, #4 │ │ │ │ - beq ba9c <__assert_fail@plt+0x9b9c> │ │ │ │ + beq c628 <__assert_fail@plt+0xa728> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r8, [pc, #1764] @ c188 <__assert_fail@plt+0xa288> │ │ │ │ + ldr r8, [pc, #1764] @ cd14 <__assert_fail@plt+0xae14> │ │ │ │ ldr r9, [r1, #4] │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [r1, #8] │ │ │ │ ldr r7, [r1, #12] │ │ │ │ mov r5, r8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r1, r9 │ │ │ │ cmp r0, #0 │ │ │ │ - beq bad8 <__assert_fail@plt+0x9bd8> │ │ │ │ + beq c664 <__assert_fail@plt+0xa764> │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq c0b4 <__assert_fail@plt+0xa1b4> │ │ │ │ + beq cc40 <__assert_fail@plt+0xad40> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #10 │ │ │ │ add r5, r5, #240 @ 0xf0 │ │ │ │ - bne babc <__assert_fail@plt+0x9bbc> │ │ │ │ - ldr r3, [pc, #1692] @ c18c <__assert_fail@plt+0xa28c> │ │ │ │ + bne c648 <__assert_fail@plt+0xa748> │ │ │ │ + ldr r3, [pc, #1692] @ cd18 <__assert_fail@plt+0xae18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - beq bb10 <__assert_fail@plt+0x9c10> │ │ │ │ + beq c69c <__assert_fail@plt+0xa79c> │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r8, #240]! @ 0xf0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne bb00 <__assert_fail@plt+0x9c00> │ │ │ │ + bne c68c <__assert_fail@plt+0xa78c> │ │ │ │ mov r0, r9 │ │ │ │ bl 1c3c │ │ │ │ - ldr r8, [pc, #1648] @ c190 <__assert_fail@plt+0xa290> │ │ │ │ + ldr r8, [pc, #1648] @ cd1c <__assert_fail@plt+0xae1c> │ │ │ │ rsb r3, r4, r4, lsl #4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, r3, lsl #4 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 1d80 │ │ │ │ cmp r5, #0 │ │ │ │ str r0, [r8, #16] │ │ │ │ lsl r8, r4, #4 │ │ │ │ - beq bb70 <__assert_fail@plt+0x9c70> │ │ │ │ - ldr r2, [pc, #1604] @ c194 <__assert_fail@plt+0xa294> │ │ │ │ + beq c6fc <__assert_fail@plt+0xa7fc> │ │ │ │ + ldr r2, [pc, #1604] @ cd20 <__assert_fail@plt+0xae20> │ │ │ │ sub r3, r8, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #8 │ │ │ │ add r3, r2, r3, lsl #4 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne bb60 <__assert_fail@plt+0x9c60> │ │ │ │ + bne c6ec <__assert_fail@plt+0xa7ec> │ │ │ │ mov r0, r6 │ │ │ │ bl 1c3c │ │ │ │ sub r4, r8, r4 │ │ │ │ - ldr r8, [pc, #1556] @ c198 <__assert_fail@plt+0xa298> │ │ │ │ + ldr r8, [pc, #1556] @ cd24 <__assert_fail@plt+0xae24> │ │ │ │ lsl r4, r4, #4 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ add r5, r8, r5 │ │ │ │ add r4, r8, r4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -10033,201 +10772,201 @@ │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r0, r3 │ │ │ │ strgt r0, [r4, #16] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [pc, #1476] @ c19c <__assert_fail@plt+0xa29c> │ │ │ │ - ldr lr, [pc, #1476] @ c1a0 <__assert_fail@plt+0xa2a0> │ │ │ │ - ldr r4, [pc, #1476] @ c1a4 <__assert_fail@plt+0xa2a4> │ │ │ │ + ldr r2, [pc, #1476] @ cd28 <__assert_fail@plt+0xae28> │ │ │ │ + ldr lr, [pc, #1476] @ cd2c <__assert_fail@plt+0xae2c> │ │ │ │ + ldr r4, [pc, #1476] @ cd30 <__assert_fail@plt+0xae30> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #1472] @ c1a8 <__assert_fail@plt+0xa2a8> │ │ │ │ + ldr r0, [pc, #1472] @ cd34 <__assert_fail@plt+0xae34> │ │ │ │ ldr r5, [r2] │ │ │ │ ldr fp, [r2, #4] │ │ │ │ add lr, pc, lr │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r2, #8 │ │ │ │ - ldr ip, [pc, #1452] @ c1ac <__assert_fail@plt+0xa2ac> │ │ │ │ - ldr r1, [pc, #1452] @ c1b0 <__assert_fail@plt+0xa2b0> │ │ │ │ + ldr ip, [pc, #1452] @ cd38 <__assert_fail@plt+0xae38> │ │ │ │ + ldr r1, [pc, #1452] @ cd3c <__assert_fail@plt+0xae3c> │ │ │ │ str lr, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r3, r0] │ │ │ │ ldr r6, [r3, ip] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, lr, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add r3, r4, #8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [pc, #1400] @ c1b4 <__assert_fail@plt+0xa2b4> │ │ │ │ + ldr r3, [pc, #1400] @ cd40 <__assert_fail@plt+0xae40> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 11edc <__assert_fail@plt+0xffdc> │ │ │ │ + bl 11cd8 <__assert_fail@plt+0xfdd8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r0, [r6] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ sub r9, r5, r3 │ │ │ │ clz r9, r9 │ │ │ │ mov r4, #0 │ │ │ │ lsr r9, r9, #5 │ │ │ │ - b bc98 <__assert_fail@plt+0x9d98> │ │ │ │ + b c824 <__assert_fail@plt+0xa924> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #20 │ │ │ │ add r8, r8, #12 │ │ │ │ - beq bdcc <__assert_fail@plt+0x9ecc> │ │ │ │ + beq c958 <__assert_fail@plt+0xaa58> │ │ │ │ cmp r4, #0 │ │ │ │ movne r3, r9 │ │ │ │ moveq r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - beq bc88 <__assert_fail@plt+0x9d88> │ │ │ │ + beq c814 <__assert_fail@plt+0xa914> │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq bc88 <__assert_fail@plt+0x9d88> │ │ │ │ + beq c814 <__assert_fail@plt+0xa914> │ │ │ │ cmp r5, #0 │ │ │ │ - beq c088 <__assert_fail@plt+0xa188> │ │ │ │ + beq cc14 <__assert_fail@plt+0xad14> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r7, r3 │ │ │ │ add r2, r2, r1 │ │ │ │ - bne bcc8 <__assert_fail@plt+0x9dc8> │ │ │ │ + bne c854 <__assert_fail@plt+0xa954> │ │ │ │ mov r1, r4 │ │ │ │ bl 1b4c │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r5, r3 │ │ │ │ - beq c048 <__assert_fail@plt+0xa148> │ │ │ │ + beq cbd4 <__assert_fail@plt+0xacd4> │ │ │ │ cmp r4, fp │ │ │ │ movne sl, #0 │ │ │ │ andeq sl, r9, #1 │ │ │ │ cmp sl, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ movne r1, #62 @ 0x3e │ │ │ │ moveq r1, #32 │ │ │ │ bl 1e64 │ │ │ │ mov r0, #1 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r1, [r8] │ │ │ │ mvn r2, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1c00 │ │ │ │ ldr r0, [r8] │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ sub r3, r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ sub r3, r3, #1 │ │ │ │ - beq bd9c <__assert_fail@plt+0x9e9c> │ │ │ │ + beq c928 <__assert_fail@plt+0xaa28> │ │ │ │ str fp, [sp, #4] │ │ │ │ mov fp, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r6] │ │ │ │ sub r4, r4, #1 │ │ │ │ mov r1, #32 │ │ │ │ bl 1e64 │ │ │ │ cmn r4, #1 │ │ │ │ - bne bd6c <__assert_fail@plt+0x9e6c> │ │ │ │ + bne c8f8 <__assert_fail@plt+0xa9f8> │ │ │ │ mov r4, r5 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, fp │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ cmp sl, #0 │ │ │ │ movne r1, #60 @ 0x3c │ │ │ │ moveq r1, #32 │ │ │ │ ldr r0, [r6] │ │ │ │ add r4, r4, #1 │ │ │ │ bl 1e64 │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r6] │ │ │ │ add r8, r8, #12 │ │ │ │ - bne bc98 <__assert_fail@plt+0x9d98> │ │ │ │ + bne c824 <__assert_fail@plt+0xa924> │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #10 │ │ │ │ add r7, r7, #240 @ 0xf0 │ │ │ │ - bne bc6c <__assert_fail@plt+0x9d6c> │ │ │ │ + bne c7f8 <__assert_fail@plt+0xa8f8> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ sub r2, r2, #1 │ │ │ │ ldr r1, [r3] │ │ │ │ sub r1, r1, #1 │ │ │ │ bl 1b4c │ │ │ │ bl 3c08 <__assert_fail@plt+0x1d08> │ │ │ │ mov r1, #2 │ │ │ │ - bl cdac <__assert_fail@plt+0xaeac> │ │ │ │ + bl d600 <__assert_fail@plt+0xb700> │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub r3, r3, #516 @ 0x204 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #22 │ │ │ │ addls pc, pc, r3, lsl #2 │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b ba90 <__assert_fail@plt+0x9b90> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b c008 <__assert_fail@plt+0xa108> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b bfc8 <__assert_fail@plt+0xa0c8> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b bf44 <__assert_fail@plt+0xa044> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b beb4 <__assert_fail@plt+0x9fb4> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be78 <__assert_fail@plt+0x9f78> │ │ │ │ - b be90 <__assert_fail@plt+0x9f90> │ │ │ │ - ldr r3, [pc, #824] @ c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b c61c <__assert_fail@plt+0xa71c> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b cb94 <__assert_fail@plt+0xac94> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b cb54 <__assert_fail@plt+0xac54> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b cad0 <__assert_fail@plt+0xabd0> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca40 <__assert_fail@plt+0xab40> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca04 <__assert_fail@plt+0xab04> │ │ │ │ + b ca1c <__assert_fail@plt+0xab1c> │ │ │ │ + ldr r3, [pc, #824] @ cd44 <__assert_fail@plt+0xae44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r3, fp} │ │ │ │ cmp fp, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ble c0bc <__assert_fail@plt+0xa1bc> │ │ │ │ + ble cc48 <__assert_fail@plt+0xad48> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub fp, fp, #1 │ │ │ │ str fp, [r3, #4] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ - ldr r3, [pc, #768] @ c1bc <__assert_fail@plt+0xa2bc> │ │ │ │ - ldr r2, [pc, #768] @ c1c0 <__assert_fail@plt+0xa2c0> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ + ldr r3, [pc, #768] @ cd48 <__assert_fail@plt+0xae48> │ │ │ │ + ldr r2, [pc, #768] @ cd4c <__assert_fail@plt+0xae4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r1, #1 │ │ │ │ rsb r1, r0, r0, lsl #4 │ │ │ │ add r3, r3, r1, lsl #4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ @@ -10241,875 +10980,669 @@ │ │ │ │ add r1, fp, fp, lsl #1 │ │ │ │ add r1, r3, r1, lsl #2 │ │ │ │ add r3, r2, r1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r2] │ │ │ │ - bne bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + bne c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ add r3, r2, #8 │ │ │ │ add r3, r3, r1 │ │ │ │ sub r2, fp, #1 │ │ │ │ ldr r1, [r3, #-12]! │ │ │ │ mov fp, r2 │ │ │ │ cmp r1, #0 │ │ │ │ sub r2, r2, #1 │ │ │ │ - beq bf20 <__assert_fail@plt+0xa020> │ │ │ │ - ldr r3, [pc, #648] @ c1c4 <__assert_fail@plt+0xa2c4> │ │ │ │ + beq caac <__assert_fail@plt+0xabac> │ │ │ │ + ldr r3, [pc, #648] @ cd50 <__assert_fail@plt+0xae50> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #4] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ - ldr r3, [pc, #636] @ c1c8 <__assert_fail@plt+0xa2c8> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ + ldr r3, [pc, #636] @ cd54 <__assert_fail@plt+0xae54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ - ble c11c <__assert_fail@plt+0xa21c> │ │ │ │ + ble cca8 <__assert_fail@plt+0xada8> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [r3] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr fp, [r1, #4] │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ add r2, fp, fp, lsl #1 │ │ │ │ lsl r3, r3, #4 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ add r2, r1, r3 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - bne bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + bne c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ sub r2, fp, #1 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r3, #-12]! │ │ │ │ mov fp, r2 │ │ │ │ cmp r1, #0 │ │ │ │ sub r2, r2, #1 │ │ │ │ - beq bfa4 <__assert_fail@plt+0xa0a4> │ │ │ │ - ldr r3, [pc, #524] @ c1cc <__assert_fail@plt+0xa2cc> │ │ │ │ + beq cb30 <__assert_fail@plt+0xac30> │ │ │ │ + ldr r3, [pc, #524] @ cd58 <__assert_fail@plt+0xae58> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #4] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ - ldr r2, [pc, #512] @ c1d0 <__assert_fail@plt+0xa2d0> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ + ldr r2, [pc, #512] @ cd5c <__assert_fail@plt+0xae5c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ add fp, r1, #1 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ lsl r3, r3, #4 │ │ │ │ add r0, fp, fp, lsl #1 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq c170 <__assert_fail@plt+0xa270> │ │ │ │ + beq ccfc <__assert_fail@plt+0xadfc> │ │ │ │ str fp, [r2, #4] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ - ldr r3, [pc, #452] @ c1d4 <__assert_fail@plt+0xa2d4> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ + ldr r3, [pc, #452] @ cd60 <__assert_fail@plt+0xae60> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq ba90 <__assert_fail@plt+0x9b90> │ │ │ │ + beq c61c <__assert_fail@plt+0xa71c> │ │ │ │ ldr r1, [r3] │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #4 │ │ │ │ lsl r1, r1, #4 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b f198 <__assert_fail@plt+0xd298> │ │ │ │ + b e724 <__assert_fail@plt+0xc824> │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r2, r2, r1 │ │ │ │ - bne c054 <__assert_fail@plt+0xa154> │ │ │ │ + bne cbe0 <__assert_fail@plt+0xace0> │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ bl 1b4c │ │ │ │ cmp r4, fp │ │ │ │ movne sl, #0 │ │ │ │ andeq sl, r9, #1 │ │ │ │ - b bd1c <__assert_fail@plt+0x9e1c> │ │ │ │ + b c8a8 <__assert_fail@plt+0xa9a8> │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 1b4c │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne bcfc <__assert_fail@plt+0x9dfc> │ │ │ │ + bne c888 <__assert_fail@plt+0xa988> │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, #1 │ │ │ │ - b c070 <__assert_fail@plt+0xa170> │ │ │ │ + b cbfc <__assert_fail@plt+0xacfc> │ │ │ │ lsl r8, r4, #4 │ │ │ │ - b bb48 <__assert_fail@plt+0x9c48> │ │ │ │ + b c6d4 <__assert_fail@plt+0xa7d4> │ │ │ │ add r2, fp, #1 │ │ │ │ rsb r3, r3, r3, lsl #4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, r2, r2, lsl #1 │ │ │ │ lsl r3, r3, #4 │ │ │ │ add r1, r3, r1, lsl #2 │ │ │ │ add r1, r0, r1 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + beq c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add fp, fp, fp, lsl #1 │ │ │ │ add r3, r3, fp, lsl #2 │ │ │ │ add r3, r1, r3 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - bne c0f4 <__assert_fail@plt+0xa1f4> │ │ │ │ - ldr r3, [pc, #196] @ c1d8 <__assert_fail@plt+0xa2d8> │ │ │ │ + bne cc80 <__assert_fail@plt+0xad80> │ │ │ │ + ldr r3, [pc, #196] @ cd64 <__assert_fail@plt+0xae64> │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #4] │ │ │ │ - b bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + b c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ add r1, r2, #1 │ │ │ │ rsb r2, r1, r1, lsl #4 │ │ │ │ add r2, r3, r2, lsl #4 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq bf6c <__assert_fail@plt+0xa06c> │ │ │ │ + beq caf8 <__assert_fail@plt+0xabf8> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r2, r2, lsl #4 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ ldr r0, [r3, #480] @ 0x1e0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ - bne c144 <__assert_fail@plt+0xa244> │ │ │ │ - ldr r3, [pc, #120] @ c1dc <__assert_fail@plt+0xa2dc> │ │ │ │ + bne ccd0 <__assert_fail@plt+0xadd0> │ │ │ │ + ldr r3, [pc, #120] @ cd68 <__assert_fail@plt+0xae68> │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b bf6c <__assert_fail@plt+0xa06c> │ │ │ │ + b caf8 <__assert_fail@plt+0xabf8> │ │ │ │ cmp r1, #1 │ │ │ │ movle fp, r1 │ │ │ │ - ble bc40 <__assert_fail@plt+0x9d40> │ │ │ │ + ble c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ mov fp, #1 │ │ │ │ - b c000 <__assert_fail@plt+0xa100> │ │ │ │ - andeq fp, r2, r8, lsl #7 │ │ │ │ - ldrdeq r4, [r3], -ip │ │ │ │ - muleq r3, r4, r5 │ │ │ │ - andeq r4, r3, r0, ror #10 │ │ │ │ - andeq r4, r3, r0, lsr r5 │ │ │ │ - strdeq r4, [r3], -r8 │ │ │ │ - andeq r4, r3, r4, lsr #9 │ │ │ │ - muleq r3, r4, r4 │ │ │ │ - muleq r3, r0, r4 │ │ │ │ + b cb8c <__assert_fail@plt+0xac8c> │ │ │ │ + strdeq sl, [r2], -ip │ │ │ │ + andeq r3, r3, r0, asr sl │ │ │ │ + andeq r3, r3, r8, lsl #20 │ │ │ │ + ldrdeq r3, [r3], -r4 │ │ │ │ + andeq r3, r3, r4, lsr #19 │ │ │ │ + andeq r3, r3, ip, ror #18 │ │ │ │ + andeq r3, r3, r8, lsl r9 │ │ │ │ + andeq r3, r3, r8, lsl #18 │ │ │ │ + andeq r3, r3, r4, lsl #18 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - andeq pc, r0, r8, lsl #9 │ │ │ │ - andeq r4, r3, r4, lsl #4 │ │ │ │ - andeq r4, r3, r4, asr #3 │ │ │ │ - @ instruction: 0x000341bc │ │ │ │ - andeq r4, r3, r8, asr #2 │ │ │ │ - andeq r4, r3, r8, lsr r1 │ │ │ │ - andeq r4, r3, r4, asr #1 │ │ │ │ - strheq r4, [r3], -r4 @ │ │ │ │ - andeq r4, r3, r4, ror r0 │ │ │ │ - andeq r3, r3, r0, ror pc │ │ │ │ - andeq r3, r3, ip, lsl pc │ │ │ │ - ldr r3, [pc, #72] @ c230 <__assert_fail@plt+0xa330> │ │ │ │ + strdeq lr, [r0], -ip │ │ │ │ + andeq r3, r3, r8, ror r6 │ │ │ │ + andeq r3, r3, r8, lsr r6 │ │ │ │ + andeq r3, r3, r0, lsr r6 │ │ │ │ + @ instruction: 0x000335bc │ │ │ │ + andeq r3, r3, ip, lsr #11 │ │ │ │ + andeq r3, r3, r8, lsr r5 │ │ │ │ + andeq r3, r3, r8, lsr #10 │ │ │ │ + andeq r3, r3, r8, ror #9 │ │ │ │ + andeq r3, r3, r4, ror #7 │ │ │ │ + muleq r3, r0, r3 │ │ │ │ + ldr r3, [pc, #72] @ cdbc <__assert_fail@plt+0xaebc> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #56] @ c234 <__assert_fail@plt+0xa334> │ │ │ │ - ldr r3, [pc, #56] @ c238 <__assert_fail@plt+0xa338> │ │ │ │ + ldr r0, [pc, #56] @ cdc0 <__assert_fail@plt+0xaec0> │ │ │ │ + ldr r3, [pc, #56] @ cdc4 <__assert_fail@plt+0xaec4> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #36] @ c23c <__assert_fail@plt+0xa33c> │ │ │ │ + ldr r0, [pc, #36] @ cdc8 <__assert_fail@plt+0xaec8> │ │ │ │ mov r2, #2400 @ 0x960 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1dc8 │ │ │ │ - ldrdeq lr, [r0], -r8 │ │ │ │ - strdeq r0, [r1], -r0 @ │ │ │ │ + andeq lr, r0, ip, asr #6 │ │ │ │ + andeq pc, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ - andeq r3, r3, r8, ror #28 │ │ │ │ - ldr r3, [pc, #284] @ c364 <__assert_fail@plt+0xa464> │ │ │ │ - ldr r2, [pc, #284] @ c368 <__assert_fail@plt+0xa468> │ │ │ │ + ldrdeq r3, [r3], -ip │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + ldr sl, [pc, #1068] @ d204 <__assert_fail@plt+0xb304> │ │ │ │ + sub sp, sp, #36 @ 0x24 │ │ │ │ + cmp r0, #2 │ │ │ │ + str r2, [sp, #24] │ │ │ │ + add sl, pc, sl │ │ │ │ + beq d180 <__assert_fail@plt+0xb280> │ │ │ │ + ldr r3, [pc, #1048] @ d208 <__assert_fail@plt+0xb308> │ │ │ │ add r3, pc, r3 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov ip, #47 @ 0x2f │ │ │ │ - mov r4, r1 │ │ │ │ - strb ip, [r2] │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne c338 <__assert_fail@plt+0xa438> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c338 <__assert_fail@plt+0xa438> │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldr r1, [pc, #1040] @ d20c <__assert_fail@plt+0xb30c> │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1ba0 │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r6, #0 │ │ │ │ + beq d1b4 <__assert_fail@plt+0xb2b4> │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #220] @ c36c <__assert_fail@plt+0xa46c> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r2, [pc, #1004] @ d210 <__assert_fail@plt+0xb310> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r9, r0 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #984] @ d214 <__assert_fail@plt+0xb314> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #968] @ d218 <__assert_fail@plt+0xb318> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #952] @ d21c <__assert_fail@plt+0xb31c> │ │ │ │ + ldr r2, [pc, #952] @ d220 <__assert_fail@plt+0xb320> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne c34c <__assert_fail@plt+0xa44c> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq c32c <__assert_fail@plt+0xa42c> │ │ │ │ - ldr r0, [pc, #192] @ c370 <__assert_fail@plt+0xa470> │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #936] @ d224 <__assert_fail@plt+0xb324> │ │ │ │ + ldr r2, [pc, #936] @ d228 <__assert_fail@plt+0xb328> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r2, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c330 <__assert_fail@plt+0xa430> │ │ │ │ - ldr r5, [pc, #168] @ c374 <__assert_fail@plt+0xa474> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b c2f4 <__assert_fail@plt+0xa3f4> │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq c32c <__assert_fail@plt+0xa42c> │ │ │ │ - mov r0, r5 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r2, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c330 <__assert_fail@plt+0xa430> │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldrb ip, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - movne r4, r2 │ │ │ │ - cmp ip, #47 @ 0x2f │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - bne c2d0 <__assert_fail@plt+0xa3d0> │ │ │ │ - ldrb r3, [r3, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq c2dc <__assert_fail@plt+0xa3dc> │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne c2dc <__assert_fail@plt+0xa3dc> │ │ │ │ - mov r4, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne c2a8 <__assert_fail@plt+0xa3a8> │ │ │ │ - b c32c <__assert_fail@plt+0xa42c> │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13f0c <__assert_fail@plt+0x1200c> │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne c2a8 <__assert_fail@plt+0xa3a8> │ │ │ │ - b c32c <__assert_fail@plt+0xa42c> │ │ │ │ - andeq sl, r2, r0, asr #23 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq lr, r0, r4, lsr lr │ │ │ │ - andeq lr, r0, r4, lsl lr │ │ │ │ - strdeq lr, [r0], -r8 │ │ │ │ - ldr r3, [pc, #284] @ c49c <__assert_fail@plt+0xa59c> │ │ │ │ - ldr r2, [pc, #284] @ c4a0 <__assert_fail@plt+0xa5a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov ip, #47 @ 0x2f │ │ │ │ - mov r4, r1 │ │ │ │ - strb ip, [r2] │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne c470 <__assert_fail@plt+0xa570> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c470 <__assert_fail@plt+0xa570> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [pc, #220] @ c4a4 <__assert_fail@plt+0xa5a4> │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #920] @ d22c <__assert_fail@plt+0xb32c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #224 @ 0xe0 │ │ │ │ + mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne c484 <__assert_fail@plt+0xa584> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq c464 <__assert_fail@plt+0xa564> │ │ │ │ - ldr r0, [pc, #192] @ c4a8 <__assert_fail@plt+0xa5a8> │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #900] @ d230 <__assert_fail@plt+0xb330> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #300 @ 0x12c │ │ │ │ + mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r2, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c468 <__assert_fail@plt+0xa568> │ │ │ │ - ldr r5, [pc, #168] @ c4ac <__assert_fail@plt+0xa5ac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b c42c <__assert_fail@plt+0xa52c> │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq c464 <__assert_fail@plt+0xa564> │ │ │ │ - mov r0, r5 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r2, [r0] │ │ │ │ - mov r3, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c468 <__assert_fail@plt+0xa568> │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - ldrb ip, [r3] │ │ │ │ - cmp r2, #0 │ │ │ │ - movne r4, r2 │ │ │ │ - cmp ip, #47 @ 0x2f │ │ │ │ - mov r0, r3 │ │ │ │ - mov r1, r4 │ │ │ │ - bne c408 <__assert_fail@plt+0xa508> │ │ │ │ - ldrb r3, [r3, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq c414 <__assert_fail@plt+0xa514> │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne c414 <__assert_fail@plt+0xa514> │ │ │ │ - mov r4, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne c3e0 <__assert_fail@plt+0xa4e0> │ │ │ │ - b c464 <__assert_fail@plt+0xa564> │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r4, #0 │ │ │ │ - bne c3e0 <__assert_fail@plt+0xa4e0> │ │ │ │ - b c464 <__assert_fail@plt+0xa564> │ │ │ │ - andeq sl, r2, r8, lsl #21 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq lr, [r0], -ip │ │ │ │ - ldrdeq lr, [r0], -ip │ │ │ │ - andeq lr, r0, r0, asr #25 │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r8, [pc, #400] @ c64c <__assert_fail@plt+0xa74c> │ │ │ │ - ldr r3, [pc, #400] @ c650 <__assert_fail@plt+0xa750> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r8, r3] │ │ │ │ - sub sp, sp, #8 │ │ │ │ - mov r2, #47 @ 0x2f │ │ │ │ - strb r2, [r3] │ │ │ │ - mov r4, r1 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne c58c <__assert_fail@plt+0xa68c> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne c58c <__assert_fail@plt+0xa68c> │ │ │ │ - ldr r0, [pc, #344] @ c654 <__assert_fail@plt+0xa754> │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #880] @ d234 <__assert_fail@plt+0xb334> │ │ │ │ + ldr r2, [pc, #880] @ d238 <__assert_fail@plt+0xb338> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ - moveq r5, r4 │ │ │ │ - str r0, [sp, #4] │ │ │ │ - bne c61c <__assert_fail@plt+0xa71c> │ │ │ │ - ldr r7, [pc, #312] @ c658 <__assert_fail@plt+0xa758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - mov r4, r0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq c5f0 <__assert_fail@plt+0xa6f0> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq c59c <__assert_fail@plt+0xa69c> │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - cmp r6, #0 │ │ │ │ - beq c59c <__assert_fail@plt+0xa69c> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - beq c5cc <__assert_fail@plt+0xa6cc> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - subs r5, r0, #0 │ │ │ │ - bne c520 <__assert_fail@plt+0xa620> │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #864] @ d23c <__assert_fail@plt+0xb33c> │ │ │ │ + ldr r2, [pc, #864] @ d240 <__assert_fail@plt+0xb340> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #848] @ d244 <__assert_fail@plt+0xb344> │ │ │ │ + ldr r2, [pc, #848] @ d248 <__assert_fail@plt+0xb348> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #832] @ d24c <__assert_fail@plt+0xb34c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #213 @ 0xd5 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + ldr r0, [pc, #812] @ d250 <__assert_fail@plt+0xb350> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #272 @ 0x110 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + ldr r2, [pc, #792] @ d254 <__assert_fail@plt+0xb354> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - ldr r3, [pc, #224] @ c65c <__assert_fail@plt+0xa75c> │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r1, [r8, r3] │ │ │ │ - mov r5, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b c520 <__assert_fail@plt+0xa620> │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - mov r5, r0 │ │ │ │ - b c518 <__assert_fail@plt+0xa618> │ │ │ │ - mov r0, r5 │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ - ldrb r3, [r4] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - mov r5, r0 │ │ │ │ - beq c5e0 <__assert_fail@plt+0xa6e0> │ │ │ │ - ldr r3, [pc, #160] @ c65c <__assert_fail@plt+0xa75c> │ │ │ │ - mov r2, r4 │ │ │ │ - ldr r1, [r8, r3] │ │ │ │ - mov r0, r5 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b c520 <__assert_fail@plt+0xa620> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - moveq r5, r6 │ │ │ │ - beq c520 <__assert_fail@plt+0xa620> │ │ │ │ - b c558 <__assert_fail@plt+0xa658> │ │ │ │ - ldrb r3, [r4, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq c520 <__assert_fail@plt+0xa620> │ │ │ │ - b c5b4 <__assert_fail@plt+0xa6b4> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq c610 <__assert_fail@plt+0xa710> │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c610 <__assert_fail@plt+0xa710> │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r1, r4 │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ - subs r5, r0, #0 │ │ │ │ - bne c518 <__assert_fail@plt+0xa618> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - ldr r3, [pc, #32] @ c65c <__assert_fail@plt+0xa75c> │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r1, [r8, r3] │ │ │ │ - mov r5, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b c518 <__assert_fail@plt+0xa618> │ │ │ │ - andeq sl, r2, ip, asr #18 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq lr, r0, r8, asr #23 │ │ │ │ - andeq lr, r0, r4, lsr #23 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - sub sp, sp, #12 │ │ │ │ - mov r9, r0 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r8, [pc, #320] @ c7b8 <__assert_fail@plt+0xa8b8> │ │ │ │ - ldr r2, [pc, #320] @ c7bc <__assert_fail@plt+0xa8bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r3, #47 @ 0x2f │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #776] @ d258 <__assert_fail@plt+0xb358> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #190 @ 0xbe │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + ldr r2, [pc, #756] @ d25c <__assert_fail@plt+0xb35c> │ │ │ │ + mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - strh r3, [r8] │ │ │ │ - subs fp, r0, #0 │ │ │ │ - movlt r0, #0 │ │ │ │ - blt c734 <__assert_fail@plt+0xa834> │ │ │ │ - ldr r3, [pc, #292] @ c7c0 <__assert_fail@plt+0xa8c0> │ │ │ │ - ldr r6, [pc, #292] @ c7c4 <__assert_fail@plt+0xa8c4> │ │ │ │ - ldr r7, [r2, r3] │ │ │ │ - ldr r3, [pc, #288] @ c7c8 <__assert_fail@plt+0xa8c8> │ │ │ │ - add r6, pc, r6 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #740] @ d260 <__assert_fail@plt+0xb360> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r2, [pc, #724] @ d264 <__assert_fail@plt+0xb364> │ │ │ │ + mov r1, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r3, [pc, #708] @ d268 <__assert_fail@plt+0xb368> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r5, #1 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - cmp fp, #0 │ │ │ │ - add r5, r8, r5 │ │ │ │ - movgt r4, r9 │ │ │ │ - movgt r3, #0 │ │ │ │ - ble c798 <__assert_fail@plt+0xa898> │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [pc, #700] @ d26c <__assert_fail@plt+0xb36c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [pc, #692] @ d270 <__assert_fail@plt+0xb370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + cmp r9, r0 │ │ │ │ + movhi r0, #0 │ │ │ │ + movls r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - beq c750 <__assert_fail@plt+0xa850> │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ - bne c6c8 <__assert_fail@plt+0xa7c8> │ │ │ │ + moveq r0, #0 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d134 <__assert_fail@plt+0xb234> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r2, [pc, #640] @ d274 <__assert_fail@plt+0xb374> │ │ │ │ + ldr r7, [sl, r2] │ │ │ │ mov r1, r7 │ │ │ │ + mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - subs sl, r0, #0 │ │ │ │ - beq c76c <__assert_fail@plt+0xa86c> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + sub r5, r5, r9 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d0e0 <__assert_fail@plt+0xb1e0> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - mov r1, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 1cb4 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1d80 │ │ │ │ - mov r2, #47 @ 0x2f │ │ │ │ - mov r3, #0 │ │ │ │ - subs fp, fp, #1 │ │ │ │ - add r5, r0, #1 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ - strb r3, [r6, r5] │ │ │ │ - bpl c6b4 <__assert_fail@plt+0xa7b4> │ │ │ │ - ldr r3, [pc, #144] @ c7cc <__assert_fail@plt+0xa8cc> │ │ │ │ - mov r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ - mov r0, r3 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - add r3, r2, #1 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ble c6e4 <__assert_fail@plt+0xa7e4> │ │ │ │ - cmp r2, fp │ │ │ │ - blt c750 <__assert_fail@plt+0xa850> │ │ │ │ - b c6e4 <__assert_fail@plt+0xa7e4> │ │ │ │ - ldr r4, [pc, #92] @ c7d0 <__assert_fail@plt+0xa8d0> │ │ │ │ - strb sl, [r5] │ │ │ │ - add r4, pc, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 1d80 │ │ │ │ - mov r2, #47 @ 0x2f │ │ │ │ - sub fp, fp, #1 │ │ │ │ - add r5, r0, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ - strb sl, [r4, r5] │ │ │ │ - b c6b4 <__assert_fail@plt+0xa7b4> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - ldreq r1, [sp, #4] │ │ │ │ - beq c708 <__assert_fail@plt+0xa808> │ │ │ │ - mov r4, r9 │ │ │ │ - b c6f8 <__assert_fail@plt+0xa7f8> │ │ │ │ - andeq r4, r3, r0, ror r3 │ │ │ │ - andeq sl, r2, r8, lsl #15 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r4, r3, r4, asr #6 │ │ │ │ - andeq lr, r0, r8, lsl sl │ │ │ │ - andeq r4, r3, ip, lsr #5 │ │ │ │ - andeq r4, r3, r4, ror r2 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - sub sp, sp, #20 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ + mov r8, r0 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ + cmp r5, #0 │ │ │ │ + movgt fp, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr sl, [pc, #328] @ c934 <__assert_fail@plt+0xaa34> │ │ │ │ - mov r3, #47 @ 0x2f │ │ │ │ - add sl, pc, sl │ │ │ │ - add r6, sl, #2048 @ 0x800 │ │ │ │ - strh r3, [r6] │ │ │ │ - subs r4, r0, #0 │ │ │ │ - movlt r3, #0 │ │ │ │ - blt c914 <__assert_fail@plt+0xaa14> │ │ │ │ - ldr r5, [pc, #300] @ c938 <__assert_fail@plt+0xaa38> │ │ │ │ - ldr r3, [pc, #300] @ c93c <__assert_fail@plt+0xaa3c> │ │ │ │ - ldr r9, [pc, #300] @ c940 <__assert_fail@plt+0xaa40> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r5, #2048 @ 0x800 │ │ │ │ - mov r2, #1 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - add fp, r6, r2 │ │ │ │ - movgt r0, r7 │ │ │ │ - movgt r3, #0 │ │ │ │ - ble c8c0 <__assert_fail@plt+0xa9c0> │ │ │ │ + ble d064 <__assert_fail@plt+0xb164> │ │ │ │ + add fp, fp, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, #9 │ │ │ │ + bl 1e34 │ │ │ │ + cmp r5, fp │ │ │ │ + bne d04c <__assert_fail@plt+0xb14c> │ │ │ │ + add r3, r5, r5, lsl #2 │ │ │ │ + add r5, r5, r3, lsl #1 │ │ │ │ + cmp r8, #0 │ │ │ │ + lsl r5, r5, #1 │ │ │ │ + beq d090 <__assert_fail@plt+0xb190> │ │ │ │ + ldr r1, [pc, #504] @ d278 <__assert_fail@plt+0xb378> │ │ │ │ + mov r0, r8 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - mov r1, r3 │ │ │ │ - add r3, r3, #1 │ │ │ │ - beq c8a4 <__assert_fail@plt+0xa9a4> │ │ │ │ - cmp r4, r3 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ - bne c83c <__assert_fail@plt+0xa93c> │ │ │ │ - bl 13d80 <__assert_fail@plt+0x11e80> │ │ │ │ - mov r3, r9 │ │ │ │ - mvn r2, #0 │ │ │ │ + beq d0e8 <__assert_fail@plt+0xb1e8> │ │ │ │ + ldr r2, [pc, #484] @ d27c <__assert_fail@plt+0xb37c> │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, fp │ │ │ │ - bl 1dbc <__sprintf_chk@plt> │ │ │ │ - mov r0, r8 │ │ │ │ - bl 1d80 │ │ │ │ - mov ip, #47 @ 0x2f │ │ │ │ - add r2, r0, #1 │ │ │ │ - add r3, r5, r0 │ │ │ │ - add r1, r5, r2 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - strb ip, [r3, #2048] @ 0x800 │ │ │ │ - strb r0, [r1, #2048] @ 0x800 │ │ │ │ - b c828 <__assert_fail@plt+0xa928> │ │ │ │ - add r3, r1, #1 │ │ │ │ - cmp r3, r4 │ │ │ │ - add r1, r1, #2 │ │ │ │ - bge c858 <__assert_fail@plt+0xa958> │ │ │ │ - cmp r1, r4 │ │ │ │ - blt c8a4 <__assert_fail@plt+0xa9a4> │ │ │ │ - b c858 <__assert_fail@plt+0xa958> │ │ │ │ + mov r0, r6 │ │ │ │ + str r7, [sp] │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ mov r0, r7 │ │ │ │ - bl 13d80 <__assert_fail@plt+0x11e80> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - mvn r2, #0 │ │ │ │ + bl 1be8 │ │ │ │ + ldr r5, [r4] │ │ │ │ + cmp r5, #0 │ │ │ │ + beq d0d0 <__assert_fail@plt+0xb1d0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ + cmp r5, r0 │ │ │ │ + beq d1d0 <__assert_fail@plt+0xb2d0> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ + mov r4, r0 │ │ │ │ + b cfc0 <__assert_fail@plt+0xb0c0> │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + b d020 <__assert_fail@plt+0xb120> │ │ │ │ + ldr r1, [pc, #400] @ d280 <__assert_fail@plt+0xb380> │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq d1ec <__assert_fail@plt+0xb2ec> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #121 @ 0x79 │ │ │ │ + beq d1f8 <__assert_fail@plt+0xb2f8> │ │ │ │ + ldr r3, [pc, #368] @ d284 <__assert_fail@plt+0xb384> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #364] @ d288 <__assert_fail@plt+0xb388> │ │ │ │ + stm sp, {r3, r7} │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ - str r0, [sp] │ │ │ │ - mov r0, fp │ │ │ │ - bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r6 │ │ │ │ - bl 1d80 │ │ │ │ - mov lr, #47 @ 0x2f │ │ │ │ - subs r4, r4, #1 │ │ │ │ - add r2, r0, #1 │ │ │ │ - add ip, sl, r0 │ │ │ │ - mov r3, r0 │ │ │ │ - add r1, sl, r2 │ │ │ │ - str r0, [sp, #8] │ │ │ │ - mov r0, #0 │ │ │ │ - strb lr, [ip, #2048] @ 0x800 │ │ │ │ - strb r0, [r1, #2048] @ 0x800 │ │ │ │ - bpl c828 <__assert_fail@plt+0xa928> │ │ │ │ - ldr r2, [pc, #40] @ c944 <__assert_fail@plt+0xaa44> │ │ │ │ - mov r1, #0 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + b d0ac <__assert_fail@plt+0xb1ac> │ │ │ │ + ldr r2, [pc, #336] @ d28c <__assert_fail@plt+0xb38c> │ │ │ │ + mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r3, r2, r3 │ │ │ │ - add r0, r2, #2048 @ 0x800 │ │ │ │ - strb r1, [r3, #2048] @ 0x800 │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r4, [r3], -ip │ │ │ │ - ldrdeq r4, [r3], -r8 │ │ │ │ - muleq r1, ip, r6 │ │ │ │ - muleq r1, r8, r6 │ │ │ │ - andeq r4, r3, ip, asr #1 │ │ │ │ - ldr r3, [pc, #336] @ caa0 <__assert_fail@plt+0xaba0> │ │ │ │ - ldr r2, [pc, #336] @ caa4 <__assert_fail@plt+0xaba4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ - mov ip, #47 @ 0x2f │ │ │ │ - mov r4, r1 │ │ │ │ - strb ip, [r2] │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne ca20 <__assert_fail@plt+0xab20> │ │ │ │ - ldrb r5, [r0, #1] │ │ │ │ - cmp r5, #0 │ │ │ │ - bne ca20 <__assert_fail@plt+0xab20> │ │ │ │ - ldr r0, [pc, #284] @ caa8 <__assert_fail@plt+0xaba8> │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e04 <__fprintf_chk@plt> │ │ │ │ + ldr r0, [pc, #320] @ d290 <__assert_fail@plt+0xb390> │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne ca70 <__assert_fail@plt+0xab70> │ │ │ │ - ldr r5, [pc, #264] @ caac <__assert_fail@plt+0xabac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq ca60 <__assert_fail@plt+0xab60> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq c9cc <__assert_fail@plt+0xaacc> │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ - cmp r3, #0 │ │ │ │ - movne r4, r3 │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - beq ca50 <__assert_fail@plt+0xab50> │ │ │ │ - mov r2, #10 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 1b88 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - bgt c9fc <__assert_fail@plt+0xaafc> │ │ │ │ - b c9a4 <__assert_fail@plt+0xaaa4> │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - beq c9a4 <__assert_fail@plt+0xaaa4> │ │ │ │ - cmp r4, #0 │ │ │ │ - mov r2, r3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - bne c9f0 <__assert_fail@plt+0xaaf0> │ │ │ │ - cmp r2, #1 │ │ │ │ - beq c9a4 <__assert_fail@plt+0xaaa4> │ │ │ │ - subs r2, r2, #2 │ │ │ │ - bne ca0c <__assert_fail@plt+0xab0c> │ │ │ │ - b c9a4 <__assert_fail@plt+0xaaa4> │ │ │ │ - mov r2, #10 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 1b88 │ │ │ │ - cmp r0, #0 │ │ │ │ - ble c99c <__assert_fail@plt+0xaa9c> │ │ │ │ - cmp r4, #0 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - beq ca68 <__assert_fail@plt+0xab68> │ │ │ │ - cmp r0, #0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - bne ca34 <__assert_fail@plt+0xab34> │ │ │ │ - b c99c <__assert_fail@plt+0xaa9c> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + ldr r3, [pc, #308] @ d294 <__assert_fail@plt+0xb394> │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, r6 │ │ │ │ + beq d174 <__assert_fail@plt+0xb274> │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1e1c │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r2, [r1, #4] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldrb r3, [r2] │ │ │ │ + cmp r3, #45 @ 0x2d │ │ │ │ + bne cdf4 <__assert_fail@plt+0xaef4> │ │ │ │ + ldrb r3, [r2, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - beq c9a4 <__assert_fail@plt+0xaaa4> │ │ │ │ - b c9d8 <__assert_fail@plt+0xaad8> │ │ │ │ + bne cdf4 <__assert_fail@plt+0xaef4> │ │ │ │ + ldr r3, [pc, #236] @ d294 <__assert_fail@plt+0xb394> │ │ │ │ + ldr r3, [sl, r3] │ │ │ │ + ldr r6, [r3] │ │ │ │ + cmp r6, #0 │ │ │ │ + bne ce10 <__assert_fail@plt+0xaf10> │ │ │ │ + ldr r0, [pc, #220] @ d298 <__assert_fail@plt+0xb398> │ │ │ │ + ldr r1, [sp, #28] │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ + add sp, sp, #36 @ 0x24 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + ldr r0, [pc, #196] @ d29c <__assert_fail@plt+0xb39c> │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, #3 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1c9c │ │ │ │ + b d0d0 <__assert_fail@plt+0xb1d0> │ │ │ │ + ldr r3, [pc, #172] @ d2a0 <__assert_fail@plt+0xb3a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d114 <__assert_fail@plt+0xb214> │ │ │ │ + ldr r3, [pc, #164] @ d2a4 <__assert_fail@plt+0xb3a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b d114 <__assert_fail@plt+0xb214> │ │ │ │ + andeq sl, r2, r8, lsr #32 │ │ │ │ + ldrdeq lr, [r0], -r4 │ │ │ │ + andeq sp, r0, r4, lsr sl │ │ │ │ + andeq r1, r1, ip, ror #4 │ │ │ │ + @ instruction: 0x000113b0 │ │ │ │ + andeq r1, r1, r0, asr #10 │ │ │ │ + @ instruction: 0x000116bc │ │ │ │ + andeq r0, r0, r1, ror r1 │ │ │ │ + andeq r1, r1, r8, lsl r8 │ │ │ │ + andeq r0, r0, lr, lsr r1 │ │ │ │ + andeq r1, r1, r0, asr #18 │ │ │ │ + andeq r1, r1, ip, lsl #20 │ │ │ │ + andeq r1, r1, r4, lsr #22 │ │ │ │ + andeq r0, r0, r6, lsr #2 │ │ │ │ + andeq r1, r1, r4, lsr ip │ │ │ │ + andeq r0, r0, r6, lsr r1 │ │ │ │ + andeq r1, r1, r4, asr sp │ │ │ │ + andeq r0, r0, fp, lsr #2 │ │ │ │ + andeq r1, r1, r8, ror #28 │ │ │ │ + andeq r1, r1, r8, lsr #30 │ │ │ │ + andeq r2, r1, ip, lsr #32 │ │ │ │ + andeq r2, r1, r0, lsl #4 │ │ │ │ + @ instruction: 0x000122b0 │ │ │ │ + andeq r2, r1, ip, ror #8 │ │ │ │ + muleq r1, r8, r4 │ │ │ │ + andeq lr, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x000109b4 │ │ │ │ + ldrdeq sl, [r2], -r0 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq pc, r0, r8, ror r8 @ │ │ │ │ + andeq r2, r1, ip, lsr r4 │ │ │ │ + andeq r0, r1, ip, lsr sp │ │ │ │ + andeq r0, r1, r8, asr #30 │ │ │ │ + muleq r1, r4, r3 │ │ │ │ + @ instruction: 0x000123bc │ │ │ │ + andeq r2, r1, r4, asr #7 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r1, ip, lsr #29 │ │ │ │ + andeq r2, r1, r4, lsl r3 │ │ │ │ + andeq r0, r1, r8, ror #28 │ │ │ │ + andeq r0, r1, r4, ror #28 │ │ │ │ + ldr r3, [pc, #68] @ d2f4 <__assert_fail@plt+0xb3f4> │ │ │ │ + push {r4, lr} │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub sp, sp, #8 │ │ │ │ + ldr r4, [pc, #56] @ d2f8 <__assert_fail@plt+0xb3f8> │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #52] @ d2fc <__assert_fail@plt+0xb3fc> │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r4, #0 │ │ │ │ - b c99c <__assert_fail@plt+0xaa9c> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, #10 │ │ │ │ - bl 1b88 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - ble c99c <__assert_fail@plt+0xaa9c> │ │ │ │ - cmp r4, #0 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - beq ca68 <__assert_fail@plt+0xab68> │ │ │ │ - cmp r3, #0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - bne ca84 <__assert_fail@plt+0xab84> │ │ │ │ - b c99c <__assert_fail@plt+0xaa9c> │ │ │ │ - @ instruction: 0x0002a4b8 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq lr, r0, r8, lsr r7 │ │ │ │ - andeq lr, r0, r0, lsr #14 │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + ldr r1, [pc, #28] @ d300 <__assert_fail@plt+0xb400> │ │ │ │ + mov r0, r4 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {r4, lr} │ │ │ │ + b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + strdeq sp, [r0], -r0 │ │ │ │ + andeq r2, r1, r8, ror r2 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + andeq r2, r1, r4, ror #4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ bl 1d80 │ │ │ │ cmp r0, #1 │ │ │ │ - beq cb10 <__assert_fail@plt+0xac10> │ │ │ │ - ldr r0, [pc, #84] @ cb20 <__assert_fail@plt+0xac20> │ │ │ │ - ldr r6, [pc, #84] @ cb24 <__assert_fail@plt+0xac24> │ │ │ │ + beq d364 <__assert_fail@plt+0xb464> │ │ │ │ + ldr r0, [pc, #84] @ d374 <__assert_fail@plt+0xb474> │ │ │ │ + ldr r6, [pc, #84] @ d378 <__assert_fail@plt+0xb478> │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, #0 │ │ │ │ - b caf0 <__assert_fail@plt+0xabf0> │ │ │ │ + b d344 <__assert_fail@plt+0xb444> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #117 @ 0x75 │ │ │ │ add r3, r6, r4, lsl #3 │ │ │ │ - beq cb18 <__assert_fail@plt+0xac18> │ │ │ │ + beq d36c <__assert_fail@plt+0xb46c> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r1, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne cadc <__assert_fail@plt+0xabdc> │ │ │ │ - ldr r3, [pc, #32] @ cb28 <__assert_fail@plt+0xac28> │ │ │ │ + bne d330 <__assert_fail@plt+0xb430> │ │ │ │ + ldr r3, [pc, #32] @ d37c <__assert_fail@plt+0xb47c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, r4, lsl #3] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r0, [r5] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r1, r1, ip, ror r3 │ │ │ │ - muleq r2, r0, sp │ │ │ │ - andeq r9, r2, ip, asr sp │ │ │ │ + andeq r2, r1, ip, asr #5 │ │ │ │ + andeq r9, r2, ip, lsr r5 │ │ │ │ + andeq r9, r2, r8, lsl #10 │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r7, r2 │ │ │ │ - ble cbb4 <__assert_fail@plt+0xacb4> │ │ │ │ - ldr r3, [pc, #180] @ cbf8 <__assert_fail@plt+0xacf8> │ │ │ │ + ble d408 <__assert_fail@plt+0xb508> │ │ │ │ + ldr r3, [pc, #180] @ d44c <__assert_fail@plt+0xb54c> │ │ │ │ ldr r8, [r1, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - ble cbcc <__assert_fail@plt+0xaccc> │ │ │ │ - ldr r6, [pc, #160] @ cbfc <__assert_fail@plt+0xacfc> │ │ │ │ + ble d420 <__assert_fail@plt+0xb520> │ │ │ │ + ldr r6, [pc, #160] @ d450 <__assert_fail@plt+0xb550> │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - b cb70 <__assert_fail@plt+0xac70> │ │ │ │ + b d3c4 <__assert_fail@plt+0xb4c4> │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r5 │ │ │ │ - beq cb98 <__assert_fail@plt+0xac98> │ │ │ │ + beq d3ec <__assert_fail@plt+0xb4ec> │ │ │ │ ldr r1, [r6], #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne cb64 <__assert_fail@plt+0xac64> │ │ │ │ - ldr r3, [pc, #116] @ cc00 <__assert_fail@plt+0xad00> │ │ │ │ + bne d3b8 <__assert_fail@plt+0xb4b8> │ │ │ │ + ldr r3, [pc, #116] @ d454 <__assert_fail@plt+0xb554> │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3] │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r4, #13 │ │ │ │ - ble cbd0 <__assert_fail@plt+0xacd0> │ │ │ │ - ldr r0, [pc, #92] @ cc04 <__assert_fail@plt+0xad04> │ │ │ │ + ble d424 <__assert_fail@plt+0xb524> │ │ │ │ + ldr r0, [pc, #92] @ d458 <__assert_fail@plt+0xb558> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1cfc │ │ │ │ mov r0, #0 │ │ │ │ bl 1d74 │ │ │ │ - ldr r0, [pc, #76] @ cc08 <__assert_fail@plt+0xad08> │ │ │ │ + ldr r0, [pc, #76] @ d45c <__assert_fail@plt+0xb55c> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1c3c │ │ │ │ - ldr r3, [pc, #44] @ cc0c <__assert_fail@plt+0xad0c> │ │ │ │ - ldr r2, [pc, #44] @ cc10 <__assert_fail@plt+0xad10> │ │ │ │ + ldr r3, [pc, #44] @ d460 <__assert_fail@plt+0xb560> │ │ │ │ + ldr r2, [pc, #44] @ d464 <__assert_fail@plt+0xb564> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r2] │ │ │ │ str r0, [r3, r4, lsl #2] │ │ │ │ - b cb84 <__assert_fail@plt+0xac84> │ │ │ │ - andeq sl, r2, r4, asr #14 │ │ │ │ - andeq sl, r2, r0, lsr r7 │ │ │ │ - andeq r4, r3, ip, asr r8 │ │ │ │ - andeq r1, r1, r4, asr #5 │ │ │ │ - muleq r1, r4, r2 │ │ │ │ - andeq sl, r2, ip, lsr #13 │ │ │ │ - andeq sl, r2, r4, lsr #13 │ │ │ │ + b d3d8 <__assert_fail@plt+0xb4d8> │ │ │ │ + andeq r9, r2, r4, lsr pc │ │ │ │ + andeq r9, r2, r0, lsr #30 │ │ │ │ + andeq r3, r3, r8, lsl #12 │ │ │ │ + andeq r2, r1, r4, lsl r2 │ │ │ │ + andeq r2, r1, r4, ror #3 │ │ │ │ + muleq r2, ip, lr │ │ │ │ + muleq r2, r4, lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r7, [pc, #356] @ cd84 <__assert_fail@plt+0xae84> │ │ │ │ + ldr r7, [pc, #356] @ d5d8 <__assert_fail@plt+0xb6d8> │ │ │ │ cmp r0, #2 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ ldr sl, [r1, #4] │ │ │ │ ldr r8, [r1, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ble cd54 <__assert_fail@plt+0xae54> │ │ │ │ - ldr r4, [pc, #328] @ cd88 <__assert_fail@plt+0xae88> │ │ │ │ - ldr r0, [pc, #328] @ cd8c <__assert_fail@plt+0xae8c> │ │ │ │ + ble d5a8 <__assert_fail@plt+0xb6a8> │ │ │ │ + ldr r4, [pc, #328] @ d5dc <__assert_fail@plt+0xb6dc> │ │ │ │ + ldr r0, [pc, #328] @ d5e0 <__assert_fail@plt+0xb6e0> │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #936 @ 0x3a8 │ │ │ │ mov r5, #0 │ │ │ │ - b cc64 <__assert_fail@plt+0xad64> │ │ │ │ + b d4b8 <__assert_fail@plt+0xb5b8> │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #28 │ │ │ │ - beq cce4 <__assert_fail@plt+0xade4> │ │ │ │ + beq d538 <__assert_fail@plt+0xb638> │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ mov r1, r8 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne cc54 <__assert_fail@plt+0xad54> │ │ │ │ + bne d4a8 <__assert_fail@plt+0xb5a8> │ │ │ │ mov r0, sl │ │ │ │ - bl cab0 <__assert_fail@plt+0xabb0> │ │ │ │ - ldr r9, [pc, #268] @ cd90 <__assert_fail@plt+0xae90> │ │ │ │ - ldr r2, [pc, #268] @ cd94 <__assert_fail@plt+0xae94> │ │ │ │ + bl d304 <__assert_fail@plt+0xb404> │ │ │ │ + ldr r9, [pc, #268] @ d5e4 <__assert_fail@plt+0xb6e4> │ │ │ │ + ldr r2, [pc, #268] @ d5e8 <__assert_fail@plt+0xb6e8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r4, [r9] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ add r9, r9, r4, lsl #2 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ rsb r4, r4, r4, lsl #8 │ │ │ │ add r4, r4, sl │ │ │ │ @@ -11118,2389 +11651,1187 @@ │ │ │ │ str r5, [r7, #4] │ │ │ │ add sl, sl, #1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r2, r4, lsl #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 1c3c │ │ │ │ str r0, [r7, #8] │ │ │ │ - ldr r0, [pc, #204] @ cd98 <__assert_fail@plt+0xae98> │ │ │ │ + ldr r0, [pc, #204] @ d5ec <__assert_fail@plt+0xb6ec> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c3c │ │ │ │ str sl, [r9, #4] │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl cab0 <__assert_fail@plt+0xabb0> │ │ │ │ - ldr r5, [pc, #168] @ cd9c <__assert_fail@plt+0xae9c> │ │ │ │ - ldr r3, [pc, #156] @ cd94 <__assert_fail@plt+0xae94> │ │ │ │ + bl d304 <__assert_fail@plt+0xb404> │ │ │ │ + ldr r5, [pc, #168] @ d5f0 <__assert_fail@plt+0xb6f0> │ │ │ │ + ldr r3, [pc, #156] @ d5e8 <__assert_fail@plt+0xb6e8> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r5, r5, r4, lsl #2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ rsb r4, r4, r4, lsl #8 │ │ │ │ add r4, r4, r9 │ │ │ │ add r7, r3, r4, lsl #4 │ │ │ │ - ldr r1, [pc, #132] @ cda0 <__assert_fail@plt+0xaea0> │ │ │ │ + ldr r1, [pc, #132] @ d5f4 <__assert_fail@plt+0xb6f4> │ │ │ │ str r1, [r7, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ mov r2, r0 │ │ │ │ - ldr r0, [pc, #120] @ cda4 <__assert_fail@plt+0xaea4> │ │ │ │ + ldr r0, [pc, #120] @ d5f8 <__assert_fail@plt+0xb6f8> │ │ │ │ str r2, [r3, r4, lsl #4] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c3c │ │ │ │ str r0, [r7, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 1c3c │ │ │ │ str r9, [r5, #4] │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r0, [pc, #76] @ cda8 <__assert_fail@plt+0xaea8> │ │ │ │ + ldr r0, [pc, #76] @ d5fc <__assert_fail@plt+0xb6fc> │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [r1, #12] │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r1, [ip] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrdeq sl, [r2], -r8 │ │ │ │ - andeq r9, r2, r0, lsr #24 │ │ │ │ - andeq r1, r1, ip, lsr r2 │ │ │ │ - andeq r4, r3, r4, ror #14 │ │ │ │ + andeq r9, r2, r4, lsl #19 │ │ │ │ + andeq r9, r2, ip, asr #7 │ │ │ │ + andeq r2, r1, ip, lsl #3 │ │ │ │ + andeq r3, r3, r0, lsl r5 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - strdeq lr, [r0], -r8 │ │ │ │ - strdeq r4, [r3], -r4 @ │ │ │ │ + andeq sp, r0, r4, lsr #23 │ │ │ │ + andeq r3, r3, r0, lsr #9 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r3, r1, ip, ror r0 │ │ │ │ - andeq r1, r1, ip, lsl r1 │ │ │ │ - ldr r3, [pc, #196] @ ce78 <__assert_fail@plt+0xaf78> │ │ │ │ + andeq r3, r1, r0, asr #11 │ │ │ │ + andeq r2, r1, ip, rrx │ │ │ │ + ldr r3, [pc, #196] @ d6cc <__assert_fail@plt+0xb7cc> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ - ldr r6, [pc, #180] @ ce7c <__assert_fail@plt+0xaf7c> │ │ │ │ + ldr r6, [pc, #180] @ d6d0 <__assert_fail@plt+0xb7d0> │ │ │ │ cmp r4, #0 │ │ │ │ mov lr, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - ble ce2c <__assert_fail@plt+0xaf2c> │ │ │ │ - ldr r3, [pc, #164] @ ce80 <__assert_fail@plt+0xaf80> │ │ │ │ + ble d680 <__assert_fail@plt+0xb780> │ │ │ │ + ldr r3, [pc, #164] @ d6d4 <__assert_fail@plt+0xb7d4> │ │ │ │ rsb ip, r1, r1, lsl #8 │ │ │ │ ldr r0, [r6, r3] │ │ │ │ lsl r5, r1, #8 │ │ │ │ add ip, r0, ip, lsl #4 │ │ │ │ mov r3, #0 │ │ │ │ - b ce04 <__assert_fail@plt+0xaf04> │ │ │ │ + b d658 <__assert_fail@plt+0xb758> │ │ │ │ cmp r2, #1000 @ 0x3e8 │ │ │ │ - beq ce54 <__assert_fail@plt+0xaf54> │ │ │ │ + beq d6a8 <__assert_fail@plt+0xb7a8> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ - beq ce2c <__assert_fail@plt+0xaf2c> │ │ │ │ + beq d680 <__assert_fail@plt+0xb780> │ │ │ │ ldr r2, [ip, r3, lsl #4] │ │ │ │ cmp r2, lr │ │ │ │ - bne cdf0 <__assert_fail@plt+0xaef0> │ │ │ │ - ldr r2, [pc, #108] @ ce84 <__assert_fail@plt+0xaf84> │ │ │ │ + bne d644 <__assert_fail@plt+0xb744> │ │ │ │ + ldr r2, [pc, #108] @ d6d8 <__assert_fail@plt+0xb7d8> │ │ │ │ sub r1, r5, r1 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r3, r1, r3 │ │ │ │ add r0, r0, r3, lsl #4 │ │ │ │ str r0, [r2] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #84] @ ce88 <__assert_fail@plt+0xaf88> │ │ │ │ - ldr r1, [pc, #76] @ ce84 <__assert_fail@plt+0xaf84> │ │ │ │ + ldr r2, [pc, #84] @ d6dc <__assert_fail@plt+0xb7dc> │ │ │ │ + ldr r1, [pc, #76] @ d6d8 <__assert_fail@plt+0xb7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r2 │ │ │ │ str lr, [r3, #64]! @ 0x40 │ │ │ │ str lr, [r2, #68] @ 0x44 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [r2] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ sub r1, r5, r1 │ │ │ │ add r3, r1, r3 │ │ │ │ - ldr r2, [pc, #32] @ ce84 <__assert_fail@plt+0xaf84> │ │ │ │ + ldr r2, [pc, #32] @ d6d8 <__assert_fail@plt+0xb7d8> │ │ │ │ add r0, r0, r3, lsl #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r0, [r2] │ │ │ │ str lr, [r3] │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r4, r3, r4, lsr r6 │ │ │ │ - andeq sl, r2, ip, lsr r0 │ │ │ │ + andeq r3, r3, r0, ror #7 │ │ │ │ + andeq r9, r2, r8, ror #15 │ │ │ │ muleq r0, ip, r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - andeq sl, r2, r8, asr r4 │ │ │ │ + andeq r9, r2, r8, asr #24 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #808] @ d1c0 <__assert_fail@plt+0xb2c0> │ │ │ │ + ldr r5, [pc, #808] @ da14 <__assert_fail@plt+0xbb14> │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r5, #68 @ 0x44 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ - ldr r1, [pc, #784] @ d1c4 <__assert_fail@plt+0xb2c4> │ │ │ │ + ldr r1, [pc, #784] @ da18 <__assert_fail@plt+0xbb18> │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ea0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq cfcc <__assert_fail@plt+0xb0cc> │ │ │ │ - ldr r4, [pc, #760] @ d1c8 <__assert_fail@plt+0xb2c8> │ │ │ │ + beq d820 <__assert_fail@plt+0xb920> │ │ │ │ + ldr r4, [pc, #760] @ da1c <__assert_fail@plt+0xbb1c> │ │ │ │ add r4, pc, r4 │ │ │ │ ldrb r3, [r4, #69] @ 0x45 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ - beq cfe0 <__assert_fail@plt+0xb0e0> │ │ │ │ - ldr r3, [pc, #744] @ d1cc <__assert_fail@plt+0xb2cc> │ │ │ │ + beq d834 <__assert_fail@plt+0xb934> │ │ │ │ + ldr r3, [pc, #744] @ da20 <__assert_fail@plt+0xbb20> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #73 @ 0x49 │ │ │ │ - bne cf18 <__assert_fail@plt+0xb018> │ │ │ │ + bne d76c <__assert_fail@plt+0xb86c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #67 @ 0x43 │ │ │ │ - bne cf18 <__assert_fail@plt+0xb018> │ │ │ │ + bne d76c <__assert_fail@plt+0xb86c> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne cf18 <__assert_fail@plt+0xb018> │ │ │ │ - ldr r0, [pc, #700] @ d1d0 <__assert_fail@plt+0xb2d0> │ │ │ │ + bne d76c <__assert_fail@plt+0xb86c> │ │ │ │ + ldr r0, [pc, #700] @ da24 <__assert_fail@plt+0xbb24> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #692] @ d1d4 <__assert_fail@plt+0xb2d4> │ │ │ │ + ldr r3, [pc, #692] @ da28 <__assert_fail@plt+0xbb28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #68 @ 0x44 │ │ │ │ - beq cf6c <__assert_fail@plt+0xb06c> │ │ │ │ - ldr r3, [pc, #672] @ d1d8 <__assert_fail@plt+0xb2d8> │ │ │ │ + beq d7c0 <__assert_fail@plt+0xb8c0> │ │ │ │ + ldr r3, [pc, #672] @ da2c <__assert_fail@plt+0xbb2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #85 @ 0x55 │ │ │ │ - bne cf90 <__assert_fail@plt+0xb090> │ │ │ │ + bne d7e4 <__assert_fail@plt+0xb8e4> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ - bne cf90 <__assert_fail@plt+0xb090> │ │ │ │ + bne d7e4 <__assert_fail@plt+0xb8e4> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne cf90 <__assert_fail@plt+0xb090> │ │ │ │ - ldr r0, [pc, #628] @ d1dc <__assert_fail@plt+0xb2dc> │ │ │ │ + bne d7e4 <__assert_fail@plt+0xb8e4> │ │ │ │ + ldr r0, [pc, #628] @ da30 <__assert_fail@plt+0xbb30> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #67 @ 0x43 │ │ │ │ - bne cf30 <__assert_fail@plt+0xb030> │ │ │ │ + bne d784 <__assert_fail@plt+0xb884> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne cf30 <__assert_fail@plt+0xb030> │ │ │ │ - ldr r0, [pc, #596] @ d1e0 <__assert_fail@plt+0xb2e0> │ │ │ │ + bne d784 <__assert_fail@plt+0xb884> │ │ │ │ + ldr r0, [pc, #596] @ da34 <__assert_fail@plt+0xbb34> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #588] @ d1e4 <__assert_fail@plt+0xb2e4> │ │ │ │ + ldr r3, [pc, #588] @ da38 <__assert_fail@plt+0xbb38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #94 @ 0x5e │ │ │ │ - bne d028 <__assert_fail@plt+0xb128> │ │ │ │ + bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #77 @ 0x4d │ │ │ │ - bne d028 <__assert_fail@plt+0xb128> │ │ │ │ + bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d028 <__assert_fail@plt+0xb128> │ │ │ │ - ldr r0, [pc, #544] @ d1e8 <__assert_fail@plt+0xb2e8> │ │ │ │ + bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ + ldr r0, [pc, #544] @ da3c <__assert_fail@plt+0xbb3c> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r5, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1bd0 │ │ │ │ - b cec8 <__assert_fail@plt+0xafc8> │ │ │ │ + b d71c <__assert_fail@plt+0xb81c> │ │ │ │ add r5, r4, #70 @ 0x46 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ add r0, r4, #69 @ 0x45 │ │ │ │ bl 1bd0 │ │ │ │ ldrb r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #41 @ 0x29 │ │ │ │ - beq d100 <__assert_fail@plt+0xb200> │ │ │ │ - ldr r0, [pc, #484] @ d1ec <__assert_fail@plt+0xb2ec> │ │ │ │ + beq d954 <__assert_fail@plt+0xba54> │ │ │ │ + ldr r0, [pc, #484] @ da40 <__assert_fail@plt+0xbb40> │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r3, [r0, #71] @ 0x47 │ │ │ │ cmp r3, #41 @ 0x29 │ │ │ │ - bne cedc <__assert_fail@plt+0xafdc> │ │ │ │ + bne d730 <__assert_fail@plt+0xb830> │ │ │ │ add r1, r0, #72 @ 0x48 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ add r0, r0, #71 @ 0x47 │ │ │ │ bl 1bd0 │ │ │ │ - b cedc <__assert_fail@plt+0xafdc> │ │ │ │ - ldr r3, [pc, #448] @ d1f0 <__assert_fail@plt+0xb2f0> │ │ │ │ + b d730 <__assert_fail@plt+0xb830> │ │ │ │ + ldr r3, [pc, #448] @ da44 <__assert_fail@plt+0xbb44> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #94 @ 0x5e │ │ │ │ - bne d04c <__assert_fail@plt+0xb14c> │ │ │ │ + bne d8a0 <__assert_fail@plt+0xb9a0> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #73 @ 0x49 │ │ │ │ - beq d0e8 <__assert_fail@plt+0xb1e8> │ │ │ │ - ldr r4, [pc, #416] @ d1f4 <__assert_fail@plt+0xb2f4> │ │ │ │ - ldr r1, [pc, #416] @ d1f8 <__assert_fail@plt+0xb2f8> │ │ │ │ + beq d93c <__assert_fail@plt+0xba3c> │ │ │ │ + ldr r4, [pc, #416] @ da48 <__assert_fail@plt+0xbb48> │ │ │ │ + ldr r1, [pc, #416] @ da4c <__assert_fail@plt+0xbb4c> │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq d138 <__assert_fail@plt+0xb238> │ │ │ │ + beq d98c <__assert_fail@plt+0xba8c> │ │ │ │ ldrb r3, [r4, #68] @ 0x44 │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ - bne d0a0 <__assert_fail@plt+0xb1a0> │ │ │ │ + bne d8f4 <__assert_fail@plt+0xb9f4> │ │ │ │ ldrb r3, [r4, #69] @ 0x45 │ │ │ │ cmp r3, #91 @ 0x5b │ │ │ │ - bne d0a0 <__assert_fail@plt+0xb1a0> │ │ │ │ + bne d8f4 <__assert_fail@plt+0xb9f4> │ │ │ │ ldrb r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #0 │ │ │ │ - bne d0a0 <__assert_fail@plt+0xb1a0> │ │ │ │ - ldr r0, [pc, #352] @ d1fc <__assert_fail@plt+0xb2fc> │ │ │ │ + bne d8f4 <__assert_fail@plt+0xb9f4> │ │ │ │ + ldr r0, [pc, #352] @ da50 <__assert_fail@plt+0xbb50> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #344] @ d200 <__assert_fail@plt+0xb300> │ │ │ │ + ldr r3, [pc, #344] @ da54 <__assert_fail@plt+0xbb54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #94 @ 0x5e │ │ │ │ - beq d114 <__assert_fail@plt+0xb214> │ │ │ │ - ldr r3, [pc, #324] @ d204 <__assert_fail@plt+0xb304> │ │ │ │ + beq d968 <__assert_fail@plt+0xba68> │ │ │ │ + ldr r3, [pc, #324] @ da58 <__assert_fail@plt+0xbb58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, #68] @ 0x44 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ cmp r2, #32 │ │ │ │ - bne d144 <__assert_fail@plt+0xb244> │ │ │ │ + bne d998 <__assert_fail@plt+0xba98> │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d144 <__assert_fail@plt+0xb244> │ │ │ │ - ldr r0, [pc, #292] @ d208 <__assert_fail@plt+0xb308> │ │ │ │ + bne d998 <__assert_fail@plt+0xba98> │ │ │ │ + ldr r0, [pc, #292] @ da5c <__assert_fail@plt+0xbb5c> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d04c <__assert_fail@plt+0xb14c> │ │ │ │ - ldr r0, [pc, #272] @ d20c <__assert_fail@plt+0xb30c> │ │ │ │ + bne d8a0 <__assert_fail@plt+0xb9a0> │ │ │ │ + ldr r0, [pc, #272] @ da60 <__assert_fail@plt+0xbb60> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r4, #71 @ 0x47 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1bd0 │ │ │ │ - b d000 <__assert_fail@plt+0xb100> │ │ │ │ + b d854 <__assert_fail@plt+0xb954> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ - bne d0b8 <__assert_fail@plt+0xb1b8> │ │ │ │ + bne d90c <__assert_fail@plt+0xba0c> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d0b8 <__assert_fail@plt+0xb1b8> │ │ │ │ - ldr r0, [pc, #220] @ d210 <__assert_fail@plt+0xb310> │ │ │ │ + bne d90c <__assert_fail@plt+0xba0c> │ │ │ │ + ldr r0, [pc, #220] @ da64 <__assert_fail@plt+0xbb64> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #212] @ d214 <__assert_fail@plt+0xb314> │ │ │ │ + ldr r0, [pc, #212] @ da68 <__assert_fail@plt+0xbb68> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #204] @ d218 <__assert_fail@plt+0xb318> │ │ │ │ - ldr r1, [pc, #204] @ d21c <__assert_fail@plt+0xb31c> │ │ │ │ + ldr r5, [pc, #204] @ da6c <__assert_fail@plt+0xbb6c> │ │ │ │ + ldr r1, [pc, #204] @ da70 <__assert_fail@plt+0xbb70> │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq d1b4 <__assert_fail@plt+0xb2b4> │ │ │ │ + beq da08 <__assert_fail@plt+0xbb08> │ │ │ │ mov r0, r4 │ │ │ │ bl 1d80 │ │ │ │ cmp r0, #3 │ │ │ │ - bls d1a4 <__assert_fail@plt+0xb2a4> │ │ │ │ + bls d9f8 <__assert_fail@plt+0xbaf8> │ │ │ │ ldrb r5, [r5, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ - beq d1a4 <__assert_fail@plt+0xb2a4> │ │ │ │ + beq d9f8 <__assert_fail@plt+0xbaf8> │ │ │ │ bl 1d2c <__ctype_tolower_loc@plt> │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, r5, lsl #2] │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r5, [r3, #1]! │ │ │ │ cmp r5, #0 │ │ │ │ - bne d18c <__assert_fail@plt+0xb28c> │ │ │ │ - ldr r0, [pc, #116] @ d220 <__assert_fail@plt+0xb320> │ │ │ │ + bne d9e0 <__assert_fail@plt+0xbae0> │ │ │ │ + ldr r0, [pc, #116] @ da74 <__assert_fail@plt+0xbb74> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #104] @ d224 <__assert_fail@plt+0xb324> │ │ │ │ + ldr r0, [pc, #104] @ da78 <__assert_fail@plt+0xbb78> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r4, r3, r0, asr r5 │ │ │ │ - andeq r1, r1, r4, lsl r0 │ │ │ │ - andeq r4, r3, ip, lsl r5 │ │ │ │ - andeq r4, r3, r8, lsl #10 │ │ │ │ - muleq r1, ip, pc @ │ │ │ │ - andeq r4, r3, ip, asr #9 │ │ │ │ - @ instruction: 0x000344b4 │ │ │ │ - andeq r1, r1, r0, ror #7 │ │ │ │ - andeq r0, r1, r8, lsr #30 │ │ │ │ - andeq r4, r3, r4, asr r4 │ │ │ │ - strdeq r0, [r1], -r0 @ │ │ │ │ - andeq r4, r3, r4, ror #7 │ │ │ │ - @ instruction: 0x000343bc │ │ │ │ - muleq r3, r4, r3 │ │ │ │ - andeq r0, r1, r8, ror lr │ │ │ │ - andeq r0, r1, r8, lsr #28 │ │ │ │ - andeq r4, r3, r4, asr #6 │ │ │ │ - andeq r4, r3, ip, lsr #6 │ │ │ │ - andeq r0, r1, r4, lsr #27 │ │ │ │ - andeq r0, r1, r4, asr #27 │ │ │ │ - muleq r1, r4, sp │ │ │ │ - andeq r1, r1, r4, lsl #2 │ │ │ │ - muleq r3, ip, r2 │ │ │ │ - andeq r0, r1, r4, lsl #27 │ │ │ │ - andeq r4, r3, r0, asr #4 │ │ │ │ - andeq r0, r1, r8, asr #25 │ │ │ │ - ldr r3, [pc, #136] @ d2b8 <__assert_fail@plt+0xb3b8> │ │ │ │ + strdeq r3, [r3], -ip │ │ │ │ + andeq r1, r1, r4, ror #30 │ │ │ │ + andeq r3, r3, r8, asr #5 │ │ │ │ + @ instruction: 0x000332b4 │ │ │ │ + andeq r1, r1, ip, ror #29 │ │ │ │ + andeq r3, r3, r8, ror r2 │ │ │ │ + andeq r3, r3, r0, ror #4 │ │ │ │ + andeq r2, r1, r0, lsr r3 │ │ │ │ + andeq r1, r1, r8, ror lr │ │ │ │ + andeq r3, r3, r0, lsl #4 │ │ │ │ + andeq r1, r1, r0, asr #28 │ │ │ │ + muleq r3, r0, r1 │ │ │ │ + andeq r3, r3, r8, ror #2 │ │ │ │ + andeq r3, r3, r0, asr #2 │ │ │ │ + andeq r1, r1, r8, asr #27 │ │ │ │ + andeq r1, r1, r8, ror sp │ │ │ │ + strdeq r3, [r3], -r0 │ │ │ │ + ldrdeq r3, [r3], -r8 │ │ │ │ + strdeq r1, [r1], -r4 │ │ │ │ + andeq r1, r1, r4, lsl sp │ │ │ │ + andeq r1, r1, r4, ror #25 │ │ │ │ + andeq r2, r1, r4, asr r0 │ │ │ │ + andeq r3, r3, r8, asr #32 │ │ │ │ + ldrdeq r1, [r1], -r4 │ │ │ │ + andeq r2, r3, ip, ror #31 │ │ │ │ + andeq r1, r1, r8, lsl ip │ │ │ │ + ldr r3, [pc, #136] @ db0c <__assert_fail@plt+0xbc0c> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr lr, [r3, #4] │ │ │ │ - ldr r2, [pc, #120] @ d2bc <__assert_fail@plt+0xb3bc> │ │ │ │ + ldr r2, [pc, #120] @ db10 <__assert_fail@plt+0xbc10> │ │ │ │ cmp lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - ble d2ac <__assert_fail@plt+0xb3ac> │ │ │ │ - ldr r3, [pc, #108] @ d2c0 <__assert_fail@plt+0xb3c0> │ │ │ │ + ble db00 <__assert_fail@plt+0xbc00> │ │ │ │ + ldr r3, [pc, #108] @ db14 <__assert_fail@plt+0xbc14> │ │ │ │ rsb ip, r0, r0, lsl #8 │ │ │ │ ldr r5, [r2, r3] │ │ │ │ lsl ip, ip, #4 │ │ │ │ add ip, ip, #4 │ │ │ │ add ip, r5, ip │ │ │ │ lsl r4, r0, #8 │ │ │ │ mov r3, #0 │ │ │ │ - b d27c <__assert_fail@plt+0xb37c> │ │ │ │ + b dad0 <__assert_fail@plt+0xbbd0> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ - beq d2a0 <__assert_fail@plt+0xb3a0> │ │ │ │ + beq daf4 <__assert_fail@plt+0xbbf4> │ │ │ │ ldr r2, [ip, r3, lsl #4] │ │ │ │ cmp r2, r1 │ │ │ │ - bne d270 <__assert_fail@plt+0xb370> │ │ │ │ + bne dac4 <__assert_fail@plt+0xbbc4> │ │ │ │ sub r0, r4, r0 │ │ │ │ add r3, r0, r3 │ │ │ │ ldr r0, [r5, r3, lsl #4] │ │ │ │ bl 1ed0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b ce8c <__assert_fail@plt+0xaf8c> │ │ │ │ - ldr r0, [pc, #28] @ d2c4 <__assert_fail@plt+0xb3c4> │ │ │ │ + b d6e0 <__assert_fail@plt+0xb7e0> │ │ │ │ + ldr r0, [pc, #28] @ db18 <__assert_fail@plt+0xbc18> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #20] @ d2c8 <__assert_fail@plt+0xb3c8> │ │ │ │ + ldr r0, [pc, #20] @ db1c <__assert_fail@plt+0xbc1c> │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x000341b8 │ │ │ │ - andeq r9, r2, r4, asr #23 │ │ │ │ + andeq r2, r3, r4, ror #30 │ │ │ │ + andeq r9, r2, r0, ror r3 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - andeq r0, r1, r0, asr #24 │ │ │ │ - andeq r0, r1, r4, lsr ip │ │ │ │ - ldr r3, [pc, #128] @ d354 <__assert_fail@plt+0xb454> │ │ │ │ + muleq r1, r0, fp │ │ │ │ + andeq r1, r1, r4, lsl #23 │ │ │ │ + ldr r3, [pc, #128] @ dba8 <__assert_fail@plt+0xbca8> │ │ │ │ push {r4, r5, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r5, [pc, #116] @ d358 <__assert_fail@plt+0xb458> │ │ │ │ + ldr r5, [pc, #116] @ dbac <__assert_fail@plt+0xbcac> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #112] @ d35c <__assert_fail@plt+0xb45c> │ │ │ │ + ldr r3, [pc, #112] @ dbb0 <__assert_fail@plt+0xbcb0> │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #88] @ d360 <__assert_fail@plt+0xb460> │ │ │ │ + ldr r1, [pc, #88] @ dbb4 <__assert_fail@plt+0xbcb4> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #76] @ d364 <__assert_fail@plt+0xb464> │ │ │ │ - ldr r4, [pc, #76] @ d368 <__assert_fail@plt+0xb468> │ │ │ │ + ldr r3, [pc, #76] @ dbb8 <__assert_fail@plt+0xbcb8> │ │ │ │ + ldr r4, [pc, #76] @ dbbc <__assert_fail@plt+0xbcbc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #68] @ d36c <__assert_fail@plt+0xb46c> │ │ │ │ + ldr r3, [pc, #68] @ dbc0 <__assert_fail@plt+0xbcc0> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #44] @ d370 <__assert_fail@plt+0xb470> │ │ │ │ + ldr r1, [pc, #44] @ dbc4 <__assert_fail@plt+0xbcc4> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r0, r1, ip, lsl ip │ │ │ │ - strdeq r0, [r1], -ip │ │ │ │ + andeq r1, r1, ip, ror #22 │ │ │ │ + andeq r1, r1, ip, asr #22 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - andeq r0, r1, r4, lsl #24 │ │ │ │ - muleq r1, r4, ip │ │ │ │ - andeq r0, r1, r0, lsl #25 │ │ │ │ + andeq r1, r1, r4, asr fp │ │ │ │ + andeq r1, r1, r4, ror #23 │ │ │ │ + ldrdeq r1, [r1], -r0 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - andeq r0, r1, r4, ror ip │ │ │ │ + andeq r1, r1, r4, asr #23 │ │ │ │ cmp r0, #2 │ │ │ │ - ldr r0, [pc, #376] @ d4f8 <__assert_fail@plt+0xb5f8> │ │ │ │ + ldr r0, [pc, #376] @ dd4c <__assert_fail@plt+0xbe4c> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r2 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ - ldr r2, [pc, #364] @ d4fc <__assert_fail@plt+0xb5fc> │ │ │ │ + ldr r2, [pc, #364] @ dd50 <__assert_fail@plt+0xbe50> │ │ │ │ add r0, pc, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ add r3, r3, #12 │ │ │ │ ldreq sl, [r1, #4] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #0 │ │ │ │ - ldrne sl, [pc, #328] @ d500 <__assert_fail@plt+0xb600> │ │ │ │ + ldrne sl, [pc, #328] @ dd54 <__assert_fail@plt+0xbe54> │ │ │ │ addne sl, pc, sl │ │ │ │ - ldr r1, [pc, #324] @ d504 <__assert_fail@plt+0xb604> │ │ │ │ + ldr r1, [pc, #324] @ dd58 <__assert_fail@plt+0xbe58> │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ subs r7, r0, #0 │ │ │ │ - beq d4e0 <__assert_fail@plt+0xb5e0> │ │ │ │ + beq dd34 <__assert_fail@plt+0xbe34> │ │ │ │ add r5, sp, #16 │ │ │ │ sub r8, r5, #12 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ add r4, sp, #12 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ bl 1bf4 │ │ │ │ cmp r0, #0 │ │ │ │ - bne d40c <__assert_fail@plt+0xb50c> │ │ │ │ - b d464 <__assert_fail@plt+0xb564> │ │ │ │ + bne dc60 <__assert_fail@plt+0xbd60> │ │ │ │ + b dcb8 <__assert_fail@plt+0xbdb8> │ │ │ │ strb r6, [r0, #-4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1d80 │ │ │ │ sub r0, r0, #1 │ │ │ │ add r0, r5, r0 │ │ │ │ ldrb r1, [r0, #-4] │ │ │ │ cmp r1, #13 │ │ │ │ cmpne r1, #10 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ - beq d408 <__assert_fail@plt+0xb508> │ │ │ │ + beq dc5c <__assert_fail@plt+0xbd5c> │ │ │ │ ldrb r3, [r5, #-4] │ │ │ │ cmp r3, #9 │ │ │ │ - bne d4c8 <__assert_fail@plt+0xb5c8> │ │ │ │ + bne dd1c <__assert_fail@plt+0xbe1c> │ │ │ │ mov r3, r4 │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ add r1, r1, #1 │ │ │ │ cmp r2, #9 │ │ │ │ - beq d444 <__assert_fail@plt+0xb544> │ │ │ │ + beq dc98 <__assert_fail@plt+0xbd98> │ │ │ │ add r2, r4, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ - b d3ec <__assert_fail@plt+0xb4ec> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ + b dc40 <__assert_fail@plt+0xbd40> │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1c │ │ │ │ cmp r9, #0 │ │ │ │ - beq d480 <__assert_fail@plt+0xb580> │ │ │ │ + beq dcd4 <__assert_fail@plt+0xbdd4> │ │ │ │ ldr r3, [r9, #16] │ │ │ │ tst r3, #4 │ │ │ │ - bne d4d0 <__assert_fail@plt+0xb5d0> │ │ │ │ - ldr r0, [pc, #128] @ d508 <__assert_fail@plt+0xb608> │ │ │ │ + bne dd24 <__assert_fail@plt+0xbe24> │ │ │ │ + ldr r0, [pc, #128] @ dd5c <__assert_fail@plt+0xbe5c> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r1, [pc, #116] @ d50c <__assert_fail@plt+0xb60c> │ │ │ │ - ldr r2, [pc, #96] @ d4fc <__assert_fail@plt+0xb5fc> │ │ │ │ + ldr r1, [pc, #116] @ dd60 <__assert_fail@plt+0xbe60> │ │ │ │ + ldr r2, [pc, #96] @ dd50 <__assert_fail@plt+0xbe50> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne d4f4 <__assert_fail@plt+0xb5f4> │ │ │ │ + bne dd48 <__assert_fail@plt+0xbe48> │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r4 │ │ │ │ - b d458 <__assert_fail@plt+0xb558> │ │ │ │ + b dcac <__assert_fail@plt+0xbdac> │ │ │ │ mov r0, r9 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov r9, r0 │ │ │ │ - b d480 <__assert_fail@plt+0xb580> │ │ │ │ - ldr r0, [pc, #40] @ d510 <__assert_fail@plt+0xb610> │ │ │ │ + b dcd4 <__assert_fail@plt+0xbdd4> │ │ │ │ + ldr r0, [pc, #40] @ dd64 <__assert_fail@plt+0xbe64> │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b d490 <__assert_fail@plt+0xb590> │ │ │ │ + b dce4 <__assert_fail@plt+0xbde4> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r9, r2, ip, ror sl │ │ │ │ + andeq r9, r2, r8, lsr #4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq sp, r0, ip, lsl #26 │ │ │ │ - andeq r0, r1, ip, ror #19 │ │ │ │ - andeq r0, r1, r4, lsr #30 │ │ │ │ - andeq r9, r2, r0, ror r9 │ │ │ │ - andeq r0, r1, r0, lsr #29 │ │ │ │ + @ instruction: 0x0000d4b8 │ │ │ │ + andeq r0, r1, r8, lsr #7 │ │ │ │ + andeq r1, r1, r4, ror lr │ │ │ │ + andeq r9, r2, ip, lsl r1 │ │ │ │ + strdeq r1, [r1], -r0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r8, [pc, #452] @ d6e4 <__assert_fail@plt+0xb7e4> │ │ │ │ + ldr r8, [pc, #452] @ df38 <__assert_fail@plt+0xc038> │ │ │ │ sub sp, sp, #20 │ │ │ │ cmp r0, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ - beq d694 <__assert_fail@plt+0xb794> │ │ │ │ - ldr r3, [pc, #432] @ d6e8 <__assert_fail@plt+0xb7e8> │ │ │ │ + beq dee8 <__assert_fail@plt+0xbfe8> │ │ │ │ + ldr r3, [pc, #432] @ df3c <__assert_fail@plt+0xc03c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #424] @ d6ec <__assert_fail@plt+0xb7ec> │ │ │ │ + ldr r1, [pc, #424] @ df40 <__assert_fail@plt+0xc040> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r6, #0 │ │ │ │ - beq d6c8 <__assert_fail@plt+0xb7c8> │ │ │ │ + beq df1c <__assert_fail@plt+0xc01c> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ - ldr r9, [pc, #396] @ d6f0 <__assert_fail@plt+0xb7f0> │ │ │ │ + ldr r9, [pc, #396] @ df44 <__assert_fail@plt+0xc044> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r3, [pc, #388] @ d6f4 <__assert_fail@plt+0xb7f4> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r3, [pc, #388] @ df48 <__assert_fail@plt+0xc048> │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #376] @ d6f8 <__assert_fail@plt+0xb7f8> │ │ │ │ + ldr r3, [pc, #376] @ df4c <__assert_fail@plt+0xc04c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ cmp r7, r0 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ - beq d65c <__assert_fail@plt+0xb75c> │ │ │ │ + beq deb0 <__assert_fail@plt+0xbfb0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r3, [pc, #320] @ d6fc <__assert_fail@plt+0xb7fc> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r3, [pc, #320] @ df50 <__assert_fail@plt+0xc050> │ │ │ │ ldr r5, [r8, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ sub fp, fp, r7 │ │ │ │ cmp r0, #0 │ │ │ │ - beq d63c <__assert_fail@plt+0xb73c> │ │ │ │ + beq de90 <__assert_fail@plt+0xbf90> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov sl, r0 │ │ │ │ cmp fp, #0 │ │ │ │ - ble d60c <__assert_fail@plt+0xb70c> │ │ │ │ + ble de60 <__assert_fail@plt+0xbf60> │ │ │ │ mov r5, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, #9 │ │ │ │ bl 1e34 │ │ │ │ cmp fp, r5 │ │ │ │ - bne d5f4 <__assert_fail@plt+0xb6f4> │ │ │ │ + bne de48 <__assert_fail@plt+0xbf48> │ │ │ │ ldr r2, [r9] │ │ │ │ mov r3, sl │ │ │ │ cmp r2, #0 │ │ │ │ - blt d644 <__assert_fail@plt+0xb744> │ │ │ │ + blt de98 <__assert_fail@plt+0xbf98> │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ mov r4, r0 │ │ │ │ - b d588 <__assert_fail@plt+0xb688> │ │ │ │ + b dddc <__assert_fail@plt+0xbedc> │ │ │ │ ldr sl, [sp, #4] │ │ │ │ - b d5e8 <__assert_fail@plt+0xb6e8> │ │ │ │ - ldr r2, [pc, #180] @ d700 <__assert_fail@plt+0xb800> │ │ │ │ + b de3c <__assert_fail@plt+0xbf3c> │ │ │ │ + ldr r2, [pc, #180] @ df54 <__assert_fail@plt+0xc054> │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ - b d62c <__assert_fail@plt+0xb72c> │ │ │ │ - ldr r3, [pc, #160] @ d704 <__assert_fail@plt+0xb804> │ │ │ │ + b de80 <__assert_fail@plt+0xbf80> │ │ │ │ + ldr r3, [pc, #160] @ df58 <__assert_fail@plt+0xc058> │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ - beq d678 <__assert_fail@plt+0xb778> │ │ │ │ + beq decc <__assert_fail@plt+0xbfcc> │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1c │ │ │ │ - ldr r0, [pc, #136] @ d708 <__assert_fail@plt+0xb808> │ │ │ │ + ldr r0, [pc, #136] @ df5c <__assert_fail@plt+0xc05c> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r2] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne d53c <__assert_fail@plt+0xb63c> │ │ │ │ + bne dd90 <__assert_fail@plt+0xbe90> │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d53c <__assert_fail@plt+0xb63c> │ │ │ │ - ldr r3, [pc, #72] @ d704 <__assert_fail@plt+0xb804> │ │ │ │ + bne dd90 <__assert_fail@plt+0xbe90> │ │ │ │ + ldr r3, [pc, #72] @ df58 <__assert_fail@plt+0xc058> │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ - bne d558 <__assert_fail@plt+0xb658> │ │ │ │ - ldr r0, [pc, #60] @ d70c <__assert_fail@plt+0xb80c> │ │ │ │ + bne ddac <__assert_fail@plt+0xbeac> │ │ │ │ + ldr r0, [pc, #60] @ df60 <__assert_fail@plt+0xc060> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - andeq r9, r2, r0, ror #17 │ │ │ │ - andeq sp, r0, ip, lsl #23 │ │ │ │ - andeq sp, r0, ip, ror #5 │ │ │ │ - andeq r9, r2, r0, ror sp │ │ │ │ - andeq sp, r0, r0, asr fp │ │ │ │ - andeq r0, r1, r0, ror lr │ │ │ │ + andeq r9, r2, ip, lsl #1 │ │ │ │ + andeq sp, r0, r8, lsr r3 │ │ │ │ + muleq r0, r8, sl │ │ │ │ + andeq r9, r2, r0, ror #10 │ │ │ │ + strdeq sp, [r0], -ip │ │ │ │ + andeq r1, r1, r0, asr #27 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r1, r0, lsr #27 │ │ │ │ + strdeq r1, [r1], -r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - andeq r0, r1, r0, ror sp │ │ │ │ - strdeq r0, [r1], -r8 │ │ │ │ + andeq r1, r1, r0, asr #25 │ │ │ │ + andeq r1, r1, r8, asr #24 │ │ │ │ push {r4, lr} │ │ │ │ - ldr r4, [pc, #116] @ d790 <__assert_fail@plt+0xb890> │ │ │ │ - ldr r3, [pc, #116] @ d794 <__assert_fail@plt+0xb894> │ │ │ │ - ldr r0, [pc, #116] @ d798 <__assert_fail@plt+0xb898> │ │ │ │ + ldr r4, [pc, #116] @ dfe4 <__assert_fail@plt+0xc0e4> │ │ │ │ + ldr r3, [pc, #116] @ dfe8 <__assert_fail@plt+0xc0e8> │ │ │ │ + ldr r0, [pc, #116] @ dfec <__assert_fail@plt+0xc0ec> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #84] @ d79c <__assert_fail@plt+0xb89c> │ │ │ │ - ldr r0, [pc, #84] @ d7a0 <__assert_fail@plt+0xb8a0> │ │ │ │ + ldr r3, [pc, #84] @ dff0 <__assert_fail@plt+0xc0f0> │ │ │ │ + ldr r0, [pc, #84] @ dff4 <__assert_fail@plt+0xc0f4> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r2, [pc, #60] @ d7a4 <__assert_fail@plt+0xb8a4> │ │ │ │ - ldr r1, [pc, #60] @ d7a8 <__assert_fail@plt+0xb8a8> │ │ │ │ - ldr r0, [pc, #60] @ d7ac <__assert_fail@plt+0xb8ac> │ │ │ │ + ldr r2, [pc, #60] @ dff8 <__assert_fail@plt+0xc0f8> │ │ │ │ + ldr r1, [pc, #60] @ dffc <__assert_fail@plt+0xc0fc> │ │ │ │ + ldr r0, [pc, #60] @ e000 <__assert_fail@plt+0xc100> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq sp, r0, ip, ror r6 │ │ │ │ + andeq ip, r0, r8, lsr #28 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - andeq r0, r1, r0, ror #25 │ │ │ │ + andeq r1, r1, r0, lsr ip │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - ldrdeq r0, [r1], -r0 @ │ │ │ │ - ldrdeq r0, [r1], -r4 │ │ │ │ - andeq r9, r2, r4, ror #22 │ │ │ │ - @ instruction: 0x00010cb4 │ │ │ │ + andeq r1, r1, r0, lsr #24 │ │ │ │ + andeq r1, r1, r4, lsr #24 │ │ │ │ + andeq r9, r2, r4, asr r3 │ │ │ │ + andeq r1, r1, r4, lsl #24 │ │ │ │ cmp r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ - beq d84c <__assert_fail@plt+0xb94c> │ │ │ │ - bgt d7e4 <__assert_fail@plt+0xb8e4> │ │ │ │ - ldr r0, [pc, #284] @ d8ec <__assert_fail@plt+0xb9ec> │ │ │ │ + beq e0a0 <__assert_fail@plt+0xc1a0> │ │ │ │ + bgt e038 <__assert_fail@plt+0xc138> │ │ │ │ + ldr r0, [pc, #284] @ e140 <__assert_fail@plt+0xc240> │ │ │ │ ldr r1, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne d8a8 <__assert_fail@plt+0xb9a8> │ │ │ │ + bne e0fc <__assert_fail@plt+0xc1fc> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r1, #98 @ 0x62 │ │ │ │ - beq d8b4 <__assert_fail@plt+0xb9b4> │ │ │ │ + beq e108 <__assert_fail@plt+0xc208> │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne d8a8 <__assert_fail@plt+0xb9a8> │ │ │ │ + bne e0fc <__assert_fail@plt+0xc1fc> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #102 @ 0x66 │ │ │ │ - bne d8a8 <__assert_fail@plt+0xb9a8> │ │ │ │ + bne e0fc <__assert_fail@plt+0xc1fc> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne d8a8 <__assert_fail@plt+0xb9a8> │ │ │ │ + bne e0fc <__assert_fail@plt+0xc1fc> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 14080 <__assert_fail@plt+0x12180> │ │ │ │ + bl 13e7c <__assert_fail@plt+0x11f7c> │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne d7dc <__assert_fail@plt+0xb8dc> │ │ │ │ - ldr r1, [pc, #180] @ d8f0 <__assert_fail@plt+0xb9f0> │ │ │ │ + bne e030 <__assert_fail@plt+0xc130> │ │ │ │ + ldr r1, [pc, #180] @ e144 <__assert_fail@plt+0xc244> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ mov r3, r5 │ │ │ │ - b d7dc <__assert_fail@plt+0xb8dc> │ │ │ │ + b e030 <__assert_fail@plt+0xc130> │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ + bne e0d0 <__assert_fail@plt+0xc1d0> │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ - bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ + bne e0d0 <__assert_fail@plt+0xc1d0> │ │ │ │ ldrb r2, [r0, #2] │ │ │ │ cmp r2, #0 │ │ │ │ - bne d87c <__assert_fail@plt+0xb97c> │ │ │ │ + bne e0d0 <__assert_fail@plt+0xc1d0> │ │ │ │ cmp r3, #102 @ 0x66 │ │ │ │ - beq d7c8 <__assert_fail@plt+0xb8c8> │ │ │ │ + beq e01c <__assert_fail@plt+0xc11c> │ │ │ │ mov r1, r5 │ │ │ │ - bl 14080 <__assert_fail@plt+0x12180> │ │ │ │ + bl 13e7c <__assert_fail@plt+0x11f7c> │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r5, r3 │ │ │ │ - bne d7c8 <__assert_fail@plt+0xb8c8> │ │ │ │ - ldr r1, [pc, #92] @ d8f4 <__assert_fail@plt+0xb9f4> │ │ │ │ + bne e01c <__assert_fail@plt+0xc11c> │ │ │ │ + ldr r1, [pc, #92] @ e148 <__assert_fail@plt+0xc248> │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ mov r3, r5 │ │ │ │ - b d7dc <__assert_fail@plt+0xb8dc> │ │ │ │ + b e030 <__assert_fail@plt+0xc130> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ cmp r1, #0 │ │ │ │ - bne d800 <__assert_fail@plt+0xb900> │ │ │ │ + bne e054 <__assert_fail@plt+0xc154> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 14128 <__assert_fail@plt+0x12228> │ │ │ │ + bl 13f24 <__assert_fail@plt+0x12024> │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne d7dc <__assert_fail@plt+0xb8dc> │ │ │ │ - ldr r1, [pc, #28] @ d8f8 <__assert_fail@plt+0xb9f8> │ │ │ │ + bne e030 <__assert_fail@plt+0xc130> │ │ │ │ + ldr r1, [pc, #28] @ e14c <__assert_fail@plt+0xc24c> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ mov r3, r5 │ │ │ │ - b d7dc <__assert_fail@plt+0xb8dc> │ │ │ │ - andeq r0, r1, r4, lsl sp │ │ │ │ - andeq r0, r1, ip, lsr ip │ │ │ │ - andeq r0, r1, r0, ror #23 │ │ │ │ - ldrdeq r0, [r1], -r4 │ │ │ │ - ldr r3, [pc, #68] @ d948 <__assert_fail@plt+0xba48> │ │ │ │ + b e030 <__assert_fail@plt+0xc130> │ │ │ │ + andeq r1, r1, r4, ror #24 │ │ │ │ + andeq r1, r1, ip, lsl #23 │ │ │ │ + andeq r1, r1, r0, lsr fp │ │ │ │ + andeq r1, r1, r4, lsr #22 │ │ │ │ + ldr r3, [pc, #68] @ e19c <__assert_fail@plt+0xc29c> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ d94c <__assert_fail@plt+0xba4c> │ │ │ │ + ldr r4, [pc, #56] @ e1a0 <__assert_fail@plt+0xc2a0> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ d950 <__assert_fail@plt+0xba50> │ │ │ │ + ldr r3, [pc, #52] @ e1a4 <__assert_fail@plt+0xc2a4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ d954 <__assert_fail@plt+0xba54> │ │ │ │ + ldr r1, [pc, #28] @ e1a8 <__assert_fail@plt+0xc2a8> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r0, r1, r4, lsl #24 │ │ │ │ - andeq r0, r1, r8, ror #23 │ │ │ │ + andeq r1, r1, r4, asr fp │ │ │ │ + andeq r1, r1, r8, lsr fp │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r1, r4, ror #23 │ │ │ │ - push {r4, lr} │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq d978 <__assert_fail@plt+0xba78> │ │ │ │ - pop {r4, lr} │ │ │ │ - mov r2, #10 │ │ │ │ - mov r1, #0 │ │ │ │ - b 1b88 │ │ │ │ - mvn r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #176] @ da3c <__assert_fail@plt+0xbb3c> │ │ │ │ - mov r0, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r4, r2 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da14 <__assert_fail@plt+0xbb14> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #136] @ da40 <__assert_fail@plt+0xbb40> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne da14 <__assert_fail@plt+0xbb14> │ │ │ │ - ldr r5, [pc, #120] @ da44 <__assert_fail@plt+0xbb44> │ │ │ │ - mov r0, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq da1c <__assert_fail@plt+0xbb1c> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #84] @ da48 <__assert_fail@plt+0xbb48> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne da1c <__assert_fail@plt+0xbb1c> │ │ │ │ - ldr r2, [pc, #68] @ da4c <__assert_fail@plt+0xbb4c> │ │ │ │ - mov r1, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #44] @ da50 <__assert_fail@plt+0xbb50> │ │ │ │ - ldr r1, [pc, #44] @ da54 <__assert_fail@plt+0xbb54> │ │ │ │ - mov r0, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq pc, r0, r4, asr #28 │ │ │ │ - andeq lr, r0, r4, asr #30 │ │ │ │ - ldrdeq r0, [r1], -r8 │ │ │ │ - andeq r0, r1, r8, lsr #23 │ │ │ │ - ldrdeq pc, [r0], -r0 │ │ │ │ - andeq r0, r1, r0, ror fp │ │ │ │ - andeq r0, r1, r8, ror fp │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #148] @ daf8 <__assert_fail@plt+0xbbf8> │ │ │ │ - mov r0, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r4, r2 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dac0 <__assert_fail@plt+0xbbc0> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #108] @ dafc <__assert_fail@plt+0xbbfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne dac0 <__assert_fail@plt+0xbbc0> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b5c8 <__assert_fail@plt+0x96c8> │ │ │ │ - ldr r1, [pc, #80] @ db00 <__assert_fail@plt+0xbc00> │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl b5c8 <__assert_fail@plt+0x96c8> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #60] @ db04 <__assert_fail@plt+0xbc04> │ │ │ │ - ldr r1, [pc, #60] @ db08 <__assert_fail@plt+0xbc08> │ │ │ │ - mov r0, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r2, [pc, #44] @ db0c <__assert_fail@plt+0xbc0c> │ │ │ │ - ldr r1, [pc, #44] @ db10 <__assert_fail@plt+0xbc10> │ │ │ │ - mov r0, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq pc, r0, ip, ror #26 │ │ │ │ - andeq lr, r0, ip, ror #28 │ │ │ │ - strdeq r0, [r1], -r4 │ │ │ │ - andeq lr, r0, ip, lsr #28 │ │ │ │ - andeq pc, r0, r0, lsl #26 │ │ │ │ - strdeq pc, [r0], -r4 │ │ │ │ - @ instruction: 0x00010abc │ │ │ │ - bx lr │ │ │ │ - push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #324] @ dc68 <__assert_fail@plt+0xbd68> │ │ │ │ - mov r4, r0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dc1c <__assert_fail@plt+0xbd1c> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #288] @ dc6c <__assert_fail@plt+0xbd6c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - subs r7, r0, #0 │ │ │ │ - bne dc1c <__assert_fail@plt+0xbd1c> │ │ │ │ - ldr r5, [pc, #272] @ dc70 <__assert_fail@plt+0xbd70> │ │ │ │ - mov r0, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq db94 <__assert_fail@plt+0xbc94> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #236] @ dc74 <__assert_fail@plt+0xbd74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dc5c <__assert_fail@plt+0xbd5c> │ │ │ │ - ldr r5, [pc, #220] @ dc78 <__assert_fail@plt+0xbd78> │ │ │ │ - mov r0, r4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r5 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - cmn r0, #1 │ │ │ │ - bne dc28 <__assert_fail@plt+0xbd28> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq dc14 <__assert_fail@plt+0xbd14> │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq dc14 <__assert_fail@plt+0xbd14> │ │ │ │ - mov r5, #0 │ │ │ │ - mov r6, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl db18 <__assert_fail@plt+0xbc18> │ │ │ │ - cmn r0, #1 │ │ │ │ - mov r3, r0 │ │ │ │ - beq dc00 <__assert_fail@plt+0xbd00> │ │ │ │ - cmp r3, #2000 @ 0x7d0 │ │ │ │ - mov r0, r4 │ │ │ │ - addeq r6, r6, #1000 @ 0x3e8 │ │ │ │ - addeq r5, r5, #1 │ │ │ │ - beq dc00 <__assert_fail@plt+0xbd00> │ │ │ │ - bl db18 <__assert_fail@plt+0xbc18> │ │ │ │ - add r5, r5, #1 │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne dbcc <__assert_fail@plt+0xbccc> │ │ │ │ - cmp r5, #0 │ │ │ │ - bne dc44 <__assert_fail@plt+0xbd44> │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mvn r7, #0 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - add r0, r0, r0, lsl #2 │ │ │ │ - lsl r7, r0, #1 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 19a38 <__assert_fail@plt+0x17b38> │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - mov r7, #2000 @ 0x7d0 │ │ │ │ - mov r0, r7 │ │ │ │ - pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq pc, r0, ip, lsr #25 │ │ │ │ - @ instruction: 0x0000edb0 │ │ │ │ - andeq r0, r1, r4, asr #20 │ │ │ │ - andeq r0, r1, r4, lsl sl │ │ │ │ - andeq r0, r1, r0, lsl #20 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r6, [pc, #248] @ dd80 <__assert_fail@plt+0xbe80> │ │ │ │ - ldr r3, [pc, #248] @ dd84 <__assert_fail@plt+0xbe84> │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r6, r3] │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r3, [r3, #432] @ 0x1b0 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq dcb8 <__assert_fail@plt+0xbdb8> │ │ │ │ - bl db18 <__assert_fail@plt+0xbc18> │ │ │ │ - cmn r0, #1 │ │ │ │ - mov r4, r0 │ │ │ │ - beq dcf0 <__assert_fail@plt+0xbdf0> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #200] @ dd88 <__assert_fail@plt+0xbe88> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dcf0 <__assert_fail@plt+0xbdf0> │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #168] @ dd8c <__assert_fail@plt+0xbe8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq dd40 <__assert_fail@plt+0xbe40> │ │ │ │ - ldr r3, [pc, #152] @ dd90 <__assert_fail@plt+0xbe90> │ │ │ │ - mov r0, r5 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ - mov r1, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dd38 <__assert_fail@plt+0xbe38> │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - sub r0, r0, #1 │ │ │ │ - ldrb r3, [r0, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - beq dd38 <__assert_fail@plt+0xbe38> │ │ │ │ - cmp r3, #32 │ │ │ │ - beq dd1c <__assert_fail@plt+0xbe1c> │ │ │ │ - mvn r4, #0 │ │ │ │ - b dcb0 <__assert_fail@plt+0xbdb0> │ │ │ │ - mvn r4, #1 │ │ │ │ - b dcb0 <__assert_fail@plt+0xbdb0> │ │ │ │ - ldr r6, [pc, #76] @ dd94 <__assert_fail@plt+0xbe94> │ │ │ │ - mov r0, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dcb0 <__assert_fail@plt+0xbdb0> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #40] @ dd98 <__assert_fail@plt+0xbe98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r4, #2000 @ 0x7d0 │ │ │ │ - b dcb0 <__assert_fail@plt+0xbdb0> │ │ │ │ - andeq r9, r2, r0, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq pc, r0, r4, lsl fp @ │ │ │ │ - andeq lr, r0, r8, lsl ip │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r1, ip, asr r8 │ │ │ │ - andeq r0, r1, ip, lsr #16 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r4, [pc, #228] @ de8c <__assert_fail@plt+0xbf8c> │ │ │ │ - mov r5, r0 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq de80 <__assert_fail@plt+0xbf80> │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #192] @ de90 <__assert_fail@plt+0xbf90> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - subs r6, r0, #0 │ │ │ │ - bne de80 <__assert_fail@plt+0xbf80> │ │ │ │ - ldr r4, [pc, #176] @ de94 <__assert_fail@plt+0xbf94> │ │ │ │ - mov r0, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - cmn r0, #1 │ │ │ │ - bne de70 <__assert_fail@plt+0xbf70> │ │ │ │ - cmp r5, #0 │ │ │ │ - beq de54 <__assert_fail@plt+0xbf54> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - movne r5, r6 │ │ │ │ - beq de54 <__assert_fail@plt+0xbf54> │ │ │ │ - mov r0, r4 │ │ │ │ - bl db18 <__assert_fail@plt+0xbc18> │ │ │ │ - mov r3, r0 │ │ │ │ - cmn r3, #1 │ │ │ │ - mov r0, r4 │ │ │ │ - beq de34 <__assert_fail@plt+0xbf34> │ │ │ │ - bl dd9c <__assert_fail@plt+0xbe9c> │ │ │ │ - add r5, r5, #1 │ │ │ │ - add r6, r6, r0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne de10 <__assert_fail@plt+0xbf10> │ │ │ │ - cmp r5, #0 │ │ │ │ - bne de4c <__assert_fail@plt+0xbf4c> │ │ │ │ - mov r6, #10 │ │ │ │ - mov r0, r6 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #60] @ de98 <__assert_fail@plt+0xbf98> │ │ │ │ - mov r0, r5 │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r1, r4 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - cmn r0, #1 │ │ │ │ - beq de48 <__assert_fail@plt+0xbf48> │ │ │ │ - mov r1, r4 │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b d958 <__assert_fail@plt+0xba58> │ │ │ │ - mvn r6, #0 │ │ │ │ - mov r0, r6 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq pc, r0, r8, lsr #20 │ │ │ │ - andeq lr, r0, ip, lsr #22 │ │ │ │ - andeq r0, r1, r8, asr #15 │ │ │ │ - andeq r0, r1, r0, asr r7 │ │ │ │ - ldr r2, [pc, #476] @ e080 <__assert_fail@plt+0xc180> │ │ │ │ - ldr r3, [pc, #476] @ e084 <__assert_fail@plt+0xc184> │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub sp, sp, #20 │ │ │ │ - mov r9, r1 │ │ │ │ - ldr r1, [pc, #460] @ e088 <__assert_fail@plt+0xc188> │ │ │ │ - str r9, [sp, #4] │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - mov r3, #0 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - ldr r1, [pc, #428] @ e08c <__assert_fail@plt+0xc18c> │ │ │ │ - ldr r6, [pc, #428] @ e090 <__assert_fail@plt+0xc190> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl d958 <__assert_fail@plt+0xba58> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e054 <__assert_fail@plt+0xc154> │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #372] @ e094 <__assert_fail@plt+0xc194> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - subs fp, r0, #0 │ │ │ │ - bne e054 <__assert_fail@plt+0xc154> │ │ │ │ - cmp r4, #0 │ │ │ │ - beq e040 <__assert_fail@plt+0xc140> │ │ │ │ - ldr sl, [r4, #12] │ │ │ │ - cmp sl, #0 │ │ │ │ - beq e040 <__assert_fail@plt+0xc140> │ │ │ │ - mov r6, fp │ │ │ │ - mov r8, fp │ │ │ │ - add r9, sp, #8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r0, sl │ │ │ │ - bl de9c <__assert_fail@plt+0xbf9c> │ │ │ │ - cmn r0, #1 │ │ │ │ - beq df84 <__assert_fail@plt+0xc084> │ │ │ │ - cmp r0, #2000 @ 0x7d0 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - bne e02c <__assert_fail@plt+0xc12c> │ │ │ │ - cmn r3, #1 │ │ │ │ - addne r8, r8, r3 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r3, r3, r3, lsl #2 │ │ │ │ - add r6, r6, r3, lsl #2 │ │ │ │ - add fp, fp, #1 │ │ │ │ - ldr sl, [sl, #4] │ │ │ │ - cmp sl, #0 │ │ │ │ - bne df4c <__assert_fail@plt+0xc04c> │ │ │ │ - cmp fp, #0 │ │ │ │ - beq e040 <__assert_fail@plt+0xc140> │ │ │ │ - cmn r7, #1 │ │ │ │ - moveq r7, r8 │ │ │ │ - addne r7, r7, r8 │ │ │ │ - ldr sl, [pc, #236] @ e098 <__assert_fail@plt+0xc198> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r4 │ │ │ │ - str r7, [r3] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq dfe8 <__assert_fail@plt+0xc0e8> │ │ │ │ - mov r1, sl │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #192] @ e09c <__assert_fail@plt+0xc19c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e074 <__assert_fail@plt+0xc174> │ │ │ │ - cmn r5, #1 │ │ │ │ - bne e000 <__assert_fail@plt+0xc100> │ │ │ │ - mov r1, r8 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 19a38 <__assert_fail@plt+0x17b38> │ │ │ │ - mov r5, r0 │ │ │ │ - ldr r2, [pc, #152] @ e0a0 <__assert_fail@plt+0xc1a0> │ │ │ │ - ldr r3, [pc, #120] @ e084 <__assert_fail@plt+0xc184> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - eors r2, r3, r2 │ │ │ │ - bne e07c <__assert_fail@plt+0xc17c> │ │ │ │ - mov r0, r5 │ │ │ │ - add sp, sp, #20 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmn r3, #1 │ │ │ │ - mla r6, r0, r3, r6 │ │ │ │ - addne r8, r8, r3 │ │ │ │ - add fp, fp, #1 │ │ │ │ - b df84 <__assert_fail@plt+0xc084> │ │ │ │ - cmn r7, #1 │ │ │ │ - beq e064 <__assert_fail@plt+0xc164> │ │ │ │ - mov r6, #0 │ │ │ │ - mov r8, #1 │ │ │ │ - b dfa4 <__assert_fail@plt+0xc0a4> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - mvn r5, #0 │ │ │ │ - str r5, [r3] │ │ │ │ - b e000 <__assert_fail@plt+0xc100> │ │ │ │ - mov r7, #1 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r6, #0 │ │ │ │ - b dfa4 <__assert_fail@plt+0xc0a4> │ │ │ │ - mov r5, #2000 @ 0x7d0 │ │ │ │ - b e000 <__assert_fail@plt+0xc100> │ │ │ │ - bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r8, r2, r0, ror #30 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq r0, [r1], -ip │ │ │ │ - andeq r0, r1, ip, asr #13 │ │ │ │ - andeq pc, r0, ip, ror #17 │ │ │ │ - ldrdeq lr, [r0], -ip │ │ │ │ - strdeq r0, [r1], -r8 │ │ │ │ - andeq r0, r1, r0, asr #11 │ │ │ │ - andeq r8, r2, r0, lsl #28 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ - ldr r7, [pc, #116] @ e124 <__assert_fail@plt+0xc224> │ │ │ │ - ldr r6, [pc, #116] @ e128 <__assert_fail@plt+0xc228> │ │ │ │ - ldr r5, [pc, #116] @ e12c <__assert_fail@plt+0xc22c> │ │ │ │ - ldr r3, [pc, #116] @ e130 <__assert_fail@plt+0xc230> │ │ │ │ - sub sp, sp, #12 │ │ │ │ - mov r2, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r1, r2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r0, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r6, [sp] │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r4, [pc, #76] @ e134 <__assert_fail@plt+0xc234> │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r5 │ │ │ │ - bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #64] @ e138 <__assert_fail@plt+0xc238> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r6, [sp] │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - mov r1, r5 │ │ │ │ - mov r0, r4 │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, r6, r7, lr} │ │ │ │ - b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - strdeq r0, [r1], -r4 │ │ │ │ - strdeq ip, [r0], -ip @ │ │ │ │ - strdeq r0, [r1], -r4 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - andeq r0, r1, r8, lsl r5 │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr sl, [pc, #1068] @ e574 <__assert_fail@plt+0xc674> │ │ │ │ - sub sp, sp, #36 @ 0x24 │ │ │ │ - cmp r0, #2 │ │ │ │ - str r2, [sp, #24] │ │ │ │ - add sl, pc, sl │ │ │ │ - beq e4f0 <__assert_fail@plt+0xc5f0> │ │ │ │ - ldr r3, [pc, #1048] @ e578 <__assert_fail@plt+0xc678> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r1, [pc, #1040] @ e57c <__assert_fail@plt+0xc67c> │ │ │ │ - ldr r0, [sp, #28] │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1ba0 │ │ │ │ - mov r6, r0 │ │ │ │ - cmp r6, #0 │ │ │ │ - beq e524 <__assert_fail@plt+0xc624> │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r2, [pc, #1004] @ e580 <__assert_fail@plt+0xc680> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r9, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #984] @ e584 <__assert_fail@plt+0xc684> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #968] @ e588 <__assert_fail@plt+0xc688> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #952] @ e58c <__assert_fail@plt+0xc68c> │ │ │ │ - ldr r2, [pc, #952] @ e590 <__assert_fail@plt+0xc690> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #936] @ e594 <__assert_fail@plt+0xc694> │ │ │ │ - ldr r2, [pc, #936] @ e598 <__assert_fail@plt+0xc698> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #920] @ e59c <__assert_fail@plt+0xc69c> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #224 @ 0xe0 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #900] @ e5a0 <__assert_fail@plt+0xc6a0> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #300 @ 0x12c │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #880] @ e5a4 <__assert_fail@plt+0xc6a4> │ │ │ │ - ldr r2, [pc, #880] @ e5a8 <__assert_fail@plt+0xc6a8> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #864] @ e5ac <__assert_fail@plt+0xc6ac> │ │ │ │ - ldr r2, [pc, #864] @ e5b0 <__assert_fail@plt+0xc6b0> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #848] @ e5b4 <__assert_fail@plt+0xc6b4> │ │ │ │ - ldr r2, [pc, #848] @ e5b8 <__assert_fail@plt+0xc6b8> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #832] @ e5bc <__assert_fail@plt+0xc6bc> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #213 @ 0xd5 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r0, [pc, #812] @ e5c0 <__assert_fail@plt+0xc6c0> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #272 @ 0x110 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r2, [pc, #792] @ e5c4 <__assert_fail@plt+0xc6c4> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #776] @ e5c8 <__assert_fail@plt+0xc6c8> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #190 @ 0xbe │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - ldr r2, [pc, #756] @ e5cc <__assert_fail@plt+0xc6cc> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #740] @ e5d0 <__assert_fail@plt+0xc6d0> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r2, [pc, #724] @ e5d4 <__assert_fail@plt+0xc6d4> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r3, [pc, #708] @ e5d8 <__assert_fail@plt+0xc6d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - ldr r3, [pc, #700] @ e5dc <__assert_fail@plt+0xc6dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [pc, #692] @ e5e0 <__assert_fail@plt+0xc6e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - cmp r9, r0 │ │ │ │ - movhi r0, #0 │ │ │ │ - movls r0, #1 │ │ │ │ - cmp r4, #0 │ │ │ │ - moveq r0, #0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e4a4 <__assert_fail@plt+0xc5a4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r2, [pc, #640] @ e5e4 <__assert_fail@plt+0xc6e4> │ │ │ │ - ldr r7, [sl, r2] │ │ │ │ - mov r1, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - sub r5, r5, r9 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e450 <__assert_fail@plt+0xc550> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - mov r7, r0 │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ - mov r8, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ - cmp r5, #0 │ │ │ │ - movgt fp, #0 │ │ │ │ - mov r7, r0 │ │ │ │ - ble e3d4 <__assert_fail@plt+0xc4d4> │ │ │ │ - add fp, fp, #1 │ │ │ │ - mov r1, r6 │ │ │ │ - mov r0, #9 │ │ │ │ - bl 1e34 │ │ │ │ - cmp r5, fp │ │ │ │ - bne e3bc <__assert_fail@plt+0xc4bc> │ │ │ │ - add r3, r5, r5, lsl #2 │ │ │ │ - add r5, r5, r3, lsl #1 │ │ │ │ - cmp r8, #0 │ │ │ │ - lsl r5, r5, #1 │ │ │ │ - beq e400 <__assert_fail@plt+0xc500> │ │ │ │ - ldr r1, [pc, #504] @ e5e8 <__assert_fail@plt+0xc6e8> │ │ │ │ - mov r0, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b64 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e458 <__assert_fail@plt+0xc558> │ │ │ │ - ldr r2, [pc, #484] @ e5ec <__assert_fail@plt+0xc6ec> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - str r7, [sp] │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - mov r0, r7 │ │ │ │ - bl 1be8 │ │ │ │ - ldr r5, [r4] │ │ │ │ - cmp r5, #0 │ │ │ │ - beq e440 <__assert_fail@plt+0xc540> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ - cmp r5, r0 │ │ │ │ - beq e540 <__assert_fail@plt+0xc640> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ - mov r4, r0 │ │ │ │ - b e330 <__assert_fail@plt+0xc430> │ │ │ │ - ldr r7, [sp, #20] │ │ │ │ - b e390 <__assert_fail@plt+0xc490> │ │ │ │ - ldr r1, [pc, #400] @ e5f0 <__assert_fail@plt+0xc6f0> │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e55c <__assert_fail@plt+0xc65c> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - cmp r3, #121 @ 0x79 │ │ │ │ - beq e568 <__assert_fail@plt+0xc668> │ │ │ │ - ldr r3, [pc, #368] @ e5f4 <__assert_fail@plt+0xc6f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, #364] @ e5f8 <__assert_fail@plt+0xc6f8> │ │ │ │ - stm sp, {r3, r7} │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, #1 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - b e41c <__assert_fail@plt+0xc51c> │ │ │ │ - ldr r2, [pc, #336] @ e5fc <__assert_fail@plt+0xc6fc> │ │ │ │ - mov r1, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r0, [pc, #320] @ e600 <__assert_fail@plt+0xc700> │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r3, [pc, #308] @ e604 <__assert_fail@plt+0xc704> │ │ │ │ - ldr r3, [sl, r3] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, r6 │ │ │ │ - beq e4e4 <__assert_fail@plt+0xc5e4> │ │ │ │ - mov r0, r6 │ │ │ │ - bl 1e1c │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - str r2, [sp, #28] │ │ │ │ - ldrb r3, [r2] │ │ │ │ - cmp r3, #45 @ 0x2d │ │ │ │ - bne e164 <__assert_fail@plt+0xc264> │ │ │ │ - ldrb r3, [r2, #1] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne e164 <__assert_fail@plt+0xc264> │ │ │ │ - ldr r3, [pc, #236] @ e604 <__assert_fail@plt+0xc704> │ │ │ │ - ldr r3, [sl, r3] │ │ │ │ - ldr r6, [r3] │ │ │ │ - cmp r6, #0 │ │ │ │ - bne e180 <__assert_fail@plt+0xc280> │ │ │ │ - ldr r0, [pc, #220] @ e608 <__assert_fail@plt+0xc708> │ │ │ │ - ldr r1, [sp, #28] │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r0, [sp, #24] │ │ │ │ - add sp, sp, #36 @ 0x24 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #196] @ e60c <__assert_fail@plt+0xc70c> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, #3 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1c9c │ │ │ │ - b e440 <__assert_fail@plt+0xc540> │ │ │ │ - ldr r3, [pc, #172] @ e610 <__assert_fail@plt+0xc710> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e484 <__assert_fail@plt+0xc584> │ │ │ │ - ldr r3, [pc, #164] @ e614 <__assert_fail@plt+0xc714> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b e484 <__assert_fail@plt+0xc584> │ │ │ │ - @ instruction: 0x00028cb8 │ │ │ │ - andeq ip, r0, r4, ror #30 │ │ │ │ - andeq ip, r0, r4, asr #13 │ │ │ │ - @ instruction: 0x000104bc │ │ │ │ - andeq r0, r1, r0, lsl #12 │ │ │ │ - muleq r1, r0, r7 │ │ │ │ - andeq r0, r1, ip, lsl #18 │ │ │ │ - andeq r0, r0, r1, ror r1 │ │ │ │ - andeq r0, r1, r8, ror #20 │ │ │ │ - andeq r0, r0, lr, lsr r1 │ │ │ │ - muleq r1, r0, fp │ │ │ │ - andeq r0, r1, ip, asr ip │ │ │ │ - andeq r0, r1, r4, ror sp │ │ │ │ - andeq r0, r0, r6, lsr #2 │ │ │ │ - andeq r0, r1, r4, lsl #29 │ │ │ │ - andeq r0, r0, r6, lsr r1 │ │ │ │ - andeq r0, r1, r4, lsr #31 │ │ │ │ - andeq r0, r0, fp, lsr #2 │ │ │ │ - strheq r1, [r1], -r8 │ │ │ │ - andeq r1, r1, r8, ror r1 │ │ │ │ - andeq r1, r1, ip, ror r2 │ │ │ │ - andeq r1, r1, r0, asr r4 │ │ │ │ - andeq r1, r1, r0, lsl #10 │ │ │ │ - @ instruction: 0x000116bc │ │ │ │ - andeq r1, r1, r8, ror #13 │ │ │ │ - @ instruction: 0x0000cdb0 │ │ │ │ - @ instruction: 0x0000f4b4 │ │ │ │ - @ instruction: 0x00028fb8 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq lr, r0, r8, lsl #10 │ │ │ │ - andeq r1, r1, ip, lsl #13 │ │ │ │ - andeq r0, r1, r4, asr #2 │ │ │ │ - muleq r1, r8, r1 │ │ │ │ - andeq r1, r1, r4, ror #11 │ │ │ │ - andeq r1, r1, ip, lsl #12 │ │ │ │ - andeq r1, r1, r4, lsl r6 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - strdeq r0, [r1], -ip │ │ │ │ - andeq r1, r1, r4, ror #10 │ │ │ │ - strheq r0, [r1], -r8 │ │ │ │ - strheq r0, [r1], -r4 │ │ │ │ - ldr r3, [pc, #68] @ e664 <__assert_fail@plt+0xc764> │ │ │ │ - push {r4, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ e668 <__assert_fail@plt+0xc768> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ e66c <__assert_fail@plt+0xc76c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ e670 <__assert_fail@plt+0xc770> │ │ │ │ - mov r0, r4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq ip, r0, r0, lsl #15 │ │ │ │ - andeq r1, r1, r8, asr #9 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - @ instruction: 0x000114b4 │ │ │ │ - ldr r3, [pc, #80] @ e6cc <__assert_fail@plt+0xc7cc> │ │ │ │ - cmp r0, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r4, r2 │ │ │ │ - ble e6ac <__assert_fail@plt+0xc7ac> │ │ │ │ - ldr r2, [pc, #60] @ e6d0 <__assert_fail@plt+0xc7d0> │ │ │ │ - mov r5, r1 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ - ldr r3, [r3] │ │ │ │ - cmp r3, #0 │ │ │ │ - bne e6b4 <__assert_fail@plt+0xc7b4> │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - bl 1d20 │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl 1d20 │ │ │ │ - bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ - mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq r8, r2, r8, lsl #15 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - ldr ip, [pc, #940] @ ea88 <__assert_fail@plt+0xcb88> │ │ │ │ - ldr r3, [pc, #940] @ ea8c <__assert_fail@plt+0xcb8c> │ │ │ │ - add ip, pc, ip │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - sub sp, sp, #732 @ 0x2dc │ │ │ │ - ldr r3, [ip, r3] │ │ │ │ - mov r1, #0 │ │ │ │ - mov r4, r0 │ │ │ │ - mov r2, #508 @ 0x1fc │ │ │ │ - ldr r5, [pc, #912] @ ea90 <__assert_fail@plt+0xcb90> │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #724] @ 0x2d4 │ │ │ │ - mov r3, #0 │ │ │ │ - str r1, [sp, #212] @ 0xd4 │ │ │ │ - bl 1dc8 │ │ │ │ - ldr r2, [pc, #888] @ ea94 <__assert_fail@plt+0xcb94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r3, [pc, #884] @ ea98 <__assert_fail@plt+0xcb98> │ │ │ │ - ldr r7, [r5, r2] │ │ │ │ - ldr r3, [r5, r3] │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r6, [r3] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e7f0 <__assert_fail@plt+0xc8f0> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - mov r2, #5 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r0, [pc, #832] @ ea9c <__assert_fail@plt+0xcb9c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1ea0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne e7f0 <__assert_fail@plt+0xc8f0> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e8ec <__assert_fail@plt+0xc9ec> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - add r0, r0, #5 │ │ │ │ - ldr r3, [pc, #780] @ eaa0 <__assert_fail@plt+0xcba0> │ │ │ │ - str r0, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - mov r1, #1 │ │ │ │ - add r0, sp, #212 @ 0xd4 │ │ │ │ - bl 1dbc <__sprintf_chk@plt> │ │ │ │ - ldrb r3, [sp, #212] @ 0xd4 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq ea64 <__assert_fail@plt+0xcb64> │ │ │ │ - cmp r6, #0 │ │ │ │ - bne ea4c <__assert_fail@plt+0xcb4c> │ │ │ │ - add r0, sp, #212 @ 0xd4 │ │ │ │ - bl 1d20 │ │ │ │ - ldr r2, [pc, #728] @ eaa4 <__assert_fail@plt+0xcba4> │ │ │ │ - ldr r3, [pc, #700] @ ea8c <__assert_fail@plt+0xcb8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #724] @ 0x2d4 │ │ │ │ - eors r2, r3, r2 │ │ │ │ - bne ea84 <__assert_fail@plt+0xcb84> │ │ │ │ - mov r0, r6 │ │ │ │ - add sp, sp, #732 @ 0x2dc │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e8fc <__assert_fail@plt+0xc9fc> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r1, [pc, #656] @ eaa8 <__assert_fail@plt+0xcba8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b40 │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq e8fc <__assert_fail@plt+0xc9fc> │ │ │ │ - ldrb r4, [r5] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq ea6c <__assert_fail@plt+0xcb6c> │ │ │ │ - bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - add r7, sp, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r0] │ │ │ │ - b e854 <__assert_fail@plt+0xc954> │ │ │ │ - strb r4, [r2], #1 │ │ │ │ - ldrb r4, [r5, #1]! │ │ │ │ - cmp r4, #0 │ │ │ │ - beq e864 <__assert_fail@plt+0xc964> │ │ │ │ - lsl r3, r4, #1 │ │ │ │ - ldrh r3, [r1, r3] │ │ │ │ - tst r3, #8192 @ 0x2000 │ │ │ │ - beq e844 <__assert_fail@plt+0xc944> │ │ │ │ - ldr r5, [pc, #576] @ eaac <__assert_fail@plt+0xcbac> │ │ │ │ - mov r1, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldrb r3, [r5] │ │ │ │ - strb r1, [r2] │ │ │ │ - cmp r3, r1 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - add r8, sp, #212 @ 0xd4 │ │ │ │ - add r5, r5, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r4, r8 │ │ │ │ - b e8a8 <__assert_fail@plt+0xc9a8> │ │ │ │ - strb r3, [r4] │ │ │ │ - ldrb r3, [r5], #1 │ │ │ │ - strb r2, [r4, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ - bne e894 <__assert_fail@plt+0xc994> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1d80 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - add r0, r4, r0 │ │ │ │ - bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ - mov r1, r5 │ │ │ │ - sub r2, r4, r0 │ │ │ │ - add r2, r2, #512 @ 0x200 │ │ │ │ - bl 1ccc <__strcpy_chk@plt> │ │ │ │ - ldr r0, [pc, #464] @ eab0 <__assert_fail@plt+0xcbb0> │ │ │ │ - mov r1, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - ldr r0, [pc, #448] @ eab4 <__assert_fail@plt+0xcbb4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #5 │ │ │ │ - b e78c <__assert_fail@plt+0xc88c> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - mov r1, #64 @ 0x40 │ │ │ │ - bl 1d8c │ │ │ │ - subs r5, r0, #0 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - ldr r9, [pc, #388] @ eab8 <__assert_fail@plt+0xcbb8> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b e954 <__assert_fail@plt+0xca54> │ │ │ │ - bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - lsl r3, r8, #1 │ │ │ │ - ldr r2, [r0] │ │ │ │ - ldrh r3, [r2, r3] │ │ │ │ - tst r3, #8192 @ 0x2000 │ │ │ │ - bne e984 <__assert_fail@plt+0xca84> │ │ │ │ - sub r5, r5, #1 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r0, #0 │ │ │ │ - moveq r0, r9 │ │ │ │ - beq e978 <__assert_fail@plt+0xca78> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - cmp r5, r0 │ │ │ │ - ldrb r8, [r5] │ │ │ │ - bhi e938 <__assert_fail@plt+0xca38> │ │ │ │ - cmp r8, #0 │ │ │ │ - beq ea78 <__assert_fail@plt+0xcb78> │ │ │ │ - bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - add r7, sp, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r1, [r0] │ │ │ │ - b e9b0 <__assert_fail@plt+0xcab0> │ │ │ │ - strb r8, [r2], #1 │ │ │ │ - ldrb r8, [r5, #1]! │ │ │ │ - cmp r8, #0 │ │ │ │ - beq e9c0 <__assert_fail@plt+0xcac0> │ │ │ │ - lsl r3, r8, #1 │ │ │ │ - ldrh r3, [r1, r3] │ │ │ │ - tst r3, #8192 @ 0x2000 │ │ │ │ - beq e9a0 <__assert_fail@plt+0xcaa0> │ │ │ │ - ldr r5, [pc, #244] @ eabc <__assert_fail@plt+0xcbbc> │ │ │ │ - mov r1, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldrb r3, [r5, #256] @ 0x100 │ │ │ │ - strb r1, [r2] │ │ │ │ - cmp r3, r1 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - add r5, r5, #256 @ 0x100 │ │ │ │ - add r8, sp, #212 @ 0xd4 │ │ │ │ - add r5, r5, #1 │ │ │ │ - mov r2, r1 │ │ │ │ - mov r4, r8 │ │ │ │ - b ea08 <__assert_fail@plt+0xcb08> │ │ │ │ - strb r3, [r4] │ │ │ │ - ldrb r3, [r5], #1 │ │ │ │ - strb r2, [r4, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - beq e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ - bne e9f4 <__assert_fail@plt+0xcaf4> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1d80 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, #512 @ 0x200 │ │ │ │ - add r0, r4, r0 │ │ │ │ - bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ - mov r1, r5 │ │ │ │ - sub r2, r4, r0 │ │ │ │ - add r2, r2, #512 @ 0x200 │ │ │ │ - bl 1ccc <__strcpy_chk@plt> │ │ │ │ - ldr r0, [pc, #128] @ eac0 <__assert_fail@plt+0xcbc0> │ │ │ │ - mov r1, r8 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b e7a8 <__assert_fail@plt+0xc8a8> │ │ │ │ - bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ - add r0, sp, #212 @ 0xd4 │ │ │ │ - bl 1d20 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ - b e7c4 <__assert_fail@plt+0xc8c4> │ │ │ │ - mvn r6, #0 │ │ │ │ - b e7c4 <__assert_fail@plt+0xc8c4> │ │ │ │ - add r7, sp, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - b e864 <__assert_fail@plt+0xc964> │ │ │ │ - add r7, sp, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - b e9c0 <__assert_fail@plt+0xcac0> │ │ │ │ - bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r8, r2, ip, lsr #14 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - strdeq r8, [r2], -r0 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - andeq r1, r1, r4, asr r4 │ │ │ │ - andeq r1, r1, r0, lsr #8 │ │ │ │ - andeq r8, r2, ip, lsr r6 │ │ │ │ - @ instruction: 0x000113b8 │ │ │ │ - @ instruction: 0x00028ab8 │ │ │ │ - strdeq r1, [r1], -r4 │ │ │ │ - ldrdeq ip, [r0], -r0 │ │ │ │ - muleq r0, r0, r7 │ │ │ │ - andeq r8, r2, ip, asr r9 │ │ │ │ - muleq r1, r4, r1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - subs r5, r2, #0 │ │ │ │ - beq eb04 <__assert_fail@plt+0xcc04> │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ - cmp r4, #0 │ │ │ │ - bne eaec <__assert_fail@plt+0xcbec> │ │ │ │ - b eb04 <__assert_fail@plt+0xcc04> │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ - cmp r4, #0 │ │ │ │ - beq eb04 <__assert_fail@plt+0xcc04> │ │ │ │ - mov r0, r4 │ │ │ │ - bl e6d4 <__assert_fail@plt+0xc7d4> │ │ │ │ - cmp r0, #0 │ │ │ │ - bne eae0 <__assert_fail@plt+0xcbe0> │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - mov r0, r5 │ │ │ │ - bl e6d4 <__assert_fail@plt+0xc7d4> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq eafc <__assert_fail@plt+0xcbfc> │ │ │ │ - ldr r0, [pc, #12] @ eb28 <__assert_fail@plt+0xcc28> │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - mov r0, r5 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r1, [r1], -r0 │ │ │ │ - ldr r3, [pc, #188] @ ebf0 <__assert_fail@plt+0xccf0> │ │ │ │ - push {r4, r5, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub sp, sp, #12 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r0, [pc, #172] @ ebf4 <__assert_fail@plt+0xccf4> │ │ │ │ - ldr r3, [pc, #172] @ ebf8 <__assert_fail@plt+0xccf8> │ │ │ │ - mov r2, #0 │ │ │ │ - mov r1, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #152] @ ebfc <__assert_fail@plt+0xccfc> │ │ │ │ - ldr r5, [pc, #152] @ ec00 <__assert_fail@plt+0xcd00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #144] @ ec04 <__assert_fail@plt+0xcd04> │ │ │ │ - mov r2, #0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - mov r1, r2 │ │ │ │ - mov r0, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #120] @ ec08 <__assert_fail@plt+0xcd08> │ │ │ │ - mov r0, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r4, [pc, #108] @ ec0c <__assert_fail@plt+0xcd0c> │ │ │ │ - ldr r1, [pc, #108] @ ec10 <__assert_fail@plt+0xcd10> │ │ │ │ - ldr r0, [pc, #108] @ ec14 <__assert_fail@plt+0xcd14> │ │ │ │ - add r4, pc, r4 │ │ │ │ - mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - mov r2, r4 │ │ │ │ - str r1, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, r3 │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #76] @ ec18 <__assert_fail@plt+0xcd18> │ │ │ │ - ldr r0, [pc, #76] @ ec1c <__assert_fail@plt+0xcd1c> │ │ │ │ - mov r3, #0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sp] │ │ │ │ - add r2, r4, #256 @ 0x100 │ │ │ │ - mov r1, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - add sp, sp, #12 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ - andeq r1, r1, ip, asr #1 │ │ │ │ - andeq r1, r1, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - andeq ip, r0, ip, asr r5 │ │ │ │ - muleq r1, ip, r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - andeq r1, r1, r8, lsl #1 │ │ │ │ - andeq r8, r2, r0, lsl #15 │ │ │ │ - andeq r1, r1, r4, lsl #4 │ │ │ │ - andeq r1, r1, ip, ror #3 │ │ │ │ - andeq r1, r1, r4, lsr r2 │ │ │ │ - andeq r1, r1, r4, lsl r2 │ │ │ │ + andeq r1, r1, r4, lsr fp │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ bl 1d80 │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq ec58 <__assert_fail@plt+0xcd58> │ │ │ │ + beq e1e4 <__assert_fail@plt+0xc2e4> │ │ │ │ add r2, r4, r3 │ │ │ │ - b ec44 <__assert_fail@plt+0xcd44> │ │ │ │ + b e1d0 <__assert_fail@plt+0xc2d0> │ │ │ │ subs r3, r3, #1 │ │ │ │ - beq ec58 <__assert_fail@plt+0xcd58> │ │ │ │ + beq e1e4 <__assert_fail@plt+0xc2e4> │ │ │ │ ldrb r1, [r2, #-1]! │ │ │ │ cmp r1, #47 @ 0x2f │ │ │ │ - bne ec3c <__assert_fail@plt+0xcd3c> │ │ │ │ + bne e1c8 <__assert_fail@plt+0xc2c8> │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r4, r3] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #60] @ eca4 <__assert_fail@plt+0xcda4> │ │ │ │ - ldr r1, [pc, #60] @ eca8 <__assert_fail@plt+0xcda8> │ │ │ │ + ldr r3, [pc, #60] @ e230 <__assert_fail@plt+0xc330> │ │ │ │ + ldr r1, [pc, #60] @ e234 <__assert_fail@plt+0xc334> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r3, r1] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ ldr r6, [r5] │ │ │ │ - bl c660 <__assert_fail@plt+0xa760> │ │ │ │ - bl ec20 <__assert_fail@plt+0xcd20> │ │ │ │ + bl ed94 <__assert_fail@plt+0xce94> │ │ │ │ + bl e1ac <__assert_fail@plt+0xc2ac> │ │ │ │ blx r6 │ │ │ │ - ldr r0, [pc, #24] @ ecac <__assert_fail@plt+0xcdac> │ │ │ │ + ldr r0, [pc, #24] @ e238 <__assert_fail@plt+0xc338> │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r8, r2, r0, lsr #3 │ │ │ │ + andeq r8, r2, r4, lsl ip │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r0, r1, ip, ror r7 │ │ │ │ + andeq r0, r1, r0, lsr ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r0, r2 │ │ │ │ mov r6, r2 │ │ │ │ - bl 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ + bl 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ mov r4, r0 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r2, [pc, #164] @ ed74 <__assert_fail@plt+0xce74> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r2, [pc, #164] @ e300 <__assert_fail@plt+0xc400> │ │ │ │ cmp r4, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ - beq ed6c <__assert_fail@plt+0xce6c> │ │ │ │ - ldr r3, [pc, #152] @ ed78 <__assert_fail@plt+0xce78> │ │ │ │ - ldr r9, [pc, #152] @ ed7c <__assert_fail@plt+0xce7c> │ │ │ │ - ldr r8, [pc, #152] @ ed80 <__assert_fail@plt+0xce80> │ │ │ │ - ldr r7, [pc, #152] @ ed84 <__assert_fail@plt+0xce84> │ │ │ │ + beq e2f8 <__assert_fail@plt+0xc3f8> │ │ │ │ + ldr r3, [pc, #152] @ e304 <__assert_fail@plt+0xc404> │ │ │ │ + ldr r9, [pc, #152] @ e308 <__assert_fail@plt+0xc408> │ │ │ │ + ldr r8, [pc, #152] @ e30c <__assert_fail@plt+0xc40c> │ │ │ │ + ldr r7, [pc, #152] @ e310 <__assert_fail@plt+0xc410> │ │ │ │ ldr r5, [r2, r3] │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b ed18 <__assert_fail@plt+0xce18> │ │ │ │ - ldr r0, [pc, #132] @ ed88 <__assert_fail@plt+0xce88> │ │ │ │ + b e2a4 <__assert_fail@plt+0xc3a4> │ │ │ │ + ldr r0, [pc, #132] @ e314 <__assert_fail@plt+0xc414> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq ed6c <__assert_fail@plt+0xce6c> │ │ │ │ + beq e2f8 <__assert_fail@plt+0xc3f8> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r9 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - beq ed44 <__assert_fail@plt+0xce44> │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + beq e2d0 <__assert_fail@plt+0xc3d0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ - ldr r3, [pc, #60] @ ed8c <__assert_fail@plt+0xce8c> │ │ │ │ + ldr r3, [pc, #60] @ e318 <__assert_fail@plt+0xc418> │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, r8 │ │ │ │ moveq r2, r7 │ │ │ │ cmp r6, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldreq r3, [pc, #40] @ ed90 <__assert_fail@plt+0xce90> │ │ │ │ + ldreq r3, [pc, #40] @ e31c <__assert_fail@plt+0xc41c> │ │ │ │ addeq r3, pc, r3 │ │ │ │ - b ecfc <__assert_fail@plt+0xcdfc> │ │ │ │ + b e288 <__assert_fail@plt+0xc388> │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - andeq r8, r2, r8, lsr r1 │ │ │ │ + andeq r8, r2, ip, lsr #23 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldrdeq ip, [r0], -r4 │ │ │ │ - andeq r1, r1, ip, ror #2 │ │ │ │ - andeq ip, r0, ip, asr #7 │ │ │ │ - andeq r1, r1, r0, ror #2 │ │ │ │ - andeq ip, r0, r4, ror #6 │ │ │ │ - andeq ip, r0, r8, rrx │ │ │ │ + andeq ip, r0, r8, asr #28 │ │ │ │ + andeq r1, r1, r0, asr #21 │ │ │ │ + andeq ip, r0, r0, asr #28 │ │ │ │ + @ instruction: 0x00011ab4 │ │ │ │ + ldrdeq ip, [r0], -r8 │ │ │ │ + ldrdeq ip, [r0], -ip @ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #164] @ ee44 <__assert_fail@plt+0xcf44> │ │ │ │ + ldr r5, [pc, #164] @ e3d0 <__assert_fail@plt+0xc4d0> │ │ │ │ cmp r0, #1 │ │ │ │ mov r4, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq ee38 <__assert_fail@plt+0xcf38> │ │ │ │ + beq e3c4 <__assert_fail@plt+0xc4c4> │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r1] │ │ │ │ subs r3, r3, #46 @ 0x2e │ │ │ │ - beq ee18 <__assert_fail@plt+0xcf18> │ │ │ │ + beq e3a4 <__assert_fail@plt+0xc4a4> │ │ │ │ subs r2, r4, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, r2 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne ee28 <__assert_fail@plt+0xcf28> │ │ │ │ + bne e3b4 <__assert_fail@plt+0xc4b4> │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl c378 <__assert_fail@plt+0xa478> │ │ │ │ + bl eaac <__assert_fail@plt+0xcbac> │ │ │ │ cmp r0, #0 │ │ │ │ - beq edf8 <__assert_fail@plt+0xcef8> │ │ │ │ + beq e384 <__assert_fail@plt+0xc484> │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #72] @ ee48 <__assert_fail@plt+0xcf48> │ │ │ │ - ldr r0, [pc, #72] @ ee4c <__assert_fail@plt+0xcf4c> │ │ │ │ + ldr r3, [pc, #72] @ e3d4 <__assert_fail@plt+0xc4d4> │ │ │ │ + ldr r0, [pc, #72] @ e3d8 <__assert_fail@plt+0xc4d8> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ subs r3, r3, #46 @ 0x2e │ │ │ │ ldrbeq r3, [r1, #2] │ │ │ │ - b edbc <__assert_fail@plt+0xcebc> │ │ │ │ + b e348 <__assert_fail@plt+0xc448> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - b edd8 <__assert_fail@plt+0xced8> │ │ │ │ + b e364 <__assert_fail@plt+0xc464> │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, r2 │ │ │ │ - b 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - andeq r8, r2, r4, rrx │ │ │ │ + b 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + ldrdeq r8, [r2], -r8 @ │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r1, r1, ip, rrx │ │ │ │ + andeq r1, r1, r0, asr #19 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r7, [pc, #176] @ ef0c <__assert_fail@plt+0xd00c> │ │ │ │ + ldr r7, [pc, #176] @ e498 <__assert_fail@plt+0xc598> │ │ │ │ cmp r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq eecc <__assert_fail@plt+0xcfcc> │ │ │ │ + beq e458 <__assert_fail@plt+0xc558> │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 13fcc <__assert_fail@plt+0x120cc> │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq eeec <__assert_fail@plt+0xcfec> │ │ │ │ + beq e478 <__assert_fail@plt+0xc578> │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq eee4 <__assert_fail@plt+0xcfe4> │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + beq e470 <__assert_fail@plt+0xc570> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ cmp r5, #2 │ │ │ │ - ldr r3, [pc, #112] @ ef10 <__assert_fail@plt+0xd010> │ │ │ │ - beq eeb4 <__assert_fail@plt+0xcfb4> │ │ │ │ + ldr r3, [pc, #112] @ e49c <__assert_fail@plt+0xc59c> │ │ │ │ + beq e440 <__assert_fail@plt+0xc540> │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r1, [r7, r3] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r2, [pc, #88] @ ef14 <__assert_fail@plt+0xd014> │ │ │ │ + ldr r2, [pc, #88] @ e4a0 <__assert_fail@plt+0xc5a0> │ │ │ │ ldr r1, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r0, [pc, #68] @ ef18 <__assert_fail@plt+0xd018> │ │ │ │ + ldr r0, [pc, #68] @ e4a4 <__assert_fail@plt+0xc5a4> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ - b ee94 <__assert_fail@plt+0xcf94> │ │ │ │ - ldr r3, [pc, #40] @ ef1c <__assert_fail@plt+0xd01c> │ │ │ │ - ldr r0, [pc, #40] @ ef20 <__assert_fail@plt+0xd020> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ + b e420 <__assert_fail@plt+0xc520> │ │ │ │ + ldr r3, [pc, #40] @ e4a8 <__assert_fail@plt+0xc5a8> │ │ │ │ + ldr r0, [pc, #40] @ e4ac <__assert_fail@plt+0xc5ac> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r7, r2, r4, lsr #31 │ │ │ │ + andeq r8, r2, r8, lsl sl │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq ip, r0, r4, lsl #4 │ │ │ │ - andeq r0, r1, ip, lsr #31 │ │ │ │ + andeq ip, r0, r8, ror ip │ │ │ │ + andeq r1, r1, r0, lsl #18 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r0, r1, ip, lsr #31 │ │ │ │ + andeq r1, r1, r0, lsl #18 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #108] @ ef9c <__assert_fail@plt+0xd09c> │ │ │ │ + ldr r5, [pc, #108] @ e528 <__assert_fail@plt+0xc628> │ │ │ │ cmp r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq ef84 <__assert_fail@plt+0xd084> │ │ │ │ + beq e510 <__assert_fail@plt+0xc610> │ │ │ │ cmp r0, #2 │ │ │ │ - bne ef60 <__assert_fail@plt+0xd060> │ │ │ │ - ldr r3, [pc, #80] @ efa0 <__assert_fail@plt+0xd0a0> │ │ │ │ - ldr r0, [pc, #80] @ efa4 <__assert_fail@plt+0xd0a4> │ │ │ │ + bne e4ec <__assert_fail@plt+0xc5ec> │ │ │ │ + ldr r3, [pc, #80] @ e52c <__assert_fail@plt+0xc62c> │ │ │ │ + ldr r0, [pc, #80] @ e530 <__assert_fail@plt+0xc630> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - ldr r3, [pc, #52] @ efa8 <__assert_fail@plt+0xd0a8> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + ldr r3, [pc, #52] @ e534 <__assert_fail@plt+0xc634> │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r1, [r5, r3] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #32] @ efac <__assert_fail@plt+0xd0ac> │ │ │ │ + ldr r0, [pc, #32] @ e538 <__assert_fail@plt+0xc638> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r7, [r2], -r0 │ │ │ │ + andeq r8, r2, r4, asr #18 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r0, r1, r4, lsl #31 │ │ │ │ + ldrdeq r1, [r1], -r8 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r1, r4, lsr pc │ │ │ │ + andeq r1, r1, r8, lsl #17 │ │ │ │ push {r4, lr} │ │ │ │ subs r4, r0, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [r0] │ │ │ │ mov lr, r2 │ │ │ │ ldrb r1, [r2], #1 │ │ │ │ lsl r3, r1, #1 │ │ │ │ ldrh r3, [ip, r3] │ │ │ │ ands r3, r3, #8192 @ 0x2000 │ │ │ │ - bne efc8 <__assert_fail@plt+0xd0c8> │ │ │ │ + bne e554 <__assert_fail@plt+0xc654> │ │ │ │ cmp r1, #35 @ 0x23 │ │ │ │ strbeq r3, [r4] │ │ │ │ ldrbeq r1, [lr] │ │ │ │ cmp r1, #0 │ │ │ │ strbeq r1, [r4] │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #324] @ f144 <__assert_fail@plt+0xd244> │ │ │ │ + ldr r2, [pc, #324] @ e6d0 <__assert_fail@plt+0xc7d0> │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r4, [r2] │ │ │ │ - ldr r3, [pc, #312] @ f148 <__assert_fail@plt+0xd248> │ │ │ │ + ldr r3, [pc, #312] @ e6d4 <__assert_fail@plt+0xc7d4> │ │ │ │ cmp r4, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ - beq f024 <__assert_fail@plt+0xd124> │ │ │ │ + beq e5b0 <__assert_fail@plt+0xc6b0> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #288] @ f14c <__assert_fail@plt+0xd24c> │ │ │ │ + ldr r1, [pc, #288] @ e6d8 <__assert_fail@plt+0xc7d8> │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r2] │ │ │ │ - ldr r7, [pc, #280] @ f150 <__assert_fail@plt+0xd250> │ │ │ │ - ldr r2, [pc, #280] @ f154 <__assert_fail@plt+0xd254> │ │ │ │ - ldr ip, [pc, #280] @ f158 <__assert_fail@plt+0xd258> │ │ │ │ + ldr r7, [pc, #280] @ e6dc <__assert_fail@plt+0xc7dc> │ │ │ │ + ldr r2, [pc, #280] @ e6e0 <__assert_fail@plt+0xc7e0> │ │ │ │ + ldr ip, [pc, #280] @ e6e4 <__assert_fail@plt+0xc7e4> │ │ │ │ ldr lr, [r3, r1] │ │ │ │ - ldr r3, [pc, #276] @ f15c <__assert_fail@plt+0xd25c> │ │ │ │ + ldr r3, [pc, #276] @ e6e8 <__assert_fail@plt+0xc7e8> │ │ │ │ add ip, pc, ip │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r7 │ │ │ │ str ip, [lr] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r6, [pc, #240] @ f160 <__assert_fail@plt+0xd260> │ │ │ │ + ldr r6, [pc, #240] @ e6ec <__assert_fail@plt+0xc7ec> │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #236] @ f164 <__assert_fail@plt+0xd264> │ │ │ │ - ldr r0, [pc, #236] @ f168 <__assert_fail@plt+0xd268> │ │ │ │ + ldr r3, [pc, #236] @ e6f0 <__assert_fail@plt+0xc7f0> │ │ │ │ + ldr r0, [pc, #236] @ e6f4 <__assert_fail@plt+0xc7f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #208] @ f16c <__assert_fail@plt+0xd26c> │ │ │ │ + ldr r1, [pc, #208] @ e6f8 <__assert_fail@plt+0xc7f8> │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #196] @ f170 <__assert_fail@plt+0xd270> │ │ │ │ - ldr r5, [pc, #196] @ f174 <__assert_fail@plt+0xd274> │ │ │ │ + ldr r3, [pc, #196] @ e6fc <__assert_fail@plt+0xc7fc> │ │ │ │ + ldr r5, [pc, #196] @ e700 <__assert_fail@plt+0xc800> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #188] @ f178 <__assert_fail@plt+0xd278> │ │ │ │ + ldr r3, [pc, #188] @ e704 <__assert_fail@plt+0xc804> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #164] @ f17c <__assert_fail@plt+0xd27c> │ │ │ │ + ldr r1, [pc, #164] @ e708 <__assert_fail@plt+0xc808> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #152] @ f180 <__assert_fail@plt+0xd280> │ │ │ │ - ldr r0, [pc, #152] @ f184 <__assert_fail@plt+0xd284> │ │ │ │ + ldr r3, [pc, #152] @ e70c <__assert_fail@plt+0xc80c> │ │ │ │ + ldr r0, [pc, #152] @ e710 <__assert_fail@plt+0xc810> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #144] @ f188 <__assert_fail@plt+0xd288> │ │ │ │ + ldr r3, [pc, #144] @ e714 <__assert_fail@plt+0xc814> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - ldr r5, [pc, #128] @ f18c <__assert_fail@plt+0xd28c> │ │ │ │ + ldr r5, [pc, #128] @ e718 <__assert_fail@plt+0xc818> │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #124] @ f190 <__assert_fail@plt+0xd290> │ │ │ │ + ldr r3, [pc, #124] @ e71c <__assert_fail@plt+0xc81c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #96] @ f194 <__assert_fail@plt+0xd294> │ │ │ │ + ldr r1, [pc, #96] @ e720 <__assert_fail@plt+0xc820> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - muleq r3, r0, r4 │ │ │ │ - strdeq r7, [r2], -r8 │ │ │ │ + andeq r2, r3, r4, lsl #10 │ │ │ │ + andeq r8, r2, ip, ror #16 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - andeq r0, r1, r4, lsr #29 │ │ │ │ - andeq pc, r0, r4, asr #9 │ │ │ │ + strdeq r1, [r1], -r8 │ │ │ │ + ldrdeq r1, [r1], -ip │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ - andeq ip, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x0000cabc │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ - andeq sp, r0, ip, ror fp │ │ │ │ - andeq r0, r1, r4, asr lr │ │ │ │ - andeq r0, r1, ip, ror lr │ │ │ │ - andeq r0, r1, r8, ror #28 │ │ │ │ + strdeq lr, [r0], -r0 │ │ │ │ + andeq r1, r1, r8, lsr #15 │ │ │ │ + ldrdeq r1, [r1], -r0 │ │ │ │ + @ instruction: 0x000117bc │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ - andeq r0, r1, r4, ror #28 │ │ │ │ - andeq r0, r1, r4, lsr #29 │ │ │ │ - andeq r0, r1, r8, lsl #29 │ │ │ │ + @ instruction: 0x000117b8 │ │ │ │ + strdeq r1, [r1], -r8 │ │ │ │ + ldrdeq r1, [r1], -ip │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - andeq r0, r1, r4, lsl #29 │ │ │ │ + ldrdeq r1, [r1], -r8 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - andeq r0, r1, r4, ror #28 │ │ │ │ + @ instruction: 0x000117b8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 1c3c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 17d10 <__assert_fail@plt+0x15e10> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r6, [pc, #140] @ f264 <__assert_fail@plt+0xd364> │ │ │ │ + ldr r6, [pc, #140] @ e7f0 <__assert_fail@plt+0xc8f0> │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ - ldr lr, [pc, #132] @ f268 <__assert_fail@plt+0xd368> │ │ │ │ + ldr lr, [pc, #132] @ e7f4 <__assert_fail@plt+0xc8f4> │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ add r6, pc, r6 │ │ │ │ stm sp, {r3, ip} │ │ │ │ add r4, sp, #12 │ │ │ │ ldr lr, [r6, lr] │ │ │ │ mov r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -13512,76 +12843,76 @@ │ │ │ │ mov lr, #0 │ │ │ │ str ip, [sp, #8] │ │ │ │ bl 1c0c <__vsnprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ strb r3, [sp, #139] @ 0x8b │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - ldr r2, [pc, #52] @ f26c <__assert_fail@plt+0xd36c> │ │ │ │ - ldr r3, [pc, #44] @ f268 <__assert_fail@plt+0xd368> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + ldr r2, [pc, #52] @ e7f8 <__assert_fail@plt+0xc8f8> │ │ │ │ + ldr r3, [pc, #44] @ e7f4 <__assert_fail@plt+0xc8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne f260 <__assert_fail@plt+0xd360> │ │ │ │ + bne e7ec <__assert_fail@plt+0xc8ec> │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #12 │ │ │ │ bx lr │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r7, r2, r4, lsr #24 │ │ │ │ + muleq r2, r8, r6 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq r7, [r2], -r0 │ │ │ │ - ldr ip, [pc, #320] @ f3b8 <__assert_fail@plt+0xd4b8> │ │ │ │ + andeq r8, r2, r4, asr #12 │ │ │ │ + ldr ip, [pc, #320] @ e944 <__assert_fail@plt+0xca44> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - ldr r1, [pc, #316] @ f3bc <__assert_fail@plt+0xd4bc> │ │ │ │ + ldr r1, [pc, #316] @ e948 <__assert_fail@plt+0xca48> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [ip, r1] │ │ │ │ add r2, sp, #4096 @ 0x1000 │ │ │ │ - ldr sl, [pc, #296] @ f3c0 <__assert_fail@plt+0xd4c0> │ │ │ │ - ldr r3, [pc, #296] @ f3c4 <__assert_fail@plt+0xd4c4> │ │ │ │ + ldr sl, [pc, #296] @ e94c <__assert_fail@plt+0xca4c> │ │ │ │ + ldr r3, [pc, #296] @ e950 <__assert_fail@plt+0xca50> │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [r2, #20] │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, r2, #20 │ │ │ │ ldr r2, [sl, r3] │ │ │ │ - ldr r3, [pc, #272] @ f3c8 <__assert_fail@plt+0xd4c8> │ │ │ │ + ldr r3, [pc, #272] @ e954 <__assert_fail@plt+0xca54> │ │ │ │ ldr r2, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #260] @ f3cc <__assert_fail@plt+0xd4cc> │ │ │ │ + ldr r3, [pc, #260] @ e958 <__assert_fail@plt+0xca58> │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r2 │ │ │ │ - ldr r2, [pc, #252] @ f3d0 <__assert_fail@plt+0xd4d0> │ │ │ │ + ldr r2, [pc, #252] @ e95c <__assert_fail@plt+0xca5c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r7, [pc, #240] @ f3d4 <__assert_fail@plt+0xd4d4> │ │ │ │ + ldr r7, [pc, #240] @ e960 <__assert_fail@plt+0xca60> │ │ │ │ str ip, [sp, #12] │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #232] @ f3d8 <__assert_fail@plt+0xd4d8> │ │ │ │ - ldr r2, [pc, #232] @ f3dc <__assert_fail@plt+0xd4dc> │ │ │ │ - ldr r3, [pc, #232] @ f3e0 <__assert_fail@plt+0xd4e0> │ │ │ │ + ldr r1, [pc, #232] @ e964 <__assert_fail@plt+0xca64> │ │ │ │ + ldr r2, [pc, #232] @ e968 <__assert_fail@plt+0xca68> │ │ │ │ + ldr r3, [pc, #232] @ e96c <__assert_fail@plt+0xca6c> │ │ │ │ ldr r5, [sl, r1] │ │ │ │ ldr r9, [sl, r2] │ │ │ │ ldr r8, [sl, r3] │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sp, #24 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1bc4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr sl, [r5] │ │ │ │ - bl c660 <__assert_fail@plt+0xa760> │ │ │ │ - bl ec20 <__assert_fail@plt+0xcd20> │ │ │ │ + bl ed94 <__assert_fail@plt+0xce94> │ │ │ │ + bl e1ac <__assert_fail@plt+0xc2ac> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1bc4 │ │ │ │ @@ -13596,892 +12927,1432 @@ │ │ │ │ add r3, r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r3, #-5] │ │ │ │ bl 17d10 <__assert_fail@plt+0x15e10> │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - beq f30c <__assert_fail@plt+0xd40c> │ │ │ │ - ldr r1, [pc, #92] @ f3e4 <__assert_fail@plt+0xd4e4> │ │ │ │ - ldr r2, [pc, #48] @ f3bc <__assert_fail@plt+0xd4bc> │ │ │ │ + beq e898 <__assert_fail@plt+0xc998> │ │ │ │ + ldr r1, [pc, #92] @ e970 <__assert_fail@plt+0xca70> │ │ │ │ + ldr r2, [pc, #48] @ e948 <__assert_fail@plt+0xca48> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne f3b4 <__assert_fail@plt+0xd4b4> │ │ │ │ + bne e940 <__assert_fail@plt+0xca40> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r7, r2, r4, lsl #23 │ │ │ │ + strdeq r8, [r2], -r8 @ │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r7, r2, r4, ror #22 │ │ │ │ + ldrdeq r8, [r2], -r8 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ - andeq fp, r0, ip, asr pc │ │ │ │ - @ instruction: 0x0000d1b0 │ │ │ │ - ldrdeq r0, [r1], -ip │ │ │ │ - andeq r0, r1, r8, ror #25 │ │ │ │ + ldrdeq ip, [r0], -r0 │ │ │ │ + andeq sp, r0, r4, lsr #24 │ │ │ │ + andeq r1, r1, r0, lsr r6 │ │ │ │ + andeq r1, r1, ip, lsr r6 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r7, r2, r0, lsl #21 │ │ │ │ + strdeq r8, [r2], -r4 │ │ │ │ + ldr r3, [pc, #284] @ ea98 <__assert_fail@plt+0xcb98> │ │ │ │ + ldr r2, [pc, #284] @ ea9c <__assert_fail@plt+0xcb9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + mov ip, #47 @ 0x2f │ │ │ │ + mov r4, r1 │ │ │ │ + strb ip, [r2] │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne ea6c <__assert_fail@plt+0xcb6c> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ea6c <__assert_fail@plt+0xcb6c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #220] @ eaa0 <__assert_fail@plt+0xcba0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne ea80 <__assert_fail@plt+0xcb80> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq ea60 <__assert_fail@plt+0xcb60> │ │ │ │ + ldr r0, [pc, #192] @ eaa4 <__assert_fail@plt+0xcba4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r2, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ea64 <__assert_fail@plt+0xcb64> │ │ │ │ + ldr r5, [pc, #168] @ eaa8 <__assert_fail@plt+0xcba8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b ea28 <__assert_fail@plt+0xcb28> │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq ea60 <__assert_fail@plt+0xcb60> │ │ │ │ + mov r0, r5 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r2, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq ea64 <__assert_fail@plt+0xcb64> │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldrb ip, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + movne r4, r2 │ │ │ │ + cmp ip, #47 @ 0x2f │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + bne ea04 <__assert_fail@plt+0xcb04> │ │ │ │ + ldrb r3, [r3, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ea10 <__assert_fail@plt+0xcb10> │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + bne ea10 <__assert_fail@plt+0xcb10> │ │ │ │ + mov r4, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + bne e9dc <__assert_fail@plt+0xcadc> │ │ │ │ + b ea60 <__assert_fail@plt+0xcb60> │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13d08 <__assert_fail@plt+0x11e08> │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne e9dc <__assert_fail@plt+0xcadc> │ │ │ │ + b ea60 <__assert_fail@plt+0xcb60> │ │ │ │ + andeq r8, r2, ip, lsl #9 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq ip, r0, r0, lsl #14 │ │ │ │ + andeq ip, r0, r0, ror #13 │ │ │ │ + andeq ip, r0, r4, asr #13 │ │ │ │ + ldr r3, [pc, #284] @ ebd0 <__assert_fail@plt+0xccd0> │ │ │ │ + ldr r2, [pc, #284] @ ebd4 <__assert_fail@plt+0xccd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + mov ip, #47 @ 0x2f │ │ │ │ + mov r4, r1 │ │ │ │ + strb ip, [r2] │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne eba4 <__assert_fail@plt+0xcca4> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne eba4 <__assert_fail@plt+0xcca4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [pc, #220] @ ebd8 <__assert_fail@plt+0xccd8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne ebb8 <__assert_fail@plt+0xccb8> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq eb98 <__assert_fail@plt+0xcc98> │ │ │ │ + ldr r0, [pc, #192] @ ebdc <__assert_fail@plt+0xccdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r2, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq eb9c <__assert_fail@plt+0xcc9c> │ │ │ │ + ldr r5, [pc, #168] @ ebe0 <__assert_fail@plt+0xcce0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + b eb60 <__assert_fail@plt+0xcc60> │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + beq eb98 <__assert_fail@plt+0xcc98> │ │ │ │ + mov r0, r5 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r2, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + cmp r2, #0 │ │ │ │ + beq eb9c <__assert_fail@plt+0xcc9c> │ │ │ │ + ldr r2, [r4, #12] │ │ │ │ + ldrb ip, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + movne r4, r2 │ │ │ │ + cmp ip, #47 @ 0x2f │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r4 │ │ │ │ + bne eb3c <__assert_fail@plt+0xcc3c> │ │ │ │ + ldrb r3, [r3, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq eb48 <__assert_fail@plt+0xcc48> │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + bne eb48 <__assert_fail@plt+0xcc48> │ │ │ │ + mov r4, #0 │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + subs r4, r0, #0 │ │ │ │ + bne eb14 <__assert_fail@plt+0xcc14> │ │ │ │ + b eb98 <__assert_fail@plt+0xcc98> │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r4, #0 │ │ │ │ + bne eb14 <__assert_fail@plt+0xcc14> │ │ │ │ + b eb98 <__assert_fail@plt+0xcc98> │ │ │ │ + andeq r8, r2, r4, asr r3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq ip, r0, r8, asr #11 │ │ │ │ + andeq ip, r0, r8, lsr #11 │ │ │ │ + andeq ip, r0, ip, lsl #11 │ │ │ │ + push {r4, r5, r6, r7, r8, lr} │ │ │ │ + ldr r8, [pc, #400] @ ed80 <__assert_fail@plt+0xce80> │ │ │ │ + ldr r3, [pc, #400] @ ed84 <__assert_fail@plt+0xce84> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r8, r3] │ │ │ │ + sub sp, sp, #8 │ │ │ │ + mov r2, #47 @ 0x2f │ │ │ │ + strb r2, [r3] │ │ │ │ + mov r4, r1 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne ecc0 <__assert_fail@plt+0xcdc0> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne ecc0 <__assert_fail@plt+0xcdc0> │ │ │ │ + ldr r0, [pc, #344] @ ed88 <__assert_fail@plt+0xce88> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + mov r6, r0 │ │ │ │ + cmp r3, #0 │ │ │ │ + moveq r5, r4 │ │ │ │ + str r0, [sp, #4] │ │ │ │ + bne ed50 <__assert_fail@plt+0xce50> │ │ │ │ + ldr r7, [pc, #312] @ ed8c <__assert_fail@plt+0xce8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, r7 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + mov r4, r0 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ed24 <__assert_fail@plt+0xce24> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq ecd0 <__assert_fail@plt+0xcdd0> │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + cmp r6, #0 │ │ │ │ + beq ecd0 <__assert_fail@plt+0xcdd0> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + beq ed00 <__assert_fail@plt+0xce00> │ │ │ │ + mov r1, r6 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + subs r5, r0, #0 │ │ │ │ + bne ec54 <__assert_fail@plt+0xcd54> │ │ │ │ + mov r0, r6 │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + ldr r3, [pc, #224] @ ed90 <__assert_fail@plt+0xce90> │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [r8, r3] │ │ │ │ + mov r5, r0 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b ec54 <__assert_fail@plt+0xcd54> │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + mov r5, r0 │ │ │ │ + b ec4c <__assert_fail@plt+0xcd4c> │ │ │ │ + mov r0, r5 │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ + ldrb r3, [r4] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + mov r5, r0 │ │ │ │ + beq ed14 <__assert_fail@plt+0xce14> │ │ │ │ + ldr r3, [pc, #160] @ ed90 <__assert_fail@plt+0xce90> │ │ │ │ + mov r2, r4 │ │ │ │ + ldr r1, [r8, r3] │ │ │ │ + mov r0, r5 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b ec54 <__assert_fail@plt+0xcd54> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + moveq r5, r6 │ │ │ │ + beq ec54 <__assert_fail@plt+0xcd54> │ │ │ │ + b ec8c <__assert_fail@plt+0xcd8c> │ │ │ │ + ldrb r3, [r4, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq ec54 <__assert_fail@plt+0xcd54> │ │ │ │ + b ece8 <__assert_fail@plt+0xcde8> │ │ │ │ + cmp r5, #0 │ │ │ │ + beq ed44 <__assert_fail@plt+0xce44> │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq ed44 <__assert_fail@plt+0xce44> │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {r4, r5, r6, r7, r8, lr} │ │ │ │ + b 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + mov r0, r5 │ │ │ │ + add sp, sp, #8 │ │ │ │ + pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + mov r1, r4 │ │ │ │ + bl 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + subs r5, r0, #0 │ │ │ │ + bne ec4c <__assert_fail@plt+0xcd4c> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + ldr r3, [pc, #32] @ ed90 <__assert_fail@plt+0xce90> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [r8, r3] │ │ │ │ + mov r5, r0 │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b ec4c <__assert_fail@plt+0xcd4c> │ │ │ │ + andeq r8, r2, r8, lsl r2 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + muleq r0, r4, r4 │ │ │ │ + andeq ip, r0, r0, ror r4 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + sub sp, sp, #12 │ │ │ │ + mov r9, r0 │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r8, [pc, #320] @ eeec <__assert_fail@plt+0xcfec> │ │ │ │ + ldr r2, [pc, #320] @ eef0 <__assert_fail@plt+0xcff0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r3, #47 @ 0x2f │ │ │ │ + add r2, pc, r2 │ │ │ │ + strh r3, [r8] │ │ │ │ + subs fp, r0, #0 │ │ │ │ + movlt r0, #0 │ │ │ │ + blt ee68 <__assert_fail@plt+0xcf68> │ │ │ │ + ldr r3, [pc, #292] @ eef4 <__assert_fail@plt+0xcff4> │ │ │ │ + ldr r6, [pc, #292] @ eef8 <__assert_fail@plt+0xcff8> │ │ │ │ + ldr r7, [r2, r3] │ │ │ │ + ldr r3, [pc, #288] @ eefc <__assert_fail@plt+0xcffc> │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r5, #1 │ │ │ │ + str r3, [sp, #4] │ │ │ │ + cmp fp, #0 │ │ │ │ + add r5, r8, r5 │ │ │ │ + movgt r4, r9 │ │ │ │ + movgt r3, #0 │ │ │ │ + ble eecc <__assert_fail@plt+0xcfcc> │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + beq ee84 <__assert_fail@plt+0xcf84> │ │ │ │ + cmp fp, r3 │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ + bne edfc <__assert_fail@plt+0xcefc> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + subs sl, r0, #0 │ │ │ │ + beq eea0 <__assert_fail@plt+0xcfa0> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + mov r1, r0 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 1cb4 │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1d80 │ │ │ │ + mov r2, #47 @ 0x2f │ │ │ │ + mov r3, #0 │ │ │ │ + subs fp, fp, #1 │ │ │ │ + add r5, r0, #1 │ │ │ │ + strb r2, [r6, r0] │ │ │ │ + strb r3, [r6, r5] │ │ │ │ + bpl ede8 <__assert_fail@plt+0xcee8> │ │ │ │ + ldr r3, [pc, #144] @ ef00 <__assert_fail@plt+0xd000> │ │ │ │ + mov r2, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + strb r2, [r3, r0] │ │ │ │ + mov r0, r3 │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + add r3, r2, #1 │ │ │ │ + cmp fp, r3 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ble ee18 <__assert_fail@plt+0xcf18> │ │ │ │ + cmp r2, fp │ │ │ │ + blt ee84 <__assert_fail@plt+0xcf84> │ │ │ │ + b ee18 <__assert_fail@plt+0xcf18> │ │ │ │ + ldr r4, [pc, #92] @ ef04 <__assert_fail@plt+0xd004> │ │ │ │ + strb sl, [r5] │ │ │ │ + add r4, pc, r4 │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1d80 │ │ │ │ + mov r2, #47 @ 0x2f │ │ │ │ + sub fp, fp, #1 │ │ │ │ + add r5, r0, #1 │ │ │ │ + strb r2, [r4, r0] │ │ │ │ + strb sl, [r4, r5] │ │ │ │ + b ede8 <__assert_fail@plt+0xcee8> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r9 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + ldreq r1, [sp, #4] │ │ │ │ + beq ee3c <__assert_fail@plt+0xcf3c> │ │ │ │ + mov r4, r9 │ │ │ │ + b ee2c <__assert_fail@plt+0xcf2c> │ │ │ │ + andeq r1, r3, r8, ror #25 │ │ │ │ + andeq r8, r2, r4, asr r0 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + @ instruction: 0x00031cbc │ │ │ │ + andeq ip, r0, r4, ror #5 │ │ │ │ + andeq r1, r3, r4, lsr #24 │ │ │ │ + andeq r1, r3, ip, ror #23 │ │ │ │ + push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + sub sp, sp, #20 │ │ │ │ + mov r7, r0 │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr sl, [pc, #328] @ f068 <__assert_fail@plt+0xd168> │ │ │ │ + mov r3, #47 @ 0x2f │ │ │ │ + add sl, pc, sl │ │ │ │ + add r6, sl, #2048 @ 0x800 │ │ │ │ + strh r3, [r6] │ │ │ │ + subs r4, r0, #0 │ │ │ │ + movlt r3, #0 │ │ │ │ + blt f048 <__assert_fail@plt+0xd148> │ │ │ │ + ldr r5, [pc, #300] @ f06c <__assert_fail@plt+0xd16c> │ │ │ │ + ldr r3, [pc, #300] @ f070 <__assert_fail@plt+0xd170> │ │ │ │ + ldr r9, [pc, #300] @ f074 <__assert_fail@plt+0xd174> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r5, #2048 @ 0x800 │ │ │ │ + mov r2, #1 │ │ │ │ + str r3, [sp, #12] │ │ │ │ + cmp r4, #0 │ │ │ │ + add fp, r6, r2 │ │ │ │ + movgt r0, r7 │ │ │ │ + movgt r3, #0 │ │ │ │ + ble eff4 <__assert_fail@plt+0xd0f4> │ │ │ │ + cmp r0, #0 │ │ │ │ + mov r1, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + beq efd8 <__assert_fail@plt+0xd0d8> │ │ │ │ + cmp r4, r3 │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ + bne ef70 <__assert_fail@plt+0xd070> │ │ │ │ + bl 13b7c <__assert_fail@plt+0x11c7c> │ │ │ │ + mov r3, r9 │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r1, #1 │ │ │ │ + sub r4, r4, #1 │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, fp │ │ │ │ + bl 1dbc <__sprintf_chk@plt> │ │ │ │ + mov r0, r8 │ │ │ │ + bl 1d80 │ │ │ │ + mov ip, #47 @ 0x2f │ │ │ │ + add r2, r0, #1 │ │ │ │ + add r3, r5, r0 │ │ │ │ + add r1, r5, r2 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + strb ip, [r3, #2048] @ 0x800 │ │ │ │ + strb r0, [r1, #2048] @ 0x800 │ │ │ │ + b ef5c <__assert_fail@plt+0xd05c> │ │ │ │ + add r3, r1, #1 │ │ │ │ + cmp r3, r4 │ │ │ │ + add r1, r1, #2 │ │ │ │ + bge ef8c <__assert_fail@plt+0xd08c> │ │ │ │ + cmp r1, r4 │ │ │ │ + blt efd8 <__assert_fail@plt+0xd0d8> │ │ │ │ + b ef8c <__assert_fail@plt+0xd08c> │ │ │ │ + mov r0, r7 │ │ │ │ + bl 13b7c <__assert_fail@plt+0x11c7c> │ │ │ │ + ldr r3, [sp, #12] │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r1, #1 │ │ │ │ + str r0, [sp] │ │ │ │ + mov r0, fp │ │ │ │ + bl 1dbc <__sprintf_chk@plt> │ │ │ │ + mov r0, r6 │ │ │ │ + bl 1d80 │ │ │ │ + mov lr, #47 @ 0x2f │ │ │ │ + subs r4, r4, #1 │ │ │ │ + add r2, r0, #1 │ │ │ │ + add ip, sl, r0 │ │ │ │ + mov r3, r0 │ │ │ │ + add r1, sl, r2 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + mov r0, #0 │ │ │ │ + strb lr, [ip, #2048] @ 0x800 │ │ │ │ + strb r0, [r1, #2048] @ 0x800 │ │ │ │ + bpl ef5c <__assert_fail@plt+0xd05c> │ │ │ │ + ldr r2, [pc, #40] @ f078 <__assert_fail@plt+0xd178> │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r2, r3 │ │ │ │ + add r0, r2, #2048 @ 0x800 │ │ │ │ + strb r1, [r3, #2048] @ 0x800 │ │ │ │ + add sp, sp, #20 │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ + andeq r1, r3, r4, ror fp │ │ │ │ + andeq r1, r3, r0, asr fp │ │ │ │ + @ instruction: 0x0000e8b4 │ │ │ │ + @ instruction: 0x0000e8b0 │ │ │ │ + andeq r1, r3, r4, asr #20 │ │ │ │ + ldr r3, [pc, #336] @ f1d4 <__assert_fail@plt+0xd2d4> │ │ │ │ + ldr r2, [pc, #336] @ f1d8 <__assert_fail@plt+0xd2d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ + mov ip, #47 @ 0x2f │ │ │ │ + mov r4, r1 │ │ │ │ + strb ip, [r2] │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + bne f154 <__assert_fail@plt+0xd254> │ │ │ │ + ldrb r5, [r0, #1] │ │ │ │ + cmp r5, #0 │ │ │ │ + bne f154 <__assert_fail@plt+0xd254> │ │ │ │ + ldr r0, [pc, #284] @ f1dc <__assert_fail@plt+0xd2dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne f1a4 <__assert_fail@plt+0xd2a4> │ │ │ │ + ldr r5, [pc, #264] @ f1e0 <__assert_fail@plt+0xd2e0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r0, r5 │ │ │ │ + bl 173fc <__assert_fail@plt+0x154fc> │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq f194 <__assert_fail@plt+0xd294> │ │ │ │ + cmp r4, #0 │ │ │ │ + beq f100 <__assert_fail@plt+0xd200> │ │ │ │ + ldr r3, [r4, #12] │ │ │ │ + cmp r3, #0 │ │ │ │ + movne r4, r3 │ │ │ │ + ldrb r3, [r0] │ │ │ │ + cmp r3, #47 @ 0x2f │ │ │ │ + beq f184 <__assert_fail@plt+0xd284> │ │ │ │ + mov r2, #10 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 1b88 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + bgt f130 <__assert_fail@plt+0xd230> │ │ │ │ + b f0d8 <__assert_fail@plt+0xd1d8> │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + beq f0d8 <__assert_fail@plt+0xd1d8> │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r2, r3 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + bne f124 <__assert_fail@plt+0xd224> │ │ │ │ + cmp r2, #1 │ │ │ │ + beq f0d8 <__assert_fail@plt+0xd1d8> │ │ │ │ + subs r2, r2, #2 │ │ │ │ + bne f140 <__assert_fail@plt+0xd240> │ │ │ │ + b f0d8 <__assert_fail@plt+0xd1d8> │ │ │ │ + mov r2, #10 │ │ │ │ + mov r1, #0 │ │ │ │ + bl 1b88 │ │ │ │ + cmp r0, #0 │ │ │ │ + ble f0d0 <__assert_fail@plt+0xd1d0> │ │ │ │ + cmp r4, #0 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + beq f19c <__assert_fail@plt+0xd29c> │ │ │ │ + cmp r0, #0 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + bne f168 <__assert_fail@plt+0xd268> │ │ │ │ + b f0d0 <__assert_fail@plt+0xd1d0> │ │ │ │ + ldrb r3, [r0, #1] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq f0d8 <__assert_fail@plt+0xd1d8> │ │ │ │ + b f10c <__assert_fail@plt+0xd20c> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + mov r4, #0 │ │ │ │ + b f0d0 <__assert_fail@plt+0xd1d0> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r2, #10 │ │ │ │ + bl 1b88 │ │ │ │ + subs r3, r0, #0 │ │ │ │ + ble f0d0 <__assert_fail@plt+0xd1d0> │ │ │ │ + cmp r4, #0 │ │ │ │ + sub r3, r3, #1 │ │ │ │ + beq f19c <__assert_fail@plt+0xd29c> │ │ │ │ + cmp r3, #0 │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + bne f1b8 <__assert_fail@plt+0xd2b8> │ │ │ │ + b f0d0 <__assert_fail@plt+0xd1d0> │ │ │ │ + andeq r7, r2, r4, lsl #27 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq ip, r0, r4 │ │ │ │ + andeq fp, r0, ip, ror #31 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #224] @ f4d8 <__assert_fail@plt+0xd5d8> │ │ │ │ - ldr r3, [pc, #224] @ f4dc <__assert_fail@plt+0xd5dc> │ │ │ │ + ldr r2, [pc, #224] @ f2d4 <__assert_fail@plt+0xd3d4> │ │ │ │ + ldr r3, [pc, #224] @ f2d8 <__assert_fail@plt+0xd3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, #220] @ f4e0 <__assert_fail@plt+0xd5e0> │ │ │ │ - ldr r6, [pc, #220] @ f4e4 <__assert_fail@plt+0xd5e4> │ │ │ │ - ldr r8, [pc, #220] @ f4e8 <__assert_fail@plt+0xd5e8> │ │ │ │ + ldr r7, [pc, #220] @ f2dc <__assert_fail@plt+0xd3dc> │ │ │ │ + ldr r6, [pc, #220] @ f2e0 <__assert_fail@plt+0xd3e0> │ │ │ │ + ldr r8, [pc, #220] @ f2e4 <__assert_fail@plt+0xd3e4> │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, sp, #4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [sp, #4] │ │ │ │ - bl 11edc <__assert_fail@plt+0xffdc> │ │ │ │ + bl 11cd8 <__assert_fail@plt+0xfdd8> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 13994 <__assert_fail@plt+0x11a94> │ │ │ │ + bl 13790 <__assert_fail@plt+0x11890> │ │ │ │ ldrb r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne f488 <__assert_fail@plt+0xd588> │ │ │ │ - ldr r2, [pc, #136] @ f4ec <__assert_fail@plt+0xd5ec> │ │ │ │ - ldr r3, [pc, #116] @ f4dc <__assert_fail@plt+0xd5dc> │ │ │ │ + bne f284 <__assert_fail@plt+0xd384> │ │ │ │ + ldr r2, [pc, #136] @ f2e8 <__assert_fail@plt+0xd3e8> │ │ │ │ + ldr r3, [pc, #116] @ f2d8 <__assert_fail@plt+0xd3d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne f4d4 <__assert_fail@plt+0xd5d4> │ │ │ │ + bne f2d0 <__assert_fail@plt+0xd3d0> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #88 @ 0x58 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ ldrb r3, [sp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - beq f45c <__assert_fail@plt+0xd55c> │ │ │ │ + beq f258 <__assert_fail@plt+0xd358> │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #113 @ 0x71 │ │ │ │ - bne f4bc <__assert_fail@plt+0xd5bc> │ │ │ │ + bne f2b8 <__assert_fail@plt+0xd3b8> │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - beq f45c <__assert_fail@plt+0xd55c> │ │ │ │ + beq f258 <__assert_fail@plt+0xd358> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne f42c <__assert_fail@plt+0xd52c> │ │ │ │ - b f45c <__assert_fail@plt+0xd55c> │ │ │ │ + bne f228 <__assert_fail@plt+0xd328> │ │ │ │ + b f258 <__assert_fail@plt+0xd358> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r7, r2, r0, lsl sl │ │ │ │ + andeq r7, r2, r4, lsl ip │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - @ instruction: 0x0000bcb0 │ │ │ │ - ldrdeq r0, [r1], -r8 │ │ │ │ - andeq lr, r0, ip, lsl #7 │ │ │ │ - andeq r7, r2, r4, lsr #19 │ │ │ │ - ldr r3, [pc, #396] @ f684 <__assert_fail@plt+0xd784> │ │ │ │ + @ instruction: 0x0000beb4 │ │ │ │ + @ instruction: 0x00010cbc │ │ │ │ + andeq lr, r0, r0, lsr #14 │ │ │ │ + andeq r7, r2, r8, lsr #23 │ │ │ │ + ldr r3, [pc, #396] @ f480 <__assert_fail@plt+0xd580> │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r2 │ │ │ │ - ble f65c <__assert_fail@plt+0xd75c> │ │ │ │ - ldr r2, [pc, #376] @ f688 <__assert_fail@plt+0xd788> │ │ │ │ + ble f458 <__assert_fail@plt+0xd558> │ │ │ │ + ldr r2, [pc, #376] @ f484 <__assert_fail@plt+0xd584> │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #444] @ 0x1bc │ │ │ │ cmp r2, #0 │ │ │ │ - bne f5c0 <__assert_fail@plt+0xd6c0> │ │ │ │ + bne f3bc <__assert_fail@plt+0xd4bc> │ │ │ │ ldr r5, [r1, #4] │ │ │ │ - ldr r1, [pc, #356] @ f68c <__assert_fail@plt+0xd78c> │ │ │ │ + ldr r1, [pc, #356] @ f488 <__assert_fail@plt+0xd588> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne f580 <__assert_fail@plt+0xd680> │ │ │ │ + bne f37c <__assert_fail@plt+0xd47c> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 14270 <__assert_fail@plt+0x12370> │ │ │ │ + bl 1406c <__assert_fail@plt+0x1216c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - ldr r1, [pc, #288] @ f690 <__assert_fail@plt+0xd790> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + ldr r1, [pc, #288] @ f48c <__assert_fail@plt+0xd58c> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r1, [pc, #268] @ f694 <__assert_fail@plt+0xd794> │ │ │ │ + ldr r1, [pc, #268] @ f490 <__assert_fail@plt+0xd590> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne f5e0 <__assert_fail@plt+0xd6e0> │ │ │ │ + bne f3dc <__assert_fail@plt+0xd4dc> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq f674 <__assert_fail@plt+0xd774> │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ - b f54c <__assert_fail@plt+0xd64c> │ │ │ │ - ldr r2, [pc, #208] @ f698 <__assert_fail@plt+0xd798> │ │ │ │ - ldr r0, [pc, #208] @ f69c <__assert_fail@plt+0xd79c> │ │ │ │ + beq f470 <__assert_fail@plt+0xd570> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ + b f348 <__assert_fail@plt+0xd448> │ │ │ │ + ldr r2, [pc, #208] @ f494 <__assert_fail@plt+0xd594> │ │ │ │ + ldr r0, [pc, #208] @ f498 <__assert_fail@plt+0xd598> │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #117 @ 0x75 │ │ │ │ - bne f624 <__assert_fail@plt+0xd724> │ │ │ │ + bne f420 <__assert_fail@plt+0xd520> │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ - bne f624 <__assert_fail@plt+0xd724> │ │ │ │ + bne f420 <__assert_fail@plt+0xd520> │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne f624 <__assert_fail@plt+0xd724> │ │ │ │ + bne f420 <__assert_fail@plt+0xd520> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ ldr r1, [r4] │ │ │ │ cmp r1, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ mov r0, r4 │ │ │ │ - bl 14270 <__assert_fail@plt+0x12370> │ │ │ │ - b f568 <__assert_fail@plt+0xd668> │ │ │ │ - ldr r1, [pc, #116] @ f6a0 <__assert_fail@plt+0xd7a0> │ │ │ │ + bl 1406c <__assert_fail@plt+0x1216c> │ │ │ │ + b f364 <__assert_fail@plt+0xd464> │ │ │ │ + ldr r1, [pc, #116] @ f49c <__assert_fail@plt+0xd59c> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ subs r3, r4, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - beq f568 <__assert_fail@plt+0xd668> │ │ │ │ + beq f364 <__assert_fail@plt+0xd464> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ - bne f618 <__assert_fail@plt+0xd718> │ │ │ │ - b f568 <__assert_fail@plt+0xd668> │ │ │ │ - ldr r0, [pc, #64] @ f6a4 <__assert_fail@plt+0xd7a4> │ │ │ │ + bne f414 <__assert_fail@plt+0xd514> │ │ │ │ + b f364 <__assert_fail@plt+0xd464> │ │ │ │ + ldr r0, [pc, #64] @ f4a0 <__assert_fail@plt+0xd5a0> │ │ │ │ ldr r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ mov r5, r0 │ │ │ │ - b f554 <__assert_fail@plt+0xd654> │ │ │ │ - andeq r7, r2, ip, lsl #18 │ │ │ │ + b f350 <__assert_fail@plt+0xd450> │ │ │ │ + andeq r7, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq lr, r0, r8, lsl #22 │ │ │ │ - andeq lr, r0, r4, lsr #4 │ │ │ │ - @ instruction: 0x0000eab0 │ │ │ │ + @ instruction: 0x000104b0 │ │ │ │ + @ instruction: 0x0000e5b8 │ │ │ │ + andeq r0, r1, r8, asr r4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - @ instruction: 0x0000e3b0 │ │ │ │ - andeq lr, r0, ip, lsl #26 │ │ │ │ - andeq r0, r1, r0, asr #19 │ │ │ │ + andeq lr, r0, r4, asr #14 │ │ │ │ + @ instruction: 0x000106b4 │ │ │ │ + andeq r0, r1, r4, lsr #21 │ │ │ │ cmp r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r2 │ │ │ │ - bne f744 <__assert_fail@plt+0xd844> │ │ │ │ + bne f540 <__assert_fail@plt+0xd640> │ │ │ │ ldr r5, [r1, #4] │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #117 @ 0x75 │ │ │ │ - beq f710 <__assert_fail@plt+0xd810> │ │ │ │ - ldr r1, [pc, #420] @ f874 <__assert_fail@plt+0xd974> │ │ │ │ + beq f50c <__assert_fail@plt+0xd60c> │ │ │ │ + ldr r1, [pc, #420] @ f670 <__assert_fail@plt+0xd770> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f758 <__assert_fail@plt+0xd858> │ │ │ │ - ldr r1, [pc, #400] @ f878 <__assert_fail@plt+0xd978> │ │ │ │ + beq f554 <__assert_fail@plt+0xd654> │ │ │ │ + ldr r1, [pc, #400] @ f674 <__assert_fail@plt+0xd774> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne f770 <__assert_fail@plt+0xd870> │ │ │ │ + bne f56c <__assert_fail@plt+0xd66c> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - b f73c <__assert_fail@plt+0xd83c> │ │ │ │ + b f538 <__assert_fail@plt+0xd638> │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ - bne f6c8 <__assert_fail@plt+0xd7c8> │ │ │ │ + bne f4c4 <__assert_fail@plt+0xd5c4> │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne f6c8 <__assert_fail@plt+0xd7c8> │ │ │ │ + bne f4c4 <__assert_fail@plt+0xd5c4> │ │ │ │ cmp r2, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ ldr r0, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [pc, #304] @ f87c <__assert_fail@plt+0xd97c> │ │ │ │ + ldr r0, [pc, #304] @ f678 <__assert_fail@plt+0xd778> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - b f73c <__assert_fail@plt+0xd83c> │ │ │ │ - ldr r1, [pc, #264] @ f880 <__assert_fail@plt+0xd980> │ │ │ │ + b f538 <__assert_fail@plt+0xd638> │ │ │ │ + ldr r1, [pc, #264] @ f67c <__assert_fail@plt+0xd77c> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f80c <__assert_fail@plt+0xd90c> │ │ │ │ - ldr r1, [pc, #244] @ f884 <__assert_fail@plt+0xd984> │ │ │ │ + beq f608 <__assert_fail@plt+0xd708> │ │ │ │ + ldr r1, [pc, #244] @ f680 <__assert_fail@plt+0xd780> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f824 <__assert_fail@plt+0xd924> │ │ │ │ - ldr r1, [pc, #224] @ f888 <__assert_fail@plt+0xd988> │ │ │ │ + beq f620 <__assert_fail@plt+0xd720> │ │ │ │ + ldr r1, [pc, #224] @ f684 <__assert_fail@plt+0xd784> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f840 <__assert_fail@plt+0xd940> │ │ │ │ - ldr r1, [pc, #204] @ f88c <__assert_fail@plt+0xd98c> │ │ │ │ + beq f63c <__assert_fail@plt+0xd73c> │ │ │ │ + ldr r1, [pc, #204] @ f688 <__assert_fail@plt+0xd788> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f85c <__assert_fail@plt+0xd95c> │ │ │ │ - ldr r1, [pc, #184] @ f890 <__assert_fail@plt+0xd990> │ │ │ │ + beq f658 <__assert_fail@plt+0xd758> │ │ │ │ + ldr r1, [pc, #184] @ f68c <__assert_fail@plt+0xd78c> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - beq f868 <__assert_fail@plt+0xd968> │ │ │ │ - ldr r1, [pc, #164] @ f894 <__assert_fail@plt+0xd994> │ │ │ │ + beq f664 <__assert_fail@plt+0xd764> │ │ │ │ + ldr r1, [pc, #164] @ f690 <__assert_fail@plt+0xd790> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne f73c <__assert_fail@plt+0xd83c> │ │ │ │ + bne f538 <__assert_fail@plt+0xd638> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + b 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ - b f73c <__assert_fail@plt+0xd83c> │ │ │ │ + b f538 <__assert_fail@plt+0xd638> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ cmp r0, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + b 13968 <__assert_fail@plt+0x11a68> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ + bl 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ cmp r0, #0 │ │ │ │ - beq f73c <__assert_fail@plt+0xd83c> │ │ │ │ + beq f538 <__assert_fail@plt+0xd638> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ + b 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + b 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ - andeq lr, r0, r8, ror #24 │ │ │ │ - andeq lr, r0, r8, asr #18 │ │ │ │ - strdeq r0, [r1], -ip │ │ │ │ - andeq lr, r0, r0, asr #17 │ │ │ │ - strdeq r0, [r1], -ip │ │ │ │ - andeq r0, r1, r0, ror #17 │ │ │ │ - ldrdeq r0, [r1], -r4 │ │ │ │ - andeq lr, r0, r4, lsl #23 │ │ │ │ - ldrdeq lr, [r0], -r4 │ │ │ │ + b 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ + andeq r0, r1, r0, lsl r6 │ │ │ │ + strdeq r0, [r1], -r0 @ │ │ │ │ + andeq r0, r1, r0, ror #19 │ │ │ │ + andeq r0, r1, r8, ror #4 │ │ │ │ + andeq r0, r1, r0, ror #19 │ │ │ │ + andeq r0, r1, r4, asr #19 │ │ │ │ + @ instruction: 0x000109b8 │ │ │ │ + andeq r0, r1, ip, lsr #10 │ │ │ │ + andeq r0, r1, ip, ror r4 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #332] @ f9f0 <__assert_fail@plt+0xdaf0> │ │ │ │ - ldr r3, [pc, #332] @ f9f4 <__assert_fail@plt+0xdaf4> │ │ │ │ + ldr r5, [pc, #332] @ f7ec <__assert_fail@plt+0xd8ec> │ │ │ │ + ldr r3, [pc, #332] @ f7f0 <__assert_fail@plt+0xd8f0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq f8e4 <__assert_fail@plt+0xd9e4> │ │ │ │ + beq f6e0 <__assert_fail@plt+0xd7e0> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - ldr r3, [pc, #304] @ f9f8 <__assert_fail@plt+0xdaf8> │ │ │ │ + ldr r3, [pc, #304] @ f7f4 <__assert_fail@plt+0xd8f4> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [r7] │ │ │ │ lsl r2, r3, #1 │ │ │ │ ldr r1, [r0] │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ - bne f9a4 <__assert_fail@plt+0xdaa4> │ │ │ │ - ldr r3, [pc, #272] @ f9fc <__assert_fail@plt+0xdafc> │ │ │ │ + bne f7a0 <__assert_fail@plt+0xd8a0> │ │ │ │ + ldr r3, [pc, #272] @ f7f8 <__assert_fail@plt+0xd8f8> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne f984 <__assert_fail@plt+0xda84> │ │ │ │ + bne f780 <__assert_fail@plt+0xd880> │ │ │ │ cmp r4, #0 │ │ │ │ - beq f97c <__assert_fail@plt+0xda7c> │ │ │ │ + beq f778 <__assert_fail@plt+0xd878> │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq f97c <__assert_fail@plt+0xda7c> │ │ │ │ + beq f778 <__assert_fail@plt+0xd878> │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq f9d8 <__assert_fail@plt+0xdad8> │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + beq f7d4 <__assert_fail@plt+0xd8d4> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 14270 <__assert_fail@plt+0x12370> │ │ │ │ + bl 1406c <__assert_fail@plt+0x1216c> │ │ │ │ cmp r5, #0 │ │ │ │ - beq f9e8 <__assert_fail@plt+0xdae8> │ │ │ │ + beq f7e4 <__assert_fail@plt+0xd8e4> │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [r2, #4] │ │ │ │ str r4, [r5] │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne f950 <__assert_fail@plt+0xda50> │ │ │ │ + bne f74c <__assert_fail@plt+0xd84c> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - ldr r1, [pc, #140] @ fa00 <__assert_fail@plt+0xdb00> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + ldr r1, [pc, #140] @ f7fc <__assert_fail@plt+0xd8fc> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #120] @ fa04 <__assert_fail@plt+0xdb04> │ │ │ │ - ldr r0, [pc, #120] @ fa08 <__assert_fail@plt+0xdb08> │ │ │ │ + ldr r3, [pc, #120] @ f800 <__assert_fail@plt+0xd900> │ │ │ │ + ldr r0, [pc, #120] @ f804 <__assert_fail@plt+0xd904> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ - bhi f97c <__assert_fail@plt+0xda7c> │ │ │ │ + bhi f778 <__assert_fail@plt+0xd878> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r6, r0 │ │ │ │ mov r0, r6 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r7] │ │ │ │ strb r3, [r6, r0] │ │ │ │ - b f97c <__assert_fail@plt+0xda7c> │ │ │ │ + b f778 <__assert_fail@plt+0xd878> │ │ │ │ mov r0, r3 │ │ │ │ - bl 13d20 <__assert_fail@plt+0x11e20> │ │ │ │ + bl 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ mov r5, r0 │ │ │ │ - b f924 <__assert_fail@plt+0xda24> │ │ │ │ + b f720 <__assert_fail@plt+0xd820> │ │ │ │ str r5, [r5, #4] │ │ │ │ udf #0 │ │ │ │ - andeq r7, r2, r4, ror #10 │ │ │ │ + andeq r7, r2, r8, ror #14 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq sp, r0, r0, lsr #28 │ │ │ │ + @ instruction: 0x0000e1b4 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq sp, r0, ip, ror #31 │ │ │ │ + andeq lr, r0, r0, lsl #7 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #304] @ fb48 <__assert_fail@plt+0xdc48> │ │ │ │ - ldr r3, [pc, #304] @ fb4c <__assert_fail@plt+0xdc4c> │ │ │ │ + ldr r5, [pc, #304] @ f944 <__assert_fail@plt+0xda44> │ │ │ │ + ldr r3, [pc, #304] @ f948 <__assert_fail@plt+0xda48> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq fa58 <__assert_fail@plt+0xdb58> │ │ │ │ + beq f854 <__assert_fail@plt+0xd954> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - ldr r3, [pc, #276] @ fb50 <__assert_fail@plt+0xdc50> │ │ │ │ + ldr r3, [pc, #276] @ f94c <__assert_fail@plt+0xda4c> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [r7] │ │ │ │ lsl r2, r3, #1 │ │ │ │ ldr r1, [r0] │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ - bne fb14 <__assert_fail@plt+0xdc14> │ │ │ │ - ldr r3, [pc, #244] @ fb54 <__assert_fail@plt+0xdc54> │ │ │ │ + bne f910 <__assert_fail@plt+0xda10> │ │ │ │ + ldr r3, [pc, #244] @ f950 <__assert_fail@plt+0xda50> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne faf4 <__assert_fail@plt+0xdbf4> │ │ │ │ + bne f8f0 <__assert_fail@plt+0xd9f0> │ │ │ │ cmp r4, #0 │ │ │ │ - beq faec <__assert_fail@plt+0xdbec> │ │ │ │ + beq f8e8 <__assert_fail@plt+0xd9e8> │ │ │ │ ldr r5, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ - beq faec <__assert_fail@plt+0xdbec> │ │ │ │ + beq f8e8 <__assert_fail@plt+0xd9e8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r4 │ │ │ │ cmp r4, r0 │ │ │ │ - beq fab0 <__assert_fail@plt+0xdbb0> │ │ │ │ + beq f8ac <__assert_fail@plt+0xd9ac> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r0, r3 │ │ │ │ - bne fa9c <__assert_fail@plt+0xdb9c> │ │ │ │ + bne f898 <__assert_fail@plt+0xd998> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r5, [r4] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r1, [r0, #4] │ │ │ │ strne r0, [r1] │ │ │ │ cmp ip, #0 │ │ │ │ - ldr r1, [pc, #128] @ fb58 <__assert_fail@plt+0xdc58> │ │ │ │ + ldr r1, [pc, #128] @ f954 <__assert_fail@plt+0xda54> │ │ │ │ movne r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strne r3, [ip, #4] │ │ │ │ streq ip, [r5, #12] │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #96] @ fb5c <__assert_fail@plt+0xdc5c> │ │ │ │ - ldr r0, [pc, #96] @ fb60 <__assert_fail@plt+0xdc60> │ │ │ │ + ldr r3, [pc, #96] @ f958 <__assert_fail@plt+0xda58> │ │ │ │ + ldr r0, [pc, #96] @ f95c <__assert_fail@plt+0xda5c> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ - bhi faec <__assert_fail@plt+0xdbec> │ │ │ │ + bhi f8e8 <__assert_fail@plt+0xd9e8> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r6, r0 │ │ │ │ mov r0, r6 │ │ │ │ strb r2, [r3, #1] │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r7] │ │ │ │ strb r3, [r6, r0] │ │ │ │ - b faec <__assert_fail@plt+0xdbec> │ │ │ │ - strdeq r7, [r2], -r0 │ │ │ │ + b f8e8 <__assert_fail@plt+0xd9e8> │ │ │ │ + strdeq r7, [r2], -r4 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x0000dcbc │ │ │ │ + andeq lr, r0, r0, asr r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq sp, r0, ip, ror lr │ │ │ │ - ldr r1, [pc, #268] @ fc78 <__assert_fail@plt+0xdd78> │ │ │ │ - ldr r3, [pc, #268] @ fc7c <__assert_fail@plt+0xdd7c> │ │ │ │ + andeq lr, r0, r0, lsl r2 │ │ │ │ + ldr r1, [pc, #268] @ fa74 <__assert_fail@plt+0xdb74> │ │ │ │ + ldr r3, [pc, #268] @ fa78 <__assert_fail@plt+0xdb78> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r5, [r3, #444] @ 0x1bc │ │ │ │ cmp r5, #0 │ │ │ │ - bne fc2c <__assert_fail@plt+0xdd2c> │ │ │ │ + bne fa28 <__assert_fail@plt+0xdb28> │ │ │ │ cmp r2, #0 │ │ │ │ - beq fbfc <__assert_fail@plt+0xdcfc> │ │ │ │ + beq f9f8 <__assert_fail@plt+0xdaf8> │ │ │ │ ldr r3, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq fbfc <__assert_fail@plt+0xdcfc> │ │ │ │ - ldr r3, [pc, #220] @ fc80 <__assert_fail@plt+0xdd80> │ │ │ │ + beq f9f8 <__assert_fail@plt+0xdaf8> │ │ │ │ + ldr r3, [pc, #220] @ fa7c <__assert_fail@plt+0xdb7c> │ │ │ │ mov r7, #1 │ │ │ │ ldr r6, [r1, r3] │ │ │ │ - ldr r1, [pc, #212] @ fc84 <__assert_fail@plt+0xdd84> │ │ │ │ + ldr r1, [pc, #212] @ fa80 <__assert_fail@plt+0xdb80> │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r6] │ │ │ │ str r7, [r6] │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ - ldr r1, [pc, #192] @ fc88 <__assert_fail@plt+0xdd88> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ + ldr r1, [pc, #192] @ fa84 <__assert_fail@plt+0xdb84> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 11edc <__assert_fail@plt+0xffdc> │ │ │ │ + bl 11cd8 <__assert_fail@plt+0xfdd8> │ │ │ │ str r8, [r6] │ │ │ │ bl 3c08 <__assert_fail@plt+0x1d08> │ │ │ │ mov r1, r7 │ │ │ │ - bl cdac <__assert_fail@plt+0xaeac> │ │ │ │ + bl d600 <__assert_fail@plt+0xb700> │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #520 @ 0x208 │ │ │ │ - beq fc4c <__assert_fail@plt+0xdd4c> │ │ │ │ + beq fa48 <__assert_fail@plt+0xdb48> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #136] @ fc8c <__assert_fail@plt+0xdd8c> │ │ │ │ + ldr r1, [pc, #136] @ fa88 <__assert_fail@plt+0xdb88> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - ldr r1, [pc, #116] @ fc90 <__assert_fail@plt+0xdd90> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + ldr r1, [pc, #116] @ fa8c <__assert_fail@plt+0xdb8c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #96] @ fc94 <__assert_fail@plt+0xdd94> │ │ │ │ - ldr r0, [pc, #96] @ fc98 <__assert_fail@plt+0xdd98> │ │ │ │ + ldr r3, [pc, #96] @ fa90 <__assert_fail@plt+0xdb90> │ │ │ │ + ldr r0, [pc, #96] @ fa94 <__assert_fail@plt+0xdb94> │ │ │ │ ldr r3, [r1, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #72] @ fc9c <__assert_fail@plt+0xdd9c> │ │ │ │ + ldr r1, [pc, #72] @ fa98 <__assert_fail@plt+0xdb98> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - ldr r1, [pc, #52] @ fca0 <__assert_fail@plt+0xdda0> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + ldr r1, [pc, #52] @ fa9c <__assert_fail@plt+0xdb9c> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - b fbf4 <__assert_fail@plt+0xdcf4> │ │ │ │ - muleq r2, ip, r2 │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + b f9f0 <__assert_fail@plt+0xdaf0> │ │ │ │ + andeq r7, r2, r0, lsr #9 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r1, ip, ror #9 │ │ │ │ - strdeq fp, [r0], -r4 │ │ │ │ - andeq r0, r1, r4, asr #9 │ │ │ │ - andeq sp, r0, ip, ror fp │ │ │ │ + ldrdeq r0, [r1], -r0 @ │ │ │ │ + strdeq fp, [r0], -r8 │ │ │ │ + andeq r0, r1, r8, lsr #11 │ │ │ │ + andeq sp, r0, r0, lsl pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq sp, r0, r4, asr #26 │ │ │ │ - andeq r0, r1, r4, ror r4 │ │ │ │ - andeq sp, r0, ip, lsr #22 │ │ │ │ + ldrdeq lr, [r0], -r8 │ │ │ │ + andeq r0, r1, r8, asr r5 │ │ │ │ + andeq sp, r0, r0, asr #29 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #260] @ fdb4 <__assert_fail@plt+0xdeb4> │ │ │ │ - ldr r3, [pc, #260] @ fdb8 <__assert_fail@plt+0xdeb8> │ │ │ │ + ldr r5, [pc, #260] @ fbb0 <__assert_fail@plt+0xdcb0> │ │ │ │ + ldr r3, [pc, #260] @ fbb4 <__assert_fail@plt+0xdcb4> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne fd90 <__assert_fail@plt+0xde90> │ │ │ │ + bne fb8c <__assert_fail@plt+0xdc8c> │ │ │ │ cmp r2, #0 │ │ │ │ - beq fd0c <__assert_fail@plt+0xde0c> │ │ │ │ + beq fb08 <__assert_fail@plt+0xdc08> │ │ │ │ ldr r3, [r2, #16] │ │ │ │ tst r3, #4 │ │ │ │ - beq fd0c <__assert_fail@plt+0xde0c> │ │ │ │ + beq fb08 <__assert_fail@plt+0xdc08> │ │ │ │ eor r3, r3, #4 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r2, #16] │ │ │ │ - ldr r3, [pc, #208] @ fdbc <__assert_fail@plt+0xdebc> │ │ │ │ - ldr r1, [pc, #208] @ fdc0 <__assert_fail@plt+0xdec0> │ │ │ │ + ldr r3, [pc, #208] @ fbb8 <__assert_fail@plt+0xdcb8> │ │ │ │ + ldr r1, [pc, #208] @ fbbc <__assert_fail@plt+0xdcbc> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r3] │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r2 │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq fce4 <__assert_fail@plt+0xdde4> │ │ │ │ + beq fae0 <__assert_fail@plt+0xdbe0> │ │ │ │ ldr r0, [r4, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq fce4 <__assert_fail@plt+0xdde4> │ │ │ │ - ldr r6, [pc, #148] @ fdc4 <__assert_fail@plt+0xdec4> │ │ │ │ + beq fae0 <__assert_fail@plt+0xdbe0> │ │ │ │ + ldr r6, [pc, #148] @ fbc0 <__assert_fail@plt+0xdcc0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq fce4 <__assert_fail@plt+0xdde4> │ │ │ │ - ldr r7, [pc, #128] @ fdc8 <__assert_fail@plt+0xdec8> │ │ │ │ + beq fae0 <__assert_fail@plt+0xdbe0> │ │ │ │ + ldr r7, [pc, #128] @ fbc4 <__assert_fail@plt+0xdcc4> │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r7 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne fce4 <__assert_fail@plt+0xdde4> │ │ │ │ + bne fae0 <__assert_fail@plt+0xdbe0> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r2, [pc, #80] @ fdcc <__assert_fail@plt+0xdecc> │ │ │ │ - ldr r1, [pc, #80] @ fdd0 <__assert_fail@plt+0xded0> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r2, [pc, #80] @ fbc8 <__assert_fail@plt+0xdcc8> │ │ │ │ + ldr r1, [pc, #80] @ fbcc <__assert_fail@plt+0xdccc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b fce4 <__assert_fail@plt+0xdde4> │ │ │ │ - ldr r3, [pc, #60] @ fdd4 <__assert_fail@plt+0xded4> │ │ │ │ - ldr r0, [pc, #60] @ fdd8 <__assert_fail@plt+0xded8> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b fae0 <__assert_fail@plt+0xdbe0> │ │ │ │ + ldr r3, [pc, #60] @ fbd0 <__assert_fail@plt+0xdcd0> │ │ │ │ + ldr r0, [pc, #60] @ fbd4 <__assert_fail@plt+0xdcd4> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r7, r2, r8, asr r1 │ │ │ │ + andeq r7, r2, ip, asr r3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - andeq sp, r0, r0, lsr #21 │ │ │ │ - andeq sp, r0, r4, lsr #21 │ │ │ │ - andeq ip, r0, ip, lsr #23 │ │ │ │ - andeq sp, r0, ip, asr sl │ │ │ │ - andeq lr, r0, r4, lsr #16 │ │ │ │ + andeq sp, r0, r4, lsr lr │ │ │ │ + andeq sp, r0, r8, lsr lr │ │ │ │ + @ instruction: 0x0000cdb0 │ │ │ │ + strdeq sp, [r0], -r0 │ │ │ │ + @ instruction: 0x0000e2b0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - ldrdeq sp, [r0], -r8 │ │ │ │ - ldr r3, [pc, #48] @ fe14 <__assert_fail@plt+0xdf14> │ │ │ │ + andeq sp, r0, ip, ror #30 │ │ │ │ + ldr r3, [pc, #48] @ fc10 <__assert_fail@plt+0xdd10> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #32] @ fe18 <__assert_fail@plt+0xdf18> │ │ │ │ - ldr r3, [pc, #32] @ fe1c <__assert_fail@plt+0xdf1c> │ │ │ │ + ldr r0, [pc, #32] @ fc14 <__assert_fail@plt+0xdd14> │ │ │ │ + ldr r3, [pc, #32] @ fc18 <__assert_fail@plt+0xdd18> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r0, [r1], -ip │ │ │ │ - ldrdeq r0, [r1], -r0 @ │ │ │ │ + andeq r0, r1, r0, ror #7 │ │ │ │ + @ instruction: 0x000103b4 │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - ldr r3, [pc, #68] @ fe6c <__assert_fail@plt+0xdf6c> │ │ │ │ + ldr r3, [pc, #68] @ fc68 <__assert_fail@plt+0xdd68> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ fe70 <__assert_fail@plt+0xdf70> │ │ │ │ + ldr r4, [pc, #56] @ fc6c <__assert_fail@plt+0xdd6c> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ fe74 <__assert_fail@plt+0xdf74> │ │ │ │ + ldr r3, [pc, #52] @ fc70 <__assert_fail@plt+0xdd70> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ fe78 <__assert_fail@plt+0xdf78> │ │ │ │ + ldr r1, [pc, #28] @ fc74 <__assert_fail@plt+0xdd74> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldrdeq r0, [r1], -r4 │ │ │ │ - @ instruction: 0x000102bc │ │ │ │ + @ instruction: 0x000103b8 │ │ │ │ + andeq r0, r1, r0, lsr #7 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ - ldrdeq r0, [r1], -ip │ │ │ │ + andeq r0, r1, r0, asr #7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r6, [pc, #116] @ fefc <__assert_fail@plt+0xdffc> │ │ │ │ - ldr r5, [pc, #116] @ ff00 <__assert_fail@plt+0xe000> │ │ │ │ - ldr r3, [pc, #116] @ ff04 <__assert_fail@plt+0xe004> │ │ │ │ + ldr r6, [pc, #116] @ fcf8 <__assert_fail@plt+0xddf8> │ │ │ │ + ldr r5, [pc, #116] @ fcfc <__assert_fail@plt+0xddfc> │ │ │ │ + ldr r3, [pc, #116] @ fd00 <__assert_fail@plt+0xde00> │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #80] @ ff08 <__assert_fail@plt+0xe008> │ │ │ │ + ldr r1, [pc, #80] @ fd04 <__assert_fail@plt+0xde04> │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #72] @ ff0c <__assert_fail@plt+0xe00c> │ │ │ │ + ldr r4, [pc, #72] @ fd08 <__assert_fail@plt+0xde08> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #68] @ ff10 <__assert_fail@plt+0xe010> │ │ │ │ + ldr r3, [pc, #68] @ fd0c <__assert_fail@plt+0xde0c> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #40] @ ff14 <__assert_fail@plt+0xe014> │ │ │ │ + ldr r1, [pc, #40] @ fd10 <__assert_fail@plt+0xde10> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq sp, r0, r8, lsr #20 │ │ │ │ - andeq fp, r0, r8, lsr #4 │ │ │ │ + @ instruction: 0x0000ddbc │ │ │ │ + andeq fp, r0, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - andeq r0, r1, r4, lsr #5 │ │ │ │ - andeq sp, r0, ip, ror #19 │ │ │ │ + andeq r0, r1, r8, lsl #7 │ │ │ │ + andeq sp, r0, r0, lsl #27 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - @ instruction: 0x000102b8 │ │ │ │ - ldr r3, [pc, #68] @ ff64 <__assert_fail@plt+0xe064> │ │ │ │ + muleq r1, ip, r3 │ │ │ │ + ldr r3, [pc, #68] @ fd60 <__assert_fail@plt+0xde60> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ ff68 <__assert_fail@plt+0xe068> │ │ │ │ + ldr r4, [pc, #56] @ fd64 <__assert_fail@plt+0xde64> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ ff6c <__assert_fail@plt+0xe06c> │ │ │ │ + ldr r3, [pc, #52] @ fd68 <__assert_fail@plt+0xde68> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ ff70 <__assert_fail@plt+0xe070> │ │ │ │ + ldr r1, [pc, #28] @ fd6c <__assert_fail@plt+0xde6c> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq fp, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0x000102b8 │ │ │ │ + andeq fp, r0, r4, lsr #7 │ │ │ │ + muleq r1, ip, r3 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ - andeq r0, r1, r0, lsr #5 │ │ │ │ - ldr r3, [pc, #68] @ ffc0 <__assert_fail@plt+0xe0c0> │ │ │ │ + andeq r0, r1, r4, lsl #7 │ │ │ │ + ldr r3, [pc, #68] @ fdbc <__assert_fail@plt+0xdebc> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ ffc4 <__assert_fail@plt+0xe0c4> │ │ │ │ + ldr r4, [pc, #56] @ fdc0 <__assert_fail@plt+0xdec0> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ ffc8 <__assert_fail@plt+0xe0c8> │ │ │ │ + ldr r3, [pc, #52] @ fdc4 <__assert_fail@plt+0xdec4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ ffcc <__assert_fail@plt+0xe0cc> │ │ │ │ + ldr r1, [pc, #28] @ fdc8 <__assert_fail@plt+0xdec8> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq fp, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x000102b0 │ │ │ │ + andeq fp, r0, r8, asr #6 │ │ │ │ + muleq r1, r4, r3 │ │ │ │ @ instruction: 0xfffff440 │ │ │ │ - muleq r1, ip, r2 │ │ │ │ - ldr r3, [pc, #68] @ 1001c <__assert_fail@plt+0xe11c> │ │ │ │ + andeq r0, r1, r0, lsl #7 │ │ │ │ + ldr r3, [pc, #68] @ fe18 <__assert_fail@plt+0xdf18> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ 10020 <__assert_fail@plt+0xe120> │ │ │ │ + ldr r4, [pc, #56] @ fe1c <__assert_fail@plt+0xdf1c> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ 10024 <__assert_fail@plt+0xe124> │ │ │ │ + ldr r3, [pc, #52] @ fe20 <__assert_fail@plt+0xdf20> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ 10028 <__assert_fail@plt+0xe128> │ │ │ │ + ldr r1, [pc, #28] @ fe24 <__assert_fail@plt+0xdf24> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq fp, r0, r8, ror #1 │ │ │ │ - ldrdeq sp, [r0], -r8 │ │ │ │ + andeq fp, r0, ip, ror #5 │ │ │ │ + andeq sp, r0, ip, ror #24 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - andeq r0, r1, r4, ror r2 │ │ │ │ - ldr r3, [pc, #56] @ 1006c <__assert_fail@plt+0xe16c> │ │ │ │ + andeq r0, r1, r8, asr r3 │ │ │ │ + ldr r3, [pc, #56] @ fe68 <__assert_fail@plt+0xdf68> │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r2 │ │ │ │ - ble 10064 <__assert_fail@plt+0xe164> │ │ │ │ - ldr r2, [pc, #36] @ 10070 <__assert_fail@plt+0xe170> │ │ │ │ + ble fe60 <__assert_fail@plt+0xdf60> │ │ │ │ + ldr r2, [pc, #36] @ fe6c <__assert_fail@plt+0xdf6c> │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r5, [r3] │ │ │ │ bl 1c3c │ │ │ │ - ldr r3, [pc, #20] @ 10074 <__assert_fail@plt+0xe174> │ │ │ │ + ldr r3, [pc, #20] @ fe70 <__assert_fail@plt+0xdf70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, r5, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r6, [r2], -r0 │ │ │ │ + ldrdeq r6, [r2], -r4 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r1, r3, r8, lsr r4 │ │ │ │ + andeq r1, r3, ip, lsr r6 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r4, [pc, #144] @ 10114 <__assert_fail@plt+0xe214> │ │ │ │ - ldr r6, [pc, #144] @ 10118 <__assert_fail@plt+0xe218> │ │ │ │ + ldr r4, [pc, #144] @ ff10 <__assert_fail@plt+0xe010> │ │ │ │ + ldr r6, [pc, #144] @ ff14 <__assert_fail@plt+0xe014> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r5, r4, #12672 @ 0x3180 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl 1dd4 │ │ │ │ cmp r4, r5 │ │ │ │ - bne 10094 <__assert_fail@plt+0xe194> │ │ │ │ - ldr r0, [pc, #100] @ 1011c <__assert_fail@plt+0xe21c> │ │ │ │ + bne fe90 <__assert_fail@plt+0xdf90> │ │ │ │ + ldr r0, [pc, #100] @ ff18 <__assert_fail@plt+0xe018> │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r0, r0, #12672 @ 0x3180 │ │ │ │ bl 1dd4 │ │ │ │ - ldr r2, [pc, #80] @ 10120 <__assert_fail@plt+0xe220> │ │ │ │ + ldr r2, [pc, #80] @ ff1c <__assert_fail@plt+0xe01c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ movgt r1, #99 @ 0x63 │ │ │ │ strle r3, [r2, #64] @ 0x40 │ │ │ │ strgt r1, [r2, #64] @ 0x40 │ │ │ │ - ldr r2, [pc, #52] @ 10124 <__assert_fail@plt+0xe224> │ │ │ │ + ldr r2, [pc, #52] @ ff20 <__assert_fail@plt+0xe020> │ │ │ │ movgt r3, r1 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ sub r1, r2, #2 │ │ │ │ cmp r1, r3 │ │ │ │ - ldrle r3, [pc, #32] @ 10128 <__assert_fail@plt+0xe228> │ │ │ │ + ldrle r3, [pc, #32] @ ff24 <__assert_fail@plt+0xe024> │ │ │ │ suble r2, r2, #3 │ │ │ │ addle r3, pc, r3 │ │ │ │ strle r2, [r3, #64] @ 0x40 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r1, r3, r4, asr r4 │ │ │ │ - andeq r6, r2, r8, ror sp │ │ │ │ - andeq r1, r3, r0, lsr #8 │ │ │ │ - andeq r1, r3, r8, asr #7 │ │ │ │ + andeq r1, r3, r8, asr r6 │ │ │ │ + andeq r6, r2, ip, ror pc │ │ │ │ + andeq r1, r3, r4, lsr #12 │ │ │ │ + andeq r1, r3, ip, asr #11 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r1, r3, ip, lsl #7 │ │ │ │ - ldr r3, [pc, #408] @ 102cc <__assert_fail@plt+0xe3cc> │ │ │ │ - ldr r1, [pc, #408] @ 102d0 <__assert_fail@plt+0xe3d0> │ │ │ │ + muleq r3, r0, r5 │ │ │ │ + ldr r3, [pc, #408] @ 100c8 <__assert_fail@plt+0xe1c8> │ │ │ │ + ldr r1, [pc, #408] @ 100cc <__assert_fail@plt+0xe1cc> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r1, [r3, r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r9, [r1] │ │ │ │ mov sl, r0 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -14515,166 +14386,166 @@ │ │ │ │ cmp r5, #0 │ │ │ │ lsr r3, r3, #13 │ │ │ │ andne r3, r3, #1 │ │ │ │ moveq r3, #1 │ │ │ │ add r2, r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ - beq 10280 <__assert_fail@plt+0xe380> │ │ │ │ + beq 1007c <__assert_fail@plt+0xe17c> │ │ │ │ cmp r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bge 10228 <__assert_fail@plt+0xe328> │ │ │ │ + bge 10024 <__assert_fail@plt+0xe124> │ │ │ │ mov r0, fp │ │ │ │ add r4, fp, r4 │ │ │ │ bl 1cb4 │ │ │ │ mov fp, r4 │ │ │ │ mov r3, #32 │ │ │ │ cmp r5, #0 │ │ │ │ strb r3, [fp], #1 │ │ │ │ strb r8, [r6] │ │ │ │ strb r8, [r4, #1] │ │ │ │ - beq 10260 <__assert_fail@plt+0xe360> │ │ │ │ + beq 1005c <__assert_fail@plt+0xe15c> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr lr, [r3] │ │ │ │ sub r1, fp, r7 │ │ │ │ - b 101ac <__assert_fail@plt+0xe2ac> │ │ │ │ - bl 10078 <__assert_fail@plt+0xe178> │ │ │ │ + b ffa8 <__assert_fail@plt+0xe0a8> │ │ │ │ + bl fe74 <__assert_fail@plt+0xdf74> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strb r8, [r7] │ │ │ │ bl 1cb4 │ │ │ │ ldrb r5, [sl] │ │ │ │ add r3, r7, r4 │ │ │ │ mov r2, #32 │ │ │ │ cmp r5, #0 │ │ │ │ strb r2, [r7, r4] │ │ │ │ add fp, r3, #1 │ │ │ │ strb r8, [r6] │ │ │ │ strb r8, [r3, #1] │ │ │ │ - bne 10214 <__assert_fail@plt+0xe314> │ │ │ │ + bne 10010 <__assert_fail@plt+0xe110> │ │ │ │ mov r0, r7 │ │ │ │ - bl 10078 <__assert_fail@plt+0xe178> │ │ │ │ + bl fe74 <__assert_fail@plt+0xdf74> │ │ │ │ mov r0, r6 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1be8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, r4 │ │ │ │ - ble 102a0 <__assert_fail@plt+0xe3a0> │ │ │ │ + ble 1009c <__assert_fail@plt+0xe19c> │ │ │ │ mov r3, r0 │ │ │ │ strb r5, [r3], #1 │ │ │ │ strb r8, [r0, #1] │ │ │ │ mov r0, r3 │ │ │ │ - b 101ac <__assert_fail@plt+0xe2ac> │ │ │ │ + b ffa8 <__assert_fail@plt+0xe0a8> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 10078 <__assert_fail@plt+0xe178> │ │ │ │ + bl fe74 <__assert_fail@plt+0xdf74> │ │ │ │ mov r0, r6 │ │ │ │ - bl 10078 <__assert_fail@plt+0xe178> │ │ │ │ + bl fe74 <__assert_fail@plt+0xdf74> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r5, [sl] │ │ │ │ ldr lr, [r3] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ - b 1028c <__assert_fail@plt+0xe38c> │ │ │ │ - ldrdeq r6, [r2], -r4 │ │ │ │ + b 10088 <__assert_fail@plt+0xe188> │ │ │ │ + ldrdeq r6, [r2], -r8 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #184] @ 10398 <__assert_fail@plt+0xe498> │ │ │ │ + ldr r5, [pc, #184] @ 10194 <__assert_fail@plt+0xe294> │ │ │ │ cmp r0, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ - beq 1033c <__assert_fail@plt+0xe43c> │ │ │ │ + beq 10138 <__assert_fail@plt+0xe238> │ │ │ │ cmp r0, #1 │ │ │ │ - bgt 10300 <__assert_fail@plt+0xe400> │ │ │ │ + bgt 100fc <__assert_fail@plt+0xe1fc> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 1012c <__assert_fail@plt+0xe22c> │ │ │ │ - ldr r3, [pc, #136] @ 1039c <__assert_fail@plt+0xe49c> │ │ │ │ + bl ff28 <__assert_fail@plt+0xe028> │ │ │ │ + ldr r3, [pc, #136] @ 10198 <__assert_fail@plt+0xe298> │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 102f8 <__assert_fail@plt+0xe3f8> │ │ │ │ - ldr r3, [pc, #120] @ 103a0 <__assert_fail@plt+0xe4a0> │ │ │ │ + bne 100f4 <__assert_fail@plt+0xe1f4> │ │ │ │ + ldr r3, [pc, #120] @ 1019c <__assert_fail@plt+0xe29c> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [r1, #4] │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 1037c <__assert_fail@plt+0xe47c> │ │ │ │ + bne 10178 <__assert_fail@plt+0xe278> │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ - bne 1037c <__assert_fail@plt+0xe47c> │ │ │ │ + bne 10178 <__assert_fail@plt+0xe278> │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 1037c <__assert_fail@plt+0xe47c> │ │ │ │ - ldr r3, [pc, #56] @ 103a4 <__assert_fail@plt+0xe4a4> │ │ │ │ + bne 10178 <__assert_fail@plt+0xe278> │ │ │ │ + ldr r3, [pc, #56] @ 101a0 <__assert_fail@plt+0xe2a0> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r1, [pc, #36] @ 103a8 <__assert_fail@plt+0xe4a8> │ │ │ │ + ldr r1, [pc, #36] @ 101a4 <__assert_fail@plt+0xe2a4> │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 10304 <__assert_fail@plt+0xe404> │ │ │ │ - b 10364 <__assert_fail@plt+0xe464> │ │ │ │ - andeq r6, r2, r0, lsr #22 │ │ │ │ + bne 10100 <__assert_fail@plt+0xe200> │ │ │ │ + b 10160 <__assert_fail@plt+0xe260> │ │ │ │ + andeq r6, r2, r4, lsr #26 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq r1, r3, r8, lsr #2 │ │ │ │ - andeq pc, r0, ip, lsr #30 │ │ │ │ + andeq r1, r3, ip, lsr #6 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r7, [pc, #220] @ 10494 <__assert_fail@plt+0xe594> │ │ │ │ - ldr r2, [pc, #220] @ 10498 <__assert_fail@plt+0xe598> │ │ │ │ + ldr r7, [pc, #220] @ 10290 <__assert_fail@plt+0xe390> │ │ │ │ + ldr r2, [pc, #220] @ 10294 <__assert_fail@plt+0xe394> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r1, #0 │ │ │ │ pople {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #200] @ 1049c <__assert_fail@plt+0xe59c> │ │ │ │ - ldr r6, [pc, #200] @ 104a0 <__assert_fail@plt+0xe5a0> │ │ │ │ - ldr r8, [pc, #200] @ 104a4 <__assert_fail@plt+0xe5a4> │ │ │ │ + ldr r3, [pc, #200] @ 10298 <__assert_fail@plt+0xe398> │ │ │ │ + ldr r6, [pc, #200] @ 1029c <__assert_fail@plt+0xe39c> │ │ │ │ + ldr r8, [pc, #200] @ 102a0 <__assert_fail@plt+0xe3a0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r4, [r2, r3] │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, r6, #12672 @ 0x3180 │ │ │ │ mov r5, #0 │ │ │ │ sub r1, r1, r5 │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #1 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ mov r0, #8 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r1, [r7, #64] @ 0x40 │ │ │ │ @@ -14685,224 +14556,224 @@ │ │ │ │ add r2, r0, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1e58 │ │ │ │ ldr r1, [r7, #64] @ 0x40 │ │ │ │ cmp r1, r5 │ │ │ │ - bgt 103ec <__assert_fail@plt+0xe4ec> │ │ │ │ + bgt 101e8 <__assert_fail@plt+0xe2e8> │ │ │ │ cmp r1, #0 │ │ │ │ subgt r1, r1, #1 │ │ │ │ strgt r1, [r7, #64] @ 0x40 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r1, [r3], -ip │ │ │ │ - andeq r6, r2, r8, asr #20 │ │ │ │ + andeq r1, r3, r0, ror #5 │ │ │ │ + andeq r6, r2, ip, asr #24 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r1, r3, r0, lsl #2 │ │ │ │ - andeq sp, r0, ip, asr sl │ │ │ │ + andeq r1, r3, r4, lsl #6 │ │ │ │ + andeq sp, r0, r0, ror lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r4, [pc, #240] @ 105a4 <__assert_fail@plt+0xe6a4> │ │ │ │ - ldr r3, [pc, #240] @ 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ + ldr r4, [pc, #240] @ 103a0 <__assert_fail@plt+0xe4a0> │ │ │ │ + ldr r3, [pc, #240] @ 103a4 <__assert_fail@plt+0xe4a4> │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r5, r0 │ │ │ │ - bl 103ac <__assert_fail@plt+0xe4ac> │ │ │ │ - ldr r2, [pc, #212] @ 105ac <__assert_fail@plt+0xe6ac> │ │ │ │ - ldr r3, [pc, #212] @ 105b0 <__assert_fail@plt+0xe6b0> │ │ │ │ + bl 101a8 <__assert_fail@plt+0xe2a8> │ │ │ │ + ldr r2, [pc, #212] @ 103a8 <__assert_fail@plt+0xe4a8> │ │ │ │ + ldr r3, [pc, #212] @ 103ac <__assert_fail@plt+0xe4ac> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r7, [r4, r3] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r7] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ bl 1b4c │ │ │ │ mov r0, #1 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #176] @ 105b4 <__assert_fail@plt+0xe6b4> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #176] @ 103b0 <__assert_fail@plt+0xe4b0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r5, [r3, r5, lsl #2] │ │ │ │ ldrb r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ movne r6, #1 │ │ │ │ - bne 10554 <__assert_fail@plt+0xe654> │ │ │ │ - b 10580 <__assert_fail@plt+0xe680> │ │ │ │ + bne 10350 <__assert_fail@plt+0xe450> │ │ │ │ + b 1037c <__assert_fail@plt+0xe47c> │ │ │ │ ldrb r3, [r5, #1] │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ - beq 10594 <__assert_fail@plt+0xe694> │ │ │ │ + beq 10390 <__assert_fail@plt+0xe490> │ │ │ │ cmp r6, #0 │ │ │ │ mov r0, #1 │ │ │ │ movne r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r3, r4 │ │ │ │ eor r6, r6, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r5, r3 │ │ │ │ ldrb r1, [r4, #1] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 10580 <__assert_fail@plt+0xe680> │ │ │ │ + beq 1037c <__assert_fail@plt+0xe47c> │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ add r4, r5, #1 │ │ │ │ - beq 1051c <__assert_fail@plt+0xe61c> │ │ │ │ + beq 10318 <__assert_fail@plt+0xe418> │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e64 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, r5 │ │ │ │ ldrb r1, [r4, #1] │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 10554 <__assert_fail@plt+0xe654> │ │ │ │ + bne 10350 <__assert_fail@plt+0xe450> │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e58 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r0, #8 │ │ │ │ - b ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + b af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #2 │ │ │ │ bl 1e64 │ │ │ │ - b 10548 <__assert_fail@plt+0xe648> │ │ │ │ - andeq r6, r2, r4, asr r9 │ │ │ │ + b 10344 <__assert_fail@plt+0xe444> │ │ │ │ + andeq r6, r2, r8, asr fp │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - muleq r3, r4, pc @ │ │ │ │ - ldr r3, [pc, #180] @ 10674 <__assert_fail@plt+0xe774> │ │ │ │ + muleq r3, r8, r1 │ │ │ │ + ldr r3, [pc, #180] @ 10470 <__assert_fail@plt+0xe570> │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r4, [pc, #168] @ 10678 <__assert_fail@plt+0xe778> │ │ │ │ + ldr r4, [pc, #168] @ 10474 <__assert_fail@plt+0xe574> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #164] @ 1067c <__assert_fail@plt+0xe77c> │ │ │ │ + ldr r3, [pc, #164] @ 10478 <__assert_fail@plt+0xe578> │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #140] @ 10680 <__assert_fail@plt+0xe780> │ │ │ │ - ldr r6, [pc, #140] @ 10684 <__assert_fail@plt+0xe784> │ │ │ │ - ldr r5, [pc, #140] @ 10688 <__assert_fail@plt+0xe788> │ │ │ │ - ldr r7, [pc, #140] @ 1068c <__assert_fail@plt+0xe78c> │ │ │ │ + ldr r1, [pc, #140] @ 1047c <__assert_fail@plt+0xe57c> │ │ │ │ + ldr r6, [pc, #140] @ 10480 <__assert_fail@plt+0xe580> │ │ │ │ + ldr r5, [pc, #140] @ 10484 <__assert_fail@plt+0xe584> │ │ │ │ + ldr r7, [pc, #140] @ 10488 <__assert_fail@plt+0xe588> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #0 │ │ │ │ - ldr r4, [pc, #112] @ 10690 <__assert_fail@plt+0xe790> │ │ │ │ + ldr r4, [pc, #112] @ 1048c <__assert_fail@plt+0xe58c> │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r7, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #64] @ 10694 <__assert_fail@plt+0xe794> │ │ │ │ + ldr r1, [pc, #64] @ 10490 <__assert_fail@plt+0xe590> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r1, [pc, #52] @ 10698 <__assert_fail@plt+0xe798> │ │ │ │ + ldr r1, [pc, #52] @ 10494 <__assert_fail@plt+0xe594> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq pc, r0, r4, lsl #26 │ │ │ │ - andeq pc, r0, r0, ror #25 │ │ │ │ + andeq pc, r0, r8, ror #27 │ │ │ │ + andeq pc, r0, r4, asr #27 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ - ldrdeq pc, [r0], -r8 │ │ │ │ + @ instruction: 0x0000fdbc │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ - andeq pc, r0, r0, ror sp @ │ │ │ │ - andeq pc, r0, r4, ror sp @ │ │ │ │ - andeq pc, r0, ip, ror #26 │ │ │ │ - andeq pc, r0, r0, asr sp @ │ │ │ │ - andeq pc, r0, r4, asr #27 │ │ │ │ + andeq pc, r0, r4, asr lr @ │ │ │ │ + andeq pc, r0, r8, asr lr @ │ │ │ │ + andeq pc, r0, r0, asr lr @ │ │ │ │ + andeq pc, r0, r4, lsr lr @ │ │ │ │ + andeq pc, r0, r8, lsr #29 │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r2 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ble 107d4 <__assert_fail@plt+0xe8d4> │ │ │ │ + ble 105d0 <__assert_fail@plt+0xe6d0> │ │ │ │ ldr r5, [r1, #4] │ │ │ │ - ldr r6, [pc, #1224] @ 10b84 <__assert_fail@plt+0xec84> │ │ │ │ - ldr r8, [pc, #1224] @ 10b88 <__assert_fail@plt+0xec88> │ │ │ │ + ldr r6, [pc, #1224] @ 10980 <__assert_fail@plt+0xea80> │ │ │ │ + ldr r8, [pc, #1224] @ 10984 <__assert_fail@plt+0xea84> │ │ │ │ ldrb r4, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #0 │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ add sl, r5, #1 │ │ │ │ - bhi 10920 <__assert_fail@plt+0xea20> │ │ │ │ + bhi 1071c <__assert_fail@plt+0xe81c> │ │ │ │ cmp r4, #31 │ │ │ │ - bls 10900 <__assert_fail@plt+0xea00> │ │ │ │ + bls 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ sub r3, r4, #32 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ addls pc, pc, r3, lsl #2 │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 108c4 <__assert_fail@plt+0xe9c4> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10898 <__assert_fail@plt+0xe998> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 1086c <__assert_fail@plt+0xe96c> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 107e0 <__assert_fail@plt+0xe8e0> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10900 <__assert_fail@plt+0xea00> │ │ │ │ - b 10784 <__assert_fail@plt+0xe884> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106c0 <__assert_fail@plt+0xe7c0> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 10694 <__assert_fail@plt+0xe794> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 10668 <__assert_fail@plt+0xe768> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 105dc <__assert_fail@plt+0xe6dc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ + b 10580 <__assert_fail@plt+0xe680> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 10b38 <__assert_fail@plt+0xec38> │ │ │ │ + bne 10934 <__assert_fail@plt+0xea34> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #6 │ │ │ │ cmp r4, #0 │ │ │ │ str fp, [r6] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r9, r9, #1 │ │ │ │ add r6, r6, #8 │ │ │ │ - bne 106cc <__assert_fail@plt+0xe7cc> │ │ │ │ - ldr r3, [pc, #960] @ 10b8c <__assert_fail@plt+0xec8c> │ │ │ │ + bne 104c8 <__assert_fail@plt+0xe5c8> │ │ │ │ + ldr r3, [pc, #960] @ 10988 <__assert_fail@plt+0xea88> │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, r9, lsl #3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ @@ -14915,336 +14786,336 @@ │ │ │ │ movne fp, #2 │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r1, r2] │ │ │ │ ands r0, r0, #2048 @ 0x800 │ │ │ │ - beq 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + beq 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1b88 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb r4, [sl, #1] │ │ │ │ ldr r1, [r3] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + beq 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ add r3, sl, #1 │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10850 <__assert_fail@plt+0xe950> │ │ │ │ + bne 1064c <__assert_fail@plt+0xe74c> │ │ │ │ mov r5, r3 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 109bc <__assert_fail@plt+0xeabc> │ │ │ │ + bne 107b8 <__assert_fail@plt+0xe8b8> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #4 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 10a08 <__assert_fail@plt+0xeb08> │ │ │ │ + bne 10804 <__assert_fail@plt+0xe904> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #8 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ cmp r4, #32 │ │ │ │ movne fp, #0 │ │ │ │ movne r5, sl │ │ │ │ movne r0, fp │ │ │ │ - bne 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + bne 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r3, sl │ │ │ │ mov r0, #0 │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r4, #32 │ │ │ │ - beq 108e4 <__assert_fail@plt+0xe9e4> │ │ │ │ + beq 106e0 <__assert_fail@plt+0xe7e0> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #0 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov fp, #0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ mov r0, fp │ │ │ │ mov r5, sl │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ cmp r4, #105 @ 0x69 │ │ │ │ - beq 10990 <__assert_fail@plt+0xea90> │ │ │ │ + beq 1078c <__assert_fail@plt+0xe88c> │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ - bne 1095c <__assert_fail@plt+0xea5c> │ │ │ │ + bne 10758 <__assert_fail@plt+0xe858> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 10a54 <__assert_fail@plt+0xeb54> │ │ │ │ + bne 10850 <__assert_fail@plt+0xe950> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #9 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ cmp r4, #100 @ 0x64 │ │ │ │ - bne 10900 <__assert_fail@plt+0xea00> │ │ │ │ + bne 106fc <__assert_fail@plt+0xe7fc> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 10aa0 <__assert_fail@plt+0xeba0> │ │ │ │ + bne 1089c <__assert_fail@plt+0xe99c> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #5 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov fp, r0 │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ands r0, r3, #2048 @ 0x800 │ │ │ │ - bne 10aec <__assert_fail@plt+0xebec> │ │ │ │ + bne 108e8 <__assert_fail@plt+0xe9e8> │ │ │ │ mov r5, sl │ │ │ │ mov fp, #1 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 1088c <__assert_fail@plt+0xe98c> │ │ │ │ + beq 10688 <__assert_fail@plt+0xe788> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 109e8 <__assert_fail@plt+0xeae8> │ │ │ │ + bne 107e4 <__assert_fail@plt+0xe8e4> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #4 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 108b8 <__assert_fail@plt+0xe9b8> │ │ │ │ + beq 106b4 <__assert_fail@plt+0xe7b4> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10a34 <__assert_fail@plt+0xeb34> │ │ │ │ + bne 10830 <__assert_fail@plt+0xe930> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #8 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 10950 <__assert_fail@plt+0xea50> │ │ │ │ + beq 1074c <__assert_fail@plt+0xe84c> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10a80 <__assert_fail@plt+0xeb80> │ │ │ │ + bne 1087c <__assert_fail@plt+0xe97c> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #9 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 10984 <__assert_fail@plt+0xea84> │ │ │ │ + beq 10780 <__assert_fail@plt+0xe880> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10acc <__assert_fail@plt+0xebcc> │ │ │ │ + bne 108c8 <__assert_fail@plt+0xe9c8> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #5 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 109b0 <__assert_fail@plt+0xeab0> │ │ │ │ + beq 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10b18 <__assert_fail@plt+0xec18> │ │ │ │ + bne 10914 <__assert_fail@plt+0xea14> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #1 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #10 │ │ │ │ mov r0, sl │ │ │ │ bl 1b88 │ │ │ │ ldrb r4, [r5, #1] │ │ │ │ ldr r1, [fp] │ │ │ │ lsl r3, r4, #1 │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ - beq 107a4 <__assert_fail@plt+0xe8a4> │ │ │ │ + beq 105a0 <__assert_fail@plt+0xe6a0> │ │ │ │ mov r3, sl │ │ │ │ ldrb r4, [r3, #1]! │ │ │ │ lsl r2, r4, #1 │ │ │ │ ldrh r2, [r1, r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ - bne 10b64 <__assert_fail@plt+0xec64> │ │ │ │ + bne 10960 <__assert_fail@plt+0xea60> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, #6 │ │ │ │ - b 107ac <__assert_fail@plt+0xe8ac> │ │ │ │ - andeq r6, r2, r4, ror #28 │ │ │ │ - andeq pc, r0, r8, ror sp @ │ │ │ │ - andeq r6, r2, r8, asr sp │ │ │ │ - ldr r3, [pc, #176] @ 10c48 <__assert_fail@plt+0xed48> │ │ │ │ + b 105a8 <__assert_fail@plt+0xe6a8> │ │ │ │ + andeq r6, r2, r8, ror #28 │ │ │ │ + andeq pc, r0, ip, asr lr @ │ │ │ │ + andeq r6, r2, ip, asr sp │ │ │ │ + ldr r3, [pc, #176] @ 10a44 <__assert_fail@plt+0xeb44> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r4, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - beq 10bb8 <__assert_fail@plt+0xecb8> │ │ │ │ + beq 109b4 <__assert_fail@plt+0xeab4> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 10bc8 <__assert_fail@plt+0xecc8> │ │ │ │ + bne 109c4 <__assert_fail@plt+0xeac4> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ - bne 10c14 <__assert_fail@plt+0xed14> │ │ │ │ + bne 10a10 <__assert_fail@plt+0xeb10> │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr ip, [pc, #124] @ 10c4c <__assert_fail@plt+0xed4c> │ │ │ │ + ldr ip, [pc, #124] @ 10a48 <__assert_fail@plt+0xeb48> │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #5 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ cmp r4, #0 │ │ │ │ - ble 10bb0 <__assert_fail@plt+0xecb0> │ │ │ │ + ble 109ac <__assert_fail@plt+0xeaac> │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, #88 @ 0x58 │ │ │ │ bl 1e64 │ │ │ │ cmp r4, r5 │ │ │ │ - bgt 10bf4 <__assert_fail@plt+0xecf4> │ │ │ │ + bgt 109f0 <__assert_fail@plt+0xeaf0> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr ip, [pc, #48] @ 10c4c <__assert_fail@plt+0xed4c> │ │ │ │ + ldr ip, [pc, #48] @ 10a48 <__assert_fail@plt+0xeb48> │ │ │ │ mov r2, r1 │ │ │ │ ldr r4, [r3, ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #5 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #88 @ 0x58 │ │ │ │ bl 1e64 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r6, r2, ip, ror #4 │ │ │ │ + andeq r6, r2, r0, ror r4 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - ldr r3, [pc, #176] @ 10d08 <__assert_fail@plt+0xee08> │ │ │ │ + ldr r3, [pc, #176] @ 10b04 <__assert_fail@plt+0xec04> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ subs r4, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - beq 10c78 <__assert_fail@plt+0xed78> │ │ │ │ + beq 10a74 <__assert_fail@plt+0xeb74> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 10c88 <__assert_fail@plt+0xed88> │ │ │ │ + bne 10a84 <__assert_fail@plt+0xeb84> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ - bne 10cd4 <__assert_fail@plt+0xedd4> │ │ │ │ + bne 10ad0 <__assert_fail@plt+0xebd0> │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr ip, [pc, #124] @ 10d0c <__assert_fail@plt+0xee0c> │ │ │ │ + ldr ip, [pc, #124] @ 10b08 <__assert_fail@plt+0xec08> │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #8 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ cmp r4, #0 │ │ │ │ - ble 10c70 <__assert_fail@plt+0xed70> │ │ │ │ + ble 10a6c <__assert_fail@plt+0xeb6c> │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, #32 │ │ │ │ bl 1e64 │ │ │ │ cmp r4, r5 │ │ │ │ - bgt 10cb4 <__assert_fail@plt+0xedb4> │ │ │ │ + bgt 10ab0 <__assert_fail@plt+0xebb0> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr ip, [pc, #48] @ 10d0c <__assert_fail@plt+0xee0c> │ │ │ │ + ldr ip, [pc, #48] @ 10b08 <__assert_fail@plt+0xec08> │ │ │ │ mov r2, r1 │ │ │ │ ldr r4, [r3, ip] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #8 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #32 │ │ │ │ bl 1e64 │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r6, r2, ip, lsr #3 │ │ │ │ + @ instruction: 0x000263b0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - ldr lr, [pc, #240] @ 10e0c <__assert_fail@plt+0xef0c> │ │ │ │ + ldr lr, [pc, #240] @ 10c08 <__assert_fail@plt+0xed08> │ │ │ │ mov r6, r3 │ │ │ │ - ldr r3, [pc, #236] @ 10e10 <__assert_fail@plt+0xef10> │ │ │ │ + ldr r3, [pc, #236] @ 10c0c <__assert_fail@plt+0xed0c> │ │ │ │ add lr, pc, lr │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ mov ip, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ @@ -15252,289 +15123,289 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #144] @ 0x90 │ │ │ │ str ip, [sp, #8] │ │ │ │ - ldr r5, [pc, #176] @ 10e14 <__assert_fail@plt+0xef14> │ │ │ │ + ldr r5, [pc, #176] @ 10c10 <__assert_fail@plt+0xed10> │ │ │ │ bl 1dc8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #5 │ │ │ │ moveq r4, #4 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #156] @ 10e18 <__assert_fail@plt+0xef18> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #156] @ 10c14 <__assert_fail@plt+0xed14> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r9 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r9] │ │ │ │ bl 1b4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ - ldr r3, [pc, #124] @ 10e1c <__assert_fail@plt+0xef1c> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ + ldr r3, [pc, #124] @ 10c18 <__assert_fail@plt+0xed18> │ │ │ │ add r6, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r1, #5 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 1ee8 <__snprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 10df4 <__assert_fail@plt+0xeef4> │ │ │ │ - ldr r2, [pc, #80] @ 10e20 <__assert_fail@plt+0xef20> │ │ │ │ - ldr r3, [pc, #60] @ 10e10 <__assert_fail@plt+0xef10> │ │ │ │ + bne 10bf0 <__assert_fail@plt+0xecf0> │ │ │ │ + ldr r2, [pc, #80] @ 10c1c <__assert_fail@plt+0xed1c> │ │ │ │ + ldr r3, [pc, #60] @ 10c0c <__assert_fail@plt+0xed0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 10e08 <__assert_fail@plt+0xef08> │ │ │ │ + bne 10c04 <__assert_fail@plt+0xed04> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r9] │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ - b 10dc8 <__assert_fail@plt+0xeec8> │ │ │ │ + b 10bc4 <__assert_fail@plt+0xecc4> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r6, r2, r8, ror #1 │ │ │ │ + andeq r6, r2, ip, ror #5 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r2, r0, r0 │ │ │ │ + muleq r2, r4, r2 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - @ instruction: 0x0000f6b0 │ │ │ │ - andeq r6, r2, r8, lsr r0 │ │ │ │ - ldr r2, [pc, #508] @ 11028 <__assert_fail@plt+0xf128> │ │ │ │ + muleq r0, r4, r7 │ │ │ │ + andeq r6, r2, ip, lsr r2 │ │ │ │ + ldr r2, [pc, #508] @ 10e24 <__assert_fail@plt+0xef24> │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r3 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #492] @ 1102c <__assert_fail@plt+0xf12c> │ │ │ │ + ldr r3, [pc, #492] @ 10e28 <__assert_fail@plt+0xef28> │ │ │ │ add r2, pc, r2 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r9, r1 │ │ │ │ add r1, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #152] @ 0x98 │ │ │ │ - bl de9c <__assert_fail@plt+0xbf9c> │ │ │ │ - ldr r5, [pc, #452] @ 11030 <__assert_fail@plt+0xf130> │ │ │ │ + bl b528 <__assert_fail@plt+0x9628> │ │ │ │ + ldr r5, [pc, #452] @ 10e2c <__assert_fail@plt+0xef2c> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #5 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #436] @ 11034 <__assert_fail@plt+0xf134> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #436] @ 10e30 <__assert_fail@plt+0xef30> │ │ │ │ mov r2, r9 │ │ │ │ ldr r9, [r5, r3] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r9] │ │ │ │ bl 1b4c │ │ │ │ cmp r4, #0 │ │ │ │ - beq 10f70 <__assert_fail@plt+0xf070> │ │ │ │ + beq 10d6c <__assert_fail@plt+0xee6c> │ │ │ │ cmp r4, #2000 @ 0x7d0 │ │ │ │ - beq 10f40 <__assert_fail@plt+0xf040> │ │ │ │ + beq 10d3c <__assert_fail@plt+0xee3c> │ │ │ │ cmn r4, #1 │ │ │ │ - beq 10f04 <__assert_fail@plt+0xf004> │ │ │ │ - ldr r3, [pc, #392] @ 11038 <__assert_fail@plt+0xf138> │ │ │ │ + beq 10d00 <__assert_fail@plt+0xee00> │ │ │ │ + ldr r3, [pc, #392] @ 10e34 <__assert_fail@plt+0xef34> │ │ │ │ add r5, sp, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 1ee8 <__snprintf_chk@plt> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 10fa8 <__assert_fail@plt+0xf0a8> │ │ │ │ - ldr r2, [pc, #348] @ 1103c <__assert_fail@plt+0xf13c> │ │ │ │ - ldr r3, [pc, #328] @ 1102c <__assert_fail@plt+0xf12c> │ │ │ │ + bne 10da4 <__assert_fail@plt+0xeea4> │ │ │ │ + ldr r2, [pc, #348] @ 10e38 <__assert_fail@plt+0xef38> │ │ │ │ + ldr r3, [pc, #328] @ 10e28 <__assert_fail@plt+0xef28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 11024 <__assert_fail@plt+0xf124> │ │ │ │ + bne 10e20 <__assert_fail@plt+0xef20> │ │ │ │ mov r0, #3 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10ed8 <__assert_fail@plt+0xefd8> │ │ │ │ + beq 10cd4 <__assert_fail@plt+0xedd4> │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 10fc4 <__assert_fail@plt+0xf0c4> │ │ │ │ + beq 10dc0 <__assert_fail@plt+0xeec0> │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11004 <__assert_fail@plt+0xf104> │ │ │ │ + beq 10e00 <__assert_fail@plt+0xef00> │ │ │ │ ldr r3, [r6, #16] │ │ │ │ tst r3, #8 │ │ │ │ - beq 10fb4 <__assert_fail@plt+0xf0b4> │ │ │ │ - ldr r1, [pc, #264] @ 11040 <__assert_fail@plt+0xf140> │ │ │ │ + beq 10db0 <__assert_fail@plt+0xeeb0> │ │ │ │ + ldr r1, [pc, #264] @ 10e3c <__assert_fail@plt+0xef3c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #164 @ 0xa4 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10ed8 <__assert_fail@plt+0xefd8> │ │ │ │ + beq 10cd4 <__assert_fail@plt+0xedd4> │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 10fd4 <__assert_fail@plt+0xf0d4> │ │ │ │ + beq 10dd0 <__assert_fail@plt+0xeed0> │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11014 <__assert_fail@plt+0xf114> │ │ │ │ - ldr r1, [pc, #220] @ 11044 <__assert_fail@plt+0xf144> │ │ │ │ + beq 10e10 <__assert_fail@plt+0xef10> │ │ │ │ + ldr r1, [pc, #220] @ 10e40 <__assert_fail@plt+0xef40> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #184 @ 0xb8 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 10ed8 <__assert_fail@plt+0xefd8> │ │ │ │ + beq 10cd4 <__assert_fail@plt+0xedd4> │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r9] │ │ │ │ - beq 10fe4 <__assert_fail@plt+0xf0e4> │ │ │ │ + beq 10de0 <__assert_fail@plt+0xeee0> │ │ │ │ ldr r3, [r6, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 10ff4 <__assert_fail@plt+0xf0f4> │ │ │ │ - ldr r1, [pc, #176] @ 11048 <__assert_fail@plt+0xf148> │ │ │ │ + beq 10df0 <__assert_fail@plt+0xeef0> │ │ │ │ + ldr r1, [pc, #176] @ 10e44 <__assert_fail@plt+0xef44> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ - b 10ed8 <__assert_fail@plt+0xefd8> │ │ │ │ + b 10cd4 <__assert_fail@plt+0xedd4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r1, r5 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #144] @ 1104c <__assert_fail@plt+0xf14c> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #144] @ 10e48 <__assert_fail@plt+0xef48> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #132] @ 11050 <__assert_fail@plt+0xf150> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #132] @ 10e4c <__assert_fail@plt+0xef4c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #120] @ 11054 <__assert_fail@plt+0xf154> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #120] @ 10e50 <__assert_fail@plt+0xef50> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #180 @ 0xb4 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #108] @ 11058 <__assert_fail@plt+0xf158> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #108] @ 10e54 <__assert_fail@plt+0xef54> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #172 @ 0xac │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #96] @ 1105c <__assert_fail@plt+0xf15c> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #96] @ 10e58 <__assert_fail@plt+0xef58> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #172 @ 0xac │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #84] @ 11060 <__assert_fail@plt+0xf160> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #84] @ 10e5c <__assert_fail@plt+0xef5c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ - ldr r1, [pc, #72] @ 11064 <__assert_fail@plt+0xf164> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ + ldr r1, [pc, #72] @ 10e60 <__assert_fail@plt+0xef60> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #180 @ 0xb4 │ │ │ │ - b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ + b 10d98 <__assert_fail@plt+0xee98> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r5, r2, ip, asr #31 │ │ │ │ + ldrdeq r6, [r2], -r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r5, r2, r0, lsr #31 │ │ │ │ + andeq r6, r2, r4, lsr #3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq pc, r0, r4, lsr #11 │ │ │ │ - andeq r5, r2, r8, lsr #30 │ │ │ │ - strdeq r6, [r2], -r0 │ │ │ │ - andeq r6, r2, r0, asr #11 │ │ │ │ - muleq r2, r0, r5 │ │ │ │ - andeq r6, r2, ip, ror #10 │ │ │ │ - andeq r6, r2, ip, asr r5 │ │ │ │ - andeq r6, r2, ip, asr #10 │ │ │ │ - andeq r6, r2, ip, lsr r5 │ │ │ │ - andeq r6, r2, ip, lsr #10 │ │ │ │ - andeq r6, r2, ip, lsl r5 │ │ │ │ - andeq r6, r2, ip, lsl #10 │ │ │ │ + andeq pc, r0, r8, lsl #13 │ │ │ │ + andeq r6, r2, ip, lsr #2 │ │ │ │ + strdeq r6, [r2], -r4 │ │ │ │ + andeq r6, r2, r4, asr #11 │ │ │ │ + muleq r2, r4, r5 │ │ │ │ + andeq r6, r2, r0, ror r5 │ │ │ │ + andeq r6, r2, r0, ror #10 │ │ │ │ + andeq r6, r2, r0, asr r5 │ │ │ │ + andeq r6, r2, r0, asr #10 │ │ │ │ + andeq r6, r2, r0, lsr r5 │ │ │ │ + andeq r6, r2, r0, lsr #10 │ │ │ │ + andeq r6, r2, r0, lsl r5 │ │ │ │ push {r4, lr} │ │ │ │ mov r0, r3 │ │ │ │ subs r4, r2, #0 │ │ │ │ moveq r4, #4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ mul r0, r4, r0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr lr, [pc, #588] @ 112dc <__assert_fail@plt+0xf3dc> │ │ │ │ + ldr lr, [pc, #588] @ 110d8 <__assert_fail@plt+0xf1d8> │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #584] @ 112e0 <__assert_fail@plt+0xf3e0> │ │ │ │ + ldr r3, [pc, #584] @ 110dc <__assert_fail@plt+0xf1dc> │ │ │ │ add lr, pc, lr │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, ip │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ - ldr r7, [pc, #532] @ 112e4 <__assert_fail@plt+0xf3e4> │ │ │ │ + ldr r7, [pc, #532] @ 110e0 <__assert_fail@plt+0xf1e0> │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ bl 1dc8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #5 │ │ │ │ moveq r5, #8 │ │ │ │ addne sl, r5, #2 │ │ │ │ moveq sl, #10 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #500] @ 112e8 <__assert_fail@plt+0xf3e8> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #500] @ 110e4 <__assert_fail@plt+0xf1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1b4c │ │ │ │ - ldr r3, [pc, #472] @ 112ec <__assert_fail@plt+0xf3ec> │ │ │ │ + ldr r3, [pc, #472] @ 110e8 <__assert_fail@plt+0xf1e8> │ │ │ │ add r9, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #20 │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 1ee8 <__snprintf_chk@plt> │ │ │ │ mov r0, r8 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ - ldr r6, [pc, #428] @ 112f0 <__assert_fail@plt+0xf3f0> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ + ldr r6, [pc, #428] @ 110ec <__assert_fail@plt+0xf1ec> │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r3, [r6] │ │ │ │ subs r4, r0, #0 │ │ │ │ mvnlt r2, #0 │ │ │ │ - blt 11258 <__assert_fail@plt+0xf358> │ │ │ │ - ldr r2, [pc, #404] @ 112f4 <__assert_fail@plt+0xf3f4> │ │ │ │ - ldr fp, [pc, #404] @ 112f8 <__assert_fail@plt+0xf3f8> │ │ │ │ + blt 11054 <__assert_fail@plt+0xf154> │ │ │ │ + ldr r2, [pc, #404] @ 110f0 <__assert_fail@plt+0xf1f0> │ │ │ │ + ldr fp, [pc, #404] @ 110f4 <__assert_fail@plt+0xf1f4> │ │ │ │ add r2, pc, r2 │ │ │ │ add fp, pc, fp │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ add r5, r6, r3 │ │ │ │ movgt r0, r8 │ │ │ │ movgt r2, #0 │ │ │ │ - ble 11208 <__assert_fail@plt+0xf308> │ │ │ │ + ble 11004 <__assert_fail@plt+0xf104> │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ - beq 111ec <__assert_fail@plt+0xf2ec> │ │ │ │ + beq 10fe8 <__assert_fail@plt+0xf0e8> │ │ │ │ cmp r4, r2 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ - bne 11184 <__assert_fail@plt+0xf284> │ │ │ │ - bl 13d80 <__assert_fail@plt+0x11e80> │ │ │ │ - ldr r7, [pc, #336] @ 112fc <__assert_fail@plt+0xf3fc> │ │ │ │ + bne 10f80 <__assert_fail@plt+0xf080> │ │ │ │ + bl 13b7c <__assert_fail@plt+0x11c7c> │ │ │ │ + ldr r7, [pc, #336] @ 110f8 <__assert_fail@plt+0xf1f8> │ │ │ │ mov r3, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ sub r4, r4, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ @@ -15543,24 +15414,24 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1d80 │ │ │ │ mov r1, #46 @ 0x2e │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ strb r1, [r7, r0] │ │ │ │ strb r2, [r7, r3] │ │ │ │ - b 11170 <__assert_fail@plt+0xf270> │ │ │ │ + b 10f6c <__assert_fail@plt+0xf06c> │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r3, r4 │ │ │ │ - bge 111a0 <__assert_fail@plt+0xf2a0> │ │ │ │ + bge 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ add r1, r1, #2 │ │ │ │ cmp r1, r4 │ │ │ │ - blt 111ec <__assert_fail@plt+0xf2ec> │ │ │ │ - b 111a0 <__assert_fail@plt+0xf2a0> │ │ │ │ + blt 10fe8 <__assert_fail@plt+0xf0e8> │ │ │ │ + b 10f9c <__assert_fail@plt+0xf09c> │ │ │ │ mov r0, r8 │ │ │ │ - bl 13d80 <__assert_fail@plt+0x11e80> │ │ │ │ + bl 13b7c <__assert_fail@plt+0x11c7c> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ @@ -15569,64 +15440,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ subs r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, #1 │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ strb r0, [r6, r2] │ │ │ │ strb r1, [r6, r3] │ │ │ │ - bpl 11170 <__assert_fail@plt+0xf270> │ │ │ │ + bpl 10f6c <__assert_fail@plt+0xf06c> │ │ │ │ ldr r5, [sp, #16] │ │ │ │ - ldr r3, [pc, #160] @ 11300 <__assert_fail@plt+0xf400> │ │ │ │ + ldr r3, [pc, #160] @ 110fc <__assert_fail@plt+0xf1fc> │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, sl │ │ │ │ strb ip, [r3, r2] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ bl 1ee8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 112c0 <__assert_fail@plt+0xf3c0> │ │ │ │ - ldr r2, [pc, #104] @ 11304 <__assert_fail@plt+0xf404> │ │ │ │ - ldr r3, [pc, #64] @ 112e0 <__assert_fail@plt+0xf3e0> │ │ │ │ + bne 110bc <__assert_fail@plt+0xf1bc> │ │ │ │ + ldr r2, [pc, #104] @ 11100 <__assert_fail@plt+0xf200> │ │ │ │ + ldr r3, [pc, #64] @ 110dc <__assert_fail@plt+0xf1dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 112d8 <__assert_fail@plt+0xf3d8> │ │ │ │ + bne 110d4 <__assert_fail@plt+0xf1d4> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3] │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ - b 11294 <__assert_fail@plt+0xf394> │ │ │ │ + b 11090 <__assert_fail@plt+0xf190> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r5, r2, r4, ror sp │ │ │ │ + andeq r5, r2, r8, ror pc │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r5, r2, r8, lsl sp │ │ │ │ + andeq r5, r2, ip, lsl pc │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq pc, r0, r8, asr #6 │ │ │ │ - muleq r3, r4, r5 │ │ │ │ - andeq r4, r1, r0, asr sp │ │ │ │ - andeq r4, r1, ip, asr #26 │ │ │ │ - andeq r3, r3, ip, lsr #10 │ │ │ │ - andeq r3, r3, r8, ror r4 │ │ │ │ - andeq r5, r2, ip, ror #22 │ │ │ │ + andeq pc, r0, ip, lsr #8 │ │ │ │ + muleq r3, r8, r7 │ │ │ │ + andeq ip, r0, r0, lsr #17 │ │ │ │ + muleq r0, ip, r8 │ │ │ │ + andeq r3, r3, r0, lsr r7 │ │ │ │ + andeq r3, r3, ip, ror r6 │ │ │ │ + andeq r5, r2, r0, ror sp │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - ldr lr, [pc, #244] @ 11408 <__assert_fail@plt+0xf508> │ │ │ │ + ldr lr, [pc, #244] @ 11204 <__assert_fail@plt+0xf304> │ │ │ │ mov r8, r3 │ │ │ │ - ldr r3, [pc, #240] @ 1140c <__assert_fail@plt+0xf50c> │ │ │ │ + ldr r3, [pc, #240] @ 11208 <__assert_fail@plt+0xf308> │ │ │ │ add lr, pc, lr │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ mov ip, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ @@ -15634,76 +15505,76 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #144] @ 0x90 │ │ │ │ str ip, [sp, #8] │ │ │ │ - ldr r5, [pc, #180] @ 11410 <__assert_fail@plt+0xf510> │ │ │ │ + ldr r5, [pc, #180] @ 1120c <__assert_fail@plt+0xf30c> │ │ │ │ bl 1dc8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #5 │ │ │ │ moveq r4, #3 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #160] @ 11414 <__assert_fail@plt+0xf514> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #160] @ 11210 <__assert_fail@plt+0xf310> │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1b4c │ │ │ │ mov r0, r8 │ │ │ │ - bl 13d80 <__assert_fail@plt+0x11e80> │ │ │ │ - ldr r3, [pc, #128] @ 11418 <__assert_fail@plt+0xf518> │ │ │ │ + bl 13b7c <__assert_fail@plt+0x11c7c> │ │ │ │ + ldr r3, [pc, #128] @ 11214 <__assert_fail@plt+0xf314> │ │ │ │ add r8, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 1ee8 <__snprintf_chk@plt> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 113f0 <__assert_fail@plt+0xf4f0> │ │ │ │ - ldr r2, [pc, #80] @ 1141c <__assert_fail@plt+0xf51c> │ │ │ │ - ldr r3, [pc, #60] @ 1140c <__assert_fail@plt+0xf50c> │ │ │ │ + bne 111ec <__assert_fail@plt+0xf2ec> │ │ │ │ + ldr r2, [pc, #80] @ 11218 <__assert_fail@plt+0xf318> │ │ │ │ + ldr r3, [pc, #60] @ 11208 <__assert_fail@plt+0xf308> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 11404 <__assert_fail@plt+0xf504> │ │ │ │ + bne 11200 <__assert_fail@plt+0xf300> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [r6] │ │ │ │ mov r1, r8 │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ - b 113c4 <__assert_fail@plt+0xf4c4> │ │ │ │ + b 111c0 <__assert_fail@plt+0xf2c0> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - strdeq r5, [r2], -r0 │ │ │ │ + strdeq r5, [r2], -r4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - muleq r2, r8, sl │ │ │ │ + muleq r2, ip, ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq pc, r0, ip, asr #1 │ │ │ │ - andeq r5, r2, ip, lsr sl │ │ │ │ + @ instruction: 0x0000f1b0 │ │ │ │ + andeq r5, r2, r0, asr #24 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r4, [pc, #1900] @ 11b98 <__assert_fail@plt+0xfc98> │ │ │ │ - ldr r6, [pc, #1900] @ 11b9c <__assert_fail@plt+0xfc9c> │ │ │ │ - ldr r5, [pc, #1900] @ 11ba0 <__assert_fail@plt+0xfca0> │ │ │ │ + ldr r4, [pc, #1900] @ 11994 <__assert_fail@plt+0xfa94> │ │ │ │ + ldr r6, [pc, #1900] @ 11998 <__assert_fail@plt+0xfa98> │ │ │ │ + ldr r5, [pc, #1900] @ 1199c <__assert_fail@plt+0xfa9c> │ │ │ │ sub sp, sp, #276 @ 0x114 │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r9, [pc, #1888] @ 11ba4 <__assert_fail@plt+0xfca4> │ │ │ │ + ldr r9, [pc, #1888] @ 119a0 <__assert_fail@plt+0xfaa0> │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r5, [r6, r5] │ │ │ │ - ldr lr, [pc, #1880] @ 11ba8 <__assert_fail@plt+0xfca8> │ │ │ │ + ldr lr, [pc, #1880] @ 119a4 <__assert_fail@plt+0xfaa4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [r5] │ │ │ │ str r5, [sp, #268] @ 0x10c │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [r9] │ │ │ │ ldr lr, [r4, lr] │ │ │ │ cmp ip, #10 │ │ │ │ @@ -15711,16 +15582,16 @@ │ │ │ │ movne r5, #1 │ │ │ │ ldr r4, [lr] │ │ │ │ moveq r5, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - beq 11b54 <__assert_fail@plt+0xfc54> │ │ │ │ - ldr sl, [pc, #1816] @ 11bac <__assert_fail@plt+0xfcac> │ │ │ │ + beq 11950 <__assert_fail@plt+0xfa50> │ │ │ │ + ldr sl, [pc, #1816] @ 119a8 <__assert_fail@plt+0xfaa8> │ │ │ │ mov fp, #0 │ │ │ │ add sl, pc, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, fp │ │ │ │ mov r4, sl │ │ │ │ mov sl, r3 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ @@ -15732,36 +15603,36 @@ │ │ │ │ blx r6 │ │ │ │ ldr ip, [r9, #8]! │ │ │ │ mov r6, r5 │ │ │ │ cmp ip, #5 │ │ │ │ cmpne ip, #10 │ │ │ │ add r5, r5, #1 │ │ │ │ add fp, fp, r0 │ │ │ │ - bne 114a8 <__assert_fail@plt+0xf5a8> │ │ │ │ + bne 112a4 <__assert_fail@plt+0xf3a4> │ │ │ │ cmp ip, #10 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - beq 1150c <__assert_fail@plt+0xf60c> │ │ │ │ - ldr r2, [pc, #1720] @ 11bb0 <__assert_fail@plt+0xfcb0> │ │ │ │ + beq 11308 <__assert_fail@plt+0xf408> │ │ │ │ + ldr r2, [pc, #1720] @ 119ac <__assert_fail@plt+0xfaac> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [r2, r5, lsl #3] │ │ │ │ cmp r3, #10 │ │ │ │ - bne 114f8 <__assert_fail@plt+0xf5f8> │ │ │ │ + bne 112f4 <__assert_fail@plt+0xf3f4> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 11590 <__assert_fail@plt+0xf690> │ │ │ │ - ldr r5, [pc, #1688] @ 11bb4 <__assert_fail@plt+0xfcb4> │ │ │ │ - ldr r9, [pc, #1688] @ 11bb8 <__assert_fail@plt+0xfcb8> │ │ │ │ + beq 1138c <__assert_fail@plt+0xf48c> │ │ │ │ + ldr r5, [pc, #1688] @ 119b0 <__assert_fail@plt+0xfab0> │ │ │ │ + ldr r9, [pc, #1688] @ 119b4 <__assert_fail@plt+0xfab4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r6, lsl #3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ mov fp, #0 │ │ │ │ - b 11584 <__assert_fail@plt+0xf684> │ │ │ │ + b 11380 <__assert_fail@plt+0xf480> │ │ │ │ ldr r2, [r5] │ │ │ │ ldr sl, [r9, r1, lsl #2] │ │ │ │ mov r3, r8 │ │ │ │ sub r1, r4, r2 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ blx sl │ │ │ │ @@ -15773,49 +15644,49 @@ │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r1, r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx sl │ │ │ │ subs r6, r6, #1 │ │ │ │ sub r4, r4, r0 │ │ │ │ - beq 11590 <__assert_fail@plt+0xf690> │ │ │ │ + beq 1138c <__assert_fail@plt+0xf48c> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ cmp r1, #5 │ │ │ │ - bne 11534 <__assert_fail@plt+0xf634> │ │ │ │ - ldr r3, [pc, #1572] @ 11bbc <__assert_fail@plt+0xfcbc> │ │ │ │ + bne 11330 <__assert_fail@plt+0xf430> │ │ │ │ + ldr r3, [pc, #1572] @ 119b8 <__assert_fail@plt+0xfab8> │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [r2, r3] │ │ │ │ mov r1, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 119c8 <__assert_fail@plt+0xfac8> │ │ │ │ + beq 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #3 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ - beq 11abc <__assert_fail@plt+0xfbbc> │ │ │ │ + beq 118b8 <__assert_fail@plt+0xf9b8> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 1199c <__assert_fail@plt+0xfa9c> │ │ │ │ + beq 11798 <__assert_fail@plt+0xf898> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 116dc <__assert_fail@plt+0xf7dc> │ │ │ │ + bne 114d8 <__assert_fail@plt+0xf5d8> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 119bc <__assert_fail@plt+0xfabc> │ │ │ │ + beq 117b8 <__assert_fail@plt+0xf8b8> │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 119bc <__assert_fail@plt+0xfabc> │ │ │ │ + beq 117b8 <__assert_fail@plt+0xf8b8> │ │ │ │ mov r0, #4 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r3, #0 │ │ │ │ - ldr r2, [pc, #1456] @ 11bc0 <__assert_fail@plt+0xfcc0> │ │ │ │ + ldr r2, [pc, #1456] @ 119bc <__assert_fail@plt+0xfabc> │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r3 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ @@ -15826,705 +15697,705 @@ │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #24] │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ cmp r2, #32 │ │ │ │ addls pc, pc, r2, lsl #2 │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 11778 <__assert_fail@plt+0xf878> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 11778 <__assert_fail@plt+0xf878> │ │ │ │ - b 11778 <__assert_fail@plt+0xf878> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 11778 <__assert_fail@plt+0xf878> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 116f0 <__assert_fail@plt+0xf7f0> │ │ │ │ - b 11778 <__assert_fail@plt+0xf878> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 11574 <__assert_fail@plt+0xf674> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 11574 <__assert_fail@plt+0xf674> │ │ │ │ + b 11574 <__assert_fail@plt+0xf674> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 11574 <__assert_fail@plt+0xf674> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 114ec <__assert_fail@plt+0xf5ec> │ │ │ │ + b 11574 <__assert_fail@plt+0xf674> │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11604 <__assert_fail@plt+0xf704> │ │ │ │ + beq 11400 <__assert_fail@plt+0xf500> │ │ │ │ cmp r8, #0 │ │ │ │ - bne 115f0 <__assert_fail@plt+0xf6f0> │ │ │ │ - b 119bc <__assert_fail@plt+0xfabc> │ │ │ │ + bne 113ec <__assert_fail@plt+0xf4ec> │ │ │ │ + b 117b8 <__assert_fail@plt+0xf8b8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r3, fp, r3 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r3, r1 │ │ │ │ - bge 11778 <__assert_fail@plt+0xf878> │ │ │ │ + bge 11574 <__assert_fail@plt+0xf674> │ │ │ │ add r3, fp, #1 │ │ │ │ add r1, sp, #272 @ 0x110 │ │ │ │ add r0, r1, fp │ │ │ │ add r1, r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r0, #-204] @ 0xffffff34 │ │ │ │ strb r3, [r1, #-204] @ 0xffffff34 │ │ │ │ ldrb r3, [r5] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 11648 <__assert_fail@plt+0xf748> │ │ │ │ + bne 11444 <__assert_fail@plt+0xf544> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r5, r8 │ │ │ │ cmp r3, #3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ - beq 11aec <__assert_fail@plt+0xfbec> │ │ │ │ - ldr r2, [pc, #1136] @ 11bc4 <__assert_fail@plt+0xfcc4> │ │ │ │ - ldr r3, [pc, #1096] @ 11ba0 <__assert_fail@plt+0xfca0> │ │ │ │ + beq 118e8 <__assert_fail@plt+0xf9e8> │ │ │ │ + ldr r2, [pc, #1136] @ 119c0 <__assert_fail@plt+0xfac0> │ │ │ │ + ldr r3, [pc, #1096] @ 1199c <__assert_fail@plt+0xfa9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 11b94 <__assert_fail@plt+0xfc94> │ │ │ │ + bne 11990 <__assert_fail@plt+0xfa90> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #276 @ 0x114 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, fp, sl │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ - blt 117bc <__assert_fail@plt+0xf8bc> │ │ │ │ + blt 115b8 <__assert_fail@plt+0xf6b8> │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - ldr r3, [pc, #1072] @ 11bc8 <__assert_fail@plt+0xfcc8> │ │ │ │ + ldr r3, [pc, #1072] @ 119c4 <__assert_fail@plt+0xfac4> │ │ │ │ add r8, r8, #1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r4, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ add r7, r2, r8 │ │ │ │ - beq 11834 <__assert_fail@plt+0xf934> │ │ │ │ + beq 11630 <__assert_fail@plt+0xf730> │ │ │ │ cmp r3, r7 │ │ │ │ - ble 1196c <__assert_fail@plt+0xfa6c> │ │ │ │ + ble 11768 <__assert_fail@plt+0xf868> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 117dc <__assert_fail@plt+0xf8dc> │ │ │ │ + bne 115d8 <__assert_fail@plt+0xf6d8> │ │ │ │ add fp, fp, #1 │ │ │ │ mov r3, #0 │ │ │ │ add sl, sl, fp │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov fp, #0 │ │ │ │ - b 11728 <__assert_fail@plt+0xf828> │ │ │ │ + b 11524 <__assert_fail@plt+0xf624> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r3, r8 │ │ │ │ cmp r7, #0 │ │ │ │ - bgt 1189c <__assert_fail@plt+0xf99c> │ │ │ │ + bgt 11698 <__assert_fail@plt+0xf798> │ │ │ │ cmp r4, #3 │ │ │ │ - beq 1186c <__assert_fail@plt+0xf96c> │ │ │ │ + beq 11668 <__assert_fail@plt+0xf768> │ │ │ │ cmp r4, #4 │ │ │ │ - bne 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + bne 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ cmple r9, #0 │ │ │ │ - bne 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + bne 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11930 <__assert_fail@plt+0xfa30> │ │ │ │ + beq 1172c <__assert_fail@plt+0xf82c> │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11930 <__assert_fail@plt+0xfa30> │ │ │ │ + beq 1172c <__assert_fail@plt+0xf82c> │ │ │ │ mov r0, #7 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r9, #1 │ │ │ │ - b 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + b 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ cmp r9, #0 │ │ │ │ - bne 11940 <__assert_fail@plt+0xfa40> │ │ │ │ + bne 1173c <__assert_fail@plt+0xf83c> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ sub sl, sl, r2 │ │ │ │ - ldr r2, [pc, #892] @ 11bcc <__assert_fail@plt+0xfccc> │ │ │ │ + ldr r2, [pc, #892] @ 119c8 <__assert_fail@plt+0xfac8> │ │ │ │ sub sl, r1, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r2, #512] @ 0x200 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 1196c <__assert_fail@plt+0xfa6c> │ │ │ │ + ble 11768 <__assert_fail@plt+0xf868> │ │ │ │ cmp r7, #0 │ │ │ │ - bgt 11974 <__assert_fail@plt+0xfa74> │ │ │ │ + bgt 11770 <__assert_fail@plt+0xf870> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ cmple r9, #0 │ │ │ │ - bne 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + bne 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ sub r3, r6, r3 │ │ │ │ sub r3, sl, r3 │ │ │ │ sub r2, r7, #1 │ │ │ │ add r3, r3, fp │ │ │ │ mov r9, #1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - b 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + b 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - ldr r3, [pc, #808] @ 11bd0 <__assert_fail@plt+0xfcd0> │ │ │ │ + ldr r3, [pc, #808] @ 119cc <__assert_fail@plt+0xfacc> │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r1, r3] │ │ │ │ sub r1, r7, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 1b4c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, r6 │ │ │ │ cmple r4, #4 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r9, #0 │ │ │ │ movne r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 119d4 <__assert_fail@plt+0xfad4> │ │ │ │ + bne 117d0 <__assert_fail@plt+0xf8d0> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ ldr r0, [r3] │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ ldrb r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 117ec <__assert_fail@plt+0xf8ec> │ │ │ │ + beq 115e8 <__assert_fail@plt+0xf6e8> │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsl r3, r1, #1 │ │ │ │ ldr r2, [r0] │ │ │ │ ldrh r3, [r2, r3] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r0, [r2] │ │ │ │ movne r1, #32 │ │ │ │ bl 1e64 │ │ │ │ - b 117ec <__assert_fail@plt+0xf8ec> │ │ │ │ + b 115e8 <__assert_fail@plt+0xf6e8> │ │ │ │ mov r0, #6 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r9, #1 │ │ │ │ - b 117c4 <__assert_fail@plt+0xf8c4> │ │ │ │ + b 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ cmp r9, #1 │ │ │ │ - bne 11858 <__assert_fail@plt+0xf958> │ │ │ │ + bne 11654 <__assert_fail@plt+0xf754> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r7 │ │ │ │ sub sl, sl, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r9, #2 │ │ │ │ add sl, sl, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str sl, [r2, #516] @ 0x204 │ │ │ │ - bgt 11860 <__assert_fail@plt+0xf960> │ │ │ │ + bgt 1165c <__assert_fail@plt+0xf75c> │ │ │ │ mov r5, r8 │ │ │ │ - b 1174c <__assert_fail@plt+0xf84c> │ │ │ │ + b 11548 <__assert_fail@plt+0xf648> │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - ldr r3, [pc, #592] @ 11bd0 <__assert_fail@plt+0xfcd0> │ │ │ │ + ldr r3, [pc, #592] @ 119cc <__assert_fail@plt+0xfacc> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r3] │ │ │ │ sub r1, r7, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 1b4c │ │ │ │ - b 118e0 <__assert_fail@plt+0xf9e0> │ │ │ │ + b 116dc <__assert_fail@plt+0xf7dc> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11ae0 <__assert_fail@plt+0xfbe0> │ │ │ │ + beq 118dc <__assert_fail@plt+0xf9dc> │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11ae0 <__assert_fail@plt+0xfbe0> │ │ │ │ + beq 118dc <__assert_fail@plt+0xf9dc> │ │ │ │ mov r0, #7 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 11604 <__assert_fail@plt+0xf704> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11400 <__assert_fail@plt+0xf500> │ │ │ │ mov r0, #3 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 11604 <__assert_fail@plt+0xf704> │ │ │ │ - ldr r5, [pc, #516] @ 11bd4 <__assert_fail@plt+0xfcd4> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11400 <__assert_fail@plt+0xf500> │ │ │ │ + ldr r5, [pc, #516] @ 119d0 <__assert_fail@plt+0xfad0> │ │ │ │ add r5, pc, r5 │ │ │ │ - b 115c0 <__assert_fail@plt+0xf6c0> │ │ │ │ + b 113bc <__assert_fail@plt+0xf4bc> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r3, r6, r3 │ │ │ │ sub r3, fp, r3 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - ble 11a28 <__assert_fail@plt+0xfb28> │ │ │ │ + ble 11824 <__assert_fail@plt+0xf924> │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ add r3, r3, r9 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ mov r4, r9 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r1, [r4], #1 │ │ │ │ ldr r0, [r9] │ │ │ │ bl 1e64 │ │ │ │ cmp r4, r6 │ │ │ │ - bne 11a0c <__assert_fail@plt+0xfb0c> │ │ │ │ + bne 11808 <__assert_fail@plt+0xf908> │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11a50 <__assert_fail@plt+0xfb50> │ │ │ │ + beq 1184c <__assert_fail@plt+0xf94c> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11a50 <__assert_fail@plt+0xfb50> │ │ │ │ + beq 1184c <__assert_fail@plt+0xf94c> │ │ │ │ mov r0, #7 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 11a58 <__assert_fail@plt+0xfb58> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11854 <__assert_fail@plt+0xf954> │ │ │ │ mov r0, #6 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, fp │ │ │ │ - bge 11aa8 <__assert_fail@plt+0xfba8> │ │ │ │ + bge 118a4 <__assert_fail@plt+0xf9a4> │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ add r3, r2, r3 │ │ │ │ sub r9, r3, #205 @ 0xcd │ │ │ │ add r3, sp, #67 @ 0x43 │ │ │ │ add r3, r3, fp │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov r4, r9 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ ldr r0, [r9] │ │ │ │ bl 1e64 │ │ │ │ cmp r6, r4 │ │ │ │ - bne 11a8c <__assert_fail@plt+0xfb8c> │ │ │ │ + bne 11888 <__assert_fail@plt+0xf988> │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ ldrb r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ movne r9, #0 │ │ │ │ - bne 11900 <__assert_fail@plt+0xfa00> │ │ │ │ - b 1180c <__assert_fail@plt+0xf90c> │ │ │ │ - ldr r6, [pc, #276] @ 11bd8 <__assert_fail@plt+0xfcd8> │ │ │ │ + bne 116fc <__assert_fail@plt+0xf7fc> │ │ │ │ + b 11608 <__assert_fail@plt+0xf708> │ │ │ │ + ldr r6, [pc, #276] @ 119d4 <__assert_fail@plt+0xfad4> │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [r6, #512] @ 0x200 │ │ │ │ bl 1d80 │ │ │ │ cmp r8, #0 │ │ │ │ str r0, [r6, #516] @ 0x204 │ │ │ │ - bne 115f0 <__assert_fail@plt+0xf6f0> │ │ │ │ - b 119bc <__assert_fail@plt+0xfabc> │ │ │ │ + bne 113ec <__assert_fail@plt+0xf4ec> │ │ │ │ + b 117b8 <__assert_fail@plt+0xf8b8> │ │ │ │ mov r0, #6 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 11604 <__assert_fail@plt+0xf704> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11400 <__assert_fail@plt+0xf500> │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - ldr r3, [pc, #216] @ 11bd0 <__assert_fail@plt+0xfcd0> │ │ │ │ + ldr r3, [pc, #216] @ 119cc <__assert_fail@plt+0xfacc> │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [r1, r3] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ cmp r8, #0 │ │ │ │ - beq 11b68 <__assert_fail@plt+0xfc68> │ │ │ │ + beq 11964 <__assert_fail@plt+0xfa64> │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #6 │ │ │ │ movne r0, #7 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r4, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c60 │ │ │ │ and r1, r0, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 1e64 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11b88 <__assert_fail@plt+0xfc88> │ │ │ │ + beq 11984 <__assert_fail@plt+0xfa84> │ │ │ │ mov r0, #4 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 1174c <__assert_fail@plt+0xf84c> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11548 <__assert_fail@plt+0xf648> │ │ │ │ cmp ip, #10 │ │ │ │ mvneq r6, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bne 114f0 <__assert_fail@plt+0xf5f0> │ │ │ │ - b 11514 <__assert_fail@plt+0xf614> │ │ │ │ + bne 112ec <__assert_fail@plt+0xf3ec> │ │ │ │ + b 11310 <__assert_fail@plt+0xf410> │ │ │ │ mov r0, #6 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r4, [r4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1c60 │ │ │ │ and r1, r0, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ bl 1e64 │ │ │ │ mov r0, #3 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - b 1174c <__assert_fail@plt+0xf84c> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + b 11548 <__assert_fail@plt+0xf648> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ + ldrdeq r5, [r2], -r8 │ │ │ │ ldrdeq r5, [r2], -r4 │ │ │ │ - ldrdeq r5, [r2], -r0 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq r6, [r2], -r8 │ │ │ │ + ldrdeq r6, [r2], -ip │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - andeq r5, r2, r4, ror #15 │ │ │ │ - andeq r6, r2, r0, lsr r0 │ │ │ │ - andeq r6, r2, r8 │ │ │ │ - andeq r5, r2, r4, asr r7 │ │ │ │ + andeq r5, r2, r8, ror #19 │ │ │ │ + andeq r6, r2, r4, lsr r0 │ │ │ │ + andeq r6, r2, ip │ │ │ │ + andeq r5, r2, r8, asr r9 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq r3, r3, r8, lsr #1 │ │ │ │ - @ instruction: 0x000256b4 │ │ │ │ + andeq r3, r3, ip, lsr #5 │ │ │ │ + @ instruction: 0x000258b8 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r2, r3, r8, lsl #29 │ │ │ │ + andeq r3, r3, ip, lsl #1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - strdeq r9, [r0], -r4 │ │ │ │ - andeq r2, r3, r4, lsl ip │ │ │ │ + strdeq r9, [r0], -r8 │ │ │ │ + andeq r2, r3, r8, lsl lr │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c60 <__assert_fail@plt+0xfd60> │ │ │ │ + beq 11a5c <__assert_fail@plt+0xfb5c> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11c04 <__assert_fail@plt+0xfd04> │ │ │ │ + beq 11a00 <__assert_fail@plt+0xfb00> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - bne 11c10 <__assert_fail@plt+0xfd10> │ │ │ │ + bne 11a0c <__assert_fail@plt+0xfb0c> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11bfc <__assert_fail@plt+0xfcfc> │ │ │ │ + beq 119f8 <__assert_fail@plt+0xfaf8> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - beq 11bfc <__assert_fail@plt+0xfcfc> │ │ │ │ + beq 119f8 <__assert_fail@plt+0xfaf8> │ │ │ │ push {r4, lr} │ │ │ │ - b 11c48 <__assert_fail@plt+0xfd48> │ │ │ │ + b 11a44 <__assert_fail@plt+0xfb44> │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11c58 <__assert_fail@plt+0xfd58> │ │ │ │ + beq 11a54 <__assert_fail@plt+0xfb54> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - beq 11c58 <__assert_fail@plt+0xfd58> │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ + beq 11a54 <__assert_fail@plt+0xfb54> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ subs r3, r0, #0 │ │ │ │ - bne 11c30 <__assert_fail@plt+0xfd30> │ │ │ │ + bne 11a2c <__assert_fail@plt+0xfb2c> │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ - b 11bfc <__assert_fail@plt+0xfcfc> │ │ │ │ + b 119f8 <__assert_fail@plt+0xfaf8> │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 11ca4 <__assert_fail@plt+0xfda4> │ │ │ │ + beq 11aa0 <__assert_fail@plt+0xfba0> │ │ │ │ ldr r2, [r3, #16] │ │ │ │ tst r2, #8 │ │ │ │ - bne 11cac <__assert_fail@plt+0xfdac> │ │ │ │ + bne 11aa8 <__assert_fail@plt+0xfba8> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ mov r0, r3 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 11c8c <__assert_fail@plt+0xfd8c> │ │ │ │ + beq 11a88 <__assert_fail@plt+0xfb88> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ - b 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ - ldr r2, [pc, #500] @ 11eac <__assert_fail@plt+0xffac> │ │ │ │ + b 13968 <__assert_fail@plt+0x11a68> │ │ │ │ + ldr r2, [pc, #500] @ 11ca8 <__assert_fail@plt+0xfda8> │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ - ldr r3, [pc, #484] @ 11eb0 <__assert_fail@plt+0xffb0> │ │ │ │ + ldr r3, [pc, #484] @ 11cac <__assert_fail@plt+0xfdac> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, r1 │ │ │ │ - ldr r1, [pc, #476] @ 11eb4 <__assert_fail@plt+0xffb4> │ │ │ │ + ldr r1, [pc, #476] @ 11cb0 <__assert_fail@plt+0xfdb0> │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #312] @ 0x138 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #276] @ 0x114 │ │ │ │ mov r3, #0 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldr r7, [pc, #444] @ 11eb8 <__assert_fail@plt+0xffb8> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r7, [pc, #444] @ 11cb4 <__assert_fail@plt+0xfdb4> │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11e98 <__assert_fail@plt+0xff98> │ │ │ │ + beq 11c94 <__assert_fail@plt+0xfd94> │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 1b88 │ │ │ │ mov r6, r0 │ │ │ │ cmp r8, #0 │ │ │ │ - bne 11d48 <__assert_fail@plt+0xfe48> │ │ │ │ - ldr r2, [pc, #408] @ 11ebc <__assert_fail@plt+0xffbc> │ │ │ │ - ldr r3, [pc, #392] @ 11eb0 <__assert_fail@plt+0xffb0> │ │ │ │ + bne 11b44 <__assert_fail@plt+0xfc44> │ │ │ │ + ldr r2, [pc, #408] @ 11cb8 <__assert_fail@plt+0xfdb8> │ │ │ │ + ldr r3, [pc, #392] @ 11cac <__assert_fail@plt+0xfdac> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #276] @ 0x114 │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 11ea8 <__assert_fail@plt+0xffa8> │ │ │ │ + bne 11ca4 <__assert_fail@plt+0xfda4> │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ add sp, sp, #284 @ 0x11c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, #8 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r3, [pc, #360] @ 11ec0 <__assert_fail@plt+0xffc0> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r3, [pc, #360] @ 11cbc <__assert_fail@plt+0xfdbc> │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, sp, #16 │ │ │ │ bl 1b4c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl de9c <__assert_fail@plt+0xbf9c> │ │ │ │ + bl b528 <__assert_fail@plt+0x9628> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r8, sp, #20 │ │ │ │ cmp r0, #2000 @ 0x7d0 │ │ │ │ mulne r0, r3, r0 │ │ │ │ - ldrne r2, [pc, #308] @ 11ec4 <__assert_fail@plt+0xffc4> │ │ │ │ + ldrne r2, [pc, #308] @ 11cc0 <__assert_fail@plt+0xfdc0> │ │ │ │ moveq r0, #1 │ │ │ │ smullne r1, r2, r0, r2 │ │ │ │ asrne r0, r0, #31 │ │ │ │ rsbne r0, r0, r2, asr #5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ - ldr r3, [pc, #288] @ 11ec8 <__assert_fail@plt+0xffc8> │ │ │ │ + ldr r3, [pc, #288] @ 11cc4 <__assert_fail@plt+0xfdc4> │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1c00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl de9c <__assert_fail@plt+0xbf9c> │ │ │ │ + bl b528 <__assert_fail@plt+0x9628> │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1ef4 │ │ │ │ - ldr r1, [pc, #224] @ 11ecc <__assert_fail@plt+0xffcc> │ │ │ │ + ldr r1, [pc, #224] @ 11cc8 <__assert_fail@plt+0xfdc8> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 11ea0 <__assert_fail@plt+0xffa0> │ │ │ │ + beq 11c9c <__assert_fail@plt+0xfd9c> │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 1b88 │ │ │ │ - ldr r3, [pc, #192] @ 11ed0 <__assert_fail@plt+0xffd0> │ │ │ │ + ldr r3, [pc, #192] @ 11ccc <__assert_fail@plt+0xfdcc> │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r0, r6} │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1c00 │ │ │ │ mov r0, r4 │ │ │ │ - bl dd9c <__assert_fail@plt+0xbe9c> │ │ │ │ + bl b428 <__assert_fail@plt+0x9528> │ │ │ │ cmn r0, #1 │ │ │ │ - beq 11d1c <__assert_fail@plt+0xfe1c> │ │ │ │ + beq 11b18 <__assert_fail@plt+0xfc18> │ │ │ │ mov r0, r4 │ │ │ │ - bl dd9c <__assert_fail@plt+0xbe9c> │ │ │ │ + bl b428 <__assert_fail@plt+0x9528> │ │ │ │ bl 1a6ec <__assert_fail@plt+0x187ec> │ │ │ │ bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ - ldr r3, [pc, #116] @ 11ed4 <__assert_fail@plt+0xffd4> │ │ │ │ + ldr r3, [pc, #116] @ 11cd0 <__assert_fail@plt+0xfdd0> │ │ │ │ mov r2, #0 │ │ │ │ bl 1a2a4 <__assert_fail@plt+0x183a4> │ │ │ │ - ldr r4, [pc, #108] @ 11ed8 <__assert_fail@plt+0xffd8> │ │ │ │ + ldr r4, [pc, #108] @ 11cd4 <__assert_fail@plt+0xfdd4> │ │ │ │ mov r2, #10 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r4 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, r8 │ │ │ │ mvn r2, #0 │ │ │ │ bl 1c00 │ │ │ │ - b 11d1c <__assert_fail@plt+0xfe1c> │ │ │ │ + b 11b18 <__assert_fail@plt+0xfc18> │ │ │ │ mvn r6, #0 │ │ │ │ - b 11d14 <__assert_fail@plt+0xfe14> │ │ │ │ + b 11b10 <__assert_fail@plt+0xfc10> │ │ │ │ mvn r0, #0 │ │ │ │ - b 11e08 <__assert_fail@plt+0xff08> │ │ │ │ + b 11c04 <__assert_fail@plt+0xfd04> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r5, r2, r0, asr #2 │ │ │ │ + andeq r5, r2, r4, asr #6 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - ldrdeq ip, [r0], -r0 │ │ │ │ - andeq r5, r2, r0, lsl r1 │ │ │ │ - andeq r5, r2, r4, ror #1 │ │ │ │ + andeq ip, r0, ip, asr r3 │ │ │ │ + andeq r5, r2, r4, lsl r3 │ │ │ │ + andeq r5, r2, r8, ror #5 │ │ │ │ muleq r0, r8, r1 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ - andeq lr, r0, r0, asr #13 │ │ │ │ - andeq ip, r0, r0, asr #15 │ │ │ │ - andeq lr, r0, r4, ror #12 │ │ │ │ + andeq lr, r0, r4, lsr #15 │ │ │ │ + andeq ip, r0, ip, asr #4 │ │ │ │ + andeq lr, r0, r8, asr #14 │ │ │ │ eormi r0, r4, r0 │ │ │ │ - andeq lr, r0, r0, lsr #12 │ │ │ │ + andeq lr, r0, r4, lsl #14 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r6, [pc, #1000] @ 122d0 <__assert_fail@plt+0x103d0> │ │ │ │ - ldr ip, [pc, #1000] @ 122d4 <__assert_fail@plt+0x103d4> │ │ │ │ + ldr r6, [pc, #1000] @ 120cc <__assert_fail@plt+0x101cc> │ │ │ │ + ldr ip, [pc, #1000] @ 120d0 <__assert_fail@plt+0x101d0> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r6, ip] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r4, [ip, #436] @ 0x1b4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r4, #0 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - beq 12174 <__assert_fail@plt+0x10274> │ │ │ │ - ldr r2, [pc, #960] @ 122d8 <__assert_fail@plt+0x103d8> │ │ │ │ - ldr r3, [pc, #960] @ 122dc <__assert_fail@plt+0x103dc> │ │ │ │ + beq 11f70 <__assert_fail@plt+0x10070> │ │ │ │ + ldr r2, [pc, #960] @ 120d4 <__assert_fail@plt+0x101d4> │ │ │ │ + ldr r3, [pc, #960] @ 120d8 <__assert_fail@plt+0x101d8> │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r2, [sl] │ │ │ │ sub r2, r2, r3 │ │ │ │ - ldr r0, [pc, #936] @ 122e0 <__assert_fail@plt+0x103e0> │ │ │ │ - ldr r1, [pc, #936] @ 122e4 <__assert_fail@plt+0x103e4> │ │ │ │ + ldr r0, [pc, #936] @ 120dc <__assert_fail@plt+0x101dc> │ │ │ │ + ldr r1, [pc, #936] @ 120e0 <__assert_fail@plt+0x101e0> │ │ │ │ ldr fp, [r6, r0] │ │ │ │ - ldr r0, [pc, #932] @ 122e8 <__assert_fail@plt+0x103e8> │ │ │ │ + ldr r0, [pc, #932] @ 120e4 <__assert_fail@plt+0x101e4> │ │ │ │ str r3, [fp] │ │ │ │ ldr r3, [r6, r1] │ │ │ │ - ldr r1, [pc, #924] @ 122ec <__assert_fail@plt+0x103ec> │ │ │ │ + ldr r1, [pc, #924] @ 120e8 <__assert_fail@plt+0x101e8> │ │ │ │ str r2, [r3] │ │ │ │ ldr r9, [r6, r0] │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r9] │ │ │ │ - ldr r3, [pc, #908] @ 122f0 <__assert_fail@plt+0x103f0> │ │ │ │ + ldr r3, [pc, #908] @ 120ec <__assert_fail@plt+0x101ec> │ │ │ │ ldr r8, [r6, r1] │ │ │ │ - ldr r2, [pc, #904] @ 122f4 <__assert_fail@plt+0x103f4> │ │ │ │ + ldr r2, [pc, #904] @ 120f0 <__assert_fail@plt+0x101f0> │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [r8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1b7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r3] │ │ │ │ - bl 11bdc <__assert_fail@plt+0xfcdc> │ │ │ │ + bl 119d8 <__assert_fail@plt+0xfad8> │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r3 │ │ │ │ - beq 12294 <__assert_fail@plt+0x10394> │ │ │ │ - bl 11420 <__assert_fail@plt+0xf520> │ │ │ │ + beq 12090 <__assert_fail@plt+0x10190> │ │ │ │ + bl 1121c <__assert_fail@plt+0xf31c> │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 11420 <__assert_fail@plt+0xf520> │ │ │ │ + bl 1121c <__assert_fail@plt+0xf31c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ cmp r6, r1 │ │ │ │ moveq r6, r4 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r3, #520] @ 0x208 │ │ │ │ ldreq r3, [r9] │ │ │ │ mov r0, r4 │ │ │ │ addeq r3, r3, #1 │ │ │ │ streq r3, [r9] │ │ │ │ - bl 11bdc <__assert_fail@plt+0xfcdc> │ │ │ │ + bl 119d8 <__assert_fail@plt+0xfad8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [fp] │ │ │ │ sub r3, r2, r3 │ │ │ │ cmp r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ - blt 11fac <__assert_fail@plt+0x100ac> │ │ │ │ + blt 11da8 <__assert_fail@plt+0xfea8> │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - ldr r3, [pc, #680] @ 122f8 <__assert_fail@plt+0x103f8> │ │ │ │ + ldr r3, [pc, #680] @ 120f4 <__assert_fail@plt+0x101f4> │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ str r0, [r2, #520] @ 0x208 │ │ │ │ - beq 12160 <__assert_fail@plt+0x10260> │ │ │ │ + beq 11f5c <__assert_fail@plt+0x1005c> │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #3 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 11420 <__assert_fail@plt+0xf520> │ │ │ │ + bl 1121c <__assert_fail@plt+0xf31c> │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 11c68 <__assert_fail@plt+0xfd68> │ │ │ │ + bl 11a64 <__assert_fail@plt+0xfb64> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sl] │ │ │ │ add r4, r4, r2 │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ - ble 1210c <__assert_fail@plt+0x1020c> │ │ │ │ - ldr r5, [pc, #592] @ 122fc <__assert_fail@plt+0x103fc> │ │ │ │ + ble 11f08 <__assert_fail@plt+0x10008> │ │ │ │ + ldr r5, [pc, #592] @ 120f8 <__assert_fail@plt+0x101f8> │ │ │ │ add r5, pc, r5 │ │ │ │ subs r0, fp, #0 │ │ │ │ - beq 1210c <__assert_fail@plt+0x1020c> │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ + beq 11f08 <__assert_fail@plt+0x10008> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ add ip, r5, r4, lsl #2 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [ip, #520] @ 0x208 │ │ │ │ mov r0, r4 │ │ │ │ - bl 11420 <__assert_fail@plt+0xf520> │ │ │ │ + bl 1121c <__assert_fail@plt+0xf31c> │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r7, r3 │ │ │ │ ldreq r3, [r8] │ │ │ │ moveq r7, fp │ │ │ │ addeq r3, r3, #1 │ │ │ │ streq r3, [r8] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r4, r4, r2 │ │ │ │ - bl 11c68 <__assert_fail@plt+0xfd68> │ │ │ │ + bl 11a64 <__assert_fail@plt+0xfb64> │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ - bgt 120ac <__assert_fail@plt+0x101ac> │ │ │ │ - ldr r3, [pc, #492] @ 12300 <__assert_fail@plt+0x10400> │ │ │ │ + bgt 11ea8 <__assert_fail@plt+0xffa8> │ │ │ │ + ldr r3, [pc, #492] @ 120fc <__assert_fail@plt+0x101fc> │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 104a8 <__assert_fail@plt+0xe5a8> │ │ │ │ - ldr r3, [pc, #480] @ 12304 <__assert_fail@plt+0x10404> │ │ │ │ + bl 102a4 <__assert_fail@plt+0xe3a4> │ │ │ │ + ldr r3, [pc, #480] @ 12100 <__assert_fail@plt+0x10200> │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ sub r1, r1, #1 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ sub r2, r2, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ @@ -16537,492 +16408,492 @@ │ │ │ │ str r3, [r8] │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1d80 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r0 │ │ │ │ - b 1206c <__assert_fail@plt+0x1016c> │ │ │ │ - ldr r5, [pc, #396] @ 12308 <__assert_fail@plt+0x10408> │ │ │ │ + b 11e68 <__assert_fail@plt+0xff68> │ │ │ │ + ldr r5, [pc, #396] @ 12104 <__assert_fail@plt+0x10204> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, #188] @ 0xbc │ │ │ │ str r3, [r5, #192] @ 0xc0 │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ cmp r0, r3 │ │ │ │ str r0, [r5, #188] @ 0xbc │ │ │ │ - ldr r3, [pc, #316] @ 122d8 <__assert_fail@plt+0x103d8> │ │ │ │ - bgt 12268 <__assert_fail@plt+0x10368> │ │ │ │ + ldr r3, [pc, #316] @ 120d4 <__assert_fail@plt+0x101d4> │ │ │ │ + bgt 12064 <__assert_fail@plt+0x10164> │ │ │ │ ldrlt r2, [r6, r3] │ │ │ │ ldrge r3, [r6, r3] │ │ │ │ ldrlt r3, [r2] │ │ │ │ strge r3, [sp, #4] │ │ │ │ sublt r3, r3, #1 │ │ │ │ strlt r2, [sp, #4] │ │ │ │ strlt r3, [r2] │ │ │ │ - ldr r3, [pc, #284] @ 122dc <__assert_fail@plt+0x103dc> │ │ │ │ + ldr r3, [pc, #284] @ 120d8 <__assert_fail@plt+0x101d8> │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr ip, [sl] │ │ │ │ cmp ip, #512 @ 0x200 │ │ │ │ movlt r1, ip │ │ │ │ movge r1, #512 @ 0x200 │ │ │ │ cmp ip, #0 │ │ │ │ - ble 122b8 <__assert_fail@plt+0x103b8> │ │ │ │ - ldr r2, [pc, #300] @ 1230c <__assert_fail@plt+0x1040c> │ │ │ │ + ble 120b4 <__assert_fail@plt+0x101b4> │ │ │ │ + ldr r2, [pc, #300] @ 12108 <__assert_fail@plt+0x10208> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #520 @ 0x208 │ │ │ │ - b 121f8 <__assert_fail@plt+0x102f8> │ │ │ │ + b 11ff4 <__assert_fail@plt+0x100f4> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r1 │ │ │ │ - bge 12280 <__assert_fail@plt+0x10380> │ │ │ │ + bge 1207c <__assert_fail@plt+0x1017c> │ │ │ │ ldr lr, [r2], #4 │ │ │ │ cmp r0, lr │ │ │ │ - bne 121ec <__assert_fail@plt+0x102ec> │ │ │ │ + bne 11fe8 <__assert_fail@plt+0x100e8> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #1 │ │ │ │ str r3, [r2] │ │ │ │ - beq 122a8 <__assert_fail@plt+0x103a8> │ │ │ │ - ldr r2, [pc, #244] @ 12310 <__assert_fail@plt+0x10410> │ │ │ │ + beq 120a4 <__assert_fail@plt+0x101a4> │ │ │ │ + ldr r2, [pc, #244] @ 1210c <__assert_fail@plt+0x1020c> │ │ │ │ mov r0, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #520 @ 0x208 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r1 │ │ │ │ str r0, [r2], #4 │ │ │ │ - blt 12224 <__assert_fail@plt+0x10324> │ │ │ │ + blt 12020 <__assert_fail@plt+0x10120> │ │ │ │ sub r2, ip, #5 │ │ │ │ cmp r3, r2 │ │ │ │ - ble 1224c <__assert_fail@plt+0x1034c> │ │ │ │ + ble 12048 <__assert_fail@plt+0x10148> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r2 │ │ │ │ str r2, [r1] │ │ │ │ cmp r3, #4 │ │ │ │ ldrle r0, [sp, #4] │ │ │ │ movle r1, #5 │ │ │ │ subgt r2, ip, r3 │ │ │ │ movle r3, r1 │ │ │ │ strle r1, [r0] │ │ │ │ - b 11f30 <__assert_fail@plt+0x10030> │ │ │ │ + b 11d2c <__assert_fail@plt+0xfe2c> │ │ │ │ ldr r2, [r6, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r2] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ - b 121b8 <__assert_fail@plt+0x102b8> │ │ │ │ + b 11fb4 <__assert_fail@plt+0x100b4> │ │ │ │ cmp r0, #1 │ │ │ │ - beq 122a8 <__assert_fail@plt+0x103a8> │ │ │ │ + beq 120a4 <__assert_fail@plt+0x101a4> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ - b 12214 <__assert_fail@plt+0x10314> │ │ │ │ + b 12010 <__assert_fail@plt+0x10110> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ - b 12038 <__assert_fail@plt+0x10138> │ │ │ │ + b 11e34 <__assert_fail@plt+0xff34> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ - b 12214 <__assert_fail@plt+0x10314> │ │ │ │ + b 12010 <__assert_fail@plt+0x10110> │ │ │ │ cmp r0, #1 │ │ │ │ ldrne r3, [sp, #4] │ │ │ │ ldrne r3, [r3] │ │ │ │ - bne 12234 <__assert_fail@plt+0x10334> │ │ │ │ + bne 12030 <__assert_fail@plt+0x10130> │ │ │ │ sub r2, ip, #5 │ │ │ │ - b 12240 <__assert_fail@plt+0x10340> │ │ │ │ - andeq r4, r2, r0, lsr #30 │ │ │ │ + b 1203c <__assert_fail@plt+0x1013c> │ │ │ │ + andeq r5, r2, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r2, r3, r4, ror #14 │ │ │ │ - andeq r2, r3, r4, lsl #13 │ │ │ │ - andeq r2, r3, r0, lsr r6 │ │ │ │ + andeq r2, r3, r8, ror #18 │ │ │ │ + andeq r2, r3, r8, lsl #17 │ │ │ │ + andeq r2, r3, r4, lsr r8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ - andeq r5, r2, ip, lsr #7 │ │ │ │ - strdeq r2, [r3], -r8 │ │ │ │ - @ instruction: 0x000324bc │ │ │ │ - ldr r3, [pc, #280] @ 12434 <__assert_fail@plt+0x10534> │ │ │ │ + @ instruction: 0x000253b0 │ │ │ │ + strdeq r2, [r3], -ip │ │ │ │ + andeq r2, r3, r0, asr #13 │ │ │ │ + ldr r3, [pc, #280] @ 12230 <__assert_fail@plt+0x10330> │ │ │ │ push {r4, r5, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ - ldr r5, [pc, #268] @ 12438 <__assert_fail@plt+0x10538> │ │ │ │ + ldr r5, [pc, #268] @ 12234 <__assert_fail@plt+0x10334> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #264] @ 1243c <__assert_fail@plt+0x1053c> │ │ │ │ + ldr r3, [pc, #264] @ 12238 <__assert_fail@plt+0x10338> │ │ │ │ mov r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #240] @ 12440 <__assert_fail@plt+0x10540> │ │ │ │ + ldr r1, [pc, #240] @ 1223c <__assert_fail@plt+0x1033c> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #232] @ 12444 <__assert_fail@plt+0x10544> │ │ │ │ - ldr r5, [pc, #232] @ 12448 <__assert_fail@plt+0x10548> │ │ │ │ + ldr r4, [pc, #232] @ 12240 <__assert_fail@plt+0x10340> │ │ │ │ + ldr r5, [pc, #232] @ 12244 <__assert_fail@plt+0x10344> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r0, [pc, #228] @ 1244c <__assert_fail@plt+0x1054c> │ │ │ │ + ldr r0, [pc, #228] @ 12248 <__assert_fail@plt+0x10348> │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #160 @ 0xa0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #196] @ 12450 <__assert_fail@plt+0x10550> │ │ │ │ + ldr r0, [pc, #196] @ 1224c <__assert_fail@plt+0x1034c> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #168 @ 0xa8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #172] @ 12454 <__assert_fail@plt+0x10554> │ │ │ │ + ldr r0, [pc, #172] @ 12250 <__assert_fail@plt+0x10350> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #164 @ 0xa4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #148] @ 12458 <__assert_fail@plt+0x10558> │ │ │ │ + ldr r0, [pc, #148] @ 12254 <__assert_fail@plt+0x10354> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #124] @ 1245c <__assert_fail@plt+0x1055c> │ │ │ │ + ldr r0, [pc, #124] @ 12258 <__assert_fail@plt+0x10358> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #184 @ 0xb8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #100] @ 12460 <__assert_fail@plt+0x10560> │ │ │ │ + ldr r0, [pc, #100] @ 1225c <__assert_fail@plt+0x1035c> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #172 @ 0xac │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #76] @ 12464 <__assert_fail@plt+0x10564> │ │ │ │ + ldr r0, [pc, #76] @ 12260 <__assert_fail@plt+0x10360> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - andeq lr, r0, r8, lsl #3 │ │ │ │ - andeq lr, r0, r0, ror #2 │ │ │ │ + andeq lr, r0, ip, ror #4 │ │ │ │ + andeq lr, r0, r4, asr #4 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ - andeq lr, r0, r4, ror #2 │ │ │ │ - andeq r5, r2, r0, asr #3 │ │ │ │ - andeq r8, r0, r8, asr sp │ │ │ │ - andeq lr, r0, r0, lsr #5 │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq lr, r0, r4, lsl #5 │ │ │ │ - andeq lr, r0, r0, lsl #5 │ │ │ │ - andeq lr, r0, r0, lsl #5 │ │ │ │ - andeq lr, r0, ip, ror r2 │ │ │ │ - andeq lr, r0, r8, ror r2 │ │ │ │ + andeq lr, r0, r8, asr #4 │ │ │ │ + andeq r5, r2, r4, asr #3 │ │ │ │ + andeq r8, r0, ip, asr pc │ │ │ │ + andeq lr, r0, r4, lsl #7 │ │ │ │ + andeq lr, r0, r4, ror r3 │ │ │ │ + andeq lr, r0, r8, ror #6 │ │ │ │ + andeq lr, r0, r4, ror #6 │ │ │ │ + andeq lr, r0, r4, ror #6 │ │ │ │ + andeq lr, r0, r0, ror #6 │ │ │ │ + andeq lr, r0, ip, asr r3 │ │ │ │ push {r4, r5, lr} │ │ │ │ - ldr lr, [pc, #248] @ 1256c <__assert_fail@plt+0x1066c> │ │ │ │ + ldr lr, [pc, #248] @ 12368 <__assert_fail@plt+0x10468> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ - ldr ip, [pc, #244] @ 12570 <__assert_fail@plt+0x10670> │ │ │ │ + ldr ip, [pc, #244] @ 1236c <__assert_fail@plt+0x1046c> │ │ │ │ sub sp, sp, #20 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ - ldr r3, [pc, #232] @ 12574 <__assert_fail@plt+0x10674> │ │ │ │ + ldr r3, [pc, #232] @ 12370 <__assert_fail@plt+0x10470> │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r2, [pc, #228] @ 12578 <__assert_fail@plt+0x10678> │ │ │ │ + ldr r2, [pc, #228] @ 12374 <__assert_fail@plt+0x10474> │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [r1, #12] │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, r1, #12 │ │ │ │ ldrb r1, [r2, #232] @ 0xe8 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ - beq 12504 <__assert_fail@plt+0x10604> │ │ │ │ - ldr r3, [pc, #192] @ 1257c <__assert_fail@plt+0x1067c> │ │ │ │ + beq 12300 <__assert_fail@plt+0x10400> │ │ │ │ + ldr r3, [pc, #192] @ 12378 <__assert_fail@plt+0x10478> │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ add r5, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ mov r1, r5 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - ldr r3, [pc, #140] @ 12580 <__assert_fail@plt+0x10680> │ │ │ │ - ldr r0, [pc, #140] @ 12584 <__assert_fail@plt+0x10684> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + ldr r3, [pc, #140] @ 1237c <__assert_fail@plt+0x1047c> │ │ │ │ + ldr r0, [pc, #140] @ 12380 <__assert_fail@plt+0x10480> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r3, [pc, #124] @ 12588 <__assert_fail@plt+0x10688> │ │ │ │ + ldr r3, [pc, #124] @ 12384 <__assert_fail@plt+0x10484> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12560 <__assert_fail@plt+0x10660> │ │ │ │ - ldr r3, [pc, #108] @ 1258c <__assert_fail@plt+0x1068c> │ │ │ │ + bne 1235c <__assert_fail@plt+0x1045c> │ │ │ │ + ldr r3, [pc, #108] @ 12388 <__assert_fail@plt+0x10488> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, #100] @ 12590 <__assert_fail@plt+0x10690> │ │ │ │ + ldr r1, [pc, #100] @ 1238c <__assert_fail@plt+0x1048c> │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - ldr r2, [pc, #56] @ 12570 <__assert_fail@plt+0x10670> │ │ │ │ + ldr r2, [pc, #56] @ 1236c <__assert_fail@plt+0x1046c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne 12568 <__assert_fail@plt+0x10668> │ │ │ │ + bne 12364 <__assert_fail@plt+0x10464> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e70 │ │ │ │ - b 12518 <__assert_fail@plt+0x10618> │ │ │ │ + b 12314 <__assert_fail@plt+0x10414> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r4, r2, ip, lsl #19 │ │ │ │ + muleq r2, r0, fp │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r4, r2, ip, ror #18 │ │ │ │ + andeq r4, r2, r0, ror fp │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - strdeq lr, [r0], -r0 │ │ │ │ - strdeq r2, [r3], -r0 │ │ │ │ - andeq lr, r0, r4, asr #3 │ │ │ │ - andeq r5, r2, r0, ror #1 │ │ │ │ - andeq r2, r3, r4, asr #23 │ │ │ │ - ldrdeq r4, [r2], -r4 @ │ │ │ │ - ldr r1, [pc, #56] @ 125d4 <__assert_fail@plt+0x106d4> │ │ │ │ + ldrdeq lr, [r0], -r4 │ │ │ │ + strdeq r2, [r3], -r4 │ │ │ │ + andeq lr, r0, r8, lsr #5 │ │ │ │ + andeq r5, r2, r4, ror #1 │ │ │ │ + andeq r2, r3, r8, asr #27 │ │ │ │ + ldrdeq r4, [r2], -r8 │ │ │ │ + ldr r1, [pc, #56] @ 123d0 <__assert_fail@plt+0x104d0> │ │ │ │ push {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [r1, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [r1] │ │ │ │ - bge 125c4 <__assert_fail@plt+0x106c4> │ │ │ │ + bge 123c0 <__assert_fail@plt+0x104c0> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r2 │ │ │ │ - bl 12468 <__assert_fail@plt+0x10568> │ │ │ │ + bl 12264 <__assert_fail@plt+0x10364> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq r2, r3, r8, asr #22 │ │ │ │ - ldr r3, [pc, #80] @ 12630 <__assert_fail@plt+0x10730> │ │ │ │ + andeq r2, r3, ip, asr #26 │ │ │ │ + ldr r3, [pc, #80] @ 1242c <__assert_fail@plt+0x1052c> │ │ │ │ mov r0, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bxeq lr │ │ │ │ - ldr r1, [pc, #60] @ 12634 <__assert_fail@plt+0x10734> │ │ │ │ + ldr r1, [pc, #60] @ 12430 <__assert_fail@plt+0x10530> │ │ │ │ ldr r2, [r3, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r2, r1 │ │ │ │ str r2, [r3, #4] │ │ │ │ bxle lr │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 12468 <__assert_fail@plt+0x10568> │ │ │ │ + bl 12264 <__assert_fail@plt+0x10364> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - andeq r2, r3, r4, lsl #22 │ │ │ │ - strdeq r4, [r2], -r0 │ │ │ │ - ldr r3, [pc, #304] @ 12770 <__assert_fail@plt+0x10870> │ │ │ │ + andeq r2, r3, r8, lsl #26 │ │ │ │ + strdeq r4, [r2], -r4 @ │ │ │ │ + ldr r3, [pc, #304] @ 1256c <__assert_fail@plt+0x1066c> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #292] @ 12774 <__assert_fail@plt+0x10874> │ │ │ │ + ldr r4, [pc, #292] @ 12570 <__assert_fail@plt+0x10670> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #288] @ 12778 <__assert_fail@plt+0x10878> │ │ │ │ + ldr r3, [pc, #288] @ 12574 <__assert_fail@plt+0x10674> │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #264] @ 1277c <__assert_fail@plt+0x1087c> │ │ │ │ + ldr r1, [pc, #264] @ 12578 <__assert_fail@plt+0x10678> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #252] @ 12780 <__assert_fail@plt+0x10880> │ │ │ │ - ldr r0, [pc, #252] @ 12784 <__assert_fail@plt+0x10884> │ │ │ │ + ldr r3, [pc, #252] @ 1257c <__assert_fail@plt+0x1067c> │ │ │ │ + ldr r0, [pc, #252] @ 12580 <__assert_fail@plt+0x10680> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #244] @ 12788 <__assert_fail@plt+0x10888> │ │ │ │ + ldr r3, [pc, #244] @ 12584 <__assert_fail@plt+0x10684> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r4, [pc, #224] @ 1278c <__assert_fail@plt+0x1088c> │ │ │ │ - ldr r2, [pc, #224] @ 12790 <__assert_fail@plt+0x10890> │ │ │ │ - ldr r0, [pc, #224] @ 12794 <__assert_fail@plt+0x10894> │ │ │ │ + ldr r4, [pc, #224] @ 12588 <__assert_fail@plt+0x10688> │ │ │ │ + ldr r2, [pc, #224] @ 1258c <__assert_fail@plt+0x1068c> │ │ │ │ + ldr r0, [pc, #224] @ 12590 <__assert_fail@plt+0x10690> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r4, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r2, [pc, #192] @ 12798 <__assert_fail@plt+0x10898> │ │ │ │ - ldr r0, [pc, #192] @ 1279c <__assert_fail@plt+0x1089c> │ │ │ │ + ldr r2, [pc, #192] @ 12594 <__assert_fail@plt+0x10694> │ │ │ │ + ldr r0, [pc, #192] @ 12598 <__assert_fail@plt+0x10698> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r4, [pc, #164] @ 127a0 <__assert_fail@plt+0x108a0> │ │ │ │ - ldr r2, [pc, #164] @ 127a4 <__assert_fail@plt+0x108a4> │ │ │ │ - ldr r0, [pc, #164] @ 127a8 <__assert_fail@plt+0x108a8> │ │ │ │ + ldr r4, [pc, #164] @ 1259c <__assert_fail@plt+0x1069c> │ │ │ │ + ldr r2, [pc, #164] @ 125a0 <__assert_fail@plt+0x106a0> │ │ │ │ + ldr r0, [pc, #164] @ 125a4 <__assert_fail@plt+0x106a4> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r4, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r2, [pc, #132] @ 127ac <__assert_fail@plt+0x108ac> │ │ │ │ - ldr r0, [pc, #132] @ 127b0 <__assert_fail@plt+0x108b0> │ │ │ │ + ldr r2, [pc, #132] @ 125a8 <__assert_fail@plt+0x106a8> │ │ │ │ + ldr r0, [pc, #132] @ 125ac <__assert_fail@plt+0x106ac> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r4, #8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r2, [pc, #104] @ 127b4 <__assert_fail@plt+0x108b4> │ │ │ │ - ldr r0, [pc, #104] @ 127b8 <__assert_fail@plt+0x108b8> │ │ │ │ + ldr r2, [pc, #104] @ 125b0 <__assert_fail@plt+0x106b0> │ │ │ │ + ldr r0, [pc, #104] @ 125b4 <__assert_fail@plt+0x106b4> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq lr, r0, r0, lsr #1 │ │ │ │ - andeq fp, r0, ip, lsr r1 │ │ │ │ + andeq lr, r0, r4, lsl #3 │ │ │ │ + ldrdeq fp, [r0], -r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ - andeq lr, r0, r8, ror r0 │ │ │ │ - andeq r8, r0, ip, lsr sl │ │ │ │ - andeq fp, r0, r4, ror r1 │ │ │ │ + andeq lr, r0, ip, asr r1 │ │ │ │ + andeq r8, r0, r0, asr #24 │ │ │ │ + andeq fp, r0, r8, lsl #10 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - andeq r4, r2, r8, lsr pc │ │ │ │ - andeq lr, r0, r0, lsl #2 │ │ │ │ - andeq lr, r0, r0, ror #1 │ │ │ │ - andeq lr, r0, ip, lsl r1 │ │ │ │ - andeq lr, r0, r0, lsl #2 │ │ │ │ - andeq r2, r3, r4, ror #19 │ │ │ │ - andeq lr, r0, r8, lsr r1 │ │ │ │ - andeq lr, r0, ip, lsl r1 │ │ │ │ - andeq lr, r0, r0, asr r1 │ │ │ │ - andeq lr, r0, r0, lsr r1 │ │ │ │ - andeq lr, r0, r4, lsl #3 │ │ │ │ - andeq lr, r0, r0, asr r1 │ │ │ │ + andeq r4, r2, ip, lsr pc │ │ │ │ + andeq lr, r0, r4, ror #3 │ │ │ │ + andeq lr, r0, r4, asr #3 │ │ │ │ + andeq lr, r0, r0, lsl #4 │ │ │ │ + andeq lr, r0, r4, ror #3 │ │ │ │ + andeq r2, r3, r8, ror #23 │ │ │ │ + andeq lr, r0, ip, lsl r2 │ │ │ │ + andeq lr, r0, r0, lsl #4 │ │ │ │ + andeq lr, r0, r4, lsr r2 │ │ │ │ + andeq lr, r0, r4, lsl r2 │ │ │ │ + andeq lr, r0, r8, ror #4 │ │ │ │ + andeq lr, r0, r4, lsr r2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r4, r2 │ │ │ │ - ldr r2, [pc, #516] @ 129d0 <__assert_fail@plt+0x10ad0> │ │ │ │ - ldr r3, [pc, #516] @ 129d4 <__assert_fail@plt+0x10ad4> │ │ │ │ + ldr r2, [pc, #516] @ 127cc <__assert_fail@plt+0x108cc> │ │ │ │ + ldr r3, [pc, #516] @ 127d0 <__assert_fail@plt+0x108d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - ldr r7, [pc, #508] @ 129d8 <__assert_fail@plt+0x10ad8> │ │ │ │ + ldr r7, [pc, #508] @ 127d4 <__assert_fail@plt+0x108d4> │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ cmp r0, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ - bne 12810 <__assert_fail@plt+0x10910> │ │ │ │ + bne 1260c <__assert_fail@plt+0x1070c> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ bl 1b88 │ │ │ │ cmp r0, #12 │ │ │ │ - ble 1284c <__assert_fail@plt+0x1094c> │ │ │ │ - ldr r0, [pc, #452] @ 129dc <__assert_fail@plt+0x10adc> │ │ │ │ + ble 12648 <__assert_fail@plt+0x10748> │ │ │ │ + ldr r0, [pc, #452] @ 127d8 <__assert_fail@plt+0x108d8> │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r2, [pc, #440] @ 129e0 <__assert_fail@plt+0x10ae0> │ │ │ │ - ldr r3, [pc, #424] @ 129d4 <__assert_fail@plt+0x10ad4> │ │ │ │ + ldr r2, [pc, #440] @ 127dc <__assert_fail@plt+0x108dc> │ │ │ │ + ldr r3, [pc, #424] @ 127d0 <__assert_fail@plt+0x108d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 129cc <__assert_fail@plt+0x10acc> │ │ │ │ + bne 127c8 <__assert_fail@plt+0x108c8> │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #112 @ 0x70 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1b88 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 1b88 │ │ │ │ - ldr r3, [pc, #364] @ 129e4 <__assert_fail@plt+0x10ae4> │ │ │ │ + ldr r3, [pc, #364] @ 127e0 <__assert_fail@plt+0x108e0> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ - bne 129b0 <__assert_fail@plt+0x10ab0> │ │ │ │ - ldr r7, [pc, #344] @ 129e8 <__assert_fail@plt+0x10ae8> │ │ │ │ + bne 127ac <__assert_fail@plt+0x108ac> │ │ │ │ + ldr r7, [pc, #344] @ 127e4 <__assert_fail@plt+0x108e4> │ │ │ │ cmp r0, #2000 @ 0x7d0 │ │ │ │ add r8, sp, #16 │ │ │ │ addlt sl, r0, #2000 @ 0x7d0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ ldr r3, [r7, r6, lsl #2] │ │ │ │ str r3, [sp, #4] │ │ │ │ - ldr r3, [pc, #308] @ 129ec <__assert_fail@plt+0x10aec> │ │ │ │ + ldr r3, [pc, #308] @ 127e8 <__assert_fail@plt+0x108e8> │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ add r9, sp, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ sub sl, sl, #1888 @ 0x760 │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ sub r6, r6, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mvn r1, #0 │ │ │ │ sub sl, sl, #12 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -17031,16 +16902,16 @@ │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ bl 1bb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - bne 1299c <__assert_fail@plt+0x10a9c> │ │ │ │ - ldr sl, [pc, #188] @ 129f0 <__assert_fail@plt+0x10af0> │ │ │ │ + bne 12798 <__assert_fail@plt+0x10898> │ │ │ │ + ldr sl, [pc, #188] @ 127ec <__assert_fail@plt+0x108ec> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #6 │ │ │ │ cmpne r1, #0 │ │ │ │ add r1, r7, r1, lsl #2 │ │ │ │ ldr r1, [r1, #52] @ 0x34 │ │ │ │ @@ -17051,77 +16922,77 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1bb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, r3 │ │ │ │ - beq 12934 <__assert_fail@plt+0x10a34> │ │ │ │ - ldr r1, [pc, #80] @ 129f4 <__assert_fail@plt+0x10af4> │ │ │ │ + beq 12730 <__assert_fail@plt+0x10830> │ │ │ │ + ldr r1, [pc, #80] @ 127f0 <__assert_fail@plt+0x108f0> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - b 12820 <__assert_fail@plt+0x10920> │ │ │ │ - ldr r3, [pc, #64] @ 129f8 <__assert_fail@plt+0x10af8> │ │ │ │ - ldr r0, [pc, #64] @ 129fc <__assert_fail@plt+0x10afc> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + b 1261c <__assert_fail@plt+0x1071c> │ │ │ │ + ldr r3, [pc, #64] @ 127f4 <__assert_fail@plt+0x108f4> │ │ │ │ + ldr r0, [pc, #64] @ 127f8 <__assert_fail@plt+0x108f8> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ - b 12820 <__assert_fail@plt+0x10920> │ │ │ │ + b 1261c <__assert_fail@plt+0x1071c> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r4, r2, ip, lsr r6 │ │ │ │ + andeq r4, r2, r0, asr #16 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r4, r2, r8, lsl r6 │ │ │ │ - andeq lr, r0, r8, ror #1 │ │ │ │ - andeq r4, r2, r0, ror #11 │ │ │ │ + andeq r4, r2, ip, lsl r8 │ │ │ │ + andeq lr, r0, ip, asr #3 │ │ │ │ + andeq r4, r2, r4, ror #15 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r4, r2, r4, lsl #8 │ │ │ │ - andeq lr, r0, r8, ror #7 │ │ │ │ - andeq sp, r0, ip, ror #31 │ │ │ │ - strdeq sl, [r0], -r0 │ │ │ │ + andeq r4, r2, r8, lsl #12 │ │ │ │ + strdeq lr, [r0], -r8 │ │ │ │ + ldrdeq lr, [r0], -r0 │ │ │ │ + andeq fp, r0, r4, lsl #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - muleq r0, r8, pc @ │ │ │ │ - ldr r3, [pc, #48] @ 12a38 <__assert_fail@plt+0x10b38> │ │ │ │ + andeq fp, r0, ip, lsr #6 │ │ │ │ + ldr r3, [pc, #48] @ 12834 <__assert_fail@plt+0x10934> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #12 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r0, [pc, #32] @ 12a3c <__assert_fail@plt+0x10b3c> │ │ │ │ - ldr r3, [pc, #32] @ 12a40 <__assert_fail@plt+0x10b40> │ │ │ │ + ldr r0, [pc, #32] @ 12838 <__assert_fail@plt+0x10938> │ │ │ │ + ldr r3, [pc, #32] @ 1283c <__assert_fail@plt+0x1093c> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #12 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - andeq sp, r0, ip, lsr #30 │ │ │ │ - andeq sp, r0, r0, lsl #30 │ │ │ │ + andeq lr, r0, r0, lsl r0 │ │ │ │ + andeq sp, r0, r4, ror #31 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr lr, [pc, #2636] @ 1349c <__assert_fail@plt+0x1159c> │ │ │ │ + ldr lr, [pc, #2636] @ 13298 <__assert_fail@plt+0x11398> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ - ldr ip, [pc, #2628] @ 134a0 <__assert_fail@plt+0x115a0> │ │ │ │ + ldr ip, [pc, #2628] @ 1329c <__assert_fail@plt+0x1139c> │ │ │ │ add lr, pc, lr │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #16] │ │ │ │ add r0, sp, #4096 @ 0x1000 │ │ │ │ ldr ip, [lr, ip] │ │ │ │ - ldr r7, [pc, #2608] @ 134a4 <__assert_fail@plt+0x115a4> │ │ │ │ - ldr r3, [pc, #2608] @ 134a8 <__assert_fail@plt+0x115a8> │ │ │ │ + ldr r7, [pc, #2608] @ 132a0 <__assert_fail@plt+0x113a0> │ │ │ │ + ldr r3, [pc, #2608] @ 132a4 <__assert_fail@plt+0x113a4> │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr ip, [r7, r3] │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ mov r3, #2 │ │ │ │ @@ -17131,418 +17002,418 @@ │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ ldr lr, [ip] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r3, [ip] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 1dc8 │ │ │ │ - ldr r3, [pc, #2540] @ 134ac <__assert_fail@plt+0x115ac> │ │ │ │ + ldr r3, [pc, #2540] @ 132a8 <__assert_fail@plt+0x113a8> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne 12d04 <__assert_fail@plt+0x10e04> │ │ │ │ - ldr r3, [pc, #2524] @ 134b0 <__assert_fail@plt+0x115b0> │ │ │ │ + bne 12b00 <__assert_fail@plt+0x10c00> │ │ │ │ + ldr r3, [pc, #2524] @ 132ac <__assert_fail@plt+0x113ac> │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldrb r5, [r8] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12ba8 <__assert_fail@plt+0x10ca8> │ │ │ │ + beq 129a4 <__assert_fail@plt+0x10aa4> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12af4 <__assert_fail@plt+0x10bf4> │ │ │ │ + beq 128f0 <__assert_fail@plt+0x109f0> │ │ │ │ ldr r3, [r4, #16] │ │ │ │ tst r3, #4 │ │ │ │ - bne 12dd0 <__assert_fail@plt+0x10ed0> │ │ │ │ + bne 12bcc <__assert_fail@plt+0x10ccc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c80 <__assert_fail@plt+0x11d80> │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - ldr r3, [pc, #2476] @ 134b4 <__assert_fail@plt+0x115b4> │ │ │ │ + bl 13a7c <__assert_fail@plt+0x11b7c> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + ldr r3, [pc, #2476] @ 132b0 <__assert_fail@plt+0x113b0> │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ mov r5, r0 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 133c8 <__assert_fail@plt+0x114c8> │ │ │ │ - ldr r1, [pc, #2452] @ 134b8 <__assert_fail@plt+0x115b8> │ │ │ │ + beq 131c4 <__assert_fail@plt+0x112c4> │ │ │ │ + ldr r1, [pc, #2452] @ 132b4 <__assert_fail@plt+0x113b4> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12b88 <__assert_fail@plt+0x10c88> │ │ │ │ + beq 12984 <__assert_fail@plt+0x10a84> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r4, [pc, #2428] @ 134bc <__assert_fail@plt+0x115bc> │ │ │ │ - ldr r6, [pc, #2428] @ 134c0 <__assert_fail@plt+0x115c0> │ │ │ │ + ldr r4, [pc, #2428] @ 132b8 <__assert_fail@plt+0x113b8> │ │ │ │ + ldr r6, [pc, #2428] @ 132bc <__assert_fail@plt+0x113bc> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r6 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 12b88 <__assert_fail@plt+0x10c88> │ │ │ │ + bne 12984 <__assert_fail@plt+0x10a84> │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r2, [pc, #2380] @ 134c4 <__assert_fail@plt+0x115c4> │ │ │ │ - ldr r1, [pc, #2380] @ 134c8 <__assert_fail@plt+0x115c8> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r2, [pc, #2380] @ 132c0 <__assert_fail@plt+0x113c0> │ │ │ │ + ldr r1, [pc, #2380] @ 132c4 <__assert_fail@plt+0x113c4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r1, [pc, #2364] @ 134cc <__assert_fail@plt+0x115cc> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r1, [pc, #2364] @ 132c8 <__assert_fail@plt+0x113c8> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3] │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - b 12d2c <__assert_fail@plt+0x10e2c> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + b 12b28 <__assert_fail@plt+0x10c28> │ │ │ │ mov r0, r4 │ │ │ │ - bl b500 <__assert_fail@plt+0x9600> │ │ │ │ + bl c08c <__assert_fail@plt+0xa18c> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - ldr r3, [pc, #2296] @ 134b4 <__assert_fail@plt+0x115b4> │ │ │ │ + ldr r3, [pc, #2296] @ 132b0 <__assert_fail@plt+0x113b0> │ │ │ │ strb r5, [r1, #-4] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12dc4 <__assert_fail@plt+0x10ec4> │ │ │ │ + beq 12bc0 <__assert_fail@plt+0x10cc0> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r0, r6 │ │ │ │ bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ - ldr r3, [pc, #2256] @ 134d0 <__assert_fail@plt+0x115d0> │ │ │ │ + ldr r3, [pc, #2256] @ 132cc <__assert_fail@plt+0x113cc> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r9, [pc, #2244] @ 134d4 <__assert_fail@plt+0x115d4> │ │ │ │ + ldr r9, [pc, #2244] @ 132d0 <__assert_fail@plt+0x113d0> │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #32 │ │ │ │ add r9, pc, r9 │ │ │ │ sub r0, r0, r6 │ │ │ │ str r0, [r3] │ │ │ │ - ldr r3, [pc, #2224] @ 134d8 <__assert_fail@plt+0x115d8> │ │ │ │ + ldr r3, [pc, #2224] @ 132d4 <__assert_fail@plt+0x113d4> │ │ │ │ add r2, r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ - ldr r3, [pc, #2212] @ 134dc <__assert_fail@plt+0x115dc> │ │ │ │ + ldr r3, [pc, #2212] @ 132d8 <__assert_fail@plt+0x113d8> │ │ │ │ strb ip, [r2, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r2, #-3] │ │ │ │ strb r1, [r2, #-2] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 11edc <__assert_fail@plt+0xffdc> │ │ │ │ + bl 11cd8 <__assert_fail@plt+0xfdd8> │ │ │ │ bl 3c08 <__assert_fail@plt+0x1d08> │ │ │ │ mov r1, #2 │ │ │ │ - bl cdac <__assert_fail@plt+0xaeac> │ │ │ │ + bl d600 <__assert_fail@plt+0xb700> │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r5, r0 │ │ │ │ sub r3, r2, #512 @ 0x200 │ │ │ │ cmp r3, #27 │ │ │ │ addls pc, pc, r3, lsl #2 │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 132a0 <__assert_fail@plt+0x113a0> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 13234 <__assert_fail@plt+0x11334> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 131c8 <__assert_fail@plt+0x112c8> │ │ │ │ - b 13178 <__assert_fail@plt+0x11278> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 13248 <__assert_fail@plt+0x11348> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 1309c <__assert_fail@plt+0x1119c> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ b 13030 <__assert_fail@plt+0x11130> │ │ │ │ - b 13004 <__assert_fail@plt+0x11104> │ │ │ │ - b 12fe8 <__assert_fail@plt+0x110e8> │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - b 130b4 <__assert_fail@plt+0x111b4> │ │ │ │ - b 13090 <__assert_fail@plt+0x11190> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12fc8 <__assert_fail@plt+0x110c8> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12fa0 <__assert_fail@plt+0x110a0> │ │ │ │ - b 12ed0 <__assert_fail@plt+0x10fd0> │ │ │ │ - b 12e58 <__assert_fail@plt+0x10f58> │ │ │ │ - b 12d64 <__assert_fail@plt+0x10e64> │ │ │ │ - b 12e04 <__assert_fail@plt+0x10f04> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12fc4 <__assert_fail@plt+0x110c4> │ │ │ │ + b 12f74 <__assert_fail@plt+0x11074> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 13044 <__assert_fail@plt+0x11144> │ │ │ │ + b 12e2c <__assert_fail@plt+0x10f2c> │ │ │ │ + b 12e00 <__assert_fail@plt+0x10f00> │ │ │ │ b 12de4 <__assert_fail@plt+0x10ee4> │ │ │ │ - ldr r3, [pc, #2004] @ 134e0 <__assert_fail@plt+0x115e0> │ │ │ │ - ldr r0, [pc, #2004] @ 134e4 <__assert_fail@plt+0x115e4> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + b 12eb0 <__assert_fail@plt+0x10fb0> │ │ │ │ + b 12e8c <__assert_fail@plt+0x10f8c> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12dc4 <__assert_fail@plt+0x10ec4> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12d9c <__assert_fail@plt+0x10e9c> │ │ │ │ + b 12ccc <__assert_fail@plt+0x10dcc> │ │ │ │ + b 12c54 <__assert_fail@plt+0x10d54> │ │ │ │ + b 12b60 <__assert_fail@plt+0x10c60> │ │ │ │ + b 12c00 <__assert_fail@plt+0x10d00> │ │ │ │ + b 12be0 <__assert_fail@plt+0x10ce0> │ │ │ │ + ldr r3, [pc, #2004] @ 132dc <__assert_fail@plt+0x113dc> │ │ │ │ + ldr r0, [pc, #2004] @ 132e0 <__assert_fail@plt+0x113e0> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r1, [pc, #1972] @ 134e8 <__assert_fail@plt+0x115e8> │ │ │ │ - ldr r2, [pc, #1896] @ 134a0 <__assert_fail@plt+0x115a0> │ │ │ │ + ldr r1, [pc, #1972] @ 132e4 <__assert_fail@plt+0x113e4> │ │ │ │ + ldr r2, [pc, #1896] @ 1329c <__assert_fail@plt+0x1139c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne 13498 <__assert_fail@plt+0x11598> │ │ │ │ + bne 13294 <__assert_fail@plt+0x11394> │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ sub r2, r2, #32 │ │ │ │ cmp r2, #222 @ 0xde │ │ │ │ - bls 1341c <__assert_fail@plt+0x1151c> │ │ │ │ + bls 13218 <__assert_fail@plt+0x11318> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - beq 13478 <__assert_fail@plt+0x11578> │ │ │ │ + beq 13274 <__assert_fail@plt+0x11374> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ bl 1ed0 │ │ │ │ - bl ce8c <__assert_fail@plt+0xaf8c> │ │ │ │ + bl d6e0 <__assert_fail@plt+0xb7e0> │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r1, [pc, #1876] @ 134ec <__assert_fail@plt+0x115ec> │ │ │ │ + ldr r1, [pc, #1876] @ 132e8 <__assert_fail@plt+0x113e8> │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldreq r3, [r5, #12] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldreq r3, [r3] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1852] @ 134f0 <__assert_fail@plt+0x115f0> │ │ │ │ + ldr r1, [pc, #1852] @ 132ec <__assert_fail@plt+0x113ec> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r1, [pc, #1832] @ 134f4 <__assert_fail@plt+0x115f4> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r1, [pc, #1832] @ 132f0 <__assert_fail@plt+0x113f0> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 12bec <__assert_fail@plt+0x10cec> │ │ │ │ - ldr r2, [pc, #1824] @ 134f8 <__assert_fail@plt+0x115f8> │ │ │ │ + b 129e8 <__assert_fail@plt+0x10ae8> │ │ │ │ + ldr r2, [pc, #1824] @ 132f4 <__assert_fail@plt+0x113f4> │ │ │ │ mov r5, r4 │ │ │ │ and r2, r2, r3 │ │ │ │ str r2, [r4, #16] │ │ │ │ - b 12b88 <__assert_fail@plt+0x10c88> │ │ │ │ - ldr r3, [pc, #1808] @ 134fc <__assert_fail@plt+0x115fc> │ │ │ │ + b 12984 <__assert_fail@plt+0x10a84> │ │ │ │ + ldr r3, [pc, #1808] @ 132f8 <__assert_fail@plt+0x113f8> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - ldrge r2, [pc, #1796] @ 13500 <__assert_fail@plt+0x11600> │ │ │ │ + ldrge r2, [pc, #1796] @ 132fc <__assert_fail@plt+0x113fc> │ │ │ │ addge r2, pc, r2 │ │ │ │ strge r3, [r2] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1000 @ 0x3e8 │ │ │ │ - beq 133e8 <__assert_fail@plt+0x114e8> │ │ │ │ + beq 131e4 <__assert_fail@plt+0x112e4> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ bl 1ed0 │ │ │ │ - bl ce8c <__assert_fail@plt+0xaf8c> │ │ │ │ + bl d6e0 <__assert_fail@plt+0xb7e0> │ │ │ │ ldr r3, [r5] │ │ │ │ - ldr r1, [pc, #1728] @ 134ec <__assert_fail@plt+0x115ec> │ │ │ │ + ldr r1, [pc, #1728] @ 132e8 <__assert_fail@plt+0x113e8> │ │ │ │ cmp r3, #1000 @ 0x3e8 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldreq r3, [r5, #12] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldreq r3, [r3] │ │ │ │ str r1, [sp] │ │ │ │ - ldr r1, [pc, #1724] @ 13504 <__assert_fail@plt+0x11604> │ │ │ │ + ldr r1, [pc, #1724] @ 13300 <__assert_fail@plt+0x11400> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl f1c8 <__assert_fail@plt+0xd2c8> │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + bl e754 <__assert_fail@plt+0xc854> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r3, #-5] │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - ldr r3, [pc, #1672] @ 13508 <__assert_fail@plt+0x11608> │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + ldr r3, [pc, #1672] @ 13304 <__assert_fail@plt+0x11404> │ │ │ │ ldr r2, [pc, r3] │ │ │ │ add r3, r5, r2 │ │ │ │ ldrb r3, [r3, #-4] │ │ │ │ cmp r3, #32 │ │ │ │ - beq 133fc <__assert_fail@plt+0x114fc> │ │ │ │ + beq 131f8 <__assert_fail@plt+0x112f8> │ │ │ │ cmp r4, #0 │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ moveq r0, r4 │ │ │ │ add r2, r6, r2 │ │ │ │ mov r1, r8 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - ldr r3, [pc, #1628] @ 1350c <__assert_fail@plt+0x1160c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + ldr r3, [pc, #1628] @ 13308 <__assert_fail@plt+0x11408> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #32 │ │ │ │ add r3, r0, r3 │ │ │ │ mov r2, #0 │ │ │ │ strb r1, [r3, #-4] │ │ │ │ strb r2, [r3, #-3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r3, [pc, #1584] @ 13510 <__assert_fail@plt+0x11610> │ │ │ │ + ldr r3, [pc, #1584] @ 1330c <__assert_fail@plt+0x1140c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ sub sl, r0, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - bls 12f50 <__assert_fail@plt+0x11050> │ │ │ │ + bls 12d4c <__assert_fail@plt+0x10e4c> │ │ │ │ add fp, r2, #1 │ │ │ │ add r5, r6, r2 │ │ │ │ str fp, [r3] │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ mov r4, r5 │ │ │ │ mov r6, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ - b 12f18 <__assert_fail@plt+0x11018> │ │ │ │ + b 12d14 <__assert_fail@plt+0x10e14> │ │ │ │ str r6, [fp] │ │ │ │ cmp sl, r6 │ │ │ │ mov r5, r6 │ │ │ │ - bls 12f44 <__assert_fail@plt+0x11044> │ │ │ │ + bls 12d40 <__assert_fail@plt+0x10e40> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r2, [r4, #1]! │ │ │ │ add r6, r6, #1 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ - bne 12f14 <__assert_fail@plt+0x11014> │ │ │ │ + bne 12d10 <__assert_fail@plt+0x10e10> │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ sub fp, r2, #1 │ │ │ │ add fp, r6, fp │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 12f90 <__assert_fail@plt+0x11090> │ │ │ │ + b 12d8c <__assert_fail@plt+0x10e8c> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ ldrb r3, [r4, #1]! │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r3, r3, #1 │ │ │ │ ldr r1, [r0] │ │ │ │ ldrh r3, [r1, r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ - bne 12f98 <__assert_fail@plt+0x11098> │ │ │ │ + bne 12d94 <__assert_fail@plt+0x10e94> │ │ │ │ str r5, [fp] │ │ │ │ cmp sl, r5 │ │ │ │ - bhi 12f6c <__assert_fail@plt+0x1106c> │ │ │ │ + bhi 12d68 <__assert_fail@plt+0x10e68> │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r2, [pc, #1380] @ 13514 <__assert_fail@plt+0x11614> │ │ │ │ + ldr r2, [pc, #1380] @ 13310 <__assert_fail@plt+0x11410> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2] │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, r3 │ │ │ │ addhi r3, r3, #1 │ │ │ │ strhi r3, [r2] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r2, [pc, #1352] @ 13518 <__assert_fail@plt+0x11618> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r2, [pc, #1352] @ 13314 <__assert_fail@plt+0x11414> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r3, [pc, #1316] @ 1351c <__assert_fail@plt+0x1161c> │ │ │ │ + ldr r3, [pc, #1316] @ 13318 <__assert_fail@plt+0x11418> │ │ │ │ add r3, pc, r3 │ │ │ │ sub r0, r0, #1 │ │ │ │ str r0, [r3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r3, [pc, #1292] @ 13520 <__assert_fail@plt+0x11620> │ │ │ │ + ldr r3, [pc, #1292] @ 1331c <__assert_fail@plt+0x1141c> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r0, r3 │ │ │ │ - bls 13360 <__assert_fail@plt+0x11460> │ │ │ │ - ldr r2, [pc, #1276] @ 13524 <__assert_fail@plt+0x11624> │ │ │ │ + bls 1315c <__assert_fail@plt+0x1125c> │ │ │ │ + ldr r2, [pc, #1276] @ 13320 <__assert_fail@plt+0x11420> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r5, [pc, #1256] @ 13528 <__assert_fail@plt+0x11628> │ │ │ │ + ldr r5, [pc, #1256] @ 13324 <__assert_fail@plt+0x11424> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [r5] │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, sl │ │ │ │ - bls 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + bls 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ add r1, sl, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ sub r2, r0, r1 │ │ │ │ add r1, r6, r1 │ │ │ │ add r0, r6, sl │ │ │ │ bl 1bd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ str sl, [r5] │ │ │ │ add r3, r3, r0 │ │ │ │ strb r2, [r3, #-5] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r3, [pc, #1172] @ 1352c <__assert_fail@plt+0x1162c> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r3, [pc, #1172] @ 13328 <__assert_fail@plt+0x11428> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #32 │ │ │ │ strb r2, [r3, #-2] │ │ │ │ strh r1, [r3, #-4] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr r2, [pc, #1112] @ 13530 <__assert_fail@plt+0x11630> │ │ │ │ + ldr r2, [pc, #1112] @ 1332c <__assert_fail@plt+0x1142c> │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2] │ │ │ │ sub r5, r3, #1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ add r5, r6, r5 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1346c <__assert_fail@plt+0x1156c> │ │ │ │ + beq 13268 <__assert_fail@plt+0x11368> │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1cb4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r2, #32 │ │ │ │ @@ -17551,198 +17422,198 @@ │ │ │ │ strb r2, [r3, #-4] │ │ │ │ bl 1d80 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ add r3, r5, r0 │ │ │ │ strb r1, [r3, #-3] │ │ │ │ - beq 1348c <__assert_fail@plt+0x1158c> │ │ │ │ + beq 13288 <__assert_fail@plt+0x11388> │ │ │ │ ldr r3, [r2, #12] │ │ │ │ cmp r3, r1 │ │ │ │ - beq 1348c <__assert_fail@plt+0x1158c> │ │ │ │ - ldr r1, [pc, #980] @ 13534 <__assert_fail@plt+0x11634> │ │ │ │ + beq 13288 <__assert_fail@plt+0x11388> │ │ │ │ + ldr r1, [pc, #980] @ 13330 <__assert_fail@plt+0x11430> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - ldr r2, [pc, #968] @ 13538 <__assert_fail@plt+0x11638> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + ldr r2, [pc, #968] @ 13334 <__assert_fail@plt+0x11434> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2] │ │ │ │ - b 12fdc <__assert_fail@plt+0x110dc> │ │ │ │ + b 12dd8 <__assert_fail@plt+0x10ed8> │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13374 <__assert_fail@plt+0x11474> │ │ │ │ + beq 13170 <__assert_fail@plt+0x11270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r3] │ │ │ │ - b 12d2c <__assert_fail@plt+0x10e2c> │ │ │ │ + b 12b28 <__assert_fail@plt+0x10c28> │ │ │ │ bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - ldr r5, [pc, #872] @ 1353c <__assert_fail@plt+0x1163c> │ │ │ │ + ldr r5, [pc, #872] @ 13338 <__assert_fail@plt+0x11438> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ cmp r1, #0 │ │ │ │ sub ip, r1, #1 │ │ │ │ ldr r0, [r0] │ │ │ │ - bne 132f0 <__assert_fail@plt+0x113f0> │ │ │ │ + bne 130ec <__assert_fail@plt+0x111ec> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r6, r3 │ │ │ │ mov ip, #0 │ │ │ │ - b 13204 <__assert_fail@plt+0x11304> │ │ │ │ + b 13000 <__assert_fail@plt+0x11100> │ │ │ │ cmp r3, #1 │ │ │ │ mov ip, #1 │ │ │ │ - beq 13390 <__assert_fail@plt+0x11490> │ │ │ │ + beq 1318c <__assert_fail@plt+0x1128c> │ │ │ │ ldrb r2, [r1, #-1]! │ │ │ │ mov lr, r3 │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ - bne 131f8 <__assert_fail@plt+0x112f8> │ │ │ │ + bne 12ff4 <__assert_fail@plt+0x110f4> │ │ │ │ cmp ip, #0 │ │ │ │ - ldrne r3, [pc, #788] @ 13540 <__assert_fail@plt+0x11640> │ │ │ │ + ldrne r3, [pc, #788] @ 1333c <__assert_fail@plt+0x1143c> │ │ │ │ addne r3, pc, r3 │ │ │ │ strne lr, [r3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r3, [pc, #776] @ 13544 <__assert_fail@plt+0x11644> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r3, [pc, #776] @ 13340 <__assert_fail@plt+0x11440> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r3, r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [r3, #-5] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 1328c <__assert_fail@plt+0x1138c> │ │ │ │ + beq 13088 <__assert_fail@plt+0x11188> │ │ │ │ ldr r3, [r4, #16] │ │ │ │ tst r3, #4 │ │ │ │ - ldrne r2, [pc, #624] @ 134f8 <__assert_fail@plt+0x115f8> │ │ │ │ + ldrne r2, [pc, #624] @ 132f4 <__assert_fail@plt+0x113f4> │ │ │ │ andne r2, r2, r3 │ │ │ │ strne r2, [r4, #16] │ │ │ │ - ldr r1, [pc, #692] @ 13548 <__assert_fail@plt+0x11648> │ │ │ │ + ldr r1, [pc, #692] @ 13344 <__assert_fail@plt+0x11444> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - b 131ac <__assert_fail@plt+0x112ac> │ │ │ │ - ldr sl, [pc, #676] @ 1354c <__assert_fail@plt+0x1164c> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + b 12fa8 <__assert_fail@plt+0x110a8> │ │ │ │ + ldr sl, [pc, #676] @ 13348 <__assert_fail@plt+0x11448> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r5, [sl] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ sub fp, r5, #1 │ │ │ │ add r1, r6, r5 │ │ │ │ sub r2, r0, r5 │ │ │ │ add r0, r6, fp │ │ │ │ bl 1bd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str fp, [sl] │ │ │ │ add r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #-5] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ cmp ip, #0 │ │ │ │ addne r1, r6, r1 │ │ │ │ movne r3, ip │ │ │ │ movne lr, #0 │ │ │ │ str ip, [r5] │ │ │ │ - bne 13318 <__assert_fail@plt+0x11418> │ │ │ │ - b 131e8 <__assert_fail@plt+0x112e8> │ │ │ │ + bne 13114 <__assert_fail@plt+0x11214> │ │ │ │ + b 12fe4 <__assert_fail@plt+0x110e4> │ │ │ │ subs r3, r3, #1 │ │ │ │ mov lr, #1 │ │ │ │ - beq 13380 <__assert_fail@plt+0x11480> │ │ │ │ + beq 1317c <__assert_fail@plt+0x1127c> │ │ │ │ ldrb r2, [r1, #-1]! │ │ │ │ lsl r2, r2, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ - beq 1330c <__assert_fail@plt+0x1140c> │ │ │ │ + beq 13108 <__assert_fail@plt+0x11208> │ │ │ │ cmp lr, #0 │ │ │ │ moveq r3, ip │ │ │ │ - ldrne r2, [pc, #532] @ 13550 <__assert_fail@plt+0x11650> │ │ │ │ + ldrne r2, [pc, #532] @ 1334c <__assert_fail@plt+0x1144c> │ │ │ │ addne r2, pc, r2 │ │ │ │ strne r3, [r2] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 131ec <__assert_fail@plt+0x112ec> │ │ │ │ + bne 12fe8 <__assert_fail@plt+0x110e8> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb r3, [r3, #-4] │ │ │ │ lsl r3, r3, #1 │ │ │ │ ldrh r3, [r0, r3] │ │ │ │ and r3, r3, #1024 @ 0x400 │ │ │ │ - b 133b0 <__assert_fail@plt+0x114b0> │ │ │ │ - ldr r3, [pc, #492] @ 13554 <__assert_fail@plt+0x11654> │ │ │ │ + b 131ac <__assert_fail@plt+0x112ac> │ │ │ │ + ldr r3, [pc, #492] @ 13350 <__assert_fail@plt+0x11450> │ │ │ │ sub r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r2, [pc, #476] @ 13558 <__assert_fail@plt+0x11658> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r2, [pc, #476] @ 13354 <__assert_fail@plt+0x11454> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 131a0 <__assert_fail@plt+0x112a0> │ │ │ │ - ldr r2, [pc, #468] @ 1355c <__assert_fail@plt+0x1165c> │ │ │ │ + b 12f9c <__assert_fail@plt+0x1109c> │ │ │ │ + ldr r2, [pc, #468] @ 13358 <__assert_fail@plt+0x11458> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ - b 131e8 <__assert_fail@plt+0x112e8> │ │ │ │ + b 12fe4 <__assert_fail@plt+0x110e4> │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - ldr r1, [pc, #452] @ 13560 <__assert_fail@plt+0x11660> │ │ │ │ + ldr r1, [pc, #452] @ 1335c <__assert_fail@plt+0x1145c> │ │ │ │ ldrb r2, [r2, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r2, ip │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ str r3, [r1] │ │ │ │ and r3, r2, #1024 @ 0x400 │ │ │ │ cmp r3, #0 │ │ │ │ - ldrne r3, [pc, #424] @ 13564 <__assert_fail@plt+0x11664> │ │ │ │ + ldrne r3, [pc, #424] @ 13360 <__assert_fail@plt+0x11460> │ │ │ │ movne r2, #0 │ │ │ │ addne r3, pc, r3 │ │ │ │ strne r2, [r3] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r1, [pc, #408] @ 13568 <__assert_fail@plt+0x11668> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r1, [pc, #408] @ 13364 <__assert_fail@plt+0x11464> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r5 │ │ │ │ - bne 12b38 <__assert_fail@plt+0x10c38> │ │ │ │ - b 12b88 <__assert_fail@plt+0x10c88> │ │ │ │ + bne 12934 <__assert_fail@plt+0x10a34> │ │ │ │ + b 12984 <__assert_fail@plt+0x10a84> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ - bne 12e18 <__assert_fail@plt+0x10f18> │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ + bne 12c14 <__assert_fail@plt+0x10d14> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ cmp r4, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ moveq r0, r4 │ │ │ │ add r2, r6, r2 │ │ │ │ mov r1, r8 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ - b 12ea8 <__assert_fail@plt+0x10fa8> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ + b 12ca4 <__assert_fail@plt+0x10da4> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ - ldr fp, [pc, #320] @ 1356c <__assert_fail@plt+0x1166c> │ │ │ │ + ldr fp, [pc, #320] @ 13368 <__assert_fail@plt+0x11468> │ │ │ │ add fp, pc, fp │ │ │ │ ldr sl, [fp] │ │ │ │ add r3, sl, #1 │ │ │ │ rsb r1, sl, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -17751,81 +17622,81 @@ │ │ │ │ bl 1bd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add sl, r3, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [fp] │ │ │ │ strb r2, [sl, #-4] │ │ │ │ - b 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - ldr r1, [pc, #252] @ 13570 <__assert_fail@plt+0x11670> │ │ │ │ + b 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + ldr r1, [pc, #252] @ 1336c <__assert_fail@plt+0x1146c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 1310c <__assert_fail@plt+0x1120c> │ │ │ │ + b 12f08 <__assert_fail@plt+0x11008> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ - beq 12c48 <__assert_fail@plt+0x10d48> │ │ │ │ - b 12d84 <__assert_fail@plt+0x10e84> │ │ │ │ + beq 12a44 <__assert_fail@plt+0x10b44> │ │ │ │ + b 12b80 <__assert_fail@plt+0x10c80> │ │ │ │ mov r0, r2 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ - b 13168 <__assert_fail@plt+0x11268> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + b 12f64 <__assert_fail@plt+0x11064> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x000243b0 │ │ │ │ + @ instruction: 0x000245b4 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r4, r2, r8, lsl #7 │ │ │ │ + andeq r4, r2, ip, lsl #11 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq sl, r0, ip, lsr #25 │ │ │ │ - muleq r0, r0, ip │ │ │ │ - @ instruction: 0x00009db0 │ │ │ │ - andeq sl, r0, r0, ror #24 │ │ │ │ - andeq fp, r0, r8, lsr #20 │ │ │ │ - andeq sl, r0, r0, lsl #24 │ │ │ │ - strdeq r2, [r3], -r0 │ │ │ │ - andeq r8, r0, ip, lsr #9 │ │ │ │ - andeq r2, r3, r8, asr #9 │ │ │ │ - @ instruction: 0x000324b8 │ │ │ │ + andeq fp, r0, r0, asr #32 │ │ │ │ + andeq fp, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x00009fb4 │ │ │ │ + strdeq sl, [r0], -r4 │ │ │ │ + @ instruction: 0x0000b4b4 │ │ │ │ + muleq r0, r4, pc @ │ │ │ │ + strdeq r2, [r3], -r4 │ │ │ │ + @ instruction: 0x000086b0 │ │ │ │ + andeq r2, r3, ip, asr #13 │ │ │ │ + @ instruction: 0x000326bc │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq sl, r0, ip, ror #24 │ │ │ │ - ldrdeq r4, [r2], -r4 @ │ │ │ │ + andeq fp, r0, r0 │ │ │ │ + ldrdeq r4, [r2], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq sl, r0, ip, lsr #20 │ │ │ │ - strdeq r8, [r0], -r8 @ │ │ │ │ + andeq sl, r0, r0, asr #27 │ │ │ │ + strdeq r8, [r0], -ip │ │ │ │ strdeq pc, [r0], -fp │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - strdeq r2, [r3], -r8 │ │ │ │ - muleq r0, r8, r9 │ │ │ │ - andeq r2, r3, r4, ror r2 │ │ │ │ - andeq r2, r3, r0, asr #4 │ │ │ │ - andeq r2, r3, r4, lsl r2 │ │ │ │ - andeq r2, r3, r4, asr #2 │ │ │ │ - andeq r2, r3, r4, lsr #2 │ │ │ │ strdeq r2, [r3], -ip │ │ │ │ + andeq sl, r0, ip, lsr #26 │ │ │ │ + andeq r2, r3, r8, ror r4 │ │ │ │ + andeq r2, r3, r4, asr #8 │ │ │ │ + andeq r2, r3, r8, lsl r4 │ │ │ │ + andeq r2, r3, r8, asr #6 │ │ │ │ + andeq r2, r3, r8, lsr #6 │ │ │ │ + andeq r2, r3, r0, lsl #6 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ + ldrdeq r2, [r3], -r0 │ │ │ │ + @ instruction: 0x000322b8 │ │ │ │ + andeq r2, r3, ip, asr r2 │ │ │ │ + andeq r2, r3, ip, lsl r2 │ │ │ │ + andeq sp, r0, r4, asr r9 │ │ │ │ + andeq r2, r3, r8, lsl #3 │ │ │ │ + andeq r2, r3, r4, lsr #2 │ │ │ │ andeq r2, r3, ip, asr #1 │ │ │ │ - strheq r2, [r3], -r4 │ │ │ │ - andeq r2, r3, r8, asr r0 │ │ │ │ - andeq r2, r3, r8, lsl r0 │ │ │ │ - andeq sp, r0, r0, ror r8 │ │ │ │ - andeq r1, r3, r4, lsl #31 │ │ │ │ - andeq r1, r3, r0, lsr #30 │ │ │ │ - andeq r1, r3, r8, asr #29 │ │ │ │ - @ instruction: 0x00031eb4 │ │ │ │ - andeq sl, r0, r0, lsl #10 │ │ │ │ - andeq r1, r3, ip, asr #28 │ │ │ │ - @ instruction: 0x00031db8 │ │ │ │ - andeq r1, r3, r8, lsl #27 │ │ │ │ - andeq r7, r0, r8, asr #26 │ │ │ │ - andeq r1, r3, ip, ror #26 │ │ │ │ - andeq r1, r3, r4, asr sp │ │ │ │ - andeq r1, r3, r4, lsr sp │ │ │ │ - andeq sl, r0, r0, lsl #8 │ │ │ │ - andeq r1, r3, r8, asr #25 │ │ │ │ - andeq r7, r0, r0, asr ip │ │ │ │ + strheq r2, [r3], -r8 │ │ │ │ + muleq r0, r4, r8 │ │ │ │ + andeq r2, r3, r0, asr r0 │ │ │ │ + @ instruction: 0x00031fbc │ │ │ │ + andeq r1, r3, ip, lsl #31 │ │ │ │ + andeq r7, r0, ip, asr #30 │ │ │ │ + andeq r1, r3, r0, ror pc │ │ │ │ + andeq r1, r3, r8, asr pc │ │ │ │ + andeq r1, r3, r8, lsr pc │ │ │ │ + muleq r0, r4, r7 │ │ │ │ + andeq r1, r3, ip, asr #29 │ │ │ │ + andeq r7, r0, r4, asr lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bl 1d80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -17833,112 +17704,112 @@ │ │ │ │ bl 1c3c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #32 │ │ │ │ strb ip, [r3, r8]! │ │ │ │ strb r2, [r3, #1] │ │ │ │ strb r2, [r3, #2] │ │ │ │ - ldr r3, [pc, #972] @ 13984 <__assert_fail@plt+0x11a84> │ │ │ │ - ldr r2, [pc, #972] @ 13988 <__assert_fail@plt+0x11a88> │ │ │ │ + ldr r3, [pc, #972] @ 13780 <__assert_fail@plt+0x11880> │ │ │ │ + ldr r2, [pc, #972] @ 13784 <__assert_fail@plt+0x11884> │ │ │ │ add r3, pc, r3 │ │ │ │ and r1, r7, r5 │ │ │ │ str r8, [sp] │ │ │ │ cmn r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r0, [r4] │ │ │ │ - beq 1394c <__assert_fail@plt+0x11a4c> │ │ │ │ - ldr r1, [pc, #940] @ 1398c <__assert_fail@plt+0x11a8c> │ │ │ │ - ldr r2, [pc, #940] @ 13990 <__assert_fail@plt+0x11a90> │ │ │ │ + beq 13748 <__assert_fail@plt+0x11848> │ │ │ │ + ldr r1, [pc, #940] @ 13788 <__assert_fail@plt+0x11888> │ │ │ │ + ldr r2, [pc, #940] @ 1378c <__assert_fail@plt+0x1188c> │ │ │ │ ldr fp, [r3, r1] │ │ │ │ ldr sl, [r3, r2] │ │ │ │ add r9, r8, r7 │ │ │ │ add r8, r6, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 1b4c │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1e58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #6 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldrb r1, [r8] │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1e64 │ │ │ │ ldr r2, [fp] │ │ │ │ ldr r1, [sl] │ │ │ │ sub r2, r2, #1 │ │ │ │ sub r1, r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ bl 3c08 <__assert_fail@plt+0x1d08> │ │ │ │ mov r1, #3 │ │ │ │ - bl cdac <__assert_fail@plt+0xaeac> │ │ │ │ + bl d600 <__assert_fail@plt+0xb700> │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r1, #512 @ 0x200 │ │ │ │ cmp r2, #27 │ │ │ │ addls pc, pc, r2, lsl #2 │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 138ec <__assert_fail@plt+0x119ec> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 13960 <__assert_fail@plt+0x11a60> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 138d0 <__assert_fail@plt+0x119d0> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 13858 <__assert_fail@plt+0x11958> │ │ │ │ - b 13830 <__assert_fail@plt+0x11930> │ │ │ │ - b 137dc <__assert_fail@plt+0x118dc> │ │ │ │ - b 13724 <__assert_fail@plt+0x11824> │ │ │ │ - b 137bc <__assert_fail@plt+0x118bc> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1370c <__assert_fail@plt+0x1180c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1378c <__assert_fail@plt+0x1188c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 1372c <__assert_fail@plt+0x1182c> │ │ │ │ - b 13724 <__assert_fail@plt+0x11824> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 136e8 <__assert_fail@plt+0x117e8> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 1375c <__assert_fail@plt+0x1185c> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 136cc <__assert_fail@plt+0x117cc> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13654 <__assert_fail@plt+0x11754> │ │ │ │ + b 1362c <__assert_fail@plt+0x1172c> │ │ │ │ + b 135d8 <__assert_fail@plt+0x116d8> │ │ │ │ + b 13520 <__assert_fail@plt+0x11620> │ │ │ │ + b 135b8 <__assert_fail@plt+0x116b8> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13508 <__assert_fail@plt+0x11608> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13588 <__assert_fail@plt+0x11688> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13528 <__assert_fail@plt+0x11628> │ │ │ │ + b 13520 <__assert_fail@plt+0x11620> │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ subne r3, r3, #1 │ │ │ │ addne r9, r3, r7 │ │ │ │ addne r8, r6, r3 │ │ │ │ strne r3, [sp] │ │ │ │ ldr r0, [r4] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ sub r1, r1, #32 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ - bhi 13724 <__assert_fail@plt+0x11824> │ │ │ │ + bhi 13520 <__assert_fail@plt+0x11620> │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r9, r3, #1 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ @@ -17951,56 +17822,56 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 1bd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ strb r3, [r8] │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r0, [r4] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp] │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bcs 13724 <__assert_fail@plt+0x11824> │ │ │ │ + bcs 13520 <__assert_fail@plt+0x11620> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ add r9, r3, r7 │ │ │ │ add r8, r6, r3 │ │ │ │ str r3, [sp] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ sub r3, r0, #1 │ │ │ │ add r9, r3, r7 │ │ │ │ ldr r0, [r4] │ │ │ │ add r8, r6, r3 │ │ │ │ str r3, [sp] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r2, [sp] │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bcs 13724 <__assert_fail@plt+0x11824> │ │ │ │ + bcs 13520 <__assert_fail@plt+0x11620> │ │ │ │ adds r1, r2, #1 │ │ │ │ moveq r9, r7 │ │ │ │ moveq r8, r6 │ │ │ │ streq r1, [sp] │ │ │ │ - beq 13724 <__assert_fail@plt+0x11824> │ │ │ │ + beq 13520 <__assert_fail@plt+0x11620> │ │ │ │ sub r2, r0, r1 │ │ │ │ add r1, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ bl 1bd0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r6, r0 │ │ │ │ strb r2, [r3, #-1] │ │ │ │ - b 13724 <__assert_fail@plt+0x11824> │ │ │ │ + b 13520 <__assert_fail@plt+0x11620> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, r0 │ │ │ │ strb r3, [r0, #-1] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 1be8 │ │ │ │ @@ -18008,15 +17879,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp] │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r3, r0 │ │ │ │ - bne 13724 <__assert_fail@plt+0x11824> │ │ │ │ + bne 13520 <__assert_fail@plt+0x11620> │ │ │ │ mov r9, #0 │ │ │ │ strb r9, [r8] │ │ │ │ mov r0, r6 │ │ │ │ bl 18048 <__assert_fail@plt+0x16148> │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -18026,31 +17897,31 @@ │ │ │ │ mov r8, r6 │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r0 │ │ │ │ strb r3, [r8, r2]! │ │ │ │ strb r9, [r8, #1] │ │ │ │ strb r9, [r8, #2] │ │ │ │ str r0, [sp] │ │ │ │ - bl 103ac <__assert_fail@plt+0xe4ac> │ │ │ │ + bl 101a8 <__assert_fail@plt+0xe2a8> │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r0, [r4] │ │ │ │ add r9, r2, r7 │ │ │ │ bl 1ce4 │ │ │ │ ldr r0, [r4] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 1c30 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #-1] │ │ │ │ strb r3, [r6] │ │ │ │ - b 13844 <__assert_fail@plt+0x11944> │ │ │ │ + b 13640 <__assert_fail@plt+0x11740> │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13724 <__assert_fail@plt+0x11824> │ │ │ │ + beq 13520 <__assert_fail@plt+0x11620> │ │ │ │ mov r0, r6 │ │ │ │ sub r9, r3, #1 │ │ │ │ bl 1d80 │ │ │ │ ldr r2, [sp] │ │ │ │ add r3, r6, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -18063,232 +17934,232 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r3 │ │ │ │ add r9, r9, r7 │ │ │ │ add r0, r6, r0 │ │ │ │ strb r2, [r0, #-1] │ │ │ │ ldr r0, [r4] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13978 <__assert_fail@plt+0x11a78> │ │ │ │ + beq 13774 <__assert_fail@plt+0x11874> │ │ │ │ ldrsh r5, [r0] │ │ │ │ ldrsh r7, [r0, #2] │ │ │ │ - b 135d8 <__assert_fail@plt+0x116d8> │ │ │ │ + b 133d4 <__assert_fail@plt+0x114d4> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r9, r7 │ │ │ │ mov r8, r6 │ │ │ │ str r3, [sp] │ │ │ │ - b 135f0 <__assert_fail@plt+0x116f0> │ │ │ │ + b 133ec <__assert_fail@plt+0x114ec> │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r1 │ │ │ │ - b 135d8 <__assert_fail@plt+0x116d8> │ │ │ │ - andeq r3, r2, r0, asr r8 │ │ │ │ + b 133d4 <__assert_fail@plt+0x114d4> │ │ │ │ + andeq r3, r2, r4, asr sl │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - ldr r3, [pc, #172] @ 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ - ldr ip, [pc, #172] @ 13a4c <__assert_fail@plt+0x11b4c> │ │ │ │ + ldr r3, [pc, #172] @ 13844 <__assert_fail@plt+0x11944> │ │ │ │ + ldr ip, [pc, #172] @ 13848 <__assert_fail@plt+0x11948> │ │ │ │ add r3, pc, r3 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [r3, ip] │ │ │ │ - ldr r2, [pc, #160] @ 13a50 <__assert_fail@plt+0x11b50> │ │ │ │ + ldr r2, [pc, #160] @ 1384c <__assert_fail@plt+0x1194c> │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ ldr r2, [r7] │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ sub r1, r2, #2 │ │ │ │ mov r2, #0 │ │ │ │ bl 1b4c │ │ │ │ mov r0, #1 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1e58 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r2, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1b4c │ │ │ │ mov r0, #1 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ - ldr r1, [pc, #68] @ 13a54 <__assert_fail@plt+0x11b54> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ + ldr r1, [pc, #68] @ 13850 <__assert_fail@plt+0x11950> │ │ │ │ mvn r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1c00 │ │ │ │ mov r0, #2 │ │ │ │ - bl ab68 <__assert_fail@plt+0x8c68> │ │ │ │ + bl af10 <__assert_fail@plt+0x9010> │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #32 │ │ │ │ bl 1e64 │ │ │ │ mvn r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ - b 13574 <__assert_fail@plt+0x11674> │ │ │ │ - andeq r3, r2, ip, ror #8 │ │ │ │ + b 13370 <__assert_fail@plt+0x11470> │ │ │ │ + andeq r3, r2, r0, ror r6 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r6, r0, ip, lsl lr │ │ │ │ - ldr r3, [pc, #68] @ 13aa4 <__assert_fail@plt+0x11ba4> │ │ │ │ + andeq r7, r0, r0, lsr #32 │ │ │ │ + ldr r3, [pc, #68] @ 138a0 <__assert_fail@plt+0x119a0> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ 13aa8 <__assert_fail@plt+0x11ba8> │ │ │ │ + ldr r4, [pc, #56] @ 138a4 <__assert_fail@plt+0x119a4> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ 13aac <__assert_fail@plt+0x11bac> │ │ │ │ + ldr r3, [pc, #52] @ 138a8 <__assert_fail@plt+0x119a8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ 13ab0 <__assert_fail@plt+0x11bb0> │ │ │ │ + ldr r1, [pc, #28] @ 138ac <__assert_fail@plt+0x119ac> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r7, r0, r0, ror #12 │ │ │ │ - andeq sl, r0, r0, lsl #18 │ │ │ │ + andeq r7, r0, r4, ror #16 │ │ │ │ + andeq ip, r0, r8, lsr #5 │ │ │ │ @ instruction: 0xffffefb8 │ │ │ │ - andeq ip, r0, r0, lsl #31 │ │ │ │ + andeq sp, r0, r4, rrx │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 1d80 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1d80 │ │ │ │ cmp r0, r5 │ │ │ │ - bgt 13b40 <__assert_fail@plt+0x11c40> │ │ │ │ + bgt 1393c <__assert_fail@plt+0x11a3c> │ │ │ │ mov r6, r0 │ │ │ │ bl 1d38 <__ctype_toupper_loc@plt> │ │ │ │ ldrb r2, [r7] │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [r3, r2, lsl #2] │ │ │ │ - b 13afc <__assert_fail@plt+0x11bfc> │ │ │ │ + b 138f8 <__assert_fail@plt+0x119f8> │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, r6 │ │ │ │ - blt 13b40 <__assert_fail@plt+0x11c40> │ │ │ │ + blt 1393c <__assert_fail@plt+0x11a3c> │ │ │ │ ldrb r2, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r1 │ │ │ │ - bne 13af0 <__assert_fail@plt+0x11bf0> │ │ │ │ + bne 138ec <__assert_fail@plt+0x119ec> │ │ │ │ mov lr, r0 │ │ │ │ mov ip, r7 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ cmp r2, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldrb r9, [lr, #1]! │ │ │ │ ldr r8, [r3, r2, lsl #2] │ │ │ │ ldr r2, [r3, r9, lsl #2] │ │ │ │ cmp r8, r2 │ │ │ │ - beq 13b1c <__assert_fail@plt+0x11c1c> │ │ │ │ - b 13af0 <__assert_fail@plt+0x11bf0> │ │ │ │ + beq 13918 <__assert_fail@plt+0x11a18> │ │ │ │ + b 138ec <__assert_fail@plt+0x119ec> │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, r3 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13b50 <__assert_fail@plt+0x11c50> │ │ │ │ + bne 1394c <__assert_fail@plt+0x11a4c> │ │ │ │ bx lr │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 13bb0 <__assert_fail@plt+0x11cb0> │ │ │ │ + beq 139ac <__assert_fail@plt+0x11aac> │ │ │ │ ldr r0, [r3, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bb0 <__assert_fail@plt+0x11cb0> │ │ │ │ + beq 139ac <__assert_fail@plt+0x11aac> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13b98 <__assert_fail@plt+0x11c98> │ │ │ │ + bne 13994 <__assert_fail@plt+0x11a94> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ - beq 13c00 <__assert_fail@plt+0x11d00> │ │ │ │ + beq 139fc <__assert_fail@plt+0x11afc> │ │ │ │ ldr r0, [r1, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bxne lr │ │ │ │ ldr r1, [r1, #8] │ │ │ │ cmp r1, r2 │ │ │ │ cmpne r1, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13bdc <__assert_fail@plt+0x11cdc> │ │ │ │ + beq 139d8 <__assert_fail@plt+0x11ad8> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ mov r0, r1 │ │ │ │ bx lr │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 13c44 <__assert_fail@plt+0x11d44> │ │ │ │ + beq 13a40 <__assert_fail@plt+0x11b40> │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13c3c <__assert_fail@plt+0x11d3c> │ │ │ │ + beq 13a38 <__assert_fail@plt+0x11b38> │ │ │ │ ldr r3, [r0, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13c28 <__assert_fail@plt+0x11d28> │ │ │ │ - b 13c1c <__assert_fail@plt+0x11d1c> │ │ │ │ + bne 13a24 <__assert_fail@plt+0x11b24> │ │ │ │ + b 13a18 <__assert_fail@plt+0x11b18> │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ mov r2, #0 │ │ │ │ push {r4, lr} │ │ │ │ - bl 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ + bl 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ cmp r0, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ - bne 13c5c <__assert_fail@plt+0x11d5c> │ │ │ │ + bne 13a58 <__assert_fail@plt+0x11b58> │ │ │ │ mov r0, r2 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ - b 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ + b 13944 <__assert_fail@plt+0x11a44> │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 13c9c <__assert_fail@plt+0x11d9c> │ │ │ │ + beq 13a98 <__assert_fail@plt+0x11b98> │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13c88 <__assert_fail@plt+0x11d88> │ │ │ │ + bne 13a84 <__assert_fail@plt+0x11b84> │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ stm r0, {r3, r4} │ │ │ │ str r0, [r4] │ │ │ │ strne r0, [r3, #4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -18299,129 +18170,129 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r2, [r2, #12] │ │ │ │ cmp r4, r2 │ │ │ │ streq r0, [r3, #12] │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r4, [r0] │ │ │ │ str r0, [r4, #4] │ │ │ │ strne r0, [r3] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [r0, #8] │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13d4c <__assert_fail@plt+0x11e4c> │ │ │ │ + beq 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 13d4c <__assert_fail@plt+0x11e4c> │ │ │ │ + bne 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ str r4, [r0, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ pop {r4, pc} │ │ │ │ bl 1be8 │ │ │ │ mov r0, #0 │ │ │ │ pop {r4, pc} │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r0, #0 │ │ │ │ - beq 13d78 <__assert_fail@plt+0x11e78> │ │ │ │ + beq 13b74 <__assert_fail@plt+0x11c74> │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #1 │ │ │ │ - b 13d64 <__assert_fail@plt+0x11e64> │ │ │ │ + b 13b60 <__assert_fail@plt+0x11c60> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r0, #0 │ │ │ │ - beq 13da0 <__assert_fail@plt+0x11ea0> │ │ │ │ + beq 13b9c <__assert_fail@plt+0x11c9c> │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #1 │ │ │ │ - b 13d8c <__assert_fail@plt+0x11e8c> │ │ │ │ + b 13b88 <__assert_fail@plt+0x11c88> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r0, #0 │ │ │ │ - beq 13dc8 <__assert_fail@plt+0x11ec8> │ │ │ │ + beq 13bc4 <__assert_fail@plt+0x11cc4> │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #1 │ │ │ │ - b 13db4 <__assert_fail@plt+0x11eb4> │ │ │ │ + b 13bb0 <__assert_fail@plt+0x11cb0> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ subs r3, r0, #0 │ │ │ │ movne r0, #0 │ │ │ │ - beq 13df0 <__assert_fail@plt+0x11ef0> │ │ │ │ + beq 13bec <__assert_fail@plt+0x11cec> │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bxeq lr │ │ │ │ add r0, r0, #1 │ │ │ │ - b 13ddc <__assert_fail@plt+0x11edc> │ │ │ │ + b 13bd8 <__assert_fail@plt+0x11cd8> │ │ │ │ mov r0, r3 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldm r0, {r6, r7} │ │ │ │ ldr r5, [r0, #8] │ │ │ │ orr r3, r6, r7 │ │ │ │ orrs r3, r5, r3 │ │ │ │ mov r4, r0 │ │ │ │ - beq 13ec0 <__assert_fail@plt+0x11fc0> │ │ │ │ + beq 13cbc <__assert_fail@plt+0x11dbc> │ │ │ │ ldr r0, [r0, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 13e34 <__assert_fail@plt+0x11f34> │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + beq 13c30 <__assert_fail@plt+0x11d30> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13e20 <__assert_fail@plt+0x11f20> │ │ │ │ + bne 13c1c <__assert_fail@plt+0x11d1c> │ │ │ │ ldr r5, [r4, #8] │ │ │ │ cmp r6, #0 │ │ │ │ strne r7, [r6, #4] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 13e48 <__assert_fail@plt+0x11f48> │ │ │ │ + beq 13c44 <__assert_fail@plt+0x11d44> │ │ │ │ str r6, [r7] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 13e5c <__assert_fail@plt+0x11f5c> │ │ │ │ + beq 13c58 <__assert_fail@plt+0x11d58> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r4, r3 │ │ │ │ - beq 13e90 <__assert_fail@plt+0x11f90> │ │ │ │ + beq 13c8c <__assert_fail@plt+0x11d8c> │ │ │ │ mov r0, r4 │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ cmp r6, #0 │ │ │ │ - beq 13e74 <__assert_fail@plt+0x11f74> │ │ │ │ + beq 13c70 <__assert_fail@plt+0x11d70> │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r7, #0 │ │ │ │ movne r6, r7 │ │ │ │ - bne 13e6c <__assert_fail@plt+0x11f6c> │ │ │ │ - ldr r0, [pc, #128] @ 13f08 <__assert_fail@plt+0x12008> │ │ │ │ + bne 13c68 <__assert_fail@plt+0x11d68> │ │ │ │ + ldr r0, [pc, #128] @ 13d04 <__assert_fail@plt+0x11e04> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1cfc │ │ │ │ - b 13e6c <__assert_fail@plt+0x11f6c> │ │ │ │ + b 13c68 <__assert_fail@plt+0x11d68> │ │ │ │ cmp r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 13eb4 <__assert_fail@plt+0x11fb4> │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + beq 13cb0 <__assert_fail@plt+0x11db0> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ cmp r6, #0 │ │ │ │ moveq r6, r7 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ mov r6, r5 │ │ │ │ - b 13e6c <__assert_fail@plt+0x11f6c> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + b 13c68 <__assert_fail@plt+0x11d68> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r4, [r0] │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -18429,234 +18300,234 @@ │ │ │ │ ldr r3, [r0, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ orr r3, r3, #4 │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r7, #8] │ │ │ │ str r3, [r7, #16] │ │ │ │ ldreq r5, [r4, #8] │ │ │ │ - bne 13e20 <__assert_fail@plt+0x11f20> │ │ │ │ - b 13e44 <__assert_fail@plt+0x11f44> │ │ │ │ - andeq ip, r0, r0, asr #23 │ │ │ │ + bne 13c1c <__assert_fail@plt+0x11d1c> │ │ │ │ + b 13c40 <__assert_fail@plt+0x11d40> │ │ │ │ + andeq ip, r0, r4, lsr #25 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r0 │ │ │ │ - beq 13fbc <__assert_fail@plt+0x120bc> │ │ │ │ + beq 13db8 <__assert_fail@plt+0x11eb8> │ │ │ │ mov r0, r1 │ │ │ │ - bl 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ + bl 13944 <__assert_fail@plt+0x11a44> │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 13fb0 <__assert_fail@plt+0x120b0> │ │ │ │ - ldr r7, [pc, #136] @ 13fc4 <__assert_fail@plt+0x120c4> │ │ │ │ - ldr r8, [pc, #136] @ 13fc8 <__assert_fail@plt+0x120c8> │ │ │ │ + beq 13dac <__assert_fail@plt+0x11eac> │ │ │ │ + ldr r7, [pc, #136] @ 13dc0 <__assert_fail@plt+0x11ec0> │ │ │ │ + ldr r8, [pc, #136] @ 13dc4 <__assert_fail@plt+0x11ec4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ - b 13f5c <__assert_fail@plt+0x1205c> │ │ │ │ + b 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13fb0 <__assert_fail@plt+0x120b0> │ │ │ │ + beq 13dac <__assert_fail@plt+0x11eac> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 13fb0 <__assert_fail@plt+0x120b0> │ │ │ │ + beq 13dac <__assert_fail@plt+0x11eac> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r5, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - beq 13f88 <__assert_fail@plt+0x12088> │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + beq 13d84 <__assert_fail@plt+0x11e84> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1d80 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1ea0 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 13f48 <__assert_fail@plt+0x12048> │ │ │ │ + bne 13d44 <__assert_fail@plt+0x11e44> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, r1 │ │ │ │ - b 13f28 <__assert_fail@plt+0x12028> │ │ │ │ - @ instruction: 0x000236b4 │ │ │ │ - andeq r7, r0, r0, lsl #3 │ │ │ │ + b 13d24 <__assert_fail@plt+0x11e24> │ │ │ │ + @ instruction: 0x000236b8 │ │ │ │ + andeq r7, r0, r4, lsl #7 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r0 │ │ │ │ - beq 14070 <__assert_fail@plt+0x12170> │ │ │ │ + beq 13e6c <__assert_fail@plt+0x11f6c> │ │ │ │ mov r0, r1 │ │ │ │ - bl 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ + bl 13944 <__assert_fail@plt+0x11a44> │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 14064 <__assert_fail@plt+0x12164> │ │ │ │ - ldr r5, [pc, #124] @ 14078 <__assert_fail@plt+0x12178> │ │ │ │ - ldr r7, [pc, #124] @ 1407c <__assert_fail@plt+0x1217c> │ │ │ │ + beq 13e60 <__assert_fail@plt+0x11f60> │ │ │ │ + ldr r5, [pc, #124] @ 13e74 <__assert_fail@plt+0x11f74> │ │ │ │ + ldr r7, [pc, #124] @ 13e78 <__assert_fail@plt+0x11f78> │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1401c <__assert_fail@plt+0x1211c> │ │ │ │ + b 13e18 <__assert_fail@plt+0x11f18> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14064 <__assert_fail@plt+0x12164> │ │ │ │ + beq 13e60 <__assert_fail@plt+0x11f60> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14064 <__assert_fail@plt+0x12164> │ │ │ │ + beq 13e60 <__assert_fail@plt+0x11f60> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r7 │ │ │ │ - beq 14048 <__assert_fail@plt+0x12148> │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + beq 13e44 <__assert_fail@plt+0x11f44> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ bl 1b64 │ │ │ │ cmp r0, #0 │ │ │ │ - bne 14008 <__assert_fail@plt+0x12108> │ │ │ │ + bne 13e04 <__assert_fail@plt+0x11f04> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, r1 │ │ │ │ - b 13fe8 <__assert_fail@plt+0x120e8> │ │ │ │ - strdeq r3, [r2], -r4 │ │ │ │ - andeq r7, r0, r0, asr #1 │ │ │ │ + b 13de4 <__assert_fail@plt+0x11ee4> │ │ │ │ + strdeq r3, [r2], -r8 │ │ │ │ + andeq r7, r0, r4, asr #5 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 14114 <__assert_fail@plt+0x12214> │ │ │ │ + beq 13f10 <__assert_fail@plt+0x12010> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 14114 <__assert_fail@plt+0x12214> │ │ │ │ - ldr r5, [pc, #116] @ 14120 <__assert_fail@plt+0x12220> │ │ │ │ - ldr r7, [pc, #116] @ 14124 <__assert_fail@plt+0x12224> │ │ │ │ + beq 13f10 <__assert_fail@plt+0x12010> │ │ │ │ + ldr r5, [pc, #116] @ 13f1c <__assert_fail@plt+0x1201c> │ │ │ │ + ldr r7, [pc, #116] @ 13f20 <__assert_fail@plt+0x12020> │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 140c4 <__assert_fail@plt+0x121c4> │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + b 13ec0 <__assert_fail@plt+0x11fc0> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 14114 <__assert_fail@plt+0x12214> │ │ │ │ + beq 13f10 <__assert_fail@plt+0x12010> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r7 │ │ │ │ - beq 140f0 <__assert_fail@plt+0x121f0> │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + beq 13eec <__assert_fail@plt+0x11fec> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 13ab4 <__assert_fail@plt+0x11bb4> │ │ │ │ + bl 138b0 <__assert_fail@plt+0x119b0> │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - beq 140b8 <__assert_fail@plt+0x121b8> │ │ │ │ + beq 13eb4 <__assert_fail@plt+0x11fb4> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r3, r2, r4, asr #10 │ │ │ │ - andeq r7, r0, r0, lsl r0 │ │ │ │ + andeq r3, r2, r8, asr #10 │ │ │ │ + andeq r7, r0, r4, lsl r2 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 141bc <__assert_fail@plt+0x122bc> │ │ │ │ + beq 13fb8 <__assert_fail@plt+0x120b8> │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ + bl 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 141bc <__assert_fail@plt+0x122bc> │ │ │ │ - ldr r5, [pc, #116] @ 141c8 <__assert_fail@plt+0x122c8> │ │ │ │ - ldr r7, [pc, #116] @ 141cc <__assert_fail@plt+0x122cc> │ │ │ │ + beq 13fb8 <__assert_fail@plt+0x120b8> │ │ │ │ + ldr r5, [pc, #116] @ 13fc4 <__assert_fail@plt+0x120c4> │ │ │ │ + ldr r7, [pc, #116] @ 13fc8 <__assert_fail@plt+0x120c8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 1416c <__assert_fail@plt+0x1226c> │ │ │ │ - bl 13c08 <__assert_fail@plt+0x11d08> │ │ │ │ + b 13f68 <__assert_fail@plt+0x12068> │ │ │ │ + bl 13a04 <__assert_fail@plt+0x11b04> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 141bc <__assert_fail@plt+0x122bc> │ │ │ │ + beq 13fb8 <__assert_fail@plt+0x120b8> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r7 │ │ │ │ - beq 14198 <__assert_fail@plt+0x12298> │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + beq 13f94 <__assert_fail@plt+0x12094> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 13ab4 <__assert_fail@plt+0x11bb4> │ │ │ │ + bl 138b0 <__assert_fail@plt+0x119b0> │ │ │ │ mov r3, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - beq 14160 <__assert_fail@plt+0x12260> │ │ │ │ + beq 13f5c <__assert_fail@plt+0x1205c> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - muleq r2, ip, r4 │ │ │ │ - andeq r6, r0, r8, ror #30 │ │ │ │ + andeq r3, r2, r0, lsr #9 │ │ │ │ + andeq r7, r0, ip, ror #2 │ │ │ │ push {r4, lr} │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #4 │ │ │ │ strne r3, [r0, #16] │ │ │ │ pop {r4, pc} │ │ │ │ - b 141f0 <__assert_fail@plt+0x122f0> │ │ │ │ + b 13fec <__assert_fail@plt+0x120ec> │ │ │ │ mov r0, r3 │ │ │ │ cmp r0, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 141ec <__assert_fail@plt+0x122ec> │ │ │ │ - b 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ + bne 13fe8 <__assert_fail@plt+0x120e8> │ │ │ │ + b 13944 <__assert_fail@plt+0x11a44> │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ - b 14224 <__assert_fail@plt+0x12324> │ │ │ │ + b 14020 <__assert_fail@plt+0x12120> │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 1423c <__assert_fail@plt+0x1233c> │ │ │ │ + beq 14038 <__assert_fail@plt+0x12138> │ │ │ │ mov r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 14214 <__assert_fail@plt+0x12314> │ │ │ │ + bne 14010 <__assert_fail@plt+0x12110> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ pop {r4, lr} │ │ │ │ - b b62c <__assert_fail@plt+0x972c> │ │ │ │ + b c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13b48 <__assert_fail@plt+0x11c48> │ │ │ │ + bl 13944 <__assert_fail@plt+0x11a44> │ │ │ │ subs r4, r0, #0 │ │ │ │ - bne 14254 <__assert_fail@plt+0x12354> │ │ │ │ - b 1422c <__assert_fail@plt+0x1232c> │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bne 14050 <__assert_fail@plt+0x12150> │ │ │ │ + b 14028 <__assert_fail@plt+0x12128> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r0, #0 │ │ │ │ - bne 14250 <__assert_fail@plt+0x12350> │ │ │ │ + bne 1404c <__assert_fail@plt+0x1214c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ pop {r4, lr} │ │ │ │ - b b62c <__assert_fail@plt+0x972c> │ │ │ │ + b c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ cmp r1, #0 │ │ │ │ sub r3, r1, r0 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -18669,345 +18540,604 @@ │ │ │ │ cmp r3, r1 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r1, #4] │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r0, r3 │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ - beq 14354 <__assert_fail@plt+0x12454> │ │ │ │ + beq 14150 <__assert_fail@plt+0x12250> │ │ │ │ ldr ip, [r1] │ │ │ │ sub r4, r0, ip │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ cmp r1, r2 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [r1, #8] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ - bne 14380 <__assert_fail@plt+0x12480> │ │ │ │ + bne 1417c <__assert_fail@plt+0x1227c> │ │ │ │ cmp lr, #0 │ │ │ │ strne r1, [lr, #4] │ │ │ │ cmp r2, #0 │ │ │ │ str lr, [r1] │ │ │ │ strne r1, [r2] │ │ │ │ cmp r4, #0 │ │ │ │ str r2, [r1, #4] │ │ │ │ - beq 1431c <__assert_fail@plt+0x1241c> │ │ │ │ + beq 14118 <__assert_fail@plt+0x12218> │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r0, r2 │ │ │ │ streq r1, [r4, #12] │ │ │ │ cmp ip, #0 │ │ │ │ str r4, [r1, #8] │ │ │ │ strne r0, [ip, #4] │ │ │ │ cmp r3, #0 │ │ │ │ str ip, [r0] │ │ │ │ strne r0, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 1434c <__assert_fail@plt+0x1244c> │ │ │ │ + beq 14148 <__assert_fail@plt+0x12248> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ streq r0, [r5, #12] │ │ │ │ str r5, [r0, #8] │ │ │ │ pop {r4, r5, pc} │ │ │ │ cmp r1, lr │ │ │ │ - bne 142c4 <__assert_fail@plt+0x123c4> │ │ │ │ + bne 140c0 <__assert_fail@plt+0x121c0> │ │ │ │ ldr r5, [r1] │ │ │ │ mov r3, r2 │ │ │ │ mov ip, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, #1 │ │ │ │ mov r0, lr │ │ │ │ mov lr, r5 │ │ │ │ - b 142d4 <__assert_fail@plt+0x123d4> │ │ │ │ + b 140d0 <__assert_fail@plt+0x121d0> │ │ │ │ cmp lr, #0 │ │ │ │ strne r1, [lr, #4] │ │ │ │ cmp r3, #0 │ │ │ │ str lr, [r1] │ │ │ │ strne r0, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r0, [r1, #4] │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ streq r1, [r4, #12] │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [pc, #352] @ 1451c <__assert_fail@plt+0x1261c> │ │ │ │ - ldr r3, [pc, #352] @ 14520 <__assert_fail@plt+0x12620> │ │ │ │ + ldr r2, [pc, #352] @ 14318 <__assert_fail@plt+0x12418> │ │ │ │ + ldr r3, [pc, #352] @ 1431c <__assert_fail@plt+0x1241c> │ │ │ │ add r2, pc, r2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b500 <__assert_fail@plt+0x9600> │ │ │ │ + bl c08c <__assert_fail@plt+0xa18c> │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r8, sp, #4 │ │ │ │ str r6, [r0, #12] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 14270 <__assert_fail@plt+0x12370> │ │ │ │ + bl 1406c <__assert_fail@plt+0x1216c> │ │ │ │ mov r0, r4 │ │ │ │ - bl b62c <__assert_fail@plt+0x972c> │ │ │ │ + bl c1b8 <__assert_fail@plt+0xa2b8> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ cmp r5, r6 │ │ │ │ - beq 144e4 <__assert_fail@plt+0x125e4> │ │ │ │ + beq 142e0 <__assert_fail@plt+0x123e0> │ │ │ │ ldr r5, [r5, #12] │ │ │ │ cmp r5, r6 │ │ │ │ - beq 144e4 <__assert_fail@plt+0x125e4> │ │ │ │ + beq 142e0 <__assert_fail@plt+0x123e0> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ - beq 14510 <__assert_fail@plt+0x12610> │ │ │ │ + beq 1430c <__assert_fail@plt+0x1240c> │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r2, #0 │ │ │ │ - bne 14440 <__assert_fail@plt+0x12540> │ │ │ │ + bne 1423c <__assert_fail@plt+0x1233c> │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, #0 │ │ │ │ rsb r9, r6, #1 │ │ │ │ - beq 144d8 <__assert_fail@plt+0x125d8> │ │ │ │ + beq 142d4 <__assert_fail@plt+0x123d4> │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r1, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ - bne 14468 <__assert_fail@plt+0x12568> │ │ │ │ + bne 14264 <__assert_fail@plt+0x12364> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 144e4 <__assert_fail@plt+0x125e4> │ │ │ │ + bcc 142e0 <__assert_fail@plt+0x123e0> │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 14484 <__assert_fail@plt+0x12584> │ │ │ │ + bne 14280 <__assert_fail@plt+0x12380> │ │ │ │ mov r0, r5 │ │ │ │ - bl b500 <__assert_fail@plt+0x9600> │ │ │ │ + bl c08c <__assert_fail@plt+0xa18c> │ │ │ │ add r1, r9, r4 │ │ │ │ mov r2, r0 │ │ │ │ str sl, [r0, #12] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0] │ │ │ │ mov r0, r8 │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 144e4 <__assert_fail@plt+0x125e4> │ │ │ │ + beq 142e0 <__assert_fail@plt+0x123e0> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 14460 <__assert_fail@plt+0x12560> │ │ │ │ + bne 1425c <__assert_fail@plt+0x1235c> │ │ │ │ cmp r6, #0 │ │ │ │ moveq r4, r6 │ │ │ │ - beq 14494 <__assert_fail@plt+0x12594> │ │ │ │ - ldr r2, [pc, #56] @ 14524 <__assert_fail@plt+0x12624> │ │ │ │ - ldr r3, [pc, #48] @ 14520 <__assert_fail@plt+0x12620> │ │ │ │ + beq 14290 <__assert_fail@plt+0x12390> │ │ │ │ + ldr r2, [pc, #56] @ 14320 <__assert_fail@plt+0x12420> │ │ │ │ + ldr r3, [pc, #48] @ 1431c <__assert_fail@plt+0x1241c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 14518 <__assert_fail@plt+0x12618> │ │ │ │ + bne 14314 <__assert_fail@plt+0x12414> │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r6, r3 │ │ │ │ - b 14450 <__assert_fail@plt+0x12550> │ │ │ │ + b 1424c <__assert_fail@plt+0x1234c> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r2, r2, ip, asr #20 │ │ │ │ + andeq r2, r2, r0, asr ip │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r2, r2, ip, lsl r9 │ │ │ │ + andeq r2, r2, r0, lsr #22 │ │ │ │ + ldr r3, [pc, #80] @ 1437c <__assert_fail@plt+0x1247c> │ │ │ │ + cmp r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #44] @ 14560 <__assert_fail@plt+0x12660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r4, r2 │ │ │ │ + ble 1435c <__assert_fail@plt+0x1245c> │ │ │ │ + ldr r2, [pc, #60] @ 14380 <__assert_fail@plt+0x12480> │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r3, [r3, r2] │ │ │ │ + ldr r3, [r3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 14364 <__assert_fail@plt+0x12464> │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ + bl 1d20 │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + bl 1d20 │ │ │ │ + bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ + mov r0, r4 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + ldrdeq r2, [r2], -r8 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + ldr ip, [pc, #940] @ 14738 <__assert_fail@plt+0x12838> │ │ │ │ + ldr r3, [pc, #940] @ 1473c <__assert_fail@plt+0x1283c> │ │ │ │ + add ip, pc, ip │ │ │ │ + push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ + sub sp, sp, #732 @ 0x2dc │ │ │ │ + ldr r3, [ip, r3] │ │ │ │ + mov r1, #0 │ │ │ │ + mov r4, r0 │ │ │ │ + mov r2, #508 @ 0x1fc │ │ │ │ + ldr r5, [pc, #912] @ 14740 <__assert_fail@plt+0x12840> │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + ldr r3, [r3] │ │ │ │ + str r3, [sp, #724] @ 0x2d4 │ │ │ │ + mov r3, #0 │ │ │ │ + str r1, [sp, #212] @ 0xd4 │ │ │ │ + bl 1dc8 │ │ │ │ + ldr r2, [pc, #888] @ 14744 <__assert_fail@plt+0x12844> │ │ │ │ add r5, pc, r5 │ │ │ │ - ldr r4, [r5] │ │ │ │ + ldr r3, [pc, #884] @ 14748 <__assert_fail@plt+0x12848> │ │ │ │ + ldr r7, [r5, r2] │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r6, [r3] │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 144a0 <__assert_fail@plt+0x125a0> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + mov r2, #5 │ │ │ │ + mov r1, r0 │ │ │ │ + ldr r0, [pc, #832] @ 1474c <__assert_fail@plt+0x1284c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 1ea0 │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 144a0 <__assert_fail@plt+0x125a0> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1459c <__assert_fail@plt+0x1269c> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + add r0, r0, #5 │ │ │ │ + ldr r3, [pc, #780] @ 14750 <__assert_fail@plt+0x12850> │ │ │ │ + str r0, [sp] │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + mov r1, #1 │ │ │ │ + add r0, sp, #212 @ 0xd4 │ │ │ │ + bl 1dbc <__sprintf_chk@plt> │ │ │ │ + ldrb r3, [sp, #212] @ 0xd4 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 14714 <__assert_fail@plt+0x12814> │ │ │ │ + cmp r6, #0 │ │ │ │ + bne 146fc <__assert_fail@plt+0x127fc> │ │ │ │ + add r0, sp, #212 @ 0xd4 │ │ │ │ + bl 1d20 │ │ │ │ + ldr r2, [pc, #728] @ 14754 <__assert_fail@plt+0x12854> │ │ │ │ + ldr r3, [pc, #700] @ 1473c <__assert_fail@plt+0x1283c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r2, r3] │ │ │ │ + ldr r2, [r3] │ │ │ │ + ldr r3, [sp, #724] @ 0x2d4 │ │ │ │ + eors r2, r3, r2 │ │ │ │ + bne 14734 <__assert_fail@plt+0x12834> │ │ │ │ + mov r0, r6 │ │ │ │ + add sp, sp, #732 @ 0x2dc │ │ │ │ + pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 145ac <__assert_fail@plt+0x126ac> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + ldr r1, [pc, #656] @ 14758 <__assert_fail@plt+0x12858> │ │ │ │ + add r1, pc, r1 │ │ │ │ + bl 1b40 │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 145ac <__assert_fail@plt+0x126ac> │ │ │ │ + ldrb r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ - moveq r4, r2 │ │ │ │ - beq 14558 <__assert_fail@plt+0x12658> │ │ │ │ - mov r0, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - bl 14208 <__assert_fail@plt+0x12308> │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5] │ │ │ │ + beq 1471c <__assert_fail@plt+0x1281c> │ │ │ │ + bl 1d68 <__ctype_b_loc@plt> │ │ │ │ + add r7, sp, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r0] │ │ │ │ + b 14504 <__assert_fail@plt+0x12604> │ │ │ │ + strb r4, [r2], #1 │ │ │ │ + ldrb r4, [r5, #1]! │ │ │ │ + cmp r4, #0 │ │ │ │ + beq 14514 <__assert_fail@plt+0x12614> │ │ │ │ + lsl r3, r4, #1 │ │ │ │ + ldrh r3, [r1, r3] │ │ │ │ + tst r3, #8192 @ 0x2000 │ │ │ │ + beq 144f4 <__assert_fail@plt+0x125f4> │ │ │ │ + ldr r5, [pc, #576] @ 1475c <__assert_fail@plt+0x1285c> │ │ │ │ + mov r1, #0 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb r3, [r5] │ │ │ │ + strb r1, [r2] │ │ │ │ + cmp r3, r1 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + add r8, sp, #212 @ 0xd4 │ │ │ │ + add r5, r5, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r4, r8 │ │ │ │ + b 14558 <__assert_fail@plt+0x12658> │ │ │ │ + strb r3, [r4] │ │ │ │ + ldrb r3, [r5], #1 │ │ │ │ + strb r2, [r4, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ + bne 14544 <__assert_fail@plt+0x12644> │ │ │ │ mov r0, r4 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ - andeq r0, r3, r4, asr #23 │ │ │ │ - ldr r3, [pc, #180] @ 14620 <__assert_fail@plt+0x12720> │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r0, [pc, r3] │ │ │ │ - mov r5, r2 │ │ │ │ + bl 1d80 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + add r0, r4, r0 │ │ │ │ + bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ + mov r1, r5 │ │ │ │ + sub r2, r4, r0 │ │ │ │ + add r2, r2, #512 @ 0x200 │ │ │ │ + bl 1ccc <__strcpy_chk@plt> │ │ │ │ + ldr r0, [pc, #464] @ 14760 <__assert_fail@plt+0x12860> │ │ │ │ + mov r1, r8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + b 14458 <__assert_fail@plt+0x12558> │ │ │ │ + ldr r0, [pc, #448] @ 14764 <__assert_fail@plt+0x12864> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r0, r0, #5 │ │ │ │ + b 1443c <__assert_fail@plt+0x1253c> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 14580 <__assert_fail@plt+0x12680> │ │ │ │ - bl 14208 <__assert_fail@plt+0x12308> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ - ldr r6, [pc, #152] @ 14624 <__assert_fail@plt+0x12724> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r3, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - str r3, [r6] │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - ldr r1, [r6] │ │ │ │ - mov r4, r0 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + mov r1, #64 @ 0x40 │ │ │ │ + bl 1d8c │ │ │ │ + subs r5, r0, #0 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + ldr r9, [pc, #388] @ 14768 <__assert_fail@plt+0x12868> │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 14604 <__assert_fail@plt+0x12704> │ │ │ │ + bl 1d68 <__ctype_b_loc@plt> │ │ │ │ + lsl r3, r8, #1 │ │ │ │ + ldr r2, [r0] │ │ │ │ + ldrh r3, [r2, r3] │ │ │ │ + tst r3, #8192 @ 0x2000 │ │ │ │ + bne 14634 <__assert_fail@plt+0x12734> │ │ │ │ + sub r5, r5, #1 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r0, #0 │ │ │ │ + moveq r0, r9 │ │ │ │ + beq 14628 <__assert_fail@plt+0x12728> │ │ │ │ + mov r1, r7 │ │ │ │ + mov r0, r4 │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ + cmp r5, r0 │ │ │ │ + ldrb r8, [r5] │ │ │ │ + bhi 145e8 <__assert_fail@plt+0x126e8> │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 14728 <__assert_fail@plt+0x12828> │ │ │ │ + bl 1d68 <__ctype_b_loc@plt> │ │ │ │ + add r7, sp, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r1, [r0] │ │ │ │ + b 14660 <__assert_fail@plt+0x12760> │ │ │ │ + strb r8, [r2], #1 │ │ │ │ + ldrb r8, [r5, #1]! │ │ │ │ + cmp r8, #0 │ │ │ │ + beq 14670 <__assert_fail@plt+0x12770> │ │ │ │ + lsl r3, r8, #1 │ │ │ │ + ldrh r3, [r1, r3] │ │ │ │ + tst r3, #8192 @ 0x2000 │ │ │ │ + beq 14650 <__assert_fail@plt+0x12750> │ │ │ │ + ldr r5, [pc, #244] @ 1476c <__assert_fail@plt+0x1286c> │ │ │ │ + mov r1, #0 │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb r3, [r5, #256] @ 0x100 │ │ │ │ + strb r1, [r2] │ │ │ │ + cmp r3, r1 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + add r5, r5, #256 @ 0x100 │ │ │ │ + add r8, sp, #212 @ 0xd4 │ │ │ │ + add r5, r5, #1 │ │ │ │ + mov r2, r1 │ │ │ │ + mov r4, r8 │ │ │ │ + b 146b8 <__assert_fail@plt+0x127b8> │ │ │ │ + strb r3, [r4] │ │ │ │ + ldrb r3, [r5], #1 │ │ │ │ + strb r2, [r4, #1]! │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 14458 <__assert_fail@plt+0x12558> │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ + bne 146a4 <__assert_fail@plt+0x127a4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 143b4 <__assert_fail@plt+0x124b4> │ │ │ │ + bl 1d80 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r2, #512 @ 0x200 │ │ │ │ + add r0, r4, r0 │ │ │ │ + bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ + mov r1, r5 │ │ │ │ + sub r2, r4, r0 │ │ │ │ + add r2, r2, #512 @ 0x200 │ │ │ │ + bl 1ccc <__strcpy_chk@plt> │ │ │ │ + ldr r0, [pc, #128] @ 14770 <__assert_fail@plt+0x12870> │ │ │ │ + mov r1, r8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ + b 14458 <__assert_fail@plt+0x12558> │ │ │ │ + bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ + add r0, sp, #212 @ 0xd4 │ │ │ │ + bl 1d20 │ │ │ │ + mov r6, #0 │ │ │ │ + bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ + b 14474 <__assert_fail@plt+0x12574> │ │ │ │ + mvn r6, #0 │ │ │ │ + b 14474 <__assert_fail@plt+0x12574> │ │ │ │ + add r7, sp, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + b 14514 <__assert_fail@plt+0x12614> │ │ │ │ + add r7, sp, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + b 14670 <__assert_fail@plt+0x12770> │ │ │ │ + bl 1c48 <__stack_chk_fail@plt> │ │ │ │ + andeq r2, r2, ip, ror sl │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r2, r2, r0, asr #20 │ │ │ │ + @ instruction: 0x000001b0 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + andeq ip, r0, ip, lsr r5 │ │ │ │ + andeq ip, r0, r8, lsl #10 │ │ │ │ + andeq r2, r2, ip, lsl #19 │ │ │ │ + andeq ip, r0, r0, lsr #9 │ │ │ │ + ldrdeq r2, [r2], -ip │ │ │ │ + ldrdeq ip, [r0], -ip @ │ │ │ │ + andeq r6, r0, r0, lsr #22 │ │ │ │ + andeq r6, r0, r0, ror #21 │ │ │ │ + andeq r2, r2, r0, lsl #27 │ │ │ │ + andeq ip, r0, ip, ror r2 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + subs r5, r2, #0 │ │ │ │ + beq 147b4 <__assert_fail@plt+0x128b4> │ │ │ │ + ldr r4, [r5, #12] │ │ │ │ cmp r4, #0 │ │ │ │ - str r0, [r6] │ │ │ │ - beq 14614 <__assert_fail@plt+0x12714> │ │ │ │ + bne 1479c <__assert_fail@plt+0x1289c> │ │ │ │ + b 147b4 <__assert_fail@plt+0x128b4> │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ cmp r4, #0 │ │ │ │ - mov r1, r0 │ │ │ │ - bne 145a4 <__assert_fail@plt+0x126a4> │ │ │ │ - mov r0, r1 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + beq 147b4 <__assert_fail@plt+0x128b4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 14384 <__assert_fail@plt+0x12484> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 14790 <__assert_fail@plt+0x12890> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13c4c <__assert_fail@plt+0x11d4c> │ │ │ │ - ldr r6, [pc, #68] @ 14628 <__assert_fail@plt+0x12728> │ │ │ │ - add r6, pc, r6 │ │ │ │ - mov r4, r0 │ │ │ │ - ldr r0, [r6] │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - subs r4, r4, #1 │ │ │ │ - str r0, [r6] │ │ │ │ - beq 1460c <__assert_fail@plt+0x1270c> │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ - subs r4, r4, #1 │ │ │ │ - str r0, [r6] │ │ │ │ - bne 145fc <__assert_fail@plt+0x126fc> │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + mov r0, r5 │ │ │ │ + bl 14384 <__assert_fail@plt+0x12484> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 147ac <__assert_fail@plt+0x128ac> │ │ │ │ + ldr r0, [pc, #12] @ 147d8 <__assert_fail@plt+0x128d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 13cf0 <__assert_fail@plt+0x11df0> │ │ │ │ - mov r1, r0 │ │ │ │ - b 145cc <__assert_fail@plt+0x126cc> │ │ │ │ - andeq r0, r3, r8, lsl #23 │ │ │ │ - andeq r0, r3, ip, ror #22 │ │ │ │ - andeq r0, r3, r4, lsl fp │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ - ldr r6, [pc, #116] @ 146ac <__assert_fail@plt+0x127ac> │ │ │ │ - ldr r5, [pc, #116] @ 146b0 <__assert_fail@plt+0x127b0> │ │ │ │ - ldr r3, [pc, #116] @ 146b4 <__assert_fail@plt+0x127b4> │ │ │ │ - sub sp, sp, #8 │ │ │ │ + @ instruction: 0x0000c1b8 │ │ │ │ + ldr r3, [pc, #188] @ 148a0 <__assert_fail@plt+0x129a0> │ │ │ │ + push {r4, r5, lr} │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub sp, sp, #12 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r0, [pc, #172] @ 148a4 <__assert_fail@plt+0x129a4> │ │ │ │ + ldr r3, [pc, #172] @ 148a8 <__assert_fail@plt+0x129a8> │ │ │ │ + mov r2, #0 │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + ldr r3, [pc, #152] @ 148ac <__assert_fail@plt+0x129ac> │ │ │ │ + ldr r5, [pc, #152] @ 148b0 <__assert_fail@plt+0x129b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #144] @ 148b4 <__assert_fail@plt+0x129b4> │ │ │ │ mov r2, #0 │ │ │ │ - add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #80] @ 146b8 <__assert_fail@plt+0x127b8> │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r1, [pc, #120] @ 148b8 <__assert_fail@plt+0x129b8> │ │ │ │ + mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #72] @ 146bc <__assert_fail@plt+0x127bc> │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r3, [pc, #68] @ 146c0 <__assert_fail@plt+0x127c0> │ │ │ │ + ldr r4, [pc, #108] @ 148bc <__assert_fail@plt+0x129bc> │ │ │ │ + ldr r1, [pc, #108] @ 148c0 <__assert_fail@plt+0x129c0> │ │ │ │ + ldr r0, [pc, #108] @ 148c4 <__assert_fail@plt+0x129c4> │ │ │ │ add r4, pc, r4 │ │ │ │ - mov r2, #0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [sp] │ │ │ │ + mov r3, #0 │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r4 │ │ │ │ + str r1, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #40] @ 146c4 <__assert_fail@plt+0x127c4> │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r1, [pc, #76] @ 148c8 <__assert_fail@plt+0x129c8> │ │ │ │ + ldr r0, [pc, #76] @ 148cc <__assert_fail@plt+0x129cc> │ │ │ │ + mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, r5, r6, lr} │ │ │ │ - b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq fp, r0, r4, lsl #21 │ │ │ │ - andeq r6, r0, r8, ror sl │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ + str r1, [sp] │ │ │ │ + add r2, r4, #256 @ 0x100 │ │ │ │ + mov r1, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ + add sp, sp, #12 │ │ │ │ + pop {r4, r5, pc} │ │ │ │ + @ instruction: 0x0000c1b4 │ │ │ │ + andeq ip, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + andeq r6, r0, ip, lsr #17 │ │ │ │ + andeq ip, r0, r4, lsl #3 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq ip, r0, r0, ror r1 │ │ │ │ + andeq r2, r2, r4, lsr #23 │ │ │ │ + andeq ip, r0, ip, ror #5 │ │ │ │ + ldrdeq ip, [r0], -r4 │ │ │ │ + andeq ip, r0, ip, lsl r3 │ │ │ │ strdeq ip, [r0], -ip @ │ │ │ │ - andeq ip, r0, ip, lsr #8 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - andeq ip, r0, r8, lsl r4 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ - ldr r2, [pc, #604] @ 14938 <__assert_fail@plt+0x12a38> │ │ │ │ - ldr r3, [pc, #604] @ 1493c <__assert_fail@plt+0x12a3c> │ │ │ │ + ldr r2, [pc, #604] @ 14b40 <__assert_fail@plt+0x12c40> │ │ │ │ + ldr r3, [pc, #604] @ 14b44 <__assert_fail@plt+0x12c44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ cmp r0, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - beq 14904 <__assert_fail@plt+0x12a04> │ │ │ │ - ldr r3, [pc, #576] @ 14940 <__assert_fail@plt+0x12a40> │ │ │ │ + beq 14b0c <__assert_fail@plt+0x12c0c> │ │ │ │ + ldr r3, [pc, #576] @ 14b48 <__assert_fail@plt+0x12c48> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - ldr r1, [pc, #568] @ 14944 <__assert_fail@plt+0x12a44> │ │ │ │ + ldr r1, [pc, #568] @ 14b4c <__assert_fail@plt+0x12c4c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ subs r6, r0, #0 │ │ │ │ - beq 14920 <__assert_fail@plt+0x12a20> │ │ │ │ + beq 14b28 <__assert_fail@plt+0x12c28> │ │ │ │ add ip, sp, #28 │ │ │ │ add r8, sp, #24 │ │ │ │ mov r4, ip │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 1cd8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1cd8 │ │ │ │ - ldr r3, [pc, #492] @ 14948 <__assert_fail@plt+0x12a48> │ │ │ │ + ldr r3, [pc, #492] @ 14b50 <__assert_fail@plt+0x12c50> │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ - bne 1477c <__assert_fail@plt+0x1287c> │ │ │ │ + bne 14984 <__assert_fail@plt+0x12a84> │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, r3 │ │ │ │ - beq 14788 <__assert_fail@plt+0x12888> │ │ │ │ - ldr r0, [pc, #456] @ 1494c <__assert_fail@plt+0x12a4c> │ │ │ │ + beq 14990 <__assert_fail@plt+0x12a90> │ │ │ │ + ldr r0, [pc, #456] @ 14b54 <__assert_fail@plt+0x12c54> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldmib sp, {r0, r1} │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ add sl, sp, #20 │ │ │ │ add fp, sp, #16 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1cd8 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 148b0 <__assert_fail@plt+0x129b0> │ │ │ │ + beq 14ab8 <__assert_fail@plt+0x12bb8> │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 1cd8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ orrs r3, r2, r3 │ │ │ │ - beq 14798 <__assert_fail@plt+0x12898> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + beq 149a0 <__assert_fail@plt+0x12aa0> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ - beq 1489c <__assert_fail@plt+0x1299c> │ │ │ │ + beq 14aa4 <__assert_fail@plt+0x12ba4> │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 1cd8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -19034,112 +19164,112 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1cd8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strb r7, [r4, r3] │ │ │ │ mov r0, r9 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r5 │ │ │ │ bl 1be8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1be8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bne 147f0 <__assert_fail@plt+0x128f0> │ │ │ │ + bne 149f8 <__assert_fail@plt+0x12af8> │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ - b 14798 <__assert_fail@plt+0x12898> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ + b 149a0 <__assert_fail@plt+0x12aa0> │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 148c8 <__assert_fail@plt+0x129c8> │ │ │ │ + beq 14ad0 <__assert_fail@plt+0x12bd0> │ │ │ │ ldr r3, [r3, #16] │ │ │ │ tst r3, #4 │ │ │ │ - bne 14910 <__assert_fail@plt+0x12a10> │ │ │ │ - ldr r0, [pc, #128] @ 14950 <__assert_fail@plt+0x12a50> │ │ │ │ + bne 14b18 <__assert_fail@plt+0x12c18> │ │ │ │ + ldr r0, [pc, #128] @ 14b58 <__assert_fail@plt+0x12c58> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r2, [pc, #116] @ 14954 <__assert_fail@plt+0x12a54> │ │ │ │ - ldr r3, [pc, #88] @ 1493c <__assert_fail@plt+0x12a3c> │ │ │ │ + ldr r2, [pc, #116] @ 14b5c <__assert_fail@plt+0x12c5c> │ │ │ │ + ldr r3, [pc, #88] @ 14b44 <__assert_fail@plt+0x12c44> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 14934 <__assert_fail@plt+0x12a34> │ │ │ │ + bne 14b3c <__assert_fail@plt+0x12c3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r1, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ - b 14704 <__assert_fail@plt+0x12804> │ │ │ │ + b 1490c <__assert_fail@plt+0x12a0c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ str r0, [sp, #8] │ │ │ │ - b 148c8 <__assert_fail@plt+0x129c8> │ │ │ │ - ldr r0, [pc, #48] @ 14958 <__assert_fail@plt+0x12a58> │ │ │ │ + b 14ad0 <__assert_fail@plt+0x12bd0> │ │ │ │ + ldr r0, [pc, #48] @ 14b60 <__assert_fail@plt+0x12c60> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b 148d8 <__assert_fail@plt+0x129d8> │ │ │ │ + b 14ae0 <__assert_fail@plt+0x12be0> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r2, r2, ip, lsr #14 │ │ │ │ + andeq r2, r2, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r6, r0, r4, asr #19 │ │ │ │ - andeq r9, r0, r0, lsr #13 │ │ │ │ - muleq r2, ip, lr │ │ │ │ - andeq ip, r0, ip, lsl #7 │ │ │ │ - andeq ip, r0, ip, asr r2 │ │ │ │ - andeq r2, r2, r8, lsr #10 │ │ │ │ - andeq ip, r0, r0, asr #3 │ │ │ │ + @ instruction: 0x000067bc │ │ │ │ + andeq r9, r0, r8, lsr #13 │ │ │ │ + muleq r2, r4, ip │ │ │ │ + muleq r0, r0, r2 │ │ │ │ + andeq ip, r0, r0, ror #2 │ │ │ │ + andeq r2, r2, r0, lsr #6 │ │ │ │ + andeq ip, r0, r4, asr #1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub sp, sp, #24 │ │ │ │ str r2, [sp, #4] │ │ │ │ - ldr r2, [pc, #352] @ 14ad0 <__assert_fail@plt+0x12bd0> │ │ │ │ - ldr r3, [pc, #352] @ 14ad4 <__assert_fail@plt+0x12bd4> │ │ │ │ + ldr r2, [pc, #352] @ 14cd8 <__assert_fail@plt+0x12dd8> │ │ │ │ + ldr r3, [pc, #352] @ 14cdc <__assert_fail@plt+0x12ddc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ subs r6, r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - beq 14aa4 <__assert_fail@plt+0x12ba4> │ │ │ │ + beq 14cac <__assert_fail@plt+0x12dac> │ │ │ │ mov r5, r0 │ │ │ │ add r9, sp, #4 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 149c8 <__assert_fail@plt+0x12ac8> │ │ │ │ + beq 14bd0 <__assert_fail@plt+0x12cd0> │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r2 │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ - bne 149b0 <__assert_fail@plt+0x12ab0> │ │ │ │ + bne 14bb8 <__assert_fail@plt+0x12cb8> │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r9 │ │ │ │ bl 1c9c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 1c9c │ │ │ │ ldr r4, [r6, #20] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14a7c <__assert_fail@plt+0x12b7c> │ │ │ │ + beq 14c84 <__assert_fail@plt+0x12d84> │ │ │ │ add sl, sp, #16 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 1d80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -19163,175 +19293,175 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #1 │ │ │ │ bl 1c9c │ │ │ │ ldr r4, [r4, #8] │ │ │ │ cmp r4, #0 │ │ │ │ - bne 14a00 <__assert_fail@plt+0x12b00> │ │ │ │ + bne 14c08 <__assert_fail@plt+0x12d08> │ │ │ │ ldr r1, [r6, #12] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 14a98 <__assert_fail@plt+0x12b98> │ │ │ │ + beq 14ca0 <__assert_fail@plt+0x12da0> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #1 │ │ │ │ - bl 1495c <__assert_fail@plt+0x12a5c> │ │ │ │ + bl 14b64 <__assert_fail@plt+0x12c64> │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ - bne 1499c <__assert_fail@plt+0x12a9c> │ │ │ │ - ldr r2, [pc, #44] @ 14ad8 <__assert_fail@plt+0x12bd8> │ │ │ │ - ldr r3, [pc, #36] @ 14ad4 <__assert_fail@plt+0x12bd4> │ │ │ │ + bne 14ba4 <__assert_fail@plt+0x12ca4> │ │ │ │ + ldr r2, [pc, #44] @ 14ce0 <__assert_fail@plt+0x12de0> │ │ │ │ + ldr r3, [pc, #36] @ 14cdc <__assert_fail@plt+0x12ddc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ - bne 14acc <__assert_fail@plt+0x12bcc> │ │ │ │ + bne 14cd4 <__assert_fail@plt+0x12dd4> │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - muleq r2, r8, r4 │ │ │ │ + muleq r2, r0, r2 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r2, r2, ip, asr r3 │ │ │ │ - ldr r3, [pc, #212] @ 14bb8 <__assert_fail@plt+0x12cb8> │ │ │ │ + andeq r2, r2, r4, asr r1 │ │ │ │ + ldr r3, [pc, #212] @ 14dc0 <__assert_fail@plt+0x12ec0> │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r2 │ │ │ │ - ble 14b7c <__assert_fail@plt+0x12c7c> │ │ │ │ + ble 14d84 <__assert_fail@plt+0x12e84> │ │ │ │ ldr r7, [r1, #4] │ │ │ │ ldrb r2, [r7] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne 14b84 <__assert_fail@plt+0x12c84> │ │ │ │ + bne 14d8c <__assert_fail@plt+0x12e8c> │ │ │ │ ldrb r2, [r7, #1] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 14b84 <__assert_fail@plt+0x12c84> │ │ │ │ - ldr r2, [pc, #164] @ 14bbc <__assert_fail@plt+0x12cbc> │ │ │ │ + bne 14d8c <__assert_fail@plt+0x12e8c> │ │ │ │ + ldr r2, [pc, #164] @ 14dc4 <__assert_fail@plt+0x12ec4> │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14ba0 <__assert_fail@plt+0x12ca0> │ │ │ │ - ldr r6, [pc, #148] @ 14bc0 <__assert_fail@plt+0x12cc0> │ │ │ │ + beq 14da8 <__assert_fail@plt+0x12ea8> │ │ │ │ + ldr r6, [pc, #148] @ 14dc8 <__assert_fail@plt+0x12ec8> │ │ │ │ mov r3, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 1c9c │ │ │ │ mov r3, r4 │ │ │ │ add r0, r6, #4 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 1c9c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 1495c <__assert_fail@plt+0x12a5c> │ │ │ │ - ldr r0, [pc, #88] @ 14bc4 <__assert_fail@plt+0x12cc4> │ │ │ │ + bl 14b64 <__assert_fail@plt+0x12c64> │ │ │ │ + ldr r0, [pc, #88] @ 14dcc <__assert_fail@plt+0x12ecc> │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r7, [pc, #68] @ 14bc8 <__assert_fail@plt+0x12cc8> │ │ │ │ + ldr r7, [pc, #68] @ 14dd0 <__assert_fail@plt+0x12ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #64] @ 14bcc <__assert_fail@plt+0x12ccc> │ │ │ │ + ldr r1, [pc, #64] @ 14dd4 <__assert_fail@plt+0x12ed4> │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ - bne 14b24 <__assert_fail@plt+0x12c24> │ │ │ │ - ldr r0, [pc, #40] @ 14bd0 <__assert_fail@plt+0x12cd0> │ │ │ │ + bne 14d2c <__assert_fail@plt+0x12e2c> │ │ │ │ + ldr r0, [pc, #40] @ 14dd8 <__assert_fail@plt+0x12ed8> │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r2, r2, r0, lsr #6 │ │ │ │ + andeq r2, r2, r8, lsl r1 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - andeq r2, r2, ip, asr #21 │ │ │ │ - andeq ip, r0, r4 │ │ │ │ - andeq r6, r0, r0, asr #10 │ │ │ │ - andeq r5, r0, r4, lsr #25 │ │ │ │ - andeq fp, r0, r4, lsr #31 │ │ │ │ + andeq r2, r2, r4, asr #17 │ │ │ │ + andeq fp, r0, r8, lsl #30 │ │ │ │ + andeq r6, r0, r8, lsr r3 │ │ │ │ + muleq r0, ip, sl │ │ │ │ + andeq fp, r0, r8, lsr #29 │ │ │ │ push {r4, lr} │ │ │ │ - ldr r4, [pc, #76] @ 14c2c <__assert_fail@plt+0x12d2c> │ │ │ │ - ldr r3, [pc, #76] @ 14c30 <__assert_fail@plt+0x12d30> │ │ │ │ - ldr r0, [pc, #76] @ 14c34 <__assert_fail@plt+0x12d34> │ │ │ │ + ldr r4, [pc, #76] @ 14e34 <__assert_fail@plt+0x12f34> │ │ │ │ + ldr r3, [pc, #76] @ 14e38 <__assert_fail@plt+0x12f38> │ │ │ │ + ldr r0, [pc, #76] @ 14e3c <__assert_fail@plt+0x12f3c> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #44] @ 14c38 <__assert_fail@plt+0x12d38> │ │ │ │ - ldr r0, [pc, #44] @ 14c3c <__assert_fail@plt+0x12d3c> │ │ │ │ + ldr r3, [pc, #44] @ 14e40 <__assert_fail@plt+0x12f40> │ │ │ │ + ldr r0, [pc, #44] @ 14e44 <__assert_fail@plt+0x12f44> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x000061b8 │ │ │ │ + @ instruction: 0x00005fb0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - muleq r0, ip, pc @ │ │ │ │ + andeq fp, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ - andeq fp, r0, ip, lsl #31 │ │ │ │ + muleq r0, r0, lr │ │ │ │ cmp r1, #1 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - beq 14d54 <__assert_fail@plt+0x12e54> │ │ │ │ + beq 14f5c <__assert_fail@plt+0x1305c> │ │ │ │ mov r7, r1 │ │ │ │ add r1, r1, r1, lsr #31 │ │ │ │ asrs r5, r1, #1 │ │ │ │ mov r8, r2 │ │ │ │ - beq 14d9c <__assert_fail@plt+0x12e9c> │ │ │ │ + beq 14fa4 <__assert_fail@plt+0x130a4> │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14dac <__assert_fail@plt+0x12eac> │ │ │ │ + beq 14fb4 <__assert_fail@plt+0x130b4> │ │ │ │ subs r3, r3, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bne 14c68 <__assert_fail@plt+0x12d68> │ │ │ │ + bne 14e70 <__assert_fail@plt+0x12f70> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14dac <__assert_fail@plt+0x12eac> │ │ │ │ + beq 14fb4 <__assert_fail@plt+0x130b4> │ │ │ │ ldr r3, [r4] │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r2, r8 │ │ │ │ str r6, [r4] │ │ │ │ - bl 14c40 <__assert_fail@plt+0x12d40> │ │ │ │ + bl 14e48 <__assert_fail@plt+0x12f48> │ │ │ │ cmp r7, r6 │ │ │ │ and r3, r7, #1 │ │ │ │ rsblt r3, r3, #0 │ │ │ │ add r1, r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 14c40 <__assert_fail@plt+0x12d40> │ │ │ │ + bl 14e48 <__assert_fail@plt+0x12f48> │ │ │ │ cmp r5, r6 │ │ │ │ mov r7, r0 │ │ │ │ - beq 14d4c <__assert_fail@plt+0x12e4c> │ │ │ │ + beq 14f54 <__assert_fail@plt+0x13054> │ │ │ │ cmp r0, r6 │ │ │ │ moveq r7, r5 │ │ │ │ - beq 14d4c <__assert_fail@plt+0x12e4c> │ │ │ │ + beq 14f54 <__assert_fail@plt+0x13054> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ cmp r0, r6 │ │ │ │ - ble 14d60 <__assert_fail@plt+0x12e60> │ │ │ │ + ble 14f68 <__assert_fail@plt+0x13068> │ │ │ │ ldr r4, [r7, #4] │ │ │ │ str r6, [r7, #4] │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14da4 <__assert_fail@plt+0x12ea4> │ │ │ │ + beq 14fac <__assert_fail@plt+0x130ac> │ │ │ │ mov r6, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ cmp r0, #0 │ │ │ │ strle r5, [r6, #4] │ │ │ │ strgt r4, [r6, #4] │ │ │ │ @@ -19339,701 +19469,701 @@ │ │ │ │ strgt r6, [r4] │ │ │ │ movle r6, r5 │ │ │ │ movgt r6, r4 │ │ │ │ ldrle r5, [r5, #4] │ │ │ │ ldrgt r4, [r4, #4] │ │ │ │ cmp r5, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ - bne 14d00 <__assert_fail@plt+0x12e00> │ │ │ │ + bne 14f08 <__assert_fail@plt+0x13008> │ │ │ │ cmp r5, #0 │ │ │ │ - beq 14d84 <__assert_fail@plt+0x12e84> │ │ │ │ + beq 14f8c <__assert_fail@plt+0x1308c> │ │ │ │ str r5, [r6, #4] │ │ │ │ str r6, [r5] │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r4, r7 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ moveq r6, r5 │ │ │ │ - beq 14d90 <__assert_fail@plt+0x12e90> │ │ │ │ + beq 14f98 <__assert_fail@plt+0x13098> │ │ │ │ mov r5, r3 │ │ │ │ - b 14cfc <__assert_fail@plt+0x12dfc> │ │ │ │ + b 14f04 <__assert_fail@plt+0x13004> │ │ │ │ cmp r4, #0 │ │ │ │ streq r4, [r6, #4] │ │ │ │ - beq 14d4c <__assert_fail@plt+0x12e4c> │ │ │ │ + beq 14f54 <__assert_fail@plt+0x13054> │ │ │ │ str r4, [r6, #4] │ │ │ │ str r6, [r4] │ │ │ │ - b 14d4c <__assert_fail@plt+0x12e4c> │ │ │ │ + b 14f54 <__assert_fail@plt+0x13054> │ │ │ │ mov r4, r0 │ │ │ │ - b 14c7c <__assert_fail@plt+0x12d7c> │ │ │ │ + b 14e84 <__assert_fail@plt+0x12f84> │ │ │ │ mov r6, r7 │ │ │ │ - b 14d44 <__assert_fail@plt+0x12e44> │ │ │ │ + b 14f4c <__assert_fail@plt+0x1304c> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ cmp r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r4, r2 │ │ │ │ - ble 14e30 <__assert_fail@plt+0x12f30> │ │ │ │ + ble 15038 <__assert_fail@plt+0x13138> │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - beq 14de4 <__assert_fail@plt+0x12ee4> │ │ │ │ - ldr r6, [pc, #220] @ 14ebc <__assert_fail@plt+0x12fbc> │ │ │ │ + beq 14fec <__assert_fail@plt+0x130ec> │ │ │ │ + ldr r6, [pc, #220] @ 150c4 <__assert_fail@plt+0x131c4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 14e38 <__assert_fail@plt+0x12f38> │ │ │ │ + b 15040 <__assert_fail@plt+0x13140> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r1, #97 @ 0x61 │ │ │ │ - beq 14e8c <__assert_fail@plt+0x12f8c> │ │ │ │ + beq 15094 <__assert_fail@plt+0x13194> │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne 14dd8 <__assert_fail@plt+0x12ed8> │ │ │ │ + bne 14fe0 <__assert_fail@plt+0x130e0> │ │ │ │ ldrb r1, [r3, #1] │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ - beq 14ea4 <__assert_fail@plt+0x12fa4> │ │ │ │ + beq 150ac <__assert_fail@plt+0x131ac> │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne 14dd8 <__assert_fail@plt+0x12ed8> │ │ │ │ + bne 14fe0 <__assert_fail@plt+0x130e0> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #114 @ 0x72 │ │ │ │ - bne 14dd8 <__assert_fail@plt+0x12ed8> │ │ │ │ + bne 14fe0 <__assert_fail@plt+0x130e0> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 14dd8 <__assert_fail@plt+0x12ed8> │ │ │ │ - ldr r6, [pc, #148] @ 14ec0 <__assert_fail@plt+0x12fc0> │ │ │ │ + bne 14fe0 <__assert_fail@plt+0x130e0> │ │ │ │ + ldr r6, [pc, #148] @ 150c8 <__assert_fail@plt+0x131c8> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 14e38 <__assert_fail@plt+0x12f38> │ │ │ │ - ldr r6, [pc, #140] @ 14ec4 <__assert_fail@plt+0x12fc4> │ │ │ │ + b 15040 <__assert_fail@plt+0x13140> │ │ │ │ + ldr r6, [pc, #140] @ 150cc <__assert_fail@plt+0x131cc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ + bl 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ - bl 13da8 <__assert_fail@plt+0x11ea8> │ │ │ │ + bl 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ + bl 13ba4 <__assert_fail@plt+0x11ca4> │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 14c40 <__assert_fail@plt+0x12d40> │ │ │ │ + bl 14e48 <__assert_fail@plt+0x12f48> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 14e84 <__assert_fail@plt+0x12f84> │ │ │ │ + beq 1508c <__assert_fail@plt+0x1318c> │ │ │ │ ldr r5, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ - beq 14e84 <__assert_fail@plt+0x12f84> │ │ │ │ + beq 1508c <__assert_fail@plt+0x1318c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13c74 <__assert_fail@plt+0x11d74> │ │ │ │ + bl 13a70 <__assert_fail@plt+0x11b70> │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ - ldr r6, [pc, #48] @ 14ec8 <__assert_fail@plt+0x12fc8> │ │ │ │ + ldr r6, [pc, #48] @ 150d0 <__assert_fail@plt+0x131d0> │ │ │ │ cmp r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 14e38 <__assert_fail@plt+0x12f38> │ │ │ │ - b 14df0 <__assert_fail@plt+0x12ef0> │ │ │ │ + beq 15040 <__assert_fail@plt+0x13140> │ │ │ │ + b 14ff8 <__assert_fail@plt+0x130f8> │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ - ldr r6, [pc, #28] @ 14ecc <__assert_fail@plt+0x12fcc> │ │ │ │ + ldr r6, [pc, #28] @ 150d4 <__assert_fail@plt+0x131d4> │ │ │ │ cmp r1, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - beq 14e38 <__assert_fail@plt+0x12f38> │ │ │ │ - b 14e04 <__assert_fail@plt+0x12f04> │ │ │ │ + beq 15040 <__assert_fail@plt+0x13140> │ │ │ │ + b 1500c <__assert_fail@plt+0x1310c> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ push {r4, lr} │ │ │ │ bl 1e7c │ │ │ │ - ldr r3, [pc, #20] @ 14ef4 <__assert_fail@plt+0x12ff4> │ │ │ │ + ldr r3, [pc, #20] @ 150fc <__assert_fail@plt+0x131fc> │ │ │ │ smull r2, r3, r0, r3 │ │ │ │ sub r3, r3, r0, asr #31 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r0, r0, r3 │ │ │ │ sub r0, r0, #1 │ │ │ │ pop {r4, pc} │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - ldr r1, [pc, #48] @ 14f30 <__assert_fail@plt+0x13030> │ │ │ │ + ldr r1, [pc, #48] @ 15138 <__assert_fail@plt+0x13238> │ │ │ │ push {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ subs r3, r0, #0 │ │ │ │ - beq 14f28 <__assert_fail@plt+0x13028> │ │ │ │ - ldr r1, [pc, #28] @ 14f34 <__assert_fail@plt+0x13034> │ │ │ │ + beq 15130 <__assert_fail@plt+0x13230> │ │ │ │ + ldr r1, [pc, #28] @ 1513c <__assert_fail@plt+0x1323c> │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq r9, r0, r4, lsr #13 │ │ │ │ - andeq r9, r0, r4, lsl #13 │ │ │ │ + andeq r8, r0, r4, lsr #26 │ │ │ │ + andeq r8, r0, r4, lsl #26 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r6, [pc, #464] @ 15118 <__assert_fail@plt+0x13218> │ │ │ │ + ldr r6, [pc, #464] @ 15320 <__assert_fail@plt+0x13420> │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bne 14f64 <__assert_fail@plt+0x13064> │ │ │ │ + bne 1516c <__assert_fail@plt+0x1326c> │ │ │ │ ldr r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 150c4 <__assert_fail@plt+0x131c4> │ │ │ │ - ldr r7, [pc, #432] @ 1511c <__assert_fail@plt+0x1321c> │ │ │ │ + beq 152cc <__assert_fail@plt+0x133cc> │ │ │ │ + ldr r7, [pc, #432] @ 15324 <__assert_fail@plt+0x13424> │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 14f94 <__assert_fail@plt+0x13094> │ │ │ │ + beq 1519c <__assert_fail@plt+0x1329c> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 150a8 <__assert_fail@plt+0x131a8> │ │ │ │ - ldr r7, [pc, #388] @ 15120 <__assert_fail@plt+0x13220> │ │ │ │ + beq 152b0 <__assert_fail@plt+0x133b0> │ │ │ │ + ldr r7, [pc, #388] @ 15328 <__assert_fail@plt+0x13428> │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1508c <__assert_fail@plt+0x1318c> │ │ │ │ - ldr r7, [pc, #364] @ 15124 <__assert_fail@plt+0x13224> │ │ │ │ + beq 15294 <__assert_fail@plt+0x13394> │ │ │ │ + ldr r7, [pc, #364] @ 1532c <__assert_fail@plt+0x1342c> │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15010 <__assert_fail@plt+0x13110> │ │ │ │ + beq 15218 <__assert_fail@plt+0x13318> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15010 <__assert_fail@plt+0x13110> │ │ │ │ + beq 15218 <__assert_fail@plt+0x13318> │ │ │ │ mov r0, r4 │ │ │ │ - bl 14ef8 <__assert_fail@plt+0x12ff8> │ │ │ │ + bl 15100 <__assert_fail@plt+0x13200> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 15000 <__assert_fail@plt+0x13100> │ │ │ │ + bne 15208 <__assert_fail@plt+0x13308> │ │ │ │ mov r0, r5 │ │ │ │ - bl 14ef8 <__assert_fail@plt+0x12ff8> │ │ │ │ + bl 15100 <__assert_fail@plt+0x13200> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 150a8 <__assert_fail@plt+0x131a8> │ │ │ │ + bne 152b0 <__assert_fail@plt+0x133b0> │ │ │ │ mov r0, r4 │ │ │ │ - bl 14ef8 <__assert_fail@plt+0x12ff8> │ │ │ │ + bl 15100 <__assert_fail@plt+0x13200> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 150b0 <__assert_fail@plt+0x131b0> │ │ │ │ - ldr r3, [pc, #272] @ 15128 <__assert_fail@plt+0x13228> │ │ │ │ + bne 152b8 <__assert_fail@plt+0x133b8> │ │ │ │ + ldr r3, [pc, #272] @ 15330 <__assert_fail@plt+0x13430> │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1506c <__assert_fail@plt+0x1316c> │ │ │ │ + beq 15274 <__assert_fail@plt+0x13374> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15078 <__assert_fail@plt+0x13178> │ │ │ │ + beq 15280 <__assert_fail@plt+0x13380> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1c6c │ │ │ │ - ldr r4, [pc, #184] @ 1512c <__assert_fail@plt+0x1322c> │ │ │ │ + ldr r4, [pc, #184] @ 15334 <__assert_fail@plt+0x13434> │ │ │ │ add r4, pc, r4 │ │ │ │ - b 1503c <__assert_fail@plt+0x1313c> │ │ │ │ - ldr r1, [pc, #176] @ 15130 <__assert_fail@plt+0x13230> │ │ │ │ + b 15244 <__assert_fail@plt+0x13344> │ │ │ │ + ldr r1, [pc, #176] @ 15338 <__assert_fail@plt+0x13438> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1c6c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 14fb0 <__assert_fail@plt+0x130b0> │ │ │ │ + beq 151b8 <__assert_fail@plt+0x132b8> │ │ │ │ mvn r0, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 14ef8 <__assert_fail@plt+0x12ff8> │ │ │ │ + bl 15100 <__assert_fail@plt+0x13200> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 15010 <__assert_fail@plt+0x13110> │ │ │ │ - b 150a0 <__assert_fail@plt+0x131a0> │ │ │ │ - ldr r3, [pc, #92] @ 15128 <__assert_fail@plt+0x13228> │ │ │ │ + bne 15218 <__assert_fail@plt+0x13318> │ │ │ │ + b 152a8 <__assert_fail@plt+0x133a8> │ │ │ │ + ldr r3, [pc, #92] @ 15330 <__assert_fail@plt+0x13430> │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 1510c <__assert_fail@plt+0x1320c> │ │ │ │ + beq 15314 <__assert_fail@plt+0x13414> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 15050 <__assert_fail@plt+0x13150> │ │ │ │ - ldr r1, [pc, #44] @ 15134 <__assert_fail@plt+0x13234> │ │ │ │ + bne 15258 <__assert_fail@plt+0x13358> │ │ │ │ + ldr r1, [pc, #44] @ 1533c <__assert_fail@plt+0x1343c> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 15060 <__assert_fail@plt+0x13160> │ │ │ │ - ldr r4, [pc, #36] @ 15138 <__assert_fail@plt+0x13238> │ │ │ │ + b 15268 <__assert_fail@plt+0x13368> │ │ │ │ + ldr r4, [pc, #36] @ 15340 <__assert_fail@plt+0x13440> │ │ │ │ add r4, pc, r4 │ │ │ │ - b 150ec <__assert_fail@plt+0x131ec> │ │ │ │ - @ instruction: 0x00021eb8 │ │ │ │ - andeq r9, r0, r8, lsr r6 │ │ │ │ - andeq r9, r0, r8, lsl #12 │ │ │ │ - andeq r9, r0, ip, ror #11 │ │ │ │ + b 152f4 <__assert_fail@plt+0x133f4> │ │ │ │ + @ instruction: 0x00021cb0 │ │ │ │ + @ instruction: 0x00008cb8 │ │ │ │ + andeq r8, r0, r8, lsl #25 │ │ │ │ + andeq r8, r0, ip, ror #24 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq r6, r0, r0, asr r0 │ │ │ │ - andeq r6, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x00005fbc │ │ │ │ - @ instruction: 0x00005fb0 │ │ │ │ + andeq r5, r0, r8, asr #28 │ │ │ │ + andeq r5, r0, r8, lsr lr │ │ │ │ + @ instruction: 0x00005db4 │ │ │ │ + andeq r5, r0, r8, lsr #27 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r3 │ │ │ │ - b 14f38 <__assert_fail@plt+0x13038> │ │ │ │ - ldr r3, [pc, #68] @ 15198 <__assert_fail@plt+0x13298> │ │ │ │ + b 15140 <__assert_fail@plt+0x13240> │ │ │ │ + ldr r3, [pc, #68] @ 153a0 <__assert_fail@plt+0x134a0> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ 1519c <__assert_fail@plt+0x1329c> │ │ │ │ + ldr r4, [pc, #56] @ 153a4 <__assert_fail@plt+0x134a4> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ 151a0 <__assert_fail@plt+0x132a0> │ │ │ │ + ldr r3, [pc, #52] @ 153a8 <__assert_fail@plt+0x134a8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ 151a4 <__assert_fail@plt+0x132a4> │ │ │ │ + ldr r1, [pc, #28] @ 153ac <__assert_fail@plt+0x134ac> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq fp, r0, r8, ror #20 │ │ │ │ - andeq fp, r0, ip, asr #20 │ │ │ │ + andeq fp, r0, ip, ror #18 │ │ │ │ + andeq fp, r0, r0, asr r9 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - andeq fp, r0, r0, asr #20 │ │ │ │ + andeq fp, r0, r4, asr #18 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrb r6, [r0] │ │ │ │ cmp r6, #0 │ │ │ │ - beq 151fc <__assert_fail@plt+0x132fc> │ │ │ │ + beq 15404 <__assert_fail@plt+0x13504> │ │ │ │ mov r5, r1 │ │ │ │ add r8, r0, #1 │ │ │ │ mvn r7, r0 │ │ │ │ add r9, r7, r8 │ │ │ │ mov r4, r5 │ │ │ │ ldrb r3, [r4], #1 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, r6 │ │ │ │ - beq 15200 <__assert_fail@plt+0x13300> │ │ │ │ + beq 15408 <__assert_fail@plt+0x13508> │ │ │ │ bl 1d80 │ │ │ │ sub r3, r4, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - bhi 151cc <__assert_fail@plt+0x132cc> │ │ │ │ + bhi 153d4 <__assert_fail@plt+0x134d4> │ │ │ │ ldrb r6, [r8], #1 │ │ │ │ cmp r6, #0 │ │ │ │ - bne 151c4 <__assert_fail@plt+0x132c4> │ │ │ │ + bne 153cc <__assert_fail@plt+0x134cc> │ │ │ │ mov r9, r6 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r0, #2 │ │ │ │ - ldr r0, [pc, #1632] @ 15874 <__assert_fail@plt+0x13974> │ │ │ │ + ldr r0, [pc, #1632] @ 15a7c <__assert_fail@plt+0x13b7c> │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r2 │ │ │ │ sub sp, sp, #8192 @ 0x2000 │ │ │ │ - ldr r2, [pc, #1620] @ 15878 <__assert_fail@plt+0x13978> │ │ │ │ + ldr r2, [pc, #1620] @ 15a80 <__assert_fail@plt+0x13b80> │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ add r3, sp, #8192 @ 0x2000 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ - ldr r3, [pc, #1588] @ 1587c <__assert_fail@plt+0x1397c> │ │ │ │ + ldr r3, [pc, #1588] @ 15a84 <__assert_fail@plt+0x13b84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ - beq 15688 <__assert_fail@plt+0x13788> │ │ │ │ - ldr r3, [pc, #1576] @ 15880 <__assert_fail@plt+0x13980> │ │ │ │ + beq 15890 <__assert_fail@plt+0x13990> │ │ │ │ + ldr r3, [pc, #1576] @ 15a88 <__assert_fail@plt+0x13b88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - ldr r1, [pc, #1568] @ 15884 <__assert_fail@plt+0x13984> │ │ │ │ + ldr r1, [pc, #1568] @ 15a8c <__assert_fail@plt+0x13b8c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r7, [r6, #-4] │ │ │ │ bl 1ba0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - beq 15734 <__assert_fail@plt+0x13834> │ │ │ │ + beq 1593c <__assert_fail@plt+0x13a3c> │ │ │ │ bl 60ec <__assert_fail@plt+0x41ec> │ │ │ │ sub sl, r6, #12 │ │ │ │ mov r1, fp │ │ │ │ mov r9, r7 │ │ │ │ add r8, sp, #40 @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ - ldr r3, [pc, #1500] @ 15888 <__assert_fail@plt+0x13988> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ + ldr r3, [pc, #1500] @ 15a90 <__assert_fail@plt+0x13b90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ - ldr r3, [pc, #1492] @ 1588c <__assert_fail@plt+0x1398c> │ │ │ │ + ldr r3, [pc, #1492] @ 15a94 <__assert_fail@plt+0x13b94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #1484] @ 15890 <__assert_fail@plt+0x13990> │ │ │ │ + ldr r3, [pc, #1484] @ 15a98 <__assert_fail@plt+0x13b98> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 5e90 <__assert_fail@plt+0x3f90> │ │ │ │ cmp r0, #12 │ │ │ │ - beq 155e0 <__assert_fail@plt+0x136e0> │ │ │ │ + beq 157e8 <__assert_fail@plt+0x138e8> │ │ │ │ cmp r0, #14 │ │ │ │ - beq 15660 <__assert_fail@plt+0x13760> │ │ │ │ + beq 15868 <__assert_fail@plt+0x13968> │ │ │ │ sub r0, r0, #1 │ │ │ │ cmp r0, #12 │ │ │ │ addls pc, pc, r0, lsl #2 │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ - b 1557c <__assert_fail@plt+0x1367c> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ + b 15784 <__assert_fail@plt+0x13884> │ │ │ │ + b 15768 <__assert_fail@plt+0x13868> │ │ │ │ + b 15728 <__assert_fail@plt+0x13828> │ │ │ │ + b 156f0 <__assert_fail@plt+0x137f0> │ │ │ │ + b 156d0 <__assert_fail@plt+0x137d0> │ │ │ │ + b 1569c <__assert_fail@plt+0x1379c> │ │ │ │ + b 15664 <__assert_fail@plt+0x13764> │ │ │ │ + b 15628 <__assert_fail@plt+0x13728> │ │ │ │ + b 155e8 <__assert_fail@plt+0x136e8> │ │ │ │ + b 155b8 <__assert_fail@plt+0x136b8> │ │ │ │ b 15560 <__assert_fail@plt+0x13660> │ │ │ │ - b 15520 <__assert_fail@plt+0x13620> │ │ │ │ - b 154e8 <__assert_fail@plt+0x135e8> │ │ │ │ - b 154c8 <__assert_fail@plt+0x135c8> │ │ │ │ - b 15494 <__assert_fail@plt+0x13594> │ │ │ │ - b 1545c <__assert_fail@plt+0x1355c> │ │ │ │ - b 15420 <__assert_fail@plt+0x13520> │ │ │ │ - b 153e0 <__assert_fail@plt+0x134e0> │ │ │ │ - b 153b0 <__assert_fail@plt+0x134b0> │ │ │ │ - b 15358 <__assert_fail@plt+0x13458> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ - b 15328 <__assert_fail@plt+0x13428> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ + b 15530 <__assert_fail@plt+0x13630> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ mvn r2, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #1 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ ldr r2, [r6, #-16] │ │ │ │ mov r1, #34 @ 0x22 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bl 1d8c │ │ │ │ sub r5, r6, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, r0 │ │ │ │ - beq 155a4 <__assert_fail@plt+0x136a4> │ │ │ │ - ldr r3, [pc, #1276] @ 15894 <__assert_fail@plt+0x13994> │ │ │ │ + beq 157ac <__assert_fail@plt+0x138ac> │ │ │ │ + ldr r3, [pc, #1276] @ 15a9c <__assert_fail@plt+0x13b9c> │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1228] @ 15898 <__assert_fail@plt+0x13998> │ │ │ │ + ldr r3, [pc, #1228] @ 15aa0 <__assert_fail@plt+0x13ba0> │ │ │ │ mvn r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ - ldr r1, [pc, #1192] @ 1589c <__assert_fail@plt+0x1399c> │ │ │ │ + ldr r1, [pc, #1192] @ 15aa4 <__assert_fail@plt+0x13ba4> │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1c18 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ mov r3, #0 │ │ │ │ add r9, r9, #1 │ │ │ │ strb r3, [r6, #-4] │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ - ldr r1, [pc, #1132] @ 158a0 <__assert_fail@plt+0x139a0> │ │ │ │ + ldr r1, [pc, #1132] @ 15aa8 <__assert_fail@plt+0x13ba8> │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1c18 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #-4] │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ cmp r7, #0 │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bne 15694 <__assert_fail@plt+0x13794> │ │ │ │ + bne 1589c <__assert_fail@plt+0x1399c> │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ mov r7, #0 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ sub r9, r9, #1 │ │ │ │ strb r7, [r6, #-4] │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ cmp r7, #0 │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bne 156d0 <__assert_fail@plt+0x137d0> │ │ │ │ + bne 158d8 <__assert_fail@plt+0x139d8> │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #1012] @ 158a4 <__assert_fail@plt+0x139a4> │ │ │ │ + ldr r3, [pc, #1012] @ 15aac <__assert_fail@plt+0x13bac> │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r7, #0 │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r1, [r6, #-16] │ │ │ │ mov r7, #1 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1cb4 │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #944] @ 158a8 <__assert_fail@plt+0x139a8> │ │ │ │ + ldr r3, [pc, #944] @ 15ab0 <__assert_fail@plt+0x13bb0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #892] @ 158ac <__assert_fail@plt+0x139ac> │ │ │ │ + ldr r3, [pc, #892] @ 15ab4 <__assert_fail@plt+0x13bb4> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ strb r7, [r6, #-4] │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #832] @ 158b0 <__assert_fail@plt+0x139b0> │ │ │ │ + ldr r3, [pc, #832] @ 15ab8 <__assert_fail@plt+0x13bb8> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 15538 <__assert_fail@plt+0x13638> │ │ │ │ + b 15740 <__assert_fail@plt+0x13840> │ │ │ │ cmp r7, #0 │ │ │ │ - beq 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + beq 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ sub r5, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 1d80 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ add r0, r5, r0 │ │ │ │ bl 1c18 │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #39 @ 0x27 │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1d8c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r5 │ │ │ │ - beq 1571c <__assert_fail@plt+0x1381c> │ │ │ │ - ldr r3, [pc, #740] @ 158b4 <__assert_fail@plt+0x139b4> │ │ │ │ + beq 15924 <__assert_fail@plt+0x13a24> │ │ │ │ + ldr r3, [pc, #740] @ 15abc <__assert_fail@plt+0x13bbc> │ │ │ │ mvn r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ cmp fp, #0 │ │ │ │ - beq 155f4 <__assert_fail@plt+0x136f4> │ │ │ │ + beq 157fc <__assert_fail@plt+0x138fc> │ │ │ │ ldr r3, [fp, #16] │ │ │ │ tst r3, #4 │ │ │ │ - bne 1570c <__assert_fail@plt+0x1380c> │ │ │ │ - ldr r3, [pc, #700] @ 158b8 <__assert_fail@plt+0x139b8> │ │ │ │ + bne 15914 <__assert_fail@plt+0x13a14> │ │ │ │ + ldr r3, [pc, #700] @ 15ac0 <__assert_fail@plt+0x13bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 15748 <__assert_fail@plt+0x13848> │ │ │ │ - ldr r0, [pc, #684] @ 158bc <__assert_fail@plt+0x139bc> │ │ │ │ + bne 15950 <__assert_fail@plt+0x13a50> │ │ │ │ + ldr r0, [pc, #684] @ 15ac4 <__assert_fail@plt+0x13bc4> │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #24] │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ bl 6114 <__assert_fail@plt+0x4214> │ │ │ │ - ldr r1, [pc, #656] @ 158c0 <__assert_fail@plt+0x139c0> │ │ │ │ - ldr r2, [pc, #580] @ 15878 <__assert_fail@plt+0x13978> │ │ │ │ + ldr r1, [pc, #656] @ 15ac8 <__assert_fail@plt+0x13bc8> │ │ │ │ + ldr r2, [pc, #580] @ 15a80 <__assert_fail@plt+0x13b80> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #8192 @ 0x2000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne 15870 <__assert_fail@plt+0x13970> │ │ │ │ + bne 15a78 <__assert_fail@plt+0x13b78> │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #8192 @ 0x2000 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #604] @ 158c4 <__assert_fail@plt+0x139c4> │ │ │ │ + ldr r0, [pc, #604] @ 15acc <__assert_fail@plt+0x13bcc> │ │ │ │ add r4, r4, #12288 @ 0x3000 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1e1c │ │ │ │ - b 15628 <__assert_fail@plt+0x13728> │ │ │ │ + b 15830 <__assert_fail@plt+0x13930> │ │ │ │ ldr r3, [r1, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - b 1525c <__assert_fail@plt+0x1335c> │ │ │ │ - ldr r1, [pc, #556] @ 158c8 <__assert_fail@plt+0x139c8> │ │ │ │ + b 15464 <__assert_fail@plt+0x13564> │ │ │ │ + ldr r1, [pc, #556] @ 15ad0 <__assert_fail@plt+0x13bd0> │ │ │ │ sub r5, r6, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ mov r0, r7 │ │ │ │ bl 1be8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #-4] │ │ │ │ - b 15468 <__assert_fail@plt+0x13568> │ │ │ │ - ldr r1, [pc, #500] @ 158cc <__assert_fail@plt+0x139cc> │ │ │ │ + b 15670 <__assert_fail@plt+0x13770> │ │ │ │ + ldr r1, [pc, #500] @ 15ad4 <__assert_fail@plt+0x13bd4> │ │ │ │ sub r5, r6, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl af48 <__assert_fail@plt+0x9048> │ │ │ │ + bl bad4 <__assert_fail@plt+0x9bd4> │ │ │ │ mov r0, r7 │ │ │ │ bl 1be8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #-4] │ │ │ │ - b 154a0 <__assert_fail@plt+0x135a0> │ │ │ │ + b 156a8 <__assert_fail@plt+0x137a8> │ │ │ │ mov r0, fp │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov fp, r0 │ │ │ │ - b 155f4 <__assert_fail@plt+0x136f4> │ │ │ │ - ldr r3, [pc, #428] @ 158d0 <__assert_fail@plt+0x139d0> │ │ │ │ + b 157fc <__assert_fail@plt+0x138fc> │ │ │ │ + ldr r3, [pc, #428] @ 15ad8 <__assert_fail@plt+0x13bd8> │ │ │ │ mvn r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - b 152c8 <__assert_fail@plt+0x133c8> │ │ │ │ - ldr r0, [pc, #408] @ 158d4 <__assert_fail@plt+0x139d4> │ │ │ │ + b 154d0 <__assert_fail@plt+0x135d0> │ │ │ │ + ldr r0, [pc, #408] @ 15adc <__assert_fail@plt+0x13bdc> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - b 15628 <__assert_fail@plt+0x13728> │ │ │ │ + b 15830 <__assert_fail@plt+0x13930> │ │ │ │ mov r0, fp │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15608 <__assert_fail@plt+0x13708> │ │ │ │ - ldr r3, [pc, #376] @ 158d8 <__assert_fail@plt+0x139d8> │ │ │ │ + beq 15810 <__assert_fail@plt+0x13910> │ │ │ │ + ldr r3, [pc, #376] @ 15ae0 <__assert_fail@plt+0x13be0> │ │ │ │ add r9, sp, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ add r9, r9, #52 @ 0x34 │ │ │ │ mov fp, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ - b 157a8 <__assert_fail@plt+0x138a8> │ │ │ │ + b 159b0 <__assert_fail@plt+0x13ab0> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - bne 157d4 <__assert_fail@plt+0x138d4> │ │ │ │ + bne 159dc <__assert_fail@plt+0x13adc> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r5, r0, #0 │ │ │ │ - beq 15858 <__assert_fail@plt+0x13958> │ │ │ │ + beq 15a60 <__assert_fail@plt+0x13b60> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15798 <__assert_fail@plt+0x13898> │ │ │ │ - ldr r3, [pc, #288] @ 158dc <__assert_fail@plt+0x139dc> │ │ │ │ + beq 159a0 <__assert_fail@plt+0x13aa0> │ │ │ │ + ldr r3, [pc, #288] @ 15ae4 <__assert_fail@plt+0x13be4> │ │ │ │ ldr r4, [sl, r3] │ │ │ │ mov r1, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - bne 1577c <__assert_fail@plt+0x1387c> │ │ │ │ - ldr r6, [pc, #268] @ 158e0 <__assert_fail@plt+0x139e0> │ │ │ │ + bne 15984 <__assert_fail@plt+0x13a84> │ │ │ │ + ldr r6, [pc, #268] @ 15ae8 <__assert_fail@plt+0x13be8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15864 <__assert_fail@plt+0x13964> │ │ │ │ + beq 15a6c <__assert_fail@plt+0x13b6c> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r0, r9 │ │ │ │ bl 1ca8 <__stpcpy_chk@plt> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, fp │ │ │ │ sub r8, r9, r0 │ │ │ │ @@ -20044,489 +20174,489 @@ │ │ │ │ add r2, r2, #15 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7, #1 │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r5, r0, #0 │ │ │ │ - bne 157a8 <__assert_fail@plt+0x138a8> │ │ │ │ + bne 159b0 <__assert_fail@plt+0x13ab0> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - b 15608 <__assert_fail@plt+0x13708> │ │ │ │ - ldr r1, [pc, #120] @ 158e4 <__assert_fail@plt+0x139e4> │ │ │ │ + b 15810 <__assert_fail@plt+0x13910> │ │ │ │ + ldr r1, [pc, #120] @ 15aec <__assert_fail@plt+0x13bec> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 157f8 <__assert_fail@plt+0x138f8> │ │ │ │ + b 15a00 <__assert_fail@plt+0x13b00> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r1, r2, r4, ror #23 │ │ │ │ + ldrdeq r1, [r2], -ip │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r1, r2, r4, asr #23 │ │ │ │ - andeq r5, r0, ip, ror #28 │ │ │ │ - andeq r8, r0, r0, asr #22 │ │ │ │ - andeq fp, r0, r0, lsr sl │ │ │ │ - andeq r8, r0, r8, lsl #23 │ │ │ │ - andeq fp, r0, r0, lsl sl │ │ │ │ - andeq r1, r1, r8, ror r0 │ │ │ │ - strdeq fp, [r0], -ip │ │ │ │ - andeq r5, r0, r8, lsr r4 │ │ │ │ - andeq r5, r0, ip, lsl ip │ │ │ │ - andeq fp, r0, r4, lsl r8 │ │ │ │ - @ instruction: 0x0000b7bc │ │ │ │ - andeq fp, r0, ip, ror r7 │ │ │ │ - andeq fp, r0, r4, lsr r7 │ │ │ │ - andeq r5, r0, r0, lsl fp │ │ │ │ - andeq pc, r2, r0, lsl #22 │ │ │ │ - ldrdeq fp, [r0], -r0 │ │ │ │ - ldrdeq r1, [r2], -r8 │ │ │ │ - andeq fp, r0, r4, lsl #12 │ │ │ │ - andeq r1, r2, r4, ror #30 │ │ │ │ - andeq r1, r2, r8, lsr #30 │ │ │ │ - @ instruction: 0x000059bc │ │ │ │ - andeq fp, r0, ip, lsl r5 │ │ │ │ - ldrdeq r8, [r0], -ip │ │ │ │ + @ instruction: 0x000219bc │ │ │ │ + andeq r5, r0, r4, ror #24 │ │ │ │ + andeq r8, r0, r8, asr #22 │ │ │ │ + andeq fp, r0, r4, lsr r9 │ │ │ │ + muleq r0, r0, fp │ │ │ │ + andeq fp, r0, r4, lsl r9 │ │ │ │ + andeq r0, r1, r0, ror lr │ │ │ │ + andeq fp, r0, r0, lsl #16 │ │ │ │ + andeq r5, r0, r0, lsr r2 │ │ │ │ + andeq r5, r0, r4, lsl sl │ │ │ │ + andeq fp, r0, r8, lsl r7 │ │ │ │ + andeq fp, r0, r0, asr #13 │ │ │ │ + andeq fp, r0, r0, lsl #13 │ │ │ │ + andeq fp, r0, r8, lsr r6 │ │ │ │ + andeq r5, r0, r8, lsl #18 │ │ │ │ + strdeq pc, [r2], -r4 │ │ │ │ + ldrdeq fp, [r0], -r4 │ │ │ │ + ldrdeq r1, [r2], -r0 │ │ │ │ + andeq fp, r0, r8, lsl #10 │ │ │ │ + andeq r1, r2, ip, asr sp │ │ │ │ + andeq r1, r2, r0, lsr #26 │ │ │ │ + @ instruction: 0x000057b4 │ │ │ │ + andeq fp, r0, r0, lsr #8 │ │ │ │ + andeq r8, r0, r4, ror #13 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - strdeq r5, [r0], -r0 │ │ │ │ - andeq r5, r0, r8, asr r8 │ │ │ │ + andeq r5, r0, r8, ror #13 │ │ │ │ + andeq r5, r0, r0, asr r6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r9, r1, #0 │ │ │ │ - ldr r1, [pc, #936] @ 15ca0 <__assert_fail@plt+0x13da0> │ │ │ │ + ldr r1, [pc, #936] @ 15ea8 <__assert_fail@plt+0x13fa8> │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ mov r6, r2 │ │ │ │ - ldr r2, [pc, #928] @ 15ca4 <__assert_fail@plt+0x13da4> │ │ │ │ + ldr r2, [pc, #928] @ 15eac <__assert_fail@plt+0x13fac> │ │ │ │ add r1, pc, r1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ - ldr r1, [pc, #912] @ 15ca8 <__assert_fail@plt+0x13da8> │ │ │ │ + ldr r1, [pc, #912] @ 15eb0 <__assert_fail@plt+0x13fb0> │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - beq 15a9c <__assert_fail@plt+0x13b9c> │ │ │ │ - ldr r2, [pc, #888] @ 15cac <__assert_fail@plt+0x13dac> │ │ │ │ - ldr r3, [pc, #888] @ 15cb0 <__assert_fail@plt+0x13db0> │ │ │ │ + beq 15ca4 <__assert_fail@plt+0x13da4> │ │ │ │ + ldr r2, [pc, #888] @ 15eb4 <__assert_fail@plt+0x13fb4> │ │ │ │ + ldr r3, [pc, #888] @ 15eb8 <__assert_fail@plt+0x13fb8> │ │ │ │ ldr fp, [r1, r2] │ │ │ │ - ldr r2, [pc, #884] @ 15cb4 <__assert_fail@plt+0x13db4> │ │ │ │ + ldr r2, [pc, #884] @ 15ebc <__assert_fail@plt+0x13fbc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - ldr r2, [pc, #872] @ 15cb8 <__assert_fail@plt+0x13db8> │ │ │ │ + ldr r2, [pc, #872] @ 15ec0 <__assert_fail@plt+0x13fc0> │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - ldr r2, [pc, #860] @ 15cbc <__assert_fail@plt+0x13dbc> │ │ │ │ + ldr r2, [pc, #860] @ 15ec4 <__assert_fail@plt+0x13fc4> │ │ │ │ str r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ add sl, sp, #36 @ 0x24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r2, #-4] │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 15bc8 <__assert_fail@plt+0x13cc8> │ │ │ │ + beq 15dd0 <__assert_fail@plt+0x13ed0> │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r6, #0 │ │ │ │ mov r8, r0 │ │ │ │ - ble 159dc <__assert_fail@plt+0x13adc> │ │ │ │ - ldr r7, [pc, #776] @ 15cc0 <__assert_fail@plt+0x13dc0> │ │ │ │ + ble 15be4 <__assert_fail@plt+0x13ce4> │ │ │ │ + ldr r7, [pc, #776] @ 15ec8 <__assert_fail@plt+0x13fc8> │ │ │ │ mov r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c9c │ │ │ │ cmp r6, r4 │ │ │ │ - bgt 159bc <__assert_fail@plt+0x13abc> │ │ │ │ + bgt 15bc4 <__assert_fail@plt+0x13cc4> │ │ │ │ ldrb r3, [r8] │ │ │ │ - ldr r7, [pc, #732] @ 15cc4 <__assert_fail@plt+0x13dc4> │ │ │ │ + ldr r7, [pc, #732] @ 15ecc <__assert_fail@plt+0x13fcc> │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ movne r0, r8 │ │ │ │ - beq 15c24 <__assert_fail@plt+0x13d24> │ │ │ │ + beq 15e2c <__assert_fail@plt+0x13f2c> │ │ │ │ cmp r4, #0 │ │ │ │ - beq 15b94 <__assert_fail@plt+0x13c94> │ │ │ │ - ldr r2, [pc, #704] @ 15cc8 <__assert_fail@plt+0x13dc8> │ │ │ │ + beq 15d9c <__assert_fail@plt+0x13e9c> │ │ │ │ + ldr r2, [pc, #704] @ 15ed0 <__assert_fail@plt+0x13fd0> │ │ │ │ str r0, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ ldrb r3, [r8] │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - beq 15ad0 <__assert_fail@plt+0x13bd0> │ │ │ │ + beq 15cd8 <__assert_fail@plt+0x13dd8> │ │ │ │ ldr r3, [r9, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 15b54 <__assert_fail@plt+0x13c54> │ │ │ │ + beq 15d5c <__assert_fail@plt+0x13e5c> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #10 │ │ │ │ bl 1e34 │ │ │ │ ldr r1, [r9, #12] │ │ │ │ add r2, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 158e8 <__assert_fail@plt+0x139e8> │ │ │ │ + bl 15af0 <__assert_fail@plt+0x13bf0> │ │ │ │ cmp r6, #0 │ │ │ │ - ble 15a84 <__assert_fail@plt+0x13b84> │ │ │ │ - ldr r7, [pc, #620] @ 15ccc <__assert_fail@plt+0x13dcc> │ │ │ │ + ble 15c8c <__assert_fail@plt+0x13d8c> │ │ │ │ + ldr r7, [pc, #620] @ 15ed4 <__assert_fail@plt+0x13fd4> │ │ │ │ mov r4, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 1c9c │ │ │ │ cmp r6, r4 │ │ │ │ - bne 15a64 <__assert_fail@plt+0x13b64> │ │ │ │ + bne 15c6c <__assert_fail@plt+0x13d6c> │ │ │ │ ldrb r3, [r8] │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - beq 15be8 <__assert_fail@plt+0x13ce8> │ │ │ │ + beq 15df0 <__assert_fail@plt+0x13ef0> │ │ │ │ ldr r9, [r9, #4] │ │ │ │ cmp r9, #0 │ │ │ │ - bne 15978 <__assert_fail@plt+0x13a78> │ │ │ │ - ldr r1, [pc, #556] @ 15cd0 <__assert_fail@plt+0x13dd0> │ │ │ │ - ldr r2, [pc, #508] @ 15ca4 <__assert_fail@plt+0x13da4> │ │ │ │ + bne 15b80 <__assert_fail@plt+0x13c80> │ │ │ │ + ldr r1, [pc, #556] @ 15ed8 <__assert_fail@plt+0x13fd8> │ │ │ │ + ldr r2, [pc, #508] @ 15eac <__assert_fail@plt+0x13fac> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4096 @ 0x1000 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne 15c9c <__assert_fail@plt+0x13d9c> │ │ │ │ + bne 15ea4 <__assert_fail@plt+0x13fa4> │ │ │ │ add sp, sp, #4096 @ 0x1000 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [pc, #508] @ 15cd4 <__assert_fail@plt+0x13dd4> │ │ │ │ + ldr r4, [pc, #508] @ 15edc <__assert_fail@plt+0x13fdc> │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 151a8 <__assert_fail@plt+0x132a8> │ │ │ │ + bl 153b0 <__assert_fail@plt+0x134b0> │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, r7, r0 │ │ │ │ mov r0, sl │ │ │ │ strb r2, [r3, #-3] │ │ │ │ - bl 151a8 <__assert_fail@plt+0x132a8> │ │ │ │ + bl 153b0 <__assert_fail@plt+0x134b0> │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ add r0, r7, r0 │ │ │ │ strb r2, [r0, #-4] │ │ │ │ strb r3, [r7, #-4] │ │ │ │ ldr r3, [r9, #12] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 15a34 <__assert_fail@plt+0x13b34> │ │ │ │ + bne 15c3c <__assert_fail@plt+0x13d3c> │ │ │ │ ldrb r3, [r8] │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - bne 15b54 <__assert_fail@plt+0x13c54> │ │ │ │ + bne 15d5c <__assert_fail@plt+0x13e5c> │ │ │ │ mov r0, r8 │ │ │ │ bl 1d80 │ │ │ │ add r0, r8, r0 │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ - bne 15be8 <__assert_fail@plt+0x13ce8> │ │ │ │ + bne 15df0 <__assert_fail@plt+0x13ef0> │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #10 │ │ │ │ bl 1e34 │ │ │ │ ldrb r3, [r8] │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ - bne 15a90 <__assert_fail@plt+0x13b90> │ │ │ │ + bne 15c98 <__assert_fail@plt+0x13d98> │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ cmpne r3, #33 @ 0x21 │ │ │ │ - bne 15a90 <__assert_fail@plt+0x13b90> │ │ │ │ - ldr r2, [pc, #340] @ 15cd8 <__assert_fail@plt+0x13dd8> │ │ │ │ + bne 15c98 <__assert_fail@plt+0x13d98> │ │ │ │ + ldr r2, [pc, #340] @ 15ee0 <__assert_fail@plt+0x13fe0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ - b 15a90 <__assert_fail@plt+0x13b90> │ │ │ │ + b 15c98 <__assert_fail@plt+0x13d98> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ - ldr r2, [pc, #312] @ 15cdc <__assert_fail@plt+0x13ddc> │ │ │ │ + ldr r2, [pc, #312] @ 15ee4 <__assert_fail@plt+0x13fe4> │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ mov r0, r4 │ │ │ │ bl 1be8 │ │ │ │ - b 15a1c <__assert_fail@plt+0x13b1c> │ │ │ │ + b 15c24 <__assert_fail@plt+0x13d24> │ │ │ │ cmp r6, #0 │ │ │ │ ldrgt r8, [sp, #20] │ │ │ │ - bgt 159b0 <__assert_fail@plt+0x13ab0> │ │ │ │ + bgt 15bb8 <__assert_fail@plt+0x13cb8> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r8, [sp, #28] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ - b 159f8 <__assert_fail@plt+0x13af8> │ │ │ │ + b 15c00 <__assert_fail@plt+0x13d00> │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ - beq 15c74 <__assert_fail@plt+0x13d74> │ │ │ │ + beq 15e7c <__assert_fail@plt+0x13f7c> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb r3, [r3, #-3] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ cmpne r3, #33 @ 0x21 │ │ │ │ - beq 15b54 <__assert_fail@plt+0x13c54> │ │ │ │ - ldr r2, [pc, #208] @ 15ce0 <__assert_fail@plt+0x13de0> │ │ │ │ + beq 15d5c <__assert_fail@plt+0x13e5c> │ │ │ │ + ldr r2, [pc, #208] @ 15ee8 <__assert_fail@plt+0x13fe8> │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e04 <__fprintf_chk@plt> │ │ │ │ - b 15b60 <__assert_fail@plt+0x13c60> │ │ │ │ + b 15d68 <__assert_fail@plt+0x13e68> │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1ccc <__strcpy_chk@plt> │ │ │ │ - ldr r1, [pc, #168] @ 15ce4 <__assert_fail@plt+0x13de4> │ │ │ │ + ldr r1, [pc, #168] @ 15eec <__assert_fail@plt+0x13fec> │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 151a8 <__assert_fail@plt+0x132a8> │ │ │ │ + bl 153b0 <__assert_fail@plt+0x134b0> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, r3, r0 │ │ │ │ strb r2, [r3, #-4] │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ add r0, r8, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ cmpne r3, #33 @ 0x21 │ │ │ │ addeq r4, r4, #1 │ │ │ │ streq r4, [r7, #4] │ │ │ │ - b 159f8 <__assert_fail@plt+0x13af8> │ │ │ │ + b 15c00 <__assert_fail@plt+0x13d00> │ │ │ │ ldrb r3, [r8, #2] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 15bf4 <__assert_fail@plt+0x13cf4> │ │ │ │ - ldr r0, [pc, #96] @ 15ce8 <__assert_fail@plt+0x13de8> │ │ │ │ + bne 15dfc <__assert_fail@plt+0x13efc> │ │ │ │ + ldr r0, [pc, #96] @ 15ef0 <__assert_fail@plt+0x13ff0> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c9c │ │ │ │ - b 15b60 <__assert_fail@plt+0x13c60> │ │ │ │ + b 15d68 <__assert_fail@plt+0x13e68> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r1, r2, r8, lsl #10 │ │ │ │ + andeq r1, r2, r0, lsl #6 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r1, r2, r4, ror #9 │ │ │ │ + ldrdeq r1, [r2], -ip │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - andeq r1, r2, r4, asr #25 │ │ │ │ - @ instruction: 0x0002f7b8 │ │ │ │ - andeq r5, r0, r0, ror r7 │ │ │ │ - andeq r5, r0, r0, ror #14 │ │ │ │ - andeq fp, r0, ip, asr #6 │ │ │ │ - andeq pc, r2, r0, lsl r7 @ │ │ │ │ - strdeq fp, [r0], -ip │ │ │ │ - andeq fp, r0, r4, lsr #5 │ │ │ │ - andeq r1, r2, r4, ror #6 │ │ │ │ - andeq fp, r0, r8, lsr r2 │ │ │ │ - andeq pc, r2, r8, ror r5 @ │ │ │ │ - andeq fp, r0, r4, ror #2 │ │ │ │ - andeq fp, r0, r4, lsl #2 │ │ │ │ - strdeq r4, [r0], -r0 │ │ │ │ - andeq r5, r0, r0, asr #1 │ │ │ │ + @ instruction: 0x00021abc │ │ │ │ + andeq pc, r2, ip, lsr #11 │ │ │ │ + andeq r5, r0, r8, ror #10 │ │ │ │ + andeq r5, r0, r8, asr r5 │ │ │ │ + andeq fp, r0, r0, asr r2 │ │ │ │ + andeq pc, r2, r4, lsl #10 │ │ │ │ + andeq fp, r0, r0, lsl #4 │ │ │ │ + andeq fp, r0, r8, lsr #3 │ │ │ │ + andeq r1, r2, ip, asr r1 │ │ │ │ + andeq fp, r0, ip, lsr r1 │ │ │ │ + andeq pc, r2, ip, ror #6 │ │ │ │ + andeq fp, r0, r8, rrx │ │ │ │ + andeq fp, r0, r8 │ │ │ │ + andeq r4, r0, r8, ror #19 │ │ │ │ + @ instruction: 0x00004eb8 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r7, [pc, #188] @ 15db4 <__assert_fail@plt+0x13eb4> │ │ │ │ + ldr r7, [pc, #188] @ 15fbc <__assert_fail@plt+0x140bc> │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - beq 15d6c <__assert_fail@plt+0x13e6c> │ │ │ │ - ldr r6, [pc, #172] @ 15db8 <__assert_fail@plt+0x13eb8> │ │ │ │ + beq 15f74 <__assert_fail@plt+0x14074> │ │ │ │ + ldr r6, [pc, #172] @ 15fc0 <__assert_fail@plt+0x140c0> │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r1, [pc, #168] @ 15dbc <__assert_fail@plt+0x13ebc> │ │ │ │ + ldr r1, [pc, #168] @ 15fc4 <__assert_fail@plt+0x140c4> │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1ba0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r5, #0 │ │ │ │ - beq 15d9c <__assert_fail@plt+0x13e9c> │ │ │ │ + beq 15fa4 <__assert_fail@plt+0x140a4> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 158e8 <__assert_fail@plt+0x139e8> │ │ │ │ - ldr r3, [pc, #128] @ 15dc0 <__assert_fail@plt+0x13ec0> │ │ │ │ + bl 15af0 <__assert_fail@plt+0x13bf0> │ │ │ │ + ldr r3, [pc, #128] @ 15fc8 <__assert_fail@plt+0x140c8> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ - beq 15d54 <__assert_fail@plt+0x13e54> │ │ │ │ + beq 15f5c <__assert_fail@plt+0x1405c> │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1c │ │ │ │ - ldr r0, [pc, #104] @ 15dc4 <__assert_fail@plt+0x13ec4> │ │ │ │ + ldr r0, [pc, #104] @ 15fcc <__assert_fail@plt+0x140cc> │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 15d0c <__assert_fail@plt+0x13e0c> │ │ │ │ + bne 15f14 <__assert_fail@plt+0x14014> │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 15d0c <__assert_fail@plt+0x13e0c> │ │ │ │ - ldr r3, [pc, #48] @ 15dc0 <__assert_fail@plt+0x13ec0> │ │ │ │ + bne 15f14 <__assert_fail@plt+0x14014> │ │ │ │ + ldr r3, [pc, #48] @ 15fc8 <__assert_fail@plt+0x140c8> │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ - bne 15d28 <__assert_fail@plt+0x13e28> │ │ │ │ - ldr r0, [pc, #36] @ 15dc8 <__assert_fail@plt+0x13ec8> │ │ │ │ + bne 15f30 <__assert_fail@plt+0x14030> │ │ │ │ + ldr r0, [pc, #36] @ 15fd0 <__assert_fail@plt+0x140d0> │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - andeq r1, r2, ip, lsl #2 │ │ │ │ - @ instruction: 0x000053b8 │ │ │ │ - andeq r4, r0, ip, lsl fp │ │ │ │ + andeq r0, r2, r4, lsl #30 │ │ │ │ + @ instruction: 0x000051b0 │ │ │ │ + andeq r4, r0, r4, lsl r9 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ - andeq sl, r0, r0, ror #31 │ │ │ │ - andeq sl, r0, r8, ror pc │ │ │ │ + andeq sl, r0, r4, ror #29 │ │ │ │ + andeq sl, r0, ip, ror lr │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ - ldr r5, [pc, #156] @ 15e74 <__assert_fail@plt+0x13f74> │ │ │ │ - ldr r6, [pc, #156] @ 15e78 <__assert_fail@plt+0x13f78> │ │ │ │ - ldr r3, [pc, #156] @ 15e7c <__assert_fail@plt+0x13f7c> │ │ │ │ + ldr r5, [pc, #156] @ 1607c <__assert_fail@plt+0x1417c> │ │ │ │ + ldr r6, [pc, #156] @ 16080 <__assert_fail@plt+0x14180> │ │ │ │ + ldr r3, [pc, #156] @ 16084 <__assert_fail@plt+0x14184> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r6, [sp] │ │ │ │ - ldr r4, [pc, #124] @ 15e80 <__assert_fail@plt+0x13f80> │ │ │ │ + ldr r4, [pc, #124] @ 16088 <__assert_fail@plt+0x14188> │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #120] @ 15e84 <__assert_fail@plt+0x13f84> │ │ │ │ + ldr r3, [pc, #120] @ 1608c <__assert_fail@plt+0x1418c> │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #92] @ 15e88 <__assert_fail@plt+0x13f88> │ │ │ │ + ldr r1, [pc, #92] @ 16090 <__assert_fail@plt+0x14190> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r1, [pc, #80] @ 15e8c <__assert_fail@plt+0x13f8c> │ │ │ │ + ldr r1, [pc, #80] @ 16094 <__assert_fail@plt+0x14194> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r2, [pc, #68] @ 15e90 <__assert_fail@plt+0x13f90> │ │ │ │ - ldr r1, [pc, #68] @ 15e94 <__assert_fail@plt+0x13f94> │ │ │ │ - ldr r0, [pc, #68] @ 15e98 <__assert_fail@plt+0x13f98> │ │ │ │ + ldr r2, [pc, #68] @ 16098 <__assert_fail@plt+0x14198> │ │ │ │ + ldr r1, [pc, #68] @ 1609c <__assert_fail@plt+0x1419c> │ │ │ │ + ldr r0, [pc, #68] @ 160a0 <__assert_fail@plt+0x141a0> │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq sl, r0, ip, ror pc │ │ │ │ - @ instruction: 0x00004fbc │ │ │ │ + andeq sl, r0, r0, lsl #29 │ │ │ │ + @ instruction: 0x00004db4 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - andeq sl, r0, ip, asr pc │ │ │ │ + andeq sl, r0, r0, ror #28 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ - andeq sl, r0, r8, asr #30 │ │ │ │ - strdeq sl, [r0], -r4 │ │ │ │ - andeq fp, r0, ip, lsr #32 │ │ │ │ - muleq r2, ip, r2 │ │ │ │ - andeq fp, r0, r0, lsl r0 │ │ │ │ + andeq sl, r0, ip, asr #28 │ │ │ │ + strdeq sl, [r0], -r8 │ │ │ │ + andeq sl, r0, r0, lsr pc │ │ │ │ + muleq r2, r0, r0 │ │ │ │ + andeq sl, r0, r4, lsl pc │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - ldr r3, [pc, #532] @ 160bc <__assert_fail@plt+0x141bc> │ │ │ │ - ldr r4, [pc, #532] @ 160c0 <__assert_fail@plt+0x141c0> │ │ │ │ - ldr lr, [pc, #532] @ 160c4 <__assert_fail@plt+0x141c4> │ │ │ │ + ldr r3, [pc, #532] @ 162c4 <__assert_fail@plt+0x143c4> │ │ │ │ + ldr r4, [pc, #532] @ 162c8 <__assert_fail@plt+0x143c8> │ │ │ │ + ldr lr, [pc, #532] @ 162cc <__assert_fail@plt+0x143cc> │ │ │ │ sub sp, sp, #4352 @ 0x1100 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [r4, lr] │ │ │ │ mov r5, r0 │ │ │ │ add ip, sp, #4352 @ 0x1100 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ - ldr r7, [pc, #500] @ 160c8 <__assert_fail@plt+0x141c8> │ │ │ │ + ldr r7, [pc, #500] @ 162d0 <__assert_fail@plt+0x143d0> │ │ │ │ add r4, sp, #304 @ 0x130 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [ip, #44] @ 0x2c │ │ │ │ mov lr, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ - ldr lr, [pc, #480] @ 160cc <__assert_fail@plt+0x141cc> │ │ │ │ + ldr lr, [pc, #480] @ 162d4 <__assert_fail@plt+0x143d4> │ │ │ │ sub ip, r4, #292 @ 0x124 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #0 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ str r3, [r4, #-272] @ 0xfffffef0 │ │ │ │ str r3, [r4, #-268] @ 0xfffffef4 │ │ │ │ str r3, [r4, #-264] @ 0xfffffef8 │ │ │ │ str r3, [r4, #-276] @ 0xfffffeec │ │ │ │ sub r8, r6, #36 @ 0x24 │ │ │ │ ldr r3, [r7, lr] │ │ │ │ mov r0, r8 │ │ │ │ ldr r9, [r3] │ │ │ │ bl 1db0 │ │ │ │ - ldr r3, [pc, #424] @ 160d0 <__assert_fail@plt+0x141d0> │ │ │ │ + ldr r3, [pc, #424] @ 162d8 <__assert_fail@plt+0x143d8> │ │ │ │ ldr sl, [r7, r3] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r7, r2 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 16034 <__assert_fail@plt+0x14134> │ │ │ │ + beq 1623c <__assert_fail@plt+0x1433c> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ mov fp, r0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ bl 1d80 │ │ │ │ mov r1, fp │ │ │ │ sub r6, r6, #4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1df8 │ │ │ │ - ldr r3, [pc, #340] @ 160d4 <__assert_fail@plt+0x141d4> │ │ │ │ + ldr r3, [pc, #340] @ 162dc <__assert_fail@plt+0x143dc> │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #328] @ 160d8 <__assert_fail@plt+0x141d8> │ │ │ │ + ldr r3, [pc, #328] @ 162e0 <__assert_fail@plt+0x143e0> │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ cmp r9, #0 │ │ │ │ - bne 16040 <__assert_fail@plt+0x14140> │ │ │ │ + bne 16248 <__assert_fail@plt+0x14348> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d20 │ │ │ │ mov r0, r7 │ │ │ │ bl 1edc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ bl 1d5c │ │ │ │ @@ -20536,35 +20666,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ bl 1bac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r9, [r4, #-4] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r6 │ │ │ │ bl 1edc │ │ │ │ mov r0, r8 │ │ │ │ bl 1c54 │ │ │ │ - ldr r1, [pc, #212] @ 160dc <__assert_fail@plt+0x141dc> │ │ │ │ - ldr r2, [pc, #184] @ 160c4 <__assert_fail@plt+0x141c4> │ │ │ │ + ldr r1, [pc, #212] @ 162e4 <__assert_fail@plt+0x143e4> │ │ │ │ + ldr r2, [pc, #184] @ 162cc <__assert_fail@plt+0x143cc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sp, #4352 @ 0x1100 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [r3] │ │ │ │ eors r1, r2, r1 │ │ │ │ - bne 160b8 <__assert_fail@plt+0x141b8> │ │ │ │ + bne 162c0 <__assert_fail@plt+0x143c0> │ │ │ │ add sp, sp, #4352 @ 0x1100 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr fp, [pc, #164] @ 160e0 <__assert_fail@plt+0x141e0> │ │ │ │ + ldr fp, [pc, #164] @ 162e8 <__assert_fail@plt+0x143e8> │ │ │ │ add fp, pc, fp │ │ │ │ - b 15f54 <__assert_fail@plt+0x14054> │ │ │ │ + b 1615c <__assert_fail@plt+0x1425c> │ │ │ │ bl 3bc0 <__assert_fail@plt+0x1cc0> │ │ │ │ mov r0, r6 │ │ │ │ bl 1d20 │ │ │ │ mov r0, r7 │ │ │ │ bl 1edc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -20576,554 +20706,424 @@ │ │ │ │ bl 1bac │ │ │ │ mov r1, sl │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r4, r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #-4] │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r6 │ │ │ │ bl 1edc │ │ │ │ mov r0, r8 │ │ │ │ bl 1c54 │ │ │ │ bl 3848 <__assert_fail@plt+0x1948> │ │ │ │ - ldr r1, [pc, #56] @ 160e4 <__assert_fail@plt+0x141e4> │ │ │ │ + ldr r1, [pc, #56] @ 162ec <__assert_fail@plt+0x143ec> │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl f198 <__assert_fail@plt+0xd298> │ │ │ │ - b 16000 <__assert_fail@plt+0x14100> │ │ │ │ + bl e724 <__assert_fail@plt+0xc824> │ │ │ │ + b 16208 <__assert_fail@plt+0x14308> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq fp, r0, ip, lsr r1 │ │ │ │ - andeq r0, r2, r4, asr pc │ │ │ │ + andeq fp, r0, r0, asr #32 │ │ │ │ + andeq r0, r2, ip, asr #26 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r2, r8, lsl pc │ │ │ │ + andeq r0, r2, r0, lsl sp │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - ldrdeq r1, [r2], -r8 │ │ │ │ - andeq sl, r0, r0, lsr #30 │ │ │ │ - andeq r0, r2, r0, lsl #28 │ │ │ │ - andeq r5, r0, r8, lsl #1 │ │ │ │ - andeq r7, r0, r8, ror #13 │ │ │ │ - ldr ip, [pc, #200] @ 161b8 <__assert_fail@plt+0x142b8> │ │ │ │ - ldr r3, [pc, #200] @ 161bc <__assert_fail@plt+0x142bc> │ │ │ │ + ldrdeq r1, [r2], -r0 │ │ │ │ + andeq sl, r0, r4, lsr #28 │ │ │ │ + strdeq r0, [r2], -r8 │ │ │ │ + andeq r4, r0, r0, lsl #29 │ │ │ │ + andeq r7, r0, r0, ror r6 │ │ │ │ + ldr ip, [pc, #200] @ 163c0 <__assert_fail@plt+0x144c0> │ │ │ │ + ldr r3, [pc, #200] @ 163c4 <__assert_fail@plt+0x144c4> │ │ │ │ add ip, pc, ip │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r5, r2 │ │ │ │ ldr r3, [r3, #444] @ 0x1bc │ │ │ │ cmp r3, #0 │ │ │ │ - bne 16198 <__assert_fail@plt+0x14298> │ │ │ │ + bne 163a0 <__assert_fail@plt+0x144a0> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 16188 <__assert_fail@plt+0x14288> │ │ │ │ + bne 16390 <__assert_fail@plt+0x14490> │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne 16188 <__assert_fail@plt+0x14288> │ │ │ │ + bne 16390 <__assert_fail@plt+0x14490> │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ cmp r2, #114 @ 0x72 │ │ │ │ - bne 16188 <__assert_fail@plt+0x14288> │ │ │ │ + bne 16390 <__assert_fail@plt+0x14490> │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 16188 <__assert_fail@plt+0x14288> │ │ │ │ + bne 16390 <__assert_fail@plt+0x14490> │ │ │ │ mov r0, r5 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ cmp r5, #0 │ │ │ │ movne r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bne 1616c <__assert_fail@plt+0x1426c> │ │ │ │ - b 16190 <__assert_fail@plt+0x14290> │ │ │ │ - bl 15e9c <__assert_fail@plt+0x13f9c> │ │ │ │ + bne 16374 <__assert_fail@plt+0x14474> │ │ │ │ + b 16398 <__assert_fail@plt+0x14498> │ │ │ │ + bl 160a4 <__assert_fail@plt+0x141a4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ subs r4, r0, #0 │ │ │ │ - beq 16190 <__assert_fail@plt+0x14290> │ │ │ │ + beq 16398 <__assert_fail@plt+0x14498> │ │ │ │ mov r0, r4 │ │ │ │ - bl 13d58 <__assert_fail@plt+0x11e58> │ │ │ │ + bl 13b54 <__assert_fail@plt+0x11c54> │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r4 │ │ │ │ - bls 16158 <__assert_fail@plt+0x14258> │ │ │ │ - b 16190 <__assert_fail@plt+0x14290> │ │ │ │ + bls 16360 <__assert_fail@plt+0x14460> │ │ │ │ + b 16398 <__assert_fail@plt+0x14498> │ │ │ │ mov r0, r5 │ │ │ │ - bl 15e9c <__assert_fail@plt+0x13f9c> │ │ │ │ + bl 160a4 <__assert_fail@plt+0x141a4> │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #32] @ 161c0 <__assert_fail@plt+0x142c0> │ │ │ │ - ldr r0, [pc, #32] @ 161c4 <__assert_fail@plt+0x142c4> │ │ │ │ + ldr r3, [pc, #32] @ 163c8 <__assert_fail@plt+0x144c8> │ │ │ │ + ldr r0, [pc, #32] @ 163cc <__assert_fail@plt+0x144cc> │ │ │ │ ldr r3, [ip, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - andeq r0, r2, r8, lsl sp │ │ │ │ + andeq r0, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - andeq sl, r0, r4, lsl sp │ │ │ │ - ldr r3, [pc, #108] @ 1623c <__assert_fail@plt+0x1433c> │ │ │ │ + andeq sl, r0, r8, lsl ip │ │ │ │ + ldr r3, [pc, #108] @ 16444 <__assert_fail@plt+0x14544> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #96] @ 16240 <__assert_fail@plt+0x14340> │ │ │ │ + ldr r4, [pc, #96] @ 16448 <__assert_fail@plt+0x14548> │ │ │ │ str r3, [sp] │ │ │ │ - ldr r3, [pc, #92] @ 16244 <__assert_fail@plt+0x14344> │ │ │ │ + ldr r3, [pc, #92] @ 1644c <__assert_fail@plt+0x1454c> │ │ │ │ mov r2, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #68] @ 16248 <__assert_fail@plt+0x14348> │ │ │ │ + ldr r1, [pc, #68] @ 16450 <__assert_fail@plt+0x14550> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - ldr r2, [pc, #56] @ 1624c <__assert_fail@plt+0x1434c> │ │ │ │ - ldr r0, [pc, #56] @ 16250 <__assert_fail@plt+0x14350> │ │ │ │ + ldr r2, [pc, #56] @ 16454 <__assert_fail@plt+0x14554> │ │ │ │ + ldr r0, [pc, #56] @ 16458 <__assert_fail@plt+0x14558> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ - ldr r2, [pc, #48] @ 16254 <__assert_fail@plt+0x14354> │ │ │ │ + ldr r2, [pc, #48] @ 1645c <__assert_fail@plt+0x1455c> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, pc} │ │ │ │ - andeq sl, r0, r4, lsl sp │ │ │ │ - strdeq sl, [r0], -r4 │ │ │ │ + andeq sl, r0, r8, lsl ip │ │ │ │ + strdeq sl, [r0], -r8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - andeq sl, r0, r8, ror #25 │ │ │ │ - andeq sl, r0, ip, ror sp │ │ │ │ - andeq sl, r0, r4, asr sp │ │ │ │ - andeq r1, r2, r0, lsr r4 │ │ │ │ + andeq sl, r0, ip, ror #23 │ │ │ │ + andeq sl, r0, r0, lsl #25 │ │ │ │ + andeq sl, r0, r8, asr ip │ │ │ │ + andeq r1, r2, r8, lsr #4 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ - ldr r5, [pc, #444] @ 16420 <__assert_fail@plt+0x14520> │ │ │ │ + ldr r5, [pc, #444] @ 16628 <__assert_fail@plt+0x14728> │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 1cf0 │ │ │ │ - ldr r6, [pc, #428] @ 16424 <__assert_fail@plt+0x14524> │ │ │ │ + ldr r6, [pc, #428] @ 1662c <__assert_fail@plt+0x1472c> │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ - beq 163f8 <__assert_fail@plt+0x144f8> │ │ │ │ + beq 16600 <__assert_fail@plt+0x14700> │ │ │ │ mov r0, r5 │ │ │ │ bl 1cf0 │ │ │ │ - ldr r4, [pc, #408] @ 16428 <__assert_fail@plt+0x14528> │ │ │ │ - ldr r3, [pc, #408] @ 1642c <__assert_fail@plt+0x1452c> │ │ │ │ + ldr r4, [pc, #408] @ 16630 <__assert_fail@plt+0x14730> │ │ │ │ + ldr r3, [pc, #408] @ 16634 <__assert_fail@plt+0x14734> │ │ │ │ add r4, pc, r4 │ │ │ │ add r8, r4, #132 @ 0x84 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ add r7, r4, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ mov r0, r5 │ │ │ │ bl 1cf0 │ │ │ │ - ldr r3, [pc, #364] @ 16430 <__assert_fail@plt+0x14530> │ │ │ │ + ldr r3, [pc, #364] @ 16638 <__assert_fail@plt+0x14738> │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ - ldr r5, [pc, #352] @ 16434 <__assert_fail@plt+0x14534> │ │ │ │ + ldr r5, [pc, #352] @ 1663c <__assert_fail@plt+0x1473c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ bl 1dbc <__sprintf_chk@plt> │ │ │ │ - ldr r1, [pc, #336] @ 16438 <__assert_fail@plt+0x14538> │ │ │ │ - ldr r0, [pc, #336] @ 1643c <__assert_fail@plt+0x1453c> │ │ │ │ + ldr r1, [pc, #336] @ 16640 <__assert_fail@plt+0x14740> │ │ │ │ + ldr r0, [pc, #336] @ 16644 <__assert_fail@plt+0x14744> │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #308] @ 16440 <__assert_fail@plt+0x14540> │ │ │ │ + ldr r0, [pc, #308] @ 16648 <__assert_fail@plt+0x14748> │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #284] @ 16444 <__assert_fail@plt+0x14544> │ │ │ │ + ldr r0, [pc, #284] @ 1664c <__assert_fail@plt+0x1474c> │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #260] @ 16448 <__assert_fail@plt+0x14548> │ │ │ │ + ldr r0, [pc, #260] @ 16650 <__assert_fail@plt+0x14750> │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #236] @ 1644c <__assert_fail@plt+0x1454c> │ │ │ │ + ldr r0, [pc, #236] @ 16654 <__assert_fail@plt+0x14754> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #432 @ 0x1b0 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #212] @ 16450 <__assert_fail@plt+0x14550> │ │ │ │ + ldr r0, [pc, #212] @ 16658 <__assert_fail@plt+0x14758> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #436 @ 0x1b4 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #188] @ 16454 <__assert_fail@plt+0x14554> │ │ │ │ + ldr r0, [pc, #188] @ 1665c <__assert_fail@plt+0x1475c> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #440 @ 0x1b8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r0, [pc, #164] @ 16458 <__assert_fail@plt+0x14558> │ │ │ │ + ldr r0, [pc, #164] @ 16660 <__assert_fail@plt+0x14760> │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #444 @ 0x1bc │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r3, [pc, #140] @ 1645c <__assert_fail@plt+0x1455c> │ │ │ │ - ldr r2, [pc, #140] @ 16460 <__assert_fail@plt+0x14560> │ │ │ │ - ldr r0, [pc, #140] @ 16464 <__assert_fail@plt+0x14564> │ │ │ │ + ldr r3, [pc, #140] @ 16664 <__assert_fail@plt+0x14764> │ │ │ │ + ldr r2, [pc, #140] @ 16668 <__assert_fail@plt+0x14768> │ │ │ │ + ldr r0, [pc, #140] @ 1666c <__assert_fail@plt+0x1476c> │ │ │ │ ldr r1, [r6, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [pc, #104] @ 16468 <__assert_fail@plt+0x14568> │ │ │ │ - ldr r0, [pc, #104] @ 1646c <__assert_fail@plt+0x1456c> │ │ │ │ + ldr r3, [pc, #104] @ 16670 <__assert_fail@plt+0x14770> │ │ │ │ + ldr r0, [pc, #104] @ 16674 <__assert_fail@plt+0x14774> │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, #27 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c9c │ │ │ │ mov r0, #1 │ │ │ │ bl 1d74 │ │ │ │ - @ instruction: 0x0000adb0 │ │ │ │ - muleq r2, r4, fp │ │ │ │ - andeq r1, r2, r8, asr #9 │ │ │ │ - andeq sl, r0, r0, lsr #27 │ │ │ │ - andeq sl, r0, r0, lsl #27 │ │ │ │ - strdeq r4, [r0], -r0 │ │ │ │ - andeq sl, r0, r0, ror #26 │ │ │ │ - andeq sl, r0, r4, lsr #3 │ │ │ │ - andeq sl, r0, r8, asr sp │ │ │ │ - andeq sl, r0, ip, asr #26 │ │ │ │ - andeq sl, r0, r8, lsr #26 │ │ │ │ - andeq sl, r0, ip, lsl sp │ │ │ │ - andeq sl, r0, ip, lsl #26 │ │ │ │ - strdeq sl, [r0], -ip │ │ │ │ - andeq sl, r0, r8, ror #25 │ │ │ │ + @ instruction: 0x0000acb4 │ │ │ │ + andeq r0, r2, ip, lsl #19 │ │ │ │ + andeq r1, r2, r0, asr #5 │ │ │ │ + andeq sl, r0, r4, lsr #25 │ │ │ │ + andeq sl, r0, r4, lsl #25 │ │ │ │ + andeq r4, r0, r8, ror #23 │ │ │ │ + andeq sl, r0, r4, ror #24 │ │ │ │ + andeq r9, r0, ip, ror lr │ │ │ │ + andeq sl, r0, ip, asr ip │ │ │ │ + andeq sl, r0, r0, asr ip │ │ │ │ + andeq sl, r0, ip, lsr #24 │ │ │ │ + andeq sl, r0, r0, lsr #24 │ │ │ │ + andeq sl, r0, r0, lsl ip │ │ │ │ + andeq sl, r0, r0, lsl #24 │ │ │ │ + andeq sl, r0, ip, ror #23 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - andeq sl, r0, r4, ror #25 │ │ │ │ - andeq sl, r0, ip, asr #25 │ │ │ │ + andeq sl, r0, r8, ror #23 │ │ │ │ + ldrdeq sl, [r0], -r0 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - andeq sl, r0, ip, lsl #24 │ │ │ │ - ldr r0, [pc, #60] @ 164b4 <__assert_fail@plt+0x145b4> │ │ │ │ - ldr r1, [pc, #60] @ 164b8 <__assert_fail@plt+0x145b8> │ │ │ │ + andeq sl, r0, r0, lsl fp │ │ │ │ + ldr r0, [pc, #60] @ 166bc <__assert_fail@plt+0x147bc> │ │ │ │ + ldr r1, [pc, #60] @ 166c0 <__assert_fail@plt+0x147c0> │ │ │ │ add r0, pc, r0 │ │ │ │ push {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ bl 1ba0 │ │ │ │ - ldr r2, [pc, #40] @ 164bc <__assert_fail@plt+0x145bc> │ │ │ │ + ldr r2, [pc, #40] @ 166c4 <__assert_fail@plt+0x147c4> │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ - ldr r0, [pc, #28] @ 164c0 <__assert_fail@plt+0x145c0> │ │ │ │ + ldr r0, [pc, #28] @ 166c8 <__assert_fail@plt+0x147c8> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1c9c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1c │ │ │ │ - andeq r1, r2, r0, ror #5 │ │ │ │ - @ instruction: 0x000043b0 │ │ │ │ + ldrdeq r1, [r2], -r8 │ │ │ │ + andeq r4, r0, r8, lsr #3 │ │ │ │ @ instruction: 0x00004cb5 │ │ │ │ - andeq sl, r0, r0, ror ip │ │ │ │ + andeq sl, r0, r4, ror fp │ │ │ │ push {r4, lr} │ │ │ │ - ldr r4, [pc, #52] @ 16504 <__assert_fail@plt+0x14604> │ │ │ │ + ldr r4, [pc, #52] @ 1670c <__assert_fail@plt+0x1480c> │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #132 @ 0x84 │ │ │ │ mov r0, r4 │ │ │ │ - bl b050 <__assert_fail@plt+0x9150> │ │ │ │ + bl bbdc <__assert_fail@plt+0x9cdc> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 164f8 <__assert_fail@plt+0x145f8> │ │ │ │ - ldr r0, [pc, #28] @ 16508 <__assert_fail@plt+0x14608> │ │ │ │ + beq 16700 <__assert_fail@plt+0x14800> │ │ │ │ + ldr r0, [pc, #28] @ 16710 <__assert_fail@plt+0x14810> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1cfc │ │ │ │ mov r0, #0 │ │ │ │ bl 1d74 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 183ec <__assert_fail@plt+0x164ec> │ │ │ │ - andeq r1, r2, ip, lsl #5 │ │ │ │ - andeq pc, r0, r0, ror #17 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r2, [pc, #388] @ 166a0 <__assert_fail@plt+0x147a0> │ │ │ │ - ldr r6, [pc, #388] @ 166a4 <__assert_fail@plt+0x147a4> │ │ │ │ - ldr r3, [pc, #388] @ 166a8 <__assert_fail@plt+0x147a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #384] @ 166ac <__assert_fail@plt+0x147ac> │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - sub sp, sp, #28 │ │ │ │ - mov r1, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [r3] │ │ │ │ - str r3, [sp, #20] │ │ │ │ + andeq r1, r2, r4, lsl #1 │ │ │ │ + andeq pc, r0, r4, ror #15 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r5, [pc, #44] @ 1674c <__assert_fail@plt+0x1484c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r4, [r5] │ │ │ │ + cmp r4, #0 │ │ │ │ + moveq r4, r2 │ │ │ │ + beq 16744 <__assert_fail@plt+0x14844> │ │ │ │ + mov r0, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + bl 14004 <__assert_fail@plt+0x12104> │ │ │ │ mov r3, #0 │ │ │ │ - bl 1ba0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 16670 <__assert_fail@plt+0x14770> │ │ │ │ - ldr r1, [pc, #340] @ 166b0 <__assert_fail@plt+0x147b0> │ │ │ │ - add r7, sp, #16 │ │ │ │ - mov r2, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - bl 1b94 <__isoc99_fscanf@plt> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1e1c │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - mov r0, r4 │ │ │ │ - bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ - ldr r3, [pc, #304] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - mov r2, #0 │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - ldr r3, [pc, #292] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - mov r2, #0 │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ - bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ - str r4, [sp] │ │ │ │ - mov r2, r0 │ │ │ │ - ldr r0, [pc, #268] @ 166b8 <__assert_fail@plt+0x147b8> │ │ │ │ - mov r3, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r0, [pc, #256] @ 166bc <__assert_fail@plt+0x147bc> │ │ │ │ - mov r1, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 1ba0 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 16670 <__assert_fail@plt+0x14770> │ │ │ │ - ldr r1, [pc, #236] @ 166c0 <__assert_fail@plt+0x147c0> │ │ │ │ - add r3, sp, #12 │ │ │ │ - add r2, sp, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [sp] │ │ │ │ - bl 1b94 <__isoc99_fscanf@plt> │ │ │ │ - mov r0, r4 │ │ │ │ - bl 1e1c │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r6, [pc, #204] @ 166c4 <__assert_fail@plt+0x147c4> │ │ │ │ + str r3, [r5] │ │ │ │ mov r0, r4 │ │ │ │ - bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ - ldr r3, [pc, #176] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - mov r2, #0 │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r3, [pc, #160] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ - bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + andeq lr, r2, r0, ror #19 │ │ │ │ + ldr r3, [pc, #180] @ 1680c <__assert_fail@plt+0x1490c> │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r0, [pc, r3] │ │ │ │ + mov r5, r2 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 1676c <__assert_fail@plt+0x1486c> │ │ │ │ + bl 14004 <__assert_fail@plt+0x12104> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ + ldr r6, [pc, #152] @ 16810 <__assert_fail@plt+0x14910> │ │ │ │ add r6, pc, r6 │ │ │ │ - add r4, r4, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - ldr r0, [sp, #16] │ │ │ │ - mov r9, r1 │ │ │ │ - add r0, r4, r0 │ │ │ │ - bl 19f54 <__assert_fail@plt+0x18054> │ │ │ │ - ldr r3, [pc, #112] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - mov r2, #0 │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - ldr r3, [pc, #100] @ 166b4 <__assert_fail@plt+0x147b4> │ │ │ │ - mov r2, #0 │ │ │ │ - bl 1a038 <__assert_fail@plt+0x18138> │ │ │ │ - bl 1a4a8 <__assert_fail@plt+0x185a8> │ │ │ │ - bl 19f7c <__assert_fail@plt+0x1807c> │ │ │ │ - mov r2, r8 │ │ │ │ - mov r3, r9 │ │ │ │ - strd r0, [sp] │ │ │ │ - mov r0, r6 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - ldr r2, [pc, #80] @ 166c8 <__assert_fail@plt+0x147c8> │ │ │ │ - ldr r3, [pc, #44] @ 166a8 <__assert_fail@plt+0x147a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r2, r3] │ │ │ │ - ldr r2, [r3] │ │ │ │ - ldr r3, [sp, #20] │ │ │ │ - eors r2, r3, r2 │ │ │ │ - bne 1669c <__assert_fail@plt+0x1479c> │ │ │ │ + mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ - add sp, sp, #28 │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 1c48 <__stack_chk_fail@plt> │ │ │ │ - andeq r0, r2, r8, ror #17 │ │ │ │ - andeq r7, r0, r0, lsl #17 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq pc, r0, r0, lsl r9 @ │ │ │ │ - strdeq pc, [r0], -r8 │ │ │ │ - svccc 0x00500000 │ │ │ │ - andeq pc, r0, r8, lsl #18 │ │ │ │ - andeq pc, r0, r4, lsl r9 @ │ │ │ │ - andeq pc, r0, r8, lsl #18 │ │ │ │ - strdeq pc, [r0], -r0 │ │ │ │ - muleq r2, r0, r7 │ │ │ │ - push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov r0, r2 │ │ │ │ - mov sl, r2 │ │ │ │ - bl 141e8 <__assert_fail@plt+0x122e8> │ │ │ │ - ldr r6, [pc, #264] @ 167ec <__assert_fail@plt+0x148ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - subs r4, r0, #0 │ │ │ │ - beq 167dc <__assert_fail@plt+0x148dc> │ │ │ │ - bl 1d68 <__ctype_b_loc@plt> │ │ │ │ - ldr r3, [pc, #248] @ 167f0 <__assert_fail@plt+0x148f0> │ │ │ │ - mov r5, #0 │ │ │ │ - ldr r7, [r6, r3] │ │ │ │ - mov r9, r5 │ │ │ │ - mov r6, r5 │ │ │ │ - mov r8, r0 │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - add r5, r5, #1 │ │ │ │ - subs r3, r0, #0 │ │ │ │ - beq 167d0 <__assert_fail@plt+0x148d0> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r0, r4 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ - ldrb r3, [r0] │ │ │ │ - ldr ip, [r8] │ │ │ │ - mov r1, #0 │ │ │ │ - b 1674c <__assert_fail@plt+0x1484c> │ │ │ │ - ldrb r3, [r0, #1] │ │ │ │ - add r0, r0, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 16790 <__assert_fail@plt+0x14890> │ │ │ │ - lsl r2, r3, #16 │ │ │ │ - asr r2, r2, #15 │ │ │ │ - ldrh r2, [ip, r2] │ │ │ │ - tst r2, #8192 @ 0x2000 │ │ │ │ - bne 1673c <__assert_fail@plt+0x1483c> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r1, r1, #1 │ │ │ │ - bne 16780 <__assert_fail@plt+0x14880> │ │ │ │ - b 16790 <__assert_fail@plt+0x14890> │ │ │ │ - ldrh lr, [ip, r2] │ │ │ │ - lsl r2, r3, #16 │ │ │ │ - tst lr, #8192 @ 0x2000 │ │ │ │ - bne 16750 <__assert_fail@plt+0x14850> │ │ │ │ - ldrb r3, [r0, #1]! │ │ │ │ - cmp r3, #0 │ │ │ │ - lsl r2, r3, #1 │ │ │ │ - bne 16770 <__assert_fail@plt+0x14870> │ │ │ │ - ldr r3, [r4, #12] │ │ │ │ + str r3, [r6] │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + ldr r1, [r6] │ │ │ │ + mov r4, r0 │ │ │ │ mov r0, r4 │ │ │ │ - cmp r3, #0 │ │ │ │ - addeq r9, r9, #1 │ │ │ │ - add r6, r6, r1 │ │ │ │ - bl 13b6c <__assert_fail@plt+0x11c6c> │ │ │ │ - subs r4, r0, #0 │ │ │ │ - bne 16708 <__assert_fail@plt+0x14808> │ │ │ │ - ldr r0, [pc, #60] @ 167f4 <__assert_fail@plt+0x148f4> │ │ │ │ - mov r3, r6 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ - mov r0, sl │ │ │ │ - pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldr r0, [pc, #32] @ 167f8 <__assert_fail@plt+0x148f8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - b 16730 <__assert_fail@plt+0x14830> │ │ │ │ - mov r5, r4 │ │ │ │ - mov r9, r4 │ │ │ │ - mov r6, r4 │ │ │ │ - b 167b0 <__assert_fail@plt+0x148b0> │ │ │ │ - andeq r0, r2, r8, lsr #14 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq pc, r0, r0, lsl #15 │ │ │ │ - andeq r4, r0, ip, ror #17 │ │ │ │ - ldr r3, [pc, #68] @ 16848 <__assert_fail@plt+0x14948> │ │ │ │ - push {r4, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ + bl 141b0 <__assert_fail@plt+0x122b0> │ │ │ │ + cmp r4, #0 │ │ │ │ + str r0, [r6] │ │ │ │ + beq 16800 <__assert_fail@plt+0x14900> │ │ │ │ + ldr r4, [r4, #4] │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + cmp r4, #0 │ │ │ │ + mov r1, r0 │ │ │ │ + bne 16790 <__assert_fail@plt+0x14890> │ │ │ │ + mov r0, r1 │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ + mov r0, r5 │ │ │ │ + bl 13a48 <__assert_fail@plt+0x11b48> │ │ │ │ + ldr r6, [pc, #68] @ 16814 <__assert_fail@plt+0x14914> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r4, r0 │ │ │ │ + ldr r0, [r6] │ │ │ │ + bl 13fe4 <__assert_fail@plt+0x120e4> │ │ │ │ + subs r4, r4, #1 │ │ │ │ + str r0, [r6] │ │ │ │ + beq 167f8 <__assert_fail@plt+0x148f8> │ │ │ │ + bl 13968 <__assert_fail@plt+0x11a68> │ │ │ │ + subs r4, r4, #1 │ │ │ │ + str r0, [r6] │ │ │ │ + bne 167e8 <__assert_fail@plt+0x148e8> │ │ │ │ + mov r0, r5 │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ + bl 13aec <__assert_fail@plt+0x11bec> │ │ │ │ + mov r1, r0 │ │ │ │ + b 167b8 <__assert_fail@plt+0x148b8> │ │ │ │ + andeq lr, r2, r4, lsr #19 │ │ │ │ + andeq lr, r2, r8, lsl #19 │ │ │ │ + andeq lr, r2, r0, lsr r9 │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ + ldr r6, [pc, #116] @ 16898 <__assert_fail@plt+0x14998> │ │ │ │ + ldr r5, [pc, #116] @ 1689c <__assert_fail@plt+0x1499c> │ │ │ │ + ldr r3, [pc, #116] @ 168a0 <__assert_fail@plt+0x149a0> │ │ │ │ sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ 1684c <__assert_fail@plt+0x1494c> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ 16850 <__assert_fail@plt+0x14950> │ │ │ │ - add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ - mov r0, r4 │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r5, pc, r5 │ │ │ │ mov r1, r2 │ │ │ │ + mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ 16854 <__assert_fail@plt+0x14954> │ │ │ │ - mov r0, r4 │ │ │ │ + ldr r1, [pc, #80] @ 168a4 <__assert_fail@plt+0x149a4> │ │ │ │ + mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ - b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - @ instruction: 0x000048bc │ │ │ │ - andeq pc, r0, r8, asr #14 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq pc, r0, ip, lsr #14 │ │ │ │ - ldr r3, [pc, #68] @ 168a4 <__assert_fail@plt+0x149a4> │ │ │ │ - push {r4, lr} │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub sp, sp, #8 │ │ │ │ - ldr r4, [pc, #56] @ 168a8 <__assert_fail@plt+0x149a8> │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [pc, #52] @ 168ac <__assert_fail@plt+0x149ac> │ │ │ │ + ldr r4, [pc, #72] @ 168a8 <__assert_fail@plt+0x149a8> │ │ │ │ + bl 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ + ldr r3, [pc, #68] @ 168ac <__assert_fail@plt+0x149ac> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r5, [sp] │ │ │ │ bl 17a90 <__assert_fail@plt+0x15b90> │ │ │ │ - ldr r1, [pc, #28] @ 168b0 <__assert_fail@plt+0x149b0> │ │ │ │ + ldr r1, [pc, #40] @ 168b0 <__assert_fail@plt+0x149b0> │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ - pop {r4, lr} │ │ │ │ + pop {r4, r5, r6, lr} │ │ │ │ b 17be0 <__assert_fail@plt+0x15ce0> │ │ │ │ - andeq r4, r0, r0, ror #16 │ │ │ │ - andeq pc, r0, r4, lsl r7 @ │ │ │ │ - @ instruction: 0xfffffe40 │ │ │ │ - strdeq pc, [r0], -ip │ │ │ │ + andeq r9, r0, r8, ror r7 │ │ │ │ + andeq r4, r0, ip, lsl #17 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq pc, r0, r0, lsl #14 │ │ │ │ + andeq pc, r0, r0, lsr r7 @ │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + andeq pc, r0, ip, lsl r7 @ │ │ │ │ ldr ip, [pc, #72] @ 16904 <__assert_fail@plt+0x14a04> │ │ │ │ cmp r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r2 │ │ │ │ strb r0, [ip] │ │ │ │ beq 168ec <__assert_fail@plt+0x149ec> │ │ │ │ ldr r0, [pc, #44] @ 16908 <__assert_fail@plt+0x14a08> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 13994 <__assert_fail@plt+0x11a94> │ │ │ │ + bl 13790 <__assert_fail@plt+0x11890> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r1, ip │ │ │ │ - bl 13994 <__assert_fail@plt+0x11a94> │ │ │ │ + bl 13790 <__assert_fail@plt+0x11890> │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, pc} │ │ │ │ andeq lr, r2, r4, asr #16 │ │ │ │ strdeq pc, [r0], -ip │ │ │ │ ldr r3, [pc, #108] @ 16980 <__assert_fail@plt+0x14a80> │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -21303,15 +21303,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov sl, r9 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af2c <__assert_fail@plt+0x902c> │ │ │ │ + bl bab8 <__assert_fail@plt+0x9bb8> │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1012] @ 16ff0 <__assert_fail@plt+0x150f0> │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #1000] @ 16ff4 <__assert_fail@plt+0x150f4> │ │ │ │ @@ -21452,15 +21452,15 @@ │ │ │ │ ldr r0, [r6, #-16] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 169e4 <__assert_fail@plt+0x14ae4> │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ bl 1be8 │ │ │ │ ldr r1, [pc, #460] @ 17020 <__assert_fail@plt+0x15120> │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1b64 │ │ │ │ @@ -21470,15 +21470,15 @@ │ │ │ │ bl 1be8 │ │ │ │ b 16c20 <__assert_fail@plt+0x14d20> │ │ │ │ ldr r2, [pc, #428] @ 17024 <__assert_fail@plt+0x15124> │ │ │ │ ldr r1, [pc, #428] @ 17028 <__assert_fail@plt+0x15128> │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, fp │ │ │ │ bl 1be8 │ │ │ │ b 16c20 <__assert_fail@plt+0x14d20> │ │ │ │ str r0, [sp, #8] │ │ │ │ b 16c20 <__assert_fail@plt+0x14d20> │ │ │ │ ldr r3, [r1, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -21517,21 +21517,21 @@ │ │ │ │ ldr r3, [pc, #264] @ 17034 <__assert_fail@plt+0x15134> │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov sl, fp │ │ │ │ ldr r1, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl b46c <__assert_fail@plt+0x956c> │ │ │ │ + bl bff8 <__assert_fail@plt+0xa0f8> │ │ │ │ mov r0, r4 │ │ │ │ bl 1be8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl afc8 <__assert_fail@plt+0x90c8> │ │ │ │ + bl bb54 <__assert_fail@plt+0x9c54> │ │ │ │ mov r9, fp │ │ │ │ ldr r4, [r6, #-16] │ │ │ │ b 16cd0 <__assert_fail@plt+0x14dd0> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ addne r3, r6, r1 │ │ │ │ movne r2, #32 │ │ │ │ @@ -21539,52 +21539,52 @@ │ │ │ │ addne r3, r1, #1 │ │ │ │ strne r3, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r6, r3 │ │ │ │ strb r2, [r3, #-4] │ │ │ │ b 16d6c <__assert_fail@plt+0x14e6c> │ │ │ │ - bl b3a4 <__assert_fail@plt+0x94a4> │ │ │ │ + bl bf30 <__assert_fail@plt+0xa030> │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ b 16c20 <__assert_fail@plt+0x14d20> │ │ │ │ mov r0, r8 │ │ │ │ - bl 13df8 <__assert_fail@plt+0x11ef8> │ │ │ │ + bl 13bf4 <__assert_fail@plt+0x11cf4> │ │ │ │ mov r8, r0 │ │ │ │ b 16d88 <__assert_fail@plt+0x14e88> │ │ │ │ ldr r0, [pc, #108] @ 17038 <__assert_fail@plt+0x15138> │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17754 <__assert_fail@plt+0x15854> │ │ │ │ b 16da8 <__assert_fail@plt+0x14ea8> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r2, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r2, r0, lsl #5 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ - andeq r7, r0, r4, lsl #4 │ │ │ │ + andeq r7, r0, r4, lsl r4 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq pc, r0, r0, lsl #10 │ │ │ │ - andeq r9, r0, r0, asr #9 │ │ │ │ - andeq r9, r0, r8, asr r4 │ │ │ │ + andeq r9, r0, r0, lsr #7 │ │ │ │ + andeq r9, r0, r8, lsr r3 │ │ │ │ muleq r0, r8, r1 │ │ │ │ - andeq r9, r0, r4, lsr #7 │ │ │ │ + andeq r9, r0, r4, lsl #5 │ │ │ │ @ instruction: 0x0000f3b8 │ │ │ │ andeq pc, r0, r4, lsl #7 │ │ │ │ andeq r0, r2, r8, asr r0 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq pc, r0, r4, ror #5 │ │ │ │ strdeq r0, [r2], -r4 │ │ │ │ - andeq r7, r0, r0, asr r7 │ │ │ │ + ldrdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, ip, ror sl │ │ │ │ - andeq r6, r0, r0, asr r9 │ │ │ │ - andeq r9, r0, r4, lsl lr │ │ │ │ + andeq r6, r0, r0, ror #21 │ │ │ │ + andeq r9, r0, r0, lsr #30 │ │ │ │ strdeq r0, [r2], -ip │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq pc, r0, r8, lsl #2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #480] @ 1722c <__assert_fail@plt+0x1532c> │ │ │ │ subs r9, r1, #0 │ │ │ │ @@ -21602,20 +21602,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add fp, r2, #44 @ 0x2c │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ cmp r0, #0 │ │ │ │ beq 171e0 <__assert_fail@plt+0x152e0> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl b3b0 <__assert_fail@plt+0x94b0> │ │ │ │ + bl bf3c <__assert_fail@plt+0xa03c> │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #10 │ │ │ │ bl 1e34 │ │ │ │ cmp r6, #0 │ │ │ │ ble 170e0 <__assert_fail@plt+0x151e0> │ │ │ │ mov r4, #0 │ │ │ │ @@ -22788,15 +22788,15 @@ │ │ │ │ andeq lr, r1, r8, lsr #27 │ │ │ │ andeq sp, r2, r0, lsl #10 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq lr, r1, ip, lsr sp │ │ │ │ andeq sp, r2, ip, lsl #9 │ │ │ │ andeq lr, r0, r0, ror #7 │ │ │ │ - strdeq r5, [r0], -r8 │ │ │ │ + andeq r5, r0, r8, lsl #30 │ │ │ │ @ instruction: 0x0001f7b8 │ │ │ │ muleq r2, ip, r3 │ │ │ │ andeq sp, r2, r8, lsr #7 │ │ │ │ andeq lr, r0, r0, lsr #5 │ │ │ │ andeq sp, r2, r0, lsl #5 │ │ │ │ ldr r3, [pc, #164] @ 183e0 <__assert_fail@plt+0x164e0> │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -22901,15 +22901,15 @@ │ │ │ │ bl 17d10 <__assert_fail@plt+0x15e10> │ │ │ │ b 18450 <__assert_fail@plt+0x16550> │ │ │ │ mvn r0, #0 │ │ │ │ b 18474 <__assert_fail@plt+0x16574> │ │ │ │ bl 1c48 <__stack_chk_fail@plt> │ │ │ │ andeq lr, r1, r4, lsl sl │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r5, r0, r4, lsr #19 │ │ │ │ + @ instruction: 0x00005bb4 │ │ │ │ andeq lr, r1, ip, lsl #19 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r4, [pc, #96] @ 18554 <__assert_fail@plt+0x16654> │ │ │ │ add ip, r0, r0, lsl #1 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, ip, lsl #7] │ │ │ ├── readelf --wide --decompress --hex-dump=.rodata {} │ │ │ │ @@ -756,2195 +756,2195 @@ │ │ │ │ 0x0001d724 6d706c65 6d656e74 65640000 5b25695d mplemented..[%i] │ │ │ │ 0x0001d734 205b2563 5d0a0000 00000000 00000000 [%c]........... │ │ │ │ 0x0001d744 01000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0001d754 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0001d764 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0001d774 00000000 00000000 00000000 00000000 ................ │ │ │ │ 0x0001d784 00000000 01000000 00000000 00000000 ................ │ │ │ │ - 0x0001d794 00000000 00000000 74726565 5f636861 ........tree_cha │ │ │ │ - 0x0001d7a4 6e676564 00000000 71756974 00000000 nged....quit.... │ │ │ │ - 0x0001d7b4 71756974 7320686e 622c206e 6f207175 quits hnb, no qu │ │ │ │ - 0x0001d7c4 65737469 6f6e7320 61736b65 64000000 estions asked... │ │ │ │ - 0x0001d7d4 71000000 74797065 00000000 6e6f0000 q...type....no.. │ │ │ │ - 0x0001d7e4 73746174 75732022 4e6f2061 6374696f status "No actio │ │ │ │ - 0x0001d7f4 6e206173 7369676e 65642074 6f202725 n assigned to '% │ │ │ │ - 0x0001d804 73272825 69642920 696e2025 732d6d6f s'(%id) in %s-mo │ │ │ │ - 0x0001d814 64652200 6175746f 73617665 5f636865 de".autosave_che │ │ │ │ - 0x0001d824 636b5f74 696d656f 75740000 666f7263 ck_timeout..forc │ │ │ │ - 0x0001d834 65645f75 70000000 77686574 68657220 ed_up...whether │ │ │ │ - 0x0001d844 6d6f7665 6d656e74 20757077 61726473 movement upwards │ │ │ │ - 0x0001d854 20697320 666f7263 65642062 65796f6e is forced beyon │ │ │ │ - 0x0001d864 64206669 72737420 7369626c 696e6700 d first sibling. │ │ │ │ - 0x0001d874 666f7263 65645f64 6f776e00 77686574 forced_down.whet │ │ │ │ - 0x0001d884 68657220 6d6f7665 6d656e74 20646f77 her movement dow │ │ │ │ - 0x0001d894 6e776172 64732069 7320666f 72636564 nwards is forced │ │ │ │ - 0x0001d8a4 20626579 6f6e6420 6c617374 20736962 beyond last sib │ │ │ │ - 0x0001d8b4 6c696e67 00000000 696e6465 6e740000 ling....indent.. │ │ │ │ - 0x0001d8c4 6f757464 656e7400 696e7365 72745f62 outdent.insert_b │ │ │ │ - 0x0001d8d4 656c6f77 00000000 70617374 65000000 elow....paste... │ │ │ │ - 0x0001d8e4 616c6c20 28737461 6e646172 64290000 all (standard).. │ │ │ │ - 0x0001d8f4 616c6c20 62757420 66697273 74206c65 all but first le │ │ │ │ - 0x0001d904 76656c20 6f662063 68696c64 72656e00 vel of children. │ │ │ │ - 0x0001d914 73686f77 2077686f 6c652074 72656500 show whole tree. │ │ │ │ - 0x0001d924 73686f77 20706174 68206f66 20637572 show path of cur │ │ │ │ - 0x0001d934 72656e74 206c6576 656c0000 73746174 rent level..stat │ │ │ │ - 0x0001d944 7573206e 6f206461 74612069 6e20636c us no data in cl │ │ │ │ - 0x0001d954 6970626f 61726400 72656164 6f6e6c79 ipboard.readonly │ │ │ │ - 0x0001d964 20666c61 67207365 742c2061 766f6964 flag set, avoid │ │ │ │ - 0x0001d974 696e6720 696e7365 7274696f 6e000000 ing insertion... │ │ │ │ - 0x0001d984 72656164 6f6e6c79 20666c61 67207365 readonly flag se │ │ │ │ - 0x0001d994 742c2061 766f6964 696e6720 74726565 t, avoiding tree │ │ │ │ - 0x0001d9a4 20636861 6e676500 636f7079 00000000 change.copy.... │ │ │ │ - 0x0001d9b4 53746f72 65732074 68652063 75727265 Stores the curre │ │ │ │ - 0x0001d9c4 6e74206e 6f64652c 20616e64 20697427 nt node, and it' │ │ │ │ - 0x0001d9d4 73207375 62747265 6520696e 20746865 s subtree in the │ │ │ │ - 0x0001d9e4 20636c69 70626f61 72640000 63757400 clipboard..cut. │ │ │ │ - 0x0001d9f4 4d6f7665 73207468 65206375 7272656e Moves the curren │ │ │ │ - 0x0001da04 74206e6f 64652c20 616e6420 69742773 t node, and it's │ │ │ │ - 0x0001da14 20737562 74726565 20746f20 74686520 subtree to the │ │ │ │ - 0x0001da24 636c6970 626f6172 64000000 496e7365 clipboard...Inse │ │ │ │ - 0x0001da34 72747320 74686520 636f6e74 656e7473 rts the contents │ │ │ │ - 0x0001da44 206f6620 74686520 636c6970 626f6172 of the clipboar │ │ │ │ - 0x0001da54 64206174 20746865 20637572 72656e74 d at the current │ │ │ │ - 0x0001da64 20706f73 6974696f 6e20696e 20746865 position in the │ │ │ │ - 0x0001da74 20747265 652e0000 75736167 653a2025 tree...usage: % │ │ │ │ - 0x0001da84 69203c69 74656d3e 203c6667 2f62673e i │ │ │ │ - 0x0001da94 203c6174 74733e00 756e6465 726c696e .underlin │ │ │ │ - 0x0001daa4 65000000 72657665 72736500 626c696e e...reverse.blin │ │ │ │ - 0x0001dab4 6b000000 64696d00 626f6c64 00000000 k...dim.bold.... │ │ │ │ - 0x0001dac4 756e6b6e 6f776e20 7374796c 65202773 unknown style 's │ │ │ │ - 0x0001dad4 74796c65 205b2573 5d202573 20257327 tyle [%s] %s %s' │ │ │ │ - 0x0001dae4 0a000000 7374616e 646f7574 00000000 ....standout.... │ │ │ │ - 0x0001daf4 7374796c 65000000 3c656c65 6d656e74 style... ..Changes │ │ │ │ - 0x0001db34 74686520 64726177 696e6720 7374796c the drawing styl │ │ │ │ - 0x0001db44 65206f66 2027656c 656d656e 74272061 e of 'element' a │ │ │ │ - 0x0001db54 7661696c 61626c65 20636f6c 6f72733a vailable colors: │ │ │ │ - 0x0001db64 20626c61 636b2c20 626c7565 2c206379 black, blue, cy │ │ │ │ - 0x0001db74 616e2c20 7265642c 20677265 656e2c20 an, red, green, │ │ │ │ - 0x0001db84 6d616765 6e74612c 2079656c 6c6f772c magenta, yellow, │ │ │ │ - 0x0001db94 20776869 74652061 6e642064 65666175 white and defau │ │ │ │ - 0x0001dba4 6c742077 68696368 20757365 73207468 lt which uses th │ │ │ │ - 0x0001dbb4 65207374 616e6461 72642063 6f6c6f72 e standard color │ │ │ │ - 0x0001dbc4 73206f66 20746865 20746572 6d696e61 s of the termina │ │ │ │ - 0x0001dbd4 6c2e2041 74747262 75746573 20617265 l. Attrbutes are │ │ │ │ - 0x0001dbe4 206f6e65 206f7220 6d6f7265 206f663a one or more of: │ │ │ │ - 0x0001dbf4 20737461 6e646f75 742c2075 6e646572 standout, under │ │ │ │ - 0x0001dc04 6c696e65 2c207265 76657273 652c2062 line, reverse, b │ │ │ │ - 0x0001dc14 6c696e6b 2c206469 6d20616e 6420626f link, dim and bo │ │ │ │ - 0x0001dc24 6c642e20 41766169 6c61626c 6520656c ld. Available el │ │ │ │ - 0x0001dc34 656d656e 74732061 72653a20 6d656e75 ements are: menu │ │ │ │ - 0x0001dc44 6974656d 2c206d65 6e757465 78742c20 item, menutext, │ │ │ │ - 0x0001dc54 70617265 6e746e6f 64652c20 6e6f6465 parentnode, node │ │ │ │ - 0x0001dc64 2c206275 6c6c6574 2c207365 6c656374 , bullet, select │ │ │ │ - 0x0001dc74 65642c20 70617265 6e747365 6c656374 ed, parentselect │ │ │ │ - 0x0001dc84 65642061 6e642062 61636b67 726f756e ed and backgroun │ │ │ │ - 0x0001dc94 642e0000 6175746f 73617665 5f746872 d...autosave_thr │ │ │ │ - 0x0001dca4 6573686f 6c645f6e 6f646573 5f636861 eshold_nodes_cha │ │ │ │ - 0x0001dcb4 6e676564 20300000 6578706f 72745f25 nged 0..export_% │ │ │ │ - 0x0001dcc4 73202573 20256900 6578706f 72745f25 s %s %i.export_% │ │ │ │ - 0x0001dcd4 73202573 00000000 73746174 75732022 s %s....status " │ │ │ │ - 0x0001dce4 72656164 6f6e6c79 206d6f64 652c206e readonly mode, n │ │ │ │ - 0x0001dcf4 6f742077 72697469 6e672074 6f206469 ot writing to di │ │ │ │ - 0x0001dd04 736b220a 00000000 3c3f686e 6220706f sk"........ │ │ │ │ - 0x0001dd74 6e6f6465 2e630000 75736167 653a2025 node.c..usage: % │ │ │ │ - 0x0001dd84 73203c61 74747269 62757465 3e203c76 s ...att_set. │ │ │ │ - 0x0001dda4 6174745f 67657400 6174745f 636c6561 att_get.att_clea │ │ │ │ - 0x0001ddb4 72000000 6174745f 6c697374 00000000 r...att_list.... │ │ │ │ - 0x0001ddc4 6e6f6465 5f647570 6c696361 74650000 node_duplicate.. │ │ │ │ - 0x0001ddd4 75736167 653a2025 73202e2e 2e2e0000 usage: %s ...... │ │ │ │ - 0x0001dde4 6e6f2073 75636820 6d616372 6f206465 no such macro de │ │ │ │ - 0x0001ddf4 66696e65 64202725 73270000 64656669 fined '%s'..defi │ │ │ │ - 0x0001de04 6e650000 6572726f 72206d61 63726f20 ne..error macro │ │ │ │ - 0x0001de14 25732061 6c726561 64792065 78697374 %s already exist │ │ │ │ - 0x0001de24 2c2e2e20 74686973 206d6967 68742074 ,.. this might t │ │ │ │ - 0x0001de34 75726e20 6f757420 6261646c 792c2e2e urn out badly,.. │ │ │ │ - 0x0001de44 20000000 6d616372 6f000000 62726561 ...macro...brea │ │ │ │ - 0x0001de54 6b000000 75736167 653a2025 73203c63 k...usage: %s .scop │ │ │ │ - 0x0001de74 65206c69 6d697420 65786365 65646564 e limit exceeded │ │ │ │ - 0x0001de84 00000000 6261636b 73706163 65000000 ....backspace... │ │ │ │ - 0x0001de94 6572726f 7220696e 2062696e 64696e67 error in binding │ │ │ │ - 0x0001dea4 73202573 20257320 25732025 730a0000 s %s %s %s %s... │ │ │ │ - 0x0001deb4 696e7300 64656c00 72657475 726e0000 ins.del.return.. │ │ │ │ - 0x0001dec4 74616200 65736300 5e737061 63650000 tab.esc.^space.. │ │ │ │ - 0x0001ded4 4b45595f 00000000 454e4400 4241434b KEY_....END.BACK │ │ │ │ - 0x0001dee4 53504143 45000000 3e3c0000 62696e64 SPACE...><..bind │ │ │ │ - 0x0001def4 00000000 3c6b6579 3e203c61 6374696f .... [parameter].. │ │ │ │ - 0x0001df14 42696e64 73207468 65206163 74696f6e Binds the action │ │ │ │ - 0x0001df24 2c20746f 20746865 20737065 63696669 , to the specifi │ │ │ │ - 0x0001df34 6564206b 65792c20 73756273 65717565 ed key, subseque │ │ │ │ - 0x0001df44 6e742061 6374696f 6e73206d 79206265 nt actions my be │ │ │ │ - 0x0001df54 20626f75 6e642062 79207573 696e6720 bound by using │ │ │ │ - 0x0001df64 74686520 76697274 75616c20 6b657920 the virtual key │ │ │ │ - 0x0001df74 272e2e27 20746875 73206368 61696e69 '..' thus chaini │ │ │ │ - 0x0001df84 6e672074 68656d20 746f6765 74686572 ng them together │ │ │ │ - 0x0001df94 20696e74 6f206120 736d616c 6c207363 into a small sc │ │ │ │ - 0x0001dfa4 72697074 2e000000 636f6e74 65787400 ript....context. │ │ │ │ - 0x0001dfb4 3c636f6e 74657874 3e000000 4368616e ...Chan │ │ │ │ - 0x0001dfc4 67657320 636f6e74 6578742c 20636f6e ges context, con │ │ │ │ - 0x0001dfd4 74657874 206d6179 20626520 6f6e6520 text may be one │ │ │ │ - 0x0001dfe4 6f662027 6d61696e 272c2027 6c696e65 of 'main', 'line │ │ │ │ - 0x0001dff4 65646974 272c2027 6e6f6465 65646974 edit', 'nodeedit │ │ │ │ - 0x0001e004 272c2027 636f6e66 69726d27 206f7220 ', 'confirm' or │ │ │ │ - 0x0001e014 616e7920 6f746865 72207573 65726465 any other userde │ │ │ │ - 0x0001e024 66696e65 6420636f 6e746578 742e0000 fined context... │ │ │ │ - 0x0001e034 6b657900 6c656674 00000000 72696768 key.left....righ │ │ │ │ - 0x0001e044 74000000 686f6d65 00000000 66310000 t...home....f1.. │ │ │ │ - 0x0001e054 66320000 66330000 66340000 66350000 f2..f3..f4..f5.. │ │ │ │ - 0x0001e064 66360000 66370000 66380000 66390000 f6..f7..f8..f9.. │ │ │ │ - 0x0001e074 66313000 66313100 66313200 65696300 f10.f11.f12.eic. │ │ │ │ - 0x0001e084 6e706167 65000000 70706167 65000000 npage...ppage... │ │ │ │ - 0x0001e094 656e7465 72000000 6c6c0000 61310000 enter...ll..a1.. │ │ │ │ - 0x0001e0a4 61330000 62320000 63310000 63330000 a3..b2..c1..c3.. │ │ │ │ - 0x0001e0b4 62656700 63616e63 656c0000 636c6f73 beg.cancel..clos │ │ │ │ - 0x0001e0c4 65000000 63726561 74650000 65786974 e...create..exit │ │ │ │ - 0x0001e0d4 00000000 66696e64 00000000 68656c70 ....find....help │ │ │ │ - 0x0001e0e4 00000000 6d61726b 00000000 6d657373 ....mark....mess │ │ │ │ - 0x0001e0f4 61676500 6d6f7665 00000000 6e657874 age.move....next │ │ │ │ - 0x0001e104 00000000 6f70656e 00000000 6f707469 ....open....opti │ │ │ │ - 0x0001e114 6f6e7300 70726576 696f7573 00000000 ons.previous.... │ │ │ │ - 0x0001e124 7265646f 00000000 72656665 72656e63 redo....referenc │ │ │ │ - 0x0001e134 65000000 72656672 65736800 7265706c e...refresh.repl │ │ │ │ - 0x0001e144 61636500 72657374 61727400 72657375 ace.restart.resu │ │ │ │ - 0x0001e154 6d650000 73626567 00000000 7363616e me..sbeg....scan │ │ │ │ - 0x0001e164 63656c00 73636f6d 6d616e64 00000000 cel.scommand.... │ │ │ │ - 0x0001e174 73636f70 79000000 73637265 61746500 scopy...screate. │ │ │ │ - 0x0001e184 73646300 73646c00 73656c65 63740000 sdc.sdl.select.. │ │ │ │ - 0x0001e194 73656f6c 00000000 73657869 74000000 seol....sexit... │ │ │ │ - 0x0001e1a4 7366696e 64000000 7368656c 70000000 sfind...shelp... │ │ │ │ - 0x0001e1b4 73686f6d 65000000 73696300 736c6566 shome...sic.slef │ │ │ │ - 0x0001e1c4 74000000 736d6573 73616765 00000000 t...smessage.... │ │ │ │ - 0x0001e1d4 736d6f76 65000000 736e6578 74000000 smove...snext... │ │ │ │ - 0x0001e1e4 736f7074 696f6e73 00000000 73707265 soptions....spre │ │ │ │ - 0x0001e1f4 76696f75 73000000 73707269 6e740000 vious...sprint.. │ │ │ │ - 0x0001e204 73726564 6f000000 73726570 6c616365 sredo...sreplace │ │ │ │ - 0x0001e214 00000000 73726967 68740000 73727375 ....sright..srsu │ │ │ │ - 0x0001e224 6d650000 73736176 65000000 73737570 me..ssave...ssup │ │ │ │ - 0x0001e234 73656e64 00000000 73756e64 6f000000 send....sundo... │ │ │ │ - 0x0001e244 73757370 656e6400 756e646f 00000000 suspend.undo.... │ │ │ │ - 0x0001e254 5e410000 5e420000 5e430000 5e440000 ^A..^B..^C..^D.. │ │ │ │ - 0x0001e264 5e450000 5e460000 5e470000 6261636b ^E..^F..^G..back │ │ │ │ - 0x0001e274 73706163 65320000 5e4a0000 5e4b0000 space2..^J..^K.. │ │ │ │ - 0x0001e284 5e4c0000 5e4e0000 5e4f0000 5e500000 ^L..^N..^O..^P.. │ │ │ │ - 0x0001e294 5e510000 5e520000 5e530000 5e540000 ^Q..^R..^S..^T.. │ │ │ │ - 0x0001e2a4 5e550000 5e560000 5e570000 5e580000 ^U..^V..^W..^X.. │ │ │ │ - 0x0001e2b4 5e590000 5e5a0000 616e7900 626b696c ^Y..^Z..any.bkil │ │ │ │ - 0x0001e2c4 6c5f776f 72640000 626f7474 6f6d0000 l_word..bottom.. │ │ │ │ - 0x0001e2d4 62736b69 70776f72 64000000 636f6d70 bskipword...comp │ │ │ │ - 0x0001e2e4 6c657465 00000000 636f6e66 69726d00 lete....confirm. │ │ │ │ - 0x0001e2f4 64656c65 74650000 69676e6f 72650000 delete..ignore.. │ │ │ │ - 0x0001e304 6a6f696e 00000000 6b696c6c 5f6c696e join....kill_lin │ │ │ │ - 0x0001e314 65000000 6b696c6c 5f746f5f 626f6c00 e...kill_to_bol. │ │ │ │ - 0x0001e324 6b696c6c 5f746f5f 656f6c00 6b696c6c kill_to_eol.kill │ │ │ │ - 0x0001e334 5f776f72 64000000 70616765 646f776e _word...pagedown │ │ │ │ - 0x0001e344 00000000 70616765 75700000 736b6970 ....pageup..skip │ │ │ │ - 0x0001e354 776f7264 00000000 73706c69 74000000 word....split... │ │ │ │ - 0x0001e364 746f7000 756e626f 756e6400 6d61696e top.unbound.main │ │ │ │ - 0x0001e374 00000000 6e6f6465 65646974 00000000 ....nodeedit.... │ │ │ │ - 0x0001e384 6c696e65 65646974 00000000 61736369 lineedit....asci │ │ │ │ - 0x0001e394 6920696d 706f7274 2c20756e 61626c65 i import, unable │ │ │ │ - 0x0001e3a4 20746f20 6f70656e 20222573 22000000 to open "%s"... │ │ │ │ - 0x0001e3b4 61736369 6920696d 706f7274 2c20696d ascii import, im │ │ │ │ - 0x0001e3c4 706f7274 65642022 25732200 61736369 ported "%s".asci │ │ │ │ - 0x0001e3d4 69206578 706f7274 2c20756e 61626c65 i export, unable │ │ │ │ - 0x0001e3e4 20746f20 6f70656e 20222573 22000000 to open "%s"... │ │ │ │ - 0x0001e3f4 25730a00 61736369 69206578 706f7274 %s..ascii export │ │ │ │ - 0x0001e404 2c207772 6f746520 6f757470 75742074 , wrote output t │ │ │ │ - 0x0001e414 6f202225 73220000 6578706f 72745f61 o "%s"..export_a │ │ │ │ - 0x0001e424 73636969 00000000 696d706f 72745f61 scii....import_a │ │ │ │ - 0x0001e434 73636969 00000000 61736369 695f6d61 scii....ascii_ma │ │ │ │ - 0x0001e444 7267696e 00000000 74686520 6d617267 rgin....the marg │ │ │ │ - 0x0001e454 696e2074 68617420 61736369 69206578 in that ascii ex │ │ │ │ - 0x0001e464 706f7274 20777261 70732061 7420282d port wraps at (- │ │ │ │ - 0x0001e474 313d6e6f 20777261 70290000 73746174 1=no wrap)..stat │ │ │ │ - 0x0001e484 75732027 72656163 68656420 626f7474 us 'reached bott │ │ │ │ - 0x0001e494 6f6d206f 66207472 65652061 6e64205c om of tree and \ │ │ │ │ - 0x0001e4a4 2725735c 27206e6f 7420666f 756e6427 '%s\' not found' │ │ │ │ - 0x0001e4b4 00000000 73746174 75732027 72656163 ....status 'reac │ │ │ │ - 0x0001e4c4 68656420 746f7020 6f662074 72656520 hed top of tree │ │ │ │ - 0x0001e4d4 616e6420 5c272573 5c27206e 6f742066 and \'%s\' not f │ │ │ │ - 0x0001e4e4 6f756e64 27000000 75736167 653a2025 ound'...usage: % │ │ │ │ - 0x0001e4f4 73205b2d 627c2d66 5d203c73 7472696e s [-b|-f] ..search..[-b| │ │ │ │ - 0x0001e514 2d665d20 3c737472 696e673e 00000000 -f] .... │ │ │ │ - 0x0001e524 73656172 63686573 20656974 68657220 searches either │ │ │ │ - 0x0001e534 2d622861 636b7761 72647329 206f7220 -b(ackwards) or │ │ │ │ - 0x0001e544 2d66286f 72776172 64732920 696e2074 -f(orwards) in t │ │ │ │ - 0x0001e554 68652074 72656520 666f7220 74686520 he tree for the │ │ │ │ - 0x0001e564 6e657874 20656e74 72792077 69746820 next entry with │ │ │ │ - 0x0001e574 61207375 62737472 696e6720 6d617463 a substring matc │ │ │ │ - 0x0001e584 68696e67 20746865 20737065 63696669 hing the specifi │ │ │ │ - 0x0001e594 65642073 7472696e 67000000 79657300 ed string...yes. │ │ │ │ - 0x0001e5a4 70657263 656e745f 646f6e65 00000000 percent_done.... │ │ │ │ - 0x0001e5b4 73697a65 00000000 746f6767 6c655f74 size....toggle_t │ │ │ │ - 0x0001e5c4 6f646f00 546f6767 6c657320 76697369 odo.Toggles visi │ │ │ │ - 0x0001e5d4 626c6974 7920616e 64207573 61676520 blity and usage │ │ │ │ - 0x0001e5e4 6f662074 68652063 6865636b 626f7820 of the checkbox │ │ │ │ - 0x0001e5f4 666f7220 74686520 63757272 656e746c for the currentl │ │ │ │ - 0x0001e604 79206163 74697665 20697465 6d2e0000 y active item... │ │ │ │ - 0x0001e614 746f6767 6c655f64 6f6e6500 5f5f5f5f toggle_done.____ │ │ │ │ - 0x0001e624 00000000 444f4e45 00000000 706f7374 ....DONE....post │ │ │ │ - 0x0001e634 73637269 70742065 78706f72 742c2075 script export, u │ │ │ │ - 0x0001e644 6e61626c 6520746f 206f7065 6e202225 nable to open "% │ │ │ │ - 0x0001e654 73220000 25252150 53202525 20616c6c s"..%%!PS %% all │ │ │ │ - 0x0001e664 2066696c 6573206d 75737420 6f70656e files must open │ │ │ │ - 0x0001e674 20776974 68207468 69732068 65616465 with this heade │ │ │ │ - 0x0001e684 720a2525 25254265 67696e52 65736f75 r.%%%%BeginResou │ │ │ │ - 0x0001e694 72636520 6d696e69 64696374 2e70730a rce minidict.ps. │ │ │ │ - 0x0001e6a4 25252525 43726561 746f723a 20627972 %%%%Creator: byr │ │ │ │ - 0x0001e6b4 616d4063 61707065 6c6c612d 61726368 am@cappella-arch │ │ │ │ - 0x0001e6c4 6976652e 636f6d0a 25252525 466f723a ive.com.%%%%For: │ │ │ │ - 0x0001e6d4 20446972 65637420 506f7374 53637269 Direct PostScri │ │ │ │ - 0x0001e6e4 7074204d 61726b2d 75700a25 25252544 pt Mark-up.%%%%D │ │ │ │ - 0x0001e6f4 6174653a 20323420 46656220 32303032 ate: 24 Feb 2002 │ │ │ │ - 0x0001e704 0a252525 25456e64 436f6d6d 656e7473 .%%%%EndComments │ │ │ │ - 0x0001e714 0a2f5f5a 207b202f 64656661 756c7473 ./_Z { /defaults │ │ │ │ - 0x0001e724 20736176 65206465 66207d20 6465660a save def } def. │ │ │ │ - 0x0001e734 2f5a5a20 7b206465 6661756c 74732072 /ZZ { defaults r │ │ │ │ - 0x0001e744 6573746f 7265207d 20646566 0a2f5057 estore } def./PW │ │ │ │ - 0x0001e754 207b202f 70772065 78636820 64656620 { /pw exch def │ │ │ │ - 0x0001e764 7d206465 66203539 35205057 20252520 } def 595 PW %% │ │ │ │ - 0x0001e774 70617065 72207769 6474680a 2f504820 paper width./PH │ │ │ │ - 0x0001e784 7b202f70 68206578 63682064 6566207d { /ph exch def } │ │ │ │ - 0x0001e794 20646566 20383432 20504820 25252070 def 842 PH %% p │ │ │ │ - 0x0001e7a4 61706572 20686569 6768740a 00000000 aper height..... │ │ │ │ - 0x0001e7b4 25252044 65666175 6c74733a 20746d20 %% Defaults: tm │ │ │ │ - 0x0001e7c4 3d207465 78742068 65696768 743a2072 = text height: r │ │ │ │ - 0x0001e7d4 6d203d20 74657874 20776964 74680a2f m = text width./ │ │ │ │ - 0x0001e7e4 464d207b 202f666d 20657863 68206465 FM { /fm exch de │ │ │ │ - 0x0001e7f4 66207d20 64656620 37322046 4d202525 f } def 72 FM %% │ │ │ │ - 0x0001e804 20666f6f 74657220 6d617267 696e0a2f footer margin./ │ │ │ │ - 0x0001e814 544d207b 202f746d 20657863 68206465 TM { /tm exch de │ │ │ │ - 0x0001e824 66207d20 64656620 36383020 544d2025 f } def 680 TM % │ │ │ │ - 0x0001e834 2520746f 70206d61 7267696e 0a2f524d % top margin./RM │ │ │ │ - 0x0001e844 207b202f 726d2065 78636820 64656620 { /rm exch def │ │ │ │ - 0x0001e854 7d206465 66203438 3020524d 20252520 } def 480 RM %% │ │ │ │ - 0x0001e864 72696768 74206d61 7267696e 0a2f424d right margin./BM │ │ │ │ - 0x0001e874 207b202f 626d2065 78636820 64656620 { /bm exch def │ │ │ │ - 0x0001e884 7d206465 66203020 424d2025 2520626f } def 0 BM %% bo │ │ │ │ - 0x0001e894 74746f6d 206d6172 67696e0a 2f4c4d20 ttom margin./LM │ │ │ │ - 0x0001e8a4 7b202f6c 6d206578 63682064 6566207d { /lm exch def } │ │ │ │ - 0x0001e8b4 20646566 2030204c 4d202525 206c6566 def 0 LM %% lef │ │ │ │ - 0x0001e8c4 74206d61 7267696e 0a2f4c47 207b202f t margin./LG { / │ │ │ │ - 0x0001e8d4 6c672065 78636820 64656620 7d206465 lg exch def } de │ │ │ │ - 0x0001e8e4 66203131 204c4720 2525206c 696e6573 f 11 LG %% lines │ │ │ │ - 0x0001e8f4 70616369 6e670a0a 2f504720 7b202f70 pacing../PG { /p │ │ │ │ - 0x0001e904 67206578 63682064 6566207d 20646566 g exch def } def │ │ │ │ - 0x0001e914 20312050 47202525 20666972 7374206e 1 PG %% first n │ │ │ │ - 0x0001e924 756d6265 720a2f6d 61726769 6e73207b umber./margins { │ │ │ │ - 0x0001e934 20363830 20544d20 34383020 524d2030 680 TM 480 RM 0 │ │ │ │ - 0x0001e944 20424d20 30204c4d 207d2064 65660a0a BM 0 LM } def.. │ │ │ │ - 0x0001e954 00000000 2f4d4620 7b092525 20666f6e ..../MF {.%% fon │ │ │ │ - 0x0001e964 746e616d 65206e65 77666f6e 746e616d tname newfontnam │ │ │ │ - 0x0001e974 65202d3e 202d096d 616b6520 61206e65 e -> -.make a ne │ │ │ │ - 0x0001e984 7720656e 636f6465 6420666f 6e74200a w encoded font . │ │ │ │ - 0x0001e994 2f6e6577 666f6e74 6e616d65 20657863 /newfontname exc │ │ │ │ - 0x0001e9a4 68206465 66202f66 6f6e746e 616d6520 h def /fontname │ │ │ │ - 0x0001e9b4 65786368 20646566 202f666f 6e746469 exch def /fontdi │ │ │ │ - 0x0001e9c4 63742066 6f6e746e 616d6520 66696e64 ct fontname find │ │ │ │ - 0x0001e9d4 666f6e74 20646566 202f6e65 77666f6e font def /newfon │ │ │ │ - 0x0001e9e4 7420666f 6e746469 63740a6d 61786c65 t fontdict.maxle │ │ │ │ - 0x0001e9f4 6e677468 20646963 74206465 6620666f ngth dict def fo │ │ │ │ - 0x0001ea04 6e746469 6374207b 20657863 68206475 ntdict { exch du │ │ │ │ - 0x0001ea14 70202f46 49442065 71207b20 706f7020 p /FID eq { pop │ │ │ │ - 0x0001ea24 706f7020 7d207b20 65786368 206e6577 pop } { exch new │ │ │ │ - 0x0001ea34 666f6e74 20332031 0a726f6c 6c207075 font 3 1.roll pu │ │ │ │ - 0x0001ea44 74207d20 6966656c 7365207d 20666f72 t } ifelse } for │ │ │ │ - 0x0001ea54 616c6c20 6e657766 6f6e7420 2f466f6e all newfont /Fon │ │ │ │ - 0x0001ea64 744e616d 65206e65 77666f6e 746e616d tName newfontnam │ │ │ │ - 0x0001ea74 65207075 7420656e 636f6469 6e675f76 e put encoding_v │ │ │ │ - 0x0001ea84 6563746f 720a6c65 6e677468 20323536 ector.length 256 │ │ │ │ - 0x0001ea94 20657120 7b206e65 77666f6e 74202f45 eq { newfont /E │ │ │ │ - 0x0001eaa4 6e636f64 696e6720 656e636f 64696e67 ncoding encoding │ │ │ │ - 0x0001eab4 5f766563 746f7220 70757420 7d206966 _vector put } if │ │ │ │ - 0x0001eac4 206e6577 666f6e74 6e616d65 206e6577 newfontname new │ │ │ │ - 0x0001ead4 666f6e74 0a646566 696e6566 6f6e7420 font.definefont │ │ │ │ - 0x0001eae4 706f7020 7d206465 660a0a00 2f656e63 pop } def.../enc │ │ │ │ - 0x0001eaf4 6f64696e 675f7665 63746f72 205b202f oding_vector [ / │ │ │ │ - 0x0001eb04 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ - 0x0001eb14 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ - 0x0001eb24 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ - 0x0001eb34 74646566 0a092f2e 6e6f7464 65662020 tdef../.notdef │ │ │ │ - 0x0001eb44 2f2e6e6f 74646566 202f2e6e 6f746465 /.notdef /.notde │ │ │ │ - 0x0001eb54 66202f2e 6e6f7464 6566202f 2e6e6f74 f /.notdef /.not │ │ │ │ - 0x0001eb64 64656620 2f2e6e6f 74646566 202f2e6e def /.notdef /.n │ │ │ │ - 0x0001eb74 6f746465 66202f2e 6e6f7464 65660a09 otdef /.notdef.. │ │ │ │ - 0x0001eb84 2f2e6e6f 74646566 20202f2e 6e6f7464 /.notdef /.notd │ │ │ │ - 0x0001eb94 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ - 0x0001eba4 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ - 0x0001ebb4 6e6f7464 6566202f 2e6e6f74 64656620 notdef /.notdef │ │ │ │ - 0x0001ebc4 2f2e6e6f 74646566 0a092f2e 6e6f7464 /.notdef../.notd │ │ │ │ - 0x0001ebd4 65662020 2f2e6e6f 74646566 202f2e6e ef /.notdef /.n │ │ │ │ - 0x0001ebe4 6f746465 66202f2e 6e6f7464 6566202f otdef /.notdef / │ │ │ │ - 0x0001ebf4 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ - 0x0001ec04 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ - 0x0001ec14 65660a09 2f2e6e6f 74646566 20202f2e ef../.notdef /. │ │ │ │ - 0x0001ec24 6e6f7464 6566202f 73706163 65202f65 notdef /space /e │ │ │ │ - 0x0001ec34 78636c61 6d202f71 756f7465 64626c20 xclam /quotedbl │ │ │ │ - 0x0001ec44 2f6e756d 62657273 69676e20 2f646f6c /numbersign /dol │ │ │ │ - 0x0001ec54 6c617220 2f706572 63656e74 0a000000 lar /percent.... │ │ │ │ - 0x0001ec64 2f616d70 65727361 6e642020 2f71756f /ampersand /quo │ │ │ │ - 0x0001ec74 74657269 67687420 2f706172 656e6c65 teright /parenle │ │ │ │ - 0x0001ec84 6674202f 70617265 6e726967 6874202f ft /parenright / │ │ │ │ - 0x0001ec94 61737465 7269736b 202f706c 7573202f asterisk /plus / │ │ │ │ - 0x0001eca4 636f6d6d 61202f68 79706865 6e0a092f comma /hyphen../ │ │ │ │ - 0x0001ecb4 70657269 6f642020 2f736c61 7368202f period /slash / │ │ │ │ - 0x0001ecc4 7a65726f 202f6f6e 65202f74 776f202f zero /one /two / │ │ │ │ - 0x0001ecd4 74687265 65202f66 6f757220 2f666976 three /four /fiv │ │ │ │ - 0x0001ece4 65202f73 69782020 2f736576 656e202f e /six /seven / │ │ │ │ - 0x0001ecf4 65696768 74202f6e 696e650a 092f636f eight /nine../co │ │ │ │ - 0x0001ed04 6c6f6e20 2f73656d 69636f6c 6f6e202f lon /semicolon / │ │ │ │ - 0x0001ed14 6c657373 202f6571 75616c20 2f677265 less /equal /gre │ │ │ │ - 0x0001ed24 61746572 20202f71 75657374 696f6e20 ater /question │ │ │ │ - 0x0001ed34 2f617420 2f41202f 42202f43 202f4420 /at /A /B /C /D │ │ │ │ - 0x0001ed44 2f45202f 4620202f 47202f48 0a092f49 /E /F /G /H../I │ │ │ │ - 0x0001ed54 202f4a20 2f4b202f 4c202f4d 202f4e20 /J /K /L /M /N │ │ │ │ - 0x0001ed64 202f4f20 2f50202f 51202f52 202f5320 /O /P /Q /R /S │ │ │ │ - 0x0001ed74 2f54202f 55202f56 20202f57 202f5820 /T /U /V /W /X │ │ │ │ - 0x0001ed84 2f59202f 5a202f62 7261636b 65746c65 /Y /Z /bracketle │ │ │ │ - 0x0001ed94 6674202f 6261636b 736c6173 680a0000 ft /backslash... │ │ │ │ - 0x0001eda4 2f627261 636b6574 72696768 74202f61 /bracketright /a │ │ │ │ - 0x0001edb4 73636969 63697263 756d2020 2f756e64 sciicircum /und │ │ │ │ - 0x0001edc4 65727363 6f726520 2f71756f 74656c65 erscore /quotele │ │ │ │ - 0x0001edd4 6674202f 61202f62 202f6320 2f64202f ft /a /b /c /d / │ │ │ │ - 0x0001ede4 65202f66 20202f67 202f6820 2f690a09 e /f /g /h /i.. │ │ │ │ - 0x0001edf4 2f6a202f 6b202f6c 202f6d20 2f6e2020 /j /k /l /m /n │ │ │ │ - 0x0001ee04 2f6f202f 70202f71 202f7220 2f73202f /o /p /q /r /s / │ │ │ │ - 0x0001ee14 74202f75 202f7620 202f7720 2f78202f t /u /v /w /x / │ │ │ │ - 0x0001ee24 79202f7a 202f6272 6163656c 65667420 y /z /braceleft │ │ │ │ - 0x0001ee34 2f626172 0a092f62 72616365 72696768 /bar../bracerigh │ │ │ │ - 0x0001ee44 74202f74 696c6465 20202f2e 6e6f7464 t /tilde /.notd │ │ │ │ - 0x0001ee54 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ - 0x0001ee64 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ - 0x0001ee74 6e6f7464 6566202f 2e6e6f74 6465660a notdef /.notdef. │ │ │ │ - 0x0001ee84 00000000 2f2e6e6f 74646566 202f2e6e ..../.notdef /.n │ │ │ │ - 0x0001ee94 6f746465 6620202f 2e6e6f74 64656620 otdef /.notdef │ │ │ │ - 0x0001eea4 2f2e6e6f 74646566 202f2e6e 6f746465 /.notdef /.notde │ │ │ │ - 0x0001eeb4 66202f2e 6e6f7464 6566202f 2e6e6f74 f /.notdef /.not │ │ │ │ - 0x0001eec4 64656620 2f2e6e6f 74646566 0a092f2e def /.notdef../. │ │ │ │ - 0x0001eed4 6e6f7464 6566202f 2e6e6f74 64656620 notdef /.notdef │ │ │ │ - 0x0001eee4 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ - 0x0001eef4 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ - 0x0001ef04 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ - 0x0001ef14 6e6f7464 65660a09 2f2e6e6f 74646566 notdef../.notdef │ │ │ │ - 0x0001ef24 202f2e6e 6f746465 6620202f 2e6e6f74 /.notdef /.not │ │ │ │ - 0x0001ef34 64656620 2f2e6e6f 74646566 202f2e6e def /.notdef /.n │ │ │ │ - 0x0001ef44 6f746465 66202f2e 6e6f7464 6566202f otdef /.notdef / │ │ │ │ - 0x0001ef54 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ - 0x0001ef64 0a092f2e 6e6f7464 6566202f 2e6e6f74 ../.notdef /.not │ │ │ │ - 0x0001ef74 64656620 202f2e6e 6f746465 66202f73 def /.notdef /s │ │ │ │ - 0x0001ef84 70616365 202f6578 636c616d 646f776e pace /exclamdown │ │ │ │ - 0x0001ef94 202f6365 6e74202f 73746572 6c696e67 /cent /sterling │ │ │ │ - 0x0001efa4 202f6375 7272656e 6379202f 79656e0a /currency /yen. │ │ │ │ - 0x0001efb4 00000000 2f62726f 6b656e62 61722020 ..../brokenbar │ │ │ │ - 0x0001efc4 2f736563 74696f6e 202f6469 65726573 /section /dieres │ │ │ │ - 0x0001efd4 6973202f 636f7079 72696768 74202f6f is /copyright /o │ │ │ │ - 0x0001efe4 72646665 6d696e69 6e65202f 6775696c rdfeminine /guil │ │ │ │ - 0x0001eff4 6c656d6f 746c6566 740a092f 6c6f6769 lemotleft../logi │ │ │ │ - 0x0001f004 63616c6e 6f74202f 68797068 656e202f calnot /hyphen / │ │ │ │ - 0x0001f014 72656769 73746572 65642020 2f6d6163 registered /mac │ │ │ │ - 0x0001f024 726f6e20 2f646567 72656520 2f706c75 ron /degree /plu │ │ │ │ - 0x0001f034 736d696e 7573202f 74776f73 75706572 sminus /twosuper │ │ │ │ - 0x0001f044 696f720a 092f7468 72656573 75706572 ior../threesuper │ │ │ │ - 0x0001f054 696f7220 2f616375 7465202f 6d75202f ior /acute /mu / │ │ │ │ - 0x0001f064 70617261 67726170 6820202f 62756c6c paragraph /bull │ │ │ │ - 0x0001f074 6574202f 63656469 6c6c6120 2f6f6e65 et /cedilla /one │ │ │ │ - 0x0001f084 73757065 72696f72 0a092f6f 72646d61 superior../ordma │ │ │ │ - 0x0001f094 7363756c 696e6520 2f677569 6c6c656d sculine /guillem │ │ │ │ - 0x0001f0a4 6f747269 67687420 2f6f6e65 71756172 otright /onequar │ │ │ │ - 0x0001f0b4 74657220 2f6f6e65 68616c66 202f7468 ter /onehalf /th │ │ │ │ - 0x0001f0c4 72656571 75617274 65727320 2f717565 reequarters /que │ │ │ │ - 0x0001f0d4 7374696f 6e646f77 6e0a0000 2f416772 stiondown.../Agr │ │ │ │ - 0x0001f0e4 61766520 2f416163 75746520 2f416369 ave /Aacute /Aci │ │ │ │ - 0x0001f0f4 7263756d 666c6578 202f4174 696c6465 rcumflex /Atilde │ │ │ │ - 0x0001f104 202f4164 69657265 73697320 2f417269 /Adieresis /Ari │ │ │ │ - 0x0001f114 6e67202f 41452020 2f436365 64696c6c ng /AE /Ccedill │ │ │ │ - 0x0001f124 61202f45 67726176 650a092f 45616375 a /Egrave../Eacu │ │ │ │ - 0x0001f134 7465202f 45636972 63756d66 6c657820 te /Ecircumflex │ │ │ │ - 0x0001f144 2f456469 65726573 6973202f 49677261 /Edieresis /Igra │ │ │ │ - 0x0001f154 7665202f 49616375 7465202f 49636972 ve /Iacute /Icir │ │ │ │ - 0x0001f164 63756d66 6c657820 202f4964 69657265 cumflex /Idiere │ │ │ │ - 0x0001f174 73697320 2f457468 0a092f4e 74696c64 sis /Eth../Ntild │ │ │ │ - 0x0001f184 65202f4f 67726176 65202f4f 61637574 e /Ograve /Oacut │ │ │ │ - 0x0001f194 65202f4f 63697263 756d666c 6578202f e /Ocircumflex / │ │ │ │ - 0x0001f1a4 4f74696c 6465202f 4f646965 72657369 Otilde /Odieresi │ │ │ │ - 0x0001f1b4 7320202f 6d756c74 69706c79 202f4f73 s /multiply /Os │ │ │ │ - 0x0001f1c4 6c617368 0a092f55 67726176 65202f55 lash../Ugrave /U │ │ │ │ - 0x0001f1d4 61637574 65202f55 63697263 756d666c acute /Ucircumfl │ │ │ │ - 0x0001f1e4 6578202f 55646965 72657369 73202f59 ex /Udieresis /Y │ │ │ │ - 0x0001f1f4 61637574 65202f54 686f726e 20202f67 acute /Thorn /g │ │ │ │ - 0x0001f204 65726d61 6e64626c 73202f61 67726176 ermandbls /agrav │ │ │ │ - 0x0001f214 650a0000 2f616163 75746520 2f616369 e.../aacute /aci │ │ │ │ - 0x0001f224 7263756d 666c6578 202f6174 696c6465 rcumflex /atilde │ │ │ │ - 0x0001f234 202f6164 69657265 73697320 2f617269 /adieresis /ari │ │ │ │ - 0x0001f244 6e67202f 61652020 2f636365 64696c6c ng /ae /ccedill │ │ │ │ - 0x0001f254 61202f65 67726176 65202f65 61637574 a /egrave /eacut │ │ │ │ - 0x0001f264 650a092f 65636972 63756d66 6c657820 e../ecircumflex │ │ │ │ - 0x0001f274 2f656469 65726573 6973202f 69677261 /edieresis /igra │ │ │ │ - 0x0001f284 7665202f 69616375 7465202f 69636972 ve /iacute /icir │ │ │ │ - 0x0001f294 63756d66 6c657820 202f6964 69657265 cumflex /idiere │ │ │ │ - 0x0001f2a4 73697320 2f657468 202f6e74 696c6465 sis /eth /ntilde │ │ │ │ - 0x0001f2b4 0a092f6f 67726176 65202f6f 61637574 ../ograve /oacut │ │ │ │ - 0x0001f2c4 65202f6f 63697263 756d666c 6578202f e /ocircumflex / │ │ │ │ - 0x0001f2d4 6f74696c 6465202f 6f646965 72657369 otilde /odieresi │ │ │ │ - 0x0001f2e4 7320202f 64697669 6465202f 6f736c61 s /divide /osla │ │ │ │ - 0x0001f2f4 7368202f 75677261 76650a09 2f756163 sh /ugrave../uac │ │ │ │ - 0x0001f304 75746520 2f756369 7263756d 666c6578 ute /ucircumflex │ │ │ │ - 0x0001f314 202f7564 69657265 73697320 2f796163 /udieresis /yac │ │ │ │ - 0x0001f324 75746520 2f74686f 726e2020 2f796469 ute /thorn /ydi │ │ │ │ - 0x0001f334 65726573 6973200a 5d206465 660a0a00 eresis .] def... │ │ │ │ - 0x0001f344 2f54696d 65732d52 6f6d616e 202f5469 /Times-Roman /Ti │ │ │ │ - 0x0001f354 6d65732d 526f6d61 6e2d494c 31204d46 mes-Roman-IL1 MF │ │ │ │ - 0x0001f364 0a2f5469 6d65732d 4974616c 6963202f ./Times-Italic / │ │ │ │ - 0x0001f374 54696d65 732d4974 616c6963 2d494c31 Times-Italic-IL1 │ │ │ │ - 0x0001f384 204d460a 2f54696d 65732d42 6f6c6420 MF./Times-Bold │ │ │ │ - 0x0001f394 2f54696d 65732d42 6f6c642d 494c3120 /Times-Bold-IL1 │ │ │ │ - 0x0001f3a4 4d460a2f 48656c76 65746963 61202f48 MF./Helvetica /H │ │ │ │ - 0x0001f3b4 656c7665 74696361 2d494c31 204d460a elvetica-IL1 MF. │ │ │ │ - 0x0001f3c4 2f48656c 76657469 63612d4f 626c6971 /Helvetica-Obliq │ │ │ │ - 0x0001f3d4 7565202f 48656c76 65746963 612d4f62 ue /Helvetica-Ob │ │ │ │ - 0x0001f3e4 6c697175 652d494c 31204d46 0a2f4865 lique-IL1 MF./He │ │ │ │ - 0x0001f3f4 6c766574 6963612d 426f6c64 202f4865 lvetica-Bold /He │ │ │ │ - 0x0001f404 6c766574 6963612d 426f6c64 2d494c31 lvetica-Bold-IL1 │ │ │ │ - 0x0001f414 204d460a 0a000000 2f746578 74626f78 MF...../textbox │ │ │ │ - 0x0001f424 207b0a6d 61726769 6e732031 3020726f {.margins 10 ro │ │ │ │ - 0x0001f434 6d203132 204c4720 6c6d2074 6d206d6f m 12 LG lm tm mo │ │ │ │ - 0x0001f444 7665746f 207d2064 65660a2f 6d696470 veto } def./midp │ │ │ │ - 0x0001f454 61676520 7b207077 20726d20 73756220 age { pw rm sub │ │ │ │ - 0x0001f464 32206469 7620666d 20747261 6e736c61 2 div fm transla │ │ │ │ - 0x0001f474 74650a74 65787462 6f78206e 756d6265 te.textbox numbe │ │ │ │ - 0x0001f484 72696e67 20313020 73737d20 6465660a ring 10 ss} def. │ │ │ │ - 0x0001f494 2f317570 4134207b 205f5a20 6d696e69 /1upA4 { _Z mini │ │ │ │ - 0x0001f4a4 64696374 20626567 696e0a2f 7031207b dict begin./p1 { │ │ │ │ - 0x0001f4b4 20677361 7665206d 69647061 67650a2f gsave midpage./ │ │ │ │ - 0x0001f4c4 6a756d70 207b2062 6d20746d 20677420 jump { bm tm gt │ │ │ │ - 0x0001f4d4 7b207368 6f777061 67652067 72657374 { showpage grest │ │ │ │ - 0x0001f4e4 6f726520 7031207d 2069660a 7d206465 ore p1 } if.} de │ │ │ │ - 0x0001f4f4 66207d20 64656620 70310a7d 20646566 f } def p1.} def │ │ │ │ - 0x0001f504 0a2f6e65 77706167 65207b20 3130206e ./newpage { 10 n │ │ │ │ - 0x0001f514 65672054 4d20746d 20706f70 206a756d eg TM tm pop jum │ │ │ │ - 0x0001f524 70207d20 6465660a 00000000 25252063 p } def.....%% c │ │ │ │ - 0x0001f534 6c6f7365 2066696c 650a2f63 6c6f7365 lose file./close │ │ │ │ - 0x0001f544 207b2073 686f7770 61676520 67726573 { showpage gres │ │ │ │ - 0x0001f554 746f7265 20636c65 61722065 6e64205a tore clear end Z │ │ │ │ - 0x0001f564 5a207d20 6465660a 2f6d696e 69646963 Z } def./minidic │ │ │ │ - 0x0001f574 74203930 20646963 74206465 66200a6d t 90 dict def .m │ │ │ │ - 0x0001f584 696e6964 69637420 62656769 6e200a2f inidict begin ./ │ │ │ │ - 0x0001f594 6773202f 67736176 65206c6f 61642064 gs /gsave load d │ │ │ │ - 0x0001f5a4 6566200a 2f677220 2f677265 73746f72 ef ./gr /grestor │ │ │ │ - 0x0001f5b4 65206c6f 61642064 6566200a 2f61207b e load def ./a { │ │ │ │ - 0x0001f5c4 20746d20 65786368 20737562 20544d20 tm exch sub TM │ │ │ │ - 0x0001f5d4 6c6d2074 6d206d6f 7665746f 207d2062 lm tm moveto } b │ │ │ │ - 0x0001f5e4 696e6420 6465660a 2f51207b 206c6720 ind def./Q { lg │ │ │ │ - 0x0001f5f4 38206469 76206120 7d206465 660a2f48 8 div a } def./H │ │ │ │ - 0x0001f604 207b206c 67203220 64697620 61207d20 { lg 2 div a } │ │ │ │ - 0x0001f614 6465660a 2f4c207b 206c6720 61207d20 def./L { lg a } │ │ │ │ - 0x0001f624 64656620 0a2f6365 6e747265 207b2064 def ./centre { d │ │ │ │ - 0x0001f634 75702073 7472696e 67776964 74682070 up stringwidth p │ │ │ │ - 0x0001f644 6f702032 20646976 20726d20 32206469 op 2 div rm 2 di │ │ │ │ - 0x0001f654 760a6578 63682073 7562206c 6d206164 v.exch sub lm ad │ │ │ │ - 0x0001f664 6420746d 206d6f76 65746f20 7d206269 d tm moveto } bi │ │ │ │ - 0x0001f674 6e642064 65660a2f 6e756d62 6572696e nd def./numberin │ │ │ │ - 0x0001f684 67207b20 67732072 6d203220 64697620 g { gs rm 2 div │ │ │ │ - 0x0001f694 626d2032 35207375 62206d6f 7665746f bm 25 sub moveto │ │ │ │ - 0x0001f6a4 0a706720 70672031 20616464 20504720 .pg pg 1 add PG │ │ │ │ - 0x0001f6b4 34207374 72696e67 20637673 20372073 4 string cvs 7 s │ │ │ │ - 0x0001f6c4 73207368 6f772067 72207d20 6465660a s show gr } def. │ │ │ │ - 0x0001f6d4 2f66696e 64207b20 73656172 6368207b /find { search { │ │ │ │ - 0x0001f6e4 20706f70 2033202d 3120726f 6c6c2031 pop 3 -1 roll 1 │ │ │ │ - 0x0001f6f4 20616464 20332031 20726f6c 6c207d0a add 3 1 roll }. │ │ │ │ - 0x0001f704 7b20706f 70206578 6974207d 20696665 { pop exit } ife │ │ │ │ - 0x0001f714 6c736520 7d206465 660a0000 2f737061 lse } def.../spa │ │ │ │ - 0x0001f724 6365636f 756e7420 7b203020 65786368 cecount { 0 exch │ │ │ │ - 0x0001f734 20282029 207b2066 696e6420 7d206c6f ( ) { find } lo │ │ │ │ - 0x0001f744 6f70207d 20646566 0a2f746f 6f666172 op } def./toofar │ │ │ │ - 0x0001f754 3f207b20 28202920 73656172 63682070 ? { ( ) search p │ │ │ │ - 0x0001f764 6f702064 75702073 7472696e 67776964 op dup stringwid │ │ │ │ - 0x0001f774 74682070 6f700a63 75727265 6e74706f th pop.currentpo │ │ │ │ - 0x0001f784 696e7420 706f7020 61646420 726d2067 int pop add rm g │ │ │ │ - 0x0001f794 74207d20 62696e64 20646566 0a2f7061 t } bind def./pa │ │ │ │ - 0x0001f7a4 67656a75 6d70207b 206a756d 7020746f gejump { jump to │ │ │ │ - 0x0001f7b4 6f666172 3f207b20 4c206a75 6d702073 ofar? { L jump s │ │ │ │ - 0x0001f7c4 2073207d 0a7b2073 2073207d 20696665 s }.{ s s } ife │ │ │ │ - 0x0001f7d4 6c736520 7d206465 660a0000 2f73202f lse } def.../s / │ │ │ │ - 0x0001f7e4 73686f77 206c6f61 64206465 66202525 show load def %% │ │ │ │ - 0x0001f7f4 200a2f6e 207b2062 6d20746d 20677420 ./n { bm tm gt │ │ │ │ - 0x0001f804 7b206a75 6d702073 204c207d 207b2073 { jump s L } { s │ │ │ │ - 0x0001f814 204c207d 20696665 6c73657d 2062696e L } ifelse} bin │ │ │ │ - 0x0001f824 64206465 660a2f63 207b2063 656e7472 d def./c { centr │ │ │ │ - 0x0001f834 65207320 4c207d20 64656620 0a2f5320 e s L } def ./S │ │ │ │ - 0x0001f844 7b206475 70207370 61636563 6f756e74 { dup spacecount │ │ │ │ - 0x0001f854 207b2070 6167656a 756d7020 7d207265 { pagejump } re │ │ │ │ - 0x0001f864 70656174 20706f70 207d2064 65660a2f peat pop } def./ │ │ │ │ - 0x0001f874 50207b20 53204c20 7d206269 6e642064 P { S L } bind d │ │ │ │ - 0x0001f884 6566200a 2f4a207b 2050207d 20646566 ef ./J { P } def │ │ │ │ - 0x0001f894 200a2f54 207b206c 6d20706f 7020746d ./T { lm pop tm │ │ │ │ - 0x0001f8a4 206d6f76 65746f20 7d206465 66202525 moveto } def %% │ │ │ │ - 0x0001f8b4 20746162 730a2f46 207b2066 696e6466 tabs./F { findf │ │ │ │ - 0x0001f8c4 6f6e7420 65786368 20736361 6c65666f ont exch scalefo │ │ │ │ - 0x0001f8d4 6e742073 6574666f 6e74207d 2062696e nt setfont } bin │ │ │ │ - 0x0001f8e4 64206465 660a2f72 6f6d207b 202f5469 d def./rom { /Ti │ │ │ │ - 0x0001f8f4 6d65732d 526f6d61 6e2d494c 31204620 mes-Roman-IL1 F │ │ │ │ - 0x0001f904 7d206465 660a2f69 74207b20 2f54696d } def./it { /Tim │ │ │ │ - 0x0001f914 65732d49 74616c69 632d494c 31204620 es-Italic-IL1 F │ │ │ │ - 0x0001f924 7d206465 660a2f62 6f6c207b 202f5469 } def./bol { /Ti │ │ │ │ - 0x0001f934 6d65732d 426f6c64 2d494c31 2046207d mes-Bold-IL1 F } │ │ │ │ - 0x0001f944 20646566 0a2f7373 207b202f 48656c76 def./ss { /Helv │ │ │ │ - 0x0001f954 65746963 612d494c 31204620 7d206465 etica-IL1 F } de │ │ │ │ - 0x0001f964 660a2f73 69207b20 2f48656c 76657469 f./si { /Helveti │ │ │ │ - 0x0001f974 63612d4f 626c6971 75652d49 4c31207d ca-Oblique-IL1 } │ │ │ │ - 0x0001f984 20646566 0a2f7362 207b202f 48656c76 def./sb { /Helv │ │ │ │ - 0x0001f994 65746963 612d426f 6c642d49 4c312046 etica-Bold-IL1 F │ │ │ │ - 0x0001f9a4 207d2064 65660a0a 00000000 656e6420 } def......end │ │ │ │ - 0x0001f9b4 25252063 6c6f7365 206d696e 69646963 %% close minidic │ │ │ │ - 0x0001f9c4 743a202a 74686973 20697320 696d706f t: *this is impo │ │ │ │ - 0x0001f9d4 7274616e 742a0a25 25252520 456e6452 rtant*.%%%% EndR │ │ │ │ - 0x0001f9e4 65736f75 7263650a 0a0a0000 25252525 esource.....%%%% │ │ │ │ - 0x0001f9f4 42656769 6e506167 65536574 7570200a BeginPageSetup . │ │ │ │ - 0x0001fa04 31757041 34202525 206f7065 6e207468 1upA4 %% open th │ │ │ │ - 0x0001fa14 65207061 6765200a 25252525 456e6450 e page .%%%%EndP │ │ │ │ - 0x0001fa24 61676553 65747570 200a3020 610a0a25 ageSetup .0 a..% │ │ │ │ - 0x0001fa34 25252542 6567696e 53637269 7074200a %%%BeginScript . │ │ │ │ - 0x0001fa44 31322073 69203020 610a3132 20736220 12 si 0 a.12 sb │ │ │ │ - 0x0001fa54 2028686e 6220706f 73747363 72697074 (hnb postscript │ │ │ │ - 0x0001fa64 20657870 6f727429 20632031 31207373 export) c 11 ss │ │ │ │ - 0x0001fa74 204c0a00 28202920 53203130 20737320 L..( ) S 10 ss │ │ │ │ - 0x0001fa84 2569204c 4d203020 6120285b 25735d25 %i LM 0 a ([%s]% │ │ │ │ - 0x0001fa94 73202920 500a0000 28202920 53203130 s ) P...( ) S 10 │ │ │ │ - 0x0001faa4 20737320 2569204c 4d203020 61202825 ss %i LM 0 a (% │ │ │ │ - 0x0001fab4 73202920 500a0000 20480a00 25252525 s ) P... H..%%%% │ │ │ │ - 0x0001fac4 54726169 6c657220 0a636c6f 73650a25 Trailer .close.% │ │ │ │ - 0x0001fad4 25252545 4f460a00 706f7374 73637269 %%%EOF..postscri │ │ │ │ - 0x0001fae4 70742065 78706f72 742c2073 61766564 pt export, saved │ │ │ │ - 0x0001faf4 206f7574 70757420 746f2022 25732200 output to "%s". │ │ │ │ - 0x0001fb04 6578706f 72745f70 73000000 4578706f export_ps...Expo │ │ │ │ - 0x0001fb14 72747320 74686520 63757272 656e7420 rts the current │ │ │ │ - 0x0001fb24 6e6f6465 2c206974 27732073 69626c69 node, it's sibli │ │ │ │ - 0x0001fb34 6e677320 616e6420 616c6c20 7375626c ngs and all subl │ │ │ │ - 0x0001fb44 6576656c 7320746f 20612070 6f737473 evels to a posts │ │ │ │ - 0x0001fb54 63726970 74206669 6c652073 75697461 cript file suita │ │ │ │ - 0x0001fb64 626c6520 666f7220 7072696e 74696e67 ble for printing │ │ │ │ - 0x0001fb74 00000000 28000000 5c280000 5c290000 ....(...\(..\).. │ │ │ │ - 0x0001fb84 5c333436 00000000 5c333730 00000000 \346....\370.... │ │ │ │ - 0x0001fb94 5c333435 00000000 5c333036 00000000 \345....\306.... │ │ │ │ - 0x0001fba4 5c333330 00000000 5c333035 00000000 \330....\305.... │ │ │ │ - 0x0001fbb4 65786563 20000000 2573203e 202f6465 exec ...%s > /de │ │ │ │ - 0x0001fbc4 762f6e75 6c6c2032 3e263120 26000000 v/null 2>&1 &... │ │ │ │ - 0x0001fbd4 68747470 3a2f2f00 7368656c 6c696e67 http://.shelling │ │ │ │ - 0x0001fbe4 206f7574 3a202573 00000000 6e6f7468 out: %s....noth │ │ │ │ - 0x0001fbf4 696e6720 746f2064 6f000000 73797374 ing to do...syst │ │ │ │ - 0x0001fc04 656d0000 3c636f6d 6d616e64 6c696e65 em.....action..exec │ │ │ │ - 0x0001fc24 75746573 20616e20 65787465 726e616c utes an external │ │ │ │ - 0x0001fc34 20736865 6c6c2061 63636f72 64696e67 shell according │ │ │ │ - 0x0001fc44 20746f20 6e6f6465 20636f6e 74656e74 to node content │ │ │ │ - 0x0001fc54 2c206974 20666972 73742063 6865636b , it first check │ │ │ │ - 0x0001fc64 73207468 65206469 72656374 20636869 s the direct chi │ │ │ │ - 0x0001fc74 6c647265 6e207468 656e2074 68652063 ldren then the c │ │ │ │ - 0x0001fc84 75727265 6e74206e 6f64652e 20496620 urrent node. If │ │ │ │ - 0x0001fc94 69742063 6f6e7461 696e7320 616e2068 it contains an h │ │ │ │ - 0x0001fca4 7474703a 2f2f2075 726c2c20 74686520 ttp:// url, the │ │ │ │ - 0x0001fcb4 636f6d6d 616e6420 64657363 72696265 command describe │ │ │ │ - 0x0001fcc4 6420696e 2062726f 77736572 5f636f6d d in browser_com │ │ │ │ - 0x0001fcd4 6d616e64 20697320 65786563 75746564 mand is executed │ │ │ │ - 0x0001fce4 2c206966 20697420 636f6e74 61696e73 , if it contains │ │ │ │ - 0x0001fcf4 20612027 40272074 68652063 68617261 a '@' the chara │ │ │ │ - 0x0001fd04 63746572 73207375 72726f75 6e64696e cters surroundin │ │ │ │ - 0x0001fd14 67206974 20697320 696e7465 72707265 g it is interpre │ │ │ │ - 0x0001fd24 74656420 61732061 6e206d61 696c2061 ted as an mail a │ │ │ │ - 0x0001fd34 64647265 73732061 6e642074 6865206d ddress and the m │ │ │ │ - 0x0001fd44 61696c5f 636f6d6d 616e6420 69732065 ail_command is e │ │ │ │ - 0x0001fd54 78656375 74656420 616e6420 69662074 xecuted and if t │ │ │ │ - 0x0001fd64 68652064 61746120 73746172 74732077 he data starts w │ │ │ │ - 0x0001fd74 69746820 27657865 63272074 68652072 ith 'exec' the r │ │ │ │ - 0x0001fd84 65737420 6f662074 68652064 61746120 est of the data │ │ │ │ - 0x0001fd94 69732065 78656375 74656420 76657262 is executed verb │ │ │ │ - 0x0001fda4 6174696d 2e000000 7765625f 636f6d6d atim....web_comm │ │ │ │ - 0x0001fdb4 616e6400 436f6d6d 616e6420 65786563 and.Command exec │ │ │ │ - 0x0001fdc4 75746564 20776865 6e206f70 656e696e uted when openin │ │ │ │ - 0x0001fdd4 67207572 6c277320 2a206973 20737562 g url's * is sub │ │ │ │ - 0x0001fde4 73697475 74656420 77697468 20746865 situted with the │ │ │ │ - 0x0001fdf4 2075726c 00000000 6d61696c 5f636f6d url....mail_com │ │ │ │ - 0x0001fe04 6d616e64 00000000 436f6d6d 616e6420 mand....Command │ │ │ │ - 0x0001fe14 65786563 75746564 20776865 6e207365 executed when se │ │ │ │ - 0x0001fe24 6e64696e 67206d61 696c2074 6f206120 nding mail to a │ │ │ │ - 0x0001fe34 6d61696c 61646472 65737320 2a206973 mailaddress * is │ │ │ │ - 0x0001fe44 20737562 73746974 75746564 20776974 substituted wit │ │ │ │ - 0x0001fe54 68207468 65206164 64726573 73000000 h the address... │ │ │ │ - 0x0001fe64 282e2e29 00000000 25732025 73202573 (..)....%s %s %s │ │ │ │ - 0x0001fe74 00000000 6e6f2073 75636820 6e6f6465 ....no such node │ │ │ │ - 0x0001fe84 0a000000 75736167 653a2025 73203c65 ....usage: %s [new suben │ │ │ │ - 0x0001fea4 7472795d 00000000 73706563 69666965 try]....specifie │ │ │ │ - 0x0001feb4 64207061 72656e74 206e6f74 20666f75 d parent not fou │ │ │ │ - 0x0001fec4 6e640000 75736167 653a2025 73203c6e nd..usage: %s ...empt │ │ │ │ - 0x0001fee4 79206e6f 64652061 64646564 0a000000 y node added.... │ │ │ │ - 0x0001fef4 61646400 696e7365 72747320 616e206e add.inserts an n │ │ │ │ - 0x0001ff04 65772065 6e747279 20617420 74686520 ew entry at the │ │ │ │ - 0x0001ff14 63757272 656e7420 706f7369 74696f6e current position │ │ │ │ - 0x0001ff24 00000000 61646463 00000000 3c706172 ....addc.... ... │ │ │ │ - 0x0001ff44 696e7365 72747320 61206e65 7720656e inserts a new en │ │ │ │ - 0x0001ff54 74727920 756e6465 72207468 65206e6f try under the no │ │ │ │ - 0x0001ff64 6465206e 616d6564 20706172 656e742c de named parent, │ │ │ │ - 0x0001ff74 20776974 68207468 65207465 7874206f with the text o │ │ │ │ - 0x0001ff84 67207374 72696e67 00000000 63640000 g string....cd.. │ │ │ │ - 0x0001ff94 3c706174 683e0000 70776400 6563686f ..pwd.echo │ │ │ │ - 0x0001ffa4 65732074 68652063 75727265 6e742070 es the current p │ │ │ │ - 0x0001ffb4 61746800 57656c63 6f6d6520 746f2025 ath.Welcome to % │ │ │ │ - 0x0001ffc4 73202573 0a747970 65203f20 6f722068 s %s.type ? or h │ │ │ │ - 0x0001ffd4 656c7020 666f7220 6d6f7265 20696e66 elp for more inf │ │ │ │ - 0x0001ffe4 6f726d61 74696f6e 0a000000 25733e00 ormation....%s>. │ │ │ │ - 0x0001fff4 636f6d6d 616e646c 696e6520 696e7465 commandline inte │ │ │ │ - 0x00020004 72666163 652c2065 6e746572 20626c61 rface, enter bla │ │ │ │ - 0x00020014 6e6b2063 6f6d6d61 6e642074 6f206361 nk command to ca │ │ │ │ - 0x00020024 6e63656c 00000000 75736167 653a2025 ncel....usage: % │ │ │ │ - 0x00020034 73203c6c 6566747c 72696768 747c7570 s ..usage: % │ │ │ │ - 0x00020054 73203c75 707c646f 776e7c6c 6566747c s ..back │ │ │ │ - 0x00020094 72656375 72736500 726f6f74 00000000 recurse.root.... │ │ │ │ - 0x000200a4 73746174 75732027 6e6f6465 20686173 status 'node has │ │ │ │ - 0x000200b4 20636869 6c647265 6e2c2072 65616c6c children, reall │ │ │ │ - 0x000200c4 79207265 6d6f7665 3f270000 73617665 y remove?'..save │ │ │ │ - 0x000200d4 5f737461 74650000 6d6f7665 6e6f6465 _state..movenode │ │ │ │ - 0x000200e4 00000000 3c75707c 6c656674 7c726967 ........go.. │ │ │ │ - 0x00020104 3c75707c 646f776e 7c6c6566 747c7269 ....chan │ │ │ │ - 0x00020144 67652063 75727265 6e742070 6f736974 ge current posit │ │ │ │ - 0x00020154 696f6e20 696e2074 68652074 72656500 ion in the tree. │ │ │ │ - 0x00020164 6d6f7665 73207468 65206163 74697665 moves the active │ │ │ │ - 0x00020174 20697465 6d20616e 64207468 6520666f item and the fo │ │ │ │ - 0x00020184 6c6c6f77 696e6720 7369626c 696e6773 llowing siblings │ │ │ │ - 0x00020194 206f6e65 206c6576 656c2074 6f207468 one level to th │ │ │ │ - 0x000201a4 65206c65 66740000 6d6f7665 73207468 e left..moves th │ │ │ │ - 0x000201b4 65206163 74697665 20697465 6d20616e e active item an │ │ │ │ - 0x000201c4 64207468 6520666f 6c6c6f77 696e6720 d the following │ │ │ │ - 0x000201d4 7369626c 696e6773 206f6e65 206c6576 siblings one lev │ │ │ │ - 0x000201e4 656c2074 6f207468 65207269 67687400 el to the right. │ │ │ │ - 0x000201f4 72656d6f 76650000 52656d6f 76657320 remove..Removes │ │ │ │ - 0x00020204 74686520 61637469 7665206e 6f64652c the active node, │ │ │ │ - 0x00020214 20696620 69742068 61732063 68696c64 if it has child │ │ │ │ - 0x00020224 72656e20 6120636f 6e666972 6d617469 ren a confirmati │ │ │ │ - 0x00020234 6f6e2064 69616c6f 6720706f 70732075 on dialog pops u │ │ │ │ - 0x00020244 702e0000 636f6d6d 616e646c 696e6500 p...commandline. │ │ │ │ - 0x00020254 496e766f 6b657320 74686520 696e7465 Invokes the inte │ │ │ │ - 0x00020264 72616374 69766520 636f6d6d 616e646c ractive commandl │ │ │ │ - 0x00020274 696e6520 696e2063 75727365 73206d6f ine in curses mo │ │ │ │ - 0x00020284 64652e00 41646473 2061206e 6577206e de..Adds a new n │ │ │ │ - 0x00020294 6f646520 696d6d65 64696174 656c7920 ode immediately │ │ │ │ - 0x000202a4 62656c6f 77207468 65206163 74697665 below the active │ │ │ │ - 0x000202b4 00000000 2d2d636c 65617200 68656c70 ....--clear.help │ │ │ │ - 0x000202c4 74657874 00000000 3c68656c 7020666f text......Defi │ │ │ │ - 0x000202e4 6e657320 74686520 68656c70 74657874 nes the helptext │ │ │ │ - 0x000202f4 20666f72 20746865 20637572 72656e74 for the current │ │ │ │ - 0x00020304 20636f6e 74657874 2c207468 65206368 context, the ch │ │ │ │ - 0x00020314 61726163 74657220 7c20616c 7465726e aracter | altern │ │ │ │ - 0x00020324 61746573 20626574 7765656e 20746865 ates between the │ │ │ │ - 0x00020334 206d656e 75697465 6d20616e 64207468 menuitem and th │ │ │ │ - 0x00020344 65206d65 6e757465 78742073 74796c65 e menutext style │ │ │ │ - 0x00020354 732c207c 7c206973 20746865 20657363 s, || is the esc │ │ │ │ - 0x00020364 61706520 73657175 656e6365 20666f72 ape sequence for │ │ │ │ - 0x00020374 20612073 696e676c 65207069 70652e00 a single pipe.. │ │ │ │ - 0x00020384 73746174 75730000 3c2d637c 2d2d636c status..<-c|--cl │ │ │ │ - 0x00020394 6561727c 6d657373 6167653e 00000000 ear|message>.... │ │ │ │ - 0x000203a4 6563686f 00000000 41646473 20276d65 echo....Adds 'me │ │ │ │ - 0x000203b4 73736167 65272061 73207468 65206e65 ssage' as the ne │ │ │ │ - 0x000203c4 77657374 20737461 74757320 6c696e65 west status line │ │ │ │ - 0x000203d4 2c206966 202d6320 6f72202d 2d636c65 , if -c or --cle │ │ │ │ - 0x000203e4 61722069 73207370 65636966 6965642c ar is specified, │ │ │ │ - 0x000203f4 20616c6c 2070656e 64696e67 20737461 all pending sta │ │ │ │ - 0x00020404 74757320 6d657373 61676573 2077696c tus messages wil │ │ │ │ - 0x00020414 6c206265 20636c65 61726564 206f6666 l be cleared off │ │ │ │ - 0x00020424 20746865 20736372 65656e00 616c6961 the screen.alia │ │ │ │ - 0x00020434 7320666f 72207374 61747573 00000000 s for status.... │ │ │ │ - 0x00020444 7464206e 6f745f70 61727365 64282563 td not_parsed(%c │ │ │ │ - 0x00020454 29000000 25346900 25326925 25000000 )...%4i.%2i%%... │ │ │ │ - 0x00020464 25252569 73000000 25336900 2825692f %%%is...%3i.(%i/ │ │ │ │ - 0x00020474 25692920 00000000 73697a65 3a256920 %i) ....size:%i │ │ │ │ - 0x00020484 615f7369 7a653a25 69202569 25252000 a_size:%i %i%% . │ │ │ │ - 0x00020494 25342e31 66200000 64697370 6c61795f %4.1f ..display_ │ │ │ │ - 0x000204a4 666f726d 61740000 3c666f72 6d617420 format...defines │ │ │ │ - 0x000204c4 686f7720 65616368 206e6f64 65206973 how each node is │ │ │ │ - 0x000204d4 20646973 706c6179 65642c20 74686520 displayed, the │ │ │ │ - 0x000204e4 64697370 6c617920 73747269 6e672073 display string s │ │ │ │ - 0x000204f4 796e7461 78206973 20696e74 65727072 yntax is interpr │ │ │ │ - 0x00020504 65746564 20617320 666f6c6c 6f77733a eted as follows: │ │ │ │ - 0x00020514 20737061 63657320 7475726e 20696e74 spaces turn int │ │ │ │ - 0x00020524 6f207265 616c2073 70616365 732c2069 o real spaces, i │ │ │ │ - 0x00020534 206d6561 6e732069 6e64656e 74617469 means indentati │ │ │ │ - 0x00020544 6f6e2c20 2d206d65 616e7320 62756c6c on, - means bull │ │ │ │ - 0x00020554 65742c20 64206d65 616e7320 74686520 et, d means the │ │ │ │ - 0x00020564 7265616c 20646174 61206f66 20746865 real data of the │ │ │ │ - 0x00020574 206e6f64 652c2078 20697320 61207465 node, x is a te │ │ │ │ - 0x00020584 6d706f72 61727920 706c6163 65686f6c mporary placehol │ │ │ │ - 0x00020594 64657220 666f7220 7570636f 6d696e67 der for upcoming │ │ │ │ - 0x000205a4 20636f6c 756d6e74 79706573 2c2e2028 columntypes,. ( │ │ │ │ - 0x000205b4 666f7220 64656275 6767696e 67206f6e for debugging on │ │ │ │ - 0x000205c4 6c792920 6920616e 64207820 63616e20 ly) i and x can │ │ │ │ - 0x000205d4 74616b65 20616e20 61726775 6d656e74 take an argument │ │ │ │ - 0x000205e4 20737065 63696679 696e6720 686f7720 specifying how │ │ │ │ - 0x000205f4 6d616e79 20636861 72616374 65727320 many characters │ │ │ │ - 0x00020604 77696465 20746865 20666965 6c642073 wide the field s │ │ │ │ - 0x00020614 686f756c 64206265 00000000 62756c6c hould be....bull │ │ │ │ - 0x00020624 65745f6c 65616600 62756c6c 65745f70 et_leaf.bullet_p │ │ │ │ - 0x00020634 6172656e 74000000 62756c6c 65745f70 arent...bullet_p │ │ │ │ - 0x00020644 6172656e 745f6578 70616e64 65640000 arent_expanded.. │ │ │ │ - 0x00020654 62756c6c 65745f74 6f646f5f 70617265 bullet_todo_pare │ │ │ │ - 0x00020664 6e745f75 6e646f6e 65000000 62756c6c nt_undone...bull │ │ │ │ - 0x00020674 65745f74 6f646f5f 70617265 6e745f64 et_todo_parent_d │ │ │ │ - 0x00020684 6f6e6500 62756c6c 65745f74 6f646f5f one.bullet_todo_ │ │ │ │ - 0x00020694 6c656166 5f756e64 6f6e6500 62756c6c leaf_undone.bull │ │ │ │ - 0x000206a4 65745f74 6f646f5f 6c656166 5f646f6e et_todo_leaf_don │ │ │ │ - 0x000206b4 65000000 6578706f 72745f68 6e622025 e...export_hnb % │ │ │ │ - 0x000206c4 737e0000 6175746f 73617665 642c2025 s~..autosaved, % │ │ │ │ - 0x000206d4 69206e6f 64657320 6368616e 6765640a i nodes changed. │ │ │ │ - 0x000206e4 00000000 5b696e63 72656d65 6e745d00 ....[increment]. │ │ │ │ - 0x000206f4 75736564 20696e74 65726e61 6c6c7920 used internally │ │ │ │ - 0x00020704 746f2064 72697665 20746865 20617574 to drive the aut │ │ │ │ - 0x00020714 6f736176 65206675 6e637469 6f6e616c osave functional │ │ │ │ - 0x00020724 6974792c 20666f72 20736576 65726520 ity, for severe │ │ │ │ - 0x00020734 6368616e 6765732c 20706173 73206120 changes, pass a │ │ │ │ - 0x00020744 68696768 206e756d 62657228 31303030 high number(1000 │ │ │ │ - 0x00020754 292c2074 6f206d61 6b652073 75726520 ), to make sure │ │ │ │ - 0x00020764 74686520 72616469 63616c20 6368616e the radical chan │ │ │ │ - 0x00020774 67657320 61726520 73617665 64205f4e ges are saved _N │ │ │ │ - 0x00020784 4f575f2c 206f7468 65727769 73652064 OW_, otherwise d │ │ │ │ - 0x00020794 6f6e2774 20706173 7320616e 20696e63 on't pass an inc │ │ │ │ - 0x000207a4 72656d65 6e740000 6175746f 73617665 rement..autosave │ │ │ │ - 0x000207b4 5f74696d 656f7574 00000000 6e756d62 _timeout....numb │ │ │ │ - 0x000207c4 6572206f 66207469 636b7320 6265666f er of ticks befo │ │ │ │ - 0x000207d4 72652061 75746f73 6176696e 67206166 re autosaving af │ │ │ │ - 0x000207e4 74657220 6368616e 67650000 6175746f ter change..auto │ │ │ │ - 0x000207f4 73617665 5f73796e 63000000 77686574 save_sync...whet │ │ │ │ - 0x00020804 68657220 74686520 66696c65 73797374 her the filesyst │ │ │ │ - 0x00020814 656d2073 686f756c 64206265 2073796e em should be syn │ │ │ │ - 0x00020824 63656420 61667465 72206175 746f7361 ced after autosa │ │ │ │ - 0x00020834 76650000 6175746f 73617665 5f74696d ve..autosave_tim │ │ │ │ - 0x00020844 65720000 6e756d62 6572206f 66207469 er..number of ti │ │ │ │ - 0x00020854 636b7320 73696e63 6520756e 73617665 cks since unsave │ │ │ │ - 0x00020864 64206368 616e6765 00000000 6175746f d change....auto │ │ │ │ - 0x00020874 73617665 5f746872 6573686f 6c640000 save_threshold.. │ │ │ │ - 0x00020884 73617665 20666f72 20657672 65727920 save for evrery │ │ │ │ - 0x00020894 6175746f 73617665 5f746872 6573686f autosave_thresho │ │ │ │ - 0x000208a4 6c64206e 6f646573 20636861 6e676564 ld nodes changed │ │ │ │ - 0x000208b4 00000000 6175746f 73617665 5f746872 ....autosave_thr │ │ │ │ - 0x000208c4 6573686f 6c645f6e 6f646573 5f636861 eshold_nodes_cha │ │ │ │ - 0x000208d4 6e676564 00000000 636f756e 74657220 nged....counter │ │ │ │ - 0x000208e4 666f7220 6e756d62 6572206f 66206368 for number of ch │ │ │ │ - 0x000208f4 616e6765 73207369 6e636520 73617665 anges since save │ │ │ │ - 0x00020904 00000000 75736167 653a2025 73203c6d ....usage: %s .... │ │ │ │ - 0x00020924 25732563 25303269 0a000000 696e7365 %s%c%02i....inse │ │ │ │ - 0x00020934 72745f63 616c0000 3c6d6f6e 74683e20 rt_cal.. │ │ │ │ - 0x00020944 3c796561 723e0000 4a616e75 61727900 ..January. │ │ │ │ - 0x00020954 46656272 75617279 00000000 4d617263 February....Marc │ │ │ │ - 0x00020964 68000000 41707269 6c000000 4d617900 h...April...May. │ │ │ │ - 0x00020974 4a756e65 00000000 4a756c79 00000000 June....July.... │ │ │ │ - 0x00020984 41756775 73740000 53657074 656d6265 August..Septembe │ │ │ │ - 0x00020994 72000000 4f63746f 62657200 4e6f7665 r...October.Nove │ │ │ │ - 0x000209a4 6d626572 00000000 44656365 6d626572 mber....December │ │ │ │ - 0x000209b4 00000000 53756e00 4d6f6e00 54756500 ....Sun.Mon.Tue. │ │ │ │ - 0x000209c4 57656400 54687500 46726900 53617400 Wed.Thu.Fri.Sat. │ │ │ │ - 0x000209d4 20202000 73746174 75732072 65667573 .status refus │ │ │ │ - 0x000209e4 696e6720 746f2072 656d6f76 65206e6f ing to remove no │ │ │ │ - 0x000209f4 64652061 66746572 206a6f69 6e2c2062 de after join, b │ │ │ │ - 0x00020a04 65636175 73652069 74206861 73206368 ecause it has ch │ │ │ │ - 0x00020a14 696c6472 656e0000 496e766f 6b657320 ildren..Invokes │ │ │ │ - 0x00020a24 74686520 6e6f6465 20656469 746f7220 the node editor │ │ │ │ - 0x00020a34 666f7220 74686520 63757272 656e7420 for the current │ │ │ │ - 0x00020a44 6e6f6465 2e000000 77652772 65206e6f node....we're no │ │ │ │ - 0x00020a54 74207768 65726520 77652073 686f756c t where we shoul │ │ │ │ - 0x00020a64 64206265 00000000 53617665 73206120 d be....Saves a │ │ │ │ - 0x00020a74 636f7079 206f6620 74686520 63757272 copy of the curr │ │ │ │ - 0x00020a84 656e7420 74726565 20616e64 2073656c ent tree and sel │ │ │ │ - 0x00020a94 65637465 64206e6f 64652069 6e206d65 ected node in me │ │ │ │ - 0x00020aa4 6d6f7279 00000000 72657374 6f72655f mory....restore_ │ │ │ │ - 0x00020ab4 73746174 65000000 52657374 6f726573 state...Restores │ │ │ │ - 0x00020ac4 20746865 20636f70 79206f66 20746865 the copy of the │ │ │ │ - 0x00020ad4 20747265 65207361 76656420 77697468 tree saved with │ │ │ │ - 0x00020ae4 20736176 655f7374 61746500 62696e61 save_state.bina │ │ │ │ - 0x00020af4 72792069 6d706f72 742c2075 6e61626c ry import, unabl │ │ │ │ - 0x00020b04 6520746f 206f7065 6e202225 73220000 e to open "%s".. │ │ │ │ - 0x00020b14 62696e61 72792069 6d706f72 742c2068 binary import, h │ │ │ │ - 0x00020b24 65616465 72206d69 736d6174 63680000 eader mismatch.. │ │ │ │ - 0x00020b34 62696e61 72792069 6d706f72 74202d20 binary import - │ │ │ │ - 0x00020b44 696d706f 72746564 20222573 22000000 imported "%s"... │ │ │ │ - 0x00020b54 62696e61 72792065 78706f72 742c2075 binary export, u │ │ │ │ - 0x00020b64 6e61626c 6520746f 206f7065 6e202225 nable to open "% │ │ │ │ - 0x00020b74 73220000 62696e61 72792065 78706f72 s"..binary expor │ │ │ │ - 0x00020b84 742c2077 726f7465 20646174 6120746f t, wrote data to │ │ │ │ - 0x00020b94 20222573 22000000 6578706f 72745f62 "%s"...export_b │ │ │ │ - 0x00020ba4 696e6172 79000000 696d706f 72745f62 inary...import_b │ │ │ │ - 0x00020bb4 696e6172 79000000 736f7274 00000000 inary...sort.... │ │ │ │ - 0x00020bc4 5b2d727c 2d617c2d 645d0000 536f7274 [-r|-a|-d]..Sort │ │ │ │ - 0x00020bd4 73207468 65207369 626c696e 6773206f s the siblings o │ │ │ │ - 0x00020be4 66207468 65206375 7272656e 746c7920 f the currently │ │ │ │ - 0x00020bf4 73656c65 63746564 206e6f64 652c2074 selected node, t │ │ │ │ - 0x00020c04 68652077 61792074 6865206e 6f646573 he way the nodes │ │ │ │ - 0x00020c14 20697320 736f7274 65642063 616e2062 is sorted can b │ │ │ │ - 0x00020c24 65207370 65636966 69656420 2d613d61 e specified -a=a │ │ │ │ - 0x00020c34 7363656e 64696e67 202d643d 64657363 scending -d=desc │ │ │ │ - 0x00020c44 656e6469 6e67202d 723d7261 6e646f6d ending -r=random │ │ │ │ - 0x00020c54 28736875 66666c65 00000000 786d6c20 (shuffle....xml │ │ │ │ - 0x00020c64 696d706f 72742c20 756e6162 6c652074 import, unable t │ │ │ │ - 0x00020c74 6f206f70 656e2022 25732200 786d6c20 o open "%s".xml │ │ │ │ - 0x00020c84 696d706f 72742065 72726f72 2c207061 import error, pa │ │ │ │ - 0x00020c94 7273696e 67206f67 20272573 272c206c rsing og '%s', l │ │ │ │ - 0x00020ca4 696e653a 25692025 73000000 3c3f2573 ine:%i %s...........<%s. %s= │ │ │ │ - 0x00020cd4 00000000 3c2f2573 3e000000 2625733b .......&%s; │ │ │ │ - 0x00020ce4 00000000 786d6c20 696d706f 7274202d ....xml import - │ │ │ │ - 0x00020cf4 20696d70 6f727465 64202225 73222025 imported "%s" % │ │ │ │ - 0x00020d04 69206c69 6e657300 20200000 25732573 i lines. ..%s%s │ │ │ │ - 0x00020d14 00000000 20093e00 3c25730a 00000000 .... .>.<%s..... │ │ │ │ - 0x00020d24 786d6c20 6578706f 72742c20 756e6162 xml export, unab │ │ │ │ - 0x00020d34 6c652074 6f206f70 656e2022 25732200 le to open "%s". │ │ │ │ - 0x00020d44 786d6c20 6578706f 72742c20 77726f74 xml export, wrot │ │ │ │ - 0x00020d54 65206461 74612074 6f202225 73220000 e data to "%s".. │ │ │ │ - 0x00020d64 6578706f 72745f78 6d6c0000 696d706f export_xml..impo │ │ │ │ - 0x00020d74 72745f78 6d6c0000 4578706f 72747320 rt_xml..Exports │ │ │ │ - 0x00020d84 74686520 63757272 656e7420 6e6f6465 the current node │ │ │ │ - 0x00020d94 2c206974 27732073 69626c69 6e677320 , it's siblings │ │ │ │ - 0x00020da4 616e6420 616c6c20 7375626c 6576656c and all sublevel │ │ │ │ - 0x00020db4 7320746f 20276669 6c656e61 6d652720 s to 'filename' │ │ │ │ - 0x00020dc4 61732069 66206974 20776173 20786d6c as if it was xml │ │ │ │ - 0x00020dd4 206d6172 6b75702e 286c6f61 6420616e markup.(load an │ │ │ │ - 0x00020de4 20786d6c 2066696c 65207769 74682069 xml file with i │ │ │ │ - 0x00020df4 6d706f72 745f786d 6c206f72 20686e62 mport_xml or hnb │ │ │ │ - 0x00020e04 202d7820 66696c65 2e786d6c 20746f20 -x file.xml to │ │ │ │ - 0x00020e14 73656520 686f7720 69742073 686f756c see how it shoul │ │ │ │ - 0x00020e24 64206265 20696e73 69646520 686e622e d be inside hnb. │ │ │ │ - 0x00020e34 00000000 496d706f 72747320 2766696c ....Imports 'fil │ │ │ │ - 0x00020e44 656e616d 65272061 6e642069 6e736572 ename' and inser │ │ │ │ - 0x00020e54 74732069 74277320 636f6e74 656e7473 ts it's contents │ │ │ │ - 0x00020e64 20617420 74686520 63757272 656e7420 at the current │ │ │ │ - 0x00020e74 6c657665 6c2e0000 786d6c5f 63756464 level...xml_cudd │ │ │ │ - 0x00020e84 6c650000 6a6f696e 20746865 20646174 le..join the dat │ │ │ │ - 0x00020e94 61207769 7468206e 6f646573 20696620 a with nodes if │ │ │ │ - 0x00020ea4 6e6f2074 61677320 77697468 696e2074 no tags within t │ │ │ │ - 0x00020eb4 61670000 25732025 73000000 72656164 ag..%s %s...read │ │ │ │ - 0x00020ec4 6f6e6c79 20666c61 67207365 742c2061 only flag set, a │ │ │ │ - 0x00020ed4 766f6964 696e6720 6368616e 67657300 voiding changes. │ │ │ │ - 0x00020ee4 7370656c 6c000000 5b2d725d 00000000 spell...[-r].... │ │ │ │ - 0x00020ef4 5370656c 6c636865 636b7320 74686520 Spellchecks the │ │ │ │ - 0x00020f04 63757272 656e7420 6e6f6465 2c206f72 current node, or │ │ │ │ - 0x00020f14 20616c6c 20636869 6c647265 6e20616e all children an │ │ │ │ - 0x00020f24 6420666f 6c6c6f77 696e6720 7369626c d following sibl │ │ │ │ - 0x00020f34 696e6773 20726563 75727369 76656c79 ings recursively │ │ │ │ - 0x00020f44 20286966 202d7220 73706563 69666965 (if -r specifie │ │ │ │ - 0x00020f54 64292c20 7573696e 67207468 6520636f d), using the co │ │ │ │ - 0x00020f64 6d6d616e 64206465 66696e65 6420696e mmand defined in │ │ │ │ - 0x00020f74 20277370 656c6c5f 636f6d6d 616e6427 'spell_command' │ │ │ │ - 0x00020f84 00000000 7370656c 6c5f636f 6d6d616e ....spell_comman │ │ │ │ - 0x00020f94 64000000 436f6d6d 616e6420 65786563 d...Command exec │ │ │ │ - 0x00020fa4 75746564 20776865 6e207370 656c6c20 uted when spell │ │ │ │ - 0x00020fb4 63686563 6b696e67 2061206e 6f64652c checking a node, │ │ │ │ - 0x00020fc4 20612074 656d706f 72617279 2066696c a temporary fil │ │ │ │ - 0x00020fd4 65206973 20777269 7474656e 20616e64 e is written and │ │ │ │ - 0x00020fe4 20706173 73656420 61732061 6e206172 passed as an ar │ │ │ │ - 0x00020ff4 67756d65 6e740000 2f746d70 2f686e62 gument../tmp/hnb │ │ │ │ - 0x00021004 2d585858 58585800 00000000 00000000 -XXXXXX......... │ │ │ │ - 0x00021014 00000000 00000000 484f4d45 00000000 ........HOME.... │ │ │ │ - 0x00021024 24484f4d 45206973 206e6f74 20736574 $HOME is not set │ │ │ │ - 0x00021034 2e204578 6974696e 672e0a00 25732f2e . Exiting...%s/. │ │ │ │ - 0x00021044 686e6272 63000000 25732f2e 686e6200 hnbrc...%s/.hnb. │ │ │ │ - 0x00021054 74686520 666f726d 6174206f 66207468 the format of th │ │ │ │ - 0x00021064 65206375 7272656e 74206669 6c650000 e current file.. │ │ │ │ - 0x00021074 72635f66 696c6500 64656661 756c745f rc_file.default_ │ │ │ │ - 0x00021084 64625f66 696c6500 73686f77 70657263 db_file.showperc │ │ │ │ - 0x00021094 656e7400 66697865 64666f63 75730000 ent.fixedfocus.. │ │ │ │ - 0x000210a4 73617665 706f7300 72656164 6f6e6c79 savepos.readonly │ │ │ │ - 0x000210b4 00000000 65736364 656c6179 00000000 ....escdelay.... │ │ │ │ - 0x000210c4 686f7720 6c6f6e67 20646f65 73206375 how long does cu │ │ │ │ - 0x000210d4 72736573 20776169 74206265 666f7265 rses wait before │ │ │ │ - 0x000210e4 20697420 64656369 64657320 45534320 it decides ESC │ │ │ │ - 0x000210f4 69732045 53432061 6e64206e 6f742061 is ESC and not a │ │ │ │ - 0x00021104 20636f64 6564206b 65792073 65717565 coded key seque │ │ │ │ - 0x00021114 6e636500 2320636f 6e666967 75726174 nce.# configurat │ │ │ │ - 0x00021124 696f6e20 66696c65 20666f72 20686e62 ion file for hnb │ │ │ │ - 0x00021134 0a230a23 20557365 20746162 73207768 .#.# Use tabs wh │ │ │ │ - 0x00021144 656e2065 64697469 6e672074 68697320 en editing this │ │ │ │ - 0x00021154 66696c65 2c206f72 20656469 74206974 file, or edit it │ │ │ │ - 0x00021164 20746872 6f756768 20686e62 20776974 through hnb wit │ │ │ │ - 0x00021174 680a2320 22686e62 202d6120 7e2f2e68 h.# "hnb -a ~/.h │ │ │ │ - 0x00021184 6e627263 2220746f 2074616b 65206164 nbrc" to take ad │ │ │ │ - 0x00021194 76616e74 61676520 6f662074 68652069 vantage of the i │ │ │ │ - 0x000211a4 6e64656e 74617469 6f6e2069 6e206974 ndentation in it │ │ │ │ - 0x000211b4 2e0a230a 23205468 65726520 61726520 ..#.# There are │ │ │ │ - 0x000211c4 736f6d65 206d6163 726f7320 77686963 some macros whic │ │ │ │ - 0x000211d4 68206368 616e6765 20652e67 2e207468 h change e.g. th │ │ │ │ - 0x000211e4 65206b65 7962696e 64696e67 73206f72 e keybindings or │ │ │ │ - 0x000211f4 206c6f6f 6b206f66 20686e62 2e0a2320 look of hnb..# │ │ │ │ - 0x00021204 53656172 63682066 6f722022 636f6e66 Search for "conf │ │ │ │ - 0x00021214 69677572 6174696f 6e206d61 63726f22 iguration macro" │ │ │ │ - 0x00021224 20696e20 74686973 2066696c 6520746f in this file to │ │ │ │ - 0x00021234 2066696e 64206d6f 7265206f 75742061 find more out a │ │ │ │ - 0x00021244 626f7574 20746865 6d2e0a23 20506c65 bout them..# Ple │ │ │ │ - 0x00021254 61736520 6e6f7465 20746861 74207468 ase note that th │ │ │ │ - 0x00021264 65736520 6d616372 6f73206d 75737420 ese macros must │ │ │ │ - 0x00021274 62652072 756e2061 66746572 20746865 be run after the │ │ │ │ - 0x00021284 79206861 76652062 65656e20 64656669 y have been defi │ │ │ │ - 0x00021294 6e65642e 0a230a0a 23232323 23207573 ned..#..##### us │ │ │ │ - 0x000212a4 65722069 6e746572 66616365 0a092323 er interface..## │ │ │ │ - 0x000212b4 23232320 64697370 6c617920 666f726d ### display form │ │ │ │ - 0x000212c4 6174202f 2062756c 6c657473 0a090923 at / bullets...# │ │ │ │ - 0x000212d4 0a090923 20646973 706c6179 5f666f72 ...# display_for │ │ │ │ - 0x000212e4 6d61743a 0a090923 0a090923 20202044 mat:...#...# D │ │ │ │ - 0x000212f4 6566696e 696e6720 686f7720 65616368 efining how each │ │ │ │ - 0x00021304 206e6f64 65206973 20646973 706c6179 node is display │ │ │ │ - 0x00021314 65642c20 74686520 64697370 6c617920 ed, the display │ │ │ │ - 0x00021324 73747269 6e670a09 09232020 2073796e string...# syn │ │ │ │ - 0x00021334 74617820 69732069 6e746572 70726574 tax is interpret │ │ │ │ - 0x00021344 65642061 7320666f 6c6c6f77 733a0a09 ed as follows:.. │ │ │ │ - 0x00021354 09230a09 09232020 202d2053 70616365 .#...# - Space │ │ │ │ - 0x00021364 73207475 726e2069 6e746f20 7265616c s turn into real │ │ │ │ - 0x00021374 20737061 6365732c 2069206d 65616e73 spaces, i means │ │ │ │ - 0x00021384 20696e64 656e7461 74696f6e 2c202d0a indentation, -. │ │ │ │ - 0x00021394 09092320 20202020 6d65616e 73206275 ..# means bu │ │ │ │ - 0x000213a4 6c6c6574 2c206420 6d65616e 73207468 llet, d means th │ │ │ │ - 0x000213b4 65207265 616c2064 61746120 6f662074 e real data of t │ │ │ │ - 0x000213c4 6865206e 6f64652c 20782069 730a0909 he node, x is... │ │ │ │ - 0x000213d4 23202020 20206120 74656d70 6f726172 # a temporar │ │ │ │ - 0x000213e4 7920706c 61636568 6f6c6465 7220666f y placeholder fo │ │ │ │ - 0x000213f4 72207570 636f6d69 6e672063 6f6c756d r upcoming colum │ │ │ │ - 0x00021404 6e2d7479 70657320 28666f72 0a090923 n-types (for...# │ │ │ │ - 0x00021414 20202020 20646562 75676769 6e67206f debugging o │ │ │ │ - 0x00021424 6e6c7929 2e0a0909 230a0909 23202020 nly)....#...# │ │ │ │ - 0x00021434 2d206920 616e6420 78206361 6e207461 - i and x can ta │ │ │ │ - 0x00021444 6b652061 6e206172 67756d65 6e742073 ke an argument s │ │ │ │ - 0x00021454 70656369 6679696e 6720686f 77206d61 pecifying how ma │ │ │ │ - 0x00021464 6e790a09 09232020 20202063 68617261 ny...# chara │ │ │ │ - 0x00021474 63746572 73207769 64652074 68652066 cters wide the f │ │ │ │ - 0x00021484 69656c64 2073686f 756c6420 62652e0a ield should be.. │ │ │ │ - 0x00021494 0909230a 09092320 20202d20 556e7469 ..#...# - Unti │ │ │ │ - 0x000214a4 6c206675 72746865 72206665 61747572 l further featur │ │ │ │ - 0x000214b4 65732061 72652061 64646564 2c206f6e es are added, on │ │ │ │ - 0x000214c4 6c792074 6865206d 756c7469 706c6965 ly the multiplie │ │ │ │ - 0x000214d4 720a0909 23202020 20206166 74657220 r...# after │ │ │ │ - 0x000214e4 696e6465 6e746174 696f6e20 61637475 indentation actu │ │ │ │ - 0x000214f4 616c6c79 20646f65 7320736f 6d657468 ally does someth │ │ │ │ - 0x00021504 696e672e 20232069 6e646963 61746573 ing. # indicates │ │ │ │ - 0x00021514 0a090923 20202020 20746865 206e6f64 ...# the nod │ │ │ │ - 0x00021524 65206e75 6d626572 20286163 7475616c e number (actual │ │ │ │ - 0x00021534 6c79206c 696e6520 6e756d62 65722077 ly line number w │ │ │ │ - 0x00021544 68656e20 75736564 20617320 610a0909 hen used as a... │ │ │ │ - 0x00021554 23202020 2020666f 6c64696e 67206564 # folding ed │ │ │ │ - 0x00021564 69746f72 292e0a09 09230a09 09232062 itor)....#...# b │ │ │ │ - 0x00021574 756c6c65 74733a0a 0909230a 09092320 ullets:...#...# │ │ │ │ - 0x00021584 20205768 6174206b 696e6420 6f662062 What kind of b │ │ │ │ - 0x00021594 756c6c65 74732061 72652064 6973706c ullets are displ │ │ │ │ - 0x000215a4 61796564 20626566 6f726520 65616368 ayed before each │ │ │ │ - 0x000215b4 20697465 6d2c0a09 09232020 20706f73 item,...# pos │ │ │ │ - 0x000215c4 7369626c 65206974 656d7320 616e6420 sible items and │ │ │ │ - 0x000215d4 74686569 72206465 6661756c 74207661 their default va │ │ │ │ - 0x000215e4 6c756573 20617265 3a0a0909 230a0909 lues are:...#... │ │ │ │ - 0x000215f4 23202020 2d206275 6c6c6574 5f6c6561 # - bullet_lea │ │ │ │ - 0x00021604 66202020 20202020 20202020 20202020 f │ │ │ │ - 0x00021614 2220202d 220a0909 23202020 2d206275 " -"...# - bu │ │ │ │ - 0x00021624 6c6c6574 5f706172 656e7420 20202020 llet_parent │ │ │ │ - 0x00021634 20202020 20202020 2220202b 220a0909 " +"... │ │ │ │ - 0x00021644 23202020 2d206275 6c6c6574 5f706172 # - bullet_par │ │ │ │ - 0x00021654 656e745f 65787061 6e646564 20202020 ent_expanded │ │ │ │ - 0x00021664 2220202a 220a0909 23202020 2d206275 " *"...# - bu │ │ │ │ - 0x00021674 6c6c6574 5f746f64 6f5f7061 72656e74 llet_todo_parent │ │ │ │ - 0x00021684 5f756e64 6f6e6520 225b205d 220a0909 _undone "[ ]"... │ │ │ │ - 0x00021694 23202020 2d206275 6c6c6574 5f746f64 # - bullet_tod │ │ │ │ - 0x000216a4 6f5f7061 72656e74 5f646f6e 65202020 o_parent_done │ │ │ │ - 0x000216b4 225b585d 220a0909 23202020 2d206275 "[X]"...# - bu │ │ │ │ - 0x000216c4 6c6c6574 5f746f64 6f5f6c65 61665f75 llet_todo_leaf_u │ │ │ │ - 0x000216d4 6e646f6e 65202020 225b205d 220a0909 ndone "[ ]"... │ │ │ │ - 0x000216e4 23202020 2d206275 6c6c6574 5f746f64 # - bullet_tod │ │ │ │ - 0x000216f4 6f5f6c65 61665f64 6f6e6520 20202020 o_leaf_done │ │ │ │ - 0x00021704 225b585d 220a0909 230a0909 23232323 "[X]"...#...#### │ │ │ │ - 0x00021714 23207361 6d706c65 730a0909 09236469 # samples....#di │ │ │ │ - 0x00021724 73706c61 795f666f 726d6174 20226934 splay_format "i4 │ │ │ │ - 0x00021734 2d206422 0a090909 23646973 706c6179 - d"....#display │ │ │ │ - 0x00021744 5f666f72 6d617420 2269322d 64220a09 _format "i2-d".. │ │ │ │ - 0x00021754 09092364 6973706c 61795f66 6f726d61 ..#display_forma │ │ │ │ - 0x00021764 74202223 2069342d 2064220a 09090923 t "# i4- d"....# │ │ │ │ - 0x00021774 64697370 6c61795f 666f726d 61742022 display_format " │ │ │ │ - 0x00021784 2369322d 64220a09 0909230a 09090923 #i2-d"....#....# │ │ │ │ - 0x00021794 62756c6c 65745f70 6172656e 74202020 bullet_parent │ │ │ │ - 0x000217a4 20202020 20202022 20202b22 0a090909 " +".... │ │ │ │ - 0x000217b4 2362756c 6c65745f 70617265 6e742020 #bullet_parent │ │ │ │ - 0x000217c4 20202020 20202020 2220202a 220a0909 " *"... │ │ │ │ - 0x000217d4 09236275 6c6c6574 5f706172 656e7420 .#bullet_parent │ │ │ │ - 0x000217e4 20202020 20202020 20222020 b7220a09 " .".. │ │ │ │ - 0x000217f4 09092362 756c6c65 745f7061 72656e74 ..#bullet_parent │ │ │ │ - 0x00021804 5f657870 616e6465 64202220 202a220a _expanded " *". │ │ │ │ - 0x00021814 09090923 62756c6c 65745f70 6172656e ...#bullet_paren │ │ │ │ - 0x00021824 745f6578 70616e64 65642022 20202b22 t_expanded " +" │ │ │ │ - 0x00021834 0a090909 2362756c 6c65745f 70617265 ....#bullet_pare │ │ │ │ - 0x00021844 6e745f65 7870616e 64656420 222020b7 nt_expanded " . │ │ │ │ - 0x00021854 220a0909 09236275 6c6c6574 5f6c6561 "....#bullet_lea │ │ │ │ - 0x00021864 66202020 20202020 20202020 20222020 f " │ │ │ │ - 0x00021874 2d220a09 09092362 756c6c65 745f6c65 -"....#bullet_le │ │ │ │ - 0x00021884 61662020 20202020 20202020 20202220 af " │ │ │ │ - 0x00021894 202a220a 09090a09 096d6163 726f2064 *"......macro d │ │ │ │ - 0x000218a4 6566696e 65206275 6c6c6574 735f7374 efine bullets_st │ │ │ │ - 0x000218b4 616e6461 72640a09 09090a09 09096469 andard........di │ │ │ │ - 0x000218c4 73706c61 795f666f 726d6174 20226934 splay_format "i4 │ │ │ │ - 0x000218d4 2d206422 0a090909 0a090909 62756c6c - d"........bull │ │ │ │ - 0x000218e4 65745f6c 65616620 20202020 20202020 et_leaf │ │ │ │ - 0x000218f4 20202020 20202220 202d220a 09090962 " -"....b │ │ │ │ - 0x00021904 756c6c65 745f7061 72656e74 20202020 ullet_parent │ │ │ │ - 0x00021914 20202020 20202020 20222020 2b220a09 " +".. │ │ │ │ - 0x00021924 09096275 6c6c6574 5f706172 656e745f ..bullet_parent_ │ │ │ │ - 0x00021934 65787061 6e646564 20202020 2220202a expanded " * │ │ │ │ - 0x00021944 220a0909 0962756c 6c65745f 746f646f "....bullet_todo │ │ │ │ - 0x00021954 5f706172 656e745f 756e646f 6e652022 _parent_undone " │ │ │ │ - 0x00021964 5b205d22 0a090909 62756c6c 65745f74 [ ]"....bullet_t │ │ │ │ - 0x00021974 6f646f5f 70617265 6e745f64 6f6e6520 odo_parent_done │ │ │ │ - 0x00021984 2020225b 585d220a 09090962 756c6c65 "[X]"....bulle │ │ │ │ - 0x00021994 745f746f 646f5f6c 6561665f 756e646f t_todo_leaf_undo │ │ │ │ - 0x000219a4 6e652020 20225b5f 5d220a09 09096275 ne "[_]"....bu │ │ │ │ - 0x000219b4 6c6c6574 5f746f64 6f5f6c65 61665f64 llet_todo_leaf_d │ │ │ │ - 0x000219c4 6f6e6520 20202020 225b585d 220a0909 one "[X]"... │ │ │ │ - 0x000219d4 090a0909 09656e64 0a09090a 09096d61 .....end......ma │ │ │ │ - 0x000219e4 63726f20 64656669 6e652062 756c6c65 cro define bulle │ │ │ │ - 0x000219f4 74735f61 6c746572 6e617465 0a090909 ts_alternate.... │ │ │ │ - 0x00021a04 0a090909 64697370 6c61795f 666f726d ....display_form │ │ │ │ - 0x00021a14 61742022 69322d64 220a0909 090a0909 at "i2-d"....... │ │ │ │ - 0x00021a24 0962756c 6c65745f 6c656166 20202020 .bullet_leaf │ │ │ │ - 0x00021a34 20202020 20202020 20202022 202d220a " -". │ │ │ │ - 0x00021a44 09090962 756c6c65 745f7061 72656e74 ...bullet_parent │ │ │ │ - 0x00021a54 20202020 20202020 20202020 2022202b " + │ │ │ │ - 0x00021a64 220a0909 0962756c 6c65745f 70617265 "....bullet_pare │ │ │ │ - 0x00021a74 6e745f65 7870616e 64656420 20202022 nt_expanded " │ │ │ │ - 0x00021a84 202a220a 09090962 756c6c65 745f746f *"....bullet_to │ │ │ │ - 0x00021a94 646f5f70 6172656e 745f756e 646f6e65 do_parent_undone │ │ │ │ - 0x00021aa4 2022205f 220a0909 0962756c 6c65745f " _"....bullet_ │ │ │ │ - 0x00021ab4 746f646f 5f706172 656e745f 646f6e65 todo_parent_done │ │ │ │ - 0x00021ac4 20202022 2058220a 09090962 756c6c65 " X"....bulle │ │ │ │ - 0x00021ad4 745f746f 646f5f6c 6561665f 756e646f t_todo_leaf_undo │ │ │ │ - 0x00021ae4 6e652020 2022205f 220a0909 0962756c ne " _"....bul │ │ │ │ - 0x00021af4 6c65745f 746f646f 5f6c6561 665f646f let_todo_leaf_do │ │ │ │ - 0x00021b04 6e652020 20202022 2058220a 0909090a ne " X"..... │ │ │ │ - 0x00021b14 09090965 6e640a09 090a0909 23232323 ...end......#### │ │ │ │ - 0x00021b24 2320636f 6e666967 75726174 696f6e20 # configuration │ │ │ │ - 0x00021b34 6d616372 6f202862 756c6c65 7473293a macro (bullets): │ │ │ │ - 0x00021b44 0a090923 0a090923 20546f20 73776974 ...#...# To swit │ │ │ │ - 0x00021b54 63682074 6f207468 6520616c 7465726e ch to the altern │ │ │ │ - 0x00021b64 61746976 65206275 6c6c6574 20736368 ative bullet sch │ │ │ │ - 0x00021b74 656d6520 656e6162 6c650a09 09232022 eme enable...# " │ │ │ │ - 0x00021b84 62756c6c 65745f61 6c746572 6e617465 bullet_alternate │ │ │ │ - 0x00021b94 2220616e 64206469 7361626c 65202262 " and disable "b │ │ │ │ - 0x00021ba4 756c6c65 745f7374 616e6461 7264222e ullet_standard". │ │ │ │ - 0x00021bb4 0a090923 0a09096d 6163726f 2062756c ...#...macro bul │ │ │ │ - 0x00021bc4 6c657473 5f737461 6e646172 640a0909 lets_standard... │ │ │ │ - 0x00021bd4 236d6163 726f2062 756c6c65 74735f61 #macro bullets_a │ │ │ │ - 0x00021be4 6c746572 6e617465 0a09090a 09232323 lternate.....### │ │ │ │ - 0x00021bf4 23232066 69786564 20666f63 75730a09 ## fixed focus.. │ │ │ │ - 0x00021c04 09230a09 0923204c 6f636b20 74686520 .#...# Lock the │ │ │ │ - 0x00021c14 73656c65 6374696f 6e206261 7220746f selection bar to │ │ │ │ - 0x00021c24 20612070 6f736974 696f6e20 312f3320 a position 1/3 │ │ │ │ - 0x00021c34 646f776e 20746865 20736372 65656e2e down the screen. │ │ │ │ - 0x00021c44 0a090923 0a090923 20313d74 7275652c ...#...# 1=true, │ │ │ │ - 0x00021c54 20303d66 616c7365 2e0a0909 230a0909 0=false....#... │ │ │ │ - 0x00021c64 66697865 64666f63 75732022 30220a09 fixedfocus "0".. │ │ │ │ - 0x00021c74 090a2323 23232320 65787465 726e616c ..##### external │ │ │ │ - 0x00021c84 20636f6d 6d616e64 730a0923 23232323 commands..##### │ │ │ │ - 0x00021c94 20687474 703a2f2f 2068616e 646c6572 http:// handler │ │ │ │ - 0x00021ca4 0a090923 0a090923 20576861 7420636f ...#...# What co │ │ │ │ - 0x00021cb4 6d6d616e 64206973 20657865 63757465 mmand is execute │ │ │ │ - 0x00021cc4 64207768 656e2061 20757365 72207761 d when a user wa │ │ │ │ - 0x00021cd4 6e747320 61206163 74696f6e 20706572 nts a action per │ │ │ │ - 0x00021ce4 666f726d 65640a09 0923206f 6e206120 formed...# on a │ │ │ │ - 0x00021cf4 656e7472 7920636f 6e746169 6e696e67 entry containing │ │ │ │ - 0x00021d04 20616e20 55524c2e 0a090923 0a090923 an URL....#...# │ │ │ │ - 0x00021d14 202a2069 73207375 62737469 74757465 * is substitute │ │ │ │ - 0x00021d24 6420666f 72207468 65205552 4c0a0909 d for the URL... │ │ │ │ - 0x00021d34 230a0909 23205468 65205820 6f6e6573 #...# The X ones │ │ │ │ - 0x00021d44 20686176 65207468 65697220 6572726f have their erro │ │ │ │ - 0x00021d54 7220616e 64207374 616e6461 7264206f r and standard o │ │ │ │ - 0x00021d64 75747075 74207265 64697265 63746564 utput redirected │ │ │ │ - 0x00021d74 20746f0a 09092320 6465762f 6e756c6c to...# dev/null │ │ │ │ - 0x00021d84 20616e64 20617265 20707574 20696e74 and are put int │ │ │ │ - 0x00021d94 6f207468 65206261 636b6772 6f756e64 o the background │ │ │ │ - 0x00021da4 20746f20 6b656570 20686e62 2072756e to keep hnb run │ │ │ │ - 0x00021db4 6e696e67 0a090923 20616674 65727761 ning...# afterwa │ │ │ │ - 0x00021dc4 7264732e 0a090923 0a090923 23232323 rds....#...##### │ │ │ │ - 0x00021dd4 2073616d 706c6573 0a090909 23776562 samples....#web │ │ │ │ - 0x00021de4 5f636f6d 6d616e64 20226f70 65726120 _command "opera │ │ │ │ - 0x00021df4 2d72656d 6f746520 276f7065 6e55524c -remote 'openURL │ │ │ │ - 0x00021e04 282a2927 0909093e 202f6465 762f6e75 (*)'...> /dev/nu │ │ │ │ - 0x00021e14 6c6c2032 3e263120 26220a09 09092377 ll 2>&1 &"....#w │ │ │ │ - 0x00021e24 65625f63 6f6d6d61 6e642022 6e657473 eb_command "nets │ │ │ │ - 0x00021e34 63617065 202d7265 6d6f7465 20276f70 cape -remote 'op │ │ │ │ - 0x00021e44 656e5552 4c282a29 2709093e 202f6465 enURL(*)'..> /de │ │ │ │ - 0x00021e54 762f6e75 6c6c2032 3e263120 26220a09 v/null 2>&1 &".. │ │ │ │ - 0x00021e64 09092377 65625f63 6f6d6d61 6e642022 ..#web_command " │ │ │ │ - 0x00021e74 6e657473 63617065 202d7265 6d6f7465 netscape -remote │ │ │ │ - 0x00021e84 20276f70 656e5552 4c282a2c 6e65772d 'openURL(*,new- │ │ │ │ - 0x00021e94 77696e64 6f772927 093e202f 6465762f window)'.> /dev/ │ │ │ │ - 0x00021ea4 6e756c6c 20323e26 31202622 0a090909 null 2>&1 &".... │ │ │ │ - 0x00021eb4 23776562 5f636f6d 6d616e64 20226d6f #web_command "mo │ │ │ │ - 0x00021ec4 7a696c6c 61202d72 656d6f74 6520276f zilla -remote 'o │ │ │ │ - 0x00021ed4 70656e55 524c282a 29270909 3e202f64 penURL(*)'..> /d │ │ │ │ - 0x00021ee4 65762f6e 756c6c20 323e2631 2026220a ev/null 2>&1 &". │ │ │ │ - 0x00021ef4 09090923 7765625f 636f6d6d 616e6420 ...#web_command │ │ │ │ - 0x00021f04 226d6f7a 696c6c61 202d7265 6d6f7465 "mozilla -remote │ │ │ │ - 0x00021f14 20276f70 656e5552 4c282a2c 6e65772d 'openURL(*,new- │ │ │ │ - 0x00021f24 77696e64 6f772927 093e202f 6465762f window)'.> /dev/ │ │ │ │ - 0x00021f34 6e756c6c 20323e26 31202622 0a090909 null 2>&1 &".... │ │ │ │ - 0x00021f44 23776562 5f636f6d 6d616e64 20226b6f #web_command "ko │ │ │ │ - 0x00021f54 6e717565 726f7220 2a090909 093e202f nqueror *....> / │ │ │ │ - 0x00021f64 6465762f 6e756c6c 20323e26 31202622 dev/null 2>&1 &" │ │ │ │ - 0x00021f74 0a090909 23776562 5f636f6d 6d616e64 ....#web_command │ │ │ │ - 0x00021f84 20226761 6c656f6e 202d6e09 09090909 "galeon -n..... │ │ │ │ - 0x00021f94 3e202f64 65762f6e 756c6c20 323e2631 > /dev/null 2>&1 │ │ │ │ - 0x00021fa4 2026220a 09090923 7765625f 636f6d6d &"....#web_comm │ │ │ │ - 0x00021fb4 616e6420 226c796e 78202a22 0a090909 and "lynx *".... │ │ │ │ - 0x00021fc4 23776562 5f636f6d 6d656e64 20227278 #web_commend "rx │ │ │ │ - 0x00021fd4 7674202d 666e2066 69786564 202d7276 vt -fn fixed -rv │ │ │ │ - 0x00021fe4 202b7362 202d6520 77336d20 2a09093e +sb -e w3m *..> │ │ │ │ - 0x00021ff4 202f6465 762f6e75 6c6c2032 3e263120 /dev/null 2>&1 │ │ │ │ - 0x00022004 26220a09 09092377 65625f63 6f6d6d61 &"....#web_comma │ │ │ │ - 0x00022014 6e642022 6f706572 61202d72 656d6f74 nd "opera -remot │ │ │ │ - 0x00022024 6520276f 70656e55 524c282a 2c6e6577 e 'openURL(*,new │ │ │ │ - 0x00022034 2d77696e 646f7729 27093e20 2f646576 -window)'.> /dev │ │ │ │ - 0x00022044 2f6e756c 6c20323e 26312026 220a0909 /null 2>&1 &"... │ │ │ │ - 0x00022054 7765625f 636f6d6d 616e6420 2273656e web_command "sen │ │ │ │ - 0x00022064 7369626c 652d6272 6f777365 72202a22 sible-browser *" │ │ │ │ - 0x00022074 0a09090a 09232323 2323206d 61696c40 .....##### mail@ │ │ │ │ - 0x00022084 68616e64 6c65720a 0909230a 09092320 handler...#...# │ │ │ │ - 0x00022094 57686174 20636f6d 6d616e64 20697320 What command is │ │ │ │ - 0x000220a4 65786563 75746564 20776865 6e206120 executed when a │ │ │ │ - 0x000220b4 75736572 2077616e 74732061 20616374 user wants a act │ │ │ │ - 0x000220c4 696f6e20 70657266 6f726d65 640a0909 ion performed... │ │ │ │ - 0x000220d4 23206f6e 20612065 6e747279 20636f6e # on a entry con │ │ │ │ - 0x000220e4 7461696e 696e6720 61206d61 696c2d61 taining a mail-a │ │ │ │ - 0x000220f4 64647265 73732e0a 0909230a 09092320 ddress....#...# │ │ │ │ - 0x00022104 2a206973 20737562 73746974 75746564 * is substituted │ │ │ │ - 0x00022114 20666f72 20746865 206d6169 6c2d6164 for the mail-ad │ │ │ │ - 0x00022124 64726573 730a0909 230a0909 23232323 dress...#...#### │ │ │ │ - 0x00022134 23207361 6d706c65 730a0909 09236d61 # samples....#ma │ │ │ │ - 0x00022144 696c5f63 6f6d6d61 6e642022 78746572 il_command "xter │ │ │ │ - 0x00022154 6d202d72 76207069 6e65202a 09090909 m -rv pine *.... │ │ │ │ - 0x00022164 3e202f64 65762f6e 756c6c20 323e2631 > /dev/null 2>&1 │ │ │ │ - 0x00022174 2026220a 09090923 6d61696c 5f636f6d &"....#mail_com │ │ │ │ - 0x00022184 6d616e64 20227874 65726d20 2d727620 mand "xterm -rv │ │ │ │ - 0x00022194 2b736220 2d65206d 75747420 2a090909 +sb -e mutt *... │ │ │ │ - 0x000221a4 3e202f64 65762f6e 756c6c20 323e2631 > /dev/null 2>&1 │ │ │ │ - 0x000221b4 2026220a 09090923 6d61696c 5f636f6d &"....#mail_com │ │ │ │ - 0x000221c4 6d616e64 20227069 6e65202a 220a0909 mand "pine *"... │ │ │ │ - 0x000221d4 6d61696c 5f636f6d 6d616e64 20226d75 mail_command "mu │ │ │ │ - 0x000221e4 7474202a 220a0909 0a092323 23232320 tt *".....##### │ │ │ │ - 0x000221f4 7370656c 6c206368 65636b69 6e670a09 spell checking.. │ │ │ │ - 0x00022204 09230a09 09232054 68652073 70656c6c .#...# The spell │ │ │ │ - 0x00022214 2d636865 636b6572 20757365 642e0a09 -checker used... │ │ │ │ - 0x00022224 09230a09 09232323 23232073 616d706c .#...##### sampl │ │ │ │ - 0x00022234 65730a09 09092373 70656c6c 5f636f6d es....#spell_com │ │ │ │ - 0x00022244 6d616e64 20226173 70656c6c 202d6322 mand "aspell -c" │ │ │ │ - 0x00022254 0a090909 23737065 6c6c5f63 6f6d6d61 ....#spell_comma │ │ │ │ - 0x00022264 6e642022 69737065 6c6c202d 78220a09 nd "ispell -x".. │ │ │ │ - 0x00022274 09092373 70656c6c 5f636f6d 6d616e64 ..#spell_command │ │ │ │ - 0x00022284 20226973 70656c6c 202d7820 2d64616d "ispell -x -dam │ │ │ │ - 0x00022294 65726963 616e220a 09090923 7370656c erican"....#spel │ │ │ │ - 0x000222a4 6c5f636f 6d6d616e 64202269 7370656c l_command "ispel │ │ │ │ - 0x000222b4 6c202d78 202d6462 72697469 7368220a l -x -dbritish". │ │ │ │ - 0x000222c4 09090923 7370656c 6c5f636f 6d6d616e ...#spell_comman │ │ │ │ - 0x000222d4 64202269 7370656c 6c202d78 202d6462 d "ispell -x -db │ │ │ │ - 0x000222e4 6f6b6de5 6c220a09 09092373 70656c6c okm.l"....#spell │ │ │ │ - 0x000222f4 5f636f6d 6d616e64 20226973 70656c6c _command "ispell │ │ │ │ - 0x00022304 202d7820 2d646e79 6e6f7273 6b220a09 -x -dnynorsk".. │ │ │ │ - 0x00022314 09737065 6c6c5f63 6f6d6d61 6e642022 .spell_command " │ │ │ │ - 0x00022324 69737065 6c6c202d 78220a09 090a2323 ispell -x"....## │ │ │ │ - 0x00022334 23232320 66696c65 20666f72 6d617473 ### file formats │ │ │ │ - 0x00022344 0a092323 23232320 44656661 756c7420 ..##### Default │ │ │ │ - 0x00022354 466f726d 61740a09 09230a09 09232068 Format...#...# h │ │ │ │ - 0x00022364 6e622c20 6f706d6c 2c20786d 6c2c2061 nb, opml, xml, a │ │ │ │ - 0x00022374 73636969 20206172 6520706f 73736962 scii are possib │ │ │ │ - 0x00022384 6c652063 686f6963 65730a09 09230a09 le choices...#.. │ │ │ │ - 0x00022394 09666f72 6d617420 22686e62 220a0909 .format "hnb"... │ │ │ │ - 0x000223a4 0a092323 23232320 52656d65 6d626572 ..##### Remember │ │ │ │ - 0x000223b4 20637572 72656e74 20706f73 6974696f current positio │ │ │ │ - 0x000223c4 6e20696e 20747265 650a0909 230a0909 n in tree...#... │ │ │ │ - 0x000223d4 23205768 65746865 7220686e 62207265 # Whether hnb re │ │ │ │ - 0x000223e4 6d656d62 65727320 74686520 63757272 members the curr │ │ │ │ - 0x000223f4 656e7420 706f7369 74696f6e 20696e20 ent position in │ │ │ │ - 0x00022404 61206669 6c650a09 09232028 63757272 a file...# (curr │ │ │ │ - 0x00022414 656e746c 79207375 70706f72 74656420 ently supported │ │ │ │ - 0x00022424 62792074 68652068 6e622044 5444206f by the hnb DTD o │ │ │ │ - 0x00022434 6e6c792c 20627574 206d6967 68742065 nly, but might e │ │ │ │ - 0x00022444 6173696c 790a0909 23206265 20657874 asily...# be ext │ │ │ │ - 0x00022454 656e6465 64207369 6e636520 69742066 ended since it f │ │ │ │ - 0x00022464 616b6573 20697420 77697468 20612058 akes it with a X │ │ │ │ - 0x00022474 4d4c2063 6f6d6d65 6e74292e 0a090923 ML comment)....# │ │ │ │ - 0x00022484 0a090923 20313d74 7275652c 20303d66 ...# 1=true, 0=f │ │ │ │ - 0x00022494 616c7365 2e0a0909 230a0909 73617665 alse....#...save │ │ │ │ - 0x000224a4 706f7309 2231220a 09090a09 23232323 pos."1".....#### │ │ │ │ - 0x000224b4 2320584d 4c20666f 726d6174 0a090923 # XML format...# │ │ │ │ - 0x000224c4 23232323 20584d4c 20437564 646c696e #### XML Cuddlin │ │ │ │ - 0x000224d4 670a0909 09230a09 09092320 5768656e g....#....# When │ │ │ │ - 0x000224e4 206c6f61 64696e67 20786d6c 2066696c loading xml fil │ │ │ │ - 0x000224f4 65732c20 73686f75 6c642064 61746120 es, should data │ │ │ │ - 0x00022504 62652061 6c6c6f77 6564206f 6e0a0909 be allowed on... │ │ │ │ - 0x00022514 09232074 68652073 616d6520 6c696e65 .# the same line │ │ │ │ - 0x00022524 20617320 74616773 3f0a0909 09230a09 as tags?....#.. │ │ │ │ - 0x00022534 0909786d 6c5f6375 64646c65 20223022 ..xml_cuddle "0" │ │ │ │ - 0x00022544 0a090909 0a092323 23232320 4175746f ......##### Auto │ │ │ │ - 0x00022554 73617665 0a090923 0a090923 20576865 save...#...# Whe │ │ │ │ - 0x00022564 6e206e6f 6465735f 6368616e 67656420 n nodes_changed │ │ │ │ - 0x00022574 72656163 68657320 61626f76 65207468 reaches above th │ │ │ │ - 0x00022584 72657368 6f6c642c 20696e76 6f6b650a reshold, invoke. │ │ │ │ - 0x00022594 09092320 6175746f 73617665 2e0a0909 ..# autosave.... │ │ │ │ - 0x000225a4 230a0909 6175746f 73617665 5f746872 #...autosave_thr │ │ │ │ - 0x000225b4 6573686f 6c642022 3135220a 09096175 eshold "15"...au │ │ │ │ - 0x000225c4 746f7361 76655f74 68726573 686f6c64 tosave_threshold │ │ │ │ - 0x000225d4 5f6e6f64 65735f63 68616e67 65642022 _nodes_changed " │ │ │ │ - 0x000225e4 30220a09 090a0909 230a0909 23204966 0"......#...# If │ │ │ │ - 0x000225f4 20636861 6e676520 68617320 6f636375 change has occu │ │ │ │ - 0x00022604 72726564 20627574 20697320 6c657373 rred but is less │ │ │ │ - 0x00022614 20746861 6e207468 72657368 6f6c642c than threshold, │ │ │ │ - 0x00022624 20736176 65207768 656e0a09 0923206e save when...# n │ │ │ │ - 0x00022634 756d6265 72206f66 20227469 636b7322 umber of "ticks" │ │ │ │ - 0x00022644 2f6b6579 70726573 7365732c 20696e76 /keypresses, inv │ │ │ │ - 0x00022654 6f6b6520 6175746f 73617665 2e0a0909 oke autosave.... │ │ │ │ - 0x00022664 230a0909 6175746f 73617665 5f74696d #...autosave_tim │ │ │ │ - 0x00022674 656f7574 20202020 22353022 0a090961 eout "50"...a │ │ │ │ - 0x00022684 75746f73 6176655f 74696d65 72202020 utosave_timer │ │ │ │ - 0x00022694 20202230 220a0909 0a232323 23232043 "0"....##### C │ │ │ │ - 0x000226a4 6f6c6f72 2f737479 6c650a09 230a0923 olor/style..#..# │ │ │ │ - 0x000226b4 20436f6c 6f722073 6368656d 6520636f Color scheme co │ │ │ │ - 0x000226c4 6e666967 75726174 696f6e2c 2073796e nfiguration, syn │ │ │ │ - 0x000226d4 74617820 69733a0a 09230a09 23202273 tax is:..#..# "s │ │ │ │ - 0x000226e4 74796c65 203c6974 656d3e20 203c666f tyle "..# │ │ │ │ - 0x00022724 0a092320 4c656761 6c206974 656d7320 ..# Legal items │ │ │ │ - 0x00022734 61726520 73686f77 6e206265 6c6f772e are shown below. │ │ │ │ - 0x00022744 0a09230a 09232043 6f6c6f72 73206172 ..#..# Colors ar │ │ │ │ - 0x00022754 653a2062 6c75652c 20637961 6e2c2067 e: blue, cyan, g │ │ │ │ - 0x00022764 7265656e 2c207265 642c206d 6167656e reen, red, magen │ │ │ │ - 0x00022774 74612c20 79656c6c 6f772c20 626c6163 ta, yellow, blac │ │ │ │ - 0x00022784 6b20616e 64207768 6974652e 0a09230a k and white...#. │ │ │ │ - 0x00022794 09232041 74747269 62757465 73206172 .# Attributes ar │ │ │ │ - 0x000227a4 653a206e 6f726d61 6c2c2072 65766572 e: normal, rever │ │ │ │ - 0x000227b4 73652c20 626f6c64 20616e64 20756e64 se, bold and und │ │ │ │ - 0x000227c4 65726c69 6e652e0a 09230a09 0a096d61 erline...#....ma │ │ │ │ - 0x000227d4 63726f20 64656669 6e652027 7374796c cro define 'styl │ │ │ │ - 0x000227e4 655f7374 616e6461 72642709 0a090973 e_standard'....s │ │ │ │ - 0x000227f4 74796c65 206d656e 75697465 6d202020 tyle menuitem │ │ │ │ - 0x00022804 20202020 64656661 756c742f 64656661 default/defa │ │ │ │ - 0x00022814 756c7420 72657665 7273650a 09097374 ult reverse...st │ │ │ │ - 0x00022824 796c6520 6d656e75 74657874 20202020 yle menutext │ │ │ │ - 0x00022834 20202063 79616e2f 64656661 756c7420 cyan/default │ │ │ │ - 0x00022844 2020206e 6f726d61 6c0a0909 7374796c normal...styl │ │ │ │ - 0x00022854 65207061 72656e74 6e6f6465 20202020 e parentnode │ │ │ │ - 0x00022864 20646566 61756c74 2f646566 61756c74 default/default │ │ │ │ - 0x00022874 20626f6c 640a0909 7374796c 65206e6f bold...style no │ │ │ │ - 0x00022884 64652020 20202020 20202020 20646566 de def │ │ │ │ - 0x00022894 61756c74 2f646566 61756c74 206e6f72 ault/default nor │ │ │ │ - 0x000228a4 6d616c0a 09097374 796c6520 62756c6c mal...style bull │ │ │ │ - 0x000228b4 65742020 20202020 20202063 79616e2f et cyan/ │ │ │ │ - 0x000228c4 64656661 756c7420 2020206e 6f726d61 default norma │ │ │ │ - 0x000228d4 6c0a0909 7374796c 65207365 6c656374 l...style select │ │ │ │ - 0x000228e4 65642020 20202020 2079656c 6c6f772f ed yellow/ │ │ │ │ - 0x000228f4 72656420 20202020 20626f6c 640a0909 red bold... │ │ │ │ - 0x00022904 7374796c 65207061 72656e74 73656c65 style parentsele │ │ │ │ - 0x00022914 63746564 2079656c 6c6f772f 72656420 cted yellow/red │ │ │ │ - 0x00022924 20202020 20626f6c 640a0909 7374796c bold...styl │ │ │ │ - 0x00022934 65206261 636b6772 6f756e64 20202020 e background │ │ │ │ - 0x00022944 20646566 61756c74 2f646566 61756c74 default/default │ │ │ │ - 0x00022954 206e6f72 6d616c0a 0909656e 640a096d normal...end..m │ │ │ │ - 0x00022964 6163726f 20646566 696e6520 27737479 acro define 'sty │ │ │ │ - 0x00022974 6c655f61 6c746572 6e617465 27090a09 le_alternate'... │ │ │ │ - 0x00022984 09737479 6c65206d 656e7569 74656d20 .style menuitem │ │ │ │ - 0x00022994 20202020 20207265 642f6465 6661756c red/defaul │ │ │ │ - 0x000229a4 74202020 20206e6f 726d616c 0a090973 t normal...s │ │ │ │ - 0x000229b4 74796c65 206d656e 75746578 74202020 tyle menutext │ │ │ │ - 0x000229c4 20202020 64656661 756c742f 64656661 default/defa │ │ │ │ - 0x000229d4 756c7420 6e6f726d 616c0a09 09737479 ult normal...sty │ │ │ │ - 0x000229e4 6c652070 6172656e 746e6f64 65202020 le parentnode │ │ │ │ - 0x000229f4 20206465 6661756c 742f6465 6661756c default/defaul │ │ │ │ - 0x00022a04 7420626f 6c640a09 09737479 6c65206e t bold...style n │ │ │ │ - 0x00022a14 6f646520 20202020 20202020 20206465 ode de │ │ │ │ - 0x00022a24 6661756c 742f6465 6661756c 74206e6f fault/default no │ │ │ │ - 0x00022a34 726d616c 0a090973 74796c65 2062756c rmal...style bul │ │ │ │ - 0x00022a44 6c657420 20202020 20202020 79656c6c let yell │ │ │ │ - 0x00022a54 6f772f64 65666175 6c742020 20206e6f ow/default no │ │ │ │ - 0x00022a64 726d616c 0a090973 74796c65 2073656c rmal...style sel │ │ │ │ - 0x00022a74 65637465 64202020 20202020 79656c6c ected yell │ │ │ │ - 0x00022a84 6f772f62 6c756520 20202020 206e6f72 ow/blue nor │ │ │ │ - 0x00022a94 6d616c0a 09097374 796c6520 70617265 mal...style pare │ │ │ │ - 0x00022aa4 6e747365 6c656374 65642079 656c6c6f ntselected yello │ │ │ │ - 0x00022ab4 772f626c 75652020 20202020 626f6c64 w/blue bold │ │ │ │ - 0x00022ac4 0a090973 74796c65 20626163 6b67726f ...style backgro │ │ │ │ - 0x00022ad4 756e6420 20202020 64656661 756c742f und default/ │ │ │ │ - 0x00022ae4 64656661 756c7420 6e6f726d 616c0a09 default normal.. │ │ │ │ - 0x00022af4 09656e64 0a090a09 23232323 2320636f .end....##### co │ │ │ │ - 0x00022b04 6e666967 75726174 696f6e20 6d616372 nfiguration macr │ │ │ │ - 0x00022b14 6f202863 6f6c6f72 20736368 656d6529 o (color scheme) │ │ │ │ - 0x00022b24 3a0a0923 0a092320 546f2073 77697463 :..#..# To switc │ │ │ │ - 0x00022b34 6820746f 20746865 20616c74 65726e61 h to the alterna │ │ │ │ - 0x00022b44 74697665 20636f6c 6f722073 6368656d tive color schem │ │ │ │ - 0x00022b54 6520656e 61626c65 0a092320 22737479 e enable..# "sty │ │ │ │ - 0x00022b64 6c655f61 6c746572 6e617465 2220616e le_alternate" an │ │ │ │ - 0x00022b74 64206469 7361626c 65202273 74796c65 d disable "style │ │ │ │ - 0x00022b84 5f737461 6e646172 64222e0a 09230a09 _standard"...#.. │ │ │ │ - 0x00022b94 6d616372 6f207374 796c655f 7374616e macro style_stan │ │ │ │ - 0x00022ba4 64617264 0a09236d 6163726f 20737479 dard..#macro sty │ │ │ │ - 0x00022bb4 6c655f61 6c746572 6e617465 0a090a23 le_alternate...# │ │ │ │ - 0x00022bc4 23232323 206b6579 2d62696e 64696e67 #### key-binding │ │ │ │ - 0x00022bd4 730a0923 0a092320 53796e74 61783a0a s..#..# Syntax:. │ │ │ │ - 0x00022be4 09232020 20226269 6e64203c 73636f70 .# "bind │ │ │ │ - 0x00022c04 203c6b65 793e2020 203c6163 74696f6e "..#..# Multipl │ │ │ │ - 0x00022c24 65206163 74696f6e 73206361 6e206265 e actions can be │ │ │ │ - 0x00022c34 20636861 696e6564 20746f67 65746865 chained togethe │ │ │ │ - 0x00022c44 72206279 20757369 6e672074 68652076 r by using the v │ │ │ │ - 0x00022c54 69727475 616c206b 65790a09 2320222e irtual key..# ". │ │ │ │ - 0x00022c64 2e222061 73207468 6520666f 6c6c6f77 ." as the follow │ │ │ │ - 0x00022c74 696e6720 6b65792d 62696e64 696e672e ing key-binding. │ │ │ │ - 0x00022c84 0a09230a 09232323 23232323 23232323 ..#..########### │ │ │ │ - 0x00022c94 23232323 23232323 23232323 23232323 ################ │ │ │ │ - 0x00022ca4 23232323 23232323 23232323 23232323 ################ │ │ │ │ - 0x00022cb4 23232323 2323230a 090a0963 6f6e7465 #######....conte │ │ │ │ - 0x00022cc4 7874206d 61696e0a 09096865 6c707465 xt main...helpte │ │ │ │ - 0x00022cd4 78742022 4553437c 206d656e 75207c7c xt "ESC| menu || │ │ │ │ - 0x00022ce4 207c4632 7c207361 7665207c 7c207c46 |F2| save || |F │ │ │ │ - 0x00022cf4 357c2063 6f6d6d61 6e646c69 6e65207c 5| commandline | │ │ │ │ - 0x00022d04 7c207c72 65747572 6e7c2065 64697420 | |return| edit │ │ │ │ - 0x00022d14 7c0a0909 62696e64 20663120 27737461 |...bind f1 'sta │ │ │ │ - 0x00022d24 74757320 2254616b 65206120 6c6f6f6b tus "Take a look │ │ │ │ - 0x00022d34 20617420 7e2f2e68 6e627263 20746f20 at ~/.hnbrc to │ │ │ │ - 0x00022d44 63686563 6b206f75 74207468 6520636f check out the co │ │ │ │ - 0x00022d54 6e666967 75726174 696f6e22 270a0909 nfiguration"'... │ │ │ │ - 0x00022d64 62696e64 202e2e20 27737461 74757320 bind .. 'status │ │ │ │ - 0x00022d74 22746865 72652079 6f752077 696c6c20 "there you will │ │ │ │ - 0x00022d84 616c736f 2066696e 64206465 7461696c also find detail │ │ │ │ - 0x00022d94 73206162 6f757420 74686520 61766169 s about the avai │ │ │ │ - 0x00022da4 6c61626c 65206b65 7962696e 64696e67 lable keybinding │ │ │ │ - 0x00022db4 732e2227 0a090962 696e6420 2e2e2027 s."'...bind .. ' │ │ │ │ - 0x00022dc4 73746174 75732022 706c6561 73652066 status "please f │ │ │ │ - 0x00022dd4 65656c20 66726565 20746f20 636f6e74 eel free to cont │ │ │ │ - 0x00022de4 72696275 7465206d 6f726520 75736566 ribute more usef │ │ │ │ - 0x00022df4 756c206b 65796269 6e64696e 67732061 ul keybindings a │ │ │ │ - 0x00022e04 6e642068 656c7074 65787473 2e2e2e22 nd helptexts..." │ │ │ │ - 0x00022e14 270a0909 0a090962 696e6420 65736320 '......bind esc │ │ │ │ - 0x00022e24 6d656e75 0a090962 696e6420 5e512027 menu...bind ^Q ' │ │ │ │ - 0x00022e34 636f6e74 65787420 71756974 73617665 context quitsave │ │ │ │ - 0x00022e44 270a0909 0a090962 696e6420 66352027 '......bind f5 ' │ │ │ │ - 0x00022e54 636f6d6d 616e646c 696e6527 0a090962 commandline'...b │ │ │ │ - 0x00022e64 696e6420 2e2e2027 73746174 7573202d ind .. 'status - │ │ │ │ - 0x00022e74 2d636c65 6172270a 09090a09 0962696e -clear'......bin │ │ │ │ - 0x00022e84 64206636 20276d61 63726f20 6d5f7370 d f6 'macro m_sp │ │ │ │ - 0x00022e94 656c6c63 6865636b 270a0909 096d6163 ellcheck'....mac │ │ │ │ - 0x00022ea4 726f2064 6566696e 65206d5f 7370656c ro define m_spel │ │ │ │ - 0x00022eb4 6c636865 636b0a09 09090963 6f6e7465 lcheck.....conte │ │ │ │ - 0x00022ec4 78742073 70656c6c 63686563 6b0a0909 xt spellcheck... │ │ │ │ - 0x00022ed4 09097361 76655f73 74617465 0a090909 ..save_state.... │ │ │ │ - 0x00022ee4 09737065 6c6c0a09 0909656e 640a0909 .spell....end... │ │ │ │ - 0x00022ef4 0a090962 696e6420 5e452027 636f6e74 ...bind ^E 'cont │ │ │ │ - 0x00022f04 65787420 6578706f 7274270a 09096269 ext export'...bi │ │ │ │ - 0x00022f14 6e64205e 4c202763 6f6e7465 78742069 nd ^L 'context i │ │ │ │ - 0x00022f24 6d706f72 74270a09 0962696e 64205e46 mport'...bind ^F │ │ │ │ - 0x00022f34 20276d61 63726f20 6d5f7365 61726368 'macro m_search │ │ │ │ - 0x00022f44 270a0909 096d6163 726f2064 6566696e '....macro defin │ │ │ │ - 0x00022f54 65206d5f 73656172 63680a09 09090963 e m_search.....c │ │ │ │ - 0x00022f64 6f6e7465 78742073 65617263 680a0909 ontext search... │ │ │ │ - 0x00022f74 09097361 76655f73 74617465 0a090909 ..save_state.... │ │ │ │ - 0x00022f84 09676574 71756572 79202265 6e746572 .getquery "enter │ │ │ │ - 0x00022f94 206b6579 776f7264 20746f20 73656172 keyword to sear │ │ │ │ - 0x00022fa4 63682066 6f72220a 09090909 73656172 ch for".....sear │ │ │ │ - 0x00022fb4 6368202d 66202224 71756572 79220a09 ch -f "$query".. │ │ │ │ - 0x00022fc4 0909656e 640a0909 0a090962 696e6420 ..end......bind │ │ │ │ - 0x00022fd4 66392020 6d656e75 0a090962 696e6420 f9 menu...bind │ │ │ │ - 0x00022fe4 66313020 27636f6e 74657874 20757365 f10 'context use │ │ │ │ - 0x00022ff4 72270a09 090a0909 62696e64 205e4720 r'......bind ^G │ │ │ │ - 0x00023004 27636f6e 74657874 20677261 62270a09 'context grab'.. │ │ │ │ - 0x00023014 0962696e 64202e2e 20277361 76655f73 .bind .. 'save_s │ │ │ │ - 0x00023024 74617465 270a0909 0a090962 696e6420 tate'......bind │ │ │ │ - 0x00023034 5e412027 61637469 6f6e270a 09096269 ^A 'action'...bi │ │ │ │ - 0x00023044 6e642075 70202020 2075700a 09096269 nd up up...bi │ │ │ │ - 0x00023054 6e642064 6f776e20 20646f77 6e0a0909 nd down down... │ │ │ │ - 0x00023064 62696e64 206c6566 74202072 69676874 bind left right │ │ │ │ - 0x00023074 0a090962 696e6420 2e2e2020 20206c65 ...bind .. le │ │ │ │ - 0x00023084 66740a09 0962696e 64202e2e 20202020 ft...bind .. │ │ │ │ - 0x00023094 6c656674 0a090962 696e6420 72696768 left...bind righ │ │ │ │ - 0x000230a4 74207269 6768740a 09096269 6e64206e t right...bind n │ │ │ │ - 0x000230b4 70616765 20706167 65646f77 6e0a0909 page pagedown... │ │ │ │ - 0x000230c4 62696e64 20707061 67652070 61676575 bind ppage pageu │ │ │ │ - 0x000230d4 700a0909 62696e64 20686f6d 65202022 p...bind home " │ │ │ │ - 0x000230e4 676f2072 6f6f7422 0a09090a 09090a09 go root"........ │ │ │ │ - 0x000230f4 0962696e 64207265 7475726e 20656469 .bind return edi │ │ │ │ - 0x00023104 740a0909 62696e64 2064656c 20202020 t...bind del │ │ │ │ - 0x00023114 72656d6f 76650a09 090a0909 62696e64 remove......bind │ │ │ │ - 0x00023124 20696e73 20202020 696e7365 72745f62 ins insert_b │ │ │ │ - 0x00023134 656c6f77 0a090962 696e6420 2e2e2065 elow...bind .. e │ │ │ │ - 0x00023144 6469740a 09090a09 0962696e 64207461 dit......bind ta │ │ │ │ - 0x00023154 6220636f 6d706c65 74650a09 0962696e b complete...bin │ │ │ │ - 0x00023164 64205e54 2020746f 67676c65 5f746f64 d ^T toggle_tod │ │ │ │ - 0x00023174 6f0a0909 62696e64 205e4420 20746f67 o...bind ^D tog │ │ │ │ - 0x00023184 676c655f 646f6e65 0a090962 696e6420 gle_done...bind │ │ │ │ - 0x00023194 3e202020 696e6465 6e740a09 0962696e > indent...bin │ │ │ │ - 0x000231a4 64203c20 20206f75 7464656e 740a0909 d < outdent... │ │ │ │ - 0x000231b4 62696e64 20663220 20736176 650a0909 bind f2 save... │ │ │ │ - 0x000231c4 0a090962 696e6420 5e582073 6176655f ...bind ^X save_ │ │ │ │ - 0x000231d4 73746174 650a0909 62696e64 202e2e20 state...bind .. │ │ │ │ - 0x000231e4 6375740a 09090a09 0962696e 64205e43 cut......bind ^C │ │ │ │ - 0x000231f4 20636f70 790a0909 0a090962 696e6420 copy......bind │ │ │ │ - 0x00023204 5e562070 61737465 0a090962 696e6420 ^V paste...bind │ │ │ │ - 0x00023214 2e2e2064 6f776e0a 09090a09 0962696e .. down......bin │ │ │ │ - 0x00023224 64205e53 20736176 655f7374 6174650a d ^S save_state. │ │ │ │ - 0x00023234 09096269 6e64202e 2e20736f 72740a09 ..bind .. sort.. │ │ │ │ - 0x00023244 090a0909 62696e64 20626163 6b737061 ....bind backspa │ │ │ │ - 0x00023254 63650962 61636b73 70616365 0a090962 ce.backspace...b │ │ │ │ - 0x00023264 696e6420 6261636b 73706163 65320962 ind backspace2.b │ │ │ │ - 0x00023274 61636b73 70616365 0a09090a 09096269 ackspace......bi │ │ │ │ - 0x00023284 6e642073 6c656674 20226d6f 76656e6f nd sleft "moveno │ │ │ │ - 0x00023294 6465206c 65667422 0a090962 696e6420 de left"...bind │ │ │ │ - 0x000232a4 73726967 68740920 226d6f76 656e6f64 sright. "movenod │ │ │ │ - 0x000232b4 65207269 67687422 0a090962 696e6420 e right"...bind │ │ │ │ - 0x000232c4 73707265 76696f75 7320226d 6f76656e sprevious "moven │ │ │ │ - 0x000232d4 6f646520 7570220a 09096269 6e642073 ode up"...bind s │ │ │ │ - 0x000232e4 6e657874 20226d6f 76656e6f 64652064 next "movenode d │ │ │ │ - 0x000232f4 6f776e22 0a09090a 09096269 6e64202b own"......bind + │ │ │ │ - 0x00023304 20657870 616e640a 09096269 6e64202d expand...bind - │ │ │ │ - 0x00023314 20636f6c 6c617073 650a0909 62696e64 collapse...bind │ │ │ │ - 0x00023324 205d2022 65787061 6e64202d 2d737562 ] "expand --sub │ │ │ │ - 0x00023334 74726565 220a0909 62696e64 205b2022 tree"...bind [ " │ │ │ │ - 0x00023344 636f6c6c 61707365 202d2d73 75627472 collapse --subtr │ │ │ │ - 0x00023354 6565220a 09090a09 0962696e 64205e5a ee"......bind ^Z │ │ │ │ - 0x00023364 20726573 746f7265 5f737461 74650a09 restore_state.. │ │ │ │ - 0x00023374 090a0909 6d616372 6f206465 66696e65 ....macro define │ │ │ │ - 0x00023384 206b6579 62696e64 696e675f 7374616e keybinding_stan │ │ │ │ - 0x00023394 64617264 0a090909 656e640a 09090a09 dard....end..... │ │ │ │ - 0x000233a4 096d6163 726f2064 6566696e 65206b65 .macro define ke │ │ │ │ - 0x000233b4 7962696e 64696e67 5f76690a 09090973 ybinding_vi....s │ │ │ │ - 0x000233c4 74617475 73202020 224d7574 742f5669 tatus "Mutt/Vi │ │ │ │ - 0x000233d4 2d6c696b 65206b65 7962696e 64206279 -like keybind by │ │ │ │ - 0x000233e4 204f7361 6d752041 6f6b6920 32303034 Osamu Aoki 2004 │ │ │ │ - 0x000233f4 206f7361 6d754064 65626961 6e2e6f72 osamu@debian.or │ │ │ │ - 0x00023404 67220a09 09096865 6c707465 78742022 g"....helptext " │ │ │ │ - 0x00023414 4553437c 206d656e 75207c7c 207c7265 ESC| menu || |re │ │ │ │ - 0x00023424 7475726e 7c206564 6974207c 7c207c6f turn| edit || |o │ │ │ │ - 0x00023434 7c20696e 73657274 206c696e 65207c7c | insert line || │ │ │ │ - 0x00023444 207c737c 20736176 65207c7c 207c717c |s| save || |q| │ │ │ │ - 0x00023454 20736176 65267175 6974207c 7c207c3a save&quit || |: │ │ │ │ - 0x00023464 7c20636d 646c696e 65220a09 09096269 | cmdline"....bi │ │ │ │ - 0x00023474 6e642071 20202027 636f6e74 65787420 nd q 'context │ │ │ │ - 0x00023484 71756974 73617665 270a0909 0962696e quitsave'....bin │ │ │ │ - 0x00023494 64203a20 20202763 6f6d6d61 6e646c69 d : 'commandli │ │ │ │ - 0x000234a4 6e65270a 09090962 696e6420 45202020 ne'....bind E │ │ │ │ - 0x000234b4 27636f6e 74657874 20657870 6f727427 'context export' │ │ │ │ - 0x000234c4 0a090909 62696e64 204c2020 2027636f ....bind L 'co │ │ │ │ - 0x000234d4 6e746578 7420696d 706f7274 270a0909 ntext import'... │ │ │ │ - 0x000234e4 0962696e 64202f20 2020276d 6163726f .bind / 'macro │ │ │ │ - 0x000234f4 206d5f73 65617263 68270a09 09096269 m_search'....bi │ │ │ │ - 0x00023504 6e642047 20202027 636f6e74 65787420 nd G 'context │ │ │ │ - 0x00023514 67726162 270a0909 0962696e 64202e2e grab'....bind .. │ │ │ │ - 0x00023524 20202773 6176655f 73746174 65270a09 'save_state'.. │ │ │ │ - 0x00023534 09096269 6e642020 41202027 61637469 ..bind A 'acti │ │ │ │ - 0x00023544 6f6e270a 09090962 696e6420 6b202020 on'....bind k │ │ │ │ - 0x00023554 75700a09 09096269 6e64206a 20202064 up....bind j d │ │ │ │ - 0x00023564 6f776e0a 09090962 696e6420 68202020 own....bind h │ │ │ │ - 0x00023574 72696768 740a0909 0962696e 64202e2e right....bind .. │ │ │ │ - 0x00023584 20206c65 66740a09 09096269 6e64202e left....bind . │ │ │ │ - 0x00023594 2e20206c 6566740a 09090962 696e6420 . left....bind │ │ │ │ - 0x000235a4 6c202020 72696768 740a0909 0962696e l right....bin │ │ │ │ - 0x000235b4 64207a20 20207061 6765646f 776e0a09 d z pagedown.. │ │ │ │ - 0x000235c4 09096269 6e64205a 20202070 61676575 ..bind Z pageu │ │ │ │ - 0x000235d4 700a0909 0962696e 64206920 20206564 p....bind i ed │ │ │ │ - 0x000235e4 69740a09 09096269 6e642061 20202065 it....bind a e │ │ │ │ - 0x000235f4 6469740a 09090962 696e6420 6f202020 dit....bind o │ │ │ │ - 0x00023604 696e7365 72745f62 656c6f77 0a090909 insert_below.... │ │ │ │ - 0x00023614 62696e64 202e2e20 20656469 740a0909 bind .. edit... │ │ │ │ - 0x00023624 0962696e 64204f20 20207570 0a090909 .bind O up.... │ │ │ │ - 0x00023634 62696e64 202e2e20 20696e73 6572745f bind .. insert_ │ │ │ │ - 0x00023644 62656c6f 770a0909 0962696e 64202e2e below....bind .. │ │ │ │ - 0x00023654 20206564 69740a09 09096269 6e642054 edit....bind T │ │ │ │ - 0x00023664 20202074 6f67676c 655f746f 646f0a09 toggle_todo.. │ │ │ │ - 0x00023674 09096269 6e642044 20202074 6f67676c ..bind D toggl │ │ │ │ - 0x00023684 655f646f 6e650a09 09096269 6e642077 e_done....bind w │ │ │ │ - 0x00023694 20202073 6176650a 09090962 696e6420 save....bind │ │ │ │ - 0x000236a4 73202020 73617665 0a090909 62696e64 s save....bind │ │ │ │ - 0x000236b4 20792020 20636f70 790a0909 0962696e y copy....bin │ │ │ │ - 0x000236c4 64206420 20207361 76655f73 74617465 d d save_state │ │ │ │ - 0x000236d4 0a090909 62696e64 202e2e20 20637574 ....bind .. cut │ │ │ │ - 0x000236e4 0a090909 62696e64 20702020 20706173 ....bind p pas │ │ │ │ - 0x000236f4 74650a09 09096269 6e64202e 2e202064 te....bind .. d │ │ │ │ - 0x00023704 6f776e0a 09090962 696e6420 53202020 own....bind S │ │ │ │ - 0x00023714 73617665 5f737461 74650a09 09096269 save_state....bi │ │ │ │ - 0x00023724 6e64202e 2e202073 6f72740a 09090962 nd .. sort....b │ │ │ │ - 0x00023734 696e6420 48202020 226d6f76 656e6f64 ind H "movenod │ │ │ │ - 0x00023744 65206c65 6674220a 09090962 696e6420 e left"....bind │ │ │ │ - 0x00023754 4c202020 226d6f76 656e6f64 65207269 L "movenode ri │ │ │ │ - 0x00023764 67687422 0a090909 62696e64 204b2020 ght"....bind K │ │ │ │ - 0x00023774 20226d6f 76656e6f 64652075 70220a09 "movenode up".. │ │ │ │ - 0x00023784 09096269 6e64204a 20202022 6d6f7665 ..bind J "move │ │ │ │ - 0x00023794 6e6f6465 20646f77 6e220a09 09096269 node down"....bi │ │ │ │ - 0x000237a4 6e642075 20202072 6573746f 72655f73 nd u restore_s │ │ │ │ - 0x000237b4 74617465 0a090909 23205573 65202262 tate....# Use "b │ │ │ │ - 0x000237c4 696e6420 616e7920 69676e6f 72652220 ind any ignore" │ │ │ │ - 0x000237d4 696e7374 65616420 746f2073 6b697020 instead to skip │ │ │ │ - 0x000237e4 74686520 7761726e 696e6773 2e0a0909 the warnings.... │ │ │ │ - 0x000237f4 0962696e 6420616e 7920756e 626f756e .bind any unboun │ │ │ │ - 0x00023804 640a0909 09656e64 0a09090a 09092323 d....end......## │ │ │ │ - 0x00023814 23232320 636f6e66 69677572 6174696f ### configuratio │ │ │ │ - 0x00023824 6e206d61 63726f20 286b6579 62696e64 n macro (keybind │ │ │ │ - 0x00023834 696e6773 293a0a09 09230a09 09232054 ings):...#...# T │ │ │ │ - 0x00023844 6f207377 69746368 20746f20 74686520 o switch to the │ │ │ │ - 0x00023854 616c7465 726e6174 69766520 6b657962 alternative keyb │ │ │ │ - 0x00023864 696e6469 6e677320 656e6162 6c650a09 indings enable.. │ │ │ │ - 0x00023874 09232022 6b657962 696e6469 6e675f76 .# "keybinding_v │ │ │ │ - 0x00023884 69222061 6e642064 69736162 6c652022 i" and disable " │ │ │ │ - 0x00023894 6b657962 696e6469 6e675f73 74616e64 keybinding_stand │ │ │ │ - 0x000238a4 61726422 2e0a0909 230a0909 6d616372 ard"....#...macr │ │ │ │ - 0x000238b4 6f206b65 7962696e 64696e67 5f737461 o keybinding_sta │ │ │ │ - 0x000238c4 6e646172 640a0909 236d6163 726f206b ndard...#macro k │ │ │ │ - 0x000238d4 65796269 6e64696e 675f7669 0a09090a eybinding_vi.... │ │ │ │ - 0x000238e4 09636f6e 74657874 206e6f64 65656469 .context nodeedi │ │ │ │ - 0x000238f4 740a0909 68656c70 74657874 20226564 t...helptext "ed │ │ │ │ - 0x00023904 6974696e 67206e6f 6465207c 20207c45 iting node | |E │ │ │ │ - 0x00023914 53437c20 72657665 7274207c 7c207c72 SC| revert || |r │ │ │ │ - 0x00023924 65747572 6e7c2063 6f6e6669 726d207c eturn| confirm | │ │ │ │ - 0x00023934 7c207c5e 537c2073 706c6974 207c7c20 | |^S| split || │ │ │ │ - 0x00023944 7c5e4a7c 206a6f69 6e220a09 0962696e |^J| join"...bin │ │ │ │ - 0x00023954 64207570 20202020 75700a09 0962696e d up up...bin │ │ │ │ - 0x00023964 6420646f 776e2020 646f776e 0a090962 d down down...b │ │ │ │ - 0x00023974 696e6420 6c656674 20206c65 66740a09 ind left left.. │ │ │ │ - 0x00023984 0962696e 64205e42 20202020 6c656674 .bind ^B left │ │ │ │ - 0x00023994 0a090962 696e6420 72696768 74207269 ...bind right ri │ │ │ │ - 0x000239a4 6768740a 09096269 6e64205e 46202020 ght...bind ^F │ │ │ │ - 0x000239b4 20726967 68740a09 090a0909 62696e64 right......bind │ │ │ │ - 0x000239c4 20726574 75726e20 20636f6e 6669726d return confirm │ │ │ │ - 0x000239d4 0a090962 696e6420 65736320 20202020 ...bind esc │ │ │ │ - 0x000239e4 63616e63 656c0a09 090a0909 62696e64 cancel......bind │ │ │ │ - 0x000239f4 205e5320 2073706c 69740a09 0962696e ^S split...bin │ │ │ │ - 0x00023a04 64205e4a 20206a6f 696e0a09 090a0909 d ^J join...... │ │ │ │ - 0x00023a14 62696e64 20626163 6b737061 63652020 bind backspace │ │ │ │ - 0x00023a24 6261636b 73706163 650a0909 62696e64 backspace...bind │ │ │ │ - 0x00023a34 20626163 6b737061 63653220 6261636b backspace2 back │ │ │ │ - 0x00023a44 73706163 650a0909 0a090962 696e6420 space......bind │ │ │ │ - 0x00023a54 5e412020 20626f6c 0a090962 696e6420 ^A bol...bind │ │ │ │ - 0x00023a64 686f6d65 20626f6c 0a090962 696e6420 home bol...bind │ │ │ │ - 0x00023a74 5e452020 20656f6c 0a090962 696e6420 ^E eol...bind │ │ │ │ - 0x00023a84 656e6420 20656f6c 0a09090a 09096269 end eol......bi │ │ │ │ - 0x00023a94 6e64205e 44202020 64656c65 74650a09 nd ^D delete.. │ │ │ │ - 0x00023aa4 0962696e 64206465 6c202064 656c6574 .bind del delet │ │ │ │ - 0x00023ab4 650a0909 2320626b 696c6c5f 776f7264 e...# bkill_word │ │ │ │ - 0x00023ac4 20697320 63757272 656e746c 79206e6f is currently no │ │ │ │ - 0x00023ad4 7420696d 706c656d 656e7465 642e0a09 t implemented... │ │ │ │ - 0x00023ae4 0962696e 64205e57 20202062 6b696c6c .bind ^W bkill │ │ │ │ - 0x00023af4 5f776f72 640a0909 0a09636f 6e746578 _word.....contex │ │ │ │ - 0x00023b04 74206c69 6e656564 69740a09 0968656c t lineedit...hel │ │ │ │ - 0x00023b14 70746578 74206c69 6e656564 69740a09 ptext lineedit.. │ │ │ │ - 0x00023b24 090a0909 62696e64 20757020 20202020 ....bind up │ │ │ │ - 0x00023b34 2075700a 09096269 6e642064 6f776e20 up...bind down │ │ │ │ - 0x00023b44 20202064 6f776e0a 09096269 6e64206c down...bind l │ │ │ │ - 0x00023b54 65667420 2020206c 6566740a 09096269 eft left...bi │ │ │ │ - 0x00023b64 6e64205e 42202020 2020206c 6566740a nd ^B left. │ │ │ │ - 0x00023b74 09096269 6e642072 69676874 20202072 ..bind right r │ │ │ │ - 0x00023b84 69676874 0a090962 696e6420 5e462020 ight...bind ^F │ │ │ │ - 0x00023b94 20202020 72696768 740a0909 0a090962 right......b │ │ │ │ - 0x00023ba4 696e6420 72657475 726e2020 636f6e66 ind return conf │ │ │ │ - 0x00023bb4 69726d0a 09096269 6e642065 73632020 irm...bind esc │ │ │ │ - 0x00023bc4 20202063 616e6365 6c0a0909 62696e64 cancel...bind │ │ │ │ - 0x00023bd4 20746162 20202020 20636f6d 706c6574 tab complet │ │ │ │ - 0x00023be4 650a0909 0a090962 696e6420 6261636b e......bind back │ │ │ │ - 0x00023bf4 73706163 65206261 636b7370 6163650a space backspace. │ │ │ │ - 0x00023c04 09096269 6e642062 61636b73 70616365 ..bind backspace │ │ │ │ - 0x00023c14 32206261 636b7370 6163650a 09096269 2 backspace...bi │ │ │ │ - 0x00023c24 6e64205e 44202020 20202020 20206465 nd ^D de │ │ │ │ - 0x00023c34 6c657465 0a090962 696e6420 64656c20 lete...bind del │ │ │ │ - 0x00023c44 20202020 20202064 656c6574 650a0909 delete... │ │ │ │ - 0x00023c54 2320626b 696c6c5f 776f7264 20697320 # bkill_word is │ │ │ │ - 0x00023c64 63757272 656e746c 79206e6f 7420696d currently not im │ │ │ │ - 0x00023c74 706c656d 656e7465 642e0a09 0962696e plemented....bin │ │ │ │ - 0x00023c84 64205e57 20202062 6b696c6c 5f776f72 d ^W bkill_wor │ │ │ │ - 0x00023c94 640a0909 0a090962 696e6420 5e412020 d......bind ^A │ │ │ │ - 0x00023ca4 20626f6c 0a090962 696e6420 686f6d65 bol...bind home │ │ │ │ - 0x00023cb4 20626f6c 0a090962 696e6420 5e452020 bol...bind ^E │ │ │ │ - 0x00023cc4 20656f6c 0a090962 696e6420 656e6420 eol...bind end │ │ │ │ - 0x00023cd4 20656f6c 0a09090a 09636f6e 74657874 eol.....context │ │ │ │ - 0x00023ce4 20636f6e 6669726d 0a090968 656c7074 confirm...helpt │ │ │ │ - 0x00023cf4 65787420 22207920 7c207c20 6a207c20 ext " y | | j | │ │ │ │ - 0x00023d04 7c726574 75726e7c 20636f6e 6669726d |return| confirm │ │ │ │ - 0x00023d14 207c7c20 7c616e79 206b6579 7c206361 || |any key| ca │ │ │ │ - 0x00023d24 6e63656c 220a0909 0a090962 696e6420 ncel"......bind │ │ │ │ - 0x00023d34 79202020 20202063 6f6e6669 726d0a09 y confirm.. │ │ │ │ - 0x00023d44 0962696e 64206a20 20202020 20636f6e .bind j con │ │ │ │ - 0x00023d54 6669726d 0a090962 696e6420 72657475 firm...bind retu │ │ │ │ - 0x00023d64 726e2063 6f6e6669 726d0a09 090a0909 rn confirm...... │ │ │ │ - 0x00023d74 62696e64 20616e79 20202020 63616e63 bind any canc │ │ │ │ - 0x00023d84 656c0a09 090a096d 6163726f 20646566 el.....macro def │ │ │ │ - 0x00023d94 696e6520 27717569 74736176 655f7374 ine 'quitsave_st │ │ │ │ - 0x00023da4 616e6461 7264270a 0909636f 6e746578 andard'...contex │ │ │ │ - 0x00023db4 74207175 69747361 76650a09 0968656c t quitsave...hel │ │ │ │ - 0x00023dc4 70746578 74202253 61766520 6f6e2065 ptext "Save on e │ │ │ │ - 0x00023dd4 7869743f 207c2020 20207c20 59207c65 xit? | | Y |e │ │ │ │ - 0x00023de4 73207c20 4a207c61 207c7c20 7c204e20 s | J |a || | N │ │ │ │ - 0x00023df4 7c6f207c 7c207c45 53437c20 63616e63 |o || |ESC| canc │ │ │ │ - 0x00023e04 656c220a 09096269 6e642059 20207361 el"...bind Y sa │ │ │ │ - 0x00023e14 76650a09 0962696e 64202e2e 20717569 ve...bind .. qui │ │ │ │ - 0x00023e24 740a0909 0a090962 696e6420 79202073 t......bind y s │ │ │ │ - 0x00023e34 6176650a 09096269 6e64202e 2e207175 ave...bind .. qu │ │ │ │ - 0x00023e44 69740a09 090a0909 62696e64 204a2020 it......bind J │ │ │ │ - 0x00023e54 73617665 0a090962 696e6420 2e2e2071 save...bind .. q │ │ │ │ - 0x00023e64 7569740a 09090a09 0962696e 64206a20 uit......bind j │ │ │ │ - 0x00023e74 20736176 650a0909 62696e64 202e2e20 save...bind .. │ │ │ │ - 0x00023e84 71756974 0a09090a 09096269 6e64204e quit......bind N │ │ │ │ - 0x00023e94 20207175 69740a09 0962696e 64206e20 quit...bind n │ │ │ │ - 0x00023ea4 20717569 740a0909 0a090962 696e6420 quit......bind │ │ │ │ - 0x00023eb4 65736320 22636f6e 74657874 206d6169 esc "context mai │ │ │ │ - 0x00023ec4 6e220a09 0962696e 6420616e 7920756e n"...bind any un │ │ │ │ - 0x00023ed4 626f756e 640a0909 0a090965 6e640a09 bound......end.. │ │ │ │ - 0x00023ee4 090a096d 6163726f 20646566 696e6520 ...macro define │ │ │ │ - 0x00023ef4 27717569 74736176 655f616c 7465726e 'quitsave_altern │ │ │ │ - 0x00023f04 61746527 0a090963 6f6e7465 78742071 ate'...context q │ │ │ │ - 0x00023f14 75697473 6176650a 09096865 6c707465 uitsave...helpte │ │ │ │ - 0x00023f24 78742022 53617665 206f6e20 65786974 xt "Save on exit │ │ │ │ - 0x00023f34 3f207c20 7c726574 75726e7c 20636f6e ? | |return| con │ │ │ │ - 0x00023f44 6669726d 207c7c20 7c787c20 65786974 firm || |x| exit │ │ │ │ - 0x00023f54 20776974 686f7574 20736176 696e6720 without saving │ │ │ │ - 0x00023f64 7c7c207c 4553437c 2063616e 63656c22 || |ESC| cancel" │ │ │ │ - 0x00023f74 0a090962 696e6420 72657475 726e2073 ...bind return s │ │ │ │ - 0x00023f84 6176650a 09096269 6e64202e 2e207175 ave...bind .. qu │ │ │ │ - 0x00023f94 69740a09 0962696e 64207820 20717569 it...bind x qui │ │ │ │ - 0x00023fa4 740a0909 62696e64 20657363 2022636f t...bind esc "co │ │ │ │ - 0x00023fb4 6e746578 74206d61 696e220a 09096269 ntext main"...bi │ │ │ │ - 0x00023fc4 6e642061 6e792075 6e626f75 6e640a09 nd any unbound.. │ │ │ │ - 0x00023fd4 09656e64 0a09090a 09232323 23232063 .end.....##### c │ │ │ │ - 0x00023fe4 6f6e6669 67757261 74696f6e 206d6163 onfiguration mac │ │ │ │ - 0x00023ff4 726f2028 71756974 2f736176 65206469 ro (quit/save di │ │ │ │ - 0x00024004 616c6f67 293a0a09 230a0923 20546f20 alog):..#..# To │ │ │ │ - 0x00024014 73776974 63682074 6f207468 6520616c switch to the al │ │ │ │ - 0x00024024 7465726e 61746976 65207361 76652f71 ternative save/q │ │ │ │ - 0x00024034 75697420 6469616c 6f672065 6e61626c uit dialog enabl │ │ │ │ - 0x00024044 650a0923 20227175 69747361 76655f61 e..# "quitsave_a │ │ │ │ - 0x00024054 6c746572 6e617465 2220616e 64206469 lternate" and di │ │ │ │ - 0x00024064 7361626c 65202271 75697473 6176655f sable "quitsave_ │ │ │ │ - 0x00024074 7374616e 64617264 222e0a09 230a096d standard"...#..m │ │ │ │ - 0x00024084 6163726f 20717569 74736176 655f7374 acro quitsave_st │ │ │ │ - 0x00024094 616e6461 72640a09 236d6163 726f2071 andard..#macro q │ │ │ │ - 0x000240a4 75697473 6176655f 616c7465 726e6174 uitsave_alternat │ │ │ │ - 0x000240b4 650a0909 0a090a09 636f6e74 65787420 e.......context │ │ │ │ - 0x000240c4 7370656c 6c636865 636b0a09 0968656c spellcheck...hel │ │ │ │ - 0x000240d4 70746578 74202253 70656c6c 63686563 ptext "Spellchec │ │ │ │ - 0x000240e4 6b696e67 207c2020 207c5370 6163657c king | |Space| │ │ │ │ - 0x000240f4 206e6578 74206e6f 6465207c 4553437c next node |ESC| │ │ │ │ - 0x00024104 2063616e 63656c20 7c46362c 52657475 cancel |F6,Retu │ │ │ │ - 0x00024114 726e7c20 636f6e66 69726d20 6368616e rn| confirm chan │ │ │ │ - 0x00024124 67657322 0a09090a 09096269 6e642073 ges"......bind s │ │ │ │ - 0x00024134 70616365 2022676f 20726563 75727365 pace "go recurse │ │ │ │ - 0x00024144 220a0909 62696e64 202e2e20 20202073 "...bind .. s │ │ │ │ - 0x00024154 70656c6c 0a09090a 09096269 6e642064 pell......bind d │ │ │ │ - 0x00024164 6f776e20 22676f20 72656375 72736522 own "go recurse" │ │ │ │ - 0x00024174 0a090962 696e6420 2e2e2020 20737065 ...bind .. spe │ │ │ │ - 0x00024184 6c6c0a09 090a0909 62696e64 20757020 ll......bind up │ │ │ │ - 0x00024194 20202267 6f206261 636b7265 63757273 "go backrecurs │ │ │ │ - 0x000241a4 65220a09 0962696e 64202e2e 20202073 e"...bind .. s │ │ │ │ - 0x000241b4 70656c6c 0a09090a 09096269 6e642072 pell......bind r │ │ │ │ - 0x000241c4 65747572 6e202263 6f6e7465 7874206d eturn "context m │ │ │ │ - 0x000241d4 61696e22 0a090962 696e6420 66362022 ain"...bind f6 " │ │ │ │ - 0x000241e4 636f6e74 65787420 6d61696e 220a0909 context main"... │ │ │ │ - 0x000241f4 0a090962 696e6420 65736320 72657374 ...bind esc rest │ │ │ │ - 0x00024204 6f72655f 73746174 650a0909 62696e64 ore_state...bind │ │ │ │ - 0x00024214 202e2e20 22636f6e 74657874 206d6169 .. "context mai │ │ │ │ - 0x00024224 6e220a09 090a0909 62696e64 20616e79 n"......bind any │ │ │ │ - 0x00024234 20756e62 6f756e64 0a09636f 6e746578 unbound..contex │ │ │ │ - 0x00024244 74206772 61620a09 0968656c 70746578 t grab...helptex │ │ │ │ - 0x00024254 7420224e 6f646520 67726162 62656420 t "Node grabbed │ │ │ │ - 0x00024264 7c20207c 72657475 726e7c20 7c737061 | |return| |spa │ │ │ │ - 0x00024274 63657c20 64726f70 20686572 65207c7c ce| drop here || │ │ │ │ - 0x00024284 207c4553 437c2063 616e6365 6c220a09 |ESC| cancel".. │ │ │ │ - 0x00024294 0962696e 64206573 63202020 20726573 .bind esc res │ │ │ │ - 0x000242a4 746f7265 5f737461 74650a09 0962696e tore_state...bin │ │ │ │ - 0x000242b4 64202e2e 20202020 2022636f 6e746578 d .. "contex │ │ │ │ - 0x000242c4 74206d61 696e220a 09096269 6e642072 t main"...bind r │ │ │ │ - 0x000242d4 65747572 6e202263 6f6e7465 7874206d eturn "context m │ │ │ │ - 0x000242e4 61696e22 0a090962 696e6420 73706163 ain"...bind spac │ │ │ │ - 0x000242f4 65202022 636f6e74 65787420 6d61696e e "context main │ │ │ │ - 0x00024304 220a0909 62696e64 206c6566 74202020 "...bind left │ │ │ │ - 0x00024314 226d6f76 656e6f64 65206c65 6674220a "movenode left". │ │ │ │ - 0x00024324 09096269 6e642072 69676874 2020226d ..bind right "m │ │ │ │ - 0x00024334 6f76656e 6f646520 72696768 74220a09 ovenode right".. │ │ │ │ - 0x00024344 0962696e 64207570 20202020 20226d6f .bind up "mo │ │ │ │ - 0x00024354 76656e6f 64652075 70220a09 0962696e venode up"...bin │ │ │ │ - 0x00024364 6420646f 776e2020 20226d6f 76656e6f d down "moveno │ │ │ │ - 0x00024374 64652064 6f776e22 0a090962 696e6420 de down"...bind │ │ │ │ - 0x00024384 616e7920 20202075 6e626f75 6e640a09 any unbound.. │ │ │ │ - 0x00024394 636f6e74 65787420 6578706f 72740a09 context export.. │ │ │ │ - 0x000243a4 0968656c 70746578 74202245 78706f72 .helptext "Expor │ │ │ │ - 0x000243b4 74207c20 207c2041 207c7363 6969207c t | | A |scii | │ │ │ │ - 0x000243c4 7c207c20 48207c74 6d6c2020 68746d6c | | H |tml html │ │ │ │ - 0x000243d4 7c204320 7c737320 207c2050 207c6f73 | C |ss | P |os │ │ │ │ - 0x000243e4 74736372 69707420 207c204f 207c504d tscript | O |PM │ │ │ │ - 0x000243f4 4c20207c 4553437c 2063616e 63656c20 L |ESC| cancel │ │ │ │ - 0x00024404 220a0909 096d6163 726f2064 6566696e "....macro defin │ │ │ │ - 0x00024414 65206d5f 6578706f 72745f61 73636969 e m_export_ascii │ │ │ │ - 0x00024424 0a090909 09736176 655f7374 6174650a .....save_state. │ │ │ │ - 0x00024434 09090909 676f2072 6f6f740a 09090909 ....go root..... │ │ │ │ - 0x00024444 67657471 75657279 20277768 61742066 getquery 'what f │ │ │ │ - 0x00024454 696c6520 73686f75 6c642049 20736176 ile should I sav │ │ │ │ - 0x00024464 65207468 65204153 43494920 6f757470 e the ASCII outp │ │ │ │ - 0x00024474 75742069 6e3f270a 09090909 6578706f ut in?'.....expo │ │ │ │ - 0x00024484 72745f61 73636969 20247175 6572790a rt_ascii $query. │ │ │ │ - 0x00024494 09090909 72657374 6f72655f 73746174 ....restore_stat │ │ │ │ - 0x000244a4 650a0909 0909636f 6e746578 74206d61 e.....context ma │ │ │ │ - 0x000244b4 696e0a09 0909656e 640a0909 096d6163 in....end....mac │ │ │ │ - 0x000244c4 726f2064 6566696e 65206d5f 6578706f ro define m_expo │ │ │ │ - 0x000244d4 72745f68 746d6c0a 09090909 73617665 rt_html.....save │ │ │ │ - 0x000244e4 5f737461 74650a09 09090967 6f20726f _state.....go ro │ │ │ │ - 0x000244f4 6f740a09 09090967 65747175 65727920 ot.....getquery │ │ │ │ - 0x00024504 27776861 74206669 6c652073 686f756c 'what file shoul │ │ │ │ - 0x00024514 64204920 73617665 20746865 2048544d d I save the HTM │ │ │ │ - 0x00024524 4c206f75 74707574 20696e3f 270a0909 L output in?'... │ │ │ │ - 0x00024534 09096578 706f7274 5f68746d 6c202471 ..export_html $q │ │ │ │ - 0x00024544 75657279 0a090909 09636f6e 74657874 uery.....context │ │ │ │ - 0x00024554 206d6169 6e0a0909 09097265 73746f72 main.....restor │ │ │ │ - 0x00024564 655f7374 6174650a 09090965 6e640a09 e_state....end.. │ │ │ │ - 0x00024574 09096d61 63726f20 64656669 6e65206d ..macro define m │ │ │ │ - 0x00024584 5f657870 6f72745f 68746d6c 6373730a _export_htmlcss. │ │ │ │ - 0x00024594 09090909 73617665 5f737461 74650a09 ....save_state.. │ │ │ │ - 0x000245a4 09090967 6f20726f 6f740a09 09090967 ...go root.....g │ │ │ │ - 0x000245b4 65747175 65727920 27776861 74206669 etquery 'what fi │ │ │ │ - 0x000245c4 6c652073 686f756c 64204920 73617665 le should I save │ │ │ │ - 0x000245d4 20746865 2048544d 4c2f4353 53206f75 the HTML/CSS ou │ │ │ │ - 0x000245e4 74707574 20696e3f 270a0909 09096578 tput in?'.....ex │ │ │ │ - 0x000245f4 706f7274 5f68746d 6c637373 20247175 port_htmlcss $qu │ │ │ │ - 0x00024604 6572790a 09090909 636f6e74 65787420 ery.....context │ │ │ │ - 0x00024614 6d61696e 0a090909 09726573 746f7265 main.....restore │ │ │ │ - 0x00024624 5f737461 74650a09 0909656e 640a0909 _state....end... │ │ │ │ - 0x00024634 096d6163 726f2064 6566696e 65206d5f .macro define m_ │ │ │ │ - 0x00024644 6578706f 72745f6f 706d6c0a 09090909 export_opml..... │ │ │ │ - 0x00024654 73617665 5f737461 74650a09 09090967 save_state.....g │ │ │ │ - 0x00024664 6f20726f 6f740a09 09090967 65747175 o root.....getqu │ │ │ │ - 0x00024674 65727920 27776861 74206669 6c652073 ery 'what file s │ │ │ │ - 0x00024684 686f756c 64204920 73617665 20746865 hould I save the │ │ │ │ - 0x00024694 204f504d 4c206f75 74707574 20696e3f OPML output in? │ │ │ │ - 0x000246a4 270a0909 09096578 706f7274 5f6f706d '.....export_opm │ │ │ │ - 0x000246b4 6c202471 75657279 0a090909 09636f6e l $query.....con │ │ │ │ - 0x000246c4 74657874 206d6169 6e0a0909 09097265 text main.....re │ │ │ │ - 0x000246d4 73746f72 655f7374 6174650a 09090965 store_state....e │ │ │ │ - 0x000246e4 6e640a09 09096d61 63726f20 64656669 nd....macro defi │ │ │ │ - 0x000246f4 6e65206d 5f657870 6f72745f 70730a09 ne m_export_ps.. │ │ │ │ - 0x00024704 09090973 6176655f 73746174 650a0909 ...save_state... │ │ │ │ - 0x00024714 0909676f 20726f6f 740a0909 09096765 ..go root.....ge │ │ │ │ - 0x00024724 74717565 72792027 77686174 2066696c tquery 'what fil │ │ │ │ - 0x00024734 65207368 6f756c64 20492073 61766520 e should I save │ │ │ │ - 0x00024744 74686520 506f7374 53637269 7074206f the PostScript o │ │ │ │ - 0x00024754 75747075 7420696e 3f270a09 09090965 utput in?'.....e │ │ │ │ - 0x00024764 78706f72 745f7073 20247175 6572790a xport_ps $query. │ │ │ │ - 0x00024774 09090909 636f6e74 65787420 6d61696e ....context main │ │ │ │ - 0x00024784 0a090909 09726573 746f7265 5f737461 .....restore_sta │ │ │ │ - 0x00024794 74650a09 0909656e 640a0909 62696e64 te....end...bind │ │ │ │ - 0x000247a4 20657363 2022636f 6e746578 74206d61 esc "context ma │ │ │ │ - 0x000247b4 696e220a 09096269 6e642041 09226d61 in"...bind A."ma │ │ │ │ - 0x000247c4 63726f20 6d5f6578 706f7274 5f617363 cro m_export_asc │ │ │ │ - 0x000247d4 6969220a 09096269 6e642061 09226d61 ii"...bind a."ma │ │ │ │ - 0x000247e4 63726f20 6d5f6578 706f7274 5f617363 cro m_export_asc │ │ │ │ - 0x000247f4 6969220a 09096269 6e642048 2020226d ii"...bind H "m │ │ │ │ - 0x00024804 6163726f 206d5f65 78706f72 745f6874 acro m_export_ht │ │ │ │ - 0x00024814 6d6c220a 09096269 6e642068 2020226d ml"...bind h "m │ │ │ │ - 0x00024824 6163726f 206d5f65 78706f72 745f6874 acro m_export_ht │ │ │ │ - 0x00024834 6d6c220a 09096269 6e642043 2020226d ml"...bind C "m │ │ │ │ - 0x00024844 6163726f 206d5f65 78706f72 745f6874 acro m_export_ht │ │ │ │ - 0x00024854 6d6c6373 73220a09 0962696e 64206320 mlcss"...bind c │ │ │ │ - 0x00024864 20226d61 63726f20 6d5f6578 706f7274 "macro m_export │ │ │ │ - 0x00024874 5f68746d 6c637373 220a0909 62696e64 _htmlcss"...bind │ │ │ │ - 0x00024884 204f2020 226d6163 726f206d 5f657870 O "macro m_exp │ │ │ │ - 0x00024894 6f72745f 6f706d6c 220a0909 62696e64 ort_opml"...bind │ │ │ │ - 0x000248a4 206f2020 226d6163 726f206d 5f657870 o "macro m_exp │ │ │ │ - 0x000248b4 6f72745f 6f706d6c 220a0909 62696e64 ort_opml"...bind │ │ │ │ - 0x000248c4 20502020 226d6163 726f206d 5f657870 P "macro m_exp │ │ │ │ - 0x000248d4 6f72745f 7073220a 09096269 6e642070 ort_ps"...bind p │ │ │ │ - 0x000248e4 2020226d 6163726f 206d5f65 78706f72 "macro m_expor │ │ │ │ - 0x000248f4 745f7073 2209090a 09096269 6e642061 t_ps".....bind a │ │ │ │ - 0x00024904 6e792075 6e626f75 6e640a09 636f6e74 ny unbound..cont │ │ │ │ - 0x00024914 65787420 696d706f 72740a09 0968656c ext import...hel │ │ │ │ - 0x00024924 70746578 74202249 6d706f72 74207c20 ptext "Import | │ │ │ │ - 0x00024934 207c2041 207c7363 6969207c 204f207c | A |scii | O | │ │ │ │ - 0x00024944 504d4c20 207c2048 207c686e 62202020 PML | H |hnb │ │ │ │ - 0x00024954 7c455343 7c206361 6e63656c 20220a09 |ESC| cancel ".. │ │ │ │ - 0x00024964 090a0909 62696e64 20657363 202e2e0a ....bind esc ... │ │ │ │ - 0x00024974 09090962 696e6420 2e2e2022 636f6e74 ...bind .. "cont │ │ │ │ - 0x00024984 65787420 6d61696e 220a0909 62696e64 ext main"...bind │ │ │ │ - 0x00024994 2041202e 2e0a0909 0962696e 64202e2e A ......bind .. │ │ │ │ - 0x000249a4 20276765 74717565 72792022 77686174 'getquery "what │ │ │ │ - 0x000249b4 2066696c 65207368 6f756c64 20492069 file should I i │ │ │ │ - 0x000249c4 6d706f72 74204153 43494920 66726f6d mport ASCII from │ │ │ │ - 0x000249d4 3f22270a 09090962 696e6420 2e2e2027 ?"'....bind .. ' │ │ │ │ - 0x000249e4 696d706f 72745f61 73636969 20222471 import_ascii "$q │ │ │ │ - 0x000249f4 75657279 22270a09 09096269 6e64202e uery"'....bind . │ │ │ │ - 0x00024a04 2e202763 6f6e7465 7874206d 61696e27 . 'context main' │ │ │ │ - 0x00024a14 0a090962 696e6420 61202e2e 0a090909 ...bind a ...... │ │ │ │ - 0x00024a24 62696e64 202e2e20 27676574 71756572 bind .. 'getquer │ │ │ │ - 0x00024a34 79202277 68617420 66696c65 2073686f y "what file sho │ │ │ │ - 0x00024a44 756c6420 4920696d 706f7274 20415343 uld I import ASC │ │ │ │ - 0x00024a54 49492066 726f6d3f 22270a09 09096269 II from?"'....bi │ │ │ │ - 0x00024a64 6e64202e 2e202769 6d706f72 745f6173 nd .. 'import_as │ │ │ │ - 0x00024a74 63696920 22247175 65727922 270a0909 cii "$query"'... │ │ │ │ - 0x00024a84 0962696e 64202e2e 2027636f 6e746578 .bind .. 'contex │ │ │ │ - 0x00024a94 74206d61 696e270a 09096269 6e64204f t main'...bind O │ │ │ │ - 0x00024aa4 202e2e0a 09090962 696e6420 2e2e2027 ......bind .. ' │ │ │ │ - 0x00024ab4 67657471 75657279 20227768 61742066 getquery "what f │ │ │ │ - 0x00024ac4 696c6520 73686f75 6c642049 20696d70 ile should I imp │ │ │ │ - 0x00024ad4 6f727420 4f504d4c 2066726f 6d3f2227 ort OPML from?"' │ │ │ │ - 0x00024ae4 0a090909 62696e64 202e2e20 27696d70 ....bind .. 'imp │ │ │ │ - 0x00024af4 6f72745f 6f706d6c 20222471 75657279 ort_opml "$query │ │ │ │ + 0x0001d794 00000000 00000000 2f70726f 632f7365 ......../proc/se │ │ │ │ + 0x0001d7a4 6c662f73 74617400 252a6920 252a7320 lf/stat.%*i %*s │ │ │ │ + 0x0001d7b4 252a7320 252a6920 252a6920 252a6920 %*s %*i %*i %*i │ │ │ │ + 0x0001d7c4 252a6920 252a6920 252a6920 252a6920 %*i %*i %*i %*i │ │ │ │ + 0x0001d7d4 252a6920 252a6920 252a6920 252a6920 %*i %*i %*i %*i │ │ │ │ + 0x0001d7e4 252a6920 252a6920 252a6920 252a6920 %*i %*i %*i %*i │ │ │ │ + 0x0001d7f4 252a6920 252a6920 252a6920 252a6920 %*i %*i %*i %*i │ │ │ │ + 0x0001d804 25690000 4d656d6f 72792075 7365643a %i..Memory used: │ │ │ │ + 0x0001d814 2025322e 32666d62 20282569 62290000 %2.2fmb (%ib).. │ │ │ │ + 0x0001d824 2f70726f 632f6d65 6d696e66 6f000000 /proc/meminfo... │ │ │ │ + 0x0001d834 252a7320 252a7320 252a7320 252a7320 %*s %*s %*s %*s │ │ │ │ + 0x0001d844 252a7320 252a7320 252a7320 252a6920 %*s %*s %*s %*i │ │ │ │ + 0x0001d854 252a6920 25692025 69202569 00000000 %*i %i %i %i.... │ │ │ │ + 0x0001d864 4d656d6f 72792066 7265653a 2025322e Memory free: %2. │ │ │ │ + 0x0001d874 32666d62 20282b62 75666665 72732f63 2fmb (+buffers/c │ │ │ │ + 0x0001d884 61636865 3a202532 2e32666d 62290000 ache: %2.2fmb).. │ │ │ │ + 0x0001d894 6e6f6465 733a2569 2c206c65 61766573 nodes:%i, leaves │ │ │ │ + 0x0001d8a4 3a256920 776f7264 733a2569 00000000 :%i words:%i.... │ │ │ │ + 0x0001d8b4 6d656d00 5265706f 72747320 6d656d6f mem.Reports memo │ │ │ │ + 0x0001d8c4 72792075 73616765 206f6620 6170706c ry usage of appl │ │ │ │ + 0x0001d8d4 69636174 696f6e00 73746174 73000000 ication.stats... │ │ │ │ + 0x0001d8e4 52656f70 72747320 6e756d62 6572206f Reoprts number o │ │ │ │ + 0x0001d8f4 66206974 656d732c 206c6561 66206974 f items, leaf it │ │ │ │ + 0x0001d904 656d7320 616e6420 746f7461 6c206e75 ems and total nu │ │ │ │ + 0x0001d914 6d626572 206f6620 776f7264 7320696e mber of words in │ │ │ │ + 0x0001d924 20747265 65000000 74726565 5f636861 tree...tree_cha │ │ │ │ + 0x0001d934 6e676564 00000000 71756974 00000000 nged....quit.... │ │ │ │ + 0x0001d944 71756974 7320686e 622c206e 6f207175 quits hnb, no qu │ │ │ │ + 0x0001d954 65737469 6f6e7320 61736b65 64000000 estions asked... │ │ │ │ + 0x0001d964 71000000 74797065 00000000 6e6f0000 q...type....no.. │ │ │ │ + 0x0001d974 73746174 75732022 4e6f2061 6374696f status "No actio │ │ │ │ + 0x0001d984 6e206173 7369676e 65642074 6f202725 n assigned to '% │ │ │ │ + 0x0001d994 73272825 69642920 696e2025 732d6d6f s'(%id) in %s-mo │ │ │ │ + 0x0001d9a4 64652200 6175746f 73617665 5f636865 de".autosave_che │ │ │ │ + 0x0001d9b4 636b5f74 696d656f 75740000 666f7263 ck_timeout..forc │ │ │ │ + 0x0001d9c4 65645f75 70000000 77686574 68657220 ed_up...whether │ │ │ │ + 0x0001d9d4 6d6f7665 6d656e74 20757077 61726473 movement upwards │ │ │ │ + 0x0001d9e4 20697320 666f7263 65642062 65796f6e is forced beyon │ │ │ │ + 0x0001d9f4 64206669 72737420 7369626c 696e6700 d first sibling. │ │ │ │ + 0x0001da04 666f7263 65645f64 6f776e00 77686574 forced_down.whet │ │ │ │ + 0x0001da14 68657220 6d6f7665 6d656e74 20646f77 her movement dow │ │ │ │ + 0x0001da24 6e776172 64732069 7320666f 72636564 nwards is forced │ │ │ │ + 0x0001da34 20626579 6f6e6420 6c617374 20736962 beyond last sib │ │ │ │ + 0x0001da44 6c696e67 00000000 696e6465 6e740000 ling....indent.. │ │ │ │ + 0x0001da54 6f757464 656e7400 696e7365 72745f62 outdent.insert_b │ │ │ │ + 0x0001da64 656c6f77 00000000 70617374 65000000 elow....paste... │ │ │ │ + 0x0001da74 616c6c20 28737461 6e646172 64290000 all (standard).. │ │ │ │ + 0x0001da84 616c6c20 62757420 66697273 74206c65 all but first le │ │ │ │ + 0x0001da94 76656c20 6f662063 68696c64 72656e00 vel of children. │ │ │ │ + 0x0001daa4 73686f77 2077686f 6c652074 72656500 show whole tree. │ │ │ │ + 0x0001dab4 73686f77 20706174 68206f66 20637572 show path of cur │ │ │ │ + 0x0001dac4 72656e74 206c6576 656c0000 73746174 rent level..stat │ │ │ │ + 0x0001dad4 7573206e 6f206461 74612069 6e20636c us no data in cl │ │ │ │ + 0x0001dae4 6970626f 61726400 72656164 6f6e6c79 ipboard.readonly │ │ │ │ + 0x0001daf4 20666c61 67207365 742c2061 766f6964 flag set, avoid │ │ │ │ + 0x0001db04 696e6720 696e7365 7274696f 6e000000 ing insertion... │ │ │ │ + 0x0001db14 72656164 6f6e6c79 20666c61 67207365 readonly flag se │ │ │ │ + 0x0001db24 742c2061 766f6964 696e6720 74726565 t, avoiding tree │ │ │ │ + 0x0001db34 20636861 6e676500 636f7079 00000000 change.copy.... │ │ │ │ + 0x0001db44 53746f72 65732074 68652063 75727265 Stores the curre │ │ │ │ + 0x0001db54 6e74206e 6f64652c 20616e64 20697427 nt node, and it' │ │ │ │ + 0x0001db64 73207375 62747265 6520696e 20746865 s subtree in the │ │ │ │ + 0x0001db74 20636c69 70626f61 72640000 63757400 clipboard..cut. │ │ │ │ + 0x0001db84 4d6f7665 73207468 65206375 7272656e Moves the curren │ │ │ │ + 0x0001db94 74206e6f 64652c20 616e6420 69742773 t node, and it's │ │ │ │ + 0x0001dba4 20737562 74726565 20746f20 74686520 subtree to the │ │ │ │ + 0x0001dbb4 636c6970 626f6172 64000000 496e7365 clipboard...Inse │ │ │ │ + 0x0001dbc4 72747320 74686520 636f6e74 656e7473 rts the contents │ │ │ │ + 0x0001dbd4 206f6620 74686520 636c6970 626f6172 of the clipboar │ │ │ │ + 0x0001dbe4 64206174 20746865 20637572 72656e74 d at the current │ │ │ │ + 0x0001dbf4 20706f73 6974696f 6e20696e 20746865 position in the │ │ │ │ + 0x0001dc04 20747265 652e0000 75736167 653a2025 tree...usage: % │ │ │ │ + 0x0001dc14 69203c69 74656d3e 203c6667 2f62673e i │ │ │ │ + 0x0001dc24 203c6174 74733e00 756e6465 726c696e .underlin │ │ │ │ + 0x0001dc34 65000000 72657665 72736500 626c696e e...reverse.blin │ │ │ │ + 0x0001dc44 6b000000 64696d00 626f6c64 00000000 k...dim.bold.... │ │ │ │ + 0x0001dc54 756e6b6e 6f776e20 7374796c 65202773 unknown style 's │ │ │ │ + 0x0001dc64 74796c65 205b2573 5d202573 20257327 tyle [%s] %s %s' │ │ │ │ + 0x0001dc74 0a000000 7374616e 646f7574 00000000 ....standout.... │ │ │ │ + 0x0001dc84 7374796c 65000000 3c656c65 6d656e74 style... ..Changes │ │ │ │ + 0x0001dcc4 74686520 64726177 696e6720 7374796c the drawing styl │ │ │ │ + 0x0001dcd4 65206f66 2027656c 656d656e 74272061 e of 'element' a │ │ │ │ + 0x0001dce4 7661696c 61626c65 20636f6c 6f72733a vailable colors: │ │ │ │ + 0x0001dcf4 20626c61 636b2c20 626c7565 2c206379 black, blue, cy │ │ │ │ + 0x0001dd04 616e2c20 7265642c 20677265 656e2c20 an, red, green, │ │ │ │ + 0x0001dd14 6d616765 6e74612c 2079656c 6c6f772c magenta, yellow, │ │ │ │ + 0x0001dd24 20776869 74652061 6e642064 65666175 white and defau │ │ │ │ + 0x0001dd34 6c742077 68696368 20757365 73207468 lt which uses th │ │ │ │ + 0x0001dd44 65207374 616e6461 72642063 6f6c6f72 e standard color │ │ │ │ + 0x0001dd54 73206f66 20746865 20746572 6d696e61 s of the termina │ │ │ │ + 0x0001dd64 6c2e2041 74747262 75746573 20617265 l. Attrbutes are │ │ │ │ + 0x0001dd74 206f6e65 206f7220 6d6f7265 206f663a one or more of: │ │ │ │ + 0x0001dd84 20737461 6e646f75 742c2075 6e646572 standout, under │ │ │ │ + 0x0001dd94 6c696e65 2c207265 76657273 652c2062 line, reverse, b │ │ │ │ + 0x0001dda4 6c696e6b 2c206469 6d20616e 6420626f link, dim and bo │ │ │ │ + 0x0001ddb4 6c642e20 41766169 6c61626c 6520656c ld. Available el │ │ │ │ + 0x0001ddc4 656d656e 74732061 72653a20 6d656e75 ements are: menu │ │ │ │ + 0x0001ddd4 6974656d 2c206d65 6e757465 78742c20 item, menutext, │ │ │ │ + 0x0001dde4 70617265 6e746e6f 64652c20 6e6f6465 parentnode, node │ │ │ │ + 0x0001ddf4 2c206275 6c6c6574 2c207365 6c656374 , bullet, select │ │ │ │ + 0x0001de04 65642c20 70617265 6e747365 6c656374 ed, parentselect │ │ │ │ + 0x0001de14 65642061 6e642062 61636b67 726f756e ed and backgroun │ │ │ │ + 0x0001de24 642e0000 79657300 70657263 656e745f d...yes.percent_ │ │ │ │ + 0x0001de34 646f6e65 00000000 73697a65 00000000 done....size.... │ │ │ │ + 0x0001de44 746f6767 6c655f74 6f646f00 546f6767 toggle_todo.Togg │ │ │ │ + 0x0001de54 6c657320 76697369 626c6974 7920616e les visiblity an │ │ │ │ + 0x0001de64 64207573 61676520 6f662074 68652063 d usage of the c │ │ │ │ + 0x0001de74 6865636b 626f7820 666f7220 74686520 heckbox for the │ │ │ │ + 0x0001de84 63757272 656e746c 79206163 74697665 currently active │ │ │ │ + 0x0001de94 20697465 6d2e0000 746f6767 6c655f64 item...toggle_d │ │ │ │ + 0x0001dea4 6f6e6500 6175746f 73617665 5f746872 one.autosave_thr │ │ │ │ + 0x0001deb4 6573686f 6c645f6e 6f646573 5f636861 eshold_nodes_cha │ │ │ │ + 0x0001dec4 6e676564 20300000 6578706f 72745f25 nged 0..export_% │ │ │ │ + 0x0001ded4 73202573 20256900 6578706f 72745f25 s %s %i.export_% │ │ │ │ + 0x0001dee4 73202573 00000000 73746174 75732022 s %s....status " │ │ │ │ + 0x0001def4 72656164 6f6e6c79 206d6f64 652c206e readonly mode, n │ │ │ │ + 0x0001df04 6f742077 72697469 6e672074 6f206469 ot writing to di │ │ │ │ + 0x0001df14 736b220a 00000000 3c3f686e 6220706f sk"........ │ │ │ │ + 0x0001df84 6e6f6465 2e630000 75736167 653a2025 node.c..usage: % │ │ │ │ + 0x0001df94 73203c61 74747269 62757465 3e203c76 s ...att_set. │ │ │ │ + 0x0001dfb4 6174745f 67657400 6174745f 636c6561 att_get.att_clea │ │ │ │ + 0x0001dfc4 72000000 6174745f 6c697374 00000000 r...att_list.... │ │ │ │ + 0x0001dfd4 6e6f6465 5f647570 6c696361 74650000 node_duplicate.. │ │ │ │ + 0x0001dfe4 75736167 653a2025 73202e2e 2e2e0000 usage: %s ...... │ │ │ │ + 0x0001dff4 6e6f2073 75636820 6d616372 6f206465 no such macro de │ │ │ │ + 0x0001e004 66696e65 64202725 73270000 64656669 fined '%s'..defi │ │ │ │ + 0x0001e014 6e650000 6572726f 72206d61 63726f20 ne..error macro │ │ │ │ + 0x0001e024 25732061 6c726561 64792065 78697374 %s already exist │ │ │ │ + 0x0001e034 2c2e2e20 74686973 206d6967 68742074 ,.. this might t │ │ │ │ + 0x0001e044 75726e20 6f757420 6261646c 792c2e2e urn out badly,.. │ │ │ │ + 0x0001e054 20000000 6d616372 6f000000 5f5f5f5f ...macro...____ │ │ │ │ + 0x0001e064 00000000 444f4e45 00000000 706f7374 ....DONE....post │ │ │ │ + 0x0001e074 73637269 70742065 78706f72 742c2075 script export, u │ │ │ │ + 0x0001e084 6e61626c 6520746f 206f7065 6e202225 nable to open "% │ │ │ │ + 0x0001e094 73220000 25252150 53202525 20616c6c s"..%%!PS %% all │ │ │ │ + 0x0001e0a4 2066696c 6573206d 75737420 6f70656e files must open │ │ │ │ + 0x0001e0b4 20776974 68207468 69732068 65616465 with this heade │ │ │ │ + 0x0001e0c4 720a2525 25254265 67696e52 65736f75 r.%%%%BeginResou │ │ │ │ + 0x0001e0d4 72636520 6d696e69 64696374 2e70730a rce minidict.ps. │ │ │ │ + 0x0001e0e4 25252525 43726561 746f723a 20627972 %%%%Creator: byr │ │ │ │ + 0x0001e0f4 616d4063 61707065 6c6c612d 61726368 am@cappella-arch │ │ │ │ + 0x0001e104 6976652e 636f6d0a 25252525 466f723a ive.com.%%%%For: │ │ │ │ + 0x0001e114 20446972 65637420 506f7374 53637269 Direct PostScri │ │ │ │ + 0x0001e124 7074204d 61726b2d 75700a25 25252544 pt Mark-up.%%%%D │ │ │ │ + 0x0001e134 6174653a 20323420 46656220 32303032 ate: 24 Feb 2002 │ │ │ │ + 0x0001e144 0a252525 25456e64 436f6d6d 656e7473 .%%%%EndComments │ │ │ │ + 0x0001e154 0a2f5f5a 207b202f 64656661 756c7473 ./_Z { /defaults │ │ │ │ + 0x0001e164 20736176 65206465 66207d20 6465660a save def } def. │ │ │ │ + 0x0001e174 2f5a5a20 7b206465 6661756c 74732072 /ZZ { defaults r │ │ │ │ + 0x0001e184 6573746f 7265207d 20646566 0a2f5057 estore } def./PW │ │ │ │ + 0x0001e194 207b202f 70772065 78636820 64656620 { /pw exch def │ │ │ │ + 0x0001e1a4 7d206465 66203539 35205057 20252520 } def 595 PW %% │ │ │ │ + 0x0001e1b4 70617065 72207769 6474680a 2f504820 paper width./PH │ │ │ │ + 0x0001e1c4 7b202f70 68206578 63682064 6566207d { /ph exch def } │ │ │ │ + 0x0001e1d4 20646566 20383432 20504820 25252070 def 842 PH %% p │ │ │ │ + 0x0001e1e4 61706572 20686569 6768740a 00000000 aper height..... │ │ │ │ + 0x0001e1f4 25252044 65666175 6c74733a 20746d20 %% Defaults: tm │ │ │ │ + 0x0001e204 3d207465 78742068 65696768 743a2072 = text height: r │ │ │ │ + 0x0001e214 6d203d20 74657874 20776964 74680a2f m = text width./ │ │ │ │ + 0x0001e224 464d207b 202f666d 20657863 68206465 FM { /fm exch de │ │ │ │ + 0x0001e234 66207d20 64656620 37322046 4d202525 f } def 72 FM %% │ │ │ │ + 0x0001e244 20666f6f 74657220 6d617267 696e0a2f footer margin./ │ │ │ │ + 0x0001e254 544d207b 202f746d 20657863 68206465 TM { /tm exch de │ │ │ │ + 0x0001e264 66207d20 64656620 36383020 544d2025 f } def 680 TM % │ │ │ │ + 0x0001e274 2520746f 70206d61 7267696e 0a2f524d % top margin./RM │ │ │ │ + 0x0001e284 207b202f 726d2065 78636820 64656620 { /rm exch def │ │ │ │ + 0x0001e294 7d206465 66203438 3020524d 20252520 } def 480 RM %% │ │ │ │ + 0x0001e2a4 72696768 74206d61 7267696e 0a2f424d right margin./BM │ │ │ │ + 0x0001e2b4 207b202f 626d2065 78636820 64656620 { /bm exch def │ │ │ │ + 0x0001e2c4 7d206465 66203020 424d2025 2520626f } def 0 BM %% bo │ │ │ │ + 0x0001e2d4 74746f6d 206d6172 67696e0a 2f4c4d20 ttom margin./LM │ │ │ │ + 0x0001e2e4 7b202f6c 6d206578 63682064 6566207d { /lm exch def } │ │ │ │ + 0x0001e2f4 20646566 2030204c 4d202525 206c6566 def 0 LM %% lef │ │ │ │ + 0x0001e304 74206d61 7267696e 0a2f4c47 207b202f t margin./LG { / │ │ │ │ + 0x0001e314 6c672065 78636820 64656620 7d206465 lg exch def } de │ │ │ │ + 0x0001e324 66203131 204c4720 2525206c 696e6573 f 11 LG %% lines │ │ │ │ + 0x0001e334 70616369 6e670a0a 2f504720 7b202f70 pacing../PG { /p │ │ │ │ + 0x0001e344 67206578 63682064 6566207d 20646566 g exch def } def │ │ │ │ + 0x0001e354 20312050 47202525 20666972 7374206e 1 PG %% first n │ │ │ │ + 0x0001e364 756d6265 720a2f6d 61726769 6e73207b umber./margins { │ │ │ │ + 0x0001e374 20363830 20544d20 34383020 524d2030 680 TM 480 RM 0 │ │ │ │ + 0x0001e384 20424d20 30204c4d 207d2064 65660a0a BM 0 LM } def.. │ │ │ │ + 0x0001e394 00000000 2f4d4620 7b092525 20666f6e ..../MF {.%% fon │ │ │ │ + 0x0001e3a4 746e616d 65206e65 77666f6e 746e616d tname newfontnam │ │ │ │ + 0x0001e3b4 65202d3e 202d096d 616b6520 61206e65 e -> -.make a ne │ │ │ │ + 0x0001e3c4 7720656e 636f6465 6420666f 6e74200a w encoded font . │ │ │ │ + 0x0001e3d4 2f6e6577 666f6e74 6e616d65 20657863 /newfontname exc │ │ │ │ + 0x0001e3e4 68206465 66202f66 6f6e746e 616d6520 h def /fontname │ │ │ │ + 0x0001e3f4 65786368 20646566 202f666f 6e746469 exch def /fontdi │ │ │ │ + 0x0001e404 63742066 6f6e746e 616d6520 66696e64 ct fontname find │ │ │ │ + 0x0001e414 666f6e74 20646566 202f6e65 77666f6e font def /newfon │ │ │ │ + 0x0001e424 7420666f 6e746469 63740a6d 61786c65 t fontdict.maxle │ │ │ │ + 0x0001e434 6e677468 20646963 74206465 6620666f ngth dict def fo │ │ │ │ + 0x0001e444 6e746469 6374207b 20657863 68206475 ntdict { exch du │ │ │ │ + 0x0001e454 70202f46 49442065 71207b20 706f7020 p /FID eq { pop │ │ │ │ + 0x0001e464 706f7020 7d207b20 65786368 206e6577 pop } { exch new │ │ │ │ + 0x0001e474 666f6e74 20332031 0a726f6c 6c207075 font 3 1.roll pu │ │ │ │ + 0x0001e484 74207d20 6966656c 7365207d 20666f72 t } ifelse } for │ │ │ │ + 0x0001e494 616c6c20 6e657766 6f6e7420 2f466f6e all newfont /Fon │ │ │ │ + 0x0001e4a4 744e616d 65206e65 77666f6e 746e616d tName newfontnam │ │ │ │ + 0x0001e4b4 65207075 7420656e 636f6469 6e675f76 e put encoding_v │ │ │ │ + 0x0001e4c4 6563746f 720a6c65 6e677468 20323536 ector.length 256 │ │ │ │ + 0x0001e4d4 20657120 7b206e65 77666f6e 74202f45 eq { newfont /E │ │ │ │ + 0x0001e4e4 6e636f64 696e6720 656e636f 64696e67 ncoding encoding │ │ │ │ + 0x0001e4f4 5f766563 746f7220 70757420 7d206966 _vector put } if │ │ │ │ + 0x0001e504 206e6577 666f6e74 6e616d65 206e6577 newfontname new │ │ │ │ + 0x0001e514 666f6e74 0a646566 696e6566 6f6e7420 font.definefont │ │ │ │ + 0x0001e524 706f7020 7d206465 660a0a00 2f656e63 pop } def.../enc │ │ │ │ + 0x0001e534 6f64696e 675f7665 63746f72 205b202f oding_vector [ / │ │ │ │ + 0x0001e544 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ + 0x0001e554 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ + 0x0001e564 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ + 0x0001e574 74646566 0a092f2e 6e6f7464 65662020 tdef../.notdef │ │ │ │ + 0x0001e584 2f2e6e6f 74646566 202f2e6e 6f746465 /.notdef /.notde │ │ │ │ + 0x0001e594 66202f2e 6e6f7464 6566202f 2e6e6f74 f /.notdef /.not │ │ │ │ + 0x0001e5a4 64656620 2f2e6e6f 74646566 202f2e6e def /.notdef /.n │ │ │ │ + 0x0001e5b4 6f746465 66202f2e 6e6f7464 65660a09 otdef /.notdef.. │ │ │ │ + 0x0001e5c4 2f2e6e6f 74646566 20202f2e 6e6f7464 /.notdef /.notd │ │ │ │ + 0x0001e5d4 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ + 0x0001e5e4 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ + 0x0001e5f4 6e6f7464 6566202f 2e6e6f74 64656620 notdef /.notdef │ │ │ │ + 0x0001e604 2f2e6e6f 74646566 0a092f2e 6e6f7464 /.notdef../.notd │ │ │ │ + 0x0001e614 65662020 2f2e6e6f 74646566 202f2e6e ef /.notdef /.n │ │ │ │ + 0x0001e624 6f746465 66202f2e 6e6f7464 6566202f otdef /.notdef / │ │ │ │ + 0x0001e634 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ + 0x0001e644 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ + 0x0001e654 65660a09 2f2e6e6f 74646566 20202f2e ef../.notdef /. │ │ │ │ + 0x0001e664 6e6f7464 6566202f 73706163 65202f65 notdef /space /e │ │ │ │ + 0x0001e674 78636c61 6d202f71 756f7465 64626c20 xclam /quotedbl │ │ │ │ + 0x0001e684 2f6e756d 62657273 69676e20 2f646f6c /numbersign /dol │ │ │ │ + 0x0001e694 6c617220 2f706572 63656e74 0a000000 lar /percent.... │ │ │ │ + 0x0001e6a4 2f616d70 65727361 6e642020 2f71756f /ampersand /quo │ │ │ │ + 0x0001e6b4 74657269 67687420 2f706172 656e6c65 teright /parenle │ │ │ │ + 0x0001e6c4 6674202f 70617265 6e726967 6874202f ft /parenright / │ │ │ │ + 0x0001e6d4 61737465 7269736b 202f706c 7573202f asterisk /plus / │ │ │ │ + 0x0001e6e4 636f6d6d 61202f68 79706865 6e0a092f comma /hyphen../ │ │ │ │ + 0x0001e6f4 70657269 6f642020 2f736c61 7368202f period /slash / │ │ │ │ + 0x0001e704 7a65726f 202f6f6e 65202f74 776f202f zero /one /two / │ │ │ │ + 0x0001e714 74687265 65202f66 6f757220 2f666976 three /four /fiv │ │ │ │ + 0x0001e724 65202f73 69782020 2f736576 656e202f e /six /seven / │ │ │ │ + 0x0001e734 65696768 74202f6e 696e650a 092f636f eight /nine../co │ │ │ │ + 0x0001e744 6c6f6e20 2f73656d 69636f6c 6f6e202f lon /semicolon / │ │ │ │ + 0x0001e754 6c657373 202f6571 75616c20 2f677265 less /equal /gre │ │ │ │ + 0x0001e764 61746572 20202f71 75657374 696f6e20 ater /question │ │ │ │ + 0x0001e774 2f617420 2f41202f 42202f43 202f4420 /at /A /B /C /D │ │ │ │ + 0x0001e784 2f45202f 4620202f 47202f48 0a092f49 /E /F /G /H../I │ │ │ │ + 0x0001e794 202f4a20 2f4b202f 4c202f4d 202f4e20 /J /K /L /M /N │ │ │ │ + 0x0001e7a4 202f4f20 2f50202f 51202f52 202f5320 /O /P /Q /R /S │ │ │ │ + 0x0001e7b4 2f54202f 55202f56 20202f57 202f5820 /T /U /V /W /X │ │ │ │ + 0x0001e7c4 2f59202f 5a202f62 7261636b 65746c65 /Y /Z /bracketle │ │ │ │ + 0x0001e7d4 6674202f 6261636b 736c6173 680a0000 ft /backslash... │ │ │ │ + 0x0001e7e4 2f627261 636b6574 72696768 74202f61 /bracketright /a │ │ │ │ + 0x0001e7f4 73636969 63697263 756d2020 2f756e64 sciicircum /und │ │ │ │ + 0x0001e804 65727363 6f726520 2f71756f 74656c65 erscore /quotele │ │ │ │ + 0x0001e814 6674202f 61202f62 202f6320 2f64202f ft /a /b /c /d / │ │ │ │ + 0x0001e824 65202f66 20202f67 202f6820 2f690a09 e /f /g /h /i.. │ │ │ │ + 0x0001e834 2f6a202f 6b202f6c 202f6d20 2f6e2020 /j /k /l /m /n │ │ │ │ + 0x0001e844 2f6f202f 70202f71 202f7220 2f73202f /o /p /q /r /s / │ │ │ │ + 0x0001e854 74202f75 202f7620 202f7720 2f78202f t /u /v /w /x / │ │ │ │ + 0x0001e864 79202f7a 202f6272 6163656c 65667420 y /z /braceleft │ │ │ │ + 0x0001e874 2f626172 0a092f62 72616365 72696768 /bar../bracerigh │ │ │ │ + 0x0001e884 74202f74 696c6465 20202f2e 6e6f7464 t /tilde /.notd │ │ │ │ + 0x0001e894 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ + 0x0001e8a4 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ + 0x0001e8b4 6e6f7464 6566202f 2e6e6f74 6465660a notdef /.notdef. │ │ │ │ + 0x0001e8c4 00000000 2f2e6e6f 74646566 202f2e6e ..../.notdef /.n │ │ │ │ + 0x0001e8d4 6f746465 6620202f 2e6e6f74 64656620 otdef /.notdef │ │ │ │ + 0x0001e8e4 2f2e6e6f 74646566 202f2e6e 6f746465 /.notdef /.notde │ │ │ │ + 0x0001e8f4 66202f2e 6e6f7464 6566202f 2e6e6f74 f /.notdef /.not │ │ │ │ + 0x0001e904 64656620 2f2e6e6f 74646566 0a092f2e def /.notdef../. │ │ │ │ + 0x0001e914 6e6f7464 6566202f 2e6e6f74 64656620 notdef /.notdef │ │ │ │ + 0x0001e924 202f2e6e 6f746465 66202f2e 6e6f7464 /.notdef /.notd │ │ │ │ + 0x0001e934 6566202f 2e6e6f74 64656620 2f2e6e6f ef /.notdef /.no │ │ │ │ + 0x0001e944 74646566 202f2e6e 6f746465 66202f2e tdef /.notdef /. │ │ │ │ + 0x0001e954 6e6f7464 65660a09 2f2e6e6f 74646566 notdef../.notdef │ │ │ │ + 0x0001e964 202f2e6e 6f746465 6620202f 2e6e6f74 /.notdef /.not │ │ │ │ + 0x0001e974 64656620 2f2e6e6f 74646566 202f2e6e def /.notdef /.n │ │ │ │ + 0x0001e984 6f746465 66202f2e 6e6f7464 6566202f otdef /.notdef / │ │ │ │ + 0x0001e994 2e6e6f74 64656620 2f2e6e6f 74646566 .notdef /.notdef │ │ │ │ + 0x0001e9a4 0a092f2e 6e6f7464 6566202f 2e6e6f74 ../.notdef /.not │ │ │ │ + 0x0001e9b4 64656620 202f2e6e 6f746465 66202f73 def /.notdef /s │ │ │ │ + 0x0001e9c4 70616365 202f6578 636c616d 646f776e pace /exclamdown │ │ │ │ + 0x0001e9d4 202f6365 6e74202f 73746572 6c696e67 /cent /sterling │ │ │ │ + 0x0001e9e4 202f6375 7272656e 6379202f 79656e0a /currency /yen. │ │ │ │ + 0x0001e9f4 00000000 2f62726f 6b656e62 61722020 ..../brokenbar │ │ │ │ + 0x0001ea04 2f736563 74696f6e 202f6469 65726573 /section /dieres │ │ │ │ + 0x0001ea14 6973202f 636f7079 72696768 74202f6f is /copyright /o │ │ │ │ + 0x0001ea24 72646665 6d696e69 6e65202f 6775696c rdfeminine /guil │ │ │ │ + 0x0001ea34 6c656d6f 746c6566 740a092f 6c6f6769 lemotleft../logi │ │ │ │ + 0x0001ea44 63616c6e 6f74202f 68797068 656e202f calnot /hyphen / │ │ │ │ + 0x0001ea54 72656769 73746572 65642020 2f6d6163 registered /mac │ │ │ │ + 0x0001ea64 726f6e20 2f646567 72656520 2f706c75 ron /degree /plu │ │ │ │ + 0x0001ea74 736d696e 7573202f 74776f73 75706572 sminus /twosuper │ │ │ │ + 0x0001ea84 696f720a 092f7468 72656573 75706572 ior../threesuper │ │ │ │ + 0x0001ea94 696f7220 2f616375 7465202f 6d75202f ior /acute /mu / │ │ │ │ + 0x0001eaa4 70617261 67726170 6820202f 62756c6c paragraph /bull │ │ │ │ + 0x0001eab4 6574202f 63656469 6c6c6120 2f6f6e65 et /cedilla /one │ │ │ │ + 0x0001eac4 73757065 72696f72 0a092f6f 72646d61 superior../ordma │ │ │ │ + 0x0001ead4 7363756c 696e6520 2f677569 6c6c656d sculine /guillem │ │ │ │ + 0x0001eae4 6f747269 67687420 2f6f6e65 71756172 otright /onequar │ │ │ │ + 0x0001eaf4 74657220 2f6f6e65 68616c66 202f7468 ter /onehalf /th │ │ │ │ + 0x0001eb04 72656571 75617274 65727320 2f717565 reequarters /que │ │ │ │ + 0x0001eb14 7374696f 6e646f77 6e0a0000 2f416772 stiondown.../Agr │ │ │ │ + 0x0001eb24 61766520 2f416163 75746520 2f416369 ave /Aacute /Aci │ │ │ │ + 0x0001eb34 7263756d 666c6578 202f4174 696c6465 rcumflex /Atilde │ │ │ │ + 0x0001eb44 202f4164 69657265 73697320 2f417269 /Adieresis /Ari │ │ │ │ + 0x0001eb54 6e67202f 41452020 2f436365 64696c6c ng /AE /Ccedill │ │ │ │ + 0x0001eb64 61202f45 67726176 650a092f 45616375 a /Egrave../Eacu │ │ │ │ + 0x0001eb74 7465202f 45636972 63756d66 6c657820 te /Ecircumflex │ │ │ │ + 0x0001eb84 2f456469 65726573 6973202f 49677261 /Edieresis /Igra │ │ │ │ + 0x0001eb94 7665202f 49616375 7465202f 49636972 ve /Iacute /Icir │ │ │ │ + 0x0001eba4 63756d66 6c657820 202f4964 69657265 cumflex /Idiere │ │ │ │ + 0x0001ebb4 73697320 2f457468 0a092f4e 74696c64 sis /Eth../Ntild │ │ │ │ + 0x0001ebc4 65202f4f 67726176 65202f4f 61637574 e /Ograve /Oacut │ │ │ │ + 0x0001ebd4 65202f4f 63697263 756d666c 6578202f e /Ocircumflex / │ │ │ │ + 0x0001ebe4 4f74696c 6465202f 4f646965 72657369 Otilde /Odieresi │ │ │ │ + 0x0001ebf4 7320202f 6d756c74 69706c79 202f4f73 s /multiply /Os │ │ │ │ + 0x0001ec04 6c617368 0a092f55 67726176 65202f55 lash../Ugrave /U │ │ │ │ + 0x0001ec14 61637574 65202f55 63697263 756d666c acute /Ucircumfl │ │ │ │ + 0x0001ec24 6578202f 55646965 72657369 73202f59 ex /Udieresis /Y │ │ │ │ + 0x0001ec34 61637574 65202f54 686f726e 20202f67 acute /Thorn /g │ │ │ │ + 0x0001ec44 65726d61 6e64626c 73202f61 67726176 ermandbls /agrav │ │ │ │ + 0x0001ec54 650a0000 2f616163 75746520 2f616369 e.../aacute /aci │ │ │ │ + 0x0001ec64 7263756d 666c6578 202f6174 696c6465 rcumflex /atilde │ │ │ │ + 0x0001ec74 202f6164 69657265 73697320 2f617269 /adieresis /ari │ │ │ │ + 0x0001ec84 6e67202f 61652020 2f636365 64696c6c ng /ae /ccedill │ │ │ │ + 0x0001ec94 61202f65 67726176 65202f65 61637574 a /egrave /eacut │ │ │ │ + 0x0001eca4 650a092f 65636972 63756d66 6c657820 e../ecircumflex │ │ │ │ + 0x0001ecb4 2f656469 65726573 6973202f 69677261 /edieresis /igra │ │ │ │ + 0x0001ecc4 7665202f 69616375 7465202f 69636972 ve /iacute /icir │ │ │ │ + 0x0001ecd4 63756d66 6c657820 202f6964 69657265 cumflex /idiere │ │ │ │ + 0x0001ece4 73697320 2f657468 202f6e74 696c6465 sis /eth /ntilde │ │ │ │ + 0x0001ecf4 0a092f6f 67726176 65202f6f 61637574 ../ograve /oacut │ │ │ │ + 0x0001ed04 65202f6f 63697263 756d666c 6578202f e /ocircumflex / │ │ │ │ + 0x0001ed14 6f74696c 6465202f 6f646965 72657369 otilde /odieresi │ │ │ │ + 0x0001ed24 7320202f 64697669 6465202f 6f736c61 s /divide /osla │ │ │ │ + 0x0001ed34 7368202f 75677261 76650a09 2f756163 sh /ugrave../uac │ │ │ │ + 0x0001ed44 75746520 2f756369 7263756d 666c6578 ute /ucircumflex │ │ │ │ + 0x0001ed54 202f7564 69657265 73697320 2f796163 /udieresis /yac │ │ │ │ + 0x0001ed64 75746520 2f74686f 726e2020 2f796469 ute /thorn /ydi │ │ │ │ + 0x0001ed74 65726573 6973200a 5d206465 660a0a00 eresis .] def... │ │ │ │ + 0x0001ed84 2f54696d 65732d52 6f6d616e 202f5469 /Times-Roman /Ti │ │ │ │ + 0x0001ed94 6d65732d 526f6d61 6e2d494c 31204d46 mes-Roman-IL1 MF │ │ │ │ + 0x0001eda4 0a2f5469 6d65732d 4974616c 6963202f ./Times-Italic / │ │ │ │ + 0x0001edb4 54696d65 732d4974 616c6963 2d494c31 Times-Italic-IL1 │ │ │ │ + 0x0001edc4 204d460a 2f54696d 65732d42 6f6c6420 MF./Times-Bold │ │ │ │ + 0x0001edd4 2f54696d 65732d42 6f6c642d 494c3120 /Times-Bold-IL1 │ │ │ │ + 0x0001ede4 4d460a2f 48656c76 65746963 61202f48 MF./Helvetica /H │ │ │ │ + 0x0001edf4 656c7665 74696361 2d494c31 204d460a elvetica-IL1 MF. │ │ │ │ + 0x0001ee04 2f48656c 76657469 63612d4f 626c6971 /Helvetica-Obliq │ │ │ │ + 0x0001ee14 7565202f 48656c76 65746963 612d4f62 ue /Helvetica-Ob │ │ │ │ + 0x0001ee24 6c697175 652d494c 31204d46 0a2f4865 lique-IL1 MF./He │ │ │ │ + 0x0001ee34 6c766574 6963612d 426f6c64 202f4865 lvetica-Bold /He │ │ │ │ + 0x0001ee44 6c766574 6963612d 426f6c64 2d494c31 lvetica-Bold-IL1 │ │ │ │ + 0x0001ee54 204d460a 0a000000 2f746578 74626f78 MF...../textbox │ │ │ │ + 0x0001ee64 207b0a6d 61726769 6e732031 3020726f {.margins 10 ro │ │ │ │ + 0x0001ee74 6d203132 204c4720 6c6d2074 6d206d6f m 12 LG lm tm mo │ │ │ │ + 0x0001ee84 7665746f 207d2064 65660a2f 6d696470 veto } def./midp │ │ │ │ + 0x0001ee94 61676520 7b207077 20726d20 73756220 age { pw rm sub │ │ │ │ + 0x0001eea4 32206469 7620666d 20747261 6e736c61 2 div fm transla │ │ │ │ + 0x0001eeb4 74650a74 65787462 6f78206e 756d6265 te.textbox numbe │ │ │ │ + 0x0001eec4 72696e67 20313020 73737d20 6465660a ring 10 ss} def. │ │ │ │ + 0x0001eed4 2f317570 4134207b 205f5a20 6d696e69 /1upA4 { _Z mini │ │ │ │ + 0x0001eee4 64696374 20626567 696e0a2f 7031207b dict begin./p1 { │ │ │ │ + 0x0001eef4 20677361 7665206d 69647061 67650a2f gsave midpage./ │ │ │ │ + 0x0001ef04 6a756d70 207b2062 6d20746d 20677420 jump { bm tm gt │ │ │ │ + 0x0001ef14 7b207368 6f777061 67652067 72657374 { showpage grest │ │ │ │ + 0x0001ef24 6f726520 7031207d 2069660a 7d206465 ore p1 } if.} de │ │ │ │ + 0x0001ef34 66207d20 64656620 70310a7d 20646566 f } def p1.} def │ │ │ │ + 0x0001ef44 0a2f6e65 77706167 65207b20 3130206e ./newpage { 10 n │ │ │ │ + 0x0001ef54 65672054 4d20746d 20706f70 206a756d eg TM tm pop jum │ │ │ │ + 0x0001ef64 70207d20 6465660a 00000000 25252063 p } def.....%% c │ │ │ │ + 0x0001ef74 6c6f7365 2066696c 650a2f63 6c6f7365 lose file./close │ │ │ │ + 0x0001ef84 207b2073 686f7770 61676520 67726573 { showpage gres │ │ │ │ + 0x0001ef94 746f7265 20636c65 61722065 6e64205a tore clear end Z │ │ │ │ + 0x0001efa4 5a207d20 6465660a 2f6d696e 69646963 Z } def./minidic │ │ │ │ + 0x0001efb4 74203930 20646963 74206465 66200a6d t 90 dict def .m │ │ │ │ + 0x0001efc4 696e6964 69637420 62656769 6e200a2f inidict begin ./ │ │ │ │ + 0x0001efd4 6773202f 67736176 65206c6f 61642064 gs /gsave load d │ │ │ │ + 0x0001efe4 6566200a 2f677220 2f677265 73746f72 ef ./gr /grestor │ │ │ │ + 0x0001eff4 65206c6f 61642064 6566200a 2f61207b e load def ./a { │ │ │ │ + 0x0001f004 20746d20 65786368 20737562 20544d20 tm exch sub TM │ │ │ │ + 0x0001f014 6c6d2074 6d206d6f 7665746f 207d2062 lm tm moveto } b │ │ │ │ + 0x0001f024 696e6420 6465660a 2f51207b 206c6720 ind def./Q { lg │ │ │ │ + 0x0001f034 38206469 76206120 7d206465 660a2f48 8 div a } def./H │ │ │ │ + 0x0001f044 207b206c 67203220 64697620 61207d20 { lg 2 div a } │ │ │ │ + 0x0001f054 6465660a 2f4c207b 206c6720 61207d20 def./L { lg a } │ │ │ │ + 0x0001f064 64656620 0a2f6365 6e747265 207b2064 def ./centre { d │ │ │ │ + 0x0001f074 75702073 7472696e 67776964 74682070 up stringwidth p │ │ │ │ + 0x0001f084 6f702032 20646976 20726d20 32206469 op 2 div rm 2 di │ │ │ │ + 0x0001f094 760a6578 63682073 7562206c 6d206164 v.exch sub lm ad │ │ │ │ + 0x0001f0a4 6420746d 206d6f76 65746f20 7d206269 d tm moveto } bi │ │ │ │ + 0x0001f0b4 6e642064 65660a2f 6e756d62 6572696e nd def./numberin │ │ │ │ + 0x0001f0c4 67207b20 67732072 6d203220 64697620 g { gs rm 2 div │ │ │ │ + 0x0001f0d4 626d2032 35207375 62206d6f 7665746f bm 25 sub moveto │ │ │ │ + 0x0001f0e4 0a706720 70672031 20616464 20504720 .pg pg 1 add PG │ │ │ │ + 0x0001f0f4 34207374 72696e67 20637673 20372073 4 string cvs 7 s │ │ │ │ + 0x0001f104 73207368 6f772067 72207d20 6465660a s show gr } def. │ │ │ │ + 0x0001f114 2f66696e 64207b20 73656172 6368207b /find { search { │ │ │ │ + 0x0001f124 20706f70 2033202d 3120726f 6c6c2031 pop 3 -1 roll 1 │ │ │ │ + 0x0001f134 20616464 20332031 20726f6c 6c207d0a add 3 1 roll }. │ │ │ │ + 0x0001f144 7b20706f 70206578 6974207d 20696665 { pop exit } ife │ │ │ │ + 0x0001f154 6c736520 7d206465 660a0000 2f737061 lse } def.../spa │ │ │ │ + 0x0001f164 6365636f 756e7420 7b203020 65786368 cecount { 0 exch │ │ │ │ + 0x0001f174 20282029 207b2066 696e6420 7d206c6f ( ) { find } lo │ │ │ │ + 0x0001f184 6f70207d 20646566 0a2f746f 6f666172 op } def./toofar │ │ │ │ + 0x0001f194 3f207b20 28202920 73656172 63682070 ? { ( ) search p │ │ │ │ + 0x0001f1a4 6f702064 75702073 7472696e 67776964 op dup stringwid │ │ │ │ + 0x0001f1b4 74682070 6f700a63 75727265 6e74706f th pop.currentpo │ │ │ │ + 0x0001f1c4 696e7420 706f7020 61646420 726d2067 int pop add rm g │ │ │ │ + 0x0001f1d4 74207d20 62696e64 20646566 0a2f7061 t } bind def./pa │ │ │ │ + 0x0001f1e4 67656a75 6d70207b 206a756d 7020746f gejump { jump to │ │ │ │ + 0x0001f1f4 6f666172 3f207b20 4c206a75 6d702073 ofar? { L jump s │ │ │ │ + 0x0001f204 2073207d 0a7b2073 2073207d 20696665 s }.{ s s } ife │ │ │ │ + 0x0001f214 6c736520 7d206465 660a0000 2f73202f lse } def.../s / │ │ │ │ + 0x0001f224 73686f77 206c6f61 64206465 66202525 show load def %% │ │ │ │ + 0x0001f234 200a2f6e 207b2062 6d20746d 20677420 ./n { bm tm gt │ │ │ │ + 0x0001f244 7b206a75 6d702073 204c207d 207b2073 { jump s L } { s │ │ │ │ + 0x0001f254 204c207d 20696665 6c73657d 2062696e L } ifelse} bin │ │ │ │ + 0x0001f264 64206465 660a2f63 207b2063 656e7472 d def./c { centr │ │ │ │ + 0x0001f274 65207320 4c207d20 64656620 0a2f5320 e s L } def ./S │ │ │ │ + 0x0001f284 7b206475 70207370 61636563 6f756e74 { dup spacecount │ │ │ │ + 0x0001f294 207b2070 6167656a 756d7020 7d207265 { pagejump } re │ │ │ │ + 0x0001f2a4 70656174 20706f70 207d2064 65660a2f peat pop } def./ │ │ │ │ + 0x0001f2b4 50207b20 53204c20 7d206269 6e642064 P { S L } bind d │ │ │ │ + 0x0001f2c4 6566200a 2f4a207b 2050207d 20646566 ef ./J { P } def │ │ │ │ + 0x0001f2d4 200a2f54 207b206c 6d20706f 7020746d ./T { lm pop tm │ │ │ │ + 0x0001f2e4 206d6f76 65746f20 7d206465 66202525 moveto } def %% │ │ │ │ + 0x0001f2f4 20746162 730a2f46 207b2066 696e6466 tabs./F { findf │ │ │ │ + 0x0001f304 6f6e7420 65786368 20736361 6c65666f ont exch scalefo │ │ │ │ + 0x0001f314 6e742073 6574666f 6e74207d 2062696e nt setfont } bin │ │ │ │ + 0x0001f324 64206465 660a2f72 6f6d207b 202f5469 d def./rom { /Ti │ │ │ │ + 0x0001f334 6d65732d 526f6d61 6e2d494c 31204620 mes-Roman-IL1 F │ │ │ │ + 0x0001f344 7d206465 660a2f69 74207b20 2f54696d } def./it { /Tim │ │ │ │ + 0x0001f354 65732d49 74616c69 632d494c 31204620 es-Italic-IL1 F │ │ │ │ + 0x0001f364 7d206465 660a2f62 6f6c207b 202f5469 } def./bol { /Ti │ │ │ │ + 0x0001f374 6d65732d 426f6c64 2d494c31 2046207d mes-Bold-IL1 F } │ │ │ │ + 0x0001f384 20646566 0a2f7373 207b202f 48656c76 def./ss { /Helv │ │ │ │ + 0x0001f394 65746963 612d494c 31204620 7d206465 etica-IL1 F } de │ │ │ │ + 0x0001f3a4 660a2f73 69207b20 2f48656c 76657469 f./si { /Helveti │ │ │ │ + 0x0001f3b4 63612d4f 626c6971 75652d49 4c31207d ca-Oblique-IL1 } │ │ │ │ + 0x0001f3c4 20646566 0a2f7362 207b202f 48656c76 def./sb { /Helv │ │ │ │ + 0x0001f3d4 65746963 612d426f 6c642d49 4c312046 etica-Bold-IL1 F │ │ │ │ + 0x0001f3e4 207d2064 65660a0a 00000000 656e6420 } def......end │ │ │ │ + 0x0001f3f4 25252063 6c6f7365 206d696e 69646963 %% close minidic │ │ │ │ + 0x0001f404 743a202a 74686973 20697320 696d706f t: *this is impo │ │ │ │ + 0x0001f414 7274616e 742a0a25 25252520 456e6452 rtant*.%%%% EndR │ │ │ │ + 0x0001f424 65736f75 7263650a 0a0a0000 25252525 esource.....%%%% │ │ │ │ + 0x0001f434 42656769 6e506167 65536574 7570200a BeginPageSetup . │ │ │ │ + 0x0001f444 31757041 34202525 206f7065 6e207468 1upA4 %% open th │ │ │ │ + 0x0001f454 65207061 6765200a 25252525 456e6450 e page .%%%%EndP │ │ │ │ + 0x0001f464 61676553 65747570 200a3020 610a0a25 ageSetup .0 a..% │ │ │ │ + 0x0001f474 25252542 6567696e 53637269 7074200a %%%BeginScript . │ │ │ │ + 0x0001f484 31322073 69203020 610a3132 20736220 12 si 0 a.12 sb │ │ │ │ + 0x0001f494 2028686e 6220706f 73747363 72697074 (hnb postscript │ │ │ │ + 0x0001f4a4 20657870 6f727429 20632031 31207373 export) c 11 ss │ │ │ │ + 0x0001f4b4 204c0a00 28202920 53203130 20737320 L..( ) S 10 ss │ │ │ │ + 0x0001f4c4 2569204c 4d203020 6120285b 25735d25 %i LM 0 a ([%s]% │ │ │ │ + 0x0001f4d4 73202920 500a0000 28202920 53203130 s ) P...( ) S 10 │ │ │ │ + 0x0001f4e4 20737320 2569204c 4d203020 61202825 ss %i LM 0 a (% │ │ │ │ + 0x0001f4f4 73202920 500a0000 20480a00 25252525 s ) P... H..%%%% │ │ │ │ + 0x0001f504 54726169 6c657220 0a636c6f 73650a25 Trailer .close.% │ │ │ │ + 0x0001f514 25252545 4f460a00 706f7374 73637269 %%%EOF..postscri │ │ │ │ + 0x0001f524 70742065 78706f72 742c2073 61766564 pt export, saved │ │ │ │ + 0x0001f534 206f7574 70757420 746f2022 25732200 output to "%s". │ │ │ │ + 0x0001f544 6578706f 72745f70 73000000 4578706f export_ps...Expo │ │ │ │ + 0x0001f554 72747320 74686520 63757272 656e7420 rts the current │ │ │ │ + 0x0001f564 6e6f6465 2c206974 27732073 69626c69 node, it's sibli │ │ │ │ + 0x0001f574 6e677320 616e6420 616c6c20 7375626c ngs and all subl │ │ │ │ + 0x0001f584 6576656c 7320746f 20612070 6f737473 evels to a posts │ │ │ │ + 0x0001f594 63726970 74206669 6c652073 75697461 cript file suita │ │ │ │ + 0x0001f5a4 626c6520 666f7220 7072696e 74696e67 ble for printing │ │ │ │ + 0x0001f5b4 00000000 28000000 5c280000 5c290000 ....(...\(..\).. │ │ │ │ + 0x0001f5c4 5c333436 00000000 5c333730 00000000 \346....\370.... │ │ │ │ + 0x0001f5d4 5c333435 00000000 5c333036 00000000 \345....\306.... │ │ │ │ + 0x0001f5e4 5c333330 00000000 5c333035 00000000 \330....\305.... │ │ │ │ + 0x0001f5f4 62726561 6b000000 75736167 653a2025 break...usage: % │ │ │ │ + 0x0001f604 73203c63 6f6e7465 78746e61 6d653e00 s . │ │ │ │ + 0x0001f614 73636f70 65206c69 6d697420 65786365 scope limit exce │ │ │ │ + 0x0001f624 65646564 00000000 6261636b 73706163 eded....backspac │ │ │ │ + 0x0001f634 65000000 6572726f 7220696e 2062696e e...error in bin │ │ │ │ + 0x0001f644 64696e67 73202573 20257320 25732025 dings %s %s %s % │ │ │ │ + 0x0001f654 730a0000 696e7300 64656c00 72657475 s...ins.del.retu │ │ │ │ + 0x0001f664 726e0000 74616200 65736300 5e737061 rn..tab.esc.^spa │ │ │ │ + 0x0001f674 63650000 4b45595f 00000000 454e4400 ce..KEY_....END. │ │ │ │ + 0x0001f684 4241434b 53504143 45000000 3e3c0000 BACKSPACE...><.. │ │ │ │ + 0x0001f694 62696e64 00000000 3c6b6579 3e203c61 bind.... [paramete │ │ │ │ + 0x0001f6b4 725d0000 42696e64 73207468 65206163 r]..Binds the ac │ │ │ │ + 0x0001f6c4 74696f6e 2c20746f 20746865 20737065 tion, to the spe │ │ │ │ + 0x0001f6d4 63696669 6564206b 65792c20 73756273 cified key, subs │ │ │ │ + 0x0001f6e4 65717565 6e742061 6374696f 6e73206d equent actions m │ │ │ │ + 0x0001f6f4 79206265 20626f75 6e642062 79207573 y be bound by us │ │ │ │ + 0x0001f704 696e6720 74686520 76697274 75616c20 ing the virtual │ │ │ │ + 0x0001f714 6b657920 272e2e27 20746875 73206368 key '..' thus ch │ │ │ │ + 0x0001f724 61696e69 6e672074 68656d20 746f6765 aining them toge │ │ │ │ + 0x0001f734 74686572 20696e74 6f206120 736d616c ther into a smal │ │ │ │ + 0x0001f744 6c207363 72697074 2e000000 636f6e74 l script....cont │ │ │ │ + 0x0001f754 65787400 3c636f6e 74657874 3e000000 ext.... │ │ │ │ + 0x0001f764 4368616e 67657320 636f6e74 6578742c Changes context, │ │ │ │ + 0x0001f774 20636f6e 74657874 206d6179 20626520 context may be │ │ │ │ + 0x0001f784 6f6e6520 6f662027 6d61696e 272c2027 one of 'main', ' │ │ │ │ + 0x0001f794 6c696e65 65646974 272c2027 6e6f6465 lineedit', 'node │ │ │ │ + 0x0001f7a4 65646974 272c2027 636f6e66 69726d27 edit', 'confirm' │ │ │ │ + 0x0001f7b4 206f7220 616e7920 6f746865 72207573 or any other us │ │ │ │ + 0x0001f7c4 65726465 66696e65 6420636f 6e746578 erdefined contex │ │ │ │ + 0x0001f7d4 742e0000 6b657900 6c656674 00000000 t...key.left.... │ │ │ │ + 0x0001f7e4 72696768 74000000 686f6d65 00000000 right...home.... │ │ │ │ + 0x0001f7f4 66310000 66320000 66330000 66340000 f1..f2..f3..f4.. │ │ │ │ + 0x0001f804 66350000 66360000 66370000 66380000 f5..f6..f7..f8.. │ │ │ │ + 0x0001f814 66390000 66313000 66313100 66313200 f9..f10.f11.f12. │ │ │ │ + 0x0001f824 65696300 6e706167 65000000 70706167 eic.npage...ppag │ │ │ │ + 0x0001f834 65000000 656e7465 72000000 6c6c0000 e...enter...ll.. │ │ │ │ + 0x0001f844 61310000 61330000 62320000 63310000 a1..a3..b2..c1.. │ │ │ │ + 0x0001f854 63330000 62656700 63616e63 656c0000 c3..beg.cancel.. │ │ │ │ + 0x0001f864 636c6f73 65000000 63726561 74650000 close...create.. │ │ │ │ + 0x0001f874 65786974 00000000 66696e64 00000000 exit....find.... │ │ │ │ + 0x0001f884 68656c70 00000000 6d61726b 00000000 help....mark.... │ │ │ │ + 0x0001f894 6d657373 61676500 6d6f7665 00000000 message.move.... │ │ │ │ + 0x0001f8a4 6e657874 00000000 6f70656e 00000000 next....open.... │ │ │ │ + 0x0001f8b4 6f707469 6f6e7300 70726576 696f7573 options.previous │ │ │ │ + 0x0001f8c4 00000000 7265646f 00000000 72656665 ....redo....refe │ │ │ │ + 0x0001f8d4 72656e63 65000000 72656672 65736800 rence...refresh. │ │ │ │ + 0x0001f8e4 7265706c 61636500 72657374 61727400 replace.restart. │ │ │ │ + 0x0001f8f4 72657375 6d650000 73626567 00000000 resume..sbeg.... │ │ │ │ + 0x0001f904 7363616e 63656c00 73636f6d 6d616e64 scancel.scommand │ │ │ │ + 0x0001f914 00000000 73636f70 79000000 73637265 ....scopy...scre │ │ │ │ + 0x0001f924 61746500 73646300 73646c00 73656c65 ate.sdc.sdl.sele │ │ │ │ + 0x0001f934 63740000 73656f6c 00000000 73657869 ct..seol....sexi │ │ │ │ + 0x0001f944 74000000 7366696e 64000000 7368656c t...sfind...shel │ │ │ │ + 0x0001f954 70000000 73686f6d 65000000 73696300 p...shome...sic. │ │ │ │ + 0x0001f964 736c6566 74000000 736d6573 73616765 sleft...smessage │ │ │ │ + 0x0001f974 00000000 736d6f76 65000000 736e6578 ....smove...snex │ │ │ │ + 0x0001f984 74000000 736f7074 696f6e73 00000000 t...soptions.... │ │ │ │ + 0x0001f994 73707265 76696f75 73000000 73707269 sprevious...spri │ │ │ │ + 0x0001f9a4 6e740000 73726564 6f000000 73726570 nt..sredo...srep │ │ │ │ + 0x0001f9b4 6c616365 00000000 73726967 68740000 lace....sright.. │ │ │ │ + 0x0001f9c4 73727375 6d650000 73736176 65000000 srsume..ssave... │ │ │ │ + 0x0001f9d4 73737570 73656e64 00000000 73756e64 ssupsend....sund │ │ │ │ + 0x0001f9e4 6f000000 73757370 656e6400 756e646f o...suspend.undo │ │ │ │ + 0x0001f9f4 00000000 5e410000 5e420000 5e430000 ....^A..^B..^C.. │ │ │ │ + 0x0001fa04 5e440000 5e450000 5e460000 5e470000 ^D..^E..^F..^G.. │ │ │ │ + 0x0001fa14 6261636b 73706163 65320000 5e4a0000 backspace2..^J.. │ │ │ │ + 0x0001fa24 5e4b0000 5e4c0000 5e4e0000 5e4f0000 ^K..^L..^N..^O.. │ │ │ │ + 0x0001fa34 5e500000 5e510000 5e520000 5e530000 ^P..^Q..^R..^S.. │ │ │ │ + 0x0001fa44 5e540000 5e550000 5e560000 5e570000 ^T..^U..^V..^W.. │ │ │ │ + 0x0001fa54 5e580000 5e590000 5e5a0000 616e7900 ^X..^Y..^Z..any. │ │ │ │ + 0x0001fa64 626b696c 6c5f776f 72640000 626f7474 bkill_word..bott │ │ │ │ + 0x0001fa74 6f6d0000 62736b69 70776f72 64000000 om..bskipword... │ │ │ │ + 0x0001fa84 636f6d70 6c657465 00000000 636f6e66 complete....conf │ │ │ │ + 0x0001fa94 69726d00 64656c65 74650000 69676e6f irm.delete..igno │ │ │ │ + 0x0001faa4 72650000 6a6f696e 00000000 6b696c6c re..join....kill │ │ │ │ + 0x0001fab4 5f6c696e 65000000 6b696c6c 5f746f5f _line...kill_to_ │ │ │ │ + 0x0001fac4 626f6c00 6b696c6c 5f746f5f 656f6c00 bol.kill_to_eol. │ │ │ │ + 0x0001fad4 6b696c6c 5f776f72 64000000 70616765 kill_word...page │ │ │ │ + 0x0001fae4 646f776e 00000000 70616765 75700000 down....pageup.. │ │ │ │ + 0x0001faf4 736b6970 776f7264 00000000 73706c69 skipword....spli │ │ │ │ + 0x0001fb04 74000000 746f7000 756e626f 756e6400 t...top.unbound. │ │ │ │ + 0x0001fb14 6d61696e 00000000 6e6f6465 65646974 main....nodeedit │ │ │ │ + 0x0001fb24 00000000 6c696e65 65646974 00000000 ....lineedit.... │ │ │ │ + 0x0001fb34 61736369 6920696d 706f7274 2c20756e ascii import, un │ │ │ │ + 0x0001fb44 61626c65 20746f20 6f70656e 20222573 able to open "%s │ │ │ │ + 0x0001fb54 22000000 61736369 6920696d 706f7274 "...ascii import │ │ │ │ + 0x0001fb64 2c20696d 706f7274 65642022 25732200 , imported "%s". │ │ │ │ + 0x0001fb74 61736369 69206578 706f7274 2c20756e ascii export, un │ │ │ │ + 0x0001fb84 61626c65 20746f20 6f70656e 20222573 able to open "%s │ │ │ │ + 0x0001fb94 22000000 25730a00 61736369 69206578 "...%s..ascii ex │ │ │ │ + 0x0001fba4 706f7274 2c207772 6f746520 6f757470 port, wrote outp │ │ │ │ + 0x0001fbb4 75742074 6f202225 73220000 6578706f ut to "%s"..expo │ │ │ │ + 0x0001fbc4 72745f61 73636969 00000000 696d706f rt_ascii....impo │ │ │ │ + 0x0001fbd4 72745f61 73636969 00000000 61736369 rt_ascii....asci │ │ │ │ + 0x0001fbe4 695f6d61 7267696e 00000000 74686520 i_margin....the │ │ │ │ + 0x0001fbf4 6d617267 696e2074 68617420 61736369 margin that asci │ │ │ │ + 0x0001fc04 69206578 706f7274 20777261 70732061 i export wraps a │ │ │ │ + 0x0001fc14 7420282d 313d6e6f 20777261 70290000 t (-1=no wrap).. │ │ │ │ + 0x0001fc24 73746174 75732027 72656163 68656420 status 'reached │ │ │ │ + 0x0001fc34 626f7474 6f6d206f 66207472 65652061 bottom of tree a │ │ │ │ + 0x0001fc44 6e64205c 2725735c 27206e6f 7420666f nd \'%s\' not fo │ │ │ │ + 0x0001fc54 756e6427 00000000 73746174 75732027 und'....status ' │ │ │ │ + 0x0001fc64 72656163 68656420 746f7020 6f662074 reached top of t │ │ │ │ + 0x0001fc74 72656520 616e6420 5c272573 5c27206e ree and \'%s\' n │ │ │ │ + 0x0001fc84 6f742066 6f756e64 27000000 75736167 ot found'...usag │ │ │ │ + 0x0001fc94 653a2025 73205b2d 627c2d66 5d203c73 e: %s [-b|-f] ..search.. │ │ │ │ + 0x0001fcb4 5b2d627c 2d665d20 3c737472 696e673e [-b|-f] │ │ │ │ + 0x0001fcc4 00000000 73656172 63686573 20656974 ....searches eit │ │ │ │ + 0x0001fcd4 68657220 2d622861 636b7761 72647329 her -b(ackwards) │ │ │ │ + 0x0001fce4 206f7220 2d66286f 72776172 64732920 or -f(orwards) │ │ │ │ + 0x0001fcf4 696e2074 68652074 72656520 666f7220 in the tree for │ │ │ │ + 0x0001fd04 74686520 6e657874 20656e74 72792077 the next entry w │ │ │ │ + 0x0001fd14 69746820 61207375 62737472 696e6720 ith a substring │ │ │ │ + 0x0001fd24 6d617463 68696e67 20746865 20737065 matching the spe │ │ │ │ + 0x0001fd34 63696669 65642073 7472696e 67000000 cified string... │ │ │ │ + 0x0001fd44 282e2e29 00000000 25732025 73202573 (..)....%s %s %s │ │ │ │ + 0x0001fd54 00000000 6e6f2073 75636820 6e6f6465 ....no such node │ │ │ │ + 0x0001fd64 0a000000 75736167 653a2025 73203c65 ....usage: %s [new suben │ │ │ │ + 0x0001fd84 7472795d 00000000 73706563 69666965 try]....specifie │ │ │ │ + 0x0001fd94 64207061 72656e74 206e6f74 20666f75 d parent not fou │ │ │ │ + 0x0001fda4 6e640000 75736167 653a2025 73203c6e nd..usage: %s ...empt │ │ │ │ + 0x0001fdc4 79206e6f 64652061 64646564 0a000000 y node added.... │ │ │ │ + 0x0001fdd4 61646400 696e7365 72747320 616e206e add.inserts an n │ │ │ │ + 0x0001fde4 65772065 6e747279 20617420 74686520 ew entry at the │ │ │ │ + 0x0001fdf4 63757272 656e7420 706f7369 74696f6e current position │ │ │ │ + 0x0001fe04 00000000 61646463 00000000 3c706172 ....addc.... ... │ │ │ │ + 0x0001fe24 696e7365 72747320 61206e65 7720656e inserts a new en │ │ │ │ + 0x0001fe34 74727920 756e6465 72207468 65206e6f try under the no │ │ │ │ + 0x0001fe44 6465206e 616d6564 20706172 656e742c de named parent, │ │ │ │ + 0x0001fe54 20776974 68207468 65207465 7874206f with the text o │ │ │ │ + 0x0001fe64 67207374 72696e67 00000000 63640000 g string....cd.. │ │ │ │ + 0x0001fe74 3c706174 683e0000 70776400 6563686f ..pwd.echo │ │ │ │ + 0x0001fe84 65732074 68652063 75727265 6e742070 es the current p │ │ │ │ + 0x0001fe94 61746800 57656c63 6f6d6520 746f2025 ath.Welcome to % │ │ │ │ + 0x0001fea4 73202573 0a747970 65203f20 6f722068 s %s.type ? or h │ │ │ │ + 0x0001feb4 656c7020 666f7220 6d6f7265 20696e66 elp for more inf │ │ │ │ + 0x0001fec4 6f726d61 74696f6e 0a000000 25733e00 ormation....%s>. │ │ │ │ + 0x0001fed4 636f6d6d 616e646c 696e6520 696e7465 commandline inte │ │ │ │ + 0x0001fee4 72666163 652c2065 6e746572 20626c61 rface, enter bla │ │ │ │ + 0x0001fef4 6e6b2063 6f6d6d61 6e642074 6f206361 nk command to ca │ │ │ │ + 0x0001ff04 6e63656c 00000000 75736167 653a2025 ncel....usage: % │ │ │ │ + 0x0001ff14 73203c6c 6566747c 72696768 747c7570 s ..usage: % │ │ │ │ + 0x0001ff34 73203c75 707c646f 776e7c6c 6566747c s ..back │ │ │ │ + 0x0001ff74 72656375 72736500 726f6f74 00000000 recurse.root.... │ │ │ │ + 0x0001ff84 73746174 75732027 6e6f6465 20686173 status 'node has │ │ │ │ + 0x0001ff94 20636869 6c647265 6e2c2072 65616c6c children, reall │ │ │ │ + 0x0001ffa4 79207265 6d6f7665 3f270000 73617665 y remove?'..save │ │ │ │ + 0x0001ffb4 5f737461 74650000 6d6f7665 6e6f6465 _state..movenode │ │ │ │ + 0x0001ffc4 00000000 3c75707c 6c656674 7c726967 ........go.. │ │ │ │ + 0x0001ffe4 3c75707c 646f776e 7c6c6566 747c7269 ....chan │ │ │ │ + 0x00020024 67652063 75727265 6e742070 6f736974 ge current posit │ │ │ │ + 0x00020034 696f6e20 696e2074 68652074 72656500 ion in the tree. │ │ │ │ + 0x00020044 6d6f7665 73207468 65206163 74697665 moves the active │ │ │ │ + 0x00020054 20697465 6d20616e 64207468 6520666f item and the fo │ │ │ │ + 0x00020064 6c6c6f77 696e6720 7369626c 696e6773 llowing siblings │ │ │ │ + 0x00020074 206f6e65 206c6576 656c2074 6f207468 one level to th │ │ │ │ + 0x00020084 65206c65 66740000 6d6f7665 73207468 e left..moves th │ │ │ │ + 0x00020094 65206163 74697665 20697465 6d20616e e active item an │ │ │ │ + 0x000200a4 64207468 6520666f 6c6c6f77 696e6720 d the following │ │ │ │ + 0x000200b4 7369626c 696e6773 206f6e65 206c6576 siblings one lev │ │ │ │ + 0x000200c4 656c2074 6f207468 65207269 67687400 el to the right. │ │ │ │ + 0x000200d4 72656d6f 76650000 52656d6f 76657320 remove..Removes │ │ │ │ + 0x000200e4 74686520 61637469 7665206e 6f64652c the active node, │ │ │ │ + 0x000200f4 20696620 69742068 61732063 68696c64 if it has child │ │ │ │ + 0x00020104 72656e20 6120636f 6e666972 6d617469 ren a confirmati │ │ │ │ + 0x00020114 6f6e2064 69616c6f 6720706f 70732075 on dialog pops u │ │ │ │ + 0x00020124 702e0000 636f6d6d 616e646c 696e6500 p...commandline. │ │ │ │ + 0x00020134 496e766f 6b657320 74686520 696e7465 Invokes the inte │ │ │ │ + 0x00020144 72616374 69766520 636f6d6d 616e646c ractive commandl │ │ │ │ + 0x00020154 696e6520 696e2063 75727365 73206d6f ine in curses mo │ │ │ │ + 0x00020164 64652e00 41646473 2061206e 6577206e de..Adds a new n │ │ │ │ + 0x00020174 6f646520 696d6d65 64696174 656c7920 ode immediately │ │ │ │ + 0x00020184 62656c6f 77207468 65206163 74697665 below the active │ │ │ │ + 0x00020194 00000000 2d2d636c 65617200 68656c70 ....--clear.help │ │ │ │ + 0x000201a4 74657874 00000000 3c68656c 7020666f text......Defi │ │ │ │ + 0x000201c4 6e657320 74686520 68656c70 74657874 nes the helptext │ │ │ │ + 0x000201d4 20666f72 20746865 20637572 72656e74 for the current │ │ │ │ + 0x000201e4 20636f6e 74657874 2c207468 65206368 context, the ch │ │ │ │ + 0x000201f4 61726163 74657220 7c20616c 7465726e aracter | altern │ │ │ │ + 0x00020204 61746573 20626574 7765656e 20746865 ates between the │ │ │ │ + 0x00020214 206d656e 75697465 6d20616e 64207468 menuitem and th │ │ │ │ + 0x00020224 65206d65 6e757465 78742073 74796c65 e menutext style │ │ │ │ + 0x00020234 732c207c 7c206973 20746865 20657363 s, || is the esc │ │ │ │ + 0x00020244 61706520 73657175 656e6365 20666f72 ape sequence for │ │ │ │ + 0x00020254 20612073 696e676c 65207069 70652e00 a single pipe.. │ │ │ │ + 0x00020264 73746174 75730000 3c2d637c 2d2d636c status..<-c|--cl │ │ │ │ + 0x00020274 6561727c 6d657373 6167653e 00000000 ear|message>.... │ │ │ │ + 0x00020284 6563686f 00000000 41646473 20276d65 echo....Adds 'me │ │ │ │ + 0x00020294 73736167 65272061 73207468 65206e65 ssage' as the ne │ │ │ │ + 0x000202a4 77657374 20737461 74757320 6c696e65 west status line │ │ │ │ + 0x000202b4 2c206966 202d6320 6f72202d 2d636c65 , if -c or --cle │ │ │ │ + 0x000202c4 61722069 73207370 65636966 6965642c ar is specified, │ │ │ │ + 0x000202d4 20616c6c 2070656e 64696e67 20737461 all pending sta │ │ │ │ + 0x000202e4 74757320 6d657373 61676573 2077696c tus messages wil │ │ │ │ + 0x000202f4 6c206265 20636c65 61726564 206f6666 l be cleared off │ │ │ │ + 0x00020304 20746865 20736372 65656e00 616c6961 the screen.alia │ │ │ │ + 0x00020314 7320666f 72207374 61747573 00000000 s for status.... │ │ │ │ + 0x00020324 7464206e 6f745f70 61727365 64282563 td not_parsed(%c │ │ │ │ + 0x00020334 29000000 25346900 25326925 25000000 )...%4i.%2i%%... │ │ │ │ + 0x00020344 25252569 73000000 25336900 2825692f %%%is...%3i.(%i/ │ │ │ │ + 0x00020354 25692920 00000000 73697a65 3a256920 %i) ....size:%i │ │ │ │ + 0x00020364 615f7369 7a653a25 69202569 25252000 a_size:%i %i%% . │ │ │ │ + 0x00020374 25342e31 66200000 64697370 6c61795f %4.1f ..display_ │ │ │ │ + 0x00020384 666f726d 61740000 3c666f72 6d617420 format...defines │ │ │ │ + 0x000203a4 686f7720 65616368 206e6f64 65206973 how each node is │ │ │ │ + 0x000203b4 20646973 706c6179 65642c20 74686520 displayed, the │ │ │ │ + 0x000203c4 64697370 6c617920 73747269 6e672073 display string s │ │ │ │ + 0x000203d4 796e7461 78206973 20696e74 65727072 yntax is interpr │ │ │ │ + 0x000203e4 65746564 20617320 666f6c6c 6f77733a eted as follows: │ │ │ │ + 0x000203f4 20737061 63657320 7475726e 20696e74 spaces turn int │ │ │ │ + 0x00020404 6f207265 616c2073 70616365 732c2069 o real spaces, i │ │ │ │ + 0x00020414 206d6561 6e732069 6e64656e 74617469 means indentati │ │ │ │ + 0x00020424 6f6e2c20 2d206d65 616e7320 62756c6c on, - means bull │ │ │ │ + 0x00020434 65742c20 64206d65 616e7320 74686520 et, d means the │ │ │ │ + 0x00020444 7265616c 20646174 61206f66 20746865 real data of the │ │ │ │ + 0x00020454 206e6f64 652c2078 20697320 61207465 node, x is a te │ │ │ │ + 0x00020464 6d706f72 61727920 706c6163 65686f6c mporary placehol │ │ │ │ + 0x00020474 64657220 666f7220 7570636f 6d696e67 der for upcoming │ │ │ │ + 0x00020484 20636f6c 756d6e74 79706573 2c2e2028 columntypes,. ( │ │ │ │ + 0x00020494 666f7220 64656275 6767696e 67206f6e for debugging on │ │ │ │ + 0x000204a4 6c792920 6920616e 64207820 63616e20 ly) i and x can │ │ │ │ + 0x000204b4 74616b65 20616e20 61726775 6d656e74 take an argument │ │ │ │ + 0x000204c4 20737065 63696679 696e6720 686f7720 specifying how │ │ │ │ + 0x000204d4 6d616e79 20636861 72616374 65727320 many characters │ │ │ │ + 0x000204e4 77696465 20746865 20666965 6c642073 wide the field s │ │ │ │ + 0x000204f4 686f756c 64206265 00000000 62756c6c hould be....bull │ │ │ │ + 0x00020504 65745f6c 65616600 62756c6c 65745f70 et_leaf.bullet_p │ │ │ │ + 0x00020514 6172656e 74000000 62756c6c 65745f70 arent...bullet_p │ │ │ │ + 0x00020524 6172656e 745f6578 70616e64 65640000 arent_expanded.. │ │ │ │ + 0x00020534 62756c6c 65745f74 6f646f5f 70617265 bullet_todo_pare │ │ │ │ + 0x00020544 6e745f75 6e646f6e 65000000 62756c6c nt_undone...bull │ │ │ │ + 0x00020554 65745f74 6f646f5f 70617265 6e745f64 et_todo_parent_d │ │ │ │ + 0x00020564 6f6e6500 62756c6c 65745f74 6f646f5f one.bullet_todo_ │ │ │ │ + 0x00020574 6c656166 5f756e64 6f6e6500 62756c6c leaf_undone.bull │ │ │ │ + 0x00020584 65745f74 6f646f5f 6c656166 5f646f6e et_todo_leaf_don │ │ │ │ + 0x00020594 65000000 6578706f 72745f68 6e622025 e...export_hnb % │ │ │ │ + 0x000205a4 737e0000 6175746f 73617665 642c2025 s~..autosaved, % │ │ │ │ + 0x000205b4 69206e6f 64657320 6368616e 6765640a i nodes changed. │ │ │ │ + 0x000205c4 00000000 5b696e63 72656d65 6e745d00 ....[increment]. │ │ │ │ + 0x000205d4 75736564 20696e74 65726e61 6c6c7920 used internally │ │ │ │ + 0x000205e4 746f2064 72697665 20746865 20617574 to drive the aut │ │ │ │ + 0x000205f4 6f736176 65206675 6e637469 6f6e616c osave functional │ │ │ │ + 0x00020604 6974792c 20666f72 20736576 65726520 ity, for severe │ │ │ │ + 0x00020614 6368616e 6765732c 20706173 73206120 changes, pass a │ │ │ │ + 0x00020624 68696768 206e756d 62657228 31303030 high number(1000 │ │ │ │ + 0x00020634 292c2074 6f206d61 6b652073 75726520 ), to make sure │ │ │ │ + 0x00020644 74686520 72616469 63616c20 6368616e the radical chan │ │ │ │ + 0x00020654 67657320 61726520 73617665 64205f4e ges are saved _N │ │ │ │ + 0x00020664 4f575f2c 206f7468 65727769 73652064 OW_, otherwise d │ │ │ │ + 0x00020674 6f6e2774 20706173 7320616e 20696e63 on't pass an inc │ │ │ │ + 0x00020684 72656d65 6e740000 6175746f 73617665 rement..autosave │ │ │ │ + 0x00020694 5f74696d 656f7574 00000000 6e756d62 _timeout....numb │ │ │ │ + 0x000206a4 6572206f 66207469 636b7320 6265666f er of ticks befo │ │ │ │ + 0x000206b4 72652061 75746f73 6176696e 67206166 re autosaving af │ │ │ │ + 0x000206c4 74657220 6368616e 67650000 6175746f ter change..auto │ │ │ │ + 0x000206d4 73617665 5f73796e 63000000 77686574 save_sync...whet │ │ │ │ + 0x000206e4 68657220 74686520 66696c65 73797374 her the filesyst │ │ │ │ + 0x000206f4 656d2073 686f756c 64206265 2073796e em should be syn │ │ │ │ + 0x00020704 63656420 61667465 72206175 746f7361 ced after autosa │ │ │ │ + 0x00020714 76650000 6175746f 73617665 5f74696d ve..autosave_tim │ │ │ │ + 0x00020724 65720000 6e756d62 6572206f 66207469 er..number of ti │ │ │ │ + 0x00020734 636b7320 73696e63 6520756e 73617665 cks since unsave │ │ │ │ + 0x00020744 64206368 616e6765 00000000 6175746f d change....auto │ │ │ │ + 0x00020754 73617665 5f746872 6573686f 6c640000 save_threshold.. │ │ │ │ + 0x00020764 73617665 20666f72 20657672 65727920 save for evrery │ │ │ │ + 0x00020774 6175746f 73617665 5f746872 6573686f autosave_thresho │ │ │ │ + 0x00020784 6c64206e 6f646573 20636861 6e676564 ld nodes changed │ │ │ │ + 0x00020794 00000000 6175746f 73617665 5f746872 ....autosave_thr │ │ │ │ + 0x000207a4 6573686f 6c645f6e 6f646573 5f636861 eshold_nodes_cha │ │ │ │ + 0x000207b4 6e676564 00000000 636f756e 74657220 nged....counter │ │ │ │ + 0x000207c4 666f7220 6e756d62 6572206f 66206368 for number of ch │ │ │ │ + 0x000207d4 616e6765 73207369 6e636520 73617665 anges since save │ │ │ │ + 0x000207e4 00000000 75736167 653a2025 73203c6d ....usage: %s .... │ │ │ │ + 0x00020804 25732563 25303269 0a000000 696e7365 %s%c%02i....inse │ │ │ │ + 0x00020814 72745f63 616c0000 3c6d6f6e 74683e20 rt_cal.. │ │ │ │ + 0x00020824 3c796561 723e0000 4a616e75 61727900 ..January. │ │ │ │ + 0x00020834 46656272 75617279 00000000 4d617263 February....Marc │ │ │ │ + 0x00020844 68000000 41707269 6c000000 4d617900 h...April...May. │ │ │ │ + 0x00020854 4a756e65 00000000 4a756c79 00000000 June....July.... │ │ │ │ + 0x00020864 41756775 73740000 53657074 656d6265 August..Septembe │ │ │ │ + 0x00020874 72000000 4f63746f 62657200 4e6f7665 r...October.Nove │ │ │ │ + 0x00020884 6d626572 00000000 44656365 6d626572 mber....December │ │ │ │ + 0x00020894 00000000 53756e00 4d6f6e00 54756500 ....Sun.Mon.Tue. │ │ │ │ + 0x000208a4 57656400 54687500 46726900 53617400 Wed.Thu.Fri.Sat. │ │ │ │ + 0x000208b4 20202000 73746174 75732072 65667573 .status refus │ │ │ │ + 0x000208c4 696e6720 746f2072 656d6f76 65206e6f ing to remove no │ │ │ │ + 0x000208d4 64652061 66746572 206a6f69 6e2c2062 de after join, b │ │ │ │ + 0x000208e4 65636175 73652069 74206861 73206368 ecause it has ch │ │ │ │ + 0x000208f4 696c6472 656e0000 496e766f 6b657320 ildren..Invokes │ │ │ │ + 0x00020904 74686520 6e6f6465 20656469 746f7220 the node editor │ │ │ │ + 0x00020914 666f7220 74686520 63757272 656e7420 for the current │ │ │ │ + 0x00020924 6e6f6465 2e000000 77652772 65206e6f node....we're no │ │ │ │ + 0x00020934 74207768 65726520 77652073 686f756c t where we shoul │ │ │ │ + 0x00020944 64206265 00000000 65786563 20000000 d be....exec ... │ │ │ │ + 0x00020954 2573203e 202f6465 762f6e75 6c6c2032 %s > /dev/null 2 │ │ │ │ + 0x00020964 3e263120 26000000 68747470 3a2f2f00 >&1 &...http://. │ │ │ │ + 0x00020974 7368656c 6c696e67 206f7574 3a202573 shelling out: %s │ │ │ │ + 0x00020984 00000000 6e6f7468 696e6720 746f2064 ....nothing to d │ │ │ │ + 0x00020994 6f000000 73797374 656d0000 3c636f6d o...system.....acti │ │ │ │ + 0x000209b4 6f6e0000 65786563 75746573 20616e20 on..executes an │ │ │ │ + 0x000209c4 65787465 726e616c 20736865 6c6c2061 external shell a │ │ │ │ + 0x000209d4 63636f72 64696e67 20746f20 6e6f6465 ccording to node │ │ │ │ + 0x000209e4 20636f6e 74656e74 2c206974 20666972 content, it fir │ │ │ │ + 0x000209f4 73742063 6865636b 73207468 65206469 st checks the di │ │ │ │ + 0x00020a04 72656374 20636869 6c647265 6e207468 rect children th │ │ │ │ + 0x00020a14 656e2074 68652063 75727265 6e74206e en the current n │ │ │ │ + 0x00020a24 6f64652e 20496620 69742063 6f6e7461 ode. If it conta │ │ │ │ + 0x00020a34 696e7320 616e2068 7474703a 2f2f2075 ins an http:// u │ │ │ │ + 0x00020a44 726c2c20 74686520 636f6d6d 616e6420 rl, the command │ │ │ │ + 0x00020a54 64657363 72696265 6420696e 2062726f described in bro │ │ │ │ + 0x00020a64 77736572 5f636f6d 6d616e64 20697320 wser_command is │ │ │ │ + 0x00020a74 65786563 75746564 2c206966 20697420 executed, if it │ │ │ │ + 0x00020a84 636f6e74 61696e73 20612027 40272074 contains a '@' t │ │ │ │ + 0x00020a94 68652063 68617261 63746572 73207375 he characters su │ │ │ │ + 0x00020aa4 72726f75 6e64696e 67206974 20697320 rrounding it is │ │ │ │ + 0x00020ab4 696e7465 72707265 74656420 61732061 interpreted as a │ │ │ │ + 0x00020ac4 6e206d61 696c2061 64647265 73732061 n mail address a │ │ │ │ + 0x00020ad4 6e642074 6865206d 61696c5f 636f6d6d nd the mail_comm │ │ │ │ + 0x00020ae4 616e6420 69732065 78656375 74656420 and is executed │ │ │ │ + 0x00020af4 616e6420 69662074 68652064 61746120 and if the data │ │ │ │ + 0x00020b04 73746172 74732077 69746820 27657865 starts with 'exe │ │ │ │ + 0x00020b14 63272074 68652072 65737420 6f662074 c' the rest of t │ │ │ │ + 0x00020b24 68652064 61746120 69732065 78656375 he data is execu │ │ │ │ + 0x00020b34 74656420 76657262 6174696d 2e000000 ted verbatim.... │ │ │ │ + 0x00020b44 7765625f 636f6d6d 616e6400 436f6d6d web_command.Comm │ │ │ │ + 0x00020b54 616e6420 65786563 75746564 20776865 and executed whe │ │ │ │ + 0x00020b64 6e206f70 656e696e 67207572 6c277320 n opening url's │ │ │ │ + 0x00020b74 2a206973 20737562 73697475 74656420 * is subsituted │ │ │ │ + 0x00020b84 77697468 20746865 2075726c 00000000 with the url.... │ │ │ │ + 0x00020b94 6d61696c 5f636f6d 6d616e64 00000000 mail_command.... │ │ │ │ + 0x00020ba4 436f6d6d 616e6420 65786563 75746564 Command executed │ │ │ │ + 0x00020bb4 20776865 6e207365 6e64696e 67206d61 when sending ma │ │ │ │ + 0x00020bc4 696c2074 6f206120 6d61696c 61646472 il to a mailaddr │ │ │ │ + 0x00020bd4 65737320 2a206973 20737562 73746974 ess * is substit │ │ │ │ + 0x00020be4 75746564 20776974 68207468 65206164 uted with the ad │ │ │ │ + 0x00020bf4 64726573 73000000 62696e61 72792069 dress...binary i │ │ │ │ + 0x00020c04 6d706f72 742c2075 6e61626c 6520746f mport, unable to │ │ │ │ + 0x00020c14 206f7065 6e202225 73220000 62696e61 open "%s"..bina │ │ │ │ + 0x00020c24 72792069 6d706f72 742c2068 65616465 ry import, heade │ │ │ │ + 0x00020c34 72206d69 736d6174 63680000 62696e61 r mismatch..bina │ │ │ │ + 0x00020c44 72792069 6d706f72 74202d20 696d706f ry import - impo │ │ │ │ + 0x00020c54 72746564 20222573 22000000 62696e61 rted "%s"...bina │ │ │ │ + 0x00020c64 72792065 78706f72 742c2075 6e61626c ry export, unabl │ │ │ │ + 0x00020c74 6520746f 206f7065 6e202225 73220000 e to open "%s".. │ │ │ │ + 0x00020c84 62696e61 72792065 78706f72 742c2077 binary export, w │ │ │ │ + 0x00020c94 726f7465 20646174 6120746f 20222573 rote data to "%s │ │ │ │ + 0x00020ca4 22000000 6578706f 72745f62 696e6172 "...export_binar │ │ │ │ + 0x00020cb4 79000000 696d706f 72745f62 696e6172 y...import_binar │ │ │ │ + 0x00020cc4 79000000 736f7274 00000000 5b2d727c y...sort....[-r| │ │ │ │ + 0x00020cd4 2d617c2d 645d0000 536f7274 73207468 -a|-d]..Sorts th │ │ │ │ + 0x00020ce4 65207369 626c696e 6773206f 66207468 e siblings of th │ │ │ │ + 0x00020cf4 65206375 7272656e 746c7920 73656c65 e currently sele │ │ │ │ + 0x00020d04 63746564 206e6f64 652c2074 68652077 cted node, the w │ │ │ │ + 0x00020d14 61792074 6865206e 6f646573 20697320 ay the nodes is │ │ │ │ + 0x00020d24 736f7274 65642063 616e2062 65207370 sorted can be sp │ │ │ │ + 0x00020d34 65636966 69656420 2d613d61 7363656e ecified -a=ascen │ │ │ │ + 0x00020d44 64696e67 202d643d 64657363 656e6469 ding -d=descendi │ │ │ │ + 0x00020d54 6e67202d 723d7261 6e646f6d 28736875 ng -r=random(shu │ │ │ │ + 0x00020d64 66666c65 00000000 786d6c20 696d706f ffle....xml impo │ │ │ │ + 0x00020d74 72742c20 756e6162 6c652074 6f206f70 rt, unable to op │ │ │ │ + 0x00020d84 656e2022 25732200 786d6c20 696d706f en "%s".xml impo │ │ │ │ + 0x00020d94 72742065 72726f72 2c207061 7273696e rt error, parsin │ │ │ │ + 0x00020da4 67206f67 20272573 272c206c 696e653a g og '%s', line: │ │ │ │ + 0x00020db4 25692025 73000000 3c3f2573 3f3e0000 %i %s..... │ │ │ │ + 0x00020dc4 3c212573 3e000000 3c212d2d 25732d2d ...